--- /srv/rebuilderd/tmp/rebuilderdc54Z1y/inputs/raincat_1.2.3-2_armhf.deb +++ /srv/rebuilderd/tmp/rebuilderdc54Z1y/out/raincat_1.2.3-2_armhf.deb ├── file list │ @@ -1,3 +1,3 @@ │ -rw-r--r-- 0 0 0 4 2026-02-18 17:53:23.000000 debian-binary │ -rw-r--r-- 0 0 0 960 2026-02-18 17:53:23.000000 control.tar.xz │ --rw-r--r-- 0 0 0 6052268 2026-02-18 17:53:23.000000 data.tar.xz │ +-rw-r--r-- 0 0 0 6084084 2026-02-18 17:53:23.000000 data.tar.xz ├── control.tar.xz │ ├── control.tar │ │ ├── ./md5sums │ │ │ ├── ./md5sums │ │ │ │┄ Files differ ├── data.tar.xz │ ├── data.tar │ │ ├── file list │ │ │ @@ -1,11 +1,11 @@ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2026-02-18 17:53:23.000000 ./ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2026-02-18 17:53:23.000000 ./usr/ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2026-02-18 17:53:23.000000 ./usr/games/ │ │ │ --rwxr-xr-x 0 root (0) root (0) 43998596 2026-02-18 17:53:23.000000 ./usr/games/raincat │ │ │ +-rwxr-xr-x 0 root (0) root (0) 43998628 2026-02-18 17:53:23.000000 ./usr/games/raincat │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2026-02-18 17:53:23.000000 ./usr/share/ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2026-02-18 17:53:23.000000 ./usr/share/applications/ │ │ │ -rw-r--r-- 0 root (0) root (0) 414 2024-11-17 23:56:44.000000 ./usr/share/applications/raincat.desktop │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2026-02-18 17:53:23.000000 ./usr/share/doc/ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2026-02-18 17:53:23.000000 ./usr/share/doc/raincat/ │ │ │ -rw-r--r-- 0 root (0) root (0) 2317 2024-11-23 17:02:34.000000 ./usr/share/doc/raincat/README.md │ │ │ -rw-r--r-- 0 root (0) root (0) 837 2026-02-18 17:53:23.000000 ./usr/share/doc/raincat/changelog.Debian.gz │ │ ├── ./usr/games/raincat │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --file-header {} │ │ │ │ @@ -6,15 +6,15 @@ │ │ │ │ OS/ABI: UNIX - System V │ │ │ │ ABI Version: 0 │ │ │ │ Type: EXEC (Executable file) │ │ │ │ Machine: ARM │ │ │ │ Version: 0x1 │ │ │ │ Entry point address: 0x12c71 │ │ │ │ Start of program headers: 52 (bytes into file) │ │ │ │ - Start of section headers: 43997316 (bytes into file) │ │ │ │ + Start of section headers: 43997348 (bytes into file) │ │ │ │ Flags: 0x5000400, Version5 EABI, hard-float ABI │ │ │ │ Size of this header: 52 (bytes) │ │ │ │ Size of program headers: 32 (bytes) │ │ │ │ Number of program headers: 10 │ │ │ │ Size of section headers: 40 (bytes) │ │ │ │ Number of section headers: 32 │ │ │ │ Section header string table index: 31 │ │ │ ├── readelf --wide --program-header {} │ │ │ │ @@ -4,21 +4,21 @@ │ │ │ │ There are 10 program headers, starting at offset 52 │ │ │ │ │ │ │ │ Program Headers: │ │ │ │ Type Offset VirtAddr PhysAddr FileSiz MemSiz Flg Align │ │ │ │ PHDR 0x000034 0x00008034 0x00008034 0x00140 0x00140 R 0x4 │ │ │ │ INTERP 0x000174 0x00008174 0x00008174 0x00019 0x00019 R 0x1 │ │ │ │ [Requesting program interpreter: /lib/ld-linux-armhf.so.3] │ │ │ │ - LOAD 0x000000 0x00008000 0x00008000 0x282b1e8 0x282b1e8 R E 0x1000 │ │ │ │ - LOAD 0x282b840 0x02834840 0x02834840 0x1c9e68 0x1cdab4 RW 0x1000 │ │ │ │ + LOAD 0x000000 0x00008000 0x00008000 0x282b578 0x282b578 R E 0x1000 │ │ │ │ + LOAD 0x282b840 0x02834840 0x02834840 0x1c9e88 0x1cdaf4 RW 0x1000 │ │ │ │ DYNAMIC 0x282bebc 0x02834ebc 0x02834ebc 0x00138 0x00138 RW 0x4 │ │ │ │ NOTE 0x000190 0x00008190 0x00008190 0x00044 0x00044 R 0x4 │ │ │ │ - GNU_EH_FRAME 0x282b1e0 0x028331e0 0x028331e0 0x00008 0x00008 R 0x4 │ │ │ │ + GNU_EH_FRAME 0x282b570 0x02833570 0x02833570 0x00008 0x00008 R 0x4 │ │ │ │ GNU_STACK 0x000000 0x00000000 0x00000000 0x00000 0x00000 RW 0x10 │ │ │ │ - ARM_EXIDX 0x2693974 0x0269b974 0x0269b974 0x00008 0x00008 R 0x4 │ │ │ │ + ARM_EXIDX 0x2693cfc 0x0269bcfc 0x0269bcfc 0x00008 0x00008 R 0x4 │ │ │ │ GNU_RELRO 0x282b840 0x02834840 0x02834840 0x007c0 0x007c0 RW 0x10 │ │ │ │ │ │ │ │ Section to Segment mapping: │ │ │ │ Segment Sections... │ │ │ │ 00 │ │ │ │ 01 .interp │ │ │ │ 02 .interp .note.ABI-tag .note.gnu.build-id .dynsym .dynstr .gnu.hash .gnu.version .gnu.version_r .rel.dyn .rel.plt .init .plt .text .fini .ARM.exidx .rodata .eh_frame .eh_frame_hdr │ │ │ ├── readelf --wide --sections {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ -There are 32 section headers, starting at offset 0x29f5884: │ │ │ │ +There are 32 section headers, starting at offset 0x29f58a4: │ │ │ │ │ │ │ │ Section Headers: │ │ │ │ [Nr] Name Type Addr Off Size ES Flg Lk Inf Al │ │ │ │ [ 0] NULL 00000000 000000 000000 00 0 0 0 │ │ │ │ [ 1] .interp PROGBITS 00008174 000174 000019 00 A 0 0 1 │ │ │ │ [ 2] .note.ABI-tag NOTE 00008190 000190 000020 00 A 0 0 4 │ │ │ │ [ 3] .note.gnu.build-id NOTE 000081b0 0001b0 000024 00 A 0 0 4 │ │ │ │ @@ -11,31 +11,31 @@ │ │ │ │ [ 6] .gnu.hash GNU_HASH 0000b954 003954 00003c 04 A 4 0 4 │ │ │ │ [ 7] .gnu.version VERSYM 0000b990 003990 0003a4 02 A 4 0 2 │ │ │ │ [ 8] .gnu.version_r VERNEED 0000bd34 003d34 000140 00 A 5 4 4 │ │ │ │ [ 9] .rel.dyn REL 0000be74 003e74 000108 08 A 4 0 4 │ │ │ │ [10] .rel.plt REL 0000bf7c 003f7c 000da8 08 AI 4 26 4 │ │ │ │ [11] .init PROGBITS 0000cd24 004d24 00000c 00 AX 0 0 4 │ │ │ │ [12] .plt PROGBITS 0000cd30 004d30 001490 00 AX 0 0 4 │ │ │ │ - [13] .text PROGBITS 0000e1c0 0061c0 268d7ac 00 AX 0 0 8 │ │ │ │ - [14] .fini PROGBITS 0269b96c 269396c 000008 00 AX 0 0 4 │ │ │ │ - [15] .ARM.exidx ARM_EXIDX 0269b974 2693974 000008 08 AL 13 0 4 │ │ │ │ - [16] .rodata PROGBITS 0269b980 2693980 19785c 00 A 0 0 64 │ │ │ │ - [17] .eh_frame PROGBITS 028331dc 282b1dc 000004 00 A 0 0 4 │ │ │ │ - [18] .eh_frame_hdr PROGBITS 028331e0 282b1e0 000008 00 A 0 0 4 │ │ │ │ + [13] .text PROGBITS 0000e1c0 0061c0 268db34 00 AX 0 0 8 │ │ │ │ + [14] .fini PROGBITS 0269bcf4 2693cf4 000008 00 AX 0 0 4 │ │ │ │ + [15] .ARM.exidx ARM_EXIDX 0269bcfc 2693cfc 000008 08 AL 13 0 4 │ │ │ │ + [16] .rodata PROGBITS 0269bd40 2693d40 19782c 00 A 0 0 64 │ │ │ │ + [17] .eh_frame PROGBITS 0283356c 282b56c 000004 00 A 0 0 4 │ │ │ │ + [18] .eh_frame_hdr PROGBITS 02833570 282b570 000008 00 A 0 0 4 │ │ │ │ [19] .data.rel.ro.local PROGBITS 02834840 282b840 000020 00 WA 0 0 4 │ │ │ │ [20] .fini_array FINI_ARRAY 02834860 282b860 000004 04 WA 0 0 4 │ │ │ │ [21] .init_array INIT_ARRAY 02834864 282b864 000004 04 WA 0 0 4 │ │ │ │ [22] .data.rel.ro PROGBITS 02834870 282b870 00064c 00 WA 0 0 16 │ │ │ │ [23] .dynamic DYNAMIC 02834ebc 282bebc 000138 08 WA 5 0 4 │ │ │ │ - [24] .data PROGBITS 02835000 282c000 1c55ac 00 WA 0 0 16 │ │ │ │ - [25] .tm_clone_table PROGBITS 029fa5ac 29f15ac 000000 00 WA 0 0 4 │ │ │ │ - [26] .got PROGBITS 029fa5ac 29f15ac 0040fc 00 WA 0 0 4 │ │ │ │ - [27] .bss NOBITS 029fe6c0 29f56a8 003c34 00 WA 0 0 64 │ │ │ │ - [28] .note.gnu.gold-version NOTE 00000000 29f56a8 00001c 00 0 0 4 │ │ │ │ - [29] .ARM.attributes ARM_ATTRIBUTES 00000000 29f56c4 00003b 00 0 0 1 │ │ │ │ - [30] .gnu_debuglink PROGBITS 00000000 29f5700 000034 00 0 0 4 │ │ │ │ - [31] .shstrtab STRTAB 00000000 29f5734 000150 00 0 0 1 │ │ │ │ + [24] .data PROGBITS 02835000 282c000 1c55cc 00 WA 0 0 16 │ │ │ │ + [25] .tm_clone_table PROGBITS 029fa5cc 29f15cc 000000 00 WA 0 0 4 │ │ │ │ + [26] .got PROGBITS 029fa5cc 29f15cc 0040fc 00 WA 0 0 4 │ │ │ │ + [27] .bss NOBITS 029fe700 29f56c8 003c34 00 WA 0 0 64 │ │ │ │ + [28] .note.gnu.gold-version NOTE 00000000 29f56c8 00001c 00 0 0 4 │ │ │ │ + [29] .ARM.attributes ARM_ATTRIBUTES 00000000 29f56e4 00003b 00 0 0 1 │ │ │ │ + [30] .gnu_debuglink PROGBITS 00000000 29f5720 000034 00 0 0 4 │ │ │ │ + [31] .shstrtab STRTAB 00000000 29f5754 000150 00 0 0 1 │ │ │ │ Key to Flags: │ │ │ │ W (write), A (alloc), X (execute), M (merge), S (strings), I (info), │ │ │ │ L (link order), O (extra OS processing required), G (group), T (TLS), │ │ │ │ C (compressed), x (unknown), o (OS specific), E (exclude), │ │ │ │ D (mbind), y (purecode), p (processor specific) │ │ │ ├── readelf --wide --symbols {} │ │ │ │ @@ -127,96 +127,96 @@ │ │ │ │ 123: 00000000 0 FUNC GLOBAL DEFAULT UND strncpy@GLIBC_2.4 (2) │ │ │ │ 124: 00000000 0 FUNC GLOBAL DEFAULT UND __ctype_b_loc@GLIBC_2.4 (2) │ │ │ │ 125: 00000000 0 FUNC GLOBAL DEFAULT UND strtod@GLIBC_2.4 (2) │ │ │ │ 126: 00000000 0 OBJECT GLOBAL DEFAULT UND stdout@GLIBC_2.4 (2) │ │ │ │ 127: 00000000 0 FUNC GLOBAL DEFAULT UND fflush@GLIBC_2.4 (2) │ │ │ │ 128: 00000000 0 FUNC GLOBAL DEFAULT UND snprintf@GLIBC_2.4 (2) │ │ │ │ 129: 00000000 0 FUNC GLOBAL DEFAULT UND strcmp@GLIBC_2.4 (2) │ │ │ │ - 130: 00000000 0 FUNC GLOBAL DEFAULT UND dlopen@GLIBC_2.34 (3) │ │ │ │ - 131: 00000000 0 FUNC GLOBAL DEFAULT UND dlsym@GLIBC_2.34 (3) │ │ │ │ - 132: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_mul │ │ │ │ - 133: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_mul_1 │ │ │ │ - 134: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_sub_1 │ │ │ │ - 135: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_add_1 │ │ │ │ - 136: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_popcount │ │ │ │ - 137: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_mod_1 │ │ │ │ - 138: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_sub │ │ │ │ - 139: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_add │ │ │ │ - 140: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_divrem_1 │ │ │ │ - 141: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_cmp │ │ │ │ - 142: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_xor_n │ │ │ │ - 143: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_ior_n │ │ │ │ - 144: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_andn_n │ │ │ │ - 145: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_and_n │ │ │ │ - 146: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_invert │ │ │ │ - 147: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_powm_sec │ │ │ │ - 148: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_powm │ │ │ │ - 149: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_nextprime │ │ │ │ - 150: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_probab_prime_p │ │ │ │ - 151: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_export │ │ │ │ - 152: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_sizeinbase │ │ │ │ - 153: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_tdiv_qr │ │ │ │ - 154: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_gcdext │ │ │ │ - 155: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_clear │ │ │ │ - 156: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_gcd │ │ │ │ - 157: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_init │ │ │ │ - 158: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_gcd_1 │ │ │ │ - 159: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_get_d_2exp │ │ │ │ - 160: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_get_d │ │ │ │ - 161: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_lshift │ │ │ │ - 162: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_rshift │ │ │ │ - 163: 00000000 0 FUNC GLOBAL DEFAULT UND poll@GLIBC_2.4 (2) │ │ │ │ - 164: 00000000 0 FUNC GLOBAL DEFAULT UND epoll_create@GLIBC_2.4 (2) │ │ │ │ - 165: 00000000 0 FUNC GLOBAL DEFAULT UND epoll_ctl@GLIBC_2.4 (2) │ │ │ │ - 166: 00000000 0 FUNC GLOBAL DEFAULT UND epoll_wait@GLIBC_2.4 (2) │ │ │ │ - 167: 00000000 0 FUNC GLOBAL DEFAULT UND eventfd@GLIBC_2.7 (9) │ │ │ │ - 168: 00000000 0 FUNC GLOBAL DEFAULT UND eventfd_write@GLIBC_2.7 (9) │ │ │ │ - 169: 00000000 0 FUNC GLOBAL DEFAULT UND __xpg_strerror_r@GLIBC_2.4 (2) │ │ │ │ - 170: 00000000 0 FUNC GLOBAL DEFAULT UND iconv_close@GLIBC_2.4 (2) │ │ │ │ - 171: 00000000 0 FUNC GLOBAL DEFAULT UND iconv@GLIBC_2.4 (2) │ │ │ │ - 172: 00000000 0 FUNC GLOBAL DEFAULT UND iconv_open@GLIBC_2.4 (2) │ │ │ │ - 173: 00000000 0 FUNC GLOBAL DEFAULT UND unsetenv@GLIBC_2.4 (2) │ │ │ │ - 174: 00000000 0 FUNC GLOBAL DEFAULT UND fork@GLIBC_2.4 (2) │ │ │ │ - 175: 00000000 0 FUNC GLOBAL DEFAULT UND waitpid@GLIBC_2.4 (2) │ │ │ │ - 176: 00000000 0 FUNC GLOBAL DEFAULT UND unlink@GLIBC_2.4 (2) │ │ │ │ - 177: 00000000 0 FUNC GLOBAL DEFAULT UND isatty@GLIBC_2.4 (2) │ │ │ │ - 178: 00000000 0 FUNC GLOBAL DEFAULT UND dup2@GLIBC_2.4 (2) │ │ │ │ - 179: 00000000 0 FUNC GLOBAL DEFAULT UND link@GLIBC_2.4 (2) │ │ │ │ - 180: 00000000 0 FUNC GLOBAL DEFAULT UND dup@GLIBC_2.4 (2) │ │ │ │ - 181: 00000000 0 FUNC GLOBAL DEFAULT UND umask@GLIBC_2.4 (2) │ │ │ │ - 182: 00000000 0 FUNC GLOBAL DEFAULT UND creat@GLIBC_2.4 (2) │ │ │ │ - 183: 00000000 0 FUNC GLOBAL DEFAULT UND close@GLIBC_2.4 (2) │ │ │ │ - 184: 00000000 0 FUNC GLOBAL DEFAULT UND chmod@GLIBC_2.4 (2) │ │ │ │ - 185: 00000000 0 FUNC GLOBAL DEFAULT UND access@GLIBC_2.4 (2) │ │ │ │ - 186: 00000000 0 FUNC GLOBAL DEFAULT UND pipe@GLIBC_2.4 (2) │ │ │ │ - 187: 00000000 0 FUNC GLOBAL DEFAULT UND tcgetattr@GLIBC_2.4 (2) │ │ │ │ - 188: 00000000 0 FUNC GLOBAL DEFAULT UND tcsetattr@GLIBC_2.4 (2) │ │ │ │ - 189: 00000000 0 FUNC GLOBAL DEFAULT UND sigprocmask@GLIBC_2.4 (2) │ │ │ │ - 190: 00000000 0 FUNC GLOBAL DEFAULT UND sigaddset@GLIBC_2.4 (2) │ │ │ │ - 191: 00000000 0 FUNC GLOBAL DEFAULT UND sigemptyset@GLIBC_2.4 (2) │ │ │ │ - 192: 00000000 0 FUNC GLOBAL DEFAULT UND mkfifo@GLIBC_2.4 (2) │ │ │ │ - 193: 00000000 0 FUNC GLOBAL DEFAULT UND __fcntl_time64@GLIBC_2.34 (3) │ │ │ │ - 194: 00000000 0 FUNC GLOBAL DEFAULT UND __utime64@GLIBC_2.34 (3) │ │ │ │ - 195: 00000000 0 FUNC GLOBAL DEFAULT UND lseek64@GLIBC_2.4 (2) │ │ │ │ - 196: 00000000 0 FUNC GLOBAL DEFAULT UND write@GLIBC_2.4 (2) │ │ │ │ - 197: 00000000 0 FUNC GLOBAL DEFAULT UND read@GLIBC_2.4 (2) │ │ │ │ - 198: 00000000 0 FUNC GLOBAL DEFAULT UND getpid@GLIBC_2.4 (2) │ │ │ │ - 199: 00000000 0 FUNC GLOBAL DEFAULT UND putenv@GLIBC_2.4 (2) │ │ │ │ - 200: 00000000 0 FUNC GLOBAL DEFAULT UND getenv@GLIBC_2.4 (2) │ │ │ │ - 201: 00000000 0 FUNC GLOBAL DEFAULT UND nl_langinfo@GLIBC_2.4 (2) │ │ │ │ - 202: 00000000 0 OBJECT GLOBAL DEFAULT UND environ@GLIBC_2.4 (2) │ │ │ │ - 203: 00000000 0 FUNC GLOBAL DEFAULT UND open64@GLIBC_2.4 (2) │ │ │ │ - 204: 00000000 0 FUNC GLOBAL DEFAULT UND ftruncate64@GLIBC_2.4 (2) │ │ │ │ - 205: 00000000 0 FUNC GLOBAL DEFAULT UND __lstat64_time64@GLIBC_2.34 (3) │ │ │ │ - 206: 00000000 0 FUNC GLOBAL DEFAULT UND __fstat64_time64@GLIBC_2.34 (3) │ │ │ │ - 207: 00000000 0 FUNC GLOBAL DEFAULT UND __stat64_time64@GLIBC_2.34 (3) │ │ │ │ - 208: 00000000 0 FUNC GLOBAL DEFAULT UND __errno_location@GLIBC_2.4 (2) │ │ │ │ - 209: 00000000 0 FUNC GLOBAL DEFAULT UND __clock_getres64@GLIBC_2.34 (3) │ │ │ │ - 210: 00000000 0 FUNC GLOBAL DEFAULT UND __clock_gettime64@GLIBC_2.34 (3) │ │ │ │ - 211: 00000000 0 FUNC GLOBAL DEFAULT UND __localtime64_r@GLIBC_2.34 (3) │ │ │ │ + 130: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_mul │ │ │ │ + 131: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_mul_1 │ │ │ │ + 132: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_sub_1 │ │ │ │ + 133: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_add_1 │ │ │ │ + 134: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_popcount │ │ │ │ + 135: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_mod_1 │ │ │ │ + 136: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_sub │ │ │ │ + 137: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_add │ │ │ │ + 138: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_divrem_1 │ │ │ │ + 139: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_cmp │ │ │ │ + 140: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_xor_n │ │ │ │ + 141: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_ior_n │ │ │ │ + 142: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_andn_n │ │ │ │ + 143: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_and_n │ │ │ │ + 144: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_invert │ │ │ │ + 145: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_powm_sec │ │ │ │ + 146: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_powm │ │ │ │ + 147: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_nextprime │ │ │ │ + 148: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_probab_prime_p │ │ │ │ + 149: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_export │ │ │ │ + 150: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_sizeinbase │ │ │ │ + 151: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_tdiv_qr │ │ │ │ + 152: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_gcdext │ │ │ │ + 153: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_clear │ │ │ │ + 154: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_gcd │ │ │ │ + 155: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_init │ │ │ │ + 156: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_gcd_1 │ │ │ │ + 157: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_get_d_2exp │ │ │ │ + 158: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_get_d │ │ │ │ + 159: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_lshift │ │ │ │ + 160: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_rshift │ │ │ │ + 161: 00000000 0 FUNC GLOBAL DEFAULT UND poll@GLIBC_2.4 (2) │ │ │ │ + 162: 00000000 0 FUNC GLOBAL DEFAULT UND epoll_create@GLIBC_2.4 (2) │ │ │ │ + 163: 00000000 0 FUNC GLOBAL DEFAULT UND epoll_ctl@GLIBC_2.4 (2) │ │ │ │ + 164: 00000000 0 FUNC GLOBAL DEFAULT UND epoll_wait@GLIBC_2.4 (2) │ │ │ │ + 165: 00000000 0 FUNC GLOBAL DEFAULT UND eventfd@GLIBC_2.7 (9) │ │ │ │ + 166: 00000000 0 FUNC GLOBAL DEFAULT UND eventfd_write@GLIBC_2.7 (9) │ │ │ │ + 167: 00000000 0 FUNC GLOBAL DEFAULT UND __xpg_strerror_r@GLIBC_2.4 (2) │ │ │ │ + 168: 00000000 0 FUNC GLOBAL DEFAULT UND iconv_close@GLIBC_2.4 (2) │ │ │ │ + 169: 00000000 0 FUNC GLOBAL DEFAULT UND iconv@GLIBC_2.4 (2) │ │ │ │ + 170: 00000000 0 FUNC GLOBAL DEFAULT UND iconv_open@GLIBC_2.4 (2) │ │ │ │ + 171: 00000000 0 FUNC GLOBAL DEFAULT UND unsetenv@GLIBC_2.4 (2) │ │ │ │ + 172: 00000000 0 FUNC GLOBAL DEFAULT UND fork@GLIBC_2.4 (2) │ │ │ │ + 173: 00000000 0 FUNC GLOBAL DEFAULT UND waitpid@GLIBC_2.4 (2) │ │ │ │ + 174: 00000000 0 FUNC GLOBAL DEFAULT UND unlink@GLIBC_2.4 (2) │ │ │ │ + 175: 00000000 0 FUNC GLOBAL DEFAULT UND isatty@GLIBC_2.4 (2) │ │ │ │ + 176: 00000000 0 FUNC GLOBAL DEFAULT UND dup2@GLIBC_2.4 (2) │ │ │ │ + 177: 00000000 0 FUNC GLOBAL DEFAULT UND link@GLIBC_2.4 (2) │ │ │ │ + 178: 00000000 0 FUNC GLOBAL DEFAULT UND dup@GLIBC_2.4 (2) │ │ │ │ + 179: 00000000 0 FUNC GLOBAL DEFAULT UND umask@GLIBC_2.4 (2) │ │ │ │ + 180: 00000000 0 FUNC GLOBAL DEFAULT UND creat@GLIBC_2.4 (2) │ │ │ │ + 181: 00000000 0 FUNC GLOBAL DEFAULT UND close@GLIBC_2.4 (2) │ │ │ │ + 182: 00000000 0 FUNC GLOBAL DEFAULT UND chmod@GLIBC_2.4 (2) │ │ │ │ + 183: 00000000 0 FUNC GLOBAL DEFAULT UND access@GLIBC_2.4 (2) │ │ │ │ + 184: 00000000 0 FUNC GLOBAL DEFAULT UND pipe@GLIBC_2.4 (2) │ │ │ │ + 185: 00000000 0 FUNC GLOBAL DEFAULT UND tcgetattr@GLIBC_2.4 (2) │ │ │ │ + 186: 00000000 0 FUNC GLOBAL DEFAULT UND tcsetattr@GLIBC_2.4 (2) │ │ │ │ + 187: 00000000 0 FUNC GLOBAL DEFAULT UND sigprocmask@GLIBC_2.4 (2) │ │ │ │ + 188: 00000000 0 FUNC GLOBAL DEFAULT UND sigaddset@GLIBC_2.4 (2) │ │ │ │ + 189: 00000000 0 FUNC GLOBAL DEFAULT UND sigemptyset@GLIBC_2.4 (2) │ │ │ │ + 190: 00000000 0 FUNC GLOBAL DEFAULT UND mkfifo@GLIBC_2.4 (2) │ │ │ │ + 191: 00000000 0 FUNC GLOBAL DEFAULT UND __fcntl_time64@GLIBC_2.34 (3) │ │ │ │ + 192: 00000000 0 FUNC GLOBAL DEFAULT UND __utime64@GLIBC_2.34 (3) │ │ │ │ + 193: 00000000 0 FUNC GLOBAL DEFAULT UND lseek64@GLIBC_2.4 (2) │ │ │ │ + 194: 00000000 0 FUNC GLOBAL DEFAULT UND write@GLIBC_2.4 (2) │ │ │ │ + 195: 00000000 0 FUNC GLOBAL DEFAULT UND read@GLIBC_2.4 (2) │ │ │ │ + 196: 00000000 0 FUNC GLOBAL DEFAULT UND getpid@GLIBC_2.4 (2) │ │ │ │ + 197: 00000000 0 FUNC GLOBAL DEFAULT UND putenv@GLIBC_2.4 (2) │ │ │ │ + 198: 00000000 0 FUNC GLOBAL DEFAULT UND getenv@GLIBC_2.4 (2) │ │ │ │ + 199: 00000000 0 FUNC GLOBAL DEFAULT UND __clock_gettime64@GLIBC_2.34 (3) │ │ │ │ + 200: 00000000 0 FUNC GLOBAL DEFAULT UND __clock_getres64@GLIBC_2.34 (3) │ │ │ │ + 201: 00000000 0 FUNC GLOBAL DEFAULT UND __localtime64_r@GLIBC_2.34 (3) │ │ │ │ + 202: 00000000 0 FUNC GLOBAL DEFAULT UND nl_langinfo@GLIBC_2.4 (2) │ │ │ │ + 203: 00000000 0 OBJECT GLOBAL DEFAULT UND environ@GLIBC_2.4 (2) │ │ │ │ + 204: 00000000 0 FUNC GLOBAL DEFAULT UND open64@GLIBC_2.4 (2) │ │ │ │ + 205: 00000000 0 FUNC GLOBAL DEFAULT UND ftruncate64@GLIBC_2.4 (2) │ │ │ │ + 206: 00000000 0 FUNC GLOBAL DEFAULT UND __lstat64_time64@GLIBC_2.34 (3) │ │ │ │ + 207: 00000000 0 FUNC GLOBAL DEFAULT UND __fstat64_time64@GLIBC_2.34 (3) │ │ │ │ + 208: 00000000 0 FUNC GLOBAL DEFAULT UND __stat64_time64@GLIBC_2.34 (3) │ │ │ │ + 209: 00000000 0 FUNC GLOBAL DEFAULT UND __errno_location@GLIBC_2.4 (2) │ │ │ │ + 210: 00000000 0 FUNC GLOBAL DEFAULT UND dlsym@GLIBC_2.34 (3) │ │ │ │ + 211: 00000000 0 FUNC GLOBAL DEFAULT UND dlopen@GLIBC_2.34 (3) │ │ │ │ 212: 00000000 0 FUNC GLOBAL DEFAULT UND realloc@GLIBC_2.4 (2) │ │ │ │ 213: 00000000 0 FUNC GLOBAL DEFAULT UND fwrite@GLIBC_2.4 (2) │ │ │ │ 214: 00000000 0 NOTYPE WEAK DEFAULT UND __gmon_start__ │ │ │ │ 215: 00000000 0 FUNC GLOBAL DEFAULT UND qsort@GLIBC_2.4 (2) │ │ │ │ 216: 00000000 0 FUNC GLOBAL DEFAULT UND __assert_fail@GLIBC_2.4 (2) │ │ │ │ 217: 00000000 0 NOTYPE WEAK DEFAULT UND _ITM_deregisterTMCloneTable │ │ │ │ 218: 00000000 0 NOTYPE WEAK DEFAULT UND _ITM_registerTMCloneTable │ │ │ │ @@ -256,214 +256,214 @@ │ │ │ │ 252: 00000000 0 FUNC GLOBAL DEFAULT UND log1pf@GLIBC_2.4 (15) │ │ │ │ 253: 00000000 0 FUNC GLOBAL DEFAULT UND log@GLIBC_2.29 (16) │ │ │ │ 254: 00000000 0 FUNC GLOBAL DEFAULT UND sinf@GLIBC_2.4 (15) │ │ │ │ 255: 00000000 0 FUNC GLOBAL DEFAULT UND sinh@GLIBC_2.4 (15) │ │ │ │ 256: 00000000 0 FUNC GLOBAL DEFAULT UND acos@GLIBC_2.4 (15) │ │ │ │ 257: 00000000 0 FUNC GLOBAL DEFAULT UND atanhf@GLIBC_2.4 (15) │ │ │ │ 258: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_FreeSurface │ │ │ │ - 259: 00000000 0 FUNC GLOBAL DEFAULT UND strlen@GLIBC_2.4 (2) │ │ │ │ - 260: 00000000 0 FUNC GLOBAL DEFAULT UND memcpy@GLIBC_2.4 (2) │ │ │ │ - 261: 00000000 0 FUNC GLOBAL DEFAULT UND glXGetProcAddressARB │ │ │ │ - 262: 00000000 0 FUNC GLOBAL DEFAULT UND IMG_Load │ │ │ │ - 263: 00000000 0 FUNC GLOBAL DEFAULT UND IMG_Quit │ │ │ │ - 264: 00000000 0 FUNC GLOBAL DEFAULT UND IMG_Init │ │ │ │ - 265: 00000000 0 FUNC GLOBAL DEFAULT UND IMG_Linked_Version │ │ │ │ - 266: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RWFromConstMem │ │ │ │ - 267: 00000000 0 FUNC GLOBAL DEFAULT UND IMG_Load_RW │ │ │ │ - 268: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RWFromFile │ │ │ │ - 269: 00000000 0 FUNC GLOBAL DEFAULT UND IMG_LoadTGA_RW │ │ │ │ - 270: 00000000 0 FUNC GLOBAL DEFAULT UND IMG_isPNM │ │ │ │ - 271: 00000000 0 FUNC GLOBAL DEFAULT UND IMG_isICO │ │ │ │ - 272: 00000000 0 FUNC GLOBAL DEFAULT UND IMG_isCUR │ │ │ │ - 273: 00000000 0 FUNC GLOBAL DEFAULT UND IMG_isGIF │ │ │ │ - 274: 00000000 0 FUNC GLOBAL DEFAULT UND IMG_isTIF │ │ │ │ - 275: 00000000 0 FUNC GLOBAL DEFAULT UND IMG_isXCF │ │ │ │ - 276: 00000000 0 FUNC GLOBAL DEFAULT UND IMG_isPCX │ │ │ │ - 277: 00000000 0 FUNC GLOBAL DEFAULT UND IMG_isJPG │ │ │ │ - 278: 00000000 0 FUNC GLOBAL DEFAULT UND IMG_isXPM │ │ │ │ - 279: 00000000 0 FUNC GLOBAL DEFAULT UND IMG_isLBM │ │ │ │ - 280: 00000000 0 FUNC GLOBAL DEFAULT UND IMG_isXV │ │ │ │ - 281: 00000000 0 FUNC GLOBAL DEFAULT UND IMG_isWEBP │ │ │ │ - 282: 00000000 0 FUNC GLOBAL DEFAULT UND IMG_isPNG │ │ │ │ - 283: 00000000 0 FUNC GLOBAL DEFAULT UND IMG_isBMP │ │ │ │ - 284: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_Quit │ │ │ │ - 285: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_CloseAudio │ │ │ │ - 286: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_PauseMusic │ │ │ │ - 287: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_HaltMusic │ │ │ │ - 288: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_ResumeMusic │ │ │ │ - 289: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_RewindMusic │ │ │ │ - 290: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_GroupCount │ │ │ │ - 291: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_VolumeMusic │ │ │ │ - 292: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_Paused │ │ │ │ - 293: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_Playing │ │ │ │ - 294: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_ReserveChannels │ │ │ │ - 295: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_AllocateChannels │ │ │ │ - 296: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_VolumeChunk │ │ │ │ - 297: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_SetReverseStereo │ │ │ │ - 298: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_SetPosition │ │ │ │ - 299: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_SetDistance │ │ │ │ - 300: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_FadeOutMusic │ │ │ │ - 301: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_Init │ │ │ │ - 302: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_SetMusicPosition │ │ │ │ - 303: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_PausedMusic │ │ │ │ - 304: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_PlayingMusic │ │ │ │ - 305: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_GroupNewer │ │ │ │ - 306: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_GroupOldest │ │ │ │ - 307: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_GroupAvailable │ │ │ │ - 308: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_GroupChannels │ │ │ │ - 309: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_PlayMusic │ │ │ │ - 310: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_FadeInMusic │ │ │ │ - 311: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_FadeInMusicPos │ │ │ │ - 312: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_GroupChannel │ │ │ │ - 313: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_GetChunk │ │ │ │ - 314: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_FadeOutChannel │ │ │ │ - 315: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_FadeOutGroup │ │ │ │ - 316: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_Pause │ │ │ │ - 317: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_Resume │ │ │ │ - 318: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_HaltChannel │ │ │ │ - 319: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_ExpireChannel │ │ │ │ - 320: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_Volume │ │ │ │ - 321: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_HaltGroup │ │ │ │ - 322: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_OpenAudio │ │ │ │ - 323: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_PlayChannelTimed │ │ │ │ - 324: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_FadeInChannelTimed │ │ │ │ - 325: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_SetPanning │ │ │ │ - 326: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_UnregisterEffect │ │ │ │ - 327: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_RegisterEffect │ │ │ │ - 328: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_HookMusicFinished │ │ │ │ - 329: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_GetMusicDecoder │ │ │ │ - 330: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_GetNumMusicDecoders │ │ │ │ - 331: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_ChannelFinished │ │ │ │ - 332: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_GetChunkDecoder │ │ │ │ - 333: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_GetNumChunkDecoders │ │ │ │ - 334: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_QuerySpec │ │ │ │ - 335: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_Linked_Version │ │ │ │ - 336: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_LoadMUS_RW │ │ │ │ - 337: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_FreeMusic │ │ │ │ - 338: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_LoadWAV_RW │ │ │ │ - 339: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_FreeChunk │ │ │ │ - 340: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_GetMusicType │ │ │ │ - 341: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_FadingChannel │ │ │ │ - 342: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_QuickLoad_WAV │ │ │ │ - 343: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_QuickLoad_RAW │ │ │ │ - 344: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_LoadMUS │ │ │ │ - 345: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_LoadMUSType_RW │ │ │ │ - 346: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_HookMusic │ │ │ │ - 347: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_SetMusicCMD │ │ │ │ - 348: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_GetMusicHookData │ │ │ │ - 349: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_UnregisterAllEffects │ │ │ │ - 350: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_SetPostMix │ │ │ │ - 351: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_SetSynchroValue │ │ │ │ - 352: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_GetSynchroValue │ │ │ │ - 353: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_SetSoundFonts │ │ │ │ - 354: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_GetSoundFonts │ │ │ │ - 355: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_EachSoundFont │ │ │ │ - 356: 00000000 0 FUNC GLOBAL DEFAULT UND bcmp@GLIBC_2.4 (2) │ │ │ │ - 357: 00000000 0 FUNC GLOBAL DEFAULT UND memcmp@GLIBC_2.4 (2) │ │ │ │ - 358: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_MasksToPixelFormatEnum │ │ │ │ - 359: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_DestroyTexture │ │ │ │ - 360: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_UnlockTexture │ │ │ │ - 361: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_UnlockSurface │ │ │ │ - 362: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderPresent │ │ │ │ - 363: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderTargetSupported │ │ │ │ - 364: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_ConvertSurface │ │ │ │ - 365: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetWindowSurface │ │ │ │ - 366: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_CreateTextureFromSurface │ │ │ │ - 367: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderDrawPoint │ │ │ │ - 368: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderDrawLine │ │ │ │ - 369: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderClear │ │ │ │ - 370: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_UpdateWindowSurface │ │ │ │ - 371: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_LockSurface │ │ │ │ - 372: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GL_UnbindTexture │ │ │ │ - 373: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GL_BindTexture │ │ │ │ - 374: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_CreateTexture │ │ │ │ - 375: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_PixelFormatEnumToMasks │ │ │ │ - 376: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_CreateRGBSurface │ │ │ │ - 377: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetRendererInfo │ │ │ │ - 378: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetRenderDriverInfo │ │ │ │ - 379: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetNumRenderDrivers │ │ │ │ - 380: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_UpperBlitScaled │ │ │ │ - 381: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderDrawPoints │ │ │ │ - 382: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderDrawLines │ │ │ │ - 383: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderCopyEx │ │ │ │ - 384: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderCopy │ │ │ │ - 385: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderGeometryRaw │ │ │ │ - 386: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderGeometry │ │ │ │ - 387: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderFillRectsF │ │ │ │ - 388: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderFillRectF │ │ │ │ - 389: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderDrawRectsF │ │ │ │ - 390: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderDrawRectF │ │ │ │ - 391: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderDrawPointsF │ │ │ │ - 392: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderDrawPointF │ │ │ │ - 393: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderDrawLinesF │ │ │ │ - 394: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderDrawLineF │ │ │ │ - 395: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderCopyExF │ │ │ │ - 396: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderCopyF │ │ │ │ - 397: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderFillRects │ │ │ │ - 398: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderFillRect │ │ │ │ - 399: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderDrawRects │ │ │ │ - 400: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderDrawRect │ │ │ │ - 401: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetPaletteColors │ │ │ │ - 402: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_LoadBMP_RW │ │ │ │ - 403: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_MapRGBA │ │ │ │ - 404: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_FillRects │ │ │ │ - 405: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_FillRect │ │ │ │ - 406: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_CreateRGBSurfaceFrom │ │ │ │ - 407: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_QueryTexture │ │ │ │ - 408: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_LockTexture │ │ │ │ - 409: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_UpdateTexture │ │ │ │ - 410: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_UpperBlit │ │ │ │ - 411: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderSetLogicalSize │ │ │ │ - 412: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderGetLogicalSize │ │ │ │ - 413: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderSetIntegerScale │ │ │ │ - 414: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderGetIntegerScale │ │ │ │ - 415: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetRenderTarget │ │ │ │ - 416: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetRenderTarget │ │ │ │ - 417: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetSurfaceBlendMode │ │ │ │ - 418: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetSurfaceBlendMode │ │ │ │ - 419: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetTextureBlendMode │ │ │ │ - 420: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetTextureBlendMode │ │ │ │ - 421: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetTextureAlphaMod │ │ │ │ - 422: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetTextureAlphaMod │ │ │ │ - 423: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetTextureColorMod │ │ │ │ - 424: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetTextureColorMod │ │ │ │ - 425: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetColorKey │ │ │ │ - 426: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetColorKey │ │ │ │ - 427: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetRGBA │ │ │ │ - 428: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderSetViewport │ │ │ │ - 429: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderGetViewport │ │ │ │ - 430: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderSetClipRect │ │ │ │ - 431: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderGetClipRect │ │ │ │ - 432: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderSetScale │ │ │ │ - 433: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderGetScale │ │ │ │ - 434: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetRenderDrawColor │ │ │ │ - 435: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetRenderDrawColor │ │ │ │ - 436: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetRenderDrawBlendMode │ │ │ │ - 437: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetRenderDrawBlendMode │ │ │ │ - 438: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetError │ │ │ │ - 439: 00000000 0 FUNC GLOBAL DEFAULT UND calloc@GLIBC_2.4 (2) │ │ │ │ - 440: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_JoystickGetDeviceGUID │ │ │ │ - 441: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_JoystickGetGUID │ │ │ │ - 442: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_JoystickGetGUIDFromString │ │ │ │ - 443: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_JoystickGetGUIDString │ │ │ │ - 444: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GameControllerGetBindForAxis │ │ │ │ - 445: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GameControllerGetBindForButton │ │ │ │ - 446: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GameControllerMappingForGUID │ │ │ │ - 447: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_LogMessage │ │ │ │ - 448: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RWclose │ │ │ │ - 449: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RWread │ │ │ │ - 450: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RWseek │ │ │ │ - 451: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RWtell │ │ │ │ - 452: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RWwrite │ │ │ │ - 453: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetError │ │ │ │ - 454: 00000000 0 FUNC GLOBAL DEFAULT UND getentropy@GLIBC_2.25 (10) │ │ │ │ - 455: 00000000 0 FUNC GLOBAL DEFAULT UND memmove@GLIBC_2.4 (2) │ │ │ │ - 456: 00000000 0 FUNC GLOBAL DEFAULT UND memset@GLIBC_2.4 (2) │ │ │ │ - 457: 00000000 0 FUNC GLOBAL DEFAULT UND tzset@GLIBC_2.4 (2) │ │ │ │ + 259: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_Quit │ │ │ │ + 260: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_CloseAudio │ │ │ │ + 261: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_PauseMusic │ │ │ │ + 262: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_HaltMusic │ │ │ │ + 263: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_ResumeMusic │ │ │ │ + 264: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_RewindMusic │ │ │ │ + 265: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_GroupCount │ │ │ │ + 266: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_VolumeMusic │ │ │ │ + 267: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_Paused │ │ │ │ + 268: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_Playing │ │ │ │ + 269: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_ReserveChannels │ │ │ │ + 270: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_AllocateChannels │ │ │ │ + 271: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_VolumeChunk │ │ │ │ + 272: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_SetReverseStereo │ │ │ │ + 273: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_SetPosition │ │ │ │ + 274: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_SetDistance │ │ │ │ + 275: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_FadeOutMusic │ │ │ │ + 276: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_Init │ │ │ │ + 277: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_SetMusicPosition │ │ │ │ + 278: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_PausedMusic │ │ │ │ + 279: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_PlayingMusic │ │ │ │ + 280: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_GroupNewer │ │ │ │ + 281: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_GroupOldest │ │ │ │ + 282: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_GroupAvailable │ │ │ │ + 283: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_GroupChannels │ │ │ │ + 284: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_PlayMusic │ │ │ │ + 285: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_FadeInMusic │ │ │ │ + 286: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_FadeInMusicPos │ │ │ │ + 287: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_GroupChannel │ │ │ │ + 288: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_GetChunk │ │ │ │ + 289: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_FadeOutChannel │ │ │ │ + 290: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_FadeOutGroup │ │ │ │ + 291: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_Pause │ │ │ │ + 292: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_Resume │ │ │ │ + 293: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_HaltChannel │ │ │ │ + 294: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_ExpireChannel │ │ │ │ + 295: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_Volume │ │ │ │ + 296: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_HaltGroup │ │ │ │ + 297: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_OpenAudio │ │ │ │ + 298: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_PlayChannelTimed │ │ │ │ + 299: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_FadeInChannelTimed │ │ │ │ + 300: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_SetPanning │ │ │ │ + 301: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_UnregisterEffect │ │ │ │ + 302: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_RegisterEffect │ │ │ │ + 303: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_HookMusicFinished │ │ │ │ + 304: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_GetMusicDecoder │ │ │ │ + 305: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_GetNumMusicDecoders │ │ │ │ + 306: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_ChannelFinished │ │ │ │ + 307: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_GetChunkDecoder │ │ │ │ + 308: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_GetNumChunkDecoders │ │ │ │ + 309: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_QuerySpec │ │ │ │ + 310: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_Linked_Version │ │ │ │ + 311: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RWFromConstMem │ │ │ │ + 312: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_LoadMUS_RW │ │ │ │ + 313: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_FreeMusic │ │ │ │ + 314: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_LoadWAV_RW │ │ │ │ + 315: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_FreeChunk │ │ │ │ + 316: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_GetMusicType │ │ │ │ + 317: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_FadingChannel │ │ │ │ + 318: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_QuickLoad_WAV │ │ │ │ + 319: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_QuickLoad_RAW │ │ │ │ + 320: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_LoadMUS │ │ │ │ + 321: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_LoadMUSType_RW │ │ │ │ + 322: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_HookMusic │ │ │ │ + 323: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_SetMusicCMD │ │ │ │ + 324: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_GetMusicHookData │ │ │ │ + 325: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_UnregisterAllEffects │ │ │ │ + 326: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_SetPostMix │ │ │ │ + 327: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_SetSynchroValue │ │ │ │ + 328: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_GetSynchroValue │ │ │ │ + 329: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_SetSoundFonts │ │ │ │ + 330: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_GetSoundFonts │ │ │ │ + 331: 00000000 0 FUNC GLOBAL DEFAULT UND Mix_EachSoundFont │ │ │ │ + 332: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RWFromFile │ │ │ │ + 333: 00000000 0 FUNC GLOBAL DEFAULT UND IMG_Load │ │ │ │ + 334: 00000000 0 FUNC GLOBAL DEFAULT UND IMG_Quit │ │ │ │ + 335: 00000000 0 FUNC GLOBAL DEFAULT UND IMG_Init │ │ │ │ + 336: 00000000 0 FUNC GLOBAL DEFAULT UND IMG_Linked_Version │ │ │ │ + 337: 00000000 0 FUNC GLOBAL DEFAULT UND IMG_Load_RW │ │ │ │ + 338: 00000000 0 FUNC GLOBAL DEFAULT UND IMG_LoadTGA_RW │ │ │ │ + 339: 00000000 0 FUNC GLOBAL DEFAULT UND IMG_isPNM │ │ │ │ + 340: 00000000 0 FUNC GLOBAL DEFAULT UND IMG_isICO │ │ │ │ + 341: 00000000 0 FUNC GLOBAL DEFAULT UND IMG_isCUR │ │ │ │ + 342: 00000000 0 FUNC GLOBAL DEFAULT UND IMG_isGIF │ │ │ │ + 343: 00000000 0 FUNC GLOBAL DEFAULT UND IMG_isTIF │ │ │ │ + 344: 00000000 0 FUNC GLOBAL DEFAULT UND IMG_isXCF │ │ │ │ + 345: 00000000 0 FUNC GLOBAL DEFAULT UND IMG_isPCX │ │ │ │ + 346: 00000000 0 FUNC GLOBAL DEFAULT UND IMG_isJPG │ │ │ │ + 347: 00000000 0 FUNC GLOBAL DEFAULT UND IMG_isXPM │ │ │ │ + 348: 00000000 0 FUNC GLOBAL DEFAULT UND IMG_isLBM │ │ │ │ + 349: 00000000 0 FUNC GLOBAL DEFAULT UND IMG_isXV │ │ │ │ + 350: 00000000 0 FUNC GLOBAL DEFAULT UND IMG_isWEBP │ │ │ │ + 351: 00000000 0 FUNC GLOBAL DEFAULT UND IMG_isPNG │ │ │ │ + 352: 00000000 0 FUNC GLOBAL DEFAULT UND IMG_isBMP │ │ │ │ + 353: 00000000 0 FUNC GLOBAL DEFAULT UND bcmp@GLIBC_2.4 (2) │ │ │ │ + 354: 00000000 0 FUNC GLOBAL DEFAULT UND memcmp@GLIBC_2.4 (2) │ │ │ │ + 355: 00000000 0 FUNC GLOBAL DEFAULT UND strlen@GLIBC_2.4 (2) │ │ │ │ + 356: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_MasksToPixelFormatEnum │ │ │ │ + 357: 00000000 0 FUNC GLOBAL DEFAULT UND memcpy@GLIBC_2.4 (2) │ │ │ │ + 358: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_DestroyTexture │ │ │ │ + 359: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_UnlockTexture │ │ │ │ + 360: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_UnlockSurface │ │ │ │ + 361: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderPresent │ │ │ │ + 362: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderTargetSupported │ │ │ │ + 363: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_ConvertSurface │ │ │ │ + 364: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetWindowSurface │ │ │ │ + 365: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_CreateTextureFromSurface │ │ │ │ + 366: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderDrawPoint │ │ │ │ + 367: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderDrawLine │ │ │ │ + 368: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderClear │ │ │ │ + 369: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_UpdateWindowSurface │ │ │ │ + 370: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_LockSurface │ │ │ │ + 371: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GL_UnbindTexture │ │ │ │ + 372: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GL_BindTexture │ │ │ │ + 373: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_CreateTexture │ │ │ │ + 374: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_PixelFormatEnumToMasks │ │ │ │ + 375: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_CreateRGBSurface │ │ │ │ + 376: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetRendererInfo │ │ │ │ + 377: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetRenderDriverInfo │ │ │ │ + 378: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetNumRenderDrivers │ │ │ │ + 379: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_UpperBlitScaled │ │ │ │ + 380: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderDrawPoints │ │ │ │ + 381: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderDrawLines │ │ │ │ + 382: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderCopyEx │ │ │ │ + 383: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderCopy │ │ │ │ + 384: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderGeometryRaw │ │ │ │ + 385: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderGeometry │ │ │ │ + 386: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderFillRectsF │ │ │ │ + 387: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderFillRectF │ │ │ │ + 388: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderDrawRectsF │ │ │ │ + 389: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderDrawRectF │ │ │ │ + 390: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderDrawPointsF │ │ │ │ + 391: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderDrawPointF │ │ │ │ + 392: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderDrawLinesF │ │ │ │ + 393: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderDrawLineF │ │ │ │ + 394: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderCopyExF │ │ │ │ + 395: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderCopyF │ │ │ │ + 396: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderFillRects │ │ │ │ + 397: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderFillRect │ │ │ │ + 398: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderDrawRects │ │ │ │ + 399: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderDrawRect │ │ │ │ + 400: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetPaletteColors │ │ │ │ + 401: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_LoadBMP_RW │ │ │ │ + 402: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_MapRGBA │ │ │ │ + 403: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_FillRects │ │ │ │ + 404: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_FillRect │ │ │ │ + 405: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_CreateRGBSurfaceFrom │ │ │ │ + 406: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_QueryTexture │ │ │ │ + 407: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_LockTexture │ │ │ │ + 408: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_UpdateTexture │ │ │ │ + 409: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_UpperBlit │ │ │ │ + 410: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderSetLogicalSize │ │ │ │ + 411: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderGetLogicalSize │ │ │ │ + 412: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderSetIntegerScale │ │ │ │ + 413: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderGetIntegerScale │ │ │ │ + 414: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetRenderTarget │ │ │ │ + 415: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetRenderTarget │ │ │ │ + 416: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetSurfaceBlendMode │ │ │ │ + 417: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetSurfaceBlendMode │ │ │ │ + 418: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetTextureBlendMode │ │ │ │ + 419: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetTextureBlendMode │ │ │ │ + 420: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetTextureAlphaMod │ │ │ │ + 421: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetTextureAlphaMod │ │ │ │ + 422: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetTextureColorMod │ │ │ │ + 423: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetTextureColorMod │ │ │ │ + 424: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetColorKey │ │ │ │ + 425: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetColorKey │ │ │ │ + 426: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetRGBA │ │ │ │ + 427: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderSetViewport │ │ │ │ + 428: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderGetViewport │ │ │ │ + 429: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderSetClipRect │ │ │ │ + 430: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderGetClipRect │ │ │ │ + 431: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderSetScale │ │ │ │ + 432: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderGetScale │ │ │ │ + 433: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetRenderDrawColor │ │ │ │ + 434: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetRenderDrawColor │ │ │ │ + 435: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetRenderDrawBlendMode │ │ │ │ + 436: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetRenderDrawBlendMode │ │ │ │ + 437: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetError │ │ │ │ + 438: 00000000 0 FUNC GLOBAL DEFAULT UND calloc@GLIBC_2.4 (2) │ │ │ │ + 439: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_JoystickGetDeviceGUID │ │ │ │ + 440: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_JoystickGetGUID │ │ │ │ + 441: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_JoystickGetGUIDFromString │ │ │ │ + 442: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_JoystickGetGUIDString │ │ │ │ + 443: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GameControllerGetBindForAxis │ │ │ │ + 444: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GameControllerGetBindForButton │ │ │ │ + 445: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GameControllerMappingForGUID │ │ │ │ + 446: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_LogMessage │ │ │ │ + 447: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RWclose │ │ │ │ + 448: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RWread │ │ │ │ + 449: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RWseek │ │ │ │ + 450: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RWtell │ │ │ │ + 451: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RWwrite │ │ │ │ + 452: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetError │ │ │ │ + 453: 00000000 0 FUNC GLOBAL DEFAULT UND memmove@GLIBC_2.4 (2) │ │ │ │ + 454: 00000000 0 FUNC GLOBAL DEFAULT UND memset@GLIBC_2.4 (2) │ │ │ │ + 455: 00000000 0 FUNC GLOBAL DEFAULT UND tzset@GLIBC_2.4 (2) │ │ │ │ + 456: 00000000 0 FUNC GLOBAL DEFAULT UND malloc@GLIBC_2.4 (2) │ │ │ │ + 457: 00000000 0 FUNC GLOBAL DEFAULT UND glXGetProcAddressARB │ │ │ │ 458: 00000000 0 FUNC GLOBAL DEFAULT UND memchr@GLIBC_2.4 (2) │ │ │ │ - 459: 00000000 0 FUNC GLOBAL DEFAULT UND malloc@GLIBC_2.4 (2) │ │ │ │ - 460: 029fe6a8 0 NOTYPE GLOBAL DEFAULT 19 _edata │ │ │ │ - 461: 02a022f4 0 NOTYPE GLOBAL DEFAULT 19 _end │ │ │ │ + 459: 00000000 0 FUNC GLOBAL DEFAULT UND getentropy@GLIBC_2.25 (10) │ │ │ │ + 460: 02a02334 0 NOTYPE GLOBAL DEFAULT 19 _end │ │ │ │ + 461: 029fe6c8 0 NOTYPE GLOBAL DEFAULT 19 _edata │ │ │ │ 462: 0000e0c4 0 FUNC GLOBAL DEFAULT UND ffi_call@LIBFFI_BASE_8.0 (11) │ │ │ │ - 463: 029fe6a8 0 NOTYPE GLOBAL DEFAULT 19 __bss_start │ │ │ │ + 463: 029fe6c8 0 NOTYPE GLOBAL DEFAULT 19 __bss_start │ │ │ │ 464: 0000d800 0 FUNC GLOBAL DEFAULT UND free@GLIBC_2.4 (2) │ │ │ │ 465: 0000de24 0 FUNC GLOBAL DEFAULT UND ffi_prep_cif@LIBFFI_BASE_8.0 (11) │ │ │ ├── readelf --wide --relocs {} │ │ │ │ @@ -1,476 +1,476 @@ │ │ │ │ │ │ │ │ Relocation section '.rel.dyn' at offset 0x3e74 contains 33 entries: │ │ │ │ Offset Info Type Sym. Value Symbol's Name │ │ │ │ -029fdf6c 00001515 R_ARM_GLOB_DAT 00000000 mknod@GLIBC_2.33 │ │ │ │ -029fa4c8 00004a02 R_ARM_ABS32 00000000 ffi_type_double@LIBFFI_BASE_8.0 │ │ │ │ -029fdc88 00004a15 R_ARM_GLOB_DAT 00000000 ffi_type_double@LIBFFI_BASE_8.0 │ │ │ │ -029fa4b8 00004c02 R_ARM_ABS32 00000000 ffi_type_float@LIBFFI_BASE_8.0 │ │ │ │ -029fdc84 00004c15 R_ARM_GLOB_DAT 00000000 ffi_type_float@LIBFFI_BASE_8.0 │ │ │ │ -029fa4d8 00004d02 R_ARM_ABS32 00000000 ffi_type_sint64@LIBFFI_BASE_8.0 │ │ │ │ -029fdc80 00004d15 R_ARM_GLOB_DAT 00000000 ffi_type_sint64@LIBFFI_BASE_8.0 │ │ │ │ -029fa518 00004e02 R_ARM_ABS32 00000000 ffi_type_sint16@LIBFFI_BASE_8.0 │ │ │ │ -029fdc7c 00004e15 R_ARM_GLOB_DAT 00000000 ffi_type_sint16@LIBFFI_BASE_8.0 │ │ │ │ -029fa4f8 00004f02 R_ARM_ABS32 00000000 ffi_type_sint32@LIBFFI_BASE_8.0 │ │ │ │ -029fdc78 00004f15 R_ARM_GLOB_DAT 00000000 ffi_type_sint32@LIBFFI_BASE_8.0 │ │ │ │ -029fa548 00005002 R_ARM_ABS32 00000000 ffi_type_uint8@LIBFFI_BASE_8.0 │ │ │ │ -029fdc74 00005015 R_ARM_GLOB_DAT 00000000 ffi_type_uint8@LIBFFI_BASE_8.0 │ │ │ │ -029fa4e8 00005102 R_ARM_ABS32 00000000 ffi_type_uint64@LIBFFI_BASE_8.0 │ │ │ │ -029fdc70 00005115 R_ARM_GLOB_DAT 00000000 ffi_type_uint64@LIBFFI_BASE_8.0 │ │ │ │ -029fa558 00005202 R_ARM_ABS32 00000000 ffi_type_pointer@LIBFFI_BASE_8.0 │ │ │ │ -029fdc6c 00005215 R_ARM_GLOB_DAT 00000000 ffi_type_pointer@LIBFFI_BASE_8.0 │ │ │ │ -029fa528 00005302 R_ARM_ABS32 00000000 ffi_type_uint16@LIBFFI_BASE_8.0 │ │ │ │ -029fdc68 00005315 R_ARM_GLOB_DAT 00000000 ffi_type_uint16@LIBFFI_BASE_8.0 │ │ │ │ -029fa4a8 00005402 R_ARM_ABS32 00000000 ffi_type_void@LIBFFI_BASE_8.0 │ │ │ │ -029fdc64 00005415 R_ARM_GLOB_DAT 00000000 ffi_type_void@LIBFFI_BASE_8.0 │ │ │ │ -029fa508 00005502 R_ARM_ABS32 00000000 ffi_type_uint32@LIBFFI_BASE_8.0 │ │ │ │ -029fdc60 00005515 R_ARM_GLOB_DAT 00000000 ffi_type_uint32@LIBFFI_BASE_8.0 │ │ │ │ -029fa538 00005602 R_ARM_ABS32 00000000 ffi_type_sint8@LIBFFI_BASE_8.0 │ │ │ │ -029fdc5c 00005615 R_ARM_GLOB_DAT 00000000 ffi_type_sint8@LIBFFI_BASE_8.0 │ │ │ │ -029fdb1c 00006f15 R_ARM_GLOB_DAT 00000000 stderr@GLIBC_2.4 │ │ │ │ -029fdaf8 00007e15 R_ARM_GLOB_DAT 00000000 stdout@GLIBC_2.4 │ │ │ │ -029fd04c 0000ca15 R_ARM_GLOB_DAT 00000000 environ@GLIBC_2.4 │ │ │ │ -029fdf74 0000cd15 R_ARM_GLOB_DAT 00000000 __lstat64_time64@GLIBC_2.34 │ │ │ │ -029fdf78 0000ce15 R_ARM_GLOB_DAT 00000000 __fstat64_time64@GLIBC_2.34 │ │ │ │ -029fdf70 0000cf15 R_ARM_GLOB_DAT 00000000 __stat64_time64@GLIBC_2.34 │ │ │ │ -029fa5b0 0000d615 R_ARM_GLOB_DAT 00000000 __gmon_start__ │ │ │ │ -029fcb80 0001d015 R_ARM_GLOB_DAT 0000d800 free@GLIBC_2.4 │ │ │ │ +029fdf8c 00001515 R_ARM_GLOB_DAT 00000000 mknod@GLIBC_2.33 │ │ │ │ +029fa4e8 00004a02 R_ARM_ABS32 00000000 ffi_type_double@LIBFFI_BASE_8.0 │ │ │ │ +029fdca8 00004a15 R_ARM_GLOB_DAT 00000000 ffi_type_double@LIBFFI_BASE_8.0 │ │ │ │ +029fa4d8 00004c02 R_ARM_ABS32 00000000 ffi_type_float@LIBFFI_BASE_8.0 │ │ │ │ +029fdca4 00004c15 R_ARM_GLOB_DAT 00000000 ffi_type_float@LIBFFI_BASE_8.0 │ │ │ │ +029fa4f8 00004d02 R_ARM_ABS32 00000000 ffi_type_sint64@LIBFFI_BASE_8.0 │ │ │ │ +029fdca0 00004d15 R_ARM_GLOB_DAT 00000000 ffi_type_sint64@LIBFFI_BASE_8.0 │ │ │ │ +029fa538 00004e02 R_ARM_ABS32 00000000 ffi_type_sint16@LIBFFI_BASE_8.0 │ │ │ │ +029fdc9c 00004e15 R_ARM_GLOB_DAT 00000000 ffi_type_sint16@LIBFFI_BASE_8.0 │ │ │ │ +029fa518 00004f02 R_ARM_ABS32 00000000 ffi_type_sint32@LIBFFI_BASE_8.0 │ │ │ │ +029fdc98 00004f15 R_ARM_GLOB_DAT 00000000 ffi_type_sint32@LIBFFI_BASE_8.0 │ │ │ │ +029fa568 00005002 R_ARM_ABS32 00000000 ffi_type_uint8@LIBFFI_BASE_8.0 │ │ │ │ +029fdc94 00005015 R_ARM_GLOB_DAT 00000000 ffi_type_uint8@LIBFFI_BASE_8.0 │ │ │ │ +029fa508 00005102 R_ARM_ABS32 00000000 ffi_type_uint64@LIBFFI_BASE_8.0 │ │ │ │ +029fdc90 00005115 R_ARM_GLOB_DAT 00000000 ffi_type_uint64@LIBFFI_BASE_8.0 │ │ │ │ +029fa578 00005202 R_ARM_ABS32 00000000 ffi_type_pointer@LIBFFI_BASE_8.0 │ │ │ │ +029fdc8c 00005215 R_ARM_GLOB_DAT 00000000 ffi_type_pointer@LIBFFI_BASE_8.0 │ │ │ │ +029fa548 00005302 R_ARM_ABS32 00000000 ffi_type_uint16@LIBFFI_BASE_8.0 │ │ │ │ +029fdc88 00005315 R_ARM_GLOB_DAT 00000000 ffi_type_uint16@LIBFFI_BASE_8.0 │ │ │ │ +029fa4c8 00005402 R_ARM_ABS32 00000000 ffi_type_void@LIBFFI_BASE_8.0 │ │ │ │ +029fdc84 00005415 R_ARM_GLOB_DAT 00000000 ffi_type_void@LIBFFI_BASE_8.0 │ │ │ │ +029fa528 00005502 R_ARM_ABS32 00000000 ffi_type_uint32@LIBFFI_BASE_8.0 │ │ │ │ +029fdc80 00005515 R_ARM_GLOB_DAT 00000000 ffi_type_uint32@LIBFFI_BASE_8.0 │ │ │ │ +029fa558 00005602 R_ARM_ABS32 00000000 ffi_type_sint8@LIBFFI_BASE_8.0 │ │ │ │ +029fdc7c 00005615 R_ARM_GLOB_DAT 00000000 ffi_type_sint8@LIBFFI_BASE_8.0 │ │ │ │ +029fdb3c 00006f15 R_ARM_GLOB_DAT 00000000 stderr@GLIBC_2.4 │ │ │ │ +029fdb18 00007e15 R_ARM_GLOB_DAT 00000000 stdout@GLIBC_2.4 │ │ │ │ +029fd06c 0000cb15 R_ARM_GLOB_DAT 00000000 environ@GLIBC_2.4 │ │ │ │ +029fdf94 0000ce15 R_ARM_GLOB_DAT 00000000 __lstat64_time64@GLIBC_2.34 │ │ │ │ +029fdf98 0000cf15 R_ARM_GLOB_DAT 00000000 __fstat64_time64@GLIBC_2.34 │ │ │ │ +029fdf90 0000d015 R_ARM_GLOB_DAT 00000000 __stat64_time64@GLIBC_2.34 │ │ │ │ +029fa5d0 0000d615 R_ARM_GLOB_DAT 00000000 __gmon_start__ │ │ │ │ +029fca70 0001d015 R_ARM_GLOB_DAT 0000d800 free@GLIBC_2.4 │ │ │ │ │ │ │ │ Relocation section '.rel.plt' at offset 0x3f7c contains 437 entries: │ │ │ │ Offset Info Type Sym. Value Symbol's Name │ │ │ │ -029fdfd4 00000216 R_ARM_JUMP_SLOT 00000000 __libc_start_main@GLIBC_2.34 │ │ │ │ -029fdfd8 00006016 R_ARM_JUMP_SLOT 00000000 abort@GLIBC_2.4 │ │ │ │ -029fdfdc 0000d616 R_ARM_JUMP_SLOT 00000000 __gmon_start__ │ │ │ │ -029fdfe0 00010216 R_ARM_JUMP_SLOT 00000000 SDL_FreeSurface │ │ │ │ -029fdfe4 00008216 R_ARM_JUMP_SLOT 00000000 dlopen@GLIBC_2.34 │ │ │ │ -029fdfe8 00008316 R_ARM_JUMP_SLOT 00000000 dlsym@GLIBC_2.34 │ │ │ │ -029fdfec 00010416 R_ARM_JUMP_SLOT 00000000 memcpy@GLIBC_2.4 │ │ │ │ -029fdff0 00010316 R_ARM_JUMP_SLOT 00000000 strlen@GLIBC_2.4 │ │ │ │ -029fdff4 00010516 R_ARM_JUMP_SLOT 00000000 glXGetProcAddressARB │ │ │ │ -029fdff8 00010616 R_ARM_JUMP_SLOT 00000000 IMG_Load │ │ │ │ -029fdffc 00010716 R_ARM_JUMP_SLOT 00000000 IMG_Quit │ │ │ │ -029fe000 00010816 R_ARM_JUMP_SLOT 00000000 IMG_Init │ │ │ │ -029fe004 00010916 R_ARM_JUMP_SLOT 00000000 IMG_Linked_Version │ │ │ │ -029fe008 00010a16 R_ARM_JUMP_SLOT 00000000 SDL_RWFromConstMem │ │ │ │ -029fe00c 00010b16 R_ARM_JUMP_SLOT 00000000 IMG_Load_RW │ │ │ │ -029fe010 00010c16 R_ARM_JUMP_SLOT 00000000 SDL_RWFromFile │ │ │ │ -029fe014 00010d16 R_ARM_JUMP_SLOT 00000000 IMG_LoadTGA_RW │ │ │ │ -029fe018 00010e16 R_ARM_JUMP_SLOT 00000000 IMG_isPNM │ │ │ │ -029fe01c 00010f16 R_ARM_JUMP_SLOT 00000000 IMG_isICO │ │ │ │ -029fe020 00011016 R_ARM_JUMP_SLOT 00000000 IMG_isCUR │ │ │ │ -029fe024 00011116 R_ARM_JUMP_SLOT 00000000 IMG_isGIF │ │ │ │ -029fe028 00011216 R_ARM_JUMP_SLOT 00000000 IMG_isTIF │ │ │ │ -029fe02c 00011316 R_ARM_JUMP_SLOT 00000000 IMG_isXCF │ │ │ │ -029fe030 00011416 R_ARM_JUMP_SLOT 00000000 IMG_isPCX │ │ │ │ -029fe034 00011516 R_ARM_JUMP_SLOT 00000000 IMG_isJPG │ │ │ │ -029fe038 00011616 R_ARM_JUMP_SLOT 00000000 IMG_isXPM │ │ │ │ -029fe03c 00011716 R_ARM_JUMP_SLOT 00000000 IMG_isLBM │ │ │ │ -029fe040 00011816 R_ARM_JUMP_SLOT 00000000 IMG_isXV │ │ │ │ -029fe044 00011916 R_ARM_JUMP_SLOT 00000000 IMG_isWEBP │ │ │ │ -029fe048 00011a16 R_ARM_JUMP_SLOT 00000000 IMG_isPNG │ │ │ │ -029fe04c 00011b16 R_ARM_JUMP_SLOT 00000000 IMG_isBMP │ │ │ │ -029fe050 00011c16 R_ARM_JUMP_SLOT 00000000 Mix_Quit │ │ │ │ -029fe054 00011d16 R_ARM_JUMP_SLOT 00000000 Mix_CloseAudio │ │ │ │ -029fe058 00011e16 R_ARM_JUMP_SLOT 00000000 Mix_PauseMusic │ │ │ │ -029fe05c 00011f16 R_ARM_JUMP_SLOT 00000000 Mix_HaltMusic │ │ │ │ -029fe060 00012016 R_ARM_JUMP_SLOT 00000000 Mix_ResumeMusic │ │ │ │ -029fe064 00012116 R_ARM_JUMP_SLOT 00000000 Mix_RewindMusic │ │ │ │ -029fe068 00012216 R_ARM_JUMP_SLOT 00000000 Mix_GroupCount │ │ │ │ -029fe06c 00012316 R_ARM_JUMP_SLOT 00000000 Mix_VolumeMusic │ │ │ │ -029fe070 00012416 R_ARM_JUMP_SLOT 00000000 Mix_Paused │ │ │ │ -029fe074 00012516 R_ARM_JUMP_SLOT 00000000 Mix_Playing │ │ │ │ -029fe078 00012616 R_ARM_JUMP_SLOT 00000000 Mix_ReserveChannels │ │ │ │ -029fe07c 00012716 R_ARM_JUMP_SLOT 00000000 Mix_AllocateChannels │ │ │ │ -029fe080 00012816 R_ARM_JUMP_SLOT 00000000 Mix_VolumeChunk │ │ │ │ -029fe084 00012916 R_ARM_JUMP_SLOT 00000000 Mix_SetReverseStereo │ │ │ │ -029fe088 00012a16 R_ARM_JUMP_SLOT 00000000 Mix_SetPosition │ │ │ │ -029fe08c 00012b16 R_ARM_JUMP_SLOT 00000000 Mix_SetDistance │ │ │ │ -029fe090 00012c16 R_ARM_JUMP_SLOT 00000000 Mix_FadeOutMusic │ │ │ │ -029fe094 00012d16 R_ARM_JUMP_SLOT 00000000 Mix_Init │ │ │ │ -029fe098 00012e16 R_ARM_JUMP_SLOT 00000000 Mix_SetMusicPosition │ │ │ │ -029fe09c 00012f16 R_ARM_JUMP_SLOT 00000000 Mix_PausedMusic │ │ │ │ -029fe0a0 00013016 R_ARM_JUMP_SLOT 00000000 Mix_PlayingMusic │ │ │ │ -029fe0a4 00013116 R_ARM_JUMP_SLOT 00000000 Mix_GroupNewer │ │ │ │ -029fe0a8 00013216 R_ARM_JUMP_SLOT 00000000 Mix_GroupOldest │ │ │ │ -029fe0ac 00013316 R_ARM_JUMP_SLOT 00000000 Mix_GroupAvailable │ │ │ │ -029fe0b0 00013416 R_ARM_JUMP_SLOT 00000000 Mix_GroupChannels │ │ │ │ -029fe0b4 00013516 R_ARM_JUMP_SLOT 00000000 Mix_PlayMusic │ │ │ │ -029fe0b8 00013616 R_ARM_JUMP_SLOT 00000000 Mix_FadeInMusic │ │ │ │ -029fe0bc 00013716 R_ARM_JUMP_SLOT 00000000 Mix_FadeInMusicPos │ │ │ │ -029fe0c0 00013816 R_ARM_JUMP_SLOT 00000000 Mix_GroupChannel │ │ │ │ -029fe0c4 00013916 R_ARM_JUMP_SLOT 00000000 Mix_GetChunk │ │ │ │ -029fe0c8 00013a16 R_ARM_JUMP_SLOT 00000000 Mix_FadeOutChannel │ │ │ │ -029fe0cc 00013b16 R_ARM_JUMP_SLOT 00000000 Mix_FadeOutGroup │ │ │ │ -029fe0d0 00013c16 R_ARM_JUMP_SLOT 00000000 Mix_Pause │ │ │ │ -029fe0d4 00013d16 R_ARM_JUMP_SLOT 00000000 Mix_Resume │ │ │ │ -029fe0d8 00013e16 R_ARM_JUMP_SLOT 00000000 Mix_HaltChannel │ │ │ │ -029fe0dc 00013f16 R_ARM_JUMP_SLOT 00000000 Mix_ExpireChannel │ │ │ │ -029fe0e0 00014016 R_ARM_JUMP_SLOT 00000000 Mix_Volume │ │ │ │ -029fe0e4 00014116 R_ARM_JUMP_SLOT 00000000 Mix_HaltGroup │ │ │ │ -029fe0e8 00014216 R_ARM_JUMP_SLOT 00000000 Mix_OpenAudio │ │ │ │ -029fe0ec 00014316 R_ARM_JUMP_SLOT 00000000 Mix_PlayChannelTimed │ │ │ │ -029fe0f0 00014416 R_ARM_JUMP_SLOT 00000000 Mix_FadeInChannelTimed │ │ │ │ -029fe0f4 00014516 R_ARM_JUMP_SLOT 00000000 Mix_SetPanning │ │ │ │ -029fe0f8 00014616 R_ARM_JUMP_SLOT 00000000 Mix_UnregisterEffect │ │ │ │ -029fe0fc 00014716 R_ARM_JUMP_SLOT 00000000 Mix_RegisterEffect │ │ │ │ -029fe100 00014816 R_ARM_JUMP_SLOT 00000000 Mix_HookMusicFinished │ │ │ │ -029fe104 00014916 R_ARM_JUMP_SLOT 00000000 Mix_GetMusicDecoder │ │ │ │ -029fe108 00014a16 R_ARM_JUMP_SLOT 00000000 Mix_GetNumMusicDecoders │ │ │ │ -029fe10c 00014b16 R_ARM_JUMP_SLOT 00000000 Mix_ChannelFinished │ │ │ │ -029fe110 00014c16 R_ARM_JUMP_SLOT 00000000 Mix_GetChunkDecoder │ │ │ │ -029fe114 00014d16 R_ARM_JUMP_SLOT 00000000 Mix_GetNumChunkDecoders │ │ │ │ -029fe118 00014e16 R_ARM_JUMP_SLOT 00000000 Mix_QuerySpec │ │ │ │ -029fe11c 00014f16 R_ARM_JUMP_SLOT 00000000 Mix_Linked_Version │ │ │ │ -029fe120 00015016 R_ARM_JUMP_SLOT 00000000 Mix_LoadMUS_RW │ │ │ │ -029fe124 00015116 R_ARM_JUMP_SLOT 00000000 Mix_FreeMusic │ │ │ │ -029fe128 00015216 R_ARM_JUMP_SLOT 00000000 Mix_LoadWAV_RW │ │ │ │ -029fe12c 00015316 R_ARM_JUMP_SLOT 00000000 Mix_FreeChunk │ │ │ │ -029fe130 00015416 R_ARM_JUMP_SLOT 00000000 Mix_GetMusicType │ │ │ │ -029fe134 00015516 R_ARM_JUMP_SLOT 00000000 Mix_FadingChannel │ │ │ │ -029fe138 00016316 R_ARM_JUMP_SLOT 00000000 Mix_EachSoundFont │ │ │ │ -029fe13c 00016216 R_ARM_JUMP_SLOT 00000000 Mix_GetSoundFonts │ │ │ │ -029fe140 00016116 R_ARM_JUMP_SLOT 00000000 Mix_SetSoundFonts │ │ │ │ -029fe144 00016016 R_ARM_JUMP_SLOT 00000000 Mix_GetSynchroValue │ │ │ │ -029fe148 00015f16 R_ARM_JUMP_SLOT 00000000 Mix_SetSynchroValue │ │ │ │ -029fe14c 00015e16 R_ARM_JUMP_SLOT 00000000 Mix_SetPostMix │ │ │ │ -029fe150 00015d16 R_ARM_JUMP_SLOT 00000000 Mix_UnregisterAllEffects │ │ │ │ -029fe154 00015c16 R_ARM_JUMP_SLOT 00000000 Mix_GetMusicHookData │ │ │ │ -029fe158 00015b16 R_ARM_JUMP_SLOT 00000000 Mix_SetMusicCMD │ │ │ │ -029fe15c 00015a16 R_ARM_JUMP_SLOT 00000000 Mix_HookMusic │ │ │ │ -029fe160 00015916 R_ARM_JUMP_SLOT 00000000 Mix_LoadMUSType_RW │ │ │ │ -029fe164 00015816 R_ARM_JUMP_SLOT 00000000 Mix_LoadMUS │ │ │ │ -029fe168 00015716 R_ARM_JUMP_SLOT 00000000 Mix_QuickLoad_RAW │ │ │ │ -029fe16c 00015616 R_ARM_JUMP_SLOT 00000000 Mix_QuickLoad_WAV │ │ │ │ -029fe170 00016416 R_ARM_JUMP_SLOT 00000000 bcmp@GLIBC_2.4 │ │ │ │ -029fe174 00016516 R_ARM_JUMP_SLOT 00000000 memcmp@GLIBC_2.4 │ │ │ │ -029fe178 00016616 R_ARM_JUMP_SLOT 00000000 SDL_MasksToPixelFormatEnum │ │ │ │ -029fe17c 00016716 R_ARM_JUMP_SLOT 00000000 SDL_DestroyTexture │ │ │ │ -029fe180 00016816 R_ARM_JUMP_SLOT 00000000 SDL_UnlockTexture │ │ │ │ -029fe184 00016916 R_ARM_JUMP_SLOT 00000000 SDL_UnlockSurface │ │ │ │ -029fe188 00016a16 R_ARM_JUMP_SLOT 00000000 SDL_RenderPresent │ │ │ │ -029fe18c 00016b16 R_ARM_JUMP_SLOT 00000000 SDL_RenderTargetSupported │ │ │ │ -029fe190 00016c16 R_ARM_JUMP_SLOT 00000000 SDL_ConvertSurface │ │ │ │ -029fe194 00016d16 R_ARM_JUMP_SLOT 00000000 SDL_GetWindowSurface │ │ │ │ -029fe198 00016e16 R_ARM_JUMP_SLOT 00000000 SDL_CreateTextureFromSurface │ │ │ │ -029fe19c 00016f16 R_ARM_JUMP_SLOT 00000000 SDL_RenderDrawPoint │ │ │ │ -029fe1a0 00017016 R_ARM_JUMP_SLOT 00000000 SDL_RenderDrawLine │ │ │ │ -029fe1a4 00017116 R_ARM_JUMP_SLOT 00000000 SDL_RenderClear │ │ │ │ -029fe1a8 00017216 R_ARM_JUMP_SLOT 00000000 SDL_UpdateWindowSurface │ │ │ │ -029fe1ac 00017316 R_ARM_JUMP_SLOT 00000000 SDL_LockSurface │ │ │ │ -029fe1b0 00017416 R_ARM_JUMP_SLOT 00000000 SDL_GL_UnbindTexture │ │ │ │ -029fe1b4 00017516 R_ARM_JUMP_SLOT 00000000 SDL_GL_BindTexture │ │ │ │ -029fe1b8 00017616 R_ARM_JUMP_SLOT 00000000 SDL_CreateTexture │ │ │ │ -029fe1bc 00017716 R_ARM_JUMP_SLOT 00000000 SDL_PixelFormatEnumToMasks │ │ │ │ -029fe1c0 00017816 R_ARM_JUMP_SLOT 00000000 SDL_CreateRGBSurface │ │ │ │ -029fe1c4 00017916 R_ARM_JUMP_SLOT 00000000 SDL_GetRendererInfo │ │ │ │ -029fe1c8 00017a16 R_ARM_JUMP_SLOT 00000000 SDL_GetRenderDriverInfo │ │ │ │ -029fe1cc 00017b16 R_ARM_JUMP_SLOT 00000000 SDL_GetNumRenderDrivers │ │ │ │ -029fe1d0 00017c16 R_ARM_JUMP_SLOT 00000000 SDL_UpperBlitScaled │ │ │ │ -029fe1d4 00017d16 R_ARM_JUMP_SLOT 00000000 SDL_RenderDrawPoints │ │ │ │ -029fe1d8 00017e16 R_ARM_JUMP_SLOT 00000000 SDL_RenderDrawLines │ │ │ │ -029fe1dc 00017f16 R_ARM_JUMP_SLOT 00000000 SDL_RenderCopyEx │ │ │ │ -029fe1e0 00018016 R_ARM_JUMP_SLOT 00000000 SDL_RenderCopy │ │ │ │ -029fe1e4 00018116 R_ARM_JUMP_SLOT 00000000 SDL_RenderGeometryRaw │ │ │ │ -029fe1e8 00018216 R_ARM_JUMP_SLOT 00000000 SDL_RenderGeometry │ │ │ │ -029fe1ec 00018316 R_ARM_JUMP_SLOT 00000000 SDL_RenderFillRectsF │ │ │ │ -029fe1f0 00018416 R_ARM_JUMP_SLOT 00000000 SDL_RenderFillRectF │ │ │ │ -029fe1f4 00018516 R_ARM_JUMP_SLOT 00000000 SDL_RenderDrawRectsF │ │ │ │ -029fe1f8 00018616 R_ARM_JUMP_SLOT 00000000 SDL_RenderDrawRectF │ │ │ │ -029fe1fc 00018716 R_ARM_JUMP_SLOT 00000000 SDL_RenderDrawPointsF │ │ │ │ -029fe200 00018816 R_ARM_JUMP_SLOT 00000000 SDL_RenderDrawPointF │ │ │ │ -029fe204 00018916 R_ARM_JUMP_SLOT 00000000 SDL_RenderDrawLinesF │ │ │ │ -029fe208 00018a16 R_ARM_JUMP_SLOT 00000000 SDL_RenderDrawLineF │ │ │ │ -029fe20c 00018b16 R_ARM_JUMP_SLOT 00000000 SDL_RenderCopyExF │ │ │ │ -029fe210 00018c16 R_ARM_JUMP_SLOT 00000000 SDL_RenderCopyF │ │ │ │ -029fe214 00018d16 R_ARM_JUMP_SLOT 00000000 SDL_RenderFillRects │ │ │ │ -029fe218 00018e16 R_ARM_JUMP_SLOT 00000000 SDL_RenderFillRect │ │ │ │ -029fe21c 00018f16 R_ARM_JUMP_SLOT 00000000 SDL_RenderDrawRects │ │ │ │ -029fe220 00019016 R_ARM_JUMP_SLOT 00000000 SDL_RenderDrawRect │ │ │ │ -029fe224 00019116 R_ARM_JUMP_SLOT 00000000 SDL_SetPaletteColors │ │ │ │ -029fe228 00019216 R_ARM_JUMP_SLOT 00000000 SDL_LoadBMP_RW │ │ │ │ -029fe22c 00019316 R_ARM_JUMP_SLOT 00000000 SDL_MapRGBA │ │ │ │ -029fe230 00019416 R_ARM_JUMP_SLOT 00000000 SDL_FillRects │ │ │ │ -029fe234 00019516 R_ARM_JUMP_SLOT 00000000 SDL_FillRect │ │ │ │ -029fe238 00019616 R_ARM_JUMP_SLOT 00000000 SDL_CreateRGBSurfaceFrom │ │ │ │ -029fe23c 00019716 R_ARM_JUMP_SLOT 00000000 SDL_QueryTexture │ │ │ │ -029fe240 00019816 R_ARM_JUMP_SLOT 00000000 SDL_LockTexture │ │ │ │ -029fe244 00019916 R_ARM_JUMP_SLOT 00000000 SDL_UpdateTexture │ │ │ │ -029fe248 00019a16 R_ARM_JUMP_SLOT 00000000 SDL_UpperBlit │ │ │ │ -029fe24c 00019b16 R_ARM_JUMP_SLOT 00000000 SDL_RenderSetLogicalSize │ │ │ │ -029fe250 00019c16 R_ARM_JUMP_SLOT 00000000 SDL_RenderGetLogicalSize │ │ │ │ -029fe254 00019d16 R_ARM_JUMP_SLOT 00000000 SDL_RenderSetIntegerScale │ │ │ │ -029fe258 00019e16 R_ARM_JUMP_SLOT 00000000 SDL_RenderGetIntegerScale │ │ │ │ -029fe25c 00019f16 R_ARM_JUMP_SLOT 00000000 SDL_SetRenderTarget │ │ │ │ -029fe260 0001a016 R_ARM_JUMP_SLOT 00000000 SDL_GetRenderTarget │ │ │ │ -029fe264 0001a116 R_ARM_JUMP_SLOT 00000000 SDL_SetSurfaceBlendMode │ │ │ │ -029fe268 0001a216 R_ARM_JUMP_SLOT 00000000 SDL_GetSurfaceBlendMode │ │ │ │ -029fe26c 0001a316 R_ARM_JUMP_SLOT 00000000 SDL_SetTextureBlendMode │ │ │ │ -029fe270 0001a416 R_ARM_JUMP_SLOT 00000000 SDL_GetTextureBlendMode │ │ │ │ -029fe274 0001a516 R_ARM_JUMP_SLOT 00000000 SDL_SetTextureAlphaMod │ │ │ │ -029fe278 0001a616 R_ARM_JUMP_SLOT 00000000 SDL_GetTextureAlphaMod │ │ │ │ -029fe27c 0001a716 R_ARM_JUMP_SLOT 00000000 SDL_SetTextureColorMod │ │ │ │ -029fe280 0001a816 R_ARM_JUMP_SLOT 00000000 SDL_GetTextureColorMod │ │ │ │ -029fe284 0001a916 R_ARM_JUMP_SLOT 00000000 SDL_GetColorKey │ │ │ │ -029fe288 0001aa16 R_ARM_JUMP_SLOT 00000000 SDL_SetColorKey │ │ │ │ -029fe28c 0001ab16 R_ARM_JUMP_SLOT 00000000 SDL_GetRGBA │ │ │ │ -029fe290 0001ac16 R_ARM_JUMP_SLOT 00000000 SDL_RenderSetViewport │ │ │ │ -029fe294 0001ad16 R_ARM_JUMP_SLOT 00000000 SDL_RenderGetViewport │ │ │ │ -029fe298 0001ae16 R_ARM_JUMP_SLOT 00000000 SDL_RenderSetClipRect │ │ │ │ -029fe29c 0001af16 R_ARM_JUMP_SLOT 00000000 SDL_RenderGetClipRect │ │ │ │ -029fe2a0 0001b016 R_ARM_JUMP_SLOT 00000000 SDL_RenderSetScale │ │ │ │ -029fe2a4 0001b116 R_ARM_JUMP_SLOT 00000000 SDL_RenderGetScale │ │ │ │ -029fe2a8 0001b216 R_ARM_JUMP_SLOT 00000000 SDL_SetRenderDrawColor │ │ │ │ -029fe2ac 0001b316 R_ARM_JUMP_SLOT 00000000 SDL_GetRenderDrawColor │ │ │ │ -029fe2b0 0001b416 R_ARM_JUMP_SLOT 00000000 SDL_SetRenderDrawBlendMode │ │ │ │ -029fe2b4 0001b516 R_ARM_JUMP_SLOT 00000000 SDL_GetRenderDrawBlendMode │ │ │ │ -029fe2b8 0001b616 R_ARM_JUMP_SLOT 00000000 SDL_GetError │ │ │ │ -029fe2bc 0001b716 R_ARM_JUMP_SLOT 00000000 calloc@GLIBC_2.4 │ │ │ │ -029fe2c0 0001b816 R_ARM_JUMP_SLOT 00000000 SDL_JoystickGetDeviceGUID │ │ │ │ -029fe2c4 0001b916 R_ARM_JUMP_SLOT 00000000 SDL_JoystickGetGUID │ │ │ │ -029fe2c8 0001ba16 R_ARM_JUMP_SLOT 00000000 SDL_JoystickGetGUIDFromString │ │ │ │ -029fe2cc 0001bb16 R_ARM_JUMP_SLOT 00000000 SDL_JoystickGetGUIDString │ │ │ │ -029fe2d0 0001bc16 R_ARM_JUMP_SLOT 00000000 SDL_GameControllerGetBindForAxis │ │ │ │ -029fe2d4 0001bd16 R_ARM_JUMP_SLOT 00000000 SDL_GameControllerGetBindForButton │ │ │ │ -029fe2d8 0001be16 R_ARM_JUMP_SLOT 00000000 SDL_GameControllerMappingForGUID │ │ │ │ -029fe2dc 0001bf16 R_ARM_JUMP_SLOT 00000000 SDL_LogMessage │ │ │ │ -029fe2e0 0001c016 R_ARM_JUMP_SLOT 00000000 SDL_RWclose │ │ │ │ -029fe2e4 0001c116 R_ARM_JUMP_SLOT 00000000 SDL_RWread │ │ │ │ -029fe2e8 0001c216 R_ARM_JUMP_SLOT 00000000 SDL_RWseek │ │ │ │ -029fe2ec 0001c316 R_ARM_JUMP_SLOT 00000000 SDL_RWtell │ │ │ │ -029fe2f0 0001c416 R_ARM_JUMP_SLOT 00000000 SDL_RWwrite │ │ │ │ -029fe2f4 0001c516 R_ARM_JUMP_SLOT 00000000 SDL_SetError │ │ │ │ -029fe2f8 0000f516 R_ARM_JUMP_SLOT 00000000 exp@GLIBC_2.29 │ │ │ │ -029fe2fc 0000ec16 R_ARM_JUMP_SLOT 00000000 sin@GLIBC_2.4 │ │ │ │ -029fe300 0000dc16 R_ARM_JUMP_SLOT 00000000 cos@GLIBC_2.4 │ │ │ │ -029fe304 0000fa16 R_ARM_JUMP_SLOT 00000000 expf@GLIBC_2.27 │ │ │ │ -029fe308 0000fe16 R_ARM_JUMP_SLOT 00000000 sinf@GLIBC_2.4 │ │ │ │ -029fe30c 0000df16 R_ARM_JUMP_SLOT 00000000 cosf@GLIBC_2.4 │ │ │ │ -029fe310 00010016 R_ARM_JUMP_SLOT 00000000 acos@GLIBC_2.4 │ │ │ │ -029fe314 0000f216 R_ARM_JUMP_SLOT 00000000 acosf@GLIBC_2.4 │ │ │ │ -029fe318 0000f116 R_ARM_JUMP_SLOT 00000000 tanhf@GLIBC_2.4 │ │ │ │ -029fe31c 0000ee16 R_ARM_JUMP_SLOT 00000000 sinhf@GLIBC_2.4 │ │ │ │ -029fe320 0000fb16 R_ARM_JUMP_SLOT 00000000 coshf@GLIBC_2.4 │ │ │ │ -029fe324 0000ed16 R_ARM_JUMP_SLOT 00000000 tanh@GLIBC_2.4 │ │ │ │ -029fe328 0000ff16 R_ARM_JUMP_SLOT 00000000 sinh@GLIBC_2.4 │ │ │ │ -029fe32c 0000de16 R_ARM_JUMP_SLOT 00000000 cosh@GLIBC_2.4 │ │ │ │ -029fe330 0000ea16 R_ARM_JUMP_SLOT 00000000 tanf@GLIBC_2.4 │ │ │ │ -029fe334 0000e816 R_ARM_JUMP_SLOT 00000000 tan@GLIBC_2.4 │ │ │ │ -029fe338 0000fd16 R_ARM_JUMP_SLOT 00000000 log@GLIBC_2.29 │ │ │ │ -029fe33c 0000e916 R_ARM_JUMP_SLOT 00000000 logf@GLIBC_2.27 │ │ │ │ -029fe340 0001c616 R_ARM_JUMP_SLOT 00000000 getentropy@GLIBC_2.25 │ │ │ │ -029fe344 0001c716 R_ARM_JUMP_SLOT 00000000 memmove@GLIBC_2.4 │ │ │ │ -029fe348 0001c816 R_ARM_JUMP_SLOT 00000000 memset@GLIBC_2.4 │ │ │ │ -029fe34c 0000d116 R_ARM_JUMP_SLOT 00000000 __clock_getres64@GLIBC_2.34 │ │ │ │ -029fe350 0000d216 R_ARM_JUMP_SLOT 00000000 __clock_gettime64@GLIBC_2.34 │ │ │ │ -029fe354 0001c916 R_ARM_JUMP_SLOT 00000000 tzset@GLIBC_2.4 │ │ │ │ -029fe358 0000d316 R_ARM_JUMP_SLOT 00000000 __localtime64_r@GLIBC_2.34 │ │ │ │ -029fe35c 0001ca16 R_ARM_JUMP_SLOT 00000000 memchr@GLIBC_2.4 │ │ │ │ -029fe360 0001cb16 R_ARM_JUMP_SLOT 00000000 malloc@GLIBC_2.4 │ │ │ │ -029fe364 0000d416 R_ARM_JUMP_SLOT 00000000 realloc@GLIBC_2.4 │ │ │ │ -029fe368 0001d016 R_ARM_JUMP_SLOT 0000d800 free@GLIBC_2.4 │ │ │ │ -029fe36c 0000d716 R_ARM_JUMP_SLOT 00000000 qsort@GLIBC_2.4 │ │ │ │ -029fe370 0000e316 R_ARM_JUMP_SLOT 00000000 sincosf@GLIBC_2.4 │ │ │ │ -029fe374 0000f316 R_ARM_JUMP_SLOT 00000000 sincos@GLIBC_2.4 │ │ │ │ -029fe378 0000e616 R_ARM_JUMP_SLOT 00000000 expm1@GLIBC_2.4 │ │ │ │ -029fe37c 0000f916 R_ARM_JUMP_SLOT 00000000 expm1f@GLIBC_2.4 │ │ │ │ -029fe380 0000f016 R_ARM_JUMP_SLOT 00000000 log1p@GLIBC_2.4 │ │ │ │ -029fe384 0000fc16 R_ARM_JUMP_SLOT 00000000 log1pf@GLIBC_2.4 │ │ │ │ -029fe388 0000d016 R_ARM_JUMP_SLOT 00000000 __errno_location@GLIBC_2.4 │ │ │ │ -029fe38c 0000cc16 R_ARM_JUMP_SLOT 00000000 ftruncate64@GLIBC_2.4 │ │ │ │ -029fe390 0000cf16 R_ARM_JUMP_SLOT 00000000 __stat64_time64@GLIBC_2.34 │ │ │ │ -029fe394 0000ce16 R_ARM_JUMP_SLOT 00000000 __fstat64_time64@GLIBC_2.34 │ │ │ │ -029fe398 0000cd16 R_ARM_JUMP_SLOT 00000000 __lstat64_time64@GLIBC_2.34 │ │ │ │ -029fe39c 0000cb16 R_ARM_JUMP_SLOT 00000000 open64@GLIBC_2.4 │ │ │ │ -029fe3a0 0000c916 R_ARM_JUMP_SLOT 00000000 nl_langinfo@GLIBC_2.4 │ │ │ │ -029fe3a4 0000eb16 R_ARM_JUMP_SLOT 00000000 asinf@GLIBC_2.4 │ │ │ │ -029fe3a8 0000dd16 R_ARM_JUMP_SLOT 00000000 atanf@GLIBC_2.4 │ │ │ │ -029fe3ac 0000f716 R_ARM_JUMP_SLOT 00000000 asinhf@GLIBC_2.4 │ │ │ │ -029fe3b0 0000db16 R_ARM_JUMP_SLOT 00000000 acoshf@GLIBC_2.4 │ │ │ │ -029fe3b4 00010116 R_ARM_JUMP_SLOT 00000000 atanhf@GLIBC_2.4 │ │ │ │ -029fe3b8 0000f416 R_ARM_JUMP_SLOT 00000000 powf@GLIBC_2.27 │ │ │ │ -029fe3bc 0000e716 R_ARM_JUMP_SLOT 00000000 asin@GLIBC_2.4 │ │ │ │ -029fe3c0 0000e216 R_ARM_JUMP_SLOT 00000000 atan@GLIBC_2.4 │ │ │ │ -029fe3c4 0000ef16 R_ARM_JUMP_SLOT 00000000 asinh@GLIBC_2.4 │ │ │ │ -029fe3c8 0000f616 R_ARM_JUMP_SLOT 00000000 acosh@GLIBC_2.4 │ │ │ │ -029fe3cc 0000e016 R_ARM_JUMP_SLOT 00000000 atanh@GLIBC_2.4 │ │ │ │ -029fe3d0 0000e416 R_ARM_JUMP_SLOT 00000000 pow@GLIBC_2.29 │ │ │ │ -029fe3d4 0000c816 R_ARM_JUMP_SLOT 00000000 getenv@GLIBC_2.4 │ │ │ │ -029fe3d8 0000c716 R_ARM_JUMP_SLOT 00000000 putenv@GLIBC_2.4 │ │ │ │ -029fe3dc 0000c616 R_ARM_JUMP_SLOT 00000000 getpid@GLIBC_2.4 │ │ │ │ -029fe3e0 0000bc16 R_ARM_JUMP_SLOT 00000000 tcsetattr@GLIBC_2.4 │ │ │ │ -029fe3e4 0000bb16 R_ARM_JUMP_SLOT 00000000 tcgetattr@GLIBC_2.4 │ │ │ │ -029fe3e8 0000bd16 R_ARM_JUMP_SLOT 00000000 sigprocmask@GLIBC_2.4 │ │ │ │ -029fe3ec 0000be16 R_ARM_JUMP_SLOT 00000000 sigaddset@GLIBC_2.4 │ │ │ │ -029fe3f0 0000bf16 R_ARM_JUMP_SLOT 00000000 sigemptyset@GLIBC_2.4 │ │ │ │ -029fe3f4 0000c016 R_ARM_JUMP_SLOT 00000000 mkfifo@GLIBC_2.4 │ │ │ │ -029fe3f8 0000c116 R_ARM_JUMP_SLOT 00000000 __fcntl_time64@GLIBC_2.34 │ │ │ │ -029fe3fc 0000c216 R_ARM_JUMP_SLOT 00000000 __utime64@GLIBC_2.34 │ │ │ │ -029fe400 0000c316 R_ARM_JUMP_SLOT 00000000 lseek64@GLIBC_2.4 │ │ │ │ -029fe404 0000c416 R_ARM_JUMP_SLOT 00000000 write@GLIBC_2.4 │ │ │ │ -029fe408 0000c516 R_ARM_JUMP_SLOT 00000000 read@GLIBC_2.4 │ │ │ │ -029fe40c 0000b716 R_ARM_JUMP_SLOT 00000000 close@GLIBC_2.4 │ │ │ │ -029fe410 0000ad16 R_ARM_JUMP_SLOT 00000000 unsetenv@GLIBC_2.4 │ │ │ │ -029fe414 0000ac16 R_ARM_JUMP_SLOT 00000000 iconv_open@GLIBC_2.4 │ │ │ │ -029fe418 0000ab16 R_ARM_JUMP_SLOT 00000000 iconv@GLIBC_2.4 │ │ │ │ -029fe41c 0000aa16 R_ARM_JUMP_SLOT 00000000 iconv_close@GLIBC_2.4 │ │ │ │ -029fe420 0000a916 R_ARM_JUMP_SLOT 00000000 __xpg_strerror_r@GLIBC_2.4 │ │ │ │ -029fe424 0000b116 R_ARM_JUMP_SLOT 00000000 isatty@GLIBC_2.4 │ │ │ │ -029fe428 0000b216 R_ARM_JUMP_SLOT 00000000 dup2@GLIBC_2.4 │ │ │ │ -029fe42c 0000b416 R_ARM_JUMP_SLOT 00000000 dup@GLIBC_2.4 │ │ │ │ -029fe430 0000a816 R_ARM_JUMP_SLOT 00000000 eventfd_write@GLIBC_2.7 │ │ │ │ -029fe434 0000ba16 R_ARM_JUMP_SLOT 00000000 pipe@GLIBC_2.4 │ │ │ │ -029fe438 0000a716 R_ARM_JUMP_SLOT 00000000 eventfd@GLIBC_2.7 │ │ │ │ -029fe43c 0000a616 R_ARM_JUMP_SLOT 00000000 epoll_wait@GLIBC_2.4 │ │ │ │ -029fe440 0000a516 R_ARM_JUMP_SLOT 00000000 epoll_ctl@GLIBC_2.4 │ │ │ │ -029fe444 0000a416 R_ARM_JUMP_SLOT 00000000 epoll_create@GLIBC_2.4 │ │ │ │ -029fe448 0000a316 R_ARM_JUMP_SLOT 00000000 poll@GLIBC_2.4 │ │ │ │ -029fe44c 0000a216 R_ARM_JUMP_SLOT 00000000 __gmpn_rshift │ │ │ │ -029fe450 0000a116 R_ARM_JUMP_SLOT 00000000 __gmpn_lshift │ │ │ │ -029fe454 0000a016 R_ARM_JUMP_SLOT 00000000 __gmpz_get_d │ │ │ │ -029fe458 00009f16 R_ARM_JUMP_SLOT 00000000 __gmpz_get_d_2exp │ │ │ │ -029fe45c 0000e116 R_ARM_JUMP_SLOT 00000000 ldexp@GLIBC_2.4 │ │ │ │ -029fe460 00009e16 R_ARM_JUMP_SLOT 00000000 __gmpn_gcd_1 │ │ │ │ -029fe464 0000d816 R_ARM_JUMP_SLOT 00000000 __assert_fail@GLIBC_2.4 │ │ │ │ -029fe468 00009d16 R_ARM_JUMP_SLOT 00000000 __gmpz_init │ │ │ │ -029fe46c 00009c16 R_ARM_JUMP_SLOT 00000000 __gmpz_gcd │ │ │ │ -029fe470 00009b16 R_ARM_JUMP_SLOT 00000000 __gmpz_clear │ │ │ │ -029fe474 00009a16 R_ARM_JUMP_SLOT 00000000 __gmpz_gcdext │ │ │ │ -029fe478 00009916 R_ARM_JUMP_SLOT 00000000 __gmpn_tdiv_qr │ │ │ │ -029fe47c 00009816 R_ARM_JUMP_SLOT 00000000 __gmpz_sizeinbase │ │ │ │ -029fe480 00009716 R_ARM_JUMP_SLOT 00000000 __gmpz_export │ │ │ │ -029fe484 00009616 R_ARM_JUMP_SLOT 00000000 __gmpz_probab_prime_p │ │ │ │ -029fe488 00009516 R_ARM_JUMP_SLOT 00000000 __gmpz_nextprime │ │ │ │ -029fe48c 00009416 R_ARM_JUMP_SLOT 00000000 __gmpz_powm │ │ │ │ -029fe490 00009316 R_ARM_JUMP_SLOT 00000000 __gmpz_powm_sec │ │ │ │ -029fe494 00009216 R_ARM_JUMP_SLOT 00000000 __gmpz_invert │ │ │ │ -029fe498 00009116 R_ARM_JUMP_SLOT 00000000 __gmpn_and_n │ │ │ │ -029fe49c 00009016 R_ARM_JUMP_SLOT 00000000 __gmpn_andn_n │ │ │ │ -029fe4a0 00008f16 R_ARM_JUMP_SLOT 00000000 __gmpn_ior_n │ │ │ │ -029fe4a4 00008e16 R_ARM_JUMP_SLOT 00000000 __gmpn_xor_n │ │ │ │ -029fe4a8 00008d16 R_ARM_JUMP_SLOT 00000000 __gmpn_cmp │ │ │ │ -029fe4ac 00008c16 R_ARM_JUMP_SLOT 00000000 __gmpn_divrem_1 │ │ │ │ -029fe4b0 00008b16 R_ARM_JUMP_SLOT 00000000 __gmpn_add │ │ │ │ -029fe4b4 00008a16 R_ARM_JUMP_SLOT 00000000 __gmpn_sub │ │ │ │ -029fe4b8 00008916 R_ARM_JUMP_SLOT 00000000 __gmpn_mod_1 │ │ │ │ -029fe4bc 00008816 R_ARM_JUMP_SLOT 00000000 __gmpn_popcount │ │ │ │ -029fe4c0 00008716 R_ARM_JUMP_SLOT 00000000 __gmpn_add_1 │ │ │ │ -029fe4c4 00008616 R_ARM_JUMP_SLOT 00000000 __gmpn_sub_1 │ │ │ │ -029fe4c8 00008516 R_ARM_JUMP_SLOT 00000000 __gmpn_mul_1 │ │ │ │ -029fe4cc 00008416 R_ARM_JUMP_SLOT 00000000 __gmpn_mul │ │ │ │ -029fe4d0 00008116 R_ARM_JUMP_SLOT 00000000 strcmp@GLIBC_2.4 │ │ │ │ -029fe4d4 00008016 R_ARM_JUMP_SLOT 00000000 snprintf@GLIBC_2.4 │ │ │ │ -029fe4d8 00007f16 R_ARM_JUMP_SLOT 00000000 fflush@GLIBC_2.4 │ │ │ │ -029fe4dc 00007d16 R_ARM_JUMP_SLOT 00000000 strtod@GLIBC_2.4 │ │ │ │ -029fe4e0 00007c16 R_ARM_JUMP_SLOT 00000000 __ctype_b_loc@GLIBC_2.4 │ │ │ │ -029fe4e4 00007b16 R_ARM_JUMP_SLOT 00000000 strncpy@GLIBC_2.4 │ │ │ │ -029fe4e8 00007a16 R_ARM_JUMP_SLOT 00000000 vfprintf@GLIBC_2.4 │ │ │ │ -029fe4ec 00007916 R_ARM_JUMP_SLOT 00000000 strcpy@GLIBC_2.4 │ │ │ │ -029fe4f0 00007816 R_ARM_JUMP_SLOT 00000000 strncmp@GLIBC_2.4 │ │ │ │ -029fe4f4 00007516 R_ARM_JUMP_SLOT 00000000 strdup@GLIBC_2.4 │ │ │ │ -029fe4f8 00007716 R_ARM_JUMP_SLOT 00000000 __isoc23_strtoul@GLIBC_2.38 │ │ │ │ -029fe4fc 00007316 R_ARM_JUMP_SLOT 00000000 getuid@GLIBC_2.4 │ │ │ │ -029fe500 00007416 R_ARM_JUMP_SLOT 00000000 geteuid@GLIBC_2.4 │ │ │ │ -029fe504 00007116 R_ARM_JUMP_SLOT 00000000 getgid@GLIBC_2.4 │ │ │ │ -029fe508 00007216 R_ARM_JUMP_SLOT 00000000 getegid@GLIBC_2.4 │ │ │ │ -029fe50c 00007616 R_ARM_JUMP_SLOT 00000000 __isoc23_strtol@GLIBC_2.38 │ │ │ │ -029fe510 00007016 R_ARM_JUMP_SLOT 00000000 strrchr@GLIBC_2.4 │ │ │ │ -029fe514 00006e16 R_ARM_JUMP_SLOT 00000000 fprintf@GLIBC_2.4 │ │ │ │ -029fe518 00006d16 R_ARM_JUMP_SLOT 00000000 fputc@GLIBC_2.4 │ │ │ │ -029fe51c 0000d516 R_ARM_JUMP_SLOT 00000000 fwrite@GLIBC_2.4 │ │ │ │ -029fe520 00006c16 R_ARM_JUMP_SLOT 00000000 strerror@GLIBC_2.4 │ │ │ │ -029fe524 00006b16 R_ARM_JUMP_SLOT 00000000 sigaction@GLIBC_2.4 │ │ │ │ -029fe528 00006a16 R_ARM_JUMP_SLOT 00000000 kill@GLIBC_2.4 │ │ │ │ -029fe52c 00006916 R_ARM_JUMP_SLOT 00000000 exit@GLIBC_2.4 │ │ │ │ -029fe530 00006816 R_ARM_JUMP_SLOT 00000000 setlocale@GLIBC_2.4 │ │ │ │ -029fe534 00006716 R_ARM_JUMP_SLOT 00000000 strnlen@GLIBC_2.4 │ │ │ │ -029fe538 00006616 R_ARM_JUMP_SLOT 00000000 posix_memalign@GLIBC_2.4 │ │ │ │ -029fe53c 00006516 R_ARM_JUMP_SLOT 00000000 __nanosleep64@GLIBC_2.34 │ │ │ │ -029fe540 00006416 R_ARM_JUMP_SLOT 00000000 __time64@GLIBC_2.34 │ │ │ │ -029fe544 00006316 R_ARM_JUMP_SLOT 00000000 __ctime64_r@GLIBC_2.34 │ │ │ │ -029fe548 00006216 R_ARM_JUMP_SLOT 00000000 sprintf@GLIBC_2.4 │ │ │ │ -029fe54c 00006116 R_ARM_JUMP_SLOT 00000000 raise@GLIBC_2.4 │ │ │ │ -029fe550 00005e16 R_ARM_JUMP_SLOT 00000000 puts@GLIBC_2.4 │ │ │ │ -029fe554 00005f16 R_ARM_JUMP_SLOT 00000000 printf@GLIBC_2.4 │ │ │ │ -029fe558 0000ae16 R_ARM_JUMP_SLOT 00000000 fork@GLIBC_2.4 │ │ │ │ -029fe55c 00005d16 R_ARM_JUMP_SLOT 00000000 fclose@GLIBC_2.4 │ │ │ │ -029fe560 00005c16 R_ARM_JUMP_SLOT 00000000 getppid@GLIBC_2.4 │ │ │ │ -029fe564 00005b16 R_ARM_JUMP_SLOT 00000000 vsnprintf@GLIBC_2.4 │ │ │ │ -029fe568 00005a16 R_ARM_JUMP_SLOT 00000000 stpcpy@GLIBC_2.4 │ │ │ │ -029fe56c 00004b16 R_ARM_JUMP_SLOT 00000000 fopen64@GLIBC_2.4 │ │ │ │ -029fe570 00005916 R_ARM_JUMP_SLOT 00000000 ffi_closure_free@LIBFFI_CLOSURE_8.0 │ │ │ │ -029fe574 0001d116 R_ARM_JUMP_SLOT 0000de24 ffi_prep_cif@LIBFFI_BASE_8.0 │ │ │ │ -029fe578 00005816 R_ARM_JUMP_SLOT 00000000 ffi_closure_alloc@LIBFFI_CLOSURE_8.0 │ │ │ │ -029fe57c 00005716 R_ARM_JUMP_SLOT 00000000 ffi_prep_closure_loc@LIBFFI_CLOSURE_8.0 │ │ │ │ -029fe580 00004916 R_ARM_JUMP_SLOT 00000000 clock_getcpuclockid@GLIBC_2.17 │ │ │ │ -029fe584 00004816 R_ARM_JUMP_SLOT 00000000 __getrusage64@GLIBC_2.34 │ │ │ │ -029fe588 00004216 R_ARM_JUMP_SLOT 00000000 sysconf@GLIBC_2.4 │ │ │ │ -029fe58c 00004716 R_ARM_JUMP_SLOT 00000000 __gettimeofday64@GLIBC_2.34 │ │ │ │ -029fe590 00004016 R_ARM_JUMP_SLOT 00000000 pthread_mutex_lock@GLIBC_2.4 │ │ │ │ -029fe594 00003c16 R_ARM_JUMP_SLOT 00000000 pthread_mutex_unlock@GLIBC_2.4 │ │ │ │ -029fe598 00004616 R_ARM_JUMP_SLOT 00000000 timerfd_create@GLIBC_2.8 │ │ │ │ -029fe59c 00004516 R_ARM_JUMP_SLOT 00000000 __timerfd_settime64@GLIBC_2.34 │ │ │ │ -029fe5a0 00003816 R_ARM_JUMP_SLOT 00000000 sigfillset@GLIBC_2.4 │ │ │ │ -029fe5a4 00004416 R_ARM_JUMP_SLOT 00000000 pthread_sigmask@GLIBC_2.32 │ │ │ │ -029fe5a8 00004316 R_ARM_JUMP_SLOT 00000000 pthread_join@GLIBC_2.34 │ │ │ │ -029fe5ac 00004116 R_ARM_JUMP_SLOT 00000000 pthread_detach@GLIBC_2.34 │ │ │ │ -029fe5b0 00003f16 R_ARM_JUMP_SLOT 00000000 mmap64@GLIBC_2.4 │ │ │ │ -029fe5b4 00003e16 R_ARM_JUMP_SLOT 00000000 madvise@GLIBC_2.4 │ │ │ │ -029fe5b8 00003d16 R_ARM_JUMP_SLOT 00000000 munmap@GLIBC_2.4 │ │ │ │ -029fe5bc 00003b16 R_ARM_JUMP_SLOT 00000000 mbind@libnuma_1.1 │ │ │ │ -029fe5c0 00003a16 R_ARM_JUMP_SLOT 00000000 numa_available@libnuma_1.1 │ │ │ │ -029fe5c4 00003916 R_ARM_JUMP_SLOT 00000000 numa_num_configured_nodes@libnuma_1.2 │ │ │ │ -029fe5c8 00003716 R_ARM_JUMP_SLOT 00000000 numa_get_mems_allowed@libnuma_1.2 │ │ │ │ -029fe5cc 00003616 R_ARM_JUMP_SLOT 00000000 numa_bitmask_free@libnuma_1.2 │ │ │ │ -029fe5d0 00003516 R_ARM_JUMP_SLOT 00000000 pthread_self@GLIBC_2.4 │ │ │ │ -029fe5d4 00003416 R_ARM_JUMP_SLOT 00000000 pthread_setname_np@GLIBC_2.34 │ │ │ │ -029fe5d8 00003016 R_ARM_JUMP_SLOT 00000000 pthread_condattr_init@GLIBC_2.4 │ │ │ │ -029fe5dc 00003316 R_ARM_JUMP_SLOT 00000000 pthread_condattr_setclock@GLIBC_2.34 │ │ │ │ -029fe5e0 00002d16 R_ARM_JUMP_SLOT 00000000 pthread_cond_init@GLIBC_2.4 │ │ │ │ -029fe5e4 00002f16 R_ARM_JUMP_SLOT 00000000 pthread_condattr_destroy@GLIBC_2.4 │ │ │ │ -029fe5e8 00002b16 R_ARM_JUMP_SLOT 00000000 pthread_cond_destroy@GLIBC_2.4 │ │ │ │ -029fe5ec 00002816 R_ARM_JUMP_SLOT 00000000 pthread_cond_broadcast@GLIBC_2.4 │ │ │ │ -029fe5f0 00002916 R_ARM_JUMP_SLOT 00000000 pthread_cond_signal@GLIBC_2.4 │ │ │ │ -029fe5f4 00002616 R_ARM_JUMP_SLOT 00000000 pthread_cond_wait@GLIBC_2.4 │ │ │ │ -029fe5f8 00003216 R_ARM_JUMP_SLOT 00000000 __pthread_cond_timedwait64@GLIBC_2.34 │ │ │ │ -029fe5fc 00002316 R_ARM_JUMP_SLOT 00000000 sched_yield@GLIBC_2.4 │ │ │ │ -029fe600 00002116 R_ARM_JUMP_SLOT 00000000 pthread_exit@GLIBC_2.4 │ │ │ │ -029fe604 00003116 R_ARM_JUMP_SLOT 00000000 pthread_create@GLIBC_2.34 │ │ │ │ -029fe608 00002e16 R_ARM_JUMP_SLOT 00000000 pthread_mutex_init@GLIBC_2.4 │ │ │ │ -029fe60c 00002c16 R_ARM_JUMP_SLOT 00000000 pthread_mutex_destroy@GLIBC_2.4 │ │ │ │ -029fe610 00002a16 R_ARM_JUMP_SLOT 00000000 pthread_key_create@GLIBC_2.34 │ │ │ │ -029fe614 00002716 R_ARM_JUMP_SLOT 00000000 pthread_getspecific@GLIBC_2.34 │ │ │ │ -029fe618 00002516 R_ARM_JUMP_SLOT 00000000 pthread_setspecific@GLIBC_2.34 │ │ │ │ -029fe61c 00002416 R_ARM_JUMP_SLOT 00000000 pthread_key_delete@GLIBC_2.34 │ │ │ │ -029fe620 00002216 R_ARM_JUMP_SLOT 00000000 sched_setaffinity@GLIBC_2.4 │ │ │ │ -029fe624 00002016 R_ARM_JUMP_SLOT 00000000 numa_run_on_node@libnuma_1.1 │ │ │ │ -029fe628 00001f16 R_ARM_JUMP_SLOT 00000000 pthread_kill@GLIBC_2.34 │ │ │ │ -029fe62c 00001d16 R_ARM_JUMP_SLOT 00000000 syscall@GLIBC_2.4 │ │ │ │ -029fe630 00001e16 R_ARM_JUMP_SLOT 00000000 __select64@GLIBC_2.34 │ │ │ │ -029fe634 00001c16 R_ARM_JUMP_SLOT 00000000 _exit@GLIBC_2.4 │ │ │ │ -029fe638 00001a16 R_ARM_JUMP_SLOT 00000000 pause@GLIBC_2.4 │ │ │ │ -029fe63c 00001b16 R_ARM_JUMP_SLOT 00000000 sigdelset@GLIBC_2.4 │ │ │ │ -029fe640 0000e516 R_ARM_JUMP_SLOT 00000000 log2@GLIBC_2.29 │ │ │ │ -029fe644 0000f816 R_ARM_JUMP_SLOT 00000000 ceil@GLIBC_2.4 │ │ │ │ -029fe648 00001816 R_ARM_JUMP_SLOT 00000000 getc@GLIBC_2.4 │ │ │ │ -029fe64c 00001716 R_ARM_JUMP_SLOT 00000000 mkdir@GLIBC_2.4 │ │ │ │ -029fe650 00001916 R_ARM_JUMP_SLOT 00000000 pthread_mutex_trylock@GLIBC_2.34 │ │ │ │ -029fe654 0001ce16 R_ARM_JUMP_SLOT 0000e0c4 ffi_call@LIBFFI_BASE_8.0 │ │ │ │ -029fe658 00001616 R_ARM_JUMP_SLOT 00000000 dlerror@GLIBC_2.34 │ │ │ │ -029fe65c 00001416 R_ARM_JUMP_SLOT 00000000 regcomp@GLIBC_2.4 │ │ │ │ -029fe660 00001316 R_ARM_JUMP_SLOT 00000000 regfree@GLIBC_2.4 │ │ │ │ -029fe664 00001216 R_ARM_JUMP_SLOT 00000000 dirname@GLIBC_2.4 │ │ │ │ -029fe668 00000f16 R_ARM_JUMP_SLOT 00000000 freelocale@GLIBC_2.4 │ │ │ │ -029fe66c 00001016 R_ARM_JUMP_SLOT 00000000 uselocale@GLIBC_2.4 │ │ │ │ -029fe670 00000e16 R_ARM_JUMP_SLOT 00000000 newlocale@GLIBC_2.4 │ │ │ │ -029fe674 00001116 R_ARM_JUMP_SLOT 00000000 fputs@GLIBC_2.4 │ │ │ │ -029fe678 00000d16 R_ARM_JUMP_SLOT 00000000 __isoc23_sscanf@GLIBC_2.38 │ │ │ │ -029fe67c 00000816 R_ARM_JUMP_SLOT 00000000 regexec@GLIBC_2.4 │ │ │ │ -029fe680 00000916 R_ARM_JUMP_SLOT 00000000 fgets@GLIBC_2.4 │ │ │ │ -029fe684 00000716 R_ARM_JUMP_SLOT 00000000 fread@GLIBC_2.4 │ │ │ │ -029fe688 00000516 R_ARM_JUMP_SLOT 00000000 ftell@GLIBC_2.4 │ │ │ │ -029fe68c 00000616 R_ARM_JUMP_SLOT 00000000 feof@GLIBC_2.4 │ │ │ │ -029fe690 00000416 R_ARM_JUMP_SLOT 00000000 fseek@GLIBC_2.4 │ │ │ │ -029fe694 00000c16 R_ARM_JUMP_SLOT 00000000 dlclose@GLIBC_2.34 │ │ │ │ -029fe698 00000b16 R_ARM_JUMP_SLOT 00000000 dlinfo@GLIBC_2.34 │ │ │ │ -029fe69c 00000316 R_ARM_JUMP_SLOT 00000000 dl_iterate_phdr@GLIBC_2.4 │ │ │ │ -029fe6a0 00000a16 R_ARM_JUMP_SLOT 00000000 mprotect@GLIBC_2.4 │ │ │ │ -029fe6a4 00000116 R_ARM_JUMP_SLOT 00000000 __cxa_atexit@GLIBC_2.4 │ │ │ │ +029fdff4 00000216 R_ARM_JUMP_SLOT 00000000 __libc_start_main@GLIBC_2.34 │ │ │ │ +029fdff8 00006016 R_ARM_JUMP_SLOT 00000000 abort@GLIBC_2.4 │ │ │ │ +029fdffc 0000d616 R_ARM_JUMP_SLOT 00000000 __gmon_start__ │ │ │ │ +029fe000 00010216 R_ARM_JUMP_SLOT 00000000 SDL_FreeSurface │ │ │ │ +029fe004 00010316 R_ARM_JUMP_SLOT 00000000 Mix_Quit │ │ │ │ +029fe008 00010416 R_ARM_JUMP_SLOT 00000000 Mix_CloseAudio │ │ │ │ +029fe00c 00010516 R_ARM_JUMP_SLOT 00000000 Mix_PauseMusic │ │ │ │ +029fe010 00010616 R_ARM_JUMP_SLOT 00000000 Mix_HaltMusic │ │ │ │ +029fe014 00010716 R_ARM_JUMP_SLOT 00000000 Mix_ResumeMusic │ │ │ │ +029fe018 00010816 R_ARM_JUMP_SLOT 00000000 Mix_RewindMusic │ │ │ │ +029fe01c 00010916 R_ARM_JUMP_SLOT 00000000 Mix_GroupCount │ │ │ │ +029fe020 00010a16 R_ARM_JUMP_SLOT 00000000 Mix_VolumeMusic │ │ │ │ +029fe024 00010b16 R_ARM_JUMP_SLOT 00000000 Mix_Paused │ │ │ │ +029fe028 00010c16 R_ARM_JUMP_SLOT 00000000 Mix_Playing │ │ │ │ +029fe02c 00010d16 R_ARM_JUMP_SLOT 00000000 Mix_ReserveChannels │ │ │ │ +029fe030 00010e16 R_ARM_JUMP_SLOT 00000000 Mix_AllocateChannels │ │ │ │ +029fe034 00010f16 R_ARM_JUMP_SLOT 00000000 Mix_VolumeChunk │ │ │ │ +029fe038 00011016 R_ARM_JUMP_SLOT 00000000 Mix_SetReverseStereo │ │ │ │ +029fe03c 00011116 R_ARM_JUMP_SLOT 00000000 Mix_SetPosition │ │ │ │ +029fe040 00011216 R_ARM_JUMP_SLOT 00000000 Mix_SetDistance │ │ │ │ +029fe044 00011316 R_ARM_JUMP_SLOT 00000000 Mix_FadeOutMusic │ │ │ │ +029fe048 00011416 R_ARM_JUMP_SLOT 00000000 Mix_Init │ │ │ │ +029fe04c 00011516 R_ARM_JUMP_SLOT 00000000 Mix_SetMusicPosition │ │ │ │ +029fe050 00011616 R_ARM_JUMP_SLOT 00000000 Mix_PausedMusic │ │ │ │ +029fe054 00011716 R_ARM_JUMP_SLOT 00000000 Mix_PlayingMusic │ │ │ │ +029fe058 00011816 R_ARM_JUMP_SLOT 00000000 Mix_GroupNewer │ │ │ │ +029fe05c 00011916 R_ARM_JUMP_SLOT 00000000 Mix_GroupOldest │ │ │ │ +029fe060 00011a16 R_ARM_JUMP_SLOT 00000000 Mix_GroupAvailable │ │ │ │ +029fe064 00011b16 R_ARM_JUMP_SLOT 00000000 Mix_GroupChannels │ │ │ │ +029fe068 00011c16 R_ARM_JUMP_SLOT 00000000 Mix_PlayMusic │ │ │ │ +029fe06c 00011d16 R_ARM_JUMP_SLOT 00000000 Mix_FadeInMusic │ │ │ │ +029fe070 00011e16 R_ARM_JUMP_SLOT 00000000 Mix_FadeInMusicPos │ │ │ │ +029fe074 00011f16 R_ARM_JUMP_SLOT 00000000 Mix_GroupChannel │ │ │ │ +029fe078 00012016 R_ARM_JUMP_SLOT 00000000 Mix_GetChunk │ │ │ │ +029fe07c 00012116 R_ARM_JUMP_SLOT 00000000 Mix_FadeOutChannel │ │ │ │ +029fe080 00012216 R_ARM_JUMP_SLOT 00000000 Mix_FadeOutGroup │ │ │ │ +029fe084 00012316 R_ARM_JUMP_SLOT 00000000 Mix_Pause │ │ │ │ +029fe088 00012416 R_ARM_JUMP_SLOT 00000000 Mix_Resume │ │ │ │ +029fe08c 00012516 R_ARM_JUMP_SLOT 00000000 Mix_HaltChannel │ │ │ │ +029fe090 00012616 R_ARM_JUMP_SLOT 00000000 Mix_ExpireChannel │ │ │ │ +029fe094 00012716 R_ARM_JUMP_SLOT 00000000 Mix_Volume │ │ │ │ +029fe098 00012816 R_ARM_JUMP_SLOT 00000000 Mix_HaltGroup │ │ │ │ +029fe09c 00012916 R_ARM_JUMP_SLOT 00000000 Mix_OpenAudio │ │ │ │ +029fe0a0 00012a16 R_ARM_JUMP_SLOT 00000000 Mix_PlayChannelTimed │ │ │ │ +029fe0a4 00012b16 R_ARM_JUMP_SLOT 00000000 Mix_FadeInChannelTimed │ │ │ │ +029fe0a8 00012c16 R_ARM_JUMP_SLOT 00000000 Mix_SetPanning │ │ │ │ +029fe0ac 00012d16 R_ARM_JUMP_SLOT 00000000 Mix_UnregisterEffect │ │ │ │ +029fe0b0 00012e16 R_ARM_JUMP_SLOT 00000000 Mix_RegisterEffect │ │ │ │ +029fe0b4 00012f16 R_ARM_JUMP_SLOT 00000000 Mix_HookMusicFinished │ │ │ │ +029fe0b8 00013016 R_ARM_JUMP_SLOT 00000000 Mix_GetMusicDecoder │ │ │ │ +029fe0bc 00013116 R_ARM_JUMP_SLOT 00000000 Mix_GetNumMusicDecoders │ │ │ │ +029fe0c0 00013216 R_ARM_JUMP_SLOT 00000000 Mix_ChannelFinished │ │ │ │ +029fe0c4 00013316 R_ARM_JUMP_SLOT 00000000 Mix_GetChunkDecoder │ │ │ │ +029fe0c8 00013416 R_ARM_JUMP_SLOT 00000000 Mix_GetNumChunkDecoders │ │ │ │ +029fe0cc 00013516 R_ARM_JUMP_SLOT 00000000 Mix_QuerySpec │ │ │ │ +029fe0d0 00013616 R_ARM_JUMP_SLOT 00000000 Mix_Linked_Version │ │ │ │ +029fe0d4 00013716 R_ARM_JUMP_SLOT 00000000 SDL_RWFromConstMem │ │ │ │ +029fe0d8 00013816 R_ARM_JUMP_SLOT 00000000 Mix_LoadMUS_RW │ │ │ │ +029fe0dc 00013916 R_ARM_JUMP_SLOT 00000000 Mix_FreeMusic │ │ │ │ +029fe0e0 00013a16 R_ARM_JUMP_SLOT 00000000 Mix_LoadWAV_RW │ │ │ │ +029fe0e4 00013b16 R_ARM_JUMP_SLOT 00000000 Mix_FreeChunk │ │ │ │ +029fe0e8 00013c16 R_ARM_JUMP_SLOT 00000000 Mix_GetMusicType │ │ │ │ +029fe0ec 00013d16 R_ARM_JUMP_SLOT 00000000 Mix_FadingChannel │ │ │ │ +029fe0f0 00014b16 R_ARM_JUMP_SLOT 00000000 Mix_EachSoundFont │ │ │ │ +029fe0f4 00014a16 R_ARM_JUMP_SLOT 00000000 Mix_GetSoundFonts │ │ │ │ +029fe0f8 00014916 R_ARM_JUMP_SLOT 00000000 Mix_SetSoundFonts │ │ │ │ +029fe0fc 00014816 R_ARM_JUMP_SLOT 00000000 Mix_GetSynchroValue │ │ │ │ +029fe100 00014716 R_ARM_JUMP_SLOT 00000000 Mix_SetSynchroValue │ │ │ │ +029fe104 00014616 R_ARM_JUMP_SLOT 00000000 Mix_SetPostMix │ │ │ │ +029fe108 00014516 R_ARM_JUMP_SLOT 00000000 Mix_UnregisterAllEffects │ │ │ │ +029fe10c 00014416 R_ARM_JUMP_SLOT 00000000 Mix_GetMusicHookData │ │ │ │ +029fe110 00014316 R_ARM_JUMP_SLOT 00000000 Mix_SetMusicCMD │ │ │ │ +029fe114 00014216 R_ARM_JUMP_SLOT 00000000 Mix_HookMusic │ │ │ │ +029fe118 00014116 R_ARM_JUMP_SLOT 00000000 Mix_LoadMUSType_RW │ │ │ │ +029fe11c 00014016 R_ARM_JUMP_SLOT 00000000 Mix_LoadMUS │ │ │ │ +029fe120 00013f16 R_ARM_JUMP_SLOT 00000000 Mix_QuickLoad_RAW │ │ │ │ +029fe124 00013e16 R_ARM_JUMP_SLOT 00000000 Mix_QuickLoad_WAV │ │ │ │ +029fe128 00014c16 R_ARM_JUMP_SLOT 00000000 SDL_RWFromFile │ │ │ │ +029fe12c 00014d16 R_ARM_JUMP_SLOT 00000000 IMG_Load │ │ │ │ +029fe130 00014e16 R_ARM_JUMP_SLOT 00000000 IMG_Quit │ │ │ │ +029fe134 00014f16 R_ARM_JUMP_SLOT 00000000 IMG_Init │ │ │ │ +029fe138 00015016 R_ARM_JUMP_SLOT 00000000 IMG_Linked_Version │ │ │ │ +029fe13c 00015116 R_ARM_JUMP_SLOT 00000000 IMG_Load_RW │ │ │ │ +029fe140 00015216 R_ARM_JUMP_SLOT 00000000 IMG_LoadTGA_RW │ │ │ │ +029fe144 00015316 R_ARM_JUMP_SLOT 00000000 IMG_isPNM │ │ │ │ +029fe148 00015416 R_ARM_JUMP_SLOT 00000000 IMG_isICO │ │ │ │ +029fe14c 00015516 R_ARM_JUMP_SLOT 00000000 IMG_isCUR │ │ │ │ +029fe150 00015616 R_ARM_JUMP_SLOT 00000000 IMG_isGIF │ │ │ │ +029fe154 00015716 R_ARM_JUMP_SLOT 00000000 IMG_isTIF │ │ │ │ +029fe158 00015816 R_ARM_JUMP_SLOT 00000000 IMG_isXCF │ │ │ │ +029fe15c 00015916 R_ARM_JUMP_SLOT 00000000 IMG_isPCX │ │ │ │ +029fe160 00015a16 R_ARM_JUMP_SLOT 00000000 IMG_isJPG │ │ │ │ +029fe164 00015b16 R_ARM_JUMP_SLOT 00000000 IMG_isXPM │ │ │ │ +029fe168 00015c16 R_ARM_JUMP_SLOT 00000000 IMG_isLBM │ │ │ │ +029fe16c 00015d16 R_ARM_JUMP_SLOT 00000000 IMG_isXV │ │ │ │ +029fe170 00015e16 R_ARM_JUMP_SLOT 00000000 IMG_isWEBP │ │ │ │ +029fe174 00015f16 R_ARM_JUMP_SLOT 00000000 IMG_isPNG │ │ │ │ +029fe178 00016016 R_ARM_JUMP_SLOT 00000000 IMG_isBMP │ │ │ │ +029fe17c 00016116 R_ARM_JUMP_SLOT 00000000 bcmp@GLIBC_2.4 │ │ │ │ +029fe180 00016216 R_ARM_JUMP_SLOT 00000000 memcmp@GLIBC_2.4 │ │ │ │ +029fe184 00016416 R_ARM_JUMP_SLOT 00000000 SDL_MasksToPixelFormatEnum │ │ │ │ +029fe188 00016316 R_ARM_JUMP_SLOT 00000000 strlen@GLIBC_2.4 │ │ │ │ +029fe18c 00016516 R_ARM_JUMP_SLOT 00000000 memcpy@GLIBC_2.4 │ │ │ │ +029fe190 00016616 R_ARM_JUMP_SLOT 00000000 SDL_DestroyTexture │ │ │ │ +029fe194 00016716 R_ARM_JUMP_SLOT 00000000 SDL_UnlockTexture │ │ │ │ +029fe198 00016816 R_ARM_JUMP_SLOT 00000000 SDL_UnlockSurface │ │ │ │ +029fe19c 00016916 R_ARM_JUMP_SLOT 00000000 SDL_RenderPresent │ │ │ │ +029fe1a0 00016a16 R_ARM_JUMP_SLOT 00000000 SDL_RenderTargetSupported │ │ │ │ +029fe1a4 00016b16 R_ARM_JUMP_SLOT 00000000 SDL_ConvertSurface │ │ │ │ +029fe1a8 00016c16 R_ARM_JUMP_SLOT 00000000 SDL_GetWindowSurface │ │ │ │ +029fe1ac 00016d16 R_ARM_JUMP_SLOT 00000000 SDL_CreateTextureFromSurface │ │ │ │ +029fe1b0 00016e16 R_ARM_JUMP_SLOT 00000000 SDL_RenderDrawPoint │ │ │ │ +029fe1b4 00016f16 R_ARM_JUMP_SLOT 00000000 SDL_RenderDrawLine │ │ │ │ +029fe1b8 00017016 R_ARM_JUMP_SLOT 00000000 SDL_RenderClear │ │ │ │ +029fe1bc 00017116 R_ARM_JUMP_SLOT 00000000 SDL_UpdateWindowSurface │ │ │ │ +029fe1c0 00017216 R_ARM_JUMP_SLOT 00000000 SDL_LockSurface │ │ │ │ +029fe1c4 00017316 R_ARM_JUMP_SLOT 00000000 SDL_GL_UnbindTexture │ │ │ │ +029fe1c8 00017416 R_ARM_JUMP_SLOT 00000000 SDL_GL_BindTexture │ │ │ │ +029fe1cc 00017516 R_ARM_JUMP_SLOT 00000000 SDL_CreateTexture │ │ │ │ +029fe1d0 00017616 R_ARM_JUMP_SLOT 00000000 SDL_PixelFormatEnumToMasks │ │ │ │ +029fe1d4 00017716 R_ARM_JUMP_SLOT 00000000 SDL_CreateRGBSurface │ │ │ │ +029fe1d8 00017816 R_ARM_JUMP_SLOT 00000000 SDL_GetRendererInfo │ │ │ │ +029fe1dc 00017916 R_ARM_JUMP_SLOT 00000000 SDL_GetRenderDriverInfo │ │ │ │ +029fe1e0 00017a16 R_ARM_JUMP_SLOT 00000000 SDL_GetNumRenderDrivers │ │ │ │ +029fe1e4 00017b16 R_ARM_JUMP_SLOT 00000000 SDL_UpperBlitScaled │ │ │ │ +029fe1e8 00017c16 R_ARM_JUMP_SLOT 00000000 SDL_RenderDrawPoints │ │ │ │ +029fe1ec 00017d16 R_ARM_JUMP_SLOT 00000000 SDL_RenderDrawLines │ │ │ │ +029fe1f0 00017e16 R_ARM_JUMP_SLOT 00000000 SDL_RenderCopyEx │ │ │ │ +029fe1f4 00017f16 R_ARM_JUMP_SLOT 00000000 SDL_RenderCopy │ │ │ │ +029fe1f8 00018016 R_ARM_JUMP_SLOT 00000000 SDL_RenderGeometryRaw │ │ │ │ +029fe1fc 00018116 R_ARM_JUMP_SLOT 00000000 SDL_RenderGeometry │ │ │ │ +029fe200 00018216 R_ARM_JUMP_SLOT 00000000 SDL_RenderFillRectsF │ │ │ │ +029fe204 00018316 R_ARM_JUMP_SLOT 00000000 SDL_RenderFillRectF │ │ │ │ +029fe208 00018416 R_ARM_JUMP_SLOT 00000000 SDL_RenderDrawRectsF │ │ │ │ +029fe20c 00018516 R_ARM_JUMP_SLOT 00000000 SDL_RenderDrawRectF │ │ │ │ +029fe210 00018616 R_ARM_JUMP_SLOT 00000000 SDL_RenderDrawPointsF │ │ │ │ +029fe214 00018716 R_ARM_JUMP_SLOT 00000000 SDL_RenderDrawPointF │ │ │ │ +029fe218 00018816 R_ARM_JUMP_SLOT 00000000 SDL_RenderDrawLinesF │ │ │ │ +029fe21c 00018916 R_ARM_JUMP_SLOT 00000000 SDL_RenderDrawLineF │ │ │ │ +029fe220 00018a16 R_ARM_JUMP_SLOT 00000000 SDL_RenderCopyExF │ │ │ │ +029fe224 00018b16 R_ARM_JUMP_SLOT 00000000 SDL_RenderCopyF │ │ │ │ +029fe228 00018c16 R_ARM_JUMP_SLOT 00000000 SDL_RenderFillRects │ │ │ │ +029fe22c 00018d16 R_ARM_JUMP_SLOT 00000000 SDL_RenderFillRect │ │ │ │ +029fe230 00018e16 R_ARM_JUMP_SLOT 00000000 SDL_RenderDrawRects │ │ │ │ +029fe234 00018f16 R_ARM_JUMP_SLOT 00000000 SDL_RenderDrawRect │ │ │ │ +029fe238 00019016 R_ARM_JUMP_SLOT 00000000 SDL_SetPaletteColors │ │ │ │ +029fe23c 00019116 R_ARM_JUMP_SLOT 00000000 SDL_LoadBMP_RW │ │ │ │ +029fe240 00019216 R_ARM_JUMP_SLOT 00000000 SDL_MapRGBA │ │ │ │ +029fe244 00019316 R_ARM_JUMP_SLOT 00000000 SDL_FillRects │ │ │ │ +029fe248 00019416 R_ARM_JUMP_SLOT 00000000 SDL_FillRect │ │ │ │ +029fe24c 00019516 R_ARM_JUMP_SLOT 00000000 SDL_CreateRGBSurfaceFrom │ │ │ │ +029fe250 00019616 R_ARM_JUMP_SLOT 00000000 SDL_QueryTexture │ │ │ │ +029fe254 00019716 R_ARM_JUMP_SLOT 00000000 SDL_LockTexture │ │ │ │ +029fe258 00019816 R_ARM_JUMP_SLOT 00000000 SDL_UpdateTexture │ │ │ │ +029fe25c 00019916 R_ARM_JUMP_SLOT 00000000 SDL_UpperBlit │ │ │ │ +029fe260 00019a16 R_ARM_JUMP_SLOT 00000000 SDL_RenderSetLogicalSize │ │ │ │ +029fe264 00019b16 R_ARM_JUMP_SLOT 00000000 SDL_RenderGetLogicalSize │ │ │ │ +029fe268 00019c16 R_ARM_JUMP_SLOT 00000000 SDL_RenderSetIntegerScale │ │ │ │ +029fe26c 00019d16 R_ARM_JUMP_SLOT 00000000 SDL_RenderGetIntegerScale │ │ │ │ +029fe270 00019e16 R_ARM_JUMP_SLOT 00000000 SDL_SetRenderTarget │ │ │ │ +029fe274 00019f16 R_ARM_JUMP_SLOT 00000000 SDL_GetRenderTarget │ │ │ │ +029fe278 0001a016 R_ARM_JUMP_SLOT 00000000 SDL_SetSurfaceBlendMode │ │ │ │ +029fe27c 0001a116 R_ARM_JUMP_SLOT 00000000 SDL_GetSurfaceBlendMode │ │ │ │ +029fe280 0001a216 R_ARM_JUMP_SLOT 00000000 SDL_SetTextureBlendMode │ │ │ │ +029fe284 0001a316 R_ARM_JUMP_SLOT 00000000 SDL_GetTextureBlendMode │ │ │ │ +029fe288 0001a416 R_ARM_JUMP_SLOT 00000000 SDL_SetTextureAlphaMod │ │ │ │ +029fe28c 0001a516 R_ARM_JUMP_SLOT 00000000 SDL_GetTextureAlphaMod │ │ │ │ +029fe290 0001a616 R_ARM_JUMP_SLOT 00000000 SDL_SetTextureColorMod │ │ │ │ +029fe294 0001a716 R_ARM_JUMP_SLOT 00000000 SDL_GetTextureColorMod │ │ │ │ +029fe298 0001a816 R_ARM_JUMP_SLOT 00000000 SDL_GetColorKey │ │ │ │ +029fe29c 0001a916 R_ARM_JUMP_SLOT 00000000 SDL_SetColorKey │ │ │ │ +029fe2a0 0001aa16 R_ARM_JUMP_SLOT 00000000 SDL_GetRGBA │ │ │ │ +029fe2a4 0001ab16 R_ARM_JUMP_SLOT 00000000 SDL_RenderSetViewport │ │ │ │ +029fe2a8 0001ac16 R_ARM_JUMP_SLOT 00000000 SDL_RenderGetViewport │ │ │ │ +029fe2ac 0001ad16 R_ARM_JUMP_SLOT 00000000 SDL_RenderSetClipRect │ │ │ │ +029fe2b0 0001ae16 R_ARM_JUMP_SLOT 00000000 SDL_RenderGetClipRect │ │ │ │ +029fe2b4 0001af16 R_ARM_JUMP_SLOT 00000000 SDL_RenderSetScale │ │ │ │ +029fe2b8 0001b016 R_ARM_JUMP_SLOT 00000000 SDL_RenderGetScale │ │ │ │ +029fe2bc 0001b116 R_ARM_JUMP_SLOT 00000000 SDL_SetRenderDrawColor │ │ │ │ +029fe2c0 0001b216 R_ARM_JUMP_SLOT 00000000 SDL_GetRenderDrawColor │ │ │ │ +029fe2c4 0001b316 R_ARM_JUMP_SLOT 00000000 SDL_SetRenderDrawBlendMode │ │ │ │ +029fe2c8 0001b416 R_ARM_JUMP_SLOT 00000000 SDL_GetRenderDrawBlendMode │ │ │ │ +029fe2cc 0001b516 R_ARM_JUMP_SLOT 00000000 SDL_GetError │ │ │ │ +029fe2d0 0001b616 R_ARM_JUMP_SLOT 00000000 calloc@GLIBC_2.4 │ │ │ │ +029fe2d4 0001b716 R_ARM_JUMP_SLOT 00000000 SDL_JoystickGetDeviceGUID │ │ │ │ +029fe2d8 0001b816 R_ARM_JUMP_SLOT 00000000 SDL_JoystickGetGUID │ │ │ │ +029fe2dc 0001b916 R_ARM_JUMP_SLOT 00000000 SDL_JoystickGetGUIDFromString │ │ │ │ +029fe2e0 0001ba16 R_ARM_JUMP_SLOT 00000000 SDL_JoystickGetGUIDString │ │ │ │ +029fe2e4 0001bb16 R_ARM_JUMP_SLOT 00000000 SDL_GameControllerGetBindForAxis │ │ │ │ +029fe2e8 0001bc16 R_ARM_JUMP_SLOT 00000000 SDL_GameControllerGetBindForButton │ │ │ │ +029fe2ec 0001bd16 R_ARM_JUMP_SLOT 00000000 SDL_GameControllerMappingForGUID │ │ │ │ +029fe2f0 0001be16 R_ARM_JUMP_SLOT 00000000 SDL_LogMessage │ │ │ │ +029fe2f4 0001bf16 R_ARM_JUMP_SLOT 00000000 SDL_RWclose │ │ │ │ +029fe2f8 0001c016 R_ARM_JUMP_SLOT 00000000 SDL_RWread │ │ │ │ +029fe2fc 0001c116 R_ARM_JUMP_SLOT 00000000 SDL_RWseek │ │ │ │ +029fe300 0001c216 R_ARM_JUMP_SLOT 00000000 SDL_RWtell │ │ │ │ +029fe304 0001c316 R_ARM_JUMP_SLOT 00000000 SDL_RWwrite │ │ │ │ +029fe308 0001c416 R_ARM_JUMP_SLOT 00000000 SDL_SetError │ │ │ │ +029fe30c 0000f516 R_ARM_JUMP_SLOT 00000000 exp@GLIBC_2.29 │ │ │ │ +029fe310 0000ec16 R_ARM_JUMP_SLOT 00000000 sin@GLIBC_2.4 │ │ │ │ +029fe314 0000dc16 R_ARM_JUMP_SLOT 00000000 cos@GLIBC_2.4 │ │ │ │ +029fe318 0000fa16 R_ARM_JUMP_SLOT 00000000 expf@GLIBC_2.27 │ │ │ │ +029fe31c 0000fe16 R_ARM_JUMP_SLOT 00000000 sinf@GLIBC_2.4 │ │ │ │ +029fe320 0000df16 R_ARM_JUMP_SLOT 00000000 cosf@GLIBC_2.4 │ │ │ │ +029fe324 00010016 R_ARM_JUMP_SLOT 00000000 acos@GLIBC_2.4 │ │ │ │ +029fe328 0000f216 R_ARM_JUMP_SLOT 00000000 acosf@GLIBC_2.4 │ │ │ │ +029fe32c 0000f116 R_ARM_JUMP_SLOT 00000000 tanhf@GLIBC_2.4 │ │ │ │ +029fe330 0000ee16 R_ARM_JUMP_SLOT 00000000 sinhf@GLIBC_2.4 │ │ │ │ +029fe334 0000fb16 R_ARM_JUMP_SLOT 00000000 coshf@GLIBC_2.4 │ │ │ │ +029fe338 0000ed16 R_ARM_JUMP_SLOT 00000000 tanh@GLIBC_2.4 │ │ │ │ +029fe33c 0000ff16 R_ARM_JUMP_SLOT 00000000 sinh@GLIBC_2.4 │ │ │ │ +029fe340 0000de16 R_ARM_JUMP_SLOT 00000000 cosh@GLIBC_2.4 │ │ │ │ +029fe344 0000ea16 R_ARM_JUMP_SLOT 00000000 tanf@GLIBC_2.4 │ │ │ │ +029fe348 0000e816 R_ARM_JUMP_SLOT 00000000 tan@GLIBC_2.4 │ │ │ │ +029fe34c 0000fd16 R_ARM_JUMP_SLOT 00000000 log@GLIBC_2.29 │ │ │ │ +029fe350 0000e916 R_ARM_JUMP_SLOT 00000000 logf@GLIBC_2.27 │ │ │ │ +029fe354 0001c516 R_ARM_JUMP_SLOT 00000000 memmove@GLIBC_2.4 │ │ │ │ +029fe358 0001c616 R_ARM_JUMP_SLOT 00000000 memset@GLIBC_2.4 │ │ │ │ +029fe35c 0000c816 R_ARM_JUMP_SLOT 00000000 __clock_getres64@GLIBC_2.34 │ │ │ │ +029fe360 0000c716 R_ARM_JUMP_SLOT 00000000 __clock_gettime64@GLIBC_2.34 │ │ │ │ +029fe364 0001c716 R_ARM_JUMP_SLOT 00000000 tzset@GLIBC_2.4 │ │ │ │ +029fe368 0000c916 R_ARM_JUMP_SLOT 00000000 __localtime64_r@GLIBC_2.34 │ │ │ │ +029fe36c 0001c816 R_ARM_JUMP_SLOT 00000000 malloc@GLIBC_2.4 │ │ │ │ +029fe370 0000d316 R_ARM_JUMP_SLOT 00000000 dlopen@GLIBC_2.34 │ │ │ │ +029fe374 0000d216 R_ARM_JUMP_SLOT 00000000 dlsym@GLIBC_2.34 │ │ │ │ +029fe378 0001c916 R_ARM_JUMP_SLOT 00000000 glXGetProcAddressARB │ │ │ │ +029fe37c 0001ca16 R_ARM_JUMP_SLOT 00000000 memchr@GLIBC_2.4 │ │ │ │ +029fe380 0001cb16 R_ARM_JUMP_SLOT 00000000 getentropy@GLIBC_2.25 │ │ │ │ +029fe384 0000d416 R_ARM_JUMP_SLOT 00000000 realloc@GLIBC_2.4 │ │ │ │ +029fe388 0001d016 R_ARM_JUMP_SLOT 0000d800 free@GLIBC_2.4 │ │ │ │ +029fe38c 0000d716 R_ARM_JUMP_SLOT 00000000 qsort@GLIBC_2.4 │ │ │ │ +029fe390 0000e316 R_ARM_JUMP_SLOT 00000000 sincosf@GLIBC_2.4 │ │ │ │ +029fe394 0000f316 R_ARM_JUMP_SLOT 00000000 sincos@GLIBC_2.4 │ │ │ │ +029fe398 0000e616 R_ARM_JUMP_SLOT 00000000 expm1@GLIBC_2.4 │ │ │ │ +029fe39c 0000f916 R_ARM_JUMP_SLOT 00000000 expm1f@GLIBC_2.4 │ │ │ │ +029fe3a0 0000f016 R_ARM_JUMP_SLOT 00000000 log1p@GLIBC_2.4 │ │ │ │ +029fe3a4 0000fc16 R_ARM_JUMP_SLOT 00000000 log1pf@GLIBC_2.4 │ │ │ │ +029fe3a8 0000d116 R_ARM_JUMP_SLOT 00000000 __errno_location@GLIBC_2.4 │ │ │ │ +029fe3ac 0000cd16 R_ARM_JUMP_SLOT 00000000 ftruncate64@GLIBC_2.4 │ │ │ │ +029fe3b0 0000d016 R_ARM_JUMP_SLOT 00000000 __stat64_time64@GLIBC_2.34 │ │ │ │ +029fe3b4 0000cf16 R_ARM_JUMP_SLOT 00000000 __fstat64_time64@GLIBC_2.34 │ │ │ │ +029fe3b8 0000ce16 R_ARM_JUMP_SLOT 00000000 __lstat64_time64@GLIBC_2.34 │ │ │ │ +029fe3bc 0000cc16 R_ARM_JUMP_SLOT 00000000 open64@GLIBC_2.4 │ │ │ │ +029fe3c0 0000ca16 R_ARM_JUMP_SLOT 00000000 nl_langinfo@GLIBC_2.4 │ │ │ │ +029fe3c4 0000eb16 R_ARM_JUMP_SLOT 00000000 asinf@GLIBC_2.4 │ │ │ │ +029fe3c8 0000dd16 R_ARM_JUMP_SLOT 00000000 atanf@GLIBC_2.4 │ │ │ │ +029fe3cc 0000f716 R_ARM_JUMP_SLOT 00000000 asinhf@GLIBC_2.4 │ │ │ │ +029fe3d0 0000db16 R_ARM_JUMP_SLOT 00000000 acoshf@GLIBC_2.4 │ │ │ │ +029fe3d4 00010116 R_ARM_JUMP_SLOT 00000000 atanhf@GLIBC_2.4 │ │ │ │ +029fe3d8 0000f416 R_ARM_JUMP_SLOT 00000000 powf@GLIBC_2.27 │ │ │ │ +029fe3dc 0000e716 R_ARM_JUMP_SLOT 00000000 asin@GLIBC_2.4 │ │ │ │ +029fe3e0 0000e216 R_ARM_JUMP_SLOT 00000000 atan@GLIBC_2.4 │ │ │ │ +029fe3e4 0000ef16 R_ARM_JUMP_SLOT 00000000 asinh@GLIBC_2.4 │ │ │ │ +029fe3e8 0000f616 R_ARM_JUMP_SLOT 00000000 acosh@GLIBC_2.4 │ │ │ │ +029fe3ec 0000e016 R_ARM_JUMP_SLOT 00000000 atanh@GLIBC_2.4 │ │ │ │ +029fe3f0 0000e416 R_ARM_JUMP_SLOT 00000000 pow@GLIBC_2.29 │ │ │ │ +029fe3f4 0000c616 R_ARM_JUMP_SLOT 00000000 getenv@GLIBC_2.4 │ │ │ │ +029fe3f8 0000c516 R_ARM_JUMP_SLOT 00000000 putenv@GLIBC_2.4 │ │ │ │ +029fe3fc 0000c416 R_ARM_JUMP_SLOT 00000000 getpid@GLIBC_2.4 │ │ │ │ +029fe400 0000ba16 R_ARM_JUMP_SLOT 00000000 tcsetattr@GLIBC_2.4 │ │ │ │ +029fe404 0000b916 R_ARM_JUMP_SLOT 00000000 tcgetattr@GLIBC_2.4 │ │ │ │ +029fe408 0000bb16 R_ARM_JUMP_SLOT 00000000 sigprocmask@GLIBC_2.4 │ │ │ │ +029fe40c 0000bc16 R_ARM_JUMP_SLOT 00000000 sigaddset@GLIBC_2.4 │ │ │ │ +029fe410 0000bd16 R_ARM_JUMP_SLOT 00000000 sigemptyset@GLIBC_2.4 │ │ │ │ +029fe414 0000be16 R_ARM_JUMP_SLOT 00000000 mkfifo@GLIBC_2.4 │ │ │ │ +029fe418 0000bf16 R_ARM_JUMP_SLOT 00000000 __fcntl_time64@GLIBC_2.34 │ │ │ │ +029fe41c 0000c016 R_ARM_JUMP_SLOT 00000000 __utime64@GLIBC_2.34 │ │ │ │ +029fe420 0000c116 R_ARM_JUMP_SLOT 00000000 lseek64@GLIBC_2.4 │ │ │ │ +029fe424 0000c216 R_ARM_JUMP_SLOT 00000000 write@GLIBC_2.4 │ │ │ │ +029fe428 0000c316 R_ARM_JUMP_SLOT 00000000 read@GLIBC_2.4 │ │ │ │ +029fe42c 0000b516 R_ARM_JUMP_SLOT 00000000 close@GLIBC_2.4 │ │ │ │ +029fe430 0000ab16 R_ARM_JUMP_SLOT 00000000 unsetenv@GLIBC_2.4 │ │ │ │ +029fe434 0000aa16 R_ARM_JUMP_SLOT 00000000 iconv_open@GLIBC_2.4 │ │ │ │ +029fe438 0000a916 R_ARM_JUMP_SLOT 00000000 iconv@GLIBC_2.4 │ │ │ │ +029fe43c 0000a816 R_ARM_JUMP_SLOT 00000000 iconv_close@GLIBC_2.4 │ │ │ │ +029fe440 0000a716 R_ARM_JUMP_SLOT 00000000 __xpg_strerror_r@GLIBC_2.4 │ │ │ │ +029fe444 0000af16 R_ARM_JUMP_SLOT 00000000 isatty@GLIBC_2.4 │ │ │ │ +029fe448 0000b016 R_ARM_JUMP_SLOT 00000000 dup2@GLIBC_2.4 │ │ │ │ +029fe44c 0000b216 R_ARM_JUMP_SLOT 00000000 dup@GLIBC_2.4 │ │ │ │ +029fe450 0000a616 R_ARM_JUMP_SLOT 00000000 eventfd_write@GLIBC_2.7 │ │ │ │ +029fe454 0000b816 R_ARM_JUMP_SLOT 00000000 pipe@GLIBC_2.4 │ │ │ │ +029fe458 0000a516 R_ARM_JUMP_SLOT 00000000 eventfd@GLIBC_2.7 │ │ │ │ +029fe45c 0000a416 R_ARM_JUMP_SLOT 00000000 epoll_wait@GLIBC_2.4 │ │ │ │ +029fe460 0000a316 R_ARM_JUMP_SLOT 00000000 epoll_ctl@GLIBC_2.4 │ │ │ │ +029fe464 0000a216 R_ARM_JUMP_SLOT 00000000 epoll_create@GLIBC_2.4 │ │ │ │ +029fe468 0000a116 R_ARM_JUMP_SLOT 00000000 poll@GLIBC_2.4 │ │ │ │ +029fe46c 0000a016 R_ARM_JUMP_SLOT 00000000 __gmpn_rshift │ │ │ │ +029fe470 00009f16 R_ARM_JUMP_SLOT 00000000 __gmpn_lshift │ │ │ │ +029fe474 00009e16 R_ARM_JUMP_SLOT 00000000 __gmpz_get_d │ │ │ │ +029fe478 00009d16 R_ARM_JUMP_SLOT 00000000 __gmpz_get_d_2exp │ │ │ │ +029fe47c 0000e116 R_ARM_JUMP_SLOT 00000000 ldexp@GLIBC_2.4 │ │ │ │ +029fe480 00009c16 R_ARM_JUMP_SLOT 00000000 __gmpn_gcd_1 │ │ │ │ +029fe484 0000d816 R_ARM_JUMP_SLOT 00000000 __assert_fail@GLIBC_2.4 │ │ │ │ +029fe488 00009b16 R_ARM_JUMP_SLOT 00000000 __gmpz_init │ │ │ │ +029fe48c 00009a16 R_ARM_JUMP_SLOT 00000000 __gmpz_gcd │ │ │ │ +029fe490 00009916 R_ARM_JUMP_SLOT 00000000 __gmpz_clear │ │ │ │ +029fe494 00009816 R_ARM_JUMP_SLOT 00000000 __gmpz_gcdext │ │ │ │ +029fe498 00009716 R_ARM_JUMP_SLOT 00000000 __gmpn_tdiv_qr │ │ │ │ +029fe49c 00009616 R_ARM_JUMP_SLOT 00000000 __gmpz_sizeinbase │ │ │ │ +029fe4a0 00009516 R_ARM_JUMP_SLOT 00000000 __gmpz_export │ │ │ │ +029fe4a4 00009416 R_ARM_JUMP_SLOT 00000000 __gmpz_probab_prime_p │ │ │ │ +029fe4a8 00009316 R_ARM_JUMP_SLOT 00000000 __gmpz_nextprime │ │ │ │ +029fe4ac 00009216 R_ARM_JUMP_SLOT 00000000 __gmpz_powm │ │ │ │ +029fe4b0 00009116 R_ARM_JUMP_SLOT 00000000 __gmpz_powm_sec │ │ │ │ +029fe4b4 00009016 R_ARM_JUMP_SLOT 00000000 __gmpz_invert │ │ │ │ +029fe4b8 00008f16 R_ARM_JUMP_SLOT 00000000 __gmpn_and_n │ │ │ │ +029fe4bc 00008e16 R_ARM_JUMP_SLOT 00000000 __gmpn_andn_n │ │ │ │ +029fe4c0 00008d16 R_ARM_JUMP_SLOT 00000000 __gmpn_ior_n │ │ │ │ +029fe4c4 00008c16 R_ARM_JUMP_SLOT 00000000 __gmpn_xor_n │ │ │ │ +029fe4c8 00008b16 R_ARM_JUMP_SLOT 00000000 __gmpn_cmp │ │ │ │ +029fe4cc 00008a16 R_ARM_JUMP_SLOT 00000000 __gmpn_divrem_1 │ │ │ │ +029fe4d0 00008916 R_ARM_JUMP_SLOT 00000000 __gmpn_add │ │ │ │ +029fe4d4 00008816 R_ARM_JUMP_SLOT 00000000 __gmpn_sub │ │ │ │ +029fe4d8 00008716 R_ARM_JUMP_SLOT 00000000 __gmpn_mod_1 │ │ │ │ +029fe4dc 00008616 R_ARM_JUMP_SLOT 00000000 __gmpn_popcount │ │ │ │ +029fe4e0 00008516 R_ARM_JUMP_SLOT 00000000 __gmpn_add_1 │ │ │ │ +029fe4e4 00008416 R_ARM_JUMP_SLOT 00000000 __gmpn_sub_1 │ │ │ │ +029fe4e8 00008316 R_ARM_JUMP_SLOT 00000000 __gmpn_mul_1 │ │ │ │ +029fe4ec 00008216 R_ARM_JUMP_SLOT 00000000 __gmpn_mul │ │ │ │ +029fe4f0 00008116 R_ARM_JUMP_SLOT 00000000 strcmp@GLIBC_2.4 │ │ │ │ +029fe4f4 00008016 R_ARM_JUMP_SLOT 00000000 snprintf@GLIBC_2.4 │ │ │ │ +029fe4f8 00007f16 R_ARM_JUMP_SLOT 00000000 fflush@GLIBC_2.4 │ │ │ │ +029fe4fc 00007d16 R_ARM_JUMP_SLOT 00000000 strtod@GLIBC_2.4 │ │ │ │ +029fe500 00007c16 R_ARM_JUMP_SLOT 00000000 __ctype_b_loc@GLIBC_2.4 │ │ │ │ +029fe504 00007b16 R_ARM_JUMP_SLOT 00000000 strncpy@GLIBC_2.4 │ │ │ │ +029fe508 00007a16 R_ARM_JUMP_SLOT 00000000 vfprintf@GLIBC_2.4 │ │ │ │ +029fe50c 00007916 R_ARM_JUMP_SLOT 00000000 strcpy@GLIBC_2.4 │ │ │ │ +029fe510 00007816 R_ARM_JUMP_SLOT 00000000 strncmp@GLIBC_2.4 │ │ │ │ +029fe514 00007516 R_ARM_JUMP_SLOT 00000000 strdup@GLIBC_2.4 │ │ │ │ +029fe518 00007716 R_ARM_JUMP_SLOT 00000000 __isoc23_strtoul@GLIBC_2.38 │ │ │ │ +029fe51c 00007316 R_ARM_JUMP_SLOT 00000000 getuid@GLIBC_2.4 │ │ │ │ +029fe520 00007416 R_ARM_JUMP_SLOT 00000000 geteuid@GLIBC_2.4 │ │ │ │ +029fe524 00007116 R_ARM_JUMP_SLOT 00000000 getgid@GLIBC_2.4 │ │ │ │ +029fe528 00007216 R_ARM_JUMP_SLOT 00000000 getegid@GLIBC_2.4 │ │ │ │ +029fe52c 00007616 R_ARM_JUMP_SLOT 00000000 __isoc23_strtol@GLIBC_2.38 │ │ │ │ +029fe530 00007016 R_ARM_JUMP_SLOT 00000000 strrchr@GLIBC_2.4 │ │ │ │ +029fe534 00006e16 R_ARM_JUMP_SLOT 00000000 fprintf@GLIBC_2.4 │ │ │ │ +029fe538 00006d16 R_ARM_JUMP_SLOT 00000000 fputc@GLIBC_2.4 │ │ │ │ +029fe53c 0000d516 R_ARM_JUMP_SLOT 00000000 fwrite@GLIBC_2.4 │ │ │ │ +029fe540 00006c16 R_ARM_JUMP_SLOT 00000000 strerror@GLIBC_2.4 │ │ │ │ +029fe544 00006b16 R_ARM_JUMP_SLOT 00000000 sigaction@GLIBC_2.4 │ │ │ │ +029fe548 00006a16 R_ARM_JUMP_SLOT 00000000 kill@GLIBC_2.4 │ │ │ │ +029fe54c 00006916 R_ARM_JUMP_SLOT 00000000 exit@GLIBC_2.4 │ │ │ │ +029fe550 00006816 R_ARM_JUMP_SLOT 00000000 setlocale@GLIBC_2.4 │ │ │ │ +029fe554 00006716 R_ARM_JUMP_SLOT 00000000 strnlen@GLIBC_2.4 │ │ │ │ +029fe558 00006616 R_ARM_JUMP_SLOT 00000000 posix_memalign@GLIBC_2.4 │ │ │ │ +029fe55c 00006516 R_ARM_JUMP_SLOT 00000000 __nanosleep64@GLIBC_2.34 │ │ │ │ +029fe560 00006416 R_ARM_JUMP_SLOT 00000000 __time64@GLIBC_2.34 │ │ │ │ +029fe564 00006316 R_ARM_JUMP_SLOT 00000000 __ctime64_r@GLIBC_2.34 │ │ │ │ +029fe568 00006216 R_ARM_JUMP_SLOT 00000000 sprintf@GLIBC_2.4 │ │ │ │ +029fe56c 00006116 R_ARM_JUMP_SLOT 00000000 raise@GLIBC_2.4 │ │ │ │ +029fe570 00005e16 R_ARM_JUMP_SLOT 00000000 puts@GLIBC_2.4 │ │ │ │ +029fe574 00005f16 R_ARM_JUMP_SLOT 00000000 printf@GLIBC_2.4 │ │ │ │ +029fe578 0000ac16 R_ARM_JUMP_SLOT 00000000 fork@GLIBC_2.4 │ │ │ │ +029fe57c 00005d16 R_ARM_JUMP_SLOT 00000000 fclose@GLIBC_2.4 │ │ │ │ +029fe580 00005c16 R_ARM_JUMP_SLOT 00000000 getppid@GLIBC_2.4 │ │ │ │ +029fe584 00005b16 R_ARM_JUMP_SLOT 00000000 vsnprintf@GLIBC_2.4 │ │ │ │ +029fe588 00005a16 R_ARM_JUMP_SLOT 00000000 stpcpy@GLIBC_2.4 │ │ │ │ +029fe58c 00004b16 R_ARM_JUMP_SLOT 00000000 fopen64@GLIBC_2.4 │ │ │ │ +029fe590 00005916 R_ARM_JUMP_SLOT 00000000 ffi_closure_free@LIBFFI_CLOSURE_8.0 │ │ │ │ +029fe594 0001d116 R_ARM_JUMP_SLOT 0000de24 ffi_prep_cif@LIBFFI_BASE_8.0 │ │ │ │ +029fe598 00005816 R_ARM_JUMP_SLOT 00000000 ffi_closure_alloc@LIBFFI_CLOSURE_8.0 │ │ │ │ +029fe59c 00005716 R_ARM_JUMP_SLOT 00000000 ffi_prep_closure_loc@LIBFFI_CLOSURE_8.0 │ │ │ │ +029fe5a0 00004916 R_ARM_JUMP_SLOT 00000000 clock_getcpuclockid@GLIBC_2.17 │ │ │ │ +029fe5a4 00004816 R_ARM_JUMP_SLOT 00000000 __getrusage64@GLIBC_2.34 │ │ │ │ +029fe5a8 00004216 R_ARM_JUMP_SLOT 00000000 sysconf@GLIBC_2.4 │ │ │ │ +029fe5ac 00004716 R_ARM_JUMP_SLOT 00000000 __gettimeofday64@GLIBC_2.34 │ │ │ │ +029fe5b0 00004016 R_ARM_JUMP_SLOT 00000000 pthread_mutex_lock@GLIBC_2.4 │ │ │ │ +029fe5b4 00003c16 R_ARM_JUMP_SLOT 00000000 pthread_mutex_unlock@GLIBC_2.4 │ │ │ │ +029fe5b8 00004616 R_ARM_JUMP_SLOT 00000000 timerfd_create@GLIBC_2.8 │ │ │ │ +029fe5bc 00004516 R_ARM_JUMP_SLOT 00000000 __timerfd_settime64@GLIBC_2.34 │ │ │ │ +029fe5c0 00003816 R_ARM_JUMP_SLOT 00000000 sigfillset@GLIBC_2.4 │ │ │ │ +029fe5c4 00004416 R_ARM_JUMP_SLOT 00000000 pthread_sigmask@GLIBC_2.32 │ │ │ │ +029fe5c8 00004316 R_ARM_JUMP_SLOT 00000000 pthread_join@GLIBC_2.34 │ │ │ │ +029fe5cc 00004116 R_ARM_JUMP_SLOT 00000000 pthread_detach@GLIBC_2.34 │ │ │ │ +029fe5d0 00003f16 R_ARM_JUMP_SLOT 00000000 mmap64@GLIBC_2.4 │ │ │ │ +029fe5d4 00003e16 R_ARM_JUMP_SLOT 00000000 madvise@GLIBC_2.4 │ │ │ │ +029fe5d8 00003d16 R_ARM_JUMP_SLOT 00000000 munmap@GLIBC_2.4 │ │ │ │ +029fe5dc 00003b16 R_ARM_JUMP_SLOT 00000000 mbind@libnuma_1.1 │ │ │ │ +029fe5e0 00003a16 R_ARM_JUMP_SLOT 00000000 numa_available@libnuma_1.1 │ │ │ │ +029fe5e4 00003916 R_ARM_JUMP_SLOT 00000000 numa_num_configured_nodes@libnuma_1.2 │ │ │ │ +029fe5e8 00003716 R_ARM_JUMP_SLOT 00000000 numa_get_mems_allowed@libnuma_1.2 │ │ │ │ +029fe5ec 00003616 R_ARM_JUMP_SLOT 00000000 numa_bitmask_free@libnuma_1.2 │ │ │ │ +029fe5f0 00003516 R_ARM_JUMP_SLOT 00000000 pthread_self@GLIBC_2.4 │ │ │ │ +029fe5f4 00003416 R_ARM_JUMP_SLOT 00000000 pthread_setname_np@GLIBC_2.34 │ │ │ │ +029fe5f8 00003016 R_ARM_JUMP_SLOT 00000000 pthread_condattr_init@GLIBC_2.4 │ │ │ │ +029fe5fc 00003316 R_ARM_JUMP_SLOT 00000000 pthread_condattr_setclock@GLIBC_2.34 │ │ │ │ +029fe600 00002d16 R_ARM_JUMP_SLOT 00000000 pthread_cond_init@GLIBC_2.4 │ │ │ │ +029fe604 00002f16 R_ARM_JUMP_SLOT 00000000 pthread_condattr_destroy@GLIBC_2.4 │ │ │ │ +029fe608 00002b16 R_ARM_JUMP_SLOT 00000000 pthread_cond_destroy@GLIBC_2.4 │ │ │ │ +029fe60c 00002816 R_ARM_JUMP_SLOT 00000000 pthread_cond_broadcast@GLIBC_2.4 │ │ │ │ +029fe610 00002916 R_ARM_JUMP_SLOT 00000000 pthread_cond_signal@GLIBC_2.4 │ │ │ │ +029fe614 00002616 R_ARM_JUMP_SLOT 00000000 pthread_cond_wait@GLIBC_2.4 │ │ │ │ +029fe618 00003216 R_ARM_JUMP_SLOT 00000000 __pthread_cond_timedwait64@GLIBC_2.34 │ │ │ │ +029fe61c 00002316 R_ARM_JUMP_SLOT 00000000 sched_yield@GLIBC_2.4 │ │ │ │ +029fe620 00002116 R_ARM_JUMP_SLOT 00000000 pthread_exit@GLIBC_2.4 │ │ │ │ +029fe624 00003116 R_ARM_JUMP_SLOT 00000000 pthread_create@GLIBC_2.34 │ │ │ │ +029fe628 00002e16 R_ARM_JUMP_SLOT 00000000 pthread_mutex_init@GLIBC_2.4 │ │ │ │ +029fe62c 00002c16 R_ARM_JUMP_SLOT 00000000 pthread_mutex_destroy@GLIBC_2.4 │ │ │ │ +029fe630 00002a16 R_ARM_JUMP_SLOT 00000000 pthread_key_create@GLIBC_2.34 │ │ │ │ +029fe634 00002716 R_ARM_JUMP_SLOT 00000000 pthread_getspecific@GLIBC_2.34 │ │ │ │ +029fe638 00002516 R_ARM_JUMP_SLOT 00000000 pthread_setspecific@GLIBC_2.34 │ │ │ │ +029fe63c 00002416 R_ARM_JUMP_SLOT 00000000 pthread_key_delete@GLIBC_2.34 │ │ │ │ +029fe640 00002216 R_ARM_JUMP_SLOT 00000000 sched_setaffinity@GLIBC_2.4 │ │ │ │ +029fe644 00002016 R_ARM_JUMP_SLOT 00000000 numa_run_on_node@libnuma_1.1 │ │ │ │ +029fe648 00001f16 R_ARM_JUMP_SLOT 00000000 pthread_kill@GLIBC_2.34 │ │ │ │ +029fe64c 00001d16 R_ARM_JUMP_SLOT 00000000 syscall@GLIBC_2.4 │ │ │ │ +029fe650 00001e16 R_ARM_JUMP_SLOT 00000000 __select64@GLIBC_2.34 │ │ │ │ +029fe654 00001c16 R_ARM_JUMP_SLOT 00000000 _exit@GLIBC_2.4 │ │ │ │ +029fe658 00001a16 R_ARM_JUMP_SLOT 00000000 pause@GLIBC_2.4 │ │ │ │ +029fe65c 00001b16 R_ARM_JUMP_SLOT 00000000 sigdelset@GLIBC_2.4 │ │ │ │ +029fe660 0000e516 R_ARM_JUMP_SLOT 00000000 log2@GLIBC_2.29 │ │ │ │ +029fe664 0000f816 R_ARM_JUMP_SLOT 00000000 ceil@GLIBC_2.4 │ │ │ │ +029fe668 00001816 R_ARM_JUMP_SLOT 00000000 getc@GLIBC_2.4 │ │ │ │ +029fe66c 00001716 R_ARM_JUMP_SLOT 00000000 mkdir@GLIBC_2.4 │ │ │ │ +029fe670 00001916 R_ARM_JUMP_SLOT 00000000 pthread_mutex_trylock@GLIBC_2.34 │ │ │ │ +029fe674 0001ce16 R_ARM_JUMP_SLOT 0000e0c4 ffi_call@LIBFFI_BASE_8.0 │ │ │ │ +029fe678 00001616 R_ARM_JUMP_SLOT 00000000 dlerror@GLIBC_2.34 │ │ │ │ +029fe67c 00001416 R_ARM_JUMP_SLOT 00000000 regcomp@GLIBC_2.4 │ │ │ │ +029fe680 00001316 R_ARM_JUMP_SLOT 00000000 regfree@GLIBC_2.4 │ │ │ │ +029fe684 00001216 R_ARM_JUMP_SLOT 00000000 dirname@GLIBC_2.4 │ │ │ │ +029fe688 00000f16 R_ARM_JUMP_SLOT 00000000 freelocale@GLIBC_2.4 │ │ │ │ +029fe68c 00001016 R_ARM_JUMP_SLOT 00000000 uselocale@GLIBC_2.4 │ │ │ │ +029fe690 00000e16 R_ARM_JUMP_SLOT 00000000 newlocale@GLIBC_2.4 │ │ │ │ +029fe694 00001116 R_ARM_JUMP_SLOT 00000000 fputs@GLIBC_2.4 │ │ │ │ +029fe698 00000d16 R_ARM_JUMP_SLOT 00000000 __isoc23_sscanf@GLIBC_2.38 │ │ │ │ +029fe69c 00000816 R_ARM_JUMP_SLOT 00000000 regexec@GLIBC_2.4 │ │ │ │ +029fe6a0 00000916 R_ARM_JUMP_SLOT 00000000 fgets@GLIBC_2.4 │ │ │ │ +029fe6a4 00000716 R_ARM_JUMP_SLOT 00000000 fread@GLIBC_2.4 │ │ │ │ +029fe6a8 00000516 R_ARM_JUMP_SLOT 00000000 ftell@GLIBC_2.4 │ │ │ │ +029fe6ac 00000616 R_ARM_JUMP_SLOT 00000000 feof@GLIBC_2.4 │ │ │ │ +029fe6b0 00000416 R_ARM_JUMP_SLOT 00000000 fseek@GLIBC_2.4 │ │ │ │ +029fe6b4 00000c16 R_ARM_JUMP_SLOT 00000000 dlclose@GLIBC_2.34 │ │ │ │ +029fe6b8 00000b16 R_ARM_JUMP_SLOT 00000000 dlinfo@GLIBC_2.34 │ │ │ │ +029fe6bc 00000316 R_ARM_JUMP_SLOT 00000000 dl_iterate_phdr@GLIBC_2.4 │ │ │ │ +029fe6c0 00000a16 R_ARM_JUMP_SLOT 00000000 mprotect@GLIBC_2.4 │ │ │ │ +029fe6c4 00000116 R_ARM_JUMP_SLOT 00000000 __cxa_atexit@GLIBC_2.4 │ │ │ ├── readelf --wide --dynamic {} │ │ │ │ @@ -1,36 +1,36 @@ │ │ │ │ │ │ │ │ Dynamic section at offset 0x282bebc contains 34 entries: │ │ │ │ Tag Type Name/Value │ │ │ │ - 0x00000003 (PLTGOT) 0x29fdfc8 │ │ │ │ + 0x00000003 (PLTGOT) 0x29fdfe8 │ │ │ │ 0x00000002 (PLTRELSZ) 3496 (bytes) │ │ │ │ 0x00000017 (JMPREL) 0xbf7c │ │ │ │ 0x00000014 (PLTREL) REL │ │ │ │ 0x00000011 (REL) 0xbe74 │ │ │ │ 0x00000012 (RELSZ) 264 (bytes) │ │ │ │ 0x00000013 (RELENT) 8 (bytes) │ │ │ │ 0x00000015 (DEBUG) 0x0 │ │ │ │ 0x00000006 (SYMTAB) 0x81d4 │ │ │ │ 0x0000000b (SYMENT) 16 (bytes) │ │ │ │ 0x00000005 (STRTAB) 0x9ef4 │ │ │ │ 0x0000000a (STRSZ) 6749 (bytes) │ │ │ │ 0x6ffffef5 (GNU_HASH) 0xb954 │ │ │ │ 0x00000001 (NEEDED) Shared library: [libm.so.6] │ │ │ │ + 0x00000001 (NEEDED) Shared library: [libSDL2_mixer-2.0.so.0] │ │ │ │ + 0x00000001 (NEEDED) Shared library: [libSDL2-2.0.so.0] │ │ │ │ + 0x00000001 (NEEDED) Shared library: [libSDL2_image-2.0.so.0] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libglut.so.3] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libGLU.so.1] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libGL.so.1] │ │ │ │ - 0x00000001 (NEEDED) Shared library: [libSDL2_image-2.0.so.0] │ │ │ │ - 0x00000001 (NEEDED) Shared library: [libSDL2-2.0.so.0] │ │ │ │ - 0x00000001 (NEEDED) Shared library: [libSDL2_mixer-2.0.so.0] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libgmp.so.10] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libc.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libffi.so.8] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libnuma.so.1] │ │ │ │ 0x0000000c (INIT) 0xcd24 │ │ │ │ - 0x0000000d (FINI) 0x269b96c │ │ │ │ + 0x0000000d (FINI) 0x269bcf4 │ │ │ │ 0x0000001a (FINI_ARRAY) 0x2834860 │ │ │ │ 0x0000001c (FINI_ARRAYSZ) 4 (bytes) │ │ │ │ 0x00000019 (INIT_ARRAY) 0x2834864 │ │ │ │ 0x0000001b (INIT_ARRAYSZ) 4 (bytes) │ │ │ │ 0x6ffffff0 (VERSYM) 0xb990 │ │ │ │ 0x6ffffffe (VERNEED) 0xbd34 │ │ │ │ 0x6fffffff (VERNEEDNUM) 4 │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,12 +1,12 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.ABI-tag │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000010 NT_GNU_ABI_TAG (ABI version tag) OS: Linux, ABI: 3.2.0 │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: effe128eaf54d59344f5e95379a2eff9d9c93075 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 643c83641ea1de6933bc758140ad8bb934dcbbcb │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.gold-version │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000009 NT_GNU_GOLD_VERSION (gold version) Version: gold 1.16 │ │ │ ├── readelf --wide --version-info {} │ │ │ │ @@ -29,48 +29,48 @@ │ │ │ │ 064: 3 (GLIBC_2.34) 3 (GLIBC_2.34) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ 068: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ 06c: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ 070: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ 074: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 4 (GLIBC_2.38) 4 (GLIBC_2.38) │ │ │ │ 078: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ 07c: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 080: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 3 (GLIBC_2.34) 3 (GLIBC_2.34) │ │ │ │ + 080: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 0 (*local*) 0 (*local*) │ │ │ │ 084: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 088: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 08c: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 090: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 094: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 098: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 09c: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ - 0a0: 0 (*local*) 0 (*local*) 0 (*local*) 2 (GLIBC_2.4) │ │ │ │ - 0a4: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 9 (GLIBC_2.7) │ │ │ │ - 0a8: 9 (GLIBC_2.7) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 0a0: 0 (*local*) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 0a4: 2 (GLIBC_2.4) 9 (GLIBC_2.7) 9 (GLIBC_2.7) 2 (GLIBC_2.4) │ │ │ │ + 0a8: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ 0ac: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ 0b0: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ 0b4: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ 0b8: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 0bc: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 0c0: 2 (GLIBC_2.4) 3 (GLIBC_2.34) 3 (GLIBC_2.34) 2 (GLIBC_2.4) │ │ │ │ - 0c4: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 0c8: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 0cc: 2 (GLIBC_2.4) 3 (GLIBC_2.34) 3 (GLIBC_2.34) 3 (GLIBC_2.34) │ │ │ │ - 0d0: 2 (GLIBC_2.4) 3 (GLIBC_2.34) 3 (GLIBC_2.34) 3 (GLIBC_2.34) │ │ │ │ + 0bc: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 3 (GLIBC_2.34) │ │ │ │ + 0c0: 3 (GLIBC_2.34) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 0c4: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 3 (GLIBC_2.34) │ │ │ │ + 0c8: 3 (GLIBC_2.34) 3 (GLIBC_2.34) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 0cc: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 3 (GLIBC_2.34) 3 (GLIBC_2.34) │ │ │ │ + 0d0: 3 (GLIBC_2.34) 2 (GLIBC_2.4) 3 (GLIBC_2.34) 3 (GLIBC_2.34) │ │ │ │ 0d4: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 0 (*local*) 2 (GLIBC_2.4) │ │ │ │ 0d8: 2 (GLIBC_2.4) 0 (*local*) 0 (*local*) f (GLIBC_2.4) │ │ │ │ 0dc: f (GLIBC_2.4) f (GLIBC_2.4) f (GLIBC_2.4) f (GLIBC_2.4) │ │ │ │ 0e0: f (GLIBC_2.4) f (GLIBC_2.4) f (GLIBC_2.4) f (GLIBC_2.4) │ │ │ │ 0e4: 10 (GLIBC_2.29) 10 (GLIBC_2.29) f (GLIBC_2.4) f (GLIBC_2.4) │ │ │ │ 0e8: f (GLIBC_2.4) 11 (GLIBC_2.27) f (GLIBC_2.4) f (GLIBC_2.4) │ │ │ │ 0ec: f (GLIBC_2.4) f (GLIBC_2.4) f (GLIBC_2.4) f (GLIBC_2.4) │ │ │ │ 0f0: f (GLIBC_2.4) f (GLIBC_2.4) f (GLIBC_2.4) f (GLIBC_2.4) │ │ │ │ 0f4: 11 (GLIBC_2.27) 10 (GLIBC_2.29) f (GLIBC_2.4) f (GLIBC_2.4) │ │ │ │ 0f8: f (GLIBC_2.4) f (GLIBC_2.4) 11 (GLIBC_2.27) f (GLIBC_2.4) │ │ │ │ 0fc: f (GLIBC_2.4) 10 (GLIBC_2.29) f (GLIBC_2.4) f (GLIBC_2.4) │ │ │ │ - 100: f (GLIBC_2.4) f (GLIBC_2.4) 0 (*local*) 2 (GLIBC_2.4) │ │ │ │ - 104: 2 (GLIBC_2.4) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ + 100: f (GLIBC_2.4) f (GLIBC_2.4) 0 (*local*) 0 (*local*) │ │ │ │ + 104: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 108: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 10c: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 110: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 114: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 118: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 11c: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 120: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ @@ -85,16 +85,16 @@ │ │ │ │ 144: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 148: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 14c: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 150: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 154: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 158: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 15c: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ - 160: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ - 164: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 0 (*local*) 0 (*local*) │ │ │ │ + 160: 0 (*local*) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 164: 0 (*local*) 2 (GLIBC_2.4) 0 (*local*) 0 (*local*) │ │ │ │ 168: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 16c: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 170: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 174: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 178: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 17c: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 180: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ @@ -106,20 +106,20 @@ │ │ │ │ 198: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 19c: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 1a0: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 1a4: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 1a8: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 1ac: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 1b0: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ - 1b4: 0 (*local*) 0 (*local*) 0 (*local*) 2 (GLIBC_2.4) │ │ │ │ + 1b4: 0 (*local*) 0 (*local*) 2 (GLIBC_2.4) 0 (*local*) │ │ │ │ 1b8: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 1bc: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 1c0: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ - 1c4: 0 (*local*) 0 (*local*) a (GLIBC_2.25) 2 (GLIBC_2.4) │ │ │ │ - 1c8: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 1c4: 0 (*local*) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 1c8: 2 (GLIBC_2.4) 0 (*local*) 2 (GLIBC_2.4) a (GLIBC_2.25) │ │ │ │ 1cc: 1 (*global*) 1 (*global*) b (LIBFFI_BASE_8.0) 1 (*global*) │ │ │ │ 1d0: 2 (GLIBC_2.4) b (LIBFFI_BASE_8.0) │ │ │ │ │ │ │ │ Version needs section '.gnu.version_r' contains 4 entries: │ │ │ │ Addr: 0x000000000000bd34 Offset: 0x00003d34 Link: 5 (.dynstr) │ │ │ │ 000000: Version: 1 File: libc.so.6 Cnt: 9 │ │ │ │ 0x0010: Name: GLIBC_2.4 Flags: none Version: 2 │ │ │ ├── strings --all --bytes=8 {} │ │ │ │ @@ -1,14 +1,14 @@ │ │ │ │ /lib/ld-linux-armhf.so.3 │ │ │ │ __cxa_atexit │ │ │ │ GLIBC_2.4 │ │ │ │ libc.so.6 │ │ │ │ -__bss_start │ │ │ │ __libc_start_main │ │ │ │ GLIBC_2.34 │ │ │ │ +__bss_start │ │ │ │ dl_iterate_phdr │ │ │ │ mprotect │ │ │ │ __isoc23_sscanf │ │ │ │ GLIBC_2.38 │ │ │ │ newlocale │ │ │ │ freelocale │ │ │ │ uselocale │ │ │ │ @@ -136,54 +136,31 @@ │ │ │ │ tcgetattr │ │ │ │ tcsetattr │ │ │ │ sigprocmask │ │ │ │ sigaddset │ │ │ │ sigemptyset │ │ │ │ __fcntl_time64 │ │ │ │ __utime64 │ │ │ │ +__clock_gettime64 │ │ │ │ +__clock_getres64 │ │ │ │ +__localtime64_r │ │ │ │ nl_langinfo │ │ │ │ ftruncate64 │ │ │ │ __lstat64_time64 │ │ │ │ __fstat64_time64 │ │ │ │ __stat64_time64 │ │ │ │ __errno_location │ │ │ │ -__clock_getres64 │ │ │ │ -__clock_gettime64 │ │ │ │ -__localtime64_r │ │ │ │ __gmon_start__ │ │ │ │ __assert_fail │ │ │ │ _ITM_deregisterTMCloneTable │ │ │ │ _ITM_registerTMCloneTable │ │ │ │ libm.so.6 │ │ │ │ GLIBC_2.29 │ │ │ │ GLIBC_2.27 │ │ │ │ SDL_FreeSurface │ │ │ │ -glXGetProcAddressARB │ │ │ │ -IMG_Load │ │ │ │ -IMG_Quit │ │ │ │ -IMG_Init │ │ │ │ -IMG_Linked_Version │ │ │ │ -SDL_RWFromConstMem │ │ │ │ -IMG_Load_RW │ │ │ │ -SDL_RWFromFile │ │ │ │ -IMG_LoadTGA_RW │ │ │ │ -IMG_isPNM │ │ │ │ -IMG_isICO │ │ │ │ -IMG_isCUR │ │ │ │ -IMG_isGIF │ │ │ │ -IMG_isTIF │ │ │ │ -IMG_isXCF │ │ │ │ -IMG_isPCX │ │ │ │ -IMG_isJPG │ │ │ │ -IMG_isXPM │ │ │ │ -IMG_isLBM │ │ │ │ -IMG_isXV │ │ │ │ -IMG_isWEBP │ │ │ │ -IMG_isPNG │ │ │ │ -IMG_isBMP │ │ │ │ Mix_Quit │ │ │ │ Mix_CloseAudio │ │ │ │ Mix_PauseMusic │ │ │ │ Mix_HaltMusic │ │ │ │ Mix_ResumeMusic │ │ │ │ Mix_RewindMusic │ │ │ │ Mix_GroupCount │ │ │ │ @@ -228,14 +205,15 @@ │ │ │ │ Mix_GetMusicDecoder │ │ │ │ Mix_GetNumMusicDecoders │ │ │ │ Mix_ChannelFinished │ │ │ │ Mix_GetChunkDecoder │ │ │ │ Mix_GetNumChunkDecoders │ │ │ │ Mix_QuerySpec │ │ │ │ Mix_Linked_Version │ │ │ │ +SDL_RWFromConstMem │ │ │ │ Mix_LoadMUS_RW │ │ │ │ Mix_FreeMusic │ │ │ │ Mix_LoadWAV_RW │ │ │ │ Mix_FreeChunk │ │ │ │ Mix_GetMusicType │ │ │ │ Mix_FadingChannel │ │ │ │ Mix_QuickLoad_WAV │ │ │ │ @@ -248,14 +226,35 @@ │ │ │ │ Mix_UnregisterAllEffects │ │ │ │ Mix_SetPostMix │ │ │ │ Mix_SetSynchroValue │ │ │ │ Mix_GetSynchroValue │ │ │ │ Mix_SetSoundFonts │ │ │ │ Mix_GetSoundFonts │ │ │ │ Mix_EachSoundFont │ │ │ │ +SDL_RWFromFile │ │ │ │ +IMG_Load │ │ │ │ +IMG_Quit │ │ │ │ +IMG_Init │ │ │ │ +IMG_Linked_Version │ │ │ │ +IMG_Load_RW │ │ │ │ +IMG_LoadTGA_RW │ │ │ │ +IMG_isPNM │ │ │ │ +IMG_isICO │ │ │ │ +IMG_isCUR │ │ │ │ +IMG_isGIF │ │ │ │ +IMG_isTIF │ │ │ │ +IMG_isXCF │ │ │ │ +IMG_isPCX │ │ │ │ +IMG_isJPG │ │ │ │ +IMG_isXPM │ │ │ │ +IMG_isLBM │ │ │ │ +IMG_isXV │ │ │ │ +IMG_isWEBP │ │ │ │ +IMG_isPNG │ │ │ │ +IMG_isBMP │ │ │ │ SDL_MasksToPixelFormatEnum │ │ │ │ SDL_DestroyTexture │ │ │ │ SDL_UnlockTexture │ │ │ │ SDL_UnlockSurface │ │ │ │ SDL_RenderPresent │ │ │ │ SDL_RenderTargetSupported │ │ │ │ SDL_ConvertSurface │ │ │ │ @@ -343,22 +342,23 @@ │ │ │ │ SDL_LogMessage │ │ │ │ SDL_RWclose │ │ │ │ SDL_RWread │ │ │ │ SDL_RWseek │ │ │ │ SDL_RWtell │ │ │ │ SDL_RWwrite │ │ │ │ SDL_SetError │ │ │ │ +glXGetProcAddressARB │ │ │ │ getentropy │ │ │ │ GLIBC_2.25 │ │ │ │ +libSDL2_mixer-2.0.so.0 │ │ │ │ +libSDL2-2.0.so.0 │ │ │ │ +libSDL2_image-2.0.so.0 │ │ │ │ libglut.so.3 │ │ │ │ libGLU.so.1 │ │ │ │ libGL.so.1 │ │ │ │ -libSDL2_image-2.0.so.0 │ │ │ │ -libSDL2-2.0.so.0 │ │ │ │ -libSDL2_mixer-2.0.so.0 │ │ │ │ libgmp.so.10 │ │ │ │ XV12XVYUYVYUIYUVUYVYYV12YUY2 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ @@ -397,28 +397,25 @@ │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ -UUUU33335 │ │ │ │ -UUUU33335 │ │ │ │ -UUUU33335 │ │ │ │ -UUUU33335 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ +UUUU""33 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ @@ -437,15 +434,14 @@ │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ -UUUU""33 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ @@ -464,23 +460,27 @@ │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ +3333UUUU │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ -3333UUUU │ │ │ │ +UUUU33335 │ │ │ │ +UUUU33335 │ │ │ │ +UUUU33335 │ │ │ │ +UUUU33335 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ 3333UUUU1 │ │ │ │ 3333UUUU1 │ │ │ │ 3333UUUU1 │ │ │ │ @@ -498,17 +498,17 @@ │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ 3333UUUU │ │ │ │ -3333UUUU| │ │ │ │ +3333UUUUx │ │ │ │ +3333UUUU │ │ │ │ 3333UUUU │ │ │ │ -3333UUUU\ │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ 3333UUUU │ │ │ │ 3333UUUU │ │ │ │ @@ -836,518 +836,143 @@ │ │ │ │ Stage Complete! │ │ │ │ src/Game/GameGraphics.hs │ │ │ │ Game.GameGraphics │ │ │ │ Raincat-1.2.3-3Lp833jQH3556HkuIkqH6y-raincat │ │ │ │ Program.Program │ │ │ │ Raincat-1.2.3-3Lp833jQH3556HkuIkqH6y-raincat │ │ │ │ Raincat-1.2.3-3Lp833jQH3556HkuIkqH6y-raincat │ │ │ │ -/unmarshalMenuUsage: illegal value │ │ │ │ -src/Graphics/UI/GLUT/Callbacks/Global.hs │ │ │ │ -'NotInUse │ │ │ │ -MenuUsage │ │ │ │ -Graphics.UI.GLUT.Callbacks.Global │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K │ │ │ │ -NotInUse │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Global.NotInUse │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Global.InUse │ │ │ │ -unmarshalVisibility: illegal value │ │ │ │ -unmarshalWindowState: illegal value │ │ │ │ -unmarshalAppStatus: illegal value │ │ │ │ -fromJust │ │ │ │ -unmarshalKeyState: illegal value │ │ │ │ -unmarshalCrossing: illegal value │ │ │ │ -src/Graphics/UI/GLUT/Callbacks/Window.hs │ │ │ │ -'JoystickPosition │ │ │ │ -JoystickPosition │ │ │ │ -'JoystickButtons │ │ │ │ -JoystickButtons │ │ │ │ -'TabletButton │ │ │ │ -'TabletMotion │ │ │ │ -TabletInput │ │ │ │ -'TabletPosition │ │ │ │ -TabletPosition │ │ │ │ -'DialAndButtonBoxDial │ │ │ │ -'DialAndButtonBoxButton │ │ │ │ -DialAndButtonBoxInput │ │ │ │ -'SpaceballRotation │ │ │ │ -'SpaceballMotion │ │ │ │ -'SpaceballButton │ │ │ │ -SpaceballInput │ │ │ │ -'WindowEntered │ │ │ │ -'WindowLeft │ │ │ │ -Crossing │ │ │ │ -'MouseButton │ │ │ │ -'SpecialKey │ │ │ │ -'Modifiers │ │ │ │ -Modifiers │ │ │ │ -KeyState │ │ │ │ -'KeyUnknown │ │ │ │ -'KeyAltR │ │ │ │ -'KeyAltL │ │ │ │ -'KeyCtrlR │ │ │ │ -'KeyCtrlL │ │ │ │ -'KeyShiftR │ │ │ │ -'KeyShiftL │ │ │ │ -'KeyDelete │ │ │ │ -'KeyBegin │ │ │ │ -'KeyNumLock │ │ │ │ -'KeyInsert │ │ │ │ -'KeyHome │ │ │ │ -'KeyPageDown │ │ │ │ -'KeyPageUp │ │ │ │ -'KeyDown │ │ │ │ -'KeyRight │ │ │ │ -'KeyLeft │ │ │ │ -SpecialKey │ │ │ │ -'AppStatusResume │ │ │ │ -'AppStatusPause │ │ │ │ -AppStatus │ │ │ │ -'FullyCovered │ │ │ │ -'PartiallyRetained │ │ │ │ -'FullyRetained │ │ │ │ -'Unmapped │ │ │ │ -WindowState │ │ │ │ -'Visible │ │ │ │ -'NotVisible │ │ │ │ -Visibility │ │ │ │ -Graphics.UI.GLUT.Callbacks.Window │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K │ │ │ │ -JoystickPosition │ │ │ │ -, joystickButtonD = │ │ │ │ -, joystickButtonC = │ │ │ │ -, joystickButtonB = │ │ │ │ -JoystickButtons {joystickButtonA = │ │ │ │ -TabletButton │ │ │ │ -TabletMotion │ │ │ │ -TabletPosition │ │ │ │ -DialAndButtonBoxDial │ │ │ │ -DialAndButtonBoxButton │ │ │ │ -SpaceballButton │ │ │ │ -SpaceballRotation │ │ │ │ -SpaceballMotion │ │ │ │ -WindowEntered │ │ │ │ -WindowLeft │ │ │ │ -MouseButton │ │ │ │ -SpecialKey │ │ │ │ -, alt = │ │ │ │ -, ctrl = │ │ │ │ -Modifiers {shift = │ │ │ │ -KeyUnknown │ │ │ │ -KeyCtrlR │ │ │ │ -KeyCtrlL │ │ │ │ -KeyShiftR │ │ │ │ -KeyShiftL │ │ │ │ -KeyDelete │ │ │ │ -KeyBegin │ │ │ │ -KeyNumLock │ │ │ │ -KeyInsert │ │ │ │ -KeyPageDown │ │ │ │ -KeyPageUp │ │ │ │ -KeyRight │ │ │ │ -AppStatusResume │ │ │ │ -AppStatusPause │ │ │ │ -FullyCovered │ │ │ │ -PartiallyRetained │ │ │ │ -FullyRetained │ │ │ │ -Unmapped │ │ │ │ -NotVisible │ │ │ │ -src/Graphics/UI/GLUT/Callbacks/Window.hs:559:15-16|case │ │ │ │ -src/Graphics/UI/GLUT/Callbacks/Window.hs:433:15-16|case │ │ │ │ -src/Graphics/UI/GLUT/Callbacks/Window.hs:701:15-16|case │ │ │ │ -src/Graphics/UI/GLUT/Callbacks/Window.hs:775:15-16|case │ │ │ │ -src/Graphics/UI/GLUT/Callbacks/Window.hs:834:15-16|case │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.JoystickPosition │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.JoystickButtons │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.TabletMotion │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.TabletButton │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.TabletPosition │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.DialAndButtonBoxButton │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.DialAndButtonBoxDial │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.SpaceballMotion │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.SpaceballRotation │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.SpaceballButton │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.WindowLeft │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.WindowEntered │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.Char │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.SpecialKey │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.MouseButton │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.Modifiers │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.Down │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.Up │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.KeyF1 │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.KeyF2 │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.KeyF3 │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.KeyF4 │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.KeyF5 │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.KeyF6 │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.KeyF7 │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.KeyF8 │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.KeyF9 │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.KeyF10 │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.KeyF11 │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.KeyF12 │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.KeyLeft │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.KeyUp │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.KeyRight │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.KeyDown │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.KeyPageUp │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.KeyPageDown │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.KeyHome │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.KeyEnd │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.KeyInsert │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.KeyNumLock │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.KeyBegin │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.KeyDelete │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.KeyShiftL │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.KeyShiftR │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.KeyCtrlL │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.KeyCtrlR │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.KeyAltL │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.KeyAltR │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.KeyUnknown │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.AppStatusPause │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.AppStatusResume │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.Unmapped │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.FullyRetained │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.PartiallyRetained │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.FullyCovered │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.NotVisible │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.Visible │ │ │ │ -Graphics.UI.GLUT.Fonts │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Fonts.C:Font │ │ │ │ -src/Graphics/UI/GLUT/Initialization.hs:537:15-16|case │ │ │ │ -src/Graphics/UI/GLUT/Initialization.hs:263:15-16|case │ │ │ │ -DisplayRGBA │ │ │ │ -DisplayRGB │ │ │ │ -DisplayRed │ │ │ │ -DisplayGreen │ │ │ │ -DisplayBlue │ │ │ │ -DisplayIndex │ │ │ │ -DisplayBuffer │ │ │ │ -DisplaySingle │ │ │ │ -DisplayDouble │ │ │ │ -DisplayAccA │ │ │ │ -DisplayAcc │ │ │ │ -DisplayAlpha │ │ │ │ -DisplayDepth │ │ │ │ -DisplayStencil │ │ │ │ -DisplaySamples │ │ │ │ -DisplayStereo │ │ │ │ -DisplayLuminance │ │ │ │ -DisplayAux │ │ │ │ -DisplayNum │ │ │ │ -DisplayConformant │ │ │ │ -DisplaySlow │ │ │ │ -DisplayWin32PFD │ │ │ │ -DisplayXVisual │ │ │ │ -DisplayXStaticGray │ │ │ │ -DisplayXGrayScale │ │ │ │ -DisplayXStaticColor │ │ │ │ -DisplayXPseudoColor │ │ │ │ -DisplayXTrueColor │ │ │ │ -DisplayXDirectColor │ │ │ │ -CreateNewContext │ │ │ │ -UseCurrentContext │ │ │ │ -ForceIndirectContext │ │ │ │ -AllowDirectContext │ │ │ │ -TryDirectContext │ │ │ │ -ForceDirectContext │ │ │ │ -DebugContext │ │ │ │ -ForwardCompatibleContext │ │ │ │ -CoreProfile │ │ │ │ -CompatibilityProfile │ │ │ │ -luminance │ │ │ │ -conformant │ │ │ │ -win32pfd │ │ │ │ -xstaticgray │ │ │ │ -xgrayscale │ │ │ │ -xstaticcolor │ │ │ │ -xpseudocolor │ │ │ │ -xtruecolor │ │ │ │ -xdirectcolor │ │ │ │ -DisplayMode │ │ │ │ -'RGBAMode │ │ │ │ -'RGBMode │ │ │ │ -'IndexMode │ │ │ │ -'LuminanceMode │ │ │ │ -'WithAlphaComponent │ │ │ │ -'WithAccumBuffer │ │ │ │ -'WithDepthBuffer │ │ │ │ -'WithStencilBuffer │ │ │ │ -'SingleBuffered │ │ │ │ -'DoubleBuffered │ │ │ │ -'Multisampling │ │ │ │ -'Stereoscopic │ │ │ │ -'Captionless │ │ │ │ -'Borderless │ │ │ │ -'SRGBMode │ │ │ │ -'WithAuxBuffers │ │ │ │ -'WithSamplesPerPixel │ │ │ │ -DisplayCapability │ │ │ │ -'DisplayRGBA │ │ │ │ -'DisplayRGB │ │ │ │ -'DisplayRed │ │ │ │ -'DisplayGreen │ │ │ │ -'DisplayBlue │ │ │ │ -'DisplayIndex │ │ │ │ -'DisplayBuffer │ │ │ │ -'DisplaySingle │ │ │ │ -'DisplayDouble │ │ │ │ -'DisplayAccA │ │ │ │ -'DisplayAcc │ │ │ │ -'DisplayAlpha │ │ │ │ -'DisplayDepth │ │ │ │ -'DisplayStencil │ │ │ │ -'DisplaySamples │ │ │ │ -'DisplayStereo │ │ │ │ -'DisplayLuminance │ │ │ │ -'DisplayAux │ │ │ │ -'DisplayNum │ │ │ │ -'DisplayConformant │ │ │ │ -'DisplaySlow │ │ │ │ -'DisplayWin32PFD │ │ │ │ -'DisplayXVisual │ │ │ │ -'DisplayXStaticGray │ │ │ │ -'DisplayXGrayScale │ │ │ │ -'DisplayXStaticColor │ │ │ │ -'DisplayXPseudoColor │ │ │ │ -'DisplayXTrueColor │ │ │ │ -'DisplayXDirectColor │ │ │ │ -DisplayCapabilityDescription │ │ │ │ -RenderingContext │ │ │ │ -'CreateNewContext │ │ │ │ -'UseCurrentContext │ │ │ │ -DirectRendering │ │ │ │ -'ForceIndirectContext │ │ │ │ -'AllowDirectContext │ │ │ │ -'TryDirectContext │ │ │ │ -'ForceDirectContext │ │ │ │ -ContextFlag │ │ │ │ -'DebugContext │ │ │ │ -'ForwardCompatibleContext │ │ │ │ -ContextProfile │ │ │ │ -'CoreProfile │ │ │ │ -'CompatibilityProfile │ │ │ │ -marshalDisplayMode: illegal number of auxiliary buffers: │ │ │ │ -RGBAMode │ │ │ │ -IndexMode │ │ │ │ -LuminanceMode │ │ │ │ -WithAlphaComponent │ │ │ │ -WithAccumBuffer │ │ │ │ -WithDepthBuffer │ │ │ │ -WithStencilBuffer │ │ │ │ -WithAuxBuffers │ │ │ │ -SingleBuffered │ │ │ │ -DoubleBuffered │ │ │ │ -Multisampling │ │ │ │ -WithSamplesPerPixel │ │ │ │ -Stereoscopic │ │ │ │ -Captionless │ │ │ │ -Borderless │ │ │ │ -SRGBMode │ │ │ │ -marshalDisplayMode: this should not happen │ │ │ │ -glutGetModeValues │ │ │ │ -unmarshalDirectRendering: illegal value │ │ │ │ -unmarshalRenderingContext │ │ │ │ -src/Graphics/UI/GLUT/Initialization.hs │ │ │ │ -Graphics.UI.GLUT.Initialization │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.CoreProfile │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.CompatibilityProfile │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.DebugContext │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.ForwardCompatibleContext │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.ForceIndirectContext │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.AllowDirectContext │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.TryDirectContext │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.ForceDirectContext │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.CreateNewContext │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.UseCurrentContext │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.Where │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.With │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.DisplayRGBA │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.DisplayRGB │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.DisplayRed │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.DisplayGreen │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.DisplayBlue │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.DisplayIndex │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.DisplayBuffer │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.DisplaySingle │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.DisplayDouble │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.DisplayAccA │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.DisplayAcc │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.DisplayAlpha │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.DisplayDepth │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.DisplayStencil │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.DisplaySamples │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.DisplayStereo │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.DisplayLuminance │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.DisplayAux │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.DisplayNum │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.DisplayConformant │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.DisplaySlow │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.DisplayWin32PFD │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.DisplayXVisual │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.DisplayXStaticGray │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.DisplayXGrayScale │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.DisplayXStaticColor │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.DisplayXPseudoColor │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.DisplayXTrueColor │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.DisplayXDirectColor │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.RGBAMode │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.RGBMode │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.IndexMode │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.LuminanceMode │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.WithAlphaComponent │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.WithAccumBuffer │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.WithDepthBuffer │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.WithStencilBuffer │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.WithAuxBuffers │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.SingleBuffered │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.DoubleBuffered │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.Multisampling │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.WithSamplesPerPixel │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.Stereoscopic │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.Captionless │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.Borderless │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.SRGBMode │ │ │ │ -unmarshalCursor: illegal value │ │ │ │ -src/Graphics/UI/GLUT/Window.hs │ │ │ │ -'FullCrosshair │ │ │ │ -'Inherit │ │ │ │ -'BottomLeftCorner │ │ │ │ -'BottomRightCorner │ │ │ │ -'TopRightCorner │ │ │ │ -'TopLeftCorner │ │ │ │ -'RightSide │ │ │ │ -'LeftSide │ │ │ │ -'BottomSide │ │ │ │ -'TopSide │ │ │ │ -'LeftRight │ │ │ │ -'Crosshair │ │ │ │ -'Destroy │ │ │ │ -'LeftArrow │ │ │ │ -'RightArrow │ │ │ │ -'Iconified │ │ │ │ -WindowStatus │ │ │ │ -Graphics.UI.GLUT.Window │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K │ │ │ │ -FullCrosshair │ │ │ │ -BottomLeftCorner │ │ │ │ -BottomRightCorner │ │ │ │ -TopRightCorner │ │ │ │ -TopLeftCorner │ │ │ │ -RightSide │ │ │ │ -LeftSide │ │ │ │ -BottomSide │ │ │ │ -LeftRight │ │ │ │ -Crosshair │ │ │ │ -LeftArrow │ │ │ │ -RightArrow │ │ │ │ -Iconified │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Window.RightArrow │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Window.LeftArrow │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Window.Info │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Window.Destroy │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Window.Help │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Window.Cycle │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Window.Spray │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Window.Wait │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Window.Text │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Window.Crosshair │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Window.UpDown │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Window.LeftRight │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Window.TopSide │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Window.BottomSide │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Window.LeftSide │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Window.RightSide │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Window.TopLeftCorner │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Window.TopRightCorner │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Window.BottomRightCorner │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Window.BottomLeftCorner │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Window.Inherit │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Window.None │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Window.FullCrosshair │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Window.Shown │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Window.Hidden │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Window.Iconified │ │ │ │ -getCallbackID │ │ │ │ -: no current window │ │ │ │ -src/Graphics/UI/GLUT/Callbacks/Registration.hs │ │ │ │ -Graphics.UI.GLUT.Callbacks.Registration │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K │ │ │ │ -'CallbackID │ │ │ │ -CallbackID │ │ │ │ -'AppStatusCB │ │ │ │ -'InitContextCB │ │ │ │ -'MultiPassiveCB │ │ │ │ -'MultiButtonCB │ │ │ │ -'MultiMotionCB │ │ │ │ -'MultiEntryCB │ │ │ │ -'PositionCB │ │ │ │ -'MouseWheelCB │ │ │ │ -'CloseCB │ │ │ │ -'MenuStatusCB │ │ │ │ -'JoystickCB │ │ │ │ -'TabletButtonCB │ │ │ │ -'TabletMotionCB │ │ │ │ -'DialsCB │ │ │ │ -'ButtonBoxCB │ │ │ │ -'SpaceballButtonCB │ │ │ │ -'SpaceballRotateCB │ │ │ │ -'SpaceballMotionCB │ │ │ │ -'SpecialUpCB │ │ │ │ -'SpecialCB │ │ │ │ -'WindowStatusCB │ │ │ │ -'VisibilityCB │ │ │ │ -'CrossingCB │ │ │ │ -'PassiveMotionCB │ │ │ │ -'MotionCB │ │ │ │ -'MouseCB │ │ │ │ -'KeyboardUpCB │ │ │ │ -'KeyboardCB │ │ │ │ -'ReshapeCB │ │ │ │ -'OverlayDisplayCB │ │ │ │ -'DisplayCB │ │ │ │ -CallbackType │ │ │ │ -Graphics.UI.GLUT.Callbacks.Registration │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Registration.CallbackID │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Registration.DisplayCB │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Registration.OverlayDisplayCB │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Registration.ReshapeCB │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Registration.KeyboardCB │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Registration.KeyboardUpCB │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Registration.MouseCB │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Registration.MotionCB │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Registration.PassiveMotionCB │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Registration.CrossingCB │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Registration.VisibilityCB │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Registration.WindowStatusCB │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Registration.SpecialCB │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Registration.SpecialUpCB │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Registration.SpaceballMotionCB │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Registration.SpaceballRotateCB │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Registration.SpaceballButtonCB │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Registration.ButtonBoxCB │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Registration.DialsCB │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Registration.TabletMotionCB │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Registration.TabletButtonCB │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Registration.JoystickCB │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Registration.MenuStatusCB │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Registration.IdleCB │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Registration.CloseCB │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Registration.MouseWheelCB │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Registration.PositionCB │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Registration.MultiEntryCB │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Registration.MultiMotionCB │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Registration.MultiButtonCB │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Registration.MultiPassiveCB │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Registration.InitContextCB │ │ │ │ -GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Registration.AppStatusCB │ │ │ │ +/SDL.Mixer.wordToFading: unknown Fading value. │ │ │ │ +Mix_LoadWAV_RW │ │ │ │ +SDL.Mixer.decode │ │ │ │ +Mix_LoadMUS_RW │ │ │ │ +SDL.Mixer.decode │ │ │ │ +Mix_QuerySpec │ │ │ │ +SDL.Mixer.queryAudio │ │ │ │ +Mix_RegisterEffect │ │ │ │ +SDL.Raw.Mixer.addEffect │ │ │ │ +Mix_UnregisterEffect │ │ │ │ +SDL.Raw.Mixer.removeEffect │ │ │ │ +SDL.Raw.Mixer.effectPan │ │ │ │ +Mix_SetPanning │ │ │ │ +Mix_FadeInChannelTimed │ │ │ │ +SDL.Mixer.fadeInLimit │ │ │ │ +Mix_PlayChannelTimed │ │ │ │ +SDL.Mixer.playLimit │ │ │ │ +Mix_OpenAudio │ │ │ │ +SDL.Mixer.openAudio │ │ │ │ +SDL.Mixer.fadeInMusicAtMOD │ │ │ │ +Mix_FadeInMusicPos │ │ │ │ +SDL.Mixer.fadeInMusicAt │ │ │ │ +Mix_FadeInMusic │ │ │ │ +SDL.Mixer.fadeInMusic │ │ │ │ +Mix_PlayMusic │ │ │ │ +SDL.Mixer.playMusic │ │ │ │ +SDL.Mixer.setMusicPosition │ │ │ │ +Mix_SetMusicPosition │ │ │ │ +SDL.Mixer.setMusicPositionMOD │ │ │ │ +Mix_Init │ │ │ │ +SDL.Mixer.initialize │ │ │ │ +SDL.Mixer.cIntToOutput: unknown number of channels. │ │ │ │ +Channel │ │ │ │ +AllChannels │ │ │ │ +SDL.Raw.Mixer.effectDistance │ │ │ │ +Mix_SetDistance │ │ │ │ +SDL.Raw.Mixer.effectPosition │ │ │ │ +Mix_SetPosition │ │ │ │ +SDL.Raw.Mixer.effectReverseStereo │ │ │ │ +Mix_SetReverseStereo │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB │ │ │ │ +SDL.Internal.Exception │ │ │ │ +src/SDL/Internal/Exception.hs │ │ │ │ +, audioOutput = │ │ │ │ +, audioFormat = │ │ │ │ +Audio {audioFrequency = │ │ │ │ +SDL.Mixer.wordToFormat: unknown Format. │ │ │ │ +src/SDL/Mixer.hs │ │ │ │ +MusicType │ │ │ │ +'FadingOut │ │ │ │ +'FadingIn │ │ │ │ +'NoFading │ │ │ │ +'Channel │ │ │ │ +HasVolume │ │ │ │ +Loadable │ │ │ │ +'FormatS16_Sys │ │ │ │ +'FormatU16_Sys │ │ │ │ +'FormatS16_MSB │ │ │ │ +'FormatU16_MSB │ │ │ │ +'FormatS16_LSB │ │ │ │ +'FormatU16_LSB │ │ │ │ +'FormatS8 │ │ │ │ +'FormatU8 │ │ │ │ +'InitOGG │ │ │ │ +'InitMP3 │ │ │ │ +'InitMOD │ │ │ │ +'InitFLAC │ │ │ │ +InitFlag │ │ │ │ +SDL.Mixer │ │ │ │ +sdl2-mixer-1.2.0.0-3lUgCxhK5pa6W2C0fmVeVP │ │ │ │ +FadingOut │ │ │ │ +FadingIn │ │ │ │ +NoFading │ │ │ │ +audioOutput │ │ │ │ +audioFormat │ │ │ │ +audioFrequency │ │ │ │ +FormatS16_Sys │ │ │ │ +FormatU16_Sys │ │ │ │ +FormatS16_MSB │ │ │ │ +FormatU16_MSB │ │ │ │ +FormatS16_LSB │ │ │ │ +FormatU16_LSB │ │ │ │ +FormatS8 │ │ │ │ +FormatU8 │ │ │ │ +InitFLAC │ │ │ │ +sdl2-mixer-1.2.0.0-3lUgCxhK5pa6W2C0fmVeVP:SDL.Mixer.CMD │ │ │ │ +sdl2-mixer-1.2.0.0-3lUgCxhK5pa6W2C0fmVeVP:SDL.Mixer.WAV │ │ │ │ +sdl2-mixer-1.2.0.0-3lUgCxhK5pa6W2C0fmVeVP:SDL.Mixer.MOD │ │ │ │ +sdl2-mixer-1.2.0.0-3lUgCxhK5pa6W2C0fmVeVP:SDL.Mixer.MID │ │ │ │ +sdl2-mixer-1.2.0.0-3lUgCxhK5pa6W2C0fmVeVP:SDL.Mixer.OGG │ │ │ │ +sdl2-mixer-1.2.0.0-3lUgCxhK5pa6W2C0fmVeVP:SDL.Mixer.MP3 │ │ │ │ +sdl2-mixer-1.2.0.0-3lUgCxhK5pa6W2C0fmVeVP:SDL.Mixer.FLAC │ │ │ │ +sdl2-mixer-1.2.0.0-3lUgCxhK5pa6W2C0fmVeVP:SDL.Mixer.NoFading │ │ │ │ +sdl2-mixer-1.2.0.0-3lUgCxhK5pa6W2C0fmVeVP:SDL.Mixer.FadingIn │ │ │ │ +sdl2-mixer-1.2.0.0-3lUgCxhK5pa6W2C0fmVeVP:SDL.Mixer.FadingOut │ │ │ │ +sdl2-mixer-1.2.0.0-3lUgCxhK5pa6W2C0fmVeVP:SDL.Mixer.C:HasVolume │ │ │ │ +sdl2-mixer-1.2.0.0-3lUgCxhK5pa6W2C0fmVeVP:SDL.Mixer.C:Loadable │ │ │ │ +sdl2-mixer-1.2.0.0-3lUgCxhK5pa6W2C0fmVeVP:SDL.Mixer.Audio │ │ │ │ +sdl2-mixer-1.2.0.0-3lUgCxhK5pa6W2C0fmVeVP:SDL.Mixer.Mono │ │ │ │ +sdl2-mixer-1.2.0.0-3lUgCxhK5pa6W2C0fmVeVP:SDL.Mixer.Stereo │ │ │ │ +sdl2-mixer-1.2.0.0-3lUgCxhK5pa6W2C0fmVeVP:SDL.Mixer.FormatU8 │ │ │ │ +sdl2-mixer-1.2.0.0-3lUgCxhK5pa6W2C0fmVeVP:SDL.Mixer.FormatS8 │ │ │ │ +sdl2-mixer-1.2.0.0-3lUgCxhK5pa6W2C0fmVeVP:SDL.Mixer.FormatU16_LSB │ │ │ │ +sdl2-mixer-1.2.0.0-3lUgCxhK5pa6W2C0fmVeVP:SDL.Mixer.FormatS16_LSB │ │ │ │ +sdl2-mixer-1.2.0.0-3lUgCxhK5pa6W2C0fmVeVP:SDL.Mixer.FormatU16_MSB │ │ │ │ +sdl2-mixer-1.2.0.0-3lUgCxhK5pa6W2C0fmVeVP:SDL.Mixer.FormatS16_MSB │ │ │ │ +sdl2-mixer-1.2.0.0-3lUgCxhK5pa6W2C0fmVeVP:SDL.Mixer.FormatU16_Sys │ │ │ │ +sdl2-mixer-1.2.0.0-3lUgCxhK5pa6W2C0fmVeVP:SDL.Mixer.FormatS16_Sys │ │ │ │ +sdl2-mixer-1.2.0.0-3lUgCxhK5pa6W2C0fmVeVP:SDL.Mixer.InitFLAC │ │ │ │ +sdl2-mixer-1.2.0.0-3lUgCxhK5pa6W2C0fmVeVP:SDL.Mixer.InitMOD │ │ │ │ +sdl2-mixer-1.2.0.0-3lUgCxhK5pa6W2C0fmVeVP:SDL.Mixer.InitMP3 │ │ │ │ +sdl2-mixer-1.2.0.0-3lUgCxhK5pa6W2C0fmVeVP:SDL.Mixer.InitOGG │ │ │ │ +SDL.Raw.Mixer │ │ │ │ +sdl2-mixer-1.2.0.0-3lUgCxhK5pa6W2C0fmVeVP │ │ │ │ +, chunkVolume = │ │ │ │ +, chunkAlen = │ │ │ │ +, chunkAbuf = │ │ │ │ +Chunk {chunkAllocated = │ │ │ │ +sdl2-mixer-1.2.0.0-3lUgCxhK5pa6W2C0fmVeVP:SDL.Raw.Mixer.Chunk │ │ │ │ +zdsdl2zmmixerzm1zi2zi0zi0zm3lUgCxhK5pa6W2C0fmVeVPzdSDLziRawziMixerzdsdl2zzmmixerzzm1zzi2zzi0zzi0zzm3lUgCxhK5pa6W2C0fmVeVPzuSDLzziRawzziMixerzuwrapChannelCallback │ │ │ │ +zdsdl2zmmixerzm1zi2zi0zi0zm3lUgCxhK5pa6W2C0fmVeVPzdSDLziRawziMixerzdsdl2zzmmixerzzm1zzi2zzi0zzi0zzm3lUgCxhK5pa6W2C0fmVeVPzuSDLzziRawzziMixerzuwrapMusicCallback │ │ │ │ +zdsdl2zmmixerzm1zi2zi0zi0zm3lUgCxhK5pa6W2C0fmVeVPzdSDLziRawziMixerzdsdl2zzmmixerzzm1zzi2zzi0zzi0zzm3lUgCxhK5pa6W2C0fmVeVPzuSDLzziRawzziMixerzuwrapEffectFinished │ │ │ │ +zdsdl2zmmixerzm1zi2zi0zi0zm3lUgCxhK5pa6W2C0fmVeVPzdSDLziRawziMixerzdsdl2zzmmixerzzm1zzi2zzi0zzi0zzm3lUgCxhK5pa6W2C0fmVeVPzuSDLzziRawzziMixerzuwrapEffect │ │ │ │ +zdsdl2zm2zi5zi5zi1zmBYBMCKGqXDRhgqJFirFPBzdSDLziRawziTypeszdsdl2zzm2zzi5zzi5zzi1zzmBYBMCKGqXDRhgqJFirFPBzuSDLzziRawzziTypeszumkTimerCallback │ │ │ │ +zdsdl2zm2zi5zi5zi1zmBYBMCKGqXDRhgqJFirFPBzdSDLziRawziTypeszdsdl2zzm2zzi5zzi5zzi1zzmBYBMCKGqXDRhgqJFirFPBzuSDLzziRawzziTypeszumkThreadFunction │ │ │ │ +zdsdl2zm2zi5zi5zi1zmBYBMCKGqXDRhgqJFirFPBzdSDLziRawziTypeszdsdl2zzm2zzi5zzi5zzi1zzmBYBMCKGqXDRhgqJFirFPBzuSDLzziRawzziTypeszumkLogOutputFunction │ │ │ │ +zdsdl2zm2zi5zi5zi1zmBYBMCKGqXDRhgqJFirFPBzdSDLziRawziTypeszdsdl2zzm2zzi5zzi5zzi1zzmBYBMCKGqXDRhgqJFirFPBzuSDLzziRawzziTypeszumkHintCallback │ │ │ │ +zdsdl2zm2zi5zi5zi1zmBYBMCKGqXDRhgqJFirFPBzdSDLziRawziTypeszdsdl2zzm2zzi5zzi5zzi1zzmBYBMCKGqXDRhgqJFirFPBzuSDLzziRawzziTypeszumkEventFilter │ │ │ │ +zdsdl2zm2zi5zi5zi1zmBYBMCKGqXDRhgqJFirFPBzdSDLziRawziTypeszdsdl2zzm2zzi5zzi5zzi1zzmBYBMCKGqXDRhgqJFirFPBzuSDLzziRawzziTypeszumkAudioCallback │ │ │ │ zdGLUTzm2zi7zi0zi16zm6q1zzEAWzzzzLPwAinRw4n2KzdGraphicsziUIziGLUTziRawziCallbackszdGLUTzzm2zzi7zzi0zzi16zzm6q1zzzzEAWzzzzzzzzLPwAinRw4n2KzuGraphicszziUIzziGLUTzziRawzziCallbackszumakeWindowStatusFunc │ │ │ │ zdGLUTzm2zi7zi0zi16zm6q1zzEAWzzzzLPwAinRw4n2KzdGraphicsziUIziGLUTziRawziCallbackszdGLUTzzm2zzi7zzi0zzi16zzm6q1zzzzEAWzzzzzzzzLPwAinRw4n2KzuGraphicszziUIzziGLUTzziRawzziCallbackszumakeWMCloseFunc │ │ │ │ zdGLUTzm2zi7zi0zi16zm6q1zzEAWzzzzLPwAinRw4n2KzdGraphicsziUIziGLUTziRawziCallbackszdGLUTzzm2zzi7zzi0zzi16zzm6q1zzzzEAWzzzzzzzzLPwAinRw4n2KzuGraphicszziUIzziGLUTzziRawzziCallbackszumakeVisibilityFunc │ │ │ │ zdGLUTzm2zi7zi0zi16zm6q1zzEAWzzzzLPwAinRw4n2KzdGraphicsziUIziGLUTziRawziCallbackszdGLUTzzm2zzi7zzi0zzi16zzm6q1zzzzEAWzzzzzzzzLPwAinRw4n2KzuGraphicszziUIzziGLUTzziRawzziCallbackszumakeTimerFunc │ │ │ │ zdGLUTzm2zi7zi0zi16zm6q1zzEAWzzzzLPwAinRw4n2KzdGraphicsziUIziGLUTziRawziCallbackszdGLUTzzm2zzi7zzi0zzi16zzm6q1zzzzEAWzzzzzzzzLPwAinRw4n2KzuGraphicszziUIzziGLUTzziRawzziCallbackszumakeTabletMotionFunc │ │ │ │ zdGLUTzm2zi7zi0zi16zm6q1zzEAWzzzzLPwAinRw4n2KzdGraphicsziUIziGLUTziRawziCallbackszdGLUTzzm2zzi7zzi0zzi16zzm6q1zzzzEAWzzzzzzzzLPwAinRw4n2KzuGraphicszziUIzziGLUTzziRawzziCallbackszumakeTabletButtonFunc │ │ │ │ zdGLUTzm2zi7zi0zi16zm6q1zzEAWzzzzLPwAinRw4n2KzdGraphicsziUIziGLUTziRawziCallbackszdGLUTzzm2zzi7zzi0zzi16zzm6q1zzzzEAWzzzzzzzzLPwAinRw4n2KzuGraphicszziUIzziGLUTzziRawzziCallbackszumakeSpecialUpFunc │ │ │ │ @@ -1386,24 +1011,14 @@ │ │ │ │ glutBitmapTimesRoman10 │ │ │ │ glutBitmapTimesRoman24 │ │ │ │ glutBitmapHelvetica10 │ │ │ │ glutBitmapHelvetica12 │ │ │ │ glutBitmapHelvetica18 │ │ │ │ glutStrokeRoman │ │ │ │ glutStrokeMonoRoman │ │ │ │ -zdsdl2zmmixerzm1zi2zi0zi0zm3lUgCxhK5pa6W2C0fmVeVPzdSDLziRawziMixerzdsdl2zzmmixerzzm1zzi2zzi0zzi0zzm3lUgCxhK5pa6W2C0fmVeVPzuSDLzziRawzziMixerzuwrapChannelCallback │ │ │ │ -zdsdl2zmmixerzm1zi2zi0zi0zm3lUgCxhK5pa6W2C0fmVeVPzdSDLziRawziMixerzdsdl2zzmmixerzzm1zzi2zzi0zzi0zzm3lUgCxhK5pa6W2C0fmVeVPzuSDLzziRawzziMixerzuwrapMusicCallback │ │ │ │ -zdsdl2zmmixerzm1zi2zi0zi0zm3lUgCxhK5pa6W2C0fmVeVPzdSDLziRawziMixerzdsdl2zzmmixerzzm1zzi2zzi0zzi0zzm3lUgCxhK5pa6W2C0fmVeVPzuSDLzziRawzziMixerzuwrapEffectFinished │ │ │ │ -zdsdl2zmmixerzm1zi2zi0zi0zm3lUgCxhK5pa6W2C0fmVeVPzdSDLziRawziMixerzdsdl2zzmmixerzzm1zzi2zzi0zzi0zzm3lUgCxhK5pa6W2C0fmVeVPzuSDLzziRawzziMixerzuwrapEffect │ │ │ │ -zdsdl2zm2zi5zi5zi1zmBYBMCKGqXDRhgqJFirFPBzdSDLziRawziTypeszdsdl2zzm2zzi5zzi5zzi1zzmBYBMCKGqXDRhgqJFirFPBzuSDLzziRawzziTypeszumkTimerCallback │ │ │ │ -zdsdl2zm2zi5zi5zi1zmBYBMCKGqXDRhgqJFirFPBzdSDLziRawziTypeszdsdl2zzm2zzi5zzi5zzi1zzmBYBMCKGqXDRhgqJFirFPBzuSDLzziRawzziTypeszumkThreadFunction │ │ │ │ -zdsdl2zm2zi5zi5zi1zmBYBMCKGqXDRhgqJFirFPBzdSDLziRawziTypeszdsdl2zzm2zzi5zzi5zzi1zzmBYBMCKGqXDRhgqJFirFPBzuSDLzziRawzziTypeszumkLogOutputFunction │ │ │ │ -zdsdl2zm2zi5zi5zi1zmBYBMCKGqXDRhgqJFirFPBzdSDLziRawziTypeszdsdl2zzm2zzi5zzi5zzi1zzmBYBMCKGqXDRhgqJFirFPBzuSDLzziRawzziTypeszumkHintCallback │ │ │ │ -zdsdl2zm2zi5zi5zi1zmBYBMCKGqXDRhgqJFirFPBzdSDLziRawziTypeszdsdl2zzm2zzi5zzi5zzi1zzmBYBMCKGqXDRhgqJFirFPBzuSDLzziRawzziTypeszumkEventFilter │ │ │ │ -zdsdl2zm2zi5zi5zi1zmBYBMCKGqXDRhgqJFirFPBzdSDLziRawziTypeszdsdl2zzm2zzi5zzi5zzi1zzmBYBMCKGqXDRhgqJFirFPBzuSDLzziRawzziTypeszumkAudioCallback │ │ │ │ 0123456789abcdef │ │ │ │ libraries/ghc-internal/cbits/inputReady.c │ │ │ │ libraries/ghc-bignum/cbits/gmp_wrappers.c │ │ │ │ xn == 1 || y != 0 │ │ │ │ xn >= yn │ │ │ │ xn == yn || yn > 1 || y0[0] != 0 │ │ │ │ rn <= xn │ │ │ │ @@ -2864,14 +2479,2859 @@ │ │ │ │ eval_thunk_selector: strange selectee %d │ │ │ │ current segment array │ │ │ │ nonmoving scavenge: unimplemented/strange closure type %d @ %p │ │ │ │ Memory map: │ │ │ │ /proc/self/maps │ │ │ │ Could not open /proc/self/maps │ │ │ │ Error: %s │ │ │ │ +'Handler │ │ │ │ +./Control/Exception/Lifted.hs │ │ │ │ +Control.Exception.Lifted │ │ │ │ +lifted-base-0.2.3.12-6kkWc17fQM76myEtK6KU2M │ │ │ │ +lifted-base-0.2.3.12-6kkWc17fQM76myEtK6KU2M:Control.Exception.Lifted.Handler │ │ │ │ +MonadBaseControl │ │ │ │ +MonadTransControl │ │ │ │ +Control.Monad.Trans.Control │ │ │ │ +monad-control-1.0.3.1-8SlV1hwVqyt4BTWAvWAys3 │ │ │ │ +monad-control-1.0.3.1-8SlV1hwVqyt4BTWAvWAys3:Control.Monad.Trans.Control.C:MonadBaseControl │ │ │ │ +monad-control-1.0.3.1-8SlV1hwVqyt4BTWAvWAys3:Control.Monad.Trans.Control.C:MonadTransControl │ │ │ │ +Expected 1 or 0, got │ │ │ │ +SDL.Image.formattedAs │ │ │ │ +SDL.Image.decodeTGA │ │ │ │ +IMG_LoadTGA_RW │ │ │ │ +SDL.Image.loadTGA │ │ │ │ +IMG_Load_RW │ │ │ │ +SDL.Image.decode │ │ │ │ +IMG_Load │ │ │ │ +SDL.Image.load │ │ │ │ +src/SDL/Internal/Exception.hs │ │ │ │ +SDL.Internal.Exception │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB │ │ │ │ +IMG_Init │ │ │ │ +SDL.Image.initialize │ │ │ │ +'InitWEBP │ │ │ │ +'InitTIF │ │ │ │ +'InitPNG │ │ │ │ +'InitJPG │ │ │ │ +InitFlag │ │ │ │ +toEnum{InitFlag}: tag ( │ │ │ │ +succ{InitFlag}: tried to take `succ' of last tag in enumeration │ │ │ │ +pred{InitFlag}: tried to take `pred' of first tag in enumeration │ │ │ │ +toEnum{Format}: tag ( │ │ │ │ +) is outside of enumeration's range (0, │ │ │ │ +succ{Format}: tried to take `succ' of last tag in enumeration │ │ │ │ +pred{Format}: tried to take `pred' of first tag in enumeration │ │ │ │ +src/SDL/Image.hs │ │ │ │ +SDL.Image │ │ │ │ +sdl2-image-2.1.0.0-3gsARNJxU4G8VGE9QFnjB1 │ │ │ │ +InitWEBP │ │ │ │ +sdl2-image-2.1.0.0-3gsARNJxU4G8VGE9QFnjB1:SDL.Image.CUR │ │ │ │ +sdl2-image-2.1.0.0-3gsARNJxU4G8VGE9QFnjB1:SDL.Image.ICO │ │ │ │ +sdl2-image-2.1.0.0-3gsARNJxU4G8VGE9QFnjB1:SDL.Image.BMP │ │ │ │ +sdl2-image-2.1.0.0-3gsARNJxU4G8VGE9QFnjB1:SDL.Image.PNM │ │ │ │ +sdl2-image-2.1.0.0-3gsARNJxU4G8VGE9QFnjB1:SDL.Image.XPM │ │ │ │ +sdl2-image-2.1.0.0-3gsARNJxU4G8VGE9QFnjB1:SDL.Image.XCF │ │ │ │ +sdl2-image-2.1.0.0-3gsARNJxU4G8VGE9QFnjB1:SDL.Image.PCX │ │ │ │ +sdl2-image-2.1.0.0-3gsARNJxU4G8VGE9QFnjB1:SDL.Image.GIF │ │ │ │ +sdl2-image-2.1.0.0-3gsARNJxU4G8VGE9QFnjB1:SDL.Image.LBM │ │ │ │ +sdl2-image-2.1.0.0-3gsARNJxU4G8VGE9QFnjB1:SDL.Image.XV │ │ │ │ +sdl2-image-2.1.0.0-3gsARNJxU4G8VGE9QFnjB1:SDL.Image.JPG │ │ │ │ +sdl2-image-2.1.0.0-3gsARNJxU4G8VGE9QFnjB1:SDL.Image.PNG │ │ │ │ +sdl2-image-2.1.0.0-3gsARNJxU4G8VGE9QFnjB1:SDL.Image.TIF │ │ │ │ +sdl2-image-2.1.0.0-3gsARNJxU4G8VGE9QFnjB1:SDL.Image.WEBP │ │ │ │ +sdl2-image-2.1.0.0-3gsARNJxU4G8VGE9QFnjB1:SDL.Image.InitJPG │ │ │ │ +sdl2-image-2.1.0.0-3gsARNJxU4G8VGE9QFnjB1:SDL.Image.InitPNG │ │ │ │ +sdl2-image-2.1.0.0-3gsARNJxU4G8VGE9QFnjB1:SDL.Image.InitTIF │ │ │ │ +sdl2-image-2.1.0.0-3gsARNJxU4G8VGE9QFnjB1:SDL.Image.InitWEBP │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'SDLCallFailed │ │ │ │ +'SDLUnexpectedArgument │ │ │ │ +'SDLUnknownHintValue │ │ │ │ +SDL.Exception.SDLException │ │ │ │ +sdlUnknownValue │ │ │ │ +sdlExceptionError │ │ │ │ +sdlFunction │ │ │ │ +SDLUnknownHintValue │ │ │ │ +SDLUnexpectedArgument │ │ │ │ +sdlExceptionCaller │ │ │ │ +SDLCallFailed │ │ │ │ +SDLUnknownHintValue {sdlHint = │ │ │ │ +, sdlUnknownValue = │ │ │ │ +SDLUnexpectedArgument {sdlExceptionCaller = │ │ │ │ +, sdlExceptionError = │ │ │ │ +, sdlFunction = │ │ │ │ +SDLCallFailed {sdlExceptionCaller = │ │ │ │ +src/SDL/Exception.hs:43:18-19|case │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB │ │ │ │ +SDL.Exception │ │ │ │ +SDLException │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Exception.SDLCallFailed │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Exception.SDLUnexpectedArgument │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Exception.SDLUnknownHintValue │ │ │ │ +SDL_SetRenderDrawBlendMode │ │ │ │ +SDL.Video.Renderer.setRenderDrawBlendMode │ │ │ │ +SDL_GetRenderDrawBlendMode │ │ │ │ +SDL.Video.Renderer.getRenderDrawBlendMode │ │ │ │ +SDL_SetRenderDrawColor │ │ │ │ +SDL.Video.setRenderDrawColor │ │ │ │ +SDL_GetRenderDrawColor │ │ │ │ +SDL.Video.Renderer.getRenderDrawColor │ │ │ │ +SDL_RenderSetScale │ │ │ │ +SDL.Video.renderSetScale │ │ │ │ +SDL_RenderSetClipRect │ │ │ │ +SDL.Video.renderSetClipRect │ │ │ │ +SDL_RenderSetViewport │ │ │ │ +SDL.Video.renderSetViewport │ │ │ │ +SDL_SetColorKey │ │ │ │ +SDL.Video.Renderer.setColorKey │ │ │ │ +SDL_SetTextureColorMod │ │ │ │ +SDL.Video.Renderer.setTextureColorMod │ │ │ │ +SDL_GetTextureColorMod │ │ │ │ +SDL.Video.Renderer.getTextureColorMod │ │ │ │ +SDL_SetTextureAlphaMod │ │ │ │ +SDL.Video.Renderer.setTextureAlphaMod │ │ │ │ +SDL_GetTextureAlphaMod │ │ │ │ +SDL.Video.Renderer.getTextureAlphaMod │ │ │ │ +SDL_SetTextureBlendMode │ │ │ │ +SDL.Video.Renderer.setTextureBlendMode │ │ │ │ +SDL_GetTextureBlendMode │ │ │ │ +SDL.Video.Renderer.getTextureBlendMode │ │ │ │ +SDL_SetSurfaceBlendMode │ │ │ │ +SDL.Video.Renderer.setSurfaceBlendMode │ │ │ │ +SDL_GetSurfaceBlendMode │ │ │ │ +SDL.Video.Renderer.getSurfaceBlendMode │ │ │ │ +SDL_SetRenderTarget │ │ │ │ +SDL.Video.Renderer.setRenderTarget │ │ │ │ +SDL_RenderSetLogicalSize │ │ │ │ +SDL.Video.renderSetLogicalSize │ │ │ │ +SDL_UpdateTexture │ │ │ │ +SDL.Video.updateTexture │ │ │ │ +SDL_LockTexture │ │ │ │ +lockTexture │ │ │ │ +SDL_QueryTexture │ │ │ │ +SDL.Video.queryTexture │ │ │ │ +SDL_CreateRGBSurfaceFrom │ │ │ │ +SDL.Video.createRGBSurfaceFrom │ │ │ │ +SDL_FillRect │ │ │ │ +SDL_FillRects │ │ │ │ +SDL_LoadBMP │ │ │ │ +SDL.Video.loadBMP │ │ │ │ +SDL_SetPaletteColors │ │ │ │ +SDL.Video.setPaletteColors │ │ │ │ +SDL_RenderDrawRect │ │ │ │ +SDL.Video.drawRect │ │ │ │ +SDL_RenderDrawRects │ │ │ │ +SDL.Video.drawRects │ │ │ │ +SDL_RenderFillRect │ │ │ │ +SDL.Video.fillRect │ │ │ │ +SDL_RenderFillRects │ │ │ │ +SDL.Video.fillRects │ │ │ │ +SDL_RenderCopyF │ │ │ │ +SDL.Video.copyF │ │ │ │ +SDL_RenderCopyExF │ │ │ │ +SDL.Video.copyExF │ │ │ │ +SDL_RenderDrawLineF │ │ │ │ +SDL.Video.drawLineF │ │ │ │ +SDL_RenderDrawLinesF │ │ │ │ +SDL.Video.drawLinesF │ │ │ │ +SDL_RenderDrawPointF │ │ │ │ +SDL.Video.drawPointF │ │ │ │ +SDL_RenderDrawPointsF │ │ │ │ +SDL.Video.drawPointsF │ │ │ │ +SDL_RenderDrawRectF │ │ │ │ +SDL.Video.drawRectF │ │ │ │ +SDL_RenderDrawRectsF │ │ │ │ +SDL.Video.drawRectsF │ │ │ │ +SDL_RenderFillRectF │ │ │ │ +SDL.Video.fillRectF │ │ │ │ +SDL_RenderFillRectsF │ │ │ │ +SDL.Video.fillRectsF │ │ │ │ +SDL_RenderGeometry │ │ │ │ +SDL.Video.renderGeometry │ │ │ │ +SDL_RenderGeometryRaw │ │ │ │ +SDL.Video.renderGeometryRaw │ │ │ │ +SDL_RenderCopy │ │ │ │ +SDL.Video.copy │ │ │ │ +SDL_RenderCopyEx │ │ │ │ +SDL.Video.copyEx │ │ │ │ +SDL_RenderDrawLines │ │ │ │ +SDL.Video.drawLines │ │ │ │ +SDL_RenderDrawPoints │ │ │ │ +SDL.Video.drawPoints │ │ │ │ +SDL_BlitSurface │ │ │ │ +SDL.Video.blitSurface │ │ │ │ +SDL_GetRenderDriverInfo │ │ │ │ +getRenderDriverInfo │ │ │ │ +SDL_GetRendererInfo │ │ │ │ +getRendererInfo │ │ │ │ +SDL_CreateRGBSurface │ │ │ │ +SDL.Video.createRGBSurface │ │ │ │ +SDL_PixelFormatEnumToMasks │ │ │ │ +SDL.Video.pixelFormatEnumToMasks │ │ │ │ +Unknown value │ │ │ │ +SDL_CreateTexture │ │ │ │ +SDL.Video.Renderer.createTexture │ │ │ │ +SDL_GL_BindTexture │ │ │ │ +SDL.Video.Renderer.glBindTexture │ │ │ │ +SDL_GL_UnbindTexture │ │ │ │ +SDL.Video.Renderer.glUnindTexture │ │ │ │ +SDL_LockSurface │ │ │ │ +lockSurface │ │ │ │ +SDL_UpdateWindowSurface │ │ │ │ +SDL.Video.updateWindowSurface │ │ │ │ +SDL_RenderClear │ │ │ │ +SDL.Video.clear │ │ │ │ +SDL_RenderDrawLine │ │ │ │ +SDL.Video.drawLine │ │ │ │ +SDL_RenderDrawPoint │ │ │ │ +SDL.Video.drawPoint │ │ │ │ +SDL_CreateTextureFromSurface │ │ │ │ +SDL.Video.createTextureFromSurface │ │ │ │ +SDL_GetWindowSurface │ │ │ │ +SDL.Video.getWindowSurface │ │ │ │ +src/SDL/Internal/Exception.hs │ │ │ │ +SDL.Internal.Exception │ │ │ │ +SDL_ConvertSurface │ │ │ │ +SDL.Video.Renderer.convertSurface │ │ │ │ +pred{TextureAccess}: tried to take `pred' of first tag in enumeration │ │ │ │ +succ{TextureAccess}: tried to take `succ' of last tag in enumeration │ │ │ │ +pred{BlendMode}: tried to take `pred' of first tag in enumeration │ │ │ │ +succ{BlendMode}: tried to take `succ' of last tag in enumeration │ │ │ │ +pred{RendererType}: tried to take `pred' of first tag in enumeration │ │ │ │ +succ{RendererType}: tried to take `succ' of last tag in enumeration │ │ │ │ +toEnum{TextureAccess}: tag ( │ │ │ │ +toEnum{BlendMode}: tag ( │ │ │ │ +Rectangle │ │ │ │ +, textureHeight = │ │ │ │ +, textureWidth = │ │ │ │ +, textureAccess = │ │ │ │ +TextureInfo {texturePixelFormat = │ │ │ │ +, rendererInfoMaxTextureHeight = │ │ │ │ +, rendererInfoMaxTextureWidth = │ │ │ │ +, rendererInfoTextureFormats = │ │ │ │ +, rendererInfoNumTextureFormats = │ │ │ │ +, rendererInfoFlags = │ │ │ │ +RendererInfo {rendererInfoName = │ │ │ │ +Unknown │ │ │ │ +toEnum{RendererType}: tag ( │ │ │ │ +) is outside of enumeration's range (0, │ │ │ │ +, rendererTargetTexture = │ │ │ │ +RendererConfig {rendererType = │ │ │ │ +'RendererInfo │ │ │ │ +'RendererConfig │ │ │ │ +'SoftwareRenderer │ │ │ │ +'AcceleratedVSyncRenderer │ │ │ │ +'AcceleratedRenderer │ │ │ │ +'UnacceleratedRenderer │ │ │ │ +'TextureInfo │ │ │ │ +'Unknown │ │ │ │ +'ARGB2101010 │ │ │ │ +'BGRA8888 │ │ │ │ +'ABGR8888 │ │ │ │ +'RGBA8888 │ │ │ │ +'ARGB8888 │ │ │ │ +'BGRX8888 │ │ │ │ +'RGBX8888 │ │ │ │ +'BGRA5551 │ │ │ │ +'ABGR1555 │ │ │ │ +'RGBA5551 │ │ │ │ +'ARGB1555 │ │ │ │ +'BGRA4444 │ │ │ │ +'ABGR4444 │ │ │ │ +'RGBA4444 │ │ │ │ +'ARGB4444 │ │ │ │ +'Index4MSB │ │ │ │ +'Index4LSB │ │ │ │ +'Index1MSB │ │ │ │ +'Index1LSB │ │ │ │ +'Texture │ │ │ │ +'Surface │ │ │ │ +'V_Rectangle │ │ │ │ +'MV_Rectangle │ │ │ │ +'Rectangle │ │ │ │ +'BlendMod │ │ │ │ +'BlendAdditive │ │ │ │ +'BlendAlphaBlend │ │ │ │ +'BlendNone │ │ │ │ +'Palette │ │ │ │ +'SurfacePixelFormat │ │ │ │ +SurfacePixelFormat │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'TextureAccessTarget │ │ │ │ +'TextureAccessStreaming │ │ │ │ +'TextureAccessStatic │ │ │ │ +SDL.Video.Renderer.TextureAccess │ │ │ │ +SDL.Video.Renderer.BlendMode │ │ │ │ +SDL.Video.Renderer.PixelFormat │ │ │ │ +SDL.Video.Renderer.RendererType │ │ │ │ +SDL.Video.Renderer.RendererConfig │ │ │ │ +rendererInfoMaxTextureHeight │ │ │ │ +rendererInfoMaxTextureWidth │ │ │ │ +rendererInfoTextureFormats │ │ │ │ +rendererInfoNumTextureFormats │ │ │ │ +rendererInfoFlags │ │ │ │ +rendererInfoName │ │ │ │ +RendererInfo │ │ │ │ +rendererTargetTexture │ │ │ │ +rendererType │ │ │ │ +SoftwareRenderer │ │ │ │ +AcceleratedVSyncRenderer │ │ │ │ +AcceleratedRenderer │ │ │ │ +UnacceleratedRenderer │ │ │ │ +textureHeight │ │ │ │ +textureWidth │ │ │ │ +textureAccess │ │ │ │ +texturePixelFormat │ │ │ │ +TextureInfo │ │ │ │ +ARGB2101010 │ │ │ │ +BGRA8888 │ │ │ │ +ABGR8888 │ │ │ │ +RGBA8888 │ │ │ │ +ARGB8888 │ │ │ │ +BGRX8888 │ │ │ │ +RGBX8888 │ │ │ │ +BGRA5551 │ │ │ │ +ABGR1555 │ │ │ │ +RGBA5551 │ │ │ │ +ARGB1555 │ │ │ │ +BGRA4444 │ │ │ │ +ABGR4444 │ │ │ │ +RGBA4444 │ │ │ │ +ARGB4444 │ │ │ │ +Index4MSB │ │ │ │ +Index4LSB │ │ │ │ +Index1MSB │ │ │ │ +Index1LSB │ │ │ │ +Rectangle │ │ │ │ +BlendMod │ │ │ │ +BlendAdditive │ │ │ │ +BlendAlphaBlend │ │ │ │ +BlendNone │ │ │ │ +TextureAccessTarget │ │ │ │ +TextureAccessStreaming │ │ │ │ +TextureAccessStatic │ │ │ │ +fromNumber: unknown blend mode: │ │ │ │ +RendererConfig │ │ │ │ +RendererType │ │ │ │ +PixelFormat │ │ │ │ +BlendMode │ │ │ │ +TextureAccess │ │ │ │ +src/SDL/Video/Renderer.hs:1119:19-20|case │ │ │ │ +src/Linear/V2.hs │ │ │ │ +Linear.V2 │ │ │ │ +linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw │ │ │ │ +src/SDL/Video/Renderer.hs │ │ │ │ +SDL.Video.Renderer │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB │ │ │ │ +undefined │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.RendererInfo │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.RendererConfig │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.UnacceleratedRenderer │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.AcceleratedRenderer │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.AcceleratedVSyncRenderer │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.SoftwareRenderer │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.TextureInfo │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.Unknown │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.Index1LSB │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.Index1MSB │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.Index4LSB │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.Index4MSB │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.Index8 │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.RGB332 │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.RGB444 │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.RGB555 │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.BGR555 │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.ARGB4444 │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.RGBA4444 │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.ABGR4444 │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.BGRA4444 │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.ARGB1555 │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.RGBA5551 │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.ABGR1555 │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.BGRA5551 │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.RGB565 │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.BGR565 │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.RGB24 │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.BGR24 │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.RGB888 │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.RGBX8888 │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.BGR888 │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.BGRX8888 │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.ARGB8888 │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.RGBA8888 │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.ABGR8888 │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.BGRA8888 │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.ARGB2101010 │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.YV12 │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.IYUV │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.YUY2 │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.UYVY │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.YVYU │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.Surface │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.Rectangle │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.BlendNone │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.BlendAlphaBlend │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.BlendAdditive │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.BlendMod │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.TextureAccessStatic │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.TextureAccessStreaming │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.TextureAccessTarget │ │ │ │ +YV12IYUVYUY2UYVYYVYUthrow │ │ │ │ +src/SDL/Internal/Exception.hs │ │ │ │ +SDL.Internal.Exception │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB │ │ │ │ +'C:ToNumber │ │ │ │ +ToNumber │ │ │ │ +'C:FromNumber │ │ │ │ +FromNumber │ │ │ │ +SDL.Internal.Numbered │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Internal.Numbered.C:ToNumber │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Internal.Numbered.C:FromNumber │ │ │ │ +SDL.Raw.Enum │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB │ │ │ │ + for SDL_GameControllerButtonBind │ │ │ │ +src/SDL/Raw/Types.hsc │ │ │ │ +Unknown type │ │ │ │ + for SDL_HapticEffect │ │ │ │ +Atomic {atomicValue = │ │ │ │ +, audioCVTLenRatio = │ │ │ │ +, audioCVTLenMult = │ │ │ │ +, audioCVTLenCvt = │ │ │ │ +, audioCVTLen = │ │ │ │ +, audioCVTBuf = │ │ │ │ +, audioCVTRateIncr = │ │ │ │ +, audioCVTDstFormat = │ │ │ │ +, audioCVTSrcFormat = │ │ │ │ +AudioCVT {audioCVTNeeded = │ │ │ │ +, audioSpecUserdata = │ │ │ │ +, audioSpecCallback = │ │ │ │ +, audioSpecSize = │ │ │ │ +, audioSpecSamples = │ │ │ │ +, audioSpecSilence = │ │ │ │ +, audioSpecChannels = │ │ │ │ +, audioSpecFormat = │ │ │ │ +AudioSpec {audioSpecFreq = │ │ │ │ +, vertexTexCoord = │ │ │ │ +, vertexColor = │ │ │ │ +Vertex {vertexPosition = │ │ │ │ +, colorA = │ │ │ │ +, colorB = │ │ │ │ +, colorG = │ │ │ │ +colorR = │ │ │ │ +, displayModeDriverData = │ │ │ │ +, displayModeRefreshRate = │ │ │ │ +, displayModeH = │ │ │ │ +, displayModeW = │ │ │ │ +DisplayMode {displayModeFormat = │ │ │ │ +, fingerPressure = │ │ │ │ +, fingerY = │ │ │ │ +, fingerX = │ │ │ │ +Finger {fingerID = │ │ │ │ +GameControllerButtonBindHat {gameControllerButtonBindHat = │ │ │ │ +GameControllerButtonBindAxis {gameControllerButtonBindAxis = │ │ │ │ +GameControllerButtonBindNone │ │ │ │ +src/SDL/Raw/Types.hsc:844:13-14|case │ │ │ │ +, hapticCustomFadeLevel = │ │ │ │ +, hapticCustomFadeLength = │ │ │ │ +, hapticCustomAttackLevel = │ │ │ │ +, hapticCustomAttackLength = │ │ │ │ +, hapticCustomData = │ │ │ │ +, hapticCustomSamples = │ │ │ │ +, hapticCustomPeriod = │ │ │ │ +, hapticCustomChannels = │ │ │ │ +, hapticCustomInterval = │ │ │ │ +, hapticCustomButton = │ │ │ │ +, hapticCustomDelay = │ │ │ │ +, hapticCustomLength = │ │ │ │ +, hapticCustomDirection = │ │ │ │ +HapticCustom {hapticEffectType = │ │ │ │ +, hapticLeftRightSmallMagnitude = │ │ │ │ +, hapticLeftRightLargeMagnitude = │ │ │ │ +, hapticLeftRightLength = │ │ │ │ +HapticLeftRight {hapticEffectType = │ │ │ │ +, hapticRampFadeLevel = │ │ │ │ +, hapticRampFadeLength = │ │ │ │ +, hapticRampAttackLevel = │ │ │ │ +, hapticRampAttackLength = │ │ │ │ +, hapticRampEnd = │ │ │ │ +, hapticRampStart = │ │ │ │ +, hapticRampInterval = │ │ │ │ +, hapticRampButton = │ │ │ │ +, hapticRampDelay = │ │ │ │ +, hapticRampLength = │ │ │ │ +, hapticRampDirection = │ │ │ │ +HapticRamp {hapticEffectType = │ │ │ │ +, hapticConditionCenter = │ │ │ │ +, hapticConditionDeadband = │ │ │ │ +, hapticConditionLeftCoeff = │ │ │ │ +, hapticConditionRightCoeff = │ │ │ │ +, hapticConditionLeftSat = │ │ │ │ +, hapticConditionRightSat = │ │ │ │ +, hapticConditionInterval = │ │ │ │ +, hapticConditionButton = │ │ │ │ +, hapticConditionDelay = │ │ │ │ +, hapticConditionLength = │ │ │ │ +HapticCondition {hapticEffectType = │ │ │ │ +, hapticPeriodicFadeLevel = │ │ │ │ +, hapticPeriodicFadeLength = │ │ │ │ +, hapticPeriodicAttackLevel = │ │ │ │ +, hapticPeriodicAttackLength = │ │ │ │ +, hapticPeriodicPhase = │ │ │ │ +, hapticPeriodicOffset = │ │ │ │ +, hapticPeriodicMagnitude = │ │ │ │ +, hapticPeriodicPeriod = │ │ │ │ +, hapticPeriodicInterval = │ │ │ │ +, hapticPeriodicButton = │ │ │ │ +, hapticPeriodicDelay = │ │ │ │ +, hapticPeriodicLength = │ │ │ │ +, hapticPeriodicDirection = │ │ │ │ +HapticPeriodic {hapticEffectType = │ │ │ │ +, hapticConstantFadeLevel = │ │ │ │ +, hapticConstantFadeLength = │ │ │ │ +, hapticConstantAttackLevel = │ │ │ │ +, hapticConstantAttackLength = │ │ │ │ +, hapticConstantLevel = │ │ │ │ +, hapticConstantInterval = │ │ │ │ +, hapticConstantButton = │ │ │ │ +, hapticConstantDelay = │ │ │ │ +, hapticConstantLength = │ │ │ │ +, hapticConstantDirection = │ │ │ │ +HapticConstant {hapticEffectType = │ │ │ │ +, hapticDirectionZ = │ │ │ │ +, hapticDirectionY = │ │ │ │ +, hapticDirectionX = │ │ │ │ +hapticDirectionType = │ │ │ │ +HapticDirection { │ │ │ │ +src/SDL/Raw/Types.hsc:980:13-14|case │ │ │ │ +JoystickGUID {joystickGUID = │ │ │ │ +UnknownEvent {eventType = │ │ │ │ +ClipboardUpdateEvent {eventType = │ │ │ │ +, dropEventFile = │ │ │ │ +DropEvent {eventType = │ │ │ │ +, dollarGestureEventY = │ │ │ │ +, dollarGestureEventX = │ │ │ │ +, dollarGestureEventError = │ │ │ │ +, dollarGestureEventNumFingers = │ │ │ │ +, dollarGestureEventGestureID = │ │ │ │ +, dollarGestureEventTouchID = │ │ │ │ +DollarGestureEvent {eventType = │ │ │ │ +, multiGestureEventNumFingers = │ │ │ │ +, multiGestureEventY = │ │ │ │ +, multiGestureEventX = │ │ │ │ +, multiGestureEventDDist = │ │ │ │ +, multiGestureEventDTheta = │ │ │ │ +, multiGestureEventTouchID = │ │ │ │ +MultiGestureEvent {eventType = │ │ │ │ +, touchFingerEventPressure = │ │ │ │ +, touchFingerEventDY = │ │ │ │ +, touchFingerEventDX = │ │ │ │ +, touchFingerEventY = │ │ │ │ +, touchFingerEventX = │ │ │ │ +, touchFingerEventFingerID = │ │ │ │ +, touchFingerEventTouchID = │ │ │ │ +TouchFingerEvent {eventType = │ │ │ │ +, sysWMEventMsg = │ │ │ │ +SysWMEvent {eventType = │ │ │ │ +, userEventData2 = │ │ │ │ +, userEventData1 = │ │ │ │ +, userEventCode = │ │ │ │ +, userEventWindowID = │ │ │ │ +UserEvent {eventType = │ │ │ │ +QuitEvent {eventType = │ │ │ │ +, audioDeviceEventIsCapture = │ │ │ │ +, audioDeviceEventWhich = │ │ │ │ +AudioDeviceEvent {eventType = │ │ │ │ +, controllerDeviceEventWhich = │ │ │ │ +ControllerDeviceEvent {eventType = │ │ │ │ +, controllerButtonEventState = │ │ │ │ +, controllerButtonEventButton = │ │ │ │ +, controllerButtonEventWhich = │ │ │ │ +ControllerButtonEvent {eventType = │ │ │ │ +, controllerAxisEventValue = │ │ │ │ +, controllerAxisEventAxis = │ │ │ │ +, controllerAxisEventWhich = │ │ │ │ +ControllerAxisEvent {eventType = │ │ │ │ +, joyDeviceEventWhich = │ │ │ │ +JoyDeviceEvent {eventType = │ │ │ │ +, joyButtonEventState = │ │ │ │ +, joyButtonEventButton = │ │ │ │ +, joyButtonEventWhich = │ │ │ │ +JoyButtonEvent {eventType = │ │ │ │ +, joyHatEventValue = │ │ │ │ +, joyHatEventHat = │ │ │ │ +, joyHatEventWhich = │ │ │ │ +JoyHatEvent {eventType = │ │ │ │ +, joyBallEventYRel = │ │ │ │ +, joyBallEventXRel = │ │ │ │ +, joyBallEventBall = │ │ │ │ +, joyBallEventWhich = │ │ │ │ +JoyBallEvent {eventType = │ │ │ │ +, joyAxisEventValue = │ │ │ │ +, joyAxisEventAxis = │ │ │ │ +, joyAxisEventWhich = │ │ │ │ +JoyAxisEvent {eventType = │ │ │ │ +, mouseWheelEventDirection = │ │ │ │ +, mouseWheelEventY = │ │ │ │ +, mouseWheelEventX = │ │ │ │ +, mouseWheelEventWhich = │ │ │ │ +, mouseWheelEventWindowID = │ │ │ │ +MouseWheelEvent {eventType = │ │ │ │ +, mouseButtonEventY = │ │ │ │ +, mouseButtonEventX = │ │ │ │ +, mouseButtonEventClicks = │ │ │ │ +, mouseButtonEventState = │ │ │ │ +, mouseButtonEventButton = │ │ │ │ +, mouseButtonEventWhich = │ │ │ │ +, mouseButtonEventWindowID = │ │ │ │ +MouseButtonEvent {eventType = │ │ │ │ +, mouseMotionEventYRel = │ │ │ │ +, mouseMotionEventXRel = │ │ │ │ +, mouseMotionEventY = │ │ │ │ +, mouseMotionEventX = │ │ │ │ +, mouseMotionEventState = │ │ │ │ +, mouseMotionEventWhich = │ │ │ │ +, mouseMotionEventWindowID = │ │ │ │ +MouseMotionEvent {eventType = │ │ │ │ +KeymapChangedEvent {eventType = │ │ │ │ +, textInputEventText = │ │ │ │ +, textInputEventWindowID = │ │ │ │ +TextInputEvent {eventType = │ │ │ │ +, textEditingEventLength = │ │ │ │ +, textEditingEventStart = │ │ │ │ +, textEditingEventText = │ │ │ │ +, textEditingEventWindowID = │ │ │ │ +TextEditingEvent {eventType = │ │ │ │ +, keyboardEventKeysym = │ │ │ │ +, keyboardEventRepeat = │ │ │ │ +, keyboardEventState = │ │ │ │ +, keyboardEventWindowID = │ │ │ │ +KeyboardEvent {eventType = │ │ │ │ +, windowEventData2 = │ │ │ │ +, windowEventData1 = │ │ │ │ +, windowEventEvent = │ │ │ │ +, windowEventWindowID = │ │ │ │ +, eventTimestamp = │ │ │ │ +WindowEvent {eventType = │ │ │ │ +, keysymMod = │ │ │ │ +, keysymKeycode = │ │ │ │ +Keysym {keysymScancode = │ │ │ │ +src/SDL/Raw/Types.hsc:477:13-14|case │ │ │ │ +, messageBoxButtonText = │ │ │ │ +, messageBoxButtonButtonID = │ │ │ │ +MessageBoxButtonData {messageBoxButtonDataFlags = │ │ │ │ +, messageBoxColorSchemeColorButtonSelected = │ │ │ │ +, messageBoxColorSchemeColorButtonBackground = │ │ │ │ +, messageBoxColorSchemeColorButtonBorder = │ │ │ │ +, messageBoxColorSchemeColorText = │ │ │ │ +MessageBoxColorScheme {messageBoxColorSchemeColorBackground = │ │ │ │ +, messageBoxColorB = │ │ │ │ +, messageBoxColorG = │ │ │ │ +messageBoxColorR = │ │ │ │ +MessageBoxColor { │ │ │ │ +, messageBoxDataColorScheme = │ │ │ │ +, messageBoxDataButtons = │ │ │ │ +, messageBoxDataNumButtons = │ │ │ │ +, messageBoxDataMessage = │ │ │ │ +, messageBoxDataTitle = │ │ │ │ +, messageBoxDataWindow = │ │ │ │ +MessageBoxData {messageBoxDataFlags = │ │ │ │ +, paletteColors = │ │ │ │ +Palette {paletteNColors = │ │ │ │ +, pixelFormatAMask = │ │ │ │ +, pixelFormatBMask = │ │ │ │ +, pixelFormatGMask = │ │ │ │ +, pixelFormatRMask = │ │ │ │ +, pixelFormatBytesPerPixel = │ │ │ │ +, pixelFormatBitsPerPixel = │ │ │ │ +, pixelFormatPalette = │ │ │ │ +PixelFormat {pixelFormatFormat = │ │ │ │ +, pointY = │ │ │ │ +Point {pointX = │ │ │ │ +, surfaceRefcount = │ │ │ │ +, surfaceClipRect = │ │ │ │ +, surfaceUserdata = │ │ │ │ +, surfacePixels = │ │ │ │ +, surfaceH = │ │ │ │ +, surfaceW = │ │ │ │ +Surface {surfaceFormat = │ │ │ │ +, rectH = │ │ │ │ +, rectW = │ │ │ │ +, rectY = │ │ │ │ +rectX = │ │ │ │ +, fPointY = │ │ │ │ +FPoint {fPointX = │ │ │ │ +, fRectH = │ │ │ │ +, fRectW = │ │ │ │ +, fRectY = │ │ │ │ +FRect {fRectX = │ │ │ │ +, rendererInfoMaxTextureHeight = │ │ │ │ +, rendererInfoMaxTextureWidth = │ │ │ │ +, rendererInfoTextureFormats = │ │ │ │ +, rendererInfoNumTextureFormats = │ │ │ │ +, rendererInfoFlags = │ │ │ │ +RendererInfo {rendererInfoName = │ │ │ │ +, rwopsType = │ │ │ │ +, rwopsClose = │ │ │ │ +, rwopsWrite = │ │ │ │ +, rwopsRead = │ │ │ │ +, rwopsSeek = │ │ │ │ +rwopsSize = │ │ │ │ +, versionPatch = │ │ │ │ +, versionMinor = │ │ │ │ +versionMajor = │ │ │ │ +Version { │ │ │ │ +gameControllerButtonBindHatMask │ │ │ │ +gameControllerButtonBindHat │ │ │ │ +gameControllerButtonBindAxis │ │ │ │ +gameControllerButtonBindButton │ │ │ │ +hapticCustomFadeLevel │ │ │ │ +hapticCustomFadeLength │ │ │ │ +hapticCustomAttackLevel │ │ │ │ +hapticCustomAttackLength │ │ │ │ +hapticCustomData │ │ │ │ +hapticCustomSamples │ │ │ │ +hapticCustomPeriod │ │ │ │ +hapticCustomChannels │ │ │ │ +hapticCustomInterval │ │ │ │ +hapticCustomButton │ │ │ │ +hapticCustomDelay │ │ │ │ +hapticCustomLength │ │ │ │ +hapticCustomDirection │ │ │ │ +hapticLeftRightSmallMagnitude │ │ │ │ +hapticLeftRightLargeMagnitude │ │ │ │ +hapticLeftRightLength │ │ │ │ +hapticRampFadeLevel │ │ │ │ +hapticRampFadeLength │ │ │ │ +hapticRampAttackLevel │ │ │ │ +hapticRampAttackLength │ │ │ │ +hapticRampEnd │ │ │ │ +hapticRampStart │ │ │ │ +hapticRampInterval │ │ │ │ +hapticRampButton │ │ │ │ +hapticRampDelay │ │ │ │ +hapticRampLength │ │ │ │ +hapticRampDirection │ │ │ │ +hapticConditionCenter │ │ │ │ +hapticConditionDeadband │ │ │ │ +hapticConditionLeftCoeff │ │ │ │ +hapticConditionRightCoeff │ │ │ │ +hapticConditionLeftSat │ │ │ │ +hapticConditionRightSat │ │ │ │ +hapticConditionInterval │ │ │ │ +hapticConditionButton │ │ │ │ +hapticConditionDelay │ │ │ │ +hapticConditionLength │ │ │ │ +hapticPeriodicFadeLevel │ │ │ │ +hapticPeriodicFadeLength │ │ │ │ +hapticPeriodicAttackLevel │ │ │ │ +hapticPeriodicAttackLength │ │ │ │ +hapticPeriodicPhase │ │ │ │ +hapticPeriodicOffset │ │ │ │ +hapticPeriodicMagnitude │ │ │ │ +hapticPeriodicPeriod │ │ │ │ +hapticPeriodicInterval │ │ │ │ +hapticPeriodicButton │ │ │ │ +hapticPeriodicDelay │ │ │ │ +hapticPeriodicLength │ │ │ │ +hapticPeriodicDirection │ │ │ │ +hapticConstantFadeLevel │ │ │ │ +hapticConstantFadeLength │ │ │ │ +hapticConstantAttackLevel │ │ │ │ +hapticConstantAttackLength │ │ │ │ +hapticConstantLevel │ │ │ │ +hapticConstantInterval │ │ │ │ +hapticConstantButton │ │ │ │ +hapticConstantDelay │ │ │ │ +hapticConstantLength │ │ │ │ +hapticConstantDirection │ │ │ │ +dropEventFile │ │ │ │ +dollarGestureEventY │ │ │ │ +dollarGestureEventX │ │ │ │ +dollarGestureEventError │ │ │ │ +dollarGestureEventNumFingers │ │ │ │ +dollarGestureEventGestureID │ │ │ │ +dollarGestureEventTouchID │ │ │ │ +multiGestureEventNumFingers │ │ │ │ +multiGestureEventY │ │ │ │ +multiGestureEventX │ │ │ │ +multiGestureEventDDist │ │ │ │ +multiGestureEventDTheta │ │ │ │ +multiGestureEventTouchID │ │ │ │ +touchFingerEventPressure │ │ │ │ +touchFingerEventDY │ │ │ │ +touchFingerEventDX │ │ │ │ +touchFingerEventY │ │ │ │ +touchFingerEventX │ │ │ │ +touchFingerEventFingerID │ │ │ │ +touchFingerEventTouchID │ │ │ │ +sysWMEventMsg │ │ │ │ +userEventData2 │ │ │ │ +userEventData1 │ │ │ │ +userEventCode │ │ │ │ +userEventWindowID │ │ │ │ +audioDeviceEventIsCapture │ │ │ │ +audioDeviceEventWhich │ │ │ │ +controllerDeviceEventWhich │ │ │ │ +controllerButtonEventState │ │ │ │ +controllerButtonEventButton │ │ │ │ +controllerButtonEventWhich │ │ │ │ +controllerAxisEventValue │ │ │ │ +controllerAxisEventAxis │ │ │ │ +controllerAxisEventWhich │ │ │ │ +joyDeviceEventWhich │ │ │ │ +joyButtonEventState │ │ │ │ +joyButtonEventButton │ │ │ │ +joyButtonEventWhich │ │ │ │ +joyHatEventValue │ │ │ │ +joyHatEventHat │ │ │ │ +joyHatEventWhich │ │ │ │ +joyBallEventYRel │ │ │ │ +joyBallEventXRel │ │ │ │ +joyBallEventBall │ │ │ │ +joyBallEventWhich │ │ │ │ +joyAxisEventValue │ │ │ │ +joyAxisEventAxis │ │ │ │ +joyAxisEventWhich │ │ │ │ +mouseWheelEventDirection │ │ │ │ +mouseWheelEventY │ │ │ │ +mouseWheelEventX │ │ │ │ +mouseWheelEventWhich │ │ │ │ +mouseWheelEventWindowID │ │ │ │ +mouseButtonEventY │ │ │ │ +mouseButtonEventX │ │ │ │ +mouseButtonEventClicks │ │ │ │ +mouseButtonEventState │ │ │ │ +mouseButtonEventButton │ │ │ │ +mouseButtonEventWhich │ │ │ │ +mouseButtonEventWindowID │ │ │ │ +mouseMotionEventYRel │ │ │ │ +mouseMotionEventXRel │ │ │ │ +mouseMotionEventY │ │ │ │ +mouseMotionEventX │ │ │ │ +mouseMotionEventState │ │ │ │ +mouseMotionEventWhich │ │ │ │ +mouseMotionEventWindowID │ │ │ │ +textInputEventText │ │ │ │ +textInputEventWindowID │ │ │ │ +textEditingEventLength │ │ │ │ +textEditingEventStart │ │ │ │ +textEditingEventText │ │ │ │ +textEditingEventWindowID │ │ │ │ +keyboardEventKeysym │ │ │ │ +keyboardEventRepeat │ │ │ │ +keyboardEventState │ │ │ │ +keyboardEventWindowID │ │ │ │ +windowEventData2 │ │ │ │ +windowEventData1 │ │ │ │ +windowEventEvent │ │ │ │ +windowEventWindowID │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB │ │ │ │ +SDL.Raw.Types │ │ │ │ +PixelFormat │ │ │ │ +GameControllerButtonBindButton {gameControllerButtonBindButton = │ │ │ │ +GameControllerButtonBindButton {gameControllerButtonBindButton = │ │ │ │ +, gameControllerButtonBindHatMask = │ │ │ │ +, gameControllerButtonBindHatMask = │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.Version │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.Surface │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.RWops │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.RendererInfo │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.Vertex │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.FRect │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.FPoint │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.Rect │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.Point │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.PixelFormat │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.Palette │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.MessageBoxData │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.MessageBoxColorScheme │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.MessageBoxColor │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.MessageBoxButtonData │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.WindowEvent │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.KeyboardEvent │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.TextEditingEvent │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.TextInputEvent │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.KeymapChangedEvent │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.MouseMotionEvent │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.MouseButtonEvent │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.MouseWheelEvent │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.JoyAxisEvent │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.JoyBallEvent │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.JoyHatEvent │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.JoyButtonEvent │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.JoyDeviceEvent │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.ControllerAxisEvent │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.ControllerButtonEvent │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.ControllerDeviceEvent │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.AudioDeviceEvent │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.QuitEvent │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.UserEvent │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.SysWMEvent │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.TouchFingerEvent │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.MultiGestureEvent │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.DollarGestureEvent │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.DropEvent │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.ClipboardUpdateEvent │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.UnknownEvent │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.Keysym │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.JoystickGUID │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.HapticConstant │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.HapticPeriodic │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.HapticCondition │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.HapticRamp │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.HapticLeftRight │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.HapticCustom │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.HapticDirection │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.GameControllerButtonBindNone │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.GameControllerButtonBindButton │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.GameControllerButtonBindAxis │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.GameControllerButtonBindHat │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.Finger │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.DisplayMode │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.Color │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.AudioSpec │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.AudioCVT │ │ │ │ +sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.Atomic │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +Linear.Affine │ │ │ │ +linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw │ │ │ │ +Linear.Affine.Point │ │ │ │ +leafHashCode │ │ │ │ +Data/HashMap/Internal.hs:(1610,5)-(1674,20)|function go │ │ │ │ +./Data/HashMap/Internal.hs │ │ │ │ +Data.HashMap.Internal │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ +src/Data/Vector/Generic.hs │ │ │ │ +Data.Vector.Generic │ │ │ │ +src/Data/Vector/Generic/Mutable.hs │ │ │ │ +Data.Vector.Generic.Mutable │ │ │ │ +checkLength │ │ │ │ +src/Data/Vector/Internal/Check.hs │ │ │ │ +Data.Vector.Internal.Check │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +checkError │ │ │ │ +linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw:Linear.Affine.C:Affine │ │ │ │ +'C:Epsilon │ │ │ │ +Linear.Epsilon │ │ │ │ +linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw │ │ │ │ +linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw:Linear.Epsilon.C:Epsilon │ │ │ │ +Linear.Metric │ │ │ │ +linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw │ │ │ │ +linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw:Linear.Metric.C:Metric │ │ │ │ +'Counterclockwise │ │ │ │ +'Clockwise │ │ │ │ +'Coplanar │ │ │ │ +LinePass │ │ │ │ +'MV_Plucker │ │ │ │ +'V_Plucker │ │ │ │ +'Plucker │ │ │ │ +Counterclockwise │ │ │ │ +Clockwise │ │ │ │ +Coplanar │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +src/Linear/Plucker.hs │ │ │ │ +Linear.Plucker │ │ │ │ +linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw │ │ │ │ +undefined │ │ │ │ +src/Data/Vector/Generic.hs │ │ │ │ +Data.Vector.Generic │ │ │ │ +checkIndex │ │ │ │ +src/Data/Vector/Internal/Check.hs │ │ │ │ +Data.Vector.Internal.Check │ │ │ │ +checkError │ │ │ │ +src/Data/Vector.hs │ │ │ │ +Data.Vector │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +Plucker │ │ │ │ +linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw:Linear.Plucker.Coplanar │ │ │ │ +linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw:Linear.Plucker.Clockwise │ │ │ │ +linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw:Linear.Plucker.Counterclockwise │ │ │ │ +linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw:Linear.Plucker.MV_Plucker │ │ │ │ +linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw:Linear.Plucker.V_Plucker │ │ │ │ +linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw:Linear.Plucker.Plucker │ │ │ │ +maximum: empty structure │ │ │ │ +minimum: empty structure │ │ │ │ +Quaternion │ │ │ │ +src/Data/Vector/Generic.hs │ │ │ │ +Data.Vector.Generic │ │ │ │ +checkIndex │ │ │ │ +src/Data/Vector/Internal/Check.hs │ │ │ │ +Data.Vector.Internal.Check │ │ │ │ +checkError │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +Data.Vector │ │ │ │ +src/Data/Vector.hs │ │ │ │ +undefined │ │ │ │ +Type: [a] -> ShowS │ │ │ │ +In module `Linear.Quaternion' │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +Linear.Quaternion.Quaternion │ │ │ │ +Quaternion │ │ │ │ +'Quaternion │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'V_Quaternion │ │ │ │ +'MV_Quaternion │ │ │ │ +Complicated │ │ │ │ +Hamiltonian │ │ │ │ +src/Linear/Quaternion.hs │ │ │ │ +Linear.Quaternion │ │ │ │ +linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw │ │ │ │ +linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw:Linear.Quaternion.C:Hamiltonian │ │ │ │ +linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw:Linear.Quaternion.C:Complicated │ │ │ │ +linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw:Linear.Quaternion.MV_Quaternion │ │ │ │ +linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw:Linear.Quaternion.V_Quaternion │ │ │ │ +linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw:Linear.Quaternion.Quaternion │ │ │ │ +ReifiedDim │ │ │ │ +checkLength │ │ │ │ +src/Data/Vector/Generic/Mutable.hs │ │ │ │ +Data.Vector.Generic.Mutable │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +variadic │ │ │ │ +Linear.V.V │ │ │ │ +negative index ( │ │ │ │ +V {toVector = │ │ │ │ +toVector │ │ │ │ +src/Data/Vector/Generic.hs │ │ │ │ +Data.Vector.Generic │ │ │ │ +checkIndex │ │ │ │ +src/Data/Vector/Internal/Check.hs │ │ │ │ +Data.Vector.Internal.Check │ │ │ │ +checkError │ │ │ │ +src/Data/Vector.hs │ │ │ │ +Data.Vector │ │ │ │ +src/Linear/V.hs │ │ │ │ +Linear.V │ │ │ │ +linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw │ │ │ │ +undefined │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +Arg: $dDim │ │ │ │ +Type: Dim n │ │ │ │ +In module `Linear.V' │ │ │ │ +src/Data/Vector/Fusion/Bundle/Monadic.hs │ │ │ │ +Data.Vector.Fusion.Bundle.Monadic │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +foldl1M' │ │ │ │ +src/Data/Stream/Monadic.hs │ │ │ │ +Data.Stream.Monadic │ │ │ │ +vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk │ │ │ │ +linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw:Linear.V.C:Finite │ │ │ │ +linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw:Linear.V.MV_VN │ │ │ │ +linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw:Linear.V.V_VN │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +Linear.V0.V0 │ │ │ │ +toEnum{V0}: tag ( │ │ │ │ +) is outside of enumeration's range (0, │ │ │ │ +succ{V0}: tried to take `succ' of last tag in enumeration │ │ │ │ +pred{V0}: tried to take `pred' of first tag in enumeration │ │ │ │ +src/Linear/V0.hs │ │ │ │ +Linear.V0 │ │ │ │ +linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +foldl1: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +minimum: empty structure │ │ │ │ +linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw:Linear.V0.V0 │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +Linear.V1.V1 │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +Linear.V1 │ │ │ │ +linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw │ │ │ │ +src/Data/Vector/Generic.hs │ │ │ │ +Data.Vector.Generic │ │ │ │ +checkIndex │ │ │ │ +src/Data/Vector/Internal/Check.hs │ │ │ │ +Data.Vector.Internal.Check │ │ │ │ +checkError │ │ │ │ +src/Data/Vector.hs │ │ │ │ +Data.Vector │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +Linear.V2.V2 │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +src/Linear/V2.hs │ │ │ │ +Linear.V2 │ │ │ │ +linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw │ │ │ │ +undefined │ │ │ │ +src/Data/Vector/Generic.hs │ │ │ │ +Data.Vector.Generic │ │ │ │ +checkIndex │ │ │ │ +src/Data/Vector/Internal/Check.hs │ │ │ │ +Data.Vector.Internal.Check │ │ │ │ +checkError │ │ │ │ +src/Data/Vector.hs │ │ │ │ +Data.Vector │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw:Linear.V2.C:R2 │ │ │ │ +linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw:Linear.V2.MV_V2 │ │ │ │ +linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw:Linear.V2.V_V2 │ │ │ │ +linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw:Linear.V2.V2 │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +Linear.V3.V3 │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +src/Linear/V3.hs │ │ │ │ +Linear.V3 │ │ │ │ +linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw │ │ │ │ +undefined │ │ │ │ +src/Data/Vector/Generic.hs │ │ │ │ +Data.Vector.Generic │ │ │ │ +checkIndex │ │ │ │ +src/Data/Vector/Internal/Check.hs │ │ │ │ +Data.Vector.Internal.Check │ │ │ │ +checkError │ │ │ │ +src/Data/Vector.hs │ │ │ │ +Data.Vector │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw:Linear.V3.C:R3 │ │ │ │ +linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw:Linear.V3.MV_V3 │ │ │ │ +linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw:Linear.V3.V_V3 │ │ │ │ +linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw:Linear.V3.V3 │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +Linear.V4.V4 │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +src/Linear/V4.hs │ │ │ │ +Linear.V4 │ │ │ │ +linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw │ │ │ │ +undefined │ │ │ │ +src/Data/Vector/Generic.hs │ │ │ │ +Data.Vector.Generic │ │ │ │ +checkIndex │ │ │ │ +src/Data/Vector/Internal/Check.hs │ │ │ │ +Data.Vector.Internal.Check │ │ │ │ +checkError │ │ │ │ +src/Data/Vector.hs │ │ │ │ +Data.Vector │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw:Linear.V4.C:R4 │ │ │ │ +linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw:Linear.V4.MV_V4 │ │ │ │ +linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw:Linear.V4.V_V4 │ │ │ │ +linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw:Linear.V4.V4 │ │ │ │ +Additive │ │ │ │ +GAdditive │ │ │ │ +Linear.Vector │ │ │ │ +linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw │ │ │ │ +leafHashCode │ │ │ │ +Data/HashMap/Internal.hs:(1610,5)-(1674,20)|function go │ │ │ │ +./Data/HashMap/Internal.hs │ │ │ │ +Data.HashMap.Internal │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ +src/Data/Vector/Generic.hs │ │ │ │ +Data.Vector.Generic │ │ │ │ +src/Data/Vector/Generic/Mutable.hs │ │ │ │ +Data.Vector.Generic.Mutable │ │ │ │ +checkLength │ │ │ │ +src/Data/Vector/Internal/Check.hs │ │ │ │ +Data.Vector.Internal.Check │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +checkError │ │ │ │ +linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw:Linear.Vector.C:Additive │ │ │ │ +linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw:Linear.Vector.C:GAdditive │ │ │ │ +'C:TrivialConjugate │ │ │ │ +TrivialConjugate │ │ │ │ +'C:Conjugate │ │ │ │ +Conjugate │ │ │ │ +Linear.Conjugate │ │ │ │ +linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw │ │ │ │ +linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw:Linear.Conjugate.C:Conjugate │ │ │ │ +'Indexing64 │ │ │ │ +Indexing64 │ │ │ │ +'Indexing │ │ │ │ +Indexing │ │ │ │ +'Indexed │ │ │ │ +Indexable │ │ │ │ +Conjoined │ │ │ │ +Control.Lens.Internal.Indexed │ │ │ │ +lens-5.3.5-9X3gjelxxIgFdlYBTMPJ5j │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +lens-5.3.5-9X3gjelxxIgFdlYBTMPJ5j:Control.Lens.Internal.Indexed.C:Indexable │ │ │ │ +lens-5.3.5-9X3gjelxxIgFdlYBTMPJ5j:Control.Lens.Internal.Indexed.C:Conjoined │ │ │ │ +invalid slice │ │ │ │ +index out of bounds │ │ │ │ +negative length │ │ │ │ +'Internal │ │ │ │ +checkError │ │ │ │ +internalError │ │ │ │ +*** Please submit a bug report at http://github.com/haskell/vector │ │ │ │ +*** Internal error in package vector *** │ │ │ │ +src/Data/Vector/Internal/Check.hs │ │ │ │ +Data.Vector.Internal.Check │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Internal.Check.Bounds │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Internal.Check.Unsafe │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Internal.Check.Internal │ │ │ │ +Data.Vector.Fusion.Bundle.Size.checkedAdd: overflow: │ │ │ │ +Data.Vector.Fusion.Bundle.Size.checkedSubtract: underflow: │ │ │ │ +'Unknown │ │ │ │ +src/Data/Vector/Fusion/Bundle/Size.hs:26:19-20|case │ │ │ │ +vector: internal error * for Bundle.size isn't defined │ │ │ │ +vector: internal error abs for Bundle.size isn't defined │ │ │ │ +vector: internal error signum for Bundle.size isn't defined │ │ │ │ +src/Data/Vector/Fusion/Bundle/Size.hs │ │ │ │ +Data.Vector.Fusion.Bundle.Size │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Fusion.Bundle.Size.Exact │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Fusion.Bundle.Size.Max │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Fusion.Bundle.Size.Unknown │ │ │ │ +foldl1M' │ │ │ │ +negative index ( │ │ │ │ +vector too large │ │ │ │ +src/Data/Vector/Internal/Check.hs │ │ │ │ +Data.Vector.Internal.Check │ │ │ │ +checkError │ │ │ │ +vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk │ │ │ │ +Data.Stream.Monadic │ │ │ │ +src/Data/Stream/Monadic.hs │ │ │ │ +src/Data/Vector/Fusion/Bundle/Monadic.hs │ │ │ │ +Data.Vector.Fusion.Bundle.Monadic │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Fusion.Bundle.Monadic.Bundle │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Fusion.Bundle.Monadic.Chunk │ │ │ │ +Data.Vector.Generic.Mutable.Base │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Generic.Mutable.Base.C:MVector │ │ │ │ +Data.Vector.Generic.Base │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Generic.Base.C:Vector │ │ │ │ +'MVector │ │ │ │ +overlapping vectors │ │ │ │ +length mismatch │ │ │ │ +exchange │ │ │ │ +checkIndex │ │ │ │ +checkLength │ │ │ │ +src/Data/Vector/Generic/Mutable.hs │ │ │ │ +Data.Vector.Generic.Mutable │ │ │ │ +checkSlice │ │ │ │ +src/Data/Vector/Internal/Check.hs │ │ │ │ +Data.Vector.Internal.Check │ │ │ │ +checkError │ │ │ │ +Storable.basicUnsafeNew: negative length: │ │ │ │ +Storable.basicUnsafeNew: length too large: │ │ │ │ +src/Data/Vector/Storable/Mutable.hs │ │ │ │ +Data.Vector.Storable.Mutable │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Foreign/Marshal/Array.hs │ │ │ │ +GHC.Internal.Foreign.Marshal.Array │ │ │ │ +ghc-internal │ │ │ │ +undefined │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Storable.Mutable.MVector │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +fromJust │ │ │ │ +length mismatch │ │ │ │ +backpermute │ │ │ │ +src/Data/Vector/Generic/Mutable.hs │ │ │ │ +Data.Vector.Generic.Mutable │ │ │ │ +checkLength │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +checkSlice │ │ │ │ +src/Data/Vector/Generic.hs │ │ │ │ +Data.Vector.Generic │ │ │ │ +checkIndex │ │ │ │ +src/Data/Vector/Internal/Check.hs │ │ │ │ +Data.Vector.Internal.Check │ │ │ │ +checkError │ │ │ │ +src/Data/Vector/Storable.hs │ │ │ │ +Data.Vector.Storable │ │ │ │ +fromList │ │ │ │ +Data.Vector.Storable.Vector │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Foreign/Marshal/Array.hs │ │ │ │ +GHC.Internal.Foreign.Marshal.Array │ │ │ │ +ghc-internal │ │ │ │ +undefined │ │ │ │ +Storable.basicUnsafeNew: length too large: │ │ │ │ +Storable.basicUnsafeNew: negative length: │ │ │ │ +Data.Vector.Storable.Mutable │ │ │ │ +src/Data/Vector/Storable/Mutable.hs │ │ │ │ +foldl1M' │ │ │ │ +src/Data/Vector/Fusion/Bundle/Monadic.hs │ │ │ │ +Data.Vector.Fusion.Bundle.Monadic │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +src/Data/Stream/Monadic.hs │ │ │ │ +Data.Stream.Monadic │ │ │ │ +vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Storable.Vector │ │ │ │ +'V_DoNotUnboxNormalForm │ │ │ │ +'MV_DoNotUnboxNormalForm │ │ │ │ +'DoNotUnboxNormalForm │ │ │ │ +DoNotUnboxNormalForm │ │ │ │ +'V_DoNotUnboxStrict │ │ │ │ +'MV_DoNotUnboxStrict │ │ │ │ +'DoNotUnboxStrict │ │ │ │ +DoNotUnboxStrict │ │ │ │ +'V_DoNotUnboxLazy │ │ │ │ +'MV_DoNotUnboxLazy │ │ │ │ +'DoNotUnboxLazy │ │ │ │ +DoNotUnboxLazy │ │ │ │ +'V_UnboxAs │ │ │ │ +'MV_UnboxAs │ │ │ │ +'C:IsoUnbox │ │ │ │ +IsoUnbox │ │ │ │ +'V_UnboxViaPrim │ │ │ │ +'MV_UnboxViaPrim │ │ │ │ +'UnboxViaPrim │ │ │ │ +UnboxViaPrim │ │ │ │ +'C:Unbox │ │ │ │ +'V_Compose │ │ │ │ +'V_Const │ │ │ │ +'V_WrappedMonoid │ │ │ │ +'V_First │ │ │ │ +'V_Product │ │ │ │ +'V_Identity │ │ │ │ +'V_Complex │ │ │ │ +'V_Double │ │ │ │ +'V_Float │ │ │ │ +'V_Word64 │ │ │ │ +'V_Word32 │ │ │ │ +'V_Word16 │ │ │ │ +'V_Word8 │ │ │ │ +'V_Int64 │ │ │ │ +'V_Int32 │ │ │ │ +'V_Int16 │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'MV_Compose │ │ │ │ +'MV_Const │ │ │ │ +'MV_WrappedMonoid │ │ │ │ +'MV_Last │ │ │ │ +'MV_First │ │ │ │ +'MV_Product │ │ │ │ +'MV_Dual │ │ │ │ +'MV_Down │ │ │ │ +'MV_Identity │ │ │ │ +'MV_Complex │ │ │ │ +'MV_Bool │ │ │ │ +'MV_Char │ │ │ │ +'MV_Double │ │ │ │ +'MV_Float │ │ │ │ +'MV_Word64 │ │ │ │ +'MV_Word32 │ │ │ │ +'MV_Word16 │ │ │ │ +'MV_Word8 │ │ │ │ +'MV_Word │ │ │ │ +'MV_Int64 │ │ │ │ +'MV_Int32 │ │ │ │ +'MV_Int16 │ │ │ │ +'MV_Int8 │ │ │ │ +'MV_Unit │ │ │ │ +internal/unbox-tuple-instances │ │ │ │ +undefined │ │ │ │ +src/Data/Vector/Unboxed/Base.hs │ │ │ │ +Data.Vector.Unboxed.Base │ │ │ │ +fromList │ │ │ │ +Data.Vector.Unboxed.Vector │ │ │ │ +Primitive.basicUnsafeNew: length too large: │ │ │ │ +Primitive.basicUnsafeNew: negative length: │ │ │ │ +src/Data/Vector/Primitive/Mutable.hs │ │ │ │ +Data.Vector.Primitive.Mutable │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Unboxed.Base.C:IsoUnbox │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Unboxed.Base.C:Unbox │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Unboxed.Base.V_6 │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Unboxed.Base.V_5 │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Unboxed.Base.V_4 │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Unboxed.Base.V_3 │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Unboxed.Base.V_2 │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Unboxed.Base.MV_6 │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Unboxed.Base.MV_5 │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Unboxed.Base.MV_4 │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Unboxed.Base.MV_3 │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Unboxed.Base.MV_2 │ │ │ │ +'MVector │ │ │ │ +overlapping vectors │ │ │ │ +length mismatch │ │ │ │ +exchange │ │ │ │ +checkIndex │ │ │ │ +checkLength │ │ │ │ +src/Data/Vector/Generic/Mutable.hs │ │ │ │ +Data.Vector.Generic.Mutable │ │ │ │ +checkSlice │ │ │ │ +src/Data/Vector/Internal/Check.hs │ │ │ │ +Data.Vector.Internal.Check │ │ │ │ +checkError │ │ │ │ +src/Data/Vector/Strict/Mutable.hs │ │ │ │ +Data.Vector.Strict.Mutable │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +length mismatch │ │ │ │ +backpermute │ │ │ │ +src/Data/Vector/Generic/Mutable.hs │ │ │ │ +Data.Vector.Generic.Mutable │ │ │ │ +checkLength │ │ │ │ +checkSlice │ │ │ │ +src/Data/Vector/Generic.hs │ │ │ │ +Data.Vector.Generic │ │ │ │ +checkIndex │ │ │ │ +src/Data/Vector/Internal/Check.hs │ │ │ │ +Data.Vector.Internal.Check │ │ │ │ +checkError │ │ │ │ +src/Data/Vector/Strict.hs │ │ │ │ +Data.Vector.Strict │ │ │ │ +fromList │ │ │ │ +Data.Vector.Strict.Vector │ │ │ │ +foldl1M' │ │ │ │ +src/Data/Vector/Fusion/Bundle/Monadic.hs │ │ │ │ +Data.Vector.Fusion.Bundle.Monadic │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +src/Data/Stream/Monadic.hs │ │ │ │ +Data.Stream.Monadic │ │ │ │ +vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk │ │ │ │ +WU?'MVector │ │ │ │ +overlapping vectors │ │ │ │ +length mismatch │ │ │ │ +exchange │ │ │ │ +checkIndex │ │ │ │ +checkLength │ │ │ │ +src/Data/Vector/Generic/Mutable.hs │ │ │ │ +Data.Vector.Generic.Mutable │ │ │ │ +checkSlice │ │ │ │ +src/Data/Vector/Internal/Check.hs │ │ │ │ +Data.Vector.Internal.Check │ │ │ │ +checkError │ │ │ │ +Data.Vector.Mutable: uninitialised element. If you are trying to compact a vector, use the 'Data.Vector.force' function to remove uninitialised elements from the underlying array. │ │ │ │ +src/Data/Vector/Mutable.hs │ │ │ │ +Data.Vector.Mutable │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Mutable.MVector │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +length mismatch │ │ │ │ +backpermute │ │ │ │ +src/Data/Vector/Generic/Mutable.hs │ │ │ │ +Data.Vector.Generic.Mutable │ │ │ │ +checkLength │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +checkSlice │ │ │ │ +src/Data/Vector/Generic.hs │ │ │ │ +Data.Vector.Generic │ │ │ │ +checkIndex │ │ │ │ +src/Data/Vector/Internal/Check.hs │ │ │ │ +Data.Vector.Internal.Check │ │ │ │ +checkError │ │ │ │ +src/Data/Vector.hs │ │ │ │ +Data.Vector │ │ │ │ +fromList │ │ │ │ +Data.Vector.Vector │ │ │ │ +src/Data/Vector/Fusion/Bundle/Monadic.hs │ │ │ │ +Data.Vector.Fusion.Bundle.Monadic │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +foldl1M' │ │ │ │ +src/Data/Stream/Monadic.hs │ │ │ │ +Data.Stream.Monadic │ │ │ │ +vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk │ │ │ │ +WU?vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Vector │ │ │ │ +overlapping vectors │ │ │ │ +length mismatch │ │ │ │ +checkIndex │ │ │ │ +checkLength │ │ │ │ +src/Data/Vector/Generic/Mutable.hs │ │ │ │ +Data.Vector.Generic.Mutable │ │ │ │ +checkSlice │ │ │ │ +src/Data/Vector/Internal/Check.hs │ │ │ │ +Data.Vector.Internal.Check │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +checkError │ │ │ │ +fromList │ │ │ │ +checkSlice │ │ │ │ +Arg: step1 │ │ │ │ +Type: Int -> Id (Step Int a) │ │ │ │ +In module `Data.Vector.Generic' │ │ │ │ +checkIndex │ │ │ │ +src/Data/Vector/Generic/Mutable.hs │ │ │ │ +Data.Vector.Generic.Mutable │ │ │ │ +checkLength │ │ │ │ +length mismatch │ │ │ │ +src/Data/Vector/Internal/Check.hs │ │ │ │ +Data.Vector.Internal.Check │ │ │ │ +checkError │ │ │ │ +undefined │ │ │ │ +src/Data/Vector/Generic.hs │ │ │ │ +Data.Vector.Generic │ │ │ │ +foldl1M' │ │ │ │ +src/Data/Vector/Fusion/Bundle/Monadic.hs │ │ │ │ +Data.Vector.Fusion.Bundle.Monadic │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +src/Data/Stream/Monadic.hs │ │ │ │ +Data.Stream.Monadic │ │ │ │ +vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk │ │ │ │ +'MVector │ │ │ │ +Element size mismatch │ │ │ │ +overlapping vectors │ │ │ │ +length mismatch │ │ │ │ +exchange │ │ │ │ +checkIndex │ │ │ │ +checkLength │ │ │ │ +src/Data/Vector/Generic/Mutable.hs │ │ │ │ +Data.Vector.Generic.Mutable │ │ │ │ +checkSlice │ │ │ │ +src/Data/Vector/Internal/Check.hs │ │ │ │ +Data.Vector.Internal.Check │ │ │ │ +checkError │ │ │ │ +Primitive.basicUnsafeNew: negative length: │ │ │ │ +Primitive.basicUnsafeNew: length too large: │ │ │ │ +src/Data/Vector/Primitive/Mutable.hs │ │ │ │ +Data.Vector.Primitive.Mutable │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +undefined │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Primitive.Mutable.MVector │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +length mismatch │ │ │ │ +Element size mismatch │ │ │ │ +backpermute │ │ │ │ +src/Data/Vector/Generic/Mutable.hs │ │ │ │ +Data.Vector.Generic.Mutable │ │ │ │ +checkLength │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +checkSlice │ │ │ │ +src/Data/Vector/Generic.hs │ │ │ │ +Data.Vector.Generic │ │ │ │ +checkIndex │ │ │ │ +src/Data/Vector/Internal/Check.hs │ │ │ │ +Data.Vector.Internal.Check │ │ │ │ +checkError │ │ │ │ +fromList │ │ │ │ +Data.Vector.Primitive.Vector │ │ │ │ +src/Data/Vector/Primitive.hs │ │ │ │ +Data.Vector.Primitive │ │ │ │ +undefined │ │ │ │ +Primitive.basicUnsafeNew: length too large: │ │ │ │ +Primitive.basicUnsafeNew: negative length: │ │ │ │ +Data.Vector.Primitive.Mutable │ │ │ │ +src/Data/Vector/Primitive/Mutable.hs │ │ │ │ +foldl1M' │ │ │ │ +src/Data/Vector/Fusion/Bundle/Monadic.hs │ │ │ │ +Data.Vector.Fusion.Bundle.Monadic │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +src/Data/Stream/Monadic.hs │ │ │ │ +Data.Stream.Monadic │ │ │ │ +vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Primitive.Vector │ │ │ │ +src/Data/Vector/Generic/New.hs │ │ │ │ +Data.Vector.Generic.New │ │ │ │ +src/Data/Vector/Generic/Mutable.hs │ │ │ │ +Data.Vector.Generic.Mutable │ │ │ │ +checkSlice │ │ │ │ +src/Data/Vector/Internal/Check.hs │ │ │ │ +Data.Vector.Internal.Check │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +checkError │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Generic.New.New │ │ │ │ +'DropWhile_Yield │ │ │ │ +'DropWhile_Next │ │ │ │ +'DropWhile_Drop │ │ │ │ +DropWhile │ │ │ │ +foldl1M' │ │ │ │ +negative index ( │ │ │ │ +src/Data/Stream/Monadic.hs │ │ │ │ +Data.Stream.Monadic │ │ │ │ +vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk │ │ │ │ +empty stream │ │ │ │ +vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.DropWhile_Drop │ │ │ │ +vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.DropWhile_Yield │ │ │ │ +vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.DropWhile_Next │ │ │ │ +vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.Stream │ │ │ │ +vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.Yield │ │ │ │ +vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.Skip │ │ │ │ +vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.Done │ │ │ │ +vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.Box │ │ │ │ +MonadGet │ │ │ │ +Data.Bytes.Get │ │ │ │ +bytes-0.17.4-ITJrjLjFWHCHDEZhcHkh6V │ │ │ │ +demandInput │ │ │ │ +too few bytes │ │ │ │ +ensure: Required more bytes │ │ │ │ +not enough bytes │ │ │ │ +bytes-0.17.4-ITJrjLjFWHCHDEZhcHkh6V:Data.Bytes.Get.C:MonadGet │ │ │ │ +'C:MonadPut │ │ │ │ +MonadPut │ │ │ │ +Data.Bytes.Put │ │ │ │ +bytes-0.17.4-ITJrjLjFWHCHDEZhcHkh6V │ │ │ │ +bytes-0.17.4-ITJrjLjFWHCHDEZhcHkh6V:Data.Bytes.Put.C:MonadPut │ │ │ │ +Missing case │ │ │ │ +undefined │ │ │ │ +bytes-0.17.4-ITJrjLjFWHCHDEZhcHkh6V │ │ │ │ +Data.Bytes.Serial │ │ │ │ +src/Data/Bytes/Serial.hs │ │ │ │ +I looked into the void. │ │ │ │ +[].deserializeWith: Missing case │ │ │ │ +Maybe.deserializeWith: Missing case │ │ │ │ +fromList │ │ │ │ +restore: Required more bytes │ │ │ │ +GSerialEndian │ │ │ │ +SerialEndian │ │ │ │ +GSerial1 │ │ │ │ +bytes-0.17.4-ITJrjLjFWHCHDEZhcHkh6V:Data.Bytes.Serial.C:Serial2 │ │ │ │ +bytes-0.17.4-ITJrjLjFWHCHDEZhcHkh6V:Data.Bytes.Serial.C:Serial1 │ │ │ │ +bytes-0.17.4-ITJrjLjFWHCHDEZhcHkh6V:Data.Bytes.Serial.C:GSerial1 │ │ │ │ +bytes-0.17.4-ITJrjLjFWHCHDEZhcHkh6V:Data.Bytes.Serial.C:SerialEndian │ │ │ │ +bytes-0.17.4-ITJrjLjFWHCHDEZhcHkh6V:Data.Bytes.Serial.C:GSerialEndian │ │ │ │ +bytes-0.17.4-ITJrjLjFWHCHDEZhcHkh6V:Data.Bytes.Serial.C:Serial │ │ │ │ +bytes-0.17.4-ITJrjLjFWHCHDEZhcHkh6V:Data.Bytes.Serial.C:GSerial │ │ │ │ +Data.Bytes.VarInt │ │ │ │ +bytes-0.17.4-ITJrjLjFWHCHDEZhcHkh6V │ │ │ │ +VarInt {unVarInt = │ │ │ │ +Data.Time.Clock.System │ │ │ │ +time-1.12.2-inplace │ │ │ │ +Data.Time.Clock.POSIX │ │ │ │ +time-1.12.2-inplace │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'MkDiffTime │ │ │ │ +MkDiffTime │ │ │ │ +Data.Time.Clock.Internal.DiffTime.DiffTime │ │ │ │ +time-1.12.2-inplace │ │ │ │ +Data.Time.Clock.Internal.DiffTime │ │ │ │ +DiffTime │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'MkAbsoluteTime │ │ │ │ +MkAbsoluteTime │ │ │ │ +Data.Time.Clock.Internal.AbsoluteTime.AbsoluteTime │ │ │ │ +time-1.12.2-inplace │ │ │ │ +Data.Time.Clock.Internal.AbsoluteTime │ │ │ │ +AbsoluteTime │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'MkNominalDiffTime │ │ │ │ +MkNominalDiffTime │ │ │ │ +Data.Time.Clock.Internal.NominalDiffTime.NominalDiffTime │ │ │ │ +time-1.12.2-inplace │ │ │ │ +Data.Time.Clock.Internal.NominalDiffTime │ │ │ │ +NominalDiffTime │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'MkSystemTime │ │ │ │ +Data.Time.Clock.Internal.SystemTime.SystemTime │ │ │ │ +MkSystemTime │ │ │ │ +systemNanoseconds │ │ │ │ +systemSeconds │ │ │ │ +, systemNanoseconds = │ │ │ │ +MkSystemTime {systemSeconds = │ │ │ │ +time-1.12.2-inplace │ │ │ │ +Data.Time.Clock.Internal.SystemTime │ │ │ │ +SystemTime │ │ │ │ +time-1.12.2-inplace:Data.Time.Clock.Internal.SystemTime.MkSystemTime │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'UTCTime │ │ │ │ +Data.Time.Clock.Internal.UTCTime.UTCTime │ │ │ │ +utctDayTime │ │ │ │ +time-1.12.2-inplace │ │ │ │ +Data.Time.Clock.Internal.UTCTime │ │ │ │ +time-1.12.2-inplace:Data.Time.Clock.Internal.UTCTime.UTCTime │ │ │ │ +clock_getres │ │ │ │ +clock_gettime │ │ │ │ +time-1.12.2-inplace:Data.Time.Clock.Internal.CTimespec.MkCTimespec │ │ │ │ +localtime_r failed │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'TimeZone │ │ │ │ +Data.Time.LocalTime.Internal.TimeZone.TimeZone │ │ │ │ +timeZoneName │ │ │ │ +timeZoneSummerOnly │ │ │ │ +timeZoneMinutes │ │ │ │ +time-1.12.2-inplace │ │ │ │ +Data.Time.LocalTime.Internal.TimeZone │ │ │ │ +TimeZone │ │ │ │ +time-1.12.2-inplace:Data.Time.LocalTime.Internal.TimeZone.TimeZone │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'TimeOfDay │ │ │ │ +Data.Time.LocalTime.Internal.TimeOfDay.TimeOfDay │ │ │ │ +time-1.12.2-inplace │ │ │ │ +Data.Time.LocalTime.Internal.TimeOfDay │ │ │ │ +TimeOfDay │ │ │ │ +time-1.12.2-inplace:Data.Time.LocalTime.Internal.TimeOfDay.TimeOfDay │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'LocalTime │ │ │ │ +Data.Time.LocalTime.Internal.LocalTime.LocalTime │ │ │ │ +localTimeOfDay │ │ │ │ +localDay │ │ │ │ +time-1.12.2-inplace │ │ │ │ +Data.Time.LocalTime.Internal.LocalTime │ │ │ │ +LocalTime │ │ │ │ +time-1.12.2-inplace:Data.Time.LocalTime.Internal.LocalTime.LocalTime │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'ZonedTime │ │ │ │ +Data.Time.LocalTime.Internal.ZonedTime.ZonedTime │ │ │ │ +zonedTimeZone │ │ │ │ +zonedTimeToLocalTime │ │ │ │ +time-1.12.2-inplace │ │ │ │ +Data.Time.LocalTime.Internal.ZonedTime │ │ │ │ +ZonedTime │ │ │ │ +time-1.12.2-inplace:Data.Time.LocalTime.Internal.ZonedTime.ZonedTime │ │ │ │ +'C:DayPeriod │ │ │ │ +DayPeriod │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'ModifiedJulianDay │ │ │ │ +Data.Time.Calendar.Days.Day │ │ │ │ +ModifiedJulianDay │ │ │ │ +toModifiedJulianDay │ │ │ │ +time-1.12.2-inplace │ │ │ │ +Data.Time.Calendar.Days │ │ │ │ +time-1.12.2-inplace:Data.Time.Calendar.Days.C:DayPeriod │ │ │ │ +Data.Time.Calendar.Gregorian │ │ │ │ +time-1.12.2-inplace │ │ │ │ +'C:ShowPadded │ │ │ │ +ShowPadded │ │ │ │ +PadOption │ │ │ │ +Data.Time.Calendar.Private │ │ │ │ +time-1.12.2-inplace │ │ │ │ +time-1.12.2-inplace:Data.Time.Calendar.Private.C:ShowPadded │ │ │ │ +time-1.12.2-inplace:Data.Time.Calendar.Private.Pad │ │ │ │ +time-1.12.2-inplace:Data.Time.Calendar.Private.NoPad │ │ │ │ +Data.Time.Clock.Internal.UTCDiff │ │ │ │ +time-1.12.2-inplace │ │ │ │ +libraries/time/lib/Data/Time/Calendar/MonthDay.hs │ │ │ │ +Data.Time.Calendar.MonthDay │ │ │ │ +time-1.12.2-inplace │ │ │ │ +Data.Time.Calendar.OrdinalDate │ │ │ │ +time-1.12.2-inplace │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'CalendarDiffDays │ │ │ │ +Data.Time.Calendar.CalendarDiffDays.CalendarDiffDays │ │ │ │ +cdMonths │ │ │ │ +time-1.12.2-inplace │ │ │ │ +Data.Time.Calendar.CalendarDiffDays │ │ │ │ +CalendarDiffDays │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +time-1.12.2-inplace:Data.Time.Calendar.CalendarDiffDays.CalendarDiffDays │ │ │ │ +round default defn: Bad value │ │ │ │ +src/Data/Scientific.hs:1041:16-74|d : ds' │ │ │ │ +src/Data/Scientific.hs:1057:11-64|d : ds' │ │ │ │ +undefined │ │ │ │ +toRationalRepetend: Negative repetend index! │ │ │ │ +toRationalRepetend: Repetend index >= than number of digits in the fractional part! │ │ │ │ +not enough bytes │ │ │ │ +formatScientific/doFmt/FFExponent: [] │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'Scientific │ │ │ │ +Data.Scientific.Scientific │ │ │ │ +base10Exponent │ │ │ │ +coefficient │ │ │ │ +fromRational has been applied to a repeating decimal which can't be represented as a Scientific! It's better to avoid performing fractional operations on Scientifics and convert them to other fractional types like Double as early as possible. │ │ │ │ +src/Data/Scientific.hs │ │ │ │ +Scientific │ │ │ │ +Data.Scientific │ │ │ │ +scientific-0.3.8.0-JR5j7T8j7ZxEw542UowJsV │ │ │ │ +scientific-0.3.8.0-JR5j7T8j7ZxEw542UowJsV:Data.Scientific.SP │ │ │ │ +scientific-0.3.8.0-JR5j7T8j7ZxEw542UowJsV:Data.Scientific.Scientific │ │ │ │ +roundTo: bad Value │ │ │ │ +Negative exponent │ │ │ │ +Data.Scientific: uninitialised element │ │ │ │ +src/Utils.hs │ │ │ │ +scientific-0.3.8.0-JR5j7T8j7ZxEw542UowJsV │ │ │ │ +'C:MonadPrimBase │ │ │ │ +MonadPrimBase │ │ │ │ +'C:MonadPrim │ │ │ │ +MonadPrim │ │ │ │ +PrimBase │ │ │ │ +PrimMonad │ │ │ │ +Control.Monad.Primitive │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Control.Monad.Primitive.C:MonadPrimBase │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Control.Monad.Primitive.C:MonadPrim │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Control.Monad.Primitive.C:PrimBase │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Control.Monad.Primitive.C:PrimMonad │ │ │ │ +'PrimStorable │ │ │ │ +PrimStorable │ │ │ │ +Data.Primitive.Types: implementation mistake in `Prim` instance │ │ │ │ +./Data/Primitive/Types.hs │ │ │ │ +Data.Primitive.Types │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ +undefined │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Types.C:Prim │ │ │ │ +'PushArray │ │ │ │ +'EmptyStack │ │ │ │ +ArrayStack │ │ │ │ +'MutableArray │ │ │ │ +MutableArray │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +fromJust │ │ │ │ +fromList │ │ │ │ +Data.Primitive.Array.Array │ │ │ │ +unsafeArrayFromListN' │ │ │ │ +GHC.Internal.Base │ │ │ │ +ghc-internal │ │ │ │ +GHC.Types │ │ │ │ +ghc-prim │ │ │ │ +emptyArray# │ │ │ │ +negative multiplier │ │ │ │ +mfix for Data.Primitive.Array applied to strict function. │ │ │ │ +mzipWith │ │ │ │ +mapArray' │ │ │ │ +bad indexing │ │ │ │ +traverse │ │ │ │ +toConstr │ │ │ │ +Data.Primitive.Array.MutableArray │ │ │ │ +infinite arrays are not well defined │ │ │ │ +uninitialized element │ │ │ │ +list length less than specified size │ │ │ │ +list length greater than specified size │ │ │ │ +fromListN │ │ │ │ +impossible │ │ │ │ +emptyArray │ │ │ │ +empty array │ │ │ │ +Data.Primitive.Array. │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ +Data.Primitive.Array │ │ │ │ +./Data/Primitive/Array.hs │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Array.PushArray │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Array.EmptyStack │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Array.MutableArray │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Array.Array │ │ │ │ +fromList │ │ │ │ +'FromListNTag │ │ │ │ +'FromListTag │ │ │ │ +Data.Primitive.Internal.Read │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Internal.Read.FromListTag │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Internal.Read.FromListNTag │ │ │ │ +Math.NumberTheory.Logarithms.integerLogBase: argument must be positive. │ │ │ │ +Math.NumberTheory.Logarithms.integerLogBase: base must be greater than one. │ │ │ │ +Math.NumberTheory.Logarithms.naturalLogBase: argument must be positive. │ │ │ │ +Math.NumberTheory.Logarithms.naturalLogBase: base must be greater than one. │ │ │ │ +Math.NumberTheory.Logarithms.integerLog10: argument must be positive │ │ │ │ +Math.NumberTheory.Logarithms.naturalaLog10: argument must be non-zero │ │ │ │ +Math.NumberTheory.Logarithms.naturalLog2: argument must be non-zero │ │ │ │ +Math.NumberTheory.Logarithms.integerLog2: argument must be positive │ │ │ │ +Math.NumberTheory.Logarithms.wordLog2: argument must not be 0. │ │ │ │ +Math.NumberTheory.Logarithms.intLog2: argument must be positive │ │ │ │ +src/Math/NumberTheory/Logarithms.hs │ │ │ │ +Math.NumberTheory.Logarithms │ │ │ │ +integer-logarithms-1.0.4-EGUePRItLn25BOip7X1eqQ │ │ │ │ +Negative exponent │ │ │ │ +Failed reading: bad argument: │ │ │ │ +Not a valid Unicode code point │ │ │ │ +Failed reading: Invalid Bool encoding │ │ │ │ +Failed reading: Invalid Ordering encoding │ │ │ │ +Failed reading: Unknown encoding for constructor │ │ │ │ +Failed reading: mzero │ │ │ │ +GSerializeGet.V1 │ │ │ │ +'C:SumSize │ │ │ │ +'C:Serialize │ │ │ │ +Serialize │ │ │ │ +GSerializeGet │ │ │ │ +GSerializePut │ │ │ │ + constructors │ │ │ │ + a type with │ │ │ │ +src/Data/Serialize.hs │ │ │ │ +Data.Serialize │ │ │ │ +cereal-0.5.8.3-HYScxecoYD03kYBzukp88Q │ │ │ │ +Failed reading: Internal error: unexpected Partial. │ │ │ │ +demandInput │ │ │ │ +too few bytes │ │ │ │ +Negative exponent │ │ │ │ +cereal-0.5.8.3-HYScxecoYD03kYBzukp88Q:Data.Serialize.C:Serialize │ │ │ │ +Data.Serialize.Put │ │ │ │ +cereal-0.5.8.3-HYScxecoYD03kYBzukp88Q │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +cereal-0.5.8.3-HYScxecoYD03kYBzukp88Q:Data.Serialize.Put.PairS │ │ │ │ +Negative range size │ │ │ │ +libraries/array/Data/Array/Base.hs │ │ │ │ +Data.Array.Base │ │ │ │ +array-0.5.8.0-inplace │ │ │ │ +Failed reading: getBytes: negative length requested │ │ │ │ +Failed reading: not all bytes parsed in isolate │ │ │ │ +Failed reading: Attempted to isolate a negative number of bytes │ │ │ │ +Failed reading: mzero │ │ │ │ +demandInput │ │ │ │ +too few bytes │ │ │ │ +'Incomplete │ │ │ │ +'Complete │ │ │ │ +'Partial │ │ │ │ +Data.Serialize.Get │ │ │ │ +cereal-0.5.8.3-HYScxecoYD03kYBzukp88Q │ │ │ │ +Failed reading: Internal error: unexpected Partial. │ │ │ │ +Empty call stack │ │ │ │ +src/Data/Serialize/Get.hs:186:15-16|case │ │ │ │ +Partial _ │ │ │ │ +Failed reading: empty │ │ │ │ +Failed reading: │ │ │ │ +cereal-0.5.8.3-HYScxecoYD03kYBzukp88Q:Data.Serialize.Get.Complete │ │ │ │ +cereal-0.5.8.3-HYScxecoYD03kYBzukp88Q:Data.Serialize.Get.Incomplete │ │ │ │ +cereal-0.5.8.3-HYScxecoYD03kYBzukp88Q:Data.Serialize.Get.Fail │ │ │ │ +cereal-0.5.8.3-HYScxecoYD03kYBzukp88Q:Data.Serialize.Get.Partial │ │ │ │ +cereal-0.5.8.3-HYScxecoYD03kYBzukp88Q:Data.Serialize.Get.Done │ │ │ │ +demandInput │ │ │ │ +too few bytes │ │ │ │ +Data.Serialize.IEEE754 │ │ │ │ +cereal-0.5.8.3-HYScxecoYD03kYBzukp88Q │ │ │ │ +WrappedRep │ │ │ │ +Representable │ │ │ │ +GTabulate │ │ │ │ +Data.Functor.Rep │ │ │ │ +adjunctions-4.4.3-iCeAnGwJCi5UQnFPgD0rX │ │ │ │ +adjunctions-4.4.3-iCeAnGwJCi5UQnFPgD0rX:Data.Functor.Rep.C:Representable │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +Control.Comonad.Cofree │ │ │ │ +free-5.2-I3Ey18JmYZg7o57VoR2SF8 │ │ │ │ +Control.Comonad.Cofree.Cofree │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +free-5.2-I3Ey18JmYZg7o57VoR2SF8:Control.Comonad.Cofree.:< │ │ │ │ +ComonadCofree │ │ │ │ +Control.Comonad.Cofree.Class │ │ │ │ +free-5.2-I3Ey18JmYZg7o57VoR2SF8 │ │ │ │ +free-5.2-I3Ey18JmYZg7o57VoR2SF8:Control.Comonad.Cofree.Class.C:ComonadCofree │ │ │ │ +MonadBase │ │ │ │ +Control.Monad.Base │ │ │ │ +transformers-base-0.4.6-D2C6ntY92a2LpGEpHgWgaB │ │ │ │ +transformers-base-0.4.6-D2C6ntY92a2LpGEpHgWgaB:Control.Monad.Base.C:MonadBase │ │ │ │ +'MaybeApply │ │ │ │ +MaybeApply │ │ │ │ +'WrapApplicative │ │ │ │ +WrappedApplicative │ │ │ │ +Data.Functor.Bind.Class │ │ │ │ +semigroupoids-6.0.1-D74Si8SbXJZ9BW2TTeTjZh │ │ │ │ +semigroupoids-6.0.1-D74Si8SbXJZ9BW2TTeTjZh:Data.Functor.Bind.Class.C:Biapply │ │ │ │ +semigroupoids-6.0.1-D74Si8SbXJZ9BW2TTeTjZh:Data.Functor.Bind.Class.C:Bind │ │ │ │ +semigroupoids-6.0.1-D74Si8SbXJZ9BW2TTeTjZh:Data.Functor.Bind.Class.C:Apply │ │ │ │ +src/Data/Functor/Extend.hs │ │ │ │ +Data.Functor.Extend │ │ │ │ +semigroupoids-6.0.1-D74Si8SbXJZ9BW2TTeTjZh │ │ │ │ +semigroupoids-6.0.1-D74Si8SbXJZ9BW2TTeTjZh:Data.Functor.Extend.C:Extend │ │ │ │ +Traversable1 │ │ │ │ +Bitraversable1 │ │ │ │ +Data.Semigroup.Traversable.Class │ │ │ │ +semigroupoids-6.0.1-D74Si8SbXJZ9BW2TTeTjZh │ │ │ │ +semigroupoids-6.0.1-D74Si8SbXJZ9BW2TTeTjZh:Data.Semigroup.Traversable.Class.C:Traversable1 │ │ │ │ +semigroupoids-6.0.1-D74Si8SbXJZ9BW2TTeTjZh:Data.Semigroup.Traversable.Class.C:Bitraversable1 │ │ │ │ +'Present │ │ │ │ +LookupRes │ │ │ │ +'BitmapIndexed │ │ │ │ +'Collision │ │ │ │ +Data.HashMap.Internal.HashMap │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ +Data.HashMap.Internal │ │ │ │ +./Data/HashMap/Internal.hs │ │ │ │ +fromList │ │ │ │ +fromList │ │ │ │ +cmp: Should never happen, leavesAndCollisions includes non Leaf / Collision │ │ │ │ +cmp: Should never happen, leavesAndCollisions includes non Leaf / Collision │ │ │ │ +GHC.Internal.Base │ │ │ │ +ghc-internal │ │ │ │ +BitmapIndexed │ │ │ │ +Collision │ │ │ │ +BitmapIndexed │ │ │ │ +Collision │ │ │ │ +fromList │ │ │ │ +Data.HashMap.alterF internal error: hit test_bottom │ │ │ │ +Data.HashMap.alterF internal error: hit bogus# │ │ │ │ +foldr1: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +Data/HashMap/Internal.hs:(1610,5)-(1674,20)|function go │ │ │ │ +leafHashCode │ │ │ │ +leafHashCode │ │ │ │ +leafHashCode │ │ │ │ +Data/HashMap/Internal.hs:(1610,5)-(1674,20)|function go │ │ │ │ +leafHashCode │ │ │ │ +leafHashCode │ │ │ │ +leafHashCode │ │ │ │ +Data/HashMap/Internal.hs:(1610,5)-(1674,20)|function go │ │ │ │ +leafHashCode │ │ │ │ +leafHashCode │ │ │ │ +leafHashCode │ │ │ │ +Data.HashMap.Internal.(!): key not found │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +fromList │ │ │ │ +fromList │ │ │ │ +Arg: $dHashable │ │ │ │ +Type: Hashable k │ │ │ │ +In module `Data.HashMap.Internal' │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Absent │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Present │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Empty │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.BitmapIndexed │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Leaf │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Full │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Collision │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.L │ │ │ │ +Data.HashMap.Internal.Array │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ +Data.HashMap.Internal.Array │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ +fromList' │ │ │ │ +Data.HashMap.Internal.Array: Undefined element │ │ │ │ +./Data/HashMap/Internal/Array.hs │ │ │ │ +Data.HashMap.Internal.Array │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Array.MArray │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Array.Array │ │ │ │ +Data.HashMap.Internal.List │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ +Hashable2 │ │ │ │ +Hashable1 │ │ │ │ +'C:Hashable │ │ │ │ +Hashable │ │ │ │ +GHashable │ │ │ │ +'HashArgs1 │ │ │ │ +'HashArgs0 │ │ │ │ +HashArgs │ │ │ │ +Data.Hashable.Class │ │ │ │ +hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R │ │ │ │ +hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.Hashed │ │ │ │ +hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.SP │ │ │ │ +hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.C:Hashable2 │ │ │ │ +hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.C:Hashable1 │ │ │ │ +hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.C:Hashable │ │ │ │ +hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.HashArgs0 │ │ │ │ +K@~Data.Hashable.LowLevel │ │ │ │ +hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R │ │ │ │ +'OsString │ │ │ │ +OsString │ │ │ │ +'PosixChar │ │ │ │ +PosixChar │ │ │ │ +'WindowsChar │ │ │ │ +WindowsChar │ │ │ │ +'PosixString │ │ │ │ +'WindowsString │ │ │ │ +PosixString │ │ │ │ +System.OsString.Internal.Types │ │ │ │ +os-string-2.0.7-inplace │ │ │ │ +WindowsString │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +System.OsPath.Data.ByteString.Short. │ │ │ │ +moduleError │ │ │ │ +empty ShortByteString │ │ │ │ +os-string-2.0.7-inplace │ │ │ │ +System.OsString.Data.ByteString.Short.Internal │ │ │ │ +libraries/os-string/System/OsString/Data/ByteString/Short/Internal.hs │ │ │ │ +Uneven number of bytes: │ │ │ │ +. This is not a Word16 bytestream. │ │ │ │ +os-string-2.0.7-inplace:System.OsString.Data.ByteString.Short.Internal.MBA# │ │ │ │ +os-string-2.0.7-inplace:System.OsString.Data.ByteString.Short.Internal.BA# │ │ │ │ +os-string-2.0.7-inplace │ │ │ │ +System.OsString.Encoding.Internal │ │ │ │ +EncodingException │ │ │ │ +Cannot decode byte '\x │ │ │ │ +Cannot decode input: │ │ │ │ +'EncodingError │ │ │ │ +UTF-16LE_b │ │ │ │ +os-string-2.0.7-inplace:System.OsString.Encoding.Internal.EncodingError │ │ │ │ +libraries/os-string/System/OsString/Internal/Exception.hs │ │ │ │ +System.OsString.Internal.Exception │ │ │ │ +os-string-2.0.7-inplace │ │ │ │ +CopastroSum │ │ │ │ +CotambaraSum │ │ │ │ +Cochoice │ │ │ │ +'PastroSum │ │ │ │ +PastroSum │ │ │ │ +TambaraSum │ │ │ │ +Data.Profunctor.Choice │ │ │ │ +profunctors-5.6.3-LiJYd6qbkt88aIvAmbRWah │ │ │ │ +profunctors-5.6.3-LiJYd6qbkt88aIvAmbRWah:Data.Profunctor.Choice.CotambaraSum │ │ │ │ +profunctors-5.6.3-LiJYd6qbkt88aIvAmbRWah:Data.Profunctor.Choice.C:Cochoice │ │ │ │ +profunctors-5.6.3-LiJYd6qbkt88aIvAmbRWah:Data.Profunctor.Choice.PastroSum │ │ │ │ +profunctors-5.6.3-LiJYd6qbkt88aIvAmbRWah:Data.Profunctor.Choice.C:Choice │ │ │ │ +'Environment │ │ │ │ +Environment │ │ │ │ +Data.Profunctor.Closed │ │ │ │ +profunctors-5.6.3-LiJYd6qbkt88aIvAmbRWah │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +profunctors-5.6.3-LiJYd6qbkt88aIvAmbRWah:Data.Profunctor.Closed.Environment │ │ │ │ +profunctors-5.6.3-LiJYd6qbkt88aIvAmbRWah:Data.Profunctor.Closed.C:Closed │ │ │ │ +ProfunctorComonad │ │ │ │ +ProfunctorMonad │ │ │ │ +ProfunctorFunctor │ │ │ │ +Data.Profunctor.Monad │ │ │ │ +profunctors-5.6.3-LiJYd6qbkt88aIvAmbRWah │ │ │ │ +profunctors-5.6.3-LiJYd6qbkt88aIvAmbRWah:Data.Profunctor.Monad.C:ProfunctorComonad │ │ │ │ +profunctors-5.6.3-LiJYd6qbkt88aIvAmbRWah:Data.Profunctor.Monad.C:ProfunctorMonad │ │ │ │ +Corepresentable │ │ │ │ +Representable │ │ │ │ +Data.Profunctor.Rep │ │ │ │ +profunctors-5.6.3-LiJYd6qbkt88aIvAmbRWah │ │ │ │ +profunctors-5.6.3-LiJYd6qbkt88aIvAmbRWah:Data.Profunctor.Rep.Prep │ │ │ │ +profunctors-5.6.3-LiJYd6qbkt88aIvAmbRWah:Data.Profunctor.Rep.C:Corepresentable │ │ │ │ +profunctors-5.6.3-LiJYd6qbkt88aIvAmbRWah:Data.Profunctor.Rep.C:Representable │ │ │ │ +Data.Profunctor.Sieve │ │ │ │ +profunctors-5.6.3-LiJYd6qbkt88aIvAmbRWah │ │ │ │ +profunctors-5.6.3-LiJYd6qbkt88aIvAmbRWah:Data.Profunctor.Sieve.C:Cosieve │ │ │ │ +profunctors-5.6.3-LiJYd6qbkt88aIvAmbRWah:Data.Profunctor.Sieve.C:Sieve │ │ │ │ +Copastro │ │ │ │ +Cotambara │ │ │ │ +Costrong │ │ │ │ +Data.Profunctor.Strong │ │ │ │ +profunctors-5.6.3-LiJYd6qbkt88aIvAmbRWah │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +profunctors-5.6.3-LiJYd6qbkt88aIvAmbRWah:Data.Profunctor.Strong.Cotambara │ │ │ │ +profunctors-5.6.3-LiJYd6qbkt88aIvAmbRWah:Data.Profunctor.Strong.C:Costrong │ │ │ │ +profunctors-5.6.3-LiJYd6qbkt88aIvAmbRWah:Data.Profunctor.Strong.Pastro │ │ │ │ +profunctors-5.6.3-LiJYd6qbkt88aIvAmbRWah:Data.Profunctor.Strong.C:Strong │ │ │ │ +'WrapArrow │ │ │ │ +WrappedArrow │ │ │ │ +Data.Profunctor.Types │ │ │ │ +profunctors-5.6.3-LiJYd6qbkt88aIvAmbRWah │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +Profunctor │ │ │ │ +Data.Profunctor.Unsafe │ │ │ │ +profunctors-5.6.3-LiJYd6qbkt88aIvAmbRWah │ │ │ │ +profunctors-5.6.3-LiJYd6qbkt88aIvAmbRWah:Data.Profunctor.Unsafe.C:Profunctor │ │ │ │ +ProfunctorAdjunction │ │ │ │ +Data.Profunctor.Adjunction │ │ │ │ +profunctors-5.6.3-LiJYd6qbkt88aIvAmbRWah │ │ │ │ +profunctors-5.6.3-LiJYd6qbkt88aIvAmbRWah:Data.Profunctor.Adjunction.C:ProfunctorAdjunction │ │ │ │ +Data.Bifunctor.Biff │ │ │ │ +bifunctors-5.6.2-4kXyA9Yl2Ys9aGae1sUdxu │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +Biff {runBiff = │ │ │ │ +Data.Bifunctor.Clown │ │ │ │ +bifunctors-5.6.2-4kXyA9Yl2Ys9aGae1sUdxu │ │ │ │ +Clown {runClown = │ │ │ │ +runClown │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +Data.Bifunctor.Flip │ │ │ │ +bifunctors-5.6.2-4kXyA9Yl2Ys9aGae1sUdxu │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +Flip {runFlip = │ │ │ │ +Data.Bifunctor.Join │ │ │ │ +bifunctors-5.6.2-4kXyA9Yl2Ys9aGae1sUdxu │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +Join {runJoin = │ │ │ │ +Data.Bifunctor.Joker │ │ │ │ +bifunctors-5.6.2-4kXyA9Yl2Ys9aGae1sUdxu │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +Joker {runJoker = │ │ │ │ +runJoker │ │ │ │ +Data.Bifunctor.Product │ │ │ │ +bifunctors-5.6.2-4kXyA9Yl2Ys9aGae1sUdxu │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +bifunctors-5.6.2-4kXyA9Yl2Ys9aGae1sUdxu:Data.Bifunctor.Product.Pair │ │ │ │ +Data.Bifunctor.Sum │ │ │ │ +bifunctors-5.6.2-4kXyA9Yl2Ys9aGae1sUdxu │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +src/Data/Bifunctor/Sum.hs:23:13-14|case │ │ │ │ +bifunctors-5.6.2-4kXyA9Yl2Ys9aGae1sUdxu:Data.Bifunctor.Sum.L2 │ │ │ │ +bifunctors-5.6.2-4kXyA9Yl2Ys9aGae1sUdxu:Data.Bifunctor.Sum.R2 │ │ │ │ +Data.Bifunctor.Tannen │ │ │ │ +bifunctors-5.6.2-4kXyA9Yl2Ys9aGae1sUdxu │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +Tannen {runTannen = │ │ │ │ +runTannen │ │ │ │ +'WrapBifunctor │ │ │ │ +WrappedBifunctor │ │ │ │ +Data.Bifunctor.Wrapped │ │ │ │ +bifunctors-5.6.2-4kXyA9Yl2Ys9aGae1sUdxu │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +WrapBifunctor {unwrapBifunctor = │ │ │ │ +WrapBifunctor │ │ │ │ +unwrapBifunctor │ │ │ │ +Biapplicative │ │ │ │ +Impossible: the arguments are always the same. │ │ │ │ +src/Data/Biapplicative.hs │ │ │ │ +Data.Biapplicative │ │ │ │ +bifunctors-5.6.2-4kXyA9Yl2Ys9aGae1sUdxu │ │ │ │ +bifunctors-5.6.2-4kXyA9Yl2Ys9aGae1sUdxu:Data.Biapplicative.Pure │ │ │ │ +bifunctors-5.6.2-4kXyA9Yl2Ys9aGae1sUdxu:Data.Biapplicative.Map │ │ │ │ +bifunctors-5.6.2-4kXyA9Yl2Ys9aGae1sUdxu:Data.Biapplicative.Ap │ │ │ │ +bifunctors-5.6.2-4kXyA9Yl2Ys9aGae1sUdxu:Data.Biapplicative.LiftA2 │ │ │ │ +bifunctors-5.6.2-4kXyA9Yl2Ys9aGae1sUdxu:Data.Biapplicative.One │ │ │ │ +bifunctors-5.6.2-4kXyA9Yl2Ys9aGae1sUdxu:Data.Biapplicative.C:Biapplicative │ │ │ │ +BifunctorComonad │ │ │ │ +BifunctorMonad │ │ │ │ +BifunctorFunctor │ │ │ │ +Data.Bifunctor.Functor │ │ │ │ +bifunctors-5.6.2-4kXyA9Yl2Ys9aGae1sUdxu │ │ │ │ +bifunctors-5.6.2-4kXyA9Yl2Ys9aGae1sUdxu:Data.Bifunctor.Functor.C:BifunctorComonad │ │ │ │ +bifunctors-5.6.2-4kXyA9Yl2Ys9aGae1sUdxu:Data.Bifunctor.Functor.C:BifunctorMonad │ │ │ │ +Data.Bifunctor.Assoc │ │ │ │ +assoc-1.1.1-30BCdn01wuCLUYQedFJHQR │ │ │ │ +assoc-1.1.1-30BCdn01wuCLUYQedFJHQR:Data.Bifunctor.Assoc.C:Assoc │ │ │ │ +'Cokleisli │ │ │ │ +Cokleisli │ │ │ │ +ComonadApply │ │ │ │ +Control.Comonad │ │ │ │ +comonad-5.0.9-D4IcmAYsXYEFDmrxTI6Zqe │ │ │ │ +comonad-5.0.9-D4IcmAYsXYEFDmrxTI6Zqe:Control.Comonad.C:ComonadApply │ │ │ │ +comonad-5.0.9-D4IcmAYsXYEFDmrxTI6Zqe:Control.Comonad.C:Comonad │ │ │ │ +ComonadEnv │ │ │ │ +Control.Comonad.Env.Class │ │ │ │ +comonad-5.0.9-D4IcmAYsXYEFDmrxTI6Zqe │ │ │ │ +comonad-5.0.9-D4IcmAYsXYEFDmrxTI6Zqe:Control.Comonad.Env.Class.C:ComonadEnv │ │ │ │ +ComonadStore │ │ │ │ +Control.Comonad.Store.Class │ │ │ │ +comonad-5.0.9-D4IcmAYsXYEFDmrxTI6Zqe │ │ │ │ +comonad-5.0.9-D4IcmAYsXYEFDmrxTI6Zqe:Control.Comonad.Store.Class.C:ComonadStore │ │ │ │ +ComonadTraced │ │ │ │ +Control.Comonad.Traced.Class │ │ │ │ +comonad-5.0.9-D4IcmAYsXYEFDmrxTI6Zqe │ │ │ │ +comonad-5.0.9-D4IcmAYsXYEFDmrxTI6Zqe:Control.Comonad.Traced.Class.C:ComonadTraced │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +Control.Comonad.Trans.Env.EnvT │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +src/Control/Comonad/Trans/Env.hs │ │ │ │ +Control.Comonad.Trans.Env │ │ │ │ +comonad-5.0.9-D4IcmAYsXYEFDmrxTI6Zqe │ │ │ │ +comonad-5.0.9-D4IcmAYsXYEFDmrxTI6Zqe:Control.Comonad.Trans.Env.EnvT │ │ │ │ +Control.Comonad.Trans.Store │ │ │ │ +comonad-5.0.9-D4IcmAYsXYEFDmrxTI6Zqe │ │ │ │ +comonad-5.0.9-D4IcmAYsXYEFDmrxTI6Zqe:Control.Comonad.Trans.Store.StoreT │ │ │ │ +'TracedT │ │ │ │ +Control.Comonad.Trans.Traced │ │ │ │ +comonad-5.0.9-D4IcmAYsXYEFDmrxTI6Zqe │ │ │ │ +Foldable1WithIndex │ │ │ │ +'SNothing │ │ │ │ +'FromMaybe │ │ │ │ +FromMaybe │ │ │ │ +TraversableWithIndex │ │ │ │ +FoldableWithIndex │ │ │ │ +FunctorWithIndex │ │ │ │ +'Indexing │ │ │ │ +Indexing │ │ │ │ +'Sequenced │ │ │ │ +Sequenced │ │ │ │ +'Traversed │ │ │ │ +Traversed │ │ │ │ +Sequenced: value used │ │ │ │ +Traversed: value used │ │ │ │ +src/WithIndex.hs │ │ │ │ +WithIndex │ │ │ │ +indexed-traversable-0.1.4-HhGzT2d63m8EdLxDIeBOXO │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +indexed-traversable-0.1.4-HhGzT2d63m8EdLxDIeBOXO:WithIndex.C:Foldable1WithIndex │ │ │ │ +indexed-traversable-0.1.4-HhGzT2d63m8EdLxDIeBOXO:WithIndex.SNothing │ │ │ │ +indexed-traversable-0.1.4-HhGzT2d63m8EdLxDIeBOXO:WithIndex.SJust │ │ │ │ +indexed-traversable-0.1.4-HhGzT2d63m8EdLxDIeBOXO:WithIndex.C:TraversableWithIndex │ │ │ │ +indexed-traversable-0.1.4-HhGzT2d63m8EdLxDIeBOXO:WithIndex.C:FoldableWithIndex │ │ │ │ +indexed-traversable-0.1.4-HhGzT2d63m8EdLxDIeBOXO:WithIndex.C:FunctorWithIndex │ │ │ │ +Distributive │ │ │ │ +Data.Distributive │ │ │ │ +distributive-0.6.2.1-AFc4tDvV7a6AE6bSxGrEfm │ │ │ │ +distributive-0.6.2.1-AFc4tDvV7a6AE6bSxGrEfm:Data.Distributive.C:Distributive │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +Data.Tagged.Tagged │ │ │ │ +undefined │ │ │ │ +src/Data/Tagged.hs │ │ │ │ +Data.Tagged │ │ │ │ +tagged-0.8.9-EraSdp0lx7uJnqESyrqLTP │ │ │ │ +unmarshalMenuUsage: illegal value │ │ │ │ +src/Graphics/UI/GLUT/Callbacks/Global.hs │ │ │ │ +'NotInUse │ │ │ │ +MenuUsage │ │ │ │ +Graphics.UI.GLUT.Callbacks.Global │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K │ │ │ │ +NotInUse │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Global.NotInUse │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Global.InUse │ │ │ │ +unmarshalVisibility: illegal value │ │ │ │ +unmarshalWindowState: illegal value │ │ │ │ +unmarshalAppStatus: illegal value │ │ │ │ +fromJust │ │ │ │ +unmarshalKeyState: illegal value │ │ │ │ +unmarshalCrossing: illegal value │ │ │ │ +src/Graphics/UI/GLUT/Callbacks/Window.hs │ │ │ │ +'JoystickPosition │ │ │ │ +JoystickPosition │ │ │ │ +'JoystickButtons │ │ │ │ +JoystickButtons │ │ │ │ +'TabletButton │ │ │ │ +'TabletMotion │ │ │ │ +TabletInput │ │ │ │ +'TabletPosition │ │ │ │ +TabletPosition │ │ │ │ +'DialAndButtonBoxDial │ │ │ │ +'DialAndButtonBoxButton │ │ │ │ +DialAndButtonBoxInput │ │ │ │ +'SpaceballRotation │ │ │ │ +'SpaceballMotion │ │ │ │ +'SpaceballButton │ │ │ │ +SpaceballInput │ │ │ │ +'WindowEntered │ │ │ │ +'WindowLeft │ │ │ │ +Crossing │ │ │ │ +'MouseButton │ │ │ │ +'SpecialKey │ │ │ │ +'Modifiers │ │ │ │ +Modifiers │ │ │ │ +KeyState │ │ │ │ +'KeyUnknown │ │ │ │ +'KeyAltR │ │ │ │ +'KeyAltL │ │ │ │ +'KeyCtrlR │ │ │ │ +'KeyCtrlL │ │ │ │ +'KeyShiftR │ │ │ │ +'KeyShiftL │ │ │ │ +'KeyDelete │ │ │ │ +'KeyBegin │ │ │ │ +'KeyNumLock │ │ │ │ +'KeyInsert │ │ │ │ +'KeyHome │ │ │ │ +'KeyPageDown │ │ │ │ +'KeyPageUp │ │ │ │ +'KeyDown │ │ │ │ +'KeyRight │ │ │ │ +'KeyLeft │ │ │ │ +SpecialKey │ │ │ │ +'AppStatusResume │ │ │ │ +'AppStatusPause │ │ │ │ +AppStatus │ │ │ │ +'FullyCovered │ │ │ │ +'PartiallyRetained │ │ │ │ +'FullyRetained │ │ │ │ +'Unmapped │ │ │ │ +WindowState │ │ │ │ +'Visible │ │ │ │ +'NotVisible │ │ │ │ +Visibility │ │ │ │ +Graphics.UI.GLUT.Callbacks.Window │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K │ │ │ │ +JoystickPosition │ │ │ │ +, joystickButtonD = │ │ │ │ +, joystickButtonC = │ │ │ │ +, joystickButtonB = │ │ │ │ +JoystickButtons {joystickButtonA = │ │ │ │ +TabletButton │ │ │ │ +TabletMotion │ │ │ │ +TabletPosition │ │ │ │ +DialAndButtonBoxDial │ │ │ │ +DialAndButtonBoxButton │ │ │ │ +SpaceballButton │ │ │ │ +SpaceballRotation │ │ │ │ +SpaceballMotion │ │ │ │ +WindowEntered │ │ │ │ +WindowLeft │ │ │ │ +MouseButton │ │ │ │ +SpecialKey │ │ │ │ +, alt = │ │ │ │ +, ctrl = │ │ │ │ +Modifiers {shift = │ │ │ │ +KeyUnknown │ │ │ │ +KeyCtrlR │ │ │ │ +KeyCtrlL │ │ │ │ +KeyShiftR │ │ │ │ +KeyShiftL │ │ │ │ +KeyDelete │ │ │ │ +KeyBegin │ │ │ │ +KeyNumLock │ │ │ │ +KeyInsert │ │ │ │ +KeyPageDown │ │ │ │ +KeyPageUp │ │ │ │ +KeyRight │ │ │ │ +AppStatusResume │ │ │ │ +AppStatusPause │ │ │ │ +FullyCovered │ │ │ │ +PartiallyRetained │ │ │ │ +FullyRetained │ │ │ │ +Unmapped │ │ │ │ +NotVisible │ │ │ │ +src/Graphics/UI/GLUT/Callbacks/Window.hs:559:15-16|case │ │ │ │ +src/Graphics/UI/GLUT/Callbacks/Window.hs:433:15-16|case │ │ │ │ +src/Graphics/UI/GLUT/Callbacks/Window.hs:701:15-16|case │ │ │ │ +src/Graphics/UI/GLUT/Callbacks/Window.hs:775:15-16|case │ │ │ │ +src/Graphics/UI/GLUT/Callbacks/Window.hs:834:15-16|case │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.JoystickPosition │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.JoystickButtons │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.TabletMotion │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.TabletButton │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.TabletPosition │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.DialAndButtonBoxButton │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.DialAndButtonBoxDial │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.SpaceballMotion │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.SpaceballRotation │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.SpaceballButton │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.WindowLeft │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.WindowEntered │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.Char │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.SpecialKey │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.MouseButton │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.Modifiers │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.Down │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.Up │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.KeyF1 │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.KeyF2 │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.KeyF3 │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.KeyF4 │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.KeyF5 │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.KeyF6 │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.KeyF7 │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.KeyF8 │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.KeyF9 │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.KeyF10 │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.KeyF11 │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.KeyF12 │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.KeyLeft │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.KeyUp │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.KeyRight │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.KeyDown │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.KeyPageUp │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.KeyPageDown │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.KeyHome │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.KeyEnd │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.KeyInsert │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.KeyNumLock │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.KeyBegin │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.KeyDelete │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.KeyShiftL │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.KeyShiftR │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.KeyCtrlL │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.KeyCtrlR │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.KeyAltL │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.KeyAltR │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.KeyUnknown │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.AppStatusPause │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.AppStatusResume │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.Unmapped │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.FullyRetained │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.PartiallyRetained │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.FullyCovered │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.NotVisible │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Window.Visible │ │ │ │ +Graphics.UI.GLUT.Fonts │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Fonts.C:Font │ │ │ │ +src/Graphics/UI/GLUT/Initialization.hs:537:15-16|case │ │ │ │ +src/Graphics/UI/GLUT/Initialization.hs:263:15-16|case │ │ │ │ +DisplayRGBA │ │ │ │ +DisplayRGB │ │ │ │ +DisplayRed │ │ │ │ +DisplayGreen │ │ │ │ +DisplayBlue │ │ │ │ +DisplayIndex │ │ │ │ +DisplayBuffer │ │ │ │ +DisplaySingle │ │ │ │ +DisplayDouble │ │ │ │ +DisplayAccA │ │ │ │ +DisplayAcc │ │ │ │ +DisplayAlpha │ │ │ │ +DisplayDepth │ │ │ │ +DisplayStencil │ │ │ │ +DisplaySamples │ │ │ │ +DisplayStereo │ │ │ │ +DisplayLuminance │ │ │ │ +DisplayAux │ │ │ │ +DisplayNum │ │ │ │ +DisplayConformant │ │ │ │ +DisplaySlow │ │ │ │ +DisplayWin32PFD │ │ │ │ +DisplayXVisual │ │ │ │ +DisplayXStaticGray │ │ │ │ +DisplayXGrayScale │ │ │ │ +DisplayXStaticColor │ │ │ │ +DisplayXPseudoColor │ │ │ │ +DisplayXTrueColor │ │ │ │ +DisplayXDirectColor │ │ │ │ +CreateNewContext │ │ │ │ +UseCurrentContext │ │ │ │ +ForceIndirectContext │ │ │ │ +AllowDirectContext │ │ │ │ +TryDirectContext │ │ │ │ +ForceDirectContext │ │ │ │ +DebugContext │ │ │ │ +ForwardCompatibleContext │ │ │ │ +CoreProfile │ │ │ │ +CompatibilityProfile │ │ │ │ +luminance │ │ │ │ +conformant │ │ │ │ +win32pfd │ │ │ │ +xstaticgray │ │ │ │ +xgrayscale │ │ │ │ +xstaticcolor │ │ │ │ +xpseudocolor │ │ │ │ +xtruecolor │ │ │ │ +xdirectcolor │ │ │ │ +DisplayMode │ │ │ │ +'RGBAMode │ │ │ │ +'RGBMode │ │ │ │ +'IndexMode │ │ │ │ +'LuminanceMode │ │ │ │ +'WithAlphaComponent │ │ │ │ +'WithAccumBuffer │ │ │ │ +'WithDepthBuffer │ │ │ │ +'WithStencilBuffer │ │ │ │ +'SingleBuffered │ │ │ │ +'DoubleBuffered │ │ │ │ +'Multisampling │ │ │ │ +'Stereoscopic │ │ │ │ +'Captionless │ │ │ │ +'Borderless │ │ │ │ +'SRGBMode │ │ │ │ +'WithAuxBuffers │ │ │ │ +'WithSamplesPerPixel │ │ │ │ +DisplayCapability │ │ │ │ +'DisplayRGBA │ │ │ │ +'DisplayRGB │ │ │ │ +'DisplayRed │ │ │ │ +'DisplayGreen │ │ │ │ +'DisplayBlue │ │ │ │ +'DisplayIndex │ │ │ │ +'DisplayBuffer │ │ │ │ +'DisplaySingle │ │ │ │ +'DisplayDouble │ │ │ │ +'DisplayAccA │ │ │ │ +'DisplayAcc │ │ │ │ +'DisplayAlpha │ │ │ │ +'DisplayDepth │ │ │ │ +'DisplayStencil │ │ │ │ +'DisplaySamples │ │ │ │ +'DisplayStereo │ │ │ │ +'DisplayLuminance │ │ │ │ +'DisplayAux │ │ │ │ +'DisplayNum │ │ │ │ +'DisplayConformant │ │ │ │ +'DisplaySlow │ │ │ │ +'DisplayWin32PFD │ │ │ │ +'DisplayXVisual │ │ │ │ +'DisplayXStaticGray │ │ │ │ +'DisplayXGrayScale │ │ │ │ +'DisplayXStaticColor │ │ │ │ +'DisplayXPseudoColor │ │ │ │ +'DisplayXTrueColor │ │ │ │ +'DisplayXDirectColor │ │ │ │ +DisplayCapabilityDescription │ │ │ │ +RenderingContext │ │ │ │ +'CreateNewContext │ │ │ │ +'UseCurrentContext │ │ │ │ +DirectRendering │ │ │ │ +'ForceIndirectContext │ │ │ │ +'AllowDirectContext │ │ │ │ +'TryDirectContext │ │ │ │ +'ForceDirectContext │ │ │ │ +ContextFlag │ │ │ │ +'DebugContext │ │ │ │ +'ForwardCompatibleContext │ │ │ │ +ContextProfile │ │ │ │ +'CoreProfile │ │ │ │ +'CompatibilityProfile │ │ │ │ +marshalDisplayMode: illegal number of auxiliary buffers: │ │ │ │ +RGBAMode │ │ │ │ +IndexMode │ │ │ │ +LuminanceMode │ │ │ │ +WithAlphaComponent │ │ │ │ +WithAccumBuffer │ │ │ │ +WithDepthBuffer │ │ │ │ +WithStencilBuffer │ │ │ │ +WithAuxBuffers │ │ │ │ +SingleBuffered │ │ │ │ +DoubleBuffered │ │ │ │ +Multisampling │ │ │ │ +WithSamplesPerPixel │ │ │ │ +Stereoscopic │ │ │ │ +Captionless │ │ │ │ +Borderless │ │ │ │ +SRGBMode │ │ │ │ +marshalDisplayMode: this should not happen │ │ │ │ +glutGetModeValues │ │ │ │ +unmarshalDirectRendering: illegal value │ │ │ │ +unmarshalRenderingContext │ │ │ │ +src/Graphics/UI/GLUT/Initialization.hs │ │ │ │ +Graphics.UI.GLUT.Initialization │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.CoreProfile │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.CompatibilityProfile │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.DebugContext │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.ForwardCompatibleContext │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.ForceIndirectContext │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.AllowDirectContext │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.TryDirectContext │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.ForceDirectContext │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.CreateNewContext │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.UseCurrentContext │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.Where │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.With │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.DisplayRGBA │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.DisplayRGB │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.DisplayRed │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.DisplayGreen │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.DisplayBlue │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.DisplayIndex │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.DisplayBuffer │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.DisplaySingle │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.DisplayDouble │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.DisplayAccA │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.DisplayAcc │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.DisplayAlpha │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.DisplayDepth │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.DisplayStencil │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.DisplaySamples │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.DisplayStereo │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.DisplayLuminance │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.DisplayAux │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.DisplayNum │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.DisplayConformant │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.DisplaySlow │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.DisplayWin32PFD │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.DisplayXVisual │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.DisplayXStaticGray │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.DisplayXGrayScale │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.DisplayXStaticColor │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.DisplayXPseudoColor │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.DisplayXTrueColor │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.DisplayXDirectColor │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.RGBAMode │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.RGBMode │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.IndexMode │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.LuminanceMode │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.WithAlphaComponent │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.WithAccumBuffer │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.WithDepthBuffer │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.WithStencilBuffer │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.WithAuxBuffers │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.SingleBuffered │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.DoubleBuffered │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.Multisampling │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.WithSamplesPerPixel │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.Stereoscopic │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.Captionless │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.Borderless │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Initialization.SRGBMode │ │ │ │ +unmarshalCursor: illegal value │ │ │ │ +src/Graphics/UI/GLUT/Window.hs │ │ │ │ +'FullCrosshair │ │ │ │ +'Inherit │ │ │ │ +'BottomLeftCorner │ │ │ │ +'BottomRightCorner │ │ │ │ +'TopRightCorner │ │ │ │ +'TopLeftCorner │ │ │ │ +'RightSide │ │ │ │ +'LeftSide │ │ │ │ +'BottomSide │ │ │ │ +'TopSide │ │ │ │ +'LeftRight │ │ │ │ +'Crosshair │ │ │ │ +'Destroy │ │ │ │ +'LeftArrow │ │ │ │ +'RightArrow │ │ │ │ +'Iconified │ │ │ │ +WindowStatus │ │ │ │ +Graphics.UI.GLUT.Window │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K │ │ │ │ +FullCrosshair │ │ │ │ +BottomLeftCorner │ │ │ │ +BottomRightCorner │ │ │ │ +TopRightCorner │ │ │ │ +TopLeftCorner │ │ │ │ +RightSide │ │ │ │ +LeftSide │ │ │ │ +BottomSide │ │ │ │ +LeftRight │ │ │ │ +Crosshair │ │ │ │ +LeftArrow │ │ │ │ +RightArrow │ │ │ │ +Iconified │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Window.RightArrow │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Window.LeftArrow │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Window.Info │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Window.Destroy │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Window.Help │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Window.Cycle │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Window.Spray │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Window.Wait │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Window.Text │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Window.Crosshair │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Window.UpDown │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Window.LeftRight │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Window.TopSide │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Window.BottomSide │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Window.LeftSide │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Window.RightSide │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Window.TopLeftCorner │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Window.TopRightCorner │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Window.BottomRightCorner │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Window.BottomLeftCorner │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Window.Inherit │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Window.None │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Window.FullCrosshair │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Window.Shown │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Window.Hidden │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Window.Iconified │ │ │ │ +getCallbackID │ │ │ │ +: no current window │ │ │ │ +src/Graphics/UI/GLUT/Callbacks/Registration.hs │ │ │ │ +Graphics.UI.GLUT.Callbacks.Registration │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K │ │ │ │ +'CallbackID │ │ │ │ +CallbackID │ │ │ │ +'AppStatusCB │ │ │ │ +'InitContextCB │ │ │ │ +'MultiPassiveCB │ │ │ │ +'MultiButtonCB │ │ │ │ +'MultiMotionCB │ │ │ │ +'MultiEntryCB │ │ │ │ +'PositionCB │ │ │ │ +'MouseWheelCB │ │ │ │ +'CloseCB │ │ │ │ +'MenuStatusCB │ │ │ │ +'JoystickCB │ │ │ │ +'TabletButtonCB │ │ │ │ +'TabletMotionCB │ │ │ │ +'DialsCB │ │ │ │ +'ButtonBoxCB │ │ │ │ +'SpaceballButtonCB │ │ │ │ +'SpaceballRotateCB │ │ │ │ +'SpaceballMotionCB │ │ │ │ +'SpecialUpCB │ │ │ │ +'SpecialCB │ │ │ │ +'WindowStatusCB │ │ │ │ +'VisibilityCB │ │ │ │ +'CrossingCB │ │ │ │ +'PassiveMotionCB │ │ │ │ +'MotionCB │ │ │ │ +'MouseCB │ │ │ │ +'KeyboardUpCB │ │ │ │ +'KeyboardCB │ │ │ │ +'ReshapeCB │ │ │ │ +'OverlayDisplayCB │ │ │ │ +'DisplayCB │ │ │ │ +CallbackType │ │ │ │ +Graphics.UI.GLUT.Callbacks.Registration │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Registration.CallbackID │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Registration.DisplayCB │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Registration.OverlayDisplayCB │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Registration.ReshapeCB │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Registration.KeyboardCB │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Registration.KeyboardUpCB │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Registration.MouseCB │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Registration.MotionCB │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Registration.PassiveMotionCB │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Registration.CrossingCB │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Registration.VisibilityCB │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Registration.WindowStatusCB │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Registration.SpecialCB │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Registration.SpecialUpCB │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Registration.SpaceballMotionCB │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Registration.SpaceballRotateCB │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Registration.SpaceballButtonCB │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Registration.ButtonBoxCB │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Registration.DialsCB │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Registration.TabletMotionCB │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Registration.TabletButtonCB │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Registration.JoystickCB │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Registration.MenuStatusCB │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Registration.IdleCB │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Registration.CloseCB │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Registration.MouseWheelCB │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Registration.PositionCB │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Registration.MultiEntryCB │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Registration.MultiMotionCB │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Registration.MultiButtonCB │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Registration.MultiPassiveCB │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Registration.InitContextCB │ │ │ │ +GLUT-2.7.0.16-6q1zEAWzzLPwAinRw4n2K:Graphics.UI.GLUT.Callbacks.Registration.AppStatusCB │ │ │ │ 'MonoRoman │ │ │ │ StrokeFont │ │ │ │ 'Helvetica18 │ │ │ │ 'Helvetica12 │ │ │ │ 'Helvetica10 │ │ │ │ 'TimesRoman24 │ │ │ │ 'TimesRoman10 │ │ │ │ @@ -5325,14 +7785,25 @@ │ │ │ │ OpenGL-3.0.3.0-4uU0dzfUa9XIWteqZgqsXh:Graphics.Rendering.OpenGL.GL.PixelFormat.CMYK │ │ │ │ OpenGL-3.0.3.0-4uU0dzfUa9XIWteqZgqsXh:Graphics.Rendering.OpenGL.GL.PixelFormat.CMYKA │ │ │ │ OpenGL-3.0.3.0-4uU0dzfUa9XIWteqZgqsXh:Graphics.Rendering.OpenGL.GL.PixelFormat.FourTwoTwo │ │ │ │ OpenGL-3.0.3.0-4uU0dzfUa9XIWteqZgqsXh:Graphics.Rendering.OpenGL.GL.PixelFormat.FourTwoTwoRev │ │ │ │ OpenGL-3.0.3.0-4uU0dzfUa9XIWteqZgqsXh:Graphics.Rendering.OpenGL.GL.PixelFormat.FourTwoTwoAverage │ │ │ │ OpenGL-3.0.3.0-4uU0dzfUa9XIWteqZgqsXh:Graphics.Rendering.OpenGL.GL.PixelFormat.FourTwoTwoRevAverage │ │ │ │ OpenGL-3.0.3.0-4uU0dzfUa9XIWteqZgqsXh:Graphics.Rendering.OpenGL.GL.PixelFormat.YCBCR422 │ │ │ │ +HasUpdate │ │ │ │ +HasGetter │ │ │ │ +HasSetter │ │ │ │ +'SettableStateVar │ │ │ │ +SettableStateVar │ │ │ │ +'StateVar │ │ │ │ +StateVar │ │ │ │ +Data.StateVar │ │ │ │ +StateVar-1.2.2-Ix7fK74pSlg9B6y4NN87Z9 │ │ │ │ +StateVar-1.2.2-Ix7fK74pSlg9B6y4NN87Z9:Data.StateVar.C:HasUpdate │ │ │ │ +StateVar-1.2.2-Ix7fK74pSlg9B6y4NN87Z9:Data.StateVar.StateVar │ │ │ │ GeneratableObjectName │ │ │ │ ObjectName │ │ │ │ src/Data/ObjectName.hs │ │ │ │ Data.ObjectName │ │ │ │ ObjectName-1.1.0.2-DDAb1slGmaxKZizHv3Omqi │ │ │ │ ObjectName-1.1.0.2-DDAb1slGmaxKZizHv3Omqi:Data.ObjectName.C:GeneratableObjectName │ │ │ │ ObjectName-1.1.0.2-DDAb1slGmaxKZizHv3Omqi:Data.ObjectName.C:ObjectName │ │ │ │ @@ -8487,2238 +10958,14 @@ │ │ │ │ Graphics.GL.GetProcAddress │ │ │ │ OpenGL ES-CL │ │ │ │ OpenGL ES-CM │ │ │ │ OpenGL ES │ │ │ │ Graphics.GL.Foreign │ │ │ │ OpenGLRaw-3.3.4.1-4f3OTKZTWPfCZulMVt5Jt0 │ │ │ │ unknown OpenGL command │ │ │ │ -Expected 1 or 0, got │ │ │ │ -SDL.Image.formattedAs │ │ │ │ -SDL.Image.decodeTGA │ │ │ │ -IMG_LoadTGA_RW │ │ │ │ -SDL.Image.loadTGA │ │ │ │ -IMG_Load_RW │ │ │ │ -SDL.Image.decode │ │ │ │ -IMG_Load │ │ │ │ -SDL.Image.load │ │ │ │ -src/SDL/Internal/Exception.hs │ │ │ │ -SDL.Internal.Exception │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB │ │ │ │ -IMG_Init │ │ │ │ -SDL.Image.initialize │ │ │ │ -'InitWEBP │ │ │ │ -'InitTIF │ │ │ │ -'InitPNG │ │ │ │ -'InitJPG │ │ │ │ -InitFlag │ │ │ │ -toEnum{InitFlag}: tag ( │ │ │ │ -succ{InitFlag}: tried to take `succ' of last tag in enumeration │ │ │ │ -pred{InitFlag}: tried to take `pred' of first tag in enumeration │ │ │ │ -toEnum{Format}: tag ( │ │ │ │ -) is outside of enumeration's range (0, │ │ │ │ -succ{Format}: tried to take `succ' of last tag in enumeration │ │ │ │ -pred{Format}: tried to take `pred' of first tag in enumeration │ │ │ │ -src/SDL/Image.hs │ │ │ │ -SDL.Image │ │ │ │ -sdl2-image-2.1.0.0-3gsARNJxU4G8VGE9QFnjB1 │ │ │ │ -InitWEBP │ │ │ │ -sdl2-image-2.1.0.0-3gsARNJxU4G8VGE9QFnjB1:SDL.Image.CUR │ │ │ │ -sdl2-image-2.1.0.0-3gsARNJxU4G8VGE9QFnjB1:SDL.Image.ICO │ │ │ │ -sdl2-image-2.1.0.0-3gsARNJxU4G8VGE9QFnjB1:SDL.Image.BMP │ │ │ │ -sdl2-image-2.1.0.0-3gsARNJxU4G8VGE9QFnjB1:SDL.Image.PNM │ │ │ │ -sdl2-image-2.1.0.0-3gsARNJxU4G8VGE9QFnjB1:SDL.Image.XPM │ │ │ │ -sdl2-image-2.1.0.0-3gsARNJxU4G8VGE9QFnjB1:SDL.Image.XCF │ │ │ │ -sdl2-image-2.1.0.0-3gsARNJxU4G8VGE9QFnjB1:SDL.Image.PCX │ │ │ │ -sdl2-image-2.1.0.0-3gsARNJxU4G8VGE9QFnjB1:SDL.Image.GIF │ │ │ │ -sdl2-image-2.1.0.0-3gsARNJxU4G8VGE9QFnjB1:SDL.Image.LBM │ │ │ │ -sdl2-image-2.1.0.0-3gsARNJxU4G8VGE9QFnjB1:SDL.Image.XV │ │ │ │ -sdl2-image-2.1.0.0-3gsARNJxU4G8VGE9QFnjB1:SDL.Image.JPG │ │ │ │ -sdl2-image-2.1.0.0-3gsARNJxU4G8VGE9QFnjB1:SDL.Image.PNG │ │ │ │ -sdl2-image-2.1.0.0-3gsARNJxU4G8VGE9QFnjB1:SDL.Image.TIF │ │ │ │ -sdl2-image-2.1.0.0-3gsARNJxU4G8VGE9QFnjB1:SDL.Image.WEBP │ │ │ │ -sdl2-image-2.1.0.0-3gsARNJxU4G8VGE9QFnjB1:SDL.Image.InitJPG │ │ │ │ -sdl2-image-2.1.0.0-3gsARNJxU4G8VGE9QFnjB1:SDL.Image.InitPNG │ │ │ │ -sdl2-image-2.1.0.0-3gsARNJxU4G8VGE9QFnjB1:SDL.Image.InitTIF │ │ │ │ -sdl2-image-2.1.0.0-3gsARNJxU4G8VGE9QFnjB1:SDL.Image.InitWEBP │ │ │ │ -SDL.Mixer.wordToFading: unknown Fading value. │ │ │ │ -Mix_LoadWAV_RW │ │ │ │ -SDL.Mixer.decode │ │ │ │ -Mix_LoadMUS_RW │ │ │ │ -SDL.Mixer.decode │ │ │ │ -Mix_QuerySpec │ │ │ │ -SDL.Mixer.queryAudio │ │ │ │ -Mix_RegisterEffect │ │ │ │ -SDL.Raw.Mixer.addEffect │ │ │ │ -Mix_UnregisterEffect │ │ │ │ -SDL.Raw.Mixer.removeEffect │ │ │ │ -SDL.Raw.Mixer.effectPan │ │ │ │ -Mix_SetPanning │ │ │ │ -Mix_FadeInChannelTimed │ │ │ │ -SDL.Mixer.fadeInLimit │ │ │ │ -Mix_PlayChannelTimed │ │ │ │ -SDL.Mixer.playLimit │ │ │ │ -Mix_OpenAudio │ │ │ │ -SDL.Mixer.openAudio │ │ │ │ -SDL.Mixer.fadeInMusicAtMOD │ │ │ │ -Mix_FadeInMusicPos │ │ │ │ -SDL.Mixer.fadeInMusicAt │ │ │ │ -Mix_FadeInMusic │ │ │ │ -SDL.Mixer.fadeInMusic │ │ │ │ -Mix_PlayMusic │ │ │ │ -SDL.Mixer.playMusic │ │ │ │ -SDL.Mixer.setMusicPosition │ │ │ │ -Mix_SetMusicPosition │ │ │ │ -SDL.Mixer.setMusicPositionMOD │ │ │ │ -Mix_Init │ │ │ │ -SDL.Mixer.initialize │ │ │ │ -SDL.Mixer.cIntToOutput: unknown number of channels. │ │ │ │ -Channel │ │ │ │ -AllChannels │ │ │ │ -SDL.Raw.Mixer.effectDistance │ │ │ │ -Mix_SetDistance │ │ │ │ -SDL.Raw.Mixer.effectPosition │ │ │ │ -Mix_SetPosition │ │ │ │ -SDL.Raw.Mixer.effectReverseStereo │ │ │ │ -Mix_SetReverseStereo │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB │ │ │ │ -SDL.Internal.Exception │ │ │ │ -src/SDL/Internal/Exception.hs │ │ │ │ -, audioOutput = │ │ │ │ -, audioFormat = │ │ │ │ -Audio {audioFrequency = │ │ │ │ -SDL.Mixer.wordToFormat: unknown Format. │ │ │ │ -src/SDL/Mixer.hs │ │ │ │ -MusicType │ │ │ │ -'FadingOut │ │ │ │ -'FadingIn │ │ │ │ -'NoFading │ │ │ │ -'Channel │ │ │ │ -HasVolume │ │ │ │ -Loadable │ │ │ │ -'FormatS16_Sys │ │ │ │ -'FormatU16_Sys │ │ │ │ -'FormatS16_MSB │ │ │ │ -'FormatU16_MSB │ │ │ │ -'FormatS16_LSB │ │ │ │ -'FormatU16_LSB │ │ │ │ -'FormatS8 │ │ │ │ -'FormatU8 │ │ │ │ -'InitOGG │ │ │ │ -'InitMP3 │ │ │ │ -'InitMOD │ │ │ │ -'InitFLAC │ │ │ │ -InitFlag │ │ │ │ -SDL.Mixer │ │ │ │ -sdl2-mixer-1.2.0.0-3lUgCxhK5pa6W2C0fmVeVP │ │ │ │ -FadingOut │ │ │ │ -FadingIn │ │ │ │ -NoFading │ │ │ │ -audioOutput │ │ │ │ -audioFormat │ │ │ │ -audioFrequency │ │ │ │ -FormatS16_Sys │ │ │ │ -FormatU16_Sys │ │ │ │ -FormatS16_MSB │ │ │ │ -FormatU16_MSB │ │ │ │ -FormatS16_LSB │ │ │ │ -FormatU16_LSB │ │ │ │ -FormatS8 │ │ │ │ -FormatU8 │ │ │ │ -InitFLAC │ │ │ │ -sdl2-mixer-1.2.0.0-3lUgCxhK5pa6W2C0fmVeVP:SDL.Mixer.CMD │ │ │ │ -sdl2-mixer-1.2.0.0-3lUgCxhK5pa6W2C0fmVeVP:SDL.Mixer.WAV │ │ │ │ -sdl2-mixer-1.2.0.0-3lUgCxhK5pa6W2C0fmVeVP:SDL.Mixer.MOD │ │ │ │ -sdl2-mixer-1.2.0.0-3lUgCxhK5pa6W2C0fmVeVP:SDL.Mixer.MID │ │ │ │ -sdl2-mixer-1.2.0.0-3lUgCxhK5pa6W2C0fmVeVP:SDL.Mixer.OGG │ │ │ │ -sdl2-mixer-1.2.0.0-3lUgCxhK5pa6W2C0fmVeVP:SDL.Mixer.MP3 │ │ │ │ -sdl2-mixer-1.2.0.0-3lUgCxhK5pa6W2C0fmVeVP:SDL.Mixer.FLAC │ │ │ │ -sdl2-mixer-1.2.0.0-3lUgCxhK5pa6W2C0fmVeVP:SDL.Mixer.NoFading │ │ │ │ -sdl2-mixer-1.2.0.0-3lUgCxhK5pa6W2C0fmVeVP:SDL.Mixer.FadingIn │ │ │ │ -sdl2-mixer-1.2.0.0-3lUgCxhK5pa6W2C0fmVeVP:SDL.Mixer.FadingOut │ │ │ │ -sdl2-mixer-1.2.0.0-3lUgCxhK5pa6W2C0fmVeVP:SDL.Mixer.C:HasVolume │ │ │ │ -sdl2-mixer-1.2.0.0-3lUgCxhK5pa6W2C0fmVeVP:SDL.Mixer.C:Loadable │ │ │ │ -sdl2-mixer-1.2.0.0-3lUgCxhK5pa6W2C0fmVeVP:SDL.Mixer.Audio │ │ │ │ -sdl2-mixer-1.2.0.0-3lUgCxhK5pa6W2C0fmVeVP:SDL.Mixer.Mono │ │ │ │ -sdl2-mixer-1.2.0.0-3lUgCxhK5pa6W2C0fmVeVP:SDL.Mixer.Stereo │ │ │ │ -sdl2-mixer-1.2.0.0-3lUgCxhK5pa6W2C0fmVeVP:SDL.Mixer.FormatU8 │ │ │ │ -sdl2-mixer-1.2.0.0-3lUgCxhK5pa6W2C0fmVeVP:SDL.Mixer.FormatS8 │ │ │ │ -sdl2-mixer-1.2.0.0-3lUgCxhK5pa6W2C0fmVeVP:SDL.Mixer.FormatU16_LSB │ │ │ │ -sdl2-mixer-1.2.0.0-3lUgCxhK5pa6W2C0fmVeVP:SDL.Mixer.FormatS16_LSB │ │ │ │ -sdl2-mixer-1.2.0.0-3lUgCxhK5pa6W2C0fmVeVP:SDL.Mixer.FormatU16_MSB │ │ │ │ -sdl2-mixer-1.2.0.0-3lUgCxhK5pa6W2C0fmVeVP:SDL.Mixer.FormatS16_MSB │ │ │ │ -sdl2-mixer-1.2.0.0-3lUgCxhK5pa6W2C0fmVeVP:SDL.Mixer.FormatU16_Sys │ │ │ │ -sdl2-mixer-1.2.0.0-3lUgCxhK5pa6W2C0fmVeVP:SDL.Mixer.FormatS16_Sys │ │ │ │ -sdl2-mixer-1.2.0.0-3lUgCxhK5pa6W2C0fmVeVP:SDL.Mixer.InitFLAC │ │ │ │ -sdl2-mixer-1.2.0.0-3lUgCxhK5pa6W2C0fmVeVP:SDL.Mixer.InitMOD │ │ │ │ -sdl2-mixer-1.2.0.0-3lUgCxhK5pa6W2C0fmVeVP:SDL.Mixer.InitMP3 │ │ │ │ -sdl2-mixer-1.2.0.0-3lUgCxhK5pa6W2C0fmVeVP:SDL.Mixer.InitOGG │ │ │ │ -SDL.Raw.Mixer │ │ │ │ -sdl2-mixer-1.2.0.0-3lUgCxhK5pa6W2C0fmVeVP │ │ │ │ -, chunkVolume = │ │ │ │ -, chunkAlen = │ │ │ │ -, chunkAbuf = │ │ │ │ -Chunk {chunkAllocated = │ │ │ │ -sdl2-mixer-1.2.0.0-3lUgCxhK5pa6W2C0fmVeVP:SDL.Raw.Mixer.Chunk │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'SDLCallFailed │ │ │ │ -'SDLUnexpectedArgument │ │ │ │ -'SDLUnknownHintValue │ │ │ │ -SDL.Exception.SDLException │ │ │ │ -sdlUnknownValue │ │ │ │ -sdlExceptionError │ │ │ │ -sdlFunction │ │ │ │ -SDLUnknownHintValue │ │ │ │ -SDLUnexpectedArgument │ │ │ │ -sdlExceptionCaller │ │ │ │ -SDLCallFailed │ │ │ │ -SDLUnknownHintValue {sdlHint = │ │ │ │ -, sdlUnknownValue = │ │ │ │ -SDLUnexpectedArgument {sdlExceptionCaller = │ │ │ │ -, sdlExceptionError = │ │ │ │ -, sdlFunction = │ │ │ │ -SDLCallFailed {sdlExceptionCaller = │ │ │ │ -src/SDL/Exception.hs:43:18-19|case │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB │ │ │ │ -SDL.Exception │ │ │ │ -SDLException │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Exception.SDLCallFailed │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Exception.SDLUnexpectedArgument │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Exception.SDLUnknownHintValue │ │ │ │ -SDL_SetRenderDrawBlendMode │ │ │ │ -SDL.Video.Renderer.setRenderDrawBlendMode │ │ │ │ -SDL_GetRenderDrawBlendMode │ │ │ │ -SDL.Video.Renderer.getRenderDrawBlendMode │ │ │ │ -SDL_SetRenderDrawColor │ │ │ │ -SDL.Video.setRenderDrawColor │ │ │ │ -SDL_GetRenderDrawColor │ │ │ │ -SDL.Video.Renderer.getRenderDrawColor │ │ │ │ -SDL_RenderSetScale │ │ │ │ -SDL.Video.renderSetScale │ │ │ │ -SDL_RenderSetClipRect │ │ │ │ -SDL.Video.renderSetClipRect │ │ │ │ -SDL_RenderSetViewport │ │ │ │ -SDL.Video.renderSetViewport │ │ │ │ -SDL_SetColorKey │ │ │ │ -SDL.Video.Renderer.setColorKey │ │ │ │ -SDL_SetTextureColorMod │ │ │ │ -SDL.Video.Renderer.setTextureColorMod │ │ │ │ -SDL_GetTextureColorMod │ │ │ │ -SDL.Video.Renderer.getTextureColorMod │ │ │ │ -SDL_SetTextureAlphaMod │ │ │ │ -SDL.Video.Renderer.setTextureAlphaMod │ │ │ │ -SDL_GetTextureAlphaMod │ │ │ │ -SDL.Video.Renderer.getTextureAlphaMod │ │ │ │ -SDL_SetTextureBlendMode │ │ │ │ -SDL.Video.Renderer.setTextureBlendMode │ │ │ │ -SDL_GetTextureBlendMode │ │ │ │ -SDL.Video.Renderer.getTextureBlendMode │ │ │ │ -SDL_SetSurfaceBlendMode │ │ │ │ -SDL.Video.Renderer.setSurfaceBlendMode │ │ │ │ -SDL_GetSurfaceBlendMode │ │ │ │ -SDL.Video.Renderer.getSurfaceBlendMode │ │ │ │ -SDL_SetRenderTarget │ │ │ │ -SDL.Video.Renderer.setRenderTarget │ │ │ │ -SDL_RenderSetLogicalSize │ │ │ │ -SDL.Video.renderSetLogicalSize │ │ │ │ -SDL_UpdateTexture │ │ │ │ -SDL.Video.updateTexture │ │ │ │ -SDL_LockTexture │ │ │ │ -lockTexture │ │ │ │ -SDL_QueryTexture │ │ │ │ -SDL.Video.queryTexture │ │ │ │ -SDL_CreateRGBSurfaceFrom │ │ │ │ -SDL.Video.createRGBSurfaceFrom │ │ │ │ -SDL_FillRect │ │ │ │ -SDL_FillRects │ │ │ │ -SDL_LoadBMP │ │ │ │ -SDL.Video.loadBMP │ │ │ │ -SDL_SetPaletteColors │ │ │ │ -SDL.Video.setPaletteColors │ │ │ │ -SDL_RenderDrawRect │ │ │ │ -SDL.Video.drawRect │ │ │ │ -SDL_RenderDrawRects │ │ │ │ -SDL.Video.drawRects │ │ │ │ -SDL_RenderFillRect │ │ │ │ -SDL.Video.fillRect │ │ │ │ -SDL_RenderFillRects │ │ │ │ -SDL.Video.fillRects │ │ │ │ -SDL_RenderCopyF │ │ │ │ -SDL.Video.copyF │ │ │ │ -SDL_RenderCopyExF │ │ │ │ -SDL.Video.copyExF │ │ │ │ -SDL_RenderDrawLineF │ │ │ │ -SDL.Video.drawLineF │ │ │ │ -SDL_RenderDrawLinesF │ │ │ │ -SDL.Video.drawLinesF │ │ │ │ -SDL_RenderDrawPointF │ │ │ │ -SDL.Video.drawPointF │ │ │ │ -SDL_RenderDrawPointsF │ │ │ │ -SDL.Video.drawPointsF │ │ │ │ -SDL_RenderDrawRectF │ │ │ │ -SDL.Video.drawRectF │ │ │ │ -SDL_RenderDrawRectsF │ │ │ │ -SDL.Video.drawRectsF │ │ │ │ -SDL_RenderFillRectF │ │ │ │ -SDL.Video.fillRectF │ │ │ │ -SDL_RenderFillRectsF │ │ │ │ -SDL.Video.fillRectsF │ │ │ │ -SDL_RenderGeometry │ │ │ │ -SDL.Video.renderGeometry │ │ │ │ -SDL_RenderGeometryRaw │ │ │ │ -SDL.Video.renderGeometryRaw │ │ │ │ -SDL_RenderCopy │ │ │ │ -SDL.Video.copy │ │ │ │ -SDL_RenderCopyEx │ │ │ │ -SDL.Video.copyEx │ │ │ │ -SDL_RenderDrawLines │ │ │ │ -SDL.Video.drawLines │ │ │ │ -SDL_RenderDrawPoints │ │ │ │ -SDL.Video.drawPoints │ │ │ │ -SDL_BlitSurface │ │ │ │ -SDL.Video.blitSurface │ │ │ │ -SDL_GetRenderDriverInfo │ │ │ │ -getRenderDriverInfo │ │ │ │ -SDL_GetRendererInfo │ │ │ │ -getRendererInfo │ │ │ │ -SDL_CreateRGBSurface │ │ │ │ -SDL.Video.createRGBSurface │ │ │ │ -SDL_PixelFormatEnumToMasks │ │ │ │ -SDL.Video.pixelFormatEnumToMasks │ │ │ │ -Unknown value │ │ │ │ -SDL_CreateTexture │ │ │ │ -SDL.Video.Renderer.createTexture │ │ │ │ -SDL_GL_BindTexture │ │ │ │ -SDL.Video.Renderer.glBindTexture │ │ │ │ -SDL_GL_UnbindTexture │ │ │ │ -SDL.Video.Renderer.glUnindTexture │ │ │ │ -SDL_LockSurface │ │ │ │ -lockSurface │ │ │ │ -SDL_UpdateWindowSurface │ │ │ │ -SDL.Video.updateWindowSurface │ │ │ │ -SDL_RenderClear │ │ │ │ -SDL.Video.clear │ │ │ │ -SDL_RenderDrawLine │ │ │ │ -SDL.Video.drawLine │ │ │ │ -SDL_RenderDrawPoint │ │ │ │ -SDL.Video.drawPoint │ │ │ │ -SDL_CreateTextureFromSurface │ │ │ │ -SDL.Video.createTextureFromSurface │ │ │ │ -SDL_GetWindowSurface │ │ │ │ -SDL.Video.getWindowSurface │ │ │ │ -src/SDL/Internal/Exception.hs │ │ │ │ -SDL.Internal.Exception │ │ │ │ -SDL_ConvertSurface │ │ │ │ -SDL.Video.Renderer.convertSurface │ │ │ │ -pred{TextureAccess}: tried to take `pred' of first tag in enumeration │ │ │ │ -succ{TextureAccess}: tried to take `succ' of last tag in enumeration │ │ │ │ -pred{BlendMode}: tried to take `pred' of first tag in enumeration │ │ │ │ -succ{BlendMode}: tried to take `succ' of last tag in enumeration │ │ │ │ -pred{RendererType}: tried to take `pred' of first tag in enumeration │ │ │ │ -succ{RendererType}: tried to take `succ' of last tag in enumeration │ │ │ │ -toEnum{TextureAccess}: tag ( │ │ │ │ -toEnum{BlendMode}: tag ( │ │ │ │ -Rectangle │ │ │ │ -, textureHeight = │ │ │ │ -, textureWidth = │ │ │ │ -, textureAccess = │ │ │ │ -TextureInfo {texturePixelFormat = │ │ │ │ -, rendererInfoMaxTextureHeight = │ │ │ │ -, rendererInfoMaxTextureWidth = │ │ │ │ -, rendererInfoTextureFormats = │ │ │ │ -, rendererInfoNumTextureFormats = │ │ │ │ -, rendererInfoFlags = │ │ │ │ -RendererInfo {rendererInfoName = │ │ │ │ -Unknown │ │ │ │ -toEnum{RendererType}: tag ( │ │ │ │ -) is outside of enumeration's range (0, │ │ │ │ -, rendererTargetTexture = │ │ │ │ -RendererConfig {rendererType = │ │ │ │ -'RendererInfo │ │ │ │ -'RendererConfig │ │ │ │ -'SoftwareRenderer │ │ │ │ -'AcceleratedVSyncRenderer │ │ │ │ -'AcceleratedRenderer │ │ │ │ -'UnacceleratedRenderer │ │ │ │ -'TextureInfo │ │ │ │ -'Unknown │ │ │ │ -'ARGB2101010 │ │ │ │ -'BGRA8888 │ │ │ │ -'ABGR8888 │ │ │ │ -'RGBA8888 │ │ │ │ -'ARGB8888 │ │ │ │ -'BGRX8888 │ │ │ │ -'RGBX8888 │ │ │ │ -'BGRA5551 │ │ │ │ -'ABGR1555 │ │ │ │ -'RGBA5551 │ │ │ │ -'ARGB1555 │ │ │ │ -'BGRA4444 │ │ │ │ -'ABGR4444 │ │ │ │ -'RGBA4444 │ │ │ │ -'ARGB4444 │ │ │ │ -'Index4MSB │ │ │ │ -'Index4LSB │ │ │ │ -'Index1MSB │ │ │ │ -'Index1LSB │ │ │ │ -'Texture │ │ │ │ -'Surface │ │ │ │ -'V_Rectangle │ │ │ │ -'MV_Rectangle │ │ │ │ -'Rectangle │ │ │ │ -'BlendMod │ │ │ │ -'BlendAdditive │ │ │ │ -'BlendAlphaBlend │ │ │ │ -'BlendNone │ │ │ │ -'Palette │ │ │ │ -'SurfacePixelFormat │ │ │ │ -SurfacePixelFormat │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'TextureAccessTarget │ │ │ │ -'TextureAccessStreaming │ │ │ │ -'TextureAccessStatic │ │ │ │ -SDL.Video.Renderer.TextureAccess │ │ │ │ -SDL.Video.Renderer.BlendMode │ │ │ │ -SDL.Video.Renderer.PixelFormat │ │ │ │ -SDL.Video.Renderer.RendererType │ │ │ │ -SDL.Video.Renderer.RendererConfig │ │ │ │ -rendererInfoMaxTextureHeight │ │ │ │ -rendererInfoMaxTextureWidth │ │ │ │ -rendererInfoTextureFormats │ │ │ │ -rendererInfoNumTextureFormats │ │ │ │ -rendererInfoFlags │ │ │ │ -rendererInfoName │ │ │ │ -RendererInfo │ │ │ │ -rendererTargetTexture │ │ │ │ -rendererType │ │ │ │ -SoftwareRenderer │ │ │ │ -AcceleratedVSyncRenderer │ │ │ │ -AcceleratedRenderer │ │ │ │ -UnacceleratedRenderer │ │ │ │ -textureHeight │ │ │ │ -textureWidth │ │ │ │ -textureAccess │ │ │ │ -texturePixelFormat │ │ │ │ -TextureInfo │ │ │ │ -ARGB2101010 │ │ │ │ -BGRA8888 │ │ │ │ -ABGR8888 │ │ │ │ -RGBA8888 │ │ │ │ -ARGB8888 │ │ │ │ -BGRX8888 │ │ │ │ -RGBX8888 │ │ │ │ -BGRA5551 │ │ │ │ -ABGR1555 │ │ │ │ -RGBA5551 │ │ │ │ -ARGB1555 │ │ │ │ -BGRA4444 │ │ │ │ -ABGR4444 │ │ │ │ -RGBA4444 │ │ │ │ -ARGB4444 │ │ │ │ -Index4MSB │ │ │ │ -Index4LSB │ │ │ │ -Index1MSB │ │ │ │ -Index1LSB │ │ │ │ -Rectangle │ │ │ │ -BlendMod │ │ │ │ -BlendAdditive │ │ │ │ -BlendAlphaBlend │ │ │ │ -BlendNone │ │ │ │ -TextureAccessTarget │ │ │ │ -TextureAccessStreaming │ │ │ │ -TextureAccessStatic │ │ │ │ -fromNumber: unknown blend mode: │ │ │ │ -RendererConfig │ │ │ │ -RendererType │ │ │ │ -PixelFormat │ │ │ │ -BlendMode │ │ │ │ -TextureAccess │ │ │ │ -src/SDL/Video/Renderer.hs:1119:19-20|case │ │ │ │ -src/Linear/V2.hs │ │ │ │ -Linear.V2 │ │ │ │ -linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw │ │ │ │ -src/SDL/Video/Renderer.hs │ │ │ │ -SDL.Video.Renderer │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB │ │ │ │ -undefined │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.RendererInfo │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.RendererConfig │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.UnacceleratedRenderer │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.AcceleratedRenderer │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.AcceleratedVSyncRenderer │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.SoftwareRenderer │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.TextureInfo │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.Unknown │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.Index1LSB │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.Index1MSB │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.Index4LSB │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.Index4MSB │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.Index8 │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.RGB332 │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.RGB444 │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.RGB555 │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.BGR555 │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.ARGB4444 │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.RGBA4444 │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.ABGR4444 │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.BGRA4444 │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.ARGB1555 │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.RGBA5551 │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.ABGR1555 │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.BGRA5551 │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.RGB565 │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.BGR565 │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.RGB24 │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.BGR24 │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.RGB888 │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.RGBX8888 │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.BGR888 │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.BGRX8888 │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.ARGB8888 │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.RGBA8888 │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.ABGR8888 │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.BGRA8888 │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.ARGB2101010 │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.YV12 │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.IYUV │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.YUY2 │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.UYVY │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.YVYU │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.Surface │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.Rectangle │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.BlendNone │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.BlendAlphaBlend │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.BlendAdditive │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.BlendMod │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.TextureAccessStatic │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.TextureAccessStreaming │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Video.Renderer.TextureAccessTarget │ │ │ │ -YV12IYUVYUY2UYVYYVYUthrow │ │ │ │ -src/SDL/Internal/Exception.hs │ │ │ │ -SDL.Internal.Exception │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB │ │ │ │ -'C:ToNumber │ │ │ │ -ToNumber │ │ │ │ -'C:FromNumber │ │ │ │ -FromNumber │ │ │ │ -SDL.Internal.Numbered │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Internal.Numbered.C:ToNumber │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Internal.Numbered.C:FromNumber │ │ │ │ -SDL.Raw.Enum │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB │ │ │ │ - for SDL_GameControllerButtonBind │ │ │ │ -src/SDL/Raw/Types.hsc │ │ │ │ -Unknown type │ │ │ │ - for SDL_HapticEffect │ │ │ │ -Atomic {atomicValue = │ │ │ │ -, audioCVTLenRatio = │ │ │ │ -, audioCVTLenMult = │ │ │ │ -, audioCVTLenCvt = │ │ │ │ -, audioCVTLen = │ │ │ │ -, audioCVTBuf = │ │ │ │ -, audioCVTRateIncr = │ │ │ │ -, audioCVTDstFormat = │ │ │ │ -, audioCVTSrcFormat = │ │ │ │ -AudioCVT {audioCVTNeeded = │ │ │ │ -, audioSpecUserdata = │ │ │ │ -, audioSpecCallback = │ │ │ │ -, audioSpecSize = │ │ │ │ -, audioSpecSamples = │ │ │ │ -, audioSpecSilence = │ │ │ │ -, audioSpecChannels = │ │ │ │ -, audioSpecFormat = │ │ │ │ -AudioSpec {audioSpecFreq = │ │ │ │ -, vertexTexCoord = │ │ │ │ -, vertexColor = │ │ │ │ -Vertex {vertexPosition = │ │ │ │ -, colorA = │ │ │ │ -, colorB = │ │ │ │ -, colorG = │ │ │ │ -colorR = │ │ │ │ -, displayModeDriverData = │ │ │ │ -, displayModeRefreshRate = │ │ │ │ -, displayModeH = │ │ │ │ -, displayModeW = │ │ │ │ -DisplayMode {displayModeFormat = │ │ │ │ -, fingerPressure = │ │ │ │ -, fingerY = │ │ │ │ -, fingerX = │ │ │ │ -Finger {fingerID = │ │ │ │ -GameControllerButtonBindHat {gameControllerButtonBindHat = │ │ │ │ -GameControllerButtonBindAxis {gameControllerButtonBindAxis = │ │ │ │ -GameControllerButtonBindNone │ │ │ │ -src/SDL/Raw/Types.hsc:844:13-14|case │ │ │ │ -, hapticCustomFadeLevel = │ │ │ │ -, hapticCustomFadeLength = │ │ │ │ -, hapticCustomAttackLevel = │ │ │ │ -, hapticCustomAttackLength = │ │ │ │ -, hapticCustomData = │ │ │ │ -, hapticCustomSamples = │ │ │ │ -, hapticCustomPeriod = │ │ │ │ -, hapticCustomChannels = │ │ │ │ -, hapticCustomInterval = │ │ │ │ -, hapticCustomButton = │ │ │ │ -, hapticCustomDelay = │ │ │ │ -, hapticCustomLength = │ │ │ │ -, hapticCustomDirection = │ │ │ │ -HapticCustom {hapticEffectType = │ │ │ │ -, hapticLeftRightSmallMagnitude = │ │ │ │ -, hapticLeftRightLargeMagnitude = │ │ │ │ -, hapticLeftRightLength = │ │ │ │ -HapticLeftRight {hapticEffectType = │ │ │ │ -, hapticRampFadeLevel = │ │ │ │ -, hapticRampFadeLength = │ │ │ │ -, hapticRampAttackLevel = │ │ │ │ -, hapticRampAttackLength = │ │ │ │ -, hapticRampEnd = │ │ │ │ -, hapticRampStart = │ │ │ │ -, hapticRampInterval = │ │ │ │ -, hapticRampButton = │ │ │ │ -, hapticRampDelay = │ │ │ │ -, hapticRampLength = │ │ │ │ -, hapticRampDirection = │ │ │ │ -HapticRamp {hapticEffectType = │ │ │ │ -, hapticConditionCenter = │ │ │ │ -, hapticConditionDeadband = │ │ │ │ -, hapticConditionLeftCoeff = │ │ │ │ -, hapticConditionRightCoeff = │ │ │ │ -, hapticConditionLeftSat = │ │ │ │ -, hapticConditionRightSat = │ │ │ │ -, hapticConditionInterval = │ │ │ │ -, hapticConditionButton = │ │ │ │ -, hapticConditionDelay = │ │ │ │ -, hapticConditionLength = │ │ │ │ -HapticCondition {hapticEffectType = │ │ │ │ -, hapticPeriodicFadeLevel = │ │ │ │ -, hapticPeriodicFadeLength = │ │ │ │ -, hapticPeriodicAttackLevel = │ │ │ │ -, hapticPeriodicAttackLength = │ │ │ │ -, hapticPeriodicPhase = │ │ │ │ -, hapticPeriodicOffset = │ │ │ │ -, hapticPeriodicMagnitude = │ │ │ │ -, hapticPeriodicPeriod = │ │ │ │ -, hapticPeriodicInterval = │ │ │ │ -, hapticPeriodicButton = │ │ │ │ -, hapticPeriodicDelay = │ │ │ │ -, hapticPeriodicLength = │ │ │ │ -, hapticPeriodicDirection = │ │ │ │ -HapticPeriodic {hapticEffectType = │ │ │ │ -, hapticConstantFadeLevel = │ │ │ │ -, hapticConstantFadeLength = │ │ │ │ -, hapticConstantAttackLevel = │ │ │ │ -, hapticConstantAttackLength = │ │ │ │ -, hapticConstantLevel = │ │ │ │ -, hapticConstantInterval = │ │ │ │ -, hapticConstantButton = │ │ │ │ -, hapticConstantDelay = │ │ │ │ -, hapticConstantLength = │ │ │ │ -, hapticConstantDirection = │ │ │ │ -HapticConstant {hapticEffectType = │ │ │ │ -, hapticDirectionZ = │ │ │ │ -, hapticDirectionY = │ │ │ │ -, hapticDirectionX = │ │ │ │ -hapticDirectionType = │ │ │ │ -HapticDirection { │ │ │ │ -src/SDL/Raw/Types.hsc:980:13-14|case │ │ │ │ -JoystickGUID {joystickGUID = │ │ │ │ -UnknownEvent {eventType = │ │ │ │ -ClipboardUpdateEvent {eventType = │ │ │ │ -, dropEventFile = │ │ │ │ -DropEvent {eventType = │ │ │ │ -, dollarGestureEventY = │ │ │ │ -, dollarGestureEventX = │ │ │ │ -, dollarGestureEventError = │ │ │ │ -, dollarGestureEventNumFingers = │ │ │ │ -, dollarGestureEventGestureID = │ │ │ │ -, dollarGestureEventTouchID = │ │ │ │ -DollarGestureEvent {eventType = │ │ │ │ -, multiGestureEventNumFingers = │ │ │ │ -, multiGestureEventY = │ │ │ │ -, multiGestureEventX = │ │ │ │ -, multiGestureEventDDist = │ │ │ │ -, multiGestureEventDTheta = │ │ │ │ -, multiGestureEventTouchID = │ │ │ │ -MultiGestureEvent {eventType = │ │ │ │ -, touchFingerEventPressure = │ │ │ │ -, touchFingerEventDY = │ │ │ │ -, touchFingerEventDX = │ │ │ │ -, touchFingerEventY = │ │ │ │ -, touchFingerEventX = │ │ │ │ -, touchFingerEventFingerID = │ │ │ │ -, touchFingerEventTouchID = │ │ │ │ -TouchFingerEvent {eventType = │ │ │ │ -, sysWMEventMsg = │ │ │ │ -SysWMEvent {eventType = │ │ │ │ -, userEventData2 = │ │ │ │ -, userEventData1 = │ │ │ │ -, userEventCode = │ │ │ │ -, userEventWindowID = │ │ │ │ -UserEvent {eventType = │ │ │ │ -QuitEvent {eventType = │ │ │ │ -, audioDeviceEventIsCapture = │ │ │ │ -, audioDeviceEventWhich = │ │ │ │ -AudioDeviceEvent {eventType = │ │ │ │ -, controllerDeviceEventWhich = │ │ │ │ -ControllerDeviceEvent {eventType = │ │ │ │ -, controllerButtonEventState = │ │ │ │ -, controllerButtonEventButton = │ │ │ │ -, controllerButtonEventWhich = │ │ │ │ -ControllerButtonEvent {eventType = │ │ │ │ -, controllerAxisEventValue = │ │ │ │ -, controllerAxisEventAxis = │ │ │ │ -, controllerAxisEventWhich = │ │ │ │ -ControllerAxisEvent {eventType = │ │ │ │ -, joyDeviceEventWhich = │ │ │ │ -JoyDeviceEvent {eventType = │ │ │ │ -, joyButtonEventState = │ │ │ │ -, joyButtonEventButton = │ │ │ │ -, joyButtonEventWhich = │ │ │ │ -JoyButtonEvent {eventType = │ │ │ │ -, joyHatEventValue = │ │ │ │ -, joyHatEventHat = │ │ │ │ -, joyHatEventWhich = │ │ │ │ -JoyHatEvent {eventType = │ │ │ │ -, joyBallEventYRel = │ │ │ │ -, joyBallEventXRel = │ │ │ │ -, joyBallEventBall = │ │ │ │ -, joyBallEventWhich = │ │ │ │ -JoyBallEvent {eventType = │ │ │ │ -, joyAxisEventValue = │ │ │ │ -, joyAxisEventAxis = │ │ │ │ -, joyAxisEventWhich = │ │ │ │ -JoyAxisEvent {eventType = │ │ │ │ -, mouseWheelEventDirection = │ │ │ │ -, mouseWheelEventY = │ │ │ │ -, mouseWheelEventX = │ │ │ │ -, mouseWheelEventWhich = │ │ │ │ -, mouseWheelEventWindowID = │ │ │ │ -MouseWheelEvent {eventType = │ │ │ │ -, mouseButtonEventY = │ │ │ │ -, mouseButtonEventX = │ │ │ │ -, mouseButtonEventClicks = │ │ │ │ -, mouseButtonEventState = │ │ │ │ -, mouseButtonEventButton = │ │ │ │ -, mouseButtonEventWhich = │ │ │ │ -, mouseButtonEventWindowID = │ │ │ │ -MouseButtonEvent {eventType = │ │ │ │ -, mouseMotionEventYRel = │ │ │ │ -, mouseMotionEventXRel = │ │ │ │ -, mouseMotionEventY = │ │ │ │ -, mouseMotionEventX = │ │ │ │ -, mouseMotionEventState = │ │ │ │ -, mouseMotionEventWhich = │ │ │ │ -, mouseMotionEventWindowID = │ │ │ │ -MouseMotionEvent {eventType = │ │ │ │ -KeymapChangedEvent {eventType = │ │ │ │ -, textInputEventText = │ │ │ │ -, textInputEventWindowID = │ │ │ │ -TextInputEvent {eventType = │ │ │ │ -, textEditingEventLength = │ │ │ │ -, textEditingEventStart = │ │ │ │ -, textEditingEventText = │ │ │ │ -, textEditingEventWindowID = │ │ │ │ -TextEditingEvent {eventType = │ │ │ │ -, keyboardEventKeysym = │ │ │ │ -, keyboardEventRepeat = │ │ │ │ -, keyboardEventState = │ │ │ │ -, keyboardEventWindowID = │ │ │ │ -KeyboardEvent {eventType = │ │ │ │ -, windowEventData2 = │ │ │ │ -, windowEventData1 = │ │ │ │ -, windowEventEvent = │ │ │ │ -, windowEventWindowID = │ │ │ │ -, eventTimestamp = │ │ │ │ -WindowEvent {eventType = │ │ │ │ -, keysymMod = │ │ │ │ -, keysymKeycode = │ │ │ │ -Keysym {keysymScancode = │ │ │ │ -src/SDL/Raw/Types.hsc:477:13-14|case │ │ │ │ -, messageBoxButtonText = │ │ │ │ -, messageBoxButtonButtonID = │ │ │ │ -MessageBoxButtonData {messageBoxButtonDataFlags = │ │ │ │ -, messageBoxColorSchemeColorButtonSelected = │ │ │ │ -, messageBoxColorSchemeColorButtonBackground = │ │ │ │ -, messageBoxColorSchemeColorButtonBorder = │ │ │ │ -, messageBoxColorSchemeColorText = │ │ │ │ -MessageBoxColorScheme {messageBoxColorSchemeColorBackground = │ │ │ │ -, messageBoxColorB = │ │ │ │ -, messageBoxColorG = │ │ │ │ -messageBoxColorR = │ │ │ │ -MessageBoxColor { │ │ │ │ -, messageBoxDataColorScheme = │ │ │ │ -, messageBoxDataButtons = │ │ │ │ -, messageBoxDataNumButtons = │ │ │ │ -, messageBoxDataMessage = │ │ │ │ -, messageBoxDataTitle = │ │ │ │ -, messageBoxDataWindow = │ │ │ │ -MessageBoxData {messageBoxDataFlags = │ │ │ │ -, paletteColors = │ │ │ │ -Palette {paletteNColors = │ │ │ │ -, pixelFormatAMask = │ │ │ │ -, pixelFormatBMask = │ │ │ │ -, pixelFormatGMask = │ │ │ │ -, pixelFormatRMask = │ │ │ │ -, pixelFormatBytesPerPixel = │ │ │ │ -, pixelFormatBitsPerPixel = │ │ │ │ -, pixelFormatPalette = │ │ │ │ -PixelFormat {pixelFormatFormat = │ │ │ │ -, pointY = │ │ │ │ -Point {pointX = │ │ │ │ -, surfaceRefcount = │ │ │ │ -, surfaceClipRect = │ │ │ │ -, surfaceUserdata = │ │ │ │ -, surfacePixels = │ │ │ │ -, surfaceH = │ │ │ │ -, surfaceW = │ │ │ │ -Surface {surfaceFormat = │ │ │ │ -, rectH = │ │ │ │ -, rectW = │ │ │ │ -, rectY = │ │ │ │ -rectX = │ │ │ │ -, fPointY = │ │ │ │ -FPoint {fPointX = │ │ │ │ -, fRectH = │ │ │ │ -, fRectW = │ │ │ │ -, fRectY = │ │ │ │ -FRect {fRectX = │ │ │ │ -, rendererInfoMaxTextureHeight = │ │ │ │ -, rendererInfoMaxTextureWidth = │ │ │ │ -, rendererInfoTextureFormats = │ │ │ │ -, rendererInfoNumTextureFormats = │ │ │ │ -, rendererInfoFlags = │ │ │ │ -RendererInfo {rendererInfoName = │ │ │ │ -, rwopsType = │ │ │ │ -, rwopsClose = │ │ │ │ -, rwopsWrite = │ │ │ │ -, rwopsRead = │ │ │ │ -, rwopsSeek = │ │ │ │ -rwopsSize = │ │ │ │ -, versionPatch = │ │ │ │ -, versionMinor = │ │ │ │ -versionMajor = │ │ │ │ -Version { │ │ │ │ -gameControllerButtonBindHatMask │ │ │ │ -gameControllerButtonBindHat │ │ │ │ -gameControllerButtonBindAxis │ │ │ │ -gameControllerButtonBindButton │ │ │ │ -hapticCustomFadeLevel │ │ │ │ -hapticCustomFadeLength │ │ │ │ -hapticCustomAttackLevel │ │ │ │ -hapticCustomAttackLength │ │ │ │ -hapticCustomData │ │ │ │ -hapticCustomSamples │ │ │ │ -hapticCustomPeriod │ │ │ │ -hapticCustomChannels │ │ │ │ -hapticCustomInterval │ │ │ │ -hapticCustomButton │ │ │ │ -hapticCustomDelay │ │ │ │ -hapticCustomLength │ │ │ │ -hapticCustomDirection │ │ │ │ -hapticLeftRightSmallMagnitude │ │ │ │ -hapticLeftRightLargeMagnitude │ │ │ │ -hapticLeftRightLength │ │ │ │ -hapticRampFadeLevel │ │ │ │ -hapticRampFadeLength │ │ │ │ -hapticRampAttackLevel │ │ │ │ -hapticRampAttackLength │ │ │ │ -hapticRampEnd │ │ │ │ -hapticRampStart │ │ │ │ -hapticRampInterval │ │ │ │ -hapticRampButton │ │ │ │ -hapticRampDelay │ │ │ │ -hapticRampLength │ │ │ │ -hapticRampDirection │ │ │ │ -hapticConditionCenter │ │ │ │ -hapticConditionDeadband │ │ │ │ -hapticConditionLeftCoeff │ │ │ │ -hapticConditionRightCoeff │ │ │ │ -hapticConditionLeftSat │ │ │ │ -hapticConditionRightSat │ │ │ │ -hapticConditionInterval │ │ │ │ -hapticConditionButton │ │ │ │ -hapticConditionDelay │ │ │ │ -hapticConditionLength │ │ │ │ -hapticPeriodicFadeLevel │ │ │ │ -hapticPeriodicFadeLength │ │ │ │ -hapticPeriodicAttackLevel │ │ │ │ -hapticPeriodicAttackLength │ │ │ │ -hapticPeriodicPhase │ │ │ │ -hapticPeriodicOffset │ │ │ │ -hapticPeriodicMagnitude │ │ │ │ -hapticPeriodicPeriod │ │ │ │ -hapticPeriodicInterval │ │ │ │ -hapticPeriodicButton │ │ │ │ -hapticPeriodicDelay │ │ │ │ -hapticPeriodicLength │ │ │ │ -hapticPeriodicDirection │ │ │ │ -hapticConstantFadeLevel │ │ │ │ -hapticConstantFadeLength │ │ │ │ -hapticConstantAttackLevel │ │ │ │ -hapticConstantAttackLength │ │ │ │ -hapticConstantLevel │ │ │ │ -hapticConstantInterval │ │ │ │ -hapticConstantButton │ │ │ │ -hapticConstantDelay │ │ │ │ -hapticConstantLength │ │ │ │ -hapticConstantDirection │ │ │ │ -dropEventFile │ │ │ │ -dollarGestureEventY │ │ │ │ -dollarGestureEventX │ │ │ │ -dollarGestureEventError │ │ │ │ -dollarGestureEventNumFingers │ │ │ │ -dollarGestureEventGestureID │ │ │ │ -dollarGestureEventTouchID │ │ │ │ -multiGestureEventNumFingers │ │ │ │ -multiGestureEventY │ │ │ │ -multiGestureEventX │ │ │ │ -multiGestureEventDDist │ │ │ │ -multiGestureEventDTheta │ │ │ │ -multiGestureEventTouchID │ │ │ │ -touchFingerEventPressure │ │ │ │ -touchFingerEventDY │ │ │ │ -touchFingerEventDX │ │ │ │ -touchFingerEventY │ │ │ │ -touchFingerEventX │ │ │ │ -touchFingerEventFingerID │ │ │ │ -touchFingerEventTouchID │ │ │ │ -sysWMEventMsg │ │ │ │ -userEventData2 │ │ │ │ -userEventData1 │ │ │ │ -userEventCode │ │ │ │ -userEventWindowID │ │ │ │ -audioDeviceEventIsCapture │ │ │ │ -audioDeviceEventWhich │ │ │ │ -controllerDeviceEventWhich │ │ │ │ -controllerButtonEventState │ │ │ │ -controllerButtonEventButton │ │ │ │ -controllerButtonEventWhich │ │ │ │ -controllerAxisEventValue │ │ │ │ -controllerAxisEventAxis │ │ │ │ -controllerAxisEventWhich │ │ │ │ -joyDeviceEventWhich │ │ │ │ -joyButtonEventState │ │ │ │ -joyButtonEventButton │ │ │ │ -joyButtonEventWhich │ │ │ │ -joyHatEventValue │ │ │ │ -joyHatEventHat │ │ │ │ -joyHatEventWhich │ │ │ │ -joyBallEventYRel │ │ │ │ -joyBallEventXRel │ │ │ │ -joyBallEventBall │ │ │ │ -joyBallEventWhich │ │ │ │ -joyAxisEventValue │ │ │ │ -joyAxisEventAxis │ │ │ │ -joyAxisEventWhich │ │ │ │ -mouseWheelEventDirection │ │ │ │ -mouseWheelEventY │ │ │ │ -mouseWheelEventX │ │ │ │ -mouseWheelEventWhich │ │ │ │ -mouseWheelEventWindowID │ │ │ │ -mouseButtonEventY │ │ │ │ -mouseButtonEventX │ │ │ │ -mouseButtonEventClicks │ │ │ │ -mouseButtonEventState │ │ │ │ -mouseButtonEventButton │ │ │ │ -mouseButtonEventWhich │ │ │ │ -mouseButtonEventWindowID │ │ │ │ -mouseMotionEventYRel │ │ │ │ -mouseMotionEventXRel │ │ │ │ -mouseMotionEventY │ │ │ │ -mouseMotionEventX │ │ │ │ -mouseMotionEventState │ │ │ │ -mouseMotionEventWhich │ │ │ │ -mouseMotionEventWindowID │ │ │ │ -textInputEventText │ │ │ │ -textInputEventWindowID │ │ │ │ -textEditingEventLength │ │ │ │ -textEditingEventStart │ │ │ │ -textEditingEventText │ │ │ │ -textEditingEventWindowID │ │ │ │ -keyboardEventKeysym │ │ │ │ -keyboardEventRepeat │ │ │ │ -keyboardEventState │ │ │ │ -keyboardEventWindowID │ │ │ │ -windowEventData2 │ │ │ │ -windowEventData1 │ │ │ │ -windowEventEvent │ │ │ │ -windowEventWindowID │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB │ │ │ │ -SDL.Raw.Types │ │ │ │ -PixelFormat │ │ │ │ -GameControllerButtonBindButton {gameControllerButtonBindButton = │ │ │ │ -GameControllerButtonBindButton {gameControllerButtonBindButton = │ │ │ │ -, gameControllerButtonBindHatMask = │ │ │ │ -, gameControllerButtonBindHatMask = │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.Version │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.Surface │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.RWops │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.RendererInfo │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.Vertex │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.FRect │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.FPoint │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.Rect │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.Point │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.PixelFormat │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.Palette │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.MessageBoxData │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.MessageBoxColorScheme │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.MessageBoxColor │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.MessageBoxButtonData │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.WindowEvent │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.KeyboardEvent │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.TextEditingEvent │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.TextInputEvent │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.KeymapChangedEvent │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.MouseMotionEvent │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.MouseButtonEvent │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.MouseWheelEvent │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.JoyAxisEvent │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.JoyBallEvent │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.JoyHatEvent │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.JoyButtonEvent │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.JoyDeviceEvent │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.ControllerAxisEvent │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.ControllerButtonEvent │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.ControllerDeviceEvent │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.AudioDeviceEvent │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.QuitEvent │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.UserEvent │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.SysWMEvent │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.TouchFingerEvent │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.MultiGestureEvent │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.DollarGestureEvent │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.DropEvent │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.ClipboardUpdateEvent │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.UnknownEvent │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.Keysym │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.JoystickGUID │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.HapticConstant │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.HapticPeriodic │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.HapticCondition │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.HapticRamp │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.HapticLeftRight │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.HapticCustom │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.HapticDirection │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.GameControllerButtonBindNone │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.GameControllerButtonBindButton │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.GameControllerButtonBindAxis │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.GameControllerButtonBindHat │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.Finger │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.DisplayMode │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.Color │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.AudioSpec │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.AudioCVT │ │ │ │ -sdl2-2.5.5.1-BYBMCKGqXDRhgqJFirFPB:SDL.Raw.Types.Atomic │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -Linear.Affine │ │ │ │ -linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw │ │ │ │ -Linear.Affine.Point │ │ │ │ -leafHashCode │ │ │ │ -Data/HashMap/Internal.hs:(1610,5)-(1674,20)|function go │ │ │ │ -./Data/HashMap/Internal.hs │ │ │ │ -Data.HashMap.Internal │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ -src/Data/Vector/Generic.hs │ │ │ │ -Data.Vector.Generic │ │ │ │ -src/Data/Vector/Generic/Mutable.hs │ │ │ │ -Data.Vector.Generic.Mutable │ │ │ │ -checkLength │ │ │ │ -src/Data/Vector/Internal/Check.hs │ │ │ │ -Data.Vector.Internal.Check │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -checkError │ │ │ │ -linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw:Linear.Affine.C:Affine │ │ │ │ -'C:Epsilon │ │ │ │ -Linear.Epsilon │ │ │ │ -linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw │ │ │ │ -linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw:Linear.Epsilon.C:Epsilon │ │ │ │ -Linear.Metric │ │ │ │ -linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw │ │ │ │ -linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw:Linear.Metric.C:Metric │ │ │ │ -'Counterclockwise │ │ │ │ -'Clockwise │ │ │ │ -'Coplanar │ │ │ │ -LinePass │ │ │ │ -'MV_Plucker │ │ │ │ -'V_Plucker │ │ │ │ -'Plucker │ │ │ │ -Counterclockwise │ │ │ │ -Clockwise │ │ │ │ -Coplanar │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -src/Linear/Plucker.hs │ │ │ │ -Linear.Plucker │ │ │ │ -linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw │ │ │ │ -undefined │ │ │ │ -src/Data/Vector/Generic.hs │ │ │ │ -Data.Vector.Generic │ │ │ │ -checkIndex │ │ │ │ -src/Data/Vector/Internal/Check.hs │ │ │ │ -Data.Vector.Internal.Check │ │ │ │ -checkError │ │ │ │ -src/Data/Vector.hs │ │ │ │ -Data.Vector │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -Plucker │ │ │ │ -linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw:Linear.Plucker.Coplanar │ │ │ │ -linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw:Linear.Plucker.Clockwise │ │ │ │ -linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw:Linear.Plucker.Counterclockwise │ │ │ │ -linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw:Linear.Plucker.MV_Plucker │ │ │ │ -linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw:Linear.Plucker.V_Plucker │ │ │ │ -linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw:Linear.Plucker.Plucker │ │ │ │ -maximum: empty structure │ │ │ │ -minimum: empty structure │ │ │ │ -Quaternion │ │ │ │ -src/Data/Vector/Generic.hs │ │ │ │ -Data.Vector.Generic │ │ │ │ -checkIndex │ │ │ │ -src/Data/Vector/Internal/Check.hs │ │ │ │ -Data.Vector.Internal.Check │ │ │ │ -checkError │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -Data.Vector │ │ │ │ -src/Data/Vector.hs │ │ │ │ -undefined │ │ │ │ -Type: [a] -> ShowS │ │ │ │ -In module `Linear.Quaternion' │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -Linear.Quaternion.Quaternion │ │ │ │ -Quaternion │ │ │ │ -'Quaternion │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'V_Quaternion │ │ │ │ -'MV_Quaternion │ │ │ │ -Complicated │ │ │ │ -Hamiltonian │ │ │ │ -src/Linear/Quaternion.hs │ │ │ │ -Linear.Quaternion │ │ │ │ -linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw │ │ │ │ -linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw:Linear.Quaternion.C:Hamiltonian │ │ │ │ -linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw:Linear.Quaternion.C:Complicated │ │ │ │ -linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw:Linear.Quaternion.MV_Quaternion │ │ │ │ -linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw:Linear.Quaternion.V_Quaternion │ │ │ │ -linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw:Linear.Quaternion.Quaternion │ │ │ │ -ReifiedDim │ │ │ │ -checkLength │ │ │ │ -src/Data/Vector/Generic/Mutable.hs │ │ │ │ -Data.Vector.Generic.Mutable │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -variadic │ │ │ │ -Linear.V.V │ │ │ │ -negative index ( │ │ │ │ -V {toVector = │ │ │ │ -toVector │ │ │ │ -src/Data/Vector/Generic.hs │ │ │ │ -Data.Vector.Generic │ │ │ │ -checkIndex │ │ │ │ -src/Data/Vector/Internal/Check.hs │ │ │ │ -Data.Vector.Internal.Check │ │ │ │ -checkError │ │ │ │ -src/Data/Vector.hs │ │ │ │ -Data.Vector │ │ │ │ -src/Linear/V.hs │ │ │ │ -Linear.V │ │ │ │ -linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw │ │ │ │ -undefined │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -Arg: $dDim │ │ │ │ -Type: Dim n │ │ │ │ -In module `Linear.V' │ │ │ │ -src/Data/Vector/Fusion/Bundle/Monadic.hs │ │ │ │ -Data.Vector.Fusion.Bundle.Monadic │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -foldl1M' │ │ │ │ -src/Data/Stream/Monadic.hs │ │ │ │ -Data.Stream.Monadic │ │ │ │ -vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk │ │ │ │ -linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw:Linear.V.C:Finite │ │ │ │ -linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw:Linear.V.MV_VN │ │ │ │ -linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw:Linear.V.V_VN │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -Linear.V0.V0 │ │ │ │ -toEnum{V0}: tag ( │ │ │ │ -) is outside of enumeration's range (0, │ │ │ │ -succ{V0}: tried to take `succ' of last tag in enumeration │ │ │ │ -pred{V0}: tried to take `pred' of first tag in enumeration │ │ │ │ -src/Linear/V0.hs │ │ │ │ -Linear.V0 │ │ │ │ -linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -foldl1: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -minimum: empty structure │ │ │ │ -linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw:Linear.V0.V0 │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -Linear.V1.V1 │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -Linear.V1 │ │ │ │ -linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw │ │ │ │ -src/Data/Vector/Generic.hs │ │ │ │ -Data.Vector.Generic │ │ │ │ -checkIndex │ │ │ │ -src/Data/Vector/Internal/Check.hs │ │ │ │ -Data.Vector.Internal.Check │ │ │ │ -checkError │ │ │ │ -src/Data/Vector.hs │ │ │ │ -Data.Vector │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -Linear.V2.V2 │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -src/Linear/V2.hs │ │ │ │ -Linear.V2 │ │ │ │ -linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw │ │ │ │ -undefined │ │ │ │ -src/Data/Vector/Generic.hs │ │ │ │ -Data.Vector.Generic │ │ │ │ -checkIndex │ │ │ │ -src/Data/Vector/Internal/Check.hs │ │ │ │ -Data.Vector.Internal.Check │ │ │ │ -checkError │ │ │ │ -src/Data/Vector.hs │ │ │ │ -Data.Vector │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw:Linear.V2.C:R2 │ │ │ │ -linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw:Linear.V2.MV_V2 │ │ │ │ -linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw:Linear.V2.V_V2 │ │ │ │ -linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw:Linear.V2.V2 │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -Linear.V3.V3 │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -src/Linear/V3.hs │ │ │ │ -Linear.V3 │ │ │ │ -linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw │ │ │ │ -undefined │ │ │ │ -src/Data/Vector/Generic.hs │ │ │ │ -Data.Vector.Generic │ │ │ │ -checkIndex │ │ │ │ -src/Data/Vector/Internal/Check.hs │ │ │ │ -Data.Vector.Internal.Check │ │ │ │ -checkError │ │ │ │ -src/Data/Vector.hs │ │ │ │ -Data.Vector │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw:Linear.V3.C:R3 │ │ │ │ -linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw:Linear.V3.MV_V3 │ │ │ │ -linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw:Linear.V3.V_V3 │ │ │ │ -linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw:Linear.V3.V3 │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -Linear.V4.V4 │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -src/Linear/V4.hs │ │ │ │ -Linear.V4 │ │ │ │ -linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw │ │ │ │ -undefined │ │ │ │ -src/Data/Vector/Generic.hs │ │ │ │ -Data.Vector.Generic │ │ │ │ -checkIndex │ │ │ │ -src/Data/Vector/Internal/Check.hs │ │ │ │ -Data.Vector.Internal.Check │ │ │ │ -checkError │ │ │ │ -src/Data/Vector.hs │ │ │ │ -Data.Vector │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw:Linear.V4.C:R4 │ │ │ │ -linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw:Linear.V4.MV_V4 │ │ │ │ -linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw:Linear.V4.V_V4 │ │ │ │ -linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw:Linear.V4.V4 │ │ │ │ -Additive │ │ │ │ -GAdditive │ │ │ │ -Linear.Vector │ │ │ │ -linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw │ │ │ │ -leafHashCode │ │ │ │ -Data/HashMap/Internal.hs:(1610,5)-(1674,20)|function go │ │ │ │ -./Data/HashMap/Internal.hs │ │ │ │ -Data.HashMap.Internal │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ -src/Data/Vector/Generic.hs │ │ │ │ -Data.Vector.Generic │ │ │ │ -src/Data/Vector/Generic/Mutable.hs │ │ │ │ -Data.Vector.Generic.Mutable │ │ │ │ -checkLength │ │ │ │ -src/Data/Vector/Internal/Check.hs │ │ │ │ -Data.Vector.Internal.Check │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -checkError │ │ │ │ -linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw:Linear.Vector.C:Additive │ │ │ │ -linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw:Linear.Vector.C:GAdditive │ │ │ │ -'C:TrivialConjugate │ │ │ │ -TrivialConjugate │ │ │ │ -'C:Conjugate │ │ │ │ -Conjugate │ │ │ │ -Linear.Conjugate │ │ │ │ -linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw │ │ │ │ -linear-1.23.2-JMSKxx8fnUvJzPdSngx3Sw:Linear.Conjugate.C:Conjugate │ │ │ │ -System.Random │ │ │ │ -random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu │ │ │ │ -random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.C:Random │ │ │ │ -StdGen {unStdGen = │ │ │ │ -StateGen {unStateGen = │ │ │ │ -'StateGen │ │ │ │ -StateGen │ │ │ │ -'C:RandomGen │ │ │ │ -RandomGen │ │ │ │ -UniformRange │ │ │ │ -GUniform │ │ │ │ -'StateGenM │ │ │ │ -StateGenM │ │ │ │ -FrozenGen │ │ │ │ -'C:StatefulGen │ │ │ │ -StatefulGen │ │ │ │ -System.Random.Internal │ │ │ │ -random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu │ │ │ │ -random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.Internal.C:RandomGen │ │ │ │ -random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.Internal.StateGenM │ │ │ │ -random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.Internal.MBA │ │ │ │ -random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.Internal.C:FrozenGen │ │ │ │ -random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.Internal.C:StatefulGen │ │ │ │ -'C:Finite │ │ │ │ -Cardinality │ │ │ │ -GFinite: V1 has no inhabitants │ │ │ │ -src/System/Random/GFinite.hs │ │ │ │ -System.Random.GFinite │ │ │ │ -random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu │ │ │ │ -src/System/Random/GFinite.hs:32:13-14|case │ │ │ │ -random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.GFinite.C:Finite │ │ │ │ -random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.GFinite.C:GFinite │ │ │ │ -random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.GFinite.Shift │ │ │ │ -random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.GFinite.Card │ │ │ │ -bitmaskWithRejection64 0 │ │ │ │ -bitmaskWithRejection32 0 │ │ │ │ -src/System/Random/SplitMix.hs │ │ │ │ -System.Random.SplitMix │ │ │ │ -splitmix-0.1.3.1-BGsvUIXPkVcIniKN76yOBb │ │ │ │ -splitmix-0.1.3.1-BGsvUIXPkVcIniKN76yOBb:System.Random.SplitMix.SMGen │ │ │ │ -bitmaskWithRejection32 0 │ │ │ │ -bitmaskWithRejection64 0 │ │ │ │ -src/System/Random/SplitMix32.hs │ │ │ │ -System.Random.SplitMix32 │ │ │ │ -splitmix-0.1.3.1-BGsvUIXPkVcIniKN76yOBb │ │ │ │ -splitmix-0.1.3.1-BGsvUIXPkVcIniKN76yOBb:System.Random.SplitMix32.SMGen │ │ │ │ -'Indexing64 │ │ │ │ -Indexing64 │ │ │ │ -'Indexing │ │ │ │ -Indexing │ │ │ │ -'Indexed │ │ │ │ -Indexable │ │ │ │ -Conjoined │ │ │ │ -Control.Lens.Internal.Indexed │ │ │ │ -lens-5.3.5-9X3gjelxxIgFdlYBTMPJ5j │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -lens-5.3.5-9X3gjelxxIgFdlYBTMPJ5j:Control.Lens.Internal.Indexed.C:Indexable │ │ │ │ -lens-5.3.5-9X3gjelxxIgFdlYBTMPJ5j:Control.Lens.Internal.Indexed.C:Conjoined │ │ │ │ -invalid slice │ │ │ │ -index out of bounds │ │ │ │ -negative length │ │ │ │ -'Internal │ │ │ │ -checkError │ │ │ │ -internalError │ │ │ │ -*** Please submit a bug report at http://github.com/haskell/vector │ │ │ │ -*** Internal error in package vector *** │ │ │ │ -src/Data/Vector/Internal/Check.hs │ │ │ │ -Data.Vector.Internal.Check │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Internal.Check.Bounds │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Internal.Check.Unsafe │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Internal.Check.Internal │ │ │ │ -Data.Vector.Fusion.Bundle.Size.checkedAdd: overflow: │ │ │ │ -Data.Vector.Fusion.Bundle.Size.checkedSubtract: underflow: │ │ │ │ -'Unknown │ │ │ │ -src/Data/Vector/Fusion/Bundle/Size.hs:26:19-20|case │ │ │ │ -vector: internal error * for Bundle.size isn't defined │ │ │ │ -vector: internal error abs for Bundle.size isn't defined │ │ │ │ -vector: internal error signum for Bundle.size isn't defined │ │ │ │ -src/Data/Vector/Fusion/Bundle/Size.hs │ │ │ │ -Data.Vector.Fusion.Bundle.Size │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Fusion.Bundle.Size.Exact │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Fusion.Bundle.Size.Max │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Fusion.Bundle.Size.Unknown │ │ │ │ -foldl1M' │ │ │ │ -negative index ( │ │ │ │ -vector too large │ │ │ │ -src/Data/Vector/Internal/Check.hs │ │ │ │ -Data.Vector.Internal.Check │ │ │ │ -checkError │ │ │ │ -vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk │ │ │ │ -Data.Stream.Monadic │ │ │ │ -src/Data/Stream/Monadic.hs │ │ │ │ -src/Data/Vector/Fusion/Bundle/Monadic.hs │ │ │ │ -Data.Vector.Fusion.Bundle.Monadic │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Fusion.Bundle.Monadic.Bundle │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Fusion.Bundle.Monadic.Chunk │ │ │ │ -Data.Vector.Generic.Mutable.Base │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Generic.Mutable.Base.C:MVector │ │ │ │ -Data.Vector.Generic.Base │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Generic.Base.C:Vector │ │ │ │ -'MVector │ │ │ │ -overlapping vectors │ │ │ │ -length mismatch │ │ │ │ -exchange │ │ │ │ -checkIndex │ │ │ │ -checkLength │ │ │ │ -src/Data/Vector/Generic/Mutable.hs │ │ │ │ -Data.Vector.Generic.Mutable │ │ │ │ -checkSlice │ │ │ │ -src/Data/Vector/Internal/Check.hs │ │ │ │ -Data.Vector.Internal.Check │ │ │ │ -checkError │ │ │ │ -Storable.basicUnsafeNew: negative length: │ │ │ │ -Storable.basicUnsafeNew: length too large: │ │ │ │ -src/Data/Vector/Storable/Mutable.hs │ │ │ │ -Data.Vector.Storable.Mutable │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Foreign/Marshal/Array.hs │ │ │ │ -GHC.Internal.Foreign.Marshal.Array │ │ │ │ -ghc-internal │ │ │ │ -undefined │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Storable.Mutable.MVector │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -fromJust │ │ │ │ -length mismatch │ │ │ │ -backpermute │ │ │ │ -src/Data/Vector/Generic/Mutable.hs │ │ │ │ -Data.Vector.Generic.Mutable │ │ │ │ -checkLength │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -checkSlice │ │ │ │ -src/Data/Vector/Generic.hs │ │ │ │ -Data.Vector.Generic │ │ │ │ -checkIndex │ │ │ │ -src/Data/Vector/Internal/Check.hs │ │ │ │ -Data.Vector.Internal.Check │ │ │ │ -checkError │ │ │ │ -src/Data/Vector/Storable.hs │ │ │ │ -Data.Vector.Storable │ │ │ │ -fromList │ │ │ │ -Data.Vector.Storable.Vector │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Foreign/Marshal/Array.hs │ │ │ │ -GHC.Internal.Foreign.Marshal.Array │ │ │ │ -ghc-internal │ │ │ │ -undefined │ │ │ │ -Storable.basicUnsafeNew: length too large: │ │ │ │ -Storable.basicUnsafeNew: negative length: │ │ │ │ -Data.Vector.Storable.Mutable │ │ │ │ -src/Data/Vector/Storable/Mutable.hs │ │ │ │ -foldl1M' │ │ │ │ -src/Data/Vector/Fusion/Bundle/Monadic.hs │ │ │ │ -Data.Vector.Fusion.Bundle.Monadic │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -src/Data/Stream/Monadic.hs │ │ │ │ -Data.Stream.Monadic │ │ │ │ -vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Storable.Vector │ │ │ │ -'V_DoNotUnboxNormalForm │ │ │ │ -'MV_DoNotUnboxNormalForm │ │ │ │ -'DoNotUnboxNormalForm │ │ │ │ -DoNotUnboxNormalForm │ │ │ │ -'V_DoNotUnboxStrict │ │ │ │ -'MV_DoNotUnboxStrict │ │ │ │ -'DoNotUnboxStrict │ │ │ │ -DoNotUnboxStrict │ │ │ │ -'V_DoNotUnboxLazy │ │ │ │ -'MV_DoNotUnboxLazy │ │ │ │ -'DoNotUnboxLazy │ │ │ │ -DoNotUnboxLazy │ │ │ │ -'V_UnboxAs │ │ │ │ -'MV_UnboxAs │ │ │ │ -'C:IsoUnbox │ │ │ │ -IsoUnbox │ │ │ │ -'V_UnboxViaPrim │ │ │ │ -'MV_UnboxViaPrim │ │ │ │ -'UnboxViaPrim │ │ │ │ -UnboxViaPrim │ │ │ │ -'C:Unbox │ │ │ │ -'V_Compose │ │ │ │ -'V_Const │ │ │ │ -'V_WrappedMonoid │ │ │ │ -'V_First │ │ │ │ -'V_Product │ │ │ │ -'V_Identity │ │ │ │ -'V_Complex │ │ │ │ -'V_Double │ │ │ │ -'V_Float │ │ │ │ -'V_Word64 │ │ │ │ -'V_Word32 │ │ │ │ -'V_Word16 │ │ │ │ -'V_Word8 │ │ │ │ -'V_Int64 │ │ │ │ -'V_Int32 │ │ │ │ -'V_Int16 │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'MV_Compose │ │ │ │ -'MV_Const │ │ │ │ -'MV_WrappedMonoid │ │ │ │ -'MV_Last │ │ │ │ -'MV_First │ │ │ │ -'MV_Product │ │ │ │ -'MV_Dual │ │ │ │ -'MV_Down │ │ │ │ -'MV_Identity │ │ │ │ -'MV_Complex │ │ │ │ -'MV_Bool │ │ │ │ -'MV_Char │ │ │ │ -'MV_Double │ │ │ │ -'MV_Float │ │ │ │ -'MV_Word64 │ │ │ │ -'MV_Word32 │ │ │ │ -'MV_Word16 │ │ │ │ -'MV_Word8 │ │ │ │ -'MV_Word │ │ │ │ -'MV_Int64 │ │ │ │ -'MV_Int32 │ │ │ │ -'MV_Int16 │ │ │ │ -'MV_Int8 │ │ │ │ -'MV_Unit │ │ │ │ -internal/unbox-tuple-instances │ │ │ │ -undefined │ │ │ │ -src/Data/Vector/Unboxed/Base.hs │ │ │ │ -Data.Vector.Unboxed.Base │ │ │ │ -fromList │ │ │ │ -Data.Vector.Unboxed.Vector │ │ │ │ -Primitive.basicUnsafeNew: length too large: │ │ │ │ -Primitive.basicUnsafeNew: negative length: │ │ │ │ -src/Data/Vector/Primitive/Mutable.hs │ │ │ │ -Data.Vector.Primitive.Mutable │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Unboxed.Base.C:IsoUnbox │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Unboxed.Base.C:Unbox │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Unboxed.Base.V_6 │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Unboxed.Base.V_5 │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Unboxed.Base.V_4 │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Unboxed.Base.V_3 │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Unboxed.Base.V_2 │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Unboxed.Base.MV_6 │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Unboxed.Base.MV_5 │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Unboxed.Base.MV_4 │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Unboxed.Base.MV_3 │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Unboxed.Base.MV_2 │ │ │ │ -'MVector │ │ │ │ -overlapping vectors │ │ │ │ -length mismatch │ │ │ │ -exchange │ │ │ │ -checkIndex │ │ │ │ -checkLength │ │ │ │ -src/Data/Vector/Generic/Mutable.hs │ │ │ │ -Data.Vector.Generic.Mutable │ │ │ │ -checkSlice │ │ │ │ -src/Data/Vector/Internal/Check.hs │ │ │ │ -Data.Vector.Internal.Check │ │ │ │ -checkError │ │ │ │ -src/Data/Vector/Strict/Mutable.hs │ │ │ │ -Data.Vector.Strict.Mutable │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -length mismatch │ │ │ │ -backpermute │ │ │ │ -src/Data/Vector/Generic/Mutable.hs │ │ │ │ -Data.Vector.Generic.Mutable │ │ │ │ -checkLength │ │ │ │ -checkSlice │ │ │ │ -src/Data/Vector/Generic.hs │ │ │ │ -Data.Vector.Generic │ │ │ │ -checkIndex │ │ │ │ -src/Data/Vector/Internal/Check.hs │ │ │ │ -Data.Vector.Internal.Check │ │ │ │ -checkError │ │ │ │ -src/Data/Vector/Strict.hs │ │ │ │ -Data.Vector.Strict │ │ │ │ -fromList │ │ │ │ -Data.Vector.Strict.Vector │ │ │ │ -foldl1M' │ │ │ │ -src/Data/Vector/Fusion/Bundle/Monadic.hs │ │ │ │ -Data.Vector.Fusion.Bundle.Monadic │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -src/Data/Stream/Monadic.hs │ │ │ │ -Data.Stream.Monadic │ │ │ │ -vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk │ │ │ │ -WU?'MVector │ │ │ │ -overlapping vectors │ │ │ │ -length mismatch │ │ │ │ -exchange │ │ │ │ -checkIndex │ │ │ │ -checkLength │ │ │ │ -src/Data/Vector/Generic/Mutable.hs │ │ │ │ -Data.Vector.Generic.Mutable │ │ │ │ -checkSlice │ │ │ │ -src/Data/Vector/Internal/Check.hs │ │ │ │ -Data.Vector.Internal.Check │ │ │ │ -checkError │ │ │ │ -Data.Vector.Mutable: uninitialised element. If you are trying to compact a vector, use the 'Data.Vector.force' function to remove uninitialised elements from the underlying array. │ │ │ │ -src/Data/Vector/Mutable.hs │ │ │ │ -Data.Vector.Mutable │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Mutable.MVector │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -length mismatch │ │ │ │ -backpermute │ │ │ │ -src/Data/Vector/Generic/Mutable.hs │ │ │ │ -Data.Vector.Generic.Mutable │ │ │ │ -checkLength │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -checkSlice │ │ │ │ -src/Data/Vector/Generic.hs │ │ │ │ -Data.Vector.Generic │ │ │ │ -checkIndex │ │ │ │ -src/Data/Vector/Internal/Check.hs │ │ │ │ -Data.Vector.Internal.Check │ │ │ │ -checkError │ │ │ │ -src/Data/Vector.hs │ │ │ │ -Data.Vector │ │ │ │ -fromList │ │ │ │ -Data.Vector.Vector │ │ │ │ -src/Data/Vector/Fusion/Bundle/Monadic.hs │ │ │ │ -Data.Vector.Fusion.Bundle.Monadic │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -foldl1M' │ │ │ │ -src/Data/Stream/Monadic.hs │ │ │ │ -Data.Stream.Monadic │ │ │ │ -vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk │ │ │ │ -WU?vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Vector │ │ │ │ -overlapping vectors │ │ │ │ -length mismatch │ │ │ │ -checkIndex │ │ │ │ -checkLength │ │ │ │ -src/Data/Vector/Generic/Mutable.hs │ │ │ │ -Data.Vector.Generic.Mutable │ │ │ │ -checkSlice │ │ │ │ -src/Data/Vector/Internal/Check.hs │ │ │ │ -Data.Vector.Internal.Check │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -checkError │ │ │ │ -fromList │ │ │ │ -checkSlice │ │ │ │ -Arg: step1 │ │ │ │ -Type: Int -> Id (Step Int a) │ │ │ │ -In module `Data.Vector.Generic' │ │ │ │ -checkIndex │ │ │ │ -src/Data/Vector/Generic/Mutable.hs │ │ │ │ -Data.Vector.Generic.Mutable │ │ │ │ -checkLength │ │ │ │ -length mismatch │ │ │ │ -src/Data/Vector/Internal/Check.hs │ │ │ │ -Data.Vector.Internal.Check │ │ │ │ -checkError │ │ │ │ -undefined │ │ │ │ -src/Data/Vector/Generic.hs │ │ │ │ -Data.Vector.Generic │ │ │ │ -foldl1M' │ │ │ │ -src/Data/Vector/Fusion/Bundle/Monadic.hs │ │ │ │ -Data.Vector.Fusion.Bundle.Monadic │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -src/Data/Stream/Monadic.hs │ │ │ │ -Data.Stream.Monadic │ │ │ │ -vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk │ │ │ │ -'MVector │ │ │ │ -Element size mismatch │ │ │ │ -overlapping vectors │ │ │ │ -length mismatch │ │ │ │ -exchange │ │ │ │ -checkIndex │ │ │ │ -checkLength │ │ │ │ -src/Data/Vector/Generic/Mutable.hs │ │ │ │ -Data.Vector.Generic.Mutable │ │ │ │ -checkSlice │ │ │ │ -src/Data/Vector/Internal/Check.hs │ │ │ │ -Data.Vector.Internal.Check │ │ │ │ -checkError │ │ │ │ -Primitive.basicUnsafeNew: negative length: │ │ │ │ -Primitive.basicUnsafeNew: length too large: │ │ │ │ -src/Data/Vector/Primitive/Mutable.hs │ │ │ │ -Data.Vector.Primitive.Mutable │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -undefined │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Primitive.Mutable.MVector │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -length mismatch │ │ │ │ -Element size mismatch │ │ │ │ -backpermute │ │ │ │ -src/Data/Vector/Generic/Mutable.hs │ │ │ │ -Data.Vector.Generic.Mutable │ │ │ │ -checkLength │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -checkSlice │ │ │ │ -src/Data/Vector/Generic.hs │ │ │ │ -Data.Vector.Generic │ │ │ │ -checkIndex │ │ │ │ -src/Data/Vector/Internal/Check.hs │ │ │ │ -Data.Vector.Internal.Check │ │ │ │ -checkError │ │ │ │ -fromList │ │ │ │ -Data.Vector.Primitive.Vector │ │ │ │ -src/Data/Vector/Primitive.hs │ │ │ │ -Data.Vector.Primitive │ │ │ │ -undefined │ │ │ │ -Primitive.basicUnsafeNew: length too large: │ │ │ │ -Primitive.basicUnsafeNew: negative length: │ │ │ │ -Data.Vector.Primitive.Mutable │ │ │ │ -src/Data/Vector/Primitive/Mutable.hs │ │ │ │ -foldl1M' │ │ │ │ -src/Data/Vector/Fusion/Bundle/Monadic.hs │ │ │ │ -Data.Vector.Fusion.Bundle.Monadic │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -src/Data/Stream/Monadic.hs │ │ │ │ -Data.Stream.Monadic │ │ │ │ -vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Primitive.Vector │ │ │ │ -src/Data/Vector/Generic/New.hs │ │ │ │ -Data.Vector.Generic.New │ │ │ │ -src/Data/Vector/Generic/Mutable.hs │ │ │ │ -Data.Vector.Generic.Mutable │ │ │ │ -checkSlice │ │ │ │ -src/Data/Vector/Internal/Check.hs │ │ │ │ -Data.Vector.Internal.Check │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -checkError │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Generic.New.New │ │ │ │ -'DropWhile_Yield │ │ │ │ -'DropWhile_Next │ │ │ │ -'DropWhile_Drop │ │ │ │ -DropWhile │ │ │ │ -foldl1M' │ │ │ │ -negative index ( │ │ │ │ -src/Data/Stream/Monadic.hs │ │ │ │ -Data.Stream.Monadic │ │ │ │ -vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk │ │ │ │ -empty stream │ │ │ │ -vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.DropWhile_Drop │ │ │ │ -vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.DropWhile_Yield │ │ │ │ -vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.DropWhile_Next │ │ │ │ -vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.Stream │ │ │ │ -vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.Yield │ │ │ │ -vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.Skip │ │ │ │ -vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.Done │ │ │ │ -vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.Box │ │ │ │ -MonadGet │ │ │ │ -Data.Bytes.Get │ │ │ │ -bytes-0.17.4-ITJrjLjFWHCHDEZhcHkh6V │ │ │ │ -demandInput │ │ │ │ -too few bytes │ │ │ │ -ensure: Required more bytes │ │ │ │ -not enough bytes │ │ │ │ -bytes-0.17.4-ITJrjLjFWHCHDEZhcHkh6V:Data.Bytes.Get.C:MonadGet │ │ │ │ -'C:MonadPut │ │ │ │ -MonadPut │ │ │ │ -Data.Bytes.Put │ │ │ │ -bytes-0.17.4-ITJrjLjFWHCHDEZhcHkh6V │ │ │ │ -bytes-0.17.4-ITJrjLjFWHCHDEZhcHkh6V:Data.Bytes.Put.C:MonadPut │ │ │ │ -Missing case │ │ │ │ -undefined │ │ │ │ -bytes-0.17.4-ITJrjLjFWHCHDEZhcHkh6V │ │ │ │ -Data.Bytes.Serial │ │ │ │ -src/Data/Bytes/Serial.hs │ │ │ │ -I looked into the void. │ │ │ │ -[].deserializeWith: Missing case │ │ │ │ -Maybe.deserializeWith: Missing case │ │ │ │ -fromList │ │ │ │ -restore: Required more bytes │ │ │ │ -GSerialEndian │ │ │ │ -SerialEndian │ │ │ │ -GSerial1 │ │ │ │ -bytes-0.17.4-ITJrjLjFWHCHDEZhcHkh6V:Data.Bytes.Serial.C:Serial2 │ │ │ │ -bytes-0.17.4-ITJrjLjFWHCHDEZhcHkh6V:Data.Bytes.Serial.C:Serial1 │ │ │ │ -bytes-0.17.4-ITJrjLjFWHCHDEZhcHkh6V:Data.Bytes.Serial.C:GSerial1 │ │ │ │ -bytes-0.17.4-ITJrjLjFWHCHDEZhcHkh6V:Data.Bytes.Serial.C:SerialEndian │ │ │ │ -bytes-0.17.4-ITJrjLjFWHCHDEZhcHkh6V:Data.Bytes.Serial.C:GSerialEndian │ │ │ │ -bytes-0.17.4-ITJrjLjFWHCHDEZhcHkh6V:Data.Bytes.Serial.C:Serial │ │ │ │ -bytes-0.17.4-ITJrjLjFWHCHDEZhcHkh6V:Data.Bytes.Serial.C:GSerial │ │ │ │ -Data.Bytes.VarInt │ │ │ │ -bytes-0.17.4-ITJrjLjFWHCHDEZhcHkh6V │ │ │ │ -VarInt {unVarInt = │ │ │ │ -Data.Time.Clock.System │ │ │ │ -time-1.12.2-inplace │ │ │ │ -Data.Time.Clock.POSIX │ │ │ │ -time-1.12.2-inplace │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'MkDiffTime │ │ │ │ -MkDiffTime │ │ │ │ -Data.Time.Clock.Internal.DiffTime.DiffTime │ │ │ │ -time-1.12.2-inplace │ │ │ │ -Data.Time.Clock.Internal.DiffTime │ │ │ │ -DiffTime │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'MkAbsoluteTime │ │ │ │ -MkAbsoluteTime │ │ │ │ -Data.Time.Clock.Internal.AbsoluteTime.AbsoluteTime │ │ │ │ -time-1.12.2-inplace │ │ │ │ -Data.Time.Clock.Internal.AbsoluteTime │ │ │ │ -AbsoluteTime │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'MkNominalDiffTime │ │ │ │ -MkNominalDiffTime │ │ │ │ -Data.Time.Clock.Internal.NominalDiffTime.NominalDiffTime │ │ │ │ -time-1.12.2-inplace │ │ │ │ -Data.Time.Clock.Internal.NominalDiffTime │ │ │ │ -NominalDiffTime │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'MkSystemTime │ │ │ │ -Data.Time.Clock.Internal.SystemTime.SystemTime │ │ │ │ -MkSystemTime │ │ │ │ -systemNanoseconds │ │ │ │ -systemSeconds │ │ │ │ -, systemNanoseconds = │ │ │ │ -MkSystemTime {systemSeconds = │ │ │ │ -time-1.12.2-inplace │ │ │ │ -Data.Time.Clock.Internal.SystemTime │ │ │ │ -SystemTime │ │ │ │ -time-1.12.2-inplace:Data.Time.Clock.Internal.SystemTime.MkSystemTime │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'UTCTime │ │ │ │ -Data.Time.Clock.Internal.UTCTime.UTCTime │ │ │ │ -utctDayTime │ │ │ │ -time-1.12.2-inplace │ │ │ │ -Data.Time.Clock.Internal.UTCTime │ │ │ │ -time-1.12.2-inplace:Data.Time.Clock.Internal.UTCTime.UTCTime │ │ │ │ -clock_getres │ │ │ │ -clock_gettime │ │ │ │ -time-1.12.2-inplace:Data.Time.Clock.Internal.CTimespec.MkCTimespec │ │ │ │ -localtime_r failed │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'TimeZone │ │ │ │ -Data.Time.LocalTime.Internal.TimeZone.TimeZone │ │ │ │ -timeZoneName │ │ │ │ -timeZoneSummerOnly │ │ │ │ -timeZoneMinutes │ │ │ │ -time-1.12.2-inplace │ │ │ │ -Data.Time.LocalTime.Internal.TimeZone │ │ │ │ -TimeZone │ │ │ │ -time-1.12.2-inplace:Data.Time.LocalTime.Internal.TimeZone.TimeZone │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'TimeOfDay │ │ │ │ -Data.Time.LocalTime.Internal.TimeOfDay.TimeOfDay │ │ │ │ -time-1.12.2-inplace │ │ │ │ -Data.Time.LocalTime.Internal.TimeOfDay │ │ │ │ -TimeOfDay │ │ │ │ -time-1.12.2-inplace:Data.Time.LocalTime.Internal.TimeOfDay.TimeOfDay │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'LocalTime │ │ │ │ -Data.Time.LocalTime.Internal.LocalTime.LocalTime │ │ │ │ -localTimeOfDay │ │ │ │ -localDay │ │ │ │ -time-1.12.2-inplace │ │ │ │ -Data.Time.LocalTime.Internal.LocalTime │ │ │ │ -LocalTime │ │ │ │ -time-1.12.2-inplace:Data.Time.LocalTime.Internal.LocalTime.LocalTime │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'ZonedTime │ │ │ │ -Data.Time.LocalTime.Internal.ZonedTime.ZonedTime │ │ │ │ -zonedTimeZone │ │ │ │ -zonedTimeToLocalTime │ │ │ │ -time-1.12.2-inplace │ │ │ │ -Data.Time.LocalTime.Internal.ZonedTime │ │ │ │ -ZonedTime │ │ │ │ -time-1.12.2-inplace:Data.Time.LocalTime.Internal.ZonedTime.ZonedTime │ │ │ │ -'C:DayPeriod │ │ │ │ -DayPeriod │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'ModifiedJulianDay │ │ │ │ -Data.Time.Calendar.Days.Day │ │ │ │ -ModifiedJulianDay │ │ │ │ -toModifiedJulianDay │ │ │ │ -time-1.12.2-inplace │ │ │ │ -Data.Time.Calendar.Days │ │ │ │ -time-1.12.2-inplace:Data.Time.Calendar.Days.C:DayPeriod │ │ │ │ -Data.Time.Calendar.Gregorian │ │ │ │ -time-1.12.2-inplace │ │ │ │ -'C:ShowPadded │ │ │ │ -ShowPadded │ │ │ │ -PadOption │ │ │ │ -Data.Time.Calendar.Private │ │ │ │ -time-1.12.2-inplace │ │ │ │ -time-1.12.2-inplace:Data.Time.Calendar.Private.C:ShowPadded │ │ │ │ -time-1.12.2-inplace:Data.Time.Calendar.Private.Pad │ │ │ │ -time-1.12.2-inplace:Data.Time.Calendar.Private.NoPad │ │ │ │ -Data.Time.Clock.Internal.UTCDiff │ │ │ │ -time-1.12.2-inplace │ │ │ │ -libraries/time/lib/Data/Time/Calendar/MonthDay.hs │ │ │ │ -Data.Time.Calendar.MonthDay │ │ │ │ -time-1.12.2-inplace │ │ │ │ -Data.Time.Calendar.OrdinalDate │ │ │ │ -time-1.12.2-inplace │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'CalendarDiffDays │ │ │ │ -Data.Time.Calendar.CalendarDiffDays.CalendarDiffDays │ │ │ │ -cdMonths │ │ │ │ -time-1.12.2-inplace │ │ │ │ -Data.Time.Calendar.CalendarDiffDays │ │ │ │ -CalendarDiffDays │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -time-1.12.2-inplace:Data.Time.Calendar.CalendarDiffDays.CalendarDiffDays │ │ │ │ -round default defn: Bad value │ │ │ │ -src/Data/Scientific.hs:1041:16-74|d : ds' │ │ │ │ -src/Data/Scientific.hs:1057:11-64|d : ds' │ │ │ │ -undefined │ │ │ │ -toRationalRepetend: Negative repetend index! │ │ │ │ -toRationalRepetend: Repetend index >= than number of digits in the fractional part! │ │ │ │ -not enough bytes │ │ │ │ -formatScientific/doFmt/FFExponent: [] │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'Scientific │ │ │ │ -Data.Scientific.Scientific │ │ │ │ -base10Exponent │ │ │ │ -coefficient │ │ │ │ -fromRational has been applied to a repeating decimal which can't be represented as a Scientific! It's better to avoid performing fractional operations on Scientifics and convert them to other fractional types like Double as early as possible. │ │ │ │ -src/Data/Scientific.hs │ │ │ │ -Scientific │ │ │ │ -Data.Scientific │ │ │ │ -scientific-0.3.8.0-JR5j7T8j7ZxEw542UowJsV │ │ │ │ -scientific-0.3.8.0-JR5j7T8j7ZxEw542UowJsV:Data.Scientific.SP │ │ │ │ -scientific-0.3.8.0-JR5j7T8j7ZxEw542UowJsV:Data.Scientific.Scientific │ │ │ │ -roundTo: bad Value │ │ │ │ -Negative exponent │ │ │ │ -Data.Scientific: uninitialised element │ │ │ │ -src/Utils.hs │ │ │ │ -scientific-0.3.8.0-JR5j7T8j7ZxEw542UowJsV │ │ │ │ -'C:MonadPrimBase │ │ │ │ -MonadPrimBase │ │ │ │ -'C:MonadPrim │ │ │ │ -MonadPrim │ │ │ │ -PrimBase │ │ │ │ -PrimMonad │ │ │ │ -Control.Monad.Primitive │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Control.Monad.Primitive.C:MonadPrimBase │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Control.Monad.Primitive.C:MonadPrim │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Control.Monad.Primitive.C:PrimBase │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Control.Monad.Primitive.C:PrimMonad │ │ │ │ -'PrimStorable │ │ │ │ -PrimStorable │ │ │ │ -Data.Primitive.Types: implementation mistake in `Prim` instance │ │ │ │ -./Data/Primitive/Types.hs │ │ │ │ -Data.Primitive.Types │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ -undefined │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Types.C:Prim │ │ │ │ -'PushArray │ │ │ │ -'EmptyStack │ │ │ │ -ArrayStack │ │ │ │ -'MutableArray │ │ │ │ -MutableArray │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -fromJust │ │ │ │ -fromList │ │ │ │ -Data.Primitive.Array.Array │ │ │ │ -unsafeArrayFromListN' │ │ │ │ -GHC.Internal.Base │ │ │ │ -ghc-internal │ │ │ │ -GHC.Types │ │ │ │ -ghc-prim │ │ │ │ -emptyArray# │ │ │ │ -negative multiplier │ │ │ │ -mfix for Data.Primitive.Array applied to strict function. │ │ │ │ -mzipWith │ │ │ │ -mapArray' │ │ │ │ -bad indexing │ │ │ │ -traverse │ │ │ │ -toConstr │ │ │ │ -Data.Primitive.Array.MutableArray │ │ │ │ -infinite arrays are not well defined │ │ │ │ -uninitialized element │ │ │ │ -list length less than specified size │ │ │ │ -list length greater than specified size │ │ │ │ -fromListN │ │ │ │ -impossible │ │ │ │ -emptyArray │ │ │ │ -empty array │ │ │ │ -Data.Primitive.Array. │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ -Data.Primitive.Array │ │ │ │ -./Data/Primitive/Array.hs │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Array.PushArray │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Array.EmptyStack │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Array.MutableArray │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Array.Array │ │ │ │ -fromList │ │ │ │ -'FromListNTag │ │ │ │ -'FromListTag │ │ │ │ -Data.Primitive.Internal.Read │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Internal.Read.FromListTag │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Internal.Read.FromListNTag │ │ │ │ -Math.NumberTheory.Logarithms.integerLogBase: argument must be positive. │ │ │ │ -Math.NumberTheory.Logarithms.integerLogBase: base must be greater than one. │ │ │ │ -Math.NumberTheory.Logarithms.naturalLogBase: argument must be positive. │ │ │ │ -Math.NumberTheory.Logarithms.naturalLogBase: base must be greater than one. │ │ │ │ -Math.NumberTheory.Logarithms.integerLog10: argument must be positive │ │ │ │ -Math.NumberTheory.Logarithms.naturalaLog10: argument must be non-zero │ │ │ │ -Math.NumberTheory.Logarithms.naturalLog2: argument must be non-zero │ │ │ │ -Math.NumberTheory.Logarithms.integerLog2: argument must be positive │ │ │ │ -Math.NumberTheory.Logarithms.wordLog2: argument must not be 0. │ │ │ │ -Math.NumberTheory.Logarithms.intLog2: argument must be positive │ │ │ │ -src/Math/NumberTheory/Logarithms.hs │ │ │ │ -Math.NumberTheory.Logarithms │ │ │ │ -integer-logarithms-1.0.4-EGUePRItLn25BOip7X1eqQ │ │ │ │ -Negative exponent │ │ │ │ -Failed reading: bad argument: │ │ │ │ -Not a valid Unicode code point │ │ │ │ -Failed reading: Invalid Bool encoding │ │ │ │ -Failed reading: Invalid Ordering encoding │ │ │ │ -Failed reading: Unknown encoding for constructor │ │ │ │ -Failed reading: mzero │ │ │ │ -GSerializeGet.V1 │ │ │ │ -'C:SumSize │ │ │ │ -'C:Serialize │ │ │ │ -Serialize │ │ │ │ -GSerializeGet │ │ │ │ -GSerializePut │ │ │ │ - constructors │ │ │ │ - a type with │ │ │ │ -src/Data/Serialize.hs │ │ │ │ -Data.Serialize │ │ │ │ -cereal-0.5.8.3-HYScxecoYD03kYBzukp88Q │ │ │ │ -Failed reading: Internal error: unexpected Partial. │ │ │ │ -demandInput │ │ │ │ -too few bytes │ │ │ │ -Negative exponent │ │ │ │ -cereal-0.5.8.3-HYScxecoYD03kYBzukp88Q:Data.Serialize.C:Serialize │ │ │ │ -Data.Serialize.Put │ │ │ │ -cereal-0.5.8.3-HYScxecoYD03kYBzukp88Q │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -cereal-0.5.8.3-HYScxecoYD03kYBzukp88Q:Data.Serialize.Put.PairS │ │ │ │ -Negative range size │ │ │ │ -libraries/array/Data/Array/Base.hs │ │ │ │ -Data.Array.Base │ │ │ │ -array-0.5.8.0-inplace │ │ │ │ -Failed reading: getBytes: negative length requested │ │ │ │ -Failed reading: not all bytes parsed in isolate │ │ │ │ -Failed reading: Attempted to isolate a negative number of bytes │ │ │ │ -Failed reading: mzero │ │ │ │ -demandInput │ │ │ │ -too few bytes │ │ │ │ -'Incomplete │ │ │ │ -'Complete │ │ │ │ -'Partial │ │ │ │ -Data.Serialize.Get │ │ │ │ -cereal-0.5.8.3-HYScxecoYD03kYBzukp88Q │ │ │ │ -Failed reading: Internal error: unexpected Partial. │ │ │ │ -Empty call stack │ │ │ │ -src/Data/Serialize/Get.hs:186:15-16|case │ │ │ │ -Partial _ │ │ │ │ -Failed reading: empty │ │ │ │ -Failed reading: │ │ │ │ -cereal-0.5.8.3-HYScxecoYD03kYBzukp88Q:Data.Serialize.Get.Complete │ │ │ │ -cereal-0.5.8.3-HYScxecoYD03kYBzukp88Q:Data.Serialize.Get.Incomplete │ │ │ │ -cereal-0.5.8.3-HYScxecoYD03kYBzukp88Q:Data.Serialize.Get.Fail │ │ │ │ -cereal-0.5.8.3-HYScxecoYD03kYBzukp88Q:Data.Serialize.Get.Partial │ │ │ │ -cereal-0.5.8.3-HYScxecoYD03kYBzukp88Q:Data.Serialize.Get.Done │ │ │ │ -demandInput │ │ │ │ -too few bytes │ │ │ │ -Data.Serialize.IEEE754 │ │ │ │ -cereal-0.5.8.3-HYScxecoYD03kYBzukp88Q │ │ │ │ -WrappedRep │ │ │ │ -Representable │ │ │ │ -GTabulate │ │ │ │ -Data.Functor.Rep │ │ │ │ -adjunctions-4.4.3-iCeAnGwJCi5UQnFPgD0rX │ │ │ │ -adjunctions-4.4.3-iCeAnGwJCi5UQnFPgD0rX:Data.Functor.Rep.C:Representable │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -Control.Comonad.Cofree │ │ │ │ -free-5.2-I3Ey18JmYZg7o57VoR2SF8 │ │ │ │ -Control.Comonad.Cofree.Cofree │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -free-5.2-I3Ey18JmYZg7o57VoR2SF8:Control.Comonad.Cofree.:< │ │ │ │ -ComonadCofree │ │ │ │ -Control.Comonad.Cofree.Class │ │ │ │ -free-5.2-I3Ey18JmYZg7o57VoR2SF8 │ │ │ │ -free-5.2-I3Ey18JmYZg7o57VoR2SF8:Control.Comonad.Cofree.Class.C:ComonadCofree │ │ │ │ -'MaybeApply │ │ │ │ -MaybeApply │ │ │ │ -'WrapApplicative │ │ │ │ -WrappedApplicative │ │ │ │ -Data.Functor.Bind.Class │ │ │ │ -semigroupoids-6.0.1-D74Si8SbXJZ9BW2TTeTjZh │ │ │ │ -semigroupoids-6.0.1-D74Si8SbXJZ9BW2TTeTjZh:Data.Functor.Bind.Class.C:Biapply │ │ │ │ -semigroupoids-6.0.1-D74Si8SbXJZ9BW2TTeTjZh:Data.Functor.Bind.Class.C:Bind │ │ │ │ -semigroupoids-6.0.1-D74Si8SbXJZ9BW2TTeTjZh:Data.Functor.Bind.Class.C:Apply │ │ │ │ -src/Data/Functor/Extend.hs │ │ │ │ -Data.Functor.Extend │ │ │ │ -semigroupoids-6.0.1-D74Si8SbXJZ9BW2TTeTjZh │ │ │ │ -semigroupoids-6.0.1-D74Si8SbXJZ9BW2TTeTjZh:Data.Functor.Extend.C:Extend │ │ │ │ -Traversable1 │ │ │ │ -Bitraversable1 │ │ │ │ -Data.Semigroup.Traversable.Class │ │ │ │ -semigroupoids-6.0.1-D74Si8SbXJZ9BW2TTeTjZh │ │ │ │ -semigroupoids-6.0.1-D74Si8SbXJZ9BW2TTeTjZh:Data.Semigroup.Traversable.Class.C:Traversable1 │ │ │ │ -semigroupoids-6.0.1-D74Si8SbXJZ9BW2TTeTjZh:Data.Semigroup.Traversable.Class.C:Bitraversable1 │ │ │ │ -'Present │ │ │ │ -LookupRes │ │ │ │ -'BitmapIndexed │ │ │ │ -'Collision │ │ │ │ -Data.HashMap.Internal.HashMap │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ -Data.HashMap.Internal │ │ │ │ -./Data/HashMap/Internal.hs │ │ │ │ -fromList │ │ │ │ -fromList │ │ │ │ -cmp: Should never happen, leavesAndCollisions includes non Leaf / Collision │ │ │ │ -cmp: Should never happen, leavesAndCollisions includes non Leaf / Collision │ │ │ │ -GHC.Internal.Base │ │ │ │ -ghc-internal │ │ │ │ -BitmapIndexed │ │ │ │ -Collision │ │ │ │ -BitmapIndexed │ │ │ │ -Collision │ │ │ │ -fromList │ │ │ │ -Data.HashMap.alterF internal error: hit test_bottom │ │ │ │ -Data.HashMap.alterF internal error: hit bogus# │ │ │ │ -foldr1: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -Data/HashMap/Internal.hs:(1610,5)-(1674,20)|function go │ │ │ │ -leafHashCode │ │ │ │ -leafHashCode │ │ │ │ -leafHashCode │ │ │ │ -Data/HashMap/Internal.hs:(1610,5)-(1674,20)|function go │ │ │ │ -leafHashCode │ │ │ │ -leafHashCode │ │ │ │ -leafHashCode │ │ │ │ -Data/HashMap/Internal.hs:(1610,5)-(1674,20)|function go │ │ │ │ -leafHashCode │ │ │ │ -leafHashCode │ │ │ │ -leafHashCode │ │ │ │ -Data.HashMap.Internal.(!): key not found │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -fromList │ │ │ │ -fromList │ │ │ │ -Arg: $dHashable │ │ │ │ -Type: Hashable k │ │ │ │ -In module `Data.HashMap.Internal' │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Absent │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Present │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Empty │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.BitmapIndexed │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Leaf │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Full │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Collision │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.L │ │ │ │ -Data.HashMap.Internal.Array │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ -Data.HashMap.Internal.Array │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ -fromList' │ │ │ │ -Data.HashMap.Internal.Array: Undefined element │ │ │ │ -./Data/HashMap/Internal/Array.hs │ │ │ │ -Data.HashMap.Internal.Array │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Array.MArray │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Array.Array │ │ │ │ -Data.HashMap.Internal.List │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ -Hashable2 │ │ │ │ -Hashable1 │ │ │ │ -'C:Hashable │ │ │ │ -Hashable │ │ │ │ -GHashable │ │ │ │ -'HashArgs1 │ │ │ │ -'HashArgs0 │ │ │ │ -HashArgs │ │ │ │ -Data.Hashable.Class │ │ │ │ -hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R │ │ │ │ -hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.Hashed │ │ │ │ -hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.SP │ │ │ │ -hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.C:Hashable2 │ │ │ │ -hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.C:Hashable1 │ │ │ │ -hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.C:Hashable │ │ │ │ -hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.HashArgs0 │ │ │ │ -K@~Data.Hashable.LowLevel │ │ │ │ -hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R │ │ │ │ breakOnAll │ │ │ │ : empty input │ │ │ │ Negative index │ │ │ │ Index too large │ │ │ │ streamError │ │ │ │ libraries/text/src/Data/Text/Internal/Fusion.hs │ │ │ │ Data.Text.Internal.Fusion │ │ │ │ @@ -11029,315 +11276,68 @@ │ │ │ │ Not a valid Unicode code point! │ │ │ │ not enough bytes │ │ │ │ GHCi.TH.Binary.getSomeTypeRep: Kind mismatch │ │ │ │ GHCi.TH.Binary.getSomeTypeRep: Invalid SomeTypeRep │ │ │ │ GHCi.TH.Binary.getSomeTypeRep: Kind mismatch │ │ │ │ GHCi.TH.Binary.getSomeTypeRep: Applied non-arrow type │ │ │ │ binary-0.8.9.3-inplace:Data.Binary.Class.C:Binary │ │ │ │ -'OsString │ │ │ │ -OsString │ │ │ │ -'PosixChar │ │ │ │ -PosixChar │ │ │ │ -'WindowsChar │ │ │ │ -WindowsChar │ │ │ │ -'PosixString │ │ │ │ -'WindowsString │ │ │ │ -PosixString │ │ │ │ -System.OsString.Internal.Types │ │ │ │ -os-string-2.0.7-inplace │ │ │ │ -WindowsString │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -System.OsPath.Data.ByteString.Short. │ │ │ │ -moduleError │ │ │ │ -empty ShortByteString │ │ │ │ -os-string-2.0.7-inplace │ │ │ │ -System.OsString.Data.ByteString.Short.Internal │ │ │ │ -libraries/os-string/System/OsString/Data/ByteString/Short/Internal.hs │ │ │ │ -Uneven number of bytes: │ │ │ │ -. This is not a Word16 bytestream. │ │ │ │ -os-string-2.0.7-inplace:System.OsString.Data.ByteString.Short.Internal.MBA# │ │ │ │ -os-string-2.0.7-inplace:System.OsString.Data.ByteString.Short.Internal.BA# │ │ │ │ -os-string-2.0.7-inplace │ │ │ │ -System.OsString.Encoding.Internal │ │ │ │ -EncodingException │ │ │ │ -Cannot decode byte '\x │ │ │ │ -Cannot decode input: │ │ │ │ -'EncodingError │ │ │ │ -UTF-16LE_b │ │ │ │ -os-string-2.0.7-inplace:System.OsString.Encoding.Internal.EncodingError │ │ │ │ -libraries/os-string/System/OsString/Internal/Exception.hs │ │ │ │ -System.OsString.Internal.Exception │ │ │ │ -os-string-2.0.7-inplace │ │ │ │ -CopastroSum │ │ │ │ -CotambaraSum │ │ │ │ -Cochoice │ │ │ │ -'PastroSum │ │ │ │ -PastroSum │ │ │ │ -TambaraSum │ │ │ │ -Data.Profunctor.Choice │ │ │ │ -profunctors-5.6.3-LiJYd6qbkt88aIvAmbRWah │ │ │ │ -profunctors-5.6.3-LiJYd6qbkt88aIvAmbRWah:Data.Profunctor.Choice.CotambaraSum │ │ │ │ -profunctors-5.6.3-LiJYd6qbkt88aIvAmbRWah:Data.Profunctor.Choice.C:Cochoice │ │ │ │ -profunctors-5.6.3-LiJYd6qbkt88aIvAmbRWah:Data.Profunctor.Choice.PastroSum │ │ │ │ -profunctors-5.6.3-LiJYd6qbkt88aIvAmbRWah:Data.Profunctor.Choice.C:Choice │ │ │ │ -'Environment │ │ │ │ -Environment │ │ │ │ -Data.Profunctor.Closed │ │ │ │ -profunctors-5.6.3-LiJYd6qbkt88aIvAmbRWah │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -profunctors-5.6.3-LiJYd6qbkt88aIvAmbRWah:Data.Profunctor.Closed.Environment │ │ │ │ -profunctors-5.6.3-LiJYd6qbkt88aIvAmbRWah:Data.Profunctor.Closed.C:Closed │ │ │ │ -ProfunctorComonad │ │ │ │ -ProfunctorMonad │ │ │ │ -ProfunctorFunctor │ │ │ │ -Data.Profunctor.Monad │ │ │ │ -profunctors-5.6.3-LiJYd6qbkt88aIvAmbRWah │ │ │ │ -profunctors-5.6.3-LiJYd6qbkt88aIvAmbRWah:Data.Profunctor.Monad.C:ProfunctorComonad │ │ │ │ -profunctors-5.6.3-LiJYd6qbkt88aIvAmbRWah:Data.Profunctor.Monad.C:ProfunctorMonad │ │ │ │ -Corepresentable │ │ │ │ -Representable │ │ │ │ -Data.Profunctor.Rep │ │ │ │ -profunctors-5.6.3-LiJYd6qbkt88aIvAmbRWah │ │ │ │ -profunctors-5.6.3-LiJYd6qbkt88aIvAmbRWah:Data.Profunctor.Rep.Prep │ │ │ │ -profunctors-5.6.3-LiJYd6qbkt88aIvAmbRWah:Data.Profunctor.Rep.C:Corepresentable │ │ │ │ -profunctors-5.6.3-LiJYd6qbkt88aIvAmbRWah:Data.Profunctor.Rep.C:Representable │ │ │ │ -Data.Profunctor.Sieve │ │ │ │ -profunctors-5.6.3-LiJYd6qbkt88aIvAmbRWah │ │ │ │ -profunctors-5.6.3-LiJYd6qbkt88aIvAmbRWah:Data.Profunctor.Sieve.C:Cosieve │ │ │ │ -profunctors-5.6.3-LiJYd6qbkt88aIvAmbRWah:Data.Profunctor.Sieve.C:Sieve │ │ │ │ -Copastro │ │ │ │ -Cotambara │ │ │ │ -Costrong │ │ │ │ -Data.Profunctor.Strong │ │ │ │ -profunctors-5.6.3-LiJYd6qbkt88aIvAmbRWah │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -profunctors-5.6.3-LiJYd6qbkt88aIvAmbRWah:Data.Profunctor.Strong.Cotambara │ │ │ │ -profunctors-5.6.3-LiJYd6qbkt88aIvAmbRWah:Data.Profunctor.Strong.C:Costrong │ │ │ │ -profunctors-5.6.3-LiJYd6qbkt88aIvAmbRWah:Data.Profunctor.Strong.Pastro │ │ │ │ -profunctors-5.6.3-LiJYd6qbkt88aIvAmbRWah:Data.Profunctor.Strong.C:Strong │ │ │ │ -'WrapArrow │ │ │ │ -WrappedArrow │ │ │ │ -Data.Profunctor.Types │ │ │ │ -profunctors-5.6.3-LiJYd6qbkt88aIvAmbRWah │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -Profunctor │ │ │ │ -Data.Profunctor.Unsafe │ │ │ │ -profunctors-5.6.3-LiJYd6qbkt88aIvAmbRWah │ │ │ │ -profunctors-5.6.3-LiJYd6qbkt88aIvAmbRWah:Data.Profunctor.Unsafe.C:Profunctor │ │ │ │ -ProfunctorAdjunction │ │ │ │ -Data.Profunctor.Adjunction │ │ │ │ -profunctors-5.6.3-LiJYd6qbkt88aIvAmbRWah │ │ │ │ -profunctors-5.6.3-LiJYd6qbkt88aIvAmbRWah:Data.Profunctor.Adjunction.C:ProfunctorAdjunction │ │ │ │ -Data.Bifunctor.Biff │ │ │ │ -bifunctors-5.6.2-4kXyA9Yl2Ys9aGae1sUdxu │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -Biff {runBiff = │ │ │ │ -Data.Bifunctor.Clown │ │ │ │ -bifunctors-5.6.2-4kXyA9Yl2Ys9aGae1sUdxu │ │ │ │ -Clown {runClown = │ │ │ │ -runClown │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -Data.Bifunctor.Flip │ │ │ │ -bifunctors-5.6.2-4kXyA9Yl2Ys9aGae1sUdxu │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -Flip {runFlip = │ │ │ │ -Data.Bifunctor.Join │ │ │ │ -bifunctors-5.6.2-4kXyA9Yl2Ys9aGae1sUdxu │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -Join {runJoin = │ │ │ │ -Data.Bifunctor.Joker │ │ │ │ -bifunctors-5.6.2-4kXyA9Yl2Ys9aGae1sUdxu │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -Joker {runJoker = │ │ │ │ -runJoker │ │ │ │ -Data.Bifunctor.Product │ │ │ │ -bifunctors-5.6.2-4kXyA9Yl2Ys9aGae1sUdxu │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -bifunctors-5.6.2-4kXyA9Yl2Ys9aGae1sUdxu:Data.Bifunctor.Product.Pair │ │ │ │ -Data.Bifunctor.Sum │ │ │ │ -bifunctors-5.6.2-4kXyA9Yl2Ys9aGae1sUdxu │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -src/Data/Bifunctor/Sum.hs:23:13-14|case │ │ │ │ -bifunctors-5.6.2-4kXyA9Yl2Ys9aGae1sUdxu:Data.Bifunctor.Sum.L2 │ │ │ │ -bifunctors-5.6.2-4kXyA9Yl2Ys9aGae1sUdxu:Data.Bifunctor.Sum.R2 │ │ │ │ -Data.Bifunctor.Tannen │ │ │ │ -bifunctors-5.6.2-4kXyA9Yl2Ys9aGae1sUdxu │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -Tannen {runTannen = │ │ │ │ -runTannen │ │ │ │ -'WrapBifunctor │ │ │ │ -WrappedBifunctor │ │ │ │ -Data.Bifunctor.Wrapped │ │ │ │ -bifunctors-5.6.2-4kXyA9Yl2Ys9aGae1sUdxu │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -WrapBifunctor {unwrapBifunctor = │ │ │ │ -WrapBifunctor │ │ │ │ -unwrapBifunctor │ │ │ │ -Biapplicative │ │ │ │ -Impossible: the arguments are always the same. │ │ │ │ -src/Data/Biapplicative.hs │ │ │ │ -Data.Biapplicative │ │ │ │ -bifunctors-5.6.2-4kXyA9Yl2Ys9aGae1sUdxu │ │ │ │ -bifunctors-5.6.2-4kXyA9Yl2Ys9aGae1sUdxu:Data.Biapplicative.Pure │ │ │ │ -bifunctors-5.6.2-4kXyA9Yl2Ys9aGae1sUdxu:Data.Biapplicative.Map │ │ │ │ -bifunctors-5.6.2-4kXyA9Yl2Ys9aGae1sUdxu:Data.Biapplicative.Ap │ │ │ │ -bifunctors-5.6.2-4kXyA9Yl2Ys9aGae1sUdxu:Data.Biapplicative.LiftA2 │ │ │ │ -bifunctors-5.6.2-4kXyA9Yl2Ys9aGae1sUdxu:Data.Biapplicative.One │ │ │ │ -bifunctors-5.6.2-4kXyA9Yl2Ys9aGae1sUdxu:Data.Biapplicative.C:Biapplicative │ │ │ │ -BifunctorComonad │ │ │ │ -BifunctorMonad │ │ │ │ -BifunctorFunctor │ │ │ │ -Data.Bifunctor.Functor │ │ │ │ -bifunctors-5.6.2-4kXyA9Yl2Ys9aGae1sUdxu │ │ │ │ -bifunctors-5.6.2-4kXyA9Yl2Ys9aGae1sUdxu:Data.Bifunctor.Functor.C:BifunctorComonad │ │ │ │ -bifunctors-5.6.2-4kXyA9Yl2Ys9aGae1sUdxu:Data.Bifunctor.Functor.C:BifunctorMonad │ │ │ │ -Data.Bifunctor.Assoc │ │ │ │ -assoc-1.1.1-30BCdn01wuCLUYQedFJHQR │ │ │ │ -assoc-1.1.1-30BCdn01wuCLUYQedFJHQR:Data.Bifunctor.Assoc.C:Assoc │ │ │ │ -'Cokleisli │ │ │ │ -Cokleisli │ │ │ │ -ComonadApply │ │ │ │ -Control.Comonad │ │ │ │ -comonad-5.0.9-D4IcmAYsXYEFDmrxTI6Zqe │ │ │ │ -comonad-5.0.9-D4IcmAYsXYEFDmrxTI6Zqe:Control.Comonad.C:ComonadApply │ │ │ │ -comonad-5.0.9-D4IcmAYsXYEFDmrxTI6Zqe:Control.Comonad.C:Comonad │ │ │ │ -ComonadEnv │ │ │ │ -Control.Comonad.Env.Class │ │ │ │ -comonad-5.0.9-D4IcmAYsXYEFDmrxTI6Zqe │ │ │ │ -comonad-5.0.9-D4IcmAYsXYEFDmrxTI6Zqe:Control.Comonad.Env.Class.C:ComonadEnv │ │ │ │ -ComonadStore │ │ │ │ -Control.Comonad.Store.Class │ │ │ │ -comonad-5.0.9-D4IcmAYsXYEFDmrxTI6Zqe │ │ │ │ -comonad-5.0.9-D4IcmAYsXYEFDmrxTI6Zqe:Control.Comonad.Store.Class.C:ComonadStore │ │ │ │ -ComonadTraced │ │ │ │ -Control.Comonad.Traced.Class │ │ │ │ -comonad-5.0.9-D4IcmAYsXYEFDmrxTI6Zqe │ │ │ │ -comonad-5.0.9-D4IcmAYsXYEFDmrxTI6Zqe:Control.Comonad.Traced.Class.C:ComonadTraced │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -Control.Comonad.Trans.Env.EnvT │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -src/Control/Comonad/Trans/Env.hs │ │ │ │ -Control.Comonad.Trans.Env │ │ │ │ -comonad-5.0.9-D4IcmAYsXYEFDmrxTI6Zqe │ │ │ │ -comonad-5.0.9-D4IcmAYsXYEFDmrxTI6Zqe:Control.Comonad.Trans.Env.EnvT │ │ │ │ -Control.Comonad.Trans.Store │ │ │ │ -comonad-5.0.9-D4IcmAYsXYEFDmrxTI6Zqe │ │ │ │ -comonad-5.0.9-D4IcmAYsXYEFDmrxTI6Zqe:Control.Comonad.Trans.Store.StoreT │ │ │ │ -'TracedT │ │ │ │ -Control.Comonad.Trans.Traced │ │ │ │ -comonad-5.0.9-D4IcmAYsXYEFDmrxTI6Zqe │ │ │ │ -Foldable1WithIndex │ │ │ │ -'SNothing │ │ │ │ -'FromMaybe │ │ │ │ -FromMaybe │ │ │ │ -TraversableWithIndex │ │ │ │ -FoldableWithIndex │ │ │ │ -FunctorWithIndex │ │ │ │ -'Indexing │ │ │ │ -Indexing │ │ │ │ -'Sequenced │ │ │ │ -Sequenced │ │ │ │ -'Traversed │ │ │ │ -Traversed │ │ │ │ -Sequenced: value used │ │ │ │ -Traversed: value used │ │ │ │ -src/WithIndex.hs │ │ │ │ -WithIndex │ │ │ │ -indexed-traversable-0.1.4-HhGzT2d63m8EdLxDIeBOXO │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -indexed-traversable-0.1.4-HhGzT2d63m8EdLxDIeBOXO:WithIndex.C:Foldable1WithIndex │ │ │ │ -indexed-traversable-0.1.4-HhGzT2d63m8EdLxDIeBOXO:WithIndex.SNothing │ │ │ │ -indexed-traversable-0.1.4-HhGzT2d63m8EdLxDIeBOXO:WithIndex.SJust │ │ │ │ -indexed-traversable-0.1.4-HhGzT2d63m8EdLxDIeBOXO:WithIndex.C:TraversableWithIndex │ │ │ │ -indexed-traversable-0.1.4-HhGzT2d63m8EdLxDIeBOXO:WithIndex.C:FoldableWithIndex │ │ │ │ -indexed-traversable-0.1.4-HhGzT2d63m8EdLxDIeBOXO:WithIndex.C:FunctorWithIndex │ │ │ │ -Distributive │ │ │ │ -Data.Distributive │ │ │ │ -distributive-0.6.2.1-AFc4tDvV7a6AE6bSxGrEfm │ │ │ │ -distributive-0.6.2.1-AFc4tDvV7a6AE6bSxGrEfm:Data.Distributive.C:Distributive │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -Data.Tagged.Tagged │ │ │ │ -undefined │ │ │ │ -src/Data/Tagged.hs │ │ │ │ -Data.Tagged │ │ │ │ -tagged-0.8.9-EraSdp0lx7uJnqESyrqLTP │ │ │ │ +System.Random │ │ │ │ +random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu │ │ │ │ +random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.C:Random │ │ │ │ +StdGen {unStdGen = │ │ │ │ +StateGen {unStateGen = │ │ │ │ +'StateGen │ │ │ │ +StateGen │ │ │ │ +'C:RandomGen │ │ │ │ +RandomGen │ │ │ │ +UniformRange │ │ │ │ +GUniform │ │ │ │ +'StateGenM │ │ │ │ +StateGenM │ │ │ │ +FrozenGen │ │ │ │ +'C:StatefulGen │ │ │ │ +StatefulGen │ │ │ │ +System.Random.Internal │ │ │ │ +random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu │ │ │ │ +random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.Internal.C:RandomGen │ │ │ │ +random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.Internal.StateGenM │ │ │ │ +random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.Internal.MBA │ │ │ │ +random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.Internal.C:FrozenGen │ │ │ │ +random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.Internal.C:StatefulGen │ │ │ │ +'C:Finite │ │ │ │ +Cardinality │ │ │ │ +GFinite: V1 has no inhabitants │ │ │ │ +src/System/Random/GFinite.hs │ │ │ │ +System.Random.GFinite │ │ │ │ +random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu │ │ │ │ +src/System/Random/GFinite.hs:32:13-14|case │ │ │ │ +random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.GFinite.C:Finite │ │ │ │ +random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.GFinite.C:GFinite │ │ │ │ +random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.GFinite.Shift │ │ │ │ +random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.GFinite.Card │ │ │ │ +bitmaskWithRejection64 0 │ │ │ │ +bitmaskWithRejection32 0 │ │ │ │ +src/System/Random/SplitMix.hs │ │ │ │ +System.Random.SplitMix │ │ │ │ +splitmix-0.1.3.1-BGsvUIXPkVcIniKN76yOBb │ │ │ │ +splitmix-0.1.3.1-BGsvUIXPkVcIniKN76yOBb:System.Random.SplitMix.SMGen │ │ │ │ +bitmaskWithRejection32 0 │ │ │ │ +bitmaskWithRejection64 0 │ │ │ │ +src/System/Random/SplitMix32.hs │ │ │ │ +System.Random.SplitMix32 │ │ │ │ +splitmix-0.1.3.1-BGsvUIXPkVcIniKN76yOBb │ │ │ │ +splitmix-0.1.3.1-BGsvUIXPkVcIniKN76yOBb:System.Random.SplitMix32.SMGen │ │ │ │ MonadReader │ │ │ │ Control.Monad.Reader.Class │ │ │ │ mtl-2.3.1-inplace │ │ │ │ mtl-2.3.1-inplace:Control.Monad.Reader.Class.C:MonadReader │ │ │ │ MonadState │ │ │ │ Control.Monad.State.Class │ │ │ │ mtl-2.3.1-inplace │ │ │ │ mtl-2.3.1-inplace:Control.Monad.State.Class.C:MonadState │ │ │ │ -HasUpdate │ │ │ │ -HasGetter │ │ │ │ -HasSetter │ │ │ │ -'SettableStateVar │ │ │ │ -SettableStateVar │ │ │ │ -'StateVar │ │ │ │ -StateVar │ │ │ │ -Data.StateVar │ │ │ │ -StateVar-1.2.2-Ix7fK74pSlg9B6y4NN87Z9 │ │ │ │ -StateVar-1.2.2-Ix7fK74pSlg9B6y4NN87Z9:Data.StateVar.C:HasUpdate │ │ │ │ -StateVar-1.2.2-Ix7fK74pSlg9B6y4NN87Z9:Data.StateVar.StateVar │ │ │ │ -'Handler │ │ │ │ -./Control/Exception/Lifted.hs │ │ │ │ -Control.Exception.Lifted │ │ │ │ -lifted-base-0.2.3.12-6kkWc17fQM76myEtK6KU2M │ │ │ │ -lifted-base-0.2.3.12-6kkWc17fQM76myEtK6KU2M:Control.Exception.Lifted.Handler │ │ │ │ -MonadBaseControl │ │ │ │ -MonadTransControl │ │ │ │ -Control.Monad.Trans.Control │ │ │ │ -monad-control-1.0.3.1-8SlV1hwVqyt4BTWAvWAys3 │ │ │ │ -monad-control-1.0.3.1-8SlV1hwVqyt4BTWAvWAys3:Control.Monad.Trans.Control.C:MonadBaseControl │ │ │ │ -monad-control-1.0.3.1-8SlV1hwVqyt4BTWAvWAys3:Control.Monad.Trans.Control.C:MonadTransControl │ │ │ │ -MonadBase │ │ │ │ -Control.Monad.Base │ │ │ │ -transformers-base-0.4.6-D2C6ntY92a2LpGEpHgWgaB │ │ │ │ -transformers-base-0.4.6-D2C6ntY92a2LpGEpHgWgaB:Control.Monad.Base.C:MonadBase │ │ │ │ 'Backwards │ │ │ │ Control.Applicative.Backwards │ │ │ │ transformers-0.6.1.1-inplace │ │ │ │ minimum: empty structure │ │ │ │ maximum: empty structure │ │ │ │ Backwards │ │ │ │ Control.Applicative.Lift │ │ │ │ @@ -11433,14 +11433,137 @@ │ │ │ │ foldl1: empty structure │ │ │ │ Constant │ │ │ │ 'Reverse │ │ │ │ Data.Functor.Reverse │ │ │ │ transformers-0.6.1.1-inplace │ │ │ │ minimum: empty structure │ │ │ │ maximum: empty structure │ │ │ │ +negative index: │ │ │ │ +, length = │ │ │ │ +index too large: │ │ │ │ +intercalate │ │ │ │ +negative length: │ │ │ │ +packCStringLen │ │ │ │ +hGetNonBlocking │ │ │ │ +errorEmptyList │ │ │ │ +hGetSome │ │ │ │ +Data.ByteString.hGetLine │ │ │ │ +moduleErrorIO │ │ │ │ +empty ByteString │ │ │ │ +moduleError │ │ │ │ +Data.ByteString. │ │ │ │ +libraries/bytestring/Data/ByteString.hs │ │ │ │ +Data.ByteString │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +: illegal ByteString size │ │ │ │ + !"#$%&'()*+,-./0123456789:;<=>?@ABCDEFGHIJKLMNOPQRSTUVWXYZ[\]^_`abcdefghijklmnopqrstuvwxyz{|}~ │ │ │ │ +Negative exponent │ │ │ │ +Data.ByteString.Unsafe │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +negative index: │ │ │ │ +index too large: │ │ │ │ +Strict splitWith returned [] for nonempty input │ │ │ │ +Strict split returned [] for nonempty input │ │ │ │ +hGetNonBlocking │ │ │ │ +internal error: toSplit not longer than toScan │ │ │ │ +splitAtEndFold │ │ │ │ +empty ByteString │ │ │ │ +moduleError │ │ │ │ +Data.ByteString.Lazy. │ │ │ │ +: illegal ByteString size │ │ │ │ +libraries/bytestring/Data/ByteString/Lazy.hs │ │ │ │ +Data.ByteString.Lazy │ │ │ │ +libraries/bytestring/Data/ByteString.hs │ │ │ │ +Data.ByteString │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +errorEmptyList │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +gunfold: unexpected constructor of lazy ByteString │ │ │ │ +Data.ByteString.Lazy: invariant violation: │ │ │ │ +Lazy.toStrict │ │ │ │ +Data.ByteString.Lazy.ByteString │ │ │ │ +stimes: non-negative multiplier expected │ │ │ │ +libraries/bytestring/Data/ByteString/Lazy/Internal.hs │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +Data.ByteString.Lazy.Internal │ │ │ │ +ByteString │ │ │ │ +bytestring-0.12.2.0-inplace:Data.ByteString.Lazy.Internal.Empty │ │ │ │ +bytestring-0.12.2.0-inplace:Data.ByteString.Lazy.Internal.Chunk │ │ │ │ +Short.intercalate │ │ │ │ +Short.cons │ │ │ │ +Short.snoc │ │ │ │ + not in range [0.. │ │ │ │ +error in array index: │ │ │ │ +indexError │ │ │ │ +negative length: │ │ │ │ +packCStringLen │ │ │ │ +moduleErrorIO │ │ │ │ +errorEmptySBS │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'ShortByteString │ │ │ │ +Data.ByteString.Short.Internal.ShortByteString │ │ │ │ +unShortByteString │ │ │ │ +empty ShortByteString │ │ │ │ +moduleError │ │ │ │ +Data.ByteString.Short. │ │ │ │ +libraries/bytestring/Data/ByteString/Short/Internal.hs │ │ │ │ +ShortByteString │ │ │ │ +Data.ByteString.Short.Internal │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +Short.append │ │ │ │ +Short.concat │ │ │ │ +Negative exponent │ │ │ │ + free: │ │ │ │ + required: │ │ │ │ + Not enough space after flush. │ │ │ │ +Data.ByteString.Builder.Internal.hPut: internal error. │ │ │ │ +libraries/bytestring/Data/ByteString/Builder/Internal.hs │ │ │ │ +'AllocationStrategy │ │ │ │ +AllocationStrategy │ │ │ │ +'InsertChunk │ │ │ │ +'BufferFull │ │ │ │ +BuildSignal │ │ │ │ +'Finished │ │ │ │ +ChunkIOStream │ │ │ │ +'BufferRange │ │ │ │ +BufferRange │ │ │ │ +Data.ByteString.Builder.Internal │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +stimes @Builder: non-negative multiplier expected │ │ │ │ +bytestring-0.12.2.0-inplace:Data.ByteString.Builder.Internal.AllocationStrategy │ │ │ │ +bytestring-0.12.2.0-inplace:Data.ByteString.Builder.Internal.Done │ │ │ │ +bytestring-0.12.2.0-inplace:Data.ByteString.Builder.Internal.BufferFull │ │ │ │ +bytestring-0.12.2.0-inplace:Data.ByteString.Builder.Internal.InsertChunk │ │ │ │ +bytestring-0.12.2.0-inplace:Data.ByteString.Builder.Internal.Finished │ │ │ │ +bytestring-0.12.2.0-inplace:Data.ByteString.Builder.Internal.Yield1 │ │ │ │ +bytestring-0.12.2.0-inplace:Data.ByteString.Builder.Internal.Buffer │ │ │ │ +bytestring-0.12.2.0-inplace:Data.ByteString.Builder.Internal.BufferRange │ │ │ │ +unsafePackLenLiteral │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +gunfold: unexpected constructor of strict ByteString │ │ │ │ +'SizeOverflowException │ │ │ │ +Data.ByteString.ByteString │ │ │ │ +Data.ByteString. │ │ │ │ +: size overflow │ │ │ │ +stimes @ByteString: non-negative multiplier expected │ │ │ │ +ByteString │ │ │ │ +SizeOverflowException │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +Data.ByteString.Internal.Type │ │ │ │ +libraries/bytestring/Data/ByteString/Internal/Type.hs │ │ │ │ +bytestring-0.12.2.0-inplace:Data.ByteString.Internal.Type.BS │ │ │ │ libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ GHC.Internal.Data.Data │ │ │ │ ghc-internal │ │ │ │ fromJust │ │ │ │ Data.IntSet.keysSet: Nil │ │ │ │ libraries/containers/containers/src/Data/IntMap/Internal.hs:(1353,19)-(1356,30)|lambda │ │ │ │ libraries/containers/containers/src/Data/IntMap/Internal.hs:1307:24-71|lambda │ │ │ │ @@ -11755,137 +11878,14 @@ │ │ │ │ Utils.Containers.Internal.BitQueue │ │ │ │ containers-0.7-inplace │ │ │ │ containers-0.7-inplace:Utils.Containers.Internal.BitQueue.BQB │ │ │ │ StrictPair │ │ │ │ Utils.Containers.Internal.StrictPair │ │ │ │ containers-0.7-inplace │ │ │ │ containers-0.7-inplace:Utils.Containers.Internal.StrictPair.:*: │ │ │ │ -negative index: │ │ │ │ -, length = │ │ │ │ -index too large: │ │ │ │ -intercalate │ │ │ │ -negative length: │ │ │ │ -packCStringLen │ │ │ │ -hGetNonBlocking │ │ │ │ -errorEmptyList │ │ │ │ -hGetSome │ │ │ │ -Data.ByteString.hGetLine │ │ │ │ -moduleErrorIO │ │ │ │ -empty ByteString │ │ │ │ -moduleError │ │ │ │ -Data.ByteString. │ │ │ │ -libraries/bytestring/Data/ByteString.hs │ │ │ │ -Data.ByteString │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -: illegal ByteString size │ │ │ │ - !"#$%&'()*+,-./0123456789:;<=>?@ABCDEFGHIJKLMNOPQRSTUVWXYZ[\]^_`abcdefghijklmnopqrstuvwxyz{|}~ │ │ │ │ -Negative exponent │ │ │ │ -Data.ByteString.Unsafe │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -negative index: │ │ │ │ -index too large: │ │ │ │ -Strict splitWith returned [] for nonempty input │ │ │ │ -Strict split returned [] for nonempty input │ │ │ │ -hGetNonBlocking │ │ │ │ -internal error: toSplit not longer than toScan │ │ │ │ -splitAtEndFold │ │ │ │ -empty ByteString │ │ │ │ -moduleError │ │ │ │ -Data.ByteString.Lazy. │ │ │ │ -: illegal ByteString size │ │ │ │ -libraries/bytestring/Data/ByteString/Lazy.hs │ │ │ │ -Data.ByteString.Lazy │ │ │ │ -libraries/bytestring/Data/ByteString.hs │ │ │ │ -Data.ByteString │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -errorEmptyList │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -gunfold: unexpected constructor of lazy ByteString │ │ │ │ -Data.ByteString.Lazy: invariant violation: │ │ │ │ -Lazy.toStrict │ │ │ │ -Data.ByteString.Lazy.ByteString │ │ │ │ -stimes: non-negative multiplier expected │ │ │ │ -libraries/bytestring/Data/ByteString/Lazy/Internal.hs │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -Data.ByteString.Lazy.Internal │ │ │ │ -ByteString │ │ │ │ -bytestring-0.12.2.0-inplace:Data.ByteString.Lazy.Internal.Empty │ │ │ │ -bytestring-0.12.2.0-inplace:Data.ByteString.Lazy.Internal.Chunk │ │ │ │ -Short.intercalate │ │ │ │ -Short.cons │ │ │ │ -Short.snoc │ │ │ │ - not in range [0.. │ │ │ │ -error in array index: │ │ │ │ -indexError │ │ │ │ -negative length: │ │ │ │ -packCStringLen │ │ │ │ -moduleErrorIO │ │ │ │ -errorEmptySBS │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'ShortByteString │ │ │ │ -Data.ByteString.Short.Internal.ShortByteString │ │ │ │ -unShortByteString │ │ │ │ -empty ShortByteString │ │ │ │ -moduleError │ │ │ │ -Data.ByteString.Short. │ │ │ │ -libraries/bytestring/Data/ByteString/Short/Internal.hs │ │ │ │ -ShortByteString │ │ │ │ -Data.ByteString.Short.Internal │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -Short.append │ │ │ │ -Short.concat │ │ │ │ -Negative exponent │ │ │ │ - free: │ │ │ │ - required: │ │ │ │ - Not enough space after flush. │ │ │ │ -Data.ByteString.Builder.Internal.hPut: internal error. │ │ │ │ -libraries/bytestring/Data/ByteString/Builder/Internal.hs │ │ │ │ -'AllocationStrategy │ │ │ │ -AllocationStrategy │ │ │ │ -'InsertChunk │ │ │ │ -'BufferFull │ │ │ │ -BuildSignal │ │ │ │ -'Finished │ │ │ │ -ChunkIOStream │ │ │ │ -'BufferRange │ │ │ │ -BufferRange │ │ │ │ -Data.ByteString.Builder.Internal │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -stimes @Builder: non-negative multiplier expected │ │ │ │ -bytestring-0.12.2.0-inplace:Data.ByteString.Builder.Internal.AllocationStrategy │ │ │ │ -bytestring-0.12.2.0-inplace:Data.ByteString.Builder.Internal.Done │ │ │ │ -bytestring-0.12.2.0-inplace:Data.ByteString.Builder.Internal.BufferFull │ │ │ │ -bytestring-0.12.2.0-inplace:Data.ByteString.Builder.Internal.InsertChunk │ │ │ │ -bytestring-0.12.2.0-inplace:Data.ByteString.Builder.Internal.Finished │ │ │ │ -bytestring-0.12.2.0-inplace:Data.ByteString.Builder.Internal.Yield1 │ │ │ │ -bytestring-0.12.2.0-inplace:Data.ByteString.Builder.Internal.Buffer │ │ │ │ -bytestring-0.12.2.0-inplace:Data.ByteString.Builder.Internal.BufferRange │ │ │ │ -unsafePackLenLiteral │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -gunfold: unexpected constructor of strict ByteString │ │ │ │ -'SizeOverflowException │ │ │ │ -Data.ByteString.ByteString │ │ │ │ -Data.ByteString. │ │ │ │ -: size overflow │ │ │ │ -stimes @ByteString: non-negative multiplier expected │ │ │ │ -ByteString │ │ │ │ -SizeOverflowException │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -Data.ByteString.Internal.Type │ │ │ │ -libraries/bytestring/Data/ByteString/Internal/Type.hs │ │ │ │ -bytestring-0.12.2.0-inplace:Data.ByteString.Internal.Type.BS │ │ │ │ extsEnabled │ │ │ │ isExtEnabled │ │ │ │ addCorePlugin │ │ │ │ addModFinalizer │ │ │ │ addForeignFilePath │ │ │ │ addTopDecls │ │ │ │ addTempFile │ │ │ ├── readelf --wide --decompress --hex-dump=.dynstr {} │ │ │ │ @@ -1,15 +1,15 @@ │ │ │ │ │ │ │ │ Hex dump of section '.dynstr': │ │ │ │ 0x00009ef4 005f5f63 78615f61 74657869 7400474c .__cxa_atexit.GL │ │ │ │ 0x00009f04 4942435f 322e3400 6c696263 2e736f2e IBC_2.4.libc.so. │ │ │ │ - 0x00009f14 36005f65 64617461 005f656e 64005f5f 6._edata._end.__ │ │ │ │ - 0x00009f24 6273735f 73746172 74005f5f 6c696263 bss_start.__libc │ │ │ │ - 0x00009f34 5f737461 72745f6d 61696e00 474c4942 _start_main.GLIB │ │ │ │ - 0x00009f44 435f322e 33340064 6c5f6974 65726174 C_2.34.dl_iterat │ │ │ │ + 0x00009f14 36005f5f 6c696263 5f737461 72745f6d 6.__libc_start_m │ │ │ │ + 0x00009f24 61696e00 474c4942 435f322e 3334005f ain.GLIBC_2.34._ │ │ │ │ + 0x00009f34 656e6400 5f5f6273 735f7374 61727400 end.__bss_start. │ │ │ │ + 0x00009f44 5f656461 74610064 6c5f6974 65726174 _edata.dl_iterat │ │ │ │ 0x00009f54 655f7068 64720066 7365656b 00667465 e_phdr.fseek.fte │ │ │ │ 0x00009f64 6c6c0066 656f6600 66726561 64007265 ll.feof.fread.re │ │ │ │ 0x00009f74 67657865 63006667 65747300 6d70726f gexec.fgets.mpro │ │ │ │ 0x00009f84 74656374 00646c69 6e666f00 646c636c tect.dlinfo.dlcl │ │ │ │ 0x00009f94 6f736500 5f5f6973 6f633233 5f737363 ose.__isoc23_ssc │ │ │ │ 0x00009fa4 616e6600 474c4942 435f322e 3338006e anf.GLIBC_2.38.n │ │ │ │ 0x00009fb4 65776c6f 63616c65 00667265 656c6f63 ewlocale.freeloc │ │ │ │ @@ -109,73 +109,73 @@ │ │ │ │ 0x0000a594 64007374 72647570 005f5f69 736f6332 d.strdup.__isoc2 │ │ │ │ 0x0000a5a4 335f7374 72746f6c 005f5f69 736f6332 3_strtol.__isoc2 │ │ │ │ 0x0000a5b4 335f7374 72746f75 6c007374 726e636d 3_strtoul.strncm │ │ │ │ 0x0000a5c4 70007374 72637079 00766670 72696e74 p.strcpy.vfprint │ │ │ │ 0x0000a5d4 66007374 726e6370 79005f5f 63747970 f.strncpy.__ctyp │ │ │ │ 0x0000a5e4 655f625f 6c6f6300 73747274 6f640073 e_b_loc.strtod.s │ │ │ │ 0x0000a5f4 74646f75 74006666 6c757368 00736e70 tdout.fflush.snp │ │ │ │ - 0x0000a604 72696e74 66007374 72636d70 00646c6f rintf.strcmp.dlo │ │ │ │ - 0x0000a614 70656e00 646c7379 6d005f5f 676d706e pen.dlsym.__gmpn │ │ │ │ - 0x0000a624 5f6d756c 005f5f67 6d706e5f 6d756c5f _mul.__gmpn_mul_ │ │ │ │ - 0x0000a634 31005f5f 676d706e 5f737562 5f31005f 1.__gmpn_sub_1._ │ │ │ │ - 0x0000a644 5f676d70 6e5f6164 645f3100 5f5f676d _gmpn_add_1.__gm │ │ │ │ - 0x0000a654 706e5f70 6f70636f 756e7400 5f5f676d pn_popcount.__gm │ │ │ │ - 0x0000a664 706e5f6d 6f645f31 005f5f67 6d706e5f pn_mod_1.__gmpn_ │ │ │ │ - 0x0000a674 73756200 5f5f676d 706e5f61 6464005f sub.__gmpn_add._ │ │ │ │ - 0x0000a684 5f676d70 6e5f6469 7672656d 5f31005f _gmpn_divrem_1._ │ │ │ │ - 0x0000a694 5f676d70 6e5f636d 70005f5f 676d706e _gmpn_cmp.__gmpn │ │ │ │ - 0x0000a6a4 5f786f72 5f6e005f 5f676d70 6e5f696f _xor_n.__gmpn_io │ │ │ │ - 0x0000a6b4 725f6e00 5f5f676d 706e5f61 6e646e5f r_n.__gmpn_andn_ │ │ │ │ - 0x0000a6c4 6e005f5f 676d706e 5f616e64 5f6e005f n.__gmpn_and_n._ │ │ │ │ - 0x0000a6d4 5f676d70 7a5f696e 76657274 005f5f67 _gmpz_invert.__g │ │ │ │ - 0x0000a6e4 6d707a5f 706f776d 5f736563 005f5f67 mpz_powm_sec.__g │ │ │ │ - 0x0000a6f4 6d707a5f 706f776d 005f5f67 6d707a5f mpz_powm.__gmpz_ │ │ │ │ - 0x0000a704 6e657874 7072696d 65005f5f 676d707a nextprime.__gmpz │ │ │ │ - 0x0000a714 5f70726f 6261625f 7072696d 655f7000 _probab_prime_p. │ │ │ │ - 0x0000a724 5f5f676d 707a5f65 78706f72 74005f5f __gmpz_export.__ │ │ │ │ - 0x0000a734 676d707a 5f73697a 65696e62 61736500 gmpz_sizeinbase. │ │ │ │ - 0x0000a744 5f5f676d 706e5f74 6469765f 7172005f __gmpn_tdiv_qr._ │ │ │ │ - 0x0000a754 5f676d70 7a5f6763 64657874 005f5f67 _gmpz_gcdext.__g │ │ │ │ - 0x0000a764 6d707a5f 636c6561 72005f5f 676d707a mpz_clear.__gmpz │ │ │ │ - 0x0000a774 5f676364 005f5f67 6d707a5f 696e6974 _gcd.__gmpz_init │ │ │ │ - 0x0000a784 005f5f67 6d706e5f 6763645f 31005f5f .__gmpn_gcd_1.__ │ │ │ │ - 0x0000a794 676d707a 5f676574 5f645f32 65787000 gmpz_get_d_2exp. │ │ │ │ - 0x0000a7a4 5f5f676d 707a5f67 65745f64 005f5f67 __gmpz_get_d.__g │ │ │ │ - 0x0000a7b4 6d706e5f 6c736869 6674005f 5f676d70 mpn_lshift.__gmp │ │ │ │ - 0x0000a7c4 6e5f7273 68696674 00706f6c 6c006570 n_rshift.poll.ep │ │ │ │ - 0x0000a7d4 6f6c6c5f 63726561 74650065 706f6c6c oll_create.epoll │ │ │ │ - 0x0000a7e4 5f63746c 0065706f 6c6c5f77 61697400 _ctl.epoll_wait. │ │ │ │ - 0x0000a7f4 6576656e 74666400 474c4942 435f322e eventfd.GLIBC_2. │ │ │ │ - 0x0000a804 37006576 656e7466 645f7772 69746500 7.eventfd_write. │ │ │ │ - 0x0000a814 5f5f7870 675f7374 72657272 6f725f72 __xpg_strerror_r │ │ │ │ - 0x0000a824 0069636f 6e765f63 6c6f7365 0069636f .iconv_close.ico │ │ │ │ - 0x0000a834 6e760069 636f6e76 5f6f7065 6e00756e nv.iconv_open.un │ │ │ │ - 0x0000a844 73657465 6e760066 6f726b00 77616974 setenv.fork.wait │ │ │ │ - 0x0000a854 70696400 756e6c69 6e6b0069 73617474 pid.unlink.isatt │ │ │ │ - 0x0000a864 79006475 7032006c 696e6b00 64757000 y.dup2.link.dup. │ │ │ │ - 0x0000a874 756d6173 6b006372 65617400 636c6f73 umask.creat.clos │ │ │ │ - 0x0000a884 65006368 6d6f6400 61636365 73730070 e.chmod.access.p │ │ │ │ - 0x0000a894 69706500 74636765 74617474 72007463 ipe.tcgetattr.tc │ │ │ │ - 0x0000a8a4 73657461 74747200 73696770 726f636d setattr.sigprocm │ │ │ │ - 0x0000a8b4 61736b00 73696761 64647365 74007369 ask.sigaddset.si │ │ │ │ - 0x0000a8c4 67656d70 74797365 74006d6b 6669666f gemptyset.mkfifo │ │ │ │ - 0x0000a8d4 005f5f66 636e746c 5f74696d 65363400 .__fcntl_time64. │ │ │ │ - 0x0000a8e4 5f5f7574 696d6536 34006c73 65656b36 __utime64.lseek6 │ │ │ │ - 0x0000a8f4 34007772 69746500 72656164 00676574 4.write.read.get │ │ │ │ - 0x0000a904 70696400 70757465 6e760067 6574656e pid.putenv.geten │ │ │ │ - 0x0000a914 76006e6c 5f6c616e 67696e66 6f00656e v.nl_langinfo.en │ │ │ │ - 0x0000a924 7669726f 6e006f70 656e3634 00667472 viron.open64.ftr │ │ │ │ - 0x0000a934 756e6361 74653634 005f5f6c 73746174 uncate64.__lstat │ │ │ │ - 0x0000a944 36345f74 696d6536 34005f5f 66737461 64_time64.__fsta │ │ │ │ - 0x0000a954 7436345f 74696d65 3634005f 5f737461 t64_time64.__sta │ │ │ │ - 0x0000a964 7436345f 74696d65 3634005f 5f657272 t64_time64.__err │ │ │ │ - 0x0000a974 6e6f5f6c 6f636174 696f6e00 5f5f636c no_location.__cl │ │ │ │ - 0x0000a984 6f636b5f 67657472 65733634 005f5f63 ock_getres64.__c │ │ │ │ - 0x0000a994 6c6f636b 5f676574 74696d65 3634005f lock_gettime64._ │ │ │ │ - 0x0000a9a4 5f6c6f63 616c7469 6d653634 5f720072 _localtime64_r.r │ │ │ │ + 0x0000a604 72696e74 66007374 72636d70 005f5f67 rintf.strcmp.__g │ │ │ │ + 0x0000a614 6d706e5f 6d756c00 5f5f676d 706e5f6d mpn_mul.__gmpn_m │ │ │ │ + 0x0000a624 756c5f31 005f5f67 6d706e5f 7375625f ul_1.__gmpn_sub_ │ │ │ │ + 0x0000a634 31005f5f 676d706e 5f616464 5f31005f 1.__gmpn_add_1._ │ │ │ │ + 0x0000a644 5f676d70 6e5f706f 70636f75 6e74005f _gmpn_popcount._ │ │ │ │ + 0x0000a654 5f676d70 6e5f6d6f 645f3100 5f5f676d _gmpn_mod_1.__gm │ │ │ │ + 0x0000a664 706e5f73 7562005f 5f676d70 6e5f6164 pn_sub.__gmpn_ad │ │ │ │ + 0x0000a674 64005f5f 676d706e 5f646976 72656d5f d.__gmpn_divrem_ │ │ │ │ + 0x0000a684 31005f5f 676d706e 5f636d70 005f5f67 1.__gmpn_cmp.__g │ │ │ │ + 0x0000a694 6d706e5f 786f725f 6e005f5f 676d706e mpn_xor_n.__gmpn │ │ │ │ + 0x0000a6a4 5f696f72 5f6e005f 5f676d70 6e5f616e _ior_n.__gmpn_an │ │ │ │ + 0x0000a6b4 646e5f6e 005f5f67 6d706e5f 616e645f dn_n.__gmpn_and_ │ │ │ │ + 0x0000a6c4 6e005f5f 676d707a 5f696e76 65727400 n.__gmpz_invert. │ │ │ │ + 0x0000a6d4 5f5f676d 707a5f70 6f776d5f 73656300 __gmpz_powm_sec. │ │ │ │ + 0x0000a6e4 5f5f676d 707a5f70 6f776d00 5f5f676d __gmpz_powm.__gm │ │ │ │ + 0x0000a6f4 707a5f6e 65787470 72696d65 005f5f67 pz_nextprime.__g │ │ │ │ + 0x0000a704 6d707a5f 70726f62 61625f70 72696d65 mpz_probab_prime │ │ │ │ + 0x0000a714 5f70005f 5f676d70 7a5f6578 706f7274 _p.__gmpz_export │ │ │ │ + 0x0000a724 005f5f67 6d707a5f 73697a65 696e6261 .__gmpz_sizeinba │ │ │ │ + 0x0000a734 7365005f 5f676d70 6e5f7464 69765f71 se.__gmpn_tdiv_q │ │ │ │ + 0x0000a744 72005f5f 676d707a 5f676364 65787400 r.__gmpz_gcdext. │ │ │ │ + 0x0000a754 5f5f676d 707a5f63 6c656172 005f5f67 __gmpz_clear.__g │ │ │ │ + 0x0000a764 6d707a5f 67636400 5f5f676d 707a5f69 mpz_gcd.__gmpz_i │ │ │ │ + 0x0000a774 6e697400 5f5f676d 706e5f67 63645f31 nit.__gmpn_gcd_1 │ │ │ │ + 0x0000a784 005f5f67 6d707a5f 6765745f 645f3265 .__gmpz_get_d_2e │ │ │ │ + 0x0000a794 7870005f 5f676d70 7a5f6765 745f6400 xp.__gmpz_get_d. │ │ │ │ + 0x0000a7a4 5f5f676d 706e5f6c 73686966 74005f5f __gmpn_lshift.__ │ │ │ │ + 0x0000a7b4 676d706e 5f727368 69667400 706f6c6c gmpn_rshift.poll │ │ │ │ + 0x0000a7c4 0065706f 6c6c5f63 72656174 65006570 .epoll_create.ep │ │ │ │ + 0x0000a7d4 6f6c6c5f 63746c00 65706f6c 6c5f7761 oll_ctl.epoll_wa │ │ │ │ + 0x0000a7e4 69740065 76656e74 66640047 4c494243 it.eventfd.GLIBC │ │ │ │ + 0x0000a7f4 5f322e37 00657665 6e746664 5f777269 _2.7.eventfd_wri │ │ │ │ + 0x0000a804 7465005f 5f787067 5f737472 6572726f te.__xpg_strerro │ │ │ │ + 0x0000a814 725f7200 69636f6e 765f636c 6f736500 r_r.iconv_close. │ │ │ │ + 0x0000a824 69636f6e 76006963 6f6e765f 6f70656e iconv.iconv_open │ │ │ │ + 0x0000a834 00756e73 6574656e 7600666f 726b0077 .unsetenv.fork.w │ │ │ │ + 0x0000a844 61697470 69640075 6e6c696e 6b006973 aitpid.unlink.is │ │ │ │ + 0x0000a854 61747479 00647570 32006c69 6e6b0064 atty.dup2.link.d │ │ │ │ + 0x0000a864 75700075 6d61736b 00637265 61740063 up.umask.creat.c │ │ │ │ + 0x0000a874 6c6f7365 0063686d 6f640061 63636573 lose.chmod.acces │ │ │ │ + 0x0000a884 73007069 70650074 63676574 61747472 s.pipe.tcgetattr │ │ │ │ + 0x0000a894 00746373 65746174 74720073 69677072 .tcsetattr.sigpr │ │ │ │ + 0x0000a8a4 6f636d61 736b0073 69676164 64736574 ocmask.sigaddset │ │ │ │ + 0x0000a8b4 00736967 656d7074 79736574 006d6b66 .sigemptyset.mkf │ │ │ │ + 0x0000a8c4 69666f00 5f5f6663 6e746c5f 74696d65 ifo.__fcntl_time │ │ │ │ + 0x0000a8d4 3634005f 5f757469 6d653634 006c7365 64.__utime64.lse │ │ │ │ + 0x0000a8e4 656b3634 00777269 74650072 65616400 ek64.write.read. │ │ │ │ + 0x0000a8f4 67657470 69640070 7574656e 76006765 getpid.putenv.ge │ │ │ │ + 0x0000a904 74656e76 005f5f63 6c6f636b 5f676574 tenv.__clock_get │ │ │ │ + 0x0000a914 74696d65 3634005f 5f636c6f 636b5f67 time64.__clock_g │ │ │ │ + 0x0000a924 65747265 73363400 5f5f6c6f 63616c74 etres64.__localt │ │ │ │ + 0x0000a934 696d6536 345f7200 6e6c5f6c 616e6769 ime64_r.nl_langi │ │ │ │ + 0x0000a944 6e666f00 656e7669 726f6e00 6f70656e nfo.environ.open │ │ │ │ + 0x0000a954 36340066 7472756e 63617465 3634005f 64.ftruncate64._ │ │ │ │ + 0x0000a964 5f6c7374 61743634 5f74696d 65363400 _lstat64_time64. │ │ │ │ + 0x0000a974 5f5f6673 74617436 345f7469 6d653634 __fstat64_time64 │ │ │ │ + 0x0000a984 005f5f73 74617436 345f7469 6d653634 .__stat64_time64 │ │ │ │ + 0x0000a994 005f5f65 72726e6f 5f6c6f63 6174696f .__errno_locatio │ │ │ │ + 0x0000a9a4 6e00646c 73796d00 646c6f70 656e0072 n.dlsym.dlopen.r │ │ │ │ 0x0000a9b4 65616c6c 6f630066 72656500 66777269 ealloc.free.fwri │ │ │ │ 0x0000a9c4 7465005f 5f676d6f 6e5f7374 6172745f te.__gmon_start_ │ │ │ │ 0x0000a9d4 5f007173 6f727400 5f5f6173 73657274 _.qsort.__assert │ │ │ │ 0x0000a9e4 5f666169 6c005f49 544d5f64 65726567 _fail._ITM_dereg │ │ │ │ 0x0000a9f4 69737465 72544d43 6c6f6e65 5461626c isterTMCloneTabl │ │ │ │ 0x0000aa04 65005f49 544d5f72 65676973 74657254 e._ITM_registerT │ │ │ │ 0x0000aa14 4d436c6f 6e655461 626c6500 61636f73 MCloneTable.acos │ │ │ │ @@ -191,235 +191,235 @@ │ │ │ │ 0x0000aab4 31700074 616e6866 0061636f 73660073 1p.tanhf.acosf.s │ │ │ │ 0x0000aac4 696e636f 7300706f 77660065 78700061 incos.powf.exp.a │ │ │ │ 0x0000aad4 636f7368 00617369 6e686600 6365696c cosh.asinhf.ceil │ │ │ │ 0x0000aae4 00657870 6d316600 65787066 00636f73 .expm1f.expf.cos │ │ │ │ 0x0000aaf4 6866006c 6f673170 66006c6f 67007369 hf.log1pf.log.si │ │ │ │ 0x0000ab04 6e660073 696e6800 61636f73 00617461 nf.sinh.acos.ata │ │ │ │ 0x0000ab14 6e686600 53444c5f 46726565 53757266 nhf.SDL_FreeSurf │ │ │ │ - 0x0000ab24 61636500 7374726c 656e006d 656d6370 ace.strlen.memcp │ │ │ │ - 0x0000ab34 7900676c 58476574 50726f63 41646472 y.glXGetProcAddr │ │ │ │ - 0x0000ab44 65737341 52420049 4d475f4c 6f616400 essARB.IMG_Load. │ │ │ │ - 0x0000ab54 494d475f 51756974 00494d47 5f496e69 IMG_Quit.IMG_Ini │ │ │ │ - 0x0000ab64 7400494d 475f4c69 6e6b6564 5f566572 t.IMG_Linked_Ver │ │ │ │ - 0x0000ab74 73696f6e 0053444c 5f525746 726f6d43 sion.SDL_RWFromC │ │ │ │ - 0x0000ab84 6f6e7374 4d656d00 494d475f 4c6f6164 onstMem.IMG_Load │ │ │ │ - 0x0000ab94 5f525700 53444c5f 52574672 6f6d4669 _RW.SDL_RWFromFi │ │ │ │ - 0x0000aba4 6c650049 4d475f4c 6f616454 47415f52 le.IMG_LoadTGA_R │ │ │ │ - 0x0000abb4 5700494d 475f6973 504e4d00 494d475f W.IMG_isPNM.IMG_ │ │ │ │ - 0x0000abc4 69734943 4f00494d 475f6973 43555200 isICO.IMG_isCUR. │ │ │ │ - 0x0000abd4 494d475f 69734749 4600494d 475f6973 IMG_isGIF.IMG_is │ │ │ │ - 0x0000abe4 54494600 494d475f 69735843 4600494d TIF.IMG_isXCF.IM │ │ │ │ - 0x0000abf4 475f6973 50435800 494d475f 69734a50 G_isPCX.IMG_isJP │ │ │ │ - 0x0000ac04 4700494d 475f6973 58504d00 494d475f G.IMG_isXPM.IMG_ │ │ │ │ - 0x0000ac14 69734c42 4d00494d 475f6973 58560049 isLBM.IMG_isXV.I │ │ │ │ - 0x0000ac24 4d475f69 73574542 5000494d 475f6973 MG_isWEBP.IMG_is │ │ │ │ - 0x0000ac34 504e4700 494d475f 6973424d 50004d69 PNG.IMG_isBMP.Mi │ │ │ │ - 0x0000ac44 785f5175 6974004d 69785f43 6c6f7365 x_Quit.Mix_Close │ │ │ │ - 0x0000ac54 41756469 6f004d69 785f5061 7573654d Audio.Mix_PauseM │ │ │ │ - 0x0000ac64 75736963 004d6978 5f48616c 744d7573 usic.Mix_HaltMus │ │ │ │ - 0x0000ac74 6963004d 69785f52 6573756d 654d7573 ic.Mix_ResumeMus │ │ │ │ - 0x0000ac84 6963004d 69785f52 6577696e 644d7573 ic.Mix_RewindMus │ │ │ │ - 0x0000ac94 6963004d 69785f47 726f7570 436f756e ic.Mix_GroupCoun │ │ │ │ - 0x0000aca4 74004d69 785f566f 6c756d65 4d757369 t.Mix_VolumeMusi │ │ │ │ - 0x0000acb4 63004d69 785f5061 75736564 004d6978 c.Mix_Paused.Mix │ │ │ │ - 0x0000acc4 5f506c61 79696e67 004d6978 5f526573 _Playing.Mix_Res │ │ │ │ - 0x0000acd4 65727665 4368616e 6e656c73 004d6978 erveChannels.Mix │ │ │ │ - 0x0000ace4 5f416c6c 6f636174 65436861 6e6e656c _AllocateChannel │ │ │ │ - 0x0000acf4 73004d69 785f566f 6c756d65 4368756e s.Mix_VolumeChun │ │ │ │ - 0x0000ad04 6b004d69 785f5365 74526576 65727365 k.Mix_SetReverse │ │ │ │ - 0x0000ad14 53746572 656f004d 69785f53 6574506f Stereo.Mix_SetPo │ │ │ │ - 0x0000ad24 73697469 6f6e004d 69785f53 65744469 sition.Mix_SetDi │ │ │ │ - 0x0000ad34 7374616e 6365004d 69785f46 6164654f stance.Mix_FadeO │ │ │ │ - 0x0000ad44 75744d75 73696300 4d69785f 496e6974 utMusic.Mix_Init │ │ │ │ - 0x0000ad54 004d6978 5f536574 4d757369 63506f73 .Mix_SetMusicPos │ │ │ │ - 0x0000ad64 6974696f 6e004d69 785f5061 75736564 ition.Mix_Paused │ │ │ │ - 0x0000ad74 4d757369 63004d69 785f506c 6179696e Music.Mix_Playin │ │ │ │ - 0x0000ad84 674d7573 6963004d 69785f47 726f7570 gMusic.Mix_Group │ │ │ │ - 0x0000ad94 4e657765 72004d69 785f4772 6f75704f Newer.Mix_GroupO │ │ │ │ - 0x0000ada4 6c646573 74004d69 785f4772 6f757041 ldest.Mix_GroupA │ │ │ │ - 0x0000adb4 7661696c 61626c65 004d6978 5f47726f vailable.Mix_Gro │ │ │ │ - 0x0000adc4 75704368 616e6e65 6c73004d 69785f50 upChannels.Mix_P │ │ │ │ - 0x0000add4 6c61794d 75736963 004d6978 5f466164 layMusic.Mix_Fad │ │ │ │ - 0x0000ade4 65496e4d 75736963 004d6978 5f466164 eInMusic.Mix_Fad │ │ │ │ - 0x0000adf4 65496e4d 75736963 506f7300 4d69785f eInMusicPos.Mix_ │ │ │ │ - 0x0000ae04 47726f75 70436861 6e6e656c 004d6978 GroupChannel.Mix │ │ │ │ - 0x0000ae14 5f476574 4368756e 6b004d69 785f4661 _GetChunk.Mix_Fa │ │ │ │ - 0x0000ae24 64654f75 74436861 6e6e656c 004d6978 deOutChannel.Mix │ │ │ │ - 0x0000ae34 5f466164 654f7574 47726f75 70004d69 _FadeOutGroup.Mi │ │ │ │ - 0x0000ae44 785f5061 75736500 4d69785f 52657375 x_Pause.Mix_Resu │ │ │ │ - 0x0000ae54 6d65004d 69785f48 616c7443 68616e6e me.Mix_HaltChann │ │ │ │ - 0x0000ae64 656c004d 69785f45 78706972 65436861 el.Mix_ExpireCha │ │ │ │ - 0x0000ae74 6e6e656c 004d6978 5f566f6c 756d6500 nnel.Mix_Volume. │ │ │ │ - 0x0000ae84 4d69785f 48616c74 47726f75 70004d69 Mix_HaltGroup.Mi │ │ │ │ - 0x0000ae94 785f4f70 656e4175 64696f00 4d69785f x_OpenAudio.Mix_ │ │ │ │ - 0x0000aea4 506c6179 4368616e 6e656c54 696d6564 PlayChannelTimed │ │ │ │ - 0x0000aeb4 004d6978 5f466164 65496e43 68616e6e .Mix_FadeInChann │ │ │ │ - 0x0000aec4 656c5469 6d656400 4d69785f 53657450 elTimed.Mix_SetP │ │ │ │ - 0x0000aed4 616e6e69 6e67004d 69785f55 6e726567 anning.Mix_Unreg │ │ │ │ - 0x0000aee4 69737465 72456666 65637400 4d69785f isterEffect.Mix_ │ │ │ │ - 0x0000aef4 52656769 73746572 45666665 6374004d RegisterEffect.M │ │ │ │ - 0x0000af04 69785f48 6f6f6b4d 75736963 46696e69 ix_HookMusicFini │ │ │ │ - 0x0000af14 73686564 004d6978 5f476574 4d757369 shed.Mix_GetMusi │ │ │ │ - 0x0000af24 63446563 6f646572 004d6978 5f476574 cDecoder.Mix_Get │ │ │ │ - 0x0000af34 4e756d4d 75736963 4465636f 64657273 NumMusicDecoders │ │ │ │ - 0x0000af44 004d6978 5f436861 6e6e656c 46696e69 .Mix_ChannelFini │ │ │ │ - 0x0000af54 73686564 004d6978 5f476574 4368756e shed.Mix_GetChun │ │ │ │ - 0x0000af64 6b446563 6f646572 004d6978 5f476574 kDecoder.Mix_Get │ │ │ │ - 0x0000af74 4e756d43 68756e6b 4465636f 64657273 NumChunkDecoders │ │ │ │ - 0x0000af84 004d6978 5f517565 72795370 6563004d .Mix_QuerySpec.M │ │ │ │ - 0x0000af94 69785f4c 696e6b65 645f5665 7273696f ix_Linked_Versio │ │ │ │ - 0x0000afa4 6e004d69 785f4c6f 61644d55 535f5257 n.Mix_LoadMUS_RW │ │ │ │ - 0x0000afb4 004d6978 5f467265 654d7573 6963004d .Mix_FreeMusic.M │ │ │ │ - 0x0000afc4 69785f4c 6f616457 41565f52 57004d69 ix_LoadWAV_RW.Mi │ │ │ │ - 0x0000afd4 785f4672 65654368 756e6b00 4d69785f x_FreeChunk.Mix_ │ │ │ │ - 0x0000afe4 4765744d 75736963 54797065 004d6978 GetMusicType.Mix │ │ │ │ - 0x0000aff4 5f466164 696e6743 68616e6e 656c004d _FadingChannel.M │ │ │ │ - 0x0000b004 69785f51 7569636b 4c6f6164 5f574156 ix_QuickLoad_WAV │ │ │ │ - 0x0000b014 004d6978 5f517569 636b4c6f 61645f52 .Mix_QuickLoad_R │ │ │ │ - 0x0000b024 4157004d 69785f4c 6f61644d 5553004d AW.Mix_LoadMUS.M │ │ │ │ - 0x0000b034 69785f4c 6f61644d 55535479 70655f52 ix_LoadMUSType_R │ │ │ │ - 0x0000b044 57004d69 785f486f 6f6b4d75 73696300 W.Mix_HookMusic. │ │ │ │ - 0x0000b054 4d69785f 5365744d 75736963 434d4400 Mix_SetMusicCMD. │ │ │ │ - 0x0000b064 4d69785f 4765744d 75736963 486f6f6b Mix_GetMusicHook │ │ │ │ - 0x0000b074 44617461 004d6978 5f556e72 65676973 Data.Mix_Unregis │ │ │ │ - 0x0000b084 74657241 6c6c4566 66656374 73004d69 terAllEffects.Mi │ │ │ │ - 0x0000b094 785f5365 74506f73 744d6978 004d6978 x_SetPostMix.Mix │ │ │ │ - 0x0000b0a4 5f536574 53796e63 68726f56 616c7565 _SetSynchroValue │ │ │ │ - 0x0000b0b4 004d6978 5f476574 53796e63 68726f56 .Mix_GetSynchroV │ │ │ │ - 0x0000b0c4 616c7565 004d6978 5f536574 536f756e alue.Mix_SetSoun │ │ │ │ - 0x0000b0d4 64466f6e 7473004d 69785f47 6574536f dFonts.Mix_GetSo │ │ │ │ - 0x0000b0e4 756e6446 6f6e7473 004d6978 5f456163 undFonts.Mix_Eac │ │ │ │ - 0x0000b0f4 68536f75 6e64466f 6e740062 636d7000 hSoundFont.bcmp. │ │ │ │ - 0x0000b104 6d656d63 6d700053 444c5f4d 61736b73 memcmp.SDL_Masks │ │ │ │ - 0x0000b114 546f5069 78656c46 6f726d61 74456e75 ToPixelFormatEnu │ │ │ │ - 0x0000b124 6d005344 4c5f4465 7374726f 79546578 m.SDL_DestroyTex │ │ │ │ - 0x0000b134 74757265 0053444c 5f556e6c 6f636b54 ture.SDL_UnlockT │ │ │ │ - 0x0000b144 65787475 72650053 444c5f55 6e6c6f63 exture.SDL_Unloc │ │ │ │ - 0x0000b154 6b537572 66616365 0053444c 5f52656e kSurface.SDL_Ren │ │ │ │ - 0x0000b164 64657250 72657365 6e740053 444c5f52 derPresent.SDL_R │ │ │ │ - 0x0000b174 656e6465 72546172 67657453 7570706f enderTargetSuppo │ │ │ │ - 0x0000b184 72746564 0053444c 5f436f6e 76657274 rted.SDL_Convert │ │ │ │ - 0x0000b194 53757266 61636500 53444c5f 47657457 Surface.SDL_GetW │ │ │ │ - 0x0000b1a4 696e646f 77537572 66616365 0053444c indowSurface.SDL │ │ │ │ - 0x0000b1b4 5f437265 61746554 65787475 72654672 _CreateTextureFr │ │ │ │ - 0x0000b1c4 6f6d5375 72666163 65005344 4c5f5265 omSurface.SDL_Re │ │ │ │ - 0x0000b1d4 6e646572 44726177 506f696e 74005344 nderDrawPoint.SD │ │ │ │ - 0x0000b1e4 4c5f5265 6e646572 44726177 4c696e65 L_RenderDrawLine │ │ │ │ - 0x0000b1f4 0053444c 5f52656e 64657243 6c656172 .SDL_RenderClear │ │ │ │ - 0x0000b204 0053444c 5f557064 61746557 696e646f .SDL_UpdateWindo │ │ │ │ - 0x0000b214 77537572 66616365 0053444c 5f4c6f63 wSurface.SDL_Loc │ │ │ │ - 0x0000b224 6b537572 66616365 0053444c 5f474c5f kSurface.SDL_GL_ │ │ │ │ - 0x0000b234 556e6269 6e645465 78747572 65005344 UnbindTexture.SD │ │ │ │ - 0x0000b244 4c5f474c 5f42696e 64546578 74757265 L_GL_BindTexture │ │ │ │ - 0x0000b254 0053444c 5f437265 61746554 65787475 .SDL_CreateTextu │ │ │ │ - 0x0000b264 72650053 444c5f50 6978656c 466f726d re.SDL_PixelForm │ │ │ │ - 0x0000b274 6174456e 756d546f 4d61736b 73005344 atEnumToMasks.SD │ │ │ │ - 0x0000b284 4c5f4372 65617465 52474253 75726661 L_CreateRGBSurfa │ │ │ │ - 0x0000b294 63650053 444c5f47 65745265 6e646572 ce.SDL_GetRender │ │ │ │ - 0x0000b2a4 6572496e 666f0053 444c5f47 65745265 erInfo.SDL_GetRe │ │ │ │ - 0x0000b2b4 6e646572 44726976 6572496e 666f0053 nderDriverInfo.S │ │ │ │ - 0x0000b2c4 444c5f47 65744e75 6d52656e 64657244 DL_GetNumRenderD │ │ │ │ - 0x0000b2d4 72697665 72730053 444c5f55 70706572 rivers.SDL_Upper │ │ │ │ - 0x0000b2e4 426c6974 5363616c 65640053 444c5f52 BlitScaled.SDL_R │ │ │ │ - 0x0000b2f4 656e6465 72447261 77506f69 6e747300 enderDrawPoints. │ │ │ │ - 0x0000b304 53444c5f 52656e64 65724472 61774c69 SDL_RenderDrawLi │ │ │ │ - 0x0000b314 6e657300 53444c5f 52656e64 6572436f nes.SDL_RenderCo │ │ │ │ - 0x0000b324 70794578 0053444c 5f52656e 64657243 pyEx.SDL_RenderC │ │ │ │ - 0x0000b334 6f707900 53444c5f 52656e64 65724765 opy.SDL_RenderGe │ │ │ │ - 0x0000b344 6f6d6574 72795261 77005344 4c5f5265 ometryRaw.SDL_Re │ │ │ │ - 0x0000b354 6e646572 47656f6d 65747279 0053444c nderGeometry.SDL │ │ │ │ - 0x0000b364 5f52656e 64657246 696c6c52 65637473 _RenderFillRects │ │ │ │ - 0x0000b374 46005344 4c5f5265 6e646572 46696c6c F.SDL_RenderFill │ │ │ │ - 0x0000b384 52656374 46005344 4c5f5265 6e646572 RectF.SDL_Render │ │ │ │ - 0x0000b394 44726177 52656374 73460053 444c5f52 DrawRectsF.SDL_R │ │ │ │ - 0x0000b3a4 656e6465 72447261 77526563 74460053 enderDrawRectF.S │ │ │ │ - 0x0000b3b4 444c5f52 656e6465 72447261 77506f69 DL_RenderDrawPoi │ │ │ │ - 0x0000b3c4 6e747346 0053444c 5f52656e 64657244 ntsF.SDL_RenderD │ │ │ │ - 0x0000b3d4 72617750 6f696e74 46005344 4c5f5265 rawPointF.SDL_Re │ │ │ │ - 0x0000b3e4 6e646572 44726177 4c696e65 73460053 nderDrawLinesF.S │ │ │ │ - 0x0000b3f4 444c5f52 656e6465 72447261 774c696e DL_RenderDrawLin │ │ │ │ - 0x0000b404 65460053 444c5f52 656e6465 72436f70 eF.SDL_RenderCop │ │ │ │ - 0x0000b414 79457846 0053444c 5f52656e 64657243 yExF.SDL_RenderC │ │ │ │ - 0x0000b424 6f707946 0053444c 5f52656e 64657246 opyF.SDL_RenderF │ │ │ │ - 0x0000b434 696c6c52 65637473 0053444c 5f52656e illRects.SDL_Ren │ │ │ │ - 0x0000b444 64657246 696c6c52 65637400 53444c5f derFillRect.SDL_ │ │ │ │ - 0x0000b454 52656e64 65724472 61775265 63747300 RenderDrawRects. │ │ │ │ - 0x0000b464 53444c5f 52656e64 65724472 61775265 SDL_RenderDrawRe │ │ │ │ - 0x0000b474 63740053 444c5f53 65745061 6c657474 ct.SDL_SetPalett │ │ │ │ - 0x0000b484 65436f6c 6f727300 53444c5f 4c6f6164 eColors.SDL_Load │ │ │ │ - 0x0000b494 424d505f 52570053 444c5f4d 61705247 BMP_RW.SDL_MapRG │ │ │ │ - 0x0000b4a4 42410053 444c5f46 696c6c52 65637473 BA.SDL_FillRects │ │ │ │ - 0x0000b4b4 0053444c 5f46696c 6c526563 74005344 .SDL_FillRect.SD │ │ │ │ - 0x0000b4c4 4c5f4372 65617465 52474253 75726661 L_CreateRGBSurfa │ │ │ │ - 0x0000b4d4 63654672 6f6d0053 444c5f51 75657279 ceFrom.SDL_Query │ │ │ │ - 0x0000b4e4 54657874 75726500 53444c5f 4c6f636b Texture.SDL_Lock │ │ │ │ - 0x0000b4f4 54657874 75726500 53444c5f 55706461 Texture.SDL_Upda │ │ │ │ - 0x0000b504 74655465 78747572 65005344 4c5f5570 teTexture.SDL_Up │ │ │ │ - 0x0000b514 70657242 6c697400 53444c5f 52656e64 perBlit.SDL_Rend │ │ │ │ - 0x0000b524 65725365 744c6f67 6963616c 53697a65 erSetLogicalSize │ │ │ │ - 0x0000b534 0053444c 5f52656e 64657247 65744c6f .SDL_RenderGetLo │ │ │ │ - 0x0000b544 67696361 6c53697a 65005344 4c5f5265 gicalSize.SDL_Re │ │ │ │ - 0x0000b554 6e646572 53657449 6e746567 65725363 nderSetIntegerSc │ │ │ │ - 0x0000b564 616c6500 53444c5f 52656e64 65724765 ale.SDL_RenderGe │ │ │ │ - 0x0000b574 74496e74 65676572 5363616c 65005344 tIntegerScale.SD │ │ │ │ - 0x0000b584 4c5f5365 7452656e 64657254 61726765 L_SetRenderTarge │ │ │ │ - 0x0000b594 74005344 4c5f4765 7452656e 64657254 t.SDL_GetRenderT │ │ │ │ - 0x0000b5a4 61726765 74005344 4c5f5365 74537572 arget.SDL_SetSur │ │ │ │ - 0x0000b5b4 66616365 426c656e 644d6f64 65005344 faceBlendMode.SD │ │ │ │ - 0x0000b5c4 4c5f4765 74537572 66616365 426c656e L_GetSurfaceBlen │ │ │ │ - 0x0000b5d4 644d6f64 65005344 4c5f5365 74546578 dMode.SDL_SetTex │ │ │ │ - 0x0000b5e4 74757265 426c656e 644d6f64 65005344 tureBlendMode.SD │ │ │ │ - 0x0000b5f4 4c5f4765 74546578 74757265 426c656e L_GetTextureBlen │ │ │ │ - 0x0000b604 644d6f64 65005344 4c5f5365 74546578 dMode.SDL_SetTex │ │ │ │ - 0x0000b614 74757265 416c7068 614d6f64 0053444c tureAlphaMod.SDL │ │ │ │ - 0x0000b624 5f476574 54657874 75726541 6c706861 _GetTextureAlpha │ │ │ │ - 0x0000b634 4d6f6400 53444c5f 53657454 65787475 Mod.SDL_SetTextu │ │ │ │ - 0x0000b644 7265436f 6c6f724d 6f640053 444c5f47 reColorMod.SDL_G │ │ │ │ - 0x0000b654 65745465 78747572 65436f6c 6f724d6f etTextureColorMo │ │ │ │ - 0x0000b664 64005344 4c5f4765 74436f6c 6f724b65 d.SDL_GetColorKe │ │ │ │ - 0x0000b674 79005344 4c5f5365 74436f6c 6f724b65 y.SDL_SetColorKe │ │ │ │ - 0x0000b684 79005344 4c5f4765 74524742 41005344 y.SDL_GetRGBA.SD │ │ │ │ - 0x0000b694 4c5f5265 6e646572 53657456 69657770 L_RenderSetViewp │ │ │ │ - 0x0000b6a4 6f727400 53444c5f 52656e64 65724765 ort.SDL_RenderGe │ │ │ │ - 0x0000b6b4 74566965 77706f72 74005344 4c5f5265 tViewport.SDL_Re │ │ │ │ - 0x0000b6c4 6e646572 53657443 6c697052 65637400 nderSetClipRect. │ │ │ │ - 0x0000b6d4 53444c5f 52656e64 65724765 74436c69 SDL_RenderGetCli │ │ │ │ - 0x0000b6e4 70526563 74005344 4c5f5265 6e646572 pRect.SDL_Render │ │ │ │ - 0x0000b6f4 53657453 63616c65 0053444c 5f52656e SetScale.SDL_Ren │ │ │ │ - 0x0000b704 64657247 65745363 616c6500 53444c5f derGetScale.SDL_ │ │ │ │ - 0x0000b714 53657452 656e6465 72447261 77436f6c SetRenderDrawCol │ │ │ │ - 0x0000b724 6f720053 444c5f47 65745265 6e646572 or.SDL_GetRender │ │ │ │ - 0x0000b734 44726177 436f6c6f 72005344 4c5f5365 DrawColor.SDL_Se │ │ │ │ - 0x0000b744 7452656e 64657244 72617742 6c656e64 tRenderDrawBlend │ │ │ │ - 0x0000b754 4d6f6465 0053444c 5f476574 52656e64 Mode.SDL_GetRend │ │ │ │ - 0x0000b764 65724472 6177426c 656e644d 6f646500 erDrawBlendMode. │ │ │ │ - 0x0000b774 53444c5f 47657445 72726f72 0063616c SDL_GetError.cal │ │ │ │ - 0x0000b784 6c6f6300 53444c5f 4a6f7973 7469636b loc.SDL_Joystick │ │ │ │ - 0x0000b794 47657444 65766963 65475549 44005344 GetDeviceGUID.SD │ │ │ │ - 0x0000b7a4 4c5f4a6f 79737469 636b4765 74475549 L_JoystickGetGUI │ │ │ │ - 0x0000b7b4 44005344 4c5f4a6f 79737469 636b4765 D.SDL_JoystickGe │ │ │ │ - 0x0000b7c4 74475549 4446726f 6d537472 696e6700 tGUIDFromString. │ │ │ │ - 0x0000b7d4 53444c5f 4a6f7973 7469636b 47657447 SDL_JoystickGetG │ │ │ │ - 0x0000b7e4 55494453 7472696e 67005344 4c5f4761 UIDString.SDL_Ga │ │ │ │ - 0x0000b7f4 6d65436f 6e74726f 6c6c6572 47657442 meControllerGetB │ │ │ │ - 0x0000b804 696e6446 6f724178 69730053 444c5f47 indForAxis.SDL_G │ │ │ │ - 0x0000b814 616d6543 6f6e7472 6f6c6c65 72476574 ameControllerGet │ │ │ │ - 0x0000b824 42696e64 466f7242 7574746f 6e005344 BindForButton.SD │ │ │ │ - 0x0000b834 4c5f4761 6d65436f 6e74726f 6c6c6572 L_GameController │ │ │ │ - 0x0000b844 4d617070 696e6746 6f724755 49440053 MappingForGUID.S │ │ │ │ - 0x0000b854 444c5f4c 6f674d65 73736167 65005344 DL_LogMessage.SD │ │ │ │ - 0x0000b864 4c5f5257 636c6f73 65005344 4c5f5257 L_RWclose.SDL_RW │ │ │ │ - 0x0000b874 72656164 0053444c 5f525773 65656b00 read.SDL_RWseek. │ │ │ │ - 0x0000b884 53444c5f 52577465 6c6c0053 444c5f52 SDL_RWtell.SDL_R │ │ │ │ - 0x0000b894 57777269 74650053 444c5f53 65744572 Wwrite.SDL_SetEr │ │ │ │ - 0x0000b8a4 726f7200 67657465 6e74726f 70790047 ror.getentropy.G │ │ │ │ - 0x0000b8b4 4c494243 5f322e32 35006d65 6d6d6f76 LIBC_2.25.memmov │ │ │ │ - 0x0000b8c4 65006d65 6d736574 00747a73 6574006d e.memset.tzset.m │ │ │ │ - 0x0000b8d4 656d6368 72006d61 6c6c6f63 006c6962 emchr.malloc.lib │ │ │ │ - 0x0000b8e4 676c7574 2e736f2e 33006c69 62474c55 glut.so.3.libGLU │ │ │ │ - 0x0000b8f4 2e736f2e 31006c69 62474c2e 736f2e31 .so.1.libGL.so.1 │ │ │ │ - 0x0000b904 006c6962 53444c32 5f696d61 67652d32 .libSDL2_image-2 │ │ │ │ - 0x0000b914 2e302e73 6f2e3000 6c696253 444c322d .0.so.0.libSDL2- │ │ │ │ - 0x0000b924 322e302e 736f2e30 006c6962 53444c32 2.0.so.0.libSDL2 │ │ │ │ - 0x0000b934 5f6d6978 65722d32 2e302e73 6f2e3000 _mixer-2.0.so.0. │ │ │ │ + 0x0000ab24 61636500 4d69785f 51756974 004d6978 ace.Mix_Quit.Mix │ │ │ │ + 0x0000ab34 5f436c6f 73654175 64696f00 4d69785f _CloseAudio.Mix_ │ │ │ │ + 0x0000ab44 50617573 654d7573 6963004d 69785f48 PauseMusic.Mix_H │ │ │ │ + 0x0000ab54 616c744d 75736963 004d6978 5f526573 altMusic.Mix_Res │ │ │ │ + 0x0000ab64 756d654d 75736963 004d6978 5f526577 umeMusic.Mix_Rew │ │ │ │ + 0x0000ab74 696e644d 75736963 004d6978 5f47726f indMusic.Mix_Gro │ │ │ │ + 0x0000ab84 7570436f 756e7400 4d69785f 566f6c75 upCount.Mix_Volu │ │ │ │ + 0x0000ab94 6d654d75 73696300 4d69785f 50617573 meMusic.Mix_Paus │ │ │ │ + 0x0000aba4 6564004d 69785f50 6c617969 6e67004d ed.Mix_Playing.M │ │ │ │ + 0x0000abb4 69785f52 65736572 76654368 616e6e65 ix_ReserveChanne │ │ │ │ + 0x0000abc4 6c73004d 69785f41 6c6c6f63 61746543 ls.Mix_AllocateC │ │ │ │ + 0x0000abd4 68616e6e 656c7300 4d69785f 566f6c75 hannels.Mix_Volu │ │ │ │ + 0x0000abe4 6d654368 756e6b00 4d69785f 53657452 meChunk.Mix_SetR │ │ │ │ + 0x0000abf4 65766572 73655374 6572656f 004d6978 everseStereo.Mix │ │ │ │ + 0x0000ac04 5f536574 506f7369 74696f6e 004d6978 _SetPosition.Mix │ │ │ │ + 0x0000ac14 5f536574 44697374 616e6365 004d6978 _SetDistance.Mix │ │ │ │ + 0x0000ac24 5f466164 654f7574 4d757369 63004d69 _FadeOutMusic.Mi │ │ │ │ + 0x0000ac34 785f496e 6974004d 69785f53 65744d75 x_Init.Mix_SetMu │ │ │ │ + 0x0000ac44 73696350 6f736974 696f6e00 4d69785f sicPosition.Mix_ │ │ │ │ + 0x0000ac54 50617573 65644d75 73696300 4d69785f PausedMusic.Mix_ │ │ │ │ + 0x0000ac64 506c6179 696e674d 75736963 004d6978 PlayingMusic.Mix │ │ │ │ + 0x0000ac74 5f47726f 75704e65 77657200 4d69785f _GroupNewer.Mix_ │ │ │ │ + 0x0000ac84 47726f75 704f6c64 65737400 4d69785f GroupOldest.Mix_ │ │ │ │ + 0x0000ac94 47726f75 70417661 696c6162 6c65004d GroupAvailable.M │ │ │ │ + 0x0000aca4 69785f47 726f7570 4368616e 6e656c73 ix_GroupChannels │ │ │ │ + 0x0000acb4 004d6978 5f506c61 794d7573 6963004d .Mix_PlayMusic.M │ │ │ │ + 0x0000acc4 69785f46 61646549 6e4d7573 6963004d ix_FadeInMusic.M │ │ │ │ + 0x0000acd4 69785f46 61646549 6e4d7573 6963506f ix_FadeInMusicPo │ │ │ │ + 0x0000ace4 73004d69 785f4772 6f757043 68616e6e s.Mix_GroupChann │ │ │ │ + 0x0000acf4 656c004d 69785f47 65744368 756e6b00 el.Mix_GetChunk. │ │ │ │ + 0x0000ad04 4d69785f 46616465 4f757443 68616e6e Mix_FadeOutChann │ │ │ │ + 0x0000ad14 656c004d 69785f46 6164654f 75744772 el.Mix_FadeOutGr │ │ │ │ + 0x0000ad24 6f757000 4d69785f 50617573 65004d69 oup.Mix_Pause.Mi │ │ │ │ + 0x0000ad34 785f5265 73756d65 004d6978 5f48616c x_Resume.Mix_Hal │ │ │ │ + 0x0000ad44 74436861 6e6e656c 004d6978 5f457870 tChannel.Mix_Exp │ │ │ │ + 0x0000ad54 69726543 68616e6e 656c004d 69785f56 ireChannel.Mix_V │ │ │ │ + 0x0000ad64 6f6c756d 65004d69 785f4861 6c744772 olume.Mix_HaltGr │ │ │ │ + 0x0000ad74 6f757000 4d69785f 4f70656e 41756469 oup.Mix_OpenAudi │ │ │ │ + 0x0000ad84 6f004d69 785f506c 61794368 616e6e65 o.Mix_PlayChanne │ │ │ │ + 0x0000ad94 6c54696d 6564004d 69785f46 61646549 lTimed.Mix_FadeI │ │ │ │ + 0x0000ada4 6e436861 6e6e656c 54696d65 64004d69 nChannelTimed.Mi │ │ │ │ + 0x0000adb4 785f5365 7450616e 6e696e67 004d6978 x_SetPanning.Mix │ │ │ │ + 0x0000adc4 5f556e72 65676973 74657245 66666563 _UnregisterEffec │ │ │ │ + 0x0000add4 74004d69 785f5265 67697374 65724566 t.Mix_RegisterEf │ │ │ │ + 0x0000ade4 66656374 004d6978 5f486f6f 6b4d7573 fect.Mix_HookMus │ │ │ │ + 0x0000adf4 69634669 6e697368 6564004d 69785f47 icFinished.Mix_G │ │ │ │ + 0x0000ae04 65744d75 73696344 65636f64 6572004d etMusicDecoder.M │ │ │ │ + 0x0000ae14 69785f47 65744e75 6d4d7573 69634465 ix_GetNumMusicDe │ │ │ │ + 0x0000ae24 636f6465 7273004d 69785f43 68616e6e coders.Mix_Chann │ │ │ │ + 0x0000ae34 656c4669 6e697368 6564004d 69785f47 elFinished.Mix_G │ │ │ │ + 0x0000ae44 65744368 756e6b44 65636f64 6572004d etChunkDecoder.M │ │ │ │ + 0x0000ae54 69785f47 65744e75 6d436875 6e6b4465 ix_GetNumChunkDe │ │ │ │ + 0x0000ae64 636f6465 7273004d 69785f51 75657279 coders.Mix_Query │ │ │ │ + 0x0000ae74 53706563 004d6978 5f4c696e 6b65645f Spec.Mix_Linked_ │ │ │ │ + 0x0000ae84 56657273 696f6e00 53444c5f 52574672 Version.SDL_RWFr │ │ │ │ + 0x0000ae94 6f6d436f 6e73744d 656d004d 69785f4c omConstMem.Mix_L │ │ │ │ + 0x0000aea4 6f61644d 55535f52 57004d69 785f4672 oadMUS_RW.Mix_Fr │ │ │ │ + 0x0000aeb4 65654d75 73696300 4d69785f 4c6f6164 eeMusic.Mix_Load │ │ │ │ + 0x0000aec4 5741565f 5257004d 69785f46 72656543 WAV_RW.Mix_FreeC │ │ │ │ + 0x0000aed4 68756e6b 004d6978 5f476574 4d757369 hunk.Mix_GetMusi │ │ │ │ + 0x0000aee4 63547970 65004d69 785f4661 64696e67 cType.Mix_Fading │ │ │ │ + 0x0000aef4 4368616e 6e656c00 4d69785f 51756963 Channel.Mix_Quic │ │ │ │ + 0x0000af04 6b4c6f61 645f5741 56004d69 785f5175 kLoad_WAV.Mix_Qu │ │ │ │ + 0x0000af14 69636b4c 6f61645f 52415700 4d69785f ickLoad_RAW.Mix_ │ │ │ │ + 0x0000af24 4c6f6164 4d555300 4d69785f 4c6f6164 LoadMUS.Mix_Load │ │ │ │ + 0x0000af34 4d555354 7970655f 5257004d 69785f48 MUSType_RW.Mix_H │ │ │ │ + 0x0000af44 6f6f6b4d 75736963 004d6978 5f536574 ookMusic.Mix_Set │ │ │ │ + 0x0000af54 4d757369 63434d44 004d6978 5f476574 MusicCMD.Mix_Get │ │ │ │ + 0x0000af64 4d757369 63486f6f 6b446174 61004d69 MusicHookData.Mi │ │ │ │ + 0x0000af74 785f556e 72656769 73746572 416c6c45 x_UnregisterAllE │ │ │ │ + 0x0000af84 66666563 7473004d 69785f53 6574506f ffects.Mix_SetPo │ │ │ │ + 0x0000af94 73744d69 78004d69 785f5365 7453796e stMix.Mix_SetSyn │ │ │ │ + 0x0000afa4 6368726f 56616c75 65004d69 785f4765 chroValue.Mix_Ge │ │ │ │ + 0x0000afb4 7453796e 6368726f 56616c75 65004d69 tSynchroValue.Mi │ │ │ │ + 0x0000afc4 785f5365 74536f75 6e64466f 6e747300 x_SetSoundFonts. │ │ │ │ + 0x0000afd4 4d69785f 47657453 6f756e64 466f6e74 Mix_GetSoundFont │ │ │ │ + 0x0000afe4 73004d69 785f4561 6368536f 756e6446 s.Mix_EachSoundF │ │ │ │ + 0x0000aff4 6f6e7400 53444c5f 52574672 6f6d4669 ont.SDL_RWFromFi │ │ │ │ + 0x0000b004 6c650049 4d475f4c 6f616400 494d475f le.IMG_Load.IMG_ │ │ │ │ + 0x0000b014 51756974 00494d47 5f496e69 7400494d Quit.IMG_Init.IM │ │ │ │ + 0x0000b024 475f4c69 6e6b6564 5f566572 73696f6e G_Linked_Version │ │ │ │ + 0x0000b034 00494d47 5f4c6f61 645f5257 00494d47 .IMG_Load_RW.IMG │ │ │ │ + 0x0000b044 5f4c6f61 64544741 5f525700 494d475f _LoadTGA_RW.IMG_ │ │ │ │ + 0x0000b054 6973504e 4d00494d 475f6973 49434f00 isPNM.IMG_isICO. │ │ │ │ + 0x0000b064 494d475f 69734355 5200494d 475f6973 IMG_isCUR.IMG_is │ │ │ │ + 0x0000b074 47494600 494d475f 69735449 4600494d GIF.IMG_isTIF.IM │ │ │ │ + 0x0000b084 475f6973 58434600 494d475f 69735043 G_isXCF.IMG_isPC │ │ │ │ + 0x0000b094 5800494d 475f6973 4a504700 494d475f X.IMG_isJPG.IMG_ │ │ │ │ + 0x0000b0a4 69735850 4d00494d 475f6973 4c424d00 isXPM.IMG_isLBM. │ │ │ │ + 0x0000b0b4 494d475f 69735856 00494d47 5f697357 IMG_isXV.IMG_isW │ │ │ │ + 0x0000b0c4 45425000 494d475f 6973504e 4700494d EBP.IMG_isPNG.IM │ │ │ │ + 0x0000b0d4 475f6973 424d5000 62636d70 006d656d G_isBMP.bcmp.mem │ │ │ │ + 0x0000b0e4 636d7000 7374726c 656e0053 444c5f4d cmp.strlen.SDL_M │ │ │ │ + 0x0000b0f4 61736b73 546f5069 78656c46 6f726d61 asksToPixelForma │ │ │ │ + 0x0000b104 74456e75 6d006d65 6d637079 0053444c tEnum.memcpy.SDL │ │ │ │ + 0x0000b114 5f446573 74726f79 54657874 75726500 _DestroyTexture. │ │ │ │ + 0x0000b124 53444c5f 556e6c6f 636b5465 78747572 SDL_UnlockTextur │ │ │ │ + 0x0000b134 65005344 4c5f556e 6c6f636b 53757266 e.SDL_UnlockSurf │ │ │ │ + 0x0000b144 61636500 53444c5f 52656e64 65725072 ace.SDL_RenderPr │ │ │ │ + 0x0000b154 6573656e 74005344 4c5f5265 6e646572 esent.SDL_Render │ │ │ │ + 0x0000b164 54617267 65745375 70706f72 74656400 TargetSupported. │ │ │ │ + 0x0000b174 53444c5f 436f6e76 65727453 75726661 SDL_ConvertSurfa │ │ │ │ + 0x0000b184 63650053 444c5f47 65745769 6e646f77 ce.SDL_GetWindow │ │ │ │ + 0x0000b194 53757266 61636500 53444c5f 43726561 Surface.SDL_Crea │ │ │ │ + 0x0000b1a4 74655465 78747572 6546726f 6d537572 teTextureFromSur │ │ │ │ + 0x0000b1b4 66616365 0053444c 5f52656e 64657244 face.SDL_RenderD │ │ │ │ + 0x0000b1c4 72617750 6f696e74 0053444c 5f52656e rawPoint.SDL_Ren │ │ │ │ + 0x0000b1d4 64657244 7261774c 696e6500 53444c5f derDrawLine.SDL_ │ │ │ │ + 0x0000b1e4 52656e64 6572436c 65617200 53444c5f RenderClear.SDL_ │ │ │ │ + 0x0000b1f4 55706461 74655769 6e646f77 53757266 UpdateWindowSurf │ │ │ │ + 0x0000b204 61636500 53444c5f 4c6f636b 53757266 ace.SDL_LockSurf │ │ │ │ + 0x0000b214 61636500 53444c5f 474c5f55 6e62696e ace.SDL_GL_Unbin │ │ │ │ + 0x0000b224 64546578 74757265 0053444c 5f474c5f dTexture.SDL_GL_ │ │ │ │ + 0x0000b234 42696e64 54657874 75726500 53444c5f BindTexture.SDL_ │ │ │ │ + 0x0000b244 43726561 74655465 78747572 65005344 CreateTexture.SD │ │ │ │ + 0x0000b254 4c5f5069 78656c46 6f726d61 74456e75 L_PixelFormatEnu │ │ │ │ + 0x0000b264 6d546f4d 61736b73 0053444c 5f437265 mToMasks.SDL_Cre │ │ │ │ + 0x0000b274 61746552 47425375 72666163 65005344 ateRGBSurface.SD │ │ │ │ + 0x0000b284 4c5f4765 7452656e 64657265 72496e66 L_GetRendererInf │ │ │ │ + 0x0000b294 6f005344 4c5f4765 7452656e 64657244 o.SDL_GetRenderD │ │ │ │ + 0x0000b2a4 72697665 72496e66 6f005344 4c5f4765 riverInfo.SDL_Ge │ │ │ │ + 0x0000b2b4 744e756d 52656e64 65724472 69766572 tNumRenderDriver │ │ │ │ + 0x0000b2c4 73005344 4c5f5570 70657242 6c697453 s.SDL_UpperBlitS │ │ │ │ + 0x0000b2d4 63616c65 64005344 4c5f5265 6e646572 caled.SDL_Render │ │ │ │ + 0x0000b2e4 44726177 506f696e 74730053 444c5f52 DrawPoints.SDL_R │ │ │ │ + 0x0000b2f4 656e6465 72447261 774c696e 65730053 enderDrawLines.S │ │ │ │ + 0x0000b304 444c5f52 656e6465 72436f70 79457800 DL_RenderCopyEx. │ │ │ │ + 0x0000b314 53444c5f 52656e64 6572436f 70790053 SDL_RenderCopy.S │ │ │ │ + 0x0000b324 444c5f52 656e6465 7247656f 6d657472 DL_RenderGeometr │ │ │ │ + 0x0000b334 79526177 0053444c 5f52656e 64657247 yRaw.SDL_RenderG │ │ │ │ + 0x0000b344 656f6d65 74727900 53444c5f 52656e64 eometry.SDL_Rend │ │ │ │ + 0x0000b354 65724669 6c6c5265 63747346 0053444c erFillRectsF.SDL │ │ │ │ + 0x0000b364 5f52656e 64657246 696c6c52 65637446 _RenderFillRectF │ │ │ │ + 0x0000b374 0053444c 5f52656e 64657244 72617752 .SDL_RenderDrawR │ │ │ │ + 0x0000b384 65637473 46005344 4c5f5265 6e646572 ectsF.SDL_Render │ │ │ │ + 0x0000b394 44726177 52656374 46005344 4c5f5265 DrawRectF.SDL_Re │ │ │ │ + 0x0000b3a4 6e646572 44726177 506f696e 74734600 nderDrawPointsF. │ │ │ │ + 0x0000b3b4 53444c5f 52656e64 65724472 6177506f SDL_RenderDrawPo │ │ │ │ + 0x0000b3c4 696e7446 0053444c 5f52656e 64657244 intF.SDL_RenderD │ │ │ │ + 0x0000b3d4 7261774c 696e6573 46005344 4c5f5265 rawLinesF.SDL_Re │ │ │ │ + 0x0000b3e4 6e646572 44726177 4c696e65 46005344 nderDrawLineF.SD │ │ │ │ + 0x0000b3f4 4c5f5265 6e646572 436f7079 45784600 L_RenderCopyExF. │ │ │ │ + 0x0000b404 53444c5f 52656e64 6572436f 70794600 SDL_RenderCopyF. │ │ │ │ + 0x0000b414 53444c5f 52656e64 65724669 6c6c5265 SDL_RenderFillRe │ │ │ │ + 0x0000b424 63747300 53444c5f 52656e64 65724669 cts.SDL_RenderFi │ │ │ │ + 0x0000b434 6c6c5265 63740053 444c5f52 656e6465 llRect.SDL_Rende │ │ │ │ + 0x0000b444 72447261 77526563 74730053 444c5f52 rDrawRects.SDL_R │ │ │ │ + 0x0000b454 656e6465 72447261 77526563 74005344 enderDrawRect.SD │ │ │ │ + 0x0000b464 4c5f5365 7450616c 65747465 436f6c6f L_SetPaletteColo │ │ │ │ + 0x0000b474 72730053 444c5f4c 6f616442 4d505f52 rs.SDL_LoadBMP_R │ │ │ │ + 0x0000b484 57005344 4c5f4d61 70524742 41005344 W.SDL_MapRGBA.SD │ │ │ │ + 0x0000b494 4c5f4669 6c6c5265 63747300 53444c5f L_FillRects.SDL_ │ │ │ │ + 0x0000b4a4 46696c6c 52656374 0053444c 5f437265 FillRect.SDL_Cre │ │ │ │ + 0x0000b4b4 61746552 47425375 72666163 6546726f ateRGBSurfaceFro │ │ │ │ + 0x0000b4c4 6d005344 4c5f5175 65727954 65787475 m.SDL_QueryTextu │ │ │ │ + 0x0000b4d4 72650053 444c5f4c 6f636b54 65787475 re.SDL_LockTextu │ │ │ │ + 0x0000b4e4 72650053 444c5f55 70646174 65546578 re.SDL_UpdateTex │ │ │ │ + 0x0000b4f4 74757265 0053444c 5f557070 6572426c ture.SDL_UpperBl │ │ │ │ + 0x0000b504 69740053 444c5f52 656e6465 72536574 it.SDL_RenderSet │ │ │ │ + 0x0000b514 4c6f6769 63616c53 697a6500 53444c5f LogicalSize.SDL_ │ │ │ │ + 0x0000b524 52656e64 65724765 744c6f67 6963616c RenderGetLogical │ │ │ │ + 0x0000b534 53697a65 0053444c 5f52656e 64657253 Size.SDL_RenderS │ │ │ │ + 0x0000b544 6574496e 74656765 72536361 6c650053 etIntegerScale.S │ │ │ │ + 0x0000b554 444c5f52 656e6465 72476574 496e7465 DL_RenderGetInte │ │ │ │ + 0x0000b564 67657253 63616c65 0053444c 5f536574 gerScale.SDL_Set │ │ │ │ + 0x0000b574 52656e64 65725461 72676574 0053444c RenderTarget.SDL │ │ │ │ + 0x0000b584 5f476574 52656e64 65725461 72676574 _GetRenderTarget │ │ │ │ + 0x0000b594 0053444c 5f536574 53757266 61636542 .SDL_SetSurfaceB │ │ │ │ + 0x0000b5a4 6c656e64 4d6f6465 0053444c 5f476574 lendMode.SDL_Get │ │ │ │ + 0x0000b5b4 53757266 61636542 6c656e64 4d6f6465 SurfaceBlendMode │ │ │ │ + 0x0000b5c4 0053444c 5f536574 54657874 75726542 .SDL_SetTextureB │ │ │ │ + 0x0000b5d4 6c656e64 4d6f6465 0053444c 5f476574 lendMode.SDL_Get │ │ │ │ + 0x0000b5e4 54657874 75726542 6c656e64 4d6f6465 TextureBlendMode │ │ │ │ + 0x0000b5f4 0053444c 5f536574 54657874 75726541 .SDL_SetTextureA │ │ │ │ + 0x0000b604 6c706861 4d6f6400 53444c5f 47657454 lphaMod.SDL_GetT │ │ │ │ + 0x0000b614 65787475 7265416c 7068614d 6f640053 extureAlphaMod.S │ │ │ │ + 0x0000b624 444c5f53 65745465 78747572 65436f6c DL_SetTextureCol │ │ │ │ + 0x0000b634 6f724d6f 64005344 4c5f4765 74546578 orMod.SDL_GetTex │ │ │ │ + 0x0000b644 74757265 436f6c6f 724d6f64 0053444c tureColorMod.SDL │ │ │ │ + 0x0000b654 5f476574 436f6c6f 724b6579 0053444c _GetColorKey.SDL │ │ │ │ + 0x0000b664 5f536574 436f6c6f 724b6579 0053444c _SetColorKey.SDL │ │ │ │ + 0x0000b674 5f476574 52474241 0053444c 5f52656e _GetRGBA.SDL_Ren │ │ │ │ + 0x0000b684 64657253 65745669 6577706f 72740053 derSetViewport.S │ │ │ │ + 0x0000b694 444c5f52 656e6465 72476574 56696577 DL_RenderGetView │ │ │ │ + 0x0000b6a4 706f7274 0053444c 5f52656e 64657253 port.SDL_RenderS │ │ │ │ + 0x0000b6b4 6574436c 69705265 63740053 444c5f52 etClipRect.SDL_R │ │ │ │ + 0x0000b6c4 656e6465 72476574 436c6970 52656374 enderGetClipRect │ │ │ │ + 0x0000b6d4 0053444c 5f52656e 64657253 65745363 .SDL_RenderSetSc │ │ │ │ + 0x0000b6e4 616c6500 53444c5f 52656e64 65724765 ale.SDL_RenderGe │ │ │ │ + 0x0000b6f4 74536361 6c650053 444c5f53 65745265 tScale.SDL_SetRe │ │ │ │ + 0x0000b704 6e646572 44726177 436f6c6f 72005344 nderDrawColor.SD │ │ │ │ + 0x0000b714 4c5f4765 7452656e 64657244 72617743 L_GetRenderDrawC │ │ │ │ + 0x0000b724 6f6c6f72 0053444c 5f536574 52656e64 olor.SDL_SetRend │ │ │ │ + 0x0000b734 65724472 6177426c 656e644d 6f646500 erDrawBlendMode. │ │ │ │ + 0x0000b744 53444c5f 47657452 656e6465 72447261 SDL_GetRenderDra │ │ │ │ + 0x0000b754 77426c65 6e644d6f 64650053 444c5f47 wBlendMode.SDL_G │ │ │ │ + 0x0000b764 65744572 726f7200 63616c6c 6f630053 etError.calloc.S │ │ │ │ + 0x0000b774 444c5f4a 6f797374 69636b47 65744465 DL_JoystickGetDe │ │ │ │ + 0x0000b784 76696365 47554944 0053444c 5f4a6f79 viceGUID.SDL_Joy │ │ │ │ + 0x0000b794 73746963 6b476574 47554944 0053444c stickGetGUID.SDL │ │ │ │ + 0x0000b7a4 5f4a6f79 73746963 6b476574 47554944 _JoystickGetGUID │ │ │ │ + 0x0000b7b4 46726f6d 53747269 6e670053 444c5f4a FromString.SDL_J │ │ │ │ + 0x0000b7c4 6f797374 69636b47 65744755 49445374 oystickGetGUIDSt │ │ │ │ + 0x0000b7d4 72696e67 0053444c 5f47616d 65436f6e ring.SDL_GameCon │ │ │ │ + 0x0000b7e4 74726f6c 6c657247 65744269 6e64466f trollerGetBindFo │ │ │ │ + 0x0000b7f4 72417869 73005344 4c5f4761 6d65436f rAxis.SDL_GameCo │ │ │ │ + 0x0000b804 6e74726f 6c6c6572 47657442 696e6446 ntrollerGetBindF │ │ │ │ + 0x0000b814 6f724275 74746f6e 0053444c 5f47616d orButton.SDL_Gam │ │ │ │ + 0x0000b824 65436f6e 74726f6c 6c65724d 61707069 eControllerMappi │ │ │ │ + 0x0000b834 6e67466f 72475549 44005344 4c5f4c6f ngForGUID.SDL_Lo │ │ │ │ + 0x0000b844 674d6573 73616765 0053444c 5f525763 gMessage.SDL_RWc │ │ │ │ + 0x0000b854 6c6f7365 0053444c 5f525772 65616400 lose.SDL_RWread. │ │ │ │ + 0x0000b864 53444c5f 52577365 656b0053 444c5f52 SDL_RWseek.SDL_R │ │ │ │ + 0x0000b874 5774656c 6c005344 4c5f5257 77726974 Wtell.SDL_RWwrit │ │ │ │ + 0x0000b884 65005344 4c5f5365 74457272 6f72006d e.SDL_SetError.m │ │ │ │ + 0x0000b894 656d6d6f 7665006d 656d7365 7400747a emmove.memset.tz │ │ │ │ + 0x0000b8a4 73657400 6d616c6c 6f630067 6c584765 set.malloc.glXGe │ │ │ │ + 0x0000b8b4 7450726f 63416464 72657373 41524200 tProcAddressARB. │ │ │ │ + 0x0000b8c4 6d656d63 68720067 6574656e 74726f70 memchr.getentrop │ │ │ │ + 0x0000b8d4 7900474c 4942435f 322e3235 006c6962 y.GLIBC_2.25.lib │ │ │ │ + 0x0000b8e4 53444c32 5f6d6978 65722d32 2e302e73 SDL2_mixer-2.0.s │ │ │ │ + 0x0000b8f4 6f2e3000 6c696253 444c322d 322e302e o.0.libSDL2-2.0. │ │ │ │ + 0x0000b904 736f2e30 006c6962 53444c32 5f696d61 so.0.libSDL2_ima │ │ │ │ + 0x0000b914 67652d32 2e302e73 6f2e3000 6c696267 ge-2.0.so.0.libg │ │ │ │ + 0x0000b924 6c75742e 736f2e33 006c6962 474c552e lut.so.3.libGLU. │ │ │ │ + 0x0000b934 736f2e31 006c6962 474c2e73 6f2e3100 so.1.libGL.so.1. │ │ │ │ 0x0000b944 6c696267 6d702e73 6f2e3130 00 libgmp.so.10. │ │ │ ├── readelf --wide --decompress --hex-dump=.gnu.hash {} │ │ │ │ @@ -1,7 +1,7 @@ │ │ │ │ │ │ │ │ Hex dump of section '.gnu.hash': │ │ │ │ 0x0000b954 03000000 cc010000 02000000 06000000 ................ │ │ │ │ 0x0000b964 8c002001 02422008 cc010000 cf010000 .. ..B ......... │ │ │ │ - 0x0000b974 d1010000 4245d5ec bae3927c f5067f45 ....BE.....|...E │ │ │ │ + 0x0000b974 d1010000 bae3927c 4245d5ec f5067f45 .......|BE.....E │ │ │ │ 0x0000b984 d871581c 87f0967c 61620377 .qX....|ab.w │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.plt {} │ │ │ │ @@ -4,2193 +4,2193 @@ │ │ │ │ Disassembly of section .plt: │ │ │ │ │ │ │ │ 0000cd30 <__libc_start_main@plt-0x14>: │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr lr, [pc, #4] @ cd40 <__libc_start_main@plt-0x4> │ │ │ │ add lr, pc, lr │ │ │ │ ldr pc, [lr, #8]! │ │ │ │ - addseq r1, pc, #136, 4 @ 0x80000008 │ │ │ │ + addseq r1, pc, #168, 4 @ 0x8000000a │ │ │ │ │ │ │ │ 0000cd44 <__libc_start_main@plt>: │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #987136 @ 0xf1000 │ │ │ │ - ldr pc, [ip, #648]! @ 0x288 │ │ │ │ + ldr pc, [ip, #680]! @ 0x2a8 │ │ │ │ │ │ │ │ 0000cd50 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #987136 @ 0xf1000 │ │ │ │ - ldr pc, [ip, #640]! @ 0x280 │ │ │ │ + ldr pc, [ip, #672]! @ 0x2a0 │ │ │ │ │ │ │ │ 0000cd5c <__gmon_start__@plt>: │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #987136 @ 0xf1000 │ │ │ │ - ldr pc, [ip, #632]! @ 0x278 │ │ │ │ + ldr pc, [ip, #664]! @ 0x298 │ │ │ │ │ │ │ │ 0000cd68 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #987136 @ 0xf1000 │ │ │ │ + ldr pc, [ip, #656]! @ 0x290 │ │ │ │ + │ │ │ │ +0000cd74 : │ │ │ │ + add ip, pc, #42991616 @ 0x2900000 │ │ │ │ + add ip, ip, #987136 @ 0xf1000 │ │ │ │ + ldr pc, [ip, #648]! @ 0x288 │ │ │ │ + │ │ │ │ +0000cd80 : │ │ │ │ + add ip, pc, #42991616 @ 0x2900000 │ │ │ │ + add ip, ip, #987136 @ 0xf1000 │ │ │ │ + ldr pc, [ip, #640]! @ 0x280 │ │ │ │ + │ │ │ │ +0000cd8c : │ │ │ │ + add ip, pc, #42991616 @ 0x2900000 │ │ │ │ + add ip, ip, #987136 @ 0xf1000 │ │ │ │ + ldr pc, [ip, #632]! @ 0x278 │ │ │ │ + │ │ │ │ +0000cd98 : │ │ │ │ + add ip, pc, #42991616 @ 0x2900000 │ │ │ │ + add ip, ip, #987136 @ 0xf1000 │ │ │ │ ldr pc, [ip, #624]! @ 0x270 │ │ │ │ │ │ │ │ -0000cd74 : │ │ │ │ +0000cda4 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #987136 @ 0xf1000 │ │ │ │ ldr pc, [ip, #616]! @ 0x268 │ │ │ │ │ │ │ │ -0000cd80 : │ │ │ │ +0000cdb0 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #987136 @ 0xf1000 │ │ │ │ ldr pc, [ip, #608]! @ 0x260 │ │ │ │ │ │ │ │ -0000cd8c : │ │ │ │ +0000cdbc : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #987136 @ 0xf1000 │ │ │ │ ldr pc, [ip, #600]! @ 0x258 │ │ │ │ │ │ │ │ -0000cd98 : │ │ │ │ +0000cdc8 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #987136 @ 0xf1000 │ │ │ │ ldr pc, [ip, #592]! @ 0x250 │ │ │ │ │ │ │ │ -0000cda4 : │ │ │ │ +0000cdd4 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #987136 @ 0xf1000 │ │ │ │ ldr pc, [ip, #584]! @ 0x248 │ │ │ │ │ │ │ │ -0000cdb0 : │ │ │ │ +0000cde0 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #987136 @ 0xf1000 │ │ │ │ ldr pc, [ip, #576]! @ 0x240 │ │ │ │ │ │ │ │ -0000cdbc : │ │ │ │ +0000cdec : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #987136 @ 0xf1000 │ │ │ │ ldr pc, [ip, #568]! @ 0x238 │ │ │ │ │ │ │ │ -0000cdc8 : │ │ │ │ +0000cdf8 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #987136 @ 0xf1000 │ │ │ │ ldr pc, [ip, #560]! @ 0x230 │ │ │ │ │ │ │ │ -0000cdd4 : │ │ │ │ +0000ce04 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #987136 @ 0xf1000 │ │ │ │ ldr pc, [ip, #552]! @ 0x228 │ │ │ │ │ │ │ │ -0000cde0 : │ │ │ │ +0000ce10 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #987136 @ 0xf1000 │ │ │ │ ldr pc, [ip, #544]! @ 0x220 │ │ │ │ │ │ │ │ -0000cdec : │ │ │ │ +0000ce1c : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #987136 @ 0xf1000 │ │ │ │ ldr pc, [ip, #536]! @ 0x218 │ │ │ │ │ │ │ │ -0000cdf8 : │ │ │ │ +0000ce28 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #987136 @ 0xf1000 │ │ │ │ ldr pc, [ip, #528]! @ 0x210 │ │ │ │ │ │ │ │ -0000ce04 : │ │ │ │ +0000ce34 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #987136 @ 0xf1000 │ │ │ │ ldr pc, [ip, #520]! @ 0x208 │ │ │ │ │ │ │ │ -0000ce10 : │ │ │ │ +0000ce40 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #987136 @ 0xf1000 │ │ │ │ ldr pc, [ip, #512]! @ 0x200 │ │ │ │ │ │ │ │ -0000ce1c : │ │ │ │ +0000ce4c : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #987136 @ 0xf1000 │ │ │ │ ldr pc, [ip, #504]! @ 0x1f8 │ │ │ │ │ │ │ │ -0000ce28 : │ │ │ │ +0000ce58 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #987136 @ 0xf1000 │ │ │ │ ldr pc, [ip, #496]! @ 0x1f0 │ │ │ │ │ │ │ │ -0000ce34 : │ │ │ │ +0000ce64 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #987136 @ 0xf1000 │ │ │ │ ldr pc, [ip, #488]! @ 0x1e8 │ │ │ │ │ │ │ │ -0000ce40 : │ │ │ │ +0000ce70 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #987136 @ 0xf1000 │ │ │ │ ldr pc, [ip, #480]! @ 0x1e0 │ │ │ │ │ │ │ │ -0000ce4c : │ │ │ │ +0000ce7c : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #987136 @ 0xf1000 │ │ │ │ ldr pc, [ip, #472]! @ 0x1d8 │ │ │ │ │ │ │ │ -0000ce58 : │ │ │ │ +0000ce88 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #987136 @ 0xf1000 │ │ │ │ ldr pc, [ip, #464]! @ 0x1d0 │ │ │ │ │ │ │ │ -0000ce64 : │ │ │ │ +0000ce94 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #987136 @ 0xf1000 │ │ │ │ ldr pc, [ip, #456]! @ 0x1c8 │ │ │ │ │ │ │ │ -0000ce70 : │ │ │ │ +0000cea0 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #987136 @ 0xf1000 │ │ │ │ ldr pc, [ip, #448]! @ 0x1c0 │ │ │ │ │ │ │ │ -0000ce7c : │ │ │ │ +0000ceac : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #987136 @ 0xf1000 │ │ │ │ ldr pc, [ip, #440]! @ 0x1b8 │ │ │ │ │ │ │ │ -0000ce88 : │ │ │ │ +0000ceb8 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #987136 @ 0xf1000 │ │ │ │ ldr pc, [ip, #432]! @ 0x1b0 │ │ │ │ │ │ │ │ -0000ce94 : │ │ │ │ +0000cec4 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #987136 @ 0xf1000 │ │ │ │ ldr pc, [ip, #424]! @ 0x1a8 │ │ │ │ │ │ │ │ -0000cea0 : │ │ │ │ +0000ced0 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #987136 @ 0xf1000 │ │ │ │ ldr pc, [ip, #416]! @ 0x1a0 │ │ │ │ │ │ │ │ -0000ceac : │ │ │ │ +0000cedc : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #987136 @ 0xf1000 │ │ │ │ ldr pc, [ip, #408]! @ 0x198 │ │ │ │ │ │ │ │ -0000ceb8 : │ │ │ │ +0000cee8 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #987136 @ 0xf1000 │ │ │ │ ldr pc, [ip, #400]! @ 0x190 │ │ │ │ │ │ │ │ -0000cec4 : │ │ │ │ +0000cef4 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #987136 @ 0xf1000 │ │ │ │ ldr pc, [ip, #392]! @ 0x188 │ │ │ │ │ │ │ │ -0000ced0 : │ │ │ │ +0000cf00 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #987136 @ 0xf1000 │ │ │ │ ldr pc, [ip, #384]! @ 0x180 │ │ │ │ │ │ │ │ -0000cedc : │ │ │ │ +0000cf0c : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #987136 @ 0xf1000 │ │ │ │ ldr pc, [ip, #376]! @ 0x178 │ │ │ │ │ │ │ │ -0000cee8 : │ │ │ │ +0000cf18 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #987136 @ 0xf1000 │ │ │ │ ldr pc, [ip, #368]! @ 0x170 │ │ │ │ │ │ │ │ -0000cef4 : │ │ │ │ +0000cf24 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #987136 @ 0xf1000 │ │ │ │ ldr pc, [ip, #360]! @ 0x168 │ │ │ │ │ │ │ │ -0000cf00 : │ │ │ │ +0000cf30 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #987136 @ 0xf1000 │ │ │ │ ldr pc, [ip, #352]! @ 0x160 │ │ │ │ │ │ │ │ -0000cf0c : │ │ │ │ +0000cf3c : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #987136 @ 0xf1000 │ │ │ │ ldr pc, [ip, #344]! @ 0x158 │ │ │ │ │ │ │ │ -0000cf18 : │ │ │ │ +0000cf48 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #987136 @ 0xf1000 │ │ │ │ ldr pc, [ip, #336]! @ 0x150 │ │ │ │ │ │ │ │ -0000cf24 : │ │ │ │ +0000cf54 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #987136 @ 0xf1000 │ │ │ │ ldr pc, [ip, #328]! @ 0x148 │ │ │ │ │ │ │ │ -0000cf30 : │ │ │ │ +0000cf60 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #987136 @ 0xf1000 │ │ │ │ ldr pc, [ip, #320]! @ 0x140 │ │ │ │ │ │ │ │ -0000cf3c : │ │ │ │ +0000cf6c : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #987136 @ 0xf1000 │ │ │ │ ldr pc, [ip, #312]! @ 0x138 │ │ │ │ │ │ │ │ -0000cf48 : │ │ │ │ +0000cf78 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #987136 @ 0xf1000 │ │ │ │ ldr pc, [ip, #304]! @ 0x130 │ │ │ │ │ │ │ │ -0000cf54 : │ │ │ │ +0000cf84 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #987136 @ 0xf1000 │ │ │ │ ldr pc, [ip, #296]! @ 0x128 │ │ │ │ │ │ │ │ -0000cf60 : │ │ │ │ +0000cf90 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #987136 @ 0xf1000 │ │ │ │ ldr pc, [ip, #288]! @ 0x120 │ │ │ │ │ │ │ │ -0000cf6c : │ │ │ │ +0000cf9c : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #987136 @ 0xf1000 │ │ │ │ ldr pc, [ip, #280]! @ 0x118 │ │ │ │ │ │ │ │ -0000cf78 : │ │ │ │ +0000cfa8 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #987136 @ 0xf1000 │ │ │ │ ldr pc, [ip, #272]! @ 0x110 │ │ │ │ │ │ │ │ -0000cf84 : │ │ │ │ +0000cfb4 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #987136 @ 0xf1000 │ │ │ │ ldr pc, [ip, #264]! @ 0x108 │ │ │ │ │ │ │ │ -0000cf90 : │ │ │ │ +0000cfc0 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #987136 @ 0xf1000 │ │ │ │ ldr pc, [ip, #256]! @ 0x100 │ │ │ │ │ │ │ │ -0000cf9c : │ │ │ │ +0000cfcc : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #987136 @ 0xf1000 │ │ │ │ ldr pc, [ip, #248]! @ 0xf8 │ │ │ │ │ │ │ │ -0000cfa8 : │ │ │ │ +0000cfd8 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #987136 @ 0xf1000 │ │ │ │ ldr pc, [ip, #240]! @ 0xf0 │ │ │ │ │ │ │ │ -0000cfb4 : │ │ │ │ +0000cfe4 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #987136 @ 0xf1000 │ │ │ │ ldr pc, [ip, #232]! @ 0xe8 │ │ │ │ │ │ │ │ -0000cfc0 : │ │ │ │ +0000cff0 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #987136 @ 0xf1000 │ │ │ │ ldr pc, [ip, #224]! @ 0xe0 │ │ │ │ │ │ │ │ -0000cfcc : │ │ │ │ +0000cffc : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #987136 @ 0xf1000 │ │ │ │ ldr pc, [ip, #216]! @ 0xd8 │ │ │ │ │ │ │ │ -0000cfd8 : │ │ │ │ +0000d008 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #987136 @ 0xf1000 │ │ │ │ ldr pc, [ip, #208]! @ 0xd0 │ │ │ │ │ │ │ │ -0000cfe4 : │ │ │ │ +0000d014 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #987136 @ 0xf1000 │ │ │ │ ldr pc, [ip, #200]! @ 0xc8 │ │ │ │ │ │ │ │ -0000cff0 : │ │ │ │ +0000d020 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #987136 @ 0xf1000 │ │ │ │ ldr pc, [ip, #192]! @ 0xc0 │ │ │ │ │ │ │ │ -0000cffc : │ │ │ │ +0000d02c : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #987136 @ 0xf1000 │ │ │ │ ldr pc, [ip, #184]! @ 0xb8 │ │ │ │ │ │ │ │ -0000d008 : │ │ │ │ +0000d038 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #987136 @ 0xf1000 │ │ │ │ ldr pc, [ip, #176]! @ 0xb0 │ │ │ │ │ │ │ │ -0000d014 : │ │ │ │ +0000d044 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #987136 @ 0xf1000 │ │ │ │ ldr pc, [ip, #168]! @ 0xa8 │ │ │ │ │ │ │ │ -0000d020 : │ │ │ │ +0000d050 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #987136 @ 0xf1000 │ │ │ │ ldr pc, [ip, #160]! @ 0xa0 │ │ │ │ │ │ │ │ -0000d02c : │ │ │ │ +0000d05c : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #987136 @ 0xf1000 │ │ │ │ ldr pc, [ip, #152]! @ 0x98 │ │ │ │ │ │ │ │ -0000d038 : │ │ │ │ +0000d068 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #987136 @ 0xf1000 │ │ │ │ ldr pc, [ip, #144]! @ 0x90 │ │ │ │ │ │ │ │ -0000d044 : │ │ │ │ +0000d074 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #987136 @ 0xf1000 │ │ │ │ ldr pc, [ip, #136]! @ 0x88 │ │ │ │ │ │ │ │ -0000d050 : │ │ │ │ +0000d080 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #987136 @ 0xf1000 │ │ │ │ ldr pc, [ip, #128]! @ 0x80 │ │ │ │ │ │ │ │ -0000d05c : │ │ │ │ +0000d08c : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #987136 @ 0xf1000 │ │ │ │ ldr pc, [ip, #120]! @ 0x78 │ │ │ │ │ │ │ │ -0000d068 : │ │ │ │ +0000d098 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #987136 @ 0xf1000 │ │ │ │ ldr pc, [ip, #112]! @ 0x70 │ │ │ │ │ │ │ │ -0000d074 : │ │ │ │ +0000d0a4 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #987136 @ 0xf1000 │ │ │ │ ldr pc, [ip, #104]! @ 0x68 │ │ │ │ │ │ │ │ -0000d080 : │ │ │ │ +0000d0b0 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #987136 @ 0xf1000 │ │ │ │ ldr pc, [ip, #96]! @ 0x60 │ │ │ │ │ │ │ │ -0000d08c : │ │ │ │ +0000d0bc : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #987136 @ 0xf1000 │ │ │ │ ldr pc, [ip, #88]! @ 0x58 │ │ │ │ │ │ │ │ -0000d098 : │ │ │ │ +0000d0c8 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #987136 @ 0xf1000 │ │ │ │ ldr pc, [ip, #80]! @ 0x50 │ │ │ │ │ │ │ │ -0000d0a4 : │ │ │ │ +0000d0d4 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #987136 @ 0xf1000 │ │ │ │ ldr pc, [ip, #72]! @ 0x48 │ │ │ │ │ │ │ │ -0000d0b0 : │ │ │ │ +0000d0e0 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #987136 @ 0xf1000 │ │ │ │ ldr pc, [ip, #64]! @ 0x40 │ │ │ │ │ │ │ │ -0000d0bc : │ │ │ │ +0000d0ec : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #987136 @ 0xf1000 │ │ │ │ ldr pc, [ip, #56]! @ 0x38 │ │ │ │ │ │ │ │ -0000d0c8 : │ │ │ │ +0000d0f8 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #987136 @ 0xf1000 │ │ │ │ ldr pc, [ip, #48]! @ 0x30 │ │ │ │ │ │ │ │ -0000d0d4 : │ │ │ │ +0000d104 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #987136 @ 0xf1000 │ │ │ │ ldr pc, [ip, #40]! @ 0x28 │ │ │ │ │ │ │ │ -0000d0e0 : │ │ │ │ +0000d110 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #987136 @ 0xf1000 │ │ │ │ ldr pc, [ip, #32]! │ │ │ │ │ │ │ │ -0000d0ec : │ │ │ │ +0000d11c : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #987136 @ 0xf1000 │ │ │ │ ldr pc, [ip, #24]! │ │ │ │ │ │ │ │ -0000d0f8 : │ │ │ │ +0000d128 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #987136 @ 0xf1000 │ │ │ │ ldr pc, [ip, #16]! │ │ │ │ │ │ │ │ -0000d104 : │ │ │ │ +0000d134 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #987136 @ 0xf1000 │ │ │ │ ldr pc, [ip, #8]! │ │ │ │ │ │ │ │ -0000d110 : │ │ │ │ +0000d140 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #987136 @ 0xf1000 │ │ │ │ ldr pc, [ip, #0]! │ │ │ │ │ │ │ │ -0000d11c : │ │ │ │ +0000d14c : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #4088]! @ 0xff8 │ │ │ │ │ │ │ │ -0000d128 : │ │ │ │ +0000d158 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #4080]! @ 0xff0 │ │ │ │ │ │ │ │ -0000d134 : │ │ │ │ +0000d164 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #4072]! @ 0xfe8 │ │ │ │ │ │ │ │ -0000d140 : │ │ │ │ +0000d170 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #4064]! @ 0xfe0 │ │ │ │ │ │ │ │ -0000d14c : │ │ │ │ +0000d17c : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #4056]! @ 0xfd8 │ │ │ │ │ │ │ │ -0000d158 : │ │ │ │ +0000d188 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #4048]! @ 0xfd0 │ │ │ │ │ │ │ │ -0000d164 : │ │ │ │ +0000d194 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #4040]! @ 0xfc8 │ │ │ │ │ │ │ │ -0000d170 : │ │ │ │ +0000d1a0 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #4032]! @ 0xfc0 │ │ │ │ │ │ │ │ -0000d17c : │ │ │ │ +0000d1ac : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #4024]! @ 0xfb8 │ │ │ │ │ │ │ │ -0000d188 : │ │ │ │ +0000d1b8 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #4016]! @ 0xfb0 │ │ │ │ │ │ │ │ -0000d194 : │ │ │ │ +0000d1c4 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #4008]! @ 0xfa8 │ │ │ │ │ │ │ │ -0000d1a0 : │ │ │ │ +0000d1d0 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #4000]! @ 0xfa0 │ │ │ │ │ │ │ │ -0000d1ac : │ │ │ │ +0000d1dc : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3992]! @ 0xf98 │ │ │ │ │ │ │ │ -0000d1b8 : │ │ │ │ +0000d1e8 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3984]! @ 0xf90 │ │ │ │ │ │ │ │ -0000d1c4 : │ │ │ │ +0000d1f4 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3976]! @ 0xf88 │ │ │ │ │ │ │ │ -0000d1d0 : │ │ │ │ +0000d200 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3968]! @ 0xf80 │ │ │ │ │ │ │ │ -0000d1dc : │ │ │ │ +0000d20c : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3960]! @ 0xf78 │ │ │ │ │ │ │ │ -0000d1e8 : │ │ │ │ +0000d218 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3952]! @ 0xf70 │ │ │ │ │ │ │ │ -0000d1f4 : │ │ │ │ +0000d224 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3944]! @ 0xf68 │ │ │ │ │ │ │ │ -0000d200 : │ │ │ │ +0000d230 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3936]! @ 0xf60 │ │ │ │ │ │ │ │ -0000d20c : │ │ │ │ +0000d23c : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3928]! @ 0xf58 │ │ │ │ │ │ │ │ -0000d218 : │ │ │ │ +0000d248 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3920]! @ 0xf50 │ │ │ │ │ │ │ │ -0000d224 : │ │ │ │ +0000d254 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3912]! @ 0xf48 │ │ │ │ │ │ │ │ -0000d230 : │ │ │ │ +0000d260 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3904]! @ 0xf40 │ │ │ │ │ │ │ │ -0000d23c : │ │ │ │ +0000d26c : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3896]! @ 0xf38 │ │ │ │ │ │ │ │ -0000d248 : │ │ │ │ +0000d278 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3888]! @ 0xf30 │ │ │ │ │ │ │ │ -0000d254 : │ │ │ │ +0000d284 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3880]! @ 0xf28 │ │ │ │ │ │ │ │ -0000d260 : │ │ │ │ +0000d290 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3872]! @ 0xf20 │ │ │ │ │ │ │ │ -0000d26c : │ │ │ │ +0000d29c : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3864]! @ 0xf18 │ │ │ │ │ │ │ │ -0000d278 : │ │ │ │ +0000d2a8 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3856]! @ 0xf10 │ │ │ │ │ │ │ │ -0000d284 : │ │ │ │ +0000d2b4 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3848]! @ 0xf08 │ │ │ │ │ │ │ │ -0000d290 : │ │ │ │ +0000d2c0 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3840]! @ 0xf00 │ │ │ │ │ │ │ │ -0000d29c : │ │ │ │ +0000d2cc : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3832]! @ 0xef8 │ │ │ │ │ │ │ │ -0000d2a8 : │ │ │ │ +0000d2d8 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3824]! @ 0xef0 │ │ │ │ │ │ │ │ -0000d2b4 : │ │ │ │ +0000d2e4 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3816]! @ 0xee8 │ │ │ │ │ │ │ │ -0000d2c0 : │ │ │ │ +0000d2f0 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3808]! @ 0xee0 │ │ │ │ │ │ │ │ -0000d2cc : │ │ │ │ +0000d2fc : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3800]! @ 0xed8 │ │ │ │ │ │ │ │ -0000d2d8 : │ │ │ │ +0000d308 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3792]! @ 0xed0 │ │ │ │ │ │ │ │ -0000d2e4 : │ │ │ │ +0000d314 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3784]! @ 0xec8 │ │ │ │ │ │ │ │ -0000d2f0 : │ │ │ │ +0000d320 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3776]! @ 0xec0 │ │ │ │ │ │ │ │ -0000d2fc : │ │ │ │ +0000d32c : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3768]! @ 0xeb8 │ │ │ │ │ │ │ │ -0000d308 : │ │ │ │ +0000d338 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3760]! @ 0xeb0 │ │ │ │ │ │ │ │ -0000d314 : │ │ │ │ +0000d344 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3752]! @ 0xea8 │ │ │ │ │ │ │ │ -0000d320 : │ │ │ │ +0000d350 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3744]! @ 0xea0 │ │ │ │ │ │ │ │ -0000d32c : │ │ │ │ +0000d35c : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3736]! @ 0xe98 │ │ │ │ │ │ │ │ -0000d338 : │ │ │ │ +0000d368 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3728]! @ 0xe90 │ │ │ │ │ │ │ │ -0000d344 : │ │ │ │ +0000d374 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3720]! @ 0xe88 │ │ │ │ │ │ │ │ -0000d350 : │ │ │ │ +0000d380 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3712]! @ 0xe80 │ │ │ │ │ │ │ │ -0000d35c : │ │ │ │ +0000d38c : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3704]! @ 0xe78 │ │ │ │ │ │ │ │ -0000d368 : │ │ │ │ +0000d398 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3696]! @ 0xe70 │ │ │ │ │ │ │ │ -0000d374 : │ │ │ │ +0000d3a4 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3688]! @ 0xe68 │ │ │ │ │ │ │ │ -0000d380 : │ │ │ │ +0000d3b0 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3680]! @ 0xe60 │ │ │ │ │ │ │ │ -0000d38c : │ │ │ │ +0000d3bc : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3672]! @ 0xe58 │ │ │ │ │ │ │ │ -0000d398 : │ │ │ │ +0000d3c8 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3664]! @ 0xe50 │ │ │ │ │ │ │ │ -0000d3a4 : │ │ │ │ +0000d3d4 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3656]! @ 0xe48 │ │ │ │ │ │ │ │ -0000d3b0 : │ │ │ │ +0000d3e0 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3648]! @ 0xe40 │ │ │ │ │ │ │ │ -0000d3bc : │ │ │ │ +0000d3ec : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3640]! @ 0xe38 │ │ │ │ │ │ │ │ -0000d3c8 : │ │ │ │ +0000d3f8 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3632]! @ 0xe30 │ │ │ │ │ │ │ │ -0000d3d4 : │ │ │ │ +0000d404 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3624]! @ 0xe28 │ │ │ │ │ │ │ │ -0000d3e0 : │ │ │ │ +0000d410 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3616]! @ 0xe20 │ │ │ │ │ │ │ │ -0000d3ec : │ │ │ │ +0000d41c : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3608]! @ 0xe18 │ │ │ │ │ │ │ │ -0000d3f8 : │ │ │ │ +0000d428 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3600]! @ 0xe10 │ │ │ │ │ │ │ │ -0000d404 : │ │ │ │ +0000d434 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3592]! @ 0xe08 │ │ │ │ │ │ │ │ -0000d410 : │ │ │ │ +0000d440 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3584]! @ 0xe00 │ │ │ │ │ │ │ │ -0000d41c : │ │ │ │ +0000d44c : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3576]! @ 0xdf8 │ │ │ │ │ │ │ │ -0000d428 : │ │ │ │ +0000d458 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3568]! @ 0xdf0 │ │ │ │ │ │ │ │ -0000d434 : │ │ │ │ +0000d464 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3560]! @ 0xde8 │ │ │ │ │ │ │ │ -0000d440 : │ │ │ │ +0000d470 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3552]! @ 0xde0 │ │ │ │ │ │ │ │ -0000d44c : │ │ │ │ +0000d47c : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3544]! @ 0xdd8 │ │ │ │ │ │ │ │ -0000d458 : │ │ │ │ +0000d488 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3536]! @ 0xdd0 │ │ │ │ │ │ │ │ -0000d464 : │ │ │ │ +0000d494 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3528]! @ 0xdc8 │ │ │ │ │ │ │ │ -0000d470 : │ │ │ │ +0000d4a0 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3520]! @ 0xdc0 │ │ │ │ │ │ │ │ -0000d47c : │ │ │ │ +0000d4ac : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3512]! @ 0xdb8 │ │ │ │ │ │ │ │ -0000d488 : │ │ │ │ +0000d4b8 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3504]! @ 0xdb0 │ │ │ │ │ │ │ │ -0000d494 : │ │ │ │ +0000d4c4 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3496]! @ 0xda8 │ │ │ │ │ │ │ │ -0000d4a0 : │ │ │ │ +0000d4d0 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3488]! @ 0xda0 │ │ │ │ │ │ │ │ -0000d4ac : │ │ │ │ +0000d4dc : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3480]! @ 0xd98 │ │ │ │ │ │ │ │ -0000d4b8 : │ │ │ │ +0000d4e8 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3472]! @ 0xd90 │ │ │ │ │ │ │ │ -0000d4c4 : │ │ │ │ +0000d4f4 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3464]! @ 0xd88 │ │ │ │ │ │ │ │ -0000d4d0 : │ │ │ │ +0000d500 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3456]! @ 0xd80 │ │ │ │ │ │ │ │ -0000d4dc : │ │ │ │ +0000d50c : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3448]! @ 0xd78 │ │ │ │ │ │ │ │ -0000d4e8 : │ │ │ │ +0000d518 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3440]! @ 0xd70 │ │ │ │ │ │ │ │ -0000d4f4 : │ │ │ │ +0000d524 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3432]! @ 0xd68 │ │ │ │ │ │ │ │ -0000d500 : │ │ │ │ +0000d530 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3424]! @ 0xd60 │ │ │ │ │ │ │ │ -0000d50c : │ │ │ │ +0000d53c : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3416]! @ 0xd58 │ │ │ │ │ │ │ │ -0000d518 : │ │ │ │ +0000d548 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3408]! @ 0xd50 │ │ │ │ │ │ │ │ -0000d524 : │ │ │ │ +0000d554 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3400]! @ 0xd48 │ │ │ │ │ │ │ │ -0000d530 : │ │ │ │ +0000d560 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3392]! @ 0xd40 │ │ │ │ │ │ │ │ -0000d53c : │ │ │ │ +0000d56c : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3384]! @ 0xd38 │ │ │ │ │ │ │ │ -0000d548 : │ │ │ │ +0000d578 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3376]! @ 0xd30 │ │ │ │ │ │ │ │ -0000d554 : │ │ │ │ +0000d584 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3368]! @ 0xd28 │ │ │ │ │ │ │ │ -0000d560 : │ │ │ │ +0000d590 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3360]! @ 0xd20 │ │ │ │ │ │ │ │ -0000d56c : │ │ │ │ +0000d59c : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3352]! @ 0xd18 │ │ │ │ │ │ │ │ -0000d578 : │ │ │ │ +0000d5a8 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3344]! @ 0xd10 │ │ │ │ │ │ │ │ -0000d584 : │ │ │ │ +0000d5b4 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3336]! @ 0xd08 │ │ │ │ │ │ │ │ -0000d590 : │ │ │ │ +0000d5c0 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3328]! @ 0xd00 │ │ │ │ │ │ │ │ -0000d59c : │ │ │ │ +0000d5cc : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3320]! @ 0xcf8 │ │ │ │ │ │ │ │ -0000d5a8 : │ │ │ │ +0000d5d8 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3312]! @ 0xcf0 │ │ │ │ │ │ │ │ -0000d5b4 : │ │ │ │ +0000d5e4 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3304]! @ 0xce8 │ │ │ │ │ │ │ │ -0000d5c0 : │ │ │ │ +0000d5f0 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3296]! @ 0xce0 │ │ │ │ │ │ │ │ -0000d5cc : │ │ │ │ +0000d5fc : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3288]! @ 0xcd8 │ │ │ │ │ │ │ │ -0000d5d8 : │ │ │ │ +0000d608 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3280]! @ 0xcd0 │ │ │ │ │ │ │ │ -0000d5e4 : │ │ │ │ +0000d614 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3272]! @ 0xcc8 │ │ │ │ │ │ │ │ -0000d5f0 : │ │ │ │ +0000d620 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3264]! @ 0xcc0 │ │ │ │ │ │ │ │ -0000d5fc : │ │ │ │ +0000d62c : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3256]! @ 0xcb8 │ │ │ │ │ │ │ │ -0000d608 : │ │ │ │ +0000d638 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3248]! @ 0xcb0 │ │ │ │ │ │ │ │ -0000d614 : │ │ │ │ +0000d644 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3240]! @ 0xca8 │ │ │ │ │ │ │ │ -0000d620 : │ │ │ │ +0000d650 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3232]! @ 0xca0 │ │ │ │ │ │ │ │ -0000d62c : │ │ │ │ +0000d65c : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3224]! @ 0xc98 │ │ │ │ │ │ │ │ -0000d638 : │ │ │ │ +0000d668 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3216]! @ 0xc90 │ │ │ │ │ │ │ │ -0000d644 : │ │ │ │ +0000d674 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3208]! @ 0xc88 │ │ │ │ │ │ │ │ -0000d650 : │ │ │ │ +0000d680 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3200]! @ 0xc80 │ │ │ │ │ │ │ │ -0000d65c : │ │ │ │ +0000d68c : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3192]! @ 0xc78 │ │ │ │ │ │ │ │ -0000d668 : │ │ │ │ +0000d698 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3184]! @ 0xc70 │ │ │ │ │ │ │ │ -0000d674 : │ │ │ │ +0000d6a4 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3176]! @ 0xc68 │ │ │ │ │ │ │ │ -0000d680 : │ │ │ │ +0000d6b0 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3168]! @ 0xc60 │ │ │ │ │ │ │ │ -0000d68c : │ │ │ │ +0000d6bc : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3160]! @ 0xc58 │ │ │ │ │ │ │ │ -0000d698 : │ │ │ │ +0000d6c8 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3152]! @ 0xc50 │ │ │ │ │ │ │ │ -0000d6a4 : │ │ │ │ +0000d6d4 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3144]! @ 0xc48 │ │ │ │ │ │ │ │ -0000d6b0 : │ │ │ │ +0000d6e0 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3136]! @ 0xc40 │ │ │ │ │ │ │ │ -0000d6bc : │ │ │ │ +0000d6ec : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3128]! @ 0xc38 │ │ │ │ │ │ │ │ -0000d6c8 : │ │ │ │ +0000d6f8 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3120]! @ 0xc30 │ │ │ │ │ │ │ │ -0000d6d4 : │ │ │ │ +0000d704 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3112]! @ 0xc28 │ │ │ │ │ │ │ │ -0000d6e0 : │ │ │ │ +0000d710 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3104]! @ 0xc20 │ │ │ │ │ │ │ │ -0000d6ec : │ │ │ │ +0000d71c : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3096]! @ 0xc18 │ │ │ │ │ │ │ │ -0000d6f8 : │ │ │ │ +0000d728 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3088]! @ 0xc10 │ │ │ │ │ │ │ │ -0000d704 : │ │ │ │ +0000d734 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3080]! @ 0xc08 │ │ │ │ │ │ │ │ -0000d710 : │ │ │ │ +0000d740 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3072]! @ 0xc00 │ │ │ │ │ │ │ │ -0000d71c : │ │ │ │ +0000d74c : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3064]! @ 0xbf8 │ │ │ │ │ │ │ │ -0000d728 : │ │ │ │ +0000d758 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3056]! @ 0xbf0 │ │ │ │ │ │ │ │ -0000d734 : │ │ │ │ +0000d764 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3048]! @ 0xbe8 │ │ │ │ │ │ │ │ -0000d740 : │ │ │ │ +0000d770 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3040]! @ 0xbe0 │ │ │ │ │ │ │ │ -0000d74c : │ │ │ │ +0000d77c <__clock_getres64@plt>: │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3032]! @ 0xbd8 │ │ │ │ │ │ │ │ -0000d758 : │ │ │ │ +0000d788 <__clock_gettime64@plt>: │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3024]! @ 0xbd0 │ │ │ │ │ │ │ │ -0000d764 : │ │ │ │ +0000d794 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3016]! @ 0xbc8 │ │ │ │ │ │ │ │ -0000d770 : │ │ │ │ +0000d7a0 <__localtime64_r@plt>: │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3008]! @ 0xbc0 │ │ │ │ │ │ │ │ -0000d77c : │ │ │ │ +0000d7ac : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #3000]! @ 0xbb8 │ │ │ │ │ │ │ │ -0000d788 : │ │ │ │ +0000d7b8 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #2992]! @ 0xbb0 │ │ │ │ │ │ │ │ -0000d794 : │ │ │ │ +0000d7c4 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #2984]! @ 0xba8 │ │ │ │ │ │ │ │ -0000d7a0 : │ │ │ │ +0000d7d0 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #2976]! @ 0xba0 │ │ │ │ │ │ │ │ -0000d7ac <__clock_getres64@plt>: │ │ │ │ +0000d7dc : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #2968]! @ 0xb98 │ │ │ │ │ │ │ │ -0000d7b8 <__clock_gettime64@plt>: │ │ │ │ +0000d7e8 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [ip, #2960]! @ 0xb90 │ │ │ │ │ │ │ │ -0000d7c4 : │ │ │ │ - add ip, pc, #42991616 @ 0x2900000 │ │ │ │ - add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2952]! @ 0xb88 │ │ │ │ - │ │ │ │ -0000d7d0 <__localtime64_r@plt>: │ │ │ │ - add ip, pc, #42991616 @ 0x2900000 │ │ │ │ - add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2944]! @ 0xb80 │ │ │ │ - │ │ │ │ -0000d7dc : │ │ │ │ - add ip, pc, #42991616 @ 0x2900000 │ │ │ │ - add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2936]! @ 0xb78 │ │ │ │ - │ │ │ │ -0000d7e8 : │ │ │ │ - add ip, pc, #42991616 @ 0x2900000 │ │ │ │ - add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2928]! @ 0xb70 │ │ │ │ - │ │ │ │ 0000d7f4 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2920]! @ 0xb68 │ │ │ │ + ldr pc, [ip, #2952]! @ 0xb88 │ │ │ │ │ │ │ │ 0000d800 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2912]! @ 0xb60 │ │ │ │ + ldr pc, [ip, #2944]! @ 0xb80 │ │ │ │ │ │ │ │ 0000d80c : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2904]! @ 0xb58 │ │ │ │ + ldr pc, [ip, #2936]! @ 0xb78 │ │ │ │ │ │ │ │ 0000d818 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2896]! @ 0xb50 │ │ │ │ + ldr pc, [ip, #2928]! @ 0xb70 │ │ │ │ │ │ │ │ 0000d824 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2888]! @ 0xb48 │ │ │ │ + ldr pc, [ip, #2920]! @ 0xb68 │ │ │ │ │ │ │ │ 0000d830 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2880]! @ 0xb40 │ │ │ │ + ldr pc, [ip, #2912]! @ 0xb60 │ │ │ │ │ │ │ │ 0000d83c : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2872]! @ 0xb38 │ │ │ │ + ldr pc, [ip, #2904]! @ 0xb58 │ │ │ │ │ │ │ │ 0000d848 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2864]! @ 0xb30 │ │ │ │ + ldr pc, [ip, #2896]! @ 0xb50 │ │ │ │ │ │ │ │ 0000d854 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2856]! @ 0xb28 │ │ │ │ + ldr pc, [ip, #2888]! @ 0xb48 │ │ │ │ │ │ │ │ 0000d860 <__errno_location@plt>: │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2848]! @ 0xb20 │ │ │ │ + ldr pc, [ip, #2880]! @ 0xb40 │ │ │ │ │ │ │ │ 0000d86c : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2840]! @ 0xb18 │ │ │ │ + ldr pc, [ip, #2872]! @ 0xb38 │ │ │ │ │ │ │ │ 0000d878 <__stat64_time64@plt>: │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2832]! @ 0xb10 │ │ │ │ + ldr pc, [ip, #2864]! @ 0xb30 │ │ │ │ │ │ │ │ 0000d884 <__fstat64_time64@plt>: │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2824]! @ 0xb08 │ │ │ │ + ldr pc, [ip, #2856]! @ 0xb28 │ │ │ │ │ │ │ │ 0000d890 <__lstat64_time64@plt>: │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2816]! @ 0xb00 │ │ │ │ + ldr pc, [ip, #2848]! @ 0xb20 │ │ │ │ │ │ │ │ 0000d89c : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2808]! @ 0xaf8 │ │ │ │ + ldr pc, [ip, #2840]! @ 0xb18 │ │ │ │ │ │ │ │ 0000d8a8 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2800]! @ 0xaf0 │ │ │ │ + ldr pc, [ip, #2832]! @ 0xb10 │ │ │ │ │ │ │ │ 0000d8b4 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2792]! @ 0xae8 │ │ │ │ + ldr pc, [ip, #2824]! @ 0xb08 │ │ │ │ │ │ │ │ 0000d8c0 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2784]! @ 0xae0 │ │ │ │ + ldr pc, [ip, #2816]! @ 0xb00 │ │ │ │ │ │ │ │ 0000d8cc : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2776]! @ 0xad8 │ │ │ │ + ldr pc, [ip, #2808]! @ 0xaf8 │ │ │ │ │ │ │ │ 0000d8d8 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2768]! @ 0xad0 │ │ │ │ + ldr pc, [ip, #2800]! @ 0xaf0 │ │ │ │ │ │ │ │ 0000d8e4 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2760]! @ 0xac8 │ │ │ │ + ldr pc, [ip, #2792]! @ 0xae8 │ │ │ │ │ │ │ │ 0000d8f0 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2752]! @ 0xac0 │ │ │ │ + ldr pc, [ip, #2784]! @ 0xae0 │ │ │ │ │ │ │ │ 0000d8fc : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2744]! @ 0xab8 │ │ │ │ + ldr pc, [ip, #2776]! @ 0xad8 │ │ │ │ │ │ │ │ 0000d908 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2736]! @ 0xab0 │ │ │ │ + ldr pc, [ip, #2768]! @ 0xad0 │ │ │ │ │ │ │ │ 0000d914 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2728]! @ 0xaa8 │ │ │ │ + ldr pc, [ip, #2760]! @ 0xac8 │ │ │ │ │ │ │ │ 0000d920 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2720]! @ 0xaa0 │ │ │ │ + ldr pc, [ip, #2752]! @ 0xac0 │ │ │ │ │ │ │ │ 0000d92c : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2712]! @ 0xa98 │ │ │ │ + ldr pc, [ip, #2744]! @ 0xab8 │ │ │ │ │ │ │ │ 0000d938 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2704]! @ 0xa90 │ │ │ │ + ldr pc, [ip, #2736]! @ 0xab0 │ │ │ │ │ │ │ │ 0000d944 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2696]! @ 0xa88 │ │ │ │ + ldr pc, [ip, #2728]! @ 0xaa8 │ │ │ │ │ │ │ │ 0000d950 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2688]! @ 0xa80 │ │ │ │ + ldr pc, [ip, #2720]! @ 0xaa0 │ │ │ │ │ │ │ │ 0000d95c : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2680]! @ 0xa78 │ │ │ │ + ldr pc, [ip, #2712]! @ 0xa98 │ │ │ │ │ │ │ │ 0000d968 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2672]! @ 0xa70 │ │ │ │ + ldr pc, [ip, #2704]! @ 0xa90 │ │ │ │ │ │ │ │ 0000d974 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2664]! @ 0xa68 │ │ │ │ + ldr pc, [ip, #2696]! @ 0xa88 │ │ │ │ │ │ │ │ 0000d980 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2656]! @ 0xa60 │ │ │ │ + ldr pc, [ip, #2688]! @ 0xa80 │ │ │ │ │ │ │ │ 0000d98c : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2648]! @ 0xa58 │ │ │ │ + ldr pc, [ip, #2680]! @ 0xa78 │ │ │ │ │ │ │ │ 0000d998 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2640]! @ 0xa50 │ │ │ │ + ldr pc, [ip, #2672]! @ 0xa70 │ │ │ │ │ │ │ │ 0000d9a4 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2632]! @ 0xa48 │ │ │ │ + ldr pc, [ip, #2664]! @ 0xa68 │ │ │ │ │ │ │ │ 0000d9b0 <__fcntl_time64@plt>: │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2624]! @ 0xa40 │ │ │ │ + ldr pc, [ip, #2656]! @ 0xa60 │ │ │ │ │ │ │ │ 0000d9bc <__utime64@plt>: │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2616]! @ 0xa38 │ │ │ │ + ldr pc, [ip, #2648]! @ 0xa58 │ │ │ │ │ │ │ │ 0000d9c8 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2608]! @ 0xa30 │ │ │ │ + ldr pc, [ip, #2640]! @ 0xa50 │ │ │ │ │ │ │ │ 0000d9d4 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2600]! @ 0xa28 │ │ │ │ + ldr pc, [ip, #2632]! @ 0xa48 │ │ │ │ │ │ │ │ 0000d9e0 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2592]! @ 0xa20 │ │ │ │ + ldr pc, [ip, #2624]! @ 0xa40 │ │ │ │ │ │ │ │ 0000d9ec : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2584]! @ 0xa18 │ │ │ │ + ldr pc, [ip, #2616]! @ 0xa38 │ │ │ │ │ │ │ │ 0000d9f8 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2576]! @ 0xa10 │ │ │ │ + ldr pc, [ip, #2608]! @ 0xa30 │ │ │ │ │ │ │ │ 0000da04 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2568]! @ 0xa08 │ │ │ │ + ldr pc, [ip, #2600]! @ 0xa28 │ │ │ │ │ │ │ │ 0000da10 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2560]! @ 0xa00 │ │ │ │ + ldr pc, [ip, #2592]! @ 0xa20 │ │ │ │ │ │ │ │ 0000da1c : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2552]! @ 0x9f8 │ │ │ │ + ldr pc, [ip, #2584]! @ 0xa18 │ │ │ │ │ │ │ │ 0000da28 <__xpg_strerror_r@plt>: │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2544]! @ 0x9f0 │ │ │ │ + ldr pc, [ip, #2576]! @ 0xa10 │ │ │ │ │ │ │ │ 0000da34 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2536]! @ 0x9e8 │ │ │ │ + ldr pc, [ip, #2568]! @ 0xa08 │ │ │ │ │ │ │ │ 0000da40 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2528]! @ 0x9e0 │ │ │ │ + ldr pc, [ip, #2560]! @ 0xa00 │ │ │ │ │ │ │ │ 0000da4c : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2520]! @ 0x9d8 │ │ │ │ + ldr pc, [ip, #2552]! @ 0x9f8 │ │ │ │ │ │ │ │ 0000da58 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2512]! @ 0x9d0 │ │ │ │ + ldr pc, [ip, #2544]! @ 0x9f0 │ │ │ │ │ │ │ │ 0000da64 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2504]! @ 0x9c8 │ │ │ │ + ldr pc, [ip, #2536]! @ 0x9e8 │ │ │ │ │ │ │ │ 0000da70 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2496]! @ 0x9c0 │ │ │ │ + ldr pc, [ip, #2528]! @ 0x9e0 │ │ │ │ │ │ │ │ 0000da7c : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2488]! @ 0x9b8 │ │ │ │ + ldr pc, [ip, #2520]! @ 0x9d8 │ │ │ │ │ │ │ │ 0000da88 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2480]! @ 0x9b0 │ │ │ │ + ldr pc, [ip, #2512]! @ 0x9d0 │ │ │ │ │ │ │ │ 0000da94 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2472]! @ 0x9a8 │ │ │ │ + ldr pc, [ip, #2504]! @ 0x9c8 │ │ │ │ │ │ │ │ 0000daa0 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2464]! @ 0x9a0 │ │ │ │ + ldr pc, [ip, #2496]! @ 0x9c0 │ │ │ │ │ │ │ │ 0000daac <__gmpn_rshift@plt>: │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2456]! @ 0x998 │ │ │ │ + ldr pc, [ip, #2488]! @ 0x9b8 │ │ │ │ │ │ │ │ 0000dab8 <__gmpn_lshift@plt>: │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2448]! @ 0x990 │ │ │ │ + ldr pc, [ip, #2480]! @ 0x9b0 │ │ │ │ │ │ │ │ 0000dac4 <__gmpz_get_d@plt>: │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2440]! @ 0x988 │ │ │ │ + ldr pc, [ip, #2472]! @ 0x9a8 │ │ │ │ │ │ │ │ 0000dad0 <__gmpz_get_d_2exp@plt>: │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2432]! @ 0x980 │ │ │ │ + ldr pc, [ip, #2464]! @ 0x9a0 │ │ │ │ │ │ │ │ 0000dadc : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2424]! @ 0x978 │ │ │ │ + ldr pc, [ip, #2456]! @ 0x998 │ │ │ │ │ │ │ │ 0000dae8 <__gmpn_gcd_1@plt>: │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2416]! @ 0x970 │ │ │ │ + ldr pc, [ip, #2448]! @ 0x990 │ │ │ │ │ │ │ │ 0000daf4 <__assert_fail@plt>: │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2408]! @ 0x968 │ │ │ │ + ldr pc, [ip, #2440]! @ 0x988 │ │ │ │ │ │ │ │ 0000db00 <__gmpz_init@plt>: │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2400]! @ 0x960 │ │ │ │ + ldr pc, [ip, #2432]! @ 0x980 │ │ │ │ │ │ │ │ 0000db0c <__gmpz_gcd@plt>: │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2392]! @ 0x958 │ │ │ │ + ldr pc, [ip, #2424]! @ 0x978 │ │ │ │ │ │ │ │ 0000db18 <__gmpz_clear@plt>: │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2384]! @ 0x950 │ │ │ │ + ldr pc, [ip, #2416]! @ 0x970 │ │ │ │ │ │ │ │ 0000db24 <__gmpz_gcdext@plt>: │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2376]! @ 0x948 │ │ │ │ + ldr pc, [ip, #2408]! @ 0x968 │ │ │ │ │ │ │ │ 0000db30 <__gmpn_tdiv_qr@plt>: │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2368]! @ 0x940 │ │ │ │ + ldr pc, [ip, #2400]! @ 0x960 │ │ │ │ │ │ │ │ 0000db3c <__gmpz_sizeinbase@plt>: │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2360]! @ 0x938 │ │ │ │ + ldr pc, [ip, #2392]! @ 0x958 │ │ │ │ │ │ │ │ 0000db48 <__gmpz_export@plt>: │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2352]! @ 0x930 │ │ │ │ + ldr pc, [ip, #2384]! @ 0x950 │ │ │ │ │ │ │ │ 0000db54 <__gmpz_probab_prime_p@plt>: │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2344]! @ 0x928 │ │ │ │ + ldr pc, [ip, #2376]! @ 0x948 │ │ │ │ │ │ │ │ 0000db60 <__gmpz_nextprime@plt>: │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2336]! @ 0x920 │ │ │ │ + ldr pc, [ip, #2368]! @ 0x940 │ │ │ │ │ │ │ │ 0000db6c <__gmpz_powm@plt>: │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2328]! @ 0x918 │ │ │ │ + ldr pc, [ip, #2360]! @ 0x938 │ │ │ │ │ │ │ │ 0000db78 <__gmpz_powm_sec@plt>: │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2320]! @ 0x910 │ │ │ │ + ldr pc, [ip, #2352]! @ 0x930 │ │ │ │ │ │ │ │ 0000db84 <__gmpz_invert@plt>: │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2312]! @ 0x908 │ │ │ │ + ldr pc, [ip, #2344]! @ 0x928 │ │ │ │ │ │ │ │ 0000db90 <__gmpn_and_n@plt>: │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2304]! @ 0x900 │ │ │ │ + ldr pc, [ip, #2336]! @ 0x920 │ │ │ │ │ │ │ │ 0000db9c <__gmpn_andn_n@plt>: │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2296]! @ 0x8f8 │ │ │ │ + ldr pc, [ip, #2328]! @ 0x918 │ │ │ │ │ │ │ │ 0000dba8 <__gmpn_ior_n@plt>: │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2288]! @ 0x8f0 │ │ │ │ + ldr pc, [ip, #2320]! @ 0x910 │ │ │ │ │ │ │ │ 0000dbb4 <__gmpn_xor_n@plt>: │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2280]! @ 0x8e8 │ │ │ │ + ldr pc, [ip, #2312]! @ 0x908 │ │ │ │ │ │ │ │ 0000dbc0 <__gmpn_cmp@plt>: │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2272]! @ 0x8e0 │ │ │ │ + ldr pc, [ip, #2304]! @ 0x900 │ │ │ │ │ │ │ │ 0000dbcc <__gmpn_divrem_1@plt>: │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2264]! @ 0x8d8 │ │ │ │ + ldr pc, [ip, #2296]! @ 0x8f8 │ │ │ │ │ │ │ │ 0000dbd8 <__gmpn_add@plt>: │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2256]! @ 0x8d0 │ │ │ │ + ldr pc, [ip, #2288]! @ 0x8f0 │ │ │ │ │ │ │ │ 0000dbe4 <__gmpn_sub@plt>: │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2248]! @ 0x8c8 │ │ │ │ + ldr pc, [ip, #2280]! @ 0x8e8 │ │ │ │ │ │ │ │ 0000dbf0 <__gmpn_mod_1@plt>: │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2240]! @ 0x8c0 │ │ │ │ + ldr pc, [ip, #2272]! @ 0x8e0 │ │ │ │ │ │ │ │ 0000dbfc <__gmpn_popcount@plt>: │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2232]! @ 0x8b8 │ │ │ │ + ldr pc, [ip, #2264]! @ 0x8d8 │ │ │ │ │ │ │ │ 0000dc08 <__gmpn_add_1@plt>: │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2224]! @ 0x8b0 │ │ │ │ + ldr pc, [ip, #2256]! @ 0x8d0 │ │ │ │ │ │ │ │ 0000dc14 <__gmpn_sub_1@plt>: │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2216]! @ 0x8a8 │ │ │ │ + ldr pc, [ip, #2248]! @ 0x8c8 │ │ │ │ │ │ │ │ 0000dc20 <__gmpn_mul_1@plt>: │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2208]! @ 0x8a0 │ │ │ │ + ldr pc, [ip, #2240]! @ 0x8c0 │ │ │ │ │ │ │ │ 0000dc2c <__gmpn_mul@plt>: │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2200]! @ 0x898 │ │ │ │ + ldr pc, [ip, #2232]! @ 0x8b8 │ │ │ │ │ │ │ │ 0000dc38 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2192]! @ 0x890 │ │ │ │ + ldr pc, [ip, #2224]! @ 0x8b0 │ │ │ │ │ │ │ │ 0000dc44 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2184]! @ 0x888 │ │ │ │ + ldr pc, [ip, #2216]! @ 0x8a8 │ │ │ │ │ │ │ │ 0000dc50 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2176]! @ 0x880 │ │ │ │ + ldr pc, [ip, #2208]! @ 0x8a0 │ │ │ │ │ │ │ │ 0000dc5c : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2168]! @ 0x878 │ │ │ │ + ldr pc, [ip, #2200]! @ 0x898 │ │ │ │ │ │ │ │ 0000dc68 <__ctype_b_loc@plt>: │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2160]! @ 0x870 │ │ │ │ + ldr pc, [ip, #2192]! @ 0x890 │ │ │ │ │ │ │ │ 0000dc74 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2152]! @ 0x868 │ │ │ │ + ldr pc, [ip, #2184]! @ 0x888 │ │ │ │ │ │ │ │ 0000dc80 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2144]! @ 0x860 │ │ │ │ + ldr pc, [ip, #2176]! @ 0x880 │ │ │ │ │ │ │ │ 0000dc8c : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2136]! @ 0x858 │ │ │ │ + ldr pc, [ip, #2168]! @ 0x878 │ │ │ │ │ │ │ │ 0000dc98 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2128]! @ 0x850 │ │ │ │ + ldr pc, [ip, #2160]! @ 0x870 │ │ │ │ │ │ │ │ 0000dca4 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2120]! @ 0x848 │ │ │ │ + ldr pc, [ip, #2152]! @ 0x868 │ │ │ │ │ │ │ │ 0000dcb0 <__isoc23_strtoul@plt>: │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2112]! @ 0x840 │ │ │ │ + ldr pc, [ip, #2144]! @ 0x860 │ │ │ │ │ │ │ │ 0000dcbc : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2104]! @ 0x838 │ │ │ │ + ldr pc, [ip, #2136]! @ 0x858 │ │ │ │ │ │ │ │ 0000dcc8 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2096]! @ 0x830 │ │ │ │ + ldr pc, [ip, #2128]! @ 0x850 │ │ │ │ │ │ │ │ 0000dcd4 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2088]! @ 0x828 │ │ │ │ + ldr pc, [ip, #2120]! @ 0x848 │ │ │ │ │ │ │ │ 0000dce0 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2080]! @ 0x820 │ │ │ │ + ldr pc, [ip, #2112]! @ 0x840 │ │ │ │ │ │ │ │ 0000dcec <__isoc23_strtol@plt>: │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2072]! @ 0x818 │ │ │ │ + ldr pc, [ip, #2104]! @ 0x838 │ │ │ │ │ │ │ │ 0000dcf8 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2064]! @ 0x810 │ │ │ │ + ldr pc, [ip, #2096]! @ 0x830 │ │ │ │ │ │ │ │ 0000dd04 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2056]! @ 0x808 │ │ │ │ + ldr pc, [ip, #2088]! @ 0x828 │ │ │ │ │ │ │ │ 0000dd10 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2048]! @ 0x800 │ │ │ │ + ldr pc, [ip, #2080]! @ 0x820 │ │ │ │ │ │ │ │ 0000dd1c : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2040]! @ 0x7f8 │ │ │ │ + ldr pc, [ip, #2072]! @ 0x818 │ │ │ │ │ │ │ │ 0000dd28 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2032]! @ 0x7f0 │ │ │ │ + ldr pc, [ip, #2064]! @ 0x810 │ │ │ │ │ │ │ │ 0000dd34 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2024]! @ 0x7e8 │ │ │ │ + ldr pc, [ip, #2056]! @ 0x808 │ │ │ │ │ │ │ │ 0000dd40 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2016]! @ 0x7e0 │ │ │ │ + ldr pc, [ip, #2048]! @ 0x800 │ │ │ │ │ │ │ │ 0000dd4c : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2008]! @ 0x7d8 │ │ │ │ + ldr pc, [ip, #2040]! @ 0x7f8 │ │ │ │ │ │ │ │ 0000dd58 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #2000]! @ 0x7d0 │ │ │ │ + ldr pc, [ip, #2032]! @ 0x7f0 │ │ │ │ │ │ │ │ 0000dd64 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1992]! @ 0x7c8 │ │ │ │ + ldr pc, [ip, #2024]! @ 0x7e8 │ │ │ │ │ │ │ │ 0000dd70 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1984]! @ 0x7c0 │ │ │ │ + ldr pc, [ip, #2016]! @ 0x7e0 │ │ │ │ │ │ │ │ 0000dd7c <__nanosleep64@plt>: │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1976]! @ 0x7b8 │ │ │ │ + ldr pc, [ip, #2008]! @ 0x7d8 │ │ │ │ │ │ │ │ 0000dd88 <__time64@plt>: │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1968]! @ 0x7b0 │ │ │ │ + ldr pc, [ip, #2000]! @ 0x7d0 │ │ │ │ │ │ │ │ 0000dd94 <__ctime64_r@plt>: │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1960]! @ 0x7a8 │ │ │ │ + ldr pc, [ip, #1992]! @ 0x7c8 │ │ │ │ │ │ │ │ 0000dda0 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1952]! @ 0x7a0 │ │ │ │ + ldr pc, [ip, #1984]! @ 0x7c0 │ │ │ │ │ │ │ │ 0000ddac : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1944]! @ 0x798 │ │ │ │ + ldr pc, [ip, #1976]! @ 0x7b8 │ │ │ │ │ │ │ │ 0000ddb8 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1936]! @ 0x790 │ │ │ │ + ldr pc, [ip, #1968]! @ 0x7b0 │ │ │ │ │ │ │ │ 0000ddc4 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1928]! @ 0x788 │ │ │ │ + ldr pc, [ip, #1960]! @ 0x7a8 │ │ │ │ │ │ │ │ 0000ddd0 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1920]! @ 0x780 │ │ │ │ + ldr pc, [ip, #1952]! @ 0x7a0 │ │ │ │ │ │ │ │ 0000dddc : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1912]! @ 0x778 │ │ │ │ + ldr pc, [ip, #1944]! @ 0x798 │ │ │ │ │ │ │ │ 0000dde8 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1904]! @ 0x770 │ │ │ │ + ldr pc, [ip, #1936]! @ 0x790 │ │ │ │ │ │ │ │ 0000ddf4 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1896]! @ 0x768 │ │ │ │ + ldr pc, [ip, #1928]! @ 0x788 │ │ │ │ │ │ │ │ 0000de00 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1888]! @ 0x760 │ │ │ │ + ldr pc, [ip, #1920]! @ 0x780 │ │ │ │ │ │ │ │ 0000de0c : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1880]! @ 0x758 │ │ │ │ + ldr pc, [ip, #1912]! @ 0x778 │ │ │ │ │ │ │ │ 0000de18 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1872]! @ 0x750 │ │ │ │ + ldr pc, [ip, #1904]! @ 0x770 │ │ │ │ │ │ │ │ 0000de24 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1864]! @ 0x748 │ │ │ │ + ldr pc, [ip, #1896]! @ 0x768 │ │ │ │ │ │ │ │ 0000de30 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1856]! @ 0x740 │ │ │ │ + ldr pc, [ip, #1888]! @ 0x760 │ │ │ │ │ │ │ │ 0000de3c : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1848]! @ 0x738 │ │ │ │ + ldr pc, [ip, #1880]! @ 0x758 │ │ │ │ │ │ │ │ 0000de48 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1840]! @ 0x730 │ │ │ │ + ldr pc, [ip, #1872]! @ 0x750 │ │ │ │ │ │ │ │ 0000de54 <__getrusage64@plt>: │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1832]! @ 0x728 │ │ │ │ + ldr pc, [ip, #1864]! @ 0x748 │ │ │ │ │ │ │ │ 0000de60 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1824]! @ 0x720 │ │ │ │ + ldr pc, [ip, #1856]! @ 0x740 │ │ │ │ │ │ │ │ 0000de6c <__gettimeofday64@plt>: │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1816]! @ 0x718 │ │ │ │ + ldr pc, [ip, #1848]! @ 0x738 │ │ │ │ │ │ │ │ 0000de78 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1808]! @ 0x710 │ │ │ │ + ldr pc, [ip, #1840]! @ 0x730 │ │ │ │ │ │ │ │ 0000de84 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1800]! @ 0x708 │ │ │ │ + ldr pc, [ip, #1832]! @ 0x728 │ │ │ │ │ │ │ │ 0000de90 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1792]! @ 0x700 │ │ │ │ + ldr pc, [ip, #1824]! @ 0x720 │ │ │ │ │ │ │ │ 0000de9c <__timerfd_settime64@plt>: │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1784]! @ 0x6f8 │ │ │ │ + ldr pc, [ip, #1816]! @ 0x718 │ │ │ │ │ │ │ │ 0000dea8 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1776]! @ 0x6f0 │ │ │ │ + ldr pc, [ip, #1808]! @ 0x710 │ │ │ │ │ │ │ │ 0000deb4 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1768]! @ 0x6e8 │ │ │ │ + ldr pc, [ip, #1800]! @ 0x708 │ │ │ │ │ │ │ │ 0000dec0 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1760]! @ 0x6e0 │ │ │ │ + ldr pc, [ip, #1792]! @ 0x700 │ │ │ │ │ │ │ │ 0000decc : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1752]! @ 0x6d8 │ │ │ │ + ldr pc, [ip, #1784]! @ 0x6f8 │ │ │ │ │ │ │ │ 0000ded8 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1744]! @ 0x6d0 │ │ │ │ + ldr pc, [ip, #1776]! @ 0x6f0 │ │ │ │ │ │ │ │ 0000dee4 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1736]! @ 0x6c8 │ │ │ │ + ldr pc, [ip, #1768]! @ 0x6e8 │ │ │ │ │ │ │ │ 0000def0 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1728]! @ 0x6c0 │ │ │ │ + ldr pc, [ip, #1760]! @ 0x6e0 │ │ │ │ │ │ │ │ 0000defc : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1720]! @ 0x6b8 │ │ │ │ + ldr pc, [ip, #1752]! @ 0x6d8 │ │ │ │ │ │ │ │ 0000df08 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1712]! @ 0x6b0 │ │ │ │ + ldr pc, [ip, #1744]! @ 0x6d0 │ │ │ │ │ │ │ │ 0000df14 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1704]! @ 0x6a8 │ │ │ │ + ldr pc, [ip, #1736]! @ 0x6c8 │ │ │ │ │ │ │ │ 0000df20 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1696]! @ 0x6a0 │ │ │ │ + ldr pc, [ip, #1728]! @ 0x6c0 │ │ │ │ │ │ │ │ 0000df2c : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1688]! @ 0x698 │ │ │ │ + ldr pc, [ip, #1720]! @ 0x6b8 │ │ │ │ │ │ │ │ 0000df38 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1680]! @ 0x690 │ │ │ │ + ldr pc, [ip, #1712]! @ 0x6b0 │ │ │ │ │ │ │ │ 0000df44 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1672]! @ 0x688 │ │ │ │ + ldr pc, [ip, #1704]! @ 0x6a8 │ │ │ │ │ │ │ │ 0000df50 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1664]! @ 0x680 │ │ │ │ + ldr pc, [ip, #1696]! @ 0x6a0 │ │ │ │ │ │ │ │ 0000df5c : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1656]! @ 0x678 │ │ │ │ + ldr pc, [ip, #1688]! @ 0x698 │ │ │ │ │ │ │ │ 0000df68 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1648]! @ 0x670 │ │ │ │ + ldr pc, [ip, #1680]! @ 0x690 │ │ │ │ │ │ │ │ 0000df74 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1640]! @ 0x668 │ │ │ │ + ldr pc, [ip, #1672]! @ 0x688 │ │ │ │ │ │ │ │ 0000df80 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1632]! @ 0x660 │ │ │ │ + ldr pc, [ip, #1664]! @ 0x680 │ │ │ │ │ │ │ │ 0000df8c : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1624]! @ 0x658 │ │ │ │ + ldr pc, [ip, #1656]! @ 0x678 │ │ │ │ │ │ │ │ 0000df98 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1616]! @ 0x650 │ │ │ │ + ldr pc, [ip, #1648]! @ 0x670 │ │ │ │ │ │ │ │ 0000dfa4 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1608]! @ 0x648 │ │ │ │ + ldr pc, [ip, #1640]! @ 0x668 │ │ │ │ │ │ │ │ 0000dfb0 <__pthread_cond_timedwait64@plt>: │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1600]! @ 0x640 │ │ │ │ + ldr pc, [ip, #1632]! @ 0x660 │ │ │ │ │ │ │ │ 0000dfbc : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1592]! @ 0x638 │ │ │ │ + ldr pc, [ip, #1624]! @ 0x658 │ │ │ │ │ │ │ │ 0000dfc8 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1584]! @ 0x630 │ │ │ │ + ldr pc, [ip, #1616]! @ 0x650 │ │ │ │ │ │ │ │ 0000dfd4 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1576]! @ 0x628 │ │ │ │ + ldr pc, [ip, #1608]! @ 0x648 │ │ │ │ │ │ │ │ 0000dfe0 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1568]! @ 0x620 │ │ │ │ + ldr pc, [ip, #1600]! @ 0x640 │ │ │ │ │ │ │ │ 0000dfec : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1560]! @ 0x618 │ │ │ │ + ldr pc, [ip, #1592]! @ 0x638 │ │ │ │ │ │ │ │ 0000dff8 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1552]! @ 0x610 │ │ │ │ + ldr pc, [ip, #1584]! @ 0x630 │ │ │ │ │ │ │ │ 0000e004 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1544]! @ 0x608 │ │ │ │ + ldr pc, [ip, #1576]! @ 0x628 │ │ │ │ │ │ │ │ 0000e010 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1536]! @ 0x600 │ │ │ │ + ldr pc, [ip, #1568]! @ 0x620 │ │ │ │ │ │ │ │ 0000e01c : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1528]! @ 0x5f8 │ │ │ │ + ldr pc, [ip, #1560]! @ 0x618 │ │ │ │ │ │ │ │ 0000e028 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1520]! @ 0x5f0 │ │ │ │ + ldr pc, [ip, #1552]! @ 0x610 │ │ │ │ │ │ │ │ 0000e034 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1512]! @ 0x5e8 │ │ │ │ + ldr pc, [ip, #1544]! @ 0x608 │ │ │ │ │ │ │ │ 0000e040 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1504]! @ 0x5e0 │ │ │ │ + ldr pc, [ip, #1536]! @ 0x600 │ │ │ │ │ │ │ │ 0000e04c : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1496]! @ 0x5d8 │ │ │ │ + ldr pc, [ip, #1528]! @ 0x5f8 │ │ │ │ │ │ │ │ 0000e058 <__select64@plt>: │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1488]! @ 0x5d0 │ │ │ │ + ldr pc, [ip, #1520]! @ 0x5f0 │ │ │ │ │ │ │ │ 0000e064 <_exit@plt>: │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1480]! @ 0x5c8 │ │ │ │ + ldr pc, [ip, #1512]! @ 0x5e8 │ │ │ │ │ │ │ │ 0000e070 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1472]! @ 0x5c0 │ │ │ │ + ldr pc, [ip, #1504]! @ 0x5e0 │ │ │ │ │ │ │ │ 0000e07c : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1464]! @ 0x5b8 │ │ │ │ + ldr pc, [ip, #1496]! @ 0x5d8 │ │ │ │ │ │ │ │ 0000e088 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1456]! @ 0x5b0 │ │ │ │ + ldr pc, [ip, #1488]! @ 0x5d0 │ │ │ │ │ │ │ │ 0000e094 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1448]! @ 0x5a8 │ │ │ │ + ldr pc, [ip, #1480]! @ 0x5c8 │ │ │ │ │ │ │ │ 0000e0a0 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1440]! @ 0x5a0 │ │ │ │ + ldr pc, [ip, #1472]! @ 0x5c0 │ │ │ │ │ │ │ │ 0000e0ac : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1432]! @ 0x598 │ │ │ │ + ldr pc, [ip, #1464]! @ 0x5b8 │ │ │ │ │ │ │ │ 0000e0b8 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1424]! @ 0x590 │ │ │ │ + ldr pc, [ip, #1456]! @ 0x5b0 │ │ │ │ │ │ │ │ 0000e0c4 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1416]! @ 0x588 │ │ │ │ + ldr pc, [ip, #1448]! @ 0x5a8 │ │ │ │ │ │ │ │ 0000e0d0 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1408]! @ 0x580 │ │ │ │ + ldr pc, [ip, #1440]! @ 0x5a0 │ │ │ │ │ │ │ │ 0000e0dc : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1400]! @ 0x578 │ │ │ │ + ldr pc, [ip, #1432]! @ 0x598 │ │ │ │ │ │ │ │ 0000e0e8 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1392]! @ 0x570 │ │ │ │ + ldr pc, [ip, #1424]! @ 0x590 │ │ │ │ │ │ │ │ 0000e0f4 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1384]! @ 0x568 │ │ │ │ + ldr pc, [ip, #1416]! @ 0x588 │ │ │ │ │ │ │ │ 0000e100 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1376]! @ 0x560 │ │ │ │ + ldr pc, [ip, #1408]! @ 0x580 │ │ │ │ │ │ │ │ 0000e10c : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1368]! @ 0x558 │ │ │ │ + ldr pc, [ip, #1400]! @ 0x578 │ │ │ │ │ │ │ │ 0000e118 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1360]! @ 0x550 │ │ │ │ + ldr pc, [ip, #1392]! @ 0x570 │ │ │ │ │ │ │ │ 0000e124 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1352]! @ 0x548 │ │ │ │ + ldr pc, [ip, #1384]! @ 0x568 │ │ │ │ │ │ │ │ 0000e130 <__isoc23_sscanf@plt>: │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1344]! @ 0x540 │ │ │ │ + ldr pc, [ip, #1376]! @ 0x560 │ │ │ │ │ │ │ │ 0000e13c : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1336]! @ 0x538 │ │ │ │ + ldr pc, [ip, #1368]! @ 0x558 │ │ │ │ │ │ │ │ 0000e148 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1328]! @ 0x530 │ │ │ │ + ldr pc, [ip, #1360]! @ 0x550 │ │ │ │ │ │ │ │ 0000e154 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1320]! @ 0x528 │ │ │ │ + ldr pc, [ip, #1352]! @ 0x548 │ │ │ │ │ │ │ │ 0000e160 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1312]! @ 0x520 │ │ │ │ + ldr pc, [ip, #1344]! @ 0x540 │ │ │ │ │ │ │ │ 0000e16c : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1304]! @ 0x518 │ │ │ │ + ldr pc, [ip, #1336]! @ 0x538 │ │ │ │ │ │ │ │ 0000e178 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1296]! @ 0x510 │ │ │ │ + ldr pc, [ip, #1328]! @ 0x530 │ │ │ │ │ │ │ │ 0000e184 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1288]! @ 0x508 │ │ │ │ + ldr pc, [ip, #1320]! @ 0x528 │ │ │ │ │ │ │ │ 0000e190 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1280]! @ 0x500 │ │ │ │ + ldr pc, [ip, #1312]! @ 0x520 │ │ │ │ │ │ │ │ 0000e19c : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1272]! @ 0x4f8 │ │ │ │ + ldr pc, [ip, #1304]! @ 0x518 │ │ │ │ │ │ │ │ 0000e1a8 : │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1264]! @ 0x4f0 │ │ │ │ + ldr pc, [ip, #1296]! @ 0x510 │ │ │ │ │ │ │ │ 0000e1b4 <__cxa_atexit@plt>: │ │ │ │ add ip, pc, #42991616 @ 0x2900000 │ │ │ │ add ip, ip, #240, 20 @ 0xf0000 │ │ │ │ - ldr pc, [ip, #1256]! @ 0x4e8 │ │ │ │ + ldr pc, [ip, #1288]! @ 0x508 │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.text {} │ │ │ │ @@ -34,15 +34,15 @@ │ │ │ │ cmp r7, r5 │ │ │ │ beq e258 <__cxa_atexit@plt+0xa4> │ │ │ │ ands r2, r4, #1 │ │ │ │ bne e224 <__cxa_atexit@plt+0x70> │ │ │ │ ldr r1, [r5] │ │ │ │ mov r0, r6 │ │ │ │ add r5, r5, #4 │ │ │ │ - bl 3effa8 <__cxa_atexit@plt+0x3e1df4> │ │ │ │ + bl 3c252c <__cxa_atexit@plt+0x3b4378> │ │ │ │ lsr r4, r4, #1 │ │ │ │ cmp r7, r5 │ │ │ │ bne e234 <__cxa_atexit@plt+0x80> │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -123,24 +123,24 @@ │ │ │ │ mov r0, #16 │ │ │ │ str ip, [sp, #4] │ │ │ │ cmp ip, #0 │ │ │ │ beq e3c8 <__cxa_atexit@plt+0x214> │ │ │ │ mov r0, r7 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 3effb0 <__cxa_atexit@plt+0x3e1dfc> │ │ │ │ + bl 3c2534 <__cxa_atexit@plt+0x3b4380> │ │ │ │ ldr r0, [r7, #4] │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr ip, [r0] │ │ │ │ b e2e4 <__cxa_atexit@plt+0x130> │ │ │ │ str r1, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 3effb8 <__cxa_atexit@plt+0x3e1e04> │ │ │ │ + bl 3c253c <__cxa_atexit@plt+0x3b4388> │ │ │ │ ldr ip, [r7] │ │ │ │ mov r2, #0 │ │ │ │ str ip, [r0, #8] │ │ │ │ str r0, [r7] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [r7, #4] │ │ │ │ @@ -227,38 +227,38 @@ │ │ │ │ mov r0, #16 │ │ │ │ str ip, [sp, #4] │ │ │ │ cmp ip, #0 │ │ │ │ beq e568 <__cxa_atexit@plt+0x3b4> │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 3effb0 <__cxa_atexit@plt+0x3e1dfc> │ │ │ │ + bl 3c2534 <__cxa_atexit@plt+0x3b4380> │ │ │ │ ldr r0, [r6, #4] │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr ip, [r0] │ │ │ │ b e480 <__cxa_atexit@plt+0x2cc> │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 3effb8 <__cxa_atexit@plt+0x3e1e04> │ │ │ │ + bl 3c253c <__cxa_atexit@plt+0x3b4388> │ │ │ │ ldr ip, [r6] │ │ │ │ mov r1, #0 │ │ │ │ str ip, [r0, #8] │ │ │ │ str r0, [r6] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [r6, #4] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r3, [r0] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [r6, #4] │ │ │ │ ldr ip, [r0] │ │ │ │ b e480 <__cxa_atexit@plt+0x2cc> │ │ │ │ - addseq pc, lr, #236, 26 @ 0x3b00 │ │ │ │ + addseq pc, lr, #12, 28 @ 0xc0 │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ @ instruction: 0xfffffc5c │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ cmp r1, r2 │ │ │ │ ldr sl, [pc, #1292] @ ead0 <__cxa_atexit@plt+0x91c> │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add sl, pc, sl │ │ │ │ @@ -297,38 +297,38 @@ │ │ │ │ cmp r7, r4 │ │ │ │ beq e674 <__cxa_atexit@plt+0x4c0> │ │ │ │ ands r2, fp, #1 │ │ │ │ bne e640 <__cxa_atexit@plt+0x48c> │ │ │ │ ldr r1, [r4] │ │ │ │ mov r0, r5 │ │ │ │ add r4, r4, #4 │ │ │ │ - bl 3effa8 <__cxa_atexit@plt+0x3e1df4> │ │ │ │ + bl 3c252c <__cxa_atexit@plt+0x3b4378> │ │ │ │ lsr fp, fp, #1 │ │ │ │ cmp r7, r4 │ │ │ │ bne e650 <__cxa_atexit@plt+0x49c> │ │ │ │ ldr r3, [sp, #4] │ │ │ │ add r7, r8, r9, lsl #2 │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #0 │ │ │ │ beq e768 <__cxa_atexit@plt+0x5b4> │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r3, #-12] │ │ │ │ add r1, r3, r1 │ │ │ │ - bl 3effa8 <__cxa_atexit@plt+0x3e1df4> │ │ │ │ + bl 3c252c <__cxa_atexit@plt+0x3b4378> │ │ │ │ cmp r6, r7 │ │ │ │ bhi e5e4 <__cxa_atexit@plt+0x430> │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [r7, #4] │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r4, r7, #8 │ │ │ │ - bl 3effa8 <__cxa_atexit@plt+0x3e1df4> │ │ │ │ + bl 3c252c <__cxa_atexit@plt+0x3b4378> │ │ │ │ ldr r1, [r7, #4] │ │ │ │ ldr r8, [r1, #20] │ │ │ │ cmp r8, #0 │ │ │ │ beq e764 <__cxa_atexit@plt+0x5b0> │ │ │ │ mov r0, r4 │ │ │ │ str r4, [sp, #4] │ │ │ │ str sl, [sp, #12] │ │ │ │ @@ -347,15 +347,15 @@ │ │ │ │ str r4, [sp] │ │ │ │ mov r9, r0 │ │ │ │ mov r4, r0 │ │ │ │ ands r2, r7, #1 │ │ │ │ bne e730 <__cxa_atexit@plt+0x57c> │ │ │ │ ldr r1, [r4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 3effa8 <__cxa_atexit@plt+0x3e1df4> │ │ │ │ + bl 3c252c <__cxa_atexit@plt+0x3b4378> │ │ │ │ lsr r7, r7, #1 │ │ │ │ add r4, r4, #4 │ │ │ │ subs fp, fp, #1 │ │ │ │ bne e71c <__cxa_atexit@plt+0x568> │ │ │ │ ldr r4, [sp] │ │ │ │ add r0, r9, r8, lsl #2 │ │ │ │ add r4, r4, #4 │ │ │ │ @@ -370,21 +370,21 @@ │ │ │ │ bhi e5e4 <__cxa_atexit@plt+0x430> │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [r7, #4] │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r7, r7, #8 │ │ │ │ - bl 3effa8 <__cxa_atexit@plt+0x3e1df4> │ │ │ │ + bl 3c252c <__cxa_atexit@plt+0x3b4378> │ │ │ │ b e768 <__cxa_atexit@plt+0x5b4> │ │ │ │ mov r2, #0 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ mov r0, r5 │ │ │ │ add r4, r7, #12 │ │ │ │ - bl 3effa8 <__cxa_atexit@plt+0x3e1df4> │ │ │ │ + bl 3c252c <__cxa_atexit@plt+0x3b4378> │ │ │ │ ldr r3, [r7, #8] │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r2, [r3, #-12] │ │ │ │ cmp r2, #0 │ │ │ │ beq eab4 <__cxa_atexit@plt+0x900> │ │ │ │ cmp r2, #1 │ │ │ │ @@ -406,15 +406,15 @@ │ │ │ │ cmp r7, fp │ │ │ │ beq e828 <__cxa_atexit@plt+0x674> │ │ │ │ ands r2, r9, #1 │ │ │ │ bne e7f4 <__cxa_atexit@plt+0x640> │ │ │ │ ldr r1, [r7] │ │ │ │ mov r0, r5 │ │ │ │ add r7, r7, #4 │ │ │ │ - bl 3effa8 <__cxa_atexit@plt+0x3e1df4> │ │ │ │ + bl 3c252c <__cxa_atexit@plt+0x3b4378> │ │ │ │ lsr r9, r9, #1 │ │ │ │ cmp r7, fp │ │ │ │ bne e804 <__cxa_atexit@plt+0x650> │ │ │ │ mov r3, r8 │ │ │ │ add r7, r4, r3, lsl #2 │ │ │ │ b e8e8 <__cxa_atexit@plt+0x734> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ @@ -443,15 +443,15 @@ │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r4, r0 │ │ │ │ ands r2, r8, #1 │ │ │ │ bne e8b0 <__cxa_atexit@plt+0x6fc> │ │ │ │ ldr r1, [r4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 3effa8 <__cxa_atexit@plt+0x3e1df4> │ │ │ │ + bl 3c252c <__cxa_atexit@plt+0x3b4378> │ │ │ │ lsr r8, r8, #1 │ │ │ │ add r4, r4, #4 │ │ │ │ subs fp, fp, #1 │ │ │ │ bne e89c <__cxa_atexit@plt+0x6e8> │ │ │ │ ldr r4, [sp] │ │ │ │ add r0, r7, r9, lsl #2 │ │ │ │ add sl, sl, #4 │ │ │ │ @@ -548,26 +548,26 @@ │ │ │ │ str r0, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq ea6c <__cxa_atexit@plt+0x8b8> │ │ │ │ mov r0, r7 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r3, [sp] │ │ │ │ - bl 3effb0 <__cxa_atexit@plt+0x3e1dfc> │ │ │ │ + bl 3c2534 <__cxa_atexit@plt+0x3b4380> │ │ │ │ ldr r0, [r7, #4] │ │ │ │ ldr r3, [sp] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr ip, [r0] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ b e980 <__cxa_atexit@plt+0x7cc> │ │ │ │ mov r0, #16 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 3effb8 <__cxa_atexit@plt+0x3e1e04> │ │ │ │ + bl 3c253c <__cxa_atexit@plt+0x3b4388> │ │ │ │ ldr ip, [r7] │ │ │ │ str ip, [r0, #8] │ │ │ │ str r0, [r7] │ │ │ │ ldr r3, [sp] │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [r7, #4] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ @@ -579,20 +579,20 @@ │ │ │ │ b e980 <__cxa_atexit@plt+0x7cc> │ │ │ │ ldr r9, [r3, #-20] @ 0xffffffec │ │ │ │ and r3, r9, #31 │ │ │ │ lsr r9, r9, #5 │ │ │ │ b e7d8 <__cxa_atexit@plt+0x624> │ │ │ │ ldr r0, [pc, #20] @ eae0 <__cxa_atexit@plt+0x92c> │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 3effc0 <__cxa_atexit@plt+0x3e1e0c> │ │ │ │ - addseq pc, lr, #252, 18 @ 0x3f0000 │ │ │ │ - addeq r3, r2, #184, 6 @ 0xe0000002 │ │ │ │ + bl 3c2544 <__cxa_atexit@plt+0x3b4390> │ │ │ │ + addseq pc, lr, #28, 20 @ 0x1c000 │ │ │ │ + addeq r3, r2, #72, 14 @ 0x1200000 │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ @ instruction: 0xfffffc5c │ │ │ │ - rsbeq fp, r9, #160, 22 @ 0x28000 │ │ │ │ + rsbeq r7, r9, #208, 24 @ 0xd000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov r9, r1 │ │ │ │ ldr fp, [pc, #2784] @ f5d4 <__cxa_atexit@plt+0x1420> │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ ldr r3, [pc, #2780] @ f5d8 <__cxa_atexit@plt+0x1424> │ │ │ │ add fp, pc, fp │ │ │ │ bic sl, r1, #3 │ │ │ │ @@ -755,15 +755,15 @@ │ │ │ │ ldr fp, [sp, #8] │ │ │ │ mov r9, r4 │ │ │ │ mov r8, #0 │ │ │ │ ldr r1, [r9, #4]! │ │ │ │ mov r0, fp │ │ │ │ add r8, r8, #1 │ │ │ │ mov r2, r9 │ │ │ │ - bl 3effa8 <__cxa_atexit@plt+0x3e1df4> │ │ │ │ + bl 3c252c <__cxa_atexit@plt+0x3b4378> │ │ │ │ ldrh r2, [r5, #-8] │ │ │ │ uxth r3, r8 │ │ │ │ cmp r2, r3 │ │ │ │ bhi ed7c <__cxa_atexit@plt+0xbc8> │ │ │ │ mov r5, #0 │ │ │ │ b ecf8 <__cxa_atexit@plt+0xb44> │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -776,15 +776,15 @@ │ │ │ │ beq ecf0 <__cxa_atexit@plt+0xb3c> │ │ │ │ mov r9, #0 │ │ │ │ b eee8 <__cxa_atexit@plt+0xd34> │ │ │ │ ldr r1, [r4, #4] │ │ │ │ add r2, r4, #4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r9, #0 │ │ │ │ - bl 3effa8 <__cxa_atexit@plt+0x3e1df4> │ │ │ │ + bl 3c252c <__cxa_atexit@plt+0x3b4378> │ │ │ │ ldrh r3, [r5, #26] │ │ │ │ and r7, r3, #2 │ │ │ │ cmp r7, #0 │ │ │ │ beq eee0 <__cxa_atexit@plt+0xd2c> │ │ │ │ tst r3, #8 │ │ │ │ bne ee70 <__cxa_atexit@plt+0xcbc> │ │ │ │ ldr r2, [r5, #12] │ │ │ │ @@ -818,27 +818,27 @@ │ │ │ │ strh r3, [r5, #26] │ │ │ │ cmp r9, #0 │ │ │ │ beq ecf0 <__cxa_atexit@plt+0xb3c> │ │ │ │ ldr r3, [sp] │ │ │ │ ldrb lr, [r3, r9, lsr #20] │ │ │ │ b eb34 <__cxa_atexit@plt+0x980> │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 3effc8 <__cxa_atexit@plt+0x3e1e14> │ │ │ │ + bl 3c254c <__cxa_atexit@plt+0x3b4398> │ │ │ │ ldrh r9, [r8, #-8] │ │ │ │ cmp r9, #0 │ │ │ │ beq f204 <__cxa_atexit@plt+0x1050> │ │ │ │ ldr r7, [sp, #8] │ │ │ │ mov r9, r4 │ │ │ │ str r4, [sp, #16] │ │ │ │ mov r4, #0 │ │ │ │ ldr r1, [r9, #4]! │ │ │ │ mov r0, r7 │ │ │ │ add r4, r4, #1 │ │ │ │ mov r2, r9 │ │ │ │ - bl 3effa8 <__cxa_atexit@plt+0x3e1df4> │ │ │ │ + bl 3c252c <__cxa_atexit@plt+0x3b4378> │ │ │ │ ldrh r2, [r8, #-8] │ │ │ │ cmp r2, r4 │ │ │ │ bhi eea8 <__cxa_atexit@plt+0xcf4> │ │ │ │ ldrh r3, [r5, #26] │ │ │ │ mov r9, #0 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ and r7, r3, #2 │ │ │ │ @@ -878,74 +878,74 @@ │ │ │ │ add r3, r3, r1, lsr #2 │ │ │ │ str r3, [r2] │ │ │ │ b ee70 <__cxa_atexit@plt+0xcbc> │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r9, #0 │ │ │ │ - bl 3effd0 <__cxa_atexit@plt+0x3e1e1c> │ │ │ │ + bl 3c2554 <__cxa_atexit@plt+0x3b43a0> │ │ │ │ ldrh r3, [r5, #26] │ │ │ │ and r7, r3, #2 │ │ │ │ b edec <__cxa_atexit@plt+0xc38> │ │ │ │ ldr r9, [r4, #4] │ │ │ │ cmp r9, #0 │ │ │ │ addne r8, r4, #4 │ │ │ │ movne r7, #0 │ │ │ │ ldrne r9, [sp, #8] │ │ │ │ beq edec <__cxa_atexit@plt+0xc38> │ │ │ │ ldr r1, [r8, #4]! │ │ │ │ mov r0, r9 │ │ │ │ add r7, r7, #1 │ │ │ │ mov r2, r8 │ │ │ │ - bl 3effa8 <__cxa_atexit@plt+0x3e1df4> │ │ │ │ + bl 3c252c <__cxa_atexit@plt+0x3b4378> │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, r7 │ │ │ │ bhi efa0 <__cxa_atexit@plt+0xdec> │ │ │ │ ldrh r3, [r5, #26] │ │ │ │ mov r9, #0 │ │ │ │ and r7, r3, #2 │ │ │ │ b edec <__cxa_atexit@plt+0xc38> │ │ │ │ ldr r7, [sp, #8] │ │ │ │ add r2, r4, #4 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r7 │ │ │ │ - bl 3effa8 <__cxa_atexit@plt+0x3e1df4> │ │ │ │ + bl 3c252c <__cxa_atexit@plt+0x3b4378> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3effa8 <__cxa_atexit@plt+0x3e1df4> │ │ │ │ + bl 3c252c <__cxa_atexit@plt+0x3b4378> │ │ │ │ ldr r1, [r4, #12] │ │ │ │ add r2, r4, #12 │ │ │ │ mov r0, r7 │ │ │ │ mov r9, #0 │ │ │ │ - bl 3effa8 <__cxa_atexit@plt+0x3e1df4> │ │ │ │ + bl 3c252c <__cxa_atexit@plt+0x3b4378> │ │ │ │ ldrh r3, [r5, #26] │ │ │ │ and r7, r3, #2 │ │ │ │ b edec <__cxa_atexit@plt+0xc38> │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r9, #0 │ │ │ │ - bl 3effd8 <__cxa_atexit@plt+0x3e1e24> │ │ │ │ + bl 3c255c <__cxa_atexit@plt+0x3b43a8> │ │ │ │ ldrh r3, [r5, #26] │ │ │ │ and r7, r3, #2 │ │ │ │ b edec <__cxa_atexit@plt+0xc38> │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r9, #0 │ │ │ │ - bl 3effc8 <__cxa_atexit@plt+0x3e1e14> │ │ │ │ + bl 3c254c <__cxa_atexit@plt+0x3b4398> │ │ │ │ ldrh r3, [r5, #26] │ │ │ │ and r7, r3, #2 │ │ │ │ b edec <__cxa_atexit@plt+0xc38> │ │ │ │ ldr r7, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ - bl 3effd8 <__cxa_atexit@plt+0x3e1e24> │ │ │ │ + bl 3c255c <__cxa_atexit@plt+0x3b43a8> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ b effc <__cxa_atexit@plt+0xe48> │ │ │ │ ldr r7, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ - bl 3effc8 <__cxa_atexit@plt+0x3e1e14> │ │ │ │ + bl 3c254c <__cxa_atexit@plt+0x3b4398> │ │ │ │ ldr r1, [r4, #4] │ │ │ │ add r2, r4, #4 │ │ │ │ b effc <__cxa_atexit@plt+0xe48> │ │ │ │ ldr r3, [pc, #1424] @ f60c <__cxa_atexit@plt+0x1458> │ │ │ │ ldr sl, [sp, #24] │ │ │ │ ldr r7, [sp, #28] │ │ │ │ ldr r2, [pc, r3] │ │ │ │ @@ -956,15 +956,15 @@ │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ orr r3, r3, r2 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ add r2, r4, #4 │ │ │ │ str r3, [r4, #8] │ │ │ │ mov r5, #0 │ │ │ │ - bl 3effa8 <__cxa_atexit@plt+0x3e1df4> │ │ │ │ + bl 3c252c <__cxa_atexit@plt+0x3b4378> │ │ │ │ b ecf8 <__cxa_atexit@plt+0xb44> │ │ │ │ ldrh r2, [r5, #-8] │ │ │ │ ldrh r3, [r5, #-2] │ │ │ │ ldr sl, [sp, #24] │ │ │ │ ldr r7, [sp, #28] │ │ │ │ orrs r3, r2, r3 │ │ │ │ beq ecbc <__cxa_atexit@plt+0xb08> │ │ │ │ @@ -978,25 +978,25 @@ │ │ │ │ cmp r0, ip │ │ │ │ beq ecbc <__cxa_atexit@plt+0xb08> │ │ │ │ ldr fp, [sp, #8] │ │ │ │ bic r2, r2, #3 │ │ │ │ orr r2, r2, r0 │ │ │ │ str r2, [r3, #4] │ │ │ │ mov r0, fp │ │ │ │ - bl 3effc8 <__cxa_atexit@plt+0x3e1e14> │ │ │ │ + bl 3c254c <__cxa_atexit@plt+0x3b4398> │ │ │ │ ldrh r3, [r5, #-8] │ │ │ │ cmp r3, #0 │ │ │ │ beq eda0 <__cxa_atexit@plt+0xbec> │ │ │ │ mov r9, r4 │ │ │ │ mov r8, #0 │ │ │ │ ldr r1, [r9, #4]! │ │ │ │ mov r0, fp │ │ │ │ add r8, r8, #1 │ │ │ │ mov r2, r9 │ │ │ │ - bl 3effa8 <__cxa_atexit@plt+0x3e1df4> │ │ │ │ + bl 3c252c <__cxa_atexit@plt+0x3b4378> │ │ │ │ ldrh r2, [r5, #-8] │ │ │ │ uxth r3, r8 │ │ │ │ cmp r2, r3 │ │ │ │ bhi f120 <__cxa_atexit@plt+0xf6c> │ │ │ │ b eda0 <__cxa_atexit@plt+0xbec> │ │ │ │ ldrh r3, [r5, #-2] │ │ │ │ ldr sl, [sp, #24] │ │ │ │ @@ -1009,67 +1009,67 @@ │ │ │ │ and r0, r3, #3 │ │ │ │ cmp r2, r0 │ │ │ │ beq ecbc <__cxa_atexit@plt+0xb08> │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ orr r3, r3, r2 │ │ │ │ str r3, [r4, #8] │ │ │ │ - bl 3effd8 <__cxa_atexit@plt+0x3e1e24> │ │ │ │ + bl 3c255c <__cxa_atexit@plt+0x3b43a8> │ │ │ │ b eda0 <__cxa_atexit@plt+0xbec> │ │ │ │ ldr r7, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ - bl 3effc8 <__cxa_atexit@plt+0x3e1e14> │ │ │ │ + bl 3c254c <__cxa_atexit@plt+0x3b4398> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3effa8 <__cxa_atexit@plt+0x3e1df4> │ │ │ │ + bl 3c252c <__cxa_atexit@plt+0x3b4378> │ │ │ │ b f068 <__cxa_atexit@plt+0xeb4> │ │ │ │ ldr r7, [sp, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ mov r0, r7 │ │ │ │ - bl 3effa8 <__cxa_atexit@plt+0x3e1df4> │ │ │ │ + bl 3c252c <__cxa_atexit@plt+0x3b4378> │ │ │ │ ldr r1, [r4, #12] │ │ │ │ add r2, r4, #12 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3effa8 <__cxa_atexit@plt+0x3e1df4> │ │ │ │ + bl 3c252c <__cxa_atexit@plt+0x3b4378> │ │ │ │ ldr r1, [r4, #16] │ │ │ │ add r2, r4, #16 │ │ │ │ b f1a0 <__cxa_atexit@plt+0xfec> │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldr r9, [r2, #4]! │ │ │ │ mov r1, r9 │ │ │ │ - bl 3effa8 <__cxa_atexit@plt+0x3e1df4> │ │ │ │ + bl 3c252c <__cxa_atexit@plt+0x3b4378> │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ubfx r3, r9, #0, #2 │ │ │ │ cmp r3, #0 │ │ │ │ cmpne r2, #0 │ │ │ │ moveq r9, #0 │ │ │ │ ldrh r3, [r5, #26] │ │ │ │ and r7, r3, #2 │ │ │ │ b edec <__cxa_atexit@plt+0xc38> │ │ │ │ ldr r7, [sp, #8] │ │ │ │ add r2, r4, #12 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ mov r9, #0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3effa8 <__cxa_atexit@plt+0x3e1df4> │ │ │ │ + bl 3c252c <__cxa_atexit@plt+0x3b4378> │ │ │ │ ldr r2, [r4, #8] │ │ │ │ add r1, r4, #16 │ │ │ │ mov r0, r7 │ │ │ │ add r2, r1, r2, lsl #2 │ │ │ │ bl e5b4 <__cxa_atexit@plt+0x400> │ │ │ │ ldrh r3, [r5, #26] │ │ │ │ and r7, r3, #2 │ │ │ │ b edec <__cxa_atexit@plt+0xc38> │ │ │ │ ldr r1, [r4, #4] │ │ │ │ add r2, r4, #4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 3effa8 <__cxa_atexit@plt+0x3e1df4> │ │ │ │ + bl 3c252c <__cxa_atexit@plt+0x3b4378> │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ ldrh r3, [r5, #26] │ │ │ │ and r7, r3, #2 │ │ │ │ beq f4bc <__cxa_atexit@plt+0x1308> │ │ │ │ ldr r9, [r4, #4] │ │ │ │ b edec <__cxa_atexit@plt+0xc38> │ │ │ │ @@ -1083,72 +1083,72 @@ │ │ │ │ and r7, r3, #2 │ │ │ │ b edec <__cxa_atexit@plt+0xc38> │ │ │ │ ldr r7, [sp, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ mov r9, #0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3effa8 <__cxa_atexit@plt+0x3e1df4> │ │ │ │ + bl 3c252c <__cxa_atexit@plt+0x3b4378> │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r4 │ │ │ │ - bl 3effe0 <__cxa_atexit@plt+0x3e1e2c> │ │ │ │ + bl 3c2564 <__cxa_atexit@plt+0x3b43b0> │ │ │ │ ldrh r3, [r5, #26] │ │ │ │ and r7, r3, #2 │ │ │ │ b edec <__cxa_atexit@plt+0xc38> │ │ │ │ ldr r7, [sp, #8] │ │ │ │ add r2, r4, #12 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ mov r0, r7 │ │ │ │ - bl 3effa8 <__cxa_atexit@plt+0x3e1df4> │ │ │ │ + bl 3c252c <__cxa_atexit@plt+0x3b4378> │ │ │ │ ldrh r3, [r4, #10] │ │ │ │ ldr r1, [r4, #12] │ │ │ │ add r2, r4, #16 │ │ │ │ mov r0, r7 │ │ │ │ mov r9, #0 │ │ │ │ bl e1c0 <__cxa_atexit@plt+0xc> │ │ │ │ ldrh r3, [r5, #26] │ │ │ │ and r7, r3, #2 │ │ │ │ b edec <__cxa_atexit@plt+0xc38> │ │ │ │ ldr r7, [sp, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ mov r0, r7 │ │ │ │ - bl 3effa8 <__cxa_atexit@plt+0x3e1df4> │ │ │ │ + bl 3c252c <__cxa_atexit@plt+0x3b4378> │ │ │ │ ldrh r3, [r4, #6] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #12 │ │ │ │ b f2ec <__cxa_atexit@plt+0x1138> │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ - bl 3effe8 <__cxa_atexit@plt+0x3e1e34> │ │ │ │ + bl 3c256c <__cxa_atexit@plt+0x3b43b8> │ │ │ │ ldrh r3, [r5, #26] │ │ │ │ mov r9, #0 │ │ │ │ and r7, r3, #2 │ │ │ │ b edec <__cxa_atexit@plt+0xc38> │ │ │ │ ldr r7, [sp, #8] │ │ │ │ add r2, r4, #4 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r7 │ │ │ │ - bl 3effa8 <__cxa_atexit@plt+0x3e1df4> │ │ │ │ + bl 3c252c <__cxa_atexit@plt+0x3b4378> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ b effc <__cxa_atexit@plt+0xe48> │ │ │ │ ldrh r9, [r8, #-8] │ │ │ │ cmp r9, #0 │ │ │ │ beq edec <__cxa_atexit@plt+0xc38> │ │ │ │ ldr r7, [sp, #8] │ │ │ │ mov r9, r4 │ │ │ │ str r4, [sp, #16] │ │ │ │ mov r4, #0 │ │ │ │ ldr r1, [r9, #4]! │ │ │ │ mov r0, r7 │ │ │ │ add r4, r4, #1 │ │ │ │ mov r2, r9 │ │ │ │ - bl 3effa8 <__cxa_atexit@plt+0x3e1df4> │ │ │ │ + bl 3c252c <__cxa_atexit@plt+0x3b4378> │ │ │ │ ldrh r1, [r8, #-8] │ │ │ │ uxth r2, r4 │ │ │ │ cmp r1, r2 │ │ │ │ bhi f380 <__cxa_atexit@plt+0x11cc> │ │ │ │ b eec8 <__cxa_atexit@plt+0xd14> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ @@ -1169,53 +1169,53 @@ │ │ │ │ ldr r2, [r4, #4] │ │ │ │ add r3, r4, #16 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ add r2, r3, r2, lsl #2 │ │ │ │ b f280 <__cxa_atexit@plt+0x10cc> │ │ │ │ ldr r7, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ - bl 3effd8 <__cxa_atexit@plt+0x3e1e24> │ │ │ │ + bl 3c255c <__cxa_atexit@plt+0x3b43a8> │ │ │ │ ldr r1, [r4, #12] │ │ │ │ add r2, r4, #12 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3effa8 <__cxa_atexit@plt+0x3e1df4> │ │ │ │ + bl 3c252c <__cxa_atexit@plt+0x3b4378> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ b effc <__cxa_atexit@plt+0xe48> │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 3effd8 <__cxa_atexit@plt+0x3e1e24> │ │ │ │ + bl 3c255c <__cxa_atexit@plt+0x3b43a8> │ │ │ │ ldrh r9, [r8, #-8] │ │ │ │ cmp r9, #0 │ │ │ │ beq f204 <__cxa_atexit@plt+0x1050> │ │ │ │ ldr r9, [sp, #8] │ │ │ │ mov r7, #0 │ │ │ │ str r4, [sp, #16] │ │ │ │ add r4, r4, #4 │ │ │ │ ldr r1, [r4, #4]! │ │ │ │ mov r0, r9 │ │ │ │ add r7, r7, #1 │ │ │ │ mov r2, r4 │ │ │ │ - bl 3effa8 <__cxa_atexit@plt+0x3e1df4> │ │ │ │ + bl 3c252c <__cxa_atexit@plt+0x3b4378> │ │ │ │ ldrh r3, [r8, #-8] │ │ │ │ cmp r3, r7 │ │ │ │ bhi f448 <__cxa_atexit@plt+0x1294> │ │ │ │ b eec8 <__cxa_atexit@plt+0xd14> │ │ │ │ ldr r2, [pc, #428] @ f620 <__cxa_atexit@plt+0x146c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r2] │ │ │ │ b ee10 <__cxa_atexit@plt+0xc5c> │ │ │ │ ldr r0, [pc, #416] @ f624 <__cxa_atexit@plt+0x1470> │ │ │ │ mov r1, ip │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 3effc0 <__cxa_atexit@plt+0x3e1e0c> │ │ │ │ + bl 3c2544 <__cxa_atexit@plt+0x3b4390> │ │ │ │ ldr r0, [pc, #404] @ f628 <__cxa_atexit@plt+0x1474> │ │ │ │ mov r2, r4 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 3effc0 <__cxa_atexit@plt+0x3e1e0c> │ │ │ │ + bl 3c2544 <__cxa_atexit@plt+0x3b4390> │ │ │ │ ldr r3, [pc, #388] @ f62c <__cxa_atexit@plt+0x1478> │ │ │ │ ldr r2, [fp, r3] │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, r2 │ │ │ │ beq f4a8 <__cxa_atexit@plt+0x12f4> │ │ │ │ mov r9, r4 │ │ │ │ b eb34 <__cxa_atexit@plt+0x980> │ │ │ │ @@ -1228,15 +1228,15 @@ │ │ │ │ beq f4cc <__cxa_atexit@plt+0x1318> │ │ │ │ b f4b4 <__cxa_atexit@plt+0x1300> │ │ │ │ tst r3, #4 │ │ │ │ bne ece0 <__cxa_atexit@plt+0xb2c> │ │ │ │ ldr r0, [pc, #324] @ f630 <__cxa_atexit@plt+0x147c> │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 3effc0 <__cxa_atexit@plt+0x3e1e0c> │ │ │ │ + bl 3c2544 <__cxa_atexit@plt+0x3b4390> │ │ │ │ ldr r3, [r5, #28] │ │ │ │ ldr sl, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r7, [sp, #28] │ │ │ │ ldreq r5, [r5, #8] │ │ │ │ ldr r3, [r5] │ │ │ │ movw r5, #8160 @ 0x1fe0 │ │ │ │ @@ -1285,46 +1285,46 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne ed18 <__cxa_atexit@plt+0xb64> │ │ │ │ b ece0 <__cxa_atexit@plt+0xb2c> │ │ │ │ ldr r1, [pc, #112] @ f63c <__cxa_atexit@plt+0x1488> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r1, #20] │ │ │ │ b f54c <__cxa_atexit@plt+0x1398> │ │ │ │ - addseq pc, lr, #200, 8 @ 0xc8000000 │ │ │ │ + addseq pc, lr, #232, 8 @ 0xe8000000 │ │ │ │ @ instruction: 0xfffffc5c │ │ │ │ - addseq r2, pc, #56, 20 @ 0x38000 │ │ │ │ + addseq r2, pc, #120, 20 @ 0x78000 │ │ │ │ @ instruction: 0xfffffc58 │ │ │ │ - addeq r2, r2, #928 @ 0x3a0 │ │ │ │ - addseq r7, lr, #172, 28 @ 0xac0 │ │ │ │ - addeq r2, r2, #10, 28 @ 0xa0 │ │ │ │ - addeq r2, r2, #1120 @ 0x460 │ │ │ │ - addseq r7, lr, #52, 26 @ 0xd00 │ │ │ │ - addseq r2, pc, #64, 14 @ 0x1000000 │ │ │ │ - addseq r2, pc, #36, 14 @ 0x900000 │ │ │ │ - addseq r2, pc, #64, 12 @ 0x4000000 │ │ │ │ - addseq r7, lr, #116, 22 @ 0x1d000 │ │ │ │ - addseq r2, pc, #24, 12 @ 0x1800000 │ │ │ │ - addseq r7, lr, #248, 18 @ 0x3e0000 │ │ │ │ - addseq r7, lr, #152, 18 @ 0x260000 │ │ │ │ - addseq r7, lr, #24, 18 @ 0x60000 │ │ │ │ - addseq r7, lr, #204, 12 @ 0xcc00000 │ │ │ │ - addseq r7, lr, #184, 12 @ 0xb800000 │ │ │ │ - addseq r2, pc, #248 @ 0xf8 │ │ │ │ - rsbeq fp, r9, #28, 4 @ 0xc0000001 │ │ │ │ - rsbeq fp, r9, #96, 4 │ │ │ │ + addeq r3, r2, #-2147483598 @ 0x80000032 │ │ │ │ + addseq r7, lr, #204, 28 @ 0xcc0 │ │ │ │ + addeq r3, r2, #-2147483610 @ 0x80000026 │ │ │ │ + addeq r3, r2, #-2147483595 @ 0x80000035 │ │ │ │ + addseq r7, lr, #84, 26 @ 0x1500 │ │ │ │ + addseq r2, pc, #128, 14 @ 0x2000000 │ │ │ │ + addseq r2, pc, #100, 14 @ 0x1900000 │ │ │ │ + addseq r2, pc, #128, 12 @ 0x8000000 │ │ │ │ + addseq r7, lr, #148, 22 @ 0x25000 │ │ │ │ + addseq r2, pc, #88, 12 @ 0x5800000 │ │ │ │ + addseq r7, lr, #24, 20 @ 0x18000 │ │ │ │ + addseq r7, lr, #184, 18 @ 0x2e0000 │ │ │ │ + addseq r7, lr, #56, 18 @ 0xe0000 │ │ │ │ + addseq r7, lr, #236, 12 @ 0xec00000 │ │ │ │ + addseq r7, lr, #216, 12 @ 0xd800000 │ │ │ │ + addseq r2, pc, #56, 2 │ │ │ │ + rsbeq r7, r9, #76, 6 @ 0x30000001 │ │ │ │ + rsbeq r7, r9, #144, 6 @ 0x40000002 │ │ │ │ @ instruction: 0xfffffc04 │ │ │ │ - rsbeq fp, r9, #228, 2 @ 0x39 │ │ │ │ - addseq r2, pc, #4 │ │ │ │ - addseq r1, pc, #232, 30 @ 0x3a0 │ │ │ │ - addseq r1, pc, #160, 30 @ 0x280 │ │ │ │ + rsbeq r7, r9, #20, 6 @ 0x50000000 │ │ │ │ + addseq r2, pc, #68 @ 0x44 │ │ │ │ + addseq r2, pc, #40 @ 0x28 │ │ │ │ + addseq r1, pc, #224, 30 @ 0x380 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov r7, r0 │ │ │ │ mov r4, r1 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ - bl 3efff0 <__cxa_atexit@plt+0x3e1e3c> │ │ │ │ + bl 3c2574 <__cxa_atexit@plt+0x3b43c0> │ │ │ │ ldr r3, [r7] │ │ │ │ ldr r2, [r7, #4] │ │ │ │ orrs r1, r3, r2 │ │ │ │ beq f7d0 <__cxa_atexit@plt+0x161c> │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #688] @ f924 <__cxa_atexit@plt+0x1770> │ │ │ │ @@ -1354,15 +1354,15 @@ │ │ │ │ ldr r0, [r4] │ │ │ │ ldr r1, [r0, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq f7d8 <__cxa_atexit@plt+0x1624> │ │ │ │ str r1, [r4] │ │ │ │ ldr r3, [r1] │ │ │ │ str r3, [r4, #4] │ │ │ │ - bl 3efff8 <__cxa_atexit@plt+0x3e1e44> │ │ │ │ + bl 3c257c <__cxa_atexit@plt+0x3b43c8> │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ beq f6cc <__cxa_atexit@plt+0x1518> │ │ │ │ sub r2, r2, #1 │ │ │ │ str r2, [r3] │ │ │ │ mov ip, fp │ │ │ │ @@ -1448,64 +1448,64 @@ │ │ │ │ beq f8ec <__cxa_atexit@plt+0x1738> │ │ │ │ ldr r0, [r4] │ │ │ │ str r3, [r4] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r4, #4] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r2, #16] │ │ │ │ - bl 3efff8 <__cxa_atexit@plt+0x3e1e44> │ │ │ │ + bl 3c257c <__cxa_atexit@plt+0x3b43c8> │ │ │ │ b f7b4 <__cxa_atexit@plt+0x1600> │ │ │ │ bic r6, r1, #3 │ │ │ │ add r2, fp, #128 @ 0x80 │ │ │ │ ldr sl, [r6, #4] │ │ │ │ cmp sl, r2 │ │ │ │ bhi f8c8 <__cxa_atexit@plt+0x1714> │ │ │ │ cmp sl, fp │ │ │ │ bls f7b4 <__cxa_atexit@plt+0x1600> │ │ │ │ add r6, r6, fp, lsl #2 │ │ │ │ add r6, r6, #8 │ │ │ │ ldr r1, [r6, #4]! │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ add fp, fp, #1 │ │ │ │ - bl 3effa8 <__cxa_atexit@plt+0x3e1df4> │ │ │ │ + bl 3c252c <__cxa_atexit@plt+0x3b4378> │ │ │ │ cmp sl, fp │ │ │ │ bhi f88c <__cxa_atexit@plt+0x16d8> │ │ │ │ b f7b4 <__cxa_atexit@plt+0x1600> │ │ │ │ mov r2, fp │ │ │ │ mov r0, r4 │ │ │ │ bl eae4 <__cxa_atexit@plt+0x930> │ │ │ │ b f7b4 <__cxa_atexit@plt+0x1600> │ │ │ │ and r0, r1, #3 │ │ │ │ ldr fp, [sp, #20] │ │ │ │ b f79c <__cxa_atexit@plt+0x15e8> │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 3effd0 <__cxa_atexit@plt+0x3e1e1c> │ │ │ │ + bl 3c2554 <__cxa_atexit@plt+0x3b43a0> │ │ │ │ ldr sl, [sp, #12] │ │ │ │ b f87c <__cxa_atexit@plt+0x16c8> │ │ │ │ mov sl, r0 │ │ │ │ add ip, sp, #24 │ │ │ │ b f778 <__cxa_atexit@plt+0x15c4> │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 3f0000 <__cxa_atexit@plt+0x3e1e4c> │ │ │ │ + b 3c2584 <__cxa_atexit@plt+0x3b43d0> │ │ │ │ add r3, r8, #1 │ │ │ │ movw ip, #52429 @ 0xcccd │ │ │ │ movt ip, #52428 @ 0xcccc │ │ │ │ umull lr, ip, ip, r3 │ │ │ │ bic lr, ip, #3 │ │ │ │ add ip, lr, ip, lsr #2 │ │ │ │ sub r3, r3, ip │ │ │ │ cmp r3, r8 │ │ │ │ bne f80c <__cxa_atexit@plt+0x1658> │ │ │ │ b f8c0 <__cxa_atexit@plt+0x170c> │ │ │ │ - addseq r1, pc, #232, 28 @ 0xe80 │ │ │ │ + addseq r1, pc, #40, 30 @ 0xa0 │ │ │ │ ldr r3, [pc, #636] @ fbac <__cxa_atexit@plt+0x19f8> │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ add r3, pc, r3 │ │ │ │ sub sp, sp, #20 │ │ │ │ ldr fp, [r3, #20] │ │ │ │ str r3, [sp, #4] │ │ │ │ cmp fp, #0 │ │ │ │ @@ -1613,15 +1613,15 @@ │ │ │ │ ldr r0, [r3, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne f964 <__cxa_atexit@plt+0x17b0> │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp r6, #0 │ │ │ │ bne fafc <__cxa_atexit@plt+0x1948> │ │ │ │ - bl 3f0008 <__cxa_atexit@plt+0x3e1e54> │ │ │ │ + bl 3c258c <__cxa_atexit@plt+0x3b43d8> │ │ │ │ b fad0 <__cxa_atexit@plt+0x191c> │ │ │ │ ldrh r2, [r4, #4] │ │ │ │ mov r1, #20 │ │ │ │ ldr r3, [pc, #176] @ fbbc <__cxa_atexit@plt+0x1a08> │ │ │ │ add r3, pc, r3 │ │ │ │ mla r2, r1, r2, r7 │ │ │ │ ldrb ip, [r3] │ │ │ │ @@ -1659,19 +1659,19 @@ │ │ │ │ rsb r2, r2, #32 │ │ │ │ clz r1, r1 │ │ │ │ add r3, ip, r2 │ │ │ │ rsb r2, r1, #32 │ │ │ │ sub r3, r3, r2 │ │ │ │ uxtb r3, r3 │ │ │ │ b fab0 <__cxa_atexit@plt+0x18fc> │ │ │ │ - addseq r1, pc, #24, 24 @ 0x1800 │ │ │ │ - addseq r7, lr, #56, 2 │ │ │ │ - addseq r1, pc, #204, 20 @ 0xcc000 │ │ │ │ - addseq r1, pc, #116, 20 @ 0x74000 │ │ │ │ - addseq r1, pc, #88, 20 @ 0x58000 │ │ │ │ + addseq r1, pc, #88, 24 @ 0x5800 │ │ │ │ + addseq r7, lr, #88, 2 │ │ │ │ + addseq r1, pc, #12, 22 @ 0x3000 │ │ │ │ + addseq r1, pc, #180, 20 @ 0xb4000 │ │ │ │ + addseq r1, pc, #152, 20 @ 0x98000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov r8, r0 │ │ │ │ add r0, r0, #8 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r4, [pc, #384] @ fd58 <__cxa_atexit@plt+0x1ba4> │ │ │ │ bl 109d0 <__cxa_atexit@plt+0x281c> │ │ │ │ ldr r9, [r8, #8] │ │ │ │ @@ -1766,15 +1766,15 @@ │ │ │ │ add fp, fp, r6, lsl #2 │ │ │ │ cmp r7, r9 │ │ │ │ bhi fcf8 <__cxa_atexit@plt+0x1b44> │ │ │ │ b fc60 <__cxa_atexit@plt+0x1aac> │ │ │ │ ldr r4, [sl, #-20] @ 0xffffffec │ │ │ │ lsr r4, r4, #5 │ │ │ │ b fc1c <__cxa_atexit@plt+0x1a68> │ │ │ │ - addseq lr, lr, #224, 6 @ 0x80000003 │ │ │ │ + addseq lr, lr, #0, 8 │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ ldr r3, [pc, #64] @ fda8 <__cxa_atexit@plt+0x1bf4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bxeq lr │ │ │ │ ldrh r3, [r0, #6] │ │ │ │ @@ -1786,15 +1786,15 @@ │ │ │ │ add r3, r0, r2 │ │ │ │ add r0, sp, #4 │ │ │ │ add r3, r3, #8 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 109d0 <__cxa_atexit@plt+0x281c> │ │ │ │ add sp, sp, #12 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq pc, lr, #32, 14 @ 0x800000 │ │ │ │ + addseq pc, lr, #96, 14 @ 0x1800000 │ │ │ │ ldr r3, [pc, #64] @ fdf4 <__cxa_atexit@plt+0x1c40> │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bxeq lr │ │ │ │ ldrh r3, [r0, #6] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -1805,15 +1805,15 @@ │ │ │ │ add r3, r0, r2 │ │ │ │ add r0, sp, #4 │ │ │ │ add r3, r3, #8 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 109d0 <__cxa_atexit@plt+0x281c> │ │ │ │ add sp, sp, #12 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq pc, lr, #212, 12 @ 0xd400000 │ │ │ │ + addseq pc, lr, #20, 14 @ 0x500000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [pc, #2808] @ 10900 <__cxa_atexit@plt+0x274c> │ │ │ │ sub sp, sp, #28 │ │ │ │ ldr r2, [pc, #2804] @ 10904 <__cxa_atexit@plt+0x2750> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #2800] @ 10908 <__cxa_atexit@plt+0x2754> │ │ │ │ @@ -1981,15 +1981,15 @@ │ │ │ │ ldr r2, [pc, #2196] @ 10934 <__cxa_atexit@plt+0x2780> │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ mov r5, r4 │ │ │ │ str r2, [r5], #8 │ │ │ │ b ff20 <__cxa_atexit@plt+0x1d6c> │ │ │ │ mov r0, r4 │ │ │ │ - bl 3f0010 <__cxa_atexit@plt+0x3e1e5c> │ │ │ │ + bl 3c2594 <__cxa_atexit@plt+0x3b43e0> │ │ │ │ ldr r2, [pc, #2168] @ 10938 <__cxa_atexit@plt+0x2784> │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldrb r2, [r2, #36] @ 0x24 │ │ │ │ cmp r2, #0 │ │ │ │ beq 1078c <__cxa_atexit@plt+0x25d8> │ │ │ │ ldr r2, [pc, #2148] @ 1093c <__cxa_atexit@plt+0x2788> │ │ │ │ @@ -1997,15 +1997,15 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ b ffd4 <__cxa_atexit@plt+0x1e20> │ │ │ │ ldr r5, [pc, #2136] @ 10940 <__cxa_atexit@plt+0x278c> │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r5, pc, r5 │ │ │ │ strb r2, [r5, #37] @ 0x25 │ │ │ │ - bl 3f0010 <__cxa_atexit@plt+0x3e1e5c> │ │ │ │ + bl 3c2594 <__cxa_atexit@plt+0x3b43e0> │ │ │ │ ldrb r2, [r5, #36] @ 0x24 │ │ │ │ mov r5, r0 │ │ │ │ cmp r2, #0 │ │ │ │ bne 1077c <__cxa_atexit@plt+0x25c8> │ │ │ │ ldr r2, [pc, #2100] @ 10944 <__cxa_atexit@plt+0x2790> │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ @@ -2091,15 +2091,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne 1081c <__cxa_atexit@plt+0x2668> │ │ │ │ add r5, r4, #8 │ │ │ │ b ff20 <__cxa_atexit@plt+0x1d6c> │ │ │ │ ldr r1, [r4, #12] │ │ │ │ add r0, r4, #16 │ │ │ │ add r1, r0, r1, lsl #2 │ │ │ │ - bl 3f0018 <__cxa_atexit@plt+0x3e1e64> │ │ │ │ + bl 3c259c <__cxa_atexit@plt+0x3b43e8> │ │ │ │ ldr r5, [r4, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ add r5, r4, r5, lsl #2 │ │ │ │ b ff20 <__cxa_atexit@plt+0x1d6c> │ │ │ │ ldr r2, [pc, #1760] @ 10968 <__cxa_atexit@plt+0x27b4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldrb r2, [r2] │ │ │ │ @@ -2107,15 +2107,15 @@ │ │ │ │ beq 102a0 <__cxa_atexit@plt+0x20ec> │ │ │ │ ldrh r2, [r5, #-2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 107c4 <__cxa_atexit@plt+0x2610> │ │ │ │ add r5, r4, #16 │ │ │ │ b ff20 <__cxa_atexit@plt+0x1d6c> │ │ │ │ mov r0, r4 │ │ │ │ - bl 3f0020 <__cxa_atexit@plt+0x3e1e6c> │ │ │ │ + bl 3c25a4 <__cxa_atexit@plt+0x3b43f0> │ │ │ │ mov r5, r0 │ │ │ │ b ff20 <__cxa_atexit@plt+0x1d6c> │ │ │ │ add r0, r4, #4 │ │ │ │ bl 109d0 <__cxa_atexit@plt+0x281c> │ │ │ │ add r0, r4, #8 │ │ │ │ bl 109d0 <__cxa_atexit@plt+0x281c> │ │ │ │ add r0, r4, #12 │ │ │ │ @@ -2125,15 +2125,15 @@ │ │ │ │ b ff20 <__cxa_atexit@plt+0x1d6c> │ │ │ │ add r0, r4, #12 │ │ │ │ add r5, r4, #16 │ │ │ │ bl 109d0 <__cxa_atexit@plt+0x281c> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ mov r0, r5 │ │ │ │ add r1, r5, r1, lsl #2 │ │ │ │ - bl 3f0018 <__cxa_atexit@plt+0x3e1e64> │ │ │ │ + bl 3c259c <__cxa_atexit@plt+0x3b43e8> │ │ │ │ ldr r2, [r4, #8] │ │ │ │ add r5, r5, r2, lsl #2 │ │ │ │ b ff20 <__cxa_atexit@plt+0x1d6c> │ │ │ │ mov r0, r4 │ │ │ │ bl fbc0 <__cxa_atexit@plt+0x1a0c> │ │ │ │ mov r5, r0 │ │ │ │ b ff20 <__cxa_atexit@plt+0x1d6c> │ │ │ │ @@ -2224,15 +2224,15 @@ │ │ │ │ add r5, r5, #3 │ │ │ │ bic r5, r5, #3 │ │ │ │ add r5, r5, #8 │ │ │ │ add r5, r4, r5 │ │ │ │ b ff20 <__cxa_atexit@plt+0x1d6c> │ │ │ │ mov r0, r4 │ │ │ │ add r5, r4, #88 @ 0x58 │ │ │ │ - bl 3f0028 <__cxa_atexit@plt+0x3e1e74> │ │ │ │ + bl 3c25ac <__cxa_atexit@plt+0x3b43f8> │ │ │ │ b ff20 <__cxa_atexit@plt+0x1d6c> │ │ │ │ ldr r2, [pc, #1272] @ 10988 <__cxa_atexit@plt+0x27d4> │ │ │ │ mov r1, #0 │ │ │ │ add r3, r4, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ strb r1, [r2, #37] @ 0x25 │ │ │ │ ldrh r2, [r5, #-8] │ │ │ │ @@ -2308,15 +2308,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add fp, pc, fp │ │ │ │ strb r1, [fp, #37] @ 0x25 │ │ │ │ add r1, r4, #16 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ add r1, r1, r0, lsl #2 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 3f0018 <__cxa_atexit@plt+0x3e1e64> │ │ │ │ + bl 3c259c <__cxa_atexit@plt+0x3b43e8> │ │ │ │ ldr r5, [r4, #4] │ │ │ │ ldrb r1, [fp, #36] @ 0x24 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r3, [sp] │ │ │ │ strb r1, [r4, #8] │ │ │ │ add r5, r4, r5, lsl #2 │ │ │ │ strb r3, [fp, #37] @ 0x25 │ │ │ │ @@ -2350,15 +2350,15 @@ │ │ │ │ add r1, r3, #4 │ │ │ │ bic r2, r2, #3 │ │ │ │ add r3, r2, r1 │ │ │ │ b ff18 <__cxa_atexit@plt+0x1d64> │ │ │ │ mov r0, #1 │ │ │ │ str r1, [sp, #12] │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 3f0030 <__cxa_atexit@plt+0x3e1e7c> │ │ │ │ + bl 3c25b4 <__cxa_atexit@plt+0x3b4400> │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r1, [r0, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr ip, [r9, #28] │ │ │ │ str r0, [ip, r2, lsl #2] │ │ │ │ ldr r0, [r0, #4] │ │ │ │ @@ -2375,15 +2375,15 @@ │ │ │ │ ldr r2, [r6, #4] │ │ │ │ str r2, [r6, #12] │ │ │ │ ldr r2, [sl, #8] │ │ │ │ cmp r2, r6 │ │ │ │ beq 106e0 <__cxa_atexit@plt+0x252c> │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ - bl 3f0038 <__cxa_atexit@plt+0x3e1e84> │ │ │ │ + bl 3c25bc <__cxa_atexit@plt+0x3b4408> │ │ │ │ ldr r3, [pc, #700] @ 109a4 <__cxa_atexit@plt+0x27f0> │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ strb r2, [r3, #24] │ │ │ │ strb r2, [r3, #25] │ │ │ │ strb r2, [r3, #26] │ │ │ │ strb r2, [r3, #27] │ │ │ │ @@ -2511,67 +2511,67 @@ │ │ │ │ add r2, r5, r2 │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 109d0 <__cxa_atexit@plt+0x281c> │ │ │ │ b 10220 <__cxa_atexit@plt+0x206c> │ │ │ │ ldr r0, [pc, #212] @ 109cc <__cxa_atexit@plt+0x2818> │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 3effc0 <__cxa_atexit@plt+0x3e1e0c> │ │ │ │ - addseq pc, lr, #172, 12 @ 0xac00000 │ │ │ │ - addseq lr, lr, #172, 2 @ 0x2b │ │ │ │ - addeq r1, r2, #40, 28 @ 0x280 │ │ │ │ - addseq pc, lr, #136, 12 @ 0x8800000 │ │ │ │ - addseq pc, lr, #124, 12 @ 0x7c00000 │ │ │ │ - addseq pc, lr, #220, 10 @ 0x37000000 │ │ │ │ - addseq pc, lr, #76, 10 @ 0x13000000 │ │ │ │ - addseq pc, lr, #0, 10 │ │ │ │ + bl 3c2544 <__cxa_atexit@plt+0x3b4390> │ │ │ │ + addseq pc, lr, #236, 12 @ 0xec00000 │ │ │ │ + addseq lr, lr, #204, 2 @ 0x33 │ │ │ │ + addeq r2, r2, #184, 2 @ 0x2e │ │ │ │ + addseq pc, lr, #200, 12 @ 0xc800000 │ │ │ │ + addseq pc, lr, #188, 12 @ 0xbc00000 │ │ │ │ + addseq pc, lr, #28, 12 @ 0x1c00000 │ │ │ │ + addseq pc, lr, #140, 10 @ 0x23000000 │ │ │ │ + addseq pc, lr, #64, 10 @ 0x10000000 │ │ │ │ @ instruction: 0xfffffc80 │ │ │ │ - addseq pc, lr, #208, 8 @ 0xd0000000 │ │ │ │ - addseq pc, lr, #116, 8 @ 0x74000000 │ │ │ │ + addseq pc, lr, #16, 10 @ 0x4000000 │ │ │ │ + addseq pc, lr, #180, 8 @ 0xb4000000 │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ - addseq pc, lr, #64, 8 @ 0x40000000 │ │ │ │ + addseq pc, lr, #128, 8 @ 0x80000000 │ │ │ │ @ instruction: 0xffffc76c │ │ │ │ - addseq pc, lr, #248, 6 @ 0xe0000003 │ │ │ │ - @ instruction: 0xffffdeb0 │ │ │ │ - addseq pc, lr, #204, 6 @ 0x30000003 │ │ │ │ + addseq pc, lr, #56, 8 @ 0x38000000 │ │ │ │ + @ instruction: 0xffffcd1c │ │ │ │ + addseq pc, lr, #12, 8 @ 0xc000000 │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ - addseq pc, lr, #152, 6 @ 0x60000002 │ │ │ │ - addseq pc, lr, #128, 6 │ │ │ │ + addseq pc, lr, #216, 6 @ 0x60000003 │ │ │ │ + addseq pc, lr, #192, 6 │ │ │ │ @ instruction: 0xfffffc34 │ │ │ │ - addseq pc, lr, #8, 6 @ 0x20000000 │ │ │ │ - addseq pc, lr, #224, 4 │ │ │ │ - addseq pc, lr, #176, 4 │ │ │ │ - addseq pc, lr, #128, 4 │ │ │ │ - addseq pc, lr, #72, 4 @ 0x80000004 │ │ │ │ - addseq pc, lr, #0, 4 │ │ │ │ - addseq pc, lr, #152, 2 @ 0x26 │ │ │ │ + addseq pc, lr, #72, 6 @ 0x20000001 │ │ │ │ + addseq pc, lr, #32, 6 @ 0x80000000 │ │ │ │ + addseq pc, lr, #240, 4 │ │ │ │ + addseq pc, lr, #192, 4 │ │ │ │ + addseq pc, lr, #136, 4 @ 0x80000008 │ │ │ │ + addseq pc, lr, #64, 4 │ │ │ │ + addseq pc, lr, #216, 2 @ 0x36 │ │ │ │ @ instruction: 0xfffffc28 │ │ │ │ - addseq pc, lr, #60, 2 │ │ │ │ + addseq pc, lr, #124, 2 │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ - addseq pc, lr, #196 @ 0xc4 │ │ │ │ - addseq pc, lr, #148 @ 0x94 │ │ │ │ - addseq pc, lr, #92 @ 0x5c │ │ │ │ - addseq pc, lr, #36 @ 0x24 │ │ │ │ - addseq lr, lr, #188, 30 @ 0x2f0 │ │ │ │ - addseq lr, lr, #104, 30 @ 0x1a0 │ │ │ │ - addseq lr, lr, #20, 30 @ 0x50 │ │ │ │ - addseq lr, lr, #0, 30 │ │ │ │ - addseq lr, lr, #140, 28 @ 0x8c0 │ │ │ │ - addseq lr, lr, #12, 28 @ 0xc0 │ │ │ │ - addseq lr, lr, #208, 26 @ 0x3400 │ │ │ │ - addseq lr, lr, #172, 26 @ 0x2b00 │ │ │ │ + addseq pc, lr, #4, 2 │ │ │ │ + addseq pc, lr, #212 @ 0xd4 │ │ │ │ + addseq pc, lr, #156 @ 0x9c │ │ │ │ + addseq pc, lr, #100 @ 0x64 │ │ │ │ + addseq lr, lr, #252, 30 @ 0x3f0 │ │ │ │ + addseq lr, lr, #168, 30 @ 0x2a0 │ │ │ │ + addseq lr, lr, #84, 30 @ 0x150 │ │ │ │ + addseq lr, lr, #64, 30 @ 0x100 │ │ │ │ + addseq lr, lr, #204, 28 @ 0xcc0 │ │ │ │ + addseq lr, lr, #76, 28 @ 0x4c0 │ │ │ │ + addseq lr, lr, #16, 28 @ 0x100 │ │ │ │ + addseq lr, lr, #236, 26 @ 0x3b00 │ │ │ │ @ instruction: 0xfffffc68 │ │ │ │ @ instruction: 0xfffffc24 │ │ │ │ - @ instruction: 0xffffdee0 │ │ │ │ - @ instruction: 0xffffdee4 │ │ │ │ + @ instruction: 0xffffcd4c │ │ │ │ + @ instruction: 0xffffcd50 │ │ │ │ @ instruction: 0xfffffc2c │ │ │ │ - @ instruction: 0xffffdeb8 │ │ │ │ + @ instruction: 0xffffcd24 │ │ │ │ @ instruction: 0xfffffc4c │ │ │ │ @ instruction: 0xfffffc64 │ │ │ │ - rsbeq r9, r9, #172, 28 @ 0xac0 │ │ │ │ + rsbeq r5, r9, #220, 30 @ 0x370 │ │ │ │ ldr r1, [pc, #3972] @ 1195c <__cxa_atexit@plt+0x37a8> │ │ │ │ movw ip, #8160 @ 0x1fe0 │ │ │ │ ldr r3, [pc, #3968] @ 11960 <__cxa_atexit@plt+0x37ac> │ │ │ │ add r1, pc, r1 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ ldr r7, [pc, #3960] @ 11964 <__cxa_atexit@plt+0x37b0> │ │ │ │ mov r5, r0 │ │ │ │ @@ -2604,15 +2604,15 @@ │ │ │ │ add r0, r0, r0 │ │ │ │ ldrh r0, [r7, r0] │ │ │ │ add pc, pc, r0, lsl #2 │ │ │ │ nop {0} │ │ │ │ ldr r5, [pc, #3836] @ 11968 <__cxa_atexit@plt+0x37b4> │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r5 │ │ │ │ - bl 3effc0 <__cxa_atexit@plt+0x3e1e0c> │ │ │ │ + bl 3c2544 <__cxa_atexit@plt+0x3b4390> │ │ │ │ ldr fp, [pc, #4048] @ 11a4c <__cxa_atexit@plt+0x3898> │ │ │ │ ldrh ip, [r4, #-8] │ │ │ │ ldrh r6, [r4, #-6] │ │ │ │ ldr r2, [r1, fp] │ │ │ │ add fp, ip, r6 │ │ │ │ add r7, fp, #1 │ │ │ │ ldrb r9, [r2, #80] @ 0x50 │ │ │ │ @@ -3069,15 +3069,15 @@ │ │ │ │ orr r0, r0, r2 │ │ │ │ str r3, [sl] │ │ │ │ str r0, [r5] │ │ │ │ b 10c6c <__cxa_atexit@plt+0x2ab8> │ │ │ │ ldr r5, [pc, #2036] @ 119a4 <__cxa_atexit@plt+0x37f0> │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r5 │ │ │ │ - bl 3effc0 <__cxa_atexit@plt+0x3e1e0c> │ │ │ │ + bl 3c2544 <__cxa_atexit@plt+0x3b4390> │ │ │ │ ldr sl, [pc, #2188] @ 11a4c <__cxa_atexit@plt+0x3898> │ │ │ │ ldr r9, [r1, sl] │ │ │ │ ldrb r6, [r9, #80] @ 0x50 │ │ │ │ cmp r6, #0 │ │ │ │ bne 127ac <__cxa_atexit@plt+0x45f8> │ │ │ │ ldr r0, [pc, #2004] @ 119a8 <__cxa_atexit@plt+0x37f4> │ │ │ │ add fp, pc, r0 │ │ │ │ @@ -3559,110 +3559,110 @@ │ │ │ │ str r9, [sl, #24] │ │ │ │ ldr r6, [r1, #28] │ │ │ │ str r6, [sl, #28] │ │ │ │ ldr lr, [r1, #32]! │ │ │ │ str lr, [sl, #32]! │ │ │ │ bcc 1190c <__cxa_atexit@plt+0x3758> │ │ │ │ b 1139c <__cxa_atexit@plt+0x31e8> │ │ │ │ - addseq sp, lr, #228, 10 @ 0x39000000 │ │ │ │ + addseq sp, lr, #4, 12 @ 0x400000 │ │ │ │ @ instruction: 0xfffffc5c │ │ │ │ - addeq r2, r2, #56623104 @ 0x3600000 │ │ │ │ - rsbeq pc, r9, #192, 16 @ 0xc00000 │ │ │ │ - addseq lr, lr, #28, 20 @ 0x1c000 │ │ │ │ - addseq lr, lr, #236, 18 @ 0x3b0000 │ │ │ │ - addseq lr, lr, #192, 16 @ 0xc00000 │ │ │ │ - addseq lr, lr, #144, 16 @ 0x900000 │ │ │ │ - addseq lr, lr, #36, 16 @ 0x240000 │ │ │ │ - addseq lr, lr, #244, 14 @ 0x3d00000 │ │ │ │ - addseq lr, lr, #204, 12 @ 0xcc00000 │ │ │ │ - addseq lr, lr, #156, 12 @ 0x9c00000 │ │ │ │ - addseq lr, lr, #128, 10 @ 0x20000000 │ │ │ │ - addseq lr, lr, #80, 10 @ 0x14000000 │ │ │ │ - addseq lr, lr, #236, 8 @ 0xec000000 │ │ │ │ - addseq lr, lr, #188, 8 @ 0xbc000000 │ │ │ │ - addseq lr, lr, #84, 8 @ 0x54000000 │ │ │ │ - addseq lr, lr, #36, 8 @ 0x24000000 │ │ │ │ - rsbeq pc, r9, #156, 2 @ 0x27 │ │ │ │ - addseq lr, lr, #232, 4 @ 0x8000000e │ │ │ │ - addseq lr, lr, #184, 4 @ 0x8000000b │ │ │ │ - addseq lr, lr, #88, 4 @ 0x80000005 │ │ │ │ - addseq lr, lr, #40, 4 @ 0x80000002 │ │ │ │ - addseq lr, lr, #232 @ 0xe8 │ │ │ │ - addseq lr, lr, #184 @ 0xb8 │ │ │ │ - addseq sp, lr, #144, 30 @ 0x240 │ │ │ │ - addseq sp, lr, #96, 30 @ 0x180 │ │ │ │ - addseq sp, lr, #44, 28 @ 0x2c0 │ │ │ │ - addseq sp, lr, #252, 26 @ 0x3f00 │ │ │ │ - addseq sp, lr, #180, 24 @ 0xb400 │ │ │ │ - addseq sp, lr, #132, 24 @ 0x8400 │ │ │ │ - addseq sp, lr, #196, 18 @ 0x310000 │ │ │ │ - addseq sp, lr, #148, 18 @ 0x250000 │ │ │ │ - addseq sp, lr, #236, 16 @ 0xec0000 │ │ │ │ - addseq sp, lr, #188, 16 @ 0xbc0000 │ │ │ │ - addseq sp, lr, #8, 16 @ 0x80000 │ │ │ │ - addseq sp, lr, #216, 14 @ 0x3600000 │ │ │ │ - @ instruction: 0xffffcaa8 │ │ │ │ + addeq r2, r2, #3244032 @ 0x318000 │ │ │ │ + rsbeq fp, r9, #240, 18 @ 0x3c0000 │ │ │ │ + addseq lr, lr, #92, 20 @ 0x5c000 │ │ │ │ + addseq lr, lr, #44, 20 @ 0x2c000 │ │ │ │ + addseq lr, lr, #0, 18 │ │ │ │ + addseq lr, lr, #208, 16 @ 0xd00000 │ │ │ │ + addseq lr, lr, #100, 16 @ 0x640000 │ │ │ │ + addseq lr, lr, #52, 16 @ 0x340000 │ │ │ │ + addseq lr, lr, #12, 14 @ 0x300000 │ │ │ │ + addseq lr, lr, #220, 12 @ 0xdc00000 │ │ │ │ + addseq lr, lr, #192, 10 @ 0x30000000 │ │ │ │ + addseq lr, lr, #144, 10 @ 0x24000000 │ │ │ │ + addseq lr, lr, #44, 10 @ 0xb000000 │ │ │ │ + addseq lr, lr, #252, 8 @ 0xfc000000 │ │ │ │ + addseq lr, lr, #148, 8 @ 0x94000000 │ │ │ │ + addseq lr, lr, #100, 8 @ 0x64000000 │ │ │ │ + rsbeq fp, r9, #204, 4 @ 0xc000000c │ │ │ │ + addseq lr, lr, #40, 6 @ 0xa0000000 │ │ │ │ + addseq lr, lr, #248, 4 @ 0x8000000f │ │ │ │ + addseq lr, lr, #152, 4 @ 0x80000009 │ │ │ │ + addseq lr, lr, #104, 4 @ 0x80000006 │ │ │ │ + addseq lr, lr, #40, 2 │ │ │ │ + addseq lr, lr, #248 @ 0xf8 │ │ │ │ + addseq sp, lr, #208, 30 @ 0x340 │ │ │ │ + addseq sp, lr, #160, 30 @ 0x280 │ │ │ │ + addseq sp, lr, #108, 28 @ 0x6c0 │ │ │ │ + addseq sp, lr, #60, 28 @ 0x3c0 │ │ │ │ + addseq sp, lr, #244, 24 @ 0xf400 │ │ │ │ + addseq sp, lr, #196, 24 @ 0xc400 │ │ │ │ + addseq sp, lr, #4, 20 @ 0x4000 │ │ │ │ + addseq sp, lr, #212, 18 @ 0x350000 │ │ │ │ + addseq sp, lr, #44, 18 @ 0xb0000 │ │ │ │ + addseq sp, lr, #252, 16 @ 0xfc0000 │ │ │ │ + addseq sp, lr, #72, 16 @ 0x480000 │ │ │ │ + addseq sp, lr, #24, 16 @ 0x180000 │ │ │ │ + @ instruction: 0xffffcf48 │ │ │ │ @ instruction: 0xffffc6c4 │ │ │ │ - addseq sp, lr, #4, 14 @ 0x100000 │ │ │ │ - addseq sp, lr, #216, 12 @ 0xd800000 │ │ │ │ - addseq sp, lr, #164, 12 @ 0xa400000 │ │ │ │ - addseq sp, lr, #116, 12 @ 0x7400000 │ │ │ │ - addseq sp, lr, #96, 10 @ 0x18000000 │ │ │ │ - addseq sp, lr, #48, 10 @ 0xc000000 │ │ │ │ - addseq sp, lr, #0, 10 │ │ │ │ - addseq sp, lr, #208, 8 @ 0xd0000000 │ │ │ │ + addseq sp, lr, #68, 14 @ 0x1100000 │ │ │ │ + addseq sp, lr, #24, 14 @ 0x600000 │ │ │ │ + addseq sp, lr, #228, 12 @ 0xe400000 │ │ │ │ + addseq sp, lr, #180, 12 @ 0xb400000 │ │ │ │ + addseq sp, lr, #160, 10 @ 0x28000000 │ │ │ │ + addseq sp, lr, #112, 10 @ 0x1c000000 │ │ │ │ + addseq sp, lr, #64, 10 @ 0x10000000 │ │ │ │ + addseq sp, lr, #16, 10 @ 0x4000000 │ │ │ │ @ instruction: 0xfffffc0c │ │ │ │ @ instruction: 0xfffffc04 │ │ │ │ @ instruction: 0xfffffc28 │ │ │ │ @ instruction: 0xfffffc24 │ │ │ │ - addseq sp, lr, #72, 6 @ 0x20000001 │ │ │ │ - addseq sp, lr, #24, 6 @ 0x60000000 │ │ │ │ - addseq sp, lr, #136, 4 @ 0x80000008 │ │ │ │ - addseq sp, lr, #1610612743 @ 0x60000007 │ │ │ │ - addeq r0, r2, #2080 @ 0x820 │ │ │ │ - rsbeq lr, r9, #172 @ 0xac │ │ │ │ - addseq r4, lr, #248, 14 @ 0x3e00000 │ │ │ │ - addseq r4, lr, #204, 14 @ 0x3300000 │ │ │ │ - addseq sp, lr, #8, 4 @ 0x80000000 │ │ │ │ + addseq sp, lr, #136, 6 @ 0x20000002 │ │ │ │ + addseq sp, lr, #88, 6 @ 0x60000001 │ │ │ │ + addseq sp, lr, #200, 4 @ 0x8000000c │ │ │ │ + addseq sp, lr, #1610612747 @ 0x6000000b │ │ │ │ + addeq r1, r2, #536870913 @ 0x20000001 │ │ │ │ + rsbeq sl, r9, #220, 2 @ 0x37 │ │ │ │ + addseq r4, lr, #24, 16 @ 0x180000 │ │ │ │ + addseq r4, lr, #236, 14 @ 0x3b00000 │ │ │ │ + addseq sp, lr, #72, 4 @ 0x80000004 │ │ │ │ @ instruction: 0xfffffaf4 │ │ │ │ - addseq r4, lr, #124, 14 @ 0x1f00000 │ │ │ │ - addseq r4, lr, #80, 14 @ 0x1400000 │ │ │ │ - addseq sp, lr, #140, 2 @ 0x23 │ │ │ │ - addseq r4, lr, #24, 14 @ 0x600000 │ │ │ │ - addseq r4, lr, #244, 12 @ 0xf400000 │ │ │ │ - addseq sp, lr, #48, 2 │ │ │ │ - addseq r4, lr, #176, 12 @ 0xb000000 │ │ │ │ - addseq r4, lr, #140, 12 @ 0x8c00000 │ │ │ │ - addseq sp, lr, #200 @ 0xc8 │ │ │ │ - addseq sp, lr, #72 @ 0x48 │ │ │ │ - addseq sp, lr, #24 │ │ │ │ - addseq ip, lr, #252, 30 @ 0x3f0 │ │ │ │ - addseq sp, lr, #0 │ │ │ │ - addseq ip, lr, #232, 30 @ 0x3a0 │ │ │ │ - addseq ip, lr, #184, 30 @ 0x2e0 │ │ │ │ + addseq r4, lr, #156, 14 @ 0x2700000 │ │ │ │ + addseq r4, lr, #112, 14 @ 0x1c00000 │ │ │ │ + addseq sp, lr, #204, 2 @ 0x33 │ │ │ │ + addseq r4, lr, #56, 14 @ 0xe00000 │ │ │ │ + addseq r4, lr, #20, 14 @ 0x500000 │ │ │ │ + addseq sp, lr, #112, 2 │ │ │ │ + addseq r4, lr, #208, 12 @ 0xd000000 │ │ │ │ + addseq r4, lr, #172, 12 @ 0xac00000 │ │ │ │ + addseq sp, lr, #8, 2 │ │ │ │ + addseq sp, lr, #136 @ 0x88 │ │ │ │ + addseq sp, lr, #88 @ 0x58 │ │ │ │ + addseq sp, lr, #60 @ 0x3c │ │ │ │ + addseq sp, lr, #64 @ 0x40 │ │ │ │ + addseq sp, lr, #40 @ 0x28 │ │ │ │ + addseq ip, lr, #248, 30 @ 0x3e0 │ │ │ │ @ instruction: 0xffffc604 │ │ │ │ - addseq ip, lr, #16, 28 @ 0x100 │ │ │ │ + addseq ip, lr, #80, 28 @ 0x500 │ │ │ │ @ instruction: 0xffffc718 │ │ │ │ - addseq ip, lr, #4, 24 @ 0x400 │ │ │ │ + addseq ip, lr, #68, 24 @ 0x4400 │ │ │ │ @ instruction: 0xfffffb6c │ │ │ │ @ instruction: 0xfffffaf4 │ │ │ │ - addseq ip, lr, #96, 22 @ 0x18000 │ │ │ │ - addseq ip, lr, #16, 22 @ 0x4000 │ │ │ │ - addseq ip, lr, #1036288 @ 0xfd000 │ │ │ │ - addseq ip, lr, #24, 22 @ 0x6000 │ │ │ │ - addseq ip, lr, #172, 20 @ 0xac000 │ │ │ │ - addseq ip, lr, #626688 @ 0x99000 │ │ │ │ - addseq ip, lr, #180, 20 @ 0xb4000 │ │ │ │ - addseq ip, lr, #140, 20 @ 0x8c000 │ │ │ │ - addseq ip, lr, #64, 20 @ 0x40000 │ │ │ │ - addseq ip, lr, #184320 @ 0x2d000 │ │ │ │ + addseq ip, lr, #160, 22 @ 0x28000 │ │ │ │ + addseq ip, lr, #80, 22 @ 0x14000 │ │ │ │ + addseq ip, lr, #62464 @ 0xf400 │ │ │ │ + addseq ip, lr, #88, 22 @ 0x16000 │ │ │ │ + addseq ip, lr, #236, 20 @ 0xec000 │ │ │ │ + addseq ip, lr, #888832 @ 0xd9000 │ │ │ │ + addseq ip, lr, #244, 20 @ 0xf4000 │ │ │ │ + addseq ip, lr, #204, 20 @ 0xcc000 │ │ │ │ + addseq ip, lr, #128, 20 @ 0x80000 │ │ │ │ + addseq ip, lr, #446464 @ 0x6d000 │ │ │ │ + addseq ip, lr, #136, 20 @ 0x88000 │ │ │ │ addseq ip, lr, #72, 20 @ 0x48000 │ │ │ │ - addseq ip, lr, #8, 20 @ 0x8000 │ │ │ │ - addseq ip, lr, #4014080 @ 0x3d4000 │ │ │ │ - addseq ip, lr, #16, 20 @ 0x10000 │ │ │ │ + addseq ip, lr, #217088 @ 0x35000 │ │ │ │ + addseq ip, lr, #80, 20 @ 0x50000 │ │ │ │ ldr fp, [pc, #-152] @ 11a4c <__cxa_atexit@plt+0x3898> │ │ │ │ ldr r2, [r1, fp] │ │ │ │ ldrb r0, [r2, #80] @ 0x50 │ │ │ │ cmp r0, #0 │ │ │ │ bne 127dc <__cxa_atexit@plt+0x4628> │ │ │ │ ldr r1, [pc, #-288] @ 119d8 <__cxa_atexit@plt+0x3824> │ │ │ │ add r9, pc, r1 │ │ │ │ @@ -3749,15 +3749,15 @@ │ │ │ │ str r9, [fp, #8] │ │ │ │ ldr r6, [r3, #12] │ │ │ │ str r6, [fp, #12] │ │ │ │ str fp, [r5] │ │ │ │ str r4, [r3] │ │ │ │ ldr r5, [r5] │ │ │ │ mov r1, r5 │ │ │ │ - bl 3f0040 <__cxa_atexit@plt+0x3e1e8c> │ │ │ │ + bl 3c25c4 <__cxa_atexit@plt+0x3b4410> │ │ │ │ ldr r3, [sp] │ │ │ │ add ip, r3, #16 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ ldr r8, [r3, #12] │ │ │ │ add r1, ip, r2, lsl #2 │ │ │ │ cmp r8, r1 │ │ │ │ bcs 10c6c <__cxa_atexit@plt+0x2ab8> │ │ │ │ @@ -4043,15 +4043,15 @@ │ │ │ │ bne 12088 <__cxa_atexit@plt+0x3ed4> │ │ │ │ b 11f30 <__cxa_atexit@plt+0x3d7c> │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 3f0048 <__cxa_atexit@plt+0x3e1e94> │ │ │ │ + b 3c25cc <__cxa_atexit@plt+0x3b4418> │ │ │ │ ldr r0, [r3, #4] │ │ │ │ tst r0, #3 │ │ │ │ bne 11664 <__cxa_atexit@plt+0x34b0> │ │ │ │ ldr r2, [pc, #-1772] @ 11a18 <__cxa_atexit@plt+0x3864> │ │ │ │ ldr fp, [pc, #-1772] @ 11a1c <__cxa_atexit@plt+0x3868> │ │ │ │ ldr r9, [r0] │ │ │ │ tst r9, #1 │ │ │ │ @@ -4107,15 +4107,15 @@ │ │ │ │ str r4, [r3] │ │ │ │ str r7, [r5] │ │ │ │ b 10c6c <__cxa_atexit@plt+0x2ab8> │ │ │ │ mov r0, r3 │ │ │ │ b 10a00 <__cxa_atexit@plt+0x284c> │ │ │ │ mov r0, #3 │ │ │ │ strd r2, [sp] │ │ │ │ - bl 3f0050 <__cxa_atexit@plt+0x3e1e9c> │ │ │ │ + bl 3c25d4 <__cxa_atexit@plt+0x3b4420> │ │ │ │ ldrd r2, [sp] │ │ │ │ b 10c48 <__cxa_atexit@plt+0x2a94> │ │ │ │ ldr r5, [pc, #-2000] @ 11a30 <__cxa_atexit@plt+0x387c> │ │ │ │ add r4, pc, r5 │ │ │ │ ldrb r9, [r4] │ │ │ │ cmp r9, #0 │ │ │ │ beq 10c6c <__cxa_atexit@plt+0x2ab8> │ │ │ │ @@ -4134,15 +4134,15 @@ │ │ │ │ add r2, r6, r6 │ │ │ │ ldrsh r2, [lr, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop {0} │ │ │ │ ldr sl, [pc, #-2072] @ 11a3c <__cxa_atexit@plt+0x3888> │ │ │ │ mov r1, ip │ │ │ │ add r0, pc, sl │ │ │ │ - bl 3effc0 <__cxa_atexit@plt+0x3e1e0c> │ │ │ │ + bl 3c2544 <__cxa_atexit@plt+0x3b4390> │ │ │ │ ldr fp, [pc, #-2072] @ 11a4c <__cxa_atexit@plt+0x3898> │ │ │ │ ldr r1, [r1, fp] │ │ │ │ ldrb r6, [r1, #80] @ 0x50 │ │ │ │ cmp r6, #0 │ │ │ │ bne 12a78 <__cxa_atexit@plt+0x48c4> │ │ │ │ ldrh sl, [r8, #-8] │ │ │ │ ldrh r8, [r8, #-6] │ │ │ │ @@ -4285,15 +4285,15 @@ │ │ │ │ add ip, pc, r8 │ │ │ │ str r9, [fp] │ │ │ │ ldr r3, [r9] │ │ │ │ str r3, [ip] │ │ │ │ b 10c6c <__cxa_atexit@plt+0x2ab8> │ │ │ │ mov r0, #2 │ │ │ │ strd r2, [sp] │ │ │ │ - bl 3f0050 <__cxa_atexit@plt+0x3e1e9c> │ │ │ │ + bl 3c25d4 <__cxa_atexit@plt+0x3b4420> │ │ │ │ ldrd r2, [sp] │ │ │ │ b 1101c <__cxa_atexit@plt+0x2e68> │ │ │ │ ldr r9, [pc, #-2628] @ 11a84 <__cxa_atexit@plt+0x38d0> │ │ │ │ sub sl, r4, #1 │ │ │ │ orr r2, sl, r2 │ │ │ │ str r2, [r5] │ │ │ │ add r1, pc, r9 │ │ │ │ @@ -4317,103 +4317,103 @@ │ │ │ │ ldr r3, [pc, #-2708] @ 11a8c <__cxa_atexit@plt+0x38d8> │ │ │ │ ldr r4, [r1, r3] │ │ │ │ add r1, r4, ip, lsl #3 │ │ │ │ orr r2, r1, r2 │ │ │ │ str r2, [r5] │ │ │ │ b 10c6c <__cxa_atexit@plt+0x2ab8> │ │ │ │ str r3, [sp] │ │ │ │ - bl 3f0050 <__cxa_atexit@plt+0x3e1e9c> │ │ │ │ + bl 3c25d4 <__cxa_atexit@plt+0x3b4420> │ │ │ │ ldr r3, [sp] │ │ │ │ mov ip, r0 │ │ │ │ b 11e64 <__cxa_atexit@plt+0x3cb0> │ │ │ │ mov r0, r7 │ │ │ │ strd r2, [sp] │ │ │ │ - bl 3f0050 <__cxa_atexit@plt+0x3e1e9c> │ │ │ │ + bl 3c25d4 <__cxa_atexit@plt+0x3b4420> │ │ │ │ ldrd r2, [sp] │ │ │ │ b 110b4 <__cxa_atexit@plt+0x2f00> │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp] │ │ │ │ - bl 3f0050 <__cxa_atexit@plt+0x3e1e9c> │ │ │ │ + bl 3c25d4 <__cxa_atexit@plt+0x3b4420> │ │ │ │ ldr r3, [sp] │ │ │ │ b 10ce4 <__cxa_atexit@plt+0x2b30> │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ - bl 3f0050 <__cxa_atexit@plt+0x3e1e9c> │ │ │ │ + bl 3c25d4 <__cxa_atexit@plt+0x3b4420> │ │ │ │ ldr r3, [sp] │ │ │ │ b 10aec <__cxa_atexit@plt+0x2938> │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp] │ │ │ │ - bl 3f0050 <__cxa_atexit@plt+0x3e1e9c> │ │ │ │ + bl 3c25d4 <__cxa_atexit@plt+0x3b4420> │ │ │ │ ldr r3, [sp] │ │ │ │ b 116dc <__cxa_atexit@plt+0x3528> │ │ │ │ mov r0, #51 @ 0x33 │ │ │ │ str r3, [sp] │ │ │ │ - bl 3f0050 <__cxa_atexit@plt+0x3e1e9c> │ │ │ │ + bl 3c25d4 <__cxa_atexit@plt+0x3b4420> │ │ │ │ ldr r3, [sp] │ │ │ │ b 11b44 <__cxa_atexit@plt+0x3990> │ │ │ │ str r3, [sp] │ │ │ │ - bl 3f0050 <__cxa_atexit@plt+0x3e1e9c> │ │ │ │ + bl 3c25d4 <__cxa_atexit@plt+0x3b4420> │ │ │ │ ldr r3, [sp] │ │ │ │ mov fp, r0 │ │ │ │ b 11c1c <__cxa_atexit@plt+0x3a68> │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp] │ │ │ │ - bl 3f0050 <__cxa_atexit@plt+0x3e1e9c> │ │ │ │ + bl 3c25d4 <__cxa_atexit@plt+0x3b4420> │ │ │ │ ldr r3, [sp] │ │ │ │ b 11578 <__cxa_atexit@plt+0x33c4> │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ - bl 3f0050 <__cxa_atexit@plt+0x3e1e9c> │ │ │ │ + bl 3c25d4 <__cxa_atexit@plt+0x3b4420> │ │ │ │ ldr r3, [sp] │ │ │ │ b 11420 <__cxa_atexit@plt+0x326c> │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ - bl 3f0050 <__cxa_atexit@plt+0x3e1e9c> │ │ │ │ + bl 3c25d4 <__cxa_atexit@plt+0x3b4420> │ │ │ │ ldr r3, [sp] │ │ │ │ b 112b0 <__cxa_atexit@plt+0x30fc> │ │ │ │ mov r0, #22 │ │ │ │ str r3, [sp] │ │ │ │ - bl 3f0050 <__cxa_atexit@plt+0x3e1e9c> │ │ │ │ + bl 3c25d4 <__cxa_atexit@plt+0x3b4420> │ │ │ │ ldr r3, [sp] │ │ │ │ b 11d00 <__cxa_atexit@plt+0x3b4c> │ │ │ │ str r3, [sp] │ │ │ │ - bl 3f0050 <__cxa_atexit@plt+0x3e1e9c> │ │ │ │ + bl 3c25d4 <__cxa_atexit@plt+0x3b4420> │ │ │ │ ldr r3, [sp] │ │ │ │ mov ip, r0 │ │ │ │ b 12008 <__cxa_atexit@plt+0x3e54> │ │ │ │ mov r0, #3 │ │ │ │ str r3, [sp] │ │ │ │ - bl 3f0050 <__cxa_atexit@plt+0x3e1e9c> │ │ │ │ + bl 3c25d4 <__cxa_atexit@plt+0x3b4420> │ │ │ │ ldr r3, [sp] │ │ │ │ b 11220 <__cxa_atexit@plt+0x306c> │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ - bl 3f0050 <__cxa_atexit@plt+0x3e1e9c> │ │ │ │ + bl 3c25d4 <__cxa_atexit@plt+0x3b4420> │ │ │ │ ldr r3, [sp] │ │ │ │ b 11854 <__cxa_atexit@plt+0x36a0> │ │ │ │ str r3, [sp] │ │ │ │ - bl 3f0050 <__cxa_atexit@plt+0x3e1e9c> │ │ │ │ + bl 3c25d4 <__cxa_atexit@plt+0x3b4420> │ │ │ │ ldr r3, [sp] │ │ │ │ mov lr, r0 │ │ │ │ b 10e3c <__cxa_atexit@plt+0x2c88> │ │ │ │ mov r0, #4 │ │ │ │ str r3, [sp] │ │ │ │ - bl 3f0050 <__cxa_atexit@plt+0x3e1e9c> │ │ │ │ + bl 3c25d4 <__cxa_atexit@plt+0x3b4420> │ │ │ │ ldr r3, [sp] │ │ │ │ b 10f88 <__cxa_atexit@plt+0x2dd4> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, #3 │ │ │ │ strd r2, [sp] │ │ │ │ - bl 3f0058 <__cxa_atexit@plt+0x3e1ea4> │ │ │ │ + bl 3c25dc <__cxa_atexit@plt+0x3b4428> │ │ │ │ ldrd r2, [sp] │ │ │ │ b 10c48 <__cxa_atexit@plt+0x2a94> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, #2 │ │ │ │ strd r2, [sp] │ │ │ │ - bl 3f0058 <__cxa_atexit@plt+0x3e1ea4> │ │ │ │ + bl 3c25dc <__cxa_atexit@plt+0x3b4428> │ │ │ │ ldrd r2, [sp] │ │ │ │ b 1101c <__cxa_atexit@plt+0x2e68> │ │ │ │ ldr r5, [pc, #-3096] @ 11a90 <__cxa_atexit@plt+0x38dc> │ │ │ │ ldrh r4, [fp, #20] │ │ │ │ add r1, pc, r5 │ │ │ │ ldr r9, [r1, #32] │ │ │ │ cmp r4, r9 │ │ │ │ @@ -4423,112 +4423,112 @@ │ │ │ │ ldr r0, [r1, r6] │ │ │ │ add sl, r0, fp, lsl #3 │ │ │ │ orr fp, sl, r2 │ │ │ │ str fp, [r5] │ │ │ │ b 10c6c <__cxa_atexit@plt+0x2ab8> │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ - bl 3f0058 <__cxa_atexit@plt+0x3e1ea4> │ │ │ │ + bl 3c25dc <__cxa_atexit@plt+0x3b4428> │ │ │ │ ldr r3, [sp] │ │ │ │ mov ip, r0 │ │ │ │ b 11e64 <__cxa_atexit@plt+0x3cb0> │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ - bl 3f0058 <__cxa_atexit@plt+0x3e1ea4> │ │ │ │ + bl 3c25dc <__cxa_atexit@plt+0x3b4428> │ │ │ │ ldr r3, [sp] │ │ │ │ mov lr, r0 │ │ │ │ b 10e3c <__cxa_atexit@plt+0x2c88> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp] │ │ │ │ - bl 3f0058 <__cxa_atexit@plt+0x3e1ea4> │ │ │ │ + bl 3c25dc <__cxa_atexit@plt+0x3b4428> │ │ │ │ ldr r3, [sp] │ │ │ │ b 10ce4 <__cxa_atexit@plt+0x2b30> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, #4 │ │ │ │ str r3, [sp] │ │ │ │ - bl 3f0058 <__cxa_atexit@plt+0x3e1ea4> │ │ │ │ + bl 3c25dc <__cxa_atexit@plt+0x3b4428> │ │ │ │ ldr r3, [sp] │ │ │ │ b 10f88 <__cxa_atexit@plt+0x2dd4> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, #22 │ │ │ │ str r3, [sp] │ │ │ │ - bl 3f0058 <__cxa_atexit@plt+0x3e1ea4> │ │ │ │ + bl 3c25dc <__cxa_atexit@plt+0x3b4428> │ │ │ │ ldr r3, [sp] │ │ │ │ b 11d00 <__cxa_atexit@plt+0x3b4c> │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ - bl 3f0058 <__cxa_atexit@plt+0x3e1ea4> │ │ │ │ + bl 3c25dc <__cxa_atexit@plt+0x3b4428> │ │ │ │ ldr r3, [sp] │ │ │ │ mov fp, r0 │ │ │ │ b 11c1c <__cxa_atexit@plt+0x3a68> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp] │ │ │ │ - bl 3f0058 <__cxa_atexit@plt+0x3e1ea4> │ │ │ │ + bl 3c25dc <__cxa_atexit@plt+0x3b4428> │ │ │ │ ldr r3, [sp] │ │ │ │ b 11578 <__cxa_atexit@plt+0x33c4> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ - bl 3f0058 <__cxa_atexit@plt+0x3e1ea4> │ │ │ │ + bl 3c25dc <__cxa_atexit@plt+0x3b4428> │ │ │ │ ldr r3, [sp] │ │ │ │ b 11420 <__cxa_atexit@plt+0x326c> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ - bl 3f0058 <__cxa_atexit@plt+0x3e1ea4> │ │ │ │ + bl 3c25dc <__cxa_atexit@plt+0x3b4428> │ │ │ │ ldr r3, [sp] │ │ │ │ b 112b0 <__cxa_atexit@plt+0x30fc> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, #3 │ │ │ │ str r3, [sp] │ │ │ │ - bl 3f0058 <__cxa_atexit@plt+0x3e1ea4> │ │ │ │ + bl 3c25dc <__cxa_atexit@plt+0x3b4428> │ │ │ │ ldr r3, [sp] │ │ │ │ b 11220 <__cxa_atexit@plt+0x306c> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ strd r2, [sp] │ │ │ │ - bl 3f0058 <__cxa_atexit@plt+0x3e1ea4> │ │ │ │ + bl 3c25dc <__cxa_atexit@plt+0x3b4428> │ │ │ │ ldrd r2, [sp] │ │ │ │ b 110b4 <__cxa_atexit@plt+0x2f00> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, #51 @ 0x33 │ │ │ │ str r3, [sp] │ │ │ │ - bl 3f0058 <__cxa_atexit@plt+0x3e1ea4> │ │ │ │ + bl 3c25dc <__cxa_atexit@plt+0x3b4428> │ │ │ │ ldr r3, [sp] │ │ │ │ b 11b44 <__cxa_atexit@plt+0x3990> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ - bl 3f0058 <__cxa_atexit@plt+0x3e1ea4> │ │ │ │ + bl 3c25dc <__cxa_atexit@plt+0x3b4428> │ │ │ │ ldr r3, [sp] │ │ │ │ b 10aec <__cxa_atexit@plt+0x2938> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp] │ │ │ │ - bl 3f0058 <__cxa_atexit@plt+0x3e1ea4> │ │ │ │ + bl 3c25dc <__cxa_atexit@plt+0x3b4428> │ │ │ │ ldr r3, [sp] │ │ │ │ b 116dc <__cxa_atexit@plt+0x3528> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ - bl 3f0058 <__cxa_atexit@plt+0x3e1ea4> │ │ │ │ + bl 3c25dc <__cxa_atexit@plt+0x3b4428> │ │ │ │ ldr r3, [sp] │ │ │ │ b 11854 <__cxa_atexit@plt+0x36a0> │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ - bl 3f0058 <__cxa_atexit@plt+0x3e1ea4> │ │ │ │ + bl 3c25dc <__cxa_atexit@plt+0x3b4428> │ │ │ │ ldr r3, [sp] │ │ │ │ mov ip, r0 │ │ │ │ b 12008 <__cxa_atexit@plt+0x3e54> │ │ │ │ mov r0, r3 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 3f0060 <__cxa_atexit@plt+0x3e1eac> │ │ │ │ + b 3c25e4 <__cxa_atexit@plt+0x3b4430> │ │ │ │ ldr r6, [fp, #28] │ │ │ │ movw r4, #8160 @ 0x1fe0 │ │ │ │ cmp r6, #0 │ │ │ │ ldreq fp, [fp, #8] │ │ │ │ ldr r7, [fp] │ │ │ │ ldr r5, [r7, #4] │ │ │ │ lsr sl, r5, #20 │ │ │ │ @@ -4605,19 +4605,19 @@ │ │ │ │ ldr lr, [pc, #-3824] @ 11ab0 <__cxa_atexit@plt+0x38fc> │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, lr │ │ │ │ ldr r6, [r0] │ │ │ │ add r0, r6, #908 @ 0x38c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 3f0068 <__cxa_atexit@plt+0x3e1eb4> │ │ │ │ + b 3c25ec <__cxa_atexit@plt+0x3b4438> │ │ │ │ mov r0, r3 │ │ │ │ str r1, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl 3f0070 <__cxa_atexit@plt+0x3e1ebc> │ │ │ │ + bl 3c25f4 <__cxa_atexit@plt+0x3b4440> │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldr r3, [sp] │ │ │ │ b 12220 <__cxa_atexit@plt+0x406c> │ │ │ │ ldr r7, [pc, #-3880] @ 11ab4 <__cxa_atexit@plt+0x3900> │ │ │ │ add fp, pc, r7 │ │ │ │ ldrb ip, [fp] │ │ │ │ cmp ip, #0 │ │ │ │ @@ -4629,15 +4629,15 @@ │ │ │ │ bne 10c6c <__cxa_atexit@plt+0x2ab8> │ │ │ │ ldr lr, [pc, #-3912] @ 11abc <__cxa_atexit@plt+0x3908> │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, lr │ │ │ │ b 129a4 <__cxa_atexit@plt+0x47f0> │ │ │ │ mov r0, #2 │ │ │ │ str r3, [sp] │ │ │ │ - bl 3f0050 <__cxa_atexit@plt+0x3e1e9c> │ │ │ │ + bl 3c25d4 <__cxa_atexit@plt+0x3b4420> │ │ │ │ ldr r3, [sp] │ │ │ │ mov r7, r0 │ │ │ │ b 121c0 <__cxa_atexit@plt+0x400c> │ │ │ │ ldr r4, [pc, #-3948] @ 11ac0 <__cxa_atexit@plt+0x390c> │ │ │ │ ldrh r2, [fp, #20] │ │ │ │ add r9, pc, r4 │ │ │ │ ldr r3, [r9, #32] │ │ │ │ @@ -4680,27 +4680,27 @@ │ │ │ │ str fp, [r8, #104] @ 0x68 │ │ │ │ ldr fp, [r8, #108] @ 0x6c │ │ │ │ ldr r5, [r5, #4] │ │ │ │ add ip, fp, r5, lsr #10 │ │ │ │ str ip, [r8, #108] @ 0x6c │ │ │ │ b 10c6c <__cxa_atexit@plt+0x2ab8> │ │ │ │ ldr sl, [pc, #284] @ 12c00 <__cxa_atexit@plt+0x4a4c> │ │ │ │ - bl 3f0030 <__cxa_atexit@plt+0x3e1e7c> │ │ │ │ + bl 3c25b4 <__cxa_atexit@plt+0x3b4400> │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ add r2, pc, sl │ │ │ │ str r0, [r9, #8] │ │ │ │ str r6, [r9, #12] │ │ │ │ str r9, [r2] │ │ │ │ str r9, [r0, #12] │ │ │ │ b 1248c <__cxa_atexit@plt+0x42d8> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, #2 │ │ │ │ str r3, [sp] │ │ │ │ - bl 3f0058 <__cxa_atexit@plt+0x3e1ea4> │ │ │ │ + bl 3c25dc <__cxa_atexit@plt+0x3b4428> │ │ │ │ ldr r3, [sp] │ │ │ │ mov r7, r0 │ │ │ │ b 121c0 <__cxa_atexit@plt+0x400c> │ │ │ │ ldr r5, [pc, #220] @ 12c04 <__cxa_atexit@plt+0x4a50> │ │ │ │ add r0, pc, r5 │ │ │ │ ldrb r4, [r0] │ │ │ │ cmp r4, #0 │ │ │ │ @@ -4736,15 +4736,15 @@ │ │ │ │ cmp sl, #0 │ │ │ │ bne 12930 <__cxa_atexit@plt+0x477c> │ │ │ │ ldr lr, [pc, #104] @ 12c1c <__cxa_atexit@plt+0x4a68> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, lr │ │ │ │ ldr r0, [r2] │ │ │ │ add r0, r0, #908 @ 0x38c │ │ │ │ - bl 3f0068 <__cxa_atexit@plt+0x3e1eb4> │ │ │ │ + bl 3c25ec <__cxa_atexit@plt+0x3b4438> │ │ │ │ b 12930 <__cxa_atexit@plt+0x477c> │ │ │ │ ldr ip, [pc, #80] @ 12c20 <__cxa_atexit@plt+0x4a6c> │ │ │ │ add r6, pc, ip │ │ │ │ ldrb sl, [r6] │ │ │ │ cmp sl, #0 │ │ │ │ beq 10c6c <__cxa_atexit@plt+0x2ab8> │ │ │ │ ldr r5, [pc, #64] @ 12c24 <__cxa_atexit@plt+0x4a70> │ │ │ │ @@ -4752,85 +4752,85 @@ │ │ │ │ ldrb r4, [r0] │ │ │ │ cmp r4, #0 │ │ │ │ bne 10c6c <__cxa_atexit@plt+0x2ab8> │ │ │ │ ldr lr, [pc, #48] @ 12c28 <__cxa_atexit@plt+0x4a74> │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, lr │ │ │ │ b 129a4 <__cxa_atexit@plt+0x47f0> │ │ │ │ + addseq ip, lr, #232, 18 @ 0x3a0000 │ │ │ │ + addseq ip, lr, #160, 18 @ 0x280000 │ │ │ │ + addseq ip, lr, #2310144 @ 0x234000 │ │ │ │ addseq ip, lr, #168, 18 @ 0x2a0000 │ │ │ │ - addseq ip, lr, #96, 18 @ 0x180000 │ │ │ │ - addseq ip, lr, #1261568 @ 0x134000 │ │ │ │ - addseq ip, lr, #104, 18 @ 0x1a0000 │ │ │ │ @ instruction: 0xfffffc58 │ │ │ │ - addseq ip, lr, #252, 16 @ 0xfc0000 │ │ │ │ - addseq ip, lr, #15269888 @ 0xe90000 │ │ │ │ - addseq ip, lr, #4, 18 @ 0x10000 │ │ │ │ - addseq ip, lr, #184, 16 @ 0xb80000 │ │ │ │ - addseq ip, lr, #10813440 @ 0xa50000 │ │ │ │ - addseq ip, lr, #192, 16 @ 0xc00000 │ │ │ │ - b 3f0078 <__cxa_atexit@plt+0x3e1ec4> │ │ │ │ + addseq ip, lr, #60, 18 @ 0xf0000 │ │ │ │ + addseq ip, lr, #671744 @ 0xa4000 │ │ │ │ + addseq ip, lr, #68, 18 @ 0x110000 │ │ │ │ + addseq ip, lr, #248, 16 @ 0xf80000 │ │ │ │ + addseq ip, lr, #15007744 @ 0xe50000 │ │ │ │ + addseq ip, lr, #0, 18 │ │ │ │ + b 3c25fc <__cxa_atexit@plt+0x3b4448> │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub sp, sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - bl 3f0080 <__cxa_atexit@plt+0x3e1ecc> │ │ │ │ + bl 3c2604 <__cxa_atexit@plt+0x3b4450> │ │ │ │ ldr r0, [sp, #4] │ │ │ │ ldr r1, [sp] │ │ │ │ ldr r3, [r0, #1000] @ 0x3e8 │ │ │ │ ldr r2, [r0, #1004] @ 0x3ec │ │ │ │ adds r3, r3, r1 │ │ │ │ str r3, [r0, #1000] @ 0x3e8 │ │ │ │ adc r3, r2, #0 │ │ │ │ str r3, [r0, #1004] @ 0x3ec │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 3f0078 <__cxa_atexit@plt+0x3e1ec4> │ │ │ │ + b 3c25fc <__cxa_atexit@plt+0x3b4448> │ │ │ │ bleq 4edb4 <__cxa_atexit@plt+0x40c00> │ │ │ │ cdpeq 0, 0, cr15, cr0, cr15, {2} │ │ │ │ strbtmi fp, [sl], -r2, lsl #24 │ │ │ │ strlt fp, [r1], #-1028 @ 0xfffffbfc │ │ │ │ @ instruction: 0xa018f8df │ │ │ │ ldrmi sl, [sl], #773 @ 0x305 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ stmdami r4, {r3, sl, ip, sp, pc} │ │ │ │ andeq pc, r0, sl, asr r8 @ │ │ │ │ ldmda r6, {r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldmda sl, {r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - addseq fp, lr, #44, 6 @ 0xb0000000 │ │ │ │ + addseq fp, lr, #76, 6 @ 0x30000001 │ │ │ │ @ instruction: 0xffffc5e4 │ │ │ │ ldr r3, [pc, #20] @ 12cc0 <__cxa_atexit@plt+0x4b0c> │ │ │ │ ldr r2, [pc, #20] @ 12cc4 <__cxa_atexit@plt+0x4b10> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ cmp r2, #0 │ │ │ │ bxeq lr │ │ │ │ b cd5c <__gmon_start__@plt> │ │ │ │ - addseq fp, lr, #20, 6 @ 0x50000000 │ │ │ │ + addseq fp, lr, #52, 6 @ 0xd0000000 │ │ │ │ @ instruction: 0xffffc5e8 │ │ │ │ - adcpl pc, ip, sl, asr #4 │ │ │ │ + sbcpl pc, ip, sl, asr #4 │ │ │ │ addscs pc, pc, r0, asr #5 │ │ │ │ - @ instruction: 0x53acf24a │ │ │ │ + bicpl pc, ip, #-1610612732 @ 0xa0000004 │ │ │ │ orrscs pc, pc, #192, 4 │ │ │ │ andle r4, r5, r3, lsl #5 │ │ │ │ movweq pc, #576 @ 0x240 @ │ │ │ │ movweq pc, #704 @ 0x2c0 @ │ │ │ │ ldrmi fp, [r8, -r3, lsl #2] │ │ │ │ svclt 0x00004770 │ │ │ │ - adcpl pc, ip, sl, asr #4 │ │ │ │ + sbcpl pc, ip, sl, asr #4 │ │ │ │ addscs pc, pc, r0, asr #5 │ │ │ │ - @ instruction: 0x53acf24a │ │ │ │ + bicpl pc, ip, #-1610612732 @ 0xa0000004 │ │ │ │ orrscs pc, pc, #192, 4 │ │ │ │ svceq 0x00d91a1b │ │ │ │ @ instruction: 0x01a3eb01 │ │ │ │ andle r1, r5, r9, asr #32 │ │ │ │ movweq pc, #576 @ 0x240 @ │ │ │ │ movweq pc, #704 @ 0x2c0 @ │ │ │ │ ldrmi fp, [r8, -r3, lsl #2] │ │ │ │ svclt 0x00004770 │ │ │ │ - bicvs pc, r0, #-536870908 @ 0xe0000004 │ │ │ │ + movwvc pc, #590 @ 0x24e @ │ │ │ │ orrscs pc, pc, #192, 4 │ │ │ │ stmdblt sl, {r1, r3, r4, fp, ip, sp, lr}^ │ │ │ │ addlt fp, r3, r0, lsl #10 │ │ │ │ @ instruction: 0xf7ff9301 │ │ │ │ blls 92c68 <__cxa_atexit@plt+0x84ab4> │ │ │ │ andsvc r2, sl, r1, lsl #4 │ │ │ │ stclt 0, cr11, [r0, #-12] │ │ │ │ @@ -4840,15 +4840,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 12d60 <__cxa_atexit@plt+0x4bac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - addseq r7, lr, #92, 16 @ 0x5c0000 │ │ │ │ + addseq r7, lr, #124, 16 @ 0x7c0000 │ │ │ │ addeq r2, r2, #192, 4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 12dcc <__cxa_atexit@plt+0x4c18> │ │ │ │ @@ -4866,25 +4866,25 @@ │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r0, [pc, #56] @ 12df0 <__cxa_atexit@plt+0x4c3c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r5} │ │ │ │ str r1, [r3, #12] │ │ │ │ sub r9, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ - b 3ef9f8 <__cxa_atexit@plt+0x3e1844> │ │ │ │ + b 3c1e24 <__cxa_atexit@plt+0x3b3c70> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r7, lr, #28, 16 @ 0x1c0000 │ │ │ │ - addseq r7, lr, #20, 16 @ 0x140000 │ │ │ │ - addseq r7, lr, #4, 16 @ 0x40000 │ │ │ │ + addseq r7, lr, #60, 16 @ 0x3c0000 │ │ │ │ + addseq r7, lr, #52, 16 @ 0x340000 │ │ │ │ + addseq r7, lr, #36, 16 @ 0x240000 │ │ │ │ addeq r2, r2, #48, 4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -4909,26 +4909,26 @@ │ │ │ │ add r1, r1, #1 │ │ │ │ str lr, [r3, #4] │ │ │ │ add sl, r3, #8 │ │ │ │ stm sl, {r1, r2, lr} │ │ │ │ str r0, [r3, #20] │ │ │ │ str r9, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 3ef9f8 <__cxa_atexit@plt+0x3e1844> │ │ │ │ + b 3c1e24 <__cxa_atexit@plt+0x3b3c70> │ │ │ │ mov r6, r3 │ │ │ │ b 12e88 <__cxa_atexit@plt+0x4cd4> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ + addseq r7, lr, #168, 14 @ 0x2a00000 │ │ │ │ + addseq r7, lr, #148, 14 @ 0x2500000 │ │ │ │ + addseq r7, lr, #140, 14 @ 0x2300000 │ │ │ │ addseq r7, lr, #136, 14 @ 0x2200000 │ │ │ │ - addseq r7, lr, #116, 14 @ 0x1d00000 │ │ │ │ - addseq r7, lr, #108, 14 @ 0x1b00000 │ │ │ │ - addseq r7, lr, #104, 14 @ 0x1a00000 │ │ │ │ addeq r2, r2, #128, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -4954,27 +4954,27 @@ │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ mov r6, r3 │ │ │ │ b 12f3c <__cxa_atexit@plt+0x4d88> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - addseq r7, lr, #208, 12 @ 0xd000000 │ │ │ │ - rsbeq r8, r8, #107520 @ 0x1a400 │ │ │ │ - addseq r7, lr, #180, 12 @ 0xb400000 │ │ │ │ - addseq r7, lr, #172, 12 @ 0xac00000 │ │ │ │ + addseq r7, lr, #240, 12 @ 0xf000000 │ │ │ │ + rsbeq r8, r8, #41, 30 @ 0xa4 │ │ │ │ + addseq r7, lr, #212, 12 @ 0xd400000 │ │ │ │ + addseq r7, lr, #204, 12 @ 0xcc00000 │ │ │ │ addeq r2, r2, #196 @ 0xc4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -5004,19 +5004,19 @@ │ │ │ │ cmp r3, #2 │ │ │ │ beq 12ff4 <__cxa_atexit@plt+0x4e40> │ │ │ │ cmp r3, #3 │ │ │ │ bne 13004 <__cxa_atexit@plt+0x4e50> │ │ │ │ ldr r8, [pc, #280] @ 13104 <__cxa_atexit@plt+0x4f50> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ ldr r8, [pc, #260] @ 13100 <__cxa_atexit@plt+0x4f4c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ ldr r3, [pc, #228] @ 130f0 <__cxa_atexit@plt+0x4f3c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ @@ -5063,29 +5063,29 @@ │ │ │ │ str r9, [r6, #16] │ │ │ │ str ip, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ str r0, [r6, #28] │ │ │ │ str sl, [r6, #4] │ │ │ │ mov r6, r3 │ │ │ │ mov r9, lr │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ - addseq r7, lr, #104, 10 @ 0x1a000000 │ │ │ │ - addseq r7, lr, #84, 10 @ 0x15000000 │ │ │ │ - rsbeq r8, r8, #348160 @ 0x55000 │ │ │ │ - rsbeq r8, r8, #364544 @ 0x59000 │ │ │ │ + addseq r7, lr, #136, 10 @ 0x22000000 │ │ │ │ + addseq r7, lr, #116, 10 @ 0x1d000000 │ │ │ │ + rsbeq r8, r8, #336 @ 0x150 │ │ │ │ + rsbeq r8, r8, #400 @ 0x190 │ │ │ │ @ instruction: 0xfffffccc │ │ │ │ - rsbeq r8, r8, #3031040 @ 0x2e4000 │ │ │ │ - addseq r7, lr, #8, 10 @ 0x2000000 │ │ │ │ - addseq r7, lr, #0, 10 │ │ │ │ + rsbeq r8, r8, #7744 @ 0x1e40 │ │ │ │ + addseq r7, lr, #40, 10 @ 0xa000000 │ │ │ │ + addseq r7, lr, #32, 10 @ 0x8000000 │ │ │ │ addeq r1, r2, #12, 30 @ 0x30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -5122,45 +5122,45 @@ │ │ │ │ ldr ip, [pc, ip] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str ip, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ str lr, [r3, #28] │ │ │ │ str sl, [r3, #4] │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffffd4c │ │ │ │ - addseq r7, lr, #92, 8 @ 0x5c000000 │ │ │ │ - addseq r7, lr, #72, 8 @ 0x48000000 │ │ │ │ + addseq r7, lr, #124, 8 @ 0x7c000000 │ │ │ │ + addseq r7, lr, #104, 8 @ 0x68000000 │ │ │ │ @ instruction: 0xfffffbd8 │ │ │ │ - rsbeq r8, r8, #12910592 @ 0xc50000 │ │ │ │ - addseq r7, lr, #20, 8 @ 0x14000000 │ │ │ │ - addseq r7, lr, #12, 8 @ 0xc000000 │ │ │ │ + rsbeq r8, r8, #34048 @ 0x8500 │ │ │ │ + addseq r7, lr, #52, 8 @ 0x34000000 │ │ │ │ + addseq r7, lr, #44, 8 @ 0x2c000000 │ │ │ │ addeq r1, r2, #44, 28 @ 0x2c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13234 <__cxa_atexit@plt+0x5080> │ │ │ │ ldr r2, [pc, #36] @ 1323c <__cxa_atexit@plt+0x5088> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ 13240 <__cxa_atexit@plt+0x508c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 3ef9f8 <__cxa_atexit@plt+0x3e1844> │ │ │ │ + b 3c1e24 <__cxa_atexit@plt+0x3b3c70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ addeq r1, r2, #40, 28 @ 0x280 │ │ │ │ - addseq r7, lr, #148, 6 @ 0x50000002 │ │ │ │ + addseq r7, lr, #180, 6 @ 0xd0000002 │ │ │ │ addeq r1, r2, #0, 28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1331c <__cxa_atexit@plt+0x5168> │ │ │ │ @@ -5206,35 +5206,35 @@ │ │ │ │ str r0, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r9, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r2 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ ldr r7, [pc, #52] @ 13358 <__cxa_atexit@plt+0x51a4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ addeq r1, r2, #84, 26 @ 0x1500 │ │ │ │ addeq r1, r2, #76, 26 @ 0x1300 │ │ │ │ addeq r1, r2, #140, 26 @ 0x2300 │ │ │ │ addeq r1, r2, #132, 26 @ 0x2100 │ │ │ │ addeq r1, r2, #64, 26 @ 0x1000 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - rsbeq r8, r8, #34865152 @ 0x2140000 │ │ │ │ - addseq r7, lr, #204, 4 @ 0xc000000c │ │ │ │ - addseq r7, lr, #196, 4 @ 0x4000000c │ │ │ │ + rsbeq r8, r8, #70656 @ 0x11400 │ │ │ │ + addseq r7, lr, #236, 4 @ 0xc000000e │ │ │ │ + addseq r7, lr, #228, 4 @ 0x4000000e │ │ │ │ addeq r1, r2, #220, 24 @ 0xdc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 133a4 <__cxa_atexit@plt+0x51f0> │ │ │ │ cmp r3, #3 │ │ │ │ @@ -5268,27 +5268,27 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r6, #8] │ │ │ │ add lr, r6, #12 │ │ │ │ stm lr, {r0, r2, r6} │ │ │ │ add r5, r5, #4 │ │ │ │ sub r9, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ addeq r1, r2, #88, 24 @ 0x5800 │ │ │ │ addeq r1, r2, #76, 24 @ 0x4c00 │ │ │ │ addeq r1, r2, #132, 24 @ 0x8400 │ │ │ │ addeq r1, r2, #120, 24 @ 0x7800 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - rsbeq r8, r8, #139460608 @ 0x8500000 │ │ │ │ - addseq r7, lr, #204, 2 @ 0x33 │ │ │ │ - addseq r7, lr, #196, 2 @ 0x31 │ │ │ │ + rsbeq r8, r8, #282624 @ 0x45000 │ │ │ │ + addseq r7, lr, #236, 2 @ 0x3b │ │ │ │ + addseq r7, lr, #228, 2 @ 0x39 │ │ │ │ addeq r1, r2, #232, 22 @ 0x3a000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r5 │ │ │ │ @@ -5314,58 +5314,58 @@ │ │ │ │ ldr r5, [pc, #28] @ 134d0 <__cxa_atexit@plt+0x531c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #129 @ 0x81 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb54 │ │ │ │ - addseq r7, lr, #76, 2 │ │ │ │ + addseq r7, lr, #108, 2 │ │ │ │ addeq r1, r2, #140, 22 @ 0x23000 │ │ │ │ - addseq r7, lr, #20, 2 │ │ │ │ + addseq r7, lr, #52, 2 │ │ │ │ addeq r1, r2, #148, 22 @ 0x25000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 134fc <__cxa_atexit@plt+0x5348> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3efa10 <__cxa_atexit@plt+0x3e185c> │ │ │ │ + b 3c1e3c <__cxa_atexit@plt+0x3b3c88> │ │ │ │ addeq r1, r2, #128, 22 @ 0x20000 │ │ │ │ addeq r1, r2, #224, 22 @ 0x38000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 13564 <__cxa_atexit@plt+0x53b0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ cmp r0, #0 │ │ │ │ beq 1355c <__cxa_atexit@plt+0x53a8> │ │ │ │ ldr r3, [pc, #56] @ 1356c <__cxa_atexit@plt+0x53b8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ 13570 <__cxa_atexit@plt+0x53bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #40] @ 13574 <__cxa_atexit@plt+0x53c0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ add r8, r3, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 3efa20 <__cxa_atexit@plt+0x3e186c> │ │ │ │ + b 3c1e4c <__cxa_atexit@plt+0x3b3c98> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ addeq r1, r2, #140, 22 @ 0x23000 │ │ │ │ - addseq r7, lr, #144 @ 0x90 │ │ │ │ - addseq r7, lr, #132 @ 0x84 │ │ │ │ + addseq r7, lr, #176 @ 0xb0 │ │ │ │ + addseq r7, lr, #164 @ 0xa4 │ │ │ │ addeq r1, r2, #128, 22 @ 0x20000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 135e0 <__cxa_atexit@plt+0x542c> │ │ │ │ @@ -5379,15 +5379,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #3] │ │ │ │ ldr r2, [r8, #11] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3efa28 <__cxa_atexit@plt+0x3e1874> │ │ │ │ + b 3c1e54 <__cxa_atexit@plt+0x3b3ca0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 135f8 <__cxa_atexit@plt+0x5444> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -5400,26 +5400,26 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [pc, #12] @ 13624 <__cxa_atexit@plt+0x5470> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3efa28 <__cxa_atexit@plt+0x3e1874> │ │ │ │ + b 3c1e54 <__cxa_atexit@plt+0x3b3ca0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ addeq r1, r2, #212, 20 @ 0xd4000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 13650 <__cxa_atexit@plt+0x549c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #16] @ 13654 <__cxa_atexit@plt+0x54a0> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3efa30 <__cxa_atexit@plt+0x3e187c> │ │ │ │ + b 3c1e5c <__cxa_atexit@plt+0x3b3ca8> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ addeq r1, r2, #176, 20 @ 0xb0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1369c <__cxa_atexit@plt+0x54e8> │ │ │ │ @@ -5439,17 +5439,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r6, lr, #48, 30 @ 0xc0 │ │ │ │ - addseq r6, lr, #76, 30 @ 0x130 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r6, lr, #80, 30 @ 0x140 │ │ │ │ + addseq r6, lr, #108, 30 @ 0x1b0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -5471,16 +5471,16 @@ │ │ │ │ ldr r7, [pc, #28] @ 13744 <__cxa_atexit@plt+0x5590> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ addeq r1, r2, #44, 20 @ 0x2c000 │ │ │ │ - addseq r6, lr, #228, 28 @ 0xe40 │ │ │ │ - addseq r6, lr, #220, 28 @ 0xdc0 │ │ │ │ + addseq r6, lr, #4, 30 │ │ │ │ + addseq r6, lr, #252, 28 @ 0xfc0 │ │ │ │ addeq r1, r2, #20, 20 @ 0x14000 │ │ │ │ addeq r1, r2, #220, 16 @ 0xdc0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13784 <__cxa_atexit@plt+0x55d0> │ │ │ │ @@ -5488,19 +5488,19 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 13790 <__cxa_atexit@plt+0x55dc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 3ef9f8 <__cxa_atexit@plt+0x3e1844> │ │ │ │ + b 3c1e24 <__cxa_atexit@plt+0x3b3c70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r6, lr, #76, 28 @ 0x4c0 │ │ │ │ - addseq r6, lr, #112, 28 @ 0x700 │ │ │ │ + addseq r6, lr, #108, 28 @ 0x6c0 │ │ │ │ + addseq r6, lr, #144, 28 @ 0x900 │ │ │ │ addeq r1, r2, #192, 20 @ 0xc0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1386c <__cxa_atexit@plt+0x56b8> │ │ │ │ @@ -5546,35 +5546,35 @@ │ │ │ │ str r0, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r9, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r2 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ ldr r7, [pc, #52] @ 138a8 <__cxa_atexit@plt+0x56f4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ addeq r1, r2, #56, 20 @ 0x38000 │ │ │ │ addeq r1, r2, #48, 20 @ 0x30000 │ │ │ │ addeq r1, r2, #112, 20 @ 0x70000 │ │ │ │ addeq r1, r2, #104, 20 @ 0x68000 │ │ │ │ addeq r1, r2, #0, 20 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - rsbeq r8, r8, #80, 2 │ │ │ │ - addseq r6, lr, #124, 26 @ 0x1f00 │ │ │ │ - addseq r6, lr, #116, 26 @ 0x1d00 │ │ │ │ + rsbeq r8, r8, #16, 10 @ 0x4000000 │ │ │ │ + addseq r6, lr, #156, 26 @ 0x2700 │ │ │ │ + addseq r6, lr, #148, 26 @ 0x2500 │ │ │ │ addeq r1, r2, #156, 18 @ 0x270000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 138f4 <__cxa_atexit@plt+0x5740> │ │ │ │ cmp r3, #3 │ │ │ │ @@ -5608,27 +5608,27 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r6, #8] │ │ │ │ add lr, r6, #12 │ │ │ │ stm lr, {r0, r2, r6} │ │ │ │ add r5, r5, #4 │ │ │ │ sub r9, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ addeq r1, r2, #60, 18 @ 0xf0000 │ │ │ │ addeq r1, r2, #48, 18 @ 0xc0000 │ │ │ │ addeq r1, r2, #104, 18 @ 0x1a0000 │ │ │ │ addeq r1, r2, #92, 18 @ 0x170000 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - rsbeq r8, r8, #80 @ 0x50 │ │ │ │ - addseq r6, lr, #124, 24 @ 0x7c00 │ │ │ │ - addseq r6, lr, #116, 24 @ 0x7400 │ │ │ │ + rsbeq r8, r8, #16, 8 @ 0x10000000 │ │ │ │ + addseq r6, lr, #156, 24 @ 0x9c00 │ │ │ │ + addseq r6, lr, #148, 24 @ 0x9400 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -5641,53 +5641,53 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 139e8 <__cxa_atexit@plt+0x5834> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - addseq r6, lr, #44, 24 @ 0x2c00 │ │ │ │ + addseq r6, lr, #76, 24 @ 0x4c00 │ │ │ │ addeq r1, r2, #168, 16 @ 0xa80000 │ │ │ │ - rsbeq r8, r8, #123 @ 0x7b │ │ │ │ + rsbeq r8, r8, #989855744 @ 0x3b000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - rsbeq r8, r8, #169 @ 0xa9 │ │ │ │ + rsbeq r8, r8, #1761607680 @ 0x69000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - rsbeq r8, r8, #218 @ 0xda │ │ │ │ + rsbeq r8, r8, #-1711276032 @ 0x9a000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - rsbeq r8, r8, #144, 2 @ 0x24 │ │ │ │ + rsbeq r8, r8, #80, 10 @ 0x14000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - rsbeq r8, r8, #1073741873 @ 0x40000031 │ │ │ │ + rsbeq r8, r8, #557842432 @ 0x21400000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - rsbeq r8, r8, #-1073741763 @ 0xc000003d │ │ │ │ + rsbeq r8, r8, #767557632 @ 0x2dc00000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - rsbeq r8, r8, #-1610612734 @ 0xa0000002 │ │ │ │ + rsbeq r8, r8, #981467136 @ 0x3a800000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r3, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -5701,37 +5701,37 @@ │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #44] @ 13af0 <__cxa_atexit@plt+0x593c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #36] @ 13af4 <__cxa_atexit@plt+0x5940> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ - b 3efa38 <__cxa_atexit@plt+0x3e1884> │ │ │ │ + b 3c1e64 <__cxa_atexit@plt+0x3b3cb0> │ │ │ │ ldr r7, [pc, #24] @ 13af8 <__cxa_atexit@plt+0x5944> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - addseq r6, lr, #40, 22 @ 0xa000 │ │ │ │ - addseq r6, lr, #32, 22 @ 0x8000 │ │ │ │ + addseq r6, lr, #72, 22 @ 0x12000 │ │ │ │ + addseq r6, lr, #64, 22 @ 0x10000 │ │ │ │ addeq r1, r2, #20, 18 @ 0x50000 │ │ │ │ addeq r1, r2, #228, 16 @ 0xe40000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 13b28 <__cxa_atexit@plt+0x5974> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 13b2c <__cxa_atexit@plt+0x5978> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 84aad8 <__cxa_atexit@plt+0x83c924> │ │ │ │ - addseq r6, lr, #228, 20 @ 0xe4000 │ │ │ │ - addseq r6, lr, #220, 20 @ 0xdc000 │ │ │ │ + b a0178 <__cxa_atexit@plt+0x91fc4> │ │ │ │ + addseq r6, lr, #4, 22 @ 0x1000 │ │ │ │ + addseq r6, lr, #252, 20 @ 0xfc000 │ │ │ │ addeq r1, r2, #184, 16 @ 0xb80000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -5741,33 +5741,33 @@ │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #44] @ 13b90 <__cxa_atexit@plt+0x59dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #36] @ 13b94 <__cxa_atexit@plt+0x59e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ - b 3efa38 <__cxa_atexit@plt+0x3e1884> │ │ │ │ + b 3c1e64 <__cxa_atexit@plt+0x3b3cb0> │ │ │ │ ldr r7, [pc, #24] @ 13b98 <__cxa_atexit@plt+0x59e4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - addseq r6, lr, #136, 20 @ 0x88000 │ │ │ │ - addseq r6, lr, #128, 20 @ 0x80000 │ │ │ │ + addseq r6, lr, #168, 20 @ 0xa8000 │ │ │ │ + addseq r6, lr, #160, 20 @ 0xa0000 │ │ │ │ addeq r1, r2, #116, 16 @ 0x740000 │ │ │ │ addeq r1, r2, #124, 16 @ 0x7c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #16 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 13c30 <__cxa_atexit@plt+0x5a7c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ cmp r0, #0 │ │ │ │ beq 13c28 <__cxa_atexit@plt+0x5a74> │ │ │ │ ldr r3, [pc, #104] @ 13c38 <__cxa_atexit@plt+0x5a84> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr lr, [pc, #100] @ 13c3c <__cxa_atexit@plt+0x5a88> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [pc, #96] @ 13c40 <__cxa_atexit@plt+0x5a8c> │ │ │ │ @@ -5785,25 +5785,25 @@ │ │ │ │ add r1, r0, #1 │ │ │ │ ldr r0, [pc, #56] @ 13c4c <__cxa_atexit@plt+0x5a98> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add sl, r0, #3 │ │ │ │ add r9, lr, #1 │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r1 │ │ │ │ - b 8423d0 <__cxa_atexit@plt+0x83421c> │ │ │ │ + b 97a70 <__cxa_atexit@plt+0x898bc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ addeq r1, r2, #72, 16 @ 0x480000 │ │ │ │ addeq r1, r2, #56, 16 @ 0x380000 │ │ │ │ - addseq r6, lr, #236, 18 @ 0x3b0000 │ │ │ │ - addseq r6, lr, #20, 20 @ 0x14000 │ │ │ │ - addseq r6, lr, #240, 18 @ 0x3c0000 │ │ │ │ - addseq r6, lr, #236, 18 @ 0x3b0000 │ │ │ │ + addseq r6, lr, #12, 20 @ 0xc000 │ │ │ │ + addseq r6, lr, #52, 20 @ 0x34000 │ │ │ │ + addseq r6, lr, #16, 20 @ 0x10000 │ │ │ │ + addseq r6, lr, #12, 20 @ 0xc000 │ │ │ │ addeq r1, r2, #232, 14 @ 0x3a00000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -5816,42 +5816,42 @@ │ │ │ │ ldr r3, [pc, #52] @ 13cc0 <__cxa_atexit@plt+0x5b0c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #17 │ │ │ │ add r9, r3, #512 @ 0x200 │ │ │ │ ldr r3, [pc, #40] @ 13cc4 <__cxa_atexit@plt+0x5b10> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 831950 <__cxa_atexit@plt+0x82379c> │ │ │ │ + b 86ff0 <__cxa_atexit@plt+0x78e3c> │ │ │ │ ldr r7, [pc, #28] @ 13cc8 <__cxa_atexit@plt+0x5b14> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - addseq r6, lr, #116, 18 @ 0x1d0000 │ │ │ │ - addseq r6, lr, #60, 18 @ 0xf0000 │ │ │ │ + addseq r6, lr, #148, 18 @ 0x250000 │ │ │ │ addseq r6, lr, #92, 18 @ 0x170000 │ │ │ │ + addseq r6, lr, #124, 18 @ 0x1f0000 │ │ │ │ addeq r1, r2, #164, 14 @ 0x2900000 │ │ │ │ addeq r1, r2, #112, 14 @ 0x1c00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ ldr r3, [pc, #32] @ 13d04 <__cxa_atexit@plt+0x5b50> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #24] @ 13d08 <__cxa_atexit@plt+0x5b54> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #16] @ 13d0c <__cxa_atexit@plt+0x5b58> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 83a8c8 <__cxa_atexit@plt+0x82c714> │ │ │ │ - addseq r6, lr, #16, 18 @ 0x40000 │ │ │ │ - addseq r6, lr, #8, 18 @ 0x20000 │ │ │ │ - addseq r6, lr, #8, 18 @ 0x20000 │ │ │ │ + b 8ff68 <__cxa_atexit@plt+0x81db4> │ │ │ │ + addseq r6, lr, #48, 18 @ 0xc0000 │ │ │ │ + addseq r6, lr, #40, 18 @ 0xa0000 │ │ │ │ + addseq r6, lr, #40, 18 @ 0xa0000 │ │ │ │ addeq r1, r2, #52, 14 @ 0xd00000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -5864,24 +5864,24 @@ │ │ │ │ ldr r3, [pc, #52] @ 13d80 <__cxa_atexit@plt+0x5bcc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #17 │ │ │ │ add r9, r3, #512 @ 0x200 │ │ │ │ ldr r3, [pc, #40] @ 13d84 <__cxa_atexit@plt+0x5bd0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 831950 <__cxa_atexit@plt+0x82379c> │ │ │ │ + b 86ff0 <__cxa_atexit@plt+0x78e3c> │ │ │ │ ldr r7, [pc, #28] @ 13d88 <__cxa_atexit@plt+0x5bd4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - addseq r6, lr, #180, 16 @ 0xb40000 │ │ │ │ - addseq r6, lr, #124, 16 @ 0x7c0000 │ │ │ │ + addseq r6, lr, #212, 16 @ 0xd40000 │ │ │ │ addseq r6, lr, #156, 16 @ 0x9c0000 │ │ │ │ + addseq r6, lr, #188, 16 @ 0xbc0000 │ │ │ │ addeq r1, r2, #228, 12 @ 0xe400000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -5896,32 +5896,32 @@ │ │ │ │ ldr r0, [pc, #60] @ 13e08 <__cxa_atexit@plt+0x5c54> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r1, r1, #1 │ │ │ │ stmib r3, {r0, r2} │ │ │ │ str r1, [r3, #12] │ │ │ │ str r8, [r3, #16] │ │ │ │ sub r8, r6, #10 │ │ │ │ - b 3efa40 <__cxa_atexit@plt+0x3e188c> │ │ │ │ + b 3c1e6c <__cxa_atexit@plt+0x3b3cb8> │ │ │ │ ldr r7, [pc, #32] @ 13e0c <__cxa_atexit@plt+0x5c58> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ addeq r1, r2, #40, 14 @ 0xa00000 │ │ │ │ addeq r1, r2, #252, 12 @ 0xfc00000 │ │ │ │ addeq r1, r2, #156, 12 @ 0x9c00000 │ │ │ │ - addseq r6, lr, #60, 16 @ 0x3c0000 │ │ │ │ + addseq r6, lr, #92, 16 @ 0x5c0000 │ │ │ │ addeq r1, r2, #4, 14 @ 0x100000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r9, [pc, #4] @ 13e28 <__cxa_atexit@plt+0x5c74> │ │ │ │ add r9, pc, r9 │ │ │ │ - b 3efa40 <__cxa_atexit@plt+0x3e188c> │ │ │ │ + b 3c1e6c <__cxa_atexit@plt+0x3b3cb8> │ │ │ │ addeq r1, r2, #60, 12 @ 0x3c00000 │ │ │ │ addeq r1, r2, #224, 12 @ 0xe000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -5932,15 +5932,15 @@ │ │ │ │ ands r3, r8, #3 │ │ │ │ beq 13e74 <__cxa_atexit@plt+0x5cc0> │ │ │ │ cmp r3, #3 │ │ │ │ bne 13e84 <__cxa_atexit@plt+0x5cd0> │ │ │ │ ldr r9, [pc, #160] @ 13f0c <__cxa_atexit@plt+0x5d58> │ │ │ │ add r9, pc, r9 │ │ │ │ mov r7, r8 │ │ │ │ - b 3efa40 <__cxa_atexit@plt+0x3e188c> │ │ │ │ + b 3c1e6c <__cxa_atexit@plt+0x3b3cb8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #16 │ │ │ │ cmp r7, r2 │ │ │ │ @@ -5957,15 +5957,15 @@ │ │ │ │ stmib r6, {r1, r7} │ │ │ │ str r3, [r6, #12] │ │ │ │ str r8, [r6, #16] │ │ │ │ sub r3, r2, #10 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3efa40 <__cxa_atexit@plt+0x3e188c> │ │ │ │ + b 3c1e6c <__cxa_atexit@plt+0x3b3cb8> │ │ │ │ ldr r7, [pc, #48] @ 13f10 <__cxa_atexit@plt+0x5d5c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 13f08 <__cxa_atexit@plt+0x5d54> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #16 │ │ │ │ @@ -5976,28 +5976,28 @@ │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ addeq r1, r2, #0, 12 │ │ │ │ addeq r1, r2, #244, 10 @ 0x3d000000 │ │ │ │ addeq r1, r2, #72, 12 @ 0x4800000 │ │ │ │ addeq r1, r2, #64, 12 @ 0x4000000 │ │ │ │ addeq r1, r2, #20, 12 @ 0x1400000 │ │ │ │ addeq r1, r2, #180, 10 @ 0x2d000000 │ │ │ │ - addseq r6, lr, #84, 14 @ 0x1500000 │ │ │ │ + addseq r6, lr, #116, 14 @ 0x1d00000 │ │ │ │ addeq r1, r2, #236, 10 @ 0x3b000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ mvn r7, r7 │ │ │ │ tst r7, #3 │ │ │ │ bne 13f58 <__cxa_atexit@plt+0x5da4> │ │ │ │ ldr r9, [pc, #128] @ 13fcc <__cxa_atexit@plt+0x5e18> │ │ │ │ add r9, pc, r9 │ │ │ │ mov r7, r3 │ │ │ │ mov r8, r3 │ │ │ │ - b 3efa40 <__cxa_atexit@plt+0x3e188c> │ │ │ │ + b 3c1e6c <__cxa_atexit@plt+0x3b3cb8> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #16 │ │ │ │ cmp r7, r2 │ │ │ │ bcc 13fa8 <__cxa_atexit@plt+0x5df4> │ │ │ │ ldr r7, [pc, #96] @ 13fd0 <__cxa_atexit@plt+0x5e1c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [pc, #92] @ 13fd4 <__cxa_atexit@plt+0x5e20> │ │ │ │ @@ -6009,29 +6009,29 @@ │ │ │ │ add r1, r1, #1 │ │ │ │ stmib r6, {r0, r7} │ │ │ │ str r1, [r6, #12] │ │ │ │ str r3, [r6, #16] │ │ │ │ sub r8, r2, #10 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b 3efa40 <__cxa_atexit@plt+0x3e188c> │ │ │ │ + b 3c1e6c <__cxa_atexit@plt+0x3b3cb8> │ │ │ │ ldr r7, [pc, #24] @ 13fc8 <__cxa_atexit@plt+0x5e14> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ addeq r1, r2, #64, 10 @ 0x10000000 │ │ │ │ addeq r1, r2, #20, 10 @ 0x5000000 │ │ │ │ addeq r1, r2, #108, 10 @ 0x1b000000 │ │ │ │ addeq r1, r2, #64, 10 @ 0x10000000 │ │ │ │ addeq r1, r2, #224, 8 @ 0xe0000000 │ │ │ │ - addseq r6, lr, #128, 12 @ 0x8000000 │ │ │ │ + addseq r6, lr, #160, 12 @ 0xa000000 │ │ │ │ vldr d8, [r5, #4] │ │ │ │ ldr r8, [r5], #12 │ │ │ │ b 14004 <__cxa_atexit@plt+0x5e50> │ │ │ │ @ instruction: 0xffffffdc │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r2, r0 │ │ │ │ @@ -6082,18 +6082,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #20] @ 140cc <__cxa_atexit@plt+0x5f18> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - addseq r6, lr, #124, 10 @ 0x1f000000 │ │ │ │ + addseq r6, lr, #156, 10 @ 0x27000000 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r2, r2, #3 │ │ │ │ vldr d0, [r2] │ │ │ │ @@ -6146,16 +6146,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 141d0 <__cxa_atexit@plt+0x601c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r6, lr, #104, 8 @ 0x68000000 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r6, lr, #136, 8 @ 0x88000000 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -6170,32 +6170,32 @@ │ │ │ │ ldr r0, [pc, #60] @ 14250 <__cxa_atexit@plt+0x609c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r1, r1, #1 │ │ │ │ stmib r3, {r0, r2} │ │ │ │ str r1, [r3, #12] │ │ │ │ str r8, [r3, #16] │ │ │ │ sub r8, r6, #10 │ │ │ │ - b 3efa40 <__cxa_atexit@plt+0x3e188c> │ │ │ │ + b 3c1e6c <__cxa_atexit@plt+0x3b3cb8> │ │ │ │ ldr r7, [pc, #32] @ 14254 <__cxa_atexit@plt+0x60a0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ addeq r1, r2, #224, 4 │ │ │ │ addeq r1, r2, #76, 6 @ 0x30000001 │ │ │ │ addeq r1, r2, #40, 6 @ 0xa0000000 │ │ │ │ - addseq r6, lr, #244, 6 @ 0xd0000003 │ │ │ │ + addseq r6, lr, #20, 8 @ 0x14000000 │ │ │ │ addeq r1, r2, #64, 6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r9, [pc, #4] @ 14270 <__cxa_atexit@plt+0x60bc> │ │ │ │ add r9, pc, r9 │ │ │ │ - b 3efa40 <__cxa_atexit@plt+0x3e188c> │ │ │ │ + b 3c1e6c <__cxa_atexit@plt+0x3b3cb8> │ │ │ │ addeq r1, r2, #200, 4 @ 0x8000000c │ │ │ │ addeq r1, r2, #28, 6 @ 0x70000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -6206,15 +6206,15 @@ │ │ │ │ ands r3, r8, #3 │ │ │ │ beq 142bc <__cxa_atexit@plt+0x6108> │ │ │ │ cmp r3, #3 │ │ │ │ bne 142cc <__cxa_atexit@plt+0x6118> │ │ │ │ ldr r9, [pc, #160] @ 14354 <__cxa_atexit@plt+0x61a0> │ │ │ │ add r9, pc, r9 │ │ │ │ mov r7, r8 │ │ │ │ - b 3efa40 <__cxa_atexit@plt+0x3e188c> │ │ │ │ + b 3c1e6c <__cxa_atexit@plt+0x3b3cb8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #16 │ │ │ │ cmp r7, r2 │ │ │ │ @@ -6231,15 +6231,15 @@ │ │ │ │ stmib r6, {r1, r7} │ │ │ │ str r3, [r6, #12] │ │ │ │ str r8, [r6, #16] │ │ │ │ sub r3, r2, #10 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3efa40 <__cxa_atexit@plt+0x3e188c> │ │ │ │ + b 3c1e6c <__cxa_atexit@plt+0x3b3cb8> │ │ │ │ ldr r7, [pc, #48] @ 14358 <__cxa_atexit@plt+0x61a4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 14350 <__cxa_atexit@plt+0x619c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #16 │ │ │ │ @@ -6250,28 +6250,28 @@ │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ addeq r1, r2, #60, 4 @ 0xc0000003 │ │ │ │ addeq r1, r2, #128, 4 │ │ │ │ addeq r1, r2, #132, 4 @ 0x40000008 │ │ │ │ addeq r1, r2, #248, 2 @ 0x3e │ │ │ │ addeq r1, r2, #100, 4 @ 0x40000006 │ │ │ │ addeq r1, r2, #64, 4 │ │ │ │ - addseq r6, lr, #12, 6 @ 0x30000000 │ │ │ │ + addseq r6, lr, #44, 6 @ 0xb0000000 │ │ │ │ addeq r1, r2, #40, 4 @ 0x80000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ mvn r7, r7 │ │ │ │ tst r7, #3 │ │ │ │ bne 143a0 <__cxa_atexit@plt+0x61ec> │ │ │ │ ldr r9, [pc, #128] @ 14414 <__cxa_atexit@plt+0x6260> │ │ │ │ add r9, pc, r9 │ │ │ │ mov r7, r3 │ │ │ │ mov r8, r3 │ │ │ │ - b 3efa40 <__cxa_atexit@plt+0x3e188c> │ │ │ │ + b 3c1e6c <__cxa_atexit@plt+0x3b3cb8> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #16 │ │ │ │ cmp r7, r2 │ │ │ │ bcc 143f0 <__cxa_atexit@plt+0x623c> │ │ │ │ ldr r7, [pc, #96] @ 14418 <__cxa_atexit@plt+0x6264> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [pc, #92] @ 1441c <__cxa_atexit@plt+0x6268> │ │ │ │ @@ -6283,29 +6283,29 @@ │ │ │ │ add r1, r1, #1 │ │ │ │ stmib r6, {r0, r7} │ │ │ │ str r1, [r6, #12] │ │ │ │ str r3, [r6, #16] │ │ │ │ sub r8, r2, #10 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b 3efa40 <__cxa_atexit@plt+0x3e188c> │ │ │ │ + b 3c1e6c <__cxa_atexit@plt+0x3b3cb8> │ │ │ │ ldr r7, [pc, #24] @ 14410 <__cxa_atexit@plt+0x625c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ addeq r1, r2, #124, 2 │ │ │ │ addeq r1, r2, #160, 2 @ 0x28 │ │ │ │ addeq r1, r2, #36, 2 │ │ │ │ addeq r1, r2, #144, 2 @ 0x24 │ │ │ │ addeq r1, r2, #108, 2 │ │ │ │ - addseq r6, lr, #56, 4 @ 0x80000003 │ │ │ │ + addseq r6, lr, #88, 4 @ 0x80000005 │ │ │ │ vldr d8, [r5, #4] │ │ │ │ ldr r8, [r5], #12 │ │ │ │ b 1444c <__cxa_atexit@plt+0x6298> │ │ │ │ @ instruction: 0xffffffdc │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r2, r0 │ │ │ │ @@ -6356,18 +6356,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #20] @ 14514 <__cxa_atexit@plt+0x6360> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - addseq r6, lr, #52, 2 │ │ │ │ + addseq r6, lr, #84, 2 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r2, r2, #3 │ │ │ │ vldr d0, [r2] │ │ │ │ @@ -6420,16 +6420,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 14618 <__cxa_atexit@plt+0x6464> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r6, lr, #32 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r6, lr, #64 @ 0x40 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ mov ip, fp │ │ │ │ ldr fp, [r5] │ │ │ │ ldmib r5, {r0, r2} │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add sl, r6, #76 @ 0x4c │ │ │ │ cmp r3, sl │ │ │ │ @@ -6506,21 +6506,21 @@ │ │ │ │ ldr r3, [pc, #40] @ 1477c <__cxa_atexit@plt+0x65c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #32] @ 14780 <__cxa_atexit@plt+0x65cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ add r9, r3, #129 @ 0x81 │ │ │ │ - b 3efa48 <__cxa_atexit@plt+0x3e1894> │ │ │ │ + b 3c1e74 <__cxa_atexit@plt+0x3b3cc0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - addseq r5, lr, #108, 28 @ 0x6c0 │ │ │ │ - addseq r5, lr, #188, 28 @ 0xbc0 │ │ │ │ - addseq r5, lr, #104, 28 @ 0x680 │ │ │ │ + addseq r5, lr, #140, 28 @ 0x8c0 │ │ │ │ + addseq r5, lr, #220, 28 @ 0xdc0 │ │ │ │ + addseq r5, lr, #136, 28 @ 0x880 │ │ │ │ addeq r0, r2, #52, 28 @ 0x340 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 147cc <__cxa_atexit@plt+0x6618> │ │ │ │ @@ -6530,21 +6530,21 @@ │ │ │ │ ldr r3, [pc, #40] @ 147dc <__cxa_atexit@plt+0x6628> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #32] @ 147e0 <__cxa_atexit@plt+0x662c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ add r9, r3, #129 @ 0x81 │ │ │ │ - b 3efa48 <__cxa_atexit@plt+0x3e1894> │ │ │ │ + b 3c1e74 <__cxa_atexit@plt+0x3b3cc0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - addseq r5, lr, #12, 28 @ 0xc0 │ │ │ │ - addseq r5, lr, #92, 28 @ 0x5c0 │ │ │ │ - addseq r5, lr, #8, 28 @ 0x80 │ │ │ │ + addseq r5, lr, #44, 28 @ 0x2c0 │ │ │ │ + addseq r5, lr, #124, 28 @ 0x7c0 │ │ │ │ + addseq r5, lr, #40, 28 @ 0x280 │ │ │ │ addeq r0, r2, #212, 26 @ 0x3500 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1482c <__cxa_atexit@plt+0x6678> │ │ │ │ @@ -6554,21 +6554,21 @@ │ │ │ │ ldr r3, [pc, #40] @ 1483c <__cxa_atexit@plt+0x6688> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #32] @ 14840 <__cxa_atexit@plt+0x668c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ add r9, r3, #129 @ 0x81 │ │ │ │ - b 3efa48 <__cxa_atexit@plt+0x3e1894> │ │ │ │ + b 3c1e74 <__cxa_atexit@plt+0x3b3cc0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - addseq r5, lr, #172, 26 @ 0x2b00 │ │ │ │ - addseq r5, lr, #252, 26 @ 0x3f00 │ │ │ │ - addseq r5, lr, #168, 26 @ 0x2a00 │ │ │ │ + addseq r5, lr, #204, 26 @ 0x3300 │ │ │ │ + addseq r5, lr, #28, 28 @ 0x1c0 │ │ │ │ + addseq r5, lr, #200, 26 @ 0x3200 │ │ │ │ addeq r0, r2, #116, 26 @ 0x1d00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1488c <__cxa_atexit@plt+0x66d8> │ │ │ │ @@ -6578,54 +6578,54 @@ │ │ │ │ ldr r3, [pc, #40] @ 1489c <__cxa_atexit@plt+0x66e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #32] @ 148a0 <__cxa_atexit@plt+0x66ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ add r9, r3, #129 @ 0x81 │ │ │ │ - b 3efa48 <__cxa_atexit@plt+0x3e1894> │ │ │ │ + b 3c1e74 <__cxa_atexit@plt+0x3b3cc0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - addseq r5, lr, #76, 26 @ 0x1300 │ │ │ │ - addseq r5, lr, #156, 26 @ 0x2700 │ │ │ │ - addseq r5, lr, #72, 26 @ 0x1200 │ │ │ │ + addseq r5, lr, #108, 26 @ 0x1b00 │ │ │ │ + addseq r5, lr, #188, 26 @ 0x2f00 │ │ │ │ + addseq r5, lr, #104, 26 @ 0x1a00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 148dc <__cxa_atexit@plt+0x6728> │ │ │ │ ldr r8, [pc, #36] @ 148e4 <__cxa_atexit@plt+0x6730> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 148e8 <__cxa_atexit@plt+0x6734> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsbeq r7, r8, #230686720 @ 0xdc00000 │ │ │ │ - addseq r5, lr, #232, 24 @ 0xe800 │ │ │ │ + rsbeq r7, r8, #16187392 @ 0xf70000 │ │ │ │ + addseq r5, lr, #8, 26 @ 0x200 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 14928 <__cxa_atexit@plt+0x6774> │ │ │ │ ldr r2, [pc, #40] @ 14938 <__cxa_atexit@plt+0x6784> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ mov r7, r3 │ │ │ │ - b 3efa50 <__cxa_atexit@plt+0x3e189c> │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -6646,25 +6646,25 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r8, [pc, #56] @ 149c0 <__cxa_atexit@plt+0x680c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - addseq r5, lr, #64, 24 @ 0x4000 │ │ │ │ - rsbeq r7, r8, #1895825408 @ 0x71000000 │ │ │ │ + addseq r5, lr, #96, 24 @ 0x6000 │ │ │ │ + rsbeq r7, r8, #3211264 @ 0x310000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 14a04 <__cxa_atexit@plt+0x6850> │ │ │ │ @@ -6672,15 +6672,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r2, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ - b 3efa50 <__cxa_atexit@plt+0x3e189c> │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -6703,25 +6703,25 @@ │ │ │ │ ldr r8, [pc, #60] @ 14aa4 <__cxa_atexit@plt+0x68f0> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - addseq r5, lr, #100, 22 @ 0x19000 │ │ │ │ - rsbeq r7, r8, #-2080374782 @ 0x84000002 │ │ │ │ + addseq r5, lr, #132, 22 @ 0x21000 │ │ │ │ + rsbeq r7, r8, #25427968 @ 0x1840000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 14af0 <__cxa_atexit@plt+0x693c> │ │ │ │ @@ -6731,15 +6731,15 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r2, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ str r0, [r8, #16] │ │ │ │ - b 3efa50 <__cxa_atexit@plt+0x3e189c> │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -6764,25 +6764,25 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ str lr, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r2, [r9, #20] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - addseq r5, lr, #120, 20 @ 0x78000 │ │ │ │ - rsbeq r7, r8, #192, 4 │ │ │ │ + addseq r5, lr, #152, 20 @ 0x98000 │ │ │ │ + rsbeq r7, r8, #128, 12 @ 0x8000000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 14be8 <__cxa_atexit@plt+0x6a34> │ │ │ │ @@ -6793,15 +6793,15 @@ │ │ │ │ add r7, r7, #16 │ │ │ │ ldm r7, {r0, r3, r7} │ │ │ │ str lr, [r8, #4]! │ │ │ │ str r2, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ str r0, [r8, #16] │ │ │ │ str r3, [r8, #20] │ │ │ │ - b 3efa50 <__cxa_atexit@plt+0x3e189c> │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -6822,21 +6822,21 @@ │ │ │ │ str sl, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r3, [r9, #20] │ │ │ │ str r2, [r9, #24] │ │ │ │ mov r8, lr │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - rsbeq r7, r8, #-1073741767 @ 0xc0000039 │ │ │ │ + rsbeq r7, r8, #700448768 @ 0x29c00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -6871,32 +6871,32 @@ │ │ │ │ str sl, [r9, #16]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r3, [r9, #20] │ │ │ │ str r2, [r9, #24] │ │ │ │ mov r8, lr │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ mov r6, r9 │ │ │ │ b 14d30 <__cxa_atexit@plt+0x6b7c> │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - addseq r5, lr, #8, 18 @ 0x20000 │ │ │ │ - addseq r5, lr, #8, 18 @ 0x20000 │ │ │ │ - addseq r5, lr, #240, 16 @ 0xf00000 │ │ │ │ + addseq r5, lr, #40, 18 @ 0xa0000 │ │ │ │ + addseq r5, lr, #40, 18 @ 0xa0000 │ │ │ │ + addseq r5, lr, #16, 18 @ 0x40000 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - rsbeq r7, r8, #-1073741816 @ 0xc0000008 │ │ │ │ + rsbeq r7, r8, #-486539264 @ 0xe3000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -6919,16 +6919,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ + addseq r5, lr, #80, 16 @ 0x500000 │ │ │ │ addseq r5, lr, #48, 16 @ 0x300000 │ │ │ │ - addseq r5, lr, #16, 16 @ 0x100000 │ │ │ │ @ instruction: 0xfffff820 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ addeq r0, r2, #200, 14 @ 0x3200000 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r0, sl │ │ │ │ @@ -7172,15 +7172,15 @@ │ │ │ │ str r8, [r6, #48] @ 0x30 │ │ │ │ str r0, [r6, #52] @ 0x34 │ │ │ │ str r2, [r6, #56] @ 0x38 │ │ │ │ str r1, [r6, #60] @ 0x3c │ │ │ │ str r6, [r6, #64] @ 0x40 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ sub r7, r3, #23 │ │ │ │ - b 3efa58 <__cxa_atexit@plt+0x3e18a4> │ │ │ │ + b 3c1e84 <__cxa_atexit@plt+0x3b3cd0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #72] @ 15230 <__cxa_atexit@plt+0x707c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ @@ -7194,15 +7194,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str lr, [r2, #4] │ │ │ │ str r9, [r2, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ - addseq r5, lr, #224, 8 @ 0xe0000000 │ │ │ │ + addseq r5, lr, #0, 10 │ │ │ │ addeq r0, r2, #208, 6 @ 0x40000003 │ │ │ │ addeq r0, r2, #244, 6 @ 0xd0000003 │ │ │ │ @ instruction: 0xfffff5c4 │ │ │ │ @ instruction: 0xfffffa94 │ │ │ │ @ instruction: 0xfffff614 │ │ │ │ @ instruction: 0xfffff66c │ │ │ │ @ instruction: 0xfffff6c4 │ │ │ │ @@ -7258,15 +7258,15 @@ │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r0, #0 │ │ │ │ str r0, [r5, #-20]! @ 0xffffffec │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str lr, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ bx r0 │ │ │ │ - addseq r5, lr, #180, 6 @ 0xd0000002 │ │ │ │ + addseq r5, lr, #212, 6 @ 0x50000003 │ │ │ │ @ instruction: 0xfffff49c │ │ │ │ @ instruction: 0xfffff96c │ │ │ │ @ instruction: 0xfffff4ec │ │ │ │ @ instruction: 0xfffff544 │ │ │ │ @ instruction: 0xfffff588 │ │ │ │ addeq r0, r2, #196, 4 @ 0x4000000c │ │ │ │ addeq r0, r2, #140, 4 @ 0xc0000008 │ │ │ │ @@ -7274,15 +7274,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 1536c <__cxa_atexit@plt+0x71b8> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3efa10 <__cxa_atexit@plt+0x3e185c> │ │ │ │ + b 3c1e3c <__cxa_atexit@plt+0x3b3c88> │ │ │ │ addeq r0, r2, #120, 4 @ 0x80000007 │ │ │ │ addeq r0, r2, #80, 4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -7335,15 +7335,15 @@ │ │ │ │ str r0, [r6, #52] @ 0x34 │ │ │ │ str r5, [r6, #56] @ 0x38 │ │ │ │ str r1, [r6, #60] @ 0x3c │ │ │ │ str r6, [r6, #64] @ 0x40 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ sub r7, r2, #23 │ │ │ │ mov r5, r3 │ │ │ │ - b 3efa58 <__cxa_atexit@plt+0x3e18a4> │ │ │ │ + b 3c1e84 <__cxa_atexit@plt+0x3b3cd0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #68] @ 154bc <__cxa_atexit@plt+0x7308> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -7356,16 +7356,16 @@ │ │ │ │ str r0, [r5, #-28]! @ 0xffffffe4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str lr, [r5, #4] │ │ │ │ str r9, [r5, #8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ - addseq r5, lr, #104, 4 @ 0x80000006 │ │ │ │ - addseq r5, lr, #4, 4 @ 0x40000000 │ │ │ │ + addseq r5, lr, #136, 4 @ 0x80000008 │ │ │ │ + addseq r5, lr, #36, 4 @ 0x40000002 │ │ │ │ addeq r0, r2, #68, 2 │ │ │ │ addeq r0, r2, #116, 2 │ │ │ │ @ instruction: 0xfffff33c │ │ │ │ @ instruction: 0xfffff80c │ │ │ │ @ instruction: 0xfffff38c │ │ │ │ @ instruction: 0xfffff3e4 │ │ │ │ @ instruction: 0xfffff43c │ │ │ │ @@ -7424,16 +7424,16 @@ │ │ │ │ mov r0, #0 │ │ │ │ str r0, [r5, #-24]! @ 0xffffffe8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str lr, [r5, #4] │ │ │ │ str r8, [r5, #8] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - addseq r5, lr, #232 @ 0xe8 │ │ │ │ - addseq r5, lr, #16, 2 │ │ │ │ + addseq r5, lr, #8, 2 │ │ │ │ + addseq r5, lr, #48, 2 │ │ │ │ @ instruction: 0xfffff208 │ │ │ │ @ instruction: 0xfffff260 │ │ │ │ @ instruction: 0xfffff2b8 │ │ │ │ @ instruction: 0xfffff310 │ │ │ │ @ instruction: 0xfffff68c │ │ │ │ addeq r0, r2, #48 @ 0x30 │ │ │ │ addeq pc, r1, #216, 30 @ 0x360 │ │ │ │ @@ -7469,38 +7469,38 @@ │ │ │ │ ldr r5, [pc, #68] @ 156a4 <__cxa_atexit@plt+0x74f0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r5, [pc, #60] @ 156a8 <__cxa_atexit@plt+0x74f4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, ip │ │ │ │ - b 3efa48 <__cxa_atexit@plt+0x3e1894> │ │ │ │ + b 3c1e74 <__cxa_atexit@plt+0x3b3cc0> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - addseq r4, lr, #148, 30 @ 0x250 │ │ │ │ - addseq r4, lr, #148, 30 @ 0x250 │ │ │ │ - addseq r4, lr, #124, 30 @ 0x1f0 │ │ │ │ - addseq r4, lr, #176, 30 @ 0x2c0 │ │ │ │ - addseq r4, lr, #172, 30 @ 0x2b0 │ │ │ │ + addseq r4, lr, #180, 30 @ 0x2d0 │ │ │ │ + addseq r4, lr, #180, 30 @ 0x2d0 │ │ │ │ + addseq r4, lr, #156, 30 @ 0x270 │ │ │ │ + addseq r4, lr, #208, 30 @ 0x340 │ │ │ │ + addseq r4, lr, #204, 30 @ 0x330 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 156d0 <__cxa_atexit@plt+0x751c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3efa60 <__cxa_atexit@plt+0x3e18ac> │ │ │ │ - addseq r4, lr, #20, 30 @ 0x50 │ │ │ │ + b 3c1e8c <__cxa_atexit@plt+0x3b3cd8> │ │ │ │ + addseq r4, lr, #52, 30 @ 0xd0 │ │ │ │ addeq pc, r1, #228, 28 @ 0xe40 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -7535,29 +7535,29 @@ │ │ │ │ stm lr, {r0, r2, r3} │ │ │ │ ldr r3, [pc, #68] @ 157b0 <__cxa_atexit@plt+0x75fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #60] @ 157b4 <__cxa_atexit@plt+0x7600> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3efa48 <__cxa_atexit@plt+0x3e1894> │ │ │ │ + b 3c1e74 <__cxa_atexit@plt+0x3b3cc0> │ │ │ │ mov r6, r3 │ │ │ │ b 15790 <__cxa_atexit@plt+0x75dc> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - addseq r4, lr, #156, 28 @ 0x9c0 │ │ │ │ - addseq r4, lr, #220, 28 @ 0xdc0 │ │ │ │ - addseq r4, lr, #212, 28 @ 0xd40 │ │ │ │ - addseq r4, lr, #104, 28 @ 0x680 │ │ │ │ - addseq r4, lr, #164, 28 @ 0xa40 │ │ │ │ - addseq r4, lr, #160, 28 @ 0xa00 │ │ │ │ + addseq r4, lr, #188, 28 @ 0xbc0 │ │ │ │ + addseq r4, lr, #252, 28 @ 0xfc0 │ │ │ │ + addseq r4, lr, #244, 28 @ 0xf40 │ │ │ │ + addseq r4, lr, #136, 28 @ 0x880 │ │ │ │ + addseq r4, lr, #196, 28 @ 0xc40 │ │ │ │ + addseq r4, lr, #192, 28 @ 0xc00 │ │ │ │ addeq pc, r1, #252, 26 @ 0x3f00 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -7583,16 +7583,16 @@ │ │ │ │ ldr r7, [pc, #28] @ 15844 <__cxa_atexit@plt+0x7690> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ - addseq r4, lr, #216, 26 @ 0x3600 │ │ │ │ - addseq r4, lr, #188, 26 @ 0x2f00 │ │ │ │ + addseq r4, lr, #248, 26 @ 0x3e00 │ │ │ │ + addseq r4, lr, #220, 26 @ 0x3700 │ │ │ │ addeq pc, r1, #224, 26 @ 0x3800 │ │ │ │ addeq pc, r1, #180, 26 @ 0x2d00 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -7643,16 +7643,16 @@ │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ addeq pc, r1, #4, 26 @ 0x100 │ │ │ │ addeq pc, r1, #28, 26 @ 0x700 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ - addseq r4, lr, #32, 26 @ 0x800 │ │ │ │ - addseq r4, lr, #4, 26 @ 0x100 │ │ │ │ + addseq r4, lr, #64, 26 @ 0x1000 │ │ │ │ + addseq r4, lr, #36, 26 @ 0x900 │ │ │ │ addeq pc, r1, #204, 24 @ 0xcc00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r6, r5 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ @@ -7682,16 +7682,16 @@ │ │ │ │ ldr r7, [pc, #28] @ 159d0 <__cxa_atexit@plt+0x781c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd6c │ │ │ │ - addseq r4, lr, #76, 24 @ 0x4c00 │ │ │ │ - addseq r4, lr, #48, 24 @ 0x3000 │ │ │ │ + addseq r4, lr, #108, 24 @ 0x6c00 │ │ │ │ + addseq r4, lr, #80, 24 @ 0x5000 │ │ │ │ addeq pc, r1, #84, 24 @ 0x5400 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 15d84 <__cxa_atexit@plt+0x7bd0> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -7700,19 +7700,19 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 15a20 <__cxa_atexit@plt+0x786c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsbeq r6, r8, #-67108861 @ 0xfc000003 │ │ │ │ - addseq r4, lr, #176, 22 @ 0x2c000 │ │ │ │ + rsbeq r6, r8, #50069504 @ 0x2fc0000 │ │ │ │ + addseq r4, lr, #208, 22 @ 0x34000 │ │ │ │ addeq pc, r1, #228, 22 @ 0x39000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -7722,15 +7722,15 @@ │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #36] @ 15a80 <__cxa_atexit@plt+0x78cc> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r2, [sl, #8] │ │ │ │ add r8, r1, #2 │ │ │ │ - b 3efa10 <__cxa_atexit@plt+0x3e185c> │ │ │ │ + b 3c1e3c <__cxa_atexit@plt+0x3b3c88> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ addeq pc, r1, #180, 22 @ 0x2d000 │ │ │ │ addeq pc, r1, #132, 22 @ 0x21000 │ │ │ │ @@ -7753,25 +7753,25 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r8, [pc, #56] @ 15b0c <__cxa_atexit@plt+0x7958> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - addseq r4, lr, #244, 20 @ 0xf4000 │ │ │ │ - rsbeq r6, r8, #-536870897 @ 0xe000000f │ │ │ │ + addseq r4, lr, #20, 22 @ 0x5000 │ │ │ │ + rsbeq r6, r8, #199229440 @ 0xbe00000 │ │ │ │ addeq pc, r1, #248, 20 @ 0xf8000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15b9c <__cxa_atexit@plt+0x79e8> │ │ │ │ @@ -7794,26 +7794,26 @@ │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r2, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ mov r8, #0 │ │ │ │ - b 3efa68 <__cxa_atexit@plt+0x3e18b4> │ │ │ │ + b 3c1e94 <__cxa_atexit@plt+0x3b3ce0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ muleq r0, r4, r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ addeq pc, r1, #72, 20 @ 0x48000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -7826,18 +7826,18 @@ │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r2, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, #0 │ │ │ │ - b 3efa68 <__cxa_atexit@plt+0x3e18b4> │ │ │ │ + b 3c1e94 <__cxa_atexit@plt+0x3b3ce0> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ addeq pc, r1, #232, 18 @ 0x3a0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -7851,21 +7851,21 @@ │ │ │ │ ldr r3, [pc, #44] @ 15c84 <__cxa_atexit@plt+0x7ad0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r8, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - rsbeq r6, r8, #140, 2 @ 0x23 │ │ │ │ + rsbeq r6, r8, #76, 10 @ 0x13000000 │ │ │ │ addeq pc, r1, #128, 18 @ 0x200000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -7897,32 +7897,32 @@ │ │ │ │ ldr r3, [pc, #88] @ 15d68 <__cxa_atexit@plt+0x7bb4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r9, #16]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r8, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ mov r6, r9 │ │ │ │ b 15d38 <__cxa_atexit@plt+0x7b84> │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - addseq r4, lr, #240, 16 @ 0xf00000 │ │ │ │ - addseq r4, lr, #240, 16 @ 0xf00000 │ │ │ │ - addseq r4, lr, #216, 16 @ 0xd80000 │ │ │ │ + addseq r4, lr, #16, 18 @ 0x40000 │ │ │ │ + addseq r4, lr, #16, 18 @ 0x40000 │ │ │ │ + addseq r4, lr, #248, 16 @ 0xf80000 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ - rsbeq r6, r8, #212 @ 0xd4 │ │ │ │ + rsbeq r6, r8, #148, 8 @ 0x94000000 │ │ │ │ @ instruction: 0xfffffc50 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ addeq pc, r1, #144, 16 @ 0x900000 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r8 │ │ │ │ @@ -7967,34 +7967,34 @@ │ │ │ │ ldr r2, [pc, #96] @ 15e88 <__cxa_atexit@plt+0x7cd4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ ldr r7, [pc, #56] @ 15e80 <__cxa_atexit@plt+0x7ccc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r2, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - addseq r4, lr, #248, 14 @ 0x3e00000 │ │ │ │ - addseq r4, lr, #220, 14 @ 0x3700000 │ │ │ │ + addseq r4, lr, #24, 16 @ 0x180000 │ │ │ │ + addseq r4, lr, #252, 14 @ 0x3f00000 │ │ │ │ addeq pc, r1, #208, 14 @ 0x3400000 │ │ │ │ @ instruction: 0xfffffd04 │ │ │ │ - rsbeq r5, r8, #188, 30 @ 0x2f0 │ │ │ │ + rsbeq r6, r8, #124, 6 @ 0xf0000001 │ │ │ │ addeq pc, r1, #128, 14 @ 0x2000000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15f08 <__cxa_atexit@plt+0x7d54> │ │ │ │ @@ -8091,15 +8091,15 @@ │ │ │ │ ldr r2, [pc, #140] @ 160a4 <__cxa_atexit@plt+0x7ef0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #80] @ 1609c <__cxa_atexit@plt+0x7ee8> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -8121,15 +8121,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ @ instruction: 0xfffffc4c │ │ │ │ addeq pc, r1, #184, 10 @ 0x2e000000 │ │ │ │ addeq pc, r1, #220, 10 @ 0x37000000 │ │ │ │ @ instruction: 0xfffffb14 │ │ │ │ - rsbeq r5, r8, #204, 26 @ 0x3300 │ │ │ │ + rsbeq r6, r8, #140, 2 @ 0x23 │ │ │ │ addeq pc, r1, #104, 10 @ 0x1a000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ @@ -8155,15 +8155,15 @@ │ │ │ │ ldr r1, [r9, #-4] │ │ │ │ ldr r3, [pc, #92] @ 16178 <__cxa_atexit@plt+0x7fc4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ str r1, [r9, #16] │ │ │ │ mov r8, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ ldr r7, [pc, #56] @ 16170 <__cxa_atexit@plt+0x7fbc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r2, [r3, #-4] │ │ │ │ str r1, [r3] │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, #0 │ │ │ │ @@ -8174,25 +8174,25 @@ │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb4c │ │ │ │ addeq pc, r1, #224, 8 @ 0xe0000000 │ │ │ │ @ instruction: 0xfffffa10 │ │ │ │ - rsbeq r5, r8, #200, 24 @ 0xc800 │ │ │ │ + rsbeq r6, r8, #136 @ 0x88 │ │ │ │ addeq pc, r1, #160, 8 @ 0xa0000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 161a4 <__cxa_atexit@plt+0x7ff0> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3efa10 <__cxa_atexit@plt+0x3e185c> │ │ │ │ + b 3c1e3c <__cxa_atexit@plt+0x3b3c88> │ │ │ │ addeq pc, r1, #140, 8 @ 0x8c000000 │ │ │ │ addeq pc, r1, #100, 8 @ 0x64000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r8 │ │ │ │ mov r9, r6 │ │ │ │ @@ -8230,15 +8230,15 @@ │ │ │ │ str r2, [r9, #16]! │ │ │ │ ldr r2, [r9, #-8] │ │ │ │ ldr r1, [r9, #-4] │ │ │ │ str r2, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ str r1, [r9, #16] │ │ │ │ mov r8, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #84] @ 162cc <__cxa_atexit@plt+0x8118> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -8256,20 +8256,20 @@ │ │ │ │ stmib r5, {r2, r3} │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - addseq r4, lr, #232, 6 @ 0xa0000003 │ │ │ │ + addseq r4, lr, #8, 8 @ 0x8000000 │ │ │ │ @ instruction: 0xfffffa18 │ │ │ │ addeq pc, r1, #136, 6 @ 0x20000002 │ │ │ │ addeq pc, r1, #192, 6 │ │ │ │ @ instruction: 0xfffff8e4 │ │ │ │ - rsbeq r5, r8, #168, 22 @ 0x2a000 │ │ │ │ + rsbeq r5, r8, #104, 30 @ 0x1a0 │ │ │ │ addeq pc, r1, #56, 6 @ 0xe0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r6, [pc, #176] @ 163a0 <__cxa_atexit@plt+0x81ec> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #1 │ │ │ │ @@ -8297,34 +8297,34 @@ │ │ │ │ str r2, [r9, #16]! │ │ │ │ ldr r2, [r9, #-8] │ │ │ │ ldr r1, [r9, #-4] │ │ │ │ str r2, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ str r1, [r9, #16] │ │ │ │ mov r8, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ ldr r7, [pc, #56] @ 163a8 <__cxa_atexit@plt+0x81f4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - addseq r4, lr, #224, 4 │ │ │ │ + addseq r4, lr, #0, 6 │ │ │ │ @ instruction: 0xfffff910 │ │ │ │ addeq pc, r1, #168, 4 @ 0x8000000a │ │ │ │ @ instruction: 0xfffff7d8 │ │ │ │ - rsbeq r5, r8, #156, 20 @ 0x9c000 │ │ │ │ + rsbeq r5, r8, #92, 28 @ 0x5c0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 16400 <__cxa_atexit@plt+0x824c> │ │ │ │ ldr r3, [pc, #60] @ 16410 <__cxa_atexit@plt+0x825c> │ │ │ │ @@ -8704,15 +8704,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - addseq r3, lr, #120, 24 @ 0x7800 │ │ │ │ + addseq r3, lr, #152, 24 @ 0x9800 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [pc, #92] @ 16a38 <__cxa_atexit@plt+0x8884> │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r2, #3 │ │ │ │ @@ -8772,15 +8772,15 @@ │ │ │ │ b 16adc <__cxa_atexit@plt+0x8928> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - addseq r3, lr, #28, 22 @ 0x7000 │ │ │ │ + addseq r3, lr, #60, 22 @ 0xf000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r7, r7, #3 │ │ │ │ vldr d0, [r7] │ │ │ │ ldr r2, [pc, #120] @ 16b64 <__cxa_atexit@plt+0x89b0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -8881,16 +8881,16 @@ │ │ │ │ vsubhi.f64 d0, d2, d0 │ │ │ │ vsubls.f64 d0, d1, d0 │ │ │ │ ldr r0, [r5] │ │ │ │ vstr d0, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r3, lr, #184, 18 @ 0x2e0000 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r3, lr, #216, 18 @ 0x360000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #44 @ 0x2c │ │ │ │ cmp fp, r3 │ │ │ │ bhi 16cf4 <__cxa_atexit@plt+0x8b40> │ │ │ │ ldr lr, [pc, #84] @ 16cfc <__cxa_atexit@plt+0x8b48> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -8912,15 +8912,15 @@ │ │ │ │ b 16d0c <__cxa_atexit@plt+0x8b58> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - addseq r3, lr, #236, 16 @ 0xec0000 │ │ │ │ + addseq r3, lr, #12, 18 @ 0x30000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r7, r7, #3 │ │ │ │ vldr d0, [r7] │ │ │ │ ldr r2, [pc, #120] @ 16d94 <__cxa_atexit@plt+0x8be0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -9041,18 +9041,18 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - addseq r3, lr, #56, 14 @ 0xe00000 │ │ │ │ + addseq r3, lr, #88, 14 @ 0x1600000 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 16f5c <__cxa_atexit@plt+0x8da8> │ │ │ │ @@ -9065,16 +9065,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r3, #4] │ │ │ │ vstr d0, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r3, lr, #192, 12 @ 0xc000000 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r3, lr, #224, 12 @ 0xe000000 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 16fb4 <__cxa_atexit@plt+0x8e00> │ │ │ │ @@ -9087,31 +9087,31 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r3, #4] │ │ │ │ vstr d0, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r3, lr, #104, 12 @ 0x6800000 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r3, lr, #136, 12 @ 0x8800000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 16ff4 <__cxa_atexit@plt+0x8e40> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 16ffc <__cxa_atexit@plt+0x8e48> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3efa70 <__cxa_atexit@plt+0x3e18bc> │ │ │ │ + b 3c1e9c <__cxa_atexit@plt+0x3b3ce8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r3, lr, #204, 10 @ 0x33000000 │ │ │ │ + addseq r3, lr, #236, 10 @ 0x3b000000 │ │ │ │ @ instruction: 0xfffff81c │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r8, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov ip, fp │ │ │ │ @@ -9306,25 +9306,25 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8, r9, sl} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa78 <__cxa_atexit@plt+0x3e18c4> │ │ │ │ - addseq r3, lr, #16, 6 @ 0x40000000 │ │ │ │ + b 3c1ea4 <__cxa_atexit@plt+0x3b3cf0> │ │ │ │ + addseq r3, lr, #48, 6 @ 0xc0000000 │ │ │ │ addeq lr, r1, #120, 12 @ 0x7800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 17388 <__cxa_atexit@plt+0x91d4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ cmp r0, #0 │ │ │ │ beq 17380 <__cxa_atexit@plt+0x91cc> │ │ │ │ ldr r7, [pc, #44] @ 17390 <__cxa_atexit@plt+0x91dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r7, [pc, #32] @ 17394 <__cxa_atexit@plt+0x91e0> │ │ │ │ @@ -9332,25 +9332,25 @@ │ │ │ │ add r8, r7, #2 │ │ │ │ mov r5, r9 │ │ │ │ b 13e3c <__cxa_atexit@plt+0x5c88> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r3, lr, #104, 4 @ 0x80000006 │ │ │ │ - addseq r3, lr, #176, 4 │ │ │ │ + addseq r3, lr, #136, 4 @ 0x80000008 │ │ │ │ + addseq r3, lr, #208, 4 │ │ │ │ addeq lr, r1, #48, 12 @ 0x3000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 173f0 <__cxa_atexit@plt+0x923c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ cmp r0, #0 │ │ │ │ beq 173e8 <__cxa_atexit@plt+0x9234> │ │ │ │ ldr r7, [pc, #44] @ 173f8 <__cxa_atexit@plt+0x9244> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r7, [pc, #32] @ 173fc <__cxa_atexit@plt+0x9248> │ │ │ │ @@ -9358,16 +9358,16 @@ │ │ │ │ add r8, r7, #2 │ │ │ │ mov r5, r9 │ │ │ │ b 14284 <__cxa_atexit@plt+0x60d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r3, lr, #0, 4 │ │ │ │ - addseq r3, lr, #76, 4 @ 0xc0000004 │ │ │ │ + addseq r3, lr, #32, 4 │ │ │ │ + addseq r3, lr, #108, 4 @ 0xc0000006 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 17478 <__cxa_atexit@plt+0x92c4> │ │ │ │ ldr r3, [pc, #96] @ 17480 <__cxa_atexit@plt+0x92cc> │ │ │ │ @@ -9525,17 +9525,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - addseq r2, lr, #160, 30 @ 0x280 │ │ │ │ + addseq r2, lr, #192, 30 @ 0x300 │ │ │ │ andeq r0, r0, r6, ror #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 176f4 <__cxa_atexit@plt+0x9540> │ │ │ │ @@ -9551,16 +9551,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r3, #4] │ │ │ │ vstr d0, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r2, lr, #40, 30 @ 0xa0 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r2, lr, #72, 30 @ 0x120 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 17758 <__cxa_atexit@plt+0x95a4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -9573,24 +9573,24 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ stmib r3, {r1, r5} │ │ │ │ sub r8, r6, #3 │ │ │ │ mov r5, r2 │ │ │ │ - b 3efa80 <__cxa_atexit@plt+0x3e18cc> │ │ │ │ + b 3c1eac <__cxa_atexit@plt+0x3b3cf8> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcd4 │ │ │ │ - addseq r2, lr, #120, 28 @ 0x780 │ │ │ │ + addseq r2, lr, #152, 28 @ 0x980 │ │ │ │ addeq lr, r1, #92, 4 @ 0xc0000005 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 177cc <__cxa_atexit@plt+0x9618> │ │ │ │ ldr r2, [pc, #56] @ 177d4 <__cxa_atexit@plt+0x9620> │ │ │ │ @@ -9606,15 +9606,15 @@ │ │ │ │ b 177e8 <__cxa_atexit@plt+0x9634> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - addseq r2, lr, #8, 28 @ 0x80 │ │ │ │ + addseq r2, lr, #40, 28 @ 0x280 │ │ │ │ addeq lr, r1, #252, 2 @ 0x3f │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 17860 <__cxa_atexit@plt+0x96ac> │ │ │ │ mov r3, r7 │ │ │ │ @@ -9721,15 +9721,15 @@ │ │ │ │ b 179b4 <__cxa_atexit@plt+0x9800> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - addseq r2, lr, #60, 24 @ 0x3c00 │ │ │ │ + addseq r2, lr, #92, 24 @ 0x5c00 │ │ │ │ addeq lr, r1, #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 17a2c <__cxa_atexit@plt+0x9878> │ │ │ │ mov r3, r7 │ │ │ │ @@ -9856,110 +9856,110 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 17bf8 <__cxa_atexit@plt+0x9a44> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ cmp r0, #0 │ │ │ │ beq 17bf0 <__cxa_atexit@plt+0x9a3c> │ │ │ │ ldr r3, [pc, #44] @ 17c00 <__cxa_atexit@plt+0x9a4c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 17c04 <__cxa_atexit@plt+0x9a50> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 3efa88 <__cxa_atexit@plt+0x3e18d4> │ │ │ │ + b 3c1eb4 <__cxa_atexit@plt+0x3b3d00> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ addeq sp, r1, #236, 28 @ 0xec0 │ │ │ │ - addseq r2, lr, #240, 18 @ 0x3c0000 │ │ │ │ + addseq r2, lr, #16, 20 @ 0x10000 │ │ │ │ addeq sp, r1, #48, 30 @ 0xc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 17c60 <__cxa_atexit@plt+0x9aac> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ cmp r0, #0 │ │ │ │ beq 17c58 <__cxa_atexit@plt+0x9aa4> │ │ │ │ ldr r3, [pc, #44] @ 17c68 <__cxa_atexit@plt+0x9ab4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 17c6c <__cxa_atexit@plt+0x9ab8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 3efa90 <__cxa_atexit@plt+0x3e18dc> │ │ │ │ + b 3c1ebc <__cxa_atexit@plt+0x3b3d08> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ addeq sp, r1, #240, 28 @ 0xf00 │ │ │ │ - addseq r2, lr, #136, 18 @ 0x220000 │ │ │ │ + addseq r2, lr, #168, 18 @ 0x2a0000 │ │ │ │ addeq sp, r1, #52, 30 @ 0xd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 17cc8 <__cxa_atexit@plt+0x9b14> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ cmp r0, #0 │ │ │ │ beq 17cc0 <__cxa_atexit@plt+0x9b0c> │ │ │ │ ldr r3, [pc, #44] @ 17cd0 <__cxa_atexit@plt+0x9b1c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 17cd4 <__cxa_atexit@plt+0x9b20> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 3efa88 <__cxa_atexit@plt+0x3e18d4> │ │ │ │ + b 3c1eb4 <__cxa_atexit@plt+0x3b3d00> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ addeq sp, r1, #244, 28 @ 0xf40 │ │ │ │ - addseq r2, lr, #32, 18 @ 0x80000 │ │ │ │ + addseq r2, lr, #64, 18 @ 0x100000 │ │ │ │ addeq sp, r1, #36, 30 @ 0x90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 17d30 <__cxa_atexit@plt+0x9b7c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ cmp r0, #0 │ │ │ │ beq 17d28 <__cxa_atexit@plt+0x9b74> │ │ │ │ ldr r3, [pc, #44] @ 17d38 <__cxa_atexit@plt+0x9b84> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 17d3c <__cxa_atexit@plt+0x9b88> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 3efa90 <__cxa_atexit@plt+0x3e18dc> │ │ │ │ + b 3c1ebc <__cxa_atexit@plt+0x3b3d08> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ addeq sp, r1, #228, 28 @ 0xe40 │ │ │ │ - addseq r2, lr, #184, 16 @ 0xb80000 │ │ │ │ + addseq r2, lr, #216, 16 @ 0xd80000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 17d68 <__cxa_atexit@plt+0x9bb4> │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ @@ -10025,15 +10025,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - addseq r2, lr, #152, 14 @ 0x2600000 │ │ │ │ + addseq r2, lr, #184, 14 @ 0x2e00000 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 17e98 <__cxa_atexit@plt+0x9ce4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ @@ -10080,18 +10080,18 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - addseq r2, lr, #0, 14 │ │ │ │ + addseq r2, lr, #32, 14 @ 0x800000 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 17fc8 <__cxa_atexit@plt+0x9e14> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -10113,17 +10113,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - addseq r2, lr, #112, 12 @ 0x7000000 │ │ │ │ + addseq r2, lr, #144, 12 @ 0x9000000 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 18018 <__cxa_atexit@plt+0x9e64> │ │ │ │ @@ -10136,16 +10136,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r3, #4] │ │ │ │ vstr d0, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r2, lr, #4, 12 @ 0x400000 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r2, lr, #36, 12 @ 0x2400000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 18094 <__cxa_atexit@plt+0x9ee0> │ │ │ │ ldr r2, [pc, #88] @ 1809c <__cxa_atexit@plt+0x9ee8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -10168,15 +10168,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - addseq r2, lr, #92, 10 @ 0x17000000 │ │ │ │ + addseq r2, lr, #124, 10 @ 0x1f000000 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 180d4 <__cxa_atexit@plt+0x9f20> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ @@ -10223,18 +10223,18 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - addseq r2, lr, #196, 8 @ 0xc4000000 │ │ │ │ + addseq r2, lr, #228, 8 @ 0xe4000000 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 18204 <__cxa_atexit@plt+0xa050> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -10256,17 +10256,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - addseq r2, lr, #52, 8 @ 0x34000000 │ │ │ │ + addseq r2, lr, #84, 8 @ 0x54000000 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 18254 <__cxa_atexit@plt+0xa0a0> │ │ │ │ @@ -10279,16 +10279,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r3, #4] │ │ │ │ vstr d0, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r2, lr, #200, 6 @ 0x20000003 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r2, lr, #232, 6 @ 0xa0000003 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 182b4 <__cxa_atexit@plt+0xa100> │ │ │ │ ldr r2, [pc, #60] @ 182bc <__cxa_atexit@plt+0xa108> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -10304,15 +10304,15 @@ │ │ │ │ b 182cc <__cxa_atexit@plt+0xa118> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - addseq r2, lr, #32, 6 @ 0x80000000 │ │ │ │ + addseq r2, lr, #64, 6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r7, r7, #3 │ │ │ │ vldr d0, [r7] │ │ │ │ ldr r3, [pc, #132] @ 18360 <__cxa_atexit@plt+0xa1ac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -10343,17 +10343,17 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - addseq r2, lr, #228, 4 @ 0x4000000e │ │ │ │ + addseq r2, lr, #4, 6 @ 0x10000000 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 183bc <__cxa_atexit@plt+0xa208> │ │ │ │ @@ -10369,46 +10369,46 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r3, #4] │ │ │ │ vstr d0, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r2, lr, #96, 4 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r2, lr, #128, 4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 183fc <__cxa_atexit@plt+0xa248> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 18404 <__cxa_atexit@plt+0xa250> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3efa98 <__cxa_atexit@plt+0x3e18e4> │ │ │ │ + b 3c1ec4 <__cxa_atexit@plt+0x3b3d10> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r2, lr, #196, 2 @ 0x31 │ │ │ │ + addseq r2, lr, #228, 2 @ 0x39 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 18438 <__cxa_atexit@plt+0xa284> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 18440 <__cxa_atexit@plt+0xa28c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3efa98 <__cxa_atexit@plt+0x3e18e4> │ │ │ │ + b 3c1ec4 <__cxa_atexit@plt+0x3b3d10> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r2, lr, #136, 2 @ 0x22 │ │ │ │ + addseq r2, lr, #168, 2 @ 0x2a │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 18538 <__cxa_atexit@plt+0xa384> │ │ │ │ ldr r3, [pc, #244] @ 18554 <__cxa_atexit@plt+0xa3a0> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -10468,23 +10468,23 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #92 @ 0x5c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - addseq r2, lr, #72, 2 │ │ │ │ + addseq r2, lr, #104, 2 │ │ │ │ @ instruction: 0xfffff958 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ @ instruction: 0xfffffb6c │ │ │ │ - addseq r2, lr, #96, 2 │ │ │ │ + addseq r2, lr, #128, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #92 @ 0x5c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 18628 <__cxa_atexit@plt+0xa474> │ │ │ │ @@ -10524,21 +10524,21 @@ │ │ │ │ str r2, [r3, #40] @ 0x28 │ │ │ │ str r3, [r3, #44] @ 0x2c │ │ │ │ sub r7, r6, #7 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r3, #92 @ 0x5c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffff858 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ @ instruction: 0xfffffa6c │ │ │ │ - addseq r2, lr, #96 @ 0x60 │ │ │ │ + addseq r2, lr, #128 @ 0x80 │ │ │ │ addeq sp, r1, #152, 6 @ 0x60000002 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r6 │ │ │ │ sub r6, r5, #20 │ │ │ │ cmp fp, r6 │ │ │ │ @@ -10625,15 +10625,15 @@ │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ @ instruction: 0xfffff044 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ @ instruction: 0xfffff27c │ │ │ │ @ instruction: 0xfffff0a8 │ │ │ │ @ instruction: 0xfffff0b4 │ │ │ │ - addseq r1, lr, #116, 28 @ 0x740 │ │ │ │ + addseq r1, lr, #148, 28 @ 0x940 │ │ │ │ addeq sp, r1, #112, 4 │ │ │ │ addeq sp, r1, #28, 4 @ 0xc0000001 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 18804 <__cxa_atexit@plt+0xa650> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ @@ -10714,15 +10714,15 @@ │ │ │ │ bx r1 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ @ instruction: 0xffffeeb8 │ │ │ │ @ instruction: 0xffffef2c │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ @ instruction: 0xfffff0e8 │ │ │ │ @ instruction: 0xfffff0f4 │ │ │ │ - addseq r1, lr, #232, 24 @ 0xe800 │ │ │ │ + addseq r1, lr, #8, 26 @ 0x200 │ │ │ │ addeq sp, r1, #0, 2 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 1895c <__cxa_atexit@plt+0xa7a8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ @@ -10778,17 +10778,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 18a30 <__cxa_atexit@plt+0xa87c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - addseq r1, lr, #60, 24 @ 0x3c00 │ │ │ │ - addseq r1, lr, #168, 24 @ 0xa800 │ │ │ │ - addseq r1, lr, #152, 22 @ 0x26000 │ │ │ │ + addseq r1, lr, #92, 24 @ 0x5c00 │ │ │ │ + addseq r1, lr, #200, 24 @ 0xc800 │ │ │ │ + addseq r1, lr, #184, 22 @ 0x2e000 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #104] @ 18aac <__cxa_atexit@plt+0xa8f8> │ │ │ │ add r2, pc, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ vldr d0, [r7] │ │ │ │ mov r3, r5 │ │ │ │ @@ -10812,16 +10812,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 18ab4 <__cxa_atexit@plt+0xa900> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - addseq r1, lr, #168, 22 @ 0x2a000 │ │ │ │ - addseq r1, lr, #12, 22 @ 0x3000 │ │ │ │ + addseq r1, lr, #200, 22 @ 0x32000 │ │ │ │ + addseq r1, lr, #44, 22 @ 0xb000 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 18af4 <__cxa_atexit@plt+0xa940> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #3 │ │ │ │ vldr d0, [r7] │ │ │ │ @@ -10829,16 +10829,16 @@ │ │ │ │ ldr r7, [pc, #24] @ 18af8 <__cxa_atexit@plt+0xa944> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ vcmp.f64 d1, d0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ addgt r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ - addseq r1, lr, #104, 22 @ 0x1a000 │ │ │ │ - addseq r1, lr, #208, 20 @ 0xd0000 │ │ │ │ + addseq r1, lr, #136, 22 @ 0x22000 │ │ │ │ + addseq r1, lr, #240, 20 @ 0xf0000 │ │ │ │ addeq sp, r1, #16, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 18b94 <__cxa_atexit@plt+0xa9e0> │ │ │ │ ldr r2, [pc, #128] @ 18b9c <__cxa_atexit@plt+0xa9e8> │ │ │ │ @@ -10862,25 +10862,25 @@ │ │ │ │ bne 18b7c <__cxa_atexit@plt+0xa9c8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r9, [r7, #6] │ │ │ │ sub r5, r5, #8 │ │ │ │ - b 3efaa0 <__cxa_atexit@plt+0x3e18ec> │ │ │ │ + b 3c1ecc <__cxa_atexit@plt+0x3b3d18> │ │ │ │ ldr r7, [pc, #36] @ 18ba8 <__cxa_atexit@plt+0xa9f4> │ │ │ │ add r7, pc, r7 │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r0, [pc, #28] @ 18bac <__cxa_atexit@plt+0xa9f8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - addseq r1, lr, #140, 20 @ 0x8c000 │ │ │ │ + addseq r1, lr, #172, 20 @ 0xac000 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ addeq sp, r1, #144 @ 0x90 │ │ │ │ addeq sp, r1, #132 @ 0x84 │ │ │ │ addeq sp, r1, #92 @ 0x5c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #76] @ 18c10 <__cxa_atexit@plt+0xaa5c> │ │ │ │ @@ -10893,15 +10893,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 18bf8 <__cxa_atexit@plt+0xaa44> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r9, [r7, #6] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 3efaa0 <__cxa_atexit@plt+0x3e18ec> │ │ │ │ + b 3c1ecc <__cxa_atexit@plt+0x3b3d18> │ │ │ │ ldr r7, [pc, #20] @ 18c14 <__cxa_atexit@plt+0xaa60> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, #12] @ 18c18 <__cxa_atexit@plt+0xaa64> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @@ -10912,15 +10912,15 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 18c44 <__cxa_atexit@plt+0xaa90> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r9, [r7, #6] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 3efaa0 <__cxa_atexit@plt+0x3e18ec> │ │ │ │ + b 3c1ecc <__cxa_atexit@plt+0x3b3d18> │ │ │ │ ldr r7, [pc, #16] @ 18c5c <__cxa_atexit@plt+0xaaa8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, #8] @ 18c60 <__cxa_atexit@plt+0xaaac> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ addeq ip, r1, #200, 30 @ 0x320 │ │ │ │ @@ -10961,15 +10961,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [pc, #24] @ 18d0c <__cxa_atexit@plt+0xab58> │ │ │ │ add r9, pc, r9 │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - addseq r1, lr, #36, 18 @ 0x90000 │ │ │ │ + addseq r1, lr, #68, 18 @ 0x110000 │ │ │ │ addeq ip, r1, #56, 30 @ 0xe0 │ │ │ │ addeq ip, r1, #200, 28 @ 0xc80 │ │ │ │ addeq ip, r1, #4, 30 │ │ │ │ addeq ip, r1, #160, 28 @ 0xa00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ @@ -11020,25 +11020,25 @@ │ │ │ │ bne 18df4 <__cxa_atexit@plt+0xac40> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r9, [r7, #6] │ │ │ │ sub r5, r5, #8 │ │ │ │ - b 3efaa0 <__cxa_atexit@plt+0x3e18ec> │ │ │ │ + b 3c1ecc <__cxa_atexit@plt+0x3b3d18> │ │ │ │ ldr r7, [pc, #36] @ 18e20 <__cxa_atexit@plt+0xac6c> │ │ │ │ add r7, pc, r7 │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r0, [pc, #28] @ 18e24 <__cxa_atexit@plt+0xac70> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - addseq r1, lr, #20, 16 @ 0x140000 │ │ │ │ + addseq r1, lr, #52, 16 @ 0x340000 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ addeq ip, r1, #84, 26 @ 0x1500 │ │ │ │ addeq ip, r1, #72, 26 @ 0x1200 │ │ │ │ addeq ip, r1, #32, 26 @ 0x800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #76] @ 18e88 <__cxa_atexit@plt+0xacd4> │ │ │ │ @@ -11051,15 +11051,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 18e70 <__cxa_atexit@plt+0xacbc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r9, [r7, #6] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 3efaa0 <__cxa_atexit@plt+0x3e18ec> │ │ │ │ + b 3c1ecc <__cxa_atexit@plt+0x3b3d18> │ │ │ │ ldr r7, [pc, #20] @ 18e8c <__cxa_atexit@plt+0xacd8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, #12] @ 18e90 <__cxa_atexit@plt+0xacdc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @@ -11070,15 +11070,15 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 18ebc <__cxa_atexit@plt+0xad08> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r9, [r7, #6] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 3efaa0 <__cxa_atexit@plt+0x3e18ec> │ │ │ │ + b 3c1ecc <__cxa_atexit@plt+0x3b3d18> │ │ │ │ ldr r7, [pc, #16] @ 18ed4 <__cxa_atexit@plt+0xad20> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, #8] @ 18ed8 <__cxa_atexit@plt+0xad24> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ addeq ip, r1, #140, 24 @ 0x8c00 │ │ │ │ @@ -11119,15 +11119,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [pc, #24] @ 18f84 <__cxa_atexit@plt+0xadd0> │ │ │ │ add r9, pc, r9 │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - addseq r1, lr, #172, 12 @ 0xac00000 │ │ │ │ + addseq r1, lr, #204, 12 @ 0xcc00000 │ │ │ │ addeq ip, r1, #192, 24 @ 0xc000 │ │ │ │ addeq ip, r1, #120, 22 @ 0x1e000 │ │ │ │ addeq ip, r1, #180, 22 @ 0x2d000 │ │ │ │ addeq ip, r1, #80, 22 @ 0x14000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ @@ -11205,16 +11205,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ addeq ip, r1, #128, 22 @ 0x20000 │ │ │ │ @ instruction: 0xfffffae4 │ │ │ │ @ instruction: 0xfffffc44 │ │ │ │ @ instruction: 0xfffff628 │ │ │ │ - addseq r1, lr, #252, 10 @ 0x3f000000 │ │ │ │ - addseq r1, lr, #120, 10 @ 0x1e000000 │ │ │ │ + addseq r1, lr, #28, 12 @ 0x1c00000 │ │ │ │ + addseq r1, lr, #152, 10 @ 0x26000000 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 1911c <__cxa_atexit@plt+0xaf68> │ │ │ │ ldr r7, [pc, #192] @ 191b4 <__cxa_atexit@plt+0xb000> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [r3, #2] │ │ │ │ @@ -11259,20 +11259,20 @@ │ │ │ │ ldr r6, [pc, #24] @ 191b0 <__cxa_atexit@plt+0xaffc> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ mov fp, r8 │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffc48 │ │ │ │ @ instruction: 0xfffffda8 │ │ │ │ - addseq r1, lr, #100, 8 @ 0x64000000 │ │ │ │ + addseq r1, lr, #132, 8 @ 0x84000000 │ │ │ │ addeq ip, r1, #92, 20 @ 0x5c000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1922c <__cxa_atexit@plt+0xb078> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -11320,28 +11320,28 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, fp │ │ │ │ b 193f0 <__cxa_atexit@plt+0xb23c> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ ldr r6, [pc, #20] @ 192c0 <__cxa_atexit@plt+0xb10c> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffb38 │ │ │ │ @ instruction: 0xfffffc98 │ │ │ │ - addseq r1, lr, #84, 6 @ 0x50000001 │ │ │ │ + addseq r1, lr, #116, 6 @ 0xd0000001 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - addseq r1, lr, #48, 8 @ 0x30000000 │ │ │ │ + addseq r1, lr, #80, 8 @ 0x50000000 │ │ │ │ addeq ip, r1, #72, 18 @ 0x120000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 19314 <__cxa_atexit@plt+0xb160> │ │ │ │ ldr r3, [pc, #56] @ 19330 <__cxa_atexit@plt+0xb17c> │ │ │ │ @@ -11357,15 +11357,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - addseq r1, lr, #20, 6 @ 0x50000000 │ │ │ │ + addseq r1, lr, #52, 6 @ 0xd0000000 │ │ │ │ addeq ip, r1, #232, 16 @ 0xe80000 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #16] │ │ │ │ add r5, r5, #4 │ │ │ │ b 190dc <__cxa_atexit@plt+0xaf28> │ │ │ │ @@ -11399,18 +11399,18 @@ │ │ │ │ mov r7, fp │ │ │ │ b 193f0 <__cxa_atexit@plt+0xb23c> │ │ │ │ ldr r3, [pc, #28] @ 193ec <__cxa_atexit@plt+0xb238> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ @ instruction: 0xfffffa00 │ │ │ │ @ instruction: 0xfffffb60 │ │ │ │ - addseq r1, lr, #28, 4 @ 0xc0000001 │ │ │ │ + addseq r1, lr, #60, 4 @ 0xc0000003 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1948c <__cxa_atexit@plt+0xb2d8> │ │ │ │ ldr r2, [pc, #180] @ 194c0 <__cxa_atexit@plt+0xb30c> │ │ │ │ @@ -11455,19 +11455,19 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - addseq r1, lr, #28, 2 │ │ │ │ + addseq r1, lr, #60, 2 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - addseq r1, lr, #212, 2 @ 0x35 │ │ │ │ + addseq r1, lr, #244, 2 @ 0x3d │ │ │ │ addeq ip, r1, #24, 10 @ 0x6000000 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 19538 <__cxa_atexit@plt+0xb384> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -11494,18 +11494,18 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r1, lr, #112 @ 0x70 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r1, lr, #144 @ 0x90 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - addseq r1, lr, #36, 2 │ │ │ │ + addseq r1, lr, #68, 2 │ │ │ │ addeq ip, r1, #128, 8 @ 0x80000000 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 195b0 <__cxa_atexit@plt+0xb3fc> │ │ │ │ ldr r3, [pc, #68] @ 195cc <__cxa_atexit@plt+0xb418> │ │ │ │ @@ -11524,15 +11524,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - addseq r1, lr, #120 @ 0x78 │ │ │ │ + addseq r1, lr, #152 @ 0x98 │ │ │ │ addeq ip, r1, #20, 8 @ 0x14000000 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r3, [r5, #12] │ │ │ │ str r7, [r5, #16] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -11600,15 +11600,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ vstr d8, [r5, #-28] @ 0xffffffe4 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ strheq r0, [r0], -ip │ │ │ │ addeq ip, r1, #120, 10 @ 0x1e000000 │ │ │ │ - addseq r0, lr, #160, 30 @ 0x280 │ │ │ │ + addseq r0, lr, #192, 30 @ 0x300 │ │ │ │ andeq r0, r0, r7, ror #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ vldr d0, [r5, #4] │ │ │ │ vldr d1, [r5, #16] │ │ │ │ add r7, r7, #3 │ │ │ │ vldr d2, [r7] │ │ │ │ vadd.f64 d1, d1, d2 │ │ │ │ @@ -11626,15 +11626,15 @@ │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ tst r7, #3 │ │ │ │ beq 1975c <__cxa_atexit@plt+0xb5a8> │ │ │ │ b 19774 <__cxa_atexit@plt+0xb5c0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - addseq r0, lr, #252, 28 @ 0xfc0 │ │ │ │ + addseq r0, lr, #28, 30 @ 0x70 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r7, r7, #3 │ │ │ │ vldr d0, [r7] │ │ │ │ ldr r2, [pc, #156] @ 19820 <__cxa_atexit@plt+0xb66c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -11674,16 +11674,16 @@ │ │ │ │ ldr r7, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - addseq r0, lr, #116, 28 @ 0x740 │ │ │ │ - addseq r0, lr, #60, 28 @ 0x3c0 │ │ │ │ + addseq r0, lr, #148, 28 @ 0x940 │ │ │ │ + addseq r0, lr, #92, 28 @ 0x5c0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ vldr d1, [r5, #4] │ │ │ │ add r7, r7, #3 │ │ │ │ vldr d0, [r7] │ │ │ │ vcmp.f64 d1, d0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ @@ -11714,16 +11714,16 @@ │ │ │ │ addls r7, r7, #4 │ │ │ │ ldr r7, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - addseq r0, lr, #148, 26 @ 0x2500 │ │ │ │ - addseq r0, lr, #216, 26 @ 0x3600 │ │ │ │ + addseq r0, lr, #180, 26 @ 0x2d00 │ │ │ │ + addseq r0, lr, #248, 26 @ 0x3e00 │ │ │ │ andeq r0, r0, r6, ror #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ vldr d0, [r5, #-12] │ │ │ │ vldr d1, [r5, #-24] @ 0xffffffe8 │ │ │ │ vldr d2, [r7] │ │ │ │ @@ -11731,15 +11731,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1990c <__cxa_atexit@plt+0xb758> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ vcmp.f64 d0, d1 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ addls r7, r7, #4 │ │ │ │ ldr r7, [r7] │ │ │ │ bx r0 │ │ │ │ - addseq r0, lr, #64, 26 @ 0x1000 │ │ │ │ + addseq r0, lr, #96, 26 @ 0x1800 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 19980 <__cxa_atexit@plt+0xb7cc> │ │ │ │ ldr r3, [pc, #96] @ 19990 <__cxa_atexit@plt+0xb7dc> │ │ │ │ @@ -11916,15 +11916,15 @@ │ │ │ │ sub lr, r5, #20 │ │ │ │ stm lr, {r8, r9, sl} │ │ │ │ vstr d8, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ sub r5, r5, #28 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - addseq r0, lr, #180, 20 @ 0xb4000 │ │ │ │ + addseq r0, lr, #212, 20 @ 0xd4000 │ │ │ │ addeq ip, r1, #136 @ 0x88 │ │ │ │ andeq r0, r0, r8, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ vldr d0, [r5, #4] │ │ │ │ vldr d1, [r5, #12] │ │ │ │ add r7, r7, #3 │ │ │ │ vldr d2, [r7] │ │ │ │ @@ -11967,15 +11967,15 @@ │ │ │ │ b 19d6c <__cxa_atexit@plt+0xbbb8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - addseq r0, lr, #8, 20 @ 0x8000 │ │ │ │ + addseq r0, lr, #40, 20 @ 0x28000 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ add r7, r7, #3 │ │ │ │ vldr d0, [r7] │ │ │ │ ldr r2, [pc, #68] @ 19d20 <__cxa_atexit@plt+0xbb6c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -12048,17 +12048,17 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 19e08 <__cxa_atexit@plt+0xbc54> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - addseq r0, lr, #84, 16 @ 0x540000 │ │ │ │ - addseq r0, lr, #156, 16 @ 0x9c0000 │ │ │ │ - addseq r0, lr, #188, 14 @ 0x2f00000 │ │ │ │ + addseq r0, lr, #116, 16 @ 0x740000 │ │ │ │ + addseq r0, lr, #188, 16 @ 0xbc0000 │ │ │ │ + addseq r0, lr, #220, 14 @ 0x3700000 │ │ │ │ andeq r0, r0, r5, ror #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ vldr d0, [r5, #-8] │ │ │ │ vldr d1, [r5, #-20] @ 0xffffffec │ │ │ │ vldr d2, [r7] │ │ │ │ @@ -12068,16 +12068,16 @@ │ │ │ │ ldr r7, [pc, #24] @ 19e54 <__cxa_atexit@plt+0xbca0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ vcmp.f64 d0, d1 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ addgt r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ - addseq r0, lr, #252, 14 @ 0x3f00000 │ │ │ │ - addseq r0, lr, #116, 14 @ 0x1d00000 │ │ │ │ + addseq r0, lr, #28, 16 @ 0x1c0000 │ │ │ │ + addseq r0, lr, #148, 14 @ 0x2500000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 19f08 <__cxa_atexit@plt+0xbd54> │ │ │ │ ldr r3, [pc, #160] @ 19f18 <__cxa_atexit@plt+0xbd64> │ │ │ │ @@ -12273,15 +12273,15 @@ │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ beq 1a188 <__cxa_atexit@plt+0xbfd4> │ │ │ │ ldr r3, [r8, #7] │ │ │ │ ldr r9, [r8, #15] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3efab0 <__cxa_atexit@plt+0x3e18fc> │ │ │ │ + b 3c1edc <__cxa_atexit@plt+0x3b3d28> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1a1ac <__cxa_atexit@plt+0xbff8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -12289,15 +12289,15 @@ │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ addeq fp, r1, #192, 20 @ 0xc0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r9, [r7, #15] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 3efab0 <__cxa_atexit@plt+0x3e18fc> │ │ │ │ + b 3c1edc <__cxa_atexit@plt+0x3b3d28> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1a218 <__cxa_atexit@plt+0xc064> │ │ │ │ ldr r3, [pc, #64] @ 1a228 <__cxa_atexit@plt+0xc074> │ │ │ │ @@ -12305,15 +12305,15 @@ │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ beq 1a208 <__cxa_atexit@plt+0xc054> │ │ │ │ ldr r3, [r8, #3] │ │ │ │ ldr r9, [r8, #11] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3efab0 <__cxa_atexit@plt+0x3e18fc> │ │ │ │ + b 3c1edc <__cxa_atexit@plt+0x3b3d28> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1a22c <__cxa_atexit@plt+0xc078> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -12321,15 +12321,15 @@ │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ addeq fp, r1, #68, 20 @ 0x44000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #11] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 3efab0 <__cxa_atexit@plt+0x3e18fc> │ │ │ │ + b 3c1edc <__cxa_atexit@plt+0x3b3d28> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -12342,15 +12342,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1a29c <__cxa_atexit@plt+0xc0e8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - addseq r0, lr, #204, 6 @ 0x30000003 │ │ │ │ + addseq r0, lr, #236, 6 @ 0xb0000003 │ │ │ │ addeq fp, r1, #224, 18 @ 0x380000 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -12366,15 +12366,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1a2fc <__cxa_atexit@plt+0xc148> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - addseq r0, lr, #88, 6 @ 0x60000001 │ │ │ │ + addseq r0, lr, #120, 6 @ 0xe0000001 │ │ │ │ addeq fp, r1, #132, 18 @ 0x210000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -12388,41 +12388,41 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1a354 <__cxa_atexit@plt+0xc1a0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - addseq r0, lr, #24, 6 @ 0x60000000 │ │ │ │ + addseq r0, lr, #56, 6 @ 0xe0000000 │ │ │ │ addeq fp, r1, #48, 18 @ 0xc0000 │ │ │ │ - rsbeq r1, r8, #64, 22 @ 0x10000 │ │ │ │ + rsbeq r1, r8, #0, 30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - rsbeq r1, r8, #100, 22 @ 0x19000 │ │ │ │ + rsbeq r1, r8, #36, 30 @ 0x90 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - rsbeq r1, r8, #136, 22 @ 0x22000 │ │ │ │ + rsbeq r1, r8, #72, 30 @ 0x120 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - rsbeq r1, r8, #179200 @ 0x2bc00 │ │ │ │ + rsbeq r1, r8, #444 @ 0x1bc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - rsbeq r1, r8, #219136 @ 0x35800 │ │ │ │ + rsbeq r1, r8, #600 @ 0x258 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -12433,15 +12433,15 @@ │ │ │ │ bhi 1a408 <__cxa_atexit@plt+0xc254> │ │ │ │ ldr r3, [pc, #40] @ 1a41c <__cxa_atexit@plt+0xc268> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 1a420 <__cxa_atexit@plt+0xc26c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #2 │ │ │ │ - b 11aa84 <__cxa_atexit@plt+0x10c8d0> │ │ │ │ + b d9eb04 <__cxa_atexit@plt+0xd90950> │ │ │ │ ldr r7, [pc, #20] @ 1a424 <__cxa_atexit@plt+0xc270> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ addeq fp, r1, #152, 16 @ 0x980000 │ │ │ │ @@ -12449,46 +12449,46 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 1a444 <__cxa_atexit@plt+0xc290> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - addseq r0, lr, #12, 4 @ 0xc0000000 │ │ │ │ + addseq r0, lr, #44, 4 @ 0xc0000002 │ │ │ │ addeq fp, r1, #80, 16 @ 0x500000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1a484 <__cxa_atexit@plt+0xc2d0> │ │ │ │ ldr r3, [pc, #40] @ 1a498 <__cxa_atexit@plt+0xc2e4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 1a49c <__cxa_atexit@plt+0xc2e8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #2 │ │ │ │ - b 11aa84 <__cxa_atexit@plt+0x10c8d0> │ │ │ │ + b d9eb04 <__cxa_atexit@plt+0xd90950> │ │ │ │ ldr r7, [pc, #20] @ 1a4a0 <__cxa_atexit@plt+0xc2ec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ addeq fp, r1, #28, 16 @ 0x1c0000 │ │ │ │ addeq fp, r1, #24, 16 @ 0x180000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - b 3efab8 <__cxa_atexit@plt+0x3e1904> │ │ │ │ + b 3c1ee4 <__cxa_atexit@plt+0x3b3d30> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - b 3efab8 <__cxa_atexit@plt+0x3e1904> │ │ │ │ + b 3c1ee4 <__cxa_atexit@plt+0x3b3d30> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -12505,25 +12505,25 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ ldr r3, [pc, #48] @ 1a54c <__cxa_atexit@plt+0xc398> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 1dde0c <__cxa_atexit@plt+0x1cfc58> │ │ │ │ + b e61e8c <__cxa_atexit@plt+0xe53cd8> │ │ │ │ ldr r7, [pc, #32] @ 1a550 <__cxa_atexit@plt+0xc39c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - addseq r0, lr, #92, 2 │ │ │ │ + addseq r0, lr, #124, 2 │ │ │ │ + addseq r0, lr, #248 @ 0xf8 │ │ │ │ addseq r0, lr, #216 @ 0xd8 │ │ │ │ - addseq r0, lr, #184 @ 0xb8 │ │ │ │ - addseq r0, lr, #220 @ 0xdc │ │ │ │ + addseq r0, lr, #252 @ 0xfc │ │ │ │ addeq fp, r1, #56, 16 @ 0x380000 │ │ │ │ ldm r5, {r8, r9, sl} │ │ │ │ add lr, r5, #12 │ │ │ │ vldmia lr, {s16-s19} │ │ │ │ add r5, r5, #28 │ │ │ │ b 1a580 <__cxa_atexit@plt+0xc3cc> │ │ │ │ @ instruction: 0xffffffd4 │ │ │ │ @@ -12564,23 +12564,23 @@ │ │ │ │ sub r6, r6, r5 │ │ │ │ subs r0, r0, r6 │ │ │ │ sbc r1, r1, #0 │ │ │ │ strd r0, [r2, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ vmov.f32 s0, s16 │ │ │ │ vmov.f32 s1, s18 │ │ │ │ vmov.f32 s2, s20 │ │ │ │ vmov.f32 s3, s22 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -12607,15 +12607,15 @@ │ │ │ │ str r8, [r5, #-28]! @ 0xffffffe4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add lr, r5, #12 │ │ │ │ vstmia lr, {s16-s19} │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - addseq r0, lr, #160 @ 0xa0 │ │ │ │ + addseq r0, lr, #192 @ 0xc0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ addeq fp, r1, #240, 12 @ 0xf000000 │ │ │ │ addeq fp, r1, #176, 12 @ 0xb000000 │ │ │ │ andeq r0, r0, r7, lsl #30 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r4, #812] @ 0x32c │ │ │ │ @@ -12638,23 +12638,23 @@ │ │ │ │ ldrd r2, [r5, #72] @ 0x48 │ │ │ │ sub r6, r6, r4 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r3, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ vmov.f32 s0, s16 │ │ │ │ vmov.f32 s1, s18 │ │ │ │ vmov.f32 s2, s20 │ │ │ │ vmov.f32 s3, s22 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -12744,23 +12744,23 @@ │ │ │ │ sub r6, r6, r5 │ │ │ │ subs r0, r0, r6 │ │ │ │ sbc r1, r1, #0 │ │ │ │ strd r0, [r3, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ vldr s2, [pc, #116] @ 1a964 <__cxa_atexit@plt+0xc7b0> │ │ │ │ vldr s3, [pc, #116] @ 1a968 <__cxa_atexit@plt+0xc7b4> │ │ │ │ vmov.f32 s0, s18 │ │ │ │ vmov.f32 s1, s16 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -12780,15 +12780,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00800000 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - addseq pc, sp, #200, 26 @ 0x3200 │ │ │ │ + addseq pc, sp, #232, 26 @ 0x3a00 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ addeq fp, r1, #244, 6 @ 0xd0000003 │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r4, #812] @ 0x32c │ │ │ │ ldr r3, [pc, #208] @ 1aa64 <__cxa_atexit@plt+0xc8b0> │ │ │ │ @@ -12808,23 +12808,23 @@ │ │ │ │ ldrd r2, [r5, #72] @ 0x48 │ │ │ │ sub r6, r6, r4 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r3, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ vldr s2, [pc, #108] @ 1aa5c <__cxa_atexit@plt+0xc8a8> │ │ │ │ vldr s3, [pc, #108] @ 1aa60 <__cxa_atexit@plt+0xc8ac> │ │ │ │ vmov.f32 s0, s18 │ │ │ │ vmov.f32 s1, s16 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -12855,18 +12855,18 @@ │ │ │ │ ldr r3, [pc, #28] @ 1aaa4 <__cxa_atexit@plt+0xc8f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #20] @ 1aaa8 <__cxa_atexit@plt+0xc8f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r5, #-16] │ │ │ │ add r9, r3, #3 │ │ │ │ - b a7cfc <__cxa_atexit@plt+0x99b48> │ │ │ │ - addseq pc, sp, #120, 22 @ 0x1e000 │ │ │ │ - addseq pc, sp, #112, 22 @ 0x1c000 │ │ │ │ - addseq pc, sp, #192, 22 @ 0x30000 │ │ │ │ + b d2bd7c <__cxa_atexit@plt+0xd1dbc8> │ │ │ │ + addseq pc, sp, #152, 22 @ 0x26000 │ │ │ │ + addseq pc, sp, #144, 22 @ 0x24000 │ │ │ │ + addseq pc, sp, #224, 22 @ 0x38000 │ │ │ │ addeq fp, r1, #216, 4 @ 0x8000000d │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1ab30 <__cxa_atexit@plt+0xc97c> │ │ │ │ @@ -12930,15 +12930,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #12 │ │ │ │ cmp fp, sl │ │ │ │ bhi 1ac18 <__cxa_atexit@plt+0xca64> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ cmp r0, #0 │ │ │ │ beq 1ac10 <__cxa_atexit@plt+0xca5c> │ │ │ │ ldr r3, [pc, #68] @ 1ac20 <__cxa_atexit@plt+0xca6c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #64] @ 1ac24 <__cxa_atexit@plt+0xca70> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ @@ -12947,23 +12947,23 @@ │ │ │ │ ldr r5, [pc, #48] @ 1ac28 <__cxa_atexit@plt+0xca74> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r5, [pc, #40] @ 1ac2c <__cxa_atexit@plt+0xca78> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 13a998 <__cxa_atexit@plt+0x12c7e4> │ │ │ │ + b dbea18 <__cxa_atexit@plt+0xdb0864> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - addseq pc, sp, #232, 18 @ 0x3a0000 │ │ │ │ - addseq pc, sp, #96, 20 @ 0x60000 │ │ │ │ - addseq pc, sp, #88, 20 @ 0x58000 │ │ │ │ + addseq pc, sp, #8, 20 @ 0x8000 │ │ │ │ + addseq pc, sp, #128, 20 @ 0x80000 │ │ │ │ + addseq pc, sp, #120, 20 @ 0x78000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1ac64 <__cxa_atexit@plt+0xcab0> │ │ │ │ @@ -12971,25 +12971,25 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efad0 <__cxa_atexit@plt+0x3e191c> │ │ │ │ - addseq pc, sp, #12, 20 @ 0xc000 │ │ │ │ + b 3c1efc <__cxa_atexit@plt+0x3b3d48> │ │ │ │ + addseq pc, sp, #44, 20 @ 0x2c000 │ │ │ │ addeq fp, r1, #128, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #20 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 1ad10 <__cxa_atexit@plt+0xcb5c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ cmp r0, #0 │ │ │ │ beq 1ad08 <__cxa_atexit@plt+0xcb54> │ │ │ │ ldr r3, [pc, #112] @ 1ad18 <__cxa_atexit@plt+0xcb64> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr lr, [pc, #108] @ 1ad1c <__cxa_atexit@plt+0xcb68> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [pc, #104] @ 1ad20 <__cxa_atexit@plt+0xcb6c> │ │ │ │ @@ -13009,26 +13009,26 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ ldr r5, [pc, #56] @ 1ad30 <__cxa_atexit@plt+0xcb7c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 1dab2c <__cxa_atexit@plt+0x1cc978> │ │ │ │ + b e5ebac <__cxa_atexit@plt+0xe509f8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - addseq pc, sp, #28, 18 @ 0x70000 │ │ │ │ - addseq pc, sp, #164, 18 @ 0x290000 │ │ │ │ - addseq pc, sp, #160, 18 @ 0x280000 │ │ │ │ - addseq pc, sp, #120, 18 @ 0x1e0000 │ │ │ │ - addseq pc, sp, #124, 18 @ 0x1f0000 │ │ │ │ - addseq pc, sp, #116, 18 @ 0x1d0000 │ │ │ │ + addseq pc, sp, #60, 18 @ 0xf0000 │ │ │ │ + addseq pc, sp, #196, 18 @ 0x310000 │ │ │ │ + addseq pc, sp, #192, 18 @ 0x300000 │ │ │ │ + addseq pc, sp, #152, 18 @ 0x260000 │ │ │ │ + addseq pc, sp, #156, 18 @ 0x270000 │ │ │ │ + addseq pc, sp, #148, 18 @ 0x250000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1ad68 <__cxa_atexit@plt+0xcbb4> │ │ │ │ @@ -13036,25 +13036,25 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efad0 <__cxa_atexit@plt+0x3e191c> │ │ │ │ - addseq pc, sp, #8, 18 @ 0x20000 │ │ │ │ + b 3c1efc <__cxa_atexit@plt+0x3b3d48> │ │ │ │ + addseq pc, sp, #40, 18 @ 0xa0000 │ │ │ │ addeq fp, r1, #124 @ 0x7c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #20 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 1ae14 <__cxa_atexit@plt+0xcc60> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ cmp r0, #0 │ │ │ │ beq 1ae0c <__cxa_atexit@plt+0xcc58> │ │ │ │ ldr r3, [pc, #112] @ 1ae1c <__cxa_atexit@plt+0xcc68> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr lr, [pc, #108] @ 1ae20 <__cxa_atexit@plt+0xcc6c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [pc, #104] @ 1ae24 <__cxa_atexit@plt+0xcc70> │ │ │ │ @@ -13074,26 +13074,26 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ ldr r5, [pc, #56] @ 1ae34 <__cxa_atexit@plt+0xcc80> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 1dab2c <__cxa_atexit@plt+0x1cc978> │ │ │ │ + b e5ebac <__cxa_atexit@plt+0xe509f8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - addseq pc, sp, #24, 16 @ 0x180000 │ │ │ │ - addseq pc, sp, #160, 16 @ 0xa00000 │ │ │ │ - addseq pc, sp, #168, 16 @ 0xa80000 │ │ │ │ - addseq pc, sp, #116, 16 @ 0x740000 │ │ │ │ - addseq pc, sp, #120, 16 @ 0x780000 │ │ │ │ - addseq pc, sp, #112, 16 @ 0x700000 │ │ │ │ + addseq pc, sp, #56, 16 @ 0x380000 │ │ │ │ + addseq pc, sp, #192, 16 @ 0xc00000 │ │ │ │ + addseq pc, sp, #200, 16 @ 0xc80000 │ │ │ │ + addseq pc, sp, #148, 16 @ 0x940000 │ │ │ │ + addseq pc, sp, #152, 16 @ 0x980000 │ │ │ │ + addseq pc, sp, #144, 16 @ 0x900000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1ae6c <__cxa_atexit@plt+0xccb8> │ │ │ │ @@ -13101,25 +13101,25 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efad0 <__cxa_atexit@plt+0x3e191c> │ │ │ │ - addseq pc, sp, #4, 16 @ 0x40000 │ │ │ │ + b 3c1efc <__cxa_atexit@plt+0x3b3d48> │ │ │ │ + addseq pc, sp, #36, 16 @ 0x240000 │ │ │ │ addeq sl, r1, #168, 30 @ 0x2a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #12 │ │ │ │ cmp fp, sl │ │ │ │ bhi 1aeec <__cxa_atexit@plt+0xcd38> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ cmp r0, #0 │ │ │ │ beq 1aee4 <__cxa_atexit@plt+0xcd30> │ │ │ │ ldr r3, [pc, #68] @ 1aef4 <__cxa_atexit@plt+0xcd40> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #64] @ 1aef8 <__cxa_atexit@plt+0xcd44> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ @@ -13128,23 +13128,23 @@ │ │ │ │ ldr r5, [pc, #48] @ 1aefc <__cxa_atexit@plt+0xcd48> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r5, [pc, #40] @ 1af00 <__cxa_atexit@plt+0xcd4c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 13435c <__cxa_atexit@plt+0x1261a8> │ │ │ │ + b db83dc <__cxa_atexit@plt+0xdaa228> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - addseq pc, sp, #20, 14 @ 0x500000 │ │ │ │ - addseq pc, sp, #168, 14 @ 0x2a00000 │ │ │ │ - addseq pc, sp, #132, 14 @ 0x2100000 │ │ │ │ + addseq pc, sp, #52, 14 @ 0xd00000 │ │ │ │ + addseq pc, sp, #200, 14 @ 0x3200000 │ │ │ │ + addseq pc, sp, #164, 14 @ 0x2900000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1af38 <__cxa_atexit@plt+0xcd84> │ │ │ │ @@ -13152,71 +13152,71 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efad0 <__cxa_atexit@plt+0x3e191c> │ │ │ │ - addseq pc, sp, #56, 14 @ 0xe00000 │ │ │ │ + b 3c1efc <__cxa_atexit@plt+0x3b3d48> │ │ │ │ + addseq pc, sp, #88, 14 @ 0x1600000 │ │ │ │ addeq sl, r1, #0, 30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 1afa0 <__cxa_atexit@plt+0xcdec> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ cmp r0, #0 │ │ │ │ beq 1af98 <__cxa_atexit@plt+0xcde4> │ │ │ │ ldr r3, [pc, #44] @ 1afa8 <__cxa_atexit@plt+0xcdf4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 1afac <__cxa_atexit@plt+0xcdf8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 3efad8 <__cxa_atexit@plt+0x3e1924> │ │ │ │ + b 3c1f04 <__cxa_atexit@plt+0x3b3d50> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ addeq sl, r1, #216, 26 @ 0x3600 │ │ │ │ - addseq pc, sp, #72, 12 @ 0x4800000 │ │ │ │ + addseq pc, sp, #104, 12 @ 0x6800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 1b010 <__cxa_atexit@plt+0xce5c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ cmp r0, #0 │ │ │ │ beq 1b008 <__cxa_atexit@plt+0xce54> │ │ │ │ ldr r3, [pc, #56] @ 1b018 <__cxa_atexit@plt+0xce64> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ 1b01c <__cxa_atexit@plt+0xce68> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #36] @ 1b020 <__cxa_atexit@plt+0xce6c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #3 │ │ │ │ mov r5, r9 │ │ │ │ - b 1d8098 <__cxa_atexit@plt+0x1c9ee4> │ │ │ │ + b e5c118 <__cxa_atexit@plt+0xe4df64> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - addseq pc, sp, #228, 10 @ 0x39000000 │ │ │ │ - addseq pc, sp, #124, 12 @ 0x7c00000 │ │ │ │ + addseq pc, sp, #4, 12 @ 0x400000 │ │ │ │ + addseq pc, sp, #156, 12 @ 0x9c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1b058 <__cxa_atexit@plt+0xcea4> │ │ │ │ @@ -13224,16 +13224,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - addseq pc, sp, #52, 12 @ 0x3400000 │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq pc, sp, #84, 12 @ 0x5400000 │ │ │ │ addeq sl, r1, #240, 26 @ 0x3c00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b0ec <__cxa_atexit@plt+0xcf38> │ │ │ │ ldr r2, [pc, #108] @ 1b0f4 <__cxa_atexit@plt+0xcf40> │ │ │ │ @@ -13262,15 +13262,15 @@ │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r0, [pc, #24] @ 1b100 <__cxa_atexit@plt+0xcf4c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - addseq pc, sp, #32, 10 @ 0x8000000 │ │ │ │ + addseq pc, sp, #64, 10 @ 0x10000000 │ │ │ │ addeq sl, r1, #132, 26 @ 0x2100 │ │ │ │ addeq sl, r1, #120, 26 @ 0x1e00 │ │ │ │ addeq sl, r1, #84, 26 @ 0x1500 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -13293,15 +13293,15 @@ │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b178 <__cxa_atexit@plt+0xcfc4> │ │ │ │ ldr r3, [pc, #24] @ 1b188 <__cxa_atexit@plt+0xcfd4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 81d308 <__cxa_atexit@plt+0x80f154> │ │ │ │ + b cf080 <__cxa_atexit@plt+0xc0ecc> │ │ │ │ ldr r7, [pc, #12] @ 1b18c <__cxa_atexit@plt+0xcfd8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ addeq sl, r1, #112, 26 @ 0x1c00 │ │ │ │ addeq sl, r1, #72, 26 @ 0x1200 │ │ │ │ @@ -13327,22 +13327,22 @@ │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ ldr r3, [pc, #40] @ 1b214 <__cxa_atexit@plt+0xd060> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #32] @ 1b218 <__cxa_atexit@plt+0xd064> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #137 @ 0x89 │ │ │ │ - b 1de97c <__cxa_atexit@plt+0x1d07c8> │ │ │ │ + b e629fc <__cxa_atexit@plt+0xe54848> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - addseq pc, sp, #20, 8 @ 0x14000000 │ │ │ │ - addseq pc, sp, #12, 8 @ 0xc000000 │ │ │ │ - addseq pc, sp, #208, 6 @ 0x40000003 │ │ │ │ + addseq pc, sp, #52, 8 @ 0x34000000 │ │ │ │ + addseq pc, sp, #44, 8 @ 0x2c000000 │ │ │ │ + addseq pc, sp, #240, 6 @ 0xc0000003 │ │ │ │ addeq sl, r1, #188, 24 @ 0xbc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [pc, #72] @ 1b278 <__cxa_atexit@plt+0xd0c4> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r2, #8] │ │ │ │ @@ -13357,19 +13357,19 @@ │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ ldr r3, [pc, #28] @ 1b280 <__cxa_atexit@plt+0xd0cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #20] @ 1b284 <__cxa_atexit@plt+0xd0d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #137 @ 0x89 │ │ │ │ - b 1de97c <__cxa_atexit@plt+0x1d07c8> │ │ │ │ + b e629fc <__cxa_atexit@plt+0xe54848> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - addseq pc, sp, #156, 6 @ 0x70000002 │ │ │ │ - addseq pc, sp, #148, 6 @ 0x50000002 │ │ │ │ - addseq pc, sp, #88, 6 @ 0x60000001 │ │ │ │ + addseq pc, sp, #188, 6 @ 0xf0000002 │ │ │ │ + addseq pc, sp, #180, 6 @ 0xd0000002 │ │ │ │ + addseq pc, sp, #120, 6 @ 0xe0000001 │ │ │ │ addeq sl, r1, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ 1b2bc <__cxa_atexit@plt+0xd108> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #28] @ 1b2c0 <__cxa_atexit@plt+0xd10c> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -13399,21 +13399,21 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ stm r5, {r2, r3} │ │ │ │ ldr r2, [pc, #36] @ 1b334 <__cxa_atexit@plt+0xd180> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r0, r2, r3} │ │ │ │ sub r8, r6, #2 │ │ │ │ - b 3efae8 <__cxa_atexit@plt+0x3e1934> │ │ │ │ + b 3c1f14 <__cxa_atexit@plt+0x3b3d60> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffffd78 │ │ │ │ - addseq pc, sp, #200, 4 @ 0x8000000c │ │ │ │ + addseq pc, sp, #232, 4 @ 0x8000000e │ │ │ │ addeq sl, r1, #112, 22 @ 0x1c000 │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1b364 <__cxa_atexit@plt+0xd1b0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #20] @ 1b368 <__cxa_atexit@plt+0xd1b4> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -13430,15 +13430,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 1b39c <__cxa_atexit@plt+0xd1e8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #20] @ 1b3a0 <__cxa_atexit@plt+0xd1ec> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #1 │ │ │ │ - b 3efae8 <__cxa_atexit@plt+0x3e1934> │ │ │ │ + b 3c1f14 <__cxa_atexit@plt+0x3b3d60> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ addeq sl, r1, #96, 20 @ 0x60000 │ │ │ │ addeq sl, r1, #244, 20 @ 0xf4000 │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1b3d0 <__cxa_atexit@plt+0xd21c> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -13457,15 +13457,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 1b408 <__cxa_atexit@plt+0xd254> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #20] @ 1b40c <__cxa_atexit@plt+0xd258> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #1 │ │ │ │ - b 3efae8 <__cxa_atexit@plt+0x3e1934> │ │ │ │ + b 3c1f14 <__cxa_atexit@plt+0x3b3d60> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ addeq sl, r1, #244, 18 @ 0x3d0000 │ │ │ │ addeq sl, r1, #120, 20 @ 0x78000 │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1b43c <__cxa_atexit@plt+0xd288> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -13484,15 +13484,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 1b474 <__cxa_atexit@plt+0xd2c0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #20] @ 1b478 <__cxa_atexit@plt+0xd2c4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #1 │ │ │ │ - b 3efae8 <__cxa_atexit@plt+0x3e1934> │ │ │ │ + b 3c1f14 <__cxa_atexit@plt+0x3b3d60> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ addeq sl, r1, #92, 18 @ 0x170000 │ │ │ │ addeq sl, r1, #252, 18 @ 0x3f0000 │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ ldr r3, [pc, #76] @ 1b4e0 <__cxa_atexit@plt+0xd32c> │ │ │ │ @@ -13513,15 +13513,15 @@ │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r0, [pc, #28] @ 1b4f0 <__cxa_atexit@plt+0xd33c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - addseq pc, sp, #216, 2 @ 0x36 │ │ │ │ + addseq pc, sp, #248, 2 @ 0x3e │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ addeq sl, r1, #172, 18 @ 0x2b0000 │ │ │ │ addeq sl, r1, #156, 18 @ 0x270000 │ │ │ │ addeq sl, r1, #116, 18 @ 0x1d0000 │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 1b528 <__cxa_atexit@plt+0xd374> │ │ │ │ @@ -13560,15 +13560,15 @@ │ │ │ │ sub r6, r6, r3 │ │ │ │ ldrd r2, [r5, #72] @ 0x48 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r3, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r5, r0 │ │ │ │ mov r3, #1 │ │ │ │ orr r3, r3, #5120 @ 0x1400 │ │ │ │ mov r2, #264 @ 0x108 │ │ │ │ orr r2, r2, #6144 @ 0x1800 │ │ │ │ stm sp, {r4, r6} │ │ │ │ add lr, sp, #8 │ │ │ │ @@ -13576,15 +13576,15 @@ │ │ │ │ mov r0, #225 @ 0xe1 │ │ │ │ orr r0, r0, #3328 @ 0xd00 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, sl │ │ │ │ mov r3, r8 │ │ │ │ blx r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -13624,20 +13624,20 @@ │ │ │ │ ldr r1, [r5, #76] @ 0x4c │ │ │ │ sub r6, r6, r3 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r1, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl cd68 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -13677,15 +13677,15 @@ │ │ │ │ str r2, [r3, #-4]! │ │ │ │ sub r2, r3, #28 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1b788 <__cxa_atexit@plt+0xd5d4> │ │ │ │ ldr r3, [pc, #56] @ 1b7a8 <__cxa_atexit@plt+0xd5f4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 81d308 <__cxa_atexit@plt+0x80f154> │ │ │ │ + b cf080 <__cxa_atexit@plt+0xc0ecc> │ │ │ │ ldr r7, [pc, #36] @ 1b7a4 <__cxa_atexit@plt+0xd5f0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1b7a0 <__cxa_atexit@plt+0xd5ec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -13724,17 +13724,17 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 1b83c <__cxa_atexit@plt+0xd688> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ - addseq lr, sp, #172, 28 @ 0xac0 │ │ │ │ - addseq lr, sp, #88, 28 @ 0x580 │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq lr, sp, #204, 28 @ 0xcc0 │ │ │ │ + addseq lr, sp, #120, 28 @ 0x780 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -13760,17 +13760,17 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 1b8cc <__cxa_atexit@plt+0xd718> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ - addseq lr, sp, #32, 28 @ 0x200 │ │ │ │ - addseq lr, sp, #212, 26 @ 0x3500 │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq lr, sp, #64, 28 @ 0x400 │ │ │ │ + addseq lr, sp, #244, 26 @ 0x3d00 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ addeq sl, r1, #36, 12 @ 0x2400000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -13781,15 +13781,15 @@ │ │ │ │ str r2, [r3, #-4]! │ │ │ │ sub r2, r3, #28 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1b928 <__cxa_atexit@plt+0xd774> │ │ │ │ ldr r3, [pc, #56] @ 1b948 <__cxa_atexit@plt+0xd794> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 81d308 <__cxa_atexit@plt+0x80f154> │ │ │ │ + b cf080 <__cxa_atexit@plt+0xc0ecc> │ │ │ │ ldr r7, [pc, #36] @ 1b944 <__cxa_atexit@plt+0xd790> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1b940 <__cxa_atexit@plt+0xd78c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -13803,32 +13803,32 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 1b9a4 <__cxa_atexit@plt+0xd7f0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ cmp r0, #0 │ │ │ │ beq 1b99c <__cxa_atexit@plt+0xd7e8> │ │ │ │ ldr r3, [pc, #44] @ 1b9ac <__cxa_atexit@plt+0xd7f8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 1b9b0 <__cxa_atexit@plt+0xd7fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 3efaf0 <__cxa_atexit@plt+0x3e193c> │ │ │ │ + b 3c1f1c <__cxa_atexit@plt+0x3b3d68> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ addeq sl, r1, #200, 10 @ 0x32000000 │ │ │ │ - addseq lr, sp, #68, 24 @ 0x4400 │ │ │ │ + addseq lr, sp, #100, 24 @ 0x6400 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ b 1bb2c <__cxa_atexit@plt+0xd978> │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ @@ -13846,41 +13846,41 @@ │ │ │ │ sub r8, r1, #1 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1ba64 <__cxa_atexit@plt+0xd8b0> │ │ │ │ cmp r8, #1 │ │ │ │ bne 1ba1c <__cxa_atexit@plt+0xd868> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - b 3efaf8 <__cxa_atexit@plt+0x3e1944> │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ ldr r2, [pc, #88] @ 1ba7c <__cxa_atexit@plt+0xd8c8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r6, #4]! │ │ │ │ ldr r2, [pc, #76] @ 1ba80 <__cxa_atexit@plt+0xd8cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r6, #8] │ │ │ │ str r8, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 3efaf8 <__cxa_atexit@plt+0x3e1944> │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - addseq lr, sp, #192, 22 @ 0x30000 │ │ │ │ + addseq lr, sp, #224, 22 @ 0x38000 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - addseq lr, sp, #136, 22 @ 0x22000 │ │ │ │ + addseq lr, sp, #168, 22 @ 0x2a000 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -13906,15 +13906,15 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - addseq lr, sp, #228, 20 @ 0xe4000 │ │ │ │ + addseq lr, sp, #4, 22 @ 0x1000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ b 1bb2c <__cxa_atexit@plt+0xd978> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -13953,15 +13953,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - addseq lr, sp, #48, 20 @ 0x30000 │ │ │ │ + addseq lr, sp, #80, 20 @ 0x50000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1bc04 <__cxa_atexit@plt+0xda50> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ @@ -13977,15 +13977,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - addseq lr, sp, #196, 18 @ 0x310000 │ │ │ │ + addseq lr, sp, #228, 18 @ 0x390000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ cmp r0, r3 │ │ │ │ bcc 1bd50 <__cxa_atexit@plt+0xdb9c> │ │ │ │ mov ip, r6 │ │ │ │ @@ -14025,81 +14025,81 @@ │ │ │ │ cmp r8, #1 │ │ │ │ bne 1bd18 <__cxa_atexit@plt+0xdb64> │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r7, [r3, #-16] │ │ │ │ add r5, r5, #16 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r7 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ add r9, ip, #4 │ │ │ │ ldr r3, [pc, #152] @ 1bd8c <__cxa_atexit@plt+0xdbd8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [ip, #16]! │ │ │ │ str sl, [ip, #-4] │ │ │ │ str r3, [ip, #-12] │ │ │ │ ldr r3, [pc, #136] @ 1bd90 <__cxa_atexit@plt+0xdbdc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #16 │ │ │ │ mov r6, ip │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [pc, #116] @ 1bd94 <__cxa_atexit@plt+0xdbe0> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ str r0, [ip, #44]! @ 0x2c │ │ │ │ ldr r0, [ip, #-24] @ 0xffffffe8 │ │ │ │ add r2, ip, #8 │ │ │ │ stm r2, {r7, r8, lr} │ │ │ │ str r0, [ip, #20] │ │ │ │ str ip, [ip, #24] │ │ │ │ add r5, r5, #16 │ │ │ │ sub r7, r1, #6 │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r7 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ mov r6, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ - addseq lr, sp, #52, 18 @ 0xd0000 │ │ │ │ - addseq lr, sp, #52, 18 @ 0xd0000 │ │ │ │ + addseq lr, sp, #84, 18 @ 0x150000 │ │ │ │ + addseq lr, sp, #84, 18 @ 0x150000 │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ @ instruction: 0xfffffcc4 │ │ │ │ - addseq lr, sp, #200, 16 @ 0xc80000 │ │ │ │ + addseq lr, sp, #232, 16 @ 0xe80000 │ │ │ │ @ instruction: 0xfffffcac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1bde4 <__cxa_atexit@plt+0xdc30> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #24] @ 1bdec <__cxa_atexit@plt+0xdc38> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov sl, r7 │ │ │ │ - b 3efb08 <__cxa_atexit@plt+0x3e1954> │ │ │ │ + b 3c1f34 <__cxa_atexit@plt+0x3b3d80> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq lr, sp, #224, 14 @ 0x3800000 │ │ │ │ + addseq lr, sp, #0, 16 │ │ │ │ addeq sl, r1, #116, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1be5c <__cxa_atexit@plt+0xdca8> │ │ │ │ @@ -14127,15 +14127,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd04 │ │ │ │ - addseq lr, sp, #132, 14 @ 0x2100000 │ │ │ │ + addseq lr, sp, #164, 14 @ 0x2900000 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ addeq sl, r1, #224 @ 0xe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1bedc <__cxa_atexit@plt+0xdd28> │ │ │ │ @@ -14160,15 +14160,15 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, #24] @ 1bf08 <__cxa_atexit@plt+0xdd54> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ addeq sl, r1, #136 @ 0x88 │ │ │ │ addeq sl, r1, #124 @ 0x7c │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ addeq sl, r1, #100 @ 0x64 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ @@ -14178,28 +14178,28 @@ │ │ │ │ ldr r3, [pc, #36] @ 1bf58 <__cxa_atexit@plt+0xdda4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #24] @ 1bf5c <__cxa_atexit@plt+0xdda8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3efb10 <__cxa_atexit@plt+0x3e195c> │ │ │ │ + b 3c1f3c <__cxa_atexit@plt+0x3b3d88> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - addseq lr, sp, #140, 12 @ 0x8c00000 │ │ │ │ + addseq lr, sp, #172, 12 @ 0xac00000 │ │ │ │ addeq sl, r1, #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #12] @ 1bf80 <__cxa_atexit@plt+0xddcc> │ │ │ │ add r9, pc, r9 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ addeq sl, r1, #8 │ │ │ │ addeq r9, r1, #240, 30 @ 0x3c0 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, r3, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -14214,24 +14214,24 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r5, [r7, #12] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - addseq lr, sp, #244, 10 @ 0x3d000000 │ │ │ │ + addseq lr, sp, #20, 12 @ 0x1400000 │ │ │ │ addeq r9, r1, #132, 30 @ 0x210 │ │ │ │ andeq r0, r2, r4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, ip │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #28 │ │ │ │ cmp fp, r6 │ │ │ │ @@ -14255,15 +14255,15 @@ │ │ │ │ sub r1, r2, #28 │ │ │ │ cmp fp, r1 │ │ │ │ bhi 1c09c <__cxa_atexit@plt+0xdee8> │ │ │ │ ldr r2, [pc, #76] @ 1c0c0 <__cxa_atexit@plt+0xdf0c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r8, r3 │ │ │ │ - b 81d308 <__cxa_atexit@plt+0x80f154> │ │ │ │ + b cf080 <__cxa_atexit@plt+0xc0ecc> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -14351,22 +14351,22 @@ │ │ │ │ cmp r9, r1 │ │ │ │ bhi 1c238 <__cxa_atexit@plt+0xe084> │ │ │ │ ldr r2, [pc, #136] @ 1c278 <__cxa_atexit@plt+0xe0c4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r8, r3 │ │ │ │ mov fp, r9 │ │ │ │ - b 81d308 <__cxa_atexit@plt+0x80f154> │ │ │ │ + b cf080 <__cxa_atexit@plt+0xc0ecc> │ │ │ │ ldr r3, [pc, #108] @ 1c274 <__cxa_atexit@plt+0xe0c0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ mov fp, r9 │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ mov r6, r3 │ │ │ │ b 1c22c <__cxa_atexit@plt+0xe078> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov fp, r9 │ │ │ │ bx r0 │ │ │ │ @@ -14377,18 +14377,18 @@ │ │ │ │ mov r8, r3 │ │ │ │ mov fp, r9 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ addeq r9, r1, #176, 24 @ 0xb000 │ │ │ │ - addseq lr, sp, #184, 8 @ 0xb8000000 │ │ │ │ - addseq lr, sp, #124, 8 @ 0x7c000000 │ │ │ │ - addseq lr, sp, #48, 10 @ 0xc000000 │ │ │ │ - addseq lr, sp, #212, 8 @ 0xd4000000 │ │ │ │ + addseq lr, sp, #216, 8 @ 0xd8000000 │ │ │ │ + addseq lr, sp, #156, 8 @ 0x9c000000 │ │ │ │ + addseq lr, sp, #80, 10 @ 0x14000000 │ │ │ │ + addseq lr, sp, #244, 8 @ 0xf4000000 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ @ instruction: 0xffffefa8 │ │ │ │ andeq r0, r0, r6, lsr #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ @@ -14419,18 +14419,18 @@ │ │ │ │ add lr, r3, #24 │ │ │ │ stm lr, {r2, sl, fp} │ │ │ │ sub r7, r6, #6 │ │ │ │ mov fp, r8 │ │ │ │ bx ip │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq lr, sp, #252, 4 @ 0xc000000f │ │ │ │ - addseq lr, sp, #176, 6 @ 0xc0000002 │ │ │ │ - addseq lr, sp, #84, 6 @ 0x50000001 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq lr, sp, #28, 6 @ 0x70000000 │ │ │ │ + addseq lr, sp, #208, 6 @ 0x40000003 │ │ │ │ + addseq lr, sp, #116, 6 @ 0xd0000001 │ │ │ │ andeq r0, r4, r5, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1c424 <__cxa_atexit@plt+0xe270> │ │ │ │ @@ -14472,15 +14472,15 @@ │ │ │ │ sub r1, r2, #28 │ │ │ │ cmp fp, r1 │ │ │ │ bhi 1c45c <__cxa_atexit@plt+0xe2a8> │ │ │ │ ldr r2, [pc, #212] @ 1c4ac <__cxa_atexit@plt+0xe2f8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-28]! @ 0xffffffe4 │ │ │ │ mov r8, r3 │ │ │ │ - b 81d308 <__cxa_atexit@plt+0x80f154> │ │ │ │ + b cf080 <__cxa_atexit@plt+0xc0ecc> │ │ │ │ ldr r7, [pc, #180] @ 1c4a0 <__cxa_atexit@plt+0xe2ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ str sl, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ add r6, r3, #16 │ │ │ │ cmp r1, r6 │ │ │ │ @@ -14514,21 +14514,21 @@ │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #40] @ 1c4a4 <__cxa_atexit@plt+0xe2f0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffffcb4 │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ @ instruction: 0xfffffbf8 │ │ │ │ @ instruction: 0xfffffd30 │ │ │ │ addeq r9, r1, #140, 20 @ 0x8c000 │ │ │ │ - addseq lr, sp, #228, 2 @ 0x39 │ │ │ │ + addseq lr, sp, #4, 4 @ 0x40000000 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ addeq r9, r1, #100, 22 @ 0x19000 │ │ │ │ @ instruction: 0xffffedc0 │ │ │ │ @ instruction: 0xfffff9ec │ │ │ │ addeq r9, r1, #176, 20 @ 0xb0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -14548,15 +14548,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1c518 <__cxa_atexit@plt+0xe364> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffff914 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ addeq r9, r1, #72, 20 @ 0x48000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -14574,15 +14574,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1c580 <__cxa_atexit@plt+0xe3cc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffff8ac │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ addeq r9, r1, #16, 20 @ 0x10000 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ @@ -14655,44 +14655,44 @@ │ │ │ │ ldr r3, [pc, #48] @ 1c6d8 <__cxa_atexit@plt+0xe524> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #36] @ 1c6dc <__cxa_atexit@plt+0xe528> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3efb10 <__cxa_atexit@plt+0x3e195c> │ │ │ │ + b 3c1f3c <__cxa_atexit@plt+0x3b3d88> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - addseq sp, sp, #24, 30 @ 0x60 │ │ │ │ + addseq sp, sp, #56, 30 @ 0xe0 │ │ │ │ addeq r9, r1, #148, 16 @ 0x940000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1c70c <__cxa_atexit@plt+0xe558> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 1c710 <__cxa_atexit@plt+0xe55c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3efb10 <__cxa_atexit@plt+0x3e195c> │ │ │ │ + b 3c1f3c <__cxa_atexit@plt+0x3b3d88> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - addseq sp, sp, #204, 28 @ 0xcc0 │ │ │ │ + addseq sp, sp, #236, 28 @ 0xec0 │ │ │ │ addeq r9, r1, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #12] @ 1c734 <__cxa_atexit@plt+0xe580> │ │ │ │ add r9, pc, r9 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ addeq r9, r1, #84, 16 @ 0x540000 │ │ │ │ addeq r9, r1, #60, 16 @ 0x3c0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -14707,24 +14707,24 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - addseq sp, sp, #64, 28 @ 0x400 │ │ │ │ + addseq sp, sp, #96, 28 @ 0x600 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ b 1c92c <__cxa_atexit@plt+0xe778> │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ @@ -14742,41 +14742,41 @@ │ │ │ │ sub r8, r1, #1 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1c864 <__cxa_atexit@plt+0xe6b0> │ │ │ │ cmp r8, #1 │ │ │ │ bne 1c81c <__cxa_atexit@plt+0xe668> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - b 3efaf8 <__cxa_atexit@plt+0x3e1944> │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ ldr r2, [pc, #88] @ 1c87c <__cxa_atexit@plt+0xe6c8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r6, #4]! │ │ │ │ ldr r2, [pc, #76] @ 1c880 <__cxa_atexit@plt+0xe6cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r6, #8] │ │ │ │ str r8, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 3efaf8 <__cxa_atexit@plt+0x3e1944> │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - addseq sp, sp, #192, 26 @ 0x3000 │ │ │ │ + addseq sp, sp, #224, 26 @ 0x3800 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - addseq sp, sp, #136, 26 @ 0x2200 │ │ │ │ + addseq sp, sp, #168, 26 @ 0x2a00 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -14802,15 +14802,15 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - addseq sp, sp, #228, 24 @ 0xe400 │ │ │ │ + addseq sp, sp, #4, 26 @ 0x100 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ b 1c92c <__cxa_atexit@plt+0xe778> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -14919,65 +14919,65 @@ │ │ │ │ cmp r8, #1 │ │ │ │ bne 1cb10 <__cxa_atexit@plt+0xe95c> │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r7, [r3, #-16] │ │ │ │ add r5, r5, #16 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r7 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ add r9, ip, #4 │ │ │ │ ldr r3, [pc, #152] @ 1cb84 <__cxa_atexit@plt+0xe9d0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [ip, #16]! │ │ │ │ str sl, [ip, #-4] │ │ │ │ str r3, [ip, #-12] │ │ │ │ ldr r3, [pc, #136] @ 1cb88 <__cxa_atexit@plt+0xe9d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #16 │ │ │ │ mov r6, ip │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [pc, #116] @ 1cb8c <__cxa_atexit@plt+0xe9d8> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ str r0, [ip, #44]! @ 0x2c │ │ │ │ ldr r0, [ip, #-24] @ 0xffffffe8 │ │ │ │ add r2, ip, #8 │ │ │ │ stm r2, {r7, r8, lr} │ │ │ │ str r0, [ip, #20] │ │ │ │ str ip, [ip, #24] │ │ │ │ add r5, r5, #16 │ │ │ │ sub r7, r1, #6 │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r7 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ mov r6, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - addseq sp, sp, #60, 22 @ 0xf000 │ │ │ │ - addseq sp, sp, #60, 22 @ 0xf000 │ │ │ │ + addseq sp, sp, #92, 22 @ 0x17000 │ │ │ │ + addseq sp, sp, #92, 22 @ 0x17000 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ @ instruction: 0xfffffccc │ │ │ │ - addseq sp, sp, #208, 20 @ 0xd0000 │ │ │ │ + addseq sp, sp, #240, 20 @ 0xf0000 │ │ │ │ @ instruction: 0xfffffcb4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ andeq r0, r2, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ mov r8, r4 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -15030,47 +15030,47 @@ │ │ │ │ b 1cc88 <__cxa_atexit@plt+0xead4> │ │ │ │ mov r5, #56 @ 0x38 │ │ │ │ str r5, [r8, #828] @ 0x33c │ │ │ │ ldr r0, [r8, #-12] │ │ │ │ mov r4, r8 │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - addseq sp, sp, #212, 18 @ 0x350000 │ │ │ │ - addseq sp, sp, #108, 20 @ 0x6c000 │ │ │ │ - addseq sp, sp, #156, 18 @ 0x270000 │ │ │ │ + addseq sp, sp, #244, 18 @ 0x3d0000 │ │ │ │ + addseq sp, sp, #140, 20 @ 0x8c000 │ │ │ │ + addseq sp, sp, #188, 18 @ 0x2f0000 │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ - addseq sp, sp, #232, 18 @ 0x3a0000 │ │ │ │ + addseq sp, sp, #8, 20 @ 0x8000 │ │ │ │ addeq r9, r1, #200, 4 @ 0x8000000c │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1cce8 <__cxa_atexit@plt+0xeb34> │ │ │ │ ldr r3, [pc, #36] @ 1ccf4 <__cxa_atexit@plt+0xeb40> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #24] @ 1ccf8 <__cxa_atexit@plt+0xeb44> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3efb10 <__cxa_atexit@plt+0x3e195c> │ │ │ │ + b 3c1f3c <__cxa_atexit@plt+0x3b3d88> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - addseq sp, sp, #240, 16 @ 0xf00000 │ │ │ │ + addseq sp, sp, #16, 18 @ 0x40000 │ │ │ │ addeq r9, r1, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #12] @ 1cd1c <__cxa_atexit@plt+0xeb68> │ │ │ │ add r9, pc, r9 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ addeq r9, r1, #108, 4 @ 0xc0000006 │ │ │ │ addeq r9, r1, #84, 4 @ 0x40000005 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, r3, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -15085,24 +15085,24 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r5, [r7, #12] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - addseq sp, sp, #88, 16 @ 0x580000 │ │ │ │ + addseq sp, sp, #120, 16 @ 0x780000 │ │ │ │ addeq r9, r1, #232, 2 @ 0x3a │ │ │ │ andeq r0, r2, r4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, ip │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #28 │ │ │ │ cmp fp, r6 │ │ │ │ @@ -15126,15 +15126,15 @@ │ │ │ │ sub r1, r2, #28 │ │ │ │ cmp fp, r1 │ │ │ │ bhi 1ce38 <__cxa_atexit@plt+0xec84> │ │ │ │ ldr r2, [pc, #76] @ 1ce5c <__cxa_atexit@plt+0xeca8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r8, r3 │ │ │ │ - b 81d308 <__cxa_atexit@plt+0x80f154> │ │ │ │ + b cf080 <__cxa_atexit@plt+0xc0ecc> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -15222,22 +15222,22 @@ │ │ │ │ cmp r9, r1 │ │ │ │ bhi 1cfd4 <__cxa_atexit@plt+0xee20> │ │ │ │ ldr r2, [pc, #136] @ 1d014 <__cxa_atexit@plt+0xee60> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r8, r3 │ │ │ │ mov fp, r9 │ │ │ │ - b 81d308 <__cxa_atexit@plt+0x80f154> │ │ │ │ + b cf080 <__cxa_atexit@plt+0xc0ecc> │ │ │ │ ldr r3, [pc, #108] @ 1d010 <__cxa_atexit@plt+0xee5c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ mov fp, r9 │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ mov r6, r3 │ │ │ │ b 1cfc8 <__cxa_atexit@plt+0xee14> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov fp, r9 │ │ │ │ bx r0 │ │ │ │ @@ -15248,18 +15248,18 @@ │ │ │ │ mov r8, r3 │ │ │ │ mov fp, r9 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ addeq r8, r1, #20, 30 @ 0x50 │ │ │ │ - addseq sp, sp, #28, 14 @ 0x700000 │ │ │ │ - addseq sp, sp, #224, 12 @ 0xe000000 │ │ │ │ - addseq sp, sp, #148, 14 @ 0x2500000 │ │ │ │ - addseq sp, sp, #56, 14 @ 0xe00000 │ │ │ │ + addseq sp, sp, #60, 14 @ 0xf00000 │ │ │ │ + addseq sp, sp, #0, 14 │ │ │ │ + addseq sp, sp, #180, 14 @ 0x2d00000 │ │ │ │ + addseq sp, sp, #88, 14 @ 0x1600000 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ @ instruction: 0xffffe20c │ │ │ │ andeq r0, r0, r6, lsr #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ @@ -15290,18 +15290,18 @@ │ │ │ │ add lr, r3, #24 │ │ │ │ stm lr, {r2, sl, fp} │ │ │ │ sub r7, r6, #6 │ │ │ │ mov fp, r8 │ │ │ │ bx ip │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq sp, sp, #96, 10 @ 0x18000000 │ │ │ │ - addseq sp, sp, #20, 12 @ 0x1400000 │ │ │ │ - addseq sp, sp, #184, 10 @ 0x2e000000 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq sp, sp, #128, 10 @ 0x20000000 │ │ │ │ + addseq sp, sp, #52, 12 @ 0x3400000 │ │ │ │ + addseq sp, sp, #216, 10 @ 0x36000000 │ │ │ │ @ instruction: 0xfffff594 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ addeq r8, r1, #196, 28 @ 0xc40 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ @@ -15346,15 +15346,15 @@ │ │ │ │ sub r1, r2, #28 │ │ │ │ cmp fp, r1 │ │ │ │ bhi 1d23c <__cxa_atexit@plt+0xf088> │ │ │ │ ldr r2, [pc, #304] @ 1d2b0 <__cxa_atexit@plt+0xf0fc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-32]! @ 0xffffffe0 │ │ │ │ mov r8, r3 │ │ │ │ - b 81d308 <__cxa_atexit@plt+0x80f154> │ │ │ │ + b cf080 <__cxa_atexit@plt+0xc0ecc> │ │ │ │ mov r2, r5 │ │ │ │ str r8, [r2, #-12]! │ │ │ │ ldr r6, [pc, #252] @ 1d298 <__cxa_atexit@plt+0xf0e4> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r6, r6, #1 │ │ │ │ str sl, [r2, #4] │ │ │ │ str r6, [r2, #8] │ │ │ │ @@ -15374,15 +15374,15 @@ │ │ │ │ cmp fp, r1 │ │ │ │ bhi 1d270 <__cxa_atexit@plt+0xf0bc> │ │ │ │ ldr r5, [pc, #200] @ 1d2b4 <__cxa_atexit@plt+0xf100> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ - b 81d308 <__cxa_atexit@plt+0x80f154> │ │ │ │ + b cf080 <__cxa_atexit@plt+0xc0ecc> │ │ │ │ mov r6, r3 │ │ │ │ b 1d20c <__cxa_atexit@plt+0xf058> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #152] @ 1d2ac <__cxa_atexit@plt+0xf0f8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r8, [r5, #-12]! │ │ │ │ @@ -15403,26 +15403,26 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #76] @ 1d2a8 <__cxa_atexit@plt+0xf0f4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r3, #16 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ ldr r7, [pc, #44] @ 1d2a4 <__cxa_atexit@plt+0xf0f0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ @ instruction: 0x000001b8 │ │ │ │ @ instruction: 0xfffffbec │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ addeq r8, r1, #172, 24 @ 0xac00 │ │ │ │ - addseq sp, sp, #52, 8 @ 0x34000000 │ │ │ │ + addseq sp, sp, #84, 8 @ 0x54000000 │ │ │ │ andeq r0, r0, r8, ror #4 │ │ │ │ @ instruction: 0xfffff578 │ │ │ │ addeq r8, r1, #120, 24 @ 0x7800 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ addeq r8, r1, #172, 26 @ 0x2b00 │ │ │ │ @ instruction: 0xffffe018 │ │ │ │ @ instruction: 0xffffdfac │ │ │ │ @@ -15450,21 +15450,21 @@ │ │ │ │ str r2, [r8, #12] │ │ │ │ sub r2, r5, #24 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1d344 <__cxa_atexit@plt+0xf190> │ │ │ │ ldr r3, [pc, #68] @ 1d368 <__cxa_atexit@plt+0xf1b4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 81d308 <__cxa_atexit@plt+0x80f154> │ │ │ │ + b cf080 <__cxa_atexit@plt+0xc0ecc> │ │ │ │ ldr r3, [pc, #48] @ 1d364 <__cxa_atexit@plt+0xf1b0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ ldr r7, [pc, #20] @ 1d360 <__cxa_atexit@plt+0xf1ac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ @ instruction: 0xfffff440 │ │ │ │ @@ -15494,22 +15494,22 @@ │ │ │ │ sub r2, r3, #28 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1d3f8 <__cxa_atexit@plt+0xf244> │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r3, [pc, #72] @ 1d41c <__cxa_atexit@plt+0xf268> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 81d308 <__cxa_atexit@plt+0x80f154> │ │ │ │ + b cf080 <__cxa_atexit@plt+0xc0ecc> │ │ │ │ ldr r3, [pc, #52] @ 1d418 <__cxa_atexit@plt+0xf264> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ ldr r7, [pc, #20] @ 1d414 <__cxa_atexit@plt+0xf260> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @ instruction: 0xfffff398 │ │ │ │ @@ -15538,15 +15538,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1d490 <__cxa_atexit@plt+0xf2dc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ @ instruction: 0xfffff760 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -15566,15 +15566,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1d500 <__cxa_atexit@plt+0xf34c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ @ instruction: 0xfffff6f0 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ addeq r8, r1, #176, 20 @ 0xb0000 │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ @@ -15637,84 +15637,84 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 1d64c <__cxa_atexit@plt+0xf498> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ cmp r0, #0 │ │ │ │ beq 1d644 <__cxa_atexit@plt+0xf490> │ │ │ │ ldr r3, [pc, #44] @ 1d654 <__cxa_atexit@plt+0xf4a0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 1d658 <__cxa_atexit@plt+0xf4a4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 3efa88 <__cxa_atexit@plt+0x3e18d4> │ │ │ │ + b 3c1eb4 <__cxa_atexit@plt+0x3b3d00> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ addeq r8, r1, #112, 20 @ 0x70000 │ │ │ │ - addseq ip, sp, #156, 30 @ 0x270 │ │ │ │ + addseq ip, sp, #188, 30 @ 0x2f0 │ │ │ │ addeq r8, r1, #160, 20 @ 0xa0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 1d6b4 <__cxa_atexit@plt+0xf500> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ cmp r0, #0 │ │ │ │ beq 1d6ac <__cxa_atexit@plt+0xf4f8> │ │ │ │ ldr r3, [pc, #44] @ 1d6bc <__cxa_atexit@plt+0xf508> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 1d6c0 <__cxa_atexit@plt+0xf50c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 3efaf0 <__cxa_atexit@plt+0x3e193c> │ │ │ │ + b 3c1f1c <__cxa_atexit@plt+0x3b3d68> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ addeq r8, r1, #96, 20 @ 0x60000 │ │ │ │ - addseq ip, sp, #52, 30 @ 0xd0 │ │ │ │ + addseq ip, sp, #84, 30 @ 0x150 │ │ │ │ addeq r8, r1, #164, 20 @ 0xa4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 1d71c <__cxa_atexit@plt+0xf568> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ cmp r0, #0 │ │ │ │ beq 1d714 <__cxa_atexit@plt+0xf560> │ │ │ │ ldr r3, [pc, #44] @ 1d724 <__cxa_atexit@plt+0xf570> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 1d728 <__cxa_atexit@plt+0xf574> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 3efa88 <__cxa_atexit@plt+0x3e18d4> │ │ │ │ + b 3c1eb4 <__cxa_atexit@plt+0x3b3d00> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ addeq r8, r1, #100, 20 @ 0x64000 │ │ │ │ - addseq ip, sp, #204, 28 @ 0xcc0 │ │ │ │ + addseq ip, sp, #236, 28 @ 0xec0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1d754 <__cxa_atexit@plt+0xf5a0> │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ @@ -15777,41 +15777,41 @@ │ │ │ │ sub r8, r1, #1 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1d890 <__cxa_atexit@plt+0xf6dc> │ │ │ │ cmp r8, #1 │ │ │ │ bne 1d848 <__cxa_atexit@plt+0xf694> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - b 3efaf8 <__cxa_atexit@plt+0x3e1944> │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ ldr r2, [pc, #88] @ 1d8a8 <__cxa_atexit@plt+0xf6f4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r6, #4]! │ │ │ │ ldr r2, [pc, #76] @ 1d8ac <__cxa_atexit@plt+0xf6f8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r6, #8] │ │ │ │ str r8, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 3efaf8 <__cxa_atexit@plt+0x3e1944> │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - addseq ip, sp, #148, 26 @ 0x2500 │ │ │ │ + addseq ip, sp, #180, 26 @ 0x2d00 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - addseq ip, sp, #92, 26 @ 0x1700 │ │ │ │ + addseq ip, sp, #124, 26 @ 0x1f00 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -15837,15 +15837,15 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - addseq ip, sp, #184, 24 @ 0xb800 │ │ │ │ + addseq ip, sp, #216, 24 @ 0xd800 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ b 1d958 <__cxa_atexit@plt+0xf7a4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -15884,15 +15884,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - addseq ip, sp, #4, 24 @ 0x400 │ │ │ │ + addseq ip, sp, #36, 24 @ 0x2400 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1da30 <__cxa_atexit@plt+0xf87c> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ @@ -15908,15 +15908,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - addseq ip, sp, #152, 22 @ 0x26000 │ │ │ │ + addseq ip, sp, #184, 22 @ 0x2e000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ cmp r0, r3 │ │ │ │ bcc 1db7c <__cxa_atexit@plt+0xf9c8> │ │ │ │ mov ip, r6 │ │ │ │ @@ -15956,65 +15956,65 @@ │ │ │ │ cmp r8, #1 │ │ │ │ bne 1db44 <__cxa_atexit@plt+0xf990> │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r7, [r3, #-16] │ │ │ │ add r5, r5, #16 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r7 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ add r9, ip, #4 │ │ │ │ ldr r3, [pc, #152] @ 1dbb8 <__cxa_atexit@plt+0xfa04> │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [ip, #16]! │ │ │ │ str sl, [ip, #-4] │ │ │ │ str r3, [ip, #-12] │ │ │ │ ldr r3, [pc, #136] @ 1dbbc <__cxa_atexit@plt+0xfa08> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #16 │ │ │ │ mov r6, ip │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [pc, #116] @ 1dbc0 <__cxa_atexit@plt+0xfa0c> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ str r0, [ip, #44]! @ 0x2c │ │ │ │ ldr r0, [ip, #-24] @ 0xffffffe8 │ │ │ │ add r2, ip, #8 │ │ │ │ stm r2, {r7, r8, lr} │ │ │ │ str r0, [ip, #20] │ │ │ │ str ip, [ip, #24] │ │ │ │ add r5, r5, #16 │ │ │ │ sub r7, r1, #6 │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r7 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ mov r6, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ - addseq ip, sp, #8, 22 @ 0x2000 │ │ │ │ - addseq ip, sp, #8, 22 @ 0x2000 │ │ │ │ + addseq ip, sp, #40, 22 @ 0xa000 │ │ │ │ + addseq ip, sp, #40, 22 @ 0xa000 │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ @ instruction: 0xfffffcc4 │ │ │ │ - addseq ip, sp, #156, 20 @ 0x9c000 │ │ │ │ + addseq ip, sp, #188, 20 @ 0xbc000 │ │ │ │ @ instruction: 0xfffffcac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ addeq r8, r1, #156, 10 @ 0x27000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1dc54 <__cxa_atexit@plt+0xfaa0> │ │ │ │ ldr r2, [pc, #124] @ 1dc78 <__cxa_atexit@plt+0xfac4> │ │ │ │ @@ -16047,15 +16047,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [pc, #24] @ 1dc84 <__cxa_atexit@plt+0xfad0> │ │ │ │ add r9, pc, r9 │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - addseq ip, sp, #172, 18 @ 0x2b0000 │ │ │ │ + addseq ip, sp, #204, 18 @ 0x330000 │ │ │ │ addeq r8, r1, #44, 10 @ 0xb000000 │ │ │ │ addeq r8, r1, #20, 10 @ 0x5000000 │ │ │ │ addeq r8, r1, #80, 10 @ 0x14000000 │ │ │ │ addeq r8, r1, #236, 8 @ 0xec000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ @@ -16120,41 +16120,41 @@ │ │ │ │ sub r8, r1, #1 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1ddec <__cxa_atexit@plt+0xfc38> │ │ │ │ cmp r8, #1 │ │ │ │ bne 1dda4 <__cxa_atexit@plt+0xfbf0> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - b 3efaf8 <__cxa_atexit@plt+0x3e1944> │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ ldr r2, [pc, #88] @ 1de04 <__cxa_atexit@plt+0xfc50> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r6, #4]! │ │ │ │ ldr r2, [pc, #76] @ 1de08 <__cxa_atexit@plt+0xfc54> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r6, #8] │ │ │ │ str r8, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 3efaf8 <__cxa_atexit@plt+0x3e1944> │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - addseq ip, sp, #56, 16 @ 0x380000 │ │ │ │ + addseq ip, sp, #88, 16 @ 0x580000 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - addseq ip, sp, #0, 16 │ │ │ │ + addseq ip, sp, #32, 16 @ 0x200000 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -16180,15 +16180,15 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - addseq ip, sp, #92, 14 @ 0x1700000 │ │ │ │ + addseq ip, sp, #124, 14 @ 0x1f00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -16281,15 +16281,15 @@ │ │ │ │ bcc 1e0ac <__cxa_atexit@plt+0xfef8> │ │ │ │ cmp r8, #1 │ │ │ │ bne 1e068 <__cxa_atexit@plt+0xfeb4> │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r7, [r6, #-16] │ │ │ │ add r5, r5, #16 │ │ │ │ mov r8, r7 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r1, [r5, #16]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ mov r6, r0 │ │ │ │ bx r1 │ │ │ │ ldr r6, [pc, #152] @ 1e0d8 <__cxa_atexit@plt+0xff24> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r0, #4]! │ │ │ │ @@ -16297,52 +16297,52 @@ │ │ │ │ mov r6, r0 │ │ │ │ str r3, [r6, #12]! │ │ │ │ ldr r3, [pc, #132] @ 1e0dc <__cxa_atexit@plt+0xff28> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #16 │ │ │ │ mov r9, r0 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r1, [pc, #112] @ 1e0e0 <__cxa_atexit@plt+0xff2c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ str r1, [r0, #44]! @ 0x2c │ │ │ │ ldr r1, [r0, #-24] @ 0xffffffe8 │ │ │ │ add r2, r0, #8 │ │ │ │ stm r2, {r7, r8, lr} │ │ │ │ str r1, [r0, #20] │ │ │ │ str r0, [r0, #24] │ │ │ │ add r5, r5, #16 │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r7 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ mov r6, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ + addseq ip, sp, #36, 12 @ 0x2400000 │ │ │ │ addseq ip, sp, #4, 12 @ 0x400000 │ │ │ │ - addseq ip, sp, #228, 10 @ 0x39000000 │ │ │ │ @ instruction: 0xfffffcb0 │ │ │ │ - addseq ip, sp, #120, 10 @ 0x1e000000 │ │ │ │ + addseq ip, sp, #152, 10 @ 0x26000000 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ addeq r8, r1, #124 @ 0x7c │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, r3, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1e1c8 <__cxa_atexit@plt+0x10014> │ │ │ │ @@ -16397,17 +16397,17 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ - addseq ip, sp, #124, 8 @ 0x7c000000 │ │ │ │ + addseq ip, sp, #156, 8 @ 0x9c000000 │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ - addseq ip, sp, #96, 8 @ 0x60000000 │ │ │ │ + addseq ip, sp, #128, 8 @ 0x80000000 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ sub r5, r5, #12 │ │ │ │ @@ -16445,41 +16445,41 @@ │ │ │ │ sub r8, r1, #1 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1e300 <__cxa_atexit@plt+0x1014c> │ │ │ │ cmp r8, #1 │ │ │ │ bne 1e2b8 <__cxa_atexit@plt+0x10104> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - b 3efaf8 <__cxa_atexit@plt+0x3e1944> │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ ldr r2, [pc, #88] @ 1e318 <__cxa_atexit@plt+0x10164> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r6, #4]! │ │ │ │ ldr r2, [pc, #76] @ 1e31c <__cxa_atexit@plt+0x10168> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r6, #8] │ │ │ │ str r8, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 3efaf8 <__cxa_atexit@plt+0x3e1944> │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - addseq ip, sp, #36, 6 @ 0x90000000 │ │ │ │ + addseq ip, sp, #68, 6 @ 0x10000001 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - addseq ip, sp, #236, 4 @ 0xc000000e │ │ │ │ + addseq ip, sp, #12, 6 @ 0x30000000 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -16505,15 +16505,15 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - addseq ip, sp, #72, 4 @ 0x80000004 │ │ │ │ + addseq ip, sp, #104, 4 @ 0x80000006 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -16604,15 +16604,15 @@ │ │ │ │ bcc 1e5c0 <__cxa_atexit@plt+0x1040c> │ │ │ │ cmp r8, #1 │ │ │ │ bne 1e578 <__cxa_atexit@plt+0x103c4> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r7, [r6, #-16] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r7, [pc, #176] @ 1e5ec <__cxa_atexit@plt+0x10438> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #156] @ 1e5f0 <__cxa_atexit@plt+0x1043c> │ │ │ │ @@ -16621,70 +16621,70 @@ │ │ │ │ str r0, [r9, #8] │ │ │ │ mov r6, r9 │ │ │ │ str r2, [r6, #12]! │ │ │ │ ldr r3, [pc, #136] @ 1e5f4 <__cxa_atexit@plt+0x10440> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r1, [pc, #120] @ 1e5f8 <__cxa_atexit@plt+0x10444> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ str r1, [r9, #44]! @ 0x2c │ │ │ │ ldr r1, [r9, #-24] @ 0xffffffe8 │ │ │ │ add r3, r9, #8 │ │ │ │ stm r3, {r7, r8, lr} │ │ │ │ str r1, [r9, #20] │ │ │ │ str r9, [r9, #24] │ │ │ │ add r5, r5, #12 │ │ │ │ sub r7, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r7 │ │ │ │ mov r9, r0 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ mov r6, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ + addseq ip, sp, #20, 2 │ │ │ │ addseq ip, sp, #244 @ 0xf4 │ │ │ │ - addseq ip, sp, #212 @ 0xd4 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - addseq ip, sp, #148 @ 0x94 │ │ │ │ + addseq ip, sp, #180 @ 0xb4 │ │ │ │ @ instruction: 0xfffffcb4 │ │ │ │ - addseq ip, sp, #100 @ 0x64 │ │ │ │ + addseq ip, sp, #132 @ 0x84 │ │ │ │ @ instruction: 0xfffffce8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1e648 <__cxa_atexit@plt+0x10494> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #24] @ 1e650 <__cxa_atexit@plt+0x1049c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov sl, r7 │ │ │ │ - b 3efb08 <__cxa_atexit@plt+0x3e1954> │ │ │ │ + b 3c1f34 <__cxa_atexit@plt+0x3b3d80> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq fp, sp, #124, 30 @ 0x1f0 │ │ │ │ + addseq fp, sp, #156, 30 @ 0x270 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1e6ec <__cxa_atexit@plt+0x10538> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -16726,16 +16726,16 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ - addseq fp, sp, #48, 30 @ 0xc0 │ │ │ │ - addseq fp, sp, #236, 30 @ 0x3b0 │ │ │ │ + addseq fp, sp, #80, 30 @ 0x140 │ │ │ │ + addseq ip, sp, #12 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1e76c <__cxa_atexit@plt+0x105b8> │ │ │ │ @@ -16784,15 +16784,15 @@ │ │ │ │ ldr r3, [pc, #132] @ 1e870 <__cxa_atexit@plt+0x106bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r6, {r3, r7} │ │ │ │ sub r7, r2, #26 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 3efb18 <__cxa_atexit@plt+0x3e1964> │ │ │ │ + b 3c1f44 <__cxa_atexit@plt+0x3b3d90> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ add r8, r6, #4 │ │ │ │ ldr lr, [pc, #84] @ 1e874 <__cxa_atexit@plt+0x106c0> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -16810,19 +16810,19 @@ │ │ │ │ mov r6, r2 │ │ │ │ bx ip │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - addseq fp, sp, #208, 26 @ 0x3400 │ │ │ │ + addseq fp, sp, #240, 26 @ 0x3c00 │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ - addseq fp, sp, #140, 26 @ 0x2300 │ │ │ │ + addseq fp, sp, #172, 26 @ 0x2b00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1e90c <__cxa_atexit@plt+0x10758> │ │ │ │ @@ -16853,18 +16853,18 @@ │ │ │ │ stm lr, {r0, r1, r7, r8} │ │ │ │ str r2, [r3, #28] │ │ │ │ str r9, [r3, #32] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq fp, sp, #0, 26 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq fp, sp, #32, 26 @ 0x800 │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ - addseq fp, sp, #216, 24 @ 0xd800 │ │ │ │ + addseq fp, sp, #248, 24 @ 0xf800 │ │ │ │ addeq r7, r1, #104, 16 @ 0x680000 │ │ │ │ andeq r0, r2, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1e9b0 <__cxa_atexit@plt+0x107fc> │ │ │ │ @@ -16968,15 +16968,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ bx r1 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff6c4 │ │ │ │ @ instruction: 0xfffff9a4 │ │ │ │ muleq r0, r4, r0 │ │ │ │ @ instruction: 0xfffff9c8 │ │ │ │ @@ -17036,33 +17036,33 @@ │ │ │ │ ldr r9, [sl, #12] │ │ │ │ ldr r7, [pc, #88] @ 1ec38 <__cxa_atexit@plt+0x10a84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-12] │ │ │ │ str sl, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ - b 3efb08 <__cxa_atexit@plt+0x3e1954> │ │ │ │ + b 3c1f34 <__cxa_atexit@plt+0x3b3d80> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffae4 │ │ │ │ @ instruction: 0xfffffbf0 │ │ │ │ - addseq fp, sp, #52, 22 @ 0xd000 │ │ │ │ + addseq fp, sp, #84, 22 @ 0x15000 │ │ │ │ @ instruction: 0xfffffbf8 │ │ │ │ addeq r7, r1, #100, 10 @ 0x19000000 │ │ │ │ addeq r7, r1, #88, 10 @ 0x16000000 │ │ │ │ - addseq fp, sp, #212, 18 @ 0x350000 │ │ │ │ + addseq fp, sp, #244, 18 @ 0x3d0000 │ │ │ │ addeq r7, r1, #80, 10 @ 0x14000000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub lr, r5, #16 │ │ │ │ cmp fp, lr │ │ │ │ bhi 1ece0 <__cxa_atexit@plt+0x10b2c> │ │ │ │ @@ -17103,24 +17103,24 @@ │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq fp, sp, #64, 18 @ 0x100000 │ │ │ │ + addseq fp, sp, #96, 18 @ 0x180000 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xfffffc84 │ │ │ │ @ instruction: 0xffffec9c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ addeq r7, r1, #144, 6 @ 0x40000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1ed9c <__cxa_atexit@plt+0x10be8> │ │ │ │ ldr r2, [pc, #124] @ 1edc0 <__cxa_atexit@plt+0x10c0c> │ │ │ │ @@ -17153,15 +17153,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [pc, #24] @ 1edcc <__cxa_atexit@plt+0x10c18> │ │ │ │ add r9, pc, r9 │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - addseq fp, sp, #100, 16 @ 0x640000 │ │ │ │ + addseq fp, sp, #132, 16 @ 0x840000 │ │ │ │ addeq r7, r1, #228, 6 @ 0x90000003 │ │ │ │ addeq r7, r1, #8, 6 @ 0x20000000 │ │ │ │ addeq r7, r1, #68, 6 @ 0x10000001 │ │ │ │ addeq r7, r1, #224, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ @@ -17201,41 +17201,41 @@ │ │ │ │ sub r8, r1, #1 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1eed0 <__cxa_atexit@plt+0x10d1c> │ │ │ │ cmp r8, #1 │ │ │ │ bne 1ee88 <__cxa_atexit@plt+0x10cd4> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - b 3efaf8 <__cxa_atexit@plt+0x3e1944> │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ ldr r2, [pc, #88] @ 1eee8 <__cxa_atexit@plt+0x10d34> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r6, #4]! │ │ │ │ ldr r2, [pc, #76] @ 1eeec <__cxa_atexit@plt+0x10d38> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r6, #8] │ │ │ │ str r8, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 3efaf8 <__cxa_atexit@plt+0x3e1944> │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - addseq fp, sp, #84, 14 @ 0x1500000 │ │ │ │ + addseq fp, sp, #116, 14 @ 0x1d00000 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - addseq fp, sp, #28, 14 @ 0x700000 │ │ │ │ + addseq fp, sp, #60, 14 @ 0xf00000 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -17261,15 +17261,15 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - addseq fp, sp, #120, 12 @ 0x7800000 │ │ │ │ + addseq fp, sp, #152, 12 @ 0x9800000 │ │ │ │ addeq r7, r1, #36, 4 @ 0x40000002 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -17321,15 +17321,15 @@ │ │ │ │ str r7, [r3, #8] │ │ │ │ str r6, [r3, #12] │ │ │ │ add lr, r3, #16 │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ sub r7, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 3efaf8 <__cxa_atexit@plt+0x3e1944> │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ mov lr, r3 │ │ │ │ b 1f078 <__cxa_atexit@plt+0x10ec4> │ │ │ │ mov r0, #72 @ 0x48 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ @@ -17337,18 +17337,18 @@ │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ mov r8, #60 @ 0x3c │ │ │ │ ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ - addseq fp, sp, #0, 12 │ │ │ │ + addseq fp, sp, #32, 12 @ 0x2000000 │ │ │ │ @ instruction: 0xfffffc74 │ │ │ │ @ instruction: 0xfffffd34 │ │ │ │ - addseq fp, sp, #180, 10 @ 0x2d000000 │ │ │ │ + addseq fp, sp, #212, 10 @ 0x35000000 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ addeq r6, r1, #184, 28 @ 0xb80 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ @@ -17357,28 +17357,28 @@ │ │ │ │ ldr r3, [pc, #36] @ 1f104 <__cxa_atexit@plt+0x10f50> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #24] @ 1f108 <__cxa_atexit@plt+0x10f54> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3efb10 <__cxa_atexit@plt+0x3e195c> │ │ │ │ + b 3c1f3c <__cxa_atexit@plt+0x3b3d88> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - addseq fp, sp, #224, 8 @ 0xe0000000 │ │ │ │ + addseq fp, sp, #0, 10 │ │ │ │ addeq r6, r1, #104, 28 @ 0x680 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #12] @ 1f12c <__cxa_atexit@plt+0x10f78> │ │ │ │ add r9, pc, r9 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ addeq r6, r1, #92, 28 @ 0x5c0 │ │ │ │ addeq r6, r1, #68, 28 @ 0x440 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, r3, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -17393,24 +17393,24 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r5, [r7, #12] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - addseq fp, sp, #72, 8 @ 0x48000000 │ │ │ │ + addseq fp, sp, #104, 8 @ 0x68000000 │ │ │ │ addeq r6, r1, #216, 26 @ 0x3600 │ │ │ │ andeq r0, r2, r4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, ip │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #28 │ │ │ │ cmp fp, r6 │ │ │ │ @@ -17434,15 +17434,15 @@ │ │ │ │ sub r1, r2, #28 │ │ │ │ cmp fp, r1 │ │ │ │ bhi 1f248 <__cxa_atexit@plt+0x11094> │ │ │ │ ldr r2, [pc, #76] @ 1f26c <__cxa_atexit@plt+0x110b8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r8, r3 │ │ │ │ - b 81d308 <__cxa_atexit@plt+0x80f154> │ │ │ │ + b cf080 <__cxa_atexit@plt+0xc0ecc> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -17530,22 +17530,22 @@ │ │ │ │ cmp r9, r1 │ │ │ │ bhi 1f3e4 <__cxa_atexit@plt+0x11230> │ │ │ │ ldr r2, [pc, #136] @ 1f424 <__cxa_atexit@plt+0x11270> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r8, r3 │ │ │ │ mov fp, r9 │ │ │ │ - b 81d308 <__cxa_atexit@plt+0x80f154> │ │ │ │ + b cf080 <__cxa_atexit@plt+0xc0ecc> │ │ │ │ ldr r3, [pc, #108] @ 1f420 <__cxa_atexit@plt+0x1126c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ mov fp, r9 │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ mov r6, r3 │ │ │ │ b 1f3d8 <__cxa_atexit@plt+0x11224> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov fp, r9 │ │ │ │ bx r0 │ │ │ │ @@ -17556,18 +17556,18 @@ │ │ │ │ mov r8, r3 │ │ │ │ mov fp, r9 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ addeq r6, r1, #4, 22 @ 0x1000 │ │ │ │ - addseq fp, sp, #12, 6 @ 0x30000000 │ │ │ │ - addseq fp, sp, #208, 4 │ │ │ │ - addseq fp, sp, #132, 6 @ 0x10000002 │ │ │ │ - addseq fp, sp, #40, 6 @ 0xa0000000 │ │ │ │ + addseq fp, sp, #44, 6 @ 0xb0000000 │ │ │ │ + addseq fp, sp, #240, 4 │ │ │ │ + addseq fp, sp, #164, 6 @ 0x90000002 │ │ │ │ + addseq fp, sp, #72, 6 @ 0x20000001 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ @ instruction: 0xffffbdfc │ │ │ │ andeq r0, r0, r6, lsr #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ @@ -17598,46 +17598,46 @@ │ │ │ │ add lr, r3, #24 │ │ │ │ stm lr, {r2, sl, fp} │ │ │ │ sub r7, r6, #6 │ │ │ │ mov fp, r8 │ │ │ │ bx ip │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq fp, sp, #80, 2 │ │ │ │ - addseq fp, sp, #4, 4 @ 0x40000000 │ │ │ │ - addseq fp, sp, #168, 2 @ 0x2a │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq fp, sp, #112, 2 │ │ │ │ + addseq fp, sp, #36, 4 @ 0x40000002 │ │ │ │ + addseq fp, sp, #200, 2 @ 0x32 │ │ │ │ addeq r6, r1, #172, 20 @ 0xac000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1f504 <__cxa_atexit@plt+0x11350> │ │ │ │ ldr r3, [pc, #36] @ 1f510 <__cxa_atexit@plt+0x1135c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #24] @ 1f514 <__cxa_atexit@plt+0x11360> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3efb10 <__cxa_atexit@plt+0x3e195c> │ │ │ │ + b 3c1f3c <__cxa_atexit@plt+0x3b3d88> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - addseq fp, sp, #212 @ 0xd4 │ │ │ │ + addseq fp, sp, #244 @ 0xf4 │ │ │ │ addeq r6, r1, #92, 20 @ 0x5c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #12] @ 1f538 <__cxa_atexit@plt+0x11384> │ │ │ │ add r9, pc, r9 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ addeq r6, r1, #80, 20 @ 0x50000 │ │ │ │ addeq r6, r1, #56, 20 @ 0x38000 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, r3, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -17652,24 +17652,24 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r5, [r7, #12] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - addseq fp, sp, #60 @ 0x3c │ │ │ │ + addseq fp, sp, #92 @ 0x5c │ │ │ │ addeq r6, r1, #204, 18 @ 0x330000 │ │ │ │ andeq r0, r2, r4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, ip │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #28 │ │ │ │ cmp fp, r6 │ │ │ │ @@ -17693,15 +17693,15 @@ │ │ │ │ sub r1, r2, #28 │ │ │ │ cmp fp, r1 │ │ │ │ bhi 1f654 <__cxa_atexit@plt+0x114a0> │ │ │ │ ldr r2, [pc, #76] @ 1f678 <__cxa_atexit@plt+0x114c4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r8, r3 │ │ │ │ - b 81d308 <__cxa_atexit@plt+0x80f154> │ │ │ │ + b cf080 <__cxa_atexit@plt+0xc0ecc> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -17789,22 +17789,22 @@ │ │ │ │ cmp r9, r1 │ │ │ │ bhi 1f7f0 <__cxa_atexit@plt+0x1163c> │ │ │ │ ldr r2, [pc, #136] @ 1f830 <__cxa_atexit@plt+0x1167c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r8, r3 │ │ │ │ mov fp, r9 │ │ │ │ - b 81d308 <__cxa_atexit@plt+0x80f154> │ │ │ │ + b cf080 <__cxa_atexit@plt+0xc0ecc> │ │ │ │ ldr r3, [pc, #108] @ 1f82c <__cxa_atexit@plt+0x11678> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ mov fp, r9 │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ mov r6, r3 │ │ │ │ b 1f7e4 <__cxa_atexit@plt+0x11630> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov fp, r9 │ │ │ │ bx r0 │ │ │ │ @@ -17815,18 +17815,18 @@ │ │ │ │ mov r8, r3 │ │ │ │ mov fp, r9 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ addeq r6, r1, #248, 12 @ 0xf800000 │ │ │ │ - addseq sl, sp, #0, 30 │ │ │ │ - addseq sl, sp, #196, 28 @ 0xc40 │ │ │ │ - addseq sl, sp, #120, 30 @ 0x1e0 │ │ │ │ - addseq sl, sp, #28, 30 @ 0x70 │ │ │ │ + addseq sl, sp, #32, 30 @ 0x80 │ │ │ │ + addseq sl, sp, #228, 28 @ 0xe40 │ │ │ │ + addseq sl, sp, #152, 30 @ 0x260 │ │ │ │ + addseq sl, sp, #60, 30 @ 0xf0 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ @ instruction: 0xffffb9f0 │ │ │ │ andeq r0, r0, r6, lsr #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ @@ -17857,46 +17857,46 @@ │ │ │ │ add lr, r3, #24 │ │ │ │ stm lr, {r2, sl, fp} │ │ │ │ sub r7, r6, #6 │ │ │ │ mov fp, r8 │ │ │ │ bx ip │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq sl, sp, #68, 26 @ 0x1100 │ │ │ │ - addseq sl, sp, #248, 26 @ 0x3e00 │ │ │ │ - addseq sl, sp, #156, 26 @ 0x2700 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq sl, sp, #100, 26 @ 0x1900 │ │ │ │ + addseq sl, sp, #24, 28 @ 0x180 │ │ │ │ + addseq sl, sp, #188, 26 @ 0x2f00 │ │ │ │ addeq r6, r1, #160, 12 @ 0xa000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1f910 <__cxa_atexit@plt+0x1175c> │ │ │ │ ldr r3, [pc, #36] @ 1f91c <__cxa_atexit@plt+0x11768> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #24] @ 1f920 <__cxa_atexit@plt+0x1176c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3efb10 <__cxa_atexit@plt+0x3e195c> │ │ │ │ + b 3c1f3c <__cxa_atexit@plt+0x3b3d88> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - addseq sl, sp, #200, 24 @ 0xc800 │ │ │ │ + addseq sl, sp, #232, 24 @ 0xe800 │ │ │ │ addeq r6, r1, #80, 12 @ 0x5000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #12] @ 1f944 <__cxa_atexit@plt+0x11790> │ │ │ │ add r9, pc, r9 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ addeq r6, r1, #68, 12 @ 0x4400000 │ │ │ │ addeq r6, r1, #44, 12 @ 0x2c00000 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, r3, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -17911,24 +17911,24 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r5, [r7, #12] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - addseq sl, sp, #48, 24 @ 0x3000 │ │ │ │ + addseq sl, sp, #80, 24 @ 0x5000 │ │ │ │ addeq r6, r1, #192, 10 @ 0x30000000 │ │ │ │ andeq r0, r2, r4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, ip │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #28 │ │ │ │ cmp fp, r6 │ │ │ │ @@ -17952,15 +17952,15 @@ │ │ │ │ sub r1, r2, #28 │ │ │ │ cmp fp, r1 │ │ │ │ bhi 1fa60 <__cxa_atexit@plt+0x118ac> │ │ │ │ ldr r2, [pc, #76] @ 1fa84 <__cxa_atexit@plt+0x118d0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r8, r3 │ │ │ │ - b 81d308 <__cxa_atexit@plt+0x80f154> │ │ │ │ + b cf080 <__cxa_atexit@plt+0xc0ecc> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -18048,22 +18048,22 @@ │ │ │ │ cmp r9, r1 │ │ │ │ bhi 1fbfc <__cxa_atexit@plt+0x11a48> │ │ │ │ ldr r2, [pc, #136] @ 1fc3c <__cxa_atexit@plt+0x11a88> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r8, r3 │ │ │ │ mov fp, r9 │ │ │ │ - b 81d308 <__cxa_atexit@plt+0x80f154> │ │ │ │ + b cf080 <__cxa_atexit@plt+0xc0ecc> │ │ │ │ ldr r3, [pc, #108] @ 1fc38 <__cxa_atexit@plt+0x11a84> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ mov fp, r9 │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ mov r6, r3 │ │ │ │ b 1fbf0 <__cxa_atexit@plt+0x11a3c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov fp, r9 │ │ │ │ bx r0 │ │ │ │ @@ -18074,18 +18074,18 @@ │ │ │ │ mov r8, r3 │ │ │ │ mov fp, r9 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ addeq r6, r1, #236, 4 @ 0xc000000e │ │ │ │ - addseq sl, sp, #244, 20 @ 0xf4000 │ │ │ │ - addseq sl, sp, #184, 20 @ 0xb8000 │ │ │ │ - addseq sl, sp, #108, 22 @ 0x1b000 │ │ │ │ - addseq sl, sp, #16, 22 @ 0x4000 │ │ │ │ + addseq sl, sp, #20, 22 @ 0x5000 │ │ │ │ + addseq sl, sp, #216, 20 @ 0xd8000 │ │ │ │ + addseq sl, sp, #140, 22 @ 0x23000 │ │ │ │ + addseq sl, sp, #48, 22 @ 0xc000 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ @ instruction: 0xffffb5e4 │ │ │ │ andeq r0, r0, r6, lsr #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ @@ -18116,18 +18116,18 @@ │ │ │ │ add lr, r3, #24 │ │ │ │ stm lr, {r2, sl, fp} │ │ │ │ sub r7, r6, #6 │ │ │ │ mov fp, r8 │ │ │ │ bx ip │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq sl, sp, #56, 18 @ 0xe0000 │ │ │ │ - addseq sl, sp, #236, 18 @ 0x3b0000 │ │ │ │ - addseq sl, sp, #144, 18 @ 0x240000 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq sl, sp, #88, 18 @ 0x160000 │ │ │ │ + addseq sl, sp, #12, 20 @ 0xc000 │ │ │ │ + addseq sl, sp, #176, 18 @ 0x2c0000 │ │ │ │ @ instruction: 0xffffdae0 │ │ │ │ andeq r0, r0, r7, asr #32 │ │ │ │ addeq r6, r1, #192, 8 @ 0xc0000000 │ │ │ │ andeq r0, r8, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ @@ -18172,15 +18172,15 @@ │ │ │ │ sub r1, r2, #28 │ │ │ │ cmp fp, r1 │ │ │ │ bhi 1fe70 <__cxa_atexit@plt+0x11cbc> │ │ │ │ ldr r2, [pc, #260] @ 1feac <__cxa_atexit@plt+0x11cf8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-32]! @ 0xffffffe0 │ │ │ │ mov r8, r3 │ │ │ │ - b 81d308 <__cxa_atexit@plt+0x80f154> │ │ │ │ + b cf080 <__cxa_atexit@plt+0xc0ecc> │ │ │ │ ldr r7, [pc, #224] @ 1fe9c <__cxa_atexit@plt+0x11ce8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r5 │ │ │ │ str r7, [r6, #-16]! │ │ │ │ ldr r7, [pc, #212] @ 1fea0 <__cxa_atexit@plt+0x11cec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -18232,15 +18232,15 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ @ instruction: 0xfffffbec │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ addeq r6, r1, #120 @ 0x78 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ - addseq sl, sp, #4, 16 @ 0x40000 │ │ │ │ + addseq sl, sp, #36, 16 @ 0x240000 │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ addeq r6, r1, #124, 6 @ 0xf0000001 │ │ │ │ @ instruction: 0xffffb3f0 │ │ │ │ addeq r6, r1, #252, 4 @ 0xc000000f │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ @@ -18339,21 +18339,21 @@ │ │ │ │ sub r1, r2, #28 │ │ │ │ cmp fp, r1 │ │ │ │ bhi 20078 <__cxa_atexit@plt+0x11ec4> │ │ │ │ ldr r2, [pc, #104] @ 200ac <__cxa_atexit@plt+0x11ef8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r8, r3 │ │ │ │ - b 81d308 <__cxa_atexit@plt+0x80f154> │ │ │ │ + b cf080 <__cxa_atexit@plt+0xc0ecc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 200a0 <__cxa_atexit@plt+0x11eec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -18362,15 +18362,15 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff5fc │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ @ instruction: 0xfffff538 │ │ │ │ @ instruction: 0xfffff670 │ │ │ │ addeq r5, r1, #112, 28 @ 0x700 │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ - addseq sl, sp, #48, 12 @ 0x3000000 │ │ │ │ + addseq sl, sp, #80, 12 @ 0x5000000 │ │ │ │ @ instruction: 0xffffb154 │ │ │ │ addeq r6, r1, #252 @ 0xfc │ │ │ │ andeq r0, r0, r7, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 200e4 <__cxa_atexit@plt+0x11f30> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ @@ -18449,24 +18449,24 @@ │ │ │ │ sub r1, r2, #28 │ │ │ │ cmp fp, r1 │ │ │ │ bhi 2023c <__cxa_atexit@plt+0x12088> │ │ │ │ ldr r2, [pc, #116] @ 20270 <__cxa_atexit@plt+0x120bc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r8, r3 │ │ │ │ - b 81d308 <__cxa_atexit@plt+0x80f154> │ │ │ │ + b cf080 <__cxa_atexit@plt+0xc0ecc> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ ldr r3, [pc, #80] @ 2026c <__cxa_atexit@plt+0x120b8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 20264 <__cxa_atexit@plt+0x120b0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -18474,15 +18474,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff034 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xffffef74 │ │ │ │ @ instruction: 0xfffff0ac │ │ │ │ addeq r5, r1, #172, 24 @ 0xac00 │ │ │ │ - addseq sl, sp, #172, 8 @ 0xac000000 │ │ │ │ + addseq sl, sp, #204, 8 @ 0xcc000000 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xffffaf9c │ │ │ │ @ instruction: 0xffffee40 │ │ │ │ addeq r5, r1, #36, 30 @ 0x90 │ │ │ │ andeq r0, r0, r8, asr #21 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -18509,15 +18509,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 202fc <__cxa_atexit@plt+0x12148> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xffffecdc │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ addeq r5, r1, #156, 28 @ 0x9c0 │ │ │ │ andeq r0, r0, r8, asr #21 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #28] │ │ │ │ @@ -18543,15 +18543,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 20384 <__cxa_atexit@plt+0x121d0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xffffec54 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ ldr r8, [r5] │ │ │ │ ldmib r5, {r7, sl} │ │ │ │ cmp fp, r5 │ │ │ │ bhi 203c0 <__cxa_atexit@plt+0x1220c> │ │ │ │ ldr r3, [pc, #60] @ 203dc <__cxa_atexit@plt+0x12228> │ │ │ │ @@ -18689,20 +18689,20 @@ │ │ │ │ sub r6, r6, r5 │ │ │ │ subs r0, r0, r6 │ │ │ │ sbc r1, r1, #0 │ │ │ │ strd r0, [r3, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #7 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -18725,15 +18725,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 2065c <__cxa_atexit@plt+0x124a8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - addseq sl, sp, #28, 2 │ │ │ │ + addseq sl, sp, #60, 2 │ │ │ │ andeq r0, r0, ip, lsr #3 │ │ │ │ addeq r5, r1, #152, 22 @ 0x26000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r4, #812] @ 0x32c │ │ │ │ ldr r3, [pc, #180] @ 2072c <__cxa_atexit@plt+0x12578> │ │ │ │ @@ -18751,20 +18751,20 @@ │ │ │ │ ldrd r2, [r5, #72] @ 0x48 │ │ │ │ sub r6, r6, r4 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r3, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #7 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -18787,19 +18787,19 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 2074c <__cxa_atexit@plt+0x12598> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - addseq r9, sp, #4, 30 │ │ │ │ + addseq r9, sp, #36, 30 @ 0x90 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ - b 4373b8 <__cxa_atexit@plt+0x429204> │ │ │ │ + b 10be420 <__cxa_atexit@plt+0x10b026c> │ │ │ │ addeq r5, r1, #164, 20 @ 0xa4000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #76 @ 0x4c │ │ │ │ cmp fp, r3 │ │ │ │ bhi 20890 <__cxa_atexit@plt+0x126dc> │ │ │ │ @@ -18836,21 +18836,21 @@ │ │ │ │ sub r6, r6, r5 │ │ │ │ subs r0, r0, r6 │ │ │ │ sbc r1, r1, #0 │ │ │ │ strd r0, [r2, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ vldr d0, [pc, #120] @ 20898 <__cxa_atexit@plt+0x126e4> │ │ │ │ vldr d1, [pc, #124] @ 208a0 <__cxa_atexit@plt+0x126ec> │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -18873,15 +18873,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ... │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - addseq r9, sp, #216, 28 @ 0xd80 │ │ │ │ + addseq r9, sp, #248, 28 @ 0xf80 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ addeq r5, r1, #64, 18 @ 0x100000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ @@ -18901,21 +18901,21 @@ │ │ │ │ ldrd r2, [r5, #72] @ 0x48 │ │ │ │ sub r6, r6, r4 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r3, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ vldr d0, [pc, #100] @ 20990 <__cxa_atexit@plt+0x127dc> │ │ │ │ vldr d1, [pc, #104] @ 20998 <__cxa_atexit@plt+0x127e4> │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -19010,22 +19010,22 @@ │ │ │ │ subs r0, r0, r6 │ │ │ │ sbc r3, r3, #0 │ │ │ │ str r0, [r1, #72] @ 0x48 │ │ │ │ str r3, [r1, #76] @ 0x4c │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ vldr d2, [pc, #120] @ 20b60 <__cxa_atexit@plt+0x129ac> │ │ │ │ vmov.f64 d0, d8 │ │ │ │ vmov.f64 d1, d9 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -19046,15 +19046,15 @@ │ │ │ │ bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ... │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ - addseq r9, sp, #36, 24 @ 0x2400 │ │ │ │ + addseq r9, sp, #68, 24 @ 0x4400 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ addeq r5, r1, #116, 12 @ 0x7400000 │ │ │ │ andeq r0, r0, r9, ror #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [pc, #216] @ 20c68 <__cxa_atexit@plt+0x12ab4> │ │ │ │ @@ -19076,22 +19076,22 @@ │ │ │ │ ldrd r2, [r5, #72] @ 0x48 │ │ │ │ sub r6, r6, r4 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r3, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ vldr d2, [pc, #108] @ 20c60 <__cxa_atexit@plt+0x12aac> │ │ │ │ vmov.f64 d0, d9 │ │ │ │ vmov.f64 d1, d8 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -19159,23 +19159,23 @@ │ │ │ │ subs r0, r0, r6 │ │ │ │ sbc r3, r3, #0 │ │ │ │ str r0, [r1, #72] @ 0x48 │ │ │ │ str r3, [r1, #76] @ 0x4c │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ vldr d0, [pc, #124] @ 20dc0 <__cxa_atexit@plt+0x12c0c> │ │ │ │ vmov.f64 d1, d0 │ │ │ │ vmov.f64 d2, d0 │ │ │ │ vmov.f64 d3, d8 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -19197,15 +19197,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - addseq r9, sp, #200, 18 @ 0x320000 │ │ │ │ + addseq r9, sp, #232, 18 @ 0x3a0000 │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq fp, r0, ip, ror #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [pc, #212] @ 20ec0 <__cxa_atexit@plt+0x12d0c> │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -19225,23 +19225,23 @@ │ │ │ │ ldrd r2, [r5, #72] @ 0x48 │ │ │ │ sub r6, r6, r4 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r3, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ vldr d0, [pc, #108] @ 20eb8 <__cxa_atexit@plt+0x12d04> │ │ │ │ vmov.f64 d1, d0 │ │ │ │ vmov.f64 d2, d0 │ │ │ │ vmov.f64 d3, d8 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -19283,21 +19283,21 @@ │ │ │ │ ldrd r2, [r5, #72] @ 0x48 │ │ │ │ sub r6, r6, r4 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r3, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ vldr d0, [pc, #100] @ 20f98 <__cxa_atexit@plt+0x12de4> │ │ │ │ vmov.f64 d1, d0 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -19378,22 +19378,22 @@ │ │ │ │ ldrd r2, [r5, #72] @ 0x48 │ │ │ │ sub r6, r6, r4 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r3, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ vadd.f64 d1, d10, d9 │ │ │ │ vldr d2, [pc, #104] @ 21120 <__cxa_atexit@plt+0x12f6c> │ │ │ │ vmov.f64 d0, d8 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -19436,23 +19436,23 @@ │ │ │ │ ldrd r2, [r5, #72] @ 0x48 │ │ │ │ sub r6, r6, r4 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r3, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ vldr d0, [pc, #112] @ 21210 <__cxa_atexit@plt+0x1305c> │ │ │ │ vmov.f64 d1, d0 │ │ │ │ vmov.f64 d2, d0 │ │ │ │ vmov.f64 d3, d8 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -19504,21 +19504,21 @@ │ │ │ │ sub r6, r6, r5 │ │ │ │ subs r0, r0, r6 │ │ │ │ sbc r1, r1, #0 │ │ │ │ strd r0, [r2, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ vldr d1, [pc, #128] @ 21330 <__cxa_atexit@plt+0x1317c> │ │ │ │ vmov.f64 d0, d8 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -19572,21 +19572,21 @@ │ │ │ │ ldrd r2, [r5, #72] @ 0x48 │ │ │ │ sub r6, r6, r4 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r3, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ vldr d1, [pc, #116] @ 21438 <__cxa_atexit@plt+0x13284> │ │ │ │ vmov.f64 d0, d8 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -19650,22 +19650,22 @@ │ │ │ │ ldrd r2, [r5, #72] @ 0x48 │ │ │ │ sub r6, r6, r4 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r3, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ vadd.f64 d1, d10, d9 │ │ │ │ vadd.f64 d0, d11, d8 │ │ │ │ vldr d2, [pc, #96] @ 21568 <__cxa_atexit@plt+0x133b4> │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -19707,23 +19707,23 @@ │ │ │ │ ldrd r2, [r5, #72] @ 0x48 │ │ │ │ sub r6, r6, r4 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r3, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ vldr d0, [pc, #112] @ 21658 <__cxa_atexit@plt+0x134a4> │ │ │ │ vmov.f64 d1, d0 │ │ │ │ vmov.f64 d2, d0 │ │ │ │ vmov.f64 d3, d8 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -19767,21 +19767,21 @@ │ │ │ │ ldrd r2, [r5, #72] @ 0x48 │ │ │ │ sub r6, r6, r4 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r3, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ vldr d1, [pc, #104] @ 21740 <__cxa_atexit@plt+0x1358c> │ │ │ │ vmov.f64 d0, d8 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -19827,22 +19827,22 @@ │ │ │ │ ldrd r2, [r5, #72] @ 0x48 │ │ │ │ sub r6, r6, r4 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r3, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ vadd.f64 d0, d10, d9 │ │ │ │ vldr d2, [pc, #100] @ 21830 <__cxa_atexit@plt+0x1367c> │ │ │ │ vmov.f64 d1, d8 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -19884,23 +19884,23 @@ │ │ │ │ ldrd r2, [r5, #72] @ 0x48 │ │ │ │ sub r6, r6, r4 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r3, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ vldr d0, [pc, #112] @ 21920 <__cxa_atexit@plt+0x1376c> │ │ │ │ vmov.f64 d1, d0 │ │ │ │ vmov.f64 d2, d0 │ │ │ │ vmov.f64 d3, d8 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -19926,50 +19926,50 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 21948 <__cxa_atexit@plt+0x13794> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - addseq r8, sp, #8, 26 @ 0x200 │ │ │ │ + addseq r8, sp, #40, 26 @ 0xa00 │ │ │ │ andeq r0, r6, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 21984 <__cxa_atexit@plt+0x137d0> │ │ │ │ ldr r3, [pc, #40] @ 21994 <__cxa_atexit@plt+0x137e0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ ldr r3, [pc, #28] @ 21998 <__cxa_atexit@plt+0x137e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ - b 19cb3c <__cxa_atexit@plt+0x18e988> │ │ │ │ + b e20bbc <__cxa_atexit@plt+0xe12a08> │ │ │ │ ldr r7, [pc, #16] @ 2199c <__cxa_atexit@plt+0x137e8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r8, sp, #32, 26 @ 0x800 │ │ │ │ + addseq r8, sp, #64, 26 @ 0x1000 │ │ │ │ addeq r4, r1, #188, 16 @ 0xbc0000 │ │ │ │ addeq r4, r1, #144, 16 @ 0x900000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r7, r8 │ │ │ │ ldr r3, [pc, #24] @ 219d0 <__cxa_atexit@plt+0x1381c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #12] @ 219d4 <__cxa_atexit@plt+0x13820> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3efae8 <__cxa_atexit@plt+0x3e1934> │ │ │ │ + b 3c1f14 <__cxa_atexit@plt+0x3b3d60> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - addseq r8, sp, #216, 24 @ 0xd800 │ │ │ │ + addseq r8, sp, #248, 24 @ 0xf800 │ │ │ │ addeq r4, r1, #88, 16 @ 0x580000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 21a04 <__cxa_atexit@plt+0x13850> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #20] @ 21a08 <__cxa_atexit@plt+0x13854> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -19997,21 +19997,21 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r3, #4]! │ │ │ │ ldr r2, [pc, #36] @ 21a7c <__cxa_atexit@plt+0x138c8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ sub r8, r6, #2 │ │ │ │ - b 3efae8 <__cxa_atexit@plt+0x3e1934> │ │ │ │ + b 3c1f14 <__cxa_atexit@plt+0x3b3d60> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - addseq r8, sp, #0, 24 │ │ │ │ - addseq r8, sp, #128, 22 @ 0x20000 │ │ │ │ + addseq r8, sp, #32, 24 @ 0x2000 │ │ │ │ + addseq r8, sp, #160, 22 @ 0x28000 │ │ │ │ addeq r4, r1, #152, 14 @ 0x2600000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -20035,52 +20035,52 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str ip, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ sub sl, r6, #18 │ │ │ │ add r8, lr, #1 │ │ │ │ add r9, r9, #2 │ │ │ │ - b 1fe7fe4 <__cxa_atexit@plt+0x1fd9e30> │ │ │ │ + b 1fe83a4 <__cxa_atexit@plt+0x1fda1f0> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xffffecc4 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ addeq r4, r1, #36, 14 @ 0x900000 │ │ │ │ addeq r4, r1, #16, 14 @ 0x400000 │ │ │ │ andeq r0, r0, r6, asr #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #16] @ 21b3c <__cxa_atexit@plt+0x13988> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #28 │ │ │ │ - b 3efae8 <__cxa_atexit@plt+0x3e1934> │ │ │ │ - addseq r8, sp, #120, 22 @ 0x1e000 │ │ │ │ + b 3c1f14 <__cxa_atexit@plt+0x3b3d60> │ │ │ │ + addseq r8, sp, #152, 22 @ 0x26000 │ │ │ │ addeq r4, r1, #252, 12 @ 0xfc00000 │ │ │ │ andeq r0, r6, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 21b7c <__cxa_atexit@plt+0x139c8> │ │ │ │ ldr r3, [pc, #40] @ 21b8c <__cxa_atexit@plt+0x139d8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ ldr r3, [pc, #28] @ 21b90 <__cxa_atexit@plt+0x139dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ - b 19cb3c <__cxa_atexit@plt+0x18e988> │ │ │ │ + b e20bbc <__cxa_atexit@plt+0xe12a08> │ │ │ │ ldr r7, [pc, #16] @ 21b94 <__cxa_atexit@plt+0x139e0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - addseq r8, sp, #40, 22 @ 0xa000 │ │ │ │ + addseq r8, sp, #72, 22 @ 0x12000 │ │ │ │ addeq r4, r1, #196, 12 @ 0xc400000 │ │ │ │ addeq r4, r1, #164, 12 @ 0xa400000 │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -20096,29 +20096,29 @@ │ │ │ │ ldr r3, [pc, #72] @ 21c24 <__cxa_atexit@plt+0x13a70> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ ldr r3, [pc, #60] @ 21c28 <__cxa_atexit@plt+0x13a74> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ - b 19cb3c <__cxa_atexit@plt+0x18e988> │ │ │ │ + b e20bbc <__cxa_atexit@plt+0xe12a08> │ │ │ │ ldr r7, [pc, #36] @ 21c20 <__cxa_atexit@plt+0x13a6c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 21c1c <__cxa_atexit@plt+0x13a68> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - addseq r8, sp, #116, 20 @ 0x74000 │ │ │ │ + addseq r8, sp, #148, 20 @ 0x94000 │ │ │ │ addeq r4, r1, #60, 12 @ 0x3c00000 │ │ │ │ addeq r4, r1, #100, 12 @ 0x6400000 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ - addseq r8, sp, #176, 20 @ 0xb0000 │ │ │ │ + addseq r8, sp, #208, 20 @ 0xd0000 │ │ │ │ addeq r4, r1, #40, 12 @ 0x2800000 │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 21c88 <__cxa_atexit@plt+0x13ad4> │ │ │ │ @@ -20133,29 +20133,29 @@ │ │ │ │ ldr r3, [pc, #72] @ 21cb8 <__cxa_atexit@plt+0x13b04> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ ldr r3, [pc, #60] @ 21cbc <__cxa_atexit@plt+0x13b08> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ - b 19cb3c <__cxa_atexit@plt+0x18e988> │ │ │ │ + b e20bbc <__cxa_atexit@plt+0xe12a08> │ │ │ │ ldr r7, [pc, #36] @ 21cb4 <__cxa_atexit@plt+0x13b00> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 21cb0 <__cxa_atexit@plt+0x13afc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - addseq r8, sp, #224, 18 @ 0x380000 │ │ │ │ + addseq r8, sp, #0, 20 │ │ │ │ addeq r4, r1, #168, 10 @ 0x2a000000 │ │ │ │ addeq r4, r1, #208, 10 @ 0x34000000 │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ - addseq r8, sp, #28, 20 @ 0x1c000 │ │ │ │ + addseq r8, sp, #60, 20 @ 0x3c000 │ │ │ │ addeq r4, r1, #176, 10 @ 0x2c000000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #56 @ 0x38 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 21d18 <__cxa_atexit@plt+0x13b64> │ │ │ │ @@ -20221,23 +20221,23 @@ │ │ │ │ sub r6, r6, r5 │ │ │ │ subs r0, r0, r6 │ │ │ │ sbc r1, r1, #0 │ │ │ │ strd r0, [r2, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ vmov.f64 d0, d8 │ │ │ │ vmov.f64 d1, d9 │ │ │ │ vmov.f64 d2, d10 │ │ │ │ vmov.f64 d3, d11 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -20256,15 +20256,15 @@ │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ - addseq r8, sp, #16, 18 @ 0x40000 │ │ │ │ + addseq r8, sp, #48, 18 @ 0xc0000 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ addeq r4, r1, #240, 6 @ 0xc0000003 │ │ │ │ andeq r3, r0, sp, ror #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r4, #812] @ 0x32c │ │ │ │ ldr r3, [pc, #200] @ 21f5c <__cxa_atexit@plt+0x13da8> │ │ │ │ @@ -20284,23 +20284,23 @@ │ │ │ │ ldrd r2, [r5, #72] @ 0x48 │ │ │ │ sub r6, r6, r4 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r3, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ vmov.f64 d0, d8 │ │ │ │ vmov.f64 d1, d9 │ │ │ │ vmov.f64 d2, d10 │ │ │ │ vmov.f64 d3, d11 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -20398,22 +20398,22 @@ │ │ │ │ subs r0, r0, r6 │ │ │ │ sbc r3, r3, #0 │ │ │ │ str r0, [r1, #72] @ 0x48 │ │ │ │ str r3, [r1, #76] @ 0x4c │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ vldr d2, [pc, #120] @ 22130 <__cxa_atexit@plt+0x13f7c> │ │ │ │ vmov.f64 d0, d8 │ │ │ │ vmov.f64 d1, d9 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -20434,15 +20434,15 @@ │ │ │ │ bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ... │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - addseq r8, sp, #84, 12 @ 0x5400000 │ │ │ │ + addseq r8, sp, #116, 12 @ 0x7400000 │ │ │ │ andeq r0, r0, r8, ror #3 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r7, ror #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [pc, #212] @ 22230 <__cxa_atexit@plt+0x1407c> │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -20463,22 +20463,22 @@ │ │ │ │ ldrd r2, [r5, #72] @ 0x48 │ │ │ │ sub r6, r6, r4 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r3, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ vldr d2, [pc, #104] @ 22228 <__cxa_atexit@plt+0x14074> │ │ │ │ vmov.f64 d0, d9 │ │ │ │ vmov.f64 d1, d8 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -20536,22 +20536,22 @@ │ │ │ │ ldrd r2, [r5, #72] @ 0x48 │ │ │ │ sub r6, r6, r4 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r3, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ vadd.f64 d0, d9, d10 │ │ │ │ vldr d2, [pc, #100] @ 22350 <__cxa_atexit@plt+0x1419c> │ │ │ │ vmov.f64 d1, d8 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -20612,22 +20612,22 @@ │ │ │ │ ldr r1, [r5, #76] @ 0x4c │ │ │ │ vadd.f64 d8, d0, d1 │ │ │ │ sub r4, r4, r3 │ │ │ │ subs r2, r2, r4 │ │ │ │ sbc r3, r1, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ vadd.f64 d1, d9, d10 │ │ │ │ vldr d2, [pc, #104] @ 22488 <__cxa_atexit@plt+0x142d4> │ │ │ │ vmov.f64 d0, d8 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -20672,22 +20672,22 @@ │ │ │ │ ldrd r2, [r5, #72] @ 0x48 │ │ │ │ sub r6, r6, r4 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r3, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ vadd.f64 d1, d10, d9 │ │ │ │ vldr d2, [pc, #100] @ 22578 <__cxa_atexit@plt+0x143c4> │ │ │ │ vmov.f64 d0, d8 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -20711,15 +20711,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 225a0 <__cxa_atexit@plt+0x143ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - addseq r8, sp, #176 @ 0xb0 │ │ │ │ + addseq r8, sp, #208 @ 0xd0 │ │ │ │ andeq r0, r6, r9, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -20736,15 +20736,15 @@ │ │ │ │ str sl, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ str r8, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ sub sl, r6, #18 │ │ │ │ add r8, ip, #1 │ │ │ │ add r9, lr, #2 │ │ │ │ - b 1fe7fe4 <__cxa_atexit@plt+0x1fd9e30> │ │ │ │ + b 1fe83a4 <__cxa_atexit@plt+0x1fda1f0> │ │ │ │ ldr r7, [pc, #28] @ 2262c <__cxa_atexit@plt+0x14478> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff700 │ │ │ │ @@ -20784,15 +20784,15 @@ │ │ │ │ str r0, [r6, #24] │ │ │ │ sub sl, r2, #18 │ │ │ │ add r3, ip, #1 │ │ │ │ add r9, lr, #2 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 1fe7fe4 <__cxa_atexit@plt+0x1fd9e30> │ │ │ │ + b 1fe83a4 <__cxa_atexit@plt+0x1fda1f0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #52] @ 22714 <__cxa_atexit@plt+0x14560> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -20835,15 +20835,15 @@ │ │ │ │ str r9, [r3, #16] │ │ │ │ str r8, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ add r5, r5, #8 │ │ │ │ sub sl, r6, #18 │ │ │ │ add r8, ip, #1 │ │ │ │ add r9, lr, #2 │ │ │ │ - b 1fe7fe4 <__cxa_atexit@plt+0x1fd9e30> │ │ │ │ + b 1fe83a4 <__cxa_atexit@plt+0x1fda1f0> │ │ │ │ ldr r7, [pc, #28] @ 227b8 <__cxa_atexit@plt+0x14604> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff570 │ │ │ │ @@ -20885,20 +20885,20 @@ │ │ │ │ sub r6, r6, r5 │ │ │ │ subs r0, r0, r6 │ │ │ │ sbc r1, r1, #0 │ │ │ │ strd r0, [r3, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #9 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -20921,15 +20921,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 228f0 <__cxa_atexit@plt+0x1473c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - addseq r7, sp, #136, 28 @ 0x880 │ │ │ │ + addseq r7, sp, #168, 28 @ 0xa80 │ │ │ │ andeq r0, r0, ip, lsr #3 │ │ │ │ addeq r3, r1, #220, 18 @ 0x370000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r4, #812] @ 0x32c │ │ │ │ ldr r3, [pc, #180] @ 229c0 <__cxa_atexit@plt+0x1480c> │ │ │ │ @@ -20947,20 +20947,20 @@ │ │ │ │ ldrd r2, [r5, #72] @ 0x48 │ │ │ │ sub r6, r6, r4 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r3, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #9 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -20983,15 +20983,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 229e0 <__cxa_atexit@plt+0x1482c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - addseq r7, sp, #112, 24 @ 0x7000 │ │ │ │ + addseq r7, sp, #144, 24 @ 0x9000 │ │ │ │ addeq r3, r1, #128, 16 @ 0x800000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 22a0c <__cxa_atexit@plt+0x14858> │ │ │ │ @@ -21048,15 +21048,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - addseq r7, sp, #156, 22 @ 0x27000 │ │ │ │ + addseq r7, sp, #188, 22 @ 0x2f000 │ │ │ │ addeq r3, r1, #128, 14 @ 0x2000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #80] @ 22b58 <__cxa_atexit@plt+0x149a4> │ │ │ │ @@ -21130,22 +21130,22 @@ │ │ │ │ sub r6, r6, r5 │ │ │ │ subs r0, r0, r6 │ │ │ │ sbc r1, r1, #0 │ │ │ │ strd r0, [r2, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ vldr d2, [pc, #116] @ 22cb0 <__cxa_atexit@plt+0x14afc> │ │ │ │ vmov.f64 d0, d8 │ │ │ │ vmov.f64 d1, d9 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -21165,15 +21165,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ... │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - addseq r7, sp, #196, 20 @ 0xc4000 │ │ │ │ + addseq r7, sp, #228, 20 @ 0xe4000 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ nop @ (mov r0, r0) │ │ │ │ addeq r3, r1, #160, 10 @ 0x28000000 │ │ │ │ andeq r0, r0, r6, ror #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r4, #812] @ 0x32c │ │ │ │ @@ -21194,22 +21194,22 @@ │ │ │ │ ldrd r2, [r5, #72] @ 0x48 │ │ │ │ sub r6, r6, r4 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r3, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ vldr d2, [pc, #104] @ 22da8 <__cxa_atexit@plt+0x14bf4> │ │ │ │ vmov.f64 d0, d8 │ │ │ │ vmov.f64 d1, d9 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -21316,23 +21316,23 @@ │ │ │ │ sub r6, r6, r5 │ │ │ │ subs r0, r0, r6 │ │ │ │ sbc r1, r1, #0 │ │ │ │ strd r0, [r2, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ vmov.f64 d0, d8 │ │ │ │ vmov.f64 d1, d9 │ │ │ │ vmov.f64 d2, d10 │ │ │ │ vmov.f64 d3, d11 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -21351,15 +21351,15 @@ │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ - addseq r7, sp, #216, 14 @ 0x3600000 │ │ │ │ + addseq r7, sp, #248, 14 @ 0x3e00000 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ addeq r3, r1, #4, 6 @ 0x10000000 │ │ │ │ andeq r3, r0, sl, ror #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r4, #812] @ 0x32c │ │ │ │ ldr r3, [pc, #200] @ 23094 <__cxa_atexit@plt+0x14ee0> │ │ │ │ @@ -21379,23 +21379,23 @@ │ │ │ │ ldrd r2, [r5, #72] @ 0x48 │ │ │ │ sub r6, r6, r4 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r3, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ vmov.f64 d0, d8 │ │ │ │ vmov.f64 d1, d9 │ │ │ │ vmov.f64 d2, d10 │ │ │ │ vmov.f64 d3, d11 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -21471,15 +21471,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, #52] @ 231ac <__cxa_atexit@plt+0x14ff8> │ │ │ │ add r0, pc, r0 │ │ │ │ stmib r3, {r2, r8, r9} │ │ │ │ sub sl, r6, #6 │ │ │ │ add r8, r1, #1 │ │ │ │ add r9, r0, #2 │ │ │ │ - b 1fe7fe4 <__cxa_atexit@plt+0x1fd9e30> │ │ │ │ + b 1fe83a4 <__cxa_atexit@plt+0x1fda1f0> │ │ │ │ ldr r7, [pc, #28] @ 231b0 <__cxa_atexit@plt+0x14ffc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcac │ │ │ │ @@ -21515,15 +21515,15 @@ │ │ │ │ str r9, [r6, #12] │ │ │ │ sub sl, r2, #6 │ │ │ │ add r3, r1, #1 │ │ │ │ add r9, r0, #2 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 1fe7fe4 <__cxa_atexit@plt+0x1fd9e30> │ │ │ │ + b 1fe83a4 <__cxa_atexit@plt+0x1fda1f0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #48] @ 23284 <__cxa_atexit@plt+0x150d0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -21560,15 +21560,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, #52] @ 23310 <__cxa_atexit@plt+0x1515c> │ │ │ │ add r0, pc, r0 │ │ │ │ stmib r3, {r2, r8, r9} │ │ │ │ sub sl, r6, #6 │ │ │ │ add r8, r1, #1 │ │ │ │ add r9, r0, #2 │ │ │ │ - b 1fe7fe4 <__cxa_atexit@plt+0x1fd9e30> │ │ │ │ + b 1fe83a4 <__cxa_atexit@plt+0x1fda1f0> │ │ │ │ ldr r7, [pc, #28] @ 23314 <__cxa_atexit@plt+0x15160> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb48 │ │ │ │ @@ -21603,15 +21603,15 @@ │ │ │ │ str r9, [r6, #12] │ │ │ │ sub sl, r2, #6 │ │ │ │ add r3, r1, #1 │ │ │ │ add r9, r0, #2 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 1fe7fe4 <__cxa_atexit@plt+0x1fd9e30> │ │ │ │ + b 1fe83a4 <__cxa_atexit@plt+0x1fda1f0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #48] @ 233e4 <__cxa_atexit@plt+0x15230> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -21659,19 +21659,19 @@ │ │ │ │ sub r6, r6, r5 │ │ │ │ subs r0, r0, r6 │ │ │ │ sbc r1, r1, #0 │ │ │ │ strd r0, [r3, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -21693,15 +21693,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 23508 <__cxa_atexit@plt+0x15354> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - addseq r7, sp, #132, 4 @ 0x40000008 │ │ │ │ + addseq r7, sp, #164, 4 @ 0x4000000a │ │ │ │ andeq r0, r0, r8, lsr #3 │ │ │ │ addeq r2, r1, #20, 28 @ 0x140 │ │ │ │ addeq r2, r1, #232, 26 @ 0x3a00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r4, #812] @ 0x32c │ │ │ │ @@ -21720,19 +21720,19 @@ │ │ │ │ ldrd r2, [r5, #72] @ 0x48 │ │ │ │ sub r6, r6, r4 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r3, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -21826,22 +21826,22 @@ │ │ │ │ sub r6, r6, r5 │ │ │ │ subs r0, r0, r6 │ │ │ │ sbc r1, r1, #0 │ │ │ │ strd r0, [r2, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ vldr d2, [pc, #116] @ 23798 <__cxa_atexit@plt+0x155e4> │ │ │ │ vmov.f64 d0, d8 │ │ │ │ vmov.f64 d1, d9 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -21861,15 +21861,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ... │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - addseq r6, sp, #244, 30 @ 0x3d0 │ │ │ │ + addseq r7, sp, #20 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r5, ror #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r4, #812] @ 0x32c │ │ │ │ ldr r3, [pc, #208] @ 23898 <__cxa_atexit@plt+0x156e4> │ │ │ │ @@ -21889,22 +21889,22 @@ │ │ │ │ ldrd r2, [r5, #72] @ 0x48 │ │ │ │ sub r6, r6, r4 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r3, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ vldr d2, [pc, #108] @ 23890 <__cxa_atexit@plt+0x156dc> │ │ │ │ vmov.f64 d0, d8 │ │ │ │ vmov.f64 d1, d9 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -21929,15 +21929,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 238b8 <__cxa_atexit@plt+0x15704> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - addseq r6, sp, #152, 26 @ 0x2600 │ │ │ │ + addseq r6, sp, #184, 26 @ 0x2e00 │ │ │ │ addeq r2, r1, #64, 20 @ 0x40000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 23400 <__cxa_atexit@plt+0x1524c> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -21968,19 +21968,19 @@ │ │ │ │ sub r6, r6, r5 │ │ │ │ subs r0, r0, r6 │ │ │ │ sbc r1, r1, #0 │ │ │ │ strd r0, [r3, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -22003,15 +22003,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 239e8 <__cxa_atexit@plt+0x15834> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - addseq r6, sp, #176, 26 @ 0x2c00 │ │ │ │ + addseq r6, sp, #208, 26 @ 0x3400 │ │ │ │ andeq r0, r0, ip, lsr #3 │ │ │ │ addeq r2, r1, #92, 18 @ 0x170000 │ │ │ │ addeq r2, r1, #44, 18 @ 0xb0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r4, #812] @ 0x32c │ │ │ │ @@ -22030,19 +22030,19 @@ │ │ │ │ ldrd r2, [r5, #72] @ 0x48 │ │ │ │ sub r6, r6, r4 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r3, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -22062,15 +22062,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ addeq r2, r1, #92, 16 @ 0x5c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4470c8 <__cxa_atexit@plt+0x438f14> │ │ │ │ + b 10ce130 <__cxa_atexit@plt+0x10bff7c> │ │ │ │ addeq r2, r1, #80, 16 @ 0x500000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 238dc <__cxa_atexit@plt+0x15728> │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -22089,39 +22089,39 @@ │ │ │ │ ldr r3, [pc, #56] @ 23b5c <__cxa_atexit@plt+0x159a8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #44] @ 23b60 <__cxa_atexit@plt+0x159ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3efae8 <__cxa_atexit@plt+0x3e1934> │ │ │ │ + b 3c1f14 <__cxa_atexit@plt+0x3b3d60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 23b64 <__cxa_atexit@plt+0x159b0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - addseq r6, sp, #160, 22 @ 0x28000 │ │ │ │ + addseq r6, sp, #192, 22 @ 0x30000 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - addseq r6, sp, #108, 22 @ 0x1b000 │ │ │ │ + addseq r6, sp, #140, 22 @ 0x23000 │ │ │ │ addeq r2, r1, #88, 16 @ 0x580000 │ │ │ │ addeq r2, r1, #36, 16 @ 0x240000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 23b94 <__cxa_atexit@plt+0x159e0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 23b98 <__cxa_atexit@plt+0x159e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3efae8 <__cxa_atexit@plt+0x3e1934> │ │ │ │ + b 3c1f14 <__cxa_atexit@plt+0x3b3d60> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - addseq r6, sp, #20, 22 @ 0x5000 │ │ │ │ + addseq r6, sp, #52, 22 @ 0xd000 │ │ │ │ addeq r2, r1, #240, 14 @ 0x3c00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #228] @ 23c94 <__cxa_atexit@plt+0x15ae0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #220] @ 23c98 <__cxa_atexit@plt+0x15ae4> │ │ │ │ @@ -22143,23 +22143,23 @@ │ │ │ │ sub r6, r6, r5 │ │ │ │ subs r0, r0, r6 │ │ │ │ sbc r1, r1, #0 │ │ │ │ strd r0, [r3, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #2 │ │ │ │ orr r0, r0, #768 @ 0x300 │ │ │ │ mov r1, #3 │ │ │ │ orr r1, r1, #768 @ 0x300 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -22177,15 +22177,15 @@ │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - addseq r6, sp, #252, 20 @ 0xfc000 │ │ │ │ + addseq r6, sp, #28, 22 @ 0x7000 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ addeq r2, r1, #220, 12 @ 0xdc00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r4, #812] @ 0x32c │ │ │ │ ldr r3, [pc, #192] @ 23d7c <__cxa_atexit@plt+0x15bc8> │ │ │ │ @@ -22203,23 +22203,23 @@ │ │ │ │ ldrd r2, [r5, #72] @ 0x48 │ │ │ │ sub r6, r6, r4 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r3, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #2 │ │ │ │ orr r0, r0, #768 @ 0x300 │ │ │ │ mov r1, #3 │ │ │ │ orr r1, r1, #768 @ 0x300 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -22264,20 +22264,20 @@ │ │ │ │ sub r6, r6, r5 │ │ │ │ subs r0, r0, r6 │ │ │ │ sbc r1, r1, #0 │ │ │ │ strd r0, [r3, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #7424 @ 0x1d00 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -22295,15 +22295,15 @@ │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - addseq r6, sp, #28, 18 @ 0x70000 │ │ │ │ + addseq r6, sp, #60, 18 @ 0xf0000 │ │ │ │ muleq r0, ip, r1 │ │ │ │ addeq r2, r1, #244, 8 @ 0xf4000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r4, #812] @ 0x32c │ │ │ │ ldr r3, [pc, #180] @ 23f48 <__cxa_atexit@plt+0x15d94> │ │ │ │ @@ -22321,20 +22321,20 @@ │ │ │ │ ldrd r2, [r5, #72] @ 0x48 │ │ │ │ sub r6, r6, r4 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r3, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #7424 @ 0x1d00 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -22359,17 +22359,17 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 23f74 <__cxa_atexit@plt+0x15dc0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 23f78 <__cxa_atexit@plt+0x15dc4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 10fd80 <__cxa_atexit@plt+0x101bcc> │ │ │ │ + b d93e00 <__cxa_atexit@plt+0xd85c4c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - addseq r6, sp, #84, 14 @ 0x1500000 │ │ │ │ + addseq r6, sp, #116, 14 @ 0x1d00000 │ │ │ │ addeq r2, r1, #240, 6 @ 0xc0000003 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #212] @ 24064 <__cxa_atexit@plt+0x15eb0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #204] @ 24068 <__cxa_atexit@plt+0x15eb4> │ │ │ │ @@ -22391,19 +22391,19 @@ │ │ │ │ sub r6, r6, r5 │ │ │ │ subs r0, r0, r6 │ │ │ │ sbc r1, r1, #0 │ │ │ │ strd r0, [r3, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -22421,15 +22421,15 @@ │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - addseq r6, sp, #12, 14 @ 0x300000 │ │ │ │ + addseq r6, sp, #44, 14 @ 0xb00000 │ │ │ │ muleq r0, r4, r1 │ │ │ │ addeq r2, r1, #236, 4 @ 0xc000000e │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r4, #812] @ 0x32c │ │ │ │ ldr r3, [pc, #176] @ 2413c <__cxa_atexit@plt+0x15f88> │ │ │ │ @@ -22447,19 +22447,19 @@ │ │ │ │ ldrd r2, [r5, #72] @ 0x48 │ │ │ │ sub r6, r6, r4 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r3, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -22497,15 +22497,15 @@ │ │ │ │ str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ beq 2418c <__cxa_atexit@plt+0x15fd8> │ │ │ │ b 241ec <__cxa_atexit@plt+0x16038> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - addseq r6, sp, #100, 10 @ 0x19000000 │ │ │ │ + addseq r6, sp, #132, 10 @ 0x21000000 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ addeq r2, r1, #176, 2 @ 0x2c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 241d8 <__cxa_atexit@plt+0x16024> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ @@ -22550,25 +22550,25 @@ │ │ │ │ sub r6, r6, r5 │ │ │ │ subs r0, r0, r6 │ │ │ │ sbc r1, r1, #0 │ │ │ │ strd r0, [r2, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ vldr d4, [pc, #132] @ 24300 <__cxa_atexit@plt+0x1614c> │ │ │ │ vldr d0, [pc, #136] @ 24308 <__cxa_atexit@plt+0x16154> │ │ │ │ vmov.f64 d1, d9 │ │ │ │ vmov.f64 d2, d0 │ │ │ │ vmov.f64 d3, d8 │ │ │ │ vmov.f64 d5, d0 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -22619,25 +22619,25 @@ │ │ │ │ ldrd r2, [r5, #72] @ 0x48 │ │ │ │ sub r6, r6, r4 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r3, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ vldr d4, [pc, #116] @ 24408 <__cxa_atexit@plt+0x16254> │ │ │ │ vldr d0, [pc, #120] @ 24410 <__cxa_atexit@plt+0x1625c> │ │ │ │ vmov.f64 d1, d9 │ │ │ │ vmov.f64 d2, d0 │ │ │ │ vmov.f64 d3, d8 │ │ │ │ vmov.f64 d5, d0 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -22663,15 +22663,15 @@ │ │ │ │ addeq r1, r1, #52, 30 @ 0xd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2443c <__cxa_atexit@plt+0x16288> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 10fd80 <__cxa_atexit@plt+0x101bcc> │ │ │ │ + b d93e00 <__cxa_atexit@plt+0xd85c4c> │ │ │ │ addeq r1, r1, #28, 30 @ 0x70 │ │ │ │ addeq r1, r1, #88, 30 @ 0x160 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -22693,41 +22693,41 @@ │ │ │ │ ldr r3, [pc, #80] @ 244ec <__cxa_atexit@plt+0x16338> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #68] @ 244f0 <__cxa_atexit@plt+0x1633c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3efae8 <__cxa_atexit@plt+0x3e1934> │ │ │ │ + b 3c1f14 <__cxa_atexit@plt+0x3b3d60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #52] @ 244f8 <__cxa_atexit@plt+0x16344> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 244f4 <__cxa_atexit@plt+0x16340> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ @ instruction: 0xfffff6f4 │ │ │ │ - addseq r6, sp, #40, 4 @ 0x80000002 │ │ │ │ + addseq r6, sp, #72, 4 @ 0x80000004 │ │ │ │ @ instruction: 0xfffff708 │ │ │ │ - addseq r6, sp, #244, 2 @ 0x3d │ │ │ │ + addseq r6, sp, #20, 4 @ 0x40000001 │ │ │ │ addeq r1, r1, #208, 28 @ 0xd00 │ │ │ │ addeq r1, r1, #240, 28 @ 0xf00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 24518 <__cxa_atexit@plt+0x16364> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - addseq r6, sp, #56, 2 │ │ │ │ + addseq r6, sp, #88, 2 │ │ │ │ addeq r1, r1, #140, 28 @ 0x8c0 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 24598 <__cxa_atexit@plt+0x163e4> │ │ │ │ @@ -22748,44 +22748,44 @@ │ │ │ │ ldr r3, [pc, #80] @ 245c8 <__cxa_atexit@plt+0x16414> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #68] @ 245cc <__cxa_atexit@plt+0x16418> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3efae8 <__cxa_atexit@plt+0x3e1934> │ │ │ │ + b 3c1f14 <__cxa_atexit@plt+0x3b3d60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #52] @ 245d4 <__cxa_atexit@plt+0x16420> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 245d0 <__cxa_atexit@plt+0x1641c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ @ instruction: 0xfffff618 │ │ │ │ - addseq r6, sp, #76, 2 │ │ │ │ + addseq r6, sp, #108, 2 │ │ │ │ @ instruction: 0xfffff62c │ │ │ │ - addseq r6, sp, #24, 2 │ │ │ │ + addseq r6, sp, #56, 2 │ │ │ │ addeq r1, r1, #244, 26 @ 0x3d00 │ │ │ │ addeq r1, r1, #20, 28 @ 0x140 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 24604 <__cxa_atexit@plt+0x16450> │ │ │ │ ldr r3, [pc, #28] @ 24614 <__cxa_atexit@plt+0x16460> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ - b b8438 <__cxa_atexit@plt+0xaa284> │ │ │ │ + b d3c4b8 <__cxa_atexit@plt+0xd2e304> │ │ │ │ ldr r7, [pc, #12] @ 24618 <__cxa_atexit@plt+0x16464> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ addeq r1, r1, #8, 28 @ 0x80 │ │ │ │ addeq r1, r1, #224, 26 @ 0x3800 │ │ │ │ @@ -22832,21 +22832,21 @@ │ │ │ │ sub r6, r6, r5 │ │ │ │ subs r0, r0, r6 │ │ │ │ sbc r1, r1, #0 │ │ │ │ strd r0, [r3, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r8 │ │ │ │ blx sl │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -22865,15 +22865,15 @@ │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - addseq r6, sp, #68 @ 0x44 │ │ │ │ + addseq r6, sp, #100 @ 0x64 │ │ │ │ @ instruction: 0x000001b8 │ │ │ │ addeq r1, r1, #132, 24 @ 0x8400 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [pc, #200] @ 24848 <__cxa_atexit@plt+0x16694> │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -22894,21 +22894,21 @@ │ │ │ │ ldr r1, [r5, #76] @ 0x4c │ │ │ │ sub r6, r6, r3 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r1, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r4 │ │ │ │ blx r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -22933,68 +22933,68 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 24874 <__cxa_atexit@plt+0x166c0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #16] @ 24878 <__cxa_atexit@plt+0x166c4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #2 │ │ │ │ - b adc04 <__cxa_atexit@plt+0x9fa50> │ │ │ │ + b d31c84 <__cxa_atexit@plt+0xd23ad0> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ addeq r1, r1, #92, 22 @ 0x17000 │ │ │ │ addeq r1, r1, #96, 22 @ 0x18000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #16] @ 248a0 <__cxa_atexit@plt+0x166ec> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #8] @ 248a4 <__cxa_atexit@plt+0x166f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ + b 3c1f4c <__cxa_atexit@plt+0x3b3d98> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - addseq r5, sp, #48, 28 @ 0x300 │ │ │ │ + addseq r5, sp, #80, 28 @ 0x500 │ │ │ │ addeq r1, r1, #36, 22 @ 0x9000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 248e4 <__cxa_atexit@plt+0x16730> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 248dc <__cxa_atexit@plt+0x16728> │ │ │ │ ldr r3, [pc, #24] @ 248e8 <__cxa_atexit@plt+0x16734> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ - b 3efb28 <__cxa_atexit@plt+0x3e1974> │ │ │ │ + b 3c1f54 <__cxa_atexit@plt+0x3b3da0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ addeq r1, r1, #224, 20 @ 0xe0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2490c <__cxa_atexit@plt+0x16758> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ - b 3efb28 <__cxa_atexit@plt+0x3e1974> │ │ │ │ + b 3c1f54 <__cxa_atexit@plt+0x3b3da0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ addeq r1, r1, #188, 20 @ 0xbc000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 24940 <__cxa_atexit@plt+0x1678c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 24944 <__cxa_atexit@plt+0x16790> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ mov r8, r7 │ │ │ │ - b 3efb30 <__cxa_atexit@plt+0x3e197c> │ │ │ │ + b 3c1f5c <__cxa_atexit@plt+0x3b3da8> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - addseq r5, sp, #156, 26 @ 0x2700 │ │ │ │ + addseq r5, sp, #188, 26 @ 0x2f00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ addeq r1, r1, #176, 20 @ 0xb0000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -23008,15 +23008,15 @@ │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 249b0 <__cxa_atexit@plt+0x167fc> │ │ │ │ ldr r3, [pc, #60] @ 249d0 <__cxa_atexit@plt+0x1681c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ - b b8438 <__cxa_atexit@plt+0xaa284> │ │ │ │ + b d3c4b8 <__cxa_atexit@plt+0xd2e304> │ │ │ │ ldr r7, [pc, #36] @ 249cc <__cxa_atexit@plt+0x16818> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 249c8 <__cxa_atexit@plt+0x16814> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -23029,15 +23029,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 249f0 <__cxa_atexit@plt+0x1683c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - addseq r5, sp, #96, 24 @ 0x6000 │ │ │ │ + addseq r5, sp, #128, 24 @ 0x8000 │ │ │ │ addeq r1, r1, #36, 20 @ 0x24000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 24a3c <__cxa_atexit@plt+0x16888> │ │ │ │ @@ -23047,15 +23047,15 @@ │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 24a4c <__cxa_atexit@plt+0x16898> │ │ │ │ ldr r3, [pc, #60] @ 24a6c <__cxa_atexit@plt+0x168b8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ - b b8438 <__cxa_atexit@plt+0xaa284> │ │ │ │ + b d3c4b8 <__cxa_atexit@plt+0xd2e304> │ │ │ │ ldr r7, [pc, #36] @ 24a68 <__cxa_atexit@plt+0x168b4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 24a64 <__cxa_atexit@plt+0x168b0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -23113,28 +23113,28 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 24b44 <__cxa_atexit@plt+0x16990> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - addseq r5, sp, #188, 22 @ 0x2f000 │ │ │ │ + addseq r5, sp, #220, 22 @ 0x37000 │ │ │ │ addeq r1, r1, #216, 18 @ 0x360000 │ │ │ │ - rsbeq r7, r7, #662700032 @ 0x27800000 │ │ │ │ + rsbeq r7, r7, #1540096 @ 0x178000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r8, [pc, #4] @ 24b78 <__cxa_atexit@plt+0x169c4> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3efb38 <__cxa_atexit@plt+0x3e1984> │ │ │ │ + b 3c1f64 <__cxa_atexit@plt+0x3b3db0> │ │ │ │ addeq r1, r1, #24, 20 @ 0x18000 │ │ │ │ addeq r1, r1, #60, 20 @ 0x3c000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -23148,15 +23148,15 @@ │ │ │ │ ldr r7, [pc, #60] @ 24bf4 <__cxa_atexit@plt+0x16a40> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #3] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3efa28 <__cxa_atexit@plt+0x3e1874> │ │ │ │ + b 3c1e54 <__cxa_atexit@plt+0x3b3ca0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 24bf8 <__cxa_atexit@plt+0x16a44> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -23168,73 +23168,73 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 24c20 <__cxa_atexit@plt+0x16a6c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3efa28 <__cxa_atexit@plt+0x3e1874> │ │ │ │ + b 3c1e54 <__cxa_atexit@plt+0x3b3ca0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ addeq r1, r1, #152, 18 @ 0x260000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 24c4c <__cxa_atexit@plt+0x16a98> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 24c50 <__cxa_atexit@plt+0x16a9c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 3efa30 <__cxa_atexit@plt+0x3e187c> │ │ │ │ + b 3c1e5c <__cxa_atexit@plt+0x3b3ca8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - addseq r5, sp, #148, 20 @ 0x94000 │ │ │ │ + addseq r5, sp, #180, 20 @ 0xb4000 │ │ │ │ addeq r1, r1, #84, 18 @ 0x150000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 24c7c <__cxa_atexit@plt+0x16ac8> │ │ │ │ ldr r7, [pc, #20] @ 24c88 <__cxa_atexit@plt+0x16ad4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3efb40 <__cxa_atexit@plt+0x3e198c> │ │ │ │ + b 3c1f6c <__cxa_atexit@plt+0x3b3db8> │ │ │ │ addeq r1, r1, #60, 18 @ 0xf0000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ 24cb4 <__cxa_atexit@plt+0x16b00> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 24cb8 <__cxa_atexit@plt+0x16b04> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3efb48 <__cxa_atexit@plt+0x3e1994> │ │ │ │ + b 3c1f74 <__cxa_atexit@plt+0x3b3dc0> │ │ │ │ addeq r1, r1, #0, 18 │ │ │ │ addeq r1, r1, #48, 18 @ 0xc0000 │ │ │ │ addeq r1, r1, #24, 18 @ 0x60000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #20] @ 24ce8 <__cxa_atexit@plt+0x16b34> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 24cec <__cxa_atexit@plt+0x16b38> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3efb48 <__cxa_atexit@plt+0x3e1994> │ │ │ │ + b 3c1f74 <__cxa_atexit@plt+0x3b3dc0> │ │ │ │ addeq r1, r1, #204, 16 @ 0xcc0000 │ │ │ │ addeq r1, r1, #252, 16 @ 0xfc0000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r8, [pc, #4] @ 24d08 <__cxa_atexit@plt+0x16b54> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3efb38 <__cxa_atexit@plt+0x3e1984> │ │ │ │ + b 3c1f64 <__cxa_atexit@plt+0x3b3db0> │ │ │ │ addeq r1, r1, #244, 16 @ 0xf40000 │ │ │ │ addeq r1, r1, #24, 18 @ 0x60000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -23248,15 +23248,15 @@ │ │ │ │ ldr r7, [pc, #60] @ 24d84 <__cxa_atexit@plt+0x16bd0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #3] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3efa28 <__cxa_atexit@plt+0x3e1874> │ │ │ │ + b 3c1e54 <__cxa_atexit@plt+0x3b3ca0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 24d88 <__cxa_atexit@plt+0x16bd4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -23268,73 +23268,73 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 24db0 <__cxa_atexit@plt+0x16bfc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3efa28 <__cxa_atexit@plt+0x3e1874> │ │ │ │ + b 3c1e54 <__cxa_atexit@plt+0x3b3ca0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ addeq r1, r1, #116, 16 @ 0x740000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 24ddc <__cxa_atexit@plt+0x16c28> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 24de0 <__cxa_atexit@plt+0x16c2c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 3efa30 <__cxa_atexit@plt+0x3e187c> │ │ │ │ + b 3c1e5c <__cxa_atexit@plt+0x3b3ca8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - addseq r5, sp, #4, 18 @ 0x10000 │ │ │ │ + addseq r5, sp, #36, 18 @ 0x90000 │ │ │ │ addeq r1, r1, #48, 16 @ 0x300000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 24e0c <__cxa_atexit@plt+0x16c58> │ │ │ │ ldr r7, [pc, #20] @ 24e18 <__cxa_atexit@plt+0x16c64> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3efb40 <__cxa_atexit@plt+0x3e198c> │ │ │ │ + b 3c1f6c <__cxa_atexit@plt+0x3b3db8> │ │ │ │ addeq r1, r1, #24, 16 @ 0x180000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ 24e44 <__cxa_atexit@plt+0x16c90> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 24e48 <__cxa_atexit@plt+0x16c94> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3efb48 <__cxa_atexit@plt+0x3e1994> │ │ │ │ + b 3c1f74 <__cxa_atexit@plt+0x3b3dc0> │ │ │ │ addeq r1, r1, #220, 14 @ 0x3700000 │ │ │ │ addeq r1, r1, #12, 16 @ 0xc0000 │ │ │ │ addeq r1, r1, #244, 14 @ 0x3d00000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #20] @ 24e78 <__cxa_atexit@plt+0x16cc4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 24e7c <__cxa_atexit@plt+0x16cc8> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3efb48 <__cxa_atexit@plt+0x3e1994> │ │ │ │ + b 3c1f74 <__cxa_atexit@plt+0x3b3dc0> │ │ │ │ addeq r1, r1, #168, 14 @ 0x2a00000 │ │ │ │ addeq r1, r1, #216, 14 @ 0x3600000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r8, [pc, #4] @ 24e98 <__cxa_atexit@plt+0x16ce4> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3efb38 <__cxa_atexit@plt+0x3e1984> │ │ │ │ + b 3c1f64 <__cxa_atexit@plt+0x3b3db0> │ │ │ │ addeq r1, r1, #208, 14 @ 0x3400000 │ │ │ │ addeq r1, r1, #244, 14 @ 0x3d00000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -23348,15 +23348,15 @@ │ │ │ │ ldr r7, [pc, #60] @ 24f14 <__cxa_atexit@plt+0x16d60> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #3] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3efa28 <__cxa_atexit@plt+0x3e1874> │ │ │ │ + b 3c1e54 <__cxa_atexit@plt+0x3b3ca0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 24f18 <__cxa_atexit@plt+0x16d64> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -23368,73 +23368,73 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 24f40 <__cxa_atexit@plt+0x16d8c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3efa28 <__cxa_atexit@plt+0x3e1874> │ │ │ │ + b 3c1e54 <__cxa_atexit@plt+0x3b3ca0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ addeq r1, r1, #80, 14 @ 0x1400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 24f6c <__cxa_atexit@plt+0x16db8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 24f70 <__cxa_atexit@plt+0x16dbc> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 3efa30 <__cxa_atexit@plt+0x3e187c> │ │ │ │ + b 3c1e5c <__cxa_atexit@plt+0x3b3ca8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - addseq r5, sp, #116, 14 @ 0x1d00000 │ │ │ │ + addseq r5, sp, #148, 14 @ 0x2500000 │ │ │ │ addeq r1, r1, #12, 14 @ 0x300000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 24f9c <__cxa_atexit@plt+0x16de8> │ │ │ │ ldr r7, [pc, #20] @ 24fa8 <__cxa_atexit@plt+0x16df4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3efb40 <__cxa_atexit@plt+0x3e198c> │ │ │ │ + b 3c1f6c <__cxa_atexit@plt+0x3b3db8> │ │ │ │ addeq r1, r1, #244, 12 @ 0xf400000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ 24fd4 <__cxa_atexit@plt+0x16e20> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 24fd8 <__cxa_atexit@plt+0x16e24> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3efb48 <__cxa_atexit@plt+0x3e1994> │ │ │ │ + b 3c1f74 <__cxa_atexit@plt+0x3b3dc0> │ │ │ │ addeq r1, r1, #184, 12 @ 0xb800000 │ │ │ │ addeq r1, r1, #232, 12 @ 0xe800000 │ │ │ │ addeq r1, r1, #208, 12 @ 0xd000000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #20] @ 25008 <__cxa_atexit@plt+0x16e54> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 2500c <__cxa_atexit@plt+0x16e58> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3efb48 <__cxa_atexit@plt+0x3e1994> │ │ │ │ + b 3c1f74 <__cxa_atexit@plt+0x3b3dc0> │ │ │ │ addeq r1, r1, #132, 12 @ 0x8400000 │ │ │ │ addeq r1, r1, #180, 12 @ 0xb400000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r8, [pc, #4] @ 25028 <__cxa_atexit@plt+0x16e74> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3efb38 <__cxa_atexit@plt+0x3e1984> │ │ │ │ + b 3c1f64 <__cxa_atexit@plt+0x3b3db0> │ │ │ │ addeq r1, r1, #172, 12 @ 0xac00000 │ │ │ │ addeq r1, r1, #208, 12 @ 0xd000000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -23448,15 +23448,15 @@ │ │ │ │ ldr r7, [pc, #60] @ 250a4 <__cxa_atexit@plt+0x16ef0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #3] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3efa28 <__cxa_atexit@plt+0x3e1874> │ │ │ │ + b 3c1e54 <__cxa_atexit@plt+0x3b3ca0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 250a8 <__cxa_atexit@plt+0x16ef4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -23468,73 +23468,73 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 250d0 <__cxa_atexit@plt+0x16f1c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3efa28 <__cxa_atexit@plt+0x3e1874> │ │ │ │ + b 3c1e54 <__cxa_atexit@plt+0x3b3ca0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ addeq r1, r1, #44, 12 @ 0x2c00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 250fc <__cxa_atexit@plt+0x16f48> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 25100 <__cxa_atexit@plt+0x16f4c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 3efa30 <__cxa_atexit@plt+0x3e187c> │ │ │ │ + b 3c1e5c <__cxa_atexit@plt+0x3b3ca8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - addseq r5, sp, #228, 10 @ 0x39000000 │ │ │ │ + addseq r5, sp, #4, 12 @ 0x400000 │ │ │ │ addeq r1, r1, #232, 10 @ 0x3a000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 2512c <__cxa_atexit@plt+0x16f78> │ │ │ │ ldr r7, [pc, #20] @ 25138 <__cxa_atexit@plt+0x16f84> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3efb40 <__cxa_atexit@plt+0x3e198c> │ │ │ │ + b 3c1f6c <__cxa_atexit@plt+0x3b3db8> │ │ │ │ addeq r1, r1, #208, 10 @ 0x34000000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ 25164 <__cxa_atexit@plt+0x16fb0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 25168 <__cxa_atexit@plt+0x16fb4> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3efb48 <__cxa_atexit@plt+0x3e1994> │ │ │ │ + b 3c1f74 <__cxa_atexit@plt+0x3b3dc0> │ │ │ │ addeq r1, r1, #148, 10 @ 0x25000000 │ │ │ │ addeq r1, r1, #196, 10 @ 0x31000000 │ │ │ │ addeq r1, r1, #172, 10 @ 0x2b000000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #20] @ 25198 <__cxa_atexit@plt+0x16fe4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 2519c <__cxa_atexit@plt+0x16fe8> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3efb48 <__cxa_atexit@plt+0x3e1994> │ │ │ │ + b 3c1f74 <__cxa_atexit@plt+0x3b3dc0> │ │ │ │ addeq r1, r1, #96, 10 @ 0x18000000 │ │ │ │ addeq r1, r1, #144, 10 @ 0x24000000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r8, [pc, #4] @ 251b8 <__cxa_atexit@plt+0x17004> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3efb38 <__cxa_atexit@plt+0x3e1984> │ │ │ │ + b 3c1f64 <__cxa_atexit@plt+0x3b3db0> │ │ │ │ addeq r1, r1, #136, 10 @ 0x22000000 │ │ │ │ addeq r1, r1, #172, 10 @ 0x2b000000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -23548,15 +23548,15 @@ │ │ │ │ ldr r7, [pc, #60] @ 25234 <__cxa_atexit@plt+0x17080> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #3] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3efa28 <__cxa_atexit@plt+0x3e1874> │ │ │ │ + b 3c1e54 <__cxa_atexit@plt+0x3b3ca0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 25238 <__cxa_atexit@plt+0x17084> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -23568,73 +23568,73 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 25260 <__cxa_atexit@plt+0x170ac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3efa28 <__cxa_atexit@plt+0x3e1874> │ │ │ │ + b 3c1e54 <__cxa_atexit@plt+0x3b3ca0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ addeq r1, r1, #8, 10 @ 0x2000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 2528c <__cxa_atexit@plt+0x170d8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 25290 <__cxa_atexit@plt+0x170dc> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 3efa30 <__cxa_atexit@plt+0x3e187c> │ │ │ │ + b 3c1e5c <__cxa_atexit@plt+0x3b3ca8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - addseq r5, sp, #84, 8 @ 0x54000000 │ │ │ │ + addseq r5, sp, #116, 8 @ 0x74000000 │ │ │ │ addeq r1, r1, #196, 8 @ 0xc4000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 252bc <__cxa_atexit@plt+0x17108> │ │ │ │ ldr r7, [pc, #20] @ 252c8 <__cxa_atexit@plt+0x17114> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3efb40 <__cxa_atexit@plt+0x3e198c> │ │ │ │ + b 3c1f6c <__cxa_atexit@plt+0x3b3db8> │ │ │ │ addeq r1, r1, #172, 8 @ 0xac000000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ 252f4 <__cxa_atexit@plt+0x17140> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 252f8 <__cxa_atexit@plt+0x17144> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3efb48 <__cxa_atexit@plt+0x3e1994> │ │ │ │ + b 3c1f74 <__cxa_atexit@plt+0x3b3dc0> │ │ │ │ addeq r1, r1, #112, 8 @ 0x70000000 │ │ │ │ addeq r1, r1, #160, 8 @ 0xa0000000 │ │ │ │ addeq r1, r1, #136, 8 @ 0x88000000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #20] @ 25328 <__cxa_atexit@plt+0x17174> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 2532c <__cxa_atexit@plt+0x17178> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3efb48 <__cxa_atexit@plt+0x3e1994> │ │ │ │ + b 3c1f74 <__cxa_atexit@plt+0x3b3dc0> │ │ │ │ addeq r1, r1, #60, 8 @ 0x3c000000 │ │ │ │ addeq r1, r1, #108, 8 @ 0x6c000000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r8, [pc, #4] @ 25348 <__cxa_atexit@plt+0x17194> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3efb38 <__cxa_atexit@plt+0x3e1984> │ │ │ │ + b 3c1f64 <__cxa_atexit@plt+0x3b3db0> │ │ │ │ addeq r1, r1, #100, 8 @ 0x64000000 │ │ │ │ addeq r1, r1, #136, 8 @ 0x88000000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -23648,15 +23648,15 @@ │ │ │ │ ldr r7, [pc, #60] @ 253c4 <__cxa_atexit@plt+0x17210> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #3] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3efa28 <__cxa_atexit@plt+0x3e1874> │ │ │ │ + b 3c1e54 <__cxa_atexit@plt+0x3b3ca0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 253c8 <__cxa_atexit@plt+0x17214> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -23668,93 +23668,93 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 253f0 <__cxa_atexit@plt+0x1723c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3efa28 <__cxa_atexit@plt+0x3e1874> │ │ │ │ + b 3c1e54 <__cxa_atexit@plt+0x3b3ca0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ addeq r1, r1, #228, 6 @ 0x90000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 2541c <__cxa_atexit@plt+0x17268> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 25420 <__cxa_atexit@plt+0x1726c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 3efa30 <__cxa_atexit@plt+0x3e187c> │ │ │ │ + b 3c1e5c <__cxa_atexit@plt+0x3b3ca8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - addseq r5, sp, #196, 4 @ 0x4000000c │ │ │ │ + addseq r5, sp, #228, 4 @ 0x4000000e │ │ │ │ addeq r1, r1, #160, 6 @ 0x80000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 2544c <__cxa_atexit@plt+0x17298> │ │ │ │ ldr r7, [pc, #20] @ 25458 <__cxa_atexit@plt+0x172a4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3efb40 <__cxa_atexit@plt+0x3e198c> │ │ │ │ + b 3c1f6c <__cxa_atexit@plt+0x3b3db8> │ │ │ │ addeq r1, r1, #136, 6 @ 0x20000002 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ 25484 <__cxa_atexit@plt+0x172d0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 25488 <__cxa_atexit@plt+0x172d4> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3efb48 <__cxa_atexit@plt+0x3e1994> │ │ │ │ + b 3c1f74 <__cxa_atexit@plt+0x3b3dc0> │ │ │ │ addeq r1, r1, #76, 6 @ 0x30000001 │ │ │ │ addeq r1, r1, #124, 6 @ 0xf0000001 │ │ │ │ addeq r1, r1, #100, 6 @ 0x90000001 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #20] @ 254b8 <__cxa_atexit@plt+0x17304> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 254bc <__cxa_atexit@plt+0x17308> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3efb48 <__cxa_atexit@plt+0x3e1994> │ │ │ │ + b 3c1f74 <__cxa_atexit@plt+0x3b3dc0> │ │ │ │ addeq r1, r1, #24, 6 @ 0x60000000 │ │ │ │ addeq r1, r1, #72, 6 @ 0x20000001 │ │ │ │ addeq r1, r1, #92, 8 @ 0x5c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 25518 <__cxa_atexit@plt+0x17364> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ cmp r0, #0 │ │ │ │ beq 25510 <__cxa_atexit@plt+0x1735c> │ │ │ │ ldr r3, [pc, #44] @ 25520 <__cxa_atexit@plt+0x1736c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 25524 <__cxa_atexit@plt+0x17370> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 3efa88 <__cxa_atexit@plt+0x3e18d4> │ │ │ │ + b 3c1eb4 <__cxa_atexit@plt+0x3b3d00> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ addeq r1, r1, #28, 8 @ 0x1c000000 │ │ │ │ - addseq r5, sp, #208 @ 0xd0 │ │ │ │ + addseq r5, sp, #240 @ 0xf0 │ │ │ │ addeq r1, r1, #4, 8 @ 0x4000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 255cc <__cxa_atexit@plt+0x17418> │ │ │ │ @@ -23792,15 +23792,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - addseq r5, sp, #80 @ 0x50 │ │ │ │ + addseq r5, sp, #112 @ 0x70 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ addeq r1, r1, #72, 6 @ 0x20000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 25624 <__cxa_atexit@plt+0x17470> │ │ │ │ @@ -23940,42 +23940,42 @@ │ │ │ │ bcc 2586c <__cxa_atexit@plt+0x176b8> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ ldr sl, [r5, #16] │ │ │ │ cmp r2, #47 @ 0x2f │ │ │ │ bne 25838 <__cxa_atexit@plt+0x17684> │ │ │ │ add r5, r5, #20 │ │ │ │ - b 3efb08 <__cxa_atexit@plt+0x3e1954> │ │ │ │ + b 3c1f34 <__cxa_atexit@plt+0x3b3d80> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #84] @ 25894 <__cxa_atexit@plt+0x176e0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [pc, #80] @ 25898 <__cxa_atexit@plt+0x176e4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #121 @ 0x79 │ │ │ │ add r1, r1, #256 @ 0x100 │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ sub sl, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 3efb08 <__cxa_atexit@plt+0x3e1954> │ │ │ │ + b 3c1f34 <__cxa_atexit@plt+0x3b3d80> │ │ │ │ ldr r6, [pc, #28] @ 25890 <__cxa_atexit@plt+0x176dc> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - addseq r4, sp, #124, 26 @ 0x1f00 │ │ │ │ - addseq r4, sp, #148, 28 @ 0x940 │ │ │ │ + addseq r4, sp, #156, 26 @ 0x2700 │ │ │ │ + addseq r4, sp, #180, 28 @ 0xb40 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 257a8 <__cxa_atexit@plt+0x175f4> │ │ │ │ @@ -23990,36 +23990,36 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ ldr sl, [r5, #16] │ │ │ │ cmp r2, #47 @ 0x2f │ │ │ │ bne 258f8 <__cxa_atexit@plt+0x17744> │ │ │ │ add r5, r5, #20 │ │ │ │ mov r6, r3 │ │ │ │ - b 3efb08 <__cxa_atexit@plt+0x3e1954> │ │ │ │ + b 3c1f34 <__cxa_atexit@plt+0x3b3d80> │ │ │ │ ldr r2, [pc, #68] @ 25944 <__cxa_atexit@plt+0x17790> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [pc, #64] @ 25948 <__cxa_atexit@plt+0x17794> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #121 @ 0x79 │ │ │ │ add r1, r1, #256 @ 0x100 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ sub sl, r6, #6 │ │ │ │ - b 3efb08 <__cxa_atexit@plt+0x3e1954> │ │ │ │ + b 3c1f34 <__cxa_atexit@plt+0x3b3d80> │ │ │ │ ldr r3, [pc, #16] @ 25940 <__cxa_atexit@plt+0x1778c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - addseq r4, sp, #188, 24 @ 0xbc00 │ │ │ │ - addseq r4, sp, #212, 26 @ 0x3500 │ │ │ │ + addseq r4, sp, #220, 24 @ 0xdc00 │ │ │ │ + addseq r4, sp, #244, 26 @ 0x3d00 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -24027,36 +24027,36 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ ldr sl, [r5, #16] │ │ │ │ cmp r2, #47 @ 0x2f │ │ │ │ bne 2598c <__cxa_atexit@plt+0x177d8> │ │ │ │ add r5, r5, #20 │ │ │ │ mov r6, r3 │ │ │ │ - b 3efb08 <__cxa_atexit@plt+0x3e1954> │ │ │ │ + b 3c1f34 <__cxa_atexit@plt+0x3b3d80> │ │ │ │ ldr r2, [pc, #68] @ 259d8 <__cxa_atexit@plt+0x17824> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [pc, #64] @ 259dc <__cxa_atexit@plt+0x17828> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #121 @ 0x79 │ │ │ │ add r1, r1, #256 @ 0x100 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ sub sl, r6, #6 │ │ │ │ - b 3efb08 <__cxa_atexit@plt+0x3e1954> │ │ │ │ + b 3c1f34 <__cxa_atexit@plt+0x3b3d80> │ │ │ │ ldr r3, [pc, #16] @ 259d4 <__cxa_atexit@plt+0x17820> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - addseq r4, sp, #40, 24 @ 0x2800 │ │ │ │ - addseq r4, sp, #64, 26 @ 0x1000 │ │ │ │ + addseq r4, sp, #72, 24 @ 0x4800 │ │ │ │ + addseq r4, sp, #96, 26 @ 0x1800 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 25a24 <__cxa_atexit@plt+0x17870> │ │ │ │ ldr r7, [pc, #52] @ 25a34 <__cxa_atexit@plt+0x17880> │ │ │ │ @@ -24065,15 +24065,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #44] @ 25a3c <__cxa_atexit@plt+0x17888> │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r7, r8} │ │ │ │ add r7, r2, #1 │ │ │ │ add r8, r1, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 3efb48 <__cxa_atexit@plt+0x3e1994> │ │ │ │ + b 3c1f74 <__cxa_atexit@plt+0x3b3dc0> │ │ │ │ ldr r7, [pc, #20] @ 25a40 <__cxa_atexit@plt+0x1788c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ addeq r0, r1, #220, 24 @ 0xdc00 │ │ │ │ addeq r0, r1, #12, 26 @ 0x300 │ │ │ │ @@ -24093,15 +24093,15 @@ │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffffac0 │ │ │ │ addeq r0, r1, #160, 28 @ 0xa00 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -24112,15 +24112,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #44] @ 25af8 <__cxa_atexit@plt+0x17944> │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r7, r8} │ │ │ │ add r7, r2, #1 │ │ │ │ add r8, r1, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 3efb48 <__cxa_atexit@plt+0x3e1994> │ │ │ │ + b 3c1f74 <__cxa_atexit@plt+0x3b3dc0> │ │ │ │ ldr r7, [pc, #20] @ 25afc <__cxa_atexit@plt+0x17948> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ addeq r0, r1, #32, 24 @ 0x2000 │ │ │ │ addeq r0, r1, #80, 24 @ 0x5000 │ │ │ │ @@ -24513,15 +24513,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 26180 <__cxa_atexit@plt+0x17fcc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ cmp r0, #0 │ │ │ │ beq 26178 <__cxa_atexit@plt+0x17fc4> │ │ │ │ ldr r3, [pc, #84] @ 26188 <__cxa_atexit@plt+0x17fd4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #80] @ 2618c <__cxa_atexit@plt+0x17fd8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ @@ -24534,24 +24534,24 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ ldr r5, [pc, #48] @ 26198 <__cxa_atexit@plt+0x17fe4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3efb50 <__cxa_atexit@plt+0x3e199c> │ │ │ │ + b 3c1f7c <__cxa_atexit@plt+0x3b3dc8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - addseq r4, sp, #144, 8 @ 0x90000000 │ │ │ │ - addseq r4, sp, #144, 10 @ 0x24000000 │ │ │ │ - addseq r4, sp, #136, 10 @ 0x22000000 │ │ │ │ - addseq r4, sp, #128, 10 @ 0x20000000 │ │ │ │ + addseq r4, sp, #176, 8 @ 0xb0000000 │ │ │ │ + addseq r4, sp, #176, 10 @ 0x2c000000 │ │ │ │ + addseq r4, sp, #168, 10 @ 0x2a000000 │ │ │ │ + addseq r4, sp, #160, 10 @ 0x28000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 261d0 <__cxa_atexit@plt+0x1801c> │ │ │ │ @@ -24559,75 +24559,75 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r4, sp, #44, 10 @ 0xb000000 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r4, sp, #76, 10 @ 0x13000000 │ │ │ │ addeq r0, r1, #56, 24 @ 0x3800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 26234 <__cxa_atexit@plt+0x18080> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ cmp r0, #0 │ │ │ │ beq 2622c <__cxa_atexit@plt+0x18078> │ │ │ │ ldr r3, [pc, #40] @ 2623c <__cxa_atexit@plt+0x18088> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r8, [pc, #28] @ 26240 <__cxa_atexit@plt+0x1808c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3efb58 <__cxa_atexit@plt+0x3e19a4> │ │ │ │ + b 3c1f84 <__cxa_atexit@plt+0x3b3dd0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r4, sp, #184, 6 @ 0xe0000002 │ │ │ │ - addseq r4, sp, #204, 8 @ 0xcc000000 │ │ │ │ + addseq r4, sp, #216, 6 @ 0x60000003 │ │ │ │ + addseq r4, sp, #236, 8 @ 0xec000000 │ │ │ │ addeq r0, r1, #244, 22 @ 0x3d000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 26298 <__cxa_atexit@plt+0x180e4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ cmp r0, #0 │ │ │ │ beq 26290 <__cxa_atexit@plt+0x180dc> │ │ │ │ ldr r3, [pc, #40] @ 262a0 <__cxa_atexit@plt+0x180ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r8, [pc, #28] @ 262a4 <__cxa_atexit@plt+0x180f0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3efb58 <__cxa_atexit@plt+0x3e19a4> │ │ │ │ + b 3c1f84 <__cxa_atexit@plt+0x3b3dd0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r4, sp, #84, 6 @ 0x50000001 │ │ │ │ - addseq r4, sp, #108, 8 @ 0x6c000000 │ │ │ │ + addseq r4, sp, #116, 6 @ 0xd0000001 │ │ │ │ + addseq r4, sp, #140, 8 @ 0x8c000000 │ │ │ │ addeq r0, r1, #176, 22 @ 0x2c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 26328 <__cxa_atexit@plt+0x18174> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ cmp r0, #0 │ │ │ │ beq 26320 <__cxa_atexit@plt+0x1816c> │ │ │ │ ldr r3, [pc, #84] @ 26330 <__cxa_atexit@plt+0x1817c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #80] @ 26334 <__cxa_atexit@plt+0x18180> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ @@ -24640,24 +24640,24 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ ldr r5, [pc, #48] @ 26340 <__cxa_atexit@plt+0x1818c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3efb60 <__cxa_atexit@plt+0x3e19ac> │ │ │ │ + b 3c1f8c <__cxa_atexit@plt+0x3b3dd8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - addseq r4, sp, #232, 4 @ 0x8000000e │ │ │ │ + addseq r4, sp, #8, 6 @ 0x20000000 │ │ │ │ + addseq r4, sp, #32, 8 @ 0x20000000 │ │ │ │ addseq r4, sp, #0, 8 │ │ │ │ - addseq r4, sp, #224, 6 @ 0x80000003 │ │ │ │ - addseq r4, sp, #216, 6 @ 0x60000003 │ │ │ │ + addseq r4, sp, #248, 6 @ 0xe0000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 26378 <__cxa_atexit@plt+0x181c4> │ │ │ │ @@ -24665,79 +24665,79 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r4, sp, #132, 6 @ 0x10000002 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r4, sp, #164, 6 @ 0x90000002 │ │ │ │ addeq r0, r1, #144, 20 @ 0x90000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 263dc <__cxa_atexit@plt+0x18228> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ cmp r0, #0 │ │ │ │ beq 263d4 <__cxa_atexit@plt+0x18220> │ │ │ │ ldr r3, [pc, #40] @ 263e4 <__cxa_atexit@plt+0x18230> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r8, [pc, #28] @ 263e8 <__cxa_atexit@plt+0x18234> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3efb58 <__cxa_atexit@plt+0x3e19a4> │ │ │ │ + b 3c1f84 <__cxa_atexit@plt+0x3b3dd0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r4, sp, #16, 4 │ │ │ │ - addseq r4, sp, #36, 6 @ 0x90000000 │ │ │ │ + addseq r4, sp, #48, 4 │ │ │ │ + addseq r4, sp, #68, 6 @ 0x10000001 │ │ │ │ addeq r0, r1, #76, 20 @ 0x4c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 26440 <__cxa_atexit@plt+0x1828c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ cmp r0, #0 │ │ │ │ beq 26438 <__cxa_atexit@plt+0x18284> │ │ │ │ ldr r3, [pc, #40] @ 26448 <__cxa_atexit@plt+0x18294> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r8, [pc, #28] @ 2644c <__cxa_atexit@plt+0x18298> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3efb58 <__cxa_atexit@plt+0x3e19a4> │ │ │ │ + b 3c1f84 <__cxa_atexit@plt+0x3b3dd0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r4, sp, #172, 2 @ 0x2b │ │ │ │ - addseq r4, sp, #196, 4 @ 0x4000000c │ │ │ │ + addseq r4, sp, #204, 2 @ 0x33 │ │ │ │ + addseq r4, sp, #228, 4 @ 0x4000000e │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 26484 <__cxa_atexit@plt+0x182d0> │ │ │ │ ldr r3, [pc, #36] @ 26498 <__cxa_atexit@plt+0x182e4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #32] @ 2649c <__cxa_atexit@plt+0x182e8> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3efb68 <__cxa_atexit@plt+0x3e19b4> │ │ │ │ + b 3c1f94 <__cxa_atexit@plt+0x3b3de0> │ │ │ │ ldr r7, [pc, #20] @ 264a0 <__cxa_atexit@plt+0x182ec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ addeq r0, r1, #248, 18 @ 0x3e0000 │ │ │ │ @@ -24745,15 +24745,15 @@ │ │ │ │ addeq r0, r1, #248, 18 @ 0x3e0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 264c4 <__cxa_atexit@plt+0x18310> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3efb70 <__cxa_atexit@plt+0x3e19bc> │ │ │ │ + b 3c1f9c <__cxa_atexit@plt+0x3b3de8> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ addeq r0, r1, #212, 18 @ 0x350000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 26524 <__cxa_atexit@plt+0x18370> │ │ │ │ @@ -24815,15 +24815,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 2662c <__cxa_atexit@plt+0x18478> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ cmp r0, #0 │ │ │ │ beq 26624 <__cxa_atexit@plt+0x18470> │ │ │ │ ldr r3, [pc, #72] @ 26634 <__cxa_atexit@plt+0x18480> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #68] @ 26638 <__cxa_atexit@plt+0x18484> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ @@ -24833,23 +24833,23 @@ │ │ │ │ add r2, r5, #1 │ │ │ │ ldr r5, [pc, #48] @ 26640 <__cxa_atexit@plt+0x1848c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #2 │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ mov r9, r2 │ │ │ │ - b 3efb78 <__cxa_atexit@plt+0x3e19c4> │ │ │ │ + b 3c1fa4 <__cxa_atexit@plt+0x3b3df0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ addeq r0, r1, #76, 18 @ 0x130000 │ │ │ │ - addseq r3, sp, #216, 30 @ 0x360 │ │ │ │ - addseq r4, sp, #248 @ 0xf8 │ │ │ │ - addseq r4, sp, #240 @ 0xf0 │ │ │ │ + addseq r3, sp, #248, 30 @ 0x3e0 │ │ │ │ + addseq r4, sp, #24, 2 │ │ │ │ + addseq r4, sp, #16, 2 │ │ │ │ addeq r0, r1, #36, 18 @ 0x90000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 266a0 <__cxa_atexit@plt+0x184ec> │ │ │ │ ldr r2, [pc, #88] @ 266bc <__cxa_atexit@plt+0x18508> │ │ │ │ @@ -24872,15 +24872,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 266c4 <__cxa_atexit@plt+0x18510> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - addseq r3, sp, #80, 30 @ 0x140 │ │ │ │ + addseq r3, sp, #112, 30 @ 0x1c0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ addeq r0, r1, #192, 16 @ 0xc00000 │ │ │ │ addeq r0, r1, #140, 16 @ 0x8c0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ @@ -24961,22 +24961,22 @@ │ │ │ │ ldr r0, [pc, #36] @ 26830 <__cxa_atexit@plt+0x1867c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - addseq r3, sp, #240, 26 @ 0x3c00 │ │ │ │ + addseq r3, sp, #16, 28 @ 0x100 │ │ │ │ addeq r0, r1, #96, 14 @ 0x1800000 │ │ │ │ addeq r0, r1, #84, 14 @ 0x1500000 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - addseq r3, sp, #164, 28 @ 0xa40 │ │ │ │ - addseq r3, sp, #16, 28 @ 0x100 │ │ │ │ + addseq r3, sp, #196, 28 @ 0xc40 │ │ │ │ + addseq r3, sp, #48, 28 @ 0x300 │ │ │ │ addeq r0, r1, #40, 14 @ 0xa00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 268c0 <__cxa_atexit@plt+0x1870c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -25010,29 +25010,29 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [pc, #24] @ 268ec <__cxa_atexit@plt+0x18738> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ addeq r0, r1, #152, 12 @ 0x9800000 │ │ │ │ addeq r0, r1, #140, 12 @ 0x8c00000 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - addseq r3, sp, #164, 26 @ 0x2900 │ │ │ │ - addseq r3, sp, #36, 26 @ 0x900 │ │ │ │ + addseq r3, sp, #196, 26 @ 0x3100 │ │ │ │ + addseq r3, sp, #68, 26 @ 0x1100 │ │ │ │ addeq r0, r1, #180, 14 @ 0x2d00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 26970 <__cxa_atexit@plt+0x187bc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ cmp r0, #0 │ │ │ │ beq 26968 <__cxa_atexit@plt+0x187b4> │ │ │ │ ldr r3, [pc, #72] @ 26978 <__cxa_atexit@plt+0x187c4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #68] @ 2697c <__cxa_atexit@plt+0x187c8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ @@ -25042,49 +25042,49 @@ │ │ │ │ add r2, r5, #1 │ │ │ │ ldr r5, [pc, #48] @ 26984 <__cxa_atexit@plt+0x187d0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #3 │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ mov r9, r2 │ │ │ │ - b 3efb78 <__cxa_atexit@plt+0x3e19c4> │ │ │ │ + b 3c1fa4 <__cxa_atexit@plt+0x3b3df0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ addeq r0, r1, #116, 14 @ 0x1d00000 │ │ │ │ - addseq r3, sp, #148, 24 @ 0x9400 │ │ │ │ - addseq r3, sp, #180, 26 @ 0x2d00 │ │ │ │ - addseq r3, sp, #176, 26 @ 0x2c00 │ │ │ │ + addseq r3, sp, #180, 24 @ 0xb400 │ │ │ │ + addseq r3, sp, #212, 26 @ 0x3500 │ │ │ │ + addseq r3, sp, #208, 26 @ 0x3400 │ │ │ │ addeq r0, r1, #76, 14 @ 0x1300000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 269e0 <__cxa_atexit@plt+0x1882c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ cmp r0, #0 │ │ │ │ beq 269d8 <__cxa_atexit@plt+0x18824> │ │ │ │ ldr r3, [pc, #44] @ 269e8 <__cxa_atexit@plt+0x18834> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 269ec <__cxa_atexit@plt+0x18838> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 3efad8 <__cxa_atexit@plt+0x3e1924> │ │ │ │ + b 3c1f04 <__cxa_atexit@plt+0x3b3d50> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ addeq r0, r1, #64, 12 @ 0x4000000 │ │ │ │ - addseq r3, sp, #8, 24 @ 0x800 │ │ │ │ + addseq r3, sp, #40, 24 @ 0x2800 │ │ │ │ addeq r0, r1, #40, 14 @ 0xa00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 26a30 <__cxa_atexit@plt+0x1887c> │ │ │ │ ldr r2, [pc, #40] @ 26a38 <__cxa_atexit@plt+0x18884> │ │ │ │ @@ -25092,19 +25092,19 @@ │ │ │ │ ldr r1, [pc, #36] @ 26a3c <__cxa_atexit@plt+0x18888> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ mov sl, #1 │ │ │ │ - b 3efb80 <__cxa_atexit@plt+0x3e19cc> │ │ │ │ + b 3c1fac <__cxa_atexit@plt+0x3b3df8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ addeq r0, r1, #160, 10 @ 0x28000000 │ │ │ │ - addseq r3, sp, #156, 22 @ 0x27000 │ │ │ │ + addseq r3, sp, #188, 22 @ 0x2f000 │ │ │ │ addeq r0, r1, #200, 12 @ 0xc800000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 26a8c <__cxa_atexit@plt+0x188d8> │ │ │ │ ldr r3, [pc, #52] @ 26a94 <__cxa_atexit@plt+0x188e0> │ │ │ │ @@ -25115,20 +25115,20 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ ldr r3, [pc, #32] @ 26a9c <__cxa_atexit@plt+0x188e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r1, r3, r7} │ │ │ │ add r8, r2, #2 │ │ │ │ mov sl, #7 │ │ │ │ - b 3efb80 <__cxa_atexit@plt+0x3e19cc> │ │ │ │ + b 3c1fac <__cxa_atexit@plt+0x3b3df8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ addeq r0, r1, #4, 12 @ 0x400000 │ │ │ │ - addseq r3, sp, #56, 22 @ 0xe000 │ │ │ │ + addseq r3, sp, #88, 22 @ 0x16000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r7, r7, #3 │ │ │ │ vldr d0, [r7] │ │ │ │ ldr r3, [pc, #120] @ 26b30 <__cxa_atexit@plt+0x1897c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -25156,17 +25156,17 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - addseq r3, sp, #20, 22 @ 0x5000 │ │ │ │ + addseq r3, sp, #52, 22 @ 0xd000 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 26b80 <__cxa_atexit@plt+0x189cc> │ │ │ │ @@ -25179,16 +25179,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r3, #4] │ │ │ │ vstr d0, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r3, sp, #156, 20 @ 0x9c000 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r3, sp, #188, 20 @ 0xbc000 │ │ │ │ addeq r0, r1, #100, 10 @ 0x19000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 26be0 <__cxa_atexit@plt+0x18a2c> │ │ │ │ ldr r3, [pc, #56] @ 26be8 <__cxa_atexit@plt+0x18a34> │ │ │ │ @@ -25200,20 +25200,20 @@ │ │ │ │ ldr r3, [pc, #40] @ 26bf0 <__cxa_atexit@plt+0x18a3c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r9, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r7, [r5, #12] │ │ │ │ add r8, r2, #2 │ │ │ │ mov sl, #2 │ │ │ │ - b 3efb80 <__cxa_atexit@plt+0x3e19cc> │ │ │ │ + b 3c1fac <__cxa_atexit@plt+0x3b3df8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ addeq r0, r1, #124, 8 @ 0x7c000000 │ │ │ │ - addseq r3, sp, #236, 18 @ 0x3b0000 │ │ │ │ + addseq r3, sp, #12, 20 @ 0xc000 │ │ │ │ addeq r0, r1, #240, 8 @ 0xf0000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 26c78 <__cxa_atexit@plt+0x18ac4> │ │ │ │ @@ -25252,19 +25252,19 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ addeq r0, r1, #108, 8 @ 0x6c000000 │ │ │ │ addeq r0, r1, #96, 8 @ 0x60000000 │ │ │ │ - addseq r3, sp, #172, 18 @ 0x2b0000 │ │ │ │ + addseq r3, sp, #204, 18 @ 0x330000 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 26d08 <__cxa_atexit@plt+0x18b54> │ │ │ │ @@ -25277,16 +25277,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r3, #4] │ │ │ │ vstr d0, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r3, sp, #20, 18 @ 0x50000 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r3, sp, #52, 18 @ 0xd0000 │ │ │ │ addeq r0, r1, #204, 6 @ 0x30000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 26d78 <__cxa_atexit@plt+0x18bc4> │ │ │ │ @@ -25306,30 +25306,30 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, #24] @ 26d8c <__cxa_atexit@plt+0x18bd8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - addseq r3, sp, #112, 16 @ 0x700000 │ │ │ │ + addseq r3, sp, #144, 16 @ 0x900000 │ │ │ │ addeq r0, r1, #128, 6 │ │ │ │ addeq r0, r1, #120, 6 @ 0xe0000001 │ │ │ │ addeq r0, r1, #148, 6 @ 0x50000002 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 26dc4 <__cxa_atexit@plt+0x18c10> │ │ │ │ ldr r2, [pc, #32] @ 26dd4 <__cxa_atexit@plt+0x18c20> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r9, #0 │ │ │ │ - b 3efb88 <__cxa_atexit@plt+0x3e19d4> │ │ │ │ + b 3c1fb4 <__cxa_atexit@plt+0x3b3e00> │ │ │ │ ldr r7, [pc, #12] @ 26dd8 <__cxa_atexit@plt+0x18c24> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ addeq r0, r1, #124, 6 @ 0xf0000001 │ │ │ │ addeq r0, r1, #76, 6 @ 0x30000001 │ │ │ │ @@ -25371,15 +25371,15 @@ │ │ │ │ ldr r0, [pc, #28] @ 26e90 <__cxa_atexit@plt+0x18cdc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ mov r7, #52 @ 0x34 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, #8 │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ addeq r0, r1, #100, 4 @ 0x40000006 │ │ │ │ addeq r0, r1, #88, 4 @ 0x80000005 │ │ │ │ @ instruction: 0xfffffbec │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ @ instruction: 0xfffffc20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -25396,77 +25396,77 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r8} │ │ │ │ ldr r3, [pc, #48] @ 26f10 <__cxa_atexit@plt+0x18d5c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ sub sl, r6, #3 │ │ │ │ add r8, r2, #2 │ │ │ │ - b 3efb78 <__cxa_atexit@plt+0x3e19c4> │ │ │ │ + b 3c1fa4 <__cxa_atexit@plt+0x3b3df0> │ │ │ │ ldr r7, [pc, #28] @ 26f14 <__cxa_atexit@plt+0x18d60> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ addeq r0, r1, #52, 6 @ 0xd0000000 │ │ │ │ - addseq r3, sp, #20, 14 @ 0x500000 │ │ │ │ - addseq r3, sp, #28, 16 @ 0x1c0000 │ │ │ │ + addseq r3, sp, #52, 14 @ 0xd00000 │ │ │ │ + addseq r3, sp, #60, 16 @ 0x3c0000 │ │ │ │ addeq r0, r1, #28, 6 @ 0x70000000 │ │ │ │ addeq r0, r1, #200, 6 @ 0x20000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 26f70 <__cxa_atexit@plt+0x18dbc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ cmp r0, #0 │ │ │ │ beq 26f68 <__cxa_atexit@plt+0x18db4> │ │ │ │ ldr r3, [pc, #44] @ 26f78 <__cxa_atexit@plt+0x18dc4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 26f7c <__cxa_atexit@plt+0x18dc8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 3efb90 <__cxa_atexit@plt+0x3e19dc> │ │ │ │ + b 3c1fbc <__cxa_atexit@plt+0x3b3e08> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ addeq r0, r1, #136, 6 @ 0x20000002 │ │ │ │ - addseq r3, sp, #120, 12 @ 0x7800000 │ │ │ │ + addseq r3, sp, #152, 12 @ 0x9800000 │ │ │ │ addeq r0, r1, #204, 6 @ 0x30000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 26fd8 <__cxa_atexit@plt+0x18e24> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ cmp r0, #0 │ │ │ │ beq 26fd0 <__cxa_atexit@plt+0x18e1c> │ │ │ │ ldr r3, [pc, #44] @ 26fe0 <__cxa_atexit@plt+0x18e2c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 26fe4 <__cxa_atexit@plt+0x18e30> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 3efb98 <__cxa_atexit@plt+0x3e19e4> │ │ │ │ + b 3c1fc4 <__cxa_atexit@plt+0x3b3e10> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ addeq r0, r1, #140, 6 @ 0x30000002 │ │ │ │ - addseq r3, sp, #16, 12 @ 0x1000000 │ │ │ │ + addseq r3, sp, #48, 12 @ 0x3000000 │ │ │ │ addeq r0, r1, #152, 6 @ 0x60000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 27028 <__cxa_atexit@plt+0x18e74> │ │ │ │ ldr r2, [pc, #40] @ 27030 <__cxa_atexit@plt+0x18e7c> │ │ │ │ @@ -25474,33 +25474,33 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #32] @ 27034 <__cxa_atexit@plt+0x18e80> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efba0 <__cxa_atexit@plt+0x3e19ec> │ │ │ │ + b 3c1fcc <__cxa_atexit@plt+0x3b3e18> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - addseq r3, sp, #160, 10 @ 0x28000000 │ │ │ │ + addseq r3, sp, #192, 10 @ 0x30000000 │ │ │ │ addeq r0, r1, #52, 6 @ 0xd0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 27070 <__cxa_atexit@plt+0x18ebc> │ │ │ │ ldr r3, [pc, #56] @ 27090 <__cxa_atexit@plt+0x18edc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ 27094 <__cxa_atexit@plt+0x18ee0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r7, #6] │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #1 │ │ │ │ - b 3efa80 <__cxa_atexit@plt+0x3e18cc> │ │ │ │ + b 3c1eac <__cxa_atexit@plt+0x3b3cf8> │ │ │ │ ldr r7, [pc, #16] @ 27088 <__cxa_atexit@plt+0x18ed4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, #8] @ 2708c <__cxa_atexit@plt+0x18ed8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ addeq r0, r1, #236, 4 @ 0xc000000e │ │ │ │ @@ -25519,15 +25519,15 @@ │ │ │ │ bhi 270dc <__cxa_atexit@plt+0x18f28> │ │ │ │ ldr r3, [pc, #40] @ 270f0 <__cxa_atexit@plt+0x18f3c> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r8} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r9, #0 │ │ │ │ - b 3efb88 <__cxa_atexit@plt+0x3e19d4> │ │ │ │ + b 3c1fb4 <__cxa_atexit@plt+0x3b3e00> │ │ │ │ ldr r7, [pc, #16] @ 270f4 <__cxa_atexit@plt+0x18f40> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffffd1c │ │ │ │ addeq r0, r1, #100 @ 0x64 │ │ │ │ @@ -25542,16 +25542,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8, r9, sl} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa78 <__cxa_atexit@plt+0x3e18c4> │ │ │ │ - addseq r3, sp, #4, 10 @ 0x1000000 │ │ │ │ + b 3c1ea4 <__cxa_atexit@plt+0x3b3cf0> │ │ │ │ + addseq r3, sp, #36, 10 @ 0x9000000 │ │ │ │ addeq r0, r1, #68, 4 @ 0x40000004 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2717c <__cxa_atexit@plt+0x18fc8> │ │ │ │ ldr r2, [pc, #40] @ 27184 <__cxa_atexit@plt+0x18fd0> │ │ │ │ @@ -25559,33 +25559,33 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #32] @ 27188 <__cxa_atexit@plt+0x18fd4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efba0 <__cxa_atexit@plt+0x3e19ec> │ │ │ │ + b 3c1fcc <__cxa_atexit@plt+0x3b3e18> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - addseq r3, sp, #76, 8 @ 0x4c000000 │ │ │ │ + addseq r3, sp, #108, 8 @ 0x6c000000 │ │ │ │ addeq r0, r1, #224, 2 @ 0x38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 271c4 <__cxa_atexit@plt+0x19010> │ │ │ │ ldr r3, [pc, #56] @ 271e4 <__cxa_atexit@plt+0x19030> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ 271e8 <__cxa_atexit@plt+0x19034> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r7, #6] │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #1 │ │ │ │ - b 3efa80 <__cxa_atexit@plt+0x3e18cc> │ │ │ │ + b 3c1eac <__cxa_atexit@plt+0x3b3cf8> │ │ │ │ ldr r7, [pc, #16] @ 271dc <__cxa_atexit@plt+0x19028> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, #8] @ 271e0 <__cxa_atexit@plt+0x1902c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ addeq r0, r1, #152, 2 @ 0x26 │ │ │ │ @@ -25604,15 +25604,15 @@ │ │ │ │ bhi 27230 <__cxa_atexit@plt+0x1907c> │ │ │ │ ldr r3, [pc, #40] @ 27244 <__cxa_atexit@plt+0x19090> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r8} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r9, #0 │ │ │ │ - b 3efb88 <__cxa_atexit@plt+0x3e19d4> │ │ │ │ + b 3c1fb4 <__cxa_atexit@plt+0x3b3e00> │ │ │ │ ldr r7, [pc, #16] @ 27248 <__cxa_atexit@plt+0x19094> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ addeq pc, r0, #16, 30 @ 0x40 │ │ │ │ @@ -25627,16 +25627,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8, r9, sl} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa78 <__cxa_atexit@plt+0x3e18c4> │ │ │ │ - addseq r3, sp, #176, 6 @ 0xc0000002 │ │ │ │ + b 3c1ea4 <__cxa_atexit@plt+0x3b3cf0> │ │ │ │ + addseq r3, sp, #208, 6 @ 0x40000003 │ │ │ │ addeq r0, r1, #20, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 272d0 <__cxa_atexit@plt+0x1911c> │ │ │ │ ldr r2, [pc, #40] @ 272d8 <__cxa_atexit@plt+0x19124> │ │ │ │ @@ -25644,33 +25644,33 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #32] @ 272dc <__cxa_atexit@plt+0x19128> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efba0 <__cxa_atexit@plt+0x3e19ec> │ │ │ │ + b 3c1fcc <__cxa_atexit@plt+0x3b3e18> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - addseq r3, sp, #248, 4 @ 0x8000000f │ │ │ │ + addseq r3, sp, #24, 6 @ 0x60000000 │ │ │ │ addeq r0, r1, #176 @ 0xb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 27318 <__cxa_atexit@plt+0x19164> │ │ │ │ ldr r3, [pc, #56] @ 27338 <__cxa_atexit@plt+0x19184> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ 2733c <__cxa_atexit@plt+0x19188> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r7, #6] │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #1 │ │ │ │ - b 3efa80 <__cxa_atexit@plt+0x3e18cc> │ │ │ │ + b 3c1eac <__cxa_atexit@plt+0x3b3cf8> │ │ │ │ ldr r7, [pc, #16] @ 27330 <__cxa_atexit@plt+0x1917c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, #8] @ 27334 <__cxa_atexit@plt+0x19180> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ addeq r0, r1, #68 @ 0x44 │ │ │ │ @@ -25718,31 +25718,31 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 273f8 <__cxa_atexit@plt+0x19244> │ │ │ │ ldr r3, [pc, #44] @ 27414 <__cxa_atexit@plt+0x19260> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 3efb88 <__cxa_atexit@plt+0x3e19d4> │ │ │ │ + b 3c1fb4 <__cxa_atexit@plt+0x3b3e00> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - addseq r3, sp, #232, 2 @ 0x3a │ │ │ │ + addseq r3, sp, #8, 4 @ 0x80000000 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 27438 <__cxa_atexit@plt+0x19284> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 3efb88 <__cxa_atexit@plt+0x3e19d4> │ │ │ │ + b 3c1fb4 <__cxa_atexit@plt+0x3b3e00> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -25754,16 +25754,16 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 2748c <__cxa_atexit@plt+0x192d8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - addseq r3, sp, #40, 4 @ 0x80000002 │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r3, sp, #72, 4 @ 0x80000004 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ addeq pc, r0, #240, 28 @ 0xf00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 274d0 <__cxa_atexit@plt+0x1931c> │ │ │ │ @@ -25772,33 +25772,33 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #32] @ 274dc <__cxa_atexit@plt+0x19328> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efba0 <__cxa_atexit@plt+0x3e19ec> │ │ │ │ + b 3c1fcc <__cxa_atexit@plt+0x3b3e18> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - addseq r3, sp, #248 @ 0xf8 │ │ │ │ + addseq r3, sp, #24, 2 │ │ │ │ addeq pc, r0, #140, 28 @ 0x8c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 27518 <__cxa_atexit@plt+0x19364> │ │ │ │ ldr r3, [pc, #56] @ 27538 <__cxa_atexit@plt+0x19384> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ 2753c <__cxa_atexit@plt+0x19388> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r7, #6] │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #1 │ │ │ │ - b 3efa80 <__cxa_atexit@plt+0x3e18cc> │ │ │ │ + b 3c1eac <__cxa_atexit@plt+0x3b3cf8> │ │ │ │ ldr r7, [pc, #16] @ 27530 <__cxa_atexit@plt+0x1937c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, #8] @ 27534 <__cxa_atexit@plt+0x19380> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ addeq pc, r0, #68, 28 @ 0x440 │ │ │ │ @@ -25817,15 +25817,15 @@ │ │ │ │ bhi 27584 <__cxa_atexit@plt+0x193d0> │ │ │ │ ldr r3, [pc, #40] @ 27598 <__cxa_atexit@plt+0x193e4> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r8} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r9, #0 │ │ │ │ - b 3efb88 <__cxa_atexit@plt+0x3e19d4> │ │ │ │ + b 3c1fb4 <__cxa_atexit@plt+0x3b3e00> │ │ │ │ ldr r7, [pc, #16] @ 2759c <__cxa_atexit@plt+0x193e8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffff874 │ │ │ │ addeq pc, r0, #188, 22 @ 0x2f000 │ │ │ │ @@ -25840,16 +25840,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8, r9, sl} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa78 <__cxa_atexit@plt+0x3e18c4> │ │ │ │ - addseq r3, sp, #92 @ 0x5c │ │ │ │ + b 3c1ea4 <__cxa_atexit@plt+0x3b3cf0> │ │ │ │ + addseq r3, sp, #124 @ 0x7c │ │ │ │ addeq pc, r0, #156, 26 @ 0x2700 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 27624 <__cxa_atexit@plt+0x19470> │ │ │ │ ldr r2, [pc, #40] @ 2762c <__cxa_atexit@plt+0x19478> │ │ │ │ @@ -25857,33 +25857,33 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #32] @ 27630 <__cxa_atexit@plt+0x1947c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efba0 <__cxa_atexit@plt+0x3e19ec> │ │ │ │ + b 3c1fcc <__cxa_atexit@plt+0x3b3e18> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - addseq r2, sp, #164, 30 @ 0x290 │ │ │ │ + addseq r2, sp, #196, 30 @ 0x310 │ │ │ │ addeq pc, r0, #56, 26 @ 0xe00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2766c <__cxa_atexit@plt+0x194b8> │ │ │ │ ldr r3, [pc, #56] @ 2768c <__cxa_atexit@plt+0x194d8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ 27690 <__cxa_atexit@plt+0x194dc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r7, #6] │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #1 │ │ │ │ - b 3efa80 <__cxa_atexit@plt+0x3e18cc> │ │ │ │ + b 3c1eac <__cxa_atexit@plt+0x3b3cf8> │ │ │ │ ldr r7, [pc, #16] @ 27684 <__cxa_atexit@plt+0x194d0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, #8] @ 27688 <__cxa_atexit@plt+0x194d4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ addeq pc, r0, #240, 24 @ 0xf000 │ │ │ │ @@ -25902,15 +25902,15 @@ │ │ │ │ bhi 276d8 <__cxa_atexit@plt+0x19524> │ │ │ │ ldr r3, [pc, #40] @ 276ec <__cxa_atexit@plt+0x19538> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r8} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r9, #0 │ │ │ │ - b 3efb88 <__cxa_atexit@plt+0x3e19d4> │ │ │ │ + b 3c1fb4 <__cxa_atexit@plt+0x3b3e00> │ │ │ │ ldr r7, [pc, #16] @ 276f0 <__cxa_atexit@plt+0x1953c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffff720 │ │ │ │ addeq pc, r0, #104, 20 @ 0x68000 │ │ │ │ @@ -25925,16 +25925,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8, r9, sl} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa78 <__cxa_atexit@plt+0x3e18c4> │ │ │ │ - addseq r2, sp, #8, 30 │ │ │ │ + b 3c1ea4 <__cxa_atexit@plt+0x3b3cf0> │ │ │ │ + addseq r2, sp, #40, 30 @ 0xa0 │ │ │ │ addeq pc, r0, #72, 24 @ 0x4800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 27778 <__cxa_atexit@plt+0x195c4> │ │ │ │ ldr r2, [pc, #40] @ 27780 <__cxa_atexit@plt+0x195cc> │ │ │ │ @@ -25942,33 +25942,33 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #32] @ 27784 <__cxa_atexit@plt+0x195d0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efba0 <__cxa_atexit@plt+0x3e19ec> │ │ │ │ + b 3c1fcc <__cxa_atexit@plt+0x3b3e18> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - addseq r2, sp, #80, 28 @ 0x500 │ │ │ │ + addseq r2, sp, #112, 28 @ 0x700 │ │ │ │ addeq pc, r0, #228, 22 @ 0x39000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 277c0 <__cxa_atexit@plt+0x1960c> │ │ │ │ ldr r3, [pc, #56] @ 277e0 <__cxa_atexit@plt+0x1962c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ 277e4 <__cxa_atexit@plt+0x19630> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r7, #6] │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #1 │ │ │ │ - b 3efa80 <__cxa_atexit@plt+0x3e18cc> │ │ │ │ + b 3c1eac <__cxa_atexit@plt+0x3b3cf8> │ │ │ │ ldr r7, [pc, #16] @ 277d8 <__cxa_atexit@plt+0x19624> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, #8] @ 277dc <__cxa_atexit@plt+0x19628> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ addeq pc, r0, #156, 22 @ 0x27000 │ │ │ │ @@ -25987,15 +25987,15 @@ │ │ │ │ bhi 2782c <__cxa_atexit@plt+0x19678> │ │ │ │ ldr r3, [pc, #40] @ 27840 <__cxa_atexit@plt+0x1968c> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r8} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r9, #0 │ │ │ │ - b 3efb88 <__cxa_atexit@plt+0x3e19d4> │ │ │ │ + b 3c1fb4 <__cxa_atexit@plt+0x3b3e00> │ │ │ │ ldr r7, [pc, #16] @ 27844 <__cxa_atexit@plt+0x19690> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffff5cc │ │ │ │ addeq pc, r0, #20, 18 @ 0x50000 │ │ │ │ @@ -26010,16 +26010,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8, r9, sl} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa78 <__cxa_atexit@plt+0x3e18c4> │ │ │ │ - addseq r2, sp, #180, 26 @ 0x2d00 │ │ │ │ + b 3c1ea4 <__cxa_atexit@plt+0x3b3cf0> │ │ │ │ + addseq r2, sp, #212, 26 @ 0x3500 │ │ │ │ addeq pc, r0, #244, 20 @ 0xf4000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 278cc <__cxa_atexit@plt+0x19718> │ │ │ │ ldr r2, [pc, #40] @ 278d4 <__cxa_atexit@plt+0x19720> │ │ │ │ @@ -26027,33 +26027,33 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #32] @ 278d8 <__cxa_atexit@plt+0x19724> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efba0 <__cxa_atexit@plt+0x3e19ec> │ │ │ │ + b 3c1fcc <__cxa_atexit@plt+0x3b3e18> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - addseq r2, sp, #252, 24 @ 0xfc00 │ │ │ │ + addseq r2, sp, #28, 26 @ 0x700 │ │ │ │ addeq pc, r0, #144, 20 @ 0x90000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 27914 <__cxa_atexit@plt+0x19760> │ │ │ │ ldr r3, [pc, #56] @ 27934 <__cxa_atexit@plt+0x19780> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ 27938 <__cxa_atexit@plt+0x19784> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r7, #6] │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #1 │ │ │ │ - b 3efa80 <__cxa_atexit@plt+0x3e18cc> │ │ │ │ + b 3c1eac <__cxa_atexit@plt+0x3b3cf8> │ │ │ │ ldr r7, [pc, #16] @ 2792c <__cxa_atexit@plt+0x19778> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, #8] @ 27930 <__cxa_atexit@plt+0x1977c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ addeq pc, r0, #72, 20 @ 0x48000 │ │ │ │ @@ -26072,15 +26072,15 @@ │ │ │ │ bhi 27980 <__cxa_atexit@plt+0x197cc> │ │ │ │ ldr r3, [pc, #40] @ 27994 <__cxa_atexit@plt+0x197e0> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r8} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r9, #0 │ │ │ │ - b 3efb88 <__cxa_atexit@plt+0x3e19d4> │ │ │ │ + b 3c1fb4 <__cxa_atexit@plt+0x3b3e00> │ │ │ │ ldr r7, [pc, #16] @ 27998 <__cxa_atexit@plt+0x197e4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffff478 │ │ │ │ addeq pc, r0, #192, 14 @ 0x3000000 │ │ │ │ @@ -26095,16 +26095,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8, r9, sl} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa78 <__cxa_atexit@plt+0x3e18c4> │ │ │ │ - addseq r2, sp, #96, 24 @ 0x6000 │ │ │ │ + b 3c1ea4 <__cxa_atexit@plt+0x3b3cf0> │ │ │ │ + addseq r2, sp, #128, 24 @ 0x8000 │ │ │ │ addeq pc, r0, #208, 18 @ 0x340000 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #52 @ 0x34 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 27a90 <__cxa_atexit@plt+0x198dc> │ │ │ │ @@ -26136,27 +26136,27 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r3, r7, #2 │ │ │ │ ldr r9, [r5, #40] @ 0x28 │ │ │ │ ldr r8, [pc, #56] @ 27aac <__cxa_atexit@plt+0x198f8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, sl │ │ │ │ mov sl, r3 │ │ │ │ - b 3efba8 <__cxa_atexit@plt+0x3e19f4> │ │ │ │ + b 3c1fd4 <__cxa_atexit@plt+0x3b3e20> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 27ab0 <__cxa_atexit@plt+0x198fc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - addseq r2, sp, #164, 24 @ 0xa400 │ │ │ │ - addseq r2, sp, #152, 24 @ 0x9800 │ │ │ │ + addseq r2, sp, #196, 24 @ 0xc400 │ │ │ │ + addseq r2, sp, #184, 24 @ 0xb800 │ │ │ │ addeq pc, r0, #108, 18 @ 0x1b0000 │ │ │ │ addeq pc, r0, #0, 18 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ stm sp, {r6, fp} │ │ │ │ mov fp, r4 │ │ │ │ ldr r4, [r7, #3] │ │ │ │ @@ -26176,18 +26176,18 @@ │ │ │ │ ldr r6, [pc, #28] @ 27b24 <__cxa_atexit@plt+0x19970> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-32]! @ 0xffffffe0 │ │ │ │ ldr r8, [pc, #20] @ 27b28 <__cxa_atexit@plt+0x19974> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r4, fp │ │ │ │ ldm sp, {r6, fp} │ │ │ │ - b 3efba8 <__cxa_atexit@plt+0x3e19f4> │ │ │ │ - addseq r2, sp, #32, 24 @ 0x2000 │ │ │ │ + b 3c1fd4 <__cxa_atexit@plt+0x3b3e20> │ │ │ │ + addseq r2, sp, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - addseq r2, sp, #248, 22 @ 0x3e000 │ │ │ │ + addseq r2, sp, #24, 24 @ 0x1800 │ │ │ │ addeq pc, r0, #136, 16 @ 0x880000 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #120] @ 27bb8 <__cxa_atexit@plt+0x19a04> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -26212,22 +26212,22 @@ │ │ │ │ ldr r3, [pc, #44] @ 27bc4 <__cxa_atexit@plt+0x19a10> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r9, [r5, #40] @ 0x28 │ │ │ │ str r2, [r5] │ │ │ │ ldr r8, [pc, #28] @ 27bc8 <__cxa_atexit@plt+0x19a14> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3efba8 <__cxa_atexit@plt+0x3e19f4> │ │ │ │ + b 3c1fd4 <__cxa_atexit@plt+0x3b3e20> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ - addseq r2, sp, #120, 22 @ 0x1e000 │ │ │ │ - addseq r2, sp, #104, 22 @ 0x1a000 │ │ │ │ + addseq r2, sp, #152, 22 @ 0x26000 │ │ │ │ + addseq r2, sp, #136, 22 @ 0x22000 │ │ │ │ addeq pc, r0, #232, 14 @ 0x3a00000 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 27bf0 <__cxa_atexit@plt+0x19a3c> │ │ │ │ ldr r0, [r5, #48]! @ 0x30 │ │ │ │ @@ -26248,21 +26248,21 @@ │ │ │ │ ldr r3, [pc, #40] @ 27c50 <__cxa_atexit@plt+0x19a9c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r9, [r5, #40] @ 0x28 │ │ │ │ str r2, [r5] │ │ │ │ ldr r8, [pc, #24] @ 27c54 <__cxa_atexit@plt+0x19aa0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3efba8 <__cxa_atexit@plt+0x3e19f4> │ │ │ │ + b 3c1fd4 <__cxa_atexit@plt+0x3b3e20> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - addseq r2, sp, #232, 20 @ 0xe8000 │ │ │ │ - addseq r2, sp, #216, 20 @ 0xd8000 │ │ │ │ + addseq r2, sp, #8, 22 @ 0x2000 │ │ │ │ + addseq r2, sp, #248, 20 @ 0xf8000 │ │ │ │ addeq pc, r0, #92, 14 @ 0x1700000 │ │ │ │ andeq r2, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #1 │ │ │ │ blt 27c9c <__cxa_atexit@plt+0x19ae8> │ │ │ │ ldr r2, [pc, #48] @ 27ca8 <__cxa_atexit@plt+0x19af4> │ │ │ │ @@ -26271,70 +26271,70 @@ │ │ │ │ ldr r3, [pc, #40] @ 27cac <__cxa_atexit@plt+0x19af8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r9, [r5, #40] @ 0x28 │ │ │ │ str r2, [r5] │ │ │ │ ldr r8, [pc, #24] @ 27cb0 <__cxa_atexit@plt+0x19afc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3efba8 <__cxa_atexit@plt+0x3e19f4> │ │ │ │ + b 3c1fd4 <__cxa_atexit@plt+0x3b3e20> │ │ │ │ ldr r0, [r5, #48]! @ 0x30 │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - addseq r2, sp, #140, 20 @ 0x8c000 │ │ │ │ - addseq r2, sp, #124, 20 @ 0x7c000 │ │ │ │ + addseq r2, sp, #172, 20 @ 0xac000 │ │ │ │ + addseq r2, sp, #156, 20 @ 0x9c000 │ │ │ │ addeq pc, r0, #0, 14 │ │ │ │ andeq sl, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 27ce4 <__cxa_atexit@plt+0x19b30> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #36] @ 0x24 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 27ce8 <__cxa_atexit@plt+0x19b34> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 3efbb0 <__cxa_atexit@plt+0x3e19fc> │ │ │ │ + b 3c1fdc <__cxa_atexit@plt+0x3b3e28> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - addseq r2, sp, #64, 20 @ 0x40000 │ │ │ │ + addseq r2, sp, #96, 20 @ 0x60000 │ │ │ │ addeq pc, r0, #200, 12 @ 0xc800000 │ │ │ │ andeq r8, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 27d24 <__cxa_atexit@plt+0x19b70> │ │ │ │ ldr r3, [pc, #56] @ 27d44 <__cxa_atexit@plt+0x19b90> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #48] @ 27d48 <__cxa_atexit@plt+0x19b94> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 3efbb8 <__cxa_atexit@plt+0x3e1a04> │ │ │ │ + b 3c1fe4 <__cxa_atexit@plt+0x3b3e30> │ │ │ │ ldr r7, [pc, #16] @ 27d3c <__cxa_atexit@plt+0x19b88> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #48 @ 0x30 │ │ │ │ ldr r0, [pc, #8] @ 27d40 <__cxa_atexit@plt+0x19b8c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ addeq pc, r0, #204, 10 @ 0x33000000 │ │ │ │ addeq pc, r0, #192, 10 @ 0x30000000 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - addseq r2, sp, #0, 20 │ │ │ │ + addseq r2, sp, #32, 20 @ 0x20000 │ │ │ │ addeq pc, r0, #104, 12 @ 0x6800000 │ │ │ │ andeq r8, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 27d78 <__cxa_atexit@plt+0x19bc4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #20] @ 27d7c <__cxa_atexit@plt+0x19bc8> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ addeq pc, r0, #232, 6 @ 0xa0000003 │ │ │ │ addeq pc, r0, #52, 12 @ 0x3400000 │ │ │ │ andeq r0, r1, ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -26397,36 +26397,36 @@ │ │ │ │ ldr r3, [pc, #100] @ 27ee0 <__cxa_atexit@plt+0x19d2c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r9, [r5, #40] @ 0x28 │ │ │ │ ldr r8, [pc, #88] @ 27ee4 <__cxa_atexit@plt+0x19d30> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr fp, [sp] │ │ │ │ - b 3efba8 <__cxa_atexit@plt+0x3e19f4> │ │ │ │ + b 3c1fd4 <__cxa_atexit@plt+0x3b3e20> │ │ │ │ ldr r3, [pc, #76] @ 27ee8 <__cxa_atexit@plt+0x19d34> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #72] @ 27eec <__cxa_atexit@plt+0x19d38> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ ldr r0, [r6, #-39] @ 0xffffffd9 │ │ │ │ mov r5, r3 │ │ │ │ ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffffadc │ │ │ │ - addseq r2, sp, #80, 18 @ 0x140000 │ │ │ │ - addseq r2, sp, #176, 16 @ 0xb00000 │ │ │ │ + addseq r2, sp, #112, 18 @ 0x1c0000 │ │ │ │ + addseq r2, sp, #208, 16 @ 0xd00000 │ │ │ │ @ instruction: 0xfffffca4 │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ - addseq r2, sp, #140, 16 @ 0x8c0000 │ │ │ │ - addseq r2, sp, #128, 16 @ 0x800000 │ │ │ │ + addseq r2, sp, #172, 16 @ 0xac0000 │ │ │ │ + addseq r2, sp, #160, 16 @ 0xa00000 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ addeq pc, r0, #192, 4 │ │ │ │ addeq pc, r0, #196, 8 @ 0xc4000000 │ │ │ │ andeq r0, r1, ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -26488,35 +26488,35 @@ │ │ │ │ str r8, [r5, #32] │ │ │ │ ldr r3, [pc, #92] @ 28048 <__cxa_atexit@plt+0x19e94> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r9, [r5, #40] @ 0x28 │ │ │ │ ldr r8, [pc, #80] @ 2804c <__cxa_atexit@plt+0x19e98> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3efba8 <__cxa_atexit@plt+0x3e19f4> │ │ │ │ + b 3c1fd4 <__cxa_atexit@plt+0x3b3e20> │ │ │ │ ldr r3, [pc, #72] @ 28050 <__cxa_atexit@plt+0x19e9c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #68] @ 28054 <__cxa_atexit@plt+0x19ea0> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ ldr r0, [r6, #-39] @ 0xffffffd9 │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffff81c │ │ │ │ - addseq r2, sp, #240, 14 @ 0x3c00000 │ │ │ │ + addseq r2, sp, #16, 16 @ 0x100000 │ │ │ │ @ instruction: 0xfffffb48 │ │ │ │ - addseq r2, sp, #240, 12 @ 0xf000000 │ │ │ │ - @ instruction: 0xfffffb84 │ │ │ │ - addseq r2, sp, #28, 14 @ 0x700000 │ │ │ │ addseq r2, sp, #16, 14 @ 0x400000 │ │ │ │ + @ instruction: 0xfffffb84 │ │ │ │ + addseq r2, sp, #60, 14 @ 0xf00000 │ │ │ │ + addseq r2, sp, #48, 14 @ 0xc00000 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ addeq pc, r0, #104, 2 │ │ │ │ addeq pc, r0, #92, 6 @ 0x70000001 │ │ │ │ andeq r0, r1, ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov ip, r4 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -26595,40 +26595,40 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r9, [r5, #40] @ 0x28 │ │ │ │ ldr r8, [pc, #108] @ 2820c <__cxa_atexit@plt+0x1a058> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r4, ip │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 3efba8 <__cxa_atexit@plt+0x3e19f4> │ │ │ │ + b 3c1fd4 <__cxa_atexit@plt+0x3b3e20> │ │ │ │ ldr r3, [pc, #92] @ 28210 <__cxa_atexit@plt+0x1a05c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #88] @ 28214 <__cxa_atexit@plt+0x1a060> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ mov r4, ip │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ ldr r0, [r6, #-39] @ 0xffffffd9 │ │ │ │ mov r4, ip │ │ │ │ mov r5, r3 │ │ │ │ ldr fp, [sp, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [ip, #828] @ 0x33c │ │ │ │ mov r4, ip │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffff558 │ │ │ │ @ instruction: 0xfffff9ec │ │ │ │ - addseq r2, sp, #224, 8 @ 0xe0000000 │ │ │ │ - addseq r2, sp, #48, 12 @ 0x3000000 │ │ │ │ - addseq r2, sp, #132, 10 @ 0x21000000 │ │ │ │ + addseq r2, sp, #0, 10 │ │ │ │ + addseq r2, sp, #80, 12 @ 0x5000000 │ │ │ │ + addseq r2, sp, #164, 10 @ 0x29000000 │ │ │ │ @ instruction: 0xfffff9e0 │ │ │ │ - addseq r2, sp, #120, 10 @ 0x1e000000 │ │ │ │ - addseq r2, sp, #108, 10 @ 0x1b000000 │ │ │ │ + addseq r2, sp, #152, 10 @ 0x26000000 │ │ │ │ + addseq r2, sp, #140, 10 @ 0x23000000 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ addeq lr, r0, #208, 30 @ 0x340 │ │ │ │ addeq pc, r0, #156, 2 @ 0x27 │ │ │ │ andeq r0, r1, ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -26702,37 +26702,37 @@ │ │ │ │ ldr r3, [pc, #104] @ 283a8 <__cxa_atexit@plt+0x1a1f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r9, [r5, #40] @ 0x28 │ │ │ │ ldr r8, [pc, #92] @ 283ac <__cxa_atexit@plt+0x1a1f8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 3efba8 <__cxa_atexit@plt+0x3e19f4> │ │ │ │ + b 3c1fd4 <__cxa_atexit@plt+0x3b3e20> │ │ │ │ ldr r3, [pc, #80] @ 283b0 <__cxa_atexit@plt+0x1a1fc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #76] @ 283b4 <__cxa_atexit@plt+0x1a200> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ ldr r0, [r6, #-39] @ 0xffffffd9 │ │ │ │ mov r5, r3 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ bx r0 │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffff248 │ │ │ │ - addseq r2, sp, #52, 6 @ 0xd0000000 │ │ │ │ - addseq r2, sp, #128, 8 @ 0x80000000 │ │ │ │ - addseq r2, sp, #212, 6 @ 0x50000003 │ │ │ │ + addseq r2, sp, #84, 6 @ 0x50000001 │ │ │ │ + addseq r2, sp, #160, 8 @ 0xa0000000 │ │ │ │ + addseq r2, sp, #244, 6 @ 0xd0000003 │ │ │ │ @ instruction: 0xfffff7f8 │ │ │ │ @ instruction: 0xfffff830 │ │ │ │ - addseq r2, sp, #200, 6 @ 0x20000003 │ │ │ │ - addseq r2, sp, #188, 6 @ 0xf0000002 │ │ │ │ + addseq r2, sp, #232, 6 @ 0xa0000003 │ │ │ │ + addseq r2, sp, #220, 6 @ 0x70000003 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ addeq lr, r0, #56, 28 @ 0x380 │ │ │ │ addeq lr, r0, #252, 30 @ 0x3f0 │ │ │ │ andeq r0, r1, ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov ip, r4 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -26822,42 +26822,42 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r9, [r5, #40] @ 0x28 │ │ │ │ ldr r8, [pc, #116] @ 285a0 <__cxa_atexit@plt+0x1a3ec> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r4, ip │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 3efba8 <__cxa_atexit@plt+0x3e19f4> │ │ │ │ + b 3c1fd4 <__cxa_atexit@plt+0x3b3e20> │ │ │ │ ldr r3, [pc, #100] @ 285a4 <__cxa_atexit@plt+0x1a3f0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #96] @ 285a8 <__cxa_atexit@plt+0x1a3f4> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ mov r4, ip │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ ldr r0, [r6, #-39] @ 0xffffffd9 │ │ │ │ mov r4, ip │ │ │ │ mov r5, r3 │ │ │ │ ldr fp, [sp, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #92 @ 0x5c │ │ │ │ str r3, [ip, #828] @ 0x33c │ │ │ │ mov r4, ip │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xffffeea4 │ │ │ │ @ instruction: 0xffffefa8 │ │ │ │ - addseq r2, sp, #240, 2 @ 0x3c │ │ │ │ - addseq r2, sp, #92, 2 │ │ │ │ - addseq r2, sp, #168, 4 @ 0x8000000a │ │ │ │ - addseq r2, sp, #4, 4 @ 0x40000000 │ │ │ │ + addseq r2, sp, #16, 4 │ │ │ │ + addseq r2, sp, #124, 2 │ │ │ │ + addseq r2, sp, #200, 4 @ 0x8000000c │ │ │ │ + addseq r2, sp, #36, 4 @ 0x40000002 │ │ │ │ @ instruction: 0xfffff628 │ │ │ │ @ instruction: 0xfffff654 │ │ │ │ - addseq r2, sp, #236, 2 @ 0x3b │ │ │ │ - addseq r2, sp, #224, 2 @ 0x38 │ │ │ │ + addseq r2, sp, #12, 4 @ 0xc0000000 │ │ │ │ + addseq r2, sp, #0, 4 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ addeq lr, r0, #108, 24 @ 0x6c00 │ │ │ │ addeq lr, r0, #8, 28 @ 0x80 │ │ │ │ andeq r0, r1, ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -26927,37 +26927,37 @@ │ │ │ │ ldr r3, [pc, #104] @ 2872c <__cxa_atexit@plt+0x1a578> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r9, [r5, #40] @ 0x28 │ │ │ │ ldr r8, [pc, #92] @ 28730 <__cxa_atexit@plt+0x1a57c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 3efba8 <__cxa_atexit@plt+0x3e19f4> │ │ │ │ + b 3c1fd4 <__cxa_atexit@plt+0x3b3e20> │ │ │ │ ldr r3, [pc, #80] @ 28734 <__cxa_atexit@plt+0x1a580> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #76] @ 28738 <__cxa_atexit@plt+0x1a584> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ ldr r0, [r6, #-39] @ 0xffffffd9 │ │ │ │ mov r5, r3 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ bx r0 │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xffffeb60 │ │ │ │ - addseq r1, sp, #164, 30 @ 0x290 │ │ │ │ - addseq r2, sp, #240 @ 0xf0 │ │ │ │ - addseq r2, sp, #68 @ 0x44 │ │ │ │ + addseq r1, sp, #196, 30 @ 0x310 │ │ │ │ + addseq r2, sp, #16, 2 │ │ │ │ + addseq r2, sp, #100 @ 0x64 │ │ │ │ @ instruction: 0xfffff468 │ │ │ │ @ instruction: 0xfffff4ac │ │ │ │ - addseq r2, sp, #68 @ 0x44 │ │ │ │ - addseq r2, sp, #56 @ 0x38 │ │ │ │ + addseq r2, sp, #100 @ 0x64 │ │ │ │ + addseq r2, sp, #88 @ 0x58 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ addeq lr, r0, #220, 20 @ 0xdc000 │ │ │ │ addeq lr, r0, #120, 24 @ 0x7800 │ │ │ │ andeq r0, r1, ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov ip, r4 │ │ │ │ @@ -27036,15 +27036,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r9, [r5, #40] @ 0x28 │ │ │ │ ldr r8, [pc, #188] @ 28940 <__cxa_atexit@plt+0x1a78c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r4, ip │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b 3efba8 <__cxa_atexit@plt+0x3e19f4> │ │ │ │ + b 3c1fd4 <__cxa_atexit@plt+0x3b3e20> │ │ │ │ add r2, r5, #52 @ 0x34 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r5, [ip, #804] @ 0x324 │ │ │ │ add r6, r3, #8 │ │ │ │ cmp r5, r6 │ │ │ │ bcc 28900 <__cxa_atexit@plt+0x1a74c> │ │ │ │ ldr r5, [pc, #148] @ 28944 <__cxa_atexit@plt+0x1a790> │ │ │ │ @@ -27055,85 +27055,85 @@ │ │ │ │ ldr r3, [pc, #136] @ 2894c <__cxa_atexit@plt+0x1a798> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ sub sl, r6, #3 │ │ │ │ add r8, r5, #2 │ │ │ │ mov r4, ip │ │ │ │ mov r5, r2 │ │ │ │ - b 3efb78 <__cxa_atexit@plt+0x3e19c4> │ │ │ │ + b 3c1fa4 <__cxa_atexit@plt+0x3b3df0> │ │ │ │ ldr r0, [r6, #-39] @ 0xffffffd9 │ │ │ │ mov r4, ip │ │ │ │ mov r5, r2 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [ip, #828] @ 0x33c │ │ │ │ mov r4, ip │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ ldr r7, [pc, #24] @ 28920 <__cxa_atexit@plt+0x1a76c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, #8 │ │ │ │ ldr r0, [ip, #-8] │ │ │ │ str r5, [ip, #828] @ 0x33c │ │ │ │ mov r4, ip │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ addeq lr, r0, #12, 18 @ 0x30000 │ │ │ │ @ instruction: 0xffffe878 │ │ │ │ - addseq r1, sp, #0, 28 │ │ │ │ - addseq r1, sp, #76, 30 @ 0x130 │ │ │ │ - addseq r1, sp, #160, 28 @ 0xa00 │ │ │ │ + addseq r1, sp, #32, 28 @ 0x200 │ │ │ │ + addseq r1, sp, #108, 30 @ 0x1b0 │ │ │ │ + addseq r1, sp, #192, 28 @ 0xc00 │ │ │ │ @ instruction: 0xfffff2c4 │ │ │ │ @ instruction: 0xfffff2fc │ │ │ │ - addseq r1, sp, #148, 28 @ 0x940 │ │ │ │ - addseq r1, sp, #136, 28 @ 0x880 │ │ │ │ + addseq r1, sp, #180, 28 @ 0xb40 │ │ │ │ + addseq r1, sp, #168, 28 @ 0xa80 │ │ │ │ addeq lr, r0, #80, 18 @ 0x140000 │ │ │ │ - addseq r1, sp, #48, 26 @ 0xc00 │ │ │ │ - addseq r1, sp, #56, 28 @ 0x380 │ │ │ │ + addseq r1, sp, #80, 26 @ 0x1400 │ │ │ │ + addseq r1, sp, #88, 28 @ 0x580 │ │ │ │ addeq lr, r0, #132, 22 @ 0x21000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 289a8 <__cxa_atexit@plt+0x1a7f4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ cmp r0, #0 │ │ │ │ beq 289a0 <__cxa_atexit@plt+0x1a7ec> │ │ │ │ ldr r3, [pc, #44] @ 289b0 <__cxa_atexit@plt+0x1a7fc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 289b4 <__cxa_atexit@plt+0x1a800> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 3efa88 <__cxa_atexit@plt+0x3e18d4> │ │ │ │ + b 3c1eb4 <__cxa_atexit@plt+0x3b3d00> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ addeq lr, r0, #68, 22 @ 0x11000 │ │ │ │ - addseq r1, sp, #64, 24 @ 0x4000 │ │ │ │ + addseq r1, sp, #96, 24 @ 0x6000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 289e8 <__cxa_atexit@plt+0x1a834> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 289f0 <__cxa_atexit@plt+0x1a83c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efbc8 <__cxa_atexit@plt+0x3e1a14> │ │ │ │ + b 3c1ff4 <__cxa_atexit@plt+0x3b3e40> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r1, sp, #220, 22 @ 0x37000 │ │ │ │ + addseq r1, sp, #252, 22 @ 0x3f000 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 28a80 <__cxa_atexit@plt+0x1a8cc> │ │ │ │ ldr r2, [pc, #148] @ 28aa8 <__cxa_atexit@plt+0x1a8f4> │ │ │ │ @@ -27167,21 +27167,21 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ addmi r0, r8, r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - addseq r1, sp, #148, 22 @ 0x25000 │ │ │ │ - addseq r1, sp, #176, 22 @ 0x2c000 │ │ │ │ + addseq r1, sp, #180, 22 @ 0x2d000 │ │ │ │ + addseq r1, sp, #208, 22 @ 0x34000 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -27195,19 +27195,19 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r7, [r3, #4] │ │ │ │ vstr d0, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ addmi r0, r8, r0 │ │ │ │ - addseq r1, sp, #32, 22 @ 0x8000 │ │ │ │ + addseq r1, sp, #64, 22 @ 0x10000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 28bc8 <__cxa_atexit@plt+0x1aa14> │ │ │ │ ldr r7, [pc, #180] @ 28bf0 <__cxa_atexit@plt+0x1aa3c> │ │ │ │ @@ -27252,20 +27252,20 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ addeq lr, r0, #44, 18 @ 0xb0000 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ - addseq r1, sp, #152, 20 @ 0x98000 │ │ │ │ + addseq r1, sp, #184, 20 @ 0xb8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 28c7c <__cxa_atexit@plt+0x1aac8> │ │ │ │ @@ -27290,18 +27290,18 @@ │ │ │ │ str r7, [r3, #32] │ │ │ │ str r0, [r3, #36] @ 0x24 │ │ │ │ str r3, [r3, #40] @ 0x28 │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ - addseq r1, sp, #208, 18 @ 0x340000 │ │ │ │ + addseq r1, sp, #240, 18 @ 0x3c0000 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 28d38 <__cxa_atexit@plt+0x1ab84> │ │ │ │ ldr r2, [pc, #172] @ 28d60 <__cxa_atexit@plt+0x1abac> │ │ │ │ @@ -27341,22 +27341,22 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ addmi r0, r8, r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - addseq r1, sp, #244, 16 @ 0xf40000 │ │ │ │ + addseq r1, sp, #20, 18 @ 0x50000 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - addseq r1, sp, #248, 16 @ 0xf80000 │ │ │ │ + addseq r1, sp, #24, 18 @ 0x60000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #112] @ 28df0 <__cxa_atexit@plt+0x1ac3c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -27378,19 +27378,19 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r0 │ │ │ │ addmi r0, r8, r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - addseq r1, sp, #84, 16 @ 0x540000 │ │ │ │ + addseq r1, sp, #116, 16 @ 0x740000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 28e40 <__cxa_atexit@plt+0x1ac8c> │ │ │ │ @@ -27403,19 +27403,19 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r7, [r3, #4] │ │ │ │ vstr d0, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ addmi r0, r8, r0 │ │ │ │ - addseq r1, sp, #224, 14 @ 0x3800000 │ │ │ │ + addseq r1, sp, #0, 16 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -27440,35 +27440,35 @@ │ │ │ │ ldr r7, [pc, #28] @ 28ee4 <__cxa_atexit@plt+0x1ad30> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ - addseq r1, sp, #160, 14 @ 0x2800000 │ │ │ │ - addseq r1, sp, #128, 16 @ 0x800000 │ │ │ │ + addseq r1, sp, #192, 14 @ 0x3000000 │ │ │ │ + addseq r1, sp, #160, 16 @ 0xa00000 │ │ │ │ addeq lr, r0, #56, 12 @ 0x3800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 28f20 <__cxa_atexit@plt+0x1ad6c> │ │ │ │ ldr r2, [pc, #36] @ 28f28 <__cxa_atexit@plt+0x1ad74> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ 28f2c <__cxa_atexit@plt+0x1ad78> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3efa80 <__cxa_atexit@plt+0x3e18cc> │ │ │ │ + b 3c1eac <__cxa_atexit@plt+0x3b3cf8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ addeq lr, r0, #252, 10 @ 0x3f000000 │ │ │ │ - addseq r1, sp, #168, 12 @ 0xa800000 │ │ │ │ + addseq r1, sp, #200, 12 @ 0xc800000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 28fb8 <__cxa_atexit@plt+0x1ae04> │ │ │ │ ldr r7, [pc, #144] @ 28fe0 <__cxa_atexit@plt+0x1ae2c> │ │ │ │ @@ -27504,19 +27504,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ addeq lr, r0, #68, 10 @ 0x11000000 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - addseq r1, sp, #176, 12 @ 0xb000000 │ │ │ │ + addseq r1, sp, #208, 12 @ 0xd000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 29044 <__cxa_atexit@plt+0x1ae90> │ │ │ │ @@ -27532,17 +27532,17 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str r3, [r3, #20] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - addseq r1, sp, #16, 12 @ 0x1000000 │ │ │ │ + addseq r1, sp, #48, 12 @ 0x3000000 │ │ │ │ addeq lr, r0, #20, 10 @ 0x5000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 290a4 <__cxa_atexit@plt+0x1aef0> │ │ │ │ ldr r2, [pc, #52] @ 290ac <__cxa_atexit@plt+0x1aef8> │ │ │ │ @@ -27553,20 +27553,20 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r5, [pc, #28] @ 290b4 <__cxa_atexit@plt+0x1af00> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3efbb8 <__cxa_atexit@plt+0x3e1a04> │ │ │ │ + b 3c1fe4 <__cxa_atexit@plt+0x3b3e30> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - addseq r1, sp, #48, 10 @ 0xc000000 │ │ │ │ - addseq r1, sp, #128, 12 @ 0x8000000 │ │ │ │ + addseq r1, sp, #80, 10 @ 0x14000000 │ │ │ │ + addseq r1, sp, #160, 12 @ 0xa000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 290ec <__cxa_atexit@plt+0x1af38> │ │ │ │ @@ -27574,16 +27574,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efad0 <__cxa_atexit@plt+0x3e191c> │ │ │ │ - addseq r1, sp, #80, 10 @ 0x14000000 │ │ │ │ + b 3c1efc <__cxa_atexit@plt+0x3b3d48> │ │ │ │ + addseq r1, sp, #112, 10 @ 0x1c000000 │ │ │ │ addeq lr, r0, #124, 8 @ 0x7c000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 29168 <__cxa_atexit@plt+0x1afb4> │ │ │ │ @@ -27600,45 +27600,45 @@ │ │ │ │ ldr r3, [pc, #52] @ 2917c <__cxa_atexit@plt+0x1afc8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #40] @ 29180 <__cxa_atexit@plt+0x1afcc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3efbb0 <__cxa_atexit@plt+0x3e19fc> │ │ │ │ + b 3c1fdc <__cxa_atexit@plt+0x3b3e28> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - addseq r1, sp, #136, 8 @ 0x88000000 │ │ │ │ + addseq r1, sp, #168, 8 @ 0xa8000000 │ │ │ │ andeq r0, r0, r0, lsr #5 │ │ │ │ - addseq r1, sp, #192, 10 @ 0x30000000 │ │ │ │ + addseq r1, sp, #224, 10 @ 0x38000000 │ │ │ │ addeq lr, r0, #244, 6 @ 0xd0000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #7] │ │ │ │ cmp fp, r5 │ │ │ │ bhi 291b8 <__cxa_atexit@plt+0x1b004> │ │ │ │ ldr r3, [pc, #44] @ 291d0 <__cxa_atexit@plt+0x1b01c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #36] @ 291d4 <__cxa_atexit@plt+0x1b020> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3efbb0 <__cxa_atexit@plt+0x3e19fc> │ │ │ │ + b 3c1fdc <__cxa_atexit@plt+0x3b3e28> │ │ │ │ ldr r7, [pc, #24] @ 291d8 <__cxa_atexit@plt+0x1b024> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #4 │ │ │ │ - addseq r1, sp, #104, 10 @ 0x1a000000 │ │ │ │ + addseq r1, sp, #136, 10 @ 0x22000000 │ │ │ │ addeq lr, r0, #192, 6 │ │ │ │ addeq lr, r0, #128, 6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r6, r5, #16 │ │ │ │ cmp fp, r6 │ │ │ │ @@ -27656,34 +27656,34 @@ │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [pc, #60] @ 29268 <__cxa_atexit@plt+0x1b0b4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3efb68 <__cxa_atexit@plt+0x3e19b4> │ │ │ │ + b 3c1f94 <__cxa_atexit@plt+0x3b3de0> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ addeq sp, r0, #248, 22 @ 0x3e000 │ │ │ │ - addseq r1, sp, #148, 6 @ 0x50000002 │ │ │ │ - addseq r1, sp, #244, 8 @ 0xf4000000 │ │ │ │ + addseq r1, sp, #180, 6 @ 0xd0000002 │ │ │ │ + addseq r1, sp, #20, 10 @ 0x5000000 │ │ │ │ addeq lr, r0, #224, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2928c <__cxa_atexit@plt+0x1b0d8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3efb70 <__cxa_atexit@plt+0x3e19bc> │ │ │ │ + b 3c1f9c <__cxa_atexit@plt+0x3b3de8> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ addeq lr, r0, #188, 4 @ 0xc000000b │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 292ec <__cxa_atexit@plt+0x1b138> │ │ │ │ @@ -27751,23 +27751,23 @@ │ │ │ │ bhi 293bc <__cxa_atexit@plt+0x1b208> │ │ │ │ ldr r3, [pc, #44] @ 293d4 <__cxa_atexit@plt+0x1b220> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #36] @ 293d8 <__cxa_atexit@plt+0x1b224> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3efbb0 <__cxa_atexit@plt+0x3e19fc> │ │ │ │ + b 3c1fdc <__cxa_atexit@plt+0x3b3e28> │ │ │ │ ldr r7, [pc, #24] @ 293dc <__cxa_atexit@plt+0x1b228> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - addseq r1, sp, #100, 6 @ 0x90000001 │ │ │ │ + addseq r1, sp, #132, 6 @ 0x10000002 │ │ │ │ addeq lr, r0, #188, 2 @ 0x2f │ │ │ │ addeq lr, r0, #152, 2 @ 0x26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 29464 <__cxa_atexit@plt+0x1b2b0> │ │ │ │ @@ -27802,46 +27802,46 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r1, sp, #100, 2 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r1, sp, #132, 2 @ 0x21 │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ @ instruction: 0xfffffc40 │ │ │ │ - addseq r1, sp, #148, 2 @ 0x25 │ │ │ │ + addseq r1, sp, #180, 2 @ 0x2d │ │ │ │ addeq lr, r0, #236 @ 0xec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 294f4 <__cxa_atexit@plt+0x1b340> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ cmp r0, #0 │ │ │ │ beq 294ec <__cxa_atexit@plt+0x1b338> │ │ │ │ ldr r3, [pc, #44] @ 294fc <__cxa_atexit@plt+0x1b348> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 29500 <__cxa_atexit@plt+0x1b34c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 3efad8 <__cxa_atexit@plt+0x3e1924> │ │ │ │ + b 3c1f04 <__cxa_atexit@plt+0x3b3d50> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ addeq sp, r0, #96, 30 @ 0x180 │ │ │ │ - addseq r1, sp, #244 @ 0xf4 │ │ │ │ + addseq r1, sp, #20, 2 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2952c <__cxa_atexit@plt+0x1b378> │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ @@ -27889,27 +27889,27 @@ │ │ │ │ bhi 295e4 <__cxa_atexit@plt+0x1b430> │ │ │ │ ldr r3, [pc, #28] @ 295ec <__cxa_atexit@plt+0x1b438> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #24] @ 295f0 <__cxa_atexit@plt+0x1b43c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3efb68 <__cxa_atexit@plt+0x3e19b4> │ │ │ │ + b 3c1f94 <__cxa_atexit@plt+0x3b3de0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ addeq sp, r0, #56, 16 @ 0x380000 │ │ │ │ addeq sp, r0, #88, 30 @ 0x160 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 29614 <__cxa_atexit@plt+0x1b460> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3efb70 <__cxa_atexit@plt+0x3e19bc> │ │ │ │ + b 3c1f9c <__cxa_atexit@plt+0x3b3de8> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ addeq sp, r0, #52, 30 @ 0xd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 29674 <__cxa_atexit@plt+0x1b4c0> │ │ │ │ @@ -27984,147 +27984,147 @@ │ │ │ │ ldr r5, [pc, #64] @ 29788 <__cxa_atexit@plt+0x1b5d4> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ ldr r5, [pc, #56] @ 2978c <__cxa_atexit@plt+0x1b5d8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3efbb0 <__cxa_atexit@plt+0x3e19fc> │ │ │ │ + b 3c1fdc <__cxa_atexit@plt+0x3b3e28> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 29784 <__cxa_atexit@plt+0x1b5d0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - addseq r0, sp, #136, 28 @ 0x880 │ │ │ │ + addseq r0, sp, #168, 28 @ 0xa80 │ │ │ │ addeq sp, r0, #12, 28 @ 0xc0 │ │ │ │ @ instruction: 0xfffffca0 │ │ │ │ - addseq r0, sp, #196, 30 @ 0x310 │ │ │ │ + addseq r0, sp, #228, 30 @ 0x390 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 297c8 <__cxa_atexit@plt+0x1b614> │ │ │ │ ldr r2, [pc, #36] @ 297d0 <__cxa_atexit@plt+0x1b61c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ 297d4 <__cxa_atexit@plt+0x1b620> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3efa80 <__cxa_atexit@plt+0x3e18cc> │ │ │ │ + b 3c1eac <__cxa_atexit@plt+0x3b3cf8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ addeq sp, r0, #88, 26 @ 0x1600 │ │ │ │ - addseq r0, sp, #0, 28 │ │ │ │ + addseq r0, sp, #32, 28 @ 0x200 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 29810 <__cxa_atexit@plt+0x1b65c> │ │ │ │ ldr r2, [pc, #36] @ 29818 <__cxa_atexit@plt+0x1b664> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ 2981c <__cxa_atexit@plt+0x1b668> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3efa80 <__cxa_atexit@plt+0x3e18cc> │ │ │ │ + b 3c1eac <__cxa_atexit@plt+0x3b3cf8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ addeq sp, r0, #8, 26 @ 0x200 │ │ │ │ - addseq r0, sp, #184, 26 @ 0x2e00 │ │ │ │ + addseq r0, sp, #216, 26 @ 0x3600 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 29858 <__cxa_atexit@plt+0x1b6a4> │ │ │ │ ldr r2, [pc, #36] @ 29860 <__cxa_atexit@plt+0x1b6ac> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ 29864 <__cxa_atexit@plt+0x1b6b0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3efa80 <__cxa_atexit@plt+0x3e18cc> │ │ │ │ + b 3c1eac <__cxa_atexit@plt+0x3b3cf8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ addeq sp, r0, #192, 24 @ 0xc000 │ │ │ │ - addseq r0, sp, #112, 26 @ 0x1c00 │ │ │ │ + addseq r0, sp, #144, 26 @ 0x2400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 298a0 <__cxa_atexit@plt+0x1b6ec> │ │ │ │ ldr r2, [pc, #36] @ 298a8 <__cxa_atexit@plt+0x1b6f4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ 298ac <__cxa_atexit@plt+0x1b6f8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3efa80 <__cxa_atexit@plt+0x3e18cc> │ │ │ │ + b 3c1eac <__cxa_atexit@plt+0x3b3cf8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ addeq sp, r0, #120, 24 @ 0x7800 │ │ │ │ - addseq r0, sp, #40, 26 @ 0xa00 │ │ │ │ + addseq r0, sp, #72, 26 @ 0x1200 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 298e8 <__cxa_atexit@plt+0x1b734> │ │ │ │ ldr r2, [pc, #36] @ 298f0 <__cxa_atexit@plt+0x1b73c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ 298f4 <__cxa_atexit@plt+0x1b740> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3efa80 <__cxa_atexit@plt+0x3e18cc> │ │ │ │ + b 3c1eac <__cxa_atexit@plt+0x3b3cf8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ addeq sp, r0, #48, 24 @ 0x3000 │ │ │ │ - addseq r0, sp, #224, 24 @ 0xe000 │ │ │ │ + addseq r0, sp, #0, 26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 29928 <__cxa_atexit@plt+0x1b774> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 29930 <__cxa_atexit@plt+0x1b77c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 28b28 <__cxa_atexit@plt+0x1a974> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r0, sp, #156, 24 @ 0x9c00 │ │ │ │ + addseq r0, sp, #188, 24 @ 0xbc00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 29964 <__cxa_atexit@plt+0x1b7b0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 2996c <__cxa_atexit@plt+0x1b7b8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 28b28 <__cxa_atexit@plt+0x1a974> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r0, sp, #96, 24 @ 0x6000 │ │ │ │ + addseq r0, sp, #128, 24 @ 0x8000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 299bc <__cxa_atexit@plt+0x1b808> │ │ │ │ ldr r2, [pc, #56] @ 299c8 <__cxa_atexit@plt+0x1b814> │ │ │ │ @@ -28140,15 +28140,15 @@ │ │ │ │ b 299d8 <__cxa_atexit@plt+0x1b824> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - addseq r0, sp, #24, 24 @ 0x1800 │ │ │ │ + addseq r0, sp, #56, 24 @ 0x3800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #120 @ 0x78 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 29abc <__cxa_atexit@plt+0x1b908> │ │ │ │ @@ -28202,17 +28202,17 @@ │ │ │ │ stm lr, {r0, r1, r7, sl} │ │ │ │ str r3, [r3, #112] @ 0x70 │ │ │ │ sub r7, r6, #31 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r3, #120 @ 0x78 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ - addseq r0, sp, #252, 24 @ 0xfc00 │ │ │ │ + addseq r0, sp, #28, 26 @ 0x700 │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ addeq sp, r0, #144, 20 @ 0x90000 │ │ │ │ @@ -28232,27 +28232,27 @@ │ │ │ │ ldr r5, [pc, #64] @ 29b68 <__cxa_atexit@plt+0x1b9b4> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ ldr r5, [pc, #56] @ 29b6c <__cxa_atexit@plt+0x1b9b8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3efbb0 <__cxa_atexit@plt+0x3e19fc> │ │ │ │ + b 3c1fdc <__cxa_atexit@plt+0x3b3e28> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 29b64 <__cxa_atexit@plt+0x1b9b0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - addseq r0, sp, #168, 20 @ 0xa8000 │ │ │ │ + addseq r0, sp, #200, 20 @ 0xc8000 │ │ │ │ addeq sp, r0, #44, 20 @ 0x2c000 │ │ │ │ @ instruction: 0xfffff8c0 │ │ │ │ - addseq r0, sp, #228, 22 @ 0x39000 │ │ │ │ + addseq r0, sp, #4, 24 @ 0x400 │ │ │ │ addeq sp, r0, #116, 18 @ 0x1d0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 29be8 <__cxa_atexit@plt+0x1ba34> │ │ │ │ ldr r2, [pc, #124] @ 29c0c <__cxa_atexit@plt+0x1ba58> │ │ │ │ @@ -28285,15 +28285,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [pc, #24] @ 29c18 <__cxa_atexit@plt+0x1ba64> │ │ │ │ add r9, pc, r9 │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - addseq r0, sp, #24, 20 @ 0x18000 │ │ │ │ + addseq r0, sp, #56, 20 @ 0x38000 │ │ │ │ addeq sp, r0, #184, 18 @ 0x2e0000 │ │ │ │ addeq sp, r0, #236, 16 @ 0xec0000 │ │ │ │ addeq sp, r0, #40, 18 @ 0xa0000 │ │ │ │ addeq sp, r0, #196, 16 @ 0xc40000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ @@ -28349,15 +28349,15 @@ │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r0, [pc, #24] @ 29d18 <__cxa_atexit@plt+0x1bb64> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - addseq r0, sp, #8, 18 @ 0x20000 │ │ │ │ + addseq r0, sp, #40, 18 @ 0xa0000 │ │ │ │ addeq sp, r0, #172, 16 @ 0xac0000 │ │ │ │ addeq sp, r0, #160, 16 @ 0xa00000 │ │ │ │ addeq sp, r0, #124, 16 @ 0x7c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -28383,73 +28383,73 @@ │ │ │ │ bhi 29d9c <__cxa_atexit@plt+0x1bbe8> │ │ │ │ ldr r3, [pc, #36] @ 29dac <__cxa_atexit@plt+0x1bbf8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #28] @ 29db0 <__cxa_atexit@plt+0x1bbfc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3efbd0 <__cxa_atexit@plt+0x3e1a1c> │ │ │ │ + b 3c1ffc <__cxa_atexit@plt+0x3b3e48> │ │ │ │ ldr r7, [pc, #16] @ 29db4 <__cxa_atexit@plt+0x1bc00> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - addseq r0, sp, #88, 16 @ 0x580000 │ │ │ │ + addseq r0, sp, #120, 16 @ 0x780000 │ │ │ │ addeq sp, r0, #92, 16 @ 0x5c0000 │ │ │ │ addeq sp, r0, #40, 16 @ 0x280000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 29df0 <__cxa_atexit@plt+0x1bc3c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #24] @ 29df4 <__cxa_atexit@plt+0x1bc40> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, #16] @ 29df8 <__cxa_atexit@plt+0x1bc44> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r9, r7 │ │ │ │ - b 3efba8 <__cxa_atexit@plt+0x3e19f4> │ │ │ │ + b 3c1fd4 <__cxa_atexit@plt+0x3b3e20> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - addseq r0, sp, #52, 18 @ 0xd0000 │ │ │ │ - addseq r0, sp, #44, 18 @ 0xb0000 │ │ │ │ + addseq r0, sp, #84, 18 @ 0x150000 │ │ │ │ + addseq r0, sp, #76, 18 @ 0x130000 │ │ │ │ addeq sp, r0, #228, 14 @ 0x3900000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 29e34 <__cxa_atexit@plt+0x1bc80> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [pc, #28] @ 29e38 <__cxa_atexit@plt+0x1bc84> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add sl, r2, #2 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r8, [pc, #12] @ 29e3c <__cxa_atexit@plt+0x1bc88> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3efba8 <__cxa_atexit@plt+0x3e19f4> │ │ │ │ + b 3c1fd4 <__cxa_atexit@plt+0x3b3e20> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - addseq r0, sp, #244, 16 @ 0xf40000 │ │ │ │ - addseq r0, sp, #228, 16 @ 0xe40000 │ │ │ │ + addseq r0, sp, #20, 18 @ 0x50000 │ │ │ │ + addseq r0, sp, #4, 18 @ 0x10000 │ │ │ │ addeq sp, r0, #160, 14 @ 0x2800000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 29e78 <__cxa_atexit@plt+0x1bcc4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [pc, #28] @ 29e7c <__cxa_atexit@plt+0x1bcc8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add sl, r2, #2 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r8, [pc, #12] @ 29e80 <__cxa_atexit@plt+0x1bccc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3efba8 <__cxa_atexit@plt+0x3e19f4> │ │ │ │ + b 3c1fd4 <__cxa_atexit@plt+0x3b3e20> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - addseq r0, sp, #176, 16 @ 0xb00000 │ │ │ │ - addseq r0, sp, #160, 16 @ 0xa00000 │ │ │ │ + addseq r0, sp, #208, 16 @ 0xd00000 │ │ │ │ + addseq r0, sp, #192, 16 @ 0xc00000 │ │ │ │ addeq sp, r0, #76, 14 @ 0x1300000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -28493,31 +28493,31 @@ │ │ │ │ ldr r3, [r3, #4] │ │ │ │ str r3, [r5, #32] │ │ │ │ ldr r3, [pc, #72] @ 29f8c <__cxa_atexit@plt+0x1bdd8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, #64] @ 29f90 <__cxa_atexit@plt+0x1bddc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3efba8 <__cxa_atexit@plt+0x3e19f4> │ │ │ │ + b 3c1fd4 <__cxa_atexit@plt+0x3b3e20> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ ldr r7, [pc, #24] @ 29f80 <__cxa_atexit@plt+0x1bdcc> │ │ │ │ add r7, pc, r7 │ │ │ │ add sl, r3, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffff704 │ │ │ │ addeq sp, r0, #92, 12 @ 0x5c00000 │ │ │ │ addeq sp, r0, #156, 8 @ 0x9c000000 │ │ │ │ @ instruction: 0xffffdc54 │ │ │ │ @ instruction: 0xffffdbd4 │ │ │ │ - addseq r0, sp, #196, 14 @ 0x3100000 │ │ │ │ - addseq r0, sp, #188, 14 @ 0x2f00000 │ │ │ │ + addseq r0, sp, #228, 14 @ 0x3900000 │ │ │ │ + addseq r0, sp, #220, 14 @ 0x3700000 │ │ │ │ addeq sp, r0, #44, 12 @ 0x2c00000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #48] @ 29fdc <__cxa_atexit@plt+0x1be28> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ @@ -28525,27 +28525,27 @@ │ │ │ │ str r3, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ beq 29fd4 <__cxa_atexit@plt+0x1be20> │ │ │ │ ldr r3, [pc, #24] @ 29fe0 <__cxa_atexit@plt+0x1be2c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3efbd8 <__cxa_atexit@plt+0x3e1a24> │ │ │ │ + b 3c2004 <__cxa_atexit@plt+0x3b3e50> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ addeq sp, r0, #220, 10 @ 0x37000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2a004 <__cxa_atexit@plt+0x1be50> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3efbd8 <__cxa_atexit@plt+0x3e1a24> │ │ │ │ + b 3c2004 <__cxa_atexit@plt+0x3b3e50> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ addeq sp, r0, #164, 10 @ 0x29000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ @@ -28579,15 +28579,15 @@ │ │ │ │ str r1, [r8, #36]! @ 0x24 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #36] @ 2a0c0 <__cxa_atexit@plt+0x1bf0c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ @ instruction: 0xfffff6e0 │ │ │ │ @ instruction: 0xfffff93c │ │ │ │ @ instruction: 0xfffffab0 │ │ │ │ @ instruction: 0xfffffc30 │ │ │ │ @ instruction: 0xfffffb14 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ addeq sp, r0, #48, 10 @ 0xc000000 │ │ │ │ @@ -28605,29 +28605,29 @@ │ │ │ │ bhi 2a124 <__cxa_atexit@plt+0x1bf70> │ │ │ │ ldr r3, [pc, #68] @ 2a144 <__cxa_atexit@plt+0x1bf90> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r3, [pc, #60] @ 2a148 <__cxa_atexit@plt+0x1bf94> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3efbd0 <__cxa_atexit@plt+0x3e1a1c> │ │ │ │ + b 3c1ffc <__cxa_atexit@plt+0x3b3e48> │ │ │ │ ldr r7, [pc, #36] @ 2a140 <__cxa_atexit@plt+0x1bf8c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 2a13c <__cxa_atexit@plt+0x1bf88> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ addeq sp, r0, #212, 8 @ 0xd4000000 │ │ │ │ addeq sp, r0, #244, 8 @ 0xf4000000 │ │ │ │ @ instruction: 0xfffffcc0 │ │ │ │ - addseq r0, sp, #224, 8 @ 0xe0000000 │ │ │ │ + addseq r0, sp, #0, 10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2a180 <__cxa_atexit@plt+0x1bfcc> │ │ │ │ @@ -28635,16 +28635,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8, r9, sl} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa78 <__cxa_atexit@plt+0x3e18c4> │ │ │ │ - addseq r0, sp, #180, 10 @ 0x2d000000 │ │ │ │ + b 3c1ea4 <__cxa_atexit@plt+0x3b3cf0> │ │ │ │ + addseq r0, sp, #212, 10 @ 0x35000000 │ │ │ │ addeq sp, r0, #116, 8 @ 0x74000000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2a1e0 <__cxa_atexit@plt+0x1c02c> │ │ │ │ @@ -28656,29 +28656,29 @@ │ │ │ │ bhi 2a1f0 <__cxa_atexit@plt+0x1c03c> │ │ │ │ ldr r3, [pc, #68] @ 2a210 <__cxa_atexit@plt+0x1c05c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r3, [pc, #60] @ 2a214 <__cxa_atexit@plt+0x1c060> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3efbd0 <__cxa_atexit@plt+0x3e1a1c> │ │ │ │ + b 3c1ffc <__cxa_atexit@plt+0x3b3e48> │ │ │ │ ldr r7, [pc, #36] @ 2a20c <__cxa_atexit@plt+0x1c058> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 2a208 <__cxa_atexit@plt+0x1c054> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ addeq sp, r0, #8, 8 @ 0x8000000 │ │ │ │ addeq sp, r0, #40, 8 @ 0x28000000 │ │ │ │ @ instruction: 0xfffffbf4 │ │ │ │ - addseq r0, sp, #20, 8 @ 0x14000000 │ │ │ │ + addseq r0, sp, #52, 8 @ 0x34000000 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -28693,15 +28693,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 2a274 <__cxa_atexit@plt+0x1c0c0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - addseq r0, sp, #228, 8 @ 0xe4000000 │ │ │ │ + addseq r0, sp, #4, 10 @ 0x1000000 │ │ │ │ addeq sp, r0, #192, 6 │ │ │ │ mov r7, r6 │ │ │ │ ldr ip, [r5] │ │ │ │ ldmib r5, {r1, lr} │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r0, r6 │ │ │ │ @@ -28728,15 +28728,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str ip, [r5] │ │ │ │ stmib r5, {r1, lr} │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - addseq r0, sp, #104, 8 @ 0x68000000 │ │ │ │ + addseq r0, sp, #136, 8 @ 0x88000000 │ │ │ │ addeq sp, r0, #64, 6 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r8, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -28774,23 +28774,23 @@ │ │ │ │ str r3, [fp, #828] @ 0x33c │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r1, [fp, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ mov r4, fp │ │ │ │ mov fp, r0 │ │ │ │ bx r1 │ │ │ │ - addseq r0, sp, #192, 6 │ │ │ │ + addseq r0, sp, #224, 6 @ 0x80000003 │ │ │ │ addeq sp, r0, #144, 4 │ │ │ │ - rsbeq r2, r7, #-2147483629 @ 0x80000013 │ │ │ │ + rsbeq r2, r7, #58720256 @ 0x3800000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - rsbeq r2, r7, #1073741853 @ 0x4000001d │ │ │ │ + rsbeq r2, r7, #222298112 @ 0xd400000 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -29175,15 +29175,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - addseq pc, ip, #20, 24 @ 0x1400 │ │ │ │ + addseq pc, ip, #52, 24 @ 0x3400 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 2aa34 <__cxa_atexit@plt+0x1c880> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -29217,19 +29217,19 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r3, #4] │ │ │ │ vstr d0, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ addmi r0, r8, r0 │ │ │ │ - addseq pc, ip, #132, 22 @ 0x21000 │ │ │ │ + addseq pc, ip, #164, 22 @ 0x29000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 2ab08 <__cxa_atexit@plt+0x1c954> │ │ │ │ ldr lr, [pc, #64] @ 2ab14 <__cxa_atexit@plt+0x1c960> │ │ │ │ @@ -29247,15 +29247,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - addseq pc, ip, #208, 20 @ 0xd0000 │ │ │ │ + addseq pc, ip, #240, 20 @ 0xf0000 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #136] @ 2abb8 <__cxa_atexit@plt+0x1ca04> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -29284,19 +29284,19 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r0 │ │ │ │ addsmi r0, r0, r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - addseq pc, ip, #140, 20 @ 0x8c000 │ │ │ │ + addseq pc, ip, #172, 20 @ 0xac000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2ac18 <__cxa_atexit@plt+0x1ca64> │ │ │ │ @@ -29313,19 +29313,19 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r3, #4] │ │ │ │ vstr d0, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ addsmi r0, r0, r0 │ │ │ │ - addseq pc, ip, #4, 20 @ 0x4000 │ │ │ │ + addseq pc, ip, #36, 20 @ 0x24000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2acd8 <__cxa_atexit@plt+0x1cb24> │ │ │ │ ldr r7, [pc, #172] @ 2ad00 <__cxa_atexit@plt+0x1cb4c> │ │ │ │ @@ -29368,20 +29368,20 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ addeq ip, r0, #68, 22 @ 0x11000 │ │ │ │ @ instruction: 0xfffffcfc │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - addseq pc, ip, #136, 18 @ 0x220000 │ │ │ │ + addseq pc, ip, #168, 18 @ 0x2a0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2ad8c <__cxa_atexit@plt+0x1cbd8> │ │ │ │ @@ -29406,18 +29406,18 @@ │ │ │ │ str r8, [r3, #32] │ │ │ │ str r1, [r3, #36] @ 0x24 │ │ │ │ str r3, [r3, #40] @ 0x28 │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffffc3c │ │ │ │ @ instruction: 0xfffffd78 │ │ │ │ - addseq pc, ip, #204, 16 @ 0xcc0000 │ │ │ │ + addseq pc, ip, #236, 16 @ 0xec0000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -29430,15 +29430,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 2adf8 <__cxa_atexit@plt+0x1cc44> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - addseq pc, ip, #92, 18 @ 0x170000 │ │ │ │ + addseq pc, ip, #124, 18 @ 0x1f0000 │ │ │ │ addeq ip, r0, #68, 20 @ 0x44000 │ │ │ │ mov r8, fp │ │ │ │ mov r7, r6 │ │ │ │ mov fp, r4 │ │ │ │ ldr r2, [r5] │ │ │ │ ldmib r5, {r1, lr} │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ @@ -29475,15 +29475,15 @@ │ │ │ │ stmib r5, {r1, lr} │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [fp, #-8] │ │ │ │ str r3, [fp, #828] @ 0x33c │ │ │ │ mov r4, fp │ │ │ │ mov fp, r8 │ │ │ │ bx r0 │ │ │ │ - addseq pc, ip, #228, 16 @ 0xe40000 │ │ │ │ + addseq pc, ip, #4, 18 @ 0x10000 │ │ │ │ addeq ip, r0, #164, 18 @ 0x290000 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r9, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -29526,23 +29526,23 @@ │ │ │ │ str r3, [fp, #828] @ 0x33c │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [fp, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ mov r4, fp │ │ │ │ mov fp, lr │ │ │ │ bx r0 │ │ │ │ - addseq pc, ip, #28, 16 @ 0x1c0000 │ │ │ │ + addseq pc, ip, #60, 16 @ 0x3c0000 │ │ │ │ addeq ip, r0, #216, 16 @ 0xd80000 │ │ │ │ - rsbeq r1, r7, #123731968 @ 0x7600000 │ │ │ │ + rsbeq r1, r7, #221184 @ 0x36000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - rsbeq r1, r7, #173015040 @ 0xa500000 │ │ │ │ + rsbeq r1, r7, #413696 @ 0x65000 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -29611,33 +29611,33 @@ │ │ │ │ bne 2b0a0 <__cxa_atexit@plt+0x1ceec> │ │ │ │ ldr r7, [r1] │ │ │ │ ldr r3, [pc, #80] @ 2b10c <__cxa_atexit@plt+0x1cf58> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r7, r3 │ │ │ │ bne 2b0cc <__cxa_atexit@plt+0x1cf18> │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efbe0 <__cxa_atexit@plt+0x3e1a2c> │ │ │ │ + bl 3c200c <__cxa_atexit@plt+0x3b3e58> │ │ │ │ ldr r7, [pc, #60] @ 2b110 <__cxa_atexit@plt+0x1cf5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - addseq pc, ip, #52, 12 @ 0x3400000 │ │ │ │ - addseq pc, ip, #188, 12 @ 0xbc00000 │ │ │ │ - addseq pc, ip, #116, 12 @ 0x7400000 │ │ │ │ - addseq pc, ip, #112, 10 @ 0x1c000000 │ │ │ │ + addseq pc, ip, #84, 12 @ 0x5400000 │ │ │ │ + addseq pc, ip, #220, 12 @ 0xdc00000 │ │ │ │ + addseq pc, ip, #148, 12 @ 0x9400000 │ │ │ │ + addseq pc, ip, #144, 10 @ 0x24000000 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2b1c4 <__cxa_atexit@plt+0x1d010> │ │ │ │ @@ -29668,27 +29668,27 @@ │ │ │ │ bne 2b184 <__cxa_atexit@plt+0x1cfd0> │ │ │ │ ldr r7, [r1] │ │ │ │ ldr r3, [pc, #56] @ 2b1d8 <__cxa_atexit@plt+0x1d024> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r7, r3 │ │ │ │ bne 2b1b0 <__cxa_atexit@plt+0x1cffc> │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efbe0 <__cxa_atexit@plt+0x3e1a2c> │ │ │ │ + bl 3c200c <__cxa_atexit@plt+0x3b3e58> │ │ │ │ ldr r7, [pc, #36] @ 2b1dc <__cxa_atexit@plt+0x1d028> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq pc, ip, #80, 10 @ 0x14000000 │ │ │ │ - addseq pc, ip, #216, 10 @ 0x36000000 │ │ │ │ - addseq pc, ip, #144, 10 @ 0x24000000 │ │ │ │ - addseq pc, ip, #140, 8 @ 0x8c000000 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq pc, ip, #112, 10 @ 0x1c000000 │ │ │ │ + addseq pc, ip, #248, 10 @ 0x3e000000 │ │ │ │ + addseq pc, ip, #176, 10 @ 0x2c000000 │ │ │ │ + addseq pc, ip, #172, 8 @ 0xac000000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2b224 <__cxa_atexit@plt+0x1d070> │ │ │ │ ldr r7, [pc, #52] @ 2b234 <__cxa_atexit@plt+0x1d080> │ │ │ │ @@ -29756,18 +29756,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - addseq pc, ip, #80, 6 @ 0x40000001 │ │ │ │ - addseq pc, ip, #124, 8 @ 0x7c000000 │ │ │ │ + addseq pc, ip, #112, 6 @ 0xc0000001 │ │ │ │ + addseq pc, ip, #156, 8 @ 0x9c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2b394 <__cxa_atexit@plt+0x1d1e0> │ │ │ │ @@ -29792,16 +29792,16 @@ │ │ │ │ str r0, [r3, #28] │ │ │ │ str r9, [r3, #32] │ │ │ │ sub r7, r6, #35 @ 0x23 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq pc, ip, #204, 6 @ 0x30000003 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq pc, ip, #236, 6 @ 0xb0000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 2b454 <__cxa_atexit@plt+0x1d2a0> │ │ │ │ ldr r3, [pc, #176] @ 2b470 <__cxa_atexit@plt+0x1d2bc> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -29844,19 +29844,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - addseq pc, ip, #232, 2 @ 0x3a │ │ │ │ - addseq pc, ip, #160, 2 @ 0x28 │ │ │ │ - addseq pc, ip, #8, 6 @ 0x20000000 │ │ │ │ + addseq pc, ip, #8, 4 @ 0x80000000 │ │ │ │ + addseq pc, ip, #192, 2 @ 0x30 │ │ │ │ + addseq pc, ip, #40, 6 @ 0xa0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2b4f0 <__cxa_atexit@plt+0x1d33c> │ │ │ │ @@ -29879,17 +29879,17 @@ │ │ │ │ add lr, r3, #24 │ │ │ │ stm lr, {r8, r9, sl} │ │ │ │ sub r7, r6, #35 @ 0x23 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq pc, ip, #244 @ 0xf4 │ │ │ │ - addseq pc, ip, #92, 4 @ 0xc0000005 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq pc, ip, #20, 2 │ │ │ │ + addseq pc, ip, #124, 4 @ 0xc0000007 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 2b5b4 <__cxa_atexit@plt+0x1d400> │ │ │ │ ldr r3, [pc, #176] @ 2b5d0 <__cxa_atexit@plt+0x1d41c> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -29932,19 +29932,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - addseq pc, ip, #136 @ 0x88 │ │ │ │ - addseq pc, ip, #192 @ 0xc0 │ │ │ │ - addseq pc, ip, #168, 2 @ 0x2a │ │ │ │ + addseq pc, ip, #168 @ 0xa8 │ │ │ │ + addseq pc, ip, #224 @ 0xe0 │ │ │ │ + addseq pc, ip, #200, 2 @ 0x32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2b650 <__cxa_atexit@plt+0x1d49c> │ │ │ │ @@ -29967,17 +29967,17 @@ │ │ │ │ add lr, r3, #24 │ │ │ │ stm lr, {r8, r9, sl} │ │ │ │ sub r7, r6, #35 @ 0x23 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq pc, ip, #20 │ │ │ │ - addseq pc, ip, #252 @ 0xfc │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq pc, ip, #52 @ 0x34 │ │ │ │ + addseq pc, ip, #28, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 2b714 <__cxa_atexit@plt+0x1d560> │ │ │ │ ldr r3, [pc, #176] @ 2b730 <__cxa_atexit@plt+0x1d57c> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -30020,19 +30020,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - addseq lr, ip, #40, 30 @ 0xa0 │ │ │ │ - addseq lr, ip, #224, 28 @ 0xe00 │ │ │ │ - addseq pc, ip, #72 @ 0x48 │ │ │ │ + addseq lr, ip, #72, 30 @ 0x120 │ │ │ │ + addseq lr, ip, #0, 30 │ │ │ │ + addseq pc, ip, #104 @ 0x68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2b7b0 <__cxa_atexit@plt+0x1d5fc> │ │ │ │ @@ -30055,17 +30055,17 @@ │ │ │ │ add lr, r3, #24 │ │ │ │ stm lr, {r8, r9, sl} │ │ │ │ sub r7, r6, #35 @ 0x23 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq lr, ip, #52, 28 @ 0x340 │ │ │ │ - addseq lr, ip, #156, 30 @ 0x270 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq lr, ip, #84, 28 @ 0x540 │ │ │ │ + addseq lr, ip, #188, 30 @ 0x2f0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 2b874 <__cxa_atexit@plt+0x1d6c0> │ │ │ │ ldr r3, [pc, #176] @ 2b890 <__cxa_atexit@plt+0x1d6dc> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -30108,19 +30108,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - addseq lr, ip, #200, 26 @ 0x3200 │ │ │ │ - addseq lr, ip, #0, 28 │ │ │ │ - addseq lr, ip, #232, 28 @ 0xe80 │ │ │ │ + addseq lr, ip, #232, 26 @ 0x3a00 │ │ │ │ + addseq lr, ip, #32, 28 @ 0x200 │ │ │ │ + addseq lr, ip, #8, 30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2b910 <__cxa_atexit@plt+0x1d75c> │ │ │ │ @@ -30143,17 +30143,17 @@ │ │ │ │ add lr, r3, #24 │ │ │ │ stm lr, {r8, r9, sl} │ │ │ │ sub r7, r6, #35 @ 0x23 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq lr, ip, #84, 26 @ 0x1500 │ │ │ │ - addseq lr, ip, #60, 28 @ 0x3c0 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq lr, ip, #116, 26 @ 0x1d00 │ │ │ │ + addseq lr, ip, #92, 28 @ 0x5c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 2b9dc <__cxa_atexit@plt+0x1d828> │ │ │ │ ldr r3, [pc, #184] @ 2b9f8 <__cxa_atexit@plt+0x1d844> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -30198,19 +30198,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - addseq lr, ip, #104, 24 @ 0x6800 │ │ │ │ - addseq lr, ip, #24, 24 @ 0x1800 │ │ │ │ - addseq lr, ip, #128, 26 @ 0x2000 │ │ │ │ + addseq lr, ip, #136, 24 @ 0x8800 │ │ │ │ + addseq lr, ip, #56, 24 @ 0x3800 │ │ │ │ + addseq lr, ip, #160, 26 @ 0x2800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2ba80 <__cxa_atexit@plt+0x1d8cc> │ │ │ │ @@ -30235,17 +30235,17 @@ │ │ │ │ str r8, [r3, #28] │ │ │ │ str r9, [r3, #32] │ │ │ │ sub r7, r6, #35 @ 0x23 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq lr, ip, #100, 22 @ 0x19000 │ │ │ │ - addseq lr, ip, #204, 24 @ 0xcc00 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq lr, ip, #132, 22 @ 0x21000 │ │ │ │ + addseq lr, ip, #236, 24 @ 0xec00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 2bb4c <__cxa_atexit@plt+0x1d998> │ │ │ │ ldr r3, [pc, #184] @ 2bb68 <__cxa_atexit@plt+0x1d9b4> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -30290,19 +30290,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - addseq lr, ip, #248, 20 @ 0xf8000 │ │ │ │ - addseq lr, ip, #40, 22 @ 0xa000 │ │ │ │ - addseq lr, ip, #16, 24 @ 0x1000 │ │ │ │ + addseq lr, ip, #24, 22 @ 0x6000 │ │ │ │ + addseq lr, ip, #72, 22 @ 0x12000 │ │ │ │ + addseq lr, ip, #48, 24 @ 0x3000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2bbf0 <__cxa_atexit@plt+0x1da3c> │ │ │ │ @@ -30327,17 +30327,17 @@ │ │ │ │ str r8, [r3, #28] │ │ │ │ str r9, [r3, #32] │ │ │ │ sub r7, r6, #35 @ 0x23 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq lr, ip, #116, 20 @ 0x74000 │ │ │ │ - addseq lr, ip, #92, 22 @ 0x17000 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq lr, ip, #148, 20 @ 0x94000 │ │ │ │ + addseq lr, ip, #124, 22 @ 0x1f000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 2bcc0 <__cxa_atexit@plt+0x1db0c> │ │ │ │ ldr r3, [pc, #188] @ 2bcdc <__cxa_atexit@plt+0x1db28> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -30383,19 +30383,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - addseq lr, ip, #136, 18 @ 0x220000 │ │ │ │ - addseq lr, ip, #56, 18 @ 0xe0000 │ │ │ │ - addseq lr, ip, #160, 20 @ 0xa0000 │ │ │ │ + addseq lr, ip, #168, 18 @ 0x2a0000 │ │ │ │ + addseq lr, ip, #88, 18 @ 0x160000 │ │ │ │ + addseq lr, ip, #192, 20 @ 0xc0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2bd68 <__cxa_atexit@plt+0x1dbb4> │ │ │ │ @@ -30421,17 +30421,17 @@ │ │ │ │ str r8, [r3, #28] │ │ │ │ str r9, [r3, #32] │ │ │ │ sub r7, r6, #35 @ 0x23 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq lr, ip, #128, 16 @ 0x800000 │ │ │ │ - addseq lr, ip, #232, 18 @ 0x3a0000 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq lr, ip, #160, 16 @ 0xa00000 │ │ │ │ + addseq lr, ip, #8, 20 @ 0x8000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 2be38 <__cxa_atexit@plt+0x1dc84> │ │ │ │ ldr r3, [pc, #188] @ 2be54 <__cxa_atexit@plt+0x1dca0> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -30477,19 +30477,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - addseq lr, ip, #16, 16 @ 0x100000 │ │ │ │ - addseq lr, ip, #64, 16 @ 0x400000 │ │ │ │ - addseq lr, ip, #40, 18 @ 0xa0000 │ │ │ │ + addseq lr, ip, #48, 16 @ 0x300000 │ │ │ │ + addseq lr, ip, #96, 16 @ 0x600000 │ │ │ │ + addseq lr, ip, #72, 18 @ 0x120000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2bee0 <__cxa_atexit@plt+0x1dd2c> │ │ │ │ @@ -30515,17 +30515,17 @@ │ │ │ │ str r8, [r3, #28] │ │ │ │ str r9, [r3, #32] │ │ │ │ sub r7, r6, #35 @ 0x23 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq lr, ip, #136, 14 @ 0x2200000 │ │ │ │ - addseq lr, ip, #112, 16 @ 0x700000 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq lr, ip, #168, 14 @ 0x2a00000 │ │ │ │ + addseq lr, ip, #144, 16 @ 0x900000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 2bfb4 <__cxa_atexit@plt+0x1de00> │ │ │ │ ldr r3, [pc, #192] @ 2bfd0 <__cxa_atexit@plt+0x1de1c> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -30572,19 +30572,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - addseq lr, ip, #152, 12 @ 0x9800000 │ │ │ │ - addseq lr, ip, #72, 12 @ 0x4800000 │ │ │ │ - addseq lr, ip, #176, 14 @ 0x2c00000 │ │ │ │ + addseq lr, ip, #184, 12 @ 0xb800000 │ │ │ │ + addseq lr, ip, #104, 12 @ 0x6800000 │ │ │ │ + addseq lr, ip, #208, 14 @ 0x3400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2c060 <__cxa_atexit@plt+0x1deac> │ │ │ │ @@ -30611,17 +30611,17 @@ │ │ │ │ str r8, [r3, #28] │ │ │ │ str r9, [r3, #32] │ │ │ │ sub r7, r6, #35 @ 0x23 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq lr, ip, #140, 10 @ 0x23000000 │ │ │ │ - addseq lr, ip, #244, 12 @ 0xf400000 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq lr, ip, #172, 10 @ 0x2b000000 │ │ │ │ + addseq lr, ip, #20, 14 @ 0x500000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 2c134 <__cxa_atexit@plt+0x1df80> │ │ │ │ ldr r3, [pc, #192] @ 2c150 <__cxa_atexit@plt+0x1df9c> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -30668,19 +30668,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - addseq lr, ip, #24, 10 @ 0x6000000 │ │ │ │ - addseq lr, ip, #72, 10 @ 0x12000000 │ │ │ │ - addseq lr, ip, #48, 12 @ 0x3000000 │ │ │ │ + addseq lr, ip, #56, 10 @ 0xe000000 │ │ │ │ + addseq lr, ip, #104, 10 @ 0x1a000000 │ │ │ │ + addseq lr, ip, #80, 12 @ 0x5000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2c1e0 <__cxa_atexit@plt+0x1e02c> │ │ │ │ @@ -30707,17 +30707,17 @@ │ │ │ │ str r8, [r3, #28] │ │ │ │ str r9, [r3, #32] │ │ │ │ sub r7, r6, #35 @ 0x23 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq lr, ip, #140, 8 @ 0x8c000000 │ │ │ │ - addseq lr, ip, #116, 10 @ 0x1d000000 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq lr, ip, #172, 8 @ 0xac000000 │ │ │ │ + addseq lr, ip, #148, 10 @ 0x25000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 2c2ac <__cxa_atexit@plt+0x1e0f8> │ │ │ │ ldr r3, [pc, #184] @ 2c2c8 <__cxa_atexit@plt+0x1e114> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -30762,19 +30762,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - addseq lr, ip, #152, 6 @ 0x60000002 │ │ │ │ - addseq lr, ip, #72, 6 @ 0x20000001 │ │ │ │ - addseq lr, ip, #176, 8 @ 0xb0000000 │ │ │ │ + addseq lr, ip, #184, 6 @ 0xe0000002 │ │ │ │ + addseq lr, ip, #104, 6 @ 0xa0000001 │ │ │ │ + addseq lr, ip, #208, 8 @ 0xd0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2c350 <__cxa_atexit@plt+0x1e19c> │ │ │ │ @@ -30799,17 +30799,17 @@ │ │ │ │ str r8, [r3, #28] │ │ │ │ str r9, [r3, #32] │ │ │ │ sub r7, r6, #35 @ 0x23 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq lr, ip, #148, 4 @ 0x40000009 │ │ │ │ - addseq lr, ip, #252, 6 @ 0xf0000003 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq lr, ip, #180, 4 @ 0x4000000b │ │ │ │ + addseq lr, ip, #28, 8 @ 0x1c000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 2c41c <__cxa_atexit@plt+0x1e268> │ │ │ │ ldr r3, [pc, #184] @ 2c438 <__cxa_atexit@plt+0x1e284> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -30854,19 +30854,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - addseq lr, ip, #40, 4 @ 0x80000002 │ │ │ │ - addseq lr, ip, #88, 4 @ 0x80000005 │ │ │ │ - addseq lr, ip, #64, 6 │ │ │ │ + addseq lr, ip, #72, 4 @ 0x80000004 │ │ │ │ + addseq lr, ip, #120, 4 @ 0x80000007 │ │ │ │ + addseq lr, ip, #96, 6 @ 0x80000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2c4c0 <__cxa_atexit@plt+0x1e30c> │ │ │ │ @@ -30891,17 +30891,17 @@ │ │ │ │ str r8, [r3, #28] │ │ │ │ str r9, [r3, #32] │ │ │ │ sub r7, r6, #35 @ 0x23 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq lr, ip, #164, 2 @ 0x29 │ │ │ │ - addseq lr, ip, #140, 4 @ 0xc0000008 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq lr, ip, #196, 2 @ 0x31 │ │ │ │ + addseq lr, ip, #172, 4 @ 0xc000000a │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 2c590 <__cxa_atexit@plt+0x1e3dc> │ │ │ │ ldr r3, [pc, #188] @ 2c5ac <__cxa_atexit@plt+0x1e3f8> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -30947,19 +30947,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - addseq lr, ip, #184 @ 0xb8 │ │ │ │ - addseq lr, ip, #104 @ 0x68 │ │ │ │ - addseq lr, ip, #208, 2 @ 0x34 │ │ │ │ + addseq lr, ip, #216 @ 0xd8 │ │ │ │ + addseq lr, ip, #136 @ 0x88 │ │ │ │ + addseq lr, ip, #240, 2 @ 0x3c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2c638 <__cxa_atexit@plt+0x1e484> │ │ │ │ @@ -30985,17 +30985,17 @@ │ │ │ │ str r1, [r3, #28] │ │ │ │ str r9, [r3, #32] │ │ │ │ sub r7, r6, #35 @ 0x23 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq sp, ip, #176, 30 @ 0x2c0 │ │ │ │ - addseq lr, ip, #24, 2 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq sp, ip, #208, 30 @ 0x340 │ │ │ │ + addseq lr, ip, #56, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 2c708 <__cxa_atexit@plt+0x1e554> │ │ │ │ ldr r3, [pc, #188] @ 2c724 <__cxa_atexit@plt+0x1e570> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -31041,19 +31041,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - addseq sp, ip, #64, 30 @ 0x100 │ │ │ │ - addseq sp, ip, #112, 30 @ 0x1c0 │ │ │ │ - addseq lr, ip, #88 @ 0x58 │ │ │ │ + addseq sp, ip, #96, 30 @ 0x180 │ │ │ │ + addseq sp, ip, #144, 30 @ 0x240 │ │ │ │ + addseq lr, ip, #120 @ 0x78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2c7b0 <__cxa_atexit@plt+0x1e5fc> │ │ │ │ @@ -31079,17 +31079,17 @@ │ │ │ │ str r1, [r3, #28] │ │ │ │ str r9, [r3, #32] │ │ │ │ sub r7, r6, #35 @ 0x23 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq sp, ip, #184, 28 @ 0xb80 │ │ │ │ - addseq sp, ip, #160, 30 @ 0x280 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq sp, ip, #216, 28 @ 0xd80 │ │ │ │ + addseq sp, ip, #192, 30 @ 0x300 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 2c880 <__cxa_atexit@plt+0x1e6cc> │ │ │ │ ldr r3, [pc, #188] @ 2c89c <__cxa_atexit@plt+0x1e6e8> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -31135,19 +31135,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - addseq sp, ip, #200, 26 @ 0x3200 │ │ │ │ - addseq sp, ip, #120, 26 @ 0x1e00 │ │ │ │ - addseq sp, ip, #224, 28 @ 0xe00 │ │ │ │ + addseq sp, ip, #232, 26 @ 0x3a00 │ │ │ │ + addseq sp, ip, #152, 26 @ 0x2600 │ │ │ │ + addseq sp, ip, #0, 30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2c928 <__cxa_atexit@plt+0x1e774> │ │ │ │ @@ -31173,17 +31173,17 @@ │ │ │ │ str r9, [r3, #28] │ │ │ │ str r1, [r3, #32] │ │ │ │ sub r7, r6, #35 @ 0x23 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq sp, ip, #192, 24 @ 0xc000 │ │ │ │ - addseq sp, ip, #40, 28 @ 0x280 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq sp, ip, #224, 24 @ 0xe000 │ │ │ │ + addseq sp, ip, #72, 28 @ 0x480 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 2c9f8 <__cxa_atexit@plt+0x1e844> │ │ │ │ ldr r3, [pc, #188] @ 2ca14 <__cxa_atexit@plt+0x1e860> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -31229,19 +31229,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - addseq sp, ip, #80, 24 @ 0x5000 │ │ │ │ - addseq sp, ip, #128, 24 @ 0x8000 │ │ │ │ - addseq sp, ip, #104, 26 @ 0x1a00 │ │ │ │ + addseq sp, ip, #112, 24 @ 0x7000 │ │ │ │ + addseq sp, ip, #160, 24 @ 0xa000 │ │ │ │ + addseq sp, ip, #136, 26 @ 0x2200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2caa0 <__cxa_atexit@plt+0x1e8ec> │ │ │ │ @@ -31267,17 +31267,17 @@ │ │ │ │ str r9, [r3, #28] │ │ │ │ str r1, [r3, #32] │ │ │ │ sub r7, r6, #35 @ 0x23 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq sp, ip, #200, 22 @ 0x32000 │ │ │ │ - addseq sp, ip, #176, 24 @ 0xb000 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq sp, ip, #232, 22 @ 0x3a000 │ │ │ │ + addseq sp, ip, #208, 24 @ 0xd000 │ │ │ │ addeq sl, r0, #152, 26 @ 0x2600 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ sub lr, r5, #12 │ │ │ │ cmp fp, lr │ │ │ │ @@ -31304,15 +31304,15 @@ │ │ │ │ ldr r3, [pc, #204] @ 2cbf4 <__cxa_atexit@plt+0x1ea40> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r7, r3 │ │ │ │ bne 2cb44 <__cxa_atexit@plt+0x1e990> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r8 │ │ │ │ mov r7, lr │ │ │ │ - bl 3efbe0 <__cxa_atexit@plt+0x3e1a2c> │ │ │ │ + bl 3c200c <__cxa_atexit@plt+0x3b3e58> │ │ │ │ mov lr, r7 │ │ │ │ and r7, r9, #3 │ │ │ │ cmp r7, #2 │ │ │ │ beq 2cb7c <__cxa_atexit@plt+0x1e9c8> │ │ │ │ cmp r7, #3 │ │ │ │ bne 2cba0 <__cxa_atexit@plt+0x1e9ec> │ │ │ │ ldr r7, [pc, #160] @ 2cc00 <__cxa_atexit@plt+0x1ea4c> │ │ │ │ @@ -31350,15 +31350,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #28] @ 2cc04 <__cxa_atexit@plt+0x1ea50> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe754 │ │ │ │ - addseq sp, ip, #8, 24 @ 0x800 │ │ │ │ + addseq sp, ip, #40, 24 @ 0x2800 │ │ │ │ andeq r0, r0, r4, lsr fp │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ addeq sl, r0, #124, 24 @ 0x7c00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ @@ -31467,25 +31467,25 @@ │ │ │ │ bne 2cda0 <__cxa_atexit@plt+0x1ebec> │ │ │ │ ldr r6, [r1] │ │ │ │ ldr r3, [pc, #52] @ 2cdf0 <__cxa_atexit@plt+0x1ec3c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r6, r3 │ │ │ │ bne 2cdcc <__cxa_atexit@plt+0x1ec18> │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efbe0 <__cxa_atexit@plt+0x3e1a2c> │ │ │ │ + bl 3c200c <__cxa_atexit@plt+0x3b3e58> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, ip, lsr #4 │ │ │ │ @ instruction: 0xfffff79c │ │ │ │ - addseq sp, ip, #116, 18 @ 0x1d0000 │ │ │ │ + addseq sp, ip, #148, 18 @ 0x250000 │ │ │ │ @ instruction: 0xfffff960 │ │ │ │ andeq r0, r0, r0, asr #3 │ │ │ │ @ instruction: 0xfffffa48 │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ @@ -31530,22 +31530,22 @@ │ │ │ │ bne 2ce9c <__cxa_atexit@plt+0x1ece8> │ │ │ │ ldr r3, [r1] │ │ │ │ ldr r0, [pc, #40] @ 2cee0 <__cxa_atexit@plt+0x1ed2c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ cmp r3, r0 │ │ │ │ bne 2cec8 <__cxa_atexit@plt+0x1ed14> │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efbe0 <__cxa_atexit@plt+0x3e1a2c> │ │ │ │ + bl 3c200c <__cxa_atexit@plt+0x3b3e58> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffff94c │ │ │ │ - addseq sp, ip, #120, 16 @ 0x780000 │ │ │ │ + addseq sp, ip, #152, 16 @ 0x980000 │ │ │ │ @ instruction: 0xfffffb08 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ @@ -31587,22 +31587,22 @@ │ │ │ │ bne 2cf80 <__cxa_atexit@plt+0x1edcc> │ │ │ │ ldr r3, [r1] │ │ │ │ ldr r0, [pc, #40] @ 2cfc4 <__cxa_atexit@plt+0x1ee10> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ cmp r3, r0 │ │ │ │ bne 2cfac <__cxa_atexit@plt+0x1edf8> │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efbe0 <__cxa_atexit@plt+0x3e1a2c> │ │ │ │ + bl 3c200c <__cxa_atexit@plt+0x3b3e58> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffff578 │ │ │ │ - addseq sp, ip, #148, 14 @ 0x2500000 │ │ │ │ + addseq sp, ip, #180, 14 @ 0x2d00000 │ │ │ │ @ instruction: 0xfffff734 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ sub r3, r3, #12 │ │ │ │ @@ -31797,25 +31797,25 @@ │ │ │ │ bne 2d2c8 <__cxa_atexit@plt+0x1f114> │ │ │ │ ldr r6, [r1] │ │ │ │ ldr r3, [pc, #52] @ 2d318 <__cxa_atexit@plt+0x1f164> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r6, r3 │ │ │ │ bne 2d2f4 <__cxa_atexit@plt+0x1f140> │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efbe0 <__cxa_atexit@plt+0x3e1a2c> │ │ │ │ + bl 3c200c <__cxa_atexit@plt+0x3b3e58> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r0, ror #11 │ │ │ │ @ instruction: 0xffffe6c4 │ │ │ │ - addseq sp, ip, #76, 8 @ 0x4c000000 │ │ │ │ + addseq sp, ip, #108, 8 @ 0x6c000000 │ │ │ │ @ instruction: 0xffffea54 │ │ │ │ @ instruction: 0x000003b8 │ │ │ │ @ instruction: 0xffffe960 │ │ │ │ @ instruction: 0xffffebf8 │ │ │ │ andeq r0, r0, ip, lsr #7 │ │ │ │ @ instruction: 0xffffed1c │ │ │ │ @ instruction: 0xffffefc8 │ │ │ │ @@ -31866,22 +31866,22 @@ │ │ │ │ bne 2d3dc <__cxa_atexit@plt+0x1f228> │ │ │ │ ldr r3, [r1] │ │ │ │ ldr r0, [pc, #40] @ 2d420 <__cxa_atexit@plt+0x1f26c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ cmp r3, r0 │ │ │ │ bne 2d408 <__cxa_atexit@plt+0x1f254> │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efbe0 <__cxa_atexit@plt+0x3e1a2c> │ │ │ │ + bl 3c200c <__cxa_atexit@plt+0x3b3e58> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xffffee3c │ │ │ │ - addseq sp, ip, #56, 6 @ 0xe0000000 │ │ │ │ + addseq sp, ip, #88, 6 @ 0x60000001 │ │ │ │ @ instruction: 0xffffeff0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ @@ -31923,22 +31923,22 @@ │ │ │ │ bne 2d4c0 <__cxa_atexit@plt+0x1f30c> │ │ │ │ ldr r3, [r1] │ │ │ │ ldr r0, [pc, #40] @ 2d504 <__cxa_atexit@plt+0x1f350> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ cmp r3, r0 │ │ │ │ bne 2d4ec <__cxa_atexit@plt+0x1f338> │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efbe0 <__cxa_atexit@plt+0x3e1a2c> │ │ │ │ + bl 3c200c <__cxa_atexit@plt+0x3b3e58> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xffffea58 │ │ │ │ - addseq sp, ip, #84, 4 @ 0x40000005 │ │ │ │ + addseq sp, ip, #116, 4 @ 0x40000007 │ │ │ │ @ instruction: 0xffffec1c │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ @@ -31980,22 +31980,22 @@ │ │ │ │ bne 2d5a4 <__cxa_atexit@plt+0x1f3f0> │ │ │ │ ldr r3, [r1] │ │ │ │ ldr r0, [pc, #40] @ 2d5e8 <__cxa_atexit@plt+0x1f434> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ cmp r3, r0 │ │ │ │ bne 2d5d0 <__cxa_atexit@plt+0x1f41c> │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efbe0 <__cxa_atexit@plt+0x3e1a2c> │ │ │ │ + bl 3c200c <__cxa_atexit@plt+0x3b3e58> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xffffe684 │ │ │ │ - addseq sp, ip, #112, 2 │ │ │ │ + addseq sp, ip, #144, 2 @ 0x24 │ │ │ │ @ instruction: 0xffffe840 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ @@ -32037,22 +32037,22 @@ │ │ │ │ bne 2d688 <__cxa_atexit@plt+0x1f4d4> │ │ │ │ ldr r3, [r1] │ │ │ │ ldr r0, [pc, #40] @ 2d6cc <__cxa_atexit@plt+0x1f518> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ cmp r3, r0 │ │ │ │ bne 2d6b4 <__cxa_atexit@plt+0x1f500> │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efbe0 <__cxa_atexit@plt+0x3e1a2c> │ │ │ │ + bl 3c200c <__cxa_atexit@plt+0x3b3e58> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xffffe2c0 │ │ │ │ - addseq sp, ip, #140 @ 0x8c │ │ │ │ + addseq sp, ip, #172 @ 0xac │ │ │ │ @ instruction: 0xffffe474 │ │ │ │ addeq sl, r0, #124, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ @@ -32132,15 +32132,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3efbe8 <__cxa_atexit@plt+0x3e1a34> │ │ │ │ + b 3c2014 <__cxa_atexit@plt+0x3b3e60> │ │ │ │ cmp r3, r8 │ │ │ │ bcc 2d8dc <__cxa_atexit@plt+0x1f728> │ │ │ │ ldr r3, [pc, #192] @ 2d900 <__cxa_atexit@plt+0x1f74c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [r1, #4] │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ @@ -32172,40 +32172,40 @@ │ │ │ │ bne 2d8a4 <__cxa_atexit@plt+0x1f6f0> │ │ │ │ ldr r6, [r1] │ │ │ │ ldr r3, [pc, #52] @ 2d8f4 <__cxa_atexit@plt+0x1f740> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r6, r3 │ │ │ │ bne 2d8d0 <__cxa_atexit@plt+0x1f71c> │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efbe0 <__cxa_atexit@plt+0x3e1a2c> │ │ │ │ + bl 3c200c <__cxa_atexit@plt+0x3b3e58> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r4, ror r2 │ │ │ │ @ instruction: 0xffffdb24 │ │ │ │ - addseq ip, ip, #112, 28 @ 0x700 │ │ │ │ + addseq ip, ip, #144, 28 @ 0x900 │ │ │ │ @ instruction: 0xffffdd30 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xffffde28 │ │ │ │ @ instruction: 0xffffe05c │ │ │ │ andeq r0, r0, r4, lsl #4 │ │ │ │ addeq r9, r0, #68, 30 @ 0x110 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2d930 <__cxa_atexit@plt+0x1f77c> │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - b 3efbe8 <__cxa_atexit@plt+0x3e1a34> │ │ │ │ + b 3c2014 <__cxa_atexit@plt+0x3b3e60> │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ and r0, r7, #3 │ │ │ │ @@ -32246,22 +32246,22 @@ │ │ │ │ bne 2d9cc <__cxa_atexit@plt+0x1f818> │ │ │ │ ldr r3, [r1] │ │ │ │ ldr r0, [pc, #40] @ 2da10 <__cxa_atexit@plt+0x1f85c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ cmp r3, r0 │ │ │ │ bne 2d9f8 <__cxa_atexit@plt+0x1f844> │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efbe0 <__cxa_atexit@plt+0x3e1a2c> │ │ │ │ + bl 3c200c <__cxa_atexit@plt+0x3b3e58> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xffffdcbc │ │ │ │ - addseq ip, ip, #72, 26 @ 0x1200 │ │ │ │ + addseq ip, ip, #104, 26 @ 0x1a00 │ │ │ │ @ instruction: 0xffffde60 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ @@ -32303,22 +32303,22 @@ │ │ │ │ bne 2dab0 <__cxa_atexit@plt+0x1f8fc> │ │ │ │ ldr r3, [r1] │ │ │ │ ldr r0, [pc, #40] @ 2daf4 <__cxa_atexit@plt+0x1f940> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ cmp r3, r0 │ │ │ │ bne 2dadc <__cxa_atexit@plt+0x1f928> │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efbe0 <__cxa_atexit@plt+0x3e1a2c> │ │ │ │ + bl 3c200c <__cxa_atexit@plt+0x3b3e58> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xffffd918 │ │ │ │ - addseq ip, ip, #100, 24 @ 0x6400 │ │ │ │ + addseq ip, ip, #132, 24 @ 0x8400 │ │ │ │ @ instruction: 0xffffdabc │ │ │ │ addeq r9, r0, #92, 26 @ 0x1700 │ │ │ │ andeq r0, r6, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -32397,15 +32397,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 2dc50 <__cxa_atexit@plt+0x1fa9c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - addseq ip, ip, #0, 20 │ │ │ │ + addseq ip, ip, #32, 20 @ 0x20000 │ │ │ │ addeq r9, r0, #12, 24 @ 0xc00 │ │ │ │ andeq r0, r6, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 2db0c <__cxa_atexit@plt+0x1f958> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -32481,19 +32481,19 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 2ddb0 <__cxa_atexit@plt+0x1fbfc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ addeq r9, r0, #236, 22 @ 0x3b000 │ │ │ │ - addseq ip, ip, #32, 16 @ 0x200000 │ │ │ │ + addseq ip, ip, #64, 16 @ 0x400000 │ │ │ │ addeq r9, r0, #216, 22 @ 0x36000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2de2c <__cxa_atexit@plt+0x1fc78> │ │ │ │ @@ -32511,27 +32511,27 @@ │ │ │ │ stmib r5, {r2, r3} │ │ │ │ ldr r7, [pc, #60] @ 2de44 <__cxa_atexit@plt+0x1fc90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r3, [pc, #52] @ 2de48 <__cxa_atexit@plt+0x1fc94> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3efb48 <__cxa_atexit@plt+0x3e1994> │ │ │ │ + b 3c1f74 <__cxa_atexit@plt+0x3b3dc0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 2de4c <__cxa_atexit@plt+0x1fc98> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - addseq ip, ip, #44, 18 @ 0xb0000 │ │ │ │ - addseq ip, ip, #36, 18 @ 0x90000 │ │ │ │ + addseq ip, ip, #76, 18 @ 0x130000 │ │ │ │ + addseq ip, ip, #68, 18 @ 0x110000 │ │ │ │ addeq r9, r0, #120, 22 @ 0x1e000 │ │ │ │ addeq r9, r0, #64, 22 @ 0x10000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [pc, #40] @ 2de94 <__cxa_atexit@plt+0x1fce0> │ │ │ │ @@ -32541,18 +32541,18 @@ │ │ │ │ str r2, [r5, #-8]! │ │ │ │ ldr r7, [pc, #24] @ 2de98 <__cxa_atexit@plt+0x1fce4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r3, [pc, #16] @ 2de9c <__cxa_atexit@plt+0x1fce8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3efb48 <__cxa_atexit@plt+0x3e1994> │ │ │ │ + b 3c1f74 <__cxa_atexit@plt+0x3b3dc0> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq ip, ip, #180, 16 @ 0xb40000 │ │ │ │ - addseq ip, ip, #172, 16 @ 0xac0000 │ │ │ │ + addseq ip, ip, #212, 16 @ 0xd40000 │ │ │ │ + addseq ip, ip, #204, 16 @ 0xcc0000 │ │ │ │ addeq r9, r0, #224, 20 @ 0xe0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -32563,15 +32563,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ b 1b15c <__cxa_atexit@plt+0xcfa8> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5], #-12 │ │ │ │ b 2df10 <__cxa_atexit@plt+0x1fd5c> │ │ │ │ @@ -32628,20 +32628,20 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #36] @ 2e004 <__cxa_atexit@plt+0x1fe50> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #88 @ 0x58 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ - addseq ip, ip, #88, 14 @ 0x1600000 │ │ │ │ - addseq ip, ip, #0, 14 │ │ │ │ - addseq ip, ip, #196, 12 @ 0xc400000 │ │ │ │ - addseq ip, ip, #160, 14 @ 0x2800000 │ │ │ │ - addseq ip, ip, #116, 12 @ 0x7400000 │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq ip, ip, #120, 14 @ 0x1e00000 │ │ │ │ + addseq ip, ip, #32, 14 @ 0x800000 │ │ │ │ + addseq ip, ip, #228, 12 @ 0xe400000 │ │ │ │ + addseq ip, ip, #192, 14 @ 0x3000000 │ │ │ │ + addseq ip, ip, #148, 12 @ 0x9400000 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ addeq r9, r0, #152, 18 @ 0x260000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -32660,27 +32660,27 @@ │ │ │ │ stmib r5, {r2, r3} │ │ │ │ ldr r7, [pc, #60] @ 2e098 <__cxa_atexit@plt+0x1fee4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r3, [pc, #52] @ 2e09c <__cxa_atexit@plt+0x1fee8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3efb48 <__cxa_atexit@plt+0x3e1994> │ │ │ │ + b 3c1f74 <__cxa_atexit@plt+0x3b3dc0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 2e0a0 <__cxa_atexit@plt+0x1feec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ - addseq ip, ip, #216, 12 @ 0xd800000 │ │ │ │ - addseq ip, ip, #208, 12 @ 0xd000000 │ │ │ │ + addseq ip, ip, #248, 12 @ 0xf800000 │ │ │ │ + addseq ip, ip, #240, 12 @ 0xf000000 │ │ │ │ addeq r9, r0, #36, 18 @ 0x90000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -32694,17 +32694,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 2e0f8 <__cxa_atexit@plt+0x1ff44> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - addseq ip, ip, #112, 12 @ 0x7000000 │ │ │ │ + addseq ip, ip, #144, 12 @ 0x9000000 │ │ │ │ addeq r9, r0, #216, 16 @ 0xd80000 │ │ │ │ - rsbeq lr, r6, #116, 12 @ 0x7400000 │ │ │ │ + rsbeq lr, r6, #52, 20 @ 0x34000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -33421,18 +33421,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ addeq r8, r0, #224, 26 @ 0x3800 │ │ │ │ - addseq fp, ip, #80, 22 @ 0x14000 │ │ │ │ + addseq fp, ip, #112, 22 @ 0x1c000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2ecc4 <__cxa_atexit@plt+0x20b10> │ │ │ │ @@ -33452,282 +33452,282 @@ │ │ │ │ stm r0, {r1, sl, lr} │ │ │ │ str r8, [r3, #28] │ │ │ │ str r7, [r3, #32] │ │ │ │ sub r7, r6, #27 │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq fp, ip, #168, 20 @ 0xa8000 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq fp, ip, #200, 20 @ 0xc8000 │ │ │ │ addeq r9, r0, #112, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2ed10 <__cxa_atexit@plt+0x20b5c> │ │ │ │ ldr r9, [pc, #36] @ 2ed18 <__cxa_atexit@plt+0x20b64> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 2ed1c <__cxa_atexit@plt+0x20b68> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ addeq r9, r0, #88, 2 │ │ │ │ - addseq fp, ip, #180, 16 @ 0xb40000 │ │ │ │ + addseq fp, ip, #212, 16 @ 0xd40000 │ │ │ │ addeq r9, r0, #16, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2ed5c <__cxa_atexit@plt+0x20ba8> │ │ │ │ ldr r9, [pc, #36] @ 2ed64 <__cxa_atexit@plt+0x20bb0> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 2ed68 <__cxa_atexit@plt+0x20bb4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ addeq r9, r0, #248 @ 0xf8 │ │ │ │ - addseq fp, ip, #104, 16 @ 0x680000 │ │ │ │ + addseq fp, ip, #136, 16 @ 0x880000 │ │ │ │ addeq r9, r0, #176 @ 0xb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2eda8 <__cxa_atexit@plt+0x20bf4> │ │ │ │ ldr r9, [pc, #36] @ 2edb0 <__cxa_atexit@plt+0x20bfc> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 2edb4 <__cxa_atexit@plt+0x20c00> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ addeq r9, r0, #152 @ 0x98 │ │ │ │ - addseq fp, ip, #28, 16 @ 0x1c0000 │ │ │ │ + addseq fp, ip, #60, 16 @ 0x3c0000 │ │ │ │ addeq r9, r0, #80 @ 0x50 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2edf4 <__cxa_atexit@plt+0x20c40> │ │ │ │ ldr r9, [pc, #36] @ 2edfc <__cxa_atexit@plt+0x20c48> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 2ee00 <__cxa_atexit@plt+0x20c4c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ addeq r9, r0, #56 @ 0x38 │ │ │ │ - addseq fp, ip, #208, 14 @ 0x3400000 │ │ │ │ + addseq fp, ip, #240, 14 @ 0x3c00000 │ │ │ │ addeq r8, r0, #240, 30 @ 0x3c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2ee40 <__cxa_atexit@plt+0x20c8c> │ │ │ │ ldr r9, [pc, #36] @ 2ee48 <__cxa_atexit@plt+0x20c94> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 2ee4c <__cxa_atexit@plt+0x20c98> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ addeq r8, r0, #216, 30 @ 0x360 │ │ │ │ - addseq fp, ip, #132, 14 @ 0x2100000 │ │ │ │ + addseq fp, ip, #164, 14 @ 0x2900000 │ │ │ │ addeq r8, r0, #144, 30 @ 0x240 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2ee8c <__cxa_atexit@plt+0x20cd8> │ │ │ │ ldr r9, [pc, #36] @ 2ee94 <__cxa_atexit@plt+0x20ce0> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 2ee98 <__cxa_atexit@plt+0x20ce4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ addeq r8, r0, #120, 30 @ 0x1e0 │ │ │ │ - addseq fp, ip, #56, 14 @ 0xe00000 │ │ │ │ + addseq fp, ip, #88, 14 @ 0x1600000 │ │ │ │ addeq r8, r0, #48, 30 @ 0xc0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2eed8 <__cxa_atexit@plt+0x20d24> │ │ │ │ ldr r9, [pc, #36] @ 2eee0 <__cxa_atexit@plt+0x20d2c> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 2eee4 <__cxa_atexit@plt+0x20d30> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ addeq r8, r0, #24, 30 @ 0x60 │ │ │ │ - addseq fp, ip, #236, 12 @ 0xec00000 │ │ │ │ + addseq fp, ip, #12, 14 @ 0x300000 │ │ │ │ addeq r8, r0, #208, 28 @ 0xd00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2ef24 <__cxa_atexit@plt+0x20d70> │ │ │ │ ldr r9, [pc, #36] @ 2ef2c <__cxa_atexit@plt+0x20d78> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 2ef30 <__cxa_atexit@plt+0x20d7c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ addeq r8, r0, #184, 28 @ 0xb80 │ │ │ │ - addseq fp, ip, #160, 12 @ 0xa000000 │ │ │ │ + addseq fp, ip, #192, 12 @ 0xc000000 │ │ │ │ addeq r8, r0, #112, 28 @ 0x700 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2ef70 <__cxa_atexit@plt+0x20dbc> │ │ │ │ ldr r9, [pc, #36] @ 2ef78 <__cxa_atexit@plt+0x20dc4> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 2ef7c <__cxa_atexit@plt+0x20dc8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ addeq r8, r0, #88, 28 @ 0x580 │ │ │ │ - addseq fp, ip, #84, 12 @ 0x5400000 │ │ │ │ + addseq fp, ip, #116, 12 @ 0x7400000 │ │ │ │ addeq r8, r0, #16, 28 @ 0x100 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2efbc <__cxa_atexit@plt+0x20e08> │ │ │ │ ldr r9, [pc, #36] @ 2efc4 <__cxa_atexit@plt+0x20e10> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 2efc8 <__cxa_atexit@plt+0x20e14> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ addeq r8, r0, #248, 26 @ 0x3e00 │ │ │ │ - addseq fp, ip, #8, 12 @ 0x800000 │ │ │ │ + addseq fp, ip, #40, 12 @ 0x2800000 │ │ │ │ addeq r8, r0, #176, 26 @ 0x2c00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2f008 <__cxa_atexit@plt+0x20e54> │ │ │ │ ldr r9, [pc, #36] @ 2f010 <__cxa_atexit@plt+0x20e5c> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 2f014 <__cxa_atexit@plt+0x20e60> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ addeq r8, r0, #152, 26 @ 0x2600 │ │ │ │ - addseq fp, ip, #188, 10 @ 0x2f000000 │ │ │ │ + addseq fp, ip, #220, 10 @ 0x37000000 │ │ │ │ addeq r8, r0, #80, 26 @ 0x1400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2f054 <__cxa_atexit@plt+0x20ea0> │ │ │ │ ldr r9, [pc, #36] @ 2f05c <__cxa_atexit@plt+0x20ea8> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 2f060 <__cxa_atexit@plt+0x20eac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ addeq r8, r0, #56, 26 @ 0xe00 │ │ │ │ - addseq fp, ip, #112, 10 @ 0x1c000000 │ │ │ │ + addseq fp, ip, #144, 10 @ 0x24000000 │ │ │ │ addeq r8, r0, #240, 24 @ 0xf000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2f0a0 <__cxa_atexit@plt+0x20eec> │ │ │ │ ldr r9, [pc, #36] @ 2f0a8 <__cxa_atexit@plt+0x20ef4> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 2f0ac <__cxa_atexit@plt+0x20ef8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ addeq r8, r0, #216, 24 @ 0xd800 │ │ │ │ - addseq fp, ip, #36, 10 @ 0x9000000 │ │ │ │ + addseq fp, ip, #68, 10 @ 0x11000000 │ │ │ │ addeq r8, r0, #144, 24 @ 0x9000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2f0ec <__cxa_atexit@plt+0x20f38> │ │ │ │ ldr r9, [pc, #36] @ 2f0f4 <__cxa_atexit@plt+0x20f40> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 2f0f8 <__cxa_atexit@plt+0x20f44> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ addeq r8, r0, #120, 24 @ 0x7800 │ │ │ │ - addseq fp, ip, #216, 8 @ 0xd8000000 │ │ │ │ + addseq fp, ip, #248, 8 @ 0xf8000000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #76 @ 0x4c │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2f140 <__cxa_atexit@plt+0x20f8c> │ │ │ │ ldr r7, [pc, #52] @ 2f150 <__cxa_atexit@plt+0x20f9c> │ │ │ │ @@ -33736,22 +33736,22 @@ │ │ │ │ str r8, [r5, #4] │ │ │ │ ldr r7, [pc, #40] @ 2f154 <__cxa_atexit@plt+0x20fa0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r3, [pc, #32] @ 2f158 <__cxa_atexit@plt+0x20fa4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3efb48 <__cxa_atexit@plt+0x3e1994> │ │ │ │ + b 3c1f74 <__cxa_atexit@plt+0x3b3dc0> │ │ │ │ ldr r7, [pc, #20] @ 2f15c <__cxa_atexit@plt+0x20fa8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - addseq fp, ip, #8, 12 @ 0x800000 │ │ │ │ - addseq fp, ip, #0, 12 │ │ │ │ + addseq fp, ip, #40, 12 @ 0x2800000 │ │ │ │ + addseq fp, ip, #32, 12 @ 0x2000000 │ │ │ │ addeq r8, r0, #0, 28 │ │ │ │ addeq r8, r0, #208, 26 @ 0x3400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -33768,18 +33768,18 @@ │ │ │ │ ldr r3, [pc, #32] @ 2f1c8 <__cxa_atexit@plt+0x21014> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ mov r9, #1 │ │ │ │ b 1c328 <__cxa_atexit@plt+0xe174> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffffb54 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - addseq fp, ip, #156, 10 @ 0x27000000 │ │ │ │ + addseq fp, ip, #188, 10 @ 0x2f000000 │ │ │ │ addeq r8, r0, #84, 26 @ 0x1500 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -33796,18 +33796,18 @@ │ │ │ │ ldr r3, [pc, #32] @ 2f238 <__cxa_atexit@plt+0x21084> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ mov r9, #1 │ │ │ │ b 1c328 <__cxa_atexit@plt+0xe174> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffffb34 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - addseq fp, ip, #44, 10 @ 0xb000000 │ │ │ │ + addseq fp, ip, #76, 10 @ 0x13000000 │ │ │ │ addeq r8, r0, #212, 24 @ 0xd400 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -33824,18 +33824,18 @@ │ │ │ │ ldr r3, [pc, #32] @ 2f2a8 <__cxa_atexit@plt+0x210f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ mov r9, #10 │ │ │ │ b 1c328 <__cxa_atexit@plt+0xe174> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffffb10 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - addseq fp, ip, #188, 8 @ 0xbc000000 │ │ │ │ + addseq fp, ip, #220, 8 @ 0xdc000000 │ │ │ │ addeq r8, r0, #84, 24 @ 0x5400 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -33855,19 +33855,19 @@ │ │ │ │ ldr r3, [pc, #36] @ 2f328 <__cxa_atexit@plt+0x21174> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #161 @ 0xa1 │ │ │ │ mov r9, #3 │ │ │ │ b 1d0d0 <__cxa_atexit@plt+0xef1c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xfffffae4 │ │ │ │ - addseq fp, ip, #80, 8 @ 0x50000000 │ │ │ │ - addseq fp, ip, #196, 4 @ 0x4000000c │ │ │ │ + addseq fp, ip, #112, 8 @ 0x70000000 │ │ │ │ + addseq fp, ip, #228, 4 @ 0x4000000e │ │ │ │ addeq r8, r0, #196, 22 @ 0x31000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -33884,18 +33884,18 @@ │ │ │ │ ldr r3, [pc, #32] @ 2f398 <__cxa_atexit@plt+0x211e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ mov r9, #10 │ │ │ │ b 1c328 <__cxa_atexit@plt+0xe174> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffffab8 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - addseq fp, ip, #208, 6 @ 0x40000003 │ │ │ │ + addseq fp, ip, #240, 6 @ 0xc0000003 │ │ │ │ addeq r8, r0, #68, 22 @ 0x11000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -33912,18 +33912,18 @@ │ │ │ │ ldr r3, [pc, #32] @ 2f408 <__cxa_atexit@plt+0x21254> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ mov r9, #10 │ │ │ │ b 1c328 <__cxa_atexit@plt+0xe174> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffffa94 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - addseq fp, ip, #92, 6 @ 0x70000001 │ │ │ │ + addseq fp, ip, #124, 6 @ 0xf0000001 │ │ │ │ addeq r8, r0, #196, 20 @ 0xc4000 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -33940,18 +33940,18 @@ │ │ │ │ ldr r3, [pc, #32] @ 2f478 <__cxa_atexit@plt+0x212c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ mov r9, #10 │ │ │ │ b 1c328 <__cxa_atexit@plt+0xe174> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffffa70 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - addseq fp, ip, #236, 4 @ 0xc000000e │ │ │ │ + addseq fp, ip, #12, 6 @ 0x30000000 │ │ │ │ addeq r8, r0, #68, 20 @ 0x44000 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -33968,18 +33968,18 @@ │ │ │ │ ldr r3, [pc, #32] @ 2f4e8 <__cxa_atexit@plt+0x21334> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ mov r9, #10 │ │ │ │ b 1c328 <__cxa_atexit@plt+0xe174> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffffa4c │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - addseq fp, ip, #124, 4 @ 0xc0000007 │ │ │ │ + addseq fp, ip, #156, 4 @ 0xc0000009 │ │ │ │ addeq r8, r0, #196, 18 @ 0x310000 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -33996,18 +33996,18 @@ │ │ │ │ ldr r3, [pc, #32] @ 2f558 <__cxa_atexit@plt+0x213a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ mov r9, #10 │ │ │ │ b 1c328 <__cxa_atexit@plt+0xe174> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffffa28 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - addseq fp, ip, #12, 4 @ 0xc0000000 │ │ │ │ + addseq fp, ip, #44, 4 @ 0xc0000002 │ │ │ │ addeq r8, r0, #68, 18 @ 0x110000 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -34024,18 +34024,18 @@ │ │ │ │ ldr r3, [pc, #32] @ 2f5c8 <__cxa_atexit@plt+0x21414> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ mov r9, #4 │ │ │ │ b 1c328 <__cxa_atexit@plt+0xe174> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffffa04 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - addseq fp, ip, #156, 2 @ 0x27 │ │ │ │ + addseq fp, ip, #188, 2 @ 0x2f │ │ │ │ addeq r8, r0, #192, 16 @ 0xc00000 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -34055,19 +34055,19 @@ │ │ │ │ ldr r3, [pc, #36] @ 2f648 <__cxa_atexit@plt+0x21494> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #153 @ 0x99 │ │ │ │ mov r9, #2 │ │ │ │ b 1d0d0 <__cxa_atexit@plt+0xef1c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xfffff9d8 │ │ │ │ - addseq fp, ip, #48, 2 │ │ │ │ - addseq sl, ip, #164, 30 @ 0x290 │ │ │ │ + addseq fp, ip, #80, 2 │ │ │ │ + addseq sl, ip, #196, 30 @ 0x310 │ │ │ │ addeq r8, r0, #48, 16 @ 0x300000 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -34084,18 +34084,18 @@ │ │ │ │ ldr r3, [pc, #32] @ 2f6b8 <__cxa_atexit@plt+0x21504> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ mov r9, #1 │ │ │ │ b 1c328 <__cxa_atexit@plt+0xe174> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffff9ac │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - addseq fp, ip, #180 @ 0xb4 │ │ │ │ + addseq fp, ip, #212 @ 0xd4 │ │ │ │ addeq r8, r0, #172, 14 @ 0x2b00000 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -34112,18 +34112,18 @@ │ │ │ │ ldr r3, [pc, #32] @ 2f728 <__cxa_atexit@plt+0x21574> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ mov r9, #1 │ │ │ │ b 1c328 <__cxa_atexit@plt+0xe174> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffff988 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - addseq fp, ip, #68 @ 0x44 │ │ │ │ + addseq fp, ip, #100 @ 0x64 │ │ │ │ addeq r8, r0, #44, 14 @ 0xb00000 │ │ │ │ andeq r0, r0, lr │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -34150,18 +34150,18 @@ │ │ │ │ add r3, r1, #177 @ 0xb1 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ mov r9, #29 │ │ │ │ b 1fcf8 <__cxa_atexit@plt+0x11b44> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffff964 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - addseq sl, ip, #100, 28 @ 0x640 │ │ │ │ + addseq sl, ip, #132, 28 @ 0x840 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, lr │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov sl, r4 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ @@ -34203,20 +34203,20 @@ │ │ │ │ sub r9, r6, #55 @ 0x37 │ │ │ │ mov r4, sl │ │ │ │ ldr fp, [sp, #4] │ │ │ │ bx ip │ │ │ │ mov r4, #60 @ 0x3c │ │ │ │ str r4, [sl, #828] @ 0x33c │ │ │ │ mov r4, sl │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ svccc 0x00f4cccc │ │ │ │ ... │ │ │ │ - addseq sl, ip, #44, 30 @ 0xb0 │ │ │ │ + addseq sl, ip, #76, 30 @ 0x130 │ │ │ │ addeq r8, r0, #152, 12 @ 0x9800000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2f908 <__cxa_atexit@plt+0x21754> │ │ │ │ @@ -34233,30 +34233,30 @@ │ │ │ │ str r8, [r5, #4] │ │ │ │ ldr r7, [pc, #72] @ 2f93c <__cxa_atexit@plt+0x21788> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r3, [pc, #64] @ 2f940 <__cxa_atexit@plt+0x2178c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3efb48 <__cxa_atexit@plt+0x3e1994> │ │ │ │ + b 3c1f74 <__cxa_atexit@plt+0x3b3dc0> │ │ │ │ ldr r7, [pc, #36] @ 2f934 <__cxa_atexit@plt+0x21780> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 2f930 <__cxa_atexit@plt+0x2177c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ addeq r8, r0, #40, 12 @ 0x2800000 │ │ │ │ addeq r8, r0, #76, 12 @ 0x4c00000 │ │ │ │ @ instruction: 0xfffff884 │ │ │ │ - addseq sl, ip, #64, 28 @ 0x400 │ │ │ │ - addseq sl, ip, #56, 28 @ 0x380 │ │ │ │ + addseq sl, ip, #96, 28 @ 0x600 │ │ │ │ + addseq sl, ip, #88, 28 @ 0x580 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ vstr d8, [r5, #-24] @ 0xffffffe8 │ │ │ │ vstr d9, [r5, #-16] │ │ │ │ @@ -34304,21 +34304,21 @@ │ │ │ │ sub r7, r6, #27 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #40] @ 2fa3c <__cxa_atexit@plt+0x21888> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq sl, ip, #180, 24 @ 0xb400 │ │ │ │ + addseq sl, ip, #112, 24 @ 0x7000 │ │ │ │ + addseq sl, ip, #92, 24 @ 0x5c00 │ │ │ │ + addseq sl, ip, #176, 26 @ 0x2c00 │ │ │ │ addseq sl, ip, #148, 24 @ 0x9400 │ │ │ │ - addseq sl, ip, #80, 24 @ 0x5000 │ │ │ │ - addseq sl, ip, #60, 24 @ 0x3c00 │ │ │ │ - addseq sl, ip, #144, 26 @ 0x2400 │ │ │ │ - addseq sl, ip, #116, 24 @ 0x7400 │ │ │ │ - addseq sl, ip, #148, 26 @ 0x2500 │ │ │ │ + addseq sl, ip, #180, 26 @ 0x2d00 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r7, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -34364,21 +34364,21 @@ │ │ │ │ sub r7, r6, #27 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #40] @ 2fb2c <__cxa_atexit@plt+0x21978> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ - addseq sl, ip, #168, 22 @ 0x2a000 │ │ │ │ - addseq sl, ip, #196, 24 @ 0xc400 │ │ │ │ - addseq sl, ip, #168, 22 @ 0x2a000 │ │ │ │ - addseq sl, ip, #200, 24 @ 0xc800 │ │ │ │ - addseq sl, ip, #60, 22 @ 0xf000 │ │ │ │ - addseq sl, ip, #40, 22 @ 0xa000 │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq sl, ip, #200, 22 @ 0x32000 │ │ │ │ + addseq sl, ip, #228, 24 @ 0xe400 │ │ │ │ + addseq sl, ip, #200, 22 @ 0x32000 │ │ │ │ + addseq sl, ip, #232, 24 @ 0xe800 │ │ │ │ + addseq sl, ip, #92, 22 @ 0x17000 │ │ │ │ + addseq sl, ip, #72, 22 @ 0x12000 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ addeq r8, r0, #32, 8 @ 0x20000000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -34396,30 +34396,30 @@ │ │ │ │ str r8, [r5, #4] │ │ │ │ ldr r7, [pc, #72] @ 2fbc8 <__cxa_atexit@plt+0x21a14> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r3, [pc, #64] @ 2fbcc <__cxa_atexit@plt+0x21a18> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3efb48 <__cxa_atexit@plt+0x3e1994> │ │ │ │ + b 3c1f74 <__cxa_atexit@plt+0x3b3dc0> │ │ │ │ ldr r7, [pc, #36] @ 2fbc0 <__cxa_atexit@plt+0x21a0c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 2fbbc <__cxa_atexit@plt+0x21a08> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ addeq r8, r0, #156, 6 @ 0x70000002 │ │ │ │ addeq r8, r0, #192, 6 │ │ │ │ @ instruction: 0xfffff5f8 │ │ │ │ - addseq sl, ip, #180, 22 @ 0x2d000 │ │ │ │ - addseq sl, ip, #172, 22 @ 0x2b000 │ │ │ │ + addseq sl, ip, #212, 22 @ 0x35000 │ │ │ │ + addseq sl, ip, #204, 22 @ 0x33000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2fc78 <__cxa_atexit@plt+0x21ac4> │ │ │ │ ldr lr, [pc, #148] @ 2fc80 <__cxa_atexit@plt+0x21acc> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -34457,17 +34457,17 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ sub r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - addseq sl, ip, #184, 18 @ 0x2e0000 │ │ │ │ - addseq sl, ip, #252, 20 @ 0xfc000 │ │ │ │ - addseq sl, ip, #48, 22 @ 0xc000 │ │ │ │ + addseq sl, ip, #216, 18 @ 0x360000 │ │ │ │ + addseq sl, ip, #28, 22 @ 0x7000 │ │ │ │ + addseq sl, ip, #80, 22 @ 0x14000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r7, r7, #3 │ │ │ │ vldr d0, [r7] │ │ │ │ vcmp.f64 d0, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ bpl 2fcc0 <__cxa_atexit@plt+0x21b0c> │ │ │ │ @@ -34485,46 +34485,46 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - addseq sl, ip, #128, 20 @ 0x80000 │ │ │ │ - addseq sl, ip, #164, 20 @ 0xa4000 │ │ │ │ + addseq sl, ip, #160, 20 @ 0xa0000 │ │ │ │ + addseq sl, ip, #196, 20 @ 0xc4000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2fd2c <__cxa_atexit@plt+0x21b78> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 2fd34 <__cxa_atexit@plt+0x21b80> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3efab0 <__cxa_atexit@plt+0x3e18fc> │ │ │ │ + b 3c1edc <__cxa_atexit@plt+0x3b3d28> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq sl, ip, #148, 16 @ 0x940000 │ │ │ │ + addseq sl, ip, #180, 16 @ 0xb40000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2fd68 <__cxa_atexit@plt+0x21bb4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 2fd70 <__cxa_atexit@plt+0x21bbc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3efab0 <__cxa_atexit@plt+0x3e18fc> │ │ │ │ + b 3c1edc <__cxa_atexit@plt+0x3b3d28> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq sl, ip, #88, 16 @ 0x580000 │ │ │ │ + addseq sl, ip, #120, 16 @ 0x780000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2fe04 <__cxa_atexit@plt+0x21c50> │ │ │ │ ldr r3, [pc, #128] @ 2fe14 <__cxa_atexit@plt+0x21c60> │ │ │ │ @@ -34650,20 +34650,20 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #92 @ 0x5c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, sl │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ @ instruction: 0xfffffd14 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ - addseq sl, ip, #68, 16 @ 0x440000 │ │ │ │ - addseq sl, ip, #40, 14 @ 0xa00000 │ │ │ │ + addseq sl, ip, #100, 16 @ 0x640000 │ │ │ │ + addseq sl, ip, #72, 14 @ 0x1200000 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #92 @ 0x5c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -34710,20 +34710,20 @@ │ │ │ │ str r2, [r3, #80] @ 0x50 │ │ │ │ str r1, [r3, #84] @ 0x54 │ │ │ │ str r0, [r3, #88] @ 0x58 │ │ │ │ sub r7, r6, #27 │ │ │ │ bx ip │ │ │ │ mov r3, #92 @ 0x5c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffffc0c │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ @ instruction: 0xfffffd4c │ │ │ │ - addseq sl, ip, #52, 14 @ 0xd00000 │ │ │ │ - addseq sl, ip, #24, 12 @ 0x1800000 │ │ │ │ + addseq sl, ip, #84, 14 @ 0x1500000 │ │ │ │ + addseq sl, ip, #56, 12 @ 0x3800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 30118 <__cxa_atexit@plt+0x21f64> │ │ │ │ ldr r2, [pc, #148] @ 30140 <__cxa_atexit@plt+0x21f8c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -34756,21 +34756,21 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ subsmi r0, r4, r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - addseq sl, ip, #252, 8 @ 0xfc000000 │ │ │ │ - addseq sl, ip, #24, 10 @ 0x6000000 │ │ │ │ + addseq sl, ip, #28, 10 @ 0x7000000 │ │ │ │ + addseq sl, ip, #56, 10 @ 0xe000000 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -34784,19 +34784,19 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r7, [r3, #4] │ │ │ │ vstr d0, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ subsmi r0, r4, r0 │ │ │ │ - addseq sl, ip, #136, 8 @ 0x88000000 │ │ │ │ + addseq sl, ip, #168, 8 @ 0xa8000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 30234 <__cxa_atexit@plt+0x22080> │ │ │ │ ldr r1, [pc, #108] @ 3023c <__cxa_atexit@plt+0x22088> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -34824,15 +34824,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - addseq sl, ip, #204, 6 @ 0x30000003 │ │ │ │ + addseq sl, ip, #236, 6 @ 0xb0000003 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r7, r7, #3 │ │ │ │ vldr d0, [r7] │ │ │ │ ldr r3, [pc, #32] @ 30280 <__cxa_atexit@plt+0x220cc> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -34871,20 +34871,20 @@ │ │ │ │ str r7, [r3, #4] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ vstr d0, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r0 │ │ │ │ eorsgt r0, r9, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ eorsmi r0, r9, r0 │ │ │ │ - addseq sl, ip, #44, 6 @ 0xb0000000 │ │ │ │ + addseq sl, ip, #76, 6 @ 0x30000001 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 303a0 <__cxa_atexit@plt+0x221ec> │ │ │ │ ldr r2, [pc, #148] @ 303c8 <__cxa_atexit@plt+0x22214> │ │ │ │ @@ -34918,21 +34918,21 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ subsmi r0, r4, r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - addseq sl, ip, #116, 4 @ 0x40000007 │ │ │ │ - addseq sl, ip, #144, 4 │ │ │ │ + addseq sl, ip, #148, 4 @ 0x40000009 │ │ │ │ + addseq sl, ip, #176, 4 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -34946,19 +34946,19 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r7, [r3, #4] │ │ │ │ vstr d0, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ subsmi r0, r4, r0 │ │ │ │ - addseq sl, ip, #0, 4 │ │ │ │ + addseq sl, ip, #32, 4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 304bc <__cxa_atexit@plt+0x22308> │ │ │ │ ldr r1, [pc, #108] @ 304c4 <__cxa_atexit@plt+0x22310> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -34986,15 +34986,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - addseq sl, ip, #68, 2 │ │ │ │ + addseq sl, ip, #100, 2 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r7, r7, #3 │ │ │ │ vldr d0, [r7] │ │ │ │ ldr r3, [pc, #32] @ 30508 <__cxa_atexit@plt+0x22354> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -35033,20 +35033,20 @@ │ │ │ │ str r7, [r3, #4] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ vstr d0, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r0 │ │ │ │ eorsgt r0, r9, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ eorsmi r0, r9, r0 │ │ │ │ - addseq sl, ip, #164 @ 0xa4 │ │ │ │ + addseq sl, ip, #196 @ 0xc4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3061c <__cxa_atexit@plt+0x22468> │ │ │ │ ldr r1, [pc, #108] @ 30624 <__cxa_atexit@plt+0x22470> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -35074,15 +35074,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - addseq r9, ip, #228, 30 @ 0x390 │ │ │ │ + addseq sl, ip, #4 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r7, r7, #3 │ │ │ │ vldr d0, [r7] │ │ │ │ ldr r3, [pc, #32] @ 30668 <__cxa_atexit@plt+0x224b4> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -35121,20 +35121,20 @@ │ │ │ │ str r7, [r3, #4] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ vstr d0, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r0 │ │ │ │ eorsgt r0, r9, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ eorsmi r0, r9, r0 │ │ │ │ - addseq r9, ip, #68, 30 @ 0x110 │ │ │ │ + addseq r9, ip, #100, 30 @ 0x190 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3077c <__cxa_atexit@plt+0x225c8> │ │ │ │ ldr r1, [pc, #108] @ 30784 <__cxa_atexit@plt+0x225d0> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -35162,15 +35162,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - addseq r9, ip, #132, 28 @ 0x840 │ │ │ │ + addseq r9, ip, #164, 28 @ 0xa40 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r7, r7, #3 │ │ │ │ vldr d0, [r7] │ │ │ │ ldr r3, [pc, #32] @ 307c8 <__cxa_atexit@plt+0x22614> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -35209,20 +35209,20 @@ │ │ │ │ str r7, [r3, #4] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ vstr d0, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r0 │ │ │ │ eorsgt r0, r9, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ eorsmi r0, r9, r0 │ │ │ │ - addseq r9, ip, #228, 26 @ 0x3900 │ │ │ │ + addseq r9, ip, #4, 28 @ 0x40 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #184 @ 0xb8 │ │ │ │ cmp r3, lr │ │ │ │ bcc 309a8 <__cxa_atexit@plt+0x227f4> │ │ │ │ @@ -35310,18 +35310,18 @@ │ │ │ │ mov r6, lr │ │ │ │ bx r1 │ │ │ │ @ instruction: 0xfffff814 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ @ instruction: 0xfffffd10 │ │ │ │ @ instruction: 0xfffffa84 │ │ │ │ @ instruction: 0xfffffba0 │ │ │ │ - addseq r9, ip, #244, 24 @ 0xf400 │ │ │ │ + addseq r9, ip, #20, 26 @ 0x500 │ │ │ │ @ instruction: 0xfffff8d0 │ │ │ │ - addseq r9, ip, #192, 24 @ 0xc000 │ │ │ │ - addseq r9, ip, #24, 26 @ 0x600 │ │ │ │ + addseq r9, ip, #224, 24 @ 0xe000 │ │ │ │ + addseq r9, ip, #56, 26 @ 0xe00 │ │ │ │ addeq r7, r0, #184, 12 @ 0xb800000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 30a70 <__cxa_atexit@plt+0x228bc> │ │ │ │ @@ -35419,17 +35419,17 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 30b98 <__cxa_atexit@plt+0x229e4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ - addseq r9, ip, #68, 22 @ 0x11000 │ │ │ │ - addseq r9, ip, #232, 20 @ 0xe8000 │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq r9, ip, #100, 22 @ 0x19000 │ │ │ │ + addseq r9, ip, #8, 22 @ 0x2000 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -35449,17 +35449,17 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 30c10 <__cxa_atexit@plt+0x22a5c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ - addseq r9, ip, #200, 20 @ 0xc8000 │ │ │ │ - addseq r9, ip, #116, 20 @ 0x74000 │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq r9, ip, #232, 20 @ 0xe8000 │ │ │ │ + addseq r9, ip, #148, 20 @ 0x94000 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 30c94 <__cxa_atexit@plt+0x22ae0> │ │ │ │ ldr r1, [pc, #108] @ 30c9c <__cxa_atexit@plt+0x22ae8> │ │ │ │ @@ -35488,15 +35488,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - addseq r9, ip, #108, 18 @ 0x1b0000 │ │ │ │ + addseq r9, ip, #140, 18 @ 0x230000 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r7, r7, #3 │ │ │ │ vldr d0, [r7] │ │ │ │ ldr r3, [pc, #32] @ 30ce0 <__cxa_atexit@plt+0x22b2c> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -35535,20 +35535,20 @@ │ │ │ │ str r7, [r3, #4] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ vstr d0, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r0 │ │ │ │ eorsgt r0, r9, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ eorsmi r0, r9, r0 │ │ │ │ - addseq r9, ip, #204, 16 @ 0xcc0000 │ │ │ │ + addseq r9, ip, #236, 16 @ 0xec0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 30e50 <__cxa_atexit@plt+0x22c9c> │ │ │ │ ldr r3, [pc, #224] @ 30e74 <__cxa_atexit@plt+0x22cc0> │ │ │ │ @@ -35604,22 +35604,22 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ addeq r7, r0, #48, 4 │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ addeq r7, r0, #148, 4 @ 0x40000009 │ │ │ │ addeq r7, r0, #128, 4 │ │ │ │ - addseq r9, ip, #16, 16 @ 0x100000 │ │ │ │ + addseq r9, ip, #48, 16 @ 0x300000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #11] │ │ │ │ ldr r1, [pc, #176] @ 30f5c <__cxa_atexit@plt+0x22da8> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -35662,20 +35662,20 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ addeq r7, r0, #156, 2 @ 0x27 │ │ │ │ addeq r7, r0, #136, 2 @ 0x22 │ │ │ │ - addseq r9, ip, #16, 14 @ 0x400000 │ │ │ │ + addseq r9, ip, #48, 14 @ 0xc00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 30fe8 <__cxa_atexit@plt+0x22e34> │ │ │ │ @@ -35700,97 +35700,97 @@ │ │ │ │ str r9, [r3, #24] │ │ │ │ str r7, [r3, #28] │ │ │ │ str r2, [r3, #32] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffffc84 │ │ │ │ addeq r7, r0, #224 @ 0xe0 │ │ │ │ addeq r7, r0, #204 @ 0xcc │ │ │ │ - addseq r9, ip, #88, 12 @ 0x5800000 │ │ │ │ + addseq r9, ip, #120, 12 @ 0x7800000 │ │ │ │ addeq r7, r0, #164 @ 0xa4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 3105c <__cxa_atexit@plt+0x22ea8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ cmp r0, #0 │ │ │ │ beq 31054 <__cxa_atexit@plt+0x22ea0> │ │ │ │ ldr r3, [pc, #44] @ 31064 <__cxa_atexit@plt+0x22eb0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 31068 <__cxa_atexit@plt+0x22eb4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 3efad8 <__cxa_atexit@plt+0x3e1924> │ │ │ │ + b 3c1f04 <__cxa_atexit@plt+0x3b3d50> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ addeq r6, r0, #224, 30 @ 0x380 │ │ │ │ - addseq r9, ip, #140, 10 @ 0x23000000 │ │ │ │ + addseq r9, ip, #172, 10 @ 0x2b000000 │ │ │ │ addeq r7, r0, #92 @ 0x5c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 310c4 <__cxa_atexit@plt+0x22f10> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ cmp r0, #0 │ │ │ │ beq 310bc <__cxa_atexit@plt+0x22f08> │ │ │ │ ldr r3, [pc, #44] @ 310cc <__cxa_atexit@plt+0x22f18> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 310d0 <__cxa_atexit@plt+0x22f1c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 3efad8 <__cxa_atexit@plt+0x3e1924> │ │ │ │ + b 3c1f04 <__cxa_atexit@plt+0x3b3d50> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ addeq r6, r0, #64, 30 @ 0x100 │ │ │ │ - addseq r9, ip, #36, 10 @ 0x9000000 │ │ │ │ + addseq r9, ip, #68, 10 @ 0x11000000 │ │ │ │ addeq r7, r0, #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 3112c <__cxa_atexit@plt+0x22f78> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ cmp r0, #0 │ │ │ │ beq 31124 <__cxa_atexit@plt+0x22f70> │ │ │ │ ldr r3, [pc, #44] @ 31134 <__cxa_atexit@plt+0x22f80> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 31138 <__cxa_atexit@plt+0x22f84> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 3efad8 <__cxa_atexit@plt+0x3e1924> │ │ │ │ + b 3c1f04 <__cxa_atexit@plt+0x3b3d50> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ addeq r6, r0, #72, 30 @ 0x120 │ │ │ │ - addseq r9, ip, #188, 8 @ 0xbc000000 │ │ │ │ + addseq r9, ip, #220, 8 @ 0xdc000000 │ │ │ │ vldr d8, [r5] │ │ │ │ add sl, r5, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add r5, r5, #20 │ │ │ │ b 315f8 <__cxa_atexit@plt+0x23444> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -35818,31 +35818,31 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - addseq r9, ip, #0, 8 │ │ │ │ - addseq r9, ip, #148, 8 @ 0x94000000 │ │ │ │ + addseq r9, ip, #32, 8 @ 0x20000000 │ │ │ │ + addseq r9, ip, #180, 8 @ 0xb4000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 31204 <__cxa_atexit@plt+0x23050> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ 31208 <__cxa_atexit@plt+0x23054> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - addseq r9, ip, #80, 8 @ 0x50000000 │ │ │ │ - addseq r9, ip, #200, 6 @ 0x20000003 │ │ │ │ + addseq r9, ip, #112, 8 @ 0x70000000 │ │ │ │ + addseq r9, ip, #232, 6 @ 0xa0000003 │ │ │ │ addeq r6, r0, #204, 28 @ 0xcc0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 31290 <__cxa_atexit@plt+0x230dc> │ │ │ │ ldr r2, [pc, #108] @ 31298 <__cxa_atexit@plt+0x230e4> │ │ │ │ @@ -35871,15 +35871,15 @@ │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r0, [pc, #24] @ 312a4 <__cxa_atexit@plt+0x230f0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - addseq r9, ip, #124, 6 @ 0xf0000001 │ │ │ │ + addseq r9, ip, #156, 6 @ 0x70000002 │ │ │ │ addeq r6, r0, #96, 28 @ 0x600 │ │ │ │ addeq r6, r0, #84, 28 @ 0x540 │ │ │ │ addeq r6, r0, #48, 28 @ 0x300 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -35988,20 +35988,20 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ svclt 0x00e00000 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - addseq r9, ip, #196, 2 @ 0x31 │ │ │ │ + addseq r9, ip, #228, 2 @ 0x39 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 314dc <__cxa_atexit@plt+0x23328> │ │ │ │ @@ -36017,18 +36017,18 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r3, #4] │ │ │ │ vstr d0, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r0 │ │ │ │ svclt 0x00e00000 │ │ │ │ - addseq r9, ip, #64, 2 │ │ │ │ + addseq r9, ip, #96, 2 │ │ │ │ addeq r6, r0, #4, 24 @ 0x400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 31578 <__cxa_atexit@plt+0x233c4> │ │ │ │ ldr r2, [pc, #108] @ 31580 <__cxa_atexit@plt+0x233cc> │ │ │ │ @@ -36057,15 +36057,15 @@ │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r0, [pc, #24] @ 3158c <__cxa_atexit@plt+0x233d8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - addseq r9, ip, #148 @ 0x94 │ │ │ │ + addseq r9, ip, #180 @ 0xb4 │ │ │ │ addeq r6, r0, #152, 22 @ 0x26000 │ │ │ │ addeq r6, r0, #140, 22 @ 0x23000 │ │ │ │ addeq r6, r0, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -36154,15 +36154,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r5, [pc, #32] @ 31718 <__cxa_atexit@plt+0x23564> │ │ │ │ add r5, pc, r5 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r5, [r2] │ │ │ │ mov r5, r2 │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ addmi lr, r0, r0 │ │ │ │ muleq r0, r8, r1 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ addeq r6, r0, #92, 20 @ 0x5c000 │ │ │ │ addeq r6, r0, #40, 20 @ 0x28000 │ │ │ │ @@ -36230,30 +36230,30 @@ │ │ │ │ mov sl, r3 │ │ │ │ str r8, [sl, #12]! │ │ │ │ str lr, [r3, #24]! │ │ │ │ mov r8, r3 │ │ │ │ b 21958 <__cxa_atexit@plt+0x137a4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ ldr r3, [pc, #28] @ 31860 <__cxa_atexit@plt+0x236ac> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbsmi r4, r5, r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ addeq r6, r0, #20, 18 @ 0x50000 │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ addeq r6, r0, #16, 18 @ 0x40000 │ │ │ │ addeq r6, r0, #20, 18 @ 0x50000 │ │ │ │ - addseq r8, ip, #144, 28 @ 0x900 │ │ │ │ + addseq r8, ip, #176, 28 @ 0xb00 │ │ │ │ addeq r6, r0, #180, 16 @ 0xb40000 │ │ │ │ @ instruction: 0xfffff974 │ │ │ │ @ instruction: 0xfffffa2c │ │ │ │ @ instruction: 0xfffffb0c │ │ │ │ addeq r6, r0, #128, 16 @ 0x800000 │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -36286,15 +36286,15 @@ │ │ │ │ str lr, [r8, #24]! │ │ │ │ b 21958 <__cxa_atexit@plt+0x137a4> │ │ │ │ ldr r3, [pc, #32] @ 3192c <__cxa_atexit@plt+0x23778> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ addeq r6, r0, #220, 14 @ 0x3700000 │ │ │ │ @ instruction: 0xfffff89c │ │ │ │ @ instruction: 0xfffff954 │ │ │ │ @ instruction: 0xfffffa34 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ addeq r6, r0, #248, 14 @ 0x3e00000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ @@ -36415,32 +36415,32 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 31b54 <__cxa_atexit@plt+0x239a0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ cmp r0, #0 │ │ │ │ beq 31b4c <__cxa_atexit@plt+0x23998> │ │ │ │ ldr r3, [pc, #44] @ 31b5c <__cxa_atexit@plt+0x239a8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 31b60 <__cxa_atexit@plt+0x239ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 3efb98 <__cxa_atexit@plt+0x3e19e4> │ │ │ │ + b 3c1fc4 <__cxa_atexit@plt+0x3b3e10> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ addeq r6, r0, #84, 12 @ 0x5400000 │ │ │ │ - addseq r8, ip, #148, 20 @ 0x94000 │ │ │ │ + addseq r8, ip, #180, 20 @ 0xb4000 │ │ │ │ addeq r6, r0, #60, 12 @ 0x3c00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 31be8 <__cxa_atexit@plt+0x23a34> │ │ │ │ ldr r2, [pc, #108] @ 31bf0 <__cxa_atexit@plt+0x23a3c> │ │ │ │ @@ -36469,15 +36469,15 @@ │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r0, [pc, #24] @ 31bfc <__cxa_atexit@plt+0x23a48> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - addseq r8, ip, #36, 20 @ 0x24000 │ │ │ │ + addseq r8, ip, #68, 20 @ 0x44000 │ │ │ │ addeq r6, r0, #208, 10 @ 0x34000000 │ │ │ │ addeq r6, r0, #196, 10 @ 0x31000000 │ │ │ │ addeq r6, r0, #160, 10 @ 0x28000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -36543,19 +36543,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ addeq r6, r0, #184, 8 @ 0xb8000000 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ - addseq r8, ip, #124, 20 @ 0x7c000 │ │ │ │ + addseq r8, ip, #156, 20 @ 0x9c000 │ │ │ │ addeq r6, r0, #112, 8 @ 0x70000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -36578,17 +36578,17 @@ │ │ │ │ stm lr, {r1, r2, r8} │ │ │ │ add lr, r3, #28 │ │ │ │ stm lr, {r3, r9, sl} │ │ │ │ sub r7, r6, #27 │ │ │ │ bx ip │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ - addseq r8, ip, #192, 18 @ 0x300000 │ │ │ │ + addseq r8, ip, #224, 18 @ 0x380000 │ │ │ │ addeq r6, r0, #0, 8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 31df8 <__cxa_atexit@plt+0x23c44> │ │ │ │ @@ -36728,22 +36728,22 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r3, #-40] @ 0xffffffd8 │ │ │ │ sub r7, r6, #31 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ addeq r6, r0, #20, 4 @ 0x40000001 │ │ │ │ - addseq r8, ip, #28, 12 @ 0x1c00000 │ │ │ │ - addseq r8, ip, #120, 14 @ 0x1e00000 │ │ │ │ - addseq r8, ip, #96, 12 @ 0x6000000 │ │ │ │ - addseq r8, ip, #148, 12 @ 0x9400000 │ │ │ │ - addseq r8, ip, #60, 14 @ 0xf00000 │ │ │ │ - addseq r8, ip, #212, 14 @ 0x3500000 │ │ │ │ + addseq r8, ip, #60, 12 @ 0x3c00000 │ │ │ │ + addseq r8, ip, #152, 14 @ 0x2600000 │ │ │ │ + addseq r8, ip, #128, 12 @ 0x8000000 │ │ │ │ + addseq r8, ip, #180, 12 @ 0xb400000 │ │ │ │ + addseq r8, ip, #92, 14 @ 0x1700000 │ │ │ │ + addseq r8, ip, #244, 14 @ 0x3d00000 │ │ │ │ mov r7, r6 │ │ │ │ ldr r9, [r5] │ │ │ │ ldmib r5, {r8, lr} │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r0, r6 │ │ │ │ bcc 3207c <__cxa_atexit@plt+0x23ec8> │ │ │ │ @@ -36767,15 +36767,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r9, [r5] │ │ │ │ stmib r5, {r8, lr} │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - addseq r8, ip, #232, 12 @ 0xe800000 │ │ │ │ + addseq r8, ip, #8, 14 @ 0x200000 │ │ │ │ addeq r6, r0, #88, 2 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -36804,15 +36804,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - addseq r8, ip, #88, 12 @ 0x5800000 │ │ │ │ + addseq r8, ip, #120, 12 @ 0x7800000 │ │ │ │ addeq r6, r0, #196 @ 0xc4 │ │ │ │ mov r7, r6 │ │ │ │ ldr r2, [r5] │ │ │ │ ldmib r5, {r1, lr} │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r0, r6 │ │ │ │ @@ -36848,15 +36848,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r2, [r5] │ │ │ │ stmib r5, {r1, lr} │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - addseq r8, ip, #216, 10 @ 0x36000000 │ │ │ │ + addseq r8, ip, #248, 10 @ 0x3e000000 │ │ │ │ addeq r6, r0, #24 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ andeq r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, lr, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -36907,23 +36907,23 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - addseq r8, ip, #4, 10 @ 0x1000000 │ │ │ │ + addseq r8, ip, #36, 10 @ 0x9000000 │ │ │ │ addeq r5, r0, #44, 30 @ 0xb0 │ │ │ │ - rsbeq sl, r6, #24903680 @ 0x17c0000 │ │ │ │ + rsbeq sl, r6, #31744 @ 0x7c00 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - rsbeq sl, r6, #128, 14 @ 0x2000000 │ │ │ │ + rsbeq sl, r6, #64, 22 @ 0x10000 │ │ │ │ andeq r0, r0, lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -36973,15 +36973,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r8, #15] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ beq 323e8 <__cxa_atexit@plt+0x24234> │ │ │ │ ldr r9, [r7, #15] │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -36999,24 +36999,24 @@ │ │ │ │ ldr r8, [r7, #15] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r3, r8} │ │ │ │ tst r7, #3 │ │ │ │ beq 32440 <__cxa_atexit@plt+0x2428c> │ │ │ │ ldr r9, [r7, #15] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #15] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 324dc <__cxa_atexit@plt+0x24328> │ │ │ │ ldr r7, [pc, #104] @ 324ec <__cxa_atexit@plt+0x24338> │ │ │ │ @@ -37031,15 +37031,15 @@ │ │ │ │ stmda r5, {r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ beq 324d0 <__cxa_atexit@plt+0x2431c> │ │ │ │ ldr r3, [pc, #64] @ 324f4 <__cxa_atexit@plt+0x24340> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #15] │ │ │ │ str r3, [r5] │ │ │ │ - b 3efbf0 <__cxa_atexit@plt+0x3e1a3c> │ │ │ │ + b 3c201c <__cxa_atexit@plt+0x3b3e68> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -37063,71 +37063,71 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 32540 <__cxa_atexit@plt+0x2438c> │ │ │ │ ldr r5, [pc, #28] @ 3254c <__cxa_atexit@plt+0x24398> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r9, [r7, #15] │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efbf0 <__cxa_atexit@plt+0x3e1a3c> │ │ │ │ + b 3c201c <__cxa_atexit@plt+0x3b3e68> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 32570 <__cxa_atexit@plt+0x243bc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r9, [r7, #15] │ │ │ │ str r3, [r5] │ │ │ │ - b 3efbf0 <__cxa_atexit@plt+0x3e1a3c> │ │ │ │ + b 3c201c <__cxa_atexit@plt+0x3b3e68> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 325a8 <__cxa_atexit@plt+0x243f4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ 325ac <__cxa_atexit@plt+0x243f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - addseq r8, ip, #172 @ 0xac │ │ │ │ - addseq r8, ip, #36 @ 0x24 │ │ │ │ + addseq r8, ip, #204 @ 0xcc │ │ │ │ + addseq r8, ip, #68 @ 0x44 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 325f4 <__cxa_atexit@plt+0x24440> │ │ │ │ ldr r3, [pc, #52] @ 32604 <__cxa_atexit@plt+0x24450> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ beq 325e4 <__cxa_atexit@plt+0x24430> │ │ │ │ ldr r7, [r8, #11] │ │ │ │ - b 3efb28 <__cxa_atexit@plt+0x3e1974> │ │ │ │ + b 3c1f54 <__cxa_atexit@plt+0x3b3da0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 32608 <__cxa_atexit@plt+0x24454> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ addeq r5, r0, #4, 24 @ 0x400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 3efb28 <__cxa_atexit@plt+0x3e1974> │ │ │ │ + b 3c1f54 <__cxa_atexit@plt+0x3b3da0> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3266c <__cxa_atexit@plt+0x244b8> │ │ │ │ ldr r3, [pc, #60] @ 3267c <__cxa_atexit@plt+0x244c8> │ │ │ │ @@ -37424,20 +37424,20 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ svclt 0x00e00000 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - addseq r7, ip, #84, 22 @ 0x15000 │ │ │ │ + addseq r7, ip, #116, 22 @ 0x1d000 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 32b4c <__cxa_atexit@plt+0x24998> │ │ │ │ @@ -37453,18 +37453,18 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r3, #4] │ │ │ │ vstr d0, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r0 │ │ │ │ svclt 0x00e00000 │ │ │ │ - addseq r7, ip, #208, 20 @ 0xd0000 │ │ │ │ + addseq r7, ip, #240, 20 @ 0xf0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 32bd8 <__cxa_atexit@plt+0x24a24> │ │ │ │ ldr r2, [pc, #96] @ 32be0 <__cxa_atexit@plt+0x24a2c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -37538,20 +37538,20 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ svclt 0x00e00000 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - addseq r7, ip, #140, 18 @ 0x230000 │ │ │ │ + addseq r7, ip, #172, 18 @ 0x2b0000 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 32d14 <__cxa_atexit@plt+0x24b60> │ │ │ │ @@ -37567,18 +37567,18 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r3, #4] │ │ │ │ vstr d0, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r0 │ │ │ │ svclt 0x00e00000 │ │ │ │ - addseq r7, ip, #8, 18 @ 0x20000 │ │ │ │ + addseq r7, ip, #40, 18 @ 0xa0000 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 32dac <__cxa_atexit@plt+0x24bf8> │ │ │ │ @@ -37615,15 +37615,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ addeq r5, r0, #104, 8 @ 0x68000000 │ │ │ │ @ instruction: 0xfffffc44 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ addeq r5, r0, #176, 8 @ 0xb0000000 │ │ │ │ - addseq r7, ip, #184, 16 @ 0xb80000 │ │ │ │ + addseq r7, ip, #216, 16 @ 0xd80000 │ │ │ │ addeq r5, r0, #64, 8 @ 0x40000000 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 32ea8 <__cxa_atexit@plt+0x24cf4> │ │ │ │ @@ -37686,15 +37686,15 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ addeq r5, r0, #92, 6 @ 0x70000001 │ │ │ │ addeq r5, r0, #136, 6 @ 0x20000002 │ │ │ │ @ instruction: 0xfffffb64 │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ addeq r5, r0, #208, 6 @ 0x40000003 │ │ │ │ - addseq r7, ip, #216, 14 @ 0x3600000 │ │ │ │ + addseq r7, ip, #248, 14 @ 0x3e00000 │ │ │ │ addeq r5, r0, #40, 6 @ 0xa0000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr sl, [r7, #7] │ │ │ │ @@ -37734,15 +37734,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ addeq r5, r0, #140, 4 @ 0xc0000008 │ │ │ │ @ instruction: 0xfffffa68 │ │ │ │ @ instruction: 0xfffffc24 │ │ │ │ addeq r5, r0, #212, 4 @ 0x4000000d │ │ │ │ - addseq r7, ip, #220, 12 @ 0xdc00000 │ │ │ │ + addseq r7, ip, #252, 12 @ 0xfc00000 │ │ │ │ addeq r5, r0, #112, 4 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 32df0 <__cxa_atexit@plt+0x24c3c> │ │ │ │ addeq r5, r0, #80, 4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ @@ -37785,15 +37785,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 33088 <__cxa_atexit@plt+0x24ed4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ addeq r5, r0, #244, 2 @ 0x3d │ │ │ │ - addseq r7, ip, #252, 10 @ 0x3f000000 │ │ │ │ + addseq r7, ip, #28, 12 @ 0x1c00000 │ │ │ │ addeq r5, r0, #216, 2 @ 0x36 │ │ │ │ addeq r5, r0, #152, 2 @ 0x26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ @@ -37818,15 +37818,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 21958 <__cxa_atexit@plt+0x137a4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ addeq r5, r0, #88, 2 │ │ │ │ - addseq r7, ip, #96, 10 @ 0x18000000 │ │ │ │ + addseq r7, ip, #128, 10 @ 0x20000000 │ │ │ │ addeq r5, r0, #24, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 33148 <__cxa_atexit@plt+0x24f94> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 3314c <__cxa_atexit@plt+0x24f98> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -37835,15 +37835,15 @@ │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ b 21958 <__cxa_atexit@plt+0x137a4> │ │ │ │ addeq r5, r0, #0, 2 │ │ │ │ - addseq r7, ip, #8, 10 @ 0x2000000 │ │ │ │ + addseq r7, ip, #40, 10 @ 0xa000000 │ │ │ │ addeq r5, r0, #236 @ 0xec │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 32fe0 <__cxa_atexit@plt+0x24e2c> │ │ │ │ addeq r5, r0, #188 @ 0xbc │ │ │ │ andeq r0, r2, r5 │ │ │ │ @@ -37886,15 +37886,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 3321c <__cxa_atexit@plt+0x25068> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ addeq r5, r0, #96 @ 0x60 │ │ │ │ - addseq r7, ip, #104, 8 @ 0x68000000 │ │ │ │ + addseq r7, ip, #136, 8 @ 0x88000000 │ │ │ │ addeq r5, r0, #84 @ 0x54 │ │ │ │ addeq r5, r0, #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ @@ -37919,15 +37919,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 21958 <__cxa_atexit@plt+0x137a4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ addeq r4, r0, #196, 30 @ 0x310 │ │ │ │ - addseq r7, ip, #204, 6 @ 0x30000003 │ │ │ │ + addseq r7, ip, #236, 6 @ 0xb0000003 │ │ │ │ addeq r4, r0, #132, 30 @ 0x210 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 332dc <__cxa_atexit@plt+0x25128> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 332e0 <__cxa_atexit@plt+0x2512c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -37936,15 +37936,15 @@ │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ b 21958 <__cxa_atexit@plt+0x137a4> │ │ │ │ addeq r4, r0, #108, 30 @ 0x1b0 │ │ │ │ - addseq r7, ip, #116, 6 @ 0xd0000001 │ │ │ │ + addseq r7, ip, #148, 6 @ 0x50000002 │ │ │ │ addeq r4, r0, #104, 30 @ 0x1a0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 33174 <__cxa_atexit@plt+0x24fc0> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -37987,19 +37987,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - addseq r7, ip, #148, 4 @ 0x40000009 │ │ │ │ + addseq r7, ip, #180, 4 @ 0x4000000b │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - addseq r7, ip, #156, 4 @ 0xc0000009 │ │ │ │ + addseq r7, ip, #188, 4 @ 0xc000000b │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #100] @ 33434 <__cxa_atexit@plt+0x25280> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -38020,17 +38020,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - addseq r7, ip, #8, 4 @ 0x80000000 │ │ │ │ + addseq r7, ip, #40, 4 @ 0x80000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 33480 <__cxa_atexit@plt+0x252cc> │ │ │ │ @@ -38042,16 +38042,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r7, [r3, #4] │ │ │ │ vstr d0, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r7, ip, #160, 2 @ 0x28 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r7, ip, #192, 2 @ 0x30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3352c <__cxa_atexit@plt+0x25378> │ │ │ │ ldr r2, [pc, #156] @ 33548 <__cxa_atexit@plt+0x25394> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -38089,19 +38089,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - addseq r7, ip, #252 @ 0xfc │ │ │ │ + addseq r7, ip, #28, 2 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - addseq r7, ip, #4, 2 │ │ │ │ + addseq r7, ip, #36, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #100] @ 335cc <__cxa_atexit@plt+0x25418> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -38122,17 +38122,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - addseq r7, ip, #112 @ 0x70 │ │ │ │ + addseq r7, ip, #144 @ 0x90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 33618 <__cxa_atexit@plt+0x25464> │ │ │ │ @@ -38144,16 +38144,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r7, [r3, #4] │ │ │ │ vstr d0, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r7, ip, #8 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r7, ip, #40 @ 0x28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 33700 <__cxa_atexit@plt+0x2554c> │ │ │ │ ldr r3, [pc, #220] @ 33724 <__cxa_atexit@plt+0x25570> │ │ │ │ @@ -38208,21 +38208,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ addeq r4, r0, #160, 26 @ 0x2800 │ │ │ │ @ instruction: 0xfffffc68 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ - addseq r6, ip, #108, 30 @ 0x1b0 │ │ │ │ + addseq r6, ip, #140, 30 @ 0x230 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r1, [pc, #168] @ 33800 <__cxa_atexit@plt+0x2564c> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -38263,19 +38263,19 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffb78 │ │ │ │ @ instruction: 0xfffffd08 │ │ │ │ - addseq r6, ip, #116, 28 @ 0x740 │ │ │ │ + addseq r6, ip, #148, 28 @ 0x940 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 33884 <__cxa_atexit@plt+0x256d0> │ │ │ │ @@ -38299,18 +38299,18 @@ │ │ │ │ str r7, [r3, #32] │ │ │ │ str r0, [r3, #36] @ 0x24 │ │ │ │ str r3, [r3, #40] @ 0x28 │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffffac8 │ │ │ │ @ instruction: 0xfffffc58 │ │ │ │ - addseq r6, ip, #200, 26 @ 0x3200 │ │ │ │ + addseq r6, ip, #232, 26 @ 0x3a00 │ │ │ │ vldr d8, [r5] │ │ │ │ vldr d9, [r5, #16] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr sl, [r5, #24] │ │ │ │ add r5, r5, #28 │ │ │ │ b 338d0 <__cxa_atexit@plt+0x2571c> │ │ │ │ @@ -38367,15 +38367,15 @@ │ │ │ │ str r9, [r5, #-16] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ vstr d8, [r5, #-28] @ 0xffffffe4 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - addseq r6, ip, #52, 26 @ 0xd00 │ │ │ │ + addseq r6, ip, #84, 26 @ 0x1500 │ │ │ │ addeq r4, r0, #56, 22 @ 0xe000 │ │ │ │ andeq r0, r0, r7, ror #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #28] @ 339dc <__cxa_atexit@plt+0x25828> │ │ │ │ @@ -38430,15 +38430,15 @@ │ │ │ │ beq 33a84 <__cxa_atexit@plt+0x258d0> │ │ │ │ b 33b44 <__cxa_atexit@plt+0x25990> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - addseq r6, ip, #28, 24 @ 0x1c00 │ │ │ │ + addseq r6, ip, #60, 24 @ 0x3c00 │ │ │ │ andeq r0, r0, r8, asr #29 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r7, r7, #3 │ │ │ │ vldr d0, [r7] │ │ │ │ ldr r3, [pc, #68] @ 33af8 <__cxa_atexit@plt+0x25944> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ @@ -38516,17 +38516,17 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 33bf8 <__cxa_atexit@plt+0x25a44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - addseq r6, ip, #104, 20 @ 0x68000 │ │ │ │ - addseq r6, ip, #192, 20 @ 0xc0000 │ │ │ │ - addseq r6, ip, #204, 18 @ 0x330000 │ │ │ │ + addseq r6, ip, #136, 20 @ 0x88000 │ │ │ │ + addseq r6, ip, #224, 20 @ 0xe0000 │ │ │ │ + addseq r6, ip, #236, 18 @ 0x3b0000 │ │ │ │ andeq r0, r0, r5, ror #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r7, r7, #3 │ │ │ │ vldr s0, [r7] │ │ │ │ vcvt.f64.s32 d0, s0 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ vldr d1, [r5, #-20] @ 0xffffffec │ │ │ │ @@ -38537,16 +38537,16 @@ │ │ │ │ ldr r7, [pc, #24] @ 33c48 <__cxa_atexit@plt+0x25a94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ vcmp.f64 d1, d0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ addgt r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ - addseq r6, ip, #8, 20 @ 0x8000 │ │ │ │ - addseq r6, ip, #128, 18 @ 0x200000 │ │ │ │ + addseq r6, ip, #40, 20 @ 0x28000 │ │ │ │ + addseq r6, ip, #160, 18 @ 0x280000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #40 @ 0x28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 33cf0 <__cxa_atexit@plt+0x25b3c> │ │ │ │ ldr r3, [pc, #148] @ 33d00 <__cxa_atexit@plt+0x25b4c> │ │ │ │ @@ -38841,15 +38841,15 @@ │ │ │ │ vstr d8, [r5, #8] │ │ │ │ str sl, [r5, #16] │ │ │ │ str r9, [r5, #4] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ addeq r4, r0, #212, 6 @ 0x50000003 │ │ │ │ - addseq r6, ip, #204, 10 @ 0x33000000 │ │ │ │ + addseq r6, ip, #236, 10 @ 0x3b000000 │ │ │ │ andeq r0, r0, r6, ror #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #28] @ 34140 <__cxa_atexit@plt+0x25f8c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -38892,15 +38892,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 341c0 <__cxa_atexit@plt+0x2600c> │ │ │ │ b 34214 <__cxa_atexit@plt+0x26060> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - addseq r6, ip, #184, 8 @ 0xb8000000 │ │ │ │ + addseq r6, ip, #216, 8 @ 0xd8000000 │ │ │ │ andeq r0, r0, r7, asr #29 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 34208 <__cxa_atexit@plt+0x26054> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ @@ -38948,16 +38948,16 @@ │ │ │ │ addls r7, r7, #4 │ │ │ │ ldr r7, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - addseq r6, ip, #172, 6 @ 0xb0000002 │ │ │ │ - addseq r6, ip, #248, 6 @ 0xe0000003 │ │ │ │ + addseq r6, ip, #204, 6 @ 0x30000003 │ │ │ │ + addseq r6, ip, #24, 8 @ 0x18000000 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r7, r7, #3 │ │ │ │ vldr s0, [r7] │ │ │ │ vcvt.f64.s32 d0, s0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ vldr d1, [r5, #-16] │ │ │ │ @@ -38966,15 +38966,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 342f8 <__cxa_atexit@plt+0x26144> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ vcmp.f64 d1, d0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ addls r7, r7, #4 │ │ │ │ ldr r7, [r7] │ │ │ │ bx r0 │ │ │ │ - addseq r6, ip, #84, 6 @ 0x50000001 │ │ │ │ + addseq r6, ip, #116, 6 @ 0xd0000001 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 34398 <__cxa_atexit@plt+0x261e4> │ │ │ │ ldr r3, [pc, #140] @ 343a8 <__cxa_atexit@plt+0x261f4> │ │ │ │ @@ -39145,15 +39145,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 345c8 <__cxa_atexit@plt+0x26414> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - addseq r6, ip, #200, 2 @ 0x32 │ │ │ │ + addseq r6, ip, #232, 2 @ 0x3a │ │ │ │ addeq r3, r0, #8, 30 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -39169,23 +39169,23 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 34628 <__cxa_atexit@plt+0x26474> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - addseq r6, ip, #108, 2 │ │ │ │ + addseq r6, ip, #140, 2 @ 0x23 │ │ │ │ addeq r3, r0, #172, 28 @ 0xac0 │ │ │ │ - rsbeq r8, r6, #-570425344 @ 0xde000000 │ │ │ │ + rsbeq r8, r6, #10354688 @ 0x9e0000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - rsbeq r8, r6, #41943040 @ 0x2800000 │ │ │ │ + rsbeq r8, r6, #13238272 @ 0xca0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -39452,18 +39452,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ addeq r3, r0, #108, 20 @ 0x6c000 │ │ │ │ - addseq r5, ip, #48, 26 @ 0xc00 │ │ │ │ + addseq r5, ip, #80, 26 @ 0x1400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 34af0 <__cxa_atexit@plt+0x2693c> │ │ │ │ @@ -39478,16 +39478,16 @@ │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r0, r1, r2, r8} │ │ │ │ str r7, [r3, #24] │ │ │ │ sub r7, r6, #19 │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r5, ip, #160, 24 @ 0xa000 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r5, ip, #192, 24 @ 0xc000 │ │ │ │ addeq r3, r0, #236, 18 @ 0x3b0000 │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #12 │ │ │ │ cmp fp, r6 │ │ │ │ @@ -39550,23 +39550,23 @@ │ │ │ │ b 34c08 <__cxa_atexit@plt+0x26a54> │ │ │ │ ldr r7, [pc, #36] @ 34c2c <__cxa_atexit@plt+0x26a78> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ mov r3, #24 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ addeq r3, r0, #84, 18 @ 0x150000 │ │ │ │ - addseq r5, ip, #144, 20 @ 0x90000 │ │ │ │ - addseq r5, ip, #180, 22 @ 0x2d000 │ │ │ │ - addseq r5, ip, #164, 22 @ 0x29000 │ │ │ │ + addseq r5, ip, #176, 20 @ 0xb0000 │ │ │ │ + addseq r5, ip, #212, 22 @ 0x35000 │ │ │ │ + addseq r5, ip, #196, 22 @ 0x31000 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ addeq r3, r0, #160, 18 @ 0x280000 │ │ │ │ - addseq r5, ip, #220, 20 @ 0xdc000 │ │ │ │ - addseq r5, ip, #0, 24 │ │ │ │ + addseq r5, ip, #252, 20 @ 0xfc000 │ │ │ │ + addseq r5, ip, #32, 24 @ 0x2000 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ addeq r3, r0, #28, 18 @ 0x70000 │ │ │ │ addeq r3, r0, #172, 16 @ 0xac0000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -39596,19 +39596,19 @@ │ │ │ │ b 21958 <__cxa_atexit@plt+0x137a4> │ │ │ │ ldr r3, [pc, #36] @ 34ce4 <__cxa_atexit@plt+0x26b30> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ addeq r3, r0, #124, 16 @ 0x7c0000 │ │ │ │ - addseq r5, ip, #176, 18 @ 0x2c0000 │ │ │ │ - addseq r5, ip, #208, 20 @ 0xd0000 │ │ │ │ - addseq r5, ip, #192, 20 @ 0xc0000 │ │ │ │ + addseq r5, ip, #208, 18 @ 0x340000 │ │ │ │ + addseq r5, ip, #240, 20 @ 0xf0000 │ │ │ │ + addseq r5, ip, #224, 20 @ 0xe0000 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ addeq r3, r0, #8, 16 @ 0x80000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -39637,19 +39637,19 @@ │ │ │ │ b 21958 <__cxa_atexit@plt+0x137a4> │ │ │ │ ldr r3, [pc, #36] @ 34d88 <__cxa_atexit@plt+0x26bd4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ addeq r3, r0, #216, 14 @ 0x3600000 │ │ │ │ - addseq r5, ip, #12, 18 @ 0x30000 │ │ │ │ - addseq r5, ip, #44, 20 @ 0x2c000 │ │ │ │ - addseq r5, ip, #28, 20 @ 0x1c000 │ │ │ │ + addseq r5, ip, #44, 18 @ 0xb0000 │ │ │ │ + addseq r5, ip, #76, 20 @ 0x4c000 │ │ │ │ + addseq r5, ip, #60, 20 @ 0x3c000 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ addeq r3, r0, #108, 14 @ 0x1b00000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -39738,38 +39738,38 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 34f18 <__cxa_atexit@plt+0x26d64> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ addeq r3, r0, #176, 16 @ 0xb00000 │ │ │ │ - addseq r5, ip, #184, 12 @ 0xb800000 │ │ │ │ + addseq r5, ip, #216, 12 @ 0xd800000 │ │ │ │ addeq r3, r0, #104, 16 @ 0x680000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 34f58 <__cxa_atexit@plt+0x26da4> │ │ │ │ ldr r9, [pc, #36] @ 34f60 <__cxa_atexit@plt+0x26dac> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 34f64 <__cxa_atexit@plt+0x26db0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ addeq r3, r0, #80, 16 @ 0x500000 │ │ │ │ - addseq r5, ip, #108, 12 @ 0x6c00000 │ │ │ │ + addseq r5, ip, #140, 12 @ 0x8c00000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #44 @ 0x2c │ │ │ │ cmp fp, r7 │ │ │ │ bhi 34fa8 <__cxa_atexit@plt+0x26df4> │ │ │ │ ldr r7, [pc, #48] @ 34fb8 <__cxa_atexit@plt+0x26e04> │ │ │ │ @@ -39777,22 +39777,22 @@ │ │ │ │ str r7, [r5, #-4]! │ │ │ │ ldr r7, [pc, #40] @ 34fbc <__cxa_atexit@plt+0x26e08> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r3, [pc, #32] @ 34fc0 <__cxa_atexit@plt+0x26e0c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3efb48 <__cxa_atexit@plt+0x3e1994> │ │ │ │ + b 3c1f74 <__cxa_atexit@plt+0x3b3dc0> │ │ │ │ ldr r7, [pc, #20] @ 34fc4 <__cxa_atexit@plt+0x26e10> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - addseq r5, ip, #160, 14 @ 0x2800000 │ │ │ │ - addseq r5, ip, #152, 14 @ 0x2600000 │ │ │ │ + addseq r5, ip, #192, 14 @ 0x3000000 │ │ │ │ + addseq r5, ip, #184, 14 @ 0x2e00000 │ │ │ │ addeq r3, r0, #36, 16 @ 0x240000 │ │ │ │ addeq r3, r0, #244, 14 @ 0x3d00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -39805,15 +39805,15 @@ │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ b 1b15c <__cxa_atexit@plt+0xcfa8> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ addeq r3, r0, #140, 14 @ 0x2300000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ @@ -39834,15 +39834,15 @@ │ │ │ │ mov r8, r2 │ │ │ │ b 1b15c <__cxa_atexit@plt+0xcfa8> │ │ │ │ ldr r3, [pc, #24] @ 35094 <__cxa_atexit@plt+0x26ee0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ addeq r3, r0, #20, 14 @ 0x500000 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ @@ -39860,15 +39860,15 @@ │ │ │ │ str r1, [r8, #8] │ │ │ │ b 1b15c <__cxa_atexit@plt+0xcfa8> │ │ │ │ ldr r3, [pc, #24] @ 350fc <__cxa_atexit@plt+0x26f48> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, #6291456 @ 0x600000 │ │ │ │ orr r3, r3, #1073741824 @ 0x40000000 │ │ │ │ @@ -39969,18 +39969,18 @@ │ │ │ │ ldr r7, [r5] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - addseq r5, ip, #60, 10 @ 0xf000000 │ │ │ │ - addseq r5, ip, #88, 8 @ 0x58000000 │ │ │ │ + addseq r5, ip, #92, 10 @ 0x17000000 │ │ │ │ + addseq r5, ip, #120, 8 @ 0x78000000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 35340 <__cxa_atexit@plt+0x2718c> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -40010,17 +40010,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r5, ip, #128, 8 @ 0x80000000 │ │ │ │ - addseq r5, ip, #156, 6 @ 0x70000002 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r5, ip, #160, 8 @ 0xa0000000 │ │ │ │ + addseq r5, ip, #188, 6 @ 0xf0000002 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -40033,15 +40033,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 353ac <__cxa_atexit@plt+0x271f8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - addseq r5, ip, #240, 6 @ 0xc0000003 │ │ │ │ + addseq r5, ip, #16, 8 @ 0x10000000 │ │ │ │ addeq r3, r0, #84, 8 @ 0x54000000 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -40059,15 +40059,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 35414 <__cxa_atexit@plt+0x27260> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - addseq r5, ip, #132, 6 @ 0x10000002 │ │ │ │ + addseq r5, ip, #164, 6 @ 0x90000002 │ │ │ │ addeq r3, r0, #240, 6 @ 0xc0000003 │ │ │ │ addeq r3, r0, #176, 6 @ 0xc0000002 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #68 @ 0x44 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -40084,30 +40084,30 @@ │ │ │ │ str r7, [r5, #-8]! │ │ │ │ ldr r7, [pc, #72] @ 354ac <__cxa_atexit@plt+0x272f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r3, [pc, #64] @ 354b0 <__cxa_atexit@plt+0x272fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3efb48 <__cxa_atexit@plt+0x3e1994> │ │ │ │ + b 3c1f74 <__cxa_atexit@plt+0x3b3dc0> │ │ │ │ ldr r7, [pc, #36] @ 354a4 <__cxa_atexit@plt+0x272f0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 354a0 <__cxa_atexit@plt+0x272ec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ addeq r3, r0, #68, 6 @ 0x10000001 │ │ │ │ addeq r3, r0, #120, 6 @ 0xe0000001 │ │ │ │ @ instruction: 0xfffffb78 │ │ │ │ - addseq r5, ip, #208, 4 │ │ │ │ - addseq r5, ip, #200, 4 @ 0x8000000c │ │ │ │ + addseq r5, ip, #240, 4 │ │ │ │ + addseq r5, ip, #232, 4 @ 0x8000000e │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ vstr d8, [r5, #-16] │ │ │ │ vstr d9, [r5, #-8] │ │ │ │ sub r5, r5, #20 │ │ │ │ b 354d4 <__cxa_atexit@plt+0x27320> │ │ │ │ @ instruction: 0x0016fff0 │ │ │ │ @@ -40193,21 +40193,21 @@ │ │ │ │ ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #44] @ 35648 <__cxa_atexit@plt+0x27494> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #164 @ 0xa4 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ - addseq r5, ip, #148, 2 @ 0x25 │ │ │ │ - addseq r5, ip, #56, 2 │ │ │ │ - addseq r5, ip, #40, 2 │ │ │ │ - addseq r5, ip, #156 @ 0x9c │ │ │ │ - addseq r5, ip, #144 @ 0x90 │ │ │ │ - addseq r5, ip, #188, 2 @ 0x2f │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq r5, ip, #180, 2 @ 0x2d │ │ │ │ + addseq r5, ip, #88, 2 │ │ │ │ + addseq r5, ip, #72, 2 │ │ │ │ + addseq r5, ip, #188 @ 0xbc │ │ │ │ + addseq r5, ip, #176 @ 0xb0 │ │ │ │ + addseq r5, ip, #220, 2 @ 0x37 │ │ │ │ addeq r3, r0, #68, 4 @ 0x40000004 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ addeq r3, r0, #160, 2 @ 0x28 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #68 @ 0x44 │ │ │ │ @@ -40225,30 +40225,30 @@ │ │ │ │ str r7, [r5, #-8]! │ │ │ │ ldr r7, [pc, #72] @ 356e0 <__cxa_atexit@plt+0x2752c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r3, [pc, #64] @ 356e4 <__cxa_atexit@plt+0x27530> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3efb48 <__cxa_atexit@plt+0x3e1994> │ │ │ │ + b 3c1f74 <__cxa_atexit@plt+0x3b3dc0> │ │ │ │ ldr r7, [pc, #36] @ 356d8 <__cxa_atexit@plt+0x27524> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 356d4 <__cxa_atexit@plt+0x27520> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ addeq r3, r0, #16, 2 │ │ │ │ addeq r3, r0, #68, 2 │ │ │ │ @ instruction: 0xfffff944 │ │ │ │ - addseq r5, ip, #156 @ 0x9c │ │ │ │ - addseq r5, ip, #148 @ 0x94 │ │ │ │ + addseq r5, ip, #188 @ 0xbc │ │ │ │ + addseq r5, ip, #180 @ 0xb4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3576c <__cxa_atexit@plt+0x275b8> │ │ │ │ ldr r3, [pc, #116] @ 3577c <__cxa_atexit@plt+0x275c8> │ │ │ │ @@ -40365,22 +40365,22 @@ │ │ │ │ sub r7, r3, #19 │ │ │ │ mov r6, r3 │ │ │ │ bx r2 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ addeq r2, r0, #132, 30 @ 0x210 │ │ │ │ - addseq r4, ip, #216, 28 @ 0xd80 │ │ │ │ - addseq r4, ip, #52, 26 @ 0xd00 │ │ │ │ + addseq r4, ip, #248, 28 @ 0xf80 │ │ │ │ + addseq r4, ip, #84, 26 @ 0x1500 │ │ │ │ addeq r2, r0, #176, 30 @ 0x2c0 │ │ │ │ - addseq r4, ip, #24, 30 @ 0x60 │ │ │ │ - addseq r4, ip, #116, 26 @ 0x1d00 │ │ │ │ + addseq r4, ip, #56, 30 @ 0xe0 │ │ │ │ + addseq r4, ip, #148, 26 @ 0x2500 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldmib r5, {r0, r8, lr} │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -40417,40 +40417,40 @@ │ │ │ │ str r7, [r3, #16] │ │ │ │ str r8, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ sub r7, r6, #19 │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ addeq r2, r0, #168, 28 @ 0xa80 │ │ │ │ - addseq r4, ip, #252, 26 @ 0x3f00 │ │ │ │ - addseq r4, ip, #88, 24 @ 0x5800 │ │ │ │ + addseq r4, ip, #28, 28 @ 0x1c0 │ │ │ │ + addseq r4, ip, #120, 24 @ 0x7800 │ │ │ │ addeq r2, r0, #200, 28 @ 0xc80 │ │ │ │ - addseq r4, ip, #48, 28 @ 0x300 │ │ │ │ - addseq r4, ip, #140, 24 @ 0x8c00 │ │ │ │ - rsbeq r7, r6, #536870922 @ 0x2000000a │ │ │ │ + addseq r4, ip, #80, 28 @ 0x500 │ │ │ │ + addseq r4, ip, #172, 24 @ 0xac00 │ │ │ │ + rsbeq r7, r6, #102760448 @ 0x6200000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - rsbeq r7, r6, #536870925 @ 0x2000000d │ │ │ │ + rsbeq r7, r6, #153092096 @ 0x9200000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - rsbeq r7, r6, #335544320 @ 0x14000000 │ │ │ │ + rsbeq r7, r6, #206569472 @ 0xc500000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - rsbeq r7, r6, #-872415232 @ 0xcc000000 │ │ │ │ + rsbeq r7, r6, #254803968 @ 0xf300000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -40511,21 +40511,21 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ addeq r2, r0, #44, 26 @ 0xb00 │ │ │ │ addeq r2, r0, #148, 26 @ 0x2500 │ │ │ │ - addseq r4, ip, #168, 22 @ 0x2a000 │ │ │ │ - addseq r4, ip, #40, 22 @ 0xa000 │ │ │ │ - addseq r4, ip, #128, 24 @ 0x8000 │ │ │ │ + addseq r4, ip, #200, 22 @ 0x32000 │ │ │ │ + addseq r4, ip, #72, 22 @ 0x12000 │ │ │ │ + addseq r4, ip, #160, 24 @ 0xa000 │ │ │ │ addeq r2, r0, #216, 24 @ 0xd800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -40554,19 +40554,19 @@ │ │ │ │ str r3, [r3, #28] │ │ │ │ str r8, [r3, #32] │ │ │ │ str r0, [r3, #36] @ 0x24 │ │ │ │ sub r7, r6, #27 │ │ │ │ bx ip │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r4, ip, #212, 20 @ 0xd4000 │ │ │ │ - addseq r4, ip, #84, 20 @ 0x54000 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r4, ip, #244, 20 @ 0xf4000 │ │ │ │ + addseq r4, ip, #116, 20 @ 0x74000 │ │ │ │ addeq r2, r0, #140, 24 @ 0x8c00 │ │ │ │ - addseq r4, ip, #164, 22 @ 0x29000 │ │ │ │ + addseq r4, ip, #196, 22 @ 0x31000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 35cac <__cxa_atexit@plt+0x27af8> │ │ │ │ ldr lr, [pc, #184] @ 35cb4 <__cxa_atexit@plt+0x27b00> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -40613,18 +40613,18 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ sub r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - addseq r4, ip, #168, 18 @ 0x2a0000 │ │ │ │ + addseq r4, ip, #200, 18 @ 0x320000 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ - addseq r4, ip, #200, 20 @ 0xc8000 │ │ │ │ - addseq r4, ip, #8, 22 @ 0x2000 │ │ │ │ + addseq r4, ip, #232, 20 @ 0xe8000 │ │ │ │ + addseq r4, ip, #40, 22 @ 0xa000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #116] @ 35d4c <__cxa_atexit@plt+0x27b98> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -40651,16 +40651,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - addseq r4, ip, #40, 20 @ 0x28000 │ │ │ │ - addseq r4, ip, #84, 20 @ 0x54000 │ │ │ │ + addseq r4, ip, #72, 20 @ 0x48000 │ │ │ │ + addseq r4, ip, #116, 20 @ 0x74000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r7, r7, #3 │ │ │ │ vldr d0, [r7] │ │ │ │ vcmp.f64 d0, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ bpl 35d88 <__cxa_atexit@plt+0x27bd4> │ │ │ │ @@ -40678,16 +40678,16 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - addseq r4, ip, #184, 18 @ 0x2e0000 │ │ │ │ - addseq r4, ip, #220, 18 @ 0x370000 │ │ │ │ + addseq r4, ip, #216, 18 @ 0x360000 │ │ │ │ + addseq r4, ip, #252, 18 @ 0x3f0000 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 35e50 <__cxa_atexit@plt+0x27c9c> │ │ │ │ ldr r2, [pc, #148] @ 35e78 <__cxa_atexit@plt+0x27cc4> │ │ │ │ @@ -40721,21 +40721,21 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ eormi r0, r4, r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - addseq r4, ip, #196, 14 @ 0x3100000 │ │ │ │ - addseq r4, ip, #224, 14 @ 0x3800000 │ │ │ │ + addseq r4, ip, #228, 14 @ 0x3900000 │ │ │ │ + addseq r4, ip, #0, 16 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -40749,34 +40749,34 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r7, [r3, #4] │ │ │ │ vstr d0, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ eormi r0, r4, r0 │ │ │ │ - addseq r4, ip, #80, 14 @ 0x1400000 │ │ │ │ + addseq r4, ip, #112, 14 @ 0x1c00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 35f1c <__cxa_atexit@plt+0x27d68> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 35f24 <__cxa_atexit@plt+0x27d70> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3efab0 <__cxa_atexit@plt+0x3e18fc> │ │ │ │ + b 3c1edc <__cxa_atexit@plt+0x3b3d28> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r4, ip, #164, 12 @ 0xa400000 │ │ │ │ + addseq r4, ip, #196, 12 @ 0xc400000 │ │ │ │ addeq r2, r0, #4, 18 @ 0x10000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 35fa8 <__cxa_atexit@plt+0x27df4> │ │ │ │ @@ -40905,25 +40905,25 @@ │ │ │ │ mov r6, ip │ │ │ │ ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ mov r6, #124 @ 0x7c │ │ │ │ str r6, [r9, #828] @ 0x33c │ │ │ │ mov r4, r9 │ │ │ │ mov r6, ip │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ addeq r2, r0, #0, 16 │ │ │ │ - addseq r4, ip, #224, 12 @ 0xe000000 │ │ │ │ - addseq r4, ip, #100, 10 @ 0x19000000 │ │ │ │ + addseq r4, ip, #0, 14 │ │ │ │ + addseq r4, ip, #132, 10 @ 0x21000000 │ │ │ │ addeq r2, r0, #208, 14 @ 0x3400000 │ │ │ │ - addseq r4, ip, #144, 10 @ 0x24000000 │ │ │ │ - addseq r4, ip, #208, 12 @ 0xd000000 │ │ │ │ + addseq r4, ip, #176, 10 @ 0x2c000000 │ │ │ │ + addseq r4, ip, #240, 12 @ 0xf000000 │ │ │ │ @ instruction: 0xfffffb28 │ │ │ │ @ instruction: 0xfffffcfc │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ - addseq r4, ip, #64, 12 @ 0x4000000 │ │ │ │ + addseq r4, ip, #96, 12 @ 0x6000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 361e8 <__cxa_atexit@plt+0x28034> │ │ │ │ ldr r2, [pc, #96] @ 361f0 <__cxa_atexit@plt+0x2803c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -40948,62 +40948,62 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - addseq r4, ip, #24, 8 @ 0x18000000 │ │ │ │ + addseq r4, ip, #56, 8 @ 0x38000000 │ │ │ │ addeq r2, r0, #152, 12 @ 0x9800000 │ │ │ │ - addseq r4, ip, #168, 10 @ 0x2a000000 │ │ │ │ + addseq r4, ip, #200, 10 @ 0x32000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 36234 <__cxa_atexit@plt+0x28080> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #32] @ 36238 <__cxa_atexit@plt+0x28084> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #1 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ addeq r2, r0, #100, 12 @ 0x6400000 │ │ │ │ - addseq r4, ip, #96, 10 @ 0x18000000 │ │ │ │ + addseq r4, ip, #128, 10 @ 0x20000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3626c <__cxa_atexit@plt+0x280b8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 36274 <__cxa_atexit@plt+0x280c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3efab0 <__cxa_atexit@plt+0x3e18fc> │ │ │ │ + b 3c1edc <__cxa_atexit@plt+0x3b3d28> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r4, ip, #84, 6 @ 0x50000001 │ │ │ │ + addseq r4, ip, #116, 6 @ 0xd0000001 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 362a8 <__cxa_atexit@plt+0x280f4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 362b0 <__cxa_atexit@plt+0x280fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3efab0 <__cxa_atexit@plt+0x3e18fc> │ │ │ │ + b 3c1edc <__cxa_atexit@plt+0x3b3d28> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r4, ip, #24, 6 @ 0x60000000 │ │ │ │ + addseq r4, ip, #56, 6 @ 0xe0000000 │ │ │ │ addeq r2, r0, #160, 10 @ 0x28000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 36334 <__cxa_atexit@plt+0x28180> │ │ │ │ @@ -41125,24 +41125,24 @@ │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ mov r6, sl │ │ │ │ mov fp, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, #124 @ 0x7c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, sl │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ addeq r2, r0, #184, 8 @ 0xb8000000 │ │ │ │ addeq r2, r0, #124, 8 @ 0x7c000000 │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ - addseq r4, ip, #8, 4 @ 0x80000000 │ │ │ │ - addseq r4, ip, #76, 6 @ 0x30000001 │ │ │ │ - addseq r4, ip, #224, 2 @ 0x38 │ │ │ │ - addseq r4, ip, #196, 4 @ 0x4000000c │ │ │ │ + addseq r4, ip, #40, 4 @ 0x80000002 │ │ │ │ + addseq r4, ip, #108, 6 @ 0xb0000001 │ │ │ │ + addseq r4, ip, #0, 4 │ │ │ │ + addseq r4, ip, #228, 4 @ 0x4000000e │ │ │ │ addeq r2, r0, #168, 6 @ 0xa0000002 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 36598 <__cxa_atexit@plt+0x283e4> │ │ │ │ @@ -41190,21 +41190,21 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ addeq r2, r0, #20, 6 @ 0x50000000 │ │ │ │ addeq r2, r0, #128, 6 │ │ │ │ addeq r2, r0, #100, 6 @ 0x90000001 │ │ │ │ - addseq r4, ip, #56, 4 @ 0x80000003 │ │ │ │ - addseq r4, ip, #224, 2 @ 0x38 │ │ │ │ + addseq r4, ip, #88, 4 @ 0x80000005 │ │ │ │ + addseq r4, ip, #0, 4 │ │ │ │ addeq r2, r0, #180, 4 @ 0x4000000b │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -41231,19 +41231,19 @@ │ │ │ │ str r3, [r3, #28] │ │ │ │ str lr, [r3, #32] │ │ │ │ str r0, [r3, #36] @ 0x24 │ │ │ │ sub r7, r6, #27 │ │ │ │ bx ip │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ addeq r2, r0, #168, 4 @ 0x8000000a │ │ │ │ - addseq r4, ip, #104, 2 │ │ │ │ + addseq r4, ip, #136, 2 @ 0x22 │ │ │ │ addeq r2, r0, #108, 4 @ 0xc0000006 │ │ │ │ - addseq r4, ip, #12, 2 │ │ │ │ + addseq r4, ip, #44, 2 │ │ │ │ addeq r2, r0, #60, 4 @ 0xc0000003 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3672c <__cxa_atexit@plt+0x28578> │ │ │ │ @@ -41291,21 +41291,21 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ addeq r2, r0, #156, 2 @ 0x27 │ │ │ │ addeq r2, r0, #236, 2 @ 0x3b │ │ │ │ addeq r2, r0, #248, 2 @ 0x3e │ │ │ │ - addseq r4, ip, #168 @ 0xa8 │ │ │ │ - addseq r4, ip, #76 @ 0x4c │ │ │ │ + addseq r4, ip, #200 @ 0xc8 │ │ │ │ + addseq r4, ip, #108 @ 0x6c │ │ │ │ addeq r2, r0, #72, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -41332,19 +41332,19 @@ │ │ │ │ str r3, [r3, #28] │ │ │ │ str lr, [r3, #32] │ │ │ │ str r0, [r3, #36] @ 0x24 │ │ │ │ sub r7, r6, #27 │ │ │ │ bx ip │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ addeq r2, r0, #20, 2 │ │ │ │ - addseq r3, ip, #216, 30 @ 0x360 │ │ │ │ + addseq r3, ip, #248, 30 @ 0x3e0 │ │ │ │ addeq r2, r0, #0, 2 │ │ │ │ - addseq r3, ip, #120, 30 @ 0x1e0 │ │ │ │ + addseq r3, ip, #152, 30 @ 0x260 │ │ │ │ addeq r2, r0, #196 @ 0xc4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 368c0 <__cxa_atexit@plt+0x2870c> │ │ │ │ @@ -41392,21 +41392,21 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ addeq r2, r0, #36 @ 0x24 │ │ │ │ addeq r2, r0, #88 @ 0x58 │ │ │ │ addeq r2, r0, #128 @ 0x80 │ │ │ │ - addseq r3, ip, #24, 30 @ 0x60 │ │ │ │ - addseq r3, ip, #184, 28 @ 0xb80 │ │ │ │ + addseq r3, ip, #56, 30 @ 0xe0 │ │ │ │ + addseq r3, ip, #216, 28 @ 0xd80 │ │ │ │ addeq r1, r0, #208, 30 @ 0x340 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -41433,19 +41433,19 @@ │ │ │ │ str r3, [r3, #28] │ │ │ │ str lr, [r3, #32] │ │ │ │ str r0, [r3, #36] @ 0x24 │ │ │ │ sub r7, r6, #27 │ │ │ │ bx ip │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ addeq r1, r0, #128, 30 @ 0x200 │ │ │ │ - addseq r3, ip, #72, 28 @ 0x480 │ │ │ │ + addseq r3, ip, #104, 28 @ 0x680 │ │ │ │ addeq r1, r0, #136, 30 @ 0x220 │ │ │ │ - addseq r3, ip, #228, 26 @ 0x3900 │ │ │ │ + addseq r3, ip, #4, 28 @ 0x40 │ │ │ │ addeq r1, r0, #76, 30 @ 0x130 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 36a54 <__cxa_atexit@plt+0x288a0> │ │ │ │ @@ -41493,21 +41493,21 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ addeq r1, r0, #172, 28 @ 0xac0 │ │ │ │ addeq r1, r0, #196, 28 @ 0xc40 │ │ │ │ addeq r1, r0, #8, 30 │ │ │ │ - addseq r3, ip, #136, 26 @ 0x2200 │ │ │ │ - addseq r3, ip, #36, 26 @ 0x900 │ │ │ │ + addseq r3, ip, #168, 26 @ 0x2a00 │ │ │ │ + addseq r3, ip, #68, 26 @ 0x1100 │ │ │ │ addeq r1, r0, #88, 28 @ 0x580 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -41534,19 +41534,19 @@ │ │ │ │ str r3, [r3, #28] │ │ │ │ str lr, [r3, #32] │ │ │ │ str r0, [r3, #36] @ 0x24 │ │ │ │ sub r7, r6, #27 │ │ │ │ bx ip │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ addeq r1, r0, #236, 26 @ 0x3b00 │ │ │ │ - addseq r3, ip, #184, 24 @ 0xb800 │ │ │ │ + addseq r3, ip, #216, 24 @ 0xd800 │ │ │ │ addeq r1, r0, #16, 28 @ 0x100 │ │ │ │ - addseq r3, ip, #80, 24 @ 0x5000 │ │ │ │ + addseq r3, ip, #112, 24 @ 0x7000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 36b98 <__cxa_atexit@plt+0x289e4> │ │ │ │ ldr r2, [pc, #84] @ 36ba0 <__cxa_atexit@plt+0x289ec> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -41568,15 +41568,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - addseq r3, ip, #92, 20 @ 0x5c000 │ │ │ │ + addseq r3, ip, #124, 20 @ 0x7c000 │ │ │ │ addeq r1, r0, #28, 26 @ 0x700 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 36bd0 <__cxa_atexit@plt+0x28a1c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r2, r7, #3 │ │ │ │ @@ -41653,24 +41653,24 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #80 @ 0x50 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ addeq r1, r0, #72, 24 @ 0x4800 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ addeq r1, r0, #216, 24 @ 0xd800 │ │ │ │ - addseq r3, ip, #240, 20 @ 0xf0000 │ │ │ │ - addseq r3, ip, #56, 22 @ 0xe000 │ │ │ │ - addseq r3, ip, #200, 18 @ 0x320000 │ │ │ │ - addseq r3, ip, #32, 22 @ 0x8000 │ │ │ │ - addseq r3, ip, #152, 20 @ 0x98000 │ │ │ │ + addseq r3, ip, #16, 22 @ 0x4000 │ │ │ │ + addseq r3, ip, #88, 22 @ 0x16000 │ │ │ │ + addseq r3, ip, #232, 18 @ 0x3a0000 │ │ │ │ + addseq r3, ip, #64, 22 @ 0x10000 │ │ │ │ + addseq r3, ip, #184, 20 @ 0xb8000 │ │ │ │ addeq r1, r0, #232, 22 @ 0x3a000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #80 @ 0x50 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -41716,22 +41716,22 @@ │ │ │ │ str r8, [r3, #60] @ 0x3c │ │ │ │ str r3, [r3, #72] @ 0x48 │ │ │ │ sub r7, r6, #27 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ addeq r1, r0, #172, 22 @ 0x2b000 │ │ │ │ - addseq r3, ip, #196, 18 @ 0x310000 │ │ │ │ - addseq r3, ip, #12, 20 @ 0xc000 │ │ │ │ - addseq r3, ip, #156, 16 @ 0x9c0000 │ │ │ │ - addseq r3, ip, #244, 18 @ 0x3d0000 │ │ │ │ - addseq r3, ip, #108, 18 @ 0x1b0000 │ │ │ │ + addseq r3, ip, #228, 18 @ 0x390000 │ │ │ │ + addseq r3, ip, #44, 20 @ 0x2c000 │ │ │ │ + addseq r3, ip, #188, 16 @ 0xbc0000 │ │ │ │ + addseq r3, ip, #20, 20 @ 0x14000 │ │ │ │ + addseq r3, ip, #140, 18 @ 0x230000 │ │ │ │ addeq r1, r0, #12, 22 @ 0x3000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 36ec4 <__cxa_atexit@plt+0x28d10> │ │ │ │ @@ -41777,20 +41777,20 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ addeq r1, r0, #116, 20 @ 0x74000 │ │ │ │ addeq r1, r0, #208, 20 @ 0xd0000 │ │ │ │ - addseq r3, ip, #112, 14 @ 0x1c00000 │ │ │ │ - addseq r3, ip, #188, 16 @ 0xbc0000 │ │ │ │ + addseq r3, ip, #144, 14 @ 0x2400000 │ │ │ │ + addseq r3, ip, #220, 16 @ 0xdc0000 │ │ │ │ addeq r1, r0, #36, 20 @ 0x24000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -41812,18 +41812,18 @@ │ │ │ │ add r1, r3, #12 │ │ │ │ stm r1, {r0, r2, r8, r9, lr} │ │ │ │ str sl, [r3, #32] │ │ │ │ sub r7, r6, #27 │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r3, ip, #172, 12 @ 0xac00000 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r3, ip, #204, 12 @ 0xcc00000 │ │ │ │ addeq r1, r0, #228, 18 @ 0x390000 │ │ │ │ - addseq r3, ip, #240, 14 @ 0x3c00000 │ │ │ │ + addseq r3, ip, #16, 16 @ 0x100000 │ │ │ │ addeq r1, r0, #196, 18 @ 0x310000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 37078 <__cxa_atexit@plt+0x28ec4> │ │ │ │ @@ -41886,24 +41886,24 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #68 @ 0x44 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ addeq r1, r0, #232, 16 @ 0xe80000 │ │ │ │ addeq r1, r0, #136, 18 @ 0x220000 │ │ │ │ - addseq r3, ip, #180, 14 @ 0x2d00000 │ │ │ │ - addseq r3, ip, #228, 10 @ 0x39000000 │ │ │ │ + addseq r3, ip, #212, 14 @ 0x3500000 │ │ │ │ + addseq r3, ip, #4, 12 @ 0x400000 │ │ │ │ addeq r1, r0, #76, 18 @ 0x130000 │ │ │ │ - addseq r3, ip, #44, 14 @ 0xb00000 │ │ │ │ - addseq r3, ip, #12, 12 @ 0xc00000 │ │ │ │ - addseq r3, ip, #244, 12 @ 0xf400000 │ │ │ │ + addseq r3, ip, #76, 14 @ 0x1300000 │ │ │ │ + addseq r3, ip, #44, 12 @ 0x2c00000 │ │ │ │ + addseq r3, ip, #20, 14 @ 0x500000 │ │ │ │ addeq r1, r0, #136, 16 @ 0x880000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -41945,22 +41945,22 @@ │ │ │ │ str sl, [r3, #48] @ 0x30 │ │ │ │ str r3, [r3, #52] @ 0x34 │ │ │ │ sub r7, r6, #27 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ addeq r1, r0, #104, 16 @ 0x680000 │ │ │ │ addeq r1, r0, #84, 16 @ 0x540000 │ │ │ │ - addseq r3, ip, #140, 12 @ 0x8c00000 │ │ │ │ - addseq r3, ip, #184, 8 @ 0xb8000000 │ │ │ │ - addseq r3, ip, #12, 12 @ 0xc00000 │ │ │ │ - addseq r3, ip, #236, 8 @ 0xec000000 │ │ │ │ - addseq r3, ip, #212, 10 @ 0x35000000 │ │ │ │ + addseq r3, ip, #172, 12 @ 0xac00000 │ │ │ │ + addseq r3, ip, #216, 8 @ 0xd8000000 │ │ │ │ + addseq r3, ip, #44, 12 @ 0x2c00000 │ │ │ │ + addseq r3, ip, #12, 10 @ 0x3000000 │ │ │ │ + addseq r3, ip, #244, 10 @ 0x3d000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3721c <__cxa_atexit@plt+0x29068> │ │ │ │ ldr r2, [pc, #96] @ 37224 <__cxa_atexit@plt+0x29070> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -41985,62 +41985,62 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - addseq r3, ip, #228, 6 @ 0x90000003 │ │ │ │ + addseq r3, ip, #4, 8 @ 0x4000000 │ │ │ │ addeq r1, r0, #116, 14 @ 0x1d00000 │ │ │ │ - addseq r3, ip, #152, 10 @ 0x26000000 │ │ │ │ + addseq r3, ip, #184, 10 @ 0x2e000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 37268 <__cxa_atexit@plt+0x290b4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #32] @ 3726c <__cxa_atexit@plt+0x290b8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #1 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ addeq r1, r0, #64, 14 @ 0x1000000 │ │ │ │ - addseq r3, ip, #80, 10 @ 0x14000000 │ │ │ │ + addseq r3, ip, #112, 10 @ 0x1c000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 372a0 <__cxa_atexit@plt+0x290ec> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 372a8 <__cxa_atexit@plt+0x290f4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3efab0 <__cxa_atexit@plt+0x3e18fc> │ │ │ │ + b 3c1edc <__cxa_atexit@plt+0x3b3d28> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r3, ip, #32, 6 @ 0x80000000 │ │ │ │ + addseq r3, ip, #64, 6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 372dc <__cxa_atexit@plt+0x29128> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 372e4 <__cxa_atexit@plt+0x29130> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3efab0 <__cxa_atexit@plt+0x3e18fc> │ │ │ │ + b 3c1edc <__cxa_atexit@plt+0x3b3d28> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r3, ip, #228, 4 @ 0x4000000e │ │ │ │ + addseq r3, ip, #4, 6 @ 0x10000000 │ │ │ │ addeq r1, r0, #124, 12 @ 0x7c00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 37368 <__cxa_atexit@plt+0x291b4> │ │ │ │ @@ -42162,24 +42162,24 @@ │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ mov r6, sl │ │ │ │ mov fp, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, #124 @ 0x7c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, sl │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ addeq r1, r0, #148, 10 @ 0x25000000 │ │ │ │ addeq r1, r0, #88, 10 @ 0x16000000 │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ - addseq r3, ip, #212, 2 @ 0x35 │ │ │ │ - addseq r3, ip, #60, 6 @ 0xf0000000 │ │ │ │ - addseq r3, ip, #172, 2 @ 0x2b │ │ │ │ - addseq r3, ip, #144, 4 │ │ │ │ + addseq r3, ip, #244, 2 @ 0x3d │ │ │ │ + addseq r3, ip, #92, 6 @ 0x70000001 │ │ │ │ + addseq r3, ip, #204, 2 @ 0x33 │ │ │ │ + addseq r3, ip, #176, 4 │ │ │ │ addeq r1, r0, #132, 8 @ 0x84000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 375c4 <__cxa_atexit@plt+0x29410> │ │ │ │ @@ -42225,20 +42225,20 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ addeq r1, r0, #236, 6 @ 0xb0000003 │ │ │ │ addeq r1, r0, #72, 8 @ 0x48000000 │ │ │ │ - addseq r3, ip, #112 @ 0x70 │ │ │ │ - addseq r3, ip, #188, 2 @ 0x2f │ │ │ │ + addseq r3, ip, #144 @ 0x90 │ │ │ │ + addseq r3, ip, #220, 2 @ 0x37 │ │ │ │ addeq r1, r0, #156, 6 @ 0x70000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -42260,18 +42260,18 @@ │ │ │ │ add r1, r3, #12 │ │ │ │ stm r1, {r0, r2, r8, r9, lr} │ │ │ │ str sl, [r3, #32] │ │ │ │ sub r7, r6, #27 │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r2, ip, #172, 30 @ 0x2b0 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r2, ip, #204, 30 @ 0x330 │ │ │ │ addeq r1, r0, #92, 6 @ 0x70000001 │ │ │ │ - addseq r3, ip, #240 @ 0xf0 │ │ │ │ + addseq r3, ip, #16, 2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 37738 <__cxa_atexit@plt+0x29584> │ │ │ │ ldr r7, [pc, #188] @ 37760 <__cxa_atexit@plt+0x295ac> │ │ │ │ @@ -42318,20 +42318,20 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ addeq r1, r0, #128, 4 │ │ │ │ - addseq r3, ip, #200 @ 0xc8 │ │ │ │ - addseq r2, ip, #236, 28 @ 0xec0 │ │ │ │ - addseq r3, ip, #68 @ 0x44 │ │ │ │ + addseq r3, ip, #232 @ 0xe8 │ │ │ │ + addseq r2, ip, #12, 30 @ 0x30 │ │ │ │ + addseq r3, ip, #100 @ 0x64 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 377f4 <__cxa_atexit@plt+0x29640> │ │ │ │ @@ -42358,18 +42358,18 @@ │ │ │ │ str r3, [r3, #28] │ │ │ │ str lr, [r3, #32] │ │ │ │ str r0, [r3, #36] @ 0x24 │ │ │ │ sub r7, r6, #27 │ │ │ │ bx ip │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r2, ip, #244, 30 @ 0x3d0 │ │ │ │ - addseq r2, ip, #24, 28 @ 0x180 │ │ │ │ - addseq r2, ip, #116, 30 @ 0x1d0 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r3, ip, #20 │ │ │ │ + addseq r2, ip, #56, 28 @ 0x380 │ │ │ │ + addseq r2, ip, #148, 30 @ 0x250 │ │ │ │ addeq r1, r0, #172, 2 @ 0x2b │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 378bc <__cxa_atexit@plt+0x29708> │ │ │ │ @@ -42415,20 +42415,20 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ addeq r1, r0, #20, 2 │ │ │ │ addeq r1, r0, #112, 2 │ │ │ │ - addseq r2, ip, #120, 26 @ 0x1e00 │ │ │ │ - addseq r2, ip, #196, 28 @ 0xc40 │ │ │ │ + addseq r2, ip, #152, 26 @ 0x2600 │ │ │ │ + addseq r2, ip, #228, 28 @ 0xe40 │ │ │ │ addeq r1, r0, #196 @ 0xc4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -42450,18 +42450,18 @@ │ │ │ │ add r1, r3, #12 │ │ │ │ stm r1, {r0, r2, r8, r9, lr} │ │ │ │ str sl, [r3, #32] │ │ │ │ sub r7, r6, #27 │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r2, ip, #180, 24 @ 0xb400 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r2, ip, #212, 24 @ 0xd400 │ │ │ │ addeq r1, r0, #132 @ 0x84 │ │ │ │ - addseq r2, ip, #248, 26 @ 0x3e00 │ │ │ │ + addseq r2, ip, #24, 28 @ 0x180 │ │ │ │ addeq r1, r0, #120 @ 0x78 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 37a2c <__cxa_atexit@plt+0x29878> │ │ │ │ @@ -42490,15 +42490,15 @@ │ │ │ │ ldr r3, [pc, #76] @ 37a44 <__cxa_atexit@plt+0x29890> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #72] @ 37a48 <__cxa_atexit@plt+0x29894> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r8, sl │ │ │ │ - b 3efbf0 <__cxa_atexit@plt+0x3e1a3c> │ │ │ │ + b 3c201c <__cxa_atexit@plt+0x3b3e68> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @@ -42533,15 +42533,15 @@ │ │ │ │ ldr r3, [pc, #40] @ 37acc <__cxa_atexit@plt+0x29918> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #36] @ 37ad0 <__cxa_atexit@plt+0x2991c> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r7, [r5, #4] │ │ │ │ - b 3efbf0 <__cxa_atexit@plt+0x3e1a3c> │ │ │ │ + b 3c201c <__cxa_atexit@plt+0x3b3e68> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ addeq r0, r0, #84, 30 @ 0x150 │ │ │ │ addeq r0, r0, #36, 30 @ 0x90 │ │ │ │ @@ -42550,15 +42550,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 37b00 <__cxa_atexit@plt+0x2994c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #20] @ 37b04 <__cxa_atexit@plt+0x29950> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3efbf0 <__cxa_atexit@plt+0x3e1a3c> │ │ │ │ + b 3c201c <__cxa_atexit@plt+0x3b3e68> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ addeq r0, r0, #16, 30 @ 0x40 │ │ │ │ addeq r0, r0, #240, 28 @ 0xf00 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ @@ -42616,22 +42616,22 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #32 │ │ │ │ b 37bfc <__cxa_atexit@plt+0x29a48> │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ addeq r0, r0, #108, 28 @ 0x6c0 │ │ │ │ addeq r0, r0, #140, 28 @ 0x8c0 │ │ │ │ addeq r0, r0, #120, 28 @ 0x780 │ │ │ │ - addseq r2, ip, #116, 22 @ 0x1d000 │ │ │ │ - addseq r2, ip, #120, 22 @ 0x1e000 │ │ │ │ + addseq r2, ip, #148, 22 @ 0x25000 │ │ │ │ + addseq r2, ip, #152, 22 @ 0x26000 │ │ │ │ addeq r0, r0, #228, 28 @ 0xe40 │ │ │ │ - addseq r2, ip, #244, 22 @ 0x3d000 │ │ │ │ + addseq r2, ip, #20, 24 @ 0x1400 │ │ │ │ addeq r0, r0, #16, 28 @ 0x100 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 37cd4 <__cxa_atexit@plt+0x29b20> │ │ │ │ @@ -42660,15 +42660,15 @@ │ │ │ │ ldr r3, [pc, #76] @ 37cec <__cxa_atexit@plt+0x29b38> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #72] @ 37cf0 <__cxa_atexit@plt+0x29b3c> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r8, sl │ │ │ │ - b 3efbf0 <__cxa_atexit@plt+0x3e1a3c> │ │ │ │ + b 3c201c <__cxa_atexit@plt+0x3b3e68> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @@ -42703,15 +42703,15 @@ │ │ │ │ ldr r3, [pc, #40] @ 37d74 <__cxa_atexit@plt+0x29bc0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #36] @ 37d78 <__cxa_atexit@plt+0x29bc4> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r7, [r5, #4] │ │ │ │ - b 3efbf0 <__cxa_atexit@plt+0x3e1a3c> │ │ │ │ + b 3c201c <__cxa_atexit@plt+0x3b3e68> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ addeq r0, r0, #236, 24 @ 0xec00 │ │ │ │ addeq r0, r0, #188, 24 @ 0xbc00 │ │ │ │ @@ -42720,15 +42720,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 37da8 <__cxa_atexit@plt+0x29bf4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #20] @ 37dac <__cxa_atexit@plt+0x29bf8> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3efbf0 <__cxa_atexit@plt+0x3e1a3c> │ │ │ │ + b 3c201c <__cxa_atexit@plt+0x3b3e68> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ addeq r0, r0, #168, 24 @ 0xa800 │ │ │ │ addeq r0, r0, #136, 24 @ 0x8800 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ @@ -42786,22 +42786,22 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #32 │ │ │ │ b 37ea4 <__cxa_atexit@plt+0x29cf0> │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ addeq r0, r0, #4, 24 @ 0x400 │ │ │ │ addeq r0, r0, #228, 22 @ 0x39000 │ │ │ │ addeq r0, r0, #208, 22 @ 0x34000 │ │ │ │ - addseq r2, ip, #224, 14 @ 0x3800000 │ │ │ │ - addseq r2, ip, #208, 16 @ 0xd00000 │ │ │ │ + addseq r2, ip, #0, 16 │ │ │ │ + addseq r2, ip, #240, 16 @ 0xf00000 │ │ │ │ addeq r0, r0, #60, 24 @ 0x3c00 │ │ │ │ - addseq r2, ip, #76, 18 @ 0x130000 │ │ │ │ + addseq r2, ip, #108, 18 @ 0x1b0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 37f68 <__cxa_atexit@plt+0x29db4> │ │ │ │ ldr r2, [pc, #156] @ 37f84 <__cxa_atexit@plt+0x29dd0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -42839,19 +42839,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - addseq r2, ip, #192, 12 @ 0xc000000 │ │ │ │ + addseq r2, ip, #224, 12 @ 0xe000000 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - addseq r2, ip, #200, 12 @ 0xc800000 │ │ │ │ + addseq r2, ip, #232, 12 @ 0xe800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #100] @ 38008 <__cxa_atexit@plt+0x29e54> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -42872,17 +42872,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - addseq r2, ip, #52, 12 @ 0x3400000 │ │ │ │ + addseq r2, ip, #84, 12 @ 0x5400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 38054 <__cxa_atexit@plt+0x29ea0> │ │ │ │ @@ -42894,16 +42894,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r7, [r3, #4] │ │ │ │ vstr d0, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r2, ip, #204, 10 @ 0x33000000 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r2, ip, #236, 10 @ 0x3b000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3810c <__cxa_atexit@plt+0x29f58> │ │ │ │ ldr lr, [pc, #148] @ 38114 <__cxa_atexit@plt+0x29f60> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -42941,17 +42941,17 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ sub r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - addseq r2, ip, #36, 10 @ 0x9000000 │ │ │ │ - addseq r2, ip, #104, 12 @ 0x6800000 │ │ │ │ - addseq r2, ip, #156, 12 @ 0x9c00000 │ │ │ │ + addseq r2, ip, #68, 10 @ 0x11000000 │ │ │ │ + addseq r2, ip, #136, 12 @ 0x8800000 │ │ │ │ + addseq r2, ip, #188, 12 @ 0xbc00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r7, r7, #3 │ │ │ │ vldr d0, [r7] │ │ │ │ vcmp.f64 d0, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ bpl 38154 <__cxa_atexit@plt+0x29fa0> │ │ │ │ @@ -42969,46 +42969,46 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - addseq r2, ip, #236, 10 @ 0x3b000000 │ │ │ │ - addseq r2, ip, #16, 12 @ 0x1000000 │ │ │ │ + addseq r2, ip, #12, 12 @ 0xc00000 │ │ │ │ + addseq r2, ip, #48, 12 @ 0x3000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 381c0 <__cxa_atexit@plt+0x2a00c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 381c8 <__cxa_atexit@plt+0x2a014> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3efab0 <__cxa_atexit@plt+0x3e18fc> │ │ │ │ + b 3c1edc <__cxa_atexit@plt+0x3b3d28> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r2, ip, #0, 8 │ │ │ │ + addseq r2, ip, #32, 8 @ 0x20000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 381fc <__cxa_atexit@plt+0x2a048> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 38204 <__cxa_atexit@plt+0x2a050> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3efab0 <__cxa_atexit@plt+0x3e18fc> │ │ │ │ + b 3c1edc <__cxa_atexit@plt+0x3b3d28> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r2, ip, #196, 6 @ 0x10000003 │ │ │ │ + addseq r2, ip, #228, 6 @ 0x90000003 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 38284 <__cxa_atexit@plt+0x2a0d0> │ │ │ │ ldr r3, [pc, #108] @ 38294 <__cxa_atexit@plt+0x2a0e0> │ │ │ │ @@ -43128,22 +43128,22 @@ │ │ │ │ str r1, [r3, #120] @ 0x78 │ │ │ │ str r0, [r3, #124] @ 0x7c │ │ │ │ sub r7, r6, #27 │ │ │ │ ldr fp, [sp] │ │ │ │ bx ip │ │ │ │ mov r3, #128 @ 0x80 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffffbb4 │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ - addseq r2, ip, #228, 6 @ 0x90000003 │ │ │ │ + addseq r2, ip, #4, 8 @ 0x4000000 │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ + addseq r2, ip, #224, 4 │ │ │ │ addseq r2, ip, #192, 4 │ │ │ │ - addseq r2, ip, #160, 4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 38470 <__cxa_atexit@plt+0x2a2bc> │ │ │ │ ldr r3, [pc, #60] @ 38480 <__cxa_atexit@plt+0x2a2cc> │ │ │ │ @@ -43304,32 +43304,32 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 386fc <__cxa_atexit@plt+0x2a548> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ cmp r0, #0 │ │ │ │ beq 386f4 <__cxa_atexit@plt+0x2a540> │ │ │ │ ldr r3, [pc, #44] @ 38704 <__cxa_atexit@plt+0x2a550> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 38708 <__cxa_atexit@plt+0x2a554> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 3efad8 <__cxa_atexit@plt+0x3e1924> │ │ │ │ + b 3c1f04 <__cxa_atexit@plt+0x3b3d50> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ addeq r0, r0, #224, 10 @ 0x38000000 │ │ │ │ - addseq r1, ip, #236, 28 @ 0xec0 │ │ │ │ + addseq r1, ip, #12, 30 @ 0x30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 38778 <__cxa_atexit@plt+0x2a5c4> │ │ │ │ ldr r2, [pc, #88] @ 38780 <__cxa_atexit@plt+0x2a5cc> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -43352,31 +43352,31 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - addseq r1, ip, #196, 28 @ 0xc40 │ │ │ │ - addseq r1, ip, #88, 28 @ 0x580 │ │ │ │ + addseq r1, ip, #228, 28 @ 0xe40 │ │ │ │ + addseq r1, ip, #120, 28 @ 0x780 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 387c0 <__cxa_atexit@plt+0x2a60c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ 387c4 <__cxa_atexit@plt+0x2a610> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - addseq r1, ip, #20, 28 @ 0x140 │ │ │ │ - addseq r1, ip, #140, 28 @ 0x8c0 │ │ │ │ + addseq r1, ip, #52, 28 @ 0x340 │ │ │ │ + addseq r1, ip, #172, 28 @ 0xac0 │ │ │ │ addeq r0, r0, #24, 10 @ 0x6000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3888c <__cxa_atexit@plt+0x2a6d8> │ │ │ │ ldr lr, [pc, #172] @ 38894 <__cxa_atexit@plt+0x2a6e0> │ │ │ │ @@ -43421,15 +43421,15 @@ │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r0, [pc, #28] @ 388a4 <__cxa_atexit@plt+0x2a6f0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - addseq r1, ip, #188, 26 @ 0x2f00 │ │ │ │ + addseq r1, ip, #220, 26 @ 0x3700 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ addeq r0, r0, #108, 8 @ 0x6c000000 │ │ │ │ addeq r0, r0, #96, 8 @ 0x60000000 │ │ │ │ addeq r0, r0, #56, 8 @ 0x38000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ @@ -43521,16 +43521,16 @@ │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ addeq r0, r0, #40, 6 @ 0xa0000000 │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ - addseq r1, ip, #132, 26 @ 0x2100 │ │ │ │ - addseq r1, ip, #112, 26 @ 0x1c00 │ │ │ │ + addseq r1, ip, #164, 26 @ 0x2900 │ │ │ │ + addseq r1, ip, #144, 26 @ 0x2400 │ │ │ │ addeq r0, r0, #236, 4 @ 0xc000000e │ │ │ │ addeq r0, r0, #184, 4 @ 0x8000000b │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r6 │ │ │ │ sub r7, r5, #8 │ │ │ │ @@ -43600,16 +43600,16 @@ │ │ │ │ mov r8, lr │ │ │ │ bx r1 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ addeq r0, r0, #188, 2 @ 0x2f │ │ │ │ addeq r0, r0, #224, 2 @ 0x38 │ │ │ │ addeq r0, r0, #44, 4 @ 0xc0000002 │ │ │ │ @ instruction: 0xfffffc68 │ │ │ │ - addseq r1, ip, #148, 24 @ 0x9400 │ │ │ │ - addseq r1, ip, #128, 24 @ 0x8000 │ │ │ │ + addseq r1, ip, #180, 24 @ 0xb400 │ │ │ │ + addseq r1, ip, #160, 24 @ 0xa000 │ │ │ │ @ instruction: 0xfffffcd8 │ │ │ │ addeq r0, r0, #128, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ ldr ip, [r7, #3] │ │ │ │ @@ -43656,119 +43656,119 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r8, ip │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb58 │ │ │ │ addeq r0, r0, #12, 2 │ │ │ │ @ instruction: 0xfffffbdc │ │ │ │ - addseq r1, ip, #108, 22 @ 0x1b000 │ │ │ │ - addseq r1, ip, #88, 22 @ 0x16000 │ │ │ │ + addseq r1, ip, #140, 22 @ 0x23000 │ │ │ │ + addseq r1, ip, #120, 22 @ 0x1e000 │ │ │ │ addeq r0, r0, #212 @ 0xd4 │ │ │ │ addeq r0, r0, #172 @ 0xac │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 38a44 <__cxa_atexit@plt+0x2a890> │ │ │ │ addeq r0, r0, #148, 4 @ 0x40000009 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 38cbc <__cxa_atexit@plt+0x2ab08> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ cmp r0, #0 │ │ │ │ beq 38cb4 <__cxa_atexit@plt+0x2ab00> │ │ │ │ ldr r3, [pc, #44] @ 38cc4 <__cxa_atexit@plt+0x2ab10> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 38cc8 <__cxa_atexit@plt+0x2ab14> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 3efad8 <__cxa_atexit@plt+0x3e1924> │ │ │ │ + b 3c1f04 <__cxa_atexit@plt+0x3b3d50> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ addeq r0, r0, #28, 4 @ 0xc0000001 │ │ │ │ - addseq r1, ip, #44, 18 @ 0xb0000 │ │ │ │ + addseq r1, ip, #76, 18 @ 0x130000 │ │ │ │ addeq r0, r0, #76, 4 @ 0xc0000004 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 38d24 <__cxa_atexit@plt+0x2ab70> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ cmp r0, #0 │ │ │ │ beq 38d1c <__cxa_atexit@plt+0x2ab68> │ │ │ │ ldr r3, [pc, #44] @ 38d2c <__cxa_atexit@plt+0x2ab78> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 38d30 <__cxa_atexit@plt+0x2ab7c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 3efad8 <__cxa_atexit@plt+0x3e1924> │ │ │ │ + b 3c1f04 <__cxa_atexit@plt+0x3b3d50> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ addeq r0, r0, #236, 2 @ 0x3b │ │ │ │ - addseq r1, ip, #196, 16 @ 0xc40000 │ │ │ │ + addseq r1, ip, #228, 16 @ 0xe40000 │ │ │ │ addeq r0, r0, #4, 4 @ 0x40000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 38d8c <__cxa_atexit@plt+0x2abd8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ cmp r0, #0 │ │ │ │ beq 38d84 <__cxa_atexit@plt+0x2abd0> │ │ │ │ ldr r3, [pc, #44] @ 38d94 <__cxa_atexit@plt+0x2abe0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 38d98 <__cxa_atexit@plt+0x2abe4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 3efad8 <__cxa_atexit@plt+0x3e1924> │ │ │ │ + b 3c1f04 <__cxa_atexit@plt+0x3b3d50> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ addeq r0, r0, #20, 2 │ │ │ │ - addseq r1, ip, #92, 16 @ 0x5c0000 │ │ │ │ + addseq r1, ip, #124, 16 @ 0x7c0000 │ │ │ │ addeq r0, r0, #188, 2 @ 0x2f │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 38dd8 <__cxa_atexit@plt+0x2ac24> │ │ │ │ ldr r9, [pc, #36] @ 38de0 <__cxa_atexit@plt+0x2ac2c> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 38de4 <__cxa_atexit@plt+0x2ac30> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ addeq r0, r0, #164, 2 @ 0x29 │ │ │ │ - addseq r1, ip, #236, 14 @ 0x3b00000 │ │ │ │ + addseq r1, ip, #12, 16 @ 0xc0000 │ │ │ │ addeq r0, r0, #96, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 38e6c <__cxa_atexit@plt+0x2acb8> │ │ │ │ ldr r2, [pc, #108] @ 38e74 <__cxa_atexit@plt+0x2acc0> │ │ │ │ @@ -43797,15 +43797,15 @@ │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r0, [pc, #24] @ 38e80 <__cxa_atexit@plt+0x2accc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - addseq r1, ip, #160, 14 @ 0x2800000 │ │ │ │ + addseq r1, ip, #192, 14 @ 0x3000000 │ │ │ │ addeq r0, r0, #244 @ 0xf4 │ │ │ │ addeq r0, r0, #232 @ 0xe8 │ │ │ │ addeq r0, r0, #196 @ 0xc4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -43843,15 +43843,15 @@ │ │ │ │ b 38f40 <__cxa_atexit@plt+0x2ad8c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - addseq r1, ip, #180, 12 @ 0xb400000 │ │ │ │ + addseq r1, ip, #212, 12 @ 0xd400000 │ │ │ │ rsbseq pc, pc, #244, 30 @ 0x3d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 38fb8 <__cxa_atexit@plt+0x2ae04> │ │ │ │ ldr r3, [pc, #148] @ 38fe8 <__cxa_atexit@plt+0x2ae34> │ │ │ │ @@ -43888,20 +43888,20 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ rsbseq pc, pc, #112, 30 @ 0x1c0 │ │ │ │ rsbseq pc, pc, #100, 30 @ 0x190 │ │ │ │ - addseq r1, ip, #108, 12 @ 0x6c00000 │ │ │ │ + addseq r1, ip, #140, 12 @ 0x8c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #100] @ 39070 <__cxa_atexit@plt+0x2aebc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -43922,17 +43922,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - addseq r1, ip, #204, 10 @ 0x33000000 │ │ │ │ + addseq r1, ip, #236, 10 @ 0x3b000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 390bc <__cxa_atexit@plt+0x2af08> │ │ │ │ @@ -43944,16 +43944,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r7, [r3, #4] │ │ │ │ vstr d0, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r1, ip, #100, 10 @ 0x19000000 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r1, ip, #132, 10 @ 0x21000000 │ │ │ │ rsbseq pc, pc, #60, 28 @ 0x3c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 3911c <__cxa_atexit@plt+0x2af68> │ │ │ │ @@ -43970,15 +43970,15 @@ │ │ │ │ b 3913c <__cxa_atexit@plt+0x2af88> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - addseq r1, ip, #184, 8 @ 0xb8000000 │ │ │ │ + addseq r1, ip, #216, 8 @ 0xd8000000 │ │ │ │ rsbseq pc, pc, #216, 26 @ 0x3600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 391b4 <__cxa_atexit@plt+0x2b000> │ │ │ │ ldr r3, [pc, #148] @ 391e4 <__cxa_atexit@plt+0x2b030> │ │ │ │ @@ -44015,20 +44015,20 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ rsbseq pc, pc, #84, 26 @ 0x1500 │ │ │ │ rsbseq pc, pc, #72, 26 @ 0x1200 │ │ │ │ - addseq r1, ip, #112, 8 @ 0x70000000 │ │ │ │ + addseq r1, ip, #144, 8 @ 0x90000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #100] @ 3926c <__cxa_atexit@plt+0x2b0b8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -44049,17 +44049,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - addseq r1, ip, #208, 6 @ 0x40000003 │ │ │ │ + addseq r1, ip, #240, 6 @ 0xc0000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 392b8 <__cxa_atexit@plt+0x2b104> │ │ │ │ @@ -44071,16 +44071,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r7, [r3, #4] │ │ │ │ vstr d0, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r1, ip, #104, 6 @ 0xa0000001 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r1, ip, #136, 6 @ 0x20000002 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3930c <__cxa_atexit@plt+0x2b158> │ │ │ │ ldr r7, [pc, #52] @ 3931c <__cxa_atexit@plt+0x2b168> │ │ │ │ @@ -44089,22 +44089,22 @@ │ │ │ │ ldr r7, [pc, #44] @ 39320 <__cxa_atexit@plt+0x2b16c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r5, [pc, #36] @ 39324 <__cxa_atexit@plt+0x2b170> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 3efb48 <__cxa_atexit@plt+0x3e1994> │ │ │ │ + b 3c1f74 <__cxa_atexit@plt+0x3b3dc0> │ │ │ │ ldr r7, [pc, #20] @ 39328 <__cxa_atexit@plt+0x2b174> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - addseq r1, ip, #64, 8 @ 0x40000000 │ │ │ │ - addseq r1, ip, #56, 8 @ 0x38000000 │ │ │ │ + addseq r1, ip, #96, 8 @ 0x60000000 │ │ │ │ + addseq r1, ip, #88, 8 @ 0x58000000 │ │ │ │ rsbseq pc, pc, #136, 24 @ 0x8800 │ │ │ │ rsbseq pc, pc, #84, 24 @ 0x5400 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -44120,18 +44120,18 @@ │ │ │ │ ldr r3, [pc, #32] @ 39390 <__cxa_atexit@plt+0x2b1dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ mov r9, #8 │ │ │ │ b 1c328 <__cxa_atexit@plt+0xe174> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xfffffa48 │ │ │ │ - addseq r1, ip, #56, 8 @ 0x38000000 │ │ │ │ + addseq r1, ip, #88, 8 @ 0x58000000 │ │ │ │ rsbseq pc, pc, #216, 22 @ 0x36000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -44154,15 +44154,15 @@ │ │ │ │ str r2, [r1, #12]! │ │ │ │ stm r5, {r1, r7, sl} │ │ │ │ str lr, [sl, #24]! │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffffa34 │ │ │ │ @ instruction: 0xfffffb14 │ │ │ │ @ instruction: 0xfffffd08 │ │ │ │ rsbseq pc, pc, #116, 22 @ 0x1d000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -44194,15 +44194,15 @@ │ │ │ │ ldr r7, [pc, #100] @ 394fc <__cxa_atexit@plt+0x2b348> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r5, [pc, #92] @ 39500 <__cxa_atexit@plt+0x2b34c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r1 │ │ │ │ - b 3efb48 <__cxa_atexit@plt+0x3e1994> │ │ │ │ + b 3c1f74 <__cxa_atexit@plt+0x3b3dc0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #44] @ 394f4 <__cxa_atexit@plt+0x2b340> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -44214,16 +44214,16 @@ │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ rsbseq pc, pc, #196, 20 @ 0xc4000 │ │ │ │ rsbseq pc, pc, #232, 20 @ 0xe8000 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - addseq r1, ip, #156, 4 @ 0xc0000009 │ │ │ │ - addseq r1, ip, #148, 4 @ 0x40000009 │ │ │ │ + addseq r1, ip, #188, 4 @ 0xc000000b │ │ │ │ + addseq r1, ip, #180, 4 @ 0x4000000b │ │ │ │ rsbseq pc, pc, #144, 20 @ 0x90000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #96] @ 39578 <__cxa_atexit@plt+0x2b3c4> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ ldr sl, [r3, #4]! │ │ │ │ @@ -44239,24 +44239,24 @@ │ │ │ │ ldr r7, [pc, #52] @ 39580 <__cxa_atexit@plt+0x2b3cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r5, [pc, #44] @ 39584 <__cxa_atexit@plt+0x2b3d0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r2 │ │ │ │ - b 3efb48 <__cxa_atexit@plt+0x3e1994> │ │ │ │ + b 3c1f74 <__cxa_atexit@plt+0x3b3dc0> │ │ │ │ ldr r7, [pc, #28] @ 39588 <__cxa_atexit@plt+0x2b3d4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ - addseq r1, ip, #232, 2 @ 0x3a │ │ │ │ - addseq r1, ip, #224, 2 @ 0x38 │ │ │ │ + addseq r1, ip, #8, 4 @ 0x80000000 │ │ │ │ + addseq r1, ip, #0, 4 │ │ │ │ rsbseq pc, pc, #48, 20 @ 0x30000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov lr, fp │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ @@ -44295,18 +44295,18 @@ │ │ │ │ bx ip │ │ │ │ ldr r0, [pc, #32] @ 39650 <__cxa_atexit@plt+0x2b49c> │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r0, [r5, #-16]! │ │ │ │ mov fp, lr │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ - addseq r1, ip, #92 @ 0x5c │ │ │ │ - addseq r1, ip, #52 @ 0x34 │ │ │ │ - addseq r1, ip, #168, 2 @ 0x2a │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq r1, ip, #124 @ 0x7c │ │ │ │ + addseq r1, ip, #84 @ 0x54 │ │ │ │ + addseq r1, ip, #200, 2 @ 0x32 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -44344,18 +44344,18 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 39714 <__cxa_atexit@plt+0x2b560> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ - addseq r0, ip, #184, 30 @ 0x2e0 │ │ │ │ - addseq r0, ip, #112, 30 @ 0x1c0 │ │ │ │ - addseq r1, ip, #224 @ 0xe0 │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq r0, ip, #216, 30 @ 0x360 │ │ │ │ + addseq r0, ip, #144, 30 @ 0x240 │ │ │ │ + addseq r1, ip, #0, 2 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ rsbseq pc, pc, #140, 16 @ 0x8c0000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ sub r7, r5, #32 │ │ │ │ @@ -44385,15 +44385,15 @@ │ │ │ │ ldr r7, [pc, #104] @ 397fc <__cxa_atexit@plt+0x2b648> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r5, [pc, #96] @ 39800 <__cxa_atexit@plt+0x2b64c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r2 │ │ │ │ - b 3efb48 <__cxa_atexit@plt+0x3e1994> │ │ │ │ + b 3c1f74 <__cxa_atexit@plt+0x3b3dc0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #48] @ 397f4 <__cxa_atexit@plt+0x2b640> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -44406,42 +44406,42 @@ │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ rsbseq pc, pc, #196, 14 @ 0x3100000 │ │ │ │ rsbseq pc, pc, #236, 14 @ 0x3b00000 │ │ │ │ @ instruction: 0xfffffbb4 │ │ │ │ - addseq r0, ip, #160, 30 @ 0x280 │ │ │ │ - addseq r0, ip, #152, 30 @ 0x260 │ │ │ │ + addseq r0, ip, #192, 30 @ 0x300 │ │ │ │ + addseq r0, ip, #184, 30 @ 0x2e0 │ │ │ │ rsbseq pc, pc, #0, 16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 3985c <__cxa_atexit@plt+0x2b6a8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ cmp r0, #0 │ │ │ │ beq 39854 <__cxa_atexit@plt+0x2b6a0> │ │ │ │ ldr r3, [pc, #44] @ 39864 <__cxa_atexit@plt+0x2b6b0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 39868 <__cxa_atexit@plt+0x2b6b4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 3efb98 <__cxa_atexit@plt+0x3e19e4> │ │ │ │ + b 3c1fc4 <__cxa_atexit@plt+0x3b3e10> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rsbseq pc, pc, #192, 14 @ 0x3000000 │ │ │ │ - addseq r0, ip, #140, 26 @ 0x2300 │ │ │ │ + addseq r0, ip, #172, 26 @ 0x2b00 │ │ │ │ rsbseq pc, pc, #168, 14 @ 0x2a00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 398f0 <__cxa_atexit@plt+0x2b73c> │ │ │ │ ldr r2, [pc, #108] @ 398f8 <__cxa_atexit@plt+0x2b744> │ │ │ │ @@ -44470,15 +44470,15 @@ │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r0, [pc, #24] @ 39904 <__cxa_atexit@plt+0x2b750> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - addseq r0, ip, #28, 26 @ 0x700 │ │ │ │ + addseq r0, ip, #60, 26 @ 0xf00 │ │ │ │ rsbseq pc, pc, #60, 14 @ 0xf00000 │ │ │ │ rsbseq pc, pc, #48, 14 @ 0xc00000 │ │ │ │ rsbseq pc, pc, #12, 14 @ 0x300000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -44542,19 +44542,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ rsbseq pc, pc, #44, 12 @ 0x2c00000 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - addseq r0, ip, #236, 26 @ 0x3b00 │ │ │ │ + addseq r0, ip, #12, 28 @ 0xc0 │ │ │ │ rsbseq pc, pc, #228, 10 @ 0x39000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -44575,17 +44575,17 @@ │ │ │ │ stm lr, {r1, r2, r8} │ │ │ │ str r3, [r3, #28] │ │ │ │ str r7, [r3, #32] │ │ │ │ sub r7, r6, #19 │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ - addseq r0, ip, #52, 26 @ 0xd00 │ │ │ │ + addseq r0, ip, #84, 26 @ 0x1500 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -44602,17 +44602,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 39b10 <__cxa_atexit@plt+0x2b95c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - addseq r0, ip, #208, 24 @ 0xd000 │ │ │ │ + addseq r0, ip, #240, 24 @ 0xf000 │ │ │ │ rsbseq pc, pc, #56, 10 @ 0xe000000 │ │ │ │ - rsbeq r3, r6, #-1493172224 @ 0xa7000000 │ │ │ │ + rsbeq r3, r6, #6750208 @ 0x670000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -45133,15 +45133,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r2, [r5] │ │ │ │ stmib r5, {r1, lr} │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - addseq r0, ip, #196, 8 @ 0xc4000000 │ │ │ │ + addseq r0, ip, #228, 8 @ 0xe4000000 │ │ │ │ rsbseq pc, pc, #36 @ 0x24 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ andeq r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, pc, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -45193,17 +45193,17 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - addseq r0, ip, #236, 6 @ 0xb0000003 │ │ │ │ + addseq r0, ip, #12, 8 @ 0xc000000 │ │ │ │ rsbseq lr, pc, #52, 30 @ 0xd0 │ │ │ │ - rsbeq r2, r6, #2304 @ 0x900 │ │ │ │ + rsbeq r2, r6, #804 @ 0x324 │ │ │ │ andeq r0, r0, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -45499,15 +45499,15 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ add r5, r5, #8 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - addseq pc, fp, #224, 24 @ 0xe000 │ │ │ │ + addseq pc, fp, #0, 26 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ stm r5, {r3, r7} │ │ │ │ mov r7, fp │ │ │ │ b 3a8a4 <__cxa_atexit@plt+0x2c6f0> │ │ │ │ rsbseq pc, pc, #28, 8 @ 0x1c000000 │ │ │ │ @@ -45538,24 +45538,24 @@ │ │ │ │ ldr r1, [pc, #68] @ 3a9dc <__cxa_atexit@plt+0x2c828> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r9, [pc, #64] @ 3a9e0 <__cxa_atexit@plt+0x2c82c> │ │ │ │ add r9, pc, r9 │ │ │ │ str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r2, r3} │ │ │ │ mov r8, r3 │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ sub r5, r5, #16 │ │ │ │ ldr r7, [pc, #20] @ 3a9d8 <__cxa_atexit@plt+0x2c824> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - addseq pc, fp, #96, 24 @ 0x6000 │ │ │ │ + addseq pc, fp, #128, 24 @ 0x8000 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ rsbseq lr, pc, #196, 22 @ 0x31000 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ rsbseq pc, pc, #16, 2 │ │ │ │ rsbseq pc, pc, #100, 6 @ 0x90000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -45563,190 +45563,190 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r9, [pc, #20] @ 3aa18 <__cxa_atexit@plt+0x2c864> │ │ │ │ add r9, pc, r9 │ │ │ │ stm r5, {r2, r7} │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ rsbseq pc, pc, #172 @ 0xac │ │ │ │ rsbseq pc, pc, #28, 6 @ 0x70000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3aa4c <__cxa_atexit@plt+0x2c898> │ │ │ │ ldr r3, [pc, #52] @ 3aa70 <__cxa_atexit@plt+0x2c8bc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3efbf8 <__cxa_atexit@plt+0x3e1a44> │ │ │ │ + b 3c2024 <__cxa_atexit@plt+0x3b3e70> │ │ │ │ ldr r3, [pc, #20] @ 3aa68 <__cxa_atexit@plt+0x2c8b4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #16] @ 3aa6c <__cxa_atexit@plt+0x2c8b8> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ rsbseq lr, pc, #176, 30 @ 0x2c0 │ │ │ │ rsbseq pc, pc, #100 @ 0x64 │ │ │ │ rsbseq pc, pc, #180, 4 @ 0x4000000b │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3aaa4 <__cxa_atexit@plt+0x2c8f0> │ │ │ │ ldr r3, [pc, #52] @ 3aac8 <__cxa_atexit@plt+0x2c914> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3efbf8 <__cxa_atexit@plt+0x3e1a44> │ │ │ │ + b 3c2024 <__cxa_atexit@plt+0x3b3e70> │ │ │ │ ldr r3, [pc, #20] @ 3aac0 <__cxa_atexit@plt+0x2c90c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #16] @ 3aac4 <__cxa_atexit@plt+0x2c910> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ rsbseq lr, pc, #224, 28 @ 0xe00 │ │ │ │ rsbseq lr, pc, #104, 30 @ 0x1a0 │ │ │ │ rsbseq pc, pc, #76, 4 @ 0xc0000004 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3aafc <__cxa_atexit@plt+0x2c948> │ │ │ │ ldr r3, [pc, #52] @ 3ab20 <__cxa_atexit@plt+0x2c96c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3efbf8 <__cxa_atexit@plt+0x3e1a44> │ │ │ │ + b 3c2024 <__cxa_atexit@plt+0x3b3e70> │ │ │ │ ldr r3, [pc, #20] @ 3ab18 <__cxa_atexit@plt+0x2c964> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #16] @ 3ab1c <__cxa_atexit@plt+0x2c968> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ rsbseq lr, pc, #16, 28 @ 0x100 │ │ │ │ rsbseq lr, pc, #152, 28 @ 0x980 │ │ │ │ rsbseq pc, pc, #228, 2 @ 0x39 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3ab54 <__cxa_atexit@plt+0x2c9a0> │ │ │ │ ldr r3, [pc, #52] @ 3ab78 <__cxa_atexit@plt+0x2c9c4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3efbf8 <__cxa_atexit@plt+0x3e1a44> │ │ │ │ + b 3c2024 <__cxa_atexit@plt+0x3b3e70> │ │ │ │ ldr r3, [pc, #20] @ 3ab70 <__cxa_atexit@plt+0x2c9bc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #16] @ 3ab74 <__cxa_atexit@plt+0x2c9c0> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ rsbseq lr, pc, #64, 26 @ 0x1000 │ │ │ │ rsbseq lr, pc, #200, 26 @ 0x3200 │ │ │ │ rsbseq pc, pc, #124, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3abac <__cxa_atexit@plt+0x2c9f8> │ │ │ │ ldr r3, [pc, #52] @ 3abd0 <__cxa_atexit@plt+0x2ca1c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3efbf8 <__cxa_atexit@plt+0x3e1a44> │ │ │ │ + b 3c2024 <__cxa_atexit@plt+0x3b3e70> │ │ │ │ ldr r3, [pc, #20] @ 3abc8 <__cxa_atexit@plt+0x2ca14> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #16] @ 3abcc <__cxa_atexit@plt+0x2ca18> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ rsbseq lr, pc, #60, 24 @ 0x3c00 │ │ │ │ rsbseq lr, pc, #248, 24 @ 0xf800 │ │ │ │ rsbseq pc, pc, #20, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3ac04 <__cxa_atexit@plt+0x2ca50> │ │ │ │ ldr r3, [pc, #52] @ 3ac28 <__cxa_atexit@plt+0x2ca74> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3efbf8 <__cxa_atexit@plt+0x3e1a44> │ │ │ │ + b 3c2024 <__cxa_atexit@plt+0x3b3e70> │ │ │ │ ldr r3, [pc, #20] @ 3ac20 <__cxa_atexit@plt+0x2ca6c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #16] @ 3ac24 <__cxa_atexit@plt+0x2ca70> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ rsbseq lr, pc, #64, 22 @ 0x10000 │ │ │ │ rsbseq lr, pc, #244, 22 @ 0x3d000 │ │ │ │ rsbseq pc, pc, #172 @ 0xac │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3ac5c <__cxa_atexit@plt+0x2caa8> │ │ │ │ ldr r3, [pc, #52] @ 3ac80 <__cxa_atexit@plt+0x2cacc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3efbf8 <__cxa_atexit@plt+0x3e1a44> │ │ │ │ + b 3c2024 <__cxa_atexit@plt+0x3b3e70> │ │ │ │ ldr r3, [pc, #20] @ 3ac78 <__cxa_atexit@plt+0x2cac4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #16] @ 3ac7c <__cxa_atexit@plt+0x2cac8> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ rsbseq lr, pc, #216, 18 @ 0x360000 │ │ │ │ rsbseq lr, pc, #248, 20 @ 0xf8000 │ │ │ │ rsbseq lr, pc, #100, 18 @ 0x190000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3acb4 <__cxa_atexit@plt+0x2cb00> │ │ │ │ ldr r3, [pc, #52] @ 3acd8 <__cxa_atexit@plt+0x2cb24> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3efbf8 <__cxa_atexit@plt+0x3e1a44> │ │ │ │ + b 3c2024 <__cxa_atexit@plt+0x3b3e70> │ │ │ │ ldr r3, [pc, #20] @ 3acd0 <__cxa_atexit@plt+0x2cb1c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #16] @ 3acd4 <__cxa_atexit@plt+0x2cb20> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ rsbseq lr, pc, #44, 18 @ 0xb0000 │ │ │ │ rsbseq lr, pc, #144, 18 @ 0x240000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #40] @ 3ad14 <__cxa_atexit@plt+0x2cb60> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -45755,530 +45755,530 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r8, r1, #1 │ │ │ │ and r1, r7, #3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ cmp r1, #2 │ │ │ │ addeq r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 3efbf8 <__cxa_atexit@plt+0x3e1a44> │ │ │ │ + b 3c2024 <__cxa_atexit@plt+0x3b3e70> │ │ │ │ rsbseq lr, pc, #244, 16 @ 0xf40000 │ │ │ │ - addseq pc, fp, #216, 16 @ 0xd80000 │ │ │ │ + addseq pc, fp, #248, 16 @ 0xf80000 │ │ │ │ rsbseq lr, pc, #160, 26 @ 0x2800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3ad58 <__cxa_atexit@plt+0x2cba4> │ │ │ │ ldr r9, [pc, #36] @ 3ad60 <__cxa_atexit@plt+0x2cbac> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 3ad64 <__cxa_atexit@plt+0x2cbb0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rsbseq lr, pc, #136, 26 @ 0x2200 │ │ │ │ - addseq pc, fp, #108, 16 @ 0x6c0000 │ │ │ │ + addseq pc, fp, #140, 16 @ 0x8c0000 │ │ │ │ rsbseq lr, pc, #124, 26 @ 0x1f00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3ada4 <__cxa_atexit@plt+0x2cbf0> │ │ │ │ ldr r9, [pc, #36] @ 3adac <__cxa_atexit@plt+0x2cbf8> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 3adb0 <__cxa_atexit@plt+0x2cbfc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rsbseq lr, pc, #100, 26 @ 0x1900 │ │ │ │ - addseq pc, fp, #32, 16 @ 0x200000 │ │ │ │ + addseq pc, fp, #64, 16 @ 0x400000 │ │ │ │ rsbseq lr, pc, #28, 26 @ 0x700 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3adf0 <__cxa_atexit@plt+0x2cc3c> │ │ │ │ ldr r9, [pc, #36] @ 3adf8 <__cxa_atexit@plt+0x2cc44> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 3adfc <__cxa_atexit@plt+0x2cc48> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rsbseq lr, pc, #4, 26 @ 0x100 │ │ │ │ - addseq pc, fp, #212, 14 @ 0x3500000 │ │ │ │ + addseq pc, fp, #244, 14 @ 0x3d00000 │ │ │ │ rsbseq lr, pc, #12, 26 @ 0x300 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3ae3c <__cxa_atexit@plt+0x2cc88> │ │ │ │ ldr r9, [pc, #36] @ 3ae44 <__cxa_atexit@plt+0x2cc90> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 3ae48 <__cxa_atexit@plt+0x2cc94> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rsbseq lr, pc, #244, 24 @ 0xf400 │ │ │ │ - addseq pc, fp, #136, 14 @ 0x2200000 │ │ │ │ + addseq pc, fp, #168, 14 @ 0x2a00000 │ │ │ │ rsbseq lr, pc, #172, 24 @ 0xac00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3ae88 <__cxa_atexit@plt+0x2ccd4> │ │ │ │ ldr r9, [pc, #36] @ 3ae90 <__cxa_atexit@plt+0x2ccdc> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 3ae94 <__cxa_atexit@plt+0x2cce0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rsbseq lr, pc, #148, 24 @ 0x9400 │ │ │ │ - addseq pc, fp, #60, 14 @ 0xf00000 │ │ │ │ + addseq pc, fp, #92, 14 @ 0x1700000 │ │ │ │ rsbseq lr, pc, #236, 24 @ 0xec00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3aed4 <__cxa_atexit@plt+0x2cd20> │ │ │ │ ldr r9, [pc, #36] @ 3aedc <__cxa_atexit@plt+0x2cd28> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 3aee0 <__cxa_atexit@plt+0x2cd2c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rsbseq lr, pc, #212, 24 @ 0xd400 │ │ │ │ - addseq pc, fp, #240, 12 @ 0xf000000 │ │ │ │ + addseq pc, fp, #16, 14 @ 0x400000 │ │ │ │ rsbseq lr, pc, #140, 24 @ 0x8c00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3af20 <__cxa_atexit@plt+0x2cd6c> │ │ │ │ ldr r9, [pc, #36] @ 3af28 <__cxa_atexit@plt+0x2cd74> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 3af2c <__cxa_atexit@plt+0x2cd78> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rsbseq lr, pc, #116, 24 @ 0x7400 │ │ │ │ - addseq pc, fp, #164, 12 @ 0xa400000 │ │ │ │ + addseq pc, fp, #196, 12 @ 0xc400000 │ │ │ │ rsbseq lr, pc, #44, 24 @ 0x2c00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3af6c <__cxa_atexit@plt+0x2cdb8> │ │ │ │ ldr r9, [pc, #36] @ 3af74 <__cxa_atexit@plt+0x2cdc0> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 3af78 <__cxa_atexit@plt+0x2cdc4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rsbseq lr, pc, #20, 24 @ 0x1400 │ │ │ │ - addseq pc, fp, #88, 12 @ 0x5800000 │ │ │ │ + addseq pc, fp, #120, 12 @ 0x7800000 │ │ │ │ rsbseq lr, pc, #204, 22 @ 0x33000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3afb8 <__cxa_atexit@plt+0x2ce04> │ │ │ │ ldr r9, [pc, #36] @ 3afc0 <__cxa_atexit@plt+0x2ce0c> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 3afc4 <__cxa_atexit@plt+0x2ce10> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rsbseq lr, pc, #180, 22 @ 0x2d000 │ │ │ │ - addseq pc, fp, #12, 12 @ 0xc00000 │ │ │ │ + addseq pc, fp, #44, 12 @ 0x2c00000 │ │ │ │ rsbseq lr, pc, #108, 22 @ 0x1b000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3b004 <__cxa_atexit@plt+0x2ce50> │ │ │ │ ldr r9, [pc, #36] @ 3b00c <__cxa_atexit@plt+0x2ce58> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 3b010 <__cxa_atexit@plt+0x2ce5c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rsbseq lr, pc, #84, 22 @ 0x15000 │ │ │ │ - addseq pc, fp, #192, 10 @ 0x30000000 │ │ │ │ + addseq pc, fp, #224, 10 @ 0x38000000 │ │ │ │ rsbseq lr, pc, #12, 22 @ 0x3000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3b050 <__cxa_atexit@plt+0x2ce9c> │ │ │ │ ldr r9, [pc, #36] @ 3b058 <__cxa_atexit@plt+0x2cea4> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 3b05c <__cxa_atexit@plt+0x2cea8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rsbseq lr, pc, #244, 20 @ 0xf4000 │ │ │ │ - addseq pc, fp, #116, 10 @ 0x1d000000 │ │ │ │ + addseq pc, fp, #148, 10 @ 0x25000000 │ │ │ │ rsbseq lr, pc, #96, 22 @ 0x18000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3b09c <__cxa_atexit@plt+0x2cee8> │ │ │ │ ldr r9, [pc, #36] @ 3b0a4 <__cxa_atexit@plt+0x2cef0> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 3b0a8 <__cxa_atexit@plt+0x2cef4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rsbseq lr, pc, #72, 22 @ 0x12000 │ │ │ │ - addseq pc, fp, #40, 10 @ 0xa000000 │ │ │ │ + addseq pc, fp, #72, 10 @ 0x12000000 │ │ │ │ rsbseq lr, pc, #0, 22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3b0e8 <__cxa_atexit@plt+0x2cf34> │ │ │ │ ldr r9, [pc, #36] @ 3b0f0 <__cxa_atexit@plt+0x2cf3c> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 3b0f4 <__cxa_atexit@plt+0x2cf40> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rsbseq lr, pc, #232, 20 @ 0xe8000 │ │ │ │ - addseq pc, fp, #220, 8 @ 0xdc000000 │ │ │ │ + addseq pc, fp, #252, 8 @ 0xfc000000 │ │ │ │ rsbseq lr, pc, #160, 20 @ 0xa0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3b134 <__cxa_atexit@plt+0x2cf80> │ │ │ │ ldr r9, [pc, #36] @ 3b13c <__cxa_atexit@plt+0x2cf88> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 3b140 <__cxa_atexit@plt+0x2cf8c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rsbseq lr, pc, #136, 20 @ 0x88000 │ │ │ │ - addseq pc, fp, #144, 8 @ 0x90000000 │ │ │ │ + addseq pc, fp, #176, 8 @ 0xb0000000 │ │ │ │ rsbseq lr, pc, #204, 20 @ 0xcc000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3b180 <__cxa_atexit@plt+0x2cfcc> │ │ │ │ ldr r9, [pc, #36] @ 3b188 <__cxa_atexit@plt+0x2cfd4> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 3b18c <__cxa_atexit@plt+0x2cfd8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rsbseq lr, pc, #180, 20 @ 0xb4000 │ │ │ │ - addseq pc, fp, #68, 8 @ 0x44000000 │ │ │ │ + addseq pc, fp, #100, 8 @ 0x64000000 │ │ │ │ rsbseq lr, pc, #108, 20 @ 0x6c000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3b1cc <__cxa_atexit@plt+0x2d018> │ │ │ │ ldr r9, [pc, #36] @ 3b1d4 <__cxa_atexit@plt+0x2d020> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 3b1d8 <__cxa_atexit@plt+0x2d024> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rsbseq lr, pc, #84, 20 @ 0x54000 │ │ │ │ - addseq pc, fp, #248, 6 @ 0xe0000003 │ │ │ │ + addseq pc, fp, #24, 8 @ 0x18000000 │ │ │ │ rsbseq lr, pc, #12, 20 @ 0xc000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3b218 <__cxa_atexit@plt+0x2d064> │ │ │ │ ldr r9, [pc, #36] @ 3b220 <__cxa_atexit@plt+0x2d06c> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 3b224 <__cxa_atexit@plt+0x2d070> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rsbseq lr, pc, #244, 18 @ 0x3d0000 │ │ │ │ - addseq pc, fp, #172, 6 @ 0xb0000002 │ │ │ │ + addseq pc, fp, #204, 6 @ 0x30000003 │ │ │ │ rsbseq lr, pc, #172, 18 @ 0x2b0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3b264 <__cxa_atexit@plt+0x2d0b0> │ │ │ │ ldr r9, [pc, #36] @ 3b26c <__cxa_atexit@plt+0x2d0b8> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 3b270 <__cxa_atexit@plt+0x2d0bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rsbseq lr, pc, #148, 18 @ 0x250000 │ │ │ │ - addseq pc, fp, #96, 6 @ 0x80000001 │ │ │ │ + addseq pc, fp, #128, 6 │ │ │ │ rsbseq lr, pc, #196, 18 @ 0x310000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3b2b0 <__cxa_atexit@plt+0x2d0fc> │ │ │ │ ldr r9, [pc, #36] @ 3b2b8 <__cxa_atexit@plt+0x2d104> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 3b2bc <__cxa_atexit@plt+0x2d108> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rsbseq lr, pc, #172, 18 @ 0x2b0000 │ │ │ │ - addseq pc, fp, #20, 6 @ 0x50000000 │ │ │ │ + addseq pc, fp, #52, 6 @ 0xd0000000 │ │ │ │ rsbseq lr, pc, #100, 18 @ 0x190000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3b2fc <__cxa_atexit@plt+0x2d148> │ │ │ │ ldr r9, [pc, #36] @ 3b304 <__cxa_atexit@plt+0x2d150> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 3b308 <__cxa_atexit@plt+0x2d154> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rsbseq lr, pc, #76, 18 @ 0x130000 │ │ │ │ - addseq pc, fp, #200, 4 @ 0x8000000c │ │ │ │ + addseq pc, fp, #232, 4 @ 0x8000000e │ │ │ │ rsbseq lr, pc, #84, 18 @ 0x150000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3b348 <__cxa_atexit@plt+0x2d194> │ │ │ │ ldr r9, [pc, #36] @ 3b350 <__cxa_atexit@plt+0x2d19c> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 3b354 <__cxa_atexit@plt+0x2d1a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rsbseq lr, pc, #60, 18 @ 0xf0000 │ │ │ │ - addseq pc, fp, #124, 4 @ 0xc0000007 │ │ │ │ + addseq pc, fp, #156, 4 @ 0xc0000009 │ │ │ │ rsbseq lr, pc, #244, 16 @ 0xf40000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3b394 <__cxa_atexit@plt+0x2d1e0> │ │ │ │ ldr r9, [pc, #36] @ 3b39c <__cxa_atexit@plt+0x2d1e8> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 3b3a0 <__cxa_atexit@plt+0x2d1ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rsbseq lr, pc, #220, 16 @ 0xdc0000 │ │ │ │ - addseq pc, fp, #48, 4 │ │ │ │ + addseq pc, fp, #80, 4 │ │ │ │ rsbseq lr, pc, #228, 16 @ 0xe40000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3b3e0 <__cxa_atexit@plt+0x2d22c> │ │ │ │ ldr r9, [pc, #36] @ 3b3e8 <__cxa_atexit@plt+0x2d234> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 3b3ec <__cxa_atexit@plt+0x2d238> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rsbseq lr, pc, #204, 16 @ 0xcc0000 │ │ │ │ - addseq pc, fp, #228, 2 @ 0x39 │ │ │ │ + addseq pc, fp, #4, 4 @ 0x40000000 │ │ │ │ rsbseq lr, pc, #132, 16 @ 0x840000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3b42c <__cxa_atexit@plt+0x2d278> │ │ │ │ ldr r9, [pc, #36] @ 3b434 <__cxa_atexit@plt+0x2d280> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 3b438 <__cxa_atexit@plt+0x2d284> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rsbseq lr, pc, #108, 16 @ 0x6c0000 │ │ │ │ - addseq pc, fp, #152, 2 @ 0x26 │ │ │ │ + addseq pc, fp, #184, 2 @ 0x2e │ │ │ │ rsbseq lr, pc, #136, 16 @ 0x880000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3b478 <__cxa_atexit@plt+0x2d2c4> │ │ │ │ ldr r9, [pc, #36] @ 3b480 <__cxa_atexit@plt+0x2d2cc> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 3b484 <__cxa_atexit@plt+0x2d2d0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rsbseq lr, pc, #112, 16 @ 0x700000 │ │ │ │ - addseq pc, fp, #76, 2 │ │ │ │ + addseq pc, fp, #108, 2 │ │ │ │ rsbseq lr, pc, #40, 16 @ 0x280000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3b4c4 <__cxa_atexit@plt+0x2d310> │ │ │ │ ldr r9, [pc, #36] @ 3b4cc <__cxa_atexit@plt+0x2d318> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 3b4d0 <__cxa_atexit@plt+0x2d31c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rsbseq lr, pc, #16, 16 @ 0x100000 │ │ │ │ - addseq pc, fp, #0, 2 │ │ │ │ + addseq pc, fp, #32, 2 │ │ │ │ rsbseq lr, pc, #200, 14 @ 0x3200000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3b510 <__cxa_atexit@plt+0x2d35c> │ │ │ │ ldr r9, [pc, #36] @ 3b518 <__cxa_atexit@plt+0x2d364> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 3b51c <__cxa_atexit@plt+0x2d368> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rsbseq lr, pc, #176, 14 @ 0x2c00000 │ │ │ │ - addseq pc, fp, #180 @ 0xb4 │ │ │ │ + addseq pc, fp, #212 @ 0xd4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #84 @ 0x54 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3b564 <__cxa_atexit@plt+0x2d3b0> │ │ │ │ ldr r7, [pc, #52] @ 3b574 <__cxa_atexit@plt+0x2d3c0> │ │ │ │ @@ -46287,22 +46287,22 @@ │ │ │ │ str r8, [r5, #4] │ │ │ │ ldr r7, [pc, #40] @ 3b578 <__cxa_atexit@plt+0x2d3c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r3, [pc, #32] @ 3b57c <__cxa_atexit@plt+0x2d3c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3efb48 <__cxa_atexit@plt+0x3e1994> │ │ │ │ + b 3c1f74 <__cxa_atexit@plt+0x3b3dc0> │ │ │ │ ldr r7, [pc, #20] @ 3b580 <__cxa_atexit@plt+0x2d3cc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - addseq pc, fp, #228, 2 @ 0x39 │ │ │ │ - addseq pc, fp, #220, 2 @ 0x37 │ │ │ │ + addseq pc, fp, #4, 4 @ 0x40000000 │ │ │ │ + addseq pc, fp, #252, 2 @ 0x3f │ │ │ │ rsbseq lr, pc, #220, 18 @ 0x370000 │ │ │ │ rsbseq lr, pc, #168, 18 @ 0x2a0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ 3b5c8 <__cxa_atexit@plt+0x2d414> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ @@ -46310,28 +46310,28 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 3b5c0 <__cxa_atexit@plt+0x2d40c> │ │ │ │ ldr r3, [pc, #28] @ 3b5cc <__cxa_atexit@plt+0x2d418> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 3efb88 <__cxa_atexit@plt+0x3e19d4> │ │ │ │ + b 3c1fb4 <__cxa_atexit@plt+0x3b3e00> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ rsbseq lr, pc, #92, 18 @ 0x170000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3b5f4 <__cxa_atexit@plt+0x2d440> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 3efb88 <__cxa_atexit@plt+0x3e19d4> │ │ │ │ + b 3c1fb4 <__cxa_atexit@plt+0x3b3e00> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ rsbseq lr, pc, #52, 18 @ 0xd0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r7, #1 │ │ │ │ @@ -46351,15 +46351,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [pc, #56] @ 3b688 <__cxa_atexit@plt+0x2d4d4> │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r5, {r3, r8} │ │ │ │ str r7, [r5, #-8]! │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ sub r5, r5, #4 │ │ │ │ ldr r7, [pc, #16] @ 3b680 <__cxa_atexit@plt+0x2d4cc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @@ -46372,15 +46372,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 3b6b8 <__cxa_atexit@plt+0x2d504> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #20] @ 3b6bc <__cxa_atexit@plt+0x2d508> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ rsbseq lr, pc, #8, 8 @ 0x8000000 │ │ │ │ rsbseq lr, pc, #108, 16 @ 0x6c0000 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -46401,18 +46401,18 @@ │ │ │ │ b 1b15c <__cxa_atexit@plt+0xcfa8> │ │ │ │ ldr r3, [pc, #32] @ 3b738 <__cxa_atexit@plt+0x2d584> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #28] @ 3b73c <__cxa_atexit@plt+0x2d588> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ rsbseq lr, pc, #236, 4 @ 0xc000000e │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ rsbseq lr, pc, #36, 12 @ 0x2400000 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -46435,15 +46435,15 @@ │ │ │ │ mov r8, r2 │ │ │ │ b 1b15c <__cxa_atexit@plt+0xcfa8> │ │ │ │ ldr r3, [pc, #24] @ 3b7bc <__cxa_atexit@plt+0x2d608> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffd0c │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ rsbseq lr, pc, #172, 10 @ 0x2b000000 │ │ │ │ andeq r0, r0, r6, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ @@ -46461,15 +46461,15 @@ │ │ │ │ str r1, [r8, #8] │ │ │ │ b 1b15c <__cxa_atexit@plt+0xcfa8> │ │ │ │ ldr r3, [pc, #24] @ 3b824 <__cxa_atexit@plt+0x2d670> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xfffffca0 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ rsbseq lr, pc, #48, 10 @ 0xc000000 │ │ │ │ andeq r0, r0, r6, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ @@ -46491,15 +46491,15 @@ │ │ │ │ mov r8, r2 │ │ │ │ b 1b15c <__cxa_atexit@plt+0xcfa8> │ │ │ │ ldr r3, [pc, #24] @ 3b89c <__cxa_atexit@plt+0x2d6e8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ rsbseq lr, pc, #184, 8 @ 0xb8000000 │ │ │ │ andeq r0, r0, r9, lsr #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ @@ -46517,15 +46517,15 @@ │ │ │ │ str r1, [r8, #8] │ │ │ │ b 1b15c <__cxa_atexit@plt+0xcfa8> │ │ │ │ ldr r3, [pc, #24] @ 3b904 <__cxa_atexit@plt+0x2d750> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xfffffc0c │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ rsbseq lr, pc, #64, 8 @ 0x40000000 │ │ │ │ andeq r1, r0, r9, lsr #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #32] │ │ │ │ @@ -46629,31 +46629,31 @@ │ │ │ │ ldr fp, [sp, #8] │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #84] @ 3bb00 <__cxa_atexit@plt+0x2d94c> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #132 @ 0x84 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r2, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ ldr r2, [pc, #56] @ 3bafc <__cxa_atexit@plt+0x2d948> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #20 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r2, [r5, #32]! │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq lr, fp, #128, 24 @ 0x8000 │ │ │ │ - addseq lr, fp, #4, 26 @ 0x100 │ │ │ │ - addseq lr, fp, #176, 24 @ 0xb000 │ │ │ │ - addseq lr, fp, #8, 24 @ 0x800 │ │ │ │ - addseq lr, fp, #80, 24 @ 0x5000 │ │ │ │ - addseq lr, fp, #184, 22 @ 0x2e000 │ │ │ │ - addseq lr, fp, #8, 24 @ 0x800 │ │ │ │ - addseq lr, fp, #108, 22 @ 0x1b000 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq lr, fp, #160, 24 @ 0xa000 │ │ │ │ + addseq lr, fp, #36, 26 @ 0x900 │ │ │ │ + addseq lr, fp, #208, 24 @ 0xd000 │ │ │ │ + addseq lr, fp, #40, 24 @ 0x2800 │ │ │ │ + addseq lr, fp, #112, 24 @ 0x7000 │ │ │ │ + addseq lr, fp, #216, 22 @ 0x36000 │ │ │ │ + addseq lr, fp, #40, 24 @ 0x2800 │ │ │ │ + addseq lr, fp, #140, 22 @ 0x23000 │ │ │ │ strdeq r2, [r0], -r8 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ @ instruction: 0xffffeeb8 │ │ │ │ rsbseq lr, pc, #16, 8 @ 0x10000000 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -46675,18 +46675,18 @@ │ │ │ │ b 1b15c <__cxa_atexit@plt+0xcfa8> │ │ │ │ ldr r3, [pc, #32] @ 3bb80 <__cxa_atexit@plt+0x2d9cc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #28] @ 3bb84 <__cxa_atexit@plt+0x2d9d0> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0x000002b4 │ │ │ │ rsbseq sp, pc, #44, 28 @ 0x2c0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xfffff868 │ │ │ │ rsbseq lr, pc, #236, 2 @ 0x3b │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -46709,15 +46709,15 @@ │ │ │ │ mov r8, r2 │ │ │ │ b 1b15c <__cxa_atexit@plt+0xcfa8> │ │ │ │ ldr r3, [pc, #24] @ 3bc04 <__cxa_atexit@plt+0x2da50> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffff82c │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ rsbseq lr, pc, #116, 2 │ │ │ │ andeq r0, r0, r6, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ @@ -46735,15 +46735,15 @@ │ │ │ │ str r1, [r8, #8] │ │ │ │ b 1b15c <__cxa_atexit@plt+0xcfa8> │ │ │ │ ldr r3, [pc, #24] @ 3bc6c <__cxa_atexit@plt+0x2dab8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xfffff7c0 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ rsbseq lr, pc, #216 @ 0xd8 │ │ │ │ andeq r0, r0, r6, lsr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #20] │ │ │ │ @@ -46826,27 +46826,27 @@ │ │ │ │ ldr fp, [sp, #12] │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #68] @ 3be04 <__cxa_atexit@plt+0x2dc50> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r2, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ ldr r2, [pc, #40] @ 3be00 <__cxa_atexit@plt+0x2dc4c> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #20 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r2, [r5, #20]! │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq lr, fp, #20, 18 @ 0x50000 │ │ │ │ - addseq lr, fp, #184, 18 @ 0x2e0000 │ │ │ │ - addseq lr, fp, #72, 18 @ 0x120000 │ │ │ │ - addseq lr, fp, #188, 16 @ 0xbc0000 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq lr, fp, #52, 18 @ 0xd0000 │ │ │ │ + addseq lr, fp, #216, 18 @ 0x360000 │ │ │ │ + addseq lr, fp, #104, 18 @ 0x1a0000 │ │ │ │ + addseq lr, fp, #220, 16 @ 0xdc0000 │ │ │ │ andeq r1, r0, r4, ror #29 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ @ instruction: 0xffffeba4 │ │ │ │ rsbseq lr, pc, #248 @ 0xf8 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -46868,18 +46868,18 @@ │ │ │ │ b 1b15c <__cxa_atexit@plt+0xcfa8> │ │ │ │ ldr r3, [pc, #32] @ 3be84 <__cxa_atexit@plt+0x2dcd0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #28] @ 3be88 <__cxa_atexit@plt+0x2dcd4> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0x000002b4 │ │ │ │ rsbseq sp, pc, #176, 20 @ 0xb0000 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xfffff4cc │ │ │ │ rsbseq sp, pc, #252, 28 @ 0xfc0 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -46902,15 +46902,15 @@ │ │ │ │ mov r8, r2 │ │ │ │ b 1b15c <__cxa_atexit@plt+0xcfa8> │ │ │ │ ldr r3, [pc, #24] @ 3bf08 <__cxa_atexit@plt+0x2dd54> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffff490 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ rsbseq sp, pc, #132, 28 @ 0x840 │ │ │ │ andeq r0, r0, r6, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ @@ -46928,15 +46928,15 @@ │ │ │ │ str r1, [r8, #8] │ │ │ │ b 1b15c <__cxa_atexit@plt+0xcfa8> │ │ │ │ ldr r3, [pc, #24] @ 3bf70 <__cxa_atexit@plt+0x2ddbc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xfffff424 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ rsbseq sp, pc, #212, 26 @ 0x3500 │ │ │ │ andeq r0, r0, r6, lsr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #20] │ │ │ │ @@ -47019,27 +47019,27 @@ │ │ │ │ ldr fp, [sp, #12] │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #68] @ 3c108 <__cxa_atexit@plt+0x2df54> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r2, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ ldr r2, [pc, #40] @ 3c104 <__cxa_atexit@plt+0x2df50> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #20 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r2, [r5, #20]! │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq lr, fp, #16, 12 @ 0x1000000 │ │ │ │ - addseq lr, fp, #180, 12 @ 0xb400000 │ │ │ │ - addseq lr, fp, #68, 12 @ 0x4400000 │ │ │ │ - addseq lr, fp, #184, 10 @ 0x2e000000 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq lr, fp, #48, 12 @ 0x3000000 │ │ │ │ + addseq lr, fp, #212, 12 @ 0xd400000 │ │ │ │ + addseq lr, fp, #100, 12 @ 0x6400000 │ │ │ │ + addseq lr, fp, #216, 10 @ 0x36000000 │ │ │ │ andeq r1, r0, r0, ror #23 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ @ instruction: 0xffffe8a0 │ │ │ │ rsbseq sp, pc, #224, 26 @ 0x3800 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -47061,18 +47061,18 @@ │ │ │ │ b 1b15c <__cxa_atexit@plt+0xcfa8> │ │ │ │ ldr r3, [pc, #32] @ 3c188 <__cxa_atexit@plt+0x2dfd4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #28] @ 3c18c <__cxa_atexit@plt+0x2dfd8> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0x000002b4 │ │ │ │ rsbseq sp, pc, #52, 14 @ 0xd00000 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xfffff130 │ │ │ │ rsbseq sp, pc, #12, 24 @ 0xc00 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -47095,15 +47095,15 @@ │ │ │ │ mov r8, r2 │ │ │ │ b 1b15c <__cxa_atexit@plt+0xcfa8> │ │ │ │ ldr r3, [pc, #24] @ 3c20c <__cxa_atexit@plt+0x2e058> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffff0f4 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ rsbseq sp, pc, #148, 22 @ 0x25000 │ │ │ │ andeq r0, r0, r6, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ @@ -47121,15 +47121,15 @@ │ │ │ │ str r1, [r8, #8] │ │ │ │ b 1b15c <__cxa_atexit@plt+0xcfa8> │ │ │ │ ldr r3, [pc, #24] @ 3c274 <__cxa_atexit@plt+0x2e0c0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xfffff088 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ rsbseq sp, pc, #208, 20 @ 0xd0000 │ │ │ │ andeq r0, r0, r6, lsr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #20] │ │ │ │ @@ -47212,27 +47212,27 @@ │ │ │ │ ldr fp, [sp, #12] │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #68] @ 3c40c <__cxa_atexit@plt+0x2e258> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r2, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ ldr r2, [pc, #40] @ 3c408 <__cxa_atexit@plt+0x2e254> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #20 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r2, [r5, #20]! │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq lr, fp, #12, 6 @ 0x30000000 │ │ │ │ - addseq lr, fp, #176, 6 @ 0xc0000002 │ │ │ │ - addseq lr, fp, #64, 6 │ │ │ │ - addseq lr, fp, #180, 4 @ 0x4000000b │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq lr, fp, #44, 6 @ 0xb0000000 │ │ │ │ + addseq lr, fp, #208, 6 @ 0x40000003 │ │ │ │ + addseq lr, fp, #96, 6 @ 0x80000001 │ │ │ │ + addseq lr, fp, #212, 4 @ 0x4000000d │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ @ instruction: 0xffffe59c │ │ │ │ rsbseq sp, pc, #200, 20 @ 0xc8000 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -47254,18 +47254,18 @@ │ │ │ │ b 1b15c <__cxa_atexit@plt+0xcfa8> │ │ │ │ ldr r3, [pc, #32] @ 3c48c <__cxa_atexit@plt+0x2e2d8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #28] @ 3c490 <__cxa_atexit@plt+0x2e2dc> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r4, lsl r5 │ │ │ │ rsbseq sp, pc, #132, 6 @ 0x10000002 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xffffecfc │ │ │ │ rsbseq sp, pc, #64, 18 @ 0x100000 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -47288,15 +47288,15 @@ │ │ │ │ mov r8, r2 │ │ │ │ b 1b15c <__cxa_atexit@plt+0xcfa8> │ │ │ │ ldr r3, [pc, #24] @ 3c510 <__cxa_atexit@plt+0x2e35c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xffffecc0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ rsbseq sp, pc, #200, 16 @ 0xc80000 │ │ │ │ andeq r0, r0, r6, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ @@ -47314,15 +47314,15 @@ │ │ │ │ str r1, [r8, #8] │ │ │ │ b 1b15c <__cxa_atexit@plt+0xcfa8> │ │ │ │ ldr r3, [pc, #24] @ 3c578 <__cxa_atexit@plt+0x2e3c4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xffffec54 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ rsbseq sp, pc, #80, 16 @ 0x500000 │ │ │ │ andeq r0, r0, r6, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ @@ -47344,15 +47344,15 @@ │ │ │ │ mov r8, r2 │ │ │ │ b 1b15c <__cxa_atexit@plt+0xcfa8> │ │ │ │ ldr r3, [pc, #24] @ 3c5f0 <__cxa_atexit@plt+0x2e43c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xffffec2c │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ rsbseq sp, pc, #216, 14 @ 0x3600000 │ │ │ │ andeq r0, r0, r9, lsr #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ @@ -47370,15 +47370,15 @@ │ │ │ │ str r1, [r8, #8] │ │ │ │ b 1b15c <__cxa_atexit@plt+0xcfa8> │ │ │ │ ldr r3, [pc, #24] @ 3c658 <__cxa_atexit@plt+0x2e4a4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xffffebc0 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ rsbseq sp, pc, #92, 14 @ 0x1700000 │ │ │ │ andeq r0, r0, r9, lsr #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ @@ -47400,15 +47400,15 @@ │ │ │ │ mov r8, r2 │ │ │ │ b 1b15c <__cxa_atexit@plt+0xcfa8> │ │ │ │ ldr r3, [pc, #24] @ 3c6d0 <__cxa_atexit@plt+0x2e51c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xffffeb98 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ rsbseq sp, pc, #228, 12 @ 0xe400000 │ │ │ │ andeq r6, r0, ip, lsr #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ @@ -47426,15 +47426,15 @@ │ │ │ │ str r1, [r8, #8] │ │ │ │ b 1b15c <__cxa_atexit@plt+0xcfa8> │ │ │ │ ldr r3, [pc, #24] @ 3c738 <__cxa_atexit@plt+0x2e584> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xffffeb2c │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ rsbseq sp, pc, #12, 12 @ 0xc00000 │ │ │ │ andeq lr, r0, ip, lsr #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #44] @ 0x2c │ │ │ │ @@ -47554,30 +47554,30 @@ │ │ │ │ ldr fp, [sp, #8] │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #80] @ 3c970 <__cxa_atexit@plt+0x2e7bc> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #176 @ 0xb0 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r2, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ ldr r2, [pc, #52] @ 3c96c <__cxa_atexit@plt+0x2e7b8> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #20 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r2, [r5, #44]! @ 0x2c │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq sp, fp, #76, 28 @ 0x4c0 │ │ │ │ - addseq sp, fp, #208, 28 @ 0xd00 │ │ │ │ - addseq sp, fp, #124, 28 @ 0x7c0 │ │ │ │ - addseq sp, fp, #212, 26 @ 0x3500 │ │ │ │ - addseq sp, fp, #28, 28 @ 0x1c0 │ │ │ │ - addseq sp, fp, #132, 26 @ 0x2100 │ │ │ │ - addseq sp, fp, #216, 26 @ 0x3600 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq sp, fp, #108, 28 @ 0x6c0 │ │ │ │ + addseq sp, fp, #240, 28 @ 0xf00 │ │ │ │ + addseq sp, fp, #156, 28 @ 0x9c0 │ │ │ │ + addseq sp, fp, #244, 26 @ 0x3d00 │ │ │ │ + addseq sp, fp, #60, 28 @ 0x3c0 │ │ │ │ + addseq sp, fp, #164, 26 @ 0x2900 │ │ │ │ + addseq sp, fp, #248, 26 @ 0x3e00 │ │ │ │ andeq r1, r0, r4, lsl #7 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ @ instruction: 0xffffe044 │ │ │ │ rsbseq sp, pc, #80, 10 @ 0x14000000 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -47599,18 +47599,18 @@ │ │ │ │ b 1b15c <__cxa_atexit@plt+0xcfa8> │ │ │ │ ldr r3, [pc, #32] @ 3c9f0 <__cxa_atexit@plt+0x2e83c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #28] @ 3c9f4 <__cxa_atexit@plt+0x2e840> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ rsbseq ip, pc, #124, 26 @ 0x1f00 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xffffe6b4 │ │ │ │ rsbseq sp, pc, #0, 8 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -47633,15 +47633,15 @@ │ │ │ │ mov r8, r2 │ │ │ │ b 1b15c <__cxa_atexit@plt+0xcfa8> │ │ │ │ ldr r3, [pc, #24] @ 3ca74 <__cxa_atexit@plt+0x2e8c0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xffffe678 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ rsbseq sp, pc, #136, 6 @ 0x20000002 │ │ │ │ andeq r0, r0, r6, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ @@ -47659,15 +47659,15 @@ │ │ │ │ str r1, [r8, #8] │ │ │ │ b 1b15c <__cxa_atexit@plt+0xcfa8> │ │ │ │ ldr r3, [pc, #24] @ 3cadc <__cxa_atexit@plt+0x2e928> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xffffe60c │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ rsbseq sp, pc, #12, 6 @ 0x30000000 │ │ │ │ andeq r0, r0, r6, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ @@ -47689,15 +47689,15 @@ │ │ │ │ mov r8, r2 │ │ │ │ b 1b15c <__cxa_atexit@plt+0xcfa8> │ │ │ │ ldr r3, [pc, #24] @ 3cb54 <__cxa_atexit@plt+0x2e9a0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xffffe5e4 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ rsbseq sp, pc, #148, 4 @ 0x40000009 │ │ │ │ andeq r0, r0, r9, lsr #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ @@ -47715,15 +47715,15 @@ │ │ │ │ str r1, [r8, #8] │ │ │ │ b 1b15c <__cxa_atexit@plt+0xcfa8> │ │ │ │ ldr r3, [pc, #24] @ 3cbbc <__cxa_atexit@plt+0x2ea08> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xffffe578 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ rsbseq sp, pc, #136, 2 @ 0x22 │ │ │ │ andeq r1, r0, r9, lsr #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #32] │ │ │ │ @@ -47827,31 +47827,31 @@ │ │ │ │ ldr fp, [sp, #8] │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #84] @ 3cdb8 <__cxa_atexit@plt+0x2ec04> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #132 @ 0x84 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r2, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ ldr r2, [pc, #56] @ 3cdb4 <__cxa_atexit@plt+0x2ec00> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #20 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r2, [r5, #32]! │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq sp, fp, #200, 18 @ 0x320000 │ │ │ │ - addseq sp, fp, #76, 20 @ 0x4c000 │ │ │ │ - addseq sp, fp, #248, 18 @ 0x3e0000 │ │ │ │ - addseq sp, fp, #80, 18 @ 0x140000 │ │ │ │ - addseq sp, fp, #152, 18 @ 0x260000 │ │ │ │ - addseq sp, fp, #0, 18 │ │ │ │ - addseq sp, fp, #80, 18 @ 0x140000 │ │ │ │ - addseq sp, fp, #180, 16 @ 0xb40000 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq sp, fp, #232, 18 @ 0x3a0000 │ │ │ │ + addseq sp, fp, #108, 20 @ 0x6c000 │ │ │ │ + addseq sp, fp, #24, 20 @ 0x18000 │ │ │ │ + addseq sp, fp, #112, 18 @ 0x1c0000 │ │ │ │ + addseq sp, fp, #184, 18 @ 0x2e0000 │ │ │ │ + addseq sp, fp, #32, 18 @ 0x80000 │ │ │ │ + addseq sp, fp, #112, 18 @ 0x1c0000 │ │ │ │ + addseq sp, fp, #212, 16 @ 0xd40000 │ │ │ │ andeq r0, r0, r0, asr #30 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ @ instruction: 0xffffdc00 │ │ │ │ rsbseq sp, pc, #244 @ 0xf4 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -47873,18 +47873,18 @@ │ │ │ │ b 1b15c <__cxa_atexit@plt+0xcfa8> │ │ │ │ ldr r3, [pc, #32] @ 3ce38 <__cxa_atexit@plt+0x2ec84> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #28] @ 3ce3c <__cxa_atexit@plt+0x2ec88> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r8, ror #14 │ │ │ │ rsbseq ip, pc, #36, 16 @ 0x240000 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xffffe0a4 │ │ │ │ rsbseq sp, pc, #12 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -47907,15 +47907,15 @@ │ │ │ │ mov r8, r2 │ │ │ │ b 1b15c <__cxa_atexit@plt+0xcfa8> │ │ │ │ ldr r3, [pc, #24] @ 3cebc <__cxa_atexit@plt+0x2ed08> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xffffe068 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ rsbseq ip, pc, #148, 30 @ 0x250 │ │ │ │ andeq r0, r0, r6, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ @@ -47933,15 +47933,15 @@ │ │ │ │ str r1, [r8, #8] │ │ │ │ b 1b15c <__cxa_atexit@plt+0xcfa8> │ │ │ │ ldr r3, [pc, #24] @ 3cf24 <__cxa_atexit@plt+0x2ed70> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xffffdffc │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ rsbseq ip, pc, #28, 30 @ 0x70 │ │ │ │ andeq r0, r0, r6, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ @@ -47963,15 +47963,15 @@ │ │ │ │ mov r8, r2 │ │ │ │ b 1b15c <__cxa_atexit@plt+0xcfa8> │ │ │ │ ldr r3, [pc, #24] @ 3cf9c <__cxa_atexit@plt+0x2ede8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xffffdfd4 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ rsbseq ip, pc, #164, 28 @ 0xa40 │ │ │ │ andeq r0, r0, r9, lsr #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ @@ -47989,15 +47989,15 @@ │ │ │ │ str r1, [r8, #8] │ │ │ │ b 1b15c <__cxa_atexit@plt+0xcfa8> │ │ │ │ ldr r3, [pc, #24] @ 3d004 <__cxa_atexit@plt+0x2ee50> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xffffdf68 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ rsbseq ip, pc, #44, 28 @ 0x2c0 │ │ │ │ andeq r0, r0, r9, lsr #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ @@ -48019,15 +48019,15 @@ │ │ │ │ mov r8, r2 │ │ │ │ b 1b15c <__cxa_atexit@plt+0xcfa8> │ │ │ │ ldr r3, [pc, #24] @ 3d07c <__cxa_atexit@plt+0x2eec8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xffffdf40 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ rsbseq ip, pc, #180, 26 @ 0x2d00 │ │ │ │ andeq r6, r0, ip, lsr #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ @@ -48045,15 +48045,15 @@ │ │ │ │ str r1, [r8, #8] │ │ │ │ b 1b15c <__cxa_atexit@plt+0xcfa8> │ │ │ │ ldr r3, [pc, #24] @ 3d0e4 <__cxa_atexit@plt+0x2ef30> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xffffded4 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ rsbseq ip, pc, #60, 26 @ 0xf00 │ │ │ │ andeq r6, r0, ip, lsr #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ @@ -48075,15 +48075,15 @@ │ │ │ │ mov r8, r2 │ │ │ │ b 1b15c <__cxa_atexit@plt+0xcfa8> │ │ │ │ ldr r3, [pc, #24] @ 3d15c <__cxa_atexit@plt+0x2efa8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xffffdeac │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ rsbseq ip, pc, #196, 24 @ 0xc400 │ │ │ │ andeq r6, r3, pc, lsr #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ @@ -48101,15 +48101,15 @@ │ │ │ │ str r1, [r8, #8] │ │ │ │ b 1b15c <__cxa_atexit@plt+0xcfa8> │ │ │ │ ldr r3, [pc, #24] @ 3d1c4 <__cxa_atexit@plt+0x2f010> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xffffde40 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ rsbseq ip, pc, #72, 24 @ 0x4800 │ │ │ │ andeq r6, r3, pc, lsr #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ @@ -48131,15 +48131,15 @@ │ │ │ │ mov r8, r2 │ │ │ │ b 1b15c <__cxa_atexit@plt+0xcfa8> │ │ │ │ ldr r3, [pc, #24] @ 3d23c <__cxa_atexit@plt+0x2f088> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xffffde18 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ rsbseq ip, pc, #208, 22 @ 0x34000 │ │ │ │ @ instruction: 0x001b6db2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ @@ -48157,15 +48157,15 @@ │ │ │ │ str r1, [r8, #8] │ │ │ │ b 1b15c <__cxa_atexit@plt+0xcfa8> │ │ │ │ ldr r3, [pc, #24] @ 3d2a4 <__cxa_atexit@plt+0x2f0f0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xffffddac │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ rsbseq ip, pc, #160, 20 @ 0xa0000 │ │ │ │ ldrhteq r6, [fp], -r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #68] @ 0x44 │ │ │ │ @@ -48322,30 +48322,30 @@ │ │ │ │ ldr fp, [sp, #8] │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #80] @ 3d570 <__cxa_atexit@plt+0x2f3bc> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #264 @ 0x108 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r2, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ ldr r2, [pc, #52] @ 3d56c <__cxa_atexit@plt+0x2f3b8> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #20 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r2, [r5, #68]! @ 0x44 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq sp, fp, #224, 4 │ │ │ │ - addseq sp, fp, #96, 6 @ 0x80000001 │ │ │ │ - addseq sp, fp, #12, 6 @ 0x30000000 │ │ │ │ - addseq sp, fp, #96, 4 │ │ │ │ - addseq sp, fp, #168, 4 @ 0x8000000a │ │ │ │ - addseq sp, fp, #16, 4 │ │ │ │ - addseq sp, fp, #100, 4 @ 0x40000006 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq sp, fp, #0, 6 │ │ │ │ + addseq sp, fp, #128, 6 │ │ │ │ + addseq sp, fp, #44, 6 @ 0xb0000000 │ │ │ │ + addseq sp, fp, #128, 4 │ │ │ │ + addseq sp, fp, #200, 4 @ 0x8000000c │ │ │ │ + addseq sp, fp, #48, 4 │ │ │ │ + addseq sp, fp, #132, 4 @ 0x40000008 │ │ │ │ andeq r0, r0, r4, lsl #15 │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ @ instruction: 0xffffd444 │ │ │ │ rsbseq ip, pc, #40, 18 @ 0xa0000 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -48367,18 +48367,18 @@ │ │ │ │ b 1b15c <__cxa_atexit@plt+0xcfa8> │ │ │ │ ldr r3, [pc, #32] @ 3d5f0 <__cxa_atexit@plt+0x2f43c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r9, [pc, #24] @ 3d5f4 <__cxa_atexit@plt+0x2f440> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0x000002b4 │ │ │ │ rsbseq ip, pc, #20 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xffffd854 │ │ │ │ rsbseq ip, pc, #100, 16 @ 0x640000 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -48401,15 +48401,15 @@ │ │ │ │ mov r8, r2 │ │ │ │ b 1b15c <__cxa_atexit@plt+0xcfa8> │ │ │ │ ldr r3, [pc, #24] @ 3d674 <__cxa_atexit@plt+0x2f4c0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xffffd818 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ rsbseq ip, pc, #236, 14 @ 0x3b00000 │ │ │ │ andeq r0, r0, r6, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ @@ -48427,15 +48427,15 @@ │ │ │ │ str r1, [r8, #8] │ │ │ │ b 1b15c <__cxa_atexit@plt+0xcfa8> │ │ │ │ ldr r3, [pc, #24] @ 3d6dc <__cxa_atexit@plt+0x2f528> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xffffd7ac │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ rsbseq ip, pc, #104, 12 @ 0x6800000 │ │ │ │ andeq r0, r0, r6, lsr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #20] │ │ │ │ @@ -48518,27 +48518,27 @@ │ │ │ │ ldr fp, [sp, #12] │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #68] @ 3d874 <__cxa_atexit@plt+0x2f6c0> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r2, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ ldr r2, [pc, #40] @ 3d870 <__cxa_atexit@plt+0x2f6bc> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #20 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r2, [r5, #20]! │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq ip, fp, #164, 28 @ 0xa40 │ │ │ │ - addseq ip, fp, #72, 30 @ 0x120 │ │ │ │ - addseq ip, fp, #216, 28 @ 0xd80 │ │ │ │ - addseq ip, fp, #76, 28 @ 0x4c0 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq ip, fp, #196, 28 @ 0xc40 │ │ │ │ + addseq ip, fp, #104, 30 @ 0x1a0 │ │ │ │ + addseq ip, fp, #248, 28 @ 0xf80 │ │ │ │ + addseq ip, fp, #108, 28 @ 0x6c0 │ │ │ │ andeq r0, r0, r4, ror r4 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ @ instruction: 0xffffd134 │ │ │ │ rsbseq ip, pc, #16, 12 @ 0x1000000 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ @@ -48563,15 +48563,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r8, #4]! │ │ │ │ str r3, [r8, #8] │ │ │ │ b 1b15c <__cxa_atexit@plt+0xcfa8> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0x000002b8 │ │ │ │ @ instruction: 0xffffd44c │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xffffd4b4 │ │ │ │ rsbseq ip, pc, #116, 10 @ 0x1d000000 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -48594,15 +48594,15 @@ │ │ │ │ mov r8, r2 │ │ │ │ b 1b15c <__cxa_atexit@plt+0xcfa8> │ │ │ │ ldr r3, [pc, #24] @ 3d978 <__cxa_atexit@plt+0x2f7c4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xffffd47c │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ rsbseq ip, pc, #252, 8 @ 0xfc000000 │ │ │ │ andeq r0, r0, r6, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ @@ -48620,15 +48620,15 @@ │ │ │ │ str r1, [r8, #8] │ │ │ │ b 1b15c <__cxa_atexit@plt+0xcfa8> │ │ │ │ ldr r3, [pc, #24] @ 3d9e0 <__cxa_atexit@plt+0x2f82c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xffffd410 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ rsbseq ip, pc, #100, 6 @ 0x90000001 │ │ │ │ andeq r0, r0, r6, lsr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #20] │ │ │ │ @@ -48711,27 +48711,27 @@ │ │ │ │ ldr fp, [sp, #12] │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #68] @ 3db78 <__cxa_atexit@plt+0x2f9c4> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r2, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ ldr r2, [pc, #40] @ 3db74 <__cxa_atexit@plt+0x2f9c0> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #20 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r2, [r5, #20]! │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq ip, fp, #160, 22 @ 0x28000 │ │ │ │ - addseq ip, fp, #68, 24 @ 0x4400 │ │ │ │ - addseq ip, fp, #212, 22 @ 0x35000 │ │ │ │ - addseq ip, fp, #72, 22 @ 0x12000 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq ip, fp, #192, 22 @ 0x30000 │ │ │ │ + addseq ip, fp, #100, 24 @ 0x6400 │ │ │ │ + addseq ip, fp, #244, 22 @ 0x3d000 │ │ │ │ + addseq ip, fp, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ @ instruction: 0xffffce30 │ │ │ │ rsbseq ip, pc, #200, 2 @ 0x32 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -48789,26 +48789,26 @@ │ │ │ │ ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #64] @ 3dcac <__cxa_atexit@plt+0x2faf8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ ldr r3, [pc, #36] @ 3dca8 <__cxa_atexit@plt+0x2faf4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr fp, [sp] │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq ip, fp, #188, 20 @ 0xbc000 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq ip, fp, #220, 20 @ 0xdc000 │ │ │ │ + addseq ip, fp, #20, 20 @ 0x14000 │ │ │ │ addseq ip, fp, #244, 18 @ 0x3d0000 │ │ │ │ - addseq ip, fp, #212, 18 @ 0x350000 │ │ │ │ - addseq ip, fp, #36, 20 @ 0x24000 │ │ │ │ + addseq ip, fp, #68, 20 @ 0x44000 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ @ instruction: 0xffffccf4 │ │ │ │ rsbseq ip, pc, #148 @ 0x94 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -48829,15 +48829,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 3dd20 <__cxa_atexit@plt+0x2fb6c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xffffcc50 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ rsbseq ip, pc, #24, 4 @ 0x80000001 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ @@ -48857,15 +48857,15 @@ │ │ │ │ str r8, [r5, #4] │ │ │ │ ldr r7, [pc, #84] @ 3ddcc <__cxa_atexit@plt+0x2fc18> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r3, [pc, #76] @ 3ddd0 <__cxa_atexit@plt+0x2fc1c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3efb48 <__cxa_atexit@plt+0x3e1994> │ │ │ │ + b 3c1f74 <__cxa_atexit@plt+0x3b3dc0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 3ddc4 <__cxa_atexit@plt+0x2fc10> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -48874,16 +48874,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ rsbseq ip, pc, #148, 2 @ 0x25 │ │ │ │ rsbseq ip, pc, #184, 2 @ 0x2e │ │ │ │ @ instruction: 0xffffd824 │ │ │ │ - addseq ip, fp, #188, 18 @ 0x2f0000 │ │ │ │ - addseq ip, fp, #180, 18 @ 0x2d0000 │ │ │ │ + addseq ip, fp, #220, 18 @ 0x370000 │ │ │ │ + addseq ip, fp, #212, 18 @ 0x350000 │ │ │ │ rsbseq ip, pc, #108, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ sub r7, r5, #80 @ 0x50 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3de1c <__cxa_atexit@plt+0x2fc68> │ │ │ │ @@ -48893,23 +48893,23 @@ │ │ │ │ str r7, [r5, #-4]! │ │ │ │ ldr r7, [pc, #44] @ 3de34 <__cxa_atexit@plt+0x2fc80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r3, [pc, #36] @ 3de38 <__cxa_atexit@plt+0x2fc84> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3efb48 <__cxa_atexit@plt+0x3e1994> │ │ │ │ + b 3c1f74 <__cxa_atexit@plt+0x3b3dc0> │ │ │ │ ldr r7, [pc, #24] @ 3de3c <__cxa_atexit@plt+0x2fc88> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffd794 │ │ │ │ - addseq ip, fp, #44, 18 @ 0xb0000 │ │ │ │ - addseq ip, fp, #36, 18 @ 0x90000 │ │ │ │ + addseq ip, fp, #76, 18 @ 0x130000 │ │ │ │ + addseq ip, fp, #68, 18 @ 0x110000 │ │ │ │ rsbseq ip, pc, #36, 2 │ │ │ │ rsbseq ip, pc, #16, 2 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -48928,15 +48928,15 @@ │ │ │ │ str r8, [r5, #4] │ │ │ │ ldr r7, [pc, #84] @ 3dee8 <__cxa_atexit@plt+0x2fd34> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r3, [pc, #76] @ 3deec <__cxa_atexit@plt+0x2fd38> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3efb48 <__cxa_atexit@plt+0x3e1994> │ │ │ │ + b 3c1f74 <__cxa_atexit@plt+0x3b3dc0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 3dee0 <__cxa_atexit@plt+0x2fd2c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -48945,94 +48945,94 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ rsbseq ip, pc, #120 @ 0x78 │ │ │ │ rsbseq ip, pc, #156 @ 0x9c │ │ │ │ @ instruction: 0xffffd708 │ │ │ │ - addseq ip, fp, #160, 16 @ 0xa00000 │ │ │ │ - addseq ip, fp, #152, 16 @ 0x980000 │ │ │ │ + addseq ip, fp, #192, 16 @ 0xc00000 │ │ │ │ + addseq ip, fp, #184, 16 @ 0xb80000 │ │ │ │ rsbseq ip, pc, #132, 2 @ 0x21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 3df48 <__cxa_atexit@plt+0x2fd94> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ cmp r0, #0 │ │ │ │ beq 3df40 <__cxa_atexit@plt+0x2fd8c> │ │ │ │ ldr r3, [pc, #44] @ 3df50 <__cxa_atexit@plt+0x2fd9c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 3df54 <__cxa_atexit@plt+0x2fda0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 3efa88 <__cxa_atexit@plt+0x3e18d4> │ │ │ │ + b 3c1eb4 <__cxa_atexit@plt+0x3b3d00> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rsbseq ip, pc, #68, 2 │ │ │ │ - addseq ip, fp, #160, 12 @ 0xa000000 │ │ │ │ + addseq ip, fp, #192, 12 @ 0xc000000 │ │ │ │ rsbseq ip, pc, #136, 2 @ 0x22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 3dfb0 <__cxa_atexit@plt+0x2fdfc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ cmp r0, #0 │ │ │ │ beq 3dfa8 <__cxa_atexit@plt+0x2fdf4> │ │ │ │ ldr r3, [pc, #44] @ 3dfb8 <__cxa_atexit@plt+0x2fe04> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 3dfbc <__cxa_atexit@plt+0x2fe08> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 3efa88 <__cxa_atexit@plt+0x3e18d4> │ │ │ │ + b 3c1eb4 <__cxa_atexit@plt+0x3b3d00> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rsbseq ip, pc, #72, 2 │ │ │ │ - addseq ip, fp, #56, 12 @ 0x3800000 │ │ │ │ + addseq ip, fp, #88, 12 @ 0x5800000 │ │ │ │ rsbseq ip, pc, #140, 2 @ 0x23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 3e018 <__cxa_atexit@plt+0x2fe64> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ cmp r0, #0 │ │ │ │ beq 3e010 <__cxa_atexit@plt+0x2fe5c> │ │ │ │ ldr r3, [pc, #44] @ 3e020 <__cxa_atexit@plt+0x2fe6c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 3e024 <__cxa_atexit@plt+0x2fe70> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 3efa90 <__cxa_atexit@plt+0x3e18dc> │ │ │ │ + b 3c1ebc <__cxa_atexit@plt+0x3b3d08> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rsbseq ip, pc, #76, 2 │ │ │ │ - addseq ip, fp, #208, 10 @ 0x34000000 │ │ │ │ + addseq ip, fp, #240, 10 @ 0x3c000000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r6 │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3e0f4 <__cxa_atexit@plt+0x2ff40> │ │ │ │ @@ -49085,22 +49085,22 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ rsbseq ip, pc, #120 @ 0x78 │ │ │ │ - addseq ip, fp, #236, 8 @ 0xec000000 │ │ │ │ + addseq ip, fp, #12, 10 @ 0x3000000 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ - addseq ip, fp, #168, 10 @ 0x2a000000 │ │ │ │ - addseq ip, fp, #120, 12 @ 0x7800000 │ │ │ │ - addseq ip, fp, #156, 12 @ 0x9c00000 │ │ │ │ + addseq ip, fp, #200, 10 @ 0x32000000 │ │ │ │ + addseq ip, fp, #152, 12 @ 0x9800000 │ │ │ │ + addseq ip, fp, #188, 12 @ 0xbc00000 │ │ │ │ rsbseq ip, pc, #52 @ 0x34 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 3e1b0 <__cxa_atexit@plt+0x2fffc> │ │ │ │ @@ -49131,20 +49131,20 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq ip, fp, #24, 8 @ 0x18000000 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq ip, fp, #56, 8 @ 0x38000000 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - addseq ip, fp, #184, 8 @ 0xb8000000 │ │ │ │ - addseq ip, fp, #136, 10 @ 0x22000000 │ │ │ │ - addseq ip, fp, #172, 10 @ 0x2b000000 │ │ │ │ + addseq ip, fp, #216, 8 @ 0xd8000000 │ │ │ │ + addseq ip, fp, #168, 10 @ 0x2a000000 │ │ │ │ + addseq ip, fp, #204, 10 @ 0x33000000 │ │ │ │ rsbseq fp, pc, #132, 30 @ 0x210 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 3e214 <__cxa_atexit@plt+0x30060> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ str r8, [r5, #24] │ │ │ │ @@ -49202,19 +49202,19 @@ │ │ │ │ mov r4, r8 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ bx r0 │ │ │ │ mov r4, #56 @ 0x38 │ │ │ │ str r4, [r8, #828] @ 0x33c │ │ │ │ mov r4, r8 │ │ │ │ mov r7, r1 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq ip, fp, #200, 6 @ 0x20000003 │ │ │ │ - addseq ip, fp, #160, 6 @ 0x80000002 │ │ │ │ - addseq ip, fp, #16, 10 @ 0x4000000 │ │ │ │ - addseq ip, fp, #4, 6 @ 0x10000000 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq ip, fp, #232, 6 @ 0xa0000003 │ │ │ │ + addseq ip, fp, #192, 6 │ │ │ │ + addseq ip, fp, #48, 10 @ 0xc000000 │ │ │ │ + addseq ip, fp, #36, 6 @ 0x90000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3e328 <__cxa_atexit@plt+0x30174> │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ @@ -49370,20 +49370,20 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ - addseq ip, fp, #36, 2 │ │ │ │ - addseq ip, fp, #244, 2 @ 0x3d │ │ │ │ - addseq ip, fp, #28, 4 @ 0xc0000001 │ │ │ │ + addseq ip, fp, #68, 2 │ │ │ │ + addseq ip, fp, #20, 4 @ 0x40000001 │ │ │ │ + addseq ip, fp, #60, 4 @ 0xc0000003 │ │ │ │ rsbseq fp, pc, #200, 22 @ 0x32000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 3e61c <__cxa_atexit@plt+0x30468> │ │ │ │ @@ -49412,19 +49412,19 @@ │ │ │ │ b 392d4 <__cxa_atexit@plt+0x2b120> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r6, r9 │ │ │ │ b 3e034 <__cxa_atexit@plt+0x2fe80> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - addseq ip, fp, #76 @ 0x4c │ │ │ │ - addseq ip, fp, #28, 2 │ │ │ │ - addseq ip, fp, #68, 2 │ │ │ │ + addseq ip, fp, #108 @ 0x6c │ │ │ │ + addseq ip, fp, #60, 2 │ │ │ │ + addseq ip, fp, #100, 2 │ │ │ │ rsbseq fp, pc, #36, 22 @ 0x9000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 3e684 <__cxa_atexit@plt+0x304d0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r9, [r5, #20] │ │ │ │ @@ -49479,38 +49479,38 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ mov r4, r8 │ │ │ │ bx r0 │ │ │ │ mov r4, #56 @ 0x38 │ │ │ │ str r4, [r8, #828] @ 0x33c │ │ │ │ mov r4, r8 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq fp, fp, #124, 30 @ 0x1f0 │ │ │ │ - addseq fp, fp, #224, 28 @ 0xe00 │ │ │ │ - addseq fp, fp, #40, 30 @ 0xa0 │ │ │ │ - addseq ip, fp, #160 @ 0xa0 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq fp, fp, #156, 30 @ 0x270 │ │ │ │ + addseq fp, fp, #0, 30 │ │ │ │ + addseq fp, fp, #72, 30 @ 0x120 │ │ │ │ + addseq ip, fp, #192 @ 0xc0 │ │ │ │ rsbseq fp, pc, #44, 20 @ 0x2c000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3e790 <__cxa_atexit@plt+0x305dc> │ │ │ │ ldr r9, [pc, #36] @ 3e798 <__cxa_atexit@plt+0x305e4> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 3e79c <__cxa_atexit@plt+0x305e8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rsbseq fp, pc, #20, 20 @ 0x14000 │ │ │ │ - addseq fp, fp, #52, 28 @ 0x340 │ │ │ │ + addseq fp, fp, #84, 28 @ 0x540 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 3e838 <__cxa_atexit@plt+0x30684> │ │ │ │ ldr r3, [pc, #152] @ 3e854 <__cxa_atexit@plt+0x306a0> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -49547,19 +49547,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - addseq fp, fp, #236, 26 @ 0x3b00 │ │ │ │ - addseq fp, fp, #192, 30 @ 0x300 │ │ │ │ - addseq fp, fp, #84, 30 @ 0x150 │ │ │ │ + addseq fp, fp, #12, 28 @ 0xc0 │ │ │ │ + addseq fp, fp, #224, 30 @ 0x380 │ │ │ │ + addseq fp, fp, #116, 30 @ 0x1d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 3e8bc <__cxa_atexit@plt+0x30708> │ │ │ │ @@ -49576,17 +49576,17 @@ │ │ │ │ add r0, r3, #12 │ │ │ │ stm r0, {r1, r8, lr} │ │ │ │ str r7, [r3, #24] │ │ │ │ sub r7, r6, #19 │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq fp, fp, #44, 30 @ 0xb0 │ │ │ │ - addseq fp, fp, #192, 28 @ 0xc00 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq fp, fp, #76, 30 @ 0x130 │ │ │ │ + addseq fp, fp, #224, 28 @ 0xe00 │ │ │ │ rsbseq fp, pc, #32, 16 @ 0x200000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3e920 <__cxa_atexit@plt+0x3076c> │ │ │ │ ldr r2, [pc, #84] @ 3e944 <__cxa_atexit@plt+0x30790> │ │ │ │ @@ -49608,15 +49608,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 3e948 <__cxa_atexit@plt+0x30794> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [pc, #20] @ 3e94c <__cxa_atexit@plt+0x30798> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - addseq fp, fp, #196, 24 @ 0xc400 │ │ │ │ + addseq fp, fp, #228, 24 @ 0xe400 │ │ │ │ rsbseq fp, pc, #84, 16 @ 0x540000 │ │ │ │ rsbseq fp, pc, #192, 14 @ 0x3000000 │ │ │ │ rsbseq fp, pc, #236, 14 @ 0x3b00000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #8 │ │ │ │ @@ -49645,15 +49645,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - addseq fp, fp, #52, 24 @ 0x3400 │ │ │ │ + addseq fp, fp, #84, 24 @ 0x5400 │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3ea78 <__cxa_atexit@plt+0x308c4> │ │ │ │ @@ -49692,18 +49692,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - addseq fp, fp, #164, 22 @ 0x29000 │ │ │ │ - addseq fp, fp, #36, 26 @ 0x900 │ │ │ │ + addseq fp, fp, #196, 22 @ 0x31000 │ │ │ │ + addseq fp, fp, #68, 26 @ 0x1100 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 3eaf8 <__cxa_atexit@plt+0x30944> │ │ │ │ @@ -49719,16 +49719,16 @@ │ │ │ │ stm lr, {r1, r2, r8} │ │ │ │ str r7, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ sub r7, r6, #19 │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq fp, fp, #148, 24 @ 0x9400 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq fp, fp, #180, 24 @ 0xb400 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3eb50 <__cxa_atexit@plt+0x3099c> │ │ │ │ ldr r3, [pc, #48] @ 3eb58 <__cxa_atexit@plt+0x309a4> │ │ │ │ @@ -49799,19 +49799,19 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ - addseq fp, fp, #200, 18 @ 0x320000 │ │ │ │ + addseq fp, fp, #232, 18 @ 0x3a0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3ecdc <__cxa_atexit@plt+0x30b28> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #48 @ 0x30 │ │ │ │ @@ -49844,18 +49844,18 @@ │ │ │ │ bx ip │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffffcd8 │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ - addseq fp, fp, #20, 18 @ 0x50000 │ │ │ │ + addseq fp, fp, #52, 18 @ 0xd0000 │ │ │ │ rsbseq fp, pc, #144, 8 @ 0x90000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3edf0 <__cxa_atexit@plt+0x30c3c> │ │ │ │ @@ -49897,15 +49897,15 @@ │ │ │ │ str r7, [r6, #8] │ │ │ │ str ip, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ str lr, [r6, #24] │ │ │ │ str r2, [r6, #28] │ │ │ │ mov r6, r3 │ │ │ │ - b 3efaa0 <__cxa_atexit@plt+0x3e18ec> │ │ │ │ + b 3c1ecc <__cxa_atexit@plt+0x3b3d18> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #56] @ 3ee18 <__cxa_atexit@plt+0x30c64> │ │ │ │ add r7, pc, r7 │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r0, [pc, #48] @ 3ee1c <__cxa_atexit@plt+0x30c68> │ │ │ │ @@ -49914,24 +49914,24 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - addseq fp, fp, #116, 16 @ 0x740000 │ │ │ │ + addseq fp, fp, #148, 16 @ 0x940000 │ │ │ │ rsbseq fp, pc, #132, 6 @ 0x10000002 │ │ │ │ rsbseq fp, pc, #120, 6 @ 0xe0000001 │ │ │ │ @ instruction: 0xfffffb6c │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ + addseq fp, fp, #92, 16 @ 0x5c0000 │ │ │ │ addseq fp, fp, #60, 16 @ 0x3c0000 │ │ │ │ - addseq fp, fp, #28, 16 @ 0x1c0000 │ │ │ │ rsbseq fp, pc, #96, 6 @ 0x80000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3eec4 <__cxa_atexit@plt+0x30d10> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -49959,32 +49959,32 @@ │ │ │ │ str r1, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ str sl, [r6, #24] │ │ │ │ str r0, [r6, #28] │ │ │ │ str lr, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3efaa0 <__cxa_atexit@plt+0x3e18ec> │ │ │ │ + b 3c1ecc <__cxa_atexit@plt+0x3b3d18> │ │ │ │ ldr r7, [pc, #32] @ 3eeec <__cxa_atexit@plt+0x30d38> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [pc, #24] @ 3eef0 <__cxa_atexit@plt+0x30d3c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ rsbseq fp, pc, #152, 4 @ 0x80000009 │ │ │ │ rsbseq fp, pc, #140, 4 @ 0xc0000008 │ │ │ │ @ instruction: 0xfffffa74 │ │ │ │ @ instruction: 0xfffffca4 │ │ │ │ muleq r0, r8, r0 │ │ │ │ + addseq fp, fp, #92, 14 @ 0x1700000 │ │ │ │ addseq fp, fp, #60, 14 @ 0xf00000 │ │ │ │ - addseq fp, fp, #28, 14 @ 0x700000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldmib r5, {r7, r9} │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3ef54 <__cxa_atexit@plt+0x30da0> │ │ │ │ @@ -50053,20 +50053,20 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - addseq fp, fp, #28, 12 @ 0x1c00000 │ │ │ │ + addseq fp, fp, #60, 12 @ 0x3c00000 │ │ │ │ @ instruction: 0xfffff7e4 │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ - addseq fp, fp, #136, 14 @ 0x2200000 │ │ │ │ + addseq fp, fp, #168, 14 @ 0x2a00000 │ │ │ │ rsbseq fp, pc, #68, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -50090,18 +50090,18 @@ │ │ │ │ str r8, [r3, #28] │ │ │ │ str r7, [r3, #32] │ │ │ │ str r3, [r3, #36] @ 0x24 │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffff72c │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ - addseq fp, fp, #208, 12 @ 0xd000000 │ │ │ │ + addseq fp, fp, #240, 12 @ 0xf000000 │ │ │ │ rsbseq sl, pc, #168, 30 @ 0x2a0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 3f174 <__cxa_atexit@plt+0x30fc0> │ │ │ │ @@ -50143,15 +50143,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [pc, #28] @ 3f1ac <__cxa_atexit@plt+0x30ff8> │ │ │ │ add r9, pc, r9 │ │ │ │ sub r5, r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - addseq fp, fp, #168, 8 @ 0xa8000000 │ │ │ │ + addseq fp, fp, #200, 8 @ 0xc8000000 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ rsbseq sl, pc, #248, 30 @ 0x3e0 │ │ │ │ rsbseq sl, pc, #252, 28 @ 0xfc0 │ │ │ │ rsbseq sl, pc, #64, 30 @ 0x100 │ │ │ │ rsbseq sl, pc, #208, 28 @ 0xd00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -50230,15 +50230,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - addseq fp, fp, #236, 4 @ 0xc000000e │ │ │ │ + addseq fp, fp, #12, 6 @ 0x30000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #188] @ 3f3cc <__cxa_atexit@plt+0x31218> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #15] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -50281,20 +50281,20 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #68 @ 0x44 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - addseq fp, fp, #232, 4 @ 0x8000000e │ │ │ │ - addseq fp, fp, #212, 6 @ 0x50000003 │ │ │ │ - addseq fp, fp, #184, 4 @ 0x8000000b │ │ │ │ - addseq fp, fp, #160, 6 @ 0x80000002 │ │ │ │ + addseq fp, fp, #8, 6 @ 0x20000000 │ │ │ │ + addseq fp, fp, #244, 6 @ 0xd0000003 │ │ │ │ + addseq fp, fp, #216, 4 @ 0x8000000d │ │ │ │ + addseq fp, fp, #192, 6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 3f47c <__cxa_atexit@plt+0x312c8> │ │ │ │ @@ -50328,19 +50328,19 @@ │ │ │ │ add r0, r3, #40 @ 0x28 │ │ │ │ stm r0, {r1, r8, lr} │ │ │ │ sub r7, r6, #27 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq fp, fp, #28, 4 @ 0xc0000001 │ │ │ │ - addseq fp, fp, #8, 6 @ 0x20000000 │ │ │ │ - addseq fp, fp, #236, 2 @ 0x3b │ │ │ │ - addseq fp, fp, #212, 4 @ 0x4000000d │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq fp, fp, #60, 4 @ 0xc0000003 │ │ │ │ + addseq fp, fp, #40, 6 @ 0xa0000000 │ │ │ │ + addseq fp, fp, #12, 4 @ 0xc0000000 │ │ │ │ + addseq fp, fp, #244, 4 @ 0x4000000f │ │ │ │ rsbseq sl, pc, #12, 26 @ 0x300 │ │ │ │ andeq r0, r2, ip │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #64 @ 0x40 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 3f550 <__cxa_atexit@plt+0x3139c> │ │ │ │ @@ -50383,15 +50383,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - addseq fp, fp, #224 @ 0xe0 │ │ │ │ + addseq fp, fp, #0, 2 │ │ │ │ rsbseq sl, pc, #64, 24 @ 0x4000 │ │ │ │ andeq r8, r1, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add ip, r6, #300 @ 0x12c │ │ │ │ cmp r2, ip │ │ │ │ bcc 3f814 <__cxa_atexit@plt+0x31660> │ │ │ │ @@ -50559,34 +50559,34 @@ │ │ │ │ ldr r4, [sp, #12] │ │ │ │ mov r6, ip │ │ │ │ ldr fp, [sp, #32] │ │ │ │ bx r0 │ │ │ │ mov r3, #300 @ 0x12c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r6, ip │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffff9b0 │ │ │ │ @ instruction: 0xfffffb14 │ │ │ │ - addseq fp, fp, #212, 2 @ 0x35 │ │ │ │ - addseq fp, fp, #108 @ 0x6c │ │ │ │ - addseq fp, fp, #16 │ │ │ │ - addseq sl, fp, #200, 30 @ 0x320 │ │ │ │ - addseq sl, fp, #216, 30 @ 0x360 │ │ │ │ - addseq fp, fp, #168 @ 0xa8 │ │ │ │ - addseq sl, fp, #124, 30 @ 0x1f0 │ │ │ │ - addseq fp, fp, #116 @ 0x74 │ │ │ │ + addseq fp, fp, #244, 2 @ 0x3d │ │ │ │ + addseq fp, fp, #140 @ 0x8c │ │ │ │ + addseq fp, fp, #48 @ 0x30 │ │ │ │ + addseq sl, fp, #232, 30 @ 0x3a0 │ │ │ │ + addseq sl, fp, #248, 30 @ 0x3e0 │ │ │ │ + addseq fp, fp, #200 @ 0xc8 │ │ │ │ + addseq sl, fp, #156, 30 @ 0x270 │ │ │ │ + addseq fp, fp, #148 @ 0x94 │ │ │ │ @ instruction: 0xfffffbc0 │ │ │ │ - addseq sl, fp, #92, 30 @ 0x170 │ │ │ │ + addseq sl, fp, #124, 30 @ 0x1f0 │ │ │ │ rsbseq r9, pc, #8, 30 │ │ │ │ - addseq fp, fp, #168 @ 0xa8 │ │ │ │ - addseq sl, fp, #188, 28 @ 0xbc0 │ │ │ │ - addseq sl, fp, #216, 30 @ 0x360 │ │ │ │ - addseq sl, fp, #116, 28 @ 0x740 │ │ │ │ - addseq sl, fp, #216, 30 @ 0x360 │ │ │ │ - addseq sl, fp, #204, 30 @ 0x330 │ │ │ │ + addseq fp, fp, #200 @ 0xc8 │ │ │ │ + addseq sl, fp, #220, 28 @ 0xdc0 │ │ │ │ + addseq sl, fp, #248, 30 @ 0x3e0 │ │ │ │ + addseq sl, fp, #148, 28 @ 0x940 │ │ │ │ + addseq sl, fp, #248, 30 @ 0x3e0 │ │ │ │ + addseq sl, fp, #236, 30 @ 0x3b0 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #60 @ 0x3c │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3f8a0 <__cxa_atexit@plt+0x316ec> │ │ │ │ ldr r3, [pc, #32] @ 3f8b0 <__cxa_atexit@plt+0x316fc> │ │ │ │ @@ -50643,15 +50643,15 @@ │ │ │ │ mov r6, r2 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ @ instruction: 0xffffebac │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ rsbseq sl, pc, #92, 16 @ 0x5c0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -50678,15 +50678,15 @@ │ │ │ │ stmdb r5, {r2, sl} │ │ │ │ str r7, [r5] │ │ │ │ str r0, [r5, #-24]! @ 0xffffffe8 │ │ │ │ sub r7, r6, #2 │ │ │ │ b 3e4b0 <__cxa_atexit@plt+0x302fc> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xffffeae8 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ rsbseq sl, pc, #192, 14 @ 0x3000000 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 3fa40 <__cxa_atexit@plt+0x3188c> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -50694,18 +50694,18 @@ │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r7, [pc, #24] @ 3fa44 <__cxa_atexit@plt+0x31890> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r3, [pc, #16] @ 3fa48 <__cxa_atexit@plt+0x31894> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3efb48 <__cxa_atexit@plt+0x3e1994> │ │ │ │ + b 3c1f74 <__cxa_atexit@plt+0x3b3dc0> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - addseq sl, fp, #8, 26 @ 0x200 │ │ │ │ - addseq sl, fp, #0, 26 │ │ │ │ + addseq sl, fp, #40, 26 @ 0xa00 │ │ │ │ + addseq sl, fp, #32, 26 @ 0x800 │ │ │ │ rsbseq sl, pc, #104, 14 @ 0x1a00000 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -50716,15 +50716,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ b 1b15c <__cxa_atexit@plt+0xcfa8> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xffffece0 │ │ │ │ rsbseq sl, pc, #4, 14 @ 0x100000 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ @@ -50779,15 +50779,15 @@ │ │ │ │ ldr fp, [sp, #8] │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #20] @ 3fb98 <__cxa_atexit@plt+0x319e4> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r2, [r5, #-12]! │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ @ instruction: 0xfffff980 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ rsbseq sl, pc, #8, 12 @ 0x800000 │ │ │ │ andeq r0, r0, lr, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -50826,15 +50826,15 @@ │ │ │ │ ldr fp, [sp] │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 3fc54 <__cxa_atexit@plt+0x31aa0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ @ instruction: 0xfffff8b8 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ rsbseq sl, pc, #144, 10 @ 0x24000000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #60 @ 0x3c │ │ │ │ @@ -50890,18 +50890,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - addseq sl, fp, #220, 16 @ 0xdc0000 │ │ │ │ - addseq sl, fp, #132, 18 @ 0x210000 │ │ │ │ + addseq sl, fp, #252, 16 @ 0xfc0000 │ │ │ │ + addseq sl, fp, #164, 18 @ 0x290000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 3fda0 <__cxa_atexit@plt+0x31bec> │ │ │ │ @@ -50913,16 +50913,16 @@ │ │ │ │ stm r5, {r0, r7} │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ mov r7, fp │ │ │ │ b 3fdb0 <__cxa_atexit@plt+0x31bfc> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq sl, fp, #4, 18 @ 0x10000 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq sl, fp, #36, 18 @ 0x90000 │ │ │ │ mov fp, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 3fe10 <__cxa_atexit@plt+0x31c5c> │ │ │ │ @@ -50944,18 +50944,18 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 3fe34 <__cxa_atexit@plt+0x31c80> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r0 │ │ │ │ addmi r0, r8, r0 │ │ │ │ - addseq sl, fp, #12, 16 @ 0xc0000 │ │ │ │ + addseq sl, fp, #44, 16 @ 0x2c0000 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 3fdb0 <__cxa_atexit@plt+0x31bfc> │ │ │ │ andeq r0, r1, r1 │ │ │ │ @@ -50979,15 +50979,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - addseq sl, fp, #56, 14 @ 0xe00000 │ │ │ │ + addseq sl, fp, #88, 14 @ 0x1600000 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 3ff3c <__cxa_atexit@plt+0x31d88> │ │ │ │ @@ -51017,27 +51017,27 @@ │ │ │ │ vstr d0, [r6, #16] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ ldr r6, [pc, #32] @ 3ff74 <__cxa_atexit@plt+0x31dc0> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r0 │ │ │ │ addsmi r0, r0, r0 │ │ │ │ - addseq sl, fp, #172, 14 @ 0x2b00000 │ │ │ │ + addseq sl, fp, #204, 14 @ 0x3300000 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - addseq sl, fp, #232, 12 @ 0xe800000 │ │ │ │ + addseq sl, fp, #8, 14 @ 0x200000 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -51059,19 +51059,19 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #32] @ 40004 <__cxa_atexit@plt+0x31e50> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ addsmi r0, r0, r0 │ │ │ │ - addseq sl, fp, #64, 12 @ 0x4000000 │ │ │ │ + addseq sl, fp, #96, 12 @ 0x6000000 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 400d4 <__cxa_atexit@plt+0x31f20> │ │ │ │ @@ -51123,20 +51123,20 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - addseq sl, fp, #120, 10 @ 0x1e000000 │ │ │ │ + addseq sl, fp, #152, 10 @ 0x26000000 │ │ │ │ @ instruction: 0xfffffc38 │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ - addseq sl, fp, #148, 10 @ 0x25000000 │ │ │ │ + addseq sl, fp, #180, 10 @ 0x2d000000 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 40180 <__cxa_atexit@plt+0x31fcc> │ │ │ │ @@ -51161,18 +51161,18 @@ │ │ │ │ str r8, [r3, #32] │ │ │ │ str r1, [r3, #36] @ 0x24 │ │ │ │ str r3, [r3, #40] @ 0x28 │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffffb7c │ │ │ │ @ instruction: 0xfffffd1c │ │ │ │ - addseq sl, fp, #216, 8 @ 0xd8000000 │ │ │ │ + addseq sl, fp, #248, 8 @ 0xf8000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 401e4 <__cxa_atexit@plt+0x32030> │ │ │ │ ldr r2, [pc, #56] @ 401f0 <__cxa_atexit@plt+0x3203c> │ │ │ │ @@ -51188,15 +51188,15 @@ │ │ │ │ b 40200 <__cxa_atexit@plt+0x3204c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - addseq sl, fp, #240, 6 @ 0xc0000003 │ │ │ │ + addseq sl, fp, #16, 8 @ 0x10000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [pc, #136] @ 40294 <__cxa_atexit@plt+0x320e0> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r6, [r5] │ │ │ │ @@ -51227,17 +51227,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r7, r6 │ │ │ │ str r2, [r7], #-3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - addseq sl, fp, #64, 8 @ 0x40000000 │ │ │ │ + addseq sl, fp, #96, 8 @ 0x60000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 40308 <__cxa_atexit@plt+0x32154> │ │ │ │ @@ -51259,16 +51259,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r7, r6 │ │ │ │ str r2, [r7], #-3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq sl, fp, #180, 6 @ 0xd0000002 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq sl, fp, #212, 6 @ 0x50000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 40364 <__cxa_atexit@plt+0x321b0> │ │ │ │ ldr r2, [pc, #56] @ 40370 <__cxa_atexit@plt+0x321bc> │ │ │ │ @@ -51284,15 +51284,15 @@ │ │ │ │ b 40380 <__cxa_atexit@plt+0x321cc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - addseq sl, fp, #112, 4 │ │ │ │ + addseq sl, fp, #144, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [pc, #136] @ 40414 <__cxa_atexit@plt+0x32260> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r6, [r5] │ │ │ │ @@ -51323,17 +51323,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r7, r6 │ │ │ │ str r2, [r7], #-3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - addseq sl, fp, #192, 4 │ │ │ │ + addseq sl, fp, #224, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 40488 <__cxa_atexit@plt+0x322d4> │ │ │ │ @@ -51355,16 +51355,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r7, r6 │ │ │ │ str r2, [r7], #-3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq sl, fp, #52, 4 @ 0x40000003 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq sl, fp, #84, 4 @ 0x40000005 │ │ │ │ andeq r0, r2, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #64 @ 0x40 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 405a0 <__cxa_atexit@plt+0x323ec> │ │ │ │ ldr lr, [pc, #264] @ 405c0 <__cxa_atexit@plt+0x3240c> │ │ │ │ @@ -51430,17 +51430,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r9 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ - addseq sl, fp, #220 @ 0xdc │ │ │ │ + addseq sl, fp, #252 @ 0xfc │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ @ instruction: 0xfffffaf8 │ │ │ │ @ instruction: 0xfffffc80 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r0, r6 │ │ │ │ @@ -51479,15 +51479,15 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 406ac <__cxa_atexit@plt+0x324f8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ muleq r0, ip, r0 │ │ │ │ @ instruction: 0xfffffa08 │ │ │ │ @ instruction: 0xfffffb90 │ │ │ │ @ instruction: 0xfffffcf0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -51911,21 +51911,21 @@ │ │ │ │ ldrd r0, [r2, #72] @ 0x48 │ │ │ │ sub r6, r6, r5 │ │ │ │ subs r0, r0, r6 │ │ │ │ sbc r1, r1, #0 │ │ │ │ strd r0, [r2, #72] @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #102 @ 0x66 │ │ │ │ blx r7 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r6, [r0, #812] @ 0x32c │ │ │ │ ldr r4, [r0, #820] @ 0x334 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ ldr r5, [r3, #12] │ │ │ │ str r8, [r0, #828] @ 0x33c │ │ │ │ ldr r2, [r4] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ @@ -51949,15 +51949,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 40de0 <__cxa_atexit@plt+0x32c2c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - addseq r9, fp, #216, 20 @ 0xd8000 │ │ │ │ + addseq r9, fp, #248, 20 @ 0xf8000 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ rsbseq r9, pc, #64, 8 @ 0x40000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r4, [pc, #188] @ 40eb8 <__cxa_atexit@plt+0x32d04> │ │ │ │ @@ -51976,21 +51976,21 @@ │ │ │ │ ldrd r2, [r5, #72] @ 0x48 │ │ │ │ sub r6, r6, r4 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r3, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #102 @ 0x66 │ │ │ │ blx r7 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -52030,21 +52030,21 @@ │ │ │ │ ldrd r2, [r7, #72] @ 0x48 │ │ │ │ sub r6, r6, r5 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r3, #0 │ │ │ │ strd r2, [r7, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #103 @ 0x67 │ │ │ │ blx r8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -52082,15 +52082,15 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ add lr, r3, #16 │ │ │ │ stm lr, {r0, r7, r8} │ │ │ │ mov r7, r3 │ │ │ │ bx ip │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ @ instruction: 0xfffff4e0 │ │ │ │ rsbseq r9, pc, #12, 4 @ 0xc0000000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -52202,18 +52202,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - addseq r9, fp, #92, 8 @ 0x5c000000 │ │ │ │ - addseq r9, fp, #4, 10 @ 0x1000000 │ │ │ │ + addseq r9, fp, #124, 8 @ 0x7c000000 │ │ │ │ + addseq r9, fp, #36, 10 @ 0x9000000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 41220 <__cxa_atexit@plt+0x3306c> │ │ │ │ @@ -52225,16 +52225,16 @@ │ │ │ │ stm r5, {r0, r7} │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ mov r7, fp │ │ │ │ b 41230 <__cxa_atexit@plt+0x3307c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r9, fp, #132, 8 @ 0x84000000 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r9, fp, #164, 8 @ 0xa4000000 │ │ │ │ mov fp, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 41290 <__cxa_atexit@plt+0x330dc> │ │ │ │ @@ -52256,18 +52256,18 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 412b4 <__cxa_atexit@plt+0x33100> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r0 │ │ │ │ addmi r0, r8, r0 │ │ │ │ - addseq r9, fp, #140, 6 @ 0x30000002 │ │ │ │ + addseq r9, fp, #172, 6 @ 0xb0000002 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 41230 <__cxa_atexit@plt+0x3307c> │ │ │ │ andeq r0, r1, r1 │ │ │ │ @@ -52291,15 +52291,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - addseq r9, fp, #184, 4 @ 0x8000000b │ │ │ │ + addseq r9, fp, #216, 4 @ 0x8000000d │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 413bc <__cxa_atexit@plt+0x33208> │ │ │ │ @@ -52329,27 +52329,27 @@ │ │ │ │ vstr d0, [r6, #16] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ ldr r6, [pc, #32] @ 413f4 <__cxa_atexit@plt+0x33240> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r0 │ │ │ │ addsmi r0, r0, r0 │ │ │ │ - addseq r9, fp, #44, 6 @ 0xb0000000 │ │ │ │ + addseq r9, fp, #76, 6 @ 0x30000001 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - addseq r9, fp, #104, 4 @ 0x80000006 │ │ │ │ + addseq r9, fp, #136, 4 @ 0x80000008 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -52371,19 +52371,19 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #32] @ 41484 <__cxa_atexit@plt+0x332d0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ addsmi r0, r0, r0 │ │ │ │ - addseq r9, fp, #192, 2 @ 0x30 │ │ │ │ + addseq r9, fp, #224, 2 @ 0x38 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 41554 <__cxa_atexit@plt+0x333a0> │ │ │ │ @@ -52435,20 +52435,20 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - addseq r9, fp, #248 @ 0xf8 │ │ │ │ + addseq r9, fp, #24, 2 │ │ │ │ @ instruction: 0xfffffc38 │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ - addseq r9, fp, #20, 2 │ │ │ │ + addseq r9, fp, #52, 2 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 41600 <__cxa_atexit@plt+0x3344c> │ │ │ │ @@ -52473,18 +52473,18 @@ │ │ │ │ str r8, [r3, #32] │ │ │ │ str r1, [r3, #36] @ 0x24 │ │ │ │ str r3, [r3, #40] @ 0x28 │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffffb7c │ │ │ │ @ instruction: 0xfffffd1c │ │ │ │ - addseq r9, fp, #88 @ 0x58 │ │ │ │ + addseq r9, fp, #120 @ 0x78 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 41664 <__cxa_atexit@plt+0x334b0> │ │ │ │ ldr r2, [pc, #56] @ 41670 <__cxa_atexit@plt+0x334bc> │ │ │ │ @@ -52500,15 +52500,15 @@ │ │ │ │ b 41680 <__cxa_atexit@plt+0x334cc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - addseq r8, fp, #112, 30 @ 0x1c0 │ │ │ │ + addseq r8, fp, #144, 30 @ 0x240 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [pc, #136] @ 41714 <__cxa_atexit@plt+0x33560> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r6, [r5] │ │ │ │ @@ -52539,17 +52539,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r7, r6 │ │ │ │ str r2, [r7], #-3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - addseq r8, fp, #192, 30 @ 0x300 │ │ │ │ + addseq r8, fp, #224, 30 @ 0x380 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 41788 <__cxa_atexit@plt+0x335d4> │ │ │ │ @@ -52571,16 +52571,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r7, r6 │ │ │ │ str r2, [r7], #-3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r8, fp, #52, 30 @ 0xd0 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r8, fp, #84, 30 @ 0x150 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 417e4 <__cxa_atexit@plt+0x33630> │ │ │ │ ldr r2, [pc, #56] @ 417f0 <__cxa_atexit@plt+0x3363c> │ │ │ │ @@ -52596,15 +52596,15 @@ │ │ │ │ b 41800 <__cxa_atexit@plt+0x3364c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - addseq r8, fp, #240, 26 @ 0x3c00 │ │ │ │ + addseq r8, fp, #16, 28 @ 0x100 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [pc, #136] @ 41894 <__cxa_atexit@plt+0x336e0> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r6, [r5] │ │ │ │ @@ -52635,17 +52635,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r7, r6 │ │ │ │ str r2, [r7], #-3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - addseq r8, fp, #64, 28 @ 0x400 │ │ │ │ + addseq r8, fp, #96, 28 @ 0x600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 41908 <__cxa_atexit@plt+0x33754> │ │ │ │ @@ -52667,16 +52667,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r7, r6 │ │ │ │ str r2, [r7], #-3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r8, fp, #180, 26 @ 0x2d00 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r8, fp, #212, 26 @ 0x3500 │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #60 @ 0x3c │ │ │ │ cmp fp, r7 │ │ │ │ bhi 41a10 <__cxa_atexit@plt+0x3385c> │ │ │ │ ldr lr, [pc, #248] @ 41a30 <__cxa_atexit@plt+0x3387c> │ │ │ │ @@ -52738,17 +52738,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, sl │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - addseq r8, fp, #92, 24 @ 0x5c00 │ │ │ │ + addseq r8, fp, #124, 24 @ 0x7c00 │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ @ instruction: 0xfffffafc │ │ │ │ @ instruction: 0xfffffc84 │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r0, r6 │ │ │ │ @@ -52786,15 +52786,15 @@ │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 41b14 <__cxa_atexit@plt+0x33960> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ muleq r0, r8, r0 │ │ │ │ @ instruction: 0xfffffa18 │ │ │ │ @ instruction: 0xfffffba0 │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ @@ -52859,15 +52859,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ andeq r0, r0, r0, asr #3 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - addseq r8, fp, #4, 20 @ 0x4000 │ │ │ │ + addseq r8, fp, #36, 20 @ 0x24000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #132] @ 41ca8 <__cxa_atexit@plt+0x33af4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ @@ -53188,21 +53188,21 @@ │ │ │ │ ldrd r0, [r2, #72] @ 0x48 │ │ │ │ sub r6, r6, r5 │ │ │ │ subs r0, r0, r6 │ │ │ │ sbc r1, r1, #0 │ │ │ │ strd r0, [r2, #72] @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #102 @ 0x66 │ │ │ │ blx r7 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r6, [r0, #812] @ 0x32c │ │ │ │ ldr r4, [r0, #820] @ 0x334 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ ldr r5, [r3, #12] │ │ │ │ str sl, [r0, #828] @ 0x33c │ │ │ │ ldr r2, [r4] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ @@ -53226,15 +53226,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 421d4 <__cxa_atexit@plt+0x34020> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - addseq r8, fp, #228, 12 @ 0xe400000 │ │ │ │ + addseq r8, fp, #4, 14 @ 0x100000 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ rsbseq r8, pc, #104 @ 0x68 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r4, [pc, #188] @ 422ac <__cxa_atexit@plt+0x340f8> │ │ │ │ @@ -53253,21 +53253,21 @@ │ │ │ │ ldrd r2, [r5, #72] @ 0x48 │ │ │ │ sub r6, r6, r4 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r3, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #102 @ 0x66 │ │ │ │ blx r7 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -53307,21 +53307,21 @@ │ │ │ │ ldrd r2, [r7, #72] @ 0x48 │ │ │ │ sub r6, r6, r5 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r3, #0 │ │ │ │ strd r2, [r7, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #103 @ 0x67 │ │ │ │ blx r8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -53358,15 +53358,15 @@ │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r0, r2, r7} │ │ │ │ str r1, [r3, #20] │ │ │ │ mov r7, r3 │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ @ instruction: 0xfffff56c │ │ │ │ rsbseq r7, pc, #56, 28 @ 0x380 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -53450,16 +53450,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r8, fp, #160, 2 @ 0x28 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r8, fp, #192, 2 @ 0x30 │ │ │ │ rsbseq r7, pc, #208, 24 @ 0xd000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 423f4 <__cxa_atexit@plt+0x34240> │ │ │ │ mov r7, r6 │ │ │ │ ldr ip, [r5] │ │ │ │ @@ -53490,15 +53490,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str ip, [r5] │ │ │ │ stmib r5, {r1, lr} │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - addseq r8, fp, #28, 4 @ 0xc0000001 │ │ │ │ + addseq r8, fp, #60, 4 @ 0xc0000003 │ │ │ │ rsbseq r7, pc, #108, 24 @ 0x6c00 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r8, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -53536,17 +53536,17 @@ │ │ │ │ str r3, [fp, #828] @ 0x33c │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r1, [fp, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ mov r4, fp │ │ │ │ mov fp, r0 │ │ │ │ bx r1 │ │ │ │ - addseq r8, fp, #116, 2 │ │ │ │ + addseq r8, fp, #148, 2 @ 0x25 │ │ │ │ rsbseq r7, pc, #188, 22 @ 0x2f000 │ │ │ │ - rsbeq sl, r5, #628 @ 0x274 │ │ │ │ + rsbeq fp, r5, #1946157057 @ 0x74000001 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -53592,20 +53592,20 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ rsbseq r7, pc, #220, 20 @ 0xdc000 │ │ │ │ - addseq r8, fp, #188 @ 0xbc │ │ │ │ - addseq r8, fp, #168 @ 0xa8 │ │ │ │ - addseq r7, fp, #240, 28 @ 0xf00 │ │ │ │ + addseq r8, fp, #220 @ 0xdc │ │ │ │ + addseq r8, fp, #200 @ 0xc8 │ │ │ │ + addseq r7, fp, #16, 30 @ 0x40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 42800 <__cxa_atexit@plt+0x3464c> │ │ │ │ @@ -53625,18 +53625,18 @@ │ │ │ │ str r7, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r8, fp, #8 │ │ │ │ - addseq r7, fp, #244, 30 @ 0x3d0 │ │ │ │ - addseq r7, fp, #60, 28 @ 0x3c0 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r8, fp, #40 @ 0x28 │ │ │ │ + addseq r8, fp, #20 │ │ │ │ + addseq r7, fp, #92, 28 @ 0x5c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 428a0 <__cxa_atexit@plt+0x346ec> │ │ │ │ ldr r2, [pc, #148] @ 428c8 <__cxa_atexit@plt+0x34714> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -53669,21 +53669,21 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ eorsmi r0, r4, r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - addseq r7, fp, #116, 26 @ 0x1d00 │ │ │ │ - addseq r7, fp, #144, 26 @ 0x2400 │ │ │ │ + addseq r7, fp, #148, 26 @ 0x2500 │ │ │ │ + addseq r7, fp, #176, 26 @ 0x2c00 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -53697,19 +53697,19 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r7, [r3, #4] │ │ │ │ vstr d0, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ eorsmi r0, r4, r0 │ │ │ │ - addseq r7, fp, #0, 26 │ │ │ │ + addseq r7, fp, #32, 26 @ 0x800 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 429c8 <__cxa_atexit@plt+0x34814> │ │ │ │ ldr r2, [pc, #148] @ 429f0 <__cxa_atexit@plt+0x3483c> │ │ │ │ @@ -53743,21 +53743,21 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - addseq r7, fp, #76, 24 @ 0x4c00 │ │ │ │ - addseq r7, fp, #104, 24 @ 0x6800 │ │ │ │ + addseq r7, fp, #108, 24 @ 0x6c00 │ │ │ │ + addseq r7, fp, #136, 24 @ 0x8800 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -53771,19 +53771,19 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r7, [r3, #4] │ │ │ │ vstr d0, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ - addseq r7, fp, #216, 22 @ 0x36000 │ │ │ │ + addseq r7, fp, #248, 22 @ 0x3e000 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 42af0 <__cxa_atexit@plt+0x3493c> │ │ │ │ ldr r2, [pc, #148] @ 42b18 <__cxa_atexit@plt+0x34964> │ │ │ │ @@ -53817,21 +53817,21 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - addseq r7, fp, #36, 22 @ 0x9000 │ │ │ │ - addseq r7, fp, #64, 22 @ 0x10000 │ │ │ │ + addseq r7, fp, #68, 22 @ 0x11000 │ │ │ │ + addseq r7, fp, #96, 22 @ 0x18000 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -53845,19 +53845,19 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r7, [r3, #4] │ │ │ │ vstr d0, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ - addseq r7, fp, #176, 20 @ 0xb0000 │ │ │ │ + addseq r7, fp, #208, 20 @ 0xd0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 42cac <__cxa_atexit@plt+0x34af8> │ │ │ │ ldr r7, [pc, #296] @ 42cd4 <__cxa_atexit@plt+0x34b20> │ │ │ │ @@ -53931,24 +53931,24 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #108 @ 0x6c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ rsbseq r7, pc, #180, 10 @ 0x2d000000 │ │ │ │ @ instruction: 0xfffffc4c │ │ │ │ - addseq r7, fp, #224, 18 @ 0x380000 │ │ │ │ - addseq r7, fp, #72, 20 @ 0x48000 │ │ │ │ + addseq r7, fp, #0, 20 │ │ │ │ + addseq r7, fp, #104, 20 @ 0x68000 │ │ │ │ + addseq r7, fp, #212, 18 @ 0x350000 │ │ │ │ addseq r7, fp, #180, 18 @ 0x2d0000 │ │ │ │ - addseq r7, fp, #148, 18 @ 0x250000 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - addseq r7, fp, #224, 18 @ 0x380000 │ │ │ │ + addseq r7, fp, #0, 20 │ │ │ │ @ instruction: 0xfffffcd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #108 @ 0x6c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -54005,21 +54005,21 @@ │ │ │ │ str r7, [r3, #44] @ 0x2c │ │ │ │ sub r7, r6, #7 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ mov r3, #108 @ 0x6c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffffafc │ │ │ │ - addseq r7, fp, #144, 16 @ 0x900000 │ │ │ │ - addseq r7, fp, #248, 16 @ 0xf80000 │ │ │ │ - addseq r7, fp, #84, 16 @ 0x540000 │ │ │ │ - addseq r7, fp, #88, 16 @ 0x580000 │ │ │ │ - addseq r7, fp, #168, 16 @ 0xa80000 │ │ │ │ + addseq r7, fp, #176, 16 @ 0xb00000 │ │ │ │ + addseq r7, fp, #24, 18 @ 0x60000 │ │ │ │ + addseq r7, fp, #116, 16 @ 0x740000 │ │ │ │ + addseq r7, fp, #120, 16 @ 0x780000 │ │ │ │ + addseq r7, fp, #200, 16 @ 0xc80000 │ │ │ │ @ instruction: 0xfffffcd4 │ │ │ │ @ instruction: 0xfffffb80 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 42e60 <__cxa_atexit@plt+0x34cac> │ │ │ │ @@ -54038,15 +54038,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 42e80 <__cxa_atexit@plt+0x34ccc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - addseq r7, fp, #116, 14 @ 0x1d00000 │ │ │ │ + addseq r7, fp, #148, 14 @ 0x2500000 │ │ │ │ rsbseq r7, pc, #252, 6 @ 0xf0000003 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 42eac <__cxa_atexit@plt+0x34cf8> │ │ │ │ @@ -54109,15 +54109,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ andeq r0, r0, r0, asr #3 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - addseq r7, fp, #104, 12 @ 0x6800000 │ │ │ │ + addseq r7, fp, #136, 12 @ 0x8800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 43024 <__cxa_atexit@plt+0x34e70> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -54157,15 +54157,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - addseq r7, fp, #164, 10 @ 0x29000000 │ │ │ │ + addseq r7, fp, #196, 10 @ 0x31000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [pc, #80] @ 430c4 <__cxa_atexit@plt+0x34f10> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ @@ -54250,21 +54250,21 @@ │ │ │ │ str r7, [r5, #24] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, fp │ │ │ │ b 42ec0 <__cxa_atexit@plt+0x34d0c> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r0 │ │ │ │ eorsgt r0, r4, r0 │ │ │ │ @ instruction: 0xfffffcd8 │ │ │ │ - addseq r7, fp, #208, 8 @ 0xd0000000 │ │ │ │ - addseq r7, fp, #160, 8 @ 0xa0000000 │ │ │ │ - addseq r7, fp, #64, 8 @ 0x40000000 │ │ │ │ + addseq r7, fp, #240, 8 @ 0xf0000000 │ │ │ │ + addseq r7, fp, #192, 8 @ 0xc0000000 │ │ │ │ + addseq r7, fp, #96, 8 @ 0x60000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4322c <__cxa_atexit@plt+0x35078> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -54281,15 +54281,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4324c <__cxa_atexit@plt+0x35098> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - addseq r7, fp, #168, 6 @ 0xa0000002 │ │ │ │ + addseq r7, fp, #200, 6 @ 0x20000003 │ │ │ │ rsbseq r7, pc, #52 @ 0x34 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #56 @ 0x38 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 43278 <__cxa_atexit@plt+0x350c4> │ │ │ │ @@ -54367,22 +54367,22 @@ │ │ │ │ ldr r6, [pc, #32] @ 433ac <__cxa_atexit@plt+0x351f8> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r0, r8, lsl #16 │ │ │ │ andeq r0, r0, r8, lsr #7 │ │ │ │ - addseq r7, fp, #176, 4 │ │ │ │ + addseq r7, fp, #208, 4 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - addseq r7, fp, #84, 4 @ 0x40000005 │ │ │ │ + addseq r7, fp, #116, 4 @ 0x40000007 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 433fc <__cxa_atexit@plt+0x35248> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ @@ -54398,15 +54398,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - addseq r7, fp, #204, 2 @ 0x33 │ │ │ │ + addseq r7, fp, #236, 2 @ 0x3b │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 43460 <__cxa_atexit@plt+0x352ac> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -54444,19 +54444,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #20] @ 434d8 <__cxa_atexit@plt+0x35324> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, asr r2 │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ - addseq r7, fp, #40, 2 │ │ │ │ + addseq r7, fp, #72, 2 │ │ │ │ ldr r3, [r5] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 435d0 <__cxa_atexit@plt+0x3541c> │ │ │ │ ldr r2, [r3, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ ldr r1, [pc, #372] @ 4367c <__cxa_atexit@plt+0x354c8> │ │ │ │ @@ -54548,23 +54548,23 @@ │ │ │ │ ldr r6, [pc, #24] @ 43678 <__cxa_atexit@plt+0x354c4> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov fp, r8 │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ andeq r0, r0, r4, lsr r5 │ │ │ │ muleq r0, r4, r1 │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ andeq r0, r0, r8, ror #5 │ │ │ │ andeq r0, r0, ip, lsr r3 │ │ │ │ andeq r0, r0, r8, asr r3 │ │ │ │ @ instruction: 0xfffffc04 │ │ │ │ - addseq r6, fp, #184, 30 @ 0x2e0 │ │ │ │ + addseq r6, fp, #216, 30 @ 0x360 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #188] @ 43770 <__cxa_atexit@plt+0x355bc> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -54903,17 +54903,17 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 43c0c <__cxa_atexit@plt+0x35a58> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ @ instruction: 0xfffff638 │ │ │ │ - addseq r6, fp, #236, 18 @ 0x3b0000 │ │ │ │ + addseq r6, fp, #12, 20 @ 0xc000 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 43c98 <__cxa_atexit@plt+0x35ae4> │ │ │ │ ldr r2, [pc, #148] @ 43cc0 <__cxa_atexit@plt+0x35b0c> │ │ │ │ @@ -54947,21 +54947,21 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ eorsmi r0, r4, r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - addseq r6, fp, #124, 18 @ 0x1f0000 │ │ │ │ - addseq r6, fp, #152, 18 @ 0x260000 │ │ │ │ + addseq r6, fp, #156, 18 @ 0x270000 │ │ │ │ + addseq r6, fp, #184, 18 @ 0x2e0000 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -54975,19 +54975,19 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r7, [r3, #4] │ │ │ │ vstr d0, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ eorsmi r0, r4, r0 │ │ │ │ - addseq r6, fp, #8, 18 @ 0x20000 │ │ │ │ + addseq r6, fp, #40, 18 @ 0xa0000 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 43dc0 <__cxa_atexit@plt+0x35c0c> │ │ │ │ ldr r2, [pc, #148] @ 43de8 <__cxa_atexit@plt+0x35c34> │ │ │ │ @@ -55021,21 +55021,21 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - addseq r6, fp, #84, 16 @ 0x540000 │ │ │ │ - addseq r6, fp, #112, 16 @ 0x700000 │ │ │ │ + addseq r6, fp, #116, 16 @ 0x740000 │ │ │ │ + addseq r6, fp, #144, 16 @ 0x900000 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -55049,19 +55049,19 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r7, [r3, #4] │ │ │ │ vstr d0, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ - addseq r6, fp, #224, 14 @ 0x3800000 │ │ │ │ + addseq r6, fp, #0, 16 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 43ee8 <__cxa_atexit@plt+0x35d34> │ │ │ │ ldr r2, [pc, #148] @ 43f10 <__cxa_atexit@plt+0x35d5c> │ │ │ │ @@ -55095,21 +55095,21 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - addseq r6, fp, #44, 14 @ 0xb00000 │ │ │ │ - addseq r6, fp, #72, 14 @ 0x1200000 │ │ │ │ + addseq r6, fp, #76, 14 @ 0x1300000 │ │ │ │ + addseq r6, fp, #104, 14 @ 0x1a00000 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -55123,19 +55123,19 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r7, [r3, #4] │ │ │ │ vstr d0, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ - addseq r6, fp, #184, 12 @ 0xb800000 │ │ │ │ + addseq r6, fp, #216, 12 @ 0xd800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 440b4 <__cxa_atexit@plt+0x35f00> │ │ │ │ ldr r3, [pc, #304] @ 440d0 <__cxa_atexit@plt+0x35f1c> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -55210,24 +55210,24 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #108 @ 0x6c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ - addseq r6, fp, #8, 12 @ 0x800000 │ │ │ │ + addseq r6, fp, #40, 12 @ 0x2800000 │ │ │ │ @ instruction: 0xfffffc3c │ │ │ │ - addseq r6, fp, #216, 10 @ 0x36000000 │ │ │ │ - addseq r6, fp, #64, 12 @ 0x4000000 │ │ │ │ - addseq r6, fp, #160, 10 @ 0x28000000 │ │ │ │ - addseq r6, fp, #164, 10 @ 0x29000000 │ │ │ │ + addseq r6, fp, #248, 10 @ 0x3e000000 │ │ │ │ + addseq r6, fp, #96, 12 @ 0x6000000 │ │ │ │ + addseq r6, fp, #192, 10 @ 0x30000000 │ │ │ │ + addseq r6, fp, #196, 10 @ 0x31000000 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ - addseq r6, fp, #216, 10 @ 0x36000000 │ │ │ │ + addseq r6, fp, #248, 10 @ 0x3e000000 │ │ │ │ @ instruction: 0xfffffcc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #108 @ 0x6c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -55284,21 +55284,21 @@ │ │ │ │ str r7, [r3, #44] @ 0x2c │ │ │ │ sub r7, r6, #7 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ mov r3, #108 @ 0x6c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffffaf8 │ │ │ │ - addseq r6, fp, #148, 8 @ 0x94000000 │ │ │ │ - addseq r6, fp, #252, 8 @ 0xfc000000 │ │ │ │ - addseq r6, fp, #88, 8 @ 0x58000000 │ │ │ │ - addseq r6, fp, #92, 8 @ 0x5c000000 │ │ │ │ - addseq r6, fp, #172, 8 @ 0xac000000 │ │ │ │ + addseq r6, fp, #180, 8 @ 0xb4000000 │ │ │ │ + addseq r6, fp, #28, 10 @ 0x7000000 │ │ │ │ + addseq r6, fp, #120, 8 @ 0x78000000 │ │ │ │ + addseq r6, fp, #124, 8 @ 0x7c000000 │ │ │ │ + addseq r6, fp, #204, 8 @ 0xcc000000 │ │ │ │ @ instruction: 0xfffffcd0 │ │ │ │ @ instruction: 0xfffffb7c │ │ │ │ rsbseq r6, pc, #84 @ 0x54 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -55325,15 +55325,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 442a0 <__cxa_atexit@plt+0x360ec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - addseq r6, fp, #116, 6 @ 0xd0000001 │ │ │ │ + addseq r6, fp, #148, 6 @ 0x50000002 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ rsbseq r5, pc, #232, 30 @ 0x3a0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -55420,30 +55420,30 @@ │ │ │ │ str r6, [r6, #24] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, sl │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ ldr r6, [pc, #32] @ 44440 <__cxa_atexit@plt+0x3628c> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ @ instruction: 0xfffffc58 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ muleq r0, r8, r1 │ │ │ │ - addseq r6, fp, #52, 4 @ 0x40000003 │ │ │ │ + addseq r6, fp, #84, 4 @ 0x40000005 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ - addseq r6, fp, #212, 2 @ 0x35 │ │ │ │ + addseq r6, fp, #244, 2 @ 0x3d │ │ │ │ rsbseq r5, pc, #24, 28 @ 0x180 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 44490 <__cxa_atexit@plt+0x362dc> │ │ │ │ @@ -55478,19 +55478,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #20] @ 44500 <__cxa_atexit@plt+0x3634c> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ andeq r0, r0, r4, lsl #4 │ │ │ │ muleq r0, r8, r0 │ │ │ │ @ instruction: 0xfffffd78 │ │ │ │ - addseq r6, fp, #248 @ 0xf8 │ │ │ │ + addseq r6, fp, #24, 2 │ │ │ │ rsbseq r5, pc, #92, 26 @ 0x1700 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 44544 <__cxa_atexit@plt+0x36390> │ │ │ │ ldr r7, [pc, #240] @ 44620 <__cxa_atexit@plt+0x3646c> │ │ │ │ @@ -55547,21 +55547,21 @@ │ │ │ │ ldr r6, [pc, #28] @ 44618 <__cxa_atexit@plt+0x36464> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ @ instruction: 0xfffffc68 │ │ │ │ - addseq r5, fp, #232, 30 @ 0x3a0 │ │ │ │ + addseq r6, fp, #8 │ │ │ │ rsbseq r5, pc, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 44668 <__cxa_atexit@plt+0x364b4> │ │ │ │ @@ -55596,19 +55596,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #20] @ 446d8 <__cxa_atexit@plt+0x36524> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ @ instruction: 0xfffffba0 │ │ │ │ - addseq r5, fp, #32, 30 @ 0x80 │ │ │ │ + addseq r5, fp, #64, 30 @ 0x100 │ │ │ │ rsbseq r5, pc, #132, 22 @ 0x21000 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -55630,17 +55630,17 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 44768 <__cxa_atexit@plt+0x365b4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ @ instruction: 0xfffffb10 │ │ │ │ - addseq r5, fp, #144, 28 @ 0x900 │ │ │ │ + addseq r5, fp, #176, 28 @ 0xb00 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ b 44788 <__cxa_atexit@plt+0x365d4> │ │ │ │ @ instruction: 0xffffffe4 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -55698,15 +55698,15 @@ │ │ │ │ strd r2, [r5] │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr r6, [sp, #12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xff51afd7 │ │ │ │ ldcl 12, cr8, [r5, #-820] @ 0xfffffccc │ │ │ │ strbgt fp, [lr], #2558 @ 0x9fe │ │ │ │ - bne fe1bf9c0 <_end@@Base+0xfb7bd6cc> │ │ │ │ + bne fe1bf9c0 <_end@@Base+0xfb7bd68c> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 44a10 <__cxa_atexit@plt+0x3685c> │ │ │ │ ldr r3, [pc, #444] @ 44a4c <__cxa_atexit@plt+0x36898> │ │ │ │ @@ -55813,26 +55813,26 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #44] @ 44a54 <__cxa_atexit@plt+0x368a0> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-24]! @ 0xffffffe8 │ │ │ │ mov r6, r8 │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ @ instruction: 0xff51afd7 │ │ │ │ ldcl 12, cr8, [r5, #-820] @ 0xfffffccc │ │ │ │ strbgt fp, [lr], #2558 @ 0x9fe │ │ │ │ - bne fe1bfb9c <_end@@Base+0xfb7bd8a8> │ │ │ │ + bne fe1bfb9c <_end@@Base+0xfb7bd868> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, ror #4 │ │ │ │ andeq r0, r0, ip, lsl #4 │ │ │ │ rsbseq r5, pc, #108, 16 @ 0x6c0000 │ │ │ │ - addseq r5, fp, #16, 28 @ 0x100 │ │ │ │ - addseq r5, fp, #252, 26 @ 0x3f00 │ │ │ │ - addseq r5, fp, #68, 24 @ 0x4400 │ │ │ │ + addseq r5, fp, #48, 28 @ 0x300 │ │ │ │ + addseq r5, fp, #28, 28 @ 0x1c0 │ │ │ │ + addseq r5, fp, #100, 24 @ 0x6400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str fp, [sp, #4] │ │ │ │ str r6, [sp, #16] │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #12] │ │ │ │ add ip, r7, #3 │ │ │ │ @@ -55889,15 +55889,15 @@ │ │ │ │ strd r2, [r1] │ │ │ │ ldr r4, [sp, #12] │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xff51afd7 │ │ │ │ ldcl 12, cr8, [r5, #-820] @ 0xfffffccc │ │ │ │ strbgt fp, [lr], #2558 @ 0x9fe │ │ │ │ - bne fe1bfcbc <_end@@Base+0xfb7bd9c8> │ │ │ │ + bne fe1bfcbc <_end@@Base+0xfb7bd988> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov sl, r4 │ │ │ │ str r7, [r5, #16] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -55934,18 +55934,18 @@ │ │ │ │ bx ip │ │ │ │ ldr r4, [pc, #32] @ 44c2c <__cxa_atexit@plt+0x36a78> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [sl, #828] @ 0x33c │ │ │ │ str r4, [r5, #-4]! │ │ │ │ mov r4, sl │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ - addseq r5, fp, #48, 24 @ 0x3000 │ │ │ │ - addseq r5, fp, #0, 24 │ │ │ │ - addseq r5, fp, #72, 20 @ 0x48000 │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq r5, fp, #80, 24 @ 0x5000 │ │ │ │ + addseq r5, fp, #32, 24 @ 0x2000 │ │ │ │ + addseq r5, fp, #104, 20 @ 0x68000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r5, ror #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -55977,18 +55977,18 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ 44cd8 <__cxa_atexit@plt+0x36b24> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ - addseq r5, fp, #208, 18 @ 0x340000 │ │ │ │ - addseq r5, fp, #104, 22 @ 0x1a000 │ │ │ │ - addseq r5, fp, #84, 22 @ 0x15000 │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq r5, fp, #240, 18 @ 0x3c0000 │ │ │ │ + addseq r5, fp, #136, 22 @ 0x22000 │ │ │ │ + addseq r5, fp, #116, 22 @ 0x1d000 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 44e60 <__cxa_atexit@plt+0x36cac> │ │ │ │ @@ -56088,26 +56088,26 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #40] @ 44ea0 <__cxa_atexit@plt+0x36cec> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ @ instruction: 0xff51afd7 │ │ │ │ ldcl 12, cr8, [r5, #-820] @ 0xfffffccc │ │ │ │ strbgt fp, [lr], #2558 @ 0x9fe │ │ │ │ - bne fe1bffe8 <_end@@Base+0xfb7bdcf4> │ │ │ │ + bne fe1bffe8 <_end@@Base+0xfb7bdcb4> │ │ │ │ @ instruction: 0x000001bc │ │ │ │ andeq r0, r0, r8, lsr r2 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ rsbseq r5, pc, #32, 8 @ 0x20000000 │ │ │ │ - addseq r5, fp, #180, 18 @ 0x2d0000 │ │ │ │ - addseq r5, fp, #100, 16 @ 0x640000 │ │ │ │ - addseq r5, fp, #252, 14 @ 0x3f00000 │ │ │ │ + addseq r5, fp, #212, 18 @ 0x350000 │ │ │ │ + addseq r5, fp, #132, 16 @ 0x840000 │ │ │ │ + addseq r5, fp, #28, 16 @ 0x1c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str fp, [sp, #4] │ │ │ │ str r6, [sp, #16] │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #12] │ │ │ │ add ip, r7, #3 │ │ │ │ @@ -56164,15 +56164,15 @@ │ │ │ │ strd r2, [r1] │ │ │ │ ldr r4, [sp, #12] │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xff51afd7 │ │ │ │ ldcl 12, cr8, [r5, #-820] @ 0xfffffccc │ │ │ │ strbgt fp, [lr], #2558 @ 0x9fe │ │ │ │ - bne fe1c0108 <_end@@Base+0xfb7bde14> │ │ │ │ + bne fe1c0108 <_end@@Base+0xfb7bddd4> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ @@ -56206,18 +56206,18 @@ │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 4506c <__cxa_atexit@plt+0x36eb8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ - addseq r5, fp, #160, 12 @ 0xa000000 │ │ │ │ - addseq r5, fp, #208, 14 @ 0x3400000 │ │ │ │ - addseq r5, fp, #32, 12 @ 0x2000000 │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq r5, fp, #192, 12 @ 0xc000000 │ │ │ │ + addseq r5, fp, #240, 14 @ 0x3c00000 │ │ │ │ + addseq r5, fp, #64, 12 @ 0x4000000 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r5, ror #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -56251,18 +56251,18 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ 45120 <__cxa_atexit@plt+0x36f6c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ - addseq r5, fp, #236, 10 @ 0x3b000000 │ │ │ │ - addseq r5, fp, #40, 14 @ 0xa00000 │ │ │ │ - addseq r5, fp, #104, 10 @ 0x1a000000 │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq r5, fp, #12, 12 @ 0xc00000 │ │ │ │ + addseq r5, fp, #72, 14 @ 0x1200000 │ │ │ │ + addseq r5, fp, #136, 10 @ 0x22000000 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ ldr r2, [r5] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ vldr d0, [r5, #4] │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -56283,29 +56283,29 @@ │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3] │ │ │ │ str r7, [r5] │ │ │ │ ldr r5, [pc, #64] @ 451c8 <__cxa_atexit@plt+0x37014> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3efc00 <__cxa_atexit@plt+0x3e1a4c> │ │ │ │ + b 3c202c <__cxa_atexit@plt+0x3b3e78> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 451cc <__cxa_atexit@plt+0x37018> │ │ │ │ add r7, pc, r7 │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ vstr d0, [r5, #4] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r2, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r1, r0, r4, lsr #15 │ │ │ │ - addseq r5, fp, #116, 12 @ 0x7400000 │ │ │ │ + addseq r5, fp, #148, 12 @ 0x9400000 │ │ │ │ @ instruction: 0x000017b0 │ │ │ │ - addseq r5, fp, #84, 12 @ 0x5400000 │ │ │ │ + addseq r5, fp, #116, 12 @ 0x7400000 │ │ │ │ rsbseq r5, pc, #8, 2 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -56320,15 +56320,15 @@ │ │ │ │ ldr r2, [r7, #16] │ │ │ │ cmp r2, #0 │ │ │ │ beq 45228 <__cxa_atexit@plt+0x37074> │ │ │ │ ldr r7, [pc, #124] @ 45298 <__cxa_atexit@plt+0x370e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 3efaf8 <__cxa_atexit@plt+0x3e1944> │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ ldr r2, [pc, #92] @ 4528c <__cxa_atexit@plt+0x370d8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r8, r2, #1 │ │ │ │ sub r0, r6, #19 │ │ │ │ ldr lr, [pc, #72] @ 45290 <__cxa_atexit@plt+0x370dc> │ │ │ │ @@ -56337,27 +56337,27 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r3, #4] │ │ │ │ add r2, r3, #8 │ │ │ │ stm r2, {r1, r7, lr} │ │ │ │ str r0, [r3, #20] │ │ │ │ str r8, [r3, #24] │ │ │ │ sub r7, r6, #6 │ │ │ │ - b 3efaf8 <__cxa_atexit@plt+0x3e1944> │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ mov r6, r3 │ │ │ │ b 4527c <__cxa_atexit@plt+0x370c8> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - addseq r5, fp, #176, 6 @ 0xc0000002 │ │ │ │ - addseq r5, fp, #160, 6 @ 0x80000002 │ │ │ │ - addseq r5, fp, #116, 6 @ 0xd0000001 │ │ │ │ - addseq r5, fp, #220, 6 @ 0x70000003 │ │ │ │ - addseq r5, fp, #180, 6 @ 0xd0000002 │ │ │ │ + addseq r5, fp, #208, 6 @ 0x40000003 │ │ │ │ + addseq r5, fp, #192, 6 │ │ │ │ + addseq r5, fp, #148, 6 @ 0x50000002 │ │ │ │ + addseq r5, fp, #252, 6 @ 0xf0000003 │ │ │ │ + addseq r5, fp, #212, 6 @ 0x50000003 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 45340 <__cxa_atexit@plt+0x3718c> │ │ │ │ ldr r2, [pc, #140] @ 45348 <__cxa_atexit@plt+0x37194> │ │ │ │ @@ -56395,15 +56395,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - addseq r5, fp, #164, 4 @ 0x4000000a │ │ │ │ + addseq r5, fp, #196, 4 @ 0x4000000c │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 45390 <__cxa_atexit@plt+0x371dc> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -56419,15 +56419,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r5, fp, #56, 4 @ 0x80000003 │ │ │ │ + addseq r5, fp, #88, 4 @ 0x80000005 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ vldr d0, [r5, #12] │ │ │ │ add r7, r7, #3 │ │ │ │ vldr d1, [r7] │ │ │ │ vcmp.f64 d1, d0 │ │ │ │ @@ -56449,24 +56449,24 @@ │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr r0, [r7, #6] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ add r8, r2, #1 │ │ │ │ - b 3efc00 <__cxa_atexit@plt+0x3e1a4c> │ │ │ │ + b 3c202c <__cxa_atexit@plt+0x3b3e78> │ │ │ │ ldr r7, [pc, #24] @ 4544c <__cxa_atexit@plt+0x37298> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - addseq r5, fp, #156, 2 @ 0x27 │ │ │ │ + addseq r5, fp, #188, 2 @ 0x2f │ │ │ │ strheq r0, [r0], -ip │ │ │ │ rsbseq r4, pc, #124, 28 @ 0x7c0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4549c <__cxa_atexit@plt+0x372e8> │ │ │ │ @@ -56477,21 +56477,21 @@ │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr r0, [r7, #6] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ add r8, r2, #1 │ │ │ │ - b 3efc00 <__cxa_atexit@plt+0x3e1a4c> │ │ │ │ + b 3c202c <__cxa_atexit@plt+0x3b3e78> │ │ │ │ ldr r7, [pc, #12] @ 454b0 <__cxa_atexit@plt+0x372fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ bx r0 │ │ │ │ - addseq r5, fp, #44, 2 │ │ │ │ + addseq r5, fp, #76, 2 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ rsbseq r4, pc, #12, 28 @ 0xc0 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #92] @ 45528 <__cxa_atexit@plt+0x37374> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -56575,17 +56575,17 @@ │ │ │ │ str lr, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ str r7, [r3, #28] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffffbf8 │ │ │ │ - addseq r4, fp, #196, 30 @ 0x310 │ │ │ │ + addseq r4, fp, #228, 30 @ 0x390 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 456c4 <__cxa_atexit@plt+0x37510> │ │ │ │ @@ -56615,30 +56615,30 @@ │ │ │ │ str r0, [r6, #20] │ │ │ │ str r7, [r6, #8] │ │ │ │ vstr d0, [r6, #24] │ │ │ │ add lr, r6, #32 │ │ │ │ stm lr, {r1, r2, r6} │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 3efaf8 <__cxa_atexit@plt+0x3e1944> │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ - addseq r4, fp, #88, 30 @ 0x160 │ │ │ │ + addseq r4, fp, #120, 30 @ 0x1e0 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - addseq r4, fp, #32, 30 @ 0x80 │ │ │ │ - addseq r4, fp, #104, 30 @ 0x1a0 │ │ │ │ + addseq r4, fp, #64, 30 @ 0x100 │ │ │ │ + addseq r4, fp, #136, 30 @ 0x220 │ │ │ │ andeq r0, r1, r7 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, sp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -56665,16 +56665,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - addseq r4, fp, #112, 28 @ 0x700 │ │ │ │ - addseq r4, fp, #184, 28 @ 0xb80 │ │ │ │ + addseq r4, fp, #144, 28 @ 0x900 │ │ │ │ + addseq r4, fp, #216, 28 @ 0xd80 │ │ │ │ rsbseq r4, pc, #244, 20 @ 0xf4000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 457c8 <__cxa_atexit@plt+0x37614> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -56683,15 +56683,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 45908 <__cxa_atexit@plt+0x37754> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r4, fp, #252, 26 @ 0x3f00 │ │ │ │ + addseq r4, fp, #28, 28 @ 0x1c0 │ │ │ │ rsbseq r4, pc, #176, 20 @ 0xb0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4580c <__cxa_atexit@plt+0x37658> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -56700,15 +56700,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 45908 <__cxa_atexit@plt+0x37754> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r4, fp, #184, 26 @ 0x2e00 │ │ │ │ + addseq r4, fp, #216, 26 @ 0x3600 │ │ │ │ rsbseq r4, pc, #108, 20 @ 0x6c000 │ │ │ │ andeq r0, r4, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -56738,16 +56738,16 @@ │ │ │ │ mov r6, r2 │ │ │ │ b 458a0 <__cxa_atexit@plt+0x376ec> │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - addseq r4, fp, #96, 26 @ 0x1800 │ │ │ │ - addseq r4, fp, #92, 30 @ 0x170 │ │ │ │ + addseq r4, fp, #128, 26 @ 0x2000 │ │ │ │ + addseq r4, fp, #124, 30 @ 0x1f0 │ │ │ │ rsbseq r4, pc, #208, 18 @ 0x340000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 458ec <__cxa_atexit@plt+0x37738> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -56756,15 +56756,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 45908 <__cxa_atexit@plt+0x37754> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r4, fp, #216, 24 @ 0xd800 │ │ │ │ + addseq r4, fp, #248, 24 @ 0xf800 │ │ │ │ rsbseq r4, pc, #136, 18 @ 0x220000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r4, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #56 @ 0x38 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 459c0 <__cxa_atexit@plt+0x3780c> │ │ │ │ @@ -56816,18 +56816,18 @@ │ │ │ │ ldr r7, [pc, #24] @ 459e8 <__cxa_atexit@plt+0x37834> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r6, #28 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - addseq r4, fp, #84, 24 @ 0x5400 │ │ │ │ + addseq r4, fp, #116, 24 @ 0x7400 │ │ │ │ rsbseq r4, pc, #144, 16 @ 0x900000 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -56850,36 +56850,36 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 45a78 <__cxa_atexit@plt+0x378c4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - addseq r4, fp, #128, 22 @ 0x20000 │ │ │ │ + addseq r4, fp, #160, 22 @ 0x28000 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r8, r6, #28 │ │ │ │ cmp r7, r8 │ │ │ │ bcc 45b9c <__cxa_atexit@plt+0x379e8> │ │ │ │ vldr d0, [r5] │ │ │ │ vldr d8, [r5, #8] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ ldr sl, [r5, #20] │ │ │ │ ldr r7, [r5, #24] │ │ │ │ - bl 1fd6dc8 <__cxa_atexit@plt+0x1fc8c14> │ │ │ │ + bl 1fd7188 <__cxa_atexit@plt+0x1fc8fd4> │ │ │ │ cmp r0, #0 │ │ │ │ beq 45abc <__cxa_atexit@plt+0x37908> │ │ │ │ ldr r3, [pc, #276] @ 45bcc <__cxa_atexit@plt+0x37a18> │ │ │ │ add r3, pc, r3 │ │ │ │ b 45ad4 <__cxa_atexit@plt+0x37920> │ │ │ │ vmov.f64 d0, d8 │ │ │ │ - bl 1fd6dc8 <__cxa_atexit@plt+0x1fc8c14> │ │ │ │ + bl 1fd7188 <__cxa_atexit@plt+0x1fc8fd4> │ │ │ │ cmp r0, #0 │ │ │ │ beq 45b04 <__cxa_atexit@plt+0x37950> │ │ │ │ ldr r3, [pc, #256] @ 45bd4 <__cxa_atexit@plt+0x37a20> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ str r3, [r6, #4]! │ │ │ │ ldr r3, [pc, #236] @ 45bd0 <__cxa_atexit@plt+0x37a1c> │ │ │ │ @@ -56922,32 +56922,32 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str sl, [r5, #48] @ 0x30 │ │ │ │ str ip, [r5, #52] @ 0x34 │ │ │ │ stmib r5, {r0, r1} │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str r3, [r5, #12] │ │ │ │ str r2, [r5, #16] │ │ │ │ - b 3efc08 <__cxa_atexit@plt+0x3e1a54> │ │ │ │ + b 3c2034 <__cxa_atexit@plt+0x3b3e80> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #60] @ 45be0 <__cxa_atexit@plt+0x37a2c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r6, #28 │ │ │ │ ldr r7, [r5, #32] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xff51afd7 │ │ │ │ ldcl 12, cr8, [r5, #-820] @ 0xfffffccc │ │ │ │ strbgt fp, [lr], #2558 @ 0x9fe │ │ │ │ - bne fe1c0d1c <_end@@Base+0xfb7bea28> │ │ │ │ + bne fe1c0d1c <_end@@Base+0xfb7be9e8> │ │ │ │ @ instruction: 0xfffffce0 │ │ │ │ - addseq r4, fp, #216, 20 @ 0xd8000 │ │ │ │ + addseq r4, fp, #248, 20 @ 0xf8000 │ │ │ │ @ instruction: 0xfffffd08 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ rsbseq r4, pc, #160, 12 @ 0xa000000 │ │ │ │ andeq r1, r0, r8, ror #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -56983,28 +56983,28 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str sl, [r5, #48] @ 0x30 │ │ │ │ str ip, [r5, #52] @ 0x34 │ │ │ │ stmib r5, {r0, r1, lr} │ │ │ │ str r2, [r5, #16] │ │ │ │ mov r6, fp │ │ │ │ ldr fp, [sp] │ │ │ │ - b 3efc08 <__cxa_atexit@plt+0x3e1a54> │ │ │ │ + b 3c2034 <__cxa_atexit@plt+0x3b3e80> │ │ │ │ @ instruction: 0xff51afd7 │ │ │ │ ldcl 12, cr8, [r5, #-820] @ 0xfffffccc │ │ │ │ strbgt fp, [lr], #2558 @ 0x9fe │ │ │ │ - bne fe1c0de4 <_end@@Base+0xfb7beaf0> │ │ │ │ + bne fe1c0de4 <_end@@Base+0xfb7beab0> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ rsbseq r4, pc, #236, 10 @ 0x3b000000 │ │ │ │ andeq sp, r0, fp, ror #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 45cb8 <__cxa_atexit@plt+0x37b04> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3efc10 <__cxa_atexit@plt+0x3e1a5c> │ │ │ │ + b 3c203c <__cxa_atexit@plt+0x3b3e88> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ rsbseq r4, pc, #196, 10 @ 0x31000000 │ │ │ │ andeq sp, r0, fp, ror #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -57042,22 +57042,22 @@ │ │ │ │ vstr d0, [r3, #32] │ │ │ │ add lr, r3, #40 @ 0x28 │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efc18 <__cxa_atexit@plt+0x3e1a64> │ │ │ │ + b 3c2044 <__cxa_atexit@plt+0x3b3e90> │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blcc ffc45d7c <_end@@Base+0xfd243a88> │ │ │ │ + blcc ffc45d7c <_end@@Base+0xfd243a48> │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ @ instruction: 0xfffffb00 │ │ │ │ - addseq r4, fp, #208, 16 @ 0xd00000 │ │ │ │ - addseq r4, fp, #112, 16 @ 0x700000 │ │ │ │ + addseq r4, fp, #240, 16 @ 0xf00000 │ │ │ │ + addseq r4, fp, #144, 16 @ 0x900000 │ │ │ │ rsbseq r4, pc, #248, 8 @ 0xf8000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 45e10 <__cxa_atexit@plt+0x37c5c> │ │ │ │ @@ -57171,21 +57171,21 @@ │ │ │ │ stm lr, {r0, r1, r7} │ │ │ │ vstr d2, [r3, #20] │ │ │ │ add r5, r5, #12 │ │ │ │ sub r7, r6, #27 │ │ │ │ b 45908 <__cxa_atexit@plt+0x37754> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ eorsgt r0, r4, r0 │ │ │ │ - addseq r4, fp, #48, 14 @ 0xc00000 │ │ │ │ + addseq r4, fp, #80, 14 @ 0x1400000 │ │ │ │ @ instruction: 0xfffff9e8 │ │ │ │ - addseq r4, fp, #204, 12 @ 0xcc00000 │ │ │ │ + addseq r4, fp, #236, 12 @ 0xec00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 45fd0 <__cxa_atexit@plt+0x37e1c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -57202,15 +57202,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 45ff0 <__cxa_atexit@plt+0x37e3c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - addseq r4, fp, #4, 12 @ 0x400000 │ │ │ │ + addseq r4, fp, #36, 12 @ 0x2400000 │ │ │ │ rsbseq r4, pc, #140, 4 @ 0xc0000008 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ b 46014 <__cxa_atexit@plt+0x37e60> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -57239,15 +57239,15 @@ │ │ │ │ ldr r2, [r8, #6] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r7, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bic r7, r7, #3 │ │ │ │ @@ -57257,15 +57257,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ @@ -57279,24 +57279,24 @@ │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 46180 <__cxa_atexit@plt+0x37fcc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -57305,30 +57305,30 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 461d4 <__cxa_atexit@plt+0x38020> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r4, fp, #68, 8 @ 0x44000000 │ │ │ │ + addseq r4, fp, #100, 8 @ 0x64000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 461bc <__cxa_atexit@plt+0x38008> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 461c4 <__cxa_atexit@plt+0x38010> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 33634 <__cxa_atexit@plt+0x25480> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r4, fp, #8, 8 @ 0x8000000 │ │ │ │ + addseq r4, fp, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 4628c <__cxa_atexit@plt+0x380d8> │ │ │ │ ldr r3, [pc, #196] @ 462ac <__cxa_atexit@plt+0x380f8> │ │ │ │ @@ -57377,19 +57377,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - addseq r4, fp, #124, 6 @ 0xf0000001 │ │ │ │ + addseq r4, fp, #156, 6 @ 0x70000002 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 46338 <__cxa_atexit@plt+0x38184> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ @@ -57421,18 +57421,18 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - addseq r4, fp, #176, 4 │ │ │ │ + addseq r4, fp, #208, 4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 463bc <__cxa_atexit@plt+0x38208> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -57454,15 +57454,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ - addseq r4, fp, #20, 4 @ 0x40000001 │ │ │ │ + addseq r4, fp, #52, 4 @ 0x40000003 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 46414 <__cxa_atexit@plt+0x38260> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -57470,30 +57470,30 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 46468 <__cxa_atexit@plt+0x382b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r4, fp, #176, 2 @ 0x2c │ │ │ │ + addseq r4, fp, #208, 2 @ 0x34 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 46450 <__cxa_atexit@plt+0x3829c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 46458 <__cxa_atexit@plt+0x382a4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 33634 <__cxa_atexit@plt+0x25480> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r4, fp, #116, 2 │ │ │ │ + addseq r4, fp, #148, 2 @ 0x25 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 46520 <__cxa_atexit@plt+0x3836c> │ │ │ │ ldr r3, [pc, #196] @ 46540 <__cxa_atexit@plt+0x3838c> │ │ │ │ @@ -57542,19 +57542,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - addseq r4, fp, #232 @ 0xe8 │ │ │ │ + addseq r4, fp, #8, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 465cc <__cxa_atexit@plt+0x38418> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ @@ -57586,18 +57586,18 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - addseq r4, fp, #28 │ │ │ │ + addseq r4, fp, #60 @ 0x3c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 4666c <__cxa_atexit@plt+0x384b8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -57626,15 +57626,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ - addseq r3, fp, #128, 30 @ 0x200 │ │ │ │ + addseq r3, fp, #160, 30 @ 0x280 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ rsbseq r3, pc, #216, 22 @ 0x36000 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub lr, r5, #20 │ │ │ │ cmp fp, lr │ │ │ │ @@ -57679,15 +57679,15 @@ │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r3, fp, #232, 28 @ 0xe80 │ │ │ │ + addseq r3, fp, #8, 30 │ │ │ │ muleq r0, r0, r0 │ │ │ │ @ instruction: 0xfffff898 │ │ │ │ @ instruction: 0xfffff90c │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ rsbseq r3, pc, #248, 20 @ 0xf8000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -57759,45 +57759,45 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [pc, #64] @ 468dc <__cxa_atexit@plt+0x38728> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3efc00 <__cxa_atexit@plt+0x3e1a4c> │ │ │ │ + b 3c202c <__cxa_atexit@plt+0x3b3e78> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 468e0 <__cxa_atexit@plt+0x3872c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r8, [r5, #-20]! @ 0xffffffec │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ vstr d8, [r5, #4] │ │ │ │ str r9, [r5, #12] │ │ │ │ str sl, [r5, #16] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - addseq r3, fp, #96, 30 @ 0x180 │ │ │ │ + addseq r3, fp, #128, 30 @ 0x200 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - addseq r3, fp, #64, 30 @ 0x100 │ │ │ │ + addseq r3, fp, #96, 30 @ 0x180 │ │ │ │ rsbseq r3, pc, #244, 18 @ 0x3d0000 │ │ │ │ rsbseq r3, pc, #176, 18 @ 0x2c0000 │ │ │ │ andeq r0, r0, r9, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [pc, #24] @ 46914 <__cxa_atexit@plt+0x38760> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #12] @ 46918 <__cxa_atexit@plt+0x38764> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3efc00 <__cxa_atexit@plt+0x3e1a4c> │ │ │ │ + b 3c202c <__cxa_atexit@plt+0x3b3e78> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - addseq r3, fp, #208, 28 @ 0xd00 │ │ │ │ + addseq r3, fp, #240, 28 @ 0xf00 │ │ │ │ rsbseq r3, pc, #120, 18 @ 0x1e0000 │ │ │ │ andeq r0, r0, sl, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #60] @ 4696c <__cxa_atexit@plt+0x387b8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ @@ -57903,15 +57903,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r3 │ │ │ │ ldr fp, [sp] │ │ │ │ b 452a8 <__cxa_atexit@plt+0x370f4> │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ vldr d8, [pc, #52] @ 46b20 <__cxa_atexit@plt+0x3896c> │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ ldr fp, [sp] │ │ │ │ @@ -57926,16 +57926,16 @@ │ │ │ │ ... │ │ │ │ @ instruction: 0xfffff3c4 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ @ instruction: 0xffffe8c4 │ │ │ │ @ instruction: 0xffffed20 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ @ instruction: 0xffffebc8 │ │ │ │ - addseq r3, fp, #36, 22 @ 0x9000 │ │ │ │ - addseq r3, fp, #108, 22 @ 0x1b000 │ │ │ │ + addseq r3, fp, #68, 22 @ 0x11000 │ │ │ │ + addseq r3, fp, #140, 22 @ 0x23000 │ │ │ │ rsbseq r3, pc, #36, 14 @ 0x900000 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #8]! │ │ │ │ ldr r3, [pc, #12] @ 46b70 <__cxa_atexit@plt+0x389bc> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -57964,15 +57964,15 @@ │ │ │ │ stm sl, {r0, r1, r2, r9} │ │ │ │ add r0, r3, #24 │ │ │ │ stm r0, {r7, r8, lr} │ │ │ │ mov r7, r3 │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffffb00 │ │ │ │ rsbseq r3, pc, #192, 12 @ 0xc000000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -58107,39 +58107,39 @@ │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3] │ │ │ │ str r7, [r5] │ │ │ │ ldr r5, [pc, #64] @ 46e4c <__cxa_atexit@plt+0x38c98> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3efc00 <__cxa_atexit@plt+0x3e1a4c> │ │ │ │ + b 3c202c <__cxa_atexit@plt+0x3b3e78> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 46e50 <__cxa_atexit@plt+0x38c9c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r8, [r5, #8] │ │ │ │ str r9, [r5, #12] │ │ │ │ vstr d0, [r5] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str lr, [r5, #-4]! │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb20 │ │ │ │ - addseq r3, fp, #240, 18 @ 0x3c0000 │ │ │ │ + addseq r3, fp, #16, 20 @ 0x10000 │ │ │ │ @ instruction: 0xfffffb2c │ │ │ │ - addseq r3, fp, #208, 18 @ 0x340000 │ │ │ │ + addseq r3, fp, #240, 18 @ 0x3c0000 │ │ │ │ rsbseq r3, pc, #132, 8 @ 0x84000000 │ │ │ │ rsbseq r3, pc, #92, 8 @ 0x5c000000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 46bf0 <__cxa_atexit@plt+0x38a3c> │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ - b 4373b8 <__cxa_atexit@plt+0x429204> │ │ │ │ + b 10be420 <__cxa_atexit@plt+0x10b026c> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 46f74 <__cxa_atexit@plt+0x38dc0> │ │ │ │ @@ -58165,20 +58165,20 @@ │ │ │ │ sub r6, r6, r5 │ │ │ │ subs r0, r0, r6 │ │ │ │ sbc r1, r1, #0 │ │ │ │ strd r0, [r3, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #7 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -58201,15 +58201,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 46f94 <__cxa_atexit@plt+0x38de0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - addseq r3, fp, #228, 14 @ 0x3900000 │ │ │ │ + addseq r3, fp, #4, 16 @ 0x40000 │ │ │ │ andeq r0, r0, ip, lsr #3 │ │ │ │ rsbseq r3, pc, #92, 6 @ 0x70000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r4, #812] @ 0x32c │ │ │ │ ldr r3, [pc, #180] @ 47064 <__cxa_atexit@plt+0x38eb0> │ │ │ │ @@ -58227,20 +58227,20 @@ │ │ │ │ ldrd r2, [r5, #72] @ 0x48 │ │ │ │ sub r6, r6, r4 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r3, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #7 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -58263,15 +58263,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 47084 <__cxa_atexit@plt+0x38ed0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - addseq r3, fp, #204, 10 @ 0x33000000 │ │ │ │ + addseq r3, fp, #236, 10 @ 0x3b000000 │ │ │ │ rsbseq r3, pc, #92, 4 @ 0xc0000005 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 471a0 <__cxa_atexit@plt+0x38fec> │ │ │ │ @@ -58301,23 +58301,23 @@ │ │ │ │ sub r6, r6, r5 │ │ │ │ subs r0, r0, r6 │ │ │ │ sbc r1, r1, #0 │ │ │ │ strd r0, [r3, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ vldr d0, [pc, #124] @ 471a8 <__cxa_atexit@plt+0x38ff4> │ │ │ │ vldr d2, [pc, #128] @ 471b0 <__cxa_atexit@plt+0x38ffc> │ │ │ │ vldr d3, [pc, #132] @ 471b8 <__cxa_atexit@plt+0x39004> │ │ │ │ vmov.f64 d1, d0 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -58341,15 +58341,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ... │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ svccc 0x00d33333 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ - addseq r3, fp, #208, 10 @ 0x34000000 │ │ │ │ + addseq r3, fp, #240, 10 @ 0x3c000000 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ rsbseq r3, pc, #12, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r4, #812] @ 0x32c │ │ │ │ @@ -58368,23 +58368,23 @@ │ │ │ │ ldrd r2, [r5, #72] @ 0x48 │ │ │ │ sub r6, r6, r4 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r3, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ vldr d0, [pc, #112] @ 472b0 <__cxa_atexit@plt+0x390fc> │ │ │ │ vldr d2, [pc, #116] @ 472b8 <__cxa_atexit@plt+0x39104> │ │ │ │ vldr d3, [pc, #120] @ 472c0 <__cxa_atexit@plt+0x3910c> │ │ │ │ vmov.f64 d1, d0 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -58486,22 +58486,22 @@ │ │ │ │ subs r0, r0, r6 │ │ │ │ sbc r3, r3, #0 │ │ │ │ str r0, [r1, #72] @ 0x48 │ │ │ │ str r3, [r1, #76] @ 0x4c │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ vldr d2, [pc, #120] @ 47498 <__cxa_atexit@plt+0x392e4> │ │ │ │ vmov.f64 d0, d8 │ │ │ │ vmov.f64 d1, d9 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -58522,15 +58522,15 @@ │ │ │ │ bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ... │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - addseq r3, fp, #236, 4 @ 0xc000000e │ │ │ │ + addseq r3, fp, #12, 6 @ 0x30000000 │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r5, ror #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [pc, #212] @ 47598 <__cxa_atexit@plt+0x393e4> │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -58551,22 +58551,22 @@ │ │ │ │ ldrd r2, [r5, #72] @ 0x48 │ │ │ │ sub r6, r6, r4 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r3, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ vldr d2, [pc, #104] @ 47590 <__cxa_atexit@plt+0x393dc> │ │ │ │ vmov.f64 d0, d9 │ │ │ │ vmov.f64 d1, d8 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -58609,23 +58609,23 @@ │ │ │ │ ldrd r2, [r5, #72] @ 0x48 │ │ │ │ sub r6, r6, r4 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r3, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ vldr d0, [pc, #108] @ 47680 <__cxa_atexit@plt+0x394cc> │ │ │ │ vadd.f64 d0, d9, d0 │ │ │ │ vldr d2, [pc, #108] @ 47688 <__cxa_atexit@plt+0x394d4> │ │ │ │ vmov.f64 d1, d8 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -58670,24 +58670,24 @@ │ │ │ │ ldrd r2, [r5, #72] @ 0x48 │ │ │ │ sub r6, r6, r4 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r3, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ vldr d0, [pc, #116] @ 47780 <__cxa_atexit@plt+0x395cc> │ │ │ │ vldr d1, [pc, #120] @ 47788 <__cxa_atexit@plt+0x395d4> │ │ │ │ vadd.f64 d0, d9, d0 │ │ │ │ vadd.f64 d1, d8, d1 │ │ │ │ vldr d2, [pc, #116] @ 47790 <__cxa_atexit@plt+0x395dc> │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -58735,23 +58735,23 @@ │ │ │ │ ldrd r2, [r5, #72] @ 0x48 │ │ │ │ sub r6, r6, r4 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r3, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ vldr d0, [pc, #108] @ 47880 <__cxa_atexit@plt+0x396cc> │ │ │ │ vadd.f64 d1, d9, d0 │ │ │ │ vldr d2, [pc, #108] @ 47888 <__cxa_atexit@plt+0x396d4> │ │ │ │ vmov.f64 d0, d8 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -58777,15 +58777,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 478b0 <__cxa_atexit@plt+0x396fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - addseq r2, fp, #160, 26 @ 0x2800 │ │ │ │ + addseq r2, fp, #192, 26 @ 0x3000 │ │ │ │ rsbseq r2, pc, #64, 20 @ 0x40000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 478dc <__cxa_atexit@plt+0x39728> │ │ │ │ @@ -58828,23 +58828,23 @@ │ │ │ │ str r8, [r6, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ sub sl, r3, #6 │ │ │ │ add r8, lr, #1 │ │ │ │ add r9, r9, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b 1fe7fe4 <__cxa_atexit@plt+0x1fd9e30> │ │ │ │ + b 1fe83a4 <__cxa_atexit@plt+0x1fda1f0> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @ instruction: 0xfffff758 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ rsbseq r2, pc, #140, 18 @ 0x230000 │ │ │ │ rsbseq r2, pc, #112, 18 @ 0x1c0000 │ │ │ │ rsbseq r2, pc, #68, 18 @ 0x110000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -58867,18 +58867,18 @@ │ │ │ │ str r1, [r5] │ │ │ │ str r8, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ sub sl, r6, #6 │ │ │ │ add r8, lr, #1 │ │ │ │ add r9, r9, #2 │ │ │ │ - b 1fe7fe4 <__cxa_atexit@plt+0x1fd9e30> │ │ │ │ + b 1fe83a4 <__cxa_atexit@plt+0x1fda1f0> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffff6b8 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ rsbseq r2, pc, #236, 16 @ 0xec0000 │ │ │ │ rsbseq r2, pc, #208, 16 @ 0xd00000 │ │ │ │ rsbseq r2, pc, #192, 16 @ 0xc00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -58962,15 +58962,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 47b94 <__cxa_atexit@plt+0x399e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - addseq r2, fp, #188, 20 @ 0xbc000 │ │ │ │ + addseq r2, fp, #220, 20 @ 0xdc000 │ │ │ │ rsbseq r2, pc, #124, 14 @ 0x1f00000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 47c00 <__cxa_atexit@plt+0x39a4c> │ │ │ │ @@ -59019,15 +59019,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r8, #4] │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ add r8, r2, #2 │ │ │ │ - b 11aa84 <__cxa_atexit@plt+0x10c8d0> │ │ │ │ + b d9eb04 <__cxa_atexit@plt+0xd90950> │ │ │ │ ldr r7, [pc, #16] @ 47c94 <__cxa_atexit@plt+0x39ae0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ rsbseq r2, pc, #0, 14 │ │ │ │ rsbseq r2, pc, #24, 14 @ 0x600000 │ │ │ │ @@ -59216,19 +59216,19 @@ │ │ │ │ sub r6, r6, r5 │ │ │ │ subs r0, r0, r6 │ │ │ │ sbc r1, r1, #0 │ │ │ │ strd r0, [r3, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -59246,15 +59246,15 @@ │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - addseq r2, fp, #120, 14 @ 0x1e00000 │ │ │ │ + addseq r2, fp, #152, 14 @ 0x2600000 │ │ │ │ muleq r0, r4, r1 │ │ │ │ rsbseq r2, pc, #92, 6 @ 0x70000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r4, #812] @ 0x32c │ │ │ │ ldr r3, [pc, #176] @ 480d8 <__cxa_atexit@plt+0x39f24> │ │ │ │ @@ -59272,19 +59272,19 @@ │ │ │ │ ldrd r2, [r5, #72] @ 0x48 │ │ │ │ sub r6, r6, r4 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r3, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -59329,19 +59329,19 @@ │ │ │ │ sub r6, r6, r5 │ │ │ │ subs r0, r0, r6 │ │ │ │ sbc r1, r1, #0 │ │ │ │ strd r0, [r3, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -59359,15 +59359,15 @@ │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - addseq r2, fp, #228, 12 @ 0xe400000 │ │ │ │ + addseq r2, fp, #4, 14 @ 0x100000 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r4, #812] @ 0x32c │ │ │ │ ldr r3, [pc, #176] @ 48298 <__cxa_atexit@plt+0x3a0e4> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -59384,19 +59384,19 @@ │ │ │ │ ldrd r2, [r5, #72] @ 0x48 │ │ │ │ sub r6, r6, r4 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r3, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -59447,15 +59447,15 @@ │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ str r7, [r5, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ add r3, r2, #2 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 11aa84 <__cxa_atexit@plt+0x10c8d0> │ │ │ │ + b d9eb04 <__cxa_atexit@plt+0xd90950> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #44] @ 48370 <__cxa_atexit@plt+0x3a1bc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -59488,15 +59488,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r8, #4] │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ add r8, r2, #2 │ │ │ │ - b 11aa84 <__cxa_atexit@plt+0x10c8d0> │ │ │ │ + b d9eb04 <__cxa_atexit@plt+0xd90950> │ │ │ │ ldr r7, [pc, #20] @ 483ec <__cxa_atexit@plt+0x3a238> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xfffff8f4 │ │ │ │ rsbseq r1, pc, #172, 30 @ 0x2b0 │ │ │ │ @@ -59504,15 +59504,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 4840c <__cxa_atexit@plt+0x3a258> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - addseq r2, fp, #68, 4 @ 0x40000004 │ │ │ │ + addseq r2, fp, #100, 4 @ 0x40000006 │ │ │ │ rsbseq r1, pc, #144, 30 @ 0x240 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 484a0 <__cxa_atexit@plt+0x3a2ec> │ │ │ │ @@ -59536,15 +59536,15 @@ │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ str r7, [r5, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ add r3, r2, #2 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 11aa84 <__cxa_atexit@plt+0x10c8d0> │ │ │ │ + b d9eb04 <__cxa_atexit@plt+0xd90950> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #44] @ 484d4 <__cxa_atexit@plt+0x3a320> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -59568,15 +59568,15 @@ │ │ │ │ bhi 485bc <__cxa_atexit@plt+0x3a408> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r9, r6, #16 │ │ │ │ cmp r3, r9 │ │ │ │ bcc 485c4 <__cxa_atexit@plt+0x3a410> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ cmp r0, #0 │ │ │ │ beq 485b0 <__cxa_atexit@plt+0x3a3fc> │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r7, [pc, #208] @ 485f4 <__cxa_atexit@plt+0x3a440> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8] │ │ │ │ mov r3, #0 │ │ │ │ @@ -59625,19 +59625,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #28] @ 485fc <__cxa_atexit@plt+0x3a448> │ │ │ │ add r6, pc, r6 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r8] │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r2, fp, #168 @ 0xa8 │ │ │ │ - addseq r2, fp, #160, 4 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r2, fp, #200 @ 0xc8 │ │ │ │ + addseq r2, fp, #192, 4 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - addseq r2, fp, #80, 4 │ │ │ │ + addseq r2, fp, #112, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -59649,16 +59649,16 @@ │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 48658 <__cxa_atexit@plt+0x3a4a4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r2, fp, #188, 2 @ 0x2f │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r2, fp, #220, 2 @ 0x37 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ rsbseq r1, pc, #48, 28 @ 0x300 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 486ec <__cxa_atexit@plt+0x3a538> │ │ │ │ @@ -59691,17 +59691,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ sub r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - addseq r1, fp, #44, 30 @ 0xb0 │ │ │ │ + addseq r1, fp, #76, 30 @ 0x130 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - addseq r2, fp, #12, 2 │ │ │ │ + addseq r2, fp, #44, 2 │ │ │ │ rsbseq r1, pc, #136, 26 @ 0x2200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #68] @ 4875c <__cxa_atexit@plt+0x3a5a8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #55] @ 0x37 │ │ │ │ str r3, [r5] │ │ │ │ @@ -59717,30 +59717,30 @@ │ │ │ │ b 48750 <__cxa_atexit@plt+0x3a59c> │ │ │ │ ldr r7, [pc, #16] @ 48760 <__cxa_atexit@plt+0x3a5ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - addseq r2, fp, #156 @ 0x9c │ │ │ │ + addseq r2, fp, #188 @ 0xbc │ │ │ │ rsbseq r1, pc, #40, 26 @ 0xa00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 48788 <__cxa_atexit@plt+0x3a5d4> │ │ │ │ ldr r7, [r7, #6] │ │ │ │ bic r7, r7, #3 │ │ │ │ b 48790 <__cxa_atexit@plt+0x3a5dc> │ │ │ │ ldr r7, [pc, #12] @ 4879c <__cxa_atexit@plt+0x3a5e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - addseq r2, fp, #92 @ 0x5c │ │ │ │ + addseq r2, fp, #124 @ 0x7c │ │ │ │ rsbseq r1, pc, #236, 24 @ 0xec00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 48830 <__cxa_atexit@plt+0x3a67c> │ │ │ │ ldr r2, [pc, #120] @ 48838 <__cxa_atexit@plt+0x3a684> │ │ │ │ @@ -59772,17 +59772,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ sub r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - addseq r1, fp, #232, 26 @ 0x3a00 │ │ │ │ + addseq r1, fp, #8, 28 @ 0x80 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - addseq r1, fp, #200, 30 @ 0x320 │ │ │ │ + addseq r1, fp, #232, 30 @ 0x3a0 │ │ │ │ rsbseq r1, pc, #68, 24 @ 0x4400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #68] @ 488a0 <__cxa_atexit@plt+0x3a6ec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #55] @ 0x37 │ │ │ │ str r3, [r5] │ │ │ │ @@ -59798,30 +59798,30 @@ │ │ │ │ b 48894 <__cxa_atexit@plt+0x3a6e0> │ │ │ │ ldr r7, [pc, #16] @ 488a4 <__cxa_atexit@plt+0x3a6f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - addseq r1, fp, #88, 30 @ 0x160 │ │ │ │ + addseq r1, fp, #120, 30 @ 0x1e0 │ │ │ │ rsbseq r1, pc, #228, 22 @ 0x39000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 488cc <__cxa_atexit@plt+0x3a718> │ │ │ │ ldr r7, [r7, #6] │ │ │ │ bic r7, r7, #3 │ │ │ │ b 488d4 <__cxa_atexit@plt+0x3a720> │ │ │ │ ldr r7, [pc, #12] @ 488e0 <__cxa_atexit@plt+0x3a72c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - addseq r1, fp, #24, 30 @ 0x60 │ │ │ │ + addseq r1, fp, #56, 30 @ 0xe0 │ │ │ │ rsbseq r1, pc, #168, 22 @ 0x2a000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4895c <__cxa_atexit@plt+0x3a7a8> │ │ │ │ ldr r2, [pc, #96] @ 48964 <__cxa_atexit@plt+0x3a7b0> │ │ │ │ @@ -59847,31 +59847,31 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ sub r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - addseq r1, fp, #164, 24 @ 0xa400 │ │ │ │ - addseq r1, fp, #156, 28 @ 0x9c0 │ │ │ │ + addseq r1, fp, #196, 24 @ 0xc400 │ │ │ │ + addseq r1, fp, #188, 28 @ 0xbc0 │ │ │ │ rsbseq r1, pc, #28, 22 @ 0x7000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 48994 <__cxa_atexit@plt+0x3a7e0> │ │ │ │ ldr r7, [r7, #6] │ │ │ │ bic r7, r7, #3 │ │ │ │ b 4899c <__cxa_atexit@plt+0x3a7e8> │ │ │ │ ldr r7, [pc, #12] @ 489a8 <__cxa_atexit@plt+0x3a7f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - addseq r1, fp, #80, 28 @ 0x500 │ │ │ │ + addseq r1, fp, #112, 28 @ 0x700 │ │ │ │ rsbseq r1, pc, #224, 20 @ 0xe0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 48a24 <__cxa_atexit@plt+0x3a870> │ │ │ │ ldr r2, [pc, #96] @ 48a2c <__cxa_atexit@plt+0x3a878> │ │ │ │ @@ -59897,31 +59897,31 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ sub r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - addseq r1, fp, #220, 22 @ 0x37000 │ │ │ │ - addseq r1, fp, #212, 26 @ 0x3500 │ │ │ │ + addseq r1, fp, #252, 22 @ 0x3f000 │ │ │ │ + addseq r1, fp, #244, 26 @ 0x3d00 │ │ │ │ rsbseq r1, pc, #84, 20 @ 0x54000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 48a5c <__cxa_atexit@plt+0x3a8a8> │ │ │ │ ldr r7, [r7, #6] │ │ │ │ bic r7, r7, #3 │ │ │ │ b 48a64 <__cxa_atexit@plt+0x3a8b0> │ │ │ │ ldr r7, [pc, #12] @ 48a70 <__cxa_atexit@plt+0x3a8bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - addseq r1, fp, #136, 26 @ 0x2200 │ │ │ │ + addseq r1, fp, #168, 26 @ 0x2a00 │ │ │ │ rsbseq r1, pc, #36, 20 @ 0x24000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #44 @ 0x2c │ │ │ │ cmp fp, r3 │ │ │ │ bhi 48ae0 <__cxa_atexit@plt+0x3a92c> │ │ │ │ ldr r2, [pc, #84] @ 48ae8 <__cxa_atexit@plt+0x3a934> │ │ │ │ @@ -59944,15 +59944,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - addseq r1, fp, #16, 22 @ 0x4000 │ │ │ │ + addseq r1, fp, #48, 22 @ 0xc000 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ rsbseq r1, pc, #164, 18 @ 0x290000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 48b24 <__cxa_atexit@plt+0x3a970> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #15] │ │ │ │ @@ -60065,23 +60065,23 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ addmi lr, r0, r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ @ instruction: 0xfffffa0c │ │ │ │ rsbseq r1, pc, #116, 14 @ 0x1d00000 │ │ │ │ rsbseq r1, pc, #148, 14 @ 0x2500000 │ │ │ │ - addseq r1, fp, #196, 20 @ 0xc4000 │ │ │ │ + addseq r1, fp, #228, 20 @ 0xe4000 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ rsbseq r1, pc, #160, 14 @ 0x2800000 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #44 @ 0x2c │ │ │ │ cmp r2, r3 │ │ │ │ @@ -60127,23 +60127,23 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbsmi r4, r5, r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ @ instruction: 0xfffffa58 │ │ │ │ rsbseq r1, pc, #124, 12 @ 0x7c00000 │ │ │ │ rsbseq r1, pc, #156, 12 @ 0x9c00000 │ │ │ │ - addseq r1, fp, #204, 18 @ 0x330000 │ │ │ │ + addseq r1, fp, #236, 18 @ 0x3b0000 │ │ │ │ rsbseq r1, pc, #172, 12 @ 0xac00000 │ │ │ │ andeq r0, r0, r7, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 48e20 <__cxa_atexit@plt+0x3ac6c> │ │ │ │ ldr r3, [pc, #164] @ 48eb0 <__cxa_atexit@plt+0x3acfc> │ │ │ │ @@ -60184,19 +60184,19 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ - addseq r1, fp, #248, 16 @ 0xf80000 │ │ │ │ - addseq r1, fp, #116, 14 @ 0x1d00000 │ │ │ │ + addseq r1, fp, #24, 18 @ 0x60000 │ │ │ │ + addseq r1, fp, #148, 14 @ 0x2500000 │ │ │ │ rsbseq r1, pc, #216, 10 @ 0x36000000 │ │ │ │ andeq r0, r0, r7, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -60260,23 +60260,23 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r3, #-40] @ 0xffffffd8 │ │ │ │ sub r7, r6, #43 @ 0x2b │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r1, fp, #80, 12 @ 0x5000000 │ │ │ │ - addseq r1, fp, #92, 16 @ 0x5c0000 │ │ │ │ - addseq r1, fp, #164, 14 @ 0x2900000 │ │ │ │ - addseq r1, fp, #132, 12 @ 0x8400000 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r1, fp, #112, 12 @ 0x7000000 │ │ │ │ + addseq r1, fp, #124, 16 @ 0x7c0000 │ │ │ │ + addseq r1, fp, #196, 14 @ 0x3100000 │ │ │ │ + addseq r1, fp, #164, 12 @ 0xa400000 │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ - addseq r1, fp, #96, 14 @ 0x1800000 │ │ │ │ - addseq r1, fp, #160, 12 @ 0xa000000 │ │ │ │ - addseq r1, fp, #248, 14 @ 0x3e00000 │ │ │ │ + addseq r1, fp, #128, 14 @ 0x2000000 │ │ │ │ + addseq r1, fp, #192, 12 @ 0xc000000 │ │ │ │ + addseq r1, fp, #24, 16 @ 0x180000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 49054 <__cxa_atexit@plt+0x3aea0> │ │ │ │ ldr lr, [pc, #64] @ 49060 <__cxa_atexit@plt+0x3aeac> │ │ │ │ @@ -60294,15 +60294,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - addseq r1, fp, #132, 10 @ 0x21000000 │ │ │ │ + addseq r1, fp, #164, 10 @ 0x29000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 49124 <__cxa_atexit@plt+0x3af70> │ │ │ │ @@ -60344,16 +60344,16 @@ │ │ │ │ str r7, [r3, #32] │ │ │ │ sub r7, r6, #59 @ 0x3b │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldm sp, {r4, fp} │ │ │ │ bx r0 │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r1, fp, #192, 12 @ 0xc000000 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r1, fp, #224, 12 @ 0xe000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 491ac <__cxa_atexit@plt+0x3aff8> │ │ │ │ ldr r1, [pc, #100] @ 491b4 <__cxa_atexit@plt+0x3b000> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -60379,15 +60379,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - addseq r1, fp, #80, 8 @ 0x50000000 │ │ │ │ + addseq r1, fp, #112, 8 @ 0x70000000 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #23] │ │ │ │ ldr r2, [pc, #28] @ 491f8 <__cxa_atexit@plt+0x3b044> │ │ │ │ @@ -60437,15 +60437,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ addmi lr, r0, r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - addseq r1, fp, #124, 10 @ 0x1f000000 │ │ │ │ + addseq r1, fp, #156, 10 @ 0x27000000 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ vldr d0, [pc, #72] @ 49300 <__cxa_atexit@plt+0x3b14c> │ │ │ │ add r7, r7, #3 │ │ │ │ vldr d1, [r7] │ │ │ │ vcmp.f64 d1, d0 │ │ │ │ @@ -60464,15 +60464,15 @@ │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addmi lr, r0, r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - addseq r1, fp, #8, 10 @ 0x2000000 │ │ │ │ + addseq r1, fp, #40, 10 @ 0xa000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ vldr d0, [pc, #160] @ 493c0 <__cxa_atexit@plt+0x3b20c> │ │ │ │ add r7, r7, #3 │ │ │ │ vldr d1, [r7] │ │ │ │ vcmp.f64 d1, d0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ @@ -60513,17 +60513,17 @@ │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbsmi r4, r5, r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - addseq r1, fp, #116, 8 @ 0x74000000 │ │ │ │ + addseq r1, fp, #148, 8 @ 0x94000000 │ │ │ │ + addseq r1, fp, #128, 8 @ 0x80000000 │ │ │ │ addseq r1, fp, #96, 8 @ 0x60000000 │ │ │ │ - addseq r1, fp, #64, 8 @ 0x40000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 49428 <__cxa_atexit@plt+0x3b274> │ │ │ │ ldr r3, [pc, #92] @ 49454 <__cxa_atexit@plt+0x3b2a0> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -60547,31 +60547,31 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 49460 <__cxa_atexit@plt+0x3b2ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - addseq r1, fp, #216, 6 @ 0x60000003 │ │ │ │ - addseq r1, fp, #196, 6 @ 0x10000003 │ │ │ │ - addseq r1, fp, #168, 6 @ 0xa0000002 │ │ │ │ + addseq r1, fp, #248, 6 @ 0xe0000003 │ │ │ │ + addseq r1, fp, #228, 6 @ 0x90000003 │ │ │ │ + addseq r1, fp, #200, 6 @ 0x20000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 49494 <__cxa_atexit@plt+0x3b2e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #28] @ 49498 <__cxa_atexit@plt+0x3b2e4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ add r7, r2, #3 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ cmp r1, #1 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - addseq r1, fp, #132, 6 @ 0x10000002 │ │ │ │ - addseq r1, fp, #120, 6 @ 0xe0000001 │ │ │ │ + addseq r1, fp, #164, 6 @ 0x90000002 │ │ │ │ + addseq r1, fp, #152, 6 @ 0x60000002 │ │ │ │ rsbseq r0, pc, #252, 30 @ 0x3f0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 4958c <__cxa_atexit@plt+0x3b3d8> │ │ │ │ ldr r3, [pc, #236] @ 495a8 <__cxa_atexit@plt+0x3b3f4> │ │ │ │ @@ -60630,21 +60630,21 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #76 @ 0x4c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, ip │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - addseq r1, fp, #236 @ 0xec │ │ │ │ + addseq r1, fp, #12, 2 │ │ │ │ @ instruction: 0xfffff56c │ │ │ │ @ instruction: 0xfffffae8 │ │ │ │ @ instruction: 0xfffffc0c │ │ │ │ - addseq r1, fp, #140, 4 @ 0xc0000008 │ │ │ │ + addseq r1, fp, #172, 4 @ 0xc000000a │ │ │ │ rsbseq r0, pc, #216, 28 @ 0xd80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -60682,35 +60682,35 @@ │ │ │ │ str r3, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ sub r7, r6, #31 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffff478 │ │ │ │ @ instruction: 0xfffff9f4 │ │ │ │ @ instruction: 0xfffffb18 │ │ │ │ - addseq r1, fp, #152, 2 @ 0x26 │ │ │ │ + addseq r1, fp, #184, 2 @ 0x2e │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 496bc <__cxa_atexit@plt+0x3b508> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 496c4 <__cxa_atexit@plt+0x3b510> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3efa50 <__cxa_atexit@plt+0x3e189c> │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r0, fp, #8, 30 │ │ │ │ + addseq r0, fp, #40, 30 @ 0xa0 │ │ │ │ rsbseq r0, pc, #144, 26 @ 0x2400 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4977c <__cxa_atexit@plt+0x3b5c8> │ │ │ │ ldr r2, [pc, #156] @ 49784 <__cxa_atexit@plt+0x3b5d0> │ │ │ │ @@ -60740,15 +60740,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 49760 <__cxa_atexit@plt+0x3b5ac> │ │ │ │ ldr r3, [pc, #64] @ 49790 <__cxa_atexit@plt+0x3b5dc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r5, #-20]! @ 0xffffffec │ │ │ │ ldr r2, [r7, #3] │ │ │ │ stmib r5, {r1, r2, r3} │ │ │ │ - b 11729ec <__cxa_atexit@plt+0x1164838> │ │ │ │ + b 925f54 <__cxa_atexit@plt+0x917da0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @@ -60781,15 +60781,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 49804 <__cxa_atexit@plt+0x3b650> │ │ │ │ ldr r3, [pc, #36] @ 49818 <__cxa_atexit@plt+0x3b664> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ stmda r5, {r1, r2, r3} │ │ │ │ str r0, [r5, #-12]! │ │ │ │ - b 11729ec <__cxa_atexit@plt+0x1164838> │ │ │ │ + b 925f54 <__cxa_atexit@plt+0x917da0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ rsbseq r0, pc, #60, 24 @ 0x3c00 │ │ │ │ @@ -60807,30 +60807,30 @@ │ │ │ │ ldr r3, [pc, #40] @ 4987c <__cxa_atexit@plt+0x3b6c8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldrd r0, [r5] │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ str r0, [r5, #-8]! │ │ │ │ - b 11729ec <__cxa_atexit@plt+0x1164838> │ │ │ │ + b 925f54 <__cxa_atexit@plt+0x917da0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ rsbseq r0, pc, #216, 22 @ 0x36000 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 498a8 <__cxa_atexit@plt+0x3b6f4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldrd r0, [r5, #4] │ │ │ │ stm r5, {r1, r2, r3} │ │ │ │ str r0, [r5, #-4]! │ │ │ │ - b 11729ec <__cxa_atexit@plt+0x1164838> │ │ │ │ + b 925f54 <__cxa_atexit@plt+0x917da0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ rsbseq r0, pc, #172, 22 @ 0x2b000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #148] @ 49958 <__cxa_atexit@plt+0x3b7a4> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -60859,15 +60859,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 4993c <__cxa_atexit@plt+0x3b788> │ │ │ │ ldr r3, [pc, #56] @ 49964 <__cxa_atexit@plt+0x3b7b0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r5, #-16]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ stmib r5, {r1, r2, r3} │ │ │ │ - b 11729ec <__cxa_atexit@plt+0x1164838> │ │ │ │ + b 925f54 <__cxa_atexit@plt+0x917da0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @@ -60898,15 +60898,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 499d8 <__cxa_atexit@plt+0x3b824> │ │ │ │ ldr r3, [pc, #36] @ 499ec <__cxa_atexit@plt+0x3b838> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ stmda r5, {r1, r2, r3} │ │ │ │ str r0, [r5, #-12]! │ │ │ │ - b 11729ec <__cxa_atexit@plt+0x1164838> │ │ │ │ + b 925f54 <__cxa_atexit@plt+0x917da0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ rsbseq r0, pc, #104, 20 @ 0x68000 │ │ │ │ @@ -60924,30 +60924,30 @@ │ │ │ │ ldr r3, [pc, #40] @ 49a50 <__cxa_atexit@plt+0x3b89c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldrd r0, [r5] │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ str r0, [r5, #-8]! │ │ │ │ - b 11729ec <__cxa_atexit@plt+0x1164838> │ │ │ │ + b 925f54 <__cxa_atexit@plt+0x917da0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ rsbseq r0, pc, #4, 20 @ 0x4000 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 49a7c <__cxa_atexit@plt+0x3b8c8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldrd r0, [r5, #4] │ │ │ │ stm r5, {r1, r2, r3} │ │ │ │ str r0, [r5, #-4]! │ │ │ │ - b 11729ec <__cxa_atexit@plt+0x1164838> │ │ │ │ + b 925f54 <__cxa_atexit@plt+0x917da0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ rsbseq r0, pc, #200, 18 @ 0x320000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #100] @ 49afc <__cxa_atexit@plt+0x3b948> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -60963,15 +60963,15 @@ │ │ │ │ tst r9, #3 │ │ │ │ beq 49aec <__cxa_atexit@plt+0x3b938> │ │ │ │ ldr r7, [pc, #56] @ 49b04 <__cxa_atexit@plt+0x3b950> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r9 │ │ │ │ mov r8, r3 │ │ │ │ - b 1173688 <__cxa_atexit@plt+0x11654d4> │ │ │ │ + b 926bf0 <__cxa_atexit@plt+0x918a3c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ @@ -60992,28 +60992,28 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 49b50 <__cxa_atexit@plt+0x3b99c> │ │ │ │ ldr r5, [pc, #28] @ 49b5c <__cxa_atexit@plt+0x3b9a8> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 1173688 <__cxa_atexit@plt+0x11654d4> │ │ │ │ + b 926bf0 <__cxa_atexit@plt+0x918a3c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ rsbseq r0, pc, #232, 16 @ 0xe80000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 49b84 <__cxa_atexit@plt+0x3b9d0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 1173688 <__cxa_atexit@plt+0x11654d4> │ │ │ │ + b 926bf0 <__cxa_atexit@plt+0x918a3c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ rsbseq r0, pc, #192, 16 @ 0xc00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #96] @ 49bfc <__cxa_atexit@plt+0x3ba48> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ @@ -61030,15 +61030,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 49bf4 <__cxa_atexit@plt+0x3ba40> │ │ │ │ ldr r5, [pc, #44] @ 49c04 <__cxa_atexit@plt+0x3ba50> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 1173688 <__cxa_atexit@plt+0x11654d4> │ │ │ │ + b 926bf0 <__cxa_atexit@plt+0x918a3c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ @@ -61056,76 +61056,76 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 49c50 <__cxa_atexit@plt+0x3ba9c> │ │ │ │ ldr r5, [pc, #28] @ 49c5c <__cxa_atexit@plt+0x3baa8> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 1173688 <__cxa_atexit@plt+0x11654d4> │ │ │ │ + b 926bf0 <__cxa_atexit@plt+0x918a3c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ rsbseq r0, pc, #232, 14 @ 0x3a00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 49c84 <__cxa_atexit@plt+0x3bad0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 1173688 <__cxa_atexit@plt+0x11654d4> │ │ │ │ + b 926bf0 <__cxa_atexit@plt+0x918a3c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ rsbseq r0, pc, #176, 14 @ 0x2c00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 49cac <__cxa_atexit@plt+0x3baf8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3efc20 <__cxa_atexit@plt+0x3e1a6c> │ │ │ │ + b 3c204c <__cxa_atexit@plt+0x3b3e98> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ rsbseq r0, pc, #116, 14 @ 0x1d00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 49cd8 <__cxa_atexit@plt+0x3bb24> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #16] @ 49cdc <__cxa_atexit@plt+0x3bb28> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 3efc28 <__cxa_atexit@plt+0x3e1a74> │ │ │ │ + b 3c2054 <__cxa_atexit@plt+0x3b3ea0> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ rsbseq r0, pc, #24, 14 @ 0x600000 │ │ │ │ rsbseq r0, pc, #48, 14 @ 0xc00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 49d08 <__cxa_atexit@plt+0x3bb54> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 49d0c <__cxa_atexit@plt+0x3bb58> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 3efc30 <__cxa_atexit@plt+0x3e1a7c> │ │ │ │ + b 3c205c <__cxa_atexit@plt+0x3b3ea8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - addseq r0, fp, #252, 20 @ 0xfc000 │ │ │ │ + addseq r0, fp, #28, 22 @ 0x7000 │ │ │ │ rsbseq r0, pc, #240, 12 @ 0xf000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 49d3c <__cxa_atexit@plt+0x3bb88> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 49d40 <__cxa_atexit@plt+0x3bb8c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 117bc8c <__cxa_atexit@plt+0x116dad8> │ │ │ │ + b 92f1f4 <__cxa_atexit@plt+0x921040> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - addseq r0, fp, #208, 20 @ 0xd0000 │ │ │ │ + addseq r0, fp, #240, 20 @ 0xf0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 49d9c <__cxa_atexit@plt+0x3bbe8> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -61143,37 +61143,37 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #129 @ 0x81 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r0, fp, #24, 18 @ 0x60000 │ │ │ │ - addseq r0, fp, #56, 16 @ 0x380000 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r0, fp, #56, 18 @ 0xe0000 │ │ │ │ + addseq r0, fp, #88, 16 @ 0x580000 │ │ │ │ rsbseq r0, pc, #240, 12 @ 0xf000000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 49dec <__cxa_atexit@plt+0x3bc38> │ │ │ │ ldr r3, [pc, #36] @ 49dfc <__cxa_atexit@plt+0x3bc48> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ ldr r8, [pc, #24] @ 49e00 <__cxa_atexit@plt+0x3bc4c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 1189e28 <__cxa_atexit@plt+0x117bc74> │ │ │ │ + b 93d390 <__cxa_atexit@plt+0x92f1dc> │ │ │ │ ldr r7, [pc, #16] @ 49e04 <__cxa_atexit@plt+0x3bc50> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - addseq r0, fp, #28, 20 @ 0x1c000 │ │ │ │ + addseq r0, fp, #60, 20 @ 0x3c000 │ │ │ │ rsbseq r0, pc, #208, 12 @ 0xd000000 │ │ │ │ rsbseq r0, pc, #160, 12 @ 0xa000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #28] @ 49e3c <__cxa_atexit@plt+0x3bc88> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -61210,15 +61210,15 @@ │ │ │ │ bne 49e8c <__cxa_atexit@plt+0x3bcd8> │ │ │ │ ldr r3, [r1] │ │ │ │ ldr r0, [pc, #264] @ 49fb0 <__cxa_atexit@plt+0x3bdfc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ cmp r3, r0 │ │ │ │ bne 49eb8 <__cxa_atexit@plt+0x3bd04> │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efbe0 <__cxa_atexit@plt+0x3e1a2c> │ │ │ │ + bl 3c200c <__cxa_atexit@plt+0x3b3e58> │ │ │ │ ldr r3, [pc, #244] @ 49fb4 <__cxa_atexit@plt+0x3be00> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r7, [pc, #232] @ 49fb8 <__cxa_atexit@plt+0x3be04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ @@ -61238,19 +61238,19 @@ │ │ │ │ sub r6, r6, r5 │ │ │ │ subs r0, r0, r6 │ │ │ │ sbc r1, r1, #0 │ │ │ │ strd r0, [r3, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -61271,19 +61271,19 @@ │ │ │ │ bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffff63c │ │ │ │ - addseq r0, fp, #136, 16 @ 0x880000 │ │ │ │ + addseq r0, fp, #168, 16 @ 0xa80000 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - addseq r0, fp, #56, 18 @ 0xe0000 │ │ │ │ + addseq r0, fp, #88, 18 @ 0x160000 │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ rsbseq r0, pc, #184, 8 @ 0xb8000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r4, #812] @ 0x32c │ │ │ │ ldr r3, [pc, #176] @ 4a08c <__cxa_atexit@plt+0x3bed8> │ │ │ │ @@ -61301,19 +61301,19 @@ │ │ │ │ ldrd r2, [r5, #72] @ 0x48 │ │ │ │ sub r6, r6, r4 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r3, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -61337,17 +61337,17 @@ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 4a0b4 <__cxa_atexit@plt+0x3bf00> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [pc, #8] @ 4a0b8 <__cxa_atexit@plt+0x3bf04> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 1189e28 <__cxa_atexit@plt+0x117bc74> │ │ │ │ + b 93d390 <__cxa_atexit@plt+0x92f1dc> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - addseq r0, fp, #84, 14 @ 0x1500000 │ │ │ │ + addseq r0, fp, #116, 14 @ 0x1d00000 │ │ │ │ rsbseq r0, pc, #172, 6 @ 0xb0000002 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -61363,18 +61363,18 @@ │ │ │ │ str r1, [r9, #8] │ │ │ │ str r2, [r9, #12] │ │ │ │ str r0, [r9, #24] │ │ │ │ str r7, [r9, #28] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r8, #16]! │ │ │ │ add r5, r5, #16 │ │ │ │ - b 7cc78 <__cxa_atexit@plt+0x6eac4> │ │ │ │ + b d00cf8 <__cxa_atexit@plt+0xcf2b44> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffff5a8 │ │ │ │ @ instruction: 0xfffff5e4 │ │ │ │ rsbseq r0, pc, #136, 6 @ 0x20000002 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ @@ -61388,37 +61388,37 @@ │ │ │ │ bhi 4a190 <__cxa_atexit@plt+0x3bfdc> │ │ │ │ ldr r3, [pc, #68] @ 4a1b0 <__cxa_atexit@plt+0x3bffc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ ldr r8, [pc, #56] @ 4a1b4 <__cxa_atexit@plt+0x3c000> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 1189e28 <__cxa_atexit@plt+0x117bc74> │ │ │ │ + b 93d390 <__cxa_atexit@plt+0x92f1dc> │ │ │ │ ldr r7, [pc, #36] @ 4a1ac <__cxa_atexit@plt+0x3bff8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4a1a8 <__cxa_atexit@plt+0x3bff4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ rsbseq r0, pc, #44, 6 @ 0xb0000000 │ │ │ │ rsbseq r0, pc, #68, 6 @ 0x10000001 │ │ │ │ @ instruction: 0xfffffca4 │ │ │ │ - addseq r0, fp, #136, 12 @ 0x8800000 │ │ │ │ + addseq r0, fp, #168, 12 @ 0xa800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 4a1d4 <__cxa_atexit@plt+0x3c020> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - addseq r0, fp, #124, 8 @ 0x7c000000 │ │ │ │ + addseq r0, fp, #156, 8 @ 0x9c000000 │ │ │ │ rsbseq r0, pc, #232, 4 @ 0x8000000e │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4a228 <__cxa_atexit@plt+0x3c074> │ │ │ │ @@ -61430,29 +61430,29 @@ │ │ │ │ bhi 4a238 <__cxa_atexit@plt+0x3c084> │ │ │ │ ldr r3, [pc, #68] @ 4a258 <__cxa_atexit@plt+0x3c0a4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ ldr r8, [pc, #56] @ 4a25c <__cxa_atexit@plt+0x3c0a8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 1189e28 <__cxa_atexit@plt+0x117bc74> │ │ │ │ + b 93d390 <__cxa_atexit@plt+0x92f1dc> │ │ │ │ ldr r7, [pc, #36] @ 4a254 <__cxa_atexit@plt+0x3c0a0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4a250 <__cxa_atexit@plt+0x3c09c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ rsbseq r0, pc, #132, 4 @ 0x40000008 │ │ │ │ rsbseq r0, pc, #156, 4 @ 0xc0000009 │ │ │ │ @ instruction: 0xfffffbfc │ │ │ │ - addseq r0, fp, #224, 10 @ 0x38000000 │ │ │ │ + addseq r0, fp, #0, 12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4a2d4 <__cxa_atexit@plt+0x3c120> │ │ │ │ ldr r2, [pc, #96] @ 4a2dc <__cxa_atexit@plt+0x3c128> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -61477,15 +61477,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - addseq r0, fp, #44, 6 @ 0xb0000000 │ │ │ │ + addseq r0, fp, #76, 6 @ 0x30000001 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 4a324 <__cxa_atexit@plt+0x3c170> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #31] │ │ │ │ str r3, [r5] │ │ │ │ @@ -61518,15 +61518,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r8, #4] │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ add r8, r2, #2 │ │ │ │ - b 11aa84 <__cxa_atexit@plt+0x10c8d0> │ │ │ │ + b d9eb04 <__cxa_atexit@plt+0xd90950> │ │ │ │ ldr r7, [pc, #16] @ 4a3a0 <__cxa_atexit@plt+0x3c1ec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ rsbseq r0, pc, #184, 2 @ 0x2e │ │ │ │ rsbseq r0, pc, #208, 2 @ 0x34 │ │ │ │ @@ -61557,20 +61557,20 @@ │ │ │ │ add r0, r2, #1 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ add r8, lr, #1 │ │ │ │ mov r9, r8 │ │ │ │ b 21958 <__cxa_atexit@plt+0x137a4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ rsbseq r0, pc, #52, 2 │ │ │ │ rsbseq r0, pc, #32, 2 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - addseq r0, fp, #68, 4 @ 0x40000004 │ │ │ │ + addseq r0, fp, #100, 4 @ 0x40000006 │ │ │ │ rsbseq r0, pc, #0, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #212] @ 4a520 <__cxa_atexit@plt+0x3c36c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #204] @ 4a524 <__cxa_atexit@plt+0x3c370> │ │ │ │ @@ -61592,19 +61592,19 @@ │ │ │ │ sub r6, r6, r5 │ │ │ │ subs r0, r0, r6 │ │ │ │ sbc r1, r1, #0 │ │ │ │ strd r0, [r3, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -61622,15 +61622,15 @@ │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - addseq r0, fp, #88, 4 @ 0x80000005 │ │ │ │ + addseq r0, fp, #120, 4 @ 0x80000007 │ │ │ │ muleq r0, r4, r1 │ │ │ │ rsbseq r0, pc, #0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r4, #812] @ 0x32c │ │ │ │ ldr r3, [pc, #176] @ 4a5f8 <__cxa_atexit@plt+0x3c444> │ │ │ │ @@ -61648,19 +61648,19 @@ │ │ │ │ ldrd r2, [r5, #72] @ 0x48 │ │ │ │ sub r6, r6, r4 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r3, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -61705,19 +61705,19 @@ │ │ │ │ sub r6, r6, r5 │ │ │ │ subs r0, r0, r6 │ │ │ │ sbc r1, r1, #0 │ │ │ │ strd r0, [r3, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -61735,15 +61735,15 @@ │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - addseq r0, fp, #196, 2 @ 0x31 │ │ │ │ + addseq r0, fp, #228, 2 @ 0x39 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r4, #812] @ 0x32c │ │ │ │ ldr r3, [pc, #176] @ 4a7b8 <__cxa_atexit@plt+0x3c604> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -61760,19 +61760,19 @@ │ │ │ │ ldrd r2, [r5, #72] @ 0x48 │ │ │ │ sub r6, r6, r4 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r3, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -61823,15 +61823,15 @@ │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ str r7, [r5, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ add r3, r2, #2 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 11aa84 <__cxa_atexit@plt+0x10c8d0> │ │ │ │ + b d9eb04 <__cxa_atexit@plt+0xd90950> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #44] @ 4a890 <__cxa_atexit@plt+0x3c6dc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -61864,15 +61864,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r8, #4] │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ add r8, r2, #2 │ │ │ │ - b 11aa84 <__cxa_atexit@plt+0x10c8d0> │ │ │ │ + b d9eb04 <__cxa_atexit@plt+0xd90950> │ │ │ │ ldr r7, [pc, #20] @ 4a90c <__cxa_atexit@plt+0x3c758> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xfffffae0 │ │ │ │ rsbseq pc, lr, #80, 24 @ 0x5000 │ │ │ │ @@ -61880,15 +61880,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 4a92c <__cxa_atexit@plt+0x3c778> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - addseq pc, sl, #36, 26 @ 0x900 │ │ │ │ + addseq pc, sl, #68, 26 @ 0x1100 │ │ │ │ rsbseq pc, lr, #52, 24 @ 0x3400 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 4a9c0 <__cxa_atexit@plt+0x3c80c> │ │ │ │ @@ -61912,15 +61912,15 @@ │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ str r7, [r5, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ add r3, r2, #2 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 11aa84 <__cxa_atexit@plt+0x10c8d0> │ │ │ │ + b d9eb04 <__cxa_atexit@plt+0xd90950> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #44] @ 4a9f4 <__cxa_atexit@plt+0x3c840> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -61965,15 +61965,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - addseq pc, sl, #140, 22 @ 0x23000 │ │ │ │ + addseq pc, sl, #172, 22 @ 0x2b000 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 4aac4 <__cxa_atexit@plt+0x3c910> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #31] │ │ │ │ str r3, [r5] │ │ │ │ @@ -62007,15 +62007,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r8, #4] │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ add r8, r2, #2 │ │ │ │ - b 11aa84 <__cxa_atexit@plt+0x10c8d0> │ │ │ │ + b d9eb04 <__cxa_atexit@plt+0xd90950> │ │ │ │ ldr r7, [pc, #16] @ 4ab44 <__cxa_atexit@plt+0x3c990> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ rsbseq pc, lr, #20, 20 @ 0x14000 │ │ │ │ rsbseq pc, lr, #76, 20 @ 0x4c000 │ │ │ │ @@ -62046,20 +62046,20 @@ │ │ │ │ add r0, r2, #1 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ add r8, lr, #1 │ │ │ │ mov r9, r8 │ │ │ │ b 21958 <__cxa_atexit@plt+0x137a4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ rsbseq pc, lr, #144, 18 @ 0x240000 │ │ │ │ rsbseq pc, lr, #124, 18 @ 0x1f0000 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - addseq pc, sl, #160, 20 @ 0xa0000 │ │ │ │ + addseq pc, sl, #192, 20 @ 0xc0000 │ │ │ │ rsbseq pc, lr, #92, 18 @ 0x170000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #212] @ 4acc4 <__cxa_atexit@plt+0x3cb10> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #204] @ 4acc8 <__cxa_atexit@plt+0x3cb14> │ │ │ │ @@ -62081,19 +62081,19 @@ │ │ │ │ sub r6, r6, r5 │ │ │ │ subs r0, r0, r6 │ │ │ │ sbc r1, r1, #0 │ │ │ │ strd r0, [r3, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -62111,15 +62111,15 @@ │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - addseq pc, sl, #180, 20 @ 0xb4000 │ │ │ │ + addseq pc, sl, #212, 20 @ 0xd4000 │ │ │ │ muleq r0, r4, r1 │ │ │ │ rsbseq pc, lr, #92, 16 @ 0x5c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r4, #812] @ 0x32c │ │ │ │ ldr r3, [pc, #176] @ 4ad9c <__cxa_atexit@plt+0x3cbe8> │ │ │ │ @@ -62137,19 +62137,19 @@ │ │ │ │ ldrd r2, [r5, #72] @ 0x48 │ │ │ │ sub r6, r6, r4 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r3, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -62194,19 +62194,19 @@ │ │ │ │ sub r6, r6, r5 │ │ │ │ subs r0, r0, r6 │ │ │ │ sbc r1, r1, #0 │ │ │ │ strd r0, [r3, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -62224,15 +62224,15 @@ │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - addseq pc, sl, #32, 20 @ 0x20000 │ │ │ │ + addseq pc, sl, #64, 20 @ 0x40000 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r4, #812] @ 0x32c │ │ │ │ ldr r3, [pc, #176] @ 4af5c <__cxa_atexit@plt+0x3cda8> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -62249,19 +62249,19 @@ │ │ │ │ ldrd r2, [r5, #72] @ 0x48 │ │ │ │ sub r6, r6, r4 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r3, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -62312,15 +62312,15 @@ │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ str r7, [r5, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ add r3, r2, #2 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 11aa84 <__cxa_atexit@plt+0x10c8d0> │ │ │ │ + b d9eb04 <__cxa_atexit@plt+0xd90950> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #44] @ 4b034 <__cxa_atexit@plt+0x3ce80> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -62353,15 +62353,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r8, #4] │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ add r8, r2, #2 │ │ │ │ - b 11aa84 <__cxa_atexit@plt+0x10c8d0> │ │ │ │ + b d9eb04 <__cxa_atexit@plt+0xd90950> │ │ │ │ ldr r7, [pc, #20] @ 4b0b0 <__cxa_atexit@plt+0x3cefc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xfffffae0 │ │ │ │ rsbseq pc, lr, #172, 8 @ 0xac000000 │ │ │ │ @@ -62369,15 +62369,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 4b0d0 <__cxa_atexit@plt+0x3cf1c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - addseq pc, sl, #128, 10 @ 0x20000000 │ │ │ │ + addseq pc, sl, #160, 10 @ 0x28000000 │ │ │ │ rsbseq pc, lr, #168, 8 @ 0xa8000000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 4b164 <__cxa_atexit@plt+0x3cfb0> │ │ │ │ @@ -62401,15 +62401,15 @@ │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ str r7, [r5, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ add r3, r2, #2 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 11aa84 <__cxa_atexit@plt+0x10c8d0> │ │ │ │ + b d9eb04 <__cxa_atexit@plt+0xd90950> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #44] @ 4b198 <__cxa_atexit@plt+0x3cfe4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -62433,15 +62433,15 @@ │ │ │ │ bhi 4b280 <__cxa_atexit@plt+0x3d0cc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r9, r6, #16 │ │ │ │ cmp r3, r9 │ │ │ │ bcc 4b288 <__cxa_atexit@plt+0x3d0d4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ cmp r0, #0 │ │ │ │ beq 4b274 <__cxa_atexit@plt+0x3d0c0> │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r7, [pc, #208] @ 4b2b8 <__cxa_atexit@plt+0x3d104> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8] │ │ │ │ mov r3, #0 │ │ │ │ @@ -62490,19 +62490,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #28] @ 4b2c0 <__cxa_atexit@plt+0x3d10c> │ │ │ │ add r6, pc, r6 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r8] │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq pc, sl, #228, 6 @ 0x90000003 │ │ │ │ - addseq pc, sl, #220, 10 @ 0x37000000 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq pc, sl, #4, 8 @ 0x4000000 │ │ │ │ + addseq pc, sl, #252, 10 @ 0x3f000000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - addseq pc, sl, #140, 10 @ 0x23000000 │ │ │ │ + addseq pc, sl, #172, 10 @ 0x2b000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -62514,16 +62514,16 @@ │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 4b31c <__cxa_atexit@plt+0x3d168> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq pc, sl, #248, 8 @ 0xf8000000 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq pc, sl, #24, 10 @ 0x6000000 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4b3b0 <__cxa_atexit@plt+0x3d1fc> │ │ │ │ ldr lr, [pc, #124] @ 4b3b8 <__cxa_atexit@plt+0x3d204> │ │ │ │ @@ -62556,15 +62556,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - addseq pc, sl, #88, 4 @ 0x80000005 │ │ │ │ + addseq pc, sl, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #28] @ 4b3fc <__cxa_atexit@plt+0x3d248> │ │ │ │ @@ -62617,25 +62617,25 @@ │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ addsmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addmi r8, r8, r0, lsl #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addmi ip, lr, r0, lsl #16 │ │ │ │ - addseq pc, sl, #56, 4 @ 0x80000003 │ │ │ │ + addseq pc, sl, #88, 4 @ 0x80000005 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - addseq pc, sl, #120, 6 @ 0xe0000001 │ │ │ │ + addseq pc, sl, #152, 6 @ 0x60000002 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -62690,26 +62690,26 @@ │ │ │ │ ldr r7, [pc, #64] @ 4b600 <__cxa_atexit@plt+0x3d44c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r0 │ │ │ │ addmi r0, r8, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addmi r9, r3, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addmi r7, r5, r0 │ │ │ │ - addseq pc, sl, #76, 2 │ │ │ │ + addseq pc, sl, #108, 2 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - addseq pc, sl, #96, 4 │ │ │ │ - addseq pc, sl, #56, 4 @ 0x80000003 │ │ │ │ + addseq pc, sl, #128, 4 │ │ │ │ + addseq pc, sl, #88, 4 @ 0x80000005 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #76] @ 4b660 <__cxa_atexit@plt+0x3d4ac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #23] │ │ │ │ str r3, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -62726,47 +62726,47 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4b664 <__cxa_atexit@plt+0x3d4b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - addseq pc, sl, #184, 2 @ 0x2e │ │ │ │ - addseq pc, sl, #184, 2 @ 0x2e │ │ │ │ + addseq pc, sl, #216, 2 @ 0x36 │ │ │ │ + addseq pc, sl, #216, 2 @ 0x36 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 4b6a0 <__cxa_atexit@plt+0x3d4ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ 4b6a4 <__cxa_atexit@plt+0x3d4f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #3 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - addseq pc, sl, #124, 2 │ │ │ │ - addseq pc, sl, #136, 2 @ 0x22 │ │ │ │ + addseq pc, sl, #156, 2 @ 0x27 │ │ │ │ + addseq pc, sl, #168, 2 @ 0x2a │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4b6dc <__cxa_atexit@plt+0x3d528> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 4b6e4 <__cxa_atexit@plt+0x3d530> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3efa50 <__cxa_atexit@plt+0x3e189c> │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq lr, sl, #232, 28 @ 0xe80 │ │ │ │ + addseq lr, sl, #8, 30 │ │ │ │ rsbseq lr, lr, #16, 30 @ 0x40 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4b79c <__cxa_atexit@plt+0x3d5e8> │ │ │ │ ldr r2, [pc, #156] @ 4b7a4 <__cxa_atexit@plt+0x3d5f0> │ │ │ │ @@ -62796,15 +62796,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 4b780 <__cxa_atexit@plt+0x3d5cc> │ │ │ │ ldr r3, [pc, #64] @ 4b7b0 <__cxa_atexit@plt+0x3d5fc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r5, #-20]! @ 0xffffffec │ │ │ │ ldr r2, [r7, #3] │ │ │ │ stmib r5, {r1, r2, r3} │ │ │ │ - b 11729ec <__cxa_atexit@plt+0x1164838> │ │ │ │ + b 925f54 <__cxa_atexit@plt+0x917da0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @@ -62837,15 +62837,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 4b824 <__cxa_atexit@plt+0x3d670> │ │ │ │ ldr r3, [pc, #36] @ 4b838 <__cxa_atexit@plt+0x3d684> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ stmda r5, {r1, r2, r3} │ │ │ │ str r0, [r5, #-12]! │ │ │ │ - b 11729ec <__cxa_atexit@plt+0x1164838> │ │ │ │ + b 925f54 <__cxa_atexit@plt+0x917da0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ rsbseq lr, lr, #188, 26 @ 0x2f00 │ │ │ │ @@ -62863,30 +62863,30 @@ │ │ │ │ ldr r3, [pc, #40] @ 4b89c <__cxa_atexit@plt+0x3d6e8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldrd r0, [r5] │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ str r0, [r5, #-8]! │ │ │ │ - b 11729ec <__cxa_atexit@plt+0x1164838> │ │ │ │ + b 925f54 <__cxa_atexit@plt+0x917da0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ rsbseq lr, lr, #88, 26 @ 0x1600 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 4b8c8 <__cxa_atexit@plt+0x3d714> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldrd r0, [r5, #4] │ │ │ │ stm r5, {r1, r2, r3} │ │ │ │ str r0, [r5, #-4]! │ │ │ │ - b 11729ec <__cxa_atexit@plt+0x1164838> │ │ │ │ + b 925f54 <__cxa_atexit@plt+0x917da0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ rsbseq lr, lr, #44, 26 @ 0xb00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #148] @ 4b978 <__cxa_atexit@plt+0x3d7c4> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -62915,15 +62915,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 4b95c <__cxa_atexit@plt+0x3d7a8> │ │ │ │ ldr r3, [pc, #56] @ 4b984 <__cxa_atexit@plt+0x3d7d0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r5, #-16]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ stmib r5, {r1, r2, r3} │ │ │ │ - b 11729ec <__cxa_atexit@plt+0x1164838> │ │ │ │ + b 925f54 <__cxa_atexit@plt+0x917da0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @@ -62954,15 +62954,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 4b9f8 <__cxa_atexit@plt+0x3d844> │ │ │ │ ldr r3, [pc, #36] @ 4ba0c <__cxa_atexit@plt+0x3d858> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ stmda r5, {r1, r2, r3} │ │ │ │ str r0, [r5, #-12]! │ │ │ │ - b 11729ec <__cxa_atexit@plt+0x1164838> │ │ │ │ + b 925f54 <__cxa_atexit@plt+0x917da0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ rsbseq lr, lr, #232, 22 @ 0x3a000 │ │ │ │ @@ -62980,30 +62980,30 @@ │ │ │ │ ldr r3, [pc, #40] @ 4ba70 <__cxa_atexit@plt+0x3d8bc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldrd r0, [r5] │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ str r0, [r5, #-8]! │ │ │ │ - b 11729ec <__cxa_atexit@plt+0x1164838> │ │ │ │ + b 925f54 <__cxa_atexit@plt+0x917da0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ rsbseq lr, lr, #132, 22 @ 0x21000 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 4ba9c <__cxa_atexit@plt+0x3d8e8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldrd r0, [r5, #4] │ │ │ │ stm r5, {r1, r2, r3} │ │ │ │ str r0, [r5, #-4]! │ │ │ │ - b 11729ec <__cxa_atexit@plt+0x1164838> │ │ │ │ + b 925f54 <__cxa_atexit@plt+0x917da0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ rsbseq lr, lr, #72, 22 @ 0x12000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #100] @ 4bb1c <__cxa_atexit@plt+0x3d968> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -63019,15 +63019,15 @@ │ │ │ │ tst r9, #3 │ │ │ │ beq 4bb0c <__cxa_atexit@plt+0x3d958> │ │ │ │ ldr r7, [pc, #56] @ 4bb24 <__cxa_atexit@plt+0x3d970> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r9 │ │ │ │ mov r8, r3 │ │ │ │ - b 1173688 <__cxa_atexit@plt+0x11654d4> │ │ │ │ + b 926bf0 <__cxa_atexit@plt+0x918a3c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ @@ -63048,28 +63048,28 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 4bb70 <__cxa_atexit@plt+0x3d9bc> │ │ │ │ ldr r5, [pc, #28] @ 4bb7c <__cxa_atexit@plt+0x3d9c8> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 1173688 <__cxa_atexit@plt+0x11654d4> │ │ │ │ + b 926bf0 <__cxa_atexit@plt+0x918a3c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ rsbseq lr, lr, #104, 20 @ 0x68000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 4bba4 <__cxa_atexit@plt+0x3d9f0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 1173688 <__cxa_atexit@plt+0x11654d4> │ │ │ │ + b 926bf0 <__cxa_atexit@plt+0x918a3c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ rsbseq lr, lr, #64, 20 @ 0x40000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #96] @ 4bc1c <__cxa_atexit@plt+0x3da68> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ @@ -63086,15 +63086,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 4bc14 <__cxa_atexit@plt+0x3da60> │ │ │ │ ldr r5, [pc, #44] @ 4bc24 <__cxa_atexit@plt+0x3da70> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 1173688 <__cxa_atexit@plt+0x11654d4> │ │ │ │ + b 926bf0 <__cxa_atexit@plt+0x918a3c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ @@ -63112,76 +63112,76 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 4bc70 <__cxa_atexit@plt+0x3dabc> │ │ │ │ ldr r5, [pc, #28] @ 4bc7c <__cxa_atexit@plt+0x3dac8> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 1173688 <__cxa_atexit@plt+0x11654d4> │ │ │ │ + b 926bf0 <__cxa_atexit@plt+0x918a3c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ rsbseq lr, lr, #104, 18 @ 0x1a0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 4bca4 <__cxa_atexit@plt+0x3daf0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 1173688 <__cxa_atexit@plt+0x11654d4> │ │ │ │ + b 926bf0 <__cxa_atexit@plt+0x918a3c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ rsbseq lr, lr, #48, 18 @ 0xc0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 4bccc <__cxa_atexit@plt+0x3db18> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3efc20 <__cxa_atexit@plt+0x3e1a6c> │ │ │ │ + b 3c204c <__cxa_atexit@plt+0x3b3e98> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ rsbseq lr, lr, #244, 16 @ 0xf40000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 4bcf8 <__cxa_atexit@plt+0x3db44> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #16] @ 4bcfc <__cxa_atexit@plt+0x3db48> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 3efc28 <__cxa_atexit@plt+0x3e1a74> │ │ │ │ + b 3c2054 <__cxa_atexit@plt+0x3b3ea0> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ rsbseq lr, lr, #172, 16 @ 0xac0000 │ │ │ │ rsbseq lr, lr, #176, 16 @ 0xb00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 4bd28 <__cxa_atexit@plt+0x3db74> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 4bd2c <__cxa_atexit@plt+0x3db78> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 3efc30 <__cxa_atexit@plt+0x3e1a7c> │ │ │ │ + b 3c205c <__cxa_atexit@plt+0x3b3ea8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - addseq lr, sl, #220, 20 @ 0xdc000 │ │ │ │ + addseq lr, sl, #252, 20 @ 0xfc000 │ │ │ │ rsbseq lr, lr, #112, 16 @ 0x700000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 4bd5c <__cxa_atexit@plt+0x3dba8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 4bd60 <__cxa_atexit@plt+0x3dbac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 117bc8c <__cxa_atexit@plt+0x116dad8> │ │ │ │ + b 92f1f4 <__cxa_atexit@plt+0x921040> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - addseq lr, sl, #176, 20 @ 0xb0000 │ │ │ │ + addseq lr, sl, #208, 20 @ 0xd0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 4bdbc <__cxa_atexit@plt+0x3dc08> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -63199,37 +63199,37 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #129 @ 0x81 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq lr, sl, #248, 16 @ 0xf80000 │ │ │ │ - addseq lr, sl, #24, 16 @ 0x180000 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq lr, sl, #24, 18 @ 0x60000 │ │ │ │ + addseq lr, sl, #56, 16 @ 0x380000 │ │ │ │ rsbseq lr, lr, #100, 16 @ 0x640000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #56 @ 0x38 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4be0c <__cxa_atexit@plt+0x3dc58> │ │ │ │ ldr r3, [pc, #36] @ 4be1c <__cxa_atexit@plt+0x3dc68> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ ldr r8, [pc, #24] @ 4be20 <__cxa_atexit@plt+0x3dc6c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 1189e28 <__cxa_atexit@plt+0x117bc74> │ │ │ │ + b 93d390 <__cxa_atexit@plt+0x92f1dc> │ │ │ │ ldr r7, [pc, #16] @ 4be24 <__cxa_atexit@plt+0x3dc70> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - addseq lr, sl, #252, 18 @ 0x3f0000 │ │ │ │ + addseq lr, sl, #28, 20 @ 0x1c000 │ │ │ │ rsbseq lr, lr, #64, 16 @ 0x400000 │ │ │ │ rsbseq lr, lr, #20, 16 @ 0x140000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #28] @ 4be5c <__cxa_atexit@plt+0x3dca8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -63335,21 +63335,21 @@ │ │ │ │ ldrd r0, [r2, #72] @ 0x48 │ │ │ │ sub r6, r6, r5 │ │ │ │ subs r0, r0, r6 │ │ │ │ sbc r1, r1, #0 │ │ │ │ strd r0, [r2, #72] @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #102 @ 0x66 │ │ │ │ blx r7 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r6, [r0, #812] @ 0x32c │ │ │ │ ldr r4, [r0, #820] @ 0x334 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ ldr r5, [r3, #12] │ │ │ │ str r8, [r0, #828] @ 0x33c │ │ │ │ ldr r2, [r4] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ @@ -63369,15 +63369,15 @@ │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - addseq lr, sl, #48, 16 @ 0x300000 │ │ │ │ + addseq lr, sl, #80, 16 @ 0x500000 │ │ │ │ @ instruction: 0x000001b8 │ │ │ │ rsbseq lr, lr, #180, 10 @ 0x2d000000 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r4, [pc, #188] @ 4c150 <__cxa_atexit@plt+0x3df9c> │ │ │ │ @@ -63396,21 +63396,21 @@ │ │ │ │ ldrd r2, [r5, #72] @ 0x48 │ │ │ │ sub r6, r6, r4 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r3, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #102 @ 0x66 │ │ │ │ blx r7 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -63451,21 +63451,21 @@ │ │ │ │ ldrd r2, [r7, #72] @ 0x48 │ │ │ │ sub r6, r6, r5 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r3, #0 │ │ │ │ strd r2, [r7, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #103 @ 0x67 │ │ │ │ blx r8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -63559,15 +63559,15 @@ │ │ │ │ ldr r7, [r1] │ │ │ │ ldr r4, [pc, #280] @ 4c470 <__cxa_atexit@plt+0x3e2bc> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ cmp r7, r4 │ │ │ │ ldr r9, [sp, #16] │ │ │ │ bne 4c36c <__cxa_atexit@plt+0x3e1b8> │ │ │ │ mov r0, r9 │ │ │ │ - bl 3efbe0 <__cxa_atexit@plt+0x3e1a2c> │ │ │ │ + bl 3c200c <__cxa_atexit@plt+0x3b3e58> │ │ │ │ ldr r7, [pc, #256] @ 4c474 <__cxa_atexit@plt+0x3e2c0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #248] @ 4c478 <__cxa_atexit@plt+0x3e2c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ @@ -63587,19 +63587,19 @@ │ │ │ │ sub r5, r5, r3 │ │ │ │ subs r0, r0, r5 │ │ │ │ sbc r1, r1, #0 │ │ │ │ strd r0, [r4, #72] @ 0x48 │ │ │ │ mov sl, #0 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r6, [r0, #812] @ 0x32c │ │ │ │ ldr r4, [r0, #820] @ 0x334 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ ldr r5, [r3, #12] │ │ │ │ str sl, [r0, #828] @ 0x33c │ │ │ │ ldr r2, [r4] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ @@ -63622,20 +63622,20 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r4, r9 │ │ │ │ ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r0 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffff044 │ │ │ │ - addseq lr, sl, #192, 8 @ 0xc0000000 │ │ │ │ - addseq lr, sl, #216, 6 @ 0x60000003 │ │ │ │ + addseq lr, sl, #224, 8 @ 0xe0000000 │ │ │ │ + addseq lr, sl, #248, 6 @ 0xe0000003 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - addseq lr, sl, #136, 8 @ 0x88000000 │ │ │ │ + addseq lr, sl, #168, 8 @ 0xa8000000 │ │ │ │ @ instruction: 0x000001bc │ │ │ │ rsbseq lr, lr, #152, 2 @ 0x26 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r4, #812] @ 0x32c │ │ │ │ ldr r3, [pc, #176] @ 4c54c <__cxa_atexit@plt+0x3e398> │ │ │ │ @@ -63653,19 +63653,19 @@ │ │ │ │ ldrd r2, [r5, #72] @ 0x48 │ │ │ │ sub r6, r6, r4 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r3, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -63689,17 +63689,17 @@ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 4c574 <__cxa_atexit@plt+0x3e3c0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [pc, #8] @ 4c578 <__cxa_atexit@plt+0x3e3c4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 1189e28 <__cxa_atexit@plt+0x117bc74> │ │ │ │ + b 93d390 <__cxa_atexit@plt+0x92f1dc> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - addseq lr, sl, #148, 4 @ 0x40000009 │ │ │ │ + addseq lr, sl, #180, 4 @ 0x4000000b │ │ │ │ rsbseq lr, lr, #140 @ 0x8c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -63715,18 +63715,18 @@ │ │ │ │ str r1, [r9, #8] │ │ │ │ str r2, [r9, #12] │ │ │ │ str r0, [r9, #24] │ │ │ │ str r7, [r9, #28] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r8, #16]! │ │ │ │ add r5, r5, #16 │ │ │ │ - b 7cc78 <__cxa_atexit@plt+0x6eac4> │ │ │ │ + b d00cf8 <__cxa_atexit@plt+0xcf2b44> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffff108 │ │ │ │ @ instruction: 0xfffff144 │ │ │ │ rsbseq lr, lr, #88 @ 0x58 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ @@ -63740,37 +63740,37 @@ │ │ │ │ bhi 4c650 <__cxa_atexit@plt+0x3e49c> │ │ │ │ ldr r3, [pc, #68] @ 4c670 <__cxa_atexit@plt+0x3e4bc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ ldr r8, [pc, #56] @ 4c674 <__cxa_atexit@plt+0x3e4c0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 1189e28 <__cxa_atexit@plt+0x117bc74> │ │ │ │ + b 93d390 <__cxa_atexit@plt+0x92f1dc> │ │ │ │ ldr r7, [pc, #36] @ 4c66c <__cxa_atexit@plt+0x3e4b8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4c668 <__cxa_atexit@plt+0x3e4b4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ rsbseq sp, lr, #252, 30 @ 0x3f0 │ │ │ │ rsbseq lr, lr, #20 │ │ │ │ @ instruction: 0xfffff804 │ │ │ │ - addseq lr, sl, #200, 2 @ 0x32 │ │ │ │ + addseq lr, sl, #232, 2 @ 0x3a │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 4c694 <__cxa_atexit@plt+0x3e4e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - addseq sp, sl, #188, 30 @ 0x2f0 │ │ │ │ + addseq sp, sl, #220, 30 @ 0x370 │ │ │ │ rsbseq sp, lr, #184, 30 @ 0x2e0 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4c6e8 <__cxa_atexit@plt+0x3e534> │ │ │ │ @@ -63782,29 +63782,29 @@ │ │ │ │ bhi 4c6f8 <__cxa_atexit@plt+0x3e544> │ │ │ │ ldr r3, [pc, #68] @ 4c718 <__cxa_atexit@plt+0x3e564> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ ldr r8, [pc, #56] @ 4c71c <__cxa_atexit@plt+0x3e568> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 1189e28 <__cxa_atexit@plt+0x117bc74> │ │ │ │ + b 93d390 <__cxa_atexit@plt+0x92f1dc> │ │ │ │ ldr r7, [pc, #36] @ 4c714 <__cxa_atexit@plt+0x3e560> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4c710 <__cxa_atexit@plt+0x3e55c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ rsbseq sp, lr, #84, 30 @ 0x150 │ │ │ │ rsbseq sp, lr, #108, 30 @ 0x1b0 │ │ │ │ @ instruction: 0xfffff75c │ │ │ │ - addseq lr, sl, #32, 2 │ │ │ │ + addseq lr, sl, #64, 2 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 4c7ac <__cxa_atexit@plt+0x3e5f8> │ │ │ │ @@ -63839,18 +63839,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - addseq sp, sl, #96, 28 @ 0x600 │ │ │ │ - addseq sp, sl, #8, 30 │ │ │ │ + addseq sp, sl, #128, 28 @ 0x800 │ │ │ │ + addseq sp, sl, #40, 30 @ 0xa0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4c81c <__cxa_atexit@plt+0x3e668> │ │ │ │ @@ -63862,16 +63862,16 @@ │ │ │ │ stm r5, {r0, r7} │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ mov r7, fp │ │ │ │ b 4c830 <__cxa_atexit@plt+0x3e67c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq sp, sl, #136, 28 @ 0x880 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq sp, sl, #168, 28 @ 0xa80 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ mov fp, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -63894,18 +63894,18 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 4c8b4 <__cxa_atexit@plt+0x3e700> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r0 │ │ │ │ addmi r0, r8, r0 │ │ │ │ - addseq sp, sl, #140, 26 @ 0x2300 │ │ │ │ + addseq sp, sl, #172, 26 @ 0x2b00 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 4c830 <__cxa_atexit@plt+0x3e67c> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ @@ -63938,28 +63938,28 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 4c958 <__cxa_atexit@plt+0x3e7a4> │ │ │ │ b 4c998 <__cxa_atexit@plt+0x3e7e4> │ │ │ │ ldr r7, [pc, #60] @ 4c988 <__cxa_atexit@plt+0x3e7d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 3efaf8 <__cxa_atexit@plt+0x3e1944> │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ addmi r9, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addmi sp, fp, r0 │ │ │ │ - addseq sp, sl, #192, 24 @ 0xc000 │ │ │ │ + addseq sp, sl, #224, 24 @ 0xe000 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - addseq sp, sl, #172, 28 @ 0xac0 │ │ │ │ + addseq sp, sl, #204, 28 @ 0xcc0 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ vldr d1, [pc, #152] @ 4ca38 <__cxa_atexit@plt+0x3e884> │ │ │ │ add r7, r7, #3 │ │ │ │ vldr d0, [r7] │ │ │ │ vcmp.f64 d0, d1 │ │ │ │ @@ -64001,16 +64001,16 @@ │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbsmi r6, sp, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addmi r9, r0, r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - addseq sp, sl, #228, 26 @ 0x3900 │ │ │ │ - addseq sp, sl, #228, 26 @ 0x3900 │ │ │ │ + addseq sp, sl, #4, 28 @ 0x40 │ │ │ │ + addseq sp, sl, #4, 28 @ 0x40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #76] @ 4cab4 <__cxa_atexit@plt+0x3e900> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #23] │ │ │ │ str r3, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -64027,31 +64027,31 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4cab8 <__cxa_atexit@plt+0x3e904> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - addseq sp, sl, #80, 26 @ 0x1400 │ │ │ │ - addseq sp, sl, #120, 26 @ 0x1e00 │ │ │ │ + addseq sp, sl, #112, 26 @ 0x1c00 │ │ │ │ + addseq sp, sl, #152, 26 @ 0x2600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 4caf4 <__cxa_atexit@plt+0x3e940> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ 4caf8 <__cxa_atexit@plt+0x3e944> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #3 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - addseq sp, sl, #60, 26 @ 0xf00 │ │ │ │ - addseq sp, sl, #32, 26 @ 0x800 │ │ │ │ + addseq sp, sl, #92, 26 @ 0x1700 │ │ │ │ + addseq sp, sl, #64, 26 @ 0x1000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 4cbbc <__cxa_atexit@plt+0x3ea08> │ │ │ │ ldr lr, [pc, #192] @ 4cbdc <__cxa_atexit@plt+0x3ea28> │ │ │ │ @@ -64099,19 +64099,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - addseq sp, sl, #136, 20 @ 0x88000 │ │ │ │ - addseq sp, sl, #180, 22 @ 0x2d000 │ │ │ │ - addseq sp, sl, #156, 22 @ 0x27000 │ │ │ │ + addseq sp, sl, #168, 20 @ 0xa8000 │ │ │ │ + addseq sp, sl, #212, 22 @ 0x35000 │ │ │ │ + addseq sp, sl, #188, 22 @ 0x2f000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4cc68 <__cxa_atexit@plt+0x3eab4> │ │ │ │ @@ -64137,17 +64137,17 @@ │ │ │ │ str r9, [r3, #36] @ 0x24 │ │ │ │ str r3, [r3, #44] @ 0x2c │ │ │ │ sub r7, r6, #31 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq sp, sl, #248, 20 @ 0xf8000 │ │ │ │ - addseq sp, sl, #224, 20 @ 0xe0000 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq sp, sl, #24, 22 @ 0x6000 │ │ │ │ + addseq sp, sl, #0, 22 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 4cd20 <__cxa_atexit@plt+0x3eb6c> │ │ │ │ ldr lr, [pc, #164] @ 4cd40 <__cxa_atexit@plt+0x3eb8c> │ │ │ │ @@ -64188,19 +64188,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - addseq sp, sl, #8, 18 @ 0x20000 │ │ │ │ + addseq sp, sl, #40, 18 @ 0xa0000 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - addseq sp, sl, #48, 20 @ 0x30000 │ │ │ │ + addseq sp, sl, #80, 20 @ 0x50000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4cdb0 <__cxa_atexit@plt+0x3ebfc> │ │ │ │ @@ -64219,17 +64219,17 @@ │ │ │ │ add lr, r3, #20 │ │ │ │ stm lr, {r1, r2, r8} │ │ │ │ str r3, [r3, #32] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ - addseq sp, sl, #144, 18 @ 0x240000 │ │ │ │ + addseq sp, sl, #176, 18 @ 0x2c0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 4ce18 <__cxa_atexit@plt+0x3ec64> │ │ │ │ ldr lr, [pc, #64] @ 4ce24 <__cxa_atexit@plt+0x3ec70> │ │ │ │ @@ -64247,15 +64247,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - addseq sp, sl, #192, 14 @ 0x3000000 │ │ │ │ + addseq sp, sl, #224, 14 @ 0x3800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #168] @ 4cee4 <__cxa_atexit@plt+0x3ed30> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -64293,18 +64293,18 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - addseq sp, sl, #36, 18 @ 0x90000 │ │ │ │ + addseq sp, sl, #68, 18 @ 0x110000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4cf78 <__cxa_atexit@plt+0x3edc4> │ │ │ │ @@ -64333,17 +64333,17 @@ │ │ │ │ str r3, [r3, #32] │ │ │ │ str r8, [r3, #36] @ 0x24 │ │ │ │ sub r7, r6, #31 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ - addseq sp, sl, #116, 16 @ 0x740000 │ │ │ │ + addseq sp, sl, #148, 16 @ 0x940000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 4d04c <__cxa_atexit@plt+0x3ee98> │ │ │ │ ldr lr, [pc, #192] @ 4d06c <__cxa_atexit@plt+0x3eeb8> │ │ │ │ @@ -64391,19 +64391,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - addseq sp, sl, #248, 10 @ 0x3e000000 │ │ │ │ - addseq sp, sl, #36, 14 @ 0x900000 │ │ │ │ - addseq sp, sl, #12, 14 @ 0x300000 │ │ │ │ + addseq sp, sl, #24, 12 @ 0x1800000 │ │ │ │ + addseq sp, sl, #68, 14 @ 0x1100000 │ │ │ │ + addseq sp, sl, #44, 14 @ 0xb00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4d0f8 <__cxa_atexit@plt+0x3ef44> │ │ │ │ @@ -64429,17 +64429,17 @@ │ │ │ │ str r9, [r3, #36] @ 0x24 │ │ │ │ str r3, [r3, #44] @ 0x2c │ │ │ │ sub r7, r6, #31 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq sp, sl, #104, 12 @ 0x6800000 │ │ │ │ - addseq sp, sl, #80, 12 @ 0x5000000 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq sp, sl, #136, 12 @ 0x8800000 │ │ │ │ + addseq sp, sl, #112, 12 @ 0x7000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 4d1b0 <__cxa_atexit@plt+0x3effc> │ │ │ │ ldr lr, [pc, #164] @ 4d1d0 <__cxa_atexit@plt+0x3f01c> │ │ │ │ @@ -64480,19 +64480,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - addseq sp, sl, #120, 8 @ 0x78000000 │ │ │ │ + addseq sp, sl, #152, 8 @ 0x98000000 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - addseq sp, sl, #160, 10 @ 0x28000000 │ │ │ │ + addseq sp, sl, #192, 10 @ 0x30000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4d240 <__cxa_atexit@plt+0x3f08c> │ │ │ │ @@ -64511,17 +64511,17 @@ │ │ │ │ add lr, r3, #20 │ │ │ │ stm lr, {r1, r2, r8} │ │ │ │ str r3, [r3, #32] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ - addseq sp, sl, #0, 10 │ │ │ │ + addseq sp, sl, #32, 10 @ 0x8000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 4d2a8 <__cxa_atexit@plt+0x3f0f4> │ │ │ │ ldr lr, [pc, #64] @ 4d2b4 <__cxa_atexit@plt+0x3f100> │ │ │ │ @@ -64539,15 +64539,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - addseq sp, sl, #48, 6 @ 0xc0000000 │ │ │ │ + addseq sp, sl, #80, 6 @ 0x40000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #168] @ 4d374 <__cxa_atexit@plt+0x3f1c0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -64585,18 +64585,18 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - addseq sp, sl, #148, 8 @ 0x94000000 │ │ │ │ + addseq sp, sl, #180, 8 @ 0xb4000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4d408 <__cxa_atexit@plt+0x3f254> │ │ │ │ @@ -64625,17 +64625,17 @@ │ │ │ │ str r3, [r3, #32] │ │ │ │ str r8, [r3, #36] @ 0x24 │ │ │ │ sub r7, r6, #31 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ - addseq sp, sl, #228, 6 @ 0x90000003 │ │ │ │ + addseq sp, sl, #4, 8 @ 0x4000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 4d4dc <__cxa_atexit@plt+0x3f328> │ │ │ │ ldr lr, [pc, #192] @ 4d4fc <__cxa_atexit@plt+0x3f348> │ │ │ │ @@ -64683,19 +64683,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - addseq sp, sl, #104, 2 │ │ │ │ - addseq sp, sl, #148, 4 @ 0x40000009 │ │ │ │ - addseq sp, sl, #124, 4 @ 0xc0000007 │ │ │ │ + addseq sp, sl, #136, 2 @ 0x22 │ │ │ │ + addseq sp, sl, #180, 4 @ 0x4000000b │ │ │ │ + addseq sp, sl, #156, 4 @ 0xc0000009 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4d588 <__cxa_atexit@plt+0x3f3d4> │ │ │ │ @@ -64721,17 +64721,17 @@ │ │ │ │ str r9, [r3, #36] @ 0x24 │ │ │ │ str r3, [r3, #44] @ 0x2c │ │ │ │ sub r7, r6, #31 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq sp, sl, #216, 2 @ 0x36 │ │ │ │ - addseq sp, sl, #192, 2 @ 0x30 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq sp, sl, #248, 2 @ 0x3e │ │ │ │ + addseq sp, sl, #224, 2 @ 0x38 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 4d640 <__cxa_atexit@plt+0x3f48c> │ │ │ │ ldr lr, [pc, #164] @ 4d660 <__cxa_atexit@plt+0x3f4ac> │ │ │ │ @@ -64772,19 +64772,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - addseq ip, sl, #232, 30 @ 0x3a0 │ │ │ │ + addseq sp, sl, #8 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - addseq sp, sl, #16, 2 │ │ │ │ + addseq sp, sl, #48, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4d6d0 <__cxa_atexit@plt+0x3f51c> │ │ │ │ @@ -64803,17 +64803,17 @@ │ │ │ │ add lr, r3, #20 │ │ │ │ stm lr, {r1, r2, r8} │ │ │ │ str r3, [r3, #32] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ - addseq sp, sl, #112 @ 0x70 │ │ │ │ + addseq sp, sl, #144 @ 0x90 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 4d738 <__cxa_atexit@plt+0x3f584> │ │ │ │ ldr lr, [pc, #64] @ 4d744 <__cxa_atexit@plt+0x3f590> │ │ │ │ @@ -64831,15 +64831,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - addseq ip, sl, #160, 28 @ 0xa00 │ │ │ │ + addseq ip, sl, #192, 28 @ 0xc00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #168] @ 4d804 <__cxa_atexit@plt+0x3f650> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -64877,18 +64877,18 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - addseq sp, sl, #4 │ │ │ │ + addseq sp, sl, #36 @ 0x24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4d898 <__cxa_atexit@plt+0x3f6e4> │ │ │ │ @@ -64917,17 +64917,17 @@ │ │ │ │ str r3, [r3, #32] │ │ │ │ str r8, [r3, #36] @ 0x24 │ │ │ │ sub r7, r6, #31 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ - addseq ip, sl, #84, 30 @ 0x150 │ │ │ │ + addseq ip, sl, #116, 30 @ 0x1d0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 4d96c <__cxa_atexit@plt+0x3f7b8> │ │ │ │ ldr lr, [pc, #192] @ 4d98c <__cxa_atexit@plt+0x3f7d8> │ │ │ │ @@ -64975,19 +64975,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - addseq ip, sl, #216, 24 @ 0xd800 │ │ │ │ - addseq ip, sl, #4, 28 @ 0x40 │ │ │ │ - addseq ip, sl, #236, 26 @ 0x3b00 │ │ │ │ + addseq ip, sl, #248, 24 @ 0xf800 │ │ │ │ + addseq ip, sl, #36, 28 @ 0x240 │ │ │ │ + addseq ip, sl, #12, 28 @ 0xc0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4da18 <__cxa_atexit@plt+0x3f864> │ │ │ │ @@ -65013,17 +65013,17 @@ │ │ │ │ str r9, [r3, #36] @ 0x24 │ │ │ │ str r3, [r3, #44] @ 0x2c │ │ │ │ sub r7, r6, #31 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq ip, sl, #72, 26 @ 0x1200 │ │ │ │ - addseq ip, sl, #48, 26 @ 0xc00 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq ip, sl, #104, 26 @ 0x1a00 │ │ │ │ + addseq ip, sl, #80, 26 @ 0x1400 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 4dad0 <__cxa_atexit@plt+0x3f91c> │ │ │ │ ldr lr, [pc, #164] @ 4daf0 <__cxa_atexit@plt+0x3f93c> │ │ │ │ @@ -65064,19 +65064,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - addseq ip, sl, #88, 22 @ 0x16000 │ │ │ │ + addseq ip, sl, #120, 22 @ 0x1e000 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - addseq ip, sl, #128, 24 @ 0x8000 │ │ │ │ + addseq ip, sl, #160, 24 @ 0xa000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4db60 <__cxa_atexit@plt+0x3f9ac> │ │ │ │ @@ -65095,17 +65095,17 @@ │ │ │ │ add lr, r3, #20 │ │ │ │ stm lr, {r1, r2, r8} │ │ │ │ str r3, [r3, #32] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ - addseq ip, sl, #224, 22 @ 0x38000 │ │ │ │ + addseq ip, sl, #0, 24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 4dbc8 <__cxa_atexit@plt+0x3fa14> │ │ │ │ ldr lr, [pc, #64] @ 4dbd4 <__cxa_atexit@plt+0x3fa20> │ │ │ │ @@ -65123,15 +65123,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - addseq ip, sl, #16, 20 @ 0x10000 │ │ │ │ + addseq ip, sl, #48, 20 @ 0x30000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #168] @ 4dc94 <__cxa_atexit@plt+0x3fae0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -65169,18 +65169,18 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - addseq ip, sl, #116, 22 @ 0x1d000 │ │ │ │ + addseq ip, sl, #148, 22 @ 0x25000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4dd28 <__cxa_atexit@plt+0x3fb74> │ │ │ │ @@ -65209,17 +65209,17 @@ │ │ │ │ str r3, [r3, #32] │ │ │ │ str r8, [r3, #36] @ 0x24 │ │ │ │ sub r7, r6, #31 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ - addseq ip, sl, #196, 20 @ 0xc4000 │ │ │ │ + addseq ip, sl, #228, 20 @ 0xe4000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 4ddfc <__cxa_atexit@plt+0x3fc48> │ │ │ │ ldr lr, [pc, #192] @ 4de1c <__cxa_atexit@plt+0x3fc68> │ │ │ │ @@ -65267,19 +65267,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - addseq ip, sl, #72, 16 @ 0x480000 │ │ │ │ - addseq ip, sl, #116, 18 @ 0x1d0000 │ │ │ │ - addseq ip, sl, #92, 18 @ 0x170000 │ │ │ │ + addseq ip, sl, #104, 16 @ 0x680000 │ │ │ │ + addseq ip, sl, #148, 18 @ 0x250000 │ │ │ │ + addseq ip, sl, #124, 18 @ 0x1f0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4dea8 <__cxa_atexit@plt+0x3fcf4> │ │ │ │ @@ -65305,17 +65305,17 @@ │ │ │ │ str r9, [r3, #36] @ 0x24 │ │ │ │ str r3, [r3, #44] @ 0x2c │ │ │ │ sub r7, r6, #31 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq ip, sl, #184, 16 @ 0xb80000 │ │ │ │ - addseq ip, sl, #160, 16 @ 0xa00000 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq ip, sl, #216, 16 @ 0xd80000 │ │ │ │ + addseq ip, sl, #192, 16 @ 0xc00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 4df60 <__cxa_atexit@plt+0x3fdac> │ │ │ │ ldr lr, [pc, #164] @ 4df80 <__cxa_atexit@plt+0x3fdcc> │ │ │ │ @@ -65356,19 +65356,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - addseq ip, sl, #200, 12 @ 0xc800000 │ │ │ │ + addseq ip, sl, #232, 12 @ 0xe800000 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - addseq ip, sl, #240, 14 @ 0x3c00000 │ │ │ │ + addseq ip, sl, #16, 16 @ 0x100000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4dff0 <__cxa_atexit@plt+0x3fe3c> │ │ │ │ @@ -65387,17 +65387,17 @@ │ │ │ │ add lr, r3, #20 │ │ │ │ stm lr, {r1, r2, r8} │ │ │ │ str r3, [r3, #32] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ - addseq ip, sl, #80, 14 @ 0x1400000 │ │ │ │ + addseq ip, sl, #112, 14 @ 0x1c00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 4e058 <__cxa_atexit@plt+0x3fea4> │ │ │ │ ldr lr, [pc, #64] @ 4e064 <__cxa_atexit@plt+0x3feb0> │ │ │ │ @@ -65415,15 +65415,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - addseq ip, sl, #128, 10 @ 0x20000000 │ │ │ │ + addseq ip, sl, #160, 10 @ 0x28000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #168] @ 4e124 <__cxa_atexit@plt+0x3ff70> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -65461,18 +65461,18 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - addseq ip, sl, #228, 12 @ 0xe400000 │ │ │ │ + addseq ip, sl, #4, 14 @ 0x100000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4e1b8 <__cxa_atexit@plt+0x40004> │ │ │ │ @@ -65501,17 +65501,17 @@ │ │ │ │ str r3, [r3, #32] │ │ │ │ str r8, [r3, #36] @ 0x24 │ │ │ │ sub r7, r6, #31 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ - addseq ip, sl, #52, 12 @ 0x3400000 │ │ │ │ + addseq ip, sl, #84, 12 @ 0x5400000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 4e28c <__cxa_atexit@plt+0x400d8> │ │ │ │ ldr lr, [pc, #192] @ 4e2ac <__cxa_atexit@plt+0x400f8> │ │ │ │ @@ -65559,19 +65559,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - addseq ip, sl, #184, 6 @ 0xe0000002 │ │ │ │ - addseq ip, sl, #228, 8 @ 0xe4000000 │ │ │ │ - addseq ip, sl, #204, 8 @ 0xcc000000 │ │ │ │ + addseq ip, sl, #216, 6 @ 0x60000003 │ │ │ │ + addseq ip, sl, #4, 10 @ 0x1000000 │ │ │ │ + addseq ip, sl, #236, 8 @ 0xec000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4e338 <__cxa_atexit@plt+0x40184> │ │ │ │ @@ -65597,17 +65597,17 @@ │ │ │ │ str r9, [r3, #36] @ 0x24 │ │ │ │ str r3, [r3, #44] @ 0x2c │ │ │ │ sub r7, r6, #31 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq ip, sl, #40, 8 @ 0x28000000 │ │ │ │ - addseq ip, sl, #16, 8 @ 0x10000000 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq ip, sl, #72, 8 @ 0x48000000 │ │ │ │ + addseq ip, sl, #48, 8 @ 0x30000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 4e3f0 <__cxa_atexit@plt+0x4023c> │ │ │ │ ldr lr, [pc, #164] @ 4e410 <__cxa_atexit@plt+0x4025c> │ │ │ │ @@ -65648,19 +65648,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - addseq ip, sl, #56, 4 @ 0x80000003 │ │ │ │ + addseq ip, sl, #88, 4 @ 0x80000005 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - addseq ip, sl, #96, 6 @ 0x80000001 │ │ │ │ + addseq ip, sl, #128, 6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4e480 <__cxa_atexit@plt+0x402cc> │ │ │ │ @@ -65679,17 +65679,17 @@ │ │ │ │ add lr, r3, #20 │ │ │ │ stm lr, {r1, r2, r8} │ │ │ │ str r3, [r3, #32] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ - addseq ip, sl, #192, 4 │ │ │ │ + addseq ip, sl, #224, 4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 4e4e8 <__cxa_atexit@plt+0x40334> │ │ │ │ ldr lr, [pc, #64] @ 4e4f4 <__cxa_atexit@plt+0x40340> │ │ │ │ @@ -65707,15 +65707,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - addseq ip, sl, #240 @ 0xf0 │ │ │ │ + addseq ip, sl, #16, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #168] @ 4e5b4 <__cxa_atexit@plt+0x40400> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -65753,18 +65753,18 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - addseq ip, sl, #84, 4 @ 0x40000005 │ │ │ │ + addseq ip, sl, #116, 4 @ 0x40000007 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4e648 <__cxa_atexit@plt+0x40494> │ │ │ │ @@ -65793,17 +65793,17 @@ │ │ │ │ str r3, [r3, #32] │ │ │ │ str r8, [r3, #36] @ 0x24 │ │ │ │ sub r7, r6, #31 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ - addseq ip, sl, #164, 2 @ 0x29 │ │ │ │ + addseq ip, sl, #196, 2 @ 0x31 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 4e71c <__cxa_atexit@plt+0x40568> │ │ │ │ ldr lr, [pc, #192] @ 4e73c <__cxa_atexit@plt+0x40588> │ │ │ │ @@ -65851,19 +65851,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - addseq fp, sl, #40, 30 @ 0xa0 │ │ │ │ - addseq ip, sl, #84 @ 0x54 │ │ │ │ - addseq ip, sl, #60 @ 0x3c │ │ │ │ + addseq fp, sl, #72, 30 @ 0x120 │ │ │ │ + addseq ip, sl, #116 @ 0x74 │ │ │ │ + addseq ip, sl, #92 @ 0x5c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4e7c8 <__cxa_atexit@plt+0x40614> │ │ │ │ @@ -65889,17 +65889,17 @@ │ │ │ │ str r9, [r3, #36] @ 0x24 │ │ │ │ str r3, [r3, #44] @ 0x2c │ │ │ │ sub r7, r6, #31 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq fp, sl, #152, 30 @ 0x260 │ │ │ │ - addseq fp, sl, #128, 30 @ 0x200 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq fp, sl, #184, 30 @ 0x2e0 │ │ │ │ + addseq fp, sl, #160, 30 @ 0x280 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 4e880 <__cxa_atexit@plt+0x406cc> │ │ │ │ ldr lr, [pc, #164] @ 4e8a0 <__cxa_atexit@plt+0x406ec> │ │ │ │ @@ -65940,19 +65940,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - addseq fp, sl, #168, 26 @ 0x2a00 │ │ │ │ + addseq fp, sl, #200, 26 @ 0x3200 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - addseq fp, sl, #208, 28 @ 0xd00 │ │ │ │ + addseq fp, sl, #240, 28 @ 0xf00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4e910 <__cxa_atexit@plt+0x4075c> │ │ │ │ @@ -65971,17 +65971,17 @@ │ │ │ │ add lr, r3, #20 │ │ │ │ stm lr, {r1, r2, r8} │ │ │ │ str r3, [r3, #32] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ - addseq fp, sl, #48, 28 @ 0x300 │ │ │ │ + addseq fp, sl, #80, 28 @ 0x500 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 4e978 <__cxa_atexit@plt+0x407c4> │ │ │ │ ldr lr, [pc, #64] @ 4e984 <__cxa_atexit@plt+0x407d0> │ │ │ │ @@ -65999,15 +65999,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - addseq fp, sl, #96, 24 @ 0x6000 │ │ │ │ + addseq fp, sl, #128, 24 @ 0x8000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #168] @ 4ea44 <__cxa_atexit@plt+0x40890> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -66045,18 +66045,18 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - addseq fp, sl, #196, 26 @ 0x3100 │ │ │ │ + addseq fp, sl, #228, 26 @ 0x3900 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4ead8 <__cxa_atexit@plt+0x40924> │ │ │ │ @@ -66085,17 +66085,17 @@ │ │ │ │ str r3, [r3, #32] │ │ │ │ str r8, [r3, #36] @ 0x24 │ │ │ │ sub r7, r6, #31 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ - addseq fp, sl, #20, 26 @ 0x500 │ │ │ │ + addseq fp, sl, #52, 26 @ 0xd00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 4ebac <__cxa_atexit@plt+0x409f8> │ │ │ │ ldr lr, [pc, #192] @ 4ebcc <__cxa_atexit@plt+0x40a18> │ │ │ │ @@ -66143,19 +66143,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - addseq fp, sl, #152, 20 @ 0x98000 │ │ │ │ - addseq fp, sl, #196, 22 @ 0x31000 │ │ │ │ - addseq fp, sl, #172, 22 @ 0x2b000 │ │ │ │ + addseq fp, sl, #184, 20 @ 0xb8000 │ │ │ │ + addseq fp, sl, #228, 22 @ 0x39000 │ │ │ │ + addseq fp, sl, #204, 22 @ 0x33000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4ec58 <__cxa_atexit@plt+0x40aa4> │ │ │ │ @@ -66181,17 +66181,17 @@ │ │ │ │ str r9, [r3, #36] @ 0x24 │ │ │ │ str r3, [r3, #44] @ 0x2c │ │ │ │ sub r7, r6, #31 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq fp, sl, #8, 22 @ 0x2000 │ │ │ │ - addseq fp, sl, #240, 20 @ 0xf0000 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq fp, sl, #40, 22 @ 0xa000 │ │ │ │ + addseq fp, sl, #16, 22 @ 0x4000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 4ed10 <__cxa_atexit@plt+0x40b5c> │ │ │ │ ldr lr, [pc, #164] @ 4ed30 <__cxa_atexit@plt+0x40b7c> │ │ │ │ @@ -66232,19 +66232,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - addseq fp, sl, #24, 18 @ 0x60000 │ │ │ │ + addseq fp, sl, #56, 18 @ 0xe0000 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - addseq fp, sl, #64, 20 @ 0x40000 │ │ │ │ + addseq fp, sl, #96, 20 @ 0x60000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4eda0 <__cxa_atexit@plt+0x40bec> │ │ │ │ @@ -66263,17 +66263,17 @@ │ │ │ │ add lr, r3, #20 │ │ │ │ stm lr, {r1, r2, r8} │ │ │ │ str r3, [r3, #32] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ - addseq fp, sl, #160, 18 @ 0x280000 │ │ │ │ + addseq fp, sl, #192, 18 @ 0x300000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 4ee08 <__cxa_atexit@plt+0x40c54> │ │ │ │ ldr lr, [pc, #64] @ 4ee14 <__cxa_atexit@plt+0x40c60> │ │ │ │ @@ -66291,15 +66291,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - addseq fp, sl, #208, 14 @ 0x3400000 │ │ │ │ + addseq fp, sl, #240, 14 @ 0x3c00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #168] @ 4eed4 <__cxa_atexit@plt+0x40d20> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -66337,18 +66337,18 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - addseq fp, sl, #52, 18 @ 0xd0000 │ │ │ │ + addseq fp, sl, #84, 18 @ 0x150000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4ef68 <__cxa_atexit@plt+0x40db4> │ │ │ │ @@ -66377,17 +66377,17 @@ │ │ │ │ str r3, [r3, #32] │ │ │ │ str r8, [r3, #36] @ 0x24 │ │ │ │ sub r7, r6, #31 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ - addseq fp, sl, #132, 16 @ 0x840000 │ │ │ │ + addseq fp, sl, #164, 16 @ 0xa40000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 4f03c <__cxa_atexit@plt+0x40e88> │ │ │ │ ldr lr, [pc, #192] @ 4f05c <__cxa_atexit@plt+0x40ea8> │ │ │ │ @@ -66435,19 +66435,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - addseq fp, sl, #8, 12 @ 0x800000 │ │ │ │ - addseq fp, sl, #52, 14 @ 0xd00000 │ │ │ │ - addseq fp, sl, #28, 14 @ 0x700000 │ │ │ │ + addseq fp, sl, #40, 12 @ 0x2800000 │ │ │ │ + addseq fp, sl, #84, 14 @ 0x1500000 │ │ │ │ + addseq fp, sl, #60, 14 @ 0xf00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4f0e8 <__cxa_atexit@plt+0x40f34> │ │ │ │ @@ -66473,17 +66473,17 @@ │ │ │ │ str r9, [r3, #36] @ 0x24 │ │ │ │ str r3, [r3, #44] @ 0x2c │ │ │ │ sub r7, r6, #31 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq fp, sl, #120, 12 @ 0x7800000 │ │ │ │ - addseq fp, sl, #96, 12 @ 0x6000000 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq fp, sl, #152, 12 @ 0x9800000 │ │ │ │ + addseq fp, sl, #128, 12 @ 0x8000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 4f1a0 <__cxa_atexit@plt+0x40fec> │ │ │ │ ldr lr, [pc, #164] @ 4f1c0 <__cxa_atexit@plt+0x4100c> │ │ │ │ @@ -66524,19 +66524,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - addseq fp, sl, #136, 8 @ 0x88000000 │ │ │ │ + addseq fp, sl, #168, 8 @ 0xa8000000 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - addseq fp, sl, #176, 10 @ 0x2c000000 │ │ │ │ + addseq fp, sl, #208, 10 @ 0x34000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4f230 <__cxa_atexit@plt+0x4107c> │ │ │ │ @@ -66555,17 +66555,17 @@ │ │ │ │ add lr, r3, #20 │ │ │ │ stm lr, {r1, r2, r8} │ │ │ │ str r3, [r3, #32] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ - addseq fp, sl, #16, 10 @ 0x4000000 │ │ │ │ + addseq fp, sl, #48, 10 @ 0xc000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 4f298 <__cxa_atexit@plt+0x410e4> │ │ │ │ ldr lr, [pc, #64] @ 4f2a4 <__cxa_atexit@plt+0x410f0> │ │ │ │ @@ -66583,15 +66583,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - addseq fp, sl, #64, 6 │ │ │ │ + addseq fp, sl, #96, 6 @ 0x80000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #168] @ 4f364 <__cxa_atexit@plt+0x411b0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -66629,18 +66629,18 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - addseq fp, sl, #164, 8 @ 0xa4000000 │ │ │ │ + addseq fp, sl, #196, 8 @ 0xc4000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4f3f8 <__cxa_atexit@plt+0x41244> │ │ │ │ @@ -66669,33 +66669,33 @@ │ │ │ │ str r3, [r3, #32] │ │ │ │ str r8, [r3, #36] @ 0x24 │ │ │ │ sub r7, r6, #31 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ - addseq fp, sl, #244, 6 @ 0xd0000003 │ │ │ │ + addseq fp, sl, #20, 8 @ 0x14000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4f440 <__cxa_atexit@plt+0x4128c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 4f448 <__cxa_atexit@plt+0x41294> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3efa50 <__cxa_atexit@plt+0x3e189c> │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq fp, sl, #132, 2 @ 0x21 │ │ │ │ + addseq fp, sl, #164, 2 @ 0x29 │ │ │ │ rsbseq fp, lr, #172, 2 @ 0x2b │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4f500 <__cxa_atexit@plt+0x4134c> │ │ │ │ ldr r2, [pc, #156] @ 4f508 <__cxa_atexit@plt+0x41354> │ │ │ │ @@ -66725,15 +66725,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 4f4e4 <__cxa_atexit@plt+0x41330> │ │ │ │ ldr r3, [pc, #64] @ 4f514 <__cxa_atexit@plt+0x41360> │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r5, #-20]! @ 0xffffffec │ │ │ │ ldr r2, [r7, #3] │ │ │ │ stmib r5, {r1, r2, r3} │ │ │ │ - b 11729ec <__cxa_atexit@plt+0x1164838> │ │ │ │ + b 925f54 <__cxa_atexit@plt+0x917da0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @@ -66766,15 +66766,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 4f588 <__cxa_atexit@plt+0x413d4> │ │ │ │ ldr r3, [pc, #36] @ 4f59c <__cxa_atexit@plt+0x413e8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ stmda r5, {r1, r2, r3} │ │ │ │ str r0, [r5, #-12]! │ │ │ │ - b 11729ec <__cxa_atexit@plt+0x1164838> │ │ │ │ + b 925f54 <__cxa_atexit@plt+0x917da0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ rsbseq fp, lr, #88 @ 0x58 │ │ │ │ @@ -66792,30 +66792,30 @@ │ │ │ │ ldr r3, [pc, #40] @ 4f600 <__cxa_atexit@plt+0x4144c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldrd r0, [r5] │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ str r0, [r5, #-8]! │ │ │ │ - b 11729ec <__cxa_atexit@plt+0x1164838> │ │ │ │ + b 925f54 <__cxa_atexit@plt+0x917da0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ rsbseq sl, lr, #244, 30 @ 0x3d0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 4f62c <__cxa_atexit@plt+0x41478> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldrd r0, [r5, #4] │ │ │ │ stm r5, {r1, r2, r3} │ │ │ │ str r0, [r5, #-4]! │ │ │ │ - b 11729ec <__cxa_atexit@plt+0x1164838> │ │ │ │ + b 925f54 <__cxa_atexit@plt+0x917da0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ rsbseq sl, lr, #200, 30 @ 0x320 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #148] @ 4f6dc <__cxa_atexit@plt+0x41528> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -66844,15 +66844,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 4f6c0 <__cxa_atexit@plt+0x4150c> │ │ │ │ ldr r3, [pc, #56] @ 4f6e8 <__cxa_atexit@plt+0x41534> │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r5, #-16]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ stmib r5, {r1, r2, r3} │ │ │ │ - b 11729ec <__cxa_atexit@plt+0x1164838> │ │ │ │ + b 925f54 <__cxa_atexit@plt+0x917da0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @@ -66883,15 +66883,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 4f75c <__cxa_atexit@plt+0x415a8> │ │ │ │ ldr r3, [pc, #36] @ 4f770 <__cxa_atexit@plt+0x415bc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ stmda r5, {r1, r2, r3} │ │ │ │ str r0, [r5, #-12]! │ │ │ │ - b 11729ec <__cxa_atexit@plt+0x1164838> │ │ │ │ + b 925f54 <__cxa_atexit@plt+0x917da0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ rsbseq sl, lr, #132, 28 @ 0x840 │ │ │ │ @@ -66909,30 +66909,30 @@ │ │ │ │ ldr r3, [pc, #40] @ 4f7d4 <__cxa_atexit@plt+0x41620> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldrd r0, [r5] │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ str r0, [r5, #-8]! │ │ │ │ - b 11729ec <__cxa_atexit@plt+0x1164838> │ │ │ │ + b 925f54 <__cxa_atexit@plt+0x917da0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ rsbseq sl, lr, #32, 28 @ 0x200 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 4f800 <__cxa_atexit@plt+0x4164c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldrd r0, [r5, #4] │ │ │ │ stm r5, {r1, r2, r3} │ │ │ │ str r0, [r5, #-4]! │ │ │ │ - b 11729ec <__cxa_atexit@plt+0x1164838> │ │ │ │ + b 925f54 <__cxa_atexit@plt+0x917da0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ rsbseq sl, lr, #228, 26 @ 0x3900 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #100] @ 4f880 <__cxa_atexit@plt+0x416cc> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -66948,15 +66948,15 @@ │ │ │ │ tst r9, #3 │ │ │ │ beq 4f870 <__cxa_atexit@plt+0x416bc> │ │ │ │ ldr r7, [pc, #56] @ 4f888 <__cxa_atexit@plt+0x416d4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r9 │ │ │ │ mov r8, r3 │ │ │ │ - b 1173688 <__cxa_atexit@plt+0x11654d4> │ │ │ │ + b 926bf0 <__cxa_atexit@plt+0x918a3c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ @@ -66977,28 +66977,28 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 4f8d4 <__cxa_atexit@plt+0x41720> │ │ │ │ ldr r5, [pc, #28] @ 4f8e0 <__cxa_atexit@plt+0x4172c> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 1173688 <__cxa_atexit@plt+0x11654d4> │ │ │ │ + b 926bf0 <__cxa_atexit@plt+0x918a3c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ rsbseq sl, lr, #4, 26 @ 0x100 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 4f908 <__cxa_atexit@plt+0x41754> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 1173688 <__cxa_atexit@plt+0x11654d4> │ │ │ │ + b 926bf0 <__cxa_atexit@plt+0x918a3c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ rsbseq sl, lr, #220, 24 @ 0xdc00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #96] @ 4f980 <__cxa_atexit@plt+0x417cc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ @@ -67015,15 +67015,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 4f978 <__cxa_atexit@plt+0x417c4> │ │ │ │ ldr r5, [pc, #44] @ 4f988 <__cxa_atexit@plt+0x417d4> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 1173688 <__cxa_atexit@plt+0x11654d4> │ │ │ │ + b 926bf0 <__cxa_atexit@plt+0x918a3c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ @@ -67041,76 +67041,76 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 4f9d4 <__cxa_atexit@plt+0x41820> │ │ │ │ ldr r5, [pc, #28] @ 4f9e0 <__cxa_atexit@plt+0x4182c> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 1173688 <__cxa_atexit@plt+0x11654d4> │ │ │ │ + b 926bf0 <__cxa_atexit@plt+0x918a3c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ rsbseq sl, lr, #4, 24 @ 0x400 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 4fa08 <__cxa_atexit@plt+0x41854> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 1173688 <__cxa_atexit@plt+0x11654d4> │ │ │ │ + b 926bf0 <__cxa_atexit@plt+0x918a3c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ rsbseq sl, lr, #204, 22 @ 0x33000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 4fa30 <__cxa_atexit@plt+0x4187c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3efc20 <__cxa_atexit@plt+0x3e1a6c> │ │ │ │ + b 3c204c <__cxa_atexit@plt+0x3b3e98> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ rsbseq sl, lr, #144, 22 @ 0x24000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 4fa5c <__cxa_atexit@plt+0x418a8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #16] @ 4fa60 <__cxa_atexit@plt+0x418ac> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 3efc28 <__cxa_atexit@plt+0x3e1a74> │ │ │ │ + b 3c2054 <__cxa_atexit@plt+0x3b3ea0> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ rsbseq sl, lr, #72, 22 @ 0x12000 │ │ │ │ rsbseq sl, lr, #76, 22 @ 0x13000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 4fa8c <__cxa_atexit@plt+0x418d8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 4fa90 <__cxa_atexit@plt+0x418dc> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 3efc30 <__cxa_atexit@plt+0x3e1a7c> │ │ │ │ + b 3c205c <__cxa_atexit@plt+0x3b3ea8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - addseq sl, sl, #120, 26 @ 0x1e00 │ │ │ │ + addseq sl, sl, #152, 26 @ 0x2600 │ │ │ │ rsbseq sl, lr, #12, 22 @ 0x3000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 4fac0 <__cxa_atexit@plt+0x4190c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 4fac4 <__cxa_atexit@plt+0x41910> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 117bc8c <__cxa_atexit@plt+0x116dad8> │ │ │ │ + b 92f1f4 <__cxa_atexit@plt+0x921040> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - addseq sl, sl, #76, 26 @ 0x1300 │ │ │ │ + addseq sl, sl, #108, 26 @ 0x1b00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 4fb20 <__cxa_atexit@plt+0x4196c> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -67128,17 +67128,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #129 @ 0x81 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq sl, sl, #148, 22 @ 0x25000 │ │ │ │ - addseq sl, sl, #180, 20 @ 0xb4000 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq sl, sl, #180, 22 @ 0x2d000 │ │ │ │ + addseq sl, sl, #212, 20 @ 0xd4000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 4fb84 <__cxa_atexit@plt+0x419d0> │ │ │ │ ldr r2, [pc, #56] @ 4fb90 <__cxa_atexit@plt+0x419dc> │ │ │ │ @@ -67154,15 +67154,15 @@ │ │ │ │ b 4fba0 <__cxa_atexit@plt+0x419ec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - addseq sl, sl, #80, 20 @ 0x50000 │ │ │ │ + addseq sl, sl, #112, 20 @ 0x70000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #92] @ 4fc04 <__cxa_atexit@plt+0x41a50> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -67254,15 +67254,15 @@ │ │ │ │ b 4fd30 <__cxa_atexit@plt+0x41b7c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - addseq sl, sl, #192, 16 @ 0xc00000 │ │ │ │ + addseq sl, sl, #224, 16 @ 0xe00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #92] @ 4fd94 <__cxa_atexit@plt+0x41be0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -67354,15 +67354,15 @@ │ │ │ │ b 4fec0 <__cxa_atexit@plt+0x41d0c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - addseq sl, sl, #48, 14 @ 0xc00000 │ │ │ │ + addseq sl, sl, #80, 14 @ 0x1400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #92] @ 4ff24 <__cxa_atexit@plt+0x41d70> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -67454,15 +67454,15 @@ │ │ │ │ b 50050 <__cxa_atexit@plt+0x41e9c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - addseq sl, sl, #160, 10 @ 0x28000000 │ │ │ │ + addseq sl, sl, #192, 10 @ 0x30000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #92] @ 500b4 <__cxa_atexit@plt+0x41f00> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -67554,15 +67554,15 @@ │ │ │ │ b 501e0 <__cxa_atexit@plt+0x4202c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - addseq sl, sl, #16, 8 @ 0x10000000 │ │ │ │ + addseq sl, sl, #48, 8 @ 0x30000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #92] @ 50244 <__cxa_atexit@plt+0x42090> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -67645,19 +67645,19 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 50350 <__cxa_atexit@plt+0x4219c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rsbseq sl, lr, #68, 6 @ 0x10000001 │ │ │ │ - addseq sl, sl, #128, 4 │ │ │ │ + addseq sl, sl, #160, 4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 503a0 <__cxa_atexit@plt+0x421ec> │ │ │ │ ldr r2, [pc, #56] @ 503ac <__cxa_atexit@plt+0x421f8> │ │ │ │ @@ -67673,15 +67673,15 @@ │ │ │ │ b 503bc <__cxa_atexit@plt+0x42208> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - addseq sl, sl, #52, 4 @ 0x40000003 │ │ │ │ + addseq sl, sl, #84, 4 @ 0x40000005 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #92] @ 50420 <__cxa_atexit@plt+0x4226c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -67773,15 +67773,15 @@ │ │ │ │ b 5054c <__cxa_atexit@plt+0x42398> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - addseq sl, sl, #164 @ 0xa4 │ │ │ │ + addseq sl, sl, #196 @ 0xc4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #92] @ 505b0 <__cxa_atexit@plt+0x423fc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -67873,15 +67873,15 @@ │ │ │ │ b 506dc <__cxa_atexit@plt+0x42528> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - addseq r9, sl, #20, 30 @ 0x50 │ │ │ │ + addseq r9, sl, #52, 30 @ 0xd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #92] @ 50740 <__cxa_atexit@plt+0x4258c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -67973,15 +67973,15 @@ │ │ │ │ b 5086c <__cxa_atexit@plt+0x426b8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - addseq r9, sl, #132, 26 @ 0x2100 │ │ │ │ + addseq r9, sl, #164, 26 @ 0x2900 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #92] @ 508d0 <__cxa_atexit@plt+0x4271c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -68073,15 +68073,15 @@ │ │ │ │ b 509fc <__cxa_atexit@plt+0x42848> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - addseq r9, sl, #244, 22 @ 0x3d000 │ │ │ │ + addseq r9, sl, #20, 24 @ 0x1400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #92] @ 50a60 <__cxa_atexit@plt+0x428ac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -68164,19 +68164,19 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 50b6c <__cxa_atexit@plt+0x429b8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rsbseq r9, lr, #60, 22 @ 0xf000 │ │ │ │ - addseq r9, sl, #100, 20 @ 0x64000 │ │ │ │ + addseq r9, sl, #132, 20 @ 0x84000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 50bbc <__cxa_atexit@plt+0x42a08> │ │ │ │ ldr r2, [pc, #56] @ 50bc8 <__cxa_atexit@plt+0x42a14> │ │ │ │ @@ -68192,15 +68192,15 @@ │ │ │ │ b 50bd8 <__cxa_atexit@plt+0x42a24> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - addseq r9, sl, #24, 20 @ 0x18000 │ │ │ │ + addseq r9, sl, #56, 20 @ 0x38000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #92] @ 50c3c <__cxa_atexit@plt+0x42a88> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -68292,15 +68292,15 @@ │ │ │ │ b 50d68 <__cxa_atexit@plt+0x42bb4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - addseq r9, sl, #136, 16 @ 0x880000 │ │ │ │ + addseq r9, sl, #168, 16 @ 0xa80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #92] @ 50dcc <__cxa_atexit@plt+0x42c18> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -68392,15 +68392,15 @@ │ │ │ │ b 50ef8 <__cxa_atexit@plt+0x42d44> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - addseq r9, sl, #248, 12 @ 0xf800000 │ │ │ │ + addseq r9, sl, #24, 14 @ 0x600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #92] @ 50f5c <__cxa_atexit@plt+0x42da8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -68492,15 +68492,15 @@ │ │ │ │ b 51088 <__cxa_atexit@plt+0x42ed4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - addseq r9, sl, #104, 10 @ 0x1a000000 │ │ │ │ + addseq r9, sl, #136, 10 @ 0x22000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #92] @ 510ec <__cxa_atexit@plt+0x42f38> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -68592,15 +68592,15 @@ │ │ │ │ b 51218 <__cxa_atexit@plt+0x43064> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - addseq r9, sl, #216, 6 @ 0x60000003 │ │ │ │ + addseq r9, sl, #248, 6 @ 0xe0000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #92] @ 5127c <__cxa_atexit@plt+0x430c8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -68683,19 +68683,19 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 51388 <__cxa_atexit@plt+0x431d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rsbseq r9, lr, #52, 6 @ 0xd0000000 │ │ │ │ - addseq r9, sl, #72, 4 @ 0x80000004 │ │ │ │ + addseq r9, sl, #104, 4 @ 0x80000006 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 513d8 <__cxa_atexit@plt+0x43224> │ │ │ │ ldr r2, [pc, #56] @ 513e4 <__cxa_atexit@plt+0x43230> │ │ │ │ @@ -68711,15 +68711,15 @@ │ │ │ │ b 513f4 <__cxa_atexit@plt+0x43240> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - addseq r9, sl, #252, 2 @ 0x3f │ │ │ │ + addseq r9, sl, #28, 4 @ 0xc0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #92] @ 51458 <__cxa_atexit@plt+0x432a4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -68811,15 +68811,15 @@ │ │ │ │ b 51584 <__cxa_atexit@plt+0x433d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - addseq r9, sl, #108 @ 0x6c │ │ │ │ + addseq r9, sl, #140 @ 0x8c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #92] @ 515e8 <__cxa_atexit@plt+0x43434> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -68911,15 +68911,15 @@ │ │ │ │ b 51714 <__cxa_atexit@plt+0x43560> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - addseq r8, sl, #220, 28 @ 0xdc0 │ │ │ │ + addseq r8, sl, #252, 28 @ 0xfc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #92] @ 51778 <__cxa_atexit@plt+0x435c4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -69011,15 +69011,15 @@ │ │ │ │ b 518a4 <__cxa_atexit@plt+0x436f0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - addseq r8, sl, #76, 26 @ 0x1300 │ │ │ │ + addseq r8, sl, #108, 26 @ 0x1b00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #92] @ 51908 <__cxa_atexit@plt+0x43754> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -69111,15 +69111,15 @@ │ │ │ │ b 51a34 <__cxa_atexit@plt+0x43880> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - addseq r8, sl, #188, 22 @ 0x2f000 │ │ │ │ + addseq r8, sl, #220, 22 @ 0x37000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #92] @ 51a98 <__cxa_atexit@plt+0x438e4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -69202,19 +69202,19 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 51ba4 <__cxa_atexit@plt+0x439f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rsbseq r8, lr, #44, 22 @ 0xb000 │ │ │ │ - addseq r8, sl, #44, 20 @ 0x2c000 │ │ │ │ + addseq r8, sl, #76, 20 @ 0x4c000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 51bf4 <__cxa_atexit@plt+0x43a40> │ │ │ │ ldr r2, [pc, #56] @ 51c00 <__cxa_atexit@plt+0x43a4c> │ │ │ │ @@ -69230,15 +69230,15 @@ │ │ │ │ b 51c10 <__cxa_atexit@plt+0x43a5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - addseq r8, sl, #224, 18 @ 0x380000 │ │ │ │ + addseq r8, sl, #0, 20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #92] @ 51c74 <__cxa_atexit@plt+0x43ac0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -69330,15 +69330,15 @@ │ │ │ │ b 51da0 <__cxa_atexit@plt+0x43bec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - addseq r8, sl, #80, 16 @ 0x500000 │ │ │ │ + addseq r8, sl, #112, 16 @ 0x700000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #92] @ 51e04 <__cxa_atexit@plt+0x43c50> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -69430,15 +69430,15 @@ │ │ │ │ b 51f30 <__cxa_atexit@plt+0x43d7c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - addseq r8, sl, #192, 12 @ 0xc000000 │ │ │ │ + addseq r8, sl, #224, 12 @ 0xe000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #92] @ 51f94 <__cxa_atexit@plt+0x43de0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -69530,15 +69530,15 @@ │ │ │ │ b 520c0 <__cxa_atexit@plt+0x43f0c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - addseq r8, sl, #48, 10 @ 0xc000000 │ │ │ │ + addseq r8, sl, #80, 10 @ 0x14000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #92] @ 52124 <__cxa_atexit@plt+0x43f70> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -69630,15 +69630,15 @@ │ │ │ │ b 52250 <__cxa_atexit@plt+0x4409c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - addseq r8, sl, #160, 6 @ 0x80000002 │ │ │ │ + addseq r8, sl, #192, 6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #92] @ 522b4 <__cxa_atexit@plt+0x44100> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -69721,19 +69721,19 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 523c0 <__cxa_atexit@plt+0x4420c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rsbseq r8, lr, #36, 6 @ 0x90000000 │ │ │ │ - addseq r8, sl, #16, 4 │ │ │ │ + addseq r8, sl, #48, 4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 52410 <__cxa_atexit@plt+0x4425c> │ │ │ │ ldr r2, [pc, #56] @ 5241c <__cxa_atexit@plt+0x44268> │ │ │ │ @@ -69749,15 +69749,15 @@ │ │ │ │ b 5242c <__cxa_atexit@plt+0x44278> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - addseq r8, sl, #196, 2 @ 0x31 │ │ │ │ + addseq r8, sl, #228, 2 @ 0x39 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #92] @ 52490 <__cxa_atexit@plt+0x442dc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -69849,15 +69849,15 @@ │ │ │ │ b 525bc <__cxa_atexit@plt+0x44408> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - addseq r8, sl, #52 @ 0x34 │ │ │ │ + addseq r8, sl, #84 @ 0x54 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #92] @ 52620 <__cxa_atexit@plt+0x4446c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -69949,15 +69949,15 @@ │ │ │ │ b 5274c <__cxa_atexit@plt+0x44598> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - addseq r7, sl, #164, 28 @ 0xa40 │ │ │ │ + addseq r7, sl, #196, 28 @ 0xc40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #92] @ 527b0 <__cxa_atexit@plt+0x445fc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -70049,15 +70049,15 @@ │ │ │ │ b 528dc <__cxa_atexit@plt+0x44728> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - addseq r7, sl, #20, 26 @ 0x500 │ │ │ │ + addseq r7, sl, #52, 26 @ 0xd00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #92] @ 52940 <__cxa_atexit@plt+0x4478c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -70149,15 +70149,15 @@ │ │ │ │ b 52a6c <__cxa_atexit@plt+0x448b8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - addseq r7, sl, #132, 22 @ 0x21000 │ │ │ │ + addseq r7, sl, #164, 22 @ 0x29000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #92] @ 52ad0 <__cxa_atexit@plt+0x4491c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -70240,19 +70240,19 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 52bdc <__cxa_atexit@plt+0x44a28> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rsbseq r7, lr, #28, 22 @ 0x7000 │ │ │ │ - addseq r7, sl, #244, 18 @ 0x3d0000 │ │ │ │ + addseq r7, sl, #20, 20 @ 0x14000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 52c2c <__cxa_atexit@plt+0x44a78> │ │ │ │ ldr r2, [pc, #56] @ 52c38 <__cxa_atexit@plt+0x44a84> │ │ │ │ @@ -70268,15 +70268,15 @@ │ │ │ │ b 52c48 <__cxa_atexit@plt+0x44a94> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - addseq r7, sl, #168, 18 @ 0x2a0000 │ │ │ │ + addseq r7, sl, #200, 18 @ 0x320000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #92] @ 52cac <__cxa_atexit@plt+0x44af8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -70368,15 +70368,15 @@ │ │ │ │ b 52dd8 <__cxa_atexit@plt+0x44c24> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - addseq r7, sl, #24, 16 @ 0x180000 │ │ │ │ + addseq r7, sl, #56, 16 @ 0x380000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #92] @ 52e3c <__cxa_atexit@plt+0x44c88> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -70468,15 +70468,15 @@ │ │ │ │ b 52f68 <__cxa_atexit@plt+0x44db4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - addseq r7, sl, #136, 12 @ 0x8800000 │ │ │ │ + addseq r7, sl, #168, 12 @ 0xa800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #92] @ 52fcc <__cxa_atexit@plt+0x44e18> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -70568,15 +70568,15 @@ │ │ │ │ b 530f8 <__cxa_atexit@plt+0x44f44> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - addseq r7, sl, #248, 8 @ 0xf8000000 │ │ │ │ + addseq r7, sl, #24, 10 @ 0x6000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #92] @ 5315c <__cxa_atexit@plt+0x44fa8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -70668,15 +70668,15 @@ │ │ │ │ b 53288 <__cxa_atexit@plt+0x450d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - addseq r7, sl, #104, 6 @ 0xa0000001 │ │ │ │ + addseq r7, sl, #136, 6 @ 0x20000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #92] @ 532ec <__cxa_atexit@plt+0x45138> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -70759,19 +70759,19 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 533f8 <__cxa_atexit@plt+0x45244> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rsbseq r7, lr, #20, 6 @ 0x50000000 │ │ │ │ - addseq r7, sl, #216, 2 @ 0x36 │ │ │ │ + addseq r7, sl, #248, 2 @ 0x3e │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 53448 <__cxa_atexit@plt+0x45294> │ │ │ │ ldr r2, [pc, #56] @ 53454 <__cxa_atexit@plt+0x452a0> │ │ │ │ @@ -70787,15 +70787,15 @@ │ │ │ │ b 53464 <__cxa_atexit@plt+0x452b0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - addseq r7, sl, #140, 2 @ 0x23 │ │ │ │ + addseq r7, sl, #172, 2 @ 0x2b │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #92] @ 534c8 <__cxa_atexit@plt+0x45314> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -70887,15 +70887,15 @@ │ │ │ │ b 535f4 <__cxa_atexit@plt+0x45440> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - addseq r6, sl, #252, 30 @ 0x3f0 │ │ │ │ + addseq r7, sl, #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #92] @ 53658 <__cxa_atexit@plt+0x454a4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -70987,15 +70987,15 @@ │ │ │ │ b 53784 <__cxa_atexit@plt+0x455d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - addseq r6, sl, #108, 28 @ 0x6c0 │ │ │ │ + addseq r6, sl, #140, 28 @ 0x8c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #92] @ 537e8 <__cxa_atexit@plt+0x45634> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -71087,15 +71087,15 @@ │ │ │ │ b 53914 <__cxa_atexit@plt+0x45760> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - addseq r6, sl, #220, 24 @ 0xdc00 │ │ │ │ + addseq r6, sl, #252, 24 @ 0xfc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #92] @ 53978 <__cxa_atexit@plt+0x457c4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -71187,15 +71187,15 @@ │ │ │ │ b 53aa4 <__cxa_atexit@plt+0x458f0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - addseq r6, sl, #76, 22 @ 0x13000 │ │ │ │ + addseq r6, sl, #108, 22 @ 0x1b000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #92] @ 53b08 <__cxa_atexit@plt+0x45954> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -71278,19 +71278,19 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 53c14 <__cxa_atexit@plt+0x45a60> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rsbseq r6, lr, #12, 22 @ 0x3000 │ │ │ │ - addseq r6, sl, #188, 18 @ 0x2f0000 │ │ │ │ + addseq r6, sl, #220, 18 @ 0x370000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 53c64 <__cxa_atexit@plt+0x45ab0> │ │ │ │ ldr r2, [pc, #56] @ 53c70 <__cxa_atexit@plt+0x45abc> │ │ │ │ @@ -71306,15 +71306,15 @@ │ │ │ │ b 53c80 <__cxa_atexit@plt+0x45acc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - addseq r6, sl, #112, 18 @ 0x1c0000 │ │ │ │ + addseq r6, sl, #144, 18 @ 0x240000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #92] @ 53ce4 <__cxa_atexit@plt+0x45b30> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -71406,15 +71406,15 @@ │ │ │ │ b 53e10 <__cxa_atexit@plt+0x45c5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - addseq r6, sl, #224, 14 @ 0x3800000 │ │ │ │ + addseq r6, sl, #0, 16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #92] @ 53e74 <__cxa_atexit@plt+0x45cc0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -71506,15 +71506,15 @@ │ │ │ │ b 53fa0 <__cxa_atexit@plt+0x45dec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - addseq r6, sl, #80, 12 @ 0x5000000 │ │ │ │ + addseq r6, sl, #112, 12 @ 0x7000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #92] @ 54004 <__cxa_atexit@plt+0x45e50> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -71606,15 +71606,15 @@ │ │ │ │ b 54130 <__cxa_atexit@plt+0x45f7c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - addseq r6, sl, #192, 8 @ 0xc0000000 │ │ │ │ + addseq r6, sl, #224, 8 @ 0xe0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #92] @ 54194 <__cxa_atexit@plt+0x45fe0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -71706,15 +71706,15 @@ │ │ │ │ b 542c0 <__cxa_atexit@plt+0x4610c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - addseq r6, sl, #48, 6 @ 0xc0000000 │ │ │ │ + addseq r6, sl, #80, 6 @ 0x40000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #92] @ 54324 <__cxa_atexit@plt+0x46170> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -71797,19 +71797,19 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 54430 <__cxa_atexit@plt+0x4627c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rsbseq r6, lr, #4, 6 @ 0x10000000 │ │ │ │ - addseq r6, sl, #160, 2 @ 0x28 │ │ │ │ + addseq r6, sl, #192, 2 @ 0x30 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #68 @ 0x44 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 54478 <__cxa_atexit@plt+0x462c4> │ │ │ │ ldr r7, [pc, #52] @ 54488 <__cxa_atexit@plt+0x462d4> │ │ │ │ @@ -71818,35 +71818,35 @@ │ │ │ │ stmib r5, {r8, r9} │ │ │ │ ldr r7, [pc, #40] @ 5448c <__cxa_atexit@plt+0x462d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r3, [pc, #32] @ 54490 <__cxa_atexit@plt+0x462dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3efb48 <__cxa_atexit@plt+0x3e1994> │ │ │ │ + b 3c1f74 <__cxa_atexit@plt+0x3b3dc0> │ │ │ │ ldr r7, [pc, #20] @ 54494 <__cxa_atexit@plt+0x462e0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - addseq r6, sl, #208, 4 │ │ │ │ - addseq r6, sl, #200, 4 @ 0x8000000c │ │ │ │ + addseq r6, sl, #240, 4 │ │ │ │ + addseq r6, sl, #232, 4 @ 0x8000000e │ │ │ │ rsbseq r6, lr, #96, 6 @ 0x80000001 │ │ │ │ rsbseq r6, lr, #48, 6 @ 0xc0000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 544c0 <__cxa_atexit@plt+0x4630c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r8, [pc, #8] @ 544c4 <__cxa_atexit@plt+0x46310> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 1189e28 <__cxa_atexit@plt+0x117bc74> │ │ │ │ + b 93d390 <__cxa_atexit@plt+0x92f1dc> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - addseq r6, sl, #72, 6 @ 0x20000001 │ │ │ │ + addseq r6, sl, #104, 6 @ 0xa0000001 │ │ │ │ rsbseq r6, lr, #0, 6 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #32] @ 54500 <__cxa_atexit@plt+0x4634c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ @@ -71952,21 +71952,21 @@ │ │ │ │ ldrd r0, [r2, #72] @ 0x48 │ │ │ │ sub r6, r6, r5 │ │ │ │ subs r0, r0, r6 │ │ │ │ sbc r1, r1, #0 │ │ │ │ strd r0, [r2, #72] @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #102 @ 0x66 │ │ │ │ blx r7 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r6, [r0, #812] @ 0x32c │ │ │ │ ldr r4, [r0, #820] @ 0x334 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ ldr r5, [r3, #12] │ │ │ │ str r8, [r0, #828] @ 0x33c │ │ │ │ ldr r2, [r4] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ @@ -71986,15 +71986,15 @@ │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - addseq r6, sl, #140, 2 @ 0x23 │ │ │ │ + addseq r6, sl, #172, 2 @ 0x2b │ │ │ │ @ instruction: 0x000001b8 │ │ │ │ rsbseq r6, lr, #156 @ 0x9c │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r4, [pc, #188] @ 547f4 <__cxa_atexit@plt+0x46640> │ │ │ │ @@ -72013,21 +72013,21 @@ │ │ │ │ ldrd r2, [r5, #72] @ 0x48 │ │ │ │ sub r6, r6, r4 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r3, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #102 @ 0x66 │ │ │ │ blx r7 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -72068,21 +72068,21 @@ │ │ │ │ ldrd r2, [r7, #72] @ 0x48 │ │ │ │ sub r6, r6, r5 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r3, #0 │ │ │ │ strd r2, [r7, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #103 @ 0x67 │ │ │ │ blx r8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -72164,18 +72164,18 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - addseq r5, sl, #0, 26 │ │ │ │ + addseq r5, sl, #32, 26 @ 0x800 │ │ │ │ rsbseq r5, lr, #204, 26 @ 0x3300 │ │ │ │ andeq r4, r0, pc, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r5, [r2, #7] │ │ │ │ @@ -72203,17 +72203,17 @@ │ │ │ │ mov r7, fp │ │ │ │ b 54ae0 <__cxa_atexit@plt+0x4692c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - addseq r5, sl, #72, 24 @ 0x4800 │ │ │ │ + addseq r5, sl, #104, 24 @ 0x6800 │ │ │ │ rsbseq r5, lr, #52, 26 @ 0xd00 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -72227,16 +72227,16 @@ │ │ │ │ str r7, [r5, #12] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ mov r7, fp │ │ │ │ b 54ae0 <__cxa_atexit@plt+0x4692c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r5, sl, #216, 22 @ 0x36000 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r5, sl, #248, 22 @ 0x3e000 │ │ │ │ mov fp, r7 │ │ │ │ mov r2, r6 │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #88 @ 0x58 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 54c3c <__cxa_atexit@plt+0x46a88> │ │ │ │ @@ -72321,28 +72321,28 @@ │ │ │ │ b 54f10 <__cxa_atexit@plt+0x46d5c> │ │ │ │ b 4c728 <__cxa_atexit@plt+0x3e574> │ │ │ │ ldr r2, [pc, #60] @ 54c80 <__cxa_atexit@plt+0x46acc> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r2, [r5] │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ addsmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addmi pc, r0, r0, lsl #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addmi ip, r3, r0, lsl #16 │ │ │ │ @ instruction: 0xffff7d94 │ │ │ │ @ instruction: 0xffff7bc8 │ │ │ │ - addseq r5, sl, #48, 24 @ 0x3000 │ │ │ │ + addseq r5, sl, #80, 24 @ 0x5000 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - addseq r5, sl, #32, 20 @ 0x20000 │ │ │ │ + addseq r5, sl, #64, 20 @ 0x40000 │ │ │ │ rsbseq r5, lr, #48, 22 @ 0xc000 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 54ae0 <__cxa_atexit@plt+0x4692c> │ │ │ │ rsbseq r5, lr, #24, 22 @ 0x6000 │ │ │ │ @@ -72382,21 +72382,21 @@ │ │ │ │ mov r7, fp │ │ │ │ b 54f10 <__cxa_atexit@plt+0x46d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbmi sl, lr, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbsmi pc, r4, r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - addseq r5, sl, #36, 18 @ 0x90000 │ │ │ │ + addseq r5, sl, #68, 18 @ 0x110000 │ │ │ │ rsbseq r5, lr, #88, 20 @ 0x58000 │ │ │ │ andeq r0, r0, sp, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r6, [pc, #148] @ 54e0c <__cxa_atexit@plt+0x46c58> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r7, [r7, #23] │ │ │ │ @@ -72431,19 +72431,19 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r7, [r5, #28] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 54f10 <__cxa_atexit@plt+0x46d5c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ @ instruction: 0xfffff63c │ │ │ │ - addseq r5, sl, #72, 16 @ 0x480000 │ │ │ │ + addseq r5, sl, #104, 16 @ 0x680000 │ │ │ │ rsbseq r5, lr, #156, 18 @ 0x270000 │ │ │ │ andeq r0, r0, sp, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ ldr r8, [r5, #28] │ │ │ │ @@ -72470,18 +72470,18 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r7, [r5, #28] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 54f10 <__cxa_atexit@plt+0x46d5c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xfffff594 │ │ │ │ - addseq r5, sl, #172, 14 @ 0x2b00000 │ │ │ │ + addseq r5, sl, #204, 14 @ 0x3300000 │ │ │ │ rsbseq r5, lr, #4, 18 @ 0x10000 │ │ │ │ andeq r0, r0, sp, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -72494,16 +72494,16 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ str r1, [r3, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 54f10 <__cxa_atexit@plt+0x46d5c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r5, sl, #80, 14 @ 0x1400000 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r5, sl, #112, 14 @ 0x1c00000 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 54fc8 <__cxa_atexit@plt+0x46e14> │ │ │ │ @@ -72549,23 +72549,23 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #60] @ 5500c <__cxa_atexit@plt+0x46e58> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ addmi pc, r0, r0, lsl #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addmi ip, r3, r0, lsl #16 │ │ │ │ @ instruction: 0xffffecd8 │ │ │ │ - addseq r5, sl, #196, 12 @ 0xc400000 │ │ │ │ - addseq r5, sl, #176, 12 @ 0xb000000 │ │ │ │ + addseq r5, sl, #228, 12 @ 0xe400000 │ │ │ │ + addseq r5, sl, #208, 12 @ 0xd000000 │ │ │ │ @ instruction: 0xffffee4c │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ rsbseq r5, lr, #168, 14 @ 0x2a00000 │ │ │ │ andeq r0, r0, sp, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #28] │ │ │ │ @@ -72622,22 +72622,22 @@ │ │ │ │ beq 550f0 <__cxa_atexit@plt+0x46f3c> │ │ │ │ b 55138 <__cxa_atexit@plt+0x46f84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbmi sl, lr, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbsmi pc, r4, r0 │ │ │ │ @ instruction: 0xffffeecc │ │ │ │ - addseq r5, sl, #152, 10 @ 0x26000000 │ │ │ │ - addseq r5, sl, #132, 10 @ 0x21000000 │ │ │ │ + addseq r5, sl, #184, 10 @ 0x2e000000 │ │ │ │ + addseq r5, sl, #164, 10 @ 0x29000000 │ │ │ │ @ instruction: 0xfffff040 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ rsbseq r5, lr, #140, 12 @ 0x8c00000 │ │ │ │ andeq r0, r0, sp, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #176] @ 551f0 <__cxa_atexit@plt+0x4703c> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -72649,15 +72649,15 @@ │ │ │ │ bne 5517c <__cxa_atexit@plt+0x46fc8> │ │ │ │ ldr r3, [pc, #148] @ 551f4 <__cxa_atexit@plt+0x47040> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #144] @ 551f8 <__cxa_atexit@plt+0x47044> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #44] @ 0x2c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 551e0 <__cxa_atexit@plt+0x4702c> │ │ │ │ ldr r7, [pc, #104] @ 551fc <__cxa_atexit@plt+0x47048> │ │ │ │ @@ -72680,34 +72680,34 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, fp │ │ │ │ b 55358 <__cxa_atexit@plt+0x471a4> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ rsbseq r5, lr, #164, 10 @ 0x29000000 │ │ │ │ @ instruction: 0xfffff0c8 │ │ │ │ - addseq r5, sl, #140, 8 @ 0x8c000000 │ │ │ │ - addseq r5, sl, #120, 8 @ 0x78000000 │ │ │ │ + addseq r5, sl, #172, 8 @ 0xac000000 │ │ │ │ + addseq r5, sl, #152, 8 @ 0x98000000 │ │ │ │ rsbseq r5, lr, #176, 10 @ 0x2c000000 │ │ │ │ andeq r0, r0, sp, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 5523c <__cxa_atexit@plt+0x47088> │ │ │ │ ldr r3, [pc, #136] @ 552b0 <__cxa_atexit@plt+0x470fc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #132] @ 552b4 <__cxa_atexit@plt+0x47100> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #44] @ 0x2c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 552a0 <__cxa_atexit@plt+0x470ec> │ │ │ │ ldr r7, [pc, #100] @ 552b8 <__cxa_atexit@plt+0x47104> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [r5, #28] │ │ │ │ @@ -72728,20 +72728,20 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, fp │ │ │ │ b 55358 <__cxa_atexit@plt+0x471a4> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ rsbseq r5, lr, #220, 8 @ 0xdc000000 │ │ │ │ @ instruction: 0xfffff008 │ │ │ │ - addseq r5, sl, #204, 6 @ 0x30000003 │ │ │ │ - addseq r5, sl, #184, 6 @ 0xe0000002 │ │ │ │ + addseq r5, sl, #236, 6 @ 0xb0000003 │ │ │ │ + addseq r5, sl, #216, 6 @ 0x60000003 │ │ │ │ rsbseq r5, lr, #228, 8 @ 0xe4000000 │ │ │ │ andeq r0, r0, sp, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 552e4 <__cxa_atexit@plt+0x47130> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -72768,17 +72768,17 @@ │ │ │ │ str r7, [r3, #16] │ │ │ │ str r3, [r3, #20] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 55358 <__cxa_atexit@plt+0x471a4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r5, sl, #24, 6 @ 0x60000000 │ │ │ │ - addseq r5, sl, #4, 6 @ 0x10000000 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r5, sl, #56, 6 @ 0xe0000000 │ │ │ │ + addseq r5, sl, #36, 6 @ 0x90000000 │ │ │ │ mov fp, r7 │ │ │ │ mov r2, r6 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 5540c <__cxa_atexit@plt+0x47258> │ │ │ │ @@ -72821,24 +72821,24 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #44] @ 55440 <__cxa_atexit@plt+0x4728c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ addmi r4, r4, r0, lsl #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addmi r1, r7, r0, lsl #16 │ │ │ │ @ instruction: 0xffff7a4c │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r5, sl, #72, 4 @ 0x80000004 │ │ │ │ + addseq r5, sl, #104, 4 @ 0x80000006 │ │ │ │ rsbseq r5, lr, #96, 6 @ 0x80000001 │ │ │ │ andeq r0, r0, sp, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #16] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 55358 <__cxa_atexit@plt+0x471a4> │ │ │ │ @@ -72880,21 +72880,21 @@ │ │ │ │ mov r7, fp │ │ │ │ b 556d8 <__cxa_atexit@plt+0x47524> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbmi sl, lr, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbsmi pc, r4, r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - addseq r5, sl, #92, 2 │ │ │ │ + addseq r5, sl, #124, 2 │ │ │ │ rsbseq r5, lr, #128, 4 │ │ │ │ andeq r0, r0, sp, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r6, [pc, #148] @ 555d4 <__cxa_atexit@plt+0x47420> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r7, [r7, #23] │ │ │ │ @@ -72929,19 +72929,19 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r7, [r5, #28] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 556d8 <__cxa_atexit@plt+0x47524> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ @ instruction: 0xffffe658 │ │ │ │ - addseq r5, sl, #128 @ 0x80 │ │ │ │ + addseq r5, sl, #160 @ 0xa0 │ │ │ │ rsbseq r5, lr, #196, 2 @ 0x31 │ │ │ │ andeq r0, r0, sp, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ ldr r8, [r5, #28] │ │ │ │ @@ -72968,18 +72968,18 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r7, [r5, #28] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 556d8 <__cxa_atexit@plt+0x47524> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xffffe5b0 │ │ │ │ - addseq r4, sl, #228, 30 @ 0x390 │ │ │ │ + addseq r5, sl, #4 │ │ │ │ rsbseq r5, lr, #44, 2 │ │ │ │ andeq r0, r0, sp, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -72992,16 +72992,16 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ str r1, [r3, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 556d8 <__cxa_atexit@plt+0x47524> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r4, sl, #136, 30 @ 0x220 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r4, sl, #168, 30 @ 0x2a0 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 55790 <__cxa_atexit@plt+0x475dc> │ │ │ │ @@ -73047,23 +73047,23 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #60] @ 557d4 <__cxa_atexit@plt+0x47620> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ addmi r4, r4, r0, lsl #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addmi r1, r7, r0, lsl #16 │ │ │ │ @ instruction: 0xffffdcf4 │ │ │ │ - addseq r4, sl, #252, 28 @ 0xfc0 │ │ │ │ - addseq r4, sl, #232, 28 @ 0xe80 │ │ │ │ + addseq r4, sl, #28, 30 @ 0x70 │ │ │ │ + addseq r4, sl, #8, 30 │ │ │ │ @ instruction: 0xffffde68 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ rsbseq r4, lr, #208, 30 @ 0x340 │ │ │ │ andeq r0, r0, sp, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #28] │ │ │ │ @@ -73120,22 +73120,22 @@ │ │ │ │ beq 558b8 <__cxa_atexit@plt+0x47704> │ │ │ │ b 55900 <__cxa_atexit@plt+0x4774c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbmi sl, lr, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbsmi pc, r4, r0 │ │ │ │ @ instruction: 0xffffdee8 │ │ │ │ - addseq r4, sl, #208, 26 @ 0x3400 │ │ │ │ - addseq r4, sl, #188, 26 @ 0x2f00 │ │ │ │ + addseq r4, sl, #240, 26 @ 0x3c00 │ │ │ │ + addseq r4, sl, #220, 26 @ 0x3700 │ │ │ │ @ instruction: 0xffffe05c │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ rsbseq r4, lr, #180, 28 @ 0xb40 │ │ │ │ andeq r0, r0, sp, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #176] @ 559b8 <__cxa_atexit@plt+0x47804> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -73147,15 +73147,15 @@ │ │ │ │ bne 55944 <__cxa_atexit@plt+0x47790> │ │ │ │ ldr r3, [pc, #148] @ 559bc <__cxa_atexit@plt+0x47808> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #144] @ 559c0 <__cxa_atexit@plt+0x4780c> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #44] @ 0x2c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 559a8 <__cxa_atexit@plt+0x477f4> │ │ │ │ ldr r7, [pc, #104] @ 559c4 <__cxa_atexit@plt+0x47810> │ │ │ │ @@ -73178,34 +73178,34 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, fp │ │ │ │ b 55b20 <__cxa_atexit@plt+0x4796c> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ rsbseq r4, lr, #200, 26 @ 0x3200 │ │ │ │ @ instruction: 0xffffe0e4 │ │ │ │ - addseq r4, sl, #196, 24 @ 0xc400 │ │ │ │ - addseq r4, sl, #176, 24 @ 0xb000 │ │ │ │ + addseq r4, sl, #228, 24 @ 0xe400 │ │ │ │ + addseq r4, sl, #208, 24 @ 0xd000 │ │ │ │ rsbseq r4, lr, #216, 26 @ 0x3600 │ │ │ │ andeq r0, r0, sp, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 55a04 <__cxa_atexit@plt+0x47850> │ │ │ │ ldr r3, [pc, #136] @ 55a78 <__cxa_atexit@plt+0x478c4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #132] @ 55a7c <__cxa_atexit@plt+0x478c8> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #44] @ 0x2c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 55a68 <__cxa_atexit@plt+0x478b4> │ │ │ │ ldr r7, [pc, #100] @ 55a80 <__cxa_atexit@plt+0x478cc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [r5, #28] │ │ │ │ @@ -73226,20 +73226,20 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, fp │ │ │ │ b 55b20 <__cxa_atexit@plt+0x4796c> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ rsbseq r4, lr, #0, 26 │ │ │ │ @ instruction: 0xffffe024 │ │ │ │ - addseq r4, sl, #4, 24 @ 0x400 │ │ │ │ - addseq r4, sl, #240, 22 @ 0x3c000 │ │ │ │ + addseq r4, sl, #36, 24 @ 0x2400 │ │ │ │ + addseq r4, sl, #16, 24 @ 0x1000 │ │ │ │ rsbseq r4, lr, #12, 26 @ 0x300 │ │ │ │ andeq r0, r0, sp, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 55aac <__cxa_atexit@plt+0x478f8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -73266,17 +73266,17 @@ │ │ │ │ str r7, [r3, #16] │ │ │ │ str r3, [r3, #20] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 55b20 <__cxa_atexit@plt+0x4796c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r4, sl, #80, 22 @ 0x14000 │ │ │ │ - addseq r4, sl, #60, 22 @ 0xf000 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r4, sl, #112, 22 @ 0x1c000 │ │ │ │ + addseq r4, sl, #92, 22 @ 0x17000 │ │ │ │ mov fp, r7 │ │ │ │ mov r2, r6 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 55bd4 <__cxa_atexit@plt+0x47a20> │ │ │ │ @@ -73319,24 +73319,24 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #44] @ 55c08 <__cxa_atexit@plt+0x47a54> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ addmi r8, r7, r0, lsl #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addmi r5, sl, r0, lsl #16 │ │ │ │ @ instruction: 0xffff7714 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r4, sl, #128, 20 @ 0x80000 │ │ │ │ + addseq r4, sl, #160, 20 @ 0xa0000 │ │ │ │ rsbseq r4, lr, #136, 22 @ 0x22000 │ │ │ │ andeq r0, r0, sp, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #16] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 55b20 <__cxa_atexit@plt+0x4796c> │ │ │ │ @@ -73378,21 +73378,21 @@ │ │ │ │ mov r7, fp │ │ │ │ b 55ea0 <__cxa_atexit@plt+0x47cec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbmi sl, lr, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbsmi pc, r4, r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - addseq r4, sl, #148, 18 @ 0x250000 │ │ │ │ + addseq r4, sl, #180, 18 @ 0x2d0000 │ │ │ │ rsbseq r4, lr, #168, 20 @ 0xa8000 │ │ │ │ andeq r0, r0, sp, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r6, [pc, #148] @ 55d9c <__cxa_atexit@plt+0x47be8> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r7, [r7, #23] │ │ │ │ @@ -73427,19 +73427,19 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r7, [r5, #28] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 55ea0 <__cxa_atexit@plt+0x47cec> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ @ instruction: 0xffffd674 │ │ │ │ - addseq r4, sl, #184, 16 @ 0xb80000 │ │ │ │ + addseq r4, sl, #216, 16 @ 0xd80000 │ │ │ │ rsbseq r4, lr, #236, 18 @ 0x3b0000 │ │ │ │ andeq r0, r0, sp, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ ldr r8, [r5, #28] │ │ │ │ @@ -73466,18 +73466,18 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r7, [r5, #28] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 55ea0 <__cxa_atexit@plt+0x47cec> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xffffd5cc │ │ │ │ - addseq r4, sl, #28, 16 @ 0x1c0000 │ │ │ │ + addseq r4, sl, #60, 16 @ 0x3c0000 │ │ │ │ rsbseq r4, lr, #84, 18 @ 0x150000 │ │ │ │ andeq r0, r0, sp, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -73490,16 +73490,16 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ str r1, [r3, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 55ea0 <__cxa_atexit@plt+0x47cec> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r4, sl, #192, 14 @ 0x3000000 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r4, sl, #224, 14 @ 0x3800000 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 55f58 <__cxa_atexit@plt+0x47da4> │ │ │ │ @@ -73545,23 +73545,23 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #60] @ 55f9c <__cxa_atexit@plt+0x47de8> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ addmi r8, r7, r0, lsl #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addmi r5, sl, r0, lsl #16 │ │ │ │ @ instruction: 0xffffcd10 │ │ │ │ - addseq r4, sl, #52, 14 @ 0xd00000 │ │ │ │ - addseq r4, sl, #32, 14 @ 0x800000 │ │ │ │ + addseq r4, sl, #84, 14 @ 0x1500000 │ │ │ │ + addseq r4, sl, #64, 14 @ 0x1000000 │ │ │ │ @ instruction: 0xffffce84 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ rsbseq r4, lr, #248, 14 @ 0x3e00000 │ │ │ │ andeq r0, r0, sp, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #28] │ │ │ │ @@ -73618,22 +73618,22 @@ │ │ │ │ beq 56080 <__cxa_atexit@plt+0x47ecc> │ │ │ │ b 560c8 <__cxa_atexit@plt+0x47f14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbmi sl, lr, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbsmi pc, r4, r0 │ │ │ │ @ instruction: 0xffffcf04 │ │ │ │ - addseq r4, sl, #8, 12 @ 0x800000 │ │ │ │ - addseq r4, sl, #244, 10 @ 0x3d000000 │ │ │ │ + addseq r4, sl, #40, 12 @ 0x2800000 │ │ │ │ + addseq r4, sl, #20, 12 @ 0x1400000 │ │ │ │ @ instruction: 0xffffd078 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ rsbseq r4, lr, #220, 12 @ 0xdc00000 │ │ │ │ andeq r0, r0, sp, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #176] @ 56180 <__cxa_atexit@plt+0x47fcc> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -73645,15 +73645,15 @@ │ │ │ │ bne 5610c <__cxa_atexit@plt+0x47f58> │ │ │ │ ldr r3, [pc, #148] @ 56184 <__cxa_atexit@plt+0x47fd0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #144] @ 56188 <__cxa_atexit@plt+0x47fd4> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #44] @ 0x2c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 56170 <__cxa_atexit@plt+0x47fbc> │ │ │ │ ldr r7, [pc, #104] @ 5618c <__cxa_atexit@plt+0x47fd8> │ │ │ │ @@ -73676,34 +73676,34 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, fp │ │ │ │ b 562e8 <__cxa_atexit@plt+0x48134> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ rsbseq r4, lr, #236, 10 @ 0x3b000000 │ │ │ │ @ instruction: 0xffffd100 │ │ │ │ - addseq r4, sl, #252, 8 @ 0xfc000000 │ │ │ │ - addseq r4, sl, #232, 8 @ 0xe8000000 │ │ │ │ + addseq r4, sl, #28, 10 @ 0x7000000 │ │ │ │ + addseq r4, sl, #8, 10 @ 0x2000000 │ │ │ │ rsbseq r4, lr, #0, 12 │ │ │ │ andeq r0, r0, sp, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 561cc <__cxa_atexit@plt+0x48018> │ │ │ │ ldr r3, [pc, #136] @ 56240 <__cxa_atexit@plt+0x4808c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #132] @ 56244 <__cxa_atexit@plt+0x48090> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #44] @ 0x2c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 56230 <__cxa_atexit@plt+0x4807c> │ │ │ │ ldr r7, [pc, #100] @ 56248 <__cxa_atexit@plt+0x48094> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [r5, #28] │ │ │ │ @@ -73724,20 +73724,20 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, fp │ │ │ │ b 562e8 <__cxa_atexit@plt+0x48134> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ rsbseq r4, lr, #36, 10 @ 0x9000000 │ │ │ │ @ instruction: 0xffffd040 │ │ │ │ - addseq r4, sl, #60, 8 @ 0x3c000000 │ │ │ │ - addseq r4, sl, #40, 8 @ 0x28000000 │ │ │ │ + addseq r4, sl, #92, 8 @ 0x5c000000 │ │ │ │ + addseq r4, sl, #72, 8 @ 0x48000000 │ │ │ │ rsbseq r4, lr, #52, 10 @ 0xd000000 │ │ │ │ andeq r0, r0, sp, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 56274 <__cxa_atexit@plt+0x480c0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -73764,17 +73764,17 @@ │ │ │ │ str r7, [r3, #16] │ │ │ │ str r3, [r3, #20] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 562e8 <__cxa_atexit@plt+0x48134> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r4, sl, #136, 6 @ 0x20000002 │ │ │ │ - addseq r4, sl, #116, 6 @ 0xd0000001 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r4, sl, #168, 6 @ 0xa0000002 │ │ │ │ + addseq r4, sl, #148, 6 @ 0x50000002 │ │ │ │ mov fp, r7 │ │ │ │ mov r2, r6 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 5639c <__cxa_atexit@plt+0x481e8> │ │ │ │ @@ -73817,24 +73817,24 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #44] @ 563d0 <__cxa_atexit@plt+0x4821c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ addmi pc, r0, r0, lsl #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addmi ip, r3, r0, lsl #16 │ │ │ │ @ instruction: 0xffff73dc │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r4, sl, #184, 4 @ 0x8000000b │ │ │ │ + addseq r4, sl, #216, 4 @ 0x8000000d │ │ │ │ rsbseq r4, lr, #176, 6 @ 0xc0000002 │ │ │ │ andeq r0, r0, sp, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #16] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 562e8 <__cxa_atexit@plt+0x48134> │ │ │ │ @@ -73876,21 +73876,21 @@ │ │ │ │ mov r7, fp │ │ │ │ b 56668 <__cxa_atexit@plt+0x484b4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbmi r8, r1, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbmi ip, ip, r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - addseq r4, sl, #204, 2 @ 0x33 │ │ │ │ + addseq r4, sl, #236, 2 @ 0x3b │ │ │ │ rsbseq r4, lr, #208, 4 │ │ │ │ andeq r0, r0, sp, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r6, [pc, #148] @ 56564 <__cxa_atexit@plt+0x483b0> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r7, [r7, #23] │ │ │ │ @@ -73925,19 +73925,19 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r7, [r5, #28] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 56668 <__cxa_atexit@plt+0x484b4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ @ instruction: 0xffffc690 │ │ │ │ - addseq r4, sl, #240 @ 0xf0 │ │ │ │ + addseq r4, sl, #16, 2 │ │ │ │ rsbseq r4, lr, #20, 4 @ 0x40000001 │ │ │ │ andeq r0, r0, sp, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ ldr r8, [r5, #28] │ │ │ │ @@ -73964,18 +73964,18 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r7, [r5, #28] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 56668 <__cxa_atexit@plt+0x484b4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xffffc5e8 │ │ │ │ - addseq r4, sl, #84 @ 0x54 │ │ │ │ + addseq r4, sl, #116 @ 0x74 │ │ │ │ rsbseq r4, lr, #124, 2 │ │ │ │ andeq r0, r0, sp, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -73988,16 +73988,16 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ str r1, [r3, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 56668 <__cxa_atexit@plt+0x484b4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r3, sl, #248, 30 @ 0x3e0 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r4, sl, #24 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 56720 <__cxa_atexit@plt+0x4856c> │ │ │ │ @@ -74043,23 +74043,23 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #60] @ 56764 <__cxa_atexit@plt+0x485b0> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ addmi pc, r0, r0, lsl #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addmi ip, r3, r0, lsl #16 │ │ │ │ @ instruction: 0xffffbd2c │ │ │ │ - addseq r3, sl, #108, 30 @ 0x1b0 │ │ │ │ - addseq r3, sl, #88, 30 @ 0x160 │ │ │ │ + addseq r3, sl, #140, 30 @ 0x230 │ │ │ │ + addseq r3, sl, #120, 30 @ 0x1e0 │ │ │ │ @ instruction: 0xffffbea0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ rsbseq r4, lr, #32 │ │ │ │ andeq r0, r0, sp, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #28] │ │ │ │ @@ -74116,22 +74116,22 @@ │ │ │ │ beq 56848 <__cxa_atexit@plt+0x48694> │ │ │ │ b 56890 <__cxa_atexit@plt+0x486dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbmi r8, r1, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbmi ip, ip, r0 │ │ │ │ @ instruction: 0xffffbf20 │ │ │ │ - addseq r3, sl, #64, 28 @ 0x400 │ │ │ │ - addseq r3, sl, #44, 28 @ 0x2c0 │ │ │ │ + addseq r3, sl, #96, 28 @ 0x600 │ │ │ │ + addseq r3, sl, #76, 28 @ 0x4c0 │ │ │ │ @ instruction: 0xffffc094 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ rsbseq r3, lr, #4, 30 │ │ │ │ andeq r0, r0, sp, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #176] @ 56948 <__cxa_atexit@plt+0x48794> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -74143,15 +74143,15 @@ │ │ │ │ bne 568d4 <__cxa_atexit@plt+0x48720> │ │ │ │ ldr r3, [pc, #148] @ 5694c <__cxa_atexit@plt+0x48798> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #144] @ 56950 <__cxa_atexit@plt+0x4879c> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #44] @ 0x2c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 56938 <__cxa_atexit@plt+0x48784> │ │ │ │ ldr r7, [pc, #104] @ 56954 <__cxa_atexit@plt+0x487a0> │ │ │ │ @@ -74174,34 +74174,34 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, fp │ │ │ │ b 56ab0 <__cxa_atexit@plt+0x488fc> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ rsbseq r3, lr, #16, 28 @ 0x100 │ │ │ │ @ instruction: 0xffffc11c │ │ │ │ - addseq r3, sl, #52, 26 @ 0xd00 │ │ │ │ - addseq r3, sl, #32, 26 @ 0x800 │ │ │ │ + addseq r3, sl, #84, 26 @ 0x1500 │ │ │ │ + addseq r3, sl, #64, 26 @ 0x1000 │ │ │ │ rsbseq r3, lr, #40, 28 @ 0x280 │ │ │ │ andeq r0, r0, sp, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 56994 <__cxa_atexit@plt+0x487e0> │ │ │ │ ldr r3, [pc, #136] @ 56a08 <__cxa_atexit@plt+0x48854> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #132] @ 56a0c <__cxa_atexit@plt+0x48858> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #44] @ 0x2c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 569f8 <__cxa_atexit@plt+0x48844> │ │ │ │ ldr r7, [pc, #100] @ 56a10 <__cxa_atexit@plt+0x4885c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [r5, #28] │ │ │ │ @@ -74222,20 +74222,20 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, fp │ │ │ │ b 56ab0 <__cxa_atexit@plt+0x488fc> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ rsbseq r3, lr, #72, 26 @ 0x1200 │ │ │ │ @ instruction: 0xffffc05c │ │ │ │ - addseq r3, sl, #116, 24 @ 0x7400 │ │ │ │ - addseq r3, sl, #96, 24 @ 0x6000 │ │ │ │ + addseq r3, sl, #148, 24 @ 0x9400 │ │ │ │ + addseq r3, sl, #128, 24 @ 0x8000 │ │ │ │ rsbseq r3, lr, #92, 26 @ 0x1700 │ │ │ │ andeq r0, r0, sp, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 56a3c <__cxa_atexit@plt+0x48888> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -74262,17 +74262,17 @@ │ │ │ │ str r7, [r3, #16] │ │ │ │ str r3, [r3, #20] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 56ab0 <__cxa_atexit@plt+0x488fc> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r3, sl, #192, 22 @ 0x30000 │ │ │ │ - addseq r3, sl, #172, 22 @ 0x2b000 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r3, sl, #224, 22 @ 0x38000 │ │ │ │ + addseq r3, sl, #204, 22 @ 0x33000 │ │ │ │ mov fp, r7 │ │ │ │ mov r2, r6 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 56b64 <__cxa_atexit@plt+0x489b0> │ │ │ │ @@ -74315,24 +74315,24 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #44] @ 56b98 <__cxa_atexit@plt+0x489e4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ addmi r4, r4, r0, lsl #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addmi r1, r7, r0, lsl #16 │ │ │ │ @ instruction: 0xffff70a4 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r3, sl, #240, 20 @ 0xf0000 │ │ │ │ + addseq r3, sl, #16, 22 @ 0x4000 │ │ │ │ rsbseq r3, lr, #216, 22 @ 0x36000 │ │ │ │ andeq r0, r0, sp, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #16] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 56ab0 <__cxa_atexit@plt+0x488fc> │ │ │ │ @@ -74374,21 +74374,21 @@ │ │ │ │ mov r7, fp │ │ │ │ b 56e30 <__cxa_atexit@plt+0x48c7c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbmi r8, r1, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbmi ip, ip, r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - addseq r3, sl, #4, 20 @ 0x4000 │ │ │ │ + addseq r3, sl, #36, 20 @ 0x24000 │ │ │ │ rsbseq r3, lr, #248, 20 @ 0xf8000 │ │ │ │ andeq r0, r0, sp, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r6, [pc, #148] @ 56d2c <__cxa_atexit@plt+0x48b78> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r7, [r7, #23] │ │ │ │ @@ -74423,19 +74423,19 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r7, [r5, #28] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 56e30 <__cxa_atexit@plt+0x48c7c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ @ instruction: 0xffffb6ac │ │ │ │ - addseq r3, sl, #40, 18 @ 0xa0000 │ │ │ │ + addseq r3, sl, #72, 18 @ 0x120000 │ │ │ │ rsbseq r3, lr, #60, 20 @ 0x3c000 │ │ │ │ andeq r0, r0, sp, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ ldr r8, [r5, #28] │ │ │ │ @@ -74462,18 +74462,18 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r7, [r5, #28] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 56e30 <__cxa_atexit@plt+0x48c7c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xffffb604 │ │ │ │ - addseq r3, sl, #140, 16 @ 0x8c0000 │ │ │ │ + addseq r3, sl, #172, 16 @ 0xac0000 │ │ │ │ rsbseq r3, lr, #164, 18 @ 0x290000 │ │ │ │ andeq r0, r0, sp, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -74486,16 +74486,16 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ str r1, [r3, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 56e30 <__cxa_atexit@plt+0x48c7c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r3, sl, #48, 16 @ 0x300000 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r3, sl, #80, 16 @ 0x500000 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 56ee8 <__cxa_atexit@plt+0x48d34> │ │ │ │ @@ -74541,23 +74541,23 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #60] @ 56f2c <__cxa_atexit@plt+0x48d78> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ addmi r4, r4, r0, lsl #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addmi r1, r7, r0, lsl #16 │ │ │ │ @ instruction: 0xffffad48 │ │ │ │ - addseq r3, sl, #164, 14 @ 0x2900000 │ │ │ │ - addseq r3, sl, #144, 14 @ 0x2400000 │ │ │ │ + addseq r3, sl, #196, 14 @ 0x3100000 │ │ │ │ + addseq r3, sl, #176, 14 @ 0x2c00000 │ │ │ │ @ instruction: 0xffffaebc │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ rsbseq r3, lr, #72, 16 @ 0x480000 │ │ │ │ andeq r0, r0, sp, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #28] │ │ │ │ @@ -74614,22 +74614,22 @@ │ │ │ │ beq 57010 <__cxa_atexit@plt+0x48e5c> │ │ │ │ b 57058 <__cxa_atexit@plt+0x48ea4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbmi r8, r1, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbmi ip, ip, r0 │ │ │ │ @ instruction: 0xffffaf3c │ │ │ │ - addseq r3, sl, #120, 12 @ 0x7800000 │ │ │ │ - addseq r3, sl, #100, 12 @ 0x6400000 │ │ │ │ + addseq r3, sl, #152, 12 @ 0x9800000 │ │ │ │ + addseq r3, sl, #132, 12 @ 0x8400000 │ │ │ │ @ instruction: 0xffffb0b0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ rsbseq r3, lr, #44, 14 @ 0xb00000 │ │ │ │ andeq r0, r0, sp, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #176] @ 57110 <__cxa_atexit@plt+0x48f5c> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -74641,15 +74641,15 @@ │ │ │ │ bne 5709c <__cxa_atexit@plt+0x48ee8> │ │ │ │ ldr r3, [pc, #148] @ 57114 <__cxa_atexit@plt+0x48f60> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #144] @ 57118 <__cxa_atexit@plt+0x48f64> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #44] @ 0x2c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 57100 <__cxa_atexit@plt+0x48f4c> │ │ │ │ ldr r7, [pc, #104] @ 5711c <__cxa_atexit@plt+0x48f68> │ │ │ │ @@ -74672,34 +74672,34 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, fp │ │ │ │ b 57278 <__cxa_atexit@plt+0x490c4> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ rsbseq r3, lr, #52, 12 @ 0x3400000 │ │ │ │ @ instruction: 0xffffb138 │ │ │ │ - addseq r3, sl, #108, 10 @ 0x1b000000 │ │ │ │ - addseq r3, sl, #88, 10 @ 0x16000000 │ │ │ │ + addseq r3, sl, #140, 10 @ 0x23000000 │ │ │ │ + addseq r3, sl, #120, 10 @ 0x1e000000 │ │ │ │ rsbseq r3, lr, #80, 12 @ 0x5000000 │ │ │ │ andeq r0, r0, sp, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 5715c <__cxa_atexit@plt+0x48fa8> │ │ │ │ ldr r3, [pc, #136] @ 571d0 <__cxa_atexit@plt+0x4901c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #132] @ 571d4 <__cxa_atexit@plt+0x49020> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #44] @ 0x2c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 571c0 <__cxa_atexit@plt+0x4900c> │ │ │ │ ldr r7, [pc, #100] @ 571d8 <__cxa_atexit@plt+0x49024> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [r5, #28] │ │ │ │ @@ -74720,20 +74720,20 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, fp │ │ │ │ b 57278 <__cxa_atexit@plt+0x490c4> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ rsbseq r3, lr, #108, 10 @ 0x1b000000 │ │ │ │ @ instruction: 0xffffb078 │ │ │ │ - addseq r3, sl, #172, 8 @ 0xac000000 │ │ │ │ - addseq r3, sl, #152, 8 @ 0x98000000 │ │ │ │ + addseq r3, sl, #204, 8 @ 0xcc000000 │ │ │ │ + addseq r3, sl, #184, 8 @ 0xb8000000 │ │ │ │ rsbseq r3, lr, #132, 10 @ 0x21000000 │ │ │ │ andeq r0, r0, sp, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 57204 <__cxa_atexit@plt+0x49050> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -74760,17 +74760,17 @@ │ │ │ │ str r7, [r3, #16] │ │ │ │ str r3, [r3, #20] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 57278 <__cxa_atexit@plt+0x490c4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r3, sl, #248, 6 @ 0xe0000003 │ │ │ │ - addseq r3, sl, #228, 6 @ 0x90000003 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r3, sl, #24, 8 @ 0x18000000 │ │ │ │ + addseq r3, sl, #4, 8 @ 0x4000000 │ │ │ │ mov fp, r7 │ │ │ │ mov r2, r6 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 5732c <__cxa_atexit@plt+0x49178> │ │ │ │ @@ -74813,24 +74813,24 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #44] @ 57360 <__cxa_atexit@plt+0x491ac> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ addmi r8, r7, r0, lsl #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addmi r5, sl, r0, lsl #16 │ │ │ │ @ instruction: 0xffff6d6c │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r3, sl, #40, 6 @ 0xa0000000 │ │ │ │ + addseq r3, sl, #72, 6 @ 0x20000001 │ │ │ │ rsbseq r3, lr, #0, 8 │ │ │ │ andeq r0, r0, sp, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #16] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 57278 <__cxa_atexit@plt+0x490c4> │ │ │ │ @@ -74872,21 +74872,21 @@ │ │ │ │ mov r7, fp │ │ │ │ b 575f8 <__cxa_atexit@plt+0x49444> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbmi r8, r1, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbmi ip, ip, r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - addseq r3, sl, #60, 4 @ 0xc0000003 │ │ │ │ + addseq r3, sl, #92, 4 @ 0xc0000005 │ │ │ │ rsbseq r3, lr, #32, 6 @ 0x80000000 │ │ │ │ andeq r0, r0, sp, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r6, [pc, #148] @ 574f4 <__cxa_atexit@plt+0x49340> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r7, [r7, #23] │ │ │ │ @@ -74921,19 +74921,19 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r7, [r5, #28] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 575f8 <__cxa_atexit@plt+0x49444> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ @ instruction: 0xffffa6c8 │ │ │ │ - addseq r3, sl, #96, 2 │ │ │ │ + addseq r3, sl, #128, 2 │ │ │ │ rsbseq r3, lr, #100, 4 @ 0x40000006 │ │ │ │ andeq r0, r0, sp, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ ldr r8, [r5, #28] │ │ │ │ @@ -74960,18 +74960,18 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r7, [r5, #28] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 575f8 <__cxa_atexit@plt+0x49444> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xffffa620 │ │ │ │ - addseq r3, sl, #196 @ 0xc4 │ │ │ │ + addseq r3, sl, #228 @ 0xe4 │ │ │ │ rsbseq r3, lr, #204, 2 @ 0x33 │ │ │ │ andeq r0, r0, sp, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -74984,16 +74984,16 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ str r1, [r3, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 575f8 <__cxa_atexit@plt+0x49444> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r3, sl, #104 @ 0x68 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r3, sl, #136 @ 0x88 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 576b0 <__cxa_atexit@plt+0x494fc> │ │ │ │ @@ -75039,23 +75039,23 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #60] @ 576f4 <__cxa_atexit@plt+0x49540> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ addmi r8, r7, r0, lsl #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addmi r5, sl, r0, lsl #16 │ │ │ │ @ instruction: 0xffff9d64 │ │ │ │ - addseq r2, sl, #220, 30 @ 0x370 │ │ │ │ - addseq r2, sl, #200, 30 @ 0x320 │ │ │ │ + addseq r2, sl, #252, 30 @ 0x3f0 │ │ │ │ + addseq r2, sl, #232, 30 @ 0x3a0 │ │ │ │ @ instruction: 0xffff9ed8 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ rsbseq r3, lr, #112 @ 0x70 │ │ │ │ andeq r0, r0, sp, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #28] │ │ │ │ @@ -75112,22 +75112,22 @@ │ │ │ │ beq 577d8 <__cxa_atexit@plt+0x49624> │ │ │ │ b 57820 <__cxa_atexit@plt+0x4966c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbmi r8, r1, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbmi ip, ip, r0 │ │ │ │ @ instruction: 0xffff9f58 │ │ │ │ - addseq r2, sl, #176, 28 @ 0xb00 │ │ │ │ - addseq r2, sl, #156, 28 @ 0x9c0 │ │ │ │ + addseq r2, sl, #208, 28 @ 0xd00 │ │ │ │ + addseq r2, sl, #188, 28 @ 0xbc0 │ │ │ │ @ instruction: 0xffffa0cc │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ rsbseq r2, lr, #84, 30 @ 0x150 │ │ │ │ andeq r0, r0, sp, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #176] @ 578d8 <__cxa_atexit@plt+0x49724> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -75139,15 +75139,15 @@ │ │ │ │ bne 57864 <__cxa_atexit@plt+0x496b0> │ │ │ │ ldr r3, [pc, #148] @ 578dc <__cxa_atexit@plt+0x49728> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #144] @ 578e0 <__cxa_atexit@plt+0x4972c> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #44] @ 0x2c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 578c8 <__cxa_atexit@plt+0x49714> │ │ │ │ ldr r7, [pc, #104] @ 578e4 <__cxa_atexit@plt+0x49730> │ │ │ │ @@ -75170,34 +75170,34 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, fp │ │ │ │ b 57a40 <__cxa_atexit@plt+0x4988c> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ rsbseq r2, lr, #88, 28 @ 0x580 │ │ │ │ @ instruction: 0xffffa154 │ │ │ │ - addseq r2, sl, #164, 26 @ 0x2900 │ │ │ │ - addseq r2, sl, #144, 26 @ 0x2400 │ │ │ │ + addseq r2, sl, #196, 26 @ 0x3100 │ │ │ │ + addseq r2, sl, #176, 26 @ 0x2c00 │ │ │ │ rsbseq r2, lr, #120, 28 @ 0x780 │ │ │ │ andeq r0, r0, sp, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 57924 <__cxa_atexit@plt+0x49770> │ │ │ │ ldr r3, [pc, #136] @ 57998 <__cxa_atexit@plt+0x497e4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #132] @ 5799c <__cxa_atexit@plt+0x497e8> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #44] @ 0x2c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 57988 <__cxa_atexit@plt+0x497d4> │ │ │ │ ldr r7, [pc, #100] @ 579a0 <__cxa_atexit@plt+0x497ec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [r5, #28] │ │ │ │ @@ -75218,20 +75218,20 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, fp │ │ │ │ b 57a40 <__cxa_atexit@plt+0x4988c> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ rsbseq r2, lr, #144, 26 @ 0x2400 │ │ │ │ @ instruction: 0xffffa094 │ │ │ │ - addseq r2, sl, #228, 24 @ 0xe400 │ │ │ │ - addseq r2, sl, #208, 24 @ 0xd000 │ │ │ │ + addseq r2, sl, #4, 26 @ 0x100 │ │ │ │ + addseq r2, sl, #240, 24 @ 0xf000 │ │ │ │ rsbseq r2, lr, #172, 26 @ 0x2b00 │ │ │ │ andeq r0, r0, sp, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 579cc <__cxa_atexit@plt+0x49818> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -75258,17 +75258,17 @@ │ │ │ │ str r7, [r3, #16] │ │ │ │ str r3, [r3, #20] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 57a40 <__cxa_atexit@plt+0x4988c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r2, sl, #48, 24 @ 0x3000 │ │ │ │ - addseq r2, sl, #28, 24 @ 0x1c00 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r2, sl, #80, 24 @ 0x5000 │ │ │ │ + addseq r2, sl, #60, 24 @ 0x3c00 │ │ │ │ mov fp, r7 │ │ │ │ mov r2, r6 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 57af4 <__cxa_atexit@plt+0x49940> │ │ │ │ @@ -75311,24 +75311,24 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #44] @ 57b28 <__cxa_atexit@plt+0x49974> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ addmi pc, r0, r0, lsl #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addmi ip, r3, r0, lsl #16 │ │ │ │ @ instruction: 0xffff6a34 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r2, sl, #96, 22 @ 0x18000 │ │ │ │ + addseq r2, sl, #128, 22 @ 0x20000 │ │ │ │ rsbseq r2, lr, #40, 24 @ 0x2800 │ │ │ │ andeq r0, r0, sp, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #16] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 57a40 <__cxa_atexit@plt+0x4988c> │ │ │ │ @@ -75370,21 +75370,21 @@ │ │ │ │ mov r7, fp │ │ │ │ b 57dc0 <__cxa_atexit@plt+0x49c0c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r0 │ │ │ │ submi r8, r2, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subsmi ip, pc, r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - addseq r2, sl, #116, 20 @ 0x74000 │ │ │ │ + addseq r2, sl, #148, 20 @ 0x94000 │ │ │ │ rsbseq r2, lr, #72, 22 @ 0x12000 │ │ │ │ andeq r0, r0, sp, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r6, [pc, #148] @ 57cbc <__cxa_atexit@plt+0x49b08> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r7, [r7, #23] │ │ │ │ @@ -75419,19 +75419,19 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r7, [r5, #28] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 57dc0 <__cxa_atexit@plt+0x49c0c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ @ instruction: 0xffff96e4 │ │ │ │ - addseq r2, sl, #152, 18 @ 0x260000 │ │ │ │ + addseq r2, sl, #184, 18 @ 0x2e0000 │ │ │ │ rsbseq r2, lr, #140, 20 @ 0x8c000 │ │ │ │ andeq r0, r0, sp, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ ldr r8, [r5, #28] │ │ │ │ @@ -75458,18 +75458,18 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r7, [r5, #28] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 57dc0 <__cxa_atexit@plt+0x49c0c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xffff963c │ │ │ │ - addseq r2, sl, #252, 16 @ 0xfc0000 │ │ │ │ + addseq r2, sl, #28, 18 @ 0x70000 │ │ │ │ rsbseq r2, lr, #244, 18 @ 0x3d0000 │ │ │ │ andeq r0, r0, sp, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -75482,16 +75482,16 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ str r1, [r3, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 57dc0 <__cxa_atexit@plt+0x49c0c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r2, sl, #160, 16 @ 0xa00000 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r2, sl, #192, 16 @ 0xc00000 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 57e78 <__cxa_atexit@plt+0x49cc4> │ │ │ │ @@ -75537,23 +75537,23 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #60] @ 57ebc <__cxa_atexit@plt+0x49d08> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ addmi pc, r0, r0, lsl #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addmi ip, r3, r0, lsl #16 │ │ │ │ @ instruction: 0xffff8d80 │ │ │ │ - addseq r2, sl, #20, 16 @ 0x140000 │ │ │ │ - addseq r2, sl, #0, 16 │ │ │ │ + addseq r2, sl, #52, 16 @ 0x340000 │ │ │ │ + addseq r2, sl, #32, 16 @ 0x200000 │ │ │ │ @ instruction: 0xffff8ef4 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ rsbseq r2, lr, #152, 16 @ 0x980000 │ │ │ │ andeq r0, r0, sp, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #28] │ │ │ │ @@ -75610,22 +75610,22 @@ │ │ │ │ beq 57fa0 <__cxa_atexit@plt+0x49dec> │ │ │ │ b 57fe8 <__cxa_atexit@plt+0x49e34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r0 │ │ │ │ submi r8, r2, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subsmi ip, pc, r0 │ │ │ │ @ instruction: 0xffff8f74 │ │ │ │ - addseq r2, sl, #232, 12 @ 0xe800000 │ │ │ │ - addseq r2, sl, #212, 12 @ 0xd400000 │ │ │ │ + addseq r2, sl, #8, 14 @ 0x200000 │ │ │ │ + addseq r2, sl, #244, 12 @ 0xf400000 │ │ │ │ @ instruction: 0xffff90e8 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ rsbseq r2, lr, #124, 14 @ 0x1f00000 │ │ │ │ andeq r0, r0, sp, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #176] @ 580a0 <__cxa_atexit@plt+0x49eec> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -75637,15 +75637,15 @@ │ │ │ │ bne 5802c <__cxa_atexit@plt+0x49e78> │ │ │ │ ldr r3, [pc, #148] @ 580a4 <__cxa_atexit@plt+0x49ef0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #144] @ 580a8 <__cxa_atexit@plt+0x49ef4> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #44] @ 0x2c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 58090 <__cxa_atexit@plt+0x49edc> │ │ │ │ ldr r7, [pc, #104] @ 580ac <__cxa_atexit@plt+0x49ef8> │ │ │ │ @@ -75668,34 +75668,34 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, fp │ │ │ │ b 58208 <__cxa_atexit@plt+0x4a054> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ rsbseq r2, lr, #124, 12 @ 0x7c00000 │ │ │ │ @ instruction: 0xffff9170 │ │ │ │ - addseq r2, sl, #220, 10 @ 0x37000000 │ │ │ │ - addseq r2, sl, #200, 10 @ 0x32000000 │ │ │ │ + addseq r2, sl, #252, 10 @ 0x3f000000 │ │ │ │ + addseq r2, sl, #232, 10 @ 0x3a000000 │ │ │ │ rsbseq r2, lr, #160, 12 @ 0xa000000 │ │ │ │ andeq r0, r0, sp, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 580ec <__cxa_atexit@plt+0x49f38> │ │ │ │ ldr r3, [pc, #136] @ 58160 <__cxa_atexit@plt+0x49fac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #132] @ 58164 <__cxa_atexit@plt+0x49fb0> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #44] @ 0x2c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 58150 <__cxa_atexit@plt+0x49f9c> │ │ │ │ ldr r7, [pc, #100] @ 58168 <__cxa_atexit@plt+0x49fb4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [r5, #28] │ │ │ │ @@ -75716,20 +75716,20 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, fp │ │ │ │ b 58208 <__cxa_atexit@plt+0x4a054> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ rsbseq r2, lr, #180, 10 @ 0x2d000000 │ │ │ │ @ instruction: 0xffff90b0 │ │ │ │ - addseq r2, sl, #28, 10 @ 0x7000000 │ │ │ │ - addseq r2, sl, #8, 10 @ 0x2000000 │ │ │ │ + addseq r2, sl, #60, 10 @ 0xf000000 │ │ │ │ + addseq r2, sl, #40, 10 @ 0xa000000 │ │ │ │ rsbseq r2, lr, #212, 10 @ 0x35000000 │ │ │ │ andeq r0, r0, sp, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 58194 <__cxa_atexit@plt+0x49fe0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -75756,17 +75756,17 @@ │ │ │ │ str r7, [r3, #16] │ │ │ │ str r3, [r3, #20] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 58208 <__cxa_atexit@plt+0x4a054> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r2, sl, #104, 8 @ 0x68000000 │ │ │ │ - addseq r2, sl, #84, 8 @ 0x54000000 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r2, sl, #136, 8 @ 0x88000000 │ │ │ │ + addseq r2, sl, #116, 8 @ 0x74000000 │ │ │ │ mov fp, r7 │ │ │ │ mov r2, r6 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 582bc <__cxa_atexit@plt+0x4a108> │ │ │ │ @@ -75809,24 +75809,24 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #44] @ 582f0 <__cxa_atexit@plt+0x4a13c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ addmi r4, r4, r0, lsl #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addmi r1, r7, r0, lsl #16 │ │ │ │ @ instruction: 0xffff66fc │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r2, sl, #152, 6 @ 0x60000002 │ │ │ │ + addseq r2, sl, #184, 6 @ 0xe0000002 │ │ │ │ rsbseq r2, lr, #80, 8 @ 0x50000000 │ │ │ │ andeq r0, r0, sp, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #16] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 58208 <__cxa_atexit@plt+0x4a054> │ │ │ │ @@ -75868,21 +75868,21 @@ │ │ │ │ mov r7, fp │ │ │ │ b 58588 <__cxa_atexit@plt+0x4a3d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r0 │ │ │ │ submi r8, r2, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subsmi ip, pc, r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - addseq r2, sl, #172, 4 @ 0xc000000a │ │ │ │ + addseq r2, sl, #204, 4 @ 0xc000000c │ │ │ │ rsbseq r2, lr, #112, 6 @ 0xc0000001 │ │ │ │ andeq r0, r0, sp, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r6, [pc, #148] @ 58484 <__cxa_atexit@plt+0x4a2d0> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r7, [r7, #23] │ │ │ │ @@ -75917,19 +75917,19 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r7, [r5, #28] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 58588 <__cxa_atexit@plt+0x4a3d4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ @ instruction: 0xffff8700 │ │ │ │ - addseq r2, sl, #208, 2 @ 0x34 │ │ │ │ + addseq r2, sl, #240, 2 @ 0x3c │ │ │ │ rsbseq r2, lr, #180, 4 @ 0x4000000b │ │ │ │ andeq r0, r0, sp, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ ldr r8, [r5, #28] │ │ │ │ @@ -75956,18 +75956,18 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r7, [r5, #28] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 58588 <__cxa_atexit@plt+0x4a3d4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xffff8658 │ │ │ │ - addseq r2, sl, #52, 2 │ │ │ │ + addseq r2, sl, #84, 2 │ │ │ │ rsbseq r2, lr, #28, 4 @ 0xc0000001 │ │ │ │ andeq r0, r0, sp, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -75980,16 +75980,16 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ str r1, [r3, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 58588 <__cxa_atexit@plt+0x4a3d4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r2, sl, #216 @ 0xd8 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r2, sl, #248 @ 0xf8 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 58640 <__cxa_atexit@plt+0x4a48c> │ │ │ │ @@ -76035,23 +76035,23 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #60] @ 58684 <__cxa_atexit@plt+0x4a4d0> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ addmi r4, r4, r0, lsl #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addmi r1, r7, r0, lsl #16 │ │ │ │ @ instruction: 0xffff7d9c │ │ │ │ - addseq r2, sl, #76 @ 0x4c │ │ │ │ - addseq r2, sl, #56 @ 0x38 │ │ │ │ + addseq r2, sl, #108 @ 0x6c │ │ │ │ + addseq r2, sl, #88 @ 0x58 │ │ │ │ @ instruction: 0xffff7f10 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ rsbseq r2, lr, #192 @ 0xc0 │ │ │ │ andeq r0, r0, sp, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #28] │ │ │ │ @@ -76108,22 +76108,22 @@ │ │ │ │ beq 58768 <__cxa_atexit@plt+0x4a5b4> │ │ │ │ b 587b0 <__cxa_atexit@plt+0x4a5fc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r0 │ │ │ │ submi r8, r2, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subsmi ip, pc, r0 │ │ │ │ @ instruction: 0xffff7f90 │ │ │ │ - addseq r1, sl, #32, 30 @ 0x80 │ │ │ │ - addseq r1, sl, #12, 30 @ 0x30 │ │ │ │ + addseq r1, sl, #64, 30 @ 0x100 │ │ │ │ + addseq r1, sl, #44, 30 @ 0xb0 │ │ │ │ @ instruction: 0xffff8104 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ rsbseq r1, lr, #164, 30 @ 0x290 │ │ │ │ andeq r0, r0, sp, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #176] @ 58868 <__cxa_atexit@plt+0x4a6b4> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -76135,15 +76135,15 @@ │ │ │ │ bne 587f4 <__cxa_atexit@plt+0x4a640> │ │ │ │ ldr r3, [pc, #148] @ 5886c <__cxa_atexit@plt+0x4a6b8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #144] @ 58870 <__cxa_atexit@plt+0x4a6bc> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #44] @ 0x2c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 58858 <__cxa_atexit@plt+0x4a6a4> │ │ │ │ ldr r7, [pc, #104] @ 58874 <__cxa_atexit@plt+0x4a6c0> │ │ │ │ @@ -76166,34 +76166,34 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, fp │ │ │ │ b 589d0 <__cxa_atexit@plt+0x4a81c> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ rsbseq r1, lr, #160, 28 @ 0xa00 │ │ │ │ @ instruction: 0xffff818c │ │ │ │ - addseq r1, sl, #20, 28 @ 0x140 │ │ │ │ - addseq r1, sl, #0, 28 │ │ │ │ + addseq r1, sl, #52, 28 @ 0x340 │ │ │ │ + addseq r1, sl, #32, 28 @ 0x200 │ │ │ │ rsbseq r1, lr, #200, 28 @ 0xc80 │ │ │ │ andeq r0, r0, sp, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 588b4 <__cxa_atexit@plt+0x4a700> │ │ │ │ ldr r3, [pc, #136] @ 58928 <__cxa_atexit@plt+0x4a774> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #132] @ 5892c <__cxa_atexit@plt+0x4a778> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #44] @ 0x2c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 58918 <__cxa_atexit@plt+0x4a764> │ │ │ │ ldr r7, [pc, #100] @ 58930 <__cxa_atexit@plt+0x4a77c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [r5, #28] │ │ │ │ @@ -76214,20 +76214,20 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, fp │ │ │ │ b 589d0 <__cxa_atexit@plt+0x4a81c> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ rsbseq r1, lr, #216, 26 @ 0x3600 │ │ │ │ @ instruction: 0xffff80cc │ │ │ │ - addseq r1, sl, #84, 26 @ 0x1500 │ │ │ │ - addseq r1, sl, #64, 26 @ 0x1000 │ │ │ │ + addseq r1, sl, #116, 26 @ 0x1d00 │ │ │ │ + addseq r1, sl, #96, 26 @ 0x1800 │ │ │ │ rsbseq r1, lr, #252, 26 @ 0x3f00 │ │ │ │ andeq r0, r0, sp, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 5895c <__cxa_atexit@plt+0x4a7a8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -76254,17 +76254,17 @@ │ │ │ │ str r7, [r3, #16] │ │ │ │ str r3, [r3, #20] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 589d0 <__cxa_atexit@plt+0x4a81c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r1, sl, #160, 24 @ 0xa000 │ │ │ │ - addseq r1, sl, #140, 24 @ 0x8c00 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r1, sl, #192, 24 @ 0xc000 │ │ │ │ + addseq r1, sl, #172, 24 @ 0xac00 │ │ │ │ mov fp, r7 │ │ │ │ mov r2, r6 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 58a84 <__cxa_atexit@plt+0x4a8d0> │ │ │ │ @@ -76307,24 +76307,24 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #44] @ 58ab8 <__cxa_atexit@plt+0x4a904> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ addmi r8, r7, r0, lsl #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addmi r5, sl, r0, lsl #16 │ │ │ │ @ instruction: 0xffff63c4 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r1, sl, #208, 22 @ 0x34000 │ │ │ │ + addseq r1, sl, #240, 22 @ 0x3c000 │ │ │ │ rsbseq r1, lr, #120, 24 @ 0x7800 │ │ │ │ andeq r0, r0, sp, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #16] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 589d0 <__cxa_atexit@plt+0x4a81c> │ │ │ │ @@ -76366,21 +76366,21 @@ │ │ │ │ mov r7, fp │ │ │ │ b 58d50 <__cxa_atexit@plt+0x4ab9c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r0 │ │ │ │ submi r8, r2, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subsmi ip, pc, r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - addseq r1, sl, #228, 20 @ 0xe4000 │ │ │ │ + addseq r1, sl, #4, 22 @ 0x1000 │ │ │ │ rsbseq r1, lr, #152, 22 @ 0x26000 │ │ │ │ andeq r0, r0, sp, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r6, [pc, #148] @ 58c4c <__cxa_atexit@plt+0x4aa98> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r7, [r7, #23] │ │ │ │ @@ -76415,19 +76415,19 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r7, [r5, #28] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 58d50 <__cxa_atexit@plt+0x4ab9c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ @ instruction: 0xffff771c │ │ │ │ - addseq r1, sl, #8, 20 @ 0x8000 │ │ │ │ + addseq r1, sl, #40, 20 @ 0x28000 │ │ │ │ rsbseq r1, lr, #220, 20 @ 0xdc000 │ │ │ │ andeq r0, r0, sp, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ ldr r8, [r5, #28] │ │ │ │ @@ -76454,18 +76454,18 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r7, [r5, #28] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 58d50 <__cxa_atexit@plt+0x4ab9c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xffff7674 │ │ │ │ - addseq r1, sl, #108, 18 @ 0x1b0000 │ │ │ │ + addseq r1, sl, #140, 18 @ 0x230000 │ │ │ │ rsbseq r1, lr, #52, 20 @ 0x34000 │ │ │ │ andeq r0, r0, sp, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -76478,16 +76478,16 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ str r1, [r3, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 58d50 <__cxa_atexit@plt+0x4ab9c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r1, sl, #16, 18 @ 0x40000 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r1, sl, #48, 18 @ 0xc0000 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ mov fp, r7 │ │ │ │ mov r2, r5 │ │ │ │ ldr r7, [r2, #24]! │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r1, r3 │ │ │ │ @@ -76535,23 +76535,23 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #60] @ 58e54 <__cxa_atexit@plt+0x4aca0> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ addmi r8, r7, r0, lsl #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addmi r5, sl, r0, lsl #16 │ │ │ │ @ instruction: 0xffff6db4 │ │ │ │ - addseq r1, sl, #128, 16 @ 0x800000 │ │ │ │ - addseq r1, sl, #108, 16 @ 0x6c0000 │ │ │ │ + addseq r1, sl, #160, 16 @ 0xa00000 │ │ │ │ + addseq r1, sl, #140, 16 @ 0x8c0000 │ │ │ │ @ instruction: 0xffff6f28 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ rsbseq r1, lr, #208, 16 @ 0xd00000 │ │ │ │ andeq r0, r0, sp, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #28] │ │ │ │ @@ -76609,23 +76609,23 @@ │ │ │ │ beq 58f3c <__cxa_atexit@plt+0x4ad88> │ │ │ │ b 58f88 <__cxa_atexit@plt+0x4add4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ submi r8, r2, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subsmi ip, pc, r0 │ │ │ │ @ instruction: 0xffff6fa0 │ │ │ │ - addseq r1, sl, #76, 14 @ 0x1300000 │ │ │ │ - addseq r1, sl, #56, 14 @ 0xe00000 │ │ │ │ + addseq r1, sl, #108, 14 @ 0x1b00000 │ │ │ │ + addseq r1, sl, #88, 14 @ 0x1600000 │ │ │ │ @ instruction: 0xffff7114 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ rsbseq r1, lr, #172, 14 @ 0x2b00000 │ │ │ │ andeq r0, r0, r7, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #172] @ 5903c <__cxa_atexit@plt+0x4ae88> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -76637,15 +76637,15 @@ │ │ │ │ bne 58fcc <__cxa_atexit@plt+0x4ae18> │ │ │ │ ldr r3, [pc, #144] @ 59040 <__cxa_atexit@plt+0x4ae8c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #140] @ 59044 <__cxa_atexit@plt+0x4ae90> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 5902c <__cxa_atexit@plt+0x4ae78> │ │ │ │ ldr r7, [pc, #100] @ 59048 <__cxa_atexit@plt+0x4ae94> │ │ │ │ @@ -76667,34 +76667,34 @@ │ │ │ │ str r6, [r6, #32] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, fp │ │ │ │ b 5919c <__cxa_atexit@plt+0x4afe8> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ rsbseq r1, lr, #180, 12 @ 0xb400000 │ │ │ │ @ instruction: 0xffff7198 │ │ │ │ - addseq r1, sl, #72, 12 @ 0x4800000 │ │ │ │ - addseq r1, sl, #52, 12 @ 0x3400000 │ │ │ │ + addseq r1, sl, #104, 12 @ 0x6800000 │ │ │ │ + addseq r1, sl, #84, 12 @ 0x5400000 │ │ │ │ rsbseq r1, lr, #212, 12 @ 0xd400000 │ │ │ │ andeq r0, r0, r7, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 59088 <__cxa_atexit@plt+0x4aed4> │ │ │ │ ldr r3, [pc, #132] @ 590f8 <__cxa_atexit@plt+0x4af44> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #128] @ 590fc <__cxa_atexit@plt+0x4af48> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 590e8 <__cxa_atexit@plt+0x4af34> │ │ │ │ ldr r7, [pc, #96] @ 59100 <__cxa_atexit@plt+0x4af4c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #92] @ 59104 <__cxa_atexit@plt+0x4af50> │ │ │ │ @@ -76714,20 +76714,20 @@ │ │ │ │ str r6, [r6, #32] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, fp │ │ │ │ b 5919c <__cxa_atexit@plt+0x4afe8> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ rsbseq r1, lr, #240, 10 @ 0x3c000000 │ │ │ │ @ instruction: 0xffff70dc │ │ │ │ - addseq r1, sl, #140, 10 @ 0x23000000 │ │ │ │ - addseq r1, sl, #120, 10 @ 0x1e000000 │ │ │ │ + addseq r1, sl, #172, 10 @ 0x2b000000 │ │ │ │ + addseq r1, sl, #152, 10 @ 0x26000000 │ │ │ │ rsbseq r1, lr, #12, 12 @ 0xc00000 │ │ │ │ andeq r0, r0, r7, asr #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 5912c <__cxa_atexit@plt+0x4af78> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -76753,17 +76753,17 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r3, [r3, #20] │ │ │ │ mov r7, fp │ │ │ │ b 5919c <__cxa_atexit@plt+0x4afe8> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r1, sl, #220, 8 @ 0xdc000000 │ │ │ │ - addseq r1, sl, #196, 8 @ 0xc4000000 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r1, sl, #252, 8 @ 0xfc000000 │ │ │ │ + addseq r1, sl, #228, 8 @ 0xe4000000 │ │ │ │ mov fp, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ add r8, r6, #16 │ │ │ │ cmp r5, r8 │ │ │ │ bcc 592f8 <__cxa_atexit@plt+0x4b144> │ │ │ │ @@ -76786,15 +76786,15 @@ │ │ │ │ bne 591ec <__cxa_atexit@plt+0x4b038> │ │ │ │ ldr r7, [r1] │ │ │ │ ldr r3, [pc, #276] @ 5931c <__cxa_atexit@plt+0x4b168> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r7, r3 │ │ │ │ bne 59218 <__cxa_atexit@plt+0x4b064> │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efbe0 <__cxa_atexit@plt+0x3e1a2c> │ │ │ │ + bl 3c200c <__cxa_atexit@plt+0x3b3e58> │ │ │ │ ldr r7, [pc, #256] @ 59320 <__cxa_atexit@plt+0x4b16c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #248] @ 59324 <__cxa_atexit@plt+0x4b170> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ beq 592ec <__cxa_atexit@plt+0x4b138> │ │ │ │ @@ -76813,19 +76813,19 @@ │ │ │ │ sub r6, r6, r5 │ │ │ │ subs r0, r0, r6 │ │ │ │ sbc r1, r1, #0 │ │ │ │ strd r0, [r3, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -76850,19 +76850,19 @@ │ │ │ │ ldr r6, [pc, #44] @ 5932c <__cxa_atexit@plt+0x4b178> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r3, #-4]! │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r8 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xffff6088 │ │ │ │ - addseq r1, sl, #40, 10 @ 0xa000000 │ │ │ │ + addseq r1, sl, #72, 10 @ 0x12000000 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - addseq r1, sl, #220, 10 @ 0x37000000 │ │ │ │ + addseq r1, sl, #252, 10 @ 0x3f000000 │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ rsbseq r1, lr, #252, 4 @ 0xc000000f │ │ │ │ andeq r0, r0, r7, asr #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #20] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -76888,19 +76888,19 @@ │ │ │ │ ldrd r2, [r5, #72] @ 0x48 │ │ │ │ sub r6, r6, r4 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r3, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -76924,17 +76924,17 @@ │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 59440 <__cxa_atexit@plt+0x4b28c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [pc, #8] @ 59444 <__cxa_atexit@plt+0x4b290> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 1189e28 <__cxa_atexit@plt+0x117bc74> │ │ │ │ + b 93d390 <__cxa_atexit@plt+0x92f1dc> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - addseq r1, sl, #200, 6 @ 0x20000003 │ │ │ │ + addseq r1, sl, #232, 6 @ 0xa0000003 │ │ │ │ rsbseq r1, lr, #192, 2 @ 0x30 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -76950,18 +76950,18 @@ │ │ │ │ str r1, [r9, #8] │ │ │ │ str r2, [r9, #12] │ │ │ │ str r0, [r9, #24] │ │ │ │ str r7, [r9, #28] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r8, #16]! │ │ │ │ add r5, r5, #20 │ │ │ │ - b 7cc78 <__cxa_atexit@plt+0x6eac4> │ │ │ │ + b d00cf8 <__cxa_atexit@plt+0xcf2b44> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xffff5fa0 │ │ │ │ @ instruction: 0xffff5fdc │ │ │ │ rsbseq r1, lr, #24, 6 @ 0x60000000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ @@ -76979,38 +76979,38 @@ │ │ │ │ stmib r5, {r8, r9} │ │ │ │ ldr r7, [pc, #72] @ 59550 <__cxa_atexit@plt+0x4b39c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r3, [pc, #64] @ 59554 <__cxa_atexit@plt+0x4b3a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3efb48 <__cxa_atexit@plt+0x3e1994> │ │ │ │ + b 3c1f74 <__cxa_atexit@plt+0x3b3dc0> │ │ │ │ ldr r7, [pc, #36] @ 59548 <__cxa_atexit@plt+0x4b394> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 59544 <__cxa_atexit@plt+0x4b390> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ rsbseq r1, lr, #172, 4 @ 0xc000000a │ │ │ │ rsbseq r1, lr, #208, 4 │ │ │ │ @ instruction: 0xffffafa8 │ │ │ │ - addseq r1, sl, #44, 4 @ 0xc0000002 │ │ │ │ - addseq r1, sl, #36, 4 @ 0x40000002 │ │ │ │ + addseq r1, sl, #76, 4 @ 0xc0000004 │ │ │ │ + addseq r1, sl, #68, 4 @ 0x40000004 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 59574 <__cxa_atexit@plt+0x4b3c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - addseq r1, sl, #220 @ 0xdc │ │ │ │ + addseq r1, sl, #252 @ 0xfc │ │ │ │ rsbseq r1, lr, #112, 4 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 595d8 <__cxa_atexit@plt+0x4b424> │ │ │ │ @@ -77026,30 +77026,30 @@ │ │ │ │ stmib r5, {r8, r9} │ │ │ │ ldr r7, [pc, #72] @ 5960c <__cxa_atexit@plt+0x4b458> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r3, [pc, #64] @ 59610 <__cxa_atexit@plt+0x4b45c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3efb48 <__cxa_atexit@plt+0x3e1994> │ │ │ │ + b 3c1f74 <__cxa_atexit@plt+0x3b3dc0> │ │ │ │ ldr r7, [pc, #36] @ 59604 <__cxa_atexit@plt+0x4b450> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 59600 <__cxa_atexit@plt+0x4b44c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ rsbseq r1, lr, #240, 2 @ 0x3c │ │ │ │ rsbseq r1, lr, #20, 4 @ 0x40000001 │ │ │ │ @ instruction: 0xffffaeec │ │ │ │ - addseq r1, sl, #112, 2 │ │ │ │ - addseq r1, sl, #104, 2 │ │ │ │ + addseq r1, sl, #144, 2 @ 0x24 │ │ │ │ + addseq r1, sl, #136, 2 @ 0x22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -77064,25 +77064,25 @@ │ │ │ │ ldr r1, [r8, #6] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ ldr r5, [pc, #48] @ 59694 <__cxa_atexit@plt+0x4b4e0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 3efc38 <__cxa_atexit@plt+0x3e1a84> │ │ │ │ + b 3c2064 <__cxa_atexit@plt+0x3b3eb0> │ │ │ │ ldr r0, [r5] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 59698 <__cxa_atexit@plt+0x4b4e4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - addseq r1, sl, #172, 2 @ 0x2b │ │ │ │ + addseq r1, sl, #204, 2 @ 0x33 │ │ │ │ rsbseq r1, lr, #152, 6 @ 0x60000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r3, [pc, #88] @ 59708 <__cxa_atexit@plt+0x4b554> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -77097,23 +77097,23 @@ │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r3, [pc, #36] @ 59710 <__cxa_atexit@plt+0x4b55c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3efc38 <__cxa_atexit@plt+0x3e1a84> │ │ │ │ + b 3c2064 <__cxa_atexit@plt+0x3b3eb0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xffffffcc │ │ │ │ - addseq r1, sl, #36, 2 │ │ │ │ + addseq r1, sl, #68, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 59758 <__cxa_atexit@plt+0x4b5a4> │ │ │ │ @@ -77122,32 +77122,32 @@ │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r3, [pc, #24] @ 59768 <__cxa_atexit@plt+0x4b5b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3efc38 <__cxa_atexit@plt+0x3e1a84> │ │ │ │ + b 3c2064 <__cxa_atexit@plt+0x3b3eb0> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - addseq r1, sl, #192 @ 0xc0 │ │ │ │ + addseq r1, sl, #224 @ 0xe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 59848 <__cxa_atexit@plt+0x4b694> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r9, r6, #16 │ │ │ │ cmp r3, r9 │ │ │ │ bcc 59850 <__cxa_atexit@plt+0x4b69c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ cmp r0, #0 │ │ │ │ beq 5983c <__cxa_atexit@plt+0x4b688> │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r7, [pc, #208] @ 59880 <__cxa_atexit@plt+0x4b6cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8] │ │ │ │ mov r3, #0 │ │ │ │ @@ -77196,19 +77196,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #28] @ 59888 <__cxa_atexit@plt+0x4b6d4> │ │ │ │ add r6, pc, r6 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r8] │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r0, sl, #28, 28 @ 0x1c0 │ │ │ │ - addseq r1, sl, #20 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r0, sl, #60, 28 @ 0x3c0 │ │ │ │ + addseq r1, sl, #52 @ 0x34 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - addseq r0, sl, #196, 30 @ 0x310 │ │ │ │ + addseq r0, sl, #228, 30 @ 0x390 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -77220,16 +77220,16 @@ │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 598e4 <__cxa_atexit@plt+0x4b730> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r0, sl, #48, 30 @ 0xc0 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r0, sl, #80, 30 @ 0x140 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ rsbseq r1, lr, #64, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 59960 <__cxa_atexit@plt+0x4b7ac> │ │ │ │ @@ -77256,31 +77256,31 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ sub r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - addseq r0, sl, #160, 24 @ 0xa000 │ │ │ │ - addseq r0, sl, #192, 28 @ 0xc00 │ │ │ │ + addseq r0, sl, #192, 24 @ 0xc000 │ │ │ │ + addseq r0, sl, #224, 28 @ 0xe00 │ │ │ │ rsbseq r1, lr, #180 @ 0xb4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 59998 <__cxa_atexit@plt+0x4b7e4> │ │ │ │ ldr r7, [r7, #6] │ │ │ │ bic r7, r7, #3 │ │ │ │ b 599a0 <__cxa_atexit@plt+0x4b7ec> │ │ │ │ ldr r7, [pc, #12] @ 599ac <__cxa_atexit@plt+0x4b7f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - addseq r0, sl, #116, 28 @ 0x740 │ │ │ │ + addseq r0, sl, #148, 28 @ 0x940 │ │ │ │ rsbseq r1, lr, #116 @ 0x74 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 59a54 <__cxa_atexit@plt+0x4b8a0> │ │ │ │ @@ -77323,20 +77323,20 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ rsbseq r0, lr, #224, 30 @ 0x380 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ - addseq r0, sl, #28, 24 @ 0x1c00 │ │ │ │ - addseq r0, sl, #140, 26 @ 0x2300 │ │ │ │ + addseq r0, sl, #60, 24 @ 0x3c00 │ │ │ │ + addseq r0, sl, #172, 26 @ 0x2b00 │ │ │ │ rsbseq r0, lr, #152, 30 @ 0x260 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -77360,18 +77360,18 @@ │ │ │ │ str r8, [r3, #20] │ │ │ │ add lr, r3, #24 │ │ │ │ stm lr, {r2, r3, r7} │ │ │ │ sub r7, r6, #19 │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ - addseq r0, sl, #88, 22 @ 0x16000 │ │ │ │ - addseq r0, sl, #200, 24 @ 0xc800 │ │ │ │ + addseq r0, sl, #120, 22 @ 0x1e000 │ │ │ │ + addseq r0, sl, #232, 24 @ 0xe800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 59b98 <__cxa_atexit@plt+0x4b9e4> │ │ │ │ ldr r2, [pc, #124] @ 59bb4 <__cxa_atexit@plt+0x4ba00> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -77401,18 +77401,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - addseq r0, sl, #112, 20 @ 0x70000 │ │ │ │ - addseq r0, sl, #24, 22 @ 0x6000 │ │ │ │ + addseq r0, sl, #144, 20 @ 0x90000 │ │ │ │ + addseq r0, sl, #56, 22 @ 0xe000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 59bfc <__cxa_atexit@plt+0x4ba48> │ │ │ │ @@ -77422,16 +77422,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r0, sl, #164, 20 @ 0xa4000 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r0, sl, #196, 20 @ 0xc4000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 59cbc <__cxa_atexit@plt+0x4bb08> │ │ │ │ ldr r3, [pc, #152] @ 59cc4 <__cxa_atexit@plt+0x4bb10> │ │ │ │ @@ -77460,15 +77460,15 @@ │ │ │ │ ldr r2, [pc, #68] @ 59ccc <__cxa_atexit@plt+0x4bb18> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ ldr r8, [r7, #15] │ │ │ │ str r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -77498,29 +77498,29 @@ │ │ │ │ ldr r2, [pc, #40] @ 59d48 <__cxa_atexit@plt+0x4bb94> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r7, #15] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 59d70 <__cxa_atexit@plt+0x4bbbc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #24] │ │ │ │ ldr r8, [r7, #15] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #24] │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 59dec <__cxa_atexit@plt+0x4bc38> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -77550,30 +77550,30 @@ │ │ │ │ bx ip │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - addseq r0, sl, #172, 18 @ 0x2b0000 │ │ │ │ + addseq r0, sl, #204, 18 @ 0x330000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 59e44 <__cxa_atexit@plt+0x4bc90> │ │ │ │ ldr r2, [pc, #36] @ 59e5c <__cxa_atexit@plt+0x4bca8> │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r3, {r2, r8} │ │ │ │ sub r8, r6, #3 │ │ │ │ - b 3efa80 <__cxa_atexit@plt+0x3e18cc> │ │ │ │ + b 3c1eac <__cxa_atexit@plt+0x3b3cf8> │ │ │ │ ldr r7, [pc, #20] @ 59e60 <__cxa_atexit@plt+0x4bcac> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ @@ -77582,32 +77582,32 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 59ebc <__cxa_atexit@plt+0x4bd08> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ cmp r0, #0 │ │ │ │ beq 59eb4 <__cxa_atexit@plt+0x4bd00> │ │ │ │ ldr r3, [pc, #44] @ 59ec4 <__cxa_atexit@plt+0x4bd10> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 59ec8 <__cxa_atexit@plt+0x4bd14> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 3efad8 <__cxa_atexit@plt+0x3e1924> │ │ │ │ + b 3c1f04 <__cxa_atexit@plt+0x3b3d50> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rsbseq r0, lr, #56, 20 @ 0x38000 │ │ │ │ - addseq r0, sl, #44, 14 @ 0xb00000 │ │ │ │ + addseq r0, sl, #76, 14 @ 0x1300000 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 59f58 <__cxa_atexit@plt+0x4bda4> │ │ │ │ @@ -77642,18 +77642,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - addseq r0, sl, #180, 12 @ 0xb400000 │ │ │ │ - addseq r0, sl, #92, 14 @ 0x1700000 │ │ │ │ + addseq r0, sl, #212, 12 @ 0xd400000 │ │ │ │ + addseq r0, sl, #124, 14 @ 0x1f00000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 59fc8 <__cxa_atexit@plt+0x4be14> │ │ │ │ @@ -77665,16 +77665,16 @@ │ │ │ │ stm r5, {r0, r7} │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ mov r7, fp │ │ │ │ b 59fd8 <__cxa_atexit@plt+0x4be24> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r0, sl, #220, 12 @ 0xdc00000 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r0, sl, #252, 12 @ 0xfc00000 │ │ │ │ mov fp, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 5a038 <__cxa_atexit@plt+0x4be84> │ │ │ │ @@ -77696,18 +77696,18 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 5a05c <__cxa_atexit@plt+0x4bea8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r0 │ │ │ │ addmi r0, r8, r0 │ │ │ │ - addseq r0, sl, #228, 10 @ 0x39000000 │ │ │ │ + addseq r0, sl, #4, 12 @ 0x400000 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 59fd8 <__cxa_atexit@plt+0x4be24> │ │ │ │ andeq r0, r1, r1 │ │ │ │ @@ -77731,15 +77731,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - addseq r0, sl, #16, 10 @ 0x4000000 │ │ │ │ + addseq r0, sl, #48, 10 @ 0xc000000 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 5a164 <__cxa_atexit@plt+0x4bfb0> │ │ │ │ @@ -77769,27 +77769,27 @@ │ │ │ │ vstr d0, [r6, #16] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ ldr r6, [pc, #32] @ 5a19c <__cxa_atexit@plt+0x4bfe8> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r0 │ │ │ │ addsmi r0, r0, r0 │ │ │ │ - addseq r0, sl, #132, 10 @ 0x21000000 │ │ │ │ + addseq r0, sl, #164, 10 @ 0x29000000 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - addseq r0, sl, #192, 8 @ 0xc0000000 │ │ │ │ + addseq r0, sl, #224, 8 @ 0xe0000000 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -77811,19 +77811,19 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #32] @ 5a22c <__cxa_atexit@plt+0x4c078> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ addsmi r0, r0, r0 │ │ │ │ - addseq r0, sl, #24, 8 @ 0x18000000 │ │ │ │ + addseq r0, sl, #56, 8 @ 0x38000000 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 5a2fc <__cxa_atexit@plt+0x4c148> │ │ │ │ @@ -77875,20 +77875,20 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - addseq r0, sl, #80, 6 @ 0x40000001 │ │ │ │ + addseq r0, sl, #112, 6 @ 0xc0000001 │ │ │ │ @ instruction: 0xfffffc38 │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ - addseq r0, sl, #108, 6 @ 0xb0000001 │ │ │ │ + addseq r0, sl, #140, 6 @ 0x30000002 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 5a3a8 <__cxa_atexit@plt+0x4c1f4> │ │ │ │ @@ -77913,18 +77913,18 @@ │ │ │ │ str r8, [r3, #32] │ │ │ │ str r1, [r3, #36] @ 0x24 │ │ │ │ str r3, [r3, #40] @ 0x28 │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffffb7c │ │ │ │ @ instruction: 0xfffffd1c │ │ │ │ - addseq r0, sl, #176, 4 │ │ │ │ + addseq r0, sl, #208, 4 │ │ │ │ andeq r0, r2, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5a450 <__cxa_atexit@plt+0x4c29c> │ │ │ │ ldr lr, [pc, #124] @ 5a458 <__cxa_atexit@plt+0x4c2a4> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -77956,15 +77956,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - addseq r0, sl, #184, 2 @ 0x2e │ │ │ │ + addseq r0, sl, #216, 2 @ 0x36 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #28] @ 5a49c <__cxa_atexit@plt+0x4c2e8> │ │ │ │ @@ -78019,21 +78019,21 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r1 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ eormi r0, r4, r0 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - addseq r0, sl, #28, 2 │ │ │ │ + addseq r0, sl, #60, 2 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 5a5bc <__cxa_atexit@plt+0x4c408> │ │ │ │ ldr r3, [pc, #64] @ 5a5d0 <__cxa_atexit@plt+0x4c41c> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -78094,20 +78094,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r0 │ │ │ │ addsmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ eorgt r0, r4, r0 │ │ │ │ - addseq pc, r9, #184, 30 @ 0x2e0 │ │ │ │ + addseq pc, r9, #216, 30 @ 0x360 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 5a6e4 <__cxa_atexit@plt+0x4c530> │ │ │ │ ldr r3, [pc, #64] @ 5a6f8 <__cxa_atexit@plt+0x4c544> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -78168,20 +78168,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r0 │ │ │ │ addsmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ eorgt r0, r4, r0 │ │ │ │ - addseq pc, r9, #144, 28 @ 0x900 │ │ │ │ + addseq pc, r9, #176, 28 @ 0xb00 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5a844 <__cxa_atexit@plt+0x4c690> │ │ │ │ ldr lr, [pc, #108] @ 5a84c <__cxa_atexit@plt+0x4c698> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -78209,15 +78209,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - addseq pc, r9, #188, 26 @ 0x2f00 │ │ │ │ + addseq pc, r9, #220, 26 @ 0x3700 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r7, [r7, #15] │ │ │ │ ldr r2, [pc, #28] @ 5a88c <__cxa_atexit@plt+0x4c6d8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -78284,19 +78284,19 @@ │ │ │ │ beq 5a968 <__cxa_atexit@plt+0x4c7b4> │ │ │ │ b 5a998 <__cxa_atexit@plt+0x4c7e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r0 │ │ │ │ eorgt r0, r4, r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - addseq pc, r9, #224, 24 @ 0xe000 │ │ │ │ + addseq pc, r9, #0, 26 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 5a9d8 <__cxa_atexit@plt+0x4c824> │ │ │ │ ldr r3, [pc, #64] @ 5a9ec <__cxa_atexit@plt+0x4c838> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -78358,20 +78358,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r0 │ │ │ │ addgt r0, r8, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ eormi r0, r4, r0 │ │ │ │ - addseq pc, r9, #152, 22 @ 0x26000 │ │ │ │ + addseq pc, r9, #184, 22 @ 0x2e000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 5ab2c <__cxa_atexit@plt+0x4c978> │ │ │ │ @@ -78466,20 +78466,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r0 │ │ │ │ addgt r0, r8, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ eormi r0, r4, r0 │ │ │ │ - addseq pc, r9, #232, 18 @ 0x3a0000 │ │ │ │ + addseq pc, r9, #8, 20 @ 0x8000 │ │ │ │ rsbseq pc, sp, #12, 28 @ 0xc0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5ad08 <__cxa_atexit@plt+0x4cb54> │ │ │ │ ldr r2, [pc, #132] @ 5ad10 <__cxa_atexit@plt+0x4cb5c> │ │ │ │ @@ -78514,15 +78514,15 @@ │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r0, [pc, #28] @ 5ad20 <__cxa_atexit@plt+0x4cb6c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - addseq pc, r9, #28, 18 @ 0x70000 │ │ │ │ + addseq pc, r9, #60, 18 @ 0xf0000 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ rsbseq pc, sp, #136, 26 @ 0x2200 │ │ │ │ rsbseq pc, sp, #124, 26 @ 0x1f00 │ │ │ │ rsbseq pc, sp, #84, 26 @ 0x1500 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #80] @ 5ad88 <__cxa_atexit@plt+0x4cbd4> │ │ │ │ @@ -78604,15 +78604,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - addseq pc, r9, #168, 14 @ 0x2a00000 │ │ │ │ + addseq pc, r9, #200, 14 @ 0x3200000 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #68] @ 5aedc <__cxa_atexit@plt+0x4cd28> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #15] │ │ │ │ @@ -78692,15 +78692,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - addseq pc, r9, #72, 12 @ 0x4800000 │ │ │ │ + addseq pc, r9, #104, 12 @ 0x6800000 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #68] @ 5b03c <__cxa_atexit@plt+0x4ce88> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #15] │ │ │ │ @@ -78772,15 +78772,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - addseq pc, r9, #220, 8 @ 0xdc000000 │ │ │ │ + addseq pc, r9, #252, 8 @ 0xfc000000 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 5b148 <__cxa_atexit@plt+0x4cf94> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ ldr r8, [r7, #3] │ │ │ │ @@ -78813,17 +78813,17 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 5b1cc <__cxa_atexit@plt+0x4d018> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ - addseq pc, r9, #16, 10 @ 0x4000000 │ │ │ │ - addseq pc, r9, #180, 8 @ 0xb4000000 │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq pc, r9, #48, 10 @ 0xc000000 │ │ │ │ + addseq pc, r9, #212, 8 @ 0xd4000000 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -78843,17 +78843,17 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 5b244 <__cxa_atexit@plt+0x4d090> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ - addseq pc, r9, #148, 8 @ 0x94000000 │ │ │ │ - addseq pc, r9, #64, 8 @ 0x40000000 │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq pc, r9, #180, 8 @ 0xb4000000 │ │ │ │ + addseq pc, r9, #96, 8 @ 0x60000000 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ rsbseq pc, sp, #80, 22 @ 0x14000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #20 │ │ │ │ cmp fp, r6 │ │ │ │ @@ -78903,18 +78903,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ - addseq pc, r9, #48, 6 @ 0xc0000000 │ │ │ │ + addseq pc, r9, #80, 6 @ 0x40000001 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - addseq pc, r9, #52, 6 @ 0xd0000000 │ │ │ │ + addseq pc, r9, #84, 6 @ 0x50000001 │ │ │ │ rsbseq pc, sp, #96, 20 @ 0x60000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 5b374 <__cxa_atexit@plt+0x4d1c0> │ │ │ │ @@ -78927,15 +78927,15 @@ │ │ │ │ str r2, [r5, #-4]! │ │ │ │ b 18ff8 <__cxa_atexit@plt+0xae44> │ │ │ │ ldr r7, [pc, #12] @ 5b388 <__cxa_atexit@plt+0x4d1d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - addseq pc, r9, #180, 4 @ 0x4000000b │ │ │ │ + addseq pc, r9, #212, 4 @ 0x4000000d │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ rsbseq pc, sp, #8, 20 @ 0x8000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 5b3bc <__cxa_atexit@plt+0x4d208> │ │ │ │ @@ -78968,16 +78968,16 @@ │ │ │ │ ldr r7, [pc, #24] @ 5b430 <__cxa_atexit@plt+0x4d27c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - addseq pc, r9, #0, 4 │ │ │ │ - addseq pc, r9, #24, 4 @ 0x80000001 │ │ │ │ + addseq pc, r9, #32, 4 │ │ │ │ + addseq pc, r9, #56, 4 @ 0x80000003 │ │ │ │ rsbseq pc, sp, #100, 18 @ 0x190000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 5b470 <__cxa_atexit@plt+0x4d2bc> │ │ │ │ @@ -78990,15 +78990,15 @@ │ │ │ │ str r2, [r5, #-4]! │ │ │ │ b 18ff8 <__cxa_atexit@plt+0xae44> │ │ │ │ ldr r7, [pc, #12] @ 5b484 <__cxa_atexit@plt+0x4d2d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - addseq pc, r9, #184, 2 @ 0x2e │ │ │ │ + addseq pc, r9, #216, 2 @ 0x36 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5b50c <__cxa_atexit@plt+0x4d358> │ │ │ │ ldr r1, [pc, #108] @ 5b514 <__cxa_atexit@plt+0x4d360> │ │ │ │ @@ -79027,15 +79027,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - addseq pc, r9, #244 @ 0xf4 │ │ │ │ + addseq pc, r9, #20, 2 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r7, r7, #3 │ │ │ │ vldr d0, [r7] │ │ │ │ ldr r3, [pc, #32] @ 5b558 <__cxa_atexit@plt+0x4d3a4> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -79074,20 +79074,20 @@ │ │ │ │ str r7, [r3, #4] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ vstr d0, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r0 │ │ │ │ eorsgt r0, r9, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ eorsmi r0, r9, r0 │ │ │ │ - addseq pc, r9, #84 @ 0x54 │ │ │ │ + addseq pc, r9, #116 @ 0x74 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 5b6a8 <__cxa_atexit@plt+0x4d4f4> │ │ │ │ ldr lr, [pc, #188] @ 5b6c8 <__cxa_atexit@plt+0x4d514> │ │ │ │ @@ -79134,21 +79134,21 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - addseq lr, r9, #152, 30 @ 0x260 │ │ │ │ + addseq lr, r9, #184, 30 @ 0x2e0 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ - addseq pc, r9, #188, 2 @ 0x2f │ │ │ │ - addseq pc, r9, #176, 2 @ 0x2c │ │ │ │ - addseq lr, r9, #168, 30 @ 0x2a0 │ │ │ │ + addseq pc, r9, #220, 2 @ 0x37 │ │ │ │ + addseq pc, r9, #208, 2 @ 0x34 │ │ │ │ + addseq lr, r9, #200, 30 @ 0x320 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 5b758 <__cxa_atexit@plt+0x4d5a4> │ │ │ │ @@ -79173,19 +79173,19 @@ │ │ │ │ str lr, [r3, #24] │ │ │ │ str r7, [r3, #28] │ │ │ │ str r2, [r3, #32] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ - addseq pc, r9, #252 @ 0xfc │ │ │ │ - addseq pc, r9, #240 @ 0xf0 │ │ │ │ - addseq lr, r9, #232, 28 @ 0xe80 │ │ │ │ + addseq pc, r9, #28, 2 │ │ │ │ + addseq pc, r9, #16, 2 │ │ │ │ + addseq lr, r9, #8, 30 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #56 @ 0x38 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5b7bc <__cxa_atexit@plt+0x4d608> │ │ │ │ ldr r3, [pc, #48] @ 5b7c4 <__cxa_atexit@plt+0x4d610> │ │ │ │ @@ -79501,17 +79501,17 @@ │ │ │ │ str r7, [r6, #12] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - addseq lr, r9, #100, 18 @ 0x190000 │ │ │ │ + addseq lr, r9, #132, 18 @ 0x210000 │ │ │ │ andeq r0, r0, r8, ror #23 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 5bd00 <__cxa_atexit@plt+0x4db4c> │ │ │ │ vldr d0, [r5, #4] │ │ │ │ @@ -79536,16 +79536,16 @@ │ │ │ │ str r7, [r6, #12] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq lr, r9, #216, 16 @ 0xd80000 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq lr, r9, #248, 16 @ 0xf80000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 5bd7c <__cxa_atexit@plt+0x4dbc8> │ │ │ │ ldr r8, [r3, #8] │ │ │ │ @@ -79570,15 +79570,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - addseq lr, r9, #120, 16 @ 0x780000 │ │ │ │ + addseq lr, r9, #152, 16 @ 0x980000 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5be38 <__cxa_atexit@plt+0x4dc84> │ │ │ │ ldr r2, [pc, #156] @ 5be54 <__cxa_atexit@plt+0x4dca0> │ │ │ │ @@ -79617,19 +79617,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - addseq lr, r9, #240, 14 @ 0x3c00000 │ │ │ │ + addseq lr, r9, #16, 16 @ 0x100000 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - addseq lr, r9, #248, 14 @ 0x3e00000 │ │ │ │ + addseq lr, r9, #24, 16 @ 0x180000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #100] @ 5bed8 <__cxa_atexit@plt+0x4dd24> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -79650,17 +79650,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - addseq lr, r9, #100, 14 @ 0x1900000 │ │ │ │ + addseq lr, r9, #132, 14 @ 0x2100000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 5bf24 <__cxa_atexit@plt+0x4dd70> │ │ │ │ @@ -79672,16 +79672,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r7, [r3, #4] │ │ │ │ vstr d0, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq lr, r9, #252, 12 @ 0xfc00000 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq lr, r9, #28, 14 @ 0x700000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5bfd0 <__cxa_atexit@plt+0x4de1c> │ │ │ │ ldr r2, [pc, #156] @ 5bfec <__cxa_atexit@plt+0x4de38> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -79719,19 +79719,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - addseq lr, r9, #88, 12 @ 0x5800000 │ │ │ │ + addseq lr, r9, #120, 12 @ 0x7800000 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - addseq lr, r9, #96, 12 @ 0x6000000 │ │ │ │ + addseq lr, r9, #128, 12 @ 0x8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #100] @ 5c070 <__cxa_atexit@plt+0x4debc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -79752,17 +79752,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - addseq lr, r9, #204, 10 @ 0x33000000 │ │ │ │ + addseq lr, r9, #236, 10 @ 0x3b000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 5c0bc <__cxa_atexit@plt+0x4df08> │ │ │ │ @@ -79774,16 +79774,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r7, [r3, #4] │ │ │ │ vstr d0, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq lr, r9, #100, 10 @ 0x19000000 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq lr, r9, #132, 10 @ 0x21000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5c114 <__cxa_atexit@plt+0x4df60> │ │ │ │ ldr r3, [pc, #48] @ 5c11c <__cxa_atexit@plt+0x4df68> │ │ │ │ @@ -79835,15 +79835,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - addseq lr, r9, #68, 8 @ 0x44000000 │ │ │ │ + addseq lr, r9, #100, 8 @ 0x64000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #28] @ 5c1f4 <__cxa_atexit@plt+0x4e040> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -79904,22 +79904,22 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 5b7d0 <__cxa_atexit@plt+0x4d61c> │ │ │ │ ldr r0, [r6, #-15] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffafc │ │ │ │ @ instruction: 0xfffffb58 │ │ │ │ @ instruction: 0xfffffce8 │ │ │ │ - addseq lr, r9, #200, 6 @ 0x20000003 │ │ │ │ + addseq lr, r9, #232, 6 @ 0xa0000003 │ │ │ │ @ instruction: 0xfffff530 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5c374 <__cxa_atexit@plt+0x4e1c0> │ │ │ │ @@ -79957,15 +79957,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ - addseq lr, r9, #140, 4 @ 0xc0000008 │ │ │ │ + addseq lr, r9, #172, 4 @ 0xc000000a │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 5c424 <__cxa_atexit@plt+0x4e270> │ │ │ │ @@ -79996,15 +79996,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - addseq lr, r9, #228, 2 @ 0x39 │ │ │ │ + addseq lr, r9, #4, 4 @ 0x40000000 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -80065,15 +80065,15 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ @ instruction: 0xfffff2c4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -80133,15 +80133,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, sl │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ - addseq lr, r9, #12 │ │ │ │ + addseq lr, r9, #44 @ 0x2c │ │ │ │ @ instruction: 0xfffff1c0 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ rsbseq lr, sp, #132, 4 @ 0x40000008 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -80181,22 +80181,22 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r9, [pc, #32] @ 5c738 <__cxa_atexit@plt+0x4e584> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #-16] │ │ │ │ sub r5, r5, #8 │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - addseq sp, r9, #24, 30 @ 0x60 │ │ │ │ + addseq sp, r9, #56, 30 @ 0xe0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ rsbseq lr, sp, #224, 2 @ 0x38 │ │ │ │ - addseq sp, r9, #60, 30 @ 0xf0 │ │ │ │ + addseq sp, r9, #92, 30 @ 0x170 │ │ │ │ rsbseq lr, sp, #176, 2 @ 0x2c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 5c784 <__cxa_atexit@plt+0x4e5d0> │ │ │ │ ldr r3, [pc, #76] @ 5c7ac <__cxa_atexit@plt+0x4e5f8> │ │ │ │ @@ -80215,18 +80215,18 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r9, [pc, #16] @ 5c7b0 <__cxa_atexit@plt+0x4e5fc> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ rsbseq lr, sp, #88, 2 │ │ │ │ - addseq sp, r9, #164, 28 @ 0xa40 │ │ │ │ + addseq sp, r9, #196, 28 @ 0xc40 │ │ │ │ rsbseq lr, sp, #56, 2 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 5c7e4 <__cxa_atexit@plt+0x4e630> │ │ │ │ ldr r7, [pc, #36] @ 5c7fc <__cxa_atexit@plt+0x4e648> │ │ │ │ @@ -80234,17 +80234,17 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r9, [pc, #12] @ 5c7f8 <__cxa_atexit@plt+0x4e644> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ rsbseq lr, sp, #12, 2 │ │ │ │ - addseq sp, r9, #88, 28 @ 0x580 │ │ │ │ + addseq sp, r9, #120, 28 @ 0x780 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #64 @ 0x40 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5c854 <__cxa_atexit@plt+0x4e6a0> │ │ │ │ ldr r2, [pc, #64] @ 5c85c <__cxa_atexit@plt+0x4e6a8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -80261,15 +80261,15 @@ │ │ │ │ b 5c878 <__cxa_atexit@plt+0x4e6c4> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - addseq sp, r9, #132, 26 @ 0x2100 │ │ │ │ + addseq sp, r9, #164, 26 @ 0x2900 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 5c878 <__cxa_atexit@plt+0x4e6c4> │ │ │ │ mov fp, r7 │ │ │ │ ldr r3, [r5] │ │ │ │ @@ -80345,15 +80345,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, lsr r2 │ │ │ │ andeq r0, r0, r8, lsr r2 │ │ │ │ - addseq sp, r9, #196, 24 @ 0xc400 │ │ │ │ + addseq sp, r9, #228, 24 @ 0xe400 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ ldr r1, [r3, #11] │ │ │ │ ldr r3, [r3, #15] │ │ │ │ @@ -80637,15 +80637,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - addseq sp, r9, #136, 14 @ 0x2200000 │ │ │ │ + addseq sp, r9, #168, 14 @ 0x2a00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 5c878 <__cxa_atexit@plt+0x4e6c4> │ │ │ │ andeq r0, r0, r8, ror #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -80670,15 +80670,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - addseq sp, r9, #4, 14 @ 0x100000 │ │ │ │ + addseq sp, r9, #36, 14 @ 0x900000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 5c878 <__cxa_atexit@plt+0x4e6c4> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -80713,15 +80713,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - addseq sp, r9, #164, 12 @ 0xa400000 │ │ │ │ + addseq sp, r9, #196, 12 @ 0xc400000 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ ldr r1, [r3, #11] │ │ │ │ @@ -80860,15 +80860,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 5d1ac <__cxa_atexit@plt+0x4eff8> │ │ │ │ b 5d230 <__cxa_atexit@plt+0x4f07c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - addseq sp, r9, #176, 8 @ 0xb0000000 │ │ │ │ + addseq sp, r9, #208, 8 @ 0xd0000000 │ │ │ │ andeq r0, r0, fp, ror #29 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ vldr d0, [r5, #4] │ │ │ │ vldr d1, [r5, #20] │ │ │ │ add r7, r7, #3 │ │ │ │ vldr d2, [r7] │ │ │ │ vadd.f64 d0, d0, d2 │ │ │ │ @@ -80886,15 +80886,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 5d218 <__cxa_atexit@plt+0x4f064> │ │ │ │ b 5d230 <__cxa_atexit@plt+0x4f07c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - addseq sp, r9, #64, 8 @ 0x40000000 │ │ │ │ + addseq sp, r9, #96, 8 @ 0x60000000 │ │ │ │ andeq r1, r0, fp, ror #29 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ vldr d0, [r5, #4] │ │ │ │ vldr d1, [r5, #20] │ │ │ │ add r7, r7, #3 │ │ │ │ vldr d2, [r7] │ │ │ │ vadd.f64 d1, d1, d2 │ │ │ │ @@ -80936,15 +80936,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - addseq sp, r9, #216, 6 @ 0x60000003 │ │ │ │ + addseq sp, r9, #248, 6 @ 0xe0000003 │ │ │ │ andeq r0, r0, r8, asr #23 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r7, r7, #3 │ │ │ │ vldr d0, [r7] │ │ │ │ ldr r3, [pc, #68] @ 5d34c <__cxa_atexit@plt+0x4f198> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #32] │ │ │ │ @@ -81016,17 +81016,17 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 5d434 <__cxa_atexit@plt+0x4f280> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - addseq sp, r9, #40, 4 @ 0x80000002 │ │ │ │ - addseq sp, r9, #112, 4 │ │ │ │ - addseq sp, r9, #144, 2 @ 0x24 │ │ │ │ + addseq sp, r9, #72, 4 @ 0x80000004 │ │ │ │ + addseq sp, r9, #144, 4 │ │ │ │ + addseq sp, r9, #176, 2 @ 0x2c │ │ │ │ andeq r0, r0, r5, ror #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ vldr d0, [r5, #-8] │ │ │ │ vldr d1, [r5, #-20] @ 0xffffffec │ │ │ │ vldr d2, [r7] │ │ │ │ @@ -81036,16 +81036,16 @@ │ │ │ │ ldr r7, [pc, #24] @ 5d480 <__cxa_atexit@plt+0x4f2cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ vcmp.f64 d1, d0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ addgt r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ - addseq sp, r9, #208, 2 @ 0x34 │ │ │ │ - addseq sp, r9, #72, 2 │ │ │ │ + addseq sp, r9, #240, 2 @ 0x3c │ │ │ │ + addseq sp, r9, #104, 2 │ │ │ │ rsbseq sp, sp, #232, 16 @ 0xe80000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #84 @ 0x54 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5d4fc <__cxa_atexit@plt+0x4f348> │ │ │ │ ldr lr, [pc, #96] @ 5d504 <__cxa_atexit@plt+0x4f350> │ │ │ │ @@ -81071,15 +81071,15 @@ │ │ │ │ b 5d524 <__cxa_atexit@plt+0x4f370> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - addseq sp, r9, #236 @ 0xec │ │ │ │ + addseq sp, r9, #12, 2 │ │ │ │ rsbseq sp, sp, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 5d524 <__cxa_atexit@plt+0x4f370> │ │ │ │ mov fp, r7 │ │ │ │ @@ -81467,15 +81467,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #24]! │ │ │ │ ldr r9, [pc, #32] @ 5db4c <__cxa_atexit@plt+0x4f998> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ rsbseq ip, sp, #108, 28 @ 0x6c0 │ │ │ │ rsbseq sp, sp, #28, 4 @ 0xc0000001 │ │ │ │ andeq r0, r0, r5 │ │ │ │ @@ -81507,15 +81507,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #24]! │ │ │ │ ldr r9, [pc, #32] @ 5dbec <__cxa_atexit@plt+0x4fa38> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ rsbseq ip, sp, #204, 26 @ 0x3300 │ │ │ │ rsbseq sp, sp, #124, 2 │ │ │ │ andeq r0, r0, r5 │ │ │ │ @@ -81555,15 +81555,15 @@ │ │ │ │ b 5dd8c <__cxa_atexit@plt+0x4fbd8> │ │ │ │ ldr r3, [pc, #56] @ 5dcc0 <__cxa_atexit@plt+0x4fb0c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #52] @ 5dcc4 <__cxa_atexit@plt+0x4fb10> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @@ -81728,15 +81728,15 @@ │ │ │ │ beq 5df40 <__cxa_atexit@plt+0x4fd8c> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 5e3e8 <__cxa_atexit@plt+0x50234> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x000004b4 │ │ │ │ - addseq ip, r9, #160, 12 @ 0xa000000 │ │ │ │ + addseq ip, r9, #192, 12 @ 0xc000000 │ │ │ │ rsbseq ip, sp, #12, 28 @ 0xc0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 5df8c <__cxa_atexit@plt+0x4fdd8> │ │ │ │ ldr r3, [pc, #64] @ 5dfb0 <__cxa_atexit@plt+0x4fdfc> │ │ │ │ @@ -81750,15 +81750,15 @@ │ │ │ │ b 5e3e8 <__cxa_atexit@plt+0x50234> │ │ │ │ ldr r3, [pc, #32] @ 5dfb4 <__cxa_atexit@plt+0x4fe00> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #28] @ 5dfb8 <__cxa_atexit@plt+0x4fe04> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ rsbseq ip, sp, #232, 18 @ 0x3a0000 │ │ │ │ rsbseq ip, sp, #144, 26 @ 0x2400 │ │ │ │ andeq r0, r0, r6 │ │ │ │ @@ -81792,15 +81792,15 @@ │ │ │ │ b 5e140 <__cxa_atexit@plt+0x4ff8c> │ │ │ │ ldr r3, [pc, #56] @ 5e074 <__cxa_atexit@plt+0x4fec0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #4]! │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r9, [pc, #44] @ 5e078 <__cxa_atexit@plt+0x4fec4> │ │ │ │ add r9, pc, r9 │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @@ -81965,15 +81965,15 @@ │ │ │ │ beq 5e2f4 <__cxa_atexit@plt+0x50140> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 5e3e8 <__cxa_atexit@plt+0x50234> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - addseq ip, r9, #236, 4 @ 0xc000000e │ │ │ │ + addseq ip, r9, #12, 6 @ 0x30000000 │ │ │ │ rsbseq ip, sp, #56, 20 @ 0x38000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 5e340 <__cxa_atexit@plt+0x5018c> │ │ │ │ ldr r3, [pc, #64] @ 5e364 <__cxa_atexit@plt+0x501b0> │ │ │ │ @@ -81987,15 +81987,15 @@ │ │ │ │ b 5e3e8 <__cxa_atexit@plt+0x50234> │ │ │ │ ldr r3, [pc, #32] @ 5e368 <__cxa_atexit@plt+0x501b4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #28] @ 5e36c <__cxa_atexit@plt+0x501b8> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ rsbseq ip, sp, #12, 12 @ 0xc00000 │ │ │ │ rsbseq ip, sp, #188, 18 @ 0x2f0000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ @@ -82016,15 +82016,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - addseq ip, r9, #252, 2 @ 0x3f │ │ │ │ + addseq ip, r9, #28, 4 @ 0xc0000001 │ │ │ │ rsbseq ip, sp, #92, 18 @ 0x170000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 5e3e8 <__cxa_atexit@plt+0x50234> │ │ │ │ mov fp, r7 │ │ │ │ @@ -82380,15 +82380,15 @@ │ │ │ │ ldr r7, [pc, #40] @ 5e990 <__cxa_atexit@plt+0x507dc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [pc, #36] @ 5e994 <__cxa_atexit@plt+0x507e0> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r2, #32] │ │ │ │ str r7, [r2, #20] │ │ │ │ mov r7, r3 │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ andeq r0, r0, r0 │ │ │ │ eorsmi r0, r4, r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ rsbseq fp, sp, #216, 30 @ 0x360 │ │ │ │ rsbseq ip, sp, #148, 6 @ 0x50000002 │ │ │ │ @@ -82420,15 +82420,15 @@ │ │ │ │ b 5eb84 <__cxa_atexit@plt+0x509d0> │ │ │ │ ldr r3, [pc, #32] @ 5ea2c <__cxa_atexit@plt+0x50878> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #28] @ 5ea30 <__cxa_atexit@plt+0x5087c> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ rsbseq fp, sp, #248, 28 @ 0xf80 │ │ │ │ rsbseq ip, sp, #232, 4 @ 0x8000000e │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -82447,15 +82447,15 @@ │ │ │ │ b 5eb84 <__cxa_atexit@plt+0x509d0> │ │ │ │ ldr r3, [pc, #32] @ 5ea98 <__cxa_atexit@plt+0x508e4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #28] @ 5ea9c <__cxa_atexit@plt+0x508e8> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ rsbseq fp, sp, #160, 28 @ 0xa00 │ │ │ │ rsbseq ip, sp, #124, 4 @ 0xc0000007 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -82474,15 +82474,15 @@ │ │ │ │ b 5eb84 <__cxa_atexit@plt+0x509d0> │ │ │ │ ldr r3, [pc, #32] @ 5eb04 <__cxa_atexit@plt+0x50950> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #28] @ 5eb08 <__cxa_atexit@plt+0x50954> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ rsbseq fp, sp, #72, 28 @ 0x480 │ │ │ │ rsbseq ip, sp, #0, 4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -82503,15 +82503,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - addseq fp, r9, #96, 20 @ 0x60000 │ │ │ │ + addseq fp, r9, #128, 20 @ 0x80000 │ │ │ │ rsbseq ip, sp, #160, 2 @ 0x28 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 5eb84 <__cxa_atexit@plt+0x509d0> │ │ │ │ mov fp, r7 │ │ │ │ @@ -82602,15 +82602,15 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ andeq r0, r0, ip, ror #5 │ │ │ │ andeq r0, r0, ip, asr #6 │ │ │ │ andeq r0, r0, r8, asr r3 │ │ │ │ - addseq fp, r9, #148, 18 @ 0x250000 │ │ │ │ + addseq fp, r9, #180, 18 @ 0x2d0000 │ │ │ │ rsbseq ip, sp, #20 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r1, [pc, #28] @ 5ed34 <__cxa_atexit@plt+0x50b80> │ │ │ │ @@ -83008,19 +83008,19 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r9, [pc, #20] @ 5f358 <__cxa_atexit@plt+0x511a4> │ │ │ │ add r9, pc, r9 │ │ │ │ str r2, [r5] │ │ │ │ stmib r5, {r1, r3} │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ rsbseq fp, sp, #220, 10 @ 0x37000000 │ │ │ │ - addseq fp, r9, #20, 6 @ 0x50000000 │ │ │ │ + addseq fp, r9, #52, 6 @ 0xd0000000 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ rsbseq fp, sp, #168, 18 @ 0x2a0000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 5eb84 <__cxa_atexit@plt+0x509d0> │ │ │ │ @@ -83040,18 +83040,18 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r9, [pc, #16] @ 5f3d4 <__cxa_atexit@plt+0x51220> │ │ │ │ add r9, pc, r9 │ │ │ │ str r2, [r5] │ │ │ │ stmib r5, {r1, r3} │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ rsbseq fp, sp, #92, 10 @ 0x17000000 │ │ │ │ - addseq fp, r9, #148, 4 @ 0x40000009 │ │ │ │ + addseq fp, r9, #180, 4 @ 0x4000000b │ │ │ │ rsbseq fp, sp, #40, 10 @ 0xa000000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 5f408 <__cxa_atexit@plt+0x51254> │ │ │ │ ldr r7, [pc, #108] @ 5f468 <__cxa_atexit@plt+0x512b4> │ │ │ │ @@ -83074,35 +83074,35 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 5f45c <__cxa_atexit@plt+0x512a8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #16] @ 5f460 <__cxa_atexit@plt+0x512ac> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0, ror #12 │ │ │ │ rsbseq fp, sp, #188, 8 @ 0xbc000000 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - addseq fp, r9, #52, 4 @ 0x40000003 │ │ │ │ + addseq fp, r9, #84, 4 @ 0x40000005 │ │ │ │ rsbseq fp, sp, #152, 8 @ 0x98000000 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 5f4a8 <__cxa_atexit@plt+0x512f4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 5f4ac <__cxa_atexit@plt+0x512f8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [pc, #32] @ 5f4b0 <__cxa_atexit@plt+0x512fc> │ │ │ │ add r9, pc, r9 │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ moveq r2, r3 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r2, [r5] │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r0, lsr #12 │ │ │ │ rsbseq fp, sp, #124, 8 @ 0x7c000000 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ @@ -83156,15 +83156,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #7 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - addseq fp, r9, #64, 2 │ │ │ │ + addseq fp, r9, #96, 2 │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 5f5c8 <__cxa_atexit@plt+0x51414> │ │ │ │ ldr r7, [pc, #52] @ 5f5f0 <__cxa_atexit@plt+0x5143c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -83177,15 +83177,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 5f5e4 <__cxa_atexit@plt+0x51430> │ │ │ │ b 5f5fc <__cxa_atexit@plt+0x51448> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - addseq fp, r9, #116 @ 0x74 │ │ │ │ + addseq fp, r9, #148 @ 0x94 │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #116] @ 5f678 <__cxa_atexit@plt+0x514c4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r2, [r5] │ │ │ │ @@ -83295,15 +83295,15 @@ │ │ │ │ ldr r7, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - addseq sl, r9, #152, 28 @ 0x980 │ │ │ │ + addseq sl, r9, #184, 28 @ 0xb80 │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r7, r7, #3 │ │ │ │ vldr d0, [r7] │ │ │ │ ldr r2, [pc, #88] @ 5f83c <__cxa_atexit@plt+0x51688> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -83325,15 +83325,15 @@ │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r7, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - addseq sl, r9, #32, 28 @ 0x200 │ │ │ │ + addseq sl, r9, #64, 28 @ 0x400 │ │ │ │ andeq r0, r0, r6, ror #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ sub lr, r5, #24 │ │ │ │ vldmia lr, {d0-d2} │ │ │ │ vldr d3, [r7] │ │ │ │ @@ -83342,15 +83342,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 5f884 <__cxa_atexit@plt+0x516d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ vcmp.f64 d1, d0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ addmi r7, r7, #4 │ │ │ │ ldr r7, [r7] │ │ │ │ bx r0 │ │ │ │ - addseq sl, r9, #200, 26 @ 0x3200 │ │ │ │ + addseq sl, r9, #232, 26 @ 0x3a00 │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #80] @ 5f8e8 <__cxa_atexit@plt+0x51734> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r2, [r5] │ │ │ │ @@ -83425,15 +83425,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subsmi r0, r9, r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - addseq sl, r9, #152, 24 @ 0x9800 │ │ │ │ + addseq sl, r9, #184, 24 @ 0xb800 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #96] @ 5fa48 <__cxa_atexit@plt+0x51894> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ @@ -83456,15 +83456,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ subsmi r0, r9, r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - addseq sl, r9, #24, 24 @ 0x1800 │ │ │ │ + addseq sl, r9, #56, 24 @ 0x3800 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ vldr d0, [pc, #56] @ 5fa98 <__cxa_atexit@plt+0x518e4> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #3 │ │ │ │ vldr d1, [r7] │ │ │ │ vldr d2, [r5, #-16] │ │ │ │ @@ -83477,15 +83477,15 @@ │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ addgt r7, r7, #4 │ │ │ │ ldr r7, [r7] │ │ │ │ bx r0 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ subsmi r0, r9, r0 │ │ │ │ - addseq sl, r9, #184, 22 @ 0x2e000 │ │ │ │ + addseq sl, r9, #216, 22 @ 0x36000 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 5faf4 <__cxa_atexit@plt+0x51940> │ │ │ │ ldr r3, [pc, #112] @ 5fb30 <__cxa_atexit@plt+0x5197c> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -83515,15 +83515,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #6 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - addseq sl, r9, #16, 22 @ 0x4000 │ │ │ │ + addseq sl, r9, #48, 22 @ 0xc000 │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 5fb6c <__cxa_atexit@plt+0x519b8> │ │ │ │ ldr r3, [pc, #48] @ 5fb88 <__cxa_atexit@plt+0x519d4> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -83536,15 +83536,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq sl, r9, #188, 20 @ 0xbc000 │ │ │ │ + addseq sl, r9, #220, 20 @ 0xdc000 │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #116] @ 5fc14 <__cxa_atexit@plt+0x51a60> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r2, [r5] │ │ │ │ @@ -83659,15 +83659,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00e00000 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - addseq sl, r9, #244, 16 @ 0xf40000 │ │ │ │ + addseq sl, r9, #20, 18 @ 0x50000 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r7, r7, #3 │ │ │ │ vldr d0, [r7] │ │ │ │ ldr r2, [pc, #104] @ 5fe00 <__cxa_atexit@plt+0x51c4c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -83694,15 +83694,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00e00000 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - addseq sl, r9, #100, 16 @ 0x640000 │ │ │ │ + addseq sl, r9, #132, 16 @ 0x840000 │ │ │ │ andeq r0, r0, r6, ror #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ vldr d0, [pc, #56] @ 5fe50 <__cxa_atexit@plt+0x51c9c> │ │ │ │ add r7, r7, #3 │ │ │ │ vldr d1, [r7] │ │ │ │ vmul.f64 d0, d1, d0 │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ @@ -83715,15 +83715,15 @@ │ │ │ │ vcmp.f64 d2, d0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ addmi r7, r7, #4 │ │ │ │ ldr r7, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00e00000 │ │ │ │ - addseq sl, r9, #252, 14 @ 0x3f00000 │ │ │ │ + addseq sl, r9, #28, 16 @ 0x1c0000 │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #116] @ 5fee0 <__cxa_atexit@plt+0x51d2c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r2, [r5] │ │ │ │ @@ -83839,15 +83839,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00e00000 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - addseq sl, r9, #36, 12 @ 0x2400000 │ │ │ │ + addseq sl, r9, #68, 12 @ 0x4400000 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r7, r7, #3 │ │ │ │ vldr d0, [r7] │ │ │ │ ldr r2, [pc, #104] @ 600d0 <__cxa_atexit@plt+0x51f1c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -83874,15 +83874,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00e00000 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - addseq sl, r9, #148, 10 @ 0x25000000 │ │ │ │ + addseq sl, r9, #180, 10 @ 0x2d000000 │ │ │ │ andeq r0, r0, r6, ror #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ vldr d0, [pc, #56] @ 60120 <__cxa_atexit@plt+0x51f6c> │ │ │ │ add r7, r7, #3 │ │ │ │ vldr d1, [r7] │ │ │ │ vmul.f64 d0, d1, d0 │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ @@ -83895,15 +83895,15 @@ │ │ │ │ vcmp.f64 d2, d0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ addmi r7, r7, #4 │ │ │ │ ldr r7, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00e00000 │ │ │ │ - addseq sl, r9, #44, 10 @ 0xb000000 │ │ │ │ + addseq sl, r9, #76, 10 @ 0x13000000 │ │ │ │ rsbseq sl, sp, #208, 22 @ 0x34000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 6019c <__cxa_atexit@plt+0x51fe8> │ │ │ │ @@ -83928,15 +83928,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - addseq sl, r9, #76, 8 @ 0x4c000000 │ │ │ │ + addseq sl, r9, #108, 8 @ 0x6c000000 │ │ │ │ rsbseq sl, sp, #76, 22 @ 0x13000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 601e4 <__cxa_atexit@plt+0x52030> │ │ │ │ ldr r3, [pc, #180] @ 60284 <__cxa_atexit@plt+0x520d0> │ │ │ │ @@ -83967,15 +83967,15 @@ │ │ │ │ ldr r2, [pc, #72] @ 6027c <__cxa_atexit@plt+0x520c8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [pc, #68] @ 60280 <__cxa_atexit@plt+0x520cc> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 60288 <__cxa_atexit@plt+0x520d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -83983,15 +83983,15 @@ │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ andeq r0, r0, r0, asr #3 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ rsbseq sl, sp, #248, 12 @ 0xf800000 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - addseq sl, r9, #200, 6 @ 0x20000003 │ │ │ │ + addseq sl, r9, #232, 6 @ 0xa0000003 │ │ │ │ rsbseq sl, sp, #112, 20 @ 0x70000 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 6030c <__cxa_atexit@plt+0x52158> │ │ │ │ ldr r2, [pc, #128] @ 6032c <__cxa_atexit@plt+0x52178> │ │ │ │ @@ -84015,26 +84015,26 @@ │ │ │ │ ldr r2, [pc, #68] @ 60338 <__cxa_atexit@plt+0x52184> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [pc, #64] @ 6033c <__cxa_atexit@plt+0x52188> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ ldr r7, [pc, #32] @ 60334 <__cxa_atexit@plt+0x52180> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - addseq sl, r9, #28, 6 @ 0x70000000 │ │ │ │ + addseq sl, r9, #60, 6 @ 0xf0000000 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ rsbseq sl, sp, #56, 12 @ 0x3800000 │ │ │ │ rsbseq sl, sp, #188, 18 @ 0x2f0000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #92] @ 603b0 <__cxa_atexit@plt+0x521fc> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -84049,47 +84049,47 @@ │ │ │ │ bpl 6039c <__cxa_atexit@plt+0x521e8> │ │ │ │ ldr r3, [pc, #52] @ 603b4 <__cxa_atexit@plt+0x52200> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #48] @ 603b8 <__cxa_atexit@plt+0x52204> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 603bc <__cxa_atexit@plt+0x52208> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ rsbseq sl, sp, #172, 10 @ 0x2b000000 │ │ │ │ - addseq sl, r9, #140, 4 @ 0xc0000008 │ │ │ │ + addseq sl, r9, #172, 4 @ 0xc000000a │ │ │ │ rsbseq sl, sp, #60, 18 @ 0xf0000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r3, r7, #3 │ │ │ │ vldr d0, [r3] │ │ │ │ vcmp.f64 d0, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ bpl 603fc <__cxa_atexit@plt+0x52248> │ │ │ │ ldr r3, [pc, #44] @ 60414 <__cxa_atexit@plt+0x52260> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #40] @ 60418 <__cxa_atexit@plt+0x52264> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ ldr r7, [pc, #12] @ 60410 <__cxa_atexit@plt+0x5225c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - addseq sl, r9, #44, 4 @ 0xc0000002 │ │ │ │ + addseq sl, r9, #76, 4 @ 0xc0000004 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ rsbseq sl, sp, #68, 10 @ 0x11000000 │ │ │ │ rsbseq sl, sp, #36, 10 @ 0x9000000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -84099,17 +84099,17 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r9, [pc, #12] @ 6045c <__cxa_atexit@plt+0x522a8> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ rsbseq sl, sp, #248, 8 @ 0xf8000000 │ │ │ │ - addseq sl, r9, #116, 2 │ │ │ │ + addseq sl, r9, #148, 2 @ 0x25 │ │ │ │ rsbseq sl, sp, #136, 16 @ 0x880000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 604b8 <__cxa_atexit@plt+0x52304> │ │ │ │ ldr lr, [pc, #60] @ 604c0 <__cxa_atexit@plt+0x5230c> │ │ │ │ @@ -84122,20 +84122,20 @@ │ │ │ │ ldr r2, [pc, #40] @ 604c8 <__cxa_atexit@plt+0x52314> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r8, [r5, #-16] │ │ │ │ stmdb r5, {r0, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ rsbseq sl, sp, #208, 8 @ 0xd0000000 │ │ │ │ - addseq sl, r9, #20, 2 │ │ │ │ + addseq sl, r9, #52, 2 │ │ │ │ rsbseq sl, sp, #156, 8 @ 0x9c000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 604f8 <__cxa_atexit@plt+0x52344> │ │ │ │ ldr r7, [pc, #120] @ 60564 <__cxa_atexit@plt+0x523b0> │ │ │ │ @@ -84156,44 +84156,44 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #48] @ 6055c <__cxa_atexit@plt+0x523a8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #44] @ 60560 <__cxa_atexit@plt+0x523ac> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ ldr r7, [pc, #16] @ 60558 <__cxa_atexit@plt+0x523a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - addseq sl, r9, #232 @ 0xe8 │ │ │ │ + addseq sl, r9, #8, 2 │ │ │ │ muleq r0, r4, r0 │ │ │ │ rsbseq sl, sp, #60, 8 @ 0x3c000000 │ │ │ │ - addseq sl, r9, #196 @ 0xc4 │ │ │ │ + addseq sl, r9, #228 @ 0xe4 │ │ │ │ rsbseq sl, sp, #0, 8 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6059c <__cxa_atexit@plt+0x523e8> │ │ │ │ ldr r3, [pc, #44] @ 605b4 <__cxa_atexit@plt+0x52400> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #40] @ 605b8 <__cxa_atexit@plt+0x52404> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ ldr r7, [pc, #12] @ 605b0 <__cxa_atexit@plt+0x523fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - addseq sl, r9, #140 @ 0x8c │ │ │ │ + addseq sl, r9, #172 @ 0xac │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ rsbseq sl, sp, #224, 6 @ 0x80000003 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 6062c <__cxa_atexit@plt+0x52478> │ │ │ │ @@ -84226,16 +84226,16 @@ │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - addseq sl, r9, #36 @ 0x24 │ │ │ │ - addseq r9, r9, #252, 30 @ 0x3f0 │ │ │ │ + addseq sl, r9, #68 @ 0x44 │ │ │ │ + addseq sl, r9, #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ 606ac <__cxa_atexit@plt+0x524f8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -84249,28 +84249,28 @@ │ │ │ │ addmi r7, r7, #4 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - addseq r9, r9, #172, 30 @ 0x2b0 │ │ │ │ + addseq r9, r9, #204, 30 @ 0x330 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r7, r7, #3 │ │ │ │ vldr d0, [r7] │ │ │ │ ldr r7, [pc, #24] @ 606e4 <__cxa_atexit@plt+0x52530> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ vcmp.f64 d0, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ addmi r7, r7, #4 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7] │ │ │ │ bx r0 │ │ │ │ - addseq r9, r9, #108, 30 @ 0x1b0 │ │ │ │ + addseq r9, r9, #140, 30 @ 0x230 │ │ │ │ rsbseq sl, sp, #240, 10 @ 0x3c000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -84466,15 +84466,15 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - addseq r9, r9, #224, 22 @ 0x38000 │ │ │ │ + addseq r9, r9, #0, 24 │ │ │ │ rsbseq sl, sp, #136, 4 @ 0x80000008 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, #12] @ 60a3c <__cxa_atexit@plt+0x52888> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ @@ -84690,18 +84690,18 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ muleq r0, r4, r0 │ │ │ │ - addseq r9, r9, #152, 16 @ 0x980000 │ │ │ │ + addseq r9, r9, #184, 16 @ 0xb80000 │ │ │ │ rsbseq r9, sp, #252, 28 @ 0xfc0 │ │ │ │ andeq r2, r0, pc, ror #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #36] @ 60de0 <__cxa_atexit@plt+0x52c2c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -84770,19 +84770,19 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - addseq r9, r9, #132, 14 @ 0x2100000 │ │ │ │ + addseq r9, r9, #164, 14 @ 0x2900000 │ │ │ │ rsbseq r9, sp, #184, 26 @ 0x2e00 │ │ │ │ andeq r0, r0, ip, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r7, r7, #3 │ │ │ │ vldr d0, [r7] │ │ │ │ ldr r3, [pc, #68] @ 60f48 <__cxa_atexit@plt+0x52d94> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -84854,17 +84854,17 @@ │ │ │ │ beq 61010 <__cxa_atexit@plt+0x52e5c> │ │ │ │ b 6103c <__cxa_atexit@plt+0x52e88> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r9, r9, #220, 10 @ 0x37000000 │ │ │ │ + addseq r9, r9, #252, 10 @ 0x3f000000 │ │ │ │ rsbseq r9, sp, #112, 24 @ 0x7000 │ │ │ │ andeq r2, r0, fp, ror #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 610b4 <__cxa_atexit@plt+0x52f00> │ │ │ │ @@ -84889,20 +84889,20 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #40] @ 610c8 <__cxa_atexit@plt+0x52f14> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #20]! │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [pc, #28] @ 610cc <__cxa_atexit@plt+0x52f18> │ │ │ │ add r9, pc, r9 │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r9, r9, #56, 10 @ 0xe000000 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r9, r9, #88, 10 @ 0x16000000 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ rsbseq r9, sp, #16, 18 @ 0x40000 │ │ │ │ rsbseq r9, sp, #212, 16 @ 0xd40000 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -84923,22 +84923,22 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #36] @ 6114c <__cxa_atexit@plt+0x52f98> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #32] @ 61150 <__cxa_atexit@plt+0x52f9c> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ rsbseq r9, sp, #124, 16 @ 0x7c0000 │ │ │ │ - addseq r9, r9, #176, 8 @ 0xb0000000 │ │ │ │ + addseq r9, r9, #208, 8 @ 0xd0000000 │ │ │ │ andeq r0, r0, r6, asr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 611ac <__cxa_atexit@plt+0x52ff8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -84958,16 +84958,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r9, r9, #48, 8 @ 0x30000000 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r9, r9, #80, 8 @ 0x50000000 │ │ │ │ rsbseq r9, sp, #176, 22 @ 0x2c000 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 61364 <__cxa_atexit@plt+0x531b0> │ │ │ │ @@ -85069,15 +85069,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #128 @ 0x80 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r9, r9, #164, 6 @ 0x90000002 │ │ │ │ + addseq r9, r9, #196, 6 @ 0x10000003 │ │ │ │ @ instruction: 0xffffbc84 │ │ │ │ @ instruction: 0xfffff708 │ │ │ │ @ instruction: 0xfffff478 │ │ │ │ @ instruction: 0xffffc1d8 │ │ │ │ @ instruction: 0xfffff1b0 │ │ │ │ @ instruction: 0xffffee5c │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ @@ -85106,16 +85106,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 6141c <__cxa_atexit@plt+0x53268> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efad0 <__cxa_atexit@plt+0x3e191c> │ │ │ │ - addseq r9, r9, #60, 4 @ 0xc0000003 │ │ │ │ + b 3c1efc <__cxa_atexit@plt+0x3b3d48> │ │ │ │ + addseq r9, r9, #92, 4 @ 0xc0000005 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #28 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 6148c <__cxa_atexit@plt+0x532d8> │ │ │ │ @@ -85140,15 +85140,15 @@ │ │ │ │ b 614a8 <__cxa_atexit@plt+0x532f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - addseq r9, r9, #88, 2 │ │ │ │ + addseq r9, r9, #120, 2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r7, r7, #3 │ │ │ │ vldr d0, [r7] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ vcmp.f64 d0, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ @@ -85242,17 +85242,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - addseq r9, r9, #0 │ │ │ │ + addseq r9, r9, #32 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 61690 <__cxa_atexit@plt+0x534dc> │ │ │ │ @@ -85267,16 +85267,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r3, #4] │ │ │ │ vstr d0, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r8, r9, #140, 30 @ 0x230 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r8, r9, #172, 30 @ 0x2b0 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 616d8 <__cxa_atexit@plt+0x53524> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ vldr d0, [r7] │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ @@ -85320,17 +85320,17 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - addseq r8, r9, #212, 28 @ 0xd40 │ │ │ │ + addseq r8, r9, #244, 28 @ 0xf40 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 617c8 <__cxa_atexit@plt+0x53614> │ │ │ │ @@ -85345,16 +85345,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r3, #4] │ │ │ │ vstr d0, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r8, r9, #84, 28 @ 0x540 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r8, r9, #116, 28 @ 0x740 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 61854 <__cxa_atexit@plt+0x536a0> │ │ │ │ ldr r2, [pc, #104] @ 6185c <__cxa_atexit@plt+0x536a8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -85381,47 +85381,47 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - addseq r8, r9, #180, 26 @ 0x2d00 │ │ │ │ - addseq r8, r9, #12, 30 @ 0x30 │ │ │ │ - addseq r8, r9, #36, 30 @ 0x90 │ │ │ │ + addseq r8, r9, #212, 26 @ 0x3500 │ │ │ │ + addseq r8, r9, #44, 30 @ 0xb0 │ │ │ │ + addseq r8, r9, #68, 30 @ 0x110 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 618a0 <__cxa_atexit@plt+0x536ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ 618a4 <__cxa_atexit@plt+0x536f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - addseq r8, r9, #220, 28 @ 0xdc0 │ │ │ │ - addseq r8, r9, #208, 28 @ 0xd00 │ │ │ │ + addseq r8, r9, #252, 28 @ 0xfc0 │ │ │ │ + addseq r8, r9, #240, 28 @ 0xf00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 618d8 <__cxa_atexit@plt+0x53724> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 618e0 <__cxa_atexit@plt+0x5372c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3efab0 <__cxa_atexit@plt+0x3e18fc> │ │ │ │ + b 3c1edc <__cxa_atexit@plt+0x3b3d28> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r8, r9, #232, 24 @ 0xe800 │ │ │ │ + addseq r8, r9, #8, 26 @ 0x200 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 61960 <__cxa_atexit@plt+0x537ac> │ │ │ │ ldr r2, [pc, #104] @ 61968 <__cxa_atexit@plt+0x537b4> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -85448,47 +85448,47 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - addseq r8, r9, #168, 24 @ 0xa800 │ │ │ │ - addseq r8, r9, #0, 28 │ │ │ │ - addseq r8, r9, #24, 28 @ 0x180 │ │ │ │ + addseq r8, r9, #200, 24 @ 0xc800 │ │ │ │ + addseq r8, r9, #32, 28 @ 0x200 │ │ │ │ + addseq r8, r9, #56, 28 @ 0x380 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 619ac <__cxa_atexit@plt+0x537f8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ 619b0 <__cxa_atexit@plt+0x537fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - addseq r8, r9, #208, 26 @ 0x3400 │ │ │ │ - addseq r8, r9, #196, 26 @ 0x3100 │ │ │ │ + addseq r8, r9, #240, 26 @ 0x3c00 │ │ │ │ + addseq r8, r9, #228, 26 @ 0x3900 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 619e4 <__cxa_atexit@plt+0x53830> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 619ec <__cxa_atexit@plt+0x53838> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3efab0 <__cxa_atexit@plt+0x3e18fc> │ │ │ │ + b 3c1edc <__cxa_atexit@plt+0x3b3d28> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r8, r9, #220, 22 @ 0x37000 │ │ │ │ + addseq r8, r9, #252, 22 @ 0x3f000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #52 @ 0x34 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 61a58 <__cxa_atexit@plt+0x538a4> │ │ │ │ ldr lr, [pc, #84] @ 61a60 <__cxa_atexit@plt+0x538ac> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -85510,15 +85510,15 @@ │ │ │ │ b 61a70 <__cxa_atexit@plt+0x538bc> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - addseq r8, r9, #136, 22 @ 0x22000 │ │ │ │ + addseq r8, r9, #168, 22 @ 0x2a000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [pc, #112] @ 61aec <__cxa_atexit@plt+0x53938> │ │ │ │ add r2, pc, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ vldr d0, [r7] │ │ │ │ @@ -85628,17 +85628,17 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - addseq r8, r9, #0, 20 │ │ │ │ + addseq r8, r9, #32, 20 @ 0x20000 │ │ │ │ andeq r7, r0, sl, ror #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 61ca8 <__cxa_atexit@plt+0x53af4> │ │ │ │ @@ -85657,16 +85657,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r3, #4] │ │ │ │ vstr d0, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r8, r9, #116, 18 @ 0x1d0000 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r8, r9, #148, 18 @ 0x250000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #76 @ 0x4c │ │ │ │ sub r5, r5, #20 │ │ │ │ ldr r9, [pc, #128] @ 61d54 <__cxa_atexit@plt+0x53ba0> │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -85872,15 +85872,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r7, #56 @ 0x38 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffff4dc │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r8, asr #5 │ │ │ │ @ instruction: 0xfffffa78 │ │ │ │ andeq r2, r0, ip, ror #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #140] @ 620bc <__cxa_atexit@plt+0x53f08> │ │ │ │ @@ -86008,17 +86008,17 @@ │ │ │ │ beq 62218 <__cxa_atexit@plt+0x54064> │ │ │ │ b 62240 <__cxa_atexit@plt+0x5408c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - addseq r8, r9, #48, 8 @ 0x30000000 │ │ │ │ + addseq r8, r9, #80, 8 @ 0x50000000 │ │ │ │ andeq r0, r0, ip, ror #20 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r7, r7, #3 │ │ │ │ vldr d0, [r7] │ │ │ │ ldr r3, [pc, #104] @ 622b8 <__cxa_atexit@plt+0x54104> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ @@ -86149,15 +86149,15 @@ │ │ │ │ str r9, [r3, #4]! │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ b 623e4 <__cxa_atexit@plt+0x54230> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffff3ac │ │ │ │ @ instruction: 0xfffff470 │ │ │ │ @ instruction: 0xfffff52c │ │ │ │ @ instruction: 0xfffff5f0 │ │ │ │ rsbseq r8, sp, #252, 14 @ 0x3f00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ @@ -86173,20 +86173,20 @@ │ │ │ │ ldr r0, [pc, #40] @ 624d4 <__cxa_atexit@plt+0x54320> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r8, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ rsbseq r8, sp, #136, 6 @ 0x20000002 │ │ │ │ - addseq r8, r9, #8, 2 │ │ │ │ + addseq r8, r9, #40, 2 │ │ │ │ rsbseq r8, sp, #136, 14 @ 0x2200000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 62504 <__cxa_atexit@plt+0x54350> │ │ │ │ ldr r7, [pc, #48] @ 62528 <__cxa_atexit@plt+0x54374> │ │ │ │ @@ -86196,15 +86196,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 62520 <__cxa_atexit@plt+0x5436c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #16] @ 62524 <__cxa_atexit@plt+0x54370> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ rsbseq r8, sp, #112, 8 @ 0x70000000 │ │ │ │ rsbseq r8, sp, #64, 6 │ │ │ │ rsbseq r8, sp, #36, 14 @ 0x900000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -86225,15 +86225,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #64] @ 625c0 <__cxa_atexit@plt+0x5440c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #60] @ 625c4 <__cxa_atexit@plt+0x54410> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ ldr r7, [pc, #32] @ 625bc <__cxa_atexit@plt+0x54408> │ │ │ │ add r7, pc, r7 │ │ │ │ b 625a8 <__cxa_atexit@plt+0x543f4> │ │ │ │ ldr r7, [pc, #16] @ 625b8 <__cxa_atexit@plt+0x54404> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ @@ -86279,15 +86279,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #64] @ 62698 <__cxa_atexit@plt+0x544e4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r9, [pc, #56] @ 6269c <__cxa_atexit@plt+0x544e8> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ ldr r7, [pc, #32] @ 62694 <__cxa_atexit@plt+0x544e0> │ │ │ │ add r7, pc, r7 │ │ │ │ b 62680 <__cxa_atexit@plt+0x544cc> │ │ │ │ ldr r7, [pc, #16] @ 62690 <__cxa_atexit@plt+0x544dc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ @@ -86367,33 +86367,33 @@ │ │ │ │ bhi 627cc <__cxa_atexit@plt+0x54618> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 627d4 <__cxa_atexit@plt+0x54620> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3efab0 <__cxa_atexit@plt+0x3e18fc> │ │ │ │ + b 3c1edc <__cxa_atexit@plt+0x3b3d28> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r7, r9, #244, 26 @ 0x3d00 │ │ │ │ + addseq r7, r9, #20, 28 @ 0x140 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 62808 <__cxa_atexit@plt+0x54654> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 62810 <__cxa_atexit@plt+0x5465c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3efab0 <__cxa_atexit@plt+0x3e18fc> │ │ │ │ + b 3c1edc <__cxa_atexit@plt+0x3b3d28> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r7, r9, #184, 26 @ 0x2e00 │ │ │ │ + addseq r7, r9, #216, 26 @ 0x3600 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 62898 <__cxa_atexit@plt+0x546e4> │ │ │ │ ldr r2, [pc, #132] @ 628b4 <__cxa_atexit@plt+0x54700> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -86425,18 +86425,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - addseq r7, r9, #120, 26 @ 0x1e00 │ │ │ │ addseq r7, r9, #152, 26 @ 0x2600 │ │ │ │ + addseq r7, r9, #184, 26 @ 0x2e00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 62904 <__cxa_atexit@plt+0x54750> │ │ │ │ @@ -86448,46 +86448,46 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r7, [r3, #4] │ │ │ │ vstr d0, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r7, r9, #28, 26 @ 0x700 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r7, r9, #60, 26 @ 0xf00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 62944 <__cxa_atexit@plt+0x54790> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 6294c <__cxa_atexit@plt+0x54798> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3efab0 <__cxa_atexit@plt+0x3e18fc> │ │ │ │ + b 3c1edc <__cxa_atexit@plt+0x3b3d28> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r7, r9, #124, 24 @ 0x7c00 │ │ │ │ + addseq r7, r9, #156, 24 @ 0x9c00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 62980 <__cxa_atexit@plt+0x547cc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 62988 <__cxa_atexit@plt+0x547d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3efab0 <__cxa_atexit@plt+0x3e18fc> │ │ │ │ + b 3c1edc <__cxa_atexit@plt+0x3b3d28> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r7, r9, #64, 24 @ 0x4000 │ │ │ │ + addseq r7, r9, #96, 24 @ 0x6000 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 62a18 <__cxa_atexit@plt+0x54864> │ │ │ │ ldr r2, [pc, #148] @ 62a40 <__cxa_atexit@plt+0x5488c> │ │ │ │ @@ -86521,21 +86521,21 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldmibls r9, {r1, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ svclt 0x00c99999 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - addseq r7, r9, #252, 22 @ 0x3f000 │ │ │ │ - addseq r7, r9, #24, 24 @ 0x1800 │ │ │ │ + addseq r7, r9, #28, 24 @ 0x1c00 │ │ │ │ + addseq r7, r9, #56, 24 @ 0x3800 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -86549,19 +86549,19 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r7, [r3, #4] │ │ │ │ vstr d0, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldmibls r9, {r1, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ svclt 0x00c99999 │ │ │ │ - addseq r7, r9, #136, 22 @ 0x22000 │ │ │ │ + addseq r7, r9, #168, 22 @ 0x2a000 │ │ │ │ rsbseq r8, sp, #204, 2 @ 0x33 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #64 @ 0x40 │ │ │ │ cmp fp, r6 │ │ │ │ bhi 62bd8 <__cxa_atexit@plt+0x54a24> │ │ │ │ @@ -86634,18 +86634,18 @@ │ │ │ │ mov r9, r3 │ │ │ │ b 62be8 <__cxa_atexit@plt+0x54a34> │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - addseq r7, r9, #196, 20 @ 0xc4000 │ │ │ │ - addseq r7, r9, #252, 22 @ 0x3f000 │ │ │ │ + addseq r7, r9, #228, 20 @ 0xe4000 │ │ │ │ + addseq r7, r9, #28, 24 @ 0x1c00 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - addseq r7, r9, #212, 20 @ 0xd4000 │ │ │ │ + addseq r7, r9, #244, 20 @ 0xf4000 │ │ │ │ @ instruction: 0xfffff14c │ │ │ │ muleq r0, r8, r0 │ │ │ │ rsbseq r8, sp, #116 @ 0x74 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, #12] @ 62c30 <__cxa_atexit@plt+0x54a7c> │ │ │ │ @@ -86673,15 +86673,15 @@ │ │ │ │ ldr r9, [pc, #44] @ 62ca8 <__cxa_atexit@plt+0x54af4> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ ldr r8, [r5, #28] │ │ │ │ stmib r5, {r1, r2} │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ rsbseq r7, sp, #224, 24 @ 0xe000 │ │ │ │ rsbseq r7, sp, #212, 30 @ 0x350 │ │ │ │ @@ -86692,15 +86692,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r9, [pc, #20] @ 62ce4 <__cxa_atexit@plt+0x54b30> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ rsbseq r7, sp, #140, 24 @ 0x8c00 │ │ │ │ rsbseq r7, sp, #136, 30 @ 0x220 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -86711,15 +86711,15 @@ │ │ │ │ b 62df0 <__cxa_atexit@plt+0x54c3c> │ │ │ │ ldr r3, [pc, #20] @ 62d2c <__cxa_atexit@plt+0x54b78> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #16] @ 62d30 <__cxa_atexit@plt+0x54b7c> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #28] │ │ │ │ str r3, [r5] │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ rsbseq r7, sp, #4, 22 @ 0x1000 │ │ │ │ rsbseq r7, sp, #60, 30 @ 0xf0 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -86730,15 +86730,15 @@ │ │ │ │ b 62df0 <__cxa_atexit@plt+0x54c3c> │ │ │ │ ldr r3, [pc, #20] @ 62d78 <__cxa_atexit@plt+0x54bc4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #16] @ 62d7c <__cxa_atexit@plt+0x54bc8> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #28] │ │ │ │ str r3, [r5] │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ rsbseq r7, sp, #104, 24 @ 0x6800 │ │ │ │ rsbseq r7, sp, #240, 28 @ 0xf00 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -86759,15 +86759,15 @@ │ │ │ │ str r2, [r6, #8] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, fp │ │ │ │ b 62df0 <__cxa_atexit@plt+0x54c3c> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffffbd4 │ │ │ │ mov fp, r7 │ │ │ │ mov r2, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r7, r6 │ │ │ │ bcc 62ee0 <__cxa_atexit@plt+0x54d2c> │ │ │ │ @@ -86828,15 +86828,15 @@ │ │ │ │ ldr r3, [pc, #48] @ 62f18 <__cxa_atexit@plt+0x54d64> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ ldr r8, [r5] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efad0 <__cxa_atexit@plt+0x3e191c> │ │ │ │ + b 3c1efc <__cxa_atexit@plt+0x3b3d48> │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ @ instruction: 0xfffff664 │ │ │ │ rsbseq r7, sp, #224, 18 @ 0x380000 │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ rsbseq r7, sp, #92, 22 @ 0x17000 │ │ │ │ @ instruction: 0x000001bc │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @@ -87019,25 +87019,25 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #100 @ 0x64 │ │ │ │ b 631ec <__cxa_atexit@plt+0x55038> │ │ │ │ mov r6, #88 @ 0x58 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffff64c │ │ │ │ - addseq r7, r9, #196, 8 @ 0xc4000000 │ │ │ │ - addseq r7, r9, #180, 10 @ 0x2d000000 │ │ │ │ + addseq r7, r9, #228, 8 @ 0xe4000000 │ │ │ │ + addseq r7, r9, #212, 10 @ 0x35000000 │ │ │ │ @ instruction: 0xfffff638 │ │ │ │ - addseq r7, r9, #116, 8 @ 0x74000000 │ │ │ │ + addseq r7, r9, #148, 8 @ 0x94000000 │ │ │ │ @ instruction: 0xfffff760 │ │ │ │ - addseq r7, r9, #76, 10 @ 0x13000000 │ │ │ │ + addseq r7, r9, #108, 10 @ 0x1b000000 │ │ │ │ @ instruction: 0xfffff82c │ │ │ │ @ instruction: 0xfffff858 │ │ │ │ - addseq r7, r9, #36, 12 @ 0x2400000 │ │ │ │ + addseq r7, r9, #68, 12 @ 0x4400000 │ │ │ │ rsbseq r7, sp, #12, 20 @ 0xc000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6329c <__cxa_atexit@plt+0x550e8> │ │ │ │ ldr r2, [pc, #96] @ 632a4 <__cxa_atexit@plt+0x550f0> │ │ │ │ @@ -87063,31 +87063,31 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ sub r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - addseq r7, r9, #100, 6 @ 0x90000001 │ │ │ │ - addseq r7, r9, #92, 10 @ 0x17000000 │ │ │ │ + addseq r7, r9, #132, 6 @ 0x10000002 │ │ │ │ + addseq r7, r9, #124, 10 @ 0x1f000000 │ │ │ │ rsbseq r7, sp, #128, 18 @ 0x200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 632d4 <__cxa_atexit@plt+0x55120> │ │ │ │ ldr r7, [r7, #6] │ │ │ │ bic r7, r7, #3 │ │ │ │ b 632dc <__cxa_atexit@plt+0x55128> │ │ │ │ ldr r7, [pc, #12] @ 632e8 <__cxa_atexit@plt+0x55134> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - addseq r7, r9, #16, 10 @ 0x4000000 │ │ │ │ + addseq r7, r9, #48, 10 @ 0xc000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6333c <__cxa_atexit@plt+0x55188> │ │ │ │ ldr r2, [pc, #60] @ 63344 <__cxa_atexit@plt+0x55190> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -87103,15 +87103,15 @@ │ │ │ │ b 63354 <__cxa_atexit@plt+0x551a0> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - addseq r7, r9, #152, 4 @ 0x80000009 │ │ │ │ + addseq r7, r9, #184, 4 @ 0x8000000b │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #156] @ 633f8 <__cxa_atexit@plt+0x55244> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -87146,18 +87146,18 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ - addseq r7, r9, #84, 4 @ 0x40000005 │ │ │ │ + addseq r7, r9, #116, 4 @ 0x40000007 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r7, r7, #3 │ │ │ │ vldr d0, [r7] │ │ │ │ ldr r3, [pc, #120] @ 63494 <__cxa_atexit@plt+0x552e0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -87185,17 +87185,17 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - addseq r7, r9, #176, 2 @ 0x2c │ │ │ │ + addseq r7, r9, #208, 2 @ 0x34 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 634e4 <__cxa_atexit@plt+0x55330> │ │ │ │ @@ -87208,16 +87208,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r3, #4] │ │ │ │ vstr d0, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r7, r9, #56, 2 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r7, r9, #88, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 63544 <__cxa_atexit@plt+0x55390> │ │ │ │ ldr r2, [pc, #60] @ 6354c <__cxa_atexit@plt+0x55398> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -87233,15 +87233,15 @@ │ │ │ │ b 6355c <__cxa_atexit@plt+0x553a8> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - addseq r7, r9, #144 @ 0x90 │ │ │ │ + addseq r7, r9, #176 @ 0xb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #156] @ 63600 <__cxa_atexit@plt+0x5544c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -87276,18 +87276,18 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ - addseq r7, r9, #76 @ 0x4c │ │ │ │ + addseq r7, r9, #108 @ 0x6c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r7, r7, #3 │ │ │ │ vldr d0, [r7] │ │ │ │ ldr r3, [pc, #120] @ 6369c <__cxa_atexit@plt+0x554e8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -87315,17 +87315,17 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - addseq r6, r9, #168, 30 @ 0x2a0 │ │ │ │ + addseq r6, r9, #200, 30 @ 0x320 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 636ec <__cxa_atexit@plt+0x55538> │ │ │ │ @@ -87338,16 +87338,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r3, #4] │ │ │ │ vstr d0, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r6, r9, #48, 30 @ 0xc0 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r6, r9, #80, 30 @ 0x140 │ │ │ │ rsbseq r7, sp, #148, 10 @ 0x25000000 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ sub r7, r5, #76 @ 0x4c │ │ │ │ cmp fp, r7 │ │ │ │ @@ -87415,15 +87415,15 @@ │ │ │ │ ldm fp, {r4, r6, fp} │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - addseq r6, r9, #92, 28 @ 0x5c0 │ │ │ │ + addseq r6, r9, #124, 28 @ 0x7c0 │ │ │ │ rsbseq r7, sp, #100, 8 @ 0x64000000 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r6, [pc, #176] @ 638f4 <__cxa_atexit@plt+0x55740> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r7, #31] │ │ │ │ @@ -87459,21 +87459,21 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ str r2, [r5] │ │ │ │ str fp, [r8, #40] @ 0x28 │ │ │ │ str r1, [r8, #44] @ 0x2c │ │ │ │ str r3, [r8, #48] @ 0x30 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 3efa50 <__cxa_atexit@plt+0x3e189c> │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ @ instruction: 0xfffff248 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ rsbseq r7, sp, #144, 6 @ 0x40000002 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ @@ -87504,18 +87504,18 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ str r2, [r5] │ │ │ │ str fp, [r8, #40] @ 0x28 │ │ │ │ str r1, [r8, #44] @ 0x2c │ │ │ │ str r3, [r8, #48] @ 0x30 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 3efa50 <__cxa_atexit@plt+0x3e189c> │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffff194 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ rsbseq r7, sp, #152, 4 @ 0x80000009 │ │ │ │ andeq r8, r2, pc, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -87539,18 +87539,18 @@ │ │ │ │ str r9, [r5, #44] @ 0x2c │ │ │ │ ldr r9, [pc, #40] @ 63a30 <__cxa_atexit@plt+0x5587c> │ │ │ │ add r9, pc, r9 │ │ │ │ str lr, [r5, #8] │ │ │ │ add lr, r5, #12 │ │ │ │ stm lr, {r2, r8, ip} │ │ │ │ str sl, [r5, #24] │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xfffff83c │ │ │ │ rsbseq r7, sp, #0 │ │ │ │ rsbseq r7, sp, #236, 2 @ 0x3b │ │ │ │ andeq r0, r0, pc │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -87599,22 +87599,22 @@ │ │ │ │ str r3, [r5, #52] @ 0x34 │ │ │ │ str r7, [r5, #16] │ │ │ │ str r0, [r5, #20] │ │ │ │ str r8, [r5, #24] │ │ │ │ str r2, [r5] │ │ │ │ str lr, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, ip, asr r6 │ │ │ │ - addseq r6, r9, #180, 24 @ 0xb400 │ │ │ │ + addseq r6, r9, #212, 24 @ 0xd400 │ │ │ │ andeq r0, r0, ip, asr r6 │ │ │ │ rsbseq r6, sp, #16, 28 @ 0x100 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ rsbseq r7, sp, #236 @ 0xec │ │ │ │ andeq r0, r0, pc │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -87663,22 +87663,22 @@ │ │ │ │ str r3, [r5, #52] @ 0x34 │ │ │ │ str r7, [r5, #16] │ │ │ │ str r0, [r5, #20] │ │ │ │ str r8, [r5, #24] │ │ │ │ str r2, [r5] │ │ │ │ str lr, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r0, lsl #10 │ │ │ │ - addseq r6, r9, #180, 22 @ 0x2d000 │ │ │ │ + addseq r6, r9, #212, 22 @ 0x35000 │ │ │ │ andeq r0, r0, ip, asr r5 │ │ │ │ rsbseq r6, sp, #16, 26 @ 0x400 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ rsbseq r6, sp, #236, 30 @ 0x3b0 │ │ │ │ andeq r0, r0, pc │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -87720,15 +87720,15 @@ │ │ │ │ str r8, [r5, #16] │ │ │ │ str r0, [r5, #20] │ │ │ │ str lr, [r5, #24] │ │ │ │ str r2, [r5] │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ ldr r3, [pc, #84] @ 63d4c <__cxa_atexit@plt+0x55b98> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 63d24 <__cxa_atexit@plt+0x55b70> │ │ │ │ ldr r3, [pc, #64] @ 63d50 <__cxa_atexit@plt+0x55b9c> │ │ │ │ @@ -87743,19 +87743,19 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - addseq r6, r9, #212, 20 @ 0xd4000 │ │ │ │ + addseq r6, r9, #244, 20 @ 0xf4000 │ │ │ │ andeq r0, r0, ip, ror r4 │ │ │ │ rsbseq r6, sp, #48, 24 @ 0x3000 │ │ │ │ rsbseq r6, sp, #188, 28 @ 0xbc0 │ │ │ │ andeq r0, r0, pc │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [pc, #64] @ 63db8 <__cxa_atexit@plt+0x55c04> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -87770,15 +87770,15 @@ │ │ │ │ str r3, [r5, #52] @ 0x34 │ │ │ │ str r7, [r5, #16] │ │ │ │ str r0, [r5, #20] │ │ │ │ str r1, [r5, #24] │ │ │ │ str r8, [r5, #44] @ 0x2c │ │ │ │ str lr, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ andeq r0, r0, r4, asr #7 │ │ │ │ rsbseq r6, sp, #104, 22 @ 0x1a000 │ │ │ │ rsbseq r6, sp, #96, 28 @ 0x600 │ │ │ │ andeq r0, r0, pc │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 63df0 <__cxa_atexit@plt+0x55c3c> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -87843,15 +87843,15 @@ │ │ │ │ str r8, [r5, #16] │ │ │ │ str r0, [r5, #20] │ │ │ │ str lr, [r5, #24] │ │ │ │ str r6, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ ldr r9, [pc, #160] @ 63f84 <__cxa_atexit@plt+0x55dd0> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr sl, [r5, #12] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r0, [r5, #52] @ 0x34 │ │ │ │ sub r3, r3, #39 @ 0x27 │ │ │ │ str r3, [r5, #16] │ │ │ │ @@ -87874,35 +87874,35 @@ │ │ │ │ str ip, [r5, #52] @ 0x34 │ │ │ │ str r8, [r5, #16] │ │ │ │ str r0, [r5, #20] │ │ │ │ str lr, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r8 │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ - addseq r6, r9, #56, 16 @ 0x380000 │ │ │ │ + addseq r6, r9, #88, 16 @ 0x580000 │ │ │ │ andeq r0, r0, r0, lsl r2 │ │ │ │ rsbseq r6, sp, #196, 18 @ 0x310000 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ - addseq r6, r9, #136, 14 @ 0x2200000 │ │ │ │ - addseq r6, r9, #200, 18 @ 0x320000 │ │ │ │ - addseq r6, r9, #224, 16 @ 0xe00000 │ │ │ │ - addseq r6, r9, #196, 14 @ 0x3100000 │ │ │ │ + addseq r6, r9, #168, 14 @ 0x2a00000 │ │ │ │ + addseq r6, r9, #232, 18 @ 0x3a0000 │ │ │ │ + addseq r6, r9, #0, 18 │ │ │ │ + addseq r6, r9, #228, 14 @ 0x3900000 │ │ │ │ muleq r0, r4, r2 │ │ │ │ rsbseq r6, sp, #72, 20 @ 0x48000 │ │ │ │ rsbseq r6, sp, #112, 24 @ 0x7000 │ │ │ │ andeq r0, r0, pc, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #80] @ 64014 <__cxa_atexit@plt+0x55e60> │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -87921,18 +87921,18 @@ │ │ │ │ str r2, [r5, #12] │ │ │ │ str r7, [r5, #16] │ │ │ │ str r0, [r5, #20] │ │ │ │ str sl, [r5, #24] │ │ │ │ str r8, [r5] │ │ │ │ str lr, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ rsbseq r6, sp, #52, 18 @ 0xd0000 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ - addseq r6, r9, #0, 12 │ │ │ │ + addseq r6, r9, #32, 12 @ 0x2000000 │ │ │ │ rsbseq r6, sp, #0, 24 │ │ │ │ andeq r0, r0, pc │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [pc, #64] @ 64074 <__cxa_atexit@plt+0x55ec0> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ @@ -87945,15 +87945,15 @@ │ │ │ │ str r0, [r5, #44] @ 0x2c │ │ │ │ str r7, [r5, #16] │ │ │ │ str r2, [r5, #20] │ │ │ │ str r1, [r5, #24] │ │ │ │ str r8, [r5] │ │ │ │ str lr, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ rsbseq r6, sp, #172, 16 @ 0xac0000 │ │ │ │ rsbseq r6, sp, #164, 22 @ 0x29000 │ │ │ │ andeq r0, r0, pc │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [pc, #64] @ 640d0 <__cxa_atexit@plt+0x55f1c> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -87968,15 +87968,15 @@ │ │ │ │ str r0, [r5, #44] @ 0x2c │ │ │ │ str r7, [r5, #16] │ │ │ │ str r2, [r5, #20] │ │ │ │ str r1, [r5, #24] │ │ │ │ str r8, [r5] │ │ │ │ str lr, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ rsbseq r6, sp, #80, 16 @ 0x500000 │ │ │ │ rsbseq r6, sp, #72, 22 @ 0x12000 │ │ │ │ andeq r0, r0, pc │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [pc, #64] @ 6412c <__cxa_atexit@plt+0x55f78> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -87991,15 +87991,15 @@ │ │ │ │ str r0, [r5, #44] @ 0x2c │ │ │ │ str r7, [r5, #16] │ │ │ │ str r2, [r5, #20] │ │ │ │ str r1, [r5, #24] │ │ │ │ str r8, [r5] │ │ │ │ str lr, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ rsbseq r6, sp, #244, 14 @ 0x3d00000 │ │ │ │ rsbseq r6, sp, #220, 20 @ 0xdc000 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -88021,15 +88021,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #4]! │ │ │ │ ldr r9, [pc, #36] @ 641b8 <__cxa_atexit@plt+0x56004> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ rsbseq r6, sp, #180, 14 @ 0x2d00000 │ │ │ │ rsbseq r6, sp, #84, 20 @ 0x54000 │ │ │ │ @@ -88065,15 +88065,15 @@ │ │ │ │ ldr r2, [r5, #4]! │ │ │ │ ldr r9, [pc, #256] @ 64340 <__cxa_atexit@plt+0x5618c> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r6, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r6, r3 │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ ldr r1, [pc, #196] @ 64320 <__cxa_atexit@plt+0x5616c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [pc, #192] @ 64324 <__cxa_atexit@plt+0x56170> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r3, #4]! │ │ │ │ ldr r7, [pc, #184] @ 64328 <__cxa_atexit@plt+0x56174> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -88107,29 +88107,29 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #4]! │ │ │ │ str sl, [r5, #12] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r8, [r5, #16] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - addseq r6, r9, #228, 6 @ 0x90000003 │ │ │ │ - addseq r6, r9, #100, 6 @ 0x90000001 │ │ │ │ - addseq r6, r9, #164, 10 @ 0x29000000 │ │ │ │ - addseq r6, r9, #188, 8 @ 0xbc000000 │ │ │ │ + addseq r6, r9, #4, 8 @ 0x4000000 │ │ │ │ + addseq r6, r9, #132, 6 @ 0x10000002 │ │ │ │ + addseq r6, r9, #196, 10 @ 0x31000000 │ │ │ │ + addseq r6, r9, #220, 8 @ 0xdc000000 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ rsbseq r6, sp, #104, 12 @ 0x6800000 │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ rsbseq r6, sp, #8, 14 @ 0x200000 │ │ │ │ rsbseq r6, sp, #204, 16 @ 0xcc0000 │ │ │ │ andeq r0, r0, lr, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -88142,18 +88142,18 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ str r2, [r5, #8] │ │ │ │ str r7, [r5, #12] │ │ │ │ str r1, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ rsbseq r6, sp, #240, 10 @ 0x3c000000 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r6, r9, #108, 4 @ 0xc0000006 │ │ │ │ + addseq r6, r9, #140, 4 @ 0xc0000008 │ │ │ │ rsbseq r6, sp, #108, 16 @ 0x6c0000 │ │ │ │ andeq r0, r0, pc │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 643e8 <__cxa_atexit@plt+0x56234> │ │ │ │ ldr r3, [pc, #160] @ 64454 <__cxa_atexit@plt+0x562a0> │ │ │ │ @@ -88173,15 +88173,15 @@ │ │ │ │ b 64508 <__cxa_atexit@plt+0x56354> │ │ │ │ ldr r3, [pc, #108] @ 6445c <__cxa_atexit@plt+0x562a8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #104] @ 64460 <__cxa_atexit@plt+0x562ac> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr lr, [pc, #80] @ 64464 <__cxa_atexit@plt+0x562b0> │ │ │ │ add lr, pc, lr │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r9, [pc, #72] @ 64468 <__cxa_atexit@plt+0x562b4> │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -88193,15 +88193,15 @@ │ │ │ │ ldr r0, [r5, #36] @ 0x24 │ │ │ │ str r3, [r5, #32] │ │ │ │ str r2, [r5, #36] @ 0x24 │ │ │ │ str r0, [r5, #40] @ 0x28 │ │ │ │ str lr, [r5] │ │ │ │ stmib r5, {r1, sl, ip} │ │ │ │ str r8, [r5, #16] │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ andeq r0, r0, r0, asr r5 │ │ │ │ rsbseq r6, sp, #100, 10 @ 0x19000000 │ │ │ │ andeq r0, r0, r8, lsl r2 │ │ │ │ rsbseq r6, sp, #60, 10 @ 0xf000000 │ │ │ │ rsbseq r6, sp, #148, 14 @ 0x2500000 │ │ │ │ @@ -88230,15 +88230,15 @@ │ │ │ │ ldr r0, [r5, #36] @ 0x24 │ │ │ │ str r3, [r5, #32] │ │ │ │ str r2, [r5, #36] @ 0x24 │ │ │ │ str r0, [r5, #40] @ 0x28 │ │ │ │ str lr, [r5] │ │ │ │ stmib r5, {r1, sl, ip} │ │ │ │ str r8, [r5, #16] │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ rsbseq r6, sp, #168, 8 @ 0xa8000000 │ │ │ │ rsbseq r6, sp, #4, 14 @ 0x100000 │ │ │ │ andeq r4, r1, pc │ │ │ │ @@ -88259,15 +88259,15 @@ │ │ │ │ ldr r0, [r5, #36] @ 0x24 │ │ │ │ str r3, [r5, #32] │ │ │ │ str r2, [r5, #36] @ 0x24 │ │ │ │ str r0, [r5, #40] @ 0x28 │ │ │ │ str lr, [r5] │ │ │ │ stmib r5, {r1, sl, ip} │ │ │ │ str r8, [r5, #16] │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #44 @ 0x2c │ │ │ │ cmp r2, r3 │ │ │ │ bcc 645f8 <__cxa_atexit@plt+0x56444> │ │ │ │ ldr r8, [pc, #148] @ 64608 <__cxa_atexit@plt+0x56454> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [pc, #144] @ 6460c <__cxa_atexit@plt+0x56458> │ │ │ │ @@ -88302,20 +88302,20 @@ │ │ │ │ b 64c58 <__cxa_atexit@plt+0x56aa4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r0, ror #13 │ │ │ │ - addseq r6, r9, #204 @ 0xcc │ │ │ │ - addseq r6, r9, #180, 2 @ 0x2d │ │ │ │ - addseq r6, r9, #44 @ 0x2c │ │ │ │ - addseq r6, r9, #108, 4 @ 0xc0000006 │ │ │ │ + addseq r6, r9, #236 @ 0xec │ │ │ │ + addseq r6, r9, #212, 2 @ 0x35 │ │ │ │ + addseq r6, r9, #76 @ 0x4c │ │ │ │ + addseq r6, r9, #140, 4 @ 0xc0000008 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ rsbseq r6, sp, #52, 8 @ 0x34000000 │ │ │ │ rsbseq r6, sp, #204, 10 @ 0x33000000 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ @@ -88390,20 +88390,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, sl │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r4, lsl #11 │ │ │ │ - addseq r5, r9, #112, 30 @ 0x1c0 │ │ │ │ - addseq r6, r9, #92 @ 0x5c │ │ │ │ - addseq r5, r9, #232, 28 @ 0xe80 │ │ │ │ - addseq r6, r9, #40, 2 │ │ │ │ + addseq r5, r9, #144, 30 @ 0x240 │ │ │ │ + addseq r6, r9, #124 @ 0x7c │ │ │ │ + addseq r5, r9, #8, 30 │ │ │ │ + addseq r6, r9, #72, 2 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ rsbseq r6, sp, #100, 8 @ 0x64000000 │ │ │ │ andeq r0, r1, sp, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 647b8 <__cxa_atexit@plt+0x56604> │ │ │ │ @@ -88498,23 +88498,23 @@ │ │ │ │ beq 64900 <__cxa_atexit@plt+0x5674c> │ │ │ │ b 64c58 <__cxa_atexit@plt+0x56aa4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r5, r9, #84, 28 @ 0x540 │ │ │ │ - addseq r5, r9, #140, 26 @ 0x2300 │ │ │ │ - addseq r5, r9, #228, 28 @ 0xe40 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r5, r9, #116, 28 @ 0x740 │ │ │ │ + addseq r5, r9, #172, 26 @ 0x2b00 │ │ │ │ + addseq r5, r9, #4, 30 │ │ │ │ andeq r0, r0, r0, ror r3 │ │ │ │ - addseq r5, r9, #56, 26 @ 0xe00 │ │ │ │ - addseq r5, r9, #72, 30 @ 0x120 │ │ │ │ - addseq r5, r9, #144, 28 @ 0x900 │ │ │ │ - addseq r5, r9, #116, 26 @ 0x1d00 │ │ │ │ + addseq r5, r9, #88, 26 @ 0x1600 │ │ │ │ + addseq r5, r9, #104, 30 @ 0x1a0 │ │ │ │ + addseq r5, r9, #176, 28 @ 0xb00 │ │ │ │ + addseq r5, r9, #148, 26 @ 0x2500 │ │ │ │ rsbseq r6, sp, #184, 4 @ 0x8000000b │ │ │ │ andeq r4, r1, pc │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 6496c <__cxa_atexit@plt+0x567b8> │ │ │ │ ldr r3, [pc, #60] @ 64994 <__cxa_atexit@plt+0x567e0> │ │ │ │ @@ -88588,20 +88588,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r0, ror r2 │ │ │ │ - addseq r5, r9, #92, 24 @ 0x5c00 │ │ │ │ - addseq r5, r9, #68, 26 @ 0x1100 │ │ │ │ - addseq r5, r9, #188, 22 @ 0x2f000 │ │ │ │ - addseq r5, r9, #252, 26 @ 0x3f00 │ │ │ │ + addseq r5, r9, #124, 24 @ 0x7c00 │ │ │ │ + addseq r5, r9, #100, 26 @ 0x1900 │ │ │ │ + addseq r5, r9, #220, 22 @ 0x37000 │ │ │ │ + addseq r5, r9, #28, 28 @ 0x1c0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ rsbseq r6, sp, #76, 2 │ │ │ │ andeq r4, r5, pc, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 64ad0 <__cxa_atexit@plt+0x5691c> │ │ │ │ @@ -88696,23 +88696,23 @@ │ │ │ │ beq 64c18 <__cxa_atexit@plt+0x56a64> │ │ │ │ b 64c58 <__cxa_atexit@plt+0x56aa4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r5, r9, #60, 22 @ 0xf000 │ │ │ │ - addseq r5, r9, #116, 20 @ 0x74000 │ │ │ │ - addseq r5, r9, #204, 22 @ 0x33000 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - addseq r5, r9, #32, 20 @ 0x20000 │ │ │ │ - addseq r5, r9, #48, 24 @ 0x3000 │ │ │ │ - addseq r5, r9, #120, 22 @ 0x1e000 │ │ │ │ - addseq r5, r9, #92, 20 @ 0x5c000 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r5, r9, #92, 22 @ 0x17000 │ │ │ │ + addseq r5, r9, #148, 20 @ 0x94000 │ │ │ │ + addseq r5, r9, #236, 22 @ 0x3b000 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + addseq r5, r9, #64, 20 @ 0x40000 │ │ │ │ + addseq r5, r9, #80, 24 @ 0x5000 │ │ │ │ + addseq r5, r9, #152, 22 @ 0x26000 │ │ │ │ + addseq r5, r9, #124, 20 @ 0x7c000 │ │ │ │ andeq r2, r0, r9, lsl #30 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r5, #32] │ │ │ │ and r3, r2, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 64d14 <__cxa_atexit@plt+0x56b60> │ │ │ │ @@ -88760,19 +88760,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ bx r0 │ │ │ │ mov r7, #76 @ 0x4c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xffffe66c │ │ │ │ @ instruction: 0xffffe844 │ │ │ │ - addseq r5, r9, #108, 20 @ 0x6c000 │ │ │ │ - addseq r5, r9, #80, 18 @ 0x140000 │ │ │ │ + addseq r5, r9, #140, 20 @ 0x8c000 │ │ │ │ + addseq r5, r9, #112, 18 @ 0x1c0000 │ │ │ │ rsbseq r6, sp, #136 @ 0x88 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #92 @ 0x5c │ │ │ │ cmp fp, r3 │ │ │ │ bhi 64f28 <__cxa_atexit@plt+0x56d74> │ │ │ │ ldr r9, [r7, #40] @ 0x28 │ │ │ │ @@ -88896,28 +88896,28 @@ │ │ │ │ ldr r7, [pc, #28] @ 64f54 <__cxa_atexit@plt+0x56da0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-28]! @ 0xffffffe4 │ │ │ │ mov r6, #116 @ 0x74 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r5, r9, #72, 16 @ 0x480000 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r5, r9, #104, 16 @ 0x680000 │ │ │ │ muleq r0, r0, r2 │ │ │ │ rsbseq r5, sp, #8, 20 @ 0x8000 │ │ │ │ @ instruction: 0xffff5fa0 │ │ │ │ rsbseq r5, sp, #152, 20 @ 0x98000 │ │ │ │ - addseq r5, r9, #244, 14 @ 0x3d00000 │ │ │ │ - addseq r5, r9, #108, 14 @ 0x1b00000 │ │ │ │ - addseq r5, r9, #208, 16 @ 0xd00000 │ │ │ │ - addseq r5, r9, #152, 14 @ 0x2600000 │ │ │ │ + addseq r5, r9, #20, 16 @ 0x140000 │ │ │ │ + addseq r5, r9, #140, 14 @ 0x2300000 │ │ │ │ + addseq r5, r9, #240, 16 @ 0xf00000 │ │ │ │ + addseq r5, r9, #184, 14 @ 0x2e00000 │ │ │ │ @ instruction: 0xffff6088 │ │ │ │ - addseq r5, r9, #104, 16 @ 0x680000 │ │ │ │ + addseq r5, r9, #136, 16 @ 0x880000 │ │ │ │ @ instruction: 0xffff5d84 │ │ │ │ - addseq r5, r9, #184, 12 @ 0xb800000 │ │ │ │ + addseq r5, r9, #216, 12 @ 0xd800000 │ │ │ │ mov fp, r7 │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #252 @ 0xfc │ │ │ │ cmp r3, r6 │ │ │ │ bcc 65160 <__cxa_atexit@plt+0x56fac> │ │ │ │ ldr lr, [pc, #472] @ 6517c <__cxa_atexit@plt+0x56fc8> │ │ │ │ @@ -89035,24 +89035,24 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #56] @ 651a0 <__cxa_atexit@plt+0x56fec> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r3, #252 @ 0xfc │ │ │ │ ldr r7, [r5, #80] @ 0x50 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xffff7860 │ │ │ │ @ instruction: 0xffff76c8 │ │ │ │ @ instruction: 0xffff6284 │ │ │ │ @ instruction: 0xffff758c │ │ │ │ @ instruction: 0xffff6608 │ │ │ │ @ instruction: 0xffffc168 │ │ │ │ - addseq r5, r9, #156, 10 @ 0x27000000 │ │ │ │ + addseq r5, r9, #188, 10 @ 0x2f000000 │ │ │ │ @ instruction: 0xffffe638 │ │ │ │ - addseq r5, r9, #0, 10 │ │ │ │ + addseq r5, r9, #32, 10 @ 0x8000000 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ rsbseq r5, sp, #0, 24 │ │ │ │ tsteq r0, r4, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #80] @ 0x50 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ @@ -89134,23 +89134,23 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, #116 @ 0x74 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r8 │ │ │ │ mov fp, r9 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ rsbseq r5, sp, #88, 12 @ 0x5800000 │ │ │ │ rsbseq r5, sp, #240, 12 @ 0xf000000 │ │ │ │ - addseq r5, r9, #76, 8 @ 0x4c000000 │ │ │ │ - addseq r5, r9, #180, 6 @ 0xd0000002 │ │ │ │ - addseq r5, r9, #184, 6 @ 0xe0000002 │ │ │ │ - addseq r5, r9, #28, 10 @ 0x7000000 │ │ │ │ - addseq r5, r9, #244, 8 @ 0xf4000000 │ │ │ │ + addseq r5, r9, #108, 8 @ 0x6c000000 │ │ │ │ + addseq r5, r9, #212, 6 @ 0x50000003 │ │ │ │ addseq r5, r9, #216, 6 @ 0x60000003 │ │ │ │ + addseq r5, r9, #60, 10 @ 0xf000000 │ │ │ │ + addseq r5, r9, #20, 10 @ 0x5000000 │ │ │ │ + addseq r5, r9, #248, 6 @ 0xe0000003 │ │ │ │ @ instruction: 0xffff5a08 │ │ │ │ @ instruction: 0xffff5b58 │ │ │ │ @ instruction: 0xffff5ca8 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -89182,15 +89182,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - addseq r5, r9, #72, 4 @ 0x80000004 │ │ │ │ + addseq r5, r9, #104, 4 @ 0x80000006 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r7, r7, #3 │ │ │ │ vldr d0, [r7] │ │ │ │ ldr r3, [pc, #32] @ 65404 <__cxa_atexit@plt+0x57250> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -89228,20 +89228,20 @@ │ │ │ │ str r7, [r3, #4] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ vstr d0, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r0 │ │ │ │ eorsgt r0, r9, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ eorsmi r0, r9, r0 │ │ │ │ - addseq r5, r9, #172, 2 @ 0x2b │ │ │ │ + addseq r5, r9, #204, 2 @ 0x33 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 654e0 <__cxa_atexit@plt+0x5732c> │ │ │ │ ldr r2, [pc, #56] @ 654e8 <__cxa_atexit@plt+0x57334> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -89256,15 +89256,15 @@ │ │ │ │ b 654f8 <__cxa_atexit@plt+0x57344> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - addseq r5, r9, #244 @ 0xf4 │ │ │ │ + addseq r5, r9, #20, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #208] @ 655d0 <__cxa_atexit@plt+0x5741c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r2, [r5] │ │ │ │ tst r3, #3 │ │ │ │ @@ -89312,21 +89312,21 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ andeq r0, r0, ip, lsr #3 │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ - addseq r5, r9, #196, 4 @ 0x4000000c │ │ │ │ - addseq r5, r9, #172, 4 @ 0xc000000a │ │ │ │ - addseq r5, r9, #164 @ 0xa4 │ │ │ │ + addseq r5, r9, #228, 4 @ 0x4000000e │ │ │ │ + addseq r5, r9, #204, 4 @ 0xc000000c │ │ │ │ + addseq r5, r9, #196 @ 0xc4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #11] │ │ │ │ ldr r1, [pc, #176] @ 656b4 <__cxa_atexit@plt+0x57500> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -89369,20 +89369,20 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ @ instruction: 0xfffffd0c │ │ │ │ + addseq r5, r9, #0, 4 │ │ │ │ addseq r5, r9, #224, 2 @ 0x38 │ │ │ │ - addseq r5, r9, #192, 2 @ 0x30 │ │ │ │ - addseq r4, r9, #184, 30 @ 0x2e0 │ │ │ │ + addseq r4, r9, #216, 30 @ 0x360 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 65740 <__cxa_atexit@plt+0x5758c> │ │ │ │ @@ -89407,19 +89407,19 @@ │ │ │ │ str lr, [r3, #24] │ │ │ │ str r7, [r3, #28] │ │ │ │ str r2, [r3, #32] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffffc50 │ │ │ │ - addseq r5, r9, #20, 2 │ │ │ │ - addseq r5, r9, #8, 2 │ │ │ │ - addseq r4, r9, #0, 30 │ │ │ │ + addseq r5, r9, #52, 2 │ │ │ │ + addseq r5, r9, #40, 2 │ │ │ │ + addseq r4, r9, #32, 30 @ 0x80 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #80 @ 0x50 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 657ec <__cxa_atexit@plt+0x57638> │ │ │ │ ldr lr, [pc, #124] @ 657f4 <__cxa_atexit@plt+0x57640> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -89451,15 +89451,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - addseq r4, r9, #28, 28 @ 0x1c0 │ │ │ │ + addseq r4, r9, #60, 28 @ 0x3c0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #28] @ 65838 <__cxa_atexit@plt+0x57684> │ │ │ │ @@ -89622,20 +89622,20 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ - addseq r4, r9, #4, 28 @ 0x40 │ │ │ │ - addseq r4, r9, #32, 26 @ 0x800 │ │ │ │ + addseq r4, r9, #36, 28 @ 0x240 │ │ │ │ + addseq r4, r9, #64, 26 @ 0x1000 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, sl, lsl #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ @@ -89728,17 +89728,17 @@ │ │ │ │ beq 65c38 <__cxa_atexit@plt+0x57a84> │ │ │ │ b 65c60 <__cxa_atexit@plt+0x57aac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r4, r9, #132, 22 @ 0x21000 │ │ │ │ + addseq r4, r9, #164, 22 @ 0x29000 │ │ │ │ strdeq r8, [r1], -r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 65d2c <__cxa_atexit@plt+0x57b78> │ │ │ │ vldr d0, [r5, #4] │ │ │ │ @@ -89787,18 +89787,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - addseq r4, r9, #200, 20 @ 0xc8000 │ │ │ │ + addseq r4, r9, #232, 20 @ 0xe8000 │ │ │ │ andeq fp, r0, lr, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 65d80 <__cxa_atexit@plt+0x57bcc> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ vldr d0, [r7] │ │ │ │ str r3, [r5, #8]! │ │ │ │ @@ -89848,17 +89848,17 @@ │ │ │ │ beq 65e18 <__cxa_atexit@plt+0x57c64> │ │ │ │ b 65e40 <__cxa_atexit@plt+0x57c8c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r4, r9, #164, 18 @ 0x290000 │ │ │ │ + addseq r4, r9, #196, 18 @ 0x310000 │ │ │ │ andeq r5, r0, sp, ror #16 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 65ef0 <__cxa_atexit@plt+0x57d3c> │ │ │ │ vldr d0, [r5, #4] │ │ │ │ @@ -89900,18 +89900,18 @@ │ │ │ │ beq 65ee8 <__cxa_atexit@plt+0x57d34> │ │ │ │ b 65f44 <__cxa_atexit@plt+0x57d90> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - addseq r4, r9, #232, 16 @ 0xe80000 │ │ │ │ + addseq r4, r9, #8, 18 @ 0x20000 │ │ │ │ andeq r3, r0, fp, lsl #12 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 65f38 <__cxa_atexit@plt+0x57d84> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #23] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -89955,17 +89955,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - addseq r4, r9, #216, 14 @ 0x3600000 │ │ │ │ + addseq r4, r9, #248, 14 @ 0x3e00000 │ │ │ │ andeq r7, r0, fp, lsl #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #0 │ │ │ │ beq 66004 <__cxa_atexit@plt+0x57e50> │ │ │ │ ldr r0, [r5, #48]! @ 0x30 │ │ │ │ ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ @@ -90012,21 +90012,21 @@ │ │ │ │ ldr r0, [r5, #48]! @ 0x30 │ │ │ │ sub r7, r3, #19 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - addseq r4, r9, #180, 14 @ 0x2d00000 │ │ │ │ - addseq r4, r9, #172, 14 @ 0x2b00000 │ │ │ │ - addseq r4, r9, #220, 12 @ 0xdc00000 │ │ │ │ - addseq r4, r9, #224, 14 @ 0x3800000 │ │ │ │ - addseq r4, r9, #100, 14 @ 0x1900000 │ │ │ │ + addseq r4, r9, #212, 14 @ 0x3500000 │ │ │ │ + addseq r4, r9, #204, 14 @ 0x3300000 │ │ │ │ + addseq r4, r9, #252, 12 @ 0xfc00000 │ │ │ │ + addseq r4, r9, #0, 16 │ │ │ │ + addseq r4, r9, #132, 14 @ 0x2100000 │ │ │ │ andeq pc, r0, fp, lsl #30 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldmib r5, {r0, lr} │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -90059,20 +90059,20 @@ │ │ │ │ str r8, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ ldr r0, [r5, #48]! @ 0x30 │ │ │ │ sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r4, r9, #240, 12 @ 0xf000000 │ │ │ │ - addseq r4, r9, #232, 12 @ 0xe800000 │ │ │ │ - addseq r4, r9, #24, 12 @ 0x1800000 │ │ │ │ - addseq r4, r9, #20, 14 @ 0x500000 │ │ │ │ - addseq r4, r9, #152, 12 @ 0x9800000 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r4, r9, #16, 14 @ 0x400000 │ │ │ │ + addseq r4, r9, #8, 14 @ 0x200000 │ │ │ │ + addseq r4, r9, #56, 12 @ 0x3800000 │ │ │ │ + addseq r4, r9, #52, 14 @ 0xd00000 │ │ │ │ + addseq r4, r9, #184, 12 @ 0xb800000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ ldr r2, [pc, #120] @ 66220 <__cxa_atexit@plt+0x5806c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr lr, [pc, #116] @ 66224 <__cxa_atexit@plt+0x58070> │ │ │ │ @@ -90138,15 +90138,15 @@ │ │ │ │ cmp r3, r6 │ │ │ │ bcc 662b8 <__cxa_atexit@plt+0x58104> │ │ │ │ ldr r3, [pc, #40] @ 662d0 <__cxa_atexit@plt+0x5811c> │ │ │ │ add r3, pc, r3 │ │ │ │ stmib r7, {r3, r8} │ │ │ │ sub r8, r6, #3 │ │ │ │ mov r7, r9 │ │ │ │ - b 3efa80 <__cxa_atexit@plt+0x3e18cc> │ │ │ │ + b 3c1eac <__cxa_atexit@plt+0x3b3cf8> │ │ │ │ ldr r7, [pc, #20] @ 662d4 <__cxa_atexit@plt+0x58120> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff396c │ │ │ │ @@ -90184,18 +90184,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - addseq r4, r9, #180, 4 @ 0x4000000b │ │ │ │ - addseq r4, r9, #92, 6 @ 0x70000001 │ │ │ │ + addseq r4, r9, #212, 4 @ 0x4000000d │ │ │ │ + addseq r4, r9, #124, 6 @ 0xf0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 663b8 <__cxa_atexit@plt+0x58204> │ │ │ │ @@ -90205,16 +90205,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r4, r9, #232, 4 @ 0x8000000e │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r4, r9, #8, 6 @ 0x20000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 66478 <__cxa_atexit@plt+0x582c4> │ │ │ │ ldr r3, [pc, #152] @ 66480 <__cxa_atexit@plt+0x582cc> │ │ │ │ @@ -90243,15 +90243,15 @@ │ │ │ │ ldr r2, [pc, #68] @ 66488 <__cxa_atexit@plt+0x582d4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ ldr r8, [r7, #15] │ │ │ │ str r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -90281,29 +90281,29 @@ │ │ │ │ ldr r2, [pc, #40] @ 66504 <__cxa_atexit@plt+0x58350> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r7, #15] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 6652c <__cxa_atexit@plt+0x58378> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #24] │ │ │ │ ldr r8, [r7, #15] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #24] │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 665a8 <__cxa_atexit@plt+0x583f4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -90333,17 +90333,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - addseq r4, r9, #240, 2 @ 0x3c │ │ │ │ + addseq r4, r9, #16, 4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, #0 │ │ │ │ ldr sl, [pc, #188] @ 666a4 <__cxa_atexit@plt+0x584f0> │ │ │ │ add sl, pc, sl │ │ │ │ @@ -90389,18 +90389,18 @@ │ │ │ │ add r6, r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ sub r5, r5, #12 │ │ │ │ mov r6, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - addseq r4, r9, #124, 2 │ │ │ │ + addseq r4, r9, #156, 2 @ 0x27 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 66708 <__cxa_atexit@plt+0x58554> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ @@ -90421,17 +90421,17 @@ │ │ │ │ b 665d8 <__cxa_atexit@plt+0x58424> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - addseq r4, r9, #136 @ 0x88 │ │ │ │ + addseq r4, r9, #168 @ 0xa8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6676c <__cxa_atexit@plt+0x585b8> │ │ │ │ @@ -90439,18 +90439,18 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ add r5, r5, #8 │ │ │ │ sub r8, r6, #3 │ │ │ │ mov r9, r7 │ │ │ │ - b 3efa80 <__cxa_atexit@plt+0x3e18cc> │ │ │ │ + b 3c1eac <__cxa_atexit@plt+0x3b3cf8> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffffc80 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ ldr r2, [pc, #120] @ 6680c <__cxa_atexit@plt+0x58658> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -90517,15 +90517,15 @@ │ │ │ │ cmp r3, r6 │ │ │ │ bcc 668a4 <__cxa_atexit@plt+0x586f0> │ │ │ │ ldr r3, [pc, #40] @ 668bc <__cxa_atexit@plt+0x58708> │ │ │ │ add r3, pc, r3 │ │ │ │ stmib r7, {r3, r8} │ │ │ │ sub r8, r6, #3 │ │ │ │ mov r7, r9 │ │ │ │ - b 3efa80 <__cxa_atexit@plt+0x3e18cc> │ │ │ │ + b 3c1eac <__cxa_atexit@plt+0x3b3cf8> │ │ │ │ ldr r7, [pc, #20] @ 668c0 <__cxa_atexit@plt+0x5870c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff3380 │ │ │ │ @@ -90563,18 +90563,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - addseq r3, r9, #200, 24 @ 0xc800 │ │ │ │ - addseq r3, r9, #112, 26 @ 0x1c00 │ │ │ │ + addseq r3, r9, #232, 24 @ 0xe800 │ │ │ │ + addseq r3, r9, #144, 26 @ 0x2400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 669a4 <__cxa_atexit@plt+0x587f0> │ │ │ │ @@ -90584,16 +90584,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r7, #1 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r3, r9, #252, 24 @ 0xfc00 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r3, r9, #28, 26 @ 0x700 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 66a64 <__cxa_atexit@plt+0x588b0> │ │ │ │ ldr r3, [pc, #152] @ 66a6c <__cxa_atexit@plt+0x588b8> │ │ │ │ @@ -90622,15 +90622,15 @@ │ │ │ │ ldr r2, [pc, #68] @ 66a74 <__cxa_atexit@plt+0x588c0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ ldr r8, [r7, #15] │ │ │ │ str r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -90660,29 +90660,29 @@ │ │ │ │ ldr r2, [pc, #40] @ 66af0 <__cxa_atexit@plt+0x5893c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r7, #15] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 66b18 <__cxa_atexit@plt+0x58964> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #24] │ │ │ │ ldr r8, [r7, #15] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #24] │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 66b94 <__cxa_atexit@plt+0x589e0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -90712,17 +90712,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - addseq r3, r9, #4, 24 @ 0x400 │ │ │ │ + addseq r3, r9, #36, 24 @ 0x2400 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #32 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 66c34 <__cxa_atexit@plt+0x58a80> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ @@ -90749,15 +90749,15 @@ │ │ │ │ b 66c50 <__cxa_atexit@plt+0x58a9c> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - addseq r3, r9, #200, 18 @ 0x320000 │ │ │ │ + addseq r3, r9, #232, 18 @ 0x3a0000 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #20] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 66c9c <__cxa_atexit@plt+0x58ae8> │ │ │ │ @@ -90771,15 +90771,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ str r1, [r5] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ sub r8, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa80 <__cxa_atexit@plt+0x3e18cc> │ │ │ │ + b 3c1eac <__cxa_atexit@plt+0x3b3cf8> │ │ │ │ ldr r7, [pc, #76] @ 66cf0 <__cxa_atexit@plt+0x58b3c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r9, #3 │ │ │ │ beq 66ccc <__cxa_atexit@plt+0x58b18> │ │ │ │ ldr r3, [pc, #60] @ 66cf4 <__cxa_atexit@plt+0x58b40> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -90792,15 +90792,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ muleq r0, r8, r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ @@ -90855,15 +90855,15 @@ │ │ │ │ ldr r3, [r8, #6] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r7, [pc, #76] @ 66e2c <__cxa_atexit@plt+0x58c78> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ mov r7, sl │ │ │ │ - b 3efc38 <__cxa_atexit@plt+0x3e1a84> │ │ │ │ + b 3c2064 <__cxa_atexit@plt+0x3b3eb0> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ b 66ed0 <__cxa_atexit@plt+0x58d1c> │ │ │ │ @@ -90872,15 +90872,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ @ instruction: 0xffff28d8 │ │ │ │ - addseq r3, r9, #48, 20 @ 0x30000 │ │ │ │ + addseq r3, r9, #80, 20 @ 0x50000 │ │ │ │ rsbseq r3, sp, #12, 24 @ 0xc00 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #112] @ 66eb8 <__cxa_atexit@plt+0x58d04> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ @@ -90899,25 +90899,25 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r2, [r5, #-4] │ │ │ │ ldr r5, [pc, #52] @ 66ec0 <__cxa_atexit@plt+0x58d0c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ - b 3efc38 <__cxa_atexit@plt+0x3e1a84> │ │ │ │ + b 3c2064 <__cxa_atexit@plt+0x3b3eb0> │ │ │ │ mov r7, sl │ │ │ │ b 66ed0 <__cxa_atexit@plt+0x58d1c> │ │ │ │ ldr r7, [pc, #24] @ 66ec4 <__cxa_atexit@plt+0x58d10> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @ instruction: 0xffff282c │ │ │ │ - addseq r3, r9, #132, 18 @ 0x210000 │ │ │ │ + addseq r3, r9, #164, 18 @ 0x290000 │ │ │ │ rsbseq r3, sp, #112, 22 @ 0x1c000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -90957,15 +90957,15 @@ │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r4, lsl #4 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @ instruction: 0xfffff258 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ @@ -90998,22 +90998,22 @@ │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ b 665d8 <__cxa_atexit@plt+0x58424> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ ldr r6, [pc, #20] @ 67044 <__cxa_atexit@plt+0x58e90> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @ instruction: 0xfffff5d8 │ │ │ │ @ instruction: 0xfffff7c0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -91030,15 +91030,15 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ b 665d8 <__cxa_atexit@plt+0x58424> │ │ │ │ ldr r3, [pc, #20] @ 670ac <__cxa_atexit@plt+0x58ef8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffff558 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -91053,15 +91053,15 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ b 665d8 <__cxa_atexit@plt+0x58424> │ │ │ │ ldr r3, [pc, #20] @ 67108 <__cxa_atexit@plt+0x58f54> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffff4fc │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r3, r8, #3 │ │ │ │ @@ -91080,15 +91080,15 @@ │ │ │ │ b 6619c <__cxa_atexit@plt+0x57fe8> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffff058 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ sub lr, r5, #44 @ 0x2c │ │ │ │ cmp fp, lr │ │ │ │ bhi 6729c <__cxa_atexit@plt+0x590e8> │ │ │ │ @@ -91163,20 +91163,20 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #68 @ 0x44 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r5, lr │ │ │ │ mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - addseq r3, r9, #4, 8 @ 0x4000000 │ │ │ │ + addseq r3, r9, #36, 8 @ 0x24000000 │ │ │ │ @ instruction: 0xffffe554 │ │ │ │ @ instruction: 0xfffff970 │ │ │ │ - addseq r3, r9, #16, 10 @ 0x4000000 │ │ │ │ + addseq r3, r9, #48, 10 @ 0xc000000 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 67370 <__cxa_atexit@plt+0x591bc> │ │ │ │ @@ -91211,18 +91211,18 @@ │ │ │ │ str ip, [r3, #56] @ 0x38 │ │ │ │ str r1, [r3, #60] @ 0x3c │ │ │ │ str r3, [r3, #64] @ 0x40 │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xffffe46c │ │ │ │ @ instruction: 0xfffff88c │ │ │ │ - addseq r3, r9, #44, 8 @ 0x2c000000 │ │ │ │ + addseq r3, r9, #76, 8 @ 0x4c000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 673f4 <__cxa_atexit@plt+0x59240> │ │ │ │ ldr r8, [r3, #8] │ │ │ │ @@ -91248,15 +91248,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - addseq r3, r9, #4, 4 @ 0x40000000 │ │ │ │ + addseq r3, r9, #36, 4 @ 0x40000002 │ │ │ │ andeq r0, r0, ip, ror r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 67480 <__cxa_atexit@plt+0x592cc> │ │ │ │ @@ -91283,15 +91283,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - addseq r3, r9, #120, 2 │ │ │ │ + addseq r3, r9, #152, 2 @ 0x26 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 6750c <__cxa_atexit@plt+0x59358> │ │ │ │ @@ -91318,15 +91318,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - addseq r3, r9, #236 @ 0xec │ │ │ │ + addseq r3, r9, #12, 2 │ │ │ │ andeq r0, r0, r4, ror #6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 67598 <__cxa_atexit@plt+0x593e4> │ │ │ │ @@ -91353,15 +91353,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - addseq r3, r9, #96 @ 0x60 │ │ │ │ + addseq r3, r9, #128 @ 0x80 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 67624 <__cxa_atexit@plt+0x59470> │ │ │ │ @@ -91388,15 +91388,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - addseq r2, r9, #212, 30 @ 0x350 │ │ │ │ + addseq r2, r9, #244, 30 @ 0x3d0 │ │ │ │ andeq r0, r0, ip, asr #4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 676b0 <__cxa_atexit@plt+0x594fc> │ │ │ │ @@ -91423,15 +91423,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - addseq r2, r9, #72, 30 @ 0x120 │ │ │ │ + addseq r2, r9, #104, 30 @ 0x1a0 │ │ │ │ andeq r0, r0, r0, asr #3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 6773c <__cxa_atexit@plt+0x59588> │ │ │ │ @@ -91458,15 +91458,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - addseq r2, r9, #188, 28 @ 0xbc0 │ │ │ │ + addseq r2, r9, #220, 28 @ 0xdc0 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 677c8 <__cxa_atexit@plt+0x59614> │ │ │ │ @@ -91493,15 +91493,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - addseq r2, r9, #48, 28 @ 0x300 │ │ │ │ + addseq r2, r9, #80, 28 @ 0x500 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #92 @ 0x5c │ │ │ │ cmp fp, r3 │ │ │ │ bhi 67834 <__cxa_atexit@plt+0x59680> │ │ │ │ @@ -91572,15 +91572,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ - addseq r2, r9, #240, 24 @ 0xf000 │ │ │ │ + addseq r2, r9, #16, 26 @ 0x400 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ ldr r1, [r3, #11] │ │ │ │ ldr r3, [r3, #15] │ │ │ │ @@ -91760,18 +91760,18 @@ │ │ │ │ beq 67bf8 <__cxa_atexit@plt+0x59a44> │ │ │ │ b 67c24 <__cxa_atexit@plt+0x59a70> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0xfffffbc4 │ │ │ │ - addseq r2, r9, #4, 20 @ 0x4000 │ │ │ │ + addseq r2, r9, #36, 20 @ 0x24000 │ │ │ │ @ instruction: 0x001617f6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 67d04 <__cxa_atexit@plt+0x59b50> │ │ │ │ vldr d0, [r5, #16] │ │ │ │ @@ -91825,20 +91825,20 @@ │ │ │ │ beq 67cfc <__cxa_atexit@plt+0x59b48> │ │ │ │ b 67dd0 <__cxa_atexit@plt+0x59c1c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ @ instruction: 0xfffffa78 │ │ │ │ - addseq r2, r9, #68, 18 @ 0x110000 │ │ │ │ + addseq r2, r9, #100, 18 @ 0x190000 │ │ │ │ ldrsheq r1, [r6], #-118 @ 0xffffff8a │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r7, r7, #3 │ │ │ │ vldr d0, [r7] │ │ │ │ ldr r3, [pc, #68] @ 67d84 <__cxa_atexit@plt+0x59bd0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #28] │ │ │ │ @@ -91914,18 +91914,18 @@ │ │ │ │ beq 67e60 <__cxa_atexit@plt+0x59cac> │ │ │ │ b 67e8c <__cxa_atexit@plt+0x59cd8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @ instruction: 0xfffff840 │ │ │ │ - addseq r2, r9, #152, 14 @ 0x2600000 │ │ │ │ + addseq r2, r9, #184, 14 @ 0x2e00000 │ │ │ │ ldrshteq r3, [r6], #-246 @ 0xffffff0a │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 67f24 <__cxa_atexit@plt+0x59d70> │ │ │ │ vldr d0, [r5, #32] │ │ │ │ @@ -91961,18 +91961,18 @@ │ │ │ │ beq 67f1c <__cxa_atexit@plt+0x59d68> │ │ │ │ b 67f48 <__cxa_atexit@plt+0x59d94> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @ instruction: 0xfffff6f8 │ │ │ │ - addseq r2, r9, #220, 12 @ 0xdc00000 │ │ │ │ + addseq r2, r9, #252, 12 @ 0xfc00000 │ │ │ │ ldrshteq r3, [lr], #-246 @ 0xffffff0a │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #84] @ 0x54 │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 67f8c <__cxa_atexit@plt+0x59dd8> │ │ │ │ @@ -92079,22 +92079,22 @@ │ │ │ │ stm lr, {r2, r7, r8} │ │ │ │ str r1, [r3, #-4] │ │ │ │ sub r7, r6, #30 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffff4e4 │ │ │ │ - addseq r2, r9, #0, 14 │ │ │ │ - addseq r2, r9, #76, 10 @ 0x13000000 │ │ │ │ - addseq r2, r9, #48, 10 @ 0xc000000 │ │ │ │ - addseq r2, r9, #4, 14 @ 0x100000 │ │ │ │ + addseq r2, r9, #32, 14 @ 0x800000 │ │ │ │ + addseq r2, r9, #108, 10 @ 0x1b000000 │ │ │ │ + addseq r2, r9, #80, 10 @ 0x14000000 │ │ │ │ + addseq r2, r9, #36, 14 @ 0x900000 │ │ │ │ @ instruction: 0xfffff3d4 │ │ │ │ - addseq r2, r9, #224, 8 @ 0xe0000000 │ │ │ │ + addseq r2, r9, #0, 10 │ │ │ │ rsbseq r3, lr, #984 @ 0x3d8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 68154 <__cxa_atexit@plt+0x59fa0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -92166,22 +92166,22 @@ │ │ │ │ stm lr, {r2, r7, r8} │ │ │ │ str r1, [r3, #-4] │ │ │ │ sub r7, r6, #30 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffff270 │ │ │ │ - addseq r2, r9, #168, 10 @ 0x2a000000 │ │ │ │ - addseq r2, r9, #240, 6 @ 0xc0000003 │ │ │ │ - addseq r2, r9, #212, 6 @ 0x50000003 │ │ │ │ - addseq r2, r9, #168, 10 @ 0x2a000000 │ │ │ │ + addseq r2, r9, #200, 10 @ 0x32000000 │ │ │ │ + addseq r2, r9, #16, 8 @ 0x10000000 │ │ │ │ + addseq r2, r9, #244, 6 @ 0xd0000003 │ │ │ │ + addseq r2, r9, #200, 10 @ 0x32000000 │ │ │ │ @ instruction: 0xfffff160 │ │ │ │ - addseq r2, r9, #132, 6 @ 0x10000002 │ │ │ │ + addseq r2, r9, #164, 6 @ 0x90000002 │ │ │ │ rsbseq r2, sp, #20, 18 @ 0x50000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 68348 <__cxa_atexit@plt+0x5a194> │ │ │ │ ldr r2, [pc, #172] @ 68350 <__cxa_atexit@plt+0x5a19c> │ │ │ │ @@ -92214,26 +92214,26 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #76] @ 68360 <__cxa_atexit@plt+0x5a1ac> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #19] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ ldr r5, [pc, #52] @ 68364 <__cxa_atexit@plt+0x5a1b0> │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3efa80 <__cxa_atexit@plt+0x3e18cc> │ │ │ │ + b 3c1eac <__cxa_atexit@plt+0x3b3cf8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r2, r9, #16, 6 @ 0x40000000 │ │ │ │ + addseq r2, r9, #48, 6 @ 0xc0000000 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ rsbseq r2, sp, #48, 14 @ 0xc00000 │ │ │ │ rsbseq r2, sp, #12, 14 @ 0x300000 │ │ │ │ rsbseq r2, sp, #32, 16 @ 0x200000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -92248,15 +92248,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #19] │ │ │ │ ldr r9, [pc, #28] @ 683c0 <__cxa_atexit@plt+0x5a20c> │ │ │ │ add r9, pc, r9 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ rsbseq r2, sp, #160, 12 @ 0xa000000 │ │ │ │ rsbseq r2, sp, #196, 14 @ 0x3100000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -92265,15 +92265,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #19] │ │ │ │ ldr r9, [pc, #16] @ 683f8 <__cxa_atexit@plt+0x5a244> │ │ │ │ add r9, pc, r9 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ rsbseq r2, sp, #92, 12 @ 0x5c00000 │ │ │ │ rsbseq r2, sp, #128, 14 @ 0x2000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -92309,39 +92309,39 @@ │ │ │ │ beq 684a4 <__cxa_atexit@plt+0x5a2f0> │ │ │ │ mov r7, r9 │ │ │ │ b 67848 <__cxa_atexit@plt+0x59694> │ │ │ │ ldr r3, [pc, #64] @ 684d8 <__cxa_atexit@plt+0x5a324> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #16 │ │ │ │ - b 3efa80 <__cxa_atexit@plt+0x3e18cc> │ │ │ │ + b 3c1eac <__cxa_atexit@plt+0x3b3cf8> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff3bc │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @ instruction: 0xfffff3d4 │ │ │ │ - addseq r2, r9, #148, 6 @ 0x50000002 │ │ │ │ + addseq r2, r9, #180, 6 @ 0xd0000002 │ │ │ │ rsbseq r2, sp, #160, 12 @ 0xa000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 68500 <__cxa_atexit@plt+0x5a34c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ - b 3efa80 <__cxa_atexit@plt+0x3e18cc> │ │ │ │ - addseq r2, r9, #60, 6 @ 0xf0000000 │ │ │ │ + b 3c1eac <__cxa_atexit@plt+0x3b3cf8> │ │ │ │ + addseq r2, r9, #92, 6 @ 0x70000001 │ │ │ │ rsbseq r2, sp, #200, 8 @ 0xc8000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 68578 <__cxa_atexit@plt+0x5a3c4> │ │ │ │ @@ -92367,15 +92367,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - addseq r2, r9, #124 @ 0x7c │ │ │ │ + addseq r2, r9, #156 @ 0x9c │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ rsbseq r2, sp, #60, 8 @ 0x3c000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 685c0 <__cxa_atexit@plt+0x5a40c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #35] @ 0x23 │ │ │ │ @@ -92414,23 +92414,23 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #19] │ │ │ │ ldr r2, [r7, #23] │ │ │ │ ldr r9, [pc, #36] @ 68660 <__cxa_atexit@plt+0x5a4ac> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ rsbseq r2, sp, #152, 6 @ 0x60000002 │ │ │ │ - addseq r2, r9, #20, 4 @ 0x40000001 │ │ │ │ + addseq r2, r9, #52, 4 @ 0x40000003 │ │ │ │ rsbseq r2, sp, #100, 6 @ 0x90000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #60] @ 686b8 <__cxa_atexit@plt+0x5a504> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ @@ -92440,15 +92440,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #19] │ │ │ │ ldr r2, [r7, #23] │ │ │ │ ldr r9, [pc, #28] @ 686c0 <__cxa_atexit@plt+0x5a50c> │ │ │ │ add r9, pc, r9 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ rsbseq r2, sp, #48, 6 @ 0xc0000000 │ │ │ │ rsbseq r2, sp, #8, 6 @ 0x20000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -92457,15 +92457,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #19] │ │ │ │ ldr r2, [r7, #23] │ │ │ │ ldr r9, [pc, #16] @ 686f8 <__cxa_atexit@plt+0x5a544> │ │ │ │ add r9, pc, r9 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ rsbseq r2, sp, #236, 4 @ 0xc000000e │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 6876c <__cxa_atexit@plt+0x5a5b8> │ │ │ │ @@ -92502,17 +92502,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 687ac <__cxa_atexit@plt+0x5a5f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - addseq r2, r9, #144 @ 0x90 │ │ │ │ + addseq r2, r9, #176 @ 0xb0 │ │ │ │ + addseq r2, r9, #104 @ 0x68 │ │ │ │ addseq r2, r9, #72 @ 0x48 │ │ │ │ - addseq r2, r9, #40 @ 0x28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 687fc <__cxa_atexit@plt+0x5a648> │ │ │ │ ldr r3, [pc, #92] @ 68828 <__cxa_atexit@plt+0x5a674> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -92536,47 +92536,47 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 68834 <__cxa_atexit@plt+0x5a680> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - addseq r2, r9, #0 │ │ │ │ - addseq r1, r9, #184, 30 @ 0x2e0 │ │ │ │ - addseq r1, r9, #156, 30 @ 0x270 │ │ │ │ + addseq r2, r9, #32 │ │ │ │ + addseq r1, r9, #216, 30 @ 0x360 │ │ │ │ + addseq r1, r9, #188, 30 @ 0x2f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 68868 <__cxa_atexit@plt+0x5a6b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #28] @ 6886c <__cxa_atexit@plt+0x5a6b8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ add r7, r2, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ cmp r1, #1 │ │ │ │ addeq r7, r3, #3 │ │ │ │ bx r0 │ │ │ │ - addseq r1, r9, #172, 30 @ 0x2b0 │ │ │ │ - addseq r1, r9, #108, 30 @ 0x1b0 │ │ │ │ + addseq r1, r9, #204, 30 @ 0x330 │ │ │ │ + addseq r1, r9, #140, 30 @ 0x230 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 688a4 <__cxa_atexit@plt+0x5a6f0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 688ac <__cxa_atexit@plt+0x5a6f8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3efa50 <__cxa_atexit@plt+0x3e189c> │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r1, r9, #32, 26 @ 0x800 │ │ │ │ + addseq r1, r9, #64, 26 @ 0x1000 │ │ │ │ rsbseq r2, sp, #152, 4 @ 0x80000009 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 68964 <__cxa_atexit@plt+0x5a7b0> │ │ │ │ ldr r2, [pc, #156] @ 6896c <__cxa_atexit@plt+0x5a7b8> │ │ │ │ @@ -92606,15 +92606,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 68948 <__cxa_atexit@plt+0x5a794> │ │ │ │ ldr r3, [pc, #64] @ 68978 <__cxa_atexit@plt+0x5a7c4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r5, #-20]! @ 0xffffffec │ │ │ │ ldr r2, [r7, #3] │ │ │ │ stmib r5, {r1, r2, r3} │ │ │ │ - b 11729ec <__cxa_atexit@plt+0x1164838> │ │ │ │ + b 925f54 <__cxa_atexit@plt+0x917da0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @@ -92647,15 +92647,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 689ec <__cxa_atexit@plt+0x5a838> │ │ │ │ ldr r3, [pc, #36] @ 68a00 <__cxa_atexit@plt+0x5a84c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ stmda r5, {r1, r2, r3} │ │ │ │ str r0, [r5, #-12]! │ │ │ │ - b 11729ec <__cxa_atexit@plt+0x1164838> │ │ │ │ + b 925f54 <__cxa_atexit@plt+0x917da0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ rsbseq r2, sp, #68, 2 │ │ │ │ @@ -92673,30 +92673,30 @@ │ │ │ │ ldr r3, [pc, #40] @ 68a64 <__cxa_atexit@plt+0x5a8b0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldrd r0, [r5] │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ str r0, [r5, #-8]! │ │ │ │ - b 11729ec <__cxa_atexit@plt+0x1164838> │ │ │ │ + b 925f54 <__cxa_atexit@plt+0x917da0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ rsbseq r2, sp, #224 @ 0xe0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 68a90 <__cxa_atexit@plt+0x5a8dc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldrd r0, [r5, #4] │ │ │ │ stm r5, {r1, r2, r3} │ │ │ │ str r0, [r5, #-4]! │ │ │ │ - b 11729ec <__cxa_atexit@plt+0x1164838> │ │ │ │ + b 925f54 <__cxa_atexit@plt+0x917da0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ rsbseq r2, sp, #180 @ 0xb4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #148] @ 68b40 <__cxa_atexit@plt+0x5a98c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -92725,15 +92725,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 68b24 <__cxa_atexit@plt+0x5a970> │ │ │ │ ldr r3, [pc, #56] @ 68b4c <__cxa_atexit@plt+0x5a998> │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r5, #-16]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ stmib r5, {r1, r2, r3} │ │ │ │ - b 11729ec <__cxa_atexit@plt+0x1164838> │ │ │ │ + b 925f54 <__cxa_atexit@plt+0x917da0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @@ -92764,15 +92764,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 68bc0 <__cxa_atexit@plt+0x5aa0c> │ │ │ │ ldr r3, [pc, #36] @ 68bd4 <__cxa_atexit@plt+0x5aa20> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ stmda r5, {r1, r2, r3} │ │ │ │ str r0, [r5, #-12]! │ │ │ │ - b 11729ec <__cxa_atexit@plt+0x1164838> │ │ │ │ + b 925f54 <__cxa_atexit@plt+0x917da0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ rsbseq r1, sp, #112, 30 @ 0x1c0 │ │ │ │ @@ -92790,30 +92790,30 @@ │ │ │ │ ldr r3, [pc, #40] @ 68c38 <__cxa_atexit@plt+0x5aa84> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldrd r0, [r5] │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ str r0, [r5, #-8]! │ │ │ │ - b 11729ec <__cxa_atexit@plt+0x1164838> │ │ │ │ + b 925f54 <__cxa_atexit@plt+0x917da0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ rsbseq r1, sp, #12, 30 @ 0x30 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 68c64 <__cxa_atexit@plt+0x5aab0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldrd r0, [r5, #4] │ │ │ │ stm r5, {r1, r2, r3} │ │ │ │ str r0, [r5, #-4]! │ │ │ │ - b 11729ec <__cxa_atexit@plt+0x1164838> │ │ │ │ + b 925f54 <__cxa_atexit@plt+0x917da0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ rsbseq r1, sp, #208, 28 @ 0xd00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #100] @ 68ce4 <__cxa_atexit@plt+0x5ab30> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -92829,15 +92829,15 @@ │ │ │ │ tst r9, #3 │ │ │ │ beq 68cd4 <__cxa_atexit@plt+0x5ab20> │ │ │ │ ldr r7, [pc, #56] @ 68cec <__cxa_atexit@plt+0x5ab38> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r9 │ │ │ │ mov r8, r3 │ │ │ │ - b 1173688 <__cxa_atexit@plt+0x11654d4> │ │ │ │ + b 926bf0 <__cxa_atexit@plt+0x918a3c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ @@ -92858,28 +92858,28 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 68d38 <__cxa_atexit@plt+0x5ab84> │ │ │ │ ldr r5, [pc, #28] @ 68d44 <__cxa_atexit@plt+0x5ab90> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 1173688 <__cxa_atexit@plt+0x11654d4> │ │ │ │ + b 926bf0 <__cxa_atexit@plt+0x918a3c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ rsbseq r1, sp, #240, 26 @ 0x3c00 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 68d6c <__cxa_atexit@plt+0x5abb8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 1173688 <__cxa_atexit@plt+0x11654d4> │ │ │ │ + b 926bf0 <__cxa_atexit@plt+0x918a3c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ rsbseq r1, sp, #200, 26 @ 0x3200 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #96] @ 68de4 <__cxa_atexit@plt+0x5ac30> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ @@ -92896,15 +92896,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 68ddc <__cxa_atexit@plt+0x5ac28> │ │ │ │ ldr r5, [pc, #44] @ 68dec <__cxa_atexit@plt+0x5ac38> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 1173688 <__cxa_atexit@plt+0x11654d4> │ │ │ │ + b 926bf0 <__cxa_atexit@plt+0x918a3c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ @@ -92922,76 +92922,76 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 68e38 <__cxa_atexit@plt+0x5ac84> │ │ │ │ ldr r5, [pc, #28] @ 68e44 <__cxa_atexit@plt+0x5ac90> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 1173688 <__cxa_atexit@plt+0x11654d4> │ │ │ │ + b 926bf0 <__cxa_atexit@plt+0x918a3c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ rsbseq r1, sp, #240, 24 @ 0xf000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 68e6c <__cxa_atexit@plt+0x5acb8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 1173688 <__cxa_atexit@plt+0x11654d4> │ │ │ │ + b 926bf0 <__cxa_atexit@plt+0x918a3c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ rsbseq r1, sp, #184, 24 @ 0xb800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 68e94 <__cxa_atexit@plt+0x5ace0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3efc20 <__cxa_atexit@plt+0x3e1a6c> │ │ │ │ + b 3c204c <__cxa_atexit@plt+0x3b3e98> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ rsbseq r1, sp, #124, 24 @ 0x7c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 68ec0 <__cxa_atexit@plt+0x5ad0c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #16] @ 68ec4 <__cxa_atexit@plt+0x5ad10> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 3efc28 <__cxa_atexit@plt+0x3e1a74> │ │ │ │ + b 3c2054 <__cxa_atexit@plt+0x3b3ea0> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ rsbseq r1, sp, #108, 22 @ 0x1b000 │ │ │ │ rsbseq r1, sp, #56, 24 @ 0x3800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 68ef0 <__cxa_atexit@plt+0x5ad3c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 68ef4 <__cxa_atexit@plt+0x5ad40> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 3efc30 <__cxa_atexit@plt+0x3e1a7c> │ │ │ │ + b 3c205c <__cxa_atexit@plt+0x3b3ea8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - addseq r1, r9, #20, 18 @ 0x50000 │ │ │ │ + addseq r1, r9, #52, 18 @ 0xd0000 │ │ │ │ rsbseq r1, sp, #248, 22 @ 0x3e000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 68f24 <__cxa_atexit@plt+0x5ad70> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 68f28 <__cxa_atexit@plt+0x5ad74> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 117bc8c <__cxa_atexit@plt+0x116dad8> │ │ │ │ + b 92f1f4 <__cxa_atexit@plt+0x921040> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - addseq r1, r9, #232, 16 @ 0xe80000 │ │ │ │ + addseq r1, r9, #8, 18 @ 0x20000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 68f84 <__cxa_atexit@plt+0x5add0> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -93009,17 +93009,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #129 @ 0x81 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r1, r9, #48, 14 @ 0xc00000 │ │ │ │ - addseq r1, r9, #80, 12 @ 0x5000000 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r1, r9, #80, 14 @ 0x1400000 │ │ │ │ + addseq r1, r9, #112, 12 @ 0x7000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 69010 <__cxa_atexit@plt+0x5ae5c> │ │ │ │ ldr r2, [pc, #92] @ 69018 <__cxa_atexit@plt+0x5ae64> │ │ │ │ @@ -93269,15 +93269,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - addseq r1, r9, #116, 4 @ 0x40000007 │ │ │ │ + addseq r1, r9, #148, 4 @ 0x40000009 │ │ │ │ andeq r1, r0, r9, ror #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #36] @ 693dc <__cxa_atexit@plt+0x5b228> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ @@ -93335,15 +93335,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - addseq r1, r9, #156, 2 @ 0x27 │ │ │ │ + addseq r1, r9, #188, 2 @ 0x2f │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r7, r7, #3 │ │ │ │ vldr d0, [r7] │ │ │ │ ldr r3, [pc, #68] @ 69508 <__cxa_atexit@plt+0x5b354> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -93417,17 +93417,17 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 695f8 <__cxa_atexit@plt+0x5b444> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - addseq r0, r9, #228, 30 @ 0x390 │ │ │ │ - addseq r1, r9, #48 @ 0x30 │ │ │ │ - addseq r1, r9, #76 @ 0x4c │ │ │ │ + addseq r1, r9, #4 │ │ │ │ + addseq r1, r9, #80 @ 0x50 │ │ │ │ + addseq r1, r9, #108 @ 0x6c │ │ │ │ andeq r0, r0, r7, ror #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r7, r7, #3 │ │ │ │ vldr s0, [r7] │ │ │ │ vcvt.f64.s32 d0, s0 │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ vldr d1, [r5, #-16] │ │ │ │ @@ -93438,16 +93438,16 @@ │ │ │ │ ldr r7, [pc, #24] @ 69648 <__cxa_atexit@plt+0x5b494> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ vcmp.f64 d2, d0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ addgt r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - addseq r0, r9, #136, 30 @ 0x220 │ │ │ │ - addseq r1, r9, #0 │ │ │ │ + addseq r0, r9, #168, 30 @ 0x2a0 │ │ │ │ + addseq r1, r9, #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 696a0 <__cxa_atexit@plt+0x5b4ec> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -93460,24 +93460,24 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ stmib r3, {r1, r5} │ │ │ │ sub r8, r6, #3 │ │ │ │ mov r5, r2 │ │ │ │ - b 3efc40 <__cxa_atexit@plt+0x3e1a8c> │ │ │ │ + b 3c206c <__cxa_atexit@plt+0x3b3eb8> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff928 │ │ │ │ - addseq r0, r9, #48, 30 @ 0xc0 │ │ │ │ + addseq r0, r9, #80, 30 @ 0x140 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 69738 <__cxa_atexit@plt+0x5b584> │ │ │ │ ldr r2, [pc, #92] @ 69740 <__cxa_atexit@plt+0x5b58c> │ │ │ │ @@ -93727,15 +93727,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - addseq r0, r9, #76, 22 @ 0x13000 │ │ │ │ + addseq r0, r9, #108, 22 @ 0x1b000 │ │ │ │ andeq r1, r0, r9, ror #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #36] @ 69b04 <__cxa_atexit@plt+0x5b950> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ @@ -93793,15 +93793,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - addseq r0, r9, #116, 20 @ 0x74000 │ │ │ │ + addseq r0, r9, #148, 20 @ 0x94000 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r7, r7, #3 │ │ │ │ vldr d0, [r7] │ │ │ │ ldr r3, [pc, #68] @ 69c30 <__cxa_atexit@plt+0x5ba7c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -93875,17 +93875,17 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 69d20 <__cxa_atexit@plt+0x5bb6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - addseq r0, r9, #188, 16 @ 0xbc0000 │ │ │ │ - addseq r0, r9, #8, 18 @ 0x20000 │ │ │ │ - addseq r0, r9, #36, 18 @ 0x90000 │ │ │ │ + addseq r0, r9, #220, 16 @ 0xdc0000 │ │ │ │ + addseq r0, r9, #40, 18 @ 0xa0000 │ │ │ │ + addseq r0, r9, #68, 18 @ 0x110000 │ │ │ │ andeq r0, r0, r7, ror #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r7, r7, #3 │ │ │ │ vldr s0, [r7] │ │ │ │ vcvt.f64.s32 d0, s0 │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ vldr d1, [r5, #-16] │ │ │ │ @@ -93896,16 +93896,16 @@ │ │ │ │ ldr r7, [pc, #24] @ 69d70 <__cxa_atexit@plt+0x5bbbc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ vcmp.f64 d2, d0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ addgt r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - addseq r0, r9, #96, 16 @ 0x600000 │ │ │ │ - addseq r0, r9, #216, 16 @ 0xd80000 │ │ │ │ + addseq r0, r9, #128, 16 @ 0x800000 │ │ │ │ + addseq r0, r9, #248, 16 @ 0xf80000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 69dc8 <__cxa_atexit@plt+0x5bc14> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -93918,24 +93918,24 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ stmib r3, {r1, r5} │ │ │ │ sub r8, r6, #3 │ │ │ │ mov r5, r2 │ │ │ │ - b 3efc40 <__cxa_atexit@plt+0x3e1a8c> │ │ │ │ + b 3c206c <__cxa_atexit@plt+0x3b3eb8> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff928 │ │ │ │ - addseq r0, r9, #8, 16 @ 0x80000 │ │ │ │ + addseq r0, r9, #40, 16 @ 0x280000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 69e60 <__cxa_atexit@plt+0x5bcac> │ │ │ │ ldr r2, [pc, #92] @ 69e68 <__cxa_atexit@plt+0x5bcb4> │ │ │ │ @@ -94185,15 +94185,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - addseq r0, r9, #36, 8 @ 0x24000000 │ │ │ │ + addseq r0, r9, #68, 8 @ 0x44000000 │ │ │ │ andeq r1, r0, r9, ror #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #36] @ 6a22c <__cxa_atexit@plt+0x5c078> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ @@ -94251,15 +94251,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - addseq r0, r9, #76, 6 @ 0x30000001 │ │ │ │ + addseq r0, r9, #108, 6 @ 0xb0000001 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r7, r7, #3 │ │ │ │ vldr d0, [r7] │ │ │ │ ldr r3, [pc, #68] @ 6a358 <__cxa_atexit@plt+0x5c1a4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -94333,17 +94333,17 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 6a448 <__cxa_atexit@plt+0x5c294> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - addseq r0, r9, #148, 2 @ 0x25 │ │ │ │ - addseq r0, r9, #224, 2 @ 0x38 │ │ │ │ - addseq r0, r9, #252, 2 @ 0x3f │ │ │ │ + addseq r0, r9, #180, 2 @ 0x2d │ │ │ │ + addseq r0, r9, #0, 4 │ │ │ │ + addseq r0, r9, #28, 4 @ 0xc0000001 │ │ │ │ andeq r0, r0, r7, ror #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r7, r7, #3 │ │ │ │ vldr s0, [r7] │ │ │ │ vcvt.f64.s32 d0, s0 │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ vldr d1, [r5, #-16] │ │ │ │ @@ -94354,16 +94354,16 @@ │ │ │ │ ldr r7, [pc, #24] @ 6a498 <__cxa_atexit@plt+0x5c2e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ vcmp.f64 d2, d0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ addgt r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - addseq r0, r9, #56, 2 │ │ │ │ - addseq r0, r9, #176, 2 @ 0x2c │ │ │ │ + addseq r0, r9, #88, 2 │ │ │ │ + addseq r0, r9, #208, 2 @ 0x34 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 6a4f0 <__cxa_atexit@plt+0x5c33c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -94376,24 +94376,24 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ stmib r3, {r1, r5} │ │ │ │ sub r8, r6, #3 │ │ │ │ mov r5, r2 │ │ │ │ - b 3efc40 <__cxa_atexit@plt+0x3e1a8c> │ │ │ │ + b 3c206c <__cxa_atexit@plt+0x3b3eb8> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff928 │ │ │ │ - addseq r0, r9, #224 @ 0xe0 │ │ │ │ + addseq r0, r9, #0, 2 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #28 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 6a598 <__cxa_atexit@plt+0x5c3e4> │ │ │ │ ldr lr, [pc, #112] @ 6a5a4 <__cxa_atexit@plt+0x5c3f0> │ │ │ │ @@ -94423,15 +94423,15 @@ │ │ │ │ b 6a5e8 <__cxa_atexit@plt+0x5c434> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - addseq r0, r9, #100 @ 0x64 │ │ │ │ + addseq r0, r9, #132 @ 0x84 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 6a5dc <__cxa_atexit@plt+0x5c428> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #27] │ │ │ │ str r3, [r5] │ │ │ │ @@ -94493,20 +94493,20 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ b 6a6b8 <__cxa_atexit@plt+0x5c504> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r0, r9, #160, 2 @ 0x28 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r0, r9, #192, 2 @ 0x30 │ │ │ │ @ instruction: 0xfffff03c │ │ │ │ @ instruction: 0xfffff75c │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ - addseq r0, r9, #208, 2 @ 0x34 │ │ │ │ + addseq r0, r9, #240, 2 @ 0x3c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6a72c <__cxa_atexit@plt+0x5c578> │ │ │ │ ldr r2, [pc, #64] @ 6a734 <__cxa_atexit@plt+0x5c580> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -94523,15 +94523,15 @@ │ │ │ │ b 6a744 <__cxa_atexit@plt+0x5c590> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - addseq pc, r8, #168, 28 @ 0xa80 │ │ │ │ + addseq pc, r8, #200, 28 @ 0xc80 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #116] @ 6a7c0 <__cxa_atexit@plt+0x5c60c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -94639,20 +94639,20 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ svclt 0x00e00000 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - addseq pc, r8, #44, 26 @ 0xb00 │ │ │ │ + addseq pc, r8, #76, 26 @ 0x1300 │ │ │ │ andeq r0, r0, r6, ror #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6a97c <__cxa_atexit@plt+0x5c7c8> │ │ │ │ @@ -94670,18 +94670,18 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r3, #4] │ │ │ │ vstr d0, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r0 │ │ │ │ svclt 0x00e00000 │ │ │ │ - addseq pc, r8, #160, 24 @ 0xa000 │ │ │ │ + addseq pc, r8, #192, 24 @ 0xc000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6a9e8 <__cxa_atexit@plt+0x5c834> │ │ │ │ ldr r2, [pc, #64] @ 6a9f0 <__cxa_atexit@plt+0x5c83c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -94698,15 +94698,15 @@ │ │ │ │ b 6aa00 <__cxa_atexit@plt+0x5c84c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - addseq pc, r8, #236, 22 @ 0x3b000 │ │ │ │ + addseq pc, r8, #12, 24 @ 0xc00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #116] @ 6aa7c <__cxa_atexit@plt+0x5c8c8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -94813,20 +94813,20 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ svclt 0x00e00000 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - addseq pc, r8, #116, 20 @ 0x74000 │ │ │ │ + addseq pc, r8, #148, 20 @ 0x94000 │ │ │ │ andeq r0, r0, r6, ror #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6ac34 <__cxa_atexit@plt+0x5ca80> │ │ │ │ @@ -94844,18 +94844,18 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r3, #4] │ │ │ │ vstr d0, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r0 │ │ │ │ svclt 0x00e00000 │ │ │ │ - addseq pc, r8, #232, 18 @ 0x3a0000 │ │ │ │ + addseq pc, r8, #8, 20 @ 0x8000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6aca0 <__cxa_atexit@plt+0x5caec> │ │ │ │ ldr r2, [pc, #64] @ 6aca8 <__cxa_atexit@plt+0x5caf4> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -94872,15 +94872,15 @@ │ │ │ │ b 6acb8 <__cxa_atexit@plt+0x5cb04> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - addseq pc, r8, #52, 18 @ 0xd0000 │ │ │ │ + addseq pc, r8, #84, 18 @ 0x150000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #116] @ 6ad34 <__cxa_atexit@plt+0x5cb80> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -94987,20 +94987,20 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ svclt 0x00e00000 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - addseq pc, r8, #188, 14 @ 0x2f00000 │ │ │ │ + addseq pc, r8, #220, 14 @ 0x3700000 │ │ │ │ andeq r0, r0, r6, ror #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6aeec <__cxa_atexit@plt+0x5cd38> │ │ │ │ @@ -95018,18 +95018,18 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r3, #4] │ │ │ │ vstr d0, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r0 │ │ │ │ svclt 0x00e00000 │ │ │ │ - addseq pc, r8, #48, 14 @ 0xc00000 │ │ │ │ + addseq pc, r8, #80, 14 @ 0x1400000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6af58 <__cxa_atexit@plt+0x5cda4> │ │ │ │ ldr r2, [pc, #64] @ 6af60 <__cxa_atexit@plt+0x5cdac> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -95046,15 +95046,15 @@ │ │ │ │ b 6af70 <__cxa_atexit@plt+0x5cdbc> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - addseq pc, r8, #124, 12 @ 0x7c00000 │ │ │ │ + addseq pc, r8, #156, 12 @ 0x9c00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #116] @ 6afec <__cxa_atexit@plt+0x5ce38> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -95161,20 +95161,20 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ svclt 0x00e00000 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - addseq pc, r8, #4, 10 @ 0x1000000 │ │ │ │ + addseq pc, r8, #36, 10 @ 0x9000000 │ │ │ │ andeq r0, r0, r6, ror #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6b1a4 <__cxa_atexit@plt+0x5cff0> │ │ │ │ @@ -95192,18 +95192,18 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r3, #4] │ │ │ │ vstr d0, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r0 │ │ │ │ svclt 0x00e00000 │ │ │ │ - addseq pc, r8, #120, 8 @ 0x78000000 │ │ │ │ + addseq pc, r8, #152, 8 @ 0x98000000 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #48 @ 0x30 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6b258 <__cxa_atexit@plt+0x5d0a4> │ │ │ │ ldr r3, [pc, #136] @ 6b260 <__cxa_atexit@plt+0x5d0ac> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -95238,15 +95238,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - addseq pc, r8, #192, 6 │ │ │ │ + addseq pc, r8, #224, 6 @ 0x80000003 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 6b298 <__cxa_atexit@plt+0x5d0e4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #23] │ │ │ │ str r3, [r5] │ │ │ │ @@ -95446,23 +95446,23 @@ │ │ │ │ str fp, [r3, #56] @ 0x38 │ │ │ │ sub r7, r6, #15 │ │ │ │ mov fp, ip │ │ │ │ ldr r0, [sp] │ │ │ │ bx r0 │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffff7c0 │ │ │ │ - addseq pc, r8, #128, 2 │ │ │ │ + addseq pc, r8, #160, 2 @ 0x28 │ │ │ │ @ instruction: 0xfffffa38 │ │ │ │ - addseq pc, r8, #108, 4 @ 0xc0000006 │ │ │ │ + addseq pc, r8, #140, 4 @ 0xc0000008 │ │ │ │ @ instruction: 0xfffff1c4 │ │ │ │ @ instruction: 0xfffff448 │ │ │ │ - addseq pc, r8, #188 @ 0xbc │ │ │ │ - addseq pc, r8, #220, 2 @ 0x37 │ │ │ │ + addseq pc, r8, #220 @ 0xdc │ │ │ │ + addseq pc, r8, #252, 2 @ 0x3f │ │ │ │ rsbseq pc, ip, #140, 8 @ 0x8c000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 6b63c <__cxa_atexit@plt+0x5d488> │ │ │ │ @@ -95480,36 +95480,36 @@ │ │ │ │ ldr r3, [pc, #56] @ 6b650 <__cxa_atexit@plt+0x5d49c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #52] @ 6b654 <__cxa_atexit@plt+0x5d4a0> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r7, #15] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3efbf0 <__cxa_atexit@plt+0x3e1a3c> │ │ │ │ + b 3c201c <__cxa_atexit@plt+0x3b3e68> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - addseq lr, r8, #176, 30 @ 0x2c0 │ │ │ │ + addseq lr, r8, #208, 30 @ 0x340 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ rsbseq pc, ip, #60, 8 @ 0x3c000000 │ │ │ │ rsbseq pc, ip, #252, 6 @ 0xf0000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 6b684 <__cxa_atexit@plt+0x5d4d0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #15] │ │ │ │ ldr r9, [pc, #16] @ 6b688 <__cxa_atexit@plt+0x5d4d4> │ │ │ │ add r9, pc, r9 │ │ │ │ str r8, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3efbf0 <__cxa_atexit@plt+0x3e1a3c> │ │ │ │ + b 3c201c <__cxa_atexit@plt+0x3b3e68> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ rsbseq pc, ip, #228, 6 @ 0x90000003 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 6b6b4 <__cxa_atexit@plt+0x5d500> │ │ │ │ @@ -95534,15 +95534,15 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 6b75c <__cxa_atexit@plt+0x5d5a8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - addseq lr, r8, #136, 30 @ 0x220 │ │ │ │ + addseq lr, r8, #168, 30 @ 0x2a0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 6b740 <__cxa_atexit@plt+0x5d58c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -95585,15 +95585,15 @@ │ │ │ │ beq 6b7f8 <__cxa_atexit@plt+0x5d644> │ │ │ │ ldr r2, [pc, #76] @ 6b80c <__cxa_atexit@plt+0x5d658> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r5] │ │ │ │ ldr r8, [r7, #15] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ ldr r7, [pc, #52] @ 6b810 <__cxa_atexit@plt+0x5d65c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ @@ -95601,15 +95601,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - addseq lr, r8, #212, 26 @ 0x3500 │ │ │ │ + addseq lr, r8, #244, 26 @ 0x3d00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #15] │ │ │ │ ldr r3, [r3, #19] │ │ │ │ ldr r2, [pc, #60] @ 6b86c <__cxa_atexit@plt+0x5d6b8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -95620,28 +95620,28 @@ │ │ │ │ beq 6b860 <__cxa_atexit@plt+0x5d6ac> │ │ │ │ ldr r2, [pc, #36] @ 6b870 <__cxa_atexit@plt+0x5d6bc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r7, #15] │ │ │ │ str r2, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 6b894 <__cxa_atexit@plt+0x5d6e0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r8, [r7, #15] │ │ │ │ str r3, [r5] │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 6b8e8 <__cxa_atexit@plt+0x5d734> │ │ │ │ ldr r7, [pc, #112] @ 6b924 <__cxa_atexit@plt+0x5d770> │ │ │ │ @@ -95671,26 +95671,26 @@ │ │ │ │ mov r7, fp │ │ │ │ b 6b75c <__cxa_atexit@plt+0x5d5a8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - addseq lr, r8, #100, 26 @ 0x1900 │ │ │ │ + addseq lr, r8, #132, 26 @ 0x2100 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [pc, #20] @ 6b954 <__cxa_atexit@plt+0x5d7a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r7, #0 │ │ │ │ addgt r3, r3, #4 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ - addseq lr, r8, #248, 24 @ 0xf800 │ │ │ │ + addseq lr, r8, #24, 26 @ 0x600 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 6b75c <__cxa_atexit@plt+0x5d5a8> │ │ │ │ rsbseq pc, ip, #228 @ 0xe4 │ │ │ │ @@ -95748,15 +95748,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - addseq lr, r8, #4, 24 @ 0x400 │ │ │ │ + addseq lr, r8, #36, 24 @ 0x2400 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ rsbseq lr, ip, #236, 30 @ 0x3b0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #76] @ 6bac8 <__cxa_atexit@plt+0x5d914> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -95827,15 +95827,15 @@ │ │ │ │ mov r7, fp │ │ │ │ b 6bc18 <__cxa_atexit@plt+0x5da64> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - addseq lr, r8, #220, 20 @ 0xdc000 │ │ │ │ + addseq lr, r8, #252, 20 @ 0xfc000 │ │ │ │ rsbseq lr, ip, #184, 28 @ 0xb80 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 6bbc8 <__cxa_atexit@plt+0x5da14> │ │ │ │ ldr r7, [pc, #60] @ 6bbf8 <__cxa_atexit@plt+0x5da44> │ │ │ │ @@ -95851,15 +95851,15 @@ │ │ │ │ beq 6bbec <__cxa_atexit@plt+0x5da38> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 6bc18 <__cxa_atexit@plt+0x5da64> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - addseq lr, r8, #116, 20 @ 0x74000 │ │ │ │ + addseq lr, r8, #148, 20 @ 0x94000 │ │ │ │ rsbseq lr, ip, #88, 28 @ 0x580 │ │ │ │ andeq r0, r0, r8, lsl #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #28] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 6bc18 <__cxa_atexit@plt+0x5da64> │ │ │ │ @@ -96393,15 +96393,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #64]! @ 0x40 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - addseq lr, r8, #216, 2 @ 0x36 │ │ │ │ + addseq lr, r8, #248, 2 @ 0x3e │ │ │ │ rsbseq lr, ip, #224, 10 @ 0x38000000 │ │ │ │ andeq r0, r0, r8, lsl #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #28] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 6bc18 <__cxa_atexit@plt+0x5da64> │ │ │ │ @@ -96433,15 +96433,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #64]! @ 0x40 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - addseq lr, r8, #60, 2 │ │ │ │ + addseq lr, r8, #92, 2 │ │ │ │ rsbseq lr, ip, #64, 10 @ 0x10000000 │ │ │ │ andeq r0, r0, r8, lsl #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #28] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 6bc18 <__cxa_atexit@plt+0x5da64> │ │ │ │ @@ -96992,15 +96992,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #60]! @ 0x3c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - addseq sp, r8, #124, 16 @ 0x7c0000 │ │ │ │ + addseq sp, r8, #156, 16 @ 0x9c0000 │ │ │ │ rsbseq sp, ip, #132, 24 @ 0x8400 │ │ │ │ andeq r0, r0, r8, asr #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #28] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 6c54c <__cxa_atexit@plt+0x5e398> │ │ │ │ @@ -97032,15 +97032,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #60]! @ 0x3c │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - addseq sp, r8, #224, 14 @ 0x3800000 │ │ │ │ + addseq sp, r8, #0, 16 │ │ │ │ rsbseq sp, ip, #228, 22 @ 0x39000 │ │ │ │ andeq r0, r0, r8, asr #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #28] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 6c54c <__cxa_atexit@plt+0x5e398> │ │ │ │ @@ -97114,15 +97114,15 @@ │ │ │ │ bpl 6cfd4 <__cxa_atexit@plt+0x5ee20> │ │ │ │ ldr r3, [pc, #92] @ 6d000 <__cxa_atexit@plt+0x5ee4c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #88] @ 6d004 <__cxa_atexit@plt+0x5ee50> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5] │ │ │ │ str r3, [r5, #12]! │ │ │ │ - b 3efbf0 <__cxa_atexit@plt+0x3e1a3c> │ │ │ │ + b 3c201c <__cxa_atexit@plt+0x3b3e68> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ @@ -97139,15 +97139,15 @@ │ │ │ │ andeq r0, r0, ip, lsr r9 │ │ │ │ andeq r0, r0, r4, ror r9 │ │ │ │ rsbseq sp, ip, #176, 20 @ 0xb0000 │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, lsr r2 │ │ │ │ andeq r0, r0, ip, asr #4 │ │ │ │ - addseq sp, r8, #84, 12 @ 0x5400000 │ │ │ │ + addseq sp, r8, #116, 12 @ 0x7400000 │ │ │ │ rsbseq sp, ip, #56, 20 @ 0x38000 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #132] @ 6d0b4 <__cxa_atexit@plt+0x5ef00> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -97603,15 +97603,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #56]! @ 0x38 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - addseq ip, r8, #240, 28 @ 0xf00 │ │ │ │ + addseq ip, r8, #16, 30 @ 0x40 │ │ │ │ rsbseq sp, ip, #248, 4 @ 0x8000000f │ │ │ │ andeq r0, r0, r8, asr #17 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #28] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 6cea8 <__cxa_atexit@plt+0x5ecf4> │ │ │ │ @@ -97643,15 +97643,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #56]! @ 0x38 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - addseq ip, r8, #84, 28 @ 0x540 │ │ │ │ + addseq ip, r8, #116, 28 @ 0x740 │ │ │ │ rsbseq sp, ip, #88, 4 @ 0x80000005 │ │ │ │ andeq r0, r0, r8, asr #17 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #28] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 6cea8 <__cxa_atexit@plt+0x5ecf4> │ │ │ │ @@ -97672,29 +97672,29 @@ │ │ │ │ bpl 6d878 <__cxa_atexit@plt+0x5f6c4> │ │ │ │ ldr r3, [pc, #64] @ 6d89c <__cxa_atexit@plt+0x5f6e8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #16]! │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ ldr r9, [pc, #52] @ 6d8a0 <__cxa_atexit@plt+0x5f6ec> │ │ │ │ add r9, pc, r9 │ │ │ │ - b 3efbf0 <__cxa_atexit@plt+0x3e1a3c> │ │ │ │ + b 3c201c <__cxa_atexit@plt+0x3b3e68> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 6d8a4 <__cxa_atexit@plt+0x5f6f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ bx r0 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ addmi r9, sl, r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ rsbseq sp, ip, #240, 2 @ 0x3c │ │ │ │ - addseq ip, r8, #176, 26 @ 0x2c00 │ │ │ │ + addseq ip, r8, #208, 26 @ 0x3400 │ │ │ │ rsbseq sp, ip, #172, 2 @ 0x2b │ │ │ │ andeq r0, r0, r8, asr #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ vldr d0, [pc, #68] @ 6d900 <__cxa_atexit@plt+0x5f74c> │ │ │ │ add r3, r7, #3 │ │ │ │ vldr d1, [r3] │ │ │ │ vcmp.f64 d1, d0 │ │ │ │ @@ -97702,24 +97702,24 @@ │ │ │ │ bpl 6d8e8 <__cxa_atexit@plt+0x5f734> │ │ │ │ ldr r3, [pc, #56] @ 6d90c <__cxa_atexit@plt+0x5f758> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #16]! │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ ldr r9, [pc, #44] @ 6d910 <__cxa_atexit@plt+0x5f75c> │ │ │ │ add r9, pc, r9 │ │ │ │ - b 3efbf0 <__cxa_atexit@plt+0x3e1a3c> │ │ │ │ + b 3c201c <__cxa_atexit@plt+0x3b3e68> │ │ │ │ ldr r7, [pc, #24] @ 6d908 <__cxa_atexit@plt+0x5f754> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ bx r0 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ addmi r9, sl, r0 │ │ │ │ - addseq ip, r8, #64, 26 @ 0x1000 │ │ │ │ + addseq ip, r8, #96, 26 @ 0x1800 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ rsbseq sp, ip, #120, 2 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ beq 6d97c <__cxa_atexit@plt+0x5f7c8> │ │ │ │ @@ -97754,16 +97754,16 @@ │ │ │ │ ldr r7, [pc, #24] @ 6d9b8 <__cxa_atexit@plt+0x5f804> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - addseq ip, r8, #172, 24 @ 0xac00 │ │ │ │ - addseq ip, r8, #16, 24 @ 0x1000 │ │ │ │ + addseq ip, r8, #204, 24 @ 0xcc00 │ │ │ │ + addseq ip, r8, #48, 24 @ 0x3000 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 6da04 <__cxa_atexit@plt+0x5f850> │ │ │ │ ldr r7, [pc, #84] @ 6da2c <__cxa_atexit@plt+0x5f878> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -97785,31 +97785,31 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 6da30 <__cxa_atexit@plt+0x5f87c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - addseq ip, r8, #144, 22 @ 0x24000 │ │ │ │ - addseq ip, r8, #36, 24 @ 0x2400 │ │ │ │ + addseq ip, r8, #176, 22 @ 0x2c000 │ │ │ │ + addseq ip, r8, #68, 24 @ 0x4400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 6da6c <__cxa_atexit@plt+0x5f8b8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ 6da70 <__cxa_atexit@plt+0x5f8bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - addseq ip, r8, #104, 22 @ 0x1a000 │ │ │ │ - addseq ip, r8, #224, 22 @ 0x38000 │ │ │ │ + addseq ip, r8, #136, 22 @ 0x22000 │ │ │ │ + addseq ip, r8, #0, 24 │ │ │ │ rsbseq sp, ip, #108 @ 0x6c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6dadc <__cxa_atexit@plt+0x5f928> │ │ │ │ ldr lr, [pc, #80] @ 6dae4 <__cxa_atexit@plt+0x5f930> │ │ │ │ @@ -97831,15 +97831,15 @@ │ │ │ │ b 6daf8 <__cxa_atexit@plt+0x5f944> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - addseq ip, r8, #4, 22 @ 0x1000 │ │ │ │ + addseq ip, r8, #36, 22 @ 0x9000 │ │ │ │ rsbseq ip, ip, #244, 30 @ 0x3d0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6db3c <__cxa_atexit@plt+0x5f988> │ │ │ │ ldr r3, [pc, #136] @ 6db94 <__cxa_atexit@plt+0x5f9e0> │ │ │ │ @@ -97851,15 +97851,15 @@ │ │ │ │ ldr r3, [pc, #116] @ 6db98 <__cxa_atexit@plt+0x5f9e4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #15] │ │ │ │ ldr r9, [pc, #108] @ 6db9c <__cxa_atexit@plt+0x5f9e8> │ │ │ │ add r9, pc, r9 │ │ │ │ str r8, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 6db84 <__cxa_atexit@plt+0x5f9d0> │ │ │ │ ldr ip, [r5, #20]! │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ ldr r2, [r5, #-12] │ │ │ │ @@ -97873,31 +97873,31 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ rsbseq ip, ip, #144, 28 @ 0x900 │ │ │ │ - addseq ip, r8, #204, 24 @ 0xcc00 │ │ │ │ + addseq ip, r8, #236, 24 @ 0xec00 │ │ │ │ rsbseq ip, ip, #60, 30 @ 0xf0 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 6dbd4 <__cxa_atexit@plt+0x5fa20> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #15] │ │ │ │ ldr r9, [pc, #20] @ 6dbd8 <__cxa_atexit@plt+0x5fa24> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #16] │ │ │ │ str r8, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ rsbseq ip, ip, #252, 26 @ 0x3f00 │ │ │ │ rsbseq ip, ip, #244, 28 @ 0xf40 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -97927,23 +97927,23 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #36] @ 6dc7c <__cxa_atexit@plt+0x5fac8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #32] @ 6dc80 <__cxa_atexit@plt+0x5facc> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ rsbseq ip, ip, #252, 26 @ 0x3f00 │ │ │ │ - addseq ip, r8, #176, 18 @ 0x2c0000 │ │ │ │ - addseq ip, r8, #28, 24 @ 0x1c00 │ │ │ │ + addseq ip, r8, #208, 18 @ 0x340000 │ │ │ │ + addseq ip, r8, #60, 24 @ 0x3c00 │ │ │ │ rsbseq ip, ip, #24, 26 @ 0x600 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6dce4 <__cxa_atexit@plt+0x5fb30> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -97964,22 +97964,22 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #36] @ 6dd10 <__cxa_atexit@plt+0x5fb5c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r9, [pc, #28] @ 6dd14 <__cxa_atexit@plt+0x5fb60> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ rsbseq ip, ip, #180, 24 @ 0xb400 │ │ │ │ - addseq ip, r8, #100, 22 @ 0x19000 │ │ │ │ + addseq ip, r8, #132, 22 @ 0x21000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldmib r5, {r9, lr} │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ @@ -98013,19 +98013,19 @@ │ │ │ │ add r1, r3, #16 │ │ │ │ stm r1, {r0, r7, lr} │ │ │ │ str r8, [r3, #28] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq ip, r8, #216, 20 @ 0xd8000 │ │ │ │ - addseq ip, r8, #92, 16 @ 0x5c0000 │ │ │ │ - addseq ip, r8, #160, 20 @ 0xa0000 │ │ │ │ - addseq ip, r8, #36, 16 @ 0x240000 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq ip, r8, #248, 20 @ 0xf8000 │ │ │ │ + addseq ip, r8, #124, 16 @ 0x7c0000 │ │ │ │ + addseq ip, r8, #192, 20 @ 0xc0000 │ │ │ │ + addseq ip, r8, #68, 16 @ 0x440000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 6dec0 <__cxa_atexit@plt+0x5fd0c> │ │ │ │ ldr r2, [pc, #240] @ 6dee4 <__cxa_atexit@plt+0x5fd30> │ │ │ │ @@ -98063,45 +98063,45 @@ │ │ │ │ str r3, [r7] │ │ │ │ str r2, [r5] │ │ │ │ ldr r5, [pc, #124] @ 6def8 <__cxa_atexit@plt+0x5fd44> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ - b 3efc38 <__cxa_atexit@plt+0x3e1a84> │ │ │ │ + b 3c2064 <__cxa_atexit@plt+0x3b3eb0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #84] @ 6df00 <__cxa_atexit@plt+0x5fd4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ sub r5, r3, #8 │ │ │ │ mov r7, sl │ │ │ │ mov r9, sl │ │ │ │ - b 3efa80 <__cxa_atexit@plt+0x3e18cc> │ │ │ │ + b 3c1eac <__cxa_atexit@plt+0x3b3cf8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 6defc <__cxa_atexit@plt+0x5fd48> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - addseq ip, r8, #176, 14 @ 0x2c00000 │ │ │ │ + addseq ip, r8, #208, 14 @ 0x3400000 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, ip, asr r2 │ │ │ │ @ instruction: 0xfffeb83c │ │ │ │ - addseq ip, r8, #148, 18 @ 0x250000 │ │ │ │ + addseq ip, r8, #180, 18 @ 0x2d0000 │ │ │ │ rsbseq ip, ip, #72, 22 @ 0x12000 │ │ │ │ - addseq ip, r8, #136, 18 @ 0x220000 │ │ │ │ + addseq ip, r8, #168, 18 @ 0x2a0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #176] @ 6dfc8 <__cxa_atexit@plt+0x5fe14> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr sl, [r3, #4]! │ │ │ │ @@ -98126,37 +98126,37 @@ │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ ldr r5, [pc, #92] @ 6dfd4 <__cxa_atexit@plt+0x5fe20> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ - b 3efc38 <__cxa_atexit@plt+0x3e1a84> │ │ │ │ + b 3c2064 <__cxa_atexit@plt+0x3b3eb0> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #64] @ 6dfdc <__cxa_atexit@plt+0x5fe28> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ add r5, r5, #8 │ │ │ │ mov r7, sl │ │ │ │ mov r9, sl │ │ │ │ - b 3efa80 <__cxa_atexit@plt+0x3e18cc> │ │ │ │ + b 3c1eac <__cxa_atexit@plt+0x3b3cf8> │ │ │ │ ldr r7, [pc, #32] @ 6dfd8 <__cxa_atexit@plt+0x5fe24> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ @ instruction: 0xfffeb740 │ │ │ │ - addseq ip, r8, #152, 16 @ 0x980000 │ │ │ │ + addseq ip, r8, #184, 16 @ 0xb80000 │ │ │ │ rsbseq ip, ip, #100, 20 @ 0x64000 │ │ │ │ - addseq ip, r8, #152, 16 @ 0x980000 │ │ │ │ + addseq ip, r8, #184, 16 @ 0xb80000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #140] @ 6e080 <__cxa_atexit@plt+0x5fecc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ @@ -98175,42 +98175,42 @@ │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ ldr r5, [pc, #76] @ 6e088 <__cxa_atexit@plt+0x5fed4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ - b 3efc38 <__cxa_atexit@plt+0x3e1a84> │ │ │ │ + b 3c2064 <__cxa_atexit@plt+0x3b3eb0> │ │ │ │ ldr r7, [pc, #60] @ 6e090 <__cxa_atexit@plt+0x5fedc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ add r5, r5, #8 │ │ │ │ mov r7, sl │ │ │ │ mov r9, sl │ │ │ │ - b 3efa80 <__cxa_atexit@plt+0x3e18cc> │ │ │ │ + b 3c1eac <__cxa_atexit@plt+0x3b3cf8> │ │ │ │ ldr r7, [pc, #28] @ 6e08c <__cxa_atexit@plt+0x5fed8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0xfffeb67c │ │ │ │ - addseq ip, r8, #212, 14 @ 0x3500000 │ │ │ │ + addseq ip, r8, #244, 14 @ 0x3d00000 │ │ │ │ rsbseq ip, ip, #172, 18 @ 0x2b0000 │ │ │ │ - addseq ip, r8, #224, 14 @ 0x3800000 │ │ │ │ + addseq ip, r8, #0, 16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 6e0b4 <__cxa_atexit@plt+0x5ff00> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ - b 3efa80 <__cxa_atexit@plt+0x3e18cc> │ │ │ │ - addseq ip, r8, #144, 14 @ 0x2400000 │ │ │ │ + b 3c1eac <__cxa_atexit@plt+0x3b3cf8> │ │ │ │ + addseq ip, r8, #176, 14 @ 0x2c00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6e0ec <__cxa_atexit@plt+0x5ff38> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -98218,15 +98218,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 6e104 <__cxa_atexit@plt+0x5ff50> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq ip, r8, #216, 8 @ 0xd8000000 │ │ │ │ + addseq ip, r8, #248, 8 @ 0xf8000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 6e1bc <__cxa_atexit@plt+0x60008> │ │ │ │ ldr r3, [pc, #196] @ 6e1dc <__cxa_atexit@plt+0x60028> │ │ │ │ @@ -98275,19 +98275,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - addseq ip, r8, #84, 8 @ 0x54000000 │ │ │ │ - addseq ip, r8, #252, 10 @ 0x3f000000 │ │ │ │ + addseq ip, r8, #116, 8 @ 0x74000000 │ │ │ │ + addseq ip, r8, #28, 12 @ 0x1c00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6e268 <__cxa_atexit@plt+0x600b4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ @@ -98319,18 +98319,18 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - addseq ip, r8, #136, 6 @ 0x20000002 │ │ │ │ - addseq ip, r8, #56, 10 @ 0xe000000 │ │ │ │ + addseq ip, r8, #168, 6 @ 0xa0000002 │ │ │ │ + addseq ip, r8, #88, 10 @ 0x16000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 6e338 <__cxa_atexit@plt+0x60184> │ │ │ │ @@ -98371,15 +98371,15 @@ │ │ │ │ b 6e348 <__cxa_atexit@plt+0x60194> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - addseq ip, r8, #220, 4 @ 0xc000000d │ │ │ │ + addseq ip, r8, #252, 4 @ 0xc000000f │ │ │ │ @ instruction: 0xfffffae4 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #156] @ 6e414 <__cxa_atexit@plt+0x60260> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -98405,15 +98405,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r2, [r5, #-4] │ │ │ │ ldr r5, [pc, #76] @ 6e420 <__cxa_atexit@plt+0x6026c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ - b 3efc38 <__cxa_atexit@plt+0x3e1a84> │ │ │ │ + b 3c2064 <__cxa_atexit@plt+0x3b3eb0> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, sl │ │ │ │ b 6e104 <__cxa_atexit@plt+0x5ff50> │ │ │ │ @@ -98421,15 +98421,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ @ instruction: 0xfffeb2e4 │ │ │ │ - addseq ip, r8, #60, 8 @ 0x3c000000 │ │ │ │ + addseq ip, r8, #92, 8 @ 0x5c000000 │ │ │ │ rsbseq ip, ip, #20, 12 @ 0x1400000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #120] @ 6e4b4 <__cxa_atexit@plt+0x60300> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ @@ -98448,27 +98448,27 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r2, [r5, #-4] │ │ │ │ ldr r5, [pc, #60] @ 6e4bc <__cxa_atexit@plt+0x60308> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ - b 3efc38 <__cxa_atexit@plt+0x3e1a84> │ │ │ │ + b 3c2064 <__cxa_atexit@plt+0x3b3eb0> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, sl │ │ │ │ b 6e104 <__cxa_atexit@plt+0x5ff50> │ │ │ │ ldr r7, [pc, #24] @ 6e4c0 <__cxa_atexit@plt+0x6030c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @ instruction: 0xfffeb238 │ │ │ │ - addseq ip, r8, #144, 6 @ 0x40000002 │ │ │ │ + addseq ip, r8, #176, 6 @ 0xc0000002 │ │ │ │ rsbseq ip, ip, #116, 10 @ 0x1d000000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ b 6e104 <__cxa_atexit@plt+0x5ff50> │ │ │ │ @@ -98483,15 +98483,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 6e528 <__cxa_atexit@plt+0x60374> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq ip, r8, #180 @ 0xb4 │ │ │ │ + addseq ip, r8, #212 @ 0xd4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 6e5e0 <__cxa_atexit@plt+0x6042c> │ │ │ │ ldr r3, [pc, #196] @ 6e600 <__cxa_atexit@plt+0x6044c> │ │ │ │ @@ -98540,19 +98540,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - addseq ip, r8, #48 @ 0x30 │ │ │ │ - addseq ip, r8, #216, 2 @ 0x36 │ │ │ │ + addseq ip, r8, #80 @ 0x50 │ │ │ │ + addseq ip, r8, #248, 2 @ 0x3e │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6e68c <__cxa_atexit@plt+0x604d8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ @@ -98584,18 +98584,18 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - addseq fp, r8, #100, 30 @ 0x190 │ │ │ │ - addseq ip, r8, #20, 2 │ │ │ │ + addseq fp, r8, #132, 30 @ 0x210 │ │ │ │ + addseq ip, r8, #52, 2 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 6e75c <__cxa_atexit@plt+0x605a8> │ │ │ │ @@ -98669,15 +98669,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r2, [r5, #-4] │ │ │ │ ldr r5, [pc, #76] @ 6e840 <__cxa_atexit@plt+0x6068c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ - b 3efc38 <__cxa_atexit@plt+0x3e1a84> │ │ │ │ + b 3c2064 <__cxa_atexit@plt+0x3b3eb0> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, sl │ │ │ │ b 6e528 <__cxa_atexit@plt+0x60374> │ │ │ │ @@ -98685,15 +98685,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ @ instruction: 0xfffeaec4 │ │ │ │ - addseq ip, r8, #28 │ │ │ │ + addseq ip, r8, #60 @ 0x3c │ │ │ │ rsbseq ip, ip, #244, 2 @ 0x3d │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #120] @ 6e8d4 <__cxa_atexit@plt+0x60720> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ @@ -98712,27 +98712,27 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r2, [r5, #-4] │ │ │ │ ldr r5, [pc, #60] @ 6e8dc <__cxa_atexit@plt+0x60728> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ - b 3efc38 <__cxa_atexit@plt+0x3e1a84> │ │ │ │ + b 3c2064 <__cxa_atexit@plt+0x3b3eb0> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, sl │ │ │ │ b 6e528 <__cxa_atexit@plt+0x60374> │ │ │ │ ldr r7, [pc, #24] @ 6e8e0 <__cxa_atexit@plt+0x6072c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @ instruction: 0xfffeae18 │ │ │ │ - addseq fp, r8, #112, 30 @ 0x1c0 │ │ │ │ + addseq fp, r8, #144, 30 @ 0x240 │ │ │ │ rsbseq ip, ip, #84, 2 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ b 6e528 <__cxa_atexit@plt+0x60374> │ │ │ │ @@ -98763,15 +98763,15 @@ │ │ │ │ b 6e988 <__cxa_atexit@plt+0x607d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - addseq fp, r8, #124, 24 @ 0x7c00 │ │ │ │ + addseq fp, r8, #156, 24 @ 0x9c00 │ │ │ │ rsbseq ip, ip, #216 @ 0xd8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 6e9a8 <__cxa_atexit@plt+0x607f4> │ │ │ │ ldr r7, [pc, #148] @ 6ea30 <__cxa_atexit@plt+0x6087c> │ │ │ │ @@ -98805,19 +98805,19 @@ │ │ │ │ ldr r5, [pc, #40] @ 6ea34 <__cxa_atexit@plt+0x60880> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r9, [pc, #36] @ 6ea38 <__cxa_atexit@plt+0x60884> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r7, #15] │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efbf0 <__cxa_atexit@plt+0x3e1a3c> │ │ │ │ + b 3c201c <__cxa_atexit@plt+0x3b3e68> │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ - addseq fp, r8, #56, 24 @ 0x3800 │ │ │ │ + addseq fp, r8, #88, 24 @ 0x5800 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ rsbseq ip, ip, #72 @ 0x48 │ │ │ │ rsbseq ip, ip, #24 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 6eab8 <__cxa_atexit@plt+0x60904> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -98835,27 +98835,27 @@ │ │ │ │ beq 6ea9c <__cxa_atexit@plt+0x608e8> │ │ │ │ ldr r3, [pc, #56] @ 6eac0 <__cxa_atexit@plt+0x6090c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #52] @ 6eac4 <__cxa_atexit@plt+0x60910> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r7, #15] │ │ │ │ str r3, [r5] │ │ │ │ - b 3efbf0 <__cxa_atexit@plt+0x3e1a3c> │ │ │ │ + b 3c201c <__cxa_atexit@plt+0x3b3e68> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 6eac8 <__cxa_atexit@plt+0x60914> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ rsbseq fp, ip, #204, 30 @ 0x330 │ │ │ │ - addseq fp, r8, #40, 22 @ 0xa000 │ │ │ │ + addseq fp, r8, #72, 22 @ 0x12000 │ │ │ │ rsbseq fp, ip, #136, 30 @ 0x220 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 6eb18 <__cxa_atexit@plt+0x60964> │ │ │ │ ldr r3, [pc, #72] @ 6eb34 <__cxa_atexit@plt+0x60980> │ │ │ │ @@ -98866,37 +98866,37 @@ │ │ │ │ beq 6eb2c <__cxa_atexit@plt+0x60978> │ │ │ │ ldr r3, [pc, #52] @ 6eb38 <__cxa_atexit@plt+0x60984> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #48] @ 6eb3c <__cxa_atexit@plt+0x60988> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r7, #15] │ │ │ │ str r3, [r5] │ │ │ │ - b 3efbf0 <__cxa_atexit@plt+0x3e1a3c> │ │ │ │ + b 3c201c <__cxa_atexit@plt+0x3b3e68> │ │ │ │ ldr r7, [pc, #32] @ 6eb40 <__cxa_atexit@plt+0x6098c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ rsbseq fp, ip, #80, 30 @ 0x140 │ │ │ │ - addseq fp, r8, #180, 20 @ 0xb4000 │ │ │ │ + addseq fp, r8, #212, 20 @ 0xd4000 │ │ │ │ rsbseq fp, ip, #16, 30 @ 0x40 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 6eb70 <__cxa_atexit@plt+0x609bc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #20] @ 6eb74 <__cxa_atexit@plt+0x609c0> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r8, [r7, #15] │ │ │ │ str r3, [r5] │ │ │ │ - b 3efbf0 <__cxa_atexit@plt+0x3e1a3c> │ │ │ │ + b 3c201c <__cxa_atexit@plt+0x3b3e68> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ rsbseq fp, ip, #252, 28 @ 0xfc0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 6eba0 <__cxa_atexit@plt+0x609ec> │ │ │ │ @@ -98911,15 +98911,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 6ebbc <__cxa_atexit@plt+0x60a08> │ │ │ │ b 6ebd4 <__cxa_atexit@plt+0x60a20> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - addseq fp, r8, #64, 20 @ 0x40000 │ │ │ │ + addseq fp, r8, #96, 20 @ 0x60000 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 6ec0c <__cxa_atexit@plt+0x60a58> │ │ │ │ ldr r2, [pc, #136] @ 6ec70 <__cxa_atexit@plt+0x60abc> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -98952,18 +98952,18 @@ │ │ │ │ sub r7, r2, #2 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - addseq fp, r8, #192, 18 @ 0x300000 │ │ │ │ - addseq fp, r8, #140, 18 @ 0x230000 │ │ │ │ + addseq fp, r8, #224, 18 @ 0x380000 │ │ │ │ + addseq fp, r8, #172, 18 @ 0x2b0000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6ec98 <__cxa_atexit@plt+0x60ae4> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ @@ -98978,36 +98978,36 @@ │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq fp, r8, #32, 18 @ 0x80000 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq fp, r8, #64, 18 @ 0x100000 │ │ │ │ rsbseq ip, ip, #32, 2 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #168 @ 0xa8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6ed14 <__cxa_atexit@plt+0x60b60> │ │ │ │ ldr r3, [pc, #36] @ 6ed24 <__cxa_atexit@plt+0x60b70> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ ldr r8, [pc, #24] @ 6ed28 <__cxa_atexit@plt+0x60b74> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 1189e28 <__cxa_atexit@plt+0x117bc74> │ │ │ │ + b 93d390 <__cxa_atexit@plt+0x92f1dc> │ │ │ │ ldr r7, [pc, #16] @ 6ed2c <__cxa_atexit@plt+0x60b78> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - addseq fp, r8, #244, 20 @ 0xf4000 │ │ │ │ + addseq fp, r8, #20, 22 @ 0x5000 │ │ │ │ rsbseq ip, ip, #252 @ 0xfc │ │ │ │ rsbseq ip, ip, #208 @ 0xd0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #84] @ 6ed9c <__cxa_atexit@plt+0x60be8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -99145,21 +99145,21 @@ │ │ │ │ ldrd r0, [r2, #72] @ 0x48 │ │ │ │ sub r6, r6, r5 │ │ │ │ subs r0, r0, r6 │ │ │ │ sbc r1, r1, #0 │ │ │ │ strd r0, [r2, #72] @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #102 @ 0x66 │ │ │ │ blx r7 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r6, [r0, #812] @ 0x32c │ │ │ │ ldr r4, [r0, #820] @ 0x334 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ ldr r5, [r3, #12] │ │ │ │ str r8, [r0, #828] @ 0x33c │ │ │ │ ldr r2, [r4] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ @@ -99179,15 +99179,15 @@ │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - addseq fp, r8, #168, 16 @ 0xa80000 │ │ │ │ + addseq fp, r8, #200, 16 @ 0xc80000 │ │ │ │ @ instruction: 0x000001b8 │ │ │ │ rsbseq fp, ip, #240, 26 @ 0x3c00 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r4, [pc, #188] @ 6f0d8 <__cxa_atexit@plt+0x60f24> │ │ │ │ @@ -99206,21 +99206,21 @@ │ │ │ │ ldrd r2, [r5, #72] @ 0x48 │ │ │ │ sub r6, r6, r4 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r3, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #102 @ 0x66 │ │ │ │ blx r7 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -99261,21 +99261,21 @@ │ │ │ │ ldrd r2, [r7, #72] @ 0x48 │ │ │ │ sub r6, r6, r5 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r3, #0 │ │ │ │ strd r2, [r7, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #103 @ 0x67 │ │ │ │ blx r8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -99386,15 +99386,15 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ rsbseq fp, ip, #192, 20 @ 0xc0000 │ │ │ │ - rsbeq lr, r2, #64, 12 @ 0x4000000 │ │ │ │ + rsbeq lr, r2, #0, 20 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #100] @ 6f3b4 <__cxa_atexit@plt+0x61200> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ @@ -99421,15 +99421,15 @@ │ │ │ │ b 46844 <__cxa_atexit@plt+0x38690> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ rsbseq fp, ip, #52, 20 @ 0x34000 │ │ │ │ - rsbeq lr, r2, #188, 10 @ 0x2f000000 │ │ │ │ + rsbeq lr, r2, #124, 18 @ 0x1f0000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr lr, [pc, #60] @ 6f40c <__cxa_atexit@plt+0x61258> │ │ │ │ add lr, pc, lr │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ ldr ip, [r5, #20] │ │ │ │ ldr r1, [r5, #24] │ │ │ │ str r7, [r5] │ │ │ │ @@ -99442,15 +99442,15 @@ │ │ │ │ sub r1, r5, #20 │ │ │ │ stm r1, {r0, r3, lr} │ │ │ │ vstr d8, [r5, #-8] │ │ │ │ str ip, [r5, #-28]! @ 0xffffffe4 │ │ │ │ b 46844 <__cxa_atexit@plt+0x38690> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ rsbseq fp, ip, #200, 18 @ 0x320000 │ │ │ │ - rsbeq lr, r2, #112, 10 @ 0x1c000000 │ │ │ │ + rsbeq lr, r2, #48, 18 @ 0xc0000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #96] @ 6f488 <__cxa_atexit@plt+0x612d4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #28] │ │ │ │ @@ -99468,22 +99468,22 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ sub r1, r5, #20 │ │ │ │ stm r1, {r0, r3, r8} │ │ │ │ stmdb r5, {r2, ip} │ │ │ │ str sl, [r5] │ │ │ │ str lr, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ rsbseq fp, ip, #192, 6 │ │ │ │ rsbseq fp, ip, #68, 18 @ 0x110000 │ │ │ │ - rsbeq lr, r2, #248, 8 @ 0xf8000000 │ │ │ │ + rsbeq lr, r2, #184, 16 @ 0xb80000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr lr, [pc, #60] @ 6f4e4 <__cxa_atexit@plt+0x61330> │ │ │ │ add lr, pc, lr │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ add r8, r7, #11 │ │ │ │ ldm r8, {r0, r3, r8} │ │ │ │ @@ -99493,19 +99493,19 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ sub r1, r5, #20 │ │ │ │ stm r1, {r0, r3, r8} │ │ │ │ stmdb r5, {r2, ip} │ │ │ │ str sl, [r5] │ │ │ │ str lr, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ rsbseq fp, ip, #92, 6 @ 0x70000001 │ │ │ │ rsbseq fp, ip, #236, 16 @ 0xec0000 │ │ │ │ - rsbeq lr, r2, #172, 8 @ 0xac000000 │ │ │ │ + rsbeq lr, r2, #108, 16 @ 0x6c0000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 6f520 <__cxa_atexit@plt+0x6136c> │ │ │ │ ldr r3, [pc, #124] @ 6f588 <__cxa_atexit@plt+0x613d4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ @@ -99537,15 +99537,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #6 │ │ │ │ andeq r0, r0, r0, asr #6 │ │ │ │ andeq r0, r0, r4, ror #6 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ rsbseq fp, ip, #76, 16 @ 0x4c0000 │ │ │ │ - rsbeq lr, r2, #24, 8 @ 0x18000000 │ │ │ │ + rsbeq lr, r2, #216, 14 @ 0x3600000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6f5c0 <__cxa_atexit@plt+0x6140c> │ │ │ │ ldr r3, [pc, #124] @ 6f628 <__cxa_atexit@plt+0x61474> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -99577,15 +99577,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsl r2 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ rsbseq fp, ip, #172, 14 @ 0x2b00000 │ │ │ │ - rsbeq lr, r2, #132, 6 @ 0x10000002 │ │ │ │ + rsbeq lr, r2, #68, 14 @ 0x1100000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #1 │ │ │ │ bne 6f65c <__cxa_atexit@plt+0x614a8> │ │ │ │ ldr r3, [pc, #120] @ 6f6c4 <__cxa_atexit@plt+0x61510> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -99614,17 +99614,17 @@ │ │ │ │ mov r8, fp │ │ │ │ b 6f8cc <__cxa_atexit@plt+0x61718> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - addseq fp, r8, #104, 2 │ │ │ │ + addseq fp, r8, #136, 2 @ 0x22 │ │ │ │ rsbseq fp, ip, #16, 14 @ 0x400000 │ │ │ │ - rsbeq lr, r2, #244, 4 @ 0x4000000f │ │ │ │ + rsbeq lr, r2, #180, 12 @ 0xb400000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [pc, #60] @ 6f718 <__cxa_atexit@plt+0x61564> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 6f710 <__cxa_atexit@plt+0x6155c> │ │ │ │ @@ -99638,36 +99638,36 @@ │ │ │ │ mov r8, fp │ │ │ │ b 6f8cc <__cxa_atexit@plt+0x61718> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ rsbseq fp, ip, #184, 12 @ 0xb800000 │ │ │ │ - rsbeq lr, r2, #168, 4 @ 0x8000000a │ │ │ │ + rsbeq lr, r2, #104, 12 @ 0x6800000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 6f758 <__cxa_atexit@plt+0x615a4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 6f750 <__cxa_atexit@plt+0x6159c> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, fp │ │ │ │ b 6f8cc <__cxa_atexit@plt+0x61718> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ rsbseq fp, ip, #124, 12 @ 0x7c00000 │ │ │ │ - rsbeq lr, r2, #120, 4 @ 0x80000007 │ │ │ │ + rsbeq lr, r2, #56, 12 @ 0x3800000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 6f8cc <__cxa_atexit@plt+0x61718> │ │ │ │ rsbseq fp, ip, #100, 12 @ 0x6400000 │ │ │ │ - rsbeq lr, r2, #108, 4 @ 0xc0000006 │ │ │ │ + rsbeq lr, r2, #44, 12 @ 0x2c00000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [pc, #60] @ 6f7c4 <__cxa_atexit@plt+0x61610> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 6f7bc <__cxa_atexit@plt+0x61608> │ │ │ │ @@ -99681,36 +99681,36 @@ │ │ │ │ mov r8, fp │ │ │ │ b 6f8cc <__cxa_atexit@plt+0x61718> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ rsbseq fp, ip, #12, 12 @ 0xc00000 │ │ │ │ - rsbeq lr, r2, #32, 4 │ │ │ │ + rsbeq lr, r2, #224, 10 @ 0x38000000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 6f804 <__cxa_atexit@plt+0x61650> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 6f7fc <__cxa_atexit@plt+0x61648> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, fp │ │ │ │ b 6f8cc <__cxa_atexit@plt+0x61718> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ rsbseq fp, ip, #208, 10 @ 0x34000000 │ │ │ │ - rsbeq lr, r2, #240, 2 @ 0x3c │ │ │ │ + rsbeq lr, r2, #176, 10 @ 0x2c000000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 6f8cc <__cxa_atexit@plt+0x61718> │ │ │ │ rsbseq fp, ip, #184, 10 @ 0x2e000000 │ │ │ │ - rsbeq lr, r2, #228, 2 @ 0x39 │ │ │ │ + rsbeq lr, r2, #164, 10 @ 0x29000000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [pc, #60] @ 6f870 <__cxa_atexit@plt+0x616bc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 6f868 <__cxa_atexit@plt+0x616b4> │ │ │ │ @@ -99724,30 +99724,30 @@ │ │ │ │ mov r8, fp │ │ │ │ b 6f8cc <__cxa_atexit@plt+0x61718> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ rsbseq fp, ip, #96, 10 @ 0x18000000 │ │ │ │ - rsbeq lr, r2, #152, 2 @ 0x26 │ │ │ │ + rsbeq lr, r2, #88, 10 @ 0x16000000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 6f8b0 <__cxa_atexit@plt+0x616fc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 6f8a8 <__cxa_atexit@plt+0x616f4> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, fp │ │ │ │ b 6f8cc <__cxa_atexit@plt+0x61718> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ rsbseq fp, ip, #36, 10 @ 0x9000000 │ │ │ │ - rsbeq lr, r2, #104, 2 │ │ │ │ + rsbeq lr, r2, #40, 10 @ 0xa000000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 6f8cc <__cxa_atexit@plt+0x61718> │ │ │ │ mov r3, r6 │ │ │ │ ldr lr, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -99871,31 +99871,31 @@ │ │ │ │ ldr r7, [pc, #52] @ 6fae8 <__cxa_atexit@plt+0x61934> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #172 @ 0xac │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r7, lr │ │ │ │ mov fp, r8 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffeaad0 │ │ │ │ @ instruction: 0xfffea938 │ │ │ │ @ instruction: 0xfffeaec4 │ │ │ │ @ instruction: 0xffff53bc │ │ │ │ - addseq sl, r8, #36, 24 @ 0x2400 │ │ │ │ + addseq sl, r8, #68, 24 @ 0x4400 │ │ │ │ andeq r0, r0, r8, lsr #3 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rsbseq fp, ip, #236, 4 @ 0xc000000e │ │ │ │ - rsbeq sp, r2, #60, 30 @ 0xf0 │ │ │ │ + rsbeq lr, r2, #252, 4 @ 0xc000000f │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 6f8cc <__cxa_atexit@plt+0x61718> │ │ │ │ rsbseq fp, ip, #188 @ 0xbc │ │ │ │ - rsbeq sp, r2, #48, 30 @ 0xc0 │ │ │ │ + rsbeq lr, r2, #240, 4 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [pc, #112] @ 6fb88 <__cxa_atexit@plt+0x619d4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 6fb80 <__cxa_atexit@plt+0x619cc> │ │ │ │ ldr lr, [pc, #96] @ 6fb8c <__cxa_atexit@plt+0x619d8> │ │ │ │ @@ -99921,19 +99921,19 @@ │ │ │ │ str r2, [r5, #48] @ 0x30 │ │ │ │ str sl, [r5, #52] @ 0x34 │ │ │ │ b 420a8 <__cxa_atexit@plt+0x33ef4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, ip, asr #6 │ │ │ │ - addseq sl, r8, #252, 20 @ 0xfc000 │ │ │ │ - addseq sl, r8, #132, 20 @ 0x84000 │ │ │ │ - addseq sl, r8, #116, 20 @ 0x74000 │ │ │ │ + addseq sl, r8, #28, 22 @ 0x7000 │ │ │ │ + addseq sl, r8, #164, 20 @ 0xa4000 │ │ │ │ + addseq sl, r8, #148, 20 @ 0x94000 │ │ │ │ rsbseq fp, ip, #36 @ 0x24 │ │ │ │ - rsbeq sp, r2, #164, 28 @ 0xa40 │ │ │ │ + rsbeq lr, r2, #100, 4 @ 0x40000006 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr lr, [pc, #84] @ 6fc04 <__cxa_atexit@plt+0x61a50> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [pc, #80] @ 6fc08 <__cxa_atexit@plt+0x61a54> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ ldr sl, [r5, #92] @ 0x5c │ │ │ │ @@ -99951,19 +99951,19 @@ │ │ │ │ str r7, [r5, #96] @ 0x60 │ │ │ │ str r1, [r5, #40] @ 0x28 │ │ │ │ str r3, [r5, #44] @ 0x2c │ │ │ │ str r2, [r5, #48] @ 0x30 │ │ │ │ str sl, [r5, #52] @ 0x34 │ │ │ │ b 420a8 <__cxa_atexit@plt+0x33ef4> │ │ │ │ andeq r0, r0, r8, asr #5 │ │ │ │ - addseq sl, r8, #120, 20 @ 0x78000 │ │ │ │ - addseq sl, r8, #0, 20 │ │ │ │ - addseq sl, r8, #240, 18 @ 0x3c0000 │ │ │ │ + addseq sl, r8, #152, 20 @ 0x98000 │ │ │ │ + addseq sl, r8, #32, 20 @ 0x20000 │ │ │ │ + addseq sl, r8, #16, 20 @ 0x10000 │ │ │ │ rsbseq sl, ip, #188, 30 @ 0x2f0 │ │ │ │ - rsbeq sp, r2, #56, 28 @ 0x380 │ │ │ │ + rsbeq lr, r2, #248, 2 @ 0x3e │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r1, fp │ │ │ │ str r7, [sp, #16] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r9, r6, #284 @ 0x11c │ │ │ │ cmp r2, r9 │ │ │ │ bcc 6fe28 <__cxa_atexit@plt+0x61c74> │ │ │ │ @@ -100092,29 +100092,29 @@ │ │ │ │ ldmib sp, {r6, fp} │ │ │ │ b 420a8 <__cxa_atexit@plt+0x33ef4> │ │ │ │ mov r0, #284 @ 0x11c │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, r9 │ │ │ │ ldr r7, [sp, #16] │ │ │ │ mov fp, r1 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xffffa8d4 │ │ │ │ @ instruction: 0xffffb570 │ │ │ │ - addseq sl, r8, #120, 20 @ 0x78000 │ │ │ │ - addseq sl, r8, #144, 18 @ 0x240000 │ │ │ │ - addseq sl, r8, #108, 18 @ 0x1b0000 │ │ │ │ + addseq sl, r8, #152, 20 @ 0x98000 │ │ │ │ + addseq sl, r8, #176, 18 @ 0x2c0000 │ │ │ │ + addseq sl, r8, #140, 18 @ 0x230000 │ │ │ │ @ instruction: 0xffffb898 │ │ │ │ @ instruction: 0xffffdd3c │ │ │ │ @ instruction: 0xffffe96c │ │ │ │ @ instruction: 0xffffeb80 │ │ │ │ - addseq sl, r8, #156, 16 @ 0x9c0000 │ │ │ │ + addseq sl, r8, #188, 16 @ 0xbc0000 │ │ │ │ @ instruction: 0xffffbbb8 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ rsbseq sl, ip, #56, 26 @ 0xe00 │ │ │ │ - rsbeq sp, r2, #232, 22 @ 0x3a000 │ │ │ │ + rsbeq sp, r2, #168, 30 @ 0x2a0 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r1, r6, #240 @ 0xf0 │ │ │ │ cmp r3, r1 │ │ │ │ bcc 7018c <__cxa_atexit@plt+0x61fd8> │ │ │ │ str fp, [sp, #4] │ │ │ │ str r4, [sp, #20] │ │ │ │ @@ -100245,15 +100245,15 @@ │ │ │ │ ldr r7, [r1] │ │ │ │ ldr r4, [pc, #308] @ 701c4 <__cxa_atexit@plt+0x62010> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ cmp r7, r4 │ │ │ │ ldr r9, [sp, #20] │ │ │ │ bne 700a4 <__cxa_atexit@plt+0x61ef0> │ │ │ │ mov r0, r9 │ │ │ │ - bl 3efbe0 <__cxa_atexit@plt+0x3e1a2c> │ │ │ │ + bl 3c200c <__cxa_atexit@plt+0x3b3e58> │ │ │ │ ldr r7, [pc, #284] @ 701c8 <__cxa_atexit@plt+0x62014> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #276] @ 701cc <__cxa_atexit@plt+0x62018> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ beq 70178 <__cxa_atexit@plt+0x61fc4> │ │ │ │ @@ -100272,19 +100272,19 @@ │ │ │ │ sub r6, r6, r5 │ │ │ │ subs r0, r0, r6 │ │ │ │ sbc r1, r1, #0 │ │ │ │ strd r0, [r4, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -100307,28 +100307,28 @@ │ │ │ │ mov r4, r9 │ │ │ │ mov r6, sl │ │ │ │ ldr fp, [sp, #4] │ │ │ │ bx r0 │ │ │ │ mov r6, #240 @ 0xf0 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r1 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xffff72dc │ │ │ │ - addseq sl, r8, #48, 16 @ 0x300000 │ │ │ │ + addseq sl, r8, #80, 16 @ 0x500000 │ │ │ │ @ instruction: 0xffff55d4 │ │ │ │ - addseq sl, r8, #136, 16 @ 0x880000 │ │ │ │ - addseq sl, r8, #24, 14 @ 0x600000 │ │ │ │ + addseq sl, r8, #168, 16 @ 0xa80000 │ │ │ │ + addseq sl, r8, #56, 14 @ 0xe00000 │ │ │ │ @ instruction: 0xffff8330 │ │ │ │ - addseq sl, r8, #176, 14 @ 0x2c00000 │ │ │ │ - addseq sl, r8, #32, 16 @ 0x200000 │ │ │ │ + addseq sl, r8, #208, 14 @ 0x3400000 │ │ │ │ + addseq sl, r8, #64, 16 @ 0x400000 │ │ │ │ @ instruction: 0xffff8524 │ │ │ │ - addseq sl, r8, #180, 14 @ 0x2d00000 │ │ │ │ - addseq sl, r8, #160, 12 @ 0xa000000 │ │ │ │ + addseq sl, r8, #212, 14 @ 0x3500000 │ │ │ │ + addseq sl, r8, #192, 12 @ 0xc000000 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ - addseq sl, r8, #80, 14 @ 0x1400000 │ │ │ │ + addseq sl, r8, #112, 14 @ 0x1c00000 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ rsbseq sl, ip, #148, 18 @ 0x250000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r4, #812] @ 0x32c │ │ │ │ ldr r3, [pc, #176] @ 702a0 <__cxa_atexit@plt+0x620ec> │ │ │ │ @@ -100346,19 +100346,19 @@ │ │ │ │ ldrd r2, [r5, #72] @ 0x48 │ │ │ │ sub r6, r6, r4 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r3, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -100382,17 +100382,17 @@ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 702c8 <__cxa_atexit@plt+0x62114> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [pc, #8] @ 702cc <__cxa_atexit@plt+0x62118> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 1189e28 <__cxa_atexit@plt+0x117bc74> │ │ │ │ + b 93d390 <__cxa_atexit@plt+0x92f1dc> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - addseq sl, r8, #64, 10 @ 0x10000000 │ │ │ │ + addseq sl, r8, #96, 10 @ 0x18000000 │ │ │ │ rsbseq sl, ip, #136, 16 @ 0x880000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -100408,18 +100408,18 @@ │ │ │ │ str r1, [r9, #8] │ │ │ │ str r2, [r9, #12] │ │ │ │ str r0, [r9, #24] │ │ │ │ str r7, [r9, #28] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r8, #16]! │ │ │ │ add r5, r5, #16 │ │ │ │ - b 7cc78 <__cxa_atexit@plt+0x6eac4> │ │ │ │ + b d00cf8 <__cxa_atexit@plt+0xcf2b44> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xffff857c │ │ │ │ @ instruction: 0xffff85b8 │ │ │ │ rsbseq sl, ip, #200, 20 @ 0xc8000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ @@ -100433,37 +100433,37 @@ │ │ │ │ bhi 703a4 <__cxa_atexit@plt+0x621f0> │ │ │ │ ldr r3, [pc, #68] @ 703c4 <__cxa_atexit@plt+0x62210> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ ldr r8, [pc, #56] @ 703c8 <__cxa_atexit@plt+0x62214> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 1189e28 <__cxa_atexit@plt+0x117bc74> │ │ │ │ + b 93d390 <__cxa_atexit@plt+0x92f1dc> │ │ │ │ ldr r7, [pc, #36] @ 703c0 <__cxa_atexit@plt+0x6220c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 703bc <__cxa_atexit@plt+0x62208> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ rsbseq sl, ip, #108, 20 @ 0x6c000 │ │ │ │ rsbseq sl, ip, #132, 20 @ 0x84000 │ │ │ │ @ instruction: 0xffffe9b8 │ │ │ │ - addseq sl, r8, #116, 8 @ 0x74000000 │ │ │ │ + addseq sl, r8, #148, 8 @ 0x94000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 703e8 <__cxa_atexit@plt+0x62234> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - addseq sl, r8, #104, 4 @ 0x80000006 │ │ │ │ + addseq sl, r8, #136, 4 @ 0x80000008 │ │ │ │ rsbseq sl, ip, #40, 20 @ 0x28000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7043c <__cxa_atexit@plt+0x62288> │ │ │ │ @@ -100475,55 +100475,55 @@ │ │ │ │ bhi 7044c <__cxa_atexit@plt+0x62298> │ │ │ │ ldr r3, [pc, #68] @ 7046c <__cxa_atexit@plt+0x622b8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ ldr r8, [pc, #56] @ 70470 <__cxa_atexit@plt+0x622bc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 1189e28 <__cxa_atexit@plt+0x117bc74> │ │ │ │ + b 93d390 <__cxa_atexit@plt+0x92f1dc> │ │ │ │ ldr r7, [pc, #36] @ 70468 <__cxa_atexit@plt+0x622b4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 70464 <__cxa_atexit@plt+0x622b0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ rsbseq sl, ip, #196, 18 @ 0x310000 │ │ │ │ rsbseq sl, ip, #220, 18 @ 0x370000 │ │ │ │ @ instruction: 0xffffe910 │ │ │ │ - addseq sl, r8, #204, 6 @ 0x30000003 │ │ │ │ + addseq sl, r8, #236, 6 @ 0xb0000003 │ │ │ │ rsbseq sl, ip, #228, 20 @ 0xe4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 704cc <__cxa_atexit@plt+0x62318> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ cmp r0, #0 │ │ │ │ beq 704c4 <__cxa_atexit@plt+0x62310> │ │ │ │ ldr r3, [pc, #44] @ 704d4 <__cxa_atexit@plt+0x62320> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 704d8 <__cxa_atexit@plt+0x62324> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 3efa88 <__cxa_atexit@plt+0x3e18d4> │ │ │ │ + b 3c1eb4 <__cxa_atexit@plt+0x3b3d00> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rsbseq sl, ip, #164, 20 @ 0xa4000 │ │ │ │ - addseq sl, r8, #28, 2 │ │ │ │ + addseq sl, r8, #60, 2 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r6 │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 705a8 <__cxa_atexit@plt+0x623f4> │ │ │ │ @@ -100576,22 +100576,22 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ rsbseq sl, ip, #208, 18 @ 0x340000 │ │ │ │ - addseq sl, r8, #56 @ 0x38 │ │ │ │ + addseq sl, r8, #88 @ 0x58 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ - addseq sl, r8, #244 @ 0xf4 │ │ │ │ - addseq sl, r8, #196, 2 @ 0x31 │ │ │ │ - addseq sl, r8, #232, 2 @ 0x3a │ │ │ │ + addseq sl, r8, #20, 2 │ │ │ │ + addseq sl, r8, #228, 2 @ 0x39 │ │ │ │ + addseq sl, r8, #8, 4 @ 0x80000000 │ │ │ │ rsbseq sl, ip, #140, 18 @ 0x230000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 70664 <__cxa_atexit@plt+0x624b0> │ │ │ │ @@ -100622,20 +100622,20 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r9, r8, #100, 30 @ 0x190 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r9, r8, #132, 30 @ 0x210 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - addseq sl, r8, #4 │ │ │ │ - addseq sl, r8, #212 @ 0xd4 │ │ │ │ - addseq sl, r8, #248 @ 0xf8 │ │ │ │ + addseq sl, r8, #36 @ 0x24 │ │ │ │ + addseq sl, r8, #244 @ 0xf4 │ │ │ │ + addseq sl, r8, #24, 2 │ │ │ │ rsbseq sl, ip, #220, 16 @ 0xdc0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 706c8 <__cxa_atexit@plt+0x62514> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ str r8, [r5, #24] │ │ │ │ @@ -100693,377 +100693,377 @@ │ │ │ │ mov r4, r8 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ bx r0 │ │ │ │ mov r4, #56 @ 0x38 │ │ │ │ str r4, [r8, #828] @ 0x33c │ │ │ │ mov r4, r8 │ │ │ │ mov r7, r1 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r9, r8, #20, 30 @ 0x50 │ │ │ │ - addseq r9, r8, #236, 28 @ 0xec0 │ │ │ │ - addseq sl, r8, #92 @ 0x5c │ │ │ │ - addseq r9, r8, #80, 28 @ 0x500 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r9, r8, #52, 30 @ 0xd0 │ │ │ │ + addseq r9, r8, #12, 30 @ 0x30 │ │ │ │ + addseq sl, r8, #124 @ 0x7c │ │ │ │ + addseq r9, r8, #112, 28 @ 0x700 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 7080c <__cxa_atexit@plt+0x62658> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ cmp r0, #0 │ │ │ │ beq 70804 <__cxa_atexit@plt+0x62650> │ │ │ │ ldr r3, [pc, #48] @ 70814 <__cxa_atexit@plt+0x62660> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #36] @ 70818 <__cxa_atexit@plt+0x62664> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r8 │ │ │ │ mov r8, #8 │ │ │ │ - b 3efc48 <__cxa_atexit@plt+0x3e1a94> │ │ │ │ + b 3c2074 <__cxa_atexit@plt+0x3b3ec0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r9, r8, #232, 26 @ 0x3a00 │ │ │ │ - addseq r9, r8, #220, 26 @ 0x3700 │ │ │ │ + addseq r9, r8, #8, 28 @ 0x80 │ │ │ │ + addseq r9, r8, #252, 26 @ 0x3f00 │ │ │ │ rsbseq sl, ip, #248, 14 @ 0x3e00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 70878 <__cxa_atexit@plt+0x626c4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ cmp r0, #0 │ │ │ │ beq 70870 <__cxa_atexit@plt+0x626bc> │ │ │ │ ldr r8, [pc, #48] @ 70880 <__cxa_atexit@plt+0x626cc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #44] @ 70884 <__cxa_atexit@plt+0x626d0> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, #40] @ 70888 <__cxa_atexit@plt+0x626d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, sl │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rsbseq sl, ip, #168, 14 @ 0x2a00000 │ │ │ │ rsbseq sl, ip, #176, 14 @ 0x2c00000 │ │ │ │ - addseq r9, r8, #108, 26 @ 0x1b00 │ │ │ │ + addseq r9, r8, #140, 26 @ 0x2300 │ │ │ │ rsbseq sl, ip, #152, 14 @ 0x2600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 708e8 <__cxa_atexit@plt+0x62734> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ cmp r0, #0 │ │ │ │ beq 708e0 <__cxa_atexit@plt+0x6272c> │ │ │ │ ldr r8, [pc, #48] @ 708f0 <__cxa_atexit@plt+0x6273c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #44] @ 708f4 <__cxa_atexit@plt+0x62740> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, #40] @ 708f8 <__cxa_atexit@plt+0x62744> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, sl │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsbeq sp, r2, #999424 @ 0xf4000 │ │ │ │ + rsbeq sp, r2, #64768 @ 0xfd00 │ │ │ │ rsbseq sl, ip, #100, 14 @ 0x1900000 │ │ │ │ - addseq r9, r8, #252, 24 @ 0xfc00 │ │ │ │ + addseq r9, r8, #28, 26 @ 0x700 │ │ │ │ rsbseq sl, ip, #40, 14 @ 0xa00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 70958 <__cxa_atexit@plt+0x627a4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ cmp r0, #0 │ │ │ │ beq 70950 <__cxa_atexit@plt+0x6279c> │ │ │ │ ldr r8, [pc, #48] @ 70960 <__cxa_atexit@plt+0x627ac> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #44] @ 70964 <__cxa_atexit@plt+0x627b0> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, #40] @ 70968 <__cxa_atexit@plt+0x627b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, sl │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsbeq sp, r2, #7995392 @ 0x7a0000 │ │ │ │ + rsbeq sp, r2, #14848 @ 0x3a00 │ │ │ │ rsbseq sl, ip, #244, 12 @ 0xf400000 │ │ │ │ - addseq r9, r8, #140, 24 @ 0x8c00 │ │ │ │ + addseq r9, r8, #172, 24 @ 0xac00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 709c4 <__cxa_atexit@plt+0x62810> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ cmp r0, #0 │ │ │ │ beq 709bc <__cxa_atexit@plt+0x62808> │ │ │ │ ldr r3, [pc, #48] @ 709cc <__cxa_atexit@plt+0x62818> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #36] @ 709d0 <__cxa_atexit@plt+0x6281c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r8 │ │ │ │ mov r8, #1 │ │ │ │ - b 3efc48 <__cxa_atexit@plt+0x3e1a94> │ │ │ │ + b 3c2074 <__cxa_atexit@plt+0x3b3ec0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r9, r8, #48, 24 @ 0x3000 │ │ │ │ - addseq r9, r8, #36, 24 @ 0x2400 │ │ │ │ + addseq r9, r8, #80, 24 @ 0x5000 │ │ │ │ + addseq r9, r8, #68, 24 @ 0x4400 │ │ │ │ rsbseq sl, ip, #60, 14 @ 0xf00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 70a30 <__cxa_atexit@plt+0x6287c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ cmp r0, #0 │ │ │ │ beq 70a28 <__cxa_atexit@plt+0x62874> │ │ │ │ ldr r8, [pc, #48] @ 70a38 <__cxa_atexit@plt+0x62884> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #44] @ 70a3c <__cxa_atexit@plt+0x62888> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, #40] @ 70a40 <__cxa_atexit@plt+0x6288c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, sl │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rsbseq sl, ip, #236, 12 @ 0xec00000 │ │ │ │ rsbseq sl, ip, #244, 12 @ 0xf400000 │ │ │ │ - addseq r9, r8, #180, 22 @ 0x2d000 │ │ │ │ + addseq r9, r8, #212, 22 @ 0x35000 │ │ │ │ rsbseq sl, ip, #220, 12 @ 0xdc00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 70aa0 <__cxa_atexit@plt+0x628ec> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ cmp r0, #0 │ │ │ │ beq 70a98 <__cxa_atexit@plt+0x628e4> │ │ │ │ ldr r8, [pc, #48] @ 70aa8 <__cxa_atexit@plt+0x628f4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #44] @ 70aac <__cxa_atexit@plt+0x628f8> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, #40] @ 70ab0 <__cxa_atexit@plt+0x628fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, sl │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsbeq sp, r2, #160432128 @ 0x9900000 │ │ │ │ + rsbeq sp, r2, #364544 @ 0x59000 │ │ │ │ rsbseq sl, ip, #168, 12 @ 0xa800000 │ │ │ │ - addseq r9, r8, #68, 22 @ 0x11000 │ │ │ │ + addseq r9, r8, #100, 22 @ 0x19000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 70b0c <__cxa_atexit@plt+0x62958> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ cmp r0, #0 │ │ │ │ beq 70b04 <__cxa_atexit@plt+0x62950> │ │ │ │ ldr r3, [pc, #48] @ 70b14 <__cxa_atexit@plt+0x62960> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #36] @ 70b18 <__cxa_atexit@plt+0x62964> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r8 │ │ │ │ mov r8, #4 │ │ │ │ - b 3efc48 <__cxa_atexit@plt+0x3e1a94> │ │ │ │ + b 3c2074 <__cxa_atexit@plt+0x3b3ec0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r9, r8, #232, 20 @ 0xe8000 │ │ │ │ - addseq r9, r8, #220, 20 @ 0xdc000 │ │ │ │ + addseq r9, r8, #8, 22 @ 0x2000 │ │ │ │ + addseq r9, r8, #252, 20 @ 0xfc000 │ │ │ │ rsbseq sl, ip, #24, 14 @ 0x600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 70b78 <__cxa_atexit@plt+0x629c4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ cmp r0, #0 │ │ │ │ beq 70b70 <__cxa_atexit@plt+0x629bc> │ │ │ │ ldr r8, [pc, #48] @ 70b80 <__cxa_atexit@plt+0x629cc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #44] @ 70b84 <__cxa_atexit@plt+0x629d0> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, #40] @ 70b88 <__cxa_atexit@plt+0x629d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, sl │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rsbseq sl, ip, #220, 12 @ 0xdc00000 │ │ │ │ rsbseq sl, ip, #176, 8 @ 0xb0000000 │ │ │ │ - addseq r9, r8, #108, 20 @ 0x6c000 │ │ │ │ + addseq r9, r8, #140, 20 @ 0x8c000 │ │ │ │ rsbseq sl, ip, #184, 12 @ 0xb800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 70be8 <__cxa_atexit@plt+0x62a34> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ cmp r0, #0 │ │ │ │ beq 70be0 <__cxa_atexit@plt+0x62a2c> │ │ │ │ ldr r8, [pc, #48] @ 70bf0 <__cxa_atexit@plt+0x62a3c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #44] @ 70bf4 <__cxa_atexit@plt+0x62a40> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, #40] @ 70bf8 <__cxa_atexit@plt+0x62a44> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, sl │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsbeq sp, r2, #-469762045 @ 0xe4000003 │ │ │ │ + rsbeq sp, r2, #48496640 @ 0x2e40000 │ │ │ │ rsbseq sl, ip, #132, 12 @ 0x8400000 │ │ │ │ - addseq r9, r8, #252, 18 @ 0x3f0000 │ │ │ │ + addseq r9, r8, #28, 20 @ 0x1c000 │ │ │ │ rsbseq sl, ip, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 70c58 <__cxa_atexit@plt+0x62aa4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ cmp r0, #0 │ │ │ │ beq 70c50 <__cxa_atexit@plt+0x62a9c> │ │ │ │ ldr r8, [pc, #48] @ 70c60 <__cxa_atexit@plt+0x62aac> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #44] @ 70c64 <__cxa_atexit@plt+0x62ab0> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, #40] @ 70c68 <__cxa_atexit@plt+0x62ab4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, sl │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsbeq sp, r2, #112, 4 │ │ │ │ + rsbeq sp, r2, #48, 12 @ 0x3000000 │ │ │ │ rsbseq sl, ip, #244, 6 @ 0xd0000003 │ │ │ │ - addseq r9, r8, #140, 18 @ 0x230000 │ │ │ │ + addseq r9, r8, #172, 18 @ 0x2b0000 │ │ │ │ rsbseq sl, ip, #48, 14 @ 0xc00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 70cc8 <__cxa_atexit@plt+0x62b14> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ cmp r0, #0 │ │ │ │ beq 70cc0 <__cxa_atexit@plt+0x62b0c> │ │ │ │ ldr r8, [pc, #48] @ 70cd0 <__cxa_atexit@plt+0x62b1c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #44] @ 70cd4 <__cxa_atexit@plt+0x62b20> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, #40] @ 70cd8 <__cxa_atexit@plt+0x62b24> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, sl │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rsbseq sl, ip, #88, 6 @ 0x60000001 │ │ │ │ rsbseq sl, ip, #232, 12 @ 0xe800000 │ │ │ │ - addseq r9, r8, #28, 18 @ 0x70000 │ │ │ │ + addseq r9, r8, #60, 18 @ 0xf0000 │ │ │ │ rsbseq sl, ip, #208, 12 @ 0xd000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 70d38 <__cxa_atexit@plt+0x62b84> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ cmp r0, #0 │ │ │ │ beq 70d30 <__cxa_atexit@plt+0x62b7c> │ │ │ │ ldr r8, [pc, #48] @ 70d40 <__cxa_atexit@plt+0x62b8c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #44] @ 70d44 <__cxa_atexit@plt+0x62b90> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, #40] @ 70d48 <__cxa_atexit@plt+0x62b94> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, sl │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsbeq sp, r2, #209 @ 0xd1 │ │ │ │ + rsbeq sp, r2, #-1862270976 @ 0x91000000 │ │ │ │ rsbseq sl, ip, #156, 12 @ 0x9c00000 │ │ │ │ - addseq r9, r8, #172, 16 @ 0xac0000 │ │ │ │ + addseq r9, r8, #204, 16 @ 0xcc0000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 70d74 <__cxa_atexit@plt+0x62bc0> │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ @@ -101131,38 +101131,38 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 70e88 <__cxa_atexit@plt+0x62cd4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rsbseq sl, ip, #64, 14 @ 0x1000000 │ │ │ │ - addseq r9, r8, #72, 14 @ 0x1200000 │ │ │ │ + addseq r9, r8, #104, 14 @ 0x1a00000 │ │ │ │ rsbseq sl, ip, #248, 12 @ 0xf800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 70ec8 <__cxa_atexit@plt+0x62d14> │ │ │ │ ldr r9, [pc, #36] @ 70ed0 <__cxa_atexit@plt+0x62d1c> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 70ed4 <__cxa_atexit@plt+0x62d20> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rsbseq sl, ip, #224, 12 @ 0xe000000 │ │ │ │ - addseq r9, r8, #252, 12 @ 0xfc00000 │ │ │ │ + addseq r9, r8, #28, 14 @ 0x700000 │ │ │ │ rsbseq sl, ip, #156 @ 0x9c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r6 │ │ │ │ sub r6, r5, #32 │ │ │ │ cmp fp, r6 │ │ │ │ @@ -101214,20 +101214,20 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ - addseq r9, r8, #236, 12 @ 0xec00000 │ │ │ │ - addseq r9, r8, #188, 14 @ 0x2f00000 │ │ │ │ - addseq r9, r8, #228, 14 @ 0x3900000 │ │ │ │ + addseq r9, r8, #12, 14 @ 0x300000 │ │ │ │ + addseq r9, r8, #220, 14 @ 0x3700000 │ │ │ │ + addseq r9, r8, #4, 16 @ 0x40000 │ │ │ │ rsbseq r9, ip, #156, 30 @ 0x270 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 71054 <__cxa_atexit@plt+0x62ea0> │ │ │ │ @@ -101256,19 +101256,19 @@ │ │ │ │ b 392d4 <__cxa_atexit@plt+0x2b120> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r6, r9 │ │ │ │ b 704e8 <__cxa_atexit@plt+0x62334> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - addseq r9, r8, #20, 12 @ 0x1400000 │ │ │ │ - addseq r9, r8, #228, 12 @ 0xe400000 │ │ │ │ - addseq r9, r8, #12, 14 @ 0x300000 │ │ │ │ + addseq r9, r8, #52, 12 @ 0x3400000 │ │ │ │ + addseq r9, r8, #4, 14 @ 0x100000 │ │ │ │ + addseq r9, r8, #44, 14 @ 0xb00000 │ │ │ │ rsbseq r9, ip, #248, 28 @ 0xf80 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 710bc <__cxa_atexit@plt+0x62f08> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r9, [r5, #20] │ │ │ │ @@ -101323,399 +101323,399 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ mov r4, r8 │ │ │ │ bx r0 │ │ │ │ mov r4, #56 @ 0x38 │ │ │ │ str r4, [r8, #828] @ 0x33c │ │ │ │ mov r4, r8 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r9, r8, #68, 10 @ 0x11000000 │ │ │ │ - addseq r9, r8, #168, 8 @ 0xa8000000 │ │ │ │ - addseq r9, r8, #240, 8 @ 0xf0000000 │ │ │ │ - addseq r9, r8, #104, 12 @ 0x6800000 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r9, r8, #100, 10 @ 0x19000000 │ │ │ │ + addseq r9, r8, #200, 8 @ 0xc8000000 │ │ │ │ + addseq r9, r8, #16, 10 @ 0x4000000 │ │ │ │ + addseq r9, r8, #136, 12 @ 0x8800000 │ │ │ │ rsbseq sl, ip, #228, 6 @ 0x90000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 711c8 <__cxa_atexit@plt+0x63014> │ │ │ │ ldr r9, [pc, #36] @ 711d0 <__cxa_atexit@plt+0x6301c> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 711d4 <__cxa_atexit@plt+0x63020> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rsbseq sl, ip, #204, 6 @ 0x30000003 │ │ │ │ - addseq r9, r8, #252, 6 @ 0xf0000003 │ │ │ │ + addseq r9, r8, #28, 8 @ 0x1c000000 │ │ │ │ rsbseq sl, ip, #132, 6 @ 0x10000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 71214 <__cxa_atexit@plt+0x63060> │ │ │ │ ldr r9, [pc, #36] @ 7121c <__cxa_atexit@plt+0x63068> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 71220 <__cxa_atexit@plt+0x6306c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rsbseq sl, ip, #108, 6 @ 0xb0000001 │ │ │ │ - addseq r9, r8, #176, 6 @ 0xc0000002 │ │ │ │ + addseq r9, r8, #208, 6 @ 0x40000003 │ │ │ │ rsbseq sl, ip, #36, 6 @ 0x90000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 71260 <__cxa_atexit@plt+0x630ac> │ │ │ │ ldr r9, [pc, #36] @ 71268 <__cxa_atexit@plt+0x630b4> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 7126c <__cxa_atexit@plt+0x630b8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rsbseq sl, ip, #12, 6 @ 0x30000000 │ │ │ │ - addseq r9, r8, #100, 6 @ 0x90000001 │ │ │ │ + addseq r9, r8, #132, 6 @ 0x10000002 │ │ │ │ rsbseq sl, ip, #196, 4 @ 0x4000000c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 712ac <__cxa_atexit@plt+0x630f8> │ │ │ │ ldr r9, [pc, #36] @ 712b4 <__cxa_atexit@plt+0x63100> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 712b8 <__cxa_atexit@plt+0x63104> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rsbseq sl, ip, #172, 4 @ 0xc000000a │ │ │ │ - addseq r9, r8, #24, 6 @ 0x60000000 │ │ │ │ + addseq r9, r8, #56, 6 @ 0xe0000000 │ │ │ │ rsbseq sl, ip, #100, 4 @ 0x40000006 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 712f8 <__cxa_atexit@plt+0x63144> │ │ │ │ ldr r9, [pc, #36] @ 71300 <__cxa_atexit@plt+0x6314c> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 71304 <__cxa_atexit@plt+0x63150> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rsbseq sl, ip, #76, 4 @ 0xc0000004 │ │ │ │ - addseq r9, r8, #204, 4 @ 0xc000000c │ │ │ │ + addseq r9, r8, #236, 4 @ 0xc000000e │ │ │ │ rsbseq sl, ip, #4, 4 @ 0x40000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 71344 <__cxa_atexit@plt+0x63190> │ │ │ │ ldr r9, [pc, #36] @ 7134c <__cxa_atexit@plt+0x63198> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 71350 <__cxa_atexit@plt+0x6319c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rsbseq sl, ip, #236, 2 @ 0x3b │ │ │ │ - addseq r9, r8, #128, 4 │ │ │ │ + addseq r9, r8, #160, 4 │ │ │ │ rsbseq sl, ip, #164, 2 @ 0x29 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 71390 <__cxa_atexit@plt+0x631dc> │ │ │ │ ldr r9, [pc, #36] @ 71398 <__cxa_atexit@plt+0x631e4> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 7139c <__cxa_atexit@plt+0x631e8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rsbseq sl, ip, #140, 2 @ 0x23 │ │ │ │ - addseq r9, r8, #52, 4 @ 0x40000003 │ │ │ │ + addseq r9, r8, #84, 4 @ 0x40000005 │ │ │ │ rsbseq sl, ip, #68, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 713dc <__cxa_atexit@plt+0x63228> │ │ │ │ ldr r9, [pc, #36] @ 713e4 <__cxa_atexit@plt+0x63230> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 713e8 <__cxa_atexit@plt+0x63234> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rsbseq sl, ip, #44, 2 │ │ │ │ - addseq r9, r8, #232, 2 @ 0x3a │ │ │ │ + addseq r9, r8, #8, 4 @ 0x80000000 │ │ │ │ rsbseq sl, ip, #228 @ 0xe4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 71428 <__cxa_atexit@plt+0x63274> │ │ │ │ ldr r9, [pc, #36] @ 71430 <__cxa_atexit@plt+0x6327c> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 71434 <__cxa_atexit@plt+0x63280> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rsbseq sl, ip, #204 @ 0xcc │ │ │ │ - addseq r9, r8, #156, 2 @ 0x27 │ │ │ │ + addseq r9, r8, #188, 2 @ 0x2f │ │ │ │ rsbseq sl, ip, #132 @ 0x84 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 71474 <__cxa_atexit@plt+0x632c0> │ │ │ │ ldr r9, [pc, #36] @ 7147c <__cxa_atexit@plt+0x632c8> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 71480 <__cxa_atexit@plt+0x632cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rsbseq sl, ip, #108 @ 0x6c │ │ │ │ - addseq r9, r8, #80, 2 │ │ │ │ + addseq r9, r8, #112, 2 │ │ │ │ rsbseq sl, ip, #36 @ 0x24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 714c0 <__cxa_atexit@plt+0x6330c> │ │ │ │ ldr r9, [pc, #36] @ 714c8 <__cxa_atexit@plt+0x63314> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 714cc <__cxa_atexit@plt+0x63318> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rsbseq sl, ip, #12 │ │ │ │ - addseq r9, r8, #4, 2 │ │ │ │ + addseq r9, r8, #36, 2 │ │ │ │ rsbseq r9, ip, #196, 30 @ 0x310 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7150c <__cxa_atexit@plt+0x63358> │ │ │ │ ldr r9, [pc, #36] @ 71514 <__cxa_atexit@plt+0x63360> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 71518 <__cxa_atexit@plt+0x63364> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rsbseq r9, ip, #172, 30 @ 0x2b0 │ │ │ │ - addseq r9, r8, #184 @ 0xb8 │ │ │ │ + addseq r9, r8, #216 @ 0xd8 │ │ │ │ rsbseq r9, ip, #100, 30 @ 0x190 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 71558 <__cxa_atexit@plt+0x633a4> │ │ │ │ ldr r9, [pc, #36] @ 71560 <__cxa_atexit@plt+0x633ac> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 71564 <__cxa_atexit@plt+0x633b0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rsbseq r9, ip, #76, 30 @ 0x130 │ │ │ │ - addseq r9, r8, #108 @ 0x6c │ │ │ │ + addseq r9, r8, #140 @ 0x8c │ │ │ │ rsbseq r9, ip, #4, 30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 715a4 <__cxa_atexit@plt+0x633f0> │ │ │ │ ldr r9, [pc, #36] @ 715ac <__cxa_atexit@plt+0x633f8> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 715b0 <__cxa_atexit@plt+0x633fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rsbseq r9, ip, #236, 28 @ 0xec0 │ │ │ │ - addseq r9, r8, #32 │ │ │ │ + addseq r9, r8, #64 @ 0x40 │ │ │ │ rsbseq r9, ip, #164, 28 @ 0xa40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 715f0 <__cxa_atexit@plt+0x6343c> │ │ │ │ ldr r9, [pc, #36] @ 715f8 <__cxa_atexit@plt+0x63444> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 715fc <__cxa_atexit@plt+0x63448> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rsbseq r9, ip, #140, 28 @ 0x8c0 │ │ │ │ - addseq r8, r8, #212, 30 @ 0x350 │ │ │ │ + addseq r8, r8, #244, 30 @ 0x3d0 │ │ │ │ rsbseq r9, ip, #68, 28 @ 0x440 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7163c <__cxa_atexit@plt+0x63488> │ │ │ │ ldr r9, [pc, #36] @ 71644 <__cxa_atexit@plt+0x63490> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 71648 <__cxa_atexit@plt+0x63494> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rsbseq r9, ip, #44, 28 @ 0x2c0 │ │ │ │ - addseq r8, r8, #136, 30 @ 0x220 │ │ │ │ + addseq r8, r8, #168, 30 @ 0x2a0 │ │ │ │ rsbseq r9, ip, #228, 26 @ 0x3900 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 71688 <__cxa_atexit@plt+0x634d4> │ │ │ │ ldr r9, [pc, #36] @ 71690 <__cxa_atexit@plt+0x634dc> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 71694 <__cxa_atexit@plt+0x634e0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rsbseq r9, ip, #204, 26 @ 0x3300 │ │ │ │ - addseq r8, r8, #60, 30 @ 0xf0 │ │ │ │ + addseq r8, r8, #92, 30 @ 0x170 │ │ │ │ rsbseq r9, ip, #132, 26 @ 0x2100 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 716d4 <__cxa_atexit@plt+0x63520> │ │ │ │ ldr r9, [pc, #36] @ 716dc <__cxa_atexit@plt+0x63528> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 716e0 <__cxa_atexit@plt+0x6352c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rsbseq r9, ip, #108, 26 @ 0x1b00 │ │ │ │ - addseq r8, r8, #240, 28 @ 0xf00 │ │ │ │ + addseq r8, r8, #16, 30 @ 0x40 │ │ │ │ rsbseq r9, ip, #36, 26 @ 0x900 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 71720 <__cxa_atexit@plt+0x6356c> │ │ │ │ ldr r9, [pc, #36] @ 71728 <__cxa_atexit@plt+0x63574> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 7172c <__cxa_atexit@plt+0x63578> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rsbseq r9, ip, #12, 26 @ 0x300 │ │ │ │ - addseq r8, r8, #164, 28 @ 0xa40 │ │ │ │ + addseq r8, r8, #196, 28 @ 0xc40 │ │ │ │ rsbseq r9, ip, #196, 24 @ 0xc400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7176c <__cxa_atexit@plt+0x635b8> │ │ │ │ ldr r9, [pc, #36] @ 71774 <__cxa_atexit@plt+0x635c0> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 71778 <__cxa_atexit@plt+0x635c4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rsbseq r9, ip, #172, 24 @ 0xac00 │ │ │ │ - addseq r8, r8, #88, 28 @ 0x580 │ │ │ │ + addseq r8, r8, #120, 28 @ 0x780 │ │ │ │ rsbseq r9, ip, #236, 14 @ 0x3b00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 717cc <__cxa_atexit@plt+0x63618> │ │ │ │ ldr r2, [pc, #84] @ 717f0 <__cxa_atexit@plt+0x6363c> │ │ │ │ @@ -101737,15 +101737,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 717f4 <__cxa_atexit@plt+0x63640> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [pc, #20] @ 717f8 <__cxa_atexit@plt+0x63644> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - addseq r8, r8, #24, 28 @ 0x180 │ │ │ │ + addseq r8, r8, #56, 28 @ 0x380 │ │ │ │ rsbseq r9, ip, #8, 24 @ 0x800 │ │ │ │ rsbseq r9, ip, #140, 14 @ 0x2300000 │ │ │ │ rsbseq r9, ip, #184, 14 @ 0x2e00000 │ │ │ │ rsbseq sl, ip, #116 @ 0x74 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -101757,61 +101757,61 @@ │ │ │ │ str r7, [r5, #-4]! │ │ │ │ ldr r7, [pc, #40] @ 71858 <__cxa_atexit@plt+0x636a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r3, [pc, #32] @ 7185c <__cxa_atexit@plt+0x636a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3efb48 <__cxa_atexit@plt+0x3e1994> │ │ │ │ + b 3c1f74 <__cxa_atexit@plt+0x3b3dc0> │ │ │ │ ldr r7, [pc, #20] @ 71860 <__cxa_atexit@plt+0x636ac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - addseq r8, r8, #4, 30 │ │ │ │ - addseq r8, r8, #252, 28 @ 0xfc0 │ │ │ │ + addseq r8, r8, #36, 30 @ 0x90 │ │ │ │ + addseq r8, r8, #28, 30 @ 0x70 │ │ │ │ rsbseq sl, ip, #68 @ 0x44 │ │ │ │ rsbseq sl, ip, #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 71890 <__cxa_atexit@plt+0x636dc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #20] @ 71894 <__cxa_atexit@plt+0x636e0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ add r7, r2, #1 │ │ │ │ - b 3efc50 <__cxa_atexit@plt+0x3e1a9c> │ │ │ │ + b 3c207c <__cxa_atexit@plt+0x3b3ec8> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ rsbseq r9, ip, #68, 26 @ 0x1100 │ │ │ │ rsbseq r9, ip, #224, 30 @ 0x380 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 718c4 <__cxa_atexit@plt+0x63710> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #20] @ 718c8 <__cxa_atexit@plt+0x63714> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ add r7, r2, #1 │ │ │ │ - b 3efc50 <__cxa_atexit@plt+0x3e1a9c> │ │ │ │ + b 3c207c <__cxa_atexit@plt+0x3b3ec8> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ rsbseq r9, ip, #0, 26 │ │ │ │ rsbseq r9, ip, #172, 30 @ 0x2b0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 718f4 <__cxa_atexit@plt+0x63740> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r7, [pc, #8] @ 718f8 <__cxa_atexit@plt+0x63744> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ + b 3c1f4c <__cxa_atexit@plt+0x3b3d98> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - addseq r8, r8, #72, 30 @ 0x120 │ │ │ │ + addseq r8, r8, #104, 30 @ 0x1a0 │ │ │ │ rsbseq r9, ip, #100, 30 @ 0x190 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -101826,39 +101826,39 @@ │ │ │ │ str r1, [r8, #8] │ │ │ │ ldr r3, [pc, #40] @ 7196c <__cxa_atexit@plt+0x637b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #32] @ 71970 <__cxa_atexit@plt+0x637bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ - b 3efa38 <__cxa_atexit@plt+0x3e1884> │ │ │ │ + b 3c1e64 <__cxa_atexit@plt+0x3b3cb0> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xfffff51c │ │ │ │ - addseq r8, r8, #168, 24 @ 0xa800 │ │ │ │ - addseq r8, r8, #160, 24 @ 0xa000 │ │ │ │ + addseq r8, r8, #200, 24 @ 0xc800 │ │ │ │ + addseq r8, r8, #192, 24 @ 0xc000 │ │ │ │ rsbseq r9, ip, #220, 28 @ 0xdc0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 719ac <__cxa_atexit@plt+0x637f8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #28] @ 719b0 <__cxa_atexit@plt+0x637fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #20] @ 719b4 <__cxa_atexit@plt+0x63800> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 84aad8 <__cxa_atexit@plt+0x83c924> │ │ │ │ + b a0178 <__cxa_atexit@plt+0x91fc4> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - addseq r8, r8, #96, 24 @ 0x6000 │ │ │ │ - addseq r8, r8, #88, 24 @ 0x5800 │ │ │ │ + addseq r8, r8, #128, 24 @ 0x8000 │ │ │ │ + addseq r8, r8, #120, 24 @ 0x7800 │ │ │ │ rsbseq r9, ip, #136, 28 @ 0x880 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 719f8 <__cxa_atexit@plt+0x63844> │ │ │ │ add r3, pc, r3 │ │ │ │ stmda r5, {r3, r7} │ │ │ │ ldr r3, [pc, #36] @ 719fc <__cxa_atexit@plt+0x63848> │ │ │ │ @@ -101866,19 +101866,19 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r3, [pc, #28] @ 71a00 <__cxa_atexit@plt+0x6384c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #20] @ 71a04 <__cxa_atexit@plt+0x63850> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 831950 <__cxa_atexit@plt+0x82379c> │ │ │ │ + b 86ff0 <__cxa_atexit@plt+0x78e3c> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - addseq r8, r8, #28, 24 @ 0x1c00 │ │ │ │ - addseq r8, r8, #20, 24 @ 0x1400 │ │ │ │ - addseq r8, r8, #76, 28 @ 0x4c0 │ │ │ │ + addseq r8, r8, #60, 24 @ 0x3c00 │ │ │ │ + addseq r8, r8, #52, 24 @ 0x3400 │ │ │ │ + addseq r8, r8, #108, 28 @ 0x6c0 │ │ │ │ rsbseq r9, ip, #56, 28 @ 0x380 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #56] @ 71a54 <__cxa_atexit@plt+0x638a0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #52] @ 71a58 <__cxa_atexit@plt+0x638a4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ @@ -101889,19 +101889,19 @@ │ │ │ │ add r8, r1, #1 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ str r2, [r5] │ │ │ │ ldr r5, [pc, #24] @ 71a60 <__cxa_atexit@plt+0x638ac> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 83a8c8 <__cxa_atexit@plt+0x82c714> │ │ │ │ + b 8ff68 <__cxa_atexit@plt+0x81db4> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - addseq r8, r8, #208, 22 @ 0x34000 │ │ │ │ - addseq r8, r8, #196, 22 @ 0x31000 │ │ │ │ - addseq r8, r8, #188, 22 @ 0x2f000 │ │ │ │ + addseq r8, r8, #240, 22 @ 0x3c000 │ │ │ │ + addseq r8, r8, #228, 22 @ 0x39000 │ │ │ │ + addseq r8, r8, #220, 22 @ 0x37000 │ │ │ │ rsbseq r9, ip, #200, 26 @ 0x3200 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -101913,15 +101913,15 @@ │ │ │ │ ldr r1, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r1, [r8, #8] │ │ │ │ b 29d74 <__cxa_atexit@plt+0x1bbc0> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xfffff400 │ │ │ │ rsbseq r9, ip, #96, 26 @ 0x1800 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ ldr r6, [pc, #164] @ 71b78 <__cxa_atexit@plt+0x639c4> │ │ │ │ @@ -101962,15 +101962,15 @@ │ │ │ │ mov r6, r2 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffff3e0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ rsbseq r9, ip, #152, 24 @ 0x9800 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -101997,15 +101997,15 @@ │ │ │ │ stmdb r5, {r2, sl} │ │ │ │ str r7, [r5] │ │ │ │ str r0, [r5, #-24]! @ 0xffffffe8 │ │ │ │ sub r7, r6, #2 │ │ │ │ b 70ee8 <__cxa_atexit@plt+0x62d34> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffff31c │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ rsbseq r9, ip, #0, 24 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 71c44 <__cxa_atexit@plt+0x63a90> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -102013,18 +102013,18 @@ │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r7, [pc, #24] @ 71c48 <__cxa_atexit@plt+0x63a94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r3, [pc, #16] @ 71c4c <__cxa_atexit@plt+0x63a98> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3efb48 <__cxa_atexit@plt+0x3e1994> │ │ │ │ + b 3c1f74 <__cxa_atexit@plt+0x3b3dc0> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - addseq r8, r8, #4, 22 @ 0x1000 │ │ │ │ - addseq r8, r8, #252, 20 @ 0xfc000 │ │ │ │ + addseq r8, r8, #36, 22 @ 0x9000 │ │ │ │ + addseq r8, r8, #28, 22 @ 0x7000 │ │ │ │ rsbseq r9, ip, #188, 22 @ 0x2f000 │ │ │ │ andeq r0, r0, lr │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -102035,15 +102035,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ b 1b15c <__cxa_atexit@plt+0xcfa8> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xfffff514 │ │ │ │ rsbseq r9, ip, #88, 22 @ 0x16000 │ │ │ │ andeq r0, r0, lr │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ @@ -102064,15 +102064,15 @@ │ │ │ │ mov r8, r2 │ │ │ │ b 1b15c <__cxa_atexit@plt+0xcfa8> │ │ │ │ ldr r3, [pc, #24] @ 71d18 <__cxa_atexit@plt+0x63b64> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffff500 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ rsbseq r9, ip, #224, 20 @ 0xe0000 │ │ │ │ strheq r0, [r0], -r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ @@ -102090,15 +102090,15 @@ │ │ │ │ str r1, [r8, #8] │ │ │ │ b 1b15c <__cxa_atexit@plt+0xcfa8> │ │ │ │ ldr r3, [pc, #24] @ 71d80 <__cxa_atexit@plt+0x63bcc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xfffff494 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ rsbseq r9, ip, #104, 20 @ 0x68000 │ │ │ │ strheq r0, [r0], -r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -102130,19 +102130,19 @@ │ │ │ │ sub r8, r6, #7 │ │ │ │ b 2f108 <__cxa_atexit@plt+0x20f54> │ │ │ │ ldr r3, [pc, #32] @ 71e28 <__cxa_atexit@plt+0x63c74> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - addseq r8, r8, #108, 16 @ 0x6c0000 │ │ │ │ - addseq r8, r8, #88, 16 @ 0x580000 │ │ │ │ - addseq r8, r8, #68, 18 @ 0x110000 │ │ │ │ + addseq r8, r8, #140, 16 @ 0x8c0000 │ │ │ │ + addseq r8, r8, #120, 16 @ 0x780000 │ │ │ │ + addseq r8, r8, #100, 18 @ 0x190000 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ rsbseq r9, ip, #192, 18 @ 0x300000 │ │ │ │ @ instruction: 0x000005b4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -102169,19 +102169,19 @@ │ │ │ │ sub r8, r6, #7 │ │ │ │ b 2f108 <__cxa_atexit@plt+0x20f54> │ │ │ │ ldr r3, [pc, #32] @ 71ec4 <__cxa_atexit@plt+0x63d10> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - addseq r8, r8, #208, 14 @ 0x3400000 │ │ │ │ - addseq r8, r8, #188, 14 @ 0x2f00000 │ │ │ │ - addseq r8, r8, #168, 16 @ 0xa80000 │ │ │ │ + addseq r8, r8, #240, 14 @ 0x3c00000 │ │ │ │ + addseq r8, r8, #220, 14 @ 0x3700000 │ │ │ │ + addseq r8, r8, #200, 16 @ 0xc80000 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ rsbseq r9, ip, #16, 18 @ 0x40000 │ │ │ │ @ instruction: 0x000025b4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ 71f10 <__cxa_atexit@plt+0x63d5c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #36] @ 0x24 │ │ │ │ @@ -102192,18 +102192,18 @@ │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ ldr r7, [pc, #24] @ 71f14 <__cxa_atexit@plt+0x63d60> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r3, [pc, #16] @ 71f18 <__cxa_atexit@plt+0x63d64> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3efb48 <__cxa_atexit@plt+0x3e1994> │ │ │ │ + b 3c1f74 <__cxa_atexit@plt+0x3b3dc0> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - addseq r8, r8, #56, 16 @ 0x380000 │ │ │ │ - addseq r8, r8, #48, 16 @ 0x300000 │ │ │ │ + addseq r8, r8, #88, 16 @ 0x580000 │ │ │ │ + addseq r8, r8, #80, 16 @ 0x500000 │ │ │ │ rsbseq r9, ip, #172, 16 @ 0xac0000 │ │ │ │ ldrdeq r6, [r1], -sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -102215,15 +102215,15 @@ │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ b 1b15c <__cxa_atexit@plt+0xcfa8> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffff2e8 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ rsbseq r9, ip, #68, 16 @ 0x440000 │ │ │ │ muleq r2, fp, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ @@ -102244,20 +102244,20 @@ │ │ │ │ mov r8, r2 │ │ │ │ b 1b15c <__cxa_atexit@plt+0xcfa8> │ │ │ │ ldr r3, [pc, #24] @ 71fe8 <__cxa_atexit@plt+0x63e34> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffff2c8 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ rsbseq r9, ip, #204, 14 @ 0x3300000 │ │ │ │ - rsbeq ip, r2, #248, 4 @ 0x8000000f │ │ │ │ + rsbeq ip, r2, #184, 12 @ 0xb800000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 72030 <__cxa_atexit@plt+0x63e7c> │ │ │ │ ldr r3, [pc, #52] @ 72048 <__cxa_atexit@plt+0x63e94> │ │ │ │ @@ -102270,20 +102270,20 @@ │ │ │ │ str r1, [r8, #8] │ │ │ │ b 1b15c <__cxa_atexit@plt+0xcfa8> │ │ │ │ ldr r3, [pc, #24] @ 72050 <__cxa_atexit@plt+0x63e9c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xfffff25c │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ rsbseq r9, ip, #84, 14 @ 0x1500000 │ │ │ │ - rsbeq ip, r2, #152, 4 @ 0x80000009 │ │ │ │ + rsbeq ip, r2, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5], #-12 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -102300,20 +102300,20 @@ │ │ │ │ mov r8, r2 │ │ │ │ b 1b15c <__cxa_atexit@plt+0xcfa8> │ │ │ │ ldr r3, [pc, #24] @ 720c8 <__cxa_atexit@plt+0x63f14> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffff234 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ rsbseq r9, ip, #220, 12 @ 0xdc00000 │ │ │ │ - rsbeq ip, r2, #40, 4 @ 0x80000002 │ │ │ │ + rsbeq ip, r2, #232, 10 @ 0x3a000000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 72110 <__cxa_atexit@plt+0x63f5c> │ │ │ │ ldr r3, [pc, #52] @ 72128 <__cxa_atexit@plt+0x63f74> │ │ │ │ @@ -102326,20 +102326,20 @@ │ │ │ │ str r1, [r8, #8] │ │ │ │ b 1b15c <__cxa_atexit@plt+0xcfa8> │ │ │ │ ldr r3, [pc, #24] @ 72130 <__cxa_atexit@plt+0x63f7c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xfffff1c8 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ rsbseq r9, ip, #100, 12 @ 0x6400000 │ │ │ │ - rsbeq ip, r2, #204, 2 @ 0x33 │ │ │ │ + rsbeq ip, r2, #140, 10 @ 0x23000000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5], #-12 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -102356,20 +102356,20 @@ │ │ │ │ mov r8, r2 │ │ │ │ b 1b15c <__cxa_atexit@plt+0xcfa8> │ │ │ │ ldr r3, [pc, #24] @ 721a8 <__cxa_atexit@plt+0x63ff4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffff1a0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ rsbseq r9, ip, #236, 10 @ 0x3b000000 │ │ │ │ - rsbeq ip, r2, #96, 2 │ │ │ │ + rsbeq ip, r2, #32, 10 @ 0x8000000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 721f0 <__cxa_atexit@plt+0x6403c> │ │ │ │ ldr r3, [pc, #52] @ 72208 <__cxa_atexit@plt+0x64054> │ │ │ │ @@ -102382,20 +102382,20 @@ │ │ │ │ str r1, [r8, #8] │ │ │ │ b 1b15c <__cxa_atexit@plt+0xcfa8> │ │ │ │ ldr r3, [pc, #24] @ 72210 <__cxa_atexit@plt+0x6405c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xfffff134 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ rsbseq r9, ip, #116, 10 @ 0x1d000000 │ │ │ │ - rsbeq ip, r2, #4, 2 │ │ │ │ + rsbeq ip, r2, #196, 8 @ 0xc4000000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5], #-12 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -102412,20 +102412,20 @@ │ │ │ │ mov r8, r2 │ │ │ │ b 1b15c <__cxa_atexit@plt+0xcfa8> │ │ │ │ ldr r3, [pc, #24] @ 72288 <__cxa_atexit@plt+0x640d4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffff10c │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ rsbseq r9, ip, #252, 8 @ 0xfc000000 │ │ │ │ - rsbeq ip, r2, #152 @ 0x98 │ │ │ │ + rsbeq ip, r2, #88, 8 @ 0x58000000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 722d0 <__cxa_atexit@plt+0x6411c> │ │ │ │ ldr r3, [pc, #52] @ 722e8 <__cxa_atexit@plt+0x64134> │ │ │ │ @@ -102438,20 +102438,20 @@ │ │ │ │ str r1, [r8, #8] │ │ │ │ b 1b15c <__cxa_atexit@plt+0xcfa8> │ │ │ │ ldr r3, [pc, #24] @ 722f0 <__cxa_atexit@plt+0x6413c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xfffff0a0 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ rsbseq r9, ip, #132, 8 @ 0x84000000 │ │ │ │ - rsbeq ip, r2, #60 @ 0x3c │ │ │ │ + rsbeq ip, r2, #252, 6 @ 0xf0000003 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5], #-12 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -102468,20 +102468,20 @@ │ │ │ │ mov r8, r2 │ │ │ │ b 1b15c <__cxa_atexit@plt+0xcfa8> │ │ │ │ ldr r3, [pc, #24] @ 72368 <__cxa_atexit@plt+0x641b4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffff078 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ rsbseq r9, ip, #12, 8 @ 0xc000000 │ │ │ │ - rsbeq fp, r2, #208, 30 @ 0x340 │ │ │ │ + rsbeq ip, r2, #144, 6 @ 0x40000002 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 723b0 <__cxa_atexit@plt+0x641fc> │ │ │ │ ldr r3, [pc, #52] @ 723c8 <__cxa_atexit@plt+0x64214> │ │ │ │ @@ -102494,20 +102494,20 @@ │ │ │ │ str r1, [r8, #8] │ │ │ │ b 1b15c <__cxa_atexit@plt+0xcfa8> │ │ │ │ ldr r3, [pc, #24] @ 723d0 <__cxa_atexit@plt+0x6421c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xfffff00c │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ rsbseq r9, ip, #148, 6 @ 0x50000002 │ │ │ │ - rsbeq fp, r2, #116, 30 @ 0x1d0 │ │ │ │ + rsbeq ip, r2, #52, 6 @ 0xd0000000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5], #-12 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -102524,20 +102524,20 @@ │ │ │ │ mov r8, r2 │ │ │ │ b 1b15c <__cxa_atexit@plt+0xcfa8> │ │ │ │ ldr r3, [pc, #24] @ 72448 <__cxa_atexit@plt+0x64294> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xffffefe4 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ rsbseq r9, ip, #28, 6 @ 0x70000000 │ │ │ │ - rsbeq fp, r2, #8, 30 │ │ │ │ + rsbeq ip, r2, #200, 4 @ 0x8000000c │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 72490 <__cxa_atexit@plt+0x642dc> │ │ │ │ ldr r3, [pc, #52] @ 724a8 <__cxa_atexit@plt+0x642f4> │ │ │ │ @@ -102550,20 +102550,20 @@ │ │ │ │ str r1, [r8, #8] │ │ │ │ b 1b15c <__cxa_atexit@plt+0xcfa8> │ │ │ │ ldr r3, [pc, #24] @ 724b0 <__cxa_atexit@plt+0x642fc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xffffef78 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ rsbseq r9, ip, #164, 4 @ 0x4000000a │ │ │ │ - rsbeq fp, r2, #172, 28 @ 0xac0 │ │ │ │ + rsbeq ip, r2, #108, 4 @ 0xc0000006 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5], #-12 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -102580,20 +102580,20 @@ │ │ │ │ mov r8, r2 │ │ │ │ b 1b15c <__cxa_atexit@plt+0xcfa8> │ │ │ │ ldr r3, [pc, #24] @ 72528 <__cxa_atexit@plt+0x64374> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xffffef50 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ rsbseq r9, ip, #44, 4 @ 0xc0000002 │ │ │ │ - rsbeq fp, r2, #64, 28 @ 0x400 │ │ │ │ + rsbeq ip, r2, #0, 4 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 72570 <__cxa_atexit@plt+0x643bc> │ │ │ │ ldr r3, [pc, #52] @ 72588 <__cxa_atexit@plt+0x643d4> │ │ │ │ @@ -102606,20 +102606,20 @@ │ │ │ │ str r1, [r8, #8] │ │ │ │ b 1b15c <__cxa_atexit@plt+0xcfa8> │ │ │ │ ldr r3, [pc, #24] @ 72590 <__cxa_atexit@plt+0x643dc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xffffeee4 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ rsbseq r9, ip, #180, 2 @ 0x2d │ │ │ │ - rsbeq fp, r2, #228, 26 @ 0x3900 │ │ │ │ + rsbeq ip, r2, #164, 2 @ 0x29 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5], #-12 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -102636,20 +102636,20 @@ │ │ │ │ mov r8, r2 │ │ │ │ b 1b15c <__cxa_atexit@plt+0xcfa8> │ │ │ │ ldr r3, [pc, #24] @ 72608 <__cxa_atexit@plt+0x64454> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xffffeebc │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ rsbseq r9, ip, #60, 2 │ │ │ │ - rsbeq fp, r2, #120, 26 @ 0x1e00 │ │ │ │ + rsbeq ip, r2, #56, 2 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 72650 <__cxa_atexit@plt+0x6449c> │ │ │ │ ldr r3, [pc, #52] @ 72668 <__cxa_atexit@plt+0x644b4> │ │ │ │ @@ -102662,20 +102662,20 @@ │ │ │ │ str r1, [r8, #8] │ │ │ │ b 1b15c <__cxa_atexit@plt+0xcfa8> │ │ │ │ ldr r3, [pc, #24] @ 72670 <__cxa_atexit@plt+0x644bc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xffffee50 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ rsbseq r9, ip, #196 @ 0xc4 │ │ │ │ - rsbeq fp, r2, #28, 26 @ 0x700 │ │ │ │ + rsbeq ip, r2, #220 @ 0xdc │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5], #-12 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -102692,20 +102692,20 @@ │ │ │ │ mov r8, r2 │ │ │ │ b 1b15c <__cxa_atexit@plt+0xcfa8> │ │ │ │ ldr r3, [pc, #24] @ 726e8 <__cxa_atexit@plt+0x64534> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xffffee28 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ rsbseq r9, ip, #76 @ 0x4c │ │ │ │ - rsbeq fp, r2, #176, 24 @ 0xb000 │ │ │ │ + rsbeq ip, r2, #112 @ 0x70 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 72730 <__cxa_atexit@plt+0x6457c> │ │ │ │ ldr r3, [pc, #52] @ 72748 <__cxa_atexit@plt+0x64594> │ │ │ │ @@ -102718,20 +102718,20 @@ │ │ │ │ str r1, [r8, #8] │ │ │ │ b 1b15c <__cxa_atexit@plt+0xcfa8> │ │ │ │ ldr r3, [pc, #24] @ 72750 <__cxa_atexit@plt+0x6459c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xffffedbc │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ rsbseq r8, ip, #212, 30 @ 0x350 │ │ │ │ - rsbeq fp, r2, #84, 24 @ 0x5400 │ │ │ │ + rsbeq ip, r2, #20 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5], #-12 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -102748,20 +102748,20 @@ │ │ │ │ mov r8, r2 │ │ │ │ b 1b15c <__cxa_atexit@plt+0xcfa8> │ │ │ │ ldr r3, [pc, #24] @ 727c8 <__cxa_atexit@plt+0x64614> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xffffed94 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ rsbseq r8, ip, #92, 30 @ 0x170 │ │ │ │ - rsbeq fp, r2, #232, 22 @ 0x3a000 │ │ │ │ + rsbeq fp, r2, #168, 30 @ 0x2a0 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 72810 <__cxa_atexit@plt+0x6465c> │ │ │ │ ldr r3, [pc, #52] @ 72828 <__cxa_atexit@plt+0x64674> │ │ │ │ @@ -102774,20 +102774,20 @@ │ │ │ │ str r1, [r8, #8] │ │ │ │ b 1b15c <__cxa_atexit@plt+0xcfa8> │ │ │ │ ldr r3, [pc, #24] @ 72830 <__cxa_atexit@plt+0x6467c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xffffed28 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ rsbseq r8, ip, #228, 28 @ 0xe40 │ │ │ │ - rsbeq fp, r2, #140, 22 @ 0x23000 │ │ │ │ + rsbeq fp, r2, #76, 30 @ 0x130 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5], #-12 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -102804,20 +102804,20 @@ │ │ │ │ mov r8, r2 │ │ │ │ b 1b15c <__cxa_atexit@plt+0xcfa8> │ │ │ │ ldr r3, [pc, #24] @ 728a8 <__cxa_atexit@plt+0x646f4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xffffed00 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ rsbseq r8, ip, #108, 28 @ 0x6c0 │ │ │ │ - rsbeq fp, r2, #32, 22 @ 0x8000 │ │ │ │ + rsbeq fp, r2, #224, 28 @ 0xe00 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 728f0 <__cxa_atexit@plt+0x6473c> │ │ │ │ ldr r3, [pc, #52] @ 72908 <__cxa_atexit@plt+0x64754> │ │ │ │ @@ -102830,20 +102830,20 @@ │ │ │ │ str r1, [r8, #8] │ │ │ │ b 1b15c <__cxa_atexit@plt+0xcfa8> │ │ │ │ ldr r3, [pc, #24] @ 72910 <__cxa_atexit@plt+0x6475c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xffffec94 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ rsbseq r8, ip, #244, 26 @ 0x3d00 │ │ │ │ - rsbeq fp, r2, #196, 20 @ 0xc4000 │ │ │ │ + rsbeq fp, r2, #132, 28 @ 0x840 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5], #-12 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -102860,20 +102860,20 @@ │ │ │ │ mov r8, r2 │ │ │ │ b 1b15c <__cxa_atexit@plt+0xcfa8> │ │ │ │ ldr r3, [pc, #24] @ 72988 <__cxa_atexit@plt+0x647d4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xffffec6c │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ rsbseq r8, ip, #124, 26 @ 0x1f00 │ │ │ │ - rsbeq fp, r2, #88, 20 @ 0x58000 │ │ │ │ + rsbeq fp, r2, #24, 28 @ 0x180 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 729d0 <__cxa_atexit@plt+0x6481c> │ │ │ │ ldr r3, [pc, #52] @ 729e8 <__cxa_atexit@plt+0x64834> │ │ │ │ @@ -102886,20 +102886,20 @@ │ │ │ │ str r1, [r8, #8] │ │ │ │ b 1b15c <__cxa_atexit@plt+0xcfa8> │ │ │ │ ldr r3, [pc, #24] @ 729f0 <__cxa_atexit@plt+0x6483c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xffffec00 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ rsbseq r8, ip, #4, 26 @ 0x100 │ │ │ │ - rsbeq fp, r2, #252, 18 @ 0x3f0000 │ │ │ │ + rsbeq fp, r2, #188, 26 @ 0x2f00 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5], #-12 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -102916,20 +102916,20 @@ │ │ │ │ mov r8, r2 │ │ │ │ b 1b15c <__cxa_atexit@plt+0xcfa8> │ │ │ │ ldr r3, [pc, #24] @ 72a68 <__cxa_atexit@plt+0x648b4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xffffebd8 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ rsbseq r8, ip, #140, 24 @ 0x8c00 │ │ │ │ - rsbeq fp, r2, #144, 18 @ 0x240000 │ │ │ │ + rsbeq fp, r2, #80, 26 @ 0x1400 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 72ab0 <__cxa_atexit@plt+0x648fc> │ │ │ │ ldr r3, [pc, #52] @ 72ac8 <__cxa_atexit@plt+0x64914> │ │ │ │ @@ -102942,20 +102942,20 @@ │ │ │ │ str r1, [r8, #8] │ │ │ │ b 1b15c <__cxa_atexit@plt+0xcfa8> │ │ │ │ ldr r3, [pc, #24] @ 72ad0 <__cxa_atexit@plt+0x6491c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xffffeb6c │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ rsbseq r8, ip, #20, 24 @ 0x1400 │ │ │ │ - rsbeq fp, r2, #56, 18 @ 0xe0000 │ │ │ │ + rsbeq fp, r2, #248, 24 @ 0xf800 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5], #-12 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -102972,20 +102972,20 @@ │ │ │ │ mov r8, r2 │ │ │ │ b 1b15c <__cxa_atexit@plt+0xcfa8> │ │ │ │ ldr r3, [pc, #24] @ 72b48 <__cxa_atexit@plt+0x64994> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xffffeb44 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ rsbseq r8, ip, #156, 22 @ 0x27000 │ │ │ │ - rsbeq fp, r2, #208, 16 @ 0xd00000 │ │ │ │ + rsbeq fp, r2, #144, 24 @ 0x9000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 72b90 <__cxa_atexit@plt+0x649dc> │ │ │ │ ldr r3, [pc, #52] @ 72ba8 <__cxa_atexit@plt+0x649f4> │ │ │ │ @@ -102998,20 +102998,20 @@ │ │ │ │ str r1, [r8, #8] │ │ │ │ b 1b15c <__cxa_atexit@plt+0xcfa8> │ │ │ │ ldr r3, [pc, #24] @ 72bb0 <__cxa_atexit@plt+0x649fc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xffffead8 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ rsbseq r8, ip, #36, 22 @ 0x9000 │ │ │ │ - rsbeq fp, r2, #120, 16 @ 0x780000 │ │ │ │ + rsbeq fp, r2, #56, 24 @ 0x3800 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5], #-12 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -103028,20 +103028,20 @@ │ │ │ │ mov r8, r2 │ │ │ │ b 1b15c <__cxa_atexit@plt+0xcfa8> │ │ │ │ ldr r3, [pc, #24] @ 72c28 <__cxa_atexit@plt+0x64a74> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xffffeab0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ rsbseq r8, ip, #172, 20 @ 0xac000 │ │ │ │ - rsbeq fp, r2, #16, 16 @ 0x100000 │ │ │ │ + rsbeq fp, r2, #208, 22 @ 0x34000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 72c70 <__cxa_atexit@plt+0x64abc> │ │ │ │ ldr r3, [pc, #52] @ 72c88 <__cxa_atexit@plt+0x64ad4> │ │ │ │ @@ -103054,31 +103054,31 @@ │ │ │ │ str r1, [r8, #8] │ │ │ │ b 1b15c <__cxa_atexit@plt+0xcfa8> │ │ │ │ ldr r3, [pc, #24] @ 72c90 <__cxa_atexit@plt+0x64adc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xffffea44 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ rsbseq r8, ip, #52, 20 @ 0x34000 │ │ │ │ - rsbeq fp, r2, #184, 14 @ 0x2e00000 │ │ │ │ + rsbeq fp, r2, #120, 22 @ 0x1e000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 72cbc <__cxa_atexit@plt+0x64b08> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #184] @ 0xb8 │ │ │ │ str r9, [r5, #-4] │ │ │ │ str r8, [r5] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ b 34f74 <__cxa_atexit@plt+0x26dc0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ rsbseq r8, ip, #248, 18 @ 0x3e0000 │ │ │ │ - rsbeq fp, r2, #156, 14 @ 0x2700000 │ │ │ │ + rsbeq fp, r2, #92, 22 @ 0x17000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ mov r3, r5 │ │ │ │ vstr d8, [r5, #-16] │ │ │ │ vstr d9, [r5, #-8] │ │ │ │ sub r5, r5, #20 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -103095,20 +103095,20 @@ │ │ │ │ str r0, [r8, #8] │ │ │ │ b 1b15c <__cxa_atexit@plt+0xcfa8> │ │ │ │ ldr r3, [pc, #24] @ 72d34 <__cxa_atexit@plt+0x64b80> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xffffe9ec │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ rsbseq r8, ip, #128, 18 @ 0x200000 │ │ │ │ - rsbeq fp, r2, #52, 14 @ 0xd00000 │ │ │ │ + rsbeq fp, r2, #244, 20 @ 0xf4000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 72d7c <__cxa_atexit@plt+0x64bc8> │ │ │ │ ldr r3, [pc, #52] @ 72d94 <__cxa_atexit@plt+0x64be0> │ │ │ │ @@ -103121,20 +103121,20 @@ │ │ │ │ str r1, [r8, #8] │ │ │ │ b 1b15c <__cxa_atexit@plt+0xcfa8> │ │ │ │ ldr r3, [pc, #24] @ 72d9c <__cxa_atexit@plt+0x64be8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xffffe984 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ rsbseq r8, ip, #4, 18 @ 0x10000 │ │ │ │ - rsbeq fp, r2, #220, 12 @ 0xdc00000 │ │ │ │ + rsbeq fp, r2, #156, 20 @ 0x9c000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r5, #64] @ 0x40 │ │ │ │ str r9, [r5, #-4] │ │ │ │ str r8, [r5], #-8 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -103152,20 +103152,20 @@ │ │ │ │ mov r8, r2 │ │ │ │ b 1b15c <__cxa_atexit@plt+0xcfa8> │ │ │ │ ldr r3, [pc, #24] @ 72e18 <__cxa_atexit@plt+0x64c64> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xffffe958 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ rsbseq r8, ip, #136, 16 @ 0x880000 │ │ │ │ - rsbeq fp, r2, #112, 12 @ 0x7000000 │ │ │ │ + rsbeq fp, r2, #48, 20 @ 0x30000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 72e60 <__cxa_atexit@plt+0x64cac> │ │ │ │ ldr r3, [pc, #52] @ 72e78 <__cxa_atexit@plt+0x64cc4> │ │ │ │ @@ -103178,27 +103178,27 @@ │ │ │ │ str r1, [r8, #8] │ │ │ │ b 1b15c <__cxa_atexit@plt+0xcfa8> │ │ │ │ ldr r3, [pc, #24] @ 72e80 <__cxa_atexit@plt+0x64ccc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xffffe8ec │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ rsbseq r8, ip, #100, 14 @ 0x1900000 │ │ │ │ - rsbeq fp, r2, #24, 12 @ 0x1800000 │ │ │ │ + rsbeq fp, r2, #216, 18 @ 0x360000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ str r7, [r5, #368] @ 0x170 │ │ │ │ str r9, [r5, #-4] │ │ │ │ str r8, [r5], #-8 │ │ │ │ b 72eac <__cxa_atexit@plt+0x64cf8> │ │ │ │ rsbseq r8, ip, #72, 14 @ 0x1200000 │ │ │ │ - rsbeq fp, r2, #12, 12 @ 0xc00000 │ │ │ │ + rsbeq fp, r2, #204, 18 @ 0x330000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ str fp, [sp, #16] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #1584 @ 0x630 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 73da0 <__cxa_atexit@plt+0x65bec> │ │ │ │ @@ -104155,112 +104155,112 @@ │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #412] @ 73f44 <__cxa_atexit@plt+0x65d90> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #1584 @ 0x630 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r2, [r5] │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ rsbseq r8, ip, #164, 8 @ 0xa4000000 │ │ │ │ rsbseq r8, ip, #240, 8 @ 0xf0000000 │ │ │ │ rsbseq r8, ip, #192 @ 0xc0 │ │ │ │ rsbseq r8, ip, #208, 8 @ 0xd0000000 │ │ │ │ - addseq r7, r8, #68, 18 @ 0x110000 │ │ │ │ - addseq r7, r8, #84, 14 @ 0x1500000 │ │ │ │ - addseq r7, r8, #228, 12 @ 0xe400000 │ │ │ │ - addseq r7, r8, #76, 12 @ 0x4c00000 │ │ │ │ - addseq r7, r8, #200, 14 @ 0x3200000 │ │ │ │ - addseq r7, r8, #172, 14 @ 0x2b00000 │ │ │ │ + addseq r7, r8, #100, 18 @ 0x190000 │ │ │ │ + addseq r7, r8, #116, 14 @ 0x1d00000 │ │ │ │ + addseq r7, r8, #4, 14 @ 0x100000 │ │ │ │ + addseq r7, r8, #108, 12 @ 0x6c00000 │ │ │ │ + addseq r7, r8, #232, 14 @ 0x3a00000 │ │ │ │ + addseq r7, r8, #204, 14 @ 0x3300000 │ │ │ │ rsbseq r8, ip, #144, 6 @ 0x40000002 │ │ │ │ rsbseq r8, ip, #80, 6 @ 0x40000001 │ │ │ │ - addseq r7, r8, #80, 16 @ 0x500000 │ │ │ │ - addseq r7, r8, #24, 12 @ 0x1800000 │ │ │ │ - addseq r7, r8, #24, 14 @ 0x600000 │ │ │ │ + addseq r7, r8, #112, 16 @ 0x700000 │ │ │ │ + addseq r7, r8, #56, 12 @ 0x3800000 │ │ │ │ + addseq r7, r8, #56, 14 @ 0xe00000 │ │ │ │ rsbseq r8, ip, #244, 4 @ 0x4000000f │ │ │ │ rsbseq r8, ip, #144, 4 │ │ │ │ - addseq r7, r8, #164, 14 @ 0x2900000 │ │ │ │ + addseq r7, r8, #196, 14 @ 0x3100000 │ │ │ │ rsbseq r8, ip, #60, 4 @ 0xc0000003 │ │ │ │ - addseq r7, r8, #136, 12 @ 0x8800000 │ │ │ │ + addseq r7, r8, #168, 12 @ 0xa800000 │ │ │ │ rsbseq r8, ip, #48, 4 │ │ │ │ - addseq r7, r8, #64, 10 @ 0x10000000 │ │ │ │ - addseq r7, r8, #72, 12 @ 0x4800000 │ │ │ │ + addseq r7, r8, #96, 10 @ 0x18000000 │ │ │ │ + addseq r7, r8, #104, 12 @ 0x6800000 │ │ │ │ rsbseq r8, ip, #104, 2 │ │ │ │ rsbseq r8, ip, #124, 2 │ │ │ │ rsbseq r8, ip, #60, 2 │ │ │ │ - addseq r7, r8, #192, 12 @ 0xc000000 │ │ │ │ - addseq r7, r8, #152, 10 @ 0x26000000 │ │ │ │ + addseq r7, r8, #224, 12 @ 0xe000000 │ │ │ │ + addseq r7, r8, #184, 10 @ 0x2e000000 │ │ │ │ rsbseq r8, ip, #172 @ 0xac │ │ │ │ rsbseq r8, ip, #120 @ 0x78 │ │ │ │ - addseq r7, r8, #56, 12 @ 0x3800000 │ │ │ │ + addseq r7, r8, #88, 12 @ 0x5800000 │ │ │ │ rsbseq r8, ip, #96 @ 0x60 │ │ │ │ - addseq r7, r8, #48, 8 @ 0x30000000 │ │ │ │ - addseq r7, r8, #224, 6 @ 0x80000003 │ │ │ │ - addseq r7, r8, #232, 8 @ 0xe8000000 │ │ │ │ + addseq r7, r8, #80, 8 @ 0x50000000 │ │ │ │ + addseq r7, r8, #0, 8 │ │ │ │ + addseq r7, r8, #8, 10 @ 0x2000000 │ │ │ │ rsbseq r7, ip, #128, 30 @ 0x200 │ │ │ │ rsbseq r7, ip, #148, 30 @ 0x250 │ │ │ │ rsbseq r7, ip, #40, 30 @ 0xa0 │ │ │ │ - addseq r7, r8, #92, 10 @ 0x17000000 │ │ │ │ - addseq r7, r8, #56, 8 @ 0x38000000 │ │ │ │ - addseq r7, r8, #40, 8 @ 0x28000000 │ │ │ │ + addseq r7, r8, #124, 10 @ 0x1f000000 │ │ │ │ + addseq r7, r8, #88, 8 @ 0x58000000 │ │ │ │ + addseq r7, r8, #72, 8 @ 0x48000000 │ │ │ │ rsbseq r7, ip, #112, 28 @ 0x700 │ │ │ │ rsbseq r7, ip, #120, 28 @ 0x780 │ │ │ │ rsbseq r7, ip, #64, 28 @ 0x400 │ │ │ │ - addseq r7, r8, #176, 8 @ 0xb0000000 │ │ │ │ + addseq r7, r8, #208, 8 @ 0xd0000000 │ │ │ │ rsbseq r7, ip, #84, 26 @ 0x1500 │ │ │ │ rsbseq r7, ip, #100, 26 @ 0x1900 │ │ │ │ rsbseq r7, ip, #36, 26 @ 0x900 │ │ │ │ - addseq r7, r8, #204, 6 @ 0x30000003 │ │ │ │ - addseq r7, r8, #176, 4 │ │ │ │ - addseq r7, r8, #148, 4 @ 0x40000009 │ │ │ │ + addseq r7, r8, #236, 6 @ 0xb0000003 │ │ │ │ + addseq r7, r8, #208, 4 │ │ │ │ + addseq r7, r8, #180, 4 @ 0x4000000b │ │ │ │ rsbseq r7, ip, #92, 24 @ 0x5c00 │ │ │ │ rsbseq r7, ip, #100, 24 @ 0x6400 │ │ │ │ rsbseq r7, ip, #48, 24 @ 0x3000 │ │ │ │ - addseq r7, r8, #36, 6 @ 0x90000000 │ │ │ │ + addseq r7, r8, #68, 6 @ 0x10000001 │ │ │ │ rsbseq r7, ip, #156, 22 @ 0x27000 │ │ │ │ rsbseq r7, ip, #28, 22 @ 0x7000 │ │ │ │ - addseq r7, r8, #152, 4 @ 0x80000009 │ │ │ │ - addseq r7, r8, #88, 2 │ │ │ │ + addseq r7, r8, #184, 4 @ 0x8000000b │ │ │ │ + addseq r7, r8, #120, 2 │ │ │ │ rsbseq r7, ip, #32, 22 @ 0x8000 │ │ │ │ - addseq r7, r8, #88 @ 0x58 │ │ │ │ - addseq r6, r8, #224, 30 @ 0x380 │ │ │ │ + addseq r7, r8, #120 @ 0x78 │ │ │ │ + addseq r7, r8, #0 │ │ │ │ rsbseq r7, ip, #8, 20 @ 0x8000 │ │ │ │ rsbseq r7, ip, #12, 20 @ 0xc000 │ │ │ │ rsbseq r7, ip, #216, 18 @ 0x360000 │ │ │ │ - addseq r7, r8, #88 @ 0x58 │ │ │ │ - addseq r7, r8, #60 @ 0x3c │ │ │ │ + addseq r7, r8, #120 @ 0x78 │ │ │ │ + addseq r7, r8, #92 @ 0x5c │ │ │ │ rsbseq r7, ip, #8, 18 @ 0x20000 │ │ │ │ rsbseq r7, ip, #24, 18 @ 0x60000 │ │ │ │ rsbseq r7, ip, #220, 16 @ 0xdc0000 │ │ │ │ - addseq r7, r8, #212 @ 0xd4 │ │ │ │ + addseq r7, r8, #244 @ 0xf4 │ │ │ │ rsbseq r7, ip, #84, 16 @ 0x540000 │ │ │ │ rsbseq r7, ip, #212, 14 @ 0x3500000 │ │ │ │ - addseq r7, r8, #84 @ 0x54 │ │ │ │ - addseq r6, r8, #44, 30 @ 0xb0 │ │ │ │ + addseq r7, r8, #116 @ 0x74 │ │ │ │ + addseq r6, r8, #76, 30 @ 0x130 │ │ │ │ rsbseq r7, ip, #248, 14 @ 0x3e00000 │ │ │ │ - addseq r6, r8, #228, 26 @ 0x3900 │ │ │ │ - addseq r6, r8, #236, 28 @ 0xec0 │ │ │ │ - addseq r6, r8, #176, 22 @ 0x2c000 │ │ │ │ - addseq r6, r8, #124, 22 @ 0x1f000 │ │ │ │ + addseq r6, r8, #4, 28 @ 0x40 │ │ │ │ + addseq r6, r8, #12, 30 @ 0x30 │ │ │ │ + addseq r6, r8, #208, 22 @ 0x34000 │ │ │ │ + addseq r6, r8, #156, 22 @ 0x27000 │ │ │ │ rsbseq r7, ip, #108, 10 @ 0x1b000000 │ │ │ │ rsbseq r7, ip, #16, 10 @ 0x4000000 │ │ │ │ - addseq r6, r8, #64, 22 @ 0x10000 │ │ │ │ + addseq r6, r8, #96, 22 @ 0x18000 │ │ │ │ @ instruction: 0xffffdce8 │ │ │ │ - addseq r6, r8, #152, 24 @ 0x9800 │ │ │ │ - addseq r6, r8, #132, 24 @ 0x8400 │ │ │ │ - addseq r6, r8, #40, 24 @ 0x2800 │ │ │ │ - addseq r6, r8, #16, 24 @ 0x1000 │ │ │ │ - addseq r6, r8, #216, 20 @ 0xd8000 │ │ │ │ - addseq r6, r8, #224, 20 @ 0xe0000 │ │ │ │ - addseq r6, r8, #112, 20 @ 0x70000 │ │ │ │ - addseq r6, r8, #76, 20 @ 0x4c000 │ │ │ │ - addseq r6, r8, #108, 22 @ 0x1b000 │ │ │ │ - addseq r6, r8, #216, 18 @ 0x360000 │ │ │ │ - addseq r6, r8, #32, 22 @ 0x8000 │ │ │ │ - addseq r6, r8, #220, 18 @ 0x370000 │ │ │ │ - addseq r6, r8, #52, 22 @ 0xd000 │ │ │ │ + addseq r6, r8, #184, 24 @ 0xb800 │ │ │ │ + addseq r6, r8, #164, 24 @ 0xa400 │ │ │ │ + addseq r6, r8, #72, 24 @ 0x4800 │ │ │ │ + addseq r6, r8, #48, 24 @ 0x3000 │ │ │ │ + addseq r6, r8, #248, 20 @ 0xf8000 │ │ │ │ + addseq r6, r8, #0, 22 │ │ │ │ + addseq r6, r8, #144, 20 @ 0x90000 │ │ │ │ + addseq r6, r8, #108, 20 @ 0x6c000 │ │ │ │ + addseq r6, r8, #140, 22 @ 0x23000 │ │ │ │ + addseq r6, r8, #248, 18 @ 0x3e0000 │ │ │ │ + addseq r6, r8, #64, 22 @ 0x10000 │ │ │ │ + addseq r6, r8, #252, 18 @ 0x3f0000 │ │ │ │ + addseq r6, r8, #84, 22 @ 0x15000 │ │ │ │ rsbseq r7, ip, #156, 12 @ 0x9c00000 │ │ │ │ @ instruction: 0xfffff100 │ │ │ │ rsbseq r7, ip, #60, 18 @ 0xf0000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #124 @ 0x7c │ │ │ │ @@ -104278,37 +104278,37 @@ │ │ │ │ str r7, [r5, #-8]! │ │ │ │ ldr r7, [pc, #72] @ 73fdc <__cxa_atexit@plt+0x65e28> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r3, [pc, #64] @ 73fe0 <__cxa_atexit@plt+0x65e2c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3efb48 <__cxa_atexit@plt+0x3e1994> │ │ │ │ + b 3c1f74 <__cxa_atexit@plt+0x3b3dc0> │ │ │ │ ldr r7, [pc, #36] @ 73fd4 <__cxa_atexit@plt+0x65e20> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 73fd0 <__cxa_atexit@plt+0x65e1c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ rsbseq r7, ip, #208, 16 @ 0xd00000 │ │ │ │ rsbseq r7, ip, #232, 16 @ 0xe80000 │ │ │ │ @ instruction: 0xffffd8e4 │ │ │ │ - addseq r6, r8, #160, 14 @ 0x2800000 │ │ │ │ - addseq r6, r8, #152, 14 @ 0x2600000 │ │ │ │ + addseq r6, r8, #192, 14 @ 0x3000000 │ │ │ │ + addseq r6, r8, #184, 14 @ 0x2e00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #104] @ 0x68 │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ sub r5, r5, #16 │ │ │ │ b 74004 <__cxa_atexit@plt+0x65e50> │ │ │ │ - rsbeq sl, r2, #196, 8 @ 0xc4000000 │ │ │ │ + rsbeq sl, r2, #132, 16 @ 0x840000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #332 @ 0x14c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 742a4 <__cxa_atexit@plt+0x660f0> │ │ │ │ sub r7, r6, #71 @ 0x47 │ │ │ │ @@ -104475,30 +104475,30 @@ │ │ │ │ ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #76] @ 742f8 <__cxa_atexit@plt+0x66144> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #332 @ 0x14c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r2, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ - addseq r6, r8, #60, 12 @ 0x3c00000 │ │ │ │ - addseq r6, r8, #220, 10 @ 0x37000000 │ │ │ │ - addseq r6, r8, #56, 12 @ 0x3800000 │ │ │ │ - addseq r6, r8, #108, 10 @ 0x1b000000 │ │ │ │ - addseq r6, r8, #48, 10 @ 0xc000000 │ │ │ │ - addseq r6, r8, #84, 10 @ 0x15000000 │ │ │ │ - addseq r6, r8, #208, 8 @ 0xd0000000 │ │ │ │ - addseq r6, r8, #40, 12 @ 0x2800000 │ │ │ │ - addseq r6, r8, #204, 10 @ 0x33000000 │ │ │ │ - addseq r6, r8, #112, 8 @ 0x70000000 │ │ │ │ - addseq r6, r8, #84, 10 @ 0x15000000 │ │ │ │ - addseq r6, r8, #128, 10 @ 0x20000000 │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq r6, r8, #92, 12 @ 0x5c00000 │ │ │ │ + addseq r6, r8, #252, 10 @ 0x3f000000 │ │ │ │ addseq r6, r8, #88, 12 @ 0x5800000 │ │ │ │ - addseq r6, r8, #196, 10 @ 0x31000000 │ │ │ │ - addseq r6, r8, #128, 10 @ 0x20000000 │ │ │ │ + addseq r6, r8, #140, 10 @ 0x23000000 │ │ │ │ + addseq r6, r8, #80, 10 @ 0x14000000 │ │ │ │ + addseq r6, r8, #116, 10 @ 0x1d000000 │ │ │ │ + addseq r6, r8, #240, 8 @ 0xf0000000 │ │ │ │ + addseq r6, r8, #72, 12 @ 0x4800000 │ │ │ │ + addseq r6, r8, #236, 10 @ 0x3b000000 │ │ │ │ + addseq r6, r8, #144, 8 @ 0x90000000 │ │ │ │ + addseq r6, r8, #116, 10 @ 0x1d000000 │ │ │ │ + addseq r6, r8, #160, 10 @ 0x28000000 │ │ │ │ + addseq r6, r8, #120, 12 @ 0x7800000 │ │ │ │ + addseq r6, r8, #228, 10 @ 0x39000000 │ │ │ │ + addseq r6, r8, #160, 10 @ 0x28000000 │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ rsbseq r7, ip, #144, 10 @ 0x24000000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #124 @ 0x7c │ │ │ │ cmp fp, r7 │ │ │ │ @@ -104515,56 +104515,56 @@ │ │ │ │ str r7, [r5, #-8]! │ │ │ │ ldr r7, [pc, #72] @ 74390 <__cxa_atexit@plt+0x661dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r3, [pc, #64] @ 74394 <__cxa_atexit@plt+0x661e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3efb48 <__cxa_atexit@plt+0x3e1994> │ │ │ │ + b 3c1f74 <__cxa_atexit@plt+0x3b3dc0> │ │ │ │ ldr r7, [pc, #36] @ 74388 <__cxa_atexit@plt+0x661d4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 74384 <__cxa_atexit@plt+0x661d0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ rsbseq r7, ip, #28, 10 @ 0x7000000 │ │ │ │ rsbseq r7, ip, #52, 10 @ 0xd000000 │ │ │ │ @ instruction: 0xffffd530 │ │ │ │ - addseq r6, r8, #236, 6 @ 0xb0000003 │ │ │ │ - addseq r6, r8, #228, 6 @ 0x90000003 │ │ │ │ + addseq r6, r8, #12, 8 @ 0xc000000 │ │ │ │ + addseq r6, r8, #4, 8 @ 0x4000000 │ │ │ │ rsbseq r7, ip, #188, 10 @ 0x2f000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 743f0 <__cxa_atexit@plt+0x6623c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ cmp r0, #0 │ │ │ │ beq 743e8 <__cxa_atexit@plt+0x66234> │ │ │ │ ldr r3, [pc, #44] @ 743f8 <__cxa_atexit@plt+0x66244> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 743fc <__cxa_atexit@plt+0x66248> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 3efa90 <__cxa_atexit@plt+0x3e18dc> │ │ │ │ + b 3c1ebc <__cxa_atexit@plt+0x3b3d08> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rsbseq r7, ip, #124, 10 @ 0x1f000000 │ │ │ │ - addseq r6, r8, #248, 2 @ 0x3e │ │ │ │ + addseq r6, r8, #24, 4 @ 0x80000001 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 74460 <__cxa_atexit@plt+0x662ac> │ │ │ │ ldr r2, [pc, #80] @ 74470 <__cxa_atexit@plt+0x662bc> │ │ │ │ @@ -104624,23 +104624,23 @@ │ │ │ │ sub r6, r6, r5 │ │ │ │ subs r0, r0, r6 │ │ │ │ sbc r1, r1, #0 │ │ │ │ strd r0, [r3, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ vldr s0, [pc, #136] @ 745a4 <__cxa_atexit@plt+0x663f0> │ │ │ │ vldr s2, [pc, #136] @ 745a8 <__cxa_atexit@plt+0x663f4> │ │ │ │ vldr s3, [pc, #136] @ 745ac <__cxa_atexit@plt+0x663f8> │ │ │ │ vmov.f32 s1, s0 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -104666,15 +104666,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ cdpcc 12, 4, cr12, cr12, cr13, {6} │ │ │ │ svccc 0x0019999a │ │ │ │ svccc 0x00800000 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - addseq r6, r8, #148, 2 @ 0x25 │ │ │ │ + addseq r6, r8, #180, 2 @ 0x2d │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ rsbseq r7, ip, #120, 8 @ 0x78000000 │ │ │ │ rsbseq r7, ip, #56, 8 @ 0x38000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r4, #812] @ 0x32c │ │ │ │ @@ -104693,23 +104693,23 @@ │ │ │ │ ldrd r2, [r5, #72] @ 0x48 │ │ │ │ sub r6, r6, r4 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r3, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ vldr s0, [pc, #108] @ 7469c <__cxa_atexit@plt+0x664e8> │ │ │ │ vldr s2, [pc, #108] @ 746a0 <__cxa_atexit@plt+0x664ec> │ │ │ │ vldr s3, [pc, #108] @ 746a4 <__cxa_atexit@plt+0x664f0> │ │ │ │ vmov.f32 s1, s0 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -104757,23 +104757,23 @@ │ │ │ │ sub r6, r6, r5 │ │ │ │ subs r0, r0, r6 │ │ │ │ sbc r1, r1, #0 │ │ │ │ strd r0, [r3, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ vldr s0, [pc, #116] @ 747a4 <__cxa_atexit@plt+0x665f0> │ │ │ │ vldr s1, [pc, #116] @ 747a8 <__cxa_atexit@plt+0x665f4> │ │ │ │ vldr s2, [pc, #116] @ 747ac <__cxa_atexit@plt+0x665f8> │ │ │ │ vldr s3, [pc, #116] @ 747b0 <__cxa_atexit@plt+0x665fc> │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -104795,15 +104795,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ bicmi r8, r5, #0 │ │ │ │ bicmi r0, r8, #0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00800000 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - addseq r5, r8, #132, 30 @ 0x210 │ │ │ │ + addseq r5, r8, #164, 30 @ 0x290 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ rsbseq r7, ip, #40, 4 @ 0x80000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r4, #812] @ 0x32c │ │ │ │ ldr r3, [pc, #208] @ 748ac <__cxa_atexit@plt+0x666f8> │ │ │ │ @@ -104821,23 +104821,23 @@ │ │ │ │ ldrd r2, [r5, #72] @ 0x48 │ │ │ │ sub r6, r6, r4 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r3, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ vldr s0, [pc, #108] @ 7489c <__cxa_atexit@plt+0x666e8> │ │ │ │ vldr s1, [pc, #108] @ 748a0 <__cxa_atexit@plt+0x666ec> │ │ │ │ vldr s2, [pc, #108] @ 748a4 <__cxa_atexit@plt+0x666f0> │ │ │ │ vldr s3, [pc, #108] @ 748a8 <__cxa_atexit@plt+0x666f4> │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -104871,19 +104871,19 @@ │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #28] @ 748f4 <__cxa_atexit@plt+0x66740> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #20] @ 748f8 <__cxa_atexit@plt+0x66744> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #3 │ │ │ │ - b a7cfc <__cxa_atexit@plt+0x99b48> │ │ │ │ + b d2bd7c <__cxa_atexit@plt+0xd1dbc8> │ │ │ │ rsbseq r7, ip, #24, 2 │ │ │ │ - addseq r5, r8, #40, 26 @ 0xa00 │ │ │ │ - addseq r5, r8, #32, 26 @ 0x800 │ │ │ │ - addseq r5, r8, #112, 26 @ 0x1c00 │ │ │ │ + addseq r5, r8, #72, 26 @ 0x1200 │ │ │ │ + addseq r5, r8, #64, 26 @ 0x1000 │ │ │ │ + addseq r5, r8, #144, 26 @ 0x2400 │ │ │ │ rsbseq r7, ip, #200 @ 0xc8 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 74960 <__cxa_atexit@plt+0x667ac> │ │ │ │ @@ -104944,23 +104944,23 @@ │ │ │ │ sub r6, r6, r5 │ │ │ │ subs r0, r0, r6 │ │ │ │ sbc r1, r1, #0 │ │ │ │ strd r0, [r3, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ vldr s0, [pc, #136] @ 74aa4 <__cxa_atexit@plt+0x668f0> │ │ │ │ vldr s2, [pc, #136] @ 74aa8 <__cxa_atexit@plt+0x668f4> │ │ │ │ vldr s3, [pc, #136] @ 74aac <__cxa_atexit@plt+0x668f8> │ │ │ │ vmov.f32 s1, s0 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -104986,15 +104986,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ cdpcc 12, 4, cr12, cr12, cr13, {6} │ │ │ │ svccc 0x0019999a │ │ │ │ svccc 0x00800000 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - addseq r5, r8, #148, 24 @ 0x9400 │ │ │ │ + addseq r5, r8, #180, 24 @ 0xb400 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ rsbseq r7, ip, #4 │ │ │ │ rsbseq r6, ip, #196, 30 @ 0x310 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r4, #812] @ 0x32c │ │ │ │ @@ -105013,23 +105013,23 @@ │ │ │ │ ldrd r2, [r5, #72] @ 0x48 │ │ │ │ sub r6, r6, r4 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r3, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ vldr s0, [pc, #108] @ 74b9c <__cxa_atexit@plt+0x669e8> │ │ │ │ vldr s2, [pc, #108] @ 74ba0 <__cxa_atexit@plt+0x669ec> │ │ │ │ vldr s3, [pc, #108] @ 74ba4 <__cxa_atexit@plt+0x669f0> │ │ │ │ vmov.f32 s1, s0 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -105077,23 +105077,23 @@ │ │ │ │ sub r6, r6, r5 │ │ │ │ subs r0, r0, r6 │ │ │ │ sbc r1, r1, #0 │ │ │ │ strd r0, [r3, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ vldr s0, [pc, #116] @ 74ca4 <__cxa_atexit@plt+0x66af0> │ │ │ │ vldr s1, [pc, #116] @ 74ca8 <__cxa_atexit@plt+0x66af4> │ │ │ │ vldr s2, [pc, #116] @ 74cac <__cxa_atexit@plt+0x66af8> │ │ │ │ vldr s3, [pc, #116] @ 74cb0 <__cxa_atexit@plt+0x66afc> │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -105115,15 +105115,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ bicmi r8, r5, #0 │ │ │ │ bicmi r0, r8, #0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00800000 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - addseq r5, r8, #132, 20 @ 0x84000 │ │ │ │ + addseq r5, r8, #164, 20 @ 0xa4000 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ rsbseq r6, ip, #180, 26 @ 0x2d00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r4, #812] @ 0x32c │ │ │ │ ldr r3, [pc, #208] @ 74dac <__cxa_atexit@plt+0x66bf8> │ │ │ │ @@ -105141,23 +105141,23 @@ │ │ │ │ ldrd r2, [r5, #72] @ 0x48 │ │ │ │ sub r6, r6, r4 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r3, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ vldr s0, [pc, #108] @ 74d9c <__cxa_atexit@plt+0x66be8> │ │ │ │ vldr s1, [pc, #108] @ 74da0 <__cxa_atexit@plt+0x66bec> │ │ │ │ vldr s2, [pc, #108] @ 74da4 <__cxa_atexit@plt+0x66bf0> │ │ │ │ vldr s3, [pc, #108] @ 74da8 <__cxa_atexit@plt+0x66bf4> │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -105191,19 +105191,19 @@ │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #28] @ 74df4 <__cxa_atexit@plt+0x66c40> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #20] @ 74df8 <__cxa_atexit@plt+0x66c44> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #3 │ │ │ │ - b a7cfc <__cxa_atexit@plt+0x99b48> │ │ │ │ + b d2bd7c <__cxa_atexit@plt+0xd1dbc8> │ │ │ │ rsbseq r6, ip, #164, 24 @ 0xa400 │ │ │ │ - addseq r5, r8, #40, 16 @ 0x280000 │ │ │ │ - addseq r5, r8, #32, 16 @ 0x200000 │ │ │ │ - addseq r5, r8, #112, 16 @ 0x700000 │ │ │ │ + addseq r5, r8, #72, 16 @ 0x480000 │ │ │ │ + addseq r5, r8, #64, 16 @ 0x400000 │ │ │ │ + addseq r5, r8, #144, 16 @ 0x900000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 74e70 <__cxa_atexit@plt+0x66cbc> │ │ │ │ ldr r2, [pc, #96] @ 74e78 <__cxa_atexit@plt+0x66cc4> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -105228,15 +105228,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - addseq r5, r8, #144, 14 @ 0x2400000 │ │ │ │ + addseq r5, r8, #176, 14 @ 0x2c00000 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 74ec0 <__cxa_atexit@plt+0x66d0c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #19] │ │ │ │ str r3, [r5] │ │ │ │ @@ -105366,67 +105366,67 @@ │ │ │ │ bhi 750a8 <__cxa_atexit@plt+0x66ef4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 750b0 <__cxa_atexit@plt+0x66efc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efc58 <__cxa_atexit@plt+0x3e1aa4> │ │ │ │ + b 3c2084 <__cxa_atexit@plt+0x3b3ed0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r5, r8, #28, 10 @ 0x7000000 │ │ │ │ + addseq r5, r8, #60, 10 @ 0xf000000 │ │ │ │ rsbseq r6, ip, #228, 20 @ 0xe4000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7510c <__cxa_atexit@plt+0x66f58> │ │ │ │ ldr r3, [pc, #64] @ 75114 <__cxa_atexit@plt+0x66f60> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq 75104 <__cxa_atexit@plt+0x66f50> │ │ │ │ add r3, r7, #3 │ │ │ │ vldr d0, [r3] │ │ │ │ - bl 1fd6fbc <__cxa_atexit@plt+0x1fc8e08> │ │ │ │ + bl 1fd737c <__cxa_atexit@plt+0x1fc91c8> │ │ │ │ ldr r3, [pc, #32] @ 75118 <__cxa_atexit@plt+0x66f64> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ vmov.f64 d8, d0 │ │ │ │ - b 3efc60 <__cxa_atexit@plt+0x3e1aac> │ │ │ │ + b 3c208c <__cxa_atexit@plt+0x3b3ed8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ rsbseq r6, ip, #124, 20 @ 0x7c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r3, r7, #3 │ │ │ │ vldr d0, [r3] │ │ │ │ - bl 1fd6fbc <__cxa_atexit@plt+0x1fc8e08> │ │ │ │ + bl 1fd737c <__cxa_atexit@plt+0x1fc91c8> │ │ │ │ ldr r3, [pc, #12] @ 75148 <__cxa_atexit@plt+0x66f94> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ vmov.f64 d8, d0 │ │ │ │ - b 3efc60 <__cxa_atexit@plt+0x3e1aac> │ │ │ │ + b 3c208c <__cxa_atexit@plt+0x3b3ed8> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ rsbseq r6, ip, #76, 20 @ 0x4c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bmi 75178 <__cxa_atexit@plt+0x66fc4> │ │ │ │ ldr r2, [pc, #88] @ 751c4 <__cxa_atexit@plt+0x67010> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 3efc68 <__cxa_atexit@plt+0x3e1ab4> │ │ │ │ + b 3c2094 <__cxa_atexit@plt+0x3b3ee0> │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r2, #4]! │ │ │ │ ldr lr, [r5] │ │ │ │ rsb r0, r3, #0 │ │ │ │ lsr lr, lr, r0 │ │ │ │ asr r8, r1, r0 │ │ │ │ add r0, r3, #32 │ │ │ │ @@ -105437,25 +105437,25 @@ │ │ │ │ subs r0, r0, r3 │ │ │ │ asrpl r8, r1, #31 │ │ │ │ asrpl r9, r1, r0 │ │ │ │ str r8, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ str r9, [r2] │ │ │ │ mov r5, r2 │ │ │ │ - b 3efc68 <__cxa_atexit@plt+0x3e1ab4> │ │ │ │ + b 3c2094 <__cxa_atexit@plt+0x3b3ee0> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ rsbseq r6, ip, #176, 18 @ 0x2c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 751ec <__cxa_atexit@plt+0x67038> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3efc70 <__cxa_atexit@plt+0x3e1abc> │ │ │ │ + b 3c209c <__cxa_atexit@plt+0x3b3ee8> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -105465,34 +105465,34 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r3, #4] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efc78 <__cxa_atexit@plt+0x3e1ac4> │ │ │ │ - addseq r5, r8, #92, 12 @ 0x5c00000 │ │ │ │ + b 3c20a4 <__cxa_atexit@plt+0x3b3ef0> │ │ │ │ + addseq r5, r8, #124, 12 @ 0x7c00000 │ │ │ │ rsbseq r6, ip, #80, 18 @ 0x140000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 7525c <__cxa_atexit@plt+0x670a8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3efc80 <__cxa_atexit@plt+0x3e1acc> │ │ │ │ + b 3c20ac <__cxa_atexit@plt+0x3b3ef8> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ rsbseq r6, ip, #28, 18 @ 0x70000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 75280 <__cxa_atexit@plt+0x670cc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3efc70 <__cxa_atexit@plt+0x3e1abc> │ │ │ │ + b 3c209c <__cxa_atexit@plt+0x3b3ee8> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -105502,16 +105502,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r3, #4] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efc78 <__cxa_atexit@plt+0x3e1ac4> │ │ │ │ - addseq r5, r8, #200, 10 @ 0x32000000 │ │ │ │ + b 3c20a4 <__cxa_atexit@plt+0x3b3ef0> │ │ │ │ + addseq r5, r8, #232, 10 @ 0x3a000000 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ rsbseq r6, ip, #200, 16 @ 0xc80000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 75330 <__cxa_atexit@plt+0x6717c> │ │ │ │ @@ -105521,20 +105521,20 @@ │ │ │ │ str r3, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq 75328 <__cxa_atexit@plt+0x67174> │ │ │ │ vldr d0, [pc, #48] @ 75338 <__cxa_atexit@plt+0x67184> │ │ │ │ add r3, r7, #3 │ │ │ │ vldr d1, [r3] │ │ │ │ vadd.f64 d0, d1, d0 │ │ │ │ - bl 1fd6fbc <__cxa_atexit@plt+0x1fc8e08> │ │ │ │ + bl 1fd737c <__cxa_atexit@plt+0x1fc91c8> │ │ │ │ ldr r3, [pc, #40] @ 75344 <__cxa_atexit@plt+0x67190> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ vmov.f64 d8, d0 │ │ │ │ - b 3efc60 <__cxa_atexit@plt+0x3e1aac> │ │ │ │ + b 3c208c <__cxa_atexit@plt+0x3b3ed8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ submi r0, lr, r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @@ -105542,35 +105542,35 @@ │ │ │ │ rsbseq r6, ip, #80, 16 @ 0x500000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ vldr d0, [pc, #36] @ 75380 <__cxa_atexit@plt+0x671cc> │ │ │ │ add r3, r7, #3 │ │ │ │ vldr d1, [r3] │ │ │ │ vadd.f64 d0, d1, d0 │ │ │ │ - bl 1fd6fbc <__cxa_atexit@plt+0x1fc8e08> │ │ │ │ + bl 1fd737c <__cxa_atexit@plt+0x1fc91c8> │ │ │ │ ldr r3, [pc, #24] @ 75388 <__cxa_atexit@plt+0x671d4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ vmov.f64 d8, d0 │ │ │ │ - b 3efc60 <__cxa_atexit@plt+0x3e1aac> │ │ │ │ + b 3c208c <__cxa_atexit@plt+0x3b3ed8> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ submi r0, lr, r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ rsbseq r6, ip, #12, 16 @ 0xc0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bmi 753b8 <__cxa_atexit@plt+0x67204> │ │ │ │ ldr r2, [pc, #88] @ 75404 <__cxa_atexit@plt+0x67250> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 3efc68 <__cxa_atexit@plt+0x3e1ab4> │ │ │ │ + b 3c2094 <__cxa_atexit@plt+0x3b3ee0> │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r2, #4]! │ │ │ │ ldr lr, [r5] │ │ │ │ rsb r0, r3, #0 │ │ │ │ lsr lr, lr, r0 │ │ │ │ asr r8, r1, r0 │ │ │ │ add r0, r3, #32 │ │ │ │ @@ -105581,25 +105581,25 @@ │ │ │ │ subs r0, r0, r3 │ │ │ │ asrpl r8, r1, #31 │ │ │ │ asrpl r9, r1, r0 │ │ │ │ str r8, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ str r9, [r2] │ │ │ │ mov r5, r2 │ │ │ │ - b 3efc68 <__cxa_atexit@plt+0x3e1ab4> │ │ │ │ + b 3c2094 <__cxa_atexit@plt+0x3b3ee0> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ rsbseq r6, ip, #112, 14 @ 0x1c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 7542c <__cxa_atexit@plt+0x67278> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3efc70 <__cxa_atexit@plt+0x3e1abc> │ │ │ │ + b 3c209c <__cxa_atexit@plt+0x3b3ee8> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -105609,34 +105609,34 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r3, #4] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efc78 <__cxa_atexit@plt+0x3e1ac4> │ │ │ │ - addseq r5, r8, #28, 8 @ 0x1c000000 │ │ │ │ + b 3c20a4 <__cxa_atexit@plt+0x3b3ef0> │ │ │ │ + addseq r5, r8, #60, 8 @ 0x3c000000 │ │ │ │ rsbseq r6, ip, #16, 14 @ 0x400000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 7549c <__cxa_atexit@plt+0x672e8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3efc80 <__cxa_atexit@plt+0x3e1acc> │ │ │ │ + b 3c20ac <__cxa_atexit@plt+0x3b3ef8> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ rsbseq r6, ip, #220, 12 @ 0xdc00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 754c0 <__cxa_atexit@plt+0x6730c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3efc70 <__cxa_atexit@plt+0x3e1abc> │ │ │ │ + b 3c209c <__cxa_atexit@plt+0x3b3ee8> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -105646,16 +105646,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r3, #4] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efc78 <__cxa_atexit@plt+0x3e1ac4> │ │ │ │ - addseq r5, r8, #136, 6 @ 0x20000002 │ │ │ │ + b 3c20a4 <__cxa_atexit@plt+0x3b3ef0> │ │ │ │ + addseq r5, r8, #168, 6 @ 0xa0000002 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 75598 <__cxa_atexit@plt+0x673e4> │ │ │ │ @@ -105690,18 +105690,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - addseq r5, r8, #116 @ 0x74 │ │ │ │ - addseq r5, r8, #28, 2 │ │ │ │ + addseq r5, r8, #148 @ 0x94 │ │ │ │ + addseq r5, r8, #60, 2 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 75608 <__cxa_atexit@plt+0x67454> │ │ │ │ @@ -105713,16 +105713,16 @@ │ │ │ │ stm r5, {r0, r7} │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ mov r7, fp │ │ │ │ b 75618 <__cxa_atexit@plt+0x67464> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r5, r8, #156 @ 0x9c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r5, r8, #188 @ 0xbc │ │ │ │ mov fp, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 75678 <__cxa_atexit@plt+0x674c4> │ │ │ │ @@ -105744,18 +105744,18 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 7569c <__cxa_atexit@plt+0x674e8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r0 │ │ │ │ addmi r0, r8, r0 │ │ │ │ - addseq r4, r8, #164, 30 @ 0x290 │ │ │ │ + addseq r4, r8, #196, 30 @ 0x310 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 75618 <__cxa_atexit@plt+0x67464> │ │ │ │ andeq r0, r1, r1 │ │ │ │ @@ -105779,15 +105779,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - addseq r4, r8, #208, 28 @ 0xd00 │ │ │ │ + addseq r4, r8, #240, 28 @ 0xf00 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 757a4 <__cxa_atexit@plt+0x675f0> │ │ │ │ @@ -105817,27 +105817,27 @@ │ │ │ │ vstr d0, [r6, #16] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ ldr r6, [pc, #32] @ 757dc <__cxa_atexit@plt+0x67628> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r0 │ │ │ │ addsmi r0, r0, r0 │ │ │ │ - addseq r4, r8, #68, 30 @ 0x110 │ │ │ │ + addseq r4, r8, #100, 30 @ 0x190 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - addseq r4, r8, #128, 28 @ 0x800 │ │ │ │ + addseq r4, r8, #160, 28 @ 0xa00 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -105859,19 +105859,19 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #32] @ 7586c <__cxa_atexit@plt+0x676b8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ addsmi r0, r0, r0 │ │ │ │ - addseq r4, r8, #216, 26 @ 0x3600 │ │ │ │ + addseq r4, r8, #248, 26 @ 0x3e00 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 7593c <__cxa_atexit@plt+0x67788> │ │ │ │ @@ -105923,20 +105923,20 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - addseq r4, r8, #16, 26 @ 0x400 │ │ │ │ + addseq r4, r8, #48, 26 @ 0xc00 │ │ │ │ @ instruction: 0xfffffc38 │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ - addseq r4, r8, #44, 26 @ 0xb00 │ │ │ │ + addseq r4, r8, #76, 26 @ 0x1300 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 759e8 <__cxa_atexit@plt+0x67834> │ │ │ │ @@ -105961,18 +105961,18 @@ │ │ │ │ str r8, [r3, #32] │ │ │ │ str r1, [r3, #36] @ 0x24 │ │ │ │ str r3, [r3, #40] @ 0x28 │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xfffffb7c │ │ │ │ @ instruction: 0xfffffd1c │ │ │ │ - addseq r4, r8, #112, 24 @ 0x7000 │ │ │ │ + addseq r4, r8, #144, 24 @ 0x9000 │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 75aa4 <__cxa_atexit@plt+0x678f0> │ │ │ │ ldr r1, [pc, #144] @ 75aac <__cxa_atexit@plt+0x678f8> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -106083,20 +106083,20 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ svclt 0x00e00000 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - addseq r4, r8, #92, 20 @ 0x5c000 │ │ │ │ + addseq r4, r8, #124, 20 @ 0x7c000 │ │ │ │ andeq r0, r0, r6, ror #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 75c4c <__cxa_atexit@plt+0x67a98> │ │ │ │ @@ -106114,18 +106114,18 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r3, #4] │ │ │ │ vstr d0, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r0 │ │ │ │ svclt 0x00e00000 │ │ │ │ - addseq r4, r8, #208, 18 @ 0x340000 │ │ │ │ + addseq r4, r8, #240, 18 @ 0x3c0000 │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 75d08 <__cxa_atexit@plt+0x67b54> │ │ │ │ ldr r1, [pc, #144] @ 75d10 <__cxa_atexit@plt+0x67b5c> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -106235,20 +106235,20 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ svclt 0x00e00000 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - addseq r4, r8, #252, 14 @ 0x3f00000 │ │ │ │ + addseq r4, r8, #28, 16 @ 0x1c0000 │ │ │ │ andeq r0, r0, r6, ror #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 75eac <__cxa_atexit@plt+0x67cf8> │ │ │ │ @@ -106266,18 +106266,18 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r3, #4] │ │ │ │ vstr d0, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r0 │ │ │ │ svclt 0x00e00000 │ │ │ │ - addseq r4, r8, #112, 14 @ 0x1c00000 │ │ │ │ + addseq r4, r8, #144, 14 @ 0x2400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 75f30 <__cxa_atexit@plt+0x67d7c> │ │ │ │ ldr r2, [pc, #88] @ 75f38 <__cxa_atexit@plt+0x67d84> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -106300,31 +106300,31 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - addseq r4, r8, #12, 14 @ 0x300000 │ │ │ │ - addseq r4, r8, #160, 12 @ 0xa000000 │ │ │ │ + addseq r4, r8, #44, 14 @ 0xb00000 │ │ │ │ + addseq r4, r8, #192, 12 @ 0xc000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 75f78 <__cxa_atexit@plt+0x67dc4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ 75f7c <__cxa_atexit@plt+0x67dc8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - addseq r4, r8, #92, 12 @ 0x5c00000 │ │ │ │ - addseq r4, r8, #212, 12 @ 0xd400000 │ │ │ │ + addseq r4, r8, #124, 12 @ 0x7c00000 │ │ │ │ + addseq r4, r8, #244, 12 @ 0xf400000 │ │ │ │ rsbseq r5, ip, #240, 22 @ 0x3c000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 76038 <__cxa_atexit@plt+0x67e84> │ │ │ │ ldr lr, [pc, #160] @ 76040 <__cxa_atexit@plt+0x67e8c> │ │ │ │ @@ -106366,17 +106366,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 7604c <__cxa_atexit@plt+0x67e98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 76020 <__cxa_atexit@plt+0x67e6c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - addseq r4, r8, #4, 12 @ 0x400000 │ │ │ │ + addseq r4, r8, #36, 12 @ 0x2400000 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - addseq r4, r8, #68, 16 @ 0x440000 │ │ │ │ + addseq r4, r8, #100, 16 @ 0x640000 │ │ │ │ rsbseq r5, ip, #32, 22 @ 0x8000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 76070 <__cxa_atexit@plt+0x67ebc> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ @@ -106398,30 +106398,30 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #8] @ 760c4 <__cxa_atexit@plt+0x67f10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 760a8 <__cxa_atexit@plt+0x67ef4> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - addseq r4, r8, #188, 14 @ 0x2f00000 │ │ │ │ + addseq r4, r8, #220, 14 @ 0x3700000 │ │ │ │ rsbseq r5, ip, #168, 20 @ 0xa8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 760ec <__cxa_atexit@plt+0x67f38> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ bic r7, r7, #3 │ │ │ │ b 760f4 <__cxa_atexit@plt+0x67f40> │ │ │ │ ldr r7, [pc, #12] @ 76100 <__cxa_atexit@plt+0x67f4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - addseq r4, r8, #132, 14 @ 0x2100000 │ │ │ │ + addseq r4, r8, #164, 14 @ 0x2900000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #88 @ 0x58 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 76148 <__cxa_atexit@plt+0x67f94> │ │ │ │ ldr r3, [pc, #52] @ 76158 <__cxa_atexit@plt+0x67fa4> │ │ │ │ @@ -106430,15 +106430,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r8, #4] │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ add r8, r2, #2 │ │ │ │ - b 11aa84 <__cxa_atexit@plt+0x10c8d0> │ │ │ │ + b d9eb04 <__cxa_atexit@plt+0xd90950> │ │ │ │ ldr r7, [pc, #16] @ 76160 <__cxa_atexit@plt+0x67fac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ rsbseq r5, ip, #208, 18 @ 0x340000 │ │ │ │ rsbseq r5, ip, #52, 22 @ 0xd000 │ │ │ │ @@ -106468,19 +106468,19 @@ │ │ │ │ sub r6, r6, r5 │ │ │ │ subs r0, r0, r6 │ │ │ │ sbc r1, r1, #0 │ │ │ │ strd r0, [r2, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -106498,15 +106498,15 @@ │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - addseq r4, r8, #36, 10 @ 0x9000000 │ │ │ │ + addseq r4, r8, #68, 10 @ 0x11000000 │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ rsbseq r5, ip, #0, 20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r4, [pc, #180] @ 7632c <__cxa_atexit@plt+0x68178> │ │ │ │ @@ -106525,19 +106525,19 @@ │ │ │ │ ldrd r2, [r5, #72] @ 0x48 │ │ │ │ sub r6, r6, r4 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r3, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -106583,22 +106583,22 @@ │ │ │ │ sub r6, r6, r5 │ │ │ │ subs r0, r0, r6 │ │ │ │ sbc r1, r1, #0 │ │ │ │ strd r0, [r2, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ vldr d0, [pc, #112] @ 76428 <__cxa_atexit@plt+0x68274> │ │ │ │ vmov.f64 d1, d0 │ │ │ │ vmov.f64 d2, d0 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -106617,15 +106617,15 @@ │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ... │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - addseq r4, r8, #92, 6 @ 0x70000001 │ │ │ │ + addseq r4, r8, #124, 6 @ 0xf0000001 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ nop @ (mov r0, r0) │ │ │ │ rsbseq r5, ip, #12, 16 @ 0xc0000 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ @@ -106645,22 +106645,22 @@ │ │ │ │ ldrd r2, [r5, #72] @ 0x48 │ │ │ │ sub r6, r6, r4 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r3, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ vldr d0, [pc, #108] @ 76520 <__cxa_atexit@plt+0x6836c> │ │ │ │ vmov.f64 d1, d0 │ │ │ │ vmov.f64 d2, d0 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -106709,20 +106709,20 @@ │ │ │ │ add r0, r8, #1 │ │ │ │ str r0, [r5, #-8]! │ │ │ │ add r8, lr, #1 │ │ │ │ mov r9, r8 │ │ │ │ b 21958 <__cxa_atexit@plt+0x137a4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ @ instruction: 0xffffe8ac │ │ │ │ rsbseq r5, ip, #108, 6 @ 0xb0000001 │ │ │ │ rsbseq r5, ip, #124, 10 @ 0x1f000000 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - addseq r4, r8, #188 @ 0xbc │ │ │ │ + addseq r4, r8, #220 @ 0xdc │ │ │ │ rsbseq r5, ip, #140, 12 @ 0x8c00000 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r4, #812] @ 0x32c │ │ │ │ ldr r3, [pc, #176] @ 7668c <__cxa_atexit@plt+0x684d8> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -106739,19 +106739,19 @@ │ │ │ │ ldrd r2, [r5, #72] @ 0x48 │ │ │ │ sub r6, r6, r4 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r3, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -106914,22 +106914,22 @@ │ │ │ │ sub r6, r6, r5 │ │ │ │ subs r0, r0, r6 │ │ │ │ sbc r1, r1, #0 │ │ │ │ strd r0, [r2, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ vldr d2, [pc, #116] @ 76960 <__cxa_atexit@plt+0x687ac> │ │ │ │ vmov.f64 d0, d9 │ │ │ │ vmov.f64 d1, d8 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -106978,22 +106978,22 @@ │ │ │ │ ldrd r2, [r5, #72] @ 0x48 │ │ │ │ sub r6, r6, r4 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r3, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ vldr d2, [pc, #104] @ 76a58 <__cxa_atexit@plt+0x688a4> │ │ │ │ vmov.f64 d0, d9 │ │ │ │ vmov.f64 d1, d8 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -107167,27 +107167,27 @@ │ │ │ │ bx r0 │ │ │ │ ldr r5, [pc, #20] @ 76cdc <__cxa_atexit@plt+0x68b28> │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ @ instruction: 0x000001bc │ │ │ │ rsbseq r4, ip, #212, 24 @ 0xd400 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ - addseq r3, r8, #28, 20 @ 0x1c000 │ │ │ │ + addseq r3, r8, #60, 20 @ 0x3c000 │ │ │ │ rsbseq r4, ip, #136, 24 @ 0x8800 │ │ │ │ @ instruction: 0x000002b0 │ │ │ │ @ instruction: 0xffffe360 │ │ │ │ @ instruction: 0xffffe28c │ │ │ │ - addseq r3, r8, #200, 18 @ 0x320000 │ │ │ │ - addseq r3, r8, #184, 18 @ 0x2e0000 │ │ │ │ + addseq r3, r8, #232, 18 @ 0x3a0000 │ │ │ │ + addseq r3, r8, #216, 18 @ 0x360000 │ │ │ │ rsbseq r4, ip, #64, 30 @ 0x100 │ │ │ │ strdeq r0, [r0], #-51 @ 0xffffffcd @ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #84] @ 76d78 <__cxa_atexit@plt+0x68bc4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -107210,15 +107210,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ b 21958 <__cxa_atexit@plt+0x137a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ rsbseq r4, ip, #132, 22 @ 0x21000 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - addseq r3, r8, #220, 16 @ 0xdc0000 │ │ │ │ + addseq r3, r8, #252, 16 @ 0xfc0000 │ │ │ │ rsbseq r4, ip, #196, 28 @ 0xc40 │ │ │ │ rsbeq r0, r0, r3, ror r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ 76dcc <__cxa_atexit@plt+0x68c18> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #44] @ 76dd0 <__cxa_atexit@plt+0x68c1c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -107230,15 +107230,15 @@ │ │ │ │ ldr sl, [r5, #12] │ │ │ │ stmda r5, {r1, r2} │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ b 21958 <__cxa_atexit@plt+0x137a4> │ │ │ │ rsbseq r4, ip, #44, 22 @ 0xb000 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r3, r8, #132, 16 @ 0x840000 │ │ │ │ + addseq r3, r8, #164, 16 @ 0xa40000 │ │ │ │ rsbseq r4, ip, #116, 28 @ 0x740 │ │ │ │ strdeq r0, [r0], #-51 @ 0xffffffcd @ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 76e10 <__cxa_atexit@plt+0x68c5c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #64] @ 0x40 │ │ │ │ str r3, [r5] │ │ │ │ @@ -107293,21 +107293,21 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ b 21958 <__cxa_atexit@plt+0x137a4> │ │ │ │ ldr r3, [pc, #40] @ 76eec <__cxa_atexit@plt+0x68d38> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ @ instruction: 0xffffe158 │ │ │ │ @ instruction: 0xffffe084 │ │ │ │ rsbseq r4, ip, #96, 20 @ 0x60000 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - addseq r3, r8, #184, 14 @ 0x2e00000 │ │ │ │ - addseq r3, r8, #164, 14 @ 0x2900000 │ │ │ │ + addseq r3, r8, #216, 14 @ 0x3600000 │ │ │ │ + addseq r3, r8, #196, 14 @ 0x3100000 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ rsbseq r4, ip, #92, 26 @ 0x1700 │ │ │ │ ldrshteq r1, [r0], #-51 @ 0xffffffcd │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 76f2c <__cxa_atexit@plt+0x68d78> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #28] │ │ │ │ @@ -107419,26 +107419,26 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r5, #56 @ 0x38 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r8, ror r2 │ │ │ │ andeq r0, r0, r8, lsr #5 │ │ │ │ @ instruction: 0x000002bc │ │ │ │ muleq r0, r4, r1 │ │ │ │ @ instruction: 0xffffef28 │ │ │ │ andeq r0, r0, r0, lsr #4 │ │ │ │ - addseq r3, r8, #204, 16 @ 0xcc0000 │ │ │ │ + addseq r3, r8, #236, 16 @ 0xec0000 │ │ │ │ @ instruction: 0xffffefa8 │ │ │ │ - addseq r3, r8, #112, 14 @ 0x1c00000 │ │ │ │ - addseq r3, r8, #92, 14 @ 0x1700000 │ │ │ │ + addseq r3, r8, #144, 14 @ 0x2400000 │ │ │ │ + addseq r3, r8, #124, 14 @ 0x1f00000 │ │ │ │ rsbseq r4, ip, #84, 22 @ 0x15000 │ │ │ │ strdeq r1, [r0], #-179 @ 0xffffff4d @ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -107474,21 +107474,21 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ mov r9, sl │ │ │ │ str r2, [r9, #32]! │ │ │ │ str r3, [sl, #12]! │ │ │ │ b 21958 <__cxa_atexit@plt+0x137a4> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @ instruction: 0xffffeda0 │ │ │ │ @ instruction: 0xffffee38 │ │ │ │ - addseq r3, r8, #16, 14 @ 0x400000 │ │ │ │ - addseq r3, r8, #240, 10 @ 0x3c000000 │ │ │ │ - addseq r3, r8, #220, 10 @ 0x37000000 │ │ │ │ + addseq r3, r8, #48, 14 @ 0xc00000 │ │ │ │ + addseq r3, r8, #16, 12 @ 0x1000000 │ │ │ │ + addseq r3, r8, #252, 10 @ 0x3f000000 │ │ │ │ rsbseq r4, ip, #140, 20 @ 0x8c000 │ │ │ │ strdeq r1, [r0], #-179 @ 0xffffff4d @ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 771f8 <__cxa_atexit@plt+0x69044> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #64] @ 0x40 │ │ │ │ str r3, [r5] │ │ │ │ @@ -107682,16 +107682,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ - addseq r3, r8, #16, 8 @ 0x10000000 │ │ │ │ - addseq r3, r8, #168, 2 @ 0x2a │ │ │ │ + addseq r3, r8, #48, 8 @ 0x30000000 │ │ │ │ + addseq r3, r8, #200, 2 @ 0x32 │ │ │ │ rsbseq r4, ip, #48, 14 @ 0xc00000 │ │ │ │ strdeq r3, [r2], #-115 @ 0xffffff8d @ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #84] @ 77558 <__cxa_atexit@plt+0x693a4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -107713,16 +107713,16 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ b 21958 <__cxa_atexit@plt+0x137a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ - addseq r3, r8, #4, 2 │ │ │ │ - addseq r3, r8, #60, 6 @ 0xf0000000 │ │ │ │ + addseq r3, r8, #36, 2 │ │ │ │ + addseq r3, r8, #92, 6 @ 0x70000001 │ │ │ │ rsbseq r4, ip, #180, 12 @ 0xb400000 │ │ │ │ strdeq r3, [r0], #-115 @ 0xffffff8d @ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ 775ac <__cxa_atexit@plt+0x693f8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #44] @ 775b0 <__cxa_atexit@plt+0x693fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -107733,16 +107733,16 @@ │ │ │ │ stmda r5, {r2, r3} │ │ │ │ ldr r3, [pc, #20] @ 775b4 <__cxa_atexit@plt+0x69400> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ b 21958 <__cxa_atexit@plt+0x137a4> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - addseq r3, r8, #172 @ 0xac │ │ │ │ - addseq r3, r8, #224, 4 │ │ │ │ + addseq r3, r8, #204 @ 0xcc │ │ │ │ + addseq r3, r8, #0, 6 │ │ │ │ rsbseq r4, ip, #100, 12 @ 0x6400000 │ │ │ │ strdeq r3, [r2], #-115 @ 0xffffff8d @ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 775f0 <__cxa_atexit@plt+0x6943c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #64] @ 0x40 │ │ │ │ str r3, [r5] │ │ │ │ @@ -107819,16 +107819,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ - addseq r3, r8, #236, 2 @ 0x3b │ │ │ │ - addseq r2, r8, #132, 30 @ 0x210 │ │ │ │ + addseq r3, r8, #12, 4 @ 0xc0000000 │ │ │ │ + addseq r2, r8, #164, 30 @ 0x290 │ │ │ │ rsbseq r4, ip, #12, 10 @ 0x3000000 │ │ │ │ strdeq r7, [r2], #-115 @ 0xffffff8d @ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #84] @ 7777c <__cxa_atexit@plt+0x695c8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -107850,16 +107850,16 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ b 21958 <__cxa_atexit@plt+0x137a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ - addseq r2, r8, #224, 28 @ 0xe00 │ │ │ │ - addseq r3, r8, #24, 2 │ │ │ │ + addseq r2, r8, #0, 30 │ │ │ │ + addseq r3, r8, #56, 2 │ │ │ │ rsbseq r4, ip, #144, 8 @ 0x90000000 │ │ │ │ strdeq r7, [r0], #-115 @ 0xffffff8d @ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ 777d0 <__cxa_atexit@plt+0x6961c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #44] @ 777d4 <__cxa_atexit@plt+0x69620> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -107870,16 +107870,16 @@ │ │ │ │ stmda r5, {r2, r3} │ │ │ │ ldr r3, [pc, #20] @ 777d8 <__cxa_atexit@plt+0x69624> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ b 21958 <__cxa_atexit@plt+0x137a4> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - addseq r2, r8, #136, 28 @ 0x880 │ │ │ │ - addseq r3, r8, #188 @ 0xbc │ │ │ │ + addseq r2, r8, #168, 28 @ 0xa80 │ │ │ │ + addseq r3, r8, #220 @ 0xdc │ │ │ │ rsbseq r4, ip, #64, 8 @ 0x40000000 │ │ │ │ strdeq r7, [r2], #-115 @ 0xffffff8d @ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 77814 <__cxa_atexit@plt+0x69660> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #64] @ 0x40 │ │ │ │ str r3, [r5] │ │ │ │ @@ -107955,16 +107955,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ - addseq r2, r8, #200, 30 @ 0x320 │ │ │ │ - addseq r2, r8, #96, 26 @ 0x1800 │ │ │ │ + addseq r2, r8, #232, 30 @ 0x3a0 │ │ │ │ + addseq r2, r8, #128, 26 @ 0x2000 │ │ │ │ rsbseq r4, ip, #236, 4 @ 0xc000000e │ │ │ │ strdeq pc, [r2], #-115 @ 0xffffff8d @ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #84] @ 7799c <__cxa_atexit@plt+0x697e8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -107986,16 +107986,16 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ b 21958 <__cxa_atexit@plt+0x137a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ - addseq r2, r8, #192, 24 @ 0xc000 │ │ │ │ - addseq r2, r8, #248, 28 @ 0xf80 │ │ │ │ + addseq r2, r8, #224, 24 @ 0xe000 │ │ │ │ + addseq r2, r8, #24, 30 @ 0x60 │ │ │ │ rsbseq r4, ip, #112, 4 │ │ │ │ strdeq pc, [r0], #-115 @ 0xffffff8d @ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ 779f0 <__cxa_atexit@plt+0x6983c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #44] @ 779f4 <__cxa_atexit@plt+0x69840> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -108006,16 +108006,16 @@ │ │ │ │ stmda r5, {r2, r3} │ │ │ │ ldr r3, [pc, #20] @ 779f8 <__cxa_atexit@plt+0x69844> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ b 21958 <__cxa_atexit@plt+0x137a4> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - addseq r2, r8, #104, 24 @ 0x6800 │ │ │ │ - addseq r2, r8, #156, 28 @ 0x9c0 │ │ │ │ + addseq r2, r8, #136, 24 @ 0x8800 │ │ │ │ + addseq r2, r8, #188, 28 @ 0xbc0 │ │ │ │ rsbseq r4, ip, #32, 4 │ │ │ │ strdeq pc, [r2], #-115 @ 0xffffff8d @ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 77a34 <__cxa_atexit@plt+0x69880> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #64] @ 0x40 │ │ │ │ str r3, [r5] │ │ │ │ @@ -108064,21 +108064,21 @@ │ │ │ │ ldrd r0, [r3, #72] @ 0x48 │ │ │ │ sub r6, r6, r5 │ │ │ │ subs r0, r0, r6 │ │ │ │ sbc r1, r1, #0 │ │ │ │ strd r0, [r3, #72] @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #102 @ 0x66 │ │ │ │ blx r7 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r6, [r0, #812] @ 0x32c │ │ │ │ ldr r4, [r0, #820] @ 0x334 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ ldr r5, [r3, #12] │ │ │ │ str r8, [r0, #828] @ 0x33c │ │ │ │ ldr r2, [r4] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ @@ -108097,15 +108097,15 @@ │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - addseq r2, r8, #60, 26 @ 0xf00 │ │ │ │ + addseq r2, r8, #92, 26 @ 0x1700 │ │ │ │ andeq r0, r0, ip, lsr #3 │ │ │ │ rsbseq r4, ip, #164 @ 0xa4 │ │ │ │ ldrshteq pc, [r2], #-115 @ 0xffffff8d @ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [pc, #192] @ 77c40 <__cxa_atexit@plt+0x69a8c> │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -108124,21 +108124,21 @@ │ │ │ │ ldrd r2, [r5, #72] @ 0x48 │ │ │ │ sub r6, r6, r4 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r3, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #102 @ 0x66 │ │ │ │ blx r7 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -108179,21 +108179,21 @@ │ │ │ │ ldrd r2, [r7, #72] @ 0x48 │ │ │ │ sub r6, r6, r5 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r3, #0 │ │ │ │ strd r2, [r7, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #103 @ 0x67 │ │ │ │ blx r8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -108297,19 +108297,19 @@ │ │ │ │ sub r5, r5, r3 │ │ │ │ subs r0, r0, r5 │ │ │ │ sbc r1, r1, #0 │ │ │ │ strd r0, [r6, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ blx r9 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -108329,23 +108329,23 @@ │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, ip, lsr #3 │ │ │ │ andeq r0, r0, ip, lsl #5 │ │ │ │ @ instruction: 0xffffdacc │ │ │ │ @ instruction: 0xffffdc54 │ │ │ │ @ instruction: 0xffffdeb0 │ │ │ │ andeq r0, r0, r4, asr #4 │ │ │ │ - addseq r2, r8, #184, 20 @ 0xb8000 │ │ │ │ - addseq r2, r8, #80, 16 @ 0x500000 │ │ │ │ + addseq r2, r8, #216, 20 @ 0xd8000 │ │ │ │ + addseq r2, r8, #112, 16 @ 0x700000 │ │ │ │ rsbseq r3, ip, #232, 24 @ 0xe800 │ │ │ │ ldrshteq pc, [r3], #-115 @ 0xffffff8d @ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -108385,21 +108385,21 @@ │ │ │ │ mov r9, r8 │ │ │ │ str ip, [r9, #20]! │ │ │ │ str lr, [r8, #44]! @ 0x2c │ │ │ │ add r5, r5, #16 │ │ │ │ b 21958 <__cxa_atexit@plt+0x137a4> │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ @ instruction: 0xffffd928 │ │ │ │ @ instruction: 0xffffdab0 │ │ │ │ @ instruction: 0xffffdd0c │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - addseq r2, r8, #20, 18 @ 0x50000 │ │ │ │ - addseq r2, r8, #176, 12 @ 0xb000000 │ │ │ │ + addseq r2, r8, #52, 18 @ 0xd0000 │ │ │ │ + addseq r2, r8, #208, 12 @ 0xd000000 │ │ │ │ rsbseq r3, ip, #16, 24 @ 0x1000 │ │ │ │ andeq ip, r3, sp, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r4, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [pc, #164] @ 780c0 <__cxa_atexit@plt+0x69f0c> │ │ │ │ @@ -108414,19 +108414,19 @@ │ │ │ │ ldrd r2, [r4, #72] @ 0x48 │ │ │ │ sub r6, r6, r5 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r3, #0 │ │ │ │ strd r2, [r4, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -108467,22 +108467,22 @@ │ │ │ │ ldrd r2, [r5, #72] @ 0x48 │ │ │ │ sub r6, r6, r4 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r3, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ vldr d0, [pc, #104] @ 781a0 <__cxa_atexit@plt+0x69fec> │ │ │ │ vmov.f64 d1, d0 │ │ │ │ vmov.f64 d2, d0 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -108508,15 +108508,15 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 781d4 <__cxa_atexit@plt+0x6a020> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #16] @ 781d8 <__cxa_atexit@plt+0x6a024> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ rsbseq r3, ip, #4, 18 @ 0x10000 │ │ │ │ rsbseq r3, ip, #32, 20 @ 0x20000 │ │ │ │ andeq ip, r3, sp, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -108525,22 +108525,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #60] @ 78240 <__cxa_atexit@plt+0x6a08c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3, #4] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #52] @ 0x34 │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ + b 3c1f4c <__cxa_atexit@plt+0x3b3d98> │ │ │ │ ldr r3, [pc, #20] @ 78234 <__cxa_atexit@plt+0x6a080> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #28]! │ │ │ │ ldr r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr r9, [pc, #8] @ 78238 <__cxa_atexit@plt+0x6a084> │ │ │ │ add r9, pc, r9 │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ rsbseq r3, ip, #16, 16 @ 0x100000 │ │ │ │ rsbseq r3, ip, #192, 16 @ 0xc00000 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ rsbseq r3, ip, #168, 18 @ 0x2a0000 │ │ │ │ andeq ip, r1, sp, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -108555,24 +108555,24 @@ │ │ │ │ ldr r2, [pc, #64] @ 782b8 <__cxa_atexit@plt+0x6a104> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #52] @ 0x34 │ │ │ │ mov r7, r3 │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ + b 3c1f4c <__cxa_atexit@plt+0x3b3d98> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 782bc <__cxa_atexit@plt+0x6a108> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #28]! │ │ │ │ ldr r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr r9, [pc, #16] @ 782c0 <__cxa_atexit@plt+0x6a10c> │ │ │ │ add r9, pc, r9 │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xffffffd4 │ │ │ │ muleq r0, r0, r0 │ │ │ │ rsbseq r3, ip, #144, 14 @ 0x2400000 │ │ │ │ rsbseq r3, ip, #40, 18 @ 0xa0000 │ │ │ │ andeq ip, r3, sp, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -108583,22 +108583,22 @@ │ │ │ │ ldr r2, [pc, #60] @ 78324 <__cxa_atexit@plt+0x6a170> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #52] @ 0x34 │ │ │ │ mov r7, r3 │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ + b 3c1f4c <__cxa_atexit@plt+0x3b3d98> │ │ │ │ ldr r3, [pc, #20] @ 7831c <__cxa_atexit@plt+0x6a168> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #28]! │ │ │ │ ldr r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr r9, [pc, #8] @ 78320 <__cxa_atexit@plt+0x6a16c> │ │ │ │ add r9, pc, r9 │ │ │ │ - b 3efbc0 <__cxa_atexit@plt+0x3e1a0c> │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ rsbseq r3, ip, #40, 14 @ 0xa00000 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ rsbseq r3, ip, #180, 16 @ 0xb40000 │ │ │ │ andeq r0, r0, r6, lsl #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -108608,15 +108608,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #128] @ 783d0 <__cxa_atexit@plt+0x6a21c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3, #4] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #24] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ + b 3c1f4c <__cxa_atexit@plt+0x3b3d98> │ │ │ │ ldr r3, [pc, #72] @ 783b4 <__cxa_atexit@plt+0x6a200> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #68] @ 783b8 <__cxa_atexit@plt+0x6a204> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ ldr r3, [pc, #56] @ 783bc <__cxa_atexit@plt+0x6a208> │ │ │ │ @@ -108630,19 +108630,19 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #28] @ 783c8 <__cxa_atexit@plt+0x6a214> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ b 225b0 <__cxa_atexit@plt+0x143fc> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ + addseq r2, r8, #48, 10 @ 0xc000000 │ │ │ │ + addseq r2, r8, #36, 10 @ 0x9000000 │ │ │ │ + addseq r2, r8, #24, 10 @ 0x6000000 │ │ │ │ addseq r2, r8, #16, 10 @ 0x4000000 │ │ │ │ - addseq r2, r8, #4, 10 @ 0x1000000 │ │ │ │ - addseq r2, r8, #248, 8 @ 0xf8000000 │ │ │ │ - addseq r2, r8, #240, 8 @ 0xf0000000 │ │ │ │ - addseq r2, r8, #232, 8 @ 0xe8000000 │ │ │ │ + addseq r2, r8, #8, 10 @ 0x2000000 │ │ │ │ rsbseq r3, ip, #232, 12 @ 0xe800000 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ rsbseq r3, ip, #248, 14 @ 0x3e00000 │ │ │ │ andeq r0, r0, r6, lsl #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #144] @ 78478 <__cxa_atexit@plt+0x6a2c4> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -108655,15 +108655,15 @@ │ │ │ │ ldr r2, [pc, #116] @ 7847c <__cxa_atexit@plt+0x6a2c8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #24] │ │ │ │ mov r7, r3 │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ + b 3c1f4c <__cxa_atexit@plt+0x3b3d98> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #80] @ 78480 <__cxa_atexit@plt+0x6a2cc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #76] @ 78484 <__cxa_atexit@plt+0x6a2d0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ @@ -108681,34 +108681,34 @@ │ │ │ │ ldr r3, [pc, #36] @ 78494 <__cxa_atexit@plt+0x6a2e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ b 225b0 <__cxa_atexit@plt+0x143fc> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ @ instruction: 0xffffffd4 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ + addseq r2, r8, #108, 8 @ 0x6c000000 │ │ │ │ + addseq r2, r8, #96, 8 @ 0x60000000 │ │ │ │ + addseq r2, r8, #84, 8 @ 0x54000000 │ │ │ │ addseq r2, r8, #76, 8 @ 0x4c000000 │ │ │ │ - addseq r2, r8, #64, 8 @ 0x40000000 │ │ │ │ - addseq r2, r8, #52, 8 @ 0x34000000 │ │ │ │ - addseq r2, r8, #44, 8 @ 0x2c000000 │ │ │ │ - addseq r2, r8, #36, 8 @ 0x24000000 │ │ │ │ + addseq r2, r8, #68, 8 @ 0x44000000 │ │ │ │ rsbseq r3, ip, #52, 14 @ 0xd00000 │ │ │ │ andeq r0, r0, r6, lsl #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #24] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 784d4 <__cxa_atexit@plt+0x6a320> │ │ │ │ ldr r2, [pc, #128] @ 7853c <__cxa_atexit@plt+0x6a388> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #24] │ │ │ │ mov r7, r3 │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ + b 3c1f4c <__cxa_atexit@plt+0x3b3d98> │ │ │ │ ldr r3, [pc, #72] @ 78524 <__cxa_atexit@plt+0x6a370> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #68] @ 78528 <__cxa_atexit@plt+0x6a374> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ ldr r3, [pc, #56] @ 7852c <__cxa_atexit@plt+0x6a378> │ │ │ │ @@ -108722,19 +108722,19 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #28] @ 78538 <__cxa_atexit@plt+0x6a384> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ b 225b0 <__cxa_atexit@plt+0x143fc> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ + addseq r2, r8, #192, 6 │ │ │ │ + addseq r2, r8, #180, 6 @ 0xd0000002 │ │ │ │ + addseq r2, r8, #168, 6 @ 0xa0000002 │ │ │ │ addseq r2, r8, #160, 6 @ 0x80000002 │ │ │ │ - addseq r2, r8, #148, 6 @ 0x50000002 │ │ │ │ - addseq r2, r8, #136, 6 @ 0x20000002 │ │ │ │ - addseq r2, r8, #128, 6 │ │ │ │ - addseq r2, r8, #120, 6 @ 0xe0000001 │ │ │ │ + addseq r2, r8, #152, 6 @ 0x60000002 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ rsbseq r3, ip, #140, 12 @ 0x8c00000 │ │ │ │ andeq r0, r0, r6, lsl #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [pc, #132] @ 785dc <__cxa_atexit@plt+0x6a428> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -108755,15 +108755,15 @@ │ │ │ │ ldr r2, [pc, #76] @ 785e4 <__cxa_atexit@plt+0x6a430> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r9, [r7, #6] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r9, [r3, #16] │ │ │ │ str r8, [r3, #20] │ │ │ │ - b 3efaa0 <__cxa_atexit@plt+0x3e18ec> │ │ │ │ + b 3c1ecc <__cxa_atexit@plt+0x3b3d18> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 785e8 <__cxa_atexit@plt+0x6a434> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -108793,15 +108793,15 @@ │ │ │ │ ldr r3, [pc, #60] @ 7866c <__cxa_atexit@plt+0x6a4b8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r9, [r7, #6] │ │ │ │ str r3, [r5] │ │ │ │ str r9, [r5, #12] │ │ │ │ str r8, [r5, #16] │ │ │ │ - b 3efaa0 <__cxa_atexit@plt+0x3e18ec> │ │ │ │ + b 3c1ecc <__cxa_atexit@plt+0x3b3d18> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 78670 <__cxa_atexit@plt+0x6a4bc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #24 │ │ │ │ ldr r0, [pc, #16] @ 78674 <__cxa_atexit@plt+0x6a4c0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ @@ -108819,15 +108819,15 @@ │ │ │ │ ldr r3, [pc, #56] @ 786d0 <__cxa_atexit@plt+0x6a51c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r9, [r7, #6] │ │ │ │ str r3, [r5] │ │ │ │ str r9, [r5, #12] │ │ │ │ str r8, [r5, #16] │ │ │ │ - b 3efaa0 <__cxa_atexit@plt+0x3e18ec> │ │ │ │ + b 3c1ecc <__cxa_atexit@plt+0x3b3d18> │ │ │ │ ldr r7, [pc, #16] @ 786c8 <__cxa_atexit@plt+0x6a514> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #24 │ │ │ │ ldr r0, [pc, #8] @ 786cc <__cxa_atexit@plt+0x6a518> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ rsbseq r3, ip, #180, 4 @ 0x4000000b │ │ │ │ @@ -108878,27 +108878,27 @@ │ │ │ │ b 21958 <__cxa_atexit@plt+0x137a4> │ │ │ │ ldr r2, [pc, #68] @ 787cc <__cxa_atexit@plt+0x6a618> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r2, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efaa0 <__cxa_atexit@plt+0x3e18ec> │ │ │ │ + b 3c1ecc <__cxa_atexit@plt+0x3b3d18> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ - addseq r2, r8, #36, 2 │ │ │ │ - addseq r1, r8, #188, 28 @ 0xbc0 │ │ │ │ + addseq r2, r8, #68, 2 │ │ │ │ + addseq r1, r8, #220, 28 @ 0xdc0 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ rsbseq r3, ip, #236, 6 @ 0xb0000003 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ @@ -108925,16 +108925,16 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ b 21958 <__cxa_atexit@plt+0x137a4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - addseq r1, r8, #28, 28 @ 0x1c0 │ │ │ │ - addseq r2, r8, #76 @ 0x4c │ │ │ │ + addseq r1, r8, #60, 28 @ 0x3c0 │ │ │ │ + addseq r2, r8, #108 @ 0x6c │ │ │ │ rsbseq r3, ip, #96, 6 @ 0x80000001 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ 788a4 <__cxa_atexit@plt+0x6a6f0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #48] @ 788a8 <__cxa_atexit@plt+0x6a6f4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -108946,16 +108946,16 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r3, [pc, #20] @ 788ac <__cxa_atexit@plt+0x6a6f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 21958 <__cxa_atexit@plt+0x137a4> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - addseq r1, r8, #184, 26 @ 0x2e00 │ │ │ │ - addseq r1, r8, #232, 30 @ 0x3a0 │ │ │ │ + addseq r1, r8, #216, 26 @ 0x3600 │ │ │ │ + addseq r2, r8, #8 │ │ │ │ rsbseq r3, ip, #12, 6 @ 0x30000000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 788e8 <__cxa_atexit@plt+0x6a734> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ @@ -109065,15 +109065,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00800000 │ │ │ │ muleq r0, r4, r2 │ │ │ │ andeq r0, r0, r4, ror #5 │ │ │ │ andeq r0, r0, r8, ror #5 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ andeq r0, r0, r8, lsr #4 │ │ │ │ @@ -109123,15 +109123,15 @@ │ │ │ │ vmov.f32 s18, s16 │ │ │ │ b 1a580 <__cxa_atexit@plt+0xc3cc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00800000 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ @ instruction: 0xffffc574 │ │ │ │ @ instruction: 0xffffc7c8 │ │ │ │ @ instruction: 0xffffc5a4 │ │ │ │ @@ -109166,15 +109166,15 @@ │ │ │ │ mov r9, sl │ │ │ │ str lr, [r9, #12]! │ │ │ │ vmov.f32 s17, s16 │ │ │ │ vmov.f32 s18, s16 │ │ │ │ b 1a580 <__cxa_atexit@plt+0xc3cc> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00800000 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0xffffc4c0 │ │ │ │ @ instruction: 0xffffc714 │ │ │ │ @ instruction: 0xffffc4f0 │ │ │ │ rsbseq r2, ip, #116, 30 @ 0x1d0 │ │ │ │ @@ -109252,35 +109252,35 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5, #16]! │ │ │ │ str r8, [r5, #4] │ │ │ │ ldr r3, [pc, #28] @ 78d88 <__cxa_atexit@plt+0x6abd4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3efbf0 <__cxa_atexit@plt+0x3e1a3c> │ │ │ │ + b 3c201c <__cxa_atexit@plt+0x3b3e68> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - addseq r1, r8, #100, 16 @ 0x640000 │ │ │ │ + addseq r1, r8, #132, 16 @ 0x840000 │ │ │ │ rsbseq r2, ip, #196, 26 @ 0x3100 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #24] @ 78dbc <__cxa_atexit@plt+0x6ac08> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #12] @ 78dc0 <__cxa_atexit@plt+0x6ac0c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3efbf0 <__cxa_atexit@plt+0x3e1a3c> │ │ │ │ + b 3c201c <__cxa_atexit@plt+0x3b3e68> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - addseq r1, r8, #28, 16 @ 0x1c0000 │ │ │ │ + addseq r1, r8, #60, 16 @ 0x3c0000 │ │ │ │ rsbseq r2, ip, #140, 26 @ 0x2300 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 78eb0 <__cxa_atexit@plt+0x6acfc> │ │ │ │ ldr r7, [pc, #292] @ 78f08 <__cxa_atexit@plt+0x6ad54> │ │ │ │ @@ -109305,19 +109305,19 @@ │ │ │ │ sub r6, r6, r5 │ │ │ │ subs r0, r0, r6 │ │ │ │ sbc r1, r1, #0 │ │ │ │ strd r0, [r3, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -109355,22 +109355,22 @@ │ │ │ │ ldr r3, [pc, #48] @ 78f28 <__cxa_atexit@plt+0x6ad74> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ b 225b0 <__cxa_atexit@plt+0x143fc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ - addseq r1, r8, #192, 16 @ 0xc00000 │ │ │ │ + addseq r1, r8, #224, 16 @ 0xe00000 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, lsl #6 │ │ │ │ - addseq r1, r8, #216, 18 @ 0x360000 │ │ │ │ - addseq r1, r8, #204, 18 @ 0x330000 │ │ │ │ - addseq r1, r8, #176, 18 @ 0x2c0000 │ │ │ │ + addseq r1, r8, #248, 18 @ 0x3e0000 │ │ │ │ + addseq r1, r8, #236, 18 @ 0x3b0000 │ │ │ │ + addseq r1, r8, #208, 18 @ 0x340000 │ │ │ │ + addseq r1, r8, #212, 18 @ 0x350000 │ │ │ │ addseq r1, r8, #180, 18 @ 0x2d0000 │ │ │ │ - addseq r1, r8, #148, 18 @ 0x250000 │ │ │ │ rsbseq r2, ip, #216, 22 @ 0x36000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r4, #812] @ 0x32c │ │ │ │ ldr r3, [pc, #176] @ 78ff8 <__cxa_atexit@plt+0x6ae44> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -109387,19 +109387,19 @@ │ │ │ │ ldrd r2, [r5, #72] @ 0x48 │ │ │ │ sub r6, r6, r4 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r3, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -109444,19 +109444,19 @@ │ │ │ │ sub r6, r6, r5 │ │ │ │ subs r0, r0, r6 │ │ │ │ sbc r1, r1, #0 │ │ │ │ strd r0, [r3, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -109474,15 +109474,15 @@ │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - addseq r1, r8, #196, 14 @ 0x3100000 │ │ │ │ + addseq r1, r8, #228, 14 @ 0x3900000 │ │ │ │ andeq r0, r0, ip, asr r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r4, #812] @ 0x32c │ │ │ │ ldr r3, [pc, #176] @ 791b8 <__cxa_atexit@plt+0x6b004> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -109499,19 +109499,19 @@ │ │ │ │ ldrd r2, [r5, #72] @ 0x48 │ │ │ │ sub r6, r6, r4 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r3, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -109556,23 +109556,23 @@ │ │ │ │ sub r6, r6, r5 │ │ │ │ subs r0, r0, r6 │ │ │ │ sbc r1, r1, #0 │ │ │ │ strd r0, [r3, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ vldr s0, [pc, #116] @ 792b4 <__cxa_atexit@plt+0x6b100> │ │ │ │ vldr s3, [pc, #116] @ 792b8 <__cxa_atexit@plt+0x6b104> │ │ │ │ vmov.f32 s1, s0 │ │ │ │ vmov.f32 s2, s0 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -109592,15 +109592,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00800000 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - addseq r1, r8, #112, 8 @ 0x70000000 │ │ │ │ + addseq r1, r8, #144, 8 @ 0x90000000 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ rsbseq r2, ip, #104, 16 @ 0x680000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r4, #812] @ 0x32c │ │ │ │ ldr r3, [pc, #200] @ 793ac <__cxa_atexit@plt+0x6b1f8> │ │ │ │ @@ -109618,23 +109618,23 @@ │ │ │ │ ldrd r2, [r5, #72] @ 0x48 │ │ │ │ sub r6, r6, r4 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r3, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ vldr s0, [pc, #108] @ 793a4 <__cxa_atexit@plt+0x6b1f0> │ │ │ │ vldr s3, [pc, #108] @ 793a8 <__cxa_atexit@plt+0x6b1f4> │ │ │ │ vmov.f32 s1, s0 │ │ │ │ vmov.f32 s2, s0 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -109681,23 +109681,23 @@ │ │ │ │ sub r6, r6, r5 │ │ │ │ subs r0, r0, r6 │ │ │ │ sbc r1, r1, #0 │ │ │ │ strd r0, [r3, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ vldr s0, [pc, #116] @ 794a8 <__cxa_atexit@plt+0x6b2f4> │ │ │ │ vldr s1, [pc, #116] @ 794ac <__cxa_atexit@plt+0x6b2f8> │ │ │ │ vldr s2, [pc, #116] @ 794b0 <__cxa_atexit@plt+0x6b2fc> │ │ │ │ vldr s3, [pc, #116] @ 794b4 <__cxa_atexit@plt+0x6b300> │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -109719,15 +109719,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ adcmi r0, r0, #0 │ │ │ │ ldrtmi ip, [r8], #-0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00800000 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - addseq r1, r8, #128, 4 │ │ │ │ + addseq r1, r8, #160, 4 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ rsbseq r2, ip, #92, 12 @ 0x5c00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r4, #812] @ 0x32c │ │ │ │ ldr r3, [pc, #208] @ 795b0 <__cxa_atexit@plt+0x6b3fc> │ │ │ │ @@ -109745,23 +109745,23 @@ │ │ │ │ ldrd r2, [r5, #72] @ 0x48 │ │ │ │ sub r6, r6, r4 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r3, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ vldr s0, [pc, #108] @ 795a0 <__cxa_atexit@plt+0x6b3ec> │ │ │ │ vldr s1, [pc, #108] @ 795a4 <__cxa_atexit@plt+0x6b3f0> │ │ │ │ vldr s2, [pc, #108] @ 795a8 <__cxa_atexit@plt+0x6b3f4> │ │ │ │ vldr s3, [pc, #108] @ 795ac <__cxa_atexit@plt+0x6b3f8> │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -109797,19 +109797,19 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r3, [pc, #28] @ 79600 <__cxa_atexit@plt+0x6b44c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #20] @ 79604 <__cxa_atexit@plt+0x6b450> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #3 │ │ │ │ - b a7cfc <__cxa_atexit@plt+0x99b48> │ │ │ │ + b d2bd7c <__cxa_atexit@plt+0xd1dbc8> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - addseq r1, r8, #36 @ 0x24 │ │ │ │ - addseq r1, r8, #20 │ │ │ │ - addseq r1, r8, #100 @ 0x64 │ │ │ │ + addseq r1, r8, #68 @ 0x44 │ │ │ │ + addseq r1, r8, #52 @ 0x34 │ │ │ │ + addseq r1, r8, #132 @ 0x84 │ │ │ │ rsbseq r2, ip, #8, 10 @ 0x2000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #212] @ 796f0 <__cxa_atexit@plt+0x6b53c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #204] @ 796f4 <__cxa_atexit@plt+0x6b540> │ │ │ │ @@ -109831,19 +109831,19 @@ │ │ │ │ sub r6, r6, r5 │ │ │ │ subs r0, r0, r6 │ │ │ │ sbc r1, r1, #0 │ │ │ │ strd r0, [r3, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -109861,15 +109861,15 @@ │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - addseq r1, r8, #136 @ 0x88 │ │ │ │ + addseq r1, r8, #168 @ 0xa8 │ │ │ │ muleq r0, r4, r1 │ │ │ │ rsbseq r2, ip, #8, 8 @ 0x8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r4, #812] @ 0x32c │ │ │ │ ldr r3, [pc, #176] @ 797c8 <__cxa_atexit@plt+0x6b614> │ │ │ │ @@ -109887,19 +109887,19 @@ │ │ │ │ ldrd r2, [r5, #72] @ 0x48 │ │ │ │ sub r6, r6, r4 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r3, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -109944,19 +109944,19 @@ │ │ │ │ sub r6, r6, r5 │ │ │ │ subs r0, r0, r6 │ │ │ │ sbc r1, r1, #0 │ │ │ │ strd r0, [r3, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -109974,15 +109974,15 @@ │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - addseq r0, r8, #244, 30 @ 0x3d0 │ │ │ │ + addseq r1, r8, #20 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r4, #812] @ 0x32c │ │ │ │ ldr r3, [pc, #176] @ 79988 <__cxa_atexit@plt+0x6b7d4> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -109999,19 +109999,19 @@ │ │ │ │ ldrd r2, [r5, #72] @ 0x48 │ │ │ │ sub r6, r6, r4 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r3, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -110062,15 +110062,15 @@ │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ str r7, [r5, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ add r3, r2, #2 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 11aa84 <__cxa_atexit@plt+0x10c8d0> │ │ │ │ + b d9eb04 <__cxa_atexit@plt+0xd90950> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #44] @ 79a60 <__cxa_atexit@plt+0x6b8ac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -110103,15 +110103,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r8, #4] │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ add r8, r2, #2 │ │ │ │ - b 11aa84 <__cxa_atexit@plt+0x10c8d0> │ │ │ │ + b d9eb04 <__cxa_atexit@plt+0xd90950> │ │ │ │ ldr r7, [pc, #20] @ 79adc <__cxa_atexit@plt+0x6b928> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xffffc6d0 │ │ │ │ rsbseq r2, ip, #88 @ 0x58 │ │ │ │ @@ -110119,15 +110119,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 79afc <__cxa_atexit@plt+0x6b948> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - addseq r0, r8, #84, 22 @ 0x15000 │ │ │ │ + addseq r0, r8, #116, 22 @ 0x1d000 │ │ │ │ rsbseq r2, ip, #136, 2 @ 0x22 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 79b90 <__cxa_atexit@plt+0x6b9dc> │ │ │ │ @@ -110151,15 +110151,15 @@ │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ str r7, [r5, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ add r3, r2, #2 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 11aa84 <__cxa_atexit@plt+0x10c8d0> │ │ │ │ + b d9eb04 <__cxa_atexit@plt+0xd90950> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #44] @ 79bc4 <__cxa_atexit@plt+0x6ba10> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -110335,15 +110335,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 79e5c <__cxa_atexit@plt+0x6bca8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - addseq r0, r8, #244, 14 @ 0x3d00000 │ │ │ │ + addseq r0, r8, #20, 16 @ 0x140000 │ │ │ │ rsbseq r1, ip, #120, 28 @ 0x780 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 79d10 <__cxa_atexit@plt+0x6bb5c> │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ @@ -110428,15 +110428,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 79fd0 <__cxa_atexit@plt+0x6be1c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - addseq r0, r8, #128, 12 @ 0x8000000 │ │ │ │ + addseq r0, r8, #160, 12 @ 0xa000000 │ │ │ │ rsbseq r1, ip, #20, 26 @ 0x500 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -110567,15 +110567,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 7a1fc <__cxa_atexit@plt+0x6c048> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - addseq r0, r8, #84, 8 @ 0x54000000 │ │ │ │ + addseq r0, r8, #116, 8 @ 0x74000000 │ │ │ │ rsbseq r1, ip, #168, 22 @ 0x2a000 │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7a26c <__cxa_atexit@plt+0x6c0b8> │ │ │ │ @@ -110617,15 +110617,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 7a2c4 <__cxa_atexit@plt+0x6c110> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - addseq r0, r8, #140, 6 @ 0x30000002 │ │ │ │ + addseq r0, r8, #172, 6 @ 0xb0000002 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7a3b8 <__cxa_atexit@plt+0x6c204> │ │ │ │ @@ -110667,15 +110667,15 @@ │ │ │ │ bne 7a364 <__cxa_atexit@plt+0x6c1b0> │ │ │ │ ldr r7, [r1] │ │ │ │ ldr r3, [pc, #100] @ 7a3e4 <__cxa_atexit@plt+0x6c230> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r7, r3 │ │ │ │ bne 7a390 <__cxa_atexit@plt+0x6c1dc> │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efbe0 <__cxa_atexit@plt+0x3e1a2c> │ │ │ │ + bl 3c200c <__cxa_atexit@plt+0x3b3e58> │ │ │ │ ldr r7, [pc, #80] @ 7a3e8 <__cxa_atexit@plt+0x6c234> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ @@ -110685,20 +110685,20 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - addseq r0, r8, #0, 8 │ │ │ │ - addseq r0, r8, #88, 6 @ 0x60000001 │ │ │ │ - addseq r0, r8, #176, 6 @ 0xc0000002 │ │ │ │ - addseq r0, r8, #172, 4 @ 0xc000000a │ │ │ │ + addseq r0, r8, #32, 8 @ 0x20000000 │ │ │ │ + addseq r0, r8, #120, 6 @ 0xe0000001 │ │ │ │ + addseq r0, r8, #208, 6 @ 0x40000003 │ │ │ │ + addseq r0, r8, #204, 4 @ 0xc000000c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7a4a0 <__cxa_atexit@plt+0x6c2ec> │ │ │ │ @@ -110730,27 +110730,27 @@ │ │ │ │ bne 7a460 <__cxa_atexit@plt+0x6c2ac> │ │ │ │ ldr r7, [r1] │ │ │ │ ldr r3, [pc, #56] @ 7a4b4 <__cxa_atexit@plt+0x6c300> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r7, r3 │ │ │ │ bne 7a48c <__cxa_atexit@plt+0x6c2d8> │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efbe0 <__cxa_atexit@plt+0x3e1a2c> │ │ │ │ + bl 3c200c <__cxa_atexit@plt+0x3b3e58> │ │ │ │ ldr r7, [pc, #36] @ 7a4b8 <__cxa_atexit@plt+0x6c304> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r0, r8, #4, 6 @ 0x10000000 │ │ │ │ - addseq r0, r8, #92, 4 @ 0xc0000005 │ │ │ │ - addseq r0, r8, #180, 4 @ 0x4000000b │ │ │ │ - addseq r0, r8, #176, 2 @ 0x2c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r0, r8, #36, 6 @ 0x90000000 │ │ │ │ + addseq r0, r8, #124, 4 @ 0xc0000007 │ │ │ │ + addseq r0, r8, #212, 4 @ 0x4000000d │ │ │ │ + addseq r0, r8, #208, 2 @ 0x34 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7a5ac <__cxa_atexit@plt+0x6c3f8> │ │ │ │ @@ -110792,15 +110792,15 @@ │ │ │ │ bne 7a558 <__cxa_atexit@plt+0x6c3a4> │ │ │ │ ldr r7, [r1] │ │ │ │ ldr r3, [pc, #100] @ 7a5d8 <__cxa_atexit@plt+0x6c424> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r7, r3 │ │ │ │ bne 7a584 <__cxa_atexit@plt+0x6c3d0> │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efbe0 <__cxa_atexit@plt+0x3e1a2c> │ │ │ │ + bl 3c200c <__cxa_atexit@plt+0x3b3e58> │ │ │ │ ldr r7, [pc, #80] @ 7a5dc <__cxa_atexit@plt+0x6c428> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ @@ -110810,20 +110810,20 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - addseq r0, r8, #12, 4 @ 0xc0000000 │ │ │ │ - addseq r0, r8, #100, 2 │ │ │ │ - addseq r0, r8, #188, 2 @ 0x2f │ │ │ │ - addseq r0, r8, #184 @ 0xb8 │ │ │ │ + addseq r0, r8, #44, 4 @ 0xc0000002 │ │ │ │ + addseq r0, r8, #132, 2 @ 0x21 │ │ │ │ + addseq r0, r8, #220, 2 @ 0x37 │ │ │ │ + addseq r0, r8, #216 @ 0xd8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7a694 <__cxa_atexit@plt+0x6c4e0> │ │ │ │ @@ -110855,27 +110855,27 @@ │ │ │ │ bne 7a654 <__cxa_atexit@plt+0x6c4a0> │ │ │ │ ldr r7, [r1] │ │ │ │ ldr r3, [pc, #56] @ 7a6a8 <__cxa_atexit@plt+0x6c4f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r7, r3 │ │ │ │ bne 7a680 <__cxa_atexit@plt+0x6c4cc> │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efbe0 <__cxa_atexit@plt+0x3e1a2c> │ │ │ │ + bl 3c200c <__cxa_atexit@plt+0x3b3e58> │ │ │ │ ldr r7, [pc, #36] @ 7a6ac <__cxa_atexit@plt+0x6c4f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r0, r8, #16, 2 │ │ │ │ - addseq r0, r8, #104 @ 0x68 │ │ │ │ - addseq r0, r8, #192 @ 0xc0 │ │ │ │ - addseq pc, r7, #188, 30 @ 0x2f0 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r0, r8, #48, 2 │ │ │ │ + addseq r0, r8, #136 @ 0x88 │ │ │ │ + addseq r0, r8, #224 @ 0xe0 │ │ │ │ + addseq pc, r7, #220, 30 @ 0x370 │ │ │ │ rsbseq r1, ip, #180, 12 @ 0xb400000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -110899,23 +110899,23 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - addseq r0, r8, #128, 2 │ │ │ │ + addseq r0, r8, #160, 2 @ 0x28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 7a74c <__cxa_atexit@plt+0x6c598> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - addseq pc, r7, #4, 30 │ │ │ │ + addseq pc, r7, #36, 30 @ 0x90 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #128 @ 0x80 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7a78c <__cxa_atexit@plt+0x6c5d8> │ │ │ │ ldr r3, [pc, #44] @ 7a79c <__cxa_atexit@plt+0x6c5e8> │ │ │ │ @@ -110929,15 +110929,15 @@ │ │ │ │ b 245e4 <__cxa_atexit@plt+0x16430> │ │ │ │ ldr r7, [pc, #20] @ 7a7a8 <__cxa_atexit@plt+0x6c5f4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ rsbseq r1, ip, #200, 10 @ 0x32000000 │ │ │ │ - addseq r0, r8, #32, 2 │ │ │ │ + addseq r0, r8, #64, 2 │ │ │ │ rsbseq r1, ip, #128, 12 @ 0x8000000 │ │ │ │ rsbseq r1, ip, #80, 12 @ 0x5000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 7a7e0 <__cxa_atexit@plt+0x6c62c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -110945,16 +110945,16 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #16] @ 7a7e8 <__cxa_atexit@plt+0x6c634> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 23af0 <__cxa_atexit@plt+0x1593c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - addseq r0, r8, #220 @ 0xdc │ │ │ │ - addseq r0, r8, #176 @ 0xb0 │ │ │ │ + addseq r0, r8, #252 @ 0xfc │ │ │ │ + addseq r0, r8, #208 @ 0xd0 │ │ │ │ rsbseq r1, ip, #0, 12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #8] @ 7a808 <__cxa_atexit@plt+0x6c654> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 71810 <__cxa_atexit@plt+0x6365c> │ │ │ │ @@ -110963,15 +110963,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #104] @ 0x68 │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ sub r5, r5, #16 │ │ │ │ b 7a834 <__cxa_atexit@plt+0x6c680> │ │ │ │ rsbseq r1, ip, #176, 10 @ 0x2c000000 │ │ │ │ - rsbeq r3, r2, #152, 26 @ 0x2600 │ │ │ │ + rsbeq r4, r2, #88, 2 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #332 @ 0x14c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7aae8 <__cxa_atexit@plt+0x6c934> │ │ │ │ sub r7, r6, #71 @ 0x47 │ │ │ │ @@ -111137,40 +111137,40 @@ │ │ │ │ add lr, r3, #324 @ 0x144 │ │ │ │ stm lr, {r0, r2, r7} │ │ │ │ ldr r7, [pc, #100] @ 7ab3c <__cxa_atexit@plt+0x6c988> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ sub r7, r6, #31 │ │ │ │ ldmib sp, {r4, fp} │ │ │ │ - b 3efc50 <__cxa_atexit@plt+0x3e1a9c> │ │ │ │ + b 3c207c <__cxa_atexit@plt+0x3b3ec8> │ │ │ │ ldr r2, [pc, #80] @ 7ab40 <__cxa_atexit@plt+0x6c98c> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #332 @ 0x14c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r2, [r5] │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ - addseq pc, r7, #12, 28 @ 0xc0 │ │ │ │ - addseq pc, r7, #176, 26 @ 0x2c00 │ │ │ │ - addseq pc, r7, #8, 28 @ 0x80 │ │ │ │ - addseq pc, r7, #60, 26 @ 0xf00 │ │ │ │ - addseq pc, r7, #244, 24 @ 0xf400 │ │ │ │ - addseq pc, r7, #24, 26 @ 0x600 │ │ │ │ - addseq pc, r7, #148, 24 @ 0x9400 │ │ │ │ - addseq pc, r7, #232, 26 @ 0x3a00 │ │ │ │ - addseq pc, r7, #140, 26 @ 0x2300 │ │ │ │ - addseq pc, r7, #48, 24 @ 0x3000 │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq pc, r7, #44, 28 @ 0x2c0 │ │ │ │ + addseq pc, r7, #208, 26 @ 0x3400 │ │ │ │ + addseq pc, r7, #40, 28 @ 0x280 │ │ │ │ + addseq pc, r7, #92, 26 @ 0x1700 │ │ │ │ addseq pc, r7, #20, 26 @ 0x500 │ │ │ │ - addseq pc, r7, #64, 26 @ 0x1000 │ │ │ │ - addseq pc, r7, #24, 28 @ 0x180 │ │ │ │ - addseq pc, r7, #132, 26 @ 0x2100 │ │ │ │ - addseq pc, r7, #64, 26 @ 0x1000 │ │ │ │ + addseq pc, r7, #56, 26 @ 0xe00 │ │ │ │ + addseq pc, r7, #180, 24 @ 0xb400 │ │ │ │ + addseq pc, r7, #8, 28 @ 0x80 │ │ │ │ + addseq pc, r7, #172, 26 @ 0x2b00 │ │ │ │ + addseq pc, r7, #80, 24 @ 0x5000 │ │ │ │ + addseq pc, r7, #52, 26 @ 0xd00 │ │ │ │ + addseq pc, r7, #96, 26 @ 0x1800 │ │ │ │ + addseq pc, r7, #56, 28 @ 0x380 │ │ │ │ + addseq pc, r7, #164, 26 @ 0x2900 │ │ │ │ + addseq pc, r7, #96, 26 @ 0x1800 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ rsbseq r1, ip, #148, 4 @ 0x40000009 │ │ │ │ - rsbeq r3, r2, #132, 20 @ 0x84000 │ │ │ │ + rsbeq r3, r2, #68, 28 @ 0x440 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7abc4 <__cxa_atexit@plt+0x6ca10> │ │ │ │ ldr lr, [pc, #100] @ 7abd0 <__cxa_atexit@plt+0x6ca1c> │ │ │ │ @@ -111192,26 +111192,26 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #48] @ 7abe0 <__cxa_atexit@plt+0x6ca2c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ ldr r3, [pc, #40] @ 7abe4 <__cxa_atexit@plt+0x6ca30> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ - b c9428 <__cxa_atexit@plt+0xbb274> │ │ │ │ + b d4d4a8 <__cxa_atexit@plt+0xd3f2f4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @ instruction: 0xfffff634 │ │ │ │ - addseq pc, r7, #92, 20 @ 0x5c000 │ │ │ │ - addseq pc, r7, #8, 26 @ 0x200 │ │ │ │ - addseq pc, r7, #0, 26 │ │ │ │ - addseq pc, r7, #248, 24 @ 0xf800 │ │ │ │ + addseq pc, r7, #124, 20 @ 0x7c000 │ │ │ │ + addseq pc, r7, #40, 26 @ 0xa00 │ │ │ │ + addseq pc, r7, #32, 26 @ 0x800 │ │ │ │ + addseq pc, r7, #24, 26 @ 0x600 │ │ │ │ rsbseq r1, ip, #208, 2 @ 0x34 │ │ │ │ - rsbeq r3, r2, #232, 18 @ 0x3a0000 │ │ │ │ + rsbeq r3, r2, #168, 26 @ 0x2a00 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7ac38 <__cxa_atexit@plt+0x6ca84> │ │ │ │ ldr r2, [pc, #52] @ 7ac44 <__cxa_atexit@plt+0x6ca90> │ │ │ │ @@ -111221,23 +111221,23 @@ │ │ │ │ ldr r0, [r5, #120] @ 0x78 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r3, #4]! │ │ │ │ ldr r2, [pc, #32] @ 7ac4c <__cxa_atexit@plt+0x6ca98> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r0, r2, r3} │ │ │ │ sub r8, r6, #2 │ │ │ │ - b a5fac <__cxa_atexit@plt+0x97df8> │ │ │ │ + b d2a02c <__cxa_atexit@plt+0xd1be78> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xfffff5f4 │ │ │ │ - addseq pc, r7, #172, 18 @ 0x2b0000 │ │ │ │ + addseq pc, r7, #204, 18 @ 0x330000 │ │ │ │ rsbseq r1, ip, #76, 2 │ │ │ │ - rsbeq r3, r2, #136, 18 @ 0x220000 │ │ │ │ + rsbeq r3, r2, #72, 26 @ 0x1200 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7acd4 <__cxa_atexit@plt+0x6cb20> │ │ │ │ ldr r2, [pc, #104] @ 7ace0 <__cxa_atexit@plt+0x6cb2c> │ │ │ │ @@ -111260,26 +111260,26 @@ │ │ │ │ add r8, r3, #3 │ │ │ │ ldr r3, [pc, #48] @ 7acf0 <__cxa_atexit@plt+0x6cb3c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ ldr r3, [pc, #40] @ 7acf4 <__cxa_atexit@plt+0x6cb40> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ - b c9428 <__cxa_atexit@plt+0xbb274> │ │ │ │ + b d4d4a8 <__cxa_atexit@plt+0xd3f2f4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0xfffff650 │ │ │ │ - addseq pc, r7, #80, 18 @ 0x140000 │ │ │ │ - addseq pc, r7, #4, 24 @ 0x400 │ │ │ │ - addseq pc, r7, #252, 22 @ 0x3f000 │ │ │ │ - addseq pc, r7, #244, 22 @ 0x3d000 │ │ │ │ + addseq pc, r7, #112, 18 @ 0x1c0000 │ │ │ │ + addseq pc, r7, #36, 24 @ 0x2400 │ │ │ │ + addseq pc, r7, #28, 24 @ 0x1c00 │ │ │ │ + addseq pc, r7, #20, 24 @ 0x1400 │ │ │ │ rsbseq r1, ip, #144 @ 0x90 │ │ │ │ - rsbeq r3, r2, #232, 16 @ 0xe80000 │ │ │ │ + rsbeq r3, r2, #168, 24 @ 0xa800 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7ad7c <__cxa_atexit@plt+0x6cbc8> │ │ │ │ ldr r2, [pc, #104] @ 7ad88 <__cxa_atexit@plt+0x6cbd4> │ │ │ │ @@ -111302,24 +111302,24 @@ │ │ │ │ add r8, r3, #3 │ │ │ │ ldr r3, [pc, #48] @ 7ad98 <__cxa_atexit@plt+0x6cbe4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ ldr r3, [pc, #40] @ 7ad9c <__cxa_atexit@plt+0x6cbe8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ - b c9428 <__cxa_atexit@plt+0xbb274> │ │ │ │ + b d4d4a8 <__cxa_atexit@plt+0xd3f2f4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0xfffff79c │ │ │ │ - addseq pc, r7, #168, 16 @ 0xa80000 │ │ │ │ - addseq pc, r7, #104, 22 @ 0x1a000 │ │ │ │ - addseq pc, r7, #96, 22 @ 0x18000 │ │ │ │ - addseq pc, r7, #88, 22 @ 0x16000 │ │ │ │ + addseq pc, r7, #200, 16 @ 0xc80000 │ │ │ │ + addseq pc, r7, #136, 22 @ 0x22000 │ │ │ │ + addseq pc, r7, #128, 22 @ 0x20000 │ │ │ │ + addseq pc, r7, #120, 22 @ 0x1e000 │ │ │ │ rsbseq r0, ip, #212, 30 @ 0x350 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -111331,21 +111331,21 @@ │ │ │ │ str r2, [r5, #8]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ stmib r3, {r1, r2} │ │ │ │ ldr r3, [pc, #32] @ 7ae04 <__cxa_atexit@plt+0x6cc50> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #137 @ 0x89 │ │ │ │ sub r9, r6, #3 │ │ │ │ - b 7cc78 <__cxa_atexit@plt+0x6eac4> │ │ │ │ + b d00cf8 <__cxa_atexit@plt+0xcf2b44> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xfffff8ec │ │ │ │ - addseq pc, r7, #228, 14 @ 0x3900000 │ │ │ │ + addseq pc, r7, #4, 16 @ 0x40000 │ │ │ │ rsbseq r0, ip, #80, 30 @ 0x140 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #212] @ 7aef0 <__cxa_atexit@plt+0x6cd3c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #204] @ 7aef4 <__cxa_atexit@plt+0x6cd40> │ │ │ │ @@ -111367,19 +111367,19 @@ │ │ │ │ sub r6, r6, r5 │ │ │ │ subs r0, r0, r6 │ │ │ │ sbc r1, r1, #0 │ │ │ │ strd r0, [r3, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -111397,15 +111397,15 @@ │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - addseq pc, r7, #168, 20 @ 0xa8000 │ │ │ │ + addseq pc, r7, #200, 20 @ 0xc8000 │ │ │ │ muleq r0, r4, r1 │ │ │ │ rsbseq r0, ip, #80, 28 @ 0x500 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r4, #812] @ 0x32c │ │ │ │ ldr r3, [pc, #176] @ 7afc8 <__cxa_atexit@plt+0x6ce14> │ │ │ │ @@ -111423,19 +111423,19 @@ │ │ │ │ ldrd r2, [r5, #72] @ 0x48 │ │ │ │ sub r6, r6, r4 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r3, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ blx r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -111455,15 +111455,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ rsbseq r0, ip, #128, 26 @ 0x2000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 3efbe8 <__cxa_atexit@plt+0x3e1a34> │ │ │ │ + b 3c2014 <__cxa_atexit@plt+0x3b3e60> │ │ │ │ rsbseq r0, ip, #40, 28 @ 0x280 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #128 @ 0x80 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7b020 <__cxa_atexit@plt+0x6ce6c> │ │ │ │ @@ -111478,32 +111478,32 @@ │ │ │ │ b 245e4 <__cxa_atexit@plt+0x16430> │ │ │ │ ldr r7, [pc, #20] @ 7b03c <__cxa_atexit@plt+0x6ce88> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff7b0 │ │ │ │ rsbseq r0, ip, #52, 26 @ 0xd00 │ │ │ │ - addseq pc, r7, #140, 16 @ 0x8c0000 │ │ │ │ + addseq pc, r7, #172, 16 @ 0xac0000 │ │ │ │ rsbseq r0, ip, #236, 26 @ 0x3b00 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #8] @ 7b05c <__cxa_atexit@plt+0x6cea8> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3efc88 <__cxa_atexit@plt+0x3e1ad4> │ │ │ │ + b 3c20b4 <__cxa_atexit@plt+0x3b3f00> │ │ │ │ rsbseq r0, ip, #192, 26 @ 0x3000 │ │ │ │ rsbseq r0, ip, #196, 26 @ 0x3100 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [pc, #8] @ 7b080 <__cxa_atexit@plt+0x6cecc> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3efc88 <__cxa_atexit@plt+0x3e1ad4> │ │ │ │ + b 3c20b4 <__cxa_atexit@plt+0x3b3f00> │ │ │ │ rsbseq r0, ip, #156, 26 @ 0x2700 │ │ │ │ push {r4, fp, lr} │ │ │ │ add fp, sp, #8 │ │ │ │ sub sp, sp, #124 @ 0x7c │ │ │ │ str r0, [fp, #-72] @ 0xffffffb8 │ │ │ │ str r1, [fp, #-76] @ 0xffffffb4 │ │ │ │ ldr r4, [pc, #144] @ 7b130 <__cxa_atexit@plt+0x6cf7c> │ │ │ │ @@ -111539,12790 +111539,10555 @@ │ │ │ │ ldr r3, [ip] │ │ │ │ str r3, [lr] │ │ │ │ ldr r3, [fp, #-68] @ 0xffffffbc │ │ │ │ ldr r2, [pc, #20] @ 7b138 <__cxa_atexit@plt+0x6cf84> │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r1, [fp, #-76] @ 0xffffffb4 │ │ │ │ ldr r0, [fp, #-72] @ 0xffffffb8 │ │ │ │ - bl 3efc90 <__cxa_atexit@plt+0x3e1adc> │ │ │ │ - addseq r2, r8, #36, 30 @ 0x90 │ │ │ │ + bl 3c20bc <__cxa_atexit@plt+0x3b3f08> │ │ │ │ + addseq r2, r8, #68, 30 @ 0x110 │ │ │ │ @ instruction: 0xffffc910 │ │ │ │ @ instruction: 0xffffc914 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7b1d0 <__cxa_atexit@plt+0x6d01c> │ │ │ │ - ldr r7, [pc, #132] @ 7b1e0 <__cxa_atexit@plt+0x6d02c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9} │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq 7b1a4 <__cxa_atexit@plt+0x6cff0> │ │ │ │ - ldr r1, [pc, #116] @ 7b1e4 <__cxa_atexit@plt+0x6d030> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - sub r0, r2, #1 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 7b1b4 <__cxa_atexit@plt+0x6d000> │ │ │ │ - ldr r0, [r5] │ │ │ │ - cmp r2, r1 │ │ │ │ - bne 7b1c0 <__cxa_atexit@plt+0x6d00c> │ │ │ │ - ldr r7, [pc, #76] @ 7b1e8 <__cxa_atexit@plt+0x6d034> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7b184 <__cxa_atexit@plt+0x6cfd0> │ │ │ │ + ldr r3, [pc, #52] @ 7b194 <__cxa_atexit@plt+0x6cfe0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 7b174 <__cxa_atexit@plt+0x6cfc0> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + b 3c1f54 <__cxa_atexit@plt+0x3b3da0> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 7b1f0 <__cxa_atexit@plt+0x6d03c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 7b1ec <__cxa_atexit@plt+0x6d038> │ │ │ │ + ldr r7, [pc, #12] @ 7b198 <__cxa_atexit@plt+0x6cfe4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - addseq pc, r7, #148, 8 @ 0x94000000 │ │ │ │ - rsbseq r0, ip, #112, 24 @ 0x7000 │ │ │ │ - addseq pc, r7, #232, 6 @ 0xa0000003 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #80] @ 7b258 <__cxa_atexit@plt+0x6d0a4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r1, r3, #1 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 7b240 <__cxa_atexit@plt+0x6d08c> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - cmp r3, r2 │ │ │ │ - bne 7b248 <__cxa_atexit@plt+0x6d094> │ │ │ │ - ldr r7, [pc, #36] @ 7b25c <__cxa_atexit@plt+0x6d0a8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 7b260 <__cxa_atexit@plt+0x6d0ac> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - addseq pc, r7, #248, 6 @ 0xe0000003 │ │ │ │ - addseq pc, r7, #96, 6 @ 0x80000001 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsbseq r0, ip, #188, 24 @ 0xbc00 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #44] @ 7b2a0 <__cxa_atexit@plt+0x6d0ec> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #40] @ 7b2a4 <__cxa_atexit@plt+0x6d0f0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r1, r7 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - addseq pc, r7, #188, 6 @ 0xf0000002 │ │ │ │ - addseq pc, r7, #52, 6 @ 0xd0000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3c1f54 <__cxa_atexit@plt+0x3b3da0> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7b32c <__cxa_atexit@plt+0x6d178> │ │ │ │ - ldr r7, [pc, #116] @ 7b33c <__cxa_atexit@plt+0x6d188> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9} │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq 7b310 <__cxa_atexit@plt+0x6d15c> │ │ │ │ - ldr r1, [pc, #100] @ 7b340 <__cxa_atexit@plt+0x6d18c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - sub r0, r2, #1 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 7b320 <__cxa_atexit@plt+0x6d16c> │ │ │ │ - ldr r7, [pc, #72] @ 7b344 <__cxa_atexit@plt+0x6d190> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - cmp r2, r1 │ │ │ │ - addeq r7, r7, #4 │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r7] │ │ │ │ - bx r0 │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7b1f4 <__cxa_atexit@plt+0x6d040> │ │ │ │ + ldr r3, [pc, #52] @ 7b204 <__cxa_atexit@plt+0x6d050> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 7b1e4 <__cxa_atexit@plt+0x6d030> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 3c1f54 <__cxa_atexit@plt+0x3b3da0> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 7b348 <__cxa_atexit@plt+0x6d194> │ │ │ │ + ldr r7, [pc, #12] @ 7b208 <__cxa_atexit@plt+0x6d054> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - addseq pc, r7, #60, 6 @ 0xf0000000 │ │ │ │ - rsbseq r0, ip, #24, 22 @ 0x6000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #64] @ 7b3a0 <__cxa_atexit@plt+0x6d1ec> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r1, r3, #1 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 7b398 <__cxa_atexit@plt+0x6d1e4> │ │ │ │ - ldr r7, [pc, #32] @ 7b3a4 <__cxa_atexit@plt+0x6d1f0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - cmp r3, r2 │ │ │ │ - addeq r7, r7, #4 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - addseq pc, r7, #180, 4 @ 0x4000000b │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsbseq r0, ip, #80, 24 @ 0x5000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 7b3d8 <__cxa_atexit@plt+0x6d224> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r2, r7 │ │ │ │ - addeq r3, r3, #4 │ │ │ │ - ldr r7, [r3] │ │ │ │ - bx r0 │ │ │ │ - addseq pc, r7, #128, 4 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3c1f54 <__cxa_atexit@plt+0x3b3da0> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 7b444 <__cxa_atexit@plt+0x6d290> │ │ │ │ - ldr r3, [pc, #88] @ 7b454 <__cxa_atexit@plt+0x6d2a0> │ │ │ │ + bhi 7b264 <__cxa_atexit@plt+0x6d0b0> │ │ │ │ + ldr r3, [pc, #52] @ 7b274 <__cxa_atexit@plt+0x6d0c0> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, sl} │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq 7b420 <__cxa_atexit@plt+0x6d26c> │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 7b430 <__cxa_atexit@plt+0x6d27c> │ │ │ │ - ldr r8, [pc, #64] @ 7b45c <__cxa_atexit@plt+0x6d2a8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 7b438 <__cxa_atexit@plt+0x6d284> │ │ │ │ - ldr r0, [r9] │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 7b254 <__cxa_atexit@plt+0x6d0a0> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + b 3c1f54 <__cxa_atexit@plt+0x3b3da0> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r8, [pc, #32] @ 7b458 <__cxa_atexit@plt+0x6d2a4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r7, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r7, [pc, #20] @ 7b460 <__cxa_atexit@plt+0x6d2ac> │ │ │ │ + ldr r7, [pc, #12] @ 7b278 <__cxa_atexit@plt+0x6d0c4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - rsbeq r3, r2, #268435463 @ 0x10000007 │ │ │ │ - rsbeq r3, r2, #1879048200 @ 0x70000008 │ │ │ │ - rsbseq r0, ip, #20, 20 @ 0x14000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsbseq r0, ip, #228, 22 @ 0x39000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 7b498 <__cxa_atexit@plt+0x6d2e4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #32] @ 7b49c <__cxa_atexit@plt+0x6d2e8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r3, r5, #8 │ │ │ │ - and r1, r7, #3 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - cmp r1, #2 │ │ │ │ - moveq r8, r2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - rsbeq r3, r2, #-268435454 @ 0xf0000002 │ │ │ │ - rsbeq r3, r2, #-805306366 @ 0xd0000002 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3c1f54 <__cxa_atexit@plt+0x3b3da0> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 7b508 <__cxa_atexit@plt+0x6d354> │ │ │ │ - ldr r3, [pc, #88] @ 7b518 <__cxa_atexit@plt+0x6d364> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 7b4e4 <__cxa_atexit@plt+0x6d330> │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 7b4f4 <__cxa_atexit@plt+0x6d340> │ │ │ │ - ldr r3, [pc, #64] @ 7b520 <__cxa_atexit@plt+0x6d36c> │ │ │ │ + bhi 7b2d4 <__cxa_atexit@plt+0x6d120> │ │ │ │ + ldr r3, [pc, #52] @ 7b2e4 <__cxa_atexit@plt+0x6d130> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 7b4fc <__cxa_atexit@plt+0x6d348> │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 7b2c4 <__cxa_atexit@plt+0x6d110> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 3c1f54 <__cxa_atexit@plt+0x3b3da0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #32] @ 7b51c <__cxa_atexit@plt+0x6d368> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r7, [pc, #20] @ 7b524 <__cxa_atexit@plt+0x6d370> │ │ │ │ + ldr r7, [pc, #12] @ 7b2e8 <__cxa_atexit@plt+0x6d134> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - rsbeq r3, r2, #1073741867 @ 0x4000002b │ │ │ │ - rsbeq r3, r2, #-1073741776 @ 0xc0000030 │ │ │ │ - rsbseq r0, ip, #84, 18 @ 0x150000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 7b55c <__cxa_atexit@plt+0x6d3a8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #32] @ 7b560 <__cxa_atexit@plt+0x6d3ac> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r3, r5, #8 │ │ │ │ - and r1, r7, #3 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - cmp r1, #2 │ │ │ │ - moveq r8, r2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - rsbeq r3, r2, #-1073741798 @ 0xc000001a │ │ │ │ - rsbeq r3, r2, #1073741850 @ 0x4000001a │ │ │ │ - andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsbseq r0, ip, #120, 22 @ 0x1e000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ 7b588 <__cxa_atexit@plt+0x6d3d4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 3efa10 <__cxa_atexit@plt+0x3e185c> │ │ │ │ - rsbseq r0, ip, #228, 16 @ 0xe40000 │ │ │ │ - rsbseq r0, ip, #252, 16 @ 0xfc0000 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3c1f54 <__cxa_atexit@plt+0x3b3da0> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 7b600 <__cxa_atexit@plt+0x6d44c> │ │ │ │ - ldr r3, [pc, #96] @ 7b610 <__cxa_atexit@plt+0x6d45c> │ │ │ │ + bhi 7b344 <__cxa_atexit@plt+0x6d190> │ │ │ │ + ldr r3, [pc, #52] @ 7b354 <__cxa_atexit@plt+0x6d1a0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - and r3, r8, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 7b5d8 <__cxa_atexit@plt+0x6d424> │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 7b5ec <__cxa_atexit@plt+0x6d438> │ │ │ │ + tst r8, #3 │ │ │ │ + beq 7b334 <__cxa_atexit@plt+0x6d180> │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + b 3c1f54 <__cxa_atexit@plt+0x3b3da0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 7b61c <__cxa_atexit@plt+0x6d468> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #56] @ 7b620 <__cxa_atexit@plt+0x6d46c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 7b614 <__cxa_atexit@plt+0x6d460> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #28] @ 7b618 <__cxa_atexit@plt+0x6d464> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 7b624 <__cxa_atexit@plt+0x6d470> │ │ │ │ + ldr r7, [pc, #12] @ 7b358 <__cxa_atexit@plt+0x6d1a4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - rsbseq r0, ip, #120, 16 @ 0x780000 │ │ │ │ - rsbseq r0, ip, #112, 16 @ 0x700000 │ │ │ │ - rsbseq r0, ip, #160, 16 @ 0xa00000 │ │ │ │ - rsbseq r0, ip, #152, 16 @ 0x980000 │ │ │ │ - rsbseq r0, ip, #156, 16 @ 0x9c0000 │ │ │ │ - rsbseq r0, ip, #100, 16 @ 0x640000 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsbseq r0, ip, #12, 22 @ 0x3000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 7b660 <__cxa_atexit@plt+0x6d4ac> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #32] @ 7b664 <__cxa_atexit@plt+0x6d4b0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - moveq r3, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ add r5, r5, #4 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - rsbseq r0, ip, #68, 16 @ 0x440000 │ │ │ │ - rsbseq r0, ip, #40, 16 @ 0x280000 │ │ │ │ + b 3c1f54 <__cxa_atexit@plt+0x3b3da0> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 7b6ac <__cxa_atexit@plt+0x6d4f8> │ │ │ │ - ldr r7, [pc, #52] @ 7b6c0 <__cxa_atexit@plt+0x6d50c> │ │ │ │ + mov r3, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 3c20c4 <__cxa_atexit@plt+0x3b3f10> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7b420 <__cxa_atexit@plt+0x6d26c> │ │ │ │ + ldr r7, [pc, #132] @ 7b430 <__cxa_atexit@plt+0x6d27c> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ + stmdb r5, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 7b6a0 <__cxa_atexit@plt+0x6d4ec> │ │ │ │ - mov r7, r8 │ │ │ │ - b 7b6d0 <__cxa_atexit@plt+0x6d51c> │ │ │ │ + beq 7b3f4 <__cxa_atexit@plt+0x6d240> │ │ │ │ + ldr r1, [pc, #116] @ 7b434 <__cxa_atexit@plt+0x6d280> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 7b404 <__cxa_atexit@plt+0x6d250> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + cmp r2, r7 │ │ │ │ + bge 7b410 <__cxa_atexit@plt+0x6d25c> │ │ │ │ + ldr r7, [pc, #76] @ 7b438 <__cxa_atexit@plt+0x6d284> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 7b6c4 <__cxa_atexit@plt+0x6d510> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 7b440 <__cxa_atexit@plt+0x6d28c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 7b43c <__cxa_atexit@plt+0x6d288> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq r0, ip, #12, 16 @ 0xc0000 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + addseq pc, r7, #100, 4 @ 0x40000006 │ │ │ │ + rsbseq r0, ip, #56, 20 @ 0x38000 │ │ │ │ + addseq pc, r7, #184, 2 @ 0x2e │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 7b6fc <__cxa_atexit@plt+0x6d548> │ │ │ │ - ldr r2, [pc, #100] @ 7b758 <__cxa_atexit@plt+0x6d5a4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - b 7b710 <__cxa_atexit@plt+0x6d55c> │ │ │ │ - ldr r2, [pc, #72] @ 7b74c <__cxa_atexit@plt+0x6d598> │ │ │ │ + ldr r2, [pc, #76] @ 7b4a0 <__cxa_atexit@plt+0x6d2ec> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - cmp r1, #2 │ │ │ │ - beq 7b738 <__cxa_atexit@plt+0x6d584> │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 7b72c <__cxa_atexit@plt+0x6d578> │ │ │ │ - ldr r7, [pc, #48] @ 7b750 <__cxa_atexit@plt+0x6d59c> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 7b488 <__cxa_atexit@plt+0x6d2d4> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + cmp r3, r7 │ │ │ │ + bge 7b490 <__cxa_atexit@plt+0x6d2dc> │ │ │ │ + ldr r7, [pc, #36] @ 7b4a4 <__cxa_atexit@plt+0x6d2f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 7b754 <__cxa_atexit@plt+0x6d5a0> │ │ │ │ + ldr r7, [pc, #16] @ 7b4a8 <__cxa_atexit@plt+0x6d2f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - addseq lr, r7, #16, 30 @ 0x40 │ │ │ │ - addseq lr, r7, #112, 28 @ 0x700 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 7b778 <__cxa_atexit@plt+0x6d5c4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - addseq lr, r7, #196, 28 @ 0xc40 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + addseq pc, r7, #208, 2 @ 0x34 │ │ │ │ + addseq pc, r7, #56, 2 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 7b7b0 <__cxa_atexit@plt+0x6d5fc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 7b7b4 <__cxa_atexit@plt+0x6d600> │ │ │ │ + ldr r3, [pc, #36] @ 7b4e0 <__cxa_atexit@plt+0x6d32c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #2 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r7, [pc, #20] @ 7b4e4 <__cxa_atexit@plt+0x6d330> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + cmp r1, r2 │ │ │ │ + addlt r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ - addseq lr, r7, #36, 28 @ 0x240 │ │ │ │ - addseq lr, r7, #156, 28 @ 0x9c0 │ │ │ │ + addseq pc, r7, #148, 2 @ 0x25 │ │ │ │ + addseq pc, r7, #0, 2 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 7b7fc <__cxa_atexit@plt+0x6d648> │ │ │ │ - ldr r7, [pc, #52] @ 7b810 <__cxa_atexit@plt+0x6d65c> │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7b57c <__cxa_atexit@plt+0x6d3c8> │ │ │ │ + ldr r7, [pc, #132] @ 7b58c <__cxa_atexit@plt+0x6d3d8> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 7b7f0 <__cxa_atexit@plt+0x6d63c> │ │ │ │ - mov r7, r8 │ │ │ │ - b 7b820 <__cxa_atexit@plt+0x6d66c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + stmdb r5, {r7, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 7b550 <__cxa_atexit@plt+0x6d39c> │ │ │ │ + ldr r1, [pc, #116] @ 7b590 <__cxa_atexit@plt+0x6d3dc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r9, #3] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 7b560 <__cxa_atexit@plt+0x6d3ac> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + cmp r2, r7 │ │ │ │ + bge 7b56c <__cxa_atexit@plt+0x6d3b8> │ │ │ │ + ldr r7, [pc, #76] @ 7b594 <__cxa_atexit@plt+0x6d3e0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 7b814 <__cxa_atexit@plt+0x6d660> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 7b59c <__cxa_atexit@plt+0x6d3e8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 7b598 <__cxa_atexit@plt+0x6d3e4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq r0, ip, #192, 12 @ 0xc000000 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + addseq pc, r7, #8, 2 │ │ │ │ + rsbseq r0, ip, #224, 16 @ 0xe00000 │ │ │ │ + addseq pc, r7, #92 @ 0x5c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 7b86c <__cxa_atexit@plt+0x6d6b8> │ │ │ │ - ldr r2, [pc, #132] @ 7b8c8 <__cxa_atexit@plt+0x6d714> │ │ │ │ + ldr r2, [pc, #76] @ 7b5fc <__cxa_atexit@plt+0x6d448> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - cmp r1, #2 │ │ │ │ - beq 7b894 <__cxa_atexit@plt+0x6d6e0> │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 7b888 <__cxa_atexit@plt+0x6d6d4> │ │ │ │ - ldr r7, [pc, #108] @ 7b8cc <__cxa_atexit@plt+0x6d718> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 7b5e4 <__cxa_atexit@plt+0x6d430> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ + cmp r3, r7 │ │ │ │ + bge 7b5ec <__cxa_atexit@plt+0x6d438> │ │ │ │ + ldr r7, [pc, #36] @ 7b600 <__cxa_atexit@plt+0x6d44c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #72] @ 7b8bc <__cxa_atexit@plt+0x6d708> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - cmp r1, #2 │ │ │ │ - beq 7b8a8 <__cxa_atexit@plt+0x6d6f4> │ │ │ │ - cmp r1, #0 │ │ │ │ - bne 7b894 <__cxa_atexit@plt+0x6d6e0> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 7b8c0 <__cxa_atexit@plt+0x6d70c> │ │ │ │ + ldr r7, [pc, #16] @ 7b604 <__cxa_atexit@plt+0x6d450> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 7b8c4 <__cxa_atexit@plt+0x6d710> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - addseq pc, r7, #64 @ 0x40 │ │ │ │ - addseq pc, r7, #48 @ 0x30 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - addseq pc, r7, #132 @ 0x84 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 7b904 <__cxa_atexit@plt+0x6d750> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 7b908 <__cxa_atexit@plt+0x6d754> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #3 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #2 │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - addseq lr, r7, #252, 30 @ 0x3f0 │ │ │ │ - addseq lr, r7, #252, 30 @ 0x3f0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + addseq pc, r7, #116 @ 0x74 │ │ │ │ + addseq lr, r7, #220, 30 @ 0x370 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 7b940 <__cxa_atexit@plt+0x6d78c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 7b944 <__cxa_atexit@plt+0x6d790> │ │ │ │ + ldr r3, [pc, #36] @ 7b63c <__cxa_atexit@plt+0x6d488> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r7, [pc, #20] @ 7b640 <__cxa_atexit@plt+0x6d48c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + cmp r1, r2 │ │ │ │ + addlt r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ - addseq lr, r7, #196, 30 @ 0x310 │ │ │ │ - addseq lr, r7, #184, 30 @ 0x2e0 │ │ │ │ + addseq pc, r7, #56 @ 0x38 │ │ │ │ + addseq lr, r7, #164, 30 @ 0x290 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 7b98c <__cxa_atexit@plt+0x6d7d8> │ │ │ │ - ldr r7, [pc, #52] @ 7b9a0 <__cxa_atexit@plt+0x6d7ec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7b6d0 <__cxa_atexit@plt+0x6d51c> │ │ │ │ + ldr r3, [pc, #124] @ 7b6e0 <__cxa_atexit@plt+0x6d52c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r8, [r7, #4] │ │ │ │ tst r9, #3 │ │ │ │ - beq 7b980 <__cxa_atexit@plt+0x6d7cc> │ │ │ │ + beq 7b6b4 <__cxa_atexit@plt+0x6d500> │ │ │ │ + ldr r7, [pc, #100] @ 7b6e4 <__cxa_atexit@plt+0x6d530> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [r9, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-12]! │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + stmib r3, {r2, r9} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 7b6c4 <__cxa_atexit@plt+0x6d510> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + cmp r2, r3 │ │ │ │ + bge 7b6cc <__cxa_atexit@plt+0x6d518> │ │ │ │ mov r7, r9 │ │ │ │ - b 7b9b0 <__cxa_atexit@plt+0x6d7fc> │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 7b9a4 <__cxa_atexit@plt+0x6d7f0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 7b6e8 <__cxa_atexit@plt+0x6d534> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq r0, ip, #52, 10 @ 0xd000000 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + rsbseq r0, ip, #144, 14 @ 0x2400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 7b9dc <__cxa_atexit@plt+0x6d828> │ │ │ │ - ldr r2, [pc, #100] @ 7ba38 <__cxa_atexit@plt+0x6d884> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - b 7b9f0 <__cxa_atexit@plt+0x6d83c> │ │ │ │ - ldr r2, [pc, #72] @ 7ba2c <__cxa_atexit@plt+0x6d878> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #76] @ 7b74c <__cxa_atexit@plt+0x6d598> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - cmp r1, #2 │ │ │ │ - beq 7ba18 <__cxa_atexit@plt+0x6d864> │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 7ba0c <__cxa_atexit@plt+0x6d858> │ │ │ │ - ldr r7, [pc, #48] @ 7ba30 <__cxa_atexit@plt+0x6d87c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r1, r3} │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 7b738 <__cxa_atexit@plt+0x6d584> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r5] │ │ │ │ + cmp r2, r3 │ │ │ │ + bge 7b744 <__cxa_atexit@plt+0x6d590> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 7ba34 <__cxa_atexit@plt+0x6d880> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - addseq lr, r7, #176, 22 @ 0x2c000 │ │ │ │ - addseq lr, r7, #16, 24 @ 0x1000 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 7ba58 <__cxa_atexit@plt+0x6d8a4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - addseq lr, r7, #100, 22 @ 0x19000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 7ba90 <__cxa_atexit@plt+0x6d8dc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 7ba94 <__cxa_atexit@plt+0x6d8e0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + cmp r2, r3 │ │ │ │ + ldrlt r7, [r5, #8] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - addseq lr, r7, #196, 22 @ 0x31000 │ │ │ │ - addseq lr, r7, #60, 22 @ 0xf000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 7bb24 <__cxa_atexit@plt+0x6d970> │ │ │ │ - ldr r3, [pc, #124] @ 7bb34 <__cxa_atexit@plt+0x6d980> │ │ │ │ + bhi 7b7f8 <__cxa_atexit@plt+0x6d644> │ │ │ │ + ldr r3, [pc, #120] @ 7b808 <__cxa_atexit@plt+0x6d654> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq 7bafc <__cxa_atexit@plt+0x6d948> │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r8, [r7, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 7b7dc <__cxa_atexit@plt+0x6d628> │ │ │ │ + ldr r7, [pc, #96] @ 7b80c <__cxa_atexit@plt+0x6d658> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [r9, #3] │ │ │ │ mov r3, r5 │ │ │ │ - ldr r7, [r3, #-4]! │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 7bb0c <__cxa_atexit@plt+0x6d958> │ │ │ │ - ldr r2, [pc, #92] @ 7bb38 <__cxa_atexit@plt+0x6d984> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ + str r7, [r3, #-12]! │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + stmib r3, {r2, r9} │ │ │ │ tst r7, #3 │ │ │ │ - beq 7bb18 <__cxa_atexit@plt+0x6d964> │ │ │ │ - ldr r7, [pc, #76] @ 7bb3c <__cxa_atexit@plt+0x6d988> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + beq 7b7ec <__cxa_atexit@plt+0x6d638> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ ldr r0, [r5] │ │ │ │ + cmp r2, r3 │ │ │ │ + movge r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 7bb40 <__cxa_atexit@plt+0x6d98c> │ │ │ │ + ldr r7, [pc, #16] @ 7b810 <__cxa_atexit@plt+0x6d65c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - addseq lr, r7, #248, 26 @ 0x3e00 │ │ │ │ - rsbseq r0, ip, #160, 6 @ 0x80000002 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + rsbseq r0, ip, #108, 12 @ 0x6c00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 7bb8c <__cxa_atexit@plt+0x6d9d8> │ │ │ │ - ldr r2, [pc, #60] @ 7bba8 <__cxa_atexit@plt+0x6d9f4> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #76] @ 7b874 <__cxa_atexit@plt+0x6d6c0> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r1, r3} │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 7bb9c <__cxa_atexit@plt+0x6d9e8> │ │ │ │ - ldr r7, [pc, #44] @ 7bbac <__cxa_atexit@plt+0x6d9f8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + beq 7b85c <__cxa_atexit@plt+0x6d6a8> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r5] │ │ │ │ + cmp r2, r3 │ │ │ │ + bge 7b868 <__cxa_atexit@plt+0x6d6b4> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - add r5, r5, #8 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - addseq lr, r7, #104, 26 @ 0x1a00 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 7bbcc <__cxa_atexit@plt+0x6da18> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + cmp r2, r3 │ │ │ │ + ldrge r7, [r5, #8] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - addseq lr, r7, #40, 26 @ 0xa00 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 7bc14 <__cxa_atexit@plt+0x6da60> │ │ │ │ - ldr r7, [pc, #52] @ 7bc28 <__cxa_atexit@plt+0x6da74> │ │ │ │ + mov r3, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 3c20c4 <__cxa_atexit@plt+0x3b3f10> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7b948 <__cxa_atexit@plt+0x6d794> │ │ │ │ + ldr r7, [pc, #132] @ 7b958 <__cxa_atexit@plt+0x6d7a4> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ + stmdb r5, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 7bc08 <__cxa_atexit@plt+0x6da54> │ │ │ │ - mov r7, r8 │ │ │ │ - b 7bc38 <__cxa_atexit@plt+0x6da84> │ │ │ │ + beq 7b91c <__cxa_atexit@plt+0x6d768> │ │ │ │ + ldr r1, [pc, #116] @ 7b95c <__cxa_atexit@plt+0x6d7a8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 7b92c <__cxa_atexit@plt+0x6d778> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + cmp r2, r7 │ │ │ │ + bge 7b938 <__cxa_atexit@plt+0x6d784> │ │ │ │ + ldr r7, [pc, #76] @ 7b960 <__cxa_atexit@plt+0x6d7ac> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 7bc2c <__cxa_atexit@plt+0x6da78> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 7b968 <__cxa_atexit@plt+0x6d7b4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 7b964 <__cxa_atexit@plt+0x6d7b0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq r0, ip, #180, 4 @ 0x4000000b │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + addseq lr, r7, #60, 26 @ 0xf00 │ │ │ │ + rsbseq r0, ip, #36, 10 @ 0x9000000 │ │ │ │ + addseq lr, r7, #144, 24 @ 0x9000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 7bc64 <__cxa_atexit@plt+0x6dab0> │ │ │ │ - ldr r2, [pc, #100] @ 7bcc0 <__cxa_atexit@plt+0x6db0c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - b 7bc78 <__cxa_atexit@plt+0x6dac4> │ │ │ │ - ldr r2, [pc, #72] @ 7bcb4 <__cxa_atexit@plt+0x6db00> │ │ │ │ + ldr r2, [pc, #76] @ 7b9c8 <__cxa_atexit@plt+0x6d814> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - cmp r1, #2 │ │ │ │ - beq 7bca0 <__cxa_atexit@plt+0x6daec> │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 7bc94 <__cxa_atexit@plt+0x6dae0> │ │ │ │ - ldr r7, [pc, #48] @ 7bcb8 <__cxa_atexit@plt+0x6db04> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 7b9b0 <__cxa_atexit@plt+0x6d7fc> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 7bcbc <__cxa_atexit@plt+0x6db08> │ │ │ │ + cmp r3, r7 │ │ │ │ + bge 7b9b8 <__cxa_atexit@plt+0x6d804> │ │ │ │ + ldr r7, [pc, #36] @ 7b9cc <__cxa_atexit@plt+0x6d818> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - addseq lr, r7, #40, 18 @ 0xa0000 │ │ │ │ - addseq lr, r7, #136, 18 @ 0x220000 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 7bce0 <__cxa_atexit@plt+0x6db2c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 7b9d0 <__cxa_atexit@plt+0x6d81c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - addseq lr, r7, #220, 16 @ 0xdc0000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + addseq lr, r7, #168, 24 @ 0xa800 │ │ │ │ + addseq lr, r7, #16, 24 @ 0x1000 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 7bd18 <__cxa_atexit@plt+0x6db64> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 7bd1c <__cxa_atexit@plt+0x6db68> │ │ │ │ + ldr r3, [pc, #36] @ 7ba08 <__cxa_atexit@plt+0x6d854> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r7, [pc, #20] @ 7ba0c <__cxa_atexit@plt+0x6d858> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + cmp r1, r2 │ │ │ │ + addlt r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ - addseq lr, r7, #60, 18 @ 0xf0000 │ │ │ │ - addseq lr, r7, #180, 16 @ 0xb40000 │ │ │ │ + addseq lr, r7, #108, 24 @ 0x6c00 │ │ │ │ + addseq lr, r7, #216, 22 @ 0x36000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 7bd64 <__cxa_atexit@plt+0x6dbb0> │ │ │ │ - ldr r7, [pc, #64] @ 7bd84 <__cxa_atexit@plt+0x6dbd0> │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7baa4 <__cxa_atexit@plt+0x6d8f0> │ │ │ │ + ldr r7, [pc, #132] @ 7bab4 <__cxa_atexit@plt+0x6d900> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ + stmdb r5, {r7, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 7bd58 <__cxa_atexit@plt+0x6dba4> │ │ │ │ - mov r7, r9 │ │ │ │ - b 7b6d0 <__cxa_atexit@plt+0x6d51c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 7bd88 <__cxa_atexit@plt+0x6dbd4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r3, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffff988 │ │ │ │ - rsbseq r0, ip, #84, 2 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7be18 <__cxa_atexit@plt+0x6dc64> │ │ │ │ - ldr r3, [pc, #124] @ 7be28 <__cxa_atexit@plt+0x6dc74> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq 7bdd4 <__cxa_atexit@plt+0x6dc20> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #-4]! │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 7bde4 <__cxa_atexit@plt+0x6dc30> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #64] @ 7be2c <__cxa_atexit@plt+0x6dc78> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ + beq 7ba78 <__cxa_atexit@plt+0x6d8c4> │ │ │ │ + ldr r1, [pc, #116] @ 7bab8 <__cxa_atexit@plt+0x6d904> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r9, #3] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ tst r7, #3 │ │ │ │ - beq 7be0c <__cxa_atexit@plt+0x6dc58> │ │ │ │ - ldr r7, [pc, #48] @ 7be30 <__cxa_atexit@plt+0x6dc7c> │ │ │ │ + beq 7ba88 <__cxa_atexit@plt+0x6d8d4> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + cmp r2, r7 │ │ │ │ + bge 7ba94 <__cxa_atexit@plt+0x6d8e0> │ │ │ │ + ldr r7, [pc, #76] @ 7babc <__cxa_atexit@plt+0x6d908> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 7be34 <__cxa_atexit@plt+0x6dc80> │ │ │ │ + ldr r7, [pc, #40] @ 7bac4 <__cxa_atexit@plt+0x6d910> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 7bac0 <__cxa_atexit@plt+0x6d90c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - addseq lr, r7, #236, 20 @ 0xec000 │ │ │ │ - rsbseq r0, ip, #184 @ 0xb8 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + addseq lr, r7, #224, 22 @ 0x38000 │ │ │ │ + rsbseq r0, ip, #204, 6 @ 0x30000003 │ │ │ │ + addseq lr, r7, #52, 22 @ 0xd000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 7be68 <__cxa_atexit@plt+0x6dcb4> │ │ │ │ - add r5, r5, #8 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #44] @ 7be9c <__cxa_atexit@plt+0x6dce8> │ │ │ │ + ldr r2, [pc, #76] @ 7bb24 <__cxa_atexit@plt+0x6d970> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 7be90 <__cxa_atexit@plt+0x6dcdc> │ │ │ │ - ldr r7, [pc, #28] @ 7bea0 <__cxa_atexit@plt+0x6dcec> │ │ │ │ + beq 7bb0c <__cxa_atexit@plt+0x6d958> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + cmp r3, r7 │ │ │ │ + bge 7bb14 <__cxa_atexit@plt+0x6d960> │ │ │ │ + ldr r7, [pc, #36] @ 7bb28 <__cxa_atexit@plt+0x6d974> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - addseq lr, r7, #104, 20 @ 0x68000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r7, [pc, #16] @ 7bb2c <__cxa_atexit@plt+0x6d978> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + addseq lr, r7, #76, 22 @ 0x13000 │ │ │ │ + addseq lr, r7, #180, 20 @ 0xb4000 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 7bec0 <__cxa_atexit@plt+0x6dd0c> │ │ │ │ + ldr r3, [pc, #36] @ 7bb64 <__cxa_atexit@plt+0x6d9b0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r7, [pc, #20] @ 7bb68 <__cxa_atexit@plt+0x6d9b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + add r7, r7, #2 │ │ │ │ + cmp r1, r2 │ │ │ │ + addlt r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ - addseq lr, r7, #56, 20 @ 0x38000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + addseq lr, r7, #16, 22 @ 0x4000 │ │ │ │ + addseq lr, r7, #124, 20 @ 0x7c000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 7bf08 <__cxa_atexit@plt+0x6dd54> │ │ │ │ - ldr r7, [pc, #52] @ 7bf1c <__cxa_atexit@plt+0x6dd68> │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7bbf8 <__cxa_atexit@plt+0x6da44> │ │ │ │ + ldr r3, [pc, #124] @ 7bc08 <__cxa_atexit@plt+0x6da54> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r8, [r7, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 7bbdc <__cxa_atexit@plt+0x6da28> │ │ │ │ + ldr r7, [pc, #100] @ 7bc0c <__cxa_atexit@plt+0x6da58> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - ldr r7, [pc, #44] @ 7bf20 <__cxa_atexit@plt+0x6dd6c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + ldr r2, [r9, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-12]! │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + stmib r3, {r2, r9} │ │ │ │ tst r7, #3 │ │ │ │ - beq 7bf00 <__cxa_atexit@plt+0x6dd4c> │ │ │ │ - b 7bf30 <__cxa_atexit@plt+0x6dd7c> │ │ │ │ + beq 7bbec <__cxa_atexit@plt+0x6da38> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + cmp r2, r3 │ │ │ │ + bge 7bbf4 <__cxa_atexit@plt+0x6da40> │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 7bf24 <__cxa_atexit@plt+0x6dd70> │ │ │ │ + ldr r7, [pc, #16] @ 7bc10 <__cxa_atexit@plt+0x6da5c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - addseq lr, r7, #252, 18 @ 0x3f0000 │ │ │ │ - rsbseq r0, ip, #60, 2 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + rsbseq r0, ip, #124, 4 @ 0xc0000007 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #224] @ 7c018 <__cxa_atexit@plt+0x6de64> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #76] @ 7bc74 <__cxa_atexit@plt+0x6dac0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r1, r3} │ │ │ │ mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 7c010 <__cxa_atexit@plt+0x6de5c> │ │ │ │ - ldr r2, [r4, #812] @ 0x32c │ │ │ │ - ldr r1, [r4, #820] @ 0x334 │ │ │ │ - ldr r5, [pc, #184] @ 7c01c <__cxa_atexit@plt+0x6de68> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r0, [r2, #12] │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - str r3, [r0, #12] │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r1, #4] │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldrd r0, [r2, #72] @ 0x48 │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r0, r0, r6 │ │ │ │ - sbc r1, r1, #0 │ │ │ │ - strd r0, [r2, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - blx r8 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ + beq 7bc60 <__cxa_atexit@plt+0x6daac> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ + cmp r2, r3 │ │ │ │ + bge 7bc6c <__cxa_atexit@plt+0x6dab8> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - muleq r0, r8, r1 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r4, [pc, #192] @ 7c0f4 <__cxa_atexit@plt+0x6df40> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [r0, #812] @ 0x32c │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - str r4, [r5] │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ - ldr r4, [r7, #3] │ │ │ │ - str r5, [r3, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r2, [r5, #72] @ 0x48 │ │ │ │ - ldr r1, [r5, #76] @ 0x4c │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r1, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r5, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - blx r8 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 7c114 <__cxa_atexit@plt+0x6df60> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - addseq lr, r7, #60, 10 @ 0xf000000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 7c160 <__cxa_atexit@plt+0x6dfac> │ │ │ │ - ldr r3, [pc, #56] @ 7c174 <__cxa_atexit@plt+0x6dfc0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r8, [r5] │ │ │ │ - ldr r2, [pc, #48] @ 7c178 <__cxa_atexit@plt+0x6dfc4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r8, r2, #3 │ │ │ │ - ldr r2, [pc, #40] @ 7c17c <__cxa_atexit@plt+0x6dfc8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add sl, r2, #2 │ │ │ │ - add r9, r3, #2 │ │ │ │ - b c9428 <__cxa_atexit@plt+0xbb274> │ │ │ │ - ldr r7, [pc, #24] @ 7c180 <__cxa_atexit@plt+0x6dfcc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + cmp r2, r3 │ │ │ │ + ldrlt r7, [r5, #8] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - rsbseq pc, fp, #16, 30 @ 0x40 │ │ │ │ - addseq lr, r7, #172, 14 @ 0x2b00000 │ │ │ │ - addseq lr, r7, #164, 14 @ 0x2900000 │ │ │ │ - rsbseq pc, fp, #240, 28 @ 0xf00 │ │ │ │ - rsbseq pc, fp, #200, 28 @ 0xc80 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 7c1d0 <__cxa_atexit@plt+0x6e01c> │ │ │ │ - ldr r3, [pc, #56] @ 7c1e4 <__cxa_atexit@plt+0x6e030> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7bd20 <__cxa_atexit@plt+0x6db6c> │ │ │ │ + ldr r3, [pc, #120] @ 7bd30 <__cxa_atexit@plt+0x6db7c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r8, [r5] │ │ │ │ - ldr r2, [pc, #48] @ 7c1e8 <__cxa_atexit@plt+0x6e034> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r8, r2, #3 │ │ │ │ - ldr r2, [pc, #40] @ 7c1ec <__cxa_atexit@plt+0x6e038> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add sl, r2, #2 │ │ │ │ - add r9, r3, #2 │ │ │ │ - b c9428 <__cxa_atexit@plt+0xbb274> │ │ │ │ - ldr r7, [pc, #24] @ 7c1f0 <__cxa_atexit@plt+0x6e03c> │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r8, [r7, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 7bd04 <__cxa_atexit@plt+0x6db50> │ │ │ │ + ldr r7, [pc, #96] @ 7bd34 <__cxa_atexit@plt+0x6db80> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - rsbseq pc, fp, #160, 28 @ 0xa00 │ │ │ │ - addseq lr, r7, #60, 14 @ 0xf00000 │ │ │ │ - addseq lr, r7, #52, 14 @ 0xd00000 │ │ │ │ - rsbseq pc, fp, #128, 28 @ 0x800 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + ldr r2, [r9, #3] │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 7c238 <__cxa_atexit@plt+0x6e084> │ │ │ │ - ldr r7, [pc, #52] @ 7c24c <__cxa_atexit@plt+0x6e098> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - ldr r7, [pc, #44] @ 7c250 <__cxa_atexit@plt+0x6e09c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #-12]! │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + stmib r3, {r2, r9} │ │ │ │ tst r7, #3 │ │ │ │ - beq 7c230 <__cxa_atexit@plt+0x6e07c> │ │ │ │ - b 7c260 <__cxa_atexit@plt+0x6e0ac> │ │ │ │ + beq 7bd14 <__cxa_atexit@plt+0x6db60> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + cmp r2, r3 │ │ │ │ + movge r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 7c254 <__cxa_atexit@plt+0x6e0a0> │ │ │ │ + ldr r7, [pc, #16] @ 7bd38 <__cxa_atexit@plt+0x6db84> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - addseq lr, r7, #216, 12 @ 0xd800000 │ │ │ │ - rsbseq pc, fp, #48, 28 @ 0x300 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + rsbseq r0, ip, #88, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #224] @ 7c348 <__cxa_atexit@plt+0x6e194> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #76] @ 7bd9c <__cxa_atexit@plt+0x6dbe8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r1, r3} │ │ │ │ mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 7c340 <__cxa_atexit@plt+0x6e18c> │ │ │ │ - ldr r2, [r4, #812] @ 0x32c │ │ │ │ - ldr r1, [r4, #820] @ 0x334 │ │ │ │ - ldr r5, [pc, #184] @ 7c34c <__cxa_atexit@plt+0x6e198> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r0, [r2, #12] │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - str r3, [r0, #12] │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r1, #4] │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldrd r0, [r2, #72] @ 0x48 │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r0, r0, r6 │ │ │ │ - sbc r1, r1, #0 │ │ │ │ - strd r0, [r2, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - blx r8 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ + beq 7bd84 <__cxa_atexit@plt+0x6dbd0> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ + cmp r2, r3 │ │ │ │ + bge 7bd90 <__cxa_atexit@plt+0x6dbdc> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - muleq r0, r8, r1 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r4, [pc, #192] @ 7c424 <__cxa_atexit@plt+0x6e270> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [r0, #812] @ 0x32c │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - str r4, [r5] │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ - ldr r4, [r7, #3] │ │ │ │ - str r5, [r3, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r2, [r5, #72] @ 0x48 │ │ │ │ - ldr r1, [r5, #76] @ 0x4c │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r1, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r5, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - blx r8 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 7c444 <__cxa_atexit@plt+0x6e290> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + cmp r2, r3 │ │ │ │ + ldrge r7, [r5, #8] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - addseq lr, r7, #12, 4 @ 0xc0000000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 7c468 <__cxa_atexit@plt+0x6e2b4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - mov r8, #0 │ │ │ │ - b 3efa68 <__cxa_atexit@plt+0x3e18b4> │ │ │ │ - addseq lr, r7, #120, 2 │ │ │ │ - rsbseq pc, fp, #4, 24 @ 0x400 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r9, r6 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7c4cc <__cxa_atexit@plt+0x6e318> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7c4d4 <__cxa_atexit@plt+0x6e320> │ │ │ │ - ldr r5, [pc, #76] @ 7c4f0 <__cxa_atexit@plt+0x6e33c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #72] @ 7c4f4 <__cxa_atexit@plt+0x6e340> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #68] @ 7c4f8 <__cxa_atexit@plt+0x6e344> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r5, [r3] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - mov r6, r9 │ │ │ │ - b 7c4dc <__cxa_atexit@plt+0x6e328> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 7c4ec <__cxa_atexit@plt+0x6e338> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - rsbseq pc, fp, #168, 22 @ 0x2a000 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - rsbeq r2, r2, #60, 2 │ │ │ │ - rsbseq pc, fp, #120, 22 @ 0x1e000 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 3c20c4 <__cxa_atexit@plt+0x3b3f10> │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 7c520 <__cxa_atexit@plt+0x6e36c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r9, r7 │ │ │ │ - b 3efc98 <__cxa_atexit@plt+0x3e1ae4> │ │ │ │ - rsbseq pc, fp, #40, 22 @ 0xa000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7c5d4 <__cxa_atexit@plt+0x6e420> │ │ │ │ - ldr lr, [pc, #176] @ 7c5f0 <__cxa_atexit@plt+0x6e43c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #164] @ 7c5f4 <__cxa_atexit@plt+0x6e440> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ - tst r2, #3 │ │ │ │ - beq 7c5b8 <__cxa_atexit@plt+0x6e404> │ │ │ │ - ldr r0, [pc, #144] @ 7c5f8 <__cxa_atexit@plt+0x6e444> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [r2, #3] │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ + bhi 7be70 <__cxa_atexit@plt+0x6dcbc> │ │ │ │ + ldr r7, [pc, #132] @ 7be80 <__cxa_atexit@plt+0x6dccc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 7be44 <__cxa_atexit@plt+0x6dc90> │ │ │ │ + ldr r1, [pc, #116] @ 7be84 <__cxa_atexit@plt+0x6dcd0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ tst r7, #3 │ │ │ │ - beq 7c5c8 <__cxa_atexit@plt+0x6e414> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 7c5dc <__cxa_atexit@plt+0x6e428> │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ + beq 7be54 <__cxa_atexit@plt+0x6dca0> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r3, [pc, #92] @ 7c5fc <__cxa_atexit@plt+0x6e448> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + cmp r2, r7 │ │ │ │ + bge 7be60 <__cxa_atexit@plt+0x6dcac> │ │ │ │ + ldr r7, [pc, #76] @ 7be88 <__cxa_atexit@plt+0x6dcd4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #40] @ 7be90 <__cxa_atexit@plt+0x6dcdc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - addseq lr, r7, #100 @ 0x64 │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - addseq lr, r7, #96, 6 @ 0x80000001 │ │ │ │ + ldr r7, [pc, #20] @ 7be8c <__cxa_atexit@plt+0x6dcd8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + addseq lr, r7, #20, 16 @ 0x140000 │ │ │ │ + rsbseq r0, ip, #16 │ │ │ │ + addseq lr, r7, #104, 14 @ 0x1a00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #96] @ 7c670 <__cxa_atexit@plt+0x6e4bc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ + ldr r2, [pc, #76] @ 7bef0 <__cxa_atexit@plt+0x6dd3c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 7c658 <__cxa_atexit@plt+0x6e4a4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 7c660 <__cxa_atexit@plt+0x6e4ac> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + beq 7bed8 <__cxa_atexit@plt+0x6dd24> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r1, [pc, #44] @ 7c674 <__cxa_atexit@plt+0x6e4c0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r2, r7} │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + cmp r3, r7 │ │ │ │ + bge 7bee0 <__cxa_atexit@plt+0x6dd2c> │ │ │ │ + ldr r7, [pc, #36] @ 7bef4 <__cxa_atexit@plt+0x6dd40> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - addseq lr, r7, #184, 4 @ 0x8000000b │ │ │ │ + ldr r7, [pc, #16] @ 7bef8 <__cxa_atexit@plt+0x6dd44> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + addseq lr, r7, #128, 14 @ 0x2000000 │ │ │ │ + addseq lr, r7, #232, 12 @ 0xe800000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7c6bc <__cxa_atexit@plt+0x6e508> │ │ │ │ - ldr r2, [pc, #44] @ 7c6c8 <__cxa_atexit@plt+0x6e514> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #36] @ 7bf30 <__cxa_atexit@plt+0x6dd7c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq lr, r7, #100, 4 @ 0x40000006 │ │ │ │ - rsbseq pc, fp, #184, 18 @ 0x2e0000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7c79c <__cxa_atexit@plt+0x6e5e8> │ │ │ │ - ldr r6, [pc, #212] @ 7c7c4 <__cxa_atexit@plt+0x6e610> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #204] @ 7c7c8 <__cxa_atexit@plt+0x6e614> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r6, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7c734 <__cxa_atexit@plt+0x6e580> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - cmp r8, #0 │ │ │ │ - beq 7c744 <__cxa_atexit@plt+0x6e590> │ │ │ │ - cmp r8, #1 │ │ │ │ - bne 7c75c <__cxa_atexit@plt+0x6e5a8> │ │ │ │ - ldr r7, [pc, #168] @ 7c7d4 <__cxa_atexit@plt+0x6e620> │ │ │ │ + ldr r7, [pc, #20] @ 7bf34 <__cxa_atexit@plt+0x6dd80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ - b 7c750 <__cxa_atexit@plt+0x6e59c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #132] @ 7c7d0 <__cxa_atexit@plt+0x6e61c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7c7a8 <__cxa_atexit@plt+0x6e5f4> │ │ │ │ - ldr r5, [pc, #100] @ 7c7d8 <__cxa_atexit@plt+0x6e624> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #96] @ 7c7dc <__cxa_atexit@plt+0x6e628> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #92] @ 7c7e0 <__cxa_atexit@plt+0x6e62c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r5, [r3] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 7c7cc <__cxa_atexit@plt+0x6e618> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - sub r5, r5, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + addlt r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - addseq sp, r7, #184, 28 @ 0xb80 │ │ │ │ - rsbseq pc, fp, #220, 16 @ 0xdc0000 │ │ │ │ - addseq lr, r7, #160, 2 @ 0x28 │ │ │ │ - addseq lr, r7, #188, 2 @ 0x2f │ │ │ │ - @ instruction: 0xfffffd90 │ │ │ │ - @ instruction: 0xfffffcd0 │ │ │ │ - rsbeq r1, r2, #108, 28 @ 0x6c0 │ │ │ │ - rsbseq pc, fp, #160, 16 @ 0xa00000 │ │ │ │ + addseq lr, r7, #68, 14 @ 0x1100000 │ │ │ │ + addseq lr, r7, #176, 12 @ 0xb000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - cmp r8, #0 │ │ │ │ - beq 7c820 <__cxa_atexit@plt+0x6e66c> │ │ │ │ - cmp r8, #1 │ │ │ │ - bne 7c838 <__cxa_atexit@plt+0x6e684> │ │ │ │ - ldr r7, [pc, #144] @ 7c8a8 <__cxa_atexit@plt+0x6e6f4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - b 7c82c <__cxa_atexit@plt+0x6e678> │ │ │ │ - ldr r7, [pc, #124] @ 7c8a4 <__cxa_atexit@plt+0x6e6f0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7c880 <__cxa_atexit@plt+0x6e6cc> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7c888 <__cxa_atexit@plt+0x6e6d4> │ │ │ │ - ldr r5, [pc, #84] @ 7c8ac <__cxa_atexit@plt+0x6e6f8> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #80] @ 7c8b0 <__cxa_atexit@plt+0x6e6fc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #76] @ 7c8b4 <__cxa_atexit@plt+0x6e700> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r5, [r3] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - mov r6, r9 │ │ │ │ - b 7c890 <__cxa_atexit@plt+0x6e6dc> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 7c8a0 <__cxa_atexit@plt+0x6e6ec> │ │ │ │ + bhi 7bfcc <__cxa_atexit@plt+0x6de18> │ │ │ │ + ldr r7, [pc, #132] @ 7bfdc <__cxa_atexit@plt+0x6de28> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - rsbseq pc, fp, #244, 14 @ 0x3d00000 │ │ │ │ - addseq lr, r7, #196 @ 0xc4 │ │ │ │ - addseq lr, r7, #208 @ 0xd0 │ │ │ │ - @ instruction: 0xfffffcac │ │ │ │ - @ instruction: 0xfffffbec │ │ │ │ - rsbeq r1, r2, #136, 26 @ 0x2200 │ │ │ │ - rsbseq pc, fp, #200, 14 @ 0x3200000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7c910 <__cxa_atexit@plt+0x6e75c> │ │ │ │ - ldr r2, [pc, #60] @ 7c920 <__cxa_atexit@plt+0x6e76c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #56] @ 7c924 <__cxa_atexit@plt+0x6e770> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str sl, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - mov r8, r3 │ │ │ │ - str r1, [r8, #16]! │ │ │ │ - mov r9, r3 │ │ │ │ - b 3efca0 <__cxa_atexit@plt+0x3e1aec> │ │ │ │ - mov r3, #28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffc44 │ │ │ │ - @ instruction: 0xfffffde8 │ │ │ │ - rsbseq pc, fp, #88, 14 @ 0x1600000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 7c97c <__cxa_atexit@plt+0x6e7c8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 7c984 <__cxa_atexit@plt+0x6e7d0> │ │ │ │ - ldr r5, [pc, #64] @ 7c9a0 <__cxa_atexit@plt+0x6e7ec> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #60] @ 7c9a4 <__cxa_atexit@plt+0x6e7f0> │ │ │ │ + stmdb r5, {r7, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 7bfa0 <__cxa_atexit@plt+0x6ddec> │ │ │ │ + ldr r1, [pc, #116] @ 7bfe0 <__cxa_atexit@plt+0x6de2c> │ │ │ │ add r1, pc, r1 │ │ │ │ - stmib r3, {r5, r8} │ │ │ │ - str r1, [r2] │ │ │ │ - sub r8, r6, #1 │ │ │ │ - mov r5, r2 │ │ │ │ - b cae1c <__cxa_atexit@plt+0xbcc68> │ │ │ │ - mov r6, r3 │ │ │ │ - b 7c98c <__cxa_atexit@plt+0x6e7d8> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 7c99c <__cxa_atexit@plt+0x6e7e8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - rsbseq pc, fp, #0, 14 │ │ │ │ - @ instruction: 0xffffff64 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + ldr r2, [r9, #3] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 7bfb0 <__cxa_atexit@plt+0x6ddfc> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + cmp r2, r7 │ │ │ │ + bge 7bfbc <__cxa_atexit@plt+0x6de08> │ │ │ │ + ldr r7, [pc, #76] @ 7bfe4 <__cxa_atexit@plt+0x6de30> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rsbseq pc, fp, #204, 12 @ 0xcc00000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 7ca2c <__cxa_atexit@plt+0x6e878> │ │ │ │ - ldr r2, [pc, #128] @ 7ca64 <__cxa_atexit@plt+0x6e8b0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - sub r2, r3, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 7ca40 <__cxa_atexit@plt+0x6e88c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 7ca48 <__cxa_atexit@plt+0x6e894> │ │ │ │ - ldr r5, [pc, #100] @ 7ca70 <__cxa_atexit@plt+0x6e8bc> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #96] @ 7ca74 <__cxa_atexit@plt+0x6e8c0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r6, {r5, r8} │ │ │ │ - str r1, [r2] │ │ │ │ - sub r8, r3, #1 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b cae1c <__cxa_atexit@plt+0xbcc68> │ │ │ │ - ldr r7, [pc, #56] @ 7ca6c <__cxa_atexit@plt+0x6e8b8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, r6 │ │ │ │ - b 7ca50 <__cxa_atexit@plt+0x6e89c> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ 7ca68 <__cxa_atexit@plt+0x6e8b4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - rsbseq pc, fp, #60, 12 @ 0x3c00000 │ │ │ │ - rsbseq pc, fp, #104, 12 @ 0x6800000 │ │ │ │ - @ instruction: 0xfffffeb8 │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7caac <__cxa_atexit@plt+0x6e8f8> │ │ │ │ - ldr r2, [pc, #28] @ 7cab8 <__cxa_atexit@plt+0x6e904> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - addseq sp, r7, #104, 28 @ 0x680 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 7cb04 <__cxa_atexit@plt+0x6e950> │ │ │ │ - ldr r3, [pc, #56] @ 7cb18 <__cxa_atexit@plt+0x6e964> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 7cb1c <__cxa_atexit@plt+0x6e968> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r8, [r5] │ │ │ │ - ldr r1, [pc, #44] @ 7cb20 <__cxa_atexit@plt+0x6e96c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r8, r1, #3 │ │ │ │ - add r9, r3, #2 │ │ │ │ - add sl, r2, #2 │ │ │ │ - b c9428 <__cxa_atexit@plt+0xbb274> │ │ │ │ - ldr r7, [pc, #24] @ 7cb24 <__cxa_atexit@plt+0x6e970> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - rsbseq pc, fp, #144, 10 @ 0x24000000 │ │ │ │ - rsbseq pc, fp, #180, 10 @ 0x2d000000 │ │ │ │ - addseq sp, r7, #20, 28 @ 0x140 │ │ │ │ - rsbseq pc, fp, #152, 10 @ 0x26000000 │ │ │ │ - rsbseq pc, fp, #112, 10 @ 0x1c000000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 7cb74 <__cxa_atexit@plt+0x6e9c0> │ │ │ │ - ldr r3, [pc, #56] @ 7cb88 <__cxa_atexit@plt+0x6e9d4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 7cb8c <__cxa_atexit@plt+0x6e9d8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r8, [r5] │ │ │ │ - ldr r1, [pc, #44] @ 7cb90 <__cxa_atexit@plt+0x6e9dc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r8, r1, #3 │ │ │ │ - add r9, r3, #2 │ │ │ │ - add sl, r2, #2 │ │ │ │ - b c9428 <__cxa_atexit@plt+0xbb274> │ │ │ │ - ldr r7, [pc, #24] @ 7cb94 <__cxa_atexit@plt+0x6e9e0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rsbseq pc, fp, #32, 10 @ 0x8000000 │ │ │ │ - rsbseq pc, fp, #68, 10 @ 0x11000000 │ │ │ │ - addseq sp, r7, #164, 26 @ 0x2900 │ │ │ │ - rsbseq pc, fp, #40, 10 @ 0xa000000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 3efca8 <__cxa_atexit@plt+0x3e1af4> │ │ │ │ - rsbseq pc, fp, #48, 10 @ 0xc000000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7cbf4 <__cxa_atexit@plt+0x6ea40> │ │ │ │ - ldr r2, [pc, #44] @ 7cc04 <__cxa_atexit@plt+0x6ea50> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r7, [pc, #32] @ 7cc08 <__cxa_atexit@plt+0x6ea54> │ │ │ │ + ldr r7, [pc, #40] @ 7bfec <__cxa_atexit@plt+0x6de38> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #2 │ │ │ │ - sub r7, r6, #3 │ │ │ │ - b 3efb48 <__cxa_atexit@plt+0x3e1994> │ │ │ │ - mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - addseq sp, r7, #36, 26 @ 0x900 │ │ │ │ - rsbseq pc, fp, #180, 8 @ 0xb4000000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7cc48 <__cxa_atexit@plt+0x6ea94> │ │ │ │ - ldr r2, [pc, #32] @ 7cc50 <__cxa_atexit@plt+0x6ea9c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r8, [r7, #6] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b c82a8 <__cxa_atexit@plt+0xba0f4> │ │ │ │ + ldr r7, [pc, #20] @ 7bfe8 <__cxa_atexit@plt+0x6de34> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + addseq lr, r7, #184, 12 @ 0xb800000 │ │ │ │ + rsbseq pc, fp, #184, 28 @ 0xb80 │ │ │ │ + addseq lr, r7, #12, 12 @ 0xc00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - rsbseq pc, fp, #128, 8 @ 0x80000000 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7cc98 <__cxa_atexit@plt+0x6eae4> │ │ │ │ - ldr r3, [pc, #28] @ 7cca8 <__cxa_atexit@plt+0x6eaf4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - b 3efcb0 <__cxa_atexit@plt+0x3e1afc> │ │ │ │ - ldr r7, [pc, #12] @ 7ccac <__cxa_atexit@plt+0x6eaf8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsbseq pc, fp, #100, 8 @ 0x64000000 │ │ │ │ - rsbseq pc, fp, #60, 8 @ 0x3c000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7ccf4 <__cxa_atexit@plt+0x6eb40> │ │ │ │ - ldr r2, [pc, #40] @ 7cd00 <__cxa_atexit@plt+0x6eb4c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #36] @ 7cd04 <__cxa_atexit@plt+0x6eb50> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r5] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - sub r8, r6, #3 │ │ │ │ - b 3efcb8 <__cxa_atexit@plt+0x3e1b04> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - @ instruction: 0xfffffee0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - rsbseq pc, fp, #200, 6 @ 0x20000003 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7cd54 <__cxa_atexit@plt+0x6eba0> │ │ │ │ - ldr r2, [pc, #48] @ 7cd60 <__cxa_atexit@plt+0x6ebac> │ │ │ │ + ldr r2, [pc, #76] @ 7c04c <__cxa_atexit@plt+0x6de98> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #44] @ 7cd64 <__cxa_atexit@plt+0x6ebb0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r8, r6, #6 │ │ │ │ - b cc11c <__cxa_atexit@plt+0xbdf68> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - @ instruction: 0xfffffee8 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - rsbseq pc, fp, #80, 6 @ 0x40000001 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - ldr r3, [pc, #12] @ 7cd90 <__cxa_atexit@plt+0x6ebdc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r8, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3efcc0 <__cxa_atexit@plt+0x3e1b0c> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - rsbseq pc, fp, #36, 6 @ 0x90000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #32] @ 7cdc8 <__cxa_atexit@plt+0x6ec14> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #24] @ 7cdcc <__cxa_atexit@plt+0x6ec18> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7cdc0 <__cxa_atexit@plt+0x6ec0c> │ │ │ │ - b 7cdd8 <__cxa_atexit@plt+0x6ec24> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - addseq sp, r7, #92, 22 @ 0x17000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #232] @ 7cec8 <__cxa_atexit@plt+0x6ed14> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - stm r5, {r3, sl} │ │ │ │ + stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 7cec0 <__cxa_atexit@plt+0x6ed0c> │ │ │ │ - ldr r3, [pc, #208] @ 7cecc <__cxa_atexit@plt+0x6ed18> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r4, #812] @ 0x32c │ │ │ │ - ldr r1, [r4, #820] @ 0x334 │ │ │ │ + beq 7c034 <__cxa_atexit@plt+0x6de80> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r2, #12] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r0, #3] │ │ │ │ - str r5, [r3, #12] │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r1, #4] │ │ │ │ - ldr r5, [r1] │ │ │ │ - ldrd r0, [r2, #72] @ 0x48 │ │ │ │ - sub r6, r6, r5 │ │ │ │ - subs r0, r0, r6 │ │ │ │ - sbc r1, r1, #0 │ │ │ │ - strd r0, [r2, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, r8 │ │ │ │ - mov r1, r9 │ │ │ │ - mov r2, #0 │ │ │ │ - blx sl │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r0, asr #3 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r4, [r5, #8]! │ │ │ │ - ldr r3, [pc, #204] @ 7cfb4 <__cxa_atexit@plt+0x6ee00> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r0, #812] @ 0x32c │ │ │ │ - ldr r8, [r4, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r2, #12] │ │ │ │ - ldr r4, [r7, #3] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str r5, [r3, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r2, [r5, #72] @ 0x48 │ │ │ │ - ldr r1, [r5, #76] @ 0x4c │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r1, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r5, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r8 │ │ │ │ - mov r2, #0 │ │ │ │ - blx r9 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + cmp r3, r7 │ │ │ │ + bge 7c03c <__cxa_atexit@plt+0x6de88> │ │ │ │ + ldr r7, [pc, #36] @ 7c050 <__cxa_atexit@plt+0x6de9c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rsbseq pc, fp, #48, 2 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7d010 <__cxa_atexit@plt+0x6ee5c> │ │ │ │ - ldr r2, [pc, #72] @ 7d034 <__cxa_atexit@plt+0x6ee80> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - sub r2, r5, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 7d020 <__cxa_atexit@plt+0x6ee6c> │ │ │ │ - ldr r3, [pc, #60] @ 7d040 <__cxa_atexit@plt+0x6ee8c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - b 3efcb0 <__cxa_atexit@plt+0x3e1afc> │ │ │ │ - ldr r7, [pc, #36] @ 7d03c <__cxa_atexit@plt+0x6ee88> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 7d038 <__cxa_atexit@plt+0x6ee84> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [pc, #16] @ 7c054 <__cxa_atexit@plt+0x6dea0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - rsbseq pc, fp, #220 @ 0xdc │ │ │ │ - rsbseq pc, fp, #244 @ 0xf4 │ │ │ │ - @ instruction: 0xfffffcb4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + addseq lr, r7, #36, 12 @ 0x2400000 │ │ │ │ + addseq lr, r7, #140, 10 @ 0x23000000 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 7d060 <__cxa_atexit@plt+0x6eeac> │ │ │ │ + ldr r3, [pc, #36] @ 7c08c <__cxa_atexit@plt+0x6ded8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r7, [pc, #20] @ 7c090 <__cxa_atexit@plt+0x6dedc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - addseq sp, r7, #240, 10 @ 0x3c000000 │ │ │ │ - rsbseq pc, fp, #156 @ 0x9c │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7d0ac <__cxa_atexit@plt+0x6eef8> │ │ │ │ - ldr r2, [pc, #72] @ 7d0d0 <__cxa_atexit@plt+0x6ef1c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - sub r2, r5, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 7d0bc <__cxa_atexit@plt+0x6ef08> │ │ │ │ - ldr r3, [pc, #60] @ 7d0dc <__cxa_atexit@plt+0x6ef28> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - b 3efcb0 <__cxa_atexit@plt+0x3e1afc> │ │ │ │ - ldr r7, [pc, #36] @ 7d0d8 <__cxa_atexit@plt+0x6ef24> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 7d0d4 <__cxa_atexit@plt+0x6ef20> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffc0 │ │ │ │ - rsbseq pc, fp, #64 @ 0x40 │ │ │ │ - rsbseq pc, fp, #88 @ 0x58 │ │ │ │ - @ instruction: 0xfffffc18 │ │ │ │ - rsbeq r1, r2, #847249408 @ 0x32800000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - rsbeq r1, r2, #1048576 @ 0x100000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ + cmp r1, r2 │ │ │ │ + addlt r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 7d130 <__cxa_atexit@plt+0x6ef7c> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r6, lsr #2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r6, r0 │ │ │ │ + addseq lr, r7, #232, 10 @ 0x3a000000 │ │ │ │ + addseq lr, r7, #84, 10 @ 0x15000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7d1c8 <__cxa_atexit@plt+0x6f014> │ │ │ │ - ldr r7, [r5] │ │ │ │ - cmp r8, r7 │ │ │ │ - bne 7d198 <__cxa_atexit@plt+0x6efe4> │ │ │ │ - ldr r7, [pc, #144] @ 7d1e0 <__cxa_atexit@plt+0x6f02c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmda r5, {r7, sl} │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7c120 <__cxa_atexit@plt+0x6df6c> │ │ │ │ + ldr r3, [pc, #124] @ 7c130 <__cxa_atexit@plt+0x6df7c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r8, [r7, #4] │ │ │ │ tst r9, #3 │ │ │ │ - beq 7d1ac <__cxa_atexit@plt+0x6eff8> │ │ │ │ - ldr r1, [pc, #128] @ 7d1e4 <__cxa_atexit@plt+0x6f030> │ │ │ │ - add r1, pc, r1 │ │ │ │ + beq 7c104 <__cxa_atexit@plt+0x6df50> │ │ │ │ + ldr r7, [pc, #100] @ 7c134 <__cxa_atexit@plt+0x6df80> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r2, [r9, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - str r2, [r5, #4] │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-12]! │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + stmib r3, {r2, r9} │ │ │ │ tst r7, #3 │ │ │ │ - beq 7d1bc <__cxa_atexit@plt+0x6f008> │ │ │ │ + beq 7c114 <__cxa_atexit@plt+0x6df60> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ + ldr r0, [r5] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 7d198 <__cxa_atexit@plt+0x6efe4> │ │ │ │ - ldr r8, [r5] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3efcc8 <__cxa_atexit@plt+0x3e1b14> │ │ │ │ - ldr r7, [pc, #76] @ 7d1ec <__cxa_atexit@plt+0x6f038> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + bge 7c11c <__cxa_atexit@plt+0x6df68> │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 7d1e8 <__cxa_atexit@plt+0x6f034> │ │ │ │ + ldr r7, [pc, #16] @ 7c138 <__cxa_atexit@plt+0x6df84> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - rsbseq lr, fp, #92, 30 @ 0x170 │ │ │ │ - addseq sp, r7, #144, 8 @ 0x90000000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + rsbseq pc, fp, #104, 26 @ 0x1a00 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #80] @ 7d250 <__cxa_atexit@plt+0x6f09c> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #76] @ 7c19c <__cxa_atexit@plt+0x6dfe8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #8] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r1, r3} │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 7d234 <__cxa_atexit@plt+0x6f080> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r3, r2 │ │ │ │ - bne 7d23c <__cxa_atexit@plt+0x6f088> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 3efcc8 <__cxa_atexit@plt+0x3e1b14> │ │ │ │ + beq 7c188 <__cxa_atexit@plt+0x6dfd4> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r5] │ │ │ │ + cmp r2, r3 │ │ │ │ + bge 7c194 <__cxa_atexit@plt+0x6dfe0> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 7d254 <__cxa_atexit@plt+0x6f0a0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - addseq sp, r7, #236, 6 @ 0xb0000003 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 7d280 <__cxa_atexit@plt+0x6f0cc> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 3efcc8 <__cxa_atexit@plt+0x3e1b14> │ │ │ │ - ldr r7, [pc, #12] @ 7d294 <__cxa_atexit@plt+0x6f0e0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + ldrlt r7, [r5, #8] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - addseq sp, r7, #168, 6 @ 0xa0000002 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 7d30c <__cxa_atexit@plt+0x6f158> │ │ │ │ - ldr r3, [pc, #100] @ 7d31c <__cxa_atexit@plt+0x6f168> │ │ │ │ + bhi 7c248 <__cxa_atexit@plt+0x6e094> │ │ │ │ + ldr r3, [pc, #120] @ 7c258 <__cxa_atexit@plt+0x6e0a4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-8]! │ │ │ │ - str r9, [r7, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 7d2f4 <__cxa_atexit@plt+0x6f140> │ │ │ │ - ldr r3, [pc, #76] @ 7d320 <__cxa_atexit@plt+0x6f16c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr r2, [r8, #7] │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ + str r8, [r7, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 7c22c <__cxa_atexit@plt+0x6e078> │ │ │ │ + ldr r7, [pc, #96] @ 7c25c <__cxa_atexit@plt+0x6e0a8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [r9, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-12]! │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + stmib r3, {r2, r9} │ │ │ │ tst r7, #3 │ │ │ │ - beq 7d304 <__cxa_atexit@plt+0x6f150> │ │ │ │ - b 7d374 <__cxa_atexit@plt+0x6f1c0> │ │ │ │ - ldr r0, [r8] │ │ │ │ + beq 7c23c <__cxa_atexit@plt+0x6e088> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + cmp r2, r3 │ │ │ │ + movge r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 7d324 <__cxa_atexit@plt+0x6f170> │ │ │ │ + ldr r7, [pc, #16] @ 7c260 <__cxa_atexit@plt+0x6e0ac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - rsbseq lr, fp, #28, 28 @ 0x1c0 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + rsbseq pc, fp, #68, 24 @ 0x4400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r3, [r3, #11] │ │ │ │ - ldr r1, [pc, #32] @ 7d368 <__cxa_atexit@plt+0x6f1b4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7d360 <__cxa_atexit@plt+0x6f1ac> │ │ │ │ - b 7d374 <__cxa_atexit@plt+0x6f1c0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #116] @ 7d3f0 <__cxa_atexit@plt+0x6f23c> │ │ │ │ + ldr r2, [pc, #76] @ 7c2c4 <__cxa_atexit@plt+0x6e110> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r2, [r5] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 7d3d8 <__cxa_atexit@plt+0x6f224> │ │ │ │ - ldr r7, [r3, #3] │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [r3, #11] │ │ │ │ - ldr r0, [pc, #76] @ 7d3f4 <__cxa_atexit@plt+0x6f240> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2} │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r1, r3} │ │ │ │ mov r3, r5 │ │ │ │ - str r0, [r3, #-8]! │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 7d3e4 <__cxa_atexit@plt+0x6f230> │ │ │ │ - ldr sl, [r5, #4]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r7, [r5] │ │ │ │ - b 7d130 <__cxa_atexit@plt+0x6ef7c> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + beq 7c2ac <__cxa_atexit@plt+0x6e0f8> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r5] │ │ │ │ + cmp r2, r3 │ │ │ │ + bge 7c2b8 <__cxa_atexit@plt+0x6e104> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r3, [r3, #11] │ │ │ │ - ldr r1, [pc, #84] @ 7d46c <__cxa_atexit@plt+0x6f2b8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7d460 <__cxa_atexit@plt+0x6f2ac> │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr sl, [r7, #4]! │ │ │ │ - str r1, [r7] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - mov r5, r7 │ │ │ │ - b 7d130 <__cxa_atexit@plt+0x6ef7c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, r5, lsl #4 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #12]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - stmib r5, {r2, r3} │ │ │ │ - b 7d130 <__cxa_atexit@plt+0x6ef7c> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + cmp r2, r3 │ │ │ │ + ldrge r7, [r5, #8] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7d4e0 <__cxa_atexit@plt+0x6f32c> │ │ │ │ - ldr r7, [pc, #52] @ 7d4f0 <__cxa_atexit@plt+0x6f33c> │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7c37c <__cxa_atexit@plt+0x6e1c8> │ │ │ │ + ldr r7, [pc, #132] @ 7c38c <__cxa_atexit@plt+0x6e1d8> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ + stmdb r5, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 7d4d4 <__cxa_atexit@plt+0x6f320> │ │ │ │ - mov r7, r8 │ │ │ │ - b 7d500 <__cxa_atexit@plt+0x6f34c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 7d4f4 <__cxa_atexit@plt+0x6f340> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq lr, fp, #76, 24 @ 0x4c00 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr r0, [pc, #156] @ 7d5b0 <__cxa_atexit@plt+0x6f3fc> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - stm r5, {r1, r2} │ │ │ │ - mov r7, r5 │ │ │ │ - str r0, [r7, #-8]! │ │ │ │ - tst r3, #3 │ │ │ │ - beq 7d584 <__cxa_atexit@plt+0x6f3d0> │ │ │ │ - ldr r2, [pc, #124] @ 7d5b4 <__cxa_atexit@plt+0x6f400> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r3, #3] │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - ldr r0, [r3, #11] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-16]! │ │ │ │ - ldr r2, [r3, #20] │ │ │ │ - stmib r3, {r0, r1} │ │ │ │ - str r7, [r3, #20] │ │ │ │ - tst r2, #3 │ │ │ │ - beq 7d594 <__cxa_atexit@plt+0x6f3e0> │ │ │ │ - ldr r1, [pc, #80] @ 7d5b8 <__cxa_atexit@plt+0x6f404> │ │ │ │ + beq 7c350 <__cxa_atexit@plt+0x6e19c> │ │ │ │ + ldr r1, [pc, #116] @ 7c390 <__cxa_atexit@plt+0x6e1dc> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [r2, #3] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r2, [r5, #4] │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ tst r7, #3 │ │ │ │ - beq 7d5a4 <__cxa_atexit@plt+0x6f3f0> │ │ │ │ - mov r5, r3 │ │ │ │ - b 7d66c <__cxa_atexit@plt+0x6f4b8> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ + beq 7c360 <__cxa_atexit@plt+0x6e1ac> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + cmp r2, r7 │ │ │ │ + bne 7c36c <__cxa_atexit@plt+0x6e1b8> │ │ │ │ + ldr r7, [pc, #76] @ 7c394 <__cxa_atexit@plt+0x6e1e0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r0, [pc, #72] @ 7d624 <__cxa_atexit@plt+0x6f470> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - str r5, [r3, #12] │ │ │ │ - stmda r3, {r1, r2} │ │ │ │ - mov r5, r3 │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7d61c <__cxa_atexit@plt+0x6f468> │ │ │ │ - ldr r2, [pc, #40] @ 7d628 <__cxa_atexit@plt+0x6f474> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - str r2, [r3, #-8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7d61c <__cxa_atexit@plt+0x6f468> │ │ │ │ - b 7d66c <__cxa_atexit@plt+0x6f4b8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #40] @ 7c39c <__cxa_atexit@plt+0x6e1e8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 7d660 <__cxa_atexit@plt+0x6f4ac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7d658 <__cxa_atexit@plt+0x6f4a4> │ │ │ │ - b 7d66c <__cxa_atexit@plt+0x6f4b8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #20] @ 7c398 <__cxa_atexit@plt+0x6e1e4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r5, lsl #4 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + addseq lr, r7, #8, 6 @ 0x20000000 │ │ │ │ + rsbseq pc, fp, #20, 22 @ 0x5000 │ │ │ │ + addseq lr, r7, #92, 4 @ 0xc0000005 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #76] @ 7c3fc <__cxa_atexit@plt+0x6e248> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 7c3e4 <__cxa_atexit@plt+0x6e230> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ cmp r3, r7 │ │ │ │ - bne 7d6b8 <__cxa_atexit@plt+0x6f504> │ │ │ │ - ldr r3, [pc, #80] @ 7d6d4 <__cxa_atexit@plt+0x6f520> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7d6cc <__cxa_atexit@plt+0x6f518> │ │ │ │ - ldr r3, [pc, #60] @ 7d6d8 <__cxa_atexit@plt+0x6f524> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7d6cc <__cxa_atexit@plt+0x6f518> │ │ │ │ - b 7d720 <__cxa_atexit@plt+0x6f56c> │ │ │ │ - ldr r7, [pc, #28] @ 7d6dc <__cxa_atexit@plt+0x6f528> │ │ │ │ + bne 7c3ec <__cxa_atexit@plt+0x6e238> │ │ │ │ + ldr r7, [pc, #36] @ 7c400 <__cxa_atexit@plt+0x6e24c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - addseq ip, r7, #240, 28 @ 0xf00 │ │ │ │ - andeq r0, r0, r5, lsl #6 │ │ │ │ + ldr r7, [pc, #16] @ 7c404 <__cxa_atexit@plt+0x6e250> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + addseq lr, r7, #116, 4 @ 0x40000007 │ │ │ │ + addseq lr, r7, #220, 2 @ 0x37 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 7d714 <__cxa_atexit@plt+0x6f560> │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldr r3, [pc, #36] @ 7c43c <__cxa_atexit@plt+0x6e288> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7d70c <__cxa_atexit@plt+0x6f558> │ │ │ │ - b 7d720 <__cxa_atexit@plt+0x6f56c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r7, [pc, #20] @ 7c440 <__cxa_atexit@plt+0x6e28c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + cmp r1, r2 │ │ │ │ + addeq r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r5, asr #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 7d78c <__cxa_atexit@plt+0x6f5d8> │ │ │ │ - ldr r3, [pc, #140] @ 7d7c4 <__cxa_atexit@plt+0x6f610> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7d7a0 <__cxa_atexit@plt+0x6f5ec> │ │ │ │ - ldr r1, [pc, #120] @ 7d7c8 <__cxa_atexit@plt+0x6f614> │ │ │ │ + addseq lr, r7, #56, 4 @ 0x80000003 │ │ │ │ + addseq lr, r7, #164, 2 @ 0x29 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7c4d8 <__cxa_atexit@plt+0x6e324> │ │ │ │ + ldr r7, [pc, #132] @ 7c4e8 <__cxa_atexit@plt+0x6e334> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 7c4ac <__cxa_atexit@plt+0x6e2f8> │ │ │ │ + ldr r1, [pc, #116] @ 7c4ec <__cxa_atexit@plt+0x6e338> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #16]! │ │ │ │ - ldr r7, [r3, #-12] │ │ │ │ - str r2, [r3, #4] │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ tst r7, #3 │ │ │ │ - beq 7d7a8 <__cxa_atexit@plt+0x6f5f4> │ │ │ │ + beq 7c4bc <__cxa_atexit@plt+0x6e308> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ + ldr r0, [r5] │ │ │ │ cmp r2, r7 │ │ │ │ - bne 7d7b4 <__cxa_atexit@plt+0x6f600> │ │ │ │ - ldr r7, [pc, #72] @ 7d7cc <__cxa_atexit@plt+0x6f618> │ │ │ │ + bne 7c4c8 <__cxa_atexit@plt+0x6e314> │ │ │ │ + ldr r7, [pc, #76] @ 7c4f0 <__cxa_atexit@plt+0x6e33c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 7d7d0 <__cxa_atexit@plt+0x6f61c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 7d7d4 <__cxa_atexit@plt+0x6f620> │ │ │ │ + ldr r7, [pc, #40] @ 7c4f8 <__cxa_atexit@plt+0x6e344> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - addseq ip, r7, #172, 28 @ 0xac0 │ │ │ │ - addseq ip, r7, #28, 28 @ 0x1c0 │ │ │ │ - addseq ip, r7, #244, 26 @ 0x3d00 │ │ │ │ - andeq r0, r0, r5, asr #7 │ │ │ │ + ldr r7, [pc, #20] @ 7c4f4 <__cxa_atexit@plt+0x6e340> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + addseq lr, r7, #172, 2 @ 0x2b │ │ │ │ + rsbseq pc, fp, #244, 18 @ 0x3d0000 │ │ │ │ + addseq lr, r7, #0, 2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #92] @ 7d844 <__cxa_atexit@plt+0x6f690> │ │ │ │ + ldr r2, [pc, #76] @ 7c558 <__cxa_atexit@plt+0x6e3a4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #16]! │ │ │ │ - ldr r7, [r3, #-12] │ │ │ │ - str r1, [r3, #4] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 7d828 <__cxa_atexit@plt+0x6f674> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ + beq 7c540 <__cxa_atexit@plt+0x6e38c> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ cmp r3, r7 │ │ │ │ - bne 7d834 <__cxa_atexit@plt+0x6f680> │ │ │ │ - ldr r7, [pc, #40] @ 7d848 <__cxa_atexit@plt+0x6f694> │ │ │ │ + bne 7c548 <__cxa_atexit@plt+0x6e394> │ │ │ │ + ldr r7, [pc, #36] @ 7c55c <__cxa_atexit@plt+0x6e3a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 7d84c <__cxa_atexit@plt+0x6f698> │ │ │ │ + ldr r7, [pc, #16] @ 7c560 <__cxa_atexit@plt+0x6e3ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - addseq ip, r7, #16, 28 @ 0x100 │ │ │ │ - addseq ip, r7, #116, 26 @ 0x1d00 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + addseq lr, r7, #24, 2 │ │ │ │ + addseq lr, r7, #128 @ 0x80 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 7d884 <__cxa_atexit@plt+0x6f6d0> │ │ │ │ + ldr r3, [pc, #36] @ 7c598 <__cxa_atexit@plt+0x6e3e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ - ldr r7, [pc, #20] @ 7d888 <__cxa_atexit@plt+0x6f6d4> │ │ │ │ + ldr r7, [pc, #20] @ 7c59c <__cxa_atexit@plt+0x6e3e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ cmp r1, r2 │ │ │ │ addeq r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ - addseq ip, r7, #208, 26 @ 0x3400 │ │ │ │ - addseq ip, r7, #60, 26 @ 0xf00 │ │ │ │ + addseq lr, r7, #220 @ 0xdc │ │ │ │ + addseq lr, r7, #72 @ 0x48 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #32 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7d8d0 <__cxa_atexit@plt+0x6f71c> │ │ │ │ - ldr r7, [pc, #52] @ 7d8e0 <__cxa_atexit@plt+0x6f72c> │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7c634 <__cxa_atexit@plt+0x6e480> │ │ │ │ + ldr r7, [pc, #132] @ 7c644 <__cxa_atexit@plt+0x6e490> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ + stmdb r5, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 7d8c4 <__cxa_atexit@plt+0x6f710> │ │ │ │ - mov r7, r8 │ │ │ │ - b 7d8f0 <__cxa_atexit@plt+0x6f73c> │ │ │ │ + beq 7c608 <__cxa_atexit@plt+0x6e454> │ │ │ │ + ldr r1, [pc, #116] @ 7c648 <__cxa_atexit@plt+0x6e494> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 7c618 <__cxa_atexit@plt+0x6e464> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + cmp r2, r7 │ │ │ │ + bne 7c624 <__cxa_atexit@plt+0x6e470> │ │ │ │ + ldr r7, [pc, #76] @ 7c64c <__cxa_atexit@plt+0x6e498> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 7d8e4 <__cxa_atexit@plt+0x6f730> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 7c654 <__cxa_atexit@plt+0x6e4a0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 7c650 <__cxa_atexit@plt+0x6e49c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq lr, fp, #112, 16 @ 0x700000 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + addseq lr, r7, #80 @ 0x50 │ │ │ │ + rsbseq pc, fp, #212, 16 @ 0xd40000 │ │ │ │ + addseq sp, r7, #164, 30 @ 0x290 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ - ldr lr, [pc, #160] @ 7d9a8 <__cxa_atexit@plt+0x6f7f4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - stm r5, {r1, r2} │ │ │ │ - mov r7, r5 │ │ │ │ - str lr, [r7, #-12]! │ │ │ │ - tst r3, #3 │ │ │ │ - beq 7d97c <__cxa_atexit@plt+0x6f7c8> │ │ │ │ - ldr r2, [pc, #128] @ 7d9ac <__cxa_atexit@plt+0x6f7f8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r3, #3] │ │ │ │ - ldr lr, [r3, #7] │ │ │ │ - ldr r0, [r3, #11] │ │ │ │ - ldr r1, [r3, #15] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r2, [r3, #28] │ │ │ │ - stmib r3, {r0, r1, lr} │ │ │ │ - str r7, [r3, #28] │ │ │ │ - ands r1, r2, #3 │ │ │ │ - beq 7d98c <__cxa_atexit@plt+0x6f7d8> │ │ │ │ - ldr r2, [pc, #80] @ 7d9b0 <__cxa_atexit@plt+0x6f7fc> │ │ │ │ + ldr r2, [pc, #76] @ 7c6b4 <__cxa_atexit@plt+0x6e500> │ │ │ │ add r2, pc, r2 │ │ │ │ - sub r1, r1, #1 │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 7d99c <__cxa_atexit@plt+0x6f7e8> │ │ │ │ - mov r5, r3 │ │ │ │ - b 7da74 <__cxa_atexit@plt+0x6f8c0> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + beq 7c69c <__cxa_atexit@plt+0x6e4e8> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + cmp r3, r7 │ │ │ │ + bne 7c6a4 <__cxa_atexit@plt+0x6e4f0> │ │ │ │ + ldr r7, [pc, #36] @ 7c6b8 <__cxa_atexit@plt+0x6e504> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andeq r0, r0, r0, lsl r1 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r0, [r7, #15] │ │ │ │ - ldr lr, [pc, #76] @ 7da24 <__cxa_atexit@plt+0x6f870> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r3, #16] │ │ │ │ - str r5, [r3, #16] │ │ │ │ - str r1, [r3, #-8] │ │ │ │ - stmda r3, {r0, r2} │ │ │ │ - mov r5, r3 │ │ │ │ - str lr, [r5, #-12]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 7da1c <__cxa_atexit@plt+0x6f868> │ │ │ │ - ldr r1, [pc, #40] @ 7da28 <__cxa_atexit@plt+0x6f874> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r3, #16] │ │ │ │ - str r1, [r3, #-12] │ │ │ │ - sub r2, r2, #1 │ │ │ │ - str r2, [r3, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7da1c <__cxa_atexit@plt+0x6f868> │ │ │ │ - b 7da74 <__cxa_atexit@plt+0x6f8c0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #16] @ 7c6bc <__cxa_atexit@plt+0x6e508> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + addseq sp, r7, #188, 30 @ 0x2f0 │ │ │ │ + addseq sp, r7, #36, 30 @ 0x90 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #40] @ 7da68 <__cxa_atexit@plt+0x6f8b4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - str r2, [r5] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r5, #28] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7da60 <__cxa_atexit@plt+0x6f8ac> │ │ │ │ - b 7da74 <__cxa_atexit@plt+0x6f8c0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r3, [pc, #36] @ 7c6f4 <__cxa_atexit@plt+0x6e540> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r7, [pc, #20] @ 7c6f8 <__cxa_atexit@plt+0x6e544> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + cmp r1, r2 │ │ │ │ + addeq r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r7, lsl #16 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 7dac4 <__cxa_atexit@plt+0x6f910> │ │ │ │ - ldr r3, [pc, #80] @ 7dae0 <__cxa_atexit@plt+0x6f92c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 7dad8 <__cxa_atexit@plt+0x6f924> │ │ │ │ - ldr r2, [pc, #60] @ 7dae4 <__cxa_atexit@plt+0x6f930> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r2, [r5] │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r5, #28] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7dad8 <__cxa_atexit@plt+0x6f924> │ │ │ │ - b 7db34 <__cxa_atexit@plt+0x6f980> │ │ │ │ - ldr r7, [pc, #28] @ 7dae8 <__cxa_atexit@plt+0x6f934> │ │ │ │ + addseq sp, r7, #128, 30 @ 0x200 │ │ │ │ + addseq sp, r7, #236, 28 @ 0xec0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7c7a0 <__cxa_atexit@plt+0x6e5ec> │ │ │ │ + ldr r7, [pc, #180] @ 7c7d0 <__cxa_atexit@plt+0x6e61c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r9} │ │ │ │ + ands r2, r8, #3 │ │ │ │ + beq 7c774 <__cxa_atexit@plt+0x6e5c0> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 7c7b0 <__cxa_atexit@plt+0x6e5fc> │ │ │ │ + sub r2, r2, #1 │ │ │ │ + ldr r1, [pc, #148] @ 7c7d4 <__cxa_atexit@plt+0x6e620> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq 7c784 <__cxa_atexit@plt+0x6e5d0> │ │ │ │ + cmp r1, #3 │ │ │ │ + beq 7c7c0 <__cxa_atexit@plt+0x6e60c> │ │ │ │ + sub r7, r1, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + cmp r2, r7 │ │ │ │ + bne 7c790 <__cxa_atexit@plt+0x6e5dc> │ │ │ │ + ldr r7, [pc, #108] @ 7c7d8 <__cxa_atexit@plt+0x6e624> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - addseq ip, r7, #100, 22 @ 0x19000 │ │ │ │ - andeq r0, r0, r7, lsl #24 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #40] @ 7db28 <__cxa_atexit@plt+0x6f974> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r2, [r5] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r5, #28] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7db20 <__cxa_atexit@plt+0x6f96c> │ │ │ │ - b 7db34 <__cxa_atexit@plt+0x6f980> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r7, lsl #25 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 7db84 <__cxa_atexit@plt+0x6f9d0> │ │ │ │ - ldr r3, [pc, #80] @ 7dba0 <__cxa_atexit@plt+0x6f9ec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 7db98 <__cxa_atexit@plt+0x6f9e4> │ │ │ │ - ldr r2, [pc, #60] @ 7dba4 <__cxa_atexit@plt+0x6f9f0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r5, #24] │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7db98 <__cxa_atexit@plt+0x6f9e4> │ │ │ │ - b 7dbf4 <__cxa_atexit@plt+0x6fa40> │ │ │ │ - ldr r7, [pc, #28] @ 7dba8 <__cxa_atexit@plt+0x6f9f4> │ │ │ │ + ldr r7, [pc, #72] @ 7c7e0 <__cxa_atexit@plt+0x6e62c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ + add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #52] @ 7c7dc <__cxa_atexit@plt+0x6e628> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - addseq ip, r7, #164, 20 @ 0xa4000 │ │ │ │ - andeq r0, r0, r7, lsl #27 │ │ │ │ + bic r2, r8, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + b 7c738 <__cxa_atexit@plt+0x6e584> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b 7c758 <__cxa_atexit@plt+0x6e5a4> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + andeq r0, r0, r8, asr #2 │ │ │ │ + addseq sp, r7, #228, 28 @ 0xe40 │ │ │ │ + rsbseq pc, fp, #76, 16 @ 0x4c0000 │ │ │ │ + addseq sp, r7, #56, 28 @ 0x380 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #40] @ 7dbe8 <__cxa_atexit@plt+0x6fa34> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 7c858 <__cxa_atexit@plt+0x6e6a4> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #108] @ 7c878 <__cxa_atexit@plt+0x6e6c4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r5, #24] │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7dbe0 <__cxa_atexit@plt+0x6fa2c> │ │ │ │ - b 7dbf4 <__cxa_atexit@plt+0x6fa40> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r6, asr #13 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 7dc60 <__cxa_atexit@plt+0x6faac> │ │ │ │ - ldr r3, [pc, #120] @ 7dc88 <__cxa_atexit@plt+0x6fad4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 7dc74 <__cxa_atexit@plt+0x6fac0> │ │ │ │ - ldr r7, [pc, #100] @ 7dc8c <__cxa_atexit@plt+0x6fad8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #20]! │ │ │ │ - ldr r7, [r3, #-16] │ │ │ │ - sub r1, r2, #1 │ │ │ │ - str r1, [r3, #4] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 7dc7c <__cxa_atexit@plt+0x6fac8> │ │ │ │ - ldr r7, [pc, #68] @ 7dc90 <__cxa_atexit@plt+0x6fadc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - cmp r2, r1 │ │ │ │ - addeq r7, r7, #4 │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldr r7, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 7dc94 <__cxa_atexit@plt+0x6fae0> │ │ │ │ + beq 7c840 <__cxa_atexit@plt+0x6e68c> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 7c868 <__cxa_atexit@plt+0x6e6b4> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + cmp r3, r7 │ │ │ │ + bne 7c848 <__cxa_atexit@plt+0x6e694> │ │ │ │ + ldr r7, [pc, #68] @ 7c87c <__cxa_atexit@plt+0x6e6c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [pc, #48] @ 7c880 <__cxa_atexit@plt+0x6e6cc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - addseq ip, r7, #236, 18 @ 0x3b0000 │ │ │ │ - addseq ip, r7, #200, 18 @ 0x320000 │ │ │ │ - andeq r0, r0, r6, asr #15 │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b 7c804 <__cxa_atexit@plt+0x6e650> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b 7c824 <__cxa_atexit@plt+0x6e670> │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + addseq sp, r7, #24, 28 @ 0x180 │ │ │ │ + addseq sp, r7, #128, 26 @ 0x2000 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #80] @ 7dcf8 <__cxa_atexit@plt+0x6fb44> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #20]! │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ - ldr r7, [r3, #-16] │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 7c8c4 <__cxa_atexit@plt+0x6e710> │ │ │ │ sub r2, r2, #1 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 7dcec <__cxa_atexit@plt+0x6fb38> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldr r7, [pc, #40] @ 7dcfc <__cxa_atexit@plt+0x6fb48> │ │ │ │ + ldr r1, [pc, #44] @ 7c8d4 <__cxa_atexit@plt+0x6e720> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [pc, #40] @ 7c8d8 <__cxa_atexit@plt+0x6e724> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - sub r2, r2, #1 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ cmp r3, r2 │ │ │ │ - addeq r7, r7, #4 │ │ │ │ - ldr r7, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + addeq r7, r1, #1 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - addseq ip, r7, #100, 18 @ 0x190000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 7dd30 <__cxa_atexit@plt+0x6fb7c> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r2, [r7, #-2] │ │ │ │ + b 7c8a0 <__cxa_atexit@plt+0x6e6ec> │ │ │ │ + addseq sp, r7, #168, 26 @ 0x2a00 │ │ │ │ + addseq sp, r7, #32, 26 @ 0x800 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7c970 <__cxa_atexit@plt+0x6e7bc> │ │ │ │ + ldr r7, [pc, #164] @ 7c9a0 <__cxa_atexit@plt+0x6e7ec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r9} │ │ │ │ + ands r2, r8, #3 │ │ │ │ + beq 7c954 <__cxa_atexit@plt+0x6e7a0> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 7c980 <__cxa_atexit@plt+0x6e7cc> │ │ │ │ + sub r2, r2, #1 │ │ │ │ + ldr r1, [pc, #132] @ 7c9a4 <__cxa_atexit@plt+0x6e7f0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq 7c964 <__cxa_atexit@plt+0x6e7b0> │ │ │ │ + cmp r1, #3 │ │ │ │ + beq 7c990 <__cxa_atexit@plt+0x6e7dc> │ │ │ │ + sub r7, r1, #1 │ │ │ │ + ldr r3, [pc, #104] @ 7c9a8 <__cxa_atexit@plt+0x6e7f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ cmp r2, r7 │ │ │ │ addeq r3, r3, #4 │ │ │ │ + ldr r0, [r5] │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ - addseq ip, r7, #40, 18 @ 0xa0000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #32 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7dd78 <__cxa_atexit@plt+0x6fbc4> │ │ │ │ - ldr r7, [pc, #52] @ 7dd88 <__cxa_atexit@plt+0x6fbd4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 7dd6c <__cxa_atexit@plt+0x6fbb8> │ │ │ │ - mov r7, r8 │ │ │ │ - b 7dd98 <__cxa_atexit@plt+0x6fbe4> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 7dd8c <__cxa_atexit@plt+0x6fbd8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq lr, fp, #204, 6 @ 0x30000003 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ - ldr lr, [pc, #160] @ 7de50 <__cxa_atexit@plt+0x6fc9c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - stm r5, {r1, r2} │ │ │ │ - mov r7, r5 │ │ │ │ - str lr, [r7, #-12]! │ │ │ │ - tst r3, #3 │ │ │ │ - beq 7de24 <__cxa_atexit@plt+0x6fc70> │ │ │ │ - ldr r2, [pc, #128] @ 7de54 <__cxa_atexit@plt+0x6fca0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r3, #3] │ │ │ │ - ldr lr, [r3, #7] │ │ │ │ - ldr r0, [r3, #11] │ │ │ │ - ldr r1, [r3, #15] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r2, [r3, #28] │ │ │ │ - stmib r3, {r0, r1, lr} │ │ │ │ - str r7, [r3, #28] │ │ │ │ - ands r1, r2, #3 │ │ │ │ - beq 7de34 <__cxa_atexit@plt+0x6fc80> │ │ │ │ - ldr r2, [pc, #80] @ 7de58 <__cxa_atexit@plt+0x6fca4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - sub r1, r1, #1 │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7de44 <__cxa_atexit@plt+0x6fc90> │ │ │ │ - mov r5, r3 │ │ │ │ - b 7df1c <__cxa_atexit@plt+0x6fd68> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andeq r0, r0, r0, lsl r1 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r0, [r7, #15] │ │ │ │ - ldr lr, [pc, #76] @ 7decc <__cxa_atexit@plt+0x6fd18> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r3, #16] │ │ │ │ - str r5, [r3, #16] │ │ │ │ - str r1, [r3, #-8] │ │ │ │ - stmda r3, {r0, r2} │ │ │ │ - mov r5, r3 │ │ │ │ - str lr, [r5, #-12]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 7dec4 <__cxa_atexit@plt+0x6fd10> │ │ │ │ - ldr r1, [pc, #40] @ 7ded0 <__cxa_atexit@plt+0x6fd1c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r3, #16] │ │ │ │ - str r1, [r3, #-12] │ │ │ │ - sub r2, r2, #1 │ │ │ │ - str r2, [r3, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7dec4 <__cxa_atexit@plt+0x6fd10> │ │ │ │ - b 7df1c <__cxa_atexit@plt+0x6fd68> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #52] @ 7c9ac <__cxa_atexit@plt+0x6e7f8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ + bic r2, r8, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + b 7c918 <__cxa_atexit@plt+0x6e764> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b 7c938 <__cxa_atexit@plt+0x6e784> │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + addseq sp, r7, #24, 26 @ 0x600 │ │ │ │ + rsbseq pc, fp, #128, 12 @ 0x8000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #40] @ 7df10 <__cxa_atexit@plt+0x6fd5c> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 7ca14 <__cxa_atexit@plt+0x6e860> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #92] @ 7ca34 <__cxa_atexit@plt+0x6e880> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - str r2, [r5] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r5, #28] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7df08 <__cxa_atexit@plt+0x6fd54> │ │ │ │ - b 7df1c <__cxa_atexit@plt+0x6fd68> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r7, lsl #16 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 7ca0c <__cxa_atexit@plt+0x6e858> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 7ca24 <__cxa_atexit@plt+0x6e870> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + ldr r2, [pc, #64] @ 7ca38 <__cxa_atexit@plt+0x6e884> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ cmp r3, r7 │ │ │ │ - bne 7df6c <__cxa_atexit@plt+0x6fdb8> │ │ │ │ - ldr r3, [pc, #80] @ 7df88 <__cxa_atexit@plt+0x6fdd4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 7df80 <__cxa_atexit@plt+0x6fdcc> │ │ │ │ - ldr r2, [pc, #60] @ 7df8c <__cxa_atexit@plt+0x6fdd8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r2, [r5] │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r5, #28] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7df80 <__cxa_atexit@plt+0x6fdcc> │ │ │ │ - b 7dfdc <__cxa_atexit@plt+0x6fe28> │ │ │ │ - ldr r7, [pc, #28] @ 7df90 <__cxa_atexit@plt+0x6fddc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + addeq r2, r2, #4 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - addseq ip, r7, #60, 12 @ 0x3c00000 │ │ │ │ - andeq r0, r0, r7, lsl #24 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #40] @ 7dfd0 <__cxa_atexit@plt+0x6fe1c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r2, [r5] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r5, #28] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7dfc8 <__cxa_atexit@plt+0x6fe14> │ │ │ │ - b 7dfdc <__cxa_atexit@plt+0x6fe28> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r7, lsl #25 │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b 7c9d0 <__cxa_atexit@plt+0x6e81c> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b 7c9f0 <__cxa_atexit@plt+0x6e83c> │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + addseq sp, r7, #96, 24 @ 0x6000 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 7ca74 <__cxa_atexit@plt+0x6e8c0> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + ldr r2, [pc, #36] @ 7ca84 <__cxa_atexit@plt+0x6e8d0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ cmp r3, r7 │ │ │ │ - bne 7e02c <__cxa_atexit@plt+0x6fe78> │ │ │ │ - ldr r3, [pc, #80] @ 7e048 <__cxa_atexit@plt+0x6fe94> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 7e040 <__cxa_atexit@plt+0x6fe8c> │ │ │ │ - ldr r2, [pc, #60] @ 7e04c <__cxa_atexit@plt+0x6fe98> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r5, #24] │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7e040 <__cxa_atexit@plt+0x6fe8c> │ │ │ │ - b 7e09c <__cxa_atexit@plt+0x6fee8> │ │ │ │ - ldr r7, [pc, #28] @ 7e050 <__cxa_atexit@plt+0x6fe9c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - addseq ip, r7, #124, 10 @ 0x1f000000 │ │ │ │ - andeq r0, r0, r7, lsl #27 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #40] @ 7e090 <__cxa_atexit@plt+0x6fedc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r5, #24] │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7e088 <__cxa_atexit@plt+0x6fed4> │ │ │ │ - b 7e09c <__cxa_atexit@plt+0x6fee8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + addeq r2, r2, #4 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r6, asr #13 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 7e108 <__cxa_atexit@plt+0x6ff54> │ │ │ │ - ldr r3, [pc, #136] @ 7e140 <__cxa_atexit@plt+0x6ff8c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 7e11c <__cxa_atexit@plt+0x6ff68> │ │ │ │ - ldr r7, [pc, #116] @ 7e144 <__cxa_atexit@plt+0x6ff90> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b 7ca58 <__cxa_atexit@plt+0x6e8a4> │ │ │ │ + addseq sp, r7, #248, 22 @ 0x3e000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7cb1c <__cxa_atexit@plt+0x6e968> │ │ │ │ + ldr r7, [pc, #132] @ 7cb2c <__cxa_atexit@plt+0x6e978> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #20]! │ │ │ │ - ldr r7, [r3, #-16] │ │ │ │ - sub r1, r2, #1 │ │ │ │ - str r1, [r3, #4] │ │ │ │ + stmdb r5, {r7, r9} │ │ │ │ + ands r2, r8, #3 │ │ │ │ + beq 7caf0 <__cxa_atexit@plt+0x6e93c> │ │ │ │ + ldr r1, [pc, #116] @ 7cb30 <__cxa_atexit@plt+0x6e97c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + sub r0, r2, #1 │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ ands r1, r7, #3 │ │ │ │ - beq 7e124 <__cxa_atexit@plt+0x6ff70> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ + beq 7cb00 <__cxa_atexit@plt+0x6e94c> │ │ │ │ + ldr r0, [r5] │ │ │ │ cmp r2, r1 │ │ │ │ - bne 7e130 <__cxa_atexit@plt+0x6ff7c> │ │ │ │ - ldr r7, [pc, #72] @ 7e148 <__cxa_atexit@plt+0x6ff94> │ │ │ │ + bne 7cb0c <__cxa_atexit@plt+0x6e958> │ │ │ │ + ldr r7, [pc, #76] @ 7cb34 <__cxa_atexit@plt+0x6e980> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 7e14c <__cxa_atexit@plt+0x6ff98> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 7e150 <__cxa_atexit@plt+0x6ff9c> │ │ │ │ + ldr r7, [pc, #40] @ 7cb3c <__cxa_atexit@plt+0x6e988> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - addseq ip, r7, #48, 10 @ 0xc000000 │ │ │ │ - addseq ip, r7, #160, 8 @ 0xa0000000 │ │ │ │ - addseq ip, r7, #120, 8 @ 0x78000000 │ │ │ │ - andeq r0, r0, r6, asr #15 │ │ │ │ + ldr r7, [pc, #20] @ 7cb38 <__cxa_atexit@plt+0x6e984> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + addseq sp, r7, #104, 22 @ 0x1a000 │ │ │ │ + rsbseq pc, fp, #16, 10 @ 0x4000000 │ │ │ │ + addseq sp, r7, #188, 20 @ 0xbc000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #96] @ 7e1c4 <__cxa_atexit@plt+0x70010> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #80] @ 7cba4 <__cxa_atexit@plt+0x6e9f0> │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #20]! │ │ │ │ - and r2, r7, #3 │ │ │ │ - ldr r7, [r3, #-16] │ │ │ │ - sub r2, r2, #1 │ │ │ │ - str r2, [r3, #4] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r3, r3, #3 │ │ │ │ + sub r1, r3, #1 │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 7e1a8 <__cxa_atexit@plt+0x6fff4> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - sub r3, r2, #1 │ │ │ │ - cmp r7, r3 │ │ │ │ - bne 7e1b4 <__cxa_atexit@plt+0x70000> │ │ │ │ - ldr r7, [pc, #40] @ 7e1c8 <__cxa_atexit@plt+0x70014> │ │ │ │ + beq 7cb8c <__cxa_atexit@plt+0x6e9d8> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + cmp r3, r2 │ │ │ │ + bne 7cb94 <__cxa_atexit@plt+0x6e9e0> │ │ │ │ + ldr r7, [pc, #36] @ 7cba8 <__cxa_atexit@plt+0x6e9f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 7e1cc <__cxa_atexit@plt+0x70018> │ │ │ │ + ldr r7, [pc, #16] @ 7cbac <__cxa_atexit@plt+0x6e9f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - addseq ip, r7, #144, 8 @ 0x90000000 │ │ │ │ - addseq ip, r7, #244, 6 @ 0xd0000003 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + addseq sp, r7, #204, 20 @ 0xcc000 │ │ │ │ + addseq sp, r7, #52, 20 @ 0x34000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #44] @ 7e20c <__cxa_atexit@plt+0x70058> │ │ │ │ + ldr r2, [pc, #44] @ 7cbec <__cxa_atexit@plt+0x6ea38> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #40] @ 7e210 <__cxa_atexit@plt+0x7005c> │ │ │ │ + ldr r3, [pc, #40] @ 7cbf0 <__cxa_atexit@plt+0x6ea3c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ cmp r1, r7 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - addseq ip, r7, #80, 8 @ 0x50000000 │ │ │ │ - addseq ip, r7, #200, 6 @ 0x20000003 │ │ │ │ - rsbseq sp, fp, #68, 30 @ 0x110 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 7e268 <__cxa_atexit@plt+0x700b4> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 7e260 <__cxa_atexit@plt+0x700ac> │ │ │ │ - ldr r8, [pc, #40] @ 7e270 <__cxa_atexit@plt+0x700bc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #36] @ 7e274 <__cxa_atexit@plt+0x700c0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r9 │ │ │ │ - b 1fe8ed4 <__cxa_atexit@plt+0x1fdad20> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - rsbeq r0, r2, #1856 @ 0x740 │ │ │ │ - addseq ip, r7, #124, 6 @ 0xf0000001 │ │ │ │ - rsbseq sp, fp, #232, 28 @ 0xe80 │ │ │ │ + addseq sp, r7, #144, 20 @ 0x90000 │ │ │ │ + addseq sp, r7, #8, 20 @ 0x8000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7e2ec <__cxa_atexit@plt+0x70138> │ │ │ │ - ldr r3, [pc, #96] @ 7e2fc <__cxa_atexit@plt+0x70148> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-12]! │ │ │ │ - stmib r7, {r8, r9} │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 7e2d4 <__cxa_atexit@plt+0x70120> │ │ │ │ - ldr r7, [pc, #72] @ 7e300 <__cxa_atexit@plt+0x7014c> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7cc78 <__cxa_atexit@plt+0x6eac4> │ │ │ │ + ldr r7, [pc, #116] @ 7cc88 <__cxa_atexit@plt+0x6ead4> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7e2e4 <__cxa_atexit@plt+0x70130> │ │ │ │ - b 7e358 <__cxa_atexit@plt+0x701a4> │ │ │ │ + stmdb r5, {r7, r9} │ │ │ │ + ands r2, r8, #3 │ │ │ │ + beq 7cc5c <__cxa_atexit@plt+0x6eaa8> │ │ │ │ + ldr r1, [pc, #100] @ 7cc8c <__cxa_atexit@plt+0x6ead8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + sub r0, r2, #1 │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq 7cc6c <__cxa_atexit@plt+0x6eab8> │ │ │ │ + ldr r7, [pc, #72] @ 7cc90 <__cxa_atexit@plt+0x6eadc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + cmp r2, r1 │ │ │ │ + addeq r7, r7, #4 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 7e304 <__cxa_atexit@plt+0x70150> │ │ │ │ + ldr r7, [pc, #20] @ 7cc94 <__cxa_atexit@plt+0x6eae0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - rsbseq sp, fp, #136, 28 @ 0x880 │ │ │ │ - rsbseq sp, fp, #92, 28 @ 0x5c0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + addseq sp, r7, #16, 20 @ 0x10000 │ │ │ │ + rsbseq pc, fp, #184, 6 @ 0xe0000002 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #40] @ 7e348 <__cxa_atexit@plt+0x70194> │ │ │ │ + ldr r2, [pc, #64] @ 7ccec <__cxa_atexit@plt+0x6eb38> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ and r3, r3, #3 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7e340 <__cxa_atexit@plt+0x7018c> │ │ │ │ - b 7e358 <__cxa_atexit@plt+0x701a4> │ │ │ │ + sub r1, r3, #1 │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 7cce4 <__cxa_atexit@plt+0x6eb30> │ │ │ │ + ldr r7, [pc, #32] @ 7ccf0 <__cxa_atexit@plt+0x6eb3c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + cmp r3, r2 │ │ │ │ + addeq r7, r7, #4 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - rsbseq sp, fp, #24, 28 @ 0x180 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + addseq sp, r7, #136, 18 @ 0x220000 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #32] @ 7cd24 <__cxa_atexit@plt+0x6eb70> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 7e3b8 <__cxa_atexit@plt+0x70204> │ │ │ │ - ldr r2, [pc, #128] @ 7e3f4 <__cxa_atexit@plt+0x70240> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #8]! │ │ │ │ - str r2, [r3] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 7e3cc <__cxa_atexit@plt+0x70218> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 7e3d8 <__cxa_atexit@plt+0x70224> │ │ │ │ - ldr r3, [pc, #96] @ 7e3f8 <__cxa_atexit@plt+0x70244> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - str r3, [r5, #4]! │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7e3ec <__cxa_atexit@plt+0x70238> │ │ │ │ - b 7e474 <__cxa_atexit@plt+0x702c0> │ │ │ │ - ldr r7, [pc, #60] @ 7e3fc <__cxa_atexit@plt+0x70248> │ │ │ │ + cmp r2, r7 │ │ │ │ + addeq r3, r3, #4 │ │ │ │ + ldr r7, [r3] │ │ │ │ + bx r0 │ │ │ │ + addseq sp, r7, #84, 18 @ 0x150000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7cdbc <__cxa_atexit@plt+0x6ec08> │ │ │ │ + ldr r7, [pc, #132] @ 7cdcc <__cxa_atexit@plt+0x6ec18> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r9} │ │ │ │ + ands r2, r8, #3 │ │ │ │ + beq 7cd90 <__cxa_atexit@plt+0x6ebdc> │ │ │ │ + ldr r1, [pc, #116] @ 7cdd0 <__cxa_atexit@plt+0x6ec1c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + sub r0, r2, #1 │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq 7cda0 <__cxa_atexit@plt+0x6ebec> │ │ │ │ + ldr r0, [r5] │ │ │ │ + cmp r2, r1 │ │ │ │ + bne 7cdac <__cxa_atexit@plt+0x6ebf8> │ │ │ │ + ldr r7, [pc, #76] @ 7cdd4 <__cxa_atexit@plt+0x6ec20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 7e400 <__cxa_atexit@plt+0x7024c> │ │ │ │ + ldr r7, [pc, #40] @ 7cddc <__cxa_atexit@plt+0x6ec28> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #20] @ 7cdd8 <__cxa_atexit@plt+0x6ec24> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - addseq ip, r7, #112, 4 │ │ │ │ - addseq ip, r7, #208, 2 @ 0x34 │ │ │ │ - rsbseq sp, fp, #96, 26 @ 0x1800 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + addseq sp, r7, #200, 16 @ 0xc80000 │ │ │ │ + rsbseq pc, fp, #216, 4 @ 0x8000000d │ │ │ │ + addseq sp, r7, #28, 16 @ 0x1c0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 7e444 <__cxa_atexit@plt+0x70290> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r1, [pc, #52] @ 7e460 <__cxa_atexit@plt+0x702ac> │ │ │ │ - add r1, pc, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #80] @ 7ce44 <__cxa_atexit@plt+0x6ec90> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7e458 <__cxa_atexit@plt+0x702a4> │ │ │ │ - b 7e474 <__cxa_atexit@plt+0x702c0> │ │ │ │ - ldr r7, [pc, #24] @ 7e464 <__cxa_atexit@plt+0x702b0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + and r3, r3, #3 │ │ │ │ + sub r1, r3, #1 │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 7ce2c <__cxa_atexit@plt+0x6ec78> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ + cmp r3, r2 │ │ │ │ + bne 7ce34 <__cxa_atexit@plt+0x6ec80> │ │ │ │ + ldr r7, [pc, #36] @ 7ce48 <__cxa_atexit@plt+0x6ec94> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - addseq ip, r7, #100, 2 │ │ │ │ - rsbseq sp, fp, #252, 24 @ 0xfc00 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 7e4d4 <__cxa_atexit@plt+0x70320> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r1, [pc, #104] @ 7e4f8 <__cxa_atexit@plt+0x70344> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7e4ec <__cxa_atexit@plt+0x70338> │ │ │ │ - ldr r2, [pc, #72] @ 7e4fc <__cxa_atexit@plt+0x70348> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7e4ec <__cxa_atexit@plt+0x70338> │ │ │ │ - mov r5, r3 │ │ │ │ - b 7e548 <__cxa_atexit@plt+0x70394> │ │ │ │ - ldr r7, [pc, #36] @ 7e500 <__cxa_atexit@plt+0x7034c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r0, [pc, #28] @ 7e504 <__cxa_atexit@plt+0x70350> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [pc, #16] @ 7ce4c <__cxa_atexit@plt+0x6ec98> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - rsbseq sp, fp, #144, 24 @ 0x9000 │ │ │ │ - rsbseq sp, fp, #132, 24 @ 0x8400 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + addseq sp, r7, #44, 16 @ 0x2c0000 │ │ │ │ + addseq sp, r7, #148, 14 @ 0x2500000 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 7e53c <__cxa_atexit@plt+0x70388> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7e534 <__cxa_atexit@plt+0x70380> │ │ │ │ - b 7e548 <__cxa_atexit@plt+0x70394> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r2, [pc, #44] @ 7ce8c <__cxa_atexit@plt+0x6ecd8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #40] @ 7ce90 <__cxa_atexit@plt+0x6ecdc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + and r7, r7, #3 │ │ │ │ + sub r7, r7, #1 │ │ │ │ + cmp r1, r7 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 7e5b0 <__cxa_atexit@plt+0x703fc> │ │ │ │ - ldr r2, [pc, #120] @ 7e5d8 <__cxa_atexit@plt+0x70424> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #8]! │ │ │ │ - str r2, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 7e5c4 <__cxa_atexit@plt+0x70410> │ │ │ │ - ldr r1, [pc, #96] @ 7e5dc <__cxa_atexit@plt+0x70428> │ │ │ │ + addseq sp, r7, #240, 14 @ 0x3c00000 │ │ │ │ + addseq sp, r7, #104, 14 @ 0x1a00000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7cf18 <__cxa_atexit@plt+0x6ed64> │ │ │ │ + ldr r7, [pc, #116] @ 7cf28 <__cxa_atexit@plt+0x6ed74> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r9} │ │ │ │ + ands r2, r8, #3 │ │ │ │ + beq 7cefc <__cxa_atexit@plt+0x6ed48> │ │ │ │ + ldr r1, [pc, #100] @ 7cf2c <__cxa_atexit@plt+0x6ed78> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ sub r0, r2, #1 │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r0, [r5, #12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ ands r1, r7, #3 │ │ │ │ - beq 7e5cc <__cxa_atexit@plt+0x70418> │ │ │ │ - ldr r7, [pc, #68] @ 7e5e0 <__cxa_atexit@plt+0x7042c> │ │ │ │ + beq 7cf0c <__cxa_atexit@plt+0x6ed58> │ │ │ │ + ldr r7, [pc, #72] @ 7cf30 <__cxa_atexit@plt+0x6ed7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ cmp r2, r1 │ │ │ │ addeq r7, r7, #4 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + ldr r0, [r5] │ │ │ │ ldr r7, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 7e5e4 <__cxa_atexit@plt+0x70430> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - addseq ip, r7, #156 @ 0x9c │ │ │ │ - addseq ip, r7, #120 @ 0x78 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ + ldr r7, [pc, #20] @ 7cf34 <__cxa_atexit@plt+0x6ed80> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + addseq sp, r7, #112, 14 @ 0x1c00000 │ │ │ │ + rsbseq pc, fp, #128, 2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #80] @ 7e648 <__cxa_atexit@plt+0x70494> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #64] @ 7cf8c <__cxa_atexit@plt+0x6edd8> │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #8]! │ │ │ │ - and r2, r7, #3 │ │ │ │ - ldr r7, [r3, #-4] │ │ │ │ - sub r2, r2, #1 │ │ │ │ - str r2, [r3, #4] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r3, r3, #3 │ │ │ │ + sub r1, r3, #1 │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 7e63c <__cxa_atexit@plt+0x70488> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [pc, #40] @ 7e64c <__cxa_atexit@plt+0x70498> │ │ │ │ + beq 7cf84 <__cxa_atexit@plt+0x6edd0> │ │ │ │ + ldr r7, [pc, #32] @ 7cf90 <__cxa_atexit@plt+0x6eddc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - sub r2, r2, #1 │ │ │ │ cmp r3, r2 │ │ │ │ addeq r7, r7, #4 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - addseq ip, r7, #20 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + addseq sp, r7, #232, 12 @ 0xe800000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 7e680 <__cxa_atexit@plt+0x704cc> │ │ │ │ + ldr r3, [pc, #32] @ 7cfc4 <__cxa_atexit@plt+0x6ee10> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ cmp r2, r7 │ │ │ │ addeq r3, r3, #4 │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ - addseq fp, r7, #216, 30 @ 0x360 │ │ │ │ - rsbseq sp, fp, #220, 20 @ 0xdc000 │ │ │ │ + addseq sp, r7, #180, 12 @ 0xb400000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7e6f8 <__cxa_atexit@plt+0x70544> │ │ │ │ - ldr r3, [pc, #96] @ 7e708 <__cxa_atexit@plt+0x70554> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-12]! │ │ │ │ - stmib r7, {r8, r9} │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 7e6e0 <__cxa_atexit@plt+0x7052c> │ │ │ │ - ldr r7, [pc, #72] @ 7e70c <__cxa_atexit@plt+0x70558> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7d06c <__cxa_atexit@plt+0x6eeb8> │ │ │ │ + ldr r7, [pc, #180] @ 7d09c <__cxa_atexit@plt+0x6eee8> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7e6f0 <__cxa_atexit@plt+0x7053c> │ │ │ │ - b 7e764 <__cxa_atexit@plt+0x705b0> │ │ │ │ + stmdb r5, {r7, r9} │ │ │ │ + ands r2, r8, #3 │ │ │ │ + beq 7d040 <__cxa_atexit@plt+0x6ee8c> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 7d07c <__cxa_atexit@plt+0x6eec8> │ │ │ │ + sub r2, r2, #1 │ │ │ │ + ldr r1, [pc, #148] @ 7d0a0 <__cxa_atexit@plt+0x6eeec> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq 7d050 <__cxa_atexit@plt+0x6ee9c> │ │ │ │ + cmp r1, #3 │ │ │ │ + beq 7d08c <__cxa_atexit@plt+0x6eed8> │ │ │ │ + sub r7, r1, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + cmp r2, r7 │ │ │ │ + bne 7d05c <__cxa_atexit@plt+0x6eea8> │ │ │ │ + ldr r7, [pc, #108] @ 7d0a4 <__cxa_atexit@plt+0x6eef0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #72] @ 7d0ac <__cxa_atexit@plt+0x6eef8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 7e710 <__cxa_atexit@plt+0x7055c> │ │ │ │ + ldr r7, [pc, #52] @ 7d0a8 <__cxa_atexit@plt+0x6eef4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - rsbseq sp, fp, #132, 20 @ 0x84000 │ │ │ │ - rsbseq sp, fp, #80, 20 @ 0x50000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + bic r2, r8, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + b 7d004 <__cxa_atexit@plt+0x6ee50> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b 7d024 <__cxa_atexit@plt+0x6ee70> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + andeq r0, r0, r8, asr #2 │ │ │ │ + addseq sp, r7, #24, 12 @ 0x1800000 │ │ │ │ + rsbseq pc, fp, #64 @ 0x40 │ │ │ │ + addseq sp, r7, #108, 10 @ 0x1b000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #40] @ 7e754 <__cxa_atexit@plt+0x705a0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7e74c <__cxa_atexit@plt+0x70598> │ │ │ │ - b 7e764 <__cxa_atexit@plt+0x705b0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - rsbseq sp, fp, #12, 20 @ 0xc000 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 7e7c4 <__cxa_atexit@plt+0x70610> │ │ │ │ - ldr r2, [pc, #128] @ 7e800 <__cxa_atexit@plt+0x7064c> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 7d124 <__cxa_atexit@plt+0x6ef70> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #108] @ 7d144 <__cxa_atexit@plt+0x6ef90> │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #8]! │ │ │ │ - str r2, [r3] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 7e7d8 <__cxa_atexit@plt+0x70624> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 7e7e4 <__cxa_atexit@plt+0x70630> │ │ │ │ - ldr r3, [pc, #96] @ 7e804 <__cxa_atexit@plt+0x70650> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - str r3, [r5, #4]! │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7e7f8 <__cxa_atexit@plt+0x70644> │ │ │ │ - b 7e880 <__cxa_atexit@plt+0x706cc> │ │ │ │ - ldr r7, [pc, #60] @ 7e808 <__cxa_atexit@plt+0x70654> │ │ │ │ + beq 7d10c <__cxa_atexit@plt+0x6ef58> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 7d134 <__cxa_atexit@plt+0x6ef80> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + cmp r3, r7 │ │ │ │ + bne 7d114 <__cxa_atexit@plt+0x6ef60> │ │ │ │ + ldr r7, [pc, #68] @ 7d148 <__cxa_atexit@plt+0x6ef94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 7e80c <__cxa_atexit@plt+0x70658> │ │ │ │ + ldr r7, [pc, #48] @ 7d14c <__cxa_atexit@plt+0x6ef98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - addseq fp, r7, #228, 26 @ 0x3900 │ │ │ │ - addseq fp, r7, #68, 28 @ 0x440 │ │ │ │ - rsbseq sp, fp, #84, 18 @ 0x150000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 7e850 <__cxa_atexit@plt+0x7069c> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r1, [pc, #52] @ 7e86c <__cxa_atexit@plt+0x706b8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7e864 <__cxa_atexit@plt+0x706b0> │ │ │ │ - b 7e880 <__cxa_atexit@plt+0x706cc> │ │ │ │ - ldr r7, [pc, #24] @ 7e870 <__cxa_atexit@plt+0x706bc> │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b 7d0d0 <__cxa_atexit@plt+0x6ef1c> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b 7d0f0 <__cxa_atexit@plt+0x6ef3c> │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + addseq sp, r7, #76, 10 @ 0x13000000 │ │ │ │ + addseq sp, r7, #180, 8 @ 0xb4000000 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 7d190 <__cxa_atexit@plt+0x6efdc> │ │ │ │ + sub r2, r2, #1 │ │ │ │ + ldr r1, [pc, #44] @ 7d1a0 <__cxa_atexit@plt+0x6efec> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [pc, #40] @ 7d1a4 <__cxa_atexit@plt+0x6eff0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ + add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ + cmp r3, r2 │ │ │ │ + addeq r7, r1, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - addseq fp, r7, #216, 26 @ 0x3600 │ │ │ │ - rsbseq sp, fp, #240, 16 @ 0xf00000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 7e8e0 <__cxa_atexit@plt+0x7072c> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r1, [pc, #104] @ 7e904 <__cxa_atexit@plt+0x70750> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r2, [r7, #-2] │ │ │ │ + b 7d16c <__cxa_atexit@plt+0x6efb8> │ │ │ │ + addseq sp, r7, #220, 8 @ 0xdc000000 │ │ │ │ + addseq sp, r7, #84, 8 @ 0x54000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7d23c <__cxa_atexit@plt+0x6f088> │ │ │ │ + ldr r7, [pc, #164] @ 7d26c <__cxa_atexit@plt+0x6f0b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r9} │ │ │ │ + ands r2, r8, #3 │ │ │ │ + beq 7d220 <__cxa_atexit@plt+0x6f06c> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 7d24c <__cxa_atexit@plt+0x6f098> │ │ │ │ + sub r2, r2, #1 │ │ │ │ + ldr r1, [pc, #132] @ 7d270 <__cxa_atexit@plt+0x6f0bc> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7e8f8 <__cxa_atexit@plt+0x70744> │ │ │ │ - ldr r2, [pc, #72] @ 7e908 <__cxa_atexit@plt+0x70754> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7e8f8 <__cxa_atexit@plt+0x70744> │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq 7d230 <__cxa_atexit@plt+0x6f07c> │ │ │ │ + cmp r1, #3 │ │ │ │ + beq 7d25c <__cxa_atexit@plt+0x6f0a8> │ │ │ │ + sub r7, r1, #1 │ │ │ │ + ldr r3, [pc, #104] @ 7d274 <__cxa_atexit@plt+0x6f0c0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + cmp r2, r7 │ │ │ │ + addeq r3, r3, #4 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r3] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ - b 7e954 <__cxa_atexit@plt+0x707a0> │ │ │ │ - ldr r7, [pc, #36] @ 7e90c <__cxa_atexit@plt+0x70758> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r0, [pc, #28] @ 7e910 <__cxa_atexit@plt+0x7075c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - rsbseq sp, fp, #132, 16 @ 0x840000 │ │ │ │ - rsbseq sp, fp, #120, 16 @ 0x780000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + ldr r7, [pc, #52] @ 7d278 <__cxa_atexit@plt+0x6f0c4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + bic r2, r8, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + b 7d1e4 <__cxa_atexit@plt+0x6f030> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b 7d204 <__cxa_atexit@plt+0x6f050> │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + addseq sp, r7, #76, 8 @ 0x4c000000 │ │ │ │ + rsbseq lr, fp, #116, 28 @ 0x740 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 7e948 <__cxa_atexit@plt+0x70794> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7e940 <__cxa_atexit@plt+0x7078c> │ │ │ │ - b 7e954 <__cxa_atexit@plt+0x707a0> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 7d2e0 <__cxa_atexit@plt+0x6f12c> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #92] @ 7d300 <__cxa_atexit@plt+0x6f14c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 7d2d8 <__cxa_atexit@plt+0x6f124> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 7d2f0 <__cxa_atexit@plt+0x6f13c> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + ldr r2, [pc, #64] @ 7d304 <__cxa_atexit@plt+0x6f150> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + cmp r3, r7 │ │ │ │ + addeq r2, r2, #4 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r2] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b 7d29c <__cxa_atexit@plt+0x6f0e8> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b 7d2bc <__cxa_atexit@plt+0x6f108> │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + addseq sp, r7, #148, 6 @ 0x50000002 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 7d340 <__cxa_atexit@plt+0x6f18c> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + ldr r2, [pc, #36] @ 7d350 <__cxa_atexit@plt+0x6f19c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ cmp r3, r7 │ │ │ │ - bne 7e9bc <__cxa_atexit@plt+0x70808> │ │ │ │ - ldr r2, [pc, #136] @ 7e9f4 <__cxa_atexit@plt+0x70840> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #8]! │ │ │ │ - str r2, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 7e9d0 <__cxa_atexit@plt+0x7081c> │ │ │ │ - ldr r1, [pc, #112] @ 7e9f8 <__cxa_atexit@plt+0x70844> │ │ │ │ + addeq r2, r2, #4 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r2] │ │ │ │ + bx r0 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b 7d324 <__cxa_atexit@plt+0x6f170> │ │ │ │ + addseq sp, r7, #44, 6 @ 0xb0000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7d3f8 <__cxa_atexit@plt+0x6f244> │ │ │ │ + ldr r7, [pc, #180] @ 7d428 <__cxa_atexit@plt+0x6f274> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r9} │ │ │ │ + ands r2, r8, #3 │ │ │ │ + beq 7d3cc <__cxa_atexit@plt+0x6f218> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 7d408 <__cxa_atexit@plt+0x6f254> │ │ │ │ + sub r2, r2, #1 │ │ │ │ + ldr r1, [pc, #148] @ 7d42c <__cxa_atexit@plt+0x6f278> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - sub r0, r2, #1 │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r0, [r5, #12] │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ ands r1, r7, #3 │ │ │ │ - beq 7e9d8 <__cxa_atexit@plt+0x70824> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - cmp r2, r1 │ │ │ │ - bne 7e9e4 <__cxa_atexit@plt+0x70830> │ │ │ │ - ldr r7, [pc, #72] @ 7e9fc <__cxa_atexit@plt+0x70848> │ │ │ │ + beq 7d3dc <__cxa_atexit@plt+0x6f228> │ │ │ │ + cmp r1, #3 │ │ │ │ + beq 7d418 <__cxa_atexit@plt+0x6f264> │ │ │ │ + sub r7, r1, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + cmp r2, r7 │ │ │ │ + bne 7d3e8 <__cxa_atexit@plt+0x6f234> │ │ │ │ + ldr r7, [pc, #108] @ 7d430 <__cxa_atexit@plt+0x6f27c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 7ea00 <__cxa_atexit@plt+0x7084c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 7ea04 <__cxa_atexit@plt+0x70850> │ │ │ │ + ldr r7, [pc, #72] @ 7d438 <__cxa_atexit@plt+0x6f284> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - addseq fp, r7, #124, 24 @ 0x7c00 │ │ │ │ - addseq fp, r7, #236, 22 @ 0x3b000 │ │ │ │ - addseq fp, r7, #196, 22 @ 0x31000 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ + ldr r7, [pc, #52] @ 7d434 <__cxa_atexit@plt+0x6f280> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + bic r2, r8, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + b 7d390 <__cxa_atexit@plt+0x6f1dc> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b 7d3b0 <__cxa_atexit@plt+0x6f1fc> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + andeq r0, r0, r8, asr #2 │ │ │ │ + addseq sp, r7, #140, 4 @ 0xc0000008 │ │ │ │ + rsbseq lr, fp, #204, 24 @ 0xcc00 │ │ │ │ + addseq sp, r7, #224, 2 @ 0x38 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #96] @ 7ea78 <__cxa_atexit@plt+0x708c4> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 7d4b0 <__cxa_atexit@plt+0x6f2fc> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #108] @ 7d4d0 <__cxa_atexit@plt+0x6f31c> │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #8]! │ │ │ │ - and r2, r7, #3 │ │ │ │ - ldr r7, [r3, #-4] │ │ │ │ - sub r2, r2, #1 │ │ │ │ - str r2, [r3, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 7ea5c <__cxa_atexit@plt+0x708a8> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - sub r3, r2, #1 │ │ │ │ - cmp r7, r3 │ │ │ │ - bne 7ea68 <__cxa_atexit@plt+0x708b4> │ │ │ │ - ldr r7, [pc, #40] @ 7ea7c <__cxa_atexit@plt+0x708c8> │ │ │ │ + beq 7d498 <__cxa_atexit@plt+0x6f2e4> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 7d4c0 <__cxa_atexit@plt+0x6f30c> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + cmp r3, r7 │ │ │ │ + bne 7d4a0 <__cxa_atexit@plt+0x6f2ec> │ │ │ │ + ldr r7, [pc, #68] @ 7d4d4 <__cxa_atexit@plt+0x6f320> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 7ea80 <__cxa_atexit@plt+0x708cc> │ │ │ │ + ldr r7, [pc, #48] @ 7d4d8 <__cxa_atexit@plt+0x6f324> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - addseq fp, r7, #220, 22 @ 0x37000 │ │ │ │ - addseq fp, r7, #64, 22 @ 0x10000 │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b 7d45c <__cxa_atexit@plt+0x6f2a8> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b 7d47c <__cxa_atexit@plt+0x6f2c8> │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + addseq sp, r7, #192, 2 @ 0x30 │ │ │ │ + addseq sp, r7, #40, 2 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #44] @ 7eac0 <__cxa_atexit@plt+0x7090c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #40] @ 7eac4 <__cxa_atexit@plt+0x70910> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 7d51c <__cxa_atexit@plt+0x6f368> │ │ │ │ + sub r2, r2, #1 │ │ │ │ + ldr r1, [pc, #44] @ 7d52c <__cxa_atexit@plt+0x6f378> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [pc, #40] @ 7d530 <__cxa_atexit@plt+0x6f37c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r1, r7 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ + cmp r3, r2 │ │ │ │ + addeq r7, r1, #1 │ │ │ │ bx r0 │ │ │ │ - addseq fp, r7, #156, 22 @ 0x27000 │ │ │ │ - addseq fp, r7, #20, 22 @ 0x5000 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r2, [r7, #-2] │ │ │ │ + b 7d4f8 <__cxa_atexit@plt+0x6f344> │ │ │ │ + addseq sp, r7, #80, 2 │ │ │ │ + addseq sp, r7, #200 @ 0xc8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7eb3c <__cxa_atexit@plt+0x70988> │ │ │ │ - ldr r3, [pc, #100] @ 7eb4c <__cxa_atexit@plt+0x70998> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str r9, [r7, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 7eb24 <__cxa_atexit@plt+0x70970> │ │ │ │ - ldr r7, [pc, #76] @ 7eb50 <__cxa_atexit@plt+0x7099c> │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7d5c8 <__cxa_atexit@plt+0x6f414> │ │ │ │ + ldr r7, [pc, #164] @ 7d5f8 <__cxa_atexit@plt+0x6f444> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r2, [r8, #7] │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - stmib r5, {r2, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7eb34 <__cxa_atexit@plt+0x70980> │ │ │ │ - b 7eb9c <__cxa_atexit@plt+0x709e8> │ │ │ │ + stmdb r5, {r7, r9} │ │ │ │ + ands r2, r8, #3 │ │ │ │ + beq 7d5ac <__cxa_atexit@plt+0x6f3f8> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 7d5d8 <__cxa_atexit@plt+0x6f424> │ │ │ │ + sub r2, r2, #1 │ │ │ │ + ldr r1, [pc, #132] @ 7d5fc <__cxa_atexit@plt+0x6f448> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq 7d5bc <__cxa_atexit@plt+0x6f408> │ │ │ │ + cmp r1, #3 │ │ │ │ + beq 7d5e8 <__cxa_atexit@plt+0x6f434> │ │ │ │ + sub r7, r1, #1 │ │ │ │ + ldr r3, [pc, #104] @ 7d600 <__cxa_atexit@plt+0x6f44c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + cmp r2, r7 │ │ │ │ + addeq r3, r3, #4 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r3] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 7eb54 <__cxa_atexit@plt+0x709a0> │ │ │ │ + ldr r7, [pc, #52] @ 7d604 <__cxa_atexit@plt+0x6f450> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - rsbseq sp, fp, #88, 12 @ 0x5800000 │ │ │ │ + bic r2, r8, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + b 7d570 <__cxa_atexit@plt+0x6f3bc> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b 7d590 <__cxa_atexit@plt+0x6f3dc> │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + addseq sp, r7, #192 @ 0xc0 │ │ │ │ + rsbseq lr, fp, #0, 22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ 7eb90 <__cxa_atexit@plt+0x709dc> │ │ │ │ - add r1, pc, r1 │ │ │ │ + mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 7d66c <__cxa_atexit@plt+0x6f4b8> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #92] @ 7d68c <__cxa_atexit@plt+0x6f4d8> │ │ │ │ + add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7eb88 <__cxa_atexit@plt+0x709d4> │ │ │ │ - b 7eb9c <__cxa_atexit@plt+0x709e8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 7d664 <__cxa_atexit@plt+0x6f4b0> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 7d67c <__cxa_atexit@plt+0x6f4c8> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + ldr r2, [pc, #64] @ 7d690 <__cxa_atexit@plt+0x6f4dc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + cmp r3, r7 │ │ │ │ + addeq r2, r2, #4 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #120] @ 7ec24 <__cxa_atexit@plt+0x70a70> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7ec04 <__cxa_atexit@plt+0x70a50> │ │ │ │ - ldr r1, [pc, #88] @ 7ec28 <__cxa_atexit@plt+0x70a74> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7ec04 <__cxa_atexit@plt+0x70a50> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne 7ec10 <__cxa_atexit@plt+0x70a5c> │ │ │ │ - ldr r9, [r5] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3efcc8 <__cxa_atexit@plt+0x3e1b14> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 7ec2c <__cxa_atexit@plt+0x70a78> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - addseq fp, r7, #24, 20 @ 0x18000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b 7d628 <__cxa_atexit@plt+0x6f474> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b 7d648 <__cxa_atexit@plt+0x6f494> │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + addseq sp, r7, #8 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #80] @ 7ec90 <__cxa_atexit@plt+0x70adc> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 7d6cc <__cxa_atexit@plt+0x6f518> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + ldr r2, [pc, #36] @ 7d6dc <__cxa_atexit@plt+0x6f528> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + cmp r3, r7 │ │ │ │ + addeq r2, r2, #4 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r2] │ │ │ │ + bx r0 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b 7d6b0 <__cxa_atexit@plt+0x6f4fc> │ │ │ │ + addseq ip, r7, #160, 30 @ 0x280 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + and r3, r8, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 7d728 <__cxa_atexit@plt+0x6f574> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 7d734 <__cxa_atexit@plt+0x6f580> │ │ │ │ + bic r3, r8, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldr r2, [pc, #56] @ 7d748 <__cxa_atexit@plt+0x6f594> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7ec74 <__cxa_atexit@plt+0x70ac0> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r3, r2 │ │ │ │ - bne 7ec7c <__cxa_atexit@plt+0x70ac8> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 3efcc8 <__cxa_atexit@plt+0x3e1b14> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + ldr r8, [pc, #48] @ 7d74c <__cxa_atexit@plt+0x6f598> │ │ │ │ + add r8, pc, r8 │ │ │ │ + cmp r3, #3 │ │ │ │ + moveq r8, r2 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + ldr r8, [pc, #20] @ 7d744 <__cxa_atexit@plt+0x6f590> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + ldr r8, [pc, #4] @ 7d740 <__cxa_atexit@plt+0x6f58c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + rsbeq r1, r2, #108, 18 @ 0x1b0000 │ │ │ │ + rsbeq r1, r2, #112, 18 @ 0x1c0000 │ │ │ │ + rsbeq r1, r2, #128, 18 @ 0x200000 │ │ │ │ + rsbeq r1, r2, #124, 18 @ 0x1f0000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7d7ec <__cxa_atexit@plt+0x6f638> │ │ │ │ + ldr r3, [pc, #140] @ 7d7fc <__cxa_atexit@plt+0x6f648> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, sl} │ │ │ │ + ands r2, r9, #3 │ │ │ │ + beq 7d7b0 <__cxa_atexit@plt+0x6f5fc> │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 7d7c0 <__cxa_atexit@plt+0x6f60c> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 7d7cc <__cxa_atexit@plt+0x6f618> │ │ │ │ + bic r7, r9, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r7, #3 │ │ │ │ + bne 7d7d8 <__cxa_atexit@plt+0x6f624> │ │ │ │ + ldr r8, [pc, #96] @ 7d80c <__cxa_atexit@plt+0x6f658> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 7d7e0 <__cxa_atexit@plt+0x6f62c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 7ec94 <__cxa_atexit@plt+0x70ae0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + ldr r8, [pc, #60] @ 7d804 <__cxa_atexit@plt+0x6f650> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 7d7e0 <__cxa_atexit@plt+0x6f62c> │ │ │ │ + ldr r8, [pc, #44] @ 7d800 <__cxa_atexit@plt+0x6f64c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 7d7e0 <__cxa_atexit@plt+0x6f62c> │ │ │ │ + ldr r8, [pc, #40] @ 7d808 <__cxa_atexit@plt+0x6f654> │ │ │ │ + add r8, pc, r8 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + ldr r7, [pc, #28] @ 7d810 <__cxa_atexit@plt+0x6f65c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - addseq fp, r7, #172, 18 @ 0x2b0000 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + rsbeq r1, r2, #212, 16 @ 0xd40000 │ │ │ │ + rsbeq r1, r2, #216, 16 @ 0xd80000 │ │ │ │ + rsbeq r1, r2, #184, 16 @ 0xb80000 │ │ │ │ + rsbeq r1, r2, #228, 16 @ 0xe40000 │ │ │ │ + rsbseq lr, fp, #244, 16 @ 0xf40000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne 7ecc0 <__cxa_atexit@plt+0x70b0c> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 3efcc8 <__cxa_atexit@plt+0x3e1b14> │ │ │ │ - ldr r7, [pc, #12] @ 7ecd4 <__cxa_atexit@plt+0x70b20> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - addseq fp, r7, #104, 18 @ 0x1a0000 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #3 │ │ │ │ + beq 7d844 <__cxa_atexit@plt+0x6f690> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 7d870 <__cxa_atexit@plt+0x6f6bc> │ │ │ │ + ldr r8, [pc, #72] @ 7d884 <__cxa_atexit@plt+0x6f6d0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldr r2, [pc, #52] @ 7d888 <__cxa_atexit@plt+0x6f6d4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + ldr r8, [pc, #44] @ 7d88c <__cxa_atexit@plt+0x6f6d8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + cmp r3, #3 │ │ │ │ + moveq r8, r2 │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + ldr r8, [pc, #8] @ 7d880 <__cxa_atexit@plt+0x6f6cc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + rsbeq r1, r2, #48, 16 @ 0x300000 │ │ │ │ + rsbeq r1, r2, #100, 16 @ 0x640000 │ │ │ │ + rsbeq r1, r2, #60, 16 @ 0x3c0000 │ │ │ │ + rsbeq r1, r2, #56, 16 @ 0x380000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ + sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 7ed1c <__cxa_atexit@plt+0x70b68> │ │ │ │ - ldr r7, [pc, #52] @ 7ed2c <__cxa_atexit@plt+0x70b78> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 7ed10 <__cxa_atexit@plt+0x70b5c> │ │ │ │ - mov r7, r8 │ │ │ │ - b 7ed3c <__cxa_atexit@plt+0x70b88> │ │ │ │ + bhi 7d92c <__cxa_atexit@plt+0x6f778> │ │ │ │ + ldr r3, [pc, #140] @ 7d93c <__cxa_atexit@plt+0x6f788> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq 7d8f0 <__cxa_atexit@plt+0x6f73c> │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 7d900 <__cxa_atexit@plt+0x6f74c> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 7d90c <__cxa_atexit@plt+0x6f758> │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r7, #3 │ │ │ │ + bne 7d918 <__cxa_atexit@plt+0x6f764> │ │ │ │ + ldr r3, [pc, #96] @ 7d94c <__cxa_atexit@plt+0x6f798> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b 7d920 <__cxa_atexit@plt+0x6f76c> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 7ed30 <__cxa_atexit@plt+0x70b7c> │ │ │ │ + ldr r3, [pc, #60] @ 7d944 <__cxa_atexit@plt+0x6f790> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b 7d920 <__cxa_atexit@plt+0x6f76c> │ │ │ │ + ldr r3, [pc, #44] @ 7d940 <__cxa_atexit@plt+0x6f78c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b 7d920 <__cxa_atexit@plt+0x6f76c> │ │ │ │ + ldr r3, [pc, #40] @ 7d948 <__cxa_atexit@plt+0x6f794> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + ldr r7, [pc, #28] @ 7d950 <__cxa_atexit@plt+0x6f79c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq sp, fp, #124, 8 @ 0x7c000000 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + rsbeq r1, r2, #148, 14 @ 0x2500000 │ │ │ │ + rsbeq r1, r2, #152, 14 @ 0x2600000 │ │ │ │ + rsbeq r1, r2, #120, 14 @ 0x1e00000 │ │ │ │ + rsbeq r1, r2, #164, 14 @ 0x2900000 │ │ │ │ + rsbseq lr, fp, #184, 14 @ 0x2e00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #152] @ 7ede4 <__cxa_atexit@plt+0x70c30> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r7, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r7, r5 │ │ │ │ - str r1, [r7, #-4]! │ │ │ │ - tst r3, #3 │ │ │ │ - beq 7edb8 <__cxa_atexit@plt+0x70c04> │ │ │ │ - ldr r2, [pc, #120] @ 7ede8 <__cxa_atexit@plt+0x70c34> │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #3 │ │ │ │ + beq 7d984 <__cxa_atexit@plt+0x6f7d0> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 7d9b0 <__cxa_atexit@plt+0x6f7fc> │ │ │ │ + ldr r8, [pc, #72] @ 7d9c4 <__cxa_atexit@plt+0x6f810> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldr r2, [pc, #52] @ 7d9c8 <__cxa_atexit@plt+0x6f814> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r3, #3] │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ - ldr r2, [r3, #12] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - tst r2, #3 │ │ │ │ - beq 7edc8 <__cxa_atexit@plt+0x70c14> │ │ │ │ - ldr r1, [pc, #80] @ 7edec <__cxa_atexit@plt+0x70c38> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r2, #3] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7edd8 <__cxa_atexit@plt+0x70c24> │ │ │ │ - mov r5, r3 │ │ │ │ - b 7ee9c <__cxa_atexit@plt+0x70ce8> │ │ │ │ - ldr r0, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + ldr r8, [pc, #44] @ 7d9cc <__cxa_atexit@plt+0x6f818> │ │ │ │ + add r8, pc, r8 │ │ │ │ + cmp r3, #3 │ │ │ │ + moveq r8, r2 │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + ldr r8, [pc, #8] @ 7d9c0 <__cxa_atexit@plt+0x6f80c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + rsbeq r1, r2, #240, 12 @ 0xf000000 │ │ │ │ + rsbeq r1, r2, #36, 14 @ 0x900000 │ │ │ │ + rsbeq r1, r2, #252, 12 @ 0xfc00000 │ │ │ │ + rsbeq r1, r2, #248, 12 @ 0xf800000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r3, [pc, #8] @ 7d9f4 <__cxa_atexit@plt+0x6f840> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 3c1e3c <__cxa_atexit@plt+0x3b3c88> │ │ │ │ + rsbseq lr, fp, #0, 14 │ │ │ │ + rsbseq lr, fp, #64, 14 @ 0x1000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7dab4 <__cxa_atexit@plt+0x6f900> │ │ │ │ + ldr r3, [pc, #168] @ 7dac4 <__cxa_atexit@plt+0x6f910> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + and r3, r8, #3 │ │ │ │ + add r2, pc, #4 │ │ │ │ + ldr r3, [r2, r3, lsl #2] │ │ │ │ + add pc, r2, r3 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ + ldr r7, [pc, #120] @ 7dad0 <__cxa_atexit@plt+0x6f91c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #116] @ 7dad4 <__cxa_atexit@plt+0x6f920> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r7, #3 │ │ │ │ + bne 7daa0 <__cxa_atexit@plt+0x6f8ec> │ │ │ │ + ldr r7, [pc, #88] @ 7dad8 <__cxa_atexit@plt+0x6f924> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #84] @ 7dadc <__cxa_atexit@plt+0x6f928> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ 7dac8 <__cxa_atexit@plt+0x6f914> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #48] @ 7dacc <__cxa_atexit@plt+0x6f918> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #60] @ 7dae4 <__cxa_atexit@plt+0x6f930> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #56] @ 7dae8 <__cxa_atexit@plt+0x6f934> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 7dae0 <__cxa_atexit@plt+0x6f92c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + rsbseq lr, fp, #96, 12 @ 0x6000000 │ │ │ │ + rsbseq lr, fp, #88, 12 @ 0x5800000 │ │ │ │ + rsbseq lr, fp, #176, 12 @ 0xb000000 │ │ │ │ + rsbseq lr, fp, #168, 12 @ 0xa800000 │ │ │ │ + rsbseq lr, fp, #176, 12 @ 0xb000000 │ │ │ │ + rsbseq lr, fp, #168, 12 @ 0xa800000 │ │ │ │ + rsbseq lr, fp, #160, 12 @ 0xa000000 │ │ │ │ + rsbseq lr, fp, #116, 12 @ 0x7400000 │ │ │ │ + rsbseq lr, fp, #108, 12 @ 0x6c00000 │ │ │ │ + rsbseq lr, fp, #80, 12 @ 0x5000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 7db40 <__cxa_atexit@plt+0x6f98c> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [pc, #68] @ 7db54 <__cxa_atexit@plt+0x6f9a0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 7db48 <__cxa_atexit@plt+0x6f994> │ │ │ │ + bic r7, r3, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldr r3, [pc, #52] @ 7db5c <__cxa_atexit@plt+0x6f9a8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldrh r2, [r7, #-2] │ │ │ │ + ldr r7, [pc, #44] @ 7db60 <__cxa_atexit@plt+0x6f9ac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + cmp r2, #3 │ │ │ │ + moveq r7, r3 │ │ │ │ + b 7db48 <__cxa_atexit@plt+0x6f994> │ │ │ │ + ldr r7, [pc, #16] @ 7db58 <__cxa_atexit@plt+0x6f9a4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + rsbseq lr, fp, #228, 10 @ 0x39000000 │ │ │ │ + rsbseq lr, fp, #192, 10 @ 0x30000000 │ │ │ │ + rsbseq lr, fp, #8, 12 @ 0x800000 │ │ │ │ + rsbseq lr, fp, #232, 10 @ 0x3a000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7dbf8 <__cxa_atexit@plt+0x6fa44> │ │ │ │ + ldr r7, [pc, #164] @ 7dc28 <__cxa_atexit@plt+0x6fa74> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r9} │ │ │ │ + ands r2, r8, #3 │ │ │ │ + beq 7dbdc <__cxa_atexit@plt+0x6fa28> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 7dc08 <__cxa_atexit@plt+0x6fa54> │ │ │ │ + sub r2, r2, #1 │ │ │ │ + ldr r1, [pc, #132] @ 7dc2c <__cxa_atexit@plt+0x6fa78> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq 7dbec <__cxa_atexit@plt+0x6fa38> │ │ │ │ + cmp r1, #3 │ │ │ │ + beq 7dc18 <__cxa_atexit@plt+0x6fa64> │ │ │ │ + sub r7, r1, #1 │ │ │ │ + ldr r3, [pc, #104] @ 7dc30 <__cxa_atexit@plt+0x6fa7c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + cmp r2, r7 │ │ │ │ + addlt r3, r3, #4 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r3] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + ldr r7, [pc, #52] @ 7dc34 <__cxa_atexit@plt+0x6fa80> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + bic r2, r8, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + b 7dba0 <__cxa_atexit@plt+0x6f9ec> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b 7dbc0 <__cxa_atexit@plt+0x6fa0c> │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + addseq ip, r7, #144, 20 @ 0x90000 │ │ │ │ + rsbseq lr, fp, #120, 10 @ 0x1e000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ 7ee54 <__cxa_atexit@plt+0x70ca0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - str r5, [r3, #8] │ │ │ │ - str r2, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7ee4c <__cxa_atexit@plt+0x70c98> │ │ │ │ - ldr r2, [pc, #40] @ 7ee58 <__cxa_atexit@plt+0x70ca4> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 7dc9c <__cxa_atexit@plt+0x6fae8> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #92] @ 7dcbc <__cxa_atexit@plt+0x6fb08> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7ee4c <__cxa_atexit@plt+0x70c98> │ │ │ │ - b 7ee9c <__cxa_atexit@plt+0x70ce8> │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 7dc94 <__cxa_atexit@plt+0x6fae0> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 7dcac <__cxa_atexit@plt+0x6faf8> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + ldr r2, [pc, #64] @ 7dcc0 <__cxa_atexit@plt+0x6fb0c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + cmp r3, r7 │ │ │ │ + addlt r2, r2, #4 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r2] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b 7dc58 <__cxa_atexit@plt+0x6faa4> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b 7dc78 <__cxa_atexit@plt+0x6fac4> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + addseq ip, r7, #216, 18 @ 0x360000 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 7ee90 <__cxa_atexit@plt+0x70cdc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7ee88 <__cxa_atexit@plt+0x70cd4> │ │ │ │ - b 7ee9c <__cxa_atexit@plt+0x70ce8> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 7dcfc <__cxa_atexit@plt+0x6fb48> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + ldr r2, [pc, #36] @ 7dd0c <__cxa_atexit@plt+0x6fb58> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + cmp r3, r7 │ │ │ │ + addlt r2, r2, #4 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r2] │ │ │ │ + bx r0 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b 7dce0 <__cxa_atexit@plt+0x6fb2c> │ │ │ │ + addseq ip, r7, #112, 18 @ 0x1c0000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7dd54 <__cxa_atexit@plt+0x6fba0> │ │ │ │ + ldr r7, [pc, #52] @ 7dd68 <__cxa_atexit@plt+0x6fbb4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 7dd48 <__cxa_atexit@plt+0x6fb94> │ │ │ │ + mov r7, r8 │ │ │ │ + b 7dd78 <__cxa_atexit@plt+0x6fbc4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 7dd6c <__cxa_atexit@plt+0x6fbb8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsbseq lr, fp, #32, 8 @ 0x20000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 7ddd4 <__cxa_atexit@plt+0x6fc20> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #136] @ 7de20 <__cxa_atexit@plt+0x6fc6c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 7ddcc <__cxa_atexit@plt+0x6fc18> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 7dde4 <__cxa_atexit@plt+0x6fc30> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + cmp r3, r7 │ │ │ │ + bge 7ddf8 <__cxa_atexit@plt+0x6fc44> │ │ │ │ + ldr r7, [pc, #104] @ 7de28 <__cxa_atexit@plt+0x6fc74> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b 7dd90 <__cxa_atexit@plt+0x6fbdc> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r3, r7 │ │ │ │ + blt 7ddb8 <__cxa_atexit@plt+0x6fc04> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bne 7de10 <__cxa_atexit@plt+0x6fc5c> │ │ │ │ + ldr r7, [pc, #28] @ 7de24 <__cxa_atexit@plt+0x6fc70> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 7de2c <__cxa_atexit@plt+0x6fc78> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + bx r0 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + addseq ip, r7, #244, 20 @ 0xf4000 │ │ │ │ + addseq ip, r7, #64, 22 @ 0x10000 │ │ │ │ + addseq ip, r7, #236, 20 @ 0xec000 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 7de68 <__cxa_atexit@plt+0x6fcb4> │ │ │ │ + sub r7, r2, #1 │ │ │ │ cmp r3, r7 │ │ │ │ - bne 7ef08 <__cxa_atexit@plt+0x70d54> │ │ │ │ - ldr r2, [pc, #140] @ 7ef40 <__cxa_atexit@plt+0x70d8c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #8]! │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7ef1c <__cxa_atexit@plt+0x70d68> │ │ │ │ - ldr r1, [pc, #116] @ 7ef44 <__cxa_atexit@plt+0x70d90> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7ef24 <__cxa_atexit@plt+0x70d70> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - cmp r2, r7 │ │ │ │ - bne 7ef30 <__cxa_atexit@plt+0x70d7c> │ │ │ │ - ldr r7, [pc, #72] @ 7ef48 <__cxa_atexit@plt+0x70d94> │ │ │ │ + bge 7de7c <__cxa_atexit@plt+0x6fcc8> │ │ │ │ + ldr r7, [pc, #76] @ 7dea8 <__cxa_atexit@plt+0x6fcf4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 7ef4c <__cxa_atexit@plt+0x70d98> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r3, r7 │ │ │ │ + blt 7de54 <__cxa_atexit@plt+0x6fca0> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bne 7de94 <__cxa_atexit@plt+0x6fce0> │ │ │ │ + ldr r7, [pc, #24] @ 7dea4 <__cxa_atexit@plt+0x6fcf0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #16] @ 7deac <__cxa_atexit@plt+0x6fcf8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + bx r0 │ │ │ │ + addseq ip, r7, #112, 20 @ 0x70000 │ │ │ │ + addseq ip, r7, #164, 20 @ 0xa4000 │ │ │ │ + addseq ip, r7, #104, 20 @ 0x68000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7df54 <__cxa_atexit@plt+0x6fda0> │ │ │ │ + ldr r7, [pc, #180] @ 7df84 <__cxa_atexit@plt+0x6fdd0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r8} │ │ │ │ + ands r2, r9, #3 │ │ │ │ + beq 7df28 <__cxa_atexit@plt+0x6fd74> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 7df64 <__cxa_atexit@plt+0x6fdb0> │ │ │ │ + sub r2, r2, #1 │ │ │ │ + ldr r1, [pc, #148] @ 7df88 <__cxa_atexit@plt+0x6fdd4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq 7df38 <__cxa_atexit@plt+0x6fd84> │ │ │ │ + cmp r1, #3 │ │ │ │ + beq 7df74 <__cxa_atexit@plt+0x6fdc0> │ │ │ │ + sub r7, r1, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + cmp r2, r7 │ │ │ │ + bge 7df44 <__cxa_atexit@plt+0x6fd90> │ │ │ │ + ldr r7, [pc, #108] @ 7df8c <__cxa_atexit@plt+0x6fdd8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 7ef50 <__cxa_atexit@plt+0x70d9c> │ │ │ │ + ldr r7, [pc, #72] @ 7df94 <__cxa_atexit@plt+0x6fde0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - addseq fp, r7, #48, 14 @ 0xc00000 │ │ │ │ - addseq fp, r7, #160, 12 @ 0xa000000 │ │ │ │ - addseq fp, r7, #120, 12 @ 0x7800000 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ + ldr r7, [pc, #52] @ 7df90 <__cxa_atexit@plt+0x6fddc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + bic r2, r9, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + b 7deec <__cxa_atexit@plt+0x6fd38> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b 7df0c <__cxa_atexit@plt+0x6fd58> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + andeq r0, r0, r8, asr #2 │ │ │ │ + addseq ip, r7, #48, 14 @ 0xc00000 │ │ │ │ + rsbseq lr, fp, #36, 4 @ 0x40000002 │ │ │ │ + addseq ip, r7, #132, 12 @ 0x8400000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #92] @ 7efc0 <__cxa_atexit@plt+0x70e0c> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 7e00c <__cxa_atexit@plt+0x6fe58> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #108] @ 7e02c <__cxa_atexit@plt+0x6fe78> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #8]! │ │ │ │ - ldr r7, [r3, #-4] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7efa4 <__cxa_atexit@plt+0x70df0> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 7dff4 <__cxa_atexit@plt+0x6fe40> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 7e01c <__cxa_atexit@plt+0x6fe68> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ cmp r3, r7 │ │ │ │ - bne 7efb0 <__cxa_atexit@plt+0x70dfc> │ │ │ │ - ldr r7, [pc, #40] @ 7efc4 <__cxa_atexit@plt+0x70e10> │ │ │ │ + bge 7dffc <__cxa_atexit@plt+0x6fe48> │ │ │ │ + ldr r7, [pc, #68] @ 7e030 <__cxa_atexit@plt+0x6fe7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 7efc8 <__cxa_atexit@plt+0x70e14> │ │ │ │ + ldr r7, [pc, #48] @ 7e034 <__cxa_atexit@plt+0x6fe80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - addseq fp, r7, #148, 12 @ 0x9400000 │ │ │ │ - addseq fp, r7, #248, 10 @ 0x3e000000 │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b 7dfb8 <__cxa_atexit@plt+0x6fe04> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b 7dfd8 <__cxa_atexit@plt+0x6fe24> │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + addseq ip, r7, #100, 12 @ 0x6400000 │ │ │ │ + addseq ip, r7, #204, 10 @ 0x33000000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 7f000 <__cxa_atexit@plt+0x70e4c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r7, [pc, #20] @ 7f004 <__cxa_atexit@plt+0x70e50> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 7e078 <__cxa_atexit@plt+0x6fec4> │ │ │ │ + sub r2, r2, #1 │ │ │ │ + ldr r1, [pc, #44] @ 7e088 <__cxa_atexit@plt+0x6fed4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [pc, #40] @ 7e08c <__cxa_atexit@plt+0x6fed8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ - cmp r1, r2 │ │ │ │ - addeq r7, r3, #1 │ │ │ │ - bx r0 │ │ │ │ - addseq fp, r7, #84, 12 @ 0x5400000 │ │ │ │ - addseq fp, r7, #192, 10 @ 0x30000000 │ │ │ │ - rsbseq sp, fp, #80, 2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 7f05c <__cxa_atexit@plt+0x70ea8> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 7f054 <__cxa_atexit@plt+0x70ea0> │ │ │ │ - ldr r8, [pc, #40] @ 7f064 <__cxa_atexit@plt+0x70eb0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #36] @ 7f068 <__cxa_atexit@plt+0x70eb4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r9 │ │ │ │ - b 1fe8ed4 <__cxa_atexit@plt+0x1fdad20> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + cmp r3, r2 │ │ │ │ + addlt r7, r1, #1 │ │ │ │ bx r0 │ │ │ │ - rsbeq pc, r1, #3856 @ 0xf10 │ │ │ │ - addseq fp, r7, #136, 10 @ 0x22000000 │ │ │ │ - rsbseq sp, fp, #60, 2 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r2, [r7, #-2] │ │ │ │ + b 7e054 <__cxa_atexit@plt+0x6fea0> │ │ │ │ + addseq ip, r7, #244, 10 @ 0x3d000000 │ │ │ │ + addseq ip, r7, #108, 10 @ 0x1b000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 7f0b4 <__cxa_atexit@plt+0x70f00> │ │ │ │ - ldr r7, [pc, #52] @ 7f0c4 <__cxa_atexit@plt+0x70f10> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 7f0a8 <__cxa_atexit@plt+0x70ef4> │ │ │ │ - mov r7, r8 │ │ │ │ - b 7f0d8 <__cxa_atexit@plt+0x70f24> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + bhi 7e12c <__cxa_atexit@plt+0x6ff78> │ │ │ │ + ldr r3, [pc, #172] @ 7e15c <__cxa_atexit@plt+0x6ffa8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-12]! │ │ │ │ + stmib r7, {r8, r9} │ │ │ │ + ands r3, r9, #3 │ │ │ │ + beq 7e110 <__cxa_atexit@plt+0x6ff5c> │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + cmp r3, #3 │ │ │ │ + beq 7e13c <__cxa_atexit@plt+0x6ff88> │ │ │ │ + sub r2, r3, #1 │ │ │ │ + ldr r1, [pc, #132] @ 7e160 <__cxa_atexit@plt+0x6ffac> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-16]! │ │ │ │ + str r2, [r3, #4] │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq 7e120 <__cxa_atexit@plt+0x6ff6c> │ │ │ │ + cmp r1, #3 │ │ │ │ + beq 7e14c <__cxa_atexit@plt+0x6ff98> │ │ │ │ + sub r3, r1, #1 │ │ │ │ + cmp r2, r3 │ │ │ │ + ldrge r7, [r5, #-4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 7f0c8 <__cxa_atexit@plt+0x70f14> │ │ │ │ + ldr r7, [pc, #48] @ 7e164 <__cxa_atexit@plt+0x6ffb0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsbseq sp, fp, #8, 2 │ │ │ │ - rsbseq sp, fp, #224 @ 0xe0 │ │ │ │ + bic r3, r9, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r2, [r3, #-2] │ │ │ │ + b 7e0d4 <__cxa_atexit@plt+0x6ff20> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b 7e0fc <__cxa_atexit@plt+0x6ff48> │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + rsbseq lr, fp, #80 @ 0x50 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #116] @ 7f158 <__cxa_atexit@plt+0x70fa4> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 7e1d4 <__cxa_atexit@plt+0x70020> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #100] @ 7e1f4 <__cxa_atexit@plt+0x70040> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 7f130 <__cxa_atexit@plt+0x70f7c> │ │ │ │ - ldr r7, [r5] │ │ │ │ - sub r3, r2, #1 │ │ │ │ - cmp r7, r3 │ │ │ │ - bne 7f13c <__cxa_atexit@plt+0x70f88> │ │ │ │ - ldr r3, [pc, #64] @ 7f15c <__cxa_atexit@plt+0x70fa8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7f150 <__cxa_atexit@plt+0x70f9c> │ │ │ │ - b 7f1d0 <__cxa_atexit@plt+0x7101c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 7f160 <__cxa_atexit@plt+0x70fac> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - addseq fp, r7, #236, 8 @ 0xec000000 │ │ │ │ - rsbseq sp, fp, #72 @ 0x48 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 7f1a0 <__cxa_atexit@plt+0x70fec> │ │ │ │ - ldr r3, [pc, #48] @ 7f1bc <__cxa_atexit@plt+0x71008> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8]! │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7f1b4 <__cxa_atexit@plt+0x71000> │ │ │ │ - b 7f1d0 <__cxa_atexit@plt+0x7101c> │ │ │ │ - ldr r7, [pc, #24] @ 7f1c0 <__cxa_atexit@plt+0x7100c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - addseq fp, r7, #136, 8 @ 0x88000000 │ │ │ │ - rsbseq ip, fp, #232, 30 @ 0x3a0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - sub r5, r5, #4 │ │ │ │ - and r1, r7, #3 │ │ │ │ - and r0, r2, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 7f218 <__cxa_atexit@plt+0x71064> │ │ │ │ - ldr lr, [pc, #84] @ 7f24c <__cxa_atexit@plt+0x71098> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #2] │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - str lr, [r3, #-4] │ │ │ │ - str r2, [r3] │ │ │ │ - str r0, [r3, #4] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 7f240 <__cxa_atexit@plt+0x7108c> │ │ │ │ - b 7f25c <__cxa_atexit@plt+0x710a8> │ │ │ │ - ldr lr, [pc, #40] @ 7f248 <__cxa_atexit@plt+0x71094> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #3] │ │ │ │ - ldr r2, [r2, #7] │ │ │ │ - str lr, [r3, #-4] │ │ │ │ - str r2, [r3] │ │ │ │ - str r0, [r3, #4] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 7f240 <__cxa_atexit@plt+0x7108c> │ │ │ │ - b 7f3d0 <__cxa_atexit@plt+0x7121c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #3 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - rsbseq ip, fp, #92, 30 @ 0x170 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 7f2d0 <__cxa_atexit@plt+0x7111c> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r1, [pc, #144] @ 7f308 <__cxa_atexit@plt+0x71154> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7f2e8 <__cxa_atexit@plt+0x71134> │ │ │ │ - ldr r1, [pc, #112] @ 7f30c <__cxa_atexit@plt+0x71158> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7f2e8 <__cxa_atexit@plt+0x71134> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne 7f2f4 <__cxa_atexit@plt+0x71140> │ │ │ │ - ldr r9, [r5] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3efcc8 <__cxa_atexit@plt+0x3e1b14> │ │ │ │ - ldr r7, [pc, #56] @ 7f310 <__cxa_atexit@plt+0x7115c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r0, [pc, #48] @ 7f314 <__cxa_atexit@plt+0x71160> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 7f318 <__cxa_atexit@plt+0x71164> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - rsbseq ip, fp, #220, 28 @ 0xdc0 │ │ │ │ - rsbseq ip, fp, #208, 28 @ 0xd00 │ │ │ │ - addseq fp, r7, #52, 6 @ 0xd0000000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #80] @ 7f37c <__cxa_atexit@plt+0x711c8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7f360 <__cxa_atexit@plt+0x711ac> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r3, r2 │ │ │ │ - bne 7f368 <__cxa_atexit@plt+0x711b4> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 3efcc8 <__cxa_atexit@plt+0x3e1b14> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 7f380 <__cxa_atexit@plt+0x711cc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - addseq fp, r7, #192, 4 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne 7f3ac <__cxa_atexit@plt+0x711f8> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 3efcc8 <__cxa_atexit@plt+0x3e1b14> │ │ │ │ - ldr r7, [pc, #12] @ 7f3c0 <__cxa_atexit@plt+0x7120c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - addseq fp, r7, #124, 4 @ 0xc0000007 │ │ │ │ - rsbseq ip, fp, #232, 26 @ 0x3a00 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 7f3f4 <__cxa_atexit@plt+0x71240> │ │ │ │ - ldr r7, [pc, #120] @ 7f45c <__cxa_atexit@plt+0x712a8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r0, [pc, #112] @ 7f460 <__cxa_atexit@plt+0x712ac> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #80] @ 7f454 <__cxa_atexit@plt+0x712a0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7f448 <__cxa_atexit@plt+0x71294> │ │ │ │ - ldr r2, [pc, #48] @ 7f458 <__cxa_atexit@plt+0x712a4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7f448 <__cxa_atexit@plt+0x71294> │ │ │ │ - mov r5, r3 │ │ │ │ - b 7f4a4 <__cxa_atexit@plt+0x712f0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - rsbseq ip, fp, #208, 26 @ 0x3400 │ │ │ │ - rsbseq ip, fp, #196, 26 @ 0x3100 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 7f498 <__cxa_atexit@plt+0x712e4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7f490 <__cxa_atexit@plt+0x712dc> │ │ │ │ - b 7f4a4 <__cxa_atexit@plt+0x712f0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 7f50c <__cxa_atexit@plt+0x71358> │ │ │ │ - ldr r2, [pc, #120] @ 7f534 <__cxa_atexit@plt+0x71380> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #8]! │ │ │ │ - str r2, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 7f520 <__cxa_atexit@plt+0x7136c> │ │ │ │ - ldr r1, [pc, #96] @ 7f538 <__cxa_atexit@plt+0x71384> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - sub r0, r2, #1 │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r0, [r5, #12] │ │ │ │ ands r1, r7, #3 │ │ │ │ - beq 7f528 <__cxa_atexit@plt+0x71374> │ │ │ │ - ldr r7, [pc, #68] @ 7f53c <__cxa_atexit@plt+0x71388> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - cmp r2, r1 │ │ │ │ - addeq r7, r7, #4 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 7f540 <__cxa_atexit@plt+0x7138c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - addseq fp, r7, #64, 2 │ │ │ │ - addseq fp, r7, #28, 2 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #80] @ 7f5a4 <__cxa_atexit@plt+0x713f0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #8]! │ │ │ │ - and r2, r7, #3 │ │ │ │ - ldr r7, [r3, #-4] │ │ │ │ - sub r2, r2, #1 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 7f598 <__cxa_atexit@plt+0x713e4> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [pc, #40] @ 7f5a8 <__cxa_atexit@plt+0x713f4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - sub r2, r2, #1 │ │ │ │ - cmp r3, r2 │ │ │ │ - addeq r7, r7, #4 │ │ │ │ - ldr r7, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - addseq fp, r7, #184 @ 0xb8 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 7f5dc <__cxa_atexit@plt+0x71428> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ + beq 7e1c8 <__cxa_atexit@plt+0x70014> │ │ │ │ + ldr r2, [r5] │ │ │ │ + cmp r1, #3 │ │ │ │ + beq 7e1e4 <__cxa_atexit@plt+0x70030> │ │ │ │ + sub r7, r1, #1 │ │ │ │ + add r3, r5, #12 │ │ │ │ cmp r2, r7 │ │ │ │ - addeq r3, r3, #4 │ │ │ │ - ldr r7, [r3] │ │ │ │ - bx r0 │ │ │ │ - addseq fp, r7, #124 @ 0x7c │ │ │ │ - rsbseq ip, fp, #216, 22 @ 0x36000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7f640 <__cxa_atexit@plt+0x7148c> │ │ │ │ - ldr r7, [pc, #96] @ 7f664 <__cxa_atexit@plt+0x714b0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7f650 <__cxa_atexit@plt+0x7149c> │ │ │ │ - ldr r7, [pc, #76] @ 7f668 <__cxa_atexit@plt+0x714b4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 7f634 <__cxa_atexit@plt+0x71480> │ │ │ │ - mov r7, r8 │ │ │ │ - b 7f0d8 <__cxa_atexit@plt+0x70f24> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 7f670 <__cxa_atexit@plt+0x714bc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 7f66c <__cxa_atexit@plt+0x714b8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0xfffffab8 │ │ │ │ - rsbseq ip, fp, #108, 22 @ 0x1b000 │ │ │ │ - rsbseq ip, fp, #132, 22 @ 0x21000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 7f6a8 <__cxa_atexit@plt+0x714f4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 7f6ac <__cxa_atexit@plt+0x714f8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - addseq sl, r7, #172, 30 @ 0x2b0 │ │ │ │ - addseq sl, r7, #36, 30 @ 0x90 │ │ │ │ - rsbseq ip, fp, #168, 20 @ 0xa8000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 7f704 <__cxa_atexit@plt+0x71550> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 7f6fc <__cxa_atexit@plt+0x71548> │ │ │ │ - ldr r8, [pc, #40] @ 7f70c <__cxa_atexit@plt+0x71558> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #36] @ 7f710 <__cxa_atexit@plt+0x7155c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r9 │ │ │ │ - b 1fe8ed4 <__cxa_atexit@plt+0x1fdad20> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - rsbeq pc, r1, #1114112 @ 0x110000 │ │ │ │ - addseq sl, r7, #224, 28 @ 0xe00 │ │ │ │ - rsbseq ip, fp, #196, 20 @ 0xc4000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7f75c <__cxa_atexit@plt+0x715a8> │ │ │ │ - ldr r7, [pc, #52] @ 7f76c <__cxa_atexit@plt+0x715b8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 7f750 <__cxa_atexit@plt+0x7159c> │ │ │ │ - mov r7, r8 │ │ │ │ - b 7f780 <__cxa_atexit@plt+0x715cc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 7f770 <__cxa_atexit@plt+0x715bc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsbseq ip, fp, #144, 20 @ 0x90000 │ │ │ │ - rsbseq ip, fp, #104, 20 @ 0x68000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #116] @ 7f800 <__cxa_atexit@plt+0x7164c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 7f7d8 <__cxa_atexit@plt+0x71624> │ │ │ │ - ldr r7, [r5] │ │ │ │ - sub r3, r2, #1 │ │ │ │ - cmp r7, r3 │ │ │ │ - bne 7f7e4 <__cxa_atexit@plt+0x71630> │ │ │ │ - ldr r3, [pc, #64] @ 7f804 <__cxa_atexit@plt+0x71650> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7f7f8 <__cxa_atexit@plt+0x71644> │ │ │ │ - b 7f878 <__cxa_atexit@plt+0x716c4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 7f808 <__cxa_atexit@plt+0x71654> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - addseq sl, r7, #68, 28 @ 0x440 │ │ │ │ - rsbseq ip, fp, #208, 18 @ 0x340000 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 7f848 <__cxa_atexit@plt+0x71694> │ │ │ │ - ldr r3, [pc, #48] @ 7f864 <__cxa_atexit@plt+0x716b0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8]! │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7f85c <__cxa_atexit@plt+0x716a8> │ │ │ │ - b 7f878 <__cxa_atexit@plt+0x716c4> │ │ │ │ - ldr r7, [pc, #24] @ 7f868 <__cxa_atexit@plt+0x716b4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - addseq sl, r7, #224, 26 @ 0x3800 │ │ │ │ - rsbseq ip, fp, #112, 18 @ 0x1c0000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 7f8bc <__cxa_atexit@plt+0x71708> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 7f8e8 <__cxa_atexit@plt+0x71734> │ │ │ │ - ldr r2, [r3, #1] │ │ │ │ - ldr r3, [r3, #5] │ │ │ │ - ldr r1, [pc, #128] @ 7f924 <__cxa_atexit@plt+0x71770> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7f914 <__cxa_atexit@plt+0x71760> │ │ │ │ - b 7f934 <__cxa_atexit@plt+0x71780> │ │ │ │ - ldr r2, [r3, #2] │ │ │ │ - ldr r1, [r3, #6] │ │ │ │ - ldr r3, [r3, #10] │ │ │ │ - ldr r0, [pc, #80] @ 7f920 <__cxa_atexit@plt+0x7176c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - stm r5, {r1, r2} │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7f914 <__cxa_atexit@plt+0x71760> │ │ │ │ - b 7fb50 <__cxa_atexit@plt+0x7199c> │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - ldr r3, [r3, #11] │ │ │ │ - ldr r0, [pc, #32] @ 7f91c <__cxa_atexit@plt+0x71768> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - stm r5, {r1, r2} │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7f914 <__cxa_atexit@plt+0x71760> │ │ │ │ - b 7fd68 <__cxa_atexit@plt+0x71bb4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, ror #8 │ │ │ │ - andeq r0, r0, ip, ror r2 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - rsbseq ip, fp, #180, 16 @ 0xb40000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne 7f994 <__cxa_atexit@plt+0x717e0> │ │ │ │ - ldr r3, [r7, #1] │ │ │ │ - ldr r2, [r7, #5] │ │ │ │ - ldr r1, [pc, #104] @ 7f9b8 <__cxa_atexit@plt+0x71804> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7f9ac <__cxa_atexit@plt+0x717f8> │ │ │ │ - ldr r2, [pc, #72] @ 7f9bc <__cxa_atexit@plt+0x71808> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7f9ac <__cxa_atexit@plt+0x717f8> │ │ │ │ - mov r5, r3 │ │ │ │ - b 7fa08 <__cxa_atexit@plt+0x71854> │ │ │ │ - ldr r7, [pc, #36] @ 7f9c0 <__cxa_atexit@plt+0x7180c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r0, [pc, #28] @ 7f9c4 <__cxa_atexit@plt+0x71810> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - rsbseq ip, fp, #72, 16 @ 0x480000 │ │ │ │ - rsbseq ip, fp, #60, 16 @ 0x3c0000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 7f9fc <__cxa_atexit@plt+0x71848> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7f9f4 <__cxa_atexit@plt+0x71840> │ │ │ │ - b 7fa08 <__cxa_atexit@plt+0x71854> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 7fa70 <__cxa_atexit@plt+0x718bc> │ │ │ │ - ldr r2, [pc, #120] @ 7fa98 <__cxa_atexit@plt+0x718e4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #8]! │ │ │ │ - str r2, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 7fa84 <__cxa_atexit@plt+0x718d0> │ │ │ │ - ldr r1, [pc, #96] @ 7fa9c <__cxa_atexit@plt+0x718e8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - sub r0, r2, #1 │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 7fa8c <__cxa_atexit@plt+0x718d8> │ │ │ │ - ldr r7, [pc, #68] @ 7faa0 <__cxa_atexit@plt+0x718ec> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - cmp r2, r1 │ │ │ │ - addeq r7, r7, #4 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 7faa4 <__cxa_atexit@plt+0x718f0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + ldrge r7, [r5, #8] │ │ │ │ + ldrlt r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - addseq sl, r7, #220, 22 @ 0x37000 │ │ │ │ - addseq sl, r7, #184, 22 @ 0x2e000 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #80] @ 7fb08 <__cxa_atexit@plt+0x71954> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #8]! │ │ │ │ - and r2, r7, #3 │ │ │ │ - ldr r7, [r3, #-4] │ │ │ │ - sub r2, r2, #1 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 7fafc <__cxa_atexit@plt+0x71948> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [pc, #40] @ 7fb0c <__cxa_atexit@plt+0x71958> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - sub r2, r2, #1 │ │ │ │ - cmp r3, r2 │ │ │ │ - addeq r7, r7, #4 │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b 7e188 <__cxa_atexit@plt+0x6ffd4> │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - addseq sl, r7, #84, 22 @ 0x15000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 7fb40 <__cxa_atexit@plt+0x7198c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r2, r7 │ │ │ │ - addeq r3, r3, #4 │ │ │ │ - ldr r7, [r3] │ │ │ │ - bx r0 │ │ │ │ - addseq sl, r7, #24, 22 @ 0x6000 │ │ │ │ - rsbseq ip, fp, #152, 12 @ 0x9800000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 7fbb4 <__cxa_atexit@plt+0x71a00> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r1, [r7, #10] │ │ │ │ - ldr r0, [pc, #104] @ 7fbd8 <__cxa_atexit@plt+0x71a24> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - stmda r5, {r1, r2} │ │ │ │ - mov r3, r5 │ │ │ │ - str r0, [r3, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7fbcc <__cxa_atexit@plt+0x71a18> │ │ │ │ - ldr r2, [pc, #72] @ 7fbdc <__cxa_atexit@plt+0x71a28> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7fbcc <__cxa_atexit@plt+0x71a18> │ │ │ │ - mov r5, r3 │ │ │ │ - b 7fc28 <__cxa_atexit@plt+0x71a74> │ │ │ │ - ldr r7, [pc, #36] @ 7fbe0 <__cxa_atexit@plt+0x71a2c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #16 │ │ │ │ - ldr r0, [pc, #28] @ 7fbe4 <__cxa_atexit@plt+0x71a30> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - rsbseq ip, fp, #40, 12 @ 0x2800000 │ │ │ │ - rsbseq ip, fp, #28, 12 @ 0x1c00000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 7fc1c <__cxa_atexit@plt+0x71a68> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7fc14 <__cxa_atexit@plt+0x71a60> │ │ │ │ - b 7fc28 <__cxa_atexit@plt+0x71a74> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r5, lsl #4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 7fc8c <__cxa_atexit@plt+0x71ad8> │ │ │ │ - ldr r3, [pc, #104] @ 7fca8 <__cxa_atexit@plt+0x71af4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7fca0 <__cxa_atexit@plt+0x71aec> │ │ │ │ - ldr r2, [pc, #84] @ 7fcac <__cxa_atexit@plt+0x71af8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7fca0 <__cxa_atexit@plt+0x71aec> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r3, r2 │ │ │ │ - bne 7fc8c <__cxa_atexit@plt+0x71ad8> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - add r5, r5, #24 │ │ │ │ - b 3efcc8 <__cxa_atexit@plt+0x3e1b14> │ │ │ │ - ldr r7, [pc, #28] @ 7fcb0 <__cxa_atexit@plt+0x71afc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - addseq sl, r7, #156, 18 @ 0x270000 │ │ │ │ - andeq r0, r0, r5, lsl #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #80] @ 7fd14 <__cxa_atexit@plt+0x71b60> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7fcf8 <__cxa_atexit@plt+0x71b44> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r3, r2 │ │ │ │ - bne 7fd00 <__cxa_atexit@plt+0x71b4c> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - add r5, r5, #24 │ │ │ │ - b 3efcc8 <__cxa_atexit@plt+0x3e1b14> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 7fd18 <__cxa_atexit@plt+0x71b64> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - addseq sl, r7, #40, 18 @ 0xa0000 │ │ │ │ - andeq r0, r0, r5, asr #6 │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b 7e1b4 <__cxa_atexit@plt+0x70000> │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne 7fd44 <__cxa_atexit@plt+0x71b90> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - add r5, r5, #24 │ │ │ │ - b 3efcc8 <__cxa_atexit@plt+0x3e1b14> │ │ │ │ - ldr r7, [pc, #12] @ 7fd58 <__cxa_atexit@plt+0x71ba4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - bx r0 │ │ │ │ - addseq sl, r7, #228, 16 @ 0xe40000 │ │ │ │ - rsbseq ip, fp, #128, 8 @ 0x80000000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 7fdcc <__cxa_atexit@plt+0x71c18> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r0, [pc, #104] @ 7fdf0 <__cxa_atexit@plt+0x71c3c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - stmda r5, {r1, r2} │ │ │ │ - mov r3, r5 │ │ │ │ - str r0, [r3, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7fde4 <__cxa_atexit@plt+0x71c30> │ │ │ │ - ldr r2, [pc, #72] @ 7fdf4 <__cxa_atexit@plt+0x71c40> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7fde4 <__cxa_atexit@plt+0x71c30> │ │ │ │ - mov r5, r3 │ │ │ │ - b 7fe40 <__cxa_atexit@plt+0x71c8c> │ │ │ │ - ldr r7, [pc, #36] @ 7fdf8 <__cxa_atexit@plt+0x71c44> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldmib r5, {r1, r3} │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + and r0, r7, #3 │ │ │ │ + cmp r0, #3 │ │ │ │ + beq 7e230 <__cxa_atexit@plt+0x7007c> │ │ │ │ + sub r7, r0, #1 │ │ │ │ + cmp r1, r7 │ │ │ │ + movlt r2, r3 │ │ │ │ + bic r7, r2, #3 │ │ │ │ add r5, r5, #16 │ │ │ │ - ldr r0, [pc, #28] @ 7fdfc <__cxa_atexit@plt+0x71c48> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - rsbseq ip, fp, #16, 8 @ 0x10000000 │ │ │ │ - rsbseq ip, fp, #4, 8 @ 0x4000000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 7fe34 <__cxa_atexit@plt+0x71c80> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7fe2c <__cxa_atexit@plt+0x71c78> │ │ │ │ - b 7fe40 <__cxa_atexit@plt+0x71c8c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r5, lsl #4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 7fea4 <__cxa_atexit@plt+0x71cf0> │ │ │ │ - ldr r3, [pc, #104] @ 7fec0 <__cxa_atexit@plt+0x71d0c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7feb8 <__cxa_atexit@plt+0x71d04> │ │ │ │ - ldr r2, [pc, #84] @ 7fec4 <__cxa_atexit@plt+0x71d10> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7feb8 <__cxa_atexit@plt+0x71d04> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r3, r2 │ │ │ │ - bne 7fea4 <__cxa_atexit@plt+0x71cf0> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - add r5, r5, #24 │ │ │ │ - b 3efcc8 <__cxa_atexit@plt+0x3e1b14> │ │ │ │ - ldr r7, [pc, #28] @ 7fec8 <__cxa_atexit@plt+0x71d14> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - addseq sl, r7, #132, 14 @ 0x2100000 │ │ │ │ - andeq r0, r0, r5, lsl #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #80] @ 7ff2c <__cxa_atexit@plt+0x71d78> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7ff10 <__cxa_atexit@plt+0x71d5c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r3, r2 │ │ │ │ - bne 7ff18 <__cxa_atexit@plt+0x71d64> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - add r5, r5, #24 │ │ │ │ - b 3efcc8 <__cxa_atexit@plt+0x3e1b14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 7ff30 <__cxa_atexit@plt+0x71d7c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - addseq sl, r7, #16, 14 @ 0x400000 │ │ │ │ - andeq r0, r0, r5, asr #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne 7ff5c <__cxa_atexit@plt+0x71da8> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - add r5, r5, #24 │ │ │ │ - b 3efcc8 <__cxa_atexit@plt+0x3e1b14> │ │ │ │ - ldr r7, [pc, #12] @ 7ff70 <__cxa_atexit@plt+0x71dbc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - bx r0 │ │ │ │ - addseq sl, r7, #204, 12 @ 0xcc00000 │ │ │ │ - rsbseq ip, fp, #116, 4 @ 0x40000007 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7ffd4 <__cxa_atexit@plt+0x71e20> │ │ │ │ - ldr r7, [pc, #96] @ 7fff8 <__cxa_atexit@plt+0x71e44> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7ffe4 <__cxa_atexit@plt+0x71e30> │ │ │ │ - ldr r7, [pc, #76] @ 7fffc <__cxa_atexit@plt+0x71e48> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 7ffc8 <__cxa_atexit@plt+0x71e14> │ │ │ │ - mov r7, r8 │ │ │ │ - b 7f780 <__cxa_atexit@plt+0x715cc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 80004 <__cxa_atexit@plt+0x71e50> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 80000 <__cxa_atexit@plt+0x71e4c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0xfffff7cc │ │ │ │ - rsbseq ip, fp, #8, 4 @ 0x80000000 │ │ │ │ - rsbseq ip, fp, #32, 4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 8003c <__cxa_atexit@plt+0x71e88> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 80040 <__cxa_atexit@plt+0x71e8c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - addseq sl, r7, #24, 12 @ 0x1800000 │ │ │ │ - addseq sl, r7, #144, 10 @ 0x24000000 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b 7e218 <__cxa_atexit@plt+0x70064> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 800d8 <__cxa_atexit@plt+0x71f24> │ │ │ │ - ldr r7, [pc, #132] @ 800e8 <__cxa_atexit@plt+0x71f34> │ │ │ │ + bhi 7e2e4 <__cxa_atexit@plt+0x70130> │ │ │ │ + ldr r7, [pc, #180] @ 7e314 <__cxa_atexit@plt+0x70160> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r9} │ │ │ │ ands r2, r8, #3 │ │ │ │ - beq 800ac <__cxa_atexit@plt+0x71ef8> │ │ │ │ - ldr r1, [pc, #116] @ 800ec <__cxa_atexit@plt+0x71f38> │ │ │ │ - add r1, pc, r1 │ │ │ │ + beq 7e2b8 <__cxa_atexit@plt+0x70104> │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ - sub r0, r2, #1 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 7e2f4 <__cxa_atexit@plt+0x70140> │ │ │ │ + sub r2, r2, #1 │ │ │ │ + ldr r1, [pc, #148] @ 7e318 <__cxa_atexit@plt+0x70164> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ ands r1, r7, #3 │ │ │ │ - beq 800bc <__cxa_atexit@plt+0x71f08> │ │ │ │ + beq 7e2c8 <__cxa_atexit@plt+0x70114> │ │ │ │ + cmp r1, #3 │ │ │ │ + beq 7e304 <__cxa_atexit@plt+0x70150> │ │ │ │ + sub r7, r1, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ - cmp r2, r1 │ │ │ │ - bne 800c8 <__cxa_atexit@plt+0x71f14> │ │ │ │ - ldr r7, [pc, #76] @ 800f0 <__cxa_atexit@plt+0x71f3c> │ │ │ │ + cmp r2, r7 │ │ │ │ + bge 7e2d4 <__cxa_atexit@plt+0x70120> │ │ │ │ + ldr r7, [pc, #108] @ 7e31c <__cxa_atexit@plt+0x70168> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 800f8 <__cxa_atexit@plt+0x71f44> │ │ │ │ + ldr r7, [pc, #72] @ 7e324 <__cxa_atexit@plt+0x70170> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 800f4 <__cxa_atexit@plt+0x71f40> │ │ │ │ + ldr r7, [pc, #52] @ 7e320 <__cxa_atexit@plt+0x7016c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - addseq sl, r7, #140, 10 @ 0x23000000 │ │ │ │ - rsbseq ip, fp, #52, 2 │ │ │ │ - addseq sl, r7, #224, 8 @ 0xe0000000 │ │ │ │ + bic r2, r8, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + b 7e27c <__cxa_atexit@plt+0x700c8> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b 7e29c <__cxa_atexit@plt+0x700e8> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + andeq r0, r0, r8, asr #2 │ │ │ │ + addseq ip, r7, #160, 6 @ 0x80000002 │ │ │ │ + rsbseq sp, fp, #156, 28 @ 0x9c0 │ │ │ │ + addseq ip, r7, #244, 4 @ 0x4000000f │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #80] @ 80160 <__cxa_atexit@plt+0x71fac> │ │ │ │ - add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r1, r3, #1 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 7e39c <__cxa_atexit@plt+0x701e8> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #108] @ 7e3bc <__cxa_atexit@plt+0x70208> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 80148 <__cxa_atexit@plt+0x71f94> │ │ │ │ + beq 7e384 <__cxa_atexit@plt+0x701d0> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 7e3ac <__cxa_atexit@plt+0x701f8> │ │ │ │ + sub r7, r2, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - cmp r3, r2 │ │ │ │ - bne 80150 <__cxa_atexit@plt+0x71f9c> │ │ │ │ - ldr r7, [pc, #36] @ 80164 <__cxa_atexit@plt+0x71fb0> │ │ │ │ + cmp r3, r7 │ │ │ │ + bge 7e38c <__cxa_atexit@plt+0x701d8> │ │ │ │ + ldr r7, [pc, #68] @ 7e3c0 <__cxa_atexit@plt+0x7020c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 80168 <__cxa_atexit@plt+0x71fb4> │ │ │ │ + ldr r7, [pc, #48] @ 7e3c4 <__cxa_atexit@plt+0x70210> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - addseq sl, r7, #240, 8 @ 0xf0000000 │ │ │ │ - addseq sl, r7, #88, 8 @ 0x58000000 │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b 7e348 <__cxa_atexit@plt+0x70194> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b 7e368 <__cxa_atexit@plt+0x701b4> │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + addseq ip, r7, #212, 4 @ 0x4000000d │ │ │ │ + addseq ip, r7, #60, 4 @ 0xc0000003 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #44] @ 801a8 <__cxa_atexit@plt+0x71ff4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #40] @ 801ac <__cxa_atexit@plt+0x71ff8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 7e408 <__cxa_atexit@plt+0x70254> │ │ │ │ + sub r2, r2, #1 │ │ │ │ + ldr r1, [pc, #44] @ 7e418 <__cxa_atexit@plt+0x70264> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [pc, #40] @ 7e41c <__cxa_atexit@plt+0x70268> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r1, r7 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ + cmp r3, r2 │ │ │ │ + addlt r7, r1, #1 │ │ │ │ bx r0 │ │ │ │ - addseq sl, r7, #180, 8 @ 0xb4000000 │ │ │ │ - addseq sl, r7, #44, 8 @ 0x2c000000 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r2, [r7, #-2] │ │ │ │ + b 7e3e4 <__cxa_atexit@plt+0x70230> │ │ │ │ + addseq ip, r7, #100, 4 @ 0x40000006 │ │ │ │ + addseq ip, r7, #220, 2 @ 0x37 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 80234 <__cxa_atexit@plt+0x72080> │ │ │ │ - ldr r7, [pc, #116] @ 80244 <__cxa_atexit@plt+0x72090> │ │ │ │ + bhi 7e4b4 <__cxa_atexit@plt+0x70300> │ │ │ │ + ldr r7, [pc, #164] @ 7e4e4 <__cxa_atexit@plt+0x70330> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9} │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq 80218 <__cxa_atexit@plt+0x72064> │ │ │ │ - ldr r1, [pc, #100] @ 80248 <__cxa_atexit@plt+0x72094> │ │ │ │ - add r1, pc, r1 │ │ │ │ + stmdb r5, {r7, r8} │ │ │ │ + ands r2, r9, #3 │ │ │ │ + beq 7e498 <__cxa_atexit@plt+0x702e4> │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ - sub r0, r2, #1 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 7e4c4 <__cxa_atexit@plt+0x70310> │ │ │ │ + sub r2, r2, #1 │ │ │ │ + ldr r1, [pc, #132] @ 7e4e8 <__cxa_atexit@plt+0x70334> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ ands r1, r7, #3 │ │ │ │ - beq 80228 <__cxa_atexit@plt+0x72074> │ │ │ │ - ldr r7, [pc, #72] @ 8024c <__cxa_atexit@plt+0x72098> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - cmp r2, r1 │ │ │ │ - addeq r7, r7, #4 │ │ │ │ + beq 7e4a8 <__cxa_atexit@plt+0x702f4> │ │ │ │ + cmp r1, #3 │ │ │ │ + beq 7e4d4 <__cxa_atexit@plt+0x70320> │ │ │ │ + sub r7, r1, #1 │ │ │ │ + ldr r3, [pc, #104] @ 7e4ec <__cxa_atexit@plt+0x70338> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + cmp r2, r7 │ │ │ │ + addlt r3, r3, #4 │ │ │ │ ldr r0, [r5] │ │ │ │ - ldr r7, [r7] │ │ │ │ + ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 80250 <__cxa_atexit@plt+0x7209c> │ │ │ │ + ldr r7, [pc, #52] @ 7e4f0 <__cxa_atexit@plt+0x7033c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - addseq sl, r7, #52, 8 @ 0x34000000 │ │ │ │ - rsbseq fp, fp, #220, 30 @ 0x370 │ │ │ │ + bic r2, r9, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + b 7e45c <__cxa_atexit@plt+0x702a8> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b 7e47c <__cxa_atexit@plt+0x702c8> │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + addseq ip, r7, #212, 2 @ 0x35 │ │ │ │ + rsbseq sp, fp, #208, 24 @ 0xd000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #64] @ 802a8 <__cxa_atexit@plt+0x720f4> │ │ │ │ - add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r1, r3, #1 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 7e558 <__cxa_atexit@plt+0x703a4> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #92] @ 7e578 <__cxa_atexit@plt+0x703c4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 802a0 <__cxa_atexit@plt+0x720ec> │ │ │ │ - ldr r7, [pc, #32] @ 802ac <__cxa_atexit@plt+0x720f8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - cmp r3, r2 │ │ │ │ - addeq r7, r7, #4 │ │ │ │ + beq 7e550 <__cxa_atexit@plt+0x7039c> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 7e568 <__cxa_atexit@plt+0x703b4> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + ldr r2, [pc, #64] @ 7e57c <__cxa_atexit@plt+0x703c8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + cmp r3, r7 │ │ │ │ + addlt r2, r2, #4 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7] │ │ │ │ + ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - addseq sl, r7, #172, 6 @ 0xb0000002 │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b 7e514 <__cxa_atexit@plt+0x70360> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b 7e534 <__cxa_atexit@plt+0x70380> │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + addseq ip, r7, #28, 2 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 802e0 <__cxa_atexit@plt+0x7212c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 7e5b8 <__cxa_atexit@plt+0x70404> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + ldr r2, [pc, #36] @ 7e5c8 <__cxa_atexit@plt+0x70414> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + cmp r3, r7 │ │ │ │ + addlt r2, r2, #4 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r2, r7 │ │ │ │ - addeq r3, r3, #4 │ │ │ │ - ldr r7, [r3] │ │ │ │ + ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ - addseq sl, r7, #120, 6 @ 0xe0000001 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b 7e59c <__cxa_atexit@plt+0x703e8> │ │ │ │ + addseq ip, r7, #180 @ 0xb4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ + sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 80328 <__cxa_atexit@plt+0x72174> │ │ │ │ - ldr r7, [pc, #52] @ 80338 <__cxa_atexit@plt+0x72184> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 8031c <__cxa_atexit@plt+0x72168> │ │ │ │ - mov r7, r8 │ │ │ │ - b 80348 <__cxa_atexit@plt+0x72194> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 8033c <__cxa_atexit@plt+0x72188> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq fp, fp, #252, 28 @ 0xfc0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr r0, [pc, #156] @ 803f8 <__cxa_atexit@plt+0x72244> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - stm r5, {r1, r2} │ │ │ │ + bhi 7e668 <__cxa_atexit@plt+0x704b4> │ │ │ │ + ldr r3, [pc, #172] @ 7e698 <__cxa_atexit@plt+0x704e4> │ │ │ │ + add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ - str r0, [r7, #-8]! │ │ │ │ - tst r3, #3 │ │ │ │ - beq 803cc <__cxa_atexit@plt+0x72218> │ │ │ │ - ldr r2, [pc, #124] @ 803fc <__cxa_atexit@plt+0x72248> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r3, #3] │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - ldr r0, [r3, #11] │ │ │ │ + str r3, [r7, #-12]! │ │ │ │ + stmib r7, {r8, r9} │ │ │ │ + ands r3, r9, #3 │ │ │ │ + beq 7e64c <__cxa_atexit@plt+0x70498> │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + cmp r3, #3 │ │ │ │ + beq 7e678 <__cxa_atexit@plt+0x704c4> │ │ │ │ + sub r2, r3, #1 │ │ │ │ + ldr r1, [pc, #132] @ 7e69c <__cxa_atexit@plt+0x704e8> │ │ │ │ + add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ - str r2, [r3, #-16]! │ │ │ │ - ldr r2, [r3, #20] │ │ │ │ - stmib r3, {r0, r1} │ │ │ │ - str r7, [r3, #20] │ │ │ │ - ands r1, r2, #3 │ │ │ │ - beq 803dc <__cxa_atexit@plt+0x72228> │ │ │ │ - ldr r2, [pc, #80] @ 80400 <__cxa_atexit@plt+0x7224c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - sub r1, r1, #1 │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 803ec <__cxa_atexit@plt+0x72238> │ │ │ │ - mov r5, r3 │ │ │ │ - b 804bc <__cxa_atexit@plt+0x72308> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ + str r1, [r3, #-16]! │ │ │ │ + str r2, [r3, #4] │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq 7e65c <__cxa_atexit@plt+0x704a8> │ │ │ │ + cmp r1, #3 │ │ │ │ + beq 7e688 <__cxa_atexit@plt+0x704d4> │ │ │ │ + sub r3, r1, #1 │ │ │ │ + cmp r2, r3 │ │ │ │ + ldrlt r7, [r5, #-4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r0, [pc, #72] @ 8046c <__cxa_atexit@plt+0x722b8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - str r5, [r3, #12] │ │ │ │ - stmda r3, {r1, r2} │ │ │ │ - mov r5, r3 │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 80464 <__cxa_atexit@plt+0x722b0> │ │ │ │ - ldr r1, [pc, #40] @ 80470 <__cxa_atexit@plt+0x722bc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - str r1, [r3, #-8] │ │ │ │ - sub r2, r2, #1 │ │ │ │ - str r2, [r3, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 80464 <__cxa_atexit@plt+0x722b0> │ │ │ │ - b 804bc <__cxa_atexit@plt+0x72308> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #40] @ 804b0 <__cxa_atexit@plt+0x722fc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r2, [r5] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r5, #20] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 804a8 <__cxa_atexit@plt+0x722f4> │ │ │ │ - b 804bc <__cxa_atexit@plt+0x72308> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r5, lsl #4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 8050c <__cxa_atexit@plt+0x72358> │ │ │ │ - ldr r3, [pc, #80] @ 80528 <__cxa_atexit@plt+0x72374> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 80520 <__cxa_atexit@plt+0x7236c> │ │ │ │ - ldr r2, [pc, #60] @ 8052c <__cxa_atexit@plt+0x72378> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r5, #20] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 80520 <__cxa_atexit@plt+0x7236c> │ │ │ │ - b 8057c <__cxa_atexit@plt+0x723c8> │ │ │ │ - ldr r7, [pc, #28] @ 80530 <__cxa_atexit@plt+0x7237c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #48] @ 7e6a0 <__cxa_atexit@plt+0x704ec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - addseq sl, r7, #28, 2 │ │ │ │ - andeq r0, r0, r5, lsl #6 │ │ │ │ + bic r3, r9, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r2, [r3, #-2] │ │ │ │ + b 7e610 <__cxa_atexit@plt+0x7045c> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b 7e638 <__cxa_atexit@plt+0x70484> │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + rsbseq sp, fp, #32, 22 @ 0x8000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #40] @ 80570 <__cxa_atexit@plt+0x723bc> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 7e710 <__cxa_atexit@plt+0x7055c> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #100] @ 7e730 <__cxa_atexit@plt+0x7057c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r5, #20] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 80568 <__cxa_atexit@plt+0x723b4> │ │ │ │ - b 8057c <__cxa_atexit@plt+0x723c8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r5, asr #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 805e8 <__cxa_atexit@plt+0x72434> │ │ │ │ - ldr r3, [pc, #120] @ 80610 <__cxa_atexit@plt+0x7245c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 805fc <__cxa_atexit@plt+0x72448> │ │ │ │ - ldr r7, [pc, #100] @ 80614 <__cxa_atexit@plt+0x72460> │ │ │ │ - add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ - str r7, [r3, #16]! │ │ │ │ - ldr r7, [r3, #-12] │ │ │ │ - sub r1, r2, #1 │ │ │ │ - str r1, [r3, #4] │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ ands r1, r7, #3 │ │ │ │ - beq 80604 <__cxa_atexit@plt+0x72450> │ │ │ │ - ldr r7, [pc, #68] @ 80618 <__cxa_atexit@plt+0x72464> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - cmp r2, r1 │ │ │ │ - addeq r7, r7, #4 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 8061c <__cxa_atexit@plt+0x72468> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + beq 7e704 <__cxa_atexit@plt+0x70550> │ │ │ │ + ldr r2, [r5] │ │ │ │ + cmp r1, #3 │ │ │ │ + beq 7e720 <__cxa_atexit@plt+0x7056c> │ │ │ │ + sub r7, r1, #1 │ │ │ │ + add r3, r5, #12 │ │ │ │ + cmp r2, r7 │ │ │ │ + ldrge r7, [r5, #4] │ │ │ │ + ldrlt r7, [r5, #8] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - addseq sl, r7, #100 @ 0x64 │ │ │ │ - addseq sl, r7, #64 @ 0x40 │ │ │ │ - andeq r0, r0, r5, asr #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #80] @ 80680 <__cxa_atexit@plt+0x724cc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #16]! │ │ │ │ - and r2, r7, #3 │ │ │ │ - ldr r7, [r3, #-12] │ │ │ │ - sub r2, r2, #1 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 80674 <__cxa_atexit@plt+0x724c0> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [pc, #40] @ 80684 <__cxa_atexit@plt+0x724d0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - sub r2, r2, #1 │ │ │ │ - cmp r3, r2 │ │ │ │ - addeq r7, r7, #4 │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b 7e6c4 <__cxa_atexit@plt+0x70510> │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ - bx r0 │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b 7e6f0 <__cxa_atexit@plt+0x7053c> │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldmib r5, {r1, r3} │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + and r0, r7, #3 │ │ │ │ + cmp r0, #3 │ │ │ │ + beq 7e76c <__cxa_atexit@plt+0x705b8> │ │ │ │ + sub r7, r0, #1 │ │ │ │ + cmp r1, r7 │ │ │ │ + movlt r3, r2 │ │ │ │ + bic r7, r3, #3 │ │ │ │ + add r5, r5, #16 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b 7e754 <__cxa_atexit@plt+0x705a0> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + and r3, r8, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 7e7e0 <__cxa_atexit@plt+0x7062c> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 7e7ec <__cxa_atexit@plt+0x70638> │ │ │ │ + bic r3, r8, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + sub r3, r3, #3 │ │ │ │ + cmp r3, #4 │ │ │ │ + bhi 7e828 <__cxa_atexit@plt+0x70674> │ │ │ │ + add r2, pc, #4 │ │ │ │ + ldr r3, [r2, r3, lsl #2] │ │ │ │ + add pc, r2, r3 │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - addseq r9, r7, #220, 30 @ 0x370 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 806b8 <__cxa_atexit@plt+0x72504> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r2, r7 │ │ │ │ - addeq r3, r3, #4 │ │ │ │ - ldr r7, [r3] │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + ldr r8, [pc, #100] @ 7e840 <__cxa_atexit@plt+0x7068c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + ldr r8, [pc, #80] @ 7e838 <__cxa_atexit@plt+0x70684> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + ldr r8, [pc, #64] @ 7e834 <__cxa_atexit@plt+0x70680> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + ldr r8, [pc, #80] @ 7e850 <__cxa_atexit@plt+0x7069c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + ldr r8, [pc, #60] @ 7e848 <__cxa_atexit@plt+0x70694> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + ldr r8, [pc, #52] @ 7e84c <__cxa_atexit@plt+0x70698> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + ldr r8, [pc, #32] @ 7e844 <__cxa_atexit@plt+0x70690> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + ldr r8, [pc, #12] @ 7e83c <__cxa_atexit@plt+0x70688> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + rsbeq r0, r2, #9633792 @ 0x930000 │ │ │ │ + rsbeq r0, r2, #9830400 @ 0x960000 │ │ │ │ + rsbeq r0, r2, #64, 16 @ 0x400000 │ │ │ │ + rsbeq r0, r2, #8781824 @ 0x860000 │ │ │ │ + rsbeq r0, r2, #48, 16 @ 0x300000 │ │ │ │ + rsbeq r0, r2, #3801088 @ 0x3a0000 │ │ │ │ + rsbeq r0, r2, #32, 16 @ 0x200000 │ │ │ │ + rsbeq r0, r2, #2752512 @ 0x2a0000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7e8a4 <__cxa_atexit@plt+0x706f0> │ │ │ │ + ldr r3, [pc, #64] @ 7e8b4 <__cxa_atexit@plt+0x70700> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, sl} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 7e894 <__cxa_atexit@plt+0x706e0> │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 7e788 <__cxa_atexit@plt+0x705d4> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - addseq r9, r7, #160, 30 @ 0x280 │ │ │ │ + ldr r7, [pc, #12] @ 7e8b8 <__cxa_atexit@plt+0x70704> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + rsbseq sp, fp, #20, 18 @ 0x50000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 7e788 <__cxa_atexit@plt+0x705d4> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ + sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 80700 <__cxa_atexit@plt+0x7254c> │ │ │ │ - ldr r7, [pc, #52] @ 80710 <__cxa_atexit@plt+0x7255c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ + bhi 7e91c <__cxa_atexit@plt+0x70768> │ │ │ │ + ldr r3, [pc, #56] @ 7e92c <__cxa_atexit@plt+0x70778> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 806f4 <__cxa_atexit@plt+0x72540> │ │ │ │ + beq 7e90c <__cxa_atexit@plt+0x70758> │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ mov r7, r8 │ │ │ │ - b 80720 <__cxa_atexit@plt+0x7256c> │ │ │ │ + b 7e788 <__cxa_atexit@plt+0x705d4> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 80714 <__cxa_atexit@plt+0x72560> │ │ │ │ + ldr r7, [pc, #12] @ 7e930 <__cxa_atexit@plt+0x7077c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq fp, fp, #40, 22 @ 0xa000 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + rsbseq sp, fp, #160, 16 @ 0xa00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr r0, [pc, #156] @ 807d0 <__cxa_atexit@plt+0x7261c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - stm r5, {r1, r2} │ │ │ │ - mov r7, r5 │ │ │ │ - str r0, [r7, #-8]! │ │ │ │ - tst r3, #3 │ │ │ │ - beq 807a4 <__cxa_atexit@plt+0x725f0> │ │ │ │ - ldr r2, [pc, #124] @ 807d4 <__cxa_atexit@plt+0x72620> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r3, #3] │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - ldr r0, [r3, #11] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-16]! │ │ │ │ - ldr r2, [r3, #20] │ │ │ │ - stmib r3, {r0, r1} │ │ │ │ - str r7, [r3, #20] │ │ │ │ - ands r1, r2, #3 │ │ │ │ - beq 807b4 <__cxa_atexit@plt+0x72600> │ │ │ │ - ldr r2, [pc, #80] @ 807d8 <__cxa_atexit@plt+0x72624> │ │ │ │ - add r2, pc, r2 │ │ │ │ - sub r1, r1, #1 │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 807c4 <__cxa_atexit@plt+0x72610> │ │ │ │ - mov r5, r3 │ │ │ │ - b 80894 <__cxa_atexit@plt+0x726e0> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r0, [pc, #72] @ 80844 <__cxa_atexit@plt+0x72690> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - str r5, [r3, #12] │ │ │ │ - stmda r3, {r1, r2} │ │ │ │ - mov r5, r3 │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 8083c <__cxa_atexit@plt+0x72688> │ │ │ │ - ldr r1, [pc, #40] @ 80848 <__cxa_atexit@plt+0x72694> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - str r1, [r3, #-8] │ │ │ │ - sub r2, r2, #1 │ │ │ │ - str r2, [r3, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8083c <__cxa_atexit@plt+0x72688> │ │ │ │ - b 80894 <__cxa_atexit@plt+0x726e0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #40] @ 80888 <__cxa_atexit@plt+0x726d4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r2, [r5] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r5, #20] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 80880 <__cxa_atexit@plt+0x726cc> │ │ │ │ - b 80894 <__cxa_atexit@plt+0x726e0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r5, lsl #4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 808e4 <__cxa_atexit@plt+0x72730> │ │ │ │ - ldr r3, [pc, #80] @ 80900 <__cxa_atexit@plt+0x7274c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 808f8 <__cxa_atexit@plt+0x72744> │ │ │ │ - ldr r2, [pc, #60] @ 80904 <__cxa_atexit@plt+0x72750> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r5, #20] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 808f8 <__cxa_atexit@plt+0x72744> │ │ │ │ - b 80954 <__cxa_atexit@plt+0x727a0> │ │ │ │ - ldr r7, [pc, #28] @ 80908 <__cxa_atexit@plt+0x72754> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - addseq r9, r7, #196, 24 @ 0xc400 │ │ │ │ - andeq r0, r0, r5, lsl #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #40] @ 80948 <__cxa_atexit@plt+0x72794> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r5, #20] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 80940 <__cxa_atexit@plt+0x7278c> │ │ │ │ - b 80954 <__cxa_atexit@plt+0x727a0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r5, asr #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 809c0 <__cxa_atexit@plt+0x7280c> │ │ │ │ - ldr r3, [pc, #136] @ 809f8 <__cxa_atexit@plt+0x72844> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 809d4 <__cxa_atexit@plt+0x72820> │ │ │ │ - ldr r7, [pc, #116] @ 809fc <__cxa_atexit@plt+0x72848> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #16]! │ │ │ │ - ldr r7, [r3, #-12] │ │ │ │ - sub r1, r2, #1 │ │ │ │ - str r1, [r3, #4] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 809dc <__cxa_atexit@plt+0x72828> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - cmp r2, r1 │ │ │ │ - bne 809e8 <__cxa_atexit@plt+0x72834> │ │ │ │ - ldr r7, [pc, #72] @ 80a00 <__cxa_atexit@plt+0x7284c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 80a04 <__cxa_atexit@plt+0x72850> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 80a08 <__cxa_atexit@plt+0x72854> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - addseq r9, r7, #120, 24 @ 0x7800 │ │ │ │ - addseq r9, r7, #232, 22 @ 0x3a000 │ │ │ │ - addseq r9, r7, #192, 22 @ 0x30000 │ │ │ │ - andeq r0, r0, r5, asr #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #96] @ 80a7c <__cxa_atexit@plt+0x728c8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #16]! │ │ │ │ - and r2, r7, #3 │ │ │ │ - ldr r7, [r3, #-12] │ │ │ │ - sub r2, r2, #1 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 80a60 <__cxa_atexit@plt+0x728ac> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - sub r3, r2, #1 │ │ │ │ - cmp r7, r3 │ │ │ │ - bne 80a6c <__cxa_atexit@plt+0x728b8> │ │ │ │ - ldr r7, [pc, #40] @ 80a80 <__cxa_atexit@plt+0x728cc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 80a84 <__cxa_atexit@plt+0x728d0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - addseq r9, r7, #216, 22 @ 0x36000 │ │ │ │ - addseq r9, r7, #60, 22 @ 0xf000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #44] @ 80ac4 <__cxa_atexit@plt+0x72910> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #40] @ 80ac8 <__cxa_atexit@plt+0x72914> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r1, r7 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - addseq r9, r7, #152, 22 @ 0x26000 │ │ │ │ - addseq r9, r7, #16, 22 @ 0x4000 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 7e788 <__cxa_atexit@plt+0x705d4> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 80b60 <__cxa_atexit@plt+0x729ac> │ │ │ │ - ldr r7, [pc, #132] @ 80b70 <__cxa_atexit@plt+0x729bc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9} │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq 80b34 <__cxa_atexit@plt+0x72980> │ │ │ │ - ldr r1, [pc, #116] @ 80b74 <__cxa_atexit@plt+0x729c0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - sub r0, r2, #1 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 80b44 <__cxa_atexit@plt+0x72990> │ │ │ │ - ldr r0, [r5] │ │ │ │ - cmp r2, r1 │ │ │ │ - bne 80b50 <__cxa_atexit@plt+0x7299c> │ │ │ │ - ldr r7, [pc, #76] @ 80b78 <__cxa_atexit@plt+0x729c4> │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r3, [pc, #8] @ 7e970 <__cxa_atexit@plt+0x707bc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 3c1e3c <__cxa_atexit@plt+0x3b3c88> │ │ │ │ + rsbseq sp, fp, #92, 16 @ 0x5c0000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7e9c4 <__cxa_atexit@plt+0x70810> │ │ │ │ + ldr r3, [pc, #64] @ 7e9d4 <__cxa_atexit@plt+0x70820> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 7e9b4 <__cxa_atexit@plt+0x70800> │ │ │ │ + ldr r7, [pc, #48] @ 7e9d8 <__cxa_atexit@plt+0x70824> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ + add r9, r7, #1 │ │ │ │ + mov r7, r8 │ │ │ │ + b 7e788 <__cxa_atexit@plt+0x705d4> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 80b80 <__cxa_atexit@plt+0x729cc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 80b7c <__cxa_atexit@plt+0x729c8> │ │ │ │ + ldr r7, [pc, #16] @ 7e9dc <__cxa_atexit@plt+0x70828> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - addseq r9, r7, #4, 22 @ 0x1000 │ │ │ │ - rsbseq fp, fp, #220, 12 @ 0xdc00000 │ │ │ │ - addseq r9, r7, #88, 20 @ 0x58000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #80] @ 80be8 <__cxa_atexit@plt+0x72a34> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r1, r3, #1 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 80bd0 <__cxa_atexit@plt+0x72a1c> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - cmp r3, r2 │ │ │ │ - bne 80bd8 <__cxa_atexit@plt+0x72a24> │ │ │ │ - ldr r7, [pc, #36] @ 80bec <__cxa_atexit@plt+0x72a38> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 80bf0 <__cxa_atexit@plt+0x72a3c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - addseq r9, r7, #104, 20 @ 0x68000 │ │ │ │ - addseq r9, r7, #208, 18 @ 0x340000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + addseq fp, r7, #72, 24 @ 0x4800 │ │ │ │ + rsbseq sp, fp, #0, 16 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #44] @ 80c30 <__cxa_atexit@plt+0x72a7c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #40] @ 80c34 <__cxa_atexit@plt+0x72a80> │ │ │ │ + ldr r3, [pc, #16] @ 7ea00 <__cxa_atexit@plt+0x7084c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r1, r7 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - addseq r9, r7, #44, 20 @ 0x2c000 │ │ │ │ - addseq r9, r7, #164, 18 @ 0x290000 │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 7e788 <__cxa_atexit@plt+0x705d4> │ │ │ │ + addseq fp, r7, #0, 24 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 80cbc <__cxa_atexit@plt+0x72b08> │ │ │ │ - ldr r7, [pc, #116] @ 80ccc <__cxa_atexit@plt+0x72b18> │ │ │ │ + bhi 7ea98 <__cxa_atexit@plt+0x708e4> │ │ │ │ + ldr r7, [pc, #164] @ 7eac8 <__cxa_atexit@plt+0x70914> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r9} │ │ │ │ ands r2, r8, #3 │ │ │ │ - beq 80ca0 <__cxa_atexit@plt+0x72aec> │ │ │ │ - ldr r1, [pc, #100] @ 80cd0 <__cxa_atexit@plt+0x72b1c> │ │ │ │ - add r1, pc, r1 │ │ │ │ + beq 7ea7c <__cxa_atexit@plt+0x708c8> │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ - sub r0, r2, #1 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 7eaa8 <__cxa_atexit@plt+0x708f4> │ │ │ │ + sub r2, r2, #1 │ │ │ │ + ldr r1, [pc, #132] @ 7eacc <__cxa_atexit@plt+0x70918> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ ands r1, r7, #3 │ │ │ │ - beq 80cb0 <__cxa_atexit@plt+0x72afc> │ │ │ │ - ldr r7, [pc, #72] @ 80cd4 <__cxa_atexit@plt+0x72b20> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - cmp r2, r1 │ │ │ │ - addeq r7, r7, #4 │ │ │ │ + beq 7ea8c <__cxa_atexit@plt+0x708d8> │ │ │ │ + cmp r1, #3 │ │ │ │ + beq 7eab8 <__cxa_atexit@plt+0x70904> │ │ │ │ + sub r7, r1, #1 │ │ │ │ + ldr r3, [pc, #104] @ 7ead0 <__cxa_atexit@plt+0x7091c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + cmp r2, r7 │ │ │ │ + addlt r3, r3, #4 │ │ │ │ ldr r0, [r5] │ │ │ │ - ldr r7, [r7] │ │ │ │ + ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 80cd8 <__cxa_atexit@plt+0x72b24> │ │ │ │ + ldr r7, [pc, #52] @ 7ead4 <__cxa_atexit@plt+0x70920> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - addseq r9, r7, #172, 18 @ 0x2b0000 │ │ │ │ - rsbseq fp, fp, #132, 10 @ 0x21000000 │ │ │ │ + bic r2, r8, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + b 7ea40 <__cxa_atexit@plt+0x7088c> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b 7ea60 <__cxa_atexit@plt+0x708ac> │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + addseq fp, r7, #240, 22 @ 0x3c000 │ │ │ │ + rsbseq sp, fp, #228, 14 @ 0x3900000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #64] @ 80d30 <__cxa_atexit@plt+0x72b7c> │ │ │ │ - add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r1, r3, #1 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 80d28 <__cxa_atexit@plt+0x72b74> │ │ │ │ - ldr r7, [pc, #32] @ 80d34 <__cxa_atexit@plt+0x72b80> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - cmp r3, r2 │ │ │ │ - addeq r7, r7, #4 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - addseq r9, r7, #36, 18 @ 0x90000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 80d68 <__cxa_atexit@plt+0x72bb4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r2, r7 │ │ │ │ - addeq r3, r3, #4 │ │ │ │ - ldr r7, [r3] │ │ │ │ - bx r0 │ │ │ │ - addseq r9, r7, #240, 16 @ 0xf00000 │ │ │ │ - rsbseq fp, fp, #236, 6 @ 0xb0000003 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 80dc0 <__cxa_atexit@plt+0x72c0c> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 80db8 <__cxa_atexit@plt+0x72c04> │ │ │ │ - ldr r8, [pc, #40] @ 80dc8 <__cxa_atexit@plt+0x72c14> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #36] @ 80dcc <__cxa_atexit@plt+0x72c18> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r9 │ │ │ │ - b 1fe8ed4 <__cxa_atexit@plt+0x1fdad20> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - rsbeq lr, r1, #1073741831 @ 0x40000007 │ │ │ │ - addseq r9, r7, #36, 16 @ 0x240000 │ │ │ │ - rsbseq fp, fp, #128, 8 @ 0x80000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 80e18 <__cxa_atexit@plt+0x72c64> │ │ │ │ - ldr r7, [pc, #52] @ 80e28 <__cxa_atexit@plt+0x72c74> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 80e0c <__cxa_atexit@plt+0x72c58> │ │ │ │ - mov r7, r8 │ │ │ │ - b 80e3c <__cxa_atexit@plt+0x72c88> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 80e2c <__cxa_atexit@plt+0x72c78> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsbseq fp, fp, #76, 8 @ 0x4c000000 │ │ │ │ - rsbseq fp, fp, #36, 8 @ 0x24000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ - beq 80eb8 <__cxa_atexit@plt+0x72d04> │ │ │ │ + beq 7eb3c <__cxa_atexit@plt+0x70988> │ │ │ │ sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #148] @ 80ef0 <__cxa_atexit@plt+0x72d3c> │ │ │ │ + ldr r2, [pc, #92] @ 7eb5c <__cxa_atexit@plt+0x709a8> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ + stm r5, {r2, r3} │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 80ea4 <__cxa_atexit@plt+0x72cf0> │ │ │ │ - ldr r3, [r5] │ │ │ │ + beq 7eb34 <__cxa_atexit@plt+0x70980> │ │ │ │ cmp r2, #3 │ │ │ │ - beq 80ec8 <__cxa_atexit@plt+0x72d14> │ │ │ │ + beq 7eb4c <__cxa_atexit@plt+0x70998> │ │ │ │ sub r7, r2, #1 │ │ │ │ + ldr r2, [pc, #64] @ 7eb60 <__cxa_atexit@plt+0x709ac> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ cmp r3, r7 │ │ │ │ - bne 80edc <__cxa_atexit@plt+0x72d28> │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - ldr r3, [pc, #96] @ 80ef4 <__cxa_atexit@plt+0x72d40> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 80eb0 <__cxa_atexit@plt+0x72cfc> │ │ │ │ - b 80f90 <__cxa_atexit@plt+0x72ddc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + addlt r2, r2, #4 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ - b 80e54 <__cxa_atexit@plt+0x72ca0> │ │ │ │ + b 7eaf8 <__cxa_atexit@plt+0x70944> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ + b 7eb18 <__cxa_atexit@plt+0x70964> │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + addseq fp, r7, #56, 22 @ 0xe000 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 7eb9c <__cxa_atexit@plt+0x709e8> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + ldr r2, [pc, #36] @ 7ebac <__cxa_atexit@plt+0x709f8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ cmp r3, r7 │ │ │ │ - beq 80e88 <__cxa_atexit@plt+0x72cd4> │ │ │ │ - ldr r7, [pc, #20] @ 80ef8 <__cxa_atexit@plt+0x72d44> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - addseq r9, r7, #76, 14 @ 0x1300000 │ │ │ │ - rsbseq fp, fp, #88, 6 @ 0x60000001 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r5, #8]! │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - and r0, r2, #3 │ │ │ │ - cmp r0, #3 │ │ │ │ - beq 80f50 <__cxa_atexit@plt+0x72d9c> │ │ │ │ - sub r2, r0, #1 │ │ │ │ - cmp r1, r2 │ │ │ │ - bne 80f64 <__cxa_atexit@plt+0x72db0> │ │ │ │ - ldr r3, [pc, #68] @ 80f7c <__cxa_atexit@plt+0x72dc8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 80f48 <__cxa_atexit@plt+0x72d94> │ │ │ │ - b 80f90 <__cxa_atexit@plt+0x72ddc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - bic r2, r2, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - cmp r1, r2 │ │ │ │ - beq 80f30 <__cxa_atexit@plt+0x72d7c> │ │ │ │ - ldr r7, [pc, #20] @ 80f80 <__cxa_atexit@plt+0x72dcc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r3, #16]! │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - addseq r9, r7, #196, 12 @ 0xc400000 │ │ │ │ - rsbseq fp, fp, #208, 4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #30 │ │ │ │ - bne 80fe0 <__cxa_atexit@plt+0x72e2c> │ │ │ │ - ldr r3, [pc, #104] @ 81014 <__cxa_atexit@plt+0x72e60> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #1] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r3, r8} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 80ff4 <__cxa_atexit@plt+0x72e40> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #30 │ │ │ │ - bne 80ffc <__cxa_atexit@plt+0x72e48> │ │ │ │ - ldr r9, [r7, #1] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 3efcc8 <__cxa_atexit@plt+0x3e1b14> │ │ │ │ - ldr r7, [pc, #48] @ 81018 <__cxa_atexit@plt+0x72e64> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + addlt r2, r2, #4 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 8101c <__cxa_atexit@plt+0x72e68> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [pc, #16] @ 81020 <__cxa_atexit@plt+0x72e6c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - addseq r9, r7, #200, 10 @ 0x32000000 │ │ │ │ - rsbseq fp, fp, #88, 4 @ 0x80000005 │ │ │ │ - rsbseq fp, fp, #76, 4 @ 0xc0000004 │ │ │ │ - rsbseq fp, fp, #48, 4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #30 │ │ │ │ - bne 81054 <__cxa_atexit@plt+0x72ea0> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r7, #1] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 3efcc8 <__cxa_atexit@plt+0x3e1b14> │ │ │ │ - ldr r7, [pc, #16] @ 8106c <__cxa_atexit@plt+0x72eb8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [pc, #8] @ 81070 <__cxa_atexit@plt+0x72ebc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - rsbseq fp, fp, #0, 4 │ │ │ │ - rsbseq fp, fp, #244, 2 @ 0x3d │ │ │ │ - rsbseq fp, fp, #228 @ 0xe4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 810c8 <__cxa_atexit@plt+0x72f14> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 810c0 <__cxa_atexit@plt+0x72f0c> │ │ │ │ - ldr r8, [pc, #40] @ 810d0 <__cxa_atexit@plt+0x72f1c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #36] @ 810d4 <__cxa_atexit@plt+0x72f20> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r9 │ │ │ │ - b 1fe8ed4 <__cxa_atexit@plt+0x1fdad20> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - rsbeq sp, r1, #14144 @ 0x3740 │ │ │ │ - addseq r9, r7, #28, 10 @ 0x7000000 │ │ │ │ - rsbseq fp, fp, #192, 2 @ 0x30 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b 7eb80 <__cxa_atexit@plt+0x709cc> │ │ │ │ + addseq fp, r7, #208, 20 @ 0xd0000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 81120 <__cxa_atexit@plt+0x72f6c> │ │ │ │ - ldr r7, [pc, #52] @ 81130 <__cxa_atexit@plt+0x72f7c> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7ebf4 <__cxa_atexit@plt+0x70a40> │ │ │ │ + ldr r7, [pc, #52] @ 7ec08 <__cxa_atexit@plt+0x70a54> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 81114 <__cxa_atexit@plt+0x72f60> │ │ │ │ + beq 7ebe8 <__cxa_atexit@plt+0x70a34> │ │ │ │ mov r7, r8 │ │ │ │ - b 81144 <__cxa_atexit@plt+0x72f90> │ │ │ │ + b 7ec18 <__cxa_atexit@plt+0x70a64> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 81134 <__cxa_atexit@plt+0x72f80> │ │ │ │ + ldr r7, [pc, #16] @ 7ec0c <__cxa_atexit@plt+0x70a58> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsbseq fp, fp, #140, 2 @ 0x23 │ │ │ │ - rsbseq fp, fp, #100, 2 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #116] @ 811c4 <__cxa_atexit@plt+0x73010> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 8119c <__cxa_atexit@plt+0x72fe8> │ │ │ │ - ldr r7, [r5] │ │ │ │ - sub r3, r2, #1 │ │ │ │ - cmp r7, r3 │ │ │ │ - bne 811a8 <__cxa_atexit@plt+0x72ff4> │ │ │ │ - ldr r3, [pc, #64] @ 811c8 <__cxa_atexit@plt+0x73014> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 811bc <__cxa_atexit@plt+0x73008> │ │ │ │ - b 8123c <__cxa_atexit@plt+0x73088> │ │ │ │ - ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 811cc <__cxa_atexit@plt+0x73018> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - addseq r9, r7, #128, 8 @ 0x80000000 │ │ │ │ - rsbseq fp, fp, #204 @ 0xcc │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 8120c <__cxa_atexit@plt+0x73058> │ │ │ │ - ldr r3, [pc, #48] @ 81228 <__cxa_atexit@plt+0x73074> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8]! │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 81220 <__cxa_atexit@plt+0x7306c> │ │ │ │ - b 8123c <__cxa_atexit@plt+0x73088> │ │ │ │ - ldr r7, [pc, #24] @ 8122c <__cxa_atexit@plt+0x73078> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - addseq r9, r7, #28, 8 @ 0x1c000000 │ │ │ │ - rsbseq fp, fp, #108 @ 0x6c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - and r1, r3, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - beq 81284 <__cxa_atexit@plt+0x730d0> │ │ │ │ - cmp r1, #3 │ │ │ │ - bne 812d4 <__cxa_atexit@plt+0x73120> │ │ │ │ - ldr r1, [pc, #256] @ 81364 <__cxa_atexit@plt+0x731b0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [r3, #1] │ │ │ │ - stm r5, {r1, r8} │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 81314 <__cxa_atexit@plt+0x73160> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 812fc <__cxa_atexit@plt+0x73148> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [pc, #204] @ 81358 <__cxa_atexit@plt+0x731a4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [r3, #2] │ │ │ │ - stm r5, {r1, r8} │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 812f4 <__cxa_atexit@plt+0x73140> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 812fc <__cxa_atexit@plt+0x73148> │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 81338 <__cxa_atexit@plt+0x73184> │ │ │ │ - ldr r7, [pc, #160] @ 8135c <__cxa_atexit@plt+0x731a8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stm r5, {r8, r9} │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 8132c <__cxa_atexit@plt+0x73178> │ │ │ │ - mov r7, r8 │ │ │ │ - b 80e3c <__cxa_atexit@plt+0x72c88> │ │ │ │ - ldr r1, [pc, #112] @ 8134c <__cxa_atexit@plt+0x73198> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [r3, #3] │ │ │ │ - stm r5, {r1, r8} │ │ │ │ - cmp r2, #1 │ │ │ │ - beq 81320 <__cxa_atexit@plt+0x7316c> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 812fc <__cxa_atexit@plt+0x73148> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #76] @ 81350 <__cxa_atexit@plt+0x7319c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [pc, #68] @ 81354 <__cxa_atexit@plt+0x731a0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r9, [r7, #1] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b f5750 <__cxa_atexit@plt+0xe759c> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 3efcd0 <__cxa_atexit@plt+0x3e1b1c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 81360 <__cxa_atexit@plt+0x731ac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, ror r1 │ │ │ │ - rsbseq sl, fp, #112, 30 @ 0x1c0 │ │ │ │ - rsbseq sl, fp, #100, 30 @ 0x190 │ │ │ │ - andeq r0, r0, ip, lsr #2 │ │ │ │ - @ instruction: 0xfffffb7c │ │ │ │ - rsbseq sl, fp, #44, 30 @ 0xb0 │ │ │ │ - andeq r0, r0, ip, lsl #2 │ │ │ │ - rsbseq sl, fp, #36, 30 @ 0x90 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne 81390 <__cxa_atexit@plt+0x731dc> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r7, #1] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b f5750 <__cxa_atexit@plt+0xe759c> │ │ │ │ - ldr r7, [pc, #16] @ 813a8 <__cxa_atexit@plt+0x731f4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [pc, #8] @ 813ac <__cxa_atexit@plt+0x731f8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - rsbseq sl, fp, #220, 28 @ 0xdc0 │ │ │ │ - rsbseq sl, fp, #208, 28 @ 0xd00 │ │ │ │ - rsbseq sl, fp, #204, 28 @ 0xcc0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 813fc <__cxa_atexit@plt+0x73248> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 81420 <__cxa_atexit@plt+0x7326c> │ │ │ │ - ldr r7, [pc, #80] @ 81434 <__cxa_atexit@plt+0x73280> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stm r5, {r8, r9} │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 81414 <__cxa_atexit@plt+0x73260> │ │ │ │ - mov r7, r8 │ │ │ │ - b 80e3c <__cxa_atexit@plt+0x72c88> │ │ │ │ - ldr r7, [pc, #56] @ 8143c <__cxa_atexit@plt+0x73288> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [pc, #48] @ 81440 <__cxa_atexit@plt+0x7328c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 81438 <__cxa_atexit@plt+0x73284> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffa54 │ │ │ │ - rsbseq sl, fp, #68, 28 @ 0x440 │ │ │ │ - rsbseq sl, fp, #112, 28 @ 0x700 │ │ │ │ - rsbseq sl, fp, #100, 28 @ 0x640 │ │ │ │ - rsbseq sl, fp, #40, 28 @ 0x280 │ │ │ │ + rsbseq sp, fp, #140, 12 @ 0x8c00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 8146c <__cxa_atexit@plt+0x732b8> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 3efcd0 <__cxa_atexit@plt+0x3e1b1c> │ │ │ │ - ldr r7, [pc, #16] @ 81484 <__cxa_atexit@plt+0x732d0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [pc, #8] @ 81488 <__cxa_atexit@plt+0x732d4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - rsbseq sl, fp, #0, 28 │ │ │ │ - rsbseq sl, fp, #244, 26 @ 0x3d00 │ │ │ │ - rsbseq sl, fp, #28, 28 @ 0x1c0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 814ec <__cxa_atexit@plt+0x73338> │ │ │ │ - ldr r7, [pc, #96] @ 81510 <__cxa_atexit@plt+0x7335c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 814fc <__cxa_atexit@plt+0x73348> │ │ │ │ - ldr r7, [pc, #76] @ 81514 <__cxa_atexit@plt+0x73360> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 814e0 <__cxa_atexit@plt+0x7332c> │ │ │ │ - mov r7, r8 │ │ │ │ - b 81144 <__cxa_atexit@plt+0x72f90> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 8151c <__cxa_atexit@plt+0x73368> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 81518 <__cxa_atexit@plt+0x73364> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0xfffffc78 │ │ │ │ - rsbseq sl, fp, #176, 26 @ 0x2c00 │ │ │ │ - rsbseq sl, fp, #200, 26 @ 0x3200 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 81554 <__cxa_atexit@plt+0x733a0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 81558 <__cxa_atexit@plt+0x733a4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - addseq r9, r7, #0, 2 │ │ │ │ - addseq r9, r7, #120 @ 0x78 │ │ │ │ - rsbseq sl, fp, #244, 24 @ 0xf400 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 815d8 <__cxa_atexit@plt+0x73424> │ │ │ │ - ldr r3, [pc, #120] @ 815f8 <__cxa_atexit@plt+0x73444> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-12]! │ │ │ │ - stmib r7, {r8, r9} │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 815c0 <__cxa_atexit@plt+0x7340c> │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 815e8 <__cxa_atexit@plt+0x73434> │ │ │ │ - sub r3, r3, #1 │ │ │ │ - ldr r2, [pc, #80] @ 815fc <__cxa_atexit@plt+0x73448> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 815d0 <__cxa_atexit@plt+0x7341c> │ │ │ │ - b 8166c <__cxa_atexit@plt+0x734b8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 81600 <__cxa_atexit@plt+0x7344c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - bic r3, r8, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 815a4 <__cxa_atexit@plt+0x733f0> │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - rsbseq sl, fp, #244, 24 @ 0xf400 │ │ │ │ - rsbseq sl, fp, #80, 24 @ 0x5000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ - beq 8164c <__cxa_atexit@plt+0x73498> │ │ │ │ + beq 7ec74 <__cxa_atexit@plt+0x70ac0> │ │ │ │ sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #44] @ 8165c <__cxa_atexit@plt+0x734a8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 81644 <__cxa_atexit@plt+0x73490> │ │ │ │ - b 8166c <__cxa_atexit@plt+0x734b8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 81628 <__cxa_atexit@plt+0x73474> │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - rsbseq sl, fp, #244, 22 @ 0x3d000 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #8]! │ │ │ │ - ldr r1, [r3, #-4] │ │ │ │ - and r0, r2, #3 │ │ │ │ - cmp r0, #3 │ │ │ │ - beq 81704 <__cxa_atexit@plt+0x73550> │ │ │ │ - sub r2, r0, #1 │ │ │ │ - cmp r1, r2 │ │ │ │ - bne 81718 <__cxa_atexit@plt+0x73564> │ │ │ │ - ldr r2, [pc, #144] @ 8172c <__cxa_atexit@plt+0x73578> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 816e4 <__cxa_atexit@plt+0x73530> │ │ │ │ - bic r2, r7, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - cmp r2, #30 │ │ │ │ - bne 816f0 <__cxa_atexit@plt+0x7353c> │ │ │ │ - ldr r2, [pc, #108] @ 81730 <__cxa_atexit@plt+0x7357c> │ │ │ │ + ldr r2, [pc, #136] @ 7ecc0 <__cxa_atexit@plt+0x70b0c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 816e4 <__cxa_atexit@plt+0x73530> │ │ │ │ - mov r5, r3 │ │ │ │ - b 817b0 <__cxa_atexit@plt+0x735fc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 81738 <__cxa_atexit@plt+0x73584> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - bic r2, r2, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - cmp r1, r2 │ │ │ │ - beq 81694 <__cxa_atexit@plt+0x734e0> │ │ │ │ - ldr r7, [pc, #20] @ 81734 <__cxa_atexit@plt+0x73580> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - addseq r8, r7, #144, 28 @ 0x900 │ │ │ │ - addseq r8, r7, #56, 30 @ 0xe0 │ │ │ │ - rsbseq sl, fp, #24, 22 @ 0x6000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #30 │ │ │ │ - bne 81780 <__cxa_atexit@plt+0x735cc> │ │ │ │ - ldr r3, [pc, #56] @ 8179c <__cxa_atexit@plt+0x735e8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 81794 <__cxa_atexit@plt+0x735e0> │ │ │ │ - b 817b0 <__cxa_atexit@plt+0x735fc> │ │ │ │ - ldr r7, [pc, #24] @ 817a0 <__cxa_atexit@plt+0x735ec> │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 7ec6c <__cxa_atexit@plt+0x70ab8> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 7ec84 <__cxa_atexit@plt+0x70ad0> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + cmp r3, r7 │ │ │ │ + bge 7ec98 <__cxa_atexit@plt+0x70ae4> │ │ │ │ + ldr r7, [pc, #104] @ 7ecc8 <__cxa_atexit@plt+0x70b14> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - addseq r8, r7, #168, 28 @ 0xa80 │ │ │ │ - rsbseq sl, fp, #176, 20 @ 0xb0000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ + bic r3, r3, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #30 │ │ │ │ - bne 81818 <__cxa_atexit@plt+0x73664> │ │ │ │ - ldr r2, [pc, #136] @ 81854 <__cxa_atexit@plt+0x736a0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq 81830 <__cxa_atexit@plt+0x7367c> │ │ │ │ - ldr r2, [pc, #112] @ 81858 <__cxa_atexit@plt+0x736a4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r3, #3] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8183c <__cxa_atexit@plt+0x73688> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + b 7ec30 <__cxa_atexit@plt+0x70a7c> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ cmp r3, r7 │ │ │ │ - bne 81844 <__cxa_atexit@plt+0x73690> │ │ │ │ - ldr r7, [pc, #76] @ 8185c <__cxa_atexit@plt+0x736a8> │ │ │ │ + blt 7ec58 <__cxa_atexit@plt+0x70aa4> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bne 7ecb0 <__cxa_atexit@plt+0x70afc> │ │ │ │ + ldr r7, [pc, #28] @ 7ecc4 <__cxa_atexit@plt+0x70b10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 81860 <__cxa_atexit@plt+0x736ac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [pc, #56] @ 81864 <__cxa_atexit@plt+0x736b0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 81868 <__cxa_atexit@plt+0x736b4> │ │ │ │ + ldr r7, [pc, #20] @ 7eccc <__cxa_atexit@plt+0x70b18> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - addseq r8, r7, #32, 28 @ 0x200 │ │ │ │ - rsbseq sl, fp, #60, 20 @ 0x3c000 │ │ │ │ - rsbseq sl, fp, #48, 20 @ 0x30000 │ │ │ │ - addseq r8, r7, #100, 26 @ 0x1900 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + addseq fp, r7, #84, 24 @ 0x5400 │ │ │ │ + addseq fp, r7, #160, 24 @ 0xa000 │ │ │ │ + addseq fp, r7, #76, 24 @ 0x4c00 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #76] @ 818c8 <__cxa_atexit@plt+0x73714> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 818b0 <__cxa_atexit@plt+0x736fc> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 7ed08 <__cxa_atexit@plt+0x70b54> │ │ │ │ + sub r7, r2, #1 │ │ │ │ cmp r3, r7 │ │ │ │ - bne 818b8 <__cxa_atexit@plt+0x73704> │ │ │ │ - ldr r7, [pc, #36] @ 818cc <__cxa_atexit@plt+0x73718> │ │ │ │ + bge 7ed1c <__cxa_atexit@plt+0x70b68> │ │ │ │ + ldr r7, [pc, #76] @ 7ed48 <__cxa_atexit@plt+0x70b94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 818d0 <__cxa_atexit@plt+0x7371c> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r3, r7 │ │ │ │ + blt 7ecf4 <__cxa_atexit@plt+0x70b40> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bne 7ed34 <__cxa_atexit@plt+0x70b80> │ │ │ │ + ldr r7, [pc, #24] @ 7ed44 <__cxa_atexit@plt+0x70b90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - addseq r8, r7, #136, 26 @ 0x2200 │ │ │ │ - addseq r8, r7, #240, 24 @ 0xf000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 81908 <__cxa_atexit@plt+0x73754> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r7, [pc, #20] @ 8190c <__cxa_atexit@plt+0x73758> │ │ │ │ + ldr r7, [pc, #16] @ 7ed4c <__cxa_atexit@plt+0x70b98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - cmp r1, r2 │ │ │ │ - addeq r7, r3, #1 │ │ │ │ + add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - addseq r8, r7, #76, 26 @ 0x1300 │ │ │ │ - addseq r8, r7, #184, 24 @ 0xb800 │ │ │ │ + addseq fp, r7, #208, 22 @ 0x34000 │ │ │ │ + addseq fp, r7, #4, 24 @ 0x400 │ │ │ │ + addseq fp, r7, #200, 22 @ 0x32000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 819a4 <__cxa_atexit@plt+0x737f0> │ │ │ │ - ldr r7, [pc, #132] @ 819b4 <__cxa_atexit@plt+0x73800> │ │ │ │ + bhi 7edf4 <__cxa_atexit@plt+0x70c40> │ │ │ │ + ldr r7, [pc, #180] @ 7ee24 <__cxa_atexit@plt+0x70c70> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9} │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq 81978 <__cxa_atexit@plt+0x737c4> │ │ │ │ - ldr r1, [pc, #116] @ 819b8 <__cxa_atexit@plt+0x73804> │ │ │ │ - add r1, pc, r1 │ │ │ │ + stmdb r5, {r7, r8} │ │ │ │ + ands r2, r9, #3 │ │ │ │ + beq 7edc8 <__cxa_atexit@plt+0x70c14> │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ - sub r0, r2, #1 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 7ee04 <__cxa_atexit@plt+0x70c50> │ │ │ │ + sub r2, r2, #1 │ │ │ │ + ldr r1, [pc, #148] @ 7ee28 <__cxa_atexit@plt+0x70c74> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ ands r1, r7, #3 │ │ │ │ - beq 81988 <__cxa_atexit@plt+0x737d4> │ │ │ │ + beq 7edd8 <__cxa_atexit@plt+0x70c24> │ │ │ │ + cmp r1, #3 │ │ │ │ + beq 7ee14 <__cxa_atexit@plt+0x70c60> │ │ │ │ + sub r7, r1, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ - cmp r2, r1 │ │ │ │ - bne 81994 <__cxa_atexit@plt+0x737e0> │ │ │ │ - ldr r7, [pc, #76] @ 819bc <__cxa_atexit@plt+0x73808> │ │ │ │ + cmp r2, r7 │ │ │ │ + bge 7ede4 <__cxa_atexit@plt+0x70c30> │ │ │ │ + ldr r7, [pc, #108] @ 7ee2c <__cxa_atexit@plt+0x70c78> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 819c4 <__cxa_atexit@plt+0x73810> │ │ │ │ + ldr r7, [pc, #72] @ 7ee34 <__cxa_atexit@plt+0x70c80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 819c0 <__cxa_atexit@plt+0x7380c> │ │ │ │ + ldr r7, [pc, #52] @ 7ee30 <__cxa_atexit@plt+0x70c7c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - addseq r8, r7, #192, 24 @ 0xc000 │ │ │ │ - rsbseq sl, fp, #64, 18 @ 0x100000 │ │ │ │ - addseq r8, r7, #20, 24 @ 0x1400 │ │ │ │ + bic r2, r9, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + b 7ed8c <__cxa_atexit@plt+0x70bd8> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b 7edac <__cxa_atexit@plt+0x70bf8> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + andeq r0, r0, r8, asr #2 │ │ │ │ + addseq fp, r7, #144, 16 @ 0x900000 │ │ │ │ + rsbseq sp, fp, #144, 8 @ 0x90000000 │ │ │ │ + addseq fp, r7, #228, 14 @ 0x3900000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #80] @ 81a2c <__cxa_atexit@plt+0x73878> │ │ │ │ - add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r1, r3, #1 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 7eeac <__cxa_atexit@plt+0x70cf8> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #108] @ 7eecc <__cxa_atexit@plt+0x70d18> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 81a14 <__cxa_atexit@plt+0x73860> │ │ │ │ + beq 7ee94 <__cxa_atexit@plt+0x70ce0> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 7eebc <__cxa_atexit@plt+0x70d08> │ │ │ │ + sub r7, r2, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - cmp r3, r2 │ │ │ │ - bne 81a1c <__cxa_atexit@plt+0x73868> │ │ │ │ - ldr r7, [pc, #36] @ 81a30 <__cxa_atexit@plt+0x7387c> │ │ │ │ + cmp r3, r7 │ │ │ │ + bge 7ee9c <__cxa_atexit@plt+0x70ce8> │ │ │ │ + ldr r7, [pc, #68] @ 7eed0 <__cxa_atexit@plt+0x70d1c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 81a34 <__cxa_atexit@plt+0x73880> │ │ │ │ + ldr r7, [pc, #48] @ 7eed4 <__cxa_atexit@plt+0x70d20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - addseq r8, r7, #36, 24 @ 0x2400 │ │ │ │ - addseq r8, r7, #140, 22 @ 0x23000 │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b 7ee58 <__cxa_atexit@plt+0x70ca4> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b 7ee78 <__cxa_atexit@plt+0x70cc4> │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + addseq fp, r7, #196, 14 @ 0x3100000 │ │ │ │ + addseq fp, r7, #44, 14 @ 0xb00000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #44] @ 81a74 <__cxa_atexit@plt+0x738c0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #40] @ 81a78 <__cxa_atexit@plt+0x738c4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 7ef18 <__cxa_atexit@plt+0x70d64> │ │ │ │ + sub r2, r2, #1 │ │ │ │ + ldr r1, [pc, #44] @ 7ef28 <__cxa_atexit@plt+0x70d74> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [pc, #40] @ 7ef2c <__cxa_atexit@plt+0x70d78> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r1, r7 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ + cmp r3, r2 │ │ │ │ + addlt r7, r1, #1 │ │ │ │ bx r0 │ │ │ │ - addseq r8, r7, #232, 22 @ 0x3a000 │ │ │ │ - addseq r8, r7, #96, 22 @ 0x18000 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r2, [r7, #-2] │ │ │ │ + b 7eef4 <__cxa_atexit@plt+0x70d40> │ │ │ │ + addseq fp, r7, #84, 14 @ 0x1500000 │ │ │ │ + addseq fp, r7, #204, 12 @ 0xcc00000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 81b00 <__cxa_atexit@plt+0x7394c> │ │ │ │ - ldr r7, [pc, #116] @ 81b10 <__cxa_atexit@plt+0x7395c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9} │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq 81ae4 <__cxa_atexit@plt+0x73930> │ │ │ │ - ldr r1, [pc, #100] @ 81b14 <__cxa_atexit@plt+0x73960> │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7efcc <__cxa_atexit@plt+0x70e18> │ │ │ │ + ldr r3, [pc, #172] @ 7effc <__cxa_atexit@plt+0x70e48> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-12]! │ │ │ │ + stmib r7, {r8, r9} │ │ │ │ + ands r3, r9, #3 │ │ │ │ + beq 7efb0 <__cxa_atexit@plt+0x70dfc> │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + cmp r3, #3 │ │ │ │ + beq 7efdc <__cxa_atexit@plt+0x70e28> │ │ │ │ + sub r2, r3, #1 │ │ │ │ + ldr r1, [pc, #132] @ 7f000 <__cxa_atexit@plt+0x70e4c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - sub r0, r2, #1 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-16]! │ │ │ │ + str r2, [r3, #4] │ │ │ │ ands r1, r7, #3 │ │ │ │ - beq 81af4 <__cxa_atexit@plt+0x73940> │ │ │ │ - ldr r7, [pc, #72] @ 81b18 <__cxa_atexit@plt+0x73964> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - cmp r2, r1 │ │ │ │ - addeq r7, r7, #4 │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r7] │ │ │ │ + beq 7efc0 <__cxa_atexit@plt+0x70e0c> │ │ │ │ + cmp r1, #3 │ │ │ │ + beq 7efec <__cxa_atexit@plt+0x70e38> │ │ │ │ + sub r3, r1, #1 │ │ │ │ + cmp r2, r3 │ │ │ │ + ldrge r7, [r5, #-4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 81b1c <__cxa_atexit@plt+0x73968> │ │ │ │ + ldr r7, [pc, #48] @ 7f004 <__cxa_atexit@plt+0x70e50> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - addseq r8, r7, #104, 22 @ 0x1a000 │ │ │ │ - rsbseq sl, fp, #232, 14 @ 0x3a00000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + bic r3, r9, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r2, [r3, #-2] │ │ │ │ + b 7ef74 <__cxa_atexit@plt+0x70dc0> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b 7ef9c <__cxa_atexit@plt+0x70de8> │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + rsbseq sp, fp, #188, 4 @ 0xc000000b │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #64] @ 81b74 <__cxa_atexit@plt+0x739c0> │ │ │ │ - add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r1, r3, #1 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 81b6c <__cxa_atexit@plt+0x739b8> │ │ │ │ - ldr r7, [pc, #32] @ 81b78 <__cxa_atexit@plt+0x739c4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - cmp r3, r2 │ │ │ │ - addeq r7, r7, #4 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7] │ │ │ │ - bx r0 │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 7f074 <__cxa_atexit@plt+0x70ec0> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #100] @ 7f094 <__cxa_atexit@plt+0x70ee0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq 7f068 <__cxa_atexit@plt+0x70eb4> │ │ │ │ + ldr r2, [r5] │ │ │ │ + cmp r1, #3 │ │ │ │ + beq 7f084 <__cxa_atexit@plt+0x70ed0> │ │ │ │ + sub r7, r1, #1 │ │ │ │ + add r3, r5, #12 │ │ │ │ + cmp r2, r7 │ │ │ │ + ldrge r7, [r5, #8] │ │ │ │ + ldrlt r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - addseq r8, r7, #224, 20 @ 0xe0000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b 7f028 <__cxa_atexit@plt+0x70e74> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b 7f054 <__cxa_atexit@plt+0x70ea0> │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 81bac <__cxa_atexit@plt+0x739f8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r2, r7 │ │ │ │ - addeq r3, r3, #4 │ │ │ │ - ldr r7, [r3] │ │ │ │ + ldmib r5, {r1, r3} │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + and r0, r7, #3 │ │ │ │ + cmp r0, #3 │ │ │ │ + beq 7f0d0 <__cxa_atexit@plt+0x70f1c> │ │ │ │ + sub r7, r0, #1 │ │ │ │ + cmp r1, r7 │ │ │ │ + movlt r2, r3 │ │ │ │ + bic r7, r2, #3 │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - addseq r8, r7, #172, 20 @ 0xac000 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b 7f0b8 <__cxa_atexit@plt+0x70f04> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 81c54 <__cxa_atexit@plt+0x73aa0> │ │ │ │ - ldr r7, [pc, #180] @ 81c84 <__cxa_atexit@plt+0x73ad0> │ │ │ │ + bhi 7f184 <__cxa_atexit@plt+0x70fd0> │ │ │ │ + ldr r7, [pc, #180] @ 7f1b4 <__cxa_atexit@plt+0x71000> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r9} │ │ │ │ ands r2, r8, #3 │ │ │ │ - beq 81c28 <__cxa_atexit@plt+0x73a74> │ │ │ │ + beq 7f158 <__cxa_atexit@plt+0x70fa4> │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ cmp r2, #3 │ │ │ │ - beq 81c64 <__cxa_atexit@plt+0x73ab0> │ │ │ │ + beq 7f194 <__cxa_atexit@plt+0x70fe0> │ │ │ │ sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #148] @ 81c88 <__cxa_atexit@plt+0x73ad4> │ │ │ │ + ldr r1, [pc, #148] @ 7f1b8 <__cxa_atexit@plt+0x71004> │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ ands r1, r7, #3 │ │ │ │ - beq 81c38 <__cxa_atexit@plt+0x73a84> │ │ │ │ + beq 7f168 <__cxa_atexit@plt+0x70fb4> │ │ │ │ cmp r1, #3 │ │ │ │ - beq 81c74 <__cxa_atexit@plt+0x73ac0> │ │ │ │ + beq 7f1a4 <__cxa_atexit@plt+0x70ff0> │ │ │ │ sub r7, r1, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ cmp r2, r7 │ │ │ │ - bne 81c44 <__cxa_atexit@plt+0x73a90> │ │ │ │ - ldr r7, [pc, #108] @ 81c8c <__cxa_atexit@plt+0x73ad8> │ │ │ │ + bge 7f174 <__cxa_atexit@plt+0x70fc0> │ │ │ │ + ldr r7, [pc, #108] @ 7f1bc <__cxa_atexit@plt+0x71008> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #72] @ 81c94 <__cxa_atexit@plt+0x73ae0> │ │ │ │ + ldr r7, [pc, #72] @ 7f1c4 <__cxa_atexit@plt+0x71010> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 81c90 <__cxa_atexit@plt+0x73adc> │ │ │ │ + ldr r7, [pc, #52] @ 7f1c0 <__cxa_atexit@plt+0x7100c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ bic r2, r8, #3 │ │ │ │ ldr r2, [r2] │ │ │ │ ldrh r2, [r2, #-2] │ │ │ │ - b 81bec <__cxa_atexit@plt+0x73a38> │ │ │ │ + b 7f11c <__cxa_atexit@plt+0x70f68> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ - b 81c0c <__cxa_atexit@plt+0x73a58> │ │ │ │ + b 7f13c <__cxa_atexit@plt+0x70f88> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ - addseq r8, r7, #16, 20 @ 0x10000 │ │ │ │ - rsbseq sl, fp, #168, 12 @ 0xa800000 │ │ │ │ - addseq r8, r7, #100, 18 @ 0x190000 │ │ │ │ + addseq fp, r7, #0, 10 │ │ │ │ + rsbseq sp, fp, #8, 2 │ │ │ │ + addseq fp, r7, #84, 8 @ 0x54000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ - beq 81d0c <__cxa_atexit@plt+0x73b58> │ │ │ │ + beq 7f23c <__cxa_atexit@plt+0x71088> │ │ │ │ sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #108] @ 81d2c <__cxa_atexit@plt+0x73b78> │ │ │ │ + ldr r2, [pc, #108] @ 7f25c <__cxa_atexit@plt+0x710a8> │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 81cf4 <__cxa_atexit@plt+0x73b40> │ │ │ │ + beq 7f224 <__cxa_atexit@plt+0x71070> │ │ │ │ cmp r2, #3 │ │ │ │ - beq 81d1c <__cxa_atexit@plt+0x73b68> │ │ │ │ + beq 7f24c <__cxa_atexit@plt+0x71098> │ │ │ │ sub r7, r2, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ cmp r3, r7 │ │ │ │ - bne 81cfc <__cxa_atexit@plt+0x73b48> │ │ │ │ - ldr r7, [pc, #68] @ 81d30 <__cxa_atexit@plt+0x73b7c> │ │ │ │ + bge 7f22c <__cxa_atexit@plt+0x71078> │ │ │ │ + ldr r7, [pc, #68] @ 7f260 <__cxa_atexit@plt+0x710ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 81d34 <__cxa_atexit@plt+0x73b80> │ │ │ │ + ldr r7, [pc, #48] @ 7f264 <__cxa_atexit@plt+0x710b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ - b 81cb8 <__cxa_atexit@plt+0x73b04> │ │ │ │ + b 7f1e8 <__cxa_atexit@plt+0x71034> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ - b 81cd8 <__cxa_atexit@plt+0x73b24> │ │ │ │ + b 7f208 <__cxa_atexit@plt+0x71054> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - addseq r8, r7, #68, 18 @ 0x110000 │ │ │ │ - addseq r8, r7, #172, 16 @ 0xac0000 │ │ │ │ + addseq fp, r7, #52, 8 @ 0x34000000 │ │ │ │ + addseq fp, r7, #156, 6 @ 0x70000002 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #3 │ │ │ │ - beq 81d78 <__cxa_atexit@plt+0x73bc4> │ │ │ │ + beq 7f2a8 <__cxa_atexit@plt+0x710f4> │ │ │ │ sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #44] @ 81d88 <__cxa_atexit@plt+0x73bd4> │ │ │ │ + ldr r1, [pc, #44] @ 7f2b8 <__cxa_atexit@plt+0x71104> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #40] @ 81d8c <__cxa_atexit@plt+0x73bd8> │ │ │ │ + ldr r7, [pc, #40] @ 7f2bc <__cxa_atexit@plt+0x71108> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ cmp r3, r2 │ │ │ │ - addeq r7, r1, #1 │ │ │ │ + addlt r7, r1, #1 │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ - b 81d54 <__cxa_atexit@plt+0x73ba0> │ │ │ │ - addseq r8, r7, #212, 16 @ 0xd40000 │ │ │ │ - addseq r8, r7, #76, 16 @ 0x4c0000 │ │ │ │ + b 7f284 <__cxa_atexit@plt+0x710d0> │ │ │ │ + addseq fp, r7, #196, 6 @ 0x10000003 │ │ │ │ + addseq fp, r7, #60, 6 @ 0xf0000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 81e24 <__cxa_atexit@plt+0x73c70> │ │ │ │ - ldr r7, [pc, #164] @ 81e54 <__cxa_atexit@plt+0x73ca0> │ │ │ │ + bhi 7f354 <__cxa_atexit@plt+0x711a0> │ │ │ │ + ldr r7, [pc, #164] @ 7f384 <__cxa_atexit@plt+0x711d0> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9} │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq 81e08 <__cxa_atexit@plt+0x73c54> │ │ │ │ + stmdb r5, {r7, r8} │ │ │ │ + ands r2, r9, #3 │ │ │ │ + beq 7f338 <__cxa_atexit@plt+0x71184> │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ cmp r2, #3 │ │ │ │ - beq 81e34 <__cxa_atexit@plt+0x73c80> │ │ │ │ + beq 7f364 <__cxa_atexit@plt+0x711b0> │ │ │ │ sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #132] @ 81e58 <__cxa_atexit@plt+0x73ca4> │ │ │ │ + ldr r1, [pc, #132] @ 7f388 <__cxa_atexit@plt+0x711d4> │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ ands r1, r7, #3 │ │ │ │ - beq 81e18 <__cxa_atexit@plt+0x73c64> │ │ │ │ + beq 7f348 <__cxa_atexit@plt+0x71194> │ │ │ │ cmp r1, #3 │ │ │ │ - beq 81e44 <__cxa_atexit@plt+0x73c90> │ │ │ │ + beq 7f374 <__cxa_atexit@plt+0x711c0> │ │ │ │ sub r7, r1, #1 │ │ │ │ - ldr r3, [pc, #104] @ 81e5c <__cxa_atexit@plt+0x73ca8> │ │ │ │ + ldr r3, [pc, #104] @ 7f38c <__cxa_atexit@plt+0x711d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r2, r7 │ │ │ │ - addeq r3, r3, #4 │ │ │ │ + addlt r3, r3, #4 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 81e60 <__cxa_atexit@plt+0x73cac> │ │ │ │ + ldr r7, [pc, #52] @ 7f390 <__cxa_atexit@plt+0x711dc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bic r2, r8, #3 │ │ │ │ + bic r2, r9, #3 │ │ │ │ ldr r2, [r2] │ │ │ │ ldrh r2, [r2, #-2] │ │ │ │ - b 81dcc <__cxa_atexit@plt+0x73c18> │ │ │ │ + b 7f2fc <__cxa_atexit@plt+0x71148> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ - b 81dec <__cxa_atexit@plt+0x73c38> │ │ │ │ + b 7f31c <__cxa_atexit@plt+0x71168> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - addseq r8, r7, #68, 16 @ 0x440000 │ │ │ │ - rsbseq sl, fp, #220, 8 @ 0xdc000000 │ │ │ │ + addseq fp, r7, #52, 6 @ 0xd0000000 │ │ │ │ + rsbseq ip, fp, #60, 30 @ 0xf0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ - beq 81ec8 <__cxa_atexit@plt+0x73d14> │ │ │ │ + beq 7f3f8 <__cxa_atexit@plt+0x71244> │ │ │ │ sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #92] @ 81ee8 <__cxa_atexit@plt+0x73d34> │ │ │ │ + ldr r2, [pc, #92] @ 7f418 <__cxa_atexit@plt+0x71264> │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 81ec0 <__cxa_atexit@plt+0x73d0c> │ │ │ │ + beq 7f3f0 <__cxa_atexit@plt+0x7123c> │ │ │ │ cmp r2, #3 │ │ │ │ - beq 81ed8 <__cxa_atexit@plt+0x73d24> │ │ │ │ + beq 7f408 <__cxa_atexit@plt+0x71254> │ │ │ │ sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #64] @ 81eec <__cxa_atexit@plt+0x73d38> │ │ │ │ + ldr r2, [pc, #64] @ 7f41c <__cxa_atexit@plt+0x71268> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ cmp r3, r7 │ │ │ │ - addeq r2, r2, #4 │ │ │ │ + addlt r2, r2, #4 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ - b 81e84 <__cxa_atexit@plt+0x73cd0> │ │ │ │ + b 7f3b4 <__cxa_atexit@plt+0x71200> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ - b 81ea4 <__cxa_atexit@plt+0x73cf0> │ │ │ │ + b 7f3d4 <__cxa_atexit@plt+0x71220> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - addseq r8, r7, #140, 14 @ 0x2300000 │ │ │ │ + addseq fp, r7, #124, 4 @ 0xc0000007 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #3 │ │ │ │ - beq 81f28 <__cxa_atexit@plt+0x73d74> │ │ │ │ + beq 7f458 <__cxa_atexit@plt+0x712a4> │ │ │ │ sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #36] @ 81f38 <__cxa_atexit@plt+0x73d84> │ │ │ │ + ldr r2, [pc, #36] @ 7f468 <__cxa_atexit@plt+0x712b4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ cmp r3, r7 │ │ │ │ - addeq r2, r2, #4 │ │ │ │ + addlt r2, r2, #4 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ - b 81f0c <__cxa_atexit@plt+0x73d58> │ │ │ │ - addseq r8, r7, #36, 14 @ 0x900000 │ │ │ │ + b 7f43c <__cxa_atexit@plt+0x71288> │ │ │ │ + addseq fp, r7, #20, 4 @ 0x40000001 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 81fd0 <__cxa_atexit@plt+0x73e1c> │ │ │ │ - ldr r7, [pc, #132] @ 81fe0 <__cxa_atexit@plt+0x73e2c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9} │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq 81fa4 <__cxa_atexit@plt+0x73df0> │ │ │ │ - ldr r1, [pc, #116] @ 81fe4 <__cxa_atexit@plt+0x73e30> │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7f508 <__cxa_atexit@plt+0x71354> │ │ │ │ + ldr r3, [pc, #172] @ 7f538 <__cxa_atexit@plt+0x71384> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-12]! │ │ │ │ + stmib r7, {r8, r9} │ │ │ │ + ands r3, r9, #3 │ │ │ │ + beq 7f4ec <__cxa_atexit@plt+0x71338> │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + cmp r3, #3 │ │ │ │ + beq 7f518 <__cxa_atexit@plt+0x71364> │ │ │ │ + sub r2, r3, #1 │ │ │ │ + ldr r1, [pc, #132] @ 7f53c <__cxa_atexit@plt+0x71388> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - sub r0, r2, #1 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-16]! │ │ │ │ + str r2, [r3, #4] │ │ │ │ ands r1, r7, #3 │ │ │ │ - beq 81fb4 <__cxa_atexit@plt+0x73e00> │ │ │ │ - ldr r0, [r5] │ │ │ │ - cmp r2, r1 │ │ │ │ - bne 81fc0 <__cxa_atexit@plt+0x73e0c> │ │ │ │ - ldr r7, [pc, #76] @ 81fe8 <__cxa_atexit@plt+0x73e34> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ + beq 7f4fc <__cxa_atexit@plt+0x71348> │ │ │ │ + cmp r1, #3 │ │ │ │ + beq 7f528 <__cxa_atexit@plt+0x71374> │ │ │ │ + sub r3, r1, #1 │ │ │ │ + cmp r2, r3 │ │ │ │ + ldrlt r7, [r5, #-4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 81ff0 <__cxa_atexit@plt+0x73e3c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 81fec <__cxa_atexit@plt+0x73e38> │ │ │ │ + ldr r7, [pc, #48] @ 7f540 <__cxa_atexit@plt+0x7138c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - addseq r8, r7, #148, 12 @ 0x9400000 │ │ │ │ - rsbseq sl, fp, #68, 6 @ 0x10000001 │ │ │ │ - addseq r8, r7, #232, 10 @ 0x3a000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + bic r3, r9, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r2, [r3, #-2] │ │ │ │ + b 7f4b0 <__cxa_atexit@plt+0x712fc> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b 7f4d8 <__cxa_atexit@plt+0x71324> │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + rsbseq ip, fp, #140, 26 @ 0x2300 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #80] @ 82058 <__cxa_atexit@plt+0x73ea4> │ │ │ │ - add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r1, r3, #1 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 82040 <__cxa_atexit@plt+0x73e8c> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - cmp r3, r2 │ │ │ │ - bne 82048 <__cxa_atexit@plt+0x73e94> │ │ │ │ - ldr r7, [pc, #36] @ 8205c <__cxa_atexit@plt+0x73ea8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 82060 <__cxa_atexit@plt+0x73eac> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - addseq r8, r7, #248, 10 @ 0x3e000000 │ │ │ │ - addseq r8, r7, #96, 10 @ 0x18000000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #44] @ 820a0 <__cxa_atexit@plt+0x73eec> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #40] @ 820a4 <__cxa_atexit@plt+0x73ef0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r1, r7 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - addseq r8, r7, #188, 10 @ 0x2f000000 │ │ │ │ - addseq r8, r7, #52, 10 @ 0xd000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 8212c <__cxa_atexit@plt+0x73f78> │ │ │ │ - ldr r7, [pc, #116] @ 8213c <__cxa_atexit@plt+0x73f88> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9} │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq 82110 <__cxa_atexit@plt+0x73f5c> │ │ │ │ - ldr r1, [pc, #100] @ 82140 <__cxa_atexit@plt+0x73f8c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - sub r0, r2, #1 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 7f5b0 <__cxa_atexit@plt+0x713fc> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #100] @ 7f5d0 <__cxa_atexit@plt+0x7141c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ ands r1, r7, #3 │ │ │ │ - beq 82120 <__cxa_atexit@plt+0x73f6c> │ │ │ │ - ldr r7, [pc, #72] @ 82144 <__cxa_atexit@plt+0x73f90> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - cmp r2, r1 │ │ │ │ - addeq r7, r7, #4 │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + beq 7f5a4 <__cxa_atexit@plt+0x713f0> │ │ │ │ + ldr r2, [r5] │ │ │ │ + cmp r1, #3 │ │ │ │ + beq 7f5c0 <__cxa_atexit@plt+0x7140c> │ │ │ │ + sub r7, r1, #1 │ │ │ │ + add r3, r5, #12 │ │ │ │ + cmp r2, r7 │ │ │ │ + ldrge r7, [r5, #4] │ │ │ │ + ldrlt r7, [r5, #8] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 82148 <__cxa_atexit@plt+0x73f94> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - addseq r8, r7, #60, 10 @ 0xf000000 │ │ │ │ - rsbseq sl, fp, #236, 2 @ 0x3b │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #64] @ 821a0 <__cxa_atexit@plt+0x73fec> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r1, r3, #1 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 82198 <__cxa_atexit@plt+0x73fe4> │ │ │ │ - ldr r7, [pc, #32] @ 821a4 <__cxa_atexit@plt+0x73ff0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - cmp r3, r2 │ │ │ │ - addeq r7, r7, #4 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b 7f564 <__cxa_atexit@plt+0x713b0> │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - addseq r8, r7, #180, 8 @ 0xb4000000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b 7f590 <__cxa_atexit@plt+0x713dc> │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 821d8 <__cxa_atexit@plt+0x74024> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r2, r7 │ │ │ │ - addeq r3, r3, #4 │ │ │ │ - ldr r7, [r3] │ │ │ │ + ldmib r5, {r1, r3} │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + and r0, r7, #3 │ │ │ │ + cmp r0, #3 │ │ │ │ + beq 7f60c <__cxa_atexit@plt+0x71458> │ │ │ │ + sub r7, r0, #1 │ │ │ │ + cmp r1, r7 │ │ │ │ + movlt r3, r2 │ │ │ │ + bic r7, r3, #3 │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - addseq r8, r7, #128, 8 @ 0x80000000 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b 7f5f4 <__cxa_atexit@plt+0x71440> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 82244 <__cxa_atexit@plt+0x74090> │ │ │ │ - ldr r3, [pc, #88] @ 82254 <__cxa_atexit@plt+0x740a0> │ │ │ │ + bhi 7f684 <__cxa_atexit@plt+0x714d0> │ │ │ │ + ldr r3, [pc, #88] @ 7f694 <__cxa_atexit@plt+0x714e0> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, sl} │ │ │ │ ands r2, r9, #3 │ │ │ │ - beq 82220 <__cxa_atexit@plt+0x7406c> │ │ │ │ + beq 7f660 <__cxa_atexit@plt+0x714ac> │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ cmp r2, #2 │ │ │ │ - bne 82230 <__cxa_atexit@plt+0x7407c> │ │ │ │ - ldr r8, [pc, #64] @ 8225c <__cxa_atexit@plt+0x740a8> │ │ │ │ + bne 7f670 <__cxa_atexit@plt+0x714bc> │ │ │ │ + ldr r8, [pc, #64] @ 7f69c <__cxa_atexit@plt+0x714e8> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 82238 <__cxa_atexit@plt+0x74084> │ │ │ │ + b 7f678 <__cxa_atexit@plt+0x714c4> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r8, [pc, #32] @ 82258 <__cxa_atexit@plt+0x740a4> │ │ │ │ + ldr r8, [pc, #32] @ 7f698 <__cxa_atexit@plt+0x714e4> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r7, [pc, #20] @ 82260 <__cxa_atexit@plt+0x740ac> │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + ldr r7, [pc, #20] @ 7f6a0 <__cxa_atexit@plt+0x714ec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rsbeq ip, r1, #16896 @ 0x4200 │ │ │ │ - rsbeq ip, r1, #22016 @ 0x5600 │ │ │ │ - rsbseq sl, fp, #232 @ 0xe8 │ │ │ │ + rsbeq pc, r1, #2834432 @ 0x2b4000 │ │ │ │ + rsbeq pc, r1, #3178496 @ 0x308000 │ │ │ │ + rsbseq ip, fp, #60, 24 @ 0x3c00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 82298 <__cxa_atexit@plt+0x740e4> │ │ │ │ + ldr r2, [pc, #36] @ 7f6d8 <__cxa_atexit@plt+0x71524> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #32] @ 8229c <__cxa_atexit@plt+0x740e8> │ │ │ │ + ldr r8, [pc, #32] @ 7f6dc <__cxa_atexit@plt+0x71528> │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r5, #8 │ │ │ │ and r1, r7, #3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ cmp r1, #2 │ │ │ │ moveq r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - rsbeq ip, r1, #260096 @ 0x3f800 │ │ │ │ - rsbeq ip, r1, #260096 @ 0x3f800 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + rsbeq pc, r1, #1736704 @ 0x1a8000 │ │ │ │ + rsbeq pc, r1, #1720320 @ 0x1a4000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 82308 <__cxa_atexit@plt+0x74154> │ │ │ │ - ldr r3, [pc, #88] @ 82318 <__cxa_atexit@plt+0x74164> │ │ │ │ + bhi 7f748 <__cxa_atexit@plt+0x71594> │ │ │ │ + ldr r3, [pc, #88] @ 7f758 <__cxa_atexit@plt+0x715a4> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ ands r3, r8, #3 │ │ │ │ - beq 822e4 <__cxa_atexit@plt+0x74130> │ │ │ │ + beq 7f724 <__cxa_atexit@plt+0x71570> │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ cmp r3, #2 │ │ │ │ - bne 822f4 <__cxa_atexit@plt+0x74140> │ │ │ │ - ldr r3, [pc, #64] @ 82320 <__cxa_atexit@plt+0x7416c> │ │ │ │ + bne 7f734 <__cxa_atexit@plt+0x71580> │ │ │ │ + ldr r3, [pc, #64] @ 7f760 <__cxa_atexit@plt+0x715ac> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 822fc <__cxa_atexit@plt+0x74148> │ │ │ │ + b 7f73c <__cxa_atexit@plt+0x71588> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #32] @ 8231c <__cxa_atexit@plt+0x74168> │ │ │ │ + ldr r3, [pc, #32] @ 7f75c <__cxa_atexit@plt+0x715a8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r7, [pc, #20] @ 82324 <__cxa_atexit@plt+0x74170> │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + ldr r7, [pc, #20] @ 7f764 <__cxa_atexit@plt+0x715b0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rsbeq ip, r1, #129024 @ 0x1f800 │ │ │ │ - rsbeq ip, r1, #149504 @ 0x24800 │ │ │ │ - rsbseq sl, fp, #40 @ 0x28 │ │ │ │ + rsbeq pc, r1, #15269888 @ 0xe90000 │ │ │ │ + rsbeq pc, r1, #16646144 @ 0xfe0000 │ │ │ │ + rsbseq ip, fp, #124, 22 @ 0x1f000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 8235c <__cxa_atexit@plt+0x741a8> │ │ │ │ + ldr r2, [pc, #36] @ 7f79c <__cxa_atexit@plt+0x715e8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #32] @ 82360 <__cxa_atexit@plt+0x741ac> │ │ │ │ + ldr r8, [pc, #32] @ 7f7a0 <__cxa_atexit@plt+0x715ec> │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r5, #8 │ │ │ │ and r1, r7, #3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ cmp r1, #2 │ │ │ │ moveq r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - rsbeq ip, r1, #59392 @ 0xe800 │ │ │ │ - rsbeq ip, r1, #59392 @ 0xe800 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + rsbeq pc, r1, #10878976 @ 0xa60000 │ │ │ │ + rsbeq pc, r1, #10813440 @ 0xa50000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ 82388 <__cxa_atexit@plt+0x741d4> │ │ │ │ + ldr r3, [pc, #8] @ 7f7c8 <__cxa_atexit@plt+0x71614> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3efa10 <__cxa_atexit@plt+0x3e185c> │ │ │ │ - rsbseq r9, fp, #184, 30 @ 0x2e0 │ │ │ │ - rsbseq r9, fp, #208, 30 @ 0x340 │ │ │ │ + b 3c1e3c <__cxa_atexit@plt+0x3b3c88> │ │ │ │ + rsbseq ip, fp, #12, 22 @ 0x3000 │ │ │ │ + rsbseq ip, fp, #36, 22 @ 0x9000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 82400 <__cxa_atexit@plt+0x7424c> │ │ │ │ - ldr r3, [pc, #96] @ 82410 <__cxa_atexit@plt+0x7425c> │ │ │ │ + bhi 7f840 <__cxa_atexit@plt+0x7168c> │ │ │ │ + ldr r3, [pc, #96] @ 7f850 <__cxa_atexit@plt+0x7169c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 823d8 <__cxa_atexit@plt+0x74224> │ │ │ │ + beq 7f818 <__cxa_atexit@plt+0x71664> │ │ │ │ cmp r3, #0 │ │ │ │ - bne 823ec <__cxa_atexit@plt+0x74238> │ │ │ │ + bne 7f82c <__cxa_atexit@plt+0x71678> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 8241c <__cxa_atexit@plt+0x74268> │ │ │ │ + ldr r7, [pc, #60] @ 7f85c <__cxa_atexit@plt+0x716a8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #56] @ 82420 <__cxa_atexit@plt+0x7426c> │ │ │ │ + ldr r0, [pc, #56] @ 7f860 <__cxa_atexit@plt+0x716ac> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 82414 <__cxa_atexit@plt+0x74260> │ │ │ │ + ldr r7, [pc, #32] @ 7f854 <__cxa_atexit@plt+0x716a0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #28] @ 82418 <__cxa_atexit@plt+0x74264> │ │ │ │ + ldr r0, [pc, #28] @ 7f858 <__cxa_atexit@plt+0x716a4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 82424 <__cxa_atexit@plt+0x74270> │ │ │ │ + ldr r7, [pc, #28] @ 7f864 <__cxa_atexit@plt+0x716b0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - rsbseq r9, fp, #76, 30 @ 0x130 │ │ │ │ - rsbseq r9, fp, #68, 30 @ 0x110 │ │ │ │ - rsbseq r9, fp, #116, 30 @ 0x1d0 │ │ │ │ - rsbseq r9, fp, #108, 30 @ 0x1b0 │ │ │ │ - rsbseq r9, fp, #112, 30 @ 0x1c0 │ │ │ │ - rsbseq r9, fp, #56, 30 @ 0xe0 │ │ │ │ + rsbseq ip, fp, #160, 20 @ 0xa0000 │ │ │ │ + rsbseq ip, fp, #152, 20 @ 0x98000 │ │ │ │ + rsbseq ip, fp, #200, 20 @ 0xc8000 │ │ │ │ + rsbseq ip, fp, #192, 20 @ 0xc0000 │ │ │ │ + rsbseq ip, fp, #196, 20 @ 0xc4000 │ │ │ │ + rsbseq ip, fp, #140, 20 @ 0x8c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 82460 <__cxa_atexit@plt+0x742ac> │ │ │ │ + ldr r2, [pc, #36] @ 7f8a0 <__cxa_atexit@plt+0x716ec> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #32] @ 82464 <__cxa_atexit@plt+0x742b0> │ │ │ │ + ldr r3, [pc, #32] @ 7f8a4 <__cxa_atexit@plt+0x716f0> │ │ │ │ add r3, pc, r3 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ moveq r3, r2 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - rsbseq r9, fp, #24, 30 @ 0x60 │ │ │ │ - rsbseq r9, fp, #252, 28 @ 0xfc0 │ │ │ │ + rsbseq ip, fp, #108, 20 @ 0x6c000 │ │ │ │ + rsbseq ip, fp, #80, 20 @ 0x50000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 824ac <__cxa_atexit@plt+0x742f8> │ │ │ │ - ldr r7, [pc, #52] @ 824c0 <__cxa_atexit@plt+0x7430c> │ │ │ │ + bhi 7f8ec <__cxa_atexit@plt+0x71738> │ │ │ │ + ldr r7, [pc, #52] @ 7f900 <__cxa_atexit@plt+0x7174c> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 824a0 <__cxa_atexit@plt+0x742ec> │ │ │ │ + beq 7f8e0 <__cxa_atexit@plt+0x7172c> │ │ │ │ mov r7, r8 │ │ │ │ - b 824d0 <__cxa_atexit@plt+0x7431c> │ │ │ │ + b 7f910 <__cxa_atexit@plt+0x7175c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 824c4 <__cxa_atexit@plt+0x74310> │ │ │ │ + ldr r7, [pc, #16] @ 7f904 <__cxa_atexit@plt+0x71750> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq r9, fp, #224, 28 @ 0xe00 │ │ │ │ + rsbseq ip, fp, #52, 20 @ 0x34000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ and r1, r7, #3 │ │ │ │ and r2, r2, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 824fc <__cxa_atexit@plt+0x74348> │ │ │ │ - ldr r2, [pc, #100] @ 82558 <__cxa_atexit@plt+0x743a4> │ │ │ │ + bne 7f93c <__cxa_atexit@plt+0x71788> │ │ │ │ + ldr r2, [pc, #100] @ 7f998 <__cxa_atexit@plt+0x717e4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ - b 82510 <__cxa_atexit@plt+0x7435c> │ │ │ │ - ldr r2, [pc, #72] @ 8254c <__cxa_atexit@plt+0x74398> │ │ │ │ + b 7f950 <__cxa_atexit@plt+0x7179c> │ │ │ │ + ldr r2, [pc, #72] @ 7f98c <__cxa_atexit@plt+0x717d8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ cmp r1, #2 │ │ │ │ - beq 82538 <__cxa_atexit@plt+0x74384> │ │ │ │ + beq 7f978 <__cxa_atexit@plt+0x717c4> │ │ │ │ cmp r1, #0 │ │ │ │ - beq 8252c <__cxa_atexit@plt+0x74378> │ │ │ │ - ldr r7, [pc, #48] @ 82550 <__cxa_atexit@plt+0x7439c> │ │ │ │ + beq 7f96c <__cxa_atexit@plt+0x717b8> │ │ │ │ + ldr r7, [pc, #48] @ 7f990 <__cxa_atexit@plt+0x717dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 82554 <__cxa_atexit@plt+0x743a0> │ │ │ │ + ldr r7, [pc, #20] @ 7f994 <__cxa_atexit@plt+0x717e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - addseq r8, r7, #16, 2 │ │ │ │ - addseq r8, r7, #112 @ 0x70 │ │ │ │ + addseq sl, r7, #240, 24 @ 0xf000 │ │ │ │ + addseq sl, r7, #80, 24 @ 0x5000 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 82578 <__cxa_atexit@plt+0x743c4> │ │ │ │ + ldr r7, [pc, #12] @ 7f9b8 <__cxa_atexit@plt+0x71804> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - addseq r8, r7, #196 @ 0xc4 │ │ │ │ + addseq sl, r7, #164, 24 @ 0xa400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 825b0 <__cxa_atexit@plt+0x743fc> │ │ │ │ + ldr r2, [pc, #36] @ 7f9f0 <__cxa_atexit@plt+0x7183c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 825b4 <__cxa_atexit@plt+0x74400> │ │ │ │ + ldr r3, [pc, #32] @ 7f9f4 <__cxa_atexit@plt+0x71840> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - addseq r8, r7, #36 @ 0x24 │ │ │ │ - addseq r8, r7, #156 @ 0x9c │ │ │ │ + addseq sl, r7, #4, 24 @ 0x400 │ │ │ │ + addseq sl, r7, #124, 24 @ 0x7c00 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 825fc <__cxa_atexit@plt+0x74448> │ │ │ │ - ldr r7, [pc, #52] @ 82610 <__cxa_atexit@plt+0x7445c> │ │ │ │ + bhi 7fa3c <__cxa_atexit@plt+0x71888> │ │ │ │ + ldr r7, [pc, #52] @ 7fa50 <__cxa_atexit@plt+0x7189c> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 825f0 <__cxa_atexit@plt+0x7443c> │ │ │ │ + beq 7fa30 <__cxa_atexit@plt+0x7187c> │ │ │ │ mov r7, r8 │ │ │ │ - b 82620 <__cxa_atexit@plt+0x7446c> │ │ │ │ + b 7fa60 <__cxa_atexit@plt+0x718ac> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 82614 <__cxa_atexit@plt+0x74460> │ │ │ │ + ldr r7, [pc, #16] @ 7fa54 <__cxa_atexit@plt+0x718a0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq r9, fp, #148, 26 @ 0x2500 │ │ │ │ + rsbseq ip, fp, #232, 16 @ 0xe80000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ and r1, r7, #3 │ │ │ │ and r2, r2, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 8266c <__cxa_atexit@plt+0x744b8> │ │ │ │ - ldr r2, [pc, #132] @ 826c8 <__cxa_atexit@plt+0x74514> │ │ │ │ + bne 7faac <__cxa_atexit@plt+0x718f8> │ │ │ │ + ldr r2, [pc, #132] @ 7fb08 <__cxa_atexit@plt+0x71954> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ cmp r1, #2 │ │ │ │ - beq 82694 <__cxa_atexit@plt+0x744e0> │ │ │ │ + beq 7fad4 <__cxa_atexit@plt+0x71920> │ │ │ │ cmp r1, #0 │ │ │ │ - beq 82688 <__cxa_atexit@plt+0x744d4> │ │ │ │ - ldr r7, [pc, #108] @ 826cc <__cxa_atexit@plt+0x74518> │ │ │ │ + beq 7fac8 <__cxa_atexit@plt+0x71914> │ │ │ │ + ldr r7, [pc, #108] @ 7fb0c <__cxa_atexit@plt+0x71958> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #72] @ 826bc <__cxa_atexit@plt+0x74508> │ │ │ │ + ldr r2, [pc, #72] @ 7fafc <__cxa_atexit@plt+0x71948> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ cmp r1, #2 │ │ │ │ - beq 826a8 <__cxa_atexit@plt+0x744f4> │ │ │ │ + beq 7fae8 <__cxa_atexit@plt+0x71934> │ │ │ │ cmp r1, #0 │ │ │ │ - bne 82694 <__cxa_atexit@plt+0x744e0> │ │ │ │ + bne 7fad4 <__cxa_atexit@plt+0x71920> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 826c0 <__cxa_atexit@plt+0x7450c> │ │ │ │ + ldr r7, [pc, #36] @ 7fb00 <__cxa_atexit@plt+0x7194c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 826c4 <__cxa_atexit@plt+0x74510> │ │ │ │ + ldr r7, [pc, #20] @ 7fb04 <__cxa_atexit@plt+0x71950> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - addseq r8, r7, #64, 4 │ │ │ │ - addseq r8, r7, #48, 4 │ │ │ │ + addseq sl, r7, #32, 28 @ 0x200 │ │ │ │ + addseq sl, r7, #16, 28 @ 0x100 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - addseq r8, r7, #132, 4 @ 0x40000008 │ │ │ │ + addseq sl, r7, #100, 28 @ 0x640 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 82704 <__cxa_atexit@plt+0x74550> │ │ │ │ + ldr r2, [pc, #36] @ 7fb44 <__cxa_atexit@plt+0x71990> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 82708 <__cxa_atexit@plt+0x74554> │ │ │ │ + ldr r3, [pc, #32] @ 7fb48 <__cxa_atexit@plt+0x71994> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #3 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - addseq r8, r7, #252, 2 @ 0x3f │ │ │ │ - addseq r8, r7, #252, 2 @ 0x3f │ │ │ │ + addseq sl, r7, #220, 26 @ 0x3700 │ │ │ │ + addseq sl, r7, #220, 26 @ 0x3700 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 82740 <__cxa_atexit@plt+0x7458c> │ │ │ │ + ldr r2, [pc, #36] @ 7fb80 <__cxa_atexit@plt+0x719cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 82744 <__cxa_atexit@plt+0x74590> │ │ │ │ + ldr r3, [pc, #32] @ 7fb84 <__cxa_atexit@plt+0x719d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - addseq r8, r7, #196, 2 @ 0x31 │ │ │ │ - addseq r8, r7, #184, 2 @ 0x2e │ │ │ │ + addseq sl, r7, #164, 26 @ 0x2900 │ │ │ │ + addseq sl, r7, #152, 26 @ 0x2600 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 8278c <__cxa_atexit@plt+0x745d8> │ │ │ │ - ldr r7, [pc, #52] @ 827a0 <__cxa_atexit@plt+0x745ec> │ │ │ │ + bhi 7fbcc <__cxa_atexit@plt+0x71a18> │ │ │ │ + ldr r7, [pc, #52] @ 7fbe0 <__cxa_atexit@plt+0x71a2c> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 82780 <__cxa_atexit@plt+0x745cc> │ │ │ │ + beq 7fbc0 <__cxa_atexit@plt+0x71a0c> │ │ │ │ mov r7, r9 │ │ │ │ - b 827b0 <__cxa_atexit@plt+0x745fc> │ │ │ │ + b 7fbf0 <__cxa_atexit@plt+0x71a3c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 827a4 <__cxa_atexit@plt+0x745f0> │ │ │ │ + ldr r7, [pc, #16] @ 7fbe4 <__cxa_atexit@plt+0x71a30> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq r9, fp, #8, 24 @ 0x800 │ │ │ │ + rsbseq ip, fp, #92, 14 @ 0x1700000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ and r1, r7, #3 │ │ │ │ and r2, r2, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 827dc <__cxa_atexit@plt+0x74628> │ │ │ │ - ldr r2, [pc, #100] @ 82838 <__cxa_atexit@plt+0x74684> │ │ │ │ + bne 7fc1c <__cxa_atexit@plt+0x71a68> │ │ │ │ + ldr r2, [pc, #100] @ 7fc78 <__cxa_atexit@plt+0x71ac4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ - b 827f0 <__cxa_atexit@plt+0x7463c> │ │ │ │ - ldr r2, [pc, #72] @ 8282c <__cxa_atexit@plt+0x74678> │ │ │ │ + b 7fc30 <__cxa_atexit@plt+0x71a7c> │ │ │ │ + ldr r2, [pc, #72] @ 7fc6c <__cxa_atexit@plt+0x71ab8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ cmp r1, #2 │ │ │ │ - beq 82818 <__cxa_atexit@plt+0x74664> │ │ │ │ + beq 7fc58 <__cxa_atexit@plt+0x71aa4> │ │ │ │ cmp r1, #0 │ │ │ │ - beq 8280c <__cxa_atexit@plt+0x74658> │ │ │ │ - ldr r7, [pc, #48] @ 82830 <__cxa_atexit@plt+0x7467c> │ │ │ │ + beq 7fc4c <__cxa_atexit@plt+0x71a98> │ │ │ │ + ldr r7, [pc, #48] @ 7fc70 <__cxa_atexit@plt+0x71abc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 82834 <__cxa_atexit@plt+0x74680> │ │ │ │ + ldr r7, [pc, #20] @ 7fc74 <__cxa_atexit@plt+0x71ac0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - addseq r7, r7, #176, 26 @ 0x2c00 │ │ │ │ - addseq r7, r7, #16, 28 @ 0x100 │ │ │ │ + addseq sl, r7, #144, 18 @ 0x240000 │ │ │ │ + addseq sl, r7, #240, 18 @ 0x3c0000 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 82858 <__cxa_atexit@plt+0x746a4> │ │ │ │ + ldr r7, [pc, #12] @ 7fc98 <__cxa_atexit@plt+0x71ae4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - addseq r7, r7, #100, 26 @ 0x1900 │ │ │ │ + addseq sl, r7, #68, 18 @ 0x110000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 82890 <__cxa_atexit@plt+0x746dc> │ │ │ │ + ldr r2, [pc, #36] @ 7fcd0 <__cxa_atexit@plt+0x71b1c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 82894 <__cxa_atexit@plt+0x746e0> │ │ │ │ + ldr r3, [pc, #32] @ 7fcd4 <__cxa_atexit@plt+0x71b20> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - addseq r7, r7, #196, 26 @ 0x3100 │ │ │ │ - addseq r7, r7, #60, 26 @ 0xf00 │ │ │ │ + addseq sl, r7, #164, 18 @ 0x290000 │ │ │ │ + addseq sl, r7, #28, 18 @ 0x70000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 82924 <__cxa_atexit@plt+0x74770> │ │ │ │ - ldr r3, [pc, #124] @ 82934 <__cxa_atexit@plt+0x74780> │ │ │ │ + bhi 7fd64 <__cxa_atexit@plt+0x71bb0> │ │ │ │ + ldr r3, [pc, #124] @ 7fd74 <__cxa_atexit@plt+0x71bc0> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r8} │ │ │ │ ands r2, r9, #3 │ │ │ │ - beq 828fc <__cxa_atexit@plt+0x74748> │ │ │ │ + beq 7fd3c <__cxa_atexit@plt+0x71b88> │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #-4]! │ │ │ │ cmp r2, #2 │ │ │ │ - bne 8290c <__cxa_atexit@plt+0x74758> │ │ │ │ - ldr r2, [pc, #92] @ 82938 <__cxa_atexit@plt+0x74784> │ │ │ │ + bne 7fd4c <__cxa_atexit@plt+0x71b98> │ │ │ │ + ldr r2, [pc, #92] @ 7fd78 <__cxa_atexit@plt+0x71bc4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 82918 <__cxa_atexit@plt+0x74764> │ │ │ │ - ldr r7, [pc, #76] @ 8293c <__cxa_atexit@plt+0x74788> │ │ │ │ + beq 7fd58 <__cxa_atexit@plt+0x71ba4> │ │ │ │ + ldr r7, [pc, #76] @ 7fd7c <__cxa_atexit@plt+0x71bc8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 82940 <__cxa_atexit@plt+0x7478c> │ │ │ │ + ldr r7, [pc, #20] @ 7fd80 <__cxa_atexit@plt+0x71bcc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - addseq r8, r7, #36 @ 0x24 │ │ │ │ - rsbseq r9, fp, #116, 20 @ 0x74000 │ │ │ │ + addseq sl, r7, #236, 16 @ 0xec0000 │ │ │ │ + rsbseq ip, fp, #200, 10 @ 0x32000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ and r2, r2, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 8298c <__cxa_atexit@plt+0x747d8> │ │ │ │ - ldr r2, [pc, #60] @ 829a8 <__cxa_atexit@plt+0x747f4> │ │ │ │ + bne 7fdcc <__cxa_atexit@plt+0x71c18> │ │ │ │ + ldr r2, [pc, #60] @ 7fde8 <__cxa_atexit@plt+0x71c34> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 8299c <__cxa_atexit@plt+0x747e8> │ │ │ │ - ldr r7, [pc, #44] @ 829ac <__cxa_atexit@plt+0x747f8> │ │ │ │ + beq 7fddc <__cxa_atexit@plt+0x71c28> │ │ │ │ + ldr r7, [pc, #44] @ 7fdec <__cxa_atexit@plt+0x71c38> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ add r5, r5, #8 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - addseq r7, r7, #148, 30 @ 0x250 │ │ │ │ + addseq sl, r7, #92, 16 @ 0x5c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 829cc <__cxa_atexit@plt+0x74818> │ │ │ │ + ldr r7, [pc, #12] @ 7fe0c <__cxa_atexit@plt+0x71c58> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - addseq r7, r7, #84, 30 @ 0x150 │ │ │ │ + addseq sl, r7, #28, 16 @ 0x1c0000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 82a14 <__cxa_atexit@plt+0x74860> │ │ │ │ - ldr r7, [pc, #52] @ 82a28 <__cxa_atexit@plt+0x74874> │ │ │ │ + bhi 7fe54 <__cxa_atexit@plt+0x71ca0> │ │ │ │ + ldr r7, [pc, #52] @ 7fe68 <__cxa_atexit@plt+0x71cb4> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 82a08 <__cxa_atexit@plt+0x74854> │ │ │ │ + beq 7fe48 <__cxa_atexit@plt+0x71c94> │ │ │ │ mov r7, r8 │ │ │ │ - b 82a38 <__cxa_atexit@plt+0x74884> │ │ │ │ + b 7fe78 <__cxa_atexit@plt+0x71cc4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 82a2c <__cxa_atexit@plt+0x74878> │ │ │ │ + ldr r7, [pc, #16] @ 7fe6c <__cxa_atexit@plt+0x71cb8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq r9, fp, #136, 18 @ 0x220000 │ │ │ │ + rsbseq ip, fp, #220, 8 @ 0xdc000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ and r1, r7, #3 │ │ │ │ and r2, r2, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 82a64 <__cxa_atexit@plt+0x748b0> │ │ │ │ - ldr r2, [pc, #100] @ 82ac0 <__cxa_atexit@plt+0x7490c> │ │ │ │ + bne 7fea4 <__cxa_atexit@plt+0x71cf0> │ │ │ │ + ldr r2, [pc, #100] @ 7ff00 <__cxa_atexit@plt+0x71d4c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ - b 82a78 <__cxa_atexit@plt+0x748c4> │ │ │ │ - ldr r2, [pc, #72] @ 82ab4 <__cxa_atexit@plt+0x74900> │ │ │ │ + b 7feb8 <__cxa_atexit@plt+0x71d04> │ │ │ │ + ldr r2, [pc, #72] @ 7fef4 <__cxa_atexit@plt+0x71d40> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ cmp r1, #2 │ │ │ │ - beq 82aa0 <__cxa_atexit@plt+0x748ec> │ │ │ │ + beq 7fee0 <__cxa_atexit@plt+0x71d2c> │ │ │ │ cmp r1, #0 │ │ │ │ - beq 82a94 <__cxa_atexit@plt+0x748e0> │ │ │ │ - ldr r7, [pc, #48] @ 82ab8 <__cxa_atexit@plt+0x74904> │ │ │ │ + beq 7fed4 <__cxa_atexit@plt+0x71d20> │ │ │ │ + ldr r7, [pc, #48] @ 7fef8 <__cxa_atexit@plt+0x71d44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 82abc <__cxa_atexit@plt+0x74908> │ │ │ │ + ldr r7, [pc, #20] @ 7fefc <__cxa_atexit@plt+0x71d48> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - addseq r7, r7, #40, 22 @ 0xa000 │ │ │ │ - addseq r7, r7, #136, 22 @ 0x22000 │ │ │ │ + addseq sl, r7, #8, 14 @ 0x200000 │ │ │ │ + addseq sl, r7, #104, 14 @ 0x1a00000 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 82ae0 <__cxa_atexit@plt+0x7492c> │ │ │ │ + ldr r7, [pc, #12] @ 7ff20 <__cxa_atexit@plt+0x71d6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - addseq r7, r7, #220, 20 @ 0xdc000 │ │ │ │ + addseq sl, r7, #188, 12 @ 0xbc00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 82b18 <__cxa_atexit@plt+0x74964> │ │ │ │ + ldr r2, [pc, #36] @ 7ff58 <__cxa_atexit@plt+0x71da4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 82b1c <__cxa_atexit@plt+0x74968> │ │ │ │ + ldr r3, [pc, #32] @ 7ff5c <__cxa_atexit@plt+0x71da8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - addseq r7, r7, #60, 22 @ 0xf000 │ │ │ │ - addseq r7, r7, #180, 20 @ 0xb4000 │ │ │ │ + addseq sl, r7, #28, 14 @ 0x700000 │ │ │ │ + addseq sl, r7, #148, 12 @ 0x9400000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 82b64 <__cxa_atexit@plt+0x749b0> │ │ │ │ - ldr r7, [pc, #64] @ 82b84 <__cxa_atexit@plt+0x749d0> │ │ │ │ + bhi 7ffa4 <__cxa_atexit@plt+0x71df0> │ │ │ │ + ldr r7, [pc, #64] @ 7ffc4 <__cxa_atexit@plt+0x71e10> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 82b58 <__cxa_atexit@plt+0x749a4> │ │ │ │ + beq 7ff98 <__cxa_atexit@plt+0x71de4> │ │ │ │ mov r7, r9 │ │ │ │ - b 824d0 <__cxa_atexit@plt+0x7431c> │ │ │ │ + b 7f910 <__cxa_atexit@plt+0x7175c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 82b88 <__cxa_atexit@plt+0x749d4> │ │ │ │ + ldr r7, [pc, #28] @ 7ffc8 <__cxa_atexit@plt+0x71e14> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r3, r8 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff988 │ │ │ │ - rsbseq r9, fp, #40, 16 @ 0x280000 │ │ │ │ + rsbseq ip, fp, #124, 6 @ 0xf0000001 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 82c18 <__cxa_atexit@plt+0x74a64> │ │ │ │ - ldr r3, [pc, #124] @ 82c28 <__cxa_atexit@plt+0x74a74> │ │ │ │ + bhi 80058 <__cxa_atexit@plt+0x71ea4> │ │ │ │ + ldr r3, [pc, #124] @ 80068 <__cxa_atexit@plt+0x71eb4> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r8} │ │ │ │ ands r2, r9, #3 │ │ │ │ - beq 82bd4 <__cxa_atexit@plt+0x74a20> │ │ │ │ + beq 80014 <__cxa_atexit@plt+0x71e60> │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #-4]! │ │ │ │ cmp r2, #2 │ │ │ │ - bne 82be4 <__cxa_atexit@plt+0x74a30> │ │ │ │ + bne 80024 <__cxa_atexit@plt+0x71e70> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #64] @ 82c2c <__cxa_atexit@plt+0x74a78> │ │ │ │ + ldr r2, [pc, #64] @ 8006c <__cxa_atexit@plt+0x71eb8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 82c0c <__cxa_atexit@plt+0x74a58> │ │ │ │ - ldr r7, [pc, #48] @ 82c30 <__cxa_atexit@plt+0x74a7c> │ │ │ │ + beq 8004c <__cxa_atexit@plt+0x71e98> │ │ │ │ + ldr r7, [pc, #48] @ 80070 <__cxa_atexit@plt+0x71ebc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 82c34 <__cxa_atexit@plt+0x74a80> │ │ │ │ + ldr r7, [pc, #20] @ 80074 <__cxa_atexit@plt+0x71ec0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - addseq r7, r7, #24, 26 @ 0x600 │ │ │ │ - rsbseq r9, fp, #140, 14 @ 0x2300000 │ │ │ │ + addseq sl, r7, #200, 16 @ 0xc80000 │ │ │ │ + rsbseq ip, fp, #224, 4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ and r2, r2, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 82c68 <__cxa_atexit@plt+0x74ab4> │ │ │ │ + bne 800a8 <__cxa_atexit@plt+0x71ef4> │ │ │ │ add r5, r5, #8 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #44] @ 82c9c <__cxa_atexit@plt+0x74ae8> │ │ │ │ + ldr r2, [pc, #44] @ 800dc <__cxa_atexit@plt+0x71f28> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 82c90 <__cxa_atexit@plt+0x74adc> │ │ │ │ - ldr r7, [pc, #28] @ 82ca0 <__cxa_atexit@plt+0x74aec> │ │ │ │ + beq 800d0 <__cxa_atexit@plt+0x71f1c> │ │ │ │ + ldr r7, [pc, #28] @ 800e0 <__cxa_atexit@plt+0x71f2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - addseq r7, r7, #148, 24 @ 0x9400 │ │ │ │ + addseq sl, r7, #68, 16 @ 0x440000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 82cc0 <__cxa_atexit@plt+0x74b0c> │ │ │ │ + ldr r7, [pc, #12] @ 80100 <__cxa_atexit@plt+0x71f4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - addseq r7, r7, #100, 24 @ 0x6400 │ │ │ │ + addseq sl, r7, #20, 16 @ 0x140000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 8014c <__cxa_atexit@plt+0x71f98> │ │ │ │ + ldr r3, [pc, #56] @ 80164 <__cxa_atexit@plt+0x71fb0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #48] @ 80168 <__cxa_atexit@plt+0x71fb4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #3 │ │ │ │ + ldr r3, [pc, #40] @ 8016c <__cxa_atexit@plt+0x71fb8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + b 3c1f7c <__cxa_atexit@plt+0x3b3dc8> │ │ │ │ + ldr r7, [pc, #28] @ 80170 <__cxa_atexit@plt+0x71fbc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r9, sl │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + addseq sl, r7, #200, 10 @ 0x32000000 │ │ │ │ + addseq sl, r7, #192, 10 @ 0x30000000 │ │ │ │ + rsbseq ip, fp, #108, 4 @ 0xc0000006 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 801a8 <__cxa_atexit@plt+0x71ff4> │ │ │ │ + ldr r2, [pc, #28] @ 801b4 <__cxa_atexit@plt+0x72000> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq sl, r7, #116, 10 @ 0x1d000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - and r3, r8, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 82d0c <__cxa_atexit@plt+0x74b58> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 82d18 <__cxa_atexit@plt+0x74b64> │ │ │ │ - bic r3, r8, #3 │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 801fc <__cxa_atexit@plt+0x72048> │ │ │ │ + ldr r7, [pc, #52] @ 8020c <__cxa_atexit@plt+0x72058> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 801f0 <__cxa_atexit@plt+0x7203c> │ │ │ │ + mov r7, r8 │ │ │ │ + b 8021c <__cxa_atexit@plt+0x72068> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 80210 <__cxa_atexit@plt+0x7205c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsbseq ip, fp, #52, 4 @ 0x40000003 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r0, [pc, #156] @ 802cc <__cxa_atexit@plt+0x72118> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + stm r5, {r1, r2} │ │ │ │ + mov r7, r5 │ │ │ │ + str r0, [r7, #-8]! │ │ │ │ + tst r3, #3 │ │ │ │ + beq 802a0 <__cxa_atexit@plt+0x720ec> │ │ │ │ + ldr r2, [pc, #124] @ 802d0 <__cxa_atexit@plt+0x7211c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + ldr r1, [r3, #7] │ │ │ │ + ldr r0, [r3, #11] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-16]! │ │ │ │ + ldr r2, [r3, #20] │ │ │ │ + stmib r3, {r0, r1} │ │ │ │ + str r7, [r3, #20] │ │ │ │ + tst r2, #3 │ │ │ │ + beq 802b0 <__cxa_atexit@plt+0x720fc> │ │ │ │ + ldr r1, [pc, #80] @ 802d4 <__cxa_atexit@plt+0x72120> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r2, #3] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 802c0 <__cxa_atexit@plt+0x7210c> │ │ │ │ + mov r5, r3 │ │ │ │ + b 80388 <__cxa_atexit@plt+0x721d4> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r5, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r0, [pc, #72] @ 80340 <__cxa_atexit@plt+0x7218c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + stmda r3, {r1, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 80338 <__cxa_atexit@plt+0x72184> │ │ │ │ + ldr r2, [pc, #40] @ 80344 <__cxa_atexit@plt+0x72190> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 80338 <__cxa_atexit@plt+0x72184> │ │ │ │ + b 80388 <__cxa_atexit@plt+0x721d4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ 8037c <__cxa_atexit@plt+0x721c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #20] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 80374 <__cxa_atexit@plt+0x721c0> │ │ │ │ + b 80388 <__cxa_atexit@plt+0x721d4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r5, lsl #4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r5, #20] │ │ │ │ + cmp r3, r7 │ │ │ │ + bne 803dc <__cxa_atexit@plt+0x72228> │ │ │ │ + ldr r7, [pc, #116] @ 80414 <__cxa_atexit@plt+0x72260> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + str r7, [r5] │ │ │ │ + ands r2, r3, #3 │ │ │ │ + beq 803f0 <__cxa_atexit@plt+0x7223c> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 80404 <__cxa_atexit@plt+0x72250> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #80] @ 80418 <__cxa_atexit@plt+0x72264> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #20] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 803fc <__cxa_atexit@plt+0x72248> │ │ │ │ + b 80480 <__cxa_atexit@plt+0x722cc> │ │ │ │ + ldr r7, [pc, #56] @ 8041c <__cxa_atexit@plt+0x72268> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + bic r3, r3, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r2, [pc, #56] @ 82d2c <__cxa_atexit@plt+0x74b78> │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b 803c0 <__cxa_atexit@plt+0x7220c> │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + addseq sl, r7, #108, 4 @ 0xc0000006 │ │ │ │ + andeq r0, r0, r5, lsl #6 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 80464 <__cxa_atexit@plt+0x722b0> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #44] @ 80474 <__cxa_atexit@plt+0x722c0> │ │ │ │ add r2, pc, r2 │ │ │ │ + str r3, [r5, #20] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8045c <__cxa_atexit@plt+0x722a8> │ │ │ │ + b 80480 <__cxa_atexit@plt+0x722cc> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ - ldr r8, [pc, #48] @ 82d30 <__cxa_atexit@plt+0x74b7c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - cmp r3, #3 │ │ │ │ - moveq r8, r2 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #20] @ 82d28 <__cxa_atexit@plt+0x74b74> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #4] @ 82d24 <__cxa_atexit@plt+0x74b70> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - rsbeq ip, r1, #1073741842 @ 0x40000012 │ │ │ │ - rsbeq ip, r1, #-1073741807 @ 0xc0000011 │ │ │ │ - rsbeq ip, r1, #72, 2 │ │ │ │ - rsbeq ip, r1, #1073741842 @ 0x40000012 │ │ │ │ + b 80440 <__cxa_atexit@plt+0x7228c> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r5, asr #6 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #20] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 80508 <__cxa_atexit@plt+0x72354> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + cmp r3, r7 │ │ │ │ + bne 8051c <__cxa_atexit@plt+0x72368> │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r3, [pc, #136] @ 80530 <__cxa_atexit@plt+0x7237c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 804f4 <__cxa_atexit@plt+0x72340> │ │ │ │ + ldr r7, [pc, #120] @ 80534 <__cxa_atexit@plt+0x72380> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #16]! │ │ │ │ + ldr r7, [r3, #-12] │ │ │ │ + sub r1, r2, #1 │ │ │ │ + str r1, [r3, #4] │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq 804fc <__cxa_atexit@plt+0x72348> │ │ │ │ + ldr r7, [pc, #88] @ 80538 <__cxa_atexit@plt+0x72384> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + cmp r2, r1 │ │ │ │ + addeq r7, r7, #4 │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + ldr r7, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r3, r7 │ │ │ │ + beq 8049c <__cxa_atexit@plt+0x722e8> │ │ │ │ + ldr r7, [pc, #24] @ 8053c <__cxa_atexit@plt+0x72388> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + bx r0 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + addseq sl, r7, #120, 2 │ │ │ │ + addseq sl, r7, #44, 2 │ │ │ │ + andeq r0, r0, r5, asr #7 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #80] @ 805a0 <__cxa_atexit@plt+0x723ec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #16]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + ldr r7, [r3, #-12] │ │ │ │ + sub r2, r2, #1 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 80594 <__cxa_atexit@plt+0x723e0> │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + ldr r7, [pc, #40] @ 805a4 <__cxa_atexit@plt+0x723f0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + sub r2, r2, #1 │ │ │ │ + cmp r3, r2 │ │ │ │ + addeq r7, r7, #4 │ │ │ │ + ldr r7, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + addseq sl, r7, #220 @ 0xdc │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #32] @ 805d8 <__cxa_atexit@plt+0x72424> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + and r7, r7, #3 │ │ │ │ + sub r7, r7, #1 │ │ │ │ + cmp r2, r7 │ │ │ │ + addeq r3, r3, #4 │ │ │ │ + ldr r7, [r3] │ │ │ │ + bx r0 │ │ │ │ + addseq sl, r7, #160 @ 0xa0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 80620 <__cxa_atexit@plt+0x7246c> │ │ │ │ + ldr r7, [pc, #52] @ 80630 <__cxa_atexit@plt+0x7247c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 80614 <__cxa_atexit@plt+0x72460> │ │ │ │ + mov r7, r8 │ │ │ │ + b 80640 <__cxa_atexit@plt+0x7248c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 80634 <__cxa_atexit@plt+0x72480> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsbseq fp, fp, #20, 28 @ 0x140 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r0, [pc, #156] @ 806f0 <__cxa_atexit@plt+0x7253c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + stm r5, {r1, r2} │ │ │ │ + mov r7, r5 │ │ │ │ + str r0, [r7, #-8]! │ │ │ │ + tst r3, #3 │ │ │ │ + beq 806c4 <__cxa_atexit@plt+0x72510> │ │ │ │ + ldr r2, [pc, #124] @ 806f4 <__cxa_atexit@plt+0x72540> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + ldr r1, [r3, #7] │ │ │ │ + ldr r0, [r3, #11] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-16]! │ │ │ │ + ldr r2, [r3, #20] │ │ │ │ + stmib r3, {r0, r1} │ │ │ │ + str r7, [r3, #20] │ │ │ │ + tst r2, #3 │ │ │ │ + beq 806d4 <__cxa_atexit@plt+0x72520> │ │ │ │ + ldr r1, [pc, #80] @ 806f8 <__cxa_atexit@plt+0x72544> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r2, #3] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 806e4 <__cxa_atexit@plt+0x72530> │ │ │ │ + mov r5, r3 │ │ │ │ + b 807ac <__cxa_atexit@plt+0x725f8> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r5, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r0, [pc, #72] @ 80764 <__cxa_atexit@plt+0x725b0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + stmda r3, {r1, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8075c <__cxa_atexit@plt+0x725a8> │ │ │ │ + ldr r2, [pc, #40] @ 80768 <__cxa_atexit@plt+0x725b4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8075c <__cxa_atexit@plt+0x725a8> │ │ │ │ + b 807ac <__cxa_atexit@plt+0x725f8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ 807a0 <__cxa_atexit@plt+0x725ec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #20] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 80798 <__cxa_atexit@plt+0x725e4> │ │ │ │ + b 807ac <__cxa_atexit@plt+0x725f8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r5, lsl #4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r5, #20] │ │ │ │ + cmp r3, r7 │ │ │ │ + bne 80800 <__cxa_atexit@plt+0x7264c> │ │ │ │ + ldr r7, [pc, #116] @ 80838 <__cxa_atexit@plt+0x72684> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + str r7, [r5] │ │ │ │ + ands r2, r3, #3 │ │ │ │ + beq 80814 <__cxa_atexit@plt+0x72660> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 80828 <__cxa_atexit@plt+0x72674> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #80] @ 8083c <__cxa_atexit@plt+0x72688> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #20] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 80820 <__cxa_atexit@plt+0x7266c> │ │ │ │ + b 808a4 <__cxa_atexit@plt+0x726f0> │ │ │ │ + ldr r7, [pc, #56] @ 80840 <__cxa_atexit@plt+0x7268c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b 807e4 <__cxa_atexit@plt+0x72630> │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + addseq r9, r7, #200, 26 @ 0x3200 │ │ │ │ + andeq r0, r0, r5, lsl #6 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 80888 <__cxa_atexit@plt+0x726d4> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #44] @ 80898 <__cxa_atexit@plt+0x726e4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #20] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 80880 <__cxa_atexit@plt+0x726cc> │ │ │ │ + b 808a4 <__cxa_atexit@plt+0x726f0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b 80864 <__cxa_atexit@plt+0x726b0> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r5, asr #6 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #20] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 8093c <__cxa_atexit@plt+0x72788> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + cmp r3, r7 │ │ │ │ + bne 80950 <__cxa_atexit@plt+0x7279c> │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r3, [pc, #152] @ 80964 <__cxa_atexit@plt+0x727b0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 80918 <__cxa_atexit@plt+0x72764> │ │ │ │ + ldr r7, [pc, #136] @ 80968 <__cxa_atexit@plt+0x727b4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #16]! │ │ │ │ + ldr r7, [r3, #-12] │ │ │ │ + sub r1, r2, #1 │ │ │ │ + str r1, [r3, #4] │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq 80920 <__cxa_atexit@plt+0x7276c> │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + cmp r2, r1 │ │ │ │ + bne 8092c <__cxa_atexit@plt+0x72778> │ │ │ │ + ldr r7, [pc, #92] @ 8096c <__cxa_atexit@plt+0x727b8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #64] @ 80974 <__cxa_atexit@plt+0x727c0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r3, r7 │ │ │ │ + beq 808c0 <__cxa_atexit@plt+0x7270c> │ │ │ │ + ldr r7, [pc, #24] @ 80970 <__cxa_atexit@plt+0x727bc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + bx r0 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + addseq r9, r7, #64, 26 @ 0x1000 │ │ │ │ + addseq r9, r7, #120, 24 @ 0x7800 │ │ │ │ + addseq r9, r7, #156, 24 @ 0x9c00 │ │ │ │ + andeq r0, r0, r5, asr #7 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #96] @ 809e8 <__cxa_atexit@plt+0x72834> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #16]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + ldr r7, [r3, #-12] │ │ │ │ + sub r2, r2, #1 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 809cc <__cxa_atexit@plt+0x72818> │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + sub r3, r2, #1 │ │ │ │ + cmp r7, r3 │ │ │ │ + bne 809d8 <__cxa_atexit@plt+0x72824> │ │ │ │ + ldr r7, [pc, #40] @ 809ec <__cxa_atexit@plt+0x72838> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 809f0 <__cxa_atexit@plt+0x7283c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + addseq r9, r7, #140, 24 @ 0x8c00 │ │ │ │ + addseq r9, r7, #240, 22 @ 0x3c000 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #44] @ 80a30 <__cxa_atexit@plt+0x7287c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #40] @ 80a34 <__cxa_atexit@plt+0x72880> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + and r7, r7, #3 │ │ │ │ + sub r7, r7, #1 │ │ │ │ + cmp r1, r7 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + addseq r9, r7, #76, 24 @ 0x4c00 │ │ │ │ + addseq r9, r7, #196, 22 @ 0x31000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 80abc <__cxa_atexit@plt+0x72908> │ │ │ │ + ldr r7, [pc, #116] @ 80acc <__cxa_atexit@plt+0x72918> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 80aa0 <__cxa_atexit@plt+0x728ec> │ │ │ │ + ldr r1, [pc, #100] @ 80ad0 <__cxa_atexit@plt+0x7291c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 80ab0 <__cxa_atexit@plt+0x728fc> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [pc, #72] @ 80ad4 <__cxa_atexit@plt+0x72920> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + cmp r2, r7 │ │ │ │ + addeq r3, r3, #4 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r3] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 80ad8 <__cxa_atexit@plt+0x72924> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + addseq r9, r7, #204, 22 @ 0x33000 │ │ │ │ + rsbseq fp, fp, #140, 18 @ 0x230000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #60] @ 80b28 <__cxa_atexit@plt+0x72974> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 80b20 <__cxa_atexit@plt+0x7296c> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [pc, #32] @ 80b2c <__cxa_atexit@plt+0x72978> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + cmp r3, r7 │ │ │ │ + addeq r2, r2, #4 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r2] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + addseq r9, r7, #76, 22 @ 0x13000 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + ldr r2, [pc, #16] @ 80b5c <__cxa_atexit@plt+0x729a8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + cmp r3, r7 │ │ │ │ + addeq r2, r2, #4 │ │ │ │ + ldr r7, [r2] │ │ │ │ + bx r0 │ │ │ │ + addseq r9, r7, #12, 22 @ 0x3000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 80bf4 <__cxa_atexit@plt+0x72a40> │ │ │ │ + ldr r7, [pc, #132] @ 80c04 <__cxa_atexit@plt+0x72a50> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 80bc8 <__cxa_atexit@plt+0x72a14> │ │ │ │ + ldr r1, [pc, #116] @ 80c08 <__cxa_atexit@plt+0x72a54> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 80bd8 <__cxa_atexit@plt+0x72a24> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + cmp r2, r7 │ │ │ │ + bne 80be4 <__cxa_atexit@plt+0x72a30> │ │ │ │ + ldr r7, [pc, #76] @ 80c0c <__cxa_atexit@plt+0x72a58> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 80c14 <__cxa_atexit@plt+0x72a60> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 80c10 <__cxa_atexit@plt+0x72a5c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + addseq r9, r7, #144, 20 @ 0x90000 │ │ │ │ + rsbseq fp, fp, #88, 16 @ 0x580000 │ │ │ │ + addseq r9, r7, #228, 18 @ 0x390000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #76] @ 80c74 <__cxa_atexit@plt+0x72ac0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 80c5c <__cxa_atexit@plt+0x72aa8> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + cmp r3, r7 │ │ │ │ + bne 80c64 <__cxa_atexit@plt+0x72ab0> │ │ │ │ + ldr r7, [pc, #36] @ 80c78 <__cxa_atexit@plt+0x72ac4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 80c7c <__cxa_atexit@plt+0x72ac8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + addseq r9, r7, #252, 18 @ 0x3f0000 │ │ │ │ + addseq r9, r7, #100, 18 @ 0x190000 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ 80cb4 <__cxa_atexit@plt+0x72b00> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r7, [pc, #20] @ 80cb8 <__cxa_atexit@plt+0x72b04> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + cmp r1, r2 │ │ │ │ + addeq r7, r3, #1 │ │ │ │ + bx r0 │ │ │ │ + addseq r9, r7, #192, 18 @ 0x300000 │ │ │ │ + addseq r9, r7, #44, 18 @ 0xb0000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 82dd0 <__cxa_atexit@plt+0x74c1c> │ │ │ │ - ldr r3, [pc, #140] @ 82de0 <__cxa_atexit@plt+0x74c2c> │ │ │ │ + bhi 80d38 <__cxa_atexit@plt+0x72b84> │ │ │ │ + ldr r3, [pc, #108] @ 80d48 <__cxa_atexit@plt+0x72b94> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, sl} │ │ │ │ ands r2, r9, #3 │ │ │ │ - beq 82d94 <__cxa_atexit@plt+0x74be0> │ │ │ │ + beq 80d08 <__cxa_atexit@plt+0x72b54> │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ cmp r2, #2 │ │ │ │ - beq 82da4 <__cxa_atexit@plt+0x74bf0> │ │ │ │ + beq 80d18 <__cxa_atexit@plt+0x72b64> │ │ │ │ cmp r2, #3 │ │ │ │ - bne 82db0 <__cxa_atexit@plt+0x74bfc> │ │ │ │ - bic r7, r9, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r7, #3 │ │ │ │ - bne 82dbc <__cxa_atexit@plt+0x74c08> │ │ │ │ - ldr r8, [pc, #96] @ 82df0 <__cxa_atexit@plt+0x74c3c> │ │ │ │ + bne 80d24 <__cxa_atexit@plt+0x72b70> │ │ │ │ + ldr r8, [pc, #80] @ 80d54 <__cxa_atexit@plt+0x72ba0> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 82dc4 <__cxa_atexit@plt+0x74c10> │ │ │ │ + b 80d2c <__cxa_atexit@plt+0x72b78> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r8, [pc, #60] @ 82de8 <__cxa_atexit@plt+0x74c34> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 82dc4 <__cxa_atexit@plt+0x74c10> │ │ │ │ - ldr r8, [pc, #44] @ 82de4 <__cxa_atexit@plt+0x74c30> │ │ │ │ + ldr r8, [pc, #48] @ 80d50 <__cxa_atexit@plt+0x72b9c> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 82dc4 <__cxa_atexit@plt+0x74c10> │ │ │ │ - ldr r8, [pc, #40] @ 82dec <__cxa_atexit@plt+0x74c38> │ │ │ │ + b 80d2c <__cxa_atexit@plt+0x72b78> │ │ │ │ + ldr r8, [pc, #32] @ 80d4c <__cxa_atexit@plt+0x72b98> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r7, [pc, #28] @ 82df4 <__cxa_atexit@plt+0x74c40> │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + ldr r7, [pc, #24] @ 80d58 <__cxa_atexit@plt+0x72ba4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - rsbeq ip, r1, #177 @ 0xb1 │ │ │ │ - rsbeq ip, r1, #175 @ 0xaf │ │ │ │ - rsbeq ip, r1, #133 @ 0x85 │ │ │ │ - rsbeq ip, r1, #172 @ 0xac │ │ │ │ - rsbseq r9, fp, #84, 12 @ 0x5400000 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + rsbeq lr, r1, #1610612747 @ 0x6000000b │ │ │ │ + rsbeq lr, r1, #-1879048181 @ 0x9000000b │ │ │ │ + rsbeq lr, r1, #-1342177268 @ 0xb000000c │ │ │ │ + rsbseq fp, fp, #100, 14 @ 0x1900000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 82e28 <__cxa_atexit@plt+0x74c74> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 82e54 <__cxa_atexit@plt+0x74ca0> │ │ │ │ - ldr r8, [pc, #72] @ 82e68 <__cxa_atexit@plt+0x74cb4> │ │ │ │ + beq 80d8c <__cxa_atexit@plt+0x72bd8> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 80d9c <__cxa_atexit@plt+0x72be8> │ │ │ │ + ldr r8, [pc, #48] @ 80db4 <__cxa_atexit@plt+0x72c00> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r2, [pc, #52] @ 82e6c <__cxa_atexit@plt+0x74cb8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - ldr r8, [pc, #44] @ 82e70 <__cxa_atexit@plt+0x74cbc> │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + ldr r8, [pc, #28] @ 80db0 <__cxa_atexit@plt+0x72bfc> │ │ │ │ add r8, pc, r8 │ │ │ │ - cmp r3, #3 │ │ │ │ - moveq r8, r2 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #8] @ 82e64 <__cxa_atexit@plt+0x74cb0> │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + ldr r8, [pc, #8] @ 80dac <__cxa_atexit@plt+0x72bf8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - rsbeq ip, r1, #13 │ │ │ │ - rsbeq ip, r1, #59 @ 0x3b │ │ │ │ - rsbeq ip, r1, #4 │ │ │ │ - rsbeq ip, r1, #5 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + rsbeq lr, r1, #-536870909 @ 0xe0000003 │ │ │ │ + rsbeq lr, r1, #1342177284 @ 0x50000004 │ │ │ │ + rsbeq lr, r1, #-1342177276 @ 0xb0000004 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 82f10 <__cxa_atexit@plt+0x74d5c> │ │ │ │ - ldr r3, [pc, #140] @ 82f20 <__cxa_atexit@plt+0x74d6c> │ │ │ │ + bhi 80e34 <__cxa_atexit@plt+0x72c80> │ │ │ │ + ldr r3, [pc, #108] @ 80e44 <__cxa_atexit@plt+0x72c90> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ ands r3, r8, #3 │ │ │ │ - beq 82ed4 <__cxa_atexit@plt+0x74d20> │ │ │ │ + beq 80e04 <__cxa_atexit@plt+0x72c50> │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ cmp r3, #2 │ │ │ │ - beq 82ee4 <__cxa_atexit@plt+0x74d30> │ │ │ │ + beq 80e14 <__cxa_atexit@plt+0x72c60> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 82ef0 <__cxa_atexit@plt+0x74d3c> │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r7, #3 │ │ │ │ - bne 82efc <__cxa_atexit@plt+0x74d48> │ │ │ │ - ldr r3, [pc, #96] @ 82f30 <__cxa_atexit@plt+0x74d7c> │ │ │ │ + bne 80e20 <__cxa_atexit@plt+0x72c6c> │ │ │ │ + ldr r3, [pc, #80] @ 80e50 <__cxa_atexit@plt+0x72c9c> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 82f04 <__cxa_atexit@plt+0x74d50> │ │ │ │ + b 80e28 <__cxa_atexit@plt+0x72c74> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #60] @ 82f28 <__cxa_atexit@plt+0x74d74> │ │ │ │ + ldr r3, [pc, #48] @ 80e4c <__cxa_atexit@plt+0x72c98> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 82f04 <__cxa_atexit@plt+0x74d50> │ │ │ │ - ldr r3, [pc, #44] @ 82f24 <__cxa_atexit@plt+0x74d70> │ │ │ │ - add r3, pc, r3 │ │ │ │ - b 82f04 <__cxa_atexit@plt+0x74d50> │ │ │ │ - ldr r3, [pc, #40] @ 82f2c <__cxa_atexit@plt+0x74d78> │ │ │ │ + b 80e28 <__cxa_atexit@plt+0x72c74> │ │ │ │ + ldr r3, [pc, #32] @ 80e48 <__cxa_atexit@plt+0x72c94> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r7, [pc, #28] @ 82f34 <__cxa_atexit@plt+0x74d80> │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + ldr r7, [pc, #24] @ 80e54 <__cxa_atexit@plt+0x72ca0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - rsbeq fp, r1, #452 @ 0x1c4 │ │ │ │ - rsbeq fp, r1, #444 @ 0x1bc │ │ │ │ - rsbeq fp, r1, #276 @ 0x114 │ │ │ │ - rsbeq fp, r1, #108, 30 @ 0x1b0 │ │ │ │ - rsbseq r9, fp, #24, 10 @ 0x6000000 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + rsbeq lr, r1, #-2147483602 @ 0x8000002e │ │ │ │ + rsbeq lr, r1, #1073741871 @ 0x4000002f │ │ │ │ + rsbeq lr, r1, #-1073741773 @ 0xc0000033 │ │ │ │ + rsbseq fp, fp, #108, 12 @ 0x6c00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 82f68 <__cxa_atexit@plt+0x74db4> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 82f94 <__cxa_atexit@plt+0x74de0> │ │ │ │ - ldr r8, [pc, #72] @ 82fa8 <__cxa_atexit@plt+0x74df4> │ │ │ │ + beq 80e88 <__cxa_atexit@plt+0x72cd4> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 80e98 <__cxa_atexit@plt+0x72ce4> │ │ │ │ + ldr r8, [pc, #48] @ 80eb0 <__cxa_atexit@plt+0x72cfc> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r2, [pc, #52] @ 82fac <__cxa_atexit@plt+0x74df8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - ldr r8, [pc, #44] @ 82fb0 <__cxa_atexit@plt+0x74dfc> │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + ldr r8, [pc, #28] @ 80eac <__cxa_atexit@plt+0x72cf8> │ │ │ │ add r8, pc, r8 │ │ │ │ - cmp r3, #3 │ │ │ │ - moveq r8, r2 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #8] @ 82fa4 <__cxa_atexit@plt+0x74df0> │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + ldr r8, [pc, #8] @ 80ea8 <__cxa_atexit@plt+0x72cf4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - rsbeq fp, r1, #3280 @ 0xcd0 │ │ │ │ - rsbeq fp, r1, #4016 @ 0xfb0 │ │ │ │ - rsbeq fp, r1, #196, 28 @ 0xc40 │ │ │ │ - rsbeq fp, r1, #3152 @ 0xc50 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + rsbeq lr, r1, #-2147483632 @ 0x80000010 │ │ │ │ + rsbeq lr, r1, #1073741842 @ 0x40000012 │ │ │ │ + rsbeq lr, r1, #-1073741805 @ 0xc0000013 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ 82fd8 <__cxa_atexit@plt+0x74e24> │ │ │ │ + ldr r3, [pc, #8] @ 80ed8 <__cxa_atexit@plt+0x72d24> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3efa10 <__cxa_atexit@plt+0x3e185c> │ │ │ │ - rsbseq r9, fp, #96, 8 @ 0x60000000 │ │ │ │ - rsbseq r9, fp, #80, 8 @ 0x50000000 │ │ │ │ + b 3c1e3c <__cxa_atexit@plt+0x3b3c88> │ │ │ │ + rsbseq fp, fp, #216, 10 @ 0x36000000 │ │ │ │ + rsbseq fp, fp, #200, 10 @ 0x32000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 83098 <__cxa_atexit@plt+0x74ee4> │ │ │ │ - ldr r3, [pc, #168] @ 830a8 <__cxa_atexit@plt+0x74ef4> │ │ │ │ + bhi 80f70 <__cxa_atexit@plt+0x72dbc> │ │ │ │ + ldr r3, [pc, #128] @ 80f80 <__cxa_atexit@plt+0x72dcc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ and r3, r8, #3 │ │ │ │ add r2, pc, #4 │ │ │ │ ldr r3, [r2, r3, lsl #2] │ │ │ │ add pc, r2, r3 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #120] @ 830b4 <__cxa_atexit@plt+0x74f00> │ │ │ │ + ldr r7, [pc, #80] @ 80f8c <__cxa_atexit@plt+0x72dd8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #116] @ 830b8 <__cxa_atexit@plt+0x74f04> │ │ │ │ + ldr r0, [pc, #76] @ 80f90 <__cxa_atexit@plt+0x72ddc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r7, #3 │ │ │ │ - bne 83084 <__cxa_atexit@plt+0x74ed0> │ │ │ │ - ldr r7, [pc, #88] @ 830bc <__cxa_atexit@plt+0x74f08> │ │ │ │ + ldr r7, [pc, #68] @ 80f94 <__cxa_atexit@plt+0x72de0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #84] @ 830c0 <__cxa_atexit@plt+0x74f0c> │ │ │ │ + ldr r0, [pc, #64] @ 80f98 <__cxa_atexit@plt+0x72de4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 830ac <__cxa_atexit@plt+0x74ef8> │ │ │ │ + ldr r7, [pc, #32] @ 80f84 <__cxa_atexit@plt+0x72dd0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #48] @ 830b0 <__cxa_atexit@plt+0x74efc> │ │ │ │ + ldr r0, [pc, #28] @ 80f88 <__cxa_atexit@plt+0x72dd4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 830c8 <__cxa_atexit@plt+0x74f14> │ │ │ │ + ldr r7, [pc, #36] @ 80f9c <__cxa_atexit@plt+0x72de8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #56] @ 830cc <__cxa_atexit@plt+0x74f18> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + rsbseq fp, fp, #4, 10 @ 0x1000000 │ │ │ │ + rsbseq fp, fp, #252, 8 @ 0xfc000000 │ │ │ │ + rsbseq fp, fp, #64, 10 @ 0x10000000 │ │ │ │ + rsbseq fp, fp, #56, 10 @ 0xe000000 │ │ │ │ + rsbseq fp, fp, #64, 10 @ 0x10000000 │ │ │ │ + rsbseq fp, fp, #56, 10 @ 0xe000000 │ │ │ │ + rsbseq fp, fp, #76, 10 @ 0x13000000 │ │ │ │ + rsbseq fp, fp, #8, 10 @ 0x2000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 80fd0 <__cxa_atexit@plt+0x72e1c> │ │ │ │ + ldr r7, [pc, #36] @ 80fe4 <__cxa_atexit@plt+0x72e30> │ │ │ │ + add r7, pc, r7 │ │ │ │ + cmp r3, #3 │ │ │ │ + ldreq r7, [pc, #32] @ 80fec <__cxa_atexit@plt+0x72e38> │ │ │ │ + addeq r7, pc, r7 │ │ │ │ + b 80fd8 <__cxa_atexit@plt+0x72e24> │ │ │ │ + ldr r7, [pc, #16] @ 80fe8 <__cxa_atexit@plt+0x72e34> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + rsbseq fp, fp, #168, 8 @ 0xa8000000 │ │ │ │ + rsbseq fp, fp, #164, 8 @ 0xa4000000 │ │ │ │ + rsbseq fp, fp, #196, 8 @ 0xc4000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 81074 <__cxa_atexit@plt+0x72ec0> │ │ │ │ + ldr r7, [pc, #116] @ 81084 <__cxa_atexit@plt+0x72ed0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r9} │ │ │ │ + ands r2, r8, #3 │ │ │ │ + beq 81058 <__cxa_atexit@plt+0x72ea4> │ │ │ │ + ldr r1, [pc, #100] @ 81088 <__cxa_atexit@plt+0x72ed4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + sub r0, r2, #1 │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq 81068 <__cxa_atexit@plt+0x72eb4> │ │ │ │ + ldr r7, [pc, #72] @ 8108c <__cxa_atexit@plt+0x72ed8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + cmp r2, r1 │ │ │ │ + addcc r7, r7, #4 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 830c4 <__cxa_atexit@plt+0x74f10> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 81090 <__cxa_atexit@plt+0x72edc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - rsbseq r9, fp, #96, 6 @ 0x80000001 │ │ │ │ - rsbseq r9, fp, #88, 6 @ 0x60000001 │ │ │ │ - rsbseq r9, fp, #176, 6 @ 0xc0000002 │ │ │ │ - rsbseq r9, fp, #168, 6 @ 0xa0000002 │ │ │ │ - rsbseq r9, fp, #176, 6 @ 0xc0000002 │ │ │ │ - rsbseq r9, fp, #168, 6 @ 0xa0000002 │ │ │ │ - rsbseq r9, fp, #176, 6 @ 0xc0000002 │ │ │ │ - rsbseq r9, fp, #116, 6 @ 0xd0000001 │ │ │ │ - rsbseq r9, fp, #108, 6 @ 0xb0000001 │ │ │ │ - rsbseq r9, fp, #96, 6 @ 0x80000001 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + addseq r9, r7, #20, 12 @ 0x1400000 │ │ │ │ + rsbseq fp, fp, #100, 8 @ 0x64000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #64] @ 810e8 <__cxa_atexit@plt+0x72f34> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r3, r3, #3 │ │ │ │ + sub r1, r3, #1 │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 810e0 <__cxa_atexit@plt+0x72f2c> │ │ │ │ + ldr r7, [pc, #32] @ 810ec <__cxa_atexit@plt+0x72f38> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + cmp r3, r2 │ │ │ │ + addcc r7, r7, #4 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + addseq r9, r7, #140, 10 @ 0x23000000 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #32] @ 81120 <__cxa_atexit@plt+0x72f6c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + and r7, r7, #3 │ │ │ │ + sub r7, r7, #1 │ │ │ │ + cmp r2, r7 │ │ │ │ + addlt r3, r3, #4 │ │ │ │ + ldr r7, [r3] │ │ │ │ + bx r0 │ │ │ │ + addseq r9, r7, #88, 10 @ 0x16000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 83124 <__cxa_atexit@plt+0x74f70> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 811d0 <__cxa_atexit@plt+0x7301c> │ │ │ │ + ldr r7, [pc, #156] @ 811e0 <__cxa_atexit@plt+0x7302c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r9} │ │ │ │ + ands r2, r8, #3 │ │ │ │ + beq 8118c <__cxa_atexit@plt+0x72fd8> │ │ │ │ + ldr r1, [pc, #140] @ 811e4 <__cxa_atexit@plt+0x73030> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + sub r0, r2, #1 │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq 8119c <__cxa_atexit@plt+0x72fe8> │ │ │ │ + cmp r2, r1 │ │ │ │ + bcs 811a8 <__cxa_atexit@plt+0x72ff4> │ │ │ │ + ldr r7, [pc, #108] @ 811ec <__cxa_atexit@plt+0x73038> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bne 811c0 <__cxa_atexit@plt+0x7300c> │ │ │ │ + ldr r7, [pc, #48] @ 811e8 <__cxa_atexit@plt+0x73034> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ 811f4 <__cxa_atexit@plt+0x73040> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 811f0 <__cxa_atexit@plt+0x7303c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r0, lsr r1 │ │ │ │ + addseq r9, r7, #68, 14 @ 0x1100000 │ │ │ │ + addseq r9, r7, #128, 14 @ 0x2000000 │ │ │ │ + rsbseq fp, fp, #12, 6 @ 0x30000000 │ │ │ │ + addseq r9, r7, #60, 14 @ 0xf00000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #104] @ 81274 <__cxa_atexit@plt+0x730c0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r3, r3, #3 │ │ │ │ + sub r1, r3, #1 │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 81244 <__cxa_atexit@plt+0x73090> │ │ │ │ + cmp r3, r2 │ │ │ │ + bcs 8124c <__cxa_atexit@plt+0x73098> │ │ │ │ + ldr r7, [pc, #68] @ 8127c <__cxa_atexit@plt+0x730c8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bne 81264 <__cxa_atexit@plt+0x730b0> │ │ │ │ + ldr r7, [pc, #28] @ 81278 <__cxa_atexit@plt+0x730c4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 81280 <__cxa_atexit@plt+0x730cc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + addseq r9, r7, #160, 12 @ 0xa000000 │ │ │ │ + addseq r9, r7, #200, 12 @ 0xc800000 │ │ │ │ + addseq r9, r7, #152, 12 @ 0x9800000 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r7, r7, #3 │ │ │ │ + sub r7, r7, #1 │ │ │ │ + cmp r3, r7 │ │ │ │ + bge 812b4 <__cxa_atexit@plt+0x73100> │ │ │ │ + ldr r7, [pc, #56] @ 812e0 <__cxa_atexit@plt+0x7312c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bne 812cc <__cxa_atexit@plt+0x73118> │ │ │ │ + ldr r7, [pc, #24] @ 812dc <__cxa_atexit@plt+0x73128> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 812e4 <__cxa_atexit@plt+0x73130> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + bx r0 │ │ │ │ + addseq r9, r7, #56, 12 @ 0x3800000 │ │ │ │ + addseq r9, r7, #88, 12 @ 0x5800000 │ │ │ │ + addseq r9, r7, #48, 12 @ 0x3000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8137c <__cxa_atexit@plt+0x731c8> │ │ │ │ + ldr r7, [pc, #132] @ 8138c <__cxa_atexit@plt+0x731d8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r8} │ │ │ │ + ands r2, r9, #3 │ │ │ │ + beq 81350 <__cxa_atexit@plt+0x7319c> │ │ │ │ + ldr r1, [pc, #116] @ 81390 <__cxa_atexit@plt+0x731dc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + sub r0, r2, #1 │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq 81360 <__cxa_atexit@plt+0x731ac> │ │ │ │ + ldr r0, [r5] │ │ │ │ + cmp r2, r1 │ │ │ │ + bcs 8136c <__cxa_atexit@plt+0x731b8> │ │ │ │ + ldr r7, [pc, #76] @ 81394 <__cxa_atexit@plt+0x731e0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 8139c <__cxa_atexit@plt+0x731e8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 81398 <__cxa_atexit@plt+0x731e4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + addseq r9, r7, #8, 6 @ 0x20000000 │ │ │ │ + rsbseq fp, fp, #100, 2 │ │ │ │ + addseq r9, r7, #92, 4 @ 0xc0000005 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r7, [pc, #68] @ 83138 <__cxa_atexit@plt+0x74f84> │ │ │ │ + ldr r2, [pc, #80] @ 81404 <__cxa_atexit@plt+0x73250> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r3, r3, #3 │ │ │ │ + sub r1, r3, #1 │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 813ec <__cxa_atexit@plt+0x73238> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + cmp r3, r2 │ │ │ │ + bcs 813f4 <__cxa_atexit@plt+0x73240> │ │ │ │ + ldr r7, [pc, #36] @ 81408 <__cxa_atexit@plt+0x73254> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 8140c <__cxa_atexit@plt+0x73258> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + addseq r9, r7, #108, 4 @ 0xc0000006 │ │ │ │ + addseq r9, r7, #212, 2 @ 0x35 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #44] @ 8144c <__cxa_atexit@plt+0x73298> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #40] @ 81450 <__cxa_atexit@plt+0x7329c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + and r7, r7, #3 │ │ │ │ + sub r7, r7, #1 │ │ │ │ + cmp r1, r7 │ │ │ │ + addlt r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + addseq r9, r7, #48, 4 │ │ │ │ + addseq r9, r7, #168, 2 @ 0x2a │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 814dc <__cxa_atexit@plt+0x73328> │ │ │ │ + ldr r3, [pc, #120] @ 814ec <__cxa_atexit@plt+0x73338> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-12]! │ │ │ │ + stmib r7, {r8, r9} │ │ │ │ + ands r2, r9, #3 │ │ │ │ + beq 814c0 <__cxa_atexit@plt+0x7330c> │ │ │ │ + ldr r7, [pc, #96] @ 814f0 <__cxa_atexit@plt+0x7333c> │ │ │ │ add r7, pc, r7 │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 8312c <__cxa_atexit@plt+0x74f78> │ │ │ │ - bic r7, r3, #3 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-16]! │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + sub r1, r2, #1 │ │ │ │ + str r1, [r3, #4] │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq 814d0 <__cxa_atexit@plt+0x7331c> │ │ │ │ + cmp r2, r1 │ │ │ │ + ldrcs r7, [r5, #-4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 814f4 <__cxa_atexit@plt+0x73340> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + rsbseq fp, fp, #8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #72] @ 81554 <__cxa_atexit@plt+0x733a0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r3, r3, #3 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 81548 <__cxa_atexit@plt+0x73394> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3], #12 │ │ │ │ + sub r2, r2, #1 │ │ │ │ + cmp r7, r2 │ │ │ │ + ldrge r7, [r5, #8] │ │ │ │ + ldrlt r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r7, r7, #3 │ │ │ │ + sub r7, r7, #1 │ │ │ │ + mov r2, #12 │ │ │ │ + cmp r3, r7 │ │ │ │ + movlt r2, #8 │ │ │ │ + ldr r7, [r5, r2] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #16 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 81620 <__cxa_atexit@plt+0x7346c> │ │ │ │ + ldr r7, [pc, #132] @ 81630 <__cxa_atexit@plt+0x7347c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r9} │ │ │ │ + ands r2, r8, #3 │ │ │ │ + beq 815f4 <__cxa_atexit@plt+0x73440> │ │ │ │ + ldr r1, [pc, #116] @ 81634 <__cxa_atexit@plt+0x73480> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + sub r0, r2, #1 │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq 81604 <__cxa_atexit@plt+0x73450> │ │ │ │ + ldr r0, [r5] │ │ │ │ + cmp r2, r1 │ │ │ │ + bcs 81610 <__cxa_atexit@plt+0x7345c> │ │ │ │ + ldr r7, [pc, #76] @ 81638 <__cxa_atexit@plt+0x73484> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 81640 <__cxa_atexit@plt+0x7348c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 8163c <__cxa_atexit@plt+0x73488> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + addseq r9, r7, #100 @ 0x64 │ │ │ │ + rsbseq sl, fp, #200, 28 @ 0xc80 │ │ │ │ + addseq r8, r7, #184, 30 @ 0x2e0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #80] @ 816a8 <__cxa_atexit@plt+0x734f4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r3, r3, #3 │ │ │ │ + sub r1, r3, #1 │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 81690 <__cxa_atexit@plt+0x734dc> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + cmp r3, r2 │ │ │ │ + bcs 81698 <__cxa_atexit@plt+0x734e4> │ │ │ │ + ldr r7, [pc, #36] @ 816ac <__cxa_atexit@plt+0x734f8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 816b0 <__cxa_atexit@plt+0x734fc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + addseq r8, r7, #200, 30 @ 0x320 │ │ │ │ + addseq r8, r7, #48, 30 @ 0xc0 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #44] @ 816f0 <__cxa_atexit@plt+0x7353c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #40] @ 816f4 <__cxa_atexit@plt+0x73540> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + and r7, r7, #3 │ │ │ │ + sub r7, r7, #1 │ │ │ │ + cmp r1, r7 │ │ │ │ + addlt r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + addseq r8, r7, #140, 30 @ 0x230 │ │ │ │ + addseq r8, r7, #4, 30 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8177c <__cxa_atexit@plt+0x735c8> │ │ │ │ + ldr r7, [pc, #116] @ 8178c <__cxa_atexit@plt+0x735d8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r8} │ │ │ │ + ands r2, r9, #3 │ │ │ │ + beq 81760 <__cxa_atexit@plt+0x735ac> │ │ │ │ + ldr r1, [pc, #100] @ 81790 <__cxa_atexit@plt+0x735dc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + sub r0, r2, #1 │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq 81770 <__cxa_atexit@plt+0x735bc> │ │ │ │ + ldr r7, [pc, #72] @ 81794 <__cxa_atexit@plt+0x735e0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + cmp r2, r1 │ │ │ │ + addcc r7, r7, #4 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 81798 <__cxa_atexit@plt+0x735e4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + addseq r8, r7, #12, 30 @ 0x30 │ │ │ │ + rsbseq sl, fp, #112, 26 @ 0x1c00 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #64] @ 817f0 <__cxa_atexit@plt+0x7363c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r3, r3, #3 │ │ │ │ + sub r1, r3, #1 │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 817e8 <__cxa_atexit@plt+0x73634> │ │ │ │ + ldr r7, [pc, #32] @ 817f4 <__cxa_atexit@plt+0x73640> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + cmp r3, r2 │ │ │ │ + addcc r7, r7, #4 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7] │ │ │ │ - ldr r3, [pc, #52] @ 83140 <__cxa_atexit@plt+0x74f8c> │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + addseq r8, r7, #132, 28 @ 0x840 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #32] @ 81828 <__cxa_atexit@plt+0x73674> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + and r7, r7, #3 │ │ │ │ + sub r7, r7, #1 │ │ │ │ + cmp r2, r7 │ │ │ │ + addlt r3, r3, #4 │ │ │ │ + ldr r7, [r3] │ │ │ │ + bx r0 │ │ │ │ + addseq r8, r7, #80, 28 @ 0x500 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 818b4 <__cxa_atexit@plt+0x73700> │ │ │ │ + ldr r3, [pc, #120] @ 818c4 <__cxa_atexit@plt+0x73710> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldrh r2, [r7, #-2] │ │ │ │ - ldr r7, [pc, #44] @ 83144 <__cxa_atexit@plt+0x74f90> │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-12]! │ │ │ │ + stmib r7, {r8, r9} │ │ │ │ + ands r2, r9, #3 │ │ │ │ + beq 81898 <__cxa_atexit@plt+0x736e4> │ │ │ │ + ldr r7, [pc, #96] @ 818c8 <__cxa_atexit@plt+0x73714> │ │ │ │ add r7, pc, r7 │ │ │ │ - cmp r2, #3 │ │ │ │ - moveq r7, r3 │ │ │ │ - b 8312c <__cxa_atexit@plt+0x74f78> │ │ │ │ - ldr r7, [pc, #16] @ 8313c <__cxa_atexit@plt+0x74f88> │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-16]! │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + sub r1, r2, #1 │ │ │ │ + str r1, [r3, #4] │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq 818a8 <__cxa_atexit@plt+0x736f4> │ │ │ │ + cmp r2, r1 │ │ │ │ + ldrcc r7, [r5, #-4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 818cc <__cxa_atexit@plt+0x73718> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + rsbseq sl, fp, #60, 24 @ 0x3c00 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #72] @ 8192c <__cxa_atexit@plt+0x73778> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r3, r3, #3 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 81920 <__cxa_atexit@plt+0x7376c> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3], #12 │ │ │ │ + sub r2, r2, #1 │ │ │ │ + cmp r7, r2 │ │ │ │ + ldrge r7, [r5, #4] │ │ │ │ + ldrlt r7, [r5, #8] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r7, r7, #3 │ │ │ │ + sub r7, r7, #1 │ │ │ │ + mov r2, #8 │ │ │ │ + cmp r3, r7 │ │ │ │ + movlt r2, #12 │ │ │ │ + ldr r7, [r5, r2] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #16 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 819e8 <__cxa_atexit@plt+0x73834> │ │ │ │ + ldr r7, [pc, #116] @ 819f8 <__cxa_atexit@plt+0x73844> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 819cc <__cxa_atexit@plt+0x73818> │ │ │ │ + ldr r1, [pc, #100] @ 819fc <__cxa_atexit@plt+0x73848> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 819dc <__cxa_atexit@plt+0x73828> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [pc, #72] @ 81a00 <__cxa_atexit@plt+0x7384c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + cmp r2, r7 │ │ │ │ + addeq r3, r3, #4 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r3] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 81a04 <__cxa_atexit@plt+0x73850> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + addseq r8, r7, #160, 24 @ 0xa000 │ │ │ │ + rsbseq sl, fp, #52, 22 @ 0xd000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #60] @ 81a54 <__cxa_atexit@plt+0x738a0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 81a4c <__cxa_atexit@plt+0x73898> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [pc, #32] @ 81a58 <__cxa_atexit@plt+0x738a4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + cmp r3, r7 │ │ │ │ + addeq r2, r2, #4 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r2] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + addseq r8, r7, #32, 24 @ 0x2000 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + ldr r2, [pc, #16] @ 81a88 <__cxa_atexit@plt+0x738d4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + cmp r3, r7 │ │ │ │ + addeq r2, r2, #4 │ │ │ │ + ldr r7, [r2] │ │ │ │ + bx r0 │ │ │ │ + addseq r8, r7, #224, 22 @ 0x38000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 81b20 <__cxa_atexit@plt+0x7396c> │ │ │ │ + ldr r7, [pc, #132] @ 81b30 <__cxa_atexit@plt+0x7397c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 81af4 <__cxa_atexit@plt+0x73940> │ │ │ │ + ldr r1, [pc, #116] @ 81b34 <__cxa_atexit@plt+0x73980> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 81b04 <__cxa_atexit@plt+0x73950> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + cmp r2, r7 │ │ │ │ + bne 81b10 <__cxa_atexit@plt+0x7395c> │ │ │ │ + ldr r7, [pc, #76] @ 81b38 <__cxa_atexit@plt+0x73984> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 81b40 <__cxa_atexit@plt+0x7398c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 81b3c <__cxa_atexit@plt+0x73988> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + addseq r8, r7, #100, 22 @ 0x19000 │ │ │ │ + rsbseq sl, fp, #0, 20 │ │ │ │ + addseq r8, r7, #184, 20 @ 0xb8000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #76] @ 81ba0 <__cxa_atexit@plt+0x739ec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 81b88 <__cxa_atexit@plt+0x739d4> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + cmp r3, r7 │ │ │ │ + bne 81b90 <__cxa_atexit@plt+0x739dc> │ │ │ │ + ldr r7, [pc, #36] @ 81ba4 <__cxa_atexit@plt+0x739f0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 81ba8 <__cxa_atexit@plt+0x739f4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + addseq r8, r7, #208, 20 @ 0xd0000 │ │ │ │ + addseq r8, r7, #56, 20 @ 0x38000 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ 81be0 <__cxa_atexit@plt+0x73a2c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r7, [pc, #20] @ 81be4 <__cxa_atexit@plt+0x73a30> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + cmp r1, r2 │ │ │ │ + addeq r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ - rsbseq r9, fp, #228, 4 @ 0x4000000e │ │ │ │ - rsbseq r9, fp, #192, 4 │ │ │ │ - rsbseq r9, fp, #8, 6 @ 0x20000000 │ │ │ │ - rsbseq r9, fp, #232, 4 @ 0x8000000e │ │ │ │ + addseq r8, r7, #148, 20 @ 0x94000 │ │ │ │ + addseq r8, r7, #0, 20 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 831dc <__cxa_atexit@plt+0x75028> │ │ │ │ - ldr r7, [pc, #164] @ 8320c <__cxa_atexit@plt+0x75058> │ │ │ │ + bhi 81c7c <__cxa_atexit@plt+0x73ac8> │ │ │ │ + ldr r7, [pc, #164] @ 81cac <__cxa_atexit@plt+0x73af8> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r9} │ │ │ │ ands r2, r8, #3 │ │ │ │ - beq 831c0 <__cxa_atexit@plt+0x7500c> │ │ │ │ + beq 81c60 <__cxa_atexit@plt+0x73aac> │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ cmp r2, #3 │ │ │ │ - beq 831ec <__cxa_atexit@plt+0x75038> │ │ │ │ + beq 81c8c <__cxa_atexit@plt+0x73ad8> │ │ │ │ sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #132] @ 83210 <__cxa_atexit@plt+0x7505c> │ │ │ │ + ldr r1, [pc, #132] @ 81cb0 <__cxa_atexit@plt+0x73afc> │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ ands r1, r7, #3 │ │ │ │ - beq 831d0 <__cxa_atexit@plt+0x7501c> │ │ │ │ + beq 81c70 <__cxa_atexit@plt+0x73abc> │ │ │ │ cmp r1, #3 │ │ │ │ - beq 831fc <__cxa_atexit@plt+0x75048> │ │ │ │ + beq 81c9c <__cxa_atexit@plt+0x73ae8> │ │ │ │ sub r7, r1, #1 │ │ │ │ - ldr r3, [pc, #104] @ 83214 <__cxa_atexit@plt+0x75060> │ │ │ │ + ldr r3, [pc, #104] @ 81cb4 <__cxa_atexit@plt+0x73b00> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r2, r7 │ │ │ │ addlt r3, r3, #4 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 83218 <__cxa_atexit@plt+0x75064> │ │ │ │ + ldr r7, [pc, #52] @ 81cb8 <__cxa_atexit@plt+0x73b04> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ bic r2, r8, #3 │ │ │ │ ldr r2, [r2] │ │ │ │ ldrh r2, [r2, #-2] │ │ │ │ - b 83184 <__cxa_atexit@plt+0x74fd0> │ │ │ │ + b 81c24 <__cxa_atexit@plt+0x73a70> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ - b 831a4 <__cxa_atexit@plt+0x74ff0> │ │ │ │ + b 81c44 <__cxa_atexit@plt+0x73a90> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - addseq r7, r7, #140, 8 @ 0x8c000000 │ │ │ │ - rsbseq r9, fp, #136, 4 @ 0x80000008 │ │ │ │ + addseq r8, r7, #12, 20 @ 0xc000 │ │ │ │ + rsbseq sl, fp, #184, 16 @ 0xb80000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ - beq 83280 <__cxa_atexit@plt+0x750cc> │ │ │ │ + beq 81d20 <__cxa_atexit@plt+0x73b6c> │ │ │ │ sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #92] @ 832a0 <__cxa_atexit@plt+0x750ec> │ │ │ │ + ldr r2, [pc, #92] @ 81d40 <__cxa_atexit@plt+0x73b8c> │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 83278 <__cxa_atexit@plt+0x750c4> │ │ │ │ + beq 81d18 <__cxa_atexit@plt+0x73b64> │ │ │ │ cmp r2, #3 │ │ │ │ - beq 83290 <__cxa_atexit@plt+0x750dc> │ │ │ │ + beq 81d30 <__cxa_atexit@plt+0x73b7c> │ │ │ │ sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #64] @ 832a4 <__cxa_atexit@plt+0x750f0> │ │ │ │ + ldr r2, [pc, #64] @ 81d44 <__cxa_atexit@plt+0x73b90> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ cmp r3, r7 │ │ │ │ addlt r2, r2, #4 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ - b 8323c <__cxa_atexit@plt+0x75088> │ │ │ │ + b 81cdc <__cxa_atexit@plt+0x73b28> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ - b 8325c <__cxa_atexit@plt+0x750a8> │ │ │ │ + b 81cfc <__cxa_atexit@plt+0x73b48> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - addseq r7, r7, #212, 6 @ 0x50000003 │ │ │ │ + addseq r8, r7, #84, 18 @ 0x150000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #3 │ │ │ │ - beq 832e0 <__cxa_atexit@plt+0x7512c> │ │ │ │ + beq 81d80 <__cxa_atexit@plt+0x73bcc> │ │ │ │ sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #36] @ 832f0 <__cxa_atexit@plt+0x7513c> │ │ │ │ + ldr r2, [pc, #36] @ 81d90 <__cxa_atexit@plt+0x73bdc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ cmp r3, r7 │ │ │ │ addlt r2, r2, #4 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ - b 832c4 <__cxa_atexit@plt+0x75110> │ │ │ │ - addseq r7, r7, #108, 6 @ 0xb0000001 │ │ │ │ + b 81d64 <__cxa_atexit@plt+0x73bb0> │ │ │ │ + addseq r8, r7, #236, 16 @ 0xec0000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 83338 <__cxa_atexit@plt+0x75184> │ │ │ │ - ldr r7, [pc, #52] @ 8334c <__cxa_atexit@plt+0x75198> │ │ │ │ + bhi 81dd8 <__cxa_atexit@plt+0x73c24> │ │ │ │ + ldr r7, [pc, #52] @ 81dec <__cxa_atexit@plt+0x73c38> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 8332c <__cxa_atexit@plt+0x75178> │ │ │ │ + beq 81dcc <__cxa_atexit@plt+0x73c18> │ │ │ │ mov r7, r8 │ │ │ │ - b 8335c <__cxa_atexit@plt+0x751a8> │ │ │ │ + b 81dfc <__cxa_atexit@plt+0x73c48> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 83350 <__cxa_atexit@plt+0x7519c> │ │ │ │ + ldr r7, [pc, #16] @ 81df0 <__cxa_atexit@plt+0x73c3c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq r9, fp, #48, 2 │ │ │ │ + rsbseq sl, fp, #96, 14 @ 0x1800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ - beq 833b8 <__cxa_atexit@plt+0x75204> │ │ │ │ + beq 81e58 <__cxa_atexit@plt+0x73ca4> │ │ │ │ sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #136] @ 83404 <__cxa_atexit@plt+0x75250> │ │ │ │ + ldr r2, [pc, #136] @ 81ea4 <__cxa_atexit@plt+0x73cf0> │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 833b0 <__cxa_atexit@plt+0x751fc> │ │ │ │ + beq 81e50 <__cxa_atexit@plt+0x73c9c> │ │ │ │ cmp r2, #3 │ │ │ │ - beq 833c8 <__cxa_atexit@plt+0x75214> │ │ │ │ + beq 81e68 <__cxa_atexit@plt+0x73cb4> │ │ │ │ sub r7, r2, #1 │ │ │ │ cmp r3, r7 │ │ │ │ - bge 833dc <__cxa_atexit@plt+0x75228> │ │ │ │ - ldr r7, [pc, #104] @ 8340c <__cxa_atexit@plt+0x75258> │ │ │ │ + bge 81e7c <__cxa_atexit@plt+0x73cc8> │ │ │ │ + ldr r7, [pc, #104] @ 81eac <__cxa_atexit@plt+0x73cf8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ - b 83374 <__cxa_atexit@plt+0x751c0> │ │ │ │ + b 81e14 <__cxa_atexit@plt+0x73c60> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ cmp r3, r7 │ │ │ │ - blt 8339c <__cxa_atexit@plt+0x751e8> │ │ │ │ + blt 81e3c <__cxa_atexit@plt+0x73c88> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - bne 833f4 <__cxa_atexit@plt+0x75240> │ │ │ │ - ldr r7, [pc, #28] @ 83408 <__cxa_atexit@plt+0x75254> │ │ │ │ + bne 81e94 <__cxa_atexit@plt+0x73ce0> │ │ │ │ + ldr r7, [pc, #28] @ 81ea8 <__cxa_atexit@plt+0x73cf4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 83410 <__cxa_atexit@plt+0x7525c> │ │ │ │ + ldr r7, [pc, #20] @ 81eb0 <__cxa_atexit@plt+0x73cfc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - addseq r7, r7, #240, 8 @ 0xf0000000 │ │ │ │ - addseq r7, r7, #60, 10 @ 0xf000000 │ │ │ │ - addseq r7, r7, #232, 8 @ 0xe8000000 │ │ │ │ + addseq r8, r7, #112, 20 @ 0x70000 │ │ │ │ + addseq r8, r7, #188, 20 @ 0xbc000 │ │ │ │ + addseq r8, r7, #104, 20 @ 0x68000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #3 │ │ │ │ - beq 8344c <__cxa_atexit@plt+0x75298> │ │ │ │ + beq 81eec <__cxa_atexit@plt+0x73d38> │ │ │ │ sub r7, r2, #1 │ │ │ │ cmp r3, r7 │ │ │ │ - bge 83460 <__cxa_atexit@plt+0x752ac> │ │ │ │ - ldr r7, [pc, #76] @ 8348c <__cxa_atexit@plt+0x752d8> │ │ │ │ + bge 81f00 <__cxa_atexit@plt+0x73d4c> │ │ │ │ + ldr r7, [pc, #76] @ 81f2c <__cxa_atexit@plt+0x73d78> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ cmp r3, r7 │ │ │ │ - blt 83438 <__cxa_atexit@plt+0x75284> │ │ │ │ + blt 81ed8 <__cxa_atexit@plt+0x73d24> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - bne 83478 <__cxa_atexit@plt+0x752c4> │ │ │ │ - ldr r7, [pc, #24] @ 83488 <__cxa_atexit@plt+0x752d4> │ │ │ │ + bne 81f18 <__cxa_atexit@plt+0x73d64> │ │ │ │ + ldr r7, [pc, #24] @ 81f28 <__cxa_atexit@plt+0x73d74> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 83490 <__cxa_atexit@plt+0x752dc> │ │ │ │ + ldr r7, [pc, #16] @ 81f30 <__cxa_atexit@plt+0x73d7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - addseq r7, r7, #108, 8 @ 0x6c000000 │ │ │ │ - addseq r7, r7, #160, 8 @ 0xa0000000 │ │ │ │ - addseq r7, r7, #100, 8 @ 0x64000000 │ │ │ │ + addseq r8, r7, #236, 18 @ 0x3b0000 │ │ │ │ + addseq r8, r7, #32, 20 @ 0x20000 │ │ │ │ + addseq r8, r7, #228, 18 @ 0x390000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + and r3, r8, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 81f94 <__cxa_atexit@plt+0x73de0> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 81fa0 <__cxa_atexit@plt+0x73dec> │ │ │ │ + bic r3, r8, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + sub r3, r3, #3 │ │ │ │ + cmp r3, #3 │ │ │ │ + bhi 81fd0 <__cxa_atexit@plt+0x73e1c> │ │ │ │ + add r2, pc, #4 │ │ │ │ + ldr r3, [r2, r3, lsl #2] │ │ │ │ + add pc, r2, r3 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + ldr r8, [pc, #88] @ 81fe8 <__cxa_atexit@plt+0x73e34> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + ldr r8, [pc, #68] @ 81fe0 <__cxa_atexit@plt+0x73e2c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + ldr r8, [pc, #52] @ 81fdc <__cxa_atexit@plt+0x73e28> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + ldr r8, [pc, #60] @ 81ff0 <__cxa_atexit@plt+0x73e3c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + ldr r8, [pc, #52] @ 81ff4 <__cxa_atexit@plt+0x73e40> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + ldr r8, [pc, #32] @ 81fec <__cxa_atexit@plt+0x73e38> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + ldr r8, [pc, #12] @ 81fe4 <__cxa_atexit@plt+0x73e30> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + rsbeq sp, r1, #35 @ 0x23 │ │ │ │ + rsbeq sp, r1, #43 @ 0x2b │ │ │ │ + rsbeq ip, r1, #940 @ 0x3ac │ │ │ │ + rsbeq sp, r1, #47 @ 0x2f │ │ │ │ + rsbeq ip, r1, #956 @ 0x3bc │ │ │ │ + rsbeq sp, r1, #3 │ │ │ │ + rsbeq ip, r1, #968 @ 0x3c8 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 82048 <__cxa_atexit@plt+0x73e94> │ │ │ │ + ldr r3, [pc, #64] @ 82058 <__cxa_atexit@plt+0x73ea4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, sl} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 82038 <__cxa_atexit@plt+0x73e84> │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 81f40 <__cxa_atexit@plt+0x73d8c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 8205c <__cxa_atexit@plt+0x73ea8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + rsbseq sl, fp, #132, 10 @ 0x21000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 81f40 <__cxa_atexit@plt+0x73d8c> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 820c0 <__cxa_atexit@plt+0x73f0c> │ │ │ │ + ldr r3, [pc, #56] @ 820d0 <__cxa_atexit@plt+0x73f1c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 820b0 <__cxa_atexit@plt+0x73efc> │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + mov r7, r8 │ │ │ │ + b 81f40 <__cxa_atexit@plt+0x73d8c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 820d4 <__cxa_atexit@plt+0x73f20> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + rsbseq sl, fp, #16, 10 @ 0x4000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 81f40 <__cxa_atexit@plt+0x73d8c> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r3, [pc, #8] @ 82114 <__cxa_atexit@plt+0x73f60> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 3c1e3c <__cxa_atexit@plt+0x3b3c88> │ │ │ │ + rsbseq sl, fp, #204, 8 @ 0xcc000000 │ │ │ │ + rsbseq sl, fp, #188, 8 @ 0xbc000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 82160 <__cxa_atexit@plt+0x73fac> │ │ │ │ + ldr r7, [pc, #52] @ 82174 <__cxa_atexit@plt+0x73fc0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 82154 <__cxa_atexit@plt+0x73fa0> │ │ │ │ + mov r7, r8 │ │ │ │ + b 82188 <__cxa_atexit@plt+0x73fd4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 82178 <__cxa_atexit@plt+0x73fc4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + rsbseq sl, fp, #156, 8 @ 0x9c000000 │ │ │ │ + rsbseq sl, fp, #92, 8 @ 0x5c000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 821e8 <__cxa_atexit@plt+0x74034> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [pc, #140] @ 8222c <__cxa_atexit@plt+0x74078> │ │ │ │ + add r7, pc, r7 │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 821f0 <__cxa_atexit@plt+0x7403c> │ │ │ │ + bic r7, r3, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + sub r7, r7, #3 │ │ │ │ + cmp r7, #3 │ │ │ │ + bhi 82220 <__cxa_atexit@plt+0x7406c> │ │ │ │ + add r3, pc, #4 │ │ │ │ + ldr r7, [r3, r7, lsl #2] │ │ │ │ + add pc, r3, r7 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + ldr r7, [pc, #84] @ 82238 <__cxa_atexit@plt+0x74084> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 821f0 <__cxa_atexit@plt+0x7403c> │ │ │ │ + ldr r7, [pc, #64] @ 82230 <__cxa_atexit@plt+0x7407c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #60] @ 82240 <__cxa_atexit@plt+0x7408c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 821f0 <__cxa_atexit@plt+0x7403c> │ │ │ │ + ldr r7, [pc, #52] @ 82244 <__cxa_atexit@plt+0x74090> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 821f0 <__cxa_atexit@plt+0x7403c> │ │ │ │ + ldr r7, [pc, #32] @ 8223c <__cxa_atexit@plt+0x74088> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 821f0 <__cxa_atexit@plt+0x7403c> │ │ │ │ + ldr r7, [pc, #12] @ 82234 <__cxa_atexit@plt+0x74080> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 821f0 <__cxa_atexit@plt+0x7403c> │ │ │ │ + rsbseq sl, fp, #164, 6 @ 0x90000002 │ │ │ │ + rsbseq sl, fp, #104, 6 @ 0xa0000001 │ │ │ │ + rsbseq sl, fp, #68, 6 @ 0x10000001 │ │ │ │ + rsbseq sl, fp, #156, 6 @ 0x70000002 │ │ │ │ + rsbseq sl, fp, #120, 6 @ 0xe0000001 │ │ │ │ + rsbseq sl, fp, #164, 6 @ 0x90000002 │ │ │ │ + rsbseq sl, fp, #172, 6 @ 0xb0000002 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 83538 <__cxa_atexit@plt+0x75384> │ │ │ │ - ldr r7, [pc, #180] @ 83568 <__cxa_atexit@plt+0x753b4> │ │ │ │ + bhi 822ec <__cxa_atexit@plt+0x74138> │ │ │ │ + ldr r7, [pc, #180] @ 8231c <__cxa_atexit@plt+0x74168> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r8} │ │ │ │ ands r2, r9, #3 │ │ │ │ - beq 8350c <__cxa_atexit@plt+0x75358> │ │ │ │ + beq 822c0 <__cxa_atexit@plt+0x7410c> │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ cmp r2, #3 │ │ │ │ - beq 83548 <__cxa_atexit@plt+0x75394> │ │ │ │ + beq 822fc <__cxa_atexit@plt+0x74148> │ │ │ │ sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #148] @ 8356c <__cxa_atexit@plt+0x753b8> │ │ │ │ + ldr r1, [pc, #148] @ 82320 <__cxa_atexit@plt+0x7416c> │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ ands r1, r7, #3 │ │ │ │ - beq 8351c <__cxa_atexit@plt+0x75368> │ │ │ │ + beq 822d0 <__cxa_atexit@plt+0x7411c> │ │ │ │ cmp r1, #3 │ │ │ │ - beq 83558 <__cxa_atexit@plt+0x753a4> │ │ │ │ + beq 8230c <__cxa_atexit@plt+0x74158> │ │ │ │ sub r7, r1, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ cmp r2, r7 │ │ │ │ - bge 83528 <__cxa_atexit@plt+0x75374> │ │ │ │ - ldr r7, [pc, #108] @ 83570 <__cxa_atexit@plt+0x753bc> │ │ │ │ + bge 822dc <__cxa_atexit@plt+0x74128> │ │ │ │ + ldr r7, [pc, #108] @ 82324 <__cxa_atexit@plt+0x74170> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #72] @ 83578 <__cxa_atexit@plt+0x753c4> │ │ │ │ + ldr r7, [pc, #72] @ 8232c <__cxa_atexit@plt+0x74178> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 83574 <__cxa_atexit@plt+0x753c0> │ │ │ │ + ldr r7, [pc, #52] @ 82328 <__cxa_atexit@plt+0x74174> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ bic r2, r9, #3 │ │ │ │ ldr r2, [r2] │ │ │ │ ldrh r2, [r2, #-2] │ │ │ │ - b 834d0 <__cxa_atexit@plt+0x7531c> │ │ │ │ + b 82284 <__cxa_atexit@plt+0x740d0> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ - b 834f0 <__cxa_atexit@plt+0x7533c> │ │ │ │ + b 822a4 <__cxa_atexit@plt+0x740f0> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ - addseq r7, r7, #44, 2 │ │ │ │ - rsbseq r8, fp, #52, 30 @ 0xd0 │ │ │ │ - addseq r7, r7, #128 @ 0x80 │ │ │ │ + addseq r8, r7, #152, 6 @ 0x60000002 │ │ │ │ + rsbseq sl, fp, #44, 6 @ 0xb0000000 │ │ │ │ + addseq r8, r7, #236, 4 @ 0xc000000e │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ - beq 835f0 <__cxa_atexit@plt+0x7543c> │ │ │ │ + beq 823a4 <__cxa_atexit@plt+0x741f0> │ │ │ │ sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #108] @ 83610 <__cxa_atexit@plt+0x7545c> │ │ │ │ + ldr r2, [pc, #108] @ 823c4 <__cxa_atexit@plt+0x74210> │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 835d8 <__cxa_atexit@plt+0x75424> │ │ │ │ + beq 8238c <__cxa_atexit@plt+0x741d8> │ │ │ │ cmp r2, #3 │ │ │ │ - beq 83600 <__cxa_atexit@plt+0x7544c> │ │ │ │ + beq 823b4 <__cxa_atexit@plt+0x74200> │ │ │ │ sub r7, r2, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ cmp r3, r7 │ │ │ │ - bge 835e0 <__cxa_atexit@plt+0x7542c> │ │ │ │ - ldr r7, [pc, #68] @ 83614 <__cxa_atexit@plt+0x75460> │ │ │ │ + bge 82394 <__cxa_atexit@plt+0x741e0> │ │ │ │ + ldr r7, [pc, #68] @ 823c8 <__cxa_atexit@plt+0x74214> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 83618 <__cxa_atexit@plt+0x75464> │ │ │ │ + ldr r7, [pc, #48] @ 823cc <__cxa_atexit@plt+0x74218> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ - b 8359c <__cxa_atexit@plt+0x753e8> │ │ │ │ + b 82350 <__cxa_atexit@plt+0x7419c> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ - b 835bc <__cxa_atexit@plt+0x75408> │ │ │ │ + b 82370 <__cxa_atexit@plt+0x741bc> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - addseq r7, r7, #96 @ 0x60 │ │ │ │ - addseq r6, r7, #200, 30 @ 0x320 │ │ │ │ + addseq r8, r7, #204, 4 @ 0xc000000c │ │ │ │ + addseq r8, r7, #52, 4 @ 0x40000003 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #3 │ │ │ │ - beq 8365c <__cxa_atexit@plt+0x754a8> │ │ │ │ + beq 82410 <__cxa_atexit@plt+0x7425c> │ │ │ │ sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #44] @ 8366c <__cxa_atexit@plt+0x754b8> │ │ │ │ + ldr r1, [pc, #44] @ 82420 <__cxa_atexit@plt+0x7426c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #40] @ 83670 <__cxa_atexit@plt+0x754bc> │ │ │ │ + ldr r7, [pc, #40] @ 82424 <__cxa_atexit@plt+0x74270> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ cmp r3, r2 │ │ │ │ addlt r7, r1, #1 │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ - b 83638 <__cxa_atexit@plt+0x75484> │ │ │ │ - addseq r6, r7, #240, 30 @ 0x3c0 │ │ │ │ - addseq r6, r7, #104, 30 @ 0x1a0 │ │ │ │ + b 823ec <__cxa_atexit@plt+0x74238> │ │ │ │ + addseq r8, r7, #92, 4 @ 0xc0000005 │ │ │ │ + addseq r8, r7, #212, 2 @ 0x35 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 83710 <__cxa_atexit@plt+0x7555c> │ │ │ │ - ldr r3, [pc, #172] @ 83740 <__cxa_atexit@plt+0x7558c> │ │ │ │ + bhi 824c4 <__cxa_atexit@plt+0x74310> │ │ │ │ + ldr r3, [pc, #172] @ 824f4 <__cxa_atexit@plt+0x74340> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-12]! │ │ │ │ stmib r7, {r8, r9} │ │ │ │ ands r3, r9, #3 │ │ │ │ - beq 836f4 <__cxa_atexit@plt+0x75540> │ │ │ │ + beq 824a8 <__cxa_atexit@plt+0x742f4> │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ cmp r3, #3 │ │ │ │ - beq 83720 <__cxa_atexit@plt+0x7556c> │ │ │ │ + beq 824d4 <__cxa_atexit@plt+0x74320> │ │ │ │ sub r2, r3, #1 │ │ │ │ - ldr r1, [pc, #132] @ 83744 <__cxa_atexit@plt+0x75590> │ │ │ │ + ldr r1, [pc, #132] @ 824f8 <__cxa_atexit@plt+0x74344> │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ str r1, [r3, #-16]! │ │ │ │ str r2, [r3, #4] │ │ │ │ ands r1, r7, #3 │ │ │ │ - beq 83704 <__cxa_atexit@plt+0x75550> │ │ │ │ + beq 824b8 <__cxa_atexit@plt+0x74304> │ │ │ │ cmp r1, #3 │ │ │ │ - beq 83730 <__cxa_atexit@plt+0x7557c> │ │ │ │ + beq 824e4 <__cxa_atexit@plt+0x74330> │ │ │ │ sub r3, r1, #1 │ │ │ │ cmp r2, r3 │ │ │ │ ldrge r7, [r5, #-4] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 83748 <__cxa_atexit@plt+0x75594> │ │ │ │ + ldr r7, [pc, #48] @ 824fc <__cxa_atexit@plt+0x74348> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ bic r3, r9, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r2, [r3, #-2] │ │ │ │ - b 836b8 <__cxa_atexit@plt+0x75504> │ │ │ │ + b 8246c <__cxa_atexit@plt+0x742b8> │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ - b 836e0 <__cxa_atexit@plt+0x7552c> │ │ │ │ + b 82494 <__cxa_atexit@plt+0x742e0> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - rsbseq r8, fp, #96, 26 @ 0x1800 │ │ │ │ + rsbseq sl, fp, #88, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ - beq 837b8 <__cxa_atexit@plt+0x75604> │ │ │ │ + beq 8256c <__cxa_atexit@plt+0x743b8> │ │ │ │ sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #100] @ 837d8 <__cxa_atexit@plt+0x75624> │ │ │ │ + ldr r2, [pc, #100] @ 8258c <__cxa_atexit@plt+0x743d8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ ands r1, r7, #3 │ │ │ │ - beq 837ac <__cxa_atexit@plt+0x755f8> │ │ │ │ + beq 82560 <__cxa_atexit@plt+0x743ac> │ │ │ │ ldr r2, [r5] │ │ │ │ cmp r1, #3 │ │ │ │ - beq 837c8 <__cxa_atexit@plt+0x75614> │ │ │ │ + beq 8257c <__cxa_atexit@plt+0x743c8> │ │ │ │ sub r7, r1, #1 │ │ │ │ add r3, r5, #12 │ │ │ │ cmp r2, r7 │ │ │ │ ldrge r7, [r5, #8] │ │ │ │ ldrlt r7, [r5, #4] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ - b 8376c <__cxa_atexit@plt+0x755b8> │ │ │ │ + b 82520 <__cxa_atexit@plt+0x7436c> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ - b 83798 <__cxa_atexit@plt+0x755e4> │ │ │ │ + b 8254c <__cxa_atexit@plt+0x74398> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r1, r3} │ │ │ │ ldr r2, [r5, #12] │ │ │ │ and r0, r7, #3 │ │ │ │ cmp r0, #3 │ │ │ │ - beq 83814 <__cxa_atexit@plt+0x75660> │ │ │ │ + beq 825c8 <__cxa_atexit@plt+0x74414> │ │ │ │ sub r7, r0, #1 │ │ │ │ cmp r1, r7 │ │ │ │ movlt r2, r3 │ │ │ │ bic r7, r2, #3 │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ - b 837fc <__cxa_atexit@plt+0x75648> │ │ │ │ + b 825b0 <__cxa_atexit@plt+0x743fc> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 838c8 <__cxa_atexit@plt+0x75714> │ │ │ │ - ldr r7, [pc, #180] @ 838f8 <__cxa_atexit@plt+0x75744> │ │ │ │ + bhi 8267c <__cxa_atexit@plt+0x744c8> │ │ │ │ + ldr r7, [pc, #180] @ 826ac <__cxa_atexit@plt+0x744f8> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r9} │ │ │ │ ands r2, r8, #3 │ │ │ │ - beq 8389c <__cxa_atexit@plt+0x756e8> │ │ │ │ + beq 82650 <__cxa_atexit@plt+0x7449c> │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ cmp r2, #3 │ │ │ │ - beq 838d8 <__cxa_atexit@plt+0x75724> │ │ │ │ + beq 8268c <__cxa_atexit@plt+0x744d8> │ │ │ │ sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #148] @ 838fc <__cxa_atexit@plt+0x75748> │ │ │ │ + ldr r1, [pc, #148] @ 826b0 <__cxa_atexit@plt+0x744fc> │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ ands r1, r7, #3 │ │ │ │ - beq 838ac <__cxa_atexit@plt+0x756f8> │ │ │ │ + beq 82660 <__cxa_atexit@plt+0x744ac> │ │ │ │ cmp r1, #3 │ │ │ │ - beq 838e8 <__cxa_atexit@plt+0x75734> │ │ │ │ + beq 8269c <__cxa_atexit@plt+0x744e8> │ │ │ │ sub r7, r1, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ cmp r2, r7 │ │ │ │ - bge 838b8 <__cxa_atexit@plt+0x75704> │ │ │ │ - ldr r7, [pc, #108] @ 83900 <__cxa_atexit@plt+0x7574c> │ │ │ │ + bge 8266c <__cxa_atexit@plt+0x744b8> │ │ │ │ + ldr r7, [pc, #108] @ 826b4 <__cxa_atexit@plt+0x74500> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #72] @ 83908 <__cxa_atexit@plt+0x75754> │ │ │ │ + ldr r7, [pc, #72] @ 826bc <__cxa_atexit@plt+0x74508> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 83904 <__cxa_atexit@plt+0x75750> │ │ │ │ + ldr r7, [pc, #52] @ 826b8 <__cxa_atexit@plt+0x74504> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ bic r2, r8, #3 │ │ │ │ ldr r2, [r2] │ │ │ │ ldrh r2, [r2, #-2] │ │ │ │ - b 83860 <__cxa_atexit@plt+0x756ac> │ │ │ │ + b 82614 <__cxa_atexit@plt+0x74460> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ - b 83880 <__cxa_atexit@plt+0x756cc> │ │ │ │ + b 82634 <__cxa_atexit@plt+0x74480> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ - addseq r6, r7, #156, 26 @ 0x2700 │ │ │ │ - rsbseq r8, fp, #172, 22 @ 0x2b000 │ │ │ │ - addseq r6, r7, #240, 24 @ 0xf000 │ │ │ │ + addseq r8, r7, #8 │ │ │ │ + rsbseq r9, fp, #164, 30 @ 0x290 │ │ │ │ + addseq r7, r7, #92, 30 @ 0x170 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ - beq 83980 <__cxa_atexit@plt+0x757cc> │ │ │ │ + beq 82734 <__cxa_atexit@plt+0x74580> │ │ │ │ sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #108] @ 839a0 <__cxa_atexit@plt+0x757ec> │ │ │ │ + ldr r2, [pc, #108] @ 82754 <__cxa_atexit@plt+0x745a0> │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 83968 <__cxa_atexit@plt+0x757b4> │ │ │ │ + beq 8271c <__cxa_atexit@plt+0x74568> │ │ │ │ cmp r2, #3 │ │ │ │ - beq 83990 <__cxa_atexit@plt+0x757dc> │ │ │ │ + beq 82744 <__cxa_atexit@plt+0x74590> │ │ │ │ sub r7, r2, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ cmp r3, r7 │ │ │ │ - bge 83970 <__cxa_atexit@plt+0x757bc> │ │ │ │ - ldr r7, [pc, #68] @ 839a4 <__cxa_atexit@plt+0x757f0> │ │ │ │ + bge 82724 <__cxa_atexit@plt+0x74570> │ │ │ │ + ldr r7, [pc, #68] @ 82758 <__cxa_atexit@plt+0x745a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 839a8 <__cxa_atexit@plt+0x757f4> │ │ │ │ + ldr r7, [pc, #48] @ 8275c <__cxa_atexit@plt+0x745a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ - b 8392c <__cxa_atexit@plt+0x75778> │ │ │ │ + b 826e0 <__cxa_atexit@plt+0x7452c> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ - b 8394c <__cxa_atexit@plt+0x75798> │ │ │ │ + b 82700 <__cxa_atexit@plt+0x7454c> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - addseq r6, r7, #208, 24 @ 0xd000 │ │ │ │ - addseq r6, r7, #56, 24 @ 0x3800 │ │ │ │ + addseq r7, r7, #60, 30 @ 0xf0 │ │ │ │ + addseq r7, r7, #164, 28 @ 0xa40 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #3 │ │ │ │ - beq 839ec <__cxa_atexit@plt+0x75838> │ │ │ │ + beq 827a0 <__cxa_atexit@plt+0x745ec> │ │ │ │ sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #44] @ 839fc <__cxa_atexit@plt+0x75848> │ │ │ │ + ldr r1, [pc, #44] @ 827b0 <__cxa_atexit@plt+0x745fc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #40] @ 83a00 <__cxa_atexit@plt+0x7584c> │ │ │ │ + ldr r7, [pc, #40] @ 827b4 <__cxa_atexit@plt+0x74600> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ cmp r3, r2 │ │ │ │ addlt r7, r1, #1 │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ - b 839c8 <__cxa_atexit@plt+0x75814> │ │ │ │ - addseq r6, r7, #96, 24 @ 0x6000 │ │ │ │ - addseq r6, r7, #216, 22 @ 0x36000 │ │ │ │ + b 8277c <__cxa_atexit@plt+0x745c8> │ │ │ │ + addseq r7, r7, #204, 28 @ 0xcc0 │ │ │ │ + addseq r7, r7, #68, 28 @ 0x440 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 83a98 <__cxa_atexit@plt+0x758e4> │ │ │ │ - ldr r7, [pc, #164] @ 83ac8 <__cxa_atexit@plt+0x75914> │ │ │ │ + bhi 8284c <__cxa_atexit@plt+0x74698> │ │ │ │ + ldr r7, [pc, #164] @ 8287c <__cxa_atexit@plt+0x746c8> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r8} │ │ │ │ ands r2, r9, #3 │ │ │ │ - beq 83a7c <__cxa_atexit@plt+0x758c8> │ │ │ │ + beq 82830 <__cxa_atexit@plt+0x7467c> │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ cmp r2, #3 │ │ │ │ - beq 83aa8 <__cxa_atexit@plt+0x758f4> │ │ │ │ + beq 8285c <__cxa_atexit@plt+0x746a8> │ │ │ │ sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #132] @ 83acc <__cxa_atexit@plt+0x75918> │ │ │ │ + ldr r1, [pc, #132] @ 82880 <__cxa_atexit@plt+0x746cc> │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ ands r1, r7, #3 │ │ │ │ - beq 83a8c <__cxa_atexit@plt+0x758d8> │ │ │ │ + beq 82840 <__cxa_atexit@plt+0x7468c> │ │ │ │ cmp r1, #3 │ │ │ │ - beq 83ab8 <__cxa_atexit@plt+0x75904> │ │ │ │ + beq 8286c <__cxa_atexit@plt+0x746b8> │ │ │ │ sub r7, r1, #1 │ │ │ │ - ldr r3, [pc, #104] @ 83ad0 <__cxa_atexit@plt+0x7591c> │ │ │ │ + ldr r3, [pc, #104] @ 82884 <__cxa_atexit@plt+0x746d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r2, r7 │ │ │ │ addlt r3, r3, #4 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 83ad4 <__cxa_atexit@plt+0x75920> │ │ │ │ + ldr r7, [pc, #52] @ 82888 <__cxa_atexit@plt+0x746d4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ bic r2, r9, #3 │ │ │ │ ldr r2, [r2] │ │ │ │ ldrh r2, [r2, #-2] │ │ │ │ - b 83a40 <__cxa_atexit@plt+0x7588c> │ │ │ │ + b 827f4 <__cxa_atexit@plt+0x74640> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ - b 83a60 <__cxa_atexit@plt+0x758ac> │ │ │ │ + b 82814 <__cxa_atexit@plt+0x74660> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - addseq r6, r7, #208, 22 @ 0x34000 │ │ │ │ - rsbseq r8, fp, #224, 18 @ 0x380000 │ │ │ │ + addseq r7, r7, #60, 28 @ 0x3c0 │ │ │ │ + rsbseq r9, fp, #216, 26 @ 0x3600 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ - beq 83b3c <__cxa_atexit@plt+0x75988> │ │ │ │ + beq 828f0 <__cxa_atexit@plt+0x7473c> │ │ │ │ sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #92] @ 83b5c <__cxa_atexit@plt+0x759a8> │ │ │ │ + ldr r2, [pc, #92] @ 82910 <__cxa_atexit@plt+0x7475c> │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 83b34 <__cxa_atexit@plt+0x75980> │ │ │ │ + beq 828e8 <__cxa_atexit@plt+0x74734> │ │ │ │ cmp r2, #3 │ │ │ │ - beq 83b4c <__cxa_atexit@plt+0x75998> │ │ │ │ + beq 82900 <__cxa_atexit@plt+0x7474c> │ │ │ │ sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #64] @ 83b60 <__cxa_atexit@plt+0x759ac> │ │ │ │ + ldr r2, [pc, #64] @ 82914 <__cxa_atexit@plt+0x74760> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ cmp r3, r7 │ │ │ │ addlt r2, r2, #4 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ - b 83af8 <__cxa_atexit@plt+0x75944> │ │ │ │ + b 828ac <__cxa_atexit@plt+0x746f8> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ - b 83b18 <__cxa_atexit@plt+0x75964> │ │ │ │ + b 828cc <__cxa_atexit@plt+0x74718> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - addseq r6, r7, #24, 22 @ 0x6000 │ │ │ │ + addseq r7, r7, #132, 26 @ 0x2100 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #3 │ │ │ │ - beq 83b9c <__cxa_atexit@plt+0x759e8> │ │ │ │ + beq 82950 <__cxa_atexit@plt+0x7479c> │ │ │ │ sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #36] @ 83bac <__cxa_atexit@plt+0x759f8> │ │ │ │ + ldr r2, [pc, #36] @ 82960 <__cxa_atexit@plt+0x747ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ cmp r3, r7 │ │ │ │ addlt r2, r2, #4 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ - b 83b80 <__cxa_atexit@plt+0x759cc> │ │ │ │ - addseq r6, r7, #176, 20 @ 0xb0000 │ │ │ │ + b 82934 <__cxa_atexit@plt+0x74780> │ │ │ │ + addseq r7, r7, #28, 26 @ 0x700 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 83c4c <__cxa_atexit@plt+0x75a98> │ │ │ │ - ldr r3, [pc, #172] @ 83c7c <__cxa_atexit@plt+0x75ac8> │ │ │ │ + bhi 82a00 <__cxa_atexit@plt+0x7484c> │ │ │ │ + ldr r3, [pc, #172] @ 82a30 <__cxa_atexit@plt+0x7487c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-12]! │ │ │ │ stmib r7, {r8, r9} │ │ │ │ ands r3, r9, #3 │ │ │ │ - beq 83c30 <__cxa_atexit@plt+0x75a7c> │ │ │ │ + beq 829e4 <__cxa_atexit@plt+0x74830> │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ cmp r3, #3 │ │ │ │ - beq 83c5c <__cxa_atexit@plt+0x75aa8> │ │ │ │ + beq 82a10 <__cxa_atexit@plt+0x7485c> │ │ │ │ sub r2, r3, #1 │ │ │ │ - ldr r1, [pc, #132] @ 83c80 <__cxa_atexit@plt+0x75acc> │ │ │ │ + ldr r1, [pc, #132] @ 82a34 <__cxa_atexit@plt+0x74880> │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ str r1, [r3, #-16]! │ │ │ │ str r2, [r3, #4] │ │ │ │ ands r1, r7, #3 │ │ │ │ - beq 83c40 <__cxa_atexit@plt+0x75a8c> │ │ │ │ + beq 829f4 <__cxa_atexit@plt+0x74840> │ │ │ │ cmp r1, #3 │ │ │ │ - beq 83c6c <__cxa_atexit@plt+0x75ab8> │ │ │ │ + beq 82a20 <__cxa_atexit@plt+0x7486c> │ │ │ │ sub r3, r1, #1 │ │ │ │ cmp r2, r3 │ │ │ │ ldrlt r7, [r5, #-4] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 83c84 <__cxa_atexit@plt+0x75ad0> │ │ │ │ + ldr r7, [pc, #48] @ 82a38 <__cxa_atexit@plt+0x74884> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ bic r3, r9, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r2, [r3, #-2] │ │ │ │ - b 83bf4 <__cxa_atexit@plt+0x75a40> │ │ │ │ + b 829a8 <__cxa_atexit@plt+0x747f4> │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ - b 83c1c <__cxa_atexit@plt+0x75a68> │ │ │ │ + b 829d0 <__cxa_atexit@plt+0x7481c> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - rsbseq r8, fp, #48, 16 @ 0x300000 │ │ │ │ + rsbseq r9, fp, #40, 24 @ 0x2800 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ - beq 83cf4 <__cxa_atexit@plt+0x75b40> │ │ │ │ + beq 82aa8 <__cxa_atexit@plt+0x748f4> │ │ │ │ sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #100] @ 83d14 <__cxa_atexit@plt+0x75b60> │ │ │ │ + ldr r2, [pc, #100] @ 82ac8 <__cxa_atexit@plt+0x74914> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ ands r1, r7, #3 │ │ │ │ - beq 83ce8 <__cxa_atexit@plt+0x75b34> │ │ │ │ + beq 82a9c <__cxa_atexit@plt+0x748e8> │ │ │ │ ldr r2, [r5] │ │ │ │ cmp r1, #3 │ │ │ │ - beq 83d04 <__cxa_atexit@plt+0x75b50> │ │ │ │ + beq 82ab8 <__cxa_atexit@plt+0x74904> │ │ │ │ sub r7, r1, #1 │ │ │ │ add r3, r5, #12 │ │ │ │ cmp r2, r7 │ │ │ │ ldrge r7, [r5, #4] │ │ │ │ ldrlt r7, [r5, #8] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ - b 83ca8 <__cxa_atexit@plt+0x75af4> │ │ │ │ + b 82a5c <__cxa_atexit@plt+0x748a8> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ - b 83cd4 <__cxa_atexit@plt+0x75b20> │ │ │ │ + b 82a88 <__cxa_atexit@plt+0x748d4> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r1, r3} │ │ │ │ ldr r2, [r5, #12] │ │ │ │ and r0, r7, #3 │ │ │ │ cmp r0, #3 │ │ │ │ - beq 83d50 <__cxa_atexit@plt+0x75b9c> │ │ │ │ + beq 82b04 <__cxa_atexit@plt+0x74950> │ │ │ │ sub r7, r0, #1 │ │ │ │ cmp r1, r7 │ │ │ │ movlt r3, r2 │ │ │ │ bic r7, r3, #3 │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ - b 83d38 <__cxa_atexit@plt+0x75b84> │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + b 82aec <__cxa_atexit@plt+0x74938> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 82b88 <__cxa_atexit@plt+0x749d4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #104] @ 82ba4 <__cxa_atexit@plt+0x749f0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #100] @ 82ba8 <__cxa_atexit@plt+0x749f4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #-16] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + sub r7, r3, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 83dc8 <__cxa_atexit@plt+0x75c14> │ │ │ │ - ldr r3, [pc, #88] @ 83dd8 <__cxa_atexit@plt+0x75c24> │ │ │ │ + bhi 82b94 <__cxa_atexit@plt+0x749e0> │ │ │ │ + ldr r3, [pc, #72] @ 82bac <__cxa_atexit@plt+0x749f8> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, sl} │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq 83da4 <__cxa_atexit@plt+0x75bf0> │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 83db4 <__cxa_atexit@plt+0x75c00> │ │ │ │ - ldr r8, [pc, #64] @ 83de0 <__cxa_atexit@plt+0x75c2c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 83dbc <__cxa_atexit@plt+0x75c08> │ │ │ │ - ldr r0, [r9] │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 82b78 <__cxa_atexit@plt+0x749c4> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + b 3c1f54 <__cxa_atexit@plt+0x3b3da0> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r8, [pc, #32] @ 83ddc <__cxa_atexit@plt+0x75c28> │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r7, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r7, [pc, #20] @ 83de4 <__cxa_atexit@plt+0x75c30> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 82bb0 <__cxa_atexit@plt+0x749fc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - rsbeq fp, r1, #113 @ 0x71 │ │ │ │ - rsbeq fp, r1, #125 @ 0x7d │ │ │ │ - rsbseq r8, fp, #224, 12 @ 0xe000000 │ │ │ │ + addseq r7, r7, #152, 20 @ 0x98000 │ │ │ │ + addseq r7, r7, #240, 20 @ 0xf0000 │ │ │ │ + @ instruction: 0xffff871c │ │ │ │ + rsbseq r9, fp, #180, 4 @ 0x4000000b │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 83e1c <__cxa_atexit@plt+0x75c68> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #32] @ 83e20 <__cxa_atexit@plt+0x75c6c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r3, r5, #8 │ │ │ │ - and r1, r7, #3 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - cmp r1, #2 │ │ │ │ - moveq r8, r2 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 82be4 <__cxa_atexit@plt+0x74a30> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 82bec <__cxa_atexit@plt+0x74a38> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - rsbeq fp, r1, #37 @ 0x25 │ │ │ │ - rsbeq fp, r1, #45 @ 0x2d │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + addseq r7, r7, #0, 20 │ │ │ │ + rsbseq r9, fp, #96, 20 @ 0x60000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + b 18a27f8 <__cxa_atexit@plt+0x1894644> │ │ │ │ + rsbseq r9, fp, #76, 20 @ 0x4c000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 82c64 <__cxa_atexit@plt+0x74ab0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 82c70 <__cxa_atexit@plt+0x74abc> │ │ │ │ + ldr r0, [pc, #68] @ 82c80 <__cxa_atexit@plt+0x74acc> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #64] @ 82c84 <__cxa_atexit@plt+0x74ad0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + stmib r3, {r0, r7} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + addseq r7, r7, #144, 18 @ 0x240000 │ │ │ │ + rsbseq r9, fp, #200, 18 @ 0x320000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 82cf8 <__cxa_atexit@plt+0x74b44> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 82d04 <__cxa_atexit@plt+0x74b50> │ │ │ │ + ldr lr, [pc, #84] @ 82d14 <__cxa_atexit@plt+0x74b60> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr sl, [pc, #68] @ 82d18 <__cxa_atexit@plt+0x74b64> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3c20cc <__cxa_atexit@plt+0x3b3f18> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + addseq r7, r7, #56, 24 @ 0x3800 │ │ │ │ + rsbseq r9, fp, #52, 18 @ 0xd0000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 82d50 <__cxa_atexit@plt+0x74b9c> │ │ │ │ + ldr r2, [pc, #32] @ 82d60 <__cxa_atexit@plt+0x74bac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r8, r9} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + b 1ec5078 <__cxa_atexit@plt+0x1eb6ec4> │ │ │ │ + ldr r7, [pc, #12] @ 82d64 <__cxa_atexit@plt+0x74bb0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsbseq r9, fp, #16, 18 @ 0x40000 │ │ │ │ + rsbseq r9, fp, #236, 16 @ 0xec0000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 82ddc <__cxa_atexit@plt+0x74c28> │ │ │ │ + ldr r2, [pc, #88] @ 82de8 <__cxa_atexit@plt+0x74c34> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #84] @ 82dec <__cxa_atexit@plt+0x74c38> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #80] @ 82df0 <__cxa_atexit@plt+0x74c3c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + mov r0, r3 │ │ │ │ + str r8, [r0, #16]! │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str r7, [r3, #36] @ 0x24 │ │ │ │ + str r3, [r3, #40] @ 0x28 │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + @ instruction: 0xfffffd88 │ │ │ │ + @ instruction: 0xfffffefc │ │ │ │ + @ instruction: 0xfffffe18 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 83e8c <__cxa_atexit@plt+0x75cd8> │ │ │ │ - ldr r3, [pc, #88] @ 83e9c <__cxa_atexit@plt+0x75ce8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 83e68 <__cxa_atexit@plt+0x75cb4> │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 83e78 <__cxa_atexit@plt+0x75cc4> │ │ │ │ - ldr r3, [pc, #64] @ 83ea4 <__cxa_atexit@plt+0x75cf0> │ │ │ │ + bhi 82e40 <__cxa_atexit@plt+0x74c8c> │ │ │ │ + ldr r3, [pc, #60] @ 82e50 <__cxa_atexit@plt+0x74c9c> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 83e80 <__cxa_atexit@plt+0x75ccc> │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 82e30 <__cxa_atexit@plt+0x74c7c> │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #32] @ 83ea0 <__cxa_atexit@plt+0x75cec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r7, [pc, #20] @ 83ea8 <__cxa_atexit@plt+0x75cf4> │ │ │ │ + ldr r7, [pc, #12] @ 82e54 <__cxa_atexit@plt+0x74ca0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - rsbeq sl, r1, #692 @ 0x2b4 │ │ │ │ - rsbeq sl, r1, #740 @ 0x2e4 │ │ │ │ - rsbseq r8, fp, #32, 12 @ 0x2000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 83ee0 <__cxa_atexit@plt+0x75d2c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #32] @ 83ee4 <__cxa_atexit@plt+0x75d30> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r3, r5, #8 │ │ │ │ - and r1, r7, #3 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - cmp r1, #2 │ │ │ │ - moveq r8, r2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - rsbeq sl, r1, #388 @ 0x184 │ │ │ │ - rsbeq sl, r1, #420 @ 0x1a4 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + rsbseq r9, fp, #40, 16 @ 0x280000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ 83f0c <__cxa_atexit@plt+0x75d58> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 3efa10 <__cxa_atexit@plt+0x3e185c> │ │ │ │ - rsbseq r8, fp, #176, 10 @ 0x2c000000 │ │ │ │ - rsbseq r8, fp, #200, 10 @ 0x32000000 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 83f84 <__cxa_atexit@plt+0x75dd0> │ │ │ │ - ldr r3, [pc, #96] @ 83f94 <__cxa_atexit@plt+0x75de0> │ │ │ │ + bhi 82ec0 <__cxa_atexit@plt+0x74d0c> │ │ │ │ + ldr r3, [pc, #60] @ 82ed0 <__cxa_atexit@plt+0x74d1c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - and r3, r8, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 83f5c <__cxa_atexit@plt+0x75da8> │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 83f70 <__cxa_atexit@plt+0x75dbc> │ │ │ │ + tst r8, #3 │ │ │ │ + beq 82eb0 <__cxa_atexit@plt+0x74cfc> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 83fa0 <__cxa_atexit@plt+0x75dec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #56] @ 83fa4 <__cxa_atexit@plt+0x75df0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 83f98 <__cxa_atexit@plt+0x75de4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #28] @ 83f9c <__cxa_atexit@plt+0x75de8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 83fa8 <__cxa_atexit@plt+0x75df4> │ │ │ │ + ldr r7, [pc, #12] @ 82ed4 <__cxa_atexit@plt+0x74d20> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - rsbseq r8, fp, #68, 10 @ 0x11000000 │ │ │ │ - rsbseq r8, fp, #60, 10 @ 0xf000000 │ │ │ │ - rsbseq r8, fp, #108, 10 @ 0x1b000000 │ │ │ │ - rsbseq r8, fp, #100, 10 @ 0x19000000 │ │ │ │ - rsbseq r8, fp, #104, 10 @ 0x1a000000 │ │ │ │ - rsbseq r8, fp, #48, 10 @ 0xc000000 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + rsbseq r9, fp, #172, 14 @ 0x2b00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 83fe4 <__cxa_atexit@plt+0x75e30> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #32] @ 83fe8 <__cxa_atexit@plt+0x75e34> │ │ │ │ - add r3, pc, r3 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - moveq r3, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - rsbseq r8, fp, #16, 10 @ 0x4000000 │ │ │ │ - rsbseq r8, fp, #244, 8 @ 0xf4000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 84030 <__cxa_atexit@plt+0x75e7c> │ │ │ │ - ldr r7, [pc, #52] @ 84044 <__cxa_atexit@plt+0x75e90> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 82f40 <__cxa_atexit@plt+0x74d8c> │ │ │ │ + ldr r3, [pc, #60] @ 82f50 <__cxa_atexit@plt+0x74d9c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 84024 <__cxa_atexit@plt+0x75e70> │ │ │ │ - mov r7, r8 │ │ │ │ - b 84054 <__cxa_atexit@plt+0x75ea0> │ │ │ │ + beq 82f30 <__cxa_atexit@plt+0x74d7c> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 84048 <__cxa_atexit@plt+0x75e94> │ │ │ │ + ldr r7, [pc, #12] @ 82f54 <__cxa_atexit@plt+0x74da0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq r8, fp, #216, 8 @ 0xd8000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 84080 <__cxa_atexit@plt+0x75ecc> │ │ │ │ - ldr r2, [pc, #100] @ 840dc <__cxa_atexit@plt+0x75f28> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - b 84094 <__cxa_atexit@plt+0x75ee0> │ │ │ │ - ldr r2, [pc, #72] @ 840d0 <__cxa_atexit@plt+0x75f1c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - cmp r1, #2 │ │ │ │ - beq 840bc <__cxa_atexit@plt+0x75f08> │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 840b0 <__cxa_atexit@plt+0x75efc> │ │ │ │ - ldr r7, [pc, #48] @ 840d4 <__cxa_atexit@plt+0x75f20> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 840d8 <__cxa_atexit@plt+0x75f24> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - addseq r6, r7, #140, 10 @ 0x23000000 │ │ │ │ - addseq r6, r7, #236, 8 @ 0xec000000 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + rsbseq r9, fp, #48, 14 @ 0xc00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 840fc <__cxa_atexit@plt+0x75f48> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - addseq r6, r7, #64, 10 @ 0x10000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 84134 <__cxa_atexit@plt+0x75f80> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 84138 <__cxa_atexit@plt+0x75f84> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - addseq r6, r7, #160, 8 @ 0xa0000000 │ │ │ │ - addseq r6, r7, #24, 10 @ 0x6000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 84180 <__cxa_atexit@plt+0x75fcc> │ │ │ │ - ldr r7, [pc, #52] @ 84194 <__cxa_atexit@plt+0x75fe0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 84174 <__cxa_atexit@plt+0x75fc0> │ │ │ │ - mov r7, r8 │ │ │ │ - b 841a4 <__cxa_atexit@plt+0x75ff0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 84198 <__cxa_atexit@plt+0x75fe4> │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 83048 <__cxa_atexit@plt+0x74e94> │ │ │ │ + ldr r5, [r4, #812] @ 0x32c │ │ │ │ + ldr r2, [pc, #192] @ 83058 <__cxa_atexit@plt+0x74ea4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3] │ │ │ │ + ldr r5, [r5, #12] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + ldr r5, [r4, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r5, #4] │ │ │ │ + ldr r5, [r4, #812] @ 0x32c │ │ │ │ + ldr r3, [r4, #820] @ 0x334 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrd r0, [r5, #72] @ 0x48 │ │ │ │ + sub r6, r6, r3 │ │ │ │ + subs r0, r0, r6 │ │ │ │ + sbc r1, r1, #0 │ │ │ │ + strd r0, [r5, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r4, r0 │ │ │ │ + bl cd74 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + ldr r7, [pc, #12] @ 8305c <__cxa_atexit@plt+0x74ea8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq r8, fp, #140, 6 @ 0x30000002 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + rsbseq r9, fp, #44, 12 @ 0x2c00000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 841f0 <__cxa_atexit@plt+0x7603c> │ │ │ │ - ldr r2, [pc, #132] @ 8424c <__cxa_atexit@plt+0x76098> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - cmp r1, #2 │ │ │ │ - beq 84218 <__cxa_atexit@plt+0x76064> │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 8420c <__cxa_atexit@plt+0x76058> │ │ │ │ - ldr r7, [pc, #108] @ 84250 <__cxa_atexit@plt+0x7609c> │ │ │ │ + ldr r7, [pc, #12] @ 8307c <__cxa_atexit@plt+0x74ec8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #72] @ 84240 <__cxa_atexit@plt+0x7608c> │ │ │ │ + addseq r7, r7, #244, 10 @ 0x3d000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 830b8 <__cxa_atexit@plt+0x74f04> │ │ │ │ + ldr r2, [pc, #40] @ 830c8 <__cxa_atexit@plt+0x74f14> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - cmp r1, #2 │ │ │ │ - beq 8422c <__cxa_atexit@plt+0x76078> │ │ │ │ - cmp r1, #0 │ │ │ │ - bne 84218 <__cxa_atexit@plt+0x76064> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [pc, #36] @ 830cc <__cxa_atexit@plt+0x74f18> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r2, r2, #1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + ldr r7, [pc, #16] @ 830d0 <__cxa_atexit@plt+0x74f1c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 84244 <__cxa_atexit@plt+0x76090> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 84248 <__cxa_atexit@plt+0x76094> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - addseq r6, r7, #188, 12 @ 0xbc00000 │ │ │ │ - addseq r6, r7, #172, 12 @ 0xac00000 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - addseq r6, r7, #0, 14 │ │ │ │ + rsbseq r9, fp, #220, 10 @ 0x37000000 │ │ │ │ + addseq r7, r7, #140, 10 @ 0x23000000 │ │ │ │ + rsbseq r9, fp, #192, 10 @ 0x30000000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 84288 <__cxa_atexit@plt+0x760d4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 8428c <__cxa_atexit@plt+0x760d8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #3 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #2 │ │ │ │ - mov r7, r3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 831a8 <__cxa_atexit@plt+0x74ff4> │ │ │ │ + ldr r5, [r4, #812] @ 0x32c │ │ │ │ + ldr r2, [pc, #192] @ 831b8 <__cxa_atexit@plt+0x75004> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3] │ │ │ │ + ldr r5, [r5, #12] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + ldr r5, [r4, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r5, #4] │ │ │ │ + ldr r5, [r4, #812] @ 0x32c │ │ │ │ + ldr r3, [r4, #820] @ 0x334 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrd r0, [r5, #72] @ 0x48 │ │ │ │ + sub r6, r6, r3 │ │ │ │ + subs r0, r0, r6 │ │ │ │ + sbc r1, r1, #0 │ │ │ │ + strd r0, [r5, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r4, r0 │ │ │ │ + bl cd80 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + ldr r7, [pc, #12] @ 831bc <__cxa_atexit@plt+0x75008> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - addseq r6, r7, #120, 12 @ 0x7800000 │ │ │ │ - addseq r6, r7, #120, 12 @ 0x7800000 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + rsbseq r9, fp, #212, 8 @ 0xd4000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 842c4 <__cxa_atexit@plt+0x76110> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 842c8 <__cxa_atexit@plt+0x76114> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ + ldr r7, [pc, #12] @ 831dc <__cxa_atexit@plt+0x75028> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - addseq r6, r7, #64, 12 @ 0x4000000 │ │ │ │ - addseq r6, r7, #52, 12 @ 0x3400000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + addseq r7, r7, #148, 8 @ 0x94000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 84310 <__cxa_atexit@plt+0x7615c> │ │ │ │ - ldr r7, [pc, #52] @ 84324 <__cxa_atexit@plt+0x76170> │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 83218 <__cxa_atexit@plt+0x75064> │ │ │ │ + ldr r2, [pc, #40] @ 83228 <__cxa_atexit@plt+0x75074> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #36] @ 8322c <__cxa_atexit@plt+0x75078> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r2, r2, #1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + ldr r7, [pc, #16] @ 83230 <__cxa_atexit@plt+0x7507c> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 84304 <__cxa_atexit@plt+0x76150> │ │ │ │ - mov r7, r9 │ │ │ │ - b 84334 <__cxa_atexit@plt+0x76180> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + rsbseq r9, fp, #132, 8 @ 0x84000000 │ │ │ │ + addseq r7, r7, #44, 8 @ 0x2c000000 │ │ │ │ + rsbseq r9, fp, #104, 8 @ 0x68000000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 83284 <__cxa_atexit@plt+0x750d0> │ │ │ │ + ldr r3, [pc, #64] @ 83294 <__cxa_atexit@plt+0x750e0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r9, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 83274 <__cxa_atexit@plt+0x750c0> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + cmn r7, #1 │ │ │ │ + ldrne r7, [r5, #-4] │ │ │ │ + ldreq r7, [r5, #-8] │ │ │ │ + b 3c1f4c <__cxa_atexit@plt+0x3b3d98> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 84328 <__cxa_atexit@plt+0x76174> │ │ │ │ + ldr r7, [pc, #12] @ 83298 <__cxa_atexit@plt+0x750e4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq r8, fp, #0, 4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + rsbseq r9, fp, #0, 8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 84360 <__cxa_atexit@plt+0x761ac> │ │ │ │ - ldr r2, [pc, #100] @ 843bc <__cxa_atexit@plt+0x76208> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - b 84374 <__cxa_atexit@plt+0x761c0> │ │ │ │ - ldr r2, [pc, #72] @ 843b0 <__cxa_atexit@plt+0x761fc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - cmp r1, #2 │ │ │ │ - beq 8439c <__cxa_atexit@plt+0x761e8> │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 84390 <__cxa_atexit@plt+0x761dc> │ │ │ │ - ldr r7, [pc, #48] @ 843b4 <__cxa_atexit@plt+0x76200> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + mov r3, #8 │ │ │ │ + cmn r7, #1 │ │ │ │ + moveq r3, #4 │ │ │ │ + ldr r7, [r5, r3] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3c1f4c <__cxa_atexit@plt+0x3b3d98> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r8, r5, #12 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi 83314 <__cxa_atexit@plt+0x75160> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 8330c <__cxa_atexit@plt+0x75158> │ │ │ │ + ldr r3, [pc, #44] @ 8331c <__cxa_atexit@plt+0x75168> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #40] @ 83320 <__cxa_atexit@plt+0x7516c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r8 │ │ │ │ + b 3c20d4 <__cxa_atexit@plt+0x3b3f20> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 843b8 <__cxa_atexit@plt+0x76204> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - addseq r6, r7, #44, 4 @ 0xc0000002 │ │ │ │ - addseq r6, r7, #140, 4 @ 0xc0000008 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + addseq r7, r7, #244, 4 @ 0x4000000f │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 843dc <__cxa_atexit@plt+0x76228> │ │ │ │ + ldr r7, [pc, #20] @ 83348 <__cxa_atexit@plt+0x75194> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [pc, #12] @ 8334c <__cxa_atexit@plt+0x75198> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - addseq r6, r7, #224, 2 @ 0x38 │ │ │ │ + add r7, r7, #1 │ │ │ │ + b 3c207c <__cxa_atexit@plt+0x3b3ec8> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + addseq r7, r7, #208, 10 @ 0x34000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 84414 <__cxa_atexit@plt+0x76260> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 83384 <__cxa_atexit@plt+0x751d0> │ │ │ │ + ldr r2, [pc, #28] @ 83390 <__cxa_atexit@plt+0x751dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 84418 <__cxa_atexit@plt+0x76264> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - addseq r6, r7, #64, 4 │ │ │ │ - addseq r6, r7, #184, 2 @ 0x2e │ │ │ │ - andeq r0, r2, pc │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r7, r7, #28, 10 @ 0x7000000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 844a8 <__cxa_atexit@plt+0x762f4> │ │ │ │ - ldr r3, [pc, #124] @ 844b8 <__cxa_atexit@plt+0x76304> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq 84480 <__cxa_atexit@plt+0x762cc> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #-4]! │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 84490 <__cxa_atexit@plt+0x762dc> │ │ │ │ - ldr r2, [pc, #92] @ 844bc <__cxa_atexit@plt+0x76308> │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 83468 <__cxa_atexit@plt+0x752b4> │ │ │ │ + ldr r5, [r4, #812] @ 0x32c │ │ │ │ + ldr r2, [pc, #192] @ 83478 <__cxa_atexit@plt+0x752c4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8449c <__cxa_atexit@plt+0x762e8> │ │ │ │ - ldr r7, [pc, #76] @ 844c0 <__cxa_atexit@plt+0x7630c> │ │ │ │ + ldr r5, [r5, #12] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + ldr r5, [r4, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r5, #4] │ │ │ │ + ldr r5, [r4, #812] @ 0x32c │ │ │ │ + ldr r3, [r4, #820] @ 0x334 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrd r0, [r5, #72] @ 0x48 │ │ │ │ + sub r6, r6, r3 │ │ │ │ + subs r0, r0, r6 │ │ │ │ + sbc r1, r1, #0 │ │ │ │ + strd r0, [r5, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r4, r0 │ │ │ │ + bl cd8c │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + ldr r7, [pc, #12] @ 8347c <__cxa_atexit@plt+0x752c8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + rsbseq r9, fp, #48, 4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ 8349c <__cxa_atexit@plt+0x752e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + addseq r7, r7, #212, 2 @ 0x35 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 834d8 <__cxa_atexit@plt+0x75324> │ │ │ │ + ldr r2, [pc, #40] @ 834e8 <__cxa_atexit@plt+0x75334> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #36] @ 834ec <__cxa_atexit@plt+0x75338> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r2, r2, #1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + ldr r7, [pc, #16] @ 834f0 <__cxa_atexit@plt+0x7533c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + rsbseq r9, fp, #224, 2 @ 0x38 │ │ │ │ + addseq r7, r7, #108, 2 │ │ │ │ + rsbseq r9, fp, #196, 2 @ 0x31 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 835cc <__cxa_atexit@plt+0x75418> │ │ │ │ + ldr r5, [r4, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #196] @ 835dc <__cxa_atexit@plt+0x75428> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + ldr r5, [r5, #12] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r7, [r4, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r7, #4] │ │ │ │ + ldr r7, [r4, #812] @ 0x32c │ │ │ │ + ldr r5, [r4, #820] @ 0x334 │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldrd r0, [r7, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r0, r0, r6 │ │ │ │ + sbc r1, r1, #0 │ │ │ │ + strd r0, [r7, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r4, r0 │ │ │ │ + bl cd98 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + ldr r7, [pc, #12] @ 835e0 <__cxa_atexit@plt+0x7542c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + rsbseq r9, fp, #212 @ 0xd4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 83618 <__cxa_atexit@plt+0x75464> │ │ │ │ + ldr r2, [pc, #28] @ 83624 <__cxa_atexit@plt+0x75470> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r7, r7, #156 @ 0x9c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 83674 <__cxa_atexit@plt+0x754c0> │ │ │ │ + ldr r2, [pc, #56] @ 8367c <__cxa_atexit@plt+0x754c8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 83680 <__cxa_atexit@plt+0x754cc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #40] @ 83684 <__cxa_atexit@plt+0x754d0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 844c4 <__cxa_atexit@plt+0x76310> │ │ │ │ + rsbseq r9, fp, #100 @ 0x64 │ │ │ │ + addseq r6, r7, #132, 30 @ 0x210 │ │ │ │ + addseq r6, r7, #216, 30 @ 0x360 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r6, r5, #12 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 836d8 <__cxa_atexit@plt+0x75524> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 836e0 <__cxa_atexit@plt+0x7552c> │ │ │ │ + ldr r2, [pc, #64] @ 836fc <__cxa_atexit@plt+0x75548> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #60] @ 83700 <__cxa_atexit@plt+0x7554c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 1ec5078 <__cxa_atexit@plt+0x1eb6ec4> │ │ │ │ + mov r6, r3 │ │ │ │ + b 836e8 <__cxa_atexit@plt+0x75534> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 836f8 <__cxa_atexit@plt+0x75544> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - addseq r6, r7, #168, 8 @ 0xa8000000 │ │ │ │ - rsbseq r8, fp, #108 @ 0x6c │ │ │ │ + rsbseq r8, fp, #188, 30 @ 0x2f0 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 84510 <__cxa_atexit@plt+0x7635c> │ │ │ │ - ldr r2, [pc, #60] @ 8452c <__cxa_atexit@plt+0x76378> │ │ │ │ + ldr r3, [pc, #12] @ 83720 <__cxa_atexit@plt+0x7556c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20dc <__cxa_atexit@plt+0x3b3f28> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 83740 <__cxa_atexit@plt+0x7558c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20e4 <__cxa_atexit@plt+0x3b3f30> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 83770 <__cxa_atexit@plt+0x755bc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ 83774 <__cxa_atexit@plt+0x755c0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20ec <__cxa_atexit@plt+0x3b3f38> │ │ │ │ + addseq r6, r7, #16, 30 @ 0x40 │ │ │ │ + addseq r7, r7, #168, 2 @ 0x2a │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8384c <__cxa_atexit@plt+0x75698> │ │ │ │ + ldr r5, [r4, #812] @ 0x32c │ │ │ │ + ldr r2, [pc, #192] @ 8385c <__cxa_atexit@plt+0x756a8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 84520 <__cxa_atexit@plt+0x7636c> │ │ │ │ - ldr r7, [pc, #44] @ 84530 <__cxa_atexit@plt+0x7637c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - add r5, r5, #8 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r5, [r5, #12] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + ldr r5, [r4, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r5, #4] │ │ │ │ + ldr r5, [r4, #812] @ 0x32c │ │ │ │ + ldr r3, [r4, #820] @ 0x334 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrd r0, [r5, #72] @ 0x48 │ │ │ │ + sub r6, r6, r3 │ │ │ │ + subs r0, r0, r6 │ │ │ │ + sbc r1, r1, #0 │ │ │ │ + strd r0, [r5, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r4, r0 │ │ │ │ + bl cda4 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + ldr r7, [pc, #12] @ 83860 <__cxa_atexit@plt+0x756ac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - addseq r6, r7, #24, 8 @ 0x18000000 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + rsbseq r8, fp, #92, 28 @ 0x5c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 84550 <__cxa_atexit@plt+0x7639c> │ │ │ │ + ldr r7, [pc, #12] @ 83880 <__cxa_atexit@plt+0x756cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - addseq r6, r7, #216, 6 @ 0x60000003 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + addseq r6, r7, #240, 26 @ 0x3c00 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 84598 <__cxa_atexit@plt+0x763e4> │ │ │ │ - ldr r7, [pc, #52] @ 845ac <__cxa_atexit@plt+0x763f8> │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 838bc <__cxa_atexit@plt+0x75708> │ │ │ │ + ldr r2, [pc, #40] @ 838cc <__cxa_atexit@plt+0x75718> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #36] @ 838d0 <__cxa_atexit@plt+0x7571c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r2, r2, #1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + ldr r7, [pc, #16] @ 838d4 <__cxa_atexit@plt+0x75720> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 8458c <__cxa_atexit@plt+0x763d8> │ │ │ │ - mov r7, r8 │ │ │ │ - b 845bc <__cxa_atexit@plt+0x76408> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 845b0 <__cxa_atexit@plt+0x763fc> │ │ │ │ + rsbseq r8, fp, #12, 28 @ 0xc0 │ │ │ │ + addseq r6, r7, #136, 26 @ 0x2200 │ │ │ │ + rsbseq r8, fp, #240, 26 @ 0x3c00 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 839ac <__cxa_atexit@plt+0x757f8> │ │ │ │ + ldr r5, [r4, #812] @ 0x32c │ │ │ │ + ldr r2, [pc, #192] @ 839bc <__cxa_atexit@plt+0x75808> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3] │ │ │ │ + ldr r5, [r5, #12] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + ldr r5, [r4, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r5, #4] │ │ │ │ + ldr r5, [r4, #812] @ 0x32c │ │ │ │ + ldr r3, [r4, #820] @ 0x334 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrd r0, [r5, #72] @ 0x48 │ │ │ │ + sub r6, r6, r3 │ │ │ │ + subs r0, r0, r6 │ │ │ │ + sbc r1, r1, #0 │ │ │ │ + strd r0, [r5, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r4, r0 │ │ │ │ + bl cdb0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + ldr r7, [pc, #12] @ 839c0 <__cxa_atexit@plt+0x7580c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq r7, fp, #128, 30 @ 0x200 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + rsbseq r8, fp, #4, 26 @ 0x100 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 845e8 <__cxa_atexit@plt+0x76434> │ │ │ │ - ldr r2, [pc, #100] @ 84644 <__cxa_atexit@plt+0x76490> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - b 845fc <__cxa_atexit@plt+0x76448> │ │ │ │ - ldr r2, [pc, #72] @ 84638 <__cxa_atexit@plt+0x76484> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - cmp r1, #2 │ │ │ │ - beq 84624 <__cxa_atexit@plt+0x76470> │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 84618 <__cxa_atexit@plt+0x76464> │ │ │ │ - ldr r7, [pc, #48] @ 8463c <__cxa_atexit@plt+0x76488> │ │ │ │ + ldr r7, [pc, #12] @ 839e0 <__cxa_atexit@plt+0x7582c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + addseq r6, r7, #144, 24 @ 0x9000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 83a1c <__cxa_atexit@plt+0x75868> │ │ │ │ + ldr r2, [pc, #40] @ 83a2c <__cxa_atexit@plt+0x75878> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #36] @ 83a30 <__cxa_atexit@plt+0x7587c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r2, r2, #1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + ldr r7, [pc, #16] @ 83a34 <__cxa_atexit@plt+0x75880> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 84640 <__cxa_atexit@plt+0x7648c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + rsbseq r8, fp, #180, 24 @ 0xb400 │ │ │ │ + addseq r6, r7, #40, 24 @ 0x2800 │ │ │ │ + rsbseq r8, fp, #152, 24 @ 0x9800 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r8, r5, #12 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi 83a8c <__cxa_atexit@plt+0x758d8> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 83a84 <__cxa_atexit@plt+0x758d0> │ │ │ │ + ldr r3, [pc, #44] @ 83a94 <__cxa_atexit@plt+0x758e0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #40] @ 83a98 <__cxa_atexit@plt+0x758e4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r8 │ │ │ │ + b 3c20d4 <__cxa_atexit@plt+0x3b3f20> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - addseq r5, r7, #164, 30 @ 0x290 │ │ │ │ - addseq r6, r7, #4 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + addseq r6, r7, #124, 22 @ 0x1f000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 84664 <__cxa_atexit@plt+0x764b0> │ │ │ │ + ldr r7, [pc, #20] @ 83ac0 <__cxa_atexit@plt+0x7590c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [pc, #12] @ 83ac4 <__cxa_atexit@plt+0x75910> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - addseq r5, r7, #88, 30 @ 0x160 │ │ │ │ + add r7, r7, #1 │ │ │ │ + b 3c207c <__cxa_atexit@plt+0x3b3ec8> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + addseq r6, r7, #88, 28 @ 0x580 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 8469c <__cxa_atexit@plt+0x764e8> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 83afc <__cxa_atexit@plt+0x75948> │ │ │ │ + ldr r2, [pc, #28] @ 83b08 <__cxa_atexit@plt+0x75954> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 846a0 <__cxa_atexit@plt+0x764ec> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - addseq r5, r7, #184, 30 @ 0x2e0 │ │ │ │ - addseq r5, r7, #48, 30 @ 0xc0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r6, r7, #164, 26 @ 0x2900 │ │ │ │ + rsbseq r9, fp, #80, 12 @ 0x5000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 846e8 <__cxa_atexit@plt+0x76534> │ │ │ │ - ldr r7, [pc, #64] @ 84708 <__cxa_atexit@plt+0x76554> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 846dc <__cxa_atexit@plt+0x76528> │ │ │ │ - mov r7, r9 │ │ │ │ - b 84054 <__cxa_atexit@plt+0x75ea0> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 83b6c <__cxa_atexit@plt+0x759b8> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 83b64 <__cxa_atexit@plt+0x759b0> │ │ │ │ + ldr r3, [pc, #52] @ 83b74 <__cxa_atexit@plt+0x759c0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #48] @ 83b78 <__cxa_atexit@plt+0x759c4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r2, [pc, #44] @ 83b7c <__cxa_atexit@plt+0x759c8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, sl │ │ │ │ + b 3c20f4 <__cxa_atexit@plt+0x3b3f40> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 8470c <__cxa_atexit@plt+0x76558> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r3, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff988 │ │ │ │ - rsbseq r7, fp, #32, 28 @ 0x200 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + rsbseq r9, fp, #252, 10 @ 0x3f000000 │ │ │ │ + rsbseq r9, fp, #8, 12 @ 0x800000 │ │ │ │ + addseq r6, r7, #156, 20 @ 0x9c000 │ │ │ │ + rsbseq r9, fp, #236, 10 @ 0x3b000000 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 8479c <__cxa_atexit@plt+0x765e8> │ │ │ │ - ldr r3, [pc, #124] @ 847ac <__cxa_atexit@plt+0x765f8> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r3, [pc, #208] @ 83c68 <__cxa_atexit@plt+0x75ab4> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq 84758 <__cxa_atexit@plt+0x765a4> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #-4]! │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 84768 <__cxa_atexit@plt+0x765b4> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + uxth r2, r8 │ │ │ │ + mov r7, r3 │ │ │ │ + mov r1, #7 │ │ │ │ + orr r1, r1, #32768 @ 0x8000 │ │ │ │ + cmp r2, r1 │ │ │ │ + bgt 83bdc <__cxa_atexit@plt+0x75a28> │ │ │ │ + cmp r2, #8 │ │ │ │ + beq 83c18 <__cxa_atexit@plt+0x75a64> │ │ │ │ + cmp r2, #16 │ │ │ │ + beq 83c48 <__cxa_atexit@plt+0x75a94> │ │ │ │ + mov r1, #16 │ │ │ │ + orr r1, r1, #4096 @ 0x1000 │ │ │ │ + cmp r2, r1 │ │ │ │ + bne 83c40 <__cxa_atexit@plt+0x75a8c> │ │ │ │ + ldr r7, [pc, #148] @ 83c6c <__cxa_atexit@plt+0x75ab8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 83c5c <__cxa_atexit@plt+0x75aa8> │ │ │ │ + mov r1, #8 │ │ │ │ + orr r1, r1, #32768 @ 0x8000 │ │ │ │ + cmp r2, r1 │ │ │ │ + beq 83c2c <__cxa_atexit@plt+0x75a78> │ │ │ │ + mov r1, #16 │ │ │ │ + orr r1, r1, #32768 @ 0x8000 │ │ │ │ + cmp r2, r1 │ │ │ │ + beq 83c54 <__cxa_atexit@plt+0x75aa0> │ │ │ │ + mov r1, #16 │ │ │ │ + orr r1, r1, #36864 @ 0x9000 │ │ │ │ + cmp r2, r1 │ │ │ │ + bne 83c40 <__cxa_atexit@plt+0x75a8c> │ │ │ │ + ldr r7, [pc, #108] @ 83c80 <__cxa_atexit@plt+0x75acc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 83c5c <__cxa_atexit@plt+0x75aa8> │ │ │ │ + ldr r7, [pc, #80] @ 83c70 <__cxa_atexit@plt+0x75abc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r7, [pc, #68] @ 83c78 <__cxa_atexit@plt+0x75ac4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #64] @ 847b0 <__cxa_atexit@plt+0x765fc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 84790 <__cxa_atexit@plt+0x765dc> │ │ │ │ - ldr r7, [pc, #48] @ 847b4 <__cxa_atexit@plt+0x76600> │ │ │ │ + ldr r0, [r3] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 83c74 <__cxa_atexit@plt+0x75ac0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ + b 83c5c <__cxa_atexit@plt+0x75aa8> │ │ │ │ + ldr r7, [pc, #32] @ 83c7c <__cxa_atexit@plt+0x75ac8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + rsbseq r9, fp, #224, 10 @ 0x38000000 │ │ │ │ + addseq r6, r7, #60, 26 @ 0xf00 │ │ │ │ + addseq r6, r7, #248, 24 @ 0xf800 │ │ │ │ + addseq r6, r7, #204, 24 @ 0xcc00 │ │ │ │ + addseq r6, r7, #236, 24 @ 0xec00 │ │ │ │ + addseq r6, r7, #200, 24 @ 0xc800 │ │ │ │ + addseq r6, r7, #20, 26 @ 0x500 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 83cf4 <__cxa_atexit@plt+0x75b40> │ │ │ │ + ldr r3, [pc, #120] @ 83d1c <__cxa_atexit@plt+0x75b68> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 83ce4 <__cxa_atexit@plt+0x75b30> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 83d04 <__cxa_atexit@plt+0x75b50> │ │ │ │ + ldr r7, [pc, #92] @ 83d24 <__cxa_atexit@plt+0x75b70> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 847b8 <__cxa_atexit@plt+0x76604> │ │ │ │ + ldr r7, [pc, #36] @ 83d20 <__cxa_atexit@plt+0x75b6c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - addseq r6, r7, #156, 2 @ 0x27 │ │ │ │ - rsbseq r7, fp, #132, 26 @ 0x2100 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + rsbseq r9, fp, #148, 8 @ 0x94000000 │ │ │ │ + addseq r6, r7, #224, 18 @ 0x380000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 847ec <__cxa_atexit@plt+0x76638> │ │ │ │ - add r5, r5, #8 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 83d60 <__cxa_atexit@plt+0x75bac> │ │ │ │ + ldr r2, [pc, #32] @ 83d6c <__cxa_atexit@plt+0x75bb8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #44] @ 84820 <__cxa_atexit@plt+0x7666c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r6, r7, #92, 18 @ 0x170000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 83e6c <__cxa_atexit@plt+0x75cb8> │ │ │ │ + ldr r3, [pc, #228] @ 83e78 <__cxa_atexit@plt+0x75cc4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 84814 <__cxa_atexit@plt+0x76660> │ │ │ │ - ldr r7, [pc, #28] @ 84824 <__cxa_atexit@plt+0x76670> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ + beq 83e64 <__cxa_atexit@plt+0x75cb0> │ │ │ │ + ldr r3, [r4, #812] @ 0x32c │ │ │ │ + ldr r2, [r4, #820] @ 0x334 │ │ │ │ + ldr r1, [pc, #200] @ 83e7c <__cxa_atexit@plt+0x75cc8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r1, [r5] │ │ │ │ + str r5, [r0, #12] │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r2, #4] │ │ │ │ + ldr r5, [r2] │ │ │ │ + ldrd r0, [r3, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r0, r0, r6 │ │ │ │ + sbc r1, r1, #0 │ │ │ │ + strd r0, [r3, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r4, r0 │ │ │ │ + mov r0, r7 │ │ │ │ + bl cdbc │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - addseq r6, r7, #24, 2 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 84844 <__cxa_atexit@plt+0x76690> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r4, [r4, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #184] @ 83f50 <__cxa_atexit@plt+0x75d9c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [r4, #12] │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + ldr r7, [r0, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r7, #4] │ │ │ │ + ldr r7, [r0, #812] @ 0x32c │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldrd r2, [r7, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r2, r2, r6 │ │ │ │ + sbc r3, r3, #0 │ │ │ │ + strd r2, [r7, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl cdbc │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 83f88 <__cxa_atexit@plt+0x75dd4> │ │ │ │ + ldr r2, [pc, #28] @ 83f94 <__cxa_atexit@plt+0x75de0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - addseq r6, r7, #232 @ 0xe8 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r6, r7, #44, 14 @ 0xb00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 84004 <__cxa_atexit@plt+0x75e50> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 84010 <__cxa_atexit@plt+0x75e5c> │ │ │ │ + ldr lr, [pc, #88] @ 84020 <__cxa_atexit@plt+0x75e6c> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #80] @ 84024 <__cxa_atexit@plt+0x75e70> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + sub r1, r6, #3 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [pc, #56] @ 84028 <__cxa_atexit@plt+0x75e74> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffdb0 │ │ │ │ + addseq r6, r7, #0, 12 │ │ │ │ + addseq r6, r7, #68, 12 @ 0x4400000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r6, r5, #12 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 84080 <__cxa_atexit@plt+0x75ecc> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 84088 <__cxa_atexit@plt+0x75ed4> │ │ │ │ + ldr r2, [pc, #68] @ 840a4 <__cxa_atexit@plt+0x75ef0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #64] @ 840a8 <__cxa_atexit@plt+0x75ef4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 1ec5078 <__cxa_atexit@plt+0x1eb6ec4> │ │ │ │ + mov r6, r3 │ │ │ │ + b 84090 <__cxa_atexit@plt+0x75edc> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 840a0 <__cxa_atexit@plt+0x75eec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + rsbseq r9, fp, #252 @ 0xfc │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 840c8 <__cxa_atexit@plt+0x75f14> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20dc <__cxa_atexit@plt+0x3b3f28> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 840e8 <__cxa_atexit@plt+0x75f34> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20e4 <__cxa_atexit@plt+0x3b3f30> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 84118 <__cxa_atexit@plt+0x75f64> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ 8411c <__cxa_atexit@plt+0x75f68> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20fc <__cxa_atexit@plt+0x3b3f48> │ │ │ │ + rsbseq r9, fp, #148 @ 0x94 │ │ │ │ + addseq r6, r7, #0, 16 │ │ │ │ + rsbseq r9, fp, #120 @ 0x78 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 84898 <__cxa_atexit@plt+0x766e4> │ │ │ │ - ldr r2, [pc, #60] @ 848a0 <__cxa_atexit@plt+0x766ec> │ │ │ │ + bhi 84170 <__cxa_atexit@plt+0x75fbc> │ │ │ │ + ldr r2, [pc, #56] @ 84178 <__cxa_atexit@plt+0x75fc4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 8488c <__cxa_atexit@plt+0x766d8> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - mov r8, #11 │ │ │ │ - b 3efa68 <__cxa_atexit@plt+0x3e18b4> │ │ │ │ + beq 84164 <__cxa_atexit@plt+0x75fb0> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + b 3c2104 <__cxa_atexit@plt+0x3b3f50> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ + rsbseq r9, fp, #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - mov r8, #11 │ │ │ │ - b 3efa68 <__cxa_atexit@plt+0x3e18b4> │ │ │ │ + b 3c2104 <__cxa_atexit@plt+0x3b3f50> │ │ │ │ + rsbseq r9, fp, #0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 84944 <__cxa_atexit@plt+0x76790> │ │ │ │ - ldr r2, [pc, #132] @ 84960 <__cxa_atexit@plt+0x767ac> │ │ │ │ + bhi 8421c <__cxa_atexit@plt+0x76068> │ │ │ │ + ldr r2, [pc, #128] @ 84238 <__cxa_atexit@plt+0x76084> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 84938 <__cxa_atexit@plt+0x76784> │ │ │ │ + beq 84210 <__cxa_atexit@plt+0x7605c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 8494c <__cxa_atexit@plt+0x76798> │ │ │ │ - ldr r3, [pc, #88] @ 84964 <__cxa_atexit@plt+0x767b0> │ │ │ │ + bcc 84224 <__cxa_atexit@plt+0x76070> │ │ │ │ + ldr r3, [pc, #84] @ 8423c <__cxa_atexit@plt+0x76088> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #72] @ 84968 <__cxa_atexit@plt+0x767b4> │ │ │ │ + ldr r0, [pc, #68] @ 84240 <__cxa_atexit@plt+0x7608c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r3} │ │ │ │ str r1, [r6, #12] │ │ │ │ - sub sl, r2, #6 │ │ │ │ + sub r9, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ - mov r8, #11 │ │ │ │ - b 3efa68 <__cxa_atexit@plt+0x3e18b4> │ │ │ │ + b 3c2104 <__cxa_atexit@plt+0x3b3f50> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - addseq r5, r7, #180, 24 @ 0xb400 │ │ │ │ - addseq r5, r7, #156, 24 @ 0x9c00 │ │ │ │ + addseq r6, r7, #248, 6 @ 0xe0000003 │ │ │ │ + addseq r6, r7, #224, 6 @ 0x80000003 │ │ │ │ + rsbseq r8, fp, #84, 30 @ 0x150 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 849bc <__cxa_atexit@plt+0x76808> │ │ │ │ - ldr r2, [pc, #56] @ 849c8 <__cxa_atexit@plt+0x76814> │ │ │ │ + bcc 84294 <__cxa_atexit@plt+0x760e0> │ │ │ │ + ldr r2, [pc, #52] @ 842a0 <__cxa_atexit@plt+0x760ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ - ldr r0, [pc, #40] @ 849cc <__cxa_atexit@plt+0x76818> │ │ │ │ + ldr r0, [pc, #36] @ 842a4 <__cxa_atexit@plt+0x760f0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r2} │ │ │ │ str r1, [r3, #12] │ │ │ │ add r5, r5, #8 │ │ │ │ - sub sl, r6, #6 │ │ │ │ - mov r8, #11 │ │ │ │ - b 3efa68 <__cxa_atexit@plt+0x3e18b4> │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 3c2104 <__cxa_atexit@plt+0x3b3f50> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r5, r7, #48, 24 @ 0x3000 │ │ │ │ - addseq r5, r7, #24, 24 @ 0x1800 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r6, r7, #116, 6 @ 0xd0000001 │ │ │ │ + addseq r6, r7, #92, 6 @ 0x70000001 │ │ │ │ + rsbseq r8, fp, #240, 28 @ 0xf00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 84a30 <__cxa_atexit@plt+0x7687c> │ │ │ │ + bhi 8430c <__cxa_atexit@plt+0x76158> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 84a3c <__cxa_atexit@plt+0x76888> │ │ │ │ - ldr r2, [pc, #76] @ 84a4c <__cxa_atexit@plt+0x76898> │ │ │ │ + bcc 84318 <__cxa_atexit@plt+0x76164> │ │ │ │ + ldr r2, [pc, #76] @ 84328 <__cxa_atexit@plt+0x76174> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 84a50 <__cxa_atexit@plt+0x7689c> │ │ │ │ + ldr r1, [pc, #72] @ 8432c <__cxa_atexit@plt+0x76178> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 84a54 <__cxa_atexit@plt+0x768a0> │ │ │ │ + ldr r8, [pc, #56] @ 84330 <__cxa_atexit@plt+0x7617c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ - addseq r5, r7, #172, 22 @ 0x2b000 │ │ │ │ - rsbeq sl, r1, #8, 6 @ 0x20000000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + addseq r6, r7, #240, 4 │ │ │ │ + rsbeq sl, r1, #872448 @ 0xd5000 │ │ │ │ + rsbseq r8, fp, #96, 28 @ 0x600 │ │ │ │ + andeq r0, r3, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 84a9c <__cxa_atexit@plt+0x768e8> │ │ │ │ - ldr r7, [pc, #52] @ 84ab0 <__cxa_atexit@plt+0x768fc> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 843c8 <__cxa_atexit@plt+0x76214> │ │ │ │ + add r3, r2, #4 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble 843a0 <__cxa_atexit@plt+0x761ec> │ │ │ │ + ldr r7, [pc, #116] @ 843e0 <__cxa_atexit@plt+0x7622c> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 84a90 <__cxa_atexit@plt+0x768dc> │ │ │ │ - mov r7, r9 │ │ │ │ - b 84ac0 <__cxa_atexit@plt+0x7690c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r1, [pc, #112] @ 843e4 <__cxa_atexit@plt+0x76230> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #104] @ 843e8 <__cxa_atexit@plt+0x76234> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str sl, [r2, #12] │ │ │ │ + str r9, [r2, #16] │ │ │ │ + add lr, r2, #20 │ │ │ │ + stm lr, {r0, r1, r3} │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r2, #4] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 84ab4 <__cxa_atexit@plt+0x76900> │ │ │ │ + add r6, r2, #16 │ │ │ │ + ldr r1, [pc, #68] @ 843f0 <__cxa_atexit@plt+0x7623c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [pc, #64] @ 843f4 <__cxa_atexit@plt+0x76240> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str sl, [r2, #12] │ │ │ │ + str r9, [r2, #16] │ │ │ │ + str r1, [r2, #4] │ │ │ │ + mov r9, r3 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + ldr r7, [pc, #28] @ 843ec <__cxa_atexit@plt+0x76238> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq r7, fp, #8, 26 @ 0x200 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 84b7c <__cxa_atexit@plt+0x769c8> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 84b8c <__cxa_atexit@plt+0x769d8> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - sub r3, r3, #3 │ │ │ │ - cmp r3, #27 │ │ │ │ - bhi 84d50 <__cxa_atexit@plt+0x76b9c> │ │ │ │ - add r2, pc, #4 │ │ │ │ - ldr r3, [r2, r3, lsl #2] │ │ │ │ - add pc, r2, r3 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - andeq r0, r0, r4, lsl #3 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - andeq r0, r0, r4, ror #2 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x000001b4 │ │ │ │ - andeq r0, r0, r4, ror #3 │ │ │ │ - andeq r0, r0, r4, ror r1 │ │ │ │ - andeq r0, r0, r4, lsl r2 │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - andeq r0, r0, r4, lsl #4 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r4, asr r1 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - muleq r0, r4, r1 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r4, lsr r2 │ │ │ │ - andeq r0, r0, r4, lsr #3 │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ - andeq r0, r0, r4, lsr #4 │ │ │ │ - andeq r0, r0, r4, asr #4 │ │ │ │ - andeq r0, r0, r4, lsr r1 │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - andeq r0, r0, r4, ror #4 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - ldr r8, [pc, #528] @ 84d84 <__cxa_atexit@plt+0x76bd0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #504] @ 84d7c <__cxa_atexit@plt+0x76bc8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #484] @ 84d78 <__cxa_atexit@plt+0x76bc4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r3, [pc, #588] @ 84df0 <__cxa_atexit@plt+0x76c3c> │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + addseq r6, r7, #112, 4 │ │ │ │ + addseq r6, r7, #92, 4 @ 0xc0000005 │ │ │ │ + rsbseq r8, fp, #220, 26 @ 0x3700 │ │ │ │ + @ instruction: 0xfffffd7c │ │ │ │ + rsbeq sl, r1, #102400 @ 0x19000 │ │ │ │ + rsbseq r8, fp, #168, 26 @ 0x2a00 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 844d0 <__cxa_atexit@plt+0x7631c> │ │ │ │ + ldr r3, [pc, #228] @ 84500 <__cxa_atexit@plt+0x7634c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 84d70 <__cxa_atexit@plt+0x76bbc> │ │ │ │ - b 84dfc <__cxa_atexit@plt+0x76c48> │ │ │ │ - ldr r8, [pc, #508] @ 84dc4 <__cxa_atexit@plt+0x76c10> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #484] @ 84dbc <__cxa_atexit@plt+0x76c08> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #456] @ 84db0 <__cxa_atexit@plt+0x76bfc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #412] @ 84d94 <__cxa_atexit@plt+0x76be0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #428] @ 84db4 <__cxa_atexit@plt+0x76c00> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #400] @ 84da8 <__cxa_atexit@plt+0x76bf4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #448] @ 84de8 <__cxa_atexit@plt+0x76c34> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #428] @ 84de4 <__cxa_atexit@plt+0x76c30> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #324] @ 84d8c <__cxa_atexit@plt+0x76bd8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #360] @ 84dc0 <__cxa_atexit@plt+0x76c0c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #296] @ 84d90 <__cxa_atexit@plt+0x76bdc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #296] @ 84da0 <__cxa_atexit@plt+0x76bec> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #256] @ 84d88 <__cxa_atexit@plt+0x76bd4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #304] @ 84dc8 <__cxa_atexit@plt+0x76c14> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #300] @ 84dd4 <__cxa_atexit@plt+0x76c20> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #224] @ 84d98 <__cxa_atexit@plt+0x76be4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #272] @ 84dd8 <__cxa_atexit@plt+0x76c24> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #224] @ 84db8 <__cxa_atexit@plt+0x76c04> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #180] @ 84d9c <__cxa_atexit@plt+0x76be8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #212] @ 84dcc <__cxa_atexit@plt+0x76c18> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #164] @ 84dac <__cxa_atexit@plt+0x76bf8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #140] @ 84da4 <__cxa_atexit@plt+0x76bf0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #180] @ 84ddc <__cxa_atexit@plt+0x76c28> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #152] @ 84dd0 <__cxa_atexit@plt+0x76c1c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #152] @ 84de0 <__cxa_atexit@plt+0x76c2c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #40] @ 84d80 <__cxa_atexit@plt+0x76bcc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #132] @ 84dec <__cxa_atexit@plt+0x76c38> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmdb r5, {r3, r9, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 8448c <__cxa_atexit@plt+0x762d8> │ │ │ │ + ldmdb r5, {r9, sl} │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #28 │ │ │ │ + cmp r7, r1 │ │ │ │ + bcc 844e0 <__cxa_atexit@plt+0x7632c> │ │ │ │ + add r3, r6, #4 │ │ │ │ + cmp r2, #10 │ │ │ │ + ble 8449c <__cxa_atexit@plt+0x762e8> │ │ │ │ + ldr r7, [pc, #176] @ 84504 <__cxa_atexit@plt+0x76350> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #172] @ 84508 <__cxa_atexit@plt+0x76354> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r0, [pc, #164] @ 8450c <__cxa_atexit@plt+0x76358> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r9, [r6, #16] │ │ │ │ + add lr, r6, #20 │ │ │ │ + stm lr, {r0, r2, r3} │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + sub r7, r1, #6 │ │ │ │ + mov r6, r1 │ │ │ │ bx r0 │ │ │ │ - rsbeq sl, r1, #805306376 @ 0x30000008 │ │ │ │ - rsbeq sl, r1, #-805306360 @ 0xd0000008 │ │ │ │ - rsbeq sl, r1, #179 @ 0xb3 │ │ │ │ - rsbeq sl, r1, #268435465 @ 0x10000009 │ │ │ │ - rsbeq sl, r1, #-1073741795 @ 0xc000001d │ │ │ │ - rsbeq sl, r1, #1073741868 @ 0x4000002c │ │ │ │ - rsbeq sl, r1, #-1073741790 @ 0xc0000022 │ │ │ │ - rsbeq sl, r1, #1073741885 @ 0x4000003d │ │ │ │ - rsbeq sl, r1, #-1073741813 @ 0xc000000b │ │ │ │ - rsbeq sl, r1, #248 @ 0xf8 │ │ │ │ - rsbeq sl, r1, #1073741848 @ 0x40000018 │ │ │ │ - rsbeq sl, r1, #186 @ 0xba │ │ │ │ - rsbeq sl, r1, #-2147483604 @ 0x8000002c │ │ │ │ - rsbeq sl, r1, #188 @ 0xbc │ │ │ │ - rsbeq sl, r1, #-1073741772 @ 0xc0000034 │ │ │ │ - rsbeq sl, r1, #-1073741782 @ 0xc000002a │ │ │ │ - rsbeq sl, r1, #209 @ 0xd1 │ │ │ │ - rsbeq sl, r1, #1073741873 @ 0x40000031 │ │ │ │ - rsbeq sl, r1, #1073741839 @ 0x4000000f │ │ │ │ - rsbeq sl, r1, #-2147483599 @ 0x80000031 │ │ │ │ - rsbeq sl, r1, #236 @ 0xec │ │ │ │ - rsbeq sl, r1, #129 @ 0x81 │ │ │ │ - rsbeq sl, r1, #56 @ 0x38 │ │ │ │ - rsbeq sl, r1, #190 @ 0xbe │ │ │ │ - rsbeq sl, r1, #148 @ 0x94 │ │ │ │ - rsbeq sl, r1, #42 @ 0x2a │ │ │ │ - rsbeq sl, r1, #1 │ │ │ │ - rsbeq sl, r1, #8, 2 │ │ │ │ - rsbeq sl, r1, #16, 2 │ │ │ │ - rsbeq r9, r1, #200, 30 @ 0x320 │ │ │ │ - andeq r0, r0, r4, asr r2 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + add r7, r6, #16 │ │ │ │ + ldr r1, [pc, #112] @ 84518 <__cxa_atexit@plt+0x76364> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #108] @ 8451c <__cxa_atexit@plt+0x76368> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r9, [r6, #16] │ │ │ │ + str r1, [r6, #4] │ │ │ │ + mov r6, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + ldr r7, [pc, #60] @ 84514 <__cxa_atexit@plt+0x76360> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 84510 <__cxa_atexit@plt+0x7635c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r1 │ │ │ │ + mov r8, r2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsl #2 │ │ │ │ + @ instruction: 0xfffffe5c │ │ │ │ + addseq r6, r7, #136, 2 @ 0x22 │ │ │ │ + addseq r6, r7, #116, 2 │ │ │ │ + rsbseq r8, fp, #196, 24 @ 0xc400 │ │ │ │ + rsbseq r8, fp, #220, 24 @ 0xdc00 │ │ │ │ + @ instruction: 0xfffffc80 │ │ │ │ + rsbeq sl, r1, #475136 @ 0x74000 │ │ │ │ + rsbseq r8, fp, #132, 24 @ 0x8400 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldmib r3, {r9, sl} │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 84e90 <__cxa_atexit@plt+0x76cdc> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - add r9, r6, #4 │ │ │ │ - cmp r0, #10 │ │ │ │ - ble 84e64 <__cxa_atexit@plt+0x76cb0> │ │ │ │ - ldr lr, [pc, #116] @ 84ea0 <__cxa_atexit@plt+0x76cec> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #112] @ 84ea4 <__cxa_atexit@plt+0x76cf0> │ │ │ │ + bcc 845c4 <__cxa_atexit@plt+0x76410> │ │ │ │ + add r2, r6, #4 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble 84598 <__cxa_atexit@plt+0x763e4> │ │ │ │ + ldr r7, [pc, #128] @ 845e0 <__cxa_atexit@plt+0x7642c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #124] @ 845e4 <__cxa_atexit@plt+0x76430> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #116] @ 845e8 <__cxa_atexit@plt+0x76434> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r7, [pc, #104] @ 84ea8 <__cxa_atexit@plt+0x76cf4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r6, #12 │ │ │ │ - stm r8, {r1, r2, r7} │ │ │ │ - str r0, [r6, #24] │ │ │ │ - str r9, [r6, #28] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str lr, [r6, #4] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r9, [r6, #16] │ │ │ │ + add lr, r6, #20 │ │ │ │ + stm lr, {r0, r1, r2} │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #4] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ add r3, r6, #16 │ │ │ │ - ldr r0, [pc, #60] @ 84eac <__cxa_atexit@plt+0x76cf8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r8, [pc, #56] @ 84eb0 <__cxa_atexit@plt+0x76cfc> │ │ │ │ + ldr r1, [pc, #76] @ 845f0 <__cxa_atexit@plt+0x7643c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [pc, #72] @ 845f4 <__cxa_atexit@plt+0x76440> │ │ │ │ add r8, pc, r8 │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r0, [r6, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r9, [r6, #16] │ │ │ │ + str r1, [r6, #4] │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ + mov r9, r2 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + ldr r7, [pc, #32] @ 845ec <__cxa_atexit@plt+0x76438> │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r6, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - @ instruction: 0xfffffba8 │ │ │ │ - addseq r5, r7, #144, 14 @ 0x2400000 │ │ │ │ - addseq r5, r7, #124, 14 @ 0x1f00000 │ │ │ │ - @ instruction: 0xfffff9dc │ │ │ │ - rsbeq r9, r1, #172, 28 @ 0xac0 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffd50 │ │ │ │ + addseq r6, r7, #124 @ 0x7c │ │ │ │ + addseq r6, r7, #104 @ 0x68 │ │ │ │ + rsbseq r8, fp, #224, 22 @ 0x38000 │ │ │ │ + @ instruction: 0xfffffb84 │ │ │ │ + rsbeq sl, r1, #2162688 @ 0x210000 │ │ │ │ + rsbseq r8, fp, #168, 22 @ 0x2a000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 84f10 <__cxa_atexit@plt+0x76d5c> │ │ │ │ - ldr r7, [pc, #80] @ 84f30 <__cxa_atexit@plt+0x76d7c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #76] @ 84f34 <__cxa_atexit@plt+0x76d80> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #129 @ 0x81 │ │ │ │ - str r7, [r3, #-12] │ │ │ │ - stmdb r3, {r2, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 84f04 <__cxa_atexit@plt+0x76d50> │ │ │ │ - mov r7, r9 │ │ │ │ - b 84ac0 <__cxa_atexit@plt+0x7690c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 84f38 <__cxa_atexit@plt+0x76d84> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8464c <__cxa_atexit@plt+0x76498> │ │ │ │ + ldr r6, [pc, #60] @ 84668 <__cxa_atexit@plt+0x764b4> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r8, [pc, #56] @ 8466c <__cxa_atexit@plt+0x764b8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r6, [r3, #4]! │ │ │ │ + str sl, [r3, #8] │ │ │ │ + mov r6, r3 │ │ │ │ + str r9, [r6, #12]! │ │ │ │ + mov r9, r3 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + ldr r7, [pc, #28] @ 84670 <__cxa_atexit@plt+0x764bc> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r5, [pc, #28] @ 84f3c <__cxa_atexit@plt+0x76d88> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #129 @ 0x81 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r8, #0 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffbdc │ │ │ │ - addseq r5, r7, #224, 12 @ 0xe000000 │ │ │ │ - rsbseq r7, fp, #148, 16 @ 0x940000 │ │ │ │ - addseq r5, r7, #168, 12 @ 0xa800000 │ │ │ │ + @ instruction: 0xfffffafc │ │ │ │ + rsbeq sl, r1, #40108032 @ 0x2640000 │ │ │ │ + rsbseq r8, fp, #88, 22 @ 0x16000 │ │ │ │ + rsbseq r8, fp, #60, 22 @ 0xf000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ 84f64 <__cxa_atexit@plt+0x76db0> │ │ │ │ + ldr r3, [pc, #8] @ 8469c <__cxa_atexit@plt+0x764e8> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3efa10 <__cxa_atexit@plt+0x3e185c> │ │ │ │ - rsbseq r7, fp, #92, 16 @ 0x5c0000 │ │ │ │ + b 3c1e3c <__cxa_atexit@plt+0x3b3c88> │ │ │ │ + rsbseq r8, fp, #40, 22 @ 0xa000 │ │ │ │ + rsbseq r8, fp, #248, 20 @ 0xf8000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 84fb8 <__cxa_atexit@plt+0x76e04> │ │ │ │ - ldr r2, [pc, #60] @ 84fc0 <__cxa_atexit@plt+0x76e0c> │ │ │ │ + bhi 846f0 <__cxa_atexit@plt+0x7653c> │ │ │ │ + ldr r2, [pc, #56] @ 846f8 <__cxa_atexit@plt+0x76544> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 84fac <__cxa_atexit@plt+0x76df8> │ │ │ │ - ldr r3, [pc, #40] @ 84fc4 <__cxa_atexit@plt+0x76e10> │ │ │ │ + beq 846e4 <__cxa_atexit@plt+0x76530> │ │ │ │ + ldr r3, [pc, #36] @ 846fc <__cxa_atexit@plt+0x76548> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - mov r8, #11 │ │ │ │ - b 3efa68 <__cxa_atexit@plt+0x3e18b4> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + b 3c2104 <__cxa_atexit@plt+0x3b3f50> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - addseq r5, r7, #52, 12 @ 0x3400000 │ │ │ │ + addseq r5, r7, #24, 30 @ 0x60 │ │ │ │ + rsbseq r8, fp, #152, 20 @ 0x98000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 84fec <__cxa_atexit@plt+0x76e38> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 84724 <__cxa_atexit@plt+0x76570> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - mov r8, #11 │ │ │ │ - b 3efa68 <__cxa_atexit@plt+0x3e18b4> │ │ │ │ - addseq r5, r7, #248, 10 @ 0x3e000000 │ │ │ │ - rsbseq r7, fp, #196, 14 @ 0x3100000 │ │ │ │ + b 3c2104 <__cxa_atexit@plt+0x3b3f50> │ │ │ │ + addseq r5, r7, #220, 28 @ 0xdc0 │ │ │ │ + rsbseq r8, fp, #108, 20 @ 0x6c000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 85038 <__cxa_atexit@plt+0x76e84> │ │ │ │ - ldr r7, [pc, #52] @ 8504c <__cxa_atexit@plt+0x76e98> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 8502c <__cxa_atexit@plt+0x76e78> │ │ │ │ - mov r7, r8 │ │ │ │ - b 85060 <__cxa_atexit@plt+0x76eac> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 85050 <__cxa_atexit@plt+0x76e9c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsbseq r7, fp, #12, 16 @ 0xc0000 │ │ │ │ - rsbseq r7, fp, #100, 14 @ 0x1900000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - beq 85128 <__cxa_atexit@plt+0x76f74> │ │ │ │ - cmp r6, #3 │ │ │ │ - bne 85144 <__cxa_atexit@plt+0x76f90> │ │ │ │ - bic r6, r7, #3 │ │ │ │ - ldr r6, [r6] │ │ │ │ - ldrh r6, [r6, #-2] │ │ │ │ - sub r6, r6, #3 │ │ │ │ - cmp r6, #27 │ │ │ │ - bhi 85450 <__cxa_atexit@plt+0x7729c> │ │ │ │ - add r3, pc, #4 │ │ │ │ - ldr r6, [r3, r6, lsl #2] │ │ │ │ - add pc, r3, r6 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - andeq r0, r0, r8, asr #4 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r0, lsl r2 │ │ │ │ - andeq r0, r0, ip, asr #2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, ip, lsr #4 │ │ │ │ - andeq r0, r0, r4, asr #6 │ │ │ │ - andeq r0, r0, r4, lsl #3 │ │ │ │ - andeq r0, r0, r8, lsr #6 │ │ │ │ - andeq r0, r0, r0, lsr r1 │ │ │ │ - andeq r0, r0, r8, ror #2 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r4, ror #4 │ │ │ │ - andeq r0, r0, ip, lsl #6 │ │ │ │ - andeq r0, r0, ip, ror r3 │ │ │ │ - andeq r0, r0, r0, lsl #5 │ │ │ │ - @ instruction: 0x000002b8 │ │ │ │ - andeq r0, r0, r0, ror #6 │ │ │ │ - muleq r0, r8, r3 │ │ │ │ - @ instruction: 0x000001bc │ │ │ │ - andeq r0, r0, r0, lsr #3 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - ldr r7, [pc, #920] @ 854ac <__cxa_atexit@plt+0x772f8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #912] @ 854b0 <__cxa_atexit@plt+0x772fc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #876] @ 8549c <__cxa_atexit@plt+0x772e8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #868] @ 854a0 <__cxa_atexit@plt+0x772ec> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #840] @ 85494 <__cxa_atexit@plt+0x772e0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #832] @ 85498 <__cxa_atexit@plt+0x772e4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 85488 <__cxa_atexit@plt+0x772d4> │ │ │ │ - ldr r3, [pc, #1036] @ 85584 <__cxa_atexit@plt+0x773d0> │ │ │ │ + bcc 8476c <__cxa_atexit@plt+0x765b8> │ │ │ │ + ldr r2, [pc, #48] @ 84784 <__cxa_atexit@plt+0x765d0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #44] @ 84788 <__cxa_atexit@plt+0x765d4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #1032] @ 85588 <__cxa_atexit@plt+0x773d4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r7, [pc, #912] @ 8552c <__cxa_atexit@plt+0x77378> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #904] @ 85530 <__cxa_atexit@plt+0x7737c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #868] @ 8551c <__cxa_atexit@plt+0x77368> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #860] @ 85520 <__cxa_atexit@plt+0x7736c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #816] @ 85504 <__cxa_atexit@plt+0x77350> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #808] @ 85508 <__cxa_atexit@plt+0x77354> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #732] @ 854cc <__cxa_atexit@plt+0x77318> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #724] @ 854d0 <__cxa_atexit@plt+0x7731c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #768] @ 8550c <__cxa_atexit@plt+0x77358> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #760] @ 85510 <__cxa_atexit@plt+0x7735c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #716] @ 854f4 <__cxa_atexit@plt+0x77340> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #708] @ 854f8 <__cxa_atexit@plt+0x77344> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #816] @ 85574 <__cxa_atexit@plt+0x773c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #808] @ 85578 <__cxa_atexit@plt+0x773c4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #780] @ 8556c <__cxa_atexit@plt+0x773b8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #772] @ 85570 <__cxa_atexit@plt+0x773bc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #576] @ 854bc <__cxa_atexit@plt+0x77308> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #568] @ 854c0 <__cxa_atexit@plt+0x7730c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #652] @ 85524 <__cxa_atexit@plt+0x77370> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #644] @ 85528 <__cxa_atexit@plt+0x77374> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #528] @ 854c4 <__cxa_atexit@plt+0x77310> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #520] @ 854c8 <__cxa_atexit@plt+0x77314> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #532] @ 854e4 <__cxa_atexit@plt+0x77330> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #524] @ 854e8 <__cxa_atexit@plt+0x77334> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #456] @ 854b4 <__cxa_atexit@plt+0x77300> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #448] @ 854b8 <__cxa_atexit@plt+0x77304> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #556] @ 85534 <__cxa_atexit@plt+0x77380> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #548] @ 85538 <__cxa_atexit@plt+0x77384> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #552] @ 8554c <__cxa_atexit@plt+0x77398> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #544] @ 85550 <__cxa_atexit@plt+0x7739c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #404] @ 854d4 <__cxa_atexit@plt+0x77320> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #396] @ 854d8 <__cxa_atexit@plt+0x77324> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #504] @ 85554 <__cxa_atexit@plt+0x773a0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #496] @ 85558 <__cxa_atexit@plt+0x773a4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #412] @ 85514 <__cxa_atexit@plt+0x77360> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #404] @ 85518 <__cxa_atexit@plt+0x77364> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #328] @ 854dc <__cxa_atexit@plt+0x77328> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #320] @ 854e0 <__cxa_atexit@plt+0x7732c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #396] @ 8553c <__cxa_atexit@plt+0x77388> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #388] @ 85540 <__cxa_atexit@plt+0x7738c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #304] @ 854fc <__cxa_atexit@plt+0x77348> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #296] @ 85500 <__cxa_atexit@plt+0x7734c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #260] @ 854ec <__cxa_atexit@plt+0x77338> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #252] @ 854f0 <__cxa_atexit@plt+0x7733c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #344] @ 8555c <__cxa_atexit@plt+0x773a8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #336] @ 85560 <__cxa_atexit@plt+0x773ac> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #292] @ 85544 <__cxa_atexit@plt+0x77390> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #284] @ 85548 <__cxa_atexit@plt+0x77394> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #296] @ 85564 <__cxa_atexit@plt+0x773b0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #288] @ 85568 <__cxa_atexit@plt+0x773b4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #76] @ 854a4 <__cxa_atexit@plt+0x772f0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #68] @ 854a8 <__cxa_atexit@plt+0x772f4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #264] @ 8557c <__cxa_atexit@plt+0x773c8> │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + ldr r7, [pc, #24] @ 8478c <__cxa_atexit@plt+0x765d8> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #256] @ 85580 <__cxa_atexit@plt+0x773cc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - rsbseq r7, fp, #8, 8 @ 0x8000000 │ │ │ │ - rsbseq r7, fp, #252, 6 @ 0xf0000003 │ │ │ │ - rsbseq r7, fp, #56, 8 @ 0x38000000 │ │ │ │ - rsbseq r7, fp, #44, 8 @ 0x2c000000 │ │ │ │ - rsbseq r7, fp, #36, 2 │ │ │ │ - rsbseq r7, fp, #24, 2 │ │ │ │ - rsbseq r7, fp, #124, 8 @ 0x7c000000 │ │ │ │ - rsbseq r7, fp, #112, 8 @ 0x70000000 │ │ │ │ - rsbseq r7, fp, #184, 4 @ 0x8000000b │ │ │ │ - rsbseq r7, fp, #172, 4 @ 0xc000000a │ │ │ │ - rsbseq r7, fp, #60, 6 @ 0xf0000000 │ │ │ │ - rsbseq r7, fp, #48, 6 @ 0xc0000000 │ │ │ │ - rsbseq r7, fp, #24, 6 @ 0x60000000 │ │ │ │ - rsbseq r7, fp, #12, 6 @ 0x30000000 │ │ │ │ - rsbseq r7, fp, #240, 6 @ 0xc0000003 │ │ │ │ - rsbseq r7, fp, #228, 6 @ 0x90000003 │ │ │ │ - rsbseq r7, fp, #180, 4 @ 0x4000000b │ │ │ │ - rsbseq r7, fp, #168, 4 @ 0x8000000a │ │ │ │ - rsbseq r7, fp, #116, 4 @ 0x40000007 │ │ │ │ - rsbseq r7, fp, #104, 4 @ 0x80000006 │ │ │ │ - rsbseq r7, fp, #76, 6 @ 0x30000001 │ │ │ │ - rsbseq r7, fp, #64, 6 │ │ │ │ - rsbseq r7, fp, #72, 4 @ 0x80000004 │ │ │ │ - rsbseq r7, fp, #60, 4 @ 0xc0000003 │ │ │ │ - rsbseq r7, fp, #28, 8 @ 0x1c000000 │ │ │ │ - rsbseq r7, fp, #16, 8 @ 0x10000000 │ │ │ │ - rsbseq r7, fp, #140, 4 @ 0xc0000008 │ │ │ │ - rsbseq r7, fp, #128, 4 │ │ │ │ - rsbseq r7, fp, #152, 8 @ 0x98000000 │ │ │ │ - rsbseq r7, fp, #140, 8 @ 0x8c000000 │ │ │ │ - rsbseq r7, fp, #116, 8 @ 0x74000000 │ │ │ │ - rsbseq r7, fp, #104, 8 @ 0x68000000 │ │ │ │ - rsbseq r7, fp, #28, 6 @ 0x70000000 │ │ │ │ - rsbseq r7, fp, #16, 6 @ 0x40000000 │ │ │ │ - rsbseq r7, fp, #240, 8 @ 0xf0000000 │ │ │ │ - rsbseq r7, fp, #228, 8 @ 0xe4000000 │ │ │ │ - rsbseq r7, fp, #36, 8 @ 0x24000000 │ │ │ │ - rsbseq r7, fp, #24, 8 @ 0x18000000 │ │ │ │ - rsbseq r7, fp, #52, 10 @ 0xd000000 │ │ │ │ - rsbseq r7, fp, #40, 10 @ 0xa000000 │ │ │ │ - rsbseq r7, fp, #220, 6 @ 0x70000003 │ │ │ │ - rsbseq r7, fp, #208, 6 @ 0x40000003 │ │ │ │ - rsbseq r7, fp, #72, 6 @ 0x20000001 │ │ │ │ - rsbseq r7, fp, #60, 6 @ 0xf0000000 │ │ │ │ - rsbseq r7, fp, #236, 4 @ 0xc000000e │ │ │ │ - rsbseq r7, fp, #224, 4 │ │ │ │ - rsbseq r7, fp, #252, 6 @ 0xf0000003 │ │ │ │ - rsbseq r7, fp, #240, 6 @ 0xc0000003 │ │ │ │ - rsbseq r7, fp, #216, 6 @ 0x60000003 │ │ │ │ - rsbseq r7, fp, #204, 6 @ 0x30000003 │ │ │ │ - rsbseq r7, fp, #68, 6 @ 0x10000001 │ │ │ │ - rsbseq r7, fp, #56, 6 @ 0xe0000000 │ │ │ │ - rsbseq r7, fp, #32, 6 @ 0x80000000 │ │ │ │ - rsbseq r7, fp, #20, 6 @ 0x50000000 │ │ │ │ - rsbseq r7, fp, #16, 10 @ 0x4000000 │ │ │ │ - rsbseq r7, fp, #4, 10 @ 0x1000000 │ │ │ │ - rsbseq r7, fp, #64, 10 @ 0x10000000 │ │ │ │ - rsbseq r7, fp, #52, 10 @ 0xd000000 │ │ │ │ - rsbseq r7, fp, #36, 6 @ 0x90000000 │ │ │ │ - rsbseq r7, fp, #24, 6 @ 0x60000000 │ │ │ │ - @ instruction: 0xfffffdf4 │ │ │ │ - rsbeq r9, r1, #164, 22 @ 0x29000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 855d0 <__cxa_atexit@plt+0x7741c> │ │ │ │ - ldr r7, [pc, #52] @ 855e4 <__cxa_atexit@plt+0x77430> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 855c4 <__cxa_atexit@plt+0x77410> │ │ │ │ - mov r7, r8 │ │ │ │ - b 855f4 <__cxa_atexit@plt+0x77440> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 855e8 <__cxa_atexit@plt+0x77434> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq r7, fp, #144, 4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r2, [r7, #-2] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - cmp r2, #30 │ │ │ │ - bne 85648 <__cxa_atexit@plt+0x77494> │ │ │ │ - ldr r2, [pc, #220] @ 856f4 <__cxa_atexit@plt+0x77540> │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + rsbeq sl, r1, #118489088 @ 0x7100000 │ │ │ │ + rsbseq r8, fp, #88, 20 @ 0x58000 │ │ │ │ + rsbseq r8, fp, #8, 20 @ 0x8000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 847e0 <__cxa_atexit@plt+0x7662c> │ │ │ │ + ldr r2, [pc, #56] @ 847e8 <__cxa_atexit@plt+0x76634> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [r3, #1] │ │ │ │ - stm r5, {r2, r8} │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 85690 <__cxa_atexit@plt+0x774dc> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #30 │ │ │ │ - bne 85698 <__cxa_atexit@plt+0x774e4> │ │ │ │ - ldr r9, [r7, #1] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 3efcd8 <__cxa_atexit@plt+0x3e1b24> │ │ │ │ - ldr r1, [pc, #152] @ 856e8 <__cxa_atexit@plt+0x77534> │ │ │ │ - add r1, pc, r1 │ │ │ │ - and r3, r3, #3 │ │ │ │ - cmp r3, #3 │ │ │ │ - subne r2, r3, #1 │ │ │ │ - stm r5, {r1, r2} │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 85690 <__cxa_atexit@plt+0x774dc> │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 856ac <__cxa_atexit@plt+0x774f8> │ │ │ │ - sub r7, r3, #1 │ │ │ │ - cmp r2, r7 │ │ │ │ - bge 856c0 <__cxa_atexit@plt+0x7750c> │ │ │ │ - ldr r7, [pc, #108] @ 856f0 <__cxa_atexit@plt+0x7753c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ + beq 847d4 <__cxa_atexit@plt+0x76620> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + b 3c2104 <__cxa_atexit@plt+0x3b3f50> │ │ │ │ ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #92] @ 856fc <__cxa_atexit@plt+0x77548> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r2, r7 │ │ │ │ - blt 8567c <__cxa_atexit@plt+0x774c8> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bne 856d8 <__cxa_atexit@plt+0x77524> │ │ │ │ - ldr r7, [pc, #28] @ 856ec <__cxa_atexit@plt+0x77538> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 856f8 <__cxa_atexit@plt+0x77544> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - addseq r5, r7, #12, 4 @ 0xc0000000 │ │ │ │ - addseq r5, r7, #92, 4 @ 0xc0000005 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - addseq r5, r7, #4, 4 @ 0x40000000 │ │ │ │ - addseq r5, r7, #68, 4 @ 0x40000004 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #30 │ │ │ │ - bne 8572c <__cxa_atexit@plt+0x77578> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r7, #1] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 3efcd8 <__cxa_atexit@plt+0x3e1b24> │ │ │ │ - ldr r7, [pc, #12] @ 85740 <__cxa_atexit@plt+0x7758c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - addseq r5, r7, #176, 2 @ 0x2c │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 8577c <__cxa_atexit@plt+0x775c8> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bge 85790 <__cxa_atexit@plt+0x775dc> │ │ │ │ - ldr r7, [pc, #76] @ 857bc <__cxa_atexit@plt+0x77608> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r3, r7 │ │ │ │ - blt 85768 <__cxa_atexit@plt+0x775b4> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bne 857a8 <__cxa_atexit@plt+0x775f4> │ │ │ │ - ldr r7, [pc, #24] @ 857b8 <__cxa_atexit@plt+0x77604> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 857c0 <__cxa_atexit@plt+0x7760c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - addseq r5, r7, #60, 2 │ │ │ │ - addseq r5, r7, #112, 2 │ │ │ │ - addseq r5, r7, #52, 2 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 85808 <__cxa_atexit@plt+0x77654> │ │ │ │ - ldr r7, [pc, #52] @ 8581c <__cxa_atexit@plt+0x77668> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 857fc <__cxa_atexit@plt+0x77648> │ │ │ │ - mov r7, r8 │ │ │ │ - b 8582c <__cxa_atexit@plt+0x77678> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 85820 <__cxa_atexit@plt+0x7766c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq r7, fp, #92 @ 0x5c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r2, [r7, #-2] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - cmp r2, #30 │ │ │ │ - bne 85864 <__cxa_atexit@plt+0x776b0> │ │ │ │ - ldr r2, [pc, #140] @ 858dc <__cxa_atexit@plt+0x77728> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r3, #1] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 858ac <__cxa_atexit@plt+0x776f8> │ │ │ │ - b 858ec <__cxa_atexit@plt+0x77738> │ │ │ │ - ldr r1, [pc, #104] @ 858d4 <__cxa_atexit@plt+0x77720> │ │ │ │ - add r1, pc, r1 │ │ │ │ - and r3, r3, #3 │ │ │ │ - cmp r3, #3 │ │ │ │ - subne r2, r3, #1 │ │ │ │ - stm r5, {r1, r2} │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 858ac <__cxa_atexit@plt+0x776f8> │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 858c4 <__cxa_atexit@plt+0x77710> │ │ │ │ - sub r7, r3, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - cmp r2, r7 │ │ │ │ - ble 858b4 <__cxa_atexit@plt+0x77700> │ │ │ │ - ldr r7, [pc, #60] @ 858e0 <__cxa_atexit@plt+0x7772c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 858d8 <__cxa_atexit@plt+0x77724> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 85890 <__cxa_atexit@plt+0x776dc> │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - addseq r4, r7, #244, 24 @ 0xf400 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - addseq r4, r7, #140, 26 @ 0x2300 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #30 │ │ │ │ - bne 85954 <__cxa_atexit@plt+0x777a0> │ │ │ │ - ldr r2, [pc, #132] @ 8598c <__cxa_atexit@plt+0x777d8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq 85968 <__cxa_atexit@plt+0x777b4> │ │ │ │ - ldr r2, [pc, #108] @ 85990 <__cxa_atexit@plt+0x777dc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r3, #3] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 85974 <__cxa_atexit@plt+0x777c0> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - cmp r3, r7 │ │ │ │ - ble 8597c <__cxa_atexit@plt+0x777c8> │ │ │ │ - ldr r7, [pc, #80] @ 8599c <__cxa_atexit@plt+0x777e8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 85998 <__cxa_atexit@plt+0x777e4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 85994 <__cxa_atexit@plt+0x777e0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - addseq r4, r7, #44, 24 @ 0x2c00 │ │ │ │ - addseq r4, r7, #212, 24 @ 0xd400 │ │ │ │ - addseq r4, r7, #228, 24 @ 0xe400 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + rsbseq r8, fp, #172, 18 @ 0x2b0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #76] @ 859fc <__cxa_atexit@plt+0x77848> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3c2104 <__cxa_atexit@plt+0x3b3f50> │ │ │ │ + rsbseq r8, fp, #144, 18 @ 0x240000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8488c <__cxa_atexit@plt+0x766d8> │ │ │ │ + ldr r2, [pc, #128] @ 848a8 <__cxa_atexit@plt+0x766f4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 859e4 <__cxa_atexit@plt+0x77830> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - cmp r3, r7 │ │ │ │ - ble 859ec <__cxa_atexit@plt+0x77838> │ │ │ │ - ldr r7, [pc, #40] @ 85a04 <__cxa_atexit@plt+0x77850> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 85a00 <__cxa_atexit@plt+0x7784c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - addseq r4, r7, #188, 22 @ 0x2f000 │ │ │ │ - addseq r4, r7, #84, 24 @ 0x5400 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 85a3c <__cxa_atexit@plt+0x77888> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r7, [pc, #20] @ 85a40 <__cxa_atexit@plt+0x7788c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + beq 84880 <__cxa_atexit@plt+0x766cc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ cmp r1, r2 │ │ │ │ - addgt r7, r3, #1 │ │ │ │ - bx r0 │ │ │ │ - addseq r4, r7, #24, 24 @ 0x1800 │ │ │ │ - addseq r4, r7, #132, 22 @ 0x21000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 85a84 <__cxa_atexit@plt+0x778d0> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #44] @ 85a94 <__cxa_atexit@plt+0x778e0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #40] @ 85a98 <__cxa_atexit@plt+0x778e4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - cmp r3, r2 │ │ │ │ - addgt r7, r1, #1 │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r2, [r7, #-2] │ │ │ │ - b 85a60 <__cxa_atexit@plt+0x778ac> │ │ │ │ - addseq r4, r7, #200, 22 @ 0x32000 │ │ │ │ - addseq r4, r7, #64, 22 @ 0x10000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 85ae0 <__cxa_atexit@plt+0x7792c> │ │ │ │ - ldr r7, [pc, #52] @ 85af4 <__cxa_atexit@plt+0x77940> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 85ad4 <__cxa_atexit@plt+0x77920> │ │ │ │ - mov r7, r8 │ │ │ │ - b 85b04 <__cxa_atexit@plt+0x77950> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 85af8 <__cxa_atexit@plt+0x77944> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq r6, fp, #136, 26 @ 0x2200 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r2, [r7, #-2] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - cmp r2, #30 │ │ │ │ - bne 85b3c <__cxa_atexit@plt+0x77988> │ │ │ │ - ldr r2, [pc, #140] @ 85bb4 <__cxa_atexit@plt+0x77a00> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r3, #1] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 85b84 <__cxa_atexit@plt+0x779d0> │ │ │ │ - b 85bc4 <__cxa_atexit@plt+0x77a10> │ │ │ │ - ldr r1, [pc, #104] @ 85bac <__cxa_atexit@plt+0x779f8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - and r3, r3, #3 │ │ │ │ - cmp r3, #3 │ │ │ │ - subne r2, r3, #1 │ │ │ │ - stm r5, {r1, r2} │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 85b84 <__cxa_atexit@plt+0x779d0> │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 85b9c <__cxa_atexit@plt+0x779e8> │ │ │ │ - sub r7, r3, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - cmp r2, r7 │ │ │ │ - ble 85b8c <__cxa_atexit@plt+0x779d8> │ │ │ │ - ldr r7, [pc, #60] @ 85bb8 <__cxa_atexit@plt+0x77a04> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 85bb0 <__cxa_atexit@plt+0x779fc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 85b68 <__cxa_atexit@plt+0x779b4> │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - addseq r4, r7, #156, 20 @ 0x9c000 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - addseq r4, r7, #52, 20 @ 0x34000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #30 │ │ │ │ - bne 85c2c <__cxa_atexit@plt+0x77a78> │ │ │ │ - ldr r2, [pc, #132] @ 85c64 <__cxa_atexit@plt+0x77ab0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq 85c40 <__cxa_atexit@plt+0x77a8c> │ │ │ │ - ldr r2, [pc, #108] @ 85c68 <__cxa_atexit@plt+0x77ab4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r3, #3] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 85c4c <__cxa_atexit@plt+0x77a98> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - cmp r3, r7 │ │ │ │ - ble 85c54 <__cxa_atexit@plt+0x77aa0> │ │ │ │ - ldr r7, [pc, #80] @ 85c74 <__cxa_atexit@plt+0x77ac0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 85c70 <__cxa_atexit@plt+0x77abc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 85c6c <__cxa_atexit@plt+0x77ab8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - addseq r4, r7, #212, 18 @ 0x350000 │ │ │ │ - addseq r4, r7, #124, 18 @ 0x1f0000 │ │ │ │ - addseq r4, r7, #140, 18 @ 0x230000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #76] @ 85cd4 <__cxa_atexit@plt+0x77b20> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 85cbc <__cxa_atexit@plt+0x77b08> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - cmp r3, r7 │ │ │ │ - ble 85cc4 <__cxa_atexit@plt+0x77b10> │ │ │ │ - ldr r7, [pc, #40] @ 85cdc <__cxa_atexit@plt+0x77b28> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 85cd8 <__cxa_atexit@plt+0x77b24> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - addseq r4, r7, #100, 18 @ 0x190000 │ │ │ │ - addseq r4, r7, #252, 16 @ 0xfc0000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 85d14 <__cxa_atexit@plt+0x77b60> │ │ │ │ + bcc 84894 <__cxa_atexit@plt+0x766e0> │ │ │ │ + ldr r3, [pc, #84] @ 848ac <__cxa_atexit@plt+0x766f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ - ldr r7, [pc, #20] @ 85d18 <__cxa_atexit@plt+0x77b64> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - cmp r1, r2 │ │ │ │ - addgt r7, r3, #2 │ │ │ │ - bx r0 │ │ │ │ - addseq r4, r7, #192, 16 @ 0xc00000 │ │ │ │ - addseq r4, r7, #44, 18 @ 0xb0000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 85d5c <__cxa_atexit@plt+0x77ba8> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #44] @ 85d6c <__cxa_atexit@plt+0x77bb8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #40] @ 85d70 <__cxa_atexit@plt+0x77bbc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - cmp r3, r2 │ │ │ │ - addgt r7, r1, #2 │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r2, [r7, #-2] │ │ │ │ - b 85d38 <__cxa_atexit@plt+0x77b84> │ │ │ │ - addseq r4, r7, #112, 16 @ 0x700000 │ │ │ │ - addseq r4, r7, #232, 16 @ 0xe80000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 85db8 <__cxa_atexit@plt+0x77c04> │ │ │ │ - ldr r7, [pc, #64] @ 85dd8 <__cxa_atexit@plt+0x77c24> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 85dac <__cxa_atexit@plt+0x77bf8> │ │ │ │ - mov r7, r9 │ │ │ │ - b 8582c <__cxa_atexit@plt+0x77678> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 85ddc <__cxa_atexit@plt+0x77c28> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r3, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffa90 │ │ │ │ - rsbseq r6, fp, #172, 20 @ 0xac000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 85e24 <__cxa_atexit@plt+0x77c70> │ │ │ │ - ldr r7, [pc, #52] @ 85e34 <__cxa_atexit@plt+0x77c80> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 85e18 <__cxa_atexit@plt+0x77c64> │ │ │ │ - mov r7, r8 │ │ │ │ - b 85e44 <__cxa_atexit@plt+0x77c90> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 85e38 <__cxa_atexit@plt+0x77c84> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq r6, fp, #76, 20 @ 0x4c000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r2, [r7, #-2] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - cmp r2, #30 │ │ │ │ - bne 85e80 <__cxa_atexit@plt+0x77ccc> │ │ │ │ - ldr r2, [r3, #1] │ │ │ │ - ldr r1, [pc, #156] @ 85f08 <__cxa_atexit@plt+0x77d54> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 85ed8 <__cxa_atexit@plt+0x77d24> │ │ │ │ - b 85f14 <__cxa_atexit@plt+0x77d60> │ │ │ │ - ldr r1, [pc, #124] @ 85f04 <__cxa_atexit@plt+0x77d50> │ │ │ │ - add r1, pc, r1 │ │ │ │ - and r0, r3, #3 │ │ │ │ - cmp r0, #3 │ │ │ │ - subne r2, r0, #1 │ │ │ │ - stmda r5, {r2, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-8]! │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 85ee8 <__cxa_atexit@plt+0x77d34> │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - cmp r1, #3 │ │ │ │ - beq 85ef4 <__cxa_atexit@plt+0x77d40> │ │ │ │ - sub r7, r1, #1 │ │ │ │ - add r3, r5, #8 │ │ │ │ - cmp r2, r7 │ │ │ │ - ble 85ee0 <__cxa_atexit@plt+0x77d2c> │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - str r7, [r5, #4] │ │ │ │ + ldr r0, [pc, #68] @ 848b0 <__cxa_atexit@plt+0x766fc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r6, {r0, r3} │ │ │ │ + str r1, [r6, #12] │ │ │ │ + sub r9, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3c2104 <__cxa_atexit@plt+0x3b3f50> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 85eb8 <__cxa_atexit@plt+0x77d04> │ │ │ │ - andeq r0, r0, r8, lsr #3 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + addseq r5, r7, #136, 26 @ 0x2200 │ │ │ │ + addseq r5, r7, #112, 26 @ 0x1c00 │ │ │ │ + rsbseq r8, fp, #228, 16 @ 0xe40000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 84904 <__cxa_atexit@plt+0x76750> │ │ │ │ + ldr r2, [pc, #52] @ 84910 <__cxa_atexit@plt+0x7675c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [pc, #36] @ 84914 <__cxa_atexit@plt+0x76760> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r2} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + add r5, r5, #8 │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 3c2104 <__cxa_atexit@plt+0x3b3f50> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r5, r7, #4, 26 @ 0x100 │ │ │ │ + addseq r5, r7, #236, 24 @ 0xec00 │ │ │ │ + rsbseq r8, fp, #128, 16 @ 0x800000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #30 │ │ │ │ - bne 85f90 <__cxa_atexit@plt+0x77ddc> │ │ │ │ - ldr r2, [pc, #120] @ 85fa8 <__cxa_atexit@plt+0x77df4> │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8497c <__cxa_atexit@plt+0x767c8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 84988 <__cxa_atexit@plt+0x767d4> │ │ │ │ + ldr r2, [pc, #76] @ 84998 <__cxa_atexit@plt+0x767e4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #1] │ │ │ │ - mov r1, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 85f9c <__cxa_atexit@plt+0x77de8> │ │ │ │ - ldr r1, [pc, #80] @ 85fac <__cxa_atexit@plt+0x77df8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5] │ │ │ │ - stmda r5, {r1, r2} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 85f9c <__cxa_atexit@plt+0x77de8> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r0, [r3, #12]! │ │ │ │ - cmp r2, r7 │ │ │ │ - ldrgt r7, [r5, #8] │ │ │ │ - ldrle r7, [r5, #4] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #64] @ 86000 <__cxa_atexit@plt+0x77e4c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 85ff8 <__cxa_atexit@plt+0x77e44> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r0, [r3, #16]! │ │ │ │ - cmp r2, r7 │ │ │ │ - ldrgt r7, [r5, #12] │ │ │ │ - ldrle r7, [r5, #8] │ │ │ │ + ldr r1, [pc, #72] @ 8499c <__cxa_atexit@plt+0x767e8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #56] @ 849a0 <__cxa_atexit@plt+0x767ec> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - mov r2, #8 │ │ │ │ - cmp r3, r7 │ │ │ │ - movgt r2, #12 │ │ │ │ - ldr r7, [r5, r2] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 8607c <__cxa_atexit@plt+0x77ec8> │ │ │ │ - sub r7, r3, #1 │ │ │ │ - add r1, r5, #16 │ │ │ │ - cmp r2, r7 │ │ │ │ - ble 86064 <__cxa_atexit@plt+0x77eb0> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r3, r1 │ │ │ │ - b 86070 <__cxa_atexit@plt+0x77ebc> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - bic r3, r7, #3 │ │ │ │ - mov r7, r3 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r1 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 86048 <__cxa_atexit@plt+0x77e94> │ │ │ │ - andeq r0, r2, pc │ │ │ │ + @ instruction: 0xfffffec4 │ │ │ │ + addseq r5, r7, #128, 24 @ 0x8000 │ │ │ │ + rsbeq sl, r1, #1577058304 @ 0x5e000000 │ │ │ │ + rsbseq r8, fp, #240, 14 @ 0x3c00000 │ │ │ │ + andeq r0, r3, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 860d0 <__cxa_atexit@plt+0x77f1c> │ │ │ │ - ldr r7, [pc, #52] @ 860e4 <__cxa_atexit@plt+0x77f30> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 860c4 <__cxa_atexit@plt+0x77f10> │ │ │ │ - mov r7, r9 │ │ │ │ - b 860f4 <__cxa_atexit@plt+0x77f40> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 860e8 <__cxa_atexit@plt+0x77f34> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 84a38 <__cxa_atexit@plt+0x76884> │ │ │ │ + add r3, r2, #4 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble 84a10 <__cxa_atexit@plt+0x7685c> │ │ │ │ + ldr r7, [pc, #116] @ 84a50 <__cxa_atexit@plt+0x7689c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq r6, fp, #164, 14 @ 0x2900000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r2, [r7, #-2] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - cmp r2, #30 │ │ │ │ - bne 8612c <__cxa_atexit@plt+0x77f78> │ │ │ │ - ldr r2, [pc, #140] @ 861a4 <__cxa_atexit@plt+0x77ff0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r3, #1] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 86174 <__cxa_atexit@plt+0x77fc0> │ │ │ │ - b 861b4 <__cxa_atexit@plt+0x78000> │ │ │ │ - ldr r1, [pc, #104] @ 8619c <__cxa_atexit@plt+0x77fe8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - and r3, r3, #3 │ │ │ │ - cmp r3, #3 │ │ │ │ - subne r2, r3, #1 │ │ │ │ - stm r5, {r1, r2} │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 86174 <__cxa_atexit@plt+0x77fc0> │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 8618c <__cxa_atexit@plt+0x77fd8> │ │ │ │ - sub r7, r3, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - cmp r2, r7 │ │ │ │ - ble 8617c <__cxa_atexit@plt+0x77fc8> │ │ │ │ - ldr r7, [pc, #60] @ 861a8 <__cxa_atexit@plt+0x77ff4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 861a0 <__cxa_atexit@plt+0x77fec> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 86158 <__cxa_atexit@plt+0x77fa4> │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - addseq r4, r7, #172, 8 @ 0xac000000 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - addseq r4, r7, #68, 8 @ 0x44000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #30 │ │ │ │ - bne 8621c <__cxa_atexit@plt+0x78068> │ │ │ │ - ldr r2, [pc, #132] @ 86254 <__cxa_atexit@plt+0x780a0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq 86230 <__cxa_atexit@plt+0x7807c> │ │ │ │ - ldr r2, [pc, #108] @ 86258 <__cxa_atexit@plt+0x780a4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r3, #3] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8623c <__cxa_atexit@plt+0x78088> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - cmp r3, r7 │ │ │ │ - ble 86244 <__cxa_atexit@plt+0x78090> │ │ │ │ - ldr r7, [pc, #80] @ 86264 <__cxa_atexit@plt+0x780b0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 86260 <__cxa_atexit@plt+0x780ac> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 8625c <__cxa_atexit@plt+0x780a8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - addseq r4, r7, #228, 6 @ 0x90000003 │ │ │ │ - addseq r4, r7, #140, 6 @ 0x30000002 │ │ │ │ - addseq r4, r7, #156, 6 @ 0x70000002 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #76] @ 862c4 <__cxa_atexit@plt+0x78110> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 862ac <__cxa_atexit@plt+0x780f8> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - cmp r3, r7 │ │ │ │ - ble 862b4 <__cxa_atexit@plt+0x78100> │ │ │ │ - ldr r7, [pc, #40] @ 862cc <__cxa_atexit@plt+0x78118> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 862c8 <__cxa_atexit@plt+0x78114> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - addseq r4, r7, #116, 6 @ 0xd0000001 │ │ │ │ - addseq r4, r7, #12, 6 @ 0x30000000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 86304 <__cxa_atexit@plt+0x78150> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r7, [pc, #20] @ 86308 <__cxa_atexit@plt+0x78154> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - cmp r1, r2 │ │ │ │ - addgt r7, r3, #2 │ │ │ │ - bx r0 │ │ │ │ - addseq r4, r7, #208, 4 │ │ │ │ - addseq r4, r7, #60, 6 @ 0xf0000000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 8634c <__cxa_atexit@plt+0x78198> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #44] @ 8635c <__cxa_atexit@plt+0x781a8> │ │ │ │ + ldr r1, [pc, #112] @ 84a54 <__cxa_atexit@plt+0x768a0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #40] @ 86360 <__cxa_atexit@plt+0x781ac> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - cmp r3, r2 │ │ │ │ - addgt r7, r1, #2 │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r2, [r7, #-2] │ │ │ │ - b 86328 <__cxa_atexit@plt+0x78174> │ │ │ │ - addseq r4, r7, #128, 4 │ │ │ │ - addseq r4, r7, #248, 4 @ 0x8000000f │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 863a8 <__cxa_atexit@plt+0x781f4> │ │ │ │ - ldr r7, [pc, #52] @ 863b8 <__cxa_atexit@plt+0x78204> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 8639c <__cxa_atexit@plt+0x781e8> │ │ │ │ - mov r7, r8 │ │ │ │ - b 863c8 <__cxa_atexit@plt+0x78214> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 863bc <__cxa_atexit@plt+0x78208> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq r6, fp, #208, 8 @ 0xd0000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r2, [r7, #-2] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - cmp r2, #30 │ │ │ │ - bne 86404 <__cxa_atexit@plt+0x78250> │ │ │ │ - ldr r2, [r3, #1] │ │ │ │ - ldr r1, [pc, #156] @ 8648c <__cxa_atexit@plt+0x782d8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8645c <__cxa_atexit@plt+0x782a8> │ │ │ │ - b 86498 <__cxa_atexit@plt+0x782e4> │ │ │ │ - ldr r1, [pc, #124] @ 86488 <__cxa_atexit@plt+0x782d4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - and r0, r3, #3 │ │ │ │ - cmp r0, #3 │ │ │ │ - subne r2, r0, #1 │ │ │ │ - stmda r5, {r2, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-8]! │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 86450 <__cxa_atexit@plt+0x7829c> │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - cmp r1, #3 │ │ │ │ - beq 86478 <__cxa_atexit@plt+0x782c4> │ │ │ │ - sub r7, r1, #1 │ │ │ │ - add r3, r5, #8 │ │ │ │ - cmp r2, r7 │ │ │ │ - ble 86464 <__cxa_atexit@plt+0x782b0> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r5, r3 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #104] @ 84a58 <__cxa_atexit@plt+0x768a4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str sl, [r2, #12] │ │ │ │ + str r9, [r2, #16] │ │ │ │ + add lr, r2, #20 │ │ │ │ + stm lr, {r0, r1, r3} │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r2, #4] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 8643c <__cxa_atexit@plt+0x78288> │ │ │ │ - andeq r0, r0, r4, lsr #3 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #30 │ │ │ │ - bne 86508 <__cxa_atexit@plt+0x78354> │ │ │ │ - ldr r1, [pc, #124] @ 86530 <__cxa_atexit@plt+0x7837c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ - tst r3, #3 │ │ │ │ - beq 86514 <__cxa_atexit@plt+0x78360> │ │ │ │ - ldr r1, [pc, #92] @ 86534 <__cxa_atexit@plt+0x78380> │ │ │ │ + add r6, r2, #16 │ │ │ │ + ldr r1, [pc, #68] @ 84a60 <__cxa_atexit@plt+0x768ac> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r3, [r3, #3] │ │ │ │ - ldr r7, [r5] │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 86524 <__cxa_atexit@plt+0x78370> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - cmp r3, r7 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldrle r7, [r5, #-4] │ │ │ │ - ldrgt r7, [r5, #-8] │ │ │ │ - strgt r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #56] @ 86580 <__cxa_atexit@plt+0x783cc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 86578 <__cxa_atexit@plt+0x783c4> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - cmp r3, r7 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldrle r7, [r5, #-4] │ │ │ │ - ldrgt r7, [r5, #-8] │ │ │ │ - strgt r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - cmp r3, r7 │ │ │ │ - ldrle r7, [r5, #12] │ │ │ │ - ldrgt r7, [r5, #8] │ │ │ │ - strgt r7, [r5, #12] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 865fc <__cxa_atexit@plt+0x78448> │ │ │ │ - sub r7, r3, #1 │ │ │ │ - add r1, r5, #16 │ │ │ │ - cmp r2, r7 │ │ │ │ - ble 865e4 <__cxa_atexit@plt+0x78430> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - bic r3, r7, #3 │ │ │ │ - mov r7, r3 │ │ │ │ - b 865f0 <__cxa_atexit@plt+0x7843c> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r3, r1 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r1 │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 865c8 <__cxa_atexit@plt+0x78414> │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 86674 <__cxa_atexit@plt+0x784c0> │ │ │ │ - ldr r3, [pc, #88] @ 86684 <__cxa_atexit@plt+0x784d0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, sl} │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq 86650 <__cxa_atexit@plt+0x7849c> │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 86660 <__cxa_atexit@plt+0x784ac> │ │ │ │ - ldr r8, [pc, #64] @ 8668c <__cxa_atexit@plt+0x784d8> │ │ │ │ + ldr r8, [pc, #64] @ 84a64 <__cxa_atexit@plt+0x768b0> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 86668 <__cxa_atexit@plt+0x784b4> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [pc, #32] @ 86688 <__cxa_atexit@plt+0x784d4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r7, r9 │ │ │ │ + str sl, [r2, #12] │ │ │ │ + str r9, [r2, #16] │ │ │ │ + str r1, [r2, #4] │ │ │ │ mov r9, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r7, [pc, #20] @ 86690 <__cxa_atexit@plt+0x784dc> │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + ldr r7, [pc, #28] @ 84a5c <__cxa_atexit@plt+0x768a8> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - rsbeq r8, r1, #191889408 @ 0xb700000 │ │ │ │ - rsbeq r8, r1, #208, 12 @ 0xd000000 │ │ │ │ - rsbseq r6, fp, #48, 4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 866c8 <__cxa_atexit@plt+0x78514> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #32] @ 866cc <__cxa_atexit@plt+0x78518> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r3, r5, #8 │ │ │ │ - and r1, r7, #3 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - cmp r1, #2 │ │ │ │ - moveq r8, r2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - rsbeq r8, r1, #120, 12 @ 0x7800000 │ │ │ │ - rsbeq r8, r1, #120586240 @ 0x7300000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + addseq r5, r7, #0, 24 │ │ │ │ + addseq r5, r7, #236, 22 @ 0x3b000 │ │ │ │ + rsbseq r8, fp, #168, 14 @ 0x2a00000 │ │ │ │ + @ instruction: 0xfffffd7c │ │ │ │ + rsbeq sl, r1, #-2013265918 @ 0x88000002 │ │ │ │ + rsbseq r8, fp, #116, 14 @ 0x1d00000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 86738 <__cxa_atexit@plt+0x78584> │ │ │ │ - ldr r3, [pc, #88] @ 86748 <__cxa_atexit@plt+0x78594> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 86714 <__cxa_atexit@plt+0x78560> │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 86724 <__cxa_atexit@plt+0x78570> │ │ │ │ - ldr r3, [pc, #64] @ 86750 <__cxa_atexit@plt+0x7859c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - b 8672c <__cxa_atexit@plt+0x78578> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #32] @ 8674c <__cxa_atexit@plt+0x78598> │ │ │ │ + bhi 84b40 <__cxa_atexit@plt+0x7698c> │ │ │ │ + ldr r3, [pc, #228] @ 84b70 <__cxa_atexit@plt+0x769bc> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r7, [pc, #20] @ 86754 <__cxa_atexit@plt+0x785a0> │ │ │ │ + stmdb r5, {r3, r9, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 84afc <__cxa_atexit@plt+0x76948> │ │ │ │ + ldmdb r5, {r9, sl} │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #28 │ │ │ │ + cmp r7, r1 │ │ │ │ + bcc 84b50 <__cxa_atexit@plt+0x7699c> │ │ │ │ + add r3, r6, #4 │ │ │ │ + cmp r2, #10 │ │ │ │ + ble 84b0c <__cxa_atexit@plt+0x76958> │ │ │ │ + ldr r7, [pc, #176] @ 84b74 <__cxa_atexit@plt+0x769c0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r2, [pc, #172] @ 84b78 <__cxa_atexit@plt+0x769c4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r0, [pc, #164] @ 84b7c <__cxa_atexit@plt+0x769c8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r9, [r6, #16] │ │ │ │ + add lr, r6, #20 │ │ │ │ + stm lr, {r0, r2, r3} │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + sub r7, r1, #6 │ │ │ │ + mov r6, r1 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - rsbeq r8, r1, #1019215872 @ 0x3cc00000 │ │ │ │ - rsbeq r8, r1, #12, 12 @ 0xc00000 │ │ │ │ - rsbseq r6, fp, #112, 2 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 8678c <__cxa_atexit@plt+0x785d8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #32] @ 86790 <__cxa_atexit@plt+0x785dc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r3, r5, #8 │ │ │ │ - and r1, r7, #3 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - cmp r1, #2 │ │ │ │ - moveq r8, r2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - rsbeq r8, r1, #180, 10 @ 0x2d000000 │ │ │ │ - rsbeq r8, r1, #734003200 @ 0x2bc00000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ 867b8 <__cxa_atexit@plt+0x78604> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 3efa10 <__cxa_atexit@plt+0x3e185c> │ │ │ │ - rsbseq r6, fp, #0, 2 │ │ │ │ - rsbseq r6, fp, #24, 2 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 86830 <__cxa_atexit@plt+0x7867c> │ │ │ │ - ldr r3, [pc, #96] @ 86840 <__cxa_atexit@plt+0x7868c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - and r3, r8, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 86808 <__cxa_atexit@plt+0x78654> │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 8681c <__cxa_atexit@plt+0x78668> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 8684c <__cxa_atexit@plt+0x78698> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #56] @ 86850 <__cxa_atexit@plt+0x7869c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 86844 <__cxa_atexit@plt+0x78690> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #28] @ 86848 <__cxa_atexit@plt+0x78694> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 86854 <__cxa_atexit@plt+0x786a0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - rsbseq r6, fp, #148 @ 0x94 │ │ │ │ - rsbseq r6, fp, #140 @ 0x8c │ │ │ │ - rsbseq r6, fp, #188 @ 0xbc │ │ │ │ - rsbseq r6, fp, #180 @ 0xb4 │ │ │ │ - rsbseq r6, fp, #184 @ 0xb8 │ │ │ │ - rsbseq r6, fp, #128 @ 0x80 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 86890 <__cxa_atexit@plt+0x786dc> │ │ │ │ + add r7, r6, #16 │ │ │ │ + ldr r1, [pc, #112] @ 84b88 <__cxa_atexit@plt+0x769d4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #108] @ 84b8c <__cxa_atexit@plt+0x769d8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #32] @ 86894 <__cxa_atexit@plt+0x786e0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - moveq r3, r2 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - rsbseq r6, fp, #96 @ 0x60 │ │ │ │ - rsbseq r6, fp, #68 @ 0x44 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 868dc <__cxa_atexit@plt+0x78728> │ │ │ │ - ldr r7, [pc, #52] @ 868f0 <__cxa_atexit@plt+0x7873c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 868d0 <__cxa_atexit@plt+0x7871c> │ │ │ │ - mov r7, r8 │ │ │ │ - b 86900 <__cxa_atexit@plt+0x7874c> │ │ │ │ - ldr r0, [r8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r9, [r6, #16] │ │ │ │ + str r1, [r6, #4] │ │ │ │ + mov r6, r7 │ │ │ │ mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 868f4 <__cxa_atexit@plt+0x78740> │ │ │ │ + mov r8, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + ldr r7, [pc, #60] @ 84b84 <__cxa_atexit@plt+0x769d0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq r6, fp, #40 @ 0x28 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 8692c <__cxa_atexit@plt+0x78778> │ │ │ │ - ldr r2, [pc, #100] @ 86988 <__cxa_atexit@plt+0x787d4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - b 86940 <__cxa_atexit@plt+0x7878c> │ │ │ │ - ldr r2, [pc, #72] @ 8697c <__cxa_atexit@plt+0x787c8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - cmp r1, #2 │ │ │ │ - beq 86968 <__cxa_atexit@plt+0x787b4> │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 8695c <__cxa_atexit@plt+0x787a8> │ │ │ │ - ldr r7, [pc, #48] @ 86980 <__cxa_atexit@plt+0x787cc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 86984 <__cxa_atexit@plt+0x787d0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - addseq r3, r7, #224, 24 @ 0xe000 │ │ │ │ - addseq r3, r7, #64, 24 @ 0x4000 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 869a8 <__cxa_atexit@plt+0x787f4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - addseq r3, r7, #148, 24 @ 0x9400 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 869e0 <__cxa_atexit@plt+0x7882c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 869e4 <__cxa_atexit@plt+0x78830> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - addseq r3, r7, #244, 22 @ 0x3d000 │ │ │ │ - addseq r3, r7, #108, 24 @ 0x6c00 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 86a2c <__cxa_atexit@plt+0x78878> │ │ │ │ - ldr r7, [pc, #52] @ 86a40 <__cxa_atexit@plt+0x7888c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 86a20 <__cxa_atexit@plt+0x7886c> │ │ │ │ - mov r7, r8 │ │ │ │ - b 86a50 <__cxa_atexit@plt+0x7889c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 86a44 <__cxa_atexit@plt+0x78890> │ │ │ │ + ldr r7, [pc, #40] @ 84b80 <__cxa_atexit@plt+0x769cc> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r6, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq r5, fp, #220, 28 @ 0xdc0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 86a9c <__cxa_atexit@plt+0x788e8> │ │ │ │ - ldr r2, [pc, #132] @ 86af8 <__cxa_atexit@plt+0x78944> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - cmp r1, #2 │ │ │ │ - beq 86ac4 <__cxa_atexit@plt+0x78910> │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 86ab8 <__cxa_atexit@plt+0x78904> │ │ │ │ - ldr r7, [pc, #108] @ 86afc <__cxa_atexit@plt+0x78948> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #72] @ 86aec <__cxa_atexit@plt+0x78938> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - cmp r1, #2 │ │ │ │ - beq 86ad8 <__cxa_atexit@plt+0x78924> │ │ │ │ - cmp r1, #0 │ │ │ │ - bne 86ac4 <__cxa_atexit@plt+0x78910> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 86af0 <__cxa_atexit@plt+0x7893c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 86af4 <__cxa_atexit@plt+0x78940> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - addseq r3, r7, #16, 28 @ 0x100 │ │ │ │ - addseq r3, r7, #0, 28 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - addseq r3, r7, #84, 28 @ 0x540 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 86b34 <__cxa_atexit@plt+0x78980> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 86b38 <__cxa_atexit@plt+0x78984> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #3 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - addseq r3, r7, #204, 26 @ 0x3300 │ │ │ │ - addseq r3, r7, #204, 26 @ 0x3300 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 86b70 <__cxa_atexit@plt+0x789bc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 86b74 <__cxa_atexit@plt+0x789c0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r1 │ │ │ │ + mov r8, r2 │ │ │ │ bx r0 │ │ │ │ - addseq r3, r7, #148, 26 @ 0x2500 │ │ │ │ - addseq r3, r7, #136, 26 @ 0x2200 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r0, ip, lsl #2 │ │ │ │ + @ instruction: 0xfffffe5c │ │ │ │ + addseq r5, r7, #24, 22 @ 0x6000 │ │ │ │ + addseq r5, r7, #4, 22 @ 0x1000 │ │ │ │ + rsbseq r8, fp, #144, 12 @ 0x9000000 │ │ │ │ + rsbseq r8, fp, #168, 12 @ 0xa800000 │ │ │ │ + @ instruction: 0xfffffc80 │ │ │ │ + rsbeq sl, r1, #1610612746 @ 0x6000000a │ │ │ │ + rsbseq r8, fp, #80, 12 @ 0x5000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 86bbc <__cxa_atexit@plt+0x78a08> │ │ │ │ - ldr r7, [pc, #52] @ 86bd0 <__cxa_atexit@plt+0x78a1c> │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldmib r3, {r9, sl} │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 84c34 <__cxa_atexit@plt+0x76a80> │ │ │ │ + add r2, r6, #4 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble 84c08 <__cxa_atexit@plt+0x76a54> │ │ │ │ + ldr r7, [pc, #128] @ 84c50 <__cxa_atexit@plt+0x76a9c> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 86bb0 <__cxa_atexit@plt+0x789fc> │ │ │ │ - mov r7, r9 │ │ │ │ - b 86be0 <__cxa_atexit@plt+0x78a2c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r1, [pc, #124] @ 84c54 <__cxa_atexit@plt+0x76aa0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #116] @ 84c58 <__cxa_atexit@plt+0x76aa4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r9, [r6, #16] │ │ │ │ + add lr, r6, #20 │ │ │ │ + stm lr, {r0, r1, r2} │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 86bd4 <__cxa_atexit@plt+0x78a20> │ │ │ │ + add r3, r6, #16 │ │ │ │ + ldr r1, [pc, #76] @ 84c60 <__cxa_atexit@plt+0x76aac> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [pc, #72] @ 84c64 <__cxa_atexit@plt+0x76ab0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r9, [r6, #16] │ │ │ │ + str r1, [r6, #4] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r9, r2 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + ldr r7, [pc, #32] @ 84c5c <__cxa_atexit@plt+0x76aa8> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r6, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq r5, fp, #80, 26 @ 0x1400 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 86c0c <__cxa_atexit@plt+0x78a58> │ │ │ │ - ldr r2, [pc, #100] @ 86c68 <__cxa_atexit@plt+0x78ab4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - b 86c20 <__cxa_atexit@plt+0x78a6c> │ │ │ │ - ldr r2, [pc, #72] @ 86c5c <__cxa_atexit@plt+0x78aa8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - cmp r1, #2 │ │ │ │ - beq 86c48 <__cxa_atexit@plt+0x78a94> │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 86c3c <__cxa_atexit@plt+0x78a88> │ │ │ │ - ldr r7, [pc, #48] @ 86c60 <__cxa_atexit@plt+0x78aac> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 86c64 <__cxa_atexit@plt+0x78ab0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - addseq r3, r7, #128, 18 @ 0x200000 │ │ │ │ - addseq r3, r7, #224, 18 @ 0x380000 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 86c88 <__cxa_atexit@plt+0x78ad4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - addseq r3, r7, #52, 18 @ 0xd0000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 86cc0 <__cxa_atexit@plt+0x78b0c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 86cc4 <__cxa_atexit@plt+0x78b10> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - addseq r3, r7, #148, 18 @ 0x250000 │ │ │ │ - addseq r3, r7, #12, 18 @ 0x30000 │ │ │ │ + @ instruction: 0xfffffd50 │ │ │ │ + addseq r5, r7, #12, 20 @ 0xc000 │ │ │ │ + addseq r5, r7, #248, 18 @ 0x3e0000 │ │ │ │ + rsbseq r8, fp, #172, 10 @ 0x2b000000 │ │ │ │ + @ instruction: 0xfffffb84 │ │ │ │ + rsbeq sl, r1, #-2147483606 @ 0x8000002a │ │ │ │ + rsbseq r8, fp, #116, 10 @ 0x1d000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 86d54 <__cxa_atexit@plt+0x78ba0> │ │ │ │ - ldr r3, [pc, #124] @ 86d64 <__cxa_atexit@plt+0x78bb0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq 86d2c <__cxa_atexit@plt+0x78b78> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #-4]! │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 86d3c <__cxa_atexit@plt+0x78b88> │ │ │ │ - ldr r2, [pc, #92] @ 86d68 <__cxa_atexit@plt+0x78bb4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 86d48 <__cxa_atexit@plt+0x78b94> │ │ │ │ - ldr r7, [pc, #76] @ 86d6c <__cxa_atexit@plt+0x78bb8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 86d70 <__cxa_atexit@plt+0x78bbc> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 84cbc <__cxa_atexit@plt+0x76b08> │ │ │ │ + ldr r6, [pc, #60] @ 84cd8 <__cxa_atexit@plt+0x76b24> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r8, [pc, #56] @ 84cdc <__cxa_atexit@plt+0x76b28> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r6, [r3, #4]! │ │ │ │ + str sl, [r3, #8] │ │ │ │ + mov r6, r3 │ │ │ │ + str r9, [r6, #12]! │ │ │ │ + mov r9, r3 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + ldr r7, [pc, #28] @ 84ce0 <__cxa_atexit@plt+0x76b2c> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r8, #0 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - addseq r3, r7, #4, 24 @ 0x400 │ │ │ │ - rsbseq r5, fp, #188, 22 @ 0x2f000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 86dbc <__cxa_atexit@plt+0x78c08> │ │ │ │ - ldr r2, [pc, #60] @ 86dd8 <__cxa_atexit@plt+0x78c24> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 86dcc <__cxa_atexit@plt+0x78c18> │ │ │ │ - ldr r7, [pc, #44] @ 86ddc <__cxa_atexit@plt+0x78c28> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - add r5, r5, #8 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - addseq r3, r7, #116, 22 @ 0x1d000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 86dfc <__cxa_atexit@plt+0x78c48> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - addseq r3, r7, #52, 22 @ 0xd000 │ │ │ │ + @ instruction: 0xfffffafc │ │ │ │ + rsbeq sl, r1, #-2147483640 @ 0x80000008 │ │ │ │ + rsbseq r8, fp, #36, 10 @ 0x9000000 │ │ │ │ + rsbseq r8, fp, #8, 10 @ 0x2000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 86e44 <__cxa_atexit@plt+0x78c90> │ │ │ │ - ldr r7, [pc, #52] @ 86e58 <__cxa_atexit@plt+0x78ca4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 86e38 <__cxa_atexit@plt+0x78c84> │ │ │ │ - mov r7, r8 │ │ │ │ - b 86e68 <__cxa_atexit@plt+0x78cb4> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 86e5c <__cxa_atexit@plt+0x78ca8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq r5, fp, #208, 20 @ 0xd0000 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r3, [pc, #8] @ 84d0c <__cxa_atexit@plt+0x76b58> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 3c1e3c <__cxa_atexit@plt+0x3b3c88> │ │ │ │ + rsbseq r8, fp, #244, 8 @ 0xf4000000 │ │ │ │ + rsbseq r8, fp, #136, 8 @ 0x88000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 86e94 <__cxa_atexit@plt+0x78ce0> │ │ │ │ - ldr r2, [pc, #100] @ 86ef0 <__cxa_atexit@plt+0x78d3c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - b 86ea8 <__cxa_atexit@plt+0x78cf4> │ │ │ │ - ldr r2, [pc, #72] @ 86ee4 <__cxa_atexit@plt+0x78d30> │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 84d60 <__cxa_atexit@plt+0x76bac> │ │ │ │ + ldr r2, [pc, #56] @ 84d68 <__cxa_atexit@plt+0x76bb4> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ str r2, [r3] │ │ │ │ - cmp r1, #2 │ │ │ │ - beq 86ed0 <__cxa_atexit@plt+0x78d1c> │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 86ec4 <__cxa_atexit@plt+0x78d10> │ │ │ │ - ldr r7, [pc, #48] @ 86ee8 <__cxa_atexit@plt+0x78d34> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ + tst r7, #3 │ │ │ │ + beq 84d54 <__cxa_atexit@plt+0x76ba0> │ │ │ │ + ldr r3, [pc, #36] @ 84d6c <__cxa_atexit@plt+0x76bb8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + b 3c2104 <__cxa_atexit@plt+0x3b3f50> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 86eec <__cxa_atexit@plt+0x78d38> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - addseq r3, r7, #248, 12 @ 0xf800000 │ │ │ │ - addseq r3, r7, #88, 14 @ 0x1600000 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 86f10 <__cxa_atexit@plt+0x78d5c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r3, r7, #172, 12 @ 0xac00000 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + addseq r5, r7, #168, 16 @ 0xa80000 │ │ │ │ + rsbseq r8, fp, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 86f48 <__cxa_atexit@plt+0x78d94> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 86f4c <__cxa_atexit@plt+0x78d98> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 84d94 <__cxa_atexit@plt+0x76be0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - addseq r3, r7, #12, 14 @ 0x300000 │ │ │ │ - addseq r3, r7, #132, 12 @ 0x8400000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 86f94 <__cxa_atexit@plt+0x78de0> │ │ │ │ - ldr r7, [pc, #64] @ 86fb4 <__cxa_atexit@plt+0x78e00> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 86f88 <__cxa_atexit@plt+0x78dd4> │ │ │ │ - mov r7, r9 │ │ │ │ - b 86900 <__cxa_atexit@plt+0x7874c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 86fb8 <__cxa_atexit@plt+0x78e04> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r3, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffff988 │ │ │ │ - rsbseq r5, fp, #112, 18 @ 0x1c0000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + add r9, r3, #1 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3c2104 <__cxa_atexit@plt+0x3b3f50> │ │ │ │ + addseq r5, r7, #108, 16 @ 0x6c0000 │ │ │ │ + rsbseq r8, fp, #252, 6 @ 0xf0000003 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 87048 <__cxa_atexit@plt+0x78e94> │ │ │ │ - ldr r3, [pc, #124] @ 87058 <__cxa_atexit@plt+0x78ea4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq 87004 <__cxa_atexit@plt+0x78e50> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #-4]! │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 87014 <__cxa_atexit@plt+0x78e60> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #64] @ 8705c <__cxa_atexit@plt+0x78ea8> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 84ddc <__cxa_atexit@plt+0x76c28> │ │ │ │ + ldr r2, [pc, #48] @ 84df4 <__cxa_atexit@plt+0x76c40> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8703c <__cxa_atexit@plt+0x78e88> │ │ │ │ - ldr r7, [pc, #48] @ 87060 <__cxa_atexit@plt+0x78eac> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 87064 <__cxa_atexit@plt+0x78eb0> │ │ │ │ + ldr r3, [pc, #44] @ 84df8 <__cxa_atexit@plt+0x76c44> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + ldr r7, [pc, #24] @ 84dfc <__cxa_atexit@plt+0x76c48> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - addseq r3, r7, #248, 16 @ 0xf80000 │ │ │ │ - rsbseq r5, fp, #212, 16 @ 0xd40000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 87098 <__cxa_atexit@plt+0x78ee4> │ │ │ │ - add r5, r5, #8 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #44] @ 870cc <__cxa_atexit@plt+0x78f18> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 870c0 <__cxa_atexit@plt+0x78f0c> │ │ │ │ - ldr r7, [pc, #28] @ 870d0 <__cxa_atexit@plt+0x78f1c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - addseq r3, r7, #116, 16 @ 0x740000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 870f0 <__cxa_atexit@plt+0x78f3c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - addseq r3, r7, #68, 16 @ 0x440000 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + rsbeq r9, r1, #1000 @ 0x3e8 │ │ │ │ + rsbseq r8, fp, #36, 8 @ 0x24000000 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ - b 875b8 <__cxa_atexit@plt+0x79404> │ │ │ │ + b 852cc <__cxa_atexit@plt+0x77118> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 87158 <__cxa_atexit@plt+0x78fa4> │ │ │ │ - ldr r2, [pc, #72] @ 87160 <__cxa_atexit@plt+0x78fac> │ │ │ │ + bhi 84e64 <__cxa_atexit@plt+0x76cb0> │ │ │ │ + ldr r2, [pc, #72] @ 84e6c <__cxa_atexit@plt+0x76cb8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 8714c <__cxa_atexit@plt+0x78f98> │ │ │ │ + beq 84e58 <__cxa_atexit@plt+0x76ca4> │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ cmp r2, #2 │ │ │ │ - ldrne r8, [pc, #40] @ 87168 <__cxa_atexit@plt+0x78fb4> │ │ │ │ + ldrne r8, [pc, #40] @ 84e74 <__cxa_atexit@plt+0x76cc0> │ │ │ │ addne r8, pc, r8 │ │ │ │ - ldreq r8, [pc, #28] @ 87164 <__cxa_atexit@plt+0x78fb0> │ │ │ │ + ldreq r8, [pc, #28] @ 84e70 <__cxa_atexit@plt+0x76cbc> │ │ │ │ addeq r8, pc, r8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - rsbeq r7, r1, #166912 @ 0x28c00 │ │ │ │ - rsbeq r7, r1, #179200 @ 0x2bc00 │ │ │ │ + rsbeq r9, r1, #41, 30 @ 0xa4 │ │ │ │ + rsbeq r9, r1, #57, 30 @ 0xe4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 871a0 <__cxa_atexit@plt+0x78fec> │ │ │ │ + ldr r2, [pc, #36] @ 84eac <__cxa_atexit@plt+0x76cf8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #32] @ 871a4 <__cxa_atexit@plt+0x78ff0> │ │ │ │ + ldr r8, [pc, #32] @ 84eb0 <__cxa_atexit@plt+0x76cfc> │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r5, #8 │ │ │ │ and r1, r7, #3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ cmp r1, #2 │ │ │ │ moveq r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - rsbeq r7, r1, #113664 @ 0x1bc00 │ │ │ │ - rsbeq r7, r1, #109568 @ 0x1ac00 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + rsbeq r9, r1, #3920 @ 0xf50 │ │ │ │ + rsbeq r9, r1, #3920 @ 0xf50 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 871ec <__cxa_atexit@plt+0x79038> │ │ │ │ - ldr r3, [pc, #48] @ 871fc <__cxa_atexit@plt+0x79048> │ │ │ │ + bcc 84ef8 <__cxa_atexit@plt+0x76d44> │ │ │ │ + ldr r3, [pc, #48] @ 84f08 <__cxa_atexit@plt+0x76d54> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #36] @ 87200 <__cxa_atexit@plt+0x7904c> │ │ │ │ + ldr r8, [pc, #36] @ 84f0c <__cxa_atexit@plt+0x76d58> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - rsbeq r7, r1, #25600 @ 0x6400 │ │ │ │ + rsbeq r9, r1, #2608 @ 0xa30 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ - bhi 87288 <__cxa_atexit@plt+0x790d4> │ │ │ │ + bhi 84f84 <__cxa_atexit@plt+0x76dd0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #16 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 87294 <__cxa_atexit@plt+0x790e0> │ │ │ │ - ldr lr, [pc, #112] @ 872a4 <__cxa_atexit@plt+0x790f0> │ │ │ │ + bcc 84f90 <__cxa_atexit@plt+0x76ddc> │ │ │ │ + ldr lr, [pc, #96] @ 84fa0 <__cxa_atexit@plt+0x76dec> │ │ │ │ add lr, pc, lr │ │ │ │ add r7, r7, #8 │ │ │ │ ldm r7, {r0, r1, r7} │ │ │ │ - ldr r3, [pc, #100] @ 872a8 <__cxa_atexit@plt+0x790f4> │ │ │ │ + ldr r3, [pc, #84] @ 84fa4 <__cxa_atexit@plt+0x76df0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r2, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r2, [r5, #-4] │ │ │ │ str r0, [r2, #8] │ │ │ │ str r1, [r2, #12] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 8727c <__cxa_atexit@plt+0x790c8> │ │ │ │ + tst r7, #3 │ │ │ │ + beq 84f78 <__cxa_atexit@plt+0x76dc4> │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ - cmp r2, #2 │ │ │ │ - ldrne r8, [pc, #64] @ 872b0 <__cxa_atexit@plt+0x790fc> │ │ │ │ - addne r8, pc, r8 │ │ │ │ - ldreq r8, [pc, #52] @ 872ac <__cxa_atexit@plt+0x790f8> │ │ │ │ - addeq r8, pc, r8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ + mov r8, r7 │ │ │ │ + b 7e788 <__cxa_atexit@plt+0x705d4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - rsbeq r7, r1, #164, 20 @ 0xa4000 │ │ │ │ - rsbeq r7, r1, #716800 @ 0xaf000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 872e8 <__cxa_atexit@plt+0x79134> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #32] @ 872ec <__cxa_atexit@plt+0x79138> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r3, r5, #8 │ │ │ │ - and r1, r7, #3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ - cmp r1, #2 │ │ │ │ - moveq r8, r2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - rsbeq r7, r1, #88, 20 @ 0x58000 │ │ │ │ - rsbeq r7, r1, #339968 @ 0x53000 │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 7e788 <__cxa_atexit@plt+0x705d4> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 8733c <__cxa_atexit@plt+0x79188> │ │ │ │ - ldr r3, [pc, #56] @ 8734c <__cxa_atexit@plt+0x79198> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 85028 <__cxa_atexit@plt+0x76e74> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 85034 <__cxa_atexit@plt+0x76e80> │ │ │ │ + ldr r2, [pc, #84] @ 85044 <__cxa_atexit@plt+0x76e90> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #80] @ 85048 <__cxa_atexit@plt+0x76e94> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ - ldr r8, [pc, #40] @ 87350 <__cxa_atexit@plt+0x7919c> │ │ │ │ + ldr r8, [pc, #60] @ 8504c <__cxa_atexit@plt+0x76e98> │ │ │ │ add r8, pc, r8 │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - mov r3, #20 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffef4 │ │ │ │ - rsbeq r7, r1, #3506176 @ 0x358000 │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + addseq r5, r7, #220, 10 @ 0x37000000 │ │ │ │ + rsbeq r9, r1, #140, 26 @ 0x2300 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ - mov r2, r6 │ │ │ │ - sub r8, r5, #8 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 873e0 <__cxa_atexit@plt+0x7922c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #20 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 873ec <__cxa_atexit@plt+0x79238> │ │ │ │ - ldr lr, [pc, #120] @ 873fc <__cxa_atexit@plt+0x79248> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - add r7, r7, #12 │ │ │ │ - ldm r7, {r1, r3, r7} │ │ │ │ - ldr r0, [pc, #104] @ 87400 <__cxa_atexit@plt+0x7924c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r2, #4]! │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r9, [r2, #8] │ │ │ │ - str r1, [r2, #12] │ │ │ │ - str r3, [r2, #16] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 873d4 <__cxa_atexit@plt+0x79220> │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - cmp r2, #2 │ │ │ │ - ldrne r8, [pc, #64] @ 87408 <__cxa_atexit@plt+0x79254> │ │ │ │ - addne r8, pc, r8 │ │ │ │ - ldreq r8, [pc, #52] @ 87404 <__cxa_atexit@plt+0x79250> │ │ │ │ - addeq r8, pc, r8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ + mov sl, r6 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 850dc <__cxa_atexit@plt+0x76f28> │ │ │ │ + ldr r6, [pc, #136] @ 850f8 <__cxa_atexit@plt+0x76f44> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str r6, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r2} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 850cc <__cxa_atexit@plt+0x76f18> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, sl, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 850e8 <__cxa_atexit@plt+0x76f34> │ │ │ │ + ldr r3, [pc, #84] @ 850fc <__cxa_atexit@plt+0x76f48> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + add lr, sl, #8 │ │ │ │ + stm lr, {r0, r1, r2} │ │ │ │ + mov r8, #0 │ │ │ │ + b 3c1e94 <__cxa_atexit@plt+0x3b3ce0> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r8 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, sl │ │ │ │ bx r0 │ │ │ │ - mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r6, sl │ │ │ │ bx r0 │ │ │ │ + mov r5, #20 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + @ instruction: 0xffffff1c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov sl, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 8514c <__cxa_atexit@plt+0x76f98> │ │ │ │ + ldr r3, [pc, #52] @ 85158 <__cxa_atexit@plt+0x76fa4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + add lr, sl, #8 │ │ │ │ + stm lr, {r0, r1, r2} │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r8, #0 │ │ │ │ + b 3c1e94 <__cxa_atexit@plt+0x3b3ce0> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - @ instruction: 0xffffff5c │ │ │ │ - rsbeq r7, r1, #76, 18 @ 0x130000 │ │ │ │ - rsbeq r7, r1, #1425408 @ 0x15c000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 87440 <__cxa_atexit@plt+0x7928c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #32] @ 87444 <__cxa_atexit@plt+0x79290> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r3, r5, #8 │ │ │ │ - and r1, r7, #3 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - cmp r1, #2 │ │ │ │ - moveq r8, r2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - rsbeq r7, r1, #0, 18 │ │ │ │ - rsbeq r7, r1, #16449536 @ 0xfb0000 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + @ instruction: 0xfffffea0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 874a0 <__cxa_atexit@plt+0x792ec> │ │ │ │ - ldr r2, [pc, #64] @ 874b0 <__cxa_atexit@plt+0x792fc> │ │ │ │ + bcc 851b4 <__cxa_atexit@plt+0x77000> │ │ │ │ + ldr r2, [pc, #64] @ 851c4 <__cxa_atexit@plt+0x77010> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ - ldr lr, [pc, #48] @ 874b4 <__cxa_atexit@plt+0x79300> │ │ │ │ + ldr lr, [pc, #48] @ 851c8 <__cxa_atexit@plt+0x77014> │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r3, [r9, #20] │ │ │ │ mov r8, lr │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffee8 │ │ │ │ - rsbeq r7, r1, #132, 16 @ 0x840000 │ │ │ │ + @ instruction: 0xfffffed0 │ │ │ │ + rsbeq r9, r1, #5376 @ 0x1500 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 8755c <__cxa_atexit@plt+0x793a8> │ │ │ │ + bhi 85270 <__cxa_atexit@plt+0x770bc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 87564 <__cxa_atexit@plt+0x793b0> │ │ │ │ - ldr r1, [pc, #156] @ 8758c <__cxa_atexit@plt+0x793d8> │ │ │ │ + bcc 85278 <__cxa_atexit@plt+0x770c4> │ │ │ │ + ldr r1, [pc, #156] @ 852a0 <__cxa_atexit@plt+0x770ec> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r7, {r1, r3} │ │ │ │ - ldr r1, [pc, #148] @ 87590 <__cxa_atexit@plt+0x793dc> │ │ │ │ + ldr r1, [pc, #148] @ 852a4 <__cxa_atexit@plt+0x770f0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r3, #8] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #132] @ 87594 <__cxa_atexit@plt+0x793e0> │ │ │ │ + ldr r0, [pc, #132] @ 852a8 <__cxa_atexit@plt+0x770f4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r9, {r0, r1, r3} │ │ │ │ sub r8, r6, #6 │ │ │ │ add r6, r9, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 8757c <__cxa_atexit@plt+0x793c8> │ │ │ │ - ldr r2, [pc, #108] @ 87598 <__cxa_atexit@plt+0x793e4> │ │ │ │ + bcc 85290 <__cxa_atexit@plt+0x770dc> │ │ │ │ + ldr r2, [pc, #108] @ 852ac <__cxa_atexit@plt+0x770f8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ - ldr lr, [pc, #92] @ 8759c <__cxa_atexit@plt+0x793e8> │ │ │ │ + ldr lr, [pc, #92] @ 852b0 <__cxa_atexit@plt+0x770fc> │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [r9, #16]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r3, [r9, #20] │ │ │ │ mov r8, lr │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ mov r6, r9 │ │ │ │ - b 8756c <__cxa_atexit@plt+0x793b8> │ │ │ │ + b 85280 <__cxa_atexit@plt+0x770cc> │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - addseq r3, r7, #196 @ 0xc4 │ │ │ │ - addseq r3, r7, #196 @ 0xc4 │ │ │ │ - addseq r3, r7, #172 @ 0xac │ │ │ │ - @ instruction: 0xfffffe2c │ │ │ │ - rsbeq r7, r1, #200, 14 @ 0x3200000 │ │ │ │ - @ instruction: 0xfffffb3c │ │ │ │ + addseq r5, r7, #208, 6 @ 0x40000003 │ │ │ │ + addseq r5, r7, #208, 6 @ 0x40000003 │ │ │ │ + addseq r5, r7, #184, 6 @ 0xe0000002 │ │ │ │ + @ instruction: 0xfffffe14 │ │ │ │ + rsbeq r9, r1, #91136 @ 0x16400 │ │ │ │ + @ instruction: 0xfffffb34 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 87680 <__cxa_atexit@plt+0x794cc> │ │ │ │ - ldr r7, [pc, #216] @ 876b0 <__cxa_atexit@plt+0x794fc> │ │ │ │ + bcc 85394 <__cxa_atexit@plt+0x771e0> │ │ │ │ + ldr r7, [pc, #216] @ 853c4 <__cxa_atexit@plt+0x77210> │ │ │ │ add r7, pc, r7 │ │ │ │ ldm r5, {r0, r8} │ │ │ │ str r7, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ sub r7, r6, #39 @ 0x27 │ │ │ │ cmp r2, #10 │ │ │ │ - ble 87638 <__cxa_atexit@plt+0x79484> │ │ │ │ - ldr r2, [pc, #180] @ 876b4 <__cxa_atexit@plt+0x79500> │ │ │ │ + ble 8534c <__cxa_atexit@plt+0x77198> │ │ │ │ + ldr r2, [pc, #180] @ 853c8 <__cxa_atexit@plt+0x77214> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #176] @ 876b8 <__cxa_atexit@plt+0x79504> │ │ │ │ + ldr r1, [pc, #176] @ 853cc <__cxa_atexit@plt+0x77218> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str r2, [r3, #20]! │ │ │ │ - ldr r2, [pc, #160] @ 876bc <__cxa_atexit@plt+0x79508> │ │ │ │ + ldr r2, [pc, #160] @ 853d0 <__cxa_atexit@plt+0x7721c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ add r5, r5, #8 │ │ │ │ add r6, r3, #40 @ 0x28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 876a0 <__cxa_atexit@plt+0x794ec> │ │ │ │ - ldr r2, [pc, #116] @ 876c4 <__cxa_atexit@plt+0x79510> │ │ │ │ + bcc 853b4 <__cxa_atexit@plt+0x77200> │ │ │ │ + ldr r2, [pc, #116] @ 853d8 <__cxa_atexit@plt+0x77224> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #20]! │ │ │ │ ldr r1, [r3, #-12] │ │ │ │ ldmdb r3, {r0, r2} │ │ │ │ - ldr lr, [pc, #100] @ 876c8 <__cxa_atexit@plt+0x79514> │ │ │ │ + ldr lr, [pc, #100] @ 853dc <__cxa_atexit@plt+0x77228> │ │ │ │ add lr, pc, lr │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ mov r8, lr │ │ │ │ mov r9, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r7, [pc, #56] @ 876c0 <__cxa_atexit@plt+0x7950c> │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + ldr r7, [pc, #56] @ 853d4 <__cxa_atexit@plt+0x77220> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r2, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ - addseq r2, r7, #188, 30 @ 0x2f0 │ │ │ │ - addseq r2, r7, #160, 30 @ 0x280 │ │ │ │ - rsbseq r5, fp, #200, 4 @ 0x8000000c │ │ │ │ - @ instruction: 0xfffffd08 │ │ │ │ - rsbeq r7, r1, #164, 12 @ 0xa400000 │ │ │ │ + addseq r5, r7, #200, 4 @ 0x8000000c │ │ │ │ + addseq r5, r7, #172, 4 @ 0xc000000a │ │ │ │ + rsbseq r7, fp, #136, 28 @ 0x880 │ │ │ │ + @ instruction: 0xfffffcf0 │ │ │ │ + rsbeq r9, r1, #217088 @ 0x35000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 87744 <__cxa_atexit@plt+0x79590> │ │ │ │ - ldr r7, [pc, #104] @ 87754 <__cxa_atexit@plt+0x795a0> │ │ │ │ + bhi 85458 <__cxa_atexit@plt+0x772a4> │ │ │ │ + ldr r7, [pc, #104] @ 85468 <__cxa_atexit@plt+0x772b4> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r9, sl} │ │ │ │ tst r8, #3 │ │ │ │ - beq 87728 <__cxa_atexit@plt+0x79574> │ │ │ │ - ldr r2, [pc, #88] @ 87758 <__cxa_atexit@plt+0x795a4> │ │ │ │ + beq 8543c <__cxa_atexit@plt+0x77288> │ │ │ │ + ldr r2, [pc, #88] @ 8546c <__cxa_atexit@plt+0x772b8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r8, #3] │ │ │ │ ldr r7, [r5, #-8]! │ │ │ │ stmda r5, {r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq 87738 <__cxa_atexit@plt+0x79584> │ │ │ │ + beq 8544c <__cxa_atexit@plt+0x77298> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r7, [r5] │ │ │ │ - b 875b8 <__cxa_atexit@plt+0x79404> │ │ │ │ + b 852cc <__cxa_atexit@plt+0x77118> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 8775c <__cxa_atexit@plt+0x795a8> │ │ │ │ + ldr r7, [pc, #16] @ 85470 <__cxa_atexit@plt+0x772bc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - rsbseq r5, fp, #8, 4 @ 0x80000000 │ │ │ │ + rsbseq r7, fp, #200, 26 @ 0x3200 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #60] @ 877ac <__cxa_atexit@plt+0x795f8> │ │ │ │ + ldr r2, [pc, #60] @ 854c0 <__cxa_atexit@plt+0x7730c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ str r2, [r5] │ │ │ │ str r8, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 877a4 <__cxa_atexit@plt+0x795f0> │ │ │ │ + beq 854b8 <__cxa_atexit@plt+0x77304> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 875b8 <__cxa_atexit@plt+0x79404> │ │ │ │ + b 852cc <__cxa_atexit@plt+0x77118> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r7, [r5] │ │ │ │ - b 875b8 <__cxa_atexit@plt+0x79404> │ │ │ │ + b 852cc <__cxa_atexit@plt+0x77118> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 87814 <__cxa_atexit@plt+0x79660> │ │ │ │ - ldr r7, [pc, #52] @ 87828 <__cxa_atexit@plt+0x79674> │ │ │ │ + bhi 85528 <__cxa_atexit@plt+0x77374> │ │ │ │ + ldr r7, [pc, #52] @ 8553c <__cxa_atexit@plt+0x77388> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 87808 <__cxa_atexit@plt+0x79654> │ │ │ │ + beq 8551c <__cxa_atexit@plt+0x77368> │ │ │ │ mov r7, r8 │ │ │ │ - b 87838 <__cxa_atexit@plt+0x79684> │ │ │ │ + b 8554c <__cxa_atexit@plt+0x77398> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 8782c <__cxa_atexit@plt+0x79678> │ │ │ │ + ldr r7, [pc, #16] @ 85540 <__cxa_atexit@plt+0x7738c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq r5, fp, #60, 2 │ │ │ │ + rsbseq r7, fp, #252, 24 @ 0xfc00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ ldr lr, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ str r2, [r5] │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r0, r6 │ │ │ │ - bcc 878c8 <__cxa_atexit@plt+0x79714> │ │ │ │ - ldr sl, [pc, #156] @ 87904 <__cxa_atexit@plt+0x79750> │ │ │ │ + bcc 855dc <__cxa_atexit@plt+0x77428> │ │ │ │ + ldr sl, [pc, #156] @ 85618 <__cxa_atexit@plt+0x77464> │ │ │ │ add sl, pc, sl │ │ │ │ add r5, r3, #8 │ │ │ │ sub r7, r6, #39 @ 0x27 │ │ │ │ ldr r8, [r3, #4] │ │ │ │ str sl, [r9, #4] │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str lr, [r9, #16] │ │ │ │ add r6, r9, #40 @ 0x28 │ │ │ │ cmp r0, r6 │ │ │ │ - bcc 878f4 <__cxa_atexit@plt+0x79740> │ │ │ │ - ldr r3, [pc, #116] @ 8790c <__cxa_atexit@plt+0x79758> │ │ │ │ + bcc 85608 <__cxa_atexit@plt+0x77454> │ │ │ │ + ldr r3, [pc, #116] @ 85620 <__cxa_atexit@plt+0x7746c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r9, #20]! │ │ │ │ ldr r2, [r9, #-12] │ │ │ │ ldr r1, [r9, #-8] │ │ │ │ ldr r0, [r9, #-4] │ │ │ │ - ldr r3, [pc, #96] @ 87910 <__cxa_atexit@plt+0x7975c> │ │ │ │ + ldr r3, [pc, #96] @ 85624 <__cxa_atexit@plt+0x77470> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r9, #8] │ │ │ │ str r2, [r9, #12] │ │ │ │ str r1, [r9, #16] │ │ │ │ str r0, [r9, #20] │ │ │ │ mov r8, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r7, [pc, #56] @ 87908 <__cxa_atexit@plt+0x79754> │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + ldr r7, [pc, #56] @ 8561c <__cxa_atexit@plt+0x77468> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r0, #44 @ 0x2c │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r0, #0 │ │ │ │ str r0, [r3, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str lr, [r3, #4] │ │ │ │ @@ -124330,16551 +122095,15036 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbe8 │ │ │ │ - rsbseq r5, fp, #128 @ 0x80 │ │ │ │ - @ instruction: 0xfffffac0 │ │ │ │ - rsbeq r7, r1, #88, 8 @ 0x58000000 │ │ │ │ + rsbseq r7, fp, #64, 24 @ 0x4000 │ │ │ │ + @ instruction: 0xfffffaa8 │ │ │ │ + rsbeq r9, r1, #61079552 @ 0x3a40000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ 87938 <__cxa_atexit@plt+0x79784> │ │ │ │ + ldr r3, [pc, #8] @ 8564c <__cxa_atexit@plt+0x77498> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3efa10 <__cxa_atexit@plt+0x3e185c> │ │ │ │ - rsbseq r5, fp, #40 @ 0x28 │ │ │ │ + b 3c1e3c <__cxa_atexit@plt+0x3b3c88> │ │ │ │ + rsbseq r7, fp, #232, 22 @ 0x3a000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 8797c <__cxa_atexit@plt+0x797c8> │ │ │ │ - ldr r7, [pc, #48] @ 8798c <__cxa_atexit@plt+0x797d8> │ │ │ │ + bhi 85690 <__cxa_atexit@plt+0x774dc> │ │ │ │ + ldr r7, [pc, #48] @ 856a0 <__cxa_atexit@plt+0x774ec> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 87970 <__cxa_atexit@plt+0x797bc> │ │ │ │ + beq 85684 <__cxa_atexit@plt+0x774d0> │ │ │ │ mov r7, r8 │ │ │ │ - b 8799c <__cxa_atexit@plt+0x797e8> │ │ │ │ + b 856b0 <__cxa_atexit@plt+0x774fc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 87990 <__cxa_atexit@plt+0x797dc> │ │ │ │ + ldr r7, [pc, #12] @ 856a4 <__cxa_atexit@plt+0x774f0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rsbseq r4, fp, #220, 30 @ 0x370 │ │ │ │ + rsbseq r7, fp, #164, 22 @ 0x29000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ - ldr r6, [pc, #192] @ 87a68 <__cxa_atexit@plt+0x798b4> │ │ │ │ + ldr r6, [pc, #192] @ 8577c <__cxa_atexit@plt+0x775c8> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r6, r6, #1 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r6, [r5] │ │ │ │ add r6, r9, #44 @ 0x2c │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 87a30 <__cxa_atexit@plt+0x7987c> │ │ │ │ - ldr r0, [pc, #148] @ 87a6c <__cxa_atexit@plt+0x798b8> │ │ │ │ + bcc 85744 <__cxa_atexit@plt+0x77590> │ │ │ │ + ldr r0, [pc, #148] @ 85780 <__cxa_atexit@plt+0x775cc> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r8, [r5], #4 │ │ │ │ stmib r9, {r0, r7} │ │ │ │ str r2, [r9, #12] │ │ │ │ str r3, [r9, #16] │ │ │ │ sub r7, r6, #39 @ 0x27 │ │ │ │ add r6, r9, #40 @ 0x28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 87a58 <__cxa_atexit@plt+0x798a4> │ │ │ │ - ldr r3, [pc, #116] @ 87a74 <__cxa_atexit@plt+0x798c0> │ │ │ │ + bcc 8576c <__cxa_atexit@plt+0x775b8> │ │ │ │ + ldr r3, [pc, #116] @ 85788 <__cxa_atexit@plt+0x775d4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r9, #20]! │ │ │ │ ldr r2, [r9, #-12] │ │ │ │ ldr r1, [r9, #-8] │ │ │ │ ldr r0, [r9, #-4] │ │ │ │ - ldr r3, [pc, #96] @ 87a78 <__cxa_atexit@plt+0x798c4> │ │ │ │ + ldr r3, [pc, #96] @ 8578c <__cxa_atexit@plt+0x775d8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r9, #8] │ │ │ │ str r2, [r9, #12] │ │ │ │ str r1, [r9, #16] │ │ │ │ str r0, [r9, #20] │ │ │ │ mov r8, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r7, [pc, #56] @ 87a70 <__cxa_atexit@plt+0x798bc> │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + ldr r7, [pc, #56] @ 85784 <__cxa_atexit@plt+0x775d0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, #44 @ 0x2c │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r5, #-16]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - addseq r2, r7, #40, 24 @ 0x2800 │ │ │ │ + addseq r4, r7, #52, 30 @ 0xd0 │ │ │ │ @ instruction: 0xfffffa78 │ │ │ │ - rsbseq r4, fp, #24, 30 @ 0x60 │ │ │ │ - @ instruction: 0xfffff958 │ │ │ │ - rsbeq r7, r1, #240, 4 │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ + rsbseq r7, fp, #216, 20 @ 0xd8000 │ │ │ │ + @ instruction: 0xfffff940 │ │ │ │ + rsbeq r9, r1, #135266304 @ 0x8100000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 87b10 <__cxa_atexit@plt+0x7995c> │ │ │ │ - ldr r3, [r5] │ │ │ │ - and r3, r3, #3 │ │ │ │ - and r2, r8, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 87ac4 <__cxa_atexit@plt+0x79910> │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 87ae0 <__cxa_atexit@plt+0x7992c> │ │ │ │ - ldr r7, [pc, #112] @ 87b28 <__cxa_atexit@plt+0x79974> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 87ae0 <__cxa_atexit@plt+0x7992c> │ │ │ │ - ldr r7, [pc, #80] @ 87b24 <__cxa_atexit@plt+0x79970> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #56] @ 87b20 <__cxa_atexit@plt+0x7996c> │ │ │ │ + bhi 8586c <__cxa_atexit@plt+0x776b8> │ │ │ │ + ldr r5, [r4, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #200] @ 8587c <__cxa_atexit@plt+0x776c8> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmda r5, {r3, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 87b00 <__cxa_atexit@plt+0x7994c> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 87b38 <__cxa_atexit@plt+0x79984> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 87b2c <__cxa_atexit@plt+0x79978> │ │ │ │ + str r3, [r7] │ │ │ │ + ldr r5, [r5, #12] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r7, [r4, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r7, #4] │ │ │ │ + ldr r7, [r4, #812] @ 0x32c │ │ │ │ + ldr r5, [r4, #820] @ 0x334 │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldrd r0, [r7, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r0, r0, r6 │ │ │ │ + sbc r1, r1, #0 │ │ │ │ + strd r0, [r7, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r4, r0 │ │ │ │ + mvn r0, #0 │ │ │ │ + bl cdc8 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + ldr r7, [pc, #12] @ 85880 <__cxa_atexit@plt+0x776cc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - addseq r2, r7, #220, 20 @ 0xdc000 │ │ │ │ - addseq r2, r7, #120, 22 @ 0x1e000 │ │ │ │ - rsbseq r4, fp, #96, 28 @ 0x600 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + rsbseq r7, fp, #224, 18 @ 0x380000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #8]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 87b84 <__cxa_atexit@plt+0x799d0> │ │ │ │ - ldr r2, [pc, #192] @ 87c1c <__cxa_atexit@plt+0x79a68> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 87bb4 <__cxa_atexit@plt+0x79a00> │ │ │ │ - cmp r1, #2 │ │ │ │ - beq 87bbc <__cxa_atexit@plt+0x79a08> │ │ │ │ - ldr r7, [pc, #168] @ 87c20 <__cxa_atexit@plt+0x79a6c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #132] @ 87c10 <__cxa_atexit@plt+0x79a5c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 87bb4 <__cxa_atexit@plt+0x79a00> │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 87bbc <__cxa_atexit@plt+0x79a08> │ │ │ │ - ldr r7, [pc, #112] @ 87c18 <__cxa_atexit@plt+0x79a64> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 858b8 <__cxa_atexit@plt+0x77704> │ │ │ │ + ldr r2, [pc, #28] @ 858c4 <__cxa_atexit@plt+0x77710> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r4, r7, #252, 26 @ 0x3f00 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 87bf8 <__cxa_atexit@plt+0x79a44> │ │ │ │ - ldr r7, [pc, #68] @ 87c14 <__cxa_atexit@plt+0x79a60> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 87be8 <__cxa_atexit@plt+0x79a34> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 86900 <__cxa_atexit@plt+0x7874c> │ │ │ │ - ldr r0, [r8] │ │ │ │ + bhi 85914 <__cxa_atexit@plt+0x77760> │ │ │ │ + ldr r2, [pc, #56] @ 8591c <__cxa_atexit@plt+0x77768> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 85920 <__cxa_atexit@plt+0x7776c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #40] @ 85924 <__cxa_atexit@plt+0x77770> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr r7, [pc, #32] @ 87c24 <__cxa_atexit@plt+0x79a70> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #2 │ │ │ │ - @ instruction: 0xffffed2c │ │ │ │ - addseq r2, r7, #8, 20 @ 0x8000 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - addseq r2, r7, #184, 20 @ 0xb8000 │ │ │ │ - rsbseq r4, fp, #8, 26 @ 0x200 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 87c6c <__cxa_atexit@plt+0x79ab8> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 87c90 <__cxa_atexit@plt+0x79adc> │ │ │ │ - ldr r5, [pc, #84] @ 87ca8 <__cxa_atexit@plt+0x79af4> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 87c80 <__cxa_atexit@plt+0x79acc> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 86900 <__cxa_atexit@plt+0x7874c> │ │ │ │ - ldr r7, [pc, #60] @ 87cb0 <__cxa_atexit@plt+0x79afc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr r7, [pc, #16] @ 87cac <__cxa_atexit@plt+0x79af8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffeca8 │ │ │ │ - rsbseq r4, fp, #112, 24 @ 0x7000 │ │ │ │ - addseq r2, r7, #188, 18 @ 0x2f0000 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 87cdc <__cxa_atexit@plt+0x79b28> │ │ │ │ - ldr r7, [pc, #108] @ 87d3c <__cxa_atexit@plt+0x79b88> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 87d1c <__cxa_atexit@plt+0x79b68> │ │ │ │ - ldr r5, [pc, #64] @ 87d34 <__cxa_atexit@plt+0x79b80> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 87d0c <__cxa_atexit@plt+0x79b58> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 86900 <__cxa_atexit@plt+0x7874c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr r7, [pc, #16] @ 87d38 <__cxa_atexit@plt+0x79b84> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffec08 │ │ │ │ - rsbseq r4, fp, #228, 22 @ 0x39000 │ │ │ │ - addseq r2, r7, #224, 16 @ 0xe00000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + rsbseq r7, fp, #112, 18 @ 0x1c0000 │ │ │ │ + addseq r4, r7, #228, 24 @ 0xe400 │ │ │ │ + addseq r4, r7, #56, 26 @ 0xe00 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 87dc0 <__cxa_atexit@plt+0x79c0c> │ │ │ │ - ldr r3, [pc, #112] @ 87dd0 <__cxa_atexit@plt+0x79c1c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str r9, [r7, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 87da8 <__cxa_atexit@plt+0x79bf4> │ │ │ │ - ldr r7, [pc, #88] @ 87dd4 <__cxa_atexit@plt+0x79c20> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r2, [r8, #7] │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - str r2, [r5, #8] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 87db8 <__cxa_atexit@plt+0x79c04> │ │ │ │ - b 87e28 <__cxa_atexit@plt+0x79c74> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 87dd8 <__cxa_atexit@plt+0x79c24> │ │ │ │ + mov r3, r6 │ │ │ │ + sub r6, r5, #12 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 85978 <__cxa_atexit@plt+0x777c4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 85980 <__cxa_atexit@plt+0x777cc> │ │ │ │ + ldr r2, [pc, #64] @ 8599c <__cxa_atexit@plt+0x777e8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #60] @ 859a0 <__cxa_atexit@plt+0x777ec> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 1ec5078 <__cxa_atexit@plt+0x1eb6ec4> │ │ │ │ + mov r6, r3 │ │ │ │ + b 85988 <__cxa_atexit@plt+0x777d4> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 85998 <__cxa_atexit@plt+0x777e4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - rsbseq r4, fp, #180, 22 @ 0x2d000 │ │ │ │ + rsbseq r7, fp, #200, 16 @ 0xc80000 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r0, [pc, #36] @ 87e1c <__cxa_atexit@plt+0x79c68> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - sub lr, r5, #4 │ │ │ │ - stm lr, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 87e14 <__cxa_atexit@plt+0x79c60> │ │ │ │ - b 87e28 <__cxa_atexit@plt+0x79c74> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr r1, [pc, #128] @ 87ebc <__cxa_atexit@plt+0x79d08> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-8]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 87ea0 <__cxa_atexit@plt+0x79cec> │ │ │ │ - ldr r2, [pc, #92] @ 87ec0 <__cxa_atexit@plt+0x79d0c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 87eb0 <__cxa_atexit@plt+0x79cfc> │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r3, #4]! │ │ │ │ - str r7, [r3] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 87a88 <__cxa_atexit@plt+0x798d4> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + ldr r3, [pc, #12] @ 859c0 <__cxa_atexit@plt+0x7780c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20dc <__cxa_atexit@plt+0x3b3f28> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #64] @ 87f14 <__cxa_atexit@plt+0x79d60> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 87f08 <__cxa_atexit@plt+0x79d54> │ │ │ │ - ldr sl, [r5, #12]! │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ + ldr r3, [pc, #12] @ 859e0 <__cxa_atexit@plt+0x7782c> │ │ │ │ + add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ mov r8, r7 │ │ │ │ - b 87a88 <__cxa_atexit@plt+0x798d4> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + b 3c20e4 <__cxa_atexit@plt+0x3b3f30> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #12]! │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - stmib r5, {r2, r3} │ │ │ │ - b 87a88 <__cxa_atexit@plt+0x798d4> │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 85a10 <__cxa_atexit@plt+0x7785c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ 85a14 <__cxa_atexit@plt+0x77860> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20fc <__cxa_atexit@plt+0x3b3f48> │ │ │ │ + rsbseq r7, fp, #156, 14 @ 0x2700000 │ │ │ │ + addseq r4, r7, #8, 30 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 87fd4 <__cxa_atexit@plt+0x79e20> │ │ │ │ - ldr r3, [r5] │ │ │ │ - and r3, r3, #3 │ │ │ │ - and r2, r8, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 87f88 <__cxa_atexit@plt+0x79dd4> │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 87fa4 <__cxa_atexit@plt+0x79df0> │ │ │ │ - ldr r7, [pc, #112] @ 87fec <__cxa_atexit@plt+0x79e38> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 87fa4 <__cxa_atexit@plt+0x79df0> │ │ │ │ - ldr r7, [pc, #80] @ 87fe8 <__cxa_atexit@plt+0x79e34> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #56] @ 87fe4 <__cxa_atexit@plt+0x79e30> │ │ │ │ + bhi 85af4 <__cxa_atexit@plt+0x77940> │ │ │ │ + ldr r5, [r4, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #200] @ 85b04 <__cxa_atexit@plt+0x77950> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmda r5, {r3, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 87fc4 <__cxa_atexit@plt+0x79e10> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 87ffc <__cxa_atexit@plt+0x79e48> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 87ff0 <__cxa_atexit@plt+0x79e3c> │ │ │ │ + str r3, [r7] │ │ │ │ + ldr r5, [r5, #12] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r7, [r4, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r7, #4] │ │ │ │ + ldr r7, [r4, #812] @ 0x32c │ │ │ │ + ldr r5, [r4, #820] @ 0x334 │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldrd r0, [r7, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r0, r0, r6 │ │ │ │ + sbc r1, r1, #0 │ │ │ │ + strd r0, [r7, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r4, r0 │ │ │ │ + mvn r0, #0 │ │ │ │ + bl cdd4 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + ldr r7, [pc, #12] @ 85b08 <__cxa_atexit@plt+0x77954> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - addseq r2, r7, #72, 18 @ 0x120000 │ │ │ │ - addseq r2, r7, #104, 18 @ 0x1a0000 │ │ │ │ - rsbseq r4, fp, #164, 18 @ 0x290000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + rsbseq r7, fp, #96, 14 @ 0x1800000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #8]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 88048 <__cxa_atexit@plt+0x79e94> │ │ │ │ - ldr r2, [pc, #192] @ 880e0 <__cxa_atexit@plt+0x79f2c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 88078 <__cxa_atexit@plt+0x79ec4> │ │ │ │ - cmp r1, #2 │ │ │ │ - beq 88080 <__cxa_atexit@plt+0x79ecc> │ │ │ │ - ldr r7, [pc, #168] @ 880e4 <__cxa_atexit@plt+0x79f30> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #132] @ 880d4 <__cxa_atexit@plt+0x79f20> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 88078 <__cxa_atexit@plt+0x79ec4> │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 88080 <__cxa_atexit@plt+0x79ecc> │ │ │ │ - ldr r7, [pc, #112] @ 880dc <__cxa_atexit@plt+0x79f28> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 85b40 <__cxa_atexit@plt+0x7798c> │ │ │ │ + ldr r2, [pc, #28] @ 85b4c <__cxa_atexit@plt+0x77998> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r4, r7, #116, 22 @ 0x1d000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 880bc <__cxa_atexit@plt+0x79f08> │ │ │ │ - ldr r7, [pc, #68] @ 880d8 <__cxa_atexit@plt+0x79f24> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 880ac <__cxa_atexit@plt+0x79ef8> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 86a50 <__cxa_atexit@plt+0x7889c> │ │ │ │ - ldr r0, [r8] │ │ │ │ + bhi 85b9c <__cxa_atexit@plt+0x779e8> │ │ │ │ + ldr r2, [pc, #56] @ 85ba4 <__cxa_atexit@plt+0x779f0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 85ba8 <__cxa_atexit@plt+0x779f4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #40] @ 85bac <__cxa_atexit@plt+0x779f8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr r7, [pc, #32] @ 880e8 <__cxa_atexit@plt+0x79f34> │ │ │ │ + rsbseq r7, fp, #240, 12 @ 0xf000000 │ │ │ │ + addseq r4, r7, #92, 20 @ 0x5c000 │ │ │ │ + addseq r4, r7, #176, 20 @ 0xb0000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r6, r5, #12 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 85c00 <__cxa_atexit@plt+0x77a4c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 85c08 <__cxa_atexit@plt+0x77a54> │ │ │ │ + ldr r2, [pc, #64] @ 85c24 <__cxa_atexit@plt+0x77a70> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #60] @ 85c28 <__cxa_atexit@plt+0x77a74> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 1ec5078 <__cxa_atexit@plt+0x1eb6ec4> │ │ │ │ + mov r6, r3 │ │ │ │ + b 85c10 <__cxa_atexit@plt+0x77a5c> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 85c20 <__cxa_atexit@plt+0x77a6c> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #2 │ │ │ │ - @ instruction: 0xffffe9b8 │ │ │ │ - addseq r2, r7, #116, 16 @ 0x740000 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - addseq r2, r7, #168, 16 @ 0xa80000 │ │ │ │ - rsbseq r4, fp, #72, 16 @ 0x480000 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ + rsbseq r7, fp, #72, 12 @ 0x4800000 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 88130 <__cxa_atexit@plt+0x79f7c> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 88154 <__cxa_atexit@plt+0x79fa0> │ │ │ │ - ldr r5, [pc, #84] @ 8816c <__cxa_atexit@plt+0x79fb8> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 88144 <__cxa_atexit@plt+0x79f90> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 86a50 <__cxa_atexit@plt+0x7889c> │ │ │ │ - ldr r7, [pc, #60] @ 88174 <__cxa_atexit@plt+0x79fc0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr r7, [pc, #16] @ 88170 <__cxa_atexit@plt+0x79fbc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffe934 │ │ │ │ - rsbseq r4, fp, #176, 14 @ 0x2c00000 │ │ │ │ - addseq r2, r7, #172, 14 @ 0x2b00000 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ + ldr r3, [pc, #12] @ 85c48 <__cxa_atexit@plt+0x77a94> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20dc <__cxa_atexit@plt+0x3b3f28> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 881a0 <__cxa_atexit@plt+0x79fec> │ │ │ │ - ldr r7, [pc, #108] @ 88200 <__cxa_atexit@plt+0x7a04c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 881e0 <__cxa_atexit@plt+0x7a02c> │ │ │ │ - ldr r5, [pc, #64] @ 881f8 <__cxa_atexit@plt+0x7a044> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 881d0 <__cxa_atexit@plt+0x7a01c> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 86a50 <__cxa_atexit@plt+0x7889c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr r7, [pc, #16] @ 881fc <__cxa_atexit@plt+0x7a048> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffe894 │ │ │ │ - rsbseq r4, fp, #36, 14 @ 0x900000 │ │ │ │ - addseq r2, r7, #76, 14 @ 0x1300000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + ldr r3, [pc, #12] @ 85c68 <__cxa_atexit@plt+0x77ab4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20e4 <__cxa_atexit@plt+0x3b3f30> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 85c98 <__cxa_atexit@plt+0x77ae4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ 85c9c <__cxa_atexit@plt+0x77ae8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20fc <__cxa_atexit@plt+0x3b3f48> │ │ │ │ + rsbseq r7, fp, #20, 10 @ 0x5000000 │ │ │ │ + addseq r4, r7, #128, 24 @ 0x8000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 88284 <__cxa_atexit@plt+0x7a0d0> │ │ │ │ - ldr r3, [pc, #112] @ 88294 <__cxa_atexit@plt+0x7a0e0> │ │ │ │ + bhi 85d7c <__cxa_atexit@plt+0x77bc8> │ │ │ │ + ldr r5, [r4, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #200] @ 85d8c <__cxa_atexit@plt+0x77bd8> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str r9, [r7, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 8826c <__cxa_atexit@plt+0x7a0b8> │ │ │ │ - ldr r7, [pc, #88] @ 88298 <__cxa_atexit@plt+0x7a0e4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r2, [r8, #7] │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - str r2, [r5, #8] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8827c <__cxa_atexit@plt+0x7a0c8> │ │ │ │ - b 882ec <__cxa_atexit@plt+0x7a138> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 8829c <__cxa_atexit@plt+0x7a0e8> │ │ │ │ + str r3, [r7] │ │ │ │ + ldr r5, [r5, #12] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r7, [r4, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r7, #4] │ │ │ │ + ldr r7, [r4, #812] @ 0x32c │ │ │ │ + ldr r5, [r4, #820] @ 0x334 │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldrd r0, [r7, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r0, r0, r6 │ │ │ │ + sbc r1, r1, #0 │ │ │ │ + strd r0, [r7, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r4, r0 │ │ │ │ + mvn r0, #0 │ │ │ │ + bl cde0 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + ldr r7, [pc, #12] @ 85d90 <__cxa_atexit@plt+0x77bdc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - rsbseq r4, fp, #248, 12 @ 0xf800000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + rsbseq r7, fp, #224, 8 @ 0xe0000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r0, [pc, #36] @ 882e0 <__cxa_atexit@plt+0x7a12c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - sub lr, r5, #4 │ │ │ │ - stm lr, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 882d8 <__cxa_atexit@plt+0x7a124> │ │ │ │ - b 882ec <__cxa_atexit@plt+0x7a138> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 85dc8 <__cxa_atexit@plt+0x77c14> │ │ │ │ + ldr r2, [pc, #28] @ 85dd4 <__cxa_atexit@plt+0x77c20> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr r1, [pc, #128] @ 88380 <__cxa_atexit@plt+0x7a1cc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-8]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 88364 <__cxa_atexit@plt+0x7a1b0> │ │ │ │ - ldr r2, [pc, #92] @ 88384 <__cxa_atexit@plt+0x7a1d0> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r4, r7, #236, 16 @ 0xec0000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 85e24 <__cxa_atexit@plt+0x77c70> │ │ │ │ + ldr r2, [pc, #56] @ 85e2c <__cxa_atexit@plt+0x77c78> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 88374 <__cxa_atexit@plt+0x7a1c0> │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r3, #4]! │ │ │ │ - str r7, [r3] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 87f4c <__cxa_atexit@plt+0x79d98> │ │ │ │ - ldr r0, [r8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 85e30 <__cxa_atexit@plt+0x77c7c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #40] @ 85e34 <__cxa_atexit@plt+0x77c80> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + rsbseq r7, fp, #112, 8 @ 0x70000000 │ │ │ │ + addseq r4, r7, #212, 14 @ 0x3500000 │ │ │ │ + addseq r4, r7, #40, 16 @ 0x280000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r6, r5, #12 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 85e88 <__cxa_atexit@plt+0x77cd4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 85e90 <__cxa_atexit@plt+0x77cdc> │ │ │ │ + ldr r2, [pc, #64] @ 85eac <__cxa_atexit@plt+0x77cf8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #60] @ 85eb0 <__cxa_atexit@plt+0x77cfc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 1ec5078 <__cxa_atexit@plt+0x1eb6ec4> │ │ │ │ + mov r6, r3 │ │ │ │ + b 85e98 <__cxa_atexit@plt+0x77ce4> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 85ea8 <__cxa_atexit@plt+0x77cf4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + rsbseq r7, fp, #200, 6 @ 0x20000003 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #64] @ 883d8 <__cxa_atexit@plt+0x7a224> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 883cc <__cxa_atexit@plt+0x7a218> │ │ │ │ - ldr sl, [r5, #12]! │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ + ldr r3, [pc, #12] @ 85ed0 <__cxa_atexit@plt+0x77d1c> │ │ │ │ + add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ mov r8, r7 │ │ │ │ - b 87f4c <__cxa_atexit@plt+0x79d98> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + b 3c20dc <__cxa_atexit@plt+0x3b3f28> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #12]! │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - stmib r5, {r2, r3} │ │ │ │ - b 87f4c <__cxa_atexit@plt+0x79d98> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 88484 <__cxa_atexit@plt+0x7a2d0> │ │ │ │ - ldr r3, [pc, #112] @ 88494 <__cxa_atexit@plt+0x7a2e0> │ │ │ │ + ldr r3, [pc, #12] @ 85ef0 <__cxa_atexit@plt+0x77d3c> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str r8, [r7, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 8846c <__cxa_atexit@plt+0x7a2b8> │ │ │ │ - ldr r7, [pc, #88] @ 88498 <__cxa_atexit@plt+0x7a2e4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - ldr r2, [r9, #7] │ │ │ │ - ldr r1, [r9, #11] │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - str r2, [r5, #8] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8847c <__cxa_atexit@plt+0x7a2c8> │ │ │ │ - b 884ec <__cxa_atexit@plt+0x7a338> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 8849c <__cxa_atexit@plt+0x7a2e8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - rsbseq r4, fp, #252, 8 @ 0xfc000000 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20e4 <__cxa_atexit@plt+0x3b3f30> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r0, [pc, #36] @ 884e0 <__cxa_atexit@plt+0x7a32c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - sub lr, r5, #4 │ │ │ │ - stm lr, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 884d8 <__cxa_atexit@plt+0x7a324> │ │ │ │ - b 884ec <__cxa_atexit@plt+0x7a338> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r3, [pc, #28] @ 85f20 <__cxa_atexit@plt+0x77d6c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ 85f24 <__cxa_atexit@plt+0x77d70> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20fc <__cxa_atexit@plt+0x3b3f48> │ │ │ │ + rsbseq r7, fp, #140, 4 @ 0xc0000008 │ │ │ │ + addseq r4, r7, #248, 18 @ 0x3e0000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 85f5c <__cxa_atexit@plt+0x77da8> │ │ │ │ + ldr r3, [pc, #32] @ 85f64 <__cxa_atexit@plt+0x77db0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #20] @ 85f68 <__cxa_atexit@plt+0x77db4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r5, {r3, r7} │ │ │ │ + b 1ec5078 <__cxa_atexit@plt+0x1eb6ec4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + addseq r4, r7, #128, 12 @ 0x8000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr r1, [pc, #120] @ 88578 <__cxa_atexit@plt+0x7a3c4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-8]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 8855c <__cxa_atexit@plt+0x7a3a8> │ │ │ │ - ldr r2, [pc, #84] @ 8857c <__cxa_atexit@plt+0x7a3c8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8856c <__cxa_atexit@plt+0x7a3b8> │ │ │ │ - ldr r3, [pc, #60] @ 88580 <__cxa_atexit@plt+0x7a3cc> │ │ │ │ + ldr r3, [pc, #12] @ 85f88 <__cxa_atexit@plt+0x77dd4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldm r5, {r1, sl} │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - stmib r5, {r1, r2, r3} │ │ │ │ - b 87a88 <__cxa_atexit@plt+0x798d4> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #80] @ 885e4 <__cxa_atexit@plt+0x7a430> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 885d8 <__cxa_atexit@plt+0x7a424> │ │ │ │ - ldr r2, [r5, #8]! │ │ │ │ - ldr r1, [pc, #52] @ 885e8 <__cxa_atexit@plt+0x7a434> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ mov r8, r7 │ │ │ │ - b 87a88 <__cxa_atexit@plt+0x798d4> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + b 3c20dc <__cxa_atexit@plt+0x3b3f28> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8]! │ │ │ │ - ldr r2, [pc, #36] @ 88624 <__cxa_atexit@plt+0x7a470> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - b 87a88 <__cxa_atexit@plt+0x798d4> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ + ldr r3, [pc, #12] @ 85fa8 <__cxa_atexit@plt+0x77df4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20e4 <__cxa_atexit@plt+0x3b3f30> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 8865c <__cxa_atexit@plt+0x7a4a8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 88660 <__cxa_atexit@plt+0x7a4ac> │ │ │ │ + ldr r3, [pc, #28] @ 85fd8 <__cxa_atexit@plt+0x77e24> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ 85fdc <__cxa_atexit@plt+0x77e28> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - addseq r1, r7, #248, 30 @ 0x3e0 │ │ │ │ - addseq r1, r7, #112, 30 @ 0x1c0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #32 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 886e8 <__cxa_atexit@plt+0x7a534> │ │ │ │ - ldr r3, [pc, #116] @ 886f8 <__cxa_atexit@plt+0x7a544> │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20fc <__cxa_atexit@plt+0x3b3f48> │ │ │ │ + rsbseq r7, fp, #212, 2 @ 0x35 │ │ │ │ + addseq r4, r7, #104, 12 @ 0x6800000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 860dc <__cxa_atexit@plt+0x77f28> │ │ │ │ + ldr r3, [pc, #228] @ 860e8 <__cxa_atexit@plt+0x77f34> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str r8, [r7, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 886d0 <__cxa_atexit@plt+0x7a51c> │ │ │ │ - ldr r7, [pc, #92] @ 886fc <__cxa_atexit@plt+0x7a548> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - ldr r2, [r9, #7] │ │ │ │ - ldr r1, [r9, #11] │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r9, [r5, #16] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 886e0 <__cxa_atexit@plt+0x7a52c> │ │ │ │ - b 88754 <__cxa_atexit@plt+0x7a5a0> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ + beq 860d4 <__cxa_atexit@plt+0x77f20> │ │ │ │ + ldr r3, [r4, #812] @ 0x32c │ │ │ │ + ldr r2, [r4, #820] @ 0x334 │ │ │ │ + ldr r1, [pc, #200] @ 860ec <__cxa_atexit@plt+0x77f38> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r1, [r5] │ │ │ │ + str r5, [r0, #12] │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r2, #4] │ │ │ │ + ldr r5, [r2] │ │ │ │ + ldrd r0, [r3, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r0, r0, r6 │ │ │ │ + sbc r1, r1, #0 │ │ │ │ + strd r0, [r3, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r4, r0 │ │ │ │ + mov r0, r7 │ │ │ │ + bl cdec │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 88700 <__cxa_atexit@plt+0x7a54c> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - rsbseq r4, fp, #156, 4 @ 0xc0000009 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr lr, [pc, #48] @ 88748 <__cxa_atexit@plt+0x7a594> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stmdb r5, {r0, r2} │ │ │ │ - stm r5, {r1, r3} │ │ │ │ - str lr, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 88740 <__cxa_atexit@plt+0x7a58c> │ │ │ │ - b 88754 <__cxa_atexit@plt+0x7a5a0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #144] @ 887ec <__cxa_atexit@plt+0x7a638> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - stmda r5, {r0, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-12]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 887d0 <__cxa_atexit@plt+0x7a61c> │ │ │ │ - ldr r2, [pc, #96] @ 887f0 <__cxa_atexit@plt+0x7a63c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r8, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 887e0 <__cxa_atexit@plt+0x7a62c> │ │ │ │ - ldr r2, [pc, #72] @ 887f4 <__cxa_atexit@plt+0x7a640> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldmib r5, {r9, sl} │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r0, [r3, #-4]! │ │ │ │ - str r7, [r3] │ │ │ │ - str r1, [r5] │ │ │ │ - stmib r5, {r0, r2} │ │ │ │ - mov r5, r3 │ │ │ │ - b 87a88 <__cxa_atexit@plt+0x798d4> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r4, lsr #3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #76] @ 88854 <__cxa_atexit@plt+0x7a6a0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 88848 <__cxa_atexit@plt+0x7a694> │ │ │ │ - ldr r2, [r5, #8]! │ │ │ │ - ldr r1, [pc, #48] @ 88858 <__cxa_atexit@plt+0x7a6a4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r4, [r4, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #184] @ 861c0 <__cxa_atexit@plt+0x7800c> │ │ │ │ + add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - stmib r5, {r0, r2} │ │ │ │ - str r1, [r5, #12] │ │ │ │ - mov r8, r7 │ │ │ │ - b 87a88 <__cxa_atexit@plt+0x798d4> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r7 │ │ │ │ + ldr r3, [r4, #12] │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + ldr r7, [r0, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r7, #4] │ │ │ │ + ldr r7, [r0, #812] @ 0x32c │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldrd r2, [r7, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r2, r2, r6 │ │ │ │ + sbc r3, r3, #0 │ │ │ │ + strd r2, [r7, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl cdec │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8]! │ │ │ │ - ldr r2, [pc, #24] @ 88888 <__cxa_atexit@plt+0x7a6d4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldmib r5, {r8, r9, sl} │ │ │ │ - str r7, [r5] │ │ │ │ - stmib r5, {r1, r3} │ │ │ │ - str r2, [r5, #12] │ │ │ │ - b 87a88 <__cxa_atexit@plt+0x798d4> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 861f8 <__cxa_atexit@plt+0x78044> │ │ │ │ + ldr r2, [pc, #28] @ 86204 <__cxa_atexit@plt+0x78050> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r4, r7, #188, 8 @ 0xbc000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 86274 <__cxa_atexit@plt+0x780c0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 86280 <__cxa_atexit@plt+0x780cc> │ │ │ │ + ldr lr, [pc, #88] @ 86290 <__cxa_atexit@plt+0x780dc> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #80] @ 86294 <__cxa_atexit@plt+0x780e0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + sub r1, r6, #3 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [pc, #56] @ 86298 <__cxa_atexit@plt+0x780e4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ mov r3, #8 │ │ │ │ - cmp r7, #2 │ │ │ │ - moveq r3, #4 │ │ │ │ - ldr r7, [r5, r3] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + @ instruction: 0xfffffdb0 │ │ │ │ + addseq r4, r7, #144, 6 @ 0x40000002 │ │ │ │ + addseq r4, r7, #212, 6 @ 0x50000003 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 862e0 <__cxa_atexit@plt+0x7812c> │ │ │ │ + ldr r2, [pc, #44] @ 862f0 <__cxa_atexit@plt+0x7813c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 88930 <__cxa_atexit@plt+0x7a77c> │ │ │ │ - ldr r3, [pc, #112] @ 88940 <__cxa_atexit@plt+0x7a78c> │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 86344 <__cxa_atexit@plt+0x78190> │ │ │ │ + ldr r3, [pc, #64] @ 8635c <__cxa_atexit@plt+0x781a8> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str r9, [r7, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 88918 <__cxa_atexit@plt+0x7a764> │ │ │ │ - ldr r7, [pc, #88] @ 88944 <__cxa_atexit@plt+0x7a790> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r2, [r8, #7] │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - str r2, [r5, #8] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 88928 <__cxa_atexit@plt+0x7a774> │ │ │ │ - b 88998 <__cxa_atexit@plt+0x7a7e4> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r2, [pc, #60] @ 86360 <__cxa_atexit@plt+0x781ac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r2, [r7, #12] │ │ │ │ + str r8, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 88948 <__cxa_atexit@plt+0x7a794> │ │ │ │ + ldr r7, [pc, #24] @ 86364 <__cxa_atexit@plt+0x781b0> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - rsbseq r4, fp, #88 @ 0x58 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r0, [pc, #36] @ 8898c <__cxa_atexit@plt+0x7a7d8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - sub lr, r5, #4 │ │ │ │ - stm lr, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 88984 <__cxa_atexit@plt+0x7a7d0> │ │ │ │ - b 88998 <__cxa_atexit@plt+0x7a7e4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr r1, [pc, #120] @ 88a24 <__cxa_atexit@plt+0x7a870> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-8]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 88a08 <__cxa_atexit@plt+0x7a854> │ │ │ │ - ldr r2, [pc, #84] @ 88a28 <__cxa_atexit@plt+0x7a874> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 88a18 <__cxa_atexit@plt+0x7a864> │ │ │ │ - ldr r3, [pc, #60] @ 88a2c <__cxa_atexit@plt+0x7a878> │ │ │ │ + @ instruction: 0xfffffc10 │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + rsbseq r6, fp, #32, 30 @ 0x80 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 86444 <__cxa_atexit@plt+0x78290> │ │ │ │ + ldr r5, [r4, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #200] @ 86454 <__cxa_atexit@plt+0x782a0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldm r5, {r1, sl} │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - stmib r5, {r1, r2, r3} │ │ │ │ - b 87a88 <__cxa_atexit@plt+0x798d4> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #80] @ 88a90 <__cxa_atexit@plt+0x7a8dc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 88a84 <__cxa_atexit@plt+0x7a8d0> │ │ │ │ - ldr r2, [r5, #8]! │ │ │ │ - ldr r1, [pc, #52] @ 88a94 <__cxa_atexit@plt+0x7a8e0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - mov r8, r7 │ │ │ │ - b 87a88 <__cxa_atexit@plt+0x798d4> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + ldr r5, [r5, #12] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r7, [r4, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r7, #4] │ │ │ │ + ldr r7, [r4, #812] @ 0x32c │ │ │ │ + ldr r5, [r4, #820] @ 0x334 │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldrd r0, [r7, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r0, r0, r6 │ │ │ │ + sbc r1, r1, #0 │ │ │ │ + strd r0, [r7, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r4, r0 │ │ │ │ + mvn r0, #0 │ │ │ │ + bl cdf8 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + ldr r7, [pc, #12] @ 86458 <__cxa_atexit@plt+0x782a4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8]! │ │ │ │ - ldr r2, [pc, #36] @ 88ad0 <__cxa_atexit@plt+0x7a91c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - b 87a88 <__cxa_atexit@plt+0x798d4> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + rsbseq r6, fp, #36, 28 @ 0x240 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 88b08 <__cxa_atexit@plt+0x7a954> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 86490 <__cxa_atexit@plt+0x782dc> │ │ │ │ + ldr r2, [pc, #28] @ 8649c <__cxa_atexit@plt+0x782e8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 88b0c <__cxa_atexit@plt+0x7a958> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - addseq r1, r7, #76, 22 @ 0x13000 │ │ │ │ - addseq r1, r7, #196, 20 @ 0xc4000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r7 │ │ │ │ - b 87d4c <__cxa_atexit@plt+0x79b98> │ │ │ │ - andeq r0, r2, pc │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r4, r7, #36, 4 @ 0x40000002 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 864ec <__cxa_atexit@plt+0x78338> │ │ │ │ + ldr r2, [pc, #56] @ 864f4 <__cxa_atexit@plt+0x78340> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 864f8 <__cxa_atexit@plt+0x78344> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #40] @ 864fc <__cxa_atexit@plt+0x78348> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsbseq r6, fp, #180, 26 @ 0x2d00 │ │ │ │ + addseq r4, r7, #12, 2 │ │ │ │ + addseq r4, r7, #96, 2 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #32 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 88bb0 <__cxa_atexit@plt+0x7a9fc> │ │ │ │ - ldr r3, [pc, #116] @ 88bc0 <__cxa_atexit@plt+0x7aa0c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str r8, [r7, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 88b98 <__cxa_atexit@plt+0x7a9e4> │ │ │ │ - ldr r7, [pc, #92] @ 88bc4 <__cxa_atexit@plt+0x7aa10> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - ldr r2, [r9, #7] │ │ │ │ - ldr r1, [r9, #11] │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r9, [r5, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 88ba8 <__cxa_atexit@plt+0x7a9f4> │ │ │ │ - b 88c1c <__cxa_atexit@plt+0x7aa68> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 88bc8 <__cxa_atexit@plt+0x7aa14> │ │ │ │ + mov r3, r6 │ │ │ │ + sub r6, r5, #12 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 86550 <__cxa_atexit@plt+0x7839c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 86558 <__cxa_atexit@plt+0x783a4> │ │ │ │ + ldr r2, [pc, #64] @ 86574 <__cxa_atexit@plt+0x783c0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #60] @ 86578 <__cxa_atexit@plt+0x783c4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 1ec5078 <__cxa_atexit@plt+0x1eb6ec4> │ │ │ │ + mov r6, r3 │ │ │ │ + b 86560 <__cxa_atexit@plt+0x783ac> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 86570 <__cxa_atexit@plt+0x783bc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - rsbseq r3, fp, #224, 26 @ 0x3800 │ │ │ │ + rsbseq r6, fp, #12, 26 @ 0x300 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr lr, [pc, #48] @ 88c10 <__cxa_atexit@plt+0x7aa5c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stmdb r5, {r0, r2} │ │ │ │ - stm r5, {r1, r3} │ │ │ │ - str lr, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 88c08 <__cxa_atexit@plt+0x7aa54> │ │ │ │ - b 88c1c <__cxa_atexit@plt+0x7aa68> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldr r3, [pc, #12] @ 86598 <__cxa_atexit@plt+0x783e4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20dc <__cxa_atexit@plt+0x3b3f28> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #144] @ 88cb4 <__cxa_atexit@plt+0x7ab00> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - stmda r5, {r0, r3} │ │ │ │ + ldr r3, [pc, #12] @ 865b8 <__cxa_atexit@plt+0x78404> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20e4 <__cxa_atexit@plt+0x3b3f30> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 865e8 <__cxa_atexit@plt+0x78434> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ 865ec <__cxa_atexit@plt+0x78438> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20fc <__cxa_atexit@plt+0x3b3f48> │ │ │ │ + rsbseq r6, fp, #196, 22 @ 0x31000 │ │ │ │ + addseq r4, r7, #48, 6 @ 0xc0000000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ - str r2, [r3, #-12]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 88c98 <__cxa_atexit@plt+0x7aae4> │ │ │ │ - ldr r2, [pc, #96] @ 88cb8 <__cxa_atexit@plt+0x7ab04> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r8, [r5] │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 86630 <__cxa_atexit@plt+0x7847c> │ │ │ │ + ldr r3, [pc, #40] @ 8663c <__cxa_atexit@plt+0x78488> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 88ca8 <__cxa_atexit@plt+0x7aaf4> │ │ │ │ - ldr r2, [pc, #72] @ 88cbc <__cxa_atexit@plt+0x7ab08> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldmib r5, {r9, sl} │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r0, [r3, #-4]! │ │ │ │ - str r7, [r3] │ │ │ │ - str r1, [r5] │ │ │ │ - stmib r5, {r0, r2} │ │ │ │ - mov r5, r3 │ │ │ │ - b 87a88 <__cxa_atexit@plt+0x798d4> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + beq 86628 <__cxa_atexit@plt+0x78474> │ │ │ │ + b 86648 <__cxa_atexit@plt+0x78494> │ │ │ │ ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #76] @ 88d1c <__cxa_atexit@plt+0x7ab68> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 88d10 <__cxa_atexit@plt+0x7ab5c> │ │ │ │ - ldr r2, [r5, #8]! │ │ │ │ - ldr r1, [pc, #48] @ 88d20 <__cxa_atexit@plt+0x7ab6c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r4, [pc, #204] @ 86720 <__cxa_atexit@plt+0x7856c> │ │ │ │ + add r4, pc, r4 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [pc, #196] @ 86724 <__cxa_atexit@plt+0x78570> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r0, #812] @ 0x32c │ │ │ │ + cmn r7, #1 │ │ │ │ + movgt r3, r4 │ │ │ │ str r3, [r5] │ │ │ │ - stmib r5, {r0, r2} │ │ │ │ - str r1, [r5, #12] │ │ │ │ - mov r8, r7 │ │ │ │ - b 87a88 <__cxa_atexit@plt+0x798d4> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r7 │ │ │ │ + ldr r4, [r2, #12] │ │ │ │ + str r5, [r4, #12] │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r5, #4] │ │ │ │ + ldr r5, [r0, #812] @ 0x32c │ │ │ │ + ldr r4, [r0, #820] @ 0x334 │ │ │ │ + ldr r4, [r4] │ │ │ │ + ldrd r2, [r5, #72] @ 0x48 │ │ │ │ + sub r6, r6, r4 │ │ │ │ + subs r2, r2, r6 │ │ │ │ + sbc r3, r3, #0 │ │ │ │ + strd r2, [r5, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r4, r0 │ │ │ │ + bic r0, r7, r7, asr #31 │ │ │ │ + bl cdf8 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r0, lsl r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8]! │ │ │ │ - ldr r2, [pc, #24] @ 88d50 <__cxa_atexit@plt+0x7ab9c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldmib r5, {r8, r9, sl} │ │ │ │ - str r7, [r5] │ │ │ │ - stmib r5, {r1, r3} │ │ │ │ - str r2, [r5, #12] │ │ │ │ - b 87a88 <__cxa_atexit@plt+0x798d4> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8675c <__cxa_atexit@plt+0x785a8> │ │ │ │ + ldr r2, [pc, #28] @ 86768 <__cxa_atexit@plt+0x785b4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r3, r7, #88, 30 @ 0x160 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - mov r3, #4 │ │ │ │ - cmp r7, #2 │ │ │ │ - moveq r3, #8 │ │ │ │ - ldr r7, [r5, r3] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 867a0 <__cxa_atexit@plt+0x785ec> │ │ │ │ + ldr r2, [pc, #28] @ 867ac <__cxa_atexit@plt+0x785f8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - rsbseq r3, fp, #76, 24 @ 0x4c00 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r3, r7, #20, 30 @ 0x50 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ + sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 88de0 <__cxa_atexit@plt+0x7ac2c> │ │ │ │ + bhi 8681c <__cxa_atexit@plt+0x78668> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ + add r6, r3, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 88dec <__cxa_atexit@plt+0x7ac38> │ │ │ │ - ldr r1, [pc, #80] @ 88dfc <__cxa_atexit@plt+0x7ac48> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #72] @ 88e00 <__cxa_atexit@plt+0x7ac4c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - add r5, r5, #1 │ │ │ │ - ldr r0, [pc, #56] @ 88e04 <__cxa_atexit@plt+0x7ac50> │ │ │ │ + bcc 86828 <__cxa_atexit@plt+0x78674> │ │ │ │ + ldr lr, [pc, #88] @ 86838 <__cxa_atexit@plt+0x78684> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #80] @ 8683c <__cxa_atexit@plt+0x78688> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r5} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - sub r9, r6, #6 │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + sub r1, r6, #3 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [pc, #56] @ 86840 <__cxa_atexit@plt+0x7868c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ - b 3efce0 <__cxa_atexit@plt+0x3e1b2c> │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r1, r7, #8, 16 @ 0x80000 │ │ │ │ - addseq r1, r7, #116, 22 @ 0x1d000 │ │ │ │ - addseq r1, r7, #240, 14 @ 0x3c00000 │ │ │ │ - rsbseq r3, fp, #188, 22 @ 0x2f000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 88ebc <__cxa_atexit@plt+0x7ad08> │ │ │ │ - ldr r3, [pc, #176] @ 88ed8 <__cxa_atexit@plt+0x7ad24> │ │ │ │ + @ instruction: 0xfffffe18 │ │ │ │ + addseq r3, r7, #232, 26 @ 0x3a00 │ │ │ │ + addseq r3, r7, #44, 28 @ 0x2c0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r6, r5, #12 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 86898 <__cxa_atexit@plt+0x786e4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 868a0 <__cxa_atexit@plt+0x786ec> │ │ │ │ + ldr r2, [pc, #68] @ 868bc <__cxa_atexit@plt+0x78708> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #64] @ 868c0 <__cxa_atexit@plt+0x7870c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 1ec5078 <__cxa_atexit@plt+0x1eb6ec4> │ │ │ │ + mov r6, r3 │ │ │ │ + b 868a8 <__cxa_atexit@plt+0x786f4> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 868b8 <__cxa_atexit@plt+0x78704> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + rsbseq r6, fp, #200, 18 @ 0x320000 │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 868e0 <__cxa_atexit@plt+0x7872c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20dc <__cxa_atexit@plt+0x3b3f28> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 86900 <__cxa_atexit@plt+0x7874c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20e4 <__cxa_atexit@plt+0x3b3f30> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 86930 <__cxa_atexit@plt+0x7877c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ 86934 <__cxa_atexit@plt+0x78780> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20ec <__cxa_atexit@plt+0x3b3f38> │ │ │ │ + addseq r3, r7, #80, 26 @ 0x1400 │ │ │ │ + addseq r3, r7, #232, 30 @ 0x3a0 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 86a38 <__cxa_atexit@plt+0x78884> │ │ │ │ + ldr r3, [pc, #232] @ 86a44 <__cxa_atexit@plt+0x78890> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 88e6c <__cxa_atexit@plt+0x7acb8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 88ec4 <__cxa_atexit@plt+0x7ad10> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - cmp r2, #39 @ 0x27 │ │ │ │ - bne 88e78 <__cxa_atexit@plt+0x7acc4> │ │ │ │ - ldr r8, [pc, #116] @ 88edc <__cxa_atexit@plt+0x7ad28> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ + beq 86a30 <__cxa_atexit@plt+0x7887c> │ │ │ │ + ldr r3, [r4, #812] @ 0x32c │ │ │ │ + ldr r2, [r4, #820] @ 0x334 │ │ │ │ + ldr r1, [pc, #204] @ 86a48 <__cxa_atexit@plt+0x78894> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r1, [r5] │ │ │ │ + str r5, [r0, #12] │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r2, #4] │ │ │ │ + ldr r5, [r2] │ │ │ │ + ldrd r0, [r3, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r0, r0, r6 │ │ │ │ + sbc r1, r1, #0 │ │ │ │ + strd r0, [r3, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r4, r0 │ │ │ │ + mov r0, r7 │ │ │ │ + mvn r1, #0 │ │ │ │ + bl ce04 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #96] @ 88ee0 <__cxa_atexit@plt+0x7ad2c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #92] @ 88ee4 <__cxa_atexit@plt+0x7ad30> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #76] @ 88ee8 <__cxa_atexit@plt+0x7ad34> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - addseq r1, r7, #200, 20 @ 0xc8000 │ │ │ │ - @ instruction: 0xffffff00 │ │ │ │ - addseq r1, r7, #164, 20 @ 0xa4000 │ │ │ │ - addseq r1, r7, #32, 14 @ 0x800000 │ │ │ │ - rsbseq r3, fp, #216, 20 @ 0xd8000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, ip, lsr #3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r4, [r4, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #188] @ 86b20 <__cxa_atexit@plt+0x7896c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [r4, #12] │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + ldr r7, [r0, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r7, #4] │ │ │ │ + ldr r7, [r0, #812] @ 0x32c │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldrd r2, [r7, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r2, r2, r6 │ │ │ │ + sbc r3, r3, #0 │ │ │ │ + strd r2, [r7, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + mvn r1, #0 │ │ │ │ + bl ce04 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 88f70 <__cxa_atexit@plt+0x7adbc> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - cmp r2, #39 @ 0x27 │ │ │ │ - bne 88f30 <__cxa_atexit@plt+0x7ad7c> │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r8, [pc, #84] @ 88f7c <__cxa_atexit@plt+0x7adc8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov r6, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r2, [pc, #72] @ 88f80 <__cxa_atexit@plt+0x7adcc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #68] @ 88f84 <__cxa_atexit@plt+0x7add0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #52] @ 88f88 <__cxa_atexit@plt+0x7add4> │ │ │ │ + bcc 86b58 <__cxa_atexit@plt+0x789a4> │ │ │ │ + ldr r2, [pc, #28] @ 86b64 <__cxa_atexit@plt+0x789b0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - sub r7, r6, #6 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r1, r7, #8, 20 @ 0x8000 │ │ │ │ - @ instruction: 0xfffffe48 │ │ │ │ - addseq r1, r7, #236, 18 @ 0x3b0000 │ │ │ │ - addseq r1, r7, #104, 12 @ 0x6800000 │ │ │ │ - rsbseq r3, fp, #56, 20 @ 0x38000 │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r3, r7, #92, 22 @ 0x17000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 89010 <__cxa_atexit@plt+0x7ae5c> │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 86bd4 <__cxa_atexit@plt+0x78a20> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ + add r6, r3, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 89018 <__cxa_atexit@plt+0x7ae64> │ │ │ │ - ldr r1, [pc, #104] @ 8902c <__cxa_atexit@plt+0x7ae78> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - sub r9, r6, #18 │ │ │ │ - ldr r0, [pc, #84] @ 89030 <__cxa_atexit@plt+0x7ae7c> │ │ │ │ + bcc 86be0 <__cxa_atexit@plt+0x78a2c> │ │ │ │ + ldr lr, [pc, #88] @ 86bf0 <__cxa_atexit@plt+0x78a3c> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #80] @ 86bf4 <__cxa_atexit@plt+0x78a40> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #76] @ 89034 <__cxa_atexit@plt+0x7ae80> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #72] @ 89038 <__cxa_atexit@plt+0x7ae84> │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + sub r1, r6, #3 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [pc, #56] @ 86bf8 <__cxa_atexit@plt+0x78a44> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ + str r1, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ - add sl, r3, #8 │ │ │ │ - stm sl, {r1, r2, lr} │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str r9, [r3, #24] │ │ │ │ - sub r9, r6, #6 │ │ │ │ - b 3efce0 <__cxa_atexit@plt+0x3e1b2c> │ │ │ │ - mov r6, r3 │ │ │ │ - b 89020 <__cxa_atexit@plt+0x7ae6c> │ │ │ │ - mov r5, #24 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - addseq r1, r7, #240, 10 @ 0x3c000000 │ │ │ │ - addseq r1, r7, #80, 18 @ 0x140000 │ │ │ │ - addseq r1, r7, #212, 10 @ 0x35000000 │ │ │ │ - addseq r1, r7, #208, 10 @ 0x34000000 │ │ │ │ - rsbseq r3, fp, #136, 18 @ 0x220000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 89114 <__cxa_atexit@plt+0x7af60> │ │ │ │ - ldr r3, [pc, #212] @ 89130 <__cxa_atexit@plt+0x7af7c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 890c0 <__cxa_atexit@plt+0x7af0c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 8911c <__cxa_atexit@plt+0x7af68> │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - cmp r1, #39 @ 0x27 │ │ │ │ - bne 890cc <__cxa_atexit@plt+0x7af18> │ │ │ │ - str r2, [r6, #12]! │ │ │ │ - ldr r2, [pc, #148] @ 89134 <__cxa_atexit@plt+0x7af80> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r1, [pc, #140] @ 89138 <__cxa_atexit@plt+0x7af84> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r6, {r1, r2} │ │ │ │ - sub r9, r3, #22 │ │ │ │ - ldr r8, [pc, #128] @ 8913c <__cxa_atexit@plt+0x7af88> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r0, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - add r1, r6, #4 │ │ │ │ - ldr lr, [pc, #104] @ 89140 <__cxa_atexit@plt+0x7af8c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #100] @ 89144 <__cxa_atexit@plt+0x7af90> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r8, [pc, #92] @ 89148 <__cxa_atexit@plt+0x7af94> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r8, [r6, #20] │ │ │ │ - str r0, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - sub r7, r3, #6 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - addseq r1, r7, #32, 10 @ 0x8000000 │ │ │ │ - addseq r1, r7, #16, 10 @ 0x4000000 │ │ │ │ - addseq r1, r7, #116, 16 @ 0x740000 │ │ │ │ - @ instruction: 0xfffffebc │ │ │ │ - addseq r1, r7, #76, 16 @ 0x4c0000 │ │ │ │ - addseq r1, r7, #208, 8 @ 0xd0000000 │ │ │ │ - rsbseq r3, fp, #120, 16 @ 0x780000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + @ instruction: 0xfffffda8 │ │ │ │ + addseq r3, r7, #48, 20 @ 0x30000 │ │ │ │ + addseq r3, r7, #116, 20 @ 0x74000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ + sub r6, r5, #12 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 86c50 <__cxa_atexit@plt+0x78a9c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 891f4 <__cxa_atexit@plt+0x7b040> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - cmp r1, #39 @ 0x27 │ │ │ │ - bne 891b0 <__cxa_atexit@plt+0x7affc> │ │ │ │ - str r2, [r3, #12]! │ │ │ │ - ldr r2, [pc, #120] @ 89200 <__cxa_atexit@plt+0x7b04c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r1, [pc, #112] @ 89204 <__cxa_atexit@plt+0x7b050> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r2} │ │ │ │ - add r5, r5, #8 │ │ │ │ - sub r9, r6, #22 │ │ │ │ - ldr r8, [pc, #96] @ 89208 <__cxa_atexit@plt+0x7b054> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov r6, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - add r1, r3, #4 │ │ │ │ - ldr lr, [pc, #80] @ 8920c <__cxa_atexit@plt+0x7b058> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #76] @ 89210 <__cxa_atexit@plt+0x7b05c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r8, [pc, #68] @ 89214 <__cxa_atexit@plt+0x7b060> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r8, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str lr, [r3, #4] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r1, r7, #56, 8 @ 0x38000000 │ │ │ │ - addseq r1, r7, #40, 8 @ 0x28000000 │ │ │ │ - addseq r1, r7, #136, 14 @ 0x2200000 │ │ │ │ - @ instruction: 0xfffffdd8 │ │ │ │ - addseq r1, r7, #104, 14 @ 0x1a00000 │ │ │ │ - addseq r1, r7, #236, 6 @ 0xb0000003 │ │ │ │ - rsbseq r3, fp, #172, 14 @ 0x2b00000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 8927c <__cxa_atexit@plt+0x7b0c8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ + add r6, r3, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 89288 <__cxa_atexit@plt+0x7b0d4> │ │ │ │ - ldr r2, [pc, #76] @ 89298 <__cxa_atexit@plt+0x7b0e4> │ │ │ │ + bcc 86c58 <__cxa_atexit@plt+0x78aa4> │ │ │ │ + ldr r2, [pc, #68] @ 86c74 <__cxa_atexit@plt+0x78ac0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 8929c <__cxa_atexit@plt+0x7b0e8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 892a0 <__cxa_atexit@plt+0x7b0ec> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r1, [pc, #64] @ 86c78 <__cxa_atexit@plt+0x78ac4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 1ec5078 <__cxa_atexit@plt+0x1eb6ec4> │ │ │ │ + mov r6, r3 │ │ │ │ + b 86c60 <__cxa_atexit@plt+0x78aac> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 86c70 <__cxa_atexit@plt+0x78abc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffdf8 │ │ │ │ - addseq r1, r7, #96, 6 @ 0x80000001 │ │ │ │ - rsbeq r5, r1, #100, 20 @ 0x64000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 89300 <__cxa_atexit@plt+0x7b14c> │ │ │ │ - ldr r3, [pc, #84] @ 8931c <__cxa_atexit@plt+0x7b168> │ │ │ │ + rsbseq r6, fp, #44, 12 @ 0x2c00000 │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 86c98 <__cxa_atexit@plt+0x78ae4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 89320 <__cxa_atexit@plt+0x7b16c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #217 @ 0xd9 │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - stmdb r5, {r2, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 892f0 <__cxa_atexit@plt+0x7b13c> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 84ac0 <__cxa_atexit@plt+0x7690c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 89324 <__cxa_atexit@plt+0x7b170> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #24] @ 89328 <__cxa_atexit@plt+0x7b174> │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20dc <__cxa_atexit@plt+0x3b3f28> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 86cb8 <__cxa_atexit@plt+0x78b04> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20e4 <__cxa_atexit@plt+0x3b3f30> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 86ce8 <__cxa_atexit@plt+0x78b34> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ 86cec <__cxa_atexit@plt+0x78b38> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #217 @ 0xd9 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20fc <__cxa_atexit@plt+0x3b3f48> │ │ │ │ + rsbseq r6, fp, #196, 8 @ 0xc4000000 │ │ │ │ + addseq r3, r7, #48, 24 @ 0x3000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 86d30 <__cxa_atexit@plt+0x78b7c> │ │ │ │ + ldr r3, [pc, #40] @ 86d3c <__cxa_atexit@plt+0x78b88> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 86d28 <__cxa_atexit@plt+0x78b74> │ │ │ │ + b 86d48 <__cxa_atexit@plt+0x78b94> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffb7f4 │ │ │ │ - addseq r1, r7, #248, 4 @ 0x8000000f │ │ │ │ - rsbseq r3, fp, #164, 8 @ 0xa4000000 │ │ │ │ - addseq r1, r7, #184, 4 @ 0x8000000b │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ + cmp r4, #127 @ 0x7f │ │ │ │ + ble 86d84 <__cxa_atexit@plt+0x78bd0> │ │ │ │ + ldr r7, [r0, #812] @ 0x32c │ │ │ │ + ldr r4, [pc, #284] @ 86e80 <__cxa_atexit@plt+0x78ccc> │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r4, [r5] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r5, [r7, #12] │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + add r7, r6, #4 │ │ │ │ + add r6, r5, #4 │ │ │ │ + mov r4, #128 @ 0x80 │ │ │ │ + b 86dd8 <__cxa_atexit@plt+0x78c24> │ │ │ │ + add r7, r6, #4 │ │ │ │ + cmn r4, #1 │ │ │ │ + ble 86db4 <__cxa_atexit@plt+0x78c00> │ │ │ │ + ldr r6, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #224] @ 86e7c <__cxa_atexit@plt+0x78cc8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r6, [r6, #12] │ │ │ │ + str r5, [r6, #12] │ │ │ │ + ldr r6, [r0, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + b 86dd8 <__cxa_atexit@plt+0x78c24> │ │ │ │ + ldr r6, [r0, #812] @ 0x32c │ │ │ │ + ldr r4, [pc, #184] @ 86e78 <__cxa_atexit@plt+0x78cc4> │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r4, [r5] │ │ │ │ + ldr r6, [r6, #12] │ │ │ │ + str r5, [r6, #12] │ │ │ │ + ldr r6, [r0, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + mov r4, #0 │ │ │ │ + str r7, [r6] │ │ │ │ + ldr r6, [r0, #812] @ 0x32c │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldrd r2, [r6, #72] @ 0x48 │ │ │ │ + sub r7, r7, r5 │ │ │ │ + subs r2, r2, r7 │ │ │ │ + sbc r3, r3, #0 │ │ │ │ + strd r2, [r6, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl cdc8 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + andeq r0, r0, r0, asr r1 │ │ │ │ + andeq r0, r0, r0, lsr r1 │ │ │ │ + andeq r0, r0, r4, lsr #2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 893b8 <__cxa_atexit@plt+0x7b204> │ │ │ │ - ldr r2, [pc, #148] @ 893e4 <__cxa_atexit@plt+0x7b230> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r1, [pc, #132] @ 893e8 <__cxa_atexit@plt+0x7b234> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r2, r7} │ │ │ │ - sub sl, r6, #6 │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 893c8 <__cxa_atexit@plt+0x7b214> │ │ │ │ - ldr r3, [pc, #108] @ 893ec <__cxa_atexit@plt+0x7b238> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #104] @ 893f0 <__cxa_atexit@plt+0x7b23c> │ │ │ │ + bcc 86eb8 <__cxa_atexit@plt+0x78d04> │ │ │ │ + ldr r2, [pc, #28] @ 86ec4 <__cxa_atexit@plt+0x78d10> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #217 @ 0xd9 │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - stmdb r5, {r2, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 893a8 <__cxa_atexit@plt+0x7b1f4> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 84ac0 <__cxa_atexit@plt+0x7690c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 893f4 <__cxa_atexit@plt+0x7b240> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #32] @ 893f8 <__cxa_atexit@plt+0x7b244> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #217 @ 0xd9 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - addseq r1, r7, #112, 4 │ │ │ │ - addseq r1, r7, #88, 4 @ 0x80000005 │ │ │ │ - @ instruction: 0xffffb73c │ │ │ │ - addseq r1, r7, #64, 4 │ │ │ │ - rsbseq r3, fp, #220, 6 @ 0x70000003 │ │ │ │ - addseq r1, r7, #240, 2 @ 0x3c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 8945c <__cxa_atexit@plt+0x7b2a8> │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r3, r7, #252, 14 @ 0x3f00000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 89468 <__cxa_atexit@plt+0x7b2b4> │ │ │ │ - ldr r2, [pc, #76] @ 89478 <__cxa_atexit@plt+0x7b2c4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 8947c <__cxa_atexit@plt+0x7b2c8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 89480 <__cxa_atexit@plt+0x7b2cc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + bcc 86efc <__cxa_atexit@plt+0x78d48> │ │ │ │ + ldr r2, [pc, #28] @ 86f08 <__cxa_atexit@plt+0x78d54> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff04 │ │ │ │ - addseq r1, r7, #128, 2 │ │ │ │ - rsbeq r5, r1, #9895936 @ 0x970000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 894a4 <__cxa_atexit@plt+0x7b2f0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ - add r8, r3, #217 @ 0xd9 │ │ │ │ - b f7820 <__cxa_atexit@plt+0xe966c> │ │ │ │ - addseq r1, r7, #52, 2 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r3, r7, #184, 14 @ 0x2e00000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 894fc <__cxa_atexit@plt+0x7b348> │ │ │ │ - ldr r2, [pc, #64] @ 8950c <__cxa_atexit@plt+0x7b358> │ │ │ │ + bcc 86f40 <__cxa_atexit@plt+0x78d8c> │ │ │ │ + ldr r2, [pc, #28] @ 86f4c <__cxa_atexit@plt+0x78d98> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [pc, #48] @ 89510 <__cxa_atexit@plt+0x7b35c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r2} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - ldr r3, [pc, #36] @ 89514 <__cxa_atexit@plt+0x7b360> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #217 @ 0xd9 │ │ │ │ - sub sl, r6, #6 │ │ │ │ - b f7820 <__cxa_atexit@plt+0xe966c> │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - addseq r1, r7, #244 @ 0xf4 │ │ │ │ - addseq r1, r7, #220 @ 0xdc │ │ │ │ - addseq r1, r7, #216 @ 0xd8 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r3, r7, #116, 14 @ 0x1d00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 89578 <__cxa_atexit@plt+0x7b3c4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 89584 <__cxa_atexit@plt+0x7b3d0> │ │ │ │ - ldr r2, [pc, #76] @ 89594 <__cxa_atexit@plt+0x7b3e0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 89598 <__cxa_atexit@plt+0x7b3e4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 8959c <__cxa_atexit@plt+0x7b3e8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff64 │ │ │ │ - addseq r1, r7, #100 @ 0x64 │ │ │ │ - rsbeq r5, r1, #28835840 @ 0x1b80000 │ │ │ │ - rsbseq r3, fp, #32, 8 @ 0x20000000 │ │ │ │ - andeq r0, r3, r3, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ - sub r6, r5, #16 │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi 896fc <__cxa_atexit@plt+0x7b548> │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - add r6, r3, #28 │ │ │ │ - and r2, r9, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 89614 <__cxa_atexit@plt+0x7b460> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 89644 <__cxa_atexit@plt+0x7b490> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 89710 <__cxa_atexit@plt+0x7b55c> │ │ │ │ - ldr r1, [r2, #1] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - add r9, r3, #4 │ │ │ │ - cmp r8, #10 │ │ │ │ - ble 896a8 <__cxa_atexit@plt+0x7b4f4> │ │ │ │ - ldr lr, [pc, #356] @ 89774 <__cxa_atexit@plt+0x7b5c0> │ │ │ │ - add lr, pc, lr │ │ │ │ - b 89670 <__cxa_atexit@plt+0x7b4bc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 8971c <__cxa_atexit@plt+0x7b568> │ │ │ │ - ldr r1, [r2, #2] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - add r9, r3, #4 │ │ │ │ - cmp r8, #10 │ │ │ │ - ble 896c0 <__cxa_atexit@plt+0x7b50c> │ │ │ │ - ldr lr, [pc, #292] @ 89764 <__cxa_atexit@plt+0x7b5b0> │ │ │ │ - add lr, pc, lr │ │ │ │ - b 89670 <__cxa_atexit@plt+0x7b4bc> │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 86fbc <__cxa_atexit@plt+0x78e08> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ + add r6, r3, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 89728 <__cxa_atexit@plt+0x7b574> │ │ │ │ - ldr r2, [r2, #3] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - add r9, r3, #4 │ │ │ │ - cmp r8, #10 │ │ │ │ - ble 896d8 <__cxa_atexit@plt+0x7b524> │ │ │ │ - ldr lr, [pc, #220] @ 8974c <__cxa_atexit@plt+0x7b598> │ │ │ │ + bcc 86fc8 <__cxa_atexit@plt+0x78e14> │ │ │ │ + ldr lr, [pc, #88] @ 86fd8 <__cxa_atexit@plt+0x78e24> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #216] @ 89750 <__cxa_atexit@plt+0x7b59c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #80] @ 86fdc <__cxa_atexit@plt+0x78e28> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r7, [pc, #208] @ 89754 <__cxa_atexit@plt+0x7b5a0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str r9, [r3, #28] │ │ │ │ - ldr r0, [r5] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + sub r1, r6, #3 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [pc, #56] @ 86fe0 <__cxa_atexit@plt+0x78e2c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - add r6, r3, #16 │ │ │ │ - ldr r0, [pc, #184] @ 8976c <__cxa_atexit@plt+0x7b5b8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r8, [pc, #180] @ 89770 <__cxa_atexit@plt+0x7b5bc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 896ec <__cxa_atexit@plt+0x7b538> │ │ │ │ - add r6, r3, #16 │ │ │ │ - ldr r0, [pc, #144] @ 8975c <__cxa_atexit@plt+0x7b5a8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r8, [pc, #140] @ 89760 <__cxa_atexit@plt+0x7b5ac> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 896ec <__cxa_atexit@plt+0x7b538> │ │ │ │ - add r6, r3, #16 │ │ │ │ - ldr r0, [pc, #96] @ 89744 <__cxa_atexit@plt+0x7b590> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r8, [pc, #92] @ 89748 <__cxa_atexit@plt+0x7b594> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r0, [r3, #4] │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r7, [pc, #120] @ 8977c <__cxa_atexit@plt+0x7b5c8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #96] @ 89778 <__cxa_atexit@plt+0x7b5c4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 89730 <__cxa_atexit@plt+0x7b57c> │ │ │ │ - ldr r7, [pc, #68] @ 89768 <__cxa_atexit@plt+0x7b5b4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 89730 <__cxa_atexit@plt+0x7b57c> │ │ │ │ - ldr r7, [pc, #40] @ 89758 <__cxa_atexit@plt+0x7b5a4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #28 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - mov r7, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - @ instruction: 0xfffff72c │ │ │ │ - rsbeq r5, r1, #224, 10 @ 0x38000000 │ │ │ │ - @ instruction: 0xfffffbb0 │ │ │ │ - addseq r0, r7, #76, 30 @ 0x130 │ │ │ │ - addseq r0, r7, #56, 30 @ 0xe0 │ │ │ │ - andeq r0, r0, r8, ror #3 │ │ │ │ - @ instruction: 0xfffffbdc │ │ │ │ - rsbeq r5, r1, #11534336 @ 0xb00000 │ │ │ │ - @ instruction: 0xfffffdc0 │ │ │ │ - andeq r0, r0, r8, lsr #2 │ │ │ │ - @ instruction: 0xfffffdd4 │ │ │ │ - rsbeq r5, r1, #23068672 @ 0x1600000 │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - rsbseq r3, fp, #212, 4 @ 0x4000000d │ │ │ │ - andeq r0, r0, r3, lsr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 89818 <__cxa_atexit@plt+0x7b664> │ │ │ │ - ldmib r5, {r0, r2} │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - add r9, r3, #4 │ │ │ │ - cmp r0, #10 │ │ │ │ - ble 897f0 <__cxa_atexit@plt+0x7b63c> │ │ │ │ - ldr lr, [pc, #116] @ 89830 <__cxa_atexit@plt+0x7b67c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #112] @ 89834 <__cxa_atexit@plt+0x7b680> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r7, [pc, #104] @ 89838 <__cxa_atexit@plt+0x7b684> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r3, #12 │ │ │ │ - stm r8, {r1, r2, r7} │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str r9, [r3, #28] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str lr, [r3, #4] │ │ │ │ - sub r7, r6, #6 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - add r6, r3, #16 │ │ │ │ - ldr r0, [pc, #68] @ 89840 <__cxa_atexit@plt+0x7b68c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r8, [pc, #64] @ 89844 <__cxa_atexit@plt+0x7b690> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r0, [r3, #4] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r3, [pc, #28] @ 8983c <__cxa_atexit@plt+0x7b688> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - @ instruction: 0xfffffd60 │ │ │ │ - addseq r0, r7, #0, 28 │ │ │ │ - addseq r0, r7, #236, 26 @ 0x3b00 │ │ │ │ - @ instruction: 0xffffff64 │ │ │ │ - @ instruction: 0xfffffc8c │ │ │ │ - rsbeq r5, r1, #-838860800 @ 0xce000000 │ │ │ │ - andeq r0, r0, r3, lsr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + @ instruction: 0xfffffd78 │ │ │ │ + addseq r3, r7, #72, 12 @ 0x4800000 │ │ │ │ + addseq r3, r7, #140, 12 @ 0x8c00000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ + sub r6, r5, #12 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 87038 <__cxa_atexit@plt+0x78e84> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 898e0 <__cxa_atexit@plt+0x7b72c> │ │ │ │ - ldmib r5, {r0, r2} │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - add r9, r3, #4 │ │ │ │ - cmp r0, #10 │ │ │ │ - ble 898b8 <__cxa_atexit@plt+0x7b704> │ │ │ │ - ldr lr, [pc, #116] @ 898f8 <__cxa_atexit@plt+0x7b744> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #112] @ 898fc <__cxa_atexit@plt+0x7b748> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r7, [pc, #104] @ 89900 <__cxa_atexit@plt+0x7b74c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r3, #12 │ │ │ │ - stm r8, {r1, r2, r7} │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str r9, [r3, #28] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str lr, [r3, #4] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ add r6, r3, #16 │ │ │ │ - ldr r0, [pc, #68] @ 89908 <__cxa_atexit@plt+0x7b754> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r8, [pc, #64] @ 8990c <__cxa_atexit@plt+0x7b758> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r0, [r3, #4] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r3, [pc, #28] @ 89904 <__cxa_atexit@plt+0x7b750> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - @ instruction: 0xfffffb7c │ │ │ │ - addseq r0, r7, #56, 26 @ 0xe00 │ │ │ │ - addseq r0, r7, #36, 26 @ 0x900 │ │ │ │ - @ instruction: 0xffffff64 │ │ │ │ - @ instruction: 0xfffff9e4 │ │ │ │ - rsbeq r5, r1, #318767104 @ 0x13000000 │ │ │ │ - rsbseq r3, fp, #180 @ 0xb4 │ │ │ │ - andeq r0, r0, r3, lsr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 899ac <__cxa_atexit@plt+0x7b7f8> │ │ │ │ - ldmib r5, {r0, r1} │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - add r9, r3, #4 │ │ │ │ - cmp r0, #10 │ │ │ │ - ble 89984 <__cxa_atexit@plt+0x7b7d0> │ │ │ │ - ldr lr, [pc, #116] @ 899c4 <__cxa_atexit@plt+0x7b810> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #112] @ 899c8 <__cxa_atexit@plt+0x7b814> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r7, [pc, #104] @ 899cc <__cxa_atexit@plt+0x7b818> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r3, #12 │ │ │ │ - stm r8, {r1, r2, r7} │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str r9, [r3, #28] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str lr, [r3, #4] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - add r6, r3, #16 │ │ │ │ - ldr r0, [pc, #68] @ 899d4 <__cxa_atexit@plt+0x7b820> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r8, [pc, #64] @ 899d8 <__cxa_atexit@plt+0x7b824> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r0, [r3, #4] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r3, [pc, #28] @ 899d0 <__cxa_atexit@plt+0x7b81c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - @ instruction: 0xfffff8d0 │ │ │ │ - addseq r0, r7, #108, 24 @ 0x6c00 │ │ │ │ - addseq r0, r7, #88, 24 @ 0x5800 │ │ │ │ - @ instruction: 0xffffff64 │ │ │ │ - @ instruction: 0xfffff480 │ │ │ │ - rsbeq r5, r1, #52, 6 @ 0xd0000000 │ │ │ │ - rsbseq r2, fp, #240, 30 @ 0x3c0 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 89a58 <__cxa_atexit@plt+0x7b8a4> │ │ │ │ - ldr r3, [pc, #104] @ 89a68 <__cxa_atexit@plt+0x7b8b4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9, sl} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 89a38 <__cxa_atexit@plt+0x7b884> │ │ │ │ - ldr r3, [pc, #88] @ 89a6c <__cxa_atexit@plt+0x7b8b8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r8, #3] │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 89a48 <__cxa_atexit@plt+0x7b894> │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - mov r7, r9 │ │ │ │ - b 895b0 <__cxa_atexit@plt+0x7b3fc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 89a70 <__cxa_atexit@plt+0x7b8bc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - rsbseq r2, fp, #128, 30 @ 0x200 │ │ │ │ - rsbseq r2, fp, #92, 30 @ 0x170 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 89ab4 <__cxa_atexit@plt+0x7b900> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r3, r8} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 89aac <__cxa_atexit@plt+0x7b8f8> │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r9, r7 │ │ │ │ - b 895b0 <__cxa_atexit@plt+0x7b3fc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - rsbseq r2, fp, #24, 30 @ 0x60 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldmib r5, {r8, sl} │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r9, r7 │ │ │ │ - b 895b0 <__cxa_atexit@plt+0x7b3fc> │ │ │ │ - rsbseq r2, fp, #248, 28 @ 0xf80 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 89b28 <__cxa_atexit@plt+0x7b974> │ │ │ │ - ldr r3, [pc, #64] @ 89b38 <__cxa_atexit@plt+0x7b984> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 89b18 <__cxa_atexit@plt+0x7b964> │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r8, #0 │ │ │ │ - b 895b0 <__cxa_atexit@plt+0x7b3fc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 89b3c <__cxa_atexit@plt+0x7b988> │ │ │ │ + bcc 87040 <__cxa_atexit@plt+0x78e8c> │ │ │ │ + ldr r2, [pc, #68] @ 8705c <__cxa_atexit@plt+0x78ea8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #64] @ 87060 <__cxa_atexit@plt+0x78eac> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 1ec5078 <__cxa_atexit@plt+0x1eb6ec4> │ │ │ │ + mov r6, r3 │ │ │ │ + b 87048 <__cxa_atexit@plt+0x78e94> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 87058 <__cxa_atexit@plt+0x78ea4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - rsbseq r2, fp, #184, 28 @ 0xb80 │ │ │ │ - rsbseq r2, fp, #144, 28 @ 0x900 │ │ │ │ + rsbseq r6, fp, #72, 4 @ 0x80000004 │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, #0 │ │ │ │ - mov r9, r7 │ │ │ │ - b 895b0 <__cxa_atexit@plt+0x7b3fc> │ │ │ │ - rsbseq r2, fp, #124, 28 @ 0x7c0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ 89b88 <__cxa_atexit@plt+0x7b9d4> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 87080 <__cxa_atexit@plt+0x78ecc> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 3efa10 <__cxa_atexit@plt+0x3e185c> │ │ │ │ - rsbseq r2, fp, #104, 28 @ 0x680 │ │ │ │ - rsbseq r2, fp, #64, 28 @ 0x400 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r9, r8 │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 89be8 <__cxa_atexit@plt+0x7ba34> │ │ │ │ - ldr r3, [pc, #72] @ 89bfc <__cxa_atexit@plt+0x7ba48> │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20dc <__cxa_atexit@plt+0x3b3f28> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 870a0 <__cxa_atexit@plt+0x78eec> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 89bd8 <__cxa_atexit@plt+0x7ba24> │ │ │ │ - ldr r7, [pc, #56] @ 89c00 <__cxa_atexit@plt+0x7ba4c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add sl, r7, #1 │ │ │ │ - mov r7, r9 │ │ │ │ - mov r8, #0 │ │ │ │ - b 895b0 <__cxa_atexit@plt+0x7b3fc> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 89c04 <__cxa_atexit@plt+0x7ba50> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - addseq r0, r7, #8, 20 @ 0x8000 │ │ │ │ - rsbseq r2, fp, #8, 28 @ 0x80 │ │ │ │ - rsbseq r2, fp, #200, 26 @ 0x3200 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 89c30 <__cxa_atexit@plt+0x7ba7c> │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20e4 <__cxa_atexit@plt+0x3b3f30> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 870d0 <__cxa_atexit@plt+0x78f1c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, #0 │ │ │ │ - mov r9, r7 │ │ │ │ - b 895b0 <__cxa_atexit@plt+0x7b3fc> │ │ │ │ - addseq r0, r7, #180, 18 @ 0x2d0000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ 870d4 <__cxa_atexit@plt+0x78f20> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20ec <__cxa_atexit@plt+0x3b3f38> │ │ │ │ + addseq r3, r7, #176, 10 @ 0x2c000000 │ │ │ │ + addseq r3, r7, #72, 16 @ 0x480000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 89c78 <__cxa_atexit@plt+0x7bac4> │ │ │ │ - ldr r7, [pc, #52] @ 89c8c <__cxa_atexit@plt+0x7bad8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 89c6c <__cxa_atexit@plt+0x7bab8> │ │ │ │ - mov r7, r8 │ │ │ │ - b 89c9c <__cxa_atexit@plt+0x7bae8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + bhi 87140 <__cxa_atexit@plt+0x78f8c> │ │ │ │ + ldr r2, [pc, #80] @ 8714c <__cxa_atexit@plt+0x78f98> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 87138 <__cxa_atexit@plt+0x78f84> │ │ │ │ + ldr r2, [pc, #52] @ 87150 <__cxa_atexit@plt+0x78f9c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r3, #-4] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 87138 <__cxa_atexit@plt+0x78f84> │ │ │ │ + b 87194 <__cxa_atexit@plt+0x78fe0> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 89c90 <__cxa_atexit@plt+0x7badc> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq r2, fp, #148, 26 @ 0x2500 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ + ldr r3, [pc, #36] @ 87188 <__cxa_atexit@plt+0x78fd4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - and r1, r3, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - beq 89ce8 <__cxa_atexit@plt+0x7bb34> │ │ │ │ - cmp r1, #3 │ │ │ │ - bne 89d04 <__cxa_atexit@plt+0x7bb50> │ │ │ │ - ldr r1, [pc, #128] @ 89d44 <__cxa_atexit@plt+0x7bb90> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [r3, #1] │ │ │ │ - stm r5, {r1, r8} │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 89d20 <__cxa_atexit@plt+0x7bb6c> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 89d28 <__cxa_atexit@plt+0x7bb74> │ │ │ │ - ldr r9, [r7, #1] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b f88b0 <__cxa_atexit@plt+0xea6fc> │ │ │ │ - ldr r1, [pc, #80] @ 89d40 <__cxa_atexit@plt+0x7bb8c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [r3, #2] │ │ │ │ - stm r5, {r1, r3} │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 89d20 <__cxa_atexit@plt+0x7bb6c> │ │ │ │ - b 89d90 <__cxa_atexit@plt+0x7bbdc> │ │ │ │ - ldr r1, [pc, #48] @ 89d3c <__cxa_atexit@plt+0x7bb88> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [r3, #3] │ │ │ │ - stm r5, {r1, r3} │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 89d20 <__cxa_atexit@plt+0x7bb6c> │ │ │ │ - b 89e30 <__cxa_atexit@plt+0x7bc7c> │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 87180 <__cxa_atexit@plt+0x78fcc> │ │ │ │ + b 87194 <__cxa_atexit@plt+0x78fe0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 89d48 <__cxa_atexit@plt+0x7bb94> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - addseq r0, r7, #0, 18 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne 89d70 <__cxa_atexit@plt+0x7bbbc> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r7, #1] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b f88b0 <__cxa_atexit@plt+0xea6fc> │ │ │ │ - ldr r7, [pc, #12] @ 89d84 <__cxa_atexit@plt+0x7bbd0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - addseq r0, r7, #184, 16 @ 0xb80000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 89db8 <__cxa_atexit@plt+0x7bc04> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 89de4 <__cxa_atexit@plt+0x7bc30> │ │ │ │ - ldr r7, [pc, #120] @ 89e24 <__cxa_atexit@plt+0x7bc70> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 89e04 <__cxa_atexit@plt+0x7bc50> │ │ │ │ - ldr r7, [pc, #76] @ 89e1c <__cxa_atexit@plt+0x7bc68> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stm r5, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 89df8 <__cxa_atexit@plt+0x7bc44> │ │ │ │ - mov r7, r9 │ │ │ │ - b 860f4 <__cxa_atexit@plt+0x77f40> │ │ │ │ - ldr r7, [pc, #44] @ 89e18 <__cxa_atexit@plt+0x7bc64> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 89e20 <__cxa_atexit@plt+0x7bc6c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - addseq r0, r7, #68, 16 @ 0x440000 │ │ │ │ - @ instruction: 0xffffc320 │ │ │ │ - rsbseq r2, fp, #112, 20 @ 0x70000 │ │ │ │ - addseq r0, r7, #4, 16 @ 0x40000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 89e90 <__cxa_atexit@plt+0x7bcdc> │ │ │ │ - ldr r2, [pc, #116] @ 89eb8 <__cxa_atexit@plt+0x7bd04> │ │ │ │ - add r2, pc, r2 │ │ │ │ + mov r0, r4 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq 89ea4 <__cxa_atexit@plt+0x7bcf0> │ │ │ │ - ldr r2, [pc, #92] @ 89ebc <__cxa_atexit@plt+0x7bd08> │ │ │ │ + ldr r4, [r5, #4]! │ │ │ │ + cmp r7, #127 @ 0x7f │ │ │ │ + ble 871d4 <__cxa_atexit@plt+0x79020> │ │ │ │ + ldr r7, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #292] @ 872d8 <__cxa_atexit@plt+0x79124> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r5, [r7, #12] │ │ │ │ + ldr r7, [r0, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + add r5, r7, #4 │ │ │ │ + mov r7, #128 @ 0x80 │ │ │ │ + b 87228 <__cxa_atexit@plt+0x79074> │ │ │ │ + add r6, r6, #4 │ │ │ │ + cmn r7, #1 │ │ │ │ + ble 87204 <__cxa_atexit@plt+0x79050> │ │ │ │ + ldr r3, [r0, #812] @ 0x32c │ │ │ │ + ldr r2, [pc, #232] @ 872d4 <__cxa_atexit@plt+0x79120> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [r3, #3] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 89eb0 <__cxa_atexit@plt+0x7bcfc> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [pc, #68] @ 89ec0 <__cxa_atexit@plt+0x7bd0c> │ │ │ │ + str r2, [r5] │ │ │ │ + ldr r3, [r3, #12] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 87228 <__cxa_atexit@plt+0x79074> │ │ │ │ + ldr r7, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #192] @ 872d0 <__cxa_atexit@plt+0x7911c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r5, [r7, #12] │ │ │ │ + ldr r7, [r0, #820] @ 0x334 │ │ │ │ + add r5, r7, #4 │ │ │ │ + mov r7, #0 │ │ │ │ + str r6, [r5] │ │ │ │ + ldr r5, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldr r2, [r5, #72] @ 0x48 │ │ │ │ + ldr r1, [r5, #76] @ 0x4c │ │ │ │ + sub r6, r6, r3 │ │ │ │ + subs r2, r2, r6 │ │ │ │ + sbc r3, r1, #0 │ │ │ │ + strd r2, [r5, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl ce04 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + andeq r0, r0, r8, lsr r1 │ │ │ │ + andeq r0, r0, ip, lsr #2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 87310 <__cxa_atexit@plt+0x7915c> │ │ │ │ + ldr r2, [pc, #28] @ 8731c <__cxa_atexit@plt+0x79168> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - cmp r3, r7 │ │ │ │ - addcc r2, r2, #4 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r2] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 89ec4 <__cxa_atexit@plt+0x7bd10> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - addseq r0, r7, #188, 14 @ 0x2f00000 │ │ │ │ - addseq r0, r7, #24, 14 @ 0x600000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r3, r7, #164, 6 @ 0x90000002 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #60] @ 89f14 <__cxa_atexit@plt+0x7bd60> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 89f0c <__cxa_atexit@plt+0x7bd58> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [pc, #32] @ 89f18 <__cxa_atexit@plt+0x7bd64> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 87354 <__cxa_atexit@plt+0x791a0> │ │ │ │ + ldr r2, [pc, #28] @ 87360 <__cxa_atexit@plt+0x791ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - cmp r3, r7 │ │ │ │ - addcc r2, r2, #4 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r2] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - addseq r0, r7, #64, 14 @ 0x1000000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r3, r7, #96, 6 @ 0x80000001 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r2, [pc, #16] @ 89f48 <__cxa_atexit@plt+0x7bd94> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 87398 <__cxa_atexit@plt+0x791e4> │ │ │ │ + ldr r2, [pc, #28] @ 873a4 <__cxa_atexit@plt+0x791f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - cmp r3, r7 │ │ │ │ - addcc r2, r2, #4 │ │ │ │ - ldr r7, [r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - addseq r0, r7, #0, 14 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r3, r7, #28, 6 @ 0x70000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 8741c <__cxa_atexit@plt+0x79268> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 87428 <__cxa_atexit@plt+0x79274> │ │ │ │ + ldr lr, [pc, #96] @ 87438 <__cxa_atexit@plt+0x79284> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #88] @ 8743c <__cxa_atexit@plt+0x79288> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + sub r0, r6, #7 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + ldr r0, [pc, #60] @ 87440 <__cxa_atexit@plt+0x7928c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + mov r5, r2 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffd08 │ │ │ │ + addseq r3, r7, #240, 2 @ 0x3c │ │ │ │ + addseq r3, r7, #48, 4 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 89f90 <__cxa_atexit@plt+0x7bddc> │ │ │ │ - ldr r7, [pc, #52] @ 89fa4 <__cxa_atexit@plt+0x7bdf0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 89f84 <__cxa_atexit@plt+0x7bdd0> │ │ │ │ - mov r7, r8 │ │ │ │ - b 89fb4 <__cxa_atexit@plt+0x7be00> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 89fa8 <__cxa_atexit@plt+0x7bdf4> │ │ │ │ + mov r3, r6 │ │ │ │ + sub r6, r5, #12 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 8749c <__cxa_atexit@plt+0x792e8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 874a4 <__cxa_atexit@plt+0x792f0> │ │ │ │ + ldr r2, [pc, #72] @ 874c0 <__cxa_atexit@plt+0x7930c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #68] @ 874c4 <__cxa_atexit@plt+0x79310> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 1ec5078 <__cxa_atexit@plt+0x1eb6ec4> │ │ │ │ + mov r6, r3 │ │ │ │ + b 874ac <__cxa_atexit@plt+0x792f8> │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 874bc <__cxa_atexit@plt+0x79308> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq r2, fp, #128, 20 @ 0x80000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - and r1, r3, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - beq 8a000 <__cxa_atexit@plt+0x7be4c> │ │ │ │ - cmp r1, #3 │ │ │ │ - bne 8a01c <__cxa_atexit@plt+0x7be68> │ │ │ │ - ldr r1, [pc, #164] @ 8a080 <__cxa_atexit@plt+0x7becc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [r3, #1] │ │ │ │ - stm r5, {r1, r8} │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 8a048 <__cxa_atexit@plt+0x7be94> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 8a050 <__cxa_atexit@plt+0x7be9c> │ │ │ │ - ldr r9, [r7, #1] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b f7db0 <__cxa_atexit@plt+0xe9bfc> │ │ │ │ - ldr r1, [pc, #116] @ 8a07c <__cxa_atexit@plt+0x7bec8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [r3, #2] │ │ │ │ - stm r5, {r1, r3} │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 8a048 <__cxa_atexit@plt+0x7be94> │ │ │ │ - b 8a0d0 <__cxa_atexit@plt+0x7bf1c> │ │ │ │ - ldr r1, [pc, #84] @ 8a078 <__cxa_atexit@plt+0x7bec4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [r3, #3] │ │ │ │ - stm r5, {r1, r8} │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 8a048 <__cxa_atexit@plt+0x7be94> │ │ │ │ - cmp r2, #1 │ │ │ │ - bne 8a064 <__cxa_atexit@plt+0x7beb0> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 3efce8 <__cxa_atexit@plt+0x3e1b34> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 8a088 <__cxa_atexit@plt+0x7bed4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 8a084 <__cxa_atexit@plt+0x7bed0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #2 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - addseq r0, r7, #116, 16 @ 0x740000 │ │ │ │ - addseq r0, r7, #140, 16 @ 0x8c0000 │ │ │ │ + rsbseq r5, fp, #232, 26 @ 0x3a00 │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne 8a0b0 <__cxa_atexit@plt+0x7befc> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r7, #1] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b f7db0 <__cxa_atexit@plt+0xe9bfc> │ │ │ │ - ldr r7, [pc, #12] @ 8a0c4 <__cxa_atexit@plt+0x7bf10> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - addseq r0, r7, #44, 16 @ 0x2c0000 │ │ │ │ + ldr r3, [pc, #12] @ 874e4 <__cxa_atexit@plt+0x79330> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20dc <__cxa_atexit@plt+0x3b3f28> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 8a0f8 <__cxa_atexit@plt+0x7bf44> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 8a124 <__cxa_atexit@plt+0x7bf70> │ │ │ │ - ldr r7, [pc, #120] @ 8a164 <__cxa_atexit@plt+0x7bfb0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 8a144 <__cxa_atexit@plt+0x7bf90> │ │ │ │ - ldr r7, [pc, #76] @ 8a15c <__cxa_atexit@plt+0x7bfa8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stm r5, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 8a138 <__cxa_atexit@plt+0x7bf84> │ │ │ │ - mov r7, r8 │ │ │ │ - b 855f4 <__cxa_atexit@plt+0x77440> │ │ │ │ - ldr r7, [pc, #44] @ 8a158 <__cxa_atexit@plt+0x7bfa4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 8a160 <__cxa_atexit@plt+0x7bfac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - addseq r0, r7, #184, 14 @ 0x2e00000 │ │ │ │ - @ instruction: 0xffffb4e0 │ │ │ │ - rsbseq r2, fp, #28, 14 @ 0x700000 │ │ │ │ - addseq r0, r7, #244, 14 @ 0x3d00000 │ │ │ │ + ldr r3, [pc, #12] @ 87504 <__cxa_atexit@plt+0x79350> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20e4 <__cxa_atexit@plt+0x3b3f30> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 8a18c <__cxa_atexit@plt+0x7bfd8> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 3efce8 <__cxa_atexit@plt+0x3e1b34> │ │ │ │ - ldr r7, [pc, #12] @ 8a1a0 <__cxa_atexit@plt+0x7bfec> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - addseq r0, r7, #76, 14 @ 0x1300000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + ldr r3, [pc, #28] @ 87534 <__cxa_atexit@plt+0x79380> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ 87538 <__cxa_atexit@plt+0x79384> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20ec <__cxa_atexit@plt+0x3b3f38> │ │ │ │ + addseq r3, r7, #76, 2 │ │ │ │ + addseq r3, r7, #228, 6 @ 0x90000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 8a208 <__cxa_atexit@plt+0x7c054> │ │ │ │ - ldr r7, [pc, #116] @ 8a238 <__cxa_atexit@plt+0x7c084> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 8a218 <__cxa_atexit@plt+0x7c064> │ │ │ │ - ldr r3, [pc, #96] @ 8a23c <__cxa_atexit@plt+0x7c088> │ │ │ │ + bhi 87594 <__cxa_atexit@plt+0x793e0> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 8758c <__cxa_atexit@plt+0x793d8> │ │ │ │ + ldr r3, [pc, #48] @ 8759c <__cxa_atexit@plt+0x793e8> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 8a1f8 <__cxa_atexit@plt+0x7c044> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 89c9c <__cxa_atexit@plt+0x7bae8> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 8a244 <__cxa_atexit@plt+0x7c090> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r8, [pc, #44] @ 875a0 <__cxa_atexit@plt+0x793ec> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #36] @ 875a4 <__cxa_atexit@plt+0x793f0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + b 1616b18 <__cxa_atexit@plt+0x1608964> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 8a240 <__cxa_atexit@plt+0x7c08c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r3, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0xfffffabc │ │ │ │ - rsbseq r2, fp, #244, 14 @ 0x3d00000 │ │ │ │ - rsbseq r2, fp, #12, 16 @ 0xc0000 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsbeq r7, r1, #148, 14 @ 0x2500000 │ │ │ │ + addseq r3, r7, #108 @ 0x6c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 8a27c <__cxa_atexit@plt+0x7c0c8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 8a280 <__cxa_atexit@plt+0x7c0cc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ + mov r3, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 875f8 <__cxa_atexit@plt+0x79444> │ │ │ │ + ldr lr, [pc, #60] @ 87610 <__cxa_atexit@plt+0x7945c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmda r5, {r1, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - addseq r0, r7, #216, 6 @ 0x60000003 │ │ │ │ - addseq r0, r7, #80, 6 @ 0x40000001 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 8a2e8 <__cxa_atexit@plt+0x7c134> │ │ │ │ - ldr r7, [pc, #116] @ 8a318 <__cxa_atexit@plt+0x7c164> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8, r9} │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 8a2f8 <__cxa_atexit@plt+0x7c144> │ │ │ │ - ldr r7, [pc, #96] @ 8a31c <__cxa_atexit@plt+0x7c168> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20] @ 0xffffffec │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 8a2d8 <__cxa_atexit@plt+0x7c124> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 89c9c <__cxa_atexit@plt+0x7bae8> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 8a324 <__cxa_atexit@plt+0x7c170> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 8a320 <__cxa_atexit@plt+0x7c16c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r3, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0xfffff9dc │ │ │ │ - rsbseq r2, fp, #20, 14 @ 0x500000 │ │ │ │ - rsbseq r2, fp, #48, 14 @ 0xc00000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + ldr r3, [pc, #20] @ 87614 <__cxa_atexit@plt+0x79460> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq r3, r7, #88, 6 @ 0x60000001 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - mov r3, #8 │ │ │ │ - cmp r7, #2 │ │ │ │ - moveq r3, #4 │ │ │ │ - ldr r7, [r5, r3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #12 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8765c <__cxa_atexit@plt+0x794a8> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #40] @ 87674 <__cxa_atexit@plt+0x794c0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ 87678 <__cxa_atexit@plt+0x794c4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq r3, r7, #224, 4 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 8a3b8 <__cxa_atexit@plt+0x7c204> │ │ │ │ - ldr r7, [pc, #104] @ 8a3dc <__cxa_atexit@plt+0x7c228> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 8a3c8 <__cxa_atexit@plt+0x7c214> │ │ │ │ - ldr r3, [pc, #84] @ 8a3e0 <__cxa_atexit@plt+0x7c22c> │ │ │ │ + bhi 876d4 <__cxa_atexit@plt+0x79520> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 876cc <__cxa_atexit@plt+0x79518> │ │ │ │ + ldr r3, [pc, #48] @ 876dc <__cxa_atexit@plt+0x79528> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 8a3a8 <__cxa_atexit@plt+0x7c1f4> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 89c9c <__cxa_atexit@plt+0x7bae8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 8a3e8 <__cxa_atexit@plt+0x7c234> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r8, [pc, #44] @ 876e0 <__cxa_atexit@plt+0x7952c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #36] @ 876e4 <__cxa_atexit@plt+0x79530> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + b 1616b18 <__cxa_atexit@plt+0x1608964> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 8a3e4 <__cxa_atexit@plt+0x7c230> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0xfffff90c │ │ │ │ - rsbseq r2, fp, #68, 12 @ 0x4400000 │ │ │ │ - rsbseq r2, fp, #100, 12 @ 0x6400000 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsbeq r7, r1, #52428800 @ 0x3200000 │ │ │ │ + addseq r2, r7, #44, 30 @ 0xb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 8a420 <__cxa_atexit@plt+0x7c26c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 8a424 <__cxa_atexit@plt+0x7c270> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ + mov r3, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 87738 <__cxa_atexit@plt+0x79584> │ │ │ │ + ldr lr, [pc, #60] @ 87750 <__cxa_atexit@plt+0x7959c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmda r5, {r1, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - addseq r0, r7, #52, 4 @ 0x40000003 │ │ │ │ - addseq r0, r7, #172, 2 @ 0x2b │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 8a46c <__cxa_atexit@plt+0x7c2b8> │ │ │ │ - ldr r7, [pc, #64] @ 8a48c <__cxa_atexit@plt+0x7c2d8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 8a460 <__cxa_atexit@plt+0x7c2ac> │ │ │ │ - mov r7, r9 │ │ │ │ - b 89c9c <__cxa_atexit@plt+0x7bae8> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 8a490 <__cxa_atexit@plt+0x7c2dc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r3, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff84c │ │ │ │ - rsbseq r2, fp, #160, 10 @ 0x28000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 8a4f8 <__cxa_atexit@plt+0x7c344> │ │ │ │ - ldr r7, [pc, #116] @ 8a528 <__cxa_atexit@plt+0x7c374> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8, r9} │ │ │ │ + ldr r3, [pc, #20] @ 87754 <__cxa_atexit@plt+0x795a0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq r3, r7, #24, 4 @ 0x80000001 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8779c <__cxa_atexit@plt+0x795e8> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #40] @ 877b4 <__cxa_atexit@plt+0x79600> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ 877b8 <__cxa_atexit@plt+0x79604> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq r3, r7, #160, 2 @ 0x28 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + rsbseq r5, fp, #148, 22 @ 0x25000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 8a508 <__cxa_atexit@plt+0x7c354> │ │ │ │ - ldr r7, [pc, #96] @ 8a52c <__cxa_atexit@plt+0x7c378> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20] @ 0xffffffec │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 8a4e8 <__cxa_atexit@plt+0x7c334> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 89c9c <__cxa_atexit@plt+0x7bae8> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 8a534 <__cxa_atexit@plt+0x7c380> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldrhi r0, [r4, #-12] │ │ │ │ + ldrls r2, [pc, #44] @ 87808 <__cxa_atexit@plt+0x79654> │ │ │ │ + addls r2, pc, r2 │ │ │ │ + ldrls r3, [pc, #40] @ 8780c <__cxa_atexit@plt+0x79658> │ │ │ │ + addls r3, pc, r3 │ │ │ │ + ldrls r1, [r7, #8] │ │ │ │ + strls r2, [r5, #-16]! │ │ │ │ + ldrls r2, [pc, #28] @ 87810 <__cxa_atexit@plt+0x7965c> │ │ │ │ + ldrls r2, [pc, r2] │ │ │ │ + stmibls r5, {r1, r2, r7} │ │ │ │ + ldrls r0, [pc, #20] @ 87814 <__cxa_atexit@plt+0x79660> │ │ │ │ + ldrls r0, [pc, r0] │ │ │ │ + movls r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 8a530 <__cxa_atexit@plt+0x7c37c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r3, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + rsbseq r5, fp, #100, 22 @ 0x19000 │ │ │ │ + addseq r2, r7, #224, 26 @ 0x3800 │ │ │ │ + rsbseq r5, fp, #72, 22 @ 0x12000 │ │ │ │ + rsbseq r5, fp, #24, 22 @ 0x6000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #32] @ 8784c <__cxa_atexit@plt+0x79698> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #28] @ 87850 <__cxa_atexit@plt+0x7969c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r0, [pc, #16] @ 87854 <__cxa_atexit@plt+0x796a0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0xfffff7cc │ │ │ │ - rsbseq r2, fp, #4, 10 @ 0x1000000 │ │ │ │ - rsbseq r2, fp, #44, 10 @ 0xb000000 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsbseq r5, fp, #4, 22 @ 0x1000 │ │ │ │ + rsbseq r5, fp, #244, 20 @ 0xf4000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - mov r3, #4 │ │ │ │ - cmp r7, #2 │ │ │ │ - moveq r3, #8 │ │ │ │ - ldr r7, [r5, r3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #100] @ 878d0 <__cxa_atexit@plt+0x7971c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 878b8 <__cxa_atexit@plt+0x79704> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 878c0 <__cxa_atexit@plt+0x7970c> │ │ │ │ + ldr lr, [pc, #60] @ 878d4 <__cxa_atexit@plt+0x79720> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r1, r3, r7} │ │ │ │ + sub r7, r2, #11 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + addseq r3, r7, #152 @ 0x98 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 87918 <__cxa_atexit@plt+0x79764> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr lr, [pc, #36] @ 87924 <__cxa_atexit@plt+0x79770> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldmdb r5, {r1, r2} │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r3, r7, #48 @ 0x30 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 8a5cc <__cxa_atexit@plt+0x7c418> │ │ │ │ - ldr r3, [pc, #88] @ 8a5dc <__cxa_atexit@plt+0x7c428> │ │ │ │ + mov sl, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 87974 <__cxa_atexit@plt+0x797c0> │ │ │ │ + ldr r3, [pc, #60] @ 8798c <__cxa_atexit@plt+0x797d8> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, sl} │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq 8a5a8 <__cxa_atexit@plt+0x7c3f4> │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 8a5b8 <__cxa_atexit@plt+0x7c404> │ │ │ │ - ldr r8, [pc, #64] @ 8a5e4 <__cxa_atexit@plt+0x7c430> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 8a5c0 <__cxa_atexit@plt+0x7c40c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [pc, #32] @ 8a5e0 <__cxa_atexit@plt+0x7c42c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r7, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r7, [pc, #20] @ 8a5e8 <__cxa_atexit@plt+0x7c434> │ │ │ │ + ldr r2, [pc, #56] @ 87990 <__cxa_atexit@plt+0x797dc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + str r8, [sl, #8] │ │ │ │ + ldr r3, [pc, #44] @ 87994 <__cxa_atexit@plt+0x797e0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r2, #2 │ │ │ │ + b 3c210c <__cxa_atexit@plt+0x3b3f58> │ │ │ │ + ldr r7, [pc, #28] @ 87998 <__cxa_atexit@plt+0x797e4> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - rsbeq r4, r1, #262144 @ 0x40000 │ │ │ │ - rsbeq r4, r1, #3932160 @ 0x3c0000 │ │ │ │ - rsbseq r2, fp, #132, 8 @ 0x84000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 8a620 <__cxa_atexit@plt+0x7c46c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #32] @ 8a624 <__cxa_atexit@plt+0x7c470> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r3, r5, #8 │ │ │ │ - and r1, r7, #3 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - cmp r1, #2 │ │ │ │ - moveq r8, r2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - rsbeq r4, r1, #191889408 @ 0xb700000 │ │ │ │ - rsbeq r4, r1, #198180864 @ 0xbd00000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 8a690 <__cxa_atexit@plt+0x7c4dc> │ │ │ │ - ldr r3, [pc, #88] @ 8a6a0 <__cxa_atexit@plt+0x7c4ec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 8a66c <__cxa_atexit@plt+0x7c4b8> │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 8a67c <__cxa_atexit@plt+0x7c4c8> │ │ │ │ - ldr r3, [pc, #64] @ 8a6a8 <__cxa_atexit@plt+0x7c4f4> │ │ │ │ + @ instruction: 0xfffffe74 │ │ │ │ + rsbseq r5, fp, #204, 18 @ 0x330000 │ │ │ │ + addseq r2, r7, #204, 30 @ 0x330 │ │ │ │ + rsbseq r5, fp, #236, 18 @ 0x3b0000 │ │ │ │ + rsbseq r5, fp, #236, 18 @ 0x3b0000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 879f8 <__cxa_atexit@plt+0x79844> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #92] @ 87a20 <__cxa_atexit@plt+0x7986c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r2, r5, #28 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 87a00 <__cxa_atexit@plt+0x7984c> │ │ │ │ + ldr r3, [pc, #80] @ 87a2c <__cxa_atexit@plt+0x79878> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 8a684 <__cxa_atexit@plt+0x7c4d0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + ldr r3, [pc, #72] @ 87a30 <__cxa_atexit@plt+0x7987c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + str r3, [r5, #12] │ │ │ │ + b 1ec5078 <__cxa_atexit@plt+0x1eb6ec4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #32] @ 8a6a4 <__cxa_atexit@plt+0x7c4f0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r7, [pc, #20] @ 8a6ac <__cxa_atexit@plt+0x7c4f8> │ │ │ │ + ldr r7, [pc, #28] @ 87a24 <__cxa_atexit@plt+0x79870> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #24] @ 87a28 <__cxa_atexit@plt+0x79874> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add sl, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - rsbeq r4, r1, #63963136 @ 0x3d00000 │ │ │ │ - rsbeq r4, r1, #78643200 @ 0x4b00000 │ │ │ │ - rsbseq r2, fp, #196, 6 @ 0x10000003 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 8a6e4 <__cxa_atexit@plt+0x7c530> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #32] @ 8a6e8 <__cxa_atexit@plt+0x7c534> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r3, r5, #8 │ │ │ │ - and r1, r7, #3 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - cmp r1, #2 │ │ │ │ - moveq r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - rsbeq r4, r1, #1019215872 @ 0x3cc00000 │ │ │ │ - rsbeq r4, r1, #1044381696 @ 0x3e400000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ 8a710 <__cxa_atexit@plt+0x7c55c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 3efa10 <__cxa_atexit@plt+0x3e185c> │ │ │ │ - rsbseq r2, fp, #84, 6 @ 0x50000001 │ │ │ │ - rsbseq r2, fp, #108, 6 @ 0xb0000001 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 8a788 <__cxa_atexit@plt+0x7c5d4> │ │ │ │ - ldr r3, [pc, #96] @ 8a798 <__cxa_atexit@plt+0x7c5e4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - and r3, r8, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 8a760 <__cxa_atexit@plt+0x7c5ac> │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 8a774 <__cxa_atexit@plt+0x7c5c0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 8a7a4 <__cxa_atexit@plt+0x7c5f0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #56] @ 8a7a8 <__cxa_atexit@plt+0x7c5f4> │ │ │ │ + addseq r2, r7, #16, 24 @ 0x1000 │ │ │ │ + rsbseq r5, fp, #136, 18 @ 0x220000 │ │ │ │ + addseq r2, r7, #64, 24 @ 0x4000 │ │ │ │ + andeq r0, r0, r0, lsl r9 │ │ │ │ + addseq r2, r7, #104, 24 @ 0x6800 │ │ │ │ + rsbseq r5, fp, #84, 18 @ 0x150000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 87ab8 <__cxa_atexit@plt+0x79904> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 87ac4 <__cxa_atexit@plt+0x79910> │ │ │ │ + ldr lr, [pc, #108] @ 87ad4 <__cxa_atexit@plt+0x79920> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #100] @ 87ad8 <__cxa_atexit@plt+0x79924> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 8a79c <__cxa_atexit@plt+0x7c5e8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #28] @ 8a7a0 <__cxa_atexit@plt+0x7c5ec> │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r9, [pc, #92] @ 87adc <__cxa_atexit@plt+0x79928> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + add r0, r9, #1 │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + ldr r0, [pc, #68] @ 87ae0 <__cxa_atexit@plt+0x7992c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + mov r5, r2 │ │ │ │ + b 3c20ec <__cxa_atexit@plt+0x3b3f38> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 8a7ac <__cxa_atexit@plt+0x7c5f8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - rsbseq r2, fp, #232, 4 @ 0x8000000e │ │ │ │ - rsbseq r2, fp, #224, 4 │ │ │ │ - rsbseq r2, fp, #16, 6 @ 0x40000000 │ │ │ │ - rsbseq r2, fp, #8, 6 @ 0x20000000 │ │ │ │ - rsbseq r2, fp, #12, 6 @ 0x30000000 │ │ │ │ - rsbseq r2, fp, #212, 4 @ 0x4000000d │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 8a7e8 <__cxa_atexit@plt+0x7c634> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #32] @ 8a7ec <__cxa_atexit@plt+0x7c638> │ │ │ │ - add r3, pc, r3 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - moveq r3, r2 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + addseq r2, r7, #96, 22 @ 0x18000 │ │ │ │ + addseq r2, r7, #228, 22 @ 0x39000 │ │ │ │ + addseq r2, r7, #112, 28 @ 0x700 │ │ │ │ + rsbseq r5, fp, #164, 16 @ 0xa40000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 87b5c <__cxa_atexit@plt+0x799a8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 87b68 <__cxa_atexit@plt+0x799b4> │ │ │ │ + ldr lr, [pc, #96] @ 87b78 <__cxa_atexit@plt+0x799c4> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #88] @ 87b7c <__cxa_atexit@plt+0x799c8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + add r8, r7, #12 │ │ │ │ + ldm r8, {r1, r2, r8} │ │ │ │ + ldr r0, [pc, #68] @ 87b80 <__cxa_atexit@plt+0x799cc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + mov r5, r9 │ │ │ │ + b 3c2114 <__cxa_atexit@plt+0x3b3f60> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsbseq r2, fp, #180, 4 @ 0x4000000b │ │ │ │ - rsbseq r2, fp, #152, 4 @ 0x80000009 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 8a834 <__cxa_atexit@plt+0x7c680> │ │ │ │ - ldr r7, [pc, #52] @ 8a848 <__cxa_atexit@plt+0x7c694> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 8a828 <__cxa_atexit@plt+0x7c674> │ │ │ │ - mov r7, r8 │ │ │ │ - b 8a858 <__cxa_atexit@plt+0x7c6a4> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 8a84c <__cxa_atexit@plt+0x7c698> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + addseq r2, r7, #176, 20 @ 0xb0000 │ │ │ │ + addseq r2, r7, #248, 20 @ 0xf8000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 87bc4 <__cxa_atexit@plt+0x79a10> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ 87bcc <__cxa_atexit@plt+0x79a18> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #32] @ 87bd0 <__cxa_atexit@plt+0x79a1c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ + b 3c2114 <__cxa_atexit@plt+0x3b3f60> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq r2, fp, #124, 4 @ 0xc0000007 │ │ │ │ + addseq r2, r7, #44, 20 @ 0x2c000 │ │ │ │ + addseq r2, r7, #132, 20 @ 0x84000 │ │ │ │ + rsbseq r5, fp, #160, 14 @ 0x2800000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 8a884 <__cxa_atexit@plt+0x7c6d0> │ │ │ │ - ldr r2, [pc, #100] @ 8a8e0 <__cxa_atexit@plt+0x7c72c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - b 8a898 <__cxa_atexit@plt+0x7c6e4> │ │ │ │ - ldr r2, [pc, #72] @ 8a8d4 <__cxa_atexit@plt+0x7c720> │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 87c48 <__cxa_atexit@plt+0x79a94> │ │ │ │ + ldr r2, [pc, #88] @ 87c50 <__cxa_atexit@plt+0x79a9c> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r2, [r3] │ │ │ │ - cmp r1, #2 │ │ │ │ - beq 8a8c0 <__cxa_atexit@plt+0x7c70c> │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 8a8b4 <__cxa_atexit@plt+0x7c700> │ │ │ │ - ldr r7, [pc, #48] @ 8a8d8 <__cxa_atexit@plt+0x7c724> │ │ │ │ + tst r7, #3 │ │ │ │ + beq 87c28 <__cxa_atexit@plt+0x79a74> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq 87c34 <__cxa_atexit@plt+0x79a80> │ │ │ │ + ldr r7, [pc, #60] @ 87c58 <__cxa_atexit@plt+0x79aa4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 8a8dc <__cxa_atexit@plt+0x7c728> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + ldr r5, [pc, #24] @ 87c54 <__cxa_atexit@plt+0x79aa0> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 15abd8 <__cxa_atexit@plt+0x14ca24> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - addseq pc, r6, #136, 26 @ 0x2200 │ │ │ │ - addseq pc, r6, #232, 24 @ 0xe800 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + addseq r2, r7, #72, 20 @ 0x48000 │ │ │ │ + rsbseq r5, fp, #28, 14 @ 0x700000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 8a900 <__cxa_atexit@plt+0x7c74c> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 87c88 <__cxa_atexit@plt+0x79ad4> │ │ │ │ + ldr r7, [pc, #28] @ 87c98 <__cxa_atexit@plt+0x79ae4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - addseq pc, r6, #60, 26 @ 0xf00 │ │ │ │ + ldr r3, [pc, #12] @ 87c9c <__cxa_atexit@plt+0x79ae8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 15abd8 <__cxa_atexit@plt+0x14ca24> │ │ │ │ + addseq r2, r7, #232, 18 @ 0x3a0000 │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + rsbseq r5, fp, #192, 12 @ 0xc000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 8a938 <__cxa_atexit@plt+0x7c784> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 8a93c <__cxa_atexit@plt+0x7c788> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r6 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 87cf0 <__cxa_atexit@plt+0x79b3c> │ │ │ │ + ldr r3, [pc, #68] @ 87d10 <__cxa_atexit@plt+0x79b5c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #64] @ 87d14 <__cxa_atexit@plt+0x79b60> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + str r7, [sl, #8] │ │ │ │ + ldr r3, [pc, #52] @ 87d18 <__cxa_atexit@plt+0x79b64> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - addseq pc, r6, #156, 24 @ 0x9c00 │ │ │ │ - addseq pc, r6, #20, 26 @ 0x500 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 8a984 <__cxa_atexit@plt+0x7c7d0> │ │ │ │ - ldr r7, [pc, #52] @ 8a998 <__cxa_atexit@plt+0x7c7e4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 8a978 <__cxa_atexit@plt+0x7c7c4> │ │ │ │ - mov r7, r8 │ │ │ │ - b 8a9a8 <__cxa_atexit@plt+0x7c7f4> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 8a99c <__cxa_atexit@plt+0x7c7e8> │ │ │ │ - add r7, pc, r7 │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r2, #2 │ │ │ │ + b 3c210c <__cxa_atexit@plt+0x3b3f58> │ │ │ │ + ldr r3, [pc, #36] @ 87d1c <__cxa_atexit@plt+0x79b68> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq r2, fp, #48, 2 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 8a9f4 <__cxa_atexit@plt+0x7c840> │ │ │ │ - ldr r2, [pc, #132] @ 8aa50 <__cxa_atexit@plt+0x7c89c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - cmp r1, #2 │ │ │ │ - beq 8aa1c <__cxa_atexit@plt+0x7c868> │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 8aa10 <__cxa_atexit@plt+0x7c85c> │ │ │ │ - ldr r7, [pc, #108] @ 8aa54 <__cxa_atexit@plt+0x7c8a0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #72] @ 8aa44 <__cxa_atexit@plt+0x7c890> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - cmp r1, #2 │ │ │ │ - beq 8aa30 <__cxa_atexit@plt+0x7c87c> │ │ │ │ - cmp r1, #0 │ │ │ │ - bne 8aa1c <__cxa_atexit@plt+0x7c868> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 8aa48 <__cxa_atexit@plt+0x7c894> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + @ instruction: 0xfffffaf8 │ │ │ │ + rsbseq r5, fp, #80, 12 @ 0x5000000 │ │ │ │ + addseq r2, r7, #80, 24 @ 0x5000 │ │ │ │ + rsbseq r5, fp, #112, 12 @ 0x7000000 │ │ │ │ + rsbseq r5, fp, #88, 12 @ 0x5800000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 87d90 <__cxa_atexit@plt+0x79bdc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 87d9c <__cxa_atexit@plt+0x79be8> │ │ │ │ + ldr lr, [pc, #88] @ 87dac <__cxa_atexit@plt+0x79bf8> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #80] @ 87db0 <__cxa_atexit@plt+0x79bfc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + sub r1, r6, #3 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [pc, #56] @ 87db4 <__cxa_atexit@plt+0x79c00> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 8aa4c <__cxa_atexit@plt+0x7c898> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - addseq pc, r6, #184, 28 @ 0xb80 │ │ │ │ - addseq pc, r6, #168, 28 @ 0xa80 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - addseq pc, r6, #252, 28 @ 0xfc0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 8aa8c <__cxa_atexit@plt+0x7c8d8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 8aa90 <__cxa_atexit@plt+0x7c8dc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #3 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #2 │ │ │ │ - mov r7, r3 │ │ │ │ + @ instruction: 0xfffffe8c │ │ │ │ + addseq r2, r7, #116, 16 @ 0x740000 │ │ │ │ + addseq r2, r7, #184, 16 @ 0xb80000 │ │ │ │ + rsbseq r5, fp, #188, 10 @ 0x2f000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 87e38 <__cxa_atexit@plt+0x79c84> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 87e44 <__cxa_atexit@plt+0x79c90> │ │ │ │ + ldr r9, [pc, #100] @ 87e54 <__cxa_atexit@plt+0x79ca0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #96] @ 87e58 <__cxa_atexit@plt+0x79ca4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr sl, [pc, #84] @ 87e5c <__cxa_atexit@plt+0x79ca8> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + mov r0, r3 │ │ │ │ + str lr, [r0, #16]! │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r3} │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + b 3c211c <__cxa_atexit@plt+0x3b3f68> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - addseq pc, r6, #116, 28 @ 0x740 │ │ │ │ - addseq pc, r6, #116, 28 @ 0x740 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 8aac8 <__cxa_atexit@plt+0x7c914> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 8aacc <__cxa_atexit@plt+0x7c918> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - addseq pc, r6, #60, 28 @ 0x3c0 │ │ │ │ - addseq pc, r6, #48, 28 @ 0x300 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + @ instruction: 0xfffffd98 │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + addseq r2, r7, #4, 22 @ 0x1000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 8ab14 <__cxa_atexit@plt+0x7c960> │ │ │ │ - ldr r7, [pc, #52] @ 8ab28 <__cxa_atexit@plt+0x7c974> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 8ab08 <__cxa_atexit@plt+0x7c954> │ │ │ │ - mov r7, r9 │ │ │ │ - b 8ab38 <__cxa_atexit@plt+0x7c984> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 8ab2c <__cxa_atexit@plt+0x7c978> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq r1, fp, #164, 30 @ 0x290 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 8ab64 <__cxa_atexit@plt+0x7c9b0> │ │ │ │ - ldr r2, [pc, #100] @ 8abc0 <__cxa_atexit@plt+0x7ca0c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - b 8ab78 <__cxa_atexit@plt+0x7c9c4> │ │ │ │ - ldr r2, [pc, #72] @ 8abb4 <__cxa_atexit@plt+0x7ca00> │ │ │ │ + bhi 87ec8 <__cxa_atexit@plt+0x79d14> │ │ │ │ + ldr r2, [pc, #80] @ 87ed4 <__cxa_atexit@plt+0x79d20> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - cmp r1, #2 │ │ │ │ - beq 8aba0 <__cxa_atexit@plt+0x7c9ec> │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 8ab94 <__cxa_atexit@plt+0x7c9e0> │ │ │ │ - ldr r7, [pc, #48] @ 8abb8 <__cxa_atexit@plt+0x7ca04> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 8abbc <__cxa_atexit@plt+0x7ca08> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - addseq pc, r6, #40, 20 @ 0x28000 │ │ │ │ - addseq pc, r6, #136, 20 @ 0x88000 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 8abe0 <__cxa_atexit@plt+0x7ca2c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - addseq pc, r6, #220, 18 @ 0x370000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 8ac18 <__cxa_atexit@plt+0x7ca64> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 8ac1c <__cxa_atexit@plt+0x7ca68> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - addseq pc, r6, #60, 20 @ 0x3c000 │ │ │ │ - addseq pc, r6, #180, 18 @ 0x2d0000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 8acac <__cxa_atexit@plt+0x7caf8> │ │ │ │ - ldr r3, [pc, #124] @ 8acbc <__cxa_atexit@plt+0x7cb08> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq 8ac84 <__cxa_atexit@plt+0x7cad0> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #-4]! │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 8ac94 <__cxa_atexit@plt+0x7cae0> │ │ │ │ - ldr r2, [pc, #92] @ 8acc0 <__cxa_atexit@plt+0x7cb0c> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 87ec0 <__cxa_atexit@plt+0x79d0c> │ │ │ │ + ldr r2, [pc, #52] @ 87ed8 <__cxa_atexit@plt+0x79d24> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r3, #-4] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 8aca0 <__cxa_atexit@plt+0x7caec> │ │ │ │ - ldr r7, [pc, #76] @ 8acc4 <__cxa_atexit@plt+0x7cb10> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + beq 87ec0 <__cxa_atexit@plt+0x79d0c> │ │ │ │ + b 87f1c <__cxa_atexit@plt+0x79d68> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 8acc8 <__cxa_atexit@plt+0x7cb14> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - addseq pc, r6, #188, 24 @ 0xbc00 │ │ │ │ - rsbseq r1, fp, #16, 28 @ 0x100 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 8ad14 <__cxa_atexit@plt+0x7cb60> │ │ │ │ - ldr r2, [pc, #60] @ 8ad30 <__cxa_atexit@plt+0x7cb7c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ + ldr r3, [pc, #36] @ 87f10 <__cxa_atexit@plt+0x79d5c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 8ad24 <__cxa_atexit@plt+0x7cb70> │ │ │ │ - ldr r7, [pc, #44] @ 8ad34 <__cxa_atexit@plt+0x7cb80> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - add r5, r5, #8 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + beq 87f08 <__cxa_atexit@plt+0x79d54> │ │ │ │ + b 87f1c <__cxa_atexit@plt+0x79d68> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - addseq pc, r6, #44, 24 @ 0x2c00 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 8ad54 <__cxa_atexit@plt+0x7cba0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - addseq pc, r6, #236, 22 @ 0x3b000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 8ad9c <__cxa_atexit@plt+0x7cbe8> │ │ │ │ - ldr r7, [pc, #52] @ 8adb0 <__cxa_atexit@plt+0x7cbfc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 8ad90 <__cxa_atexit@plt+0x7cbdc> │ │ │ │ - mov r7, r8 │ │ │ │ - b 8adc0 <__cxa_atexit@plt+0x7cc0c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 8adb4 <__cxa_atexit@plt+0x7cc00> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq r1, fp, #36, 26 @ 0x900 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 8adec <__cxa_atexit@plt+0x7cc38> │ │ │ │ - ldr r2, [pc, #100] @ 8ae48 <__cxa_atexit@plt+0x7cc94> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - b 8ae00 <__cxa_atexit@plt+0x7cc4c> │ │ │ │ - ldr r2, [pc, #72] @ 8ae3c <__cxa_atexit@plt+0x7cc88> │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r3, [pc, #224] @ 88008 <__cxa_atexit@plt+0x79e54> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #220] @ 8800c <__cxa_atexit@plt+0x79e58> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - cmp r1, #2 │ │ │ │ - beq 8ae28 <__cxa_atexit@plt+0x7cc74> │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 8ae1c <__cxa_atexit@plt+0x7cc68> │ │ │ │ - ldr r7, [pc, #48] @ 8ae40 <__cxa_atexit@plt+0x7cc8c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 8ae44 <__cxa_atexit@plt+0x7cc90> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - addseq pc, r6, #160, 14 @ 0x2800000 │ │ │ │ - addseq pc, r6, #0, 16 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ + ldr r1, [r4, #812] @ 0x32c │ │ │ │ + ldr r4, [r5, #4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + moveq r2, r3 │ │ │ │ + str r2, [r5] │ │ │ │ + ldr r3, [r1, #12] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r5, #4] │ │ │ │ + ldr r5, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldr r2, [r5, #72] @ 0x48 │ │ │ │ + ldr r1, [r5, #76] @ 0x4c │ │ │ │ + sub r6, r6, r3 │ │ │ │ + subs r2, r2, r6 │ │ │ │ + sbc r3, r1, #0 │ │ │ │ + strd r2, [r5, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + sub r7, r7, #2 │ │ │ │ + clz r7, r7 │ │ │ │ + lsr r1, r7, #5 │ │ │ │ + mov r0, r4 │ │ │ │ + bl ce10 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + andeq r0, r0, r8, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 8ae68 <__cxa_atexit@plt+0x7ccb4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 88044 <__cxa_atexit@plt+0x79e90> │ │ │ │ + ldr r2, [pc, #28] @ 88050 <__cxa_atexit@plt+0x79e9c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - addseq pc, r6, #84, 14 @ 0x1500000 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r2, r7, #112, 12 @ 0x7000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 8aea0 <__cxa_atexit@plt+0x7ccec> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 88088 <__cxa_atexit@plt+0x79ed4> │ │ │ │ + ldr r2, [pc, #28] @ 88094 <__cxa_atexit@plt+0x79ee0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 8aea4 <__cxa_atexit@plt+0x7ccf0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - addseq pc, r6, #180, 14 @ 0x2d00000 │ │ │ │ - addseq pc, r6, #44, 14 @ 0xb00000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 8aeec <__cxa_atexit@plt+0x7cd38> │ │ │ │ - ldr r7, [pc, #64] @ 8af0c <__cxa_atexit@plt+0x7cd58> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 8aee0 <__cxa_atexit@plt+0x7cd2c> │ │ │ │ - mov r7, r9 │ │ │ │ - b 8a858 <__cxa_atexit@plt+0x7c6a4> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r2, r7, #44, 12 @ 0x2c00000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 8810c <__cxa_atexit@plt+0x79f58> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 88118 <__cxa_atexit@plt+0x79f64> │ │ │ │ + ldr lr, [pc, #96] @ 88128 <__cxa_atexit@plt+0x79f74> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #88] @ 8812c <__cxa_atexit@plt+0x79f78> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + sub r0, r6, #7 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + ldr r0, [pc, #60] @ 88130 <__cxa_atexit@plt+0x79f7c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + mov r5, r2 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 8af10 <__cxa_atexit@plt+0x7cd5c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r3, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff988 │ │ │ │ - rsbseq r1, fp, #196, 22 @ 0x31000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 8afa0 <__cxa_atexit@plt+0x7cdec> │ │ │ │ - ldr r3, [pc, #124] @ 8afb0 <__cxa_atexit@plt+0x7cdfc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq 8af5c <__cxa_atexit@plt+0x7cda8> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #-4]! │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 8af6c <__cxa_atexit@plt+0x7cdb8> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0xfffffda0 │ │ │ │ + addseq r2, r7, #0, 10 │ │ │ │ + addseq r2, r7, #64, 10 @ 0x10000000 │ │ │ │ + rsbseq r5, fp, #68, 4 @ 0x40000004 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 881c0 <__cxa_atexit@plt+0x7a00c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 881cc <__cxa_atexit@plt+0x7a018> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #112] @ 881dc <__cxa_atexit@plt+0x7a028> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + add r9, r7, #8 │ │ │ │ + ldm r9, {r1, r8, r9} │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ + sub r0, r6, #27 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + ldr r0, [pc, #84] @ 881e0 <__cxa_atexit@plt+0x7a02c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r0, [pc, #76] @ 881e4 <__cxa_atexit@plt+0x7a030> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #16]! │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + ldr r0, [pc, #64] @ 881e8 <__cxa_atexit@plt+0x7a034> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + stmdb r3, {r0, r1, r8} │ │ │ │ + mov r5, lr │ │ │ │ + b 3c20cc <__cxa_atexit@plt+0x3b3f18> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #64] @ 8afb4 <__cxa_atexit@plt+0x7ce00> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8af94 <__cxa_atexit@plt+0x7cde0> │ │ │ │ - ldr r7, [pc, #48] @ 8afb8 <__cxa_atexit@plt+0x7ce04> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + addseq r2, r7, #104, 8 @ 0x68000000 │ │ │ │ + addseq r2, r7, #128, 14 @ 0x2000000 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + @ instruction: 0xfffffc1c │ │ │ │ + rsbseq r5, fp, #140, 2 @ 0x23 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 88270 <__cxa_atexit@plt+0x7a0bc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 8827c <__cxa_atexit@plt+0x7a0c8> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #104] @ 8828c <__cxa_atexit@plt+0x7a0d8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #96] @ 88290 <__cxa_atexit@plt+0x7a0dc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r0, r2, r9, sl} │ │ │ │ + ldr r8, [r7, #24] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r1, [pc, #72] @ 88294 <__cxa_atexit@plt+0x7a0e0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r1, [pc, #64] @ 88298 <__cxa_atexit@plt+0x7a0e4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + add r1, r3, #8 │ │ │ │ + stm r1, {r0, r2, r9, sl} │ │ │ │ + mov r5, lr │ │ │ │ + b 3c20ec <__cxa_atexit@plt+0x3b3f38> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 8afbc <__cxa_atexit@plt+0x7ce08> │ │ │ │ + addseq r2, r7, #176, 6 @ 0xc0000002 │ │ │ │ + addseq r2, r7, #52, 8 @ 0x34000000 │ │ │ │ + addseq r2, r7, #192, 12 @ 0xc000000 │ │ │ │ + @ instruction: 0xfffffee4 │ │ │ │ + rsbseq r5, fp, #216 @ 0xd8 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 882cc <__cxa_atexit@plt+0x7a118> │ │ │ │ + ldr r3, [pc, #28] @ 882dc <__cxa_atexit@plt+0x7a128> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + stmib r5, {r8, r9, sl} │ │ │ │ + b 1ec5078 <__cxa_atexit@plt+0x1eb6ec4> │ │ │ │ + ldr r7, [pc, #12] @ 882e0 <__cxa_atexit@plt+0x7a12c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - addseq pc, r6, #176, 18 @ 0x2c0000 │ │ │ │ - rsbseq r1, fp, #40, 22 @ 0xa000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 8aff0 <__cxa_atexit@plt+0x7ce3c> │ │ │ │ - add r5, r5, #8 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #44] @ 8b024 <__cxa_atexit@plt+0x7ce70> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8b018 <__cxa_atexit@plt+0x7ce64> │ │ │ │ - ldr r7, [pc, #28] @ 8b028 <__cxa_atexit@plt+0x7ce74> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + rsbseq r5, fp, #188 @ 0xbc │ │ │ │ + rsbseq r5, fp, #164 @ 0xa4 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 88308 <__cxa_atexit@plt+0x7a154> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20dc <__cxa_atexit@plt+0x3b3f28> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + rsbseq r5, fp, #124 @ 0x7c │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 8832c <__cxa_atexit@plt+0x7a178> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20e4 <__cxa_atexit@plt+0x3b3f30> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + rsbseq r5, fp, #88 @ 0x58 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #52 @ 0x34 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 883a4 <__cxa_atexit@plt+0x7a1f0> │ │ │ │ + ldr r9, [pc, #88] @ 883b0 <__cxa_atexit@plt+0x7a1fc> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #84] @ 883b4 <__cxa_atexit@plt+0x7a200> │ │ │ │ + add lr, pc, lr │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ + ldr sl, [pc, #76] @ 883b8 <__cxa_atexit@plt+0x7a204> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldmib r5, {r2, ip} │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + mov r1, r3 │ │ │ │ + str lr, [r1, #24]! │ │ │ │ + str sl, [r5] │ │ │ │ + stmib r5, {r1, r3} │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r0, r2, r7, r8} │ │ │ │ + add lr, r3, #32 │ │ │ │ + stm lr, {r0, r8, ip} │ │ │ │ + str r2, [r3, #44] @ 0x2c │ │ │ │ + str r7, [r3, #48] @ 0x30 │ │ │ │ + b 3c211c <__cxa_atexit@plt+0x3b3f68> │ │ │ │ + mov r3, #52 @ 0x34 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + @ instruction: 0xfffff794 │ │ │ │ + @ instruction: 0xfffffe94 │ │ │ │ + addseq r2, r7, #160, 10 @ 0x28000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 88414 <__cxa_atexit@plt+0x7a260> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 8840c <__cxa_atexit@plt+0x7a258> │ │ │ │ + ldr r3, [pc, #48] @ 8841c <__cxa_atexit@plt+0x7a268> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #44] @ 88420 <__cxa_atexit@plt+0x7a26c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #36] @ 88424 <__cxa_atexit@plt+0x7a270> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + b 1616b18 <__cxa_atexit@plt+0x1608964> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - addseq pc, r6, #44, 18 @ 0xb0000 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsbeq r6, r1, #14811136 @ 0xe20000 │ │ │ │ + addseq r2, r7, #236, 2 @ 0x3b │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 8b048 <__cxa_atexit@plt+0x7ce94> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ + mov r3, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 88478 <__cxa_atexit@plt+0x7a2c4> │ │ │ │ + ldr lr, [pc, #60] @ 88490 <__cxa_atexit@plt+0x7a2dc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmda r5, {r1, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - addseq pc, r6, #252, 16 @ 0xfc0000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 8b0ac <__cxa_atexit@plt+0x7cef8> │ │ │ │ - ldr lr, [pc, #76] @ 8b0b8 <__cxa_atexit@plt+0x7cf04> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r3, #8] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - ldr r1, [pc, #64] @ 8b0bc <__cxa_atexit@plt+0x7cf08> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8b0a0 <__cxa_atexit@plt+0x7ceec> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r5, #-12] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r8, #11 │ │ │ │ - b 3efa68 <__cxa_atexit@plt+0x3e18b4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - addseq pc, r6, #56, 10 @ 0xe000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + ldr r3, [pc, #20] @ 88494 <__cxa_atexit@plt+0x7a2e0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq r2, r7, #216, 8 @ 0xd8000000 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, #11 │ │ │ │ - b 3efa68 <__cxa_atexit@plt+0x3e18b4> │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r2, r7 │ │ │ │ - sub r3, r5, #20 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 884dc <__cxa_atexit@plt+0x7a328> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #40] @ 884f4 <__cxa_atexit@plt+0x7a340> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ 884f8 <__cxa_atexit@plt+0x7a344> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq r2, r7, #96, 8 @ 0x60000000 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 8b194 <__cxa_atexit@plt+0x7cfe0> │ │ │ │ - ldr lr, [pc, #184] @ 8b1b4 <__cxa_atexit@plt+0x7d000> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r7, r2, #8 │ │ │ │ - ldm r7, {r0, r1, r7} │ │ │ │ - ldr r8, [pc, #172] @ 8b1b8 <__cxa_atexit@plt+0x7d004> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8b188 <__cxa_atexit@plt+0x7cfd4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #28 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 8b1a0 <__cxa_atexit@plt+0x7cfec> │ │ │ │ - ldr r3, [pc, #124] @ 8b1bc <__cxa_atexit@plt+0x7d008> │ │ │ │ + bhi 88554 <__cxa_atexit@plt+0x7a3a0> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 8854c <__cxa_atexit@plt+0x7a398> │ │ │ │ + ldr r3, [pc, #48] @ 8855c <__cxa_atexit@plt+0x7a3a8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldr r0, [r5, #-12] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - ldr r3, [pc, #104] @ 8b1c0 <__cxa_atexit@plt+0x7d00c> │ │ │ │ + ldr r8, [pc, #44] @ 88560 <__cxa_atexit@plt+0x7a3ac> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #36] @ 88564 <__cxa_atexit@plt+0x7a3b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr lr, [pc, #96] @ 8b1c4 <__cxa_atexit@plt+0x7d010> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add r8, r6, #8 │ │ │ │ - stm r8, {r0, r1, lr} │ │ │ │ - str r3, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - sub sl, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, #11 │ │ │ │ - b 3efa68 <__cxa_atexit@plt+0x3e18b4> │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + b 1616b18 <__cxa_atexit@plt+0x1608964> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - addseq pc, r6, #168, 8 @ 0xa8000000 │ │ │ │ - @ instruction: 0xffffff10 │ │ │ │ - addseq pc, r6, #228, 14 @ 0x3900000 │ │ │ │ - addseq pc, r6, #88, 8 @ 0x58000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsbeq r6, r1, #34865152 @ 0x2140000 │ │ │ │ + addseq r2, r7, #172 @ 0xac │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 8b230 <__cxa_atexit@plt+0x7d07c> │ │ │ │ - ldr r2, [pc, #80] @ 8b23c <__cxa_atexit@plt+0x7d088> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #60] @ 8b240 <__cxa_atexit@plt+0x7d08c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr lr, [pc, #52] @ 8b244 <__cxa_atexit@plt+0x7d090> │ │ │ │ + bcc 885b8 <__cxa_atexit@plt+0x7a404> │ │ │ │ + ldr lr, [pc, #60] @ 885d0 <__cxa_atexit@plt+0x7a41c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - add r8, r3, #8 │ │ │ │ - stm r8, {r0, r1, lr} │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - add r5, r5, #12 │ │ │ │ - sub sl, r6, #6 │ │ │ │ - mov r8, #11 │ │ │ │ - b 3efa68 <__cxa_atexit@plt+0x3e18b4> │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - @ instruction: 0xfffffe64 │ │ │ │ - addseq pc, r6, #56, 14 @ 0xe00000 │ │ │ │ - addseq pc, r6, #172, 6 @ 0xb0000002 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #16 │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmda r5, {r1, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 885d4 <__cxa_atexit@plt+0x7a420> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq r2, r7, #152, 6 @ 0x60000002 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8861c <__cxa_atexit@plt+0x7a468> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #40] @ 88634 <__cxa_atexit@plt+0x7a480> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ 88638 <__cxa_atexit@plt+0x7a484> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq r2, r7, #32, 6 @ 0x80000000 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + rsbseq r4, fp, #132, 26 @ 0x2100 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 8b2f0 <__cxa_atexit@plt+0x7d13c> │ │ │ │ - ldr lr, [pc, #168] @ 8b30c <__cxa_atexit@plt+0x7d158> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - add r7, r7, #12 │ │ │ │ - ldm r7, {r0, r2, r7} │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r1} │ │ │ │ + ldrhi r0, [r4, #-12] │ │ │ │ + ldrls r2, [pc, #44] @ 88688 <__cxa_atexit@plt+0x7a4d4> │ │ │ │ + addls r2, pc, r2 │ │ │ │ + ldrls r3, [pc, #40] @ 8868c <__cxa_atexit@plt+0x7a4d8> │ │ │ │ + addls r3, pc, r3 │ │ │ │ + ldrls r1, [r7, #8] │ │ │ │ + strls r2, [r5, #-16]! │ │ │ │ + ldrls r2, [pc, #28] @ 88690 <__cxa_atexit@plt+0x7a4dc> │ │ │ │ + ldrls r2, [pc, r2] │ │ │ │ + stmibls r5, {r1, r2, r7} │ │ │ │ + ldrls r0, [pc, #20] @ 88694 <__cxa_atexit@plt+0x7a4e0> │ │ │ │ + ldrls r0, [pc, r0] │ │ │ │ + movls r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + rsbseq r4, fp, #84, 26 @ 0x1500 │ │ │ │ + addseq r1, r7, #96, 30 @ 0x180 │ │ │ │ + rsbseq r4, fp, #56, 26 @ 0xe00 │ │ │ │ + rsbseq r4, fp, #8, 26 @ 0x200 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #32] @ 886cc <__cxa_atexit@plt+0x7a518> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #28] @ 886d0 <__cxa_atexit@plt+0x7a51c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r0, [pc, #16] @ 886d4 <__cxa_atexit@plt+0x7a520> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsbseq r4, fp, #244, 24 @ 0xf400 │ │ │ │ + rsbseq r4, fp, #228, 24 @ 0xe400 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #100] @ 88750 <__cxa_atexit@plt+0x7a59c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 8b2e4 <__cxa_atexit@plt+0x7d130> │ │ │ │ + beq 88738 <__cxa_atexit@plt+0x7a584> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #32 │ │ │ │ + add r2, r6, #16 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 8b2f8 <__cxa_atexit@plt+0x7d144> │ │ │ │ - ldr lr, [pc, #116] @ 8b310 <__cxa_atexit@plt+0x7d15c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldmdb r5, {r0, r3} │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr r1, [pc, #96] @ 8b314 <__cxa_atexit@plt+0x7d160> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #88] @ 8b318 <__cxa_atexit@plt+0x7d164> │ │ │ │ + bcc 88740 <__cxa_atexit@plt+0x7a58c> │ │ │ │ + ldr lr, [pc, #60] @ 88754 <__cxa_atexit@plt+0x7a5a0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r0, r8, lr} │ │ │ │ - str r1, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub sl, r2, #6 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r1, r3, r7} │ │ │ │ + sub r7, r2, #11 │ │ │ │ mov r6, r2 │ │ │ │ - mov r8, #11 │ │ │ │ - b 3efa68 <__cxa_atexit@plt+0x3e18b4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ + mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - @ instruction: 0xfffffe44 │ │ │ │ - addseq pc, r6, #136, 12 @ 0x8800000 │ │ │ │ - addseq pc, r6, #252, 4 @ 0xc000000f │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + addseq r2, r7, #24, 4 @ 0x80000001 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 8b38c <__cxa_atexit@plt+0x7d1d8> │ │ │ │ - ldr lr, [pc, #88] @ 8b398 <__cxa_atexit@plt+0x7d1e4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r1, [pc, #64] @ 8b39c <__cxa_atexit@plt+0x7d1e8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #56] @ 8b3a0 <__cxa_atexit@plt+0x7d1ec> │ │ │ │ + bcc 88798 <__cxa_atexit@plt+0x7a5e4> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr lr, [pc, #36] @ 887a4 <__cxa_atexit@plt+0x7a5f0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - add r2, r3, #12 │ │ │ │ - stm r2, {r0, r8, lr} │ │ │ │ - str r1, [r3, #24] │ │ │ │ - str r3, [r3, #28] │ │ │ │ - add r5, r5, #16 │ │ │ │ - sub sl, r6, #6 │ │ │ │ - mov r8, #11 │ │ │ │ - b 3efa68 <__cxa_atexit@plt+0x3e18b4> │ │ │ │ - mov r3, #32 │ │ │ │ + ldmdb r5, {r1, r2} │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - @ instruction: 0xfffffda0 │ │ │ │ - addseq pc, r6, #224, 10 @ 0x38000000 │ │ │ │ - addseq pc, r6, #84, 4 @ 0x40000005 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r9, r6 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r2, r7, #176, 2 @ 0x2c │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 8b3fc <__cxa_atexit@plt+0x7d248> │ │ │ │ - ldr r2, [pc, #64] @ 8b40c <__cxa_atexit@plt+0x7d258> │ │ │ │ + bcc 887f4 <__cxa_atexit@plt+0x7a640> │ │ │ │ + ldr r3, [pc, #60] @ 8880c <__cxa_atexit@plt+0x7a658> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #56] @ 88810 <__cxa_atexit@plt+0x7a65c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr lr, [pc, #48] @ 8b410 <__cxa_atexit@plt+0x7d25c> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - str r3, [r9, #20] │ │ │ │ - mov r8, lr │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - mov r3, #24 │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + str r8, [sl, #8] │ │ │ │ + ldr r3, [pc, #44] @ 88814 <__cxa_atexit@plt+0x7a660> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r2, #2 │ │ │ │ + b 3c210c <__cxa_atexit@plt+0x3b3f58> │ │ │ │ + ldr r7, [pc, #28] @ 88818 <__cxa_atexit@plt+0x7a664> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe80 │ │ │ │ - rsbeq r3, r1, #12713984 @ 0xc20000 │ │ │ │ + @ instruction: 0xfffffe74 │ │ │ │ + rsbseq r4, fp, #76, 22 @ 0x13000 │ │ │ │ + addseq r2, r7, #76, 2 │ │ │ │ + rsbseq r4, fp, #220, 22 @ 0x37000 │ │ │ │ + rsbseq r4, fp, #220, 22 @ 0x37000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r7, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 8b4b8 <__cxa_atexit@plt+0x7d304> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8b4c0 <__cxa_atexit@plt+0x7d30c> │ │ │ │ - ldr r1, [pc, #156] @ 8b4e8 <__cxa_atexit@plt+0x7d334> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r7, {r1, r3} │ │ │ │ - ldr r1, [pc, #148] @ 8b4ec <__cxa_atexit@plt+0x7d338> │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 88888 <__cxa_atexit@plt+0x7a6d4> │ │ │ │ + ldr r2, [pc, #116] @ 888b0 <__cxa_atexit@plt+0x7a6fc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r1, [pc, #104] @ 888b4 <__cxa_atexit@plt+0x7a700> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #132] @ 8b4f0 <__cxa_atexit@plt+0x7d33c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r9, {r0, r1, r3} │ │ │ │ - sub r8, r6, #6 │ │ │ │ - add r6, r9, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8b4d8 <__cxa_atexit@plt+0x7d324> │ │ │ │ - ldr r2, [pc, #108] @ 8b4f4 <__cxa_atexit@plt+0x7d340> │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + sub r2, r5, #32 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 88890 <__cxa_atexit@plt+0x7a6dc> │ │ │ │ + ldr r3, [pc, #84] @ 888c0 <__cxa_atexit@plt+0x7a70c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #80] @ 888c4 <__cxa_atexit@plt+0x7a710> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr lr, [pc, #92] @ 8b4f8 <__cxa_atexit@plt+0x7d344> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r2, [r9, #16]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - str r3, [r9, #20] │ │ │ │ - mov r8, lr │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - mov r6, r9 │ │ │ │ - b 8b4c8 <__cxa_atexit@plt+0x7d314> │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + add r3, r2, #1 │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + str r3, [r5, #12] │ │ │ │ + b 1ec5078 <__cxa_atexit@plt+0x1eb6ec4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ + ldr r5, [pc, #32] @ 888b8 <__cxa_atexit@plt+0x7a704> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r7, [pc, #28] @ 888bc <__cxa_atexit@plt+0x7a708> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add sl, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - addseq pc, r6, #104, 2 │ │ │ │ - addseq pc, r6, #104, 2 │ │ │ │ - addseq pc, r6, #80, 2 │ │ │ │ - @ instruction: 0xfffffdc4 │ │ │ │ - rsbeq r3, r1, #393216 @ 0x60000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - sub r2, r5, #16 │ │ │ │ + rsbseq r4, fp, #92, 22 @ 0x17000 │ │ │ │ + addseq r1, r7, #136, 26 @ 0x2200 │ │ │ │ + rsbseq r4, fp, #8, 22 @ 0x2000 │ │ │ │ + rsbseq r4, fp, #96, 22 @ 0x18000 │ │ │ │ + andeq r0, r0, r4, ror #19 │ │ │ │ + rsbseq r4, fp, #44, 22 @ 0xb000 │ │ │ │ + rsbseq r4, fp, #48, 22 @ 0xc000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 8b55c <__cxa_atexit@plt+0x7d3a8> │ │ │ │ - ldr lr, [pc, #76] @ 8b568 <__cxa_atexit@plt+0x7d3b4> │ │ │ │ + bhi 8894c <__cxa_atexit@plt+0x7a798> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 88958 <__cxa_atexit@plt+0x7a7a4> │ │ │ │ + ldr lr, [pc, #108] @ 88968 <__cxa_atexit@plt+0x7a7b4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [r3, #8] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - ldr r1, [pc, #64] @ 8b56c <__cxa_atexit@plt+0x7d3b8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8b550 <__cxa_atexit@plt+0x7d39c> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r5, #-12] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r8, #11 │ │ │ │ - b 3efa68 <__cxa_atexit@plt+0x3e18b4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #100] @ 8896c <__cxa_atexit@plt+0x7a7b8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r9, [pc, #92] @ 88970 <__cxa_atexit@plt+0x7a7bc> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + add r0, r9, #1 │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + ldr r0, [pc, #68] @ 88974 <__cxa_atexit@plt+0x7a7c0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ mov r5, r2 │ │ │ │ + b 3c20ec <__cxa_atexit@plt+0x3b3f38> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - addseq pc, r6, #136 @ 0x88 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, #11 │ │ │ │ - b 3efa68 <__cxa_atexit@plt+0x3e18b4> │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r2, r7 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 8b644 <__cxa_atexit@plt+0x7d490> │ │ │ │ - ldr lr, [pc, #184] @ 8b664 <__cxa_atexit@plt+0x7d4b0> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r7, r2, #8 │ │ │ │ - ldm r7, {r0, r1, r7} │ │ │ │ - ldr r8, [pc, #172] @ 8b668 <__cxa_atexit@plt+0x7d4b4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8b638 <__cxa_atexit@plt+0x7d484> │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + addseq r1, r7, #204, 24 @ 0xcc00 │ │ │ │ + addseq r1, r7, #80, 26 @ 0x1400 │ │ │ │ + addseq r1, r7, #220, 30 @ 0x370 │ │ │ │ + rsbseq r4, fp, #128, 20 @ 0x80000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 889f0 <__cxa_atexit@plt+0x7a83c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #28 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 8b650 <__cxa_atexit@plt+0x7d49c> │ │ │ │ - ldr r3, [pc, #124] @ 8b66c <__cxa_atexit@plt+0x7d4b8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldr r0, [r5, #-12] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - ldr r3, [pc, #104] @ 8b670 <__cxa_atexit@plt+0x7d4bc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr lr, [pc, #96] @ 8b674 <__cxa_atexit@plt+0x7d4c0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add r8, r6, #8 │ │ │ │ - stm r8, {r0, r1, lr} │ │ │ │ - str r3, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - sub sl, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, #11 │ │ │ │ - b 3efa68 <__cxa_atexit@plt+0x3e18b4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 889fc <__cxa_atexit@plt+0x7a848> │ │ │ │ + ldr lr, [pc, #96] @ 88a0c <__cxa_atexit@plt+0x7a858> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #88] @ 88a10 <__cxa_atexit@plt+0x7a85c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + add r8, r7, #12 │ │ │ │ + ldm r8, {r1, r2, r8} │ │ │ │ + ldr r0, [pc, #68] @ 88a14 <__cxa_atexit@plt+0x7a860> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + mov r5, r9 │ │ │ │ + b 3c2114 <__cxa_atexit@plt+0x3b3f60> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - addseq lr, r6, #248, 30 @ 0x3e0 │ │ │ │ - @ instruction: 0xffffff10 │ │ │ │ - addseq pc, r6, #52, 6 @ 0xd0000000 │ │ │ │ - addseq lr, r6, #168, 30 @ 0x2a0 │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + addseq r1, r7, #28, 24 @ 0x1c00 │ │ │ │ + addseq r1, r7, #100, 24 @ 0x6400 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8b6e0 <__cxa_atexit@plt+0x7d52c> │ │ │ │ - ldr r2, [pc, #80] @ 8b6ec <__cxa_atexit@plt+0x7d538> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #60] @ 8b6f0 <__cxa_atexit@plt+0x7d53c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr lr, [pc, #52] @ 8b6f4 <__cxa_atexit@plt+0x7d540> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add r8, r3, #8 │ │ │ │ - stm r8, {r0, r1, lr} │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - add r5, r5, #12 │ │ │ │ - sub sl, r6, #6 │ │ │ │ - mov r8, #11 │ │ │ │ - b 3efa68 <__cxa_atexit@plt+0x3e18b4> │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - @ instruction: 0xfffffe64 │ │ │ │ - addseq pc, r6, #136, 4 @ 0x80000008 │ │ │ │ - addseq lr, r6, #252, 28 @ 0xfc0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 8b7a0 <__cxa_atexit@plt+0x7d5ec> │ │ │ │ - ldr lr, [pc, #168] @ 8b7bc <__cxa_atexit@plt+0x7d608> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - add r7, r7, #12 │ │ │ │ - ldm r7, {r0, r2, r7} │ │ │ │ - str lr, [r5, #-16] │ │ │ │ + bhi 88a58 <__cxa_atexit@plt+0x7a8a4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ 88a60 <__cxa_atexit@plt+0x7a8ac> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #32] @ 88a64 <__cxa_atexit@plt+0x7a8b0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r1} │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c2114 <__cxa_atexit@plt+0x3b3f60> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + addseq r1, r7, #152, 22 @ 0x26000 │ │ │ │ + addseq r1, r7, #240, 22 @ 0x3c000 │ │ │ │ + rsbseq r4, fp, #124, 18 @ 0x1f0000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 88adc <__cxa_atexit@plt+0x7a928> │ │ │ │ + ldr r2, [pc, #88] @ 88ae4 <__cxa_atexit@plt+0x7a930> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 8b794 <__cxa_atexit@plt+0x7d5e0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #32 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 8b7a8 <__cxa_atexit@plt+0x7d5f4> │ │ │ │ - ldr lr, [pc, #116] @ 8b7c0 <__cxa_atexit@plt+0x7d60c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldmdb r5, {r0, r3} │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr r1, [pc, #96] @ 8b7c4 <__cxa_atexit@plt+0x7d610> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #88] @ 8b7c8 <__cxa_atexit@plt+0x7d614> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r0, r8, lr} │ │ │ │ - str r1, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub sl, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, #11 │ │ │ │ - b 3efa68 <__cxa_atexit@plt+0x3e18b4> │ │ │ │ + beq 88abc <__cxa_atexit@plt+0x7a908> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq 88ac8 <__cxa_atexit@plt+0x7a914> │ │ │ │ + ldr r7, [pc, #60] @ 88aec <__cxa_atexit@plt+0x7a938> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r5, [pc, #24] @ 88ae8 <__cxa_atexit@plt+0x7a934> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - @ instruction: 0xfffffe44 │ │ │ │ - addseq pc, r6, #216, 2 @ 0x36 │ │ │ │ - addseq lr, r6, #76, 28 @ 0x4c0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8b83c <__cxa_atexit@plt+0x7d688> │ │ │ │ - ldr lr, [pc, #88] @ 8b848 <__cxa_atexit@plt+0x7d694> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r1, [pc, #64] @ 8b84c <__cxa_atexit@plt+0x7d698> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #56] @ 8b850 <__cxa_atexit@plt+0x7d69c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - add r2, r3, #12 │ │ │ │ - stm r2, {r0, r8, lr} │ │ │ │ - str r1, [r3, #24] │ │ │ │ - str r3, [r3, #28] │ │ │ │ - add r5, r5, #16 │ │ │ │ - sub sl, r6, #6 │ │ │ │ - mov r8, #11 │ │ │ │ - b 3efa68 <__cxa_atexit@plt+0x3e18b4> │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - @ instruction: 0xfffffda0 │ │ │ │ - addseq pc, r6, #48, 2 │ │ │ │ - addseq lr, r6, #164, 26 @ 0x2900 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r9, r6 │ │ │ │ + b 15abd8 <__cxa_atexit@plt+0x14ca24> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + addseq r1, r7, #180, 22 @ 0x2d000 │ │ │ │ + rsbseq r4, fp, #248, 16 @ 0xf80000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 88b1c <__cxa_atexit@plt+0x7a968> │ │ │ │ + ldr r7, [pc, #28] @ 88b2c <__cxa_atexit@plt+0x7a978> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #12] @ 88b30 <__cxa_atexit@plt+0x7a97c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 15abd8 <__cxa_atexit@plt+0x14ca24> │ │ │ │ + addseq r1, r7, #84, 22 @ 0x15000 │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + rsbseq r4, fp, #156, 16 @ 0x9c0000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r6 │ │ │ │ + add r5, r5, #4 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 8b8ac <__cxa_atexit@plt+0x7d6f8> │ │ │ │ - ldr r2, [pc, #64] @ 8b8bc <__cxa_atexit@plt+0x7d708> │ │ │ │ + bcc 88b84 <__cxa_atexit@plt+0x7a9d0> │ │ │ │ + ldr r3, [pc, #68] @ 88ba4 <__cxa_atexit@plt+0x7a9f0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #64] @ 88ba8 <__cxa_atexit@plt+0x7a9f4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr lr, [pc, #48] @ 8b8c0 <__cxa_atexit@plt+0x7d70c> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - str r3, [r9, #20] │ │ │ │ - mov r8, lr │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - mov r3, #24 │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + str r7, [sl, #8] │ │ │ │ + ldr r3, [pc, #52] @ 88bac <__cxa_atexit@plt+0x7a9f8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r2, #2 │ │ │ │ + b 3c210c <__cxa_atexit@plt+0x3b3f58> │ │ │ │ + ldr r3, [pc, #36] @ 88bb0 <__cxa_atexit@plt+0x7a9fc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe80 │ │ │ │ - rsbeq r3, r1, #-67108861 @ 0xfc000003 │ │ │ │ + @ instruction: 0xfffffae4 │ │ │ │ + rsbseq r4, fp, #188, 14 @ 0x2f00000 │ │ │ │ + addseq r1, r7, #188, 26 @ 0x2f00 │ │ │ │ + rsbseq r4, fp, #76, 16 @ 0x4c0000 │ │ │ │ + rsbseq r4, fp, #52, 16 @ 0x340000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r7, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 8b968 <__cxa_atexit@plt+0x7d7b4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8b970 <__cxa_atexit@plt+0x7d7bc> │ │ │ │ - ldr r1, [pc, #156] @ 8b998 <__cxa_atexit@plt+0x7d7e4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r7, {r1, r3} │ │ │ │ - ldr r1, [pc, #148] @ 8b99c <__cxa_atexit@plt+0x7d7e8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #132] @ 8b9a0 <__cxa_atexit@plt+0x7d7ec> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r9, {r0, r1, r3} │ │ │ │ - sub r8, r6, #6 │ │ │ │ - add r6, r9, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8b988 <__cxa_atexit@plt+0x7d7d4> │ │ │ │ - ldr r2, [pc, #108] @ 8b9a4 <__cxa_atexit@plt+0x7d7f0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr lr, [pc, #92] @ 8b9a8 <__cxa_atexit@plt+0x7d7f4> │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 88c24 <__cxa_atexit@plt+0x7aa70> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 88c30 <__cxa_atexit@plt+0x7aa7c> │ │ │ │ + ldr lr, [pc, #88] @ 88c40 <__cxa_atexit@plt+0x7aa8c> │ │ │ │ add lr, pc, lr │ │ │ │ - str r2, [r9, #16]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - str r3, [r9, #20] │ │ │ │ - mov r8, lr │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - mov r6, r9 │ │ │ │ - b 8b978 <__cxa_atexit@plt+0x7d7c4> │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #80] @ 88c44 <__cxa_atexit@plt+0x7aa90> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + sub r1, r6, #3 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [pc, #56] @ 88c48 <__cxa_atexit@plt+0x7aa94> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq lr, r6, #184, 24 @ 0xb800 │ │ │ │ - addseq lr, r6, #184, 24 @ 0xb800 │ │ │ │ - addseq lr, r6, #160, 24 @ 0xa000 │ │ │ │ - @ instruction: 0xfffffdc4 │ │ │ │ - rsbeq r3, r1, #201326593 @ 0xc000001 │ │ │ │ + @ instruction: 0xfffffe8c │ │ │ │ + addseq r1, r7, #224, 18 @ 0x380000 │ │ │ │ + addseq r1, r7, #36, 20 @ 0x24000 │ │ │ │ + rsbseq r4, fp, #152, 14 @ 0x2600000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - sub r2, r5, #16 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 8ba18 <__cxa_atexit@plt+0x7d864> │ │ │ │ - ldr lr, [pc, #88] @ 8ba24 <__cxa_atexit@plt+0x7d870> │ │ │ │ + bhi 88ccc <__cxa_atexit@plt+0x7ab18> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 88cd8 <__cxa_atexit@plt+0x7ab24> │ │ │ │ + ldr r9, [pc, #100] @ 88ce8 <__cxa_atexit@plt+0x7ab34> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #96] @ 88cec <__cxa_atexit@plt+0x7ab38> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [r3, #8] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - ldr r1, [pc, #76] @ 8ba28 <__cxa_atexit@plt+0x7d874> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r3} │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 8ba0c <__cxa_atexit@plt+0x7d858> │ │ │ │ - ldr r9, [r5, #-12] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp r3, #2 │ │ │ │ - ldrne r8, [pc, #48] @ 8ba30 <__cxa_atexit@plt+0x7d87c> │ │ │ │ - addne r8, pc, r8 │ │ │ │ - ldreq r8, [pc, #36] @ 8ba2c <__cxa_atexit@plt+0x7d878> │ │ │ │ - addeq r8, pc, r8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr sl, [pc, #84] @ 88cf0 <__cxa_atexit@plt+0x7ab3c> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + mov r0, r3 │ │ │ │ + str lr, [r0, #16]! │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r3} │ │ │ │ mov r5, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + b 3c211c <__cxa_atexit@plt+0x3b3f68> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - addseq lr, r6, #216, 22 @ 0x36000 │ │ │ │ - rsbeq r3, r1, #20, 6 @ 0x50000000 │ │ │ │ - rsbeq r3, r1, #2080374784 @ 0x7c000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 8ba68 <__cxa_atexit@plt+0x7d8b4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #32] @ 8ba6c <__cxa_atexit@plt+0x7d8b8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r3, r5, #8 │ │ │ │ - and r1, r7, #3 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - cmp r1, #2 │ │ │ │ - moveq r8, r2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - rsbeq r3, r1, #216, 4 @ 0x8000000d │ │ │ │ - rsbeq r3, r1, #805306381 @ 0x3000000d │ │ │ │ + @ instruction: 0xfffffd98 │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + addseq r1, r7, #112, 24 @ 0x7000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 8bb10 <__cxa_atexit@plt+0x7d95c> │ │ │ │ - ldr r2, [pc, #160] @ 8bb2c <__cxa_atexit@plt+0x7d978> │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 88d60 <__cxa_atexit@plt+0x7abac> │ │ │ │ + ldr r2, [pc, #84] @ 88d6c <__cxa_atexit@plt+0x7abb8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r1} │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + stmdb r3, {r0, r1} │ │ │ │ tst r7, #3 │ │ │ │ - beq 8bb04 <__cxa_atexit@plt+0x7d950> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #28 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 8bb18 <__cxa_atexit@plt+0x7d964> │ │ │ │ - ldr r3, [pc, #112] @ 8bb30 <__cxa_atexit@plt+0x7d97c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - ldr r3, [pc, #92] @ 8bb34 <__cxa_atexit@plt+0x7d980> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr lr, [pc, #84] @ 8bb38 <__cxa_atexit@plt+0x7d984> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add r8, r6, #8 │ │ │ │ - stm r8, {r0, r1, lr} │ │ │ │ - str r3, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub sl, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, #11 │ │ │ │ - b 3efa68 <__cxa_atexit@plt+0x3e18b4> │ │ │ │ + beq 88d58 <__cxa_atexit@plt+0x7aba4> │ │ │ │ + ldr r2, [pc, #52] @ 88d70 <__cxa_atexit@plt+0x7abbc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r3, #-8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 88d58 <__cxa_atexit@plt+0x7aba4> │ │ │ │ + b 88db4 <__cxa_atexit@plt+0x7ac00> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - @ instruction: 0xfffffef0 │ │ │ │ - addseq lr, r6, #100, 28 @ 0x640 │ │ │ │ - addseq lr, r6, #216, 20 @ 0xd8000 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8bba4 <__cxa_atexit@plt+0x7d9f0> │ │ │ │ - ldr r2, [pc, #80] @ 8bbb0 <__cxa_atexit@plt+0x7d9fc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #60] @ 8bbb4 <__cxa_atexit@plt+0x7da00> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr lr, [pc, #52] @ 8bbb8 <__cxa_atexit@plt+0x7da04> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add r8, r3, #8 │ │ │ │ - stm r8, {r0, r1, lr} │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - add r5, r5, #12 │ │ │ │ - sub sl, r6, #6 │ │ │ │ - mov r8, #11 │ │ │ │ - b 3efa68 <__cxa_atexit@plt+0x3e18b4> │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - addseq lr, r6, #196, 26 @ 0x3100 │ │ │ │ - addseq lr, r6, #56, 20 @ 0x38000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 8bc0c <__cxa_atexit@plt+0x7da58> │ │ │ │ - ldr r2, [pc, #56] @ 8bc1c <__cxa_atexit@plt+0x7da68> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r3, [pc, #44] @ 8bc20 <__cxa_atexit@plt+0x7da6c> │ │ │ │ + ldr r3, [pc, #36] @ 88da8 <__cxa_atexit@plt+0x7abf4> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - mov r8, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - mov r3, #20 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 88da0 <__cxa_atexit@plt+0x7abec> │ │ │ │ + b 88db4 <__cxa_atexit@plt+0x7ac00> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe90 │ │ │ │ - rsbeq r3, r1, #138 @ 0x8a │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r7, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 8bcc0 <__cxa_atexit@plt+0x7db0c> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r2, [pc, #244] @ 88eb4 <__cxa_atexit@plt+0x7ad00> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldrh r8, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #8]! │ │ │ │ + str r2, [r5] │ │ │ │ + strh r8, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 88ea8 <__cxa_atexit@plt+0x7acf4> │ │ │ │ + ldr r2, [r0, #812] @ 0x32c │ │ │ │ + ldr r1, [r0, #820] @ 0x334 │ │ │ │ + ldr r4, [pc, #204] @ 88eb8 <__cxa_atexit@plt+0x7ad04> │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r4, [r5, #8] │ │ │ │ + ldr r4, [r2, #12] │ │ │ │ + ldr r5, [r5, #4] │ │ │ │ + ldrb r7, [r7, #3] │ │ │ │ + str r3, [r4, #12] │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r1, #4] │ │ │ │ + ldr r4, [r1] │ │ │ │ + ldrd sl, [r2, #72] @ 0x48 │ │ │ │ + sub r6, r6, r4 │ │ │ │ + subs r4, sl, r6 │ │ │ │ + sbc r1, fp, #0 │ │ │ │ + str r4, [r2, #72] @ 0x48 │ │ │ │ + str r1, [r2, #76] @ 0x4c │ │ │ │ + mov r4, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r6, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + mov r1, r8 │ │ │ │ + mov r2, r7 │ │ │ │ + bl ce1c │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r6, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r6, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r4, [r0, #828] @ 0x33c │ │ │ │ + ldr r4, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r4, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r6, #72] @ 0x48 │ │ │ │ + sub r4, r1, r4 │ │ │ │ + adds r4, r8, r4 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r4, [r6, #72] @ 0x48 │ │ │ │ + str r3, [r6, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + ldr r1, [r7] │ │ │ │ + mov r4, r0 │ │ │ │ + bx r1 │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + @ instruction: 0x000001bc │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r4, [pc, #208] @ 88fa0 <__cxa_atexit@plt+0x7adec> │ │ │ │ + add r4, pc, r4 │ │ │ │ + ldr r3, [r0, #812] @ 0x32c │ │ │ │ + ldrh r8, [r5, #8]! │ │ │ │ + str r4, [r5] │ │ │ │ + ldr r3, [r3, #12] │ │ │ │ + ldrb r7, [r7, #3] │ │ │ │ + ldr r4, [r5, #-4] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r5, #4] │ │ │ │ + ldr r5, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldr r2, [r5, #72] @ 0x48 │ │ │ │ + ldr r1, [r5, #76] @ 0x4c │ │ │ │ + sub r6, r6, r3 │ │ │ │ + subs r2, r2, r6 │ │ │ │ + sbc r3, r1, #0 │ │ │ │ + strd r2, [r5, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r8 │ │ │ │ + mov r2, r7 │ │ │ │ + bl ce1c │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 8bcc8 <__cxa_atexit@plt+0x7db14> │ │ │ │ - ldr r1, [pc, #148] @ 8bcf0 <__cxa_atexit@plt+0x7db3c> │ │ │ │ + bcc 88fd8 <__cxa_atexit@plt+0x7ae24> │ │ │ │ + ldr r2, [pc, #28] @ 88fe4 <__cxa_atexit@plt+0x7ae30> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r1, r7, #220, 12 @ 0xdc00000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 89060 <__cxa_atexit@plt+0x7aeac> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 8906c <__cxa_atexit@plt+0x7aeb8> │ │ │ │ + ldr lr, [pc, #100] @ 8907c <__cxa_atexit@plt+0x7aec8> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #92] @ 89080 <__cxa_atexit@plt+0x7aecc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + add r8, r7, #12 │ │ │ │ + ldm r8, {r1, r2, r8} │ │ │ │ + sub r0, r6, #11 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + ldr r0, [pc, #64] @ 89084 <__cxa_atexit@plt+0x7aed0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + mov r5, r9 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffce4 │ │ │ │ + addseq r1, r7, #176, 10 @ 0x2c000000 │ │ │ │ + addseq r1, r7, #240, 10 @ 0x3c000000 │ │ │ │ + rsbseq r4, fp, #96, 6 @ 0x80000001 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 89124 <__cxa_atexit@plt+0x7af70> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 89130 <__cxa_atexit@plt+0x7af7c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #128] @ 89140 <__cxa_atexit@plt+0x7af8c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r7, {r1, r3} │ │ │ │ - ldr r1, [pc, #140] @ 8bcf4 <__cxa_atexit@plt+0x7db40> │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ + ldr r8, [r7, #24] │ │ │ │ + sub r1, r6, #31 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [pc, #92] @ 89144 <__cxa_atexit@plt+0x7af90> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r1, [pc, #84] @ 89148 <__cxa_atexit@plt+0x7af94> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #16]! │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + ldr r1, [pc, #72] @ 8914c <__cxa_atexit@plt+0x7af98> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + stmdb r3, {r0, r8} │ │ │ │ + mov r5, lr │ │ │ │ + b 3c20cc <__cxa_atexit@plt+0x3b3f18> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + addseq r1, r7, #20, 10 @ 0x5000000 │ │ │ │ + addseq r1, r7, #36, 16 @ 0x240000 │ │ │ │ + @ instruction: 0xfffffef8 │ │ │ │ + @ instruction: 0xfffffb54 │ │ │ │ + rsbseq r4, fp, #152, 4 @ 0x80000009 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 891d4 <__cxa_atexit@plt+0x7b020> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 891e0 <__cxa_atexit@plt+0x7b02c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #104] @ 891f0 <__cxa_atexit@plt+0x7b03c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #96] @ 891f4 <__cxa_atexit@plt+0x7b040> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #124] @ 8bcf8 <__cxa_atexit@plt+0x7db44> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r9, {r0, r1, r3} │ │ │ │ - sub r8, r6, #6 │ │ │ │ - add r6, r9, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8bce0 <__cxa_atexit@plt+0x7db2c> │ │ │ │ - ldr r2, [pc, #100] @ 8bcfc <__cxa_atexit@plt+0x7db48> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r3, [pc, #88] @ 8bd00 <__cxa_atexit@plt+0x7db4c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r2, [r9, #16]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - mov r8, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - mov r6, r9 │ │ │ │ - b 8bcd0 <__cxa_atexit@plt+0x7db1c> │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ + add ip, r7, #8 │ │ │ │ + ldm ip, {r0, r2, r9, sl, ip} │ │ │ │ + ldr r8, [r7, #28] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r1, [pc, #72] @ 891f8 <__cxa_atexit@plt+0x7b044> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r1, [pc, #64] @ 891fc <__cxa_atexit@plt+0x7b048> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + add r1, r3, #8 │ │ │ │ + stm r1, {r0, r2, r9, sl, ip} │ │ │ │ + mov r5, lr │ │ │ │ + b 3c20ec <__cxa_atexit@plt+0x3b3f38> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #20 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq lr, r6, #88, 18 @ 0x160000 │ │ │ │ - addseq lr, r6, #88, 18 @ 0x160000 │ │ │ │ - addseq lr, r6, #64, 18 @ 0x100000 │ │ │ │ - @ instruction: 0xfffffddc │ │ │ │ - rsbeq r2, r1, #856 @ 0x358 │ │ │ │ - andeq r0, r3, r3, lsl r0 │ │ │ │ + addseq r1, r7, #76, 8 @ 0x4c000000 │ │ │ │ + addseq r1, r7, #208, 8 @ 0xd0000000 │ │ │ │ + addseq r1, r7, #92, 14 @ 0x1700000 │ │ │ │ + @ instruction: 0xfffffed4 │ │ │ │ + rsbseq r4, fp, #228, 2 @ 0x39 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 8bd54 <__cxa_atexit@plt+0x7dba0> │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - str sl, [r5, #4] │ │ │ │ - str r9, [r5, #8] │ │ │ │ - and r7, r9, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - beq 8bd44 <__cxa_atexit@plt+0x7db90> │ │ │ │ - cmp r7, #3 │ │ │ │ - bne 8bd4c <__cxa_atexit@plt+0x7db98> │ │ │ │ - mov r7, fp │ │ │ │ - b 8bd68 <__cxa_atexit@plt+0x7dbb4> │ │ │ │ - mov r7, fp │ │ │ │ - b 8be88 <__cxa_atexit@plt+0x7dcd4> │ │ │ │ - mov r7, fp │ │ │ │ - b 8bfbc <__cxa_atexit@plt+0x7de08> │ │ │ │ - ldr r7, [pc, #8] @ 8bd64 <__cxa_atexit@plt+0x7dbb0> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 89230 <__cxa_atexit@plt+0x7b07c> │ │ │ │ + ldr r3, [pc, #28] @ 89240 <__cxa_atexit@plt+0x7b08c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + stmib r5, {r8, r9, sl} │ │ │ │ + b 1ec5078 <__cxa_atexit@plt+0x1eb6ec4> │ │ │ │ + ldr r7, [pc, #12] @ 89244 <__cxa_atexit@plt+0x7b090> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rsbseq r0, fp, #160, 26 @ 0x2800 │ │ │ │ - mov fp, r7 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 8be2c <__cxa_atexit@plt+0x7dc78> │ │ │ │ - ldr r2, [pc, #200] @ 8be54 <__cxa_atexit@plt+0x7dca0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - ldm r5, {r0, r8} │ │ │ │ - stmib r9, {r2, r7} │ │ │ │ - str r1, [r9, #12] │ │ │ │ - sub r7, r6, #35 @ 0x23 │ │ │ │ - cmp r0, #10 │ │ │ │ - ble 8bdec <__cxa_atexit@plt+0x7dc38> │ │ │ │ - ldr r3, [pc, #164] @ 8be58 <__cxa_atexit@plt+0x7dca4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #160] @ 8be5c <__cxa_atexit@plt+0x7dca8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r3, [r9, #16]! │ │ │ │ - ldr r3, [pc, #144] @ 8be60 <__cxa_atexit@plt+0x7dcac> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r7, [r9, #8] │ │ │ │ - str r8, [r9, #12] │ │ │ │ - str r3, [r9, #16] │ │ │ │ - str r2, [r9, #20] │ │ │ │ - str r9, [r9, #24] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - add r5, r5, #12 │ │ │ │ - add r6, r9, #32 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 8be44 <__cxa_atexit@plt+0x7dc90> │ │ │ │ - ldr r3, [pc, #100] @ 8be68 <__cxa_atexit@plt+0x7dcb4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r9, #16]! │ │ │ │ - ldr r2, [r9, #-8] │ │ │ │ - ldr r1, [r9, #-4] │ │ │ │ - ldr r3, [pc, #84] @ 8be6c <__cxa_atexit@plt+0x7dcb8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r8, [r9, #8] │ │ │ │ - str r2, [r9, #12] │ │ │ │ - str r1, [r9, #16] │ │ │ │ - mov r8, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r3, [pc, #48] @ 8be64 <__cxa_atexit@plt+0x7dcb0> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + rsbseq r4, fp, #200, 2 @ 0x32 │ │ │ │ + rsbseq r4, fp, #176, 2 @ 0x2c │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 8926c <__cxa_atexit@plt+0x7b0b8> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #40 @ 0x28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - mov r3, #20 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe38 │ │ │ │ - @ instruction: 0xfffffe74 │ │ │ │ - addseq lr, r6, #8, 16 @ 0x80000 │ │ │ │ - addseq lr, r6, #236, 14 @ 0x3b00000 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0xfffffc70 │ │ │ │ - rsbeq r2, r1, #1632 @ 0x660 │ │ │ │ - andeq r0, r0, r3, lsr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 8bd68 <__cxa_atexit@plt+0x7dbb4> │ │ │ │ - mov fp, r7 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 8bf60 <__cxa_atexit@plt+0x7ddac> │ │ │ │ - ldr lr, [pc, #220] @ 8bf88 <__cxa_atexit@plt+0x7ddd4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ - ldr r7, [r7, #10] │ │ │ │ - ldm r5, {r2, r8} │ │ │ │ - str lr, [r9, #4] │ │ │ │ - str r7, [r9, #8] │ │ │ │ - str r0, [r9, #12] │ │ │ │ - str r1, [r9, #16] │ │ │ │ - sub r7, r6, #39 @ 0x27 │ │ │ │ - cmp r2, #10 │ │ │ │ - ble 8bf18 <__cxa_atexit@plt+0x7dd64> │ │ │ │ - ldr r3, [pc, #172] @ 8bf8c <__cxa_atexit@plt+0x7ddd8> │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20dc <__cxa_atexit@plt+0x3b3f28> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + rsbseq r4, fp, #136, 2 @ 0x22 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 89290 <__cxa_atexit@plt+0x7b0dc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #168] @ 8bf90 <__cxa_atexit@plt+0x7dddc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20e4 <__cxa_atexit@plt+0x3b3f30> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + rsbseq r4, fp, #100, 2 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #56 @ 0x38 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 89318 <__cxa_atexit@plt+0x7b164> │ │ │ │ + ldr r2, [pc, #104] @ 89324 <__cxa_atexit@plt+0x7b170> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #100] @ 89328 <__cxa_atexit@plt+0x7b174> │ │ │ │ + add lr, pc, lr │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ - str r3, [r9, #20]! │ │ │ │ - ldr r3, [pc, #152] @ 8bf94 <__cxa_atexit@plt+0x7dde0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r7, [r9, #8] │ │ │ │ - str r8, [r9, #12] │ │ │ │ - str r3, [r9, #16] │ │ │ │ - str r2, [r9, #20] │ │ │ │ - str r9, [r9, #24] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - add r5, r5, #12 │ │ │ │ - add r6, r9, #40 @ 0x28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 8bf78 <__cxa_atexit@plt+0x7ddc4> │ │ │ │ - ldr r3, [pc, #108] @ 8bf9c <__cxa_atexit@plt+0x7dde8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r9, #20]! │ │ │ │ - ldr r2, [r9, #-12] │ │ │ │ - ldr r1, [r9, #-8] │ │ │ │ - ldr r0, [r9, #-4] │ │ │ │ - ldr r3, [pc, #88] @ 8bfa0 <__cxa_atexit@plt+0x7ddec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r8, [r9, #8] │ │ │ │ - str r2, [r9, #12] │ │ │ │ - str r1, [r9, #16] │ │ │ │ - str r0, [r9, #20] │ │ │ │ - mov r8, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r3, [pc, #48] @ 8bf98 <__cxa_atexit@plt+0x7dde4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #44 @ 0x2c │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - mov r3, #24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r1, [pc, #92] @ 8932c <__cxa_atexit@plt+0x7b178> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + mov r1, r3 │ │ │ │ + str lr, [r1, #24]! │ │ │ │ + ldr r8, [r5, #-8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + stmib r5, {r1, r3} │ │ │ │ + str r2, [r3, #8] │ │ │ │ + add r1, r3, #12 │ │ │ │ + stm r1, {r0, r7, r8} │ │ │ │ + str r9, [r3, #32] │ │ │ │ + str lr, [r3, #36] @ 0x24 │ │ │ │ + add lr, r3, #40 @ 0x28 │ │ │ │ + stm lr, {r0, r2, r8} │ │ │ │ + str r7, [r3, #52] @ 0x34 │ │ │ │ + b 3c211c <__cxa_atexit@plt+0x3b3f68> │ │ │ │ + mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffff9b0 │ │ │ │ - @ instruction: 0xfffff9e8 │ │ │ │ - addseq lr, r6, #220, 12 @ 0xdc00000 │ │ │ │ - addseq lr, r6, #192, 12 @ 0xc000000 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0xfffff7cc │ │ │ │ - rsbeq r2, r1, #4544 @ 0x11c0 │ │ │ │ - andeq r0, r0, r3, lsr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 8be88 <__cxa_atexit@plt+0x7dcd4> │ │ │ │ - mov fp, r7 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 8c094 <__cxa_atexit@plt+0x7dee0> │ │ │ │ - ldr lr, [pc, #220] @ 8c0bc <__cxa_atexit@plt+0x7df08> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldm r5, {r2, r8} │ │ │ │ - str lr, [r9, #4] │ │ │ │ - str r7, [r9, #8] │ │ │ │ - str r0, [r9, #12] │ │ │ │ - str r1, [r9, #16] │ │ │ │ - sub r7, r6, #39 @ 0x27 │ │ │ │ - cmp r2, #10 │ │ │ │ - ble 8c04c <__cxa_atexit@plt+0x7de98> │ │ │ │ - ldr r3, [pc, #172] @ 8c0c0 <__cxa_atexit@plt+0x7df0c> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + @ instruction: 0xfffff6c4 │ │ │ │ + @ instruction: 0xfffffe94 │ │ │ │ + addseq r1, r7, #60, 12 @ 0x3c00000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 89388 <__cxa_atexit@plt+0x7b1d4> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 89380 <__cxa_atexit@plt+0x7b1cc> │ │ │ │ + ldr r3, [pc, #48] @ 89390 <__cxa_atexit@plt+0x7b1dc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #168] @ 8c0c4 <__cxa_atexit@plt+0x7df10> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r3, [r9, #20]! │ │ │ │ - ldr r3, [pc, #152] @ 8c0c8 <__cxa_atexit@plt+0x7df14> │ │ │ │ + ldr r8, [pc, #44] @ 89394 <__cxa_atexit@plt+0x7b1e0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #36] @ 89398 <__cxa_atexit@plt+0x7b1e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r7, [r9, #8] │ │ │ │ - str r8, [r9, #12] │ │ │ │ - str r3, [r9, #16] │ │ │ │ - str r2, [r9, #20] │ │ │ │ - str r9, [r9, #24] │ │ │ │ - sub r7, r6, #6 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + b 1616b18 <__cxa_atexit@plt+0x1608964> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - add r5, r5, #12 │ │ │ │ - add r6, r9, #40 @ 0x28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 8c0ac <__cxa_atexit@plt+0x7def8> │ │ │ │ - ldr r3, [pc, #108] @ 8c0d0 <__cxa_atexit@plt+0x7df1c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r9, #20]! │ │ │ │ - ldr r2, [r9, #-12] │ │ │ │ - ldr r1, [r9, #-8] │ │ │ │ - ldr r0, [r9, #-4] │ │ │ │ - ldr r3, [pc, #88] @ 8c0d4 <__cxa_atexit@plt+0x7df20> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r8, [r9, #8] │ │ │ │ - str r2, [r9, #12] │ │ │ │ - str r1, [r9, #16] │ │ │ │ - str r0, [r9, #20] │ │ │ │ - mov r8, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r3, [pc, #48] @ 8c0cc <__cxa_atexit@plt+0x7df18> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #44 @ 0x2c │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - mov r3, #24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff3cc │ │ │ │ - @ instruction: 0xfffff404 │ │ │ │ - addseq lr, r6, #168, 10 @ 0x2a000000 │ │ │ │ - addseq lr, r6, #140, 10 @ 0x23000000 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0xfffff1e8 │ │ │ │ - rsbeq r2, r1, #9728 @ 0x2600 │ │ │ │ - andeq r0, r0, r3, lsr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 8bfbc <__cxa_atexit@plt+0x7de08> │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + rsbeq r5, r1, #1064960 @ 0x104000 │ │ │ │ + addseq r1, r7, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 8c164 <__cxa_atexit@plt+0x7dfb0> │ │ │ │ - ldr r3, [pc, #100] @ 8c174 <__cxa_atexit@plt+0x7dfc0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9, sl} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 8c144 <__cxa_atexit@plt+0x7df90> │ │ │ │ - ldr r3, [pc, #84] @ 8c178 <__cxa_atexit@plt+0x7dfc4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r8, #3] │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 8c154 <__cxa_atexit@plt+0x7dfa0> │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - b 8bd10 <__cxa_atexit@plt+0x7db5c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 8c17c <__cxa_atexit@plt+0x7dfc8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - rsbseq r0, fp, #148, 18 @ 0x250000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 8c1bc <__cxa_atexit@plt+0x7e008> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - stm r5, {r3, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 8c1b0 <__cxa_atexit@plt+0x7dffc> │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 8bd10 <__cxa_atexit@plt+0x7db5c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldmib r5, {r8, sl} │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r9, r7 │ │ │ │ - b 8bd10 <__cxa_atexit@plt+0x7db5c> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r8 │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 8c228 <__cxa_atexit@plt+0x7e074> │ │ │ │ - ldr r2, [pc, #64] @ 8c23c <__cxa_atexit@plt+0x7e088> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r9} │ │ │ │ - tst r3, #3 │ │ │ │ - beq 8c218 <__cxa_atexit@plt+0x7e064> │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - mov r8, #0 │ │ │ │ - mov r9, r3 │ │ │ │ - b 8bd10 <__cxa_atexit@plt+0x7db5c> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 8c240 <__cxa_atexit@plt+0x7e08c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r3 │ │ │ │ + mov r3, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 893ec <__cxa_atexit@plt+0x7b238> │ │ │ │ + ldr lr, [pc, #60] @ 89404 <__cxa_atexit@plt+0x7b250> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmda r5, {r1, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - rsbseq r0, fp, #212, 16 @ 0xd40000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + ldr r3, [pc, #20] @ 89408 <__cxa_atexit@plt+0x7b254> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq r1, r7, #100, 10 @ 0x19000000 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, #0 │ │ │ │ - mov r9, r7 │ │ │ │ - b 8bd10 <__cxa_atexit@plt+0x7db5c> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ 8c284 <__cxa_atexit@plt+0x7e0d0> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 89450 <__cxa_atexit@plt+0x7b29c> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #40] @ 89468 <__cxa_atexit@plt+0x7b2b4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ 8946c <__cxa_atexit@plt+0x7b2b8> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 3efa10 <__cxa_atexit@plt+0x3e185c> │ │ │ │ - rsbseq r0, fp, #136, 16 @ 0x880000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq r1, r7, #236, 8 @ 0xec000000 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r9, r8 │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 8c2dc <__cxa_atexit@plt+0x7e128> │ │ │ │ - ldr r3, [pc, #68] @ 8c2f0 <__cxa_atexit@plt+0x7e13c> │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 894c8 <__cxa_atexit@plt+0x7b314> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 894c0 <__cxa_atexit@plt+0x7b30c> │ │ │ │ + ldr r3, [pc, #48] @ 894d0 <__cxa_atexit@plt+0x7b31c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 8c2cc <__cxa_atexit@plt+0x7e118> │ │ │ │ - ldr r7, [pc, #52] @ 8c2f4 <__cxa_atexit@plt+0x7e140> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add sl, r7, #1 │ │ │ │ - mov r8, #0 │ │ │ │ - b 8bd10 <__cxa_atexit@plt+0x7db5c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r8, [pc, #44] @ 894d4 <__cxa_atexit@plt+0x7b320> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #36] @ 894d8 <__cxa_atexit@plt+0x7b324> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + b 1616b18 <__cxa_atexit@plt+0x1608964> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 8c2f8 <__cxa_atexit@plt+0x7e144> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - addseq lr, r6, #16, 6 @ 0x40000000 │ │ │ │ - rsbseq r0, fp, #40, 16 @ 0x280000 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsbeq r5, r1, #228, 14 @ 0x3900000 │ │ │ │ + addseq r1, r7, #56, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 8c320 <__cxa_atexit@plt+0x7e16c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, #0 │ │ │ │ - mov r9, r7 │ │ │ │ - b 8bd10 <__cxa_atexit@plt+0x7db5c> │ │ │ │ - addseq lr, r6, #196, 4 @ 0x4000000c │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 8c368 <__cxa_atexit@plt+0x7e1b4> │ │ │ │ - ldr r7, [pc, #52] @ 8c378 <__cxa_atexit@plt+0x7e1c4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 8c35c <__cxa_atexit@plt+0x7e1a8> │ │ │ │ - mov r7, r8 │ │ │ │ - b 8c388 <__cxa_atexit@plt+0x7e1d4> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 8c37c <__cxa_atexit@plt+0x7e1c8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8952c <__cxa_atexit@plt+0x7b378> │ │ │ │ + ldr lr, [pc, #60] @ 89544 <__cxa_atexit@plt+0x7b390> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmda r5, {r1, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq r0, fp, #180, 14 @ 0x2d00000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + ldr r3, [pc, #20] @ 89548 <__cxa_atexit@plt+0x7b394> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq r1, r7, #36, 8 @ 0x24000000 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 8c3cc <__cxa_atexit@plt+0x7e218> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 8c3f8 <__cxa_atexit@plt+0x7e244> │ │ │ │ - ldr r2, [r3, #1] │ │ │ │ - ldr r3, [r3, #5] │ │ │ │ - ldr r1, [pc, #128] @ 8c434 <__cxa_atexit@plt+0x7e280> │ │ │ │ - add r1, pc, r1 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 89590 <__cxa_atexit@plt+0x7b3dc> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #40] @ 895a8 <__cxa_atexit@plt+0x7b3f4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ 895ac <__cxa_atexit@plt+0x7b3f8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8c424 <__cxa_atexit@plt+0x7e270> │ │ │ │ - b 8c440 <__cxa_atexit@plt+0x7e28c> │ │ │ │ - ldr r2, [r3, #2] │ │ │ │ - ldr r1, [r3, #6] │ │ │ │ - ldr r3, [r3, #10] │ │ │ │ - ldr r0, [pc, #80] @ 8c430 <__cxa_atexit@plt+0x7e27c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - stm r5, {r1, r2} │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8c424 <__cxa_atexit@plt+0x7e270> │ │ │ │ - b 8c5bc <__cxa_atexit@plt+0x7e408> │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - ldr r3, [r3, #11] │ │ │ │ - ldr r0, [pc, #32] @ 8c42c <__cxa_atexit@plt+0x7e278> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - stm r5, {r1, r2} │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8c424 <__cxa_atexit@plt+0x7e270> │ │ │ │ - b 8c840 <__cxa_atexit@plt+0x7e68c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq r1, r7, #172, 6 @ 0xb0000002 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + rsbseq r3, fp, #112, 28 @ 0x700 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + ldrhi r0, [r4, #-12] │ │ │ │ + ldrls r2, [pc, #44] @ 895fc <__cxa_atexit@plt+0x7b448> │ │ │ │ + addls r2, pc, r2 │ │ │ │ + ldrls r3, [pc, #40] @ 89600 <__cxa_atexit@plt+0x7b44c> │ │ │ │ + addls r3, pc, r3 │ │ │ │ + ldrls r1, [r7, #8] │ │ │ │ + strls r2, [r5, #-16]! │ │ │ │ + ldrls r2, [pc, #28] @ 89604 <__cxa_atexit@plt+0x7b450> │ │ │ │ + ldrls r2, [pc, r2] │ │ │ │ + stmibls r5, {r1, r2, r7} │ │ │ │ + ldrls r0, [pc, #20] @ 89608 <__cxa_atexit@plt+0x7b454> │ │ │ │ + ldrls r0, [pc, r0] │ │ │ │ + movls r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r4 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + rsbseq r3, fp, #64, 28 @ 0x400 │ │ │ │ + addseq r0, r7, #236, 30 @ 0x3b0 │ │ │ │ + rsbseq r3, fp, #36, 28 @ 0x240 │ │ │ │ + rsbseq r3, fp, #244, 26 @ 0x3d00 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #32] @ 89640 <__cxa_atexit@plt+0x7b48c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #28] @ 89644 <__cxa_atexit@plt+0x7b490> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r0, [pc, #16] @ 89648 <__cxa_atexit@plt+0x7b494> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsbseq r3, fp, #224, 26 @ 0x3800 │ │ │ │ + rsbseq r3, fp, #208, 26 @ 0x3400 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne 8c4a0 <__cxa_atexit@plt+0x7e2ec> │ │ │ │ - ldr r3, [r7, #1] │ │ │ │ - ldr r2, [r7, #5] │ │ │ │ - ldr r1, [pc, #100] @ 8c4c0 <__cxa_atexit@plt+0x7e30c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8c4b4 <__cxa_atexit@plt+0x7e300> │ │ │ │ - ldr r2, [pc, #68] @ 8c4c4 <__cxa_atexit@plt+0x7e310> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #100] @ 896c4 <__cxa_atexit@plt+0x7b510> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 8c4b4 <__cxa_atexit@plt+0x7e300> │ │ │ │ - mov r5, r3 │ │ │ │ - b 8c50c <__cxa_atexit@plt+0x7e358> │ │ │ │ - ldr r7, [pc, #32] @ 8c4c8 <__cxa_atexit@plt+0x7e314> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ + beq 896ac <__cxa_atexit@plt+0x7b4f8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 896b4 <__cxa_atexit@plt+0x7b500> │ │ │ │ + ldr lr, [pc, #60] @ 896c8 <__cxa_atexit@plt+0x7b514> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r1, r3, r7} │ │ │ │ + sub r7, r2, #11 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - addseq lr, r6, #136, 2 @ 0x22 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 8c500 <__cxa_atexit@plt+0x7e34c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8c4f8 <__cxa_atexit@plt+0x7e344> │ │ │ │ - b 8c50c <__cxa_atexit@plt+0x7e358> │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + addseq r1, r7, #164, 4 @ 0x4000000a │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - cmp r3, r7 │ │ │ │ - bge 8c530 <__cxa_atexit@plt+0x7e37c> │ │ │ │ - ldr r7, [pc, #136] @ 8c5ac <__cxa_atexit@plt+0x7e3f8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8970c <__cxa_atexit@plt+0x7b558> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr lr, [pc, #36] @ 89718 <__cxa_atexit@plt+0x7b564> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldmdb r5, {r1, r2} │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - bne 8c56c <__cxa_atexit@plt+0x7e3b8> │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #8]! │ │ │ │ - ldr r9, [r7, #-4] │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 8c590 <__cxa_atexit@plt+0x7e3dc> │ │ │ │ - ldr r3, [pc, #84] @ 8c5a4 <__cxa_atexit@plt+0x7e3f0> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r1, r7, #60, 4 @ 0xc0000003 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 89768 <__cxa_atexit@plt+0x7b5b4> │ │ │ │ + ldr r3, [pc, #60] @ 89780 <__cxa_atexit@plt+0x7b5cc> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r9, [r5, #12] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 8c580 <__cxa_atexit@plt+0x7e3cc> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 86900 <__cxa_atexit@plt+0x7874c> │ │ │ │ - ldr r7, [pc, #60] @ 8c5b0 <__cxa_atexit@plt+0x7e3fc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + ldr r2, [pc, #56] @ 89784 <__cxa_atexit@plt+0x7b5d0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + str r8, [sl, #8] │ │ │ │ + ldr r3, [pc, #44] @ 89788 <__cxa_atexit@plt+0x7b5d4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r2, #2 │ │ │ │ + b 3c210c <__cxa_atexit@plt+0x3b3f58> │ │ │ │ + ldr r7, [pc, #28] @ 8978c <__cxa_atexit@plt+0x7b5d8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + @ instruction: 0xfffffe74 │ │ │ │ + rsbseq r3, fp, #216, 22 @ 0x36000 │ │ │ │ + addseq r1, r7, #216, 2 @ 0x36 │ │ │ │ + rsbseq r3, fp, #200, 24 @ 0xc800 │ │ │ │ + rsbseq r3, fp, #200, 24 @ 0xc800 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 897ec <__cxa_atexit@plt+0x7b638> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #92] @ 89814 <__cxa_atexit@plt+0x7b660> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r2, r5, #28 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 897f4 <__cxa_atexit@plt+0x7b640> │ │ │ │ + ldr r3, [pc, #80] @ 89820 <__cxa_atexit@plt+0x7b66c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #76] @ 89824 <__cxa_atexit@plt+0x7b670> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + add r3, r2, #1 │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + str r3, [r5, #12] │ │ │ │ + b 1ec5078 <__cxa_atexit@plt+0x1eb6ec4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 8c5a8 <__cxa_atexit@plt+0x7e3f4> │ │ │ │ + ldr r5, [pc, #28] @ 89818 <__cxa_atexit@plt+0x7b664> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r7, [pc, #24] @ 8981c <__cxa_atexit@plt+0x7b668> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #16 │ │ │ │ + add sl, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffa3ac │ │ │ │ - rsbseq r0, fp, #116, 6 @ 0xd0000001 │ │ │ │ - addseq lr, r6, #140 @ 0x8c │ │ │ │ - addseq lr, r6, #188 @ 0xbc │ │ │ │ + addseq r0, r7, #28, 28 @ 0x1c0 │ │ │ │ + rsbseq r3, fp, #156, 22 @ 0x27000 │ │ │ │ + rsbseq r3, fp, #92, 24 @ 0x5c00 │ │ │ │ + andeq r0, r0, r0, ror #18 │ │ │ │ + rsbseq r3, fp, #192, 22 @ 0x30000 │ │ │ │ + rsbseq r3, fp, #48, 24 @ 0x3000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 8c5e4 <__cxa_atexit@plt+0x7e430> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 8c63c <__cxa_atexit@plt+0x7e488> │ │ │ │ - ldr r7, [pc, #144] @ 8c668 <__cxa_atexit@plt+0x7e4b4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 898ac <__cxa_atexit@plt+0x7b6f8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 898b8 <__cxa_atexit@plt+0x7b704> │ │ │ │ + ldr lr, [pc, #108] @ 898c8 <__cxa_atexit@plt+0x7b714> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #100] @ 898cc <__cxa_atexit@plt+0x7b718> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r9, [pc, #92] @ 898d0 <__cxa_atexit@plt+0x7b71c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + add r0, r9, #1 │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + ldr r0, [pc, #68] @ 898d4 <__cxa_atexit@plt+0x7b720> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + mov r5, r2 │ │ │ │ + b 3c20ec <__cxa_atexit@plt+0x3b3f38> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r1, [r7, #10] │ │ │ │ - ldr r0, [pc, #104] @ 8c660 <__cxa_atexit@plt+0x7e4ac> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - stmda r5, {r1, r2} │ │ │ │ - mov r3, r5 │ │ │ │ - str r0, [r3, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8c650 <__cxa_atexit@plt+0x7e49c> │ │ │ │ - ldr r2, [pc, #72] @ 8c664 <__cxa_atexit@plt+0x7e4b0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8c650 <__cxa_atexit@plt+0x7e49c> │ │ │ │ - mov r5, r3 │ │ │ │ - b 8c6ac <__cxa_atexit@plt+0x7e4f8> │ │ │ │ - ldr r7, [pc, #24] @ 8c65c <__cxa_atexit@plt+0x7e4a8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + addseq r0, r7, #108, 26 @ 0x1b00 │ │ │ │ + addseq r0, r7, #240, 26 @ 0x3c00 │ │ │ │ + addseq r1, r7, #124 @ 0x7c │ │ │ │ + rsbseq r3, fp, #128, 22 @ 0x20000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 89950 <__cxa_atexit@plt+0x7b79c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 8995c <__cxa_atexit@plt+0x7b7a8> │ │ │ │ + ldr lr, [pc, #96] @ 8996c <__cxa_atexit@plt+0x7b7b8> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #88] @ 89970 <__cxa_atexit@plt+0x7b7bc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + add r8, r7, #12 │ │ │ │ + ldm r8, {r1, r2, r8} │ │ │ │ + ldr r0, [pc, #68] @ 89974 <__cxa_atexit@plt+0x7b7c0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + mov r5, r9 │ │ │ │ + b 3c2114 <__cxa_atexit@plt+0x3b3f60> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq sp, r6, #236, 30 @ 0x3b0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - addseq sp, r6, #216, 30 @ 0x360 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 8c6a0 <__cxa_atexit@plt+0x7e4ec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8c698 <__cxa_atexit@plt+0x7e4e4> │ │ │ │ - b 8c6ac <__cxa_atexit@plt+0x7e4f8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r5, lsl #4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - cmp r3, r7 │ │ │ │ - bge 8c6d0 <__cxa_atexit@plt+0x7e51c> │ │ │ │ - ldr r7, [pc, #140] @ 8c750 <__cxa_atexit@plt+0x7e59c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + addseq r0, r7, #188, 24 @ 0xbc00 │ │ │ │ + addseq r0, r7, #4, 26 @ 0x100 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 899b8 <__cxa_atexit@plt+0x7b804> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ 899c0 <__cxa_atexit@plt+0x7b80c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #32] @ 899c4 <__cxa_atexit@plt+0x7b810> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c2114 <__cxa_atexit@plt+0x3b3f60> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bne 8c72c <__cxa_atexit@plt+0x7e578> │ │ │ │ - ldr r3, [pc, #108] @ 8c748 <__cxa_atexit@plt+0x7e594> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8c740 <__cxa_atexit@plt+0x7e58c> │ │ │ │ - ldr r2, [pc, #88] @ 8c74c <__cxa_atexit@plt+0x7e598> │ │ │ │ + addseq r0, r7, #56, 24 @ 0x3800 │ │ │ │ + addseq r0, r7, #144, 24 @ 0x9000 │ │ │ │ + rsbseq r3, fp, #124, 20 @ 0x7c000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 89a3c <__cxa_atexit@plt+0x7b888> │ │ │ │ + ldr r2, [pc, #88] @ 89a44 <__cxa_atexit@plt+0x7b890> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #20] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 8c740 <__cxa_atexit@plt+0x7e58c> │ │ │ │ + beq 89a1c <__cxa_atexit@plt+0x7b868> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ - cmp r3, r2 │ │ │ │ - blt 8c6bc <__cxa_atexit@plt+0x7e508> │ │ │ │ - bne 8c72c <__cxa_atexit@plt+0x7e578> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - add r5, r5, #24 │ │ │ │ - b 3efcf0 <__cxa_atexit@plt+0x3e1b3c> │ │ │ │ - ldr r7, [pc, #32] @ 8c754 <__cxa_atexit@plt+0x7e5a0> │ │ │ │ + cmp r2, #0 │ │ │ │ + beq 89a28 <__cxa_atexit@plt+0x7b874> │ │ │ │ + ldr r7, [pc, #60] @ 89a4c <__cxa_atexit@plt+0x7b898> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - addseq sp, r6, #236, 28 @ 0xec0 │ │ │ │ - addseq sp, r6, #252, 28 @ 0xfc0 │ │ │ │ - andeq r0, r0, r5, lsl #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #104] @ 8c7d0 <__cxa_atexit@plt+0x7e61c> │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r5, [pc, #24] @ 89a48 <__cxa_atexit@plt+0x7b894> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 15abd8 <__cxa_atexit@plt+0x14ca24> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + addseq r0, r7, #84, 24 @ 0x5400 │ │ │ │ + rsbseq r3, fp, #248, 18 @ 0x3e0000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8c7a0 <__cxa_atexit@plt+0x7e5ec> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r3, r2 │ │ │ │ - bge 8c7a8 <__cxa_atexit@plt+0x7e5f4> │ │ │ │ - ldr r7, [pc, #64] @ 8c7d4 <__cxa_atexit@plt+0x7e620> │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 89a7c <__cxa_atexit@plt+0x7b8c8> │ │ │ │ + ldr r7, [pc, #28] @ 89a8c <__cxa_atexit@plt+0x7b8d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r3, [pc, #12] @ 89a90 <__cxa_atexit@plt+0x7b8dc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 15abd8 <__cxa_atexit@plt+0x14ca24> │ │ │ │ + addseq r0, r7, #244, 22 @ 0x3d000 │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + rsbseq r3, fp, #156, 18 @ 0x270000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r6 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 89ae4 <__cxa_atexit@plt+0x7b930> │ │ │ │ + ldr r3, [pc, #68] @ 89b04 <__cxa_atexit@plt+0x7b950> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #64] @ 89b08 <__cxa_atexit@plt+0x7b954> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + str r7, [sl, #8] │ │ │ │ + ldr r3, [pc, #52] @ 89b0c <__cxa_atexit@plt+0x7b958> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r2, #2 │ │ │ │ + b 3c210c <__cxa_atexit@plt+0x3b3f58> │ │ │ │ + ldr r3, [pc, #36] @ 89b10 <__cxa_atexit@plt+0x7b95c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - bne 8c7bc <__cxa_atexit@plt+0x7e608> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - add r5, r5, #24 │ │ │ │ - b 3efcf0 <__cxa_atexit@plt+0x3e1b3c> │ │ │ │ - ldr r7, [pc, #20] @ 8c7d8 <__cxa_atexit@plt+0x7e624> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ + @ instruction: 0xfffffaf8 │ │ │ │ + rsbseq r3, fp, #92, 16 @ 0x5c0000 │ │ │ │ + addseq r0, r7, #92, 28 @ 0x5c0 │ │ │ │ + rsbseq r3, fp, #76, 18 @ 0x130000 │ │ │ │ + rsbseq r3, fp, #52, 18 @ 0xd0000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 89b84 <__cxa_atexit@plt+0x7b9d0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 89b90 <__cxa_atexit@plt+0x7b9dc> │ │ │ │ + ldr lr, [pc, #88] @ 89ba0 <__cxa_atexit@plt+0x7b9ec> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #80] @ 89ba4 <__cxa_atexit@plt+0x7b9f0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + sub r1, r6, #3 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [pc, #56] @ 89ba8 <__cxa_atexit@plt+0x7b9f4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - addseq sp, r6, #28, 28 @ 0x1c0 │ │ │ │ - addseq sp, r6, #108, 28 @ 0x6c0 │ │ │ │ - andeq r0, r0, r5, asr #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - cmp r2, r3 │ │ │ │ - bge 8c808 <__cxa_atexit@plt+0x7e654> │ │ │ │ - ldr r7, [pc, #52] @ 8c830 <__cxa_atexit@plt+0x7e67c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bne 8c81c <__cxa_atexit@plt+0x7e668> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - add r5, r5, #24 │ │ │ │ - b 3efcf0 <__cxa_atexit@plt+0x3e1b3c> │ │ │ │ - ldr r7, [pc, #16] @ 8c834 <__cxa_atexit@plt+0x7e680> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ + @ instruction: 0xfffffe8c │ │ │ │ + addseq r0, r7, #128, 20 @ 0x80000 │ │ │ │ + addseq r0, r7, #196, 20 @ 0xc4000 │ │ │ │ + rsbseq r3, fp, #152, 16 @ 0x980000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 89c2c <__cxa_atexit@plt+0x7ba78> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 89c38 <__cxa_atexit@plt+0x7ba84> │ │ │ │ + ldr r9, [pc, #100] @ 89c48 <__cxa_atexit@plt+0x7ba94> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #96] @ 89c4c <__cxa_atexit@plt+0x7ba98> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr sl, [pc, #84] @ 89c50 <__cxa_atexit@plt+0x7ba9c> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + mov r0, r3 │ │ │ │ + str lr, [r0, #16]! │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r3} │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + b 3c211c <__cxa_atexit@plt+0x3b3f68> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - addseq sp, r6, #180, 26 @ 0x2d00 │ │ │ │ - addseq sp, r6, #12, 28 @ 0xc0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 8c8a4 <__cxa_atexit@plt+0x7e6f0> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r0, [pc, #100] @ 8c8c4 <__cxa_atexit@plt+0x7e710> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - stmda r5, {r1, r2} │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffd98 │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + addseq r0, r7, #16, 26 @ 0x400 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r5 │ │ │ │ - str r0, [r3, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8c8b8 <__cxa_atexit@plt+0x7e704> │ │ │ │ - ldr r2, [pc, #68] @ 8c8c8 <__cxa_atexit@plt+0x7e714> │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 89c9c <__cxa_atexit@plt+0x7bae8> │ │ │ │ + ldr r2, [pc, #48] @ 89ca8 <__cxa_atexit@plt+0x7baf4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 8c8b8 <__cxa_atexit@plt+0x7e704> │ │ │ │ - mov r5, r3 │ │ │ │ - b 8c910 <__cxa_atexit@plt+0x7e75c> │ │ │ │ - ldr r7, [pc, #32] @ 8c8cc <__cxa_atexit@plt+0x7e718> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ + beq 89c94 <__cxa_atexit@plt+0x7bae0> │ │ │ │ + b 89cb4 <__cxa_atexit@plt+0x7bb00> │ │ │ │ ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - addseq sp, r6, #4, 26 @ 0x100 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 8c904 <__cxa_atexit@plt+0x7e750> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #20] │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r2, [pc, #240] @ 89db0 <__cxa_atexit@plt+0x7bbfc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + str r2, [r5] │ │ │ │ + str r4, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 8c8fc <__cxa_atexit@plt+0x7e748> │ │ │ │ - b 8c910 <__cxa_atexit@plt+0x7e75c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r5, lsl #4 │ │ │ │ + beq 89da4 <__cxa_atexit@plt+0x7bbf0> │ │ │ │ + ldr r2, [r0, #812] @ 0x32c │ │ │ │ + ldr r1, [r0, #820] @ 0x334 │ │ │ │ + ldr r5, [pc, #200] @ 89db4 <__cxa_atexit@plt+0x7bc00> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + ldrb r7, [r7, #3] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r1, #4] │ │ │ │ + ldr r5, [r1] │ │ │ │ + ldrd r8, [r2, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r6, r8, r6 │ │ │ │ + sbc r1, r9, #0 │ │ │ │ + str r6, [r2, #72] @ 0x48 │ │ │ │ + str r1, [r2, #76] @ 0x4c │ │ │ │ + mov r8, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r6, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl ce28 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r6, [r0, #812] @ 0x32c │ │ │ │ + ldr r4, [r0, #820] @ 0x334 │ │ │ │ + ldr r3, [r6, #12] │ │ │ │ + ldr r5, [r3, #12] │ │ │ │ + str r8, [r0, #828] @ 0x33c │ │ │ │ + ldr r2, [r4] │ │ │ │ + ldr r1, [r4, #4] │ │ │ │ + ldr r4, [r4, #28] │ │ │ │ + add r4, r2, r4, lsl #12 │ │ │ │ + sub r4, r4, #1 │ │ │ │ + str r4, [r0, #804] @ 0x324 │ │ │ │ + ldr r4, [r6, #72] @ 0x48 │ │ │ │ + ldr r9, [r6, #76] @ 0x4c │ │ │ │ + sub r2, r1, r2 │ │ │ │ + adds r2, r4, r2 │ │ │ │ + adc r9, r9, #0 │ │ │ │ + str r2, [r6, #72] @ 0x48 │ │ │ │ + str r9, [r6, #76] @ 0x4c │ │ │ │ + add fp, r3, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + ldr r1, [r7] │ │ │ │ + mov r4, r0 │ │ │ │ + bx r1 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + @ instruction: 0x000001b0 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - cmp r3, r7 │ │ │ │ - bge 8c934 <__cxa_atexit@plt+0x7e780> │ │ │ │ - ldr r7, [pc, #140] @ 8c9b4 <__cxa_atexit@plt+0x7e800> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - bx r0 │ │ │ │ - bne 8c990 <__cxa_atexit@plt+0x7e7dc> │ │ │ │ - ldr r3, [pc, #108] @ 8c9ac <__cxa_atexit@plt+0x7e7f8> │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r3, [pc, #200] @ 89e94 <__cxa_atexit@plt+0x7bce0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ + ldr r2, [r4, #812] @ 0x32c │ │ │ │ + ldr r4, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8c9a4 <__cxa_atexit@plt+0x7e7f0> │ │ │ │ - ldr r2, [pc, #88] @ 8c9b0 <__cxa_atexit@plt+0x7e7fc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8c9a4 <__cxa_atexit@plt+0x7e7f0> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r3, r2 │ │ │ │ - blt 8c920 <__cxa_atexit@plt+0x7e76c> │ │ │ │ - bne 8c990 <__cxa_atexit@plt+0x7e7dc> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - add r5, r5, #24 │ │ │ │ - b 3efcf0 <__cxa_atexit@plt+0x3e1b3c> │ │ │ │ - ldr r7, [pc, #32] @ 8c9b8 <__cxa_atexit@plt+0x7e804> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ + ldr r3, [r2, #12] │ │ │ │ + ldrb r7, [r7, #3] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r5, #4] │ │ │ │ + ldr r5, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldr r2, [r5, #72] @ 0x48 │ │ │ │ + ldr r1, [r5, #76] @ 0x4c │ │ │ │ + sub r6, r6, r3 │ │ │ │ + subs r2, r2, r6 │ │ │ │ + sbc r3, r1, #0 │ │ │ │ + strd r2, [r5, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl ce28 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 89ecc <__cxa_atexit@plt+0x7bd18> │ │ │ │ + ldr r2, [pc, #28] @ 89ed8 <__cxa_atexit@plt+0x7bd24> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r0, r7, #232, 14 @ 0x3a00000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 89f50 <__cxa_atexit@plt+0x7bd9c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 89f5c <__cxa_atexit@plt+0x7bda8> │ │ │ │ + ldr lr, [pc, #96] @ 89f6c <__cxa_atexit@plt+0x7bdb8> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #88] @ 89f70 <__cxa_atexit@plt+0x7bdbc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + sub r0, r6, #7 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + ldr r0, [pc, #60] @ 89f74 <__cxa_atexit@plt+0x7bdc0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + mov r5, r2 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - addseq sp, r6, #136, 24 @ 0x8800 │ │ │ │ - addseq sp, r6, #152, 24 @ 0x9800 │ │ │ │ - andeq r0, r0, r5, lsl #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #104] @ 8ca34 <__cxa_atexit@plt+0x7e880> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8ca04 <__cxa_atexit@plt+0x7e850> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r3, r2 │ │ │ │ - bge 8ca0c <__cxa_atexit@plt+0x7e858> │ │ │ │ - ldr r7, [pc, #64] @ 8ca38 <__cxa_atexit@plt+0x7e884> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0xfffffd50 │ │ │ │ + addseq r0, r7, #188, 12 @ 0xbc00000 │ │ │ │ + addseq r0, r7, #252, 12 @ 0xfc00000 │ │ │ │ + rsbseq r3, fp, #208, 8 @ 0xd0000000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 8a004 <__cxa_atexit@plt+0x7be50> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 8a010 <__cxa_atexit@plt+0x7be5c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #112] @ 8a020 <__cxa_atexit@plt+0x7be6c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + add r9, r7, #8 │ │ │ │ + ldm r9, {r1, r8, r9} │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ + sub r0, r6, #27 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + ldr r0, [pc, #84] @ 8a024 <__cxa_atexit@plt+0x7be70> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r0, [pc, #76] @ 8a028 <__cxa_atexit@plt+0x7be74> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #16]! │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + ldr r0, [pc, #64] @ 8a02c <__cxa_atexit@plt+0x7be78> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + stmdb r3, {r0, r1, r8} │ │ │ │ + mov r5, lr │ │ │ │ + b 3c20cc <__cxa_atexit@plt+0x3b3f18> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bne 8ca20 <__cxa_atexit@plt+0x7e86c> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - add r5, r5, #24 │ │ │ │ - b 3efcf0 <__cxa_atexit@plt+0x3e1b3c> │ │ │ │ - ldr r7, [pc, #20] @ 8ca3c <__cxa_atexit@plt+0x7e888> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - addseq sp, r6, #184, 22 @ 0x2e000 │ │ │ │ - addseq sp, r6, #8, 24 @ 0x800 │ │ │ │ - andeq r0, r0, r5, asr #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - cmp r2, r3 │ │ │ │ - bge 8ca6c <__cxa_atexit@plt+0x7e8b8> │ │ │ │ - ldr r7, [pc, #52] @ 8ca94 <__cxa_atexit@plt+0x7e8e0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ + addseq r0, r7, #36, 12 @ 0x2400000 │ │ │ │ + addseq r0, r7, #60, 18 @ 0xf0000 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + @ instruction: 0xfffffbcc │ │ │ │ + rsbseq r3, fp, #24, 8 @ 0x18000000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 8a0b4 <__cxa_atexit@plt+0x7bf00> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 8a0c0 <__cxa_atexit@plt+0x7bf0c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #104] @ 8a0d0 <__cxa_atexit@plt+0x7bf1c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #96] @ 8a0d4 <__cxa_atexit@plt+0x7bf20> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r0, r2, r9, sl} │ │ │ │ + ldr r8, [r7, #24] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r1, [pc, #72] @ 8a0d8 <__cxa_atexit@plt+0x7bf24> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r1, [pc, #64] @ 8a0dc <__cxa_atexit@plt+0x7bf28> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + add r1, r3, #8 │ │ │ │ + stm r1, {r0, r2, r9, sl} │ │ │ │ + mov r5, lr │ │ │ │ + b 3c20ec <__cxa_atexit@plt+0x3b3f38> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bne 8ca80 <__cxa_atexit@plt+0x7e8cc> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - add r5, r5, #24 │ │ │ │ - b 3efcf0 <__cxa_atexit@plt+0x3e1b3c> │ │ │ │ - ldr r7, [pc, #16] @ 8ca98 <__cxa_atexit@plt+0x7e8e4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq sp, r6, #80, 22 @ 0x14000 │ │ │ │ - addseq sp, r6, #168, 22 @ 0x2a000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + addseq r0, r7, #108, 10 @ 0x1b000000 │ │ │ │ + addseq r0, r7, #240, 10 @ 0x3c000000 │ │ │ │ + addseq r0, r7, #124, 16 @ 0x7c0000 │ │ │ │ + @ instruction: 0xfffffee4 │ │ │ │ + rsbseq r3, fp, #100, 6 @ 0x90000001 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 8cae0 <__cxa_atexit@plt+0x7e92c> │ │ │ │ - ldr r7, [pc, #52] @ 8caf0 <__cxa_atexit@plt+0x7e93c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 8cad4 <__cxa_atexit@plt+0x7e920> │ │ │ │ - mov r7, r8 │ │ │ │ - b 8cb00 <__cxa_atexit@plt+0x7e94c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 8caf4 <__cxa_atexit@plt+0x7e940> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8a110 <__cxa_atexit@plt+0x7bf5c> │ │ │ │ + ldr r3, [pc, #28] @ 8a120 <__cxa_atexit@plt+0x7bf6c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + stmib r5, {r8, r9, sl} │ │ │ │ + b 1ec5078 <__cxa_atexit@plt+0x1eb6ec4> │ │ │ │ + ldr r7, [pc, #12] @ 8a124 <__cxa_atexit@plt+0x7bf70> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq r0, fp, #64 @ 0x40 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 8cb44 <__cxa_atexit@plt+0x7e990> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 8cb70 <__cxa_atexit@plt+0x7e9bc> │ │ │ │ - ldr r2, [r3, #1] │ │ │ │ - ldr r3, [r3, #5] │ │ │ │ - ldr r1, [pc, #128] @ 8cbac <__cxa_atexit@plt+0x7e9f8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8cb9c <__cxa_atexit@plt+0x7e9e8> │ │ │ │ - b 8cbb8 <__cxa_atexit@plt+0x7ea04> │ │ │ │ - ldr r2, [r3, #2] │ │ │ │ - ldr r1, [r3, #6] │ │ │ │ - ldr r3, [r3, #10] │ │ │ │ - ldr r0, [pc, #80] @ 8cba8 <__cxa_atexit@plt+0x7e9f4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - stm r5, {r1, r2} │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8cb9c <__cxa_atexit@plt+0x7e9e8> │ │ │ │ - b 8cd34 <__cxa_atexit@plt+0x7eb80> │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - ldr r3, [r3, #11] │ │ │ │ - ldr r0, [pc, #32] @ 8cba4 <__cxa_atexit@plt+0x7e9f0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - stm r5, {r1, r2} │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8cb9c <__cxa_atexit@plt+0x7e9e8> │ │ │ │ - b 8cfb8 <__cxa_atexit@plt+0x7ee04> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r4 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne 8cc18 <__cxa_atexit@plt+0x7ea64> │ │ │ │ - ldr r3, [r7, #1] │ │ │ │ - ldr r2, [r7, #5] │ │ │ │ - ldr r1, [pc, #100] @ 8cc38 <__cxa_atexit@plt+0x7ea84> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8cc2c <__cxa_atexit@plt+0x7ea78> │ │ │ │ - ldr r2, [pc, #68] @ 8cc3c <__cxa_atexit@plt+0x7ea88> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8cc2c <__cxa_atexit@plt+0x7ea78> │ │ │ │ - mov r5, r3 │ │ │ │ - b 8cc84 <__cxa_atexit@plt+0x7ead0> │ │ │ │ - ldr r7, [pc, #32] @ 8cc40 <__cxa_atexit@plt+0x7ea8c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - addseq sp, r6, #196, 24 @ 0xc400 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + rsbseq r3, fp, #72, 6 @ 0x20000001 │ │ │ │ + rsbseq r3, fp, #48, 6 @ 0xc0000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 8cc78 <__cxa_atexit@plt+0x7eac4> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 8a14c <__cxa_atexit@plt+0x7bf98> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20dc <__cxa_atexit@plt+0x3b3f28> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + rsbseq r3, fp, #8, 6 @ 0x20000000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 8a170 <__cxa_atexit@plt+0x7bfbc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8cc70 <__cxa_atexit@plt+0x7eabc> │ │ │ │ - b 8cc84 <__cxa_atexit@plt+0x7ead0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - cmp r3, r7 │ │ │ │ - bge 8cca8 <__cxa_atexit@plt+0x7eaf4> │ │ │ │ - ldr r7, [pc, #136] @ 8cd24 <__cxa_atexit@plt+0x7eb70> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - bne 8cce4 <__cxa_atexit@plt+0x7eb30> │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #8]! │ │ │ │ - ldr r9, [r7, #-4] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20e4 <__cxa_atexit@plt+0x3b3f30> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + rsbseq r3, fp, #228, 4 @ 0x4000000e │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #52 @ 0x34 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8a1e8 <__cxa_atexit@plt+0x7c034> │ │ │ │ + ldr r9, [pc, #88] @ 8a1f4 <__cxa_atexit@plt+0x7c040> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #84] @ 8a1f8 <__cxa_atexit@plt+0x7c044> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr sl, [pc, #76] @ 8a1fc <__cxa_atexit@plt+0x7c048> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldmib r5, {r2, ip} │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + mov r1, r3 │ │ │ │ + str lr, [r1, #24]! │ │ │ │ + str sl, [r5] │ │ │ │ + stmib r5, {r1, r3} │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r0, r2, r7, r8} │ │ │ │ + add lr, r3, #32 │ │ │ │ + stm lr, {r0, r8, ip} │ │ │ │ + str r2, [r3, #44] @ 0x2c │ │ │ │ + str r7, [r3, #48] @ 0x30 │ │ │ │ + b 3c211c <__cxa_atexit@plt+0x3b3f68> │ │ │ │ + mov r3, #52 @ 0x34 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + @ instruction: 0xfffff744 │ │ │ │ + @ instruction: 0xfffffe94 │ │ │ │ + addseq r0, r7, #92, 14 @ 0x1700000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 8cd08 <__cxa_atexit@plt+0x7eb54> │ │ │ │ - ldr r3, [pc, #84] @ 8cd1c <__cxa_atexit@plt+0x7eb68> │ │ │ │ + bhi 8a26c <__cxa_atexit@plt+0x7c0b8> │ │ │ │ + ldr r3, [pc, #92] @ 8a27c <__cxa_atexit@plt+0x7c0c8> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r9, [r5, #12] │ │ │ │ + str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 8ccf8 <__cxa_atexit@plt+0x7eb44> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 86a50 <__cxa_atexit@plt+0x7889c> │ │ │ │ - ldr r7, [pc, #60] @ 8cd28 <__cxa_atexit@plt+0x7eb74> │ │ │ │ + beq 8a24c <__cxa_atexit@plt+0x7c098> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + cmp r7, #1 │ │ │ │ + bne 8a25c <__cxa_atexit@plt+0x7c0a8> │ │ │ │ + ldr r7, [pc, #60] @ 8a280 <__cxa_atexit@plt+0x7c0cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 8cd20 <__cxa_atexit@plt+0x7eb6c> │ │ │ │ + ldr r7, [pc, #36] @ 8a288 <__cxa_atexit@plt+0x7c0d4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 8a284 <__cxa_atexit@plt+0x7c0d0> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffff9d84 │ │ │ │ - rsbseq pc, sl, #0, 24 │ │ │ │ - addseq sp, r6, #68, 24 @ 0x4400 │ │ │ │ - addseq sp, r6, #248, 22 @ 0x3e000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + addseq r0, r7, #140, 6 @ 0x30000002 │ │ │ │ + rsbseq r3, fp, #244, 2 @ 0x3d │ │ │ │ + addseq r0, r7, #236, 6 @ 0xb0000003 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 8cd5c <__cxa_atexit@plt+0x7eba8> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 8cdb4 <__cxa_atexit@plt+0x7ec00> │ │ │ │ - ldr r7, [pc, #144] @ 8cde0 <__cxa_atexit@plt+0x7ec2c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r1, [r7, #10] │ │ │ │ - ldr r0, [pc, #104] @ 8cdd8 <__cxa_atexit@plt+0x7ec24> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - stmda r5, {r1, r2} │ │ │ │ - mov r3, r5 │ │ │ │ - str r0, [r3, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8cdc8 <__cxa_atexit@plt+0x7ec14> │ │ │ │ - ldr r2, [pc, #72] @ 8cddc <__cxa_atexit@plt+0x7ec28> │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #32] @ 8a2bc <__cxa_atexit@plt+0x7c108> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [pc, #28] @ 8a2c0 <__cxa_atexit@plt+0x7c10c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8cdc8 <__cxa_atexit@plt+0x7ec14> │ │ │ │ - mov r5, r3 │ │ │ │ - b 8ce24 <__cxa_atexit@plt+0x7ec70> │ │ │ │ - ldr r7, [pc, #24] @ 8cdd4 <__cxa_atexit@plt+0x7ec20> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + add r7, r2, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + cmp r1, #1 │ │ │ │ + addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - addseq sp, r6, #40, 22 @ 0xa000 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - addseq sp, r6, #144, 22 @ 0x24000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 8ce18 <__cxa_atexit@plt+0x7ec64> │ │ │ │ + addseq r0, r7, #52, 6 @ 0xd0000000 │ │ │ │ + addseq r0, r7, #172, 6 @ 0xb0000002 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8a2f8 <__cxa_atexit@plt+0x7c144> │ │ │ │ + ldr r3, [pc, #32] @ 8a300 <__cxa_atexit@plt+0x7c14c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8ce10 <__cxa_atexit@plt+0x7ec5c> │ │ │ │ - b 8ce24 <__cxa_atexit@plt+0x7ec70> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #20] @ 8a304 <__cxa_atexit@plt+0x7c150> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r5, {r3, r7} │ │ │ │ + b 1ec5078 <__cxa_atexit@plt+0x1eb6ec4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r5, lsl #4 │ │ │ │ + addseq r0, r7, #228, 4 @ 0x4000000e │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - cmp r3, r7 │ │ │ │ - bge 8ce48 <__cxa_atexit@plt+0x7ec94> │ │ │ │ - ldr r7, [pc, #140] @ 8cec8 <__cxa_atexit@plt+0x7ed14> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - bx r0 │ │ │ │ - bne 8cea4 <__cxa_atexit@plt+0x7ecf0> │ │ │ │ - ldr r3, [pc, #108] @ 8cec0 <__cxa_atexit@plt+0x7ed0c> │ │ │ │ + ldr r3, [pc, #12] @ 8a324 <__cxa_atexit@plt+0x7c170> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8ceb8 <__cxa_atexit@plt+0x7ed04> │ │ │ │ - ldr r2, [pc, #88] @ 8cec4 <__cxa_atexit@plt+0x7ed10> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8ceb8 <__cxa_atexit@plt+0x7ed04> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r3, r2 │ │ │ │ - blt 8ce34 <__cxa_atexit@plt+0x7ec80> │ │ │ │ - bne 8cea4 <__cxa_atexit@plt+0x7ecf0> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - add r5, r5, #24 │ │ │ │ - b 3efcd8 <__cxa_atexit@plt+0x3e1b24> │ │ │ │ - ldr r7, [pc, #32] @ 8cecc <__cxa_atexit@plt+0x7ed18> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - addseq sp, r6, #164, 20 @ 0xa4000 │ │ │ │ - addseq sp, r6, #56, 20 @ 0x38000 │ │ │ │ - andeq r0, r0, r5, lsl #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #104] @ 8cf48 <__cxa_atexit@plt+0x7ed94> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8cf18 <__cxa_atexit@plt+0x7ed64> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r3, r2 │ │ │ │ - bge 8cf20 <__cxa_atexit@plt+0x7ed6c> │ │ │ │ - ldr r7, [pc, #64] @ 8cf4c <__cxa_atexit@plt+0x7ed98> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - bne 8cf34 <__cxa_atexit@plt+0x7ed80> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - add r5, r5, #24 │ │ │ │ - b 3efcd8 <__cxa_atexit@plt+0x3e1b24> │ │ │ │ - ldr r7, [pc, #20] @ 8cf50 <__cxa_atexit@plt+0x7ed9c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - addseq sp, r6, #212, 18 @ 0x350000 │ │ │ │ - addseq sp, r6, #168, 18 @ 0x2a0000 │ │ │ │ - andeq r0, r0, r5, asr #6 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20dc <__cxa_atexit@plt+0x3b3f28> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - cmp r2, r3 │ │ │ │ - bge 8cf80 <__cxa_atexit@plt+0x7edcc> │ │ │ │ - ldr r7, [pc, #52] @ 8cfa8 <__cxa_atexit@plt+0x7edf4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - bx r0 │ │ │ │ - bne 8cf94 <__cxa_atexit@plt+0x7ede0> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - add r5, r5, #24 │ │ │ │ - b 3efcd8 <__cxa_atexit@plt+0x3e1b24> │ │ │ │ - ldr r7, [pc, #16] @ 8cfac <__cxa_atexit@plt+0x7edf8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - bx r0 │ │ │ │ - addseq sp, r6, #108, 18 @ 0x1b0000 │ │ │ │ - addseq sp, r6, #72, 18 @ 0x120000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + ldr r3, [pc, #12] @ 8a344 <__cxa_atexit@plt+0x7c190> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20e4 <__cxa_atexit@plt+0x3b3f30> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 8d01c <__cxa_atexit@plt+0x7ee68> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r0, [pc, #100] @ 8d03c <__cxa_atexit@plt+0x7ee88> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - stmda r5, {r1, r2} │ │ │ │ + ldr r3, [pc, #28] @ 8a374 <__cxa_atexit@plt+0x7c1c0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ 8a378 <__cxa_atexit@plt+0x7c1c4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20fc <__cxa_atexit@plt+0x3b3f48> │ │ │ │ + rsbseq r3, fp, #16, 2 │ │ │ │ + addseq r0, r7, #204, 4 @ 0xc000000c │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ - str r0, [r3, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8d030 <__cxa_atexit@plt+0x7ee7c> │ │ │ │ - ldr r2, [pc, #68] @ 8d040 <__cxa_atexit@plt+0x7ee8c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8d030 <__cxa_atexit@plt+0x7ee7c> │ │ │ │ - mov r5, r3 │ │ │ │ - b 8d088 <__cxa_atexit@plt+0x7eed4> │ │ │ │ - ldr r7, [pc, #32] @ 8d044 <__cxa_atexit@plt+0x7ee90> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - addseq sp, r6, #188, 16 @ 0xbc0000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 8d07c <__cxa_atexit@plt+0x7eec8> │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 8a478 <__cxa_atexit@plt+0x7c2c4> │ │ │ │ + ldr r3, [pc, #228] @ 8a484 <__cxa_atexit@plt+0x7c2d0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #20] │ │ │ │ tst r7, #3 │ │ │ │ - beq 8d074 <__cxa_atexit@plt+0x7eec0> │ │ │ │ - b 8d088 <__cxa_atexit@plt+0x7eed4> │ │ │ │ + beq 8a470 <__cxa_atexit@plt+0x7c2bc> │ │ │ │ + ldr r3, [r4, #812] @ 0x32c │ │ │ │ + ldr r2, [r4, #820] @ 0x334 │ │ │ │ + ldr r1, [pc, #200] @ 8a488 <__cxa_atexit@plt+0x7c2d4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r1, [r5] │ │ │ │ + str r5, [r0, #12] │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r2, #4] │ │ │ │ + ldr r5, [r2] │ │ │ │ + ldrd r0, [r3, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r0, r0, r6 │ │ │ │ + sbc r1, r1, #0 │ │ │ │ + strd r0, [r3, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r4, r0 │ │ │ │ + mov r0, r7 │ │ │ │ + bl ce34 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r5, lsl #4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - cmp r3, r7 │ │ │ │ - bge 8d0ac <__cxa_atexit@plt+0x7eef8> │ │ │ │ - ldr r7, [pc, #140] @ 8d12c <__cxa_atexit@plt+0x7ef78> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bne 8d108 <__cxa_atexit@plt+0x7ef54> │ │ │ │ - ldr r3, [pc, #108] @ 8d124 <__cxa_atexit@plt+0x7ef70> │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r4, lsr #3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r4, [r4, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #184] @ 8a55c <__cxa_atexit@plt+0x7c3a8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8d11c <__cxa_atexit@plt+0x7ef68> │ │ │ │ - ldr r2, [pc, #88] @ 8d128 <__cxa_atexit@plt+0x7ef74> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8d11c <__cxa_atexit@plt+0x7ef68> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r3, r2 │ │ │ │ - blt 8d098 <__cxa_atexit@plt+0x7eee4> │ │ │ │ - bne 8d108 <__cxa_atexit@plt+0x7ef54> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - add r5, r5, #24 │ │ │ │ - b 3efcd8 <__cxa_atexit@plt+0x3e1b24> │ │ │ │ - ldr r7, [pc, #32] @ 8d130 <__cxa_atexit@plt+0x7ef7c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - addseq sp, r6, #64, 16 @ 0x400000 │ │ │ │ - addseq sp, r6, #212, 14 @ 0x3500000 │ │ │ │ - andeq r0, r0, r5, lsl #6 │ │ │ │ + ldr r3, [r4, #12] │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + ldr r7, [r0, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r7, #4] │ │ │ │ + ldr r7, [r0, #812] @ 0x32c │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldrd r2, [r7, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r2, r2, r6 │ │ │ │ + sbc r3, r3, #0 │ │ │ │ + strd r2, [r7, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl ce34 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #104] @ 8d1ac <__cxa_atexit@plt+0x7eff8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8d17c <__cxa_atexit@plt+0x7efc8> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r3, r2 │ │ │ │ - bge 8d184 <__cxa_atexit@plt+0x7efd0> │ │ │ │ - ldr r7, [pc, #64] @ 8d1b0 <__cxa_atexit@plt+0x7effc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8a594 <__cxa_atexit@plt+0x7c3e0> │ │ │ │ + ldr r2, [pc, #28] @ 8a5a0 <__cxa_atexit@plt+0x7c3ec> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - bne 8d198 <__cxa_atexit@plt+0x7efe4> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - add r5, r5, #24 │ │ │ │ - b 3efcd8 <__cxa_atexit@plt+0x3e1b24> │ │ │ │ - ldr r7, [pc, #20] @ 8d1b4 <__cxa_atexit@plt+0x7f000> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r0, r7, #32, 2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 8a610 <__cxa_atexit@plt+0x7c45c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 8a61c <__cxa_atexit@plt+0x7c468> │ │ │ │ + ldr lr, [pc, #88] @ 8a62c <__cxa_atexit@plt+0x7c478> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #80] @ 8a630 <__cxa_atexit@plt+0x7c47c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + sub r1, r6, #3 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [pc, #56] @ 8a634 <__cxa_atexit@plt+0x7c480> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - addseq sp, r6, #112, 14 @ 0x1c00000 │ │ │ │ - addseq sp, r6, #68, 14 @ 0x1100000 │ │ │ │ - andeq r0, r0, r5, asr #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - cmp r2, r3 │ │ │ │ - bge 8d1e4 <__cxa_atexit@plt+0x7f030> │ │ │ │ - ldr r7, [pc, #52] @ 8d20c <__cxa_atexit@plt+0x7f058> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bne 8d1f8 <__cxa_atexit@plt+0x7f044> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - add r5, r5, #24 │ │ │ │ - b 3efcd8 <__cxa_atexit@plt+0x3e1b24> │ │ │ │ - ldr r7, [pc, #16] @ 8d210 <__cxa_atexit@plt+0x7f05c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ + @ instruction: 0xfffffdb0 │ │ │ │ + addseq pc, r6, #244, 30 @ 0x3d0 │ │ │ │ + addseq r0, r7, #56 @ 0x38 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8a67c <__cxa_atexit@plt+0x7c4c8> │ │ │ │ + ldr r2, [pc, #44] @ 8a68c <__cxa_atexit@plt+0x7c4d8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - addseq sp, r6, #8, 14 @ 0x200000 │ │ │ │ - addseq sp, r6, #228, 12 @ 0xe400000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 8d270 <__cxa_atexit@plt+0x7f0bc> │ │ │ │ - ldr r7, [pc, #108] @ 8d2a0 <__cxa_atexit@plt+0x7f0ec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 8d280 <__cxa_atexit@plt+0x7f0cc> │ │ │ │ - ldr r7, [pc, #88] @ 8d2a4 <__cxa_atexit@plt+0x7f0f0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 8d264 <__cxa_atexit@plt+0x7f0b0> │ │ │ │ - mov r7, r9 │ │ │ │ - b 8c388 <__cxa_atexit@plt+0x7e1d4> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 8a6e0 <__cxa_atexit@plt+0x7c52c> │ │ │ │ + ldr r3, [pc, #64] @ 8a6f8 <__cxa_atexit@plt+0x7c544> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #60] @ 8a6fc <__cxa_atexit@plt+0x7c548> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r2, [r7, #12] │ │ │ │ + str r8, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 8d2ac <__cxa_atexit@plt+0x7f0f8> │ │ │ │ + ldr r7, [pc, #24] @ 8a700 <__cxa_atexit@plt+0x7c54c> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffc10 │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + rsbseq r2, fp, #132, 26 @ 0x2100 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8a754 <__cxa_atexit@plt+0x7c5a0> │ │ │ │ + ldr r3, [pc, #64] @ 8a764 <__cxa_atexit@plt+0x7c5b0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r9, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 8a744 <__cxa_atexit@plt+0x7c590> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + cmn r7, #1 │ │ │ │ + ldrne r7, [r5, #-4] │ │ │ │ + ldreq r7, [r5, #-8] │ │ │ │ + b 3c1f4c <__cxa_atexit@plt+0x3b3d98> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 8d2a8 <__cxa_atexit@plt+0x7f0f4> │ │ │ │ + ldr r7, [pc, #12] @ 8a768 <__cxa_atexit@plt+0x7c5b4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r3, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0xfffff138 │ │ │ │ - rsbseq pc, sl, #156, 16 @ 0x9c0000 │ │ │ │ - rsbseq pc, sl, #180, 16 @ 0xb40000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + rsbseq r2, fp, #20, 26 @ 0x500 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 8d2e4 <__cxa_atexit@plt+0x7f130> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 8d2e8 <__cxa_atexit@plt+0x7f134> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - addseq sp, r6, #112, 6 @ 0xc0000001 │ │ │ │ - addseq sp, r6, #232, 4 @ 0x8000000e │ │ │ │ - andeq r0, r2, pc │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + mov r3, #8 │ │ │ │ + cmn r7, #1 │ │ │ │ + moveq r3, #4 │ │ │ │ + ldr r7, [r5, r3] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3c1f4c <__cxa_atexit@plt+0x3b3d98> │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 8d348 <__cxa_atexit@plt+0x7f194> │ │ │ │ - ldr r7, [pc, #108] @ 8d378 <__cxa_atexit@plt+0x7f1c4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8, r9} │ │ │ │ - sub r7, r5, #36 @ 0x24 │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 8d358 <__cxa_atexit@plt+0x7f1a4> │ │ │ │ - ldr r7, [pc, #88] @ 8d37c <__cxa_atexit@plt+0x7f1c8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 8d33c <__cxa_atexit@plt+0x7f188> │ │ │ │ - mov r7, r9 │ │ │ │ - b 8c388 <__cxa_atexit@plt+0x7e1d4> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 8d384 <__cxa_atexit@plt+0x7f1d0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bhi 8a7e0 <__cxa_atexit@plt+0x7c62c> │ │ │ │ + ldr r3, [pc, #64] @ 8a7f0 <__cxa_atexit@plt+0x7c63c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r9, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 8a7d0 <__cxa_atexit@plt+0x7c61c> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + cmp r7, #0 │ │ │ │ + ldrne r7, [r5, #-4] │ │ │ │ + ldreq r7, [r5, #-8] │ │ │ │ + b 3c1f4c <__cxa_atexit@plt+0x3b3d98> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 8d380 <__cxa_atexit@plt+0x7f1cc> │ │ │ │ + ldr r7, [pc, #12] @ 8a7f4 <__cxa_atexit@plt+0x7c640> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r3, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0xfffff060 │ │ │ │ - rsbseq pc, sl, #196, 14 @ 0x3100000 │ │ │ │ - rsbseq pc, sl, #224, 14 @ 0x3800000 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + rsbseq r2, fp, #140, 24 @ 0x8c00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ mov r3, #8 │ │ │ │ - cmp r7, #2 │ │ │ │ + cmp r7, #0 │ │ │ │ moveq r3, #4 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ add r5, r5, #12 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + b 3c1f4c <__cxa_atexit@plt+0x3b3d98> │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 8d410 <__cxa_atexit@plt+0x7f25c> │ │ │ │ - ldr r7, [pc, #96] @ 8d434 <__cxa_atexit@plt+0x7f280> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #28 │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 8d420 <__cxa_atexit@plt+0x7f26c> │ │ │ │ - ldr r7, [pc, #76] @ 8d438 <__cxa_atexit@plt+0x7f284> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ + bhi 8a86c <__cxa_atexit@plt+0x7c6b8> │ │ │ │ + ldr r3, [pc, #64] @ 8a87c <__cxa_atexit@plt+0x7c6c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r9, sl} │ │ │ │ tst r8, #3 │ │ │ │ - beq 8d404 <__cxa_atexit@plt+0x7f250> │ │ │ │ - mov r7, r8 │ │ │ │ - b 8c388 <__cxa_atexit@plt+0x7e1d4> │ │ │ │ + beq 8a85c <__cxa_atexit@plt+0x7c6a8> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + cmp r7, #1 │ │ │ │ + ldrne r7, [r5, #-4] │ │ │ │ + ldreq r7, [r5, #-8] │ │ │ │ + b 3c1f4c <__cxa_atexit@plt+0x3b3d98> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 8d440 <__cxa_atexit@plt+0x7f28c> │ │ │ │ + ldr r7, [pc, #12] @ 8a880 <__cxa_atexit@plt+0x7c6cc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 8d43c <__cxa_atexit@plt+0x7f288> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0xffffef98 │ │ │ │ - rsbseq pc, sl, #252, 12 @ 0xfc00000 │ │ │ │ - rsbseq pc, sl, #28, 14 @ 0x700000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + rsbseq r2, fp, #4, 24 @ 0x400 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 8d478 <__cxa_atexit@plt+0x7f2c4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 8d47c <__cxa_atexit@plt+0x7f2c8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - addseq sp, r6, #220, 2 @ 0x37 │ │ │ │ - addseq sp, r6, #84, 2 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + mov r3, #8 │ │ │ │ + cmp r7, #1 │ │ │ │ + moveq r3, #4 │ │ │ │ + ldr r7, [r5, r3] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3c1f4c <__cxa_atexit@plt+0x3b3d98> │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 8d4c4 <__cxa_atexit@plt+0x7f310> │ │ │ │ - ldr r7, [pc, #64] @ 8d4e0 <__cxa_atexit@plt+0x7f32c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 8d4b8 <__cxa_atexit@plt+0x7f304> │ │ │ │ - mov r7, r9 │ │ │ │ - b 8c388 <__cxa_atexit@plt+0x7e1d4> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + bhi 8a8f8 <__cxa_atexit@plt+0x7c744> │ │ │ │ + ldr r3, [pc, #64] @ 8a908 <__cxa_atexit@plt+0x7c754> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r9, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 8a8e8 <__cxa_atexit@plt+0x7c734> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + cmn r7, #2 │ │ │ │ + ldrne r7, [r5, #-4] │ │ │ │ + ldreq r7, [r5, #-8] │ │ │ │ + b 3c1f4c <__cxa_atexit@plt+0x3b3d98> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 8d4e4 <__cxa_atexit@plt+0x7f330> │ │ │ │ + ldr r7, [pc, #12] @ 8a90c <__cxa_atexit@plt+0x7c758> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffeee4 │ │ │ │ - rsbseq pc, sl, #88, 12 @ 0x5800000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + rsbseq r2, fp, #132, 22 @ 0x21000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + mov r3, #8 │ │ │ │ + cmn r7, #2 │ │ │ │ + moveq r3, #4 │ │ │ │ + ldr r7, [r5, r3] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3c1f4c <__cxa_atexit@plt+0x3b3d98> │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 8d544 <__cxa_atexit@plt+0x7f390> │ │ │ │ - ldr r7, [pc, #108] @ 8d574 <__cxa_atexit@plt+0x7f3c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8, r9} │ │ │ │ - sub r7, r5, #36 @ 0x24 │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 8d554 <__cxa_atexit@plt+0x7f3a0> │ │ │ │ - ldr r7, [pc, #88] @ 8d578 <__cxa_atexit@plt+0x7f3c4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 8d538 <__cxa_atexit@plt+0x7f384> │ │ │ │ - mov r7, r9 │ │ │ │ - b 8c388 <__cxa_atexit@plt+0x7e1d4> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 8d580 <__cxa_atexit@plt+0x7f3cc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bhi 8a984 <__cxa_atexit@plt+0x7c7d0> │ │ │ │ + ldr r3, [pc, #64] @ 8a994 <__cxa_atexit@plt+0x7c7e0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r9, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 8a974 <__cxa_atexit@plt+0x7c7c0> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + cmn r7, #1 │ │ │ │ + ldrne r7, [r5, #-4] │ │ │ │ + ldreq r7, [r5, #-8] │ │ │ │ + b 3c1f4c <__cxa_atexit@plt+0x3b3d98> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 8d57c <__cxa_atexit@plt+0x7f3c8> │ │ │ │ + ldr r7, [pc, #12] @ 8a998 <__cxa_atexit@plt+0x7c7e4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r3, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0xffffee64 │ │ │ │ - rsbseq pc, sl, #200, 10 @ 0x32000000 │ │ │ │ - rsbseq pc, sl, #240, 10 @ 0x3c000000 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + rsbseq r2, fp, #252, 20 @ 0xfc000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - mov r3, #4 │ │ │ │ - cmp r7, #2 │ │ │ │ - moveq r3, #8 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + mov r3, #8 │ │ │ │ + cmn r7, #1 │ │ │ │ + moveq r3, #4 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ add r5, r5, #12 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 8d61c <__cxa_atexit@plt+0x7f468> │ │ │ │ - ldr lr, [pc, #88] @ 8d628 <__cxa_atexit@plt+0x7f474> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r3, #8] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - ldr r1, [pc, #76] @ 8d62c <__cxa_atexit@plt+0x7f478> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r3} │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 8d610 <__cxa_atexit@plt+0x7f45c> │ │ │ │ - ldr r9, [r5, #-12] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp r3, #2 │ │ │ │ - ldrne r8, [pc, #48] @ 8d634 <__cxa_atexit@plt+0x7f480> │ │ │ │ - addne r8, pc, r8 │ │ │ │ - ldreq r8, [pc, #36] @ 8d630 <__cxa_atexit@plt+0x7f47c> │ │ │ │ - addeq r8, pc, r8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - addseq ip, r6, #212, 30 @ 0x350 │ │ │ │ - rsbeq r1, r1, #16, 14 @ 0x400000 │ │ │ │ - rsbeq r1, r1, #7077888 @ 0x6c0000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 8d66c <__cxa_atexit@plt+0x7f4b8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #32] @ 8d670 <__cxa_atexit@plt+0x7f4bc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r3, r5, #8 │ │ │ │ - and r1, r7, #3 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - cmp r1, #2 │ │ │ │ - moveq r8, r2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - rsbeq r1, r1, #212, 12 @ 0xd400000 │ │ │ │ - rsbeq r1, r1, #217055232 @ 0xcf00000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #12 │ │ │ │ + b 3c1f4c <__cxa_atexit@plt+0x3b3d98> │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 8a9e0 <__cxa_atexit@plt+0x7c82c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + mov r8, #0 │ │ │ │ + b 3c1e94 <__cxa_atexit@plt+0x3b3ce0> │ │ │ │ + addseq pc, r6, #32, 24 @ 0x2000 │ │ │ │ + rsbseq r2, fp, #156, 20 @ 0x9c000 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 8d714 <__cxa_atexit@plt+0x7f560> │ │ │ │ - ldr r2, [pc, #160] @ 8d730 <__cxa_atexit@plt+0x7f57c> │ │ │ │ + bhi 8aa58 <__cxa_atexit@plt+0x7c8a4> │ │ │ │ + cmn r8, #1 │ │ │ │ + beq 8aa40 <__cxa_atexit@plt+0x7c88c> │ │ │ │ + str r8, [r3] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8aa6c <__cxa_atexit@plt+0x7c8b8> │ │ │ │ + ldr r2, [pc, #116] @ 8aa9c <__cxa_atexit@plt+0x7c8e8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r1} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8d708 <__cxa_atexit@plt+0x7f554> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #28 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 8d71c <__cxa_atexit@plt+0x7f568> │ │ │ │ - ldr r3, [pc, #112] @ 8d734 <__cxa_atexit@plt+0x7f580> │ │ │ │ + ldr r3, [pc, #112] @ 8aaa0 <__cxa_atexit@plt+0x7c8ec> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - ldr r3, [pc, #92] @ 8d738 <__cxa_atexit@plt+0x7f584> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr lr, [pc, #84] @ 8d73c <__cxa_atexit@plt+0x7f588> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add r8, r6, #8 │ │ │ │ - stm r8, {r0, r1, lr} │ │ │ │ - str r3, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub sl, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, #11 │ │ │ │ - b 3efa68 <__cxa_atexit@plt+0x3e18b4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + ldr r7, [pc, #72] @ 8aa90 <__cxa_atexit@plt+0x7c8dc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #68] @ 8aa94 <__cxa_atexit@plt+0x7c8e0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #56] @ 8aa98 <__cxa_atexit@plt+0x7c8e4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #24] @ 8aa8c <__cxa_atexit@plt+0x7c8d8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - @ instruction: 0xfffffef0 │ │ │ │ - addseq sp, r6, #96, 4 │ │ │ │ - addseq ip, r6, #212, 28 @ 0xd40 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + rsbseq r2, fp, #68, 20 @ 0x44000 │ │ │ │ + rsbseq r2, fp, #60, 20 @ 0x3c000 │ │ │ │ + rsbseq r2, fp, #64, 20 @ 0x40000 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + rsbeq r4, r1, #1879048196 @ 0x70000004 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8d7a8 <__cxa_atexit@plt+0x7f5f4> │ │ │ │ - ldr r2, [pc, #80] @ 8d7b4 <__cxa_atexit@plt+0x7f600> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #60] @ 8d7b8 <__cxa_atexit@plt+0x7f604> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr lr, [pc, #52] @ 8d7bc <__cxa_atexit@plt+0x7f608> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add r8, r3, #8 │ │ │ │ - stm r8, {r0, r1, lr} │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - add r5, r5, #12 │ │ │ │ - sub sl, r6, #6 │ │ │ │ - mov r8, #11 │ │ │ │ - b 3efa68 <__cxa_atexit@plt+0x3e18b4> │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - addseq sp, r6, #192, 2 @ 0x30 │ │ │ │ - addseq ip, r6, #52, 28 @ 0x340 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ mov r9, r6 │ │ │ │ + str r7, [r5] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 8d810 <__cxa_atexit@plt+0x7f65c> │ │ │ │ - ldr r2, [pc, #56] @ 8d820 <__cxa_atexit@plt+0x7f66c> │ │ │ │ + bcc 8aae4 <__cxa_atexit@plt+0x7c930> │ │ │ │ + ldr r3, [pc, #48] @ 8aafc <__cxa_atexit@plt+0x7c948> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #44] @ 8ab00 <__cxa_atexit@plt+0x7c94c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + ldr r3, [pc, #24] @ 8ab04 <__cxa_atexit@plt+0x7c950> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + @ instruction: 0xfffffef8 │ │ │ │ + rsbeq r4, r1, #-1073741784 @ 0xc0000028 │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + rsbseq r2, fp, #140, 18 @ 0x230000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8abac <__cxa_atexit@plt+0x7c9f8> │ │ │ │ + ldr r7, [pc, #172] @ 8abdc <__cxa_atexit@plt+0x7ca28> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 8ab80 <__cxa_atexit@plt+0x7c9cc> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + cmn r7, #1 │ │ │ │ + beq 8ab94 <__cxa_atexit@plt+0x7c9e0> │ │ │ │ + str r7, [r3] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8abc0 <__cxa_atexit@plt+0x7ca0c> │ │ │ │ + ldr r2, [pc, #140] @ 8abf0 <__cxa_atexit@plt+0x7ca3c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r3, [pc, #44] @ 8d824 <__cxa_atexit@plt+0x7f670> │ │ │ │ + ldr r3, [pc, #136] @ 8abf4 <__cxa_atexit@plt+0x7ca40> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r9, #4]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ + str r7, [r9, #8] │ │ │ │ + mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - mov r3, #20 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r9 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #72] @ 8abe4 <__cxa_atexit@plt+0x7ca30> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #68] @ 8abe8 <__cxa_atexit@plt+0x7ca34> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #56] @ 8abec <__cxa_atexit@plt+0x7ca38> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe90 │ │ │ │ - rsbeq r1, r1, #1845493760 @ 0x6e000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ + ldr r5, [pc, #24] @ 8abe0 <__cxa_atexit@plt+0x7ca2c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xfffffee0 │ │ │ │ + rsbseq r2, fp, #240, 16 @ 0xf00000 │ │ │ │ + rsbseq r2, fp, #232, 16 @ 0xe80000 │ │ │ │ + rsbseq r2, fp, #244, 16 @ 0xf40000 │ │ │ │ + @ instruction: 0xfffffe60 │ │ │ │ + rsbeq r4, r1, #-1073741822 @ 0xc0000002 │ │ │ │ + rsbseq r2, fp, #160, 16 @ 0xa00000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ - mov r7, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 8d8c4 <__cxa_atexit@plt+0x7f710> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r5, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8ac70 <__cxa_atexit@plt+0x7cabc> │ │ │ │ + cmn r8, #1 │ │ │ │ + beq 8ac58 <__cxa_atexit@plt+0x7caa4> │ │ │ │ + str r8, [r3] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 8d8cc <__cxa_atexit@plt+0x7f718> │ │ │ │ - ldr r1, [pc, #148] @ 8d8f4 <__cxa_atexit@plt+0x7f740> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r7, {r1, r3} │ │ │ │ - ldr r1, [pc, #140] @ 8d8f8 <__cxa_atexit@plt+0x7f744> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #124] @ 8d8fc <__cxa_atexit@plt+0x7f748> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r9, {r0, r1, r3} │ │ │ │ - sub r8, r6, #6 │ │ │ │ - add r6, r9, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8d8e4 <__cxa_atexit@plt+0x7f730> │ │ │ │ - ldr r2, [pc, #100] @ 8d900 <__cxa_atexit@plt+0x7f74c> │ │ │ │ + bcc 8ac84 <__cxa_atexit@plt+0x7cad0> │ │ │ │ + ldr r2, [pc, #116] @ 8acb4 <__cxa_atexit@plt+0x7cb00> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r3, [pc, #88] @ 8d904 <__cxa_atexit@plt+0x7f750> │ │ │ │ + ldr r3, [pc, #112] @ 8acb8 <__cxa_atexit@plt+0x7cb04> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r2, [r9, #16]! │ │ │ │ + str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ mov r8, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + ldr r7, [pc, #72] @ 8aca8 <__cxa_atexit@plt+0x7caf4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #68] @ 8acac <__cxa_atexit@plt+0x7caf8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ mov r6, r9 │ │ │ │ - b 8d8d4 <__cxa_atexit@plt+0x7f720> │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #20 │ │ │ │ + ldr r7, [pc, #56] @ 8acb0 <__cxa_atexit@plt+0x7cafc> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - addseq ip, r6, #84, 26 @ 0x1500 │ │ │ │ - addseq ip, r6, #84, 26 @ 0x1500 │ │ │ │ - addseq ip, r6, #60, 26 @ 0xf00 │ │ │ │ - @ instruction: 0xfffffddc │ │ │ │ - rsbeq r1, r1, #-402653182 @ 0xe8000002 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 8d968 <__cxa_atexit@plt+0x7f7b4> │ │ │ │ - ldr lr, [pc, #76] @ 8d974 <__cxa_atexit@plt+0x7f7c0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r3, #8] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - ldr r1, [pc, #64] @ 8d978 <__cxa_atexit@plt+0x7f7c4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8d95c <__cxa_atexit@plt+0x7f7a8> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r5, #-12] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r8, #11 │ │ │ │ - b 3efa68 <__cxa_atexit@plt+0x3e18b4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - addseq ip, r6, #124, 24 @ 0x7c00 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, #11 │ │ │ │ - b 3efa68 <__cxa_atexit@plt+0x3e18b4> │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #12 │ │ │ │ + ldr r7, [pc, #24] @ 8aca4 <__cxa_atexit@plt+0x7caf0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + @ instruction: 0xfffffe1c │ │ │ │ + rsbseq r2, fp, #44, 16 @ 0x2c0000 │ │ │ │ + rsbseq r2, fp, #36, 16 @ 0x240000 │ │ │ │ + rsbseq r2, fp, #40, 16 @ 0x280000 │ │ │ │ + @ instruction: 0xfffffd84 │ │ │ │ + rsbeq r4, r1, #47 @ 0x2f │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 8da40 <__cxa_atexit@plt+0x7f88c> │ │ │ │ - ldr r2, [pc, #168] @ 8da5c <__cxa_atexit@plt+0x7f8a8> │ │ │ │ + bhi 8ad00 <__cxa_atexit@plt+0x7cb4c> │ │ │ │ + ldr r2, [pc, #48] @ 8ad08 <__cxa_atexit@plt+0x7cb54> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8da34 <__cxa_atexit@plt+0x7f880> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #28 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 8da48 <__cxa_atexit@plt+0x7f894> │ │ │ │ - ldr r3, [pc, #116] @ 8da60 <__cxa_atexit@plt+0x7f8ac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - ldr r3, [pc, #96] @ 8da64 <__cxa_atexit@plt+0x7f8b0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr lr, [pc, #88] @ 8da68 <__cxa_atexit@plt+0x7f8b4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r3, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub sl, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, #11 │ │ │ │ - b 3efa68 <__cxa_atexit@plt+0x3e18b4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - @ instruction: 0xffffff20 │ │ │ │ - addseq ip, r6, #56, 30 @ 0xe0 │ │ │ │ - addseq ip, r6, #172, 22 @ 0x2b000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8dad8 <__cxa_atexit@plt+0x7f924> │ │ │ │ - ldr r2, [pc, #84] @ 8dae4 <__cxa_atexit@plt+0x7f930> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #64] @ 8dae8 <__cxa_atexit@plt+0x7f934> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr lr, [pc, #56] @ 8daec <__cxa_atexit@plt+0x7f938> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - add r5, r5, #12 │ │ │ │ - sub sl, r6, #6 │ │ │ │ - mov r8, #11 │ │ │ │ - b 3efa68 <__cxa_atexit@plt+0x3e18b4> │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - @ instruction: 0xfffffe7c │ │ │ │ - addseq ip, r6, #148, 28 @ 0x940 │ │ │ │ - addseq ip, r6, #8, 22 @ 0x2000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 8db84 <__cxa_atexit@plt+0x7f9d0> │ │ │ │ - ldr lr, [pc, #148] @ 8dba4 <__cxa_atexit@plt+0x7f9f0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - ldr r1, [pc, #136] @ 8dba8 <__cxa_atexit@plt+0x7f9f4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r2} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8db78 <__cxa_atexit@plt+0x7f9c4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 8db90 <__cxa_atexit@plt+0x7f9dc> │ │ │ │ - ldr r3, [pc, #100] @ 8dbac <__cxa_atexit@plt+0x7f9f8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r0, [pc, #84] @ 8dbb0 <__cxa_atexit@plt+0x7f9fc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r3} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - sub sl, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, #11 │ │ │ │ - b 3efa68 <__cxa_atexit@plt+0x3e18b4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ldr r5, [pc, #28] @ 8ad0c <__cxa_atexit@plt+0x7cb58> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add sl, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + mov r8, #0 │ │ │ │ + b 3c1e94 <__cxa_atexit@plt+0x3b3ce0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - addseq ip, r6, #148, 20 @ 0x94000 │ │ │ │ - addseq ip, r6, #120, 20 @ 0x78000 │ │ │ │ - addseq ip, r6, #96, 20 @ 0x60000 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + addseq pc, r6, #0, 18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8dc04 <__cxa_atexit@plt+0x7fa50> │ │ │ │ - ldr r2, [pc, #56] @ 8dc10 <__cxa_atexit@plt+0x7fa5c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r0, [pc, #40] @ 8dc14 <__cxa_atexit@plt+0x7fa60> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r2} │ │ │ │ - str r1, [r3, #12] │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - sub sl, r6, #6 │ │ │ │ - mov r8, #11 │ │ │ │ - b 3efa68 <__cxa_atexit@plt+0x3e18b4> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq ip, r6, #232, 18 @ 0x3a0000 │ │ │ │ - addseq ip, r6, #208, 18 @ 0x340000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c1f2c <__cxa_atexit@plt+0x3b3d78> │ │ │ │ + andeq r0, r2, sp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 8dcc0 <__cxa_atexit@plt+0x7fb0c> │ │ │ │ - ldr r2, [pc, #168] @ 8dcdc <__cxa_atexit@plt+0x7fb28> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8dcb4 <__cxa_atexit@plt+0x7fb00> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #28 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 8dcc8 <__cxa_atexit@plt+0x7fb14> │ │ │ │ - ldr r3, [pc, #116] @ 8dce0 <__cxa_atexit@plt+0x7fb2c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - ldr r3, [pc, #96] @ 8dce4 <__cxa_atexit@plt+0x7fb30> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr lr, [pc, #88] @ 8dce8 <__cxa_atexit@plt+0x7fb34> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r3, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub sl, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, #11 │ │ │ │ - b 3efa68 <__cxa_atexit@plt+0x3e18b4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - @ instruction: 0xfffffe88 │ │ │ │ - addseq ip, r6, #184, 24 @ 0xb800 │ │ │ │ - addseq ip, r6, #44, 18 @ 0xb0000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + bhi 8ad98 <__cxa_atexit@plt+0x7cbe4> │ │ │ │ + cmn r8, #1 │ │ │ │ + beq 8ad8c <__cxa_atexit@plt+0x7cbd8> │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r8, [r5, #-4] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8dd58 <__cxa_atexit@plt+0x7fba4> │ │ │ │ - ldr r2, [pc, #84] @ 8dd64 <__cxa_atexit@plt+0x7fbb0> │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 8ada8 <__cxa_atexit@plt+0x7cbf4> │ │ │ │ + ldr r1, [pc, #108] @ 8add4 <__cxa_atexit@plt+0x7cc20> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #104] @ 8add8 <__cxa_atexit@plt+0x7cc24> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #64] @ 8dd68 <__cxa_atexit@plt+0x7fbb4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr lr, [pc, #56] @ 8dd6c <__cxa_atexit@plt+0x7fbb8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - add r5, r5, #12 │ │ │ │ - sub sl, r6, #6 │ │ │ │ - mov r8, #11 │ │ │ │ - b 3efa68 <__cxa_atexit@plt+0x3e18b4> │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - addseq ip, r6, #20, 24 @ 0x1400 │ │ │ │ - addseq ip, r6, #136, 16 @ 0x880000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ mov r9, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 8ddd8 <__cxa_atexit@plt+0x7fc24> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8dde4 <__cxa_atexit@plt+0x7fc30> │ │ │ │ - ldr r2, [pc, #84] @ 8ddf4 <__cxa_atexit@plt+0x7fc40> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ 8ddf8 <__cxa_atexit@plt+0x7fc44> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r8, [pc, #60] @ 8ddfc <__cxa_atexit@plt+0x7fc48> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe7c │ │ │ │ - addseq ip, r6, #12, 16 @ 0xc0000 │ │ │ │ - rsbeq r0, r1, #144, 28 @ 0x900 │ │ │ │ - andeq r0, r3, r3, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 8dee0 <__cxa_atexit@plt+0x7fd2c> │ │ │ │ - mov r3, r5 │ │ │ │ - str r8, [r3, #-12]! │ │ │ │ - str sl, [r3, #4] │ │ │ │ - str r9, [r3, #8] │ │ │ │ - and r2, r9, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 8dea8 <__cxa_atexit@plt+0x7fcf4> │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 8def0 <__cxa_atexit@plt+0x7fd3c> │ │ │ │ - ldr r1, [r2, #2] │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - add r9, r6, #4 │ │ │ │ - cmp r8, #10 │ │ │ │ - ble 8deb4 <__cxa_atexit@plt+0x7fd00> │ │ │ │ - ldr lr, [pc, #168] @ 8df10 <__cxa_atexit@plt+0x7fd5c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [pc, #164] @ 8df14 <__cxa_atexit@plt+0x7fd60> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r8, [pc, #156] @ 8df18 <__cxa_atexit@plt+0x7fd64> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r8, [r6, #24] │ │ │ │ - str r7, [r6, #28] │ │ │ │ - str r9, [r6, #32] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b 8e004 <__cxa_atexit@plt+0x7fe50> │ │ │ │ - add r3, r6, #20 │ │ │ │ - ldr lr, [pc, #100] @ 8df24 <__cxa_atexit@plt+0x7fd70> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #96] @ 8df28 <__cxa_atexit@plt+0x7fd74> │ │ │ │ + mov r8, r2 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + ldr r8, [pc, #56] @ 8adcc <__cxa_atexit@plt+0x7cc18> │ │ │ │ add r8, pc, r8 │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - mov r6, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r7, [pc, #56] @ 8df20 <__cxa_atexit@plt+0x7fd6c> │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + ldr r7, [pc, #48] @ 8add0 <__cxa_atexit@plt+0x7cc1c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 8df1c <__cxa_atexit@plt+0x7fd68> │ │ │ │ + ldr r7, [pc, #24] @ 8adc8 <__cxa_atexit@plt+0x7cc14> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #32 │ │ │ │ + mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - addseq ip, r6, #84, 14 @ 0x1500000 │ │ │ │ - addseq ip, r6, #64, 14 @ 0x1000000 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - rsbseq lr, sl, #128, 24 @ 0x8000 │ │ │ │ - @ instruction: 0xfffffadc │ │ │ │ - rsbeq r0, r1, #136, 26 @ 0x2200 │ │ │ │ - andeq r0, r0, r3, lsr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 8dfd0 <__cxa_atexit@plt+0x7fe1c> │ │ │ │ - ldr lr, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - add r9, r6, #4 │ │ │ │ - cmp r2, #10 │ │ │ │ - ble 8dfa4 <__cxa_atexit@plt+0x7fdf0> │ │ │ │ - ldr r8, [pc, #128] @ 8dfec <__cxa_atexit@plt+0x7fe38> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r7, [pc, #124] @ 8dff0 <__cxa_atexit@plt+0x7fe3c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r2, [pc, #116] @ 8dff4 <__cxa_atexit@plt+0x7fe40> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add sl, r6, #12 │ │ │ │ - stm sl, {r0, r1, lr} │ │ │ │ - add lr, r6, #24 │ │ │ │ - stm lr, {r2, r7, r9} │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str r8, [r6, #4] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - add r3, r6, #20 │ │ │ │ - ldr r2, [pc, #76] @ 8dffc <__cxa_atexit@plt+0x7fe48> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #72] @ 8e000 <__cxa_atexit@plt+0x7fe4c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add sl, r6, #12 │ │ │ │ - stm sl, {r0, r1, lr} │ │ │ │ - str r2, [r6, #4] │ │ │ │ - add r5, r5, #16 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r6, [pc, #32] @ 8dff8 <__cxa_atexit@plt+0x7fe44> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - @ instruction: 0xfffffe08 │ │ │ │ - addseq ip, r6, #80, 12 @ 0x5000000 │ │ │ │ - addseq ip, r6, #60, 12 @ 0x3c00000 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsbeq r3, r1, #236, 28 @ 0xec0 │ │ │ │ + rsbseq r2, fp, #16, 14 @ 0x400000 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - @ instruction: 0xfffff9ec │ │ │ │ - rsbeq r0, r1, #152, 24 @ 0x9800 │ │ │ │ - mov fp, r7 │ │ │ │ + rsbeq r3, r1, #7, 30 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + str r7, [r5, #8] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 8e0c8 <__cxa_atexit@plt+0x7ff14> │ │ │ │ - ldr r2, [pc, #200] @ 8e0f0 <__cxa_atexit@plt+0x7ff3c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldm r5, {r0, r8} │ │ │ │ - stmib r9, {r2, r7} │ │ │ │ - str r1, [r9, #12] │ │ │ │ - sub r7, r6, #35 @ 0x23 │ │ │ │ - cmp r0, #10 │ │ │ │ - ble 8e088 <__cxa_atexit@plt+0x7fed4> │ │ │ │ - ldr r3, [pc, #164] @ 8e0f4 <__cxa_atexit@plt+0x7ff40> │ │ │ │ + bcc 8ae24 <__cxa_atexit@plt+0x7cc70> │ │ │ │ + ldr r3, [pc, #56] @ 8ae3c <__cxa_atexit@plt+0x7cc88> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #160] @ 8e0f8 <__cxa_atexit@plt+0x7ff44> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r3, [r9, #16]! │ │ │ │ - ldr r3, [pc, #144] @ 8e0fc <__cxa_atexit@plt+0x7ff48> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r7, [r9, #8] │ │ │ │ - str r8, [r9, #12] │ │ │ │ - str r3, [r9, #16] │ │ │ │ - str r2, [r9, #20] │ │ │ │ - str r9, [r9, #24] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ + ldr r8, [pc, #52] @ 8ae40 <__cxa_atexit@plt+0x7cc8c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r7, [r9, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ - add r6, r9, #32 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 8e0e0 <__cxa_atexit@plt+0x7ff2c> │ │ │ │ - ldr r3, [pc, #100] @ 8e104 <__cxa_atexit@plt+0x7ff50> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r9, #16]! │ │ │ │ - ldr r2, [r9, #-8] │ │ │ │ - ldr r1, [r9, #-4] │ │ │ │ - ldr r3, [pc, #84] @ 8e108 <__cxa_atexit@plt+0x7ff54> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r8, [r9, #8] │ │ │ │ - str r2, [r9, #12] │ │ │ │ - str r1, [r9, #16] │ │ │ │ - mov r8, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r3, [pc, #48] @ 8e100 <__cxa_atexit@plt+0x7ff4c> │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + ldr r3, [pc, #24] @ 8ae44 <__cxa_atexit@plt+0x7cc90> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #40 @ 0x28 │ │ │ │ + mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - mov r3, #20 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffff7a0 │ │ │ │ - @ instruction: 0xfffff7dc │ │ │ │ - addseq ip, r6, #108, 10 @ 0x1b000000 │ │ │ │ - addseq ip, r6, #80, 10 @ 0x14000000 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0xfffff5d8 │ │ │ │ - rsbeq r0, r1, #182272 @ 0x2c800 │ │ │ │ - andeq r0, r0, r3, lsr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 8e004 <__cxa_atexit@plt+0x7fe50> │ │ │ │ + str r3, [r5] │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + @ instruction: 0xfffffebc │ │ │ │ + rsbeq r3, r1, #1712 @ 0x6b0 │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ + sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 8e19c <__cxa_atexit@plt+0x7ffe8> │ │ │ │ - ldr r3, [pc, #104] @ 8e1ac <__cxa_atexit@plt+0x7fff8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9, sl} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 8e17c <__cxa_atexit@plt+0x7ffc8> │ │ │ │ - ldr r3, [pc, #88] @ 8e1b0 <__cxa_atexit@plt+0x7fffc> │ │ │ │ + bhi 8aefc <__cxa_atexit@plt+0x7cd48> │ │ │ │ + ldr r3, [pc, #220] @ 8af44 <__cxa_atexit@plt+0x7cd90> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r8, #3] │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ + stmdb r5, {r3, sl} │ │ │ │ tst r9, #3 │ │ │ │ - beq 8e18c <__cxa_atexit@plt+0x7ffd8> │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ + beq 8aed8 <__cxa_atexit@plt+0x7cd24> │ │ │ │ + ldr r8, [r9, #3] │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8af0c <__cxa_atexit@plt+0x7cd58> │ │ │ │ + cmn r8, #1 │ │ │ │ + beq 8aee8 <__cxa_atexit@plt+0x7cd34> │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 8af20 <__cxa_atexit@plt+0x7cd6c> │ │ │ │ + ldr r7, [pc, #172] @ 8af58 <__cxa_atexit@plt+0x7cda4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #168] @ 8af5c <__cxa_atexit@plt+0x7cda8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + mov r3, r6 │ │ │ │ + mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ - b 8de0c <__cxa_atexit@plt+0x7fc58> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + mov r8, r1 │ │ │ │ + mov r9, r3 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 8e1b4 <__cxa_atexit@plt+0x80000> │ │ │ │ + ldr r8, [pc, #92] @ 8af4c <__cxa_atexit@plt+0x7cd98> │ │ │ │ + add r8, pc, r8 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + ldr r7, [pc, #80] @ 8af54 <__cxa_atexit@plt+0x7cda0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - rsbseq lr, sl, #200, 18 @ 0x320000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + ldr r7, [pc, #60] @ 8af50 <__cxa_atexit@plt+0x7cd9c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #32] @ 8af48 <__cxa_atexit@plt+0x7cd94> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r5, #16 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r7] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + @ instruction: 0xfffffeb8 │ │ │ │ + rsbeq r3, r1, #144, 26 @ 0x2400 │ │ │ │ + rsbseq r2, fp, #156, 10 @ 0x27000000 │ │ │ │ + rsbseq r2, fp, #176, 10 @ 0x2c000000 │ │ │ │ + @ instruction: 0xfffffe14 │ │ │ │ + rsbeq r3, r1, #12480 @ 0x30c0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 8e1f4 <__cxa_atexit@plt+0x80040> │ │ │ │ - add r3, pc, r3 │ │ │ │ + mov r2, r5 │ │ │ │ + add r5, r5, #8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r3, r8} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8e1ec <__cxa_atexit@plt+0x80038> │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r9, r7 │ │ │ │ - b 8de0c <__cxa_atexit@plt+0x7fc58> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r9, [r2, #4] │ │ │ │ + sub r3, r2, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8afdc <__cxa_atexit@plt+0x7ce28> │ │ │ │ + cmn r8, #1 │ │ │ │ + beq 8afd0 <__cxa_atexit@plt+0x7ce1c> │ │ │ │ + str r9, [r2] │ │ │ │ + str r8, [r2, #4] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 8afec <__cxa_atexit@plt+0x7ce38> │ │ │ │ + ldr r1, [pc, #112] @ 8b01c <__cxa_atexit@plt+0x7ce68> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [pc, #108] @ 8b020 <__cxa_atexit@plt+0x7ce6c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + ldr r8, [pc, #60] @ 8b014 <__cxa_atexit@plt+0x7ce60> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + ldr r7, [pc, #52] @ 8b018 <__cxa_atexit@plt+0x7ce64> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldmib r5, {r8, sl} │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r9, r7 │ │ │ │ - b 8de0c <__cxa_atexit@plt+0x7fc58> │ │ │ │ + ldr r7, [pc, #28] @ 8b010 <__cxa_atexit@plt+0x7ce5c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + @ instruction: 0xfffffdec │ │ │ │ + rsbeq r3, r1, #168, 24 @ 0xa800 │ │ │ │ + rsbseq r2, fp, #204, 8 @ 0xcc000000 │ │ │ │ + @ instruction: 0xfffffd14 │ │ │ │ + rsbeq r3, r1, #49920 @ 0xc300 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 8e260 <__cxa_atexit@plt+0x800ac> │ │ │ │ - ldr r3, [pc, #64] @ 8e270 <__cxa_atexit@plt+0x800bc> │ │ │ │ + bhi 8b0d8 <__cxa_atexit@plt+0x7cf24> │ │ │ │ + ldr r3, [pc, #220] @ 8b120 <__cxa_atexit@plt+0x7cf6c> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 8e250 <__cxa_atexit@plt+0x8009c> │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ + beq 8b0b4 <__cxa_atexit@plt+0x7cf00> │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8b0e8 <__cxa_atexit@plt+0x7cf34> │ │ │ │ + cmn r3, #1 │ │ │ │ + beq 8b0c4 <__cxa_atexit@plt+0x7cf10> │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 8b0fc <__cxa_atexit@plt+0x7cf48> │ │ │ │ + ldr r7, [pc, #168] @ 8b134 <__cxa_atexit@plt+0x7cf80> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #164] @ 8b138 <__cxa_atexit@plt+0x7cf84> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str r3, [r6, #12] │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r8, #0 │ │ │ │ - b 8de0c <__cxa_atexit@plt+0x7fc58> │ │ │ │ + mov r8, r1 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 8e274 <__cxa_atexit@plt+0x800c0> │ │ │ │ + ldr r3, [pc, #92] @ 8b128 <__cxa_atexit@plt+0x7cf74> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + ldr r7, [pc, #80] @ 8b130 <__cxa_atexit@plt+0x7cf7c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - rsbseq lr, sl, #8, 18 @ 0x20000 │ │ │ │ + ldr r7, [pc, #60] @ 8b12c <__cxa_atexit@plt+0x7cf78> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #32] @ 8b124 <__cxa_atexit@plt+0x7cf70> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r5, #16 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r7] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + @ instruction: 0xfffffcdc │ │ │ │ + rsbeq r3, r1, #180, 22 @ 0x2d000 │ │ │ │ + rsbseq r2, fp, #192, 6 │ │ │ │ + rsbseq r2, fp, #216, 6 @ 0x60000003 │ │ │ │ + @ instruction: 0xfffffc34 │ │ │ │ + rsbeq r3, r1, #232448 @ 0x38c00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ + mov r2, r5 │ │ │ │ add r5, r5, #8 │ │ │ │ - mov r8, #0 │ │ │ │ - mov r9, r7 │ │ │ │ - b 8de0c <__cxa_atexit@plt+0x7fc58> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r2, #4] │ │ │ │ + sub r3, r2, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8b1b8 <__cxa_atexit@plt+0x7d004> │ │ │ │ + cmn r8, #1 │ │ │ │ + beq 8b1ac <__cxa_atexit@plt+0x7cff8> │ │ │ │ + str r9, [r2] │ │ │ │ + str r8, [r2, #4] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 8b1c8 <__cxa_atexit@plt+0x7d014> │ │ │ │ + ldr r1, [pc, #112] @ 8b1f8 <__cxa_atexit@plt+0x7d044> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [pc, #108] @ 8b1fc <__cxa_atexit@plt+0x7d048> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + ldr r8, [pc, #60] @ 8b1f0 <__cxa_atexit@plt+0x7d03c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + ldr r7, [pc, #52] @ 8b1f4 <__cxa_atexit@plt+0x7d040> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 8b1ec <__cxa_atexit@plt+0x7d038> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + @ instruction: 0xfffffc10 │ │ │ │ + rsbeq r3, r1, #204, 20 @ 0xcc000 │ │ │ │ + rsbseq r2, fp, #240, 4 │ │ │ │ + @ instruction: 0xfffffb38 │ │ │ │ + rsbeq r3, r1, #946176 @ 0xe7000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ 8e2b8 <__cxa_atexit@plt+0x80104> │ │ │ │ + ldr r3, [pc, #8] @ 8b224 <__cxa_atexit@plt+0x7d070> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3efa10 <__cxa_atexit@plt+0x3e185c> │ │ │ │ - rsbseq lr, sl, #192, 16 @ 0xc00000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + b 3c1e3c <__cxa_atexit@plt+0x3b3c88> │ │ │ │ + rsbseq r2, fp, #156, 4 @ 0xc0000009 │ │ │ │ + rsbseq r2, fp, #248, 4 @ 0x8000000f │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r9, r8 │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 8e314 <__cxa_atexit@plt+0x80160> │ │ │ │ - ldr r3, [pc, #72] @ 8e328 <__cxa_atexit@plt+0x80174> │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 8b288 <__cxa_atexit@plt+0x7d0d4> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 8b280 <__cxa_atexit@plt+0x7d0cc> │ │ │ │ + ldr r3, [pc, #52] @ 8b290 <__cxa_atexit@plt+0x7d0dc> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 8e304 <__cxa_atexit@plt+0x80150> │ │ │ │ - ldr r7, [pc, #56] @ 8e32c <__cxa_atexit@plt+0x80178> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add sl, r7, #1 │ │ │ │ - mov r7, r9 │ │ │ │ - mov r8, #0 │ │ │ │ - b 8de0c <__cxa_atexit@plt+0x7fc58> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r9, [pc, #48] @ 8b294 <__cxa_atexit@plt+0x7d0e0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r2, [pc, #44] @ 8b298 <__cxa_atexit@plt+0x7d0e4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, sl │ │ │ │ + b 3c20f4 <__cxa_atexit@plt+0x3b3f40> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 8e330 <__cxa_atexit@plt+0x8017c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - addseq ip, r6, #220, 4 @ 0xc000000d │ │ │ │ - rsbseq lr, sl, #92, 16 @ 0x5c0000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 8e358 <__cxa_atexit@plt+0x801a4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, #0 │ │ │ │ - mov r9, r7 │ │ │ │ - b 8de0c <__cxa_atexit@plt+0x7fc58> │ │ │ │ - addseq ip, r6, #140, 4 @ 0xc0000008 │ │ │ │ + rsbseq r2, fp, #164, 4 @ 0x4000000a │ │ │ │ + rsbseq r2, fp, #176, 4 │ │ │ │ + addseq pc, r6, #128, 6 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 8e3a0 <__cxa_atexit@plt+0x801ec> │ │ │ │ - ldr r7, [pc, #52] @ 8e3b0 <__cxa_atexit@plt+0x801fc> │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 8b304 <__cxa_atexit@plt+0x7d150> │ │ │ │ + ldr r7, [pc, #88] @ 8b318 <__cxa_atexit@plt+0x7d164> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 8e394 <__cxa_atexit@plt+0x801e0> │ │ │ │ - mov r7, r8 │ │ │ │ - b 8e3c0 <__cxa_atexit@plt+0x8020c> │ │ │ │ + beq 8b2f0 <__cxa_atexit@plt+0x7d13c> │ │ │ │ + ldr r2, [pc, #72] @ 8b31c <__cxa_atexit@plt+0x7d168> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + ldr r7, [r3, #-4] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8b2fc <__cxa_atexit@plt+0x7d148> │ │ │ │ + b 8b364 <__cxa_atexit@plt+0x7d1b0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 8e3b4 <__cxa_atexit@plt+0x80200> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 8b320 <__cxa_atexit@plt+0x7d16c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq lr, sl, #232, 14 @ 0x3a00000 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + rsbseq r2, fp, #72, 4 @ 0x80000004 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ + ldr r3, [pc, #36] @ 8b358 <__cxa_atexit@plt+0x7d1a4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - sub r5, r5, #4 │ │ │ │ - and r1, r7, #3 │ │ │ │ - and r0, r2, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 8e408 <__cxa_atexit@plt+0x80254> │ │ │ │ - ldr lr, [pc, #84] @ 8e43c <__cxa_atexit@plt+0x80288> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #2] │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - str lr, [r3, #-4] │ │ │ │ - str r2, [r3] │ │ │ │ - str r0, [r3, #4] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 8e430 <__cxa_atexit@plt+0x8027c> │ │ │ │ - b 8e448 <__cxa_atexit@plt+0x80294> │ │ │ │ - ldr lr, [pc, #40] @ 8e438 <__cxa_atexit@plt+0x80284> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #3] │ │ │ │ - ldr r2, [r2, #7] │ │ │ │ - str lr, [r3, #-4] │ │ │ │ - str r2, [r3] │ │ │ │ - str r0, [r3, #4] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 8e430 <__cxa_atexit@plt+0x8027c> │ │ │ │ - b 8e5ec <__cxa_atexit@plt+0x80438> │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8b350 <__cxa_atexit@plt+0x7d19c> │ │ │ │ + b 8b364 <__cxa_atexit@plt+0x7d1b0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 8e4e0 <__cxa_atexit@plt+0x8032c> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r1, [pc, #144] @ 8e4f4 <__cxa_atexit@plt+0x80340> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8e4c0 <__cxa_atexit@plt+0x8030c> │ │ │ │ - ldr r1, [pc, #112] @ 8e4f8 <__cxa_atexit@plt+0x80344> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8e4c0 <__cxa_atexit@plt+0x8030c> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - cmp r2, r3 │ │ │ │ - bge 8e4cc <__cxa_atexit@plt+0x80318> │ │ │ │ - ldr r7, [pc, #72] @ 8e4fc <__cxa_atexit@plt+0x80348> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + beq 8b3b8 <__cxa_atexit@plt+0x7d204> │ │ │ │ + cmp r6, #3 │ │ │ │ + bne 8b3dc <__cxa_atexit@plt+0x7d228> │ │ │ │ + bic r6, r7, #3 │ │ │ │ + ldr r6, [r6] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + ldrh r0, [r6, #-2] │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r0, #3 │ │ │ │ + bne 8b400 <__cxa_atexit@plt+0x7d24c> │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 8b428 <__cxa_atexit@plt+0x7d274> │ │ │ │ + ldr r7, [pc, #148] @ 8b440 <__cxa_atexit@plt+0x7d28c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + orr r2, r2, #16 │ │ │ │ + b 8b418 <__cxa_atexit@plt+0x7d264> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 8b428 <__cxa_atexit@plt+0x7d274> │ │ │ │ + ldr r7, [pc, #104] @ 8b438 <__cxa_atexit@plt+0x7d284> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + orr r2, r2, #2 │ │ │ │ + b 8b418 <__cxa_atexit@plt+0x7d264> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 8b428 <__cxa_atexit@plt+0x7d274> │ │ │ │ + ldr r7, [pc, #64] @ 8b434 <__cxa_atexit@plt+0x7d280> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + orr r2, r2, #1 │ │ │ │ + b 8b418 <__cxa_atexit@plt+0x7d264> │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 8b428 <__cxa_atexit@plt+0x7d274> │ │ │ │ + ldr r7, [pc, #44] @ 8b43c <__cxa_atexit@plt+0x7d288> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + orr r2, r2, #8 │ │ │ │ + str r7, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq pc, r6, #176, 4 │ │ │ │ + addseq pc, r6, #212, 4 @ 0x4000000d │ │ │ │ + addseq pc, r6, #148, 4 @ 0x40000009 │ │ │ │ + addseq pc, r6, #248, 4 @ 0x8000000f │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8b49c <__cxa_atexit@plt+0x7d2e8> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 8b494 <__cxa_atexit@plt+0x7d2e0> │ │ │ │ + ldr r3, [pc, #48] @ 8b4a4 <__cxa_atexit@plt+0x7d2f0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #44] @ 8b4a8 <__cxa_atexit@plt+0x7d2f4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #36] @ 8b4ac <__cxa_atexit@plt+0x7d2f8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + b 1616b18 <__cxa_atexit@plt+0x1608964> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bne 8e4e0 <__cxa_atexit@plt+0x8032c> │ │ │ │ - ldr r9, [r5] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3efcf0 <__cxa_atexit@plt+0x3e1b3c> │ │ │ │ - ldr r7, [pc, #24] @ 8e500 <__cxa_atexit@plt+0x8034c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - addseq ip, r6, #252 @ 0xfc │ │ │ │ - addseq ip, r6, #72, 2 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsbeq r3, r1, #46661632 @ 0x2c80000 │ │ │ │ + addseq pc, r6, #100, 2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #104] @ 8e57c <__cxa_atexit@plt+0x803c8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8e54c <__cxa_atexit@plt+0x80398> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r3, r2 │ │ │ │ - bge 8e554 <__cxa_atexit@plt+0x803a0> │ │ │ │ - ldr r7, [pc, #64] @ 8e580 <__cxa_atexit@plt+0x803cc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + mov r3, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8b500 <__cxa_atexit@plt+0x7d34c> │ │ │ │ + ldr lr, [pc, #60] @ 8b518 <__cxa_atexit@plt+0x7d364> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmda r5, {r1, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 8b51c <__cxa_atexit@plt+0x7d368> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq pc, r6, #80, 8 @ 0x50000000 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8b564 <__cxa_atexit@plt+0x7d3b0> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #40] @ 8b57c <__cxa_atexit@plt+0x7d3c8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ 8b580 <__cxa_atexit@plt+0x7d3cc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq pc, r6, #216, 6 @ 0x60000003 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8b5dc <__cxa_atexit@plt+0x7d428> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 8b5d4 <__cxa_atexit@plt+0x7d420> │ │ │ │ + ldr r3, [pc, #48] @ 8b5e4 <__cxa_atexit@plt+0x7d430> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #44] @ 8b5e8 <__cxa_atexit@plt+0x7d434> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #36] @ 8b5ec <__cxa_atexit@plt+0x7d438> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + b 1616b18 <__cxa_atexit@plt+0x1608964> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - bne 8e568 <__cxa_atexit@plt+0x803b4> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 3efcf0 <__cxa_atexit@plt+0x3e1b3c> │ │ │ │ - ldr r7, [pc, #20] @ 8e584 <__cxa_atexit@plt+0x803d0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - addseq ip, r6, #112 @ 0x70 │ │ │ │ - addseq ip, r6, #192 @ 0xc0 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsbeq r3, r1, #110100480 @ 0x6900000 │ │ │ │ + addseq pc, r6, #36 @ 0x24 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - cmp r2, r3 │ │ │ │ - bge 8e5b4 <__cxa_atexit@plt+0x80400> │ │ │ │ - ldr r7, [pc, #52] @ 8e5dc <__cxa_atexit@plt+0x80428> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + mov r3, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8b640 <__cxa_atexit@plt+0x7d48c> │ │ │ │ + ldr lr, [pc, #60] @ 8b658 <__cxa_atexit@plt+0x7d4a4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmda r5, {r1, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - bne 8e5c8 <__cxa_atexit@plt+0x80414> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 3efcf0 <__cxa_atexit@plt+0x3e1b3c> │ │ │ │ - ldr r7, [pc, #16] @ 8e5e0 <__cxa_atexit@plt+0x8042c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + ldr r3, [pc, #20] @ 8b65c <__cxa_atexit@plt+0x7d4a8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq pc, r6, #16, 6 @ 0x40000000 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8b6a4 <__cxa_atexit@plt+0x7d4f0> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #40] @ 8b6bc <__cxa_atexit@plt+0x7d508> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ 8b6c0 <__cxa_atexit@plt+0x7d50c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq pc, r6, #152, 4 @ 0x80000009 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + rsbseq r1, fp, #172, 28 @ 0xac0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + ldrhi r0, [r4, #-12] │ │ │ │ + ldrls r2, [pc, #44] @ 8b710 <__cxa_atexit@plt+0x7d55c> │ │ │ │ + addls r2, pc, r2 │ │ │ │ + ldrls r3, [pc, #40] @ 8b714 <__cxa_atexit@plt+0x7d560> │ │ │ │ + addls r3, pc, r3 │ │ │ │ + ldrls r1, [r7, #8] │ │ │ │ + strls r2, [r5, #-16]! │ │ │ │ + ldrls r2, [pc, #28] @ 8b718 <__cxa_atexit@plt+0x7d564> │ │ │ │ + ldrls r2, [pc, r2] │ │ │ │ + stmibls r5, {r1, r2, r7} │ │ │ │ + ldrls r0, [pc, #20] @ 8b71c <__cxa_atexit@plt+0x7d568> │ │ │ │ + ldrls r0, [pc, r0] │ │ │ │ + movls r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + rsbseq r1, fp, #108, 28 @ 0x6c0 │ │ │ │ + addseq lr, r6, #216, 28 @ 0xd80 │ │ │ │ + rsbseq r1, fp, #80, 28 @ 0x500 │ │ │ │ + rsbseq r1, fp, #64, 28 @ 0x400 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #32] @ 8b754 <__cxa_atexit@plt+0x7d5a0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #28] @ 8b758 <__cxa_atexit@plt+0x7d5a4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r0, [pc, #16] @ 8b75c <__cxa_atexit@plt+0x7d5a8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - addseq ip, r6, #8 │ │ │ │ - addseq ip, r6, #96 @ 0x60 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsbseq r1, fp, #44, 28 @ 0x2c0 │ │ │ │ + rsbseq r1, fp, #28, 28 @ 0x1c0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 8e60c <__cxa_atexit@plt+0x80458> │ │ │ │ - ldr r7, [pc, #116] @ 8e674 <__cxa_atexit@plt+0x804c0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #80] @ 8e66c <__cxa_atexit@plt+0x804b8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8e660 <__cxa_atexit@plt+0x804ac> │ │ │ │ - ldr r2, [pc, #48] @ 8e670 <__cxa_atexit@plt+0x804bc> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #100] @ 8b7d8 <__cxa_atexit@plt+0x7d624> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 8e660 <__cxa_atexit@plt+0x804ac> │ │ │ │ - mov r5, r3 │ │ │ │ - b 8e6b8 <__cxa_atexit@plt+0x80504> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + beq 8b7c0 <__cxa_atexit@plt+0x7d60c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 8b7c8 <__cxa_atexit@plt+0x7d614> │ │ │ │ + ldr lr, [pc, #60] @ 8b7dc <__cxa_atexit@plt+0x7d628> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r1, r3, r7} │ │ │ │ + sub r7, r2, #11 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - addseq fp, r6, #176, 30 @ 0x2c0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 8e6ac <__cxa_atexit@plt+0x804f8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8e6a4 <__cxa_atexit@plt+0x804f0> │ │ │ │ - b 8e6b8 <__cxa_atexit@plt+0x80504> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + addseq pc, r6, #144, 2 @ 0x24 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - cmp r3, r7 │ │ │ │ - bge 8e6dc <__cxa_atexit@plt+0x80528> │ │ │ │ - ldr r7, [pc, #136] @ 8e758 <__cxa_atexit@plt+0x805a4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8b820 <__cxa_atexit@plt+0x7d66c> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr lr, [pc, #36] @ 8b82c <__cxa_atexit@plt+0x7d678> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldmdb r5, {r1, r2} │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - bne 8e718 <__cxa_atexit@plt+0x80564> │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #8]! │ │ │ │ - ldr r9, [r7, #-4] │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 8e73c <__cxa_atexit@plt+0x80588> │ │ │ │ - ldr r3, [pc, #84] @ 8e750 <__cxa_atexit@plt+0x8059c> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq pc, r6, #40, 2 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 8b87c <__cxa_atexit@plt+0x7d6c8> │ │ │ │ + ldr r3, [pc, #60] @ 8b894 <__cxa_atexit@plt+0x7d6e0> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r9, [r5, #12] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 8e72c <__cxa_atexit@plt+0x80578> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 86900 <__cxa_atexit@plt+0x7874c> │ │ │ │ - ldr r7, [pc, #60] @ 8e75c <__cxa_atexit@plt+0x805a8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 8e754 <__cxa_atexit@plt+0x805a0> │ │ │ │ + ldr r2, [pc, #56] @ 8b898 <__cxa_atexit@plt+0x7d6e4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + str r8, [sl, #8] │ │ │ │ + ldr r3, [pc, #44] @ 8b89c <__cxa_atexit@plt+0x7d6e8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r2, #2 │ │ │ │ + b 3c210c <__cxa_atexit@plt+0x3b3f58> │ │ │ │ + ldr r7, [pc, #28] @ 8b8a0 <__cxa_atexit@plt+0x7d6ec> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #16 │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffff8200 │ │ │ │ - rsbseq lr, sl, #200, 2 @ 0x32 │ │ │ │ - addseq fp, r6, #224, 28 @ 0xe00 │ │ │ │ - addseq fp, r6, #16, 30 @ 0x40 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 8e7a4 <__cxa_atexit@plt+0x805f0> │ │ │ │ - ldr r7, [pc, #52] @ 8e7b4 <__cxa_atexit@plt+0x80600> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 8e798 <__cxa_atexit@plt+0x805e4> │ │ │ │ - mov r7, r8 │ │ │ │ - b 8e7c4 <__cxa_atexit@plt+0x80610> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + @ instruction: 0xfffffe74 │ │ │ │ + rsbseq r1, fp, #196, 20 @ 0xc4000 │ │ │ │ + addseq pc, r6, #196 @ 0xc4 │ │ │ │ + rsbseq r1, fp, #4, 26 @ 0x100 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8b8f0 <__cxa_atexit@plt+0x7d73c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #52] @ 8b8f8 <__cxa_atexit@plt+0x7d744> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + ldr r2, [pc, #44] @ 8b8fc <__cxa_atexit@plt+0x7d748> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #32] @ 8b900 <__cxa_atexit@plt+0x7d74c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c2114 <__cxa_atexit@plt+0x3b3f60> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 8e7b8 <__cxa_atexit@plt+0x80604> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + addseq lr, r6, #16, 26 @ 0x400 │ │ │ │ + addseq lr, r6, #148, 26 @ 0x2500 │ │ │ │ + addseq lr, r6, #84, 26 @ 0x1500 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8b968 <__cxa_atexit@plt+0x7d7b4> │ │ │ │ + ldr r2, [pc, #80] @ 8b970 <__cxa_atexit@plt+0x7d7bc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [pc, #76] @ 8b974 <__cxa_atexit@plt+0x7d7c0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr lr, [pc, #64] @ 8b978 <__cxa_atexit@plt+0x7d7c4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr sl, [pc, #60] @ 8b97c <__cxa_atexit@plt+0x7d7c8> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + add r2, r2, #1 │ │ │ │ + add r1, r9, #2 │ │ │ │ + str sl, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c2124 <__cxa_atexit@plt+0x3b3f70> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq lr, sl, #232, 6 @ 0xa0000003 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - sub r5, r5, #4 │ │ │ │ - and r1, r7, #3 │ │ │ │ - and r0, r2, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 8e80c <__cxa_atexit@plt+0x80658> │ │ │ │ - ldr lr, [pc, #84] @ 8e840 <__cxa_atexit@plt+0x8068c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #2] │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - str lr, [r3, #-4] │ │ │ │ - str r2, [r3] │ │ │ │ - str r0, [r3, #4] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 8e834 <__cxa_atexit@plt+0x80680> │ │ │ │ - b 8e84c <__cxa_atexit@plt+0x80698> │ │ │ │ - ldr lr, [pc, #40] @ 8e83c <__cxa_atexit@plt+0x80688> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #3] │ │ │ │ - ldr r2, [r2, #7] │ │ │ │ - str lr, [r3, #-4] │ │ │ │ - str r2, [r3] │ │ │ │ - str r0, [r3, #4] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 8e834 <__cxa_atexit@plt+0x80680> │ │ │ │ - b 8e9f0 <__cxa_atexit@plt+0x8083c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + rsbseq r1, fp, #108, 18 @ 0x1b0000 │ │ │ │ + rsbseq r1, fp, #44, 24 @ 0x2c00 │ │ │ │ + addseq lr, r6, #156, 24 @ 0x9c00 │ │ │ │ + addseq lr, r6, #248, 30 @ 0x3e0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8b9c0 <__cxa_atexit@plt+0x7d80c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ 8b9c8 <__cxa_atexit@plt+0x7d814> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #32] @ 8b9cc <__cxa_atexit@plt+0x7d818> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c2114 <__cxa_atexit@plt+0x3b3f60> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ + addseq lr, r6, #48, 24 @ 0x3000 │ │ │ │ + addseq lr, r6, #136, 24 @ 0x8800 │ │ │ │ + rsbseq r1, fp, #196, 22 @ 0x31000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 8e8e4 <__cxa_atexit@plt+0x80730> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r1, [pc, #144] @ 8e8f8 <__cxa_atexit@plt+0x80744> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8e8c4 <__cxa_atexit@plt+0x80710> │ │ │ │ - ldr r1, [pc, #112] @ 8e8fc <__cxa_atexit@plt+0x80748> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8ba70 <__cxa_atexit@plt+0x7d8bc> │ │ │ │ + ldr r2, [pc, #132] @ 8ba78 <__cxa_atexit@plt+0x7d8c4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 8e8c4 <__cxa_atexit@plt+0x80710> │ │ │ │ + beq 8ba50 <__cxa_atexit@plt+0x7d89c> │ │ │ │ + ldr r0, [pc, #104] @ 8ba7c <__cxa_atexit@plt+0x7d8c8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r7, [r2, #-4]! │ │ │ │ + stmda r2, {r0, r1} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8ba50 <__cxa_atexit@plt+0x7d89c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ - cmp r2, r3 │ │ │ │ - bge 8e8d0 <__cxa_atexit@plt+0x8071c> │ │ │ │ - ldr r7, [pc, #72] @ 8e900 <__cxa_atexit@plt+0x8074c> │ │ │ │ + mvn r1, r1 │ │ │ │ + tst r1, r3 │ │ │ │ + bne 8ba5c <__cxa_atexit@plt+0x7d8a8> │ │ │ │ + ldr r7, [pc, #64] @ 8ba84 <__cxa_atexit@plt+0x7d8d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bne 8e8e4 <__cxa_atexit@plt+0x80730> │ │ │ │ - ldr r9, [r5] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3efcd8 <__cxa_atexit@plt+0x3e1b24> │ │ │ │ - ldr r7, [pc, #24] @ 8e904 <__cxa_atexit@plt+0x80750> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + ldr r5, [pc, #28] @ 8ba80 <__cxa_atexit@plt+0x7d8cc> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + b 15abd8 <__cxa_atexit@plt+0x14ca24> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - addseq ip, r6, #40 @ 0x28 │ │ │ │ - addseq fp, r6, #248, 30 @ 0x3e0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #104] @ 8e980 <__cxa_atexit@plt+0x807cc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8e950 <__cxa_atexit@plt+0x8079c> │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + addseq lr, r6, #32, 24 @ 0x2000 │ │ │ │ + rsbseq r1, fp, #16, 22 @ 0x4000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r1, [pc, #92] @ 8baf8 <__cxa_atexit@plt+0x7d944> │ │ │ │ + add r1, pc, r1 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ - cmp r3, r2 │ │ │ │ - bge 8e958 <__cxa_atexit@plt+0x807a4> │ │ │ │ - ldr r7, [pc, #64] @ 8e984 <__cxa_atexit@plt+0x807d0> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + str r1, [r5] │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8badc <__cxa_atexit@plt+0x7d928> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + mvn r2, r2 │ │ │ │ + tst r2, r1 │ │ │ │ + bne 8bae4 <__cxa_atexit@plt+0x7d930> │ │ │ │ + ldr r7, [pc, #48] @ 8bb00 <__cxa_atexit@plt+0x7d94c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - bne 8e96c <__cxa_atexit@plt+0x807b8> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 3efcd8 <__cxa_atexit@plt+0x3e1b24> │ │ │ │ - ldr r7, [pc, #20] @ 8e988 <__cxa_atexit@plt+0x807d4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - addseq fp, r6, #156, 30 @ 0x270 │ │ │ │ - addseq fp, r6, #112, 30 @ 0x1c0 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - cmp r2, r3 │ │ │ │ - bge 8e9b8 <__cxa_atexit@plt+0x80804> │ │ │ │ - ldr r7, [pc, #52] @ 8e9e0 <__cxa_atexit@plt+0x8082c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - bne 8e9cc <__cxa_atexit@plt+0x80818> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 3efcd8 <__cxa_atexit@plt+0x3e1b24> │ │ │ │ - ldr r7, [pc, #16] @ 8e9e4 <__cxa_atexit@plt+0x80830> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - addseq fp, r6, #52, 30 @ 0xd0 │ │ │ │ - addseq fp, r6, #16, 30 @ 0x40 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 8ea10 <__cxa_atexit@plt+0x8085c> │ │ │ │ - ldr r7, [pc, #116] @ 8ea78 <__cxa_atexit@plt+0x808c4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #80] @ 8ea70 <__cxa_atexit@plt+0x808bc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8ea64 <__cxa_atexit@plt+0x808b0> │ │ │ │ - ldr r2, [pc, #48] @ 8ea74 <__cxa_atexit@plt+0x808c0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8ea64 <__cxa_atexit@plt+0x808b0> │ │ │ │ - mov r5, r3 │ │ │ │ - b 8eabc <__cxa_atexit@plt+0x80908> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r5, [pc, #16] @ 8bafc <__cxa_atexit@plt+0x7d948> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ + b 15abd8 <__cxa_atexit@plt+0x14ca24> │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - addseq fp, r6, #220, 28 @ 0xdc0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 8eab0 <__cxa_atexit@plt+0x808fc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8eaa8 <__cxa_atexit@plt+0x808f4> │ │ │ │ - b 8eabc <__cxa_atexit@plt+0x80908> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - cmp r3, r7 │ │ │ │ - bge 8eae0 <__cxa_atexit@plt+0x8092c> │ │ │ │ - ldr r7, [pc, #136] @ 8eb5c <__cxa_atexit@plt+0x809a8> │ │ │ │ + addseq lr, r6, #148, 22 @ 0x25000 │ │ │ │ + rsbseq r1, fp, #148, 20 @ 0x94000 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [r3, #4]! │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + mvn r2, r2 │ │ │ │ + tst r2, r1 │ │ │ │ + bne 8bb3c <__cxa_atexit@plt+0x7d988> │ │ │ │ + ldr r7, [pc, #32] @ 8bb50 <__cxa_atexit@plt+0x7d99c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - bne 8eb1c <__cxa_atexit@plt+0x80968> │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #8]! │ │ │ │ - ldr r9, [r7, #-4] │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 8eb40 <__cxa_atexit@plt+0x8098c> │ │ │ │ - ldr r3, [pc, #84] @ 8eb54 <__cxa_atexit@plt+0x809a0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r9, [r5, #12] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 8eb30 <__cxa_atexit@plt+0x8097c> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 86a50 <__cxa_atexit@plt+0x7889c> │ │ │ │ - ldr r7, [pc, #60] @ 8eb60 <__cxa_atexit@plt+0x809ac> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 8eb58 <__cxa_atexit@plt+0x809a4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffff7f4c │ │ │ │ - rsbseq sp, sl, #200, 26 @ 0x3200 │ │ │ │ - addseq fp, r6, #12, 28 @ 0xc0 │ │ │ │ - addseq fp, r6, #192, 26 @ 0x3000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 8ebc0 <__cxa_atexit@plt+0x80a0c> │ │ │ │ - ldr r7, [pc, #108] @ 8ebf0 <__cxa_atexit@plt+0x80a3c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 8ebd0 <__cxa_atexit@plt+0x80a1c> │ │ │ │ - ldr r7, [pc, #88] @ 8ebf4 <__cxa_atexit@plt+0x80a40> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 8ebb4 <__cxa_atexit@plt+0x80a00> │ │ │ │ - mov r7, r9 │ │ │ │ - b 8e3c0 <__cxa_atexit@plt+0x8020c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 8ebfc <__cxa_atexit@plt+0x80a48> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 8ebf8 <__cxa_atexit@plt+0x80a44> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r5, [pc, #16] @ 8bb54 <__cxa_atexit@plt+0x7d9a0> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - mov r3, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0xfffff820 │ │ │ │ - rsbseq sp, sl, #184, 30 @ 0x2e0 │ │ │ │ - rsbseq sp, sl, #208, 30 @ 0x340 │ │ │ │ + b 15abd8 <__cxa_atexit@plt+0x14ca24> │ │ │ │ + addseq lr, r6, #52, 22 @ 0xd000 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + rsbseq r1, fp, #40, 20 @ 0x28000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 8ec34 <__cxa_atexit@plt+0x80a80> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 8ec38 <__cxa_atexit@plt+0x80a84> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r6 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 8bba8 <__cxa_atexit@plt+0x7d9f4> │ │ │ │ + ldr r3, [pc, #68] @ 8bbc8 <__cxa_atexit@plt+0x7da14> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #64] @ 8bbcc <__cxa_atexit@plt+0x7da18> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + str r7, [sl, #8] │ │ │ │ + ldr r3, [pc, #52] @ 8bbd0 <__cxa_atexit@plt+0x7da1c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r2, #2 │ │ │ │ + b 3c210c <__cxa_atexit@plt+0x3b3f58> │ │ │ │ + ldr r3, [pc, #36] @ 8bbd4 <__cxa_atexit@plt+0x7da20> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + mov r8, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - addseq fp, r6, #32, 20 @ 0x20000 │ │ │ │ - addseq fp, r6, #152, 18 @ 0x260000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 8ec98 <__cxa_atexit@plt+0x80ae4> │ │ │ │ - ldr r7, [pc, #108] @ 8ecc8 <__cxa_atexit@plt+0x80b14> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8, r9} │ │ │ │ - sub r7, r5, #28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 8eca8 <__cxa_atexit@plt+0x80af4> │ │ │ │ - ldr r7, [pc, #88] @ 8eccc <__cxa_atexit@plt+0x80b18> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 8ec8c <__cxa_atexit@plt+0x80ad8> │ │ │ │ - mov r7, r9 │ │ │ │ - b 8e3c0 <__cxa_atexit@plt+0x8020c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + @ instruction: 0xfffffb48 │ │ │ │ + rsbseq r1, fp, #152, 14 @ 0x2600000 │ │ │ │ + addseq lr, r6, #152, 26 @ 0x2600 │ │ │ │ + rsbseq r1, fp, #216, 18 @ 0x360000 │ │ │ │ + rsbseq r1, fp, #192, 18 @ 0x300000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 8bc50 <__cxa_atexit@plt+0x7da9c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 8bc5c <__cxa_atexit@plt+0x7daa8> │ │ │ │ + ldr lr, [pc, #96] @ 8bc6c <__cxa_atexit@plt+0x7dab8> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #88] @ 8bc70 <__cxa_atexit@plt+0x7dabc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + sub r0, r6, #7 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + ldr r0, [pc, #60] @ 8bc74 <__cxa_atexit@plt+0x7dac0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + mov r5, r2 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 8ecd4 <__cxa_atexit@plt+0x80b20> │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffdd0 │ │ │ │ + addseq lr, r6, #188, 18 @ 0x2f0000 │ │ │ │ + addseq lr, r6, #252, 18 @ 0x3f0000 │ │ │ │ + rsbseq r1, fp, #28, 18 @ 0x70000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + sub sl, r5, #12 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 8bd00 <__cxa_atexit@plt+0x7db4c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 8bd0c <__cxa_atexit@plt+0x7db58> │ │ │ │ + ldr r9, [pc, #108] @ 8bd1c <__cxa_atexit@plt+0x7db68> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #104] @ 8bd20 <__cxa_atexit@plt+0x7db6c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr ip, [pc, #88] @ 8bd24 <__cxa_atexit@plt+0x7db70> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r8, [r3, #28] │ │ │ │ + str r2, [r3, #32] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + mov r0, r3 │ │ │ │ + str lr, [r0, #16]! │ │ │ │ + str ip, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r3} │ │ │ │ + mov r5, sl │ │ │ │ + mov r8, r1 │ │ │ │ + b 3c211c <__cxa_atexit@plt+0x3b3f68> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 8ecd0 <__cxa_atexit@plt+0x80b1c> │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r3, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0xfffff748 │ │ │ │ - rsbseq sp, sl, #224, 28 @ 0xe00 │ │ │ │ - rsbseq sp, sl, #252, 28 @ 0xfc0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - mov r3, #8 │ │ │ │ - cmp r7, #2 │ │ │ │ - moveq r3, #4 │ │ │ │ - ldr r7, [r5, r3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ + @ instruction: 0xfffffcd4 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + addseq lr, r6, #64, 24 @ 0x4000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 8be24 <__cxa_atexit@plt+0x7dc70> │ │ │ │ + ldr r3, [pc, #228] @ 8be30 <__cxa_atexit@plt+0x7dc7c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8be1c <__cxa_atexit@plt+0x7dc68> │ │ │ │ + ldr r3, [r4, #812] @ 0x32c │ │ │ │ + ldr r2, [r4, #820] @ 0x334 │ │ │ │ + ldr r1, [pc, #200] @ 8be34 <__cxa_atexit@plt+0x7dc80> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r1, [r5] │ │ │ │ + str r5, [r0, #12] │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r2, #4] │ │ │ │ + ldr r5, [r2] │ │ │ │ + ldrd r0, [r3, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r0, r0, r6 │ │ │ │ + sbc r1, r1, #0 │ │ │ │ + strd r0, [r3, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r4, r0 │ │ │ │ + mov r0, r7 │ │ │ │ + bl ce40 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #12 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 8ed60 <__cxa_atexit@plt+0x80bac> │ │ │ │ - ldr r7, [pc, #96] @ 8ed84 <__cxa_atexit@plt+0x80bd0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 8ed70 <__cxa_atexit@plt+0x80bbc> │ │ │ │ - ldr r7, [pc, #76] @ 8ed88 <__cxa_atexit@plt+0x80bd4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 8ed54 <__cxa_atexit@plt+0x80ba0> │ │ │ │ - mov r7, r8 │ │ │ │ - b 8e3c0 <__cxa_atexit@plt+0x8020c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 8ed90 <__cxa_atexit@plt+0x80bdc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 8ed8c <__cxa_atexit@plt+0x80bd8> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0xfffff680 │ │ │ │ - rsbseq sp, sl, #24, 28 @ 0x180 │ │ │ │ - rsbseq sp, sl, #56, 28 @ 0x380 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 8edc8 <__cxa_atexit@plt+0x80c14> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 8edcc <__cxa_atexit@plt+0x80c18> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - addseq fp, r6, #140, 16 @ 0x8c0000 │ │ │ │ - addseq fp, r6, #4, 16 @ 0x40000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 8ee14 <__cxa_atexit@plt+0x80c60> │ │ │ │ - ldr r7, [pc, #64] @ 8ee30 <__cxa_atexit@plt+0x80c7c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 8ee08 <__cxa_atexit@plt+0x80c54> │ │ │ │ - mov r7, r9 │ │ │ │ - b 8e3c0 <__cxa_atexit@plt+0x8020c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 8ee34 <__cxa_atexit@plt+0x80c80> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffff5cc │ │ │ │ - rsbseq sp, sl, #116, 26 @ 0x1d00 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r4, [r4, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #184] @ 8bf08 <__cxa_atexit@plt+0x7dd54> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [r4, #12] │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + ldr r7, [r0, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r7, #4] │ │ │ │ + ldr r7, [r0, #812] @ 0x32c │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldrd r2, [r7, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r2, r2, r6 │ │ │ │ + sbc r3, r3, #0 │ │ │ │ + strd r2, [r7, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl ce40 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 8ee94 <__cxa_atexit@plt+0x80ce0> │ │ │ │ - ldr r7, [pc, #108] @ 8eec4 <__cxa_atexit@plt+0x80d10> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8, r9} │ │ │ │ - sub r7, r5, #28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 8eea4 <__cxa_atexit@plt+0x80cf0> │ │ │ │ - ldr r7, [pc, #88] @ 8eec8 <__cxa_atexit@plt+0x80d14> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 8ee88 <__cxa_atexit@plt+0x80cd4> │ │ │ │ - mov r7, r9 │ │ │ │ - b 8e3c0 <__cxa_atexit@plt+0x8020c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 8eed0 <__cxa_atexit@plt+0x80d1c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 8eecc <__cxa_atexit@plt+0x80d18> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r3, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0xfffff54c │ │ │ │ - rsbseq sp, sl, #228, 24 @ 0xe400 │ │ │ │ - rsbseq sp, sl, #12, 26 @ 0x300 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - mov r3, #4 │ │ │ │ - cmp r7, #2 │ │ │ │ - moveq r3, #8 │ │ │ │ - ldr r7, [r5, r3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #12 │ │ │ │ - bx r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldm r5, {r2, lr} │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 8ef90 <__cxa_atexit@plt+0x80ddc> │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - add r9, r3, #4 │ │ │ │ - cmp r2, #10 │ │ │ │ - ble 8ef68 <__cxa_atexit@plt+0x80db4> │ │ │ │ - ldr r8, [pc, #124] @ 8efb0 <__cxa_atexit@plt+0x80dfc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r7, [pc, #120] @ 8efb4 <__cxa_atexit@plt+0x80e00> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r2, [pc, #112] @ 8efb8 <__cxa_atexit@plt+0x80e04> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8bf40 <__cxa_atexit@plt+0x7dd8c> │ │ │ │ + ldr r2, [pc, #28] @ 8bf4c <__cxa_atexit@plt+0x7dd98> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add sl, r3, #12 │ │ │ │ - stm sl, {r0, r1, lr} │ │ │ │ - add lr, r3, #24 │ │ │ │ - stm lr, {r2, r7, r9} │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str r8, [r3, #4] │ │ │ │ - sub r7, r6, #6 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - add r6, r3, #20 │ │ │ │ - ldr r2, [pc, #76] @ 8efc0 <__cxa_atexit@plt+0x80e0c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #72] @ 8efc4 <__cxa_atexit@plt+0x80e10> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add sl, r3, #12 │ │ │ │ - stm sl, {r0, r1, lr} │ │ │ │ - str r2, [r3, #4] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r7, [pc, #36] @ 8efbc <__cxa_atexit@plt+0x80e08> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stm r5, {r2, lr} │ │ │ │ - str r1, [r5, #8] │ │ │ │ - mov r3, #32 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, ror #9 │ │ │ │ - addseq fp, r6, #136, 12 @ 0x8800000 │ │ │ │ - addseq fp, r6, #116, 12 @ 0x7400000 │ │ │ │ - rsbseq sp, sl, #60, 24 @ 0x3c00 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - rsbeq pc, r0, #196, 24 @ 0xc400 │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq lr, r6, #116, 14 @ 0x1d00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ + mov r3, r6 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 8f028 <__cxa_atexit@plt+0x80e74> │ │ │ │ - ldr lr, [pc, #76] @ 8f034 <__cxa_atexit@plt+0x80e80> │ │ │ │ + bhi 8bfbc <__cxa_atexit@plt+0x7de08> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 8bfc8 <__cxa_atexit@plt+0x7de14> │ │ │ │ + ldr lr, [pc, #88] @ 8bfd8 <__cxa_atexit@plt+0x7de24> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [r3, #8] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - ldr r1, [pc, #64] @ 8f038 <__cxa_atexit@plt+0x80e84> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #80] @ 8bfdc <__cxa_atexit@plt+0x7de28> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + sub r1, r6, #3 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [pc, #56] @ 8bfe0 <__cxa_atexit@plt+0x7de2c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8f01c <__cxa_atexit@plt+0x80e68> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r5, #-12] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r8, #11 │ │ │ │ - b 3efa68 <__cxa_atexit@plt+0x3e18b4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - addseq fp, r6, #188, 10 @ 0x2f000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, #11 │ │ │ │ - b 3efa68 <__cxa_atexit@plt+0x3e18b4> │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #12 │ │ │ │ + @ instruction: 0xfffffdb0 │ │ │ │ + addseq lr, r6, #72, 12 @ 0x4800000 │ │ │ │ + addseq lr, r6, #140, 12 @ 0x8c00000 │ │ │ │ + rsbseq r1, fp, #180, 10 @ 0x2d000000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r6 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 8c08c <__cxa_atexit@plt+0x7ded8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #48 @ 0x30 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 8c098 <__cxa_atexit@plt+0x7dee4> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #140] @ 8c0a8 <__cxa_atexit@plt+0x7def4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + add ip, r7, #8 │ │ │ │ + ldm ip, {r1, r8, r9, ip} │ │ │ │ + sub r0, r6, #27 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + ldr r0, [pc, #116] @ 8c0ac <__cxa_atexit@plt+0x7def8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r0, [pc, #108] @ 8c0b0 <__cxa_atexit@plt+0x7defc> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r2, #4]! │ │ │ │ + str r1, [r2, #44] @ 0x2c │ │ │ │ + ldr sl, [pc, #96] @ 8c0b4 <__cxa_atexit@plt+0x7df00> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r0, [pc, #92] @ 8c0b8 <__cxa_atexit@plt+0x7df04> │ │ │ │ + add r0, pc, r0 │ │ │ │ + mov r3, r2 │ │ │ │ + str r0, [r3, #32]! │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r2, [r2, #40] @ 0x28 │ │ │ │ + str r9, [r2, #8] │ │ │ │ + str ip, [r2, #12] │ │ │ │ + str sl, [r2, #16] │ │ │ │ + str r2, [r2, #20] │ │ │ │ + str r1, [r2, #24] │ │ │ │ + str r8, [r2, #28] │ │ │ │ + mov r5, lr │ │ │ │ + b 3c20cc <__cxa_atexit@plt+0x3b3f18> │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #48 @ 0x30 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + addseq lr, r6, #184, 10 @ 0x2e000000 │ │ │ │ + addseq lr, r6, #212, 16 @ 0xd40000 │ │ │ │ + @ instruction: 0xfffff8c4 │ │ │ │ + @ instruction: 0xfffffc30 │ │ │ │ + @ instruction: 0xfffffef8 │ │ │ │ + rsbseq r1, fp, #216, 8 @ 0xd8000000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 8f0f8 <__cxa_atexit@plt+0x80f44> │ │ │ │ - ldr r2, [pc, #160] @ 8f114 <__cxa_atexit@plt+0x80f60> │ │ │ │ + bhi 8c0f0 <__cxa_atexit@plt+0x7df3c> │ │ │ │ + ldr r2, [pc, #32] @ 8c100 <__cxa_atexit@plt+0x7df4c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r1} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8f0ec <__cxa_atexit@plt+0x80f38> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #28 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 8f100 <__cxa_atexit@plt+0x80f4c> │ │ │ │ - ldr r3, [pc, #112] @ 8f118 <__cxa_atexit@plt+0x80f64> │ │ │ │ + stmdb r5, {r2, r8, r9, sl} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + b 1ec5078 <__cxa_atexit@plt+0x1eb6ec4> │ │ │ │ + ldr r7, [pc, #12] @ 8c104 <__cxa_atexit@plt+0x7df50> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsbseq r1, fp, #184, 8 @ 0xb8000000 │ │ │ │ + rsbseq r1, fp, #144, 8 @ 0x90000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8c174 <__cxa_atexit@plt+0x7dfc0> │ │ │ │ + ldr r9, [pc, #80] @ 8c180 <__cxa_atexit@plt+0x7dfcc> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #76] @ 8c184 <__cxa_atexit@plt+0x7dfd0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [r5, #4]! │ │ │ │ + ldr r8, [pc, #68] @ 8c188 <__cxa_atexit@plt+0x7dfd4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldmib r5, {r1, r2} │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + mov r0, r3 │ │ │ │ + str lr, [r0, #12]! │ │ │ │ + str r8, [r5] │ │ │ │ + stmib r5, {r0, r3} │ │ │ │ + add lr, r3, #20 │ │ │ │ + stm lr, {r1, r7, sl} │ │ │ │ + str r2, [r3, #32] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c211c <__cxa_atexit@plt+0x3b3f68> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + @ instruction: 0xfffff778 │ │ │ │ + @ instruction: 0xfffffeb4 │ │ │ │ + addseq lr, r6, #200, 14 @ 0x3200000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8c1e4 <__cxa_atexit@plt+0x7e030> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 8c1dc <__cxa_atexit@plt+0x7e028> │ │ │ │ + ldr r3, [pc, #48] @ 8c1ec <__cxa_atexit@plt+0x7e038> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - ldr r3, [pc, #92] @ 8f11c <__cxa_atexit@plt+0x80f68> │ │ │ │ + ldr r8, [pc, #44] @ 8c1f0 <__cxa_atexit@plt+0x7e03c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #36] @ 8c1f4 <__cxa_atexit@plt+0x7e040> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr lr, [pc, #84] @ 8f120 <__cxa_atexit@plt+0x80f6c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add r8, r6, #8 │ │ │ │ - stm r8, {r0, r1, lr} │ │ │ │ - str r3, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub sl, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, #11 │ │ │ │ - b 3efa68 <__cxa_atexit@plt+0x3e18b4> │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + b 1616b18 <__cxa_atexit@plt+0x1608964> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - addseq fp, r6, #124, 16 @ 0x7c0000 │ │ │ │ - addseq fp, r6, #240, 8 @ 0xf0000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsbeq r2, r1, #274432 @ 0x43000 │ │ │ │ + addseq lr, r6, #28, 8 @ 0x1c000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 8f18c <__cxa_atexit@plt+0x80fd8> │ │ │ │ - ldr r2, [pc, #80] @ 8f198 <__cxa_atexit@plt+0x80fe4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #60] @ 8f19c <__cxa_atexit@plt+0x80fe8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr lr, [pc, #52] @ 8f1a0 <__cxa_atexit@plt+0x80fec> │ │ │ │ + bcc 8c248 <__cxa_atexit@plt+0x7e094> │ │ │ │ + ldr lr, [pc, #60] @ 8c260 <__cxa_atexit@plt+0x7e0ac> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - add r8, r3, #8 │ │ │ │ - stm r8, {r0, r1, lr} │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - add r5, r5, #12 │ │ │ │ - sub sl, r6, #6 │ │ │ │ - mov r8, #11 │ │ │ │ - b 3efa68 <__cxa_atexit@plt+0x3e18b4> │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - @ instruction: 0xfffffe84 │ │ │ │ - addseq fp, r6, #220, 14 @ 0x3700000 │ │ │ │ - addseq fp, r6, #80, 8 @ 0x50000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmda r5, {r1, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 8c264 <__cxa_atexit@plt+0x7e0b0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq lr, r6, #8, 14 @ 0x200000 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8c2ac <__cxa_atexit@plt+0x7e0f8> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #40] @ 8c2c4 <__cxa_atexit@plt+0x7e110> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ 8c2c8 <__cxa_atexit@plt+0x7e114> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq lr, r6, #144, 12 @ 0x9000000 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 8f238 <__cxa_atexit@plt+0x81084> │ │ │ │ - ldr lr, [pc, #148] @ 8f258 <__cxa_atexit@plt+0x810a4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - ldr r1, [pc, #136] @ 8f25c <__cxa_atexit@plt+0x810a8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r2} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8f22c <__cxa_atexit@plt+0x81078> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 8f244 <__cxa_atexit@plt+0x81090> │ │ │ │ - ldr r3, [pc, #100] @ 8f260 <__cxa_atexit@plt+0x810ac> │ │ │ │ + bhi 8c324 <__cxa_atexit@plt+0x7e170> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 8c31c <__cxa_atexit@plt+0x7e168> │ │ │ │ + ldr r3, [pc, #48] @ 8c32c <__cxa_atexit@plt+0x7e178> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #44] @ 8c330 <__cxa_atexit@plt+0x7e17c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #36] @ 8c334 <__cxa_atexit@plt+0x7e180> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r0, [pc, #84] @ 8f264 <__cxa_atexit@plt+0x810b0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r3} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - sub sl, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, #11 │ │ │ │ - b 3efa68 <__cxa_atexit@plt+0x3e18b4> │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + b 1616b18 <__cxa_atexit@plt+0x1608964> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - addseq fp, r6, #224, 6 @ 0x80000003 │ │ │ │ - addseq fp, r6, #196, 6 @ 0x10000003 │ │ │ │ - addseq fp, r6, #172, 6 @ 0xb0000002 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsbeq r2, r1, #15597568 @ 0xee0000 │ │ │ │ + addseq lr, r6, #220, 4 @ 0xc000000d │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 8f2b8 <__cxa_atexit@plt+0x81104> │ │ │ │ - ldr r2, [pc, #56] @ 8f2c4 <__cxa_atexit@plt+0x81110> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r0, [pc, #40] @ 8f2c8 <__cxa_atexit@plt+0x81114> │ │ │ │ + bcc 8c388 <__cxa_atexit@plt+0x7e1d4> │ │ │ │ + ldr lr, [pc, #60] @ 8c3a0 <__cxa_atexit@plt+0x7e1ec> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmda r5, {r1, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 8c3a4 <__cxa_atexit@plt+0x7e1f0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq lr, r6, #200, 10 @ 0x32000000 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8c3ec <__cxa_atexit@plt+0x7e238> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #40] @ 8c404 <__cxa_atexit@plt+0x7e250> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r2} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - add r5, r5, #8 │ │ │ │ - sub sl, r6, #6 │ │ │ │ - mov r8, #11 │ │ │ │ - b 3efa68 <__cxa_atexit@plt+0x3e18b4> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq fp, r6, #52, 6 @ 0xd0000000 │ │ │ │ - addseq fp, r6, #28, 6 @ 0x70000000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #12 │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ 8c408 <__cxa_atexit@plt+0x7e254> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq lr, r6, #80, 10 @ 0x14000000 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + rsbseq r1, fp, #196, 2 @ 0x31 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 8f36c <__cxa_atexit@plt+0x811b8> │ │ │ │ - ldr r2, [pc, #160] @ 8f388 <__cxa_atexit@plt+0x811d4> │ │ │ │ + ldrhi r0, [r4, #-12] │ │ │ │ + ldrls r2, [pc, #44] @ 8c458 <__cxa_atexit@plt+0x7e2a4> │ │ │ │ + addls r2, pc, r2 │ │ │ │ + ldrls r3, [pc, #40] @ 8c45c <__cxa_atexit@plt+0x7e2a8> │ │ │ │ + addls r3, pc, r3 │ │ │ │ + ldrls r1, [r7, #8] │ │ │ │ + strls r2, [r5, #-16]! │ │ │ │ + ldrls r2, [pc, #28] @ 8c460 <__cxa_atexit@plt+0x7e2ac> │ │ │ │ + ldrls r2, [pc, r2] │ │ │ │ + stmibls r5, {r1, r2, r7} │ │ │ │ + ldrls r0, [pc, #20] @ 8c464 <__cxa_atexit@plt+0x7e2b0> │ │ │ │ + ldrls r0, [pc, r0] │ │ │ │ + movls r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + rsbseq r1, fp, #132, 2 @ 0x21 │ │ │ │ + addseq lr, r6, #144, 2 @ 0x24 │ │ │ │ + rsbseq r1, fp, #104, 2 │ │ │ │ + rsbseq r1, fp, #88, 2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #32] @ 8c49c <__cxa_atexit@plt+0x7e2e8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r1} │ │ │ │ + ldr r3, [pc, #28] @ 8c4a0 <__cxa_atexit@plt+0x7e2ec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r0, [pc, #16] @ 8c4a4 <__cxa_atexit@plt+0x7e2f0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsbseq r1, fp, #68, 2 │ │ │ │ + rsbseq r1, fp, #52, 2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #100] @ 8c520 <__cxa_atexit@plt+0x7e36c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 8f360 <__cxa_atexit@plt+0x811ac> │ │ │ │ + beq 8c508 <__cxa_atexit@plt+0x7e354> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #28 │ │ │ │ + add r2, r6, #16 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 8f374 <__cxa_atexit@plt+0x811c0> │ │ │ │ - ldr r3, [pc, #112] @ 8f38c <__cxa_atexit@plt+0x811d8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - ldr r3, [pc, #92] @ 8f390 <__cxa_atexit@plt+0x811dc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr lr, [pc, #84] @ 8f394 <__cxa_atexit@plt+0x811e0> │ │ │ │ + bcc 8c510 <__cxa_atexit@plt+0x7e35c> │ │ │ │ + ldr lr, [pc, #60] @ 8c524 <__cxa_atexit@plt+0x7e370> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - add r8, r6, #8 │ │ │ │ - stm r8, {r0, r1, lr} │ │ │ │ - str r3, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub sl, r2, #6 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r1, r3, r7} │ │ │ │ + sub r7, r2, #11 │ │ │ │ mov r6, r2 │ │ │ │ - mov r8, #11 │ │ │ │ - b 3efa68 <__cxa_atexit@plt+0x3e18b4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ + mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - @ instruction: 0xfffffe8c │ │ │ │ - addseq fp, r6, #8, 12 @ 0x800000 │ │ │ │ - addseq fp, r6, #124, 4 @ 0xc0000007 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + addseq lr, r6, #72, 8 @ 0x48000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 8f400 <__cxa_atexit@plt+0x8124c> │ │ │ │ - ldr r2, [pc, #80] @ 8f40c <__cxa_atexit@plt+0x81258> │ │ │ │ + bcc 8c568 <__cxa_atexit@plt+0x7e3b4> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr lr, [pc, #36] @ 8c574 <__cxa_atexit@plt+0x7e3c0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldmdb r5, {r1, r2} │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq lr, r6, #224, 6 @ 0x80000003 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 8c5c4 <__cxa_atexit@plt+0x7e410> │ │ │ │ + ldr r3, [pc, #60] @ 8c5dc <__cxa_atexit@plt+0x7e428> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #56] @ 8c5e0 <__cxa_atexit@plt+0x7e42c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #60] @ 8f410 <__cxa_atexit@plt+0x8125c> │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + str r8, [sl, #8] │ │ │ │ + ldr r3, [pc, #44] @ 8c5e4 <__cxa_atexit@plt+0x7e430> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r2, #2 │ │ │ │ + b 3c210c <__cxa_atexit@plt+0x3b3f58> │ │ │ │ + ldr r7, [pc, #28] @ 8c5e8 <__cxa_atexit@plt+0x7e434> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe74 │ │ │ │ + rsbseq r0, fp, #124, 26 @ 0x1f00 │ │ │ │ + addseq lr, r6, #124, 6 @ 0xf0000001 │ │ │ │ + rsbseq r1, fp, #28 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8c638 <__cxa_atexit@plt+0x7e484> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #52] @ 8c640 <__cxa_atexit@plt+0x7e48c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + ldr r2, [pc, #44] @ 8c644 <__cxa_atexit@plt+0x7e490> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr lr, [pc, #52] @ 8f414 <__cxa_atexit@plt+0x81260> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add r8, r3, #8 │ │ │ │ - stm r8, {r0, r1, lr} │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - add r5, r5, #12 │ │ │ │ - sub sl, r6, #6 │ │ │ │ - mov r8, #11 │ │ │ │ - b 3efa68 <__cxa_atexit@plt+0x3e18b4> │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - @ instruction: 0xfffffdec │ │ │ │ - addseq fp, r6, #104, 10 @ 0x1a000000 │ │ │ │ - addseq fp, r6, #220, 2 @ 0x37 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r9, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #32] @ 8c648 <__cxa_atexit@plt+0x7e494> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c2114 <__cxa_atexit@plt+0x3b3f60> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + addseq sp, r6, #200, 30 @ 0x320 │ │ │ │ + addseq lr, r6, #76 @ 0x4c │ │ │ │ + addseq lr, r6, #12 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 8f480 <__cxa_atexit@plt+0x812cc> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8f48c <__cxa_atexit@plt+0x812d8> │ │ │ │ - ldr r2, [pc, #84] @ 8f49c <__cxa_atexit@plt+0x812e8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ 8f4a0 <__cxa_atexit@plt+0x812ec> │ │ │ │ + bhi 8c68c <__cxa_atexit@plt+0x7e4d8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ 8c694 <__cxa_atexit@plt+0x7e4e0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #32] @ 8c698 <__cxa_atexit@plt+0x7e4e4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r8, [pc, #60] @ 8f4a4 <__cxa_atexit@plt+0x812f0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - mov r6, r9 │ │ │ │ + b 3c2114 <__cxa_atexit@plt+0x3b3f60> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + addseq sp, r6, #100, 30 @ 0x190 │ │ │ │ + addseq sp, r6, #188, 30 @ 0x2f0 │ │ │ │ + rsbseq r0, fp, #88, 30 @ 0x160 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8c710 <__cxa_atexit@plt+0x7e55c> │ │ │ │ + ldr r2, [pc, #88] @ 8c718 <__cxa_atexit@plt+0x7e564> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8c6f0 <__cxa_atexit@plt+0x7e53c> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + cmp r2, #0 │ │ │ │ + bmi 8c6fc <__cxa_atexit@plt+0x7e548> │ │ │ │ + ldr r7, [pc, #60] @ 8c720 <__cxa_atexit@plt+0x7e56c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe88 │ │ │ │ - addseq fp, r6, #100, 2 │ │ │ │ - rsbeq pc, r0, #216, 14 @ 0x3600000 │ │ │ │ - @ instruction: 0xfffffa40 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r5, [pc, #24] @ 8c71c <__cxa_atexit@plt+0x7e568> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 15abd8 <__cxa_atexit@plt+0x14ca24> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + addseq sp, r6, #128, 30 @ 0x200 │ │ │ │ + rsbseq r0, fp, #212, 28 @ 0xd40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + cmp r3, #0 │ │ │ │ + bmi 8c750 <__cxa_atexit@plt+0x7e59c> │ │ │ │ + ldr r7, [pc, #28] @ 8c760 <__cxa_atexit@plt+0x7e5ac> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #12] @ 8c764 <__cxa_atexit@plt+0x7e5b0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 15abd8 <__cxa_atexit@plt+0x14ca24> │ │ │ │ + addseq sp, r6, #32, 30 @ 0x80 │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + rsbseq r0, fp, #120, 28 @ 0x780 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r2, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r6 │ │ │ │ + add r5, r5, #4 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 8f558 <__cxa_atexit@plt+0x813a4> │ │ │ │ - ldr r1, [r5] │ │ │ │ - add r3, r2, #4 │ │ │ │ - cmp r8, #10 │ │ │ │ - ble 8f528 <__cxa_atexit@plt+0x81374> │ │ │ │ - ldr lr, [pc, #140] @ 8f578 <__cxa_atexit@plt+0x813c4> │ │ │ │ + bcc 8c7b8 <__cxa_atexit@plt+0x7e604> │ │ │ │ + ldr r3, [pc, #68] @ 8c7d8 <__cxa_atexit@plt+0x7e624> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #64] @ 8c7dc <__cxa_atexit@plt+0x7e628> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + str r7, [sl, #8] │ │ │ │ + ldr r3, [pc, #52] @ 8c7e0 <__cxa_atexit@plt+0x7e62c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r2, #2 │ │ │ │ + b 3c210c <__cxa_atexit@plt+0x3b3f58> │ │ │ │ + ldr r3, [pc, #36] @ 8c7e4 <__cxa_atexit@plt+0x7e630> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffc80 │ │ │ │ + rsbseq r0, fp, #136, 22 @ 0x22000 │ │ │ │ + addseq lr, r6, #136, 2 @ 0x22 │ │ │ │ + rsbseq r0, fp, #40, 28 @ 0x280 │ │ │ │ + rsbseq r0, fp, #16, 28 @ 0x100 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 8c858 <__cxa_atexit@plt+0x7e6a4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 8c864 <__cxa_atexit@plt+0x7e6b0> │ │ │ │ + ldr lr, [pc, #88] @ 8c874 <__cxa_atexit@plt+0x7e6c0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #136] @ 8f57c <__cxa_atexit@plt+0x813c8> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #80] @ 8c878 <__cxa_atexit@plt+0x7e6c4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r7, [pc, #128] @ 8f580 <__cxa_atexit@plt+0x813cc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r1, [r2, #12] │ │ │ │ - str sl, [r2, #16] │ │ │ │ - str r9, [r2, #20] │ │ │ │ - str r7, [r2, #24] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - str r3, [r2, #32] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str lr, [r2, #4] │ │ │ │ - sub r7, r6, #6 │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + sub r1, r6, #3 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [pc, #56] @ 8c87c <__cxa_atexit@plt+0x7e6c8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe8c │ │ │ │ + addseq sp, r6, #172, 26 @ 0x2b00 │ │ │ │ + addseq sp, r6, #240, 26 @ 0x3c00 │ │ │ │ + rsbseq r0, fp, #116, 26 @ 0x1d00 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 8c900 <__cxa_atexit@plt+0x7e74c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 8c90c <__cxa_atexit@plt+0x7e758> │ │ │ │ + ldr r9, [pc, #100] @ 8c91c <__cxa_atexit@plt+0x7e768> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #96] @ 8c920 <__cxa_atexit@plt+0x7e76c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr sl, [pc, #84] @ 8c924 <__cxa_atexit@plt+0x7e770> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + mov r0, r3 │ │ │ │ + str lr, [r0, #16]! │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r3} │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + b 3c211c <__cxa_atexit@plt+0x3b3f68> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - add r6, r2, #20 │ │ │ │ - ldr r0, [pc, #84] @ 8f588 <__cxa_atexit@plt+0x813d4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r8, [pc, #80] @ 8f58c <__cxa_atexit@plt+0x813d8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r1, [r2, #12] │ │ │ │ - str sl, [r2, #16] │ │ │ │ - str r9, [r2, #20] │ │ │ │ - str r0, [r2, #4] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r9, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r7, [pc, #36] @ 8f584 <__cxa_atexit@plt+0x813d0> │ │ │ │ - add r7, pc, r7 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xfffffd98 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - addseq fp, r6, #208 @ 0xd0 │ │ │ │ - addseq fp, r6, #188 @ 0xbc │ │ │ │ - rsbseq sp, sl, #116, 12 @ 0x7400000 │ │ │ │ - @ instruction: 0xfffffb28 │ │ │ │ - rsbeq pc, r0, #4, 14 @ 0x100000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + addseq lr, r6, #60 @ 0x3c │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ + sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 8f5d4 <__cxa_atexit@plt+0x81420> │ │ │ │ - ldr r7, [pc, #52] @ 8f5e8 <__cxa_atexit@plt+0x81434> │ │ │ │ + bhi 8ca2c <__cxa_atexit@plt+0x7e878> │ │ │ │ + ldr r3, [pc, #236] @ 8ca38 <__cxa_atexit@plt+0x7e884> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8ca24 <__cxa_atexit@plt+0x7e870> │ │ │ │ + ldr r3, [r4, #812] @ 0x32c │ │ │ │ + ldr r2, [r4, #820] @ 0x334 │ │ │ │ + add r7, r7, #3 │ │ │ │ + vldr s0, [r7] │ │ │ │ + ldr r7, [pc, #200] @ 8ca3c <__cxa_atexit@plt+0x7e888> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9, sl} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 8f5c8 <__cxa_atexit@plt+0x81414> │ │ │ │ - mov r7, r8 │ │ │ │ - b 8f5f8 <__cxa_atexit@plt+0x81444> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r1, [r3, #12] │ │ │ │ + vcvt.f64.s32 d8, s0 │ │ │ │ + str r7, [r5] │ │ │ │ + str r5, [r1, #12] │ │ │ │ + add r7, r6, #4 │ │ │ │ + str r7, [r2, #4] │ │ │ │ + ldr r6, [r2] │ │ │ │ + ldrd r0, [r3, #72] @ 0x48 │ │ │ │ + sub r7, r7, r6 │ │ │ │ + subs r0, r0, r7 │ │ │ │ + sbc r1, r1, #0 │ │ │ │ + strd r0, [r3, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r4, r0 │ │ │ │ + vmov.f64 d0, d8 │ │ │ │ + bl ce4c │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 8f5ec <__cxa_atexit@plt+0x81438> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq sp, sl, #252, 10 @ 0x3f000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, ip, lsr #3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #228] @ 8f6e4 <__cxa_atexit@plt+0x81530> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r0, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8f684 <__cxa_atexit@plt+0x814d0> │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 8f6bc <__cxa_atexit@plt+0x81508> │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - add r9, r6, #4 │ │ │ │ - cmp r0, #10 │ │ │ │ - ble 8f68c <__cxa_atexit@plt+0x814d8> │ │ │ │ - ldr r8, [pc, #160] @ 8f6e8 <__cxa_atexit@plt+0x81534> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r7, [pc, #156] @ 8f6ec <__cxa_atexit@plt+0x81538> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [pc, #148] @ 8f6f0 <__cxa_atexit@plt+0x8153c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - add lr, r6, #24 │ │ │ │ - stm lr, {r0, r7, r9} │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r8, [r6, #4] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - add r3, r6, #20 │ │ │ │ - ldr r0, [pc, #96] @ 8f6f8 <__cxa_atexit@plt+0x81544> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r8, [pc, #92] @ 8f6fc <__cxa_atexit@plt+0x81548> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - str r0, [r6, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r7, [pc, #48] @ 8f6f4 <__cxa_atexit@plt+0x81540> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str lr, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - str r0, [r5, #-4]! │ │ │ │ - mov r6, r3 │ │ │ │ - bx r1 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - @ instruction: 0xfffffdd4 │ │ │ │ - addseq sl, r6, #116, 30 @ 0x1d0 │ │ │ │ - addseq sl, r6, #96, 30 @ 0x180 │ │ │ │ - rsbseq sp, sl, #16, 10 @ 0x4000000 │ │ │ │ - @ instruction: 0xfffff9c4 │ │ │ │ - rsbeq pc, r0, #160, 10 @ 0x28000000 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r4, [pc, #196] @ 8cb18 <__cxa_atexit@plt+0x7e964> │ │ │ │ + add r4, pc, r4 │ │ │ │ + ldr r3, [r0, #812] @ 0x32c │ │ │ │ + add r7, r7, #3 │ │ │ │ + vldr s0, [r7] │ │ │ │ + str r4, [r5] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + vcvt.f64.s32 d8, s0 │ │ │ │ + str r5, [r7, #12] │ │ │ │ + ldr r7, [r0, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r7, #4] │ │ │ │ + ldr r7, [r0, #812] @ 0x32c │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldrd r2, [r7, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r2, r2, r6 │ │ │ │ + sbc r3, r3, #0 │ │ │ │ + strd r2, [r7, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r4, r0 │ │ │ │ + vmov.f64 d0, d8 │ │ │ │ + bl ce4c │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 8f7a4 <__cxa_atexit@plt+0x815f0> │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - add r9, r3, #4 │ │ │ │ - cmp r0, #10 │ │ │ │ - ble 8f778 <__cxa_atexit@plt+0x815c4> │ │ │ │ - ldr r8, [pc, #136] @ 8f7c8 <__cxa_atexit@plt+0x81614> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r7, [pc, #132] @ 8f7cc <__cxa_atexit@plt+0x81618> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [pc, #124] @ 8f7d0 <__cxa_atexit@plt+0x8161c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - add lr, r3, #24 │ │ │ │ - stm lr, {r0, r7, r9} │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r8, [r3, #4] │ │ │ │ - sub r7, r6, #6 │ │ │ │ + bcc 8cb50 <__cxa_atexit@plt+0x7e99c> │ │ │ │ + ldr r2, [pc, #28] @ 8cb5c <__cxa_atexit@plt+0x7e9a8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - add r6, r3, #20 │ │ │ │ - ldr r0, [pc, #84] @ 8f7d8 <__cxa_atexit@plt+0x81624> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r8, [pc, #80] @ 8f7dc <__cxa_atexit@plt+0x81628> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - str r0, [r3, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r7, [pc, #40] @ 8f7d4 <__cxa_atexit@plt+0x81620> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str lr, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - mov r3, #32 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - str r0, [r5, #-4]! │ │ │ │ - bx r1 │ │ │ │ - @ instruction: 0xfffffcdc │ │ │ │ - addseq sl, r6, #124, 28 @ 0x7c0 │ │ │ │ - addseq sl, r6, #104, 28 @ 0x680 │ │ │ │ - rsbseq sp, sl, #40, 8 @ 0x28000000 │ │ │ │ - @ instruction: 0xfffff8d8 │ │ │ │ - rsbeq pc, r0, #180, 8 @ 0xb4000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 8f870 <__cxa_atexit@plt+0x816bc> │ │ │ │ - ldr r3, [pc, #172] @ 8f8ac <__cxa_atexit@plt+0x816f8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 8f860 <__cxa_atexit@plt+0x816ac> │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr r1, [r8, #7] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 8f880 <__cxa_atexit@plt+0x816cc> │ │ │ │ - ldr r7, [pc, #140] @ 8f8b8 <__cxa_atexit@plt+0x81704> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #136] @ 8f8bc <__cxa_atexit@plt+0x81708> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - mov r7, r6 │ │ │ │ - str r2, [r7, #16]! │ │ │ │ - mov r9, r6 │ │ │ │ - mov r6, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 8f8b4 <__cxa_atexit@plt+0x81700> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 8f8b0 <__cxa_atexit@plt+0x816fc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, #0 │ │ │ │ - str r6, [r5, #-16]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq sp, r6, #100, 22 @ 0x19000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 8cbcc <__cxa_atexit@plt+0x7ea18> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 8cbd8 <__cxa_atexit@plt+0x7ea24> │ │ │ │ + ldr lr, [pc, #88] @ 8cbe8 <__cxa_atexit@plt+0x7ea34> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #80] @ 8cbec <__cxa_atexit@plt+0x7ea38> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + sub r1, r6, #3 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [pc, #56] @ 8cbf0 <__cxa_atexit@plt+0x7ea3c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - rsbseq sp, sl, #76, 6 @ 0x30000001 │ │ │ │ - rsbseq sp, sl, #100, 6 @ 0x90000001 │ │ │ │ - @ instruction: 0xfffff830 │ │ │ │ - rsbeq pc, r0, #12, 8 @ 0xc000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffda0 │ │ │ │ + addseq sp, r6, #56, 20 @ 0x38000 │ │ │ │ + addseq sp, r6, #124, 20 @ 0x7c000 │ │ │ │ + rsbseq r0, fp, #4, 20 @ 0x4000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #20 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 8cc80 <__cxa_atexit@plt+0x7eacc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ + add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 8f914 <__cxa_atexit@plt+0x81760> │ │ │ │ - ldr r6, [pc, #80] @ 8f93c <__cxa_atexit@plt+0x81788> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r8, [pc, #76] @ 8f940 <__cxa_atexit@plt+0x8178c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - str r6, [r9, #4]! │ │ │ │ - str r1, [r9, #8] │ │ │ │ - str r2, [r9, #12] │ │ │ │ - mov r6, r9 │ │ │ │ - str r3, [r6, #16]! │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r7, [pc, #40] @ 8f944 <__cxa_atexit@plt+0x81790> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r3, #32 │ │ │ │ + bcc 8cc8c <__cxa_atexit@plt+0x7ead8> │ │ │ │ + ldr lr, [pc, #116] @ 8cc9c <__cxa_atexit@plt+0x7eae8> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #108] @ 8cca0 <__cxa_atexit@plt+0x7eaec> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + sub r2, r6, #23 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #80] @ 8cca4 <__cxa_atexit@plt+0x7eaf0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #16]! │ │ │ │ + ldr r2, [pc, #68] @ 8cca8 <__cxa_atexit@plt+0x7eaf4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + stmdb r3, {r0, r8} │ │ │ │ + mov r5, r9 │ │ │ │ + b 3c20cc <__cxa_atexit@plt+0x3b3f18> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff770 │ │ │ │ - rsbeq pc, r0, #76, 6 @ 0x30000001 │ │ │ │ - rsbseq sp, sl, #184, 4 @ 0x8000000b │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + addseq sp, r6, #160, 18 @ 0x280000 │ │ │ │ + addseq sp, r6, #184, 24 @ 0xb800 │ │ │ │ + @ instruction: 0xfffffc28 │ │ │ │ + rsbseq r0, fp, #72, 18 @ 0x120000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ 8f96c <__cxa_atexit@plt+0x817b8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 3efa10 <__cxa_atexit@plt+0x3e185c> │ │ │ │ - rsbseq sp, sl, #120, 4 @ 0x80000007 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r9, r6 │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 8fa0c <__cxa_atexit@plt+0x81858> │ │ │ │ - ldr r6, [pc, #180] @ 8fa48 <__cxa_atexit@plt+0x81894> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 8f9f8 <__cxa_atexit@plt+0x81844> │ │ │ │ - ldr r6, [pc, #164] @ 8fa4c <__cxa_atexit@plt+0x81898> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r0, r6, #1 │ │ │ │ - str r0, [r7] │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr r1, [r8, #7] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #32 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 8fa20 <__cxa_atexit@plt+0x8186c> │ │ │ │ - ldr r7, [pc, #136] @ 8fa58 <__cxa_atexit@plt+0x818a4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #132] @ 8fa5c <__cxa_atexit@plt+0x818a8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r9, #4]! │ │ │ │ - str r0, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - mov r6, r9 │ │ │ │ - str r2, [r6, #16]! │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 8fa54 <__cxa_atexit@plt+0x818a0> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8ccdc <__cxa_atexit@plt+0x7eb28> │ │ │ │ + ldr r2, [pc, #28] @ 8ccec <__cxa_atexit@plt+0x7eb38> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r8, r9} │ │ │ │ + mov r5, r3 │ │ │ │ + b 1ec5078 <__cxa_atexit@plt+0x1eb6ec4> │ │ │ │ + ldr r7, [pc, #12] @ 8ccf0 <__cxa_atexit@plt+0x7eb3c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 8fa50 <__cxa_atexit@plt+0x8189c> │ │ │ │ - add r7, pc, r7 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + rsbseq r0, fp, #44, 18 @ 0xb0000 │ │ │ │ + rsbseq r0, fp, #4, 18 @ 0x10000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8cd60 <__cxa_atexit@plt+0x7ebac> │ │ │ │ + ldr lr, [pc, #80] @ 8cd6c <__cxa_atexit@plt+0x7ebb8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #76] @ 8cd70 <__cxa_atexit@plt+0x7ebbc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [pc, #72] @ 8cd74 <__cxa_atexit@plt+0x7ebc0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + mov r0, r3 │ │ │ │ + str lr, [r0, #12]! │ │ │ │ + str r8, [r5] │ │ │ │ + stmib r5, {r0, r3} │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c211c <__cxa_atexit@plt+0x3b3f68> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - mov r3, #0 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - bx r0 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - addseq sl, r6, #40, 24 @ 0x2800 │ │ │ │ - rsbseq sp, sl, #172, 2 @ 0x2b │ │ │ │ - rsbseq sp, sl, #208, 2 @ 0x34 │ │ │ │ - @ instruction: 0xfffff68c │ │ │ │ - rsbeq pc, r0, #104, 4 @ 0x80000006 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + @ instruction: 0xfffffee0 │ │ │ │ + @ instruction: 0xfffff8cc │ │ │ │ + addseq sp, r6, #224, 22 @ 0x38000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r6, [pc, #116] @ 8fae8 <__cxa_atexit@plt+0x81934> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r1, r6, #1 │ │ │ │ - str r1, [r5] │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #32 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 8fac0 <__cxa_atexit@plt+0x8190c> │ │ │ │ - ldr r6, [pc, #80] @ 8faec <__cxa_atexit@plt+0x81938> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r8, [pc, #76] @ 8faf0 <__cxa_atexit@plt+0x8193c> │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8cdd0 <__cxa_atexit@plt+0x7ec1c> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 8cdc8 <__cxa_atexit@plt+0x7ec14> │ │ │ │ + ldr r3, [pc, #48] @ 8cdd8 <__cxa_atexit@plt+0x7ec24> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #44] @ 8cddc <__cxa_atexit@plt+0x7ec28> │ │ │ │ add r8, pc, r8 │ │ │ │ - str r6, [r9, #4]! │ │ │ │ - str r1, [r9, #8] │ │ │ │ - str r2, [r9, #12] │ │ │ │ - mov r6, r9 │ │ │ │ - str r3, [r6, #16]! │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r7, [pc, #44] @ 8faf4 <__cxa_atexit@plt+0x81940> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r1, #32 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - mov r1, #0 │ │ │ │ - str r1, [r5, #-12]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #36] @ 8cde0 <__cxa_atexit@plt+0x7ec2c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - bx r0 │ │ │ │ - addseq sl, r6, #92, 22 @ 0x17000 │ │ │ │ - @ instruction: 0xfffff5c0 │ │ │ │ - rsbeq pc, r0, #156, 2 @ 0x27 │ │ │ │ - rsbseq sp, sl, #12, 2 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 8fb6c <__cxa_atexit@plt+0x819b8> │ │ │ │ - ldr r3, [pc, #100] @ 8fb7c <__cxa_atexit@plt+0x819c8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str r9, [r7, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 8fb54 <__cxa_atexit@plt+0x819a0> │ │ │ │ - ldr r7, [pc, #76] @ 8fb80 <__cxa_atexit@plt+0x819cc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r2, [r8, #7] │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - stmib r5, {r2, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8fb64 <__cxa_atexit@plt+0x819b0> │ │ │ │ - b 8fbcc <__cxa_atexit@plt+0x81a18> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + str r0, [r5, #8] │ │ │ │ + b 1616b18 <__cxa_atexit@plt+0x1608964> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 8fb84 <__cxa_atexit@plt+0x819d0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - rsbseq sp, sl, #136 @ 0x88 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsbeq r1, r1, #624 @ 0x270 │ │ │ │ + addseq sp, r6, #48, 16 @ 0x300000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ 8fbc0 <__cxa_atexit@plt+0x81a0c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8fbb8 <__cxa_atexit@plt+0x81a04> │ │ │ │ - b 8fbcc <__cxa_atexit@plt+0x81a18> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8ce34 <__cxa_atexit@plt+0x7ec80> │ │ │ │ + ldr lr, [pc, #60] @ 8ce4c <__cxa_atexit@plt+0x7ec98> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmda r5, {r1, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + ldr r3, [pc, #20] @ 8ce50 <__cxa_atexit@plt+0x7ec9c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq sp, r6, #28, 22 @ 0x7000 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #144] @ 8fc6c <__cxa_atexit@plt+0x81ab8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8fc38 <__cxa_atexit@plt+0x81a84> │ │ │ │ - ldr r1, [pc, #112] @ 8fc70 <__cxa_atexit@plt+0x81abc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8fc38 <__cxa_atexit@plt+0x81a84> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - cmp r2, r3 │ │ │ │ - bge 8fc44 <__cxa_atexit@plt+0x81a90> │ │ │ │ - ldr r7, [pc, #72] @ 8fc74 <__cxa_atexit@plt+0x81ac0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8ce98 <__cxa_atexit@plt+0x7ece4> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #40] @ 8ceb0 <__cxa_atexit@plt+0x7ecfc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ 8ceb4 <__cxa_atexit@plt+0x7ed00> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq sp, r6, #164, 20 @ 0xa4000 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + rsbseq r0, fp, #104, 14 @ 0x1a00000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + ldrhi r0, [r4, #-12] │ │ │ │ + ldrls r2, [pc, #44] @ 8cf04 <__cxa_atexit@plt+0x7ed50> │ │ │ │ + addls r2, pc, r2 │ │ │ │ + ldrls r3, [pc, #40] @ 8cf08 <__cxa_atexit@plt+0x7ed54> │ │ │ │ + addls r3, pc, r3 │ │ │ │ + ldrls r1, [r7, #8] │ │ │ │ + strls r2, [r5, #-16]! │ │ │ │ + ldrls r2, [pc, #28] @ 8cf0c <__cxa_atexit@plt+0x7ed58> │ │ │ │ + ldrls r2, [pc, r2] │ │ │ │ + stmibls r5, {r1, r2, r7} │ │ │ │ + ldrls r0, [pc, #20] @ 8cf10 <__cxa_atexit@plt+0x7ed5c> │ │ │ │ + ldrls r0, [pc, r0] │ │ │ │ + movls r7, r3 │ │ │ │ bx r0 │ │ │ │ - bne 8fc58 <__cxa_atexit@plt+0x81aa4> │ │ │ │ - ldr r9, [r5] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3efcf0 <__cxa_atexit@plt+0x3e1b3c> │ │ │ │ - ldr r7, [pc, #24] @ 8fc78 <__cxa_atexit@plt+0x81ac4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + rsbseq r0, fp, #56, 14 @ 0xe00000 │ │ │ │ + addseq sp, r6, #228, 12 @ 0xe400000 │ │ │ │ + rsbseq r0, fp, #28, 14 @ 0x700000 │ │ │ │ + rsbseq r0, fp, #172, 12 @ 0xac00000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #32] @ 8cf48 <__cxa_atexit@plt+0x7ed94> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #28] @ 8cf4c <__cxa_atexit@plt+0x7ed98> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r0, [pc, #16] @ 8cf50 <__cxa_atexit@plt+0x7ed9c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - addseq sl, r6, #132, 18 @ 0x210000 │ │ │ │ - addseq sl, r6, #208, 18 @ 0x340000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsbseq r0, fp, #152, 12 @ 0x9800000 │ │ │ │ + rsbseq r0, fp, #136, 12 @ 0x8800000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #104] @ 8fcf4 <__cxa_atexit@plt+0x81b40> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #100] @ 8cfcc <__cxa_atexit@plt+0x7ee18> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ - str r3, [r5, #12] │ │ │ │ + str r3, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 8fcc4 <__cxa_atexit@plt+0x81b10> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r3, r2 │ │ │ │ - bge 8fccc <__cxa_atexit@plt+0x81b18> │ │ │ │ - ldr r7, [pc, #64] @ 8fcf8 <__cxa_atexit@plt+0x81b44> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + beq 8cfb4 <__cxa_atexit@plt+0x7ee00> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 8cfbc <__cxa_atexit@plt+0x7ee08> │ │ │ │ + ldr lr, [pc, #60] @ 8cfd0 <__cxa_atexit@plt+0x7ee1c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r1, r3, r7} │ │ │ │ + sub r7, r2, #11 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - bne 8fce0 <__cxa_atexit@plt+0x81b2c> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 3efcf0 <__cxa_atexit@plt+0x3e1b3c> │ │ │ │ - ldr r7, [pc, #20] @ 8fcfc <__cxa_atexit@plt+0x81b48> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - addseq sl, r6, #248, 16 @ 0xf80000 │ │ │ │ - addseq sl, r6, #72, 18 @ 0x120000 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + addseq sp, r6, #156, 18 @ 0x270000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - cmp r2, r3 │ │ │ │ - bge 8fd2c <__cxa_atexit@plt+0x81b78> │ │ │ │ - ldr r7, [pc, #52] @ 8fd54 <__cxa_atexit@plt+0x81ba0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - bne 8fd40 <__cxa_atexit@plt+0x81b8c> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 3efcf0 <__cxa_atexit@plt+0x3e1b3c> │ │ │ │ - ldr r7, [pc, #16] @ 8fd58 <__cxa_atexit@plt+0x81ba4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8d014 <__cxa_atexit@plt+0x7ee60> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr lr, [pc, #36] @ 8d020 <__cxa_atexit@plt+0x7ee6c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldmdb r5, {r1, r2} │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - addseq sl, r6, #144, 16 @ 0x900000 │ │ │ │ - addseq sl, r6, #232, 16 @ 0xe80000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq sp, r6, #52, 18 @ 0xd0000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 8fdd0 <__cxa_atexit@plt+0x81c1c> │ │ │ │ - ldr r3, [pc, #100] @ 8fde0 <__cxa_atexit@plt+0x81c2c> │ │ │ │ + mov sl, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 8d070 <__cxa_atexit@plt+0x7eebc> │ │ │ │ + ldr r3, [pc, #60] @ 8d088 <__cxa_atexit@plt+0x7eed4> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str r9, [r7, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 8fdb8 <__cxa_atexit@plt+0x81c04> │ │ │ │ - ldr r7, [pc, #76] @ 8fde4 <__cxa_atexit@plt+0x81c30> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r2, [r8, #7] │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - stmib r5, {r2, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8fdc8 <__cxa_atexit@plt+0x81c14> │ │ │ │ - b 8fe30 <__cxa_atexit@plt+0x81c7c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 8fde8 <__cxa_atexit@plt+0x81c34> │ │ │ │ + ldr r2, [pc, #56] @ 8d08c <__cxa_atexit@plt+0x7eed8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + str r8, [sl, #8] │ │ │ │ + ldr r3, [pc, #44] @ 8d090 <__cxa_atexit@plt+0x7eedc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r2, #2 │ │ │ │ + b 3c210c <__cxa_atexit@plt+0x3b3f58> │ │ │ │ + ldr r7, [pc, #28] @ 8d094 <__cxa_atexit@plt+0x7eee0> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - rsbseq ip, sl, #40, 28 @ 0x280 │ │ │ │ + @ instruction: 0xfffffe74 │ │ │ │ + rsbseq r0, fp, #208, 4 │ │ │ │ + addseq sp, r6, #208, 16 @ 0xd00000 │ │ │ │ + rsbseq r0, fp, #192, 10 @ 0x30000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ 8fe24 <__cxa_atexit@plt+0x81c70> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8fe1c <__cxa_atexit@plt+0x81c68> │ │ │ │ - b 8fe30 <__cxa_atexit@plt+0x81c7c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8d0e4 <__cxa_atexit@plt+0x7ef30> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #52] @ 8d0ec <__cxa_atexit@plt+0x7ef38> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + ldr r2, [pc, #44] @ 8d0f0 <__cxa_atexit@plt+0x7ef3c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #32] @ 8d0f4 <__cxa_atexit@plt+0x7ef40> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c2114 <__cxa_atexit@plt+0x3b3f60> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ + addseq sp, r6, #28, 10 @ 0x7000000 │ │ │ │ + addseq sp, r6, #160, 10 @ 0x28000000 │ │ │ │ + addseq sp, r6, #96, 10 @ 0x18000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #144] @ 8fed0 <__cxa_atexit@plt+0x81d1c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8fe9c <__cxa_atexit@plt+0x81ce8> │ │ │ │ - ldr r1, [pc, #112] @ 8fed4 <__cxa_atexit@plt+0x81d20> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8fe9c <__cxa_atexit@plt+0x81ce8> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - cmp r2, r3 │ │ │ │ - bge 8fea8 <__cxa_atexit@plt+0x81cf4> │ │ │ │ - ldr r7, [pc, #72] @ 8fed8 <__cxa_atexit@plt+0x81d24> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8d138 <__cxa_atexit@plt+0x7ef84> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ 8d140 <__cxa_atexit@plt+0x7ef8c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #32] @ 8d144 <__cxa_atexit@plt+0x7ef90> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ + b 3c2114 <__cxa_atexit@plt+0x3b3f60> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bne 8febc <__cxa_atexit@plt+0x81d08> │ │ │ │ - ldr r9, [r5] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3efcd8 <__cxa_atexit@plt+0x3e1b24> │ │ │ │ - ldr r7, [pc, #24] @ 8fedc <__cxa_atexit@plt+0x81d28> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - addseq sl, r6, #80, 20 @ 0x50000 │ │ │ │ - addseq sl, r6, #32, 20 @ 0x20000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #104] @ 8ff58 <__cxa_atexit@plt+0x81da4> │ │ │ │ + addseq sp, r6, #184, 8 @ 0xb8000000 │ │ │ │ + addseq sp, r6, #16, 10 @ 0x4000000 │ │ │ │ + rsbseq r0, fp, #252, 8 @ 0xfc000000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8d1bc <__cxa_atexit@plt+0x7f008> │ │ │ │ + ldr r2, [pc, #88] @ 8d1c4 <__cxa_atexit@plt+0x7f010> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 8ff28 <__cxa_atexit@plt+0x81d74> │ │ │ │ + beq 8d19c <__cxa_atexit@plt+0x7efe8> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ - cmp r3, r2 │ │ │ │ - bge 8ff30 <__cxa_atexit@plt+0x81d7c> │ │ │ │ - ldr r7, [pc, #64] @ 8ff5c <__cxa_atexit@plt+0x81da8> │ │ │ │ + cmp r2, #0 │ │ │ │ + bmi 8d1a8 <__cxa_atexit@plt+0x7eff4> │ │ │ │ + ldr r7, [pc, #60] @ 8d1cc <__cxa_atexit@plt+0x7f018> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bne 8ff44 <__cxa_atexit@plt+0x81d90> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 3efcd8 <__cxa_atexit@plt+0x3e1b24> │ │ │ │ - ldr r7, [pc, #20] @ 8ff60 <__cxa_atexit@plt+0x81dac> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - addseq sl, r6, #196, 18 @ 0x310000 │ │ │ │ - addseq sl, r6, #152, 18 @ 0x260000 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - cmp r2, r3 │ │ │ │ - bge 8ff90 <__cxa_atexit@plt+0x81ddc> │ │ │ │ - ldr r7, [pc, #52] @ 8ffb8 <__cxa_atexit@plt+0x81e04> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - bne 8ffa4 <__cxa_atexit@plt+0x81df0> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 3efcd8 <__cxa_atexit@plt+0x3e1b24> │ │ │ │ - ldr r7, [pc, #16] @ 8ffbc <__cxa_atexit@plt+0x81e08> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + ldr r5, [pc, #24] @ 8d1c8 <__cxa_atexit@plt+0x7f014> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 15abd8 <__cxa_atexit@plt+0x14ca24> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - addseq sl, r6, #92, 18 @ 0x170000 │ │ │ │ - addseq sl, r6, #56, 18 @ 0xe0000 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 8ffe0 <__cxa_atexit@plt+0x81e2c> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + addseq sp, r6, #212, 8 @ 0xd4000000 │ │ │ │ + rsbseq r0, fp, #120, 8 @ 0x78000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 90090 <__cxa_atexit@plt+0x81edc> │ │ │ │ - cmp sl, r8 │ │ │ │ - bge 90008 <__cxa_atexit@plt+0x81e54> │ │ │ │ - ldr r7, [pc, #184] @ 900b4 <__cxa_atexit@plt+0x81f00> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + cmp r3, #0 │ │ │ │ + bmi 8d1fc <__cxa_atexit@plt+0x7f048> │ │ │ │ + ldr r7, [pc, #28] @ 8d20c <__cxa_atexit@plt+0x7f058> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - bne 90060 <__cxa_atexit@plt+0x81eac> │ │ │ │ - ldr r2, [pc, #148] @ 900a8 <__cxa_atexit@plt+0x81ef4> │ │ │ │ + ldr r3, [pc, #12] @ 8d210 <__cxa_atexit@plt+0x7f05c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 15abd8 <__cxa_atexit@plt+0x14ca24> │ │ │ │ + addseq sp, r6, #116, 8 @ 0x74000000 │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + rsbseq r0, fp, #28, 8 @ 0x1c000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r6 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 8d264 <__cxa_atexit@plt+0x7f0b0> │ │ │ │ + ldr r3, [pc, #68] @ 8d284 <__cxa_atexit@plt+0x7f0d0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #64] @ 8d288 <__cxa_atexit@plt+0x7f0d4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5] │ │ │ │ - stmda r5, {r2, r9} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 90074 <__cxa_atexit@plt+0x81ec0> │ │ │ │ - ldr r1, [pc, #128] @ 900ac <__cxa_atexit@plt+0x81ef8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5] │ │ │ │ - stmda r5, {r1, r2} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 90074 <__cxa_atexit@plt+0x81ec0> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - cmp r2, r7 │ │ │ │ - bge 90080 <__cxa_atexit@plt+0x81ecc> │ │ │ │ - ldr r7, [pc, #88] @ 900b0 <__cxa_atexit@plt+0x81efc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + str r7, [sl, #8] │ │ │ │ + ldr r3, [pc, #52] @ 8d28c <__cxa_atexit@plt+0x7f0d8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r2, #2 │ │ │ │ + b 3c210c <__cxa_atexit@plt+0x3b3f58> │ │ │ │ + ldr r3, [pc, #36] @ 8d290 <__cxa_atexit@plt+0x7f0dc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #84] @ 900bc <__cxa_atexit@plt+0x81f08> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + @ instruction: 0xfffffc80 │ │ │ │ + rsbseq r0, fp, #220 @ 0xdc │ │ │ │ + addseq sp, r6, #220, 12 @ 0xdc00000 │ │ │ │ + rsbseq r0, fp, #204, 6 @ 0x30000003 │ │ │ │ + rsbseq r0, fp, #180, 6 @ 0xd0000002 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 8d304 <__cxa_atexit@plt+0x7f150> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 8d310 <__cxa_atexit@plt+0x7f15c> │ │ │ │ + ldr lr, [pc, #88] @ 8d320 <__cxa_atexit@plt+0x7f16c> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #80] @ 8d324 <__cxa_atexit@plt+0x7f170> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + sub r1, r6, #3 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [pc, #56] @ 8d328 <__cxa_atexit@plt+0x7f174> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 900c0 <__cxa_atexit@plt+0x81f0c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + @ instruction: 0xfffffe8c │ │ │ │ + addseq sp, r6, #0, 6 │ │ │ │ + addseq sp, r6, #68, 6 @ 0x10000001 │ │ │ │ + rsbseq r0, fp, #24, 6 @ 0x60000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 8d3ac <__cxa_atexit@plt+0x7f1f8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 8d3b8 <__cxa_atexit@plt+0x7f204> │ │ │ │ + ldr r9, [pc, #100] @ 8d3c8 <__cxa_atexit@plt+0x7f214> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #96] @ 8d3cc <__cxa_atexit@plt+0x7f218> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr sl, [pc, #84] @ 8d3d0 <__cxa_atexit@plt+0x7f21c> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + mov r0, r3 │ │ │ │ + str lr, [r0, #16]! │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r3} │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + b 3c211c <__cxa_atexit@plt+0x3b3f68> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 900b8 <__cxa_atexit@plt+0x81f04> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - addseq sl, r6, #216, 10 @ 0x36000000 │ │ │ │ - addseq sl, r6, #52, 12 @ 0x3400000 │ │ │ │ - rsbseq ip, sl, #108, 22 @ 0x1b000 │ │ │ │ - addseq sl, r6, #72, 10 @ 0x12000000 │ │ │ │ - addseq sl, r6, #40, 10 @ 0xa000000 │ │ │ │ + @ instruction: 0xfffffd98 │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + addseq sp, r6, #144, 10 @ 0x24000000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #76] @ 90120 <__cxa_atexit@plt+0x81f6c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 90108 <__cxa_atexit@plt+0x81f54> │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 8d414 <__cxa_atexit@plt+0x7f260> │ │ │ │ + ldr r3, [pc, #40] @ 8d420 <__cxa_atexit@plt+0x7f26c> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - cmp r3, r7 │ │ │ │ - bge 90110 <__cxa_atexit@plt+0x81f5c> │ │ │ │ - ldr r7, [pc, #36] @ 90124 <__cxa_atexit@plt+0x81f70> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8d40c <__cxa_atexit@plt+0x7f258> │ │ │ │ + b 8d430 <__cxa_atexit@plt+0x7f27c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 90128 <__cxa_atexit@plt+0x81f74> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - addseq sl, r6, #48, 10 @ 0xc000000 │ │ │ │ - addseq sl, r6, #152, 8 @ 0x98000000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + nop @ (mov r0, r0) │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 90160 <__cxa_atexit@plt+0x81fac> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r7, [pc, #20] @ 90164 <__cxa_atexit@plt+0x81fb0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - cmp r1, r2 │ │ │ │ - addlt r7, r3, #1 │ │ │ │ - bx r0 │ │ │ │ - addseq sl, r6, #244, 8 @ 0xf4000000 │ │ │ │ - addseq sl, r6, #96, 8 @ 0x60000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r4, [pc, #212] @ 8d510 <__cxa_atexit@plt+0x7f35c> │ │ │ │ + add r4, pc, r4 │ │ │ │ + ldr r3, [r0, #812] @ 0x32c │ │ │ │ + add r7, r7, #3 │ │ │ │ + vldr s0, [r7] │ │ │ │ + str r4, [r5] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + vcvt.f64.s32 d8, s0 │ │ │ │ + str r5, [r7, #12] │ │ │ │ + ldr r7, [r0, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r7, #4] │ │ │ │ + ldr r7, [r0, #812] @ 0x32c │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldrd r2, [r7, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r2, r2, r6 │ │ │ │ + sbc r3, r3, #0 │ │ │ │ + strd r2, [r7, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r4, r0 │ │ │ │ + vldr d0, [pc, #108] @ 8d508 <__cxa_atexit@plt+0x7f354> │ │ │ │ + vdiv.f64 d0, d8, d0 │ │ │ │ + bl ce4c │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 901ac <__cxa_atexit@plt+0x81ff8> │ │ │ │ - ldr r7, [pc, #52] @ 901bc <__cxa_atexit@plt+0x82008> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 901a0 <__cxa_atexit@plt+0x81fec> │ │ │ │ - mov r7, r8 │ │ │ │ - b 901cc <__cxa_atexit@plt+0x82018> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + addmi r4, pc, r0 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8d548 <__cxa_atexit@plt+0x7f394> │ │ │ │ + ldr r2, [pc, #28] @ 8d554 <__cxa_atexit@plt+0x7f3a0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 901c0 <__cxa_atexit@plt+0x8200c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq sp, r6, #108, 2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 8d5c4 <__cxa_atexit@plt+0x7f410> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 8d5d0 <__cxa_atexit@plt+0x7f41c> │ │ │ │ + ldr lr, [pc, #88] @ 8d5e0 <__cxa_atexit@plt+0x7f42c> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #80] @ 8d5e4 <__cxa_atexit@plt+0x7f430> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + sub r1, r6, #3 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [pc, #56] @ 8d5e8 <__cxa_atexit@plt+0x7f434> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq ip, sl, #84, 20 @ 0x54000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #140] @ 9026c <__cxa_atexit@plt+0x820b8> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe54 │ │ │ │ + addseq sp, r6, #64 @ 0x40 │ │ │ │ + addseq sp, r6, #132 @ 0x84 │ │ │ │ + rsbseq r0, fp, #92 @ 0x5c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #20 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 8d678 <__cxa_atexit@plt+0x7f4c4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 8d684 <__cxa_atexit@plt+0x7f4d0> │ │ │ │ + ldr lr, [pc, #116] @ 8d694 <__cxa_atexit@plt+0x7f4e0> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #108] @ 8d698 <__cxa_atexit@plt+0x7f4e4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + sub r2, r6, #23 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #80] @ 8d69c <__cxa_atexit@plt+0x7f4e8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #16]! │ │ │ │ + ldr r2, [pc, #68] @ 8d6a0 <__cxa_atexit@plt+0x7f4ec> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 90250 <__cxa_atexit@plt+0x8209c> │ │ │ │ - ldr r0, [pc, #116] @ 90270 <__cxa_atexit@plt+0x820bc> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r1, [r2, #4]! │ │ │ │ - str r0, [r2, #-8] │ │ │ │ - str r8, [r2] │ │ │ │ - tst r1, #3 │ │ │ │ - beq 9025c <__cxa_atexit@plt+0x820a8> │ │ │ │ - ldr r0, [pc, #84] @ 90274 <__cxa_atexit@plt+0x820c0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r7, [r1, #3] │ │ │ │ - ldr r1, [r1, #7] │ │ │ │ - mov r3, r5 │ │ │ │ - str r0, [r3, #-8]! │ │ │ │ - str r1, [r3, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 90250 <__cxa_atexit@plt+0x8209c> │ │ │ │ - ldr r9, [r5] │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - mov r5, r2 │ │ │ │ - b 8ffe0 <__cxa_atexit@plt+0x81e2c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + stmdb r3, {r0, r8} │ │ │ │ + mov r5, r9 │ │ │ │ + b 3c20cc <__cxa_atexit@plt+0x3b3f18> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r1] │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + addseq ip, r6, #168, 30 @ 0x2a0 │ │ │ │ + addseq sp, r6, #192, 4 │ │ │ │ + @ instruction: 0xfffffcdc │ │ │ │ + rsbseq pc, sl, #164, 30 @ 0x290 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8d6ec <__cxa_atexit@plt+0x7f538> │ │ │ │ + ldr r2, [pc, #48] @ 8d6f4 <__cxa_atexit@plt+0x7f540> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [pc, #36] @ 8d6f8 <__cxa_atexit@plt+0x7f544> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r1 │ │ │ │ + b 1ec5078 <__cxa_atexit@plt+0x1eb6ec4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andeq r0, r0, r4, lsr r1 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + addseq ip, r6, #0, 30 │ │ │ │ + rsbseq pc, sl, #76, 30 @ 0x130 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r1, [pc, #108] @ 902f4 <__cxa_atexit@plt+0x82140> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8d768 <__cxa_atexit@plt+0x7f5b4> │ │ │ │ + ldr lr, [pc, #80] @ 8d774 <__cxa_atexit@plt+0x7f5c0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #76] @ 8d778 <__cxa_atexit@plt+0x7f5c4> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r3, #8]! │ │ │ │ - str r1, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ - tst r2, #3 │ │ │ │ - beq 902dc <__cxa_atexit@plt+0x82128> │ │ │ │ - ldr r7, [r2, #3] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r0, [pc, #68] @ 902f8 <__cxa_atexit@plt+0x82144> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r1, [r5] │ │ │ │ - mov r2, r5 │ │ │ │ - str r0, [r2, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 902e8 <__cxa_atexit@plt+0x82134> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - str r1, [r5, #8] │ │ │ │ + ldr r8, [pc, #72] @ 8d77c <__cxa_atexit@plt+0x7f5c8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + mov r0, r3 │ │ │ │ + str lr, [r0, #12]! │ │ │ │ + str r8, [r5] │ │ │ │ + stmib r5, {r0, r3} │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c211c <__cxa_atexit@plt+0x3b3f68> │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + @ instruction: 0xfffffed0 │ │ │ │ + @ instruction: 0xfffff970 │ │ │ │ + addseq sp, r6, #216, 2 @ 0x36 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8d7cc <__cxa_atexit@plt+0x7f618> │ │ │ │ + ldr r2, [pc, #56] @ 8d7d4 <__cxa_atexit@plt+0x7f620> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 8d7d8 <__cxa_atexit@plt+0x7f624> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #40] @ 8d7dc <__cxa_atexit@plt+0x7f628> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 8ffe0 <__cxa_atexit@plt+0x81e2c> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + rsbseq lr, sl, #28, 30 @ 0x70 │ │ │ │ + addseq ip, r6, #44, 28 @ 0x2c0 │ │ │ │ + addseq ip, r6, #128, 28 @ 0x800 │ │ │ │ + rsbseq pc, sl, #100, 28 @ 0x640 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 8d854 <__cxa_atexit@plt+0x7f6a0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 8d85c <__cxa_atexit@plt+0x7f6a8> │ │ │ │ + ldr lr, [pc, #96] @ 8d878 <__cxa_atexit@plt+0x7f6c4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #92] @ 8d87c <__cxa_atexit@plt+0x7f6c8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #88] @ 8d880 <__cxa_atexit@plt+0x7f6cc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + mov r0, r3 │ │ │ │ + str r1, [r0, #16]! │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ + b 1ec5078 <__cxa_atexit@plt+0x1eb6ec4> │ │ │ │ + mov r6, r3 │ │ │ │ + b 8d864 <__cxa_atexit@plt+0x7f6b0> │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 8d874 <__cxa_atexit@plt+0x7f6c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #52] @ 9034c <__cxa_atexit@plt+0x82198> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 90340 <__cxa_atexit@plt+0x8218c> │ │ │ │ - ldm r5, {r3, r9} │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 8ffe0 <__cxa_atexit@plt+0x81e2c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ + rsbseq pc, sl, #244, 26 @ 0x3d00 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + @ instruction: 0xfffffe8c │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #12]! │ │ │ │ - ldmdb r5, {r3, r9} │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 8ffe0 <__cxa_atexit@plt+0x81e2c> │ │ │ │ - andeq r0, r2, pc │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r1, [pc, #12] @ 8d8a8 <__cxa_atexit@plt+0x7f6f4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stm r5, {r1, r2, r3} │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c211c <__cxa_atexit@plt+0x3b3f68> │ │ │ │ + addseq sp, r6, #112 @ 0x70 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 903b0 <__cxa_atexit@plt+0x821fc> │ │ │ │ - ldr r7, [pc, #52] @ 903c0 <__cxa_atexit@plt+0x8220c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ + bhi 8d908 <__cxa_atexit@plt+0x7f754> │ │ │ │ + ldr r3, [pc, #76] @ 8d918 <__cxa_atexit@plt+0x7f764> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 903a4 <__cxa_atexit@plt+0x821f0> │ │ │ │ - mov r7, r8 │ │ │ │ - b 903d0 <__cxa_atexit@plt+0x8221c> │ │ │ │ + beq 8d8f8 <__cxa_atexit@plt+0x7f744> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + ldr r3, [pc, #56] @ 8d91c <__cxa_atexit@plt+0x7f768> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + cmp r7, #0 │ │ │ │ + addgt r3, r3, #4 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r3] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 903c4 <__cxa_atexit@plt+0x82210> │ │ │ │ + ldr r7, [pc, #16] @ 8d920 <__cxa_atexit@plt+0x7f76c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq ip, sl, #84, 16 @ 0x540000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #140] @ 90468 <__cxa_atexit@plt+0x822b4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - sub lr, r5, #4 │ │ │ │ - stm lr, {r0, r1, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9044c <__cxa_atexit@plt+0x82298> │ │ │ │ - ldr r1, [pc, #100] @ 9046c <__cxa_atexit@plt+0x822b8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-16]! │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - tst r2, #3 │ │ │ │ - beq 90458 <__cxa_atexit@plt+0x822a4> │ │ │ │ - ldr r1, [pc, #68] @ 90470 <__cxa_atexit@plt+0x822bc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r2, #3] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9044c <__cxa_atexit@plt+0x82298> │ │ │ │ - mov r5, r3 │ │ │ │ - b 90520 <__cxa_atexit@plt+0x8236c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + addseq ip, r6, #116, 26 @ 0x1d00 │ │ │ │ + rsbseq pc, sl, #88, 26 @ 0x1600 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r5, [r2, #7] │ │ │ │ - ldr r1, [pc, #68] @ 904d8 <__cxa_atexit@plt+0x82324> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r5, [r3, #-4] │ │ │ │ - str r2, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 904d0 <__cxa_atexit@plt+0x8231c> │ │ │ │ - ldr r2, [pc, #40] @ 904dc <__cxa_atexit@plt+0x82328> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - str r2, [r3, #-8] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 904d0 <__cxa_atexit@plt+0x8231c> │ │ │ │ - b 90520 <__cxa_atexit@plt+0x8236c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r3, [pc, #20] @ 8d94c <__cxa_atexit@plt+0x7f798> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + cmp r7, #0 │ │ │ │ + addgt r3, r3, #4 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 90514 <__cxa_atexit@plt+0x82360> │ │ │ │ + addseq ip, r6, #32, 26 @ 0x800 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8da28 <__cxa_atexit@plt+0x7f874> │ │ │ │ + ldr r5, [r4, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #196] @ 8da38 <__cxa_atexit@plt+0x7f884> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9050c <__cxa_atexit@plt+0x82358> │ │ │ │ - b 90520 <__cxa_atexit@plt+0x8236c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r3, [r7] │ │ │ │ + ldr r5, [r5, #12] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r7, [r4, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r7, #4] │ │ │ │ + ldr r7, [r4, #812] @ 0x32c │ │ │ │ + ldr r5, [r4, #820] @ 0x334 │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldrd r0, [r7, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r0, r0, r6 │ │ │ │ + sbc r1, r1, #0 │ │ │ │ + strd r0, [r7, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r4, r0 │ │ │ │ + bl ce58 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + ldr r7, [pc, #12] @ 8da3c <__cxa_atexit@plt+0x7f888> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r5, lsl #2 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + rsbseq pc, sl, #60, 24 @ 0x3c00 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - cmp r3, r7 │ │ │ │ - bge 9053c <__cxa_atexit@plt+0x82388> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8da74 <__cxa_atexit@plt+0x7f8c0> │ │ │ │ + ldr r2, [pc, #28] @ 8da80 <__cxa_atexit@plt+0x7f8cc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - bne 9059c <__cxa_atexit@plt+0x823e8> │ │ │ │ - ldr r2, [pc, #108] @ 905b4 <__cxa_atexit@plt+0x82400> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq ip, r6, #64, 24 @ 0x4000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8dad0 <__cxa_atexit@plt+0x7f91c> │ │ │ │ + ldr r2, [pc, #56] @ 8dad8 <__cxa_atexit@plt+0x7f924> │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 905a8 <__cxa_atexit@plt+0x823f4> │ │ │ │ - ldr r1, [pc, #84] @ 905b8 <__cxa_atexit@plt+0x82404> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 905a8 <__cxa_atexit@plt+0x823f4> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r0, [r3, #24]! │ │ │ │ - cmp r2, r7 │ │ │ │ - ldrge r7, [r5, #8] │ │ │ │ - ldrlt r7, [r5, #20] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 8dadc <__cxa_atexit@plt+0x7f928> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #40] @ 8dae0 <__cxa_atexit@plt+0x7f92c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + rsbseq pc, sl, #204, 22 @ 0x33000 │ │ │ │ + addseq ip, r6, #40, 22 @ 0xa000 │ │ │ │ + addseq ip, r6, #124, 22 @ 0x1f000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r6, r5, #12 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 8db34 <__cxa_atexit@plt+0x7f980> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8db3c <__cxa_atexit@plt+0x7f988> │ │ │ │ + ldr r2, [pc, #64] @ 8db58 <__cxa_atexit@plt+0x7f9a4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #60] @ 8db5c <__cxa_atexit@plt+0x7f9a8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 1ec5078 <__cxa_atexit@plt+0x1eb6ec4> │ │ │ │ + mov r6, r3 │ │ │ │ + b 8db44 <__cxa_atexit@plt+0x7f990> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 8db54 <__cxa_atexit@plt+0x7f9a0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ + rsbseq pc, sl, #36, 22 @ 0x9000 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #64] @ 9060c <__cxa_atexit@plt+0x82458> │ │ │ │ + ldr r3, [pc, #12] @ 8db7c <__cxa_atexit@plt+0x7f9c8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 90604 <__cxa_atexit@plt+0x82450> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r0, [r3, #20]! │ │ │ │ - cmp r2, r7 │ │ │ │ - ldrge r7, [r5, #4] │ │ │ │ - ldrlt r7, [r5, #16] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20dc <__cxa_atexit@plt+0x3b3f28> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mov r2, #4 │ │ │ │ - cmp r3, r7 │ │ │ │ - movlt r2, #16 │ │ │ │ - ldr r7, [r5, r2] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - bx r0 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 90658 <__cxa_atexit@plt+0x824a4> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ + ldr r3, [pc, #12] @ 8db9c <__cxa_atexit@plt+0x7f9e8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20e4 <__cxa_atexit@plt+0x3b3f30> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 8dbcc <__cxa_atexit@plt+0x7fa18> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ 8dbd0 <__cxa_atexit@plt+0x7fa1c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20fc <__cxa_atexit@plt+0x3b3f48> │ │ │ │ + rsbseq pc, sl, #184, 20 @ 0xb8000 │ │ │ │ + addseq ip, r6, #76, 26 @ 0x1300 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 90714 <__cxa_atexit@plt+0x82560> │ │ │ │ - cmp r8, sl │ │ │ │ - bge 90680 <__cxa_atexit@plt+0x824cc> │ │ │ │ - ldr r7, [pc, #196] @ 90738 <__cxa_atexit@plt+0x82584> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - bne 906d4 <__cxa_atexit@plt+0x82520> │ │ │ │ - ldr r7, [pc, #160] @ 9072c <__cxa_atexit@plt+0x82578> │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8dcac <__cxa_atexit@plt+0x7faf8> │ │ │ │ + ldr r5, [r4, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #196] @ 8dcbc <__cxa_atexit@plt+0x7fb08> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + ldr r5, [r5, #12] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r7, [r4, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r7, #4] │ │ │ │ + ldr r7, [r4, #812] @ 0x32c │ │ │ │ + ldr r5, [r4, #820] @ 0x334 │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldrd r0, [r7, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r0, r0, r6 │ │ │ │ + sbc r1, r1, #0 │ │ │ │ + strd r0, [r7, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r4, r0 │ │ │ │ + bl ce64 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + ldr r7, [pc, #12] @ 8dcc0 <__cxa_atexit@plt+0x7fb0c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 906e8 <__cxa_atexit@plt+0x82534> │ │ │ │ - ldr r1, [pc, #144] @ 90730 <__cxa_atexit@plt+0x8257c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - ldr r7, [r5] │ │ │ │ - stmda r5, {r1, r2} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 906f8 <__cxa_atexit@plt+0x82544> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - cmp r2, r7 │ │ │ │ - bge 90704 <__cxa_atexit@plt+0x82550> │ │ │ │ - ldr r7, [pc, #104] @ 90734 <__cxa_atexit@plt+0x82580> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #100] @ 90740 <__cxa_atexit@plt+0x8258c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + rsbseq pc, sl, #192, 18 @ 0x300000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8dcf8 <__cxa_atexit@plt+0x7fb44> │ │ │ │ + ldr r2, [pc, #28] @ 8dd04 <__cxa_atexit@plt+0x7fb50> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq ip, r6, #188, 18 @ 0x2f0000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8dd54 <__cxa_atexit@plt+0x7fba0> │ │ │ │ + ldr r2, [pc, #56] @ 8dd5c <__cxa_atexit@plt+0x7fba8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 8dd60 <__cxa_atexit@plt+0x7fbac> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #40] @ 8dd64 <__cxa_atexit@plt+0x7fbb0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 90744 <__cxa_atexit@plt+0x82590> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 9073c <__cxa_atexit@plt+0x82588> │ │ │ │ + rsbseq pc, sl, #80, 18 @ 0x140000 │ │ │ │ + addseq ip, r6, #164, 16 @ 0xa40000 │ │ │ │ + addseq ip, r6, #248, 16 @ 0xf80000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r6, r5, #12 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 8ddb8 <__cxa_atexit@plt+0x7fc04> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8ddc0 <__cxa_atexit@plt+0x7fc0c> │ │ │ │ + ldr r2, [pc, #64] @ 8dddc <__cxa_atexit@plt+0x7fc28> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #60] @ 8dde0 <__cxa_atexit@plt+0x7fc2c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 1ec5078 <__cxa_atexit@plt+0x1eb6ec4> │ │ │ │ + mov r6, r3 │ │ │ │ + b 8ddc8 <__cxa_atexit@plt+0x7fc14> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 8ddd8 <__cxa_atexit@plt+0x7fc24> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - addseq r9, r6, #100, 30 @ 0x190 │ │ │ │ - addseq r9, r6, #188, 30 @ 0x2f0 │ │ │ │ - rsbseq ip, sl, #244, 8 @ 0xf4000000 │ │ │ │ - addseq r9, r6, #212, 28 @ 0xd40 │ │ │ │ - addseq r9, r6, #164, 28 @ 0xa40 │ │ │ │ + rsbseq pc, sl, #168, 16 @ 0xa80000 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 8de00 <__cxa_atexit@plt+0x7fc4c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20dc <__cxa_atexit@plt+0x3b3f28> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 8de20 <__cxa_atexit@plt+0x7fc6c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20e4 <__cxa_atexit@plt+0x3b3f30> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #76] @ 907a4 <__cxa_atexit@plt+0x825f0> │ │ │ │ + ldr r3, [pc, #28] @ 8de50 <__cxa_atexit@plt+0x7fc9c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ 8de54 <__cxa_atexit@plt+0x7fca0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20fc <__cxa_atexit@plt+0x3b3f48> │ │ │ │ + rsbseq pc, sl, #52, 16 @ 0x340000 │ │ │ │ + addseq ip, r6, #200, 20 @ 0xc8000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8deec <__cxa_atexit@plt+0x7fd38> │ │ │ │ + ldr r2, [pc, #148] @ 8df08 <__cxa_atexit@plt+0x7fd54> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #140] @ 8df0c <__cxa_atexit@plt+0x7fd58> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 9078c <__cxa_atexit@plt+0x825d8> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - cmp r3, r7 │ │ │ │ - bge 90794 <__cxa_atexit@plt+0x825e0> │ │ │ │ - ldr r7, [pc, #36] @ 907a8 <__cxa_atexit@plt+0x825f4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ + beq 8decc <__cxa_atexit@plt+0x7fd18> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 8def4 <__cxa_atexit@plt+0x7fd40> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + cmn r3, #1 │ │ │ │ + ble 8ded8 <__cxa_atexit@plt+0x7fd24> │ │ │ │ + ldr r3, [pc, #88] @ 8df10 <__cxa_atexit@plt+0x7fd5c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + sub r7, r2, #2 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 907ac <__cxa_atexit@plt+0x825f8> │ │ │ │ + ldr r7, [pc, #52] @ 8df14 <__cxa_atexit@plt+0x7fd60> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - addseq r9, r6, #172, 28 @ 0xac0 │ │ │ │ - addseq r9, r6, #20, 28 @ 0x140 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + addseq ip, r6, #84, 14 @ 0x1500000 │ │ │ │ + addseq ip, r6, #64, 14 @ 0x1000000 │ │ │ │ + addseq ip, r6, #20, 14 @ 0x500000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 907e4 <__cxa_atexit@plt+0x82630> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8df70 <__cxa_atexit@plt+0x7fdbc> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r7, [pc, #20] @ 907e8 <__cxa_atexit@plt+0x82634> │ │ │ │ + cmn r2, #1 │ │ │ │ + ble 8df58 <__cxa_atexit@plt+0x7fda4> │ │ │ │ + ldr r2, [pc, #52] @ 8df7c <__cxa_atexit@plt+0x7fdc8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 8df80 <__cxa_atexit@plt+0x7fdcc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - cmp r1, r2 │ │ │ │ - addlt r7, r3, #1 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - addseq r9, r6, #112, 28 @ 0x700 │ │ │ │ - addseq r9, r6, #220, 26 @ 0x3700 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 90830 <__cxa_atexit@plt+0x8267c> │ │ │ │ - ldr r7, [pc, #52] @ 90840 <__cxa_atexit@plt+0x8268c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 90824 <__cxa_atexit@plt+0x82670> │ │ │ │ - mov r7, r8 │ │ │ │ - b 90850 <__cxa_atexit@plt+0x8269c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq ip, r6, #176, 12 @ 0xb000000 │ │ │ │ + addseq ip, r6, #148, 12 @ 0x9400000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 8dfe0 <__cxa_atexit@plt+0x7fe2c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 8dfec <__cxa_atexit@plt+0x7fe38> │ │ │ │ + ldr r0, [pc, #68] @ 8dffc <__cxa_atexit@plt+0x7fe48> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr lr, [pc, #64] @ 8e000 <__cxa_atexit@plt+0x7fe4c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + b 3c2114 <__cxa_atexit@plt+0x3b3f60> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 90844 <__cxa_atexit@plt+0x82690> │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq ip, sl, #220, 6 @ 0x70000003 │ │ │ │ + @ instruction: 0xfffffea4 │ │ │ │ + addseq ip, r6, #116, 12 @ 0x7400000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 8e100 <__cxa_atexit@plt+0x7ff4c> │ │ │ │ + ldr r3, [pc, #228] @ 8e10c <__cxa_atexit@plt+0x7ff58> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #140] @ 908f0 <__cxa_atexit@plt+0x8273c> │ │ │ │ - add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 908d4 <__cxa_atexit@plt+0x82720> │ │ │ │ - ldr r0, [pc, #116] @ 908f4 <__cxa_atexit@plt+0x82740> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r1, [r2, #4]! │ │ │ │ - str r0, [r2, #-8] │ │ │ │ - str r8, [r2] │ │ │ │ - tst r1, #3 │ │ │ │ - beq 908e0 <__cxa_atexit@plt+0x8272c> │ │ │ │ - ldr r0, [pc, #84] @ 908f8 <__cxa_atexit@plt+0x82744> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r7, [r1, #3] │ │ │ │ - ldr r1, [r1, #7] │ │ │ │ - mov r3, r5 │ │ │ │ - str r0, [r3, #-8]! │ │ │ │ - str r1, [r3, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 908d4 <__cxa_atexit@plt+0x82720> │ │ │ │ - ldr r9, [r5] │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - mov r5, r2 │ │ │ │ - b 90658 <__cxa_atexit@plt+0x824a4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r1] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r1 │ │ │ │ - bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andeq r0, r0, r4, lsr r1 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r1, [pc, #108] @ 90978 <__cxa_atexit@plt+0x827c4> │ │ │ │ + beq 8e0f8 <__cxa_atexit@plt+0x7ff44> │ │ │ │ + ldr r3, [r4, #812] @ 0x32c │ │ │ │ + ldr r2, [r4, #820] @ 0x334 │ │ │ │ + ldr r1, [pc, #200] @ 8e110 <__cxa_atexit@plt+0x7ff5c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r3, #8]! │ │ │ │ - str r1, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ - tst r2, #3 │ │ │ │ - beq 90960 <__cxa_atexit@plt+0x827ac> │ │ │ │ - ldr r7, [r2, #3] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r0, [pc, #68] @ 9097c <__cxa_atexit@plt+0x827c8> │ │ │ │ - add r0, pc, r0 │ │ │ │ + ldr r0, [r3, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r1, [r5] │ │ │ │ - mov r2, r5 │ │ │ │ - str r0, [r2, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9096c <__cxa_atexit@plt+0x827b8> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 90658 <__cxa_atexit@plt+0x824a4> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ + str r5, [r0, #12] │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r2, #4] │ │ │ │ + ldr r5, [r2] │ │ │ │ + ldrd r0, [r3, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r0, r0, r6 │ │ │ │ + sbc r1, r1, #0 │ │ │ │ + strd r0, [r3, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r4, r0 │ │ │ │ + mov r0, r7 │ │ │ │ + bl ce70 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #52] @ 909d0 <__cxa_atexit@plt+0x8281c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 909c4 <__cxa_atexit@plt+0x82810> │ │ │ │ - ldm r5, {r3, r9} │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 90658 <__cxa_atexit@plt+0x824a4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r4, lsr #3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #12]! │ │ │ │ - ldmdb r5, {r3, r9} │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r4, [r4, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #184] @ 8e1e4 <__cxa_atexit@plt+0x80030> │ │ │ │ + add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 90658 <__cxa_atexit@plt+0x824a4> │ │ │ │ - andeq r0, r2, pc │ │ │ │ + ldr r3, [r4, #12] │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + ldr r7, [r0, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r7, #4] │ │ │ │ + ldr r7, [r0, #812] @ 0x32c │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldrd r2, [r7, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r2, r2, r6 │ │ │ │ + sbc r3, r3, #0 │ │ │ │ + strd r2, [r7, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl ce70 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r7 │ │ │ │ - b 8fb04 <__cxa_atexit@plt+0x81950> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8e21c <__cxa_atexit@plt+0x80068> │ │ │ │ + ldr r2, [pc, #28] @ 8e228 <__cxa_atexit@plt+0x80074> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq ip, r6, #152, 8 @ 0x98000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 8e298 <__cxa_atexit@plt+0x800e4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 8e2a4 <__cxa_atexit@plt+0x800f0> │ │ │ │ + ldr lr, [pc, #88] @ 8e2b4 <__cxa_atexit@plt+0x80100> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #80] @ 8e2b8 <__cxa_atexit@plt+0x80104> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + sub r1, r6, #3 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [pc, #56] @ 8e2bc <__cxa_atexit@plt+0x80108> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffdb0 │ │ │ │ + addseq ip, r6, #108, 6 @ 0xb0000001 │ │ │ │ + addseq ip, r6, #176, 6 @ 0xc0000002 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 90a50 <__cxa_atexit@plt+0x8289c> │ │ │ │ - ldr r7, [pc, #52] @ 90a60 <__cxa_atexit@plt+0x828ac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 90a44 <__cxa_atexit@plt+0x82890> │ │ │ │ - mov r7, r8 │ │ │ │ - b 90a70 <__cxa_atexit@plt+0x828bc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 90a64 <__cxa_atexit@plt+0x828b0> │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8e2ec <__cxa_atexit@plt+0x80138> │ │ │ │ + ldr r2, [pc, #28] @ 8e2fc <__cxa_atexit@plt+0x80148> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r8, r9} │ │ │ │ + mov r5, r3 │ │ │ │ + b 1ec5078 <__cxa_atexit@plt+0x1eb6ec4> │ │ │ │ + ldr r7, [pc, #12] @ 8e300 <__cxa_atexit@plt+0x8014c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq ip, sl, #196, 2 @ 0x31 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + rsbseq pc, sl, #136, 6 @ 0x20000002 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #140] @ 90b08 <__cxa_atexit@plt+0x82954> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8e36c <__cxa_atexit@plt+0x801b8> │ │ │ │ + ldr lr, [pc, #80] @ 8e378 <__cxa_atexit@plt+0x801c4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #76] @ 8e37c <__cxa_atexit@plt+0x801c8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #72] @ 8e380 <__cxa_atexit@plt+0x801cc> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + sub r1, r6, #19 │ │ │ │ + str r9, [r3, #12]! │ │ │ │ + str r8, [r5] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str lr, [r3, #-8] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20cc <__cxa_atexit@plt+0x3b3f18> │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + @ instruction: 0xfffffc64 │ │ │ │ + @ instruction: 0xffffff00 │ │ │ │ + addseq ip, r6, #212, 10 @ 0x35000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8e418 <__cxa_atexit@plt+0x80264> │ │ │ │ + ldr r2, [pc, #148] @ 8e434 <__cxa_atexit@plt+0x80280> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - sub lr, r5, #4 │ │ │ │ - stm lr, {r0, r1, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 90aec <__cxa_atexit@plt+0x82938> │ │ │ │ - ldr r1, [pc, #100] @ 90b0c <__cxa_atexit@plt+0x82958> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-16]! │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - tst r2, #3 │ │ │ │ - beq 90af8 <__cxa_atexit@plt+0x82944> │ │ │ │ - ldr r1, [pc, #68] @ 90b10 <__cxa_atexit@plt+0x8295c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r2, #3] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r2, [r5] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #140] @ 8e438 <__cxa_atexit@plt+0x80284> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 90aec <__cxa_atexit@plt+0x82938> │ │ │ │ - mov r5, r3 │ │ │ │ - b 90bc0 <__cxa_atexit@plt+0x82a0c> │ │ │ │ + beq 8e3f8 <__cxa_atexit@plt+0x80244> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 8e420 <__cxa_atexit@plt+0x8026c> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + cmn r3, #1 │ │ │ │ + ble 8e404 <__cxa_atexit@plt+0x80250> │ │ │ │ + ldr r3, [pc, #88] @ 8e43c <__cxa_atexit@plt+0x80288> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + sub r7, r2, #2 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r7, [pc, #52] @ 8e440 <__cxa_atexit@plt+0x8028c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r5, [r2, #7] │ │ │ │ - ldr r1, [pc, #68] @ 90b78 <__cxa_atexit@plt+0x829c4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r5, [r3, #-4] │ │ │ │ - str r2, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 90b70 <__cxa_atexit@plt+0x829bc> │ │ │ │ - ldr r2, [pc, #40] @ 90b7c <__cxa_atexit@plt+0x829c8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - str r2, [r3, #-8] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 90b70 <__cxa_atexit@plt+0x829bc> │ │ │ │ - b 90bc0 <__cxa_atexit@plt+0x82a0c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + addseq ip, r6, #40, 4 @ 0x80000002 │ │ │ │ + addseq ip, r6, #20, 4 @ 0x40000001 │ │ │ │ + addseq ip, r6, #232, 2 @ 0x3a │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 90bb4 <__cxa_atexit@plt+0x82a00> │ │ │ │ - add r3, pc, r3 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8e49c <__cxa_atexit@plt+0x802e8> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 90bac <__cxa_atexit@plt+0x829f8> │ │ │ │ - b 90bc0 <__cxa_atexit@plt+0x82a0c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + cmn r2, #1 │ │ │ │ + ble 8e484 <__cxa_atexit@plt+0x802d0> │ │ │ │ + ldr r2, [pc, #52] @ 8e4a8 <__cxa_atexit@plt+0x802f4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r5, lsl #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - cmp r3, r7 │ │ │ │ - bge 90bdc <__cxa_atexit@plt+0x82a28> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ + ldr r7, [pc, #32] @ 8e4ac <__cxa_atexit@plt+0x802f8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - bne 90c3c <__cxa_atexit@plt+0x82a88> │ │ │ │ - ldr r2, [pc, #108] @ 90c54 <__cxa_atexit@plt+0x82aa0> │ │ │ │ - add r2, pc, r2 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq ip, r6, #132, 2 @ 0x21 │ │ │ │ + addseq ip, r6, #104, 2 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 8e50c <__cxa_atexit@plt+0x80358> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 8e518 <__cxa_atexit@plt+0x80364> │ │ │ │ + ldr r0, [pc, #68] @ 8e528 <__cxa_atexit@plt+0x80374> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr lr, [pc, #64] @ 8e52c <__cxa_atexit@plt+0x80378> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + b 3c2114 <__cxa_atexit@plt+0x3b3f60> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffea4 │ │ │ │ + addseq ip, r6, #72, 2 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r3] │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 8e62c <__cxa_atexit@plt+0x80478> │ │ │ │ + ldr r3, [pc, #228] @ 8e638 <__cxa_atexit@plt+0x80484> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 90c48 <__cxa_atexit@plt+0x82a94> │ │ │ │ - ldr r1, [pc, #84] @ 90c58 <__cxa_atexit@plt+0x82aa4> │ │ │ │ + beq 8e624 <__cxa_atexit@plt+0x80470> │ │ │ │ + ldr r3, [r4, #812] @ 0x32c │ │ │ │ + ldr r2, [r4, #820] @ 0x334 │ │ │ │ + ldr r1, [pc, #200] @ 8e63c <__cxa_atexit@plt+0x80488> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 90c48 <__cxa_atexit@plt+0x82a94> │ │ │ │ + ldr r0, [r3, #12] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r0, [r3, #24]! │ │ │ │ - cmp r2, r7 │ │ │ │ - ldrge r7, [r5, #20] │ │ │ │ - ldrlt r7, [r5, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ + str r1, [r5] │ │ │ │ + str r5, [r0, #12] │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r2, #4] │ │ │ │ + ldr r5, [r2] │ │ │ │ + ldrd r0, [r3, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r0, r0, r6 │ │ │ │ + sbc r1, r1, #0 │ │ │ │ + strd r0, [r3, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r4, r0 │ │ │ │ + mov r0, r7 │ │ │ │ + bl ce7c │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r4, lsr #3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #64] @ 90cac <__cxa_atexit@plt+0x82af8> │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r4, [r4, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #184] @ 8e710 <__cxa_atexit@plt+0x8055c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 90ca4 <__cxa_atexit@plt+0x82af0> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r0, [r3, #20]! │ │ │ │ - cmp r2, r7 │ │ │ │ - ldrge r7, [r5, #16] │ │ │ │ - ldrlt r7, [r5, #4] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ + ldr r3, [r4, #12] │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + ldr r7, [r0, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r7, #4] │ │ │ │ + ldr r7, [r0, #812] @ 0x32c │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldrd r2, [r7, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r2, r2, r6 │ │ │ │ + sbc r3, r3, #0 │ │ │ │ + strd r2, [r7, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl ce7c │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mov r2, #16 │ │ │ │ - cmp r3, r7 │ │ │ │ - movlt r2, #4 │ │ │ │ - ldr r7, [r5, r2] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8e748 <__cxa_atexit@plt+0x80594> │ │ │ │ + ldr r2, [pc, #28] @ 8e754 <__cxa_atexit@plt+0x805a0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq fp, r6, #108, 30 @ 0x1b0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ + mov r3, r6 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 90d44 <__cxa_atexit@plt+0x82b90> │ │ │ │ - ldr lr, [pc, #88] @ 90d50 <__cxa_atexit@plt+0x82b9c> │ │ │ │ + bhi 8e7c4 <__cxa_atexit@plt+0x80610> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 8e7d0 <__cxa_atexit@plt+0x8061c> │ │ │ │ + ldr lr, [pc, #88] @ 8e7e0 <__cxa_atexit@plt+0x8062c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [r3, #8] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - ldr r1, [pc, #76] @ 90d54 <__cxa_atexit@plt+0x82ba0> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #80] @ 8e7e4 <__cxa_atexit@plt+0x80630> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + sub r1, r6, #3 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [pc, #56] @ 8e7e8 <__cxa_atexit@plt+0x80634> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r3} │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 90d38 <__cxa_atexit@plt+0x82b84> │ │ │ │ - ldr r9, [r5, #-12] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp r3, #2 │ │ │ │ - ldrne r8, [pc, #48] @ 90d5c <__cxa_atexit@plt+0x82ba8> │ │ │ │ - addne r8, pc, r8 │ │ │ │ - ldreq r8, [pc, #36] @ 90d58 <__cxa_atexit@plt+0x82ba4> │ │ │ │ - addeq r8, pc, r8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - addseq r9, r6, #172, 16 @ 0xac0000 │ │ │ │ - rsbeq sp, r0, #232, 30 @ 0x3a0 │ │ │ │ - rsbeq sp, r0, #972 @ 0x3cc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 90d94 <__cxa_atexit@plt+0x82be0> │ │ │ │ + @ instruction: 0xfffffdb0 │ │ │ │ + addseq fp, r6, #64, 28 @ 0x400 │ │ │ │ + addseq fp, r6, #132, 28 @ 0x840 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8e818 <__cxa_atexit@plt+0x80664> │ │ │ │ + ldr r2, [pc, #28] @ 8e828 <__cxa_atexit@plt+0x80674> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #32] @ 90d98 <__cxa_atexit@plt+0x82be4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r3, r5, #8 │ │ │ │ - and r1, r7, #3 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - cmp r1, #2 │ │ │ │ - moveq r8, r2 │ │ │ │ + stmdb r5, {r2, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - rsbeq sp, r0, #172, 30 @ 0x2b0 │ │ │ │ - rsbeq sp, r0, #668 @ 0x29c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + b 1ec5078 <__cxa_atexit@plt+0x1eb6ec4> │ │ │ │ + ldr r7, [pc, #12] @ 8e82c <__cxa_atexit@plt+0x80678> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + rsbseq lr, sl, #96, 28 @ 0x600 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8e898 <__cxa_atexit@plt+0x806e4> │ │ │ │ + ldr lr, [pc, #80] @ 8e8a4 <__cxa_atexit@plt+0x806f0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #76] @ 8e8a8 <__cxa_atexit@plt+0x806f4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #72] @ 8e8ac <__cxa_atexit@plt+0x806f8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + sub r1, r6, #19 │ │ │ │ + str r9, [r3, #12]! │ │ │ │ + str r8, [r5] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str lr, [r3, #-8] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20cc <__cxa_atexit@plt+0x3b3f18> │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + @ instruction: 0xfffffc64 │ │ │ │ + @ instruction: 0xffffff00 │ │ │ │ + addseq ip, r6, #168 @ 0xa8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 90e3c <__cxa_atexit@plt+0x82c88> │ │ │ │ - ldr r2, [pc, #160] @ 90e58 <__cxa_atexit@plt+0x82ca4> │ │ │ │ + bhi 8e944 <__cxa_atexit@plt+0x80790> │ │ │ │ + ldr r2, [pc, #148] @ 8e960 <__cxa_atexit@plt+0x807ac> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #140] @ 8e964 <__cxa_atexit@plt+0x807b0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r1} │ │ │ │ tst r7, #3 │ │ │ │ - beq 90e30 <__cxa_atexit@plt+0x82c7c> │ │ │ │ + beq 8e924 <__cxa_atexit@plt+0x80770> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #28 │ │ │ │ + add r2, r6, #8 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 90e44 <__cxa_atexit@plt+0x82c90> │ │ │ │ - ldr r3, [pc, #112] @ 90e5c <__cxa_atexit@plt+0x82ca8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - ldr r3, [pc, #92] @ 90e60 <__cxa_atexit@plt+0x82cac> │ │ │ │ + bcc 8e94c <__cxa_atexit@plt+0x80798> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + cmn r3, #1 │ │ │ │ + ble 8e930 <__cxa_atexit@plt+0x8077c> │ │ │ │ + ldr r3, [pc, #88] @ 8e968 <__cxa_atexit@plt+0x807b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr lr, [pc, #84] @ 90e64 <__cxa_atexit@plt+0x82cb0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add r8, r6, #8 │ │ │ │ - stm r8, {r0, r1, lr} │ │ │ │ - str r3, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub sl, r2, #6 │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + sub r7, r2, #2 │ │ │ │ mov r6, r2 │ │ │ │ - mov r8, #11 │ │ │ │ - b 3efa68 <__cxa_atexit@plt+0x3e18b4> │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #52] @ 8e96c <__cxa_atexit@plt+0x807b8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ + mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - @ instruction: 0xfffffef0 │ │ │ │ - addseq r9, r6, #56, 22 @ 0xe000 │ │ │ │ - addseq r9, r6, #172, 14 @ 0x2b00000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + addseq fp, r6, #252, 24 @ 0xfc00 │ │ │ │ + addseq fp, r6, #232, 24 @ 0xe800 │ │ │ │ + addseq fp, r6, #188, 24 @ 0xbc00 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 90ed0 <__cxa_atexit@plt+0x82d1c> │ │ │ │ - ldr r2, [pc, #80] @ 90edc <__cxa_atexit@plt+0x82d28> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #60] @ 90ee0 <__cxa_atexit@plt+0x82d2c> │ │ │ │ + bcc 8e9c8 <__cxa_atexit@plt+0x80814> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + cmn r2, #1 │ │ │ │ + ble 8e9b0 <__cxa_atexit@plt+0x807fc> │ │ │ │ + ldr r2, [pc, #52] @ 8e9d4 <__cxa_atexit@plt+0x80820> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr lr, [pc, #52] @ 90ee4 <__cxa_atexit@plt+0x82d30> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add r8, r3, #8 │ │ │ │ - stm r8, {r0, r1, lr} │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - add r5, r5, #12 │ │ │ │ - sub sl, r6, #6 │ │ │ │ - mov r8, #11 │ │ │ │ - b 3efa68 <__cxa_atexit@plt+0x3e18b4> │ │ │ │ - mov r3, #28 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 8e9d8 <__cxa_atexit@plt+0x80824> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - addseq r9, r6, #152, 20 @ 0x98000 │ │ │ │ - addseq r9, r6, #12, 14 @ 0x300000 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq fp, r6, #88, 24 @ 0x5800 │ │ │ │ + addseq fp, r6, #60, 24 @ 0x3c00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 90f38 <__cxa_atexit@plt+0x82d84> │ │ │ │ - ldr r2, [pc, #56] @ 90f48 <__cxa_atexit@plt+0x82d94> │ │ │ │ - add r2, pc, r2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 8ea38 <__cxa_atexit@plt+0x80884> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 8ea44 <__cxa_atexit@plt+0x80890> │ │ │ │ + ldr r0, [pc, #68] @ 8ea54 <__cxa_atexit@plt+0x808a0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr lr, [pc, #64] @ 8ea58 <__cxa_atexit@plt+0x808a4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r3, [pc, #44] @ 90f4c <__cxa_atexit@plt+0x82d98> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - mov r8, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - mov r3, #20 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + b 3c2114 <__cxa_atexit@plt+0x3b3f60> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe90 │ │ │ │ - rsbeq sp, r0, #320 @ 0x140 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r7, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 90fec <__cxa_atexit@plt+0x82e38> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 90ff4 <__cxa_atexit@plt+0x82e40> │ │ │ │ - ldr r1, [pc, #148] @ 9101c <__cxa_atexit@plt+0x82e68> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r7, {r1, r3} │ │ │ │ - ldr r1, [pc, #140] @ 91020 <__cxa_atexit@plt+0x82e6c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #124] @ 91024 <__cxa_atexit@plt+0x82e70> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r9, {r0, r1, r3} │ │ │ │ - sub r8, r6, #6 │ │ │ │ - add r6, r9, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9100c <__cxa_atexit@plt+0x82e58> │ │ │ │ - ldr r2, [pc, #100] @ 91028 <__cxa_atexit@plt+0x82e74> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r3, [pc, #88] @ 9102c <__cxa_atexit@plt+0x82e78> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r2, [r9, #16]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - mov r8, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - mov r6, r9 │ │ │ │ - b 90ffc <__cxa_atexit@plt+0x82e48> │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #20 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - addseq r9, r6, #44, 12 @ 0x2c00000 │ │ │ │ - addseq r9, r6, #44, 12 @ 0x2c00000 │ │ │ │ - addseq r9, r6, #20, 12 @ 0x1400000 │ │ │ │ - @ instruction: 0xfffffddc │ │ │ │ - rsbeq sp, r0, #20736 @ 0x5100 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 910c4 <__cxa_atexit@plt+0x82f10> │ │ │ │ - ldr r3, [pc, #132] @ 910d4 <__cxa_atexit@plt+0x82f20> │ │ │ │ + @ instruction: 0xfffffea4 │ │ │ │ + addseq fp, r6, #28, 24 @ 0x1c00 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 8eb58 <__cxa_atexit@plt+0x809a4> │ │ │ │ + ldr r3, [pc, #228] @ 8eb64 <__cxa_atexit@plt+0x809b0> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-12]! │ │ │ │ - stmib r7, {r8, sl} │ │ │ │ - ands r3, r9, #3 │ │ │ │ - beq 91094 <__cxa_atexit@plt+0x82ee0> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 910a4 <__cxa_atexit@plt+0x82ef0> │ │ │ │ - ldr r7, [pc, #100] @ 910d8 <__cxa_atexit@plt+0x82f24> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #2] │ │ │ │ - ldr r2, [r9, #6] │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - stmib r5, {r2, r3} │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 910bc <__cxa_atexit@plt+0x82f08> │ │ │ │ - b 9114c <__cxa_atexit@plt+0x82f98> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r8, [pc, #48] @ 910e0 <__cxa_atexit@plt+0x82f2c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r7, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ + beq 8eb50 <__cxa_atexit@plt+0x8099c> │ │ │ │ + ldr r3, [r4, #812] @ 0x32c │ │ │ │ + ldr r2, [r4, #820] @ 0x334 │ │ │ │ + ldr r1, [pc, #200] @ 8eb68 <__cxa_atexit@plt+0x809b4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r1, [r5] │ │ │ │ + str r5, [r0, #12] │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r2, #4] │ │ │ │ + ldr r5, [r2] │ │ │ │ + ldrd r0, [r3, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r0, r0, r6 │ │ │ │ + sbc r1, r1, #0 │ │ │ │ + strd r0, [r3, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r4, r0 │ │ │ │ + mov r0, r7 │ │ │ │ + bl ce88 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 910dc <__cxa_atexit@plt+0x82f28> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - rsbseq fp, sl, #124, 22 @ 0x1f000 │ │ │ │ - rsbeq sp, r0, #134144 @ 0x20c00 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 91120 <__cxa_atexit@plt+0x82f6c> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r1, [pc, #52] @ 9113c <__cxa_atexit@plt+0x82f88> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 91134 <__cxa_atexit@plt+0x82f80> │ │ │ │ - b 9114c <__cxa_atexit@plt+0x82f98> │ │ │ │ - ldr r8, [pc, #24] @ 91140 <__cxa_atexit@plt+0x82f8c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbeq sp, r0, #11264 @ 0x2c00 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r4, lsr #3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 91210 <__cxa_atexit@plt+0x8305c> │ │ │ │ - ldr lr, [pc, #196] @ 9122c <__cxa_atexit@plt+0x83078> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - str lr, [r9, #4] │ │ │ │ - str r1, [r9, #8] │ │ │ │ - str r0, [r9, #12] │ │ │ │ - sub r7, r6, #35 @ 0x23 │ │ │ │ - cmp r2, #10 │ │ │ │ - ble 911d0 <__cxa_atexit@plt+0x8301c> │ │ │ │ - ldr r3, [pc, #152] @ 91230 <__cxa_atexit@plt+0x8307c> │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r4, [r4, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #184] @ 8ec3c <__cxa_atexit@plt+0x80a88> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #148] @ 91234 <__cxa_atexit@plt+0x83080> │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [r4, #12] │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + ldr r7, [r0, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r7, #4] │ │ │ │ + ldr r7, [r0, #812] @ 0x32c │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldrd r2, [r7, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r2, r2, r6 │ │ │ │ + sbc r3, r3, #0 │ │ │ │ + strd r2, [r7, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl ce88 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8ec74 <__cxa_atexit@plt+0x80ac0> │ │ │ │ + ldr r2, [pc, #28] @ 8ec80 <__cxa_atexit@plt+0x80acc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str r3, [r9, #16]! │ │ │ │ - ldr r3, [pc, #132] @ 91238 <__cxa_atexit@plt+0x83084> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r7, [r9, #8] │ │ │ │ - str r8, [r9, #12] │ │ │ │ - str r3, [r9, #16] │ │ │ │ - str r2, [r9, #20] │ │ │ │ - str r9, [r9, #24] │ │ │ │ - sub r7, r6, #6 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - add r5, r5, #16 │ │ │ │ - add r6, r9, #32 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 9121c <__cxa_atexit@plt+0x83068> │ │ │ │ - ldr r3, [pc, #84] @ 9123c <__cxa_atexit@plt+0x83088> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r9, #16]! │ │ │ │ - ldr r2, [r9, #-8] │ │ │ │ - ldr r1, [r9, #-4] │ │ │ │ - ldr r3, [pc, #68] @ 91240 <__cxa_atexit@plt+0x8308c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r8, [r9, #8] │ │ │ │ - str r2, [r9, #12] │ │ │ │ - str r1, [r9, #16] │ │ │ │ - mov r8, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - mov r3, #20 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq fp, r6, #64, 20 @ 0x40000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 8ecf0 <__cxa_atexit@plt+0x80b3c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 8ecfc <__cxa_atexit@plt+0x80b48> │ │ │ │ + ldr lr, [pc, #88] @ 8ed0c <__cxa_atexit@plt+0x80b58> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #80] @ 8ed10 <__cxa_atexit@plt+0x80b5c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + sub r1, r6, #3 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [pc, #56] @ 8ed14 <__cxa_atexit@plt+0x80b60> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd88 │ │ │ │ - @ instruction: 0xfffffdbc │ │ │ │ - addseq r9, r6, #36, 8 @ 0x24000000 │ │ │ │ - addseq r9, r6, #8, 8 @ 0x8000000 │ │ │ │ - @ instruction: 0xfffffbb8 │ │ │ │ - rsbeq sp, r0, #167936 @ 0x29000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r7, [pc, #8] @ 91268 <__cxa_atexit@plt+0x830b4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #129 @ 0x81 │ │ │ │ - b 9103c <__cxa_atexit@plt+0x82e88> │ │ │ │ - addseq r9, r6, #104, 6 @ 0xa0000001 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ 91290 <__cxa_atexit@plt+0x830dc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 3efa10 <__cxa_atexit@plt+0x3e185c> │ │ │ │ - rsbseq fp, sl, #196, 18 @ 0x310000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r7, [pc, #20] @ 912c0 <__cxa_atexit@plt+0x8310c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #129 @ 0x81 │ │ │ │ - ldr r7, [pc, #12] @ 912c4 <__cxa_atexit@plt+0x83110> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add sl, r7, #1 │ │ │ │ - b 9103c <__cxa_atexit@plt+0x82e88> │ │ │ │ - addseq r9, r6, #28, 6 @ 0x70000000 │ │ │ │ - addseq r9, r6, #24, 6 @ 0x60000000 │ │ │ │ + @ instruction: 0xfffffdb0 │ │ │ │ + addseq fp, r6, #20, 18 @ 0x50000 │ │ │ │ + addseq fp, r6, #88, 18 @ 0x160000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 9130c <__cxa_atexit@plt+0x83158> │ │ │ │ - ldr r7, [pc, #52] @ 9131c <__cxa_atexit@plt+0x83168> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 91300 <__cxa_atexit@plt+0x8314c> │ │ │ │ - mov r7, r8 │ │ │ │ - b 9132c <__cxa_atexit@plt+0x83178> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 91320 <__cxa_atexit@plt+0x8316c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq fp, sl, #88, 18 @ 0x160000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r1, r2, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 91368 <__cxa_atexit@plt+0x831b4> │ │ │ │ - ldr r3, [r2, #2] │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - ldr r1, [pc, #124] @ 913d0 <__cxa_atexit@plt+0x8321c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 91394 <__cxa_atexit@plt+0x831e0> │ │ │ │ - b 913dc <__cxa_atexit@plt+0x83228> │ │ │ │ - ldr r2, [pc, #84] @ 913c4 <__cxa_atexit@plt+0x83210> │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8ed44 <__cxa_atexit@plt+0x80b90> │ │ │ │ + ldr r2, [pc, #28] @ 8ed54 <__cxa_atexit@plt+0x80ba0> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 9139c <__cxa_atexit@plt+0x831e8> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 913b0 <__cxa_atexit@plt+0x831fc> │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmdb r5, {r2, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ + b 1ec5078 <__cxa_atexit@plt+0x1eb6ec4> │ │ │ │ + ldr r7, [pc, #12] @ 8ed58 <__cxa_atexit@plt+0x80ba4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 913cc <__cxa_atexit@plt+0x83218> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 913c8 <__cxa_atexit@plt+0x83214> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, ror #3 │ │ │ │ - addseq r9, r6, #120, 4 @ 0x80000007 │ │ │ │ - addseq r9, r6, #12, 4 @ 0xc0000000 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + rsbseq lr, sl, #56, 18 @ 0xe0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 9143c <__cxa_atexit@plt+0x83288> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r1, [pc, #100] @ 9145c <__cxa_atexit@plt+0x832a8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 91450 <__cxa_atexit@plt+0x8329c> │ │ │ │ - ldr r2, [pc, #68] @ 91460 <__cxa_atexit@plt+0x832ac> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8edc4 <__cxa_atexit@plt+0x80c10> │ │ │ │ + ldr lr, [pc, #80] @ 8edd0 <__cxa_atexit@plt+0x80c1c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #76] @ 8edd4 <__cxa_atexit@plt+0x80c20> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #72] @ 8edd8 <__cxa_atexit@plt+0x80c24> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + sub r1, r6, #19 │ │ │ │ + str r9, [r3, #12]! │ │ │ │ + str r8, [r5] │ │ │ │ + str r3, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ + str lr, [r3, #-8] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20cc <__cxa_atexit@plt+0x3b3f18> │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + @ instruction: 0xfffffc64 │ │ │ │ + @ instruction: 0xffffff00 │ │ │ │ + addseq fp, r6, #124, 22 @ 0x1f000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r2, r1 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r2, r7 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8eef8 <__cxa_atexit@plt+0x80d44> │ │ │ │ + ldr r1, [pc, #260] @ 8ef04 <__cxa_atexit@plt+0x80d50> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r2, #3] │ │ │ │ + ldr r0, [r2, #7] │ │ │ │ + ldr r2, [r2, #11] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ tst r7, #3 │ │ │ │ - beq 91450 <__cxa_atexit@plt+0x8329c> │ │ │ │ - mov r5, r3 │ │ │ │ - b 914a8 <__cxa_atexit@plt+0x832f4> │ │ │ │ - ldr r7, [pc, #32] @ 91464 <__cxa_atexit@plt+0x832b0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - addseq r9, r6, #236, 2 @ 0x3b │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 9149c <__cxa_atexit@plt+0x832e8> │ │ │ │ + beq 8eeec <__cxa_atexit@plt+0x80d38> │ │ │ │ + ldr r3, [pc, #228] @ 8ef08 <__cxa_atexit@plt+0x80d54> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ + ldr r2, [r4, #812] @ 0x32c │ │ │ │ + ldr r1, [r4, #820] @ 0x334 │ │ │ │ + ldr r8, [r5, #-4]! │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 91494 <__cxa_atexit@plt+0x832e0> │ │ │ │ - b 914a8 <__cxa_atexit@plt+0x832f4> │ │ │ │ + ldr r3, [r2, #12] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r1, #4] │ │ │ │ + ldr r5, [r1] │ │ │ │ + ldrd r0, [r2, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r0, r0, r6 │ │ │ │ + sbc r1, r1, #0 │ │ │ │ + strd r0, [r2, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r4, r0 │ │ │ │ + mov r0, r7 │ │ │ │ + mov r1, r8 │ │ │ │ + mov r2, r9 │ │ │ │ + bl ce94 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - cmp r3, r7 │ │ │ │ - bge 914cc <__cxa_atexit@plt+0x83318> │ │ │ │ - ldr r7, [pc, #136] @ 91548 <__cxa_atexit@plt+0x83394> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - bne 91508 <__cxa_atexit@plt+0x83354> │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #8]! │ │ │ │ - ldr r9, [r7, #-4] │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 9152c <__cxa_atexit@plt+0x83378> │ │ │ │ - ldr r3, [pc, #84] @ 91540 <__cxa_atexit@plt+0x8338c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r9, [r5, #12] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 9151c <__cxa_atexit@plt+0x83368> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 86900 <__cxa_atexit@plt+0x7874c> │ │ │ │ - ldr r7, [pc, #60] @ 9154c <__cxa_atexit@plt+0x83398> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 91544 <__cxa_atexit@plt+0x83390> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffff5410 │ │ │ │ - rsbseq fp, sl, #216, 6 @ 0x60000003 │ │ │ │ - addseq r9, r6, #240 @ 0xf0 │ │ │ │ - addseq r9, r6, #32, 2 │ │ │ │ + andeq r0, r0, r0, lsl r1 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r4, [pc, #208] @ 8eff0 <__cxa_atexit@plt+0x80e3c> │ │ │ │ + add r4, pc, r4 │ │ │ │ + ldr r3, [r0, #812] @ 0x32c │ │ │ │ + ldr r8, [r5, #8]! │ │ │ │ + str r4, [r5] │ │ │ │ + ldr r3, [r3, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r4, [r5, #-4] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r5, #4] │ │ │ │ + ldr r5, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldr r2, [r5, #72] @ 0x48 │ │ │ │ + ldr r1, [r5, #76] @ 0x4c │ │ │ │ + sub r6, r6, r3 │ │ │ │ + subs r2, r2, r6 │ │ │ │ + sbc r3, r1, #0 │ │ │ │ + strd r2, [r5, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r8 │ │ │ │ + mov r2, r7 │ │ │ │ + bl ce94 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 91584 <__cxa_atexit@plt+0x833d0> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8f028 <__cxa_atexit@plt+0x80e74> │ │ │ │ + ldr r2, [pc, #28] @ 8f034 <__cxa_atexit@plt+0x80e80> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 91588 <__cxa_atexit@plt+0x833d4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #2 │ │ │ │ - mov r7, r3 │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - addseq r9, r6, #80 @ 0x50 │ │ │ │ - addseq r9, r6, #200 @ 0xc8 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq fp, r6, #140, 12 @ 0x8c00000 │ │ │ │ + andeq r0, r2, r2 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 8f0b4 <__cxa_atexit@plt+0x80f00> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 8f0c0 <__cxa_atexit@plt+0x80f0c> │ │ │ │ + ldr lr, [pc, #104] @ 8f0d0 <__cxa_atexit@plt+0x80f1c> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #96] @ 8f0d4 <__cxa_atexit@plt+0x80f20> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ + sub r0, r6, #11 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + ldr r0, [pc, #64] @ 8f0d8 <__cxa_atexit@plt+0x80f24> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + mov r5, r9 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffd7c │ │ │ │ + addseq fp, r6, #96, 10 @ 0x18000000 │ │ │ │ + addseq fp, r6, #156, 10 @ 0x27000000 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 915d0 <__cxa_atexit@plt+0x8341c> │ │ │ │ - ldr r7, [pc, #52] @ 915e0 <__cxa_atexit@plt+0x8342c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 915c4 <__cxa_atexit@plt+0x83410> │ │ │ │ - mov r7, r8 │ │ │ │ - b 915f0 <__cxa_atexit@plt+0x8343c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 915e4 <__cxa_atexit@plt+0x83430> │ │ │ │ + bhi 8f104 <__cxa_atexit@plt+0x80f50> │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + mov r7, fp │ │ │ │ + b 8f118 <__cxa_atexit@plt+0x80f64> │ │ │ │ + ldr r7, [pc, #8] @ 8f114 <__cxa_atexit@plt+0x80f60> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq fp, sl, #152, 12 @ 0x9800000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ + rsbseq lr, sl, #124, 10 @ 0x1f000000 │ │ │ │ + mov fp, r7 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r1, r2, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 9162c <__cxa_atexit@plt+0x83478> │ │ │ │ - ldr r3, [r2, #2] │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - ldr r1, [pc, #124] @ 91694 <__cxa_atexit@plt+0x834e0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ + ldr r7, [pc, #112] @ 8f198 <__cxa_atexit@plt+0x80fe4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 91658 <__cxa_atexit@plt+0x834a4> │ │ │ │ - b 916a0 <__cxa_atexit@plt+0x834ec> │ │ │ │ - ldr r2, [pc, #84] @ 91688 <__cxa_atexit@plt+0x834d4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 91660 <__cxa_atexit@plt+0x834ac> │ │ │ │ + beq 8f16c <__cxa_atexit@plt+0x80fb8> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ cmp r2, #0 │ │ │ │ - bne 91674 <__cxa_atexit@plt+0x834c0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + bmi 8f174 <__cxa_atexit@plt+0x80fc0> │ │ │ │ + ldr r1, [pc, #80] @ 8f19c <__cxa_atexit@plt+0x80fe8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r3, #8] │ │ │ │ + ldr r2, [r3, #12] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + tst r2, #3 │ │ │ │ + beq 8f18c <__cxa_atexit@plt+0x80fd8> │ │ │ │ + mov r7, r2 │ │ │ │ + b 8f244 <__cxa_atexit@plt+0x81090> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 91690 <__cxa_atexit@plt+0x834dc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 9168c <__cxa_atexit@plt+0x834d8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + ldr r5, [pc, #36] @ 8f1a0 <__cxa_atexit@plt+0x80fec> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r8, [r3] │ │ │ │ + str r5, [r3, #12]! │ │ │ │ + mov r5, r3 │ │ │ │ + b 1ec5078 <__cxa_atexit@plt+0x1eb6ec4> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror #3 │ │ │ │ - addseq r9, r6, #96, 4 │ │ │ │ - addseq r9, r6, #120, 4 @ 0x80000007 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 91700 <__cxa_atexit@plt+0x8354c> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r1, [pc, #100] @ 91720 <__cxa_atexit@plt+0x8356c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 91714 <__cxa_atexit@plt+0x83560> │ │ │ │ - ldr r2, [pc, #68] @ 91724 <__cxa_atexit@plt+0x83570> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + cmp r3, #0 │ │ │ │ + bmi 8f1e0 <__cxa_atexit@plt+0x8102c> │ │ │ │ + ldr r2, [pc, #64] @ 8f200 <__cxa_atexit@plt+0x8104c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 91714 <__cxa_atexit@plt+0x83560> │ │ │ │ - mov r5, r3 │ │ │ │ - b 9176c <__cxa_atexit@plt+0x835b8> │ │ │ │ - ldr r7, [pc, #32] @ 91728 <__cxa_atexit@plt+0x83574> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + str r3, [r5, #12] │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + str r2, [r5] │ │ │ │ + str r7, [r5, #16] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 8f1f4 <__cxa_atexit@plt+0x81040> │ │ │ │ + mov r7, r3 │ │ │ │ + b 8f244 <__cxa_atexit@plt+0x81090> │ │ │ │ + ldr r3, [pc, #28] @ 8f204 <__cxa_atexit@plt+0x81050> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #16]! │ │ │ │ + ldr r8, [r5, #-12] │ │ │ │ + b 1ec5078 <__cxa_atexit@plt+0x1eb6ec4> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - addseq r9, r6, #220, 2 @ 0x37 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 91760 <__cxa_atexit@plt+0x835ac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ + ldr r3, [pc, #28] @ 8f234 <__cxa_atexit@plt+0x81080> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #129 @ 0x81 │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 91758 <__cxa_atexit@plt+0x835a4> │ │ │ │ - b 9176c <__cxa_atexit@plt+0x835b8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ + ldr r3, [pc, #16] @ 8f238 <__cxa_atexit@plt+0x81084> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c2114 <__cxa_atexit@plt+0x3b3f60> │ │ │ │ + addseq fp, r6, #208, 6 @ 0x40000003 │ │ │ │ + addseq fp, r6, #12, 8 @ 0xc000000 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - cmp r3, r7 │ │ │ │ - bge 91790 <__cxa_atexit@plt+0x835dc> │ │ │ │ - ldr r7, [pc, #136] @ 9180c <__cxa_atexit@plt+0x83658> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - bne 917cc <__cxa_atexit@plt+0x83618> │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #8]! │ │ │ │ - ldr r9, [r7, #-4] │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 917f0 <__cxa_atexit@plt+0x8363c> │ │ │ │ - ldr r3, [pc, #84] @ 91804 <__cxa_atexit@plt+0x83650> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #24 │ │ │ │ + cmp r0, lr │ │ │ │ + bcc 8f2d4 <__cxa_atexit@plt+0x81120> │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r8, [r1, #4]! │ │ │ │ + cmp r0, #0 │ │ │ │ + bmi 8f288 <__cxa_atexit@plt+0x810d4> │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r3, [r2, #12]! │ │ │ │ + cmp r3, r0 │ │ │ │ + ble 8f298 <__cxa_atexit@plt+0x810e4> │ │ │ │ + str r7, [r2] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, fp │ │ │ │ + b 8f118 <__cxa_atexit@plt+0x80f64> │ │ │ │ + ldr r3, [pc, #84] @ 8f2e4 <__cxa_atexit@plt+0x81130> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #8] │ │ │ │ + str r3, [r5, #16]! │ │ │ │ + b 1ec5078 <__cxa_atexit@plt+0x1eb6ec4> │ │ │ │ + ldr r9, [pc, #72] @ 8f2e8 <__cxa_atexit@plt+0x81134> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr sl, [pc, #68] @ 8f2ec <__cxa_atexit@plt+0x81138> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + str sl, [r6, #4]! │ │ │ │ str r9, [r5, #12] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 917e0 <__cxa_atexit@plt+0x8362c> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 86a50 <__cxa_atexit@plt+0x7889c> │ │ │ │ - ldr r7, [pc, #60] @ 91810 <__cxa_atexit@plt+0x8365c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 91808 <__cxa_atexit@plt+0x83654> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffff529c │ │ │ │ - rsbseq fp, sl, #24, 2 │ │ │ │ - addseq r9, r6, #92, 2 │ │ │ │ - addseq r9, r6, #16, 2 │ │ │ │ + str r6, [r5, #16] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + str r0, [r6, #20] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, lr │ │ │ │ + b 1ec5078 <__cxa_atexit@plt+0x1eb6ec4> │ │ │ │ + mov r0, #24 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r6, lr │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + @ instruction: 0xfffffd94 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 91848 <__cxa_atexit@plt+0x83694> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 9184c <__cxa_atexit@plt+0x83698> │ │ │ │ + ldr r3, [pc, #28] @ 8f31c <__cxa_atexit@plt+0x81168> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - addseq r9, r6, #188 @ 0xbc │ │ │ │ - addseq r9, r6, #176 @ 0xb0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + add r3, r3, #129 @ 0x81 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ 8f320 <__cxa_atexit@plt+0x8116c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c2114 <__cxa_atexit@plt+0x3b3f60> │ │ │ │ + addseq fp, r6, #232, 4 @ 0x8000000e │ │ │ │ + addseq fp, r6, #36, 6 @ 0x90000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 8f340 <__cxa_atexit@plt+0x8118c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20dc <__cxa_atexit@plt+0x3b3f28> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 8f360 <__cxa_atexit@plt+0x811ac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20e4 <__cxa_atexit@plt+0x3b3f30> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 8f390 <__cxa_atexit@plt+0x811dc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ 8f394 <__cxa_atexit@plt+0x811e0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20fc <__cxa_atexit@plt+0x3b3f48> │ │ │ │ + rsbseq sp, sl, #28, 28 @ 0x1c0 │ │ │ │ + addseq fp, r6, #136, 10 @ 0x22000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 91894 <__cxa_atexit@plt+0x836e0> │ │ │ │ - ldr r7, [pc, #52] @ 918a4 <__cxa_atexit@plt+0x836f0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 91888 <__cxa_atexit@plt+0x836d4> │ │ │ │ - mov r7, r9 │ │ │ │ - b 918b4 <__cxa_atexit@plt+0x83700> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8f3f0 <__cxa_atexit@plt+0x8123c> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 8f3e8 <__cxa_atexit@plt+0x81234> │ │ │ │ + ldr r3, [pc, #48] @ 8f3f8 <__cxa_atexit@plt+0x81244> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #44] @ 8f3fc <__cxa_atexit@plt+0x81248> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #36] @ 8f400 <__cxa_atexit@plt+0x8124c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + b 1616b18 <__cxa_atexit@plt+0x1608964> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 918a8 <__cxa_atexit@plt+0x836f4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq fp, sl, #216, 6 @ 0x60000003 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + rsbeq pc, r0, #63700992 @ 0x3cc0000 │ │ │ │ + addseq fp, r6, #16, 4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r1, r2, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 91924 <__cxa_atexit@plt+0x83770> │ │ │ │ - ldr r3, [r2, #2] │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - ldr r1, [pc, #176] @ 9198c <__cxa_atexit@plt+0x837d8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 91944 <__cxa_atexit@plt+0x83790> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 91950 <__cxa_atexit@plt+0x8379c> │ │ │ │ - ldr r3, [pc, #144] @ 91990 <__cxa_atexit@plt+0x837dc> │ │ │ │ + mov r3, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8f454 <__cxa_atexit@plt+0x812a0> │ │ │ │ + ldr lr, [pc, #60] @ 8f46c <__cxa_atexit@plt+0x812b8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmda r5, {r1, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 8f470 <__cxa_atexit@plt+0x812bc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 91978 <__cxa_atexit@plt+0x837c4> │ │ │ │ - b 91a00 <__cxa_atexit@plt+0x8384c> │ │ │ │ - ldr r2, [pc, #84] @ 91980 <__cxa_atexit@plt+0x837cc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 91964 <__cxa_atexit@plt+0x837b0> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 91950 <__cxa_atexit@plt+0x8379c> │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq fp, r6, #252, 8 @ 0xfc000000 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8f4b8 <__cxa_atexit@plt+0x81304> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #40] @ 8f4d0 <__cxa_atexit@plt+0x8131c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ 8f4d4 <__cxa_atexit@plt+0x81320> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq fp, r6, #132, 8 @ 0x84000000 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8f530 <__cxa_atexit@plt+0x8137c> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 8f528 <__cxa_atexit@plt+0x81374> │ │ │ │ + ldr r3, [pc, #48] @ 8f538 <__cxa_atexit@plt+0x81384> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #44] @ 8f53c <__cxa_atexit@plt+0x81388> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #36] @ 8f540 <__cxa_atexit@plt+0x8138c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + b 1616b18 <__cxa_atexit@plt+0x1608964> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 91984 <__cxa_atexit@plt+0x837d0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 91988 <__cxa_atexit@plt+0x837d4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsbeq pc, r0, #173015040 @ 0xa500000 │ │ │ │ + addseq fp, r6, #208 @ 0xd0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8f594 <__cxa_atexit@plt+0x813e0> │ │ │ │ + ldr lr, [pc, #60] @ 8f5ac <__cxa_atexit@plt+0x813f8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmda r5, {r1, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r3, [pc, #20] @ 8f5b0 <__cxa_atexit@plt+0x813fc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq fp, r6, #188, 6 @ 0xf0000002 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8f5f8 <__cxa_atexit@plt+0x81444> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #40] @ 8f610 <__cxa_atexit@plt+0x8145c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ 8f614 <__cxa_atexit@plt+0x81460> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq fp, r6, #68, 6 @ 0x10000001 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + rsbseq lr, sl, #140 @ 0x8c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + ldrhi r0, [r4, #-12] │ │ │ │ + ldrls r2, [pc, #44] @ 8f664 <__cxa_atexit@plt+0x814b0> │ │ │ │ + addls r2, pc, r2 │ │ │ │ + ldrls r3, [pc, #40] @ 8f668 <__cxa_atexit@plt+0x814b4> │ │ │ │ + addls r3, pc, r3 │ │ │ │ + ldrls r1, [r7, #8] │ │ │ │ + strls r2, [r5, #-16]! │ │ │ │ + ldrls r2, [pc, #28] @ 8f66c <__cxa_atexit@plt+0x814b8> │ │ │ │ + ldrls r2, [pc, r2] │ │ │ │ + stmibls r5, {r1, r2, r7} │ │ │ │ + ldrls r0, [pc, #20] @ 8f670 <__cxa_atexit@plt+0x814bc> │ │ │ │ + ldrls r0, [pc, r0] │ │ │ │ + movls r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #5 │ │ │ │ - addseq r8, r6, #88, 24 @ 0x5800 │ │ │ │ - addseq r8, r6, #196, 24 @ 0xc400 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + rsbseq lr, sl, #76 @ 0x4c │ │ │ │ + addseq sl, r6, #132, 30 @ 0x210 │ │ │ │ + rsbseq lr, sl, #48 @ 0x30 │ │ │ │ + rsbseq lr, sl, #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #32] @ 8f6a8 <__cxa_atexit@plt+0x814f4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #28] @ 8f6ac <__cxa_atexit@plt+0x814f8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r0, [pc, #16] @ 8f6b0 <__cxa_atexit@plt+0x814fc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsbseq lr, sl, #12 │ │ │ │ + rsbseq sp, sl, #252, 30 @ 0x3f0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 919d4 <__cxa_atexit@plt+0x83820> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r1, [pc, #56] @ 919f0 <__cxa_atexit@plt+0x8383c> │ │ │ │ - add r1, pc, r1 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #100] @ 8f72c <__cxa_atexit@plt+0x81578> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ - str r3, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ + str r3, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 919e8 <__cxa_atexit@plt+0x83834> │ │ │ │ - b 91a00 <__cxa_atexit@plt+0x8384c> │ │ │ │ - ldr r7, [pc, #24] @ 919f4 <__cxa_atexit@plt+0x83840> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + beq 8f714 <__cxa_atexit@plt+0x81560> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 8f71c <__cxa_atexit@plt+0x81568> │ │ │ │ + ldr lr, [pc, #60] @ 8f730 <__cxa_atexit@plt+0x8157c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r1, r3, r7} │ │ │ │ + sub r7, r2, #11 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - addseq r8, r6, #212, 22 @ 0x35000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + addseq fp, r6, #60, 4 @ 0xc0000003 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #116] @ 91a7c <__cxa_atexit@plt+0x838c8> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8f774 <__cxa_atexit@plt+0x815c0> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr lr, [pc, #36] @ 8f780 <__cxa_atexit@plt+0x815cc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldmdb r5, {r1, r2} │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq fp, r6, #212, 2 @ 0x35 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 8f7d0 <__cxa_atexit@plt+0x8161c> │ │ │ │ + ldr r3, [pc, #60] @ 8f7e8 <__cxa_atexit@plt+0x81634> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #56] @ 8f7ec <__cxa_atexit@plt+0x81638> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + str r8, [sl, #8] │ │ │ │ + ldr r3, [pc, #44] @ 8f7f0 <__cxa_atexit@plt+0x8163c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r2, #2 │ │ │ │ + b 3c210c <__cxa_atexit@plt+0x3b3f58> │ │ │ │ + ldr r7, [pc, #28] @ 8f7f4 <__cxa_atexit@plt+0x81640> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe74 │ │ │ │ + rsbseq sp, sl, #112, 22 @ 0x1c000 │ │ │ │ + addseq fp, r6, #112, 2 │ │ │ │ + rsbseq sp, sl, #228, 28 @ 0xe40 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8f844 <__cxa_atexit@plt+0x81690> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #52] @ 8f84c <__cxa_atexit@plt+0x81698> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + ldr r2, [pc, #44] @ 8f850 <__cxa_atexit@plt+0x8169c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #32] @ 8f854 <__cxa_atexit@plt+0x816a0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c2114 <__cxa_atexit@plt+0x3b3f60> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + addseq sl, r6, #188, 26 @ 0x2f00 │ │ │ │ + addseq sl, r6, #64, 28 @ 0x400 │ │ │ │ + addseq sl, r6, #0, 28 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8f898 <__cxa_atexit@plt+0x816e4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ 8f8a0 <__cxa_atexit@plt+0x816ec> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #32] @ 8f8a4 <__cxa_atexit@plt+0x816f0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c2114 <__cxa_atexit@plt+0x3b3f60> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + addseq sl, r6, #88, 26 @ 0x1600 │ │ │ │ + addseq sl, r6, #176, 26 @ 0x2c00 │ │ │ │ + rsbseq sp, sl, #32, 28 @ 0x200 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8f91c <__cxa_atexit@plt+0x81768> │ │ │ │ + ldr r2, [pc, #88] @ 8f924 <__cxa_atexit@plt+0x81770> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 91a60 <__cxa_atexit@plt+0x838ac> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - cmp r3, r7 │ │ │ │ - bge 91a40 <__cxa_atexit@plt+0x8388c> │ │ │ │ - ldr r7, [pc, #80] @ 91a84 <__cxa_atexit@plt+0x838d0> │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8f8fc <__cxa_atexit@plt+0x81748> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + cmp r2, #0 │ │ │ │ + bmi 8f908 <__cxa_atexit@plt+0x81754> │ │ │ │ + ldr r7, [pc, #60] @ 8f92c <__cxa_atexit@plt+0x81778> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - bne 91a68 <__cxa_atexit@plt+0x838b4> │ │ │ │ - ldr r3, [pc, #52] @ 91a80 <__cxa_atexit@plt+0x838cc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 91a60 <__cxa_atexit@plt+0x838ac> │ │ │ │ - b 91b08 <__cxa_atexit@plt+0x83954> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 91a88 <__cxa_atexit@plt+0x838d4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + ldr r5, [pc, #24] @ 8f928 <__cxa_atexit@plt+0x81774> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 15abd8 <__cxa_atexit@plt+0x14ca24> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - addseq r8, r6, #252, 22 @ 0x3f000 │ │ │ │ - addseq r8, r6, #64, 22 @ 0x10000 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - cmp r3, r7 │ │ │ │ - bge 91ab8 <__cxa_atexit@plt+0x83904> │ │ │ │ - ldr r7, [pc, #76] @ 91af8 <__cxa_atexit@plt+0x83944> │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + addseq sl, r6, #116, 26 @ 0x1d00 │ │ │ │ + rsbseq sp, sl, #156, 26 @ 0x2700 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + cmp r3, #0 │ │ │ │ + bmi 8f95c <__cxa_atexit@plt+0x817a8> │ │ │ │ + ldr r7, [pc, #28] @ 8f96c <__cxa_atexit@plt+0x817b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - bne 91ad8 <__cxa_atexit@plt+0x83924> │ │ │ │ - ldr r3, [pc, #48] @ 91af4 <__cxa_atexit@plt+0x83940> │ │ │ │ + ldr r3, [pc, #12] @ 8f970 <__cxa_atexit@plt+0x817bc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 91aec <__cxa_atexit@plt+0x83938> │ │ │ │ - b 91b08 <__cxa_atexit@plt+0x83954> │ │ │ │ - ldr r7, [pc, #28] @ 91afc <__cxa_atexit@plt+0x83948> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + b 15abd8 <__cxa_atexit@plt+0x14ca24> │ │ │ │ + addseq sl, r6, #20, 26 @ 0x500 │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + rsbseq sp, sl, #64, 26 @ 0x1000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r6 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 8f9c4 <__cxa_atexit@plt+0x81810> │ │ │ │ + ldr r3, [pc, #68] @ 8f9e4 <__cxa_atexit@plt+0x81830> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #64] @ 8f9e8 <__cxa_atexit@plt+0x81834> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + str r7, [sl, #8] │ │ │ │ + ldr r3, [pc, #52] @ 8f9ec <__cxa_atexit@plt+0x81838> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r2, #2 │ │ │ │ + b 3c210c <__cxa_atexit@plt+0x3b3f58> │ │ │ │ + ldr r3, [pc, #36] @ 8f9f0 <__cxa_atexit@plt+0x8183c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0xfffffc80 │ │ │ │ + rsbseq sp, sl, #124, 18 @ 0x1f0000 │ │ │ │ + addseq sl, r6, #124, 30 @ 0x1f0 │ │ │ │ + rsbseq sp, sl, #240, 24 @ 0xf000 │ │ │ │ + rsbseq sp, sl, #216, 24 @ 0xd800 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 8fa64 <__cxa_atexit@plt+0x818b0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 8fa70 <__cxa_atexit@plt+0x818bc> │ │ │ │ + ldr lr, [pc, #88] @ 8fa80 <__cxa_atexit@plt+0x818cc> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #80] @ 8fa84 <__cxa_atexit@plt+0x818d0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + sub r1, r6, #3 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [pc, #56] @ 8fa88 <__cxa_atexit@plt+0x818d4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - addseq r8, r6, #132, 22 @ 0x21000 │ │ │ │ - addseq r8, r6, #208, 20 @ 0xd0000 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r3, r5, #12 │ │ │ │ - and r1, r7, #3 │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 91b34 <__cxa_atexit@plt+0x83980> │ │ │ │ - ldr r2, [pc, #100] @ 91b90 <__cxa_atexit@plt+0x839dc> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe8c │ │ │ │ + addseq sl, r6, #160, 22 @ 0x28000 │ │ │ │ + addseq sl, r6, #228, 22 @ 0x39000 │ │ │ │ + rsbseq sp, sl, #60, 24 @ 0x3c00 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 8fb0c <__cxa_atexit@plt+0x81958> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 8fb18 <__cxa_atexit@plt+0x81964> │ │ │ │ + ldr r9, [pc, #100] @ 8fb28 <__cxa_atexit@plt+0x81974> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #96] @ 8fb2c <__cxa_atexit@plt+0x81978> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr sl, [pc, #84] @ 8fb30 <__cxa_atexit@plt+0x8197c> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + mov r0, r3 │ │ │ │ + str lr, [r0, #16]! │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r3} │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + b 3c211c <__cxa_atexit@plt+0x3b3f68> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffd98 │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + addseq sl, r6, #48, 28 @ 0x300 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 8fb9c <__cxa_atexit@plt+0x819e8> │ │ │ │ + ldr r2, [pc, #80] @ 8fba8 <__cxa_atexit@plt+0x819f4> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - b 91b48 <__cxa_atexit@plt+0x83994> │ │ │ │ - ldr r2, [pc, #72] @ 91b84 <__cxa_atexit@plt+0x839d0> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8fb94 <__cxa_atexit@plt+0x819e0> │ │ │ │ + ldr r2, [pc, #52] @ 8fbac <__cxa_atexit@plt+0x819f8> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - cmp r1, #2 │ │ │ │ - beq 91b70 <__cxa_atexit@plt+0x839bc> │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 91b64 <__cxa_atexit@plt+0x839b0> │ │ │ │ - ldr r7, [pc, #48] @ 91b88 <__cxa_atexit@plt+0x839d4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r3, #-4] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8fb94 <__cxa_atexit@plt+0x819e0> │ │ │ │ + b 8fbf0 <__cxa_atexit@plt+0x81a3c> │ │ │ │ ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 91b8c <__cxa_atexit@plt+0x839d8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ 8fbe4 <__cxa_atexit@plt+0x81a30> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8fbdc <__cxa_atexit@plt+0x81a28> │ │ │ │ + b 8fbf0 <__cxa_atexit@plt+0x81a3c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - addseq r8, r6, #88, 20 @ 0x58000 │ │ │ │ - addseq r8, r6, #184, 20 @ 0xb8000 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r4, [r5, #4]! │ │ │ │ + cmp r7, #0 │ │ │ │ + beq 8fc30 <__cxa_atexit@plt+0x81a7c> │ │ │ │ + add r6, r6, #4 │ │ │ │ + ble 8fc5c <__cxa_atexit@plt+0x81aa8> │ │ │ │ + ldr r3, [r0, #812] @ 0x32c │ │ │ │ + ldr r2, [pc, #276] @ 8fd2c <__cxa_atexit@plt+0x81b78> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + ldr r3, [r3, #12] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 8fc80 <__cxa_atexit@plt+0x81acc> │ │ │ │ + ldr r7, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #244] @ 8fd30 <__cxa_atexit@plt+0x81b7c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r5, [r7, #12] │ │ │ │ + ldr r7, [r0, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + add r5, r7, #4 │ │ │ │ + mvn r7, #0 │ │ │ │ + b 8fc80 <__cxa_atexit@plt+0x81acc> │ │ │ │ + ldr r7, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #192] @ 8fd28 <__cxa_atexit@plt+0x81b74> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r5, [r7, #12] │ │ │ │ + ldr r7, [r0, #820] @ 0x334 │ │ │ │ + add r5, r7, #4 │ │ │ │ + mov r7, #1 │ │ │ │ + str r6, [r5] │ │ │ │ + ldr r5, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldr r2, [r5, #72] @ 0x48 │ │ │ │ + ldr r1, [r5, #76] @ 0x4c │ │ │ │ + sub r6, r6, r3 │ │ │ │ + subs r2, r2, r6 │ │ │ │ + sbc r3, r1, #0 │ │ │ │ + strd r2, [r5, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl cea0 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + andeq r0, r0, r4, ror #2 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 91bb0 <__cxa_atexit@plt+0x839fc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8fd68 <__cxa_atexit@plt+0x81bb4> │ │ │ │ + ldr r2, [pc, #28] @ 8fd74 <__cxa_atexit@plt+0x81bc0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - addseq r8, r6, #12, 20 @ 0xc000 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq sl, r6, #76, 18 @ 0x130000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 91be8 <__cxa_atexit@plt+0x83a34> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8fdac <__cxa_atexit@plt+0x81bf8> │ │ │ │ + ldr r2, [pc, #28] @ 8fdb8 <__cxa_atexit@plt+0x81c04> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 91bec <__cxa_atexit@plt+0x83a38> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - addseq r8, r6, #108, 20 @ 0x6c000 │ │ │ │ - addseq r8, r6, #228, 18 @ 0x390000 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq sl, r6, #8, 18 @ 0x20000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 91c24 <__cxa_atexit@plt+0x83a70> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8fdf0 <__cxa_atexit@plt+0x81c3c> │ │ │ │ + ldr r2, [pc, #28] @ 8fdfc <__cxa_atexit@plt+0x81c48> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 91c28 <__cxa_atexit@plt+0x83a74> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - addseq r8, r6, #48, 20 @ 0x30000 │ │ │ │ - addseq r8, r6, #168, 18 @ 0x2a0000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 91c70 <__cxa_atexit@plt+0x83abc> │ │ │ │ - ldr r7, [pc, #52] @ 91c80 <__cxa_atexit@plt+0x83acc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 91c64 <__cxa_atexit@plt+0x83ab0> │ │ │ │ - mov r7, r9 │ │ │ │ - b 91c90 <__cxa_atexit@plt+0x83adc> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq sl, r6, #196, 16 @ 0xc40000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 8fe74 <__cxa_atexit@plt+0x81cc0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 8fe80 <__cxa_atexit@plt+0x81ccc> │ │ │ │ + ldr lr, [pc, #96] @ 8fe90 <__cxa_atexit@plt+0x81cdc> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #88] @ 8fe94 <__cxa_atexit@plt+0x81ce0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + sub r0, r6, #7 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + ldr r0, [pc, #60] @ 8fe98 <__cxa_atexit@plt+0x81ce4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + mov r5, r2 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 91c84 <__cxa_atexit@plt+0x83ad0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq fp, sl, #0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 91d08 <__cxa_atexit@plt+0x83b54> │ │ │ │ - ldr r2, [r3, #2] │ │ │ │ - ldr r1, [r3, #6] │ │ │ │ - ldr r0, [pc, #136] @ 91d3c <__cxa_atexit@plt+0x83b88> │ │ │ │ - add r0, pc, r0 │ │ │ │ - sub lr, r5, #4 │ │ │ │ - stm lr, {r1, r2, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - str r0, [r3, #-8]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 91d18 <__cxa_atexit@plt+0x83b64> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 91d24 <__cxa_atexit@plt+0x83b70> │ │ │ │ - ldr r2, [pc, #100] @ 91d40 <__cxa_atexit@plt+0x83b8c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ - ldr r3, [r5] │ │ │ │ - str r7, [r5] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ + @ instruction: 0xfffffd0c │ │ │ │ + addseq sl, r6, #152, 14 @ 0x2600000 │ │ │ │ + addseq sl, r6, #216, 14 @ 0x3600000 │ │ │ │ + rsbseq sp, sl, #48, 16 @ 0x300000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 8ff2c <__cxa_atexit@plt+0x81d78> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 8ff38 <__cxa_atexit@plt+0x81d84> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #116] @ 8ff48 <__cxa_atexit@plt+0x81d94> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - tst r3, #3 │ │ │ │ - beq 91d30 <__cxa_atexit@plt+0x83b7c> │ │ │ │ - mov r7, r3 │ │ │ │ - b 91da8 <__cxa_atexit@plt+0x83bf4> │ │ │ │ - add r5, r5, #8 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + sub r0, r6, #27 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + ldr r0, [pc, #84] @ 8ff4c <__cxa_atexit@plt+0x81d98> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r0, [pc, #76] @ 8ff50 <__cxa_atexit@plt+0x81d9c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #16]! │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + ldr r0, [pc, #64] @ 8ff54 <__cxa_atexit@plt+0x81da0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + stmdb r3, {r0, r2, r8} │ │ │ │ + mov r5, lr │ │ │ │ + b 3c20cc <__cxa_atexit@plt+0x3b3f18> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + addseq sl, r6, #0, 14 │ │ │ │ + addseq sl, r6, #20, 20 @ 0x14000 │ │ │ │ + @ instruction: 0xffffff00 │ │ │ │ + @ instruction: 0xfffffb84 │ │ │ │ + rsbseq sp, sl, #112, 14 @ 0x1c00000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8ff88 <__cxa_atexit@plt+0x81dd4> │ │ │ │ + ldr r2, [pc, #28] @ 8ff98 <__cxa_atexit@plt+0x81de4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r8, r9, sl} │ │ │ │ + mov r5, r3 │ │ │ │ + b 1ec5078 <__cxa_atexit@plt+0x1eb6ec4> │ │ │ │ + ldr r7, [pc, #12] @ 8ff9c <__cxa_atexit@plt+0x81de8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + rsbseq sp, sl, #84, 14 @ 0x1500000 │ │ │ │ + rsbseq sp, sl, #44, 14 @ 0xb00000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 91d88 <__cxa_atexit@plt+0x83bd4> │ │ │ │ - ldr r3, [pc, #60] @ 91d9c <__cxa_atexit@plt+0x83be8> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9000c <__cxa_atexit@plt+0x81e58> │ │ │ │ + ldr r9, [pc, #80] @ 90018 <__cxa_atexit@plt+0x81e64> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #76] @ 9001c <__cxa_atexit@plt+0x81e68> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [r5, #4]! │ │ │ │ + ldr r8, [pc, #68] @ 90020 <__cxa_atexit@plt+0x81e6c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldmib r5, {r1, r2} │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + mov r0, r3 │ │ │ │ + str lr, [r0, #12]! │ │ │ │ + str r8, [r5] │ │ │ │ + stmib r5, {r0, r3} │ │ │ │ + add lr, r3, #20 │ │ │ │ + stm lr, {r1, r2, sl} │ │ │ │ + str r7, [r3, #32] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c211c <__cxa_atexit@plt+0x3b3f68> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + @ instruction: 0xfffff834 │ │ │ │ + @ instruction: 0xfffffed4 │ │ │ │ + addseq sl, r6, #48, 18 @ 0xc0000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9007c <__cxa_atexit@plt+0x81ec8> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 90074 <__cxa_atexit@plt+0x81ec0> │ │ │ │ + ldr r3, [pc, #48] @ 90084 <__cxa_atexit@plt+0x81ed0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - mov r0, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + ldr r8, [pc, #44] @ 90088 <__cxa_atexit@plt+0x81ed4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #36] @ 9008c <__cxa_atexit@plt+0x81ed8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - stmda r5, {r1, r2} │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 91d94 <__cxa_atexit@plt+0x83be0> │ │ │ │ - b 91da8 <__cxa_atexit@plt+0x83bf4> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ + b 1616b18 <__cxa_atexit@plt+0x1608964> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsbeq lr, r0, #68608 @ 0x10c00 │ │ │ │ + addseq sl, r6, #132, 10 @ 0x21000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #100] @ 91e14 <__cxa_atexit@plt+0x83c60> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 91e00 <__cxa_atexit@plt+0x83c4c> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - cmp r3, r7 │ │ │ │ - bge 91de0 <__cxa_atexit@plt+0x83c2c> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ + mov r3, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 900e0 <__cxa_atexit@plt+0x81f2c> │ │ │ │ + ldr lr, [pc, #60] @ 900f8 <__cxa_atexit@plt+0x81f44> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmda r5, {r1, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - bne 91e08 <__cxa_atexit@plt+0x83c54> │ │ │ │ - ldr r3, [pc, #44] @ 91e18 <__cxa_atexit@plt+0x83c64> │ │ │ │ + ldr r3, [pc, #20] @ 900fc <__cxa_atexit@plt+0x81f48> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq sl, r6, #112, 16 @ 0x700000 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 90144 <__cxa_atexit@plt+0x81f90> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #40] @ 9015c <__cxa_atexit@plt+0x81fa8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ 90160 <__cxa_atexit@plt+0x81fac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 91e00 <__cxa_atexit@plt+0x83c4c> │ │ │ │ - b 91e80 <__cxa_atexit@plt+0x83ccc> │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq sl, r6, #248, 14 @ 0x3e00000 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 901bc <__cxa_atexit@plt+0x82008> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 901b4 <__cxa_atexit@plt+0x82000> │ │ │ │ + ldr r3, [pc, #48] @ 901c4 <__cxa_atexit@plt+0x82010> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #44] @ 901c8 <__cxa_atexit@plt+0x82014> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #36] @ 901cc <__cxa_atexit@plt+0x82018> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + b 1616b18 <__cxa_atexit@plt+0x1608964> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsbeq lr, r0, #3981312 @ 0x3cc000 │ │ │ │ + addseq sl, r6, #68, 8 @ 0x44000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - cmp r3, r7 │ │ │ │ - bge 91e40 <__cxa_atexit@plt+0x83c8c> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ + mov r3, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 90220 <__cxa_atexit@plt+0x8206c> │ │ │ │ + ldr lr, [pc, #60] @ 90238 <__cxa_atexit@plt+0x82084> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmda r5, {r1, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - bne 91e60 <__cxa_atexit@plt+0x83cac> │ │ │ │ - ldr r3, [pc, #40] @ 91e74 <__cxa_atexit@plt+0x83cc0> │ │ │ │ + ldr r3, [pc, #20] @ 9023c <__cxa_atexit@plt+0x82088> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq sl, r6, #48, 14 @ 0xc00000 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 90284 <__cxa_atexit@plt+0x820d0> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #40] @ 9029c <__cxa_atexit@plt+0x820e8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ 902a0 <__cxa_atexit@plt+0x820ec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 91e6c <__cxa_atexit@plt+0x83cb8> │ │ │ │ - b 91e80 <__cxa_atexit@plt+0x83ccc> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq sl, r6, #184, 12 @ 0xb800000 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + rsbseq sp, sl, #96, 8 @ 0x60000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + ldrhi r0, [r4, #-12] │ │ │ │ + ldrls r2, [pc, #44] @ 902f0 <__cxa_atexit@plt+0x8213c> │ │ │ │ + addls r2, pc, r2 │ │ │ │ + ldrls r3, [pc, #40] @ 902f4 <__cxa_atexit@plt+0x82140> │ │ │ │ + addls r3, pc, r3 │ │ │ │ + ldrls r1, [r7, #8] │ │ │ │ + strls r2, [r5, #-16]! │ │ │ │ + ldrls r2, [pc, #28] @ 902f8 <__cxa_atexit@plt+0x82144> │ │ │ │ + ldrls r2, [pc, r2] │ │ │ │ + stmibls r5, {r1, r2, r7} │ │ │ │ + ldrls r0, [pc, #20] @ 902fc <__cxa_atexit@plt+0x82148> │ │ │ │ + ldrls r0, [pc, r0] │ │ │ │ + movls r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + rsbseq sp, sl, #32, 8 @ 0x20000000 │ │ │ │ + addseq sl, r6, #248, 4 @ 0x8000000f │ │ │ │ + rsbseq sp, sl, #4, 8 @ 0x4000000 │ │ │ │ + rsbseq sp, sl, #244, 6 @ 0xd0000003 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #32] @ 90334 <__cxa_atexit@plt+0x82180> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #28] @ 90338 <__cxa_atexit@plt+0x82184> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r0, [pc, #16] @ 9033c <__cxa_atexit@plt+0x82188> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r5, asr #1 │ │ │ │ + rsbseq sp, sl, #224, 6 @ 0x80000003 │ │ │ │ + rsbseq sp, sl, #208, 6 @ 0x40000003 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - and r3, r3, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 91eac <__cxa_atexit@plt+0x83cf8> │ │ │ │ - ldr r1, [pc, #84] @ 91ef4 <__cxa_atexit@plt+0x83d40> │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #16]! │ │ │ │ - b 91ec4 <__cxa_atexit@plt+0x83d10> │ │ │ │ - ldr r1, [pc, #60] @ 91ef0 <__cxa_atexit@plt+0x83d3c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #12]! │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 91ee4 <__cxa_atexit@plt+0x83d30> │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 91ed8 <__cxa_atexit@plt+0x83d24> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #100] @ 903b8 <__cxa_atexit@plt+0x82204> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 903a0 <__cxa_atexit@plt+0x821ec> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 903a8 <__cxa_atexit@plt+0x821f4> │ │ │ │ + ldr lr, [pc, #60] @ 903bc <__cxa_atexit@plt+0x82208> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r1, r3, r7} │ │ │ │ + sub r7, r2, #11 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + addseq sl, r6, #176, 10 @ 0x2c000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - mov r3, #8 │ │ │ │ - cmp r7, #2 │ │ │ │ - moveq r3, #4 │ │ │ │ - ldr r7, [r5, r3] │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 90400 <__cxa_atexit@plt+0x8224c> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ + ldr lr, [pc, #36] @ 9040c <__cxa_atexit@plt+0x82258> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldmdb r5, {r1, r2} │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq sl, r6, #72, 10 @ 0x12000000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 91f74 <__cxa_atexit@plt+0x83dc0> │ │ │ │ - ldr r7, [pc, #52] @ 91f84 <__cxa_atexit@plt+0x83dd0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 91f68 <__cxa_atexit@plt+0x83db4> │ │ │ │ - mov r7, r8 │ │ │ │ - b 91f94 <__cxa_atexit@plt+0x83de0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 91f88 <__cxa_atexit@plt+0x83dd4> │ │ │ │ + mov sl, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 9045c <__cxa_atexit@plt+0x822a8> │ │ │ │ + ldr r3, [pc, #60] @ 90474 <__cxa_atexit@plt+0x822c0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #56] @ 90478 <__cxa_atexit@plt+0x822c4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + str r8, [sl, #8] │ │ │ │ + ldr r3, [pc, #44] @ 9047c <__cxa_atexit@plt+0x822c8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r2, #2 │ │ │ │ + b 3c210c <__cxa_atexit@plt+0x3b3f58> │ │ │ │ + ldr r7, [pc, #28] @ 90480 <__cxa_atexit@plt+0x822cc> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq sl, sl, #0, 26 │ │ │ │ + @ instruction: 0xfffffe74 │ │ │ │ + rsbseq ip, sl, #228, 28 @ 0xe40 │ │ │ │ + addseq sl, r6, #228, 8 @ 0xe4000000 │ │ │ │ + rsbseq sp, sl, #184, 4 @ 0x8000000b │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r1, r2, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 92004 <__cxa_atexit@plt+0x83e50> │ │ │ │ - ldr r3, [r2, #2] │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - ldr r1, [pc, #176] @ 9206c <__cxa_atexit@plt+0x83eb8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 92024 <__cxa_atexit@plt+0x83e70> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 92030 <__cxa_atexit@plt+0x83e7c> │ │ │ │ - ldr r3, [pc, #144] @ 92070 <__cxa_atexit@plt+0x83ebc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 92058 <__cxa_atexit@plt+0x83ea4> │ │ │ │ - b 920e0 <__cxa_atexit@plt+0x83f2c> │ │ │ │ - ldr r2, [pc, #84] @ 92060 <__cxa_atexit@plt+0x83eac> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 92044 <__cxa_atexit@plt+0x83e90> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 92030 <__cxa_atexit@plt+0x83e7c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 904d0 <__cxa_atexit@plt+0x8231c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #52] @ 904d8 <__cxa_atexit@plt+0x82324> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + ldr r2, [pc, #44] @ 904dc <__cxa_atexit@plt+0x82328> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #32] @ 904e0 <__cxa_atexit@plt+0x8232c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ + b 3c2114 <__cxa_atexit@plt+0x3b3f60> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 92064 <__cxa_atexit@plt+0x83eb0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 92068 <__cxa_atexit@plt+0x83eb4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #5 │ │ │ │ - addseq r8, r6, #120, 10 @ 0x1e000000 │ │ │ │ - addseq r8, r6, #228, 10 @ 0x39000000 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ + addseq sl, r6, #48, 2 │ │ │ │ + addseq sl, r6, #180, 2 @ 0x2d │ │ │ │ + addseq sl, r6, #116, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 920b4 <__cxa_atexit@plt+0x83f00> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r1, [pc, #56] @ 920d0 <__cxa_atexit@plt+0x83f1c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 920c8 <__cxa_atexit@plt+0x83f14> │ │ │ │ - b 920e0 <__cxa_atexit@plt+0x83f2c> │ │ │ │ - ldr r7, [pc, #24] @ 920d4 <__cxa_atexit@plt+0x83f20> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 90524 <__cxa_atexit@plt+0x82370> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ 9052c <__cxa_atexit@plt+0x82378> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #32] @ 90530 <__cxa_atexit@plt+0x8237c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c2114 <__cxa_atexit@plt+0x3b3f60> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - addseq r8, r6, #244, 8 @ 0xf4000000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #116] @ 9215c <__cxa_atexit@plt+0x83fa8> │ │ │ │ + addseq sl, r6, #204 @ 0xcc │ │ │ │ + addseq sl, r6, #36, 2 │ │ │ │ + rsbseq sp, sl, #244, 2 @ 0x3d │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 905a8 <__cxa_atexit@plt+0x823f4> │ │ │ │ + ldr r2, [pc, #88] @ 905b0 <__cxa_atexit@plt+0x823fc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 92140 <__cxa_atexit@plt+0x83f8c> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - cmp r3, r7 │ │ │ │ - bge 92120 <__cxa_atexit@plt+0x83f6c> │ │ │ │ - ldr r7, [pc, #80] @ 92164 <__cxa_atexit@plt+0x83fb0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - bne 92148 <__cxa_atexit@plt+0x83f94> │ │ │ │ - ldr r3, [pc, #52] @ 92160 <__cxa_atexit@plt+0x83fac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ + str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 92140 <__cxa_atexit@plt+0x83f8c> │ │ │ │ - b 921e8 <__cxa_atexit@plt+0x84034> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 92168 <__cxa_atexit@plt+0x83fb4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - addseq r8, r6, #28, 10 @ 0x7000000 │ │ │ │ - addseq r8, r6, #96, 8 @ 0x60000000 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - cmp r3, r7 │ │ │ │ - bge 92198 <__cxa_atexit@plt+0x83fe4> │ │ │ │ - ldr r7, [pc, #76] @ 921d8 <__cxa_atexit@plt+0x84024> │ │ │ │ + beq 90588 <__cxa_atexit@plt+0x823d4> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + cmp r2, #0 │ │ │ │ + bmi 90594 <__cxa_atexit@plt+0x823e0> │ │ │ │ + ldr r7, [pc, #60] @ 905b8 <__cxa_atexit@plt+0x82404> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - bne 921b8 <__cxa_atexit@plt+0x84004> │ │ │ │ - ldr r3, [pc, #48] @ 921d4 <__cxa_atexit@plt+0x84020> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 921cc <__cxa_atexit@plt+0x84018> │ │ │ │ - b 921e8 <__cxa_atexit@plt+0x84034> │ │ │ │ - ldr r7, [pc, #28] @ 921dc <__cxa_atexit@plt+0x84028> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - addseq r8, r6, #164, 8 @ 0xa4000000 │ │ │ │ - addseq r8, r6, #240, 6 @ 0xc0000003 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r3, r5, #12 │ │ │ │ - and r1, r7, #3 │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 92214 <__cxa_atexit@plt+0x84060> │ │ │ │ - ldr r2, [pc, #100] @ 92270 <__cxa_atexit@plt+0x840bc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - b 92228 <__cxa_atexit@plt+0x84074> │ │ │ │ - ldr r2, [pc, #72] @ 92264 <__cxa_atexit@plt+0x840b0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - cmp r1, #2 │ │ │ │ - beq 92250 <__cxa_atexit@plt+0x8409c> │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 92244 <__cxa_atexit@plt+0x84090> │ │ │ │ - ldr r7, [pc, #48] @ 92268 <__cxa_atexit@plt+0x840b4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 9226c <__cxa_atexit@plt+0x840b8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + ldr r5, [pc, #24] @ 905b4 <__cxa_atexit@plt+0x82400> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 15abd8 <__cxa_atexit@plt+0x14ca24> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - addseq r8, r6, #120, 6 @ 0xe0000001 │ │ │ │ - addseq r8, r6, #216, 6 @ 0x60000003 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + addseq sl, r6, #232 @ 0xe8 │ │ │ │ + rsbseq sp, sl, #112, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 92290 <__cxa_atexit@plt+0x840dc> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + cmp r3, #0 │ │ │ │ + bmi 905e8 <__cxa_atexit@plt+0x82434> │ │ │ │ + ldr r7, [pc, #28] @ 905f8 <__cxa_atexit@plt+0x82444> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - addseq r8, r6, #44, 6 @ 0xb0000000 │ │ │ │ + ldr r3, [pc, #12] @ 905fc <__cxa_atexit@plt+0x82448> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 15abd8 <__cxa_atexit@plt+0x14ca24> │ │ │ │ + addseq sl, r6, #136 @ 0x88 │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + rsbseq sp, sl, #20, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 922c8 <__cxa_atexit@plt+0x84114> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 922cc <__cxa_atexit@plt+0x84118> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r6 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 90650 <__cxa_atexit@plt+0x8249c> │ │ │ │ + ldr r3, [pc, #68] @ 90670 <__cxa_atexit@plt+0x824bc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #64] @ 90674 <__cxa_atexit@plt+0x824c0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + str r7, [sl, #8] │ │ │ │ + ldr r3, [pc, #52] @ 90678 <__cxa_atexit@plt+0x824c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r2, #2 │ │ │ │ + b 3c210c <__cxa_atexit@plt+0x3b3f58> │ │ │ │ + ldr r3, [pc, #36] @ 9067c <__cxa_atexit@plt+0x824c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + mov r8, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - addseq r8, r6, #140, 6 @ 0x30000002 │ │ │ │ - addseq r8, r6, #4, 6 @ 0x10000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 92304 <__cxa_atexit@plt+0x84150> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 92308 <__cxa_atexit@plt+0x84154> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ + @ instruction: 0xfffffc80 │ │ │ │ + rsbseq ip, sl, #240, 24 @ 0xf000 │ │ │ │ + addseq sl, r6, #240, 4 │ │ │ │ + rsbseq sp, sl, #196 @ 0xc4 │ │ │ │ + rsbseq sp, sl, #172 @ 0xac │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 906f0 <__cxa_atexit@plt+0x8253c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 906fc <__cxa_atexit@plt+0x82548> │ │ │ │ + ldr lr, [pc, #88] @ 9070c <__cxa_atexit@plt+0x82558> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #80] @ 90710 <__cxa_atexit@plt+0x8255c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + sub r1, r6, #3 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [pc, #56] @ 90714 <__cxa_atexit@plt+0x82560> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r8, r6, #80, 6 @ 0x40000001 │ │ │ │ - addseq r8, r6, #200, 4 @ 0x8000000c │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 92350 <__cxa_atexit@plt+0x8419c> │ │ │ │ - ldr r7, [pc, #64] @ 9236c <__cxa_atexit@plt+0x841b8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 92344 <__cxa_atexit@plt+0x84190> │ │ │ │ - mov r7, r9 │ │ │ │ - b 9132c <__cxa_atexit@plt+0x83178> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 92370 <__cxa_atexit@plt+0x841bc> │ │ │ │ - add r7, pc, r7 │ │ │ │ + @ instruction: 0xfffffe8c │ │ │ │ + addseq r9, r6, #20, 30 @ 0x50 │ │ │ │ + addseq r9, r6, #88, 30 @ 0x160 │ │ │ │ + rsbseq sp, sl, #16 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 90798 <__cxa_atexit@plt+0x825e4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 907a4 <__cxa_atexit@plt+0x825f0> │ │ │ │ + ldr r9, [pc, #100] @ 907b4 <__cxa_atexit@plt+0x82600> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #96] @ 907b8 <__cxa_atexit@plt+0x82604> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr sl, [pc, #84] @ 907bc <__cxa_atexit@plt+0x82608> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + mov r0, r3 │ │ │ │ + str lr, [r0, #16]! │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r3} │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + b 3c211c <__cxa_atexit@plt+0x3b3f68> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffeffc │ │ │ │ - rsbseq sl, sl, #20, 18 @ 0x50000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 923b8 <__cxa_atexit@plt+0x84204> │ │ │ │ - ldr r7, [pc, #52] @ 923c8 <__cxa_atexit@plt+0x84214> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 923ac <__cxa_atexit@plt+0x841f8> │ │ │ │ - mov r7, r9 │ │ │ │ - b 923d8 <__cxa_atexit@plt+0x84224> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 923cc <__cxa_atexit@plt+0x84218> │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq sl, sl, #196, 16 @ 0xc40000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r7, [r2, #4]! │ │ │ │ - and r1, r3, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 92454 <__cxa_atexit@plt+0x842a0> │ │ │ │ - ldr r2, [r3, #2] │ │ │ │ - ldr r1, [r3, #6] │ │ │ │ - ldr r0, [pc, #168] @ 924a8 <__cxa_atexit@plt+0x842f4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - sub lr, r5, #4 │ │ │ │ - stm lr, {r1, r2, r3} │ │ │ │ + @ instruction: 0xfffffd98 │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + addseq sl, r6, #164, 2 @ 0x29 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ - str r0, [r3, #-8]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 9247c <__cxa_atexit@plt+0x842c8> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 92468 <__cxa_atexit@plt+0x842b4> │ │ │ │ - ldr r2, [pc, #132] @ 924ac <__cxa_atexit@plt+0x842f8> │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 90830 <__cxa_atexit@plt+0x8267c> │ │ │ │ + ldr r2, [pc, #88] @ 9083c <__cxa_atexit@plt+0x82688> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ - ldr r3, [r5] │ │ │ │ - str r7, [r5] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - tst r3, #3 │ │ │ │ - beq 92494 <__cxa_atexit@plt+0x842e0> │ │ │ │ - mov r7, r3 │ │ │ │ - b 92520 <__cxa_atexit@plt+0x8436c> │ │ │ │ - ldr r3, [pc, #68] @ 924a0 <__cxa_atexit@plt+0x842ec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r2] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + str r0, [r3, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 92488 <__cxa_atexit@plt+0x842d4> │ │ │ │ - ldr r7, [pc, #52] @ 924a4 <__cxa_atexit@plt+0x842f0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + beq 90828 <__cxa_atexit@plt+0x82674> │ │ │ │ + ldr r2, [pc, #52] @ 90840 <__cxa_atexit@plt+0x8268c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r3, #-4] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 90828 <__cxa_atexit@plt+0x82674> │ │ │ │ + b 90884 <__cxa_atexit@plt+0x826d0> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #4 │ │ │ │ - addseq r8, r6, #208, 8 @ 0xd0000000 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 924f4 <__cxa_atexit@plt+0x84340> │ │ │ │ - ldr r3, [pc, #68] @ 92510 <__cxa_atexit@plt+0x8435c> │ │ │ │ + ldr r3, [pc, #36] @ 90878 <__cxa_atexit@plt+0x826c4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - mov r0, r7 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - stmda r5, {r1, r2} │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 92508 <__cxa_atexit@plt+0x84354> │ │ │ │ - b 92520 <__cxa_atexit@plt+0x8436c> │ │ │ │ - ldr r7, [pc, #24] @ 92514 <__cxa_atexit@plt+0x84360> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ + beq 90870 <__cxa_atexit@plt+0x826bc> │ │ │ │ + b 90884 <__cxa_atexit@plt+0x826d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - addseq r8, r6, #68, 8 @ 0x44000000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #100] @ 9258c <__cxa_atexit@plt+0x843d8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 92578 <__cxa_atexit@plt+0x843c4> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - cmp r3, r7 │ │ │ │ - bge 92558 <__cxa_atexit@plt+0x843a4> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - bne 92580 <__cxa_atexit@plt+0x843cc> │ │ │ │ - ldr r3, [pc, #44] @ 92590 <__cxa_atexit@plt+0x843dc> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + cmp r8, #0 │ │ │ │ + beq 90914 <__cxa_atexit@plt+0x82760> │ │ │ │ + ble 9098c <__cxa_atexit@plt+0x827d8> │ │ │ │ + ldr r3, [pc, #484] @ 90a88 <__cxa_atexit@plt+0x828d4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ + stm r5, {r3, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq 92578 <__cxa_atexit@plt+0x843c4> │ │ │ │ - b 925f8 <__cxa_atexit@plt+0x84444> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - cmp r3, r7 │ │ │ │ - bge 925b8 <__cxa_atexit@plt+0x84404> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - bne 925d8 <__cxa_atexit@plt+0x84424> │ │ │ │ - ldr r3, [pc, #40] @ 925ec <__cxa_atexit@plt+0x84438> │ │ │ │ + beq 90a78 <__cxa_atexit@plt+0x828c4> │ │ │ │ + ldr r3, [pc, #468] @ 90a8c <__cxa_atexit@plt+0x828d8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ + ldr r2, [r4, #812] @ 0x32c │ │ │ │ + ldr r1, [r4, #820] @ 0x334 │ │ │ │ + ldr r9, [r5, #8]! │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 925e4 <__cxa_atexit@plt+0x84430> │ │ │ │ - b 925f8 <__cxa_atexit@plt+0x84444> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r5, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r3, r5, #12 │ │ │ │ - and r1, r7, #3 │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 92624 <__cxa_atexit@plt+0x84470> │ │ │ │ - ldr r2, [pc, #76] @ 92668 <__cxa_atexit@plt+0x844b4> │ │ │ │ + ldr r3, [r2, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r1, #4] │ │ │ │ + ldr r5, [r1] │ │ │ │ + ldrd r0, [r2, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r0, r0, r6 │ │ │ │ + sbc r1, r1, #0 │ │ │ │ + strd r0, [r2, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r4, r0 │ │ │ │ + mov r0, r9 │ │ │ │ + mov r1, r8 │ │ │ │ + b 90a00 <__cxa_atexit@plt+0x8284c> │ │ │ │ + ldr r2, [pc, #372] @ 90a90 <__cxa_atexit@plt+0x828dc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ - b 92638 <__cxa_atexit@plt+0x84484> │ │ │ │ - ldr r2, [pc, #56] @ 92664 <__cxa_atexit@plt+0x844b0> │ │ │ │ + tst r7, #3 │ │ │ │ + beq 90a6c <__cxa_atexit@plt+0x828b8> │ │ │ │ + ldr r3, [pc, #356] @ 90a94 <__cxa_atexit@plt+0x828e0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r4, #812] @ 0x32c │ │ │ │ + ldr r1, [r4, #820] @ 0x334 │ │ │ │ + ldr r8, [r5, #8]! │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [r2, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r1, #4] │ │ │ │ + ldr r5, [r1] │ │ │ │ + ldrd r0, [r2, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r0, r0, r6 │ │ │ │ + sbc r1, r1, #0 │ │ │ │ + strd r0, [r2, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r4, r0 │ │ │ │ + mov r0, r8 │ │ │ │ + mvn r1, #0 │ │ │ │ + b 90a00 <__cxa_atexit@plt+0x8284c> │ │ │ │ + ldr r2, [pc, #236] @ 90a80 <__cxa_atexit@plt+0x828cc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ - cmp r1, #2 │ │ │ │ - beq 92658 <__cxa_atexit@plt+0x844a4> │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 9264c <__cxa_atexit@plt+0x84498> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - bx r0 │ │ │ │ + tst r7, #3 │ │ │ │ + beq 90a6c <__cxa_atexit@plt+0x828b8> │ │ │ │ + ldr r3, [pc, #220] @ 90a84 <__cxa_atexit@plt+0x828d0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r4, #812] @ 0x32c │ │ │ │ + ldr r1, [r4, #820] @ 0x334 │ │ │ │ + ldr r8, [r5, #8]! │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [r2, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r1, #4] │ │ │ │ + ldr r5, [r1] │ │ │ │ + ldrd r0, [r2, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r0, r0, r6 │ │ │ │ + sbc r1, r1, #0 │ │ │ │ + strd r0, [r2, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r4, r0 │ │ │ │ + mov r0, r8 │ │ │ │ + mov r1, #1 │ │ │ │ + mov r2, r7 │ │ │ │ + bl ceac │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, ip, asr r3 │ │ │ │ + andeq r0, r0, ip, lsr #8 │ │ │ │ + andeq r0, r0, r0, lsr #6 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r0, lsl #3 │ │ │ │ + andeq r0, r0, r0, asr r2 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r3, [pc, #204] @ 90b78 <__cxa_atexit@plt+0x829c4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r4, #812] @ 0x32c │ │ │ │ + ldr r4, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [r2, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r5, #4] │ │ │ │ + ldr r5, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldr r2, [r5, #72] @ 0x48 │ │ │ │ + ldr r1, [r5, #76] @ 0x4c │ │ │ │ + sub r6, r6, r3 │ │ │ │ + subs r2, r2, r6 │ │ │ │ + sbc r3, r1, #0 │ │ │ │ + strd r2, [r5, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + mvn r1, #0 │ │ │ │ + mov r2, r7 │ │ │ │ + bl ceac │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - mov r3, #4 │ │ │ │ - cmp r7, #2 │ │ │ │ - moveq r3, #8 │ │ │ │ - ldr r7, [r5, r3] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 90bb0 <__cxa_atexit@plt+0x829fc> │ │ │ │ + ldr r2, [pc, #28] @ 90bbc <__cxa_atexit@plt+0x82a08> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r9, r6, #4, 22 @ 0x1000 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r4, [pc, #208] @ 90ca4 <__cxa_atexit@plt+0x82af0> │ │ │ │ + add r4, pc, r4 │ │ │ │ + ldr r3, [r0, #812] @ 0x32c │ │ │ │ + ldr r8, [r5, #8]! │ │ │ │ + str r4, [r5] │ │ │ │ + ldr r3, [r3, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r4, [r5, #-4] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r5, #4] │ │ │ │ + ldr r5, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldr r2, [r5, #72] @ 0x48 │ │ │ │ + ldr r1, [r5, #76] @ 0x4c │ │ │ │ + sub r6, r6, r3 │ │ │ │ + subs r2, r2, r6 │ │ │ │ + sbc r3, r1, #0 │ │ │ │ + strd r2, [r5, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r8 │ │ │ │ + mov r1, r4 │ │ │ │ + mov r2, r7 │ │ │ │ + bl ceac │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 926c0 <__cxa_atexit@plt+0x8450c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 90cdc <__cxa_atexit@plt+0x82b28> │ │ │ │ + ldr r2, [pc, #28] @ 90ce8 <__cxa_atexit@plt+0x82b34> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - addseq r8, r6, #140, 4 @ 0xc0000008 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 92cfc <__cxa_atexit@plt+0x84b48> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 92728 <__cxa_atexit@plt+0x84574> │ │ │ │ - ldr r2, [pc, #72] @ 92730 <__cxa_atexit@plt+0x8457c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 9271c <__cxa_atexit@plt+0x84568> │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - cmp r2, #2 │ │ │ │ - ldrne r8, [pc, #40] @ 92738 <__cxa_atexit@plt+0x84584> │ │ │ │ - addne r8, pc, r8 │ │ │ │ - ldreq r8, [pc, #28] @ 92734 <__cxa_atexit@plt+0x84580> │ │ │ │ - addeq r8, pc, r8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - rsbeq ip, r0, #884998144 @ 0x34c00000 │ │ │ │ - rsbeq ip, r0, #935329792 @ 0x37c00000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r9, r6, #216, 18 @ 0x360000 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 92770 <__cxa_atexit@plt+0x845bc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #32] @ 92774 <__cxa_atexit@plt+0x845c0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r3, r5, #8 │ │ │ │ - and r1, r7, #3 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - cmp r1, #2 │ │ │ │ - moveq r8, r2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - rsbeq ip, r0, #666894336 @ 0x27c00000 │ │ │ │ - rsbeq ip, r0, #650117120 @ 0x26c00000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 927bc <__cxa_atexit@plt+0x84608> │ │ │ │ - ldr r3, [pc, #48] @ 927cc <__cxa_atexit@plt+0x84618> │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r3, [pc, #204] @ 90dcc <__cxa_atexit@plt+0x82c18> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #36] @ 927d0 <__cxa_atexit@plt+0x8461c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r2, [r4, #812] @ 0x32c │ │ │ │ + ldr r4, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [r2, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r5, #4] │ │ │ │ + ldr r5, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldr r2, [r5, #72] @ 0x48 │ │ │ │ + ldr r1, [r5, #76] @ 0x4c │ │ │ │ + sub r6, r6, r3 │ │ │ │ + subs r2, r2, r6 │ │ │ │ + sbc r3, r1, #0 │ │ │ │ + strd r2, [r5, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, #1 │ │ │ │ + mov r2, r7 │ │ │ │ + bl ceac │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 90e04 <__cxa_atexit@plt+0x82c50> │ │ │ │ + ldr r2, [pc, #28] @ 90e10 <__cxa_atexit@plt+0x82c5c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - rsbeq ip, r0, #369098752 @ 0x16000000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r9, r6, #176, 16 @ 0xb00000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ - mov r2, r6 │ │ │ │ - sub r8, r5, #8 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 92858 <__cxa_atexit@plt+0x846a4> │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 90e8c <__cxa_atexit@plt+0x82cd8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #16 │ │ │ │ + add r6, r3, #16 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 92864 <__cxa_atexit@plt+0x846b0> │ │ │ │ - ldr lr, [pc, #112] @ 92874 <__cxa_atexit@plt+0x846c0> │ │ │ │ + bcc 90e98 <__cxa_atexit@plt+0x82ce4> │ │ │ │ + ldr lr, [pc, #100] @ 90ea8 <__cxa_atexit@plt+0x82cf4> │ │ │ │ add lr, pc, lr │ │ │ │ - add r7, r7, #8 │ │ │ │ - ldm r7, {r0, r1, r7} │ │ │ │ - ldr r3, [pc, #100] @ 92878 <__cxa_atexit@plt+0x846c4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r2, #4]! │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r0, [r2, #8] │ │ │ │ - str r1, [r2, #12] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 9284c <__cxa_atexit@plt+0x84698> │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - cmp r2, #2 │ │ │ │ - ldrne r8, [pc, #64] @ 92880 <__cxa_atexit@plt+0x846cc> │ │ │ │ - addne r8, pc, r8 │ │ │ │ - ldreq r8, [pc, #52] @ 9287c <__cxa_atexit@plt+0x846c8> │ │ │ │ - addeq r8, pc, r8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r8 │ │ │ │ - bx r0 │ │ │ │ - mov r6, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #92] @ 90eac <__cxa_atexit@plt+0x82cf8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + add r8, r7, #12 │ │ │ │ + ldm r8, {r1, r2, r8} │ │ │ │ + sub r0, r6, #11 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + ldr r0, [pc, #64] @ 90eb0 <__cxa_atexit@plt+0x82cfc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + mov r5, r9 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - @ instruction: 0xffffff68 │ │ │ │ - rsbeq ip, r0, #212, 8 @ 0xd4000000 │ │ │ │ - rsbeq ip, r0, #-553648128 @ 0xdf000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 928b8 <__cxa_atexit@plt+0x84704> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #32] @ 928bc <__cxa_atexit@plt+0x84708> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r3, r5, #8 │ │ │ │ - and r1, r7, #3 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - cmp r1, #2 │ │ │ │ - moveq r8, r2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - rsbeq ip, r0, #136, 8 @ 0x88000000 │ │ │ │ - rsbeq ip, r0, #-2097152000 @ 0x83000000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 9290c <__cxa_atexit@plt+0x84758> │ │ │ │ - ldr r3, [pc, #56] @ 9291c <__cxa_atexit@plt+0x84768> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r8, [pc, #40] @ 92920 <__cxa_atexit@plt+0x8476c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - mov r3, #20 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffef4 │ │ │ │ - rsbeq ip, r0, #-268435443 @ 0xf000000d │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r2, r6 │ │ │ │ - sub r8, r5, #8 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 929b0 <__cxa_atexit@plt+0x847fc> │ │ │ │ + @ instruction: 0xfffff984 │ │ │ │ + addseq r9, r6, #132, 14 @ 0x2100000 │ │ │ │ + addseq r9, r6, #196, 14 @ 0x3100000 │ │ │ │ + rsbseq ip, sl, #120, 16 @ 0x780000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 90f50 <__cxa_atexit@plt+0x82d9c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #20 │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 929bc <__cxa_atexit@plt+0x84808> │ │ │ │ - ldr lr, [pc, #120] @ 929cc <__cxa_atexit@plt+0x84818> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - add r7, r7, #12 │ │ │ │ - ldm r7, {r1, r3, r7} │ │ │ │ - ldr r0, [pc, #104] @ 929d0 <__cxa_atexit@plt+0x8481c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r2, #4]! │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r9, [r2, #8] │ │ │ │ - str r1, [r2, #12] │ │ │ │ - str r3, [r2, #16] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 929a4 <__cxa_atexit@plt+0x847f0> │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - cmp r2, #2 │ │ │ │ - ldrne r8, [pc, #64] @ 929d8 <__cxa_atexit@plt+0x84824> │ │ │ │ - addne r8, pc, r8 │ │ │ │ - ldreq r8, [pc, #52] @ 929d4 <__cxa_atexit@plt+0x84820> │ │ │ │ - addeq r8, pc, r8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r8 │ │ │ │ - bx r0 │ │ │ │ - mov r6, r2 │ │ │ │ + bcc 90f5c <__cxa_atexit@plt+0x82da8> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #128] @ 90f6c <__cxa_atexit@plt+0x82db8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ + ldr r8, [r7, #24] │ │ │ │ + sub r1, r6, #31 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [pc, #92] @ 90f70 <__cxa_atexit@plt+0x82dbc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r1, [pc, #84] @ 90f74 <__cxa_atexit@plt+0x82dc0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #16]! │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + ldr r1, [pc, #72] @ 90f78 <__cxa_atexit@plt+0x82dc4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + stmdb r3, {r0, r8} │ │ │ │ + mov r5, lr │ │ │ │ + b 3c20cc <__cxa_atexit@plt+0x3b3f18> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #20 │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - @ instruction: 0xffffff5c │ │ │ │ - rsbeq ip, r0, #124, 6 @ 0xf0000001 │ │ │ │ - rsbeq ip, r0, #469762050 @ 0x1c000002 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 92a10 <__cxa_atexit@plt+0x8485c> │ │ │ │ + addseq r9, r6, #232, 12 @ 0xe800000 │ │ │ │ + addseq r9, r6, #248, 18 @ 0x3e0000 │ │ │ │ + @ instruction: 0xfffffef8 │ │ │ │ + @ instruction: 0xfffff7f4 │ │ │ │ + rsbseq ip, sl, #172, 14 @ 0x2b00000 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 90fac <__cxa_atexit@plt+0x82df8> │ │ │ │ + ldr r2, [pc, #28] @ 90fbc <__cxa_atexit@plt+0x82e08> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #32] @ 92a14 <__cxa_atexit@plt+0x84860> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r3, r5, #8 │ │ │ │ - and r1, r7, #3 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - cmp r1, #2 │ │ │ │ - moveq r8, r2 │ │ │ │ + stmdb r5, {r2, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - rsbeq ip, r0, #48, 6 @ 0xc0000000 │ │ │ │ - rsbeq ip, r0, #-1409286144 @ 0xac000000 │ │ │ │ + b 1ec5078 <__cxa_atexit@plt+0x1eb6ec4> │ │ │ │ + ldr r7, [pc, #12] @ 90fc0 <__cxa_atexit@plt+0x82e0c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + rsbseq ip, sl, #144, 14 @ 0x2400000 │ │ │ │ + rsbseq ip, sl, #104, 14 @ 0x1a00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 92a6c <__cxa_atexit@plt+0x848b8> │ │ │ │ - ldr lr, [pc, #64] @ 92a7c <__cxa_atexit@plt+0x848c8> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 91040 <__cxa_atexit@plt+0x82e8c> │ │ │ │ + ldr r9, [pc, #96] @ 9104c <__cxa_atexit@plt+0x82e98> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #92] @ 91050 <__cxa_atexit@plt+0x82e9c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r3, [r7, #20] │ │ │ │ - ldr r8, [pc, #44] @ 92a80 <__cxa_atexit@plt+0x848cc> │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + ldr r8, [pc, #84] @ 91054 <__cxa_atexit@plt+0x82ea0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + mov r0, r3 │ │ │ │ + str lr, [r0, #12]! │ │ │ │ + str r8, [r5] │ │ │ │ + stmib r5, {r0, r3} │ │ │ │ + str ip, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str sl, [r3, #32] │ │ │ │ + str r7, [r3, #36] @ 0x24 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c211c <__cxa_atexit@plt+0x3b3f68> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + @ instruction: 0xfffff49c │ │ │ │ + @ instruction: 0xfffffec8 │ │ │ │ + addseq r9, r6, #12, 18 @ 0x30000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 910b0 <__cxa_atexit@plt+0x82efc> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 910a8 <__cxa_atexit@plt+0x82ef4> │ │ │ │ + ldr r3, [pc, #48] @ 910b8 <__cxa_atexit@plt+0x82f04> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #44] @ 910bc <__cxa_atexit@plt+0x82f08> │ │ │ │ add r8, pc, r8 │ │ │ │ - str lr, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - str r3, [r9, #20] │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - mov r3, #24 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #36] @ 910c0 <__cxa_atexit@plt+0x82f0c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + b 1616b18 <__cxa_atexit@plt+0x1608964> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffeec │ │ │ │ - rsbeq ip, r0, #152, 2 @ 0x26 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r2, r6 │ │ │ │ - sub r8, r5, #8 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 92b14 <__cxa_atexit@plt+0x84960> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 92b20 <__cxa_atexit@plt+0x8496c> │ │ │ │ - ldr lr, [pc, #124] @ 92b30 <__cxa_atexit@plt+0x8497c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - add r9, r7, #12 │ │ │ │ - ldm r9, {r1, r3, r9} │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - ldr r0, [pc, #104] @ 92b34 <__cxa_atexit@plt+0x84980> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r2, #4]! │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str sl, [r2, #8] │ │ │ │ - add lr, r2, #12 │ │ │ │ - stm lr, {r1, r3, r9} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 92b08 <__cxa_atexit@plt+0x84954> │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - cmp r2, #2 │ │ │ │ - ldrne r8, [pc, #64] @ 92b3c <__cxa_atexit@plt+0x84988> │ │ │ │ - addne r8, pc, r8 │ │ │ │ - ldreq r8, [pc, #52] @ 92b38 <__cxa_atexit@plt+0x84984> │ │ │ │ - addeq r8, pc, r8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsbeq sp, r0, #946176 @ 0xe7000 │ │ │ │ + addseq r9, r6, #80, 10 @ 0x14000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 91114 <__cxa_atexit@plt+0x82f60> │ │ │ │ + ldr lr, [pc, #60] @ 9112c <__cxa_atexit@plt+0x82f78> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmda r5, {r1, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 91130 <__cxa_atexit@plt+0x82f7c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq r9, r6, #60, 16 @ 0x3c0000 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 91178 <__cxa_atexit@plt+0x82fc4> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #40] @ 91190 <__cxa_atexit@plt+0x82fdc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ 91194 <__cxa_atexit@plt+0x82fe0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq r9, r6, #196, 14 @ 0x3100000 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 911f0 <__cxa_atexit@plt+0x8303c> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 911e8 <__cxa_atexit@plt+0x83034> │ │ │ │ + ldr r3, [pc, #48] @ 911f8 <__cxa_atexit@plt+0x83044> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #44] @ 911fc <__cxa_atexit@plt+0x83048> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #36] @ 91200 <__cxa_atexit@plt+0x8304c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + b 1616b18 <__cxa_atexit@plt+0x1608964> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r8 │ │ │ │ bx r0 │ │ │ │ - mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsbeq sp, r0, #148, 18 @ 0x250000 │ │ │ │ + addseq r9, r6, #16, 8 @ 0x10000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 91254 <__cxa_atexit@plt+0x830a0> │ │ │ │ + ldr lr, [pc, #60] @ 9126c <__cxa_atexit@plt+0x830b8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmda r5, {r1, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - @ instruction: 0xffffff50 │ │ │ │ - rsbeq ip, r0, #24, 4 @ 0x80000001 │ │ │ │ - rsbeq ip, r0, #805306370 @ 0x30000002 │ │ │ │ + ldr r3, [pc, #20] @ 91270 <__cxa_atexit@plt+0x830bc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq r9, r6, #252, 12 @ 0xfc00000 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 912b8 <__cxa_atexit@plt+0x83104> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #40] @ 912d0 <__cxa_atexit@plt+0x8311c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ 912d4 <__cxa_atexit@plt+0x83120> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq r9, r6, #132, 12 @ 0x8400000 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + rsbseq ip, sl, #140, 8 @ 0x8c000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + ldrhi r0, [r4, #-12] │ │ │ │ + ldrls r2, [pc, #44] @ 91324 <__cxa_atexit@plt+0x83170> │ │ │ │ + addls r2, pc, r2 │ │ │ │ + ldrls r3, [pc, #40] @ 91328 <__cxa_atexit@plt+0x83174> │ │ │ │ + addls r3, pc, r3 │ │ │ │ + ldrls r1, [r7, #8] │ │ │ │ + strls r2, [r5, #-16]! │ │ │ │ + ldrls r2, [pc, #28] @ 9132c <__cxa_atexit@plt+0x83178> │ │ │ │ + ldrls r2, [pc, r2] │ │ │ │ + stmibls r5, {r1, r2, r7} │ │ │ │ + ldrls r0, [pc, #20] @ 91330 <__cxa_atexit@plt+0x8317c> │ │ │ │ + ldrls r0, [pc, r0] │ │ │ │ + movls r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + rsbseq ip, sl, #76, 8 @ 0x4c000000 │ │ │ │ + addseq r9, r6, #196, 4 @ 0x4000000c │ │ │ │ + rsbseq ip, sl, #48, 8 @ 0x30000000 │ │ │ │ + rsbseq ip, sl, #32, 8 @ 0x20000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #32] @ 91368 <__cxa_atexit@plt+0x831b4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #28] @ 9136c <__cxa_atexit@plt+0x831b8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r0, [pc, #16] @ 91370 <__cxa_atexit@plt+0x831bc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsbseq ip, sl, #12, 8 @ 0xc000000 │ │ │ │ + rsbseq ip, sl, #252, 6 @ 0xf0000003 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 92b74 <__cxa_atexit@plt+0x849c0> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #100] @ 913ec <__cxa_atexit@plt+0x83238> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #32] @ 92b78 <__cxa_atexit@plt+0x849c4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r3, r5, #8 │ │ │ │ - and r1, r7, #3 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - cmp r1, #2 │ │ │ │ - moveq r8, r2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - rsbeq ip, r0, #204, 2 @ 0x33 │ │ │ │ - rsbeq ip, r0, #-1073741775 @ 0xc0000031 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 913d4 <__cxa_atexit@plt+0x83220> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 913dc <__cxa_atexit@plt+0x83228> │ │ │ │ + ldr lr, [pc, #60] @ 913f0 <__cxa_atexit@plt+0x8323c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r1, r3, r7} │ │ │ │ + sub r7, r2, #11 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + addseq r9, r6, #124, 10 @ 0x1f000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 91434 <__cxa_atexit@plt+0x83280> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr lr, [pc, #36] @ 91440 <__cxa_atexit@plt+0x8328c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldmdb r5, {r1, r2} │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r9, r6, #20, 10 @ 0x5000000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r9, r6 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 92bdc <__cxa_atexit@plt+0x84a28> │ │ │ │ - ldr sl, [pc, #72] @ 92bec <__cxa_atexit@plt+0x84a38> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - ldr lr, [pc, #52] @ 92bf0 <__cxa_atexit@plt+0x84a3c> │ │ │ │ - add lr, pc, lr │ │ │ │ - str sl, [r9, #4]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - str r3, [r9, #20] │ │ │ │ - str r2, [r9, #24] │ │ │ │ - mov r8, lr │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - mov r3, #28 │ │ │ │ + bcc 91490 <__cxa_atexit@plt+0x832dc> │ │ │ │ + ldr r3, [pc, #60] @ 914a8 <__cxa_atexit@plt+0x832f4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #56] @ 914ac <__cxa_atexit@plt+0x832f8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + str r8, [sl, #8] │ │ │ │ + ldr r3, [pc, #44] @ 914b0 <__cxa_atexit@plt+0x832fc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r2, #2 │ │ │ │ + b 3c210c <__cxa_atexit@plt+0x3b3f58> │ │ │ │ + ldr r7, [pc, #28] @ 914b4 <__cxa_atexit@plt+0x83300> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffee4 │ │ │ │ - rsbeq ip, r0, #69 @ 0x45 │ │ │ │ + @ instruction: 0xfffffe74 │ │ │ │ + rsbseq fp, sl, #176, 28 @ 0xb00 │ │ │ │ + addseq r9, r6, #176, 8 @ 0xb0000000 │ │ │ │ + rsbseq ip, sl, #228, 4 @ 0x4000000e │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 91504 <__cxa_atexit@plt+0x83350> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #52] @ 9150c <__cxa_atexit@plt+0x83358> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + ldr r2, [pc, #44] @ 91510 <__cxa_atexit@plt+0x8335c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #32] @ 91514 <__cxa_atexit@plt+0x83360> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c2114 <__cxa_atexit@plt+0x3b3f60> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + addseq r9, r6, #252 @ 0xfc │ │ │ │ + addseq r9, r6, #128, 2 │ │ │ │ + addseq r9, r6, #64, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r7, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 92ca0 <__cxa_atexit@plt+0x84aec> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 92ca8 <__cxa_atexit@plt+0x84af4> │ │ │ │ - ldr r1, [pc, #164] @ 92cd0 <__cxa_atexit@plt+0x84b1c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r7, {r1, r3} │ │ │ │ - ldr r1, [pc, #156] @ 92cd4 <__cxa_atexit@plt+0x84b20> │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 91558 <__cxa_atexit@plt+0x833a4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ 91560 <__cxa_atexit@plt+0x833ac> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #140] @ 92cd8 <__cxa_atexit@plt+0x84b24> │ │ │ │ + ldr r0, [pc, #32] @ 91564 <__cxa_atexit@plt+0x833b0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmib r9, {r0, r1, r3} │ │ │ │ - sub r8, r6, #6 │ │ │ │ - add r6, r9, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 92cc0 <__cxa_atexit@plt+0x84b0c> │ │ │ │ - ldr sl, [pc, #116] @ 92cdc <__cxa_atexit@plt+0x84b28> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - ldr lr, [pc, #96] @ 92ce0 <__cxa_atexit@plt+0x84b2c> │ │ │ │ - add lr, pc, lr │ │ │ │ - str sl, [r9, #16]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - str r3, [r9, #20] │ │ │ │ - str r2, [r9, #24] │ │ │ │ - mov r8, lr │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - mov r6, r9 │ │ │ │ - b 92cb0 <__cxa_atexit@plt+0x84afc> │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c2114 <__cxa_atexit@plt+0x3b3f60> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ + addseq r9, r6, #152 @ 0x98 │ │ │ │ + addseq r9, r6, #240 @ 0xf0 │ │ │ │ + rsbseq ip, sl, #32, 4 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 915dc <__cxa_atexit@plt+0x83428> │ │ │ │ + ldr r2, [pc, #88] @ 915e4 <__cxa_atexit@plt+0x83430> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 915bc <__cxa_atexit@plt+0x83408> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + cmp r2, #0 │ │ │ │ + bmi 915c8 <__cxa_atexit@plt+0x83414> │ │ │ │ + ldr r7, [pc, #60] @ 915ec <__cxa_atexit@plt+0x83438> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r5, [pc, #24] @ 915e8 <__cxa_atexit@plt+0x83434> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 15abd8 <__cxa_atexit@plt+0x14ca24> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - addseq r7, r6, #136, 18 @ 0x220000 │ │ │ │ - addseq r7, r6, #136, 18 @ 0x220000 │ │ │ │ - addseq r7, r6, #112, 18 @ 0x1c0000 │ │ │ │ - @ instruction: 0xfffffe20 │ │ │ │ - rsbeq fp, r0, #516 @ 0x204 │ │ │ │ - @ instruction: 0xfffff9c8 │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + addseq r9, r6, #180 @ 0xb4 │ │ │ │ + rsbseq ip, sl, #156, 2 @ 0x27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r6, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + cmp r3, #0 │ │ │ │ + bmi 9161c <__cxa_atexit@plt+0x83468> │ │ │ │ + ldr r7, [pc, #28] @ 9162c <__cxa_atexit@plt+0x83478> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #12] @ 91630 <__cxa_atexit@plt+0x8347c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 15abd8 <__cxa_atexit@plt+0x14ca24> │ │ │ │ + addseq r9, r6, #84 @ 0x54 │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + rsbseq ip, sl, #64, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r2, r8 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r6 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 91684 <__cxa_atexit@plt+0x834d0> │ │ │ │ + ldr r3, [pc, #68] @ 916a4 <__cxa_atexit@plt+0x834f0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #64] @ 916a8 <__cxa_atexit@plt+0x834f4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + str r7, [sl, #8] │ │ │ │ + ldr r3, [pc, #52] @ 916ac <__cxa_atexit@plt+0x834f8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r2, #2 │ │ │ │ + b 3c210c <__cxa_atexit@plt+0x3b3f58> │ │ │ │ + ldr r3, [pc, #36] @ 916b0 <__cxa_atexit@plt+0x834fc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffc80 │ │ │ │ + rsbseq fp, sl, #188, 24 @ 0xbc00 │ │ │ │ + addseq r9, r6, #188, 4 @ 0xc000000b │ │ │ │ + rsbseq ip, sl, #240 @ 0xf0 │ │ │ │ + rsbseq ip, sl, #216 @ 0xd8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 91724 <__cxa_atexit@plt+0x83570> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #48 @ 0x30 │ │ │ │ + add r6, r3, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 92dc4 <__cxa_atexit@plt+0x84c10> │ │ │ │ - ldr lr, [pc, #216] @ 92df4 <__cxa_atexit@plt+0x84c40> │ │ │ │ + bcc 91730 <__cxa_atexit@plt+0x8357c> │ │ │ │ + ldr lr, [pc, #88] @ 91740 <__cxa_atexit@plt+0x8358c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldm r5, {r0, r7, r8} │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str sl, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - sub r7, r6, #43 @ 0x2b │ │ │ │ - cmp r2, #10 │ │ │ │ - ble 92d80 <__cxa_atexit@plt+0x84bcc> │ │ │ │ - ldr r2, [pc, #176] @ 92df8 <__cxa_atexit@plt+0x84c44> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #172] @ 92dfc <__cxa_atexit@plt+0x84c48> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #80] @ 91744 <__cxa_atexit@plt+0x83590> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + sub r1, r6, #3 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [pc, #56] @ 91748 <__cxa_atexit@plt+0x83594> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r2, [r3, #24]! │ │ │ │ - ldr r2, [pc, #156] @ 92e00 <__cxa_atexit@plt+0x84c4c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - sub r7, r6, #6 │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - add r5, r5, #12 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe8c │ │ │ │ + addseq r8, r6, #224, 28 @ 0xe00 │ │ │ │ + addseq r8, r6, #36, 30 @ 0x90 │ │ │ │ + rsbseq ip, sl, #60 @ 0x3c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 917cc <__cxa_atexit@plt+0x83618> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 92de4 <__cxa_atexit@plt+0x84c30> │ │ │ │ - ldr r2, [pc, #116] @ 92e08 <__cxa_atexit@plt+0x84c54> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #24]! │ │ │ │ - ldr r1, [r3, #-16] │ │ │ │ - ldmdb r3, {r0, r2, r9} │ │ │ │ - ldr lr, [pc, #100] @ 92e0c <__cxa_atexit@plt+0x84c58> │ │ │ │ + bcc 917d8 <__cxa_atexit@plt+0x83624> │ │ │ │ + ldr r9, [pc, #100] @ 917e8 <__cxa_atexit@plt+0x83634> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #96] @ 917ec <__cxa_atexit@plt+0x83638> │ │ │ │ add lr, pc, lr │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - add r1, r3, #16 │ │ │ │ - stm r1, {r0, r2, r9} │ │ │ │ - mov r8, lr │ │ │ │ - mov r9, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r7, [pc, #56] @ 92e04 <__cxa_atexit@plt+0x84c50> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #48 @ 0x30 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - str r2, [r5, #-12]! │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr sl, [pc, #84] @ 917f0 <__cxa_atexit@plt+0x8363c> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + mov r0, r3 │ │ │ │ + str lr, [r0, #16]! │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r3} │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + b 3c211c <__cxa_atexit@plt+0x3b3f68> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe68 │ │ │ │ - @ instruction: 0xfffffeb0 │ │ │ │ - addseq r7, r6, #116, 16 @ 0x740000 │ │ │ │ - addseq r7, r6, #88, 16 @ 0x580000 │ │ │ │ - rsbseq r9, sl, #228, 28 @ 0xe40 │ │ │ │ - @ instruction: 0xfffffcf4 │ │ │ │ - rsbeq fp, r0, #1424 @ 0x590 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + @ instruction: 0xfffffd98 │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + addseq r9, r6, #112, 2 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ + sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 92e90 <__cxa_atexit@plt+0x84cdc> │ │ │ │ - ldr r7, [pc, #112] @ 92ea4 <__cxa_atexit@plt+0x84cf0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9, sl} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 92e7c <__cxa_atexit@plt+0x84cc8> │ │ │ │ - ldr r2, [pc, #96] @ 92ea8 <__cxa_atexit@plt+0x84cf4> │ │ │ │ + bhi 91864 <__cxa_atexit@plt+0x836b0> │ │ │ │ + ldr lr, [pc, #88] @ 91870 <__cxa_atexit@plt+0x836bc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r7, #7 │ │ │ │ + ldm r7, {r0, r2, r7} │ │ │ │ + str lr, [r3, #-16] │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + stmdb r3, {r0, r2} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9185c <__cxa_atexit@plt+0x836a8> │ │ │ │ + ldr r2, [pc, #52] @ 91874 <__cxa_atexit@plt+0x836c0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [r8, #3] │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - str r8, [r3, #-8] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r3, #-4] │ │ │ │ + str r2, [r3, #-16] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 92e88 <__cxa_atexit@plt+0x84cd4> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - str r7, [r3, #-8] │ │ │ │ - b 92cfc <__cxa_atexit@plt+0x84b48> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + beq 9185c <__cxa_atexit@plt+0x836a8> │ │ │ │ + b 918b8 <__cxa_atexit@plt+0x83704> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 92eac <__cxa_atexit@plt+0x84cf8> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - rsbseq r9, sl, #28, 28 @ 0x1c0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #52] @ 92ef4 <__cxa_atexit@plt+0x84d40> │ │ │ │ + ldr r3, [pc, #36] @ 918ac <__cxa_atexit@plt+0x836f8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r3, r8} │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 92eec <__cxa_atexit@plt+0x84d38> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - b 92cfc <__cxa_atexit@plt+0x84b48> │ │ │ │ + beq 918a4 <__cxa_atexit@plt+0x836f0> │ │ │ │ + b 918b8 <__cxa_atexit@plt+0x83704> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - b 92cfc <__cxa_atexit@plt+0x84b48> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 92f80 <__cxa_atexit@plt+0x84dcc> │ │ │ │ - ldr r3, [pc, #84] @ 92f90 <__cxa_atexit@plt+0x84ddc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str r9, [r7, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 92f70 <__cxa_atexit@plt+0x84dbc> │ │ │ │ - ldr r9, [r8, #3] │ │ │ │ - ldr sl, [r8, #7] │ │ │ │ - ldr r7, [r8, #11] │ │ │ │ - ldr r3, [r8, #15] │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - mov r8, #0 │ │ │ │ - b 92cfc <__cxa_atexit@plt+0x84b48> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 92f94 <__cxa_atexit@plt+0x84de0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - rsbseq r9, sl, #48, 26 @ 0xc00 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - mov r8, #0 │ │ │ │ - b 92cfc <__cxa_atexit@plt+0x84b48> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ 92fe4 <__cxa_atexit@plt+0x84e30> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 3efa10 <__cxa_atexit@plt+0x3e185c> │ │ │ │ - rsbseq r9, sl, #220, 24 @ 0xdc00 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 93054 <__cxa_atexit@plt+0x84ea0> │ │ │ │ - ldr r3, [pc, #92] @ 93064 <__cxa_atexit@plt+0x84eb0> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 91908 <__cxa_atexit@plt+0x83754> │ │ │ │ + ble 91940 <__cxa_atexit@plt+0x8378c> │ │ │ │ + ldr r2, [pc, #180] @ 91988 <__cxa_atexit@plt+0x837d4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 91978 <__cxa_atexit@plt+0x837c4> │ │ │ │ + ldr r3, [pc, #160] @ 9198c <__cxa_atexit@plt+0x837d8> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 93044 <__cxa_atexit@plt+0x84e90> │ │ │ │ - ldr r9, [r8, #3] │ │ │ │ - ldr sl, [r8, #7] │ │ │ │ - ldr r7, [r8, #11] │ │ │ │ - ldr r3, [r8, #15] │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - ldr r7, [pc, #52] @ 93068 <__cxa_atexit@plt+0x84eb4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - stmib r5, {r3, r7} │ │ │ │ - mov r8, #0 │ │ │ │ - b 92cfc <__cxa_atexit@plt+0x84b48> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 9306c <__cxa_atexit@plt+0x84eb8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - addseq r7, r6, #156, 10 @ 0x27000000 │ │ │ │ - rsbseq r9, sl, #100, 24 @ 0x6400 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #40] @ 930a8 <__cxa_atexit@plt+0x84ef4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - mov r8, #0 │ │ │ │ - b 92cfc <__cxa_atexit@plt+0x84b48> │ │ │ │ - addseq r7, r6, #80, 10 @ 0x14000000 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 930cc <__cxa_atexit@plt+0x84f18> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r8, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 93158 <__cxa_atexit@plt+0x84fa4> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r3, r3, #3 │ │ │ │ - and r2, r8, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 93108 <__cxa_atexit@plt+0x84f54> │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 93124 <__cxa_atexit@plt+0x84f70> │ │ │ │ - ldr r7, [pc, #124] @ 93178 <__cxa_atexit@plt+0x84fc4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - bx r0 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 93124 <__cxa_atexit@plt+0x84f70> │ │ │ │ - ldr r7, [pc, #92] @ 93174 <__cxa_atexit@plt+0x84fc0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #68] @ 93170 <__cxa_atexit@plt+0x84fbc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str sl, [r5, #4] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 93148 <__cxa_atexit@plt+0x84f94> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 93188 <__cxa_atexit@plt+0x84fd4> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 9317c <__cxa_atexit@plt+0x84fc8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - addseq r7, r6, #152, 8 @ 0x98000000 │ │ │ │ - addseq r7, r6, #52, 10 @ 0xd000000 │ │ │ │ - rsbseq r9, sl, #120, 22 @ 0x1e000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - and r2, r7, #3 │ │ │ │ - and r3, r3, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 931c8 <__cxa_atexit@plt+0x85014> │ │ │ │ - ldr r3, [pc, #148] @ 9323c <__cxa_atexit@plt+0x85088> │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 91978 <__cxa_atexit@plt+0x837c4> │ │ │ │ + b 91b58 <__cxa_atexit@plt+0x839a4> │ │ │ │ + ldr r3, [pc, #128] @ 91990 <__cxa_atexit@plt+0x837dc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 93228 <__cxa_atexit@plt+0x85074> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 931f8 <__cxa_atexit@plt+0x85044> │ │ │ │ - ldr r3, [pc, #124] @ 93240 <__cxa_atexit@plt+0x8508c> │ │ │ │ + tst r7, #3 │ │ │ │ + beq 91978 <__cxa_atexit@plt+0x837c4> │ │ │ │ + ldr r3, [pc, #112] @ 91994 <__cxa_atexit@plt+0x837e0> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 93214 <__cxa_atexit@plt+0x85060> │ │ │ │ - ldr r3, [pc, #96] @ 93230 <__cxa_atexit@plt+0x8507c> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 91978 <__cxa_atexit@plt+0x837c4> │ │ │ │ + b 919d8 <__cxa_atexit@plt+0x83824> │ │ │ │ + ldr r3, [pc, #56] @ 91980 <__cxa_atexit@plt+0x837cc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 93228 <__cxa_atexit@plt+0x85074> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 9320c <__cxa_atexit@plt+0x85058> │ │ │ │ - ldr r7, [pc, #76] @ 93238 <__cxa_atexit@plt+0x85084> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #68] @ 93244 <__cxa_atexit@plt+0x85090> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #32] @ 93234 <__cxa_atexit@plt+0x85080> │ │ │ │ + tst r7, #3 │ │ │ │ + beq 91978 <__cxa_atexit@plt+0x837c4> │ │ │ │ + ldr r3, [pc, #40] @ 91984 <__cxa_atexit@plt+0x837d0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 93228 <__cxa_atexit@plt+0x85074> │ │ │ │ - b 932f8 <__cxa_atexit@plt+0x85144> │ │ │ │ + beq 91978 <__cxa_atexit@plt+0x837c4> │ │ │ │ + b 91cd8 <__cxa_atexit@plt+0x83b24> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - addseq r7, r6, #196, 6 @ 0x10000003 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r0, r0, lsr r1 │ │ │ │ - addseq r7, r6, #48, 8 @ 0x30000000 │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ + andeq r0, r0, r4, asr r3 │ │ │ │ + andeq r0, r0, r8, ror r3 │ │ │ │ + andeq r0, r0, r8, asr #4 │ │ │ │ + andeq r0, r0, r8, ror #4 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 93278 <__cxa_atexit@plt+0x850c4> │ │ │ │ - ldr r3, [pc, #48] @ 93294 <__cxa_atexit@plt+0x850e0> │ │ │ │ + ldr r3, [pc, #36] @ 919cc <__cxa_atexit@plt+0x83818> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 9328c <__cxa_atexit@plt+0x850d8> │ │ │ │ - b 932f8 <__cxa_atexit@plt+0x85144> │ │ │ │ - ldr r7, [pc, #24] @ 93298 <__cxa_atexit@plt+0x850e4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - bx r0 │ │ │ │ + beq 919c4 <__cxa_atexit@plt+0x83810> │ │ │ │ + b 919d8 <__cxa_atexit@plt+0x83824> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - addseq r7, r6, #176, 6 @ 0xc0000002 │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 932c4 <__cxa_atexit@plt+0x85110> │ │ │ │ - ldr r7, [pc, #52] @ 932ec <__cxa_atexit@plt+0x85138> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r3, [pc, #236] @ 91ad0 <__cxa_atexit@plt+0x8391c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r4, #812] @ 0x32c │ │ │ │ + ldr r4, [r5, #8]! │ │ │ │ + add r7, r7, #3 │ │ │ │ + vldr s0, [r7] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [r2, #12] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + vcvt.f64.s32 d8, s0 │ │ │ │ + str r5, [r3, #12] │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r5, #4] │ │ │ │ + ldr r5, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldr r2, [r5, #72] @ 0x48 │ │ │ │ + ldr r1, [r5, #76] @ 0x4c │ │ │ │ + sub r6, r6, r3 │ │ │ │ + subs r2, r2, r6 │ │ │ │ + sbc r3, r1, #0 │ │ │ │ + strd r2, [r5, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + vldr d0, [pc, #120] @ 91ac8 <__cxa_atexit@plt+0x83914> │ │ │ │ + vdiv.f64 d0, d8, d0 │ │ │ │ + mov r0, r4 │ │ │ │ + mvn r1, #0 │ │ │ │ + mov r2, r7 │ │ │ │ + bl ceb8 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + nop @ (mov r0, r0) │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + addmi r4, pc, r0 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 91b08 <__cxa_atexit@plt+0x83954> │ │ │ │ + ldr r2, [pc, #28] @ 91b14 <__cxa_atexit@plt+0x83960> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 932e8 <__cxa_atexit@plt+0x85134> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r8, r6, #172, 22 @ 0x2b000 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ 91b4c <__cxa_atexit@plt+0x83998> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 932e0 <__cxa_atexit@plt+0x8512c> │ │ │ │ - b 932f8 <__cxa_atexit@plt+0x85144> │ │ │ │ + beq 91b44 <__cxa_atexit@plt+0x83990> │ │ │ │ + b 91b58 <__cxa_atexit@plt+0x839a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - addseq r7, r6, #248, 4 @ 0x8000000f │ │ │ │ - andeq r0, r0, r5, asr #1 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r4, [pc, #236] @ 91c50 <__cxa_atexit@plt+0x83a9c> │ │ │ │ + add r4, pc, r4 │ │ │ │ + ldr r3, [r0, #812] @ 0x32c │ │ │ │ + ldr r8, [r5, #12]! │ │ │ │ + add r7, r7, #3 │ │ │ │ + vldr s0, [r7] │ │ │ │ + str r4, [r5] │ │ │ │ + ldr r3, [r3, #12] │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r4, [r5, #-4] │ │ │ │ + vcvt.f64.s32 d8, s0 │ │ │ │ + str r5, [r3, #12] │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r5, #4] │ │ │ │ + ldr r5, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldr r2, [r5, #72] @ 0x48 │ │ │ │ + ldr r1, [r5, #76] @ 0x4c │ │ │ │ + sub r6, r6, r3 │ │ │ │ + subs r2, r2, r6 │ │ │ │ + sbc r3, r1, #0 │ │ │ │ + strd r2, [r5, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + vldr d0, [pc, #116] @ 91c48 <__cxa_atexit@plt+0x83a94> │ │ │ │ + vdiv.f64 d0, d8, d0 │ │ │ │ + mov r0, r8 │ │ │ │ + mov r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #16]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 93344 <__cxa_atexit@plt+0x85190> │ │ │ │ - ldr r2, [pc, #192] @ 933dc <__cxa_atexit@plt+0x85228> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 93374 <__cxa_atexit@plt+0x851c0> │ │ │ │ - cmp r1, #2 │ │ │ │ - beq 9337c <__cxa_atexit@plt+0x851c8> │ │ │ │ - ldr r7, [pc, #168] @ 933e0 <__cxa_atexit@plt+0x8522c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #132] @ 933d0 <__cxa_atexit@plt+0x8521c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 93374 <__cxa_atexit@plt+0x851c0> │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 9337c <__cxa_atexit@plt+0x851c8> │ │ │ │ - ldr r7, [pc, #112] @ 933d8 <__cxa_atexit@plt+0x85224> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ + bl ceb8 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + addmi r4, pc, r0 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 91c88 <__cxa_atexit@plt+0x83ad4> │ │ │ │ + ldr r2, [pc, #28] @ 91c94 <__cxa_atexit@plt+0x83ae0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r8, r6, #44, 20 @ 0x2c000 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ 91ccc <__cxa_atexit@plt+0x83b18> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 91cc4 <__cxa_atexit@plt+0x83b10> │ │ │ │ + b 91cd8 <__cxa_atexit@plt+0x83b24> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 933b8 <__cxa_atexit@plt+0x85204> │ │ │ │ - ldr r7, [pc, #68] @ 933d4 <__cxa_atexit@plt+0x85220> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 933a8 <__cxa_atexit@plt+0x851f4> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 86900 <__cxa_atexit@plt+0x7874c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - ldr r7, [pc, #32] @ 933e4 <__cxa_atexit@plt+0x85230> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #2 │ │ │ │ - @ instruction: 0xffff356c │ │ │ │ - addseq r7, r6, #72, 4 @ 0x80000004 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - addseq r7, r6, #248, 4 @ 0x8000000f │ │ │ │ - rsbseq r9, sl, #72, 10 @ 0x12000000 │ │ │ │ - andeq r0, r0, r5, asr #3 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 9342c <__cxa_atexit@plt+0x85278> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 93450 <__cxa_atexit@plt+0x8529c> │ │ │ │ - ldr r5, [pc, #84] @ 93468 <__cxa_atexit@plt+0x852b4> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 93440 <__cxa_atexit@plt+0x8528c> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 86900 <__cxa_atexit@plt+0x7874c> │ │ │ │ - ldr r7, [pc, #60] @ 93470 <__cxa_atexit@plt+0x852bc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r3, [pc, #236] @ 91dd0 <__cxa_atexit@plt+0x83c1c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r4, #812] @ 0x32c │ │ │ │ + ldr r4, [r5, #8]! │ │ │ │ + add r7, r7, #3 │ │ │ │ + vldr s0, [r7] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [r2, #12] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + vcvt.f64.s32 d8, s0 │ │ │ │ + str r5, [r3, #12] │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r5, #4] │ │ │ │ + ldr r5, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldr r2, [r5, #72] @ 0x48 │ │ │ │ + ldr r1, [r5, #76] @ 0x4c │ │ │ │ + sub r6, r6, r3 │ │ │ │ + subs r2, r2, r6 │ │ │ │ + sbc r3, r1, #0 │ │ │ │ + strd r2, [r5, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + vldr d0, [pc, #120] @ 91dc8 <__cxa_atexit@plt+0x83c14> │ │ │ │ + vdiv.f64 d0, d8, d0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, #1 │ │ │ │ + mov r2, r7 │ │ │ │ + bl ceb8 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + nop @ (mov r0, r0) │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + addmi r4, pc, r0 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 91e08 <__cxa_atexit@plt+0x83c54> │ │ │ │ + ldr r2, [pc, #28] @ 91e14 <__cxa_atexit@plt+0x83c60> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r8, r6, #172, 16 @ 0xac0000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 91e94 <__cxa_atexit@plt+0x83ce0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 91ea0 <__cxa_atexit@plt+0x83cec> │ │ │ │ + ldr lr, [pc, #104] @ 91eb0 <__cxa_atexit@plt+0x83cfc> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #96] @ 91eb4 <__cxa_atexit@plt+0x83d00> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr ip, [r7, #8] │ │ │ │ + add sl, r7, #12 │ │ │ │ + ldm sl, {r1, r2, sl} │ │ │ │ + ldr r8, [r7, #24] │ │ │ │ + sub r0, r6, #15 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + ldr r0, [pc, #64] @ 91eb8 <__cxa_atexit@plt+0x83d04> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str ip, [r3, #8] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r1, r2, sl} │ │ │ │ + mov r5, r9 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - ldr r7, [pc, #16] @ 9346c <__cxa_atexit@plt+0x852b8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffff34e8 │ │ │ │ - rsbseq r9, sl, #176, 8 @ 0xb0000000 │ │ │ │ - addseq r7, r6, #252, 2 @ 0x3f │ │ │ │ - andeq r0, r0, r5, asr #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 9349c <__cxa_atexit@plt+0x852e8> │ │ │ │ - ldr r7, [pc, #108] @ 934fc <__cxa_atexit@plt+0x85348> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ + @ instruction: 0xfffff9b4 │ │ │ │ + addseq r8, r6, #128, 14 @ 0x2000000 │ │ │ │ + addseq r8, r6, #188, 14 @ 0x2f00000 │ │ │ │ + rsbseq fp, sl, #208, 16 @ 0xd00000 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 91f60 <__cxa_atexit@plt+0x83dac> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #40 @ 0x28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 91f6c <__cxa_atexit@plt+0x83db8> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #136] @ 91f7c <__cxa_atexit@plt+0x83dc8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr ip, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r9, [r7, #20] │ │ │ │ + ldr r0, [r7, #24] │ │ │ │ + ldr r8, [r7, #28] │ │ │ │ + sub r1, r6, #35 @ 0x23 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [pc, #96] @ 91f80 <__cxa_atexit@plt+0x83dcc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r1, [pc, #88] @ 91f84 <__cxa_atexit@plt+0x83dd0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #16]! │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + ldr r1, [pc, #76] @ 91f88 <__cxa_atexit@plt+0x83dd4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str ip, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + stmdb r3, {r0, r8} │ │ │ │ + mov r5, lr │ │ │ │ + b 3c20cc <__cxa_atexit@plt+0x3b3f18> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 934dc <__cxa_atexit@plt+0x85328> │ │ │ │ - ldr r5, [pc, #64] @ 934f4 <__cxa_atexit@plt+0x85340> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 934cc <__cxa_atexit@plt+0x85318> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 86900 <__cxa_atexit@plt+0x7874c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - ldr r7, [pc, #16] @ 934f8 <__cxa_atexit@plt+0x85344> │ │ │ │ + addseq r8, r6, #224, 12 @ 0xe000000 │ │ │ │ + addseq r8, r6, #236, 18 @ 0x3b0000 │ │ │ │ + @ instruction: 0xfffffef0 │ │ │ │ + @ instruction: 0xfffff81c │ │ │ │ + rsbseq fp, sl, #252, 14 @ 0x3f00000 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 91fbc <__cxa_atexit@plt+0x83e08> │ │ │ │ + ldr r2, [pc, #28] @ 91fcc <__cxa_atexit@plt+0x83e18> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r8, r9, sl} │ │ │ │ + mov r5, r3 │ │ │ │ + b 1ec5078 <__cxa_atexit@plt+0x1eb6ec4> │ │ │ │ + ldr r7, [pc, #12] @ 91fd0 <__cxa_atexit@plt+0x83e1c> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffff3448 │ │ │ │ - rsbseq r9, sl, #36, 8 @ 0x24000000 │ │ │ │ - addseq r7, r6, #32, 2 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + rsbseq fp, sl, #224, 14 @ 0x3800000 │ │ │ │ + rsbseq fp, sl, #184, 14 @ 0x2e00000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 92050 <__cxa_atexit@plt+0x83e9c> │ │ │ │ + ldr r2, [pc, #96] @ 9205c <__cxa_atexit@plt+0x83ea8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #92] @ 92060 <__cxa_atexit@plt+0x83eac> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r5, #12]! │ │ │ │ + ldr r1, [pc, #84] @ 92064 <__cxa_atexit@plt+0x83eb0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + mov r1, r3 │ │ │ │ + str lr, [r1, #12]! │ │ │ │ + ldr lr, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldmib r5, {r2, r9} │ │ │ │ + str r7, [r3, #8] │ │ │ │ + stmib r5, {r1, r3} │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + add r0, r3, #28 │ │ │ │ + stm r0, {r2, r9, lr} │ │ │ │ + str r7, [r3, #40] @ 0x28 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c211c <__cxa_atexit@plt+0x3b3f68> │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + @ instruction: 0xfffff4c0 │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + addseq r8, r6, #252, 16 @ 0xfc0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #32 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 93588 <__cxa_atexit@plt+0x853d4> │ │ │ │ - ldr r3, [pc, #120] @ 93598 <__cxa_atexit@plt+0x853e4> │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 920c0 <__cxa_atexit@plt+0x83f0c> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 920b8 <__cxa_atexit@plt+0x83f04> │ │ │ │ + ldr r3, [pc, #48] @ 920c8 <__cxa_atexit@plt+0x83f14> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str r9, [r7, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 93570 <__cxa_atexit@plt+0x853bc> │ │ │ │ - ldr r7, [pc, #96] @ 9359c <__cxa_atexit@plt+0x853e8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r2, [r8, #7] │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - ldr r0, [r8, #15] │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r2, [r5, #12] │ │ │ │ + ldr r8, [pc, #44] @ 920cc <__cxa_atexit@plt+0x83f18> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #36] @ 920d0 <__cxa_atexit@plt+0x83f1c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 93580 <__cxa_atexit@plt+0x853cc> │ │ │ │ - b 935f8 <__cxa_atexit@plt+0x85444> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 935a0 <__cxa_atexit@plt+0x853ec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - rsbseq r9, sl, #76, 14 @ 0x1300000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r0, [r7, #15] │ │ │ │ - ldr lr, [pc, #40] @ 935ec <__cxa_atexit@plt+0x85438> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - sub r1, r5, #4 │ │ │ │ - stm r1, {r0, r2, r3} │ │ │ │ - str lr, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 935e4 <__cxa_atexit@plt+0x85430> │ │ │ │ - b 935f8 <__cxa_atexit@plt+0x85444> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ - ldr r0, [pc, #128] @ 93690 <__cxa_atexit@plt+0x854dc> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - str r2, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r0, [r3, #-12]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 93674 <__cxa_atexit@plt+0x854c0> │ │ │ │ - ldr r2, [pc, #92] @ 93694 <__cxa_atexit@plt+0x854e0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r8, [r5, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 93684 <__cxa_atexit@plt+0x854d0> │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldm r5, {r1, sl} │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - stm r5, {r0, r7} │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - b 930cc <__cxa_atexit@plt+0x84f18> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + b 1616b18 <__cxa_atexit@plt+0x1608964> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #76] @ 936f4 <__cxa_atexit@plt+0x85540> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #28] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 936e8 <__cxa_atexit@plt+0x85534> │ │ │ │ - ldr r2, [r5, #12]! │ │ │ │ - ldmdb r5, {r1, lr} │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - stm r5, {r0, r3} │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str lr, [r5, #16] │ │ │ │ - mov r8, r7 │ │ │ │ - b 930cc <__cxa_atexit@plt+0x84f18> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsbeq ip, r0, #692224 @ 0xa9000 │ │ │ │ + addseq r8, r6, #64, 10 @ 0x10000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12]! │ │ │ │ + mov r3, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 92124 <__cxa_atexit@plt+0x83f70> │ │ │ │ + ldr lr, [pc, #60] @ 9213c <__cxa_atexit@plt+0x83f88> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - stm r5, {r0, r7} │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - b 930cc <__cxa_atexit@plt+0x84f18> │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 93750 <__cxa_atexit@plt+0x8559c> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r8, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 937dc <__cxa_atexit@plt+0x85628> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r3, r3, #3 │ │ │ │ - and r2, r8, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 9378c <__cxa_atexit@plt+0x855d8> │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 937a8 <__cxa_atexit@plt+0x855f4> │ │ │ │ - ldr r7, [pc, #124] @ 937fc <__cxa_atexit@plt+0x85648> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - bx r0 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 937a8 <__cxa_atexit@plt+0x855f4> │ │ │ │ - ldr r7, [pc, #92] @ 937f8 <__cxa_atexit@plt+0x85644> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ + ldmda r5, {r1, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #68] @ 937f4 <__cxa_atexit@plt+0x85640> │ │ │ │ + ldr r3, [pc, #20] @ 92140 <__cxa_atexit@plt+0x83f8c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str sl, [r5, #4] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 937cc <__cxa_atexit@plt+0x85618> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 9380c <__cxa_atexit@plt+0x85658> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 93800 <__cxa_atexit@plt+0x8564c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - addseq r7, r6, #68, 2 │ │ │ │ - addseq r7, r6, #100, 2 │ │ │ │ - rsbseq r9, sl, #252, 8 @ 0xfc000000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq r8, r6, #44, 16 @ 0x2c0000 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - and r2, r7, #3 │ │ │ │ - and r3, r3, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 9384c <__cxa_atexit@plt+0x85698> │ │ │ │ - ldr r3, [pc, #148] @ 938c0 <__cxa_atexit@plt+0x8570c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 938ac <__cxa_atexit@plt+0x856f8> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 9387c <__cxa_atexit@plt+0x856c8> │ │ │ │ - ldr r3, [pc, #124] @ 938c4 <__cxa_atexit@plt+0x85710> │ │ │ │ - add r3, pc, r3 │ │ │ │ - b 93898 <__cxa_atexit@plt+0x856e4> │ │ │ │ - ldr r3, [pc, #96] @ 938b4 <__cxa_atexit@plt+0x85700> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 92188 <__cxa_atexit@plt+0x83fd4> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #40] @ 921a0 <__cxa_atexit@plt+0x83fec> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ 921a4 <__cxa_atexit@plt+0x83ff0> │ │ │ │ add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 938ac <__cxa_atexit@plt+0x856f8> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 93890 <__cxa_atexit@plt+0x856dc> │ │ │ │ - ldr r7, [pc, #76] @ 938bc <__cxa_atexit@plt+0x85708> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #68] @ 938c8 <__cxa_atexit@plt+0x85714> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq r8, r6, #180, 14 @ 0x2d00000 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + rsbseq fp, sl, #12, 12 @ 0xc00000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + ldrhi r0, [r4, #-12] │ │ │ │ + ldrls r2, [pc, #44] @ 921f4 <__cxa_atexit@plt+0x84040> │ │ │ │ + addls r2, pc, r2 │ │ │ │ + ldrls r3, [pc, #40] @ 921f8 <__cxa_atexit@plt+0x84044> │ │ │ │ + addls r3, pc, r3 │ │ │ │ + ldrls r1, [r7, #8] │ │ │ │ + strls r2, [r5, #-16]! │ │ │ │ + ldrls r2, [pc, #28] @ 921fc <__cxa_atexit@plt+0x84048> │ │ │ │ + ldrls r2, [pc, r2] │ │ │ │ + stmibls r5, {r1, r2, r7} │ │ │ │ + ldrls r0, [pc, #20] @ 92200 <__cxa_atexit@plt+0x8404c> │ │ │ │ + ldrls r0, [pc, r0] │ │ │ │ + movls r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #32] @ 938b8 <__cxa_atexit@plt+0x85704> │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + rsbseq fp, sl, #220, 10 @ 0x37000000 │ │ │ │ + addseq r8, r6, #244, 6 @ 0xd0000003 │ │ │ │ + rsbseq fp, sl, #192, 10 @ 0x30000000 │ │ │ │ + rsbseq fp, sl, #80, 10 @ 0x14000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #32] @ 92238 <__cxa_atexit@plt+0x84084> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #28] @ 9223c <__cxa_atexit@plt+0x84088> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 938ac <__cxa_atexit@plt+0x856f8> │ │ │ │ - b 9397c <__cxa_atexit@plt+0x857c8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r0, [pc, #16] @ 92240 <__cxa_atexit@plt+0x8408c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - addseq r7, r6, #112 @ 0x70 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r0, r0, lsr r1 │ │ │ │ - addseq r7, r6, #96 @ 0x60 │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsbseq fp, sl, #60, 10 @ 0xf000000 │ │ │ │ + rsbseq fp, sl, #44, 10 @ 0xb000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 938fc <__cxa_atexit@plt+0x85748> │ │ │ │ - ldr r3, [pc, #48] @ 93918 <__cxa_atexit@plt+0x85764> │ │ │ │ - add r3, pc, r3 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #100] @ 922bc <__cxa_atexit@plt+0x84108> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 93910 <__cxa_atexit@plt+0x8575c> │ │ │ │ - b 9397c <__cxa_atexit@plt+0x857c8> │ │ │ │ - ldr r7, [pc, #24] @ 9391c <__cxa_atexit@plt+0x85768> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ + beq 922a4 <__cxa_atexit@plt+0x840f0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 922ac <__cxa_atexit@plt+0x840f8> │ │ │ │ + ldr lr, [pc, #60] @ 922c0 <__cxa_atexit@plt+0x8410c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r1, r3, r7} │ │ │ │ + sub r7, r2, #11 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - addseq r6, r6, #224, 30 @ 0x380 │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + addseq r8, r6, #172, 12 @ 0xac00000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 93948 <__cxa_atexit@plt+0x85794> │ │ │ │ - ldr r7, [pc, #52] @ 93970 <__cxa_atexit@plt+0x857bc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 92304 <__cxa_atexit@plt+0x84150> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr lr, [pc, #36] @ 92310 <__cxa_atexit@plt+0x8415c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldmdb r5, {r1, r2} │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 9396c <__cxa_atexit@plt+0x857b8> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r8, r6, #68, 12 @ 0x4400000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 92360 <__cxa_atexit@plt+0x841ac> │ │ │ │ + ldr r3, [pc, #60] @ 92378 <__cxa_atexit@plt+0x841c4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 93964 <__cxa_atexit@plt+0x857b0> │ │ │ │ - b 9397c <__cxa_atexit@plt+0x857c8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - addseq r6, r6, #164, 30 @ 0x290 │ │ │ │ - andeq r0, r0, r5, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #16]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 939c8 <__cxa_atexit@plt+0x85814> │ │ │ │ - ldr r2, [pc, #192] @ 93a60 <__cxa_atexit@plt+0x858ac> │ │ │ │ + ldr r2, [pc, #56] @ 9237c <__cxa_atexit@plt+0x841c8> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 939f8 <__cxa_atexit@plt+0x85844> │ │ │ │ - cmp r1, #2 │ │ │ │ - beq 93a00 <__cxa_atexit@plt+0x8584c> │ │ │ │ - ldr r7, [pc, #168] @ 93a64 <__cxa_atexit@plt+0x858b0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + str r8, [sl, #8] │ │ │ │ + ldr r3, [pc, #44] @ 92380 <__cxa_atexit@plt+0x841cc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r2, #2 │ │ │ │ + b 3c210c <__cxa_atexit@plt+0x3b3f58> │ │ │ │ + ldr r7, [pc, #28] @ 92384 <__cxa_atexit@plt+0x841d0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe74 │ │ │ │ + rsbseq sl, sl, #224, 30 @ 0x380 │ │ │ │ + addseq r8, r6, #224, 10 @ 0x38000000 │ │ │ │ + rsbseq fp, sl, #100, 8 @ 0x64000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 923d4 <__cxa_atexit@plt+0x84220> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #52] @ 923dc <__cxa_atexit@plt+0x84228> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + ldr r2, [pc, #44] @ 923e0 <__cxa_atexit@plt+0x8422c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #32] @ 923e4 <__cxa_atexit@plt+0x84230> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c2114 <__cxa_atexit@plt+0x3b3f60> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + addseq r8, r6, #44, 4 @ 0xc0000002 │ │ │ │ + addseq r8, r6, #176, 4 │ │ │ │ + addseq r8, r6, #112, 4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 92428 <__cxa_atexit@plt+0x84274> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ 92430 <__cxa_atexit@plt+0x8427c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #32] @ 92434 <__cxa_atexit@plt+0x84280> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c2114 <__cxa_atexit@plt+0x3b3f60> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #132] @ 93a54 <__cxa_atexit@plt+0x858a0> │ │ │ │ + addseq r8, r6, #200, 2 @ 0x32 │ │ │ │ + addseq r8, r6, #32, 4 │ │ │ │ + rsbseq fp, sl, #160, 6 @ 0x80000002 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 924ac <__cxa_atexit@plt+0x842f8> │ │ │ │ + ldr r2, [pc, #88] @ 924b4 <__cxa_atexit@plt+0x84300> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 939f8 <__cxa_atexit@plt+0x85844> │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 93a00 <__cxa_atexit@plt+0x8584c> │ │ │ │ - ldr r7, [pc, #112] @ 93a5c <__cxa_atexit@plt+0x858a8> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9248c <__cxa_atexit@plt+0x842d8> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + cmp r2, #0 │ │ │ │ + bmi 92498 <__cxa_atexit@plt+0x842e4> │ │ │ │ + ldr r7, [pc, #60] @ 924bc <__cxa_atexit@plt+0x84308> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 93a3c <__cxa_atexit@plt+0x85888> │ │ │ │ - ldr r7, [pc, #68] @ 93a58 <__cxa_atexit@plt+0x858a4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 93a2c <__cxa_atexit@plt+0x85878> │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 86a50 <__cxa_atexit@plt+0x7889c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - ldr r7, [pc, #32] @ 93a68 <__cxa_atexit@plt+0x858b4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #2 │ │ │ │ - @ instruction: 0xffff3038 │ │ │ │ - addseq r6, r6, #244, 28 @ 0xf40 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - addseq r6, r6, #40, 30 @ 0xa0 │ │ │ │ - rsbseq r8, sl, #200, 28 @ 0xc80 │ │ │ │ - andeq r0, r0, r5, asr #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 93ab0 <__cxa_atexit@plt+0x858fc> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 93ad4 <__cxa_atexit@plt+0x85920> │ │ │ │ - ldr r5, [pc, #84] @ 93aec <__cxa_atexit@plt+0x85938> │ │ │ │ + ldr r5, [pc, #24] @ 924b8 <__cxa_atexit@plt+0x84304> │ │ │ │ add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 93ac4 <__cxa_atexit@plt+0x85910> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 86a50 <__cxa_atexit@plt+0x7889c> │ │ │ │ - ldr r7, [pc, #60] @ 93af4 <__cxa_atexit@plt+0x85940> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - ldr r7, [pc, #16] @ 93af0 <__cxa_atexit@plt+0x8593c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #24 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 15abd8 <__cxa_atexit@plt+0x14ca24> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffff2fb4 │ │ │ │ - rsbseq r8, sl, #48, 28 @ 0x300 │ │ │ │ - addseq r6, r6, #44, 28 @ 0x2c0 │ │ │ │ - andeq r0, r0, r5, asr #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 93b20 <__cxa_atexit@plt+0x8596c> │ │ │ │ - ldr r7, [pc, #108] @ 93b80 <__cxa_atexit@plt+0x859cc> │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + addseq r8, r6, #228, 2 @ 0x39 │ │ │ │ + rsbseq fp, sl, #28, 6 @ 0x70000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + cmp r3, #0 │ │ │ │ + bmi 924ec <__cxa_atexit@plt+0x84338> │ │ │ │ + ldr r7, [pc, #28] @ 924fc <__cxa_atexit@plt+0x84348> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 93b60 <__cxa_atexit@plt+0x859ac> │ │ │ │ - ldr r5, [pc, #64] @ 93b78 <__cxa_atexit@plt+0x859c4> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 93b50 <__cxa_atexit@plt+0x8599c> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 86a50 <__cxa_atexit@plt+0x7889c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - ldr r7, [pc, #16] @ 93b7c <__cxa_atexit@plt+0x859c8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffff2f14 │ │ │ │ - rsbseq r8, sl, #164, 26 @ 0x2900 │ │ │ │ - addseq r6, r6, #204, 26 @ 0x3300 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + ldr r3, [pc, #12] @ 92500 <__cxa_atexit@plt+0x8434c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 15abd8 <__cxa_atexit@plt+0x14ca24> │ │ │ │ + addseq r8, r6, #132, 2 @ 0x21 │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + rsbseq fp, sl, #192, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #32 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 93c0c <__cxa_atexit@plt+0x85a58> │ │ │ │ - ldr r3, [pc, #120] @ 93c1c <__cxa_atexit@plt+0x85a68> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r6 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 92554 <__cxa_atexit@plt+0x843a0> │ │ │ │ + ldr r3, [pc, #68] @ 92574 <__cxa_atexit@plt+0x843c0> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str r9, [r7, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 93bf4 <__cxa_atexit@plt+0x85a40> │ │ │ │ - ldr r7, [pc, #96] @ 93c20 <__cxa_atexit@plt+0x85a6c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r2, [r8, #7] │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - ldr r0, [r8, #15] │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 93c04 <__cxa_atexit@plt+0x85a50> │ │ │ │ - b 93c7c <__cxa_atexit@plt+0x85ac8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r2, [pc, #64] @ 92578 <__cxa_atexit@plt+0x843c4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + str r7, [sl, #8] │ │ │ │ + ldr r3, [pc, #52] @ 9257c <__cxa_atexit@plt+0x843c8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r2, #2 │ │ │ │ + b 3c210c <__cxa_atexit@plt+0x3b3f58> │ │ │ │ + ldr r3, [pc, #36] @ 92580 <__cxa_atexit@plt+0x843cc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0xfffffc80 │ │ │ │ + rsbseq sl, sl, #236, 26 @ 0x3b00 │ │ │ │ + addseq r8, r6, #236, 6 @ 0xb0000003 │ │ │ │ + rsbseq fp, sl, #112, 4 │ │ │ │ + rsbseq fp, sl, #88, 4 @ 0x80000005 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 925f4 <__cxa_atexit@plt+0x84440> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 92600 <__cxa_atexit@plt+0x8444c> │ │ │ │ + ldr lr, [pc, #88] @ 92610 <__cxa_atexit@plt+0x8445c> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #80] @ 92614 <__cxa_atexit@plt+0x84460> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + sub r1, r6, #3 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [pc, #56] @ 92618 <__cxa_atexit@plt+0x84464> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 93c24 <__cxa_atexit@plt+0x85a70> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - rsbseq r9, sl, #208 @ 0xd0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r0, [r7, #15] │ │ │ │ - ldr lr, [pc, #40] @ 93c70 <__cxa_atexit@plt+0x85abc> │ │ │ │ + @ instruction: 0xfffffe8c │ │ │ │ + addseq r8, r6, #16 │ │ │ │ + addseq r8, r6, #84 @ 0x54 │ │ │ │ + rsbseq fp, sl, #188, 2 @ 0x2f │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 9269c <__cxa_atexit@plt+0x844e8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 926a8 <__cxa_atexit@plt+0x844f4> │ │ │ │ + ldr r9, [pc, #100] @ 926b8 <__cxa_atexit@plt+0x84504> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #96] @ 926bc <__cxa_atexit@plt+0x84508> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - sub r1, r5, #4 │ │ │ │ - stm r1, {r0, r2, r3} │ │ │ │ - str lr, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 93c68 <__cxa_atexit@plt+0x85ab4> │ │ │ │ - b 93c7c <__cxa_atexit@plt+0x85ac8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr sl, [pc, #84] @ 926c0 <__cxa_atexit@plt+0x8450c> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + mov r0, r3 │ │ │ │ + str lr, [r0, #16]! │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r3} │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + b 3c211c <__cxa_atexit@plt+0x3b3f68> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffd98 │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + addseq r8, r6, #160, 4 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ - ldr r0, [pc, #128] @ 93d14 <__cxa_atexit@plt+0x85b60> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - str r2, [r5] │ │ │ │ + andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ - str r0, [r3, #-12]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 93cf8 <__cxa_atexit@plt+0x85b44> │ │ │ │ - ldr r2, [pc, #92] @ 93d18 <__cxa_atexit@plt+0x85b64> │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 92734 <__cxa_atexit@plt+0x84580> │ │ │ │ + ldr lr, [pc, #88] @ 92740 <__cxa_atexit@plt+0x8458c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r7, #7 │ │ │ │ + ldm r7, {r0, r2, r7} │ │ │ │ + str lr, [r3, #-16] │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + stmdb r3, {r0, r2} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9272c <__cxa_atexit@plt+0x84578> │ │ │ │ + ldr r2, [pc, #52] @ 92744 <__cxa_atexit@plt+0x84590> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r8, [r5, #16] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r3, #-4] │ │ │ │ + str r2, [r3, #-16] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 93d08 <__cxa_atexit@plt+0x85b54> │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldm r5, {r1, sl} │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - stm r5, {r0, r7} │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - b 93750 <__cxa_atexit@plt+0x8559c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + beq 9272c <__cxa_atexit@plt+0x84578> │ │ │ │ + b 92788 <__cxa_atexit@plt+0x845d4> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #76] @ 93d78 <__cxa_atexit@plt+0x85bc4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #28] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 93d6c <__cxa_atexit@plt+0x85bb8> │ │ │ │ - ldr r2, [r5, #12]! │ │ │ │ - ldmdb r5, {r1, lr} │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - stm r5, {r0, r3} │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str lr, [r5, #16] │ │ │ │ - mov r8, r7 │ │ │ │ - b 93750 <__cxa_atexit@plt+0x8559c> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12]! │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - stm r5, {r0, r7} │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - b 93750 <__cxa_atexit@plt+0x8559c> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #32 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 93e3c <__cxa_atexit@plt+0x85c88> │ │ │ │ - ldr r3, [pc, #120] @ 93e4c <__cxa_atexit@plt+0x85c98> │ │ │ │ + ldr r3, [pc, #36] @ 9277c <__cxa_atexit@plt+0x845c8> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str r8, [r7, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 93e24 <__cxa_atexit@plt+0x85c70> │ │ │ │ - ldr r7, [pc, #96] @ 93e50 <__cxa_atexit@plt+0x85c9c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - ldr r2, [r9, #7] │ │ │ │ - ldr r1, [r9, #11] │ │ │ │ - ldr r0, [r9, #15] │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ str r2, [r5, #12] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r3, [r5, #16] │ │ │ │ tst r7, #3 │ │ │ │ - beq 93e34 <__cxa_atexit@plt+0x85c80> │ │ │ │ - b 93eac <__cxa_atexit@plt+0x85cf8> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ + beq 92774 <__cxa_atexit@plt+0x845c0> │ │ │ │ + b 92788 <__cxa_atexit@plt+0x845d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 93e54 <__cxa_atexit@plt+0x85ca0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - rsbseq r8, sl, #164, 28 @ 0xa40 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r0, [r7, #15] │ │ │ │ - ldr lr, [pc, #40] @ 93ea0 <__cxa_atexit@plt+0x85cec> │ │ │ │ - add lr, pc, lr │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 927d8 <__cxa_atexit@plt+0x84624> │ │ │ │ + ble 92810 <__cxa_atexit@plt+0x8465c> │ │ │ │ + ldr r2, [pc, #180] @ 92858 <__cxa_atexit@plt+0x846a4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 92848 <__cxa_atexit@plt+0x84694> │ │ │ │ + ldr r3, [pc, #160] @ 9285c <__cxa_atexit@plt+0x846a8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - sub r1, r5, #4 │ │ │ │ - stm r1, {r0, r2, r3} │ │ │ │ - str lr, [r5, #-12]! │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 93e98 <__cxa_atexit@plt+0x85ce4> │ │ │ │ - b 93eac <__cxa_atexit@plt+0x85cf8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ - ldr r0, [pc, #152] @ 93f5c <__cxa_atexit@plt+0x85da8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - str r2, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r0, [r3, #-12]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 93f40 <__cxa_atexit@plt+0x85d8c> │ │ │ │ - ldr r2, [pc, #116] @ 93f60 <__cxa_atexit@plt+0x85dac> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r8, [r5, #16] │ │ │ │ + beq 92848 <__cxa_atexit@plt+0x84694> │ │ │ │ + b 92a18 <__cxa_atexit@plt+0x84864> │ │ │ │ + ldr r3, [pc, #128] @ 92860 <__cxa_atexit@plt+0x846ac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 93f50 <__cxa_atexit@plt+0x85d9c> │ │ │ │ - ldr r3, [pc, #92] @ 93f64 <__cxa_atexit@plt+0x85db0> │ │ │ │ + beq 92848 <__cxa_atexit@plt+0x84694> │ │ │ │ + ldr r3, [pc, #112] @ 92864 <__cxa_atexit@plt+0x846b0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldm r5, {r1, sl} │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r3, #-4]! │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r0, [r3] │ │ │ │ - str lr, [r5, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 930cc <__cxa_atexit@plt+0x84f18> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 92848 <__cxa_atexit@plt+0x84694> │ │ │ │ + b 928a8 <__cxa_atexit@plt+0x846f4> │ │ │ │ + ldr r3, [pc, #56] @ 92850 <__cxa_atexit@plt+0x8469c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 92848 <__cxa_atexit@plt+0x84694> │ │ │ │ + ldr r3, [pc, #40] @ 92854 <__cxa_atexit@plt+0x846a0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 92848 <__cxa_atexit@plt+0x84694> │ │ │ │ + b 92b8c <__cxa_atexit@plt+0x849d8> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - andeq r0, r0, r0, lsl r1 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ + andeq r0, r0, r8, lsr r3 │ │ │ │ + andeq r0, r0, ip, asr r3 │ │ │ │ + andeq r0, r0, r8, lsr r2 │ │ │ │ + andeq r0, r0, r8, asr r2 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #84] @ 93fcc <__cxa_atexit@plt+0x85e18> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #28] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 93fc0 <__cxa_atexit@plt+0x85e0c> │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - ldr lr, [pc, #56] @ 93fd0 <__cxa_atexit@plt+0x85e1c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldmib r5, {r1, sl} │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - str r1, [r5, #8] │ │ │ │ - add r1, r5, #12 │ │ │ │ - stm r1, {r0, r8, lr} │ │ │ │ - mov r8, r7 │ │ │ │ - b 930cc <__cxa_atexit@plt+0x84f18> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r3, [pc, #36] @ 9289c <__cxa_atexit@plt+0x846e8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 92894 <__cxa_atexit@plt+0x846e0> │ │ │ │ + b 928a8 <__cxa_atexit@plt+0x846f4> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8]! │ │ │ │ - ldr lr, [pc, #40] @ 94010 <__cxa_atexit@plt+0x85e5c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldmib r5, {r0, sl} │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - str lr, [r5, #20] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - add lr, r5, #8 │ │ │ │ - stm lr, {r0, r1, r3} │ │ │ │ - b 930cc <__cxa_atexit@plt+0x84f18> │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r3, [pc, #220] @ 92990 <__cxa_atexit@plt+0x847dc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r4, #812] @ 0x32c │ │ │ │ + ldr r4, [r5, #8]! │ │ │ │ + add r7, r7, #3 │ │ │ │ + vldr s0, [r7] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [r2, #12] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + vcvt.f64.s32 d8, s0 │ │ │ │ + str r5, [r3, #12] │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r5, #4] │ │ │ │ + ldr r5, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldr r2, [r5, #72] @ 0x48 │ │ │ │ + ldr r1, [r5, #76] @ 0x4c │ │ │ │ + sub r6, r6, r3 │ │ │ │ + subs r2, r2, r6 │ │ │ │ + sbc r3, r1, #0 │ │ │ │ + strd r2, [r5, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + mvn r1, #0 │ │ │ │ + mov r2, r7 │ │ │ │ + vmov.f64 d0, d8 │ │ │ │ + bl ceb8 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 94048 <__cxa_atexit@plt+0x85e94> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 929c8 <__cxa_atexit@plt+0x84814> │ │ │ │ + ldr r2, [pc, #28] @ 929d4 <__cxa_atexit@plt+0x84820> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 9404c <__cxa_atexit@plt+0x85e98> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - addseq r6, r6, #12, 12 @ 0xc00000 │ │ │ │ - addseq r6, r6, #132, 10 @ 0x21000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 940dc <__cxa_atexit@plt+0x85f28> │ │ │ │ - ldr r3, [pc, #124] @ 940ec <__cxa_atexit@plt+0x85f38> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r7, r6, #236, 24 @ 0xec00 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ 92a0c <__cxa_atexit@plt+0x84858> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str r8, [r7, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 940c4 <__cxa_atexit@plt+0x85f10> │ │ │ │ - ldr r7, [pc, #100] @ 940f0 <__cxa_atexit@plt+0x85f3c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - ldr r2, [r9, #7] │ │ │ │ - ldr r1, [r9, #11] │ │ │ │ - ldr r0, [r9, #15] │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - str r9, [r5, #20] │ │ │ │ tst r7, #3 │ │ │ │ - beq 940d4 <__cxa_atexit@plt+0x85f20> │ │ │ │ - b 94154 <__cxa_atexit@plt+0x85fa0> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ + beq 92a04 <__cxa_atexit@plt+0x84850> │ │ │ │ + b 92a18 <__cxa_atexit@plt+0x84864> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 940f4 <__cxa_atexit@plt+0x85f40> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r3, ror #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r4, [pc, #224] @ 92b04 <__cxa_atexit@plt+0x84950> │ │ │ │ + add r4, pc, r4 │ │ │ │ + ldr r3, [r0, #812] @ 0x32c │ │ │ │ + ldr r8, [r5, #12]! │ │ │ │ + add r7, r7, #3 │ │ │ │ + vldr s0, [r7] │ │ │ │ + str r4, [r5] │ │ │ │ + ldr r3, [r3, #12] │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r4, [r5, #-4] │ │ │ │ + vcvt.f64.s32 d8, s0 │ │ │ │ + str r5, [r3, #12] │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r5, #4] │ │ │ │ + ldr r5, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldr r2, [r5, #72] @ 0x48 │ │ │ │ + ldr r1, [r5, #76] @ 0x4c │ │ │ │ + sub r6, r6, r3 │ │ │ │ + subs r2, r2, r6 │ │ │ │ + sbc r3, r1, #0 │ │ │ │ + strd r2, [r5, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r8 │ │ │ │ + mov r1, r4 │ │ │ │ + mov r2, r7 │ │ │ │ + vmov.f64 d0, d8 │ │ │ │ + bl ceb8 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 92b3c <__cxa_atexit@plt+0x84988> │ │ │ │ + ldr r2, [pc, #28] @ 92b48 <__cxa_atexit@plt+0x84994> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - rsbseq r8, sl, #8, 24 @ 0x800 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r7, r6, #120, 22 @ 0x1e000 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr lr, [pc, #60] @ 94148 <__cxa_atexit@plt+0x85f94> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - ldr r1, [r7, #15] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stmda r5, {r1, r8} │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str lr, [r5, #-16]! │ │ │ │ + ldr r3, [pc, #36] @ 92b80 <__cxa_atexit@plt+0x849cc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 94140 <__cxa_atexit@plt+0x85f8c> │ │ │ │ - b 94154 <__cxa_atexit@plt+0x85fa0> │ │ │ │ + beq 92b78 <__cxa_atexit@plt+0x849c4> │ │ │ │ + b 92b8c <__cxa_atexit@plt+0x849d8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr lr, [pc, #160] @ 941fc <__cxa_atexit@plt+0x86048> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - stmda r5, {r0, r2, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - str lr, [r3, #-16]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 941e0 <__cxa_atexit@plt+0x8602c> │ │ │ │ - ldr r2, [pc, #108] @ 94200 <__cxa_atexit@plt+0x8604c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r8, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 941f0 <__cxa_atexit@plt+0x8603c> │ │ │ │ - ldr lr, [pc, #84] @ 94204 <__cxa_atexit@plt+0x86050> │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r3, [pc, #220] @ 92c74 <__cxa_atexit@plt+0x84ac0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r4, #812] @ 0x32c │ │ │ │ + ldr r4, [r5, #8]! │ │ │ │ + add r7, r7, #3 │ │ │ │ + vldr s0, [r7] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [r2, #12] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + vcvt.f64.s32 d8, s0 │ │ │ │ + str r5, [r3, #12] │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r5, #4] │ │ │ │ + ldr r5, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldr r2, [r5, #72] @ 0x48 │ │ │ │ + ldr r1, [r5, #76] @ 0x4c │ │ │ │ + sub r6, r6, r3 │ │ │ │ + subs r2, r2, r6 │ │ │ │ + sbc r3, r1, #0 │ │ │ │ + strd r2, [r5, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, #1 │ │ │ │ + mov r2, r7 │ │ │ │ + vmov.f64 d0, d8 │ │ │ │ + bl ceb8 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 92cac <__cxa_atexit@plt+0x84af8> │ │ │ │ + ldr r2, [pc, #28] @ 92cb8 <__cxa_atexit@plt+0x84b04> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r7, r6, #8, 20 @ 0x8000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 92d38 <__cxa_atexit@plt+0x84b84> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 92d44 <__cxa_atexit@plt+0x84b90> │ │ │ │ + ldr lr, [pc, #104] @ 92d54 <__cxa_atexit@plt+0x84ba0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr ip, [r5, #-4] │ │ │ │ - ldmib r5, {r9, sl} │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r0, [r3, #-8]! │ │ │ │ - str r2, [r3] │ │ │ │ str r7, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - stmib r5, {r0, ip, lr} │ │ │ │ - mov r5, r3 │ │ │ │ - b 930cc <__cxa_atexit@plt+0x84f18> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [pc, #96] @ 92d58 <__cxa_atexit@plt+0x84ba4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr ip, [r7, #8] │ │ │ │ + add sl, r7, #12 │ │ │ │ + ldm sl, {r1, r2, sl} │ │ │ │ + ldr r8, [r7, #24] │ │ │ │ + sub r0, r6, #15 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + ldr r0, [pc, #64] @ 92d5c <__cxa_atexit@plt+0x84ba8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str ip, [r3, #8] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r1, r2, sl} │ │ │ │ + mov r5, r9 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff9e0 │ │ │ │ + addseq r7, r6, #220, 16 @ 0xdc0000 │ │ │ │ + addseq r7, r6, #24, 18 @ 0x60000 │ │ │ │ + rsbseq sl, sl, #124, 20 @ 0x7c000 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 92e04 <__cxa_atexit@plt+0x84c50> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #40 @ 0x28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 92e10 <__cxa_atexit@plt+0x84c5c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #136] @ 92e20 <__cxa_atexit@plt+0x84c6c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr ip, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r9, [r7, #20] │ │ │ │ + ldr r0, [r7, #24] │ │ │ │ + ldr r8, [r7, #28] │ │ │ │ + sub r1, r6, #35 @ 0x23 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [pc, #96] @ 92e24 <__cxa_atexit@plt+0x84c70> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r1, [pc, #88] @ 92e28 <__cxa_atexit@plt+0x84c74> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #16]! │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + ldr r1, [pc, #76] @ 92e2c <__cxa_atexit@plt+0x84c78> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str ip, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + stmdb r3, {r0, r8} │ │ │ │ + mov r5, lr │ │ │ │ + b 3c20cc <__cxa_atexit@plt+0x3b3f18> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + addseq r7, r6, #60, 16 @ 0x3c0000 │ │ │ │ + addseq r7, r6, #72, 22 @ 0x12000 │ │ │ │ + @ instruction: 0xfffffef0 │ │ │ │ + @ instruction: 0xfffff848 │ │ │ │ + rsbseq sl, sl, #168, 18 @ 0x2a0000 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 92e60 <__cxa_atexit@plt+0x84cac> │ │ │ │ + ldr r2, [pc, #28] @ 92e70 <__cxa_atexit@plt+0x84cbc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ + b 1ec5078 <__cxa_atexit@plt+0x1eb6ec4> │ │ │ │ + ldr r7, [pc, #12] @ 92e74 <__cxa_atexit@plt+0x84cc0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - andeq r0, r0, ip, lsl #2 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #92] @ 94274 <__cxa_atexit@plt+0x860c0> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + rsbseq sl, sl, #140, 18 @ 0x230000 │ │ │ │ + rsbseq sl, sl, #100, 18 @ 0x190000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 92ef4 <__cxa_atexit@plt+0x84d40> │ │ │ │ + ldr r2, [pc, #96] @ 92f00 <__cxa_atexit@plt+0x84d4c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 94268 <__cxa_atexit@plt+0x860b4> │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - ldr lr, [pc, #64] @ 94278 <__cxa_atexit@plt+0x860c4> │ │ │ │ + ldr lr, [pc, #92] @ 92f04 <__cxa_atexit@plt+0x84d50> │ │ │ │ add lr, pc, lr │ │ │ │ + ldr r8, [r5, #12]! │ │ │ │ + ldr r1, [pc, #84] @ 92f08 <__cxa_atexit@plt+0x84d54> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + mov r1, r3 │ │ │ │ + str lr, [r1, #12]! │ │ │ │ + ldr lr, [r5, #-8] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - str lr, [r5, #20] │ │ │ │ + ldmib r5, {r2, r9} │ │ │ │ + str r7, [r3, #8] │ │ │ │ + stmib r5, {r1, r3} │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + add r0, r3, #28 │ │ │ │ + stm r0, {r2, r9, lr} │ │ │ │ + str r7, [r3, #40] @ 0x28 │ │ │ │ mov r8, r7 │ │ │ │ - b 930cc <__cxa_atexit@plt+0x84f18> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8]! │ │ │ │ - ldr lr, [pc, #36] @ 942b4 <__cxa_atexit@plt+0x86100> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldmib r5, {r0, r8, r9, sl} │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str lr, [r5, #20] │ │ │ │ - b 930cc <__cxa_atexit@plt+0x84f18> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - mov r3, #8 │ │ │ │ - cmp r7, #2 │ │ │ │ - moveq r3, #4 │ │ │ │ - ldr r7, [r5, r3] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + b 3c211c <__cxa_atexit@plt+0x3b3f68> │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + @ instruction: 0xfffff4ec │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + addseq r7, r6, #88, 20 @ 0x58000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #32 │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 94364 <__cxa_atexit@plt+0x861b0> │ │ │ │ - ldr r3, [pc, #120] @ 94374 <__cxa_atexit@plt+0x861c0> │ │ │ │ + bhi 92f68 <__cxa_atexit@plt+0x84db4> │ │ │ │ + ldr r3, [pc, #76] @ 92f78 <__cxa_atexit@plt+0x84dc4> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str r9, [r7, #4] │ │ │ │ + str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 9434c <__cxa_atexit@plt+0x86198> │ │ │ │ - ldr r7, [pc, #96] @ 94378 <__cxa_atexit@plt+0x861c4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r2, [r8, #7] │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - ldr r0, [r8, #15] │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9435c <__cxa_atexit@plt+0x861a8> │ │ │ │ - b 943d4 <__cxa_atexit@plt+0x86220> │ │ │ │ + beq 92f58 <__cxa_atexit@plt+0x84da4> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + ldr r3, [pc, #56] @ 92f7c <__cxa_atexit@plt+0x84dc8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + cmp r7, #0 │ │ │ │ + addgt r3, r3, #4 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r3] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 9437c <__cxa_atexit@plt+0x861c8> │ │ │ │ + ldr r7, [pc, #16] @ 92f80 <__cxa_atexit@plt+0x84dcc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - rsbseq r8, sl, #132, 18 @ 0x210000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r0, [r7, #15] │ │ │ │ - ldr lr, [pc, #40] @ 943c8 <__cxa_atexit@plt+0x86214> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - sub r1, r5, #4 │ │ │ │ - stm r1, {r0, r2, r3} │ │ │ │ - str lr, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 943c0 <__cxa_atexit@plt+0x8620c> │ │ │ │ - b 943d4 <__cxa_atexit@plt+0x86220> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ - ldr r0, [pc, #152] @ 94484 <__cxa_atexit@plt+0x862d0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - str r2, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r0, [r3, #-12]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 94468 <__cxa_atexit@plt+0x862b4> │ │ │ │ - ldr r2, [pc, #116] @ 94488 <__cxa_atexit@plt+0x862d4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r8, [r5, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 94478 <__cxa_atexit@plt+0x862c4> │ │ │ │ - ldr r3, [pc, #92] @ 9448c <__cxa_atexit@plt+0x862d8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldm r5, {r1, sl} │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r3, #-4]! │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r0, [r3] │ │ │ │ - str lr, [r5, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 930cc <__cxa_atexit@plt+0x84f18> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - andeq r0, r0, r0, lsl r1 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #84] @ 944f4 <__cxa_atexit@plt+0x86340> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #28] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 944e8 <__cxa_atexit@plt+0x86334> │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - ldr lr, [pc, #56] @ 944f8 <__cxa_atexit@plt+0x86344> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldmib r5, {r1, sl} │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - str r1, [r5, #8] │ │ │ │ - add r1, r5, #12 │ │ │ │ - stm r1, {r0, r8, lr} │ │ │ │ - mov r8, r7 │ │ │ │ - b 930cc <__cxa_atexit@plt+0x84f18> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8]! │ │ │ │ - ldr lr, [pc, #40] @ 94538 <__cxa_atexit@plt+0x86384> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldmib r5, {r0, sl} │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - str lr, [r5, #20] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - add lr, r5, #8 │ │ │ │ - stm lr, {r0, r1, r3} │ │ │ │ - b 930cc <__cxa_atexit@plt+0x84f18> │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + addseq r7, r6, #20, 14 @ 0x500000 │ │ │ │ + rsbseq sl, sl, #140, 16 @ 0x8c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 94570 <__cxa_atexit@plt+0x863bc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 94574 <__cxa_atexit@plt+0x863c0> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [pc, #20] @ 92fac <__cxa_atexit@plt+0x84df8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ + cmp r7, #0 │ │ │ │ + addgt r3, r3, #4 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - addseq r6, r6, #228 @ 0xe4 │ │ │ │ - addseq r6, r6, #92 @ 0x5c │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r7 │ │ │ │ - b 9350c <__cxa_atexit@plt+0x85358> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 94620 <__cxa_atexit@plt+0x8646c> │ │ │ │ - ldr r3, [pc, #124] @ 94630 <__cxa_atexit@plt+0x8647c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str r8, [r7, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 94608 <__cxa_atexit@plt+0x86454> │ │ │ │ - ldr r7, [pc, #100] @ 94634 <__cxa_atexit@plt+0x86480> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - ldr r2, [r9, #7] │ │ │ │ - ldr r1, [r9, #11] │ │ │ │ - ldr r0, [r9, #15] │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r9, [r5, #20] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 94618 <__cxa_atexit@plt+0x86464> │ │ │ │ - b 94698 <__cxa_atexit@plt+0x864e4> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 94638 <__cxa_atexit@plt+0x86484> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - rsbseq r8, sl, #208, 12 @ 0xd000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr lr, [pc, #60] @ 9468c <__cxa_atexit@plt+0x864d8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - ldr r1, [r7, #15] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stmda r5, {r1, r8} │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str lr, [r5, #-16]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 94684 <__cxa_atexit@plt+0x864d0> │ │ │ │ - b 94698 <__cxa_atexit@plt+0x864e4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr lr, [pc, #160] @ 94740 <__cxa_atexit@plt+0x8658c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - stmda r5, {r0, r2, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - str lr, [r3, #-16]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 94724 <__cxa_atexit@plt+0x86570> │ │ │ │ - ldr r2, [pc, #108] @ 94744 <__cxa_atexit@plt+0x86590> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r8, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 94734 <__cxa_atexit@plt+0x86580> │ │ │ │ - ldr lr, [pc, #84] @ 94748 <__cxa_atexit@plt+0x86594> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr ip, [r5, #-4] │ │ │ │ - ldmib r5, {r9, sl} │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r0, [r3, #-8]! │ │ │ │ - str r2, [r3] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - stmib r5, {r0, ip, lr} │ │ │ │ - mov r5, r3 │ │ │ │ - b 930cc <__cxa_atexit@plt+0x84f18> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - andeq r0, r0, ip, lsl #2 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #92] @ 947b8 <__cxa_atexit@plt+0x86604> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 947ac <__cxa_atexit@plt+0x865f8> │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - ldr lr, [pc, #64] @ 947bc <__cxa_atexit@plt+0x86608> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - str lr, [r5, #20] │ │ │ │ - mov r8, r7 │ │ │ │ - b 930cc <__cxa_atexit@plt+0x84f18> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8]! │ │ │ │ - ldr lr, [pc, #36] @ 947f8 <__cxa_atexit@plt+0x86644> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldmib r5, {r0, r8, r9, sl} │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str lr, [r5, #20] │ │ │ │ - b 930cc <__cxa_atexit@plt+0x84f18> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - mov r3, #4 │ │ │ │ - cmp r7, #2 │ │ │ │ - moveq r3, #8 │ │ │ │ - ldr r7, [r5, r3] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 94cf0 <__cxa_atexit@plt+0x86b3c> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + addseq r7, r6, #192, 12 @ 0xc000000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, ip │ │ │ │ mov r3, r7 │ │ │ │ - sub r2, r5, #16 │ │ │ │ + sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 94888 <__cxa_atexit@plt+0x866d4> │ │ │ │ - ldr lr, [pc, #76] @ 94894 <__cxa_atexit@plt+0x866e0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r3, #8] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - ldr r1, [pc, #64] @ 94898 <__cxa_atexit@plt+0x866e4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r3} │ │ │ │ + bhi 930bc <__cxa_atexit@plt+0x84f08> │ │ │ │ + ldr r1, [pc, #244] @ 930c8 <__cxa_atexit@plt+0x84f14> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 9487c <__cxa_atexit@plt+0x866c8> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r5, #-12] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r8, #11 │ │ │ │ - b 3efa68 <__cxa_atexit@plt+0x3e18b4> │ │ │ │ + beq 930b0 <__cxa_atexit@plt+0x84efc> │ │ │ │ + ldr r3, [pc, #220] @ 930cc <__cxa_atexit@plt+0x84f18> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r4, #812] @ 0x32c │ │ │ │ + ldr r1, [r4, #820] @ 0x334 │ │ │ │ + ldr r8, [r5, #-4]! │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [r2, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r1, #4] │ │ │ │ + ldr r5, [r1] │ │ │ │ + ldrd r0, [r2, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r0, r0, r6 │ │ │ │ + sbc r1, r1, #0 │ │ │ │ + strd r0, [r2, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r4, r0 │ │ │ │ + mov r0, r8 │ │ │ │ + mov r1, r7 │ │ │ │ + bl cec4 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - addseq r5, r6, #92, 26 @ 0x1700 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + andeq r0, r0, r4, asr #3 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, #11 │ │ │ │ - b 3efa68 <__cxa_atexit@plt+0x3e18b4> │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r2, r7 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 94970 <__cxa_atexit@plt+0x867bc> │ │ │ │ - ldr lr, [pc, #184] @ 94990 <__cxa_atexit@plt+0x867dc> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r7, r2, #8 │ │ │ │ - ldm r7, {r0, r1, r7} │ │ │ │ - ldr r8, [pc, #172] @ 94994 <__cxa_atexit@plt+0x867e0> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 94964 <__cxa_atexit@plt+0x867b0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #28 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 9497c <__cxa_atexit@plt+0x867c8> │ │ │ │ - ldr r3, [pc, #124] @ 94998 <__cxa_atexit@plt+0x867e4> │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r3, [pc, #200] @ 931ac <__cxa_atexit@plt+0x84ff8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldr r0, [r5, #-12] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - ldr r3, [pc, #104] @ 9499c <__cxa_atexit@plt+0x867e8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr lr, [pc, #96] @ 949a0 <__cxa_atexit@plt+0x867ec> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add r8, r6, #8 │ │ │ │ - stm r8, {r0, r1, lr} │ │ │ │ - str r3, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - sub sl, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, #11 │ │ │ │ - b 3efa68 <__cxa_atexit@plt+0x3e18b4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ + ldr r2, [r4, #812] @ 0x32c │ │ │ │ + ldr r4, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [r2, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r5, #4] │ │ │ │ + ldr r5, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldr r2, [r5, #72] @ 0x48 │ │ │ │ + ldr r1, [r5, #76] @ 0x4c │ │ │ │ + sub r6, r6, r3 │ │ │ │ + subs r2, r2, r6 │ │ │ │ + sbc r3, r1, #0 │ │ │ │ + strd r2, [r5, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl cec4 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - addseq r5, r6, #204, 24 @ 0xcc00 │ │ │ │ - @ instruction: 0xffffff10 │ │ │ │ - addseq r6, r6, #8 │ │ │ │ - addseq r5, r6, #124, 24 @ 0x7c00 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 94a0c <__cxa_atexit@plt+0x86858> │ │ │ │ - ldr r2, [pc, #80] @ 94a18 <__cxa_atexit@plt+0x86864> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #60] @ 94a1c <__cxa_atexit@plt+0x86868> │ │ │ │ + bcc 931e4 <__cxa_atexit@plt+0x85030> │ │ │ │ + ldr r2, [pc, #28] @ 931f0 <__cxa_atexit@plt+0x8503c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr lr, [pc, #52] @ 94a20 <__cxa_atexit@plt+0x8686c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add r8, r3, #8 │ │ │ │ - stm r8, {r0, r1, lr} │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - add r5, r5, #12 │ │ │ │ - sub sl, r6, #6 │ │ │ │ - mov r8, #11 │ │ │ │ - b 3efa68 <__cxa_atexit@plt+0x3e18b4> │ │ │ │ - mov r3, #28 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - @ instruction: 0xfffffe64 │ │ │ │ - addseq r5, r6, #92, 30 @ 0x170 │ │ │ │ - addseq r5, r6, #208, 22 @ 0x34000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r7, r6, #208, 8 @ 0xd0000000 │ │ │ │ + andeq r0, r1, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 94acc <__cxa_atexit@plt+0x86918> │ │ │ │ - ldr lr, [pc, #168] @ 94ae8 <__cxa_atexit@plt+0x86934> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - add r7, r7, #12 │ │ │ │ - ldm r7, {r0, r2, r7} │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r1} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 94ac0 <__cxa_atexit@plt+0x8690c> │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 93268 <__cxa_atexit@plt+0x850b4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #32 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 94ad4 <__cxa_atexit@plt+0x86920> │ │ │ │ - ldr lr, [pc, #116] @ 94aec <__cxa_atexit@plt+0x86938> │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 93274 <__cxa_atexit@plt+0x850c0> │ │ │ │ + ldr lr, [pc, #96] @ 93284 <__cxa_atexit@plt+0x850d0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldmdb r5, {r0, r3} │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr r1, [pc, #96] @ 94af0 <__cxa_atexit@plt+0x8693c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #88] @ 94af4 <__cxa_atexit@plt+0x86940> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r0, r8, lr} │ │ │ │ - str r1, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub sl, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, #11 │ │ │ │ - b 3efa68 <__cxa_atexit@plt+0x3e18b4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #88] @ 93288 <__cxa_atexit@plt+0x850d4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + sub r0, r6, #7 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + ldr r0, [pc, #60] @ 9328c <__cxa_atexit@plt+0x850d8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + mov r5, r2 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - @ instruction: 0xfffffe44 │ │ │ │ - addseq r5, r6, #172, 28 @ 0xac0 │ │ │ │ - addseq r5, r6, #32, 22 @ 0x8000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 94b68 <__cxa_atexit@plt+0x869b4> │ │ │ │ - ldr lr, [pc, #88] @ 94b74 <__cxa_atexit@plt+0x869c0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r1, [pc, #64] @ 94b78 <__cxa_atexit@plt+0x869c4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #56] @ 94b7c <__cxa_atexit@plt+0x869c8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - add r2, r3, #12 │ │ │ │ - stm r2, {r0, r8, lr} │ │ │ │ - str r1, [r3, #24] │ │ │ │ - str r3, [r3, #28] │ │ │ │ - add r5, r5, #16 │ │ │ │ - sub sl, r6, #6 │ │ │ │ - mov r8, #11 │ │ │ │ - b 3efa68 <__cxa_atexit@plt+0x3e18b4> │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - @ instruction: 0xfffffda0 │ │ │ │ - addseq r5, r6, #4, 28 @ 0x40 │ │ │ │ - addseq r5, r6, #120, 20 @ 0x78000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 94bd8 <__cxa_atexit@plt+0x86a24> │ │ │ │ - ldr r2, [pc, #64] @ 94be8 <__cxa_atexit@plt+0x86a34> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr lr, [pc, #48] @ 94bec <__cxa_atexit@plt+0x86a38> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - str r3, [r9, #20] │ │ │ │ - mov r8, lr │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - mov r3, #24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe80 │ │ │ │ - rsbeq r9, r0, #244, 30 @ 0x3d0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r7, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 94c94 <__cxa_atexit@plt+0x86ae0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 94c9c <__cxa_atexit@plt+0x86ae8> │ │ │ │ - ldr r1, [pc, #156] @ 94cc4 <__cxa_atexit@plt+0x86b10> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r7, {r1, r3} │ │ │ │ - ldr r1, [pc, #148] @ 94cc8 <__cxa_atexit@plt+0x86b14> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #132] @ 94ccc <__cxa_atexit@plt+0x86b18> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r9, {r0, r1, r3} │ │ │ │ - sub r8, r6, #6 │ │ │ │ - add r6, r9, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 94cb4 <__cxa_atexit@plt+0x86b00> │ │ │ │ - ldr r2, [pc, #108] @ 94cd0 <__cxa_atexit@plt+0x86b1c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr lr, [pc, #92] @ 94cd4 <__cxa_atexit@plt+0x86b20> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r2, [r9, #16]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - str r3, [r9, #20] │ │ │ │ - mov r8, lr │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - mov r6, r9 │ │ │ │ - b 94ca4 <__cxa_atexit@plt+0x86af0> │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + @ instruction: 0xfffffd94 │ │ │ │ + addseq r7, r6, #164, 6 @ 0x90000002 │ │ │ │ + addseq r7, r6, #228, 6 @ 0x90000003 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 932dc <__cxa_atexit@plt+0x85128> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #52] @ 932e4 <__cxa_atexit@plt+0x85130> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + ldr r2, [pc, #44] @ 932e8 <__cxa_atexit@plt+0x85134> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #2 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #32] @ 932ec <__cxa_atexit@plt+0x85138> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c2114 <__cxa_atexit@plt+0x3b3f60> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r5, r6, #140, 18 @ 0x230000 │ │ │ │ - addseq r5, r6, #140, 18 @ 0x230000 │ │ │ │ - addseq r5, r6, #116, 18 @ 0x1d0000 │ │ │ │ - @ instruction: 0xfffffdc4 │ │ │ │ - rsbeq r9, r0, #56, 30 @ 0xe0 │ │ │ │ - @ instruction: 0xfffffb30 │ │ │ │ - andeq r0, r0, r5, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r2, r8 │ │ │ │ - mov r3, r6 │ │ │ │ + addseq r7, r6, #36, 6 @ 0x90000000 │ │ │ │ + addseq r7, r6, #20, 6 @ 0x50000000 │ │ │ │ + addseq r7, r6, #104, 6 @ 0xa0000001 │ │ │ │ + andeq r0, r1, r2 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 93378 <__cxa_atexit@plt+0x851c4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ + add r6, r2, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 94db8 <__cxa_atexit@plt+0x86c04> │ │ │ │ - ldr r7, [pc, #216] @ 94de8 <__cxa_atexit@plt+0x86c34> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldm r5, {r0, r8} │ │ │ │ - str r7, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r9, [r3, #16] │ │ │ │ - sub r7, r6, #39 @ 0x27 │ │ │ │ - cmp r2, #10 │ │ │ │ - ble 94d70 <__cxa_atexit@plt+0x86bbc> │ │ │ │ - ldr r2, [pc, #180] @ 94dec <__cxa_atexit@plt+0x86c38> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #176] @ 94df0 <__cxa_atexit@plt+0x86c3c> │ │ │ │ + bcc 93384 <__cxa_atexit@plt+0x851d0> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #144] @ 933b4 <__cxa_atexit@plt+0x85200> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r3, #20]! │ │ │ │ - ldr r2, [pc, #160] @ 94df4 <__cxa_atexit@plt+0x86c40> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r6, r3, #40 @ 0x28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 94dd8 <__cxa_atexit@plt+0x86c24> │ │ │ │ - ldr r2, [pc, #116] @ 94dfc <__cxa_atexit@plt+0x86c48> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #20]! │ │ │ │ - ldr r1, [r3, #-12] │ │ │ │ - ldmdb r3, {r0, r2} │ │ │ │ - ldr lr, [pc, #100] @ 94e00 <__cxa_atexit@plt+0x86c4c> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - mov r8, lr │ │ │ │ - mov r9, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r7, [pc, #56] @ 94df8 <__cxa_atexit@plt+0x86c44> │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + ldr r1, [pc, #124] @ 933b8 <__cxa_atexit@plt+0x85204> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + sub r0, r6, #3 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + sub r7, r7, #1 │ │ │ │ + stmib r2, {r1, r7} │ │ │ │ + sub r7, r5, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 93394 <__cxa_atexit@plt+0x851e0> │ │ │ │ + ldr r7, [pc, #100] @ 933c4 <__cxa_atexit@plt+0x85210> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - str r2, [r5, #-12]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ + str r8, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r9, [r5, #4] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + mov r7, fp │ │ │ │ + b 8f118 <__cxa_atexit@plt+0x80f64> │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe78 │ │ │ │ - @ instruction: 0xfffffebc │ │ │ │ - addseq r5, r6, #132, 16 @ 0x840000 │ │ │ │ - addseq r5, r6, #104, 16 @ 0x680000 │ │ │ │ - rsbseq r7, sl, #100, 30 @ 0x190 │ │ │ │ - @ instruction: 0xfffffca0 │ │ │ │ - rsbeq r9, r0, #20, 28 @ 0x140 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 94e7c <__cxa_atexit@plt+0x86cc8> │ │ │ │ - ldr r7, [pc, #104] @ 94e8c <__cxa_atexit@plt+0x86cd8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9, sl} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 94e60 <__cxa_atexit@plt+0x86cac> │ │ │ │ - ldr r2, [pc, #88] @ 94e90 <__cxa_atexit@plt+0x86cdc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r8, #3] │ │ │ │ - ldr r7, [r5, #-8]! │ │ │ │ - stmda r5, {r2, r8} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 94e70 <__cxa_atexit@plt+0x86cbc> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - str r7, [r5] │ │ │ │ - b 94cf0 <__cxa_atexit@plt+0x86b3c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 94e94 <__cxa_atexit@plt+0x86ce0> │ │ │ │ + ldr r5, [pc, #32] @ 933bc <__cxa_atexit@plt+0x85208> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r7, [pc, #28] @ 933c0 <__cxa_atexit@plt+0x8520c> │ │ │ │ add r7, pc, r7 │ │ │ │ + add sl, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - rsbseq r7, sl, #164, 28 @ 0xa40 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #60] @ 94ee4 <__cxa_atexit@plt+0x86d30> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 94edc <__cxa_atexit@plt+0x86d28> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 94cf0 <__cxa_atexit@plt+0x86b3c> │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - str r7, [r5] │ │ │ │ - b 94cf0 <__cxa_atexit@plt+0x86b3c> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 94f4c <__cxa_atexit@plt+0x86d98> │ │ │ │ - ldr r7, [pc, #52] @ 94f60 <__cxa_atexit@plt+0x86dac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ + addseq r7, r6, #176, 4 │ │ │ │ + addseq r7, r6, #104, 6 @ 0xa0000001 │ │ │ │ + rsbseq r9, sl, #240, 28 @ 0xf00 │ │ │ │ + rsbseq sl, sl, #228, 4 @ 0x4000000e │ │ │ │ + rsbseq r9, sl, #44, 30 @ 0xb0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9348c <__cxa_atexit@plt+0x852d8> │ │ │ │ + ldr lr, [pc, #196] @ 934ac <__cxa_atexit@plt+0x852f8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r7, #7 │ │ │ │ + ldm r7, {r0, r2, r7} │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r2, r7} │ │ │ │ tst r8, #3 │ │ │ │ - beq 94f40 <__cxa_atexit@plt+0x86d8c> │ │ │ │ + beq 93474 <__cxa_atexit@plt+0x852c0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r7, r6, #20 │ │ │ │ + cmp r2, r7 │ │ │ │ + bcc 93494 <__cxa_atexit@plt+0x852e0> │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + cmp r2, #0 │ │ │ │ + ble 93484 <__cxa_atexit@plt+0x852d0> │ │ │ │ + ldr r9, [pc, #132] @ 934b0 <__cxa_atexit@plt+0x852fc> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #128] @ 934b4 <__cxa_atexit@plt+0x85300> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #-12]! │ │ │ │ + ldr sl, [pc, #120] @ 934b8 <__cxa_atexit@plt+0x85304> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr ip, [r5, #4] │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + add r3, lr, #1 │ │ │ │ + str sl, [r5] │ │ │ │ + stmib r5, {r3, r6} │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + mov r6, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 94f70 <__cxa_atexit@plt+0x86dbc> │ │ │ │ + mov r8, ip │ │ │ │ + b 3c20fc <__cxa_atexit@plt+0x3b3f48> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 94f64 <__cxa_atexit@plt+0x86db0> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + b 3c1f54 <__cxa_atexit@plt+0x3b3da0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq r7, sl, #216, 26 @ 0x3600 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - str r2, [r5] │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 95000 <__cxa_atexit@plt+0x86e4c> │ │ │ │ - ldr sl, [pc, #156] @ 9503c <__cxa_atexit@plt+0x86e88> │ │ │ │ - add sl, pc, sl │ │ │ │ - add r5, r3, #8 │ │ │ │ - sub r7, r6, #39 @ 0x27 │ │ │ │ - ldr r8, [r3, #4] │ │ │ │ - str sl, [r9, #4] │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str lr, [r9, #16] │ │ │ │ - add r6, r9, #40 @ 0x28 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 9502c <__cxa_atexit@plt+0x86e78> │ │ │ │ - ldr r3, [pc, #116] @ 95044 <__cxa_atexit@plt+0x86e90> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r9, #20]! │ │ │ │ - ldr r2, [r9, #-12] │ │ │ │ - ldr r1, [r9, #-8] │ │ │ │ - ldr r0, [r9, #-4] │ │ │ │ - ldr r3, [pc, #96] @ 95048 <__cxa_atexit@plt+0x86e94> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r8, [r9, #8] │ │ │ │ - str r2, [r9, #12] │ │ │ │ - str r1, [r9, #16] │ │ │ │ - str r0, [r9, #20] │ │ │ │ - mov r8, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r7, [pc, #56] @ 95040 <__cxa_atexit@plt+0x86e8c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r0, #44 @ 0x2c │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r0, #0 │ │ │ │ - str r0, [r3, #-12]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffbe8 │ │ │ │ - rsbseq r7, sl, #28, 26 @ 0x700 │ │ │ │ - @ instruction: 0xfffffa58 │ │ │ │ - rsbeq r9, r0, #200, 22 @ 0x32000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ 95070 <__cxa_atexit@plt+0x86ebc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 3efa10 <__cxa_atexit@plt+0x3e185c> │ │ │ │ - rsbseq r7, sl, #196, 24 @ 0xc400 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 950b4 <__cxa_atexit@plt+0x86f00> │ │ │ │ - ldr r7, [pc, #48] @ 950c4 <__cxa_atexit@plt+0x86f10> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 950a8 <__cxa_atexit@plt+0x86ef4> │ │ │ │ - mov r7, r8 │ │ │ │ - b 950d4 <__cxa_atexit@plt+0x86f20> │ │ │ │ - ldr r0, [r8] │ │ │ │ + mov r6, r7 │ │ │ │ mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 950c8 <__cxa_atexit@plt+0x86f14> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - rsbseq r7, sl, #120, 24 @ 0x7800 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + @ instruction: 0xfffffec8 │ │ │ │ + rsbseq sl, sl, #200, 6 @ 0x20000003 │ │ │ │ + addseq r7, r6, #204, 8 @ 0xcc000000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r6, [pc, #192] @ 951a0 <__cxa_atexit@plt+0x86fec> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r6, r6, #1 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 93534 <__cxa_atexit@plt+0x85380> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + cmp r2, #0 │ │ │ │ + ble 93528 <__cxa_atexit@plt+0x85374> │ │ │ │ + ldr r9, [pc, #92] @ 93544 <__cxa_atexit@plt+0x85390> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #88] @ 93548 <__cxa_atexit@plt+0x85394> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + ldr sl, [pc, #80] @ 9354c <__cxa_atexit@plt+0x85398> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + add r0, lr, #1 │ │ │ │ + str sl, [r5] │ │ │ │ + stmib r5, {r0, r6} │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str ip, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + mov r6, r3 │ │ │ │ + b 3c20fc <__cxa_atexit@plt+0x3b3f48> │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + add r5, r5, #20 │ │ │ │ + b 3c1f54 <__cxa_atexit@plt+0x3b3da0> │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + @ instruction: 0xfffffe0c │ │ │ │ + rsbseq sl, sl, #12, 6 @ 0x30000000 │ │ │ │ + addseq r7, r6, #16, 8 @ 0x10000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 935b8 <__cxa_atexit@plt+0x85404> │ │ │ │ + ldr r2, [pc, #124] @ 935e8 <__cxa_atexit@plt+0x85434> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 935c0 <__cxa_atexit@plt+0x8540c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r6, [r5] │ │ │ │ - add r6, r9, #44 @ 0x2c │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 95168 <__cxa_atexit@plt+0x86fb4> │ │ │ │ - ldr r0, [pc, #148] @ 951a4 <__cxa_atexit@plt+0x86ff0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r8, [r5], #4 │ │ │ │ - stmib r9, {r0, r7} │ │ │ │ - str r2, [r9, #12] │ │ │ │ - str r3, [r9, #16] │ │ │ │ - sub r7, r6, #39 @ 0x27 │ │ │ │ - add r6, r9, #40 @ 0x28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 95190 <__cxa_atexit@plt+0x86fdc> │ │ │ │ - ldr r3, [pc, #116] @ 951ac <__cxa_atexit@plt+0x86ff8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r9, #20]! │ │ │ │ - ldr r2, [r9, #-12] │ │ │ │ - ldr r1, [r9, #-8] │ │ │ │ - ldr r0, [r9, #-4] │ │ │ │ - ldr r3, [pc, #96] @ 951b0 <__cxa_atexit@plt+0x86ffc> │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 935c8 <__cxa_atexit@plt+0x85414> │ │ │ │ + ldr r3, [pc, #88] @ 935f0 <__cxa_atexit@plt+0x8543c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r8, [r9, #8] │ │ │ │ - str r2, [r9, #12] │ │ │ │ - str r1, [r9, #16] │ │ │ │ - str r0, [r9, #20] │ │ │ │ - mov r8, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r7, [pc, #56] @ 951a8 <__cxa_atexit@plt+0x86ff4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r1, #44 @ 0x2c │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - mov r1, #0 │ │ │ │ - str r1, [r5, #-16]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - addseq r5, r6, #240, 8 @ 0xf0000000 │ │ │ │ - @ instruction: 0xfffffa78 │ │ │ │ - rsbseq r7, sl, #180, 22 @ 0x2d000 │ │ │ │ - @ instruction: 0xfffff8f0 │ │ │ │ - rsbeq r9, r0, #96, 20 @ 0x60000 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 951d4 <__cxa_atexit@plt+0x87020> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r6, lsr #2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r6, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 95288 <__cxa_atexit@plt+0x870d4> │ │ │ │ - ldr r7, [r5] │ │ │ │ - cmp r8, r7 │ │ │ │ - bge 95200 <__cxa_atexit@plt+0x8704c> │ │ │ │ - ldr r7, [pc, #180] @ 952a8 <__cxa_atexit@plt+0x870f4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - bne 95258 <__cxa_atexit@plt+0x870a4> │ │ │ │ - ldr r7, [pc, #148] @ 952a0 <__cxa_atexit@plt+0x870ec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmda r5, {r7, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 9526c <__cxa_atexit@plt+0x870b8> │ │ │ │ - ldr r1, [pc, #132] @ 952a4 <__cxa_atexit@plt+0x870f0> │ │ │ │ + ldr r1, [pc, #84] @ 935f4 <__cxa_atexit@plt+0x85440> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9527c <__cxa_atexit@plt+0x870c8> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - cmp r2, r3 │ │ │ │ - blt 951ec <__cxa_atexit@plt+0x87038> │ │ │ │ - bne 95258 <__cxa_atexit@plt+0x870a4> │ │ │ │ - ldr r8, [r5] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3efcf0 <__cxa_atexit@plt+0x3e1b3c> │ │ │ │ - ldr r7, [pc, #80] @ 952b0 <__cxa_atexit@plt+0x870fc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r1, [r5, #-16]! │ │ │ │ + str r6, [r5, #4] │ │ │ │ + mov r6, r2 │ │ │ │ + b 1ec5078 <__cxa_atexit@plt+0x1eb6ec4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 952ac <__cxa_atexit@plt+0x870f8> │ │ │ │ + mov r2, r6 │ │ │ │ + b 935d0 <__cxa_atexit@plt+0x8541c> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ 935ec <__cxa_atexit@plt+0x85438> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - andeq r0, r0, ip, lsl r1 │ │ │ │ - addseq r5, r6, #188, 6 @ 0xf0000002 │ │ │ │ - rsbseq r7, sl, #188, 20 @ 0xbc000 │ │ │ │ - addseq r5, r6, #208, 6 @ 0x40000003 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #104] @ 9532c <__cxa_atexit@plt+0x87178> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 952fc <__cxa_atexit@plt+0x87148> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r3, r2 │ │ │ │ - bge 95304 <__cxa_atexit@plt+0x87150> │ │ │ │ - ldr r7, [pc, #64] @ 95330 <__cxa_atexit@plt+0x8717c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - bne 95318 <__cxa_atexit@plt+0x87164> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 3efcf0 <__cxa_atexit@plt+0x3e1b3c> │ │ │ │ - ldr r7, [pc, #20] @ 95334 <__cxa_atexit@plt+0x87180> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - addseq r5, r6, #192, 4 │ │ │ │ - addseq r5, r6, #16, 6 @ 0x40000000 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - cmp r2, r3 │ │ │ │ - bge 95364 <__cxa_atexit@plt+0x871b0> │ │ │ │ - ldr r7, [pc, #52] @ 9538c <__cxa_atexit@plt+0x871d8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - bne 95378 <__cxa_atexit@plt+0x871c4> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 3efcf0 <__cxa_atexit@plt+0x3e1b3c> │ │ │ │ - ldr r7, [pc, #16] @ 95390 <__cxa_atexit@plt+0x871dc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - addseq r5, r6, #88, 4 @ 0x80000005 │ │ │ │ - addseq r5, r6, #176, 4 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + addseq r7, r6, #104 @ 0x68 │ │ │ │ + rsbseq r9, sl, #156, 24 @ 0x9c00 │ │ │ │ + @ instruction: 0xffff2f0c │ │ │ │ + @ instruction: 0xffff2fe0 │ │ │ │ + andeq r0, r3, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 95408 <__cxa_atexit@plt+0x87254> │ │ │ │ - ldr r3, [pc, #100] @ 95418 <__cxa_atexit@plt+0x87264> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str r9, [r7, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 953f0 <__cxa_atexit@plt+0x8723c> │ │ │ │ - ldr r3, [pc, #76] @ 9541c <__cxa_atexit@plt+0x87268> │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 93624 <__cxa_atexit@plt+0x85470> │ │ │ │ + ldr r3, [pc, #28] @ 93634 <__cxa_atexit@plt+0x85480> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr r2, [r8, #7] │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 95400 <__cxa_atexit@plt+0x8724c> │ │ │ │ - b 95470 <__cxa_atexit@plt+0x872bc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 95420 <__cxa_atexit@plt+0x8726c> │ │ │ │ + stmib r5, {r8, r9, sl} │ │ │ │ + b 1ec5078 <__cxa_atexit@plt+0x1eb6ec4> │ │ │ │ + ldr r7, [pc, #12] @ 93638 <__cxa_atexit@plt+0x85484> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - rsbseq r7, sl, #64, 18 @ 0x100000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r3, [r3, #11] │ │ │ │ - ldr r1, [pc, #32] @ 95464 <__cxa_atexit@plt+0x872b0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9545c <__cxa_atexit@plt+0x872a8> │ │ │ │ - b 95470 <__cxa_atexit@plt+0x872bc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + rsbseq sl, sl, #212, 2 @ 0x35 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #116] @ 954ec <__cxa_atexit@plt+0x87338> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r2, [r5] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 954d4 <__cxa_atexit@plt+0x87320> │ │ │ │ - ldr r7, [r3, #3] │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [r3, #11] │ │ │ │ - ldr r0, [pc, #76] @ 954f0 <__cxa_atexit@plt+0x8733c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2} │ │ │ │ - mov r3, r5 │ │ │ │ - str r0, [r3, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 954e0 <__cxa_atexit@plt+0x8732c> │ │ │ │ - ldr sl, [r5, #4]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r2, [r5, #4] │ │ │ │ + ldr r3, [pc, #16] @ 9365c <__cxa_atexit@plt+0x854a8> │ │ │ │ + add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ - b 951d4 <__cxa_atexit@plt+0x87020> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20dc <__cxa_atexit@plt+0x3b3f28> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r3, [r3, #11] │ │ │ │ - ldr r1, [pc, #84] @ 95568 <__cxa_atexit@plt+0x873b4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9555c <__cxa_atexit@plt+0x873a8> │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr sl, [r7, #4]! │ │ │ │ - str r1, [r7] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - mov r5, r7 │ │ │ │ - b 951d4 <__cxa_atexit@plt+0x87020> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, r5, lsl #4 │ │ │ │ + ldr r3, [pc, #12] @ 9367c <__cxa_atexit@plt+0x854c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20e4 <__cxa_atexit@plt+0x3b3f30> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #12]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + cmn r2, #1 │ │ │ │ + beq 93710 <__cxa_atexit@plt+0x8555c> │ │ │ │ str r7, [r5] │ │ │ │ - stmib r5, {r2, r3} │ │ │ │ - b 951d4 <__cxa_atexit@plt+0x87020> │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 955b8 <__cxa_atexit@plt+0x87404> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r6, lsr #2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r6, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9566c <__cxa_atexit@plt+0x874b8> │ │ │ │ - ldr r7, [r5] │ │ │ │ - cmp r8, r7 │ │ │ │ - bge 955e4 <__cxa_atexit@plt+0x87430> │ │ │ │ - ldr r7, [pc, #180] @ 9568c <__cxa_atexit@plt+0x874d8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - bne 9563c <__cxa_atexit@plt+0x87488> │ │ │ │ - ldr r7, [pc, #148] @ 95684 <__cxa_atexit@plt+0x874d0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmda r5, {r7, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 95650 <__cxa_atexit@plt+0x8749c> │ │ │ │ - ldr r1, [pc, #132] @ 95688 <__cxa_atexit@plt+0x874d4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 95660 <__cxa_atexit@plt+0x874ac> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - cmp r2, r3 │ │ │ │ - blt 955d0 <__cxa_atexit@plt+0x8741c> │ │ │ │ - bne 9563c <__cxa_atexit@plt+0x87488> │ │ │ │ + mov r1, r5 │ │ │ │ + str r2, [r1, #-4]! │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 937c4 <__cxa_atexit@plt+0x85610> │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + cmn r1, #1 │ │ │ │ + ble 93798 <__cxa_atexit@plt+0x855e4> │ │ │ │ + ldr r9, [pc, #324] @ 93808 <__cxa_atexit@plt+0x85654> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #320] @ 9380c <__cxa_atexit@plt+0x85658> │ │ │ │ + add lr, pc, lr │ │ │ │ ldr r8, [r5] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3efcd8 <__cxa_atexit@plt+0x3e1b24> │ │ │ │ - ldr r7, [pc, #80] @ 95694 <__cxa_atexit@plt+0x874e0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr ip, [r2, #8]! │ │ │ │ + add r9, r9, #1 │ │ │ │ + ldr r0, [pc, #296] @ 93810 <__cxa_atexit@plt+0x8565c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r2] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + str r9, [r5, #12] │ │ │ │ + str r6, [r5, #16] │ │ │ │ + str sl, [r6, #8] │ │ │ │ + str ip, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3c20fc <__cxa_atexit@plt+0x3b3f48> │ │ │ │ + str r7, [r5, #16] │ │ │ │ + mvn r3, #0 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 937e8 <__cxa_atexit@plt+0x85634> │ │ │ │ + ldr r2, [pc, #240] @ 93824 <__cxa_atexit@plt+0x85670> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #236] @ 93828 <__cxa_atexit@plt+0x85674> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #232] @ 9382c <__cxa_atexit@plt+0x85678> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r1, [r5, #8]! │ │ │ │ + ldr r0, [pc, #224] @ 93830 <__cxa_atexit@plt+0x8567c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5] │ │ │ │ + sub r0, r3, #27 │ │ │ │ + str r0, [r5, #8] │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r1, [r6, #40] @ 0x28 │ │ │ │ + mov r2, r6 │ │ │ │ + str r9, [r2, #32]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str r7, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + mov r6, r3 │ │ │ │ + b 3c20cc <__cxa_atexit@plt+0x3b3f18> │ │ │ │ + add r3, r5, #12 │ │ │ │ + ldr r2, [pc, #120] @ 9381c <__cxa_atexit@plt+0x85668> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, #112] @ 93820 <__cxa_atexit@plt+0x8566c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r1, [r5, #12] │ │ │ │ + str r2, [r5, #16] │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 95690 <__cxa_atexit@plt+0x874dc> │ │ │ │ + b 3c2114 <__cxa_atexit@plt+0x3b3f60> │ │ │ │ + ldr r7, [pc, #72] @ 93814 <__cxa_atexit@plt+0x85660> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r1] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + ldr r7, [pc, #40] @ 93818 <__cxa_atexit@plt+0x85664> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + mvn r7, #0 │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + rsbseq r9, sl, #164, 26 @ 0x2900 │ │ │ │ + @ instruction: 0xfffffb2c │ │ │ │ + addseq r7, r6, #36, 4 @ 0x40000002 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - addseq r5, r6, #8, 6 @ 0x20000000 │ │ │ │ - rsbseq r7, sl, #224, 12 @ 0xe000000 │ │ │ │ - addseq r5, r6, #160, 4 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + addseq r6, r6, #172, 28 @ 0xac0 │ │ │ │ + addseq r6, r6, #132, 28 @ 0x840 │ │ │ │ + @ instruction: 0xfffffb60 │ │ │ │ + @ instruction: 0xfffffc94 │ │ │ │ + @ instruction: 0xfffffe10 │ │ │ │ + addseq r7, r6, #188, 2 @ 0x2f │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #104] @ 95710 <__cxa_atexit@plt+0x8755c> │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 938b8 <__cxa_atexit@plt+0x85704> │ │ │ │ + ldr r2, [pc, #116] @ 938d0 <__cxa_atexit@plt+0x8571c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 956e0 <__cxa_atexit@plt+0x8752c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r3, r2 │ │ │ │ - bge 956e8 <__cxa_atexit@plt+0x87534> │ │ │ │ - ldr r7, [pc, #64] @ 95714 <__cxa_atexit@plt+0x87560> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - bne 956fc <__cxa_atexit@plt+0x87548> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 3efcd8 <__cxa_atexit@plt+0x3e1b24> │ │ │ │ - ldr r7, [pc, #20] @ 95718 <__cxa_atexit@plt+0x87564> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - addseq r5, r6, #12, 4 @ 0xc0000000 │ │ │ │ - addseq r5, r6, #224, 2 @ 0x38 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ + ldr lr, [pc, #112] @ 938d4 <__cxa_atexit@plt+0x85720> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #108] @ 938d8 <__cxa_atexit@plt+0x85724> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r1, [r5, #8]! │ │ │ │ + ldr r0, [pc, #100] @ 938dc <__cxa_atexit@plt+0x85728> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + sub r0, r6, #27 │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldmib r5, {r2, sl} │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str r1, [r3, #40] @ 0x28 │ │ │ │ + mov r0, r3 │ │ │ │ + str r9, [r0, #32]! │ │ │ │ + str r0, [r5, #4] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r1, r2, sl} │ │ │ │ + str r3, [r3, #28] │ │ │ │ + b 3c20cc <__cxa_atexit@plt+0x3b3f18> │ │ │ │ + ldr r3, [pc, #32] @ 938e0 <__cxa_atexit@plt+0x8572c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #44 @ 0x2c │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + @ instruction: 0xfffffa38 │ │ │ │ + @ instruction: 0xfffffb6c │ │ │ │ + @ instruction: 0xfffffce8 │ │ │ │ + addseq r7, r6, #148 @ 0x94 │ │ │ │ + @ instruction: 0xffffff78 │ │ │ │ + andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ cmp r2, r3 │ │ │ │ - bge 95748 <__cxa_atexit@plt+0x87594> │ │ │ │ - ldr r7, [pc, #52] @ 95770 <__cxa_atexit@plt+0x875bc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - bne 9575c <__cxa_atexit@plt+0x875a8> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 3efcd8 <__cxa_atexit@plt+0x3e1b24> │ │ │ │ - ldr r7, [pc, #16] @ 95774 <__cxa_atexit@plt+0x875c0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - addseq r5, r6, #164, 2 @ 0x29 │ │ │ │ - addseq r5, r6, #128, 2 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + bcc 93984 <__cxa_atexit@plt+0x857d0> │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ + cmn r2, #1 │ │ │ │ + ble 93958 <__cxa_atexit@plt+0x857a4> │ │ │ │ + ldr r8, [pc, #140] @ 939a0 <__cxa_atexit@plt+0x857ec> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #136] @ 939a4 <__cxa_atexit@plt+0x857f0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r5, #12]! │ │ │ │ + ldr r1, [pc, #128] @ 939a8 <__cxa_atexit@plt+0x857f4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5] │ │ │ │ + str r8, [r6, #4]! │ │ │ │ + str r6, [r5, #8] │ │ │ │ + add r1, lr, #1 │ │ │ │ + ldr r8, [r5, #-8] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + mov r6, r3 │ │ │ │ + b 3c20fc <__cxa_atexit@plt+0x3b3f48> │ │ │ │ + add r3, r5, #16 │ │ │ │ + ldr r2, [pc, #76] @ 939b0 <__cxa_atexit@plt+0x857fc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, #68] @ 939b4 <__cxa_atexit@plt+0x85800> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r1, [r5, #16] │ │ │ │ + str r2, [r5, #20] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c2114 <__cxa_atexit@plt+0x3b3f60> │ │ │ │ + ldr r6, [pc, #32] @ 939ac <__cxa_atexit@plt+0x857f8> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #20 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + @ instruction: 0xfffff8e4 │ │ │ │ + rsbseq r9, sl, #76, 22 @ 0x13000 │ │ │ │ + addseq r6, r6, #228, 30 @ 0x390 │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + addseq r6, r6, #236, 24 @ 0xec00 │ │ │ │ + addseq r6, r6, #196, 24 @ 0xc400 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 957ec <__cxa_atexit@plt+0x87638> │ │ │ │ - ldr r3, [pc, #100] @ 957fc <__cxa_atexit@plt+0x87648> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str r9, [r7, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 957d4 <__cxa_atexit@plt+0x87620> │ │ │ │ - ldr r3, [pc, #76] @ 95800 <__cxa_atexit@plt+0x8764c> │ │ │ │ + bhi 93a24 <__cxa_atexit@plt+0x85870> │ │ │ │ + ldr r3, [pc, #112] @ 93a48 <__cxa_atexit@plt+0x85894> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr r2, [r8, #7] │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 957e4 <__cxa_atexit@plt+0x87630> │ │ │ │ - b 95854 <__cxa_atexit@plt+0x876a0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 95804 <__cxa_atexit@plt+0x87650> │ │ │ │ + stmdb r5, {r3, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 93a14 <__cxa_atexit@plt+0x85860> │ │ │ │ + ldmdb r5, {r8, r9} │ │ │ │ + ldr r3, [sl, #3] │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 93a34 <__cxa_atexit@plt+0x85880> │ │ │ │ + ldr r7, [pc, #84] @ 93a54 <__cxa_atexit@plt+0x858a0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - rsbseq r7, sl, #100, 10 @ 0x19000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r3, [r3, #11] │ │ │ │ - ldr r1, [pc, #32] @ 95848 <__cxa_atexit@plt+0x87694> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 95840 <__cxa_atexit@plt+0x8768c> │ │ │ │ - b 95854 <__cxa_atexit@plt+0x876a0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #116] @ 958d0 <__cxa_atexit@plt+0x8771c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r2, [r5] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 958b8 <__cxa_atexit@plt+0x87704> │ │ │ │ - ldr r7, [r3, #3] │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [r3, #11] │ │ │ │ - ldr r0, [pc, #76] @ 958d4 <__cxa_atexit@plt+0x87720> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2} │ │ │ │ - mov r3, r5 │ │ │ │ - str r0, [r3, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 958c4 <__cxa_atexit@plt+0x87710> │ │ │ │ - ldr sl, [r5, #4]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r7, [r5] │ │ │ │ - b 955b8 <__cxa_atexit@plt+0x87404> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r3, [r3, #11] │ │ │ │ - ldr r1, [pc, #84] @ 9594c <__cxa_atexit@plt+0x87798> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 95940 <__cxa_atexit@plt+0x8778c> │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr sl, [r7, #4]! │ │ │ │ - str r1, [r7] │ │ │ │ - str r2, [r5, #8] │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ str r3, [r5, #12] │ │ │ │ + mov r7, sl │ │ │ │ + b 1ec5078 <__cxa_atexit@plt+0x1eb6ec4> │ │ │ │ + ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ - b 955b8 <__cxa_atexit@plt+0x87404> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, r5, lsl #4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #12]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - stmib r5, {r2, r3} │ │ │ │ - b 955b8 <__cxa_atexit@plt+0x87404> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 959c0 <__cxa_atexit@plt+0x8780c> │ │ │ │ - ldr r7, [pc, #52] @ 959d0 <__cxa_atexit@plt+0x8781c> │ │ │ │ + ldr r7, [pc, #36] @ 93a50 <__cxa_atexit@plt+0x8589c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 959b4 <__cxa_atexit@plt+0x87800> │ │ │ │ - mov r7, r9 │ │ │ │ - b 959e0 <__cxa_atexit@plt+0x8782c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 959d4 <__cxa_atexit@plt+0x87820> │ │ │ │ + ldr r7, [pc, #16] @ 93a4c <__cxa_atexit@plt+0x85898> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov sl, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq r7, sl, #148, 6 @ 0x50000002 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r3, [r3, #11] │ │ │ │ - ldr r1, [pc, #136] @ 95a80 <__cxa_atexit@plt+0x878cc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 95a5c <__cxa_atexit@plt+0x878a8> │ │ │ │ - ldr r1, [pc, #108] @ 95a84 <__cxa_atexit@plt+0x878d0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - tst r2, #3 │ │ │ │ - beq 95a68 <__cxa_atexit@plt+0x878b4> │ │ │ │ - ldr r3, [pc, #80] @ 95a88 <__cxa_atexit@plt+0x878d4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r2, #3] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 95a78 <__cxa_atexit@plt+0x878c4> │ │ │ │ - b 95b48 <__cxa_atexit@plt+0x87994> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - andeq r0, r0, ip, lsl #2 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #88] @ 95af4 <__cxa_atexit@plt+0x87940> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 95ae0 <__cxa_atexit@plt+0x8792c> │ │ │ │ - ldr r7, [r3, #3] │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r3, [r3, #11] │ │ │ │ - ldr r1, [pc, #48] @ 95af8 <__cxa_atexit@plt+0x87944> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 95aec <__cxa_atexit@plt+0x87938> │ │ │ │ - b 95b48 <__cxa_atexit@plt+0x87994> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r3, [r3, #11] │ │ │ │ - ldr r1, [pc, #32] @ 95b3c <__cxa_atexit@plt+0x87988> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 95b34 <__cxa_atexit@plt+0x87980> │ │ │ │ - b 95b48 <__cxa_atexit@plt+0x87994> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r5, lsl #4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - cmp r3, r7 │ │ │ │ - bge 95b6c <__cxa_atexit@plt+0x879b8> │ │ │ │ - ldr r7, [pc, #112] @ 95bd0 <__cxa_atexit@plt+0x87a1c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - bx r0 │ │ │ │ - bne 95bac <__cxa_atexit@plt+0x879f8> │ │ │ │ - ldr r3, [pc, #80] @ 95bc8 <__cxa_atexit@plt+0x87a14> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 95bc0 <__cxa_atexit@plt+0x87a0c> │ │ │ │ - ldr r3, [pc, #60] @ 95bcc <__cxa_atexit@plt+0x87a18> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 95bc0 <__cxa_atexit@plt+0x87a0c> │ │ │ │ - b 95c18 <__cxa_atexit@plt+0x87a64> │ │ │ │ - ldr r7, [pc, #32] @ 95bd4 <__cxa_atexit@plt+0x87a20> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - addseq r4, r6, #208, 20 @ 0xd0000 │ │ │ │ - addseq r4, r6, #252, 18 @ 0x3f0000 │ │ │ │ - andeq r0, r0, r5, lsl #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 95c0c <__cxa_atexit@plt+0x87a58> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 95c04 <__cxa_atexit@plt+0x87a50> │ │ │ │ - b 95c18 <__cxa_atexit@plt+0x87a64> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r5, asr #6 │ │ │ │ + rsbseq r9, sl, #196, 26 @ 0x3100 │ │ │ │ + rsbseq r9, sl, #216, 26 @ 0x3600 │ │ │ │ + @ instruction: 0xfffffc40 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - cmp r3, r7 │ │ │ │ - bge 95c3c <__cxa_atexit@plt+0x87a88> │ │ │ │ - ldr r7, [pc, #176] @ 95ce0 <__cxa_atexit@plt+0x87b2c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - bx r0 │ │ │ │ - bne 95c9c <__cxa_atexit@plt+0x87ae8> │ │ │ │ - ldr r3, [pc, #140] @ 95cd4 <__cxa_atexit@plt+0x87b20> │ │ │ │ + ldmib r5, {r8, r9} │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 93a88 <__cxa_atexit@plt+0x858d4> │ │ │ │ + ldr r3, [pc, #32] @ 93a9c <__cxa_atexit@plt+0x858e8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 95cb0 <__cxa_atexit@plt+0x87afc> │ │ │ │ - ldr r1, [pc, #120] @ 95cd8 <__cxa_atexit@plt+0x87b24> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #16]! │ │ │ │ - ldr r7, [r3, #-12] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 95cb8 <__cxa_atexit@plt+0x87b04> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - cmp r2, r7 │ │ │ │ - bge 95cc4 <__cxa_atexit@plt+0x87b10> │ │ │ │ - ldr r7, [pc, #72] @ 95cdc <__cxa_atexit@plt+0x87b28> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 95ce4 <__cxa_atexit@plt+0x87b30> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 95ce8 <__cxa_atexit@plt+0x87b34> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - addseq r4, r6, #156, 18 @ 0x270000 │ │ │ │ - addseq r4, r6, #0, 20 │ │ │ │ - addseq r4, r6, #12, 18 @ 0x30000 │ │ │ │ - addseq r4, r6, #228, 16 @ 0xe40000 │ │ │ │ - andeq r0, r0, r5, asr #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #92] @ 95d58 <__cxa_atexit@plt+0x87ba4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #16]! │ │ │ │ - ldr r7, [r3, #-12] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 95d3c <__cxa_atexit@plt+0x87b88> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - cmp r3, r7 │ │ │ │ - bge 95d48 <__cxa_atexit@plt+0x87b94> │ │ │ │ - ldr r7, [pc, #40] @ 95d5c <__cxa_atexit@plt+0x87ba8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 95d60 <__cxa_atexit@plt+0x87bac> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - addseq r4, r6, #252, 16 @ 0xfc0000 │ │ │ │ - addseq r4, r6, #96, 16 @ 0x600000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 95d98 <__cxa_atexit@plt+0x87be4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r7, [pc, #20] @ 95d9c <__cxa_atexit@plt+0x87be8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - cmp r1, r2 │ │ │ │ - addlt r7, r3, #1 │ │ │ │ - bx r0 │ │ │ │ - addseq r4, r6, #188, 16 @ 0xbc0000 │ │ │ │ - addseq r4, r6, #40, 16 @ 0x280000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #32 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 95de4 <__cxa_atexit@plt+0x87c30> │ │ │ │ - ldr r7, [pc, #52] @ 95df4 <__cxa_atexit@plt+0x87c40> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 95dd8 <__cxa_atexit@plt+0x87c24> │ │ │ │ - mov r7, r9 │ │ │ │ - b 95e04 <__cxa_atexit@plt+0x87c50> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 95df8 <__cxa_atexit@plt+0x87c44> │ │ │ │ + stm r5, {r8, r9, sl} │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 1ec5078 <__cxa_atexit@plt+0x1eb6ec4> │ │ │ │ + ldr r7, [pc, #16] @ 93aa0 <__cxa_atexit@plt+0x858ec> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq r6, sl, #116, 30 @ 0x1d0 │ │ │ │ + @ instruction: 0xfffffbc4 │ │ │ │ + rsbseq r9, sl, #112, 26 @ 0x1c00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [r3, #11] │ │ │ │ - ldr r0, [pc, #132] @ 95ea0 <__cxa_atexit@plt+0x87cec> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - str r0, [r3, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 95e88 <__cxa_atexit@plt+0x87cd4> │ │ │ │ - ldr r2, [pc, #104] @ 95ea4 <__cxa_atexit@plt+0x87cf0> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 93b38 <__cxa_atexit@plt+0x85984> │ │ │ │ + ldr r2, [pc, #148] @ 93b54 <__cxa_atexit@plt+0x859a0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #140] @ 93b58 <__cxa_atexit@plt+0x859a4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 95e88 <__cxa_atexit@plt+0x87cd4> │ │ │ │ - ldr r2, [pc, #76] @ 95ea8 <__cxa_atexit@plt+0x87cf4> │ │ │ │ - add r2, pc, r2 │ │ │ │ + beq 93b18 <__cxa_atexit@plt+0x85964> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 93b40 <__cxa_atexit@plt+0x8598c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 95e94 <__cxa_atexit@plt+0x87ce0> │ │ │ │ - mov r7, r3 │ │ │ │ - b 95f68 <__cxa_atexit@plt+0x87db4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #88] @ 95f14 <__cxa_atexit@plt+0x87d60> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 95f00 <__cxa_atexit@plt+0x87d4c> │ │ │ │ - ldr r7, [r3, #3] │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [r3, #11] │ │ │ │ - ldr r0, [pc, #48] @ 95f18 <__cxa_atexit@plt+0x87d64> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 95f0c <__cxa_atexit@plt+0x87d58> │ │ │ │ - b 95f68 <__cxa_atexit@plt+0x87db4> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [r3, #11] │ │ │ │ - ldr r0, [pc, #32] @ 95f5c <__cxa_atexit@plt+0x87da8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 95f54 <__cxa_atexit@plt+0x87da0> │ │ │ │ - b 95f68 <__cxa_atexit@plt+0x87db4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r7, lsl #16 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - cmp r3, r7 │ │ │ │ - bge 95f84 <__cxa_atexit@plt+0x87dd0> │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - bx r0 │ │ │ │ - bne 95fc4 <__cxa_atexit@plt+0x87e10> │ │ │ │ - ldr r3, [pc, #72] @ 95fd8 <__cxa_atexit@plt+0x87e24> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 95fd0 <__cxa_atexit@plt+0x87e1c> │ │ │ │ - ldr r3, [pc, #52] @ 95fdc <__cxa_atexit@plt+0x87e28> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #24] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 95fd0 <__cxa_atexit@plt+0x87e1c> │ │ │ │ - b 96020 <__cxa_atexit@plt+0x87e6c> │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, r7, lsl #18 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 96014 <__cxa_atexit@plt+0x87e60> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #24] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9600c <__cxa_atexit@plt+0x87e58> │ │ │ │ - b 96020 <__cxa_atexit@plt+0x87e6c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r6, lsl #9 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r7 │ │ │ │ - bge 9603c <__cxa_atexit@plt+0x87e88> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - bx r0 │ │ │ │ - bne 9609c <__cxa_atexit@plt+0x87ee8> │ │ │ │ - ldr r3, [pc, #116] @ 960bc <__cxa_atexit@plt+0x87f08> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 960a8 <__cxa_atexit@plt+0x87ef4> │ │ │ │ - ldr r1, [pc, #96] @ 960c0 <__cxa_atexit@plt+0x87f0c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r1, [r3] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 960b0 <__cxa_atexit@plt+0x87efc> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r0, [r3, #28]! │ │ │ │ - cmp r2, r7 │ │ │ │ - ldrge r7, [r5, #20] │ │ │ │ - ldrlt r7, [r5, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r6, lsl #11 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #76] @ 96120 <__cxa_atexit@plt+0x87f6c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r3] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 96114 <__cxa_atexit@plt+0x87f60> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r0, [r3, #28]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [r3, #-4] │ │ │ │ - cmp r2, r7 │ │ │ │ - ldrge r7, [r5, #20] │ │ │ │ - ldrlt r7, [r5, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r5, asr #5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - mov r2, #16 │ │ │ │ - cmp r3, r7 │ │ │ │ - movlt r2, #4 │ │ │ │ - ldr r7, [r5, r2] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 96190 <__cxa_atexit@plt+0x87fdc> │ │ │ │ - ldr r7, [pc, #52] @ 961a0 <__cxa_atexit@plt+0x87fec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 96184 <__cxa_atexit@plt+0x87fd0> │ │ │ │ - mov r7, r8 │ │ │ │ - b 961b0 <__cxa_atexit@plt+0x87ffc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 961a4 <__cxa_atexit@plt+0x87ff0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 93b24 <__cxa_atexit@plt+0x85970> │ │ │ │ + ldr r3, [pc, #92] @ 93b60 <__cxa_atexit@plt+0x859ac> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + sub r7, r2, #2 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq r6, sl, #204, 22 @ 0x33000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r3, [r3, #11] │ │ │ │ - ldr r1, [pc, #136] @ 96250 <__cxa_atexit@plt+0x8809c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9622c <__cxa_atexit@plt+0x88078> │ │ │ │ - ldr r1, [pc, #108] @ 96254 <__cxa_atexit@plt+0x880a0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - tst r2, #3 │ │ │ │ - beq 96238 <__cxa_atexit@plt+0x88084> │ │ │ │ - ldr r3, [pc, #80] @ 96258 <__cxa_atexit@plt+0x880a4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r2, #3] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 96248 <__cxa_atexit@plt+0x88094> │ │ │ │ - b 96318 <__cxa_atexit@plt+0x88164> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - andeq r0, r0, ip, lsl #2 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #88] @ 962c4 <__cxa_atexit@plt+0x88110> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 962b0 <__cxa_atexit@plt+0x880fc> │ │ │ │ - ldr r7, [r3, #3] │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r3, [r3, #11] │ │ │ │ - ldr r1, [pc, #48] @ 962c8 <__cxa_atexit@plt+0x88114> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 962bc <__cxa_atexit@plt+0x88108> │ │ │ │ - b 96318 <__cxa_atexit@plt+0x88164> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r3, [r3, #11] │ │ │ │ - ldr r1, [pc, #32] @ 9630c <__cxa_atexit@plt+0x88158> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 96304 <__cxa_atexit@plt+0x88150> │ │ │ │ - b 96318 <__cxa_atexit@plt+0x88164> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r5, lsl #4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - cmp r3, r7 │ │ │ │ - bge 9633c <__cxa_atexit@plt+0x88188> │ │ │ │ - ldr r7, [pc, #112] @ 963a0 <__cxa_atexit@plt+0x881ec> │ │ │ │ + ldr r7, [pc, #48] @ 93b5c <__cxa_atexit@plt+0x859a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - bx r0 │ │ │ │ - bne 9637c <__cxa_atexit@plt+0x881c8> │ │ │ │ - ldr r3, [pc, #80] @ 96398 <__cxa_atexit@plt+0x881e4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 96390 <__cxa_atexit@plt+0x881dc> │ │ │ │ - ldr r3, [pc, #60] @ 9639c <__cxa_atexit@plt+0x881e8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 96390 <__cxa_atexit@plt+0x881dc> │ │ │ │ - b 963e8 <__cxa_atexit@plt+0x88234> │ │ │ │ - ldr r7, [pc, #32] @ 963a4 <__cxa_atexit@plt+0x881f0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - addseq r4, r6, #0, 6 │ │ │ │ - addseq r4, r6, #44, 4 @ 0xc0000002 │ │ │ │ - andeq r0, r0, r5, lsl #6 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + addseq r6, r6, #8, 22 @ 0x2000 │ │ │ │ + addseq r6, r6, #200, 20 @ 0xc8000 │ │ │ │ + addseq r6, r6, #244, 20 @ 0xf4000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 963dc <__cxa_atexit@plt+0x88228> │ │ │ │ - add r3, pc, r3 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 93bbc <__cxa_atexit@plt+0x85a08> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 963d4 <__cxa_atexit@plt+0x88220> │ │ │ │ - b 963e8 <__cxa_atexit@plt+0x88234> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r5, asr #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - cmp r3, r7 │ │ │ │ - bge 9640c <__cxa_atexit@plt+0x88258> │ │ │ │ - ldr r7, [pc, #176] @ 964b0 <__cxa_atexit@plt+0x882fc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ + cmp r2, #0 │ │ │ │ + beq 93ba4 <__cxa_atexit@plt+0x859f0> │ │ │ │ + ldr r2, [pc, #56] @ 93bcc <__cxa_atexit@plt+0x85a18> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - bne 9646c <__cxa_atexit@plt+0x882b8> │ │ │ │ - ldr r3, [pc, #140] @ 964a4 <__cxa_atexit@plt+0x882f0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 96480 <__cxa_atexit@plt+0x882cc> │ │ │ │ - ldr r1, [pc, #120] @ 964a8 <__cxa_atexit@plt+0x882f4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #16]! │ │ │ │ - ldr r7, [r3, #-12] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 96488 <__cxa_atexit@plt+0x882d4> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - cmp r2, r7 │ │ │ │ - bge 96494 <__cxa_atexit@plt+0x882e0> │ │ │ │ - ldr r7, [pc, #72] @ 964ac <__cxa_atexit@plt+0x882f8> │ │ │ │ + ldr r7, [pc, #28] @ 93bc8 <__cxa_atexit@plt+0x85a14> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 964b4 <__cxa_atexit@plt+0x88300> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 964b8 <__cxa_atexit@plt+0x88304> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - addseq r4, r6, #204, 2 @ 0x33 │ │ │ │ - addseq r4, r6, #48, 4 │ │ │ │ - addseq r4, r6, #60, 2 │ │ │ │ - addseq r4, r6, #20, 2 │ │ │ │ - andeq r0, r0, r5, asr #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #92] @ 96528 <__cxa_atexit@plt+0x88374> │ │ │ │ - add r2, pc, r2 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r6, r6, #72, 20 @ 0x48000 │ │ │ │ + addseq r6, r6, #100, 20 @ 0x64000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 93c2c <__cxa_atexit@plt+0x85a78> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 93c38 <__cxa_atexit@plt+0x85a84> │ │ │ │ + ldr r0, [pc, #68] @ 93c48 <__cxa_atexit@plt+0x85a94> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr lr, [pc, #64] @ 93c4c <__cxa_atexit@plt+0x85a98> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #16]! │ │ │ │ - ldr r7, [r3, #-12] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9650c <__cxa_atexit@plt+0x88358> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - cmp r3, r7 │ │ │ │ - bge 96518 <__cxa_atexit@plt+0x88364> │ │ │ │ - ldr r7, [pc, #40] @ 9652c <__cxa_atexit@plt+0x88378> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 96530 <__cxa_atexit@plt+0x8837c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - addseq r4, r6, #44, 2 │ │ │ │ - addseq r4, r6, #144 @ 0x90 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 96568 <__cxa_atexit@plt+0x883b4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r7, [pc, #20] @ 9656c <__cxa_atexit@plt+0x883b8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - cmp r1, r2 │ │ │ │ - addlt r7, r3, #1 │ │ │ │ - bx r0 │ │ │ │ - addseq r4, r6, #236 @ 0xec │ │ │ │ - addseq r4, r6, #88 @ 0x58 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r7 │ │ │ │ - b 953a0 <__cxa_atexit@plt+0x871ec> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #32 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 965d0 <__cxa_atexit@plt+0x8841c> │ │ │ │ - ldr r7, [pc, #52] @ 965e0 <__cxa_atexit@plt+0x8842c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 965c4 <__cxa_atexit@plt+0x88410> │ │ │ │ - mov r7, r9 │ │ │ │ - b 965f0 <__cxa_atexit@plt+0x8843c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + b 3c2114 <__cxa_atexit@plt+0x3b3f60> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 965e4 <__cxa_atexit@plt+0x88430> │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq r6, sl, #148, 14 @ 0x2500000 │ │ │ │ + @ instruction: 0xfffffea4 │ │ │ │ + addseq r6, r6, #40, 20 @ 0x28000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [r3, #11] │ │ │ │ - ldr r0, [pc, #132] @ 9668c <__cxa_atexit@plt+0x884d8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ - str r0, [r3, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 96674 <__cxa_atexit@plt+0x884c0> │ │ │ │ - ldr r2, [pc, #104] @ 96690 <__cxa_atexit@plt+0x884dc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 96674 <__cxa_atexit@plt+0x884c0> │ │ │ │ - ldr r2, [pc, #76] @ 96694 <__cxa_atexit@plt+0x884e0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 96680 <__cxa_atexit@plt+0x884cc> │ │ │ │ - mov r7, r3 │ │ │ │ - b 96754 <__cxa_atexit@plt+0x885a0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #88] @ 96700 <__cxa_atexit@plt+0x8854c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 966ec <__cxa_atexit@plt+0x88538> │ │ │ │ - ldr r7, [r3, #3] │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [r3, #11] │ │ │ │ - ldr r0, [pc, #48] @ 96704 <__cxa_atexit@plt+0x88550> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 966f8 <__cxa_atexit@plt+0x88544> │ │ │ │ - b 96754 <__cxa_atexit@plt+0x885a0> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [r3, #11] │ │ │ │ - ldr r0, [pc, #32] @ 96748 <__cxa_atexit@plt+0x88594> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 96740 <__cxa_atexit@plt+0x8858c> │ │ │ │ - b 96754 <__cxa_atexit@plt+0x885a0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r7, lsl #16 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - cmp r3, r7 │ │ │ │ - bge 96770 <__cxa_atexit@plt+0x885bc> │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - bx r0 │ │ │ │ - bne 967b0 <__cxa_atexit@plt+0x885fc> │ │ │ │ - ldr r3, [pc, #72] @ 967c4 <__cxa_atexit@plt+0x88610> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 967bc <__cxa_atexit@plt+0x88608> │ │ │ │ - ldr r3, [pc, #52] @ 967c8 <__cxa_atexit@plt+0x88614> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #24] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 967bc <__cxa_atexit@plt+0x88608> │ │ │ │ - b 9680c <__cxa_atexit@plt+0x88658> │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, r7, lsl #18 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 96800 <__cxa_atexit@plt+0x8864c> │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 93c90 <__cxa_atexit@plt+0x85adc> │ │ │ │ + ldr r3, [pc, #40] @ 93c9c <__cxa_atexit@plt+0x85ae8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #24] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 967f8 <__cxa_atexit@plt+0x88644> │ │ │ │ - b 9680c <__cxa_atexit@plt+0x88658> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r6, lsl #9 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r7 │ │ │ │ - bge 96828 <__cxa_atexit@plt+0x88674> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - bx r0 │ │ │ │ - bne 96888 <__cxa_atexit@plt+0x886d4> │ │ │ │ - ldr r3, [pc, #116] @ 968a8 <__cxa_atexit@plt+0x886f4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 96894 <__cxa_atexit@plt+0x886e0> │ │ │ │ - ldr r1, [pc, #96] @ 968ac <__cxa_atexit@plt+0x886f8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r1, [r3] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9689c <__cxa_atexit@plt+0x886e8> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r0, [r3, #28]! │ │ │ │ - cmp r2, r7 │ │ │ │ - ldrge r7, [r5, #8] │ │ │ │ - ldrlt r7, [r5, #20] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r6, lsl #11 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #76] @ 9690c <__cxa_atexit@plt+0x88758> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r3] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 96900 <__cxa_atexit@plt+0x8874c> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r0, [r3, #28]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [r3, #-4] │ │ │ │ - cmp r2, r7 │ │ │ │ - ldrge r7, [r5, #8] │ │ │ │ - ldrlt r7, [r5, #20] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r5, asr #5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - mov r2, #4 │ │ │ │ - cmp r3, r7 │ │ │ │ - movlt r2, #16 │ │ │ │ - ldr r7, [r5, r2] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 96984 <__cxa_atexit@plt+0x887d0> │ │ │ │ - ldr r3, [pc, #60] @ 96994 <__cxa_atexit@plt+0x887e0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 96974 <__cxa_atexit@plt+0x887c0> │ │ │ │ - ldr r7, [r8, #11] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 96998 <__cxa_atexit@plt+0x887e4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - rsbseq r6, sl, #12, 8 @ 0xc000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 96a04 <__cxa_atexit@plt+0x88850> │ │ │ │ - ldr r3, [pc, #60] @ 96a14 <__cxa_atexit@plt+0x88860> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 969f4 <__cxa_atexit@plt+0x88840> │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 96a18 <__cxa_atexit@plt+0x88864> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - rsbseq r6, sl, #144, 6 @ 0x40000002 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 96a84 <__cxa_atexit@plt+0x888d0> │ │ │ │ - ldr r3, [pc, #60] @ 96a94 <__cxa_atexit@plt+0x888e0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 96a74 <__cxa_atexit@plt+0x888c0> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 96a98 <__cxa_atexit@plt+0x888e4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - rsbseq r6, sl, #20, 6 @ 0x50000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 96b04 <__cxa_atexit@plt+0x88950> │ │ │ │ - ldr r3, [pc, #60] @ 96b14 <__cxa_atexit@plt+0x88960> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 96af4 <__cxa_atexit@plt+0x88940> │ │ │ │ - ldr r7, [r8, #15] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 96b18 <__cxa_atexit@plt+0x88964> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - rsbseq r6, sl, #152, 4 @ 0x80000009 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 96b84 <__cxa_atexit@plt+0x889d0> │ │ │ │ - ldr r3, [pc, #60] @ 96b94 <__cxa_atexit@plt+0x889e0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 96b74 <__cxa_atexit@plt+0x889c0> │ │ │ │ - ldr r7, [r8, #11] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 96b98 <__cxa_atexit@plt+0x889e4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - rsbseq r6, sl, #28, 4 @ 0xc0000001 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 96c04 <__cxa_atexit@plt+0x88a50> │ │ │ │ - ldr r3, [pc, #60] @ 96c14 <__cxa_atexit@plt+0x88a60> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 96bf4 <__cxa_atexit@plt+0x88a40> │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 96c18 <__cxa_atexit@plt+0x88a64> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - rsbseq r6, sl, #160, 2 @ 0x28 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 96c84 <__cxa_atexit@plt+0x88ad0> │ │ │ │ - ldr r3, [pc, #60] @ 96c94 <__cxa_atexit@plt+0x88ae0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 96c74 <__cxa_atexit@plt+0x88ac0> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ + beq 93c88 <__cxa_atexit@plt+0x85ad4> │ │ │ │ + b 93ca8 <__cxa_atexit@plt+0x85af4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 96c98 <__cxa_atexit@plt+0x88ae4> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - rsbseq r6, sl, #36, 2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 96cd8 <__cxa_atexit@plt+0x88b24> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - mov r8, #0 │ │ │ │ - b 3efa68 <__cxa_atexit@plt+0x3e18b4> │ │ │ │ - addseq r3, r6, #8, 18 @ 0x20000 │ │ │ │ - rsbseq r7, sl, #132, 4 @ 0x40000008 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r9, r6 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 96d3c <__cxa_atexit@plt+0x88b88> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 96d44 <__cxa_atexit@plt+0x88b90> │ │ │ │ - ldr r5, [pc, #76] @ 96d60 <__cxa_atexit@plt+0x88bac> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #72] @ 96d64 <__cxa_atexit@plt+0x88bb0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #68] @ 96d68 <__cxa_atexit@plt+0x88bb4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r5, [r3] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - mov r6, r9 │ │ │ │ - b 96d4c <__cxa_atexit@plt+0x88b98> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 96d5c <__cxa_atexit@plt+0x88ba8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rsbseq r7, sl, #40, 4 @ 0x80000002 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - rsbeq r7, r0, #192, 20 @ 0xc0000 │ │ │ │ - rsbseq r7, sl, #248, 2 @ 0x3e │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 96d90 <__cxa_atexit@plt+0x88bdc> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r3, [pc, #212] @ 93d88 <__cxa_atexit@plt+0x85bd4> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r9, r7 │ │ │ │ - b 3efc98 <__cxa_atexit@plt+0x3e1ae4> │ │ │ │ - rsbseq r7, sl, #216, 2 @ 0x36 │ │ │ │ - rsbseq r7, sl, #220, 2 @ 0x37 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r9, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 96e20 <__cxa_atexit@plt+0x88c6c> │ │ │ │ - ldr r7, [pc, #152] @ 96e58 <__cxa_atexit@plt+0x88ca4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 96e10 <__cxa_atexit@plt+0x88c5c> │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 96e38 <__cxa_atexit@plt+0x88c84> │ │ │ │ - ldr r7, [pc, #124] @ 96e64 <__cxa_atexit@plt+0x88cb0> │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ + ldr r7, [pc, #204] @ 93d8c <__cxa_atexit@plt+0x85bd8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #120] @ 96e68 <__cxa_atexit@plt+0x88cb4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #116] @ 96e6c <__cxa_atexit@plt+0x88cb8> │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r2, [r0, #812] @ 0x32c │ │ │ │ + cmn r4, #3 │ │ │ │ + movgt r7, r3 │ │ │ │ str r7, [r5] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r3, [r9, #8] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r2 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 96e60 <__cxa_atexit@plt+0x88cac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 96e5c <__cxa_atexit@plt+0x88ca8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r5, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r3 │ │ │ │ - bx r0 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - rsbseq r7, sl, #60, 2 │ │ │ │ - rsbseq r7, sl, #92, 2 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - @ instruction: 0xfffffecc │ │ │ │ - rsbeq r7, r0, #236, 18 @ 0x3b0000 │ │ │ │ - rsbseq r7, sl, #4, 2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 96ec8 <__cxa_atexit@plt+0x88d14> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 96ed0 <__cxa_atexit@plt+0x88d1c> │ │ │ │ - ldr r2, [pc, #76] @ 96ef0 <__cxa_atexit@plt+0x88d3c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 96ef4 <__cxa_atexit@plt+0x88d40> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [pc, #68] @ 96ef8 <__cxa_atexit@plt+0x88d44> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ - mov r8, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - mov r6, r9 │ │ │ │ - b 96ed8 <__cxa_atexit@plt+0x88d24> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r7, [pc, #8] @ 96eec <__cxa_atexit@plt+0x88d38> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - rsbseq r7, sl, #152 @ 0x98 │ │ │ │ - @ instruction: 0xfffffed0 │ │ │ │ - @ instruction: 0xfffffe10 │ │ │ │ - rsbeq r7, r0, #48, 18 @ 0xc0000 │ │ │ │ - rsbseq r7, sl, #116 @ 0x74 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r9, r6 │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 96fc4 <__cxa_atexit@plt+0x88e10> │ │ │ │ - ldr r6, [pc, #208] @ 96ff4 <__cxa_atexit@plt+0x88e40> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 96f54 <__cxa_atexit@plt+0x88da0> │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq 96f68 <__cxa_atexit@plt+0x88db4> │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 96f80 <__cxa_atexit@plt+0x88dcc> │ │ │ │ - ldr r7, [pc, #180] @ 97000 <__cxa_atexit@plt+0x88e4c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - b 96f74 <__cxa_atexit@plt+0x88dc0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #140] @ 96ffc <__cxa_atexit@plt+0x88e48> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 96fd8 <__cxa_atexit@plt+0x88e24> │ │ │ │ - ldr r5, [pc, #112] @ 97008 <__cxa_atexit@plt+0x88e54> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #108] @ 9700c <__cxa_atexit@plt+0x88e58> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #104] @ 97010 <__cxa_atexit@plt+0x88e5c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r5, [r7] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r3, [r9, #8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r2 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r7, [pc, #56] @ 97004 <__cxa_atexit@plt+0x88e50> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 96ff8 <__cxa_atexit@plt+0x88e44> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r2, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - mov r8, r3 │ │ │ │ - bx r0 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - rsbseq r6, sl, #156, 30 @ 0x270 │ │ │ │ - addseq r3, r6, #200, 18 @ 0x320000 │ │ │ │ - addseq r3, r6, #232, 18 @ 0x3a0000 │ │ │ │ - rsbseq r6, sl, #192, 30 @ 0x300 │ │ │ │ - @ instruction: 0xfffffddc │ │ │ │ - @ instruction: 0xfffffd1c │ │ │ │ - rsbeq r7, r0, #60, 16 @ 0x3c0000 │ │ │ │ - rsbseq r6, sl, #96, 30 @ 0x180 │ │ │ │ + ldr r7, [r2, #12] │ │ │ │ + str r5, [r7, #12] │ │ │ │ + ldr r7, [r0, #820] @ 0x334 │ │ │ │ + add r5, r6, #4 │ │ │ │ + str r5, [r7, #4] │ │ │ │ + ldr r7, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + mov r6, #0 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldr r2, [r7, #72] @ 0x48 │ │ │ │ + ldr r1, [r7, #76] @ 0x4c │ │ │ │ + mvnle r4, #1 │ │ │ │ + sub r5, r5, r3 │ │ │ │ + subs r2, r2, r5 │ │ │ │ + sbc r3, r1, #0 │ │ │ │ + strd r2, [r7, #72] @ 0x48 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl ced0 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - cmp r8, #0 │ │ │ │ - beq 97050 <__cxa_atexit@plt+0x88e9c> │ │ │ │ - cmp r8, #1 │ │ │ │ - bne 97068 <__cxa_atexit@plt+0x88eb4> │ │ │ │ - ldr r7, [pc, #144] @ 970d8 <__cxa_atexit@plt+0x88f24> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - b 9705c <__cxa_atexit@plt+0x88ea8> │ │ │ │ - ldr r7, [pc, #124] @ 970d4 <__cxa_atexit@plt+0x88f20> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 970b0 <__cxa_atexit@plt+0x88efc> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 970b8 <__cxa_atexit@plt+0x88f04> │ │ │ │ - ldr r5, [pc, #84] @ 970dc <__cxa_atexit@plt+0x88f28> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #80] @ 970e0 <__cxa_atexit@plt+0x88f2c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #76] @ 970e4 <__cxa_atexit@plt+0x88f30> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r5, [r3] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - mov r6, r9 │ │ │ │ - b 970c0 <__cxa_atexit@plt+0x88f0c> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 970d0 <__cxa_atexit@plt+0x88f1c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bcc 93dc4 <__cxa_atexit@plt+0x85c10> │ │ │ │ + ldr r2, [pc, #28] @ 93dd0 <__cxa_atexit@plt+0x85c1c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - rsbseq r6, sl, #180, 28 @ 0xb40 │ │ │ │ - addseq r3, r6, #224, 16 @ 0xe00000 │ │ │ │ - addseq r3, r6, #236, 16 @ 0xec0000 │ │ │ │ - @ instruction: 0xfffffcec │ │ │ │ - @ instruction: 0xfffffc2c │ │ │ │ - rsbeq r7, r0, #76, 14 @ 0x1300000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 97108 <__cxa_atexit@plt+0x88f54> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - mov r8, #0 │ │ │ │ - b 3efa68 <__cxa_atexit@plt+0x3e18b4> │ │ │ │ - addseq r3, r6, #216, 8 @ 0xd8000000 │ │ │ │ - rsbseq r6, sl, #124, 28 @ 0x7c0 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r6, r6, #136, 22 @ 0x22000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r9, r6 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9716c <__cxa_atexit@plt+0x88fb8> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 97174 <__cxa_atexit@plt+0x88fc0> │ │ │ │ - ldr r5, [pc, #76] @ 97190 <__cxa_atexit@plt+0x88fdc> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #72] @ 97194 <__cxa_atexit@plt+0x88fe0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #68] @ 97198 <__cxa_atexit@plt+0x88fe4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r5, [r3] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - mov r6, r9 │ │ │ │ - b 9717c <__cxa_atexit@plt+0x88fc8> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 9718c <__cxa_atexit@plt+0x88fd8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - rsbseq r6, sl, #32, 28 @ 0x200 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - rsbeq r7, r0, #115343360 @ 0x6e00000 │ │ │ │ - rsbseq r6, sl, #240, 26 @ 0x3c00 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 971c0 <__cxa_atexit@plt+0x8900c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r9, r7 │ │ │ │ - b 3efc98 <__cxa_atexit@plt+0x3e1ae4> │ │ │ │ - rsbseq r6, sl, #104, 26 @ 0x1a00 │ │ │ │ - rsbseq r6, sl, #212, 26 @ 0x3500 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r9, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 97250 <__cxa_atexit@plt+0x8909c> │ │ │ │ - ldr r7, [pc, #152] @ 97288 <__cxa_atexit@plt+0x890d4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 97240 <__cxa_atexit@plt+0x8908c> │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 97268 <__cxa_atexit@plt+0x890b4> │ │ │ │ - ldr r7, [pc, #124] @ 97294 <__cxa_atexit@plt+0x890e0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #120] @ 97298 <__cxa_atexit@plt+0x890e4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #116] @ 9729c <__cxa_atexit@plt+0x890e8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r3, [r9, #8] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r2 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 97290 <__cxa_atexit@plt+0x890dc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r9 │ │ │ │ + bcc 93e08 <__cxa_atexit@plt+0x85c54> │ │ │ │ + ldr r2, [pc, #28] @ 93e14 <__cxa_atexit@plt+0x85c60> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 9728c <__cxa_atexit@plt+0x890d8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r5, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r6, r6, #68, 22 @ 0x11000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 93e84 <__cxa_atexit@plt+0x85cd0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 93e90 <__cxa_atexit@plt+0x85cdc> │ │ │ │ + ldr lr, [pc, #88] @ 93ea0 <__cxa_atexit@plt+0x85cec> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #80] @ 93ea4 <__cxa_atexit@plt+0x85cf0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + sub r1, r6, #3 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [pc, #56] @ 93ea8 <__cxa_atexit@plt+0x85cf4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ - mov r8, r3 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - rsbseq r6, sl, #52, 26 @ 0xd00 │ │ │ │ - rsbseq r6, sl, #84, 26 @ 0x1500 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - @ instruction: 0xfffffecc │ │ │ │ - rsbeq r7, r0, #645922816 @ 0x26800000 │ │ │ │ - rsbseq r6, sl, #252, 24 @ 0xfc00 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 972f8 <__cxa_atexit@plt+0x89144> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 97300 <__cxa_atexit@plt+0x8914c> │ │ │ │ - ldr r2, [pc, #76] @ 97320 <__cxa_atexit@plt+0x8916c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 97324 <__cxa_atexit@plt+0x89170> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [pc, #68] @ 97328 <__cxa_atexit@plt+0x89174> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ - mov r8, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - mov r6, r9 │ │ │ │ - b 97308 <__cxa_atexit@plt+0x89154> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r7, [pc, #8] @ 9731c <__cxa_atexit@plt+0x89168> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsbseq r6, sl, #144, 24 @ 0x9000 │ │ │ │ - @ instruction: 0xfffffed0 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ - rsbeq r7, r0, #-570425344 @ 0xde000000 │ │ │ │ - rsbseq r6, sl, #108, 24 @ 0x6c00 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r9, r6 │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 973f4 <__cxa_atexit@plt+0x89240> │ │ │ │ - ldr r6, [pc, #208] @ 97424 <__cxa_atexit@plt+0x89270> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 97384 <__cxa_atexit@plt+0x891d0> │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq 97398 <__cxa_atexit@plt+0x891e4> │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 973b0 <__cxa_atexit@plt+0x891fc> │ │ │ │ - ldr r7, [pc, #180] @ 97430 <__cxa_atexit@plt+0x8927c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - b 973a4 <__cxa_atexit@plt+0x891f0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #140] @ 9742c <__cxa_atexit@plt+0x89278> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 97408 <__cxa_atexit@plt+0x89254> │ │ │ │ - ldr r5, [pc, #112] @ 97438 <__cxa_atexit@plt+0x89284> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #108] @ 9743c <__cxa_atexit@plt+0x89288> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #104] @ 97440 <__cxa_atexit@plt+0x8928c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r5, [r7] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r3, [r9, #8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r2 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r7, [pc, #56] @ 97434 <__cxa_atexit@plt+0x89280> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 97428 <__cxa_atexit@plt+0x89274> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r2, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - mov r8, r3 │ │ │ │ - bx r0 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - rsbseq r6, sl, #148, 22 @ 0x25000 │ │ │ │ - addseq r3, r6, #136, 10 @ 0x22000000 │ │ │ │ - addseq r3, r6, #168, 10 @ 0x2a000000 │ │ │ │ - rsbseq r6, sl, #184, 22 @ 0x2e000 │ │ │ │ - @ instruction: 0xfffffddc │ │ │ │ - @ instruction: 0xfffffd1c │ │ │ │ - rsbeq r7, r0, #-1476395005 @ 0xa8000003 │ │ │ │ - rsbseq r6, sl, #88, 22 @ 0x16000 │ │ │ │ + addseq r6, r6, #128, 14 @ 0x2000000 │ │ │ │ + addseq r6, r6, #196, 14 @ 0x3100000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - cmp r8, #0 │ │ │ │ - beq 97480 <__cxa_atexit@plt+0x892cc> │ │ │ │ - cmp r8, #1 │ │ │ │ - bne 97498 <__cxa_atexit@plt+0x892e4> │ │ │ │ - ldr r7, [pc, #144] @ 97508 <__cxa_atexit@plt+0x89354> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - b 9748c <__cxa_atexit@plt+0x892d8> │ │ │ │ - ldr r7, [pc, #124] @ 97504 <__cxa_atexit@plt+0x89350> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 974e0 <__cxa_atexit@plt+0x8932c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 974e8 <__cxa_atexit@plt+0x89334> │ │ │ │ - ldr r5, [pc, #84] @ 9750c <__cxa_atexit@plt+0x89358> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #80] @ 97510 <__cxa_atexit@plt+0x8935c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #76] @ 97514 <__cxa_atexit@plt+0x89360> │ │ │ │ + bhi 93ed8 <__cxa_atexit@plt+0x85d24> │ │ │ │ + ldr r2, [pc, #28] @ 93ee8 <__cxa_atexit@plt+0x85d34> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r5, [r3] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ + stmdb r5, {r2, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - mov r6, r9 │ │ │ │ - b 974f0 <__cxa_atexit@plt+0x8933c> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 97500 <__cxa_atexit@plt+0x8934c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - rsbseq r6, sl, #172, 20 @ 0xac000 │ │ │ │ - addseq r3, r6, #160, 8 @ 0xa0000000 │ │ │ │ - addseq r3, r6, #172, 8 @ 0xac000000 │ │ │ │ - @ instruction: 0xfffffcec │ │ │ │ - @ instruction: 0xfffffc2c │ │ │ │ - rsbeq r7, r0, #-1610612721 @ 0xa000000f │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 978e0 <__cxa_atexit@plt+0x8972c> │ │ │ │ - sub r3, r8, #1 │ │ │ │ - cmp r3, #116 @ 0x74 │ │ │ │ - bhi 977e4 <__cxa_atexit@plt+0x89630> │ │ │ │ - add r2, pc, #4 │ │ │ │ - ldr r3, [r2, r3, lsl #2] │ │ │ │ - add pc, r2, r3 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r0, ror #5 │ │ │ │ - andeq r0, r0, r0, ror #4 │ │ │ │ - andeq r0, r0, r4, lsr #6 │ │ │ │ - andeq r0, r0, r0, lsr r3 │ │ │ │ - andeq r0, r0, r8, ror r2 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r0, lsl #6 │ │ │ │ - andeq r0, r0, r8, asr #6 │ │ │ │ - andeq r0, r0, ip, lsr r3 │ │ │ │ - andeq r0, r0, r4, lsr #4 │ │ │ │ - andeq r0, r0, r4, lsl #5 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - andeq r0, r0, r8, asr #4 │ │ │ │ - andeq r0, r0, r0, lsl #4 │ │ │ │ - andeq r0, r0, ip, lsl #6 │ │ │ │ - andeq r0, r0, r8, lsl r3 │ │ │ │ - andeq r0, r0, r0, ror #6 │ │ │ │ - andeq r0, r0, r4, asr r3 │ │ │ │ - andeq r0, r0, r8, ror #3 │ │ │ │ - andeq r0, r0, r4, asr r2 │ │ │ │ - andeq r0, r0, ip, ror #6 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, ip, lsr r2 │ │ │ │ - andeq r0, r0, r8, lsl r2 │ │ │ │ - muleq r0, r0, r2 │ │ │ │ - andeq r0, r0, ip, lsl #4 │ │ │ │ - andeq r0, r0, r4, lsl #7 │ │ │ │ - andeq r0, r0, r8, ror r3 │ │ │ │ - andeq r0, r0, r0, lsr r2 │ │ │ │ - andeq r0, r0, ip, ror #4 │ │ │ │ - ldr r7, [pc, #500] @ 97918 <__cxa_atexit@plt+0x89764> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #552] @ 97960 <__cxa_atexit@plt+0x897ac> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 978d4 <__cxa_atexit@plt+0x89720> │ │ │ │ - ldr r7, [pc, #552] @ 9796c <__cxa_atexit@plt+0x897b8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 978d4 <__cxa_atexit@plt+0x89720> │ │ │ │ - ldr r7, [pc, #508] @ 9794c <__cxa_atexit@plt+0x89798> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 978d4 <__cxa_atexit@plt+0x89720> │ │ │ │ - ldr r7, [pc, #544] @ 9797c <__cxa_atexit@plt+0x897c8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 978d4 <__cxa_atexit@plt+0x89720> │ │ │ │ - ldr r7, [pc, #524] @ 97974 <__cxa_atexit@plt+0x897c0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 978d4 <__cxa_atexit@plt+0x89720> │ │ │ │ - ldr r7, [pc, #460] @ 97940 <__cxa_atexit@plt+0x8978c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 978d4 <__cxa_atexit@plt+0x89720> │ │ │ │ - ldr r7, [pc, #520] @ 97988 <__cxa_atexit@plt+0x897d4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 978d4 <__cxa_atexit@plt+0x89720> │ │ │ │ - ldr r7, [pc, #484] @ 97970 <__cxa_atexit@plt+0x897bc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 978d4 <__cxa_atexit@plt+0x89720> │ │ │ │ - ldr r7, [pc, #432] @ 97948 <__cxa_atexit@plt+0x89794> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 978d4 <__cxa_atexit@plt+0x89720> │ │ │ │ - ldr r7, [pc, #448] @ 97964 <__cxa_atexit@plt+0x897b0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 978d4 <__cxa_atexit@plt+0x89720> │ │ │ │ - ldr r7, [pc, #368] @ 97920 <__cxa_atexit@plt+0x8976c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 978d4 <__cxa_atexit@plt+0x89720> │ │ │ │ - ldr r7, [pc, #464] @ 9798c <__cxa_atexit@plt+0x897d8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 978d4 <__cxa_atexit@plt+0x89720> │ │ │ │ - ldr r7, [pc, #356] @ 9792c <__cxa_atexit@plt+0x89778> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 978d4 <__cxa_atexit@plt+0x89720> │ │ │ │ - ldr r7, [pc, #368] @ 97944 <__cxa_atexit@plt+0x89790> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 978d4 <__cxa_atexit@plt+0x89720> │ │ │ │ - ldr r7, [pc, #408] @ 97978 <__cxa_atexit@plt+0x897c4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 978d4 <__cxa_atexit@plt+0x89720> │ │ │ │ - str r8, [r7] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 978f0 <__cxa_atexit@plt+0x8973c> │ │ │ │ - ldr r7, [pc, #404] @ 97994 <__cxa_atexit@plt+0x897e0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r2, [pc, #400] @ 97998 <__cxa_atexit@plt+0x897e4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r1, r3, #11 │ │ │ │ - stmib r6, {r2, r8} │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - sub r7, r3, #1 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #236] @ 9791c <__cxa_atexit@plt+0x89768> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #236] @ 97930 <__cxa_atexit@plt+0x8977c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 978d4 <__cxa_atexit@plt+0x89720> │ │ │ │ - ldr r7, [pc, #228] @ 97934 <__cxa_atexit@plt+0x89780> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 978d4 <__cxa_atexit@plt+0x89720> │ │ │ │ - ldr r7, [pc, #244] @ 97950 <__cxa_atexit@plt+0x8979c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 978d4 <__cxa_atexit@plt+0x89720> │ │ │ │ - ldr r7, [pc, #236] @ 97954 <__cxa_atexit@plt+0x897a0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 978d4 <__cxa_atexit@plt+0x89720> │ │ │ │ - ldr r7, [pc, #176] @ 97924 <__cxa_atexit@plt+0x89770> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 978d4 <__cxa_atexit@plt+0x89720> │ │ │ │ - ldr r7, [pc, #168] @ 97928 <__cxa_atexit@plt+0x89774> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 978d4 <__cxa_atexit@plt+0x89720> │ │ │ │ - ldr r7, [pc, #176] @ 9793c <__cxa_atexit@plt+0x89788> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 978d4 <__cxa_atexit@plt+0x89720> │ │ │ │ - ldr r7, [pc, #160] @ 97938 <__cxa_atexit@plt+0x89784> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 978d4 <__cxa_atexit@plt+0x89720> │ │ │ │ - ldr r7, [pc, #184] @ 9795c <__cxa_atexit@plt+0x897a8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 978d4 <__cxa_atexit@plt+0x89720> │ │ │ │ - ldr r7, [pc, #168] @ 97958 <__cxa_atexit@plt+0x897a4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 978d4 <__cxa_atexit@plt+0x89720> │ │ │ │ - ldr r7, [pc, #172] @ 97968 <__cxa_atexit@plt+0x897b4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 978d4 <__cxa_atexit@plt+0x89720> │ │ │ │ - ldr r7, [pc, #188] @ 97984 <__cxa_atexit@plt+0x897d0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 978d4 <__cxa_atexit@plt+0x89720> │ │ │ │ - ldr r7, [pc, #172] @ 97980 <__cxa_atexit@plt+0x897cc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #168] @ 97990 <__cxa_atexit@plt+0x897dc> │ │ │ │ + b 1ec5078 <__cxa_atexit@plt+0x1eb6ec4> │ │ │ │ + ldr r7, [pc, #12] @ 93eec <__cxa_atexit@plt+0x85d38> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #28] @ 97914 <__cxa_atexit@plt+0x89760> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r5, #16 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - addseq r3, r6, #32, 4 │ │ │ │ - addseq r3, r6, #24, 2 │ │ │ │ - addseq r3, r6, #156, 2 @ 0x27 │ │ │ │ - addseq r3, r6, #220 @ 0xdc │ │ │ │ - addseq r3, r6, #212 @ 0xd4 │ │ │ │ - addseq r3, r6, #144, 2 @ 0x24 │ │ │ │ - addseq r3, r6, #24, 2 │ │ │ │ - addseq r3, r6, #16, 2 │ │ │ │ - addseq r3, r6, #204 @ 0xcc │ │ │ │ - addseq r3, r6, #220 @ 0xdc │ │ │ │ - addseq r3, r6, #248, 2 @ 0x3e │ │ │ │ - addseq r3, r6, #156, 2 @ 0x27 │ │ │ │ - addseq r3, r6, #220, 2 @ 0x37 │ │ │ │ - addseq r3, r6, #40, 4 @ 0x80000002 │ │ │ │ - addseq r3, r6, #32, 2 │ │ │ │ - addseq r3, r6, #24, 2 │ │ │ │ - addseq r3, r6, #212 @ 0xd4 │ │ │ │ - addseq r3, r6, #228 @ 0xe4 │ │ │ │ - addseq r3, r6, #84, 4 @ 0x40000005 │ │ │ │ - addseq r3, r6, #236, 2 @ 0x3b │ │ │ │ - addseq r3, r6, #216 @ 0xd8 │ │ │ │ - addseq r3, r6, #84, 4 @ 0x40000005 │ │ │ │ - addseq r3, r6, #16, 4 │ │ │ │ - addseq r3, r6, #56, 4 @ 0x80000003 │ │ │ │ - addseq r3, r6, #196, 2 @ 0x31 │ │ │ │ - addseq r3, r6, #76, 4 @ 0xc0000004 │ │ │ │ - addseq r3, r6, #216 @ 0xd8 │ │ │ │ - addseq r3, r6, #232 @ 0xe8 │ │ │ │ - addseq r3, r6, #52, 4 @ 0x40000003 │ │ │ │ - addseq r3, r6, #252, 2 @ 0x3f │ │ │ │ - rsbseq r6, sl, #212, 12 @ 0xd400000 │ │ │ │ - addseq r3, r6, #188, 2 @ 0x2f │ │ │ │ - addseq r2, r6, #128, 28 @ 0x800 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + rsbseq r9, sl, #40, 18 @ 0xa0000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 979e4 <__cxa_atexit@plt+0x89830> │ │ │ │ - ldr lr, [pc, #56] @ 979fc <__cxa_atexit@plt+0x89848> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #52] @ 97a00 <__cxa_atexit@plt+0x8984c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r2, r6, #11 │ │ │ │ - stmib r3, {r1, r7, lr} │ │ │ │ - str r2, [r3, #16] │ │ │ │ - sub r7, r6, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 97a04 <__cxa_atexit@plt+0x89850> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - addseq r2, r6, #248, 30 @ 0x3e0 │ │ │ │ - addseq r2, r6, #188, 24 @ 0xbc00 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 97a4c <__cxa_atexit@plt+0x89898> │ │ │ │ - ldr r3, [pc, #52] @ 97a5c <__cxa_atexit@plt+0x898a8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 97a3c <__cxa_atexit@plt+0x89888> │ │ │ │ - ldr r8, [r8, #3] │ │ │ │ - b 97524 <__cxa_atexit@plt+0x89370> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 97a60 <__cxa_atexit@plt+0x898ac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq r6, sl, #108, 10 @ 0x1b000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 97524 <__cxa_atexit@plt+0x89370> │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + bcc 93f58 <__cxa_atexit@plt+0x85da4> │ │ │ │ + ldr lr, [pc, #80] @ 93f64 <__cxa_atexit@plt+0x85db0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #76] @ 93f68 <__cxa_atexit@plt+0x85db4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #72] @ 93f6c <__cxa_atexit@plt+0x85db8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + sub r1, r6, #19 │ │ │ │ + str r9, [r3, #12]! │ │ │ │ + str r8, [r5] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str lr, [r3, #-8] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20cc <__cxa_atexit@plt+0x3b3f18> │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + @ instruction: 0xfffffcc4 │ │ │ │ + @ instruction: 0xffffff00 │ │ │ │ + addseq r6, r6, #232, 18 @ 0x3a0000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 97abc <__cxa_atexit@plt+0x89908> │ │ │ │ - ldr r7, [pc, #52] @ 97ad0 <__cxa_atexit@plt+0x8991c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - ldr r7, [pc, #44] @ 97ad4 <__cxa_atexit@plt+0x89920> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + bhi 93fb8 <__cxa_atexit@plt+0x85e04> │ │ │ │ + ldr r2, [pc, #48] @ 93fc4 <__cxa_atexit@plt+0x85e10> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 97ab4 <__cxa_atexit@plt+0x89900> │ │ │ │ - b 97ae4 <__cxa_atexit@plt+0x89930> │ │ │ │ + beq 93fb0 <__cxa_atexit@plt+0x85dfc> │ │ │ │ + b 93fd0 <__cxa_atexit@plt+0x85e1c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 97ad8 <__cxa_atexit@plt+0x89924> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - addseq r2, r6, #24, 30 @ 0x60 │ │ │ │ - rsbseq r6, sl, #0, 10 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #224] @ 97bcc <__cxa_atexit@plt+0x89a18> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + cmn r8, #3 │ │ │ │ + ble 94054 <__cxa_atexit@plt+0x85ea0> │ │ │ │ + ldr r2, [pc, #348] @ 94148 <__cxa_atexit@plt+0x85f94> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm r3, {r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq 97bc4 <__cxa_atexit@plt+0x89a10> │ │ │ │ - ldr r2, [r4, #812] @ 0x32c │ │ │ │ - ldr r1, [r4, #820] @ 0x334 │ │ │ │ - ldr r5, [pc, #184] @ 97bd0 <__cxa_atexit@plt+0x89a1c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r0, [r2, #12] │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - str r3, [r0, #12] │ │ │ │ + beq 9412c <__cxa_atexit@plt+0x85f78> │ │ │ │ + ldr r3, [r4, #812] @ 0x32c │ │ │ │ + ldr r2, [r4, #820] @ 0x334 │ │ │ │ + ldr r1, [pc, #324] @ 9414c <__cxa_atexit@plt+0x85f98> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5] │ │ │ │ + ldr r1, [r3, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r5, [r1, #12] │ │ │ │ add r6, r6, #4 │ │ │ │ - str r6, [r1, #4] │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldrd r0, [r2, #72] @ 0x48 │ │ │ │ - sub r6, r6, r3 │ │ │ │ + str r6, [r2, #4] │ │ │ │ + ldr r5, [r2] │ │ │ │ + ldrd r0, [r3, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ subs r0, r0, r6 │ │ │ │ sbc r1, r1, #0 │ │ │ │ - strd r0, [r2, #72] @ 0x48 │ │ │ │ + strd r0, [r3, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - blx r8 │ │ │ │ + mov r0, r8 │ │ │ │ + b 940c0 <__cxa_atexit@plt+0x85f0c> │ │ │ │ + ldr r3, [pc, #228] @ 94140 <__cxa_atexit@plt+0x85f8c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 94138 <__cxa_atexit@plt+0x85f84> │ │ │ │ + ldr r3, [r4, #812] @ 0x32c │ │ │ │ + ldr r2, [r4, #820] @ 0x334 │ │ │ │ + ldr r1, [pc, #204] @ 94144 <__cxa_atexit@plt+0x85f90> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r1, [r5] │ │ │ │ + str r5, [r0, #12] │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r2, #4] │ │ │ │ + ldr r5, [r2] │ │ │ │ + ldrd r0, [r3, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r0, r0, r6 │ │ │ │ + sbc r1, r1, #0 │ │ │ │ + strd r0, [r3, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r4, r0 │ │ │ │ + mvn r0, #1 │ │ │ │ + mov r1, r7 │ │ │ │ + bl cedc │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -140890,27 +137140,32 @@ │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add fp, r2, #100 @ 0x64 │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - muleq r0, r8, r1 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsl r2 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r8, ror #2 │ │ │ │ + andeq r0, r0, ip, lsr #4 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ - ldr r4, [pc, #192] @ 97ca8 <__cxa_atexit@plt+0x89af4> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [r0, #812] @ 0x32c │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - str r4, [r5] │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ - ldr r4, [r7, #3] │ │ │ │ + ldr r3, [pc, #200] @ 9422c <__cxa_atexit@plt+0x86078> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r4, #812] @ 0x32c │ │ │ │ + ldr r4, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [r2, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r5, [r3, #12] │ │ │ │ ldr r5, [r0, #820] @ 0x334 │ │ │ │ add r6, r6, #4 │ │ │ │ str r6, [r5, #4] │ │ │ │ ldr r5, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -140918,20 +137173,22 @@ │ │ │ │ ldr r1, [r5, #76] @ 0x4c │ │ │ │ sub r6, r6, r3 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r1, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - blx r8 │ │ │ │ + mov r1, r7 │ │ │ │ + bl cedc │ │ │ │ + mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -140946,429 +137203,246 @@ │ │ │ │ str r6, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add fp, r2, #100 @ 0x64 │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 97cc8 <__cxa_atexit@plt+0x89b14> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - addseq r2, r6, #136, 18 @ 0x220000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 97d7c <__cxa_atexit@plt+0x89bc8> │ │ │ │ - ldr lr, [pc, #176] @ 97d98 <__cxa_atexit@plt+0x89be4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #164] @ 97d9c <__cxa_atexit@plt+0x89be8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ - tst r2, #3 │ │ │ │ - beq 97d60 <__cxa_atexit@plt+0x89bac> │ │ │ │ - ldr r0, [pc, #144] @ 97da0 <__cxa_atexit@plt+0x89bec> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [r2, #3] │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 97d70 <__cxa_atexit@plt+0x89bbc> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 97d84 <__cxa_atexit@plt+0x89bd0> │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [pc, #92] @ 97da4 <__cxa_atexit@plt+0x89bf0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - addseq r2, r6, #188, 16 @ 0xbc0000 │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - addseq r2, r6, #184, 22 @ 0x2e000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #96] @ 97e18 <__cxa_atexit@plt+0x89c64> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 97e00 <__cxa_atexit@plt+0x89c4c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 97e08 <__cxa_atexit@plt+0x89c54> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r1, [pc, #44] @ 97e1c <__cxa_atexit@plt+0x89c68> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r2, r7} │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - addseq r2, r6, #16, 22 @ 0x4000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 97e64 <__cxa_atexit@plt+0x89cb0> │ │ │ │ - ldr r2, [pc, #44] @ 97e70 <__cxa_atexit@plt+0x89cbc> │ │ │ │ + bcc 94264 <__cxa_atexit@plt+0x860b0> │ │ │ │ + ldr r2, [pc, #28] @ 94270 <__cxa_atexit@plt+0x860bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r2, r6, #188, 20 @ 0xbc000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 97eec <__cxa_atexit@plt+0x89d38> │ │ │ │ - ldr r2, [pc, #120] @ 97f08 <__cxa_atexit@plt+0x89d54> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #112] @ 97f0c <__cxa_atexit@plt+0x89d58> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 97ee0 <__cxa_atexit@plt+0x89d2c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 97ef4 <__cxa_atexit@plt+0x89d40> │ │ │ │ - ldr r3, [pc, #72] @ 97f10 <__cxa_atexit@plt+0x89d5c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - sub r7, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - addseq r2, r6, #24, 14 @ 0x600000 │ │ │ │ - addseq r2, r6, #192, 14 @ 0x3000000 │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r6, r6, #80, 8 @ 0x50000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r4, [r4, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #188] @ 94348 <__cxa_atexit@plt+0x86194> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [r4, #12] │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + ldr r7, [r0, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r7, #4] │ │ │ │ + ldr r7, [r0, #812] @ 0x32c │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldrd r2, [r7, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r2, r2, r6 │ │ │ │ + sbc r3, r3, #0 │ │ │ │ + strd r2, [r7, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + mvn r0, #1 │ │ │ │ + mov r1, r4 │ │ │ │ + bl cedc │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 97f4c <__cxa_atexit@plt+0x89d98> │ │ │ │ - ldr r2, [pc, #32] @ 97f58 <__cxa_atexit@plt+0x89da4> │ │ │ │ + bcc 94380 <__cxa_atexit@plt+0x861cc> │ │ │ │ + ldr r2, [pc, #28] @ 9438c <__cxa_atexit@plt+0x861d8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r2, r6, #80, 14 @ 0x1400000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 97fb0 <__cxa_atexit@plt+0x89dfc> │ │ │ │ - ldr r2, [pc, #60] @ 97fc0 <__cxa_atexit@plt+0x89e0c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #56] @ 97fc4 <__cxa_atexit@plt+0x89e10> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str sl, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - mov r8, r3 │ │ │ │ - str r1, [r8, #16]! │ │ │ │ - mov r9, r3 │ │ │ │ - b 3efca0 <__cxa_atexit@plt+0x3e1aec> │ │ │ │ - mov r3, #28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffd4c │ │ │ │ - @ instruction: 0xfffffeec │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r6, r6, #52, 6 @ 0xd0000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ - sub r2, r5, #4 │ │ │ │ + sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 98018 <__cxa_atexit@plt+0x89e64> │ │ │ │ + bhi 94404 <__cxa_atexit@plt+0x86250> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ + add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 98020 <__cxa_atexit@plt+0x89e6c> │ │ │ │ - ldr r5, [pc, #64] @ 9803c <__cxa_atexit@plt+0x89e88> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #60] @ 98040 <__cxa_atexit@plt+0x89e8c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r3, {r5, r8} │ │ │ │ - str r1, [r2] │ │ │ │ - sub r8, r6, #1 │ │ │ │ + bcc 94410 <__cxa_atexit@plt+0x8625c> │ │ │ │ + ldr lr, [pc, #96] @ 94420 <__cxa_atexit@plt+0x8626c> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #88] @ 94424 <__cxa_atexit@plt+0x86270> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + sub r0, r6, #7 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + ldr r0, [pc, #60] @ 94428 <__cxa_atexit@plt+0x86274> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ mov r5, r2 │ │ │ │ - b cb51c <__cxa_atexit@plt+0xbd368> │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ mov r6, r3 │ │ │ │ - b 98028 <__cxa_atexit@plt+0x89e74> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 98038 <__cxa_atexit@plt+0x89e84> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsbseq r5, sl, #160, 30 @ 0x280 │ │ │ │ - @ instruction: 0xffffff68 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + @ instruction: 0xfffffbb8 │ │ │ │ + addseq r6, r6, #8, 4 @ 0x80000000 │ │ │ │ + addseq r6, r6, #72, 4 @ 0x80000004 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 980c4 <__cxa_atexit@plt+0x89f10> │ │ │ │ - ldr r2, [pc, #128] @ 980fc <__cxa_atexit@plt+0x89f48> │ │ │ │ + mov r3, r6 │ │ │ │ + sub r6, r5, #12 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 94484 <__cxa_atexit@plt+0x862d0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9448c <__cxa_atexit@plt+0x862d8> │ │ │ │ + ldr r2, [pc, #72] @ 944a8 <__cxa_atexit@plt+0x862f4> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - sub r2, r3, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 980d8 <__cxa_atexit@plt+0x89f24> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 980e0 <__cxa_atexit@plt+0x89f2c> │ │ │ │ - ldr r5, [pc, #100] @ 98108 <__cxa_atexit@plt+0x89f54> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #96] @ 9810c <__cxa_atexit@plt+0x89f58> │ │ │ │ + ldr r1, [pc, #68] @ 944ac <__cxa_atexit@plt+0x862f8> │ │ │ │ add r1, pc, r1 │ │ │ │ - stmib r6, {r5, r8} │ │ │ │ - str r1, [r2] │ │ │ │ - sub r8, r3, #1 │ │ │ │ - mov r5, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 1ec5078 <__cxa_atexit@plt+0x1eb6ec4> │ │ │ │ mov r6, r3 │ │ │ │ - b cb51c <__cxa_atexit@plt+0xbd368> │ │ │ │ - ldr r7, [pc, #56] @ 98104 <__cxa_atexit@plt+0x89f50> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, r6 │ │ │ │ - b 980e8 <__cxa_atexit@plt+0x89f34> │ │ │ │ - mov r7, #8 │ │ │ │ + b 94494 <__cxa_atexit@plt+0x862e0> │ │ │ │ + mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ 98100 <__cxa_atexit@plt+0x89f4c> │ │ │ │ + ldr r7, [pc, #8] @ 944a4 <__cxa_atexit@plt+0x862f0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - rsbseq r5, sl, #224, 28 @ 0xe00 │ │ │ │ - rsbseq r5, sl, #8, 30 │ │ │ │ - @ instruction: 0xfffffec0 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r9, sl, #112, 6 @ 0xc0000001 │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 98144 <__cxa_atexit@plt+0x89f90> │ │ │ │ - ldr r2, [pc, #28] @ 98150 <__cxa_atexit@plt+0x89f9c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - addseq r2, r6, #208, 14 @ 0x3400000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 9819c <__cxa_atexit@plt+0x89fe8> │ │ │ │ - ldr r3, [pc, #56] @ 981b0 <__cxa_atexit@plt+0x89ffc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 981b4 <__cxa_atexit@plt+0x8a000> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r8, [r5] │ │ │ │ - ldr r1, [pc, #44] @ 981b8 <__cxa_atexit@plt+0x8a004> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r8, r1, #3 │ │ │ │ - add r9, r3, #2 │ │ │ │ - add sl, r2, #2 │ │ │ │ - b c9428 <__cxa_atexit@plt+0xbb274> │ │ │ │ - ldr r7, [pc, #24] @ 981bc <__cxa_atexit@plt+0x8a008> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - rsbseq r5, sl, #76, 28 @ 0x4c0 │ │ │ │ - rsbseq r5, sl, #84, 28 @ 0x540 │ │ │ │ - addseq r2, r6, #56, 16 @ 0x380000 │ │ │ │ - rsbseq r5, sl, #52, 28 @ 0x340 │ │ │ │ - rsbseq r5, sl, #12, 28 @ 0xc0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 9820c <__cxa_atexit@plt+0x8a058> │ │ │ │ - ldr r3, [pc, #56] @ 98220 <__cxa_atexit@plt+0x8a06c> │ │ │ │ + ldr r3, [pc, #12] @ 944cc <__cxa_atexit@plt+0x86318> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 98224 <__cxa_atexit@plt+0x8a070> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r8, [r5] │ │ │ │ - ldr r1, [pc, #44] @ 98228 <__cxa_atexit@plt+0x8a074> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r8, r1, #3 │ │ │ │ - add r9, r3, #2 │ │ │ │ - add sl, r2, #2 │ │ │ │ - b c9428 <__cxa_atexit@plt+0xbb274> │ │ │ │ - ldr r7, [pc, #24] @ 9822c <__cxa_atexit@plt+0x8a078> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - rsbseq r5, sl, #220, 26 @ 0x3700 │ │ │ │ - rsbseq r5, sl, #228, 26 @ 0x3900 │ │ │ │ - addseq r2, r6, #200, 14 @ 0x3200000 │ │ │ │ - rsbseq r5, sl, #196, 26 @ 0x3100 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20dc <__cxa_atexit@plt+0x3b3f28> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 98274 <__cxa_atexit@plt+0x8a0c0> │ │ │ │ - ldr r7, [pc, #52] @ 98288 <__cxa_atexit@plt+0x8a0d4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - ldr r7, [pc, #44] @ 9828c <__cxa_atexit@plt+0x8a0d8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9826c <__cxa_atexit@plt+0x8a0b8> │ │ │ │ - b 9829c <__cxa_atexit@plt+0x8a0e8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 98290 <__cxa_atexit@plt+0x8a0dc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - addseq r2, r6, #104, 14 @ 0x1a00000 │ │ │ │ - rsbseq r5, sl, #116, 26 @ 0x1d00 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 944ec <__cxa_atexit@plt+0x86338> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20e4 <__cxa_atexit@plt+0x3b3f30> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #224] @ 98384 <__cxa_atexit@plt+0x8a1d0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ + ldr r3, [pc, #28] @ 9451c <__cxa_atexit@plt+0x86368> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ 94520 <__cxa_atexit@plt+0x8636c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20ec <__cxa_atexit@plt+0x3b3f38> │ │ │ │ + addseq r6, r6, #100, 2 │ │ │ │ + addseq r6, r6, #252, 6 @ 0xf0000003 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, ip │ │ │ │ + mov r3, r7 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 94630 <__cxa_atexit@plt+0x8647c> │ │ │ │ + ldr r1, [pc, #244] @ 9463c <__cxa_atexit@plt+0x86488> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 9837c <__cxa_atexit@plt+0x8a1c8> │ │ │ │ + beq 94624 <__cxa_atexit@plt+0x86470> │ │ │ │ + ldr r3, [pc, #220] @ 94640 <__cxa_atexit@plt+0x8648c> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r2, [r4, #812] @ 0x32c │ │ │ │ ldr r1, [r4, #820] @ 0x334 │ │ │ │ - ldr r5, [pc, #184] @ 98388 <__cxa_atexit@plt+0x8a1d4> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r0, [r2, #12] │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - str r3, [r0, #12] │ │ │ │ + ldr r8, [r5, #-4]! │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [r2, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r5, [r3, #12] │ │ │ │ add r6, r6, #4 │ │ │ │ str r6, [r1, #4] │ │ │ │ - ldr r3, [r1] │ │ │ │ + ldr r5, [r1] │ │ │ │ ldrd r0, [r2, #72] @ 0x48 │ │ │ │ - sub r6, r6, r3 │ │ │ │ + sub r6, r6, r5 │ │ │ │ subs r0, r0, r6 │ │ │ │ sbc r1, r1, #0 │ │ │ │ strd r0, [r2, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - blx r8 │ │ │ │ + mov r0, r8 │ │ │ │ + mov r1, r7 │ │ │ │ + bl cee8 │ │ │ │ + mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -141384,27 +137458,31 @@ │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add fp, r2, #100 @ 0x64 │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - muleq r0, r8, r1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ - ldr r4, [pc, #192] @ 98460 <__cxa_atexit@plt+0x8a2ac> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [r0, #812] @ 0x32c │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - str r4, [r5] │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ - ldr r4, [r7, #3] │ │ │ │ + ldr r3, [pc, #200] @ 94720 <__cxa_atexit@plt+0x8656c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r4, #812] @ 0x32c │ │ │ │ + ldr r4, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [r2, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r5, [r3, #12] │ │ │ │ ldr r5, [r0, #820] @ 0x334 │ │ │ │ add r6, r6, #4 │ │ │ │ str r6, [r5, #4] │ │ │ │ ldr r5, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -141412,20 +137490,22 @@ │ │ │ │ ldr r1, [r5, #76] @ 0x4c │ │ │ │ sub r6, r6, r3 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r1, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - blx r8 │ │ │ │ + mov r1, r7 │ │ │ │ + bl cee8 │ │ │ │ + mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -141440,1169 +137520,327 @@ │ │ │ │ str r6, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add fp, r2, #100 @ 0x64 │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 98480 <__cxa_atexit@plt+0x8a2cc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 94758 <__cxa_atexit@plt+0x865a4> │ │ │ │ + ldr r2, [pc, #28] @ 94764 <__cxa_atexit@plt+0x865b0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - addseq r2, r6, #208, 2 @ 0x34 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 98534 <__cxa_atexit@plt+0x8a380> │ │ │ │ - ldr lr, [pc, #176] @ 98550 <__cxa_atexit@plt+0x8a39c> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r5, r6, #92, 30 @ 0x170 │ │ │ │ + andeq r0, r1, r2 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 947dc <__cxa_atexit@plt+0x86628> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 947e8 <__cxa_atexit@plt+0x86634> │ │ │ │ + ldr lr, [pc, #96] @ 947f8 <__cxa_atexit@plt+0x86644> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #164] @ 98554 <__cxa_atexit@plt+0x8a3a0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ - tst r2, #3 │ │ │ │ - beq 98518 <__cxa_atexit@plt+0x8a364> │ │ │ │ - ldr r0, [pc, #144] @ 98558 <__cxa_atexit@plt+0x8a3a4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [r2, #3] │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #88] @ 947fc <__cxa_atexit@plt+0x86648> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + sub r0, r6, #7 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + ldr r0, [pc, #60] @ 94800 <__cxa_atexit@plt+0x8664c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 98528 <__cxa_atexit@plt+0x8a374> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 9853c <__cxa_atexit@plt+0x8a388> │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [pc, #92] @ 9855c <__cxa_atexit@plt+0x8a3a8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + mov r5, r2 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - addseq r2, r6, #4, 2 │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - addseq r2, r6, #0, 8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #96] @ 985d0 <__cxa_atexit@plt+0x8a41c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 985b8 <__cxa_atexit@plt+0x8a404> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 985c0 <__cxa_atexit@plt+0x8a40c> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r1, [pc, #44] @ 985d4 <__cxa_atexit@plt+0x8a420> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r2, r7} │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - addseq r2, r6, #88, 6 @ 0x60000001 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + @ instruction: 0xfffffd94 │ │ │ │ + addseq r5, r6, #48, 28 @ 0x300 │ │ │ │ + addseq r5, r6, #112, 28 @ 0x700 │ │ │ │ + andeq r0, r3, r6, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 948cc <__cxa_atexit@plt+0x86718> │ │ │ │ + cmn sl, #1 │ │ │ │ + beq 94874 <__cxa_atexit@plt+0x866c0> │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + str sl, [r5, #-4] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9861c <__cxa_atexit@plt+0x8a468> │ │ │ │ - ldr r2, [pc, #44] @ 98628 <__cxa_atexit@plt+0x8a474> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r2, r6, #4, 6 @ 0x10000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 948dc <__cxa_atexit@plt+0x86728> │ │ │ │ + ldr r2, [pc, #244] @ 9493c <__cxa_atexit@plt+0x86788> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #-8]! │ │ │ │ + ldr r0, [pc, #236] @ 94940 <__cxa_atexit@plt+0x8678c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r6, #4]! │ │ │ │ + stm r5, {r2, r6} │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ec5078 <__cxa_atexit@plt+0x1eb6ec4> │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 986a4 <__cxa_atexit@plt+0x8a4f0> │ │ │ │ - ldr r2, [pc, #120] @ 986c0 <__cxa_atexit@plt+0x8a50c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #112] @ 986c4 <__cxa_atexit@plt+0x8a510> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 98698 <__cxa_atexit@plt+0x8a4e4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 986ac <__cxa_atexit@plt+0x8a4f8> │ │ │ │ - ldr r3, [pc, #72] @ 986c8 <__cxa_atexit@plt+0x8a514> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - sub r7, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - addseq r1, r6, #96, 30 @ 0x180 │ │ │ │ - addseq r2, r6, #8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 98704 <__cxa_atexit@plt+0x8a550> │ │ │ │ - ldr r2, [pc, #32] @ 98710 <__cxa_atexit@plt+0x8a55c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r1, r6, #152, 30 @ 0x260 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r6 │ │ │ │ + bhi 948fc <__cxa_atexit@plt+0x86748> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 98768 <__cxa_atexit@plt+0x8a5b4> │ │ │ │ - ldr r2, [pc, #60] @ 98778 <__cxa_atexit@plt+0x8a5c4> │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 94904 <__cxa_atexit@plt+0x86750> │ │ │ │ + ldr r2, [pc, #172] @ 94944 <__cxa_atexit@plt+0x86790> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #56] @ 9877c <__cxa_atexit@plt+0x8a5c8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str sl, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - mov r8, r3 │ │ │ │ - str r1, [r8, #16]! │ │ │ │ - mov r9, r3 │ │ │ │ - b 3efca0 <__cxa_atexit@plt+0x3e1aec> │ │ │ │ - mov r3, #28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffd4c │ │ │ │ - @ instruction: 0xfffffeec │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 987d0 <__cxa_atexit@plt+0x8a61c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 987d8 <__cxa_atexit@plt+0x8a624> │ │ │ │ - ldr r5, [pc, #64] @ 987f4 <__cxa_atexit@plt+0x8a640> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #60] @ 987f8 <__cxa_atexit@plt+0x8a644> │ │ │ │ + ldr r1, [pc, #168] @ 94948 <__cxa_atexit@plt+0x86794> │ │ │ │ add r1, pc, r1 │ │ │ │ - stmib r3, {r5, r8} │ │ │ │ - str r1, [r2] │ │ │ │ - sub r8, r6, #1 │ │ │ │ - mov r5, r2 │ │ │ │ - b cb41c <__cxa_atexit@plt+0xbd268> │ │ │ │ + ldr r0, [pc, #164] @ 9494c <__cxa_atexit@plt+0x86798> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + add r2, r1, #1 │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + str r6, [r5, #4] │ │ │ │ mov r6, r3 │ │ │ │ - b 987e0 <__cxa_atexit@plt+0x8a62c> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 987f0 <__cxa_atexit@plt+0x8a63c> │ │ │ │ + b 1ec5078 <__cxa_atexit@plt+0x1eb6ec4> │ │ │ │ + ldr r7, [pc, #100] @ 94938 <__cxa_atexit@plt+0x86784> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rsbseq r5, sl, #20, 16 @ 0x140000 │ │ │ │ - @ instruction: 0xffffff68 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 9887c <__cxa_atexit@plt+0x8a6c8> │ │ │ │ - ldr r2, [pc, #128] @ 988b4 <__cxa_atexit@plt+0x8a700> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - sub r2, r3, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 98890 <__cxa_atexit@plt+0x8a6dc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 98898 <__cxa_atexit@plt+0x8a6e4> │ │ │ │ - ldr r5, [pc, #100] @ 988c0 <__cxa_atexit@plt+0x8a70c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #96] @ 988c4 <__cxa_atexit@plt+0x8a710> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r6, {r5, r8} │ │ │ │ - str r1, [r2] │ │ │ │ - sub r8, r3, #1 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b cb41c <__cxa_atexit@plt+0xbd268> │ │ │ │ - ldr r7, [pc, #56] @ 988bc <__cxa_atexit@plt+0x8a708> │ │ │ │ + ldr r7, [pc, #72] @ 9492c <__cxa_atexit@plt+0x86778> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ + mov r6, #20 │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ mov r3, r6 │ │ │ │ - b 988a0 <__cxa_atexit@plt+0x8a6ec> │ │ │ │ - mov r7, #8 │ │ │ │ + b 9490c <__cxa_atexit@plt+0x86758> │ │ │ │ + mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ 988b8 <__cxa_atexit@plt+0x8a704> │ │ │ │ + ldr r6, [pc, #28] @ 94930 <__cxa_atexit@plt+0x8677c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r7, [pc, #24] @ 94934 <__cxa_atexit@plt+0x86780> │ │ │ │ add r7, pc, r7 │ │ │ │ + add sl, r6, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - rsbseq r5, sl, #84, 14 @ 0x1500000 │ │ │ │ - rsbseq r5, sl, #124, 14 @ 0x1f00000 │ │ │ │ - @ instruction: 0xfffffec0 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + rsbseq r8, sl, #104, 18 @ 0x1a0000 │ │ │ │ + rsbseq r8, sl, #240, 28 @ 0xf00 │ │ │ │ + rsbseq r8, sl, #60, 30 @ 0xf0 │ │ │ │ + andeq r0, r0, ip, lsl #3 │ │ │ │ + @ instruction: 0xffffff18 │ │ │ │ + @ instruction: 0xfffffafc │ │ │ │ + rsbseq r8, sl, #220, 18 @ 0x370000 │ │ │ │ + @ instruction: 0xfffffc0c │ │ │ │ + andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + str r7, [r5, #16] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 988fc <__cxa_atexit@plt+0x8a748> │ │ │ │ - ldr r2, [pc, #28] @ 98908 <__cxa_atexit@plt+0x8a754> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - addseq r2, r6, #24 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 98954 <__cxa_atexit@plt+0x8a7a0> │ │ │ │ - ldr r3, [pc, #56] @ 98968 <__cxa_atexit@plt+0x8a7b4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 9896c <__cxa_atexit@plt+0x8a7b8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r8, [r5] │ │ │ │ - ldr r1, [pc, #44] @ 98970 <__cxa_atexit@plt+0x8a7bc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r8, r1, #3 │ │ │ │ - add r9, r3, #2 │ │ │ │ - add sl, r2, #2 │ │ │ │ - b c9428 <__cxa_atexit@plt+0xbb274> │ │ │ │ - ldr r7, [pc, #24] @ 98974 <__cxa_atexit@plt+0x8a7c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - rsbseq r5, sl, #192, 12 @ 0xc000000 │ │ │ │ - rsbseq r5, sl, #200, 12 @ 0xc800000 │ │ │ │ - addseq r2, r6, #136 @ 0x88 │ │ │ │ - rsbseq r5, sl, #168, 12 @ 0xa800000 │ │ │ │ - rsbseq r5, sl, #128, 12 @ 0x8000000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 989c4 <__cxa_atexit@plt+0x8a810> │ │ │ │ - ldr r3, [pc, #56] @ 989d8 <__cxa_atexit@plt+0x8a824> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 989dc <__cxa_atexit@plt+0x8a828> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r8, [r5] │ │ │ │ - ldr r1, [pc, #44] @ 989e0 <__cxa_atexit@plt+0x8a82c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r8, r1, #3 │ │ │ │ - add r9, r3, #2 │ │ │ │ - add sl, r2, #2 │ │ │ │ - b c9428 <__cxa_atexit@plt+0xbb274> │ │ │ │ - ldr r7, [pc, #24] @ 989e4 <__cxa_atexit@plt+0x8a830> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - rsbseq r5, sl, #80, 12 @ 0x5000000 │ │ │ │ - rsbseq r5, sl, #88, 12 @ 0x5800000 │ │ │ │ - addseq r2, r6, #24 │ │ │ │ - rsbseq r5, sl, #56, 12 @ 0x3800000 │ │ │ │ - rsbseq r5, sl, #128, 12 @ 0x8000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 98a40 <__cxa_atexit@plt+0x8a88c> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 98a38 <__cxa_atexit@plt+0x8a884> │ │ │ │ - ldr r3, [pc, #44] @ 98a48 <__cxa_atexit@plt+0x8a894> │ │ │ │ + bcc 949a8 <__cxa_atexit@plt+0x867f4> │ │ │ │ + ldr lr, [pc, #76] @ 949c4 <__cxa_atexit@plt+0x86810> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r5, #12]! │ │ │ │ + ldr r0, [pc, #68] @ 949c8 <__cxa_atexit@plt+0x86814> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r8, [r5, #-8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str lr, [r5] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + b 1ec5078 <__cxa_atexit@plt+0x1eb6ec4> │ │ │ │ + ldr r3, [pc, #28] @ 949cc <__cxa_atexit@plt+0x86818> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ 98a4c <__cxa_atexit@plt+0x8a898> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r5, r9 │ │ │ │ - b 3efcf8 <__cxa_atexit@plt+0x3e1b44> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - rsbseq r5, sl, #64, 12 @ 0x4000000 │ │ │ │ - addseq r1, r6, #168, 22 @ 0x2a000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 98ac8 <__cxa_atexit@plt+0x8a914> │ │ │ │ - ldr r2, [pc, #120] @ 98ae4 <__cxa_atexit@plt+0x8a930> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #112] @ 98ae8 <__cxa_atexit@plt+0x8a934> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 98abc <__cxa_atexit@plt+0x8a908> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 98ad0 <__cxa_atexit@plt+0x8a91c> │ │ │ │ - ldr r3, [pc, #72] @ 98aec <__cxa_atexit@plt+0x8a938> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - sub r7, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - addseq r1, r6, #60, 22 @ 0xf000 │ │ │ │ - addseq r1, r6, #228, 22 @ 0x39000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 98b28 <__cxa_atexit@plt+0x8a974> │ │ │ │ - ldr r2, [pc, #32] @ 98b34 <__cxa_atexit@plt+0x8a980> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r1, r6, #116, 22 @ 0x1d000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 98bb0 <__cxa_atexit@plt+0x8a9fc> │ │ │ │ - ldr r2, [pc, #120] @ 98bcc <__cxa_atexit@plt+0x8aa18> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #112] @ 98bd0 <__cxa_atexit@plt+0x8aa1c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 98ba4 <__cxa_atexit@plt+0x8a9f0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 98bb8 <__cxa_atexit@plt+0x8aa04> │ │ │ │ - ldr r3, [pc, #72] @ 98bd4 <__cxa_atexit@plt+0x8aa20> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - sub r7, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - addseq r1, r6, #84, 20 @ 0x54000 │ │ │ │ - addseq r1, r6, #252, 20 @ 0xfc000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 98c10 <__cxa_atexit@plt+0x8aa5c> │ │ │ │ - ldr r2, [pc, #32] @ 98c1c <__cxa_atexit@plt+0x8aa68> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r1, r6, #140, 20 @ 0x8c000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 98c98 <__cxa_atexit@plt+0x8aae4> │ │ │ │ - ldr r2, [pc, #120] @ 98cb4 <__cxa_atexit@plt+0x8ab00> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #112] @ 98cb8 <__cxa_atexit@plt+0x8ab04> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 98c8c <__cxa_atexit@plt+0x8aad8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 98ca0 <__cxa_atexit@plt+0x8aaec> │ │ │ │ - ldr r3, [pc, #72] @ 98cbc <__cxa_atexit@plt+0x8ab08> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - sub r7, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - addseq r1, r6, #108, 18 @ 0x1b0000 │ │ │ │ - addseq r1, r6, #20, 20 @ 0x14000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 98cf8 <__cxa_atexit@plt+0x8ab44> │ │ │ │ - ldr r2, [pc, #32] @ 98d04 <__cxa_atexit@plt+0x8ab50> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r1, r6, #164, 18 @ 0x290000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 98d80 <__cxa_atexit@plt+0x8abcc> │ │ │ │ - ldr r2, [pc, #100] @ 98d88 <__cxa_atexit@plt+0x8abd4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #92] @ 98d8c <__cxa_atexit@plt+0x8abd8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 98d64 <__cxa_atexit@plt+0x8abb0> │ │ │ │ - ldrb r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - tst r7, #8 │ │ │ │ - bne 98d70 <__cxa_atexit@plt+0x8abbc> │ │ │ │ - ldr r7, [pc, #52] @ 98d90 <__cxa_atexit@plt+0x8abdc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 98d94 <__cxa_atexit@plt+0x8abe0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - addseq r1, r6, #132, 16 @ 0x840000 │ │ │ │ - addseq r1, r6, #200, 22 @ 0x32000 │ │ │ │ - addseq r1, r6, #176, 22 @ 0x2c000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 98dc8 <__cxa_atexit@plt+0x8ac14> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #28] @ 98dcc <__cxa_atexit@plt+0x8ac18> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add r7, r2, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - tst r1, #8 │ │ │ │ - addeq r7, r3, #2 │ │ │ │ - bx r0 │ │ │ │ - addseq r1, r6, #124, 22 @ 0x1f000 │ │ │ │ - addseq r1, r6, #120, 22 @ 0x1e000 │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + @ instruction: 0xfffffde8 │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 98e48 <__cxa_atexit@plt+0x8ac94> │ │ │ │ - ldr r2, [pc, #100] @ 98e50 <__cxa_atexit@plt+0x8ac9c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #92] @ 98e54 <__cxa_atexit@plt+0x8aca0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 98e2c <__cxa_atexit@plt+0x8ac78> │ │ │ │ - ldrb r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - tst r7, #4 │ │ │ │ - bne 98e38 <__cxa_atexit@plt+0x8ac84> │ │ │ │ - ldr r7, [pc, #52] @ 98e58 <__cxa_atexit@plt+0x8aca4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 98e5c <__cxa_atexit@plt+0x8aca8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - addseq r1, r6, #188, 14 @ 0x2f00000 │ │ │ │ - addseq r1, r6, #0, 22 │ │ │ │ - addseq r1, r6, #232, 20 @ 0xe8000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 98e90 <__cxa_atexit@plt+0x8acdc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #28] @ 98e94 <__cxa_atexit@plt+0x8ace0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add r7, r2, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - tst r1, #4 │ │ │ │ - addeq r7, r3, #2 │ │ │ │ - bx r0 │ │ │ │ - addseq r1, r6, #180, 20 @ 0xb4000 │ │ │ │ - addseq r1, r6, #176, 20 @ 0xb0000 │ │ │ │ + ldr r3, [pc, #12] @ 949ec <__cxa_atexit@plt+0x86838> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20dc <__cxa_atexit@plt+0x3b3f28> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 98f10 <__cxa_atexit@plt+0x8ad5c> │ │ │ │ - ldr r2, [pc, #100] @ 98f18 <__cxa_atexit@plt+0x8ad64> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #92] @ 98f1c <__cxa_atexit@plt+0x8ad68> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 98ef4 <__cxa_atexit@plt+0x8ad40> │ │ │ │ - ldrb r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - tst r7, #2 │ │ │ │ - bne 98f00 <__cxa_atexit@plt+0x8ad4c> │ │ │ │ - ldr r7, [pc, #52] @ 98f20 <__cxa_atexit@plt+0x8ad6c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 98f24 <__cxa_atexit@plt+0x8ad70> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - addseq r1, r6, #244, 12 @ 0xf400000 │ │ │ │ - addseq r1, r6, #56, 20 @ 0x38000 │ │ │ │ - addseq r1, r6, #32, 20 @ 0x20000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 98f58 <__cxa_atexit@plt+0x8ada4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #28] @ 98f5c <__cxa_atexit@plt+0x8ada8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add r7, r2, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - tst r1, #2 │ │ │ │ - addeq r7, r3, #2 │ │ │ │ - bx r0 │ │ │ │ - addseq r1, r6, #236, 18 @ 0x3b0000 │ │ │ │ - addseq r1, r6, #232, 18 @ 0x3a0000 │ │ │ │ + ldr r3, [pc, #12] @ 94a0c <__cxa_atexit@plt+0x86858> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20e4 <__cxa_atexit@plt+0x3b3f30> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 98fd8 <__cxa_atexit@plt+0x8ae24> │ │ │ │ - ldr r2, [pc, #100] @ 98fe0 <__cxa_atexit@plt+0x8ae2c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #92] @ 98fe4 <__cxa_atexit@plt+0x8ae30> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 98fbc <__cxa_atexit@plt+0x8ae08> │ │ │ │ - ldrb r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - tst r7, #1 │ │ │ │ - bne 98fc8 <__cxa_atexit@plt+0x8ae14> │ │ │ │ - ldr r7, [pc, #52] @ 98fe8 <__cxa_atexit@plt+0x8ae34> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 98fec <__cxa_atexit@plt+0x8ae38> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - addseq r1, r6, #44, 12 @ 0x2c00000 │ │ │ │ - addseq r1, r6, #112, 18 @ 0x1c0000 │ │ │ │ - addseq r1, r6, #88, 18 @ 0x160000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 99020 <__cxa_atexit@plt+0x8ae6c> │ │ │ │ + ldr r3, [pc, #28] @ 94a3c <__cxa_atexit@plt+0x86888> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #28] @ 99024 <__cxa_atexit@plt+0x8ae70> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add r7, r2, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - tst r1, #1 │ │ │ │ - addeq r7, r3, #2 │ │ │ │ - bx r0 │ │ │ │ - addseq r1, r6, #36, 18 @ 0x90000 │ │ │ │ - addseq r1, r6, #32, 18 @ 0x80000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, sl │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add sl, r6, #120 @ 0x78 │ │ │ │ - cmp r2, sl │ │ │ │ - bcc 99120 <__cxa_atexit@plt+0x8af6c> │ │ │ │ - ldr r2, [pc, #232] @ 99138 <__cxa_atexit@plt+0x8af84> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #228] @ 9913c <__cxa_atexit@plt+0x8af88> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr ip, [pc, #224] @ 99140 <__cxa_atexit@plt+0x8af8c> │ │ │ │ - add ip, pc, ip │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [pc, #216] @ 99144 <__cxa_atexit@plt+0x8af90> │ │ │ │ - add fp, pc, fp │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - ldr r0, [r5], #4 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r8, [r6, #84] @ 0x54 │ │ │ │ - str r8, [r6, #72] @ 0x48 │ │ │ │ - str r8, [r6, #60] @ 0x3c │ │ │ │ - ldr lr, [pc, #188] @ 99148 <__cxa_atexit@plt+0x8af94> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str lr, [r6, #36] @ 0x24 │ │ │ │ - str r9, [r6, #32] │ │ │ │ - str r3, [r6, #20] │ │ │ │ - ldr lr, [pc, #172] @ 9914c <__cxa_atexit@plt+0x8af98> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r0, [r6, #8] │ │ │ │ - mov r0, r6 │ │ │ │ - str r1, [r0, #52]! @ 0x34 │ │ │ │ - ldr r9, [pc, #156] @ 99150 <__cxa_atexit@plt+0x8af9c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - mov r1, r6 │ │ │ │ - str ip, [r1, #64]! @ 0x40 │ │ │ │ - ldr r2, [pc, #144] @ 99154 <__cxa_atexit@plt+0x8afa0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov ip, r6 │ │ │ │ - str fp, [ip, #76]! @ 0x4c │ │ │ │ - mov fp, r6 │ │ │ │ - str lr, [fp, #88]! @ 0x58 │ │ │ │ - str r8, [r6, #96] @ 0x60 │ │ │ │ - ldr r3, [pc, #120] @ 99158 <__cxa_atexit@plt+0x8afa4> │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ 94a40 <__cxa_atexit@plt+0x8688c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add lr, r6, #100 @ 0x64 │ │ │ │ - stm lr, {r3, fp, ip} │ │ │ │ - str r1, [r6, #112] @ 0x70 │ │ │ │ - str r0, [r6, #116] @ 0x74 │ │ │ │ - mov r3, r6 │ │ │ │ - str r9, [r3, #12]! │ │ │ │ - str r3, [r6, #44] @ 0x2c │ │ │ │ - mov r3, r6 │ │ │ │ - str r2, [r3, #24]! │ │ │ │ - str r3, [r6, #40] @ 0x28 │ │ │ │ - str r6, [r6, #48] @ 0x30 │ │ │ │ - sub r8, sl, #15 │ │ │ │ - sub r9, sl, #79 @ 0x4f │ │ │ │ - mov r6, sl │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 3efca0 <__cxa_atexit@plt+0x3e1aec> │ │ │ │ - mov r6, #120 @ 0x78 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, sl │ │ │ │ - mov sl, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffa04 │ │ │ │ - @ instruction: 0xfffffcb4 │ │ │ │ - @ instruction: 0xfffffd74 │ │ │ │ - @ instruction: 0xfffffe30 │ │ │ │ - addseq r1, r6, #68, 18 @ 0x110000 │ │ │ │ - @ instruction: 0xfffffec4 │ │ │ │ - @ instruction: 0xfffffa88 │ │ │ │ - @ instruction: 0xfffffb60 │ │ │ │ - addseq r1, r6, #244, 16 @ 0xf40000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20ec <__cxa_atexit@plt+0x3b3f38> │ │ │ │ + addseq r5, r6, #68, 24 @ 0x4400 │ │ │ │ + addseq r5, r6, #220, 28 @ 0xdc0 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 991b0 <__cxa_atexit@plt+0x8affc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 991b8 <__cxa_atexit@plt+0x8b004> │ │ │ │ - ldr r5, [pc, #68] @ 991d4 <__cxa_atexit@plt+0x8b020> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #64] @ 991d8 <__cxa_atexit@plt+0x8b024> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r5, [r2] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r8, [r3, #4] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r3 │ │ │ │ - b ca81c <__cxa_atexit@plt+0xbc668> │ │ │ │ - mov r6, r3 │ │ │ │ - b 991c0 <__cxa_atexit@plt+0x8b00c> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 991d0 <__cxa_atexit@plt+0x8b01c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - rsbseq r4, sl, #200, 28 @ 0xc80 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0xfffffe98 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 94abc <__cxa_atexit@plt+0x86908> │ │ │ │ + ldr r3, [pc, #104] @ 94acc <__cxa_atexit@plt+0x86918> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 94a9c <__cxa_atexit@plt+0x868e8> │ │ │ │ + ldr r3, [pc, #88] @ 94ad0 <__cxa_atexit@plt+0x8691c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr sl, [sl, #3] │ │ │ │ + ldr r8, [r5, #-8] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 94aac <__cxa_atexit@plt+0x868f8> │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + mov r7, r8 │ │ │ │ + b 94810 <__cxa_atexit@plt+0x8665c> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r6 │ │ │ │ - mov r6, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 99260 <__cxa_atexit@plt+0x8b0ac> │ │ │ │ - ldr r2, [pc, #128] @ 99298 <__cxa_atexit@plt+0x8b0e4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #-4] │ │ │ │ - sub r2, r6, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 99278 <__cxa_atexit@plt+0x8b0c4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 99280 <__cxa_atexit@plt+0x8b0cc> │ │ │ │ - ldr r5, [pc, #100] @ 992a4 <__cxa_atexit@plt+0x8b0f0> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #96] @ 992a8 <__cxa_atexit@plt+0x8b0f4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r5, [r2] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r8, [r3, #4] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r3 │ │ │ │ - b ca81c <__cxa_atexit@plt+0xbc668> │ │ │ │ - ldr r7, [pc, #56] @ 992a0 <__cxa_atexit@plt+0x8b0ec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r6, r3 │ │ │ │ - b 99288 <__cxa_atexit@plt+0x8b0d4> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ 9929c <__cxa_atexit@plt+0x8b0e8> │ │ │ │ + ldr r7, [pc, #16] @ 94ad4 <__cxa_atexit@plt+0x86920> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - rsbseq r4, sl, #0, 28 │ │ │ │ - rsbseq r4, sl, #44, 28 @ 0x2c0 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - @ instruction: 0xfffffde8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + rsbseq r8, sl, #80, 26 @ 0x1400 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 992e0 <__cxa_atexit@plt+0x8b12c> │ │ │ │ - ldr r2, [pc, #28] @ 992ec <__cxa_atexit@plt+0x8b138> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - addseq r1, r6, #52, 12 @ 0x3400000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 99388 <__cxa_atexit@plt+0x8b1d4> │ │ │ │ - ldr r2, [pc, #152] @ 993a4 <__cxa_atexit@plt+0x8b1f0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r3] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 99368 <__cxa_atexit@plt+0x8b1b4> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 99374 <__cxa_atexit@plt+0x8b1c0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 99390 <__cxa_atexit@plt+0x8b1dc> │ │ │ │ - ldr r3, [pc, #112] @ 993ac <__cxa_atexit@plt+0x8b1f8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r1, [pc, #108] @ 993b0 <__cxa_atexit@plt+0x8b1fc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - sub r7, r2, #2 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ + ldr r3, [pc, #44] @ 94b14 <__cxa_atexit@plt+0x86960> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r3, sl} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 94b0c <__cxa_atexit@plt+0x86958> │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r8, r7 │ │ │ │ + b 94810 <__cxa_atexit@plt+0x8665c> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 993a8 <__cxa_atexit@plt+0x8b1f4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - addseq r1, r6, #88, 4 @ 0x80000005 │ │ │ │ - addseq r1, r6, #156, 4 @ 0xc0000009 │ │ │ │ - addseq r1, r6, #220, 6 @ 0x70000003 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 9940c <__cxa_atexit@plt+0x8b258> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 99420 <__cxa_atexit@plt+0x8b26c> │ │ │ │ - ldr r2, [pc, #84] @ 99434 <__cxa_atexit@plt+0x8b280> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #80] @ 99438 <__cxa_atexit@plt+0x8b284> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 99430 <__cxa_atexit@plt+0x8b27c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r1, r6, #192, 2 @ 0x30 │ │ │ │ - addseq r1, r6, #248, 2 @ 0x3e │ │ │ │ - addseq r1, r6, #56, 6 @ 0xe0000000 │ │ │ │ - rsbseq r4, sl, #80, 24 @ 0x5000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r8, r7 │ │ │ │ + b 94810 <__cxa_atexit@plt+0x8665c> │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ + sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 994a8 <__cxa_atexit@plt+0x8b2f4> │ │ │ │ - ldr r2, [pc, #80] @ 994b4 <__cxa_atexit@plt+0x8b300> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - stmdb r3, {r2, r7, r8} │ │ │ │ - ldr r7, [pc, #68] @ 994b8 <__cxa_atexit@plt+0x8b304> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 994a0 <__cxa_atexit@plt+0x8b2ec> │ │ │ │ - ldr r2, [pc, #56] @ 994bc <__cxa_atexit@plt+0x8b308> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r3, #-4] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - str r1, [r3, #-4] │ │ │ │ + bhi 94b74 <__cxa_atexit@plt+0x869c0> │ │ │ │ + ldr r3, [pc, #40] @ 94b80 <__cxa_atexit@plt+0x869cc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 994a0 <__cxa_atexit@plt+0x8b2ec> │ │ │ │ - b 99508 <__cxa_atexit@plt+0x8b354> │ │ │ │ + beq 94b6c <__cxa_atexit@plt+0x869b8> │ │ │ │ + b 94b8c <__cxa_atexit@plt+0x869d8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - addseq r1, r6, #100, 10 @ 0x19000000 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - rsbseq r4, sl, #184, 22 @ 0x2e000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 994f8 <__cxa_atexit@plt+0x8b344> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 994f0 <__cxa_atexit@plt+0x8b33c> │ │ │ │ - b 99508 <__cxa_atexit@plt+0x8b354> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rsbseq r4, sl, #124, 22 @ 0x1f000 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #92] @ 9956c <__cxa_atexit@plt+0x8b3b8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 9954c <__cxa_atexit@plt+0x8b398> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 99554 <__cxa_atexit@plt+0x8b3a0> │ │ │ │ - ldr r3, [pc, #56] @ 99570 <__cxa_atexit@plt+0x8b3bc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9954c <__cxa_atexit@plt+0x8b398> │ │ │ │ - b 995e4 <__cxa_atexit@plt+0x8b430> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 99574 <__cxa_atexit@plt+0x8b3c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r0, [pc, #16] @ 99578 <__cxa_atexit@plt+0x8b3c4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - rsbseq r4, sl, #36, 22 @ 0x9000 │ │ │ │ - rsbseq r4, sl, #24, 22 @ 0x6000 │ │ │ │ - rsbseq r4, sl, #252, 20 @ 0xfc000 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 995b0 <__cxa_atexit@plt+0x8b3fc> │ │ │ │ - ldr r3, [pc, #52] @ 995d0 <__cxa_atexit@plt+0x8b41c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 995c8 <__cxa_atexit@plt+0x8b414> │ │ │ │ - b 995e4 <__cxa_atexit@plt+0x8b430> │ │ │ │ - ldr r7, [pc, #28] @ 995d4 <__cxa_atexit@plt+0x8b420> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r0, [pc, #20] @ 995d8 <__cxa_atexit@plt+0x8b424> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsbseq r4, sl, #200, 20 @ 0xc8000 │ │ │ │ - rsbseq r4, sl, #188, 20 @ 0xbc000 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #224] @ 996cc <__cxa_atexit@plt+0x8b518> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 996c4 <__cxa_atexit@plt+0x8b510> │ │ │ │ - ldr r3, [pc, #204] @ 996d0 <__cxa_atexit@plt+0x8b51c> │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r4, [r4, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #192] @ 94c5c <__cxa_atexit@plt+0x86aa8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r4, #812] @ 0x32c │ │ │ │ - ldr r1, [r4, #820] @ 0x334 │ │ │ │ - ldr sl, [r5, #8]! │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [r2, #12] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ + ldr r3, [r4, #12] │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ str r5, [r3, #12] │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ add r6, r6, #4 │ │ │ │ - str r6, [r1, #4] │ │ │ │ - ldr r5, [r1] │ │ │ │ - ldrd r0, [r2, #72] @ 0x48 │ │ │ │ - sub r6, r6, r5 │ │ │ │ - subs r0, r0, r6 │ │ │ │ - sbc r1, r1, #0 │ │ │ │ - strd r0, [r2, #72] @ 0x48 │ │ │ │ + str r6, [r5, #4] │ │ │ │ + ldr r5, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldr r2, [r5, #72] @ 0x48 │ │ │ │ + ldr r1, [r5, #76] @ 0x4c │ │ │ │ + sub r6, r6, r3 │ │ │ │ + subs r2, r2, r6 │ │ │ │ + sbc r3, r1, #0 │ │ │ │ + strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ - mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, r9 │ │ │ │ - mov r1, r8 │ │ │ │ - blx sl │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + cmn r4, #2 │ │ │ │ + mvnle r4, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl cef4 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -142617,29 +137855,83 @@ │ │ │ │ str r6, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add fp, r2, #100 @ 0x64 │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ 94c7c <__cxa_atexit@plt+0x86ac8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + addseq r5, r6, #244, 18 @ 0x3d0000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 94cd0 <__cxa_atexit@plt+0x86b1c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 94cd8 <__cxa_atexit@plt+0x86b24> │ │ │ │ + ldr r1, [pc, #64] @ 94cf4 <__cxa_atexit@plt+0x86b40> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #60] @ 94cf8 <__cxa_atexit@plt+0x86b44> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r1, r9} │ │ │ │ + sub r2, r6, #3 │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r2 │ │ │ │ + b 94ce0 <__cxa_atexit@plt+0x86b2c> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 94cf0 <__cxa_atexit@plt+0x86b3c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + rsbseq r8, sl, #48, 22 @ 0xc000 │ │ │ │ + @ instruction: 0xfffffe88 │ │ │ │ + addseq r5, r6, #120, 18 @ 0x1e0000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 94d3c <__cxa_atexit@plt+0x86b88> │ │ │ │ + ldr r3, [pc, #40] @ 94d48 <__cxa_atexit@plt+0x86b94> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 94d34 <__cxa_atexit@plt+0x86b80> │ │ │ │ + b 94d54 <__cxa_atexit@plt+0x86ba0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - @ instruction: 0x000001b4 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ - ldr r4, [pc, #200] @ 997b0 <__cxa_atexit@plt+0x8b5fc> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [r0, #812] @ 0x32c │ │ │ │ - ldr r9, [r5, #8]! │ │ │ │ - str r4, [r5] │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r4, [r5, #-4] │ │ │ │ + ldr r4, [r4, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #192] @ 94e24 <__cxa_atexit@plt+0x86c70> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [r4, #12] │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ str r5, [r3, #12] │ │ │ │ ldr r5, [r0, #820] @ 0x334 │ │ │ │ add r6, r6, #4 │ │ │ │ str r6, [r5, #4] │ │ │ │ ldr r5, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -142647,21 +137939,22 @@ │ │ │ │ ldr r1, [r5, #76] @ 0x4c │ │ │ │ sub r6, r6, r3 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r1, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r5, r0 │ │ │ │ + cmn r4, #2 │ │ │ │ + mvnle r4, #1 │ │ │ │ mov r0, r4 │ │ │ │ - mov r1, r8 │ │ │ │ - blx r9 │ │ │ │ + bl cf00 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -142676,228 +137969,110 @@ │ │ │ │ str r6, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add fp, r2, #100 @ 0x64 │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 997d0 <__cxa_atexit@plt+0x8b61c> │ │ │ │ + ldr r7, [pc, #12] @ 94e44 <__cxa_atexit@plt+0x86c90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - addseq r0, r6, #128, 28 @ 0x800 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + addseq r5, r6, #44, 16 @ 0x2c0000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r6 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 99848 <__cxa_atexit@plt+0x8b694> │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 94e98 <__cxa_atexit@plt+0x86ce4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #20 │ │ │ │ + add r6, r2, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 99850 <__cxa_atexit@plt+0x8b69c> │ │ │ │ - ldr r3, [pc, #100] @ 99870 <__cxa_atexit@plt+0x8b6bc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [pc, #96] @ 99874 <__cxa_atexit@plt+0x8b6c0> │ │ │ │ + bcc 94ea0 <__cxa_atexit@plt+0x86cec> │ │ │ │ + ldr r1, [pc, #64] @ 94ebc <__cxa_atexit@plt+0x86d08> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #92] @ 99878 <__cxa_atexit@plt+0x8b6c4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r3, [r2, #4]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str r1, [r2, #12] │ │ │ │ - str r8, [r2, #16] │ │ │ │ - ldr r3, [pc, #68] @ 9987c <__cxa_atexit@plt+0x8b6c8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #3 │ │ │ │ - sub r9, r6, #2 │ │ │ │ - add sl, r0, #2 │ │ │ │ - b c9428 <__cxa_atexit@plt+0xbb274> │ │ │ │ - mov r6, r2 │ │ │ │ - b 99858 <__cxa_atexit@plt+0x8b6a4> │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ 9986c <__cxa_atexit@plt+0x8b6b8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [pc, #60] @ 94ec0 <__cxa_atexit@plt+0x86d0c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r1, r9} │ │ │ │ + sub r2, r6, #3 │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - rsbseq r4, sl, #72, 16 @ 0x480000 │ │ │ │ - @ instruction: 0xfffffae8 │ │ │ │ - @ instruction: 0xfffffc34 │ │ │ │ - rsbseq r4, sl, #120, 16 @ 0x780000 │ │ │ │ - addseq r1, r6, #164, 2 @ 0x29 │ │ │ │ - rsbseq r4, sl, #28, 16 @ 0x1c0000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r2, r6 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 998f8 <__cxa_atexit@plt+0x8b744> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #20 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 99900 <__cxa_atexit@plt+0x8b74c> │ │ │ │ - ldr r3, [pc, #100] @ 99920 <__cxa_atexit@plt+0x8b76c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [pc, #96] @ 99924 <__cxa_atexit@plt+0x8b770> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #92] @ 99928 <__cxa_atexit@plt+0x8b774> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r3, [r2, #4]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str r1, [r2, #12] │ │ │ │ - str r8, [r2, #16] │ │ │ │ - ldr r3, [pc, #68] @ 9992c <__cxa_atexit@plt+0x8b778> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #3 │ │ │ │ - sub r9, r6, #2 │ │ │ │ - add sl, r0, #2 │ │ │ │ - b c9428 <__cxa_atexit@plt+0xbb274> │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ mov r6, r2 │ │ │ │ - b 99908 <__cxa_atexit@plt+0x8b754> │ │ │ │ - mov r7, #20 │ │ │ │ + b 94ea8 <__cxa_atexit@plt+0x86cf4> │ │ │ │ + mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ 9991c <__cxa_atexit@plt+0x8b768> │ │ │ │ + ldr r7, [pc, #8] @ 94eb8 <__cxa_atexit@plt+0x86d04> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rsbseq r4, sl, #152, 14 @ 0x2600000 │ │ │ │ - @ instruction: 0xfffffa38 │ │ │ │ - @ instruction: 0xfffffb84 │ │ │ │ - rsbseq r4, sl, #200, 14 @ 0x3200000 │ │ │ │ - addseq r1, r6, #244 @ 0xf4 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + rsbseq r8, sl, #108, 18 @ 0x1b0000 │ │ │ │ + @ instruction: 0xfffffe88 │ │ │ │ + addseq r5, r6, #176, 14 @ 0x2c00000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ + sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 99974 <__cxa_atexit@plt+0x8b7c0> │ │ │ │ - ldr r7, [pc, #52] @ 99988 <__cxa_atexit@plt+0x8b7d4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - ldr r7, [pc, #44] @ 9998c <__cxa_atexit@plt+0x8b7d8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + bhi 94f04 <__cxa_atexit@plt+0x86d50> │ │ │ │ + ldr r3, [pc, #40] @ 94f10 <__cxa_atexit@plt+0x86d5c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 9996c <__cxa_atexit@plt+0x8b7b8> │ │ │ │ - b 9999c <__cxa_atexit@plt+0x8b7e8> │ │ │ │ + beq 94efc <__cxa_atexit@plt+0x86d48> │ │ │ │ + b 94f1c <__cxa_atexit@plt+0x86d68> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 99990 <__cxa_atexit@plt+0x8b7dc> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - addseq r1, r6, #128 @ 0x80 │ │ │ │ - rsbseq r4, sl, #68, 14 @ 0x1100000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #224] @ 99a84 <__cxa_atexit@plt+0x8b8d0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 99a7c <__cxa_atexit@plt+0x8b8c8> │ │ │ │ - ldr r2, [r4, #812] @ 0x32c │ │ │ │ - ldr r1, [r4, #820] @ 0x334 │ │ │ │ - ldr r5, [pc, #184] @ 99a88 <__cxa_atexit@plt+0x8b8d4> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r0, [r2, #12] │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - str r3, [r0, #12] │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r1, #4] │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldrd r0, [r2, #72] @ 0x48 │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r0, r0, r6 │ │ │ │ - sbc r1, r1, #0 │ │ │ │ - strd r0, [r2, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - blx r8 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - muleq r0, r8, r1 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ - ldr r4, [pc, #192] @ 99b60 <__cxa_atexit@plt+0x8b9ac> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [r0, #812] @ 0x32c │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - str r4, [r5] │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ + ldr r3, [pc, #212] @ 94ffc <__cxa_atexit@plt+0x86e48> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r4, [r7, #3] │ │ │ │ - str r5, [r3, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ + ldr r7, [pc, #204] @ 95000 <__cxa_atexit@plt+0x86e4c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [r0, #812] @ 0x32c │ │ │ │ + cmn r4, #3 │ │ │ │ + movgt r7, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [r2, #12] │ │ │ │ + str r5, [r7, #12] │ │ │ │ + ldr r7, [r0, #820] @ 0x334 │ │ │ │ + add r5, r6, #4 │ │ │ │ + str r5, [r7, #4] │ │ │ │ + ldr r7, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ + mov r6, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r2, [r5, #72] @ 0x48 │ │ │ │ - ldr r1, [r5, #76] @ 0x4c │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r2, r2, r6 │ │ │ │ + ldr r2, [r7, #72] @ 0x48 │ │ │ │ + ldr r1, [r7, #76] @ 0x4c │ │ │ │ + mvnle r4, #1 │ │ │ │ + sub r5, r5, r3 │ │ │ │ + subs r2, r2, r5 │ │ │ │ sbc r3, r1, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ + strd r2, [r7, #72] @ 0x48 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - blx r8 │ │ │ │ + bl cf0c │ │ │ │ + mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -142912,253 +138087,237 @@ │ │ │ │ str r6, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add fp, r2, #100 @ 0x64 │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 99b80 <__cxa_atexit@plt+0x8b9cc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - addseq r0, r6, #208, 20 @ 0xd0000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 99bfc <__cxa_atexit@plt+0x8ba48> │ │ │ │ - ldr r2, [pc, #120] @ 99c18 <__cxa_atexit@plt+0x8ba64> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #112] @ 99c1c <__cxa_atexit@plt+0x8ba68> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 99bf0 <__cxa_atexit@plt+0x8ba3c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 99c04 <__cxa_atexit@plt+0x8ba50> │ │ │ │ - ldr r3, [pc, #72] @ 99c20 <__cxa_atexit@plt+0x8ba6c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - sub r7, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - addseq r0, r6, #8, 20 @ 0x8000 │ │ │ │ - addseq r0, r6, #176, 20 @ 0xb0000 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 99c5c <__cxa_atexit@plt+0x8baa8> │ │ │ │ - ldr r2, [pc, #32] @ 99c68 <__cxa_atexit@plt+0x8bab4> │ │ │ │ + bcc 95038 <__cxa_atexit@plt+0x86e84> │ │ │ │ + ldr r2, [pc, #28] @ 95044 <__cxa_atexit@plt+0x86e90> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r0, r6, #64, 20 @ 0x40000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 99ce4 <__cxa_atexit@plt+0x8bb30> │ │ │ │ - ldr r2, [pc, #120] @ 99d00 <__cxa_atexit@plt+0x8bb4c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #112] @ 99d04 <__cxa_atexit@plt+0x8bb50> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 99cd8 <__cxa_atexit@plt+0x8bb24> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 99cec <__cxa_atexit@plt+0x8bb38> │ │ │ │ - ldr r3, [pc, #72] @ 99d08 <__cxa_atexit@plt+0x8bb54> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - sub r7, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - addseq r0, r6, #32, 18 @ 0x80000 │ │ │ │ - addseq r0, r6, #200, 18 @ 0x320000 │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r5, r6, #124, 12 @ 0x7c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 99d44 <__cxa_atexit@plt+0x8bb90> │ │ │ │ - ldr r2, [pc, #32] @ 99d50 <__cxa_atexit@plt+0x8bb9c> │ │ │ │ + bcc 9507c <__cxa_atexit@plt+0x86ec8> │ │ │ │ + ldr r2, [pc, #28] @ 95088 <__cxa_atexit@plt+0x86ed4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r0, r6, #88, 18 @ 0x160000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r5, r6, #56, 12 @ 0x3800000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 99db8 <__cxa_atexit@plt+0x8bc04> │ │ │ │ - ldr r2, [pc, #76] @ 99dc8 <__cxa_atexit@plt+0x8bc14> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 99dcc <__cxa_atexit@plt+0x8bc18> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #60] @ 99dd0 <__cxa_atexit@plt+0x8bc1c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r9, [r3, #8] │ │ │ │ - mov r0, r3 │ │ │ │ - str r1, [r0, #12]! │ │ │ │ - str r8, [r3, #20] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str r3, [r3, #32] │ │ │ │ - sub r8, r6, #7 │ │ │ │ - b 3efa50 <__cxa_atexit@plt+0x3e189c> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 950f8 <__cxa_atexit@plt+0x86f44> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 95104 <__cxa_atexit@plt+0x86f50> │ │ │ │ + ldr lr, [pc, #88] @ 95114 <__cxa_atexit@plt+0x86f60> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #80] @ 95118 <__cxa_atexit@plt+0x86f64> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + sub r1, r6, #3 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [pc, #56] @ 9511c <__cxa_atexit@plt+0x86f68> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe0c │ │ │ │ - @ instruction: 0xfffffeec │ │ │ │ - addseq r0, r6, #80, 24 @ 0x5000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + @ instruction: 0xfffffe10 │ │ │ │ + addseq r5, r6, #12, 10 @ 0x3000000 │ │ │ │ + addseq r5, r6, #80, 10 @ 0x14000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ + sub r6, r5, #12 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 95174 <__cxa_atexit@plt+0x86fc0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r3, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 99e08 <__cxa_atexit@plt+0x8bc54> │ │ │ │ - ldr r2, [pc, #36] @ 99e20 <__cxa_atexit@plt+0x8bc6c> │ │ │ │ + bcc 9517c <__cxa_atexit@plt+0x86fc8> │ │ │ │ + ldr r2, [pc, #68] @ 95198 <__cxa_atexit@plt+0x86fe4> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - sub r8, r6, #2 │ │ │ │ - b cc01c <__cxa_atexit@plt+0xbde68> │ │ │ │ - ldr r7, [pc, #20] @ 99e24 <__cxa_atexit@plt+0x8bc70> │ │ │ │ + ldr r1, [pc, #64] @ 9519c <__cxa_atexit@plt+0x86fe8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 1ec5078 <__cxa_atexit@plt+0x1eb6ec4> │ │ │ │ + mov r6, r3 │ │ │ │ + b 95184 <__cxa_atexit@plt+0x86fd0> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 95194 <__cxa_atexit@plt+0x86fe0> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff60 │ │ │ │ - rsbseq r4, sl, #188, 4 @ 0xc000000b │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + rsbseq r8, sl, #148, 12 @ 0x9400000 │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 951bc <__cxa_atexit@plt+0x87008> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20dc <__cxa_atexit@plt+0x3b3f28> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 951dc <__cxa_atexit@plt+0x87028> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20e4 <__cxa_atexit@plt+0x3b3f30> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 9520c <__cxa_atexit@plt+0x87058> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ 95210 <__cxa_atexit@plt+0x8705c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20ec <__cxa_atexit@plt+0x3b3f38> │ │ │ │ + addseq r5, r6, #116, 8 @ 0x74000000 │ │ │ │ + addseq r5, r6, #12, 14 @ 0x300000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 99e6c <__cxa_atexit@plt+0x8bcb8> │ │ │ │ - ldr r7, [pc, #52] @ 99e80 <__cxa_atexit@plt+0x8bccc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - ldr r7, [pc, #44] @ 99e84 <__cxa_atexit@plt+0x8bcd0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + bhi 9525c <__cxa_atexit@plt+0x870a8> │ │ │ │ + ldr r2, [pc, #48] @ 95268 <__cxa_atexit@plt+0x870b4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 99e64 <__cxa_atexit@plt+0x8bcb0> │ │ │ │ - b 99e94 <__cxa_atexit@plt+0x8bce0> │ │ │ │ + beq 95254 <__cxa_atexit@plt+0x870a0> │ │ │ │ + b 95274 <__cxa_atexit@plt+0x870c0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 99e88 <__cxa_atexit@plt+0x8bcd4> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - addseq r0, r6, #144, 22 @ 0x24000 │ │ │ │ - rsbseq r4, sl, #92, 4 @ 0xc0000005 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #224] @ 99f7c <__cxa_atexit@plt+0x8bdc8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + cmn r8, #3 │ │ │ │ + ble 952f8 <__cxa_atexit@plt+0x87144> │ │ │ │ + ldr r2, [pc, #348] @ 953ec <__cxa_atexit@plt+0x87238> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm r3, {r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq 99f74 <__cxa_atexit@plt+0x8bdc0> │ │ │ │ - ldr r2, [r4, #812] @ 0x32c │ │ │ │ - ldr r1, [r4, #820] @ 0x334 │ │ │ │ - ldr r5, [pc, #184] @ 99f80 <__cxa_atexit@plt+0x8bdcc> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r0, [r2, #12] │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - str r3, [r0, #12] │ │ │ │ + beq 953d0 <__cxa_atexit@plt+0x8721c> │ │ │ │ + ldr r3, [r4, #812] @ 0x32c │ │ │ │ + ldr r2, [r4, #820] @ 0x334 │ │ │ │ + ldr r1, [pc, #324] @ 953f0 <__cxa_atexit@plt+0x8723c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5] │ │ │ │ + ldr r1, [r3, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r5, [r1, #12] │ │ │ │ add r6, r6, #4 │ │ │ │ - str r6, [r1, #4] │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldrd r0, [r2, #72] @ 0x48 │ │ │ │ - sub r6, r6, r3 │ │ │ │ + str r6, [r2, #4] │ │ │ │ + ldr r5, [r2] │ │ │ │ + ldrd r0, [r3, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ subs r0, r0, r6 │ │ │ │ sbc r1, r1, #0 │ │ │ │ - strd r0, [r2, #72] @ 0x48 │ │ │ │ + strd r0, [r3, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - blx r8 │ │ │ │ + mov r0, r8 │ │ │ │ + b 95364 <__cxa_atexit@plt+0x871b0> │ │ │ │ + ldr r3, [pc, #228] @ 953e4 <__cxa_atexit@plt+0x87230> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 953dc <__cxa_atexit@plt+0x87228> │ │ │ │ + ldr r3, [r4, #812] @ 0x32c │ │ │ │ + ldr r2, [r4, #820] @ 0x334 │ │ │ │ + ldr r1, [pc, #204] @ 953e8 <__cxa_atexit@plt+0x87234> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r1, [r5] │ │ │ │ + str r5, [r0, #12] │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r2, #4] │ │ │ │ + ldr r5, [r2] │ │ │ │ + ldrd r0, [r3, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r0, r0, r6 │ │ │ │ + sbc r1, r1, #0 │ │ │ │ + strd r0, [r3, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r4, r0 │ │ │ │ + mvn r0, #1 │ │ │ │ + mov r1, r7 │ │ │ │ + bl cf18 │ │ │ │ + mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -143174,27 +138333,32 @@ │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add fp, r2, #100 @ 0x64 │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - muleq r0, r8, r1 │ │ │ │ + andeq r0, r0, ip, lsl r2 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r8, ror #2 │ │ │ │ + andeq r0, r0, ip, lsr #4 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ - ldr r4, [pc, #192] @ 9a058 <__cxa_atexit@plt+0x8bea4> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [r0, #812] @ 0x32c │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - str r4, [r5] │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ - ldr r4, [r7, #3] │ │ │ │ + ldr r3, [pc, #200] @ 954d0 <__cxa_atexit@plt+0x8731c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r4, #812] @ 0x32c │ │ │ │ + ldr r4, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [r2, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r5, [r3, #12] │ │ │ │ ldr r5, [r0, #820] @ 0x334 │ │ │ │ add r6, r6, #4 │ │ │ │ str r6, [r5, #4] │ │ │ │ ldr r5, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -143202,20 +138366,22 @@ │ │ │ │ ldr r1, [r5, #76] @ 0x4c │ │ │ │ sub r6, r6, r3 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r1, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - blx r8 │ │ │ │ + mov r1, r7 │ │ │ │ + bl cf18 │ │ │ │ + mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -143230,304 +138396,261 @@ │ │ │ │ str r6, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add fp, r2, #100 @ 0x64 │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 9a078 <__cxa_atexit@plt+0x8bec4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - addseq r0, r6, #216, 10 @ 0x36000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9a0f4 <__cxa_atexit@plt+0x8bf40> │ │ │ │ - ldr r2, [pc, #120] @ 9a110 <__cxa_atexit@plt+0x8bf5c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #112] @ 9a114 <__cxa_atexit@plt+0x8bf60> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9a0e8 <__cxa_atexit@plt+0x8bf34> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 9a0fc <__cxa_atexit@plt+0x8bf48> │ │ │ │ - ldr r3, [pc, #72] @ 9a118 <__cxa_atexit@plt+0x8bf64> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - sub r7, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - addseq r0, r6, #16, 10 @ 0x4000000 │ │ │ │ - addseq r0, r6, #184, 10 @ 0x2e000000 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9a154 <__cxa_atexit@plt+0x8bfa0> │ │ │ │ - ldr r2, [pc, #32] @ 9a160 <__cxa_atexit@plt+0x8bfac> │ │ │ │ + bcc 95508 <__cxa_atexit@plt+0x87354> │ │ │ │ + ldr r2, [pc, #28] @ 95514 <__cxa_atexit@plt+0x87360> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r0, r6, #72, 10 @ 0x12000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9a1dc <__cxa_atexit@plt+0x8c028> │ │ │ │ - ldr r2, [pc, #120] @ 9a1f8 <__cxa_atexit@plt+0x8c044> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #112] @ 9a1fc <__cxa_atexit@plt+0x8c048> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9a1d0 <__cxa_atexit@plt+0x8c01c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 9a1e4 <__cxa_atexit@plt+0x8c030> │ │ │ │ - ldr r3, [pc, #72] @ 9a200 <__cxa_atexit@plt+0x8c04c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - sub r7, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - addseq r0, r6, #40, 8 @ 0x28000000 │ │ │ │ - addseq r0, r6, #208, 8 @ 0xd0000000 │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r5, r6, #172, 2 @ 0x2b │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r4, [r4, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #188] @ 955ec <__cxa_atexit@plt+0x87438> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [r4, #12] │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + ldr r7, [r0, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r7, #4] │ │ │ │ + ldr r7, [r0, #812] @ 0x32c │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldrd r2, [r7, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r2, r2, r6 │ │ │ │ + sbc r3, r3, #0 │ │ │ │ + strd r2, [r7, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + mvn r0, #1 │ │ │ │ + mov r1, r4 │ │ │ │ + bl cf18 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9a23c <__cxa_atexit@plt+0x8c088> │ │ │ │ - ldr r2, [pc, #32] @ 9a248 <__cxa_atexit@plt+0x8c094> │ │ │ │ + bcc 95624 <__cxa_atexit@plt+0x87470> │ │ │ │ + ldr r2, [pc, #28] @ 95630 <__cxa_atexit@plt+0x8747c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r0, r6, #96, 8 @ 0x60000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r5, r6, #144 @ 0x90 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9a29c <__cxa_atexit@plt+0x8c0e8> │ │ │ │ - ldr r2, [pc, #56] @ 9a2ac <__cxa_atexit@plt+0x8c0f8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #52] @ 9a2b0 <__cxa_atexit@plt+0x8c0fc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #20] │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 956a8 <__cxa_atexit@plt+0x874f4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 956b4 <__cxa_atexit@plt+0x87500> │ │ │ │ + ldr lr, [pc, #96] @ 956c4 <__cxa_atexit@plt+0x87510> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #88] @ 956c8 <__cxa_atexit@plt+0x87514> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + sub r0, r6, #7 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + ldr r0, [pc, #60] @ 956cc <__cxa_atexit@plt+0x87518> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ str r9, [r3, #8] │ │ │ │ - mov r8, r3 │ │ │ │ - str r1, [r8, #12]! │ │ │ │ - mov r9, r3 │ │ │ │ - b 3efca0 <__cxa_atexit@plt+0x3e1aec> │ │ │ │ - mov r3, #24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + mov r5, r2 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe0c │ │ │ │ - @ instruction: 0xfffffeec │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + @ instruction: 0xfffffbb8 │ │ │ │ + addseq r4, r6, #100, 30 @ 0x190 │ │ │ │ + addseq r4, r6, #164, 30 @ 0x290 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ + sub r6, r5, #12 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 95728 <__cxa_atexit@plt+0x87574> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r3, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9a2e8 <__cxa_atexit@plt+0x8c134> │ │ │ │ - ldr r2, [pc, #36] @ 9a300 <__cxa_atexit@plt+0x8c14c> │ │ │ │ + bcc 95730 <__cxa_atexit@plt+0x8757c> │ │ │ │ + ldr r2, [pc, #72] @ 9574c <__cxa_atexit@plt+0x87598> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - sub r8, r6, #2 │ │ │ │ - b ca31c <__cxa_atexit@plt+0xbc168> │ │ │ │ - ldr r7, [pc, #20] @ 9a304 <__cxa_atexit@plt+0x8c150> │ │ │ │ + ldr r1, [pc, #68] @ 95750 <__cxa_atexit@plt+0x8759c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 1ec5078 <__cxa_atexit@plt+0x1eb6ec4> │ │ │ │ + mov r6, r3 │ │ │ │ + b 95738 <__cxa_atexit@plt+0x87584> │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 95748 <__cxa_atexit@plt+0x87594> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff78 │ │ │ │ - rsbseq r3, sl, #236, 26 @ 0x3b00 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + rsbseq r8, sl, #228 @ 0xe4 │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 95770 <__cxa_atexit@plt+0x875bc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20dc <__cxa_atexit@plt+0x3b3f28> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 95790 <__cxa_atexit@plt+0x875dc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20e4 <__cxa_atexit@plt+0x3b3f30> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 957c0 <__cxa_atexit@plt+0x8760c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ 957c4 <__cxa_atexit@plt+0x87610> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20ec <__cxa_atexit@plt+0x3b3f38> │ │ │ │ + addseq r4, r6, #192, 28 @ 0xc00 │ │ │ │ + addseq r5, r6, #88, 2 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ + sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 9a34c <__cxa_atexit@plt+0x8c198> │ │ │ │ - ldr r7, [pc, #52] @ 9a360 <__cxa_atexit@plt+0x8c1ac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - ldr r7, [pc, #44] @ 9a364 <__cxa_atexit@plt+0x8c1b0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + bhi 95808 <__cxa_atexit@plt+0x87654> │ │ │ │ + ldr r3, [pc, #40] @ 95814 <__cxa_atexit@plt+0x87660> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 9a344 <__cxa_atexit@plt+0x8c190> │ │ │ │ - b 9a374 <__cxa_atexit@plt+0x8c1c0> │ │ │ │ + beq 95800 <__cxa_atexit@plt+0x8764c> │ │ │ │ + b 95820 <__cxa_atexit@plt+0x8766c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 9a368 <__cxa_atexit@plt+0x8c1b4> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - addseq r0, r6, #180, 12 @ 0xb400000 │ │ │ │ - rsbseq r3, sl, #140, 26 @ 0x2300 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #224] @ 9a45c <__cxa_atexit@plt+0x8c2a8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9a454 <__cxa_atexit@plt+0x8c2a0> │ │ │ │ - ldr r2, [r4, #812] @ 0x32c │ │ │ │ - ldr r1, [r4, #820] @ 0x334 │ │ │ │ - ldr r5, [pc, #184] @ 9a460 <__cxa_atexit@plt+0x8c2ac> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r0, [r2, #12] │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - str r3, [r0, #12] │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r1, #4] │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldrd r0, [r2, #72] @ 0x48 │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r0, r0, r6 │ │ │ │ - sbc r1, r1, #0 │ │ │ │ - strd r0, [r2, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - blx r8 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - muleq r0, r8, r1 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ - ldr r4, [pc, #192] @ 9a538 <__cxa_atexit@plt+0x8c384> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [r0, #812] @ 0x32c │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - str r4, [r5] │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ + ldr r3, [pc, #216] @ 95904 <__cxa_atexit@plt+0x87750> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r4, [r7, #3] │ │ │ │ - str r5, [r3, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ + ldr r7, [pc, #208] @ 95908 <__cxa_atexit@plt+0x87754> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [r0, #812] @ 0x32c │ │ │ │ + cmn r4, #3 │ │ │ │ + movgt r7, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [r2, #12] │ │ │ │ + str r5, [r7, #12] │ │ │ │ + ldr r7, [r0, #820] @ 0x334 │ │ │ │ + add r5, r6, #4 │ │ │ │ + str r5, [r7, #4] │ │ │ │ + ldr r7, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ + mov r6, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r2, [r5, #72] @ 0x48 │ │ │ │ - ldr r1, [r5, #76] @ 0x4c │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r2, r2, r6 │ │ │ │ + ldr r2, [r7, #72] @ 0x48 │ │ │ │ + ldr r1, [r7, #76] @ 0x4c │ │ │ │ + mvnle r4, #1 │ │ │ │ + sub r5, r5, r3 │ │ │ │ + subs r2, r2, r5 │ │ │ │ sbc r3, r1, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ + strd r2, [r7, #72] @ 0x48 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - blx r8 │ │ │ │ + mvn r1, #0 │ │ │ │ + bl cf24 │ │ │ │ + mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -143542,446 +138665,256 @@ │ │ │ │ str r6, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add fp, r2, #100 @ 0x64 │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 9a558 <__cxa_atexit@plt+0x8c3a4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - addseq r0, r6, #248 @ 0xf8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9a5d4 <__cxa_atexit@plt+0x8c420> │ │ │ │ - ldr r2, [pc, #120] @ 9a5f0 <__cxa_atexit@plt+0x8c43c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #112] @ 9a5f4 <__cxa_atexit@plt+0x8c440> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9a5c8 <__cxa_atexit@plt+0x8c414> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 9a5dc <__cxa_atexit@plt+0x8c428> │ │ │ │ - ldr r3, [pc, #72] @ 9a5f8 <__cxa_atexit@plt+0x8c444> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - sub r7, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - addseq r0, r6, #48 @ 0x30 │ │ │ │ - addseq r0, r6, #216 @ 0xd8 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9a634 <__cxa_atexit@plt+0x8c480> │ │ │ │ - ldr r2, [pc, #32] @ 9a640 <__cxa_atexit@plt+0x8c48c> │ │ │ │ + bcc 95940 <__cxa_atexit@plt+0x8778c> │ │ │ │ + ldr r2, [pc, #28] @ 9594c <__cxa_atexit@plt+0x87798> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r0, r6, #104 @ 0x68 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9a6bc <__cxa_atexit@plt+0x8c508> │ │ │ │ - ldr r2, [pc, #120] @ 9a6d8 <__cxa_atexit@plt+0x8c524> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #112] @ 9a6dc <__cxa_atexit@plt+0x8c528> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9a6b0 <__cxa_atexit@plt+0x8c4fc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 9a6c4 <__cxa_atexit@plt+0x8c510> │ │ │ │ - ldr r3, [pc, #72] @ 9a6e0 <__cxa_atexit@plt+0x8c52c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - sub r7, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - addseq pc, r5, #72, 30 @ 0x120 │ │ │ │ - addseq pc, r5, #240, 30 @ 0x3c0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9a71c <__cxa_atexit@plt+0x8c568> │ │ │ │ - ldr r2, [pc, #32] @ 9a728 <__cxa_atexit@plt+0x8c574> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq pc, r5, #128, 30 @ 0x200 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9a7a4 <__cxa_atexit@plt+0x8c5f0> │ │ │ │ - ldr r2, [pc, #120] @ 9a7c0 <__cxa_atexit@plt+0x8c60c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #112] @ 9a7c4 <__cxa_atexit@plt+0x8c610> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9a798 <__cxa_atexit@plt+0x8c5e4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 9a7ac <__cxa_atexit@plt+0x8c5f8> │ │ │ │ - ldr r3, [pc, #72] @ 9a7c8 <__cxa_atexit@plt+0x8c614> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - sub r7, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - addseq pc, r5, #96, 28 @ 0x600 │ │ │ │ - addseq pc, r5, #8, 30 │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r4, r6, #116, 26 @ 0x1d00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9a804 <__cxa_atexit@plt+0x8c650> │ │ │ │ - ldr r2, [pc, #32] @ 9a810 <__cxa_atexit@plt+0x8c65c> │ │ │ │ + bcc 95984 <__cxa_atexit@plt+0x877d0> │ │ │ │ + ldr r2, [pc, #28] @ 95990 <__cxa_atexit@plt+0x877dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq pc, r5, #152, 28 @ 0x980 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9a878 <__cxa_atexit@plt+0x8c6c4> │ │ │ │ - ldr r2, [pc, #76] @ 9a888 <__cxa_atexit@plt+0x8c6d4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 9a88c <__cxa_atexit@plt+0x8c6d8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #68] @ 9a890 <__cxa_atexit@plt+0x8c6dc> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #32] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str sl, [r3, #8] │ │ │ │ - mov r8, r3 │ │ │ │ - str r1, [r8, #24]! │ │ │ │ - mov r9, r3 │ │ │ │ - str r0, [r9, #12]! │ │ │ │ - mov sl, r3 │ │ │ │ - b 3efd00 <__cxa_atexit@plt+0x3e1b4c> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffd24 │ │ │ │ - @ instruction: 0xfffffeec │ │ │ │ - @ instruction: 0xfffffdfc │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r4, r6, #48, 26 @ 0xc00 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - sub r2, r5, #4 │ │ │ │ + sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 9a8e4 <__cxa_atexit@plt+0x8c730> │ │ │ │ + bhi 95a00 <__cxa_atexit@plt+0x8784c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 9a8ec <__cxa_atexit@plt+0x8c738> │ │ │ │ - ldr r5, [pc, #64] @ 9a908 <__cxa_atexit@plt+0x8c754> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #60] @ 9a90c <__cxa_atexit@plt+0x8c758> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r3, {r5, r8} │ │ │ │ - str r1, [r2] │ │ │ │ - sub r8, r6, #1 │ │ │ │ + bcc 95a0c <__cxa_atexit@plt+0x87858> │ │ │ │ + ldr lr, [pc, #88] @ 95a1c <__cxa_atexit@plt+0x87868> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #80] @ 95a20 <__cxa_atexit@plt+0x8786c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + sub r1, r6, #3 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [pc, #56] @ 95a24 <__cxa_atexit@plt+0x87870> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ - b cbc1c <__cxa_atexit@plt+0xbda68> │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ mov r6, r3 │ │ │ │ - b 9a8f4 <__cxa_atexit@plt+0x8c740> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 9a904 <__cxa_atexit@plt+0x8c750> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsbseq r3, sl, #240, 14 @ 0x3c00000 │ │ │ │ - @ instruction: 0xffffff54 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + @ instruction: 0xfffffe0c │ │ │ │ + addseq r4, r6, #4, 24 @ 0x400 │ │ │ │ + addseq r4, r6, #72, 24 @ 0x4800 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 9a990 <__cxa_atexit@plt+0x8c7dc> │ │ │ │ - ldr r2, [pc, #128] @ 9a9c8 <__cxa_atexit@plt+0x8c814> │ │ │ │ + mov r3, r6 │ │ │ │ + sub r6, r5, #12 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 95a7c <__cxa_atexit@plt+0x878c8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 95a84 <__cxa_atexit@plt+0x878d0> │ │ │ │ + ldr r2, [pc, #68] @ 95aa0 <__cxa_atexit@plt+0x878ec> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - sub r2, r3, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 9a9a4 <__cxa_atexit@plt+0x8c7f0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 9a9ac <__cxa_atexit@plt+0x8c7f8> │ │ │ │ - ldr r5, [pc, #100] @ 9a9d4 <__cxa_atexit@plt+0x8c820> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #96] @ 9a9d8 <__cxa_atexit@plt+0x8c824> │ │ │ │ + ldr r1, [pc, #64] @ 95aa4 <__cxa_atexit@plt+0x878f0> │ │ │ │ add r1, pc, r1 │ │ │ │ - stmib r6, {r5, r8} │ │ │ │ - str r1, [r2] │ │ │ │ - sub r8, r3, #1 │ │ │ │ - mov r5, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 1ec5078 <__cxa_atexit@plt+0x1eb6ec4> │ │ │ │ mov r6, r3 │ │ │ │ - b cbc1c <__cxa_atexit@plt+0xbda68> │ │ │ │ - ldr r7, [pc, #56] @ 9a9d0 <__cxa_atexit@plt+0x8c81c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, r6 │ │ │ │ - b 9a9b4 <__cxa_atexit@plt+0x8c800> │ │ │ │ - mov r7, #8 │ │ │ │ + b 95a8c <__cxa_atexit@plt+0x878d8> │ │ │ │ + mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ 9a9cc <__cxa_atexit@plt+0x8c818> │ │ │ │ + ldr r7, [pc, #8] @ 95a9c <__cxa_atexit@plt+0x878e8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - rsbseq r3, sl, #48, 14 @ 0xc00000 │ │ │ │ - rsbseq r3, sl, #88, 14 @ 0x1600000 │ │ │ │ - @ instruction: 0xfffffeac │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r7, sl, #148, 26 @ 0x2500 │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9aa10 <__cxa_atexit@plt+0x8c85c> │ │ │ │ - ldr r2, [pc, #28] @ 9aa1c <__cxa_atexit@plt+0x8c868> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - addseq pc, r5, #4, 30 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + ldr r3, [pc, #12] @ 95ac4 <__cxa_atexit@plt+0x87910> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20dc <__cxa_atexit@plt+0x3b3f28> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 95ae4 <__cxa_atexit@plt+0x87930> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20e4 <__cxa_atexit@plt+0x3b3f30> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 95b14 <__cxa_atexit@plt+0x87960> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ 95b18 <__cxa_atexit@plt+0x87964> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20fc <__cxa_atexit@plt+0x3b3f48> │ │ │ │ + rsbseq r7, sl, #152, 12 @ 0x9800000 │ │ │ │ + addseq r4, r6, #4, 28 @ 0x40 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 9aa64 <__cxa_atexit@plt+0x8c8b0> │ │ │ │ - ldr r7, [pc, #52] @ 9aa78 <__cxa_atexit@plt+0x8c8c4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - ldr r7, [pc, #44] @ 9aa7c <__cxa_atexit@plt+0x8c8c8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + bhi 95b8c <__cxa_atexit@plt+0x879d8> │ │ │ │ + ldr r2, [pc, #88] @ 95b98 <__cxa_atexit@plt+0x879e4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 95b84 <__cxa_atexit@plt+0x879d0> │ │ │ │ + ldr r2, [pc, #60] @ 95b9c <__cxa_atexit@plt+0x879e8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r3, #-4] │ │ │ │ + cmn r1, #2 │ │ │ │ + mvnle r1, #1 │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 9aa5c <__cxa_atexit@plt+0x8c8a8> │ │ │ │ - b 9aa8c <__cxa_atexit@plt+0x8c8d8> │ │ │ │ + beq 95b84 <__cxa_atexit@plt+0x879d0> │ │ │ │ + b 95be8 <__cxa_atexit@plt+0x87a34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 9aa80 <__cxa_atexit@plt+0x8c8cc> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - addseq pc, r5, #160, 30 @ 0x280 │ │ │ │ - rsbseq r3, sl, #136, 12 @ 0x8800000 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #224] @ 9ab74 <__cxa_atexit@plt+0x8c9c0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ + ldr r3, [pc, #44] @ 95bdc <__cxa_atexit@plt+0x87a28> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + cmn r2, #2 │ │ │ │ + mvnle r2, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 9ab6c <__cxa_atexit@plt+0x8c9b8> │ │ │ │ - ldr r2, [r4, #812] @ 0x32c │ │ │ │ - ldr r1, [r4, #820] @ 0x334 │ │ │ │ - ldr r5, [pc, #184] @ 9ab78 <__cxa_atexit@plt+0x8c9c4> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r0, [r2, #12] │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - str r3, [r0, #12] │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r1, #4] │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldrd r0, [r2, #72] @ 0x48 │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r0, r0, r6 │ │ │ │ - sbc r1, r1, #0 │ │ │ │ - strd r0, [r2, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - blx r8 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ + beq 95bd4 <__cxa_atexit@plt+0x87a20> │ │ │ │ + b 95be8 <__cxa_atexit@plt+0x87a34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - muleq r0, r8, r1 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ - ldr r4, [pc, #192] @ 9ac50 <__cxa_atexit@plt+0x8ca9c> │ │ │ │ - add r4, pc, r4 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r4, [r5, #4]! │ │ │ │ + cmp r7, #127 @ 0x7f │ │ │ │ + ble 95c28 <__cxa_atexit@plt+0x87a74> │ │ │ │ + ldr r7, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #292] @ 95d2c <__cxa_atexit@plt+0x87b78> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r5, [r7, #12] │ │ │ │ + ldr r7, [r0, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + add r5, r7, #4 │ │ │ │ + mov r7, #128 @ 0x80 │ │ │ │ + b 95c7c <__cxa_atexit@plt+0x87ac8> │ │ │ │ + add r6, r6, #4 │ │ │ │ + cmn r7, #1 │ │ │ │ + ble 95c58 <__cxa_atexit@plt+0x87aa4> │ │ │ │ ldr r3, [r0, #812] @ 0x32c │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - str r4, [r5] │ │ │ │ + ldr r2, [pc, #232] @ 95d28 <__cxa_atexit@plt+0x87b74> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ - ldr r4, [r7, #3] │ │ │ │ str r5, [r3, #12] │ │ │ │ ldr r5, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 95c7c <__cxa_atexit@plt+0x87ac8> │ │ │ │ + ldr r7, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #192] @ 95d24 <__cxa_atexit@plt+0x87b70> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r5, [r7, #12] │ │ │ │ + ldr r7, [r0, #820] @ 0x334 │ │ │ │ + add r5, r7, #4 │ │ │ │ + mov r7, #0 │ │ │ │ + str r6, [r5] │ │ │ │ ldr r5, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r2, [r5, #72] @ 0x48 │ │ │ │ ldr r1, [r5, #76] @ 0x4c │ │ │ │ sub r6, r6, r3 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r1, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - blx r8 │ │ │ │ + mov r1, r7 │ │ │ │ + bl cf24 │ │ │ │ + mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -143996,446 +138929,228 @@ │ │ │ │ str r6, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add fp, r2, #100 @ 0x64 │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 9ac70 <__cxa_atexit@plt+0x8cabc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - addseq pc, r5, #224, 18 @ 0x380000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9acec <__cxa_atexit@plt+0x8cb38> │ │ │ │ - ldr r2, [pc, #120] @ 9ad08 <__cxa_atexit@plt+0x8cb54> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #112] @ 9ad0c <__cxa_atexit@plt+0x8cb58> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9ace0 <__cxa_atexit@plt+0x8cb2c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 9acf4 <__cxa_atexit@plt+0x8cb40> │ │ │ │ - ldr r3, [pc, #72] @ 9ad10 <__cxa_atexit@plt+0x8cb5c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - sub r7, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - addseq pc, r5, #24, 18 @ 0x60000 │ │ │ │ - addseq pc, r5, #192, 18 @ 0x300000 │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + andeq r0, r0, r8, lsr r1 │ │ │ │ + andeq r0, r0, ip, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9ad4c <__cxa_atexit@plt+0x8cb98> │ │ │ │ - ldr r2, [pc, #32] @ 9ad58 <__cxa_atexit@plt+0x8cba4> │ │ │ │ + bcc 95d64 <__cxa_atexit@plt+0x87bb0> │ │ │ │ + ldr r2, [pc, #28] @ 95d70 <__cxa_atexit@plt+0x87bbc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq pc, r5, #80, 18 @ 0x140000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9add4 <__cxa_atexit@plt+0x8cc20> │ │ │ │ - ldr r2, [pc, #120] @ 9adf0 <__cxa_atexit@plt+0x8cc3c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #112] @ 9adf4 <__cxa_atexit@plt+0x8cc40> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9adc8 <__cxa_atexit@plt+0x8cc14> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 9addc <__cxa_atexit@plt+0x8cc28> │ │ │ │ - ldr r3, [pc, #72] @ 9adf8 <__cxa_atexit@plt+0x8cc44> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - sub r7, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - addseq pc, r5, #48, 16 @ 0x300000 │ │ │ │ - addseq pc, r5, #216, 16 @ 0xd80000 │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r4, r6, #80, 18 @ 0x140000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9ae34 <__cxa_atexit@plt+0x8cc80> │ │ │ │ - ldr r2, [pc, #32] @ 9ae40 <__cxa_atexit@plt+0x8cc8c> │ │ │ │ + bcc 95da8 <__cxa_atexit@plt+0x87bf4> │ │ │ │ + ldr r2, [pc, #28] @ 95db4 <__cxa_atexit@plt+0x87c00> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq pc, r5, #104, 16 @ 0x680000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9aebc <__cxa_atexit@plt+0x8cd08> │ │ │ │ - ldr r2, [pc, #120] @ 9aed8 <__cxa_atexit@plt+0x8cd24> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #112] @ 9aedc <__cxa_atexit@plt+0x8cd28> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9aeb0 <__cxa_atexit@plt+0x8ccfc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 9aec4 <__cxa_atexit@plt+0x8cd10> │ │ │ │ - ldr r3, [pc, #72] @ 9aee0 <__cxa_atexit@plt+0x8cd2c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - sub r7, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - addseq pc, r5, #72, 14 @ 0x1200000 │ │ │ │ - addseq pc, r5, #240, 14 @ 0x3c00000 │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r4, r6, #12, 18 @ 0x30000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9af1c <__cxa_atexit@plt+0x8cd68> │ │ │ │ - ldr r2, [pc, #32] @ 9af28 <__cxa_atexit@plt+0x8cd74> │ │ │ │ + bcc 95dec <__cxa_atexit@plt+0x87c38> │ │ │ │ + ldr r2, [pc, #28] @ 95df8 <__cxa_atexit@plt+0x87c44> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq pc, r5, #128, 14 @ 0x2000000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9af90 <__cxa_atexit@plt+0x8cddc> │ │ │ │ - ldr r2, [pc, #76] @ 9afa0 <__cxa_atexit@plt+0x8cdec> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 9afa4 <__cxa_atexit@plt+0x8cdf0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #68] @ 9afa8 <__cxa_atexit@plt+0x8cdf4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #32] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str sl, [r3, #8] │ │ │ │ - mov r8, r3 │ │ │ │ - str r1, [r8, #24]! │ │ │ │ - mov r9, r3 │ │ │ │ - str r0, [r9, #12]! │ │ │ │ - mov sl, r3 │ │ │ │ - b 3efd00 <__cxa_atexit@plt+0x3e1b4c> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffd24 │ │ │ │ - @ instruction: 0xfffffeec │ │ │ │ - @ instruction: 0xfffffdfc │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r4, r6, #200, 16 @ 0xc80000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ - sub r2, r5, #4 │ │ │ │ + sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 9affc <__cxa_atexit@plt+0x8ce48> │ │ │ │ + bhi 95e70 <__cxa_atexit@plt+0x87cbc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ + add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 9b004 <__cxa_atexit@plt+0x8ce50> │ │ │ │ - ldr r5, [pc, #64] @ 9b020 <__cxa_atexit@plt+0x8ce6c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #60] @ 9b024 <__cxa_atexit@plt+0x8ce70> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r3, {r5, r8} │ │ │ │ - str r1, [r2] │ │ │ │ - sub r8, r6, #1 │ │ │ │ + bcc 95e7c <__cxa_atexit@plt+0x87cc8> │ │ │ │ + ldr lr, [pc, #96] @ 95e8c <__cxa_atexit@plt+0x87cd8> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #88] @ 95e90 <__cxa_atexit@plt+0x87cdc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + sub r0, r6, #7 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + ldr r0, [pc, #60] @ 95e94 <__cxa_atexit@plt+0x87ce0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ mov r5, r2 │ │ │ │ - b cbb1c <__cxa_atexit@plt+0xbd968> │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ mov r6, r3 │ │ │ │ - b 9b00c <__cxa_atexit@plt+0x8ce58> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 9b01c <__cxa_atexit@plt+0x8ce68> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsbseq r3, sl, #236 @ 0xec │ │ │ │ - @ instruction: 0xffffff54 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + @ instruction: 0xfffffcf8 │ │ │ │ + addseq r4, r6, #156, 14 @ 0x2700000 │ │ │ │ + addseq r4, r6, #220, 14 @ 0x3700000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 9b0a8 <__cxa_atexit@plt+0x8cef4> │ │ │ │ - ldr r2, [pc, #128] @ 9b0e0 <__cxa_atexit@plt+0x8cf2c> │ │ │ │ + mov r3, r6 │ │ │ │ + sub r6, r5, #12 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 95ef0 <__cxa_atexit@plt+0x87d3c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 95ef8 <__cxa_atexit@plt+0x87d44> │ │ │ │ + ldr r2, [pc, #72] @ 95f14 <__cxa_atexit@plt+0x87d60> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - sub r2, r3, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 9b0bc <__cxa_atexit@plt+0x8cf08> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 9b0c4 <__cxa_atexit@plt+0x8cf10> │ │ │ │ - ldr r5, [pc, #100] @ 9b0ec <__cxa_atexit@plt+0x8cf38> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #96] @ 9b0f0 <__cxa_atexit@plt+0x8cf3c> │ │ │ │ + ldr r1, [pc, #68] @ 95f18 <__cxa_atexit@plt+0x87d64> │ │ │ │ add r1, pc, r1 │ │ │ │ - stmib r6, {r5, r8} │ │ │ │ - str r1, [r2] │ │ │ │ - sub r8, r3, #1 │ │ │ │ - mov r5, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 1ec5078 <__cxa_atexit@plt+0x1eb6ec4> │ │ │ │ mov r6, r3 │ │ │ │ - b cbb1c <__cxa_atexit@plt+0xbd968> │ │ │ │ - ldr r7, [pc, #56] @ 9b0e8 <__cxa_atexit@plt+0x8cf34> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, r6 │ │ │ │ - b 9b0cc <__cxa_atexit@plt+0x8cf18> │ │ │ │ - mov r7, #8 │ │ │ │ + b 95f00 <__cxa_atexit@plt+0x87d4c> │ │ │ │ + mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ 9b0e4 <__cxa_atexit@plt+0x8cf30> │ │ │ │ + ldr r7, [pc, #8] @ 95f10 <__cxa_atexit@plt+0x87d5c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - rsbseq r3, sl, #44 @ 0x2c │ │ │ │ - rsbseq r3, sl, #84 @ 0x54 │ │ │ │ - @ instruction: 0xfffffeac │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r7, sl, #36, 18 @ 0x90000 │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9b128 <__cxa_atexit@plt+0x8cf74> │ │ │ │ - ldr r2, [pc, #28] @ 9b134 <__cxa_atexit@plt+0x8cf80> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - addseq pc, r5, #236, 14 @ 0x3b00000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + ldr r3, [pc, #12] @ 95f38 <__cxa_atexit@plt+0x87d84> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20dc <__cxa_atexit@plt+0x3b3f28> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 9b17c <__cxa_atexit@plt+0x8cfc8> │ │ │ │ - ldr r7, [pc, #52] @ 9b190 <__cxa_atexit@plt+0x8cfdc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - ldr r7, [pc, #44] @ 9b194 <__cxa_atexit@plt+0x8cfe0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9b174 <__cxa_atexit@plt+0x8cfc0> │ │ │ │ - b 9b1a4 <__cxa_atexit@plt+0x8cff0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 9b198 <__cxa_atexit@plt+0x8cfe4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - addseq pc, r5, #140, 16 @ 0x8c0000 │ │ │ │ - rsbseq r2, sl, #132, 30 @ 0x210 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 95f58 <__cxa_atexit@plt+0x87da4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20e4 <__cxa_atexit@plt+0x3b3f30> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #224] @ 9b28c <__cxa_atexit@plt+0x8d0d8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9b284 <__cxa_atexit@plt+0x8d0d0> │ │ │ │ - ldr r2, [r4, #812] @ 0x32c │ │ │ │ - ldr r1, [r4, #820] @ 0x334 │ │ │ │ - ldr r5, [pc, #184] @ 9b290 <__cxa_atexit@plt+0x8d0dc> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r0, [r2, #12] │ │ │ │ + ldr r3, [pc, #28] @ 95f88 <__cxa_atexit@plt+0x87dd4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ 95f8c <__cxa_atexit@plt+0x87dd8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20ec <__cxa_atexit@plt+0x3b3f38> │ │ │ │ + addseq r4, r6, #248, 12 @ 0xf800000 │ │ │ │ + addseq r4, r6, #144, 18 @ 0x240000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, sl │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 960d4 <__cxa_atexit@plt+0x87f20> │ │ │ │ ldr r5, [r7, #3] │ │ │ │ - str r3, [r0, #12] │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r1, #4] │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldrd r0, [r2, #72] @ 0x48 │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r0, r0, r6 │ │ │ │ + add r7, r6, #4 │ │ │ │ + cmn r5, #1 │ │ │ │ + ble 96014 <__cxa_atexit@plt+0x87e60> │ │ │ │ + ldr r6, [r4, #812] @ 0x32c │ │ │ │ + ldr r2, [pc, #284] @ 960e0 <__cxa_atexit@plt+0x87f2c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3] │ │ │ │ + ldr r6, [r6, #12] │ │ │ │ + str r3, [r6, #12] │ │ │ │ + ldr r6, [r4, #820] @ 0x334 │ │ │ │ + str r7, [r6, #4] │ │ │ │ + ldr r6, [r4, #812] @ 0x32c │ │ │ │ + ldr r3, [r4, #820] @ 0x334 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrd r0, [r6, #72] @ 0x48 │ │ │ │ + sub r7, r7, r3 │ │ │ │ + subs r0, r0, r7 │ │ │ │ sbc r1, r1, #0 │ │ │ │ - strd r0, [r2, #72] @ 0x48 │ │ │ │ + strd r0, [r6, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - blx r8 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - muleq r0, r8, r1 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r4, [pc, #192] @ 9b368 <__cxa_atexit@plt+0x8d1b4> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [r0, #812] @ 0x32c │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - str r4, [r5] │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ - ldr r4, [r7, #3] │ │ │ │ - str r5, [r3, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r2, [r5, #72] @ 0x48 │ │ │ │ - ldr r1, [r5, #76] @ 0x4c │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r1, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ + b 9606c <__cxa_atexit@plt+0x87eb8> │ │ │ │ + ldr r6, [r4, #812] @ 0x32c │ │ │ │ + ldr r5, [pc, #188] @ 960dc <__cxa_atexit@plt+0x87f28> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + ldr r6, [r6, #12] │ │ │ │ + str r3, [r6, #12] │ │ │ │ + ldr r6, [r4, #820] @ 0x334 │ │ │ │ + str r7, [r6, #4] │ │ │ │ + ldr r6, [r4, #812] @ 0x32c │ │ │ │ + ldr r5, [r4, #820] @ 0x334 │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldrd r0, [r6, #72] @ 0x48 │ │ │ │ + sub r7, r7, r5 │ │ │ │ + subs r0, r0, r7 │ │ │ │ + sbc r1, r1, #0 │ │ │ │ + strd r0, [r6, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ + mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r5, r0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r4, r0 │ │ │ │ + mov r0, #0 │ │ │ │ + bl cf30 │ │ │ │ + mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - blx r8 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -144450,255 +139165,339 @@ │ │ │ │ str r6, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add fp, r2, #100 @ 0x64 │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsl #2 │ │ │ │ + andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 9b388 <__cxa_atexit@plt+0x8d1d4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - addseq pc, r5, #200, 4 @ 0x8000000c │ │ │ │ - rsbseq r2, sl, #248, 22 @ 0x3e000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9b3c0 <__cxa_atexit@plt+0x8d20c> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 9b3c8 <__cxa_atexit@plt+0x8d214> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 96f0c <__cxa_atexit@plt+0x88d58> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - addseq pc, r5, #4, 4 @ 0x40000000 │ │ │ │ - rsbseq r2, sl, #180, 22 @ 0x2d000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9b40c <__cxa_atexit@plt+0x8d258> │ │ │ │ - ldr r2, [pc, #36] @ 9b41c <__cxa_atexit@plt+0x8d268> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - mov r8, r3 │ │ │ │ - b 3efa50 <__cxa_atexit@plt+0x3e189c> │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + bcc 96118 <__cxa_atexit@plt+0x87f64> │ │ │ │ + ldr r2, [pc, #28] @ 96124 <__cxa_atexit@plt+0x87f70> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - rsbseq r2, sl, #96, 22 @ 0x18000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r4, r6, #156, 10 @ 0x27000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9b458 <__cxa_atexit@plt+0x8d2a4> │ │ │ │ - ldr r2, [pc, #36] @ 9b470 <__cxa_atexit@plt+0x8d2bc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - b ca51c <__cxa_atexit@plt+0xbc368> │ │ │ │ - ldr r7, [pc, #20] @ 9b474 <__cxa_atexit@plt+0x8d2c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ + bcc 9615c <__cxa_atexit@plt+0x87fa8> │ │ │ │ + ldr r2, [pc, #28] @ 96168 <__cxa_atexit@plt+0x87fb4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r4, r6, #88, 10 @ 0x16000000 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 961d8 <__cxa_atexit@plt+0x88024> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 961e4 <__cxa_atexit@plt+0x88030> │ │ │ │ + ldr lr, [pc, #88] @ 961f4 <__cxa_atexit@plt+0x88040> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #80] @ 961f8 <__cxa_atexit@plt+0x88044> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + sub r1, r6, #3 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [pc, #56] @ 961fc <__cxa_atexit@plt+0x88048> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - rsbseq r2, sl, #180, 24 @ 0xb400 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + @ instruction: 0xfffffdfc │ │ │ │ + addseq r4, r6, #44, 8 @ 0x2c000000 │ │ │ │ + addseq r4, r6, #112, 8 @ 0x70000000 │ │ │ │ + andeq r0, r2, lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 9b4c0 <__cxa_atexit@plt+0x8d30c> │ │ │ │ - ldr r3, [pc, #56] @ 9b4d4 <__cxa_atexit@plt+0x8d320> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 9b4d8 <__cxa_atexit@plt+0x8d324> │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 962bc <__cxa_atexit@plt+0x88108> │ │ │ │ + cmn r9, #1 │ │ │ │ + beq 96268 <__cxa_atexit@plt+0x880b4> │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 962cc <__cxa_atexit@plt+0x88118> │ │ │ │ + ldr r2, [pc, #232] @ 9632c <__cxa_atexit@plt+0x88178> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r8, [r5] │ │ │ │ - ldr r1, [pc, #44] @ 9b4dc <__cxa_atexit@plt+0x8d328> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r8, r1, #3 │ │ │ │ - add r9, r3, #2 │ │ │ │ - add sl, r2, #2 │ │ │ │ - b c9428 <__cxa_atexit@plt+0xbb274> │ │ │ │ - ldr r7, [pc, #24] @ 9b4e0 <__cxa_atexit@plt+0x8d32c> │ │ │ │ + ldr r1, [r5, #-8]! │ │ │ │ + ldr r0, [pc, #224] @ 96330 <__cxa_atexit@plt+0x8817c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r6, #4]! │ │ │ │ + stm r5, {r2, r6} │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ec5078 <__cxa_atexit@plt+0x1eb6ec4> │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 962ec <__cxa_atexit@plt+0x88138> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 962f4 <__cxa_atexit@plt+0x88140> │ │ │ │ + ldr r2, [pc, #168] @ 96334 <__cxa_atexit@plt+0x88180> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #164] @ 96338 <__cxa_atexit@plt+0x88184> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #160] @ 9633c <__cxa_atexit@plt+0x88188> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + add r2, r1, #1 │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + str r6, [r5, #4] │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ec5078 <__cxa_atexit@plt+0x1eb6ec4> │ │ │ │ + ldr r7, [pc, #100] @ 96328 <__cxa_atexit@plt+0x88174> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rsbseq r2, sl, #108, 24 @ 0x6c00 │ │ │ │ - rsbseq r2, sl, #112, 24 @ 0x7000 │ │ │ │ - addseq pc, r5, #72, 10 @ 0x12000000 │ │ │ │ - rsbseq r2, sl, #84, 24 @ 0x5400 │ │ │ │ - rsbseq r2, sl, #44, 24 @ 0x2c00 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 9b530 <__cxa_atexit@plt+0x8d37c> │ │ │ │ - ldr r3, [pc, #56] @ 9b544 <__cxa_atexit@plt+0x8d390> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 9b548 <__cxa_atexit@plt+0x8d394> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r8, [r5] │ │ │ │ - ldr r1, [pc, #44] @ 9b54c <__cxa_atexit@plt+0x8d398> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r8, r1, #3 │ │ │ │ - add r9, r3, #2 │ │ │ │ - add sl, r2, #2 │ │ │ │ - b c9428 <__cxa_atexit@plt+0xbb274> │ │ │ │ - ldr r7, [pc, #24] @ 9b550 <__cxa_atexit@plt+0x8d39c> │ │ │ │ + ldr r7, [pc, #72] @ 9631c <__cxa_atexit@plt+0x88168> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + mov r6, #16 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + mov r3, r6 │ │ │ │ + b 962fc <__cxa_atexit@plt+0x88148> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r6, [pc, #28] @ 96320 <__cxa_atexit@plt+0x8816c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r7, [pc, #24] @ 96324 <__cxa_atexit@plt+0x88170> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r9, r6, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - rsbseq r2, sl, #252, 22 @ 0x3f000 │ │ │ │ - rsbseq r2, sl, #0, 24 │ │ │ │ - addseq pc, r5, #216, 8 @ 0xd8000000 │ │ │ │ - rsbseq r2, sl, #228, 22 @ 0x39000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + rsbseq r6, sl, #120, 30 @ 0x1e0 │ │ │ │ + rsbseq r7, sl, #20, 10 @ 0x5000000 │ │ │ │ + rsbseq r7, sl, #124, 10 @ 0x1f000000 │ │ │ │ + andeq r0, r0, r4, ror r1 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + @ instruction: 0xffffee04 │ │ │ │ + rsbseq r6, sl, #232, 30 @ 0x3a0 │ │ │ │ + @ instruction: 0xffffef08 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9638c <__cxa_atexit@plt+0x881d8> │ │ │ │ + ldr r2, [pc, #64] @ 963a8 <__cxa_atexit@plt+0x881f4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #8]! │ │ │ │ + ldr r0, [pc, #56] @ 963ac <__cxa_atexit@plt+0x881f8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + b 1ec5078 <__cxa_atexit@plt+0x1eb6ec4> │ │ │ │ + ldr r3, [pc, #28] @ 963b0 <__cxa_atexit@plt+0x881fc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + @ instruction: 0xfffffdfc │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 963d0 <__cxa_atexit@plt+0x8821c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20dc <__cxa_atexit@plt+0x3b3f28> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 963f0 <__cxa_atexit@plt+0x8823c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20e4 <__cxa_atexit@plt+0x3b3f30> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 96420 <__cxa_atexit@plt+0x8826c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ 96424 <__cxa_atexit@plt+0x88270> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20ec <__cxa_atexit@plt+0x3b3f38> │ │ │ │ + addseq r4, r6, #96, 4 │ │ │ │ + addseq r4, r6, #248, 8 @ 0xf8000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 9b598 <__cxa_atexit@plt+0x8d3e4> │ │ │ │ - ldr r7, [pc, #52] @ 9b5ac <__cxa_atexit@plt+0x8d3f8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - ldr r7, [pc, #44] @ 9b5b0 <__cxa_atexit@plt+0x8d3fc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9b590 <__cxa_atexit@plt+0x8d3dc> │ │ │ │ - b 9b5c0 <__cxa_atexit@plt+0x8d40c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 96498 <__cxa_atexit@plt+0x882e4> │ │ │ │ + ldr r3, [pc, #96] @ 964a8 <__cxa_atexit@plt+0x882f4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 96478 <__cxa_atexit@plt+0x882c4> │ │ │ │ + ldr r3, [pc, #80] @ 964ac <__cxa_atexit@plt+0x882f8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r9, #3] │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 96488 <__cxa_atexit@plt+0x882d4> │ │ │ │ + mov r7, r8 │ │ │ │ + b 9620c <__cxa_atexit@plt+0x88058> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 9b5b4 <__cxa_atexit@plt+0x8d400> │ │ │ │ + ldr r7, [pc, #16] @ 964b0 <__cxa_atexit@plt+0x882fc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - addseq pc, r5, #120, 8 @ 0x78000000 │ │ │ │ - rsbseq r2, sl, #152, 22 @ 0x26000 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + rsbseq r7, sl, #164, 6 @ 0x90000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #224] @ 9b6a8 <__cxa_atexit@plt+0x8d4f4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ + ldr r3, [pc, #40] @ 964ec <__cxa_atexit@plt+0x88338> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r3, r9} │ │ │ │ tst r7, #3 │ │ │ │ - beq 9b6a0 <__cxa_atexit@plt+0x8d4ec> │ │ │ │ - ldr r2, [r4, #812] @ 0x32c │ │ │ │ - ldr r1, [r4, #820] @ 0x334 │ │ │ │ - ldr r5, [pc, #184] @ 9b6ac <__cxa_atexit@plt+0x8d4f8> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r0, [r2, #12] │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - str r3, [r0, #12] │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r1, #4] │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldrd r0, [r2, #72] @ 0x48 │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r0, r0, r6 │ │ │ │ - sbc r1, r1, #0 │ │ │ │ - strd r0, [r2, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - blx r8 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ + beq 964e4 <__cxa_atexit@plt+0x88330> │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 9620c <__cxa_atexit@plt+0x88058> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - muleq r0, r8, r1 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 9620c <__cxa_atexit@plt+0x88058> │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 96548 <__cxa_atexit@plt+0x88394> │ │ │ │ + ldr r3, [pc, #40] @ 96554 <__cxa_atexit@plt+0x883a0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 96540 <__cxa_atexit@plt+0x8838c> │ │ │ │ + b 96560 <__cxa_atexit@plt+0x883ac> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ - ldr r4, [pc, #192] @ 9b784 <__cxa_atexit@plt+0x8d5d0> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [r0, #812] @ 0x32c │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - str r4, [r5] │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ + ldr r3, [pc, #212] @ 96640 <__cxa_atexit@plt+0x8848c> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r4, [r7, #3] │ │ │ │ - str r5, [r3, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ + ldr r7, [pc, #204] @ 96644 <__cxa_atexit@plt+0x88490> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [r0, #812] @ 0x32c │ │ │ │ + cmn r4, #3 │ │ │ │ + movgt r7, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [r2, #12] │ │ │ │ + str r5, [r7, #12] │ │ │ │ + ldr r7, [r0, #820] @ 0x334 │ │ │ │ + add r5, r6, #4 │ │ │ │ + str r5, [r7, #4] │ │ │ │ + ldr r7, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ + mov r6, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r2, [r5, #72] @ 0x48 │ │ │ │ - ldr r1, [r5, #76] @ 0x4c │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r2, r2, r6 │ │ │ │ + ldr r2, [r7, #72] @ 0x48 │ │ │ │ + ldr r1, [r7, #76] @ 0x4c │ │ │ │ + mvnle r4, #1 │ │ │ │ + sub r5, r5, r3 │ │ │ │ + subs r2, r2, r5 │ │ │ │ sbc r3, r1, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ + strd r2, [r7, #72] @ 0x48 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - blx r8 │ │ │ │ + bl cde0 │ │ │ │ + mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -144713,319 +139512,204 @@ │ │ │ │ str r6, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add fp, r2, #100 @ 0x64 │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 9b7a4 <__cxa_atexit@plt+0x8d5f0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - addseq lr, r5, #172, 28 @ 0xac0 │ │ │ │ - rsbseq r2, sl, #220, 14 @ 0x3700000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9b7dc <__cxa_atexit@plt+0x8d628> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 9b7e4 <__cxa_atexit@plt+0x8d630> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9667c <__cxa_atexit@plt+0x884c8> │ │ │ │ + ldr r2, [pc, #28] @ 96688 <__cxa_atexit@plt+0x884d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 96f0c <__cxa_atexit@plt+0x88d58> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - addseq lr, r5, #232, 26 @ 0x3a00 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9b860 <__cxa_atexit@plt+0x8d6ac> │ │ │ │ - ldr r2, [pc, #120] @ 9b87c <__cxa_atexit@plt+0x8d6c8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #112] @ 9b880 <__cxa_atexit@plt+0x8d6cc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9b854 <__cxa_atexit@plt+0x8d6a0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 9b868 <__cxa_atexit@plt+0x8d6b4> │ │ │ │ - ldr r3, [pc, #72] @ 9b884 <__cxa_atexit@plt+0x8d6d0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - sub r7, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - addseq lr, r5, #164, 26 @ 0x2900 │ │ │ │ - addseq lr, r5, #76, 28 @ 0x4c0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r4, r6, #56 @ 0x38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9b8c0 <__cxa_atexit@plt+0x8d70c> │ │ │ │ - ldr r2, [pc, #32] @ 9b8cc <__cxa_atexit@plt+0x8d718> │ │ │ │ + bcc 966c0 <__cxa_atexit@plt+0x8850c> │ │ │ │ + ldr r2, [pc, #28] @ 966cc <__cxa_atexit@plt+0x88518> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq lr, r5, #220, 26 @ 0x3700 │ │ │ │ - rsbseq r2, sl, #176, 12 @ 0xb000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r3, r6, #244, 30 @ 0x3d0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9b924 <__cxa_atexit@plt+0x8d770> │ │ │ │ - ldr r2, [pc, #56] @ 9b934 <__cxa_atexit@plt+0x8d780> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #52] @ 9b938 <__cxa_atexit@plt+0x8d784> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #20] │ │ │ │ - str r9, [r3, #8] │ │ │ │ - mov r8, r3 │ │ │ │ - str r1, [r8, #12]! │ │ │ │ - mov r9, r3 │ │ │ │ - b 3efca0 <__cxa_atexit@plt+0x3e1aec> │ │ │ │ - mov r3, #24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 9673c <__cxa_atexit@plt+0x88588> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 96748 <__cxa_atexit@plt+0x88594> │ │ │ │ + ldr lr, [pc, #88] @ 96758 <__cxa_atexit@plt+0x885a4> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #80] @ 9675c <__cxa_atexit@plt+0x885a8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + sub r1, r6, #3 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [pc, #56] @ 96760 <__cxa_atexit@plt+0x885ac> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffeb4 │ │ │ │ - @ instruction: 0xfffffee8 │ │ │ │ - rsbseq r2, sl, #68, 12 @ 0x4400000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + @ instruction: 0xfffffe10 │ │ │ │ + addseq r3, r6, #200, 28 @ 0xc80 │ │ │ │ + addseq r3, r6, #12, 30 @ 0x30 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ + sub r6, r5, #12 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 967b8 <__cxa_atexit@plt+0x88604> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r3, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9b974 <__cxa_atexit@plt+0x8d7c0> │ │ │ │ - ldr r2, [pc, #36] @ 9b98c <__cxa_atexit@plt+0x8d7d8> │ │ │ │ + bcc 967c0 <__cxa_atexit@plt+0x8860c> │ │ │ │ + ldr r2, [pc, #68] @ 967dc <__cxa_atexit@plt+0x88628> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - sub r8, r6, #2 │ │ │ │ - b cb31c <__cxa_atexit@plt+0xbd168> │ │ │ │ - ldr r7, [pc, #20] @ 9b990 <__cxa_atexit@plt+0x8d7dc> │ │ │ │ + ldr r1, [pc, #64] @ 967e0 <__cxa_atexit@plt+0x8862c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 1ec5078 <__cxa_atexit@plt+0x1eb6ec4> │ │ │ │ + mov r6, r3 │ │ │ │ + b 967c8 <__cxa_atexit@plt+0x88614> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 967d8 <__cxa_atexit@plt+0x88624> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - rsbseq r2, sl, #200, 14 @ 0x3200000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 9b9dc <__cxa_atexit@plt+0x8d828> │ │ │ │ - ldr r3, [pc, #56] @ 9b9f0 <__cxa_atexit@plt+0x8d83c> │ │ │ │ + rsbseq r7, sl, #120 @ 0x78 │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 96800 <__cxa_atexit@plt+0x8864c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 9b9f4 <__cxa_atexit@plt+0x8d840> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r8, [r5] │ │ │ │ - ldr r1, [pc, #44] @ 9b9f8 <__cxa_atexit@plt+0x8d844> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r8, r1, #3 │ │ │ │ - add r9, r3, #2 │ │ │ │ - add sl, r2, #2 │ │ │ │ - b c9428 <__cxa_atexit@plt+0xbb274> │ │ │ │ - ldr r7, [pc, #24] @ 9b9fc <__cxa_atexit@plt+0x8d848> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - rsbseq r2, sl, #128, 14 @ 0x2000000 │ │ │ │ - rsbseq r2, sl, #132, 14 @ 0x2100000 │ │ │ │ - addseq pc, r5, #52 @ 0x34 │ │ │ │ - rsbseq r2, sl, #104, 14 @ 0x1a00000 │ │ │ │ - rsbseq r2, sl, #64, 14 @ 0x1000000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 9ba4c <__cxa_atexit@plt+0x8d898> │ │ │ │ - ldr r3, [pc, #56] @ 9ba60 <__cxa_atexit@plt+0x8d8ac> │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20dc <__cxa_atexit@plt+0x3b3f28> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 96820 <__cxa_atexit@plt+0x8866c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 9ba64 <__cxa_atexit@plt+0x8d8b0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r8, [r5] │ │ │ │ - ldr r1, [pc, #44] @ 9ba68 <__cxa_atexit@plt+0x8d8b4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r8, r1, #3 │ │ │ │ - add r9, r3, #2 │ │ │ │ - add sl, r2, #2 │ │ │ │ - b c9428 <__cxa_atexit@plt+0xbb274> │ │ │ │ - ldr r7, [pc, #24] @ 9ba6c <__cxa_atexit@plt+0x8d8b8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - rsbseq r2, sl, #16, 14 @ 0x400000 │ │ │ │ - rsbseq r2, sl, #20, 14 @ 0x500000 │ │ │ │ - addseq lr, r5, #196, 30 @ 0x310 │ │ │ │ - rsbseq r2, sl, #248, 12 @ 0xf800000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20e4 <__cxa_atexit@plt+0x3b3f30> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 96850 <__cxa_atexit@plt+0x8869c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ 96854 <__cxa_atexit@plt+0x886a0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20fc <__cxa_atexit@plt+0x3b3f48> │ │ │ │ + rsbseq r6, sl, #52, 28 @ 0x340 │ │ │ │ + addseq r4, r6, #200 @ 0xc8 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ + sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 9bab4 <__cxa_atexit@plt+0x8d900> │ │ │ │ - ldr r7, [pc, #52] @ 9bac8 <__cxa_atexit@plt+0x8d914> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - ldr r7, [pc, #44] @ 9bacc <__cxa_atexit@plt+0x8d918> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + bhi 96898 <__cxa_atexit@plt+0x886e4> │ │ │ │ + ldr r3, [pc, #40] @ 968a4 <__cxa_atexit@plt+0x886f0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 9baac <__cxa_atexit@plt+0x8d8f8> │ │ │ │ - b 9badc <__cxa_atexit@plt+0x8d928> │ │ │ │ + beq 96890 <__cxa_atexit@plt+0x886dc> │ │ │ │ + b 968b0 <__cxa_atexit@plt+0x886fc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 9bad0 <__cxa_atexit@plt+0x8d91c> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - addseq lr, r5, #100, 30 @ 0x190 │ │ │ │ - rsbseq r2, sl, #172, 12 @ 0xac00000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #224] @ 9bbc4 <__cxa_atexit@plt+0x8da10> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9bbbc <__cxa_atexit@plt+0x8da08> │ │ │ │ - ldr r2, [r4, #812] @ 0x32c │ │ │ │ - ldr r1, [r4, #820] @ 0x334 │ │ │ │ - ldr r5, [pc, #184] @ 9bbc8 <__cxa_atexit@plt+0x8da14> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r0, [r2, #12] │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - str r3, [r0, #12] │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r1, #4] │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldrd r0, [r2, #72] @ 0x48 │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r0, r0, r6 │ │ │ │ - sbc r1, r1, #0 │ │ │ │ - strd r0, [r2, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - blx r8 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - muleq r0, r8, r1 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ - ldr r4, [pc, #192] @ 9bca0 <__cxa_atexit@plt+0x8daec> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [r0, #812] @ 0x32c │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - str r4, [r5] │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ + ldr r3, [pc, #212] @ 96990 <__cxa_atexit@plt+0x887dc> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r4, [r7, #3] │ │ │ │ - str r5, [r3, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ + ldr r7, [pc, #204] @ 96994 <__cxa_atexit@plt+0x887e0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [r0, #812] @ 0x32c │ │ │ │ + cmn r4, #3 │ │ │ │ + movgt r7, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [r2, #12] │ │ │ │ + str r5, [r7, #12] │ │ │ │ + ldr r7, [r0, #820] @ 0x334 │ │ │ │ + add r5, r6, #4 │ │ │ │ + str r5, [r7, #4] │ │ │ │ + ldr r7, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ + mov r6, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r2, [r5, #72] @ 0x48 │ │ │ │ - ldr r1, [r5, #76] @ 0x4c │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r2, r2, r6 │ │ │ │ + ldr r2, [r7, #72] @ 0x48 │ │ │ │ + ldr r1, [r7, #76] @ 0x4c │ │ │ │ + mvnle r4, #1 │ │ │ │ + sub r5, r5, r3 │ │ │ │ + subs r2, r2, r5 │ │ │ │ sbc r3, r1, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ + strd r2, [r7, #72] @ 0x48 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - blx r8 │ │ │ │ + bl cdd4 │ │ │ │ + mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -145040,287 +139724,817 @@ │ │ │ │ str r6, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add fp, r2, #100 @ 0x64 │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 9bcc0 <__cxa_atexit@plt+0x8db0c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 969cc <__cxa_atexit@plt+0x88818> │ │ │ │ + ldr r2, [pc, #28] @ 969d8 <__cxa_atexit@plt+0x88824> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r3, r6, #232, 24 @ 0xe800 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 96a10 <__cxa_atexit@plt+0x8885c> │ │ │ │ + ldr r2, [pc, #28] @ 96a1c <__cxa_atexit@plt+0x88868> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - addseq lr, r5, #144, 18 @ 0x240000 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r3, r6, #164, 24 @ 0xa400 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9bd74 <__cxa_atexit@plt+0x8dbc0> │ │ │ │ - ldr lr, [pc, #176] @ 9bd90 <__cxa_atexit@plt+0x8dbdc> │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 96a8c <__cxa_atexit@plt+0x888d8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 96a98 <__cxa_atexit@plt+0x888e4> │ │ │ │ + ldr lr, [pc, #88] @ 96aa8 <__cxa_atexit@plt+0x888f4> │ │ │ │ add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #80] @ 96aac <__cxa_atexit@plt+0x888f8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ ldr r0, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #164] @ 9bd94 <__cxa_atexit@plt+0x8dbe0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ - tst r2, #3 │ │ │ │ - beq 9bd58 <__cxa_atexit@plt+0x8dba4> │ │ │ │ - ldr r0, [pc, #144] @ 9bd98 <__cxa_atexit@plt+0x8dbe4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [r2, #3] │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - str r0, [r5, #-16] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + sub r1, r6, #3 │ │ │ │ str r1, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9bd68 <__cxa_atexit@plt+0x8dbb4> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 9bd7c <__cxa_atexit@plt+0x8dbc8> │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [pc, #92] @ 9bd9c <__cxa_atexit@plt+0x8dbe8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r1, [pc, #56] @ 96ab0 <__cxa_atexit@plt+0x888fc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe10 │ │ │ │ + addseq r3, r6, #120, 22 @ 0x1e000 │ │ │ │ + addseq r3, r6, #188, 22 @ 0x2f000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r6, r5, #12 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 96b08 <__cxa_atexit@plt+0x88954> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 96b10 <__cxa_atexit@plt+0x8895c> │ │ │ │ + ldr r2, [pc, #68] @ 96b2c <__cxa_atexit@plt+0x88978> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #64] @ 96b30 <__cxa_atexit@plt+0x8897c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 1ec5078 <__cxa_atexit@plt+0x1eb6ec4> │ │ │ │ + mov r6, r3 │ │ │ │ + b 96b18 <__cxa_atexit@plt+0x88964> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 96b28 <__cxa_atexit@plt+0x88974> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ + rsbseq r6, sl, #44, 26 @ 0xb00 │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 96b50 <__cxa_atexit@plt+0x8899c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20dc <__cxa_atexit@plt+0x3b3f28> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 96b70 <__cxa_atexit@plt+0x889bc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20e4 <__cxa_atexit@plt+0x3b3f30> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 96ba0 <__cxa_atexit@plt+0x889ec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ 96ba4 <__cxa_atexit@plt+0x889f0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20fc <__cxa_atexit@plt+0x3b3f48> │ │ │ │ + rsbseq r6, sl, #228, 20 @ 0xe4000 │ │ │ │ + addseq r3, r6, #120, 26 @ 0x1e00 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 96c00 <__cxa_atexit@plt+0x88a4c> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 96bf8 <__cxa_atexit@plt+0x88a44> │ │ │ │ + ldr r3, [pc, #48] @ 96c08 <__cxa_atexit@plt+0x88a54> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #44] @ 96c0c <__cxa_atexit@plt+0x88a58> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #36] @ 96c10 <__cxa_atexit@plt+0x88a5c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + b 1616b18 <__cxa_atexit@plt+0x1608964> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - addseq lr, r5, #196, 16 @ 0xc40000 │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - addseq lr, r5, #192, 22 @ 0x30000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsbeq r7, r0, #340 @ 0x154 │ │ │ │ + addseq r3, r6, #0, 20 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 96c64 <__cxa_atexit@plt+0x88ab0> │ │ │ │ + ldr lr, [pc, #60] @ 96c7c <__cxa_atexit@plt+0x88ac8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmda r5, {r1, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 96c80 <__cxa_atexit@plt+0x88acc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq r3, r6, #236, 24 @ 0xec00 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #96] @ 9be10 <__cxa_atexit@plt+0x8dc5c> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 96cc8 <__cxa_atexit@plt+0x88b14> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #40] @ 96ce0 <__cxa_atexit@plt+0x88b2c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ 96ce4 <__cxa_atexit@plt+0x88b30> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9bdf8 <__cxa_atexit@plt+0x8dc44> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 9be00 <__cxa_atexit@plt+0x8dc4c> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r1, [pc, #44] @ 9be14 <__cxa_atexit@plt+0x8dc60> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r2, r7} │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq r3, r6, #116, 24 @ 0x7400 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 96d40 <__cxa_atexit@plt+0x88b8c> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 96d38 <__cxa_atexit@plt+0x88b84> │ │ │ │ + ldr r3, [pc, #48] @ 96d48 <__cxa_atexit@plt+0x88b94> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #44] @ 96d4c <__cxa_atexit@plt+0x88b98> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #36] @ 96d50 <__cxa_atexit@plt+0x88b9c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + b 1616b18 <__cxa_atexit@plt+0x1608964> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - addseq lr, r5, #24, 22 @ 0x6000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsbeq r7, r0, #7, 28 @ 0x70 │ │ │ │ + addseq r3, r6, #192, 16 @ 0xc00000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 96da4 <__cxa_atexit@plt+0x88bf0> │ │ │ │ + ldr lr, [pc, #60] @ 96dbc <__cxa_atexit@plt+0x88c08> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmda r5, {r1, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 96dc0 <__cxa_atexit@plt+0x88c0c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq r3, r6, #172, 22 @ 0x2b000 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9be5c <__cxa_atexit@plt+0x8dca8> │ │ │ │ - ldr r2, [pc, #44] @ 9be68 <__cxa_atexit@plt+0x8dcb4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + bcc 96e08 <__cxa_atexit@plt+0x88c54> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + ldr r0, [pc, #40] @ 96e20 <__cxa_atexit@plt+0x88c6c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ 96e24 <__cxa_atexit@plt+0x88c70> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq r3, r6, #52, 22 @ 0xd000 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + rsbseq r6, sl, #64, 20 @ 0x40000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + ldrhi r0, [r4, #-12] │ │ │ │ + ldrls r2, [pc, #44] @ 96e74 <__cxa_atexit@plt+0x88cc0> │ │ │ │ + addls r2, pc, r2 │ │ │ │ + ldrls r3, [pc, #40] @ 96e78 <__cxa_atexit@plt+0x88cc4> │ │ │ │ + addls r3, pc, r3 │ │ │ │ + ldrls r1, [r7, #8] │ │ │ │ + strls r2, [r5, #-16]! │ │ │ │ + ldrls r2, [pc, #28] @ 96e7c <__cxa_atexit@plt+0x88cc8> │ │ │ │ + ldrls r2, [pc, r2] │ │ │ │ + stmibls r5, {r1, r2, r7} │ │ │ │ + ldrls r0, [pc, #20] @ 96e80 <__cxa_atexit@plt+0x88ccc> │ │ │ │ + ldrls r0, [pc, r0] │ │ │ │ + movls r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq lr, r5, #196, 20 @ 0xc4000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + rsbseq r6, sl, #0, 20 │ │ │ │ + addseq r3, r6, #116, 14 @ 0x1d00000 │ │ │ │ + rsbseq r6, sl, #228, 18 @ 0x390000 │ │ │ │ + rsbseq r6, sl, #212, 18 @ 0x350000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #32] @ 96eb8 <__cxa_atexit@plt+0x88d04> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #28] @ 96ebc <__cxa_atexit@plt+0x88d08> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r0, [pc, #16] @ 96ec0 <__cxa_atexit@plt+0x88d0c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsbseq r6, sl, #192, 18 @ 0x300000 │ │ │ │ + rsbseq r6, sl, #176, 18 @ 0x2c0000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #100] @ 96f3c <__cxa_atexit@plt+0x88d88> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 96f24 <__cxa_atexit@plt+0x88d70> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 96f2c <__cxa_atexit@plt+0x88d78> │ │ │ │ + ldr lr, [pc, #60] @ 96f40 <__cxa_atexit@plt+0x88d8c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r1, r3, r7} │ │ │ │ + sub r7, r2, #11 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + addseq r3, r6, #44, 20 @ 0x2c000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9beac <__cxa_atexit@plt+0x8dcf8> │ │ │ │ - ldr r2, [pc, #40] @ 9bebc <__cxa_atexit@plt+0x8dd08> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - mov r8, r3 │ │ │ │ - b 3efa50 <__cxa_atexit@plt+0x3e189c> │ │ │ │ + bcc 96f84 <__cxa_atexit@plt+0x88dd0> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr lr, [pc, #36] @ 96f90 <__cxa_atexit@plt+0x88ddc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldmdb r5, {r1, r2} │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe34 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r3, r6, #196, 18 @ 0x310000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9bef4 <__cxa_atexit@plt+0x8dd40> │ │ │ │ - ldr r2, [pc, #36] @ 9bf0c <__cxa_atexit@plt+0x8dd58> │ │ │ │ + mov sl, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 96fe0 <__cxa_atexit@plt+0x88e2c> │ │ │ │ + ldr r3, [pc, #60] @ 96ff8 <__cxa_atexit@plt+0x88e44> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #56] @ 96ffc <__cxa_atexit@plt+0x88e48> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - sub r8, r6, #2 │ │ │ │ - b cb71c <__cxa_atexit@plt+0xbd568> │ │ │ │ - ldr r7, [pc, #20] @ 9bf10 <__cxa_atexit@plt+0x8dd5c> │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + str r8, [sl, #8] │ │ │ │ + ldr r3, [pc, #44] @ 97000 <__cxa_atexit@plt+0x88e4c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r2, #2 │ │ │ │ + b 3c210c <__cxa_atexit@plt+0x3b3f58> │ │ │ │ + ldr r7, [pc, #28] @ 97004 <__cxa_atexit@plt+0x88e50> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - rsbseq r2, sl, #120, 4 @ 0x80000007 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + @ instruction: 0xfffffe74 │ │ │ │ + rsbseq r6, sl, #96, 6 @ 0x80000001 │ │ │ │ + addseq r3, r6, #96, 18 @ 0x180000 │ │ │ │ + rsbseq r6, sl, #152, 16 @ 0x980000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 97054 <__cxa_atexit@plt+0x88ea0> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #52] @ 9705c <__cxa_atexit@plt+0x88ea8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + ldr r2, [pc, #44] @ 97060 <__cxa_atexit@plt+0x88eac> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #32] @ 97064 <__cxa_atexit@plt+0x88eb0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c2114 <__cxa_atexit@plt+0x3b3f60> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + addseq r3, r6, #172, 10 @ 0x2b000000 │ │ │ │ + addseq r3, r6, #48, 12 @ 0x3000000 │ │ │ │ + addseq r3, r6, #240, 10 @ 0x3c000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 9bf5c <__cxa_atexit@plt+0x8dda8> │ │ │ │ - ldr r3, [pc, #56] @ 9bf70 <__cxa_atexit@plt+0x8ddbc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 9bf74 <__cxa_atexit@plt+0x8ddc0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r8, [r5] │ │ │ │ - ldr r1, [pc, #44] @ 9bf78 <__cxa_atexit@plt+0x8ddc4> │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 970a8 <__cxa_atexit@plt+0x88ef4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ 970b0 <__cxa_atexit@plt+0x88efc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r8, r1, #3 │ │ │ │ - add r9, r3, #2 │ │ │ │ - add sl, r2, #2 │ │ │ │ - b c9428 <__cxa_atexit@plt+0xbb274> │ │ │ │ - ldr r7, [pc, #24] @ 9bf7c <__cxa_atexit@plt+0x8ddc8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [pc, #32] @ 970b4 <__cxa_atexit@plt+0x88f00> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ + b 3c2114 <__cxa_atexit@plt+0x3b3f60> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsbseq r2, sl, #48, 4 │ │ │ │ - rsbseq r2, sl, #52, 4 @ 0x40000003 │ │ │ │ - addseq lr, r5, #120, 18 @ 0x1e0000 │ │ │ │ - rsbseq r2, sl, #20, 4 @ 0x40000001 │ │ │ │ - rsbseq r2, sl, #236, 2 @ 0x3b │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + addseq r3, r6, #72, 10 @ 0x12000000 │ │ │ │ + addseq r3, r6, #160, 10 @ 0x28000000 │ │ │ │ + rsbseq r6, sl, #212, 14 @ 0x3500000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9712c <__cxa_atexit@plt+0x88f78> │ │ │ │ + ldr r2, [pc, #88] @ 97134 <__cxa_atexit@plt+0x88f80> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9710c <__cxa_atexit@plt+0x88f58> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + cmp r2, #0 │ │ │ │ + bmi 97118 <__cxa_atexit@plt+0x88f64> │ │ │ │ + ldr r7, [pc, #60] @ 9713c <__cxa_atexit@plt+0x88f88> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r5, [pc, #24] @ 97138 <__cxa_atexit@plt+0x88f84> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 15abd8 <__cxa_atexit@plt+0x14ca24> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + addseq r3, r6, #100, 10 @ 0x19000000 │ │ │ │ + rsbseq r6, sl, #80, 14 @ 0x1400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 9bfcc <__cxa_atexit@plt+0x8de18> │ │ │ │ - ldr r3, [pc, #56] @ 9bfe0 <__cxa_atexit@plt+0x8de2c> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + cmp r3, #0 │ │ │ │ + bmi 9716c <__cxa_atexit@plt+0x88fb8> │ │ │ │ + ldr r7, [pc, #28] @ 9717c <__cxa_atexit@plt+0x88fc8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #12] @ 97180 <__cxa_atexit@plt+0x88fcc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 15abd8 <__cxa_atexit@plt+0x14ca24> │ │ │ │ + addseq r3, r6, #4, 10 @ 0x1000000 │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + rsbseq r6, sl, #244, 12 @ 0xf400000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r6 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 971d4 <__cxa_atexit@plt+0x89020> │ │ │ │ + ldr r3, [pc, #68] @ 971f4 <__cxa_atexit@plt+0x89040> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 9bfe4 <__cxa_atexit@plt+0x8de30> │ │ │ │ + ldr r2, [pc, #64] @ 971f8 <__cxa_atexit@plt+0x89044> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r8, [r5] │ │ │ │ - ldr r1, [pc, #44] @ 9bfe8 <__cxa_atexit@plt+0x8de34> │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + str r7, [sl, #8] │ │ │ │ + ldr r3, [pc, #52] @ 971fc <__cxa_atexit@plt+0x89048> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r2, #2 │ │ │ │ + b 3c210c <__cxa_atexit@plt+0x3b3f58> │ │ │ │ + ldr r3, [pc, #36] @ 97200 <__cxa_atexit@plt+0x8904c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffc80 │ │ │ │ + rsbseq r6, sl, #108, 2 │ │ │ │ + addseq r3, r6, #108, 14 @ 0x1b00000 │ │ │ │ + rsbseq r6, sl, #164, 12 @ 0xa400000 │ │ │ │ + rsbseq r6, sl, #140, 12 @ 0x8c00000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 97274 <__cxa_atexit@plt+0x890c0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 97280 <__cxa_atexit@plt+0x890cc> │ │ │ │ + ldr lr, [pc, #88] @ 97290 <__cxa_atexit@plt+0x890dc> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #80] @ 97294 <__cxa_atexit@plt+0x890e0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + sub r1, r6, #3 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [pc, #56] @ 97298 <__cxa_atexit@plt+0x890e4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r8, r1, #3 │ │ │ │ - add r9, r3, #2 │ │ │ │ - add sl, r2, #2 │ │ │ │ - b c9428 <__cxa_atexit@plt+0xbb274> │ │ │ │ - ldr r7, [pc, #24] @ 9bfec <__cxa_atexit@plt+0x8de38> │ │ │ │ - add r7, pc, r7 │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe8c │ │ │ │ + addseq r3, r6, #144, 6 @ 0x40000002 │ │ │ │ + addseq r3, r6, #212, 6 @ 0x50000003 │ │ │ │ + rsbseq r6, sl, #240, 10 @ 0x3c000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 9731c <__cxa_atexit@plt+0x89168> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 97328 <__cxa_atexit@plt+0x89174> │ │ │ │ + ldr r9, [pc, #100] @ 97338 <__cxa_atexit@plt+0x89184> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #96] @ 9733c <__cxa_atexit@plt+0x89188> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr sl, [pc, #84] @ 97340 <__cxa_atexit@plt+0x8918c> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + mov r0, r3 │ │ │ │ + str lr, [r0, #16]! │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r3} │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + b 3c211c <__cxa_atexit@plt+0x3b3f68> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rsbseq r2, sl, #192, 2 @ 0x30 │ │ │ │ - rsbseq r2, sl, #196, 2 @ 0x31 │ │ │ │ - addseq lr, r5, #8, 18 @ 0x20000 │ │ │ │ - rsbseq r2, sl, #164, 2 @ 0x29 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffd98 │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + addseq r3, r6, #32, 12 @ 0x2000000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ + sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 9c034 <__cxa_atexit@plt+0x8de80> │ │ │ │ - ldr r7, [pc, #52] @ 9c048 <__cxa_atexit@plt+0x8de94> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - ldr r7, [pc, #44] @ 9c04c <__cxa_atexit@plt+0x8de98> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + bhi 97394 <__cxa_atexit@plt+0x891e0> │ │ │ │ + ldr lr, [pc, #56] @ 973a0 <__cxa_atexit@plt+0x891ec> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r7, #7 │ │ │ │ + ldm r7, {r0, r2, r7} │ │ │ │ + str lr, [r3, #-16] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + stmdb r3, {r0, r1} │ │ │ │ tst r7, #3 │ │ │ │ - beq 9c02c <__cxa_atexit@plt+0x8de78> │ │ │ │ - b 9c05c <__cxa_atexit@plt+0x8dea8> │ │ │ │ + beq 9738c <__cxa_atexit@plt+0x891d8> │ │ │ │ + b 973ac <__cxa_atexit@plt+0x891f8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 9c050 <__cxa_atexit@plt+0x8de9c> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - addseq lr, r5, #232, 18 @ 0x3a0000 │ │ │ │ - rsbseq r2, sl, #84, 2 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #224] @ 9c144 <__cxa_atexit@plt+0x8df90> │ │ │ │ + ldr r2, [pc, #152] @ 9744c <__cxa_atexit@plt+0x89298> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + ands r1, r3, #3 │ │ │ │ + beq 97414 <__cxa_atexit@plt+0x89260> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + cmp r1, #2 │ │ │ │ + beq 97420 <__cxa_atexit@plt+0x8926c> │ │ │ │ + mov r2, #8 │ │ │ │ + cmp r1, #3 │ │ │ │ + bne 97428 <__cxa_atexit@plt+0x89274> │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + sub r3, r3, #3 │ │ │ │ + uxth r3, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + cmp r3, #5 │ │ │ │ + bcs 97428 <__cxa_atexit@plt+0x89274> │ │ │ │ + ldr r2, [pc, #72] @ 97450 <__cxa_atexit@plt+0x8929c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r3, r2, r3, lsl #1 │ │ │ │ + ldrh r2, [r3] │ │ │ │ + b 97428 <__cxa_atexit@plt+0x89274> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r2, #8 │ │ │ │ + orr r2, r2, #32768 @ 0x8000 │ │ │ │ + ldr r3, [pc, #36] @ 97454 <__cxa_atexit@plt+0x892a0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + strh r2, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 9c13c <__cxa_atexit@plt+0x8df88> │ │ │ │ - ldr r2, [r4, #812] @ 0x32c │ │ │ │ + beq 97444 <__cxa_atexit@plt+0x89290> │ │ │ │ + b 974f0 <__cxa_atexit@plt+0x8933c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + rsbeq r8, r0, #939524096 @ 0x38000000 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + and r1, r3, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq 974b4 <__cxa_atexit@plt+0x89300> │ │ │ │ + mov r2, #8 │ │ │ │ + cmp r1, #3 │ │ │ │ + bne 974bc <__cxa_atexit@plt+0x89308> │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + sub r3, r3, #3 │ │ │ │ + uxth r3, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + cmp r3, #5 │ │ │ │ + bcs 974bc <__cxa_atexit@plt+0x89308> │ │ │ │ + ldr r2, [pc, #56] @ 974e0 <__cxa_atexit@plt+0x8932c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r3, r2, r3, lsl #1 │ │ │ │ + ldrh r2, [r3] │ │ │ │ + b 974bc <__cxa_atexit@plt+0x89308> │ │ │ │ + mov r2, #8 │ │ │ │ + orr r2, r2, #32768 @ 0x8000 │ │ │ │ + ldr r3, [pc, #32] @ 974e4 <__cxa_atexit@plt+0x89330> │ │ │ │ + add r3, pc, r3 │ │ │ │ + strh r2, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 974d8 <__cxa_atexit@plt+0x89324> │ │ │ │ + b 974f0 <__cxa_atexit@plt+0x8933c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + rsbeq r8, r0, #-536870906 @ 0xe0000006 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r7, [r2, #12]! │ │ │ │ + and r1, r7, #3 │ │ │ │ + and r3, r3, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 9758c <__cxa_atexit@plt+0x893d8> │ │ │ │ + ldr r3, [pc, #368] @ 97684 <__cxa_atexit@plt+0x894d0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 97674 <__cxa_atexit@plt+0x894c0> │ │ │ │ + ldr r3, [r4, #812] @ 0x32c │ │ │ │ ldr r1, [r4, #820] @ 0x334 │ │ │ │ - ldr r5, [pc, #184] @ 9c148 <__cxa_atexit@plt+0x8df94> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r0, [r2, #12] │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - str r3, [r0, #12] │ │ │ │ + ldr r0, [pc, #344] @ 97688 <__cxa_atexit@plt+0x894d4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r0, [r5, #12] │ │ │ │ + ldr r0, [r3, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldrh r5, [r5, #8] │ │ │ │ + str r2, [r0, #12] │ │ │ │ add r6, r6, #4 │ │ │ │ str r6, [r1, #4] │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldrd r0, [r2, #72] @ 0x48 │ │ │ │ - sub r6, r6, r3 │ │ │ │ + ldr r2, [r1] │ │ │ │ + ldrd r0, [r3, #72] @ 0x48 │ │ │ │ + sub r6, r6, r2 │ │ │ │ subs r0, r0, r6 │ │ │ │ sbc r1, r1, #0 │ │ │ │ - strd r0, [r2, #72] @ 0x48 │ │ │ │ + strd r0, [r3, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - blx r8 │ │ │ │ + mov r0, r8 │ │ │ │ + mov r1, r5 │ │ │ │ + mov r2, #2 │ │ │ │ + b 97608 <__cxa_atexit@plt+0x89454> │ │ │ │ + ldr r3, [pc, #232] @ 9767c <__cxa_atexit@plt+0x894c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 97674 <__cxa_atexit@plt+0x894c0> │ │ │ │ + ldr r3, [r4, #812] @ 0x32c │ │ │ │ + ldr r1, [r4, #820] @ 0x334 │ │ │ │ + ldr r0, [pc, #208] @ 97680 <__cxa_atexit@plt+0x894cc> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r0, [r5, #12] │ │ │ │ + ldr r0, [r3, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldrh r5, [r5, #8] │ │ │ │ + str r2, [r0, #12] │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r1, #4] │ │ │ │ + ldr r2, [r1] │ │ │ │ + ldrd r0, [r3, #72] @ 0x48 │ │ │ │ + sub r6, r6, r2 │ │ │ │ + subs r0, r0, r6 │ │ │ │ + sbc r1, r1, #0 │ │ │ │ + strd r0, [r3, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r4, r0 │ │ │ │ + mov r0, r8 │ │ │ │ + mov r1, r5 │ │ │ │ + mov r2, #1 │ │ │ │ + mov r3, r7 │ │ │ │ + bl cf3c │ │ │ │ + mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -145337,26 +140551,29 @@ │ │ │ │ add fp, r2, #100 @ 0x64 │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - muleq r0, r8, r1 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, ip, lsr #4 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, ip, ror r1 │ │ │ │ + andeq r0, r0, ip, asr #4 │ │ │ │ + andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ - ldr r4, [pc, #192] @ 9c220 <__cxa_atexit@plt+0x8e06c> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [r0, #812] @ 0x32c │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - str r4, [r5] │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ - ldr r4, [r7, #3] │ │ │ │ + ldr r4, [r4, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #208] @ 97774 <__cxa_atexit@plt+0x895c0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5, #12]! │ │ │ │ + ldr r3, [r4, #12] │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldrh r4, [r5, #-4] │ │ │ │ str r5, [r3, #12] │ │ │ │ ldr r5, [r0, #820] @ 0x334 │ │ │ │ add r6, r6, #4 │ │ │ │ str r6, [r5, #4] │ │ │ │ ldr r5, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -145364,20 +140581,24 @@ │ │ │ │ ldr r1, [r5, #76] @ 0x4c │ │ │ │ sub r6, r6, r3 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r1, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r5, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - blx r8 │ │ │ │ + mov r0, r7 │ │ │ │ + mov r1, r4 │ │ │ │ + mov r2, #2 │ │ │ │ + mov r3, r8 │ │ │ │ + bl cf3c │ │ │ │ + mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -145392,287 +140613,68 @@ │ │ │ │ str r6, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add fp, r2, #100 @ 0x64 │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 9c240 <__cxa_atexit@plt+0x8e08c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - addseq lr, r5, #16, 8 @ 0x10000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9c2f4 <__cxa_atexit@plt+0x8e140> │ │ │ │ - ldr lr, [pc, #176] @ 9c310 <__cxa_atexit@plt+0x8e15c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #164] @ 9c314 <__cxa_atexit@plt+0x8e160> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ - tst r2, #3 │ │ │ │ - beq 9c2d8 <__cxa_atexit@plt+0x8e124> │ │ │ │ - ldr r0, [pc, #144] @ 9c318 <__cxa_atexit@plt+0x8e164> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [r2, #3] │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9c2e8 <__cxa_atexit@plt+0x8e134> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 9c2fc <__cxa_atexit@plt+0x8e148> │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [pc, #92] @ 9c31c <__cxa_atexit@plt+0x8e168> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - addseq lr, r5, #68, 6 @ 0x10000001 │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - addseq lr, r5, #64, 12 @ 0x4000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #96] @ 9c390 <__cxa_atexit@plt+0x8e1dc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9c378 <__cxa_atexit@plt+0x8e1c4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 9c380 <__cxa_atexit@plt+0x8e1cc> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r1, [pc, #44] @ 9c394 <__cxa_atexit@plt+0x8e1e0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r2, r7} │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - addseq lr, r5, #152, 10 @ 0x26000000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9c3dc <__cxa_atexit@plt+0x8e228> │ │ │ │ - ldr r2, [pc, #44] @ 9c3e8 <__cxa_atexit@plt+0x8e234> │ │ │ │ + bcc 977ac <__cxa_atexit@plt+0x895f8> │ │ │ │ + ldr r2, [pc, #28] @ 977b8 <__cxa_atexit@plt+0x89604> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq lr, r5, #68, 10 @ 0x11000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9c42c <__cxa_atexit@plt+0x8e278> │ │ │ │ - ldr r2, [pc, #40] @ 9c43c <__cxa_atexit@plt+0x8e288> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - mov r8, r3 │ │ │ │ - b 3efa50 <__cxa_atexit@plt+0x3e189c> │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe34 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9c474 <__cxa_atexit@plt+0x8e2c0> │ │ │ │ - ldr r2, [pc, #36] @ 9c48c <__cxa_atexit@plt+0x8e2d8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - sub r8, r6, #2 │ │ │ │ - b caf1c <__cxa_atexit@plt+0xbcd68> │ │ │ │ - ldr r7, [pc, #20] @ 9c490 <__cxa_atexit@plt+0x8e2dc> │ │ │ │ - add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - rsbseq r1, sl, #32, 26 @ 0x800 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 9c4dc <__cxa_atexit@plt+0x8e328> │ │ │ │ - ldr r3, [pc, #56] @ 9c4f0 <__cxa_atexit@plt+0x8e33c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 9c4f4 <__cxa_atexit@plt+0x8e340> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r8, [r5] │ │ │ │ - ldr r1, [pc, #44] @ 9c4f8 <__cxa_atexit@plt+0x8e344> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r8, r1, #3 │ │ │ │ - add r9, r3, #2 │ │ │ │ - add sl, r2, #2 │ │ │ │ - b c9428 <__cxa_atexit@plt+0xbb274> │ │ │ │ - ldr r7, [pc, #24] @ 9c4fc <__cxa_atexit@plt+0x8e348> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - rsbseq r1, sl, #216, 24 @ 0xd800 │ │ │ │ - rsbseq r1, sl, #220, 24 @ 0xdc00 │ │ │ │ - addseq lr, r5, #236, 6 @ 0xb0000003 │ │ │ │ - rsbseq r1, sl, #188, 24 @ 0xbc00 │ │ │ │ - rsbseq r1, sl, #148, 24 @ 0x9400 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 9c54c <__cxa_atexit@plt+0x8e398> │ │ │ │ - ldr r3, [pc, #56] @ 9c560 <__cxa_atexit@plt+0x8e3ac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 9c564 <__cxa_atexit@plt+0x8e3b0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r8, [r5] │ │ │ │ - ldr r1, [pc, #44] @ 9c568 <__cxa_atexit@plt+0x8e3b4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r8, r1, #3 │ │ │ │ - add r9, r3, #2 │ │ │ │ - add sl, r2, #2 │ │ │ │ - b c9428 <__cxa_atexit@plt+0xbb274> │ │ │ │ - ldr r7, [pc, #24] @ 9c56c <__cxa_atexit@plt+0x8e3b8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - rsbseq r1, sl, #104, 24 @ 0x6800 │ │ │ │ - rsbseq r1, sl, #108, 24 @ 0x6c00 │ │ │ │ - addseq lr, r5, #124, 6 @ 0xf0000001 │ │ │ │ - rsbseq r1, sl, #76, 24 @ 0x4c00 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 9c5b4 <__cxa_atexit@plt+0x8e400> │ │ │ │ - ldr r7, [pc, #52] @ 9c5c8 <__cxa_atexit@plt+0x8e414> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - ldr r7, [pc, #44] @ 9c5cc <__cxa_atexit@plt+0x8e418> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9c5ac <__cxa_atexit@plt+0x8e3f8> │ │ │ │ - b 9c5dc <__cxa_atexit@plt+0x8e428> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 9c5d0 <__cxa_atexit@plt+0x8e41c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - addseq lr, r5, #108, 8 @ 0x6c000000 │ │ │ │ - rsbseq r1, sl, #252, 22 @ 0x3f000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r2, r6, #8, 30 │ │ │ │ + andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #224] @ 9c6c4 <__cxa_atexit@plt+0x8e510> │ │ │ │ - add r2, pc, r2 │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r4, [r4, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #208] @ 978a4 <__cxa_atexit@plt+0x896f0> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9c6bc <__cxa_atexit@plt+0x8e508> │ │ │ │ - ldr r2, [r4, #812] @ 0x32c │ │ │ │ - ldr r1, [r4, #820] @ 0x334 │ │ │ │ - ldr r5, [pc, #184] @ 9c6c8 <__cxa_atexit@plt+0x8e514> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r0, [r2, #12] │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - str r3, [r0, #12] │ │ │ │ + str r3, [r5, #12]! │ │ │ │ + ldr r3, [r4, #12] │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldrh r4, [r5, #-4] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ add r6, r6, #4 │ │ │ │ - str r6, [r1, #4] │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldrd r0, [r2, #72] @ 0x48 │ │ │ │ + str r6, [r5, #4] │ │ │ │ + ldr r5, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldr r2, [r5, #72] @ 0x48 │ │ │ │ + ldr r1, [r5, #76] @ 0x4c │ │ │ │ sub r6, r6, r3 │ │ │ │ - subs r0, r0, r6 │ │ │ │ - sbc r1, r1, #0 │ │ │ │ - strd r0, [r2, #72] @ 0x48 │ │ │ │ + subs r2, r2, r6 │ │ │ │ + sbc r3, r1, #0 │ │ │ │ + strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ - mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r7 │ │ │ │ + mov r1, r4 │ │ │ │ + mov r2, #1 │ │ │ │ + mov r3, r8 │ │ │ │ + bl cf3c │ │ │ │ + mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - blx r8 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -145687,1651 +140689,1170 @@ │ │ │ │ str r6, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add fp, r2, #100 @ 0x64 │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - muleq r0, r8, r1 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r4, [pc, #192] @ 9c7a0 <__cxa_atexit@plt+0x8e5ec> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [r0, #812] @ 0x32c │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - str r4, [r5] │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ - ldr r4, [r7, #3] │ │ │ │ - str r5, [r3, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r2, [r5, #72] @ 0x48 │ │ │ │ - ldr r1, [r5, #76] @ 0x4c │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r1, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r5, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - blx r8 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 9c7c0 <__cxa_atexit@plt+0x8e60c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - addseq sp, r5, #144, 28 @ 0x900 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9c874 <__cxa_atexit@plt+0x8e6c0> │ │ │ │ - ldr lr, [pc, #176] @ 9c890 <__cxa_atexit@plt+0x8e6dc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #164] @ 9c894 <__cxa_atexit@plt+0x8e6e0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ - tst r2, #3 │ │ │ │ - beq 9c858 <__cxa_atexit@plt+0x8e6a4> │ │ │ │ - ldr r0, [pc, #144] @ 9c898 <__cxa_atexit@plt+0x8e6e4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [r2, #3] │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9c868 <__cxa_atexit@plt+0x8e6b4> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 9c87c <__cxa_atexit@plt+0x8e6c8> │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [pc, #92] @ 9c89c <__cxa_atexit@plt+0x8e6e8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - addseq sp, r5, #196, 26 @ 0x3100 │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - addseq lr, r5, #192 @ 0xc0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #96] @ 9c910 <__cxa_atexit@plt+0x8e75c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9c8f8 <__cxa_atexit@plt+0x8e744> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 9c900 <__cxa_atexit@plt+0x8e74c> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r1, [pc, #44] @ 9c914 <__cxa_atexit@plt+0x8e760> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r2, r7} │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - addseq lr, r5, #24 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9c95c <__cxa_atexit@plt+0x8e7a8> │ │ │ │ - ldr r2, [pc, #44] @ 9c968 <__cxa_atexit@plt+0x8e7b4> │ │ │ │ + bcc 978dc <__cxa_atexit@plt+0x89728> │ │ │ │ + ldr r2, [pc, #28] @ 978e8 <__cxa_atexit@plt+0x89734> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq sp, r5, #196, 30 @ 0x310 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9c9e4 <__cxa_atexit@plt+0x8e830> │ │ │ │ - ldr r2, [pc, #120] @ 9ca00 <__cxa_atexit@plt+0x8e84c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #112] @ 9ca04 <__cxa_atexit@plt+0x8e850> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9c9d8 <__cxa_atexit@plt+0x8e824> │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r2, r6, #216, 26 @ 0x3600 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 97968 <__cxa_atexit@plt+0x897b4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 9c9ec <__cxa_atexit@plt+0x8e838> │ │ │ │ - ldr r3, [pc, #72] @ 9ca08 <__cxa_atexit@plt+0x8e854> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - sub r7, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 97974 <__cxa_atexit@plt+0x897c0> │ │ │ │ + ldr lr, [pc, #104] @ 97984 <__cxa_atexit@plt+0x897d0> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #96] @ 97988 <__cxa_atexit@plt+0x897d4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr ip, [r7, #8] │ │ │ │ + add sl, r7, #12 │ │ │ │ + ldm sl, {r1, r2, sl} │ │ │ │ + ldr r8, [r7, #24] │ │ │ │ + sub r0, r6, #15 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + ldr r0, [pc, #64] @ 9798c <__cxa_atexit@plt+0x897d8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str ip, [r3, #8] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r1, r2, sl} │ │ │ │ + mov r5, r9 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - addseq sp, r5, #32, 24 @ 0x2000 │ │ │ │ - addseq sp, r5, #200, 24 @ 0xc800 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + @ instruction: 0xfffffa30 │ │ │ │ + addseq r2, r6, #172, 24 @ 0xac00 │ │ │ │ + addseq r2, r6, #232, 24 @ 0xe800 │ │ │ │ + rsbseq r5, sl, #0, 30 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9ca44 <__cxa_atexit@plt+0x8e890> │ │ │ │ - ldr r2, [pc, #32] @ 9ca50 <__cxa_atexit@plt+0x8e89c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq sp, r5, #88, 24 @ 0x5800 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9cacc <__cxa_atexit@plt+0x8e918> │ │ │ │ - ldr r2, [pc, #120] @ 9cae8 <__cxa_atexit@plt+0x8e934> │ │ │ │ - add r2, pc, r2 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 97a34 <__cxa_atexit@plt+0x89880> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #40 @ 0x28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 97a40 <__cxa_atexit@plt+0x8988c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #112] @ 9caec <__cxa_atexit@plt+0x8e938> │ │ │ │ + ldr r1, [pc, #136] @ 97a50 <__cxa_atexit@plt+0x8989c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9cac0 <__cxa_atexit@plt+0x8e90c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 9cad4 <__cxa_atexit@plt+0x8e920> │ │ │ │ - ldr r3, [pc, #72] @ 9caf0 <__cxa_atexit@plt+0x8e93c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - sub r7, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr ip, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r9, [r7, #20] │ │ │ │ + ldr r0, [r7, #24] │ │ │ │ + ldr r8, [r7, #28] │ │ │ │ + sub r1, r6, #35 @ 0x23 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [pc, #96] @ 97a54 <__cxa_atexit@plt+0x898a0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r1, [pc, #88] @ 97a58 <__cxa_atexit@plt+0x898a4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #16]! │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + ldr r1, [pc, #76] @ 97a5c <__cxa_atexit@plt+0x898a8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str ip, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + stmdb r3, {r0, r8} │ │ │ │ + mov r5, lr │ │ │ │ + b 3c20cc <__cxa_atexit@plt+0x3b3f18> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - addseq sp, r5, #56, 22 @ 0xe000 │ │ │ │ - addseq sp, r5, #224, 22 @ 0x38000 │ │ │ │ + addseq r2, r6, #12, 24 @ 0xc00 │ │ │ │ + addseq r2, r6, #24, 30 @ 0x60 │ │ │ │ + @ instruction: 0xfffffef0 │ │ │ │ + @ instruction: 0xfffff898 │ │ │ │ + rsbseq r5, sl, #44, 28 @ 0x2c0 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9cb2c <__cxa_atexit@plt+0x8e978> │ │ │ │ - ldr r2, [pc, #32] @ 9cb38 <__cxa_atexit@plt+0x8e984> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 97a90 <__cxa_atexit@plt+0x898dc> │ │ │ │ + ldr r2, [pc, #28] @ 97aa0 <__cxa_atexit@plt+0x898ec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r8, r9, sl} │ │ │ │ + mov r5, r3 │ │ │ │ + b 1ec5078 <__cxa_atexit@plt+0x1eb6ec4> │ │ │ │ + ldr r7, [pc, #12] @ 97aa4 <__cxa_atexit@plt+0x898f0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq sp, r5, #112, 22 @ 0x1c000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + rsbseq r5, sl, #16, 28 @ 0x100 │ │ │ │ + rsbseq r5, sl, #232, 26 @ 0x3a00 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9cba8 <__cxa_atexit@plt+0x8e9f4> │ │ │ │ - ldr r2, [pc, #84] @ 9cbb8 <__cxa_atexit@plt+0x8ea04> │ │ │ │ + bcc 97b20 <__cxa_atexit@plt+0x8996c> │ │ │ │ + ldr r2, [pc, #92] @ 97b2c <__cxa_atexit@plt+0x89978> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ 9cbbc <__cxa_atexit@plt+0x8ea08> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #76] @ 9cbc0 <__cxa_atexit@plt+0x8ea0c> │ │ │ │ + ldr lr, [pc, #88] @ 97b30 <__cxa_atexit@plt+0x8997c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - ldr r0, [r5], #4 │ │ │ │ + ldr r8, [r5, #12]! │ │ │ │ + ldr r1, [pc, #80] @ 97b34 <__cxa_atexit@plt+0x89980> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #36] @ 0x24 │ │ │ │ - str r9, [r3, #24] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - mov r8, r3 │ │ │ │ - str r1, [r8, #28]! │ │ │ │ - mov r9, r3 │ │ │ │ - str lr, [r9, #16]! │ │ │ │ - mov sl, r3 │ │ │ │ - b 3efd00 <__cxa_atexit@plt+0x3e1b4c> │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r1, r3 │ │ │ │ + str lr, [r1, #12]! │ │ │ │ + ldr lr, [r5, #-8] │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + stmib r5, {r1, r3} │ │ │ │ + add r1, r3, #20 │ │ │ │ + stm r1, {r0, r2, r8, r9, lr} │ │ │ │ + str r7, [r3, #40] @ 0x28 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c211c <__cxa_atexit@plt+0x3b3f68> │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffc64 │ │ │ │ - @ instruction: 0xfffffeec │ │ │ │ - @ instruction: 0xfffffdfc │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + @ instruction: 0xfffff53c │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + addseq r2, r6, #40, 28 @ 0x280 │ │ │ │ + rsbseq r5, sl, #100, 26 @ 0x1900 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 9cc18 <__cxa_atexit@plt+0x8ea64> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 9cc20 <__cxa_atexit@plt+0x8ea6c> │ │ │ │ - ldr r5, [pc, #68] @ 9cc3c <__cxa_atexit@plt+0x8ea88> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #64] @ 9cc40 <__cxa_atexit@plt+0x8ea8c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r5, [r2] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r8, [r3, #4] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r3 │ │ │ │ - b cb11c <__cxa_atexit@plt+0xbcf68> │ │ │ │ - mov r6, r3 │ │ │ │ - b 9cc28 <__cxa_atexit@plt+0x8ea74> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 9cc38 <__cxa_atexit@plt+0x8ea84> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 97bf4 <__cxa_atexit@plt+0x89a40> │ │ │ │ + ldr r3, [pc, #192] @ 97c1c <__cxa_atexit@plt+0x89a68> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-12]! │ │ │ │ + stmib r7, {r8, sl} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 97bd4 <__cxa_atexit@plt+0x89a20> │ │ │ │ + ldr r2, [pc, #168] @ 97c20 <__cxa_atexit@plt+0x89a6c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r9, #3] │ │ │ │ + ldr sl, [r9, #7] │ │ │ │ + ldr r1, [r9, #11] │ │ │ │ + mov r7, r5 │ │ │ │ + str r2, [r7, #-20]! @ 0xffffffec │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r8, [r2, #12]! │ │ │ │ + stmib r7, {r1, sl} │ │ │ │ + str r3, [r2] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 97be4 <__cxa_atexit@plt+0x89a30> │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 97c04 <__cxa_atexit@plt+0x89a50> │ │ │ │ + ldr r2, [pc, #112] @ 97c2c <__cxa_atexit@plt+0x89a78> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r8, [r5, #-20] @ 0xffffffec │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1ec5078 <__cxa_atexit@plt+0x1eb6ec4> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - rsbseq r1, sl, #148, 10 @ 0x25000000 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0xffffff44 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r6 │ │ │ │ - mov r6, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 9ccc8 <__cxa_atexit@plt+0x8eb14> │ │ │ │ - ldr r2, [pc, #128] @ 9cd00 <__cxa_atexit@plt+0x8eb4c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #-4] │ │ │ │ - sub r2, r6, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 9cce0 <__cxa_atexit@plt+0x8eb2c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 9cce8 <__cxa_atexit@plt+0x8eb34> │ │ │ │ - ldr r5, [pc, #100] @ 9cd0c <__cxa_atexit@plt+0x8eb58> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #96] @ 9cd10 <__cxa_atexit@plt+0x8eb5c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r5, [r2] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r8, [r3, #4] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r3 │ │ │ │ - b cb11c <__cxa_atexit@plt+0xbcf68> │ │ │ │ - ldr r7, [pc, #56] @ 9cd08 <__cxa_atexit@plt+0x8eb54> │ │ │ │ + ldr r7, [pc, #44] @ 97c28 <__cxa_atexit@plt+0x89a74> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, r3 │ │ │ │ - b 9ccf0 <__cxa_atexit@plt+0x8eb3c> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ 9cd04 <__cxa_atexit@plt+0x8eb50> │ │ │ │ + ldr r7, [pc, #24] @ 97c24 <__cxa_atexit@plt+0x89a70> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - rsbseq r1, sl, #204, 8 @ 0xcc000000 │ │ │ │ - rsbseq r1, sl, #248, 8 @ 0xf8000000 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - @ instruction: 0xfffffe94 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9cd48 <__cxa_atexit@plt+0x8eb94> │ │ │ │ - ldr r2, [pc, #28] @ 9cd54 <__cxa_atexit@plt+0x8eba0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - addseq sp, r5, #204, 22 @ 0x33000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r0, ror #2 │ │ │ │ + rsbseq r5, sl, #156, 24 @ 0x9c00 │ │ │ │ + rsbseq r5, sl, #180, 24 @ 0xb400 │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + rsbseq r5, sl, #112, 24 @ 0x7000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 9cda0 <__cxa_atexit@plt+0x8ebec> │ │ │ │ - ldr r3, [pc, #56] @ 9cdb4 <__cxa_atexit@plt+0x8ec00> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 9cdb8 <__cxa_atexit@plt+0x8ec04> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r8, [r5] │ │ │ │ - ldr r1, [pc, #44] @ 9cdbc <__cxa_atexit@plt+0x8ec08> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r8, r1, #3 │ │ │ │ - add r9, r3, #2 │ │ │ │ - add sl, r2, #2 │ │ │ │ - b c9428 <__cxa_atexit@plt+0xbb274> │ │ │ │ - ldr r7, [pc, #24] @ 9cdc0 <__cxa_atexit@plt+0x8ec0c> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r1, [pc, #116] @ 97cc4 <__cxa_atexit@plt+0x89b10> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + mov r7, r5 │ │ │ │ + str r1, [r7, #-8]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 97ca0 <__cxa_atexit@plt+0x89aec> │ │ │ │ + ldmda r5, {r7, sl} │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r9, [r2, #4]! │ │ │ │ + str r7, [r2] │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 97cb0 <__cxa_atexit@plt+0x89afc> │ │ │ │ + ldr r7, [pc, #60] @ 97ccc <__cxa_atexit@plt+0x89b18> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + stmdb r5, {r7, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1ec5078 <__cxa_atexit@plt+0x1eb6ec4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - rsbseq r1, sl, #60, 8 @ 0x3c000000 │ │ │ │ - rsbseq r1, sl, #68, 8 @ 0x44000000 │ │ │ │ - addseq sp, r5, #128, 24 @ 0x8000 │ │ │ │ - rsbseq r1, sl, #36, 8 @ 0x24000000 │ │ │ │ - rsbseq r1, sl, #252, 6 @ 0xf0000003 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 9ce10 <__cxa_atexit@plt+0x8ec5c> │ │ │ │ - ldr r3, [pc, #56] @ 9ce24 <__cxa_atexit@plt+0x8ec70> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 9ce28 <__cxa_atexit@plt+0x8ec74> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r8, [r5] │ │ │ │ - ldr r1, [pc, #44] @ 9ce2c <__cxa_atexit@plt+0x8ec78> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r8, r1, #3 │ │ │ │ - add r9, r3, #2 │ │ │ │ - add sl, r2, #2 │ │ │ │ - b c9428 <__cxa_atexit@plt+0xbb274> │ │ │ │ - ldr r7, [pc, #24] @ 9ce30 <__cxa_atexit@plt+0x8ec7c> │ │ │ │ + ldr r7, [pc, #16] @ 97cc8 <__cxa_atexit@plt+0x89b14> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - rsbseq r1, sl, #204, 6 @ 0x30000003 │ │ │ │ - rsbseq r1, sl, #212, 6 @ 0x50000003 │ │ │ │ - addseq sp, r5, #16, 24 @ 0x1000 │ │ │ │ - rsbseq r1, sl, #180, 6 @ 0xd0000002 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 9ce78 <__cxa_atexit@plt+0x8ecc4> │ │ │ │ - ldr r7, [pc, #52] @ 9ce8c <__cxa_atexit@plt+0x8ecd8> │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + rsbseq r5, sl, #240, 22 @ 0x3c000 │ │ │ │ + @ instruction: 0xfffffe20 │ │ │ │ + rsbseq r5, sl, #208, 22 @ 0x34000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r9, [r2, #12]! │ │ │ │ + ldmdb r2, {r7, sl} │ │ │ │ + str r7, [r2] │ │ │ │ + sub r3, r2, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 97d18 <__cxa_atexit@plt+0x89b64> │ │ │ │ + ldr r7, [pc, #40] @ 97d2c <__cxa_atexit@plt+0x89b78> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - ldr r7, [pc, #44] @ 9ce90 <__cxa_atexit@plt+0x8ecdc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9ce70 <__cxa_atexit@plt+0x8ecbc> │ │ │ │ - b 9cea0 <__cxa_atexit@plt+0x8ecec> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 9ce94 <__cxa_atexit@plt+0x8ece0> │ │ │ │ + sub lr, r5, #4 │ │ │ │ + stm lr, {r7, r8, r9, sl} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1ec5078 <__cxa_atexit@plt+0x1eb6ec4> │ │ │ │ + ldr r7, [pc, #16] @ 97d30 <__cxa_atexit@plt+0x89b7c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - addseq sp, r5, #176, 22 @ 0x2c000 │ │ │ │ - rsbseq r1, sl, #100, 6 @ 0x90000001 │ │ │ │ + @ instruction: 0xfffffdac │ │ │ │ + rsbseq r5, sl, #136, 22 @ 0x22000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #224] @ 9cf88 <__cxa_atexit@plt+0x8edd4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9cf80 <__cxa_atexit@plt+0x8edcc> │ │ │ │ - ldr r2, [r4, #812] @ 0x32c │ │ │ │ - ldr r1, [r4, #820] @ 0x334 │ │ │ │ - ldr r5, [pc, #184] @ 9cf8c <__cxa_atexit@plt+0x8edd8> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r0, [r2, #12] │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - str r3, [r0, #12] │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r1, #4] │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldrd r0, [r2, #72] @ 0x48 │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r0, r0, r6 │ │ │ │ - sbc r1, r1, #0 │ │ │ │ - strd r0, [r2, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - blx r8 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - muleq r0, r8, r1 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r4, [pc, #192] @ 9d064 <__cxa_atexit@plt+0x8eeb0> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [r0, #812] @ 0x32c │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - str r4, [r5] │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ - ldr r4, [r7, #3] │ │ │ │ - str r5, [r3, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r2, [r5, #72] @ 0x48 │ │ │ │ - ldr r1, [r5, #76] @ 0x4c │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r1, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r5, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - blx r8 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 9d084 <__cxa_atexit@plt+0x8eed0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - addseq sp, r5, #204, 10 @ 0x33000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9d138 <__cxa_atexit@plt+0x8ef84> │ │ │ │ - ldr lr, [pc, #176] @ 9d154 <__cxa_atexit@plt+0x8efa0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #164] @ 9d158 <__cxa_atexit@plt+0x8efa4> │ │ │ │ + bhi 97d80 <__cxa_atexit@plt+0x89bcc> │ │ │ │ + ldr r2, [pc, #56] @ 97d88 <__cxa_atexit@plt+0x89bd4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 97d8c <__cxa_atexit@plt+0x89bd8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ - tst r2, #3 │ │ │ │ - beq 9d11c <__cxa_atexit@plt+0x8ef68> │ │ │ │ - ldr r0, [pc, #144] @ 9d15c <__cxa_atexit@plt+0x8efa8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [r2, #3] │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9d12c <__cxa_atexit@plt+0x8ef78> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 9d140 <__cxa_atexit@plt+0x8ef8c> │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [pc, #92] @ 9d160 <__cxa_atexit@plt+0x8efac> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #40] @ 97d90 <__cxa_atexit@plt+0x89bdc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + rsbseq r4, sl, #52, 18 @ 0xd0000 │ │ │ │ + addseq r2, r6, #120, 16 @ 0x780000 │ │ │ │ + addseq r2, r6, #204, 16 @ 0xcc0000 │ │ │ │ + rsbseq r5, sl, #28, 22 @ 0x7000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov sl, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 97df0 <__cxa_atexit@plt+0x89c3c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, sl, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 97dfc <__cxa_atexit@plt+0x89c48> │ │ │ │ + ldr r2, [pc, #68] @ 97e0c <__cxa_atexit@plt+0x89c58> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #64] @ 97e10 <__cxa_atexit@plt+0x89c5c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r5, [r7, #16] │ │ │ │ + str r2, [sl, #4]! │ │ │ │ + str r5, [sl, #8] │ │ │ │ mov r5, r3 │ │ │ │ + b bbbd0 <__cxa_atexit@plt+0xada1c> │ │ │ │ + mov r6, sl │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - addseq sp, r5, #0, 10 │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - addseq sp, r5, #252, 14 @ 0x3f00000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #96] @ 9d1d4 <__cxa_atexit@plt+0x8f020> │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + addseq r2, r6, #4, 16 @ 0x40000 │ │ │ │ + rsbseq r5, sl, #140, 20 @ 0x8c000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #28 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 97edc <__cxa_atexit@plt+0x89d28> │ │ │ │ + ldr lr, [pc, #196] @ 97ef8 <__cxa_atexit@plt+0x89d44> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r3, r7, #8 │ │ │ │ + ldm r3, {r0, r1, r3} │ │ │ │ + mov r2, r5 │ │ │ │ + str lr, [r2, #-20]! @ 0xffffffec │ │ │ │ + ldr lr, [pc, #176] @ 97efc <__cxa_atexit@plt+0x89d48> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + stmib r2, {r0, r1, lr} │ │ │ │ + str r7, [r2, #16] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 97ebc <__cxa_atexit@plt+0x89d08> │ │ │ │ + ldr r1, [pc, #156] @ 97f00 <__cxa_atexit@plt+0x89d4c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r9, [r3, #3] │ │ │ │ + ldr sl, [r3, #7] │ │ │ │ + ldr r2, [r3, #11] │ │ │ │ + mov r7, r5 │ │ │ │ + str r1, [r7, #-28]! @ 0xffffffe4 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r8, [r3, #12]! │ │ │ │ + stmib r7, {r2, sl} │ │ │ │ + str r9, [r3] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 97ecc <__cxa_atexit@plt+0x89d18> │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + sub r7, r5, #32 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 97ee4 <__cxa_atexit@plt+0x89d30> │ │ │ │ + ldr r3, [pc, #96] @ 97f08 <__cxa_atexit@plt+0x89d54> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9d1bc <__cxa_atexit@plt+0x8f008> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 9d1c4 <__cxa_atexit@plt+0x8f010> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r1, [pc, #44] @ 9d1d8 <__cxa_atexit@plt+0x8f024> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r2, r7} │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ + sub lr, r5, #32 │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1ec5078 <__cxa_atexit@plt+0x1eb6ec4> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - addseq sp, r5, #84, 14 @ 0x1500000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9d220 <__cxa_atexit@plt+0x8f06c> │ │ │ │ - ldr r2, [pc, #44] @ 9d22c <__cxa_atexit@plt+0x8f078> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq sp, r5, #0, 14 │ │ │ │ - rsbseq r0, sl, #124, 26 @ 0x1f00 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9d264 <__cxa_atexit@plt+0x8f0b0> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 9d26c <__cxa_atexit@plt+0x8f0b8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + ldr r7, [pc, #24] @ 97f04 <__cxa_atexit@plt+0x89d50> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 9733c <__cxa_atexit@plt+0x89188> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq sp, r5, #96, 6 @ 0x80000001 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9d2a0 <__cxa_atexit@plt+0x8f0ec> │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + addseq r2, r6, #136, 14 @ 0x2200000 │ │ │ │ + andeq r0, r0, r0, asr r1 │ │ │ │ + rsbseq r5, sl, #188, 18 @ 0x2f0000 │ │ │ │ + @ instruction: 0xfffffc08 │ │ │ │ + rsbseq r5, sl, #148, 18 @ 0x250000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r1, [pc, #116] @ 97fa0 <__cxa_atexit@plt+0x89dec> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 9d2a8 <__cxa_atexit@plt+0x8f0f4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + mov r7, r5 │ │ │ │ + str r1, [r7, #-8]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 97f7c <__cxa_atexit@plt+0x89dc8> │ │ │ │ + ldmda r5, {r7, sl} │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r9, [r2, #4]! │ │ │ │ + str r7, [r2] │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 97f8c <__cxa_atexit@plt+0x89dd8> │ │ │ │ + ldr r7, [pc, #60] @ 97fa8 <__cxa_atexit@plt+0x89df4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b f90fc <__cxa_atexit@plt+0xeaf48> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r7, r8 │ │ │ │ + b 1ec5078 <__cxa_atexit@plt+0x1eb6ec4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - addseq sp, r5, #36, 6 @ 0x90000000 │ │ │ │ - rsbseq r0, sl, #252, 24 @ 0xfc00 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9d31c <__cxa_atexit@plt+0x8f168> │ │ │ │ - ldr r2, [pc, #84] @ 9d32c <__cxa_atexit@plt+0x8f178> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ 9d330 <__cxa_atexit@plt+0x8f17c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #76] @ 9d334 <__cxa_atexit@plt+0x8f180> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - ldr r0, [r5], #4 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #36] @ 0x24 │ │ │ │ - str r9, [r3, #24] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - mov r8, r3 │ │ │ │ - str r1, [r8, #28]! │ │ │ │ - mov r9, r3 │ │ │ │ - str lr, [r9, #16]! │ │ │ │ - mov sl, r3 │ │ │ │ - b 3efd00 <__cxa_atexit@plt+0x3e1b4c> │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ + ldr r7, [pc, #16] @ 97fa4 <__cxa_atexit@plt+0x89df0> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffdb4 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - @ instruction: 0xffffff50 │ │ │ │ - rsbseq r0, sl, #112, 24 @ 0x7000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + rsbseq r5, sl, #20, 18 @ 0x50000 │ │ │ │ + @ instruction: 0xfffffb44 │ │ │ │ + rsbseq r5, sl, #244, 16 @ 0xf40000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r9, [r2, #12]! │ │ │ │ + ldmdb r2, {r7, sl} │ │ │ │ + str r7, [r2] │ │ │ │ + sub r3, r2, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 97ff4 <__cxa_atexit@plt+0x89e40> │ │ │ │ + ldr r7, [pc, #40] @ 98008 <__cxa_atexit@plt+0x89e54> │ │ │ │ + add r7, pc, r7 │ │ │ │ + sub lr, r5, #4 │ │ │ │ + stm lr, {r7, r8, r9, sl} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1ec5078 <__cxa_atexit@plt+0x1eb6ec4> │ │ │ │ + ldr r7, [pc, #16] @ 9800c <__cxa_atexit@plt+0x89e58> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffad0 │ │ │ │ + rsbseq r5, sl, #172, 16 @ 0xac0000 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 9d390 <__cxa_atexit@plt+0x8f1dc> │ │ │ │ + bhi 98090 <__cxa_atexit@plt+0x89edc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ + add r6, r3, #40 @ 0x28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 9d398 <__cxa_atexit@plt+0x8f1e4> │ │ │ │ - ldr r5, [pc, #68] @ 9d3b4 <__cxa_atexit@plt+0x8f200> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #64] @ 9d3b8 <__cxa_atexit@plt+0x8f204> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r5, [r2] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r8, [r3, #4] │ │ │ │ + bcc 98098 <__cxa_atexit@plt+0x89ee4> │ │ │ │ + ldr r0, [pc, #112] @ 980b4 <__cxa_atexit@plt+0x89f00> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr ip, [pc, #108] @ 980b8 <__cxa_atexit@plt+0x89f04> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldm r5, {r1, lr} │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + str r9, [r3, #28] │ │ │ │ + str r1, [r3, #32] │ │ │ │ + str sl, [r3, #36] @ 0x24 │ │ │ │ + mov r1, r3 │ │ │ │ + str ip, [r1, #20]! │ │ │ │ + ldr r0, [pc, #64] @ 980bc <__cxa_atexit@plt+0x89f08> │ │ │ │ + add r0, pc, r0 │ │ │ │ + sub lr, r5, #4 │ │ │ │ + stm lr, {r0, r1, r3} │ │ │ │ mov r5, r2 │ │ │ │ - mov r8, r3 │ │ │ │ - b cb01c <__cxa_atexit@plt+0xbce68> │ │ │ │ + mov r8, r9 │ │ │ │ + b 1ec5078 <__cxa_atexit@plt+0x1eb6ec4> │ │ │ │ mov r6, r3 │ │ │ │ - b 9d3a0 <__cxa_atexit@plt+0x8f1ec> │ │ │ │ - mov r7, #8 │ │ │ │ + b 980a0 <__cxa_atexit@plt+0x89eec> │ │ │ │ + mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 9d3b0 <__cxa_atexit@plt+0x8f1fc> │ │ │ │ + ldr r7, [pc, #8] @ 980b0 <__cxa_atexit@plt+0x89efc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rsbseq r0, sl, #72, 28 @ 0x480 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0xffffff40 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r5, sl, #28, 16 @ 0x1c0000 │ │ │ │ + @ instruction: 0xfffffd58 │ │ │ │ + @ instruction: 0xfffffdd0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bx r0 │ │ │ │ - rsbseq r0, sl, #20, 28 @ 0x140 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + ldr r3, [pc, #12] @ 980dc <__cxa_atexit@plt+0x89f28> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c211c <__cxa_atexit@plt+0x3b3f68> │ │ │ │ + addseq r2, r6, #60, 16 @ 0x3c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r6 │ │ │ │ - mov r6, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 9d444 <__cxa_atexit@plt+0x8f290> │ │ │ │ - ldr r2, [pc, #128] @ 9d47c <__cxa_atexit@plt+0x8f2c8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #-4] │ │ │ │ - sub r2, r6, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 9d45c <__cxa_atexit@plt+0x8f2a8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 9d464 <__cxa_atexit@plt+0x8f2b0> │ │ │ │ - ldr r5, [pc, #100] @ 9d488 <__cxa_atexit@plt+0x8f2d4> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #96] @ 9d48c <__cxa_atexit@plt+0x8f2d8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r5, [r2] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r8, [r3, #4] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r3 │ │ │ │ - b cb01c <__cxa_atexit@plt+0xbce68> │ │ │ │ - ldr r7, [pc, #56] @ 9d484 <__cxa_atexit@plt+0x8f2d0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r3 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 98138 <__cxa_atexit@plt+0x89f84> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 98130 <__cxa_atexit@plt+0x89f7c> │ │ │ │ + ldr r3, [pc, #48] @ 98140 <__cxa_atexit@plt+0x89f8c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #44] @ 98144 <__cxa_atexit@plt+0x89f90> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #36] @ 98148 <__cxa_atexit@plt+0x89f94> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + b 1616b18 <__cxa_atexit@plt+0x1608964> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, r3 │ │ │ │ - b 9d46c <__cxa_atexit@plt+0x8f2b8> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ 9d480 <__cxa_atexit@plt+0x8f2cc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - rsbseq r0, sl, #124, 26 @ 0x1f00 │ │ │ │ - rsbseq r0, sl, #172, 26 @ 0x2b00 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - @ instruction: 0xfffffe8c │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsbeq r6, r0, #4112384 @ 0x3ec000 │ │ │ │ + addseq r2, r6, #200, 8 @ 0xc8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9d4c4 <__cxa_atexit@plt+0x8f310> │ │ │ │ - ldr r2, [pc, #28] @ 9d4d0 <__cxa_atexit@plt+0x8f31c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ + bcc 9819c <__cxa_atexit@plt+0x89fe8> │ │ │ │ + ldr lr, [pc, #60] @ 981b4 <__cxa_atexit@plt+0x8a000> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmda r5, {r1, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - addseq sp, r5, #80, 8 @ 0x50000000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 9d51c <__cxa_atexit@plt+0x8f368> │ │ │ │ - ldr r3, [pc, #56] @ 9d530 <__cxa_atexit@plt+0x8f37c> │ │ │ │ + ldr r3, [pc, #20] @ 981b8 <__cxa_atexit@plt+0x8a004> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 9d534 <__cxa_atexit@plt+0x8f380> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r8, [r5] │ │ │ │ - ldr r1, [pc, #44] @ 9d538 <__cxa_atexit@plt+0x8f384> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r8, r1, #3 │ │ │ │ - add r9, r3, #2 │ │ │ │ - add sl, r2, #2 │ │ │ │ - b c9428 <__cxa_atexit@plt+0xbb274> │ │ │ │ - ldr r7, [pc, #24] @ 9d53c <__cxa_atexit@plt+0x8f388> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - rsbseq r0, sl, #236, 24 @ 0xec00 │ │ │ │ - rsbseq r0, sl, #248, 24 @ 0xf800 │ │ │ │ - addseq sp, r5, #12, 10 @ 0x3000000 │ │ │ │ - rsbseq r0, sl, #220, 24 @ 0xdc00 │ │ │ │ - rsbseq r0, sl, #180, 24 @ 0xb400 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq r2, r6, #180, 14 @ 0x2d00000 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 98200 <__cxa_atexit@plt+0x8a04c> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #40] @ 98218 <__cxa_atexit@plt+0x8a064> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ 9821c <__cxa_atexit@plt+0x8a068> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq r2, r6, #60, 14 @ 0xf00000 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 9d58c <__cxa_atexit@plt+0x8f3d8> │ │ │ │ - ldr r3, [pc, #56] @ 9d5a0 <__cxa_atexit@plt+0x8f3ec> │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 98278 <__cxa_atexit@plt+0x8a0c4> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 98270 <__cxa_atexit@plt+0x8a0bc> │ │ │ │ + ldr r3, [pc, #48] @ 98280 <__cxa_atexit@plt+0x8a0cc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 9d5a4 <__cxa_atexit@plt+0x8f3f0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r8, [r5] │ │ │ │ - ldr r1, [pc, #44] @ 9d5a8 <__cxa_atexit@plt+0x8f3f4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r8, r1, #3 │ │ │ │ - add r9, r3, #2 │ │ │ │ - add sl, r2, #2 │ │ │ │ - b c9428 <__cxa_atexit@plt+0xbb274> │ │ │ │ - ldr r7, [pc, #24] @ 9d5ac <__cxa_atexit@plt+0x8f3f8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - rsbseq r0, sl, #124, 24 @ 0x7c00 │ │ │ │ - rsbseq r0, sl, #136, 24 @ 0x8800 │ │ │ │ - addseq sp, r5, #156, 8 @ 0x9c000000 │ │ │ │ - rsbseq r0, sl, #108, 24 @ 0x6c00 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 9d5f4 <__cxa_atexit@plt+0x8f440> │ │ │ │ - ldr r7, [pc, #52] @ 9d608 <__cxa_atexit@plt+0x8f454> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - ldr r7, [pc, #44] @ 9d60c <__cxa_atexit@plt+0x8f458> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9d5ec <__cxa_atexit@plt+0x8f438> │ │ │ │ - b 9d61c <__cxa_atexit@plt+0x8f468> │ │ │ │ + ldr r8, [pc, #44] @ 98284 <__cxa_atexit@plt+0x8a0d0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #36] @ 98288 <__cxa_atexit@plt+0x8a0d4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + b 1616b18 <__cxa_atexit@plt+0x1608964> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 9d610 <__cxa_atexit@plt+0x8f45c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - addseq sp, r5, #60, 8 @ 0x3c000000 │ │ │ │ - rsbseq r0, sl, #32, 24 @ 0x2000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsbeq r6, r0, #10878976 @ 0xa60000 │ │ │ │ + addseq r2, r6, #136, 6 @ 0x20000002 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #224] @ 9d704 <__cxa_atexit@plt+0x8f550> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9d6fc <__cxa_atexit@plt+0x8f548> │ │ │ │ - ldr r2, [r4, #812] @ 0x32c │ │ │ │ - ldr r1, [r4, #820] @ 0x334 │ │ │ │ - ldr r5, [pc, #184] @ 9d708 <__cxa_atexit@plt+0x8f554> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r0, [r2, #12] │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - str r3, [r0, #12] │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r1, #4] │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldrd r0, [r2, #72] @ 0x48 │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r0, r0, r6 │ │ │ │ - sbc r1, r1, #0 │ │ │ │ - strd r0, [r2, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - blx r8 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 982dc <__cxa_atexit@plt+0x8a128> │ │ │ │ + ldr lr, [pc, #60] @ 982f4 <__cxa_atexit@plt+0x8a140> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmda r5, {r1, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - muleq r0, r8, r1 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + ldr r3, [pc, #20] @ 982f8 <__cxa_atexit@plt+0x8a144> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq r2, r6, #116, 12 @ 0x7400000 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r4, [pc, #192] @ 9d7e0 <__cxa_atexit@plt+0x8f62c> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [r0, #812] @ 0x32c │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - str r4, [r5] │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ - ldr r4, [r7, #3] │ │ │ │ - str r5, [r3, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r2, [r5, #72] @ 0x48 │ │ │ │ - ldr r1, [r5, #76] @ 0x4c │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r1, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r5, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - blx r8 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 98340 <__cxa_atexit@plt+0x8a18c> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #40] @ 98358 <__cxa_atexit@plt+0x8a1a4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ 9835c <__cxa_atexit@plt+0x8a1a8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq r2, r6, #252, 10 @ 0x3f000000 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 9d800 <__cxa_atexit@plt+0x8f64c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + andeq r0, r0, lr │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - addseq ip, r5, #80, 28 @ 0x500 │ │ │ │ - rsbseq r0, sl, #168, 14 @ 0x2a00000 │ │ │ │ + rsbseq r5, sl, #208, 10 @ 0x34000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9d838 <__cxa_atexit@plt+0x8f684> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 9d840 <__cxa_atexit@plt+0x8f68c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 9733c <__cxa_atexit@plt+0x89188> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldrhi r0, [r4, #-12] │ │ │ │ + ldrls r2, [pc, #44] @ 983c4 <__cxa_atexit@plt+0x8a210> │ │ │ │ + addls r2, pc, r2 │ │ │ │ + ldrls r3, [pc, #40] @ 983c8 <__cxa_atexit@plt+0x8a214> │ │ │ │ + addls r3, pc, r3 │ │ │ │ + ldrls r1, [r7, #8] │ │ │ │ + strls r2, [r5, #-16]! │ │ │ │ + ldrls r2, [pc, #28] @ 983cc <__cxa_atexit@plt+0x8a218> │ │ │ │ + ldrls r2, [pc, r2] │ │ │ │ + stmibls r5, {r1, r2, r7} │ │ │ │ + ldrls r0, [pc, #20] @ 983d0 <__cxa_atexit@plt+0x8a21c> │ │ │ │ + ldrls r0, [pc, r0] │ │ │ │ + movls r7, r3 │ │ │ │ bx r0 │ │ │ │ - addseq ip, r5, #140, 26 @ 0x2300 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + rsbseq r5, sl, #140, 10 @ 0x23000000 │ │ │ │ + addseq r2, r6, #36, 4 @ 0x40000002 │ │ │ │ + rsbseq r5, sl, #112, 10 @ 0x1c000000 │ │ │ │ + rsbseq r5, sl, #96, 10 @ 0x18000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9d8bc <__cxa_atexit@plt+0x8f708> │ │ │ │ - ldr r2, [pc, #120] @ 9d8d8 <__cxa_atexit@plt+0x8f724> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #32] @ 98408 <__cxa_atexit@plt+0x8a254> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #112] @ 9d8dc <__cxa_atexit@plt+0x8f728> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ + ldr r3, [pc, #28] @ 9840c <__cxa_atexit@plt+0x8a258> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r0, [pc, #16] @ 98410 <__cxa_atexit@plt+0x8a25c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsbseq r5, sl, #76, 10 @ 0x13000000 │ │ │ │ + rsbseq r5, sl, #60, 10 @ 0xf000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #100] @ 9848c <__cxa_atexit@plt+0x8a2d8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 9d8b0 <__cxa_atexit@plt+0x8f6fc> │ │ │ │ + beq 98474 <__cxa_atexit@plt+0x8a2c0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ + add r2, r6, #16 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 9d8c4 <__cxa_atexit@plt+0x8f710> │ │ │ │ - ldr r3, [pc, #72] @ 9d8e0 <__cxa_atexit@plt+0x8f72c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - sub r7, r2, #3 │ │ │ │ + bcc 9847c <__cxa_atexit@plt+0x8a2c8> │ │ │ │ + ldr lr, [pc, #60] @ 98490 <__cxa_atexit@plt+0x8a2dc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r1, r3, r7} │ │ │ │ + sub r7, r2, #11 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ + mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - addseq ip, r5, #72, 26 @ 0x1200 │ │ │ │ - addseq ip, r5, #240, 26 @ 0x3c00 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + addseq r2, r6, #220, 8 @ 0xdc000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9d91c <__cxa_atexit@plt+0x8f768> │ │ │ │ - ldr r2, [pc, #32] @ 9d928 <__cxa_atexit@plt+0x8f774> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ + bcc 984d4 <__cxa_atexit@plt+0x8a320> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr lr, [pc, #36] @ 984e0 <__cxa_atexit@plt+0x8a32c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldmdb r5, {r1, r2} │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq ip, r5, #128, 26 @ 0x2000 │ │ │ │ - rsbseq r0, sl, #124, 12 @ 0x7c00000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9d980 <__cxa_atexit@plt+0x8f7cc> │ │ │ │ - ldr r2, [pc, #56] @ 9d990 <__cxa_atexit@plt+0x8f7dc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #52] @ 9d994 <__cxa_atexit@plt+0x8f7e0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #20] │ │ │ │ - str r9, [r3, #8] │ │ │ │ - mov r8, r3 │ │ │ │ - str r1, [r8, #12]! │ │ │ │ - mov r9, r3 │ │ │ │ - b 3efca0 <__cxa_atexit@plt+0x3e1aec> │ │ │ │ - mov r3, #24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffeb4 │ │ │ │ - @ instruction: 0xfffffee8 │ │ │ │ - rsbseq r0, sl, #16, 12 @ 0x1000000 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r2, r6, #116, 8 @ 0x74000000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9d9d0 <__cxa_atexit@plt+0x8f81c> │ │ │ │ - ldr r2, [pc, #36] @ 9d9e8 <__cxa_atexit@plt+0x8f834> │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 98530 <__cxa_atexit@plt+0x8a37c> │ │ │ │ + ldr r3, [pc, #60] @ 98548 <__cxa_atexit@plt+0x8a394> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #56] @ 9854c <__cxa_atexit@plt+0x8a398> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - sub r8, r6, #2 │ │ │ │ - b cba1c <__cxa_atexit@plt+0xbd868> │ │ │ │ - ldr r7, [pc, #20] @ 9d9ec <__cxa_atexit@plt+0x8f838> │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + str r8, [sl, #8] │ │ │ │ + ldr r3, [pc, #44] @ 98550 <__cxa_atexit@plt+0x8a39c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r2, #2 │ │ │ │ + b 3c210c <__cxa_atexit@plt+0x3b3f58> │ │ │ │ + ldr r7, [pc, #28] @ 98554 <__cxa_atexit@plt+0x8a3a0> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - rsbseq r0, sl, #80, 16 @ 0x500000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9da28 <__cxa_atexit@plt+0x8f874> │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - ldr r2, [pc, #28] @ 9da38 <__cxa_atexit@plt+0x8f884> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r8, r9, sl} │ │ │ │ - sub r8, r6, #11 │ │ │ │ - b 3efa50 <__cxa_atexit@plt+0x3e189c> │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + @ instruction: 0xfffffe74 │ │ │ │ + rsbseq r4, sl, #16, 28 @ 0x100 │ │ │ │ + addseq r2, r6, #16, 8 @ 0x10000000 │ │ │ │ + rsbseq r5, sl, #40, 8 @ 0x28000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 98598 <__cxa_atexit@plt+0x8a3e4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ 985a0 <__cxa_atexit@plt+0x8a3ec> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #32] @ 985a4 <__cxa_atexit@plt+0x8a3f0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c2114 <__cxa_atexit@plt+0x3b3f60> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq sp, r5, #4 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + addseq r2, r6, #88 @ 0x58 │ │ │ │ + addseq r2, r6, #176 @ 0xb0 │ │ │ │ + rsbseq r5, sl, #196, 6 @ 0x10000003 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9da74 <__cxa_atexit@plt+0x8f8c0> │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - ldr r2, [pc, #28] @ 9da84 <__cxa_atexit@plt+0x8f8d0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r8, r9, sl} │ │ │ │ - sub r8, r6, #10 │ │ │ │ - b 3efa50 <__cxa_atexit@plt+0x3e189c> │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9861c <__cxa_atexit@plt+0x8a468> │ │ │ │ + ldr r2, [pc, #88] @ 98624 <__cxa_atexit@plt+0x8a470> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 985fc <__cxa_atexit@plt+0x8a448> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + cmp r2, #0 │ │ │ │ + bmi 98608 <__cxa_atexit@plt+0x8a454> │ │ │ │ + ldr r7, [pc, #60] @ 9862c <__cxa_atexit@plt+0x8a478> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - addseq ip, r5, #188, 30 @ 0x2f0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9dac0 <__cxa_atexit@plt+0x8f90c> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r2, [pc, #28] @ 9dad0 <__cxa_atexit@plt+0x8f91c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r8, r9} │ │ │ │ - sub r8, r6, #5 │ │ │ │ - b 3efa50 <__cxa_atexit@plt+0x3e189c> │ │ │ │ - mov r3, #12 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r5, [pc, #24] @ 98628 <__cxa_atexit@plt+0x8a474> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 15abd8 <__cxa_atexit@plt+0x14ca24> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - addseq ip, r5, #116, 30 @ 0x1d0 │ │ │ │ - rsbseq r0, sl, #116, 14 @ 0x1d00000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + addseq r2, r6, #116 @ 0x74 │ │ │ │ + rsbseq r5, sl, #64, 6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 9dbe8 <__cxa_atexit@plt+0x8fa34> │ │ │ │ - ldr r7, [pc, #280] @ 9dc10 <__cxa_atexit@plt+0x8fa5c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #-4]! │ │ │ │ - ands r7, r8, #3 │ │ │ │ - beq 9db8c <__cxa_atexit@plt+0x8f9d8> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 9db9c <__cxa_atexit@plt+0x8f9e8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r7, r6, #16 │ │ │ │ - cmp r2, r7 │ │ │ │ - bcc 9dbf8 <__cxa_atexit@plt+0x8fa44> │ │ │ │ - ldr r3, [pc, #256] @ 9dc28 <__cxa_atexit@plt+0x8fa74> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #252] @ 9dc2c <__cxa_atexit@plt+0x8fa78> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #248] @ 9dc30 <__cxa_atexit@plt+0x8fa7c> │ │ │ │ - add lr, pc, lr │ │ │ │ - sub r0, r7, #9 │ │ │ │ - ldr r1, [r8, #2] │ │ │ │ - ldr r2, [pc, #236] @ 9dc34 <__cxa_atexit@plt+0x8fa80> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr sl, [pc, #232] @ 9dc38 <__cxa_atexit@plt+0x8fa84> │ │ │ │ - add sl, pc, sl │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - sub r0, r7, #2 │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - ldr r0, [pc, #196] @ 9dc3c <__cxa_atexit@plt+0x8fa88> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r3, r0, #3 │ │ │ │ - add r9, lr, #2 │ │ │ │ - add sl, sl, #2 │ │ │ │ - mov r6, r7 │ │ │ │ - b 9dbdc <__cxa_atexit@plt+0x8fa28> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + cmp r3, #0 │ │ │ │ + bmi 9865c <__cxa_atexit@plt+0x8a4a8> │ │ │ │ + ldr r7, [pc, #28] @ 9866c <__cxa_atexit@plt+0x8a4b8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #112] @ 9dc14 <__cxa_atexit@plt+0x8fa60> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #108] @ 9dc18 <__cxa_atexit@plt+0x8fa64> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #104] @ 9dc1c <__cxa_atexit@plt+0x8fa68> │ │ │ │ + ldr r3, [pc, #12] @ 98670 <__cxa_atexit@plt+0x8a4bc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [pc, #100] @ 9dc20 <__cxa_atexit@plt+0x8fa6c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r3, [pc, #84] @ 9dc24 <__cxa_atexit@plt+0x8fa70> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #3 │ │ │ │ - add r9, r7, #2 │ │ │ │ - add sl, r2, #2 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b c9428 <__cxa_atexit@plt+0xbb274> │ │ │ │ - ldr r7, [pc, #80] @ 9dc40 <__cxa_atexit@plt+0x8fa8c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, r4, asr r1 │ │ │ │ - rsbseq r0, sl, #80, 10 @ 0x14000000 │ │ │ │ - rsbseq r0, sl, #88, 10 @ 0x16000000 │ │ │ │ - andeq r0, r0, r4, ror #5 │ │ │ │ - addseq ip, r5, #24, 20 @ 0x18000 │ │ │ │ - addseq ip, r5, #92, 28 @ 0x5c0 │ │ │ │ - @ instruction: 0xfffffed0 │ │ │ │ - andeq r0, r0, r0, lsr r2 │ │ │ │ - rsbseq r0, sl, #188, 10 @ 0x2f000000 │ │ │ │ - addseq ip, r5, #144, 20 @ 0x90000 │ │ │ │ - rsbseq r0, sl, #180, 10 @ 0x2d000000 │ │ │ │ - addseq ip, r5, #180, 28 @ 0xb40 │ │ │ │ - rsbseq r0, sl, #116, 12 @ 0x7400000 │ │ │ │ - rsbseq r0, sl, #8, 12 @ 0x800000 │ │ │ │ + str r3, [r5] │ │ │ │ + b 15abd8 <__cxa_atexit@plt+0x14ca24> │ │ │ │ + addseq r2, r6, #20 │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + rsbseq r5, sl, #228, 4 @ 0x4000000e │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 9dcd8 <__cxa_atexit@plt+0x8fb24> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 9dd1c <__cxa_atexit@plt+0x8fb68> │ │ │ │ - ldr r9, [pc, #204] @ 9dd40 <__cxa_atexit@plt+0x8fb8c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #200] @ 9dd44 <__cxa_atexit@plt+0x8fb90> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #196] @ 9dd48 <__cxa_atexit@plt+0x8fb94> │ │ │ │ - add lr, pc, lr │ │ │ │ - sub r0, r3, #9 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r2, [pc, #184] @ 9dd4c <__cxa_atexit@plt+0x8fb98> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr sl, [pc, #180] @ 9dd50 <__cxa_atexit@plt+0x8fb9c> │ │ │ │ - add sl, pc, sl │ │ │ │ - str r9, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - sub r0, r3, #2 │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ - ldr r0, [pc, #144] @ 9dd54 <__cxa_atexit@plt+0x8fba0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r8, r0, #3 │ │ │ │ - add r9, lr, #2 │ │ │ │ - add sl, sl, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - b c9428 <__cxa_atexit@plt+0xbb274> │ │ │ │ - ldr r3, [pc, #76] @ 9dd2c <__cxa_atexit@plt+0x8fb78> │ │ │ │ + mov sl, r6 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 986c4 <__cxa_atexit@plt+0x8a510> │ │ │ │ + ldr r3, [pc, #68] @ 986e4 <__cxa_atexit@plt+0x8a530> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #72] @ 9dd30 <__cxa_atexit@plt+0x8fb7c> │ │ │ │ + ldr r2, [pc, #64] @ 986e8 <__cxa_atexit@plt+0x8a534> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #68] @ 9dd34 <__cxa_atexit@plt+0x8fb80> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #60] @ 9dd38 <__cxa_atexit@plt+0x8fb84> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #48] @ 9dd3c <__cxa_atexit@plt+0x8fb88> │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + str r7, [sl, #8] │ │ │ │ + ldr r3, [pc, #52] @ 986ec <__cxa_atexit@plt+0x8a538> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #3 │ │ │ │ - add r9, r2, #2 │ │ │ │ - add sl, r1, #2 │ │ │ │ - b c9428 <__cxa_atexit@plt+0xbb274> │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - @ instruction: 0x000001b8 │ │ │ │ - rsbseq r0, sl, #12, 8 @ 0xc000000 │ │ │ │ - rsbseq r0, sl, #20, 8 @ 0x14000000 │ │ │ │ - addseq ip, r5, #216, 16 @ 0xd80000 │ │ │ │ - addseq ip, r5, #32, 26 @ 0x800 │ │ │ │ - @ instruction: 0xfffffd84 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - rsbseq r0, sl, #112, 8 @ 0x70000000 │ │ │ │ - addseq ip, r5, #68, 18 @ 0x110000 │ │ │ │ - rsbseq r0, sl, #104, 8 @ 0x68000000 │ │ │ │ - addseq ip, r5, #104, 26 @ 0x1a00 │ │ │ │ - rsbseq r0, sl, #228, 8 @ 0xe4000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r2, #2 │ │ │ │ + b 3c210c <__cxa_atexit@plt+0x3b3f58> │ │ │ │ + ldr r3, [pc, #36] @ 986f0 <__cxa_atexit@plt+0x8a53c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffce0 │ │ │ │ + rsbseq r4, sl, #124, 24 @ 0x7c00 │ │ │ │ + addseq r2, r6, #124, 4 @ 0xc0000007 │ │ │ │ + rsbseq r5, sl, #148, 4 @ 0x40000009 │ │ │ │ + rsbseq r5, sl, #124, 4 @ 0xc0000007 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9ddd4 <__cxa_atexit@plt+0x8fc20> │ │ │ │ - ldr r8, [pc, #96] @ 9dde0 <__cxa_atexit@plt+0x8fc2c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #92] @ 9dde4 <__cxa_atexit@plt+0x8fc30> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #88] @ 9dde8 <__cxa_atexit@plt+0x8fc34> │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 98764 <__cxa_atexit@plt+0x8a5b0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 98770 <__cxa_atexit@plt+0x8a5bc> │ │ │ │ + ldr lr, [pc, #88] @ 98780 <__cxa_atexit@plt+0x8a5cc> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #84] @ 9ddec <__cxa_atexit@plt+0x8fc38> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr sl, [pc, #80] @ 9ddf0 <__cxa_atexit@plt+0x8fc3c> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - sub r1, r6, #9 │ │ │ │ - str r8, [r5] │ │ │ │ - stmib r3, {r0, r2, sl} │ │ │ │ - str r1, [r3, #16] │ │ │ │ - sub r0, r6, #2 │ │ │ │ - str r0, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #48] @ 9ddf4 <__cxa_atexit@plt+0x8fc40> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #80] @ 98784 <__cxa_atexit@plt+0x8a5d0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r8, r0, #3 │ │ │ │ - add r9, r9, #2 │ │ │ │ - add sl, lr, #2 │ │ │ │ - b c9428 <__cxa_atexit@plt+0xbb274> │ │ │ │ - mov r3, #16 │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + sub r1, r6, #3 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [pc, #56] @ 98788 <__cxa_atexit@plt+0x8a5d4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - rsbseq r0, sl, #88, 6 @ 0x60000001 │ │ │ │ - rsbseq r0, sl, #96, 6 @ 0x80000001 │ │ │ │ - @ instruction: 0xfffffcac │ │ │ │ - addseq ip, r5, #56, 16 @ 0x380000 │ │ │ │ - addseq ip, r5, #108, 24 @ 0x6c00 │ │ │ │ - rsbseq r0, sl, #48, 8 @ 0x30000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe8c │ │ │ │ + addseq r1, r6, #160, 28 @ 0xa00 │ │ │ │ + addseq r1, r6, #228, 28 @ 0xe40 │ │ │ │ + rsbseq r5, sl, #224, 2 @ 0x38 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9de70 <__cxa_atexit@plt+0x8fcbc> │ │ │ │ - ldr r9, [pc, #92] @ 9de7c <__cxa_atexit@plt+0x8fcc8> │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 9880c <__cxa_atexit@plt+0x8a658> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 98818 <__cxa_atexit@plt+0x8a664> │ │ │ │ + ldr r9, [pc, #100] @ 98828 <__cxa_atexit@plt+0x8a674> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #88] @ 9de80 <__cxa_atexit@plt+0x8fccc> │ │ │ │ + ldr lr, [pc, #96] @ 9882c <__cxa_atexit@plt+0x8a678> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [pc, #84] @ 9de84 <__cxa_atexit@plt+0x8fcd0> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r8, [pc, #80] @ 9de88 <__cxa_atexit@plt+0x8fcd4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - sub r1, r6, #10 │ │ │ │ - sub r0, r6, #2 │ │ │ │ - str r0, [r5] │ │ │ │ - str sl, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr sl, [pc, #84] @ 98830 <__cxa_atexit@plt+0x8a67c> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r1, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - ldr r0, [pc, #44] @ 9de8c <__cxa_atexit@plt+0x8fcd8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r8, r0, #3 │ │ │ │ - add r9, r9, #2 │ │ │ │ - add sl, lr, #2 │ │ │ │ - b c9428 <__cxa_atexit@plt+0xbb274> │ │ │ │ - mov r3, #16 │ │ │ │ + mov r0, r3 │ │ │ │ + str lr, [r0, #16]! │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r3} │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + b 3c211c <__cxa_atexit@plt+0x3b3f68> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - rsbseq r0, sl, #252, 6 @ 0xf0000003 │ │ │ │ - rsbseq r0, sl, #0, 8 │ │ │ │ - @ instruction: 0xfffffc60 │ │ │ │ - addseq ip, r5, #160, 14 @ 0x2800000 │ │ │ │ - addseq ip, r5, #212, 22 @ 0x35000 │ │ │ │ - rsbseq r0, sl, #172, 6 @ 0xb0000002 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #60] @ 9dee0 <__cxa_atexit@plt+0x8fd2c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ 9dee4 <__cxa_atexit@plt+0x8fd30> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #52] @ 9dee8 <__cxa_atexit@plt+0x8fd34> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #44] @ 9deec <__cxa_atexit@plt+0x8fd38> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #32] @ 9def0 <__cxa_atexit@plt+0x8fd3c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #3 │ │ │ │ - add r9, r2, #2 │ │ │ │ - add sl, r1, #2 │ │ │ │ - b c9428 <__cxa_atexit@plt+0xbb274> │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - rsbseq r0, sl, #52, 4 @ 0x40000003 │ │ │ │ - rsbseq r0, sl, #60, 4 @ 0xc0000003 │ │ │ │ - addseq ip, r5, #20, 14 @ 0x500000 │ │ │ │ - addseq ip, r5, #96, 22 @ 0x18000 │ │ │ │ - rsbseq r0, sl, #52, 6 @ 0xd0000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ 9df38 <__cxa_atexit@plt+0x8fd84> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #44] @ 9df3c <__cxa_atexit@plt+0x8fd88> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #40] @ 9df40 <__cxa_atexit@plt+0x8fd8c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r5] │ │ │ │ - ldr r1, [pc, #28] @ 9df44 <__cxa_atexit@plt+0x8fd90> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r8, r1, #3 │ │ │ │ - add r9, r2, #2 │ │ │ │ - add sl, r3, #2 │ │ │ │ - b c9428 <__cxa_atexit@plt+0xbb274> │ │ │ │ - rsbseq r0, sl, #32, 6 @ 0x80000000 │ │ │ │ - rsbseq r0, sl, #12, 6 @ 0x30000000 │ │ │ │ - addseq ip, r5, #188, 12 @ 0xbc00000 │ │ │ │ - addseq ip, r5, #12, 22 @ 0x3000 │ │ │ │ - rsbseq r0, sl, #16, 6 @ 0x40000000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - b 9dae4 <__cxa_atexit@plt+0x8f930> │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffd98 │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + addseq r2, r6, #48, 2 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ + sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 9dfa0 <__cxa_atexit@plt+0x8fdec> │ │ │ │ - ldr r7, [pc, #52] @ 9dfb4 <__cxa_atexit@plt+0x8fe00> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - ldr r7, [pc, #44] @ 9dfb8 <__cxa_atexit@plt+0x8fe04> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + bhi 988cc <__cxa_atexit@plt+0x8a718> │ │ │ │ + ldr lr, [pc, #128] @ 988d8 <__cxa_atexit@plt+0x8a724> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r7, #7 │ │ │ │ + ldm r7, {r0, r2, r7} │ │ │ │ + str lr, [r3, #-16] │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + stmdb r3, {r0, r2} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 988c4 <__cxa_atexit@plt+0x8a710> │ │ │ │ + ldr r2, [pc, #92] @ 988dc <__cxa_atexit@plt+0x8a728> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r3, #-4] │ │ │ │ + cmn r1, #2 │ │ │ │ + mvnle r1, #1 │ │ │ │ + str r2, [r3, #-16] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 988c4 <__cxa_atexit@plt+0x8a710> │ │ │ │ + ldr r2, [pc, #56] @ 988e0 <__cxa_atexit@plt+0x8a72c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r3, #-8] │ │ │ │ + str r2, [r3, #-16] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 9df98 <__cxa_atexit@plt+0x8fde4> │ │ │ │ - b 9dfc8 <__cxa_atexit@plt+0x8fe14> │ │ │ │ + beq 988c4 <__cxa_atexit@plt+0x8a710> │ │ │ │ + b 98988 <__cxa_atexit@plt+0x8a7d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 9dfbc <__cxa_atexit@plt+0x8fe08> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - addseq ip, r5, #172, 20 @ 0xac000 │ │ │ │ - rsbseq r0, sl, #204, 4 @ 0xc000000c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #224] @ 9e0b0 <__cxa_atexit@plt+0x8fefc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ + ldr r3, [pc, #76] @ 98940 <__cxa_atexit@plt+0x8a78c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + cmn r2, #2 │ │ │ │ + mvnle r2, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 98938 <__cxa_atexit@plt+0x8a784> │ │ │ │ + ldr r3, [pc, #40] @ 98944 <__cxa_atexit@plt+0x8a790> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 98938 <__cxa_atexit@plt+0x8a784> │ │ │ │ + b 98988 <__cxa_atexit@plt+0x8a7d4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ 9897c <__cxa_atexit@plt+0x8a7c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 98974 <__cxa_atexit@plt+0x8a7c0> │ │ │ │ + b 98988 <__cxa_atexit@plt+0x8a7d4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ + cmp r2, #-2147483647 @ 0x80000001 │ │ │ │ + bcs 98a24 <__cxa_atexit@plt+0x8a870> │ │ │ │ + ldr r3, [pc, #388] @ 98b28 <__cxa_atexit@plt+0x8a974> │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub r8, r2, #1 │ │ │ │ + stm r5, {r3, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq 9e0a8 <__cxa_atexit@plt+0x8fef4> │ │ │ │ + beq 98b0c <__cxa_atexit@plt+0x8a958> │ │ │ │ + ldr r3, [pc, #368] @ 98b2c <__cxa_atexit@plt+0x8a978> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r2, [r4, #812] @ 0x32c │ │ │ │ ldr r1, [r4, #820] @ 0x334 │ │ │ │ - ldr r5, [pc, #184] @ 9e0b4 <__cxa_atexit@plt+0x8ff00> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r0, [r2, #12] │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - str r3, [r0, #12] │ │ │ │ + ldr r9, [r5, #12]! │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [r2, #12] │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + str r5, [r3, #12] │ │ │ │ add r6, r6, #4 │ │ │ │ str r6, [r1, #4] │ │ │ │ - ldr r3, [r1] │ │ │ │ + ldr r5, [r1] │ │ │ │ ldrd r0, [r2, #72] @ 0x48 │ │ │ │ - sub r6, r6, r3 │ │ │ │ + sub r6, r6, r5 │ │ │ │ subs r0, r0, r6 │ │ │ │ sbc r1, r1, #0 │ │ │ │ strd r0, [r2, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - blx r8 │ │ │ │ + mov r0, r9 │ │ │ │ + mov r1, r7 │ │ │ │ + mov r2, r8 │ │ │ │ + mov r3, sl │ │ │ │ + b 98aa4 <__cxa_atexit@plt+0x8a8f0> │ │ │ │ + ldr r2, [pc, #244] @ 98b20 <__cxa_atexit@plt+0x8a96c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 98b14 <__cxa_atexit@plt+0x8a960> │ │ │ │ + ldr r3, [pc, #228] @ 98b24 <__cxa_atexit@plt+0x8a970> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r4, #812] @ 0x32c │ │ │ │ + ldr r1, [r4, #820] @ 0x334 │ │ │ │ + ldr r8, [r5, #12]! │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [r2, #12] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r1, #4] │ │ │ │ + ldr r5, [r1] │ │ │ │ + ldrd r0, [r2, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r0, r0, r6 │ │ │ │ + sbc r1, r1, #0 │ │ │ │ + strd r0, [r2, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r4, r0 │ │ │ │ + mov r0, r8 │ │ │ │ + mov r1, r7 │ │ │ │ + mvn r2, #0 │ │ │ │ + mov r3, r9 │ │ │ │ + bl cf48 │ │ │ │ + mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -147348,26 +141869,32 @@ │ │ │ │ add fp, r2, #100 @ 0x64 │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - muleq r0, r8, r1 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr r2 │ │ │ │ + andeq r0, r0, r0, lsl r3 │ │ │ │ + muleq r0, r0, r1 │ │ │ │ + andeq r0, r0, r4, ror #4 │ │ │ │ + andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ - ldr r4, [pc, #192] @ 9e18c <__cxa_atexit@plt+0x8ffd8> │ │ │ │ + ldr r4, [pc, #212] @ 98c18 <__cxa_atexit@plt+0x8aa64> │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r0, #812] @ 0x32c │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ + ldr r8, [r5, #12]! │ │ │ │ str r4, [r5] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ - ldr r4, [r7, #3] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldmdb r5, {r4, r7} │ │ │ │ str r5, [r3, #12] │ │ │ │ ldr r5, [r0, #820] @ 0x334 │ │ │ │ add r6, r6, #4 │ │ │ │ str r6, [r5, #4] │ │ │ │ ldr r5, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -147375,20 +141902,24 @@ │ │ │ │ ldr r1, [r5, #76] @ 0x4c │ │ │ │ sub r6, r6, r3 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r1, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r5, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - blx r8 │ │ │ │ + mov r0, r8 │ │ │ │ + mov r1, r7 │ │ │ │ + mov r2, r4 │ │ │ │ + mov r3, r9 │ │ │ │ + bl cf48 │ │ │ │ + mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -147403,506 +141934,43 @@ │ │ │ │ str r6, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add fp, r2, #100 @ 0x64 │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 9e1ac <__cxa_atexit@plt+0x8fff8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - addseq ip, r5, #164, 8 @ 0xa4000000 │ │ │ │ - rsbseq pc, r9, #252, 26 @ 0x3f00 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9e1e4 <__cxa_atexit@plt+0x90030> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 9e1ec <__cxa_atexit@plt+0x90038> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 9733c <__cxa_atexit@plt+0x89188> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - addseq ip, r5, #224, 6 @ 0x80000003 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9e268 <__cxa_atexit@plt+0x900b4> │ │ │ │ - ldr r2, [pc, #120] @ 9e284 <__cxa_atexit@plt+0x900d0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #112] @ 9e288 <__cxa_atexit@plt+0x900d4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9e25c <__cxa_atexit@plt+0x900a8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 9e270 <__cxa_atexit@plt+0x900bc> │ │ │ │ - ldr r3, [pc, #72] @ 9e28c <__cxa_atexit@plt+0x900d8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - sub r7, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - addseq ip, r5, #156, 6 @ 0x70000002 │ │ │ │ - addseq ip, r5, #68, 8 @ 0x44000000 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9e2c8 <__cxa_atexit@plt+0x90114> │ │ │ │ - ldr r2, [pc, #32] @ 9e2d4 <__cxa_atexit@plt+0x90120> │ │ │ │ + bcc 98c50 <__cxa_atexit@plt+0x8aa9c> │ │ │ │ + ldr r2, [pc, #28] @ 98c5c <__cxa_atexit@plt+0x8aaa8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq ip, r5, #212, 6 @ 0x50000003 │ │ │ │ - rsbseq pc, r9, #208, 24 @ 0xd000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9e32c <__cxa_atexit@plt+0x90178> │ │ │ │ - ldr r2, [pc, #56] @ 9e33c <__cxa_atexit@plt+0x90188> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #52] @ 9e340 <__cxa_atexit@plt+0x9018c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #20] │ │ │ │ - str r9, [r3, #8] │ │ │ │ - mov r8, r3 │ │ │ │ - str r1, [r8, #12]! │ │ │ │ - mov r9, r3 │ │ │ │ - b 3efca0 <__cxa_atexit@plt+0x3e1aec> │ │ │ │ - mov r3, #24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffeb4 │ │ │ │ - @ instruction: 0xfffffee8 │ │ │ │ - rsbseq pc, r9, #100, 24 @ 0x6400 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9e37c <__cxa_atexit@plt+0x901c8> │ │ │ │ - ldr r2, [pc, #36] @ 9e394 <__cxa_atexit@plt+0x901e0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - sub r8, r6, #2 │ │ │ │ - b ca11c <__cxa_atexit@plt+0xbbf68> │ │ │ │ - ldr r7, [pc, #20] @ 9e398 <__cxa_atexit@plt+0x901e4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - rsbseq pc, r9, #252, 28 @ 0xfc0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9e3d4 <__cxa_atexit@plt+0x90220> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r2, [pc, #28] @ 9e3e4 <__cxa_atexit@plt+0x90230> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r8, r9} │ │ │ │ - sub r8, r6, #7 │ │ │ │ - b 3efa50 <__cxa_atexit@plt+0x3e189c> │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - addseq ip, r5, #116, 12 @ 0x7400000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9e420 <__cxa_atexit@plt+0x9026c> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r2, [pc, #28] @ 9e430 <__cxa_atexit@plt+0x9027c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r8, r9} │ │ │ │ - sub r8, r6, #6 │ │ │ │ - b 3efa50 <__cxa_atexit@plt+0x3e189c> │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - addseq ip, r5, #44, 12 @ 0x2c00000 │ │ │ │ - rsbseq pc, r9, #88, 28 @ 0x580 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 9e548 <__cxa_atexit@plt+0x90394> │ │ │ │ - ldr r7, [pc, #280] @ 9e570 <__cxa_atexit@plt+0x903bc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #-4]! │ │ │ │ - ands r7, r8, #3 │ │ │ │ - beq 9e4ec <__cxa_atexit@plt+0x90338> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 9e4fc <__cxa_atexit@plt+0x90348> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r7, r6, #16 │ │ │ │ - cmp r2, r7 │ │ │ │ - bcc 9e558 <__cxa_atexit@plt+0x903a4> │ │ │ │ - ldr r3, [pc, #256] @ 9e588 <__cxa_atexit@plt+0x903d4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #252] @ 9e58c <__cxa_atexit@plt+0x903d8> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #248] @ 9e590 <__cxa_atexit@plt+0x903dc> │ │ │ │ - add lr, pc, lr │ │ │ │ - sub r0, r7, #10 │ │ │ │ - ldr r1, [r8, #2] │ │ │ │ - ldr r2, [pc, #236] @ 9e594 <__cxa_atexit@plt+0x903e0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr sl, [pc, #232] @ 9e598 <__cxa_atexit@plt+0x903e4> │ │ │ │ - add sl, pc, sl │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - sub r0, r7, #2 │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - ldr r0, [pc, #196] @ 9e59c <__cxa_atexit@plt+0x903e8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r3, r0, #3 │ │ │ │ - add r9, lr, #2 │ │ │ │ - add sl, sl, #2 │ │ │ │ - mov r6, r7 │ │ │ │ - b 9e53c <__cxa_atexit@plt+0x90388> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #112] @ 9e574 <__cxa_atexit@plt+0x903c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #108] @ 9e578 <__cxa_atexit@plt+0x903c4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #104] @ 9e57c <__cxa_atexit@plt+0x903c8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [pc, #100] @ 9e580 <__cxa_atexit@plt+0x903cc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r3, [pc, #84] @ 9e584 <__cxa_atexit@plt+0x903d0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #3 │ │ │ │ - add r9, r7, #2 │ │ │ │ - add sl, r2, #2 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b c9428 <__cxa_atexit@plt+0xbb274> │ │ │ │ - ldr r7, [pc, #80] @ 9e5a0 <__cxa_atexit@plt+0x903ec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, r4, asr r1 │ │ │ │ - rsbseq pc, r9, #112, 26 @ 0x1c00 │ │ │ │ - rsbseq pc, r9, #116, 26 @ 0x1d00 │ │ │ │ - andeq r0, r0, r4, asr #4 │ │ │ │ - addseq ip, r5, #184 @ 0xb8 │ │ │ │ - addseq ip, r5, #20, 10 @ 0x5000000 │ │ │ │ - @ instruction: 0xffffff1c │ │ │ │ - andeq r0, r0, r0, lsr r2 │ │ │ │ - rsbseq pc, r9, #220, 26 @ 0x3700 │ │ │ │ - addseq ip, r5, #48, 2 │ │ │ │ - rsbseq pc, r9, #208, 26 @ 0x3400 │ │ │ │ - addseq ip, r5, #108, 10 @ 0x1b000000 │ │ │ │ - rsbseq pc, r9, #92, 26 @ 0x1700 │ │ │ │ - rsbseq pc, r9, #236, 24 @ 0xec00 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 9e638 <__cxa_atexit@plt+0x90484> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 9e67c <__cxa_atexit@plt+0x904c8> │ │ │ │ - ldr r9, [pc, #204] @ 9e6a0 <__cxa_atexit@plt+0x904ec> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #200] @ 9e6a4 <__cxa_atexit@plt+0x904f0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #196] @ 9e6a8 <__cxa_atexit@plt+0x904f4> │ │ │ │ - add lr, pc, lr │ │ │ │ - sub r0, r3, #10 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r2, [pc, #184] @ 9e6ac <__cxa_atexit@plt+0x904f8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr sl, [pc, #180] @ 9e6b0 <__cxa_atexit@plt+0x904fc> │ │ │ │ - add sl, pc, sl │ │ │ │ - str r9, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - sub r0, r3, #2 │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ - ldr r0, [pc, #144] @ 9e6b4 <__cxa_atexit@plt+0x90500> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r8, r0, #3 │ │ │ │ - add r9, lr, #2 │ │ │ │ - add sl, sl, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - b c9428 <__cxa_atexit@plt+0xbb274> │ │ │ │ - ldr r3, [pc, #76] @ 9e68c <__cxa_atexit@plt+0x904d8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #72] @ 9e690 <__cxa_atexit@plt+0x904dc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #68] @ 9e694 <__cxa_atexit@plt+0x904e0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #60] @ 9e698 <__cxa_atexit@plt+0x904e4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #48] @ 9e69c <__cxa_atexit@plt+0x904e8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #3 │ │ │ │ - add r9, r2, #2 │ │ │ │ - add sl, r1, #2 │ │ │ │ - b c9428 <__cxa_atexit@plt+0xbb274> │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - rsbseq pc, r9, #44, 24 @ 0x2c00 │ │ │ │ - rsbseq pc, r9, #48, 24 @ 0x3000 │ │ │ │ - addseq fp, r5, #120, 30 @ 0x1e0 │ │ │ │ - addseq ip, r5, #216, 6 @ 0x60000003 │ │ │ │ - @ instruction: 0xfffffdd0 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - rsbseq pc, r9, #144, 24 @ 0x9000 │ │ │ │ - addseq fp, r5, #228, 30 @ 0x390 │ │ │ │ - rsbseq pc, r9, #132, 24 @ 0x8400 │ │ │ │ - addseq ip, r5, #32, 8 @ 0x20000000 │ │ │ │ - rsbseq pc, r9, #200, 22 @ 0x32000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9e730 <__cxa_atexit@plt+0x9057c> │ │ │ │ - ldr r9, [pc, #92] @ 9e73c <__cxa_atexit@plt+0x90588> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #88] @ 9e740 <__cxa_atexit@plt+0x9058c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [pc, #84] @ 9e744 <__cxa_atexit@plt+0x90590> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r8, [pc, #80] @ 9e748 <__cxa_atexit@plt+0x90594> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - sub r1, r6, #10 │ │ │ │ - sub r0, r6, #2 │ │ │ │ - str r0, [r5] │ │ │ │ - str sl, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - ldr r0, [pc, #44] @ 9e74c <__cxa_atexit@plt+0x90598> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r8, r0, #3 │ │ │ │ - add r9, r9, #2 │ │ │ │ - add sl, lr, #2 │ │ │ │ - b c9428 <__cxa_atexit@plt+0xbb274> │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - rsbseq pc, r9, #240, 18 @ 0x3c0000 │ │ │ │ - rsbseq pc, r9, #244, 18 @ 0x3d0000 │ │ │ │ - @ instruction: 0xfffffd00 │ │ │ │ - addseq fp, r5, #224, 28 @ 0xe00 │ │ │ │ - addseq ip, r5, #40, 6 @ 0xa0000000 │ │ │ │ - rsbseq pc, r9, #48, 22 @ 0xc000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ 9e794 <__cxa_atexit@plt+0x905e0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #44] @ 9e798 <__cxa_atexit@plt+0x905e4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #40] @ 9e79c <__cxa_atexit@plt+0x905e8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r5] │ │ │ │ - ldr r1, [pc, #28] @ 9e7a0 <__cxa_atexit@plt+0x905ec> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r8, r1, #3 │ │ │ │ - add r9, r2, #2 │ │ │ │ - add sl, r3, #2 │ │ │ │ - b c9428 <__cxa_atexit@plt+0xbb274> │ │ │ │ - rsbseq pc, r9, #120, 18 @ 0x1e0000 │ │ │ │ - rsbseq pc, r9, #100, 18 @ 0x190000 │ │ │ │ - addseq fp, r5, #96, 28 @ 0x600 │ │ │ │ - addseq ip, r5, #196, 4 @ 0x4000000c │ │ │ │ - rsbseq pc, r9, #252, 20 @ 0xfc000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - b 9e444 <__cxa_atexit@plt+0x90290> │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 9e7fc <__cxa_atexit@plt+0x90648> │ │ │ │ - ldr r7, [pc, #52] @ 9e810 <__cxa_atexit@plt+0x9065c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - ldr r7, [pc, #44] @ 9e814 <__cxa_atexit@plt+0x90660> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9e7f4 <__cxa_atexit@plt+0x90640> │ │ │ │ - b 9e824 <__cxa_atexit@plt+0x90670> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 9e818 <__cxa_atexit@plt+0x90664> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - addseq ip, r5, #100, 4 @ 0x40000006 │ │ │ │ - rsbseq pc, r9, #184, 20 @ 0xb8000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #224] @ 9e90c <__cxa_atexit@plt+0x90758> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9e904 <__cxa_atexit@plt+0x90750> │ │ │ │ - ldr r2, [r4, #812] @ 0x32c │ │ │ │ - ldr r1, [r4, #820] @ 0x334 │ │ │ │ - ldr r5, [pc, #184] @ 9e910 <__cxa_atexit@plt+0x9075c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r0, [r2, #12] │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - str r3, [r0, #12] │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r1, #4] │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldrd r0, [r2, #72] @ 0x48 │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r0, r0, r6 │ │ │ │ - sbc r1, r1, #0 │ │ │ │ - strd r0, [r2, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - blx r8 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - muleq r0, r8, r1 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r1, r6, #100, 20 @ 0x64000 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ - ldr r4, [pc, #192] @ 9e9e8 <__cxa_atexit@plt+0x90834> │ │ │ │ + ldr r4, [pc, #212] @ 98d48 <__cxa_atexit@plt+0x8ab94> │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r0, #812] @ 0x32c │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ + ldr r8, [r5, #8]! │ │ │ │ str r4, [r5] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ - ldr r4, [r7, #3] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r4, [r5, #-4] │ │ │ │ str r5, [r3, #12] │ │ │ │ ldr r5, [r0, #820] @ 0x334 │ │ │ │ add r6, r6, #4 │ │ │ │ str r6, [r5, #4] │ │ │ │ ldr r5, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -147910,20 +141978,24 @@ │ │ │ │ ldr r1, [r5, #76] @ 0x4c │ │ │ │ sub r6, r6, r3 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r1, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r5, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - blx r8 │ │ │ │ + mov r0, r8 │ │ │ │ + mov r1, r4 │ │ │ │ + mvn r2, #0 │ │ │ │ + mov r3, r7 │ │ │ │ + bl cf48 │ │ │ │ + mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -147938,1003 +142010,1116 @@ │ │ │ │ str r6, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add fp, r2, #100 @ 0x64 │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 9ea08 <__cxa_atexit@plt+0x90854> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - addseq fp, r5, #72, 24 @ 0x4800 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9ea84 <__cxa_atexit@plt+0x908d0> │ │ │ │ - ldr r2, [pc, #120] @ 9eaa0 <__cxa_atexit@plt+0x908ec> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #112] @ 9eaa4 <__cxa_atexit@plt+0x908f0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9ea78 <__cxa_atexit@plt+0x908c4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 9ea8c <__cxa_atexit@plt+0x908d8> │ │ │ │ - ldr r3, [pc, #72] @ 9eaa8 <__cxa_atexit@plt+0x908f4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - sub r7, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - addseq fp, r5, #128, 22 @ 0x20000 │ │ │ │ - addseq fp, r5, #40, 24 @ 0x2800 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9eae4 <__cxa_atexit@plt+0x90930> │ │ │ │ - ldr r2, [pc, #32] @ 9eaf0 <__cxa_atexit@plt+0x9093c> │ │ │ │ + bcc 98d80 <__cxa_atexit@plt+0x8abcc> │ │ │ │ + ldr r2, [pc, #28] @ 98d8c <__cxa_atexit@plt+0x8abd8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq fp, r5, #184, 22 @ 0x2e000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9eb6c <__cxa_atexit@plt+0x909b8> │ │ │ │ - ldr r2, [pc, #120] @ 9eb88 <__cxa_atexit@plt+0x909d4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #112] @ 9eb8c <__cxa_atexit@plt+0x909d8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9eb60 <__cxa_atexit@plt+0x909ac> │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r1, r6, #52, 18 @ 0xd0000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 98e0c <__cxa_atexit@plt+0x8ac58> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 9eb74 <__cxa_atexit@plt+0x909c0> │ │ │ │ - ldr r3, [pc, #72] @ 9eb90 <__cxa_atexit@plt+0x909dc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - sub r7, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 98e18 <__cxa_atexit@plt+0x8ac64> │ │ │ │ + ldr lr, [pc, #104] @ 98e28 <__cxa_atexit@plt+0x8ac74> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #96] @ 98e2c <__cxa_atexit@plt+0x8ac78> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr ip, [r7, #8] │ │ │ │ + add sl, r7, #12 │ │ │ │ + ldm sl, {r1, r2, sl} │ │ │ │ + ldr r8, [r7, #24] │ │ │ │ + sub r0, r6, #15 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + ldr r0, [pc, #64] @ 98e30 <__cxa_atexit@plt+0x8ac7c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str ip, [r3, #8] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r1, r2, sl} │ │ │ │ + mov r5, r9 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - addseq fp, r5, #152, 20 @ 0x98000 │ │ │ │ - addseq fp, r5, #64, 22 @ 0x10000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + @ instruction: 0xfffffa7c │ │ │ │ + addseq r1, r6, #8, 16 @ 0x80000 │ │ │ │ + addseq r1, r6, #68, 16 @ 0x440000 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ + sub r6, r5, #20 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 98ea4 <__cxa_atexit@plt+0x8acf0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r3, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9ebcc <__cxa_atexit@plt+0x90a18> │ │ │ │ - ldr r2, [pc, #32] @ 9ebd8 <__cxa_atexit@plt+0x90a24> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ + bcc 98eb0 <__cxa_atexit@plt+0x8acfc> │ │ │ │ + ldr lr, [pc, #92] @ 98ec0 <__cxa_atexit@plt+0x8ad0c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #88] @ 98ec4 <__cxa_atexit@plt+0x8ad10> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + add sl, r7, #12 │ │ │ │ + ldm sl, {r0, r2, r9, sl} │ │ │ │ + ldr r8, [r7, #28] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #60] @ 98ec8 <__cxa_atexit@plt+0x8ad14> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r1, [r3, #8] │ │ │ │ + add r1, r3, #12 │ │ │ │ + stm r1, {r0, r2, r9, sl} │ │ │ │ + str lr, [r5, #-16]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 3c20dc <__cxa_atexit@plt+0x3b3f28> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq fp, r5, #208, 20 @ 0xd0000 │ │ │ │ - rsbseq pc, r9, #208, 6 @ 0x40000003 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9ec10 <__cxa_atexit@plt+0x90a5c> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 9ec18 <__cxa_atexit@plt+0x90a64> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 9733c <__cxa_atexit@plt+0x89188> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq fp, r5, #180, 18 @ 0x2d0000 │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + addseq r1, r6, #104, 14 @ 0x1a00000 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 98ee8 <__cxa_atexit@plt+0x8ad34> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20e4 <__cxa_atexit@plt+0x3b3f30> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 98f18 <__cxa_atexit@plt+0x8ad64> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ 98f1c <__cxa_atexit@plt+0x8ad68> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20fc <__cxa_atexit@plt+0x3b3f48> │ │ │ │ + rsbseq r4, sl, #80, 20 @ 0x50000 │ │ │ │ + addseq r1, r6, #0, 20 │ │ │ │ + rsbseq r4, sl, #76, 20 @ 0x4c000 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9ec94 <__cxa_atexit@plt+0x90ae0> │ │ │ │ - ldr r2, [pc, #120] @ 9ecb0 <__cxa_atexit@plt+0x90afc> │ │ │ │ + bhi 98f50 <__cxa_atexit@plt+0x8ad9c> │ │ │ │ + ldr r2, [pc, #28] @ 98f60 <__cxa_atexit@plt+0x8adac> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #112] @ 9ecb4 <__cxa_atexit@plt+0x90b00> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9ec88 <__cxa_atexit@plt+0x90ad4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 9ec9c <__cxa_atexit@plt+0x90ae8> │ │ │ │ - ldr r3, [pc, #72] @ 9ecb8 <__cxa_atexit@plt+0x90b04> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - sub r7, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmdb r5, {r2, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ + b 1ec5078 <__cxa_atexit@plt+0x1eb6ec4> │ │ │ │ + ldr r7, [pc, #12] @ 98f64 <__cxa_atexit@plt+0x8adb0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - addseq fp, r5, #112, 18 @ 0x1c0000 │ │ │ │ - addseq fp, r5, #24, 20 @ 0x18000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + rsbseq r4, sl, #48, 20 @ 0x30000 │ │ │ │ + rsbseq r4, sl, #8, 20 @ 0x8000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9ecf4 <__cxa_atexit@plt+0x90b40> │ │ │ │ - ldr r2, [pc, #32] @ 9ed00 <__cxa_atexit@plt+0x90b4c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + bcc 98fe8 <__cxa_atexit@plt+0x8ae34> │ │ │ │ + ldr r2, [pc, #100] @ 98ff4 <__cxa_atexit@plt+0x8ae40> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #96] @ 98ff8 <__cxa_atexit@plt+0x8ae44> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r5, #12]! │ │ │ │ + ldr r1, [pc, #88] @ 98ffc <__cxa_atexit@plt+0x8ae48> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5] │ │ │ │ + str r2, [r3, #16]! │ │ │ │ + sub r1, r6, #39 @ 0x27 │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str lr, [r3, #-12] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r0, r9, sl} │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str r7, [r3, #28] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20cc <__cxa_atexit@plt+0x3b3f18> │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq fp, r5, #168, 18 @ 0x2a0000 │ │ │ │ - rsbseq pc, r9, #164, 4 @ 0x4000000a │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + @ instruction: 0xfffffea8 │ │ │ │ + @ instruction: 0xfffff800 │ │ │ │ + addseq r1, r6, #104, 18 @ 0x1a0000 │ │ │ │ + rsbseq r4, sl, #124, 18 @ 0x1f0000 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #60 @ 0x3c │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9ed98 <__cxa_atexit@plt+0x90be4> │ │ │ │ - ldr r2, [pc, #120] @ 9eda8 <__cxa_atexit@plt+0x90bf4> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 99058 <__cxa_atexit@plt+0x8aea4> │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 99068 <__cxa_atexit@plt+0x8aeb4> │ │ │ │ + ldr r3, [pc, #104] @ 9909c <__cxa_atexit@plt+0x8aee8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [pc, #100] @ 990a0 <__cxa_atexit@plt+0x8aeec> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #121 @ 0x79 │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 1ec5078 <__cxa_atexit@plt+0x1eb6ec4> │ │ │ │ + ldr r7, [pc, #56] @ 99098 <__cxa_atexit@plt+0x8aee4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 99090 <__cxa_atexit@plt+0x8aedc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #28] @ 99094 <__cxa_atexit@plt+0x8aee0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r2, r5, #121 @ 0x79 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r2 │ │ │ │ + bx r0 │ │ │ │ + rsbseq r4, sl, #24, 18 @ 0x60000 │ │ │ │ + addseq r1, r6, #112, 10 @ 0x1c000000 │ │ │ │ + rsbseq r4, sl, #48, 18 @ 0xc0000 │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + addseq r1, r6, #172, 10 @ 0x2b000000 │ │ │ │ + rsbseq r4, sl, #220, 16 @ 0xdc0000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 99128 <__cxa_atexit@plt+0x8af74> │ │ │ │ + ldr r2, [pc, #152] @ 9915c <__cxa_atexit@plt+0x8afa8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #116] @ 9edac <__cxa_atexit@plt+0x90bf8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [pc, #140] @ 99160 <__cxa_atexit@plt+0x8afac> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + sub r2, r5, #32 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 99130 <__cxa_atexit@plt+0x8af7c> │ │ │ │ + ldr r3, [pc, #120] @ 99170 <__cxa_atexit@plt+0x8afbc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [pc, #116] @ 99174 <__cxa_atexit@plt+0x8afc0> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr ip, [pc, #112] @ 9edb0 <__cxa_atexit@plt+0x90bfc> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr lr, [pc, #108] @ 9edb4 <__cxa_atexit@plt+0x90c00> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - ldr r0, [r5], #4 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #56] @ 0x38 │ │ │ │ - str r9, [r3, #44] @ 0x2c │ │ │ │ - ldr r2, [pc, #84] @ 9edb8 <__cxa_atexit@plt+0x90c04> │ │ │ │ + ldr r0, [pc, #112] @ 99178 <__cxa_atexit@plt+0x8afc4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #121 @ 0x79 │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r1, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + mov r5, r2 │ │ │ │ + b 1ec5078 <__cxa_atexit@plt+0x1eb6ec4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ 99164 <__cxa_atexit@plt+0x8afb0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #40] @ 99168 <__cxa_atexit@plt+0x8afb4> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r2, [pc, #36] @ 9916c <__cxa_atexit@plt+0x8afb8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - mov r0, r3 │ │ │ │ - str r1, [r0, #12]! │ │ │ │ - str sl, [r3, #20] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str r3, [r3, #32] │ │ │ │ - mov r8, r3 │ │ │ │ - str ip, [r8, #48]! @ 0x30 │ │ │ │ - str lr, [r3, #36]! @ 0x24 │ │ │ │ - sub sl, r6, #31 │ │ │ │ - mov r9, r3 │ │ │ │ - b 3efd00 <__cxa_atexit@plt+0x3e1b4c> │ │ │ │ - mov r3, #60 @ 0x3c │ │ │ │ + add r9, r2, #121 @ 0x79 │ │ │ │ + add sl, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffce0 │ │ │ │ - @ instruction: 0xfffffdc0 │ │ │ │ - @ instruction: 0xfffffee0 │ │ │ │ - @ instruction: 0xfffffe9c │ │ │ │ - addseq fp, r5, #128, 24 @ 0x8000 │ │ │ │ - rsbseq pc, r9, #236, 2 @ 0x3b │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + rsbseq r4, sl, #192, 2 @ 0x30 │ │ │ │ + addseq r1, r6, #0, 10 │ │ │ │ + rsbseq r4, sl, #80, 16 @ 0x500000 │ │ │ │ + rsbseq r4, sl, #60, 2 │ │ │ │ + addseq r1, r6, #160, 8 @ 0xa0000000 │ │ │ │ + rsbseq r4, sl, #132, 2 @ 0x21 │ │ │ │ + @ instruction: 0xfffffe70 │ │ │ │ + addseq r1, r6, #224, 8 @ 0xe0000000 │ │ │ │ + rsbseq r4, sl, #0, 16 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 9ee14 <__cxa_atexit@plt+0x90c60> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 9ee1c <__cxa_atexit@plt+0x90c68> │ │ │ │ - ldr r5, [pc, #68] @ 9ee38 <__cxa_atexit@plt+0x90c84> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #64] @ 9ee3c <__cxa_atexit@plt+0x90c88> │ │ │ │ + sub r6, r5, #12 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 991d4 <__cxa_atexit@plt+0x8b020> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 991dc <__cxa_atexit@plt+0x8b028> │ │ │ │ + ldr r2, [pc, #68] @ 991f8 <__cxa_atexit@plt+0x8b044> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #64] @ 991fc <__cxa_atexit@plt+0x8b048> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r5, [r2] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r8, [r3, #4] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r3 │ │ │ │ - b cbf1c <__cxa_atexit@plt+0xbdd68> │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 1ec5078 <__cxa_atexit@plt+0x1eb6ec4> │ │ │ │ mov r6, r3 │ │ │ │ - b 9ee24 <__cxa_atexit@plt+0x90c70> │ │ │ │ - mov r7, #8 │ │ │ │ + b 991e4 <__cxa_atexit@plt+0x8b030> │ │ │ │ + mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 9ee34 <__cxa_atexit@plt+0x90c80> │ │ │ │ + ldr r7, [pc, #8] @ 991f4 <__cxa_atexit@plt+0x8b040> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rsbseq pc, r9, #156, 8 @ 0x9c000000 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0xffffff14 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r4, sl, #172, 14 @ 0x2b00000 │ │ │ │ + @ instruction: 0xfffffef8 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bx r0 │ │ │ │ - rsbseq pc, r9, #104, 8 @ 0x68000000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r6 │ │ │ │ - mov r6, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 9eec8 <__cxa_atexit@plt+0x90d14> │ │ │ │ - ldr r2, [pc, #128] @ 9ef00 <__cxa_atexit@plt+0x90d4c> │ │ │ │ + ldr r3, [pc, #12] @ 9921c <__cxa_atexit@plt+0x8b068> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20dc <__cxa_atexit@plt+0x3b3f28> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 9923c <__cxa_atexit@plt+0x8b088> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20e4 <__cxa_atexit@plt+0x3b3f30> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 9926c <__cxa_atexit@plt+0x8b0b8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ 99270 <__cxa_atexit@plt+0x8b0bc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20ec <__cxa_atexit@plt+0x3b3f38> │ │ │ │ + addseq r1, r6, #20, 8 @ 0x14000000 │ │ │ │ + addseq r1, r6, #172, 12 @ 0xac00000 │ │ │ │ + rsbseq r4, sl, #12, 14 @ 0x300000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 992f8 <__cxa_atexit@plt+0x8b144> │ │ │ │ + ldr r2, [pc, #152] @ 9932c <__cxa_atexit@plt+0x8b178> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r6, #-4] │ │ │ │ - sub r2, r6, #8 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [pc, #140] @ 99330 <__cxa_atexit@plt+0x8b17c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + sub r2, r5, #32 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 9eee0 <__cxa_atexit@plt+0x90d2c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 9eee8 <__cxa_atexit@plt+0x90d34> │ │ │ │ - ldr r5, [pc, #100] @ 9ef0c <__cxa_atexit@plt+0x90d58> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #96] @ 9ef10 <__cxa_atexit@plt+0x90d5c> │ │ │ │ + bhi 99300 <__cxa_atexit@plt+0x8b14c> │ │ │ │ + ldr r3, [pc, #120] @ 99340 <__cxa_atexit@plt+0x8b18c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [pc, #116] @ 99344 <__cxa_atexit@plt+0x8b190> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r5, [r2] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r8, [r3, #4] │ │ │ │ + ldr r0, [pc, #112] @ 99348 <__cxa_atexit@plt+0x8b194> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #121 @ 0x79 │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r1, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r2 │ │ │ │ - mov r8, r3 │ │ │ │ - b cbf1c <__cxa_atexit@plt+0xbdd68> │ │ │ │ - ldr r7, [pc, #56] @ 9ef08 <__cxa_atexit@plt+0x90d54> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r3 │ │ │ │ + b 1ec5078 <__cxa_atexit@plt+0x1eb6ec4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, r3 │ │ │ │ - b 9eef0 <__cxa_atexit@plt+0x90d3c> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ 9ef04 <__cxa_atexit@plt+0x90d50> │ │ │ │ + ldr r7, [pc, #44] @ 99334 <__cxa_atexit@plt+0x8b180> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #40] @ 99338 <__cxa_atexit@plt+0x8b184> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r2, [pc, #36] @ 9933c <__cxa_atexit@plt+0x8b188> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r9, r2, #121 @ 0x79 │ │ │ │ + add sl, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - rsbseq pc, r9, #208, 6 @ 0x40000003 │ │ │ │ - rsbseq pc, r9, #0, 8 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - @ instruction: 0xfffffe60 │ │ │ │ + rsbseq r3, sl, #248, 30 @ 0x3e0 │ │ │ │ + addseq r1, r6, #48, 6 @ 0xc0000000 │ │ │ │ + rsbseq r4, sl, #128, 12 @ 0x8000000 │ │ │ │ + rsbseq r3, sl, #108, 30 @ 0x1b0 │ │ │ │ + addseq r1, r6, #208, 4 │ │ │ │ + rsbseq r3, sl, #180, 30 @ 0x2d0 │ │ │ │ + @ instruction: 0xfffffca0 │ │ │ │ + addseq r1, r6, #16, 6 @ 0x40000000 │ │ │ │ + rsbseq r4, sl, #48, 12 @ 0x3000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ + sub r6, r5, #12 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 993a4 <__cxa_atexit@plt+0x8b1f0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r3, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9ef48 <__cxa_atexit@plt+0x90d94> │ │ │ │ - ldr r2, [pc, #28] @ 9ef54 <__cxa_atexit@plt+0x90da0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - addseq fp, r5, #204, 18 @ 0x330000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 9ef9c <__cxa_atexit@plt+0x90de8> │ │ │ │ - ldr r7, [pc, #52] @ 9efb0 <__cxa_atexit@plt+0x90dfc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - ldr r7, [pc, #44] @ 9efb4 <__cxa_atexit@plt+0x90e00> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9ef94 <__cxa_atexit@plt+0x90de0> │ │ │ │ - b 9efc4 <__cxa_atexit@plt+0x90e10> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 9efb8 <__cxa_atexit@plt+0x90e04> │ │ │ │ + bcc 993ac <__cxa_atexit@plt+0x8b1f8> │ │ │ │ + ldr r2, [pc, #68] @ 993c8 <__cxa_atexit@plt+0x8b214> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #64] @ 993cc <__cxa_atexit@plt+0x8b218> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 1ec5078 <__cxa_atexit@plt+0x1eb6ec4> │ │ │ │ + mov r6, r3 │ │ │ │ + b 993b4 <__cxa_atexit@plt+0x8b200> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 993c4 <__cxa_atexit@plt+0x8b210> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - addseq fp, r5, #200, 20 @ 0xc8000 │ │ │ │ - rsbseq pc, r9, #52, 6 @ 0xd0000000 │ │ │ │ + rsbseq r4, sl, #228, 10 @ 0x39000000 │ │ │ │ + @ instruction: 0xfffffef8 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #224] @ 9f0ac <__cxa_atexit@plt+0x90ef8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9f0a4 <__cxa_atexit@plt+0x90ef0> │ │ │ │ - ldr r2, [r4, #812] @ 0x32c │ │ │ │ - ldr r1, [r4, #820] @ 0x334 │ │ │ │ - ldr r5, [pc, #184] @ 9f0b0 <__cxa_atexit@plt+0x90efc> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r0, [r2, #12] │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - str r3, [r0, #12] │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r1, #4] │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldrd r0, [r2, #72] @ 0x48 │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r0, r0, r6 │ │ │ │ - sbc r1, r1, #0 │ │ │ │ - strd r0, [r2, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - blx r8 │ │ │ │ + ldr r3, [pc, #12] @ 993ec <__cxa_atexit@plt+0x8b238> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20dc <__cxa_atexit@plt+0x3b3f28> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 9940c <__cxa_atexit@plt+0x8b258> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20e4 <__cxa_atexit@plt+0x3b3f30> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 9943c <__cxa_atexit@plt+0x8b288> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ 99440 <__cxa_atexit@plt+0x8b28c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20ec <__cxa_atexit@plt+0x3b3f38> │ │ │ │ + addseq r1, r6, #68, 4 @ 0x40000004 │ │ │ │ + addseq r1, r6, #220, 8 @ 0xdc000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9949c <__cxa_atexit@plt+0x8b2e8> │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 99494 <__cxa_atexit@plt+0x8b2e0> │ │ │ │ + ldr r3, [pc, #48] @ 994a4 <__cxa_atexit@plt+0x8b2f0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #44] @ 994a8 <__cxa_atexit@plt+0x8b2f4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #36] @ 994ac <__cxa_atexit@plt+0x8b2f8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + b 1616b18 <__cxa_atexit@plt+0x1608964> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - muleq r0, r8, r1 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r4, [pc, #192] @ 9f188 <__cxa_atexit@plt+0x90fd4> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [r0, #812] @ 0x32c │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - str r4, [r5] │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ - ldr r4, [r7, #3] │ │ │ │ - str r5, [r3, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r2, [r5, #72] @ 0x48 │ │ │ │ - ldr r1, [r5, #76] @ 0x4c │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r1, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r5, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - blx r8 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsbeq r5, r0, #108, 12 @ 0x6c00000 │ │ │ │ + addseq r1, r6, #100, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 9f1a8 <__cxa_atexit@plt+0x90ff4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ + mov r3, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 99500 <__cxa_atexit@plt+0x8b34c> │ │ │ │ + ldr lr, [pc, #60] @ 99518 <__cxa_atexit@plt+0x8b364> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmda r5, {r1, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - addseq fp, r5, #168, 8 @ 0xa8000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9f25c <__cxa_atexit@plt+0x910a8> │ │ │ │ - ldr lr, [pc, #176] @ 9f278 <__cxa_atexit@plt+0x910c4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #164] @ 9f27c <__cxa_atexit@plt+0x910c8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ - tst r2, #3 │ │ │ │ - beq 9f240 <__cxa_atexit@plt+0x9108c> │ │ │ │ - ldr r0, [pc, #144] @ 9f280 <__cxa_atexit@plt+0x910cc> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [r2, #3] │ │ │ │ + ldr r3, [pc, #20] @ 9951c <__cxa_atexit@plt+0x8b368> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq r1, r6, #80, 8 @ 0x50000000 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 99564 <__cxa_atexit@plt+0x8b3b0> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9f250 <__cxa_atexit@plt+0x9109c> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 9f264 <__cxa_atexit@plt+0x910b0> │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [pc, #92] @ 9f284 <__cxa_atexit@plt+0x910d0> │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #40] @ 9957c <__cxa_atexit@plt+0x8b3c8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ 99580 <__cxa_atexit@plt+0x8b3cc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq r1, r6, #216, 6 @ 0x60000003 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 995dc <__cxa_atexit@plt+0x8b428> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 995d4 <__cxa_atexit@plt+0x8b420> │ │ │ │ + ldr r3, [pc, #48] @ 995e4 <__cxa_atexit@plt+0x8b430> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #44] @ 995e8 <__cxa_atexit@plt+0x8b434> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #36] @ 995ec <__cxa_atexit@plt+0x8b438> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + b 1616b18 <__cxa_atexit@plt+0x1608964> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - addseq fp, r5, #220, 6 @ 0x70000003 │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - addseq fp, r5, #216, 12 @ 0xd800000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsbeq r5, r0, #88080384 @ 0x5400000 │ │ │ │ + addseq r1, r6, #36 @ 0x24 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 99640 <__cxa_atexit@plt+0x8b48c> │ │ │ │ + ldr lr, [pc, #60] @ 99658 <__cxa_atexit@plt+0x8b4a4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmda r5, {r1, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 9965c <__cxa_atexit@plt+0x8b4a8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq r1, r6, #16, 6 @ 0x40000000 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #96] @ 9f2f8 <__cxa_atexit@plt+0x91144> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 996a4 <__cxa_atexit@plt+0x8b4f0> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #40] @ 996bc <__cxa_atexit@plt+0x8b508> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ 996c0 <__cxa_atexit@plt+0x8b50c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq r1, r6, #152, 4 @ 0x80000009 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + rsbseq r4, sl, #252, 4 @ 0xc000000f │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + ldrhi r0, [r4, #-12] │ │ │ │ + ldrls r2, [pc, #44] @ 99710 <__cxa_atexit@plt+0x8b55c> │ │ │ │ + addls r2, pc, r2 │ │ │ │ + ldrls r3, [pc, #40] @ 99714 <__cxa_atexit@plt+0x8b560> │ │ │ │ + addls r3, pc, r3 │ │ │ │ + ldrls r1, [r7, #8] │ │ │ │ + strls r2, [r5, #-16]! │ │ │ │ + ldrls r2, [pc, #28] @ 99718 <__cxa_atexit@plt+0x8b564> │ │ │ │ + ldrls r2, [pc, r2] │ │ │ │ + stmibls r5, {r1, r2, r7} │ │ │ │ + ldrls r0, [pc, #20] @ 9971c <__cxa_atexit@plt+0x8b568> │ │ │ │ + ldrls r0, [pc, r0] │ │ │ │ + movls r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + rsbseq r4, sl, #188, 4 @ 0xc000000b │ │ │ │ + addseq r0, r6, #216, 28 @ 0xd80 │ │ │ │ + rsbseq r4, sl, #160, 4 │ │ │ │ + rsbseq r4, sl, #144, 4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #32] @ 99754 <__cxa_atexit@plt+0x8b5a0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #28] @ 99758 <__cxa_atexit@plt+0x8b5a4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r0, [pc, #16] @ 9975c <__cxa_atexit@plt+0x8b5a8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsbseq r4, sl, #124, 4 @ 0xc0000007 │ │ │ │ + rsbseq r4, sl, #108, 4 @ 0xc0000006 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #100] @ 997d8 <__cxa_atexit@plt+0x8b624> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 9f2e0 <__cxa_atexit@plt+0x9112c> │ │ │ │ + beq 997c0 <__cxa_atexit@plt+0x8b60c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 9f2e8 <__cxa_atexit@plt+0x91134> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r1, [pc, #44] @ 9f2fc <__cxa_atexit@plt+0x91148> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r2, r7} │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 997c8 <__cxa_atexit@plt+0x8b614> │ │ │ │ + ldr lr, [pc, #60] @ 997dc <__cxa_atexit@plt+0x8b628> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r1, r3, r7} │ │ │ │ + sub r7, r2, #11 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ + mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - addseq fp, r5, #48, 12 @ 0x3000000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + addseq r1, r6, #144, 2 @ 0x24 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9f344 <__cxa_atexit@plt+0x91190> │ │ │ │ - ldr r2, [pc, #44] @ 9f350 <__cxa_atexit@plt+0x9119c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + bcc 99820 <__cxa_atexit@plt+0x8b66c> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr lr, [pc, #36] @ 9982c <__cxa_atexit@plt+0x8b678> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldmdb r5, {r1, r2} │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r1, r6, #40, 2 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 9987c <__cxa_atexit@plt+0x8b6c8> │ │ │ │ + ldr r3, [pc, #60] @ 99894 <__cxa_atexit@plt+0x8b6e0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #56] @ 99898 <__cxa_atexit@plt+0x8b6e4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + str r8, [sl, #8] │ │ │ │ + ldr r3, [pc, #44] @ 9989c <__cxa_atexit@plt+0x8b6e8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r2, #2 │ │ │ │ + b 3c210c <__cxa_atexit@plt+0x3b3f58> │ │ │ │ + ldr r7, [pc, #28] @ 998a0 <__cxa_atexit@plt+0x8b6ec> │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq fp, r5, #220, 10 @ 0x37000000 │ │ │ │ - rsbseq lr, r9, #88, 24 @ 0x5800 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9f388 <__cxa_atexit@plt+0x911d4> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 9f390 <__cxa_atexit@plt+0x911dc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 9733c <__cxa_atexit@plt+0x89188> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq fp, r5, #60, 4 @ 0xc0000003 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + @ instruction: 0xfffffe74 │ │ │ │ + rsbseq r3, sl, #196, 20 @ 0xc4000 │ │ │ │ + addseq r1, r6, #196 @ 0xc4 │ │ │ │ + rsbseq r4, sl, #84, 2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9f3c4 <__cxa_atexit@plt+0x91210> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 9f3cc <__cxa_atexit@plt+0x91218> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + bhi 998e4 <__cxa_atexit@plt+0x8b730> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ 998ec <__cxa_atexit@plt+0x8b738> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #32] @ 998f0 <__cxa_atexit@plt+0x8b73c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b f90fc <__cxa_atexit@plt+0xeaf48> │ │ │ │ + b 3c2114 <__cxa_atexit@plt+0x3b3f60> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq fp, r5, #0, 4 │ │ │ │ + addseq r0, r6, #12, 26 @ 0x300 │ │ │ │ + addseq r0, r6, #100, 26 @ 0x1900 │ │ │ │ + rsbseq r4, sl, #240 @ 0xf0 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9f448 <__cxa_atexit@plt+0x91294> │ │ │ │ - ldr r2, [pc, #120] @ 9f464 <__cxa_atexit@plt+0x912b0> │ │ │ │ + bhi 99968 <__cxa_atexit@plt+0x8b7b4> │ │ │ │ + ldr r2, [pc, #88] @ 99970 <__cxa_atexit@plt+0x8b7bc> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #112] @ 9f468 <__cxa_atexit@plt+0x912b4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9f43c <__cxa_atexit@plt+0x91288> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 9f450 <__cxa_atexit@plt+0x9129c> │ │ │ │ - ldr r3, [pc, #72] @ 9f46c <__cxa_atexit@plt+0x912b8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - sub r7, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 99948 <__cxa_atexit@plt+0x8b794> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + cmp r2, #0 │ │ │ │ + bmi 99954 <__cxa_atexit@plt+0x8b7a0> │ │ │ │ + ldr r7, [pc, #60] @ 99978 <__cxa_atexit@plt+0x8b7c4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r5, [pc, #24] @ 99974 <__cxa_atexit@plt+0x8b7c0> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - addseq fp, r5, #188, 2 @ 0x2f │ │ │ │ - addseq fp, r5, #100, 4 @ 0x40000006 │ │ │ │ + b 15abd8 <__cxa_atexit@plt+0x14ca24> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + addseq r0, r6, #40, 26 @ 0xa00 │ │ │ │ + rsbseq r4, sl, #108 @ 0x6c │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9f4a8 <__cxa_atexit@plt+0x912f4> │ │ │ │ - ldr r2, [pc, #32] @ 9f4b4 <__cxa_atexit@plt+0x91300> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + cmp r3, #0 │ │ │ │ + bmi 999a8 <__cxa_atexit@plt+0x8b7f4> │ │ │ │ + ldr r7, [pc, #28] @ 999b8 <__cxa_atexit@plt+0x8b804> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq fp, r5, #244, 2 @ 0x3d │ │ │ │ - rsbseq lr, r9, #240, 20 @ 0xf0000 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #52 @ 0x34 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9f540 <__cxa_atexit@plt+0x9138c> │ │ │ │ - ldr r2, [pc, #108] @ 9f550 <__cxa_atexit@plt+0x9139c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr ip, [pc, #104] @ 9f554 <__cxa_atexit@plt+0x913a0> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr lr, [pc, #100] @ 9f558 <__cxa_atexit@plt+0x913a4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r1, [r5, #4]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str sl, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - ldr r2, [pc, #72] @ 9f55c <__cxa_atexit@plt+0x913a8> │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #12] @ 999bc <__cxa_atexit@plt+0x8b808> │ │ │ │ + add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - str r8, [r3, #48] @ 0x30 │ │ │ │ - str r0, [r3, #36] @ 0x24 │ │ │ │ - mov sl, r3 │ │ │ │ - str ip, [sl, #16]! │ │ │ │ - mov r9, r3 │ │ │ │ - str lr, [r9, #28]! │ │ │ │ - str r2, [r3, #40]! @ 0x28 │ │ │ │ - mov r8, r3 │ │ │ │ - b 3efd08 <__cxa_atexit@plt+0x3e1b54> │ │ │ │ - mov r3, #52 @ 0x34 │ │ │ │ + b 15abd8 <__cxa_atexit@plt+0x14ca24> │ │ │ │ + addseq r0, r6, #200, 24 @ 0xc800 │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + rsbseq r4, sl, #16 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r6 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 99a10 <__cxa_atexit@plt+0x8b85c> │ │ │ │ + ldr r3, [pc, #68] @ 99a30 <__cxa_atexit@plt+0x8b87c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #64] @ 99a34 <__cxa_atexit@plt+0x8b880> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + str r7, [sl, #8] │ │ │ │ + ldr r3, [pc, #52] @ 99a38 <__cxa_atexit@plt+0x8b884> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r2, #2 │ │ │ │ + b 3c210c <__cxa_atexit@plt+0x3b3f58> │ │ │ │ + ldr r3, [pc, #36] @ 99a3c <__cxa_atexit@plt+0x8b888> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffccc │ │ │ │ - @ instruction: 0xfffffe70 │ │ │ │ - @ instruction: 0xfffffea4 │ │ │ │ - @ instruction: 0xfffffec0 │ │ │ │ - rsbseq lr, r9, #72, 20 @ 0x48000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + @ instruction: 0xfffffce0 │ │ │ │ + rsbseq r3, sl, #48, 18 @ 0xc0000 │ │ │ │ + addseq r0, r6, #48, 30 @ 0xc0 │ │ │ │ + rsbseq r3, sl, #192, 30 @ 0x300 │ │ │ │ + rsbseq r3, sl, #168, 30 @ 0x2a0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - sub r2, r5, #4 │ │ │ │ + sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 9f5b8 <__cxa_atexit@plt+0x91404> │ │ │ │ + bhi 99ab0 <__cxa_atexit@plt+0x8b8fc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 9f5c0 <__cxa_atexit@plt+0x9140c> │ │ │ │ - ldr r5, [pc, #68] @ 9f5dc <__cxa_atexit@plt+0x91428> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #64] @ 9f5e0 <__cxa_atexit@plt+0x9142c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r5, [r2] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r8, [r3, #4] │ │ │ │ + bcc 99abc <__cxa_atexit@plt+0x8b908> │ │ │ │ + ldr lr, [pc, #88] @ 99acc <__cxa_atexit@plt+0x8b918> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #80] @ 99ad0 <__cxa_atexit@plt+0x8b91c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + sub r1, r6, #3 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [pc, #56] @ 99ad4 <__cxa_atexit@plt+0x8b920> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ - mov r8, r3 │ │ │ │ - b cb21c <__cxa_atexit@plt+0xbd068> │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ mov r6, r3 │ │ │ │ - b 9f5c8 <__cxa_atexit@plt+0x91414> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 9f5d8 <__cxa_atexit@plt+0x91424> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsbseq lr, r9, #20, 26 @ 0x500 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsbseq lr, r9, #224, 24 @ 0xe000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + @ instruction: 0xfffffe8c │ │ │ │ + addseq r0, r6, #84, 22 @ 0x15000 │ │ │ │ + addseq r0, r6, #152, 22 @ 0x26000 │ │ │ │ + rsbseq r3, sl, #12, 30 @ 0x30 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ - mov r6, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 9f66c <__cxa_atexit@plt+0x914b8> │ │ │ │ - ldr r2, [pc, #128] @ 9f6a4 <__cxa_atexit@plt+0x914f0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #-4] │ │ │ │ - sub r2, r6, #8 │ │ │ │ + sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 9f684 <__cxa_atexit@plt+0x914d0> │ │ │ │ + bhi 99b58 <__cxa_atexit@plt+0x8b9a4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ + add r6, r3, #32 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 9f68c <__cxa_atexit@plt+0x914d8> │ │ │ │ - ldr r5, [pc, #100] @ 9f6b0 <__cxa_atexit@plt+0x914fc> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #96] @ 9f6b4 <__cxa_atexit@plt+0x91500> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r5, [r2] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r8, [r3, #4] │ │ │ │ + bcc 99b64 <__cxa_atexit@plt+0x8b9b0> │ │ │ │ + ldr r9, [pc, #100] @ 99b74 <__cxa_atexit@plt+0x8b9c0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #96] @ 99b78 <__cxa_atexit@plt+0x8b9c4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr sl, [pc, #84] @ 99b7c <__cxa_atexit@plt+0x8b9c8> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + mov r0, r3 │ │ │ │ + str lr, [r0, #16]! │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r3} │ │ │ │ mov r5, r2 │ │ │ │ - mov r8, r3 │ │ │ │ - b cb21c <__cxa_atexit@plt+0xbd068> │ │ │ │ - ldr r7, [pc, #56] @ 9f6ac <__cxa_atexit@plt+0x914f8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ + mov r8, r1 │ │ │ │ + b 3c211c <__cxa_atexit@plt+0x3b3f68> │ │ │ │ mov r6, r3 │ │ │ │ - b 9f694 <__cxa_atexit@plt+0x914e0> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ 9f6a8 <__cxa_atexit@plt+0x914f4> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - rsbseq lr, r9, #72, 24 @ 0x4800 │ │ │ │ - rsbseq lr, r9, #120, 24 @ 0x7800 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - @ instruction: 0xfffffe70 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9f6ec <__cxa_atexit@plt+0x91538> │ │ │ │ - ldr r2, [pc, #28] @ 9f6f8 <__cxa_atexit@plt+0x91544> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - addseq fp, r5, #40, 4 @ 0x80000002 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 9f744 <__cxa_atexit@plt+0x91590> │ │ │ │ - ldr r3, [pc, #56] @ 9f758 <__cxa_atexit@plt+0x915a4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 9f75c <__cxa_atexit@plt+0x915a8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r8, [r5] │ │ │ │ - ldr r1, [pc, #44] @ 9f760 <__cxa_atexit@plt+0x915ac> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r8, r1, #3 │ │ │ │ - add r9, r3, #2 │ │ │ │ - add sl, r2, #2 │ │ │ │ - b c9428 <__cxa_atexit@plt+0xbb274> │ │ │ │ - ldr r7, [pc, #24] @ 9f764 <__cxa_atexit@plt+0x915b0> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rsbseq lr, r9, #184, 22 @ 0x2e000 │ │ │ │ - rsbseq lr, r9, #196, 22 @ 0x31000 │ │ │ │ - addseq fp, r5, #32, 6 @ 0x80000000 │ │ │ │ - rsbseq lr, r9, #168, 22 @ 0x2a000 │ │ │ │ - rsbseq lr, r9, #128, 22 @ 0x20000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + @ instruction: 0xfffffd98 │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + addseq r0, r6, #228, 26 @ 0x3900 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ + sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 9f7b4 <__cxa_atexit@plt+0x91600> │ │ │ │ - ldr r3, [pc, #56] @ 9f7c8 <__cxa_atexit@plt+0x91614> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 9f7cc <__cxa_atexit@plt+0x91618> │ │ │ │ + bhi 99c24 <__cxa_atexit@plt+0x8ba70> │ │ │ │ + ldr lr, [pc, #140] @ 99c30 <__cxa_atexit@plt+0x8ba7c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldr r0, [r7, #15] │ │ │ │ + ldr r7, [r7, #19] │ │ │ │ + str lr, [r3, #-20] @ 0xffffffec │ │ │ │ + sub lr, r3, #16 │ │ │ │ + stm lr, {r1, r2, r8} │ │ │ │ + str r0, [r3, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 99c1c <__cxa_atexit@plt+0x8ba68> │ │ │ │ + ldr r2, [pc, #92] @ 99c34 <__cxa_atexit@plt+0x8ba80> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r8, [r5] │ │ │ │ - ldr r1, [pc, #44] @ 9f7d0 <__cxa_atexit@plt+0x9161c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r8, r1, #3 │ │ │ │ - add r9, r3, #2 │ │ │ │ - add sl, r2, #2 │ │ │ │ - b c9428 <__cxa_atexit@plt+0xbb274> │ │ │ │ - ldr r7, [pc, #24] @ 9f7d4 <__cxa_atexit@plt+0x91620> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r3, #-4] │ │ │ │ + cmn r1, #2 │ │ │ │ + mvnle r1, #1 │ │ │ │ + str r2, [r3, #-20] @ 0xffffffec │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 99c1c <__cxa_atexit@plt+0x8ba68> │ │ │ │ + ldr r2, [pc, #56] @ 99c38 <__cxa_atexit@plt+0x8ba84> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r3, #-12] │ │ │ │ + str r2, [r3, #-20] @ 0xffffffec │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 99c1c <__cxa_atexit@plt+0x8ba68> │ │ │ │ + b 99ce0 <__cxa_atexit@plt+0x8bb2c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rsbseq lr, r9, #72, 22 @ 0x12000 │ │ │ │ - rsbseq lr, r9, #84, 22 @ 0x15000 │ │ │ │ - addseq fp, r5, #176, 4 │ │ │ │ - rsbseq lr, r9, #56, 22 @ 0xe000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 9f81c <__cxa_atexit@plt+0x91668> │ │ │ │ - ldr r7, [pc, #52] @ 9f830 <__cxa_atexit@plt+0x9167c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - ldr r7, [pc, #44] @ 9f834 <__cxa_atexit@plt+0x91680> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #76] @ 99c98 <__cxa_atexit@plt+0x8bae4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + cmn r2, #2 │ │ │ │ + mvnle r2, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 99c90 <__cxa_atexit@plt+0x8badc> │ │ │ │ + ldr r3, [pc, #40] @ 99c9c <__cxa_atexit@plt+0x8bae8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 9f814 <__cxa_atexit@plt+0x91660> │ │ │ │ - b 9f844 <__cxa_atexit@plt+0x91690> │ │ │ │ + beq 99c90 <__cxa_atexit@plt+0x8badc> │ │ │ │ + b 99ce0 <__cxa_atexit@plt+0x8bb2c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 9f838 <__cxa_atexit@plt+0x91684> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ 99cd4 <__cxa_atexit@plt+0x8bb20> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 99ccc <__cxa_atexit@plt+0x8bb18> │ │ │ │ + b 99ce0 <__cxa_atexit@plt+0x8bb2c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - addseq fp, r5, #80, 4 │ │ │ │ - rsbseq lr, r9, #236, 20 @ 0xec000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #224] @ 9f92c <__cxa_atexit@plt+0x91778> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + cmp r3, #-2147483647 @ 0x80000001 │ │ │ │ + bcs 99d10 <__cxa_atexit@plt+0x8bb5c> │ │ │ │ + ldr r2, [pc, #60] @ 99d34 <__cxa_atexit@plt+0x8bb80> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 9f924 <__cxa_atexit@plt+0x91770> │ │ │ │ - ldr r2, [r4, #812] @ 0x32c │ │ │ │ - ldr r1, [r4, #820] @ 0x334 │ │ │ │ - ldr r5, [pc, #184] @ 9f930 <__cxa_atexit@plt+0x9177c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r0, [r2, #12] │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - str r3, [r0, #12] │ │ │ │ + beq 99d28 <__cxa_atexit@plt+0x8bb74> │ │ │ │ + b 99d40 <__cxa_atexit@plt+0x8bb8c> │ │ │ │ + ldr r3, [pc, #24] @ 99d30 <__cxa_atexit@plt+0x8bb7c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 99d28 <__cxa_atexit@plt+0x8bb74> │ │ │ │ + b 99f90 <__cxa_atexit@plt+0x8bddc> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror r2 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r4, asr #3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r3, [pc, #252] @ 99e48 <__cxa_atexit@plt+0x8bc94> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r3, r8} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 99e3c <__cxa_atexit@plt+0x8bc88> │ │ │ │ + ldr r3, [pc, #228] @ 99e4c <__cxa_atexit@plt+0x8bc98> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r0, #812] @ 0x32c │ │ │ │ + ldr r1, [r0, #820] @ 0x334 │ │ │ │ + ldr fp, [r5, #16]! │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [r2, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr sl, [r5, #-8] │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + str r5, [r3, #12] │ │ │ │ add r6, r6, #4 │ │ │ │ str r6, [r1, #4] │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldrd r0, [r2, #72] @ 0x48 │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r0, r0, r6 │ │ │ │ - sbc r1, r1, #0 │ │ │ │ - strd r0, [r2, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r0, r4 │ │ │ │ + ldr r5, [r1] │ │ │ │ + ldr r4, [r2, #72] @ 0x48 │ │ │ │ + ldr r1, [r2, #76] @ 0x4c │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r4, r4, r6 │ │ │ │ + sbc r5, r1, #0 │ │ │ │ + strd r4, [r2, #72] @ 0x48 │ │ │ │ + mov r4, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + str r7, [sp] │ │ │ │ + mov r0, fp │ │ │ │ + mov r1, sl │ │ │ │ + mov r2, r9 │ │ │ │ + mov r3, r8 │ │ │ │ + bl cf54 │ │ │ │ + mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - blx r8 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r6, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ + ldr r2, [r6, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ + str r4, [r0, #828] @ 0x33c │ │ │ │ + ldr r4, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ + add r3, r4, r3, lsl #12 │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ + ldrd r8, [r6, #72] @ 0x48 │ │ │ │ + sub r4, r1, r4 │ │ │ │ + adds r4, r8, r4 │ │ │ │ adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ + str r4, [r6, #72] @ 0x48 │ │ │ │ + str r3, [r6, #76] @ 0x4c │ │ │ │ add fp, r2, #100 @ 0x64 │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - muleq r0, r8, r1 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + ldr r1, [r7] │ │ │ │ + mov r4, r0 │ │ │ │ + bx r1 │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + andeq r0, r0, r0, ror #3 │ │ │ │ + andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ - ldr r4, [pc, #192] @ 9fa08 <__cxa_atexit@plt+0x91854> │ │ │ │ + ldr r4, [pc, #220] @ 99f40 <__cxa_atexit@plt+0x8bd8c> │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r0, #812] @ 0x32c │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ + ldr r8, [r5, #16]! │ │ │ │ str r4, [r5] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ - ldr r4, [r7, #3] │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r9, [r5, #-12] │ │ │ │ + ldmdb r5, {r4, r7} │ │ │ │ str r5, [r3, #12] │ │ │ │ ldr r5, [r0, #820] @ 0x334 │ │ │ │ add r6, r6, #4 │ │ │ │ str r6, [r5, #4] │ │ │ │ ldr r5, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -148942,20 +143127,25 @@ │ │ │ │ ldr r1, [r5, #76] @ 0x4c │ │ │ │ sub r6, r6, r3 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r1, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r5, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - blx r8 │ │ │ │ + str sl, [sp] │ │ │ │ + mov r0, r8 │ │ │ │ + mov r1, r4 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r9 │ │ │ │ + bl cf54 │ │ │ │ + mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -148970,405 +143160,76 @@ │ │ │ │ str r6, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add fp, r2, #100 @ 0x64 │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 9fa28 <__cxa_atexit@plt+0x91874> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - addseq sl, r5, #40, 24 @ 0x2800 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9fadc <__cxa_atexit@plt+0x91928> │ │ │ │ - ldr lr, [pc, #176] @ 9faf8 <__cxa_atexit@plt+0x91944> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #164] @ 9fafc <__cxa_atexit@plt+0x91948> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ - tst r2, #3 │ │ │ │ - beq 9fac0 <__cxa_atexit@plt+0x9190c> │ │ │ │ - ldr r0, [pc, #144] @ 9fb00 <__cxa_atexit@plt+0x9194c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [r2, #3] │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9fad0 <__cxa_atexit@plt+0x9191c> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 9fae4 <__cxa_atexit@plt+0x91930> │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [pc, #92] @ 9fb04 <__cxa_atexit@plt+0x91950> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - addseq sl, r5, #92, 22 @ 0x17000 │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - addseq sl, r5, #88, 28 @ 0x580 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #96] @ 9fb78 <__cxa_atexit@plt+0x919c4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9fb60 <__cxa_atexit@plt+0x919ac> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 9fb68 <__cxa_atexit@plt+0x919b4> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r1, [pc, #44] @ 9fb7c <__cxa_atexit@plt+0x919c8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r2, r7} │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - addseq sl, r5, #176, 26 @ 0x2c00 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9fbc4 <__cxa_atexit@plt+0x91a10> │ │ │ │ - ldr r2, [pc, #44] @ 9fbd0 <__cxa_atexit@plt+0x91a1c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq sl, r5, #92, 26 @ 0x1700 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 9fc34 <__cxa_atexit@plt+0x91a80> │ │ │ │ - ldr r2, [pc, #92] @ 9fc50 <__cxa_atexit@plt+0x91a9c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r3, {r2, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - sub r7, r3, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 9fc40 <__cxa_atexit@plt+0x91a8c> │ │ │ │ - ldr r3, [pc, #68] @ 9fc54 <__cxa_atexit@plt+0x91aa0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 9fc24 <__cxa_atexit@plt+0x91a70> │ │ │ │ - ldr r8, [r8, #3] │ │ │ │ - b 97524 <__cxa_atexit@plt+0x89370> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 9fc58 <__cxa_atexit@plt+0x91aa4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - addseq sl, r5, #192, 18 @ 0x300000 │ │ │ │ - @ instruction: 0xffff7e58 │ │ │ │ - rsbseq lr, r9, #120, 6 @ 0xe0000001 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9fcb0 <__cxa_atexit@plt+0x91afc> │ │ │ │ - ldr r2, [pc, #60] @ 9fcc0 <__cxa_atexit@plt+0x91b0c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #56] @ 9fcc4 <__cxa_atexit@plt+0x91b10> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str sl, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - mov r8, r3 │ │ │ │ - str r1, [r8, #16]! │ │ │ │ - mov r9, r3 │ │ │ │ - b 3efca0 <__cxa_atexit@plt+0x3e1aec> │ │ │ │ - mov r3, #28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffdac │ │ │ │ - @ instruction: 0xffffff4c │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 9fd18 <__cxa_atexit@plt+0x91b64> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 9fd20 <__cxa_atexit@plt+0x91b6c> │ │ │ │ - ldr r5, [pc, #64] @ 9fd3c <__cxa_atexit@plt+0x91b88> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #60] @ 9fd40 <__cxa_atexit@plt+0x91b8c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r3, {r5, r8} │ │ │ │ - str r1, [r2] │ │ │ │ - sub r8, r6, #1 │ │ │ │ - mov r5, r2 │ │ │ │ - b cbd1c <__cxa_atexit@plt+0xbdb68> │ │ │ │ - mov r6, r3 │ │ │ │ - b 9fd28 <__cxa_atexit@plt+0x91b74> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 9fd38 <__cxa_atexit@plt+0x91b84> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - rsbseq lr, r9, #236, 10 @ 0x3b000000 │ │ │ │ - @ instruction: 0xffffff68 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 9fdc4 <__cxa_atexit@plt+0x91c10> │ │ │ │ - ldr r2, [pc, #128] @ 9fdfc <__cxa_atexit@plt+0x91c48> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - sub r2, r3, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 9fdd8 <__cxa_atexit@plt+0x91c24> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 9fde0 <__cxa_atexit@plt+0x91c2c> │ │ │ │ - ldr r5, [pc, #100] @ 9fe08 <__cxa_atexit@plt+0x91c54> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #96] @ 9fe0c <__cxa_atexit@plt+0x91c58> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r6, {r5, r8} │ │ │ │ - str r1, [r2] │ │ │ │ - sub r8, r3, #1 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b cbd1c <__cxa_atexit@plt+0xbdb68> │ │ │ │ - ldr r7, [pc, #56] @ 9fe04 <__cxa_atexit@plt+0x91c50> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, r6 │ │ │ │ - b 9fde8 <__cxa_atexit@plt+0x91c34> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ 9fe00 <__cxa_atexit@plt+0x91c4c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - rsbseq lr, r9, #44, 10 @ 0xb000000 │ │ │ │ - rsbseq lr, r9, #84, 10 @ 0x15000000 │ │ │ │ - @ instruction: 0xfffffec0 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9fe44 <__cxa_atexit@plt+0x91c90> │ │ │ │ - ldr r2, [pc, #28] @ 9fe50 <__cxa_atexit@plt+0x91c9c> │ │ │ │ + bcc 99f78 <__cxa_atexit@plt+0x8bdc4> │ │ │ │ + ldr r2, [pc, #28] @ 99f84 <__cxa_atexit@plt+0x8bdd0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - addseq sl, r5, #208, 20 @ 0xd0000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 9fe9c <__cxa_atexit@plt+0x91ce8> │ │ │ │ - ldr r3, [pc, #56] @ 9feb0 <__cxa_atexit@plt+0x91cfc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 9feb4 <__cxa_atexit@plt+0x91d00> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r8, [r5] │ │ │ │ - ldr r1, [pc, #44] @ 9feb8 <__cxa_atexit@plt+0x91d04> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r8, r1, #3 │ │ │ │ - add r9, r3, #2 │ │ │ │ - add sl, r2, #2 │ │ │ │ - b c9428 <__cxa_atexit@plt+0xbb274> │ │ │ │ - ldr r7, [pc, #24] @ 9febc <__cxa_atexit@plt+0x91d08> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - rsbseq lr, r9, #152, 8 @ 0x98000000 │ │ │ │ - rsbseq lr, r9, #160, 8 @ 0xa0000000 │ │ │ │ - addseq sl, r5, #208, 22 @ 0x34000 │ │ │ │ - rsbseq lr, r9, #128, 8 @ 0x80000000 │ │ │ │ - rsbseq lr, r9, #88, 8 @ 0x58000000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 9ff0c <__cxa_atexit@plt+0x91d58> │ │ │ │ - ldr r3, [pc, #56] @ 9ff20 <__cxa_atexit@plt+0x91d6c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 9ff24 <__cxa_atexit@plt+0x91d70> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r8, [r5] │ │ │ │ - ldr r1, [pc, #44] @ 9ff28 <__cxa_atexit@plt+0x91d74> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r8, r1, #3 │ │ │ │ - add r9, r3, #2 │ │ │ │ - add sl, r2, #2 │ │ │ │ - b c9428 <__cxa_atexit@plt+0xbb274> │ │ │ │ - ldr r7, [pc, #24] @ 9ff2c <__cxa_atexit@plt+0x91d78> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - rsbseq lr, r9, #40, 8 @ 0x28000000 │ │ │ │ - rsbseq lr, r9, #48, 8 @ 0x30000000 │ │ │ │ - addseq sl, r5, #96, 22 @ 0x18000 │ │ │ │ - rsbseq lr, r9, #16, 8 @ 0x10000000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 9ff74 <__cxa_atexit@plt+0x91dc0> │ │ │ │ - ldr r7, [pc, #52] @ 9ff88 <__cxa_atexit@plt+0x91dd4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - ldr r7, [pc, #44] @ 9ff8c <__cxa_atexit@plt+0x91dd8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9ff6c <__cxa_atexit@plt+0x91db8> │ │ │ │ - b 9ff9c <__cxa_atexit@plt+0x91de8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 9ff90 <__cxa_atexit@plt+0x91ddc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - addseq sl, r5, #0, 22 │ │ │ │ - rsbseq lr, r9, #192, 6 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r0, r6, #60, 14 @ 0xf00000 │ │ │ │ + andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #224] @ a0084 <__cxa_atexit@plt+0x91ed0> │ │ │ │ + ldr r2, [pc, #260] @ 9a09c <__cxa_atexit@plt+0x8bee8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ + str r2, [r3] │ │ │ │ + str r1, [r3, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq a007c <__cxa_atexit@plt+0x91ec8> │ │ │ │ + beq 9a090 <__cxa_atexit@plt+0x8bedc> │ │ │ │ + ldr r3, [pc, #228] @ 9a0a0 <__cxa_atexit@plt+0x8beec> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r2, [r4, #812] @ 0x32c │ │ │ │ ldr r1, [r4, #820] @ 0x334 │ │ │ │ - ldr r5, [pc, #184] @ a0088 <__cxa_atexit@plt+0x91ed4> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r0, [r2, #12] │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - str r3, [r0, #12] │ │ │ │ + ldr r8, [r5, #16]! │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [r2, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr sl, [r5, #-8] │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + str r5, [r3, #12] │ │ │ │ add r6, r6, #4 │ │ │ │ str r6, [r1, #4] │ │ │ │ - ldr r3, [r1] │ │ │ │ + ldr r5, [r1] │ │ │ │ ldrd r0, [r2, #72] @ 0x48 │ │ │ │ - sub r6, r6, r3 │ │ │ │ + sub r6, r6, r5 │ │ │ │ subs r0, r0, r6 │ │ │ │ sbc r1, r1, #0 │ │ │ │ strd r0, [r2, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - blx r8 │ │ │ │ + str r7, [sp] │ │ │ │ + mov r0, r8 │ │ │ │ + mov r1, sl │ │ │ │ + mvn r2, #0 │ │ │ │ + mov r3, r9 │ │ │ │ + bl cf54 │ │ │ │ + mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -149384,27 +143245,29 @@ │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add fp, r2, #100 @ 0x64 │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - muleq r0, r8, r1 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, r0, lsl r1 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ - ldr r4, [pc, #192] @ a0160 <__cxa_atexit@plt+0x91fac> │ │ │ │ + ldr r4, [pc, #216] @ 9a190 <__cxa_atexit@plt+0x8bfdc> │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r0, #812] @ 0x32c │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ + ldr r8, [r5, #12]! │ │ │ │ str r4, [r5] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ ldr r4, [r7, #3] │ │ │ │ + ldmdb r5, {r7, r9} │ │ │ │ str r5, [r3, #12] │ │ │ │ ldr r5, [r0, #820] @ 0x334 │ │ │ │ add r6, r6, #4 │ │ │ │ str r6, [r5, #4] │ │ │ │ ldr r5, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -149412,20 +143275,25 @@ │ │ │ │ ldr r1, [r5, #76] @ 0x4c │ │ │ │ sub r6, r6, r3 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r1, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r5, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - blx r8 │ │ │ │ + str r4, [sp] │ │ │ │ + mov r0, r8 │ │ │ │ + mov r1, r7 │ │ │ │ + mvn r2, #0 │ │ │ │ + mov r3, r9 │ │ │ │ + bl cf54 │ │ │ │ + mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -149440,1403 +143308,2079 @@ │ │ │ │ str r6, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add fp, r2, #100 @ 0x64 │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ a0180 <__cxa_atexit@plt+0x91fcc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9a1c8 <__cxa_atexit@plt+0x8c014> │ │ │ │ + ldr r2, [pc, #28] @ 9a1d4 <__cxa_atexit@plt+0x8c020> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - addseq sl, r5, #208, 8 @ 0xd0000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a0234 <__cxa_atexit@plt+0x92080> │ │ │ │ - ldr lr, [pc, #176] @ a0250 <__cxa_atexit@plt+0x9209c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #164] @ a0254 <__cxa_atexit@plt+0x920a0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ - tst r2, #3 │ │ │ │ - beq a0218 <__cxa_atexit@plt+0x92064> │ │ │ │ - ldr r0, [pc, #144] @ a0258 <__cxa_atexit@plt+0x920a4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [r2, #3] │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a0228 <__cxa_atexit@plt+0x92074> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc a023c <__cxa_atexit@plt+0x92088> │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [pc, #92] @ a025c <__cxa_atexit@plt+0x920a8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - addseq sl, r5, #4, 8 @ 0x4000000 │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - addseq sl, r5, #0, 14 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #96] @ a02d0 <__cxa_atexit@plt+0x9211c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a02b8 <__cxa_atexit@plt+0x92104> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r0, r6, #236, 8 @ 0xec000000 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r8, r5, #16 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi 9a258 <__cxa_atexit@plt+0x8c0a4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc a02c0 <__cxa_atexit@plt+0x9210c> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r1, [pc, #44] @ a02d4 <__cxa_atexit@plt+0x92120> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r2, r7} │ │ │ │ - sub r7, r3, #7 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 9a264 <__cxa_atexit@plt+0x8c0b0> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #104] @ 9a274 <__cxa_atexit@plt+0x8c0c0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + add ip, r7, #12 │ │ │ │ + ldm ip, {r1, r2, sl, ip} │ │ │ │ + ldr r0, [r7, #28] │ │ │ │ + str r0, [sp] │ │ │ │ + sub lr, r6, #19 │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + ldr r0, [pc, #68] @ 9a278 <__cxa_atexit@plt+0x8c0c4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + ldr r5, [pc, #60] @ 9a27c <__cxa_atexit@plt+0x8c0c8> │ │ │ │ + add r5, pc, r5 │ │ │ │ + stmib r3, {r5, r9} │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r1, r2, sl, ip} │ │ │ │ + mov r5, r8 │ │ │ │ + ldr r8, [sp] │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - addseq sl, r5, #88, 12 @ 0x5800000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + addseq r0, r6, #200, 6 @ 0x20000003 │ │ │ │ + addseq r0, r6, #0, 8 │ │ │ │ + @ instruction: 0xfffff948 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ + sub r6, r5, #20 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 9a2f0 <__cxa_atexit@plt+0x8c13c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r3, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a031c <__cxa_atexit@plt+0x92168> │ │ │ │ - ldr r2, [pc, #44] @ a0328 <__cxa_atexit@plt+0x92174> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r2, [r3, #4] │ │ │ │ + bcc 9a2fc <__cxa_atexit@plt+0x8c148> │ │ │ │ + ldr lr, [pc, #92] @ 9a30c <__cxa_atexit@plt+0x8c158> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #88] @ 9a310 <__cxa_atexit@plt+0x8c15c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + add ip, r7, #12 │ │ │ │ + ldm ip, {r0, r2, r9, sl, ip} │ │ │ │ + ldr r8, [r7, #32] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #60] @ 9a314 <__cxa_atexit@plt+0x8c160> │ │ │ │ + add lr, pc, lr │ │ │ │ str r1, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + add r1, r3, #12 │ │ │ │ + stm r1, {r0, r2, r9, sl, ip} │ │ │ │ + str lr, [r5, #-16]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 3c20dc <__cxa_atexit@plt+0x3b3f28> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq sl, r5, #4, 12 @ 0x400000 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + addseq r0, r6, #28, 6 @ 0x70000000 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a038c <__cxa_atexit@plt+0x921d8> │ │ │ │ - ldr r2, [pc, #92] @ a03a8 <__cxa_atexit@plt+0x921f4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r3, {r2, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - sub r7, r3, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a0398 <__cxa_atexit@plt+0x921e4> │ │ │ │ - ldr r3, [pc, #68] @ a03ac <__cxa_atexit@plt+0x921f8> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 9a334 <__cxa_atexit@plt+0x8c180> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq a037c <__cxa_atexit@plt+0x921c8> │ │ │ │ - ldr r8, [r8, #3] │ │ │ │ - b 97524 <__cxa_atexit@plt+0x89370> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20e4 <__cxa_atexit@plt+0x3b3f30> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 9a364 <__cxa_atexit@plt+0x8c1b0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ 9a368 <__cxa_atexit@plt+0x8c1b4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20fc <__cxa_atexit@plt+0x3b3f48> │ │ │ │ + rsbseq r3, sl, #4, 12 @ 0x400000 │ │ │ │ + addseq r0, r6, #180, 10 @ 0x2d000000 │ │ │ │ + rsbseq r3, sl, #120, 12 @ 0x7800000 │ │ │ │ + andeq r0, r6, sl, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9a39c <__cxa_atexit@plt+0x8c1e8> │ │ │ │ + ldr r2, [pc, #28] @ 9a3ac <__cxa_atexit@plt+0x8c1f8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ a03b0 <__cxa_atexit@plt+0x921fc> │ │ │ │ + b 1ec5078 <__cxa_atexit@plt+0x1eb6ec4> │ │ │ │ + ldr r7, [pc, #12] @ 9a3b0 <__cxa_atexit@plt+0x8c1fc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - addseq sl, r5, #104, 4 @ 0x80000006 │ │ │ │ - @ instruction: 0xffff7700 │ │ │ │ - rsbseq sp, r9, #32, 24 @ 0x2000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + rsbseq r3, sl, #92, 12 @ 0x5c00000 │ │ │ │ + rsbseq r3, sl, #52, 12 @ 0x3400000 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ + add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a0408 <__cxa_atexit@plt+0x92254> │ │ │ │ - ldr r2, [pc, #60] @ a0418 <__cxa_atexit@plt+0x92264> │ │ │ │ + bcc 9a434 <__cxa_atexit@plt+0x8c280> │ │ │ │ + ldr r2, [pc, #100] @ 9a440 <__cxa_atexit@plt+0x8c28c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #56] @ a041c <__cxa_atexit@plt+0x92268> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str sl, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - mov r8, r3 │ │ │ │ - str r1, [r8, #16]! │ │ │ │ - mov r9, r3 │ │ │ │ - b 3efca0 <__cxa_atexit@plt+0x3e1aec> │ │ │ │ - mov r3, #28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr lr, [pc, #96] @ 9a444 <__cxa_atexit@plt+0x8c290> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r5, #16]! │ │ │ │ + ldr r1, [pc, #88] @ 9a448 <__cxa_atexit@plt+0x8c294> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5] │ │ │ │ + str r2, [r3, #16]! │ │ │ │ + sub r1, r6, #43 @ 0x2b │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldmdb r5, {r0, sl} │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str lr, [r3, #-12] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + str r3, [r5, #4] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r0, r2, r8, r9, sl} │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str r7, [r3, #32] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20cc <__cxa_atexit@plt+0x3b3f18> │ │ │ │ + mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffdac │ │ │ │ - @ instruction: 0xffffff4c │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + @ instruction: 0xfffffea8 │ │ │ │ + @ instruction: 0xfffff700 │ │ │ │ + addseq r0, r6, #28, 10 @ 0x7000000 │ │ │ │ + rsbseq r3, sl, #168, 10 @ 0x2a000000 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #4 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9a4a4 <__cxa_atexit@plt+0x8c2f0> │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi a0470 <__cxa_atexit@plt+0x922bc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc a0478 <__cxa_atexit@plt+0x922c4> │ │ │ │ - ldr r5, [pc, #64] @ a0494 <__cxa_atexit@plt+0x922e0> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #60] @ a0498 <__cxa_atexit@plt+0x922e4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r3, {r5, r8} │ │ │ │ - str r1, [r2] │ │ │ │ - sub r8, r6, #1 │ │ │ │ + bhi 9a4b4 <__cxa_atexit@plt+0x8c300> │ │ │ │ + ldr r3, [pc, #104] @ 9a4e8 <__cxa_atexit@plt+0x8c334> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [pc, #100] @ 9a4ec <__cxa_atexit@plt+0x8c338> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #121 @ 0x79 │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ mov r5, r2 │ │ │ │ - b cbe1c <__cxa_atexit@plt+0xbdc68> │ │ │ │ - mov r6, r3 │ │ │ │ - b a0480 <__cxa_atexit@plt+0x922cc> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ a0490 <__cxa_atexit@plt+0x922dc> │ │ │ │ + b 1ec5078 <__cxa_atexit@plt+0x1eb6ec4> │ │ │ │ + ldr r7, [pc, #56] @ 9a4e4 <__cxa_atexit@plt+0x8c330> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rsbseq sp, r9, #192, 28 @ 0xc00 │ │ │ │ - @ instruction: 0xffffff68 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + ldr r7, [pc, #32] @ 9a4dc <__cxa_atexit@plt+0x8c328> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #28] @ 9a4e0 <__cxa_atexit@plt+0x8c32c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r2, r5, #121 @ 0x79 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a051c <__cxa_atexit@plt+0x92368> │ │ │ │ - ldr r2, [pc, #128] @ a0554 <__cxa_atexit@plt+0x923a0> │ │ │ │ + rsbseq r3, sl, #68, 10 @ 0x11000000 │ │ │ │ + addseq r0, r6, #36, 2 │ │ │ │ + rsbseq r3, sl, #92, 10 @ 0x17000000 │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + addseq r0, r6, #96, 2 │ │ │ │ + rsbseq r3, sl, #8, 10 @ 0x2000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9a580 <__cxa_atexit@plt+0x8c3cc> │ │ │ │ + ldr r2, [pc, #164] @ 9a5b4 <__cxa_atexit@plt+0x8c400> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - sub r2, r3, #8 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr lr, [pc, #148] @ 9a5b8 <__cxa_atexit@plt+0x8c404> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r2, r5, #36 @ 0x24 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi a0530 <__cxa_atexit@plt+0x9237c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc a0538 <__cxa_atexit@plt+0x92384> │ │ │ │ - ldr r5, [pc, #100] @ a0560 <__cxa_atexit@plt+0x923ac> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #96] @ a0564 <__cxa_atexit@plt+0x923b0> │ │ │ │ + bhi 9a588 <__cxa_atexit@plt+0x8c3d4> │ │ │ │ + ldr r3, [pc, #120] @ 9a5c8 <__cxa_atexit@plt+0x8c414> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [pc, #116] @ 9a5cc <__cxa_atexit@plt+0x8c418> │ │ │ │ add r1, pc, r1 │ │ │ │ - stmib r6, {r5, r8} │ │ │ │ - str r1, [r2] │ │ │ │ - sub r8, r3, #1 │ │ │ │ + ldr r0, [pc, #112] @ 9a5d0 <__cxa_atexit@plt+0x8c41c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #121 @ 0x79 │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r1, [r5, #-36] @ 0xffffffdc │ │ │ │ + str r8, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str r0, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b cbe1c <__cxa_atexit@plt+0xbdc68> │ │ │ │ - ldr r7, [pc, #56] @ a055c <__cxa_atexit@plt+0x923a8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + b 1ec5078 <__cxa_atexit@plt+0x1eb6ec4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, r6 │ │ │ │ - b a0540 <__cxa_atexit@plt+0x9238c> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ a0558 <__cxa_atexit@plt+0x923a4> │ │ │ │ + ldr r7, [pc, #44] @ 9a5bc <__cxa_atexit@plt+0x8c408> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #40] @ 9a5c0 <__cxa_atexit@plt+0x8c40c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r2, [pc, #36] @ 9a5c4 <__cxa_atexit@plt+0x8c410> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r9, r2, #121 @ 0x79 │ │ │ │ + add sl, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - rsbseq sp, r9, #0, 28 │ │ │ │ - rsbseq sp, r9, #40, 28 @ 0x280 │ │ │ │ - @ instruction: 0xfffffec0 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ + rsbseq r2, sl, #116, 26 @ 0x1d00 │ │ │ │ + addseq r0, r6, #176 @ 0xb0 │ │ │ │ + rsbseq r3, sl, #112, 8 @ 0x70000000 │ │ │ │ + rsbseq r2, sl, #228, 24 @ 0xe400 │ │ │ │ + addseq r0, r6, #72 @ 0x48 │ │ │ │ + rsbseq r2, sl, #44, 26 @ 0xb00 │ │ │ │ + @ instruction: 0xfffffe64 │ │ │ │ + addseq r0, r6, #136 @ 0x88 │ │ │ │ + rsbseq r3, sl, #32, 8 @ 0x20000000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ + sub r6, r5, #12 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 9a62c <__cxa_atexit@plt+0x8c478> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r3, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a059c <__cxa_atexit@plt+0x923e8> │ │ │ │ - ldr r2, [pc, #28] @ a05a8 <__cxa_atexit@plt+0x923f4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - addseq sl, r5, #120, 6 @ 0xe0000001 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a05f4 <__cxa_atexit@plt+0x92440> │ │ │ │ - ldr r3, [pc, #56] @ a0608 <__cxa_atexit@plt+0x92454> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ a060c <__cxa_atexit@plt+0x92458> │ │ │ │ + bcc 9a634 <__cxa_atexit@plt+0x8c480> │ │ │ │ + ldr r2, [pc, #68] @ 9a650 <__cxa_atexit@plt+0x8c49c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r8, [r5] │ │ │ │ - ldr r1, [pc, #44] @ a0610 <__cxa_atexit@plt+0x9245c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r8, r1, #3 │ │ │ │ - add r9, r3, #2 │ │ │ │ - add sl, r2, #2 │ │ │ │ - b c9428 <__cxa_atexit@plt+0xbb274> │ │ │ │ - ldr r7, [pc, #24] @ a0614 <__cxa_atexit@plt+0x92460> │ │ │ │ + ldr r1, [pc, #64] @ 9a654 <__cxa_atexit@plt+0x8c4a0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 1ec5078 <__cxa_atexit@plt+0x1eb6ec4> │ │ │ │ + mov r6, r3 │ │ │ │ + b 9a63c <__cxa_atexit@plt+0x8c488> │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 9a64c <__cxa_atexit@plt+0x8c498> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rsbseq sp, r9, #108, 26 @ 0x1b00 │ │ │ │ - rsbseq sp, r9, #116, 26 @ 0x1d00 │ │ │ │ - addseq sl, r5, #128, 8 @ 0x80000000 │ │ │ │ - rsbseq sp, r9, #84, 26 @ 0x1500 │ │ │ │ - rsbseq sp, r9, #44, 26 @ 0xb00 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a0664 <__cxa_atexit@plt+0x924b0> │ │ │ │ - ldr r3, [pc, #56] @ a0678 <__cxa_atexit@plt+0x924c4> │ │ │ │ + rsbseq r3, sl, #204, 6 @ 0x30000003 │ │ │ │ + @ instruction: 0xfffffeec │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 9a674 <__cxa_atexit@plt+0x8c4c0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ a067c <__cxa_atexit@plt+0x924c8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r8, [r5] │ │ │ │ - ldr r1, [pc, #44] @ a0680 <__cxa_atexit@plt+0x924cc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r8, r1, #3 │ │ │ │ - add r9, r3, #2 │ │ │ │ - add sl, r2, #2 │ │ │ │ - b c9428 <__cxa_atexit@plt+0xbb274> │ │ │ │ - ldr r7, [pc, #24] @ a0684 <__cxa_atexit@plt+0x924d0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - rsbseq sp, r9, #252, 24 @ 0xfc00 │ │ │ │ - rsbseq sp, r9, #4, 26 @ 0x100 │ │ │ │ - addseq sl, r5, #16, 8 @ 0x10000000 │ │ │ │ - rsbseq sp, r9, #228, 24 @ 0xe400 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20dc <__cxa_atexit@plt+0x3b3f28> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a06cc <__cxa_atexit@plt+0x92518> │ │ │ │ - ldr r7, [pc, #52] @ a06e0 <__cxa_atexit@plt+0x9252c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - ldr r7, [pc, #44] @ a06e4 <__cxa_atexit@plt+0x92530> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a06c4 <__cxa_atexit@plt+0x92510> │ │ │ │ - b a06f4 <__cxa_atexit@plt+0x92540> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ a06e8 <__cxa_atexit@plt+0x92534> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - addseq sl, r5, #176, 6 @ 0xc0000002 │ │ │ │ - rsbseq sp, r9, #148, 24 @ 0x9400 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 9a694 <__cxa_atexit@plt+0x8c4e0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20e4 <__cxa_atexit@plt+0x3b3f30> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #224] @ a07dc <__cxa_atexit@plt+0x92628> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a07d4 <__cxa_atexit@plt+0x92620> │ │ │ │ - ldr r2, [r4, #812] @ 0x32c │ │ │ │ - ldr r1, [r4, #820] @ 0x334 │ │ │ │ - ldr r5, [pc, #184] @ a07e0 <__cxa_atexit@plt+0x9262c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r0, [r2, #12] │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - str r3, [r0, #12] │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r1, #4] │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldrd r0, [r2, #72] @ 0x48 │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r0, r0, r6 │ │ │ │ - sbc r1, r1, #0 │ │ │ │ - strd r0, [r2, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - blx r8 │ │ │ │ + ldr r3, [pc, #28] @ 9a6c4 <__cxa_atexit@plt+0x8c510> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ 9a6c8 <__cxa_atexit@plt+0x8c514> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20ec <__cxa_atexit@plt+0x3b3f38> │ │ │ │ + addseq pc, r5, #188, 30 @ 0x2f0 │ │ │ │ + addseq r0, r6, #84, 4 @ 0x40000005 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9a724 <__cxa_atexit@plt+0x8c570> │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 9a71c <__cxa_atexit@plt+0x8c568> │ │ │ │ + ldr r3, [pc, #48] @ 9a72c <__cxa_atexit@plt+0x8c578> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #44] @ 9a730 <__cxa_atexit@plt+0x8c57c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #36] @ 9a734 <__cxa_atexit@plt+0x8c580> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + b 1616b18 <__cxa_atexit@plt+0x1608964> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - muleq r0, r8, r1 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r4, [pc, #192] @ a08b8 <__cxa_atexit@plt+0x92704> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [r0, #812] @ 0x32c │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - str r4, [r5] │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ - ldr r4, [r7, #3] │ │ │ │ - str r5, [r3, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r2, [r5, #72] @ 0x48 │ │ │ │ - ldr r1, [r5, #76] @ 0x4c │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r1, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r5, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - blx r8 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsbeq r4, r0, #-134217726 @ 0xf8000002 │ │ │ │ + addseq pc, r5, #220, 28 @ 0xdc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ a08d8 <__cxa_atexit@plt+0x92724> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ + mov r3, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9a788 <__cxa_atexit@plt+0x8c5d4> │ │ │ │ + ldr lr, [pc, #60] @ 9a7a0 <__cxa_atexit@plt+0x8c5ec> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmda r5, {r1, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - addseq r9, r5, #120, 26 @ 0x1e00 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a098c <__cxa_atexit@plt+0x927d8> │ │ │ │ - ldr lr, [pc, #176] @ a09a8 <__cxa_atexit@plt+0x927f4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #164] @ a09ac <__cxa_atexit@plt+0x927f8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ - tst r2, #3 │ │ │ │ - beq a0970 <__cxa_atexit@plt+0x927bc> │ │ │ │ - ldr r0, [pc, #144] @ a09b0 <__cxa_atexit@plt+0x927fc> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [r2, #3] │ │ │ │ + ldr r3, [pc, #20] @ 9a7a4 <__cxa_atexit@plt+0x8c5f0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq r0, r6, #200, 2 @ 0x32 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9a7ec <__cxa_atexit@plt+0x8c638> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a0980 <__cxa_atexit@plt+0x927cc> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc a0994 <__cxa_atexit@plt+0x927e0> │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [pc, #92] @ a09b4 <__cxa_atexit@plt+0x92800> │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #40] @ 9a804 <__cxa_atexit@plt+0x8c650> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ 9a808 <__cxa_atexit@plt+0x8c654> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq r0, r6, #80, 2 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9a864 <__cxa_atexit@plt+0x8c6b0> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 9a85c <__cxa_atexit@plt+0x8c6a8> │ │ │ │ + ldr r3, [pc, #48] @ 9a86c <__cxa_atexit@plt+0x8c6b8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #44] @ 9a870 <__cxa_atexit@plt+0x8c6bc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #36] @ 9a874 <__cxa_atexit@plt+0x8c6c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + b 1616b18 <__cxa_atexit@plt+0x1608964> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - addseq r9, r5, #172, 24 @ 0xac00 │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - addseq r9, r5, #168, 30 @ 0x2a0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsbeq r4, r0, #1610612742 @ 0x60000006 │ │ │ │ + addseq pc, r5, #156, 26 @ 0x2700 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #96] @ a0a28 <__cxa_atexit@plt+0x92874> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a0a10 <__cxa_atexit@plt+0x9285c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc a0a18 <__cxa_atexit@plt+0x92864> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r1, [pc, #44] @ a0a2c <__cxa_atexit@plt+0x92878> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r2, r7} │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9a8c8 <__cxa_atexit@plt+0x8c714> │ │ │ │ + ldr lr, [pc, #60] @ 9a8e0 <__cxa_atexit@plt+0x8c72c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmda r5, {r1, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - addseq r9, r5, #0, 30 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + ldr r3, [pc, #20] @ 9a8e4 <__cxa_atexit@plt+0x8c730> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq r0, r6, #136 @ 0x88 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a0a74 <__cxa_atexit@plt+0x928c0> │ │ │ │ - ldr r2, [pc, #44] @ a0a80 <__cxa_atexit@plt+0x928cc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + bcc 9a92c <__cxa_atexit@plt+0x8c778> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r9, r5, #172, 28 @ 0xac0 │ │ │ │ - rsbseq sp, r9, #232, 16 @ 0xe80000 │ │ │ │ + ldr r0, [pc, #40] @ 9a944 <__cxa_atexit@plt+0x8c790> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ 9a948 <__cxa_atexit@plt+0x8c794> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq r0, r6, #16 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + rsbseq r3, sl, #16, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi a0b00 <__cxa_atexit@plt+0x9294c> │ │ │ │ - ldr r2, [pc, #120] @ a0b1c <__cxa_atexit@plt+0x92968> │ │ │ │ + ldrhi r0, [r4, #-12] │ │ │ │ + ldrls r2, [pc, #44] @ 9a998 <__cxa_atexit@plt+0x8c7e4> │ │ │ │ + addls r2, pc, r2 │ │ │ │ + ldrls r3, [pc, #40] @ 9a99c <__cxa_atexit@plt+0x8c7e8> │ │ │ │ + addls r3, pc, r3 │ │ │ │ + ldrls r1, [r7, #8] │ │ │ │ + strls r2, [r5, #-16]! │ │ │ │ + ldrls r2, [pc, #28] @ 9a9a0 <__cxa_atexit@plt+0x8c7ec> │ │ │ │ + ldrls r2, [pc, r2] │ │ │ │ + stmibls r5, {r1, r2, r7} │ │ │ │ + ldrls r0, [pc, #20] @ 9a9a4 <__cxa_atexit@plt+0x8c7f0> │ │ │ │ + ldrls r0, [pc, r0] │ │ │ │ + movls r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + rsbseq r3, sl, #224 @ 0xe0 │ │ │ │ + addseq pc, r5, #80, 24 @ 0x5000 │ │ │ │ + rsbseq r3, sl, #196 @ 0xc4 │ │ │ │ + rsbseq r3, sl, #148 @ 0x94 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #32] @ 9a9dc <__cxa_atexit@plt+0x8c828> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #112] @ a0b20 <__cxa_atexit@plt+0x9296c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ + ldr r3, [pc, #28] @ 9a9e0 <__cxa_atexit@plt+0x8c82c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r0, [pc, #16] @ 9a9e4 <__cxa_atexit@plt+0x8c830> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsbseq r3, sl, #128 @ 0x80 │ │ │ │ + rsbseq r3, sl, #112 @ 0x70 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #100] @ 9aa60 <__cxa_atexit@plt+0x8c8ac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq a0af4 <__cxa_atexit@plt+0x92940> │ │ │ │ + beq 9aa48 <__cxa_atexit@plt+0x8c894> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ + add r2, r6, #16 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc a0b08 <__cxa_atexit@plt+0x92954> │ │ │ │ - ldr r3, [pc, #72] @ a0b24 <__cxa_atexit@plt+0x92970> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldrb r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - sub r7, r2, #3 │ │ │ │ + bcc 9aa50 <__cxa_atexit@plt+0x8c89c> │ │ │ │ + ldr lr, [pc, #60] @ 9aa64 <__cxa_atexit@plt+0x8c8b0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r1, r3, r7} │ │ │ │ + sub r7, r2, #11 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ + mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - addseq r9, r5, #4, 22 @ 0x1000 │ │ │ │ - addseq r9, r5, #144, 30 @ 0x240 │ │ │ │ - rsbseq sp, r9, #68, 16 @ 0x440000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + addseq pc, r5, #8, 30 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a0b64 <__cxa_atexit@plt+0x929b0> │ │ │ │ - ldr r2, [pc, #32] @ a0b70 <__cxa_atexit@plt+0x929bc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldrb r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ + bcc 9aaa8 <__cxa_atexit@plt+0x8c8f4> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr lr, [pc, #36] @ 9aab4 <__cxa_atexit@plt+0x8c900> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldmdb r5, {r1, r2} │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r9, r5, #28, 30 @ 0x70 │ │ │ │ - rsbseq sp, r9, #244, 14 @ 0x3d00000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a0bcc <__cxa_atexit@plt+0x92a18> │ │ │ │ - ldr r2, [pc, #60] @ a0bdc <__cxa_atexit@plt+0x92a28> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq pc, r5, #160, 28 @ 0xa00 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 9ab04 <__cxa_atexit@plt+0x8c950> │ │ │ │ + ldr r3, [pc, #60] @ 9ab1c <__cxa_atexit@plt+0x8c968> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #56] @ 9ab20 <__cxa_atexit@plt+0x8c96c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #56] @ a0be0 <__cxa_atexit@plt+0x92a2c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str sl, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - mov r8, r3 │ │ │ │ - str r1, [r8, #16]! │ │ │ │ - mov r9, r3 │ │ │ │ - b 3efca0 <__cxa_atexit@plt+0x3e1aec> │ │ │ │ - mov r3, #28 │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + str r8, [sl, #8] │ │ │ │ + ldr r3, [pc, #44] @ 9ab24 <__cxa_atexit@plt+0x8c970> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r2, #2 │ │ │ │ + b 3c210c <__cxa_atexit@plt+0x3b3f58> │ │ │ │ + ldr r7, [pc, #28] @ 9ab28 <__cxa_atexit@plt+0x8c974> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd40 │ │ │ │ - @ instruction: 0xfffffee4 │ │ │ │ - rsbseq sp, r9, #132, 14 @ 0x2100000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + @ instruction: 0xfffffe74 │ │ │ │ + rsbseq r2, sl, #60, 16 @ 0x3c0000 │ │ │ │ + addseq pc, r5, #60, 28 @ 0x3c0 │ │ │ │ + rsbseq r2, sl, #104, 30 @ 0x1a0 │ │ │ │ + rsbseq r2, sl, #104, 30 @ 0x1a0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9ab8c <__cxa_atexit@plt+0x8c9d8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #84] @ 9aba8 <__cxa_atexit@plt+0x8c9f4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #80] @ 9abac <__cxa_atexit@plt+0x8c9f8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #129 @ 0x81 │ │ │ │ + add sl, r1, #1024 @ 0x400 │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r2, r5, #32 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 9ab94 <__cxa_atexit@plt+0x8c9e0> │ │ │ │ + ldr r3, [pc, #52] @ 9abb4 <__cxa_atexit@plt+0x8ca00> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + stmib r5, {r8, r9, sl} │ │ │ │ + b 1ec5078 <__cxa_atexit@plt+0x1eb6ec4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 9abb0 <__cxa_atexit@plt+0x8c9fc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + addseq pc, r5, #128, 20 @ 0x80000 │ │ │ │ + addseq pc, r5, #140, 20 @ 0x8c000 │ │ │ │ + rsbseq r2, sl, #0, 30 │ │ │ │ + andeq r0, r0, r0, ror #21 │ │ │ │ + rsbseq r2, sl, #220, 28 @ 0xdc0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ - sub r2, r5, #4 │ │ │ │ + sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi a0c38 <__cxa_atexit@plt+0x92a84> │ │ │ │ + bhi 9ac3c <__cxa_atexit@plt+0x8ca88> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ + add r6, r3, #16 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc a0c40 <__cxa_atexit@plt+0x92a8c> │ │ │ │ - ldr r5, [pc, #64] @ a0c5c <__cxa_atexit@plt+0x92aa8> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #60] @ a0c60 <__cxa_atexit@plt+0x92aac> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r3, {r5, r8} │ │ │ │ - str r1, [r2] │ │ │ │ - sub r8, r6, #1 │ │ │ │ + bcc 9ac48 <__cxa_atexit@plt+0x8ca94> │ │ │ │ + ldr lr, [pc, #108] @ 9ac58 <__cxa_atexit@plt+0x8caa4> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #100] @ 9ac5c <__cxa_atexit@plt+0x8caa8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r9, [pc, #92] @ 9ac60 <__cxa_atexit@plt+0x8caac> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + add r0, r9, #1 │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + ldr r0, [pc, #68] @ 9ac64 <__cxa_atexit@plt+0x8cab0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ mov r5, r2 │ │ │ │ - b caa1c <__cxa_atexit@plt+0xbc868> │ │ │ │ + b 3c20ec <__cxa_atexit@plt+0x3b3f38> │ │ │ │ mov r6, r3 │ │ │ │ - b a0c48 <__cxa_atexit@plt+0x92a94> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ a0c58 <__cxa_atexit@plt+0x92aa4> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + addseq pc, r5, #220, 18 @ 0x370000 │ │ │ │ + addseq pc, r5, #96, 20 @ 0x60000 │ │ │ │ + addseq pc, r5, #236, 24 @ 0xec00 │ │ │ │ + rsbseq r2, sl, #44, 28 @ 0x2c0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 9ace0 <__cxa_atexit@plt+0x8cb2c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 9acec <__cxa_atexit@plt+0x8cb38> │ │ │ │ + ldr lr, [pc, #96] @ 9acfc <__cxa_atexit@plt+0x8cb48> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #88] @ 9ad00 <__cxa_atexit@plt+0x8cb4c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + add r8, r7, #12 │ │ │ │ + ldm r8, {r1, r2, r8} │ │ │ │ + ldr r0, [pc, #68] @ 9ad04 <__cxa_atexit@plt+0x8cb50> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + mov r5, r9 │ │ │ │ + b 3c2114 <__cxa_atexit@plt+0x3b3f60> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + addseq pc, r5, #44, 18 @ 0xb0000 │ │ │ │ + addseq pc, r5, #116, 18 @ 0x1d0000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9ad48 <__cxa_atexit@plt+0x8cb94> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ 9ad50 <__cxa_atexit@plt+0x8cb9c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #32] @ 9ad54 <__cxa_atexit@plt+0x8cba0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c2114 <__cxa_atexit@plt+0x3b3f60> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + addseq pc, r5, #168, 16 @ 0xa80000 │ │ │ │ + addseq pc, r5, #0, 18 │ │ │ │ + rsbseq r2, sl, #40, 26 @ 0xa00 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9adcc <__cxa_atexit@plt+0x8cc18> │ │ │ │ + ldr r2, [pc, #88] @ 9add4 <__cxa_atexit@plt+0x8cc20> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9adac <__cxa_atexit@plt+0x8cbf8> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq 9adb8 <__cxa_atexit@plt+0x8cc04> │ │ │ │ + ldr r7, [pc, #60] @ 9addc <__cxa_atexit@plt+0x8cc28> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r5, [pc, #24] @ 9add8 <__cxa_atexit@plt+0x8cc24> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 15abd8 <__cxa_atexit@plt+0x14ca24> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rsbseq sp, r9, #48, 14 @ 0xc00000 │ │ │ │ - @ instruction: 0xffffff64 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + addseq pc, r5, #196, 16 @ 0xc40000 │ │ │ │ + rsbseq r2, sl, #164, 24 @ 0xa400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 9ae0c <__cxa_atexit@plt+0x8cc58> │ │ │ │ + ldr r7, [pc, #28] @ 9ae1c <__cxa_atexit@plt+0x8cc68> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ - rsbseq sp, r9, #252, 12 @ 0xfc00000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + ldr r3, [pc, #12] @ 9ae20 <__cxa_atexit@plt+0x8cc6c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 15abd8 <__cxa_atexit@plt+0x14ca24> │ │ │ │ + addseq pc, r5, #100, 16 @ 0x640000 │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + rsbseq r2, sl, #72, 24 @ 0x4800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a0ce8 <__cxa_atexit@plt+0x92b34> │ │ │ │ - ldr r2, [pc, #128] @ a0d20 <__cxa_atexit@plt+0x92b6c> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r6 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 9ae74 <__cxa_atexit@plt+0x8ccc0> │ │ │ │ + ldr r3, [pc, #68] @ 9ae94 <__cxa_atexit@plt+0x8cce0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #64] @ 9ae98 <__cxa_atexit@plt+0x8cce4> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - sub r2, r3, #8 │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + str r7, [sl, #8] │ │ │ │ + ldr r3, [pc, #52] @ 9ae9c <__cxa_atexit@plt+0x8cce8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r2, #2 │ │ │ │ + b 3c210c <__cxa_atexit@plt+0x3b3f58> │ │ │ │ + ldr r3, [pc, #36] @ 9aea0 <__cxa_atexit@plt+0x8ccec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffb04 │ │ │ │ + rsbseq r2, sl, #204, 8 @ 0xcc000000 │ │ │ │ + addseq pc, r5, #204, 20 @ 0xcc000 │ │ │ │ + rsbseq r2, sl, #248, 22 @ 0x3e000 │ │ │ │ + rsbseq r2, sl, #224, 22 @ 0x38000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi a0cfc <__cxa_atexit@plt+0x92b48> │ │ │ │ + bhi 9af14 <__cxa_atexit@plt+0x8cd60> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc a0d04 <__cxa_atexit@plt+0x92b50> │ │ │ │ - ldr r5, [pc, #100] @ a0d2c <__cxa_atexit@plt+0x92b78> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #96] @ a0d30 <__cxa_atexit@plt+0x92b7c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r6, {r5, r8} │ │ │ │ - str r1, [r2] │ │ │ │ - sub r8, r3, #1 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 9af20 <__cxa_atexit@plt+0x8cd6c> │ │ │ │ + ldr lr, [pc, #88] @ 9af30 <__cxa_atexit@plt+0x8cd7c> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #80] @ 9af34 <__cxa_atexit@plt+0x8cd80> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + sub r1, r6, #3 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [pc, #56] @ 9af38 <__cxa_atexit@plt+0x8cd84> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ mov r6, r3 │ │ │ │ - b caa1c <__cxa_atexit@plt+0xbc868> │ │ │ │ - ldr r7, [pc, #56] @ a0d28 <__cxa_atexit@plt+0x92b74> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, r6 │ │ │ │ - b a0d0c <__cxa_atexit@plt+0x92b58> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ a0d24 <__cxa_atexit@plt+0x92b70> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - rsbseq sp, r9, #108, 12 @ 0x6c00000 │ │ │ │ - rsbseq sp, r9, #152, 12 @ 0x9800000 │ │ │ │ - @ instruction: 0xfffffeb8 │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + @ instruction: 0xfffffe8c │ │ │ │ + addseq pc, r5, #240, 12 @ 0xf000000 │ │ │ │ + addseq pc, r5, #52, 14 @ 0xd00000 │ │ │ │ + rsbseq r2, sl, #68, 22 @ 0x11000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a0d68 <__cxa_atexit@plt+0x92bb4> │ │ │ │ - ldr r2, [pc, #28] @ a0d74 <__cxa_atexit@plt+0x92bc0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 9afbc <__cxa_atexit@plt+0x8ce08> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 9afc8 <__cxa_atexit@plt+0x8ce14> │ │ │ │ + ldr r9, [pc, #100] @ 9afd8 <__cxa_atexit@plt+0x8ce24> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #96] @ 9afdc <__cxa_atexit@plt+0x8ce28> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr sl, [pc, #84] @ 9afe0 <__cxa_atexit@plt+0x8ce2c> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + mov r0, r3 │ │ │ │ + str lr, [r0, #16]! │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r3} │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + b 3c211c <__cxa_atexit@plt+0x3b3f68> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - addseq r9, r5, #172, 22 @ 0x2b000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a0dc0 <__cxa_atexit@plt+0x92c0c> │ │ │ │ - ldr r3, [pc, #56] @ a0dd4 <__cxa_atexit@plt+0x92c20> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ a0dd8 <__cxa_atexit@plt+0x92c24> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r8, [r5] │ │ │ │ - ldr r1, [pc, #44] @ a0ddc <__cxa_atexit@plt+0x92c28> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r8, r1, #3 │ │ │ │ - add r9, r3, #2 │ │ │ │ - add sl, r2, #2 │ │ │ │ - b c9428 <__cxa_atexit@plt+0xbb274> │ │ │ │ - ldr r7, [pc, #24] @ a0de0 <__cxa_atexit@plt+0x92c2c> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rsbseq sp, r9, #204, 10 @ 0x33000000 │ │ │ │ - rsbseq sp, r9, #228, 10 @ 0x39000000 │ │ │ │ - addseq r9, r5, #192, 24 @ 0xc000 │ │ │ │ - rsbseq sp, r9, #200, 10 @ 0x32000000 │ │ │ │ - rsbseq sp, r9, #160, 10 @ 0x28000000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + @ instruction: 0xfffffd98 │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + addseq pc, r5, #128, 18 @ 0x200000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ + sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi a0e30 <__cxa_atexit@plt+0x92c7c> │ │ │ │ - ldr r3, [pc, #56] @ a0e44 <__cxa_atexit@plt+0x92c90> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ a0e48 <__cxa_atexit@plt+0x92c94> │ │ │ │ + bhi 9b094 <__cxa_atexit@plt+0x8cee0> │ │ │ │ + ldr r2, [pc, #152] @ 9b0a0 <__cxa_atexit@plt+0x8ceec> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r8, [r5] │ │ │ │ - ldr r1, [pc, #44] @ a0e4c <__cxa_atexit@plt+0x92c98> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r8, r1, #3 │ │ │ │ - add r9, r3, #2 │ │ │ │ - add sl, r2, #2 │ │ │ │ - b c9428 <__cxa_atexit@plt+0xbb274> │ │ │ │ - ldr r7, [pc, #24] @ a0e50 <__cxa_atexit@plt+0x92c9c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - rsbseq sp, r9, #92, 10 @ 0x17000000 │ │ │ │ - rsbseq sp, r9, #116, 10 @ 0x1d000000 │ │ │ │ - addseq r9, r5, #80, 24 @ 0x5000 │ │ │ │ - rsbseq sp, r9, #88, 10 @ 0x16000000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a0e98 <__cxa_atexit@plt+0x92ce4> │ │ │ │ - ldr r7, [pc, #52] @ a0eac <__cxa_atexit@plt+0x92cf8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - ldr r7, [pc, #44] @ a0eb0 <__cxa_atexit@plt+0x92cfc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + stmdb r3, {r0, r1} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9b080 <__cxa_atexit@plt+0x8cecc> │ │ │ │ + ldr r1, [pc, #120] @ 9b0a4 <__cxa_atexit@plt+0x8cef0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + str r7, [r3, #-8] │ │ │ │ + tst r2, #3 │ │ │ │ + beq 9b088 <__cxa_atexit@plt+0x8ced4> │ │ │ │ + ldr r7, [r3, #-4] │ │ │ │ + ldr r1, [r2, #3] │ │ │ │ + mov r2, #255 @ 0xff │ │ │ │ + cmp r1, #127 @ 0x7f │ │ │ │ + bgt 9b064 <__cxa_atexit@plt+0x8ceb0> │ │ │ │ + cmn r1, #1 │ │ │ │ + movle r2, #0 │ │ │ │ + lslgt r2, r1, #1 │ │ │ │ + ldr r1, [pc, #60] @ 9b0a8 <__cxa_atexit@plt+0x8cef4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + strb r2, [r3, #-4] │ │ │ │ + str r1, [r3, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq a0e90 <__cxa_atexit@plt+0x92cdc> │ │ │ │ - b a0ec0 <__cxa_atexit@plt+0x92d0c> │ │ │ │ + beq 9b080 <__cxa_atexit@plt+0x8cecc> │ │ │ │ + b 9b184 <__cxa_atexit@plt+0x8cfd0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ a0eb4 <__cxa_atexit@plt+0x92d00> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - addseq r9, r5, #240, 22 @ 0x3c000 │ │ │ │ - rsbseq sp, r9, #12, 10 @ 0x3000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + andeq r0, r0, r4, lsl r1 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #224] @ a0fa8 <__cxa_atexit@plt+0x92df4> │ │ │ │ + ldr r2, [pc, #100] @ 9b120 <__cxa_atexit@plt+0x8cf6c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + tst r3, #3 │ │ │ │ + beq 9b10c <__cxa_atexit@plt+0x8cf58> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r2, [r3, #3] │ │ │ │ + mov r3, #255 @ 0xff │ │ │ │ + cmp r2, #127 @ 0x7f │ │ │ │ + bgt 9b0f0 <__cxa_atexit@plt+0x8cf3c> │ │ │ │ + cmn r2, #1 │ │ │ │ + movle r3, #0 │ │ │ │ + lslgt r3, r2, #1 │ │ │ │ + ldr r2, [pc, #44] @ 9b124 <__cxa_atexit@plt+0x8cf70> │ │ │ │ + add r2, pc, r2 │ │ │ │ + strb r3, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq a0fa0 <__cxa_atexit@plt+0x92dec> │ │ │ │ - ldr r2, [r4, #812] @ 0x32c │ │ │ │ - ldr r1, [r4, #820] @ 0x334 │ │ │ │ - ldr r5, [pc, #184] @ a0fac <__cxa_atexit@plt+0x92df8> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r0, [r2, #12] │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - str r3, [r0, #12] │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r1, #4] │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldrd r0, [r2, #72] @ 0x48 │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r0, r0, r6 │ │ │ │ - sbc r1, r1, #0 │ │ │ │ - strd r0, [r2, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - blx r8 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ + beq 9b118 <__cxa_atexit@plt+0x8cf64> │ │ │ │ + b 9b184 <__cxa_atexit@plt+0x8cfd0> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - muleq r0, r8, r1 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r2, [r3, #3] │ │ │ │ + mov r3, #255 @ 0xff │ │ │ │ + cmp r2, #127 @ 0x7f │ │ │ │ + bgt 9b154 <__cxa_atexit@plt+0x8cfa0> │ │ │ │ + cmn r2, #1 │ │ │ │ + movle r3, #0 │ │ │ │ + lslgt r3, r2, #1 │ │ │ │ + ldr r2, [pc, #28] @ 9b178 <__cxa_atexit@plt+0x8cfc4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + strb r3, [r5, #8] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9b170 <__cxa_atexit@plt+0x8cfbc> │ │ │ │ + b 9b184 <__cxa_atexit@plt+0x8cfd0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ - ldr r4, [pc, #192] @ a1084 <__cxa_atexit@plt+0x92ed0> │ │ │ │ - add r4, pc, r4 │ │ │ │ + ldrb r8, [r5, #8]! │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + cmp r4, #127 @ 0x7f │ │ │ │ + ble 9b1f4 <__cxa_atexit@plt+0x8d040> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #384] @ 9b328 <__cxa_atexit@plt+0x8d174> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r4, [r4, #12] │ │ │ │ + str r5, [r4, #12] │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r5, #4] │ │ │ │ + ldr r5, [r0, #812] @ 0x32c │ │ │ │ + ldr r4, [r0, #820] @ 0x334 │ │ │ │ + ldr r4, [r4] │ │ │ │ + ldrd r2, [r5, #72] @ 0x48 │ │ │ │ + sub r6, r6, r4 │ │ │ │ + subs r2, r2, r6 │ │ │ │ + sbc r3, r3, #0 │ │ │ │ + strd r2, [r5, #72] @ 0x48 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + mov r2, #255 @ 0xff │ │ │ │ + b 9b2a8 <__cxa_atexit@plt+0x8d0f4> │ │ │ │ + add r6, r6, #4 │ │ │ │ + cmn r4, #1 │ │ │ │ + ble 9b258 <__cxa_atexit@plt+0x8d0a4> │ │ │ │ ldr r3, [r0, #812] @ 0x32c │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - str r4, [r5] │ │ │ │ + ldr r2, [pc, #280] @ 9b324 <__cxa_atexit@plt+0x8d170> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ - ldr r4, [r7, #3] │ │ │ │ str r5, [r3, #12] │ │ │ │ ldr r5, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ str r6, [r5, #4] │ │ │ │ ldr r5, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r2, [r5, #72] @ 0x48 │ │ │ │ ldr r1, [r5, #76] @ 0x4c │ │ │ │ sub r6, r6, r3 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r1, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r5, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - blx r8 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + lsl r2, r4, #1 │ │ │ │ + b 9b2a8 <__cxa_atexit@plt+0x8d0f4> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r3, [pc, #188] @ 9b320 <__cxa_atexit@plt+0x8d16c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r4, [r4, #12] │ │ │ │ + str r5, [r4, #12] │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + str r6, [r5, #4] │ │ │ │ + ldr r5, [r0, #812] @ 0x32c │ │ │ │ + ldr r4, [r0, #820] @ 0x334 │ │ │ │ + ldr r4, [r4] │ │ │ │ + ldrd r2, [r5, #72] @ 0x48 │ │ │ │ + sub r6, r6, r4 │ │ │ │ + subs r2, r2, r6 │ │ │ │ + sbc r3, r3, #0 │ │ │ │ + strd r2, [r5, #72] @ 0x48 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r2, #0 │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r7 │ │ │ │ + mov r1, r8 │ │ │ │ + bl cf60 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r6, [r0, #812] @ 0x32c │ │ │ │ + ldr r4, [r0, #820] @ 0x334 │ │ │ │ + ldr r3, [r6, #12] │ │ │ │ + ldr r5, [r3, #12] │ │ │ │ + mov r2, #0 │ │ │ │ + str r2, [r0, #828] @ 0x33c │ │ │ │ + ldr r2, [r4] │ │ │ │ + ldr r1, [r4, #4] │ │ │ │ + ldr r4, [r4, #28] │ │ │ │ + add r4, r2, r4, lsl #12 │ │ │ │ + sub r4, r4, #1 │ │ │ │ + str r4, [r0, #804] @ 0x324 │ │ │ │ + ldr r4, [r6, #72] @ 0x48 │ │ │ │ + ldr r9, [r6, #76] @ 0x4c │ │ │ │ + sub r2, r1, r2 │ │ │ │ + adds r2, r4, r2 │ │ │ │ + adc r9, r9, #0 │ │ │ │ + str r2, [r6, #72] @ 0x48 │ │ │ │ + str r9, [r6, #76] @ 0x4c │ │ │ │ + add fp, r3, #100 @ 0x64 │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ + andeq r0, r0, r4, asr r1 │ │ │ │ + andeq r0, r0, r8, ror #2 │ │ │ │ + andeq r0, r0, r8, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ a10a4 <__cxa_atexit@plt+0x92ef0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9b360 <__cxa_atexit@plt+0x8d1ac> │ │ │ │ + ldr r2, [pc, #28] @ 9b36c <__cxa_atexit@plt+0x8d1b8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - addseq r9, r5, #172, 10 @ 0x2b000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a1158 <__cxa_atexit@plt+0x92fa4> │ │ │ │ - ldr lr, [pc, #176] @ a1174 <__cxa_atexit@plt+0x92fc0> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq pc, r5, #84, 6 @ 0x50000001 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9b3a4 <__cxa_atexit@plt+0x8d1f0> │ │ │ │ + ldr r2, [pc, #28] @ 9b3b0 <__cxa_atexit@plt+0x8d1fc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq pc, r5, #16, 6 @ 0x40000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9b3e8 <__cxa_atexit@plt+0x8d234> │ │ │ │ + ldr r2, [pc, #28] @ 9b3f4 <__cxa_atexit@plt+0x8d240> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq pc, r5, #204, 4 @ 0xc000000c │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 9b470 <__cxa_atexit@plt+0x8d2bc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 9b47c <__cxa_atexit@plt+0x8d2c8> │ │ │ │ + ldr lr, [pc, #100] @ 9b48c <__cxa_atexit@plt+0x8d2d8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #164] @ a1178 <__cxa_atexit@plt+0x92fc4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ - tst r2, #3 │ │ │ │ - beq a113c <__cxa_atexit@plt+0x92f88> │ │ │ │ - ldr r0, [pc, #144] @ a117c <__cxa_atexit@plt+0x92fc8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [r2, #3] │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #92] @ 9b490 <__cxa_atexit@plt+0x8d2dc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + add r8, r7, #12 │ │ │ │ + ldm r8, {r1, r2, r8} │ │ │ │ + sub r0, r6, #11 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + ldr r0, [pc, #64] @ 9b494 <__cxa_atexit@plt+0x8d2e0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a114c <__cxa_atexit@plt+0x92f98> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc a1160 <__cxa_atexit@plt+0x92fac> │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [pc, #92] @ a1180 <__cxa_atexit@plt+0x92fcc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + mov r5, r9 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + @ instruction: 0xfffffbc4 │ │ │ │ + addseq pc, r5, #160, 2 @ 0x28 │ │ │ │ + addseq pc, r5, #224, 2 @ 0x38 │ │ │ │ + rsbseq r2, sl, #236, 10 @ 0x3b000000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 9b534 <__cxa_atexit@plt+0x8d380> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 9b540 <__cxa_atexit@plt+0x8d38c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #128] @ 9b550 <__cxa_atexit@plt+0x8d39c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ + ldr r8, [r7, #24] │ │ │ │ + sub r1, r6, #31 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [pc, #92] @ 9b554 <__cxa_atexit@plt+0x8d3a0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r1, [pc, #84] @ 9b558 <__cxa_atexit@plt+0x8d3a4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #16]! │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + ldr r1, [pc, #72] @ 9b55c <__cxa_atexit@plt+0x8d3a8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + stmdb r3, {r0, r8} │ │ │ │ + mov r5, lr │ │ │ │ + b 3c20cc <__cxa_atexit@plt+0x3b3f18> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - addseq r9, r5, #224, 8 @ 0xe0000000 │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - addseq r9, r5, #220, 14 @ 0x3700000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #96] @ a11f4 <__cxa_atexit@plt+0x93040> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a11dc <__cxa_atexit@plt+0x93028> │ │ │ │ + addseq pc, r5, #4, 2 │ │ │ │ + addseq pc, r5, #20, 8 @ 0x14000000 │ │ │ │ + @ instruction: 0xfffffef8 │ │ │ │ + @ instruction: 0xfffffa34 │ │ │ │ + rsbseq r2, sl, #36, 10 @ 0x9000000 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 9b5e4 <__cxa_atexit@plt+0x8d430> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc a11e4 <__cxa_atexit@plt+0x93030> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r1, [pc, #44] @ a11f8 <__cxa_atexit@plt+0x93044> │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 9b5f0 <__cxa_atexit@plt+0x8d43c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #104] @ 9b600 <__cxa_atexit@plt+0x8d44c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r2, r7} │ │ │ │ - sub r7, r3, #7 │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #96] @ 9b604 <__cxa_atexit@plt+0x8d450> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + add ip, r7, #8 │ │ │ │ + ldm ip, {r0, r2, r9, sl, ip} │ │ │ │ + ldr r8, [r7, #28] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r1, [pc, #72] @ 9b608 <__cxa_atexit@plt+0x8d454> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r1, [pc, #64] @ 9b60c <__cxa_atexit@plt+0x8d458> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + add r1, r3, #8 │ │ │ │ + stm r1, {r0, r2, r9, sl, ip} │ │ │ │ + mov r5, lr │ │ │ │ + b 3c20ec <__cxa_atexit@plt+0x3b3f38> │ │ │ │ mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + addseq pc, r5, #60 @ 0x3c │ │ │ │ + addseq pc, r5, #192 @ 0xc0 │ │ │ │ + addseq pc, r5, #76, 6 @ 0x30000001 │ │ │ │ + @ instruction: 0xfffffed4 │ │ │ │ + rsbseq r2, sl, #112, 8 @ 0x70000000 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9b640 <__cxa_atexit@plt+0x8d48c> │ │ │ │ + ldr r3, [pc, #28] @ 9b650 <__cxa_atexit@plt+0x8d49c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + stmib r5, {r8, r9, sl} │ │ │ │ + b 1ec5078 <__cxa_atexit@plt+0x1eb6ec4> │ │ │ │ + ldr r7, [pc, #12] @ 9b654 <__cxa_atexit@plt+0x8d4a0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + rsbseq r2, sl, #84, 8 @ 0x54000000 │ │ │ │ + rsbseq r2, sl, #60, 8 @ 0x3c000000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 9b67c <__cxa_atexit@plt+0x8d4c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20dc <__cxa_atexit@plt+0x3b3f28> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + rsbseq r2, sl, #20, 8 @ 0x14000000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 9b6a0 <__cxa_atexit@plt+0x8d4ec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20e4 <__cxa_atexit@plt+0x3b3f30> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + rsbseq r2, sl, #240, 6 @ 0xc0000003 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #56 @ 0x38 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9b728 <__cxa_atexit@plt+0x8d574> │ │ │ │ + ldr r2, [pc, #104] @ 9b734 <__cxa_atexit@plt+0x8d580> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #100] @ 9b738 <__cxa_atexit@plt+0x8d584> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r1, [pc, #92] @ 9b73c <__cxa_atexit@plt+0x8d588> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + mov r1, r3 │ │ │ │ + str lr, [r1, #24]! │ │ │ │ + ldr r8, [r5, #-8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + stmib r5, {r1, r3} │ │ │ │ + str r2, [r3, #8] │ │ │ │ + add r1, r3, #12 │ │ │ │ + stm r1, {r0, r7, r8} │ │ │ │ + str r9, [r3, #32] │ │ │ │ + str lr, [r3, #36] @ 0x24 │ │ │ │ + add lr, r3, #40 @ 0x28 │ │ │ │ + stm lr, {r0, r2, r8} │ │ │ │ + str r7, [r3, #52] @ 0x34 │ │ │ │ + b 3c211c <__cxa_atexit@plt+0x3b3f68> │ │ │ │ + mov r3, #56 @ 0x38 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + @ instruction: 0xfffff5a4 │ │ │ │ + @ instruction: 0xfffffe94 │ │ │ │ + addseq pc, r5, #44, 4 @ 0xc0000002 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9b798 <__cxa_atexit@plt+0x8d5e4> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 9b790 <__cxa_atexit@plt+0x8d5dc> │ │ │ │ + ldr r3, [pc, #48] @ 9b7a0 <__cxa_atexit@plt+0x8d5ec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #44] @ 9b7a4 <__cxa_atexit@plt+0x8d5f0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #36] @ 9b7a8 <__cxa_atexit@plt+0x8d5f4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + b 1616b18 <__cxa_atexit@plt+0x1608964> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - addseq r9, r5, #52, 14 @ 0xd00000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsbeq r3, r0, #1543503872 @ 0x5c000000 │ │ │ │ + addseq lr, r5, #104, 28 @ 0x680 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a1240 <__cxa_atexit@plt+0x9308c> │ │ │ │ - ldr r2, [pc, #44] @ a124c <__cxa_atexit@plt+0x93098> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + bcc 9b7fc <__cxa_atexit@plt+0x8d648> │ │ │ │ + ldr lr, [pc, #60] @ 9b814 <__cxa_atexit@plt+0x8d660> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmda r5, {r1, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 9b818 <__cxa_atexit@plt+0x8d664> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq pc, r5, #84, 2 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9b860 <__cxa_atexit@plt+0x8d6ac> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + ldr r0, [pc, #40] @ 9b878 <__cxa_atexit@plt+0x8d6c4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ 9b87c <__cxa_atexit@plt+0x8d6c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq pc, r5, #220 @ 0xdc │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9b8d8 <__cxa_atexit@plt+0x8d724> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 9b8d0 <__cxa_atexit@plt+0x8d71c> │ │ │ │ + ldr r3, [pc, #48] @ 9b8e0 <__cxa_atexit@plt+0x8d72c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #44] @ 9b8e4 <__cxa_atexit@plt+0x8d730> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #36] @ 9b8e8 <__cxa_atexit@plt+0x8d734> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + b 1616b18 <__cxa_atexit@plt+0x1608964> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r9, r5, #224, 12 @ 0xe000000 │ │ │ │ - rsbseq sp, r9, #28, 2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsbeq r3, r0, #-2147483600 @ 0x80000030 │ │ │ │ + addseq lr, r5, #40, 26 @ 0xa00 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9b93c <__cxa_atexit@plt+0x8d788> │ │ │ │ + ldr lr, [pc, #60] @ 9b954 <__cxa_atexit@plt+0x8d7a0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmda r5, {r1, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 9b958 <__cxa_atexit@plt+0x8d7a4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq pc, r5, #20 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9b9a0 <__cxa_atexit@plt+0x8d7ec> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #40] @ 9b9b8 <__cxa_atexit@plt+0x8d804> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ 9b9bc <__cxa_atexit@plt+0x8d808> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq lr, r5, #156, 30 @ 0x270 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + rsbseq r2, sl, #124, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi a12cc <__cxa_atexit@plt+0x93118> │ │ │ │ - ldr r2, [pc, #120] @ a12e8 <__cxa_atexit@plt+0x93134> │ │ │ │ + ldrhi r0, [r4, #-12] │ │ │ │ + ldrls r2, [pc, #44] @ 9ba0c <__cxa_atexit@plt+0x8d858> │ │ │ │ + addls r2, pc, r2 │ │ │ │ + ldrls r3, [pc, #40] @ 9ba10 <__cxa_atexit@plt+0x8d85c> │ │ │ │ + addls r3, pc, r3 │ │ │ │ + ldrls r1, [r7, #8] │ │ │ │ + strls r2, [r5, #-16]! │ │ │ │ + ldrls r2, [pc, #28] @ 9ba14 <__cxa_atexit@plt+0x8d860> │ │ │ │ + ldrls r2, [pc, r2] │ │ │ │ + stmibls r5, {r1, r2, r7} │ │ │ │ + ldrls r0, [pc, #20] @ 9ba18 <__cxa_atexit@plt+0x8d864> │ │ │ │ + ldrls r0, [pc, r0] │ │ │ │ + movls r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + rsbseq r2, sl, #60, 2 │ │ │ │ + addseq lr, r5, #220, 22 @ 0x37000 │ │ │ │ + rsbseq r2, sl, #32, 2 │ │ │ │ + rsbseq r2, sl, #16, 2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #32] @ 9ba50 <__cxa_atexit@plt+0x8d89c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #112] @ a12ec <__cxa_atexit@plt+0x93138> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ + ldr r3, [pc, #28] @ 9ba54 <__cxa_atexit@plt+0x8d8a0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r0, [pc, #16] @ 9ba58 <__cxa_atexit@plt+0x8d8a4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsbseq r2, sl, #252 @ 0xfc │ │ │ │ + rsbseq r2, sl, #236 @ 0xec │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #100] @ 9bad4 <__cxa_atexit@plt+0x8d920> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq a12c0 <__cxa_atexit@plt+0x9310c> │ │ │ │ + beq 9babc <__cxa_atexit@plt+0x8d908> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ + add r2, r6, #16 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc a12d4 <__cxa_atexit@plt+0x93120> │ │ │ │ - ldr r3, [pc, #72] @ a12f0 <__cxa_atexit@plt+0x9313c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldrb r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - sub r7, r2, #3 │ │ │ │ + bcc 9bac4 <__cxa_atexit@plt+0x8d910> │ │ │ │ + ldr lr, [pc, #60] @ 9bad8 <__cxa_atexit@plt+0x8d924> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r1, r3, r7} │ │ │ │ + sub r7, r2, #11 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ + mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - addseq r9, r5, #56, 6 @ 0xe0000000 │ │ │ │ - addseq r9, r5, #196, 14 @ 0x3100000 │ │ │ │ - rsbseq sp, r9, #120 @ 0x78 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + addseq lr, r5, #148, 28 @ 0x940 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a1330 <__cxa_atexit@plt+0x9317c> │ │ │ │ - ldr r2, [pc, #32] @ a133c <__cxa_atexit@plt+0x93188> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldrb r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ + bcc 9bb1c <__cxa_atexit@plt+0x8d968> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr lr, [pc, #36] @ 9bb28 <__cxa_atexit@plt+0x8d974> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldmdb r5, {r1, r2} │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r9, r5, #80, 14 @ 0x1400000 │ │ │ │ - rsbseq sp, r9, #40 @ 0x28 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a1398 <__cxa_atexit@plt+0x931e4> │ │ │ │ - ldr r2, [pc, #60] @ a13a8 <__cxa_atexit@plt+0x931f4> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq lr, r5, #44, 28 @ 0x2c0 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 9bb78 <__cxa_atexit@plt+0x8d9c4> │ │ │ │ + ldr r3, [pc, #60] @ 9bb90 <__cxa_atexit@plt+0x8d9dc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #56] @ 9bb94 <__cxa_atexit@plt+0x8d9e0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #56] @ a13ac <__cxa_atexit@plt+0x931f8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str sl, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - mov r8, r3 │ │ │ │ - str r1, [r8, #16]! │ │ │ │ - mov r9, r3 │ │ │ │ - b 3efca0 <__cxa_atexit@plt+0x3e1aec> │ │ │ │ - mov r3, #28 │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + str r8, [sl, #8] │ │ │ │ + ldr r3, [pc, #44] @ 9bb98 <__cxa_atexit@plt+0x8d9e4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r2, #2 │ │ │ │ + b 3c210c <__cxa_atexit@plt+0x3b3f58> │ │ │ │ + ldr r7, [pc, #28] @ 9bb9c <__cxa_atexit@plt+0x8d9e8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd40 │ │ │ │ - @ instruction: 0xfffffee4 │ │ │ │ - rsbseq ip, r9, #184, 30 @ 0x2e0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + @ instruction: 0xfffffe74 │ │ │ │ + rsbseq r1, sl, #116, 30 @ 0x1d0 │ │ │ │ + addseq lr, r5, #200, 26 @ 0x3200 │ │ │ │ + rsbseq r1, sl, #212, 30 @ 0x350 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi a1404 <__cxa_atexit@plt+0x93250> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc a140c <__cxa_atexit@plt+0x93258> │ │ │ │ - ldr r5, [pc, #64] @ a1428 <__cxa_atexit@plt+0x93274> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #60] @ a142c <__cxa_atexit@plt+0x93278> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r3, {r5, r8} │ │ │ │ - str r1, [r2] │ │ │ │ - sub r8, r6, #1 │ │ │ │ - mov r5, r2 │ │ │ │ - b ca91c <__cxa_atexit@plt+0xbc768> │ │ │ │ - mov r6, r3 │ │ │ │ - b a1414 <__cxa_atexit@plt+0x93260> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ a1424 <__cxa_atexit@plt+0x93270> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9bbf8 <__cxa_atexit@plt+0x8da44> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 9bbf0 <__cxa_atexit@plt+0x8da3c> │ │ │ │ + ldr r3, [pc, #48] @ 9bc00 <__cxa_atexit@plt+0x8da4c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #44] @ 9bc04 <__cxa_atexit@plt+0x8da50> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #36] @ 9bc08 <__cxa_atexit@plt+0x8da54> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + b 1616b18 <__cxa_atexit@plt+0x1608964> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - rsbseq ip, r9, #156, 30 @ 0x270 │ │ │ │ - @ instruction: 0xffffff64 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsbeq r2, r0, #2208 @ 0x8a0 │ │ │ │ + addseq lr, r5, #8, 20 @ 0x8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9bc5c <__cxa_atexit@plt+0x8daa8> │ │ │ │ + ldr lr, [pc, #60] @ 9bc74 <__cxa_atexit@plt+0x8dac0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmda r5, {r1, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - rsbseq ip, r9, #104, 30 @ 0x1a0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + ldr r3, [pc, #20] @ 9bc78 <__cxa_atexit@plt+0x8dac4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq lr, r5, #244, 24 @ 0xf400 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9bcc0 <__cxa_atexit@plt+0x8db0c> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #40] @ 9bcd8 <__cxa_atexit@plt+0x8db24> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ 9bcdc <__cxa_atexit@plt+0x8db28> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq lr, r5, #124, 24 @ 0x7c00 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a14b4 <__cxa_atexit@plt+0x93300> │ │ │ │ - ldr r2, [pc, #128] @ a14ec <__cxa_atexit@plt+0x93338> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - sub r2, r3, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi a14c8 <__cxa_atexit@plt+0x93314> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc a14d0 <__cxa_atexit@plt+0x9331c> │ │ │ │ - ldr r5, [pc, #100] @ a14f8 <__cxa_atexit@plt+0x93344> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #96] @ a14fc <__cxa_atexit@plt+0x93348> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r6, {r5, r8} │ │ │ │ - str r1, [r2] │ │ │ │ - sub r8, r3, #1 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b ca91c <__cxa_atexit@plt+0xbc768> │ │ │ │ - ldr r7, [pc, #56] @ a14f4 <__cxa_atexit@plt+0x93340> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9bd38 <__cxa_atexit@plt+0x8db84> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 9bd30 <__cxa_atexit@plt+0x8db7c> │ │ │ │ + ldr r3, [pc, #48] @ 9bd40 <__cxa_atexit@plt+0x8db8c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #44] @ 9bd44 <__cxa_atexit@plt+0x8db90> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #36] @ 9bd48 <__cxa_atexit@plt+0x8db94> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + b 1616b18 <__cxa_atexit@plt+0x1608964> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r3, r6 │ │ │ │ - b a14d8 <__cxa_atexit@plt+0x93324> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ a14f0 <__cxa_atexit@plt+0x9333c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - rsbseq ip, r9, #216, 28 @ 0xd80 │ │ │ │ - rsbseq ip, r9, #4, 30 │ │ │ │ - @ instruction: 0xfffffeb8 │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsbeq r2, r0, #3520 @ 0xdc0 │ │ │ │ + addseq lr, r5, #200, 16 @ 0xc80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a1534 <__cxa_atexit@plt+0x93380> │ │ │ │ - ldr r2, [pc, #28] @ a1540 <__cxa_atexit@plt+0x9338c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ + bcc 9bd9c <__cxa_atexit@plt+0x8dbe8> │ │ │ │ + ldr lr, [pc, #60] @ 9bdb4 <__cxa_atexit@plt+0x8dc00> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmda r5, {r1, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - addseq r9, r5, #224, 6 @ 0x80000003 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a158c <__cxa_atexit@plt+0x933d8> │ │ │ │ - ldr r3, [pc, #56] @ a15a0 <__cxa_atexit@plt+0x933ec> │ │ │ │ + ldr r3, [pc, #20] @ 9bdb8 <__cxa_atexit@plt+0x8dc04> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq lr, r5, #180, 22 @ 0x2d000 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9be00 <__cxa_atexit@plt+0x8dc4c> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #40] @ 9be18 <__cxa_atexit@plt+0x8dc64> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ 9be1c <__cxa_atexit@plt+0x8dc68> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq lr, r5, #60, 22 @ 0xf000 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + rsbseq r1, sl, #100, 26 @ 0x1900 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + ldrhi r0, [r4, #-12] │ │ │ │ + ldrls r2, [pc, #44] @ 9be6c <__cxa_atexit@plt+0x8dcb8> │ │ │ │ + addls r2, pc, r2 │ │ │ │ + ldrls r3, [pc, #40] @ 9be70 <__cxa_atexit@plt+0x8dcbc> │ │ │ │ + addls r3, pc, r3 │ │ │ │ + ldrls r1, [r7, #8] │ │ │ │ + strls r2, [r5, #-16]! │ │ │ │ + ldrls r2, [pc, #28] @ 9be74 <__cxa_atexit@plt+0x8dcc0> │ │ │ │ + ldrls r2, [pc, r2] │ │ │ │ + stmibls r5, {r1, r2, r7} │ │ │ │ + ldrls r0, [pc, #20] @ 9be78 <__cxa_atexit@plt+0x8dcc4> │ │ │ │ + ldrls r0, [pc, r0] │ │ │ │ + movls r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + rsbseq r1, sl, #36, 26 @ 0x900 │ │ │ │ + addseq lr, r5, #124, 14 @ 0x1f00000 │ │ │ │ + rsbseq r1, sl, #8, 26 @ 0x200 │ │ │ │ + rsbseq r1, sl, #248, 24 @ 0xf800 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #32] @ 9beb0 <__cxa_atexit@plt+0x8dcfc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #28] @ 9beb4 <__cxa_atexit@plt+0x8dd00> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ a15a4 <__cxa_atexit@plt+0x933f0> │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r0, [pc, #16] @ 9beb8 <__cxa_atexit@plt+0x8dd04> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsbseq r1, sl, #228, 24 @ 0xe400 │ │ │ │ + rsbseq r1, sl, #212, 24 @ 0xd400 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #100] @ 9bf34 <__cxa_atexit@plt+0x8dd80> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r8, [r5] │ │ │ │ - ldr r1, [pc, #44] @ a15a8 <__cxa_atexit@plt+0x933f4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r8, r1, #3 │ │ │ │ - add r9, r3, #2 │ │ │ │ - add sl, r2, #2 │ │ │ │ - b c9428 <__cxa_atexit@plt+0xbb274> │ │ │ │ - ldr r7, [pc, #24] @ a15ac <__cxa_atexit@plt+0x933f8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9bf1c <__cxa_atexit@plt+0x8dd68> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 9bf24 <__cxa_atexit@plt+0x8dd70> │ │ │ │ + ldr lr, [pc, #60] @ 9bf38 <__cxa_atexit@plt+0x8dd84> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r1, r3, r7} │ │ │ │ + sub r7, r2, #11 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + addseq lr, r5, #52, 20 @ 0x34000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9bf7c <__cxa_atexit@plt+0x8ddc8> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr lr, [pc, #36] @ 9bf88 <__cxa_atexit@plt+0x8ddd4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldmdb r5, {r1, r2} │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - rsbseq ip, r9, #68, 28 @ 0x440 │ │ │ │ - rsbseq ip, r9, #80, 28 @ 0x500 │ │ │ │ - addseq r9, r5, #252, 8 @ 0xfc000000 │ │ │ │ - rsbseq ip, r9, #52, 28 @ 0x340 │ │ │ │ - rsbseq ip, r9, #12, 28 @ 0xc0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq lr, r5, #204, 18 @ 0x330000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a15fc <__cxa_atexit@plt+0x93448> │ │ │ │ - ldr r3, [pc, #56] @ a1610 <__cxa_atexit@plt+0x9345c> │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 9bfd8 <__cxa_atexit@plt+0x8de24> │ │ │ │ + ldr r3, [pc, #60] @ 9bff0 <__cxa_atexit@plt+0x8de3c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ a1614 <__cxa_atexit@plt+0x93460> │ │ │ │ + ldr r2, [pc, #56] @ 9bff4 <__cxa_atexit@plt+0x8de40> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r8, [r5] │ │ │ │ - ldr r1, [pc, #44] @ a1618 <__cxa_atexit@plt+0x93464> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r8, r1, #3 │ │ │ │ - add r9, r3, #2 │ │ │ │ - add sl, r2, #2 │ │ │ │ - b c9428 <__cxa_atexit@plt+0xbb274> │ │ │ │ - ldr r7, [pc, #24] @ a161c <__cxa_atexit@plt+0x93468> │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + str r8, [sl, #8] │ │ │ │ + ldr r3, [pc, #44] @ 9bff8 <__cxa_atexit@plt+0x8de44> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r2, #2 │ │ │ │ + b 3c210c <__cxa_atexit@plt+0x3b3f58> │ │ │ │ + ldr r7, [pc, #28] @ 9bffc <__cxa_atexit@plt+0x8de48> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rsbseq ip, r9, #212, 26 @ 0x3500 │ │ │ │ - rsbseq ip, r9, #224, 26 @ 0x3800 │ │ │ │ - addseq r9, r5, #140, 8 @ 0x8c000000 │ │ │ │ - rsbseq ip, r9, #196, 26 @ 0x3100 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + @ instruction: 0xfffffe74 │ │ │ │ + rsbseq r1, sl, #84, 22 @ 0x15000 │ │ │ │ + addseq lr, r5, #104, 18 @ 0x1a0000 │ │ │ │ + rsbseq r1, sl, #188, 22 @ 0x2f000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + b ac4f4 <__cxa_atexit@plt+0x9e340> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub sl, r5, #16 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 9c0a8 <__cxa_atexit@plt+0x8def4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 9c0b4 <__cxa_atexit@plt+0x8df00> │ │ │ │ + ldr lr, [pc, #108] @ 9c0c4 <__cxa_atexit@plt+0x8df10> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #100] @ 9c0c8 <__cxa_atexit@plt+0x8df14> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + sub r1, r6, #10 │ │ │ │ + ldr r9, [pc, #80] @ 9c0cc <__cxa_atexit@plt+0x8df18> │ │ │ │ + add r9, pc, r9 │ │ │ │ + sub r2, r6, #3 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #68] @ 9c0d0 <__cxa_atexit@plt+0x8df1c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r9, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + mov r5, sl │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + addseq lr, r5, #112, 10 @ 0x1c000000 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + addseq lr, r5, #168, 10 @ 0x2a000000 │ │ │ │ + rsbseq r1, sl, #228, 20 @ 0xe4000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ + sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi a1664 <__cxa_atexit@plt+0x934b0> │ │ │ │ - ldr r7, [pc, #52] @ a1678 <__cxa_atexit@plt+0x934c4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - ldr r7, [pc, #44] @ a167c <__cxa_atexit@plt+0x934c8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + bhi 9c124 <__cxa_atexit@plt+0x8df70> │ │ │ │ + ldr r2, [pc, #52] @ 9c130 <__cxa_atexit@plt+0x8df7c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + stmdb r3, {r0, r1} │ │ │ │ tst r7, #3 │ │ │ │ - beq a165c <__cxa_atexit@plt+0x934a8> │ │ │ │ - b a168c <__cxa_atexit@plt+0x934d8> │ │ │ │ + beq 9c11c <__cxa_atexit@plt+0x8df68> │ │ │ │ + b 9c140 <__cxa_atexit@plt+0x8df8c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ a1680 <__cxa_atexit@plt+0x934cc> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - addseq r9, r5, #44, 8 @ 0x2c000000 │ │ │ │ - rsbseq ip, r9, #120, 26 @ 0x1e00 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #224] @ a1774 <__cxa_atexit@plt+0x935c0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsbseq r1, sl, #136, 20 @ 0x88000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r3, [pc, #236] @ 9c238 <__cxa_atexit@plt+0x8e084> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r3, r4} │ │ │ │ tst r7, #3 │ │ │ │ - beq a176c <__cxa_atexit@plt+0x935b8> │ │ │ │ - ldr r2, [r4, #812] @ 0x32c │ │ │ │ - ldr r1, [r4, #820] @ 0x334 │ │ │ │ - ldr r5, [pc, #184] @ a1778 <__cxa_atexit@plt+0x935c4> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r0, [r2, #12] │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - str r3, [r0, #12] │ │ │ │ + beq 9c22c <__cxa_atexit@plt+0x8e078> │ │ │ │ + ldr r3, [r0, #812] @ 0x32c │ │ │ │ + ldr r2, [r0, #820] @ 0x334 │ │ │ │ + ldr lr, [pc, #204] @ 9c23c <__cxa_atexit@plt+0x8e088> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r1, [r3, #12] │ │ │ │ + str lr, [r5] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + str r5, [r1, #12] │ │ │ │ add r6, r6, #4 │ │ │ │ - str r6, [r1, #4] │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldrd r0, [r2, #72] @ 0x48 │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r0, r0, r6 │ │ │ │ + str r6, [r2, #4] │ │ │ │ + ldr r5, [r2] │ │ │ │ + ldr r2, [r3, #72] @ 0x48 │ │ │ │ + ldr r1, [r3, #76] @ 0x4c │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r2, r2, r6 │ │ │ │ sbc r1, r1, #0 │ │ │ │ - strd r0, [r2, #72] @ 0x48 │ │ │ │ + str r2, [r3, #72] @ 0x48 │ │ │ │ + str r1, [r3, #76] @ 0x4c │ │ │ │ mov r6, #0 │ │ │ │ - mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - blx r8 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + mov r1, r7 │ │ │ │ + bl cf6c │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -150851,28 +145395,30 @@ │ │ │ │ str r6, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add fp, r2, #100 @ 0x64 │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - muleq r0, r8, r1 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r1, [r7] │ │ │ │ + mov r4, r0 │ │ │ │ + bx r1 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + @ instruction: 0x000001bc │ │ │ │ + rsbseq r1, sl, #124, 18 @ 0x1f0000 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ - ldr r4, [pc, #192] @ a1850 <__cxa_atexit@plt+0x9369c> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [r0, #812] @ 0x32c │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - str r4, [r5] │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ - ldr r4, [r7, #3] │ │ │ │ + ldr r3, [pc, #200] @ 9c320 <__cxa_atexit@plt+0x8e16c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r4, [r5, #4] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [r0, #812] @ 0x32c │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + ldr r3, [r2, #12] │ │ │ │ str r5, [r3, #12] │ │ │ │ ldr r5, [r0, #820] @ 0x334 │ │ │ │ add r6, r6, #4 │ │ │ │ str r6, [r5, #4] │ │ │ │ ldr r5, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -150880,20 +145426,22 @@ │ │ │ │ ldr r1, [r5, #76] @ 0x4c │ │ │ │ sub r6, r6, r3 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r1, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - blx r8 │ │ │ │ + mov r1, r7 │ │ │ │ + bl cf6c │ │ │ │ + mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -150908,475 +145456,491 @@ │ │ │ │ str r6, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add fp, r2, #100 @ 0x64 │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ a1870 <__cxa_atexit@plt+0x936bc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - addseq r8, r5, #224, 26 @ 0x3800 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ a1894 <__cxa_atexit@plt+0x936e0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - mov r8, #0 │ │ │ │ - b 3efa68 <__cxa_atexit@plt+0x3e18b4> │ │ │ │ - addseq r8, r5, #76, 26 @ 0x1300 │ │ │ │ - rsbseq ip, r9, #76, 22 @ 0x13000 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r9, r6 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a18f8 <__cxa_atexit@plt+0x93744> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a1900 <__cxa_atexit@plt+0x9374c> │ │ │ │ - ldr r5, [pc, #76] @ a191c <__cxa_atexit@plt+0x93768> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #72] @ a1920 <__cxa_atexit@plt+0x9376c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #68] @ a1924 <__cxa_atexit@plt+0x93770> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r5, [r3] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - mov r6, r9 │ │ │ │ - b a1908 <__cxa_atexit@plt+0x93754> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ a1918 <__cxa_atexit@plt+0x93764> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - rsbseq ip, r9, #240, 20 @ 0xf0000 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - subseq ip, pc, #2912 @ 0xb60 │ │ │ │ - rsbseq ip, r9, #192, 20 @ 0xc0000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + rsbseq r1, sl, #152, 16 @ 0x980000 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ a194c <__cxa_atexit@plt+0x93798> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 3efc98 <__cxa_atexit@plt+0x3e1ae4> │ │ │ │ - rsbseq ip, r9, #156, 10 @ 0x27000000 │ │ │ │ - rsbseq ip, r9, #168, 20 @ 0xa8000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a1a20 <__cxa_atexit@plt+0x9386c> │ │ │ │ - ldr r6, [pc, #212] @ a1a48 <__cxa_atexit@plt+0x93894> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #204] @ a1a4c <__cxa_atexit@plt+0x93898> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r6, [r5, #-12] │ │ │ │ + mov r8, r5 │ │ │ │ + ldr r0, [r8, #4]! │ │ │ │ + ldr r7, [r8, #4] │ │ │ │ + bl 3c212c <__cxa_atexit@plt+0x3b3f78> │ │ │ │ + ldr r3, [pc, #88] @ 9c3a4 <__cxa_atexit@plt+0x8e1f0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stm r8, {r3, r9} │ │ │ │ tst r7, #3 │ │ │ │ - beq a19b8 <__cxa_atexit@plt+0x93804> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - cmp r8, #1 │ │ │ │ - beq a19c8 <__cxa_atexit@plt+0x93814> │ │ │ │ - cmp r8, #2 │ │ │ │ - bne a19e0 <__cxa_atexit@plt+0x9382c> │ │ │ │ - ldr r7, [pc, #168] @ a1a58 <__cxa_atexit@plt+0x938a4> │ │ │ │ + beq 9c384 <__cxa_atexit@plt+0x8e1d0> │ │ │ │ + mov r8, r5 │ │ │ │ + ldr r9, [r8, #8]! │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + bl 3c212c <__cxa_atexit@plt+0x3b3f78> │ │ │ │ + cmp r9, #0 │ │ │ │ + beq 9c390 <__cxa_atexit@plt+0x8e1dc> │ │ │ │ + ldr r7, [pc, #52] @ 9c3ac <__cxa_atexit@plt+0x8e1f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - b a19d4 <__cxa_atexit@plt+0x93820> │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r9 │ │ │ │ + mov r5, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #132] @ a1a54 <__cxa_atexit@plt+0x938a0> │ │ │ │ + ldr r5, [pc, #16] @ 9c3a8 <__cxa_atexit@plt+0x8e1f4> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r8] │ │ │ │ + mov r5, r8 │ │ │ │ + b 15abd8 <__cxa_atexit@plt+0x14ca24> │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + addseq lr, r5, #236, 4 @ 0xc000000e │ │ │ │ + rsbseq r1, sl, #12, 16 @ 0xc0000 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r5 │ │ │ │ + ldr r9, [r8, #4]! │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + bl 3c212c <__cxa_atexit@plt+0x3b3f78> │ │ │ │ + cmp r9, #0 │ │ │ │ + beq 9c3e8 <__cxa_atexit@plt+0x8e234> │ │ │ │ + ldr r7, [pc, #32] @ 9c3fc <__cxa_atexit@plt+0x8e248> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - mov r6, r9 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a1a2c <__cxa_atexit@plt+0x93878> │ │ │ │ - ldr r5, [pc, #100] @ a1a5c <__cxa_atexit@plt+0x938a8> │ │ │ │ + ldr r5, [pc, #16] @ 9c400 <__cxa_atexit@plt+0x8e24c> │ │ │ │ add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #96] @ a1a60 <__cxa_atexit@plt+0x938ac> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #92] @ a1a64 <__cxa_atexit@plt+0x938b0> │ │ │ │ + str r5, [r8] │ │ │ │ + mov r5, r8 │ │ │ │ + b 15abd8 <__cxa_atexit@plt+0x14ca24> │ │ │ │ + addseq lr, r5, #136, 4 @ 0x80000008 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + rsbseq r1, sl, #72, 14 @ 0x1200000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r6 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 9c454 <__cxa_atexit@plt+0x8e2a0> │ │ │ │ + ldr r3, [pc, #68] @ 9c474 <__cxa_atexit@plt+0x8e2c0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #64] @ 9c478 <__cxa_atexit@plt+0x8e2c4> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r5, [r3] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + str r7, [sl, #8] │ │ │ │ + ldr r3, [pc, #52] @ 9c47c <__cxa_atexit@plt+0x8e2c8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r2, #2 │ │ │ │ + b 3c210c <__cxa_atexit@plt+0x3b3f58> │ │ │ │ + ldr r3, [pc, #36] @ 9c480 <__cxa_atexit@plt+0x8e2cc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff598 │ │ │ │ + rsbseq r1, sl, #152, 12 @ 0x9800000 │ │ │ │ + addseq lr, r5, #236, 8 @ 0xec000000 │ │ │ │ + rsbseq r1, sl, #248, 12 @ 0xf800000 │ │ │ │ + rsbseq r1, sl, #56, 14 @ 0xe00000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 9c500 <__cxa_atexit@plt+0x8e34c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 9c50c <__cxa_atexit@plt+0x8e358> │ │ │ │ + ldr lr, [pc, #100] @ 9c51c <__cxa_atexit@plt+0x8e368> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #92] @ 9c520 <__cxa_atexit@plt+0x8e36c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + add r8, r7, #12 │ │ │ │ + ldm r8, {r1, r2, r8} │ │ │ │ + sub r0, r6, #11 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + ldr r0, [pc, #64] @ 9c524 <__cxa_atexit@plt+0x8e370> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + mov r5, r9 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ a1a50 <__cxa_atexit@plt+0x9389c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - sub r5, r5, #8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - addseq r8, r5, #52, 24 @ 0x3400 │ │ │ │ - rsbseq ip, r9, #204, 18 @ 0x330000 │ │ │ │ - addseq r8, r5, #80, 30 @ 0x140 │ │ │ │ - addseq r8, r5, #108, 30 @ 0x1b0 │ │ │ │ - @ instruction: 0xffffff38 │ │ │ │ - @ instruction: 0xfffffe78 │ │ │ │ - subseq ip, pc, #9088 @ 0x2380 │ │ │ │ - rsbseq ip, r9, #144, 18 @ 0x240000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - cmp r8, #1 │ │ │ │ - beq a1aa4 <__cxa_atexit@plt+0x938f0> │ │ │ │ - cmp r8, #2 │ │ │ │ - bne a1abc <__cxa_atexit@plt+0x93908> │ │ │ │ - ldr r7, [pc, #144] @ a1b2c <__cxa_atexit@plt+0x93978> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - b a1ab0 <__cxa_atexit@plt+0x938fc> │ │ │ │ - ldr r7, [pc, #124] @ a1b28 <__cxa_atexit@plt+0x93974> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r6, r9 │ │ │ │ + @ instruction: 0xfffffc28 │ │ │ │ + addseq lr, r5, #16, 2 │ │ │ │ + addseq lr, r5, #80, 2 │ │ │ │ + rsbseq r1, sl, #148, 12 @ 0x9400000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 9c5a4 <__cxa_atexit@plt+0x8e3f0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 9c5b0 <__cxa_atexit@plt+0x8e3fc> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #96] @ 9c5c0 <__cxa_atexit@plt+0x8e40c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + add lr, r7, #8 │ │ │ │ + ldm lr, {r1, sl, lr} │ │ │ │ + ldr r9, [r7, #20] │ │ │ │ + ldr r8, [r7, #24] │ │ │ │ + ldr r0, [pc, #72] @ 9c5c4 <__cxa_atexit@plt+0x8e410> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + ldr r0, [pc, #64] @ 9c5c8 <__cxa_atexit@plt+0x8e414> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + add r0, r3, #8 │ │ │ │ + stm r0, {r1, sl, lr} │ │ │ │ + str r9, [r3, #20] │ │ │ │ + mov r5, r2 │ │ │ │ + b 3c2114 <__cxa_atexit@plt+0x3b3f60> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + addseq lr, r5, #116 @ 0x74 │ │ │ │ + addseq lr, r5, #184 @ 0xb8 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + rsbseq r1, sl, #220, 10 @ 0x37000000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi a1b04 <__cxa_atexit@plt+0x93950> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a1b0c <__cxa_atexit@plt+0x93958> │ │ │ │ - ldr r5, [pc, #84] @ a1b30 <__cxa_atexit@plt+0x9397c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #80] @ a1b34 <__cxa_atexit@plt+0x93980> │ │ │ │ + bhi 9c658 <__cxa_atexit@plt+0x8e4a4> │ │ │ │ + ldr r1, [pc, #112] @ 9c660 <__cxa_atexit@plt+0x8e4ac> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #76] @ a1b38 <__cxa_atexit@plt+0x93984> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r5, [r3] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + tst r2, #3 │ │ │ │ + beq 9c640 <__cxa_atexit@plt+0x8e48c> │ │ │ │ + ldr r7, [r5, #-4]! │ │ │ │ + ldr r0, [r2, #3] │ │ │ │ + bl 3c212c <__cxa_atexit@plt+0x3b3f78> │ │ │ │ + ldr r3, [pc, #72] @ 9c664 <__cxa_atexit@plt+0x8e4b0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9c650 <__cxa_atexit@plt+0x8e49c> │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + bl 3c212c <__cxa_atexit@plt+0x3b3f78> │ │ │ │ + ldr r3, [pc, #48] @ 9c668 <__cxa_atexit@plt+0x8e4b4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 15abd8 <__cxa_atexit@plt+0x14ca24> │ │ │ │ + ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - mov r6, r9 │ │ │ │ - b a1b14 <__cxa_atexit@plt+0x93960> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ a1b24 <__cxa_atexit@plt+0x93970> │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rsbseq ip, r9, #228, 16 @ 0xe40000 │ │ │ │ - addseq r8, r5, #116, 28 @ 0x740 │ │ │ │ - addseq r8, r5, #128, 28 @ 0x800 │ │ │ │ - @ instruction: 0xfffffe54 │ │ │ │ - @ instruction: 0xfffffd94 │ │ │ │ - subseq ip, pc, #43520 @ 0xaa00 │ │ │ │ - rsbseq ip, r9, #184, 16 @ 0xb80000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + rsbseq r1, sl, #64, 10 @ 0x10000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + ldr r0, [r3, #3] │ │ │ │ + bl 3c212c <__cxa_atexit@plt+0x3b3f78> │ │ │ │ + ldr r3, [pc, #44] @ 9c6bc <__cxa_atexit@plt+0x8e508> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9c6b4 <__cxa_atexit@plt+0x8e500> │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + bl 3c212c <__cxa_atexit@plt+0x3b3f78> │ │ │ │ + ldr r3, [pc, #20] @ 9c6c0 <__cxa_atexit@plt+0x8e50c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 15abd8 <__cxa_atexit@plt+0x14ca24> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + rsbseq r1, sl, #232, 8 @ 0xe8000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + bl 3c212c <__cxa_atexit@plt+0x3b3f78> │ │ │ │ + ldr r3, [pc, #8] @ 9c6e8 <__cxa_atexit@plt+0x8e534> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 15abd8 <__cxa_atexit@plt+0x14ca24> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + rsbseq r1, sl, #168, 8 @ 0xa8000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r6 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a1b7c <__cxa_atexit@plt+0x939c8> │ │ │ │ - ldr r2, [pc, #36] @ a1b8c <__cxa_atexit@plt+0x939d8> │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 9c73c <__cxa_atexit@plt+0x8e588> │ │ │ │ + ldr r3, [pc, #68] @ 9c75c <__cxa_atexit@plt+0x8e5a8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #64] @ 9c760 <__cxa_atexit@plt+0x8e5ac> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - mov r8, r3 │ │ │ │ - b 3efa50 <__cxa_atexit@plt+0x3e189c> │ │ │ │ - mov r3, #12 │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + str r7, [sl, #8] │ │ │ │ + ldr r3, [pc, #52] @ 9c764 <__cxa_atexit@plt+0x8e5b0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r2, #2 │ │ │ │ + b 3c210c <__cxa_atexit@plt+0x3b3f58> │ │ │ │ + ldr r3, [pc, #36] @ 9c768 <__cxa_atexit@plt+0x8e5b4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffdf0 │ │ │ │ - rsbseq ip, r9, #100, 16 @ 0x640000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + @ instruction: 0xfffff710 │ │ │ │ + rsbseq r1, sl, #240, 6 @ 0xc0000003 │ │ │ │ + addseq lr, r5, #4, 4 @ 0x40000000 │ │ │ │ + rsbseq r1, sl, #88, 8 @ 0x58000000 │ │ │ │ + rsbseq r1, sl, #64, 8 @ 0x40000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ - sub r2, r5, #4 │ │ │ │ + sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi a1be4 <__cxa_atexit@plt+0x93a30> │ │ │ │ + bhi 9c7e4 <__cxa_atexit@plt+0x8e630> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ + add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc a1bec <__cxa_atexit@plt+0x93a38> │ │ │ │ - ldr r5, [pc, #64] @ a1c08 <__cxa_atexit@plt+0x93a54> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #60] @ a1c0c <__cxa_atexit@plt+0x93a58> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r3, {r5, r8} │ │ │ │ - str r1, [r2] │ │ │ │ - sub r8, r6, #3 │ │ │ │ + bcc 9c7f0 <__cxa_atexit@plt+0x8e63c> │ │ │ │ + ldr lr, [pc, #96] @ 9c800 <__cxa_atexit@plt+0x8e64c> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #88] @ 9c804 <__cxa_atexit@plt+0x8e650> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + sub r0, r6, #7 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + ldr r0, [pc, #60] @ 9c808 <__cxa_atexit@plt+0x8e654> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ mov r5, r2 │ │ │ │ - b ca01c <__cxa_atexit@plt+0xbbe68> │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ mov r6, r3 │ │ │ │ - b a1bf4 <__cxa_atexit@plt+0x93a40> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ a1c04 <__cxa_atexit@plt+0x93a50> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsbseq ip, r9, #12, 16 @ 0xc0000 │ │ │ │ - @ instruction: 0xffffff80 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsbseq ip, r9, #216, 14 @ 0x3600000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a1c94 <__cxa_atexit@plt+0x93ae0> │ │ │ │ - ldr r2, [pc, #128] @ a1ccc <__cxa_atexit@plt+0x93b18> │ │ │ │ + @ instruction: 0xfffffe38 │ │ │ │ + addseq sp, r5, #40, 28 @ 0x280 │ │ │ │ + addseq sp, r5, #104, 28 @ 0x680 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9c86c <__cxa_atexit@plt+0x8e6b8> │ │ │ │ + ldr r2, [pc, #72] @ 9c874 <__cxa_atexit@plt+0x8e6c0> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - sub r2, r3, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi a1ca8 <__cxa_atexit@plt+0x93af4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc a1cb0 <__cxa_atexit@plt+0x93afc> │ │ │ │ - ldr r5, [pc, #100] @ a1cd8 <__cxa_atexit@plt+0x93b24> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #96] @ a1cdc <__cxa_atexit@plt+0x93b28> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r6, {r5, r8} │ │ │ │ - str r1, [r2] │ │ │ │ - sub r8, r3, #3 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b ca01c <__cxa_atexit@plt+0xbbe68> │ │ │ │ - ldr r7, [pc, #56] @ a1cd4 <__cxa_atexit@plt+0x93b20> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 9c85c <__cxa_atexit@plt+0x8e6a8> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + cmp r7, #0 │ │ │ │ + ldrne r7, [r5, #-8] │ │ │ │ + ldreq r7, [r5, #-4] │ │ │ │ + b 3c1f54 <__cxa_atexit@plt+0x3b3da0> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r3, r6 │ │ │ │ - b a1cb8 <__cxa_atexit@plt+0x93b04> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ a1cd0 <__cxa_atexit@plt+0x93b1c> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - rsbseq ip, r9, #72, 14 @ 0x1200000 │ │ │ │ - rsbseq ip, r9, #116, 14 @ 0x1d00000 │ │ │ │ - @ instruction: 0xfffffed4 │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a1d14 <__cxa_atexit@plt+0x93b60> │ │ │ │ - ldr r2, [pc, #28] @ a1d20 <__cxa_atexit@plt+0x93b6c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - addseq r8, r5, #0, 24 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + mov r3, #4 │ │ │ │ + cmp r7, #0 │ │ │ │ + moveq r3, #8 │ │ │ │ + ldr r7, [r5, r3] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3c1f54 <__cxa_atexit@plt+0x3b3da0> │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ + sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi a1d6c <__cxa_atexit@plt+0x93bb8> │ │ │ │ - ldr r3, [pc, #56] @ a1d80 <__cxa_atexit@plt+0x93bcc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ a1d84 <__cxa_atexit@plt+0x93bd0> │ │ │ │ + bhi 9c908 <__cxa_atexit@plt+0x8e754> │ │ │ │ + ldr r2, [pc, #84] @ 9c914 <__cxa_atexit@plt+0x8e760> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r8, [r5] │ │ │ │ - ldr r1, [pc, #44] @ a1d88 <__cxa_atexit@plt+0x93bd4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r8, r1, #3 │ │ │ │ - add r9, r3, #2 │ │ │ │ - add sl, r2, #2 │ │ │ │ - b c9428 <__cxa_atexit@plt+0xbb274> │ │ │ │ - ldr r7, [pc, #24] @ a1d8c <__cxa_atexit@plt+0x93bd8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - rsbseq ip, r9, #156, 12 @ 0x9c00000 │ │ │ │ - rsbseq ip, r9, #192, 12 @ 0xc000000 │ │ │ │ - addseq r8, r5, #36, 26 @ 0x900 │ │ │ │ - rsbseq ip, r9, #164, 12 @ 0xa400000 │ │ │ │ - rsbseq ip, r9, #124, 12 @ 0x7c00000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a1ddc <__cxa_atexit@plt+0x93c28> │ │ │ │ - ldr r3, [pc, #56] @ a1df0 <__cxa_atexit@plt+0x93c3c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ a1df4 <__cxa_atexit@plt+0x93c40> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + stmdb r3, {r0, r1} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9c900 <__cxa_atexit@plt+0x8e74c> │ │ │ │ + ldr r2, [pc, #52] @ 9c918 <__cxa_atexit@plt+0x8e764> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r8, [r5] │ │ │ │ - ldr r1, [pc, #44] @ a1df8 <__cxa_atexit@plt+0x93c44> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r8, r1, #3 │ │ │ │ - add r9, r3, #2 │ │ │ │ - add sl, r2, #2 │ │ │ │ - b c9428 <__cxa_atexit@plt+0xbb274> │ │ │ │ - ldr r7, [pc, #24] @ a1dfc <__cxa_atexit@plt+0x93c48> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - rsbseq ip, r9, #44, 12 @ 0x2c00000 │ │ │ │ - rsbseq ip, r9, #80, 12 @ 0x5000000 │ │ │ │ - addseq r8, r5, #180, 24 @ 0xb400 │ │ │ │ - rsbseq ip, r9, #52, 12 @ 0x3400000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a1e44 <__cxa_atexit@plt+0x93c90> │ │ │ │ - ldr r7, [pc, #52] @ a1e58 <__cxa_atexit@plt+0x93ca4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - ldr r7, [pc, #44] @ a1e5c <__cxa_atexit@plt+0x93ca8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r3, #-8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ tst r7, #3 │ │ │ │ - beq a1e3c <__cxa_atexit@plt+0x93c88> │ │ │ │ - b a1e6c <__cxa_atexit@plt+0x93cb8> │ │ │ │ + beq 9c900 <__cxa_atexit@plt+0x8e74c> │ │ │ │ + b 9c95c <__cxa_atexit@plt+0x8e7a8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ a1e60 <__cxa_atexit@plt+0x93cac> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - addseq r8, r5, #84, 24 @ 0x5400 │ │ │ │ - rsbseq ip, r9, #232, 10 @ 0x3a000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ 9c950 <__cxa_atexit@plt+0x8e79c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9c948 <__cxa_atexit@plt+0x8e794> │ │ │ │ + b 9c95c <__cxa_atexit@plt+0x8e7a8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #224] @ a1f54 <__cxa_atexit@plt+0x93da0> │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r2, [pc, #248] @ 9ca60 <__cxa_atexit@plt+0x8e8ac> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ + ldr r7, [r3, #8]! │ │ │ │ str r2, [r5] │ │ │ │ str r8, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq a1f4c <__cxa_atexit@plt+0x93d98> │ │ │ │ - ldr r2, [r4, #812] @ 0x32c │ │ │ │ - ldr r1, [r4, #820] @ 0x334 │ │ │ │ - ldr r5, [pc, #184] @ a1f58 <__cxa_atexit@plt+0x93da4> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r0, [r2, #12] │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - str r3, [r0, #12] │ │ │ │ + beq 9ca54 <__cxa_atexit@plt+0x8e8a0> │ │ │ │ + ldr r2, [r0, #812] @ 0x32c │ │ │ │ + ldr r1, [r0, #820] @ 0x334 │ │ │ │ + ldr r4, [pc, #208] @ 9ca64 <__cxa_atexit@plt+0x8e8b0> │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r4, [r5, #8] │ │ │ │ + ldr r4, [r2, #12] │ │ │ │ + ldr r5, [r5, #4] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r4, #12] │ │ │ │ add r6, r6, #4 │ │ │ │ str r6, [r1, #4] │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldrd r0, [r2, #72] @ 0x48 │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r0, r0, r6 │ │ │ │ - sbc r1, r1, #0 │ │ │ │ - strd r0, [r2, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r0, r4 │ │ │ │ + ldr r4, [r1] │ │ │ │ + ldrd sl, [r2, #72] @ 0x48 │ │ │ │ + sub r6, r6, r4 │ │ │ │ + subs r4, sl, r6 │ │ │ │ + sbc r1, fp, #0 │ │ │ │ + str r4, [r2, #72] @ 0x48 │ │ │ │ + str r1, [r2, #76] @ 0x4c │ │ │ │ + mov r4, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - blx r8 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ + mov r1, r8 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, #0 │ │ │ │ + bl cf78 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r6, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ + ldr r2, [r6, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ + str r4, [r0, #828] @ 0x33c │ │ │ │ + ldr r4, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ + add r3, r4, r3, lsl #12 │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ + ldrd r8, [r6, #72] @ 0x48 │ │ │ │ + sub r4, r1, r4 │ │ │ │ + adds r4, r8, r4 │ │ │ │ adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ + str r4, [r6, #72] @ 0x48 │ │ │ │ + str r3, [r6, #76] @ 0x4c │ │ │ │ add fp, r2, #100 @ 0x64 │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - muleq r0, r8, r1 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + ldr r1, [r7] │ │ │ │ + mov r4, r0 │ │ │ │ + bx r1 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + andeq r0, r0, r4, asr #3 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ - ldr r4, [pc, #192] @ a2030 <__cxa_atexit@plt+0x93e7c> │ │ │ │ + ldr r4, [pc, #212] @ 9cb50 <__cxa_atexit@plt+0x8e99c> │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r0, #812] @ 0x32c │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ + ldr r8, [r5, #8]! │ │ │ │ str r4, [r5] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ - ldr r4, [r7, #3] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r4, [r5, #-4] │ │ │ │ str r5, [r3, #12] │ │ │ │ ldr r5, [r0, #820] @ 0x334 │ │ │ │ add r6, r6, #4 │ │ │ │ str r6, [r5, #4] │ │ │ │ ldr r5, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -151384,20 +145948,24 @@ │ │ │ │ ldr r1, [r5, #76] @ 0x4c │ │ │ │ sub r6, r6, r3 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r1, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - blx r8 │ │ │ │ + mov r1, r8 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, #0 │ │ │ │ + bl cf78 │ │ │ │ + mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -151412,173 +145980,461 @@ │ │ │ │ str r6, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add fp, r2, #100 @ 0x64 │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ a2050 <__cxa_atexit@plt+0x93e9c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9cb88 <__cxa_atexit@plt+0x8e9d4> │ │ │ │ + ldr r2, [pc, #28] @ 9cb94 <__cxa_atexit@plt+0x8e9e0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - addseq r8, r5, #0, 12 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a209c <__cxa_atexit@plt+0x93ee8> │ │ │ │ - ldr r3, [pc, #56] @ a20b0 <__cxa_atexit@plt+0x93efc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r8, [r5] │ │ │ │ - ldr r2, [pc, #48] @ a20b4 <__cxa_atexit@plt+0x93f00> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r8, r2, #3 │ │ │ │ - ldr r2, [pc, #40] @ a20b8 <__cxa_atexit@plt+0x93f04> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add sl, r2, #2 │ │ │ │ - add r9, r3, #2 │ │ │ │ - b c9428 <__cxa_atexit@plt+0xbb274> │ │ │ │ - ldr r7, [pc, #24] @ a20bc <__cxa_atexit@plt+0x93f08> │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq sp, r5, #44, 22 @ 0xb000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 9cc10 <__cxa_atexit@plt+0x8ea5c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 9cc1c <__cxa_atexit@plt+0x8ea68> │ │ │ │ + ldr lr, [pc, #100] @ 9cc2c <__cxa_atexit@plt+0x8ea78> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #92] @ 9cc30 <__cxa_atexit@plt+0x8ea7c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + add r8, r7, #12 │ │ │ │ + ldm r8, {r1, r2, r8} │ │ │ │ + sub r0, r6, #11 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + ldr r0, [pc, #64] @ 9cc34 <__cxa_atexit@plt+0x8ea80> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + mov r5, r9 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffcdc │ │ │ │ + addseq sp, r5, #0, 20 │ │ │ │ + addseq sp, r5, #64, 20 @ 0x40000 │ │ │ │ + rsbseq r0, sl, #144, 30 @ 0x240 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #12 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 9cd04 <__cxa_atexit@plt+0x8eb50> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #84 @ 0x54 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 9cd10 <__cxa_atexit@plt+0x8eb5c> │ │ │ │ + ldr lr, [pc, #176] @ 9cd20 <__cxa_atexit@plt+0x8eb6c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr sl, [r7, #15] │ │ │ │ + ldr ip, [pc, #156] @ 9cd24 <__cxa_atexit@plt+0x8eb70> │ │ │ │ + add ip, pc, ip │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #148] @ 9cd28 <__cxa_atexit@plt+0x8eb74> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r8, [r3, #68] @ 0x44 │ │ │ │ + str r0, [r3, #72] @ 0x48 │ │ │ │ + str r2, [r3, #76] @ 0x4c │ │ │ │ + str r1, [r3, #80] @ 0x50 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str sl, [r3, #24] │ │ │ │ + mov r2, r3 │ │ │ │ + str lr, [r2, #28]! │ │ │ │ + str r8, [r3, #36] @ 0x24 │ │ │ │ + add lr, r3, #40 @ 0x28 │ │ │ │ + stm lr, {r0, r1, ip} │ │ │ │ + str r2, [r3, #52] @ 0x34 │ │ │ │ + str r3, [r3, #56] @ 0x38 │ │ │ │ + ldr r2, [pc, #80] @ 9cd2c <__cxa_atexit@plt+0x8eb78> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #60]! @ 0x3c │ │ │ │ + sub r2, r6, #31 │ │ │ │ + ldr r1, [pc, #68] @ 9cd30 <__cxa_atexit@plt+0x8eb7c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + mov r8, sl │ │ │ │ + b 3c20cc <__cxa_atexit@plt+0x3b3f18> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rsbseq ip, r9, #188, 6 @ 0xf0000002 │ │ │ │ - addseq r8, r5, #4, 20 @ 0x4000 │ │ │ │ - addseq r8, r5, #252, 18 @ 0x3f0000 │ │ │ │ - rsbseq ip, r9, #156, 6 @ 0x70000002 │ │ │ │ - rsbseq ip, r9, #116, 6 @ 0xd0000001 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a210c <__cxa_atexit@plt+0x93f58> │ │ │ │ - ldr r3, [pc, #56] @ a2120 <__cxa_atexit@plt+0x93f6c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r8, [r5] │ │ │ │ - ldr r2, [pc, #48] @ a2124 <__cxa_atexit@plt+0x93f70> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r8, r2, #3 │ │ │ │ - ldr r2, [pc, #40] @ a2128 <__cxa_atexit@plt+0x93f74> │ │ │ │ + mov r3, #84 @ 0x54 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff8c0 │ │ │ │ + @ instruction: 0xfffffb8c │ │ │ │ + @ instruction: 0xfffffae0 │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + addseq sp, r5, #32, 24 @ 0x2000 │ │ │ │ + rsbseq r0, sl, #148, 28 @ 0x940 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9cdac <__cxa_atexit@plt+0x8ebf8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 9cdb8 <__cxa_atexit@plt+0x8ec04> │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr lr, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r9, [r7, #15] │ │ │ │ + ldr sl, [pc, #76] @ 9cdc8 <__cxa_atexit@plt+0x8ec14> │ │ │ │ + add sl, pc, sl │ │ │ │ + sub ip, r6, #15 │ │ │ │ + str sl, [r2, #4] │ │ │ │ + str r8, [r2, #8] │ │ │ │ + str r0, [r2, #12] │ │ │ │ + str lr, [r2, #16] │ │ │ │ + str r1, [r2, #20] │ │ │ │ + ldr r2, [pc, #48] @ 9cdcc <__cxa_atexit@plt+0x8ec18> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add sl, r2, #2 │ │ │ │ - add r9, r3, #2 │ │ │ │ - b c9428 <__cxa_atexit@plt+0xbb274> │ │ │ │ - ldr r7, [pc, #24] @ a212c <__cxa_atexit@plt+0x93f78> │ │ │ │ - add r7, pc, r7 │ │ │ │ + stmdb r5, {r2, r9, ip} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r1 │ │ │ │ + b 3c20cc <__cxa_atexit@plt+0x3b3f18> │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffec8 │ │ │ │ + addseq sp, r5, #112, 22 @ 0x1c000 │ │ │ │ + andeq r0, r1, r2 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r7 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9ce84 <__cxa_atexit@plt+0x8ecd0> │ │ │ │ + ldr lr, [pc, #180] @ 9cea4 <__cxa_atexit@plt+0x8ecf0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r2, #8] │ │ │ │ + ldr r7, [r2, #12] │ │ │ │ + ldr r1, [r2, #16] │ │ │ │ + ldr r8, [pc, #164] @ 9cea8 <__cxa_atexit@plt+0x8ecf4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9ce78 <__cxa_atexit@plt+0x8ecc4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 9ce90 <__cxa_atexit@plt+0x8ecdc> │ │ │ │ + ldr lr, [pc, #116] @ 9ceac <__cxa_atexit@plt+0x8ecf8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr ip, [r5, #-8]! │ │ │ │ + sub r1, r2, #19 │ │ │ │ + ldr r8, [pc, #100] @ 9ceb0 <__cxa_atexit@plt+0x8ecfc> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r3, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r7, [r6, #20] │ │ │ │ + str r3, [r6, #24] │ │ │ │ + sub r7, r2, #11 │ │ │ │ + mov r6, r2 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rsbseq ip, r9, #76, 6 @ 0x30000001 │ │ │ │ - addseq r8, r5, #148, 18 @ 0x250000 │ │ │ │ - addseq r8, r5, #140, 18 @ 0x230000 │ │ │ │ - rsbseq ip, r9, #44, 6 @ 0xb0000000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + addseq sp, r5, #208, 14 @ 0x3400000 │ │ │ │ + addseq sp, r5, #8, 22 @ 0x2000 │ │ │ │ + addseq sp, r5, #248, 20 @ 0xf8000 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9cf14 <__cxa_atexit@plt+0x8ed60> │ │ │ │ + ldr lr, [pc, #72] @ 9cf20 <__cxa_atexit@plt+0x8ed6c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + sub r1, r6, #19 │ │ │ │ + ldr r8, [pc, #56] @ 9cf24 <__cxa_atexit@plt+0x8ed70> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq sp, r5, #104, 20 @ 0x68000 │ │ │ │ + addseq sp, r5, #88, 20 @ 0x58000 │ │ │ │ + andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a2174 <__cxa_atexit@plt+0x93fc0> │ │ │ │ - ldr r7, [pc, #52] @ a2188 <__cxa_atexit@plt+0x93fd4> │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9cf98 <__cxa_atexit@plt+0x8ede4> │ │ │ │ + ldr r3, [pc, #88] @ 9cfa0 <__cxa_atexit@plt+0x8edec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #4] │ │ │ │ + stmdb r5, {r8, sl} │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-12]! │ │ │ │ + tst r9, #3 │ │ │ │ + beq 9cf88 <__cxa_atexit@plt+0x8edd4> │ │ │ │ + ldr r7, [pc, #56] @ 9cfa4 <__cxa_atexit@plt+0x8edf0> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - ldr r7, [pc, #44] @ a218c <__cxa_atexit@plt+0x93fd8> │ │ │ │ + ldr r3, [r9, #3] │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + ldr r7, [pc, #40] @ 9cfa8 <__cxa_atexit@plt+0x8edf4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a216c <__cxa_atexit@plt+0x93fb8> │ │ │ │ - b a219c <__cxa_atexit@plt+0x93fe8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + b 3c207c <__cxa_atexit@plt+0x3b3ec8> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ a2190 <__cxa_atexit@plt+0x93fdc> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - addseq r8, r5, #48, 18 @ 0xc0000 │ │ │ │ - rsbseq ip, r9, #220, 4 @ 0xc000000d │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + addseq sp, r5, #200, 18 @ 0x320000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [pc, #24] @ 9cfd8 <__cxa_atexit@plt+0x8ee24> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r7, [pc, #12] @ 9cfdc <__cxa_atexit@plt+0x8ee28> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + b 3c207c <__cxa_atexit@plt+0x3b3ec8> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + addseq sp, r5, #120, 18 @ 0x1e0000 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #224] @ a2284 <__cxa_atexit@plt+0x940d0> │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 9d02c <__cxa_atexit@plt+0x8ee78> │ │ │ │ + ldr r2, [pc, #52] @ 9d038 <__cxa_atexit@plt+0x8ee84> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldmib r5, {r1, r8} │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ + str r0, [r9, #12] │ │ │ │ + str r1, [r9, #16] │ │ │ │ + add r5, r5, #20 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3c2134 <__cxa_atexit@plt+0x3b3f80> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + @ instruction: 0xfffffdd0 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a227c <__cxa_atexit@plt+0x940c8> │ │ │ │ - ldr r2, [r4, #812] @ 0x32c │ │ │ │ - ldr r1, [r4, #820] @ 0x334 │ │ │ │ - ldr r5, [pc, #184] @ a2288 <__cxa_atexit@plt+0x940d4> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r0, [r2, #12] │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - str r3, [r0, #12] │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r1, #4] │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldrd r0, [r2, #72] @ 0x48 │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r0, r0, r6 │ │ │ │ - sbc r1, r1, #0 │ │ │ │ - strd r0, [r2, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - blx r8 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - ldr r0, [r7] │ │ │ │ + b ac3f4 <__cxa_atexit@plt+0x9e240> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 9d0c8 <__cxa_atexit@plt+0x8ef14> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 9d0d4 <__cxa_atexit@plt+0x8ef20> │ │ │ │ + ldr r9, [pc, #100] @ 9d0e4 <__cxa_atexit@plt+0x8ef30> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #96] @ 9d0e8 <__cxa_atexit@plt+0x8ef34> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #88] @ 9d0ec <__cxa_atexit@plt+0x8ef38> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + sub r1, r6, #3 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [pc, #64] @ 9d0f0 <__cxa_atexit@plt+0x8ef3c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + stmib r3, {r0, lr} │ │ │ │ + str r3, [r3, #12] │ │ │ │ + mov r5, r2 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - muleq r0, r8, r1 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffeb0 │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + addseq sp, r5, #64, 10 @ 0x10000000 │ │ │ │ + addseq sp, r5, #132, 10 @ 0x21000000 │ │ │ │ + rsbseq r0, sl, #212, 20 @ 0xd4000 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9d124 <__cxa_atexit@plt+0x8ef70> │ │ │ │ + ldr r2, [pc, #28] @ 9d134 <__cxa_atexit@plt+0x8ef80> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r8, r9, sl} │ │ │ │ + mov r5, r3 │ │ │ │ + b 1ec5078 <__cxa_atexit@plt+0x1eb6ec4> │ │ │ │ + ldr r7, [pc, #12] @ 9d138 <__cxa_atexit@plt+0x8ef84> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + rsbseq r0, sl, #184, 20 @ 0xb8000 │ │ │ │ + rsbseq r0, sl, #144, 20 @ 0x90000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #52 @ 0x34 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9d1d0 <__cxa_atexit@plt+0x8f01c> │ │ │ │ + ldr r2, [pc, #120] @ 9d1dc <__cxa_atexit@plt+0x8f028> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #116] @ 9d1e0 <__cxa_atexit@plt+0x8f02c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #112] @ 9d1e4 <__cxa_atexit@plt+0x8f030> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [r5, #8]! │ │ │ │ + ldr r0, [pc, #104] @ 9d1e8 <__cxa_atexit@plt+0x8f034> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + sub r0, r6, #31 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + mov r0, r3 │ │ │ │ + str r8, [r0, #36]! @ 0x24 │ │ │ │ + str r0, [r5, #4] │ │ │ │ + str r1, [r3, #44] @ 0x2c │ │ │ │ + str r2, [r3, #48] @ 0x30 │ │ │ │ + add r0, r3, #8 │ │ │ │ + stm r0, {r2, sl, lr} │ │ │ │ + str r9, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str r7, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20cc <__cxa_atexit@plt+0x3b3f18> │ │ │ │ + mov r3, #52 @ 0x34 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + @ instruction: 0xffffeec8 │ │ │ │ + @ instruction: 0xfffffbd4 │ │ │ │ + @ instruction: 0xfffffee0 │ │ │ │ + addseq sp, r5, #140, 14 @ 0x2300000 │ │ │ │ + rsbseq pc, r9, #200, 8 @ 0xc8000000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9d21c <__cxa_atexit@plt+0x8f068> │ │ │ │ + ldr r3, [pc, #20] @ 9d224 <__cxa_atexit@plt+0x8f070> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b ad250 <__cxa_atexit@plt+0x9f09c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + rsbseq pc, r9, #144, 8 @ 0x90000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ - ldr r4, [pc, #192] @ a2360 <__cxa_atexit@plt+0x941ac> │ │ │ │ + ldr r4, [pc, #192] @ 9d300 <__cxa_atexit@plt+0x8f14c> │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r0, #812] @ 0x32c │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - str r4, [r5] │ │ │ │ + str r7, [r5] │ │ │ │ + str r4, [r5, #-4]! │ │ │ │ ldr r3, [r3, #12] │ │ │ │ ldr r4, [r7, #3] │ │ │ │ str r5, [r3, #12] │ │ │ │ ldr r5, [r0, #820] @ 0x334 │ │ │ │ add r6, r6, #4 │ │ │ │ str r6, [r5, #4] │ │ │ │ ldr r5, [r0, #812] @ 0x32c │ │ │ │ @@ -151588,20 +146444,20 @@ │ │ │ │ ldr r1, [r5, #76] @ 0x4c │ │ │ │ sub r6, r6, r3 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r1, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - blx r8 │ │ │ │ + bl cf84 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -151616,139 +146472,218 @@ │ │ │ │ str r6, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add fp, r2, #100 @ 0x64 │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + rsbseq pc, r9, #180, 6 @ 0xd0000002 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 9d330 <__cxa_atexit@plt+0x8f17c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #20] @ 9d334 <__cxa_atexit@plt+0x8f180> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r0, [pc, #12] @ 9d338 <__cxa_atexit@plt+0x8f184> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + rsbseq pc, r9, #160, 6 @ 0x80000002 │ │ │ │ + rsbseq pc, r9, #148, 6 @ 0x50000002 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ a2380 <__cxa_atexit@plt+0x941cc> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [pc, #184] @ 9d408 <__cxa_atexit@plt+0x8f254> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r1, #0 │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9d3ac <__cxa_atexit@plt+0x8f1f8> │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r8, [r5] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 9d3b8 <__cxa_atexit@plt+0x8f204> │ │ │ │ + bl 3c212c <__cxa_atexit@plt+0x3b3f78> │ │ │ │ + mov r1, #0 │ │ │ │ + mov r3, r8 │ │ │ │ + ldr r2, [r3, #4]! │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + ldrex r1, [r3] │ │ │ │ + strex r1, r7, [r3] │ │ │ │ + cmp r1, #0 │ │ │ │ + bne 9d398 <__cxa_atexit@plt+0x8f1e4> │ │ │ │ + b 9d3d4 <__cxa_atexit@plt+0x8f220> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, r8 │ │ │ │ + ldr r2, [r3, #4]! │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + ldrex r1, [r3] │ │ │ │ + strex r1, r7, [r3] │ │ │ │ + cmp r1, #0 │ │ │ │ + bne 9d3c4 <__cxa_atexit@plt+0x8f210> │ │ │ │ + ldr r7, [r8] │ │ │ │ + ldr r3, [pc, #44] @ 9d40c <__cxa_atexit@plt+0x8f258> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + cmp r7, r3 │ │ │ │ + bne 9d3f4 <__cxa_atexit@plt+0x8f240> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r8 │ │ │ │ + bl 3c200c <__cxa_atexit@plt+0x3b3e58> │ │ │ │ + ldr r7, [pc, #20] @ 9d410 <__cxa_atexit@plt+0x8f25c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - addseq r8, r5, #208, 4 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + addseq sp, r5, #112, 6 @ 0xc0000001 │ │ │ │ + addseq sp, r5, #104, 4 @ 0x80000006 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a23cc <__cxa_atexit@plt+0x94218> │ │ │ │ - ldr r3, [pc, #56] @ a23e0 <__cxa_atexit@plt+0x9422c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r8, [r5] │ │ │ │ - ldr r2, [pc, #48] @ a23e4 <__cxa_atexit@plt+0x94230> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r8, r2, #3 │ │ │ │ - ldr r2, [pc, #40] @ a23e8 <__cxa_atexit@plt+0x94234> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add sl, r2, #2 │ │ │ │ - add r9, r3, #2 │ │ │ │ - b c9428 <__cxa_atexit@plt+0xbb274> │ │ │ │ - ldr r7, [pc, #24] @ a23ec <__cxa_atexit@plt+0x94238> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 9d458 <__cxa_atexit@plt+0x8f2a4> │ │ │ │ + bl 3c212c <__cxa_atexit@plt+0x3b3f78> │ │ │ │ + mov r1, #0 │ │ │ │ + mov r3, r8 │ │ │ │ + ldr r2, [r3, #4]! │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + ldrex r1, [r3] │ │ │ │ + strex r1, r7, [r3] │ │ │ │ + cmp r1, #0 │ │ │ │ + bne 9d444 <__cxa_atexit@plt+0x8f290> │ │ │ │ + b 9d478 <__cxa_atexit@plt+0x8f2c4> │ │ │ │ + mov r1, #0 │ │ │ │ + mov r3, r8 │ │ │ │ + ldr r2, [r3, #4]! │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + ldrex r1, [r3] │ │ │ │ + strex r1, r7, [r3] │ │ │ │ + cmp r1, #0 │ │ │ │ + bne 9d468 <__cxa_atexit@plt+0x8f2b4> │ │ │ │ + ldr r7, [r8] │ │ │ │ + ldr r3, [pc, #40] @ 9d4ac <__cxa_atexit@plt+0x8f2f8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + cmp r7, r3 │ │ │ │ + bne 9d498 <__cxa_atexit@plt+0x8f2e4> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r8 │ │ │ │ + bl 3c200c <__cxa_atexit@plt+0x3b3e58> │ │ │ │ + ldr r7, [pc, #16] @ 9d4b0 <__cxa_atexit@plt+0x8f2fc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - rsbseq ip, r9, #176 @ 0xb0 │ │ │ │ - addseq r8, r5, #224, 12 @ 0xe000000 │ │ │ │ - addseq r8, r5, #216, 12 @ 0xd800000 │ │ │ │ - rsbseq ip, r9, #144 @ 0x90 │ │ │ │ - rsbseq ip, r9, #104 @ 0x68 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + addseq sp, r5, #204, 4 @ 0xc000000c │ │ │ │ + addseq sp, r5, #196, 2 @ 0x31 │ │ │ │ + rsbseq pc, r9, #0, 4 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a243c <__cxa_atexit@plt+0x94288> │ │ │ │ - ldr r3, [pc, #56] @ a2450 <__cxa_atexit@plt+0x9429c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r8, [r5] │ │ │ │ - ldr r2, [pc, #48] @ a2454 <__cxa_atexit@plt+0x942a0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r8, r2, #3 │ │ │ │ - ldr r2, [pc, #40] @ a2458 <__cxa_atexit@plt+0x942a4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add sl, r2, #2 │ │ │ │ - add r9, r3, #2 │ │ │ │ - b c9428 <__cxa_atexit@plt+0xbb274> │ │ │ │ - ldr r7, [pc, #24] @ a245c <__cxa_atexit@plt+0x942a8> │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9d508 <__cxa_atexit@plt+0x8f354> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 9d510 <__cxa_atexit@plt+0x8f35c> │ │ │ │ + ldr r1, [pc, #64] @ 9d52c <__cxa_atexit@plt+0x8f378> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #60] @ 9d530 <__cxa_atexit@plt+0x8f37c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r1, r9} │ │ │ │ + sub r2, r6, #3 │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r2 │ │ │ │ + b 9d518 <__cxa_atexit@plt+0x8f364> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 9d528 <__cxa_atexit@plt+0x8f374> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rsbseq ip, r9, #64 @ 0x40 │ │ │ │ - addseq r8, r5, #112, 12 @ 0x7000000 │ │ │ │ - addseq r8, r5, #104, 12 @ 0x6800000 │ │ │ │ - rsbseq ip, r9, #32 │ │ │ │ + rsbseq r0, sl, #204, 12 @ 0xcc00000 │ │ │ │ + @ instruction: 0xfffffd0c │ │ │ │ + addseq sp, r5, #64, 2 │ │ │ │ andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a24a4 <__cxa_atexit@plt+0x942f0> │ │ │ │ - ldr r7, [pc, #52] @ a24b8 <__cxa_atexit@plt+0x94304> │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 9d574 <__cxa_atexit@plt+0x8f3c0> │ │ │ │ + ldr r7, [pc, #48] @ 9d584 <__cxa_atexit@plt+0x8f3d0> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - ldr r7, [pc, #44] @ a24bc <__cxa_atexit@plt+0x94308> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a249c <__cxa_atexit@plt+0x942e8> │ │ │ │ - b a24cc <__cxa_atexit@plt+0x94318> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 9d568 <__cxa_atexit@plt+0x8f3b4> │ │ │ │ + mov r7, r8 │ │ │ │ + b 9d598 <__cxa_atexit@plt+0x8f3e4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ a24c0 <__cxa_atexit@plt+0x9430c> │ │ │ │ + ldr r7, [pc, #12] @ 9d588 <__cxa_atexit@plt+0x8f3d4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - addseq r8, r5, #12, 12 @ 0xc00000 │ │ │ │ - rsbseq fp, r9, #208, 30 @ 0x340 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #224] @ a25b4 <__cxa_atexit@plt+0x94400> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsbseq r0, sl, #120, 12 @ 0x7800000 │ │ │ │ + rsbseq r0, sl, #96, 12 @ 0x6000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 9d688 <__cxa_atexit@plt+0x8f4d4> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #236] @ 9d6a4 <__cxa_atexit@plt+0x8f4f0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq a25ac <__cxa_atexit@plt+0x943f8> │ │ │ │ - ldr r2, [r4, #812] @ 0x32c │ │ │ │ - ldr r1, [r4, #820] @ 0x334 │ │ │ │ - ldr r5, [pc, #184] @ a25b8 <__cxa_atexit@plt+0x94404> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r0, [r2, #12] │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - str r3, [r0, #12] │ │ │ │ + beq 9d69c <__cxa_atexit@plt+0x8f4e8> │ │ │ │ + ldr r3, [r4, #812] @ 0x32c │ │ │ │ + ldr r2, [r4, #820] @ 0x334 │ │ │ │ + ldr r1, [pc, #208] @ 9d6a8 <__cxa_atexit@plt+0x8f4f4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r1, [r5] │ │ │ │ + str r5, [r0, #12] │ │ │ │ add r6, r6, #4 │ │ │ │ - str r6, [r1, #4] │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldrd r0, [r2, #72] @ 0x48 │ │ │ │ - sub r6, r6, r3 │ │ │ │ + str r6, [r2, #4] │ │ │ │ + ldr r5, [r2] │ │ │ │ + ldrd r0, [r3, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ subs r0, r0, r6 │ │ │ │ sbc r1, r1, #0 │ │ │ │ - strd r0, [r2, #72] @ 0x48 │ │ │ │ + strd r0, [r3, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - blx r8 │ │ │ │ + mov r0, r7 │ │ │ │ + bl cf90 │ │ │ │ + mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -151763,49 +146698,55 @@ │ │ │ │ str r6, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add fp, r2, #100 @ 0x64 │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ + ldr r7, [pc, #28] @ 9d6ac <__cxa_atexit@plt+0x8f4f8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - muleq r0, r8, r1 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + @ instruction: 0x000001b8 │ │ │ │ + addseq ip, r5, #96, 30 @ 0x180 │ │ │ │ + rsbseq r0, sl, #60, 10 @ 0xf000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ - ldr r4, [pc, #192] @ a2690 <__cxa_atexit@plt+0x944dc> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [r0, #812] @ 0x32c │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - str r4, [r5] │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ + ldr r4, [r4, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #184] @ 9d784 <__cxa_atexit@plt+0x8f5d0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [r4, #12] │ │ │ │ ldr r4, [r7, #3] │ │ │ │ str r5, [r3, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ + ldr r7, [r0, #820] @ 0x334 │ │ │ │ add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r2, [r5, #72] @ 0x48 │ │ │ │ - ldr r1, [r5, #76] @ 0x4c │ │ │ │ - sub r6, r6, r3 │ │ │ │ + str r6, [r7, #4] │ │ │ │ + ldr r7, [r0, #812] @ 0x32c │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldrd r2, [r7, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ subs r2, r2, r6 │ │ │ │ - sbc r3, r1, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ + sbc r3, r3, #0 │ │ │ │ + strd r2, [r7, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - blx r8 │ │ │ │ + bl cf90 │ │ │ │ + mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -151820,408 +146761,234 @@ │ │ │ │ str r6, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add fp, r2, #100 @ 0x64 │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ a26b0 <__cxa_atexit@plt+0x944fc> │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + rsbseq r0, sl, #100, 8 @ 0x64000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ 9d7b0 <__cxa_atexit@plt+0x8f5fc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r7, [pc, #8] @ 9d7b4 <__cxa_atexit@plt+0x8f600> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - addseq r7, r5, #160, 30 @ 0x280 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ a26d4 <__cxa_atexit@plt+0x94520> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - mov r8, #0 │ │ │ │ - b 3efa68 <__cxa_atexit@plt+0x3e18b4> │ │ │ │ - addseq r7, r5, #12, 30 @ 0x30 │ │ │ │ - rsbseq fp, r9, #164, 26 @ 0x2900 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r9, r6 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a2738 <__cxa_atexit@plt+0x94584> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a2740 <__cxa_atexit@plt+0x9458c> │ │ │ │ - ldr r5, [pc, #76] @ a275c <__cxa_atexit@plt+0x945a8> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #72] @ a2760 <__cxa_atexit@plt+0x945ac> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #68] @ a2764 <__cxa_atexit@plt+0x945b0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r5, [r3] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - mov r6, r9 │ │ │ │ - b a2748 <__cxa_atexit@plt+0x94594> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ a2758 <__cxa_atexit@plt+0x945a4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - rsbseq fp, r9, #72, 26 @ 0x1200 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - subseq ip, pc, #81 @ 0x51 │ │ │ │ - rsbseq fp, r9, #24, 26 @ 0x600 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + b 3c1f4c <__cxa_atexit@plt+0x3b3d98> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + addseq ip, r5, #64, 30 @ 0x100 │ │ │ │ + rsbseq r0, sl, #52, 8 @ 0x34000000 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ a278c <__cxa_atexit@plt+0x945d8> │ │ │ │ + ldr r3, [pc, #40] @ 9d7f4 <__cxa_atexit@plt+0x8f640> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r9, r7 │ │ │ │ - b 3efc98 <__cxa_atexit@plt+0x3e1ae4> │ │ │ │ - rsbseq fp, r9, #28, 14 @ 0x700000 │ │ │ │ - rsbseq fp, r9, #0, 26 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a27e0 <__cxa_atexit@plt+0x9462c> │ │ │ │ - ldr r2, [pc, #56] @ a27ec <__cxa_atexit@plt+0x94638> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r1, [pc, #48] @ a27f0 <__cxa_atexit@plt+0x9463c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r3, #-8] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq a27d8 <__cxa_atexit@plt+0x94624> │ │ │ │ - b a2800 <__cxa_atexit@plt+0x9464c> │ │ │ │ + beq 9d7ec <__cxa_atexit@plt+0x8f638> │ │ │ │ + ldr r3, [pc, #24] @ 9d7f8 <__cxa_atexit@plt+0x8f644> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3c1f54 <__cxa_atexit@plt+0x3b3da0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - addseq r7, r5, #244, 26 @ 0x3d00 │ │ │ │ - rsbseq fp, r9, #156, 24 @ 0x9c00 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r0, sl, #240, 6 @ 0xc0000003 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - cmp r8, #3 │ │ │ │ - bhi a2878 <__cxa_atexit@plt+0x946c4> │ │ │ │ - add r7, pc, #4 │ │ │ │ - ldr r6, [r7, r8, lsl #2] │ │ │ │ - add pc, r7, r6 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - ldr r7, [pc, #168] @ a28e4 <__cxa_atexit@plt+0x94730> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b a286c <__cxa_atexit@plt+0x946b8> │ │ │ │ - ldr r7, [pc, #160] @ a28ec <__cxa_atexit@plt+0x94738> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b a2858 <__cxa_atexit@plt+0x946a4> │ │ │ │ - ldr r7, [pc, #152] @ a28f0 <__cxa_atexit@plt+0x9473c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - b a286c <__cxa_atexit@plt+0x946b8> │ │ │ │ - ldr r7, [pc, #128] @ a28e8 <__cxa_atexit@plt+0x94734> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r6, r9 │ │ │ │ + ldr r3, [pc, #12] @ 9d81c <__cxa_atexit@plt+0x8f668> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3c1f54 <__cxa_atexit@plt+0x3b3da0> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + rsbseq r0, sl, #204, 6 @ 0x30000003 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 9d844 <__cxa_atexit@plt+0x8f690> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c213c <__cxa_atexit@plt+0x3b3f88> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + rsbseq r0, sl, #164, 6 @ 0x90000002 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #80] @ 9d8ac <__cxa_atexit@plt+0x8f6f8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 9d89c <__cxa_atexit@plt+0x8f6e8> │ │ │ │ + ldr r7, [pc, #52] @ 9d8b0 <__cxa_atexit@plt+0x8f6fc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 9d890 <__cxa_atexit@plt+0x8f6dc> │ │ │ │ + mov r7, r8 │ │ │ │ + b 9d598 <__cxa_atexit@plt+0x8f3e4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a28c0 <__cxa_atexit@plt+0x9470c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a28c8 <__cxa_atexit@plt+0x94714> │ │ │ │ - ldr r5, [pc, #92] @ a28f4 <__cxa_atexit@plt+0x94740> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #88] @ a28f8 <__cxa_atexit@plt+0x94744> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #84] @ a28fc <__cxa_atexit@plt+0x94748> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r5, [r3] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - mov r6, r9 │ │ │ │ - b a28d0 <__cxa_atexit@plt+0x9471c> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ a28e0 <__cxa_atexit@plt+0x9472c> │ │ │ │ + ldr r7, [pc, #16] @ 9d8b4 <__cxa_atexit@plt+0x8f700> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rsbseq fp, r9, #192, 22 @ 0x30000 │ │ │ │ - addseq r8, r5, #100, 4 @ 0x40000006 │ │ │ │ - addseq r8, r5, #60, 4 @ 0xc0000003 │ │ │ │ - addseq r8, r5, #92, 4 @ 0xc0000005 │ │ │ │ - addseq r8, r5, #84, 4 @ 0x40000005 │ │ │ │ - @ instruction: 0xfffffed8 │ │ │ │ - @ instruction: 0xfffffe18 │ │ │ │ - subseq fp, pc, #3216 @ 0xc90 │ │ │ │ - rsbseq fp, r9, #140, 22 @ 0x23000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0xfffffd18 │ │ │ │ + rsbseq r0, sl, #80, 6 @ 0x40000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a2940 <__cxa_atexit@plt+0x9478c> │ │ │ │ - ldr r2, [pc, #36] @ a2950 <__cxa_atexit@plt+0x9479c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - mov r8, r3 │ │ │ │ - b 3efa50 <__cxa_atexit@plt+0x3e189c> │ │ │ │ + bcc 9d8f8 <__cxa_atexit@plt+0x8f744> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #36] @ 9d904 <__cxa_atexit@plt+0x8f750> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe6c │ │ │ │ - rsbseq fp, r9, #56, 22 @ 0xe000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi a29a8 <__cxa_atexit@plt+0x947f4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc a29b0 <__cxa_atexit@plt+0x947fc> │ │ │ │ - ldr r5, [pc, #64] @ a29cc <__cxa_atexit@plt+0x94818> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #60] @ a29d0 <__cxa_atexit@plt+0x9481c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r3, {r5, r8} │ │ │ │ - str r1, [r2] │ │ │ │ - sub r8, r6, #3 │ │ │ │ - mov r5, r2 │ │ │ │ - b cc41c <__cxa_atexit@plt+0xbe268> │ │ │ │ - mov r6, r3 │ │ │ │ - b a29b8 <__cxa_atexit@plt+0x94804> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ a29c8 <__cxa_atexit@plt+0x94814> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - rsbseq fp, r9, #224, 20 @ 0xe0000 │ │ │ │ - @ instruction: 0xffffff80 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bx r0 │ │ │ │ - rsbseq fp, r9, #172, 20 @ 0xac000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq ip, r5, #252, 24 @ 0xfc00 │ │ │ │ + andeq r0, r2, r1 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi a2a58 <__cxa_atexit@plt+0x948a4> │ │ │ │ - ldr r2, [pc, #128] @ a2a90 <__cxa_atexit@plt+0x948dc> │ │ │ │ + bhi 9d9b0 <__cxa_atexit@plt+0x8f7fc> │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r0, [pc, #160] @ 9d9d0 <__cxa_atexit@plt+0x8f81c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r3, {r0, r7} │ │ │ │ + cmp r2, r1 │ │ │ │ + bne 9d94c <__cxa_atexit@plt+0x8f798> │ │ │ │ + ldr r7, [pc, #144] @ 9d9d4 <__cxa_atexit@plt+0x8f820> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 9d9bc <__cxa_atexit@plt+0x8f808> │ │ │ │ + ldr r2, [pc, #108] @ 9d9d8 <__cxa_atexit@plt+0x8f824> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - sub r2, r3, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi a2a6c <__cxa_atexit@plt+0x948b8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc a2a74 <__cxa_atexit@plt+0x948c0> │ │ │ │ - ldr r5, [pc, #100] @ a2a9c <__cxa_atexit@plt+0x948e8> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #96] @ a2aa0 <__cxa_atexit@plt+0x948ec> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r6, {r5, r8} │ │ │ │ - str r1, [r2] │ │ │ │ - sub r8, r3, #3 │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + sub r2, r3, #15 │ │ │ │ + ldr lr, [pc, #92] @ 9d9dc <__cxa_atexit@plt+0x8f828> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #88] @ 9d9e0 <__cxa_atexit@plt+0x8f82c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + add r1, r6, #20 │ │ │ │ + stm r1, {r0, r8, lr} │ │ │ │ + str r2, [r6, #32] │ │ │ │ + str r6, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b cc41c <__cxa_atexit@plt+0xbe268> │ │ │ │ - ldr r7, [pc, #56] @ a2a98 <__cxa_atexit@plt+0x948e4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, r6 │ │ │ │ - b a2a7c <__cxa_atexit@plt+0x948c8> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ a2a94 <__cxa_atexit@plt+0x948e0> │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - rsbseq fp, r9, #28, 20 @ 0x1c000 │ │ │ │ - rsbseq fp, r9, #72, 20 @ 0x48000 │ │ │ │ - @ instruction: 0xfffffed4 │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + addseq ip, r5, #164, 24 @ 0xa400 │ │ │ │ + addseq ip, r5, #172, 24 @ 0xac00 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + addseq ip, r5, #92, 24 @ 0x5c00 │ │ │ │ + addseq ip, r5, #28, 26 @ 0x700 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, sl │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a2ad8 <__cxa_atexit@plt+0x94924> │ │ │ │ - ldr r2, [pc, #28] @ a2ae4 <__cxa_atexit@plt+0x94930> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - addseq r7, r5, #60, 28 @ 0x3c0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a2b30 <__cxa_atexit@plt+0x9497c> │ │ │ │ - ldr r3, [pc, #56] @ a2b44 <__cxa_atexit@plt+0x94990> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ a2b48 <__cxa_atexit@plt+0x94994> │ │ │ │ + bcc 9da54 <__cxa_atexit@plt+0x8f8a0> │ │ │ │ + ldr r2, [pc, #88] @ 9da64 <__cxa_atexit@plt+0x8f8b0> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r8, [r5] │ │ │ │ - ldr r1, [pc, #44] @ a2b4c <__cxa_atexit@plt+0x94998> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r8, r1, #3 │ │ │ │ - add r9, r3, #2 │ │ │ │ - add sl, r2, #2 │ │ │ │ - b c9428 <__cxa_atexit@plt+0xbb274> │ │ │ │ - ldr r7, [pc, #24] @ a2b50 <__cxa_atexit@plt+0x9499c> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + sub r2, r6, #15 │ │ │ │ + ldr lr, [pc, #68] @ 9da68 <__cxa_atexit@plt+0x8f8b4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r9, [pc, #64] @ 9da6c <__cxa_atexit@plt+0x8f8b8> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str r2, [r3, #32] │ │ │ │ + str r3, [r3, #36] @ 0x24 │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rsbseq fp, r9, #112, 18 @ 0x1c0000 │ │ │ │ - rsbseq fp, r9, #148, 18 @ 0x250000 │ │ │ │ - addseq r7, r5, #144, 30 @ 0x240 │ │ │ │ - rsbseq fp, r9, #120, 18 @ 0x1e0000 │ │ │ │ - rsbseq fp, r9, #80, 18 @ 0x140000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + @ instruction: 0xffffff00 │ │ │ │ + addseq ip, r5, #184, 22 @ 0x2e000 │ │ │ │ + addseq ip, r5, #120, 24 @ 0x7800 │ │ │ │ + rsbseq r0, sl, #120, 2 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a2ba0 <__cxa_atexit@plt+0x949ec> │ │ │ │ - ldr r3, [pc, #56] @ a2bb4 <__cxa_atexit@plt+0x94a00> │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 9db4c <__cxa_atexit@plt+0x8f998> │ │ │ │ + ldr r5, [r4, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #196] @ 9db5c <__cxa_atexit@plt+0x8f9a8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ a2bb8 <__cxa_atexit@plt+0x94a04> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r8, [r5] │ │ │ │ - ldr r1, [pc, #44] @ a2bbc <__cxa_atexit@plt+0x94a08> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r8, r1, #3 │ │ │ │ - add r9, r3, #2 │ │ │ │ - add sl, r2, #2 │ │ │ │ - b c9428 <__cxa_atexit@plt+0xbb274> │ │ │ │ - ldr r7, [pc, #24] @ a2bc0 <__cxa_atexit@plt+0x94a0c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - rsbseq fp, r9, #0, 18 │ │ │ │ - rsbseq fp, r9, #36, 18 @ 0x90000 │ │ │ │ - addseq r7, r5, #32, 30 @ 0x80 │ │ │ │ - rsbseq fp, r9, #8, 18 @ 0x20000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a2c08 <__cxa_atexit@plt+0x94a54> │ │ │ │ - ldr r7, [pc, #52] @ a2c1c <__cxa_atexit@plt+0x94a68> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - ldr r7, [pc, #44] @ a2c20 <__cxa_atexit@plt+0x94a6c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a2c00 <__cxa_atexit@plt+0x94a4c> │ │ │ │ - b a2c30 <__cxa_atexit@plt+0x94a7c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ a2c24 <__cxa_atexit@plt+0x94a70> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - addseq r7, r5, #192, 28 @ 0xc00 │ │ │ │ - rsbseq fp, r9, #188, 16 @ 0xbc0000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #224] @ a2d18 <__cxa_atexit@plt+0x94b64> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a2d10 <__cxa_atexit@plt+0x94b5c> │ │ │ │ - ldr r2, [r4, #812] @ 0x32c │ │ │ │ - ldr r1, [r4, #820] @ 0x334 │ │ │ │ - ldr r5, [pc, #184] @ a2d1c <__cxa_atexit@plt+0x94b68> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r0, [r2, #12] │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - str r3, [r0, #12] │ │ │ │ + str r3, [r7] │ │ │ │ + ldr r5, [r5, #12] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r7, [r4, #820] @ 0x334 │ │ │ │ add r6, r6, #4 │ │ │ │ - str r6, [r1, #4] │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldrd r0, [r2, #72] @ 0x48 │ │ │ │ - sub r6, r6, r3 │ │ │ │ + str r6, [r7, #4] │ │ │ │ + ldr r7, [r4, #812] @ 0x32c │ │ │ │ + ldr r5, [r4, #820] @ 0x334 │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldrd r0, [r7, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ subs r0, r0, r6 │ │ │ │ sbc r1, r1, #0 │ │ │ │ - strd r0, [r2, #72] @ 0x48 │ │ │ │ + strd r0, [r7, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - blx r8 │ │ │ │ + bl cf9c │ │ │ │ + mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -152236,26 +147003,213 @@ │ │ │ │ str r6, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add fp, r2, #100 @ 0x64 │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #12] @ 9db60 <__cxa_atexit@plt+0x8f9ac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - muleq r0, r8, r1 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + rsbseq r0, sl, #176 @ 0xb0 │ │ │ │ + rsbseq r0, sl, #136 @ 0x88 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 9dc70 <__cxa_atexit@plt+0x8fabc> │ │ │ │ + subs r2, r7, #1 │ │ │ │ + bmi 9dc24 <__cxa_atexit@plt+0x8fa70> │ │ │ │ + ldr r7, [pc, #320] @ 9dcd0 <__cxa_atexit@plt+0x8fb1c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #316] @ 9dcd4 <__cxa_atexit@plt+0x8fb20> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r0, [r5] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + add r3, r6, #48 @ 0x30 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 9dc80 <__cxa_atexit@plt+0x8facc> │ │ │ │ + ldr r1, [pc, #284] @ 9dcd8 <__cxa_atexit@plt+0x8fb24> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r6, #12]! │ │ │ │ + sub r1, r3, #15 │ │ │ │ + ldr lr, [pc, #272] @ 9dcdc <__cxa_atexit@plt+0x8fb28> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r8, [pc, #264] @ 9dce0 <__cxa_atexit@plt+0x8fb2c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + add r7, r6, #12 │ │ │ │ + stm r7, {r0, r2, r8} │ │ │ │ + str r0, [r6, #24] │ │ │ │ + str lr, [r6, #28] │ │ │ │ + str r1, [r6, #32] │ │ │ │ + str r6, [r6, #36] @ 0x24 │ │ │ │ + sub r8, r3, #6 │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 9dc98 <__cxa_atexit@plt+0x8fae4> │ │ │ │ + ldr r7, [pc, #216] @ 9dce4 <__cxa_atexit@plt+0x8fb30> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 9dc58 <__cxa_atexit@plt+0x8faa4> │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 9d598 <__cxa_atexit@plt+0x8f3e4> │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 9dcb0 <__cxa_atexit@plt+0x8fafc> │ │ │ │ + ldr r7, [pc, #180] @ 9dcec <__cxa_atexit@plt+0x8fb38> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [pc, #172] @ 9dcf0 <__cxa_atexit@plt+0x8fb3c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r3, r7, #1 │ │ │ │ + tst r3, #3 │ │ │ │ + beq 9dc68 <__cxa_atexit@plt+0x8fab4> │ │ │ │ + mov r7, r3 │ │ │ │ + b 9d598 <__cxa_atexit@plt+0x8f3e4> │ │ │ │ + ldr r0, [r3, #-6] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7, #1]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, #0 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #72] @ 9dce8 <__cxa_atexit@plt+0x8fb34> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #60] @ 9dcf4 <__cxa_atexit@plt+0x8fb40> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #56] @ 9dcf8 <__cxa_atexit@plt+0x8fb44> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe5c │ │ │ │ + andeq r0, r0, ip, ror #2 │ │ │ │ + @ instruction: 0xfffffd50 │ │ │ │ + addseq ip, r5, #16, 20 @ 0x10000 │ │ │ │ + addseq ip, r5, #204, 20 @ 0xcc000 │ │ │ │ + @ instruction: 0xfffff988 │ │ │ │ + rsbseq pc, r9, #84, 30 @ 0x150 │ │ │ │ + @ instruction: 0xfffff95c │ │ │ │ + addseq ip, r5, #172, 18 @ 0x2b0000 │ │ │ │ + rsbseq pc, r9, #60, 30 @ 0xf0 │ │ │ │ + addseq ip, r5, #48, 18 @ 0xc0000 │ │ │ │ + rsbseq pc, r9, #240, 28 @ 0xf00 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 9dd40 <__cxa_atexit@plt+0x8fb8c> │ │ │ │ + ldr r7, [pc, #52] @ 9dd54 <__cxa_atexit@plt+0x8fba0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 9dd34 <__cxa_atexit@plt+0x8fb80> │ │ │ │ + mov r7, r8 │ │ │ │ + b 9d598 <__cxa_atexit@plt+0x8f3e4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 9dd58 <__cxa_atexit@plt+0x8fba4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff874 │ │ │ │ + rsbseq pc, r9, #172, 28 @ 0xac0 │ │ │ │ + rsbseq pc, r9, #156, 28 @ 0x9c0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9dd98 <__cxa_atexit@plt+0x8fbe4> │ │ │ │ + ldr r2, [pc, #40] @ 9dda8 <__cxa_atexit@plt+0x8fbf4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #36] @ 9ddac <__cxa_atexit@plt+0x8fbf8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r2, r2, #1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + ldr r7, [pc, #16] @ 9ddb0 <__cxa_atexit@plt+0x8fbfc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + rsbseq pc, r9, #132, 28 @ 0x840 │ │ │ │ + addseq ip, r5, #172, 16 @ 0xac0000 │ │ │ │ + rsbseq pc, r9, #108, 28 @ 0x6c0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + rsbseq lr, r9, #188, 16 @ 0xbc0000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r6, r5, #12 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 9de20 <__cxa_atexit@plt+0x8fc6c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9de2c <__cxa_atexit@plt+0x8fc78> │ │ │ │ + ldr r2, [pc, #60] @ 9de3c <__cxa_atexit@plt+0x8fc88> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [pc, #52] @ 9de40 <__cxa_atexit@plt+0x8fc8c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r5, #-4]! │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b b27b0 <__cxa_atexit@plt+0xa45fc> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsbseq lr, r9, #68, 16 @ 0x440000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ - ldr r4, [pc, #192] @ a2df4 <__cxa_atexit@plt+0x94c40> │ │ │ │ + ldr r4, [pc, #192] @ 9df1c <__cxa_atexit@plt+0x8fd68> │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r0, #812] @ 0x32c │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - str r4, [r5] │ │ │ │ + str r7, [r5] │ │ │ │ + str r4, [r5, #-4]! │ │ │ │ ldr r3, [r3, #12] │ │ │ │ ldr r4, [r7, #3] │ │ │ │ str r5, [r3, #12] │ │ │ │ ldr r5, [r0, #820] @ 0x334 │ │ │ │ add r6, r6, #4 │ │ │ │ str r6, [r5, #4] │ │ │ │ ldr r5, [r0, #812] @ 0x32c │ │ │ │ @@ -152265,20 +147219,20 @@ │ │ │ │ ldr r1, [r5, #76] @ 0x4c │ │ │ │ sub r6, r6, r3 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r1, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - blx r8 │ │ │ │ + bl cfa8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -152293,439 +147247,219 @@ │ │ │ │ str r6, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add fp, r2, #100 @ 0x64 │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ a2e14 <__cxa_atexit@plt+0x94c60> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - addseq r7, r5, #60, 16 @ 0x3c0000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ a2e38 <__cxa_atexit@plt+0x94c84> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - mov r8, #0 │ │ │ │ - b 3efa68 <__cxa_atexit@plt+0x3e18b4> │ │ │ │ - addseq r7, r5, #168, 14 @ 0x2a00000 │ │ │ │ - rsbseq fp, r9, #144, 12 @ 0x9000000 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r9, r6 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a2e9c <__cxa_atexit@plt+0x94ce8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a2ea4 <__cxa_atexit@plt+0x94cf0> │ │ │ │ - ldr r5, [pc, #76] @ a2ec0 <__cxa_atexit@plt+0x94d0c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #72] @ a2ec4 <__cxa_atexit@plt+0x94d10> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #68] @ a2ec8 <__cxa_atexit@plt+0x94d14> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r5, [r3] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - mov r6, r9 │ │ │ │ - b a2eac <__cxa_atexit@plt+0x94cf8> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ a2ebc <__cxa_atexit@plt+0x94d08> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - rsbseq fp, r9, #52, 12 @ 0x3400000 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - subseq fp, pc, #13172736 @ 0xc90000 │ │ │ │ - rsbseq fp, r9, #4, 12 @ 0x400000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + rsbseq lr, r9, #104, 14 @ 0x1a00000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ a2ef0 <__cxa_atexit@plt+0x94d3c> │ │ │ │ + ldr r3, [pc, #24] @ 9df4c <__cxa_atexit@plt+0x8fd98> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r9, r7 │ │ │ │ - b 3efc98 <__cxa_atexit@plt+0x3e1ae4> │ │ │ │ - rsbseq sl, r9, #120, 30 @ 0x1e0 │ │ │ │ - rsbseq fp, r9, #236, 10 @ 0x3b000000 │ │ │ │ + ldr r7, [pc, #20] @ 9df50 <__cxa_atexit@plt+0x8fd9c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r0, [pc, #12] @ 9df54 <__cxa_atexit@plt+0x8fda0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + rsbseq lr, r9, #84, 14 @ 0x1500000 │ │ │ │ + rsbseq lr, r9, #72, 14 @ 0x1200000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a2fc4 <__cxa_atexit@plt+0x94e10> │ │ │ │ - ldr r6, [pc, #212] @ a2fec <__cxa_atexit@plt+0x94e38> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #204] @ a2ff0 <__cxa_atexit@plt+0x94e3c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r6, [r5, #-12] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [pc, #184] @ 9e024 <__cxa_atexit@plt+0x8fe70> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r1, #0 │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq a2f5c <__cxa_atexit@plt+0x94da8> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - cmp r8, #0 │ │ │ │ - beq a2f6c <__cxa_atexit@plt+0x94db8> │ │ │ │ - cmp r8, #1 │ │ │ │ - bne a2f84 <__cxa_atexit@plt+0x94dd0> │ │ │ │ - ldr r7, [pc, #168] @ a2ffc <__cxa_atexit@plt+0x94e48> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - b a2f78 <__cxa_atexit@plt+0x94dc4> │ │ │ │ + beq 9dfc8 <__cxa_atexit@plt+0x8fe14> │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r8, [r5] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 9dfd4 <__cxa_atexit@plt+0x8fe20> │ │ │ │ + bl 3c212c <__cxa_atexit@plt+0x3b3f78> │ │ │ │ + mov r1, #0 │ │ │ │ + mov r3, r8 │ │ │ │ + ldr r2, [r3, #4]! │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + ldrex r1, [r3] │ │ │ │ + strex r1, r7, [r3] │ │ │ │ + cmp r1, #0 │ │ │ │ + bne 9dfb4 <__cxa_atexit@plt+0x8fe00> │ │ │ │ + b 9dff0 <__cxa_atexit@plt+0x8fe3c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #132] @ a2ff8 <__cxa_atexit@plt+0x94e44> │ │ │ │ + mov r3, r8 │ │ │ │ + ldr r2, [r3, #4]! │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + ldrex r1, [r3] │ │ │ │ + strex r1, r7, [r3] │ │ │ │ + cmp r1, #0 │ │ │ │ + bne 9dfe0 <__cxa_atexit@plt+0x8fe2c> │ │ │ │ + ldr r7, [r8] │ │ │ │ + ldr r3, [pc, #44] @ 9e028 <__cxa_atexit@plt+0x8fe74> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + cmp r7, r3 │ │ │ │ + bne 9e010 <__cxa_atexit@plt+0x8fe5c> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r8 │ │ │ │ + bl 3c200c <__cxa_atexit@plt+0x3b3e58> │ │ │ │ + ldr r7, [pc, #20] @ 9e02c <__cxa_atexit@plt+0x8fe78> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a2fd0 <__cxa_atexit@plt+0x94e1c> │ │ │ │ - ldr r5, [pc, #100] @ a3000 <__cxa_atexit@plt+0x94e4c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #96] @ a3004 <__cxa_atexit@plt+0x94e50> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #92] @ a3008 <__cxa_atexit@plt+0x94e54> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r5, [r3] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ a2ff4 <__cxa_atexit@plt+0x94e40> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - sub r5, r5, #8 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - addseq r7, r5, #144, 12 @ 0x9000000 │ │ │ │ - rsbseq fp, r9, #16, 10 @ 0x4000000 │ │ │ │ - addseq r7, r5, #164, 18 @ 0x290000 │ │ │ │ - addseq r7, r5, #192, 18 @ 0x300000 │ │ │ │ - @ instruction: 0xffffff38 │ │ │ │ - @ instruction: 0xfffffe78 │ │ │ │ - subseq fp, pc, #42205184 @ 0x2840000 │ │ │ │ - rsbseq fp, r9, #212, 8 @ 0xd4000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - cmp r8, #0 │ │ │ │ - beq a3048 <__cxa_atexit@plt+0x94e94> │ │ │ │ - cmp r8, #1 │ │ │ │ - bne a3060 <__cxa_atexit@plt+0x94eac> │ │ │ │ - ldr r7, [pc, #144] @ a30d0 <__cxa_atexit@plt+0x94f1c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - b a3054 <__cxa_atexit@plt+0x94ea0> │ │ │ │ - ldr r7, [pc, #124] @ a30cc <__cxa_atexit@plt+0x94f18> │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + addseq ip, r5, #84, 14 @ 0x1500000 │ │ │ │ + addseq ip, r5, #76, 12 @ 0x4c00000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 9e074 <__cxa_atexit@plt+0x8fec0> │ │ │ │ + bl 3c212c <__cxa_atexit@plt+0x3b3f78> │ │ │ │ + mov r1, #0 │ │ │ │ + mov r3, r8 │ │ │ │ + ldr r2, [r3, #4]! │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + ldrex r1, [r3] │ │ │ │ + strex r1, r7, [r3] │ │ │ │ + cmp r1, #0 │ │ │ │ + bne 9e060 <__cxa_atexit@plt+0x8feac> │ │ │ │ + b 9e094 <__cxa_atexit@plt+0x8fee0> │ │ │ │ + mov r1, #0 │ │ │ │ + mov r3, r8 │ │ │ │ + ldr r2, [r3, #4]! │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + ldrex r1, [r3] │ │ │ │ + strex r1, r7, [r3] │ │ │ │ + cmp r1, #0 │ │ │ │ + bne 9e084 <__cxa_atexit@plt+0x8fed0> │ │ │ │ + ldr r7, [r8] │ │ │ │ + ldr r3, [pc, #40] @ 9e0c8 <__cxa_atexit@plt+0x8ff14> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + cmp r7, r3 │ │ │ │ + bne 9e0b4 <__cxa_atexit@plt+0x8ff00> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r8 │ │ │ │ + bl 3c200c <__cxa_atexit@plt+0x3b3e58> │ │ │ │ + ldr r7, [pc, #16] @ 9e0cc <__cxa_atexit@plt+0x8ff18> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a30a8 <__cxa_atexit@plt+0x94ef4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a30b0 <__cxa_atexit@plt+0x94efc> │ │ │ │ - ldr r5, [pc, #84] @ a30d4 <__cxa_atexit@plt+0x94f20> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #80] @ a30d8 <__cxa_atexit@plt+0x94f24> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #76] @ a30dc <__cxa_atexit@plt+0x94f28> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r5, [r3] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - mov r6, r9 │ │ │ │ - b a30b8 <__cxa_atexit@plt+0x94f04> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ a30c8 <__cxa_atexit@plt+0x94f14> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - rsbseq fp, r9, #40, 8 @ 0x28000000 │ │ │ │ - addseq r7, r5, #200, 16 @ 0xc80000 │ │ │ │ - addseq r7, r5, #212, 16 @ 0xd40000 │ │ │ │ - @ instruction: 0xfffffe54 │ │ │ │ - @ instruction: 0xfffffd94 │ │ │ │ - subseq fp, pc, #198180864 @ 0xbd00000 │ │ │ │ - rsbseq fp, r9, #252, 6 @ 0xf0000003 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a3120 <__cxa_atexit@plt+0x94f6c> │ │ │ │ - ldr r2, [pc, #36] @ a3130 <__cxa_atexit@plt+0x94f7c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - mov r8, r3 │ │ │ │ - b 3efa50 <__cxa_atexit@plt+0x3e189c> │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffdf0 │ │ │ │ - rsbseq fp, r9, #168, 6 @ 0xa0000002 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + addseq ip, r5, #176, 12 @ 0xb000000 │ │ │ │ + addseq ip, r5, #168, 10 @ 0x2a000000 │ │ │ │ + rsbseq lr, r9, #180, 10 @ 0x2d000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi a3188 <__cxa_atexit@plt+0x94fd4> │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9e124 <__cxa_atexit@plt+0x8ff70> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ + add r6, r2, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc a3190 <__cxa_atexit@plt+0x94fdc> │ │ │ │ - ldr r5, [pc, #64] @ a31ac <__cxa_atexit@plt+0x94ff8> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #60] @ a31b0 <__cxa_atexit@plt+0x94ffc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r3, {r5, r8} │ │ │ │ - str r1, [r2] │ │ │ │ - sub r8, r6, #3 │ │ │ │ - mov r5, r2 │ │ │ │ - b cc21c <__cxa_atexit@plt+0xbe068> │ │ │ │ - mov r6, r3 │ │ │ │ - b a3198 <__cxa_atexit@plt+0x94fe4> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ a31a8 <__cxa_atexit@plt+0x94ff4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - rsbseq fp, r9, #80, 6 @ 0x40000001 │ │ │ │ - @ instruction: 0xffffff80 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bx r0 │ │ │ │ - rsbseq fp, r9, #28, 6 @ 0x70000000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a3238 <__cxa_atexit@plt+0x95084> │ │ │ │ - ldr r2, [pc, #128] @ a3270 <__cxa_atexit@plt+0x950bc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - sub r2, r3, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi a324c <__cxa_atexit@plt+0x95098> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc a3254 <__cxa_atexit@plt+0x950a0> │ │ │ │ - ldr r5, [pc, #100] @ a327c <__cxa_atexit@plt+0x950c8> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #96] @ a3280 <__cxa_atexit@plt+0x950cc> │ │ │ │ + bcc 9e12c <__cxa_atexit@plt+0x8ff78> │ │ │ │ + ldr r1, [pc, #64] @ 9e148 <__cxa_atexit@plt+0x8ff94> │ │ │ │ add r1, pc, r1 │ │ │ │ - stmib r6, {r5, r8} │ │ │ │ - str r1, [r2] │ │ │ │ - sub r8, r3, #3 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b cc21c <__cxa_atexit@plt+0xbe068> │ │ │ │ - ldr r7, [pc, #56] @ a3278 <__cxa_atexit@plt+0x950c4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [pc, #60] @ 9e14c <__cxa_atexit@plt+0x8ff98> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r1, r9} │ │ │ │ + sub r2, r6, #3 │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, r6 │ │ │ │ - b a325c <__cxa_atexit@plt+0x950a8> │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r2 │ │ │ │ + b 9e134 <__cxa_atexit@plt+0x8ff80> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ a3274 <__cxa_atexit@plt+0x950c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - rsbseq fp, r9, #140, 4 @ 0xc0000008 │ │ │ │ - rsbseq fp, r9, #184, 4 @ 0x8000000b │ │ │ │ - @ instruction: 0xfffffed4 │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a32b8 <__cxa_atexit@plt+0x95104> │ │ │ │ - ldr r2, [pc, #28] @ a32c4 <__cxa_atexit@plt+0x95110> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - addseq r7, r5, #92, 12 @ 0x5c00000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a3310 <__cxa_atexit@plt+0x9515c> │ │ │ │ - ldr r3, [pc, #56] @ a3324 <__cxa_atexit@plt+0x95170> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ a3328 <__cxa_atexit@plt+0x95174> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r8, [r5] │ │ │ │ - ldr r1, [pc, #44] @ a332c <__cxa_atexit@plt+0x95178> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r8, r1, #3 │ │ │ │ - add r9, r3, #2 │ │ │ │ - add sl, r2, #2 │ │ │ │ - b c9428 <__cxa_atexit@plt+0xbb274> │ │ │ │ - ldr r7, [pc, #24] @ a3330 <__cxa_atexit@plt+0x9517c> │ │ │ │ + ldr r7, [pc, #8] @ 9e144 <__cxa_atexit@plt+0x8ff90> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rsbseq fp, r9, #224, 2 @ 0x38 │ │ │ │ - rsbseq fp, r9, #4, 4 @ 0x40000000 │ │ │ │ - addseq r7, r5, #184, 14 @ 0x2e00000 │ │ │ │ - rsbseq fp, r9, #232, 2 @ 0x3a │ │ │ │ - rsbseq fp, r9, #192, 2 @ 0x30 │ │ │ │ + rsbseq pc, r9, #216, 20 @ 0xd8000 │ │ │ │ + @ instruction: 0xfffffccc │ │ │ │ + addseq ip, r5, #36, 10 @ 0x9000000 │ │ │ │ + rsbseq pc, r9, #152, 20 @ 0x98000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a3380 <__cxa_atexit@plt+0x951cc> │ │ │ │ - ldr r3, [pc, #56] @ a3394 <__cxa_atexit@plt+0x951e0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ a3398 <__cxa_atexit@plt+0x951e4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r8, [r5] │ │ │ │ - ldr r1, [pc, #44] @ a339c <__cxa_atexit@plt+0x951e8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r8, r1, #3 │ │ │ │ - add r9, r3, #2 │ │ │ │ - add sl, r2, #2 │ │ │ │ - b c9428 <__cxa_atexit@plt+0xbb274> │ │ │ │ - ldr r7, [pc, #24] @ a33a0 <__cxa_atexit@plt+0x951ec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - rsbseq fp, r9, #112, 2 │ │ │ │ - rsbseq fp, r9, #148, 2 @ 0x25 │ │ │ │ - addseq r7, r5, #72, 14 @ 0x1200000 │ │ │ │ - rsbseq fp, r9, #120, 2 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a33e8 <__cxa_atexit@plt+0x95234> │ │ │ │ - ldr r7, [pc, #52] @ a33fc <__cxa_atexit@plt+0x95248> │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 9e194 <__cxa_atexit@plt+0x8ffe0> │ │ │ │ + ldr r7, [pc, #48] @ 9e1a4 <__cxa_atexit@plt+0x8fff0> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - ldr r7, [pc, #44] @ a3400 <__cxa_atexit@plt+0x9524c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a33e0 <__cxa_atexit@plt+0x9522c> │ │ │ │ - b a3410 <__cxa_atexit@plt+0x9525c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 9e188 <__cxa_atexit@plt+0x8ffd4> │ │ │ │ + mov r7, r8 │ │ │ │ + b 9e1b8 <__cxa_atexit@plt+0x90004> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ a3404 <__cxa_atexit@plt+0x95250> │ │ │ │ + ldr r7, [pc, #12] @ 9e1a8 <__cxa_atexit@plt+0x8fff4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - addseq r7, r5, #232, 12 @ 0xe800000 │ │ │ │ - rsbseq fp, r9, #44, 2 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #224] @ a34f8 <__cxa_atexit@plt+0x95344> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsbseq pc, r9, #128, 20 @ 0x80000 │ │ │ │ + rsbseq pc, r9, #64, 20 @ 0x40000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 9e2a8 <__cxa_atexit@plt+0x900f4> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #236] @ 9e2c4 <__cxa_atexit@plt+0x90110> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq a34f0 <__cxa_atexit@plt+0x9533c> │ │ │ │ - ldr r2, [r4, #812] @ 0x32c │ │ │ │ - ldr r1, [r4, #820] @ 0x334 │ │ │ │ - ldr r5, [pc, #184] @ a34fc <__cxa_atexit@plt+0x95348> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r0, [r2, #12] │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - str r3, [r0, #12] │ │ │ │ + beq 9e2bc <__cxa_atexit@plt+0x90108> │ │ │ │ + ldr r3, [r4, #812] @ 0x32c │ │ │ │ + ldr r2, [r4, #820] @ 0x334 │ │ │ │ + ldr r1, [pc, #208] @ 9e2c8 <__cxa_atexit@plt+0x90114> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r1, [r5] │ │ │ │ + str r5, [r0, #12] │ │ │ │ add r6, r6, #4 │ │ │ │ - str r6, [r1, #4] │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldrd r0, [r2, #72] @ 0x48 │ │ │ │ - sub r6, r6, r3 │ │ │ │ + str r6, [r2, #4] │ │ │ │ + ldr r5, [r2] │ │ │ │ + ldrd r0, [r3, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ subs r0, r0, r6 │ │ │ │ sbc r1, r1, #0 │ │ │ │ - strd r0, [r2, #72] @ 0x48 │ │ │ │ + strd r0, [r3, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - blx r8 │ │ │ │ + mov r0, r7 │ │ │ │ + bl cfb4 │ │ │ │ + mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -152740,49 +147474,55 @@ │ │ │ │ str r6, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add fp, r2, #100 @ 0x64 │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ + ldr r7, [pc, #28] @ 9e2cc <__cxa_atexit@plt+0x90118> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - muleq r0, r8, r1 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + @ instruction: 0x000001b8 │ │ │ │ + addseq ip, r5, #64, 6 │ │ │ │ + rsbseq pc, r9, #28, 18 @ 0x70000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ - ldr r4, [pc, #192] @ a35d4 <__cxa_atexit@plt+0x95420> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [r0, #812] @ 0x32c │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - str r4, [r5] │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ + ldr r4, [r4, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #184] @ 9e3a4 <__cxa_atexit@plt+0x901f0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [r4, #12] │ │ │ │ ldr r4, [r7, #3] │ │ │ │ str r5, [r3, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ + ldr r7, [r0, #820] @ 0x334 │ │ │ │ add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r2, [r5, #72] @ 0x48 │ │ │ │ - ldr r1, [r5, #76] @ 0x4c │ │ │ │ - sub r6, r6, r3 │ │ │ │ + str r6, [r7, #4] │ │ │ │ + ldr r7, [r0, #812] @ 0x32c │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldrd r2, [r7, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ subs r2, r2, r6 │ │ │ │ - sbc r3, r1, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ + sbc r3, r3, #0 │ │ │ │ + strd r2, [r7, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - blx r8 │ │ │ │ + bl cfb4 │ │ │ │ + mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -152797,287 +147537,234 @@ │ │ │ │ str r6, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add fp, r2, #100 @ 0x64 │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ a35f4 <__cxa_atexit@plt+0x95440> │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + rsbseq pc, r9, #68, 16 @ 0x440000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ 9e3d0 <__cxa_atexit@plt+0x9021c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r7, [pc, #8] @ 9e3d4 <__cxa_atexit@plt+0x90220> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - addseq r7, r5, #92 @ 0x5c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a36a8 <__cxa_atexit@plt+0x954f4> │ │ │ │ - ldr lr, [pc, #176] @ a36c4 <__cxa_atexit@plt+0x95510> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #164] @ a36c8 <__cxa_atexit@plt+0x95514> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ - tst r2, #3 │ │ │ │ - beq a368c <__cxa_atexit@plt+0x954d8> │ │ │ │ - ldr r0, [pc, #144] @ a36cc <__cxa_atexit@plt+0x95518> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [r2, #3] │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ + b 3c1f4c <__cxa_atexit@plt+0x3b3d98> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + addseq ip, r5, #32, 6 @ 0x80000000 │ │ │ │ + rsbseq pc, r9, #20, 16 @ 0x140000 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #40] @ 9e414 <__cxa_atexit@plt+0x90260> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq a369c <__cxa_atexit@plt+0x954e8> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc a36b0 <__cxa_atexit@plt+0x954fc> │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [pc, #92] @ a36d0 <__cxa_atexit@plt+0x9551c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ + beq 9e40c <__cxa_atexit@plt+0x90258> │ │ │ │ + ldr r3, [pc, #24] @ 9e418 <__cxa_atexit@plt+0x90264> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3c1f54 <__cxa_atexit@plt+0x3b3da0> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - addseq r6, r5, #144, 30 @ 0x240 │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - addseq r7, r5, #140, 4 @ 0xc0000008 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + rsbseq pc, r9, #208, 14 @ 0x3400000 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 9e43c <__cxa_atexit@plt+0x90288> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3c1f54 <__cxa_atexit@plt+0x3b3da0> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + rsbseq pc, r9, #172, 14 @ 0x2b00000 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 9e464 <__cxa_atexit@plt+0x902b0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c213c <__cxa_atexit@plt+0x3b3f88> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + rsbseq pc, r9, #132, 14 @ 0x2100000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #96] @ a3744 <__cxa_atexit@plt+0x95590> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #80] @ 9e4cc <__cxa_atexit@plt+0x90318> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a372c <__cxa_atexit@plt+0x95578> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc a3734 <__cxa_atexit@plt+0x95580> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r1, [pc, #44] @ a3748 <__cxa_atexit@plt+0x95594> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r2, r7} │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 9e4bc <__cxa_atexit@plt+0x90308> │ │ │ │ + ldr r7, [pc, #52] @ 9e4d0 <__cxa_atexit@plt+0x9031c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 9e4b0 <__cxa_atexit@plt+0x902fc> │ │ │ │ + mov r7, r8 │ │ │ │ + b 9e1b8 <__cxa_atexit@plt+0x90004> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #16] @ 9e4d4 <__cxa_atexit@plt+0x90320> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - addseq r7, r5, #228, 2 @ 0x39 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0xfffffd18 │ │ │ │ + rsbseq pc, r9, #88, 14 @ 0x1600000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a3790 <__cxa_atexit@plt+0x955dc> │ │ │ │ - ldr r2, [pc, #44] @ a379c <__cxa_atexit@plt+0x955e8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + bcc 9e518 <__cxa_atexit@plt+0x90364> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + ldr r2, [pc, #36] @ 9e524 <__cxa_atexit@plt+0x90370> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r7, r5, #144, 2 @ 0x24 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r6 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq ip, r5, #220 @ 0xdc │ │ │ │ + andeq r0, r2, r1 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 9e5d0 <__cxa_atexit@plt+0x9041c> │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r0, [pc, #160] @ 9e5f0 <__cxa_atexit@plt+0x9043c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r3, {r0, r7} │ │ │ │ + cmp r2, r1 │ │ │ │ + bne 9e56c <__cxa_atexit@plt+0x903b8> │ │ │ │ + ldr r7, [pc, #144] @ 9e5f4 <__cxa_atexit@plt+0x90440> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a37e0 <__cxa_atexit@plt+0x9562c> │ │ │ │ - ldr r2, [pc, #40] @ a37f0 <__cxa_atexit@plt+0x9563c> │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 9e5dc <__cxa_atexit@plt+0x90428> │ │ │ │ + ldr r2, [pc, #108] @ 9e5f8 <__cxa_atexit@plt+0x90444> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - mov r8, r3 │ │ │ │ - b 3efa50 <__cxa_atexit@plt+0x3e189c> │ │ │ │ - mov r3, #16 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + sub r2, r3, #15 │ │ │ │ + ldr lr, [pc, #92] @ 9e5fc <__cxa_atexit@plt+0x90448> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #88] @ 9e600 <__cxa_atexit@plt+0x9044c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + add r1, r6, #20 │ │ │ │ + stm r1, {r0, r8, lr} │ │ │ │ + str r2, [r6, #32] │ │ │ │ + str r6, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe34 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + addseq ip, r5, #132 @ 0x84 │ │ │ │ + addseq ip, r5, #140 @ 0x8c │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + addseq ip, r5, #60 @ 0x3c │ │ │ │ + addseq ip, r5, #252 @ 0xfc │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, sl │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a3828 <__cxa_atexit@plt+0x95674> │ │ │ │ - ldr r2, [pc, #36] @ a3840 <__cxa_atexit@plt+0x9568c> │ │ │ │ + bcc 9e674 <__cxa_atexit@plt+0x904c0> │ │ │ │ + ldr r2, [pc, #88] @ 9e684 <__cxa_atexit@plt+0x904d0> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - sub r8, r6, #2 │ │ │ │ - b cb81c <__cxa_atexit@plt+0xbd668> │ │ │ │ - ldr r7, [pc, #20] @ a3844 <__cxa_atexit@plt+0x95690> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + sub r2, r6, #15 │ │ │ │ + ldr lr, [pc, #68] @ 9e688 <__cxa_atexit@plt+0x904d4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r9, [pc, #64] @ 9e68c <__cxa_atexit@plt+0x904d8> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str r2, [r3, #32] │ │ │ │ + str r3, [r3, #36] @ 0x24 │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - rsbseq sl, r9, #248, 24 @ 0xf800 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a3890 <__cxa_atexit@plt+0x956dc> │ │ │ │ - ldr r3, [pc, #56] @ a38a4 <__cxa_atexit@plt+0x956f0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ a38a8 <__cxa_atexit@plt+0x956f4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r8, [r5] │ │ │ │ - ldr r1, [pc, #44] @ a38ac <__cxa_atexit@plt+0x956f8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r8, r1, #3 │ │ │ │ - add r9, r3, #2 │ │ │ │ - add sl, r2, #2 │ │ │ │ - b c9428 <__cxa_atexit@plt+0xbb274> │ │ │ │ - ldr r7, [pc, #24] @ a38b0 <__cxa_atexit@plt+0x956fc> │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rsbseq sl, r9, #176, 24 @ 0xb000 │ │ │ │ - rsbseq sl, r9, #180, 24 @ 0xb400 │ │ │ │ - addseq r7, r5, #64, 4 │ │ │ │ - rsbseq sl, r9, #148, 24 @ 0x9400 │ │ │ │ - rsbseq sl, r9, #108, 24 @ 0x6c00 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + @ instruction: 0xffffff00 │ │ │ │ + addseq fp, r5, #152, 30 @ 0x260 │ │ │ │ + addseq ip, r5, #88 @ 0x58 │ │ │ │ + rsbseq pc, r9, #128, 10 @ 0x20000000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a3900 <__cxa_atexit@plt+0x9574c> │ │ │ │ - ldr r3, [pc, #56] @ a3914 <__cxa_atexit@plt+0x95760> │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 9e76c <__cxa_atexit@plt+0x905b8> │ │ │ │ + ldr r5, [r4, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #196] @ 9e77c <__cxa_atexit@plt+0x905c8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ a3918 <__cxa_atexit@plt+0x95764> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r8, [r5] │ │ │ │ - ldr r1, [pc, #44] @ a391c <__cxa_atexit@plt+0x95768> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r8, r1, #3 │ │ │ │ - add r9, r3, #2 │ │ │ │ - add sl, r2, #2 │ │ │ │ - b c9428 <__cxa_atexit@plt+0xbb274> │ │ │ │ - ldr r7, [pc, #24] @ a3920 <__cxa_atexit@plt+0x9576c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - rsbseq sl, r9, #64, 24 @ 0x4000 │ │ │ │ - rsbseq sl, r9, #68, 24 @ 0x4400 │ │ │ │ - addseq r7, r5, #208, 2 @ 0x34 │ │ │ │ - rsbseq sl, r9, #36, 24 @ 0x2400 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a3968 <__cxa_atexit@plt+0x957b4> │ │ │ │ - ldr r7, [pc, #52] @ a397c <__cxa_atexit@plt+0x957c8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - ldr r7, [pc, #44] @ a3980 <__cxa_atexit@plt+0x957cc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a3960 <__cxa_atexit@plt+0x957ac> │ │ │ │ - b a3990 <__cxa_atexit@plt+0x957dc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ a3984 <__cxa_atexit@plt+0x957d0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - addseq r7, r5, #112, 2 │ │ │ │ - rsbseq sl, r9, #212, 22 @ 0x35000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #224] @ a3a78 <__cxa_atexit@plt+0x958c4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a3a70 <__cxa_atexit@plt+0x958bc> │ │ │ │ - ldr r2, [r4, #812] @ 0x32c │ │ │ │ - ldr r1, [r4, #820] @ 0x334 │ │ │ │ - ldr r5, [pc, #184] @ a3a7c <__cxa_atexit@plt+0x958c8> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r0, [r2, #12] │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - str r3, [r0, #12] │ │ │ │ + str r3, [r7] │ │ │ │ + ldr r5, [r5, #12] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r7, [r4, #820] @ 0x334 │ │ │ │ add r6, r6, #4 │ │ │ │ - str r6, [r1, #4] │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldrd r0, [r2, #72] @ 0x48 │ │ │ │ - sub r6, r6, r3 │ │ │ │ + str r6, [r7, #4] │ │ │ │ + ldr r7, [r4, #812] @ 0x32c │ │ │ │ + ldr r5, [r4, #820] @ 0x334 │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldrd r0, [r7, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ subs r0, r0, r6 │ │ │ │ sbc r1, r1, #0 │ │ │ │ - strd r0, [r2, #72] @ 0x48 │ │ │ │ + strd r0, [r7, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - blx r8 │ │ │ │ + bl cfc0 │ │ │ │ + mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -153092,344 +147779,1474 @@ │ │ │ │ str r6, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add fp, r2, #100 @ 0x64 │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ + ldr r7, [pc, #12] @ 9e780 <__cxa_atexit@plt+0x905cc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + rsbseq pc, r9, #176, 8 @ 0xb0000000 │ │ │ │ + rsbseq pc, r9, #144, 8 @ 0x90000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 9e890 <__cxa_atexit@plt+0x906dc> │ │ │ │ + subs r2, r7, #1 │ │ │ │ + bmi 9e844 <__cxa_atexit@plt+0x90690> │ │ │ │ + ldr r7, [pc, #320] @ 9e8f0 <__cxa_atexit@plt+0x9073c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #316] @ 9e8f4 <__cxa_atexit@plt+0x90740> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r0, [r5] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + add r3, r6, #48 @ 0x30 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 9e8a0 <__cxa_atexit@plt+0x906ec> │ │ │ │ + ldr r1, [pc, #284] @ 9e8f8 <__cxa_atexit@plt+0x90744> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r6, #12]! │ │ │ │ + sub r1, r3, #15 │ │ │ │ + ldr lr, [pc, #272] @ 9e8fc <__cxa_atexit@plt+0x90748> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r8, [pc, #264] @ 9e900 <__cxa_atexit@plt+0x9074c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + add r7, r6, #12 │ │ │ │ + stm r7, {r0, r2, r8} │ │ │ │ + str r0, [r6, #24] │ │ │ │ + str lr, [r6, #28] │ │ │ │ + str r1, [r6, #32] │ │ │ │ + str r6, [r6, #36] @ 0x24 │ │ │ │ + sub r8, r3, #6 │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 9e8b8 <__cxa_atexit@plt+0x90704> │ │ │ │ + ldr r7, [pc, #216] @ 9e904 <__cxa_atexit@plt+0x90750> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 9e878 <__cxa_atexit@plt+0x906c4> │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 9e1b8 <__cxa_atexit@plt+0x90004> │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 9e8d0 <__cxa_atexit@plt+0x9071c> │ │ │ │ + ldr r7, [pc, #180] @ 9e90c <__cxa_atexit@plt+0x90758> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [pc, #172] @ 9e910 <__cxa_atexit@plt+0x9075c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r3, r7, #1 │ │ │ │ + tst r3, #3 │ │ │ │ + beq 9e888 <__cxa_atexit@plt+0x906d4> │ │ │ │ + mov r7, r3 │ │ │ │ + b 9e1b8 <__cxa_atexit@plt+0x90004> │ │ │ │ + ldr r0, [r3, #-6] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7, #1]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, #0 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #72] @ 9e908 <__cxa_atexit@plt+0x90754> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #60] @ 9e914 <__cxa_atexit@plt+0x90760> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #56] @ 9e918 <__cxa_atexit@plt+0x90764> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe5c │ │ │ │ + andeq r0, r0, ip, ror #2 │ │ │ │ + @ instruction: 0xfffffd50 │ │ │ │ + addseq fp, r5, #240, 26 @ 0x3c00 │ │ │ │ + addseq fp, r5, #172, 28 @ 0xac0 │ │ │ │ + @ instruction: 0xfffff988 │ │ │ │ + rsbseq pc, r9, #92, 6 @ 0x70000001 │ │ │ │ + @ instruction: 0xfffff95c │ │ │ │ + addseq fp, r5, #140, 26 @ 0x2300 │ │ │ │ + rsbseq pc, r9, #68, 6 @ 0x10000001 │ │ │ │ + addseq fp, r5, #16, 26 @ 0x400 │ │ │ │ + rsbseq pc, r9, #248, 4 @ 0x8000000f │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 9e960 <__cxa_atexit@plt+0x907ac> │ │ │ │ + ldr r7, [pc, #52] @ 9e974 <__cxa_atexit@plt+0x907c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 9e954 <__cxa_atexit@plt+0x907a0> │ │ │ │ + mov r7, r8 │ │ │ │ + b 9e1b8 <__cxa_atexit@plt+0x90004> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 9e978 <__cxa_atexit@plt+0x907c4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff874 │ │ │ │ + rsbseq pc, r9, #180, 4 @ 0x4000000b │ │ │ │ + rsbseq pc, r9, #156, 4 @ 0xc0000009 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9e9b8 <__cxa_atexit@plt+0x90804> │ │ │ │ + ldr r2, [pc, #40] @ 9e9c8 <__cxa_atexit@plt+0x90814> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #36] @ 9e9cc <__cxa_atexit@plt+0x90818> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r2, r2, #1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + ldr r7, [pc, #16] @ 9e9d0 <__cxa_atexit@plt+0x9081c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + rsbseq pc, r9, #132, 4 @ 0x40000008 │ │ │ │ + addseq fp, r5, #140, 24 @ 0x8c00 │ │ │ │ + rsbseq pc, r9, #108, 4 @ 0xc0000006 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9ea2c <__cxa_atexit@plt+0x90878> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 9ea24 <__cxa_atexit@plt+0x90870> │ │ │ │ + ldr r3, [pc, #48] @ 9ea34 <__cxa_atexit@plt+0x90880> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #44] @ 9ea38 <__cxa_atexit@plt+0x90884> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #36] @ 9ea3c <__cxa_atexit@plt+0x90888> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + b 1616b18 <__cxa_atexit@plt+0x1608964> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - muleq r0, r8, r1 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsbeq r0, r0, #46 @ 0x2e │ │ │ │ + addseq fp, r5, #212, 22 @ 0x35000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9ea90 <__cxa_atexit@plt+0x908dc> │ │ │ │ + ldr lr, [pc, #60] @ 9eaa8 <__cxa_atexit@plt+0x908f4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmda r5, {r1, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 9eaac <__cxa_atexit@plt+0x908f8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq fp, r5, #192, 28 @ 0xc00 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9eaf4 <__cxa_atexit@plt+0x90940> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #40] @ 9eb0c <__cxa_atexit@plt+0x90958> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ 9eb10 <__cxa_atexit@plt+0x9095c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq fp, r5, #72, 28 @ 0x480 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9eb6c <__cxa_atexit@plt+0x909b8> │ │ │ │ mov r0, r4 │ │ │ │ - ldr r4, [pc, #192] @ a3b54 <__cxa_atexit@plt+0x959a0> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [r0, #812] @ 0x32c │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - str r4, [r5] │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ - ldr r4, [r7, #3] │ │ │ │ - str r5, [r3, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r2, [r5, #72] @ 0x48 │ │ │ │ - ldr r1, [r5, #76] @ 0x4c │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r1, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r5, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - blx r8 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 9eb64 <__cxa_atexit@plt+0x909b0> │ │ │ │ + ldr r3, [pc, #48] @ 9eb74 <__cxa_atexit@plt+0x909c0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #44] @ 9eb78 <__cxa_atexit@plt+0x909c4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #36] @ 9eb7c <__cxa_atexit@plt+0x909c8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + b 1616b18 <__cxa_atexit@plt+0x1608964> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + subseq pc, pc, #224, 28 @ 0xe00 │ │ │ │ + addseq fp, r5, #148, 20 @ 0x94000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ a3b74 <__cxa_atexit@plt+0x959c0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ + mov r3, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9ebd0 <__cxa_atexit@plt+0x90a1c> │ │ │ │ + ldr lr, [pc, #60] @ 9ebe8 <__cxa_atexit@plt+0x90a34> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmda r5, {r1, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - addseq r6, r5, #220, 20 @ 0xdc000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a3c28 <__cxa_atexit@plt+0x95a74> │ │ │ │ - ldr lr, [pc, #176] @ a3c44 <__cxa_atexit@plt+0x95a90> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #164] @ a3c48 <__cxa_atexit@plt+0x95a94> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ - tst r2, #3 │ │ │ │ - beq a3c0c <__cxa_atexit@plt+0x95a58> │ │ │ │ - ldr r0, [pc, #144] @ a3c4c <__cxa_atexit@plt+0x95a98> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [r2, #3] │ │ │ │ + ldr r3, [pc, #20] @ 9ebec <__cxa_atexit@plt+0x90a38> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq fp, r5, #128, 26 @ 0x2000 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9ec34 <__cxa_atexit@plt+0x90a80> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #40] @ 9ec4c <__cxa_atexit@plt+0x90a98> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ 9ec50 <__cxa_atexit@plt+0x90a9c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq fp, r5, #8, 26 @ 0x200 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + rsbseq lr, r9, #248, 30 @ 0x3e0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + ldrhi r0, [r4, #-12] │ │ │ │ + ldrls r2, [pc, #44] @ 9eca0 <__cxa_atexit@plt+0x90aec> │ │ │ │ + addls r2, pc, r2 │ │ │ │ + ldrls r3, [pc, #40] @ 9eca4 <__cxa_atexit@plt+0x90af0> │ │ │ │ + addls r3, pc, r3 │ │ │ │ + ldrls r1, [r7, #8] │ │ │ │ + strls r2, [r5, #-16]! │ │ │ │ + ldrls r2, [pc, #28] @ 9eca8 <__cxa_atexit@plt+0x90af4> │ │ │ │ + ldrls r2, [pc, r2] │ │ │ │ + stmibls r5, {r1, r2, r7} │ │ │ │ + ldrls r0, [pc, #20] @ 9ecac <__cxa_atexit@plt+0x90af8> │ │ │ │ + ldrls r0, [pc, r0] │ │ │ │ + movls r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + rsbseq lr, r9, #184, 30 @ 0x2e0 │ │ │ │ + addseq fp, r5, #72, 18 @ 0x120000 │ │ │ │ + rsbseq lr, r9, #156, 30 @ 0x270 │ │ │ │ + rsbseq lr, r9, #140, 30 @ 0x230 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #32] @ 9ece4 <__cxa_atexit@plt+0x90b30> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #28] @ 9ece8 <__cxa_atexit@plt+0x90b34> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r0, [pc, #16] @ 9ecec <__cxa_atexit@plt+0x90b38> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsbseq lr, r9, #120, 30 @ 0x1e0 │ │ │ │ + rsbseq lr, r9, #104, 30 @ 0x1a0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #100] @ 9ed68 <__cxa_atexit@plt+0x90bb4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq a3c1c <__cxa_atexit@plt+0x95a68> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc a3c30 <__cxa_atexit@plt+0x95a7c> │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [pc, #92] @ a3c50 <__cxa_atexit@plt+0x95a9c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ + beq 9ed50 <__cxa_atexit@plt+0x90b9c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 9ed58 <__cxa_atexit@plt+0x90ba4> │ │ │ │ + ldr lr, [pc, #60] @ 9ed6c <__cxa_atexit@plt+0x90bb8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r1, r3, r7} │ │ │ │ + sub r7, r2, #11 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + addseq fp, r5, #0, 24 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9edb0 <__cxa_atexit@plt+0x90bfc> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr lr, [pc, #36] @ 9edbc <__cxa_atexit@plt+0x90c08> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldmdb r5, {r1, r2} │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq fp, r5, #152, 22 @ 0x26000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 9ee0c <__cxa_atexit@plt+0x90c58> │ │ │ │ + ldr r3, [pc, #60] @ 9ee24 <__cxa_atexit@plt+0x90c70> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #56] @ 9ee28 <__cxa_atexit@plt+0x90c74> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + str r8, [sl, #8] │ │ │ │ + ldr r3, [pc, #44] @ 9ee2c <__cxa_atexit@plt+0x90c78> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r2, #2 │ │ │ │ + b 3c210c <__cxa_atexit@plt+0x3b3f58> │ │ │ │ + ldr r7, [pc, #28] @ 9ee30 <__cxa_atexit@plt+0x90c7c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe74 │ │ │ │ + rsbseq lr, r9, #52, 10 @ 0xd000000 │ │ │ │ + addseq fp, r5, #52, 22 @ 0xd000 │ │ │ │ + rsbseq lr, r9, #80, 28 @ 0x500 │ │ │ │ + rsbseq lr, r9, #0, 14 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, r1, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 9eea8 <__cxa_atexit@plt+0x90cf4> │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + ldr r2, [pc, #84] @ 9eeb4 <__cxa_atexit@plt+0x90d00> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + cmp r7, #1 │ │ │ │ + beq 9ee84 <__cxa_atexit@plt+0x90cd0> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 9ee94 <__cxa_atexit@plt+0x90ce0> │ │ │ │ + ldr r7, [pc, #72] @ 9eec4 <__cxa_atexit@plt+0x90d10> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ + ldr r7, [pc, #52] @ 9eec0 <__cxa_atexit@plt+0x90d0c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ + ldr r7, [pc, #28] @ 9eeb8 <__cxa_atexit@plt+0x90d04> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #24] @ 9eebc <__cxa_atexit@plt+0x90d08> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + addseq fp, r5, #116, 14 @ 0x1d00000 │ │ │ │ + rsbseq lr, r9, #160, 12 @ 0xa000000 │ │ │ │ + rsbseq lr, r9, #152, 12 @ 0x9800000 │ │ │ │ + addseq fp, r5, #124, 20 @ 0x7c000 │ │ │ │ + addseq fp, r5, #160, 14 @ 0x2800000 │ │ │ │ + rsbseq lr, r9, #184, 4 @ 0x8000000b │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, r1, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9eefc <__cxa_atexit@plt+0x90d48> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 9ef04 <__cxa_atexit@plt+0x90d50> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldrh r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 83b90 <__cxa_atexit@plt+0x759dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + addseq fp, r5, #232, 12 @ 0xe800000 │ │ │ │ + rsbseq lr, r9, #120, 26 @ 0x1e00 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9ef7c <__cxa_atexit@plt+0x90dc8> │ │ │ │ + ldr r2, [pc, #88] @ 9ef84 <__cxa_atexit@plt+0x90dd0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-12]! │ │ │ │ + stmib r3, {r1, r8} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9ef70 <__cxa_atexit@plt+0x90dbc> │ │ │ │ + ldr r2, [pc, #56] @ 9ef88 <__cxa_atexit@plt+0x90dd4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9ef70 <__cxa_atexit@plt+0x90dbc> │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - addseq r6, r5, #16, 20 @ 0x10000 │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - addseq r6, r5, #212, 28 @ 0xd40 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #96] @ a3cc4 <__cxa_atexit@plt+0x95b10> │ │ │ │ + b 9efd4 <__cxa_atexit@plt+0x90e20> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + rsbseq lr, r9, #248, 24 @ 0xf800 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ 9efc4 <__cxa_atexit@plt+0x90e10> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq a3cac <__cxa_atexit@plt+0x95af8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc a3cb4 <__cxa_atexit@plt+0x95b00> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r1, [pc, #44] @ a3cc8 <__cxa_atexit@plt+0x95b14> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r2, r7} │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ + beq 9efbc <__cxa_atexit@plt+0x90e08> │ │ │ │ + b 9efd4 <__cxa_atexit@plt+0x90e20> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsbseq lr, r9, #188, 24 @ 0xbc00 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r3, [pc, #248] @ 9f0d8 <__cxa_atexit@plt+0x90f24> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r4, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9f0cc <__cxa_atexit@plt+0x90f18> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr lr, [pc, #216] @ 9f0dc <__cxa_atexit@plt+0x90f28> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r0, #812] @ 0x32c │ │ │ │ + ldr r1, [r0, #820] @ 0x334 │ │ │ │ + str r8, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str lr, [r3, #-4]! │ │ │ │ + ldr r7, [r2, #12] │ │ │ │ + ldr r5, [r5, #4] │ │ │ │ + str r3, [r7, #12] │ │ │ │ + add r7, r6, #4 │ │ │ │ + str r7, [r1, #4] │ │ │ │ + ldr r6, [r1] │ │ │ │ + ldrd sl, [r2, #72] @ 0x48 │ │ │ │ + sub r7, r7, r6 │ │ │ │ + subs r6, sl, r7 │ │ │ │ + sbc r7, fp, #0 │ │ │ │ + strd r6, [r2, #72] @ 0x48 │ │ │ │ + mov r9, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r6, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + mov r1, r4 │ │ │ │ + mov r2, r8 │ │ │ │ + bl cfcc │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r6, [r0, #812] @ 0x32c │ │ │ │ + ldr r4, [r0, #820] @ 0x334 │ │ │ │ + ldr r3, [r6, #12] │ │ │ │ + ldr r5, [r3, #12] │ │ │ │ + str r9, [r0, #828] @ 0x33c │ │ │ │ + ldr r2, [r4] │ │ │ │ + ldr r1, [r4, #4] │ │ │ │ + ldr r4, [r4, #28] │ │ │ │ + add r4, r2, r4, lsl #12 │ │ │ │ + sub r4, r4, #1 │ │ │ │ + str r4, [r0, #804] @ 0x324 │ │ │ │ + ldr r4, [r6, #72] @ 0x48 │ │ │ │ + ldr r9, [r6, #76] @ 0x4c │ │ │ │ + sub r2, r1, r2 │ │ │ │ + adds r2, r4, r2 │ │ │ │ + adc r9, r9, #0 │ │ │ │ + str r2, [r6, #72] @ 0x48 │ │ │ │ + str r9, [r6, #76] @ 0x4c │ │ │ │ + add fp, r3, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + ldr r1, [r7] │ │ │ │ + mov r4, r0 │ │ │ │ + bx r1 │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + rsbseq lr, r9, #164, 22 @ 0x29000 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ + ldr r7, [pc, #216] @ 9f1d4 <__cxa_atexit@plt+0x91020> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r0, #812] @ 0x32c │ │ │ │ + str r4, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r7, [r2, #-4]! │ │ │ │ + ldr r3, [r3, #12] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r5, [r5, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r3, #4] │ │ │ │ + ldr r3, [r0, #812] @ 0x32c │ │ │ │ + ldr r2, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrd r8, [r3, #72] @ 0x48 │ │ │ │ + sub r6, r6, r2 │ │ │ │ + subs r2, r8, r6 │ │ │ │ + sbc r1, r9, #0 │ │ │ │ + str r2, [r3, #72] @ 0x48 │ │ │ │ + str r1, [r3, #76] @ 0x4c │ │ │ │ + mov r8, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r6, r0 │ │ │ │ + mov r0, r7 │ │ │ │ + mov r1, r5 │ │ │ │ + mov r2, r4 │ │ │ │ + bl cfcc │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r6, [r0, #812] @ 0x32c │ │ │ │ + ldr r4, [r0, #820] @ 0x334 │ │ │ │ + ldr r3, [r6, #12] │ │ │ │ + ldr r5, [r3, #12] │ │ │ │ + str r8, [r0, #828] @ 0x33c │ │ │ │ + ldr r2, [r4] │ │ │ │ + ldr r1, [r4, #4] │ │ │ │ + ldr r4, [r4, #28] │ │ │ │ + add r4, r2, r4, lsl #12 │ │ │ │ + sub r4, r4, #1 │ │ │ │ + str r4, [r0, #804] @ 0x324 │ │ │ │ + ldr r4, [r6, #72] @ 0x48 │ │ │ │ + ldr r9, [r6, #76] @ 0x4c │ │ │ │ + sub r2, r1, r2 │ │ │ │ + adds r2, r4, r2 │ │ │ │ + adc r9, r9, #0 │ │ │ │ + str r2, [r6, #72] @ 0x48 │ │ │ │ + str r9, [r6, #76] @ 0x4c │ │ │ │ + add fp, r3, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + rsbseq lr, r9, #172, 20 @ 0xac000 │ │ │ │ + andeq r0, r0, r3, ror #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + cmp r7, #0 │ │ │ │ + beq 9f274 <__cxa_atexit@plt+0x910c0> │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #48 @ 0x30 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 9f288 <__cxa_atexit@plt+0x910d4> │ │ │ │ + ldr lr, [pc, #164] @ 9f2ac <__cxa_atexit@plt+0x910f8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r8, [pc, #148] @ 9f2b0 <__cxa_atexit@plt+0x910fc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + mov r7, r6 │ │ │ │ + str lr, [r7, #4]! │ │ │ │ + ldr r2, [r2] │ │ │ │ + str r8, [r6, #16]! │ │ │ │ + str r2, [r6, #-4] │ │ │ │ + ldrh r2, [r0] │ │ │ │ + ldr r0, [pc, #120] @ 9f2b4 <__cxa_atexit@plt+0x91100> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + strh r2, [r6, #8] │ │ │ │ + ldr r2, [pc, #108] @ 9f2b8 <__cxa_atexit@plt+0x91104> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r1] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + sub r2, r3, #19 │ │ │ │ + str r1, [r6, #16] │ │ │ │ + add lr, r6, #24 │ │ │ │ + stm lr, {r2, r6, r7} │ │ │ │ + sub r7, r3, #11 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - addseq r6, r5, #44, 28 @ 0x2c0 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ 9f2a8 <__cxa_atexit@plt+0x910f4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #12]! │ │ │ │ + mov r7, #0 │ │ │ │ + b 15abd8 <__cxa_atexit@plt+0x14ca24> │ │ │ │ + ldr r6, [pc, #20] @ 9f2a4 <__cxa_atexit@plt+0x910f0> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #48 @ 0x30 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0xfffffc34 │ │ │ │ + @ instruction: 0xfffffcb4 │ │ │ │ + addseq fp, r5, #108, 8 @ 0x6c000000 │ │ │ │ + addseq fp, r5, #0, 14 │ │ │ │ + rsbseq lr, r9, #160, 18 @ 0x280000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r6 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 9f30c <__cxa_atexit@plt+0x91158> │ │ │ │ + ldr r3, [pc, #68] @ 9f32c <__cxa_atexit@plt+0x91178> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #64] @ 9f330 <__cxa_atexit@plt+0x9117c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + str r7, [sl, #8] │ │ │ │ + ldr r3, [pc, #52] @ 9f334 <__cxa_atexit@plt+0x91180> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r2, #2 │ │ │ │ + b 3c210c <__cxa_atexit@plt+0x3b3f58> │ │ │ │ + ldr r3, [pc, #36] @ 9f338 <__cxa_atexit@plt+0x91184> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff974 │ │ │ │ + rsbseq lr, r9, #52 @ 0x34 │ │ │ │ + addseq fp, r5, #52, 12 @ 0x3400000 │ │ │ │ + rsbseq lr, r9, #80, 18 @ 0x140000 │ │ │ │ + rsbseq lr, r9, #56, 18 @ 0xe0000 │ │ │ │ + andeq r0, r0, r3, ror #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a3d10 <__cxa_atexit@plt+0x95b5c> │ │ │ │ - ldr r2, [pc, #44] @ a3d1c <__cxa_atexit@plt+0x95b68> │ │ │ │ + bcc 9f3d0 <__cxa_atexit@plt+0x9121c> │ │ │ │ + ldr lr, [pc, #128] @ 9f3e8 <__cxa_atexit@plt+0x91234> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r8, [pc, #112] @ 9f3ec <__cxa_atexit@plt+0x91238> │ │ │ │ + add r8, pc, r8 │ │ │ │ + mov r7, r3 │ │ │ │ + str lr, [r7, #4]! │ │ │ │ + ldr r2, [r2] │ │ │ │ + str r8, [r3, #16]! │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + ldrh r2, [r0] │ │ │ │ + ldr r0, [pc, #84] @ 9f3f0 <__cxa_atexit@plt+0x9123c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + strh r2, [r3, #8] │ │ │ │ + ldr r2, [pc, #72] @ 9f3f4 <__cxa_atexit@plt+0x91240> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + ldr r1, [r1] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + sub r2, r6, #19 │ │ │ │ + str r1, [r3, #16] │ │ │ │ + add lr, r3, #24 │ │ │ │ + stm lr, {r2, r3, r7} │ │ │ │ + sub r7, r6, #11 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r6, r5, #216, 26 @ 0x3600 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + ldr r3, [pc, #32] @ 9f3f8 <__cxa_atexit@plt+0x91244> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #48 @ 0x30 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + @ instruction: 0xfffffad4 │ │ │ │ + @ instruction: 0xfffffb54 │ │ │ │ + addseq fp, r5, #12, 6 @ 0x30000000 │ │ │ │ + addseq fp, r5, #160, 10 @ 0x28000000 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + rsbseq lr, r9, #152, 16 @ 0x980000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a3d60 <__cxa_atexit@plt+0x95bac> │ │ │ │ - ldr r2, [pc, #40] @ a3d70 <__cxa_atexit@plt+0x95bbc> │ │ │ │ + bcc 9f444 <__cxa_atexit@plt+0x91290> │ │ │ │ + ldr r2, [pc, #44] @ 9f454 <__cxa_atexit@plt+0x912a0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - mov r8, r3 │ │ │ │ - b 3efa50 <__cxa_atexit@plt+0x3e189c> │ │ │ │ - mov r3, #16 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + sub sl, r6, #6 │ │ │ │ + mov r8, #4 │ │ │ │ + mov r9, #4 │ │ │ │ + b 3c2144 <__cxa_atexit@plt+0x3b3f90> │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe34 │ │ │ │ + @ instruction: 0xfffffaec │ │ │ │ + rsbseq lr, r9, #60, 16 @ 0x3c0000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a3da8 <__cxa_atexit@plt+0x95bf4> │ │ │ │ - ldr r2, [pc, #36] @ a3dc0 <__cxa_atexit@plt+0x95c0c> │ │ │ │ + bcc 9f498 <__cxa_atexit@plt+0x912e4> │ │ │ │ + ldr r2, [pc, #44] @ 9f4b0 <__cxa_atexit@plt+0x912fc> │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r3, {r2, r8} │ │ │ │ - sub r8, r6, #2 │ │ │ │ - b cb91c <__cxa_atexit@plt+0xbd768> │ │ │ │ - ldr r7, [pc, #20] @ a3dc4 <__cxa_atexit@plt+0x95c10> │ │ │ │ + sub sl, r6, #2 │ │ │ │ + mov r8, #2 │ │ │ │ + mov r9, #2 │ │ │ │ + b 3c2144 <__cxa_atexit@plt+0x3b3f90> │ │ │ │ + ldr r7, [pc, #20] @ 9f4b4 <__cxa_atexit@plt+0x91300> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - rsbseq sl, r9, #160, 14 @ 0x2800000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + rsbseq lr, r9, #16, 16 @ 0x100000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a3e10 <__cxa_atexit@plt+0x95c5c> │ │ │ │ - ldr r3, [pc, #56] @ a3e24 <__cxa_atexit@plt+0x95c70> │ │ │ │ + ldr r3, [pc, #16] @ 9f4dc <__cxa_atexit@plt+0x91328> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ a3e28 <__cxa_atexit@plt+0x95c74> │ │ │ │ + add sl, r3, #2 │ │ │ │ + mov r8, #4 │ │ │ │ + mov r9, #4 │ │ │ │ + b 3c2144 <__cxa_atexit@plt+0x3b3f90> │ │ │ │ + rsbseq lr, r9, #228, 14 @ 0x3900000 │ │ │ │ + rsbseq lr, r9, #204, 14 @ 0x3300000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9f51c <__cxa_atexit@plt+0x91368> │ │ │ │ + ldr r2, [pc, #40] @ 9f52c <__cxa_atexit@plt+0x91378> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r8, [r5] │ │ │ │ - ldr r1, [pc, #44] @ a3e2c <__cxa_atexit@plt+0x95c78> │ │ │ │ + ldr r1, [pc, #36] @ 9f530 <__cxa_atexit@plt+0x9137c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r8, r1, #3 │ │ │ │ - add r9, r3, #2 │ │ │ │ - add sl, r2, #2 │ │ │ │ - b c9428 <__cxa_atexit@plt+0xbb274> │ │ │ │ - ldr r7, [pc, #24] @ a3e30 <__cxa_atexit@plt+0x95c7c> │ │ │ │ + add r2, r2, #1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + ldr r7, [pc, #16] @ 9f534 <__cxa_atexit@plt+0x91380> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rsbseq sl, r9, #88, 14 @ 0x1600000 │ │ │ │ - rsbseq sl, r9, #92, 14 @ 0x1700000 │ │ │ │ - addseq r6, r5, #204, 24 @ 0xcc00 │ │ │ │ - rsbseq sl, r9, #60, 14 @ 0xf00000 │ │ │ │ - rsbseq sl, r9, #20, 14 @ 0x500000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a3e80 <__cxa_atexit@plt+0x95ccc> │ │ │ │ - ldr r3, [pc, #56] @ a3e94 <__cxa_atexit@plt+0x95ce0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ a3e98 <__cxa_atexit@plt+0x95ce4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r8, [r5] │ │ │ │ - ldr r1, [pc, #44] @ a3e9c <__cxa_atexit@plt+0x95ce8> │ │ │ │ + rsbseq lr, r9, #180, 14 @ 0x2d00000 │ │ │ │ + addseq fp, r5, #40, 2 │ │ │ │ + rsbseq lr, r9, #164, 14 @ 0x2900000 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 9f5a4 <__cxa_atexit@plt+0x913f0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 9f5b0 <__cxa_atexit@plt+0x913fc> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #84] @ 9f5c0 <__cxa_atexit@plt+0x9140c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r8, r1, #3 │ │ │ │ - add r9, r3, #2 │ │ │ │ - add sl, r2, #2 │ │ │ │ - b c9428 <__cxa_atexit@plt+0xbb274> │ │ │ │ - ldr r7, [pc, #24] @ a3ea0 <__cxa_atexit@plt+0x95cec> │ │ │ │ - add r7, pc, r7 │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldrb r1, [r7, #12] │ │ │ │ + ldr lr, [pc, #68] @ 9f5c4 <__cxa_atexit@plt+0x91410> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + sub r0, r6, #3 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + ldr r0, [pc, #56] @ 9f5c8 <__cxa_atexit@plt+0x91414> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 3c214c <__cxa_atexit@plt+0x3b3f98> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + addseq fp, r5, #104 @ 0x68 │ │ │ │ + addseq fp, r5, #208, 6 @ 0x40000003 │ │ │ │ + addseq fp, r5, #164 @ 0xa4 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 9f638 <__cxa_atexit@plt+0x91484> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 9f644 <__cxa_atexit@plt+0x91490> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #84] @ 9f654 <__cxa_atexit@plt+0x914a0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldrb r1, [r7, #12] │ │ │ │ + ldr lr, [pc, #68] @ 9f658 <__cxa_atexit@plt+0x914a4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + sub r0, r6, #3 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + ldr r0, [pc, #56] @ 9f65c <__cxa_atexit@plt+0x914a8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 3c214c <__cxa_atexit@plt+0x3b3f98> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + addseq sl, r5, #212, 30 @ 0x350 │ │ │ │ + addseq fp, r5, #60, 6 @ 0xf0000000 │ │ │ │ + addseq fp, r5, #16 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 9f6cc <__cxa_atexit@plt+0x91518> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 9f6d8 <__cxa_atexit@plt+0x91524> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #84] @ 9f6e8 <__cxa_atexit@plt+0x91534> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldrb r1, [r7, #12] │ │ │ │ + ldr lr, [pc, #68] @ 9f6ec <__cxa_atexit@plt+0x91538> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + sub r0, r6, #3 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + ldr r0, [pc, #56] @ 9f6f0 <__cxa_atexit@plt+0x9153c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 3c214c <__cxa_atexit@plt+0x3b3f98> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + addseq sl, r5, #64, 30 @ 0x100 │ │ │ │ + addseq fp, r5, #168, 4 @ 0x8000000a │ │ │ │ + addseq sl, r5, #124, 30 @ 0x1f0 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9f7d0 <__cxa_atexit@plt+0x9161c> │ │ │ │ + ldr r2, [pc, #196] @ 9f7d8 <__cxa_atexit@plt+0x91624> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r1, [r4, #812] @ 0x32c │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r7, [r1, #12] │ │ │ │ + str r3, [r7, #12] │ │ │ │ + ldr r7, [r4, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r7, #4] │ │ │ │ + ldr r7, [r4, #812] @ 0x32c │ │ │ │ + ldr r5, [r4, #820] @ 0x334 │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldrd r0, [r7, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r0, r0, r6 │ │ │ │ + sbc r1, r1, #0 │ │ │ │ + strd r0, [r7, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r4, r0 │ │ │ │ + bl cfd8 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rsbseq sl, r9, #232, 12 @ 0xe800000 │ │ │ │ - rsbseq sl, r9, #236, 12 @ 0xec00000 │ │ │ │ - addseq r6, r5, #92, 24 @ 0x5c00 │ │ │ │ - rsbseq sl, r9, #204, 12 @ 0xcc00000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #64 @ 0x40 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9f870 <__cxa_atexit@plt+0x916bc> │ │ │ │ + ldr r9, [pc, #124] @ 9f87c <__cxa_atexit@plt+0x916c8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #120] @ 9f880 <__cxa_atexit@plt+0x916cc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #116] @ 9f884 <__cxa_atexit@plt+0x916d0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldrb r1, [r7] │ │ │ │ + ldrb r2, [r7, #1] │ │ │ │ + ldrb r7, [r7, #2] │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + ldr r9, [pc, #92] @ 9f888 <__cxa_atexit@plt+0x916d4> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + strb r1, [r3, #44] @ 0x2c │ │ │ │ + strb r2, [r3, #28] │ │ │ │ + strb r7, [r3, #12] │ │ │ │ + mov r1, r3 │ │ │ │ + str r8, [r1, #16]! │ │ │ │ + mov r2, r3 │ │ │ │ + str lr, [r2, #32]! │ │ │ │ + str r0, [r3, #40] @ 0x28 │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r9, [r3, #48] @ 0x30 │ │ │ │ + str r2, [r3, #52] @ 0x34 │ │ │ │ + str r1, [r3, #56] @ 0x38 │ │ │ │ + str r3, [r3, #60] @ 0x3c │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + mov r3, #64 @ 0x40 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + @ instruction: 0xfffffd3c │ │ │ │ + @ instruction: 0xfffffdc8 │ │ │ │ + @ instruction: 0xfffffe54 │ │ │ │ + addseq fp, r5, #36 @ 0x24 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a3ee8 <__cxa_atexit@plt+0x95d34> │ │ │ │ - ldr r7, [pc, #52] @ a3efc <__cxa_atexit@plt+0x95d48> │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9f8b8 <__cxa_atexit@plt+0x91704> │ │ │ │ + ldr r2, [pc, #28] @ 9f8c8 <__cxa_atexit@plt+0x91714> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r9} │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c2154 <__cxa_atexit@plt+0x3b3fa0> │ │ │ │ + ldr r7, [pc, #12] @ 9f8cc <__cxa_atexit@plt+0x91718> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - ldr r7, [pc, #44] @ a3f00 <__cxa_atexit@plt+0x95d4c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a3ee0 <__cxa_atexit@plt+0x95d2c> │ │ │ │ - b a3f10 <__cxa_atexit@plt+0x95d5c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + rsbseq lr, r9, #16, 8 @ 0x10000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 9f8ec <__cxa_atexit@plt+0x91738> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c215c <__cxa_atexit@plt+0x3b3fa8> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9f934 <__cxa_atexit@plt+0x91780> │ │ │ │ + ldr r2, [pc, #44] @ 9f940 <__cxa_atexit@plt+0x9178c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #40] @ 9f944 <__cxa_atexit@plt+0x91790> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r3, r6, #3 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + @ instruction: 0xfffffde8 │ │ │ │ + addseq sl, r5, #24, 26 @ 0x600 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9f9a0 <__cxa_atexit@plt+0x917ec> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 9f998 <__cxa_atexit@plt+0x917e4> │ │ │ │ + ldr r3, [pc, #48] @ 9f9a8 <__cxa_atexit@plt+0x917f4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #44] @ 9f9ac <__cxa_atexit@plt+0x917f8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #36] @ 9f9b0 <__cxa_atexit@plt+0x917fc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + b 1616b18 <__cxa_atexit@plt+0x1608964> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ a3f04 <__cxa_atexit@plt+0x95d50> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + subseq pc, pc, #148 @ 0x94 │ │ │ │ + addseq sl, r5, #96, 24 @ 0x6000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9fa04 <__cxa_atexit@plt+0x91850> │ │ │ │ + ldr lr, [pc, #60] @ 9fa1c <__cxa_atexit@plt+0x91868> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmda r5, {r1, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 9fa20 <__cxa_atexit@plt+0x9186c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq sl, r5, #76, 30 @ 0x130 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9fa68 <__cxa_atexit@plt+0x918b4> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #40] @ 9fa80 <__cxa_atexit@plt+0x918cc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ 9fa84 <__cxa_atexit@plt+0x918d0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq sl, r5, #212, 28 @ 0xd40 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9fae0 <__cxa_atexit@plt+0x9192c> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 9fad8 <__cxa_atexit@plt+0x91924> │ │ │ │ + ldr r3, [pc, #48] @ 9fae8 <__cxa_atexit@plt+0x91934> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #44] @ 9faec <__cxa_atexit@plt+0x91938> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #36] @ 9faf0 <__cxa_atexit@plt+0x9193c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + b 1616b18 <__cxa_atexit@plt+0x1608964> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + subseq lr, pc, #276 @ 0x114 │ │ │ │ + addseq sl, r5, #32, 22 @ 0x8000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9fb44 <__cxa_atexit@plt+0x91990> │ │ │ │ + ldr lr, [pc, #60] @ 9fb5c <__cxa_atexit@plt+0x919a8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmda r5, {r1, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 9fb60 <__cxa_atexit@plt+0x919ac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq sl, r5, #12, 28 @ 0xc0 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9fba8 <__cxa_atexit@plt+0x919f4> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #40] @ 9fbc0 <__cxa_atexit@plt+0x91a0c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ 9fbc4 <__cxa_atexit@plt+0x91a10> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq sl, r5, #148, 26 @ 0x2500 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + rsbseq lr, r9, #36, 2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + ldrhi r0, [r4, #-12] │ │ │ │ + ldrls r2, [pc, #44] @ 9fc14 <__cxa_atexit@plt+0x91a60> │ │ │ │ + addls r2, pc, r2 │ │ │ │ + ldrls r3, [pc, #40] @ 9fc18 <__cxa_atexit@plt+0x91a64> │ │ │ │ + addls r3, pc, r3 │ │ │ │ + ldrls r1, [r7, #8] │ │ │ │ + strls r2, [r5, #-16]! │ │ │ │ + ldrls r2, [pc, #28] @ 9fc1c <__cxa_atexit@plt+0x91a68> │ │ │ │ + ldrls r2, [pc, r2] │ │ │ │ + stmibls r5, {r1, r2, r7} │ │ │ │ + ldrls r0, [pc, #20] @ 9fc20 <__cxa_atexit@plt+0x91a6c> │ │ │ │ + ldrls r0, [pc, r0] │ │ │ │ + movls r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - addseq r6, r5, #252, 22 @ 0x3f000 │ │ │ │ - rsbseq sl, r9, #124, 12 @ 0x7c00000 │ │ │ │ + rsbseq lr, r9, #228 @ 0xe4 │ │ │ │ + addseq sl, r5, #212, 18 @ 0x350000 │ │ │ │ + rsbseq lr, r9, #200 @ 0xc8 │ │ │ │ + rsbseq lr, r9, #184 @ 0xb8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #32] @ 9fc58 <__cxa_atexit@plt+0x91aa4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #28] @ 9fc5c <__cxa_atexit@plt+0x91aa8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r0, [pc, #16] @ 9fc60 <__cxa_atexit@plt+0x91aac> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsbseq lr, r9, #164 @ 0xa4 │ │ │ │ + rsbseq lr, r9, #148 @ 0x94 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #224] @ a3ff8 <__cxa_atexit@plt+0x95e44> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #100] @ 9fcdc <__cxa_atexit@plt+0x91b28> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ + str r3, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq a3ff0 <__cxa_atexit@plt+0x95e3c> │ │ │ │ - ldr r2, [r4, #812] @ 0x32c │ │ │ │ - ldr r1, [r4, #820] @ 0x334 │ │ │ │ - ldr r5, [pc, #184] @ a3ffc <__cxa_atexit@plt+0x95e48> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r0, [r2, #12] │ │ │ │ + beq 9fcc4 <__cxa_atexit@plt+0x91b10> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 9fccc <__cxa_atexit@plt+0x91b18> │ │ │ │ + ldr lr, [pc, #60] @ 9fce0 <__cxa_atexit@plt+0x91b2c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r1, r3, r7} │ │ │ │ + sub r7, r2, #11 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + addseq sl, r5, #140, 24 @ 0x8c00 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9fd24 <__cxa_atexit@plt+0x91b70> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr lr, [pc, #36] @ 9fd30 <__cxa_atexit@plt+0x91b7c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldmdb r5, {r1, r2} │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq sl, r5, #36, 24 @ 0x2400 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 9fd80 <__cxa_atexit@plt+0x91bcc> │ │ │ │ + ldr r3, [pc, #60] @ 9fd98 <__cxa_atexit@plt+0x91be4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #56] @ 9fd9c <__cxa_atexit@plt+0x91be8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + str r8, [sl, #8] │ │ │ │ + ldr r3, [pc, #44] @ 9fda0 <__cxa_atexit@plt+0x91bec> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r2, #2 │ │ │ │ + b 3c210c <__cxa_atexit@plt+0x3b3f58> │ │ │ │ + ldr r7, [pc, #28] @ 9fda4 <__cxa_atexit@plt+0x91bf0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe74 │ │ │ │ + rsbseq sp, r9, #192, 10 @ 0x30000000 │ │ │ │ + addseq sl, r5, #192, 22 @ 0x30000 │ │ │ │ + rsbseq sp, r9, #124, 30 @ 0x1f0 │ │ │ │ + rsbseq sp, r9, #104, 30 @ 0x1a0 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r2, r0 │ │ │ │ + andeq r0, r1, sp │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9fe94 <__cxa_atexit@plt+0x91ce0> │ │ │ │ + ldr r5, [r4, #812] @ 0x32c │ │ │ │ + ldr r2, [pc, #204] @ 9fe9c <__cxa_atexit@plt+0x91ce8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ ldr r5, [r7, #3] │ │ │ │ - str r3, [r0, #12] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r2, #12] │ │ │ │ + ldr r3, [r4, #820] @ 0x334 │ │ │ │ add r6, r6, #4 │ │ │ │ - str r6, [r1, #4] │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldrd r0, [r2, #72] @ 0x48 │ │ │ │ - sub r6, r6, r3 │ │ │ │ + str r6, [r3, #4] │ │ │ │ + ldr r3, [r4, #812] @ 0x32c │ │ │ │ + ldr r2, [r4, #820] @ 0x334 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrd r0, [r3, #72] @ 0x48 │ │ │ │ + sub r6, r6, r2 │ │ │ │ subs r0, r0, r6 │ │ │ │ sbc r1, r1, #0 │ │ │ │ - strd r0, [r2, #72] @ 0x48 │ │ │ │ + strd r0, [r3, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - blx r8 │ │ │ │ + mov r1, r7 │ │ │ │ + bl cfe4 │ │ │ │ + mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -153444,49 +149261,48 @@ │ │ │ │ str r6, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add fp, r2, #100 @ 0x64 │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - muleq r0, r8, r1 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + rsbseq sp, r9, #116, 28 @ 0x740 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ - ldr r4, [pc, #192] @ a40d4 <__cxa_atexit@plt+0x95f20> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [r0, #812] @ 0x32c │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - str r4, [r5] │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ - ldr r4, [r7, #3] │ │ │ │ - str r5, [r3, #12] │ │ │ │ + ldr r4, [r4, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #184] @ 9ff74 <__cxa_atexit@plt+0x91dc0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r4, [r4, #12] │ │ │ │ + str r5, [r4, #12] │ │ │ │ ldr r5, [r0, #820] @ 0x334 │ │ │ │ add r6, r6, #4 │ │ │ │ str r6, [r5, #4] │ │ │ │ ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r2, [r5, #72] @ 0x48 │ │ │ │ - ldr r1, [r5, #76] @ 0x4c │ │ │ │ - sub r6, r6, r3 │ │ │ │ + ldr r4, [r0, #820] @ 0x334 │ │ │ │ + ldr r4, [r4] │ │ │ │ + ldrd r2, [r5, #72] @ 0x48 │ │ │ │ + sub r6, r6, r4 │ │ │ │ subs r2, r2, r6 │ │ │ │ - sbc r3, r1, #0 │ │ │ │ + sbc r3, r3, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r5, r0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r4, r0 │ │ │ │ + mov r0, r7 │ │ │ │ + mov r1, #0 │ │ │ │ + bl cff0 │ │ │ │ + mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - blx r8 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -153501,139 +149317,209 @@ │ │ │ │ str r6, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add fp, r2, #100 @ 0x64 │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + rsbseq sp, r9, #156, 26 @ 0x2700 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ a40f4 <__cxa_atexit@plt+0x95f40> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9ffd0 <__cxa_atexit@plt+0x91e1c> │ │ │ │ + cmp r7, #0 │ │ │ │ + beq 9ffb8 <__cxa_atexit@plt+0x91e04> │ │ │ │ + ldr r2, [pc, #56] @ 9ffe0 <__cxa_atexit@plt+0x91e2c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - addseq r6, r5, #92, 10 @ 0x17000000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a4140 <__cxa_atexit@plt+0x95f8c> │ │ │ │ - ldr r3, [pc, #56] @ a4154 <__cxa_atexit@plt+0x95fa0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r8, [r5] │ │ │ │ - ldr r2, [pc, #48] @ a4158 <__cxa_atexit@plt+0x95fa4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r8, r2, #2 │ │ │ │ - ldr r2, [pc, #40] @ a415c <__cxa_atexit@plt+0x95fa8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add sl, r2, #2 │ │ │ │ - add r9, r3, #2 │ │ │ │ - b c9428 <__cxa_atexit@plt+0xbb274> │ │ │ │ - ldr r7, [pc, #24] @ a4160 <__cxa_atexit@plt+0x95fac> │ │ │ │ + ldr r7, [pc, #28] @ 9ffdc <__cxa_atexit@plt+0x91e28> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - rsbseq sl, r9, #80, 8 @ 0x50000000 │ │ │ │ - addseq r6, r5, #172, 18 @ 0x2b0000 │ │ │ │ - addseq r6, r5, #164, 18 @ 0x290000 │ │ │ │ - rsbseq sl, r9, #48, 8 @ 0x30000000 │ │ │ │ - rsbseq sl, r9, #8, 8 @ 0x8000000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, #0 │ │ │ │ + b 15abd8 <__cxa_atexit@plt+0x14ca24> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + addseq sl, r5, #148, 18 @ 0x250000 │ │ │ │ + rsbseq sp, r9, #24, 26 @ 0x600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a41b0 <__cxa_atexit@plt+0x95ffc> │ │ │ │ - ldr r3, [pc, #56] @ a41c4 <__cxa_atexit@plt+0x96010> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r6 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc a0034 <__cxa_atexit@plt+0x91e80> │ │ │ │ + ldr r3, [pc, #68] @ a0054 <__cxa_atexit@plt+0x91ea0> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r8, [r5] │ │ │ │ - ldr r2, [pc, #48] @ a41c8 <__cxa_atexit@plt+0x96014> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + ldr r2, [pc, #64] @ a0058 <__cxa_atexit@plt+0x91ea4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + str r7, [sl, #8] │ │ │ │ + ldr r3, [pc, #52] @ a005c <__cxa_atexit@plt+0x91ea8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ add r8, r2, #2 │ │ │ │ - ldr r2, [pc, #40] @ a41cc <__cxa_atexit@plt+0x96018> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add sl, r2, #2 │ │ │ │ - add r9, r3, #2 │ │ │ │ - b c9428 <__cxa_atexit@plt+0xbb274> │ │ │ │ - ldr r7, [pc, #24] @ a41d0 <__cxa_atexit@plt+0x9601c> │ │ │ │ - add r7, pc, r7 │ │ │ │ + b 3c210c <__cxa_atexit@plt+0x3b3f58> │ │ │ │ + ldr r3, [pc, #36] @ a0060 <__cxa_atexit@plt+0x91eac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - rsbseq sl, r9, #224, 6 @ 0x80000003 │ │ │ │ - addseq r6, r5, #60, 18 @ 0xf0000 │ │ │ │ - addseq r6, r5, #52, 18 @ 0xd0000 │ │ │ │ - rsbseq sl, r9, #192, 6 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + @ instruction: 0xfffffbc0 │ │ │ │ + rsbseq sp, r9, #12, 6 @ 0x30000000 │ │ │ │ + addseq sl, r5, #12, 18 @ 0x30000 │ │ │ │ + rsbseq sp, r9, #200, 24 @ 0xc800 │ │ │ │ + rsbseq sp, r9, #172, 24 @ 0xac00 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a4218 <__cxa_atexit@plt+0x96064> │ │ │ │ - ldr r7, [pc, #52] @ a422c <__cxa_atexit@plt+0x96078> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - ldr r7, [pc, #44] @ a4230 <__cxa_atexit@plt+0x9607c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a00e4 <__cxa_atexit@plt+0x91f30> │ │ │ │ + ldr r2, [pc, #120] @ a0100 <__cxa_atexit@plt+0x91f4c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq a4210 <__cxa_atexit@plt+0x9605c> │ │ │ │ - b a4240 <__cxa_atexit@plt+0x9608c> │ │ │ │ + beq a00d8 <__cxa_atexit@plt+0x91f24> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc a00ec <__cxa_atexit@plt+0x91f38> │ │ │ │ + ldr r1, [pc, #84] @ a0104 <__cxa_atexit@plt+0x91f50> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r1, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + sub r8, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3c2164 <__cxa_atexit@plt+0x3b3fb0> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ a4234 <__cxa_atexit@plt+0x96080> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + @ instruction: 0xfffffd04 │ │ │ │ + rsbseq sp, r9, #12, 24 @ 0xc00 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a0158 <__cxa_atexit@plt+0x91fa4> │ │ │ │ + ldr r1, [pc, #52] @ a0164 <__cxa_atexit@plt+0x91fb0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + add r5, r5, #4 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3c2164 <__cxa_atexit@plt+0x3b3fb0> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + @ instruction: 0xfffffc84 │ │ │ │ + rsbseq sp, r9, #168, 22 @ 0x2a000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a01bc <__cxa_atexit@plt+0x92008> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a01c4 <__cxa_atexit@plt+0x92010> │ │ │ │ + ldr r1, [pc, #64] @ a01e0 <__cxa_atexit@plt+0x9202c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #60] @ a01e4 <__cxa_atexit@plt+0x92030> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r1, r9} │ │ │ │ + sub r2, r6, #3 │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r2 │ │ │ │ + b a01cc <__cxa_atexit@plt+0x92018> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ a01dc <__cxa_atexit@plt+0x92028> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - addseq r6, r5, #216, 16 @ 0xd80000 │ │ │ │ - rsbseq sl, r9, #112, 6 @ 0xc0000001 │ │ │ │ + rsbseq sp, r9, #88, 22 @ 0x16000 │ │ │ │ + @ instruction: 0xfffffed0 │ │ │ │ + addseq sl, r5, #140, 8 @ 0x8c000000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #224] @ a4328 <__cxa_atexit@plt+0x96174> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi a02e0 <__cxa_atexit@plt+0x9212c> │ │ │ │ + ldr r3, [pc, #224] @ a02ec <__cxa_atexit@plt+0x92138> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq a4320 <__cxa_atexit@plt+0x9616c> │ │ │ │ - ldr r2, [r4, #812] @ 0x32c │ │ │ │ - ldr r1, [r4, #820] @ 0x334 │ │ │ │ - ldr r5, [pc, #184] @ a432c <__cxa_atexit@plt+0x96178> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r0, [r2, #12] │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - str r3, [r0, #12] │ │ │ │ + beq a02d8 <__cxa_atexit@plt+0x92124> │ │ │ │ + ldr r3, [r4, #812] @ 0x32c │ │ │ │ + ldr r2, [r4, #820] @ 0x334 │ │ │ │ + ldr r1, [pc, #196] @ a02f0 <__cxa_atexit@plt+0x9213c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3, #12] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r1, [r5] │ │ │ │ + str r5, [r0, #12] │ │ │ │ add r6, r6, #4 │ │ │ │ - str r6, [r1, #4] │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldrd r0, [r2, #72] @ 0x48 │ │ │ │ - sub r6, r6, r3 │ │ │ │ + str r6, [r2, #4] │ │ │ │ + ldr r5, [r2] │ │ │ │ + ldrd r0, [r3, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ subs r0, r0, r6 │ │ │ │ sbc r1, r1, #0 │ │ │ │ - strd r0, [r2, #72] @ 0x48 │ │ │ │ + strd r0, [r3, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - blx r8 │ │ │ │ + mov r0, r8 │ │ │ │ + bl cffc │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -153650,25 +149536,27 @@ │ │ │ │ add fp, r2, #100 @ 0x64 │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - muleq r0, r8, r1 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, r0, lsr #3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ - ldr r4, [pc, #192] @ a4404 <__cxa_atexit@plt+0x96250> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [r0, #812] @ 0x32c │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - str r4, [r5] │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ + ldr r4, [r4, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #184] @ a03c4 <__cxa_atexit@plt+0x92210> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [r4, #12] │ │ │ │ ldr r4, [r7, #3] │ │ │ │ str r5, [r3, #12] │ │ │ │ ldr r5, [r0, #820] @ 0x334 │ │ │ │ add r6, r6, #4 │ │ │ │ str r6, [r5, #4] │ │ │ │ ldr r5, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ @@ -153677,20 +149565,20 @@ │ │ │ │ ldr r1, [r5, #76] @ 0x4c │ │ │ │ sub r6, r6, r3 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r1, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - blx r8 │ │ │ │ + bl cffc │ │ │ │ mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -153705,688 +149593,498 @@ │ │ │ │ str r6, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add fp, r2, #100 @ 0x64 │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ a4424 <__cxa_atexit@plt+0x96270> │ │ │ │ + ldr r7, [pc, #12] @ a03e4 <__cxa_atexit@plt+0x92230> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - addseq r6, r5, #44, 4 @ 0xc0000002 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + addseq sl, r5, #140, 4 @ 0xc0000008 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r6 │ │ │ │ - sub r3, r5, #4 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi a4494 <__cxa_atexit@plt+0x962e0> │ │ │ │ + bhi a0438 <__cxa_atexit@plt+0x92284> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc a449c <__cxa_atexit@plt+0x962e8> │ │ │ │ - ldr r5, [pc, #92] @ a44b8 <__cxa_atexit@plt+0x96304> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #88] @ a44bc <__cxa_atexit@plt+0x96308> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r2, {r1, r8} │ │ │ │ - sub r2, r6, #2 │ │ │ │ - str r2, [r3] │ │ │ │ - ldr r2, [pc, #72] @ a44c0 <__cxa_atexit@plt+0x9630c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r8, r2, #1 │ │ │ │ - ldr r2, [pc, #64] @ a44c4 <__cxa_atexit@plt+0x96310> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add sl, r2, #2 │ │ │ │ - add r9, r5, #2 │ │ │ │ + bcc a0440 <__cxa_atexit@plt+0x9228c> │ │ │ │ + ldr r1, [pc, #64] @ a045c <__cxa_atexit@plt+0x922a8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #60] @ a0460 <__cxa_atexit@plt+0x922ac> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r1, r9} │ │ │ │ + sub r2, r6, #3 │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b c9428 <__cxa_atexit@plt+0xbb274> │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ mov r6, r2 │ │ │ │ - b a44a4 <__cxa_atexit@plt+0x962f0> │ │ │ │ + b a0448 <__cxa_atexit@plt+0x92294> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ a44b4 <__cxa_atexit@plt+0x96300> │ │ │ │ + ldr r7, [pc, #8] @ a0458 <__cxa_atexit@plt+0x922a4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rsbseq sl, r9, #240 @ 0xf0 │ │ │ │ - rsbseq sl, r9, #52, 2 │ │ │ │ - addseq r6, r5, #116, 2 │ │ │ │ - addseq r6, r5, #52, 8 @ 0x34000000 │ │ │ │ - addseq r6, r5, #48, 8 @ 0x30000000 │ │ │ │ - rsbseq sl, r9, #200 @ 0xc8 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a4538 <__cxa_atexit@plt+0x96384> │ │ │ │ + rsbseq sp, r9, #228, 16 @ 0xe40000 │ │ │ │ + @ instruction: 0xfffffdd4 │ │ │ │ + addseq sl, r5, #16, 4 │ │ │ │ + rsbseq sp, r9, #188, 16 @ 0xbc0000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a04c0 <__cxa_atexit@plt+0x9230c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ + add r6, r3, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc a4540 <__cxa_atexit@plt+0x9638c> │ │ │ │ - ldr r5, [pc, #92] @ a455c <__cxa_atexit@plt+0x963a8> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #88] @ a4560 <__cxa_atexit@plt+0x963ac> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r2, {r1, r8} │ │ │ │ - sub r2, r6, #2 │ │ │ │ - str r2, [r3] │ │ │ │ - ldr r2, [pc, #72] @ a4564 <__cxa_atexit@plt+0x963b0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r8, r2, #1 │ │ │ │ - ldr r2, [pc, #64] @ a4568 <__cxa_atexit@plt+0x963b4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add sl, r2, #2 │ │ │ │ - add r9, r5, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - b c9428 <__cxa_atexit@plt+0xbb274> │ │ │ │ - mov r6, r2 │ │ │ │ - b a4548 <__cxa_atexit@plt+0x96394> │ │ │ │ + bcc a04c8 <__cxa_atexit@plt+0x92314> │ │ │ │ + ldr r1, [pc, #64] @ a04e4 <__cxa_atexit@plt+0x92330> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #60] @ a04e8 <__cxa_atexit@plt+0x92334> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r1, r9} │ │ │ │ + sub r3, r6, #3 │ │ │ │ + stmdb r5, {r0, r3} │ │ │ │ + mov r5, r2 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r3 │ │ │ │ + b a04d0 <__cxa_atexit@plt+0x9231c> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ a4558 <__cxa_atexit@plt+0x963a4> │ │ │ │ + ldr r7, [pc, #8] @ a04e0 <__cxa_atexit@plt+0x9232c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rsbseq sl, r9, #76 @ 0x4c │ │ │ │ - rsbseq sl, r9, #144 @ 0x90 │ │ │ │ - addseq r6, r5, #208 @ 0xd0 │ │ │ │ - addseq r6, r5, #144, 6 @ 0x40000002 │ │ │ │ - addseq r6, r5, #140, 6 @ 0x30000002 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc a45a4 <__cxa_atexit@plt+0x963f0> │ │ │ │ - ldr r3, [pc, #40] @ a45bc <__cxa_atexit@plt+0x96408> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8, r9, sl} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #11 │ │ │ │ + rsbseq sp, r9, #84, 16 @ 0x540000 │ │ │ │ + @ instruction: 0xfffffbcc │ │ │ │ + addseq sl, r5, #136, 2 @ 0x22 │ │ │ │ + rsbseq ip, r9, #100, 2 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + b 18a27f8 <__cxa_atexit@plt+0x1894644> │ │ │ │ + rsbseq ip, r9, #80, 2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a0574 <__cxa_atexit@plt+0x923c0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a0580 <__cxa_atexit@plt+0x923cc> │ │ │ │ + ldr lr, [pc, #88] @ a0590 <__cxa_atexit@plt+0x923dc> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #80] @ a0594 <__cxa_atexit@plt+0x923e0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + sub r1, r6, #3 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [pc, #56] @ a0598 <__cxa_atexit@plt+0x923e4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ a45c0 <__cxa_atexit@plt+0x9640c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r6, r5, #60, 8 @ 0x3c000000 │ │ │ │ - rsbseq sl, r9, #8 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + addseq sl, r5, #144 @ 0x90 │ │ │ │ + addseq sl, r5, #212 @ 0xd4 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc a4604 <__cxa_atexit@plt+0x96450> │ │ │ │ - ldr r3, [pc, #48] @ a461c <__cxa_atexit@plt+0x96468> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r7, {r3, r8, r9, sl} │ │ │ │ - str r2, [r7, #20] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ a4620 <__cxa_atexit@plt+0x9646c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #20 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - addseq r6, r5, #232, 6 @ 0xa0000003 │ │ │ │ - rsbseq r9, r9, #172, 30 @ 0x2b0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r3, [pc, #12] @ a4648 <__cxa_atexit@plt+0x96494> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 3efca0 <__cxa_atexit@plt+0x3e1aec> │ │ │ │ - rsbseq r9, r9, #128, 30 @ 0x200 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a4688 <__cxa_atexit@plt+0x964d4> │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - ldr r2, [pc, #32] @ a4698 <__cxa_atexit@plt+0x964e4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r8, r9} │ │ │ │ - sub r8, r6, #6 │ │ │ │ - mov r9, sl │ │ │ │ - b 3efca0 <__cxa_atexit@plt+0x3e1aec> │ │ │ │ - mov r3, #12 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a0608 <__cxa_atexit@plt+0x92454> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a0610 <__cxa_atexit@plt+0x9245c> │ │ │ │ + ldr sl, [pc, #92] @ a062c <__cxa_atexit@plt+0x92478> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r0, [pc, #88] @ a0630 <__cxa_atexit@plt+0x9247c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr lr, [pc, #84] @ a0634 <__cxa_atexit@plt+0x92480> │ │ │ │ + add lr, pc, lr │ │ │ │ + sub r1, r6, #19 │ │ │ │ + str r0, [r3, #12]! │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str lr, [r3, #-8] │ │ │ │ + str r8, [r3, #-4] │ │ │ │ + mov r5, r2 │ │ │ │ + b 1ec5078 <__cxa_atexit@plt+0x1eb6ec4> │ │ │ │ + mov r6, r3 │ │ │ │ + b a0618 <__cxa_atexit@plt+0x92464> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ a0628 <__cxa_atexit@plt+0x92474> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - addseq r6, r5, #104, 8 @ 0x68000000 │ │ │ │ - rsbseq r9, r9, #44, 30 @ 0xb0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + rsbseq sp, r9, #24, 14 @ 0x600000 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + @ instruction: 0xfffffe90 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r1, [pc, #12] @ a065c <__cxa_atexit@plt+0x924a8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stm r5, {r1, r2, r3} │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20cc <__cxa_atexit@plt+0x3b3f18> │ │ │ │ + addseq sl, r5, #188, 4 @ 0xc000000b │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a47b0 <__cxa_atexit@plt+0x965fc> │ │ │ │ - ldr r7, [pc, #280] @ a47d8 <__cxa_atexit@plt+0x96624> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #-4]! │ │ │ │ - ands r7, r8, #3 │ │ │ │ - beq a4754 <__cxa_atexit@plt+0x965a0> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne a4764 <__cxa_atexit@plt+0x965b0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r7, r6, #16 │ │ │ │ - cmp r2, r7 │ │ │ │ - bcc a47c0 <__cxa_atexit@plt+0x9660c> │ │ │ │ - ldr r3, [pc, #256] @ a47f0 <__cxa_atexit@plt+0x9663c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #252] @ a47f4 <__cxa_atexit@plt+0x96640> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #248] @ a47f8 <__cxa_atexit@plt+0x96644> │ │ │ │ - add lr, pc, lr │ │ │ │ - sub r0, r7, #11 │ │ │ │ - ldr r1, [r8, #2] │ │ │ │ - ldr r2, [pc, #236] @ a47fc <__cxa_atexit@plt+0x96648> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr sl, [pc, #232] @ a4800 <__cxa_atexit@plt+0x9664c> │ │ │ │ - add sl, pc, sl │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - sub r0, r7, #2 │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - ldr r0, [pc, #196] @ a4804 <__cxa_atexit@plt+0x96650> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r3, r0, #3 │ │ │ │ - add r9, lr, #2 │ │ │ │ - add sl, sl, #2 │ │ │ │ - mov r6, r7 │ │ │ │ - b a47a4 <__cxa_atexit@plt+0x965f0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #112] @ a47dc <__cxa_atexit@plt+0x96628> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #108] @ a47e0 <__cxa_atexit@plt+0x9662c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #104] @ a47e4 <__cxa_atexit@plt+0x96630> │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a06b8 <__cxa_atexit@plt+0x92504> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq a06b0 <__cxa_atexit@plt+0x924fc> │ │ │ │ + ldr r3, [pc, #48] @ a06c0 <__cxa_atexit@plt+0x9250c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [pc, #100] @ a47e8 <__cxa_atexit@plt+0x96634> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r3, [pc, #84] @ a47ec <__cxa_atexit@plt+0x96638> │ │ │ │ + ldr r8, [pc, #44] @ a06c4 <__cxa_atexit@plt+0x92510> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #36] @ a06c8 <__cxa_atexit@plt+0x92514> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #3 │ │ │ │ - add r9, r7, #2 │ │ │ │ - add sl, r2, #2 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b c9428 <__cxa_atexit@plt+0xbb274> │ │ │ │ - ldr r7, [pc, #80] @ a4808 <__cxa_atexit@plt+0x96654> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + b 1616b18 <__cxa_atexit@plt+0x1608964> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, r4, asr r1 │ │ │ │ - rsbseq r9, r9, #84, 18 @ 0x150000 │ │ │ │ - rsbseq r9, r9, #88, 18 @ 0x160000 │ │ │ │ - andeq r0, r0, r4, asr #4 │ │ │ │ - addseq r5, r5, #80, 28 @ 0x500 │ │ │ │ - addseq r6, r5, #76, 6 @ 0x30000001 │ │ │ │ - @ instruction: 0xffffff3c │ │ │ │ - andeq r0, r0, r0, lsr r2 │ │ │ │ - rsbseq r9, r9, #192, 18 @ 0x300000 │ │ │ │ - addseq r5, r5, #200, 28 @ 0xc80 │ │ │ │ - rsbseq r9, r9, #180, 18 @ 0x2d0000 │ │ │ │ - addseq r6, r5, #164, 6 @ 0x90000002 │ │ │ │ - rsbseq r9, r9, #44, 28 @ 0x2c0 │ │ │ │ - rsbseq r9, r9, #192, 26 @ 0x3000 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + subseq lr, pc, #1409286145 @ 0x54000001 │ │ │ │ + addseq r9, r5, #72, 30 @ 0x120 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne a48a0 <__cxa_atexit@plt+0x966ec> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc a48e4 <__cxa_atexit@plt+0x96730> │ │ │ │ - ldr r9, [pc, #204] @ a4908 <__cxa_atexit@plt+0x96754> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #200] @ a490c <__cxa_atexit@plt+0x96758> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #196] @ a4910 <__cxa_atexit@plt+0x9675c> │ │ │ │ - add lr, pc, lr │ │ │ │ - sub r0, r3, #11 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r2, [pc, #184] @ a4914 <__cxa_atexit@plt+0x96760> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr sl, [pc, #180] @ a4918 <__cxa_atexit@plt+0x96764> │ │ │ │ - add sl, pc, sl │ │ │ │ - str r9, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - sub r0, r3, #2 │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ - ldr r0, [pc, #144] @ a491c <__cxa_atexit@plt+0x96768> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r8, r0, #3 │ │ │ │ - add r9, lr, #2 │ │ │ │ - add sl, sl, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - b c9428 <__cxa_atexit@plt+0xbb274> │ │ │ │ - ldr r3, [pc, #76] @ a48f4 <__cxa_atexit@plt+0x96740> │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a071c <__cxa_atexit@plt+0x92568> │ │ │ │ + ldr lr, [pc, #60] @ a0734 <__cxa_atexit@plt+0x92580> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmda r5, {r1, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ a0738 <__cxa_atexit@plt+0x92584> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #72] @ a48f8 <__cxa_atexit@plt+0x96744> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #68] @ a48fc <__cxa_atexit@plt+0x96748> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #60] @ a4900 <__cxa_atexit@plt+0x9674c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #48] @ a4904 <__cxa_atexit@plt+0x96750> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #3 │ │ │ │ - add r9, r2, #2 │ │ │ │ - add sl, r1, #2 │ │ │ │ - b c9428 <__cxa_atexit@plt+0xbb274> │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - rsbseq r9, r9, #16, 16 @ 0x100000 │ │ │ │ - rsbseq r9, r9, #20, 16 @ 0x140000 │ │ │ │ - addseq r5, r5, #16, 26 @ 0x400 │ │ │ │ - addseq r6, r5, #16, 4 │ │ │ │ - @ instruction: 0xfffffdf0 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - rsbseq r9, r9, #116, 16 @ 0x740000 │ │ │ │ - addseq r5, r5, #124, 26 @ 0x1f00 │ │ │ │ - rsbseq r9, r9, #104, 16 @ 0x680000 │ │ │ │ - addseq r6, r5, #88, 4 @ 0x80000005 │ │ │ │ - rsbseq r9, r9, #152, 24 @ 0x9800 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq sl, r5, #52, 4 @ 0x40000003 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a4998 <__cxa_atexit@plt+0x967e4> │ │ │ │ - ldr r9, [pc, #92] @ a49a4 <__cxa_atexit@plt+0x967f0> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #88] @ a49a8 <__cxa_atexit@plt+0x967f4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [pc, #84] @ a49ac <__cxa_atexit@plt+0x967f8> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r8, [pc, #80] @ a49b0 <__cxa_atexit@plt+0x967fc> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - sub r1, r6, #9 │ │ │ │ - sub r0, r6, #2 │ │ │ │ - str r0, [r5] │ │ │ │ - str sl, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - ldr r0, [pc, #44] @ a49b4 <__cxa_atexit@plt+0x96800> │ │ │ │ + bcc a0780 <__cxa_atexit@plt+0x925cc> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #40] @ a0798 <__cxa_atexit@plt+0x925e4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r8, r0, #3 │ │ │ │ - add r9, r9, #2 │ │ │ │ - add sl, lr, #2 │ │ │ │ - b c9428 <__cxa_atexit@plt+0xbb274> │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - rsbseq r9, r9, #116, 18 @ 0x1d0000 │ │ │ │ - rsbseq r9, r9, #128, 18 @ 0x200000 │ │ │ │ - @ instruction: 0xfffffcfc │ │ │ │ - addseq r5, r5, #120, 24 @ 0x7800 │ │ │ │ - addseq r6, r5, #96, 2 │ │ │ │ - rsbseq r9, r9, #0, 24 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ a49fc <__cxa_atexit@plt+0x96848> │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ a079c <__cxa_atexit@plt+0x925e8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #44] @ a4a00 <__cxa_atexit@plt+0x9684c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #40] @ a4a04 <__cxa_atexit@plt+0x96850> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r5] │ │ │ │ - ldr r1, [pc, #28] @ a4a08 <__cxa_atexit@plt+0x96854> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r8, r1, #3 │ │ │ │ - add r9, r2, #2 │ │ │ │ - add sl, r3, #2 │ │ │ │ - b c9428 <__cxa_atexit@plt+0xbb274> │ │ │ │ - rsbseq r9, r9, #4, 18 @ 0x10000 │ │ │ │ - rsbseq r9, r9, #232, 16 @ 0xe80000 │ │ │ │ - addseq r5, r5, #248, 22 @ 0x3e000 │ │ │ │ - addseq r6, r5, #252 @ 0xfc │ │ │ │ - rsbseq r9, r9, #204, 22 @ 0x33000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - b a46ac <__cxa_atexit@plt+0x964f8> │ │ │ │ - andeq r0, r2, pc │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq sl, r5, #188, 2 @ 0x2f │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc a4a58 <__cxa_atexit@plt+0x968a4> │ │ │ │ - ldr r3, [pc, #40] @ a4a70 <__cxa_atexit@plt+0x968bc> │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a07f8 <__cxa_atexit@plt+0x92644> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq a07f0 <__cxa_atexit@plt+0x9263c> │ │ │ │ + ldr r3, [pc, #48] @ a0800 <__cxa_atexit@plt+0x9264c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #44] @ a0804 <__cxa_atexit@plt+0x92650> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #36] @ a0808 <__cxa_atexit@plt+0x92654> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #6 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + b 1616b18 <__cxa_atexit@plt+0x1608964> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ a4a74 <__cxa_atexit@plt+0x968c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r6, r5, #152 @ 0x98 │ │ │ │ - rsbseq r9, r9, #148, 22 @ 0x25000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + subseq lr, pc, #1610612736 @ 0x60000000 │ │ │ │ + addseq r9, r5, #8, 28 @ 0x80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc a4ab0 <__cxa_atexit@plt+0x968fc> │ │ │ │ - ldr r3, [pc, #40] @ a4ac8 <__cxa_atexit@plt+0x96914> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ a4acc <__cxa_atexit@plt+0x96918> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a085c <__cxa_atexit@plt+0x926a8> │ │ │ │ + ldr lr, [pc, #60] @ a0874 <__cxa_atexit@plt+0x926c0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmda r5, {r1, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - addseq r5, r5, #68, 30 @ 0x110 │ │ │ │ - rsbseq r9, r9, #64, 22 @ 0x10000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc a4b08 <__cxa_atexit@plt+0x96954> │ │ │ │ - ldr r3, [pc, #40] @ a4b20 <__cxa_atexit@plt+0x9696c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + ldr r3, [pc, #20] @ a0878 <__cxa_atexit@plt+0x926c4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq sl, r5, #244 @ 0xf4 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a08c0 <__cxa_atexit@plt+0x9270c> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #40] @ a08d8 <__cxa_atexit@plt+0x92724> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ a08dc <__cxa_atexit@plt+0x92728> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq sl, r5, #124 @ 0x7c │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + rsbseq sp, r9, #148, 8 @ 0x94000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + ldrhi r0, [r4, #-12] │ │ │ │ + ldrls r2, [pc, #44] @ a092c <__cxa_atexit@plt+0x92778> │ │ │ │ + addls r2, pc, r2 │ │ │ │ + ldrls r3, [pc, #40] @ a0930 <__cxa_atexit@plt+0x9277c> │ │ │ │ + addls r3, pc, r3 │ │ │ │ + ldrls r1, [r7, #8] │ │ │ │ + strls r2, [r5, #-16]! │ │ │ │ + ldrls r2, [pc, #28] @ a0934 <__cxa_atexit@plt+0x92780> │ │ │ │ + ldrls r2, [pc, r2] │ │ │ │ + stmibls r5, {r1, r2, r7} │ │ │ │ + ldrls r0, [pc, #20] @ a0938 <__cxa_atexit@plt+0x92784> │ │ │ │ + ldrls r0, [pc, r0] │ │ │ │ + movls r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ a4b24 <__cxa_atexit@plt+0x96970> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + rsbseq sp, r9, #84, 8 @ 0x54000000 │ │ │ │ + addseq r9, r5, #188, 24 @ 0xbc00 │ │ │ │ + rsbseq sp, r9, #56, 8 @ 0x38000000 │ │ │ │ + rsbseq sp, r9, #40, 8 @ 0x28000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #32] @ a0970 <__cxa_atexit@plt+0x927bc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #28] @ a0974 <__cxa_atexit@plt+0x927c0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r0, [pc, #16] @ a0978 <__cxa_atexit@plt+0x927c4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - addseq r5, r5, #68, 30 @ 0x110 │ │ │ │ - rsbseq r9, r9, #236, 20 @ 0xec000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc a4b60 <__cxa_atexit@plt+0x969ac> │ │ │ │ - ldr r3, [pc, #40] @ a4b78 <__cxa_atexit@plt+0x969c4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #6 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsbseq sp, r9, #20, 8 @ 0x14000000 │ │ │ │ + rsbseq sp, r9, #4, 8 @ 0x4000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #100] @ a09f4 <__cxa_atexit@plt+0x92840> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a09dc <__cxa_atexit@plt+0x92828> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc a09e4 <__cxa_atexit@plt+0x92830> │ │ │ │ + ldr lr, [pc, #60] @ a09f8 <__cxa_atexit@plt+0x92844> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r1, r3, r7} │ │ │ │ + sub r7, r2, #11 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ a4b7c <__cxa_atexit@plt+0x969c8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - addseq r5, r5, #240, 28 @ 0xf00 │ │ │ │ - rsbseq r9, r9, #152, 20 @ 0x98000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + addseq r9, r5, #116, 30 @ 0x1d0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc a4bb8 <__cxa_atexit@plt+0x96a04> │ │ │ │ - ldr r3, [pc, #40] @ a4bd0 <__cxa_atexit@plt+0x96a1c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8, r9, sl} │ │ │ │ - ldr r0, [r5] │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a0a3c <__cxa_atexit@plt+0x92888> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr lr, [pc, #36] @ a0a48 <__cxa_atexit@plt+0x92894> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldmdb r5, {r1, r2} │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ a4bd4 <__cxa_atexit@plt+0x96a20> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - addseq r5, r5, #120, 28 @ 0x780 │ │ │ │ - rsbseq r9, r9, #68, 20 @ 0x44000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc a4c10 <__cxa_atexit@plt+0x96a5c> │ │ │ │ - ldr r3, [pc, #40] @ a4c28 <__cxa_atexit@plt+0x96a74> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8, r9, sl} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #10 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ a4c2c <__cxa_atexit@plt+0x96a78> │ │ │ │ - add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - addseq r5, r5, #36, 28 @ 0x240 │ │ │ │ - rsbseq r9, r9, #240, 18 @ 0x3c0000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r9, r5, #12, 30 @ 0x30 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ + mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc a4c68 <__cxa_atexit@plt+0x96ab4> │ │ │ │ - ldr r3, [pc, #40] @ a4c80 <__cxa_atexit@plt+0x96acc> │ │ │ │ + bcc a0a98 <__cxa_atexit@plt+0x928e4> │ │ │ │ + ldr r3, [pc, #60] @ a0ab0 <__cxa_atexit@plt+0x928fc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #56] @ a0ab4 <__cxa_atexit@plt+0x92900> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + str r8, [sl, #8] │ │ │ │ + ldr r3, [pc, #44] @ a0ab8 <__cxa_atexit@plt+0x92904> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #5 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ a4c84 <__cxa_atexit@plt+0x96ad0> │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r2, #2 │ │ │ │ + b 3c210c <__cxa_atexit@plt+0x3b3f58> │ │ │ │ + ldr r7, [pc, #28] @ a0abc <__cxa_atexit@plt+0x92908> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - addseq r5, r5, #208, 26 @ 0x3400 │ │ │ │ - rsbseq r9, r9, #156, 18 @ 0x270000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc a4cc0 <__cxa_atexit@plt+0x96b0c> │ │ │ │ - ldr r3, [pc, #40] @ a4cd8 <__cxa_atexit@plt+0x96b24> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ a4cdc <__cxa_atexit@plt+0x96b28> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - addseq r5, r5, #60, 28 @ 0x3c0 │ │ │ │ - rsbseq r9, r9, #80, 18 @ 0x140000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc a4d18 <__cxa_atexit@plt+0x96b64> │ │ │ │ - ldr r3, [pc, #40] @ a4d30 <__cxa_atexit@plt+0x96b7c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ a4d34 <__cxa_atexit@plt+0x96b80> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - addseq r5, r5, #232, 26 @ 0x3a00 │ │ │ │ - rsbseq r9, r9, #252, 16 @ 0xfc0000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc a4d70 <__cxa_atexit@plt+0x96bbc> │ │ │ │ - ldr r3, [pc, #40] @ a4d88 <__cxa_atexit@plt+0x96bd4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ a4d8c <__cxa_atexit@plt+0x96bd8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - addseq r5, r5, #148, 26 @ 0x2500 │ │ │ │ - rsbseq r9, r9, #168, 16 @ 0xa80000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc a4dc8 <__cxa_atexit@plt+0x96c14> │ │ │ │ - ldr r3, [pc, #40] @ a4de0 <__cxa_atexit@plt+0x96c2c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8, r9, sl} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ a4de4 <__cxa_atexit@plt+0x96c30> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - addseq r5, r5, #64, 26 @ 0x1000 │ │ │ │ - rsbseq r9, r9, #84, 16 @ 0x540000 │ │ │ │ - rsbseq r9, r9, #112, 16 @ 0x700000 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #28 │ │ │ │ + @ instruction: 0xfffffe74 │ │ │ │ + rsbseq ip, r9, #168, 16 @ 0xa80000 │ │ │ │ + addseq r9, r5, #168, 28 @ 0xa80 │ │ │ │ + rsbseq sp, r9, #236, 4 @ 0xc000000e │ │ │ │ + rsbseq sp, r9, #216, 4 @ 0x8000000d │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r2, r0 │ │ │ │ + andeq r0, r1, sp │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi a4eec <__cxa_atexit@plt+0x96d38> │ │ │ │ - ldr r3, [pc, #232] @ a4ef4 <__cxa_atexit@plt+0x96d40> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - stmib r5, {r7, r8, r9} │ │ │ │ - ldr r7, [pc, #216] @ a4ef8 <__cxa_atexit@plt+0x96d44> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a4ee4 <__cxa_atexit@plt+0x96d30> │ │ │ │ + bhi a0bac <__cxa_atexit@plt+0x929f8> │ │ │ │ + ldr r5, [r4, #812] @ 0x32c │ │ │ │ + ldr r2, [pc, #204] @ a0bb4 <__cxa_atexit@plt+0x92a00> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r5, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r2, #12] │ │ │ │ + ldr r3, [r4, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r3, #4] │ │ │ │ ldr r3, [r4, #812] @ 0x32c │ │ │ │ ldr r2, [r4, #820] @ 0x334 │ │ │ │ - ldr r1, [pc, #196] @ a4efc <__cxa_atexit@plt+0x96d48> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r3, #12] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r1, [r5] │ │ │ │ - str r5, [r0, #12] │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r2, #4] │ │ │ │ - ldr r5, [r2] │ │ │ │ + ldr r2, [r2] │ │ │ │ ldrd r0, [r3, #72] @ 0x48 │ │ │ │ - sub r6, r6, r5 │ │ │ │ + sub r6, r6, r2 │ │ │ │ subs r0, r0, r6 │ │ │ │ sbc r1, r1, #0 │ │ │ │ strd r0, [r3, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ - blx r7 │ │ │ │ + mov r0, r5 │ │ │ │ + mov r1, r7 │ │ │ │ + bl cfe4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -154401,50 +150099,48 @@ │ │ │ │ str r6, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add fp, r2, #100 @ 0x64 │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - addseq r5, r5, #220, 24 @ 0xdc00 │ │ │ │ - muleq r0, ip, r1 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + rsbseq sp, r9, #228, 2 @ 0x39 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r4, #812] @ 0x32c │ │ │ │ - ldr r3, [pc, #180] @ a4fcc <__cxa_atexit@plt+0x96e18> │ │ │ │ + ldr r3, [pc, #184] @ a0c8c <__cxa_atexit@plt+0x92ad8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r4, [r4, #12] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ str r5, [r4, #12] │ │ │ │ ldr r5, [r0, #820] @ 0x334 │ │ │ │ add r6, r6, #4 │ │ │ │ str r6, [r5, #4] │ │ │ │ ldr r5, [r0, #812] @ 0x32c │ │ │ │ ldr r4, [r0, #820] @ 0x334 │ │ │ │ ldr r4, [r4] │ │ │ │ ldrd r2, [r5, #72] @ 0x48 │ │ │ │ sub r6, r6, r4 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r3, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ - blx r7 │ │ │ │ + mov r0, r7 │ │ │ │ + mov r1, #0 │ │ │ │ + bl d008 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -154459,160 +150155,209 @@ │ │ │ │ str r6, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add fp, r2, #100 @ 0x64 │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #208] @ a50b0 <__cxa_atexit@plt+0x96efc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #204] @ a50b4 <__cxa_atexit@plt+0x96f00> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r3, r3, #2 │ │ │ │ - add r9, r2, #1 │ │ │ │ - tst r7, #2 │ │ │ │ - mov r2, r9 │ │ │ │ - moveq r2, r3 │ │ │ │ - tst r7, #4 │ │ │ │ - mov r1, r9 │ │ │ │ - moveq r1, r3 │ │ │ │ - tst r7, #1 │ │ │ │ - bne a501c <__cxa_atexit@plt+0x96e68> │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - b a5024 <__cxa_atexit@plt+0x96e70> │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stmda r5, {r1, r9} │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc a5094 <__cxa_atexit@plt+0x96ee0> │ │ │ │ - ldr r8, [pc, #124] @ a50bc <__cxa_atexit@plt+0x96f08> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr sl, [r5, #8]! │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr ip, [r5, #-4] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr lr, [pc, #100] @ a50c0 <__cxa_atexit@plt+0x96f0c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - ldr r1, [pc, #80] @ a50c4 <__cxa_atexit@plt+0x96f10> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str sl, [r6, #24] │ │ │ │ - stm r5, {r0, lr} │ │ │ │ - sub r8, r3, #3 │ │ │ │ - sub sl, r3, #19 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, ip │ │ │ │ - b 3efd08 <__cxa_atexit@plt+0x3e1b54> │ │ │ │ - ldr r6, [pc, #28] @ a50b8 <__cxa_atexit@plt+0x96f04> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5, #-12]! │ │ │ │ - mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - rsbseq r9, r9, #76, 12 @ 0x4c00000 │ │ │ │ - rsbseq r9, r9, #64, 12 @ 0x4000000 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - addseq r5, r5, #184, 20 @ 0xb8000 │ │ │ │ - addseq r5, r5, #152, 10 @ 0x26000000 │ │ │ │ - addseq r5, r5, #120, 20 @ 0x78000 │ │ │ │ - andeq r0, r0, r6, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + rsbseq sp, r9, #12, 2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a5144 <__cxa_atexit@plt+0x96f90> │ │ │ │ - ldr r9, [pc, #108] @ a515c <__cxa_atexit@plt+0x96fa8> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r8, [pc, #104] @ a5160 <__cxa_atexit@plt+0x96fac> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr sl, [r5, #20]! │ │ │ │ - ldr r0, [r5, #-16] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr ip, [r5, #-4] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr lr, [pc, #80] @ a5164 <__cxa_atexit@plt+0x96fb0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - add r3, r3, #12 │ │ │ │ - stm r3, {r0, r2, r8, sl} │ │ │ │ - stm r5, {r1, lr} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - sub sl, r6, #19 │ │ │ │ - ldr r7, [pc, #48] @ a5168 <__cxa_atexit@plt+0x96fb4> │ │ │ │ + bcc a0ce8 <__cxa_atexit@plt+0x92b34> │ │ │ │ + cmp r7, #0 │ │ │ │ + beq a0cd0 <__cxa_atexit@plt+0x92b1c> │ │ │ │ + ldr r2, [pc, #56] @ a0cf8 <__cxa_atexit@plt+0x92b44> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ a0cf4 <__cxa_atexit@plt+0x92b40> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r9, r7, #1 │ │ │ │ - mov r7, ip │ │ │ │ - b 3efd08 <__cxa_atexit@plt+0x3e1b54> │ │ │ │ - ldr r3, [pc, #32] @ a516c <__cxa_atexit@plt+0x96fb8> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, #0 │ │ │ │ + b 15abd8 <__cxa_atexit@plt+0x14ca24> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + addseq r9, r5, #124, 24 @ 0x7c00 │ │ │ │ + rsbseq sp, r9, #136 @ 0x88 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r6 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc a0d4c <__cxa_atexit@plt+0x92b98> │ │ │ │ + ldr r3, [pc, #68] @ a0d6c <__cxa_atexit@plt+0x92bb8> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ + ldr r2, [pc, #64] @ a0d70 <__cxa_atexit@plt+0x92bbc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + str r7, [sl, #8] │ │ │ │ + ldr r3, [pc, #52] @ a0d74 <__cxa_atexit@plt+0x92bc0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r2, #2 │ │ │ │ + b 3c210c <__cxa_atexit@plt+0x3b3f58> │ │ │ │ + ldr r3, [pc, #36] @ a0d78 <__cxa_atexit@plt+0x92bc4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r5, r5, #8, 20 @ 0x8000 │ │ │ │ - addseq r5, r5, #244, 18 @ 0x3d0000 │ │ │ │ - addseq r5, r5, #224, 8 @ 0xe0000000 │ │ │ │ - rsbseq r9, r9, #240, 8 @ 0xf0000000 │ │ │ │ - @ instruction: 0xffffff80 │ │ │ │ - rsbseq r9, r9, #232, 8 @ 0xe8000000 │ │ │ │ - andeq r0, r3, pc │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffbc0 │ │ │ │ + rsbseq ip, r9, #244, 10 @ 0x3d000000 │ │ │ │ + addseq r9, r5, #244, 22 @ 0x3d000 │ │ │ │ + rsbseq sp, r9, #56 @ 0x38 │ │ │ │ + rsbseq sp, r9, #28 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #28 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a0dfc <__cxa_atexit@plt+0x92c48> │ │ │ │ + ldr r2, [pc, #120] @ a0e18 <__cxa_atexit@plt+0x92c64> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a0df0 <__cxa_atexit@plt+0x92c3c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc a0e04 <__cxa_atexit@plt+0x92c50> │ │ │ │ + ldr r1, [pc, #84] @ a0e1c <__cxa_atexit@plt+0x92c68> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r1, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + sub r8, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3c2164 <__cxa_atexit@plt+0x3b3fb0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + @ instruction: 0xfffffd04 │ │ │ │ + rsbseq ip, r9, #124, 30 @ 0x1f0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a0e70 <__cxa_atexit@plt+0x92cbc> │ │ │ │ + ldr r1, [pc, #52] @ a0e7c <__cxa_atexit@plt+0x92cc8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + add r5, r5, #4 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3c2164 <__cxa_atexit@plt+0x3b3fb0> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + @ instruction: 0xfffffc84 │ │ │ │ + rsbseq ip, r9, #24, 30 @ 0x60 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi a5274 <__cxa_atexit@plt+0x970c0> │ │ │ │ - ldr r3, [pc, #232] @ a527c <__cxa_atexit@plt+0x970c8> │ │ │ │ + bhi a0ed4 <__cxa_atexit@plt+0x92d20> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a0edc <__cxa_atexit@plt+0x92d28> │ │ │ │ + ldr r1, [pc, #64] @ a0ef8 <__cxa_atexit@plt+0x92d44> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #60] @ a0efc <__cxa_atexit@plt+0x92d48> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r1, r9} │ │ │ │ + sub r2, r6, #3 │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r2 │ │ │ │ + b a0ee4 <__cxa_atexit@plt+0x92d30> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ a0ef4 <__cxa_atexit@plt+0x92d40> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + rsbseq ip, r9, #200, 28 @ 0xc80 │ │ │ │ + @ instruction: 0xfffffed0 │ │ │ │ + addseq r9, r5, #116, 14 @ 0x1d00000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi a0ff8 <__cxa_atexit@plt+0x92e44> │ │ │ │ + ldr r3, [pc, #224] @ a1004 <__cxa_atexit@plt+0x92e50> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - stmib r5, {r7, r8, r9} │ │ │ │ - ldr r7, [pc, #216] @ a5280 <__cxa_atexit@plt+0x970cc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq a526c <__cxa_atexit@plt+0x970b8> │ │ │ │ + beq a0ff0 <__cxa_atexit@plt+0x92e3c> │ │ │ │ ldr r3, [r4, #812] @ 0x32c │ │ │ │ ldr r2, [r4, #820] @ 0x334 │ │ │ │ - ldr r1, [pc, #196] @ a5284 <__cxa_atexit@plt+0x970d0> │ │ │ │ + ldr r1, [pc, #196] @ a1008 <__cxa_atexit@plt+0x92e54> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3, #12] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ str r1, [r5] │ │ │ │ str r5, [r0, #12] │ │ │ │ add r6, r6, #4 │ │ │ │ str r6, [r2, #4] │ │ │ │ ldr r5, [r2] │ │ │ │ ldrd r0, [r3, #72] @ 0x48 │ │ │ │ sub r6, r6, r5 │ │ │ │ subs r0, r0, r6 │ │ │ │ sbc r1, r1, #0 │ │ │ │ strd r0, [r3, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ - blx r7 │ │ │ │ - mov r7, r0 │ │ │ │ + mov r0, r8 │ │ │ │ + bl d014 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -154630,47 +150375,48 @@ │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - addseq r5, r5, #84, 18 @ 0x150000 │ │ │ │ - muleq r0, ip, r1 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + andeq r0, r0, r0, lsr #3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r4, #812] @ 0x32c │ │ │ │ - ldr r3, [pc, #180] @ a5354 <__cxa_atexit@plt+0x971a0> │ │ │ │ + ldr r3, [pc, #184] @ a10dc <__cxa_atexit@plt+0x92f28> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r4, [r4, #12] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r5, [r4, #12] │ │ │ │ + ldr r3, [r4, #12] │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ + str r5, [r3, #12] │ │ │ │ ldr r5, [r0, #820] @ 0x334 │ │ │ │ add r6, r6, #4 │ │ │ │ str r6, [r5, #4] │ │ │ │ ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r4, [r0, #820] @ 0x334 │ │ │ │ - ldr r4, [r4] │ │ │ │ - ldrd r2, [r5, #72] @ 0x48 │ │ │ │ - sub r6, r6, r4 │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldr r2, [r5, #72] @ 0x48 │ │ │ │ + ldr r1, [r5, #76] @ 0x4c │ │ │ │ + sub r6, r6, r3 │ │ │ │ subs r2, r2, r6 │ │ │ │ - sbc r3, r3, #0 │ │ │ │ + sbc r3, r1, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - blx r7 │ │ │ │ - mov r7, r0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl d014 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -154685,161 +150431,214 @@ │ │ │ │ str r6, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add fp, r2, #100 @ 0x64 │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #212] @ a543c <__cxa_atexit@plt+0x97288> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #208] @ a5440 <__cxa_atexit@plt+0x9728c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r9, r3, #2 │ │ │ │ - add r1, r2, #1 │ │ │ │ - tst r7, #2 │ │ │ │ - mov r3, r1 │ │ │ │ - moveq r3, r9 │ │ │ │ - tst r7, #4 │ │ │ │ - mov r2, r1 │ │ │ │ - moveq r2, r9 │ │ │ │ - tst r7, #1 │ │ │ │ - bne a53a4 <__cxa_atexit@plt+0x971f0> │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - stmda r5, {r2, r9} │ │ │ │ - b a53b0 <__cxa_atexit@plt+0x971fc> │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc a5420 <__cxa_atexit@plt+0x9726c> │ │ │ │ - ldr r8, [pc, #124] @ a5448 <__cxa_atexit@plt+0x97294> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr sl, [r5, #8]! │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr ip, [r5, #-4] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr lr, [pc, #100] @ a544c <__cxa_atexit@plt+0x97298> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - ldr r1, [pc, #80] @ a5450 <__cxa_atexit@plt+0x9729c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str sl, [r6, #24] │ │ │ │ - stm r5, {r0, lr} │ │ │ │ - sub r8, r3, #3 │ │ │ │ - sub sl, r3, #19 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, ip │ │ │ │ - b 3efd08 <__cxa_atexit@plt+0x3e1b54> │ │ │ │ - ldr r6, [pc, #28] @ a5444 <__cxa_atexit@plt+0x97290> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5, #-12]! │ │ │ │ - mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - rsbseq r9, r9, #196, 4 @ 0x4000000c │ │ │ │ - rsbseq r9, r9, #184, 4 @ 0x8000000b │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - addseq r5, r5, #44, 14 @ 0xb00000 │ │ │ │ - addseq r5, r5, #12, 4 @ 0xc0000000 │ │ │ │ - addseq r5, r5, #236, 12 @ 0xec00000 │ │ │ │ - andeq r0, r0, r6, lsl #1 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ a10fc <__cxa_atexit@plt+0x92f48> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + addseq r9, r5, #116, 10 @ 0x1d000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a1150 <__cxa_atexit@plt+0x92f9c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a1158 <__cxa_atexit@plt+0x92fa4> │ │ │ │ + ldr r1, [pc, #64] @ a1174 <__cxa_atexit@plt+0x92fc0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #60] @ a1178 <__cxa_atexit@plt+0x92fc4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r1, r9} │ │ │ │ + sub r2, r6, #3 │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r2 │ │ │ │ + b a1160 <__cxa_atexit@plt+0x92fac> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ a1170 <__cxa_atexit@plt+0x92fbc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + rsbseq ip, r9, #84, 24 @ 0x5400 │ │ │ │ + @ instruction: 0xfffffdd4 │ │ │ │ + addseq r9, r5, #248, 8 @ 0xf8000000 │ │ │ │ + rsbseq ip, r9, #44, 24 @ 0x2c00 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a54d0 <__cxa_atexit@plt+0x9731c> │ │ │ │ - ldr r9, [pc, #108] @ a54e8 <__cxa_atexit@plt+0x97334> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r8, [pc, #104] @ a54ec <__cxa_atexit@plt+0x97338> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr sl, [r5, #20]! │ │ │ │ - ldr r0, [r5, #-16] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr ip, [r5, #-4] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr lr, [pc, #80] @ a54f0 <__cxa_atexit@plt+0x9733c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - add r3, r3, #12 │ │ │ │ - stm r3, {r0, r2, r8, sl} │ │ │ │ - stm r5, {r1, lr} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - sub sl, r6, #19 │ │ │ │ - ldr r7, [pc, #48] @ a54f4 <__cxa_atexit@plt+0x97340> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a11d8 <__cxa_atexit@plt+0x93024> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a11e0 <__cxa_atexit@plt+0x9302c> │ │ │ │ + ldr r1, [pc, #64] @ a11fc <__cxa_atexit@plt+0x93048> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #60] @ a1200 <__cxa_atexit@plt+0x9304c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r1, r9} │ │ │ │ + sub r3, r6, #3 │ │ │ │ + stmdb r5, {r0, r3} │ │ │ │ + mov r5, r2 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r3 │ │ │ │ + b a11e8 <__cxa_atexit@plt+0x93034> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ a11f8 <__cxa_atexit@plt+0x93044> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r9, r7, #2 │ │ │ │ - mov r7, ip │ │ │ │ - b 3efd08 <__cxa_atexit@plt+0x3e1b54> │ │ │ │ - ldr r3, [pc, #32] @ a54f8 <__cxa_atexit@plt+0x97344> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r5, r5, #124, 12 @ 0x7c00000 │ │ │ │ - addseq r5, r5, #104, 12 @ 0x6800000 │ │ │ │ - addseq r5, r5, #84, 2 │ │ │ │ - rsbseq r9, r9, #104, 2 │ │ │ │ - @ instruction: 0xffffff80 │ │ │ │ - rsbseq r9, r9, #92, 2 │ │ │ │ - andeq r0, r3, pc │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + rsbseq ip, r9, #196, 22 @ 0x31000 │ │ │ │ + @ instruction: 0xfffffbcc │ │ │ │ + addseq r9, r5, #112, 8 @ 0x70000000 │ │ │ │ + rsbseq fp, r9, #76, 8 @ 0x4c000000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a5600 <__cxa_atexit@plt+0x9744c> │ │ │ │ - ldr r3, [pc, #232] @ a5608 <__cxa_atexit@plt+0x97454> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + b 18a27f8 <__cxa_atexit@plt+0x1894644> │ │ │ │ + rsbseq fp, r9, #56, 8 @ 0x38000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a128c <__cxa_atexit@plt+0x930d8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a1298 <__cxa_atexit@plt+0x930e4> │ │ │ │ + ldr lr, [pc, #88] @ a12a8 <__cxa_atexit@plt+0x930f4> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #80] @ a12ac <__cxa_atexit@plt+0x930f8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + sub r1, r6, #3 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [pc, #56] @ a12b0 <__cxa_atexit@plt+0x930fc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + addseq r9, r5, #120, 6 @ 0xe0000001 │ │ │ │ + addseq r9, r5, #188, 6 @ 0xf0000002 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a1320 <__cxa_atexit@plt+0x9316c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a1328 <__cxa_atexit@plt+0x93174> │ │ │ │ + ldr sl, [pc, #92] @ a1344 <__cxa_atexit@plt+0x93190> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r0, [pc, #88] @ a1348 <__cxa_atexit@plt+0x93194> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr lr, [pc, #84] @ a134c <__cxa_atexit@plt+0x93198> │ │ │ │ + add lr, pc, lr │ │ │ │ + sub r1, r6, #19 │ │ │ │ + str r0, [r3, #12]! │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str lr, [r3, #-8] │ │ │ │ + str r8, [r3, #-4] │ │ │ │ + mov r5, r2 │ │ │ │ + b 1ec5078 <__cxa_atexit@plt+0x1eb6ec4> │ │ │ │ + mov r6, r3 │ │ │ │ + b a1330 <__cxa_atexit@plt+0x9317c> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ a1340 <__cxa_atexit@plt+0x9318c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + rsbseq ip, r9, #136, 20 @ 0x88000 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + @ instruction: 0xfffffe90 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r1, [pc, #12] @ a1374 <__cxa_atexit@plt+0x931c0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stm r5, {r1, r2, r3} │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20cc <__cxa_atexit@plt+0x3b3f18> │ │ │ │ + addseq r9, r5, #164, 10 @ 0x29000000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi a1454 <__cxa_atexit@plt+0x932a0> │ │ │ │ + ldr r5, [r4, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #200] @ a1464 <__cxa_atexit@plt+0x932b0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - stmib r5, {r7, r8, r9} │ │ │ │ - ldr r7, [pc, #216] @ a560c <__cxa_atexit@plt+0x97458> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a55f8 <__cxa_atexit@plt+0x97444> │ │ │ │ - ldr r3, [r4, #812] @ 0x32c │ │ │ │ - ldr r2, [r4, #820] @ 0x334 │ │ │ │ - ldr r1, [pc, #196] @ a5610 <__cxa_atexit@plt+0x9745c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r3, #12] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r1, [r5] │ │ │ │ - str r5, [r0, #12] │ │ │ │ + str r3, [r7] │ │ │ │ + ldr r5, [r5, #12] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r7, [r4, #820] @ 0x334 │ │ │ │ add r6, r6, #4 │ │ │ │ - str r6, [r2, #4] │ │ │ │ - ldr r5, [r2] │ │ │ │ - ldrd r0, [r3, #72] @ 0x48 │ │ │ │ + str r6, [r7, #4] │ │ │ │ + ldr r7, [r4, #812] @ 0x32c │ │ │ │ + ldr r5, [r4, #820] @ 0x334 │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldrd r0, [r7, #72] @ 0x48 │ │ │ │ sub r6, r6, r5 │ │ │ │ subs r0, r0, r6 │ │ │ │ sbc r1, r1, #0 │ │ │ │ - strd r0, [r3, #72] @ 0x48 │ │ │ │ + strd r0, [r7, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ - blx r7 │ │ │ │ + mov r0, #0 │ │ │ │ + bl d020 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -154854,50 +150653,187 @@ │ │ │ │ str r6, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add fp, r2, #100 @ 0x64 │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + ldr r7, [pc, #12] @ a1468 <__cxa_atexit@plt+0x932b4> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - addseq r5, r5, #200, 10 @ 0x32000000 │ │ │ │ - muleq r0, ip, r1 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + rsbseq ip, r9, #136, 18 @ 0x220000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a14a0 <__cxa_atexit@plt+0x932ec> │ │ │ │ + ldr r2, [pc, #28] @ a14ac <__cxa_atexit@plt+0x932f8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r9, r5, #196, 8 @ 0xc4000000 │ │ │ │ + rsbseq ip, r9, #132, 18 @ 0x210000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi a1510 <__cxa_atexit@plt+0x9335c> │ │ │ │ mov r0, r4 │ │ │ │ - ldr r4, [r4, #812] @ 0x32c │ │ │ │ - ldr r3, [pc, #180] @ a56e0 <__cxa_atexit@plt+0x9752c> │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq a1508 <__cxa_atexit@plt+0x93354> │ │ │ │ + ldr r3, [pc, #52] @ a1518 <__cxa_atexit@plt+0x93364> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r4, [r4, #12] │ │ │ │ + ldr r9, [pc, #48] @ a151c <__cxa_atexit@plt+0x93368> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r2, [pc, #44] @ a1520 <__cxa_atexit@plt+0x9336c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, sl │ │ │ │ + b 3c20f4 <__cxa_atexit@plt+0x3b3f40> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsbseq ip, r9, #48, 18 @ 0xc0000 │ │ │ │ + rsbseq ip, r9, #60, 18 @ 0xf0000 │ │ │ │ + addseq r9, r5, #248 @ 0xf8 │ │ │ │ + rsbseq ip, r9, #32, 18 @ 0x80000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi a15d0 <__cxa_atexit@plt+0x9341c> │ │ │ │ + ldr r3, [pc, #152] @ a15e0 <__cxa_atexit@plt+0x9342c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq a1584 <__cxa_atexit@plt+0x933d0> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + cmp r7, #0 │ │ │ │ + beq a15a8 <__cxa_atexit@plt+0x933f4> │ │ │ │ + cmp r7, #1 │ │ │ │ + beq a1594 <__cxa_atexit@plt+0x933e0> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne a15bc <__cxa_atexit@plt+0x93408> │ │ │ │ + ldr r7, [pc, #124] @ a15f4 <__cxa_atexit@plt+0x93440> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #84] @ a15f0 <__cxa_atexit@plt+0x9343c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #60] @ a15ec <__cxa_atexit@plt+0x93438> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ a15e4 <__cxa_atexit@plt+0x93430> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #28] @ a15e8 <__cxa_atexit@plt+0x93434> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ a15f8 <__cxa_atexit@plt+0x93444> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + rsbseq ip, r9, #140, 16 @ 0x8c0000 │ │ │ │ + rsbseq ip, r9, #132, 16 @ 0x840000 │ │ │ │ + addseq r9, r5, #168, 6 @ 0xa0000002 │ │ │ │ + addseq r9, r5, #192, 6 │ │ │ │ + addseq r9, r5, #232, 6 @ 0xa0000003 │ │ │ │ + rsbseq ip, r9, #136, 16 @ 0x880000 │ │ │ │ + rsbseq ip, r9, #76, 16 @ 0x4c0000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - str r5, [r4, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ + add r5, r5, #4 │ │ │ │ + cmp r7, #0 │ │ │ │ + beq a165c <__cxa_atexit@plt+0x934a8> │ │ │ │ + cmp r7, #1 │ │ │ │ + beq a1648 <__cxa_atexit@plt+0x93494> │ │ │ │ + ldr r3, [pc, #80] @ a1678 <__cxa_atexit@plt+0x934c4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + cmp r7, #2 │ │ │ │ + mov r7, r3 │ │ │ │ + bne a1670 <__cxa_atexit@plt+0x934bc> │ │ │ │ + ldr r7, [pc, #72] @ a1684 <__cxa_atexit@plt+0x934d0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ a1680 <__cxa_atexit@plt+0x934cc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ a167c <__cxa_atexit@plt+0x934c8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r3] │ │ │ │ + bx r0 │ │ │ │ + rsbseq ip, r9, #40, 16 @ 0x280000 │ │ │ │ + addseq r9, r5, #244, 4 @ 0x4000000f │ │ │ │ + addseq r9, r5, #12, 6 @ 0x30000000 │ │ │ │ + addseq r9, r5, #36, 6 @ 0x90000000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi a1760 <__cxa_atexit@plt+0x935ac> │ │ │ │ + ldr r5, [r4, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #196] @ a1770 <__cxa_atexit@plt+0x935bc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + ldr r5, [r5, #12] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r7, [r4, #820] @ 0x334 │ │ │ │ add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r4, [r0, #820] @ 0x334 │ │ │ │ - ldr r4, [r4] │ │ │ │ - ldrd r2, [r5, #72] @ 0x48 │ │ │ │ - sub r6, r6, r4 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r3, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ + str r6, [r7, #4] │ │ │ │ + ldr r7, [r4, #812] @ 0x32c │ │ │ │ + ldr r5, [r4, #820] @ 0x334 │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldrd r0, [r7, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r0, r0, r6 │ │ │ │ + sbc r1, r1, #0 │ │ │ │ + strd r0, [r7, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ + mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ - blx r7 │ │ │ │ + bl d02c │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -154912,218 +150848,181 @@ │ │ │ │ str r6, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add fp, r2, #100 @ 0x64 │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + ldr r7, [pc, #12] @ a1774 <__cxa_atexit@plt+0x935c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + rsbseq ip, r9, #0, 14 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #208] @ a57c4 <__cxa_atexit@plt+0x97610> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #204] @ a57c8 <__cxa_atexit@plt+0x97614> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r3, r3, #2 │ │ │ │ - add r9, r2, #1 │ │ │ │ - tst r7, #2 │ │ │ │ - mov r2, r9 │ │ │ │ - moveq r2, r3 │ │ │ │ - tst r7, #4 │ │ │ │ - mov r1, r9 │ │ │ │ - moveq r1, r3 │ │ │ │ - tst r7, #1 │ │ │ │ - bne a5730 <__cxa_atexit@plt+0x9757c> │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - b a5738 <__cxa_atexit@plt+0x97584> │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stmda r5, {r1, r9} │ │ │ │ - ldr r7, [r5] │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc a57a8 <__cxa_atexit@plt+0x975f4> │ │ │ │ - ldr r8, [pc, #124] @ a57d0 <__cxa_atexit@plt+0x9761c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr sl, [r5, #8]! │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr ip, [r5, #-4] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr lr, [pc, #100] @ a57d4 <__cxa_atexit@plt+0x97620> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - ldr r1, [pc, #80] @ a57d8 <__cxa_atexit@plt+0x97624> │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a17ac <__cxa_atexit@plt+0x935f8> │ │ │ │ + ldr r2, [pc, #28] @ a17b8 <__cxa_atexit@plt+0x93604> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r9, r5, #184, 2 @ 0x2e │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a1808 <__cxa_atexit@plt+0x93654> │ │ │ │ + ldr r2, [pc, #56] @ a1810 <__cxa_atexit@plt+0x9365c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ a1814 <__cxa_atexit@plt+0x93660> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str sl, [r6, #24] │ │ │ │ - stm r5, {r0, lr} │ │ │ │ - sub r8, r3, #2 │ │ │ │ - sub sl, r3, #19 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, ip │ │ │ │ - b 3efd08 <__cxa_atexit@plt+0x3e1b54> │ │ │ │ - ldr r6, [pc, #28] @ a57cc <__cxa_atexit@plt+0x97618> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5, #-12]! │ │ │ │ - mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - rsbseq r8, r9, #56, 30 @ 0xe0 │ │ │ │ - rsbseq r8, r9, #44, 30 @ 0xb0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - addseq r5, r5, #164, 6 @ 0x90000002 │ │ │ │ - addseq r4, r5, #132, 28 @ 0x840 │ │ │ │ - addseq r5, r5, #104, 6 @ 0xa0000001 │ │ │ │ - andeq r0, r0, r6, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #40] @ a1818 <__cxa_atexit@plt+0x93664> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsbseq ip, r9, #144, 12 @ 0x9000000 │ │ │ │ + addseq r8, r5, #240, 26 @ 0x3c00 │ │ │ │ + addseq r8, r5, #68, 28 @ 0x440 │ │ │ │ + rsbseq ip, r9, #56, 12 @ 0x3800000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ + sub r6, r5, #12 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi a1870 <__cxa_atexit@plt+0x936bc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r3, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a5858 <__cxa_atexit@plt+0x976a4> │ │ │ │ - ldr r9, [pc, #108] @ a5870 <__cxa_atexit@plt+0x976bc> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r8, [pc, #104] @ a5874 <__cxa_atexit@plt+0x976c0> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr sl, [r5, #20]! │ │ │ │ - ldr r0, [r5, #-16] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr ip, [r5, #-4] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr lr, [pc, #80] @ a5878 <__cxa_atexit@plt+0x976c4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - add r3, r3, #12 │ │ │ │ - stm r3, {r0, r2, r8, sl} │ │ │ │ - stm r5, {r1, lr} │ │ │ │ - sub r8, r6, #2 │ │ │ │ - sub sl, r6, #19 │ │ │ │ - ldr r7, [pc, #48] @ a587c <__cxa_atexit@plt+0x976c8> │ │ │ │ + bcc a1878 <__cxa_atexit@plt+0x936c4> │ │ │ │ + ldr r2, [pc, #64] @ a1894 <__cxa_atexit@plt+0x936e0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #60] @ a1898 <__cxa_atexit@plt+0x936e4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 1ec5078 <__cxa_atexit@plt+0x1eb6ec4> │ │ │ │ + mov r6, r3 │ │ │ │ + b a1880 <__cxa_atexit@plt+0x936cc> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ a1890 <__cxa_atexit@plt+0x936dc> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r9, r7, #1 │ │ │ │ - mov r7, ip │ │ │ │ - b 3efd08 <__cxa_atexit@plt+0x3e1b54> │ │ │ │ - ldr r3, [pc, #32] @ a5880 <__cxa_atexit@plt+0x976cc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + rsbseq ip, r9, #228, 10 @ 0x39000000 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + rsbseq ip, r9, #188, 10 @ 0x2f000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ a18bc <__cxa_atexit@plt+0x93708> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r5, r5, #244, 4 @ 0x4000000f │ │ │ │ - addseq r5, r5, #228, 4 @ 0x4000000e │ │ │ │ - addseq r4, r5, #204, 26 @ 0x3300 │ │ │ │ - rsbseq r8, r9, #220, 26 @ 0x3700 │ │ │ │ - @ instruction: 0xffffff80 │ │ │ │ - rsbseq r8, r9, #212, 26 @ 0x3500 │ │ │ │ - andeq r0, r3, pc │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20dc <__cxa_atexit@plt+0x3b3f28> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + rsbseq ip, r9, #152, 10 @ 0x26000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a5988 <__cxa_atexit@plt+0x977d4> │ │ │ │ - ldr r3, [pc, #232] @ a5990 <__cxa_atexit@plt+0x977dc> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ a18e0 <__cxa_atexit@plt+0x9372c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20e4 <__cxa_atexit@plt+0x3b3f30> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + rsbseq ip, r9, #116, 10 @ 0x1d000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ a1914 <__cxa_atexit@plt+0x93760> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ a1918 <__cxa_atexit@plt+0x93764> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20fc <__cxa_atexit@plt+0x3b3f48> │ │ │ │ + rsbseq ip, r9, #104, 10 @ 0x1a000000 │ │ │ │ + addseq r9, r5, #4 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi a195c <__cxa_atexit@plt+0x937a8> │ │ │ │ + ldr r3, [pc, #40] @ a1968 <__cxa_atexit@plt+0x937b4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - stmib r5, {r7, r8, r9} │ │ │ │ - ldr r7, [pc, #216] @ a5994 <__cxa_atexit@plt+0x977e0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a5980 <__cxa_atexit@plt+0x977cc> │ │ │ │ - ldr r3, [r4, #812] @ 0x32c │ │ │ │ - ldr r2, [r4, #820] @ 0x334 │ │ │ │ - ldr r1, [pc, #196] @ a5998 <__cxa_atexit@plt+0x977e4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r3, #12] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - str r1, [r5] │ │ │ │ - str r5, [r0, #12] │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r2, #4] │ │ │ │ - ldr r5, [r2] │ │ │ │ - ldrd r0, [r3, #72] @ 0x48 │ │ │ │ - sub r6, r6, r5 │ │ │ │ - subs r0, r0, r6 │ │ │ │ - sbc r1, r1, #0 │ │ │ │ - strd r0, [r3, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - blx r7 │ │ │ │ - mov r7, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a1954 <__cxa_atexit@plt+0x937a0> │ │ │ │ + b a1974 <__cxa_atexit@plt+0x937c0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - addseq r5, r5, #64, 4 │ │ │ │ - muleq r0, ip, r1 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ - ldr r4, [r4, #812] @ 0x32c │ │ │ │ - ldr r3, [pc, #180] @ a5a68 <__cxa_atexit@plt+0x978b4> │ │ │ │ + ldr r3, [pc, #212] @ a1a54 <__cxa_atexit@plt+0x938a0> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r4, [r4, #12] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r5, [r4, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r4, [r0, #820] @ 0x334 │ │ │ │ - ldr r4, [r4] │ │ │ │ - ldrd r2, [r5, #72] @ 0x48 │ │ │ │ - sub r6, r6, r4 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r3, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ + ldr r7, [pc, #204] @ a1a58 <__cxa_atexit@plt+0x938a4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [r0, #812] @ 0x32c │ │ │ │ + cmn r4, #3 │ │ │ │ + movgt r7, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [r2, #12] │ │ │ │ + str r5, [r7, #12] │ │ │ │ + ldr r7, [r0, #820] @ 0x334 │ │ │ │ + add r5, r6, #4 │ │ │ │ + str r5, [r7, #4] │ │ │ │ + ldr r7, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ mov r6, #0 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldr r2, [r7, #72] @ 0x48 │ │ │ │ + ldr r1, [r7, #76] @ 0x4c │ │ │ │ + mvnle r4, #1 │ │ │ │ + sub r5, r5, r3 │ │ │ │ + subs r2, r2, r5 │ │ │ │ + sbc r3, r1, #0 │ │ │ │ + strd r2, [r7, #72] @ 0x48 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - blx r7 │ │ │ │ - mov r7, r0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl d02c │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -155138,219 +151037,304 @@ │ │ │ │ str r6, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add fp, r2, #100 @ 0x64 │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #212] @ a5b50 <__cxa_atexit@plt+0x9799c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #208] @ a5b54 <__cxa_atexit@plt+0x979a0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r9, r3, #2 │ │ │ │ - add r1, r2, #1 │ │ │ │ - tst r7, #2 │ │ │ │ - mov r3, r1 │ │ │ │ - moveq r3, r9 │ │ │ │ - tst r7, #4 │ │ │ │ - mov r2, r1 │ │ │ │ - moveq r2, r9 │ │ │ │ - tst r7, #1 │ │ │ │ - bne a5ab8 <__cxa_atexit@plt+0x97904> │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - stmda r5, {r2, r9} │ │ │ │ - b a5ac4 <__cxa_atexit@plt+0x97910> │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - ldr r7, [r5] │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc a5b34 <__cxa_atexit@plt+0x97980> │ │ │ │ - ldr r8, [pc, #124] @ a5b5c <__cxa_atexit@plt+0x979a8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr sl, [r5, #8]! │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr ip, [r5, #-4] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr lr, [pc, #100] @ a5b60 <__cxa_atexit@plt+0x979ac> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - ldr r1, [pc, #80] @ a5b64 <__cxa_atexit@plt+0x979b0> │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a1a90 <__cxa_atexit@plt+0x938dc> │ │ │ │ + ldr r2, [pc, #28] @ a1a9c <__cxa_atexit@plt+0x938e8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r8, r5, #212, 28 @ 0xd40 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a1ad4 <__cxa_atexit@plt+0x93920> │ │ │ │ + ldr r2, [pc, #28] @ a1ae0 <__cxa_atexit@plt+0x9392c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r8, r5, #144, 28 @ 0x900 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a1b50 <__cxa_atexit@plt+0x9399c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a1b5c <__cxa_atexit@plt+0x939a8> │ │ │ │ + ldr lr, [pc, #88] @ a1b6c <__cxa_atexit@plt+0x939b8> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #80] @ a1b70 <__cxa_atexit@plt+0x939bc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + sub r1, r6, #3 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [pc, #56] @ a1b74 <__cxa_atexit@plt+0x939c0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str sl, [r6, #24] │ │ │ │ - stm r5, {r0, lr} │ │ │ │ - sub r8, r3, #2 │ │ │ │ - sub sl, r3, #19 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, ip │ │ │ │ - b 3efd08 <__cxa_atexit@plt+0x3e1b54> │ │ │ │ - ldr r6, [pc, #28] @ a5b58 <__cxa_atexit@plt+0x979a4> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5, #-12]! │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - rsbseq r8, r9, #176, 22 @ 0x2c000 │ │ │ │ - rsbseq r8, r9, #164, 22 @ 0x29000 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - addseq r5, r5, #24 │ │ │ │ - addseq r4, r5, #248, 20 @ 0xf8000 │ │ │ │ - addseq r4, r5, #220, 30 @ 0x370 │ │ │ │ - andeq r0, r0, r6, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe10 │ │ │ │ + addseq r8, r5, #180, 20 @ 0xb4000 │ │ │ │ + addseq r8, r5, #248, 20 @ 0xf8000 │ │ │ │ + rsbseq ip, r9, #220, 4 @ 0xc000000d │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ + sub r6, r5, #12 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi a1bd0 <__cxa_atexit@plt+0x93a1c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r3, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a5be4 <__cxa_atexit@plt+0x97a30> │ │ │ │ - ldr r9, [pc, #108] @ a5bfc <__cxa_atexit@plt+0x97a48> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r8, [pc, #104] @ a5c00 <__cxa_atexit@plt+0x97a4c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr sl, [r5, #20]! │ │ │ │ - ldr r0, [r5, #-16] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr ip, [r5, #-4] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr lr, [pc, #80] @ a5c04 <__cxa_atexit@plt+0x97a50> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - add r3, r3, #12 │ │ │ │ - stm r3, {r0, r2, r8, sl} │ │ │ │ - stm r5, {r1, lr} │ │ │ │ - sub r8, r6, #2 │ │ │ │ - sub sl, r6, #19 │ │ │ │ - ldr r7, [pc, #48] @ a5c08 <__cxa_atexit@plt+0x97a54> │ │ │ │ + bcc a1bd8 <__cxa_atexit@plt+0x93a24> │ │ │ │ + ldr r2, [pc, #68] @ a1bf4 <__cxa_atexit@plt+0x93a40> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #64] @ a1bf8 <__cxa_atexit@plt+0x93a44> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 1ec5078 <__cxa_atexit@plt+0x1eb6ec4> │ │ │ │ + mov r6, r3 │ │ │ │ + b a1be0 <__cxa_atexit@plt+0x93a2c> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ a1bf0 <__cxa_atexit@plt+0x93a3c> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r9, r7, #2 │ │ │ │ - mov r7, ip │ │ │ │ - b 3efd08 <__cxa_atexit@plt+0x3e1b54> │ │ │ │ - ldr r3, [pc, #32] @ a5c0c <__cxa_atexit@plt+0x97a58> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + rsbseq ip, r9, #140, 4 @ 0xc0000008 │ │ │ │ + @ instruction: 0xffffff38 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + rsbseq ip, r9, #92, 4 @ 0xc0000005 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ a1c1c <__cxa_atexit@plt+0x93a68> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r4, r5, #104, 30 @ 0x1a0 │ │ │ │ - addseq r4, r5, #88, 30 @ 0x160 │ │ │ │ - addseq r4, r5, #64, 20 @ 0x40000 │ │ │ │ - rsbseq r8, r9, #84, 20 @ 0x54000 │ │ │ │ - @ instruction: 0xffffff80 │ │ │ │ - rsbseq r8, r9, #72, 20 @ 0x48000 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20dc <__cxa_atexit@plt+0x3b3f28> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + rsbseq ip, r9, #56, 4 @ 0x80000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #32 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a5d14 <__cxa_atexit@plt+0x97b60> │ │ │ │ - ldr r3, [pc, #232] @ a5d1c <__cxa_atexit@plt+0x97b68> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ a1c40 <__cxa_atexit@plt+0x93a8c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - stmib r5, {r7, r8, r9, sl} │ │ │ │ - ldr r7, [pc, #216] @ a5d20 <__cxa_atexit@plt+0x97b6c> │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20e4 <__cxa_atexit@plt+0x3b3f30> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + rsbseq ip, r9, #20, 4 @ 0x40000001 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ a1c74 <__cxa_atexit@plt+0x93ac0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ a1c78 <__cxa_atexit@plt+0x93ac4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20fc <__cxa_atexit@plt+0x3b3f48> │ │ │ │ + rsbseq ip, r9, #8, 4 @ 0x80000000 │ │ │ │ + addseq r8, r5, #164, 24 @ 0xa400 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r9 │ │ │ │ + ldr r3, [pc, #8] @ a1c9c <__cxa_atexit@plt+0x93ae8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + rsbseq ip, r9, #232, 2 @ 0x3a │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r9 │ │ │ │ + ldr r3, [pc, #8] @ a1cc0 <__cxa_atexit@plt+0x93b0c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + rsbseq ip, r9, #232, 2 @ 0x3a │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r9 │ │ │ │ + ldr r3, [pc, #8] @ a1ce4 <__cxa_atexit@plt+0x93b30> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #3 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + rsbseq ip, r9, #232, 2 @ 0x3a │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r9 │ │ │ │ + ldr r3, [pc, #8] @ a1d08 <__cxa_atexit@plt+0x93b54> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #3 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + rsbseq ip, r9, #232, 2 @ 0x3a │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r9 │ │ │ │ + ldr r3, [pc, #8] @ a1d2c <__cxa_atexit@plt+0x93b78> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #3 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + rsbseq ip, r9, #232, 2 @ 0x3a │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r9 │ │ │ │ + ldr r3, [pc, #8] @ a1d50 <__cxa_atexit@plt+0x93b9c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #3 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + rsbseq ip, r9, #232, 2 @ 0x3a │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #152] @ a1e00 <__cxa_atexit@plt+0x93c4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a5d0c <__cxa_atexit@plt+0x97b58> │ │ │ │ - ldr r3, [r4, #812] @ 0x32c │ │ │ │ - ldr r2, [r4, #820] @ 0x334 │ │ │ │ - ldr r1, [pc, #196] @ a5d24 <__cxa_atexit@plt+0x97b70> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r3, #12] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r1, [r5] │ │ │ │ - str r5, [r0, #12] │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r2, #4] │ │ │ │ - ldr r5, [r2] │ │ │ │ - ldrd r0, [r3, #72] @ 0x48 │ │ │ │ - sub r6, r6, r5 │ │ │ │ - subs r0, r0, r6 │ │ │ │ - sbc r1, r1, #0 │ │ │ │ - strd r0, [r3, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - blx r7 │ │ │ │ - mov r7, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - ldr r0, [r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r3, r8, #1 │ │ │ │ + cmp r3, #7 │ │ │ │ + bhi a1dfc <__cxa_atexit@plt+0x93c48> │ │ │ │ + add r2, pc, #4 │ │ │ │ + ldr r3, [r2, r3, lsl #2] │ │ │ │ + add pc, r2, r3 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + ldr r7, [pc, #84] @ a1e04 <__cxa_atexit@plt+0x93c50> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b a1df8 <__cxa_atexit@plt+0x93c44> │ │ │ │ + ldr r7, [pc, #92] @ a1e18 <__cxa_atexit@plt+0x93c64> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b a1df8 <__cxa_atexit@plt+0x93c44> │ │ │ │ + ldr r7, [pc, #64] @ a1e08 <__cxa_atexit@plt+0x93c54> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b a1df8 <__cxa_atexit@plt+0x93c44> │ │ │ │ + ldr r7, [pc, #72] @ a1e1c <__cxa_atexit@plt+0x93c68> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b a1df8 <__cxa_atexit@plt+0x93c44> │ │ │ │ + ldr r7, [pc, #44] @ a1e0c <__cxa_atexit@plt+0x93c58> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b a1df8 <__cxa_atexit@plt+0x93c44> │ │ │ │ + ldr r7, [pc, #36] @ a1e10 <__cxa_atexit@plt+0x93c5c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b a1df8 <__cxa_atexit@plt+0x93c44> │ │ │ │ + ldr r7, [pc, #28] @ a1e14 <__cxa_atexit@plt+0x93c60> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ + addseq r8, r5, #140, 16 @ 0x8c0000 │ │ │ │ + rsbseq ip, r9, #208 @ 0xd0 │ │ │ │ + rsbseq ip, r9, #220 @ 0xdc │ │ │ │ + rsbseq ip, r9, #232 @ 0xe8 │ │ │ │ + rsbseq ip, r9, #0, 2 │ │ │ │ + rsbseq ip, r9, #24, 2 │ │ │ │ + rsbseq ip, r9, #120, 2 │ │ │ │ + rsbseq ip, r9, #132, 2 @ 0x21 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a1e4c <__cxa_atexit@plt+0x93c98> │ │ │ │ + ldr r2, [pc, #28] @ a1e5c <__cxa_atexit@plt+0x93ca8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c20d4 <__cxa_atexit@plt+0x3b3f20> │ │ │ │ + ldr r7, [pc, #12] @ a1e60 <__cxa_atexit@plt+0x93cac> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - addseq r4, r5, #180, 28 @ 0xb40 │ │ │ │ - muleq r0, ip, r1 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + rsbseq ip, r9, #20, 2 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ - ldr r4, [r4, #812] @ 0x32c │ │ │ │ - ldr r3, [pc, #180] @ a5df4 <__cxa_atexit@plt+0x97c40> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r4, [r4, #12] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r5, [r4, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ + ldr r7, [pc, #188] @ a1f34 <__cxa_atexit@plt+0x93d80> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r4, #812] @ 0x32c │ │ │ │ + ldr r4, [r5, #4]! │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + str r5, [r7, #12] │ │ │ │ + ldr r7, [r0, #820] @ 0x334 │ │ │ │ add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r4, [r0, #820] @ 0x334 │ │ │ │ - ldr r4, [r4] │ │ │ │ - ldrd r2, [r5, #72] @ 0x48 │ │ │ │ - sub r6, r6, r4 │ │ │ │ + str r6, [r7, #4] │ │ │ │ + ldr r7, [r0, #812] @ 0x32c │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldrd r2, [r7, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r3, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ + strd r2, [r7, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - blx r7 │ │ │ │ - mov r7, r0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl d020 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -155365,18323 +151349,16810 @@ │ │ │ │ str r6, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add fp, r2, #100 @ 0x64 │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #216] @ a5ee0 <__cxa_atexit@plt+0x97d2c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #212] @ a5ee4 <__cxa_atexit@plt+0x97d30> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r3, r3, #2 │ │ │ │ - add r0, r2, #1 │ │ │ │ - tst r7, #2 │ │ │ │ - mov r2, r0 │ │ │ │ - moveq r2, r3 │ │ │ │ - tst r7, #4 │ │ │ │ - mov r1, r0 │ │ │ │ - moveq r1, r3 │ │ │ │ - tst r7, #1 │ │ │ │ - bne a5e44 <__cxa_atexit@plt+0x97c90> │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - b a5e50 <__cxa_atexit@plt+0x97c9c> │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - str r0, [r5] │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc a5ec4 <__cxa_atexit@plt+0x97d10> │ │ │ │ - ldr sl, [pc, #128] @ a5eec <__cxa_atexit@plt+0x97d38> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r8, [pc, #124] @ a5ef0 <__cxa_atexit@plt+0x97d3c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r9, [r5, #12]! │ │ │ │ - ldr r0, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldr ip, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - str sl, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - add r7, r6, #12 │ │ │ │ - stm r7, {r0, r1, r8} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str lr, [r5] │ │ │ │ - ldr r7, [pc, #72] @ a5ef4 <__cxa_atexit@plt+0x97d40> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - sub r8, r3, #1 │ │ │ │ - sub sl, r3, #19 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, ip │ │ │ │ - b 3efd08 <__cxa_atexit@plt+0x3e1b54> │ │ │ │ - ldr r6, [pc, #28] @ a5ee8 <__cxa_atexit@plt+0x97d34> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5, #-12]! │ │ │ │ - mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - rsbseq r8, r9, #36, 16 @ 0x240000 │ │ │ │ - rsbseq r8, r9, #24, 16 @ 0x180000 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - addseq r4, r5, #140, 24 @ 0x8c00 │ │ │ │ - addseq r4, r5, #128, 24 @ 0x8000 │ │ │ │ - addseq r4, r5, #72, 14 @ 0x1200000 │ │ │ │ - andeq r0, r0, r7, lsl #1 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a5f74 <__cxa_atexit@plt+0x97dc0> │ │ │ │ - ldr sl, [pc, #108] @ a5f8c <__cxa_atexit@plt+0x97dd8> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r8, [pc, #104] @ a5f90 <__cxa_atexit@plt+0x97ddc> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r9, [r5, #24]! │ │ │ │ - ldr r0, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldr ip, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - str sl, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - add r7, r3, #12 │ │ │ │ - stm r7, {r0, r1, r8} │ │ │ │ - str r2, [r3, #24] │ │ │ │ - str lr, [r5] │ │ │ │ - ldr r7, [pc, #52] @ a5f94 <__cxa_atexit@plt+0x97de0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - sub r8, r6, #1 │ │ │ │ - sub sl, r6, #19 │ │ │ │ - mov r7, ip │ │ │ │ - b 3efd08 <__cxa_atexit@plt+0x3e1b54> │ │ │ │ - ldr r3, [pc, #28] @ a5f98 <__cxa_atexit@plt+0x97de4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r4, r5, #216, 22 @ 0x36000 │ │ │ │ - addseq r4, r5, #204, 22 @ 0x33000 │ │ │ │ - addseq r4, r5, #148, 12 @ 0x9400000 │ │ │ │ - @ instruction: 0xffffff80 │ │ │ │ - rsbseq r8, r9, #20, 14 @ 0x500000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + bcc a1f6c <__cxa_atexit@plt+0x93db8> │ │ │ │ + ldr r2, [pc, #28] @ a1f78 <__cxa_atexit@plt+0x93dc4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b a1d60 <__cxa_atexit@plt+0x93bac> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r8, r5, #248, 18 @ 0x3e0000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi a60b0 <__cxa_atexit@plt+0x97efc> │ │ │ │ - ldr r7, [pc, #280] @ a60d8 <__cxa_atexit@plt+0x97f24> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #-4]! │ │ │ │ - ands r7, r8, #3 │ │ │ │ - beq a6054 <__cxa_atexit@plt+0x97ea0> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne a6064 <__cxa_atexit@plt+0x97eb0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r7, r6, #16 │ │ │ │ - cmp r2, r7 │ │ │ │ - bcc a60c0 <__cxa_atexit@plt+0x97f0c> │ │ │ │ - ldr r3, [pc, #256] @ a60f0 <__cxa_atexit@plt+0x97f3c> │ │ │ │ + bhi a1fe4 <__cxa_atexit@plt+0x93e30> │ │ │ │ + ldr r3, [pc, #108] @ a2008 <__cxa_atexit@plt+0x93e54> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #252] @ a60f4 <__cxa_atexit@plt+0x97f40> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #248] @ a60f8 <__cxa_atexit@plt+0x97f44> │ │ │ │ - add lr, pc, lr │ │ │ │ - sub r0, r7, #9 │ │ │ │ - ldr r1, [r8, #2] │ │ │ │ - ldr r2, [pc, #236] @ a60fc <__cxa_atexit@plt+0x97f48> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr sl, [pc, #232] @ a6100 <__cxa_atexit@plt+0x97f4c> │ │ │ │ - add sl, pc, sl │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - sub r0, r7, #2 │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - ldr r0, [pc, #196] @ a6104 <__cxa_atexit@plt+0x97f50> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r3, r0, #3 │ │ │ │ - add r9, lr, #2 │ │ │ │ - add sl, sl, #2 │ │ │ │ - mov r6, r7 │ │ │ │ - b a60a4 <__cxa_atexit@plt+0x97ef0> │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq a1fd4 <__cxa_atexit@plt+0x93e20> │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a1ff4 <__cxa_atexit@plt+0x93e40> │ │ │ │ + ldr r5, [pc, #84] @ a2014 <__cxa_atexit@plt+0x93e60> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r3, [r7] │ │ │ │ + str r5, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3c20d4 <__cxa_atexit@plt+0x3b3f20> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #112] @ a60dc <__cxa_atexit@plt+0x97f28> │ │ │ │ + ldr r7, [pc, #36] @ a2010 <__cxa_atexit@plt+0x93e5c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ a200c <__cxa_atexit@plt+0x93e58> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #108] @ a60e0 <__cxa_atexit@plt+0x97f2c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + rsbseq fp, r9, #108, 30 @ 0x1b0 │ │ │ │ + rsbseq fp, r9, #128, 30 @ 0x200 │ │ │ │ + @ instruction: 0xfffffea8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a2044 <__cxa_atexit@plt+0x93e90> │ │ │ │ + ldr r2, [pc, #32] @ a2058 <__cxa_atexit@plt+0x93ea4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #104] @ a60e4 <__cxa_atexit@plt+0x97f30> │ │ │ │ + stmda r5, {r2, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c20d4 <__cxa_atexit@plt+0x3b3f20> │ │ │ │ + ldr r7, [pc, #16] @ a205c <__cxa_atexit@plt+0x93ea8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe30 │ │ │ │ + rsbseq fp, r9, #28, 30 @ 0x70 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi a20a4 <__cxa_atexit@plt+0x93ef0> │ │ │ │ + ldr r3, [pc, #52] @ a20b4 <__cxa_atexit@plt+0x93f00> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [pc, #100] @ a60e8 <__cxa_atexit@plt+0x97f34> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r3, [pc, #84] @ a60ec <__cxa_atexit@plt+0x97f38> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #3 │ │ │ │ - add r9, r7, #2 │ │ │ │ - add sl, r2, #2 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq a2094 <__cxa_atexit@plt+0x93ee0> │ │ │ │ + ldr r8, [r8, #3] │ │ │ │ + b a1d60 <__cxa_atexit@plt+0x93bac> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b c9428 <__cxa_atexit@plt+0xbb274> │ │ │ │ - ldr r7, [pc, #80] @ a6108 <__cxa_atexit@plt+0x97f54> │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ a20b8 <__cxa_atexit@plt+0x93f04> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsbseq fp, r9, #196, 28 @ 0xc40 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b a1d60 <__cxa_atexit@plt+0x93bac> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a211c <__cxa_atexit@plt+0x93f68> │ │ │ │ + ldr r2, [pc, #56] @ a2124 <__cxa_atexit@plt+0x93f70> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ a2128 <__cxa_atexit@plt+0x93f74> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #40] @ a212c <__cxa_atexit@plt+0x93f78> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, r4, asr r1 │ │ │ │ - rsbseq r8, r9, #64, 6 │ │ │ │ - rsbseq r8, r9, #76, 6 @ 0x30000001 │ │ │ │ - andeq r0, r0, r8, lsl r4 │ │ │ │ - addseq r4, r5, #80, 10 @ 0x14000000 │ │ │ │ - addseq r4, r5, #224, 18 @ 0x380000 │ │ │ │ - @ instruction: 0xffffee04 │ │ │ │ - andeq r0, r0, r0, lsr r2 │ │ │ │ - rsbseq r8, r9, #172, 6 @ 0xb0000002 │ │ │ │ - addseq r4, r5, #200, 10 @ 0x32000000 │ │ │ │ - rsbseq r8, r9, #168, 6 @ 0xa0000002 │ │ │ │ - addseq r4, r5, #56, 20 @ 0x38000 │ │ │ │ - rsbseq r8, r9, #28, 12 @ 0x1c00000 │ │ │ │ - rsbseq r8, r9, #168, 10 @ 0x2a000000 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsbseq fp, r9, #248, 24 @ 0xf800 │ │ │ │ + addseq r8, r5, #220, 8 @ 0xdc000000 │ │ │ │ + addseq r8, r5, #48, 10 @ 0xc000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne a61a0 <__cxa_atexit@plt+0x97fec> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r6, r5, #12 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi a2180 <__cxa_atexit@plt+0x93fcc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc a61e4 <__cxa_atexit@plt+0x98030> │ │ │ │ - ldr r9, [pc, #204] @ a6208 <__cxa_atexit@plt+0x98054> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #200] @ a620c <__cxa_atexit@plt+0x98058> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #196] @ a6210 <__cxa_atexit@plt+0x9805c> │ │ │ │ - add lr, pc, lr │ │ │ │ - sub r0, r3, #9 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r2, [pc, #184] @ a6214 <__cxa_atexit@plt+0x98060> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr sl, [pc, #180] @ a6218 <__cxa_atexit@plt+0x98064> │ │ │ │ - add sl, pc, sl │ │ │ │ - str r9, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - sub r0, r3, #2 │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ - ldr r0, [pc, #144] @ a621c <__cxa_atexit@plt+0x98068> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r8, r0, #3 │ │ │ │ - add r9, lr, #2 │ │ │ │ - add sl, sl, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - b c9428 <__cxa_atexit@plt+0xbb274> │ │ │ │ - ldr r3, [pc, #76] @ a61f4 <__cxa_atexit@plt+0x98040> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #72] @ a61f8 <__cxa_atexit@plt+0x98044> │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a2188 <__cxa_atexit@plt+0x93fd4> │ │ │ │ + ldr r2, [pc, #64] @ a21a4 <__cxa_atexit@plt+0x93ff0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #68] @ a61fc <__cxa_atexit@plt+0x98048> │ │ │ │ + ldr r1, [pc, #60] @ a21a8 <__cxa_atexit@plt+0x93ff4> │ │ │ │ add r1, pc, r1 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 1ec5078 <__cxa_atexit@plt+0x1eb6ec4> │ │ │ │ + mov r6, r3 │ │ │ │ + b a2190 <__cxa_atexit@plt+0x93fdc> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ a21a0 <__cxa_atexit@plt+0x93fec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + rsbseq fp, r9, #220, 26 @ 0x3700 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ a21c8 <__cxa_atexit@plt+0x94014> │ │ │ │ + add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #60] @ a6200 <__cxa_atexit@plt+0x9804c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20dc <__cxa_atexit@plt+0x3b3f28> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ a21e8 <__cxa_atexit@plt+0x94034> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20e4 <__cxa_atexit@plt+0x3b3f30> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ a2218 <__cxa_atexit@plt+0x94064> │ │ │ │ + add r3, pc, r3 │ │ │ │ add r3, r3, #1 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #48] @ a6204 <__cxa_atexit@plt+0x98050> │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ a221c <__cxa_atexit@plt+0x94068> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20fc <__cxa_atexit@plt+0x3b3f48> │ │ │ │ + rsbseq fp, r9, #116, 26 @ 0x1d00 │ │ │ │ + addseq r8, r5, #0, 14 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r9 │ │ │ │ + ldr r3, [pc, #8] @ a2240 <__cxa_atexit@plt+0x9408c> │ │ │ │ + add r3, pc, r3 │ │ │ │ add r8, r3, #3 │ │ │ │ - add r9, r2, #2 │ │ │ │ - add sl, r1, #2 │ │ │ │ - b c9428 <__cxa_atexit@plt+0xbb274> │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, ip, ror #5 │ │ │ │ - rsbseq r8, r9, #252, 2 @ 0x3f │ │ │ │ - rsbseq r8, r9, #8, 4 @ 0x80000000 │ │ │ │ - addseq r4, r5, #16, 8 @ 0x10000000 │ │ │ │ - addseq r4, r5, #164, 16 @ 0xa40000 │ │ │ │ - @ instruction: 0xffffecb8 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - rsbseq r8, r9, #96, 4 │ │ │ │ - addseq r4, r5, #124, 8 @ 0x7c000000 │ │ │ │ - rsbseq r8, r9, #92, 4 @ 0xc0000005 │ │ │ │ - addseq r4, r5, #236, 16 @ 0xec0000 │ │ │ │ - rsbseq r8, r9, #128, 8 @ 0x80000000 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + rsbseq fp, r9, #28, 26 @ 0x700 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r3, [pc, #8] @ a2264 <__cxa_atexit@plt+0x940b0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 3c216c <__cxa_atexit@plt+0x3b3fb8> │ │ │ │ + rsbseq fp, r9, #144, 26 @ 0x2400 │ │ │ │ + rsbseq fp, r9, #156, 26 @ 0x2700 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a629c <__cxa_atexit@plt+0x980e8> │ │ │ │ - ldr r8, [pc, #96] @ a62a8 <__cxa_atexit@plt+0x980f4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #92] @ a62ac <__cxa_atexit@plt+0x980f8> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #88] @ a62b0 <__cxa_atexit@plt+0x980fc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #84] @ a62b4 <__cxa_atexit@plt+0x98100> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr sl, [pc, #80] @ a62b8 <__cxa_atexit@plt+0x98104> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - sub r1, r6, #9 │ │ │ │ - str r8, [r5] │ │ │ │ - stmib r3, {r0, r2, sl} │ │ │ │ - str r1, [r3, #16] │ │ │ │ - sub r0, r6, #2 │ │ │ │ - str r0, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #48] @ a62bc <__cxa_atexit@plt+0x98108> │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a22c0 <__cxa_atexit@plt+0x9410c> │ │ │ │ + ldr r2, [pc, #64] @ a22c8 <__cxa_atexit@plt+0x94114> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #60] @ a22cc <__cxa_atexit@plt+0x94118> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #52] @ a22d0 <__cxa_atexit@plt+0x9411c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r8, r0, #3 │ │ │ │ - add r9, r9, #2 │ │ │ │ - add sl, lr, #2 │ │ │ │ - b c9428 <__cxa_atexit@plt+0xbb274> │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - rsbseq r8, r9, #24, 2 │ │ │ │ - rsbseq r8, r9, #48, 2 │ │ │ │ - @ instruction: 0xffffef1c │ │ │ │ - addseq r4, r5, #112, 6 @ 0xc0000001 │ │ │ │ - addseq r4, r5, #228, 14 @ 0x3900000 │ │ │ │ - rsbseq r8, r9, #208, 6 @ 0x40000003 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [pc, #44] @ a22d4 <__cxa_atexit@plt+0x94120> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add sl, r0, #1 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + add r8, r1, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c2174 <__cxa_atexit@plt+0x3b3fc0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + rsbseq fp, r9, #108, 26 @ 0x1b00 │ │ │ │ + addseq r8, r5, #56, 6 @ 0xe0000000 │ │ │ │ + addseq r8, r5, #188, 12 @ 0xbc00000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a633c <__cxa_atexit@plt+0x98188> │ │ │ │ - ldr r8, [pc, #96] @ a6348 <__cxa_atexit@plt+0x98194> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #92] @ a634c <__cxa_atexit@plt+0x98198> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #88] @ a6350 <__cxa_atexit@plt+0x9819c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #84] @ a6354 <__cxa_atexit@plt+0x981a0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr sl, [pc, #80] @ a6358 <__cxa_atexit@plt+0x981a4> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - sub r1, r6, #9 │ │ │ │ - str r8, [r5] │ │ │ │ - stmib r3, {r0, r2, sl} │ │ │ │ - str r1, [r3, #16] │ │ │ │ - sub r0, r6, #2 │ │ │ │ - str r0, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #48] @ a635c <__cxa_atexit@plt+0x981a8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r8, r0, #3 │ │ │ │ - add r9, r9, #2 │ │ │ │ - add sl, lr, #2 │ │ │ │ - b c9428 <__cxa_atexit@plt+0xbb274> │ │ │ │ - mov r3, #16 │ │ │ │ + bcc a230c <__cxa_atexit@plt+0x94158> │ │ │ │ + ldr r2, [pc, #28] @ a2318 <__cxa_atexit@plt+0x94164> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - rsbseq r8, r9, #32 │ │ │ │ - rsbseq r8, r9, #40 @ 0x28 │ │ │ │ - @ instruction: 0xfffff208 │ │ │ │ - addseq r4, r5, #208, 4 │ │ │ │ - addseq r4, r5, #48, 14 @ 0xc00000 │ │ │ │ - rsbseq r8, r9, #32, 6 @ 0x80000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r8, r5, #16, 8 @ 0x10000000 │ │ │ │ + rsbseq fp, r9, #228, 24 @ 0xe400 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a63dc <__cxa_atexit@plt+0x98228> │ │ │ │ - ldr r8, [pc, #96] @ a63e8 <__cxa_atexit@plt+0x98234> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #92] @ a63ec <__cxa_atexit@plt+0x98238> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #88] @ a63f0 <__cxa_atexit@plt+0x9823c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #84] @ a63f4 <__cxa_atexit@plt+0x98240> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr sl, [pc, #80] @ a63f8 <__cxa_atexit@plt+0x98244> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - sub r1, r6, #9 │ │ │ │ - str r8, [r5] │ │ │ │ - stmib r3, {r0, r2, sl} │ │ │ │ - str r1, [r3, #16] │ │ │ │ - sub r0, r6, #2 │ │ │ │ - str r0, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #48] @ a63fc <__cxa_atexit@plt+0x98248> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r8, r0, #3 │ │ │ │ - add r9, r9, #2 │ │ │ │ - add sl, lr, #2 │ │ │ │ - b c9428 <__cxa_atexit@plt+0xbb274> │ │ │ │ - mov r3, #16 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc a2364 <__cxa_atexit@plt+0x941b0> │ │ │ │ + ldr r7, [pc, #52] @ a237c <__cxa_atexit@plt+0x941c8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + ldr r7, [pc, #40] @ a2380 <__cxa_atexit@plt+0x941cc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + ldr r7, [pc, #24] @ a2384 <__cxa_atexit@plt+0x941d0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - rsbseq r7, r9, #172, 30 @ 0x2b0 │ │ │ │ - rsbseq r7, r9, #180, 30 @ 0x2d0 │ │ │ │ - @ instruction: 0xfffff4f0 │ │ │ │ - addseq r4, r5, #48, 4 │ │ │ │ - addseq r4, r5, #152, 12 @ 0x9800000 │ │ │ │ - rsbseq r8, r9, #104, 4 @ 0x80000006 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + addseq r8, r5, #16, 12 @ 0x1000000 │ │ │ │ + rsbseq fp, r9, #176, 24 @ 0xb000 │ │ │ │ + rsbseq fp, r9, #120, 24 @ 0x7800 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi a23cc <__cxa_atexit@plt+0x94218> │ │ │ │ + ldr r3, [pc, #48] @ a23e8 <__cxa_atexit@plt+0x94234> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #44] @ a23ec <__cxa_atexit@plt+0x94238> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 3c2174 <__cxa_atexit@plt+0x3b3fc0> │ │ │ │ + ldr r7, [pc, #28] @ a23f0 <__cxa_atexit@plt+0x9423c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, sl │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsbseq fp, r9, #60, 24 @ 0x3c00 │ │ │ │ + rsbseq fp, r9, #80, 24 @ 0x5000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a646c <__cxa_atexit@plt+0x982b8> │ │ │ │ - ldr r2, [pc, #80] @ a6478 <__cxa_atexit@plt+0x982c4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [pc, #76] @ a647c <__cxa_atexit@plt+0x982c8> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #72] @ a6480 <__cxa_atexit@plt+0x982cc> │ │ │ │ - add lr, pc, lr │ │ │ │ + bcc a2428 <__cxa_atexit@plt+0x94274> │ │ │ │ + ldr r2, [pc, #28] @ a2434 <__cxa_atexit@plt+0x94280> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - sub r1, r6, #2 │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r1, [pc, #52] @ a6484 <__cxa_atexit@plt+0x982d0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r0, r1, r3} │ │ │ │ - ldr r0, [pc, #44] @ a6488 <__cxa_atexit@plt+0x982d4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r8, r0, #3 │ │ │ │ - add r9, r9, #2 │ │ │ │ - add sl, lr, #2 │ │ │ │ - b c9428 <__cxa_atexit@plt+0xbb274> │ │ │ │ - mov r3, #16 │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - @ instruction: 0xfffff7f4 │ │ │ │ - rsbseq r7, r9, #180, 26 @ 0x2d00 │ │ │ │ - rsbseq r7, r9, #192, 26 @ 0x3000 │ │ │ │ - addseq r4, r5, #136, 2 @ 0x22 │ │ │ │ - addseq r4, r5, #188, 10 @ 0x2f000000 │ │ │ │ - rsbseq r8, r9, #188, 2 @ 0x2f │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r8, r5, #244, 4 @ 0x4000000f │ │ │ │ + rsbseq fp, r9, #236, 22 @ 0x3b000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #60] @ a64dc <__cxa_atexit@plt+0x98328> │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi a2490 <__cxa_atexit@plt+0x942dc> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq a2488 <__cxa_atexit@plt+0x942d4> │ │ │ │ + ldr r3, [pc, #44] @ a2498 <__cxa_atexit@plt+0x942e4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ a64e0 <__cxa_atexit@plt+0x9832c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #52] @ a64e4 <__cxa_atexit@plt+0x98330> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #44] @ a64e8 <__cxa_atexit@plt+0x98334> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #32] @ a64ec <__cxa_atexit@plt+0x98338> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #3 │ │ │ │ - add r9, r2, #2 │ │ │ │ - add sl, r1, #2 │ │ │ │ - b c9428 <__cxa_atexit@plt+0xbb274> │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - rsbseq r7, r9, #192, 28 @ 0xc00 │ │ │ │ - rsbseq r7, r9, #216, 28 @ 0xd80 │ │ │ │ - addseq r4, r5, #24, 2 │ │ │ │ - addseq r4, r5, #164, 10 @ 0x29000000 │ │ │ │ - rsbseq r8, r9, #72, 2 │ │ │ │ + ldr r2, [pc, #40] @ a249c <__cxa_atexit@plt+0x942e8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, r9 │ │ │ │ + b 3c217c <__cxa_atexit@plt+0x3b3fc8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsbseq fp, r9, #184, 22 @ 0x2e000 │ │ │ │ + addseq r8, r5, #120, 2 │ │ │ │ + rsbseq fp, r9, #148, 22 @ 0x25000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #60] @ a6540 <__cxa_atexit@plt+0x9838c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ a6544 <__cxa_atexit@plt+0x98390> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #52] @ a6548 <__cxa_atexit@plt+0x98394> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #44] @ a654c <__cxa_atexit@plt+0x98398> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #32] @ a6550 <__cxa_atexit@plt+0x9839c> │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi a250c <__cxa_atexit@plt+0x94358> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq a2504 <__cxa_atexit@plt+0x94350> │ │ │ │ + ldr r7, [pc, #64] @ a2514 <__cxa_atexit@plt+0x94360> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #60] @ a2518 <__cxa_atexit@plt+0x94364> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #3 │ │ │ │ - add r9, r2, #2 │ │ │ │ - add sl, r1, #2 │ │ │ │ - b c9428 <__cxa_atexit@plt+0xbb274> │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - rsbseq r7, r9, #4, 28 @ 0x40 │ │ │ │ - rsbseq r7, r9, #12, 28 @ 0xc0 │ │ │ │ - addseq r4, r5, #180 @ 0xb4 │ │ │ │ - addseq r4, r5, #44, 10 @ 0xb000000 │ │ │ │ - rsbseq r8, r9, #212 @ 0xd4 │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #48] @ a251c <__cxa_atexit@plt+0x94368> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + ldr r5, [pc, #40] @ a2520 <__cxa_atexit@plt+0x9436c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + mov r5, sl │ │ │ │ + b 3c2184 <__cxa_atexit@plt+0x3b3fd0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsbseq fp, r9, #104, 22 @ 0x1a000 │ │ │ │ + addseq r8, r5, #16, 2 │ │ │ │ + addseq r8, r5, #128, 8 @ 0x80000000 │ │ │ │ + addseq r8, r5, #108, 8 @ 0x6c000000 │ │ │ │ + rsbseq fp, r9, #28, 22 @ 0x7000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #60] @ a65a4 <__cxa_atexit@plt+0x983f0> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [pc, #4] @ a2544 <__cxa_atexit@plt+0x94390> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 3c1f94 <__cxa_atexit@plt+0x3b3de0> │ │ │ │ + rsbseq fp, r9, #12, 22 @ 0x3000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r9 │ │ │ │ + ldr r3, [pc, #8] @ a2568 <__cxa_atexit@plt+0x943b4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ a65a8 <__cxa_atexit@plt+0x983f4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #52] @ a65ac <__cxa_atexit@plt+0x983f8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #44] @ a65b0 <__cxa_atexit@plt+0x983fc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #32] @ a65b4 <__cxa_atexit@plt+0x98400> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #3 │ │ │ │ - add r9, r2, #2 │ │ │ │ - add sl, r1, #2 │ │ │ │ - b c9428 <__cxa_atexit@plt+0xbb274> │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - rsbseq r7, r9, #204, 26 @ 0x3300 │ │ │ │ - rsbseq r7, r9, #212, 26 @ 0x3500 │ │ │ │ - addseq r4, r5, #80 @ 0x50 │ │ │ │ - addseq r4, r5, #208, 8 @ 0xd0000000 │ │ │ │ - rsbseq r7, r9, #64, 24 @ 0x4000 │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + rsbseq fp, r9, #44, 22 @ 0xb000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ a65fc <__cxa_atexit@plt+0x98448> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r9 │ │ │ │ + ldr r3, [pc, #8] @ a258c <__cxa_atexit@plt+0x943d8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #44] @ a6600 <__cxa_atexit@plt+0x9844c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #40] @ a6604 <__cxa_atexit@plt+0x98450> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r5] │ │ │ │ - ldr r1, [pc, #28] @ a6608 <__cxa_atexit@plt+0x98454> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r8, r1, #3 │ │ │ │ - add r9, r2, #2 │ │ │ │ - add sl, r3, #2 │ │ │ │ - b c9428 <__cxa_atexit@plt+0xbb274> │ │ │ │ - rsbseq r7, r9, #44, 24 @ 0x2c00 │ │ │ │ - rsbseq r7, r9, #16, 24 @ 0x1000 │ │ │ │ - addseq r3, r5, #248, 30 @ 0x3e0 │ │ │ │ - addseq r4, r5, #44, 8 @ 0x2c000000 │ │ │ │ - rsbseq r8, r9, #188 @ 0xbc │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + rsbseq fp, r9, #32, 22 @ 0x8000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - b a5fac <__cxa_atexit@plt+0x97df8> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r9 │ │ │ │ + ldr r3, [pc, #8] @ a25b0 <__cxa_atexit@plt+0x943fc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #3 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + rsbseq fp, r9, #20, 22 @ 0x5000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r3, [pc, #8] @ a25d4 <__cxa_atexit@plt+0x94420> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 3c216c <__cxa_atexit@plt+0x3b3fb8> │ │ │ │ + rsbseq fp, r9, #40, 22 @ 0xa000 │ │ │ │ + rsbseq fp, r9, #52, 22 @ 0xd000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a2630 <__cxa_atexit@plt+0x9447c> │ │ │ │ + ldr r2, [pc, #64] @ a2638 <__cxa_atexit@plt+0x94484> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #60] @ a263c <__cxa_atexit@plt+0x94488> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #52] @ a2640 <__cxa_atexit@plt+0x9448c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [pc, #44] @ a2644 <__cxa_atexit@plt+0x94490> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add sl, r0, #1 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + add r8, r1, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c2174 <__cxa_atexit@plt+0x3b3fc0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + rsbseq fp, r9, #4, 22 @ 0x1000 │ │ │ │ + addseq r7, r5, #200, 30 @ 0x320 │ │ │ │ + addseq r8, r5, #76, 6 @ 0x30000001 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc a6658 <__cxa_atexit@plt+0x984a4> │ │ │ │ - ldr r3, [pc, #40] @ a6670 <__cxa_atexit@plt+0x984bc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #1 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a267c <__cxa_atexit@plt+0x944c8> │ │ │ │ + ldr r2, [pc, #28] @ a2688 <__cxa_atexit@plt+0x944d4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ a6674 <__cxa_atexit@plt+0x984c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r8, r5, #160 @ 0xa0 │ │ │ │ + rsbseq fp, r9, #124, 20 @ 0x7c000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc a26d4 <__cxa_atexit@plt+0x94520> │ │ │ │ + ldr r7, [pc, #52] @ a26ec <__cxa_atexit@plt+0x94538> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + ldr r7, [pc, #40] @ a26f0 <__cxa_atexit@plt+0x9453c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + ldr r7, [pc, #24] @ a26f4 <__cxa_atexit@plt+0x94540> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - addseq r4, r5, #116, 6 @ 0xd0000001 │ │ │ │ - rsbseq r8, r9, #252 @ 0xfc │ │ │ │ - subseq r8, pc, #475136 @ 0x74000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r8, pc, #92, 18 @ 0x170000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r8, pc, #2523136 @ 0x268000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + addseq r8, r5, #160, 4 │ │ │ │ + rsbseq fp, r9, #72, 20 @ 0x48000 │ │ │ │ + rsbseq fp, r9, #16, 20 @ 0x10000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi a273c <__cxa_atexit@plt+0x94588> │ │ │ │ + ldr r3, [pc, #48] @ a2758 <__cxa_atexit@plt+0x945a4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #44] @ a275c <__cxa_atexit@plt+0x945a8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 3c2174 <__cxa_atexit@plt+0x3b3fc0> │ │ │ │ + ldr r7, [pc, #28] @ a2760 <__cxa_atexit@plt+0x945ac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, sl │ │ │ │ bx r0 │ │ │ │ - subseq r8, pc, #3489792 @ 0x354000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r8, pc, #16, 20 @ 0x10000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r8, pc, #315392 @ 0x4d000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r8, pc, #598016 @ 0x92000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r8, pc, #872448 @ 0xd5000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r8, pc, #19456 @ 0x4c00 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r8, pc, #84992 @ 0x14c00 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r2, r4 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r8, pc, #148480 @ 0x24400 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r8, pc, #206848 @ 0x32800 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r8, pc, #1536 @ 0x600 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r8, pc, #14592 @ 0x3900 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r8, pc, #29184 @ 0x7200 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r2, r2 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r8, pc, #172, 24 @ 0xac00 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r8, pc, #228, 24 @ 0xe400 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r8, pc, #1472 @ 0x5c0 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r8, pc, #72, 26 @ 0x1200 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r8, pc, #124, 26 @ 0x1f00 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r8, pc, #176, 26 @ 0x2c00 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r2, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r8, pc, #228, 26 @ 0x3900 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r3, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r8, pc, #24, 28 @ 0x180 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r4, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r8, pc, #76, 28 @ 0x4c0 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r5, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r8, pc, #128, 28 @ 0x800 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r6, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r8, pc, #180, 28 @ 0xb40 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r7, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r8, pc, #232, 28 @ 0xe80 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r8, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r8, pc, #28, 30 @ 0x70 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r9, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r8, pc, #324 @ 0x144 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, sl, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r8, pc, #536 @ 0x218 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, fp, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r8, pc, #748 @ 0x2ec │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, ip, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r8, pc, #964 @ 0x3c4 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, sp, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r9, pc, #37 @ 0x25 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, lr, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r9, pc, #92 @ 0x5c │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, pc, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r9, pc, #146 @ 0x92 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andseq r0, r0, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r9, pc, #202 @ 0xca │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andseq r0, r1, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r9, pc, #4, 2 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andseq r0, r2, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r9, pc, #-2147483634 @ 0x8000000e │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andseq r0, r3, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r9, pc, #-1073741797 @ 0xc000001b │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andseq r0, r4, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r9, pc, #-1073741783 @ 0xc0000029 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andseq r0, r5, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r9, pc, #224, 2 @ 0x38 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andseq r0, r6, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r9, pc, #1879048193 @ 0x70000001 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andseq r0, r7, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r9, pc, #-268435452 @ 0xf0000004 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andseq r0, r8, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r9, pc, #1879048200 @ 0x70000008 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andseq r0, r9, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r9, pc, #-268435445 @ 0xf000000b │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andseq r0, sl, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r9, pc, #1610612751 @ 0x6000000f │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andseq r0, fp, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r9, pc, #-1275068416 @ 0xb4000000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andseq r0, ip, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r9, pc, #-1946157055 @ 0x8c000001 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andseq r0, sp, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r9, pc, #1677721602 @ 0x64000002 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andseq r0, lr, r2 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r9, pc, #1207959555 @ 0x48000003 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r9, pc, #251658240 @ 0xf000000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsbseq fp, r9, #212, 18 @ 0x350000 │ │ │ │ + rsbseq fp, r9, #232, 18 @ 0x3a0000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a2798 <__cxa_atexit@plt+0x945e4> │ │ │ │ + ldr r2, [pc, #28] @ a27a4 <__cxa_atexit@plt+0x945f0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - subseq r9, pc, #1291845632 @ 0x4d000000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r7, r5, #132, 30 @ 0x210 │ │ │ │ + rsbseq fp, r9, #132, 18 @ 0x210000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi a2800 <__cxa_atexit@plt+0x9464c> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq a27f8 <__cxa_atexit@plt+0x94644> │ │ │ │ + ldr r3, [pc, #44] @ a2808 <__cxa_atexit@plt+0x94654> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #40] @ a280c <__cxa_atexit@plt+0x94658> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, r9 │ │ │ │ + b 3c217c <__cxa_atexit@plt+0x3b3fc8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - subseq r9, pc, #132, 8 @ 0x84000000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - subseq r9, pc, #192, 8 @ 0xc0000000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r2, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + rsbseq fp, r9, #80, 18 @ 0x140000 │ │ │ │ + addseq r7, r5, #8, 28 @ 0x80 │ │ │ │ + rsbseq fp, r9, #44, 18 @ 0xb0000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi a287c <__cxa_atexit@plt+0x946c8> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq a2874 <__cxa_atexit@plt+0x946c0> │ │ │ │ + ldr r7, [pc, #64] @ a2884 <__cxa_atexit@plt+0x946d0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #60] @ a2888 <__cxa_atexit@plt+0x946d4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #48] @ a288c <__cxa_atexit@plt+0x946d8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + ldr r5, [pc, #40] @ a2890 <__cxa_atexit@plt+0x946dc> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + mov r5, sl │ │ │ │ + b 3c2184 <__cxa_atexit@plt+0x3b3fd0> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - subseq r9, pc, #0, 10 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r3, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - subseq r9, pc, #247463936 @ 0xec00000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - add r7, r7, #1 │ │ │ │ + rsbseq fp, r9, #0, 18 │ │ │ │ + addseq r7, r5, #160, 26 @ 0x2800 │ │ │ │ + addseq r8, r5, #16, 2 │ │ │ │ + addseq r8, r5, #252 @ 0xfc │ │ │ │ + rsbseq fp, r9, #180, 16 @ 0xb40000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [pc, #4] @ a28b4 <__cxa_atexit@plt+0x94700> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 3c1f94 <__cxa_atexit@plt+0x3b3de0> │ │ │ │ + rsbseq fp, r9, #164, 16 @ 0xa40000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc a28f0 <__cxa_atexit@plt+0x9473c> │ │ │ │ + ldr r3, [pc, #40] @ a2908 <__cxa_atexit@plt+0x94754> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ ldr r0, [r5] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - subseq r9, pc, #116, 10 @ 0x1d000000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r7, [pc, #20] @ a290c <__cxa_atexit@plt+0x94758> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + addseq r8, r5, #144 @ 0x90 │ │ │ │ + rsbseq fp, r9, #140, 16 @ 0x8c0000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a6c14 <__cxa_atexit@plt+0x98a60> │ │ │ │ - ldr r3, [pc, #52] @ a6c24 <__cxa_atexit@plt+0x98a70> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq a6c04 <__cxa_atexit@plt+0x98a50> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - b 3efb28 <__cxa_atexit@plt+0x3e1974> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc a2948 <__cxa_atexit@plt+0x94794> │ │ │ │ + ldr r3, [pc, #40] @ a2960 <__cxa_atexit@plt+0x947ac> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8, r9, sl} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ a6c28 <__cxa_atexit@plt+0x98a74> │ │ │ │ + ldr r7, [pc, #20] @ a2964 <__cxa_atexit@plt+0x947b0> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq r7, r9, #148, 22 @ 0x25000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 3efb28 <__cxa_atexit@plt+0x3e1974> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + addseq r8, r5, #60 @ 0x3c │ │ │ │ + rsbseq fp, r9, #56, 16 @ 0x380000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a6c84 <__cxa_atexit@plt+0x98ad0> │ │ │ │ - ldr r3, [pc, #52] @ a6c94 <__cxa_atexit@plt+0x98ae0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq a6c74 <__cxa_atexit@plt+0x98ac0> │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - b 3efb28 <__cxa_atexit@plt+0x3e1974> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc a29a0 <__cxa_atexit@plt+0x947ec> │ │ │ │ + ldr r3, [pc, #40] @ a29b8 <__cxa_atexit@plt+0x94804> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8, r9, sl} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ a6c98 <__cxa_atexit@plt+0x98ae4> │ │ │ │ + ldr r7, [pc, #20] @ a29bc <__cxa_atexit@plt+0x94808> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq r7, r9, #40, 22 @ 0xa000 │ │ │ │ + addseq r7, r5, #188, 30 @ 0x2f0 │ │ │ │ + rsbseq fp, r9, #228, 14 @ 0x3900000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 3efb28 <__cxa_atexit@plt+0x3e1974> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r9 │ │ │ │ + ldr r3, [pc, #8] @ a29e0 <__cxa_atexit@plt+0x9482c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + rsbseq fp, r9, #184, 14 @ 0x2e00000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a6cf4 <__cxa_atexit@plt+0x98b40> │ │ │ │ - ldr r3, [pc, #52] @ a6d04 <__cxa_atexit@plt+0x98b50> │ │ │ │ + mov r7, r9 │ │ │ │ + ldr r3, [pc, #8] @ a2a04 <__cxa_atexit@plt+0x94850> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq a6ce4 <__cxa_atexit@plt+0x98b30> │ │ │ │ - ldr r7, [r8, #11] │ │ │ │ - b 3efb28 <__cxa_atexit@plt+0x3e1974> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ a6d08 <__cxa_atexit@plt+0x98b54> │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + rsbseq fp, r9, #172, 14 @ 0x2b00000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r3, [pc, #8] @ a2a28 <__cxa_atexit@plt+0x94874> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 3c216c <__cxa_atexit@plt+0x3b3fb8> │ │ │ │ + rsbseq fp, r9, #192, 14 @ 0x3000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi a2a74 <__cxa_atexit@plt+0x948c0> │ │ │ │ + ldr r3, [pc, #56] @ a2a8c <__cxa_atexit@plt+0x948d8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #52] @ a2a90 <__cxa_atexit@plt+0x948dc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #44] @ a2a94 <__cxa_atexit@plt+0x948e0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 3c2174 <__cxa_atexit@plt+0x3b3fc0> │ │ │ │ + ldr r7, [pc, #28] @ a2a98 <__cxa_atexit@plt+0x948e4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r9, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq r7, r9, #188, 20 @ 0xbc000 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + rsbseq fp, r9, #148, 14 @ 0x2500000 │ │ │ │ + addseq r7, r5, #156, 24 @ 0x9c00 │ │ │ │ + rsbseq fp, r9, #132, 14 @ 0x2100000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 3efb28 <__cxa_atexit@plt+0x3e1974> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a2ad0 <__cxa_atexit@plt+0x9491c> │ │ │ │ + ldr r2, [pc, #28] @ a2adc <__cxa_atexit@plt+0x94928> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r7, r5, #76, 24 @ 0x4c00 │ │ │ │ + rsbseq fp, r9, #24, 14 @ 0x600000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi a6d6c <__cxa_atexit@plt+0x98bb8> │ │ │ │ + bhi a2b38 <__cxa_atexit@plt+0x94984> │ │ │ │ + ldr r2, [pc, #64] @ a2b40 <__cxa_atexit@plt+0x9498c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #60] @ a2b44 <__cxa_atexit@plt+0x94990> │ │ │ │ + add r1, pc, r1 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #52] @ a6d74 <__cxa_atexit@plt+0x98bc0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r2, [pc, #44] @ a6d78 <__cxa_atexit@plt+0x98bc4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ + ldr r0, [pc, #52] @ a2b48 <__cxa_atexit@plt+0x94994> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [pc, #44] @ a2b4c <__cxa_atexit@plt+0x94998> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add sl, r0, #1 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #32] @ a6d7c <__cxa_atexit@plt+0x98bc8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ + add r8, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3efd10 <__cxa_atexit@plt+0x3e1b5c> │ │ │ │ + b 3c2174 <__cxa_atexit@plt+0x3b3fc0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r3, r5, #116, 16 @ 0x740000 │ │ │ │ - addseq r3, r5, #248, 16 @ 0xf80000 │ │ │ │ - addseq r3, r5, #184, 16 @ 0xb80000 │ │ │ │ - rsbseq r7, r9, #52, 20 @ 0x34000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a6db8 <__cxa_atexit@plt+0x98c04> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ a6dc0 <__cxa_atexit@plt+0x98c0c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b a7144 <__cxa_atexit@plt+0x98f90> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + rsbseq fp, r9, #232, 12 @ 0xe800000 │ │ │ │ + addseq r7, r5, #192, 20 @ 0xc0000 │ │ │ │ + addseq r7, r5, #68, 28 @ 0x440 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a2b84 <__cxa_atexit@plt+0x949d0> │ │ │ │ + ldr r2, [pc, #28] @ a2b90 <__cxa_atexit@plt+0x949dc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - addseq r3, r5, #12, 16 @ 0xc0000 │ │ │ │ - rsbseq r7, r9, #236, 18 @ 0x3b0000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r7, r5, #152, 22 @ 0x26000 │ │ │ │ + rsbseq fp, r9, #96, 12 @ 0x6000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc a2bdc <__cxa_atexit@plt+0x94a28> │ │ │ │ + ldr r7, [pc, #52] @ a2bf4 <__cxa_atexit@plt+0x94a40> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + ldr r7, [pc, #40] @ a2bf8 <__cxa_atexit@plt+0x94a44> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + ldr r7, [pc, #24] @ a2bfc <__cxa_atexit@plt+0x94a48> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + addseq r7, r5, #152, 26 @ 0x2600 │ │ │ │ + rsbseq fp, r9, #44, 12 @ 0x2c00000 │ │ │ │ + rsbseq fp, r9, #244, 10 @ 0x3d000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ + sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi a6e3c <__cxa_atexit@plt+0x98c88> │ │ │ │ - ldr r2, [pc, #92] @ a6e48 <__cxa_atexit@plt+0x98c94> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - str r7, [r3, #-8] │ │ │ │ - str r1, [r3, #-4] │ │ │ │ - ldr r7, [pc, #68] @ a6e4c <__cxa_atexit@plt+0x98c98> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a6e34 <__cxa_atexit@plt+0x98c80> │ │ │ │ - ldr r2, [pc, #56] @ a6e50 <__cxa_atexit@plt+0x98c9c> │ │ │ │ + bhi a2c44 <__cxa_atexit@plt+0x94a90> │ │ │ │ + ldr r3, [pc, #48] @ a2c60 <__cxa_atexit@plt+0x94aac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #44] @ a2c64 <__cxa_atexit@plt+0x94ab0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - str r1, [r3, #-8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a6e34 <__cxa_atexit@plt+0x98c80> │ │ │ │ - b a6e94 <__cxa_atexit@plt+0x98ce0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + str r3, [r5] │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 3c2174 <__cxa_atexit@plt+0x3b3fc0> │ │ │ │ + ldr r7, [pc, #28] @ a2c68 <__cxa_atexit@plt+0x94ab4> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - addseq r3, r5, #248, 24 @ 0xf800 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsbseq fp, r9, #184, 10 @ 0x2e000000 │ │ │ │ + rsbseq fp, r9, #204, 10 @ 0x33000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ a6e88 <__cxa_atexit@plt+0x98cd4> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a2ca0 <__cxa_atexit@plt+0x94aec> │ │ │ │ + ldr r2, [pc, #28] @ a2cac <__cxa_atexit@plt+0x94af8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r7, r5, #124, 20 @ 0x7c000 │ │ │ │ + rsbseq fp, r9, #104, 10 @ 0x1a000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi a2d08 <__cxa_atexit@plt+0x94b54> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq a2d00 <__cxa_atexit@plt+0x94b4c> │ │ │ │ + ldr r3, [pc, #44] @ a2d10 <__cxa_atexit@plt+0x94b5c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a6e80 <__cxa_atexit@plt+0x98ccc> │ │ │ │ - b a6e94 <__cxa_atexit@plt+0x98ce0> │ │ │ │ + ldr r2, [pc, #40] @ a2d14 <__cxa_atexit@plt+0x94b60> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, r9 │ │ │ │ + b 3c217c <__cxa_atexit@plt+0x3b3fc8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsbseq fp, r9, #52, 10 @ 0xd000000 │ │ │ │ + addseq r7, r5, #0, 18 │ │ │ │ + rsbseq fp, r9, #16, 10 @ 0x4000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi a2d84 <__cxa_atexit@plt+0x94bd0> │ │ │ │ mov r0, r4 │ │ │ │ - ldr r2, [pc, #236] @ a6f8c <__cxa_atexit@plt+0x98dd8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq a2d7c <__cxa_atexit@plt+0x94bc8> │ │ │ │ + ldr r7, [pc, #64] @ a2d8c <__cxa_atexit@plt+0x94bd8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #60] @ a2d90 <__cxa_atexit@plt+0x94bdc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #48] @ a2d94 <__cxa_atexit@plt+0x94be0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + ldr r5, [pc, #40] @ a2d98 <__cxa_atexit@plt+0x94be4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + mov r5, sl │ │ │ │ + b 3c2184 <__cxa_atexit@plt+0x3b3fd0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsbseq fp, r9, #228, 8 @ 0xe4000000 │ │ │ │ + addseq r7, r5, #152, 16 @ 0x980000 │ │ │ │ + addseq r7, r5, #8, 24 @ 0x800 │ │ │ │ + addseq r7, r5, #244, 22 @ 0x3d000 │ │ │ │ + rsbseq fp, r9, #152, 8 @ 0x98000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [pc, #4] @ a2dbc <__cxa_atexit@plt+0x94c08> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 3c1f94 <__cxa_atexit@plt+0x3b3de0> │ │ │ │ + rsbseq fp, r9, #136, 8 @ 0x88000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r9 │ │ │ │ + ldr r3, [pc, #8] @ a2de0 <__cxa_atexit@plt+0x94c2c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + rsbseq fp, r9, #152, 8 @ 0x98000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r9 │ │ │ │ + ldr r3, [pc, #8] @ a2e04 <__cxa_atexit@plt+0x94c50> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + rsbseq fp, r9, #140, 8 @ 0x8c000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r9 │ │ │ │ + ldr r3, [pc, #8] @ a2e28 <__cxa_atexit@plt+0x94c74> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #3 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + rsbseq fp, r9, #128, 8 @ 0x80000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r9 │ │ │ │ + ldr r3, [pc, #8] @ a2e4c <__cxa_atexit@plt+0x94c98> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #3 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + rsbseq fp, r9, #116, 8 @ 0x74000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r9 │ │ │ │ + ldr r3, [pc, #8] @ a2e70 <__cxa_atexit@plt+0x94cbc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #3 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + rsbseq fp, r9, #124, 8 @ 0x7c000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r9 │ │ │ │ + ldr r3, [pc, #8] @ a2e94 <__cxa_atexit@plt+0x94ce0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #3 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + rsbseq fp, r9, #112, 8 @ 0x70000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r9 │ │ │ │ + ldr r3, [pc, #8] @ a2eb8 <__cxa_atexit@plt+0x94d04> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #3 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + rsbseq fp, r9, #100, 8 @ 0x64000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r9 │ │ │ │ + ldr r3, [pc, #8] @ a2edc <__cxa_atexit@plt+0x94d28> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #3 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + rsbseq fp, r9, #88, 8 @ 0x58000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r3, [pc, #8] @ a2f00 <__cxa_atexit@plt+0x94d4c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 3c216c <__cxa_atexit@plt+0x3b3fb8> │ │ │ │ + rsbseq fp, r9, #204, 8 @ 0xcc000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r9 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r7, [r3, #8]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a6f80 <__cxa_atexit@plt+0x98dcc> │ │ │ │ - ldr r2, [r0, #812] @ 0x32c │ │ │ │ - ldr r1, [r0, #820] @ 0x334 │ │ │ │ - ldr r4, [pc, #196] @ a6f90 <__cxa_atexit@plt+0x98ddc> │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r5, #8] │ │ │ │ - ldr r4, [r2, #12] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - str r3, [r4, #12] │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r1, #4] │ │ │ │ - ldr r4, [r1] │ │ │ │ - ldrd sl, [r2, #72] @ 0x48 │ │ │ │ - sub r6, r6, r4 │ │ │ │ - subs r4, sl, r6 │ │ │ │ - sbc r1, fp, #0 │ │ │ │ - str r4, [r2, #72] @ 0x48 │ │ │ │ - str r1, [r2, #76] @ 0x4c │ │ │ │ - mov r4, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r6, r0 │ │ │ │ - mov r0, r8 │ │ │ │ - mov r1, r5 │ │ │ │ - blx r9 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r6, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r6, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r4, [r0, #828] @ 0x33c │ │ │ │ - ldr r4, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r4, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r6, #72] @ 0x48 │ │ │ │ - sub r4, r1, r4 │ │ │ │ - adds r4, r8, r4 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r4, [r6, #72] @ 0x48 │ │ │ │ - str r3, [r6, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r4, r0 │ │ │ │ - bx r1 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, ip, lsr #3 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r4, [pc, #200] @ a7070 <__cxa_atexit@plt+0x98ebc> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [r0, #812] @ 0x32c │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - str r4, [r5] │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ - ldr r4, [r7, #3] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str r5, [r3, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r2, [r5, #72] @ 0x48 │ │ │ │ - ldr r1, [r5, #76] @ 0x4c │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r1, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r5, r0 │ │ │ │ - mov r0, r8 │ │ │ │ - mov r1, r4 │ │ │ │ - blx r9 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi a2f4c <__cxa_atexit@plt+0x94d98> │ │ │ │ + ldr r3, [pc, #56] @ a2f64 <__cxa_atexit@plt+0x94db0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #52] @ a2f68 <__cxa_atexit@plt+0x94db4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #44] @ a2f6c <__cxa_atexit@plt+0x94db8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 3c2174 <__cxa_atexit@plt+0x3b3fc0> │ │ │ │ + ldr r7, [pc, #28] @ a2f70 <__cxa_atexit@plt+0x94dbc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r9, sl │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + rsbseq fp, r9, #160, 8 @ 0xa0000000 │ │ │ │ + addseq r7, r5, #196, 14 @ 0x3100000 │ │ │ │ + rsbseq fp, r9, #144, 8 @ 0x90000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ a7090 <__cxa_atexit@plt+0x98edc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a2fa8 <__cxa_atexit@plt+0x94df4> │ │ │ │ + ldr r2, [pc, #28] @ a2fb4 <__cxa_atexit@plt+0x94e00> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - addseq r3, r5, #192, 10 @ 0x30000000 │ │ │ │ - rsbseq r7, r9, #32, 14 @ 0x800000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r7, r5, #116, 14 @ 0x1d00000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi a710c <__cxa_atexit@plt+0x98f58> │ │ │ │ + sub lr, r5, #8 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi a301c <__cxa_atexit@plt+0x94e68> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ + add r6, r3, #16 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc a7118 <__cxa_atexit@plt+0x98f64> │ │ │ │ - ldr lr, [pc, #96] @ a7128 <__cxa_atexit@plt+0x98f74> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #88] @ a712c <__cxa_atexit@plt+0x98f78> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ + bcc a3028 <__cxa_atexit@plt+0x94e74> │ │ │ │ + ldr r1, [pc, #80] @ a3038 <__cxa_atexit@plt+0x94e84> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [r7, #16] │ │ │ │ - sub r0, r6, #7 │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - ldr r0, [pc, #60] @ a7130 <__cxa_atexit@plt+0x98f7c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r9, [r3, #8] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + ldr r2, [pc, #56] @ a303c <__cxa_atexit@plt+0x94e88> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r5} │ │ │ │ str r1, [r3, #12] │ │ │ │ - mov r5, r2 │ │ │ │ - b 1ec4d34 <__cxa_atexit@plt+0x1eb6b80> │ │ │ │ + str r0, [r3, #16] │ │ │ │ + sub r8, r6, #11 │ │ │ │ + mov r5, lr │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd08 │ │ │ │ - addseq r3, r5, #224, 8 @ 0xe0000000 │ │ │ │ - addseq r3, r5, #32, 10 @ 0x8000000 │ │ │ │ - rsbseq r7, r9, #124, 12 @ 0x7c00000 │ │ │ │ + addseq r7, r5, #236, 10 @ 0x3b000000 │ │ │ │ + addseq r7, r5, #72, 18 @ 0x120000 │ │ │ │ + rsbseq fp, r9, #228, 6 @ 0x90000003 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r9, r5, #24 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi a7218 <__cxa_atexit@plt+0x99064> │ │ │ │ - ldr lr, [pc, #224] @ a7238 <__cxa_atexit@plt+0x99084> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ands r7, r8, #3 │ │ │ │ - beq a7200 <__cxa_atexit@plt+0x9904c> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne a7210 <__cxa_atexit@plt+0x9905c> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add sl, r6, #36 @ 0x24 │ │ │ │ - cmp r7, sl │ │ │ │ - bcc a7220 <__cxa_atexit@plt+0x9906c> │ │ │ │ - ldr r7, [pc, #152] @ a723c <__cxa_atexit@plt+0x99088> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr lr, [r8, #2] │ │ │ │ - ldr r2, [r8, #6] │ │ │ │ - ldr r0, [pc, #140] @ a7240 <__cxa_atexit@plt+0x9908c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - str r2, [r6, #8] │ │ │ │ - mov r7, r6 │ │ │ │ - str r0, [r7, #16]! │ │ │ │ - ldr r2, [pc, #120] @ a7244 <__cxa_atexit@plt+0x99090> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-12]! │ │ │ │ - ldmdb r5, {r0, r2} │ │ │ │ - ldmib r5, {r1, r3} │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r6, [r5, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str r0, [r6, #32] │ │ │ │ - mov r6, sl │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r2 │ │ │ │ - b 3efd18 <__cxa_atexit@plt+0x3e1b64> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r9 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - b 3efb28 <__cxa_atexit@plt+0x3e1974> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r7, #36 @ 0x24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r9 │ │ │ │ - mov r6, sl │ │ │ │ - mov r7, r8 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xfffffbe4 │ │ │ │ - @ instruction: 0xfffffee8 │ │ │ │ - addseq r3, r5, #56, 18 @ 0xe0000 │ │ │ │ - rsbseq r7, r9, #108, 10 @ 0x1b000000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne a72c8 <__cxa_atexit@plt+0x99114> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add sl, r6, #36 @ 0x24 │ │ │ │ - cmp r2, sl │ │ │ │ - bcc a72d4 <__cxa_atexit@plt+0x99120> │ │ │ │ - ldr r2, [pc, #108] @ a72e4 <__cxa_atexit@plt+0x99130> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a3084 <__cxa_atexit@plt+0x94ed0> │ │ │ │ + ldr r2, [pc, #40] @ a308c <__cxa_atexit@plt+0x94ed8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ - ldr lr, [pc, #96] @ a72e8 <__cxa_atexit@plt+0x99134> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r0, [r6, #8] │ │ │ │ - mov r0, r6 │ │ │ │ - str lr, [r0, #16]! │ │ │ │ - ldr r2, [pc, #76] @ a72ec <__cxa_atexit@plt+0x99138> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #12]! │ │ │ │ - ldmdb r5, {r2, r8} │ │ │ │ - ldmib r5, {r1, r3} │ │ │ │ - stmib r5, {r0, r6} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r9, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str r2, [r6, #32] │ │ │ │ - mov r6, sl │ │ │ │ - b 3efd18 <__cxa_atexit@plt+0x3e1b64> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #24 │ │ │ │ - b 3efb28 <__cxa_atexit@plt+0x3e1974> │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, sl │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - @ instruction: 0xfffffb10 │ │ │ │ - @ instruction: 0xfffffe14 │ │ │ │ - addseq r3, r5, #100, 16 @ 0x640000 │ │ │ │ - rsbseq r7, r9, #192, 8 @ 0xc0000000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a7344 <__cxa_atexit@plt+0x99190> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ - add lr, r7, #7 │ │ │ │ - ldm lr, {r0, r2, lr} │ │ │ │ - ldr r7, [pc, #44] @ a7354 <__cxa_atexit@plt+0x991a0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmib r3, {r7, r8} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - mov r8, lr │ │ │ │ - b a7144 <__cxa_atexit@plt+0x98f90> │ │ │ │ - mov r3, #20 │ │ │ │ + ldr r0, [pc, #32] @ a3090 <__cxa_atexit@plt+0x94edc> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + add r9, r0, #3 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c218c <__cxa_atexit@plt+0x3b3fd8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe18 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + rsbseq r9, r9, #188, 6 @ 0xf0000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a73a8 <__cxa_atexit@plt+0x991f4> │ │ │ │ - ldr r2, [pc, #56] @ a73b0 <__cxa_atexit@plt+0x991fc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r3] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq a73a0 <__cxa_atexit@plt+0x991ec> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne a73a4 <__cxa_atexit@plt+0x991f0> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne a30bc <__cxa_atexit@plt+0x94f08> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - b d0a94 <__cxa_atexit@plt+0xc28e0> │ │ │ │ - b d0a2c <__cxa_atexit@plt+0xc2878> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #12] @ a30d0 <__cxa_atexit@plt+0x94f1c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne a73d0 <__cxa_atexit@plt+0x9921c> │ │ │ │ - b d0a94 <__cxa_atexit@plt+0xc28e0> │ │ │ │ - b d0a2c <__cxa_atexit@plt+0xc2878> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + addseq r7, r5, #180, 16 @ 0xb40000 │ │ │ │ + rsbseq fp, r9, #100, 6 @ 0x90000001 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi a7440 <__cxa_atexit@plt+0x9928c> │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi a3148 <__cxa_atexit@plt+0x94f94> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ + add r6, r3, #32 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc a744c <__cxa_atexit@plt+0x99298> │ │ │ │ - ldr lr, [pc, #88] @ a745c <__cxa_atexit@plt+0x992a8> │ │ │ │ + bcc a3150 <__cxa_atexit@plt+0x94f9c> │ │ │ │ + ldr lr, [pc, #88] @ a3164 <__cxa_atexit@plt+0x94fb0> │ │ │ │ add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #80] @ a7460 <__cxa_atexit@plt+0x992ac> │ │ │ │ + ldr r0, [pc, #84] @ a3168 <__cxa_atexit@plt+0x94fb4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - sub r1, r6, #3 │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - ldr r1, [pc, #56] @ a7464 <__cxa_atexit@plt+0x992b0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - mov r5, r2 │ │ │ │ - b 1ec4d34 <__cxa_atexit@plt+0x1eb6b80> │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + add r8, r7, #12 │ │ │ │ + ldm r8, {r0, r1, r8} │ │ │ │ + ldr r9, [pc, #64] @ a316c <__cxa_atexit@plt+0x94fb8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r2, [r3, #8] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r0, r1, r8, r9} │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b 3c2194 <__cxa_atexit@plt+0x3b3fe0> │ │ │ │ mov r6, r3 │ │ │ │ + b a3158 <__cxa_atexit@plt+0x94fa4> │ │ │ │ + mov r5, #32 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff5c │ │ │ │ - addseq r3, r5, #164, 2 @ 0x29 │ │ │ │ - addseq r3, r5, #232, 2 @ 0x3a │ │ │ │ - rsbseq r7, r9, #72, 6 @ 0x20000001 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a7498 <__cxa_atexit@plt+0x992e4> │ │ │ │ - ldr r2, [pc, #28] @ a74a8 <__cxa_atexit@plt+0x992f4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r8, r9, sl} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1ec4cb4 <__cxa_atexit@plt+0x1eb6b00> │ │ │ │ - ldr r7, [pc, #12] @ a74ac <__cxa_atexit@plt+0x992f8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + @ instruction: 0xfffffeb0 │ │ │ │ + addseq r7, r5, #192, 8 @ 0xc0000000 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsbseq r7, r9, #40, 6 @ 0xa0000000 │ │ │ │ - rsbseq r7, r9, #4, 6 @ 0x10000000 │ │ │ │ + rsbseq fp, r9, #92, 4 @ 0xc0000005 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + b 3c219c <__cxa_atexit@plt+0x3b3fe8> │ │ │ │ + rsbseq fp, r9, #160, 4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a753c <__cxa_atexit@plt+0x99388> │ │ │ │ - ldr r2, [pc, #112] @ a7548 <__cxa_atexit@plt+0x99394> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #108] @ a754c <__cxa_atexit@plt+0x99398> │ │ │ │ + bcc a3228 <__cxa_atexit@plt+0x95074> │ │ │ │ + ldr r0, [pc, #104] @ a3238 <__cxa_atexit@plt+0x95084> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr lr, [pc, #100] @ a323c <__cxa_atexit@plt+0x95088> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #104] @ a7550 <__cxa_atexit@plt+0x9939c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [r5, #4]! │ │ │ │ - ldr r0, [pc, #96] @ a7554 <__cxa_atexit@plt+0x993a0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - sub r0, r6, #31 │ │ │ │ - ldmib r5, {r2, r9} │ │ │ │ - str r0, [r5, #8] │ │ │ │ - mov r0, r3 │ │ │ │ - str r8, [r0, #32]! │ │ │ │ - str r0, [r5, #4] │ │ │ │ - str r1, [r3, #40] @ 0x28 │ │ │ │ - str r2, [r3, #44] @ 0x2c │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - str r9, [r3, #28] │ │ │ │ - mov r8, r7 │ │ │ │ - b 3efd20 <__cxa_atexit@plt+0x3e1b6c> │ │ │ │ - mov r3, #48 @ 0x30 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - @ instruction: 0xfffff84c │ │ │ │ - @ instruction: 0xfffffe1c │ │ │ │ - @ instruction: 0xfffffef0 │ │ │ │ - addseq r3, r5, #16, 12 @ 0x1000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a75a4 <__cxa_atexit@plt+0x993f0> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #52] @ a75ac <__cxa_atexit@plt+0x993f8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r2, [pc, #44] @ a75b0 <__cxa_atexit@plt+0x993fc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #32] @ a75b4 <__cxa_atexit@plt+0x99400> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3efd10 <__cxa_atexit@plt+0x3e1b5c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - addseq r3, r5, #60 @ 0x3c │ │ │ │ - addseq r3, r5, #192 @ 0xc0 │ │ │ │ - addseq r3, r5, #128 @ 0x80 │ │ │ │ - rsbseq r7, r9, #16, 4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a75f0 <__cxa_atexit@plt+0x9943c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ a75f8 <__cxa_atexit@plt+0x99444> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b a797c <__cxa_atexit@plt+0x997c8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - addseq r2, r5, #212, 30 @ 0x350 │ │ │ │ - rsbseq r7, r9, #200, 2 @ 0x32 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a7674 <__cxa_atexit@plt+0x994c0> │ │ │ │ - ldr r2, [pc, #92] @ a7680 <__cxa_atexit@plt+0x994cc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - str r7, [r3, #-8] │ │ │ │ - str r1, [r3, #-4] │ │ │ │ - ldr r7, [pc, #68] @ a7684 <__cxa_atexit@plt+0x994d0> │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r1, r2, sl} │ │ │ │ + ldr r9, [pc, #88] @ a3240 <__cxa_atexit@plt+0x9508c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + sub r0, r6, #11 │ │ │ │ + ldr r7, [pc, #76] @ a3244 <__cxa_atexit@plt+0x95090> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a766c <__cxa_atexit@plt+0x994b8> │ │ │ │ - ldr r2, [pc, #56] @ a7688 <__cxa_atexit@plt+0x994d4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - str r1, [r3, #-8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a766c <__cxa_atexit@plt+0x994b8> │ │ │ │ - b a76cc <__cxa_atexit@plt+0x99518> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r7, [r3, #40] @ 0x28 │ │ │ │ + str r0, [r3, #44] @ 0x2c │ │ │ │ + sub r7, r6, #19 │ │ │ │ + ldr r0, [r5] │ │ │ │ + add ip, r3, #8 │ │ │ │ + stm ip, {r1, r2, r8, sl} │ │ │ │ + str r9, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + str lr, [r3, #32] │ │ │ │ + str r7, [r3, #36] @ 0x24 │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ + mov r3, #48 @ 0x30 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - addseq r3, r5, #200, 8 @ 0xc8000000 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ a76c0 <__cxa_atexit@plt+0x9950c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a76b8 <__cxa_atexit@plt+0x99504> │ │ │ │ - b a76cc <__cxa_atexit@plt+0x99518> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r2, [pc, #236] @ a77c4 <__cxa_atexit@plt+0x99610> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #8]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a77b8 <__cxa_atexit@plt+0x99604> │ │ │ │ - ldr r2, [r0, #812] @ 0x32c │ │ │ │ - ldr r1, [r0, #820] @ 0x334 │ │ │ │ - ldr r4, [pc, #196] @ a77c8 <__cxa_atexit@plt+0x99614> │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r5, #8] │ │ │ │ - ldr r4, [r2, #12] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - str r3, [r4, #12] │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r1, #4] │ │ │ │ - ldr r4, [r1] │ │ │ │ - ldrd sl, [r2, #72] @ 0x48 │ │ │ │ - sub r6, r6, r4 │ │ │ │ - subs r4, sl, r6 │ │ │ │ - sbc r1, fp, #0 │ │ │ │ - str r4, [r2, #72] @ 0x48 │ │ │ │ - str r1, [r2, #76] @ 0x4c │ │ │ │ - mov r4, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r6, r0 │ │ │ │ - mov r0, r8 │ │ │ │ - mov r1, r5 │ │ │ │ - blx r9 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r6, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r6, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r4, [r0, #828] @ 0x33c │ │ │ │ - ldr r4, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r4, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r6, #72] @ 0x48 │ │ │ │ - sub r4, r1, r4 │ │ │ │ - adds r4, r8, r4 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r4, [r6, #72] @ 0x48 │ │ │ │ - str r3, [r6, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r4, r0 │ │ │ │ - bx r1 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, ip, lsr #3 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r4, [pc, #200] @ a78a8 <__cxa_atexit@plt+0x996f4> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [r0, #812] @ 0x32c │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - str r4, [r5] │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ - ldr r4, [r7, #3] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str r5, [r3, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r2, [r5, #72] @ 0x48 │ │ │ │ - ldr r1, [r5, #76] @ 0x4c │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r1, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r5, r0 │ │ │ │ - mov r0, r8 │ │ │ │ - mov r1, r4 │ │ │ │ - blx r9 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ a78c8 <__cxa_atexit@plt+0x99714> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - addseq r2, r5, #136, 26 @ 0x2200 │ │ │ │ - rsbseq r6, r9, #252, 28 @ 0xfc0 │ │ │ │ + @ instruction: 0xffffff0c │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + addseq r7, r5, #20, 10 @ 0x5000000 │ │ │ │ + rsbseq fp, r9, #16, 4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi a7944 <__cxa_atexit@plt+0x99790> │ │ │ │ + mov r2, r6 │ │ │ │ + sub ip, r5, #16 │ │ │ │ + cmp fp, ip │ │ │ │ + bhi a32e4 <__cxa_atexit@plt+0x95130> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ + add r6, r2, #16 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc a7950 <__cxa_atexit@plt+0x9979c> │ │ │ │ - ldr lr, [pc, #96] @ a7960 <__cxa_atexit@plt+0x997ac> │ │ │ │ + bcc a32f0 <__cxa_atexit@plt+0x9513c> │ │ │ │ + ldr lr, [pc, #132] @ a3300 <__cxa_atexit@plt+0x9514c> │ │ │ │ add lr, pc, lr │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #88] @ a7964 <__cxa_atexit@plt+0x997b0> │ │ │ │ + ldr r0, [pc, #124] @ a3304 <__cxa_atexit@plt+0x95150> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [r7, #16] │ │ │ │ - sub r0, r6, #7 │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - ldr r0, [pc, #60] @ a7968 <__cxa_atexit@plt+0x997b4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r3, [r7, #16] │ │ │ │ + ldr r8, [pc, #104] @ a3308 <__cxa_atexit@plt+0x95154> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #100] @ a330c <__cxa_atexit@plt+0x95158> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + sub r0, r6, #11 │ │ │ │ str r0, [r5, #-16] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - mov r5, r2 │ │ │ │ - b 1ec4d34 <__cxa_atexit@plt+0x1eb6b80> │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r8, [pc, #84] @ a3310 <__cxa_atexit@plt+0x9515c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str lr, [r2, #4] │ │ │ │ + str sl, [r2, #8] │ │ │ │ + str r1, [r2, #12] │ │ │ │ + str r3, [r2, #16] │ │ │ │ + ldr r5, [pc, #64] @ a3314 <__cxa_atexit@plt+0x95160> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add sl, r5, #217 @ 0xd9 │ │ │ │ + add r9, r9, #2 │ │ │ │ + mov r5, ip │ │ │ │ + b 3c21a4 <__cxa_atexit@plt+0x3b3ff0> │ │ │ │ + mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd08 │ │ │ │ - addseq r2, r5, #168, 24 @ 0xa800 │ │ │ │ - addseq r2, r5, #232, 24 @ 0xe800 │ │ │ │ - rsbseq r6, r9, #88, 28 @ 0x580 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r9, r5, #24 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi a7a50 <__cxa_atexit@plt+0x9989c> │ │ │ │ - ldr lr, [pc, #224] @ a7a70 <__cxa_atexit@plt+0x998bc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ands r7, r8, #3 │ │ │ │ - beq a7a38 <__cxa_atexit@plt+0x99884> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne a7a48 <__cxa_atexit@plt+0x99894> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add sl, r6, #36 @ 0x24 │ │ │ │ - cmp r7, sl │ │ │ │ - bcc a7a58 <__cxa_atexit@plt+0x998a4> │ │ │ │ - ldr r7, [pc, #152] @ a7a74 <__cxa_atexit@plt+0x998c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr lr, [r8, #2] │ │ │ │ - ldr r2, [r8, #6] │ │ │ │ - ldr r0, [pc, #140] @ a7a78 <__cxa_atexit@plt+0x998c4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - str r2, [r6, #8] │ │ │ │ - mov r7, r6 │ │ │ │ - str r0, [r7, #16]! │ │ │ │ - ldr r2, [pc, #120] @ a7a7c <__cxa_atexit@plt+0x998c8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-12]! │ │ │ │ - ldmdb r5, {r0, r2} │ │ │ │ - ldmib r5, {r1, r3} │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r6, [r5, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str r0, [r6, #32] │ │ │ │ - mov r6, sl │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r2 │ │ │ │ - b 3efd18 <__cxa_atexit@plt+0x3e1b64> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r9 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - b 3efb28 <__cxa_atexit@plt+0x3e1974> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r7, #36 @ 0x24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r9 │ │ │ │ - mov r6, sl │ │ │ │ - mov r7, r8 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xfffffbe4 │ │ │ │ - @ instruction: 0xfffffee8 │ │ │ │ - addseq r3, r5, #0, 2 │ │ │ │ - rsbseq r6, r9, #72, 26 @ 0x1200 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne a7b00 <__cxa_atexit@plt+0x9994c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add sl, r6, #36 @ 0x24 │ │ │ │ - cmp r2, sl │ │ │ │ - bcc a7b0c <__cxa_atexit@plt+0x99958> │ │ │ │ - ldr r2, [pc, #108] @ a7b1c <__cxa_atexit@plt+0x99968> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ - ldr lr, [pc, #96] @ a7b20 <__cxa_atexit@plt+0x9996c> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r0, [r6, #8] │ │ │ │ - mov r0, r6 │ │ │ │ - str lr, [r0, #16]! │ │ │ │ - ldr r2, [pc, #76] @ a7b24 <__cxa_atexit@plt+0x99970> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #12]! │ │ │ │ - ldmdb r5, {r2, r8} │ │ │ │ - ldmib r5, {r1, r3} │ │ │ │ - stmib r5, {r0, r6} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r9, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str r2, [r6, #32] │ │ │ │ - mov r6, sl │ │ │ │ - b 3efd18 <__cxa_atexit@plt+0x3e1b64> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #24 │ │ │ │ - b 3efb28 <__cxa_atexit@plt+0x3e1974> │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, sl │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - @ instruction: 0xfffffb10 │ │ │ │ - @ instruction: 0xfffffe14 │ │ │ │ - addseq r3, r5, #44 @ 0x2c │ │ │ │ - rsbseq r6, r9, #156, 24 @ 0x9c00 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + addseq r7, r5, #76, 6 @ 0x30000001 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + rsbseq sl, r9, #88, 30 @ 0x160 │ │ │ │ + rsbseq r9, r9, #72, 2 │ │ │ │ + addseq r7, r5, #20, 6 @ 0x50000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a7b7c <__cxa_atexit@plt+0x999c8> │ │ │ │ + bcc a334c <__cxa_atexit@plt+0x95198> │ │ │ │ + ldr r2, [pc, #28] @ a3358 <__cxa_atexit@plt+0x951a4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r7, r5, #208, 6 @ 0x40000003 │ │ │ │ + rsbseq fp, r9, #184 @ 0xb8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a33a0 <__cxa_atexit@plt+0x951ec> │ │ │ │ + ldr r2, [pc, #40] @ a33a8 <__cxa_atexit@plt+0x951f4> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ - add lr, r7, #7 │ │ │ │ - ldm lr, {r0, r2, lr} │ │ │ │ - ldr r7, [pc, #44] @ a7b8c <__cxa_atexit@plt+0x999d8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmib r3, {r7, r8} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - mov r8, lr │ │ │ │ - b a797c <__cxa_atexit@plt+0x997c8> │ │ │ │ - mov r3, #20 │ │ │ │ + ldr r0, [pc, #32] @ a33ac <__cxa_atexit@plt+0x951f8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + add r9, r0, #3 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c218c <__cxa_atexit@plt+0x3b3fd8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe18 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + rsbseq r9, r9, #88 @ 0x58 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a7bd0 <__cxa_atexit@plt+0x99a1c> │ │ │ │ - ldr r3, [pc, #40] @ a7bdc <__cxa_atexit@plt+0x99a28> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a7bc8 <__cxa_atexit@plt+0x99a14> │ │ │ │ - b a7be8 <__cxa_atexit@plt+0x99a34> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne a33d8 <__cxa_atexit@plt+0x95224> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [pc, #12] @ a33ec <__cxa_atexit@plt+0x95238> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq a7c38 <__cxa_atexit@plt+0x99a84> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne a7c40 <__cxa_atexit@plt+0x99a8c> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - add r5, r5, #4 │ │ │ │ - sub r3, r3, #3 │ │ │ │ - cmp r3, #3 │ │ │ │ - bhi a7c54 <__cxa_atexit@plt+0x99aa0> │ │ │ │ - add r2, pc, #4 │ │ │ │ - ldr r3, [r2, r3, lsl #2] │ │ │ │ - add pc, r2, r3 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - b d05f8 <__cxa_atexit@plt+0xc2444> │ │ │ │ - add r5, r5, #4 │ │ │ │ - b d0528 <__cxa_atexit@plt+0xc2374> │ │ │ │ - add r5, r5, #4 │ │ │ │ - b d04c0 <__cxa_atexit@plt+0xc230c> │ │ │ │ - b d06c8 <__cxa_atexit@plt+0xc2514> │ │ │ │ - b d0730 <__cxa_atexit@plt+0xc257c> │ │ │ │ - b d0660 <__cxa_atexit@plt+0xc24ac> │ │ │ │ - b d0590 <__cxa_atexit@plt+0xc23dc> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + addseq r7, r5, #152, 10 @ 0x26000000 │ │ │ │ + rsbseq fp, r9, #128 @ 0x80 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi a7cc4 <__cxa_atexit@plt+0x99b10> │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi a3464 <__cxa_atexit@plt+0x952b0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ + add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc a7cd0 <__cxa_atexit@plt+0x99b1c> │ │ │ │ - ldr lr, [pc, #88] @ a7ce0 <__cxa_atexit@plt+0x99b2c> │ │ │ │ + bcc a346c <__cxa_atexit@plt+0x952b8> │ │ │ │ + ldr lr, [pc, #88] @ a3480 <__cxa_atexit@plt+0x952cc> │ │ │ │ add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #80] @ a7ce4 <__cxa_atexit@plt+0x99b30> │ │ │ │ + ldr r0, [pc, #84] @ a3484 <__cxa_atexit@plt+0x952d0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ - sub r1, r6, #3 │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - ldr r1, [pc, #56] @ a7ce8 <__cxa_atexit@plt+0x99b34> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - mov r5, r2 │ │ │ │ - b 1ec4d34 <__cxa_atexit@plt+0x1eb6b80> │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r8, [pc, #64] @ a3488 <__cxa_atexit@plt+0x952d4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r2, [r3, #8] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r0, r1, r8} │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b 3c2194 <__cxa_atexit@plt+0x3b3fe0> │ │ │ │ mov r6, r3 │ │ │ │ + b a3474 <__cxa_atexit@plt+0x952c0> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff10 │ │ │ │ - addseq r2, r5, #32, 18 @ 0x80000 │ │ │ │ - addseq r2, r5, #100, 18 @ 0x190000 │ │ │ │ - rsbseq r6, r9, #216, 20 @ 0xd8000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a7d1c <__cxa_atexit@plt+0x99b68> │ │ │ │ - ldr r2, [pc, #28] @ a7d2c <__cxa_atexit@plt+0x99b78> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r8, r9, sl} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1ec4cb4 <__cxa_atexit@plt+0x1eb6b00> │ │ │ │ - ldr r7, [pc, #12] @ a7d30 <__cxa_atexit@plt+0x99b7c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + @ instruction: 0xfffffe28 │ │ │ │ + addseq r7, r5, #164, 2 @ 0x29 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsbseq r6, r9, #184, 20 @ 0xb8000 │ │ │ │ - rsbseq r6, r9, #148, 20 @ 0x94000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + rsbseq sl, r9, #64, 30 @ 0x100 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + b 3c219c <__cxa_atexit@plt+0x3b3fe8> │ │ │ │ + rsbseq sl, r9, #172, 30 @ 0x2b0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #48 @ 0x30 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a7dc0 <__cxa_atexit@plt+0x99c0c> │ │ │ │ - ldr r2, [pc, #112] @ a7dcc <__cxa_atexit@plt+0x99c18> │ │ │ │ + bcc a3548 <__cxa_atexit@plt+0x95394> │ │ │ │ + ldr r2, [pc, #108] @ a3558 <__cxa_atexit@plt+0x953a4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #108] @ a7dd0 <__cxa_atexit@plt+0x99c1c> │ │ │ │ + ldr lr, [pc, #104] @ a355c <__cxa_atexit@plt+0x953a8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #104] @ a7dd4 <__cxa_atexit@plt+0x99c20> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [r5, #4]! │ │ │ │ - ldr r0, [pc, #96] @ a7dd8 <__cxa_atexit@plt+0x99c24> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r9, [pc, #92] @ a3560 <__cxa_atexit@plt+0x953ac> │ │ │ │ + add r9, pc, r9 │ │ │ │ str r2, [r3, #4]! │ │ │ │ - sub r0, r6, #31 │ │ │ │ - ldmib r5, {r2, r9} │ │ │ │ - str r0, [r5, #8] │ │ │ │ - mov r0, r3 │ │ │ │ - str r8, [r0, #32]! │ │ │ │ - str r0, [r5, #4] │ │ │ │ - str r1, [r3, #40] @ 0x28 │ │ │ │ - str r2, [r3, #44] @ 0x2c │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r7, [r3, #20] │ │ │ │ + sub r0, r6, #11 │ │ │ │ + str r0, [r3, #40] @ 0x28 │ │ │ │ + ldr sl, [pc, #76] @ a3564 <__cxa_atexit@plt+0x953b0> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + sub r2, r6, #19 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ - str r9, [r3, #28] │ │ │ │ - mov r8, r7 │ │ │ │ - b 3efd20 <__cxa_atexit@plt+0x3e1b6c> │ │ │ │ - mov r3, #48 @ 0x30 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - @ instruction: 0xfffff800 │ │ │ │ - @ instruction: 0xfffffdd0 │ │ │ │ - @ instruction: 0xfffffef0 │ │ │ │ - addseq r2, r5, #140, 26 @ 0x2300 │ │ │ │ - rsbseq r6, r9, #8, 20 @ 0x8000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a7e48 <__cxa_atexit@plt+0x99c94> │ │ │ │ - ldr r2, [pc, #80] @ a7e54 <__cxa_atexit@plt+0x99ca0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - stmdb r3, {r2, r7, r8} │ │ │ │ - ldr r7, [pc, #68] @ a7e58 <__cxa_atexit@plt+0x99ca4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a7e40 <__cxa_atexit@plt+0x99c8c> │ │ │ │ - ldr r2, [pc, #56] @ a7e5c <__cxa_atexit@plt+0x99ca8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - str r1, [r3, #-8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a7e40 <__cxa_atexit@plt+0x99c8c> │ │ │ │ - b a7ea0 <__cxa_atexit@plt+0x99cec> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str r2, [r3, #32] │ │ │ │ + str sl, [r3, #36] @ 0x24 │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - addseq r2, r5, #248, 24 @ 0xf800 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ + @ instruction: 0xffffff0c │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + addseq r7, r5, #244, 2 @ 0x3d │ │ │ │ + rsbseq sl, r9, #24, 30 @ 0x60 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ a7e94 <__cxa_atexit@plt+0x99ce0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a7e8c <__cxa_atexit@plt+0x99cd8> │ │ │ │ - b a7ea0 <__cxa_atexit@plt+0x99cec> │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + sub lr, r5, #16 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi a35fc <__cxa_atexit@plt+0x95448> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a3608 <__cxa_atexit@plt+0x95454> │ │ │ │ + ldr sl, [pc, #124] @ a3618 <__cxa_atexit@plt+0x95464> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r9, [pc, #120] @ a361c <__cxa_atexit@plt+0x95468> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #112] @ a3620 <__cxa_atexit@plt+0x9546c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr ip, [pc, #96] @ a3624 <__cxa_atexit@plt+0x95470> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r8, [pc, #92] @ a3628 <__cxa_atexit@plt+0x95474> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + sub r3, r6, #7 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str sl, [r2, #4] │ │ │ │ + str r1, [r2, #8] │ │ │ │ + str r0, [r2, #12] │ │ │ │ + ldr r0, [pc, #64] @ a362c <__cxa_atexit@plt+0x95478> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add sl, r0, #217 @ 0xd9 │ │ │ │ + add r9, ip, #2 │ │ │ │ + mov r5, lr │ │ │ │ + b 3c21a4 <__cxa_atexit@plt+0x3b3ff0> │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r2, [pc, #244] @ a7fa0 <__cxa_atexit@plt+0x99dec> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #8]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a7f94 <__cxa_atexit@plt+0x99de0> │ │ │ │ - ldr r2, [r0, #812] @ 0x32c │ │ │ │ - ldr r1, [r0, #820] @ 0x334 │ │ │ │ - ldr r4, [pc, #204] @ a7fa4 <__cxa_atexit@plt+0x99df0> │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r5, #8] │ │ │ │ - ldr r4, [r2, #12] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - str r3, [r4, #12] │ │ │ │ - add r7, r6, #4 │ │ │ │ - str r7, [r1, #4] │ │ │ │ - ldr r6, [r1] │ │ │ │ - ldr r4, [r2, #72] @ 0x48 │ │ │ │ - ldr r1, [r2, #76] @ 0x4c │ │ │ │ - sub r7, r7, r6 │ │ │ │ - subs r4, r4, r7 │ │ │ │ - sbc r1, r1, #0 │ │ │ │ - str r4, [r2, #72] @ 0x48 │ │ │ │ - str r1, [r2, #76] @ 0x4c │ │ │ │ - mov r4, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r6, r0 │ │ │ │ - mov r0, r8 │ │ │ │ - mov r1, r5 │ │ │ │ - blx r9 │ │ │ │ - mov r7, r0 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r6, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r6, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r4, [r0, #828] @ 0x33c │ │ │ │ - ldr r4, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r4, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r6, #72] @ 0x48 │ │ │ │ - sub r4, r1, r4 │ │ │ │ - adds r4, r8, r4 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r4, [r6, #72] @ 0x48 │ │ │ │ - str r3, [r6, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r4, r0 │ │ │ │ - bx r1 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - @ instruction: 0x000001b8 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r3, [pc, #204] @ a8088 <__cxa_atexit@plt+0x99ed4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r4, #812] @ 0x32c │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r2, #12] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r4, [r5, #-4] │ │ │ │ - str r5, [r3, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r2, [r5, #72] @ 0x48 │ │ │ │ - ldr r1, [r5, #76] @ 0x4c │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r1, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r5, r0 │ │ │ │ - mov r0, r8 │ │ │ │ - mov r1, r7 │ │ │ │ - blx r4 │ │ │ │ - mov r7, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + addseq r7, r5, #36 @ 0x24 │ │ │ │ + rsbseq sl, r9, #32, 28 @ 0x200 │ │ │ │ + rsbseq r8, r9, #36, 28 @ 0x240 │ │ │ │ + addseq r6, r5, #252, 30 @ 0x3f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a80c0 <__cxa_atexit@plt+0x99f0c> │ │ │ │ - ldr r2, [pc, #28] @ a80cc <__cxa_atexit@plt+0x99f18> │ │ │ │ + bcc a3664 <__cxa_atexit@plt+0x954b0> │ │ │ │ + ldr r2, [pc, #28] @ a3670 <__cxa_atexit@plt+0x954bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - addseq r2, r5, #212, 10 @ 0x35000000 │ │ │ │ - rsbseq r6, r9, #48, 14 @ 0xc00000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a811c <__cxa_atexit@plt+0x99f68> │ │ │ │ - ldr r2, [pc, #48] @ a8128 <__cxa_atexit@plt+0x99f74> │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r7, r5, #184 @ 0xb8 │ │ │ │ + rsbseq sl, r9, #160, 26 @ 0x2800 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a36b8 <__cxa_atexit@plt+0x95504> │ │ │ │ + ldr r2, [pc, #40] @ a36c0 <__cxa_atexit@plt+0x9550c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r3, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a8114 <__cxa_atexit@plt+0x99f60> │ │ │ │ - b a8138 <__cxa_atexit@plt+0x99f84> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [pc, #32] @ a36c4 <__cxa_atexit@plt+0x95510> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + add r9, r0, #3 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c218c <__cxa_atexit@plt+0x3b3fd8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - rsbseq r6, r9, #216, 12 @ 0xd800000 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + rsbseq r8, r9, #64, 26 @ 0x1000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - beq a819c <__cxa_atexit@plt+0x99fe8> │ │ │ │ - cmp r6, #3 │ │ │ │ - bne a81b4 <__cxa_atexit@plt+0x9a000> │ │ │ │ - bic r6, r7, #3 │ │ │ │ - ldr r6, [r6] │ │ │ │ - ldrh r2, [r6, #-2] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #8 │ │ │ │ - sub r2, r2, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - bhi a822c <__cxa_atexit@plt+0x9a078> │ │ │ │ - add r1, pc, #4 │ │ │ │ - ldr r2, [r1, r2, lsl #2] │ │ │ │ - add pc, r1, r2 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc a823c <__cxa_atexit@plt+0x9a088> │ │ │ │ - mov r0, #3 │ │ │ │ - b a81c8 <__cxa_atexit@plt+0x9a014> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc a823c <__cxa_atexit@plt+0x9a088> │ │ │ │ - mov r0, #1 │ │ │ │ - b a81c8 <__cxa_atexit@plt+0x9a014> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc a823c <__cxa_atexit@plt+0x9a088> │ │ │ │ - mov r0, #0 │ │ │ │ - bl f9510 <__cxa_atexit@plt+0xeb35c> │ │ │ │ - ldr r7, [pc, #116] @ a8248 <__cxa_atexit@plt+0x9a094> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r8, #4] │ │ │ │ - str r0, [r8, #8] │ │ │ │ - ldr r7, [pc, #104] @ a824c <__cxa_atexit@plt+0x9a098> │ │ │ │ - add r7, pc, r7 │ │ │ │ - sub r3, r6, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #88] @ a8250 <__cxa_atexit@plt+0x9a09c> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne a36f0 <__cxa_atexit@plt+0x9553c> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ a3704 <__cxa_atexit@plt+0x95550> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc a823c <__cxa_atexit@plt+0x9a088> │ │ │ │ - mov r0, #5 │ │ │ │ - b a81c8 <__cxa_atexit@plt+0x9a014> │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc a823c <__cxa_atexit@plt+0x9a088> │ │ │ │ - mov r0, #6 │ │ │ │ - b a81c8 <__cxa_atexit@plt+0x9a014> │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc a823c <__cxa_atexit@plt+0x9a088> │ │ │ │ - mov r0, #4 │ │ │ │ - b a81c8 <__cxa_atexit@plt+0x9a014> │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc a823c <__cxa_atexit@plt+0x9a088> │ │ │ │ - mov r0, #2 │ │ │ │ - b a81c8 <__cxa_atexit@plt+0x9a014> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r2, r5, #60, 18 @ 0xf0000 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - addseq r2, r5, #212, 8 @ 0xd4000000 │ │ │ │ - rsbseq r6, r9, #160, 10 @ 0x28000000 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + addseq r7, r5, #128, 4 │ │ │ │ + rsbseq sl, r9, #120, 26 @ 0x1e00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #100] @ a82cc <__cxa_atexit@plt+0x9a118> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a82b4 <__cxa_atexit@plt+0x9a100> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc a82bc <__cxa_atexit@plt+0x9a108> │ │ │ │ - ldr lr, [pc, #68] @ a82d0 <__cxa_atexit@plt+0x9a11c> │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a3774 <__cxa_atexit@plt+0x955c0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a3780 <__cxa_atexit@plt+0x955cc> │ │ │ │ + ldr lr, [pc, #84] @ a3790 <__cxa_atexit@plt+0x955dc> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #64] @ a82d4 <__cxa_atexit@plt+0x9a120> │ │ │ │ + ldr r0, [pc, #80] @ a3794 <__cxa_atexit@plt+0x955e0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [pc, #64] @ a3798 <__cxa_atexit@plt+0x955e4> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - sub r2, r3, #2 │ │ │ │ - stm r5, {r1, r2} │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r5, [r3, #8] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r0, r1, r3} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + mov r5, r2 │ │ │ │ + b 3c2194 <__cxa_atexit@plt+0x3b3fe0> │ │ │ │ mov r6, r3 │ │ │ │ - b 3efb28 <__cxa_atexit@plt+0x3e1974> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe34 │ │ │ │ + addseq r6, r5, #144, 28 @ 0x900 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - @ instruction: 0xfffffb5c │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - rsbseq r6, r9, #28, 10 @ 0x7000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + rsbseq sl, r9, #48, 24 @ 0x3000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + b 3c219c <__cxa_atexit@plt+0x3b3fe8> │ │ │ │ + rsbseq sl, r9, #172, 24 @ 0xac00 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a8324 <__cxa_atexit@plt+0x9a170> │ │ │ │ - ldr lr, [pc, #48] @ a8330 <__cxa_atexit@plt+0x9a17c> │ │ │ │ + bcc a3850 <__cxa_atexit@plt+0x9569c> │ │ │ │ + ldr r2, [pc, #100] @ a3860 <__cxa_atexit@plt+0x956ac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #96] @ a3864 <__cxa_atexit@plt+0x956b0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #44] @ a8334 <__cxa_atexit@plt+0x9a180> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - sub r2, r6, #2 │ │ │ │ - stm r5, {r1, r2} │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - b 3efb28 <__cxa_atexit@plt+0x3e1974> │ │ │ │ - mov r3, #8 │ │ │ │ + ldr r9, [pc, #92] @ a3868 <__cxa_atexit@plt+0x956b4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + sub r2, r6, #11 │ │ │ │ + ldr sl, [pc, #76] @ a386c <__cxa_atexit@plt+0x956b8> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r1, r6, #19 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str sl, [r3, #32] │ │ │ │ + str r2, [r3, #36] @ 0x24 │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - @ instruction: 0xfffffae8 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - rsbseq r6, r9, #164, 8 @ 0xa4000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #8]! │ │ │ │ - ldr r3, [pc, #16] @ a8360 <__cxa_atexit@plt+0x9a1ac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 3efb30 <__cxa_atexit@plt+0x3e197c> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - rsbseq r6, r9, #140, 8 @ 0x8c000000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + @ instruction: 0xffffff14 │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + addseq r6, r5, #236, 28 @ 0xec0 │ │ │ │ + rsbseq sl, r9, #36, 24 @ 0x2400 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi a83c8 <__cxa_atexit@plt+0x9a214> │ │ │ │ + bhi a38fc <__cxa_atexit@plt+0x95748> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ + add r6, r2, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc a83d0 <__cxa_atexit@plt+0x9a21c> │ │ │ │ - ldr r1, [pc, #64] @ a83ec <__cxa_atexit@plt+0x9a238> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ a83f0 <__cxa_atexit@plt+0x9a23c> │ │ │ │ + bcc a3908 <__cxa_atexit@plt+0x95754> │ │ │ │ + ldr r9, [pc, #116] @ a3918 <__cxa_atexit@plt+0x95764> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r0, [pc, #112] @ a391c <__cxa_atexit@plt+0x95768> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr lr, [pc, #108] @ a3920 <__cxa_atexit@plt+0x9576c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #104] @ a3924 <__cxa_atexit@plt+0x95770> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #96] @ a3928 <__cxa_atexit@plt+0x95774> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + sub r0, r6, #3 │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r9, [r2, #4] │ │ │ │ + str r1, [r2, #8] │ │ │ │ + ldr r0, [pc, #64] @ a392c <__cxa_atexit@plt+0x95778> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r1, r9, sl} │ │ │ │ - sub r2, r6, #7 │ │ │ │ - stmdb r5, {r0, r2} │ │ │ │ + add sl, r0, #217 @ 0xd9 │ │ │ │ + add r9, lr, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 1ec4d34 <__cxa_atexit@plt+0x1eb6b80> │ │ │ │ + b 3c21a4 <__cxa_atexit@plt+0x3b3ff0> │ │ │ │ mov r6, r2 │ │ │ │ - b a83d8 <__cxa_atexit@plt+0x9a224> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ a83e8 <__cxa_atexit@plt+0x9a234> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - rsbseq r6, r9, #60, 8 @ 0x3c000000 │ │ │ │ - @ instruction: 0xfffffd30 │ │ │ │ - addseq r2, r5, #96, 4 │ │ │ │ - rsbseq r6, r9, #36, 8 @ 0x24000000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a8460 <__cxa_atexit@plt+0x9a2ac> │ │ │ │ - ldr r2, [pc, #80] @ a846c <__cxa_atexit@plt+0x9a2b8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - stmdb r3, {r2, r7, r8} │ │ │ │ - ldr r7, [pc, #68] @ a8470 <__cxa_atexit@plt+0x9a2bc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a8458 <__cxa_atexit@plt+0x9a2a4> │ │ │ │ - ldr r2, [pc, #56] @ a8474 <__cxa_atexit@plt+0x9a2c0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - str r1, [r3, #-8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a8458 <__cxa_atexit@plt+0x9a2a4> │ │ │ │ - b a84b8 <__cxa_atexit@plt+0x9a304> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - addseq r2, r5, #232, 12 @ 0xe800000 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ a84ac <__cxa_atexit@plt+0x9a2f8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a84a4 <__cxa_atexit@plt+0x9a2f0> │ │ │ │ - b a84b8 <__cxa_atexit@plt+0x9a304> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r2, [pc, #244] @ a85b8 <__cxa_atexit@plt+0x9a404> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #8]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a85ac <__cxa_atexit@plt+0x9a3f8> │ │ │ │ - ldr r2, [r0, #812] @ 0x32c │ │ │ │ - ldr r1, [r0, #820] @ 0x334 │ │ │ │ - ldr r4, [pc, #204] @ a85bc <__cxa_atexit@plt+0x9a408> │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r5, #8] │ │ │ │ - ldr r4, [r2, #12] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - str r3, [r4, #12] │ │ │ │ - add r7, r6, #4 │ │ │ │ - str r7, [r1, #4] │ │ │ │ - ldr r6, [r1] │ │ │ │ - ldr r4, [r2, #72] @ 0x48 │ │ │ │ - ldr r1, [r2, #76] @ 0x4c │ │ │ │ - sub r7, r7, r6 │ │ │ │ - subs r4, r4, r7 │ │ │ │ - sbc r1, r1, #0 │ │ │ │ - str r4, [r2, #72] @ 0x48 │ │ │ │ - str r1, [r2, #76] @ 0x4c │ │ │ │ - mov r4, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r6, r0 │ │ │ │ - mov r0, r8 │ │ │ │ - mov r1, r5 │ │ │ │ - blx r9 │ │ │ │ - mov r7, r0 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r6, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r6, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r4, [r0, #828] @ 0x33c │ │ │ │ - ldr r4, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r4, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r6, #72] @ 0x48 │ │ │ │ - sub r4, r1, r4 │ │ │ │ - adds r4, r8, r4 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r4, [r6, #72] @ 0x48 │ │ │ │ - str r3, [r6, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r4, r0 │ │ │ │ - bx r1 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - @ instruction: 0x000001b8 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r3, [pc, #204] @ a86a0 <__cxa_atexit@plt+0x9a4ec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r4, #812] @ 0x32c │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r2, #12] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r4, [r5, #-4] │ │ │ │ - str r5, [r3, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r2, [r5, #72] @ 0x48 │ │ │ │ - ldr r1, [r5, #76] @ 0x4c │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r1, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r5, r0 │ │ │ │ - mov r0, r8 │ │ │ │ - mov r1, r7 │ │ │ │ - blx r4 │ │ │ │ - mov r7, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ + @ instruction: 0xffffff38 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + rsbseq r8, r9, #12, 22 @ 0x3000 │ │ │ │ + rsbseq r8, r9, #240, 20 @ 0xf0000 │ │ │ │ + addseq r6, r5, #12, 26 @ 0x300 │ │ │ │ + addseq r6, r5, #252, 24 @ 0xfc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a86d8 <__cxa_atexit@plt+0x9a524> │ │ │ │ - ldr r2, [pc, #28] @ a86e4 <__cxa_atexit@plt+0x9a530> │ │ │ │ + bcc a3964 <__cxa_atexit@plt+0x957b0> │ │ │ │ + ldr r2, [pc, #28] @ a3970 <__cxa_atexit@plt+0x957bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - addseq r1, r5, #188, 30 @ 0x2f0 │ │ │ │ - rsbseq r6, r9, #76, 2 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #12 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r6, r5, #184, 26 @ 0x2e00 │ │ │ │ + rsbseq sl, r9, #144, 20 @ 0x90000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi a8788 <__cxa_atexit@plt+0x9a5d4> │ │ │ │ - ldr r2, [pc, #152] @ a87a4 <__cxa_atexit@plt+0x9a5f0> │ │ │ │ + bhi a39b8 <__cxa_atexit@plt+0x95804> │ │ │ │ + ldr r2, [pc, #40] @ a39c0 <__cxa_atexit@plt+0x9580c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ - str r1, [r3, #4] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq a877c <__cxa_atexit@plt+0x9a5c8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r8, r6, #8 │ │ │ │ - cmp r1, r8 │ │ │ │ - bcc a8790 <__cxa_atexit@plt+0x9a5dc> │ │ │ │ - sub r7, r2, #2 │ │ │ │ - clz r7, r7 │ │ │ │ - lsr r0, r7, #5 │ │ │ │ - bl f96b0 <__cxa_atexit@plt+0xeb4fc> │ │ │ │ - ldr r7, [pc, #88] @ a87a8 <__cxa_atexit@plt+0x9a5f4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #84] @ a87ac <__cxa_atexit@plt+0x9a5f8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - sub r7, r8, #3 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #60] @ a87b0 <__cxa_atexit@plt+0x9a5fc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - mov r6, r8 │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [pc, #32] @ a39c4 <__cxa_atexit@plt+0x95810> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + add r9, r0, #3 │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + b 3c218c <__cxa_atexit@plt+0x3b3fd8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r8 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - addseq r2, r5, #184, 6 @ 0xe0000002 │ │ │ │ - addseq r1, r5, #88, 30 @ 0x160 │ │ │ │ - rsbseq r6, r9, #132 @ 0x84 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + rsbseq r8, r9, #252, 18 @ 0x3f0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc a8818 <__cxa_atexit@plt+0x9a664> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ - sub r7, r7, #2 │ │ │ │ - clz r7, r7 │ │ │ │ - lsr r0, r7, #5 │ │ │ │ - bl f96b0 <__cxa_atexit@plt+0xeb4fc> │ │ │ │ - ldr r7, [pc, #52] @ a8824 <__cxa_atexit@plt+0x9a670> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #48] @ a8828 <__cxa_atexit@plt+0x9a674> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r8, #4] │ │ │ │ - str r0, [r8, #8] │ │ │ │ - sub r3, r6, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #24] @ a882c <__cxa_atexit@plt+0x9a678> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - addseq r2, r5, #24, 6 @ 0x60000000 │ │ │ │ - addseq r1, r5, #184, 28 @ 0xb80 │ │ │ │ - rsbseq r5, r9, #248, 30 @ 0x3e0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #100] @ a88a8 <__cxa_atexit@plt+0x9a6f4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a8890 <__cxa_atexit@plt+0x9a6dc> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc a8898 <__cxa_atexit@plt+0x9a6e4> │ │ │ │ - ldr lr, [pc, #68] @ a88ac <__cxa_atexit@plt+0x9a6f8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #64] @ a88b0 <__cxa_atexit@plt+0x9a6fc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - sub r2, r3, #2 │ │ │ │ - stm r5, {r1, r2} │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - mov r6, r3 │ │ │ │ - b 3efb28 <__cxa_atexit@plt+0x3e1974> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne a39f0 <__cxa_atexit@plt+0x9583c> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - @ instruction: 0xfffffb98 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - rsbseq r5, r9, #116, 30 @ 0x1d0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ a3a04 <__cxa_atexit@plt+0x95850> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + addseq r6, r5, #128, 30 @ 0x200 │ │ │ │ + rsbseq sl, r9, #160, 20 @ 0xa0000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a8900 <__cxa_atexit@plt+0x9a74c> │ │ │ │ - ldr lr, [pc, #48] @ a890c <__cxa_atexit@plt+0x9a758> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #44] @ a8910 <__cxa_atexit@plt+0x9a75c> │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a3a70 <__cxa_atexit@plt+0x958bc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a3a7c <__cxa_atexit@plt+0x958c8> │ │ │ │ + ldr r1, [pc, #80] @ a3a8c <__cxa_atexit@plt+0x958d8> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - sub r2, r6, #2 │ │ │ │ - stm r5, {r1, r2} │ │ │ │ - str lr, [r3, #4] │ │ │ │ + ldr lr, [pc, #76] @ a3a90 <__cxa_atexit@plt+0x958dc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #72] @ a3a94 <__cxa_atexit@plt+0x958e0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 3efb28 <__cxa_atexit@plt+0x3e1974> │ │ │ │ - mov r3, #8 │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + sub r8, r6, #3 │ │ │ │ + mov r5, r2 │ │ │ │ + b 3c2194 <__cxa_atexit@plt+0x3b3fe0> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - @ instruction: 0xfffffb24 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - rsbseq r5, r9, #200, 28 @ 0xc80 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #8]! │ │ │ │ - ldr r3, [pc, #16] @ a893c <__cxa_atexit@plt+0x9a788> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 3efb30 <__cxa_atexit@plt+0x3e197c> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsbseq r5, r9, #228, 28 @ 0xe40 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r2, r6 │ │ │ │ + @ instruction: 0xfffffe3c │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + addseq r6, r5, #136, 22 @ 0x22000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + rsbseq sl, r9, #52, 18 @ 0xd0000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + b 3c219c <__cxa_atexit@plt+0x3b3fe8> │ │ │ │ + rsbseq sl, r9, #40, 18 @ 0xa0000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi a89a8 <__cxa_atexit@plt+0x9a7f4> │ │ │ │ + bhi a3b10 <__cxa_atexit@plt+0x9595c> │ │ │ │ + ldr r2, [pc, #40] @ a3b18 <__cxa_atexit@plt+0x95964> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [pc, #32] @ a3b1c <__cxa_atexit@plt+0x95968> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + add r9, r0, #3 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c218c <__cxa_atexit@plt+0x3b3fd8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + rsbseq r8, r9, #132, 16 @ 0x840000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + ldreq r7, [r5, #4] │ │ │ │ + ldrne r7, [pc, #12] @ a3b48 <__cxa_atexit@plt+0x95994> │ │ │ │ + ldrne r7, [pc, r7] │ │ │ │ + addne r7, r7, #3 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + addseq r6, r5, #60, 28 @ 0x3c0 │ │ │ │ + rsbseq sl, r9, #108, 18 @ 0x1b0000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi a3bf0 <__cxa_atexit@plt+0x95a3c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ + add r6, r3, #44 @ 0x2c │ │ │ │ cmp r1, r6 │ │ │ │ - bcc a89b0 <__cxa_atexit@plt+0x9a7fc> │ │ │ │ - ldr r1, [pc, #68] @ a89cc <__cxa_atexit@plt+0x9a818> │ │ │ │ + bcc a3bf8 <__cxa_atexit@plt+0x95a44> │ │ │ │ + ldr r1, [pc, #136] @ a3c0c <__cxa_atexit@plt+0x95a58> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #64] @ a89d0 <__cxa_atexit@plt+0x9a81c> │ │ │ │ + ldr lr, [pc, #132] @ a3c10 <__cxa_atexit@plt+0x95a5c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #128] @ a3c14 <__cxa_atexit@plt+0x95a60> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #124] @ a3c18 <__cxa_atexit@plt+0x95a64> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r0, [pc, #120] @ a3c1c <__cxa_atexit@plt+0x95a68> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r1, sl} │ │ │ │ - str r9, [r2, #12] │ │ │ │ - sub r2, r6, #7 │ │ │ │ - stmdb r5, {r0, r2} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1ec4d34 <__cxa_atexit@plt+0x1eb6b80> │ │ │ │ - mov r6, r2 │ │ │ │ - b a89b8 <__cxa_atexit@plt+0x9a804> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ a89c8 <__cxa_atexit@plt+0x9a814> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + sub r1, r6, #10 │ │ │ │ + str r1, [r3, #40] @ 0x28 │ │ │ │ + sub r1, r6, #19 │ │ │ │ + ldr sl, [pc, #92] @ a3c20 <__cxa_atexit@plt+0x95a6c> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + sub r2, r6, #27 │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str sl, [r3, #28] │ │ │ │ + str r1, [r3, #32] │ │ │ │ + str lr, [r3, #36] @ 0x24 │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b 3c2194 <__cxa_atexit@plt+0x3b3fe0> │ │ │ │ + mov r6, r3 │ │ │ │ + b a3c00 <__cxa_atexit@plt+0x95a4c> │ │ │ │ + mov r5, #44 @ 0x2c │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - rsbseq r5, r9, #144, 28 @ 0x900 │ │ │ │ - @ instruction: 0xfffffd6c │ │ │ │ - addseq r1, r5, #132, 24 @ 0x8400 │ │ │ │ - rsbseq r5, r9, #120, 28 @ 0x780 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + @ instruction: 0xfffffe8c │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + addseq r6, r5, #48, 20 @ 0x30000 │ │ │ │ + addseq r6, r5, #72, 22 @ 0x12000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a8a14 <__cxa_atexit@plt+0x9a860> │ │ │ │ - ldr r3, [pc, #36] @ a8a1c <__cxa_atexit@plt+0x9a868> │ │ │ │ - add r3, pc, r3 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq a8a0c <__cxa_atexit@plt+0x9a858> │ │ │ │ - b a8a2c <__cxa_atexit@plt+0x9a878> │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + rsbseq sl, r9, #168, 14 @ 0x2a00000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + b 3c219c <__cxa_atexit@plt+0x3b3fe8> │ │ │ │ + rsbseq sl, r9, #92, 16 @ 0x5c0000 │ │ │ │ + andeq r0, r2, sp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc a3cec <__cxa_atexit@plt+0x95b38> │ │ │ │ + cmp r8, #12 │ │ │ │ + bge a3cd4 <__cxa_atexit@plt+0x95b20> │ │ │ │ + ldr r7, [pc, #120] @ a3d04 <__cxa_atexit@plt+0x95b50> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #116] @ a3d08 <__cxa_atexit@plt+0x95b54> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #112] @ a3d0c <__cxa_atexit@plt+0x95b58> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + sub r7, r6, #11 │ │ │ │ + ldr r2, [pc, #96] @ a3d10 <__cxa_atexit@plt+0x95b5c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + sub r1, r6, #19 │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + add lr, r3, #24 │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #60] @ a3d18 <__cxa_atexit@plt+0x95b64> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ a3d14 <__cxa_atexit@plt+0x95b60> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - rsbseq r5, r9, #48, 28 @ 0x300 │ │ │ │ + @ instruction: 0xfffffec8 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + addseq r6, r5, #92, 20 @ 0x5c000 │ │ │ │ + rsbseq sl, r9, #220, 14 @ 0x3700000 │ │ │ │ + addseq r6, r5, #156, 24 @ 0x9c00 │ │ │ │ + rsbseq sl, r9, #168, 14 @ 0x2a00000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq a8ab8 <__cxa_atexit@plt+0x9a904> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne a8b9c <__cxa_atexit@plt+0x9a9e8> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r3, [r7] │ │ │ │ - ldr r7, [pc, #832] @ a8d90 <__cxa_atexit@plt+0x9abdc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - and r9, r7, #3 │ │ │ │ - sub r8, r5, #4 │ │ │ │ - sub r3, r3, #3 │ │ │ │ - cmp r3, #3 │ │ │ │ - bhi a8d38 <__cxa_atexit@plt+0x9ab84> │ │ │ │ - add r2, pc, #4 │ │ │ │ - ldr r3, [r2, r3, lsl #2] │ │ │ │ - add pc, r2, r3 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - muleq r0, r0, r2 │ │ │ │ - andeq r0, r0, r8, lsr #4 │ │ │ │ - andeq r0, r0, ip, asr r2 │ │ │ │ - mov r0, #3 │ │ │ │ - bl f9510 <__cxa_atexit@plt+0xeb35c> │ │ │ │ - ldr r3, [pc, #776] @ a8d9c <__cxa_atexit@plt+0x9abe8> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi a3de4 <__cxa_atexit@plt+0x95c30> │ │ │ │ + ldr r3, [pc, #208] @ a3e10 <__cxa_atexit@plt+0x95c5c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r0, [r5] │ │ │ │ - cmp r9, #0 │ │ │ │ - beq a8d6c <__cxa_atexit@plt+0x9abb8> │ │ │ │ - ldr r3, [r4, #812] @ 0x32c │ │ │ │ - ldr r2, [r4, #820] @ 0x334 │ │ │ │ - ldr r1, [pc, #748] @ a8da0 <__cxa_atexit@plt+0x9abec> │ │ │ │ - add r1, pc, r1 │ │ │ │ - b a8af4 <__cxa_atexit@plt+0x9a940> │ │ │ │ - mov r0, #1 │ │ │ │ - bl f9510 <__cxa_atexit@plt+0xeb35c> │ │ │ │ - ldr r7, [pc, #700] @ a8d84 <__cxa_atexit@plt+0x9abd0> │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq a3dc0 <__cxa_atexit@plt+0x95c0c> │ │ │ │ + ldr r8, [r8, #3] │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc a3df4 <__cxa_atexit@plt+0x95c40> │ │ │ │ + cmp r8, #12 │ │ │ │ + bge a3dd0 <__cxa_atexit@plt+0x95c1c> │ │ │ │ + ldr r7, [pc, #160] @ a3e14 <__cxa_atexit@plt+0x95c60> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r0, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #-4]! │ │ │ │ - ldr r7, [pc, #684] @ a8d88 <__cxa_atexit@plt+0x9abd4> │ │ │ │ + ldr lr, [pc, #156] @ a3e18 <__cxa_atexit@plt+0x95c64> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #152] @ a3e1c <__cxa_atexit@plt+0x95c68> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + sub r7, r3, #11 │ │ │ │ + ldr r2, [pc, #136] @ a3e20 <__cxa_atexit@plt+0x95c6c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + sub r1, r3, #19 │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + add lr, r6, #24 │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #84] @ a3e2c <__cxa_atexit@plt+0x95c78> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a8c90 <__cxa_atexit@plt+0x9aadc> │ │ │ │ - ldr r3, [r4, #812] @ 0x32c │ │ │ │ - ldr r2, [r4, #820] @ 0x334 │ │ │ │ - ldr r1, [pc, #664] @ a8d8c <__cxa_atexit@plt+0x9abd8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [r5] │ │ │ │ - str r1, [r5] │ │ │ │ - ldr r1, [r3, #12] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r5, [r1, #12] │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r2, #4] │ │ │ │ - ldr r5, [r2] │ │ │ │ - ldrd r0, [r3, #72] @ 0x48 │ │ │ │ - sub r6, r6, r5 │ │ │ │ - subs r0, r0, r6 │ │ │ │ - sbc r1, r1, #0 │ │ │ │ - strd r0, [r3, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, r8 │ │ │ │ - blx r7 │ │ │ │ - mov r7, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - b a8c80 <__cxa_atexit@plt+0x9aacc> │ │ │ │ - mov r9, #0 │ │ │ │ - mov r0, #0 │ │ │ │ - bl f9510 <__cxa_atexit@plt+0xeb35c> │ │ │ │ - ldr r7, [pc, #456] @ a8d78 <__cxa_atexit@plt+0x9abc4> │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #60] @ a3e28 <__cxa_atexit@plt+0x95c74> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r0, [r5] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ a3e24 <__cxa_atexit@plt+0x95c70> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + @ instruction: 0xfffffde0 │ │ │ │ + @ instruction: 0xfffffed0 │ │ │ │ + @ instruction: 0xfffffea8 │ │ │ │ + addseq r6, r5, #116, 18 @ 0x1d0000 │ │ │ │ + rsbseq sl, r9, #212, 12 @ 0xd400000 │ │ │ │ + rsbseq sl, r9, #236, 12 @ 0xec00000 │ │ │ │ + addseq r6, r5, #160, 22 @ 0x28000 │ │ │ │ + rsbseq sl, r9, #152, 12 @ 0x9800000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - str r7, [r3, #-4]! │ │ │ │ - ldr r7, [pc, #440] @ a8d7c <__cxa_atexit@plt+0x9abc8> │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r3, #4] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc a3ecc <__cxa_atexit@plt+0x95d18> │ │ │ │ + cmp r8, #12 │ │ │ │ + bge a3eb8 <__cxa_atexit@plt+0x95d04> │ │ │ │ + ldr r7, [pc, #124] @ a3ee8 <__cxa_atexit@plt+0x95d34> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #120] @ a3eec <__cxa_atexit@plt+0x95d38> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #116] @ a3ef0 <__cxa_atexit@plt+0x95d3c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + sub r7, r3, #11 │ │ │ │ + ldr r2, [pc, #100] @ a3ef4 <__cxa_atexit@plt+0x95d40> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + sub r1, r3, #19 │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + add lr, r6, #24 │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #60] @ a3efc <__cxa_atexit@plt+0x95d48> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a8c90 <__cxa_atexit@plt+0x9aadc> │ │ │ │ - ldr r3, [r4, #812] @ 0x32c │ │ │ │ - ldr r2, [r4, #820] @ 0x334 │ │ │ │ - ldr r1, [pc, #420] @ a8d80 <__cxa_atexit@plt+0x9abcc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [r5] │ │ │ │ - str r1, [r5] │ │ │ │ - ldr r1, [r3, #12] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r5, [r1, #12] │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r2, #4] │ │ │ │ - ldr r5, [r2] │ │ │ │ - ldrd r0, [r3, #72] @ 0x48 │ │ │ │ - sub r6, r6, r5 │ │ │ │ - subs r0, r0, r6 │ │ │ │ - sbc r1, r1, #0 │ │ │ │ - strd r0, [r3, #72] @ 0x48 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, r8 │ │ │ │ - blx r7 │ │ │ │ - mov r7, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r6, [r0, #812] @ 0x32c │ │ │ │ - ldr r4, [r0, #820] @ 0x334 │ │ │ │ - ldr r3, [r6, #12] │ │ │ │ - ldr r5, [r3, #12] │ │ │ │ - str r9, [r0, #828] @ 0x33c │ │ │ │ - ldr r2, [r4] │ │ │ │ - ldr r1, [r4, #4] │ │ │ │ - ldr r4, [r4, #28] │ │ │ │ - add r4, r2, r4, lsl #12 │ │ │ │ - sub r4, r4, #1 │ │ │ │ - str r4, [r0, #804] @ 0x324 │ │ │ │ - ldr r4, [r6, #72] @ 0x48 │ │ │ │ - ldr r9, [r6, #76] @ 0x4c │ │ │ │ - sub r2, r1, r2 │ │ │ │ - adds r2, r4, r2 │ │ │ │ - adc r9, r9, #0 │ │ │ │ - str r2, [r6, #72] @ 0x48 │ │ │ │ - str r9, [r6, #76] @ 0x4c │ │ │ │ - add fp, r3, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - mov r0, #5 │ │ │ │ - bl f9510 <__cxa_atexit@plt+0xeb35c> │ │ │ │ - ldr r3, [pc, #256] @ a8dac <__cxa_atexit@plt+0x9abf8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r0, [r5] │ │ │ │ - cmp r9, #0 │ │ │ │ - beq a8d6c <__cxa_atexit@plt+0x9abb8> │ │ │ │ - ldr r3, [r4, #812] @ 0x32c │ │ │ │ - ldr r2, [r4, #820] @ 0x334 │ │ │ │ - ldr r1, [pc, #228] @ a8db0 <__cxa_atexit@plt+0x9abfc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - b a8af4 <__cxa_atexit@plt+0x9a940> │ │ │ │ - mov r0, #6 │ │ │ │ - bl f9510 <__cxa_atexit@plt+0xeb35c> │ │ │ │ - ldr r3, [pc, #212] @ a8db4 <__cxa_atexit@plt+0x9ac00> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r0, [r5] │ │ │ │ - cmp r9, #0 │ │ │ │ - beq a8d6c <__cxa_atexit@plt+0x9abb8> │ │ │ │ - ldr r3, [r4, #812] @ 0x32c │ │ │ │ - ldr r2, [r4, #820] @ 0x334 │ │ │ │ - ldr r1, [pc, #184] @ a8db8 <__cxa_atexit@plt+0x9ac04> │ │ │ │ - add r1, pc, r1 │ │ │ │ - b a8af4 <__cxa_atexit@plt+0x9a940> │ │ │ │ - mov r0, #4 │ │ │ │ - bl f9510 <__cxa_atexit@plt+0xeb35c> │ │ │ │ - ldr r3, [pc, #144] @ a8da4 <__cxa_atexit@plt+0x9abf0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r0, [r5] │ │ │ │ - cmp r9, #0 │ │ │ │ - beq a8d6c <__cxa_atexit@plt+0x9abb8> │ │ │ │ - ldr r3, [r4, #812] @ 0x32c │ │ │ │ - ldr r2, [r4, #820] @ 0x334 │ │ │ │ - ldr r1, [pc, #116] @ a8da8 <__cxa_atexit@plt+0x9abf4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - b a8af4 <__cxa_atexit@plt+0x9a940> │ │ │ │ - mov r0, #2 │ │ │ │ - bl f9510 <__cxa_atexit@plt+0xeb35c> │ │ │ │ - ldr r3, [pc, #76] @ a8d94 <__cxa_atexit@plt+0x9abe0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r0, [r5] │ │ │ │ - cmp r9, #0 │ │ │ │ - beq a8d6c <__cxa_atexit@plt+0x9abb8> │ │ │ │ - ldr r3, [r4, #812] @ 0x32c │ │ │ │ - ldr r2, [r4, #820] @ 0x334 │ │ │ │ - ldr r1, [pc, #48] @ a8d98 <__cxa_atexit@plt+0x9abe4> │ │ │ │ + ldr r7, [pc, #36] @ a3ef8 <__cxa_atexit@plt+0x95d44> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffce8 │ │ │ │ + @ instruction: 0xfffffdd8 │ │ │ │ + @ instruction: 0xfffffdb0 │ │ │ │ + addseq r6, r5, #124, 16 @ 0x7c0000 │ │ │ │ + rsbseq sl, r9, #252, 10 @ 0x3f000000 │ │ │ │ + addseq r6, r5, #184, 20 @ 0xb8000 │ │ │ │ + rsbseq sl, r9, #216, 10 @ 0x36000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a3f58 <__cxa_atexit@plt+0x95da4> │ │ │ │ + ldr r2, [pc, #64] @ a3f60 <__cxa_atexit@plt+0x95dac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #60] @ a3f64 <__cxa_atexit@plt+0x95db0> │ │ │ │ add r1, pc, r1 │ │ │ │ - b a8af4 <__cxa_atexit@plt+0x9a940> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r8 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #52] @ a3f68 <__cxa_atexit@plt+0x95db4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [pc, #44] @ a3f6c <__cxa_atexit@plt+0x95db8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add sl, r0, #1 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + add r8, r1, #2 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c2174 <__cxa_atexit@plt+0x3b3fc0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl r9 │ │ │ │ - addseq r1, r5, #84, 30 @ 0x150 │ │ │ │ - andeq r0, r0, r8, asr #19 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - addseq r2, r5, #60 @ 0x3c │ │ │ │ - andeq r0, r0, r4, lsl #19 │ │ │ │ - addseq r2, r5, #200 @ 0xc8 │ │ │ │ - andeq r0, r0, r8, lsr #10 │ │ │ │ - andeq r0, r0, r4, ror #11 │ │ │ │ - @ instruction: 0x000006b0 │ │ │ │ - andeq r0, r0, ip, ror #14 │ │ │ │ - andeq r0, r0, r4, lsl #6 │ │ │ │ - andeq r0, r0, r0, asr #7 │ │ │ │ - andeq r0, r0, r0, asr #4 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - muleq r0, ip, r1 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r3, [pc, #196] @ a8e94 <__cxa_atexit@plt+0x9ace0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r4, #812] @ 0x32c │ │ │ │ - ldr r4, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r2, #12] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r5, [r3, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r2, [r5, #72] @ 0x48 │ │ │ │ - ldr r1, [r5, #76] @ 0x4c │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r1, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r5, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - blx r7 │ │ │ │ - mov r7, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + rsbseq sl, r9, #176, 10 @ 0x2c000000 │ │ │ │ + addseq r6, r5, #160, 12 @ 0xa000000 │ │ │ │ + addseq r6, r5, #36, 20 @ 0x24000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a8ed8 <__cxa_atexit@plt+0x9ad24> │ │ │ │ - vmov s0, r7 │ │ │ │ - vcvt.f32.s32 s0, s0 │ │ │ │ - ldr r7, [pc, #32] @ a8ee4 <__cxa_atexit@plt+0x9ad30> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r3, #4] │ │ │ │ + bcc a3fa4 <__cxa_atexit@plt+0x95df0> │ │ │ │ + ldr r2, [pc, #28] @ a3fb0 <__cxa_atexit@plt+0x95dfc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - vstr s0, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - addseq r1, r5, #176, 18 @ 0x2c0000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r3, [pc, #196] @ a8fc0 <__cxa_atexit@plt+0x9ae0c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r4, #812] @ 0x32c │ │ │ │ - ldr r4, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r2, #12] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r5, [r3, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r2, [r5, #72] @ 0x48 │ │ │ │ - ldr r1, [r5, #76] @ 0x4c │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r1, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r5, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - blx r7 │ │ │ │ - mov r7, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r6, r5, #120, 14 @ 0x1e00000 │ │ │ │ + rsbseq sl, r9, #32, 10 @ 0x8000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a9004 <__cxa_atexit@plt+0x9ae50> │ │ │ │ - vmov s0, r7 │ │ │ │ - vcvt.f32.s32 s0, s0 │ │ │ │ - ldr r7, [pc, #32] @ a9010 <__cxa_atexit@plt+0x9ae5c> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc a3ffc <__cxa_atexit@plt+0x95e48> │ │ │ │ + ldr r7, [pc, #52] @ a4014 <__cxa_atexit@plt+0x95e60> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + ldr r7, [pc, #40] @ a4018 <__cxa_atexit@plt+0x95e64> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - vstr s0, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + add r7, r7, #2 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + ldr r7, [pc, #24] @ a401c <__cxa_atexit@plt+0x95e68> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - addseq r1, r5, #132, 16 @ 0x840000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r3, [pc, #196] @ a90ec <__cxa_atexit@plt+0x9af38> │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + addseq r6, r5, #120, 18 @ 0x1e0000 │ │ │ │ + rsbseq sl, r9, #236, 8 @ 0xec000000 │ │ │ │ + rsbseq sl, r9, #180, 8 @ 0xb4000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi a4064 <__cxa_atexit@plt+0x95eb0> │ │ │ │ + ldr r3, [pc, #48] @ a4080 <__cxa_atexit@plt+0x95ecc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r4, #812] @ 0x32c │ │ │ │ - ldr r4, [r5, #4]! │ │ │ │ + ldr r2, [pc, #44] @ a4084 <__cxa_atexit@plt+0x95ed0> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [r2, #12] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r5, [r3, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r2, [r5, #72] @ 0x48 │ │ │ │ - ldr r1, [r5, #76] @ 0x4c │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r1, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r5, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - blx r7 │ │ │ │ - mov r7, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ + add r8, r2, #2 │ │ │ │ + b 3c2174 <__cxa_atexit@plt+0x3b3fc0> │ │ │ │ + ldr r7, [pc, #28] @ a4088 <__cxa_atexit@plt+0x95ed4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, sl │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsbseq sl, r9, #128, 8 @ 0x80000000 │ │ │ │ + rsbseq sl, r9, #140, 8 @ 0x8c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a9130 <__cxa_atexit@plt+0x9af7c> │ │ │ │ - vmov s0, r7 │ │ │ │ - vcvt.f32.s32 s0, s0 │ │ │ │ - ldr r7, [pc, #32] @ a913c <__cxa_atexit@plt+0x9af88> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r3, #4] │ │ │ │ + bcc a40c0 <__cxa_atexit@plt+0x95f0c> │ │ │ │ + ldr r2, [pc, #28] @ a40cc <__cxa_atexit@plt+0x95f18> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - vstr s0, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - addseq r1, r5, #88, 14 @ 0x1600000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r6, r5, #92, 12 @ 0x5c00000 │ │ │ │ + rsbseq sl, r9, #40, 8 @ 0x28000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi a4128 <__cxa_atexit@plt+0x95f74> │ │ │ │ mov r0, r4 │ │ │ │ - ldr r3, [pc, #196] @ a9218 <__cxa_atexit@plt+0x9b064> │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq a4120 <__cxa_atexit@plt+0x95f6c> │ │ │ │ + ldr r3, [pc, #44] @ a4130 <__cxa_atexit@plt+0x95f7c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r4, #812] @ 0x32c │ │ │ │ - ldr r4, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r2, #12] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r5, [r3, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r2, [r5, #72] @ 0x48 │ │ │ │ - ldr r1, [r5, #76] @ 0x4c │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r1, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r5, r0 │ │ │ │ + ldr r2, [pc, #40] @ a4134 <__cxa_atexit@plt+0x95f80> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, r9 │ │ │ │ + b 3c217c <__cxa_atexit@plt+0x3b3fc8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsbseq sl, r9, #244, 6 @ 0xd0000003 │ │ │ │ + addseq r6, r5, #224, 8 @ 0xe0000000 │ │ │ │ + rsbseq sl, r9, #208, 6 @ 0x40000003 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi a41a4 <__cxa_atexit@plt+0x95ff0> │ │ │ │ mov r0, r4 │ │ │ │ - blx r7 │ │ │ │ - mov r7, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq a419c <__cxa_atexit@plt+0x95fe8> │ │ │ │ + ldr r7, [pc, #64] @ a41ac <__cxa_atexit@plt+0x95ff8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #60] @ a41b0 <__cxa_atexit@plt+0x95ffc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #48] @ a41b4 <__cxa_atexit@plt+0x96000> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + ldr r5, [pc, #40] @ a41b8 <__cxa_atexit@plt+0x96004> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + mov r5, sl │ │ │ │ + b 3c2184 <__cxa_atexit@plt+0x3b3fd0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsbseq sl, r9, #164, 6 @ 0x90000002 │ │ │ │ + addseq r6, r5, #120, 8 @ 0x78000000 │ │ │ │ + addseq r6, r5, #232, 14 @ 0x3a00000 │ │ │ │ + addseq r6, r5, #212, 14 @ 0x3500000 │ │ │ │ + rsbseq sl, r9, #88, 6 @ 0x60000001 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [pc, #4] @ a41dc <__cxa_atexit@plt+0x96028> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 3c1f94 <__cxa_atexit@plt+0x3b3de0> │ │ │ │ + rsbseq sl, r9, #72, 6 @ 0x20000001 │ │ │ │ + rsbseq sl, r9, #252, 2 @ 0x3f │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a4238 <__cxa_atexit@plt+0x96084> │ │ │ │ + ldr r2, [pc, #64] @ a4240 <__cxa_atexit@plt+0x9608c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #60] @ a4244 <__cxa_atexit@plt+0x96090> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #52] @ a4248 <__cxa_atexit@plt+0x96094> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [pc, #44] @ a424c <__cxa_atexit@plt+0x96098> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add sl, r0, #1 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + add r8, r1, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c2174 <__cxa_atexit@plt+0x3b3fc0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + rsbseq sl, r9, #204, 2 @ 0x33 │ │ │ │ + addseq r6, r5, #192, 6 │ │ │ │ + addseq r6, r5, #68, 14 @ 0x1100000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a925c <__cxa_atexit@plt+0x9b0a8> │ │ │ │ - vmov s0, r7 │ │ │ │ - vcvt.f32.s32 s0, s0 │ │ │ │ - ldr r7, [pc, #32] @ a9268 <__cxa_atexit@plt+0x9b0b4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r3, #4] │ │ │ │ + bcc a4284 <__cxa_atexit@plt+0x960d0> │ │ │ │ + ldr r2, [pc, #28] @ a4290 <__cxa_atexit@plt+0x960dc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - vstr s0, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - addseq r1, r5, #44, 12 @ 0x2c00000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r3, [pc, #196] @ a9344 <__cxa_atexit@plt+0x9b190> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r4, #812] @ 0x32c │ │ │ │ - ldr r4, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r2, #12] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r5, [r3, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r2, [r5, #72] @ 0x48 │ │ │ │ - ldr r1, [r5, #76] @ 0x4c │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r1, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r5, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - blx r7 │ │ │ │ - mov r7, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r6, r5, #152, 8 @ 0x98000000 │ │ │ │ + rsbseq sl, r9, #68, 2 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a9388 <__cxa_atexit@plt+0x9b1d4> │ │ │ │ - vmov s0, r7 │ │ │ │ - vcvt.f32.s32 s0, s0 │ │ │ │ - ldr r7, [pc, #32] @ a9394 <__cxa_atexit@plt+0x9b1e0> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc a42dc <__cxa_atexit@plt+0x96128> │ │ │ │ + ldr r7, [pc, #52] @ a42f4 <__cxa_atexit@plt+0x96140> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + ldr r7, [pc, #40] @ a42f8 <__cxa_atexit@plt+0x96144> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - vstr s0, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + add r7, r7, #2 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + ldr r7, [pc, #24] @ a42fc <__cxa_atexit@plt+0x96148> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - addseq r1, r5, #0, 10 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r3, [pc, #196] @ a9470 <__cxa_atexit@plt+0x9b2bc> │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + addseq r6, r5, #152, 12 @ 0x9800000 │ │ │ │ + rsbseq sl, r9, #108, 4 @ 0xc0000006 │ │ │ │ + rsbseq sl, r9, #216 @ 0xd8 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi a4344 <__cxa_atexit@plt+0x96190> │ │ │ │ + ldr r3, [pc, #48] @ a4360 <__cxa_atexit@plt+0x961ac> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r4, #812] @ 0x32c │ │ │ │ - ldr r4, [r5, #4]! │ │ │ │ + ldr r2, [pc, #44] @ a4364 <__cxa_atexit@plt+0x961b0> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [r2, #12] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r5, [r3, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r2, [r5, #72] @ 0x48 │ │ │ │ - ldr r1, [r5, #76] @ 0x4c │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r1, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r5, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - blx r7 │ │ │ │ - mov r7, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 3c2174 <__cxa_atexit@plt+0x3b3fc0> │ │ │ │ + ldr r7, [pc, #28] @ a4368 <__cxa_atexit@plt+0x961b4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, sl │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsbseq sl, r9, #156 @ 0x9c │ │ │ │ + rsbseq sl, r9, #12, 4 @ 0xc0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a94b4 <__cxa_atexit@plt+0x9b300> │ │ │ │ - vmov s0, r7 │ │ │ │ - vcvt.f32.s32 s0, s0 │ │ │ │ - ldr r7, [pc, #32] @ a94c0 <__cxa_atexit@plt+0x9b30c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r3, #4] │ │ │ │ + bcc a43a0 <__cxa_atexit@plt+0x961ec> │ │ │ │ + ldr r2, [pc, #28] @ a43ac <__cxa_atexit@plt+0x961f8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - vstr s0, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - addseq r1, r5, #212, 6 @ 0x50000003 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r6, r5, #124, 6 @ 0xf0000001 │ │ │ │ + rsbseq sl, r9, #168, 2 @ 0x2a │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi a4408 <__cxa_atexit@plt+0x96254> │ │ │ │ mov r0, r4 │ │ │ │ - ldr r3, [pc, #196] @ a959c <__cxa_atexit@plt+0x9b3e8> │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq a4400 <__cxa_atexit@plt+0x9624c> │ │ │ │ + ldr r3, [pc, #44] @ a4410 <__cxa_atexit@plt+0x9625c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r4, #812] @ 0x32c │ │ │ │ - ldr r4, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r2, #12] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r5, [r3, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r2, [r5, #72] @ 0x48 │ │ │ │ - ldr r1, [r5, #76] @ 0x4c │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r1, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r5, r0 │ │ │ │ + ldr r2, [pc, #40] @ a4414 <__cxa_atexit@plt+0x96260> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, r9 │ │ │ │ + b 3c217c <__cxa_atexit@plt+0x3b3fc8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsbseq sl, r9, #116, 2 │ │ │ │ + addseq r6, r5, #0, 4 │ │ │ │ + rsbseq sl, r9, #80, 2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi a4484 <__cxa_atexit@plt+0x962d0> │ │ │ │ mov r0, r4 │ │ │ │ - blx r7 │ │ │ │ - mov r7, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq a447c <__cxa_atexit@plt+0x962c8> │ │ │ │ + ldr r7, [pc, #64] @ a448c <__cxa_atexit@plt+0x962d8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #60] @ a4490 <__cxa_atexit@plt+0x962dc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #48] @ a4494 <__cxa_atexit@plt+0x962e0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + ldr r5, [pc, #40] @ a4498 <__cxa_atexit@plt+0x962e4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + mov r5, sl │ │ │ │ + b 3c2184 <__cxa_atexit@plt+0x3b3fd0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsbseq sl, r9, #36, 2 │ │ │ │ + addseq r6, r5, #152, 2 @ 0x26 │ │ │ │ + addseq r6, r5, #8, 10 @ 0x2000000 │ │ │ │ + addseq r6, r5, #244, 8 @ 0xf4000000 │ │ │ │ + rsbseq sl, r9, #216 @ 0xd8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [pc, #4] @ a44bc <__cxa_atexit@plt+0x96308> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 3c1f94 <__cxa_atexit@plt+0x3b3de0> │ │ │ │ + rsbseq sl, r9, #200 @ 0xc8 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r9 │ │ │ │ + ldr r3, [pc, #8] @ a44e0 <__cxa_atexit@plt+0x9632c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + rsbseq sl, r9, #216 @ 0xd8 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r9 │ │ │ │ + ldr r3, [pc, #8] @ a4504 <__cxa_atexit@plt+0x96350> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + rsbseq sl, r9, #204 @ 0xcc │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r9 │ │ │ │ + ldr r3, [pc, #8] @ a4528 <__cxa_atexit@plt+0x96374> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #3 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + rsbseq sl, r9, #192 @ 0xc0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r9 │ │ │ │ + ldr r3, [pc, #8] @ a454c <__cxa_atexit@plt+0x96398> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #3 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + rsbseq sl, r9, #180 @ 0xb4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r3, [pc, #8] @ a4570 <__cxa_atexit@plt+0x963bc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 3c216c <__cxa_atexit@plt+0x3b3fb8> │ │ │ │ + rsbseq sl, r9, #232 @ 0xe8 │ │ │ │ + rsbseq sl, r9, #244 @ 0xf4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a45cc <__cxa_atexit@plt+0x96418> │ │ │ │ + ldr r2, [pc, #64] @ a45d4 <__cxa_atexit@plt+0x96420> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #60] @ a45d8 <__cxa_atexit@plt+0x96424> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #52] @ a45dc <__cxa_atexit@plt+0x96428> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [pc, #44] @ a45e0 <__cxa_atexit@plt+0x9642c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add sl, r0, #1 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + add r8, r1, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c2174 <__cxa_atexit@plt+0x3b3fc0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + rsbseq sl, r9, #196 @ 0xc4 │ │ │ │ + addseq r6, r5, #44 @ 0x2c │ │ │ │ + addseq r6, r5, #176, 6 @ 0xc0000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a95e0 <__cxa_atexit@plt+0x9b42c> │ │ │ │ - vmov s0, r7 │ │ │ │ - vcvt.f32.s32 s0, s0 │ │ │ │ - ldr r7, [pc, #32] @ a95ec <__cxa_atexit@plt+0x9b438> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r3, #4] │ │ │ │ + bcc a4618 <__cxa_atexit@plt+0x96464> │ │ │ │ + ldr r2, [pc, #28] @ a4624 <__cxa_atexit@plt+0x96470> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - vstr s0, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - addseq r1, r5, #168, 4 @ 0x8000000a │ │ │ │ - rsbseq r5, r9, #92, 4 @ 0xc0000005 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r6, r5, #4, 2 │ │ │ │ + rsbseq sl, r9, #60 @ 0x3c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a9644 <__cxa_atexit@plt+0x9b490> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc a964c <__cxa_atexit@plt+0x9b498> │ │ │ │ - ldr r1, [pc, #64] @ a9668 <__cxa_atexit@plt+0x9b4b4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ a966c <__cxa_atexit@plt+0x9b4b8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r1, r9} │ │ │ │ - sub r2, r6, #3 │ │ │ │ - stmdb r5, {r0, r2} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1ec4d34 <__cxa_atexit@plt+0x1eb6b80> │ │ │ │ - mov r6, r2 │ │ │ │ - b a9654 <__cxa_atexit@plt+0x9b4a0> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ a9664 <__cxa_atexit@plt+0x9b4b0> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc a4670 <__cxa_atexit@plt+0x964bc> │ │ │ │ + ldr r7, [pc, #52] @ a4688 <__cxa_atexit@plt+0x964d4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + ldr r7, [pc, #40] @ a468c <__cxa_atexit@plt+0x964d8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + ldr r7, [pc, #24] @ a4690 <__cxa_atexit@plt+0x964dc> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rsbseq r5, r9, #8, 4 @ 0x80000000 │ │ │ │ - @ instruction: 0xfffff3b8 │ │ │ │ - addseq r0, r5, #228, 30 @ 0x390 │ │ │ │ - rsbseq r5, r9, #4, 4 @ 0x40000000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + addseq r6, r5, #4, 6 @ 0x10000000 │ │ │ │ + rsbseq sl, r9, #8 │ │ │ │ + rsbseq r9, r9, #208, 30 @ 0x340 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - b f0014 <__cxa_atexit@plt+0xe1e60> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a96dc <__cxa_atexit@plt+0x9b528> │ │ │ │ - ldr r2, [pc, #56] @ a96e4 <__cxa_atexit@plt+0x9b530> │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi a46d8 <__cxa_atexit@plt+0x96524> │ │ │ │ + ldr r3, [pc, #48] @ a46f4 <__cxa_atexit@plt+0x96540> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #44] @ a46f8 <__cxa_atexit@plt+0x96544> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r3] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq a96d4 <__cxa_atexit@plt+0x9b520> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne a96d8 <__cxa_atexit@plt+0x9b524> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - b d0a94 <__cxa_atexit@plt+0xc28e0> │ │ │ │ - b d0a2c <__cxa_atexit@plt+0xc2878> │ │ │ │ + str r3, [r5] │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 3c2174 <__cxa_atexit@plt+0x3b3fc0> │ │ │ │ + ldr r7, [pc, #28] @ a46fc <__cxa_atexit@plt+0x96548> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ + rsbseq r9, r9, #148, 30 @ 0x250 │ │ │ │ + rsbseq r9, r9, #168, 30 @ 0x2a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne a9704 <__cxa_atexit@plt+0x9b550> │ │ │ │ - b d0a94 <__cxa_atexit@plt+0xc28e0> │ │ │ │ - b d0a2c <__cxa_atexit@plt+0xc2878> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi a9774 <__cxa_atexit@plt+0x9b5c0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc a9780 <__cxa_atexit@plt+0x9b5cc> │ │ │ │ - ldr lr, [pc, #88] @ a9790 <__cxa_atexit@plt+0x9b5dc> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #80] @ a9794 <__cxa_atexit@plt+0x9b5e0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - sub r1, r6, #3 │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - ldr r1, [pc, #56] @ a9798 <__cxa_atexit@plt+0x9b5e4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - mov r5, r2 │ │ │ │ - b 1ec4d34 <__cxa_atexit@plt+0x1eb6b80> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a4734 <__cxa_atexit@plt+0x96580> │ │ │ │ + ldr r2, [pc, #28] @ a4740 <__cxa_atexit@plt+0x9658c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r5, r5, #232, 30 @ 0x3a0 │ │ │ │ + rsbseq r9, r9, #68, 30 @ 0x110 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi a479c <__cxa_atexit@plt+0x965e8> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq a4794 <__cxa_atexit@plt+0x965e0> │ │ │ │ + ldr r3, [pc, #44] @ a47a4 <__cxa_atexit@plt+0x965f0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #40] @ a47a8 <__cxa_atexit@plt+0x965f4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, r9 │ │ │ │ + b 3c217c <__cxa_atexit@plt+0x3b3fc8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff5c │ │ │ │ - addseq r0, r5, #112, 28 @ 0x700 │ │ │ │ - addseq r0, r5, #180, 28 @ 0xb40 │ │ │ │ - rsbseq r5, r9, #216 @ 0xd8 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + rsbseq r9, r9, #16, 30 @ 0x40 │ │ │ │ + addseq r5, r5, #108, 28 @ 0x6c0 │ │ │ │ + rsbseq r9, r9, #236, 28 @ 0xec0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi a980c <__cxa_atexit@plt+0x9b658> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc a9814 <__cxa_atexit@plt+0x9b660> │ │ │ │ - ldr sl, [pc, #92] @ a9830 <__cxa_atexit@plt+0x9b67c> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r0, [pc, #88] @ a9834 <__cxa_atexit@plt+0x9b680> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #84] @ a9838 <__cxa_atexit@plt+0x9b684> │ │ │ │ - add lr, pc, lr │ │ │ │ - sub r1, r6, #19 │ │ │ │ - str r0, [r3, #12]! │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str lr, [r3, #-8] │ │ │ │ - str r8, [r3, #-4] │ │ │ │ - mov r5, r2 │ │ │ │ - b 1ec4cb4 <__cxa_atexit@plt+0x1eb6b00> │ │ │ │ - mov r6, r3 │ │ │ │ - b a981c <__cxa_atexit@plt+0x9b668> │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ a982c <__cxa_atexit@plt+0x9b678> │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi a4818 <__cxa_atexit@plt+0x96664> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq a4810 <__cxa_atexit@plt+0x9665c> │ │ │ │ + ldr r7, [pc, #64] @ a4820 <__cxa_atexit@plt+0x9666c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r3, [pc, #60] @ a4824 <__cxa_atexit@plt+0x96670> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #48] @ a4828 <__cxa_atexit@plt+0x96674> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + ldr r5, [pc, #40] @ a482c <__cxa_atexit@plt+0x96678> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + mov r5, sl │ │ │ │ + b 3c2184 <__cxa_atexit@plt+0x3b3fd0> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - rsbseq r5, r9, #104 @ 0x68 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0xffffff30 │ │ │ │ - @ instruction: 0xfffffe98 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [pc, #12] @ a9860 <__cxa_atexit@plt+0x9b6ac> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stm r5, {r1, r2, r3} │ │ │ │ - mov r8, r7 │ │ │ │ - b 3efd20 <__cxa_atexit@plt+0x3e1b6c> │ │ │ │ - addseq r1, r5, #176, 4 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsbseq r9, r9, #192, 28 @ 0xc00 │ │ │ │ + addseq r5, r5, #4, 28 @ 0x40 │ │ │ │ + addseq r6, r5, #116, 2 │ │ │ │ + addseq r6, r5, #96, 2 │ │ │ │ + rsbseq r9, r9, #116, 28 @ 0x740 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc a989c <__cxa_atexit@plt+0x9b6e8> │ │ │ │ - ldr r3, [pc, #40] @ a98b4 <__cxa_atexit@plt+0x9b700> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8, r9, sl} │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [pc, #4] @ a4850 <__cxa_atexit@plt+0x9669c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 3c1f94 <__cxa_atexit@plt+0x3b3de0> │ │ │ │ + rsbseq r9, r9, #100, 28 @ 0x640 │ │ │ │ + subseq sl, pc, #5570560 @ 0x550000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ - sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ a98b8 <__cxa_atexit@plt+0x9b704> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + subseq sl, pc, #7667712 @ 0x750000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + subseq sl, pc, #9764864 @ 0x950000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r2, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + subseq sl, pc, #11862016 @ 0xb50000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r3, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + subseq sl, pc, #13959168 @ 0xd50000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r4, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + subseq sl, pc, #16056320 @ 0xf50000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r5, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - addseq r1, r5, #144, 4 │ │ │ │ - rsbseq r5, r9, #100 @ 0x64 │ │ │ │ - subseq r6, pc, #16646144 @ 0xfe0000 │ │ │ │ + subseq sl, pc, #344064 @ 0x54000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r6, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + subseq sl, pc, #884736 @ 0xd8000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ + subseq sl, pc, #1490944 @ 0x16c000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + subseq sl, pc, #128, 18 @ 0x200000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r2, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + subseq sl, pc, #2719744 @ 0x298000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + subseq sl, pc, #3375104 @ 0x338000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + subseq sl, pc, #4014080 @ 0x3d4000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + subseq sl, pc, #94208 @ 0x17000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + subseq sl, pc, #56, 20 @ 0x38000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + subseq sl, pc, #372736 @ 0x5b000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + subseq sl, pc, #128, 20 @ 0x80000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + subseq sl, pc, #675840 @ 0xa5000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r2, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + subseq sl, pc, #847872 @ 0xcf000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r3, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + subseq sl, pc, #1019904 @ 0xf9000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r4, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + subseq sl, pc, #35840 @ 0x8c00 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r5, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + subseq sl, pc, #78848 @ 0x13400 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r6, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + subseq sl, pc, #121856 @ 0x1dc00 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r7, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + subseq sl, pc, #164864 @ 0x28400 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + subseq sl, pc, #202752 @ 0x31800 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + subseq sl, pc, #239616 @ 0x3a800 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r2, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + subseq sl, pc, #3584 @ 0xe00 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r3, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a99d4 <__cxa_atexit@plt+0x9b820> │ │ │ │ - ldr r7, [pc, #240] @ a99e8 <__cxa_atexit@plt+0x9b834> │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi a4b20 <__cxa_atexit@plt+0x9696c> │ │ │ │ + ldr r7, [pc, #52] @ a4b30 <__cxa_atexit@plt+0x9697c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #232] @ a99ec <__cxa_atexit@plt+0x9b838> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a99cc <__cxa_atexit@plt+0x9b818> │ │ │ │ - ldr r3, [r4, #812] @ 0x32c │ │ │ │ - ldr r2, [r4, #820] @ 0x334 │ │ │ │ - ldr r1, [pc, #212] @ a99f0 <__cxa_atexit@plt+0x9b83c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r3, #12] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r1, [r5] │ │ │ │ - str r5, [r0, #12] │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r2, #4] │ │ │ │ - ldr r5, [r2] │ │ │ │ - ldrd r0, [r3, #72] @ 0x48 │ │ │ │ - sub r6, r6, r5 │ │ │ │ - subs r0, r0, r6 │ │ │ │ - sbc r1, r1, #0 │ │ │ │ - strd r0, [r3, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, #400 @ 0x190 │ │ │ │ - blx r7 │ │ │ │ - mov r7, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq a4b14 <__cxa_atexit@plt+0x96960> │ │ │ │ + mov r7, r9 │ │ │ │ + b a4b40 <__cxa_atexit@plt+0x9698c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ a99f4 <__cxa_atexit@plt+0x9b840> │ │ │ │ + ldr r7, [pc, #12] @ a4b34 <__cxa_atexit@plt+0x96980> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsbseq r9, r9, #36, 24 @ 0x2400 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r5, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r0, [r7, #15] │ │ │ │ + ldr lr, [pc, #76] @ a4ba8 <__cxa_atexit@plt+0x969f4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + sub r1, r3, #4 │ │ │ │ + stm r1, {r0, r2, r5} │ │ │ │ mov r5, r3 │ │ │ │ + str lr, [r5, #-12]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq a4ba0 <__cxa_atexit@plt+0x969ec> │ │ │ │ + ldr r2, [pc, #40] @ a4bac <__cxa_atexit@plt+0x969f8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a4ba0 <__cxa_atexit@plt+0x969ec> │ │ │ │ + b a4bf0 <__cxa_atexit@plt+0x96a3c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - addseq r0, r5, #192, 28 @ 0xc00 │ │ │ │ - @ instruction: 0x000001b4 │ │ │ │ - rsbseq r4, r9, #48, 30 @ 0xc0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r4, [r4, #812] @ 0x32c │ │ │ │ - ldr r3, [pc, #184] @ a9ac8 <__cxa_atexit@plt+0x9b914> │ │ │ │ + ldr r3, [pc, #36] @ a4be4 <__cxa_atexit@plt+0x96a30> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r4, [r4, #12] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r5, [r4, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r4, [r0, #820] @ 0x334 │ │ │ │ - ldr r4, [r4] │ │ │ │ - ldrd r2, [r5, #72] @ 0x48 │ │ │ │ - sub r6, r6, r4 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r3, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, #400 @ 0x190 │ │ │ │ - blx r7 │ │ │ │ - mov r7, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #32] @ a9afc <__cxa_atexit@plt+0x9b948> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #28] @ a9b00 <__cxa_atexit@plt+0x9b94c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - cmp r7, #0 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ + str r2, [r5, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a4bdc <__cxa_atexit@plt+0x96a28> │ │ │ │ + b a4bf0 <__cxa_atexit@plt+0x96a3c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - addseq r0, r5, #84, 22 @ 0x15000 │ │ │ │ - addseq r0, r5, #204, 20 @ 0xcc000 │ │ │ │ - rsbseq r4, r9, #252, 26 @ 0x3f00 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - b a98e0 <__cxa_atexit@plt+0x9b72c> │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #160] @ a4c98 <__cxa_atexit@plt+0x96ae4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a9b5c <__cxa_atexit@plt+0x9b9a8> │ │ │ │ - ldr r7, [pc, #52] @ a9b70 <__cxa_atexit@plt+0x9b9bc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - ldr r7, [pc, #44] @ a9b74 <__cxa_atexit@plt+0x9b9c0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + ldr r7, [r3, #12]! │ │ │ │ + str r2, [r5] │ │ │ │ + str r0, [r1] │ │ │ │ tst r7, #3 │ │ │ │ - beq a9b54 <__cxa_atexit@plt+0x9b9a0> │ │ │ │ - b a9b84 <__cxa_atexit@plt+0x9b9d0> │ │ │ │ + beq a4c78 <__cxa_atexit@plt+0x96ac4> │ │ │ │ + ldr lr, [pc, #124] @ a4c9c <__cxa_atexit@plt+0x96ae8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r7, [r2, #4]! │ │ │ │ + str lr, [r2] │ │ │ │ + str r0, [r1, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a4c80 <__cxa_atexit@plt+0x96acc> │ │ │ │ + ldr r2, [pc, #92] @ a4ca0 <__cxa_atexit@plt+0x96aec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + str r0, [r1, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a4c8c <__cxa_atexit@plt+0x96ad8> │ │ │ │ + ldrb r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + strb r7, [r1, #12] │ │ │ │ + ldr r7, [pc, #52] @ a4ca4 <__cxa_atexit@plt+0x96af0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ a9b78 <__cxa_atexit@plt+0x9b9c4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - addseq r0, r5, #216, 30 @ 0x360 │ │ │ │ - rsbseq r4, r9, #188, 26 @ 0x2f00 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r4, [pc, #208] @ a9c60 <__cxa_atexit@plt+0x9baac> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [r0, #812] @ 0x32c │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - str r4, [r5] │ │ │ │ - ldr r4, [r3, #12] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str r5, [r4, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r4, [r0, #820] @ 0x334 │ │ │ │ - ldr r4, [r4] │ │ │ │ - ldrd r2, [r5, #72] @ 0x48 │ │ │ │ - sub r6, r6, r4 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r3, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - and r5, r8, #3 │ │ │ │ - sub r5, r5, #2 │ │ │ │ - clz r5, r5 │ │ │ │ - lsr r1, r5, #5 │ │ │ │ - mov r0, #253 @ 0xfd │ │ │ │ - orr r0, r0, #256 @ 0x100 │ │ │ │ - blx r9 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, ip, lsr #2 │ │ │ │ + andeq r0, r0, r0, ror r1 │ │ │ │ + addseq r5, r5, #244, 18 @ 0x3d0000 │ │ │ │ + andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - rsbseq r4, r9, #160, 24 @ 0xa000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi a9d00 <__cxa_atexit@plt+0x9bb4c> │ │ │ │ - ldr r7, [pc, #140] @ a9d24 <__cxa_atexit@plt+0x9bb70> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2] │ │ │ │ - tst r8, #3 │ │ │ │ - beq a9ce4 <__cxa_atexit@plt+0x9bb30> │ │ │ │ - ldr r7, [pc, #124] @ a9d28 <__cxa_atexit@plt+0x9bb74> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a9d10 <__cxa_atexit@plt+0x9bb5c> │ │ │ │ - ldr r7, [pc, #104] @ a9d2c <__cxa_atexit@plt+0x9bb78> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - ldr r7, [pc, #92] @ a9d30 <__cxa_atexit@plt+0x9bb7c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + ldr r1, [pc, #120] @ a4d3c <__cxa_atexit@plt+0x96b88> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3, #12] │ │ │ │ + ldr r2, [r2, #3] │ │ │ │ + str r1, [r3] │ │ │ │ + str r2, [r0, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq a9cf4 <__cxa_atexit@plt+0x9bb40> │ │ │ │ - mov r5, r3 │ │ │ │ - b a9b84 <__cxa_atexit@plt+0x9b9d0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ + beq a4d20 <__cxa_atexit@plt+0x96b6c> │ │ │ │ + ldr r3, [pc, #92] @ a4d40 <__cxa_atexit@plt+0x96b8c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, r5 │ │ │ │ + str r3, [r2, #12]! │ │ │ │ + ldr r3, [r2, #-4] │ │ │ │ + ldr r1, [r2, #4] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r7, [r1, #8] │ │ │ │ + tst r3, #3 │ │ │ │ + beq a4d2c <__cxa_atexit@plt+0x96b78> │ │ │ │ + ldrb r7, [r3, #3] │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + strb r7, [r1, #12] │ │ │ │ + ldr r7, [pc, #44] @ a4d44 <__cxa_atexit@plt+0x96b90> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ a9d38 <__cxa_atexit@plt+0x9bb84> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ a9d34 <__cxa_atexit@plt+0x9bb80> │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + addseq r5, r5, #76, 18 @ 0x130000 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r7, [pc, #76] @ a4da8 <__cxa_atexit@plt+0x96bf4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #8]! │ │ │ │ + ldr r7, [r3, #-4] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r2, [r2, #3] │ │ │ │ + str r2, [r1, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a4d9c <__cxa_atexit@plt+0x96be8> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + ldrb r7, [r7, #3] │ │ │ │ + strb r7, [r3, #12] │ │ │ │ + ldr r7, [pc, #24] @ a4dac <__cxa_atexit@plt+0x96bf8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - @ instruction: 0xfffffebc │ │ │ │ - addseq r0, r5, #76, 28 @ 0x4c0 │ │ │ │ - rsbseq r4, r9, #8, 24 @ 0x800 │ │ │ │ - rsbseq r4, r9, #36, 24 @ 0x2400 │ │ │ │ - rsbseq r4, r9, #220, 22 @ 0x37000 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + addseq r5, r5, #208, 16 @ 0xd00000 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + ldrb r7, [r7, #3] │ │ │ │ + strb r7, [r3, #12] │ │ │ │ + ldr r7, [pc, #8] @ a4dd8 <__cxa_atexit@plt+0x96c24> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + addseq r5, r5, #148, 16 @ 0x940000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [pc, #72] @ a9da0 <__cxa_atexit@plt+0x9bbec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5], #-8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a9d8c <__cxa_atexit@plt+0x9bbd8> │ │ │ │ - ldr r7, [pc, #56] @ a9da4 <__cxa_atexit@plt+0x9bbf0> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a4eac <__cxa_atexit@plt+0x96cf8> │ │ │ │ + ldr r7, [pc, #216] @ a4ed4 <__cxa_atexit@plt+0x96d20> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - ldr r7, [pc, #48] @ a9da8 <__cxa_atexit@plt+0x9bbf4> │ │ │ │ + str r7, [r3] │ │ │ │ + tst r8, #3 │ │ │ │ + beq a4e9c <__cxa_atexit@plt+0x96ce8> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #52 @ 0x34 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc a4ebc <__cxa_atexit@plt+0x96d08> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + ldr lr, [r7] │ │ │ │ + ldr r9, [r7, #4] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldrb r8, [r7, #12] │ │ │ │ + sub r3, r2, #47 @ 0x2f │ │ │ │ + sub r7, r2, #39 @ 0x27 │ │ │ │ + sub r1, r2, #31 │ │ │ │ + str r1, [r6, #44] @ 0x2c │ │ │ │ + str r7, [r6, #48] @ 0x30 │ │ │ │ + str r3, [r6, #52] @ 0x34 │ │ │ │ + sub r1, r2, #23 │ │ │ │ + ldr ip, [pc, #140] @ a4edc <__cxa_atexit@plt+0x96d28> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + ldr r3, [pc, #136] @ a4ee0 <__cxa_atexit@plt+0x96d2c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [pc, #132] @ a4ee4 <__cxa_atexit@plt+0x96d30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a9d84 <__cxa_atexit@plt+0x9bbd0> │ │ │ │ - b a9b84 <__cxa_atexit@plt+0x9b9d0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr sl, [pc, #128] @ a4ee8 <__cxa_atexit@plt+0x96d34> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str sl, [r6, #4] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + add r7, r6, #16 │ │ │ │ + stm r7, {r0, r3, r9, ip, lr} │ │ │ │ + ldr r7, [pc, #108] @ a4eec <__cxa_atexit@plt+0x96d38> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #36] @ 0x24 │ │ │ │ + str r1, [r6, #40] @ 0x28 │ │ │ │ + strb r8, [r6, #8] │ │ │ │ + sub r7, r2, #15 │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ a9dac <__cxa_atexit@plt+0x9bbf8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ a4ed8 <__cxa_atexit@plt+0x96d24> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0xfffffe14 │ │ │ │ - addseq r0, r5, #168, 26 @ 0x2a00 │ │ │ │ - rsbseq r4, r9, #140, 22 @ 0x23000 │ │ │ │ + mov r7, #52 @ 0x34 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + rsbseq r9, r9, #156, 16 @ 0x9c0000 │ │ │ │ + addseq r5, r5, #84, 16 @ 0x540000 │ │ │ │ + addseq r5, r5, #228, 20 @ 0xe4000 │ │ │ │ + addseq r5, r5, #244, 20 @ 0xf4000 │ │ │ │ + addseq r5, r5, #20, 22 @ 0x5000 │ │ │ │ + addseq r5, r5, #0, 22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ a9dcc <__cxa_atexit@plt+0x9bc18> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #52 @ 0x34 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a4f8c <__cxa_atexit@plt+0x96dd8> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr lr, [r7] │ │ │ │ + ldr r9, [r7, #4] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldrb r8, [r7, #12] │ │ │ │ + sub r2, r6, #47 @ 0x2f │ │ │ │ + sub r7, r6, #39 @ 0x27 │ │ │ │ + sub r1, r6, #31 │ │ │ │ + str r1, [r3, #44] @ 0x2c │ │ │ │ + str r7, [r3, #48] @ 0x30 │ │ │ │ + str r2, [r3, #52] @ 0x34 │ │ │ │ + sub r1, r6, #23 │ │ │ │ + ldr ip, [pc, #84] @ a4f98 <__cxa_atexit@plt+0x96de4> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + ldr r2, [pc, #80] @ a4f9c <__cxa_atexit@plt+0x96de8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [pc, #76] @ a4fa0 <__cxa_atexit@plt+0x96dec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr sl, [pc, #72] @ a4fa4 <__cxa_atexit@plt+0x96df0> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str sl, [r3, #4] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + add r7, r3, #16 │ │ │ │ + stm r7, {r0, r2, r9, ip, lr} │ │ │ │ + ldr r7, [pc, #52] @ a4fa8 <__cxa_atexit@plt+0x96df4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #36] @ 0x24 │ │ │ │ + str r1, [r3, #40] @ 0x28 │ │ │ │ + strb r8, [r3, #8] │ │ │ │ + sub r7, r6, #15 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - addseq r0, r5, #132, 16 @ 0x840000 │ │ │ │ - rsbseq r4, r9, #16, 24 @ 0x1000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r1, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a9e48 <__cxa_atexit@plt+0x9bc94> │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r1, [pc, #88] @ a9e54 <__cxa_atexit@plt+0x9bca0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r3, #-8] │ │ │ │ - cmp r2, #0 │ │ │ │ - beq a9e20 <__cxa_atexit@plt+0x9bc6c> │ │ │ │ - cmp r2, #1 │ │ │ │ - bne a9e30 <__cxa_atexit@plt+0x9bc7c> │ │ │ │ - ldr r7, [pc, #76] @ a9e64 <__cxa_atexit@plt+0x9bcb0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - b 3efaf8 <__cxa_atexit@plt+0x3e1944> │ │ │ │ - ldr r7, [pc, #56] @ a9e60 <__cxa_atexit@plt+0x9bcac> │ │ │ │ + mov r3, #52 @ 0x34 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r5, r5, #96, 14 @ 0x1800000 │ │ │ │ + addseq r5, r5, #240, 18 @ 0x3c0000 │ │ │ │ + addseq r5, r5, #0, 20 │ │ │ │ + addseq r5, r5, #32, 20 @ 0x20000 │ │ │ │ + addseq r5, r5, #12, 20 @ 0xc000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #16] @ a4fd0 <__cxa_atexit@plt+0x96e1c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 3efaf8 <__cxa_atexit@plt+0x3e1944> │ │ │ │ - ldr r3, [pc, #32] @ a9e58 <__cxa_atexit@plt+0x9bca4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #28] @ a9e5c <__cxa_atexit@plt+0x9bca8> │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 3efc98 <__cxa_atexit@plt+0x3e1ae4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + add r7, r7, #256 @ 0x100 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - addseq r0, r5, #184, 14 @ 0x2e00000 │ │ │ │ - rsbseq r4, r9, #136, 22 @ 0x22000 │ │ │ │ - rsbseq r4, r9, #148, 22 @ 0x25000 │ │ │ │ - addseq r0, r5, #252, 24 @ 0xfc00 │ │ │ │ - addseq r0, r5, #16, 26 @ 0x400 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + addseq r5, r5, #40, 12 @ 0x2800000 │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a9f6c <__cxa_atexit@plt+0x9bdb8> │ │ │ │ - ldr r7, [pc, #244] @ a9f80 <__cxa_atexit@plt+0x9bdcc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #236] @ a9f84 <__cxa_atexit@plt+0x9bdd0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a9f64 <__cxa_atexit@plt+0x9bdb0> │ │ │ │ - ldr r3, [r4, #812] @ 0x32c │ │ │ │ - ldr r2, [r4, #820] @ 0x334 │ │ │ │ - ldr r1, [pc, #216] @ a9f88 <__cxa_atexit@plt+0x9bdd4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r3, #12] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r1, [r5] │ │ │ │ - str r5, [r0, #12] │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r2, #4] │ │ │ │ - ldr r5, [r2] │ │ │ │ - ldrd r0, [r3, #72] @ 0x48 │ │ │ │ - sub r6, r6, r5 │ │ │ │ - subs r0, r0, r6 │ │ │ │ - sbc r1, r1, #0 │ │ │ │ - strd r0, [r3, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, #253 @ 0xfd │ │ │ │ - orr r0, r0, #256 @ 0x100 │ │ │ │ - blx r7 │ │ │ │ - mov r7, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ a9f8c <__cxa_atexit@plt+0x9bdd8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #2 │ │ │ │ - addseq r0, r5, #44, 18 @ 0xb0000 │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ - rsbseq r4, r9, #136, 20 @ 0x88000 │ │ │ │ - rsbseq r4, r9, #80, 20 @ 0x50000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r4, [r4, #812] @ 0x32c │ │ │ │ - ldr r3, [pc, #188] @ aa068 <__cxa_atexit@plt+0x9beb4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r4, [r4, #12] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r5, [r4, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r4, [r0, #820] @ 0x334 │ │ │ │ - ldr r4, [r4] │ │ │ │ - ldrd r2, [r5, #72] @ 0x48 │ │ │ │ - sub r6, r6, r4 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r3, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, #253 @ 0xfd │ │ │ │ - orr r0, r0, #256 @ 0x100 │ │ │ │ - blx r7 │ │ │ │ - mov r7, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - rsbseq r4, r9, #116, 18 @ 0x1d0000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc aa0a8 <__cxa_atexit@plt+0x9bef4> │ │ │ │ - ldr r2, [pc, #32] @ aa0b4 <__cxa_atexit@plt+0x9bf00> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - @ instruction: 0xfffffd44 │ │ │ │ - rsbseq r4, r9, #92, 16 @ 0x5c0000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi aa100 <__cxa_atexit@plt+0x9bf4c> │ │ │ │ - ldr r7, [pc, #52] @ aa114 <__cxa_atexit@plt+0x9bf60> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - ldr r7, [pc, #44] @ aa118 <__cxa_atexit@plt+0x9bf64> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq aa0f8 <__cxa_atexit@plt+0x9bf44> │ │ │ │ - b aa128 <__cxa_atexit@plt+0x9bf74> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ aa11c <__cxa_atexit@plt+0x9bf68> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - addseq r0, r5, #52, 20 @ 0x34000 │ │ │ │ - rsbseq r4, r9, #20, 18 @ 0x50000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r3, [r5, #4]! │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq aa164 <__cxa_atexit@plt+0x9bfb0> │ │ │ │ - mov r4, #0 │ │ │ │ - cmp r2, #3 │ │ │ │ - bne aa168 <__cxa_atexit@plt+0x9bfb4> │ │ │ │ - bic r4, r3, #3 │ │ │ │ - ldr r4, [r4] │ │ │ │ - ldrh r4, [r4, #-2] │ │ │ │ - cmp r4, #3 │ │ │ │ - movne r4, #2 │ │ │ │ - b aa168 <__cxa_atexit@plt+0x9bfb4> │ │ │ │ - mov r4, #1 │ │ │ │ - ldr r3, [r0, #812] @ 0x32c │ │ │ │ - ldr r2, [pc, #188] @ aa230 <__cxa_atexit@plt+0x9c07c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ - str r5, [r3, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r2, [r5, #72] @ 0x48 │ │ │ │ - ldr r1, [r5, #76] @ 0x4c │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r1, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r5, r0 │ │ │ │ - mov r0, #254 @ 0xfe │ │ │ │ - orr r0, r0, #256 @ 0x100 │ │ │ │ - mov r1, r4 │ │ │ │ - blx r8 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - rsbseq r4, r9, #204, 14 @ 0x3300000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi aa2d0 <__cxa_atexit@plt+0x9c11c> │ │ │ │ - ldr r7, [pc, #140] @ aa2f4 <__cxa_atexit@plt+0x9c140> │ │ │ │ + bhi a5018 <__cxa_atexit@plt+0x96e64> │ │ │ │ + ldr r7, [pc, #52] @ a502c <__cxa_atexit@plt+0x96e78> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r2] │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq aa2b4 <__cxa_atexit@plt+0x9c100> │ │ │ │ - ldr r7, [pc, #124] @ aa2f8 <__cxa_atexit@plt+0x9c144> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi aa2e0 <__cxa_atexit@plt+0x9c12c> │ │ │ │ - ldr r7, [pc, #104] @ aa2fc <__cxa_atexit@plt+0x9c148> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - ldr r7, [pc, #92] @ aa300 <__cxa_atexit@plt+0x9c14c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq aa2c4 <__cxa_atexit@plt+0x9c110> │ │ │ │ - mov r5, r3 │ │ │ │ - b aa128 <__cxa_atexit@plt+0x9bf74> │ │ │ │ + beq a500c <__cxa_atexit@plt+0x96e58> │ │ │ │ + mov r7, r8 │ │ │ │ + b a503c <__cxa_atexit@plt+0x96e88> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ aa308 <__cxa_atexit@plt+0x9c154> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ aa304 <__cxa_atexit@plt+0x9c150> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - @ instruction: 0xfffffe90 │ │ │ │ - addseq r0, r5, #124, 16 @ 0x7c0000 │ │ │ │ - rsbseq r4, r9, #52, 14 @ 0xd00000 │ │ │ │ - rsbseq r4, r9, #76, 14 @ 0x1300000 │ │ │ │ - rsbseq r4, r9, #8, 14 @ 0x200000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [pc, #72] @ aa370 <__cxa_atexit@plt+0x9c1bc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5], #-8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi aa35c <__cxa_atexit@plt+0x9c1a8> │ │ │ │ - ldr r7, [pc, #56] @ aa374 <__cxa_atexit@plt+0x9c1c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - ldr r7, [pc, #48] @ aa378 <__cxa_atexit@plt+0x9c1c4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq aa354 <__cxa_atexit@plt+0x9c1a0> │ │ │ │ - b aa128 <__cxa_atexit@plt+0x9bf74> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ aa37c <__cxa_atexit@plt+0x9c1c8> │ │ │ │ + ldr r7, [pc, #16] @ a5030 <__cxa_atexit@plt+0x96e7c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0xfffffde8 │ │ │ │ - addseq r0, r5, #216, 14 @ 0x3600000 │ │ │ │ - rsbseq r4, r9, #184, 12 @ 0xb800000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsbseq r9, r9, #52, 14 @ 0xd00000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ aa39c <__cxa_atexit@plt+0x9c1e8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - addseq r0, r5, #180, 4 @ 0x4000000b │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ aa3c0 <__cxa_atexit@plt+0x9c20c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - mov r8, #0 │ │ │ │ - b 3efa68 <__cxa_atexit@plt+0x3e18b4> │ │ │ │ - addseq r0, r5, #32, 4 │ │ │ │ - rsbseq r4, r9, #160, 12 @ 0xa000000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r1, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi aa4a0 <__cxa_atexit@plt+0x9c2ec> │ │ │ │ - ldr r6, [pc, #228] @ aa4cc <__cxa_atexit@plt+0x9c318> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r6, [r5, #-8]! │ │ │ │ - ldr r3, [r7, #8] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - cmp r3, #3 │ │ │ │ - bhi aa460 <__cxa_atexit@plt+0x9c2ac> │ │ │ │ - add r7, pc, #4 │ │ │ │ - ldr r6, [r7, r3, lsl #2] │ │ │ │ - add pc, r7, r6 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - ldr r7, [pc, #180] @ aa4d4 <__cxa_atexit@plt+0x9c320> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - mov r6, r9 │ │ │ │ - b 3efaf8 <__cxa_atexit@plt+0x3e1944> │ │ │ │ - ldr r7, [pc, #168] @ aa4dc <__cxa_atexit@plt+0x9c328> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b aa440 <__cxa_atexit@plt+0x9c28c> │ │ │ │ - ldr r7, [pc, #160] @ aa4e0 <__cxa_atexit@plt+0x9c32c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - mov r6, r9 │ │ │ │ - b 3efaf8 <__cxa_atexit@plt+0x3e1944> │ │ │ │ - ldr r7, [pc, #132] @ aa4d8 <__cxa_atexit@plt+0x9c324> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - mov r6, r9 │ │ │ │ - b 3efaf8 <__cxa_atexit@plt+0x3e1944> │ │ │ │ - str r3, [r2] │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r5, r6 │ │ │ │ - bcc aa4ac <__cxa_atexit@plt+0x9c2f8> │ │ │ │ - ldr r5, [pc, #104] @ aa4e4 <__cxa_atexit@plt+0x9c330> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #100] @ aa4e8 <__cxa_atexit@plt+0x9c334> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #96] @ aa4ec <__cxa_atexit@plt+0x9c338> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r5, [r2] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r3, [r9, #8] │ │ │ │ - mov r5, r2 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ aa4d0 <__cxa_atexit@plt+0x9c31c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r2] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - addseq r0, r5, #204, 2 @ 0x33 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - addseq r0, r5, #12, 14 @ 0x300000 │ │ │ │ - addseq r0, r5, #220, 12 @ 0xdc00000 │ │ │ │ - addseq r0, r5, #0, 14 │ │ │ │ - addseq r0, r5, #248, 12 @ 0xf800000 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0xffffff20 │ │ │ │ - subseq r6, pc, #148, 12 @ 0x9400000 │ │ │ │ - rsbseq r4, r9, #116, 10 @ 0x1d000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc aa53c <__cxa_atexit@plt+0x9c388> │ │ │ │ - ldr r3, [pc, #56] @ aa554 <__cxa_atexit@plt+0x9c3a0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ aa558 <__cxa_atexit@plt+0x9c3a4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #48] @ aa55c <__cxa_atexit@plt+0x9c3a8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r7, [r9, #8] │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r3, [pc, #28] @ aa560 <__cxa_atexit@plt+0x9c3ac> │ │ │ │ + ldr r3, [pc, #196] @ a5108 <__cxa_atexit@plt+0x96f54> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0xfffffe80 │ │ │ │ - subseq r6, pc, #244, 10 @ 0x3d000000 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - rsbseq r4, r9, #0, 10 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ aa588 <__cxa_atexit@plt+0x9c3d4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r9, r7 │ │ │ │ - b 3efc98 <__cxa_atexit@plt+0x3e1ae4> │ │ │ │ - rsbseq r4, r9, #224, 8 @ 0xe0000000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi aa690 <__cxa_atexit@plt+0x9c4dc> │ │ │ │ - ldr r7, [pc, #244] @ aa6a4 <__cxa_atexit@plt+0x9c4f0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #236] @ aa6a8 <__cxa_atexit@plt+0x9c4f4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq aa688 <__cxa_atexit@plt+0x9c4d4> │ │ │ │ - ldr r3, [r4, #812] @ 0x32c │ │ │ │ - ldr r2, [r4, #820] @ 0x334 │ │ │ │ - ldr r1, [pc, #216] @ aa6ac <__cxa_atexit@plt+0x9c4f8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r3, #12] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r1, [r5] │ │ │ │ - str r5, [r0, #12] │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r2, #4] │ │ │ │ - ldr r5, [r2] │ │ │ │ - ldrd r0, [r3, #72] @ 0x48 │ │ │ │ - sub r6, r6, r5 │ │ │ │ - subs r0, r0, r6 │ │ │ │ - sbc r1, r1, #0 │ │ │ │ - strd r0, [r3, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, #254 @ 0xfe │ │ │ │ - orr r0, r0, #256 @ 0x100 │ │ │ │ - blx r7 │ │ │ │ - mov r7, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ aa6b0 <__cxa_atexit@plt+0x9c4fc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #2 │ │ │ │ - addseq r0, r5, #8, 4 @ 0x80000000 │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ - rsbseq r4, r9, #228, 6 @ 0x90000003 │ │ │ │ - rsbseq r4, r9, #176, 6 @ 0xc0000002 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r4, [r4, #812] @ 0x32c │ │ │ │ - ldr r3, [pc, #188] @ aa78c <__cxa_atexit@plt+0x9c5d8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r4, [r4, #12] │ │ │ │ + beq a50f0 <__cxa_atexit@plt+0x96f3c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #52 @ 0x34 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc a50f8 <__cxa_atexit@plt+0x96f44> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - str r5, [r4, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r4, [r0, #820] @ 0x334 │ │ │ │ - ldr r4, [r4] │ │ │ │ - ldrd r2, [r5, #72] @ 0x48 │ │ │ │ - sub r6, r6, r4 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r3, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, #254 @ 0xfe │ │ │ │ - orr r0, r0, #256 @ 0x100 │ │ │ │ - blx r7 │ │ │ │ - mov r7, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - rsbseq r4, r9, #212, 4 @ 0x4000000d │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc aa7cc <__cxa_atexit@plt+0x9c618> │ │ │ │ - ldr r2, [pc, #32] @ aa7d8 <__cxa_atexit@plt+0x9c624> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - @ instruction: 0xfffffc14 │ │ │ │ - rsbseq r4, r9, #180, 4 @ 0x4000000b │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi aa820 <__cxa_atexit@plt+0x9c66c> │ │ │ │ - ldr r7, [pc, #48] @ aa830 <__cxa_atexit@plt+0x9c67c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq aa814 <__cxa_atexit@plt+0x9c660> │ │ │ │ - mov r7, r8 │ │ │ │ - b aa844 <__cxa_atexit@plt+0x9c690> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ aa834 <__cxa_atexit@plt+0x9c680> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq r4, r9, #128, 4 │ │ │ │ - rsbseq r4, r9, #92, 4 @ 0xc0000005 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #240] @ aa944 <__cxa_atexit@plt+0x9c790> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ - ldr r7, [pc, #220] @ aa948 <__cxa_atexit@plt+0x9c794> │ │ │ │ + ldr lr, [r7, r2]! │ │ │ │ + ldr r9, [r7, #4] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldrb r8, [r7, #12] │ │ │ │ + sub r2, r3, #47 @ 0x2f │ │ │ │ + sub r7, r3, #39 @ 0x27 │ │ │ │ + sub r1, r3, #31 │ │ │ │ + str r1, [r6, #44] @ 0x2c │ │ │ │ + str r7, [r6, #48] @ 0x30 │ │ │ │ + str r2, [r6, #52] @ 0x34 │ │ │ │ + sub r1, r3, #23 │ │ │ │ + ldr ip, [pc, #104] @ a510c <__cxa_atexit@plt+0x96f58> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + ldr r2, [pc, #100] @ a5110 <__cxa_atexit@plt+0x96f5c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [pc, #96] @ a5114 <__cxa_atexit@plt+0x96f60> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq aa938 <__cxa_atexit@plt+0x9c784> │ │ │ │ - ldr r3, [r4, #812] @ 0x32c │ │ │ │ - ldr r2, [r4, #820] @ 0x334 │ │ │ │ - ldr r1, [pc, #200] @ aa94c <__cxa_atexit@plt+0x9c798> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldmda r5, {r8, r9} │ │ │ │ - str r1, [r5] │ │ │ │ - ldr r1, [r3, #12] │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - str r5, [r1, #12] │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r2, #4] │ │ │ │ - ldr r5, [r2] │ │ │ │ - ldrd r0, [r3, #72] @ 0x48 │ │ │ │ - sub r6, r6, r5 │ │ │ │ - subs r0, r0, r6 │ │ │ │ - sbc r1, r1, #0 │ │ │ │ - strd r0, [r3, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, r9 │ │ │ │ - mov r1, r8 │ │ │ │ - blx sl │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - addseq r0, r5, #208, 4 │ │ │ │ - @ instruction: 0x000001b0 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r4, [pc, #200] @ aaa2c <__cxa_atexit@plt+0x9c878> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [r0, #812] @ 0x32c │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - str r4, [r5] │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r4, [r5, #-4] │ │ │ │ - str r5, [r3, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r2, [r5, #72] @ 0x48 │ │ │ │ - ldr r1, [r5, #76] @ 0x4c │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r1, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r5, r0 │ │ │ │ - mov r0, r8 │ │ │ │ - mov r1, r4 │ │ │ │ - blx r9 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ aaa4c <__cxa_atexit@plt+0x9c898> │ │ │ │ + ldr sl, [pc, #92] @ a5118 <__cxa_atexit@plt+0x96f64> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str sl, [r6, #4] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + add r7, r6, #16 │ │ │ │ + stm r7, {r0, r2, r9, ip, lr} │ │ │ │ + ldr r7, [pc, #72] @ a511c <__cxa_atexit@plt+0x96f68> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + str r7, [r6, #36] @ 0x24 │ │ │ │ + str r1, [r6, #40] @ 0x28 │ │ │ │ + strb r8, [r6, #8] │ │ │ │ + sub r7, r3, #15 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - addseq pc, r4, #4, 24 @ 0x400 │ │ │ │ - rsbseq r3, r9, #176, 28 @ 0xb00 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi aab5c <__cxa_atexit@plt+0x9c9a8> │ │ │ │ - ldr r7, [pc, #248] @ aab6c <__cxa_atexit@plt+0x9c9b8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #-4]! │ │ │ │ - ldr r7, [pc, #236] @ aab70 <__cxa_atexit@plt+0x9c9bc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq aab50 <__cxa_atexit@plt+0x9c99c> │ │ │ │ - ldr r3, [pc, #224] @ aab74 <__cxa_atexit@plt+0x9c9c0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [r4, #812] @ 0x32c │ │ │ │ - ldr r1, [r4, #820] @ 0x334 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - ldr r3, [r2, #12] │ │ │ │ - str r5, [r3, #12] │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r1, #4] │ │ │ │ - ldr r5, [r1] │ │ │ │ - ldrd r0, [r2, #72] @ 0x48 │ │ │ │ - sub r6, r6, r5 │ │ │ │ - subs r0, r0, r6 │ │ │ │ - sbc r1, r1, #0 │ │ │ │ - strd r0, [r2, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, #500 @ 0x1f4 │ │ │ │ - blx r7 │ │ │ │ - mov r7, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ aab78 <__cxa_atexit@plt+0x9c9c4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #2 │ │ │ │ - addseq pc, r4, #64, 26 @ 0x1000 │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ - rsbseq r3, r9, #76, 30 @ 0x130 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r4, [pc, #188] @ aac50 <__cxa_atexit@plt+0x9ca9c> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [r0, #812] @ 0x32c │ │ │ │ - str r7, [r5] │ │ │ │ - str r4, [r5, #-4]! │ │ │ │ - ldr r4, [r3, #12] │ │ │ │ - str r5, [r4, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r4, [r0, #820] @ 0x334 │ │ │ │ - ldr r4, [r4] │ │ │ │ - ldrd r2, [r5, #72] @ 0x48 │ │ │ │ - sub r6, r6, r4 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r3, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, #500 @ 0x1f4 │ │ │ │ - blx r7 │ │ │ │ - mov r7, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r4, [pc, #196] @ aad2c <__cxa_atexit@plt+0x9cb78> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [r0, #812] @ 0x32c │ │ │ │ - str r4, [r5] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - str r5, [r7, #12] │ │ │ │ - ldr r7, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r7, #4] │ │ │ │ - ldr r7, [r0, #812] @ 0x32c │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - ldr r5, [r5] │ │ │ │ - ldrd r2, [r7, #72] @ 0x48 │ │ │ │ - sub r6, r6, r5 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r3, #0 │ │ │ │ - strd r2, [r7, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, #245 @ 0xf5 │ │ │ │ - orr r0, r0, #256 @ 0x100 │ │ │ │ - blx r8 │ │ │ │ - mov r7, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ + mov r6, #52 @ 0x34 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + addseq r5, r5, #0, 12 │ │ │ │ + addseq r5, r5, #144, 16 @ 0x900000 │ │ │ │ + addseq r5, r5, #160, 16 @ 0xa00000 │ │ │ │ + addseq r5, r5, #192, 16 @ 0xc00000 │ │ │ │ + addseq r5, r5, #172, 16 @ 0xac0000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc aad70 <__cxa_atexit@plt+0x9cbbc> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #36] @ aad7c <__cxa_atexit@plt+0x9cbc8> │ │ │ │ + bcc a51c0 <__cxa_atexit@plt+0x9700c> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr lr, [r7, r2]! │ │ │ │ + ldr r9, [r7, #4] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldrb r8, [r7, #12] │ │ │ │ + sub r2, r6, #47 @ 0x2f │ │ │ │ + sub r7, r6, #39 @ 0x27 │ │ │ │ + sub r1, r6, #31 │ │ │ │ + str r1, [r3, #44] @ 0x2c │ │ │ │ + str r7, [r3, #48] @ 0x30 │ │ │ │ + str r2, [r3, #52] @ 0x34 │ │ │ │ + sub r1, r6, #23 │ │ │ │ + ldr ip, [pc, #84] @ a51cc <__cxa_atexit@plt+0x97018> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + ldr r2, [pc, #80] @ a51d0 <__cxa_atexit@plt+0x9701c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ + ldr r7, [pc, #76] @ a51d4 <__cxa_atexit@plt+0x97020> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr sl, [pc, #72] @ a51d8 <__cxa_atexit@plt+0x97024> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str sl, [r3, #4] │ │ │ │ str r7, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + add r7, r3, #16 │ │ │ │ + stm r7, {r0, r2, r9, ip, lr} │ │ │ │ + ldr r7, [pc, #52] @ a51dc <__cxa_atexit@plt+0x97028> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #36] @ 0x24 │ │ │ │ + str r1, [r3, #40] @ 0x28 │ │ │ │ + strb r8, [r3, #8] │ │ │ │ + sub r7, r6, #15 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - addseq pc, r4, #168, 22 @ 0x2a000 │ │ │ │ - rsbseq r3, r9, #60, 26 @ 0xf00 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r5, r5, #44, 10 @ 0xb000000 │ │ │ │ + addseq r5, r5, #188, 14 @ 0x2f00000 │ │ │ │ + addseq r5, r5, #204, 14 @ 0x3300000 │ │ │ │ + addseq r5, r5, #236, 14 @ 0x3b00000 │ │ │ │ + addseq r5, r5, #216, 14 @ 0x3600000 │ │ │ │ + andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi aadc4 <__cxa_atexit@plt+0x9cc10> │ │ │ │ - ldr r7, [pc, #48] @ aadd4 <__cxa_atexit@plt+0x9cc20> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi a5224 <__cxa_atexit@plt+0x97070> │ │ │ │ + ldr r7, [pc, #52] @ a5238 <__cxa_atexit@plt+0x97084> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq aadb8 <__cxa_atexit@plt+0x9cc04> │ │ │ │ + beq a5218 <__cxa_atexit@plt+0x97064> │ │ │ │ mov r7, r8 │ │ │ │ - b aade8 <__cxa_atexit@plt+0x9cc34> │ │ │ │ + b a5248 <__cxa_atexit@plt+0x97094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ aadd8 <__cxa_atexit@plt+0x9cc24> │ │ │ │ + ldr r7, [pc, #16] @ a523c <__cxa_atexit@plt+0x97088> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq r3, r9, #8, 26 @ 0x200 │ │ │ │ - rsbseq r3, r9, #228, 24 @ 0xe400 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #240] @ aaee8 <__cxa_atexit@plt+0x9cd34> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ + rsbseq r9, r9, #44, 10 @ 0xb000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #200] @ a5318 <__cxa_atexit@plt+0x97164> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ - ldr r7, [pc, #220] @ aaeec <__cxa_atexit@plt+0x9cd38> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq aaedc <__cxa_atexit@plt+0x9cd28> │ │ │ │ - ldr r3, [r4, #812] @ 0x32c │ │ │ │ - ldr r2, [r4, #820] @ 0x334 │ │ │ │ - ldr r1, [pc, #200] @ aaef0 <__cxa_atexit@plt+0x9cd3c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldmda r5, {r8, r9} │ │ │ │ - str r1, [r5] │ │ │ │ - ldr r1, [r3, #12] │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - str r5, [r1, #12] │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r2, #4] │ │ │ │ - ldr r5, [r2] │ │ │ │ - ldrd r0, [r3, #72] @ 0x48 │ │ │ │ - sub r6, r6, r5 │ │ │ │ - subs r0, r0, r6 │ │ │ │ - sbc r1, r1, #0 │ │ │ │ - strd r0, [r3, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, r9 │ │ │ │ - mov r1, r8 │ │ │ │ - blx sl │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - addseq pc, r4, #184, 16 @ 0xb80000 │ │ │ │ - @ instruction: 0x000001b0 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r4, [pc, #200] @ aafd0 <__cxa_atexit@plt+0x9ce1c> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [r0, #812] @ 0x32c │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - str r4, [r5] │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r4, [r5, #-4] │ │ │ │ - str r5, [r3, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r2, [r5, #72] @ 0x48 │ │ │ │ - ldr r1, [r5, #76] @ 0x4c │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r1, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r5, r0 │ │ │ │ - mov r0, r8 │ │ │ │ - mov r1, r4 │ │ │ │ - blx r9 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ aaff0 <__cxa_atexit@plt+0x9ce3c> │ │ │ │ + beq a5300 <__cxa_atexit@plt+0x9714c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #52 @ 0x34 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc a5308 <__cxa_atexit@plt+0x97154> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r8, [r2, r7, lsl #4]! │ │ │ │ + ldr r9, [r2, #4] │ │ │ │ + ldr r0, [r2, #8] │ │ │ │ + ldrb lr, [r2, #12] │ │ │ │ + sub r2, r3, #47 @ 0x2f │ │ │ │ + sub r7, r3, #39 @ 0x27 │ │ │ │ + sub r1, r3, #31 │ │ │ │ + str r1, [r6, #44] @ 0x2c │ │ │ │ + str r7, [r6, #48] @ 0x30 │ │ │ │ + str r2, [r6, #52] @ 0x34 │ │ │ │ + sub r1, r3, #23 │ │ │ │ + ldr ip, [pc, #108] @ a531c <__cxa_atexit@plt+0x97168> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + ldr r2, [pc, #104] @ a5320 <__cxa_atexit@plt+0x9716c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [pc, #100] @ a5324 <__cxa_atexit@plt+0x97170> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + ldr sl, [pc, #96] @ a5328 <__cxa_atexit@plt+0x97174> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str sl, [r6, #4] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + add r7, r6, #16 │ │ │ │ + stm r7, {r0, r2, r9, ip} │ │ │ │ + str r8, [r6, #32] │ │ │ │ + ldr r0, [pc, #72] @ a532c <__cxa_atexit@plt+0x97178> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r6, #36] @ 0x24 │ │ │ │ + str r1, [r6, #40] @ 0x28 │ │ │ │ + strb lr, [r6, #8] │ │ │ │ + sub r7, r3, #15 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - addseq pc, r4, #96, 12 @ 0x6000000 │ │ │ │ - rsbseq r3, r9, #12, 18 @ 0x30000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi ab104 <__cxa_atexit@plt+0x9cf50> │ │ │ │ - ldr r7, [pc, #252] @ ab114 <__cxa_atexit@plt+0x9cf60> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #-4]! │ │ │ │ - ldr r7, [pc, #240] @ ab118 <__cxa_atexit@plt+0x9cf64> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq ab0f8 <__cxa_atexit@plt+0x9cf44> │ │ │ │ - ldr r3, [pc, #228] @ ab11c <__cxa_atexit@plt+0x9cf68> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [r4, #812] @ 0x32c │ │ │ │ - ldr r1, [r4, #820] @ 0x334 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - ldr r3, [r2, #12] │ │ │ │ - str r5, [r3, #12] │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r1, #4] │ │ │ │ - ldr r5, [r1] │ │ │ │ - ldrd r0, [r2, #72] @ 0x48 │ │ │ │ - sub r6, r6, r5 │ │ │ │ - subs r0, r0, r6 │ │ │ │ - sbc r1, r1, #0 │ │ │ │ - strd r0, [r2, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, #246 @ 0xf6 │ │ │ │ - orr r0, r0, #256 @ 0x100 │ │ │ │ - blx r7 │ │ │ │ - mov r7, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ ab120 <__cxa_atexit@plt+0x9cf6c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl r1 │ │ │ │ - addseq pc, r4, #156, 14 @ 0x2700000 │ │ │ │ - andeq r0, r0, ip, asr #3 │ │ │ │ - rsbseq r3, r9, #208, 18 @ 0x340000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r4, [pc, #192] @ ab1fc <__cxa_atexit@plt+0x9d048> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [r0, #812] @ 0x32c │ │ │ │ - str r7, [r5] │ │ │ │ - str r4, [r5, #-4]! │ │ │ │ - ldr r4, [r3, #12] │ │ │ │ - str r5, [r4, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r4, [r0, #820] @ 0x334 │ │ │ │ - ldr r4, [r4] │ │ │ │ - ldrd r2, [r5, #72] @ 0x48 │ │ │ │ - sub r6, r6, r4 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r3, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, #246 @ 0xf6 │ │ │ │ - orr r0, r0, #256 @ 0x100 │ │ │ │ - blx r7 │ │ │ │ - mov r7, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r4, [pc, #196] @ ab2d8 <__cxa_atexit@plt+0x9d124> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [r0, #812] @ 0x32c │ │ │ │ - str r4, [r5] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - str r5, [r7, #12] │ │ │ │ - ldr r7, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r7, #4] │ │ │ │ - ldr r7, [r0, #812] @ 0x32c │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - ldr r5, [r5] │ │ │ │ - ldrd r2, [r7, #72] @ 0x48 │ │ │ │ - sub r6, r6, r5 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r3, #0 │ │ │ │ - strd r2, [r7, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, #247 @ 0xf7 │ │ │ │ - orr r0, r0, #256 @ 0x100 │ │ │ │ - blx r8 │ │ │ │ - mov r7, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ + mov r6, #52 @ 0x34 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + addseq r5, r5, #244, 6 @ 0xd0000003 │ │ │ │ + addseq r5, r5, #132, 12 @ 0x8400000 │ │ │ │ + addseq r5, r5, #148, 12 @ 0x9400000 │ │ │ │ + addseq r5, r5, #180, 12 @ 0xb400000 │ │ │ │ + addseq r5, r5, #156, 12 @ 0x9c00000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc ab31c <__cxa_atexit@plt+0x9d168> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #36] @ ab328 <__cxa_atexit@plt+0x9d174> │ │ │ │ + bcc a53d4 <__cxa_atexit@plt+0x97220> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r8, [r2, r7, lsl #4]! │ │ │ │ + ldr r9, [r2, #4] │ │ │ │ + ldr r0, [r2, #8] │ │ │ │ + ldrb lr, [r2, #12] │ │ │ │ + sub r2, r6, #47 @ 0x2f │ │ │ │ + sub r7, r6, #39 @ 0x27 │ │ │ │ + sub r1, r6, #31 │ │ │ │ + str r1, [r3, #44] @ 0x2c │ │ │ │ + str r7, [r3, #48] @ 0x30 │ │ │ │ + str r2, [r3, #52] @ 0x34 │ │ │ │ + sub r1, r6, #23 │ │ │ │ + ldr ip, [pc, #88] @ a53e0 <__cxa_atexit@plt+0x9722c> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + ldr r2, [pc, #84] @ a53e4 <__cxa_atexit@plt+0x97230> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ + ldr r7, [pc, #80] @ a53e8 <__cxa_atexit@plt+0x97234> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr sl, [pc, #76] @ a53ec <__cxa_atexit@plt+0x97238> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str sl, [r3, #4] │ │ │ │ str r7, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + add r7, r3, #16 │ │ │ │ + stm r7, {r0, r2, r9, ip} │ │ │ │ + str r8, [r3, #32] │ │ │ │ + ldr r0, [pc, #52] @ a53f0 <__cxa_atexit@plt+0x9723c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #36] @ 0x24 │ │ │ │ + str r1, [r3, #40] @ 0x28 │ │ │ │ + strb lr, [r3, #8] │ │ │ │ + sub r7, r6, #15 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - addseq pc, r4, #196, 14 @ 0x3100000 │ │ │ │ - rsbseq r3, r9, #188, 14 @ 0x2f00000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r5, r5, #28, 6 @ 0x70000000 │ │ │ │ + addseq r5, r5, #172, 10 @ 0x2b000000 │ │ │ │ + addseq r5, r5, #188, 10 @ 0x2f000000 │ │ │ │ + addseq r5, r5, #220, 10 @ 0x37000000 │ │ │ │ + addseq r5, r5, #196, 10 @ 0x31000000 │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi ab3cc <__cxa_atexit@plt+0x9d218> │ │ │ │ - ldr r7, [pc, #140] @ ab3dc <__cxa_atexit@plt+0x9d228> │ │ │ │ + bhi a5438 <__cxa_atexit@plt+0x97284> │ │ │ │ + ldr r7, [pc, #52] @ a5448 <__cxa_atexit@plt+0x97294> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq ab3a8 <__cxa_atexit@plt+0x9d1f4> │ │ │ │ - ldr r2, [pc, #120] @ ab3e0 <__cxa_atexit@plt+0x9d22c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr r1, [r8, #7] │ │ │ │ - str r2, [r5, #-12]! │ │ │ │ - stmib r5, {r1, r7} │ │ │ │ - ldr r2, [pc, #100] @ ab3e4 <__cxa_atexit@plt+0x9d230> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - tst r2, #3 │ │ │ │ - beq ab3b8 <__cxa_atexit@plt+0x9d204> │ │ │ │ - ldr r1, [pc, #88] @ ab3e8 <__cxa_atexit@plt+0x9d234> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r2, #3] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq ab3c4 <__cxa_atexit@plt+0x9d210> │ │ │ │ - b ab4a8 <__cxa_atexit@plt+0x9d2f4> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq a542c <__cxa_atexit@plt+0x97278> │ │ │ │ + mov r7, sl │ │ │ │ + b a5458 <__cxa_atexit@plt+0x972a4> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ ab3ec <__cxa_atexit@plt+0x9d238> │ │ │ │ + ldr r7, [pc, #12] @ a544c <__cxa_atexit@plt+0x97298> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - addseq pc, r4, #192, 14 @ 0x3000000 │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - rsbseq r3, r9, #44, 14 @ 0xb00000 │ │ │ │ - rsbseq r3, r9, #252, 12 @ 0xfc00000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsbseq r9, r9, #28, 6 @ 0x70000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r5, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #76] @ ab45c <__cxa_atexit@plt+0x9d2a8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - str r5, [r3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r0, [r7, #15] │ │ │ │ + ldr lr, [pc, #108] @ a54e0 <__cxa_atexit@plt+0x9732c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + sub r1, r3, #4 │ │ │ │ + stm r1, {r0, r2, r5} │ │ │ │ mov r5, r3 │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - ldr r7, [pc, #56] @ ab460 <__cxa_atexit@plt+0x9d2ac> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + str lr, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - beq ab454 <__cxa_atexit@plt+0x9d2a0> │ │ │ │ - ldr r2, [pc, #44] @ ab464 <__cxa_atexit@plt+0x9d2b0> │ │ │ │ + beq a54d8 <__cxa_atexit@plt+0x97324> │ │ │ │ + ldr r2, [pc, #72] @ a54e4 <__cxa_atexit@plt+0x97330> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r3] │ │ │ │ - str r2, [r3, #-8] │ │ │ │ - str r1, [r3] │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a54d8 <__cxa_atexit@plt+0x97324> │ │ │ │ + ldr r2, [pc, #44] @ a54e8 <__cxa_atexit@plt+0x97334> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r1, [r3, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq ab454 <__cxa_atexit@plt+0x9d2a0> │ │ │ │ - b ab4a8 <__cxa_atexit@plt+0x9d2f4> │ │ │ │ + beq a54d8 <__cxa_atexit@plt+0x97324> │ │ │ │ + b a5588 <__cxa_atexit@plt+0x973d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - addseq pc, r4, #24, 14 @ 0x600000 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ ab49c <__cxa_atexit@plt+0x9d2e8> │ │ │ │ + ldr r3, [pc, #68] @ a5540 <__cxa_atexit@plt+0x9738c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ + str r2, [r5, #20] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a5538 <__cxa_atexit@plt+0x97384> │ │ │ │ + ldr r3, [pc, #40] @ a5544 <__cxa_atexit@plt+0x97390> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #16] │ │ │ │ tst r7, #3 │ │ │ │ - beq ab494 <__cxa_atexit@plt+0x9d2e0> │ │ │ │ - b ab4a8 <__cxa_atexit@plt+0x9d2f4> │ │ │ │ + beq a5538 <__cxa_atexit@plt+0x97384> │ │ │ │ + b a5588 <__cxa_atexit@plt+0x973d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r3, [pc, #228] @ ab598 <__cxa_atexit@plt+0x9d3e4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r4, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r3, r4} │ │ │ │ - tst r7, #3 │ │ │ │ - beq ab58c <__cxa_atexit@plt+0x9d3d8> │ │ │ │ - ldr r3, [pc, #204] @ ab59c <__cxa_atexit@plt+0x9d3e8> │ │ │ │ + ldr r3, [pc, #36] @ a557c <__cxa_atexit@plt+0x973c8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r0, #812] @ 0x32c │ │ │ │ - ldr r1, [r0, #820] @ 0x334 │ │ │ │ - ldr r9, [r5, #8]! │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [r2, #12] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r5, [r3, #12] │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r1, #4] │ │ │ │ - ldr r5, [r1] │ │ │ │ - ldrd sl, [r2, #72] @ 0x48 │ │ │ │ - sub r6, r6, r5 │ │ │ │ - subs r6, sl, r6 │ │ │ │ - sbc r1, fp, #0 │ │ │ │ - str r6, [r2, #72] @ 0x48 │ │ │ │ - str r1, [r2, #76] @ 0x4c │ │ │ │ - mov r6, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r5, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r8 │ │ │ │ - blx r9 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r4, r0 │ │ │ │ - bx r1 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x000001b4 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r4, [pc, #200] @ ab67c <__cxa_atexit@plt+0x9d4c8> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [r0, #812] @ 0x32c │ │ │ │ - ldr r9, [r5, #8]! │ │ │ │ - str r4, [r5] │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r4, [r5, #-4] │ │ │ │ - str r5, [r3, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r2, [r5, #72] @ 0x48 │ │ │ │ - ldr r1, [r5, #76] @ 0x4c │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r1, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r5, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r8 │ │ │ │ - blx r9 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + str r2, [r5, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a5574 <__cxa_atexit@plt+0x973c0> │ │ │ │ + b a5588 <__cxa_atexit@plt+0x973d4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r5, lsl #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ ab69c <__cxa_atexit@plt+0x9d4e8> │ │ │ │ + mov r2, r7 │ │ │ │ + ldr lr, [pc, #168] @ a563c <__cxa_atexit@plt+0x97488> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r1, [r3, #16]! │ │ │ │ + ldr r2, [r2, #3] │ │ │ │ + str lr, [r5] │ │ │ │ + str r2, [r1, r0]! │ │ │ │ + str r1, [r5, #20] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a561c <__cxa_atexit@plt+0x97468> │ │ │ │ + ldr lr, [pc, #124] @ a5640 <__cxa_atexit@plt+0x9748c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r7, [r2, #4]! │ │ │ │ + str lr, [r2] │ │ │ │ + str r0, [r1, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a5624 <__cxa_atexit@plt+0x97470> │ │ │ │ + ldr r2, [pc, #92] @ a5644 <__cxa_atexit@plt+0x97490> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r2, [r5, #16] │ │ │ │ + str r0, [r1, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a5630 <__cxa_atexit@plt+0x9747c> │ │ │ │ + ldrb r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + strb r7, [r1, #12] │ │ │ │ + ldr r7, [pc, #52] @ a5648 <__cxa_atexit@plt+0x97494> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - addseq lr, r4, #180, 30 @ 0x2d0 │ │ │ │ - rsbseq r3, r9, #96, 4 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi ab7ac <__cxa_atexit@plt+0x9d5f8> │ │ │ │ - ldr r7, [pc, #248] @ ab7bc <__cxa_atexit@plt+0x9d608> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + andeq r0, r0, ip, lsr #2 │ │ │ │ + andeq r0, r0, r0, ror r1 │ │ │ │ + addseq r5, r5, #80 @ 0x50 │ │ │ │ + andeq r0, r0, r5, lsl #7 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ - str r7, [r3, #-4]! │ │ │ │ - ldr r7, [pc, #236] @ ab7c0 <__cxa_atexit@plt+0x9d60c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + ldr r1, [pc, #120] @ a56e0 <__cxa_atexit@plt+0x9752c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3, #16] │ │ │ │ + ldr r2, [r2, #3] │ │ │ │ + str r1, [r3] │ │ │ │ + str r2, [r0, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq ab7a0 <__cxa_atexit@plt+0x9d5ec> │ │ │ │ - ldr r3, [pc, #224] @ ab7c4 <__cxa_atexit@plt+0x9d610> │ │ │ │ + beq a56c4 <__cxa_atexit@plt+0x97510> │ │ │ │ + ldr r3, [pc, #92] @ a56e4 <__cxa_atexit@plt+0x97530> │ │ │ │ add r3, pc, r3 │ │ │ │ + mov r2, r5 │ │ │ │ + str r3, [r2, #16]! │ │ │ │ + ldr r3, [r2, #-8] │ │ │ │ + ldr r1, [r2, #4] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r2, [r4, #812] @ 0x32c │ │ │ │ - ldr r1, [r4, #820] @ 0x334 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - ldr r3, [r2, #12] │ │ │ │ - str r5, [r3, #12] │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r1, #4] │ │ │ │ - ldr r5, [r1] │ │ │ │ - ldrd r0, [r2, #72] @ 0x48 │ │ │ │ - sub r6, r6, r5 │ │ │ │ - subs r0, r0, r6 │ │ │ │ - sbc r1, r1, #0 │ │ │ │ - strd r0, [r2, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, #512 @ 0x200 │ │ │ │ - blx r7 │ │ │ │ - mov r7, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ + str r7, [r1, #8] │ │ │ │ + tst r3, #3 │ │ │ │ + beq a56d0 <__cxa_atexit@plt+0x9751c> │ │ │ │ + ldrb r7, [r3, #3] │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + strb r7, [r1, #12] │ │ │ │ + ldr r7, [pc, #44] @ a56e8 <__cxa_atexit@plt+0x97534> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ ab7c8 <__cxa_atexit@plt+0x9d614> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #2 │ │ │ │ - addseq pc, r4, #240 @ 0xf0 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + addseq r4, r5, #168, 30 @ 0x2a0 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ - rsbseq r3, r9, #84, 6 @ 0x50000001 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r4, [pc, #188] @ ab8a0 <__cxa_atexit@plt+0x9d6ec> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [r0, #812] @ 0x32c │ │ │ │ - str r7, [r5] │ │ │ │ - str r4, [r5, #-4]! │ │ │ │ - ldr r4, [r3, #12] │ │ │ │ - str r5, [r4, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r4, [r0, #820] @ 0x334 │ │ │ │ - ldr r4, [r4] │ │ │ │ - ldrd r2, [r5, #72] @ 0x48 │ │ │ │ - sub r6, r6, r4 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r3, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, #512 @ 0x200 │ │ │ │ - blx r7 │ │ │ │ - mov r7, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r4, [pc, #196] @ ab97c <__cxa_atexit@plt+0x9d7c8> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [r0, #812] @ 0x32c │ │ │ │ - str r4, [r5] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - str r5, [r7, #12] │ │ │ │ - ldr r7, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r7, #4] │ │ │ │ - ldr r7, [r0, #812] @ 0x32c │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - ldr r5, [r5] │ │ │ │ - ldrd r2, [r7, #72] @ 0x48 │ │ │ │ - sub r6, r6, r5 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r3, #0 │ │ │ │ - strd r2, [r7, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, #1 │ │ │ │ - orr r0, r0, #512 @ 0x200 │ │ │ │ - blx r8 │ │ │ │ - mov r7, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r7, [pc, #76] @ a574c <__cxa_atexit@plt+0x97598> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #12]! │ │ │ │ + ldr r7, [r3, #-8] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc ab9e0 <__cxa_atexit@plt+0x9d82c> │ │ │ │ - ldr r8, [pc, #72] @ ab9ec <__cxa_atexit@plt+0x9d838> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #68] @ ab9f0 <__cxa_atexit@plt+0x9d83c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - sub r1, r6, #23 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - sub r0, r6, #15 │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx ip │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - addseq lr, r4, #228, 24 @ 0xe400 │ │ │ │ - addseq lr, r4, #128, 24 @ 0x8000 │ │ │ │ - rsbseq r3, r9, #112, 2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi aba4c <__cxa_atexit@plt+0x9d898> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq aba44 <__cxa_atexit@plt+0x9d890> │ │ │ │ - ldr r3, [pc, #44] @ aba54 <__cxa_atexit@plt+0x9d8a0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ aba58 <__cxa_atexit@plt+0x9d8a4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r5, r9 │ │ │ │ - b 3efb98 <__cxa_atexit@plt+0x3e19e4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - rsbseq r3, r9, #48, 2 │ │ │ │ - addseq lr, r4, #156, 22 @ 0x27000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi abad4 <__cxa_atexit@plt+0x9d920> │ │ │ │ - ldr r2, [pc, #100] @ abadc <__cxa_atexit@plt+0x9d928> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #92] @ abae0 <__cxa_atexit@plt+0x9d92c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ + ldr r2, [r2, #3] │ │ │ │ + str r2, [r1, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq abab8 <__cxa_atexit@plt+0x9d904> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - cmp r7, #0 │ │ │ │ - beq abac4 <__cxa_atexit@plt+0x9d910> │ │ │ │ - ldr r7, [pc, #56] @ abae8 <__cxa_atexit@plt+0x9d934> │ │ │ │ + beq a5740 <__cxa_atexit@plt+0x9758c> │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + ldrb r7, [r7, #3] │ │ │ │ + strb r7, [r3, #12] │ │ │ │ + ldr r7, [pc, #24] @ a5750 <__cxa_atexit@plt+0x9759c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ abae4 <__cxa_atexit@plt+0x9d930> │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + addseq r4, r5, #44, 30 @ 0xb0 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + ldrb r7, [r7, #3] │ │ │ │ + strb r7, [r3, #12] │ │ │ │ + ldr r7, [pc, #8] @ a577c <__cxa_atexit@plt+0x975c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - addseq lr, r4, #48, 22 @ 0xc000 │ │ │ │ - addseq lr, r4, #100, 22 @ 0x19000 │ │ │ │ - addseq lr, r4, #0, 22 │ │ │ │ + addseq r4, r5, #240, 28 @ 0xf00 │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ abb1c <__cxa_atexit@plt+0x9d968> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #28] @ abb20 <__cxa_atexit@plt+0x9d96c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add r7, r2, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - cmp r1, #0 │ │ │ │ - addeq r7, r3, #1 │ │ │ │ - bx r0 │ │ │ │ - addseq lr, r4, #52, 22 @ 0xd000 │ │ │ │ - addseq lr, r4, #172, 20 @ 0xac000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi abb58 <__cxa_atexit@plt+0x9d9a4> │ │ │ │ - ldr r7, [pc, #36] @ abb68 <__cxa_atexit@plt+0x9d9b4> │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi a57c4 <__cxa_atexit@plt+0x97610> │ │ │ │ + ldr r7, [pc, #52] @ a57d4 <__cxa_atexit@plt+0x97620> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - ldr r7, [pc, #28] @ abb6c <__cxa_atexit@plt+0x9d9b8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #16] @ abb70 <__cxa_atexit@plt+0x9d9bc> │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq a57b8 <__cxa_atexit@plt+0x97604> │ │ │ │ + mov r7, sl │ │ │ │ + b a57e4 <__cxa_atexit@plt+0x97630> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ a57d8 <__cxa_atexit@plt+0x97624> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - addseq lr, r4, #124, 22 @ 0x1f000 │ │ │ │ - rsbseq r3, r9, #80 @ 0x50 │ │ │ │ - rsbseq r3, r9, #36 @ 0x24 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #40] @ abbb0 <__cxa_atexit@plt+0x9d9fc> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsbseq r8, r9, #148, 30 @ 0x250 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r5, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r0, [r7, #15] │ │ │ │ + ldr lr, [pc, #108] @ a586c <__cxa_atexit@plt+0x976b8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + sub r1, r3, #4 │ │ │ │ + stm r1, {r0, r2, r5} │ │ │ │ + mov r5, r3 │ │ │ │ + str lr, [r5, #-12]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq a5864 <__cxa_atexit@plt+0x976b0> │ │ │ │ + ldr r2, [pc, #72] @ a5870 <__cxa_atexit@plt+0x976bc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a5864 <__cxa_atexit@plt+0x976b0> │ │ │ │ + ldr r2, [pc, #44] @ a5874 <__cxa_atexit@plt+0x976c0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a5864 <__cxa_atexit@plt+0x976b0> │ │ │ │ + b a5914 <__cxa_atexit@plt+0x97760> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #68] @ a58cc <__cxa_atexit@plt+0x97718> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ + str r2, [r5, #20] │ │ │ │ tst r7, #3 │ │ │ │ - beq abba8 <__cxa_atexit@plt+0x9d9f4> │ │ │ │ - ldr r3, [pc, #24] @ abbb4 <__cxa_atexit@plt+0x9da00> │ │ │ │ + beq a58c4 <__cxa_atexit@plt+0x97710> │ │ │ │ + ldr r3, [pc, #40] @ a58d0 <__cxa_atexit@plt+0x9771c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - b 3efb28 <__cxa_atexit@plt+0x3e1974> │ │ │ │ + str r2, [r5, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a58c4 <__cxa_atexit@plt+0x97710> │ │ │ │ + b a5914 <__cxa_atexit@plt+0x97760> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - rsbseq r2, r9, #224, 30 @ 0x380 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ abbd8 <__cxa_atexit@plt+0x9da24> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3efb28 <__cxa_atexit@plt+0x3e1974> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - rsbseq r2, r9, #188, 30 @ 0x2f0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ abc10 <__cxa_atexit@plt+0x9da5c> │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, r5, lsl #4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ a5908 <__cxa_atexit@plt+0x97754> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #28] @ abc14 <__cxa_atexit@plt+0x9da60> │ │ │ │ - add r9, pc, r9 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #20] @ abc18 <__cxa_atexit@plt+0x9da64> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #2 │ │ │ │ - mov r8, r7 │ │ │ │ - b 3efb30 <__cxa_atexit@plt+0x3e197c> │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - rsbseq r2, r9, #148, 30 @ 0x250 │ │ │ │ - addseq lr, r4, #64, 30 @ 0x100 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc abc54 <__cxa_atexit@plt+0x9daa0> │ │ │ │ - ldr r2, [pc, #32] @ abc60 <__cxa_atexit@plt+0x9daac> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - mov r7, r3 │ │ │ │ + str r2, [r5, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a5900 <__cxa_atexit@plt+0x9774c> │ │ │ │ + b a5914 <__cxa_atexit@plt+0x97760> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - @ instruction: 0xfffffe20 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r5, lsl #6 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + ldr lr, [pc, #168] @ a59c8 <__cxa_atexit@plt+0x97814> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r1, [r5, #20] │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi abca8 <__cxa_atexit@plt+0x9daf4> │ │ │ │ - ldr r7, [pc, #52] @ abcbc <__cxa_atexit@plt+0x9db08> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - ldr r7, [pc, #44] @ abcc0 <__cxa_atexit@plt+0x9db0c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r3, #16]! │ │ │ │ + ldr r2, [r2, #3] │ │ │ │ + str lr, [r5] │ │ │ │ + str r2, [r1, r0, lsl #4]! │ │ │ │ + str r1, [r5, #20] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a59a8 <__cxa_atexit@plt+0x977f4> │ │ │ │ + ldr lr, [pc, #124] @ a59cc <__cxa_atexit@plt+0x97818> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r7, [r2, #4]! │ │ │ │ + str lr, [r2] │ │ │ │ + str r0, [r1, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a59b0 <__cxa_atexit@plt+0x977fc> │ │ │ │ + ldr r2, [pc, #92] @ a59d0 <__cxa_atexit@plt+0x9781c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r2, [r5, #16] │ │ │ │ + str r0, [r1, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq abca0 <__cxa_atexit@plt+0x9daec> │ │ │ │ - b abcd0 <__cxa_atexit@plt+0x9db1c> │ │ │ │ + beq a59bc <__cxa_atexit@plt+0x97808> │ │ │ │ + ldrb r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + strb r7, [r1, #12] │ │ │ │ + ldr r7, [pc, #52] @ a59d4 <__cxa_atexit@plt+0x97820> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ abcc4 <__cxa_atexit@plt+0x9db10> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - addseq lr, r4, #180, 28 @ 0xb40 │ │ │ │ - rsbseq r2, r9, #16, 30 @ 0x40 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + andeq r0, r0, ip, lsr #2 │ │ │ │ + andeq r0, r0, r0, ror r1 │ │ │ │ + addseq r4, r5, #196, 24 @ 0xc400 │ │ │ │ + andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #224] @ abdb8 <__cxa_atexit@plt+0x9dc04> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ + mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ + ldr r1, [pc, #120] @ a5a6c <__cxa_atexit@plt+0x978b8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3, #16] │ │ │ │ + ldr r2, [r2, #3] │ │ │ │ + str r1, [r3] │ │ │ │ + str r2, [r0, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq abdb0 <__cxa_atexit@plt+0x9dbfc> │ │ │ │ - ldr r2, [r4, #812] @ 0x32c │ │ │ │ - ldr r1, [r4, #820] @ 0x334 │ │ │ │ - ldr r5, [pc, #184] @ abdbc <__cxa_atexit@plt+0x9dc08> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r0, [r2, #12] │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - str r3, [r0, #12] │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r1, #4] │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldrd r0, [r2, #72] @ 0x48 │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r0, r0, r6 │ │ │ │ - sbc r1, r1, #0 │ │ │ │ - strd r0, [r2, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - blx r8 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ + beq a5a50 <__cxa_atexit@plt+0x9789c> │ │ │ │ + ldr r3, [pc, #92] @ a5a70 <__cxa_atexit@plt+0x978bc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, r5 │ │ │ │ + str r3, [r2, #16]! │ │ │ │ + ldr r3, [r2, #-8] │ │ │ │ + ldr r1, [r2, #4] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r7, [r1, #8] │ │ │ │ + tst r3, #3 │ │ │ │ + beq a5a5c <__cxa_atexit@plt+0x978a8> │ │ │ │ + ldrb r7, [r3, #3] │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + strb r7, [r1, #12] │ │ │ │ + ldr r7, [pc, #44] @ a5a74 <__cxa_atexit@plt+0x978c0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - muleq r0, r8, r1 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + addseq r4, r5, #28, 24 @ 0x1c00 │ │ │ │ + andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r4, [pc, #192] @ abe94 <__cxa_atexit@plt+0x9dce0> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [r0, #812] @ 0x32c │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - str r4, [r5] │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ - ldr r4, [r7, #3] │ │ │ │ - str r5, [r3, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r2, [r5, #72] @ 0x48 │ │ │ │ - ldr r1, [r5, #76] @ 0x4c │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r1, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r5, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - blx r8 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r7, [pc, #76] @ a5ad8 <__cxa_atexit@plt+0x97924> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #12]! │ │ │ │ + ldr r7, [r3, #-8] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ abeb4 <__cxa_atexit@plt+0x9dd00> │ │ │ │ + ldr r2, [r2, #3] │ │ │ │ + str r2, [r1, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a5acc <__cxa_atexit@plt+0x97918> │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + ldrb r7, [r7, #3] │ │ │ │ + strb r7, [r3, #12] │ │ │ │ + ldr r7, [pc, #24] @ a5adc <__cxa_atexit@plt+0x97928> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - addseq lr, r4, #156, 14 @ 0x2700000 │ │ │ │ - rsbseq r2, r9, #116, 26 @ 0x1d00 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi abf18 <__cxa_atexit@plt+0x9dd64> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq abf10 <__cxa_atexit@plt+0x9dd5c> │ │ │ │ - ldr r3, [pc, #52] @ abf20 <__cxa_atexit@plt+0x9dd6c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #48] @ abf24 <__cxa_atexit@plt+0x9dd70> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r2, [pc, #44] @ abf28 <__cxa_atexit@plt+0x9dd74> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r5, sl │ │ │ │ - b 3efc98 <__cxa_atexit@plt+0x3e1ae4> │ │ │ │ ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - rsbseq r2, r9, #32, 26 @ 0x800 │ │ │ │ - rsbseq r2, r9, #44, 26 @ 0xb00 │ │ │ │ - addseq lr, r4, #208, 12 @ 0xd000000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi abf68 <__cxa_atexit@plt+0x9ddb4> │ │ │ │ - ldr r2, [pc, #40] @ abf74 <__cxa_atexit@plt+0x9ddc0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r3, {r2, r7} │ │ │ │ - ldr r3, [r7, #8] │ │ │ │ - ldr r2, [pc, #28] @ abf78 <__cxa_atexit@plt+0x9ddc4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - rsb r8, r3, #0 │ │ │ │ - b 3efc48 <__cxa_atexit@plt+0x3e1a94> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - addseq lr, r4, #104, 12 @ 0x6800000 │ │ │ │ - addseq lr, r4, #116, 12 @ 0x7400000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, r5, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi abff0 <__cxa_atexit@plt+0x9de3c> │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + addseq r4, r5, #160, 22 @ 0x28000 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + ldrb r7, [r7, #3] │ │ │ │ + strb r7, [r3, #12] │ │ │ │ + ldr r7, [pc, #8] @ a5b08 <__cxa_atexit@plt+0x97954> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + addseq r4, r5, #100, 22 @ 0x19000 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr lr, [r5] │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc abffc <__cxa_atexit@plt+0x9de48> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq abfe8 <__cxa_atexit@plt+0x9de34> │ │ │ │ - ldr r3, [pc, #80] @ ac010 <__cxa_atexit@plt+0x9de5c> │ │ │ │ + bcc a5b98 <__cxa_atexit@plt+0x979e4> │ │ │ │ + ldr r9, [pc, #136] @ a5bbc <__cxa_atexit@plt+0x97a08> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #132] @ a5bc0 <__cxa_atexit@plt+0x97a0c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + mov r3, r2 │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str sl, [r3, #28]! │ │ │ │ + sub r7, r6, #23 │ │ │ │ + cmp lr, #10 │ │ │ │ + ble a5b8c <__cxa_atexit@plt+0x979d8> │ │ │ │ + ldr r3, [pc, #76] @ a5bc4 <__cxa_atexit@plt+0x97a10> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #68] @ ac00c <__cxa_atexit@plt+0x9de58> │ │ │ │ - ldr r2, [pc, #72] @ ac014 <__cxa_atexit@plt+0x9de60> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - mvn r5, #7 │ │ │ │ - str r5, [r9, #8] │ │ │ │ - mov r5, sl │ │ │ │ - b 3efc48 <__cxa_atexit@plt+0x3e1a94> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + str r3, [r2, #36] @ 0x24 │ │ │ │ + str r7, [r2, #40] @ 0x28 │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + ldr r7, [pc, #40] @ a5bc8 <__cxa_atexit@plt+0x97a14> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str lr, [r5] │ │ │ │ + str sl, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - stcleq 12, cr12, [ip], {204} @ 0xcc │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ - addseq lr, r4, #0, 12 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, ip, lsl #16 │ │ │ │ + rsbseq r8, r9, #236, 22 @ 0x3b000 │ │ │ │ + rsbseq r8, r9, #172, 22 @ 0x2b000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi ac068 <__cxa_atexit@plt+0x9deb4> │ │ │ │ - ldr r2, [pc, #60] @ ac070 <__cxa_atexit@plt+0x9debc> │ │ │ │ + bhi a5c24 <__cxa_atexit@plt+0x97a70> │ │ │ │ + ldr r2, [pc, #64] @ a5c2c <__cxa_atexit@plt+0x97a78> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #56] @ a5c30 <__cxa_atexit@plt+0x97a7c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq ac05c <__cxa_atexit@plt+0x9dea8> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - mov r8, #11 │ │ │ │ - b 3efa68 <__cxa_atexit@plt+0x3e18b4> │ │ │ │ + beq a5c18 <__cxa_atexit@plt+0x97a64> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + b 3c21ac <__cxa_atexit@plt+0x3b3ff8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + addseq r4, r5, #220, 18 @ 0x370000 │ │ │ │ + rsbseq r8, r9, #68, 22 @ 0x11000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3c21ac <__cxa_atexit@plt+0x3b3ff8> │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, #11 │ │ │ │ - b 3efa68 <__cxa_atexit@plt+0x3e18b4> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a5c84 <__cxa_atexit@plt+0x97ad0> │ │ │ │ + ldr r8, [pc, #36] @ a5c8c <__cxa_atexit@plt+0x97ad8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #28] @ a5c90 <__cxa_atexit@plt+0x97adc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + subseq r9, pc, #11264 @ 0x2c00 │ │ │ │ + addseq r4, r5, #96, 18 @ 0x180000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi ac114 <__cxa_atexit@plt+0x9df60> │ │ │ │ - ldr r2, [pc, #132] @ ac130 <__cxa_atexit@plt+0x9df7c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ + bhi a5d08 <__cxa_atexit@plt+0x97b54> │ │ │ │ + ldr r6, [pc, #112] @ a5d24 <__cxa_atexit@plt+0x97b70> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ + str r6, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq ac108 <__cxa_atexit@plt+0x9df54> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc ac11c <__cxa_atexit@plt+0x9df68> │ │ │ │ - ldr r3, [pc, #88] @ ac134 <__cxa_atexit@plt+0x9df80> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #72] @ ac138 <__cxa_atexit@plt+0x9df84> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r3} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub sl, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, #11 │ │ │ │ - b 3efa68 <__cxa_atexit@plt+0x3e18b4> │ │ │ │ + beq a5cf8 <__cxa_atexit@plt+0x97b44> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a5d14 <__cxa_atexit@plt+0x97b60> │ │ │ │ + ldr r3, [pc, #68] @ a5d28 <__cxa_atexit@plt+0x97b74> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldrb r8, [r7, #3] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + b 3c1f3c <__cxa_atexit@plt+0x3b3d88> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - addseq lr, r4, #228, 8 @ 0xe4000000 │ │ │ │ - addseq lr, r4, #204, 8 @ 0xcc000000 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc ac18c <__cxa_atexit@plt+0x9dfd8> │ │ │ │ - ldr r2, [pc, #56] @ ac198 <__cxa_atexit@plt+0x9dfe4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r0, [pc, #40] @ ac19c <__cxa_atexit@plt+0x9dfe8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r2} │ │ │ │ - str r1, [r3, #12] │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc a5d68 <__cxa_atexit@plt+0x97bb4> │ │ │ │ + ldr r3, [pc, #36] @ a5d74 <__cxa_atexit@plt+0x97bc0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldrb r8, [r7, #3] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ add r5, r5, #8 │ │ │ │ - sub sl, r6, #6 │ │ │ │ - mov r8, #11 │ │ │ │ - b 3efa68 <__cxa_atexit@plt+0x3e18b4> │ │ │ │ + b 3c1f3c <__cxa_atexit@plt+0x3b3d88> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq lr, r4, #96, 8 @ 0x60000000 │ │ │ │ - addseq lr, r4, #72, 8 @ 0x48000000 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + @ instruction: 0xffffff00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi ac200 <__cxa_atexit@plt+0x9e04c> │ │ │ │ + bhi a5dd8 <__cxa_atexit@plt+0x97c24> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc ac20c <__cxa_atexit@plt+0x9e058> │ │ │ │ - ldr r2, [pc, #76] @ ac21c <__cxa_atexit@plt+0x9e068> │ │ │ │ + bcc a5de4 <__cxa_atexit@plt+0x97c30> │ │ │ │ + ldr r2, [pc, #76] @ a5df4 <__cxa_atexit@plt+0x97c40> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ ac220 <__cxa_atexit@plt+0x9e06c> │ │ │ │ + ldr r1, [pc, #72] @ a5df8 <__cxa_atexit@plt+0x97c44> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ ac224 <__cxa_atexit@plt+0x9e070> │ │ │ │ + ldr r8, [pc, #56] @ a5dfc <__cxa_atexit@plt+0x97c48> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffec4 │ │ │ │ - addseq lr, r4, #220, 6 @ 0x70000003 │ │ │ │ - subseq r4, pc, #7471104 @ 0x720000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ac278 <__cxa_atexit@plt+0x9e0c4> │ │ │ │ - ldr r2, [pc, #60] @ ac280 <__cxa_atexit@plt+0x9e0cc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ + @ instruction: 0xfffffef0 │ │ │ │ + addseq r4, r5, #36, 16 @ 0x240000 │ │ │ │ + subseq r9, pc, #2899968 @ 0x2c4000 │ │ │ │ + rsbseq r8, r9, #92, 18 @ 0x170000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r6 │ │ │ │ + sub r8, r5, #8 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi a5e7c <__cxa_atexit@plt+0x97cc8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a5e88 <__cxa_atexit@plt+0x97cd4> │ │ │ │ + ldr lr, [pc, #100] @ a5e98 <__cxa_atexit@plt+0x97ce4> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r7, r7, #8 │ │ │ │ + ldm r7, {r0, r1, r7} │ │ │ │ + ldr r3, [pc, #88] @ a5e9c <__cxa_atexit@plt+0x97ce8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r2, #4]! │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + str r0, [r2, #8] │ │ │ │ + str r1, [r2, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq ac26c <__cxa_atexit@plt+0x9e0b8> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ + beq a5e70 <__cxa_atexit@plt+0x97cbc> │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ - mov r8, #11 │ │ │ │ - b 3efa68 <__cxa_atexit@plt+0x3e18b4> │ │ │ │ + mov r8, #0 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3c21b4 <__cxa_atexit@plt+0x3b4000> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r8 │ │ │ │ bx r0 │ │ │ │ + mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0xffffff38 │ │ │ │ + rsbseq r8, r9, #188, 16 @ 0xbc0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - mov r8, #11 │ │ │ │ - b 3efa68 <__cxa_atexit@plt+0x3e18b4> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + mov r8, #0 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3c21b4 <__cxa_atexit@plt+0x3b4000> │ │ │ │ + rsbseq r8, r9, #156, 16 @ 0x9c0000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc a5f10 <__cxa_atexit@plt+0x97d5c> │ │ │ │ + ldr r3, [pc, #56] @ a5f20 <__cxa_atexit@plt+0x97d6c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r8, [pc, #40] @ a5f24 <__cxa_atexit@plt+0x97d70> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + subseq r9, pc, #9043968 @ 0x8a0000 │ │ │ │ + rsbseq r8, r9, #64, 16 @ 0x400000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi ac324 <__cxa_atexit@plt+0x9e170> │ │ │ │ - ldr r2, [pc, #132] @ ac340 <__cxa_atexit@plt+0x9e18c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ + bhi a5fbc <__cxa_atexit@plt+0x97e08> │ │ │ │ + ldr r6, [pc, #140] @ a5fd8 <__cxa_atexit@plt+0x97e24> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str r6, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ tst r7, #3 │ │ │ │ - beq ac318 <__cxa_atexit@plt+0x9e164> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc ac32c <__cxa_atexit@plt+0x9e178> │ │ │ │ - ldr r3, [pc, #88] @ ac344 <__cxa_atexit@plt+0x9e190> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #72] @ ac348 <__cxa_atexit@plt+0x9e194> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r3} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub sl, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, #11 │ │ │ │ - b 3efa68 <__cxa_atexit@plt+0x3e18b4> │ │ │ │ + beq a5fac <__cxa_atexit@plt+0x97df8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a5fc8 <__cxa_atexit@plt+0x97e14> │ │ │ │ + ldr r3, [pc, #84] @ a5fdc <__cxa_atexit@plt+0x97e28> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r0, [r9, #8] │ │ │ │ + str r2, [r9, #12] │ │ │ │ + str r1, [r9, #16] │ │ │ │ + b 3c2104 <__cxa_atexit@plt+0x3b3f50> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, #20 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - addseq lr, r4, #212, 4 @ 0x4000000d │ │ │ │ - addseq lr, r4, #188, 4 @ 0xc000000b │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc ac39c <__cxa_atexit@plt+0x9e1e8> │ │ │ │ - ldr r2, [pc, #56] @ ac3a8 <__cxa_atexit@plt+0x9e1f4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r0, [pc, #40] @ ac3ac <__cxa_atexit@plt+0x9e1f8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r2} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - add r5, r5, #8 │ │ │ │ - sub sl, r6, #6 │ │ │ │ - mov r8, #11 │ │ │ │ - b 3efa68 <__cxa_atexit@plt+0x3e18b4> │ │ │ │ - mov r3, #12 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + rsbseq r8, r9, #136, 14 @ 0x2200000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc a6030 <__cxa_atexit@plt+0x97e7c> │ │ │ │ + ldr r3, [pc, #52] @ a603c <__cxa_atexit@plt+0x97e88> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r0, [r9, #8] │ │ │ │ + str r2, [r9, #12] │ │ │ │ + str r1, [r9, #16] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 3c2104 <__cxa_atexit@plt+0x3b3f50> │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq lr, r4, #80, 4 │ │ │ │ - addseq lr, r4, #56, 4 @ 0x80000003 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + rsbseq r8, r9, #40, 14 @ 0xa00000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi ac410 <__cxa_atexit@plt+0x9e25c> │ │ │ │ + bhi a60b4 <__cxa_atexit@plt+0x97f00> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ + add r6, r9, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc ac41c <__cxa_atexit@plt+0x9e268> │ │ │ │ - ldr r2, [pc, #76] @ ac42c <__cxa_atexit@plt+0x9e278> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ ac430 <__cxa_atexit@plt+0x9e27c> │ │ │ │ + bcc a60c0 <__cxa_atexit@plt+0x97f0c> │ │ │ │ + ldr lr, [pc, #92] @ a60d0 <__cxa_atexit@plt+0x97f1c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #88] @ a60d4 <__cxa_atexit@plt+0x97f20> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ ac434 <__cxa_atexit@plt+0x9e280> │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ + ldr r8, [pc, #64] @ a60d8 <__cxa_atexit@plt+0x97f24> │ │ │ │ add r8, pc, r8 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ + str lr, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + str r2, [r9, #20] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffec4 │ │ │ │ - addseq lr, r4, #204, 2 @ 0x33 │ │ │ │ - subseq r4, pc, #165675008 @ 0x9e00000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi ac47c <__cxa_atexit@plt+0x9e2c8> │ │ │ │ - ldr r7, [pc, #52] @ ac490 <__cxa_atexit@plt+0x9e2dc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq ac470 <__cxa_atexit@plt+0x9e2bc> │ │ │ │ - mov r7, r9 │ │ │ │ - b ac4a0 <__cxa_atexit@plt+0x9e2ec> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ ac494 <__cxa_atexit@plt+0x9e2e0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + @ instruction: 0xfffffebc │ │ │ │ + addseq r4, r5, #88, 10 @ 0x16000000 │ │ │ │ + subseq r9, pc, #265289728 @ 0xfd00000 │ │ │ │ + rsbseq r8, r9, #140, 12 @ 0x8c00000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a617c <__cxa_atexit@plt+0x97fc8> │ │ │ │ + ldr lr, [pc, #152] @ a6198 <__cxa_atexit@plt+0x97fe4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + add r7, r7, #16 │ │ │ │ + ldm r7, {r0, r6, r7} │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r6, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ + tst r7, #3 │ │ │ │ + beq a616c <__cxa_atexit@plt+0x97fb8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a6188 <__cxa_atexit@plt+0x97fd4> │ │ │ │ + ldr r3, [pc, #92] @ a619c <__cxa_atexit@plt+0x97fe8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + ldr r3, [r5, #-16] │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + str r0, [r9, #8] │ │ │ │ + str r2, [r9, #12] │ │ │ │ + str r1, [r9, #16] │ │ │ │ + str r3, [r9, #20] │ │ │ │ + b 3c1f3c <__cxa_atexit@plt+0x3b3d88> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq r2, r9, #40, 18 @ 0xa0000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq ac528 <__cxa_atexit@plt+0x9e374> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne ac538 <__cxa_atexit@plt+0x9e384> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - sub r2, r3, #3 │ │ │ │ - cmp r2, #13 │ │ │ │ - bhi ac638 <__cxa_atexit@plt+0x9e484> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - add r1, pc, #4 │ │ │ │ - ldr r2, [r1, r2, lsl #2] │ │ │ │ - add pc, r1, r2 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r8, lsr #2 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r8, asr #2 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r8, lsr r1 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - ldr r8, [pc, #320] @ ac660 <__cxa_atexit@plt+0x9e4ac> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #296] @ ac658 <__cxa_atexit@plt+0x9e4a4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #276] @ ac654 <__cxa_atexit@plt+0x9e4a0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #316] @ ac68c <__cxa_atexit@plt+0x9e4d8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #272] @ ac670 <__cxa_atexit@plt+0x9e4bc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #288] @ ac690 <__cxa_atexit@plt+0x9e4dc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r2, [pc, #260] @ ac684 <__cxa_atexit@plt+0x9e4d0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq ac648 <__cxa_atexit@plt+0x9e494> │ │ │ │ - mov r7, r3 │ │ │ │ - b ac6a0 <__cxa_atexit@plt+0x9e4ec> │ │ │ │ - ldr r8, [pc, #200] @ ac668 <__cxa_atexit@plt+0x9e4b4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #188] @ ac66c <__cxa_atexit@plt+0x9e4b8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #188] @ ac67c <__cxa_atexit@plt+0x9e4c8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #148] @ ac664 <__cxa_atexit@plt+0x9e4b0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r2, [pc, #148] @ ac674 <__cxa_atexit@plt+0x9e4c0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq ac648 <__cxa_atexit@plt+0x9e494> │ │ │ │ - mov r7, r3 │ │ │ │ - b ac760 <__cxa_atexit@plt+0x9e5ac> │ │ │ │ - ldr r8, [pc, #148] @ ac694 <__cxa_atexit@plt+0x9e4e0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #104] @ ac678 <__cxa_atexit@plt+0x9e4c4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #104] @ ac688 <__cxa_atexit@plt+0x9e4d4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #80] @ ac680 <__cxa_atexit@plt+0x9e4cc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #28] @ ac65c <__cxa_atexit@plt+0x9e4a8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - subseq r4, pc, #176, 8 @ 0xb0000000 │ │ │ │ - subseq r4, pc, #-922746880 @ 0xc9000000 │ │ │ │ - subseq r4, pc, #67108867 @ 0x4000003 │ │ │ │ - subseq r4, pc, #-352321536 @ 0xeb000000 │ │ │ │ - subseq r4, pc, #1224736768 @ 0x49000000 │ │ │ │ - subseq r4, pc, #140, 8 @ 0x8c000000 │ │ │ │ - subseq r4, pc, #140, 8 @ 0x8c000000 │ │ │ │ - subseq r4, pc, #236, 8 @ 0xec000000 │ │ │ │ - andeq r0, r0, ip, ror r1 │ │ │ │ - subseq r4, pc, #1577058304 @ 0x5e000000 │ │ │ │ - subseq r4, pc, #-1124073472 @ 0xbd000000 │ │ │ │ - subseq r4, pc, #92, 8 @ 0x5c000000 │ │ │ │ - andeq r0, r0, ip, lsl r1 │ │ │ │ - subseq r4, pc, #-1895825408 @ 0x8f000000 │ │ │ │ - subseq r4, pc, #108, 10 @ 0x1b000000 │ │ │ │ - subseq r4, pc, #88, 10 @ 0x16000000 │ │ │ │ - subseq r4, pc, #-754974720 @ 0xd3000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc ac734 <__cxa_atexit@plt+0x9e580> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - add r9, r6, #4 │ │ │ │ - cmp r0, #10 │ │ │ │ - ble ac708 <__cxa_atexit@plt+0x9e554> │ │ │ │ - ldr lr, [pc, #116] @ ac744 <__cxa_atexit@plt+0x9e590> │ │ │ │ + mov r5, #24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + @ instruction: 0xffffff08 │ │ │ │ + rsbseq r8, r9, #200, 10 @ 0x32000000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc a61f8 <__cxa_atexit@plt+0x98044> │ │ │ │ + ldr r3, [pc, #60] @ a6204 <__cxa_atexit@plt+0x98050> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + str r0, [r9, #8] │ │ │ │ + str r2, [r9, #12] │ │ │ │ + str r1, [r9, #16] │ │ │ │ + str r3, [r9, #20] │ │ │ │ + add r5, r5, #20 │ │ │ │ + b 3c1f3c <__cxa_atexit@plt+0x3b3d88> │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + @ instruction: 0xfffffe80 │ │ │ │ + rsbseq r8, r9, #92, 10 @ 0x17000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc a626c <__cxa_atexit@plt+0x980b8> │ │ │ │ + ldr sl, [pc, #72] @ a627c <__cxa_atexit@plt+0x980c8> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + ldr lr, [pc, #52] @ a6280 <__cxa_atexit@plt+0x980cc> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #112] @ ac748 <__cxa_atexit@plt+0x9e594> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r7, [pc, #104] @ ac74c <__cxa_atexit@plt+0x9e598> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r6, #12 │ │ │ │ - stm r8, {r1, r2, r7} │ │ │ │ - str r0, [r6, #24] │ │ │ │ - str r9, [r6, #28] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str lr, [r6, #4] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + str sl, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + str r3, [r9, #20] │ │ │ │ + str r2, [r9, #24] │ │ │ │ + mov r8, lr │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - add r3, r6, #16 │ │ │ │ - ldr r0, [pc, #60] @ ac750 <__cxa_atexit@plt+0x9e59c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r8, [pc, #56] @ ac754 <__cxa_atexit@plt+0x9e5a0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r0, [r6, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - @ instruction: 0xfffffce4 │ │ │ │ - addseq sp, r4, #236, 28 @ 0xec0 │ │ │ │ - addseq sp, r4, #216, 28 @ 0xd80 │ │ │ │ - @ instruction: 0xfffffb18 │ │ │ │ - subseq r4, pc, #-134217727 @ 0xf8000001 │ │ │ │ + @ instruction: 0xfffffeb0 │ │ │ │ + subseq r9, pc, #88, 10 @ 0x16000000 │ │ │ │ + rsbseq r8, r9, #228, 8 @ 0xe4000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r7, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi a6334 <__cxa_atexit@plt+0x98180> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc ac7f4 <__cxa_atexit@plt+0x9e640> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - add r9, r6, #4 │ │ │ │ - cmp r0, #10 │ │ │ │ - ble ac7c8 <__cxa_atexit@plt+0x9e614> │ │ │ │ - ldr lr, [pc, #116] @ ac804 <__cxa_atexit@plt+0x9e650> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #112] @ ac808 <__cxa_atexit@plt+0x9e654> │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a633c <__cxa_atexit@plt+0x98188> │ │ │ │ + ldr r1, [pc, #164] @ a6364 <__cxa_atexit@plt+0x981b0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r7, {r1, r3} │ │ │ │ + ldr r1, [pc, #156] @ a6368 <__cxa_atexit@plt+0x981b4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + ldr r3, [r3, #12] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #140] @ a636c <__cxa_atexit@plt+0x981b8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r7, [pc, #104] @ ac80c <__cxa_atexit@plt+0x9e658> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r6, #12 │ │ │ │ - stm r8, {r1, r2, r7} │ │ │ │ - str r0, [r6, #24] │ │ │ │ - str r9, [r6, #28] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str lr, [r6, #4] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + stmib r9, {r0, r1, r3} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + add r6, r9, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a6354 <__cxa_atexit@plt+0x981a0> │ │ │ │ + ldr sl, [pc, #116] @ a6370 <__cxa_atexit@plt+0x981bc> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + ldr lr, [pc, #96] @ a6374 <__cxa_atexit@plt+0x981c0> │ │ │ │ + add lr, pc, lr │ │ │ │ + str sl, [r9, #16]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + str r3, [r9, #20] │ │ │ │ + str r2, [r9, #24] │ │ │ │ + mov r8, lr │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + mov r6, r9 │ │ │ │ + b a6344 <__cxa_atexit@plt+0x98190> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - add r3, r6, #16 │ │ │ │ - ldr r0, [pc, #60] @ ac810 <__cxa_atexit@plt+0x9e65c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r8, [pc, #56] @ ac814 <__cxa_atexit@plt+0x9e660> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r0, [r6, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - @ instruction: 0xfffffa14 │ │ │ │ - addseq sp, r4, #44, 28 @ 0x2c0 │ │ │ │ - addseq sp, r4, #24, 28 @ 0x180 │ │ │ │ - @ instruction: 0xfffff848 │ │ │ │ - subseq r4, pc, #536870920 @ 0x20000008 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi ac874 <__cxa_atexit@plt+0x9e6c0> │ │ │ │ - ldr r7, [pc, #80] @ ac894 <__cxa_atexit@plt+0x9e6e0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #76] @ ac898 <__cxa_atexit@plt+0x9e6e4> │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + addseq r4, r5, #20, 6 @ 0x50000000 │ │ │ │ + addseq r4, r5, #20, 6 @ 0x50000000 │ │ │ │ + addseq r4, r5, #252, 4 @ 0xc000000f │ │ │ │ + @ instruction: 0xfffffde8 │ │ │ │ + subseq r9, pc, #144, 8 @ 0x90000000 │ │ │ │ + rsbseq r8, r9, #236, 6 @ 0xb0000003 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a63e0 <__cxa_atexit@plt+0x9822c> │ │ │ │ + ldr r2, [pc, #76] @ a63f0 <__cxa_atexit@plt+0x9823c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ a63f4 <__cxa_atexit@plt+0x98240> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #52] @ a63f8 <__cxa_atexit@plt+0x98244> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #129 @ 0x81 │ │ │ │ - str r7, [r3, #-12] │ │ │ │ - stmdb r3, {r2, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq ac868 <__cxa_atexit@plt+0x9e6b4> │ │ │ │ - mov r7, r9 │ │ │ │ - b ac4a0 <__cxa_atexit@plt+0x9e2ec> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ ac89c <__cxa_atexit@plt+0x9e6e8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r5, [pc, #28] @ ac8a0 <__cxa_atexit@plt+0x9e6ec> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #129 @ 0x81 │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffc58 │ │ │ │ - addseq sp, r4, #124, 26 @ 0x1f00 │ │ │ │ - rsbseq r2, r9, #48, 10 @ 0xc000000 │ │ │ │ - addseq sp, r4, #68, 26 @ 0x1100 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + @ instruction: 0xfffffee8 │ │ │ │ + addseq r4, r5, #56, 4 @ 0x80000003 │ │ │ │ + addseq r4, r5, #24, 4 @ 0x80000001 │ │ │ │ + @ instruction: 0xfffff6f8 │ │ │ │ + andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq r0, r5, r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ ac8c8 <__cxa_atexit@plt+0x9e714> │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc a648c <__cxa_atexit@plt+0x982d8> │ │ │ │ + ldr r7, [pc, #124] @ a64ac <__cxa_atexit@plt+0x982f8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #120] @ a64b0 <__cxa_atexit@plt+0x982fc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldm r5, {r0, r1} │ │ │ │ + mov r3, r2 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r1, r3, sl} │ │ │ │ + str r9, [r3, #28]! │ │ │ │ + sub r7, r6, #23 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble a6480 <__cxa_atexit@plt+0x982cc> │ │ │ │ + ldr r3, [pc, #72] @ a64b4 <__cxa_atexit@plt+0x98300> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 3efa10 <__cxa_atexit@plt+0x3e185c> │ │ │ │ - rsbseq r2, r9, #240, 8 @ 0xf0000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ac91c <__cxa_atexit@plt+0x9e768> │ │ │ │ - ldr r2, [pc, #60] @ ac924 <__cxa_atexit@plt+0x9e770> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq ac910 <__cxa_atexit@plt+0x9e75c> │ │ │ │ - ldr r3, [pc, #40] @ ac928 <__cxa_atexit@plt+0x9e774> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - mov r8, #11 │ │ │ │ - b 3efa68 <__cxa_atexit@plt+0x3e18b4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r3, [r2, #36] @ 0x24 │ │ │ │ + str r7, [r2, #40] @ 0x28 │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - addseq sp, r4, #208, 24 @ 0xd000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ ac950 <__cxa_atexit@plt+0x9e79c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, #11 │ │ │ │ - b 3efa68 <__cxa_atexit@plt+0x3e18b4> │ │ │ │ - addseq sp, r4, #148, 24 @ 0x9400 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ac9a4 <__cxa_atexit@plt+0x9e7f0> │ │ │ │ - ldr r2, [pc, #60] @ ac9ac <__cxa_atexit@plt+0x9e7f8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq ac998 <__cxa_atexit@plt+0x9e7e4> │ │ │ │ - ldr r3, [pc, #40] @ ac9b0 <__cxa_atexit@plt+0x9e7fc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - mov r8, #11 │ │ │ │ - b 3efa68 <__cxa_atexit@plt+0x3e18b4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #36] @ a64b8 <__cxa_atexit@plt+0x98304> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - addseq sp, r4, #72, 24 @ 0x4800 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ ac9d8 <__cxa_atexit@plt+0x9e824> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, #11 │ │ │ │ - b 3efa68 <__cxa_atexit@plt+0x3e18b4> │ │ │ │ - addseq sp, r4, #12, 24 @ 0xc00 │ │ │ │ - rsbseq r2, r9, #208, 6 @ 0x40000003 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + @ instruction: 0xfffff7a4 │ │ │ │ + @ instruction: 0xfffffddc │ │ │ │ + @ instruction: 0xffffff18 │ │ │ │ + rsbseq r8, r9, #248, 4 @ 0x8000000f │ │ │ │ + rsbseq r8, r9, #196, 4 @ 0x4000000c │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi aca24 <__cxa_atexit@plt+0x9e870> │ │ │ │ - ldr r7, [pc, #52] @ aca38 <__cxa_atexit@plt+0x9e884> │ │ │ │ + bhi a6528 <__cxa_atexit@plt+0x98374> │ │ │ │ + ldr r7, [pc, #88] @ a653c <__cxa_atexit@plt+0x98388> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq aca18 <__cxa_atexit@plt+0x9e864> │ │ │ │ - mov r7, r8 │ │ │ │ - b aca4c <__cxa_atexit@plt+0x9e898> │ │ │ │ + beq a6514 <__cxa_atexit@plt+0x98360> │ │ │ │ + ldr r2, [pc, #72] @ a6540 <__cxa_atexit@plt+0x9838c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + ldr r7, [r3, #-4] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a6520 <__cxa_atexit@plt+0x9836c> │ │ │ │ + b a6590 <__cxa_atexit@plt+0x983dc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ aca3c <__cxa_atexit@plt+0x9e888> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ a6544 <__cxa_atexit@plt+0x98390> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsbseq r2, r9, #208, 6 @ 0x40000003 │ │ │ │ - rsbseq r2, r9, #112, 6 @ 0xc0000001 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + rsbseq r8, r9, #108, 4 @ 0xc0000006 │ │ │ │ + rsbseq r8, r9, #60, 4 @ 0xc0000003 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - beq acadc <__cxa_atexit@plt+0x9e928> │ │ │ │ - cmp r6, #3 │ │ │ │ - bne acaf8 <__cxa_atexit@plt+0x9e944> │ │ │ │ - bic r6, r7, #3 │ │ │ │ - ldr r6, [r6] │ │ │ │ - ldrh r6, [r6, #-2] │ │ │ │ - sub r6, r6, #3 │ │ │ │ - cmp r6, #13 │ │ │ │ - bhi acca0 <__cxa_atexit@plt+0x9eaec> │ │ │ │ - add r3, pc, #4 │ │ │ │ - ldr r6, [r3, r6, lsl #2] │ │ │ │ - add pc, r3, r6 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r8, asr r1 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq r0, r0, r4, ror r1 │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ - andeq r0, r0, ip, lsr r1 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - andeq r0, r0, r0, ror #3 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, r8, lsr #3 │ │ │ │ - ldr r7, [pc, #536] @ acce0 <__cxa_atexit@plt+0x9eb2c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #528] @ acce4 <__cxa_atexit@plt+0x9eb30> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #492] @ accd0 <__cxa_atexit@plt+0x9eb1c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #484] @ accd4 <__cxa_atexit@plt+0x9eb20> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #456] @ accc8 <__cxa_atexit@plt+0x9eb14> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #448] @ acccc <__cxa_atexit@plt+0x9eb18> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #540] @ acd38 <__cxa_atexit@plt+0x9eb84> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #532] @ acd3c <__cxa_atexit@plt+0x9eb88> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #456] @ acd00 <__cxa_atexit@plt+0x9eb4c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #448] @ acd04 <__cxa_atexit@plt+0x9eb50> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #492] @ acd40 <__cxa_atexit@plt+0x9eb8c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #484] @ acd44 <__cxa_atexit@plt+0x9eb90> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r6, r9 │ │ │ │ + ldr r3, [pc, #36] @ a6580 <__cxa_atexit@plt+0x983cc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a6578 <__cxa_atexit@plt+0x983c4> │ │ │ │ + b a6590 <__cxa_atexit@plt+0x983dc> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsbseq r8, r9, #0, 4 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ + stm r5, {r0, r7} │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc accbc <__cxa_atexit@plt+0x9eb08> │ │ │ │ - ldr r3, [pc, #424] @ acd28 <__cxa_atexit@plt+0x9eb74> │ │ │ │ + bcc a6620 <__cxa_atexit@plt+0x9846c> │ │ │ │ + ldr r9, [pc, #128] @ a6644 <__cxa_atexit@plt+0x98490> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr sl, [pc, #124] @ a6648 <__cxa_atexit@plt+0x98494> │ │ │ │ + add sl, pc, sl │ │ │ │ + mov r3, r2 │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str lr, [r3, #28]! │ │ │ │ + sub r7, r6, #23 │ │ │ │ + cmp r1, #10 │ │ │ │ + ble a6614 <__cxa_atexit@plt+0x98460> │ │ │ │ + ldr r3, [pc, #76] @ a664c <__cxa_atexit@plt+0x98498> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #420] @ acd2c <__cxa_atexit@plt+0x9eb78> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b acc1c <__cxa_atexit@plt+0x9ea68> │ │ │ │ - ldr r7, [pc, #348] @ accf0 <__cxa_atexit@plt+0x9eb3c> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r3, [r2, #36] @ 0x24 │ │ │ │ + str r7, [r2, #40] @ 0x28 │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ a6650 <__cxa_atexit@plt+0x9849c> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #340] @ accf4 <__cxa_atexit@plt+0x9eb40> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r6, r9 │ │ │ │ + mov r0, #40 @ 0x28 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + str r1, [r5, #-12]! │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str lr, [r5, #4] │ │ │ │ + str r8, [r5, #8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #328] @ accf8 <__cxa_atexit@plt+0x9eb44> │ │ │ │ + @ instruction: 0xfffff610 │ │ │ │ + @ instruction: 0xfffffc48 │ │ │ │ + @ instruction: 0xfffffd84 │ │ │ │ + rsbseq r8, r9, #100, 2 │ │ │ │ + rsbseq r8, r9, #44, 2 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi a6704 <__cxa_atexit@plt+0x98550> │ │ │ │ + ldr r7, [pc, #200] @ a6740 <__cxa_atexit@plt+0x9858c> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #320] @ accfc <__cxa_atexit@plt+0x9eb48> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r6, r9 │ │ │ │ + mov r2, r5 │ │ │ │ + str r7, [r2, #-8]! │ │ │ │ + str r9, [r2, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq a66f4 <__cxa_atexit@plt+0x98540> │ │ │ │ + ldr r3, [pc, #176] @ a6744 <__cxa_atexit@plt+0x98590> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr lr, [r8, #3] │ │ │ │ + ldr r9, [r8, #7] │ │ │ │ + ldr r1, [r8, #11] │ │ │ │ + ldr r7, [r8, #15] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc a6714 <__cxa_atexit@plt+0x98560> │ │ │ │ + ldr r0, [pc, #136] @ a6750 <__cxa_atexit@plt+0x9859c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r5, [pc, #132] @ a6754 <__cxa_atexit@plt+0x985a0> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r0, [r6, #4]! │ │ │ │ + add r0, r6, #8 │ │ │ │ + stm r0, {r1, r5, r7} │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r9, [r6, #24] │ │ │ │ + str lr, [r6, #28]! │ │ │ │ + sub r7, r3, #23 │ │ │ │ + mov r5, r2 │ │ │ │ + b 3c1e84 <__cxa_atexit@plt+0x3b3cd0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #332] @ acd18 <__cxa_atexit@plt+0x9eb64> │ │ │ │ + ldr r7, [pc, #64] @ a674c <__cxa_atexit@plt+0x98598> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #324] @ acd1c <__cxa_atexit@plt+0x9eb68> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r6, r9 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #256] @ acce8 <__cxa_atexit@plt+0x9eb34> │ │ │ │ + ldr r7, [pc, #44] @ a6748 <__cxa_atexit@plt+0x98594> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #248] @ accec <__cxa_atexit@plt+0x9eb38> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r6, r9 │ │ │ │ + mov r0, #40 @ 0x28 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r0, #0 │ │ │ │ + str r0, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str lr, [r5, #4] │ │ │ │ + str r9, [r5, #8] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc accbc <__cxa_atexit@plt+0x9eb08> │ │ │ │ - ldr r3, [pc, #244] @ acd08 <__cxa_atexit@plt+0x9eb54> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #240] @ acd0c <__cxa_atexit@plt+0x9eb58> │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + addseq r3, r5, #160, 30 @ 0x280 │ │ │ │ + rsbseq r8, r9, #112 @ 0x70 │ │ │ │ + rsbseq r8, r9, #152 @ 0x98 │ │ │ │ + @ instruction: 0xfffff50c │ │ │ │ + @ instruction: 0xfffffb44 │ │ │ │ + rsbseq r8, r9, #44 @ 0x2c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #144] @ a67fc <__cxa_atexit@plt+0x98648> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r3, [r7, #15] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + stmdb r5, {r0, r3} │ │ │ │ + str r2, [r5] │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc a67d0 <__cxa_atexit@plt+0x9861c> │ │ │ │ + ldr r9, [pc, #100] @ a6800 <__cxa_atexit@plt+0x9864c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #96] @ a6804 <__cxa_atexit@plt+0x98650> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r7, [pc, #272] @ acd48 <__cxa_atexit@plt+0x9eb94> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [r5] │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str lr, [r6, #28]! │ │ │ │ + sub r7, r3, #23 │ │ │ │ + bx r2 │ │ │ │ + ldr r7, [pc, #48] @ a6808 <__cxa_atexit@plt+0x98654> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #264] @ acd4c <__cxa_atexit@plt+0x9eb98> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r6, r9 │ │ │ │ + mov r0, #40 @ 0x28 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r0, #0 │ │ │ │ + str r0, [r5, #-20]! @ 0xffffffec │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str lr, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #188] @ acd10 <__cxa_atexit@plt+0x9eb5c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #180] @ acd14 <__cxa_atexit@plt+0x9eb60> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r6, r9 │ │ │ │ + addseq r3, r5, #200, 28 @ 0xc80 │ │ │ │ + @ instruction: 0xfffff438 │ │ │ │ + @ instruction: 0xfffffa70 │ │ │ │ + rsbseq r7, r9, #180, 30 @ 0x2d0 │ │ │ │ + rsbseq r7, r9, #140, 30 @ 0x230 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r3, [pc, #8] @ a6834 <__cxa_atexit@plt+0x98680> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 3c1e3c <__cxa_atexit@plt+0x3b3c88> │ │ │ │ + rsbseq r7, r9, #120, 30 @ 0x1e0 │ │ │ │ + rsbseq r7, r9, #72, 30 @ 0x120 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi a68f4 <__cxa_atexit@plt+0x98740> │ │ │ │ + ldr r3, [pc, #212] @ a6930 <__cxa_atexit@plt+0x9877c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq a68e4 <__cxa_atexit@plt+0x98730> │ │ │ │ + ldr r2, [pc, #192] @ a6934 <__cxa_atexit@plt+0x98780> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr lr, [r8, #3] │ │ │ │ + ldr r9, [r8, #7] │ │ │ │ + ldr r1, [r8, #11] │ │ │ │ + ldr r7, [r8, #15] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + ldr r2, [pc, #164] @ a6938 <__cxa_atexit@plt+0x98784> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + add r2, r6, #40 @ 0x28 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc a6904 <__cxa_atexit@plt+0x98750> │ │ │ │ + ldr r0, [pc, #140] @ a6944 <__cxa_atexit@plt+0x98790> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r5, [pc, #136] @ a6948 <__cxa_atexit@plt+0x98794> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r0, [r6, #4]! │ │ │ │ + add r0, r6, #8 │ │ │ │ + stm r0, {r1, r5, r7} │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r9, [r6, #24] │ │ │ │ + str lr, [r6, #28]! │ │ │ │ + sub r7, r2, #23 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c1e84 <__cxa_atexit@plt+0x3b3cd0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #192] @ acd30 <__cxa_atexit@plt+0x9eb7c> │ │ │ │ + ldr r7, [pc, #68] @ a6940 <__cxa_atexit@plt+0x9878c> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #184] @ acd34 <__cxa_atexit@plt+0x9eb80> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r6, r9 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #148] @ acd20 <__cxa_atexit@plt+0x9eb6c> │ │ │ │ + ldr r7, [pc, #48] @ a693c <__cxa_atexit@plt+0x98788> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #140] @ acd24 <__cxa_atexit@plt+0x9eb70> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r6, r9 │ │ │ │ + mov r0, #40 @ 0x28 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r0, #0 │ │ │ │ + str r0, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str lr, [r5, #4] │ │ │ │ + str r9, [r5, #8] │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ accd8 <__cxa_atexit@plt+0x9eb24> │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + addseq r3, r5, #192, 26 @ 0x3000 │ │ │ │ + addseq r3, r5, #92, 26 @ 0x1700 │ │ │ │ + rsbseq r7, r9, #128, 28 @ 0x800 │ │ │ │ + rsbseq r7, r9, #176, 28 @ 0xb00 │ │ │ │ + @ instruction: 0xfffff31c │ │ │ │ + @ instruction: 0xfffff954 │ │ │ │ + rsbseq r7, r9, #56, 28 @ 0x380 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #152] @ a69f8 <__cxa_atexit@plt+0x98844> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r2, r3, #1 │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r3, [r7, #15] │ │ │ │ + ldr r7, [pc, #128] @ a69fc <__cxa_atexit@plt+0x98848> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + stmdb r5, {r0, r3, r7} │ │ │ │ + str r2, [r5] │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc a69cc <__cxa_atexit@plt+0x98818> │ │ │ │ + ldr r1, [pc, #100] @ a6a00 <__cxa_atexit@plt+0x9884c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [pc, #96] @ a6a04 <__cxa_atexit@plt+0x98850> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #40] @ accdc <__cxa_atexit@plt+0x9eb28> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r6, r9 │ │ │ │ + ldr r2, [r5, #-4]! │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + add r0, r6, #16 │ │ │ │ + stm r0, {r1, r6, r8} │ │ │ │ + str lr, [r6, #28]! │ │ │ │ + sub r7, r3, #23 │ │ │ │ + bx r2 │ │ │ │ + ldr r7, [pc, #52] @ a6a08 <__cxa_atexit@plt+0x98854> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r0, #40 @ 0x28 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r0, #0 │ │ │ │ + str r0, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str lr, [r5, #4] │ │ │ │ + str r8, [r5, #8] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - rsbseq r2, r9, #152, 4 @ 0x80000009 │ │ │ │ - rsbseq r2, r9, #140, 4 @ 0xc0000008 │ │ │ │ - rsbseq r2, r9, #160, 4 │ │ │ │ - rsbseq r2, r9, #148, 4 @ 0x40000009 │ │ │ │ - rsbseq r2, r9, #200 @ 0xc8 │ │ │ │ - rsbseq r2, r9, #188 @ 0xbc │ │ │ │ - rsbseq r2, r9, #148, 4 @ 0x40000009 │ │ │ │ - rsbseq r2, r9, #136, 4 @ 0x80000008 │ │ │ │ - rsbseq r2, r9, #96, 2 │ │ │ │ - rsbseq r2, r9, #84, 2 │ │ │ │ - rsbseq r2, r9, #160, 2 @ 0x28 │ │ │ │ - rsbseq r2, r9, #148, 2 @ 0x25 │ │ │ │ - rsbseq r2, r9, #112, 2 │ │ │ │ - rsbseq r2, r9, #100, 2 │ │ │ │ - rsbseq r2, r9, #212, 2 @ 0x35 │ │ │ │ - rsbseq r2, r9, #200, 2 @ 0x32 │ │ │ │ - @ instruction: 0xfffffcbc │ │ │ │ - subseq r3, pc, #1056 @ 0x420 │ │ │ │ - rsbseq r2, r9, #164 @ 0xa4 │ │ │ │ - rsbseq r2, r9, #152 @ 0x98 │ │ │ │ - rsbseq r2, r9, #24, 2 │ │ │ │ - rsbseq r2, r9, #12, 2 │ │ │ │ - rsbseq r2, r9, #68 @ 0x44 │ │ │ │ - rsbseq r2, r9, #56 @ 0x38 │ │ │ │ - @ instruction: 0xfffffdd8 │ │ │ │ - subseq r3, pc, #18, 30 @ 0x48 │ │ │ │ - rsbseq r2, r9, #76 @ 0x4c │ │ │ │ - rsbseq r2, r9, #64 @ 0x40 │ │ │ │ - rsbseq r2, r9, #140, 2 @ 0x23 │ │ │ │ - rsbseq r2, r9, #128, 2 │ │ │ │ - rsbseq r2, r9, #64, 2 │ │ │ │ - rsbseq r2, r9, #52, 2 │ │ │ │ - rsbseq r2, r9, #72 @ 0x48 │ │ │ │ - rsbseq r2, r9, #60 @ 0x3c │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + addseq r3, r5, #144, 24 @ 0x9000 │ │ │ │ + addseq r3, r5, #184, 24 @ 0xb800 │ │ │ │ + @ instruction: 0xfffff238 │ │ │ │ + @ instruction: 0xfffff870 │ │ │ │ + rsbseq r7, r9, #184, 26 @ 0x2e00 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b a6a2c <__cxa_atexit@plt+0x98878> │ │ │ │ + @ instruction: 0xffffffe0 │ │ │ │ + andeq r0, r0, r8, lsr #4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r8, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi acdb4 <__cxa_atexit@plt+0x9ec00> │ │ │ │ - ldr r7, [pc, #84] @ acdc4 <__cxa_atexit@plt+0x9ec10> │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a6ab4 <__cxa_atexit@plt+0x98900> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + cmp r8, r7 │ │ │ │ + bne a6a84 <__cxa_atexit@plt+0x988d0> │ │ │ │ + ldr r7, [pc, #128] @ a6acc <__cxa_atexit@plt+0x98918> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #-8]! │ │ │ │ - str r8, [r3, #4] │ │ │ │ - ldr r7, [pc, #68] @ acdc8 <__cxa_atexit@plt+0x9ec14> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + str sl, [r5, #4] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq a6a98 <__cxa_atexit@plt+0x988e4> │ │ │ │ + ldr r2, [pc, #108] @ a6ad0 <__cxa_atexit@plt+0x9891c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r9, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq acda8 <__cxa_atexit@plt+0x9ebf4> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - mov r2, #0 │ │ │ │ - str r2, [r5, #-12]! │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - stmib r5, {r2, r3} │ │ │ │ - mov r8, fp │ │ │ │ - b acdf4 <__cxa_atexit@plt+0x9ec40> │ │ │ │ + beq a6aa8 <__cxa_atexit@plt+0x988f4> │ │ │ │ + mov r5, r3 │ │ │ │ + b a6b1c <__cxa_atexit@plt+0x98968> │ │ │ │ + ldr r7, [pc, #76] @ a6ad8 <__cxa_atexit@plt+0x98924> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ acdcc <__cxa_atexit@plt+0x9ec18> │ │ │ │ + ldr r7, [pc, #24] @ a6ad4 <__cxa_atexit@plt+0x98920> │ │ │ │ add r7, pc, r7 │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - addseq sp, r4, #200, 26 @ 0x3200 │ │ │ │ - rsbseq r2, r9, #92 @ 0x5c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + rsbseq r7, r9, #248, 24 @ 0xf800 │ │ │ │ + addseq r3, r5, #196, 22 @ 0x31000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - mov r3, #0 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b acdf4 <__cxa_atexit@plt+0x9ec40> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne ace2c <__cxa_atexit@plt+0x9ec78> │ │ │ │ - ldr r7, [pc, #248] @ acf04 <__cxa_atexit@plt+0x9ed50> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - ldr r7, [r3, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq acef8 <__cxa_atexit@plt+0x9ed44> │ │ │ │ - mov fp, r8 │ │ │ │ - b acf14 <__cxa_atexit@plt+0x9ed60> │ │ │ │ - ldr r3, [pc, #212] @ acf08 <__cxa_atexit@plt+0x9ed54> │ │ │ │ + ldr r3, [pc, #36] @ a6b10 <__cxa_atexit@plt+0x9895c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r4, #812] @ 0x32c │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r8, [r1, #8]! │ │ │ │ - str r3, [r1] │ │ │ │ - ldr r3, [r2, #12] │ │ │ │ - ldr r5, [r5] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - ldr r3, [r4, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r3, #4] │ │ │ │ - ldr r3, [r4, #812] @ 0x32c │ │ │ │ - ldr r2, [r4, #820] @ 0x334 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrd r0, [r3, #72] @ 0x48 │ │ │ │ - sub r6, r6, r2 │ │ │ │ - subs r0, r0, r6 │ │ │ │ - sbc r1, r1, #0 │ │ │ │ - strd r0, [r3, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - blx r8 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a6b08 <__cxa_atexit@plt+0x98954> │ │ │ │ + b a6b1c <__cxa_atexit@plt+0x98968> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov fp, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andeq r0, r0, r4, lsl #3 │ │ │ │ - andeq r0, r0, r3, lsr #1 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r1, r7, #3 │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne acf44 <__cxa_atexit@plt+0x9ed90> │ │ │ │ - ldr r2, [pc, #68] @ acf80 <__cxa_atexit@plt+0x9edcc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - orr r0, r0, #2 │ │ │ │ - b acf50 <__cxa_atexit@plt+0x9ed9c> │ │ │ │ - ldr r2, [pc, #48] @ acf7c <__cxa_atexit@plt+0x9edc8> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + cmp r3, r7 │ │ │ │ + bne a6b80 <__cxa_atexit@plt+0x989cc> │ │ │ │ + ldr r3, [pc, #104] @ a6b9c <__cxa_atexit@plt+0x989e8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a6b94 <__cxa_atexit@plt+0x989e0> │ │ │ │ + ldr r2, [pc, #84] @ a6ba0 <__cxa_atexit@plt+0x989ec> │ │ │ │ add r2, pc, r2 │ │ │ │ - orr r0, r0, #1 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq acf74 <__cxa_atexit@plt+0x9edc0> │ │ │ │ - ldr r2, [r3, #8] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - mov r8, fp │ │ │ │ - b acdf4 <__cxa_atexit@plt+0x9ec40> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a6b94 <__cxa_atexit@plt+0x989e0> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + cmp r3, r2 │ │ │ │ + bne a6b80 <__cxa_atexit@plt+0x989cc> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + add r5, r5, #24 │ │ │ │ + b 3c21bc <__cxa_atexit@plt+0x3b4008> │ │ │ │ + ldr r7, [pc, #28] @ a6ba4 <__cxa_atexit@plt+0x989f0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - b acdf4 <__cxa_atexit@plt+0x9ec40> │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + addseq r3, r5, #200, 20 @ 0xc8000 │ │ │ │ + andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - b acdf4 <__cxa_atexit@plt+0x9ec40> │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r2, [pc, #80] @ a6c08 <__cxa_atexit@plt+0x98a54> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a6bec <__cxa_atexit@plt+0x98a38> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + cmp r3, r2 │ │ │ │ + bne a6bf4 <__cxa_atexit@plt+0x98a40> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + add r5, r5, #24 │ │ │ │ + b 3c21bc <__cxa_atexit@plt+0x3b4008> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ a6c0c <__cxa_atexit@plt+0x98a58> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + addseq r3, r5, #84, 20 @ 0x54000 │ │ │ │ + andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + cmp r2, r3 │ │ │ │ + bne a6c38 <__cxa_atexit@plt+0x98a84> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + add r5, r5, #24 │ │ │ │ + b 3c21bc <__cxa_atexit@plt+0x3b4008> │ │ │ │ + ldr r7, [pc, #12] @ a6c4c <__cxa_atexit@plt+0x98a98> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ - rsbseq r1, r9, #72, 28 @ 0x480 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + addseq r3, r5, #16, 20 @ 0x10000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ad068 <__cxa_atexit@plt+0x9eeb4> │ │ │ │ - ldr r7, [pc, #164] @ ad08c <__cxa_atexit@plt+0x9eed8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - tst r8, #3 │ │ │ │ - beq ad04c <__cxa_atexit@plt+0x9ee98> │ │ │ │ - ldr r7, [pc, #148] @ ad090 <__cxa_atexit@plt+0x9eedc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #20 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi ad078 <__cxa_atexit@plt+0x9eec4> │ │ │ │ - ldr r7, [pc, #128] @ ad094 <__cxa_atexit@plt+0x9eee0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #-12]! │ │ │ │ - str r8, [r3, #4] │ │ │ │ - ldr r7, [pc, #112] @ ad098 <__cxa_atexit@plt+0x9eee4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + bhi a6cd0 <__cxa_atexit@plt+0x98b1c> │ │ │ │ + ldr r3, [pc, #112] @ a6ce0 <__cxa_atexit@plt+0x98b2c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r9, [r7, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq a6cb8 <__cxa_atexit@plt+0x98b04> │ │ │ │ + ldr r3, [pc, #88] @ a6ce4 <__cxa_atexit@plt+0x98b30> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + ldr r2, [r8, #7] │ │ │ │ + ldr r1, [r8, #11] │ │ │ │ + ldr r0, [r8, #15] │ │ │ │ + str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str r2, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq ad05c <__cxa_atexit@plt+0x9eea8> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - mov r2, #0 │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - mov r8, fp │ │ │ │ - b acdf4 <__cxa_atexit@plt+0x9ec40> │ │ │ │ + beq a6cc8 <__cxa_atexit@plt+0x98b14> │ │ │ │ + b a6d3c <__cxa_atexit@plt+0x98b88> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ ad0a0 <__cxa_atexit@plt+0x9eeec> │ │ │ │ + ldr r7, [pc, #16] @ a6ce8 <__cxa_atexit@plt+0x98b34> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ ad09c <__cxa_atexit@plt+0x9eee8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + rsbseq r7, r9, #224, 20 @ 0xe0000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [r3, #7] │ │ │ │ + ldr r1, [r3, #11] │ │ │ │ + ldr r3, [r3, #15] │ │ │ │ + ldr r0, [pc, #32] @ a6d30 <__cxa_atexit@plt+0x98b7c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + str r2, [r5] │ │ │ │ + str r0, [r5, #-12]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq a6d28 <__cxa_atexit@plt+0x98b74> │ │ │ │ + b a6d3c <__cxa_atexit@plt+0x98b88> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, r0, asr #2 │ │ │ │ - @ instruction: 0xfffffdc0 │ │ │ │ - addseq sp, r4, #36, 22 @ 0x9000 │ │ │ │ - rsbseq r1, r9, #152, 26 @ 0x2600 │ │ │ │ - rsbseq r1, r9, #180, 26 @ 0x2d00 │ │ │ │ - rsbseq r1, r9, #108, 26 @ 0x1b00 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #108] @ ad128 <__cxa_atexit@plt+0x9ef74> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ad118 <__cxa_atexit@plt+0x9ef64> │ │ │ │ - ldr r7, [pc, #88] @ ad12c <__cxa_atexit@plt+0x9ef78> │ │ │ │ - add r7, pc, r7 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #132] @ a6dc8 <__cxa_atexit@plt+0x98c14> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + str r2, [r5] │ │ │ │ + str r8, [r5, #16] │ │ │ │ + tst r3, #3 │ │ │ │ + beq a6db0 <__cxa_atexit@plt+0x98bfc> │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + ldr r2, [r3, #7] │ │ │ │ + ldr r1, [r3, #11] │ │ │ │ + ldr r0, [r3, #15] │ │ │ │ + ldr lr, [pc, #88] @ a6dcc <__cxa_atexit@plt+0x98c18> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + stmda r5, {r0, r2} │ │ │ │ mov r3, r5 │ │ │ │ - str r7, [r3, #-8]! │ │ │ │ - str r8, [r3, #4] │ │ │ │ - ldr r7, [pc, #72] @ ad130 <__cxa_atexit@plt+0x9ef7c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + str lr, [r3, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - beq ad10c <__cxa_atexit@plt+0x9ef58> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - mov r2, #0 │ │ │ │ - str r2, [r5, #-12]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - mov r8, fp │ │ │ │ - b acdf4 <__cxa_atexit@plt+0x9ec40> │ │ │ │ + beq a6dbc <__cxa_atexit@plt+0x98c08> │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r1, [r5, #12] │ │ │ │ + str r0, [r5, #16] │ │ │ │ + b a6a2c <__cxa_atexit@plt+0x98878> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ ad134 <__cxa_atexit@plt+0x9ef80> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0xfffffd00 │ │ │ │ - addseq sp, r4, #100, 20 @ 0x64000 │ │ │ │ - rsbseq r1, r9, #248, 24 @ 0xf800 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ ad154 <__cxa_atexit@plt+0x9efa0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - addseq sp, r4, #252, 8 @ 0xfc000000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi ad1bc <__cxa_atexit@plt+0x9f008> │ │ │ │ - ldr r7, [pc, #84] @ ad1cc <__cxa_atexit@plt+0x9f018> │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [r3, #7] │ │ │ │ + ldr r1, [r3, #11] │ │ │ │ + ldr r3, [r3, #15] │ │ │ │ + ldr r0, [pc, #88] @ a6e4c <__cxa_atexit@plt+0x98c98> │ │ │ │ + add r0, pc, r0 │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + str r2, [r5] │ │ │ │ mov r3, r5 │ │ │ │ - str r7, [r3, #-8]! │ │ │ │ - str r8, [r3, #4] │ │ │ │ - ldr r7, [pc, #68] @ ad1d0 <__cxa_atexit@plt+0x9f01c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + str r0, [r3, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - beq ad1b0 <__cxa_atexit@plt+0x9effc> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - mov r2, #0 │ │ │ │ - str r2, [r5, #-12]! │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - stmib r5, {r2, r3} │ │ │ │ - mov r8, fp │ │ │ │ - b ad1fc <__cxa_atexit@plt+0x9f048> │ │ │ │ + beq a6e40 <__cxa_atexit@plt+0x98c8c> │ │ │ │ + ldr r3, [r5, #-8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldm r5, {r1, sl} │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + str r0, [r5] │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r2, [r5, #16] │ │ │ │ + b a6a2c <__cxa_atexit@plt+0x98878> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ ad1d4 <__cxa_atexit@plt+0x9f020> │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, r7, lsl #16 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #12]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + stm r5, {r0, r7} │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + str r1, [r5, #16] │ │ │ │ + b a6a2c <__cxa_atexit@plt+0x98878> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #32 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi a6ed0 <__cxa_atexit@plt+0x98d1c> │ │ │ │ + ldr r7, [pc, #52] @ a6ee0 <__cxa_atexit@plt+0x98d2c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq a6ec4 <__cxa_atexit@plt+0x98d10> │ │ │ │ + mov r7, r8 │ │ │ │ + b a6ef0 <__cxa_atexit@plt+0x98d3c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ a6ee4 <__cxa_atexit@plt+0x98d30> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - addseq sp, r4, #196, 18 @ 0x310000 │ │ │ │ - rsbseq r1, r9, #104, 24 @ 0x6800 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsbseq r7, r9, #228, 16 @ 0xe40000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - mov r3, #0 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b ad1fc <__cxa_atexit@plt+0x9f048> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne ad234 <__cxa_atexit@plt+0x9f080> │ │ │ │ - ldr r7, [pc, #248] @ ad30c <__cxa_atexit@plt+0x9f158> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - ldr r7, [r3, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - str r3, [r5, #8] │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [r3, #7] │ │ │ │ + ldr r1, [r3, #11] │ │ │ │ + ldr r3, [r3, #15] │ │ │ │ + ldr r0, [pc, #140] @ a6f98 <__cxa_atexit@plt+0x98de4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + str r2, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r0, [r3, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - beq ad300 <__cxa_atexit@plt+0x9f14c> │ │ │ │ - mov fp, r8 │ │ │ │ - b ad31c <__cxa_atexit@plt+0x9f168> │ │ │ │ - ldr r3, [pc, #212] @ ad310 <__cxa_atexit@plt+0x9f15c> │ │ │ │ + beq a6f74 <__cxa_atexit@plt+0x98dc0> │ │ │ │ + ldr r1, [pc, #112] @ a6f9c <__cxa_atexit@plt+0x98de8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + tst r2, #3 │ │ │ │ + beq a6f80 <__cxa_atexit@plt+0x98dcc> │ │ │ │ + ldr r3, [pc, #84] @ a6fa0 <__cxa_atexit@plt+0x98dec> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r4, #812] @ 0x32c │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r8, [r1, #8]! │ │ │ │ - str r3, [r1] │ │ │ │ - ldr r3, [r2, #12] │ │ │ │ - ldr r5, [r5] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - ldr r3, [r4, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r3, #4] │ │ │ │ - ldr r3, [r4, #812] @ 0x32c │ │ │ │ - ldr r2, [r4, #820] @ 0x334 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrd r0, [r3, #72] @ 0x48 │ │ │ │ - sub r6, r6, r2 │ │ │ │ - subs r0, r0, r6 │ │ │ │ - sbc r1, r1, #0 │ │ │ │ - strd r0, [r3, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - blx r8 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ + ldr r7, [r2, #3] │ │ │ │ + ldr r1, [r2, #7] │ │ │ │ + ldr r0, [r2, #11] │ │ │ │ + ldr r2, [r2, #15] │ │ │ │ + str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + stmib r5, {r0, r2} │ │ │ │ + str r1, [r5, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a6f90 <__cxa_atexit@plt+0x98ddc> │ │ │ │ + b a7068 <__cxa_atexit@plt+0x98eb4> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov fp, r8 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andeq r0, r0, r4, lsl #3 │ │ │ │ - andeq r0, r0, r3, lsr #1 │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r1, r7, #3 │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne ad34c <__cxa_atexit@plt+0x9f198> │ │ │ │ - ldr r2, [pc, #68] @ ad388 <__cxa_atexit@plt+0x9f1d4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - orr r0, r0, #2 │ │ │ │ - b ad358 <__cxa_atexit@plt+0x9f1a4> │ │ │ │ - ldr r2, [pc, #48] @ ad384 <__cxa_atexit@plt+0x9f1d0> │ │ │ │ + ldr r2, [pc, #92] @ a7010 <__cxa_atexit@plt+0x98e5c> │ │ │ │ add r2, pc, r2 │ │ │ │ - orr r0, r0, #1 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq ad37c <__cxa_atexit@plt+0x9f1c8> │ │ │ │ - ldr r2, [r3, #8] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - mov r8, fp │ │ │ │ - b ad1fc <__cxa_atexit@plt+0x9f048> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + str r2, [r5] │ │ │ │ + str r7, [r5, #16] │ │ │ │ + tst r3, #3 │ │ │ │ + beq a6ffc <__cxa_atexit@plt+0x98e48> │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + ldr r2, [r3, #7] │ │ │ │ + ldr r1, [r3, #11] │ │ │ │ + ldr r3, [r3, #15] │ │ │ │ + ldr r0, [pc, #48] @ a7014 <__cxa_atexit@plt+0x98e60> │ │ │ │ + add r0, pc, r0 │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + str r2, [r5] │ │ │ │ + str r0, [r5, #-12]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq a7008 <__cxa_atexit@plt+0x98e54> │ │ │ │ + b a7068 <__cxa_atexit@plt+0x98eb4> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - b ad1fc <__cxa_atexit@plt+0x9f048> │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [r3, #7] │ │ │ │ + ldr r1, [r3, #11] │ │ │ │ + ldr r3, [r3, #15] │ │ │ │ + ldr r0, [pc, #32] @ a705c <__cxa_atexit@plt+0x98ea8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + str r2, [r5] │ │ │ │ + str r0, [r5, #-12]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq a7054 <__cxa_atexit@plt+0x98ea0> │ │ │ │ + b a7068 <__cxa_atexit@plt+0x98eb4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, r7, lsl #16 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - b ad1fc <__cxa_atexit@plt+0x9f048> │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r5, #28] │ │ │ │ + cmp r3, r7 │ │ │ │ + bne a70b4 <__cxa_atexit@plt+0x98f00> │ │ │ │ + ldr r3, [pc, #80] @ a70d0 <__cxa_atexit@plt+0x98f1c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a70c8 <__cxa_atexit@plt+0x98f14> │ │ │ │ + ldr r3, [pc, #60] @ a70d4 <__cxa_atexit@plt+0x98f20> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #28] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a70c8 <__cxa_atexit@plt+0x98f14> │ │ │ │ + b a711c <__cxa_atexit@plt+0x98f68> │ │ │ │ + ldr r7, [pc, #28] @ a70d8 <__cxa_atexit@plt+0x98f24> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #32]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + addseq r3, r5, #20, 10 @ 0x5000000 │ │ │ │ + andeq r0, r0, r7, lsl #24 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + ldr r3, [pc, #36] @ a7110 <__cxa_atexit@plt+0x98f5c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #28] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a7108 <__cxa_atexit@plt+0x98f54> │ │ │ │ + b a711c <__cxa_atexit@plt+0x98f68> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - rsbseq r1, r9, #84, 20 @ 0x54000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ad470 <__cxa_atexit@plt+0x9f2bc> │ │ │ │ - ldr r7, [pc, #164] @ ad494 <__cxa_atexit@plt+0x9f2e0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - tst r8, #3 │ │ │ │ - beq ad454 <__cxa_atexit@plt+0x9f2a0> │ │ │ │ - ldr r7, [pc, #148] @ ad498 <__cxa_atexit@plt+0x9f2e4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi ad480 <__cxa_atexit@plt+0x9f2cc> │ │ │ │ - ldr r7, [pc, #128] @ ad49c <__cxa_atexit@plt+0x9f2e8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #-12]! │ │ │ │ - str r8, [r3, #4] │ │ │ │ - ldr r7, [pc, #112] @ ad4a0 <__cxa_atexit@plt+0x9f2ec> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r7, lsl #25 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r5, #28] │ │ │ │ + cmp r3, r7 │ │ │ │ + bne a7168 <__cxa_atexit@plt+0x98fb4> │ │ │ │ + ldr r3, [pc, #80] @ a7184 <__cxa_atexit@plt+0x98fd0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq ad464 <__cxa_atexit@plt+0x9f2b0> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - mov r2, #0 │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - mov r8, fp │ │ │ │ - b ad1fc <__cxa_atexit@plt+0x9f048> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + beq a717c <__cxa_atexit@plt+0x98fc8> │ │ │ │ + ldr r3, [pc, #60] @ a7188 <__cxa_atexit@plt+0x98fd4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #24] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a717c <__cxa_atexit@plt+0x98fc8> │ │ │ │ + b a71d0 <__cxa_atexit@plt+0x9901c> │ │ │ │ + ldr r7, [pc, #28] @ a718c <__cxa_atexit@plt+0x98fd8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #32]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ ad4a8 <__cxa_atexit@plt+0x9f2f4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ ad4a4 <__cxa_atexit@plt+0x9f2f0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + addseq r3, r5, #96, 8 @ 0x60000000 │ │ │ │ + andeq r0, r0, r7, lsl #27 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ a71c4 <__cxa_atexit@plt+0x99010> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #24] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a71bc <__cxa_atexit@plt+0x99008> │ │ │ │ + b a71d0 <__cxa_atexit@plt+0x9901c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, r0, asr #2 │ │ │ │ - @ instruction: 0xfffffdc0 │ │ │ │ - addseq sp, r4, #32, 14 @ 0x800000 │ │ │ │ - rsbseq r1, r9, #164, 18 @ 0x290000 │ │ │ │ - rsbseq r1, r9, #192, 18 @ 0x300000 │ │ │ │ - rsbseq r1, r9, #120, 18 @ 0x1e0000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #108] @ ad530 <__cxa_atexit@plt+0x9f37c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ad520 <__cxa_atexit@plt+0x9f36c> │ │ │ │ - ldr r7, [pc, #88] @ ad534 <__cxa_atexit@plt+0x9f380> │ │ │ │ - add r7, pc, r7 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r6, asr #13 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r5, #24] │ │ │ │ + cmp r3, r7 │ │ │ │ + bne a723c <__cxa_atexit@plt+0x99088> │ │ │ │ + ldr r3, [pc, #140] @ a7274 <__cxa_atexit@plt+0x990c0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a7250 <__cxa_atexit@plt+0x9909c> │ │ │ │ + ldr r1, [pc, #120] @ a7278 <__cxa_atexit@plt+0x990c4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldrb r2, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ - str r7, [r3, #-8]! │ │ │ │ - str r8, [r3, #4] │ │ │ │ - ldr r7, [pc, #72] @ ad538 <__cxa_atexit@plt+0x9f384> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + str r1, [r3, #20]! │ │ │ │ + ldr r7, [r3, #-16] │ │ │ │ + strb r2, [r3, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq ad514 <__cxa_atexit@plt+0x9f360> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - mov r2, #0 │ │ │ │ - str r2, [r5, #-12]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - mov r8, fp │ │ │ │ - b ad1fc <__cxa_atexit@plt+0x9f048> │ │ │ │ + beq a7258 <__cxa_atexit@plt+0x990a4> │ │ │ │ + ldrb r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + cmp r2, r7 │ │ │ │ + bne a7264 <__cxa_atexit@plt+0x990b0> │ │ │ │ + ldr r7, [pc, #72] @ a727c <__cxa_atexit@plt+0x990c8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #60] @ a7280 <__cxa_atexit@plt+0x990cc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ ad53c <__cxa_atexit@plt+0x9f388> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #24] @ a7284 <__cxa_atexit@plt+0x990d0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0xfffffd00 │ │ │ │ - addseq sp, r4, #96, 12 @ 0x6000000 │ │ │ │ - rsbseq r1, r9, #4, 18 @ 0x10000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + addseq r3, r5, #28, 8 @ 0x1c000000 │ │ │ │ + addseq r3, r5, #140, 6 @ 0x30000002 │ │ │ │ + addseq r3, r5, #100, 6 @ 0x90000001 │ │ │ │ + andeq r0, r0, r6, asr #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ ad55c <__cxa_atexit@plt+0x9f3a8> │ │ │ │ + ldr r2, [pc, #92] @ a72f4 <__cxa_atexit@plt+0x99140> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldrb r1, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #20]! │ │ │ │ + ldr r7, [r3, #-16] │ │ │ │ + strb r1, [r3, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a72d8 <__cxa_atexit@plt+0x99124> │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + ldrb r7, [r7, #3] │ │ │ │ + ldrb r3, [r5, #-4] │ │ │ │ + cmp r3, r7 │ │ │ │ + bne a72e4 <__cxa_atexit@plt+0x99130> │ │ │ │ + ldr r7, [pc, #40] @ a72f8 <__cxa_atexit@plt+0x99144> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - addseq sp, r4, #244 @ 0xf4 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi ad59c <__cxa_atexit@plt+0x9f3e8> │ │ │ │ - ldr r2, [pc, #40] @ ad5a8 <__cxa_atexit@plt+0x9f3f4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r3, {r2, r7} │ │ │ │ - ldr r3, [r7, #8] │ │ │ │ - ldr r2, [pc, #28] @ ad5ac <__cxa_atexit@plt+0x9f3f8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - rsb r8, r3, #0 │ │ │ │ - b 3efc48 <__cxa_atexit@plt+0x3e1a94> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - addseq sp, r4, #52 @ 0x34 │ │ │ │ - addseq sp, r4, #64 @ 0x40 │ │ │ │ - rsbseq r1, r9, #176, 12 @ 0xb000000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r1, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc ad644 <__cxa_atexit@plt+0x9f490> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - cmp r8, #0 │ │ │ │ - bmi ad5e8 <__cxa_atexit@plt+0x9f434> │ │ │ │ - ldr r3, [pc, #124] @ ad65c <__cxa_atexit@plt+0x9f4a8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 3efc48 <__cxa_atexit@plt+0x3e1a94> │ │ │ │ - cmp r8, #-2147483648 @ 0x80000000 │ │ │ │ - bne ad604 <__cxa_atexit@plt+0x9f450> │ │ │ │ - ldr r7, [pc, #96] @ ad658 <__cxa_atexit@plt+0x9f4a4> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r7, [pc, #16] @ a72fc <__cxa_atexit@plt+0x99148> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #84] @ ad660 <__cxa_atexit@plt+0x9f4ac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #80] @ ad664 <__cxa_atexit@plt+0x9f4b0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [pc, #64] @ ad668 <__cxa_atexit@plt+0x9f4b4> │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + addseq r3, r5, #128, 6 │ │ │ │ + addseq r3, r5, #228, 4 @ 0x4000000e │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ a7334 <__cxa_atexit@plt+0x99180> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldrb r2, [r7, #3] │ │ │ │ + ldrb r1, [r5, #-4] │ │ │ │ + ldr r7, [pc, #20] @ a7338 <__cxa_atexit@plt+0x99184> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + add r7, r7, #2 │ │ │ │ + cmp r1, r2 │ │ │ │ + addeq r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ + addseq r3, r5, #64, 6 │ │ │ │ + addseq r3, r5, #172, 4 @ 0xc000000a │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a7378 <__cxa_atexit@plt+0x991c4> │ │ │ │ + ldr r2, [pc, #44] @ a7388 <__cxa_atexit@plt+0x991d4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #40] @ a738c <__cxa_atexit@plt+0x991d8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r2, r2, #1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3c214c <__cxa_atexit@plt+0x3b3f98> │ │ │ │ + ldr r7, [pc, #16] @ a7390 <__cxa_atexit@plt+0x991dc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rsbseq r1, r9, #112, 12 @ 0x7000000 │ │ │ │ - addseq ip, r4, #240, 30 @ 0x3c0 │ │ │ │ - @ instruction: 0xffffff58 │ │ │ │ - addseq sp, r4, #64, 10 @ 0x10000000 │ │ │ │ - addseq ip, r4, #148, 30 @ 0x250 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + rsbseq r7, r9, #100, 8 @ 0x64000000 │ │ │ │ + addseq r3, r5, #208, 4 │ │ │ │ + rsbseq r7, r9, #72, 8 @ 0x48000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r9, r6 │ │ │ │ - sub r3, r5, #4 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi ad6c8 <__cxa_atexit@plt+0x9f514> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc ad6d0 <__cxa_atexit@plt+0x9f51c> │ │ │ │ - ldr r5, [pc, #76] @ ad6ec <__cxa_atexit@plt+0x9f538> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #72] @ ad6f0 <__cxa_atexit@plt+0x9f53c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #68] @ ad6f4 <__cxa_atexit@plt+0x9f540> │ │ │ │ + bhi a73d0 <__cxa_atexit@plt+0x9921c> │ │ │ │ + ldr r2, [pc, #44] @ a73e0 <__cxa_atexit@plt+0x9922c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r5, [r3] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ + ldr r1, [pc, #40] @ a73e4 <__cxa_atexit@plt+0x99230> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r2, r2, #1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - mov r6, r9 │ │ │ │ - b ad6d8 <__cxa_atexit@plt+0x9f524> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ ad6e8 <__cxa_atexit@plt+0x9f534> │ │ │ │ + mov r8, r9 │ │ │ │ + b 3c214c <__cxa_atexit@plt+0x3b3f98> │ │ │ │ + ldr r7, [pc, #16] @ a73e8 <__cxa_atexit@plt+0x99234> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rsbseq r1, r9, #176, 14 @ 0x2c00000 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0xffffff10 │ │ │ │ - subseq r3, pc, #0, 6 │ │ │ │ - rsbseq r1, r9, #128, 14 @ 0x2000000 │ │ │ │ + rsbseq r7, r9, #24, 8 @ 0x18000000 │ │ │ │ + addseq r3, r5, #120, 4 @ 0x80000007 │ │ │ │ + rsbseq r7, r9, #252, 6 @ 0xf0000003 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ ad71c <__cxa_atexit@plt+0x9f568> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r9, r7 │ │ │ │ - b 3efc98 <__cxa_atexit@plt+0x3e1ae4> │ │ │ │ - rsbseq r1, r9, #96, 14 @ 0x1800000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a7428 <__cxa_atexit@plt+0x99274> │ │ │ │ + ldr r2, [pc, #44] @ a7438 <__cxa_atexit@plt+0x99284> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #40] @ a743c <__cxa_atexit@plt+0x99288> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r2, r2, #1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3c214c <__cxa_atexit@plt+0x3b3f98> │ │ │ │ + ldr r7, [pc, #16] @ a7440 <__cxa_atexit@plt+0x9928c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + rsbseq r7, r9, #204, 6 @ 0x30000003 │ │ │ │ + addseq r3, r5, #32, 4 │ │ │ │ + rsbseq r7, r9, #176, 6 @ 0xc0000002 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi ad784 <__cxa_atexit@plt+0x9f5d0> │ │ │ │ - ldr r2, [pc, #80] @ ad78c <__cxa_atexit@plt+0x9f5d8> │ │ │ │ + bhi a7490 <__cxa_atexit@plt+0x992dc> │ │ │ │ + ldr r2, [pc, #56] @ a7498 <__cxa_atexit@plt+0x992e4> │ │ │ │ add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ a749c <__cxa_atexit@plt+0x992e8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #40] @ a74a0 <__cxa_atexit@plt+0x992ec> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [pc, #68] @ ad790 <__cxa_atexit@plt+0x9f5dc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - tst r8, #3 │ │ │ │ - beq ad774 <__cxa_atexit@plt+0x9f5c0> │ │ │ │ - ldr r7, [pc, #44] @ ad794 <__cxa_atexit@plt+0x9f5e0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #-12]! │ │ │ │ - str r7, [r5] │ │ │ │ - b ada14 <__cxa_atexit@plt+0x9f860> │ │ │ │ - ldr r0, [r8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + b 3c214c <__cxa_atexit@plt+0x3b3f98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - addseq ip, r4, #104, 28 @ 0x680 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ ad7b8 <__cxa_atexit@plt+0x9f604> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b ada14 <__cxa_atexit@plt+0x9f860> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ + rsbseq r7, r9, #96, 6 @ 0x80000001 │ │ │ │ + addseq r3, r5, #104, 2 │ │ │ │ + addseq r3, r5, #188, 2 @ 0x2f │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc ad7f0 <__cxa_atexit@plt+0x9f63c> │ │ │ │ - ldr r2, [pc, #40] @ ad808 <__cxa_atexit@plt+0x9f654> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #7 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a7504 <__cxa_atexit@plt+0x99350> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a750c <__cxa_atexit@plt+0x99358> │ │ │ │ + ldr lr, [pc, #80] @ a7528 <__cxa_atexit@plt+0x99374> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #76] @ a752c <__cxa_atexit@plt+0x99378> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #72] @ a7530 <__cxa_atexit@plt+0x9937c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + stmdb r5, {r3, lr} │ │ │ │ + str r9, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 3c21c4 <__cxa_atexit@plt+0x3b4010> │ │ │ │ + mov r6, r3 │ │ │ │ + b a7514 <__cxa_atexit@plt+0x99360> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ a7524 <__cxa_atexit@plt+0x99370> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ ad80c <__cxa_atexit@plt+0x9f658> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3efad0 <__cxa_atexit@plt+0x3e191c> │ │ │ │ - addseq ip, r4, #76, 28 @ 0x4c0 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ + rsbseq r7, r9, #200, 4 @ 0x8000000c │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0xffffff68 │ │ │ │ + addseq r3, r5, #36, 8 @ 0x24000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + mov r3, #8 │ │ │ │ + cmp r7, #2 │ │ │ │ + moveq r3, #4 │ │ │ │ + ldr r7, [r5, r3] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3c1f4c <__cxa_atexit@plt+0x3b3d98> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi ad880 <__cxa_atexit@plt+0x9f6cc> │ │ │ │ - ldr r2, [pc, #92] @ ad888 <__cxa_atexit@plt+0x9f6d4> │ │ │ │ + bhi a75a4 <__cxa_atexit@plt+0x993f0> │ │ │ │ + ldr r2, [pc, #56] @ a75ac <__cxa_atexit@plt+0x993f8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #84] @ ad88c <__cxa_atexit@plt+0x9f6d8> │ │ │ │ + ldr r1, [pc, #48] @ a75b0 <__cxa_atexit@plt+0x993fc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #40] @ a75b4 <__cxa_atexit@plt+0x99400> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq ad874 <__cxa_atexit@plt+0x9f6c0> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - cmp r3, #12 │ │ │ │ - bne ad87c <__cxa_atexit@plt+0x9f6c8> │ │ │ │ - ldr r7, [pc, #36] @ ad890 <__cxa_atexit@plt+0x9f6dc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + b 3c214c <__cxa_atexit@plt+0x3b3f98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - addseq ip, r4, #124, 26 @ 0x1f00 │ │ │ │ - addseq sp, r4, #236, 4 @ 0xc000000e │ │ │ │ + rsbseq r7, r9, #88, 4 @ 0x80000005 │ │ │ │ + addseq r3, r5, #84 @ 0x54 │ │ │ │ + addseq r3, r5, #168 @ 0xa8 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r2, [pc, #20] @ ad8c0 <__cxa_atexit@plt+0x9f70c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - cmp r3, #12 │ │ │ │ - addeq r7, r2, #3 │ │ │ │ - bx r0 │ │ │ │ - addseq sp, r4, #172, 4 @ 0xc000000a │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi ad918 <__cxa_atexit@plt+0x9f764> │ │ │ │ - ldr lr, [pc, #64] @ ad924 <__cxa_atexit@plt+0x9f770> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a7618 <__cxa_atexit@plt+0x99464> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a7620 <__cxa_atexit@plt+0x9946c> │ │ │ │ + ldr lr, [pc, #80] @ a763c <__cxa_atexit@plt+0x99488> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r3, [r7, #12] │ │ │ │ - ldr r1, [pc, #52] @ ad928 <__cxa_atexit@plt+0x9f774> │ │ │ │ + ldr r0, [pc, #76] @ a7640 <__cxa_atexit@plt+0x9948c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #72] @ a7644 <__cxa_atexit@plt+0x99490> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str lr, [r2, #-16] │ │ │ │ - stmdb r2, {r0, r1, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq ad90c <__cxa_atexit@plt+0x9f758> │ │ │ │ - mov r7, r3 │ │ │ │ - b ad934 <__cxa_atexit@plt+0x9f780> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + stmdb r5, {r3, lr} │ │ │ │ + str r9, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ + b 3c21c4 <__cxa_atexit@plt+0x3b4010> │ │ │ │ + mov r6, r3 │ │ │ │ + b a7628 <__cxa_atexit@plt+0x99474> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ a7638 <__cxa_atexit@plt+0x99484> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - addseq ip, r4, #192, 24 @ 0xc000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + rsbseq r7, r9, #184, 2 @ 0x2e │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0xffffff68 │ │ │ │ + addseq r3, r5, #16, 6 @ 0x40000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r1, [r7, #-2] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r7, [r2, #4]! │ │ │ │ - cmp r1, #12 │ │ │ │ - bne ad998 <__cxa_atexit@plt+0x9f7e4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #24 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc ad9cc <__cxa_atexit@plt+0x9f818> │ │ │ │ - ldr r1, [pc, #120] @ ad9e4 <__cxa_atexit@plt+0x9f830> │ │ │ │ + and r7, r7, #3 │ │ │ │ + mov r3, #8 │ │ │ │ + cmp r7, #2 │ │ │ │ + moveq r3, #4 │ │ │ │ + ldr r7, [r5, r3] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3c1f4c <__cxa_atexit@plt+0x3b3d98> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a76b8 <__cxa_atexit@plt+0x99504> │ │ │ │ + ldr r2, [pc, #56] @ a76c0 <__cxa_atexit@plt+0x9950c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ a76c4 <__cxa_atexit@plt+0x99510> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r3, [r3, #1] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r1, [pc, #104] @ ad9e8 <__cxa_atexit@plt+0x9f834> │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #40] @ a76c8 <__cxa_atexit@plt+0x99514> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - add lr, r6, #12 │ │ │ │ - stm lr, {r1, r3, r6} │ │ │ │ - sub r7, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #64] @ ad9e0 <__cxa_atexit@plt+0x9f82c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r2] │ │ │ │ - tst r7, #3 │ │ │ │ - beq ad9c0 <__cxa_atexit@plt+0x9f80c> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - addseq ip, r4, #180, 26 @ 0x2d00 │ │ │ │ - addseq ip, r4, #60, 24 @ 0x3c00 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c214c <__cxa_atexit@plt+0x3b3f98> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + rsbseq r7, r9, #80, 2 │ │ │ │ + addseq r2, r5, #64, 30 @ 0x100 │ │ │ │ + addseq r2, r5, #148, 30 @ 0x250 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi adad8 <__cxa_atexit@plt+0x9f924> │ │ │ │ - and r7, r8, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne adac0 <__cxa_atexit@plt+0x9f90c> │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #68 @ 0x44 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc adae8 <__cxa_atexit@plt+0x9f934> │ │ │ │ - ldr r3, [pc, #192] @ adb10 <__cxa_atexit@plt+0x9f95c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr sl, [pc, #188] @ adb14 <__cxa_atexit@plt+0x9f960> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr lr, [pc, #184] @ adb18 <__cxa_atexit@plt+0x9f964> │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a772c <__cxa_atexit@plt+0x99578> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a7734 <__cxa_atexit@plt+0x99580> │ │ │ │ + ldr lr, [pc, #80] @ a7750 <__cxa_atexit@plt+0x9959c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [r8, #2] │ │ │ │ - ldr r2, [r8, #6] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - str r1, [r7, #64] @ 0x40 │ │ │ │ - ldr r8, [pc, #160] @ adb1c <__cxa_atexit@plt+0x9f968> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r2, [r7, #8] │ │ │ │ - str r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #148] @ adb20 <__cxa_atexit@plt+0x9f96c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - mov r3, r7 │ │ │ │ - str r2, [r3, #16]! │ │ │ │ - mov r2, r7 │ │ │ │ - str sl, [r2, #28]! │ │ │ │ - str r1, [r7, #36] @ 0x24 │ │ │ │ - str r8, [r7, #40] @ 0x28 │ │ │ │ - str r2, [r7, #44] @ 0x2c │ │ │ │ - str r3, [r7, #48] @ 0x30 │ │ │ │ - str r7, [r7, #60] @ 0x3c │ │ │ │ - str r7, [r7, #24] │ │ │ │ - str lr, [r7, #52]! @ 0x34 │ │ │ │ - sub r8, r6, #22 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #68] @ adb0c <__cxa_atexit@plt+0x9f958> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ adb08 <__cxa_atexit@plt+0x9f954> │ │ │ │ + ldr r0, [pc, #76] @ a7754 <__cxa_atexit@plt+0x995a0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #72] @ a7758 <__cxa_atexit@plt+0x995a4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + stmdb r5, {r3, lr} │ │ │ │ + str r9, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 3c21c4 <__cxa_atexit@plt+0x3b4010> │ │ │ │ + mov r6, r3 │ │ │ │ + b a773c <__cxa_atexit@plt+0x99588> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ a774c <__cxa_atexit@plt+0x99598> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ adb04 <__cxa_atexit@plt+0x9f950> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #68 @ 0x44 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - mov r7, r8 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - rsbseq r1, r9, #192, 6 │ │ │ │ - addseq ip, r4, #8, 22 @ 0x2000 │ │ │ │ - @ instruction: 0xfffffcd4 │ │ │ │ - @ instruction: 0xfffffdbc │ │ │ │ - @ instruction: 0xfffffe68 │ │ │ │ - addseq ip, r4, #64, 22 @ 0x10000 │ │ │ │ - addseq ip, r4, #168, 22 @ 0x2a000 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + rsbseq r7, r9, #168 @ 0xa8 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0xffffff68 │ │ │ │ + addseq r3, r5, #252, 2 @ 0x3f │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #68 @ 0x44 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc adbc4 <__cxa_atexit@plt+0x9fa10> │ │ │ │ - ldr r2, [pc, #144] @ adbdc <__cxa_atexit@plt+0x9fa28> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #140] @ adbe0 <__cxa_atexit@plt+0x9fa2c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #136] @ adbe4 <__cxa_atexit@plt+0x9fa30> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r1, [r3, #64] @ 0x40 │ │ │ │ - ldr r9, [pc, #104] @ adbe8 <__cxa_atexit@plt+0x9fa34> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr sl, [pc, #100] @ adbec <__cxa_atexit@plt+0x9fa38> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - mov r7, r3 │ │ │ │ - str sl, [r7, #16]! │ │ │ │ - mov r0, r3 │ │ │ │ - str r8, [r0, #28]! │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - str r9, [r3, #40] @ 0x28 │ │ │ │ - str r0, [r3, #44] @ 0x2c │ │ │ │ - str r7, [r3, #48] @ 0x30 │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r3, [r3, #60] @ 0x3c │ │ │ │ - str r3, [r3, #24] │ │ │ │ - str lr, [r3, #52]! @ 0x34 │ │ │ │ - sub r8, r6, #22 │ │ │ │ - mov r7, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #36] @ adbf0 <__cxa_atexit@plt+0x9fa3c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #68 @ 0x44 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - @ instruction: 0xfffffbd8 │ │ │ │ - @ instruction: 0xfffffcc0 │ │ │ │ - @ instruction: 0xfffffd6c │ │ │ │ - addseq ip, r4, #60, 20 @ 0x3c000 │ │ │ │ - addseq ip, r4, #172, 20 @ 0xac000 │ │ │ │ - @ instruction: 0xffffff5c │ │ │ │ - rsbseq r1, r9, #180, 4 @ 0x4000000b │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + and r7, r7, #3 │ │ │ │ + mov r3, #8 │ │ │ │ + cmp r7, #2 │ │ │ │ + moveq r3, #4 │ │ │ │ + ldr r7, [r5, r3] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3c1f4c <__cxa_atexit@plt+0x3b3d98> │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi adc2c <__cxa_atexit@plt+0x9fa78> │ │ │ │ - ldr r7, [pc, #36] @ adc3c <__cxa_atexit@plt+0x9fa88> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #28] @ adc40 <__cxa_atexit@plt+0x9fa8c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r9, r7, #1 │ │ │ │ - b ada14 <__cxa_atexit@plt+0x9f860> │ │ │ │ - ldr r7, [pc, #16] @ adc44 <__cxa_atexit@plt+0x9fa90> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a77bc <__cxa_atexit@plt+0x99608> │ │ │ │ + ldr r2, [pc, #44] @ a77cc <__cxa_atexit@plt+0x99618> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #40] @ a77d0 <__cxa_atexit@plt+0x9961c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r2, r2, #1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3c214c <__cxa_atexit@plt+0x3b3f98> │ │ │ │ + ldr r7, [pc, #16] @ a77d4 <__cxa_atexit@plt+0x99620> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - addseq ip, r4, #172, 18 @ 0x2b0000 │ │ │ │ - rsbseq r1, r9, #152, 4 @ 0x80000009 │ │ │ │ - rsbseq r1, r9, #100, 4 @ 0x40000006 │ │ │ │ + rsbseq r7, r9, #56 @ 0x38 │ │ │ │ + addseq r2, r5, #140, 28 @ 0x8c0 │ │ │ │ + rsbseq r7, r9, #28 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ adc80 <__cxa_atexit@plt+0x9facc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r8, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq adc78 <__cxa_atexit@plt+0x9fac4> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b adc9c <__cxa_atexit@plt+0x9fae8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - rsbseq r1, r9, #40, 4 @ 0x80000002 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b adc9c <__cxa_atexit@plt+0x9fae8> │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne adcf0 <__cxa_atexit@plt+0x9fb3c> │ │ │ │ - ldr r2, [pc, #148] @ add4c <__cxa_atexit@plt+0x9fb98> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a7814 <__cxa_atexit@plt+0x99660> │ │ │ │ + ldr r2, [pc, #44] @ a7824 <__cxa_atexit@plt+0x99670> │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r7, [r5], #-12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi add30 <__cxa_atexit@plt+0x9fb7c> │ │ │ │ - ldr r7, [pc, #116] @ add54 <__cxa_atexit@plt+0x9fba0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #108] @ add58 <__cxa_atexit@plt+0x9fba4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #76] @ add44 <__cxa_atexit@plt+0x9fb90> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #68] @ add48 <__cxa_atexit@plt+0x9fb94> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq add28 <__cxa_atexit@plt+0x9fb74> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - mov r3, #0 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - mov r8, fp │ │ │ │ - b ae06c <__cxa_atexit@plt+0x9feb8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ add50 <__cxa_atexit@plt+0x9fb9c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r1, [pc, #40] @ a7828 <__cxa_atexit@plt+0x99674> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r2, r2, #1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr r3 │ │ │ │ - addseq ip, r4, #88, 28 @ 0x580 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - rsbseq r0, r9, #120, 28 @ 0x780 │ │ │ │ - @ instruction: 0xffffde9c │ │ │ │ - addseq ip, r4, #224, 18 @ 0x380000 │ │ │ │ - rsbseq r1, r9, #80, 2 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ add88 <__cxa_atexit@plt+0x9fbd4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq add80 <__cxa_atexit@plt+0x9fbcc> │ │ │ │ - b add98 <__cxa_atexit@plt+0x9fbe4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - rsbseq r1, r9, #32, 2 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne addc4 <__cxa_atexit@plt+0x9fc10> │ │ │ │ - ldr r7, [pc, #72] @ addf4 <__cxa_atexit@plt+0x9fc40> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #64] @ addf8 <__cxa_atexit@plt+0x9fc44> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq adde8 <__cxa_atexit@plt+0x9fc34> │ │ │ │ - b ade08 <__cxa_atexit@plt+0x9fc54> │ │ │ │ - ldr r7, [pc, #36] @ addf0 <__cxa_atexit@plt+0x9fc3c> │ │ │ │ + mov r8, r9 │ │ │ │ + b 3c214c <__cxa_atexit@plt+0x3b3f98> │ │ │ │ + ldr r7, [pc, #16] @ a782c <__cxa_atexit@plt+0x99678> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq adde8 <__cxa_atexit@plt+0x9fc34> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b adc9c <__cxa_atexit@plt+0x9fae8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, ror #4 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - addseq ip, r4, #104, 26 @ 0x1a00 │ │ │ │ - rsbseq r1, r9, #176 @ 0xb0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #224] @ adef0 <__cxa_atexit@plt+0x9fd3c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - str r9, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq adee8 <__cxa_atexit@plt+0x9fd34> │ │ │ │ - ldr r3, [r4, #812] @ 0x32c │ │ │ │ - ldr r2, [r4, #820] @ 0x334 │ │ │ │ - ldr r1, [pc, #188] @ adef4 <__cxa_atexit@plt+0x9fd40> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r3, #12] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r1, [r5] │ │ │ │ - str r5, [r0, #12] │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r2, #4] │ │ │ │ - ldr r5, [r2] │ │ │ │ - ldrd r0, [r3, #72] @ 0x48 │ │ │ │ - sub r6, r6, r5 │ │ │ │ - subs r0, r0, r6 │ │ │ │ - sbc r1, r1, #0 │ │ │ │ - strd r0, [r3, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, #128 @ 0x80 │ │ │ │ - mov r1, r8 │ │ │ │ - blx r9 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r8, lsr #3 │ │ │ │ - rsbseq r0, r9, #180, 30 @ 0x2d0 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r4, [r4, #812] @ 0x32c │ │ │ │ - ldr r3, [pc, #192] @ adfd4 <__cxa_atexit@plt+0x9fe20> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r4, #12] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r4, [r7, #3] │ │ │ │ - str r5, [r3, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r2, [r5, #72] @ 0x48 │ │ │ │ - ldr r1, [r5, #76] @ 0x4c │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r1, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r5, r0 │ │ │ │ - mov r0, #128 @ 0x80 │ │ │ │ - mov r1, r4 │ │ │ │ - blx r8 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - rsbseq r0, r9, #212, 28 @ 0xd40 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #36] @ ae010 <__cxa_atexit@plt+0x9fe5c> │ │ │ │ + rsbseq r6, r9, #200, 30 @ 0x320 │ │ │ │ + addseq r2, r5, #52, 28 @ 0x340 │ │ │ │ + rsbseq r6, r9, #172, 30 @ 0x2b0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a786c <__cxa_atexit@plt+0x996b8> │ │ │ │ + ldr r2, [pc, #44] @ a787c <__cxa_atexit@plt+0x996c8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #40] @ a7880 <__cxa_atexit@plt+0x996cc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r2, r2, #1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3c214c <__cxa_atexit@plt+0x3b3f98> │ │ │ │ + ldr r7, [pc, #16] @ a7884 <__cxa_atexit@plt+0x996d0> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq ae008 <__cxa_atexit@plt+0x9fe54> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b adc9c <__cxa_atexit@plt+0x9fae8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - rsbseq r0, r9, #152, 28 @ 0x980 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b adc9c <__cxa_atexit@plt+0x9fae8> │ │ │ │ - rsbseq r0, r9, #128, 28 @ 0x800 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b adc9c <__cxa_atexit@plt+0x9fae8> │ │ │ │ - rsbseq r0, r9, #88, 28 @ 0x580 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - mov r3, #0 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b ae06c <__cxa_atexit@plt+0x9feb8> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne ae0a4 <__cxa_atexit@plt+0x9fef0> │ │ │ │ - ldr r7, [pc, #248] @ ae17c <__cxa_atexit@plt+0x9ffc8> │ │ │ │ + rsbseq r6, r9, #124, 30 @ 0x1f0 │ │ │ │ + addseq r2, r5, #220, 26 @ 0x3700 │ │ │ │ + rsbseq r6, r9, #96, 30 @ 0x180 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a78c4 <__cxa_atexit@plt+0x99710> │ │ │ │ + ldr r2, [pc, #44] @ a78d4 <__cxa_atexit@plt+0x99720> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #40] @ a78d8 <__cxa_atexit@plt+0x99724> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r2, r2, #1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3c214c <__cxa_atexit@plt+0x3b3f98> │ │ │ │ + ldr r7, [pc, #16] @ a78dc <__cxa_atexit@plt+0x99728> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - ldr r7, [r3, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq ae170 <__cxa_atexit@plt+0x9ffbc> │ │ │ │ - mov fp, r8 │ │ │ │ - b ae190 <__cxa_atexit@plt+0x9ffdc> │ │ │ │ - ldr r3, [pc, #212] @ ae180 <__cxa_atexit@plt+0x9ffcc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r4, #812] @ 0x32c │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r8, [r1, #8]! │ │ │ │ - str r3, [r1] │ │ │ │ - ldr r3, [r2, #12] │ │ │ │ - ldr r5, [r5] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - ldr r3, [r4, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r3, #4] │ │ │ │ - ldr r3, [r4, #812] @ 0x32c │ │ │ │ - ldr r2, [r4, #820] @ 0x334 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrd r0, [r3, #72] @ 0x48 │ │ │ │ - sub r6, r6, r2 │ │ │ │ - subs r0, r0, r6 │ │ │ │ - sbc r1, r1, #0 │ │ │ │ - strd r0, [r3, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - blx r8 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov fp, r8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - andeq r0, r0, r8, lsl #12 │ │ │ │ - rsbseq r0, r9, #24, 26 @ 0x600 │ │ │ │ - andeq r0, r0, r3, lsr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov lr, r5 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldr r1, [r5, #4]! │ │ │ │ - ldrh r0, [r7, #-2] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - sub r0, r0, #2 │ │ │ │ - cmp r0, #14 │ │ │ │ - bhi ae31c <__cxa_atexit@plt+0xa0168> │ │ │ │ - add r3, pc, #4 │ │ │ │ - ldr r0, [r3, r0, lsl #2] │ │ │ │ - add pc, r3, r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r8, asr r1 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - andeq r0, r0, ip, lsl #2 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - ldr r0, [pc, #320] @ ae348 <__cxa_atexit@plt+0xa0194> │ │ │ │ - add r0, pc, r0 │ │ │ │ - orr r1, r1, #1 │ │ │ │ - b ae2f4 <__cxa_atexit@plt+0xa0140> │ │ │ │ - ldr r0, [pc, #360] @ ae380 <__cxa_atexit@plt+0xa01cc> │ │ │ │ - add r0, pc, r0 │ │ │ │ - orr r1, r1, #4096 @ 0x1000 │ │ │ │ - b ae2f4 <__cxa_atexit@plt+0xa0140> │ │ │ │ - ldr r0, [pc, #332] @ ae374 <__cxa_atexit@plt+0xa01c0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - orr r1, r1, #256 @ 0x100 │ │ │ │ - b ae2f4 <__cxa_atexit@plt+0xa0140> │ │ │ │ - ldr r0, [pc, #288] @ ae358 <__cxa_atexit@plt+0xa01a4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - orr r1, r1, #16 │ │ │ │ - b ae2f4 <__cxa_atexit@plt+0xa0140> │ │ │ │ - ldr r0, [pc, #308] @ ae37c <__cxa_atexit@plt+0xa01c8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - orr r1, r1, #2048 @ 0x800 │ │ │ │ - b ae2f4 <__cxa_atexit@plt+0xa0140> │ │ │ │ - ldr r0, [pc, #260] @ ae35c <__cxa_atexit@plt+0xa01a8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - orr r1, r1, #32 │ │ │ │ - b ae2f4 <__cxa_atexit@plt+0xa0140> │ │ │ │ - ldr r0, [pc, #272] @ ae378 <__cxa_atexit@plt+0xa01c4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - orr r1, r1, #1024 @ 0x400 │ │ │ │ - b ae2f4 <__cxa_atexit@plt+0xa0140> │ │ │ │ - ldr r0, [pc, #220] @ ae354 <__cxa_atexit@plt+0xa01a0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - orr r1, r1, #4 │ │ │ │ - b ae2f4 <__cxa_atexit@plt+0xa0140> │ │ │ │ - ldr r0, [pc, #200] @ ae350 <__cxa_atexit@plt+0xa019c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - orr r1, r1, #8 │ │ │ │ - b ae2f4 <__cxa_atexit@plt+0xa0140> │ │ │ │ - ldr r0, [pc, #180] @ ae34c <__cxa_atexit@plt+0xa0198> │ │ │ │ - add r0, pc, r0 │ │ │ │ - orr r1, r1, #512 @ 0x200 │ │ │ │ - b ae2f4 <__cxa_atexit@plt+0xa0140> │ │ │ │ - ldr r0, [pc, #184] @ ae360 <__cxa_atexit@plt+0xa01ac> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r7, [r2, #1] │ │ │ │ - str r0, [lr] │ │ │ │ - tst r7, #3 │ │ │ │ - beq ae338 <__cxa_atexit@plt+0xa0184> │ │ │ │ - mov r5, lr │ │ │ │ - b ae438 <__cxa_atexit@plt+0xa0284> │ │ │ │ - ldr r0, [pc, #156] @ ae364 <__cxa_atexit@plt+0xa01b0> │ │ │ │ + rsbseq r6, r9, #72, 30 @ 0x120 │ │ │ │ + addseq r2, r5, #132, 26 @ 0x2100 │ │ │ │ + rsbseq r6, r9, #44, 30 @ 0xb0 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a7940 <__cxa_atexit@plt+0x9978c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a7948 <__cxa_atexit@plt+0x99794> │ │ │ │ + ldr lr, [pc, #80] @ a7964 <__cxa_atexit@plt+0x997b0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #76] @ a7968 <__cxa_atexit@plt+0x997b4> │ │ │ │ add r0, pc, r0 │ │ │ │ - orr r1, r1, #2 │ │ │ │ - b ae2f4 <__cxa_atexit@plt+0xa0140> │ │ │ │ - ldr r7, [pc, #148] @ ae36c <__cxa_atexit@plt+0xa01b8> │ │ │ │ + ldr r1, [pc, #72] @ a796c <__cxa_atexit@plt+0x997b8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + stmdb r5, {r3, lr} │ │ │ │ + str r9, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 3c21c4 <__cxa_atexit@plt+0x3b4010> │ │ │ │ + mov r6, r3 │ │ │ │ + b a7950 <__cxa_atexit@plt+0x9979c> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ a7960 <__cxa_atexit@plt+0x997ac> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, lr, #16 │ │ │ │ - ldr r0, [pc, #140] @ ae370 <__cxa_atexit@plt+0xa01bc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #120] @ ae368 <__cxa_atexit@plt+0xa01b4> │ │ │ │ + rsbseq r6, r9, #148, 28 @ 0x940 │ │ │ │ + @ instruction: 0xfffffe4c │ │ │ │ + @ instruction: 0xfffffd54 │ │ │ │ + addseq r2, r5, #232, 30 @ 0x3a0 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a79d0 <__cxa_atexit@plt+0x9981c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a79d8 <__cxa_atexit@plt+0x99824> │ │ │ │ + ldr lr, [pc, #80] @ a79f4 <__cxa_atexit@plt+0x99840> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #76] @ a79f8 <__cxa_atexit@plt+0x99844> │ │ │ │ add r0, pc, r0 │ │ │ │ - orr r1, r1, #128 @ 0x80 │ │ │ │ - stmib lr, {r0, r1} │ │ │ │ - tst r7, #3 │ │ │ │ - beq ae314 <__cxa_atexit@plt+0xa0160> │ │ │ │ - ldr r0, [lr, #8] │ │ │ │ - str r0, [lr, #4] │ │ │ │ - str r7, [lr, #8] │ │ │ │ - mov r8, fp │ │ │ │ - b ae06c <__cxa_atexit@plt+0x9feb8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [pc, #72] @ a79fc <__cxa_atexit@plt+0x99848> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + stmdb r5, {r3, lr} │ │ │ │ + str r9, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 3c21c4 <__cxa_atexit@plt+0x3b4010> │ │ │ │ + mov r6, r3 │ │ │ │ + b a79e0 <__cxa_atexit@plt+0x9982c> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ a79f0 <__cxa_atexit@plt+0x9983c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #32] @ ae344 <__cxa_atexit@plt+0xa0190> │ │ │ │ + rsbseq r6, r9, #252, 26 @ 0x3f00 │ │ │ │ + @ instruction: 0xfffffb94 │ │ │ │ + @ instruction: 0xfffffa9c │ │ │ │ + addseq r2, r5, #88, 30 @ 0x160 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a7a60 <__cxa_atexit@plt+0x998ac> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a7a68 <__cxa_atexit@plt+0x998b4> │ │ │ │ + ldr lr, [pc, #80] @ a7a84 <__cxa_atexit@plt+0x998d0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #76] @ a7a88 <__cxa_atexit@plt+0x998d4> │ │ │ │ add r0, pc, r0 │ │ │ │ - str r0, [lr] │ │ │ │ - tst r7, #3 │ │ │ │ - beq ae338 <__cxa_atexit@plt+0xa0184> │ │ │ │ - mov r8, fp │ │ │ │ - b ae06c <__cxa_atexit@plt+0x9feb8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, lr │ │ │ │ + ldr r1, [pc, #72] @ a7a8c <__cxa_atexit@plt+0x998d8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + stmdb r5, {r3, lr} │ │ │ │ + str r9, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 3c21c4 <__cxa_atexit@plt+0x3b4010> │ │ │ │ + mov r6, r3 │ │ │ │ + b a7a70 <__cxa_atexit@plt+0x998bc> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ a7a80 <__cxa_atexit@plt+0x998cc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r3 │ │ │ │ - andeq r0, r0, r8, ror r4 │ │ │ │ - andeq r0, r0, ip, asr #7 │ │ │ │ - andeq r0, r0, r0, asr #7 │ │ │ │ - @ instruction: 0x000003b4 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - muleq r0, ip, r3 │ │ │ │ - andeq r0, r0, ip, lsl #3 │ │ │ │ - andeq r0, r0, r0, asr r1 │ │ │ │ - andeq r0, r0, ip, lsl #2 │ │ │ │ - rsbseq r0, r9, #112, 18 @ 0x1c0000 │ │ │ │ - rsbseq r0, r9, #100, 18 @ 0x190000 │ │ │ │ - @ instruction: 0x000001b8 │ │ │ │ - andeq r0, r0, ip, asr r1 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - andeq r0, r0, r4, ror r1 │ │ │ │ - rsbseq r0, r9, #24, 22 @ 0x6000 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - b ae06c <__cxa_atexit@plt+0x9feb8> │ │ │ │ - rsbseq r0, r9, #252, 20 @ 0xfc000 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - b ae06c <__cxa_atexit@plt+0x9feb8> │ │ │ │ - rsbseq r0, r9, #224, 20 @ 0xe0000 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - b ae06c <__cxa_atexit@plt+0x9feb8> │ │ │ │ - rsbseq r0, r9, #196, 20 @ 0xc4000 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - b ae06c <__cxa_atexit@plt+0x9feb8> │ │ │ │ - rsbseq r0, r9, #168, 20 @ 0xa8000 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - b ae06c <__cxa_atexit@plt+0x9feb8> │ │ │ │ - rsbseq r0, r9, #140, 20 @ 0x8c000 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - b ae06c <__cxa_atexit@plt+0x9feb8> │ │ │ │ - rsbseq r0, r9, #112, 20 @ 0x70000 │ │ │ │ - andeq r0, r0, r3, lsr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - sub r2, r8, #1 │ │ │ │ - cmp r2, #3 │ │ │ │ - bhi ae4ec <__cxa_atexit@plt+0xa0338> │ │ │ │ - mov r6, r5 │ │ │ │ - ldr r3, [r6, #4]! │ │ │ │ - ldr r7, [r6, #4] │ │ │ │ - add r1, pc, #4 │ │ │ │ - ldr r2, [r1, r2, lsl #2] │ │ │ │ - add pc, r1, r2 │ │ │ │ + rsbseq r6, r9, #112, 26 @ 0x1c00 │ │ │ │ + @ instruction: 0xfffffc18 │ │ │ │ + @ instruction: 0xfffffb20 │ │ │ │ + addseq r2, r5, #200, 28 @ 0xc80 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - ldr r2, [pc, #228] @ ae560 <__cxa_atexit@plt+0xa03ac> │ │ │ │ - add r2, pc, r2 │ │ │ │ - orr r3, r3, #4096 @ 0x1000 │ │ │ │ - b ae4b0 <__cxa_atexit@plt+0xa02fc> │ │ │ │ - ldr r2, [pc, #220] @ ae568 <__cxa_atexit@plt+0xa03b4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - orr r3, r3, #16384 @ 0x4000 │ │ │ │ - b ae4b0 <__cxa_atexit@plt+0xa02fc> │ │ │ │ - ldr r2, [pc, #208] @ ae56c <__cxa_atexit@plt+0xa03b8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - orr r3, r3, #32768 @ 0x8000 │ │ │ │ - b ae4b0 <__cxa_atexit@plt+0xa02fc> │ │ │ │ - ldr r2, [pc, #184] @ ae564 <__cxa_atexit@plt+0xa03b0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - orr r3, r3, #8192 @ 0x2000 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq ae4dc <__cxa_atexit@plt+0xa0328> │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r9 │ │ │ │ - mov r8, fp │ │ │ │ - b ae06c <__cxa_atexit@plt+0x9feb8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - add r3, r5, #12 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi ae538 <__cxa_atexit@plt+0xa0384> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc ae540 <__cxa_atexit@plt+0xa038c> │ │ │ │ - ldr r5, [pc, #96] @ ae570 <__cxa_atexit@plt+0xa03bc> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #92] @ ae574 <__cxa_atexit@plt+0xa03c0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #88] @ ae578 <__cxa_atexit@plt+0xa03c4> │ │ │ │ + bhi a7adc <__cxa_atexit@plt+0x99928> │ │ │ │ + ldr r2, [pc, #56] @ a7ae4 <__cxa_atexit@plt+0x99930> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r5, [r3] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ a7ae8 <__cxa_atexit@plt+0x99934> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #40] @ a7aec <__cxa_atexit@plt+0x99938> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - mov r6, r9 │ │ │ │ - b ae548 <__cxa_atexit@plt+0xa0394> │ │ │ │ + b 3c214c <__cxa_atexit@plt+0x3b3f98> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsbseq r6, r9, #68, 26 @ 0x1100 │ │ │ │ + addseq r2, r5, #28, 22 @ 0x7000 │ │ │ │ + addseq r2, r5, #112, 22 @ 0x1c000 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a7b50 <__cxa_atexit@plt+0x9999c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a7b58 <__cxa_atexit@plt+0x999a4> │ │ │ │ + ldr lr, [pc, #80] @ a7b74 <__cxa_atexit@plt+0x999c0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #76] @ a7b78 <__cxa_atexit@plt+0x999c4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #72] @ a7b7c <__cxa_atexit@plt+0x999c8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + stmdb r5, {r3, lr} │ │ │ │ + str r9, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 3c21c4 <__cxa_atexit@plt+0x3b4010> │ │ │ │ + mov r6, r3 │ │ │ │ + b a7b60 <__cxa_atexit@plt+0x999ac> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - add r5, r5, #16 │ │ │ │ - ldr r7, [pc, #8] @ ae55c <__cxa_atexit@plt+0xa03a8> │ │ │ │ + ldr r7, [pc, #8] @ a7b70 <__cxa_atexit@plt+0x999bc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rsbseq r0, r9, #60, 18 @ 0xf0000 │ │ │ │ - andeq r0, r0, ip, asr r1 │ │ │ │ - andeq r0, r0, r0, lsl r1 │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - @ instruction: 0xfffff1f0 │ │ │ │ - @ instruction: 0xfffff0a0 │ │ │ │ - subseq r2, pc, #144, 8 @ 0x90000000 │ │ │ │ - rsbseq r0, r9, #32, 18 @ 0x80000 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - b ae06c <__cxa_atexit@plt+0x9feb8> │ │ │ │ - rsbseq r0, r9, #4, 18 @ 0x10000 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - b ae06c <__cxa_atexit@plt+0x9feb8> │ │ │ │ - rsbseq r0, r9, #232, 16 @ 0xe80000 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - b ae06c <__cxa_atexit@plt+0x9feb8> │ │ │ │ - rsbseq r0, r9, #204, 16 @ 0xcc0000 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - b ae06c <__cxa_atexit@plt+0x9feb8> │ │ │ │ - rsbseq r0, r9, #176, 16 @ 0xb00000 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - b ae06c <__cxa_atexit@plt+0x9feb8> │ │ │ │ - rsbseq r0, r9, #148, 16 @ 0x940000 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - b ae06c <__cxa_atexit@plt+0x9feb8> │ │ │ │ - rsbseq r0, r9, #120, 16 @ 0x780000 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - b ae06c <__cxa_atexit@plt+0x9feb8> │ │ │ │ - rsbseq r0, r9, #92, 16 @ 0x5c0000 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - b ae06c <__cxa_atexit@plt+0x9feb8> │ │ │ │ - rsbseq r0, r9, #64, 16 @ 0x400000 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - b ae06c <__cxa_atexit@plt+0x9feb8> │ │ │ │ - rsbseq r0, r9, #36, 16 @ 0x240000 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - b ae06c <__cxa_atexit@plt+0x9feb8> │ │ │ │ - rsbseq r0, r9, #8, 16 @ 0x80000 │ │ │ │ - andeq r0, r0, r3, ror #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5, #8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b ae06c <__cxa_atexit@plt+0x9feb8> │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r6, r9, #148, 24 @ 0x9400 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0xffffff68 │ │ │ │ + addseq r2, r5, #216, 26 @ 0x3600 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - rsbseq r0, r9, #0, 16 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + and r7, r7, #3 │ │ │ │ + mov r3, #8 │ │ │ │ + cmp r7, #2 │ │ │ │ + moveq r3, #4 │ │ │ │ + ldr r7, [r5, r3] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3c1f4c <__cxa_atexit@plt+0x3b3d98> │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi ae734 <__cxa_atexit@plt+0xa0580> │ │ │ │ - ldr r7, [pc, #116] @ ae758 <__cxa_atexit@plt+0xa05a4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - tst r8, #3 │ │ │ │ - beq ae724 <__cxa_atexit@plt+0xa0570> │ │ │ │ - ldr r7, [pc, #100] @ ae75c <__cxa_atexit@plt+0xa05a8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi ae744 <__cxa_atexit@plt+0xa0590> │ │ │ │ - ldr r7, [pc, #88] @ ae768 <__cxa_atexit@plt+0xa05b4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - ldr r7, [pc, #80] @ ae76c <__cxa_atexit@plt+0xa05b8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r9, r7, #1 │ │ │ │ - b ada14 <__cxa_atexit@plt+0x9f860> │ │ │ │ - ldr r0, [r8] │ │ │ │ + bhi a7be0 <__cxa_atexit@plt+0x99a2c> │ │ │ │ + ldr r2, [pc, #44] @ a7bf0 <__cxa_atexit@plt+0x99a3c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #40] @ a7bf4 <__cxa_atexit@plt+0x99a40> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r2, r2, #1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ ae764 <__cxa_atexit@plt+0xa05b0> │ │ │ │ + mov r8, r9 │ │ │ │ + b 3c214c <__cxa_atexit@plt+0x3b3f98> │ │ │ │ + ldr r7, [pc, #16] @ a7bf8 <__cxa_atexit@plt+0x99a44> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ ae760 <__cxa_atexit@plt+0xa05ac> │ │ │ │ + rsbseq r6, r9, #60, 24 @ 0x3c00 │ │ │ │ + addseq r2, r5, #104, 20 @ 0x68000 │ │ │ │ + rsbseq r6, r9, #32, 24 @ 0x2000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a7c38 <__cxa_atexit@plt+0x99a84> │ │ │ │ + ldr r2, [pc, #44] @ a7c48 <__cxa_atexit@plt+0x99a94> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #40] @ a7c4c <__cxa_atexit@plt+0x99a98> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r2, r2, #1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3c214c <__cxa_atexit@plt+0x3b3f98> │ │ │ │ + ldr r7, [pc, #16] @ a7c50 <__cxa_atexit@plt+0x99a9c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + rsbseq r6, r9, #164, 22 @ 0x29000 │ │ │ │ + addseq r2, r5, #16, 20 @ 0x10000 │ │ │ │ + rsbseq r6, r9, #136, 22 @ 0x22000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a7ca0 <__cxa_atexit@plt+0x99aec> │ │ │ │ + ldr r2, [pc, #56] @ a7ca8 <__cxa_atexit@plt+0x99af4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ a7cac <__cxa_atexit@plt+0x99af8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #40] @ a7cb0 <__cxa_atexit@plt+0x99afc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ + b 3c214c <__cxa_atexit@plt+0x3b3f98> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - rsbseq r0, r9, #128, 14 @ 0x2000000 │ │ │ │ - rsbseq r0, r9, #152, 14 @ 0x2600000 │ │ │ │ - @ instruction: 0xfffff540 │ │ │ │ - addseq fp, r4, #180, 28 @ 0xb40 │ │ │ │ - rsbseq r0, r9, #84, 14 @ 0x1500000 │ │ │ │ + rsbseq r6, r9, #144, 22 @ 0x24000 │ │ │ │ + addseq r2, r5, #88, 18 @ 0x160000 │ │ │ │ + addseq r2, r5, #172, 18 @ 0x2b0000 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #60] @ ae7c4 <__cxa_atexit@plt+0xa0610> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ae7b4 <__cxa_atexit@plt+0xa0600> │ │ │ │ - ldr r7, [pc, #40] @ ae7c8 <__cxa_atexit@plt+0xa0614> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #32] @ ae7cc <__cxa_atexit@plt+0xa0618> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r9, r7, #1 │ │ │ │ - b ada14 <__cxa_atexit@plt+0x9f860> │ │ │ │ - ldr r7, [pc, #20] @ ae7d0 <__cxa_atexit@plt+0xa061c> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a7d14 <__cxa_atexit@plt+0x99b60> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a7d1c <__cxa_atexit@plt+0x99b68> │ │ │ │ + ldr lr, [pc, #80] @ a7d38 <__cxa_atexit@plt+0x99b84> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #76] @ a7d3c <__cxa_atexit@plt+0x99b88> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #72] @ a7d40 <__cxa_atexit@plt+0x99b8c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + stmdb r5, {r3, lr} │ │ │ │ + str r9, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 3c21c4 <__cxa_atexit@plt+0x3b4010> │ │ │ │ + mov r6, r3 │ │ │ │ + b a7d24 <__cxa_atexit@plt+0x99b70> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ a7d34 <__cxa_atexit@plt+0x99b80> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0xfffff4b0 │ │ │ │ - addseq fp, r4, #36, 28 @ 0x240 │ │ │ │ - rsbseq r0, r9, #16, 14 @ 0x400000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r6, r9, #224, 20 @ 0xe0000 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0xffffff68 │ │ │ │ + addseq r2, r5, #20, 24 @ 0x1400 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ ae7f0 <__cxa_atexit@plt+0xa063c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - addseq fp, r4, #96, 28 @ 0x600 │ │ │ │ - rsbseq r1, r9, #80, 12 @ 0x5000000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + and r7, r7, #3 │ │ │ │ + mov r3, #8 │ │ │ │ + cmp r7, #2 │ │ │ │ + moveq r3, #4 │ │ │ │ + ldr r7, [r5, r3] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3c1f4c <__cxa_atexit@plt+0x3b3d98> │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi ae83c <__cxa_atexit@plt+0xa0688> │ │ │ │ - ldr r7, [pc, #52] @ ae850 <__cxa_atexit@plt+0xa069c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - tst r8, #3 │ │ │ │ - beq ae830 <__cxa_atexit@plt+0xa067c> │ │ │ │ - mov r7, r8 │ │ │ │ - b ae864 <__cxa_atexit@plt+0xa06b0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ ae854 <__cxa_atexit@plt+0xa06a0> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a7dc8 <__cxa_atexit@plt+0x99c14> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a7dd0 <__cxa_atexit@plt+0x99c1c> │ │ │ │ + ldr lr, [pc, #80] @ a7dec <__cxa_atexit@plt+0x99c38> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #76] @ a7df0 <__cxa_atexit@plt+0x99c3c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #72] @ a7df4 <__cxa_atexit@plt+0x99c40> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + stmdb r5, {r3, lr} │ │ │ │ + str r9, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 3c21c4 <__cxa_atexit@plt+0x3b4010> │ │ │ │ + mov r6, r3 │ │ │ │ + b a7dd8 <__cxa_atexit@plt+0x99c24> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ a7de8 <__cxa_atexit@plt+0x99c34> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsbseq r1, r9, #148, 12 @ 0x9400000 │ │ │ │ - rsbseq r1, r9, #240, 10 @ 0x3c000000 │ │ │ │ + rsbseq r6, r9, #4, 20 @ 0x4000 │ │ │ │ + @ instruction: 0xfffff79c │ │ │ │ + @ instruction: 0xfffff6a4 │ │ │ │ + addseq r2, r5, #96, 22 @ 0x18000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq ae91c <__cxa_atexit@plt+0xa0768> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [pc, #492] @ aea68 <__cxa_atexit@plt+0xa08b4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - cmp r2, #3 │ │ │ │ - bne ae924 <__cxa_atexit@plt+0xa0770> │ │ │ │ - bic r7, r3, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - sub r7, r7, #3 │ │ │ │ - cmp r7, #25 │ │ │ │ - bhi aea5c <__cxa_atexit@plt+0xa08a8> │ │ │ │ - add r3, pc, #4 │ │ │ │ - ldr r7, [r3, r7, lsl #2] │ │ │ │ - add pc, r3, r7 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - andeq r0, r0, ip, lsr r1 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - andeq r0, r0, ip, lsl #2 │ │ │ │ - andeq r0, r0, r4, lsl #3 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, r8, ror r1 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r4, asr r1 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - andeq r0, r0, ip, ror #2 │ │ │ │ - muleq r0, ip, r1 │ │ │ │ - andeq r0, r0, r0, lsr r1 │ │ │ │ - andeq r0, r0, r8, asr #2 │ │ │ │ - muleq r0, r0, r1 │ │ │ │ - andeq r0, r0, r8, lsr #3 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - ldr r7, [pc, #348] @ aea74 <__cxa_atexit@plt+0xa08c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b ae924 <__cxa_atexit@plt+0xa0770> │ │ │ │ - ldr r7, [pc, #328] @ aea6c <__cxa_atexit@plt+0xa08b8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #380] @ aeab4 <__cxa_atexit@plt+0xa0900> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b ae924 <__cxa_atexit@plt+0xa0770> │ │ │ │ - ldr r7, [pc, #360] @ aeaac <__cxa_atexit@plt+0xa08f8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b ae924 <__cxa_atexit@plt+0xa0770> │ │ │ │ - ldr r7, [pc, #336] @ aeaa0 <__cxa_atexit@plt+0xa08ec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b ae924 <__cxa_atexit@plt+0xa0770> │ │ │ │ - ldr r7, [pc, #296] @ aea84 <__cxa_atexit@plt+0xa08d0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b ae924 <__cxa_atexit@plt+0xa0770> │ │ │ │ - ldr r7, [pc, #316] @ aeaa4 <__cxa_atexit@plt+0xa08f0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b ae924 <__cxa_atexit@plt+0xa0770> │ │ │ │ - ldr r7, [pc, #292] @ aea98 <__cxa_atexit@plt+0xa08e4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b ae924 <__cxa_atexit@plt+0xa0770> │ │ │ │ - ldr r7, [pc, #344] @ aead8 <__cxa_atexit@plt+0xa0924> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b ae924 <__cxa_atexit@plt+0xa0770> │ │ │ │ - ldr r7, [pc, #328] @ aead4 <__cxa_atexit@plt+0xa0920> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b ae924 <__cxa_atexit@plt+0xa0770> │ │ │ │ - ldr r7, [pc, #228] @ aea7c <__cxa_atexit@plt+0xa08c8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b ae924 <__cxa_atexit@plt+0xa0770> │ │ │ │ - ldr r7, [pc, #268] @ aeab0 <__cxa_atexit@plt+0xa08fc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b ae924 <__cxa_atexit@plt+0xa0770> │ │ │ │ - ldr r7, [pc, #208] @ aea80 <__cxa_atexit@plt+0xa08cc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b ae924 <__cxa_atexit@plt+0xa0770> │ │ │ │ - ldr r7, [pc, #212] @ aea90 <__cxa_atexit@plt+0xa08dc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b ae924 <__cxa_atexit@plt+0xa0770> │ │ │ │ - ldr r7, [pc, #176] @ aea78 <__cxa_atexit@plt+0xa08c4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b ae924 <__cxa_atexit@plt+0xa0770> │ │ │ │ - ldr r7, [pc, #228] @ aeab8 <__cxa_atexit@plt+0xa0904> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b ae924 <__cxa_atexit@plt+0xa0770> │ │ │ │ - ldr r7, [pc, #228] @ aeac4 <__cxa_atexit@plt+0xa0910> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b ae924 <__cxa_atexit@plt+0xa0770> │ │ │ │ - ldr r7, [pc, #156] @ aea88 <__cxa_atexit@plt+0xa08d4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b ae924 <__cxa_atexit@plt+0xa0770> │ │ │ │ - ldr r7, [pc, #208] @ aeac8 <__cxa_atexit@plt+0xa0914> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b ae924 <__cxa_atexit@plt+0xa0770> │ │ │ │ - ldr r7, [pc, #164] @ aeaa8 <__cxa_atexit@plt+0xa08f4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b ae924 <__cxa_atexit@plt+0xa0770> │ │ │ │ - ldr r7, [pc, #124] @ aea8c <__cxa_atexit@plt+0xa08d8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b ae924 <__cxa_atexit@plt+0xa0770> │ │ │ │ - ldr r7, [pc, #160] @ aeabc <__cxa_atexit@plt+0xa0908> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b ae924 <__cxa_atexit@plt+0xa0770> │ │ │ │ - ldr r7, [pc, #116] @ aea9c <__cxa_atexit@plt+0xa08e8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b ae924 <__cxa_atexit@plt+0xa0770> │ │ │ │ - ldr r7, [pc, #96] @ aea94 <__cxa_atexit@plt+0xa08e0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b ae924 <__cxa_atexit@plt+0xa0770> │ │ │ │ - ldr r7, [pc, #140] @ aeacc <__cxa_atexit@plt+0xa0918> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b ae924 <__cxa_atexit@plt+0xa0770> │ │ │ │ - ldr r7, [pc, #116] @ aeac0 <__cxa_atexit@plt+0xa090c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b ae924 <__cxa_atexit@plt+0xa0770> │ │ │ │ - ldr r7, [pc, #120] @ aead0 <__cxa_atexit@plt+0xa091c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b ae924 <__cxa_atexit@plt+0xa0770> │ │ │ │ - ldr r7, [pc, #12] @ aea70 <__cxa_atexit@plt+0xa08bc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b ae924 <__cxa_atexit@plt+0xa0770> │ │ │ │ - rsbseq r1, r9, #192, 10 @ 0x30000000 │ │ │ │ - rsbseq r1, r9, #4, 10 @ 0x1000000 │ │ │ │ - rsbseq r1, r9, #176, 6 @ 0xc0000002 │ │ │ │ - rsbseq r1, r9, #232, 8 @ 0xe8000000 │ │ │ │ - rsbseq r1, r9, #36, 8 @ 0x24000000 │ │ │ │ - rsbseq r1, r9, #64, 8 @ 0x40000000 │ │ │ │ - rsbseq r1, r9, #20, 8 @ 0x14000000 │ │ │ │ - rsbseq r1, r9, #84, 8 @ 0x54000000 │ │ │ │ - rsbseq r1, r9, #176, 6 @ 0xc0000002 │ │ │ │ - rsbseq r1, r9, #120, 6 @ 0xe0000001 │ │ │ │ - rsbseq r1, r9, #184, 6 @ 0xe0000002 │ │ │ │ - rsbseq r1, r9, #44, 6 @ 0xb0000000 │ │ │ │ - rsbseq r1, r9, #216, 6 @ 0x60000003 │ │ │ │ - rsbseq r1, r9, #16, 6 @ 0x40000000 │ │ │ │ - rsbseq r1, r9, #212, 6 @ 0x50000003 │ │ │ │ - rsbseq r1, r9, #168, 6 @ 0xa0000002 │ │ │ │ - rsbseq r1, r9, #248, 4 @ 0x8000000f │ │ │ │ - rsbseq r1, r9, #164, 6 @ 0x90000002 │ │ │ │ - rsbseq r1, r9, #48, 6 @ 0xc0000000 │ │ │ │ - rsbseq r1, r9, #136, 6 @ 0x20000002 │ │ │ │ - rsbseq r1, r9, #216, 4 @ 0x8000000d │ │ │ │ - rsbseq r1, r9, #124, 4 @ 0xc0000007 │ │ │ │ - rsbseq r1, r9, #56, 4 @ 0x80000003 │ │ │ │ - rsbseq r1, r9, #144, 4 │ │ │ │ - rsbseq r1, r9, #100, 4 @ 0x40000006 │ │ │ │ - rsbseq r1, r9, #8, 4 @ 0x80000000 │ │ │ │ - rsbseq r1, r9, #220, 2 @ 0x37 │ │ │ │ - rsbseq r1, r9, #148, 4 @ 0x40000009 │ │ │ │ - rsbseq r1, r9, #140, 4 @ 0xc0000008 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi aeb28 <__cxa_atexit@plt+0xa0974> │ │ │ │ - ldr r2, [pc, #56] @ aeb30 <__cxa_atexit@plt+0xa097c> │ │ │ │ + bhi a7e34 <__cxa_atexit@plt+0x99c80> │ │ │ │ + ldr r2, [pc, #44] @ a7e44 <__cxa_atexit@plt+0x99c90> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq aeb1c <__cxa_atexit@plt+0xa0968> │ │ │ │ - ldr r3, [pc, #36] @ aeb34 <__cxa_atexit@plt+0xa0980> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 3efb10 <__cxa_atexit@plt+0x3e195c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [pc, #40] @ a7e48 <__cxa_atexit@plt+0x99c94> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r2, r2, #1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3c214c <__cxa_atexit@plt+0x3b3f98> │ │ │ │ + ldr r7, [pc, #16] @ a7e4c <__cxa_atexit@plt+0x99c98> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - addseq fp, r4, #192, 20 @ 0xc0000 │ │ │ │ + rsbseq r6, r9, #180, 18 @ 0x2d0000 │ │ │ │ + addseq r2, r5, #20, 16 @ 0x140000 │ │ │ │ + rsbseq r6, r9, #152, 18 @ 0x260000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ aeb58 <__cxa_atexit@plt+0xa09a4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 3efb10 <__cxa_atexit@plt+0x3e195c> │ │ │ │ - addseq fp, r4, #136, 20 @ 0x88000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi aeba8 <__cxa_atexit@plt+0xa09f4> │ │ │ │ - ldr r2, [pc, #56] @ aebb0 <__cxa_atexit@plt+0xa09fc> │ │ │ │ + bhi a7e8c <__cxa_atexit@plt+0x99cd8> │ │ │ │ + ldr r2, [pc, #44] @ a7e9c <__cxa_atexit@plt+0x99ce8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq aeb9c <__cxa_atexit@plt+0xa09e8> │ │ │ │ - ldr r3, [pc, #36] @ aebb4 <__cxa_atexit@plt+0xa0a00> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 3efb10 <__cxa_atexit@plt+0x3e195c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [pc, #40] @ a7ea0 <__cxa_atexit@plt+0x99cec> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r2, r2, #1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3c214c <__cxa_atexit@plt+0x3b3f98> │ │ │ │ + ldr r7, [pc, #16] @ a7ea4 <__cxa_atexit@plt+0x99cf0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - addseq fp, r4, #64, 20 @ 0x40000 │ │ │ │ + rsbseq r6, r9, #160, 18 @ 0x280000 │ │ │ │ + addseq r2, r5, #188, 14 @ 0x2f00000 │ │ │ │ + rsbseq r6, r9, #132, 18 @ 0x210000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ aebd8 <__cxa_atexit@plt+0xa0a24> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 3efb10 <__cxa_atexit@plt+0x3e195c> │ │ │ │ - addseq fp, r4, #8, 20 @ 0x8000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi aec28 <__cxa_atexit@plt+0xa0a74> │ │ │ │ - ldr r2, [pc, #56] @ aec30 <__cxa_atexit@plt+0xa0a7c> │ │ │ │ + bhi a7ee4 <__cxa_atexit@plt+0x99d30> │ │ │ │ + ldr r2, [pc, #44] @ a7ef4 <__cxa_atexit@plt+0x99d40> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq aec1c <__cxa_atexit@plt+0xa0a68> │ │ │ │ - ldr r3, [pc, #36] @ aec34 <__cxa_atexit@plt+0xa0a80> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 3efb10 <__cxa_atexit@plt+0x3e195c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [pc, #40] @ a7ef8 <__cxa_atexit@plt+0x99d44> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r2, r2, #1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3c214c <__cxa_atexit@plt+0x3b3f98> │ │ │ │ + ldr r7, [pc, #16] @ a7efc <__cxa_atexit@plt+0x99d48> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - addseq fp, r4, #192, 18 @ 0x300000 │ │ │ │ + rsbseq r6, r9, #40, 18 @ 0xa0000 │ │ │ │ + addseq r2, r5, #100, 14 @ 0x1900000 │ │ │ │ + rsbseq r6, r9, #12, 18 @ 0x30000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ aec58 <__cxa_atexit@plt+0xa0aa4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 3efb10 <__cxa_atexit@plt+0x3e195c> │ │ │ │ - addseq fp, r4, #136, 18 @ 0x220000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi aeca8 <__cxa_atexit@plt+0xa0af4> │ │ │ │ - ldr r2, [pc, #56] @ aecb0 <__cxa_atexit@plt+0xa0afc> │ │ │ │ + bhi a7f3c <__cxa_atexit@plt+0x99d88> │ │ │ │ + ldr r2, [pc, #44] @ a7f4c <__cxa_atexit@plt+0x99d98> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq aec9c <__cxa_atexit@plt+0xa0ae8> │ │ │ │ - ldr r3, [pc, #36] @ aecb4 <__cxa_atexit@plt+0xa0b00> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 3efb10 <__cxa_atexit@plt+0x3e195c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [pc, #40] @ a7f50 <__cxa_atexit@plt+0x99d9c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r2, r2, #1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3c214c <__cxa_atexit@plt+0x3b3f98> │ │ │ │ + ldr r7, [pc, #16] @ a7f54 <__cxa_atexit@plt+0x99da0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - addseq fp, r4, #64, 18 @ 0x100000 │ │ │ │ + rsbseq r6, r9, #252, 16 @ 0xfc0000 │ │ │ │ + addseq r2, r5, #12, 14 @ 0x300000 │ │ │ │ + rsbseq r6, r9, #224, 16 @ 0xe00000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ aecd8 <__cxa_atexit@plt+0xa0b24> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 3efb10 <__cxa_atexit@plt+0x3e195c> │ │ │ │ - addseq fp, r4, #8, 18 @ 0x20000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi aed28 <__cxa_atexit@plt+0xa0b74> │ │ │ │ - ldr r2, [pc, #56] @ aed30 <__cxa_atexit@plt+0xa0b7c> │ │ │ │ + bhi a7f94 <__cxa_atexit@plt+0x99de0> │ │ │ │ + ldr r2, [pc, #44] @ a7fa4 <__cxa_atexit@plt+0x99df0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq aed1c <__cxa_atexit@plt+0xa0b68> │ │ │ │ - ldr r3, [pc, #36] @ aed34 <__cxa_atexit@plt+0xa0b80> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 3efb10 <__cxa_atexit@plt+0x3e195c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [pc, #40] @ a7fa8 <__cxa_atexit@plt+0x99df4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r2, r2, #1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3c214c <__cxa_atexit@plt+0x3b3f98> │ │ │ │ + ldr r7, [pc, #16] @ a7fac <__cxa_atexit@plt+0x99df8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - addseq fp, r4, #192, 16 @ 0xc00000 │ │ │ │ + rsbseq r6, r9, #176, 16 @ 0xb00000 │ │ │ │ + addseq r2, r5, #180, 12 @ 0xb400000 │ │ │ │ + rsbseq r6, r9, #148, 16 @ 0x940000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ aed58 <__cxa_atexit@plt+0xa0ba4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 3efb10 <__cxa_atexit@plt+0x3e195c> │ │ │ │ - addseq fp, r4, #136, 16 @ 0x880000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi aeda8 <__cxa_atexit@plt+0xa0bf4> │ │ │ │ - ldr r2, [pc, #56] @ aedb0 <__cxa_atexit@plt+0xa0bfc> │ │ │ │ + bhi a7fec <__cxa_atexit@plt+0x99e38> │ │ │ │ + ldr r2, [pc, #44] @ a7ffc <__cxa_atexit@plt+0x99e48> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq aed9c <__cxa_atexit@plt+0xa0be8> │ │ │ │ - ldr r3, [pc, #36] @ aedb4 <__cxa_atexit@plt+0xa0c00> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 3efb10 <__cxa_atexit@plt+0x3e195c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [pc, #40] @ a8000 <__cxa_atexit@plt+0x99e4c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r2, r2, #1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3c214c <__cxa_atexit@plt+0x3b3f98> │ │ │ │ + ldr r7, [pc, #16] @ a8004 <__cxa_atexit@plt+0x99e50> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - addseq fp, r4, #64, 16 @ 0x400000 │ │ │ │ + rsbseq r6, r9, #100, 16 @ 0x640000 │ │ │ │ + addseq r2, r5, #92, 12 @ 0x5c00000 │ │ │ │ + rsbseq r6, r9, #72, 16 @ 0x480000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ aedd8 <__cxa_atexit@plt+0xa0c24> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 3efb10 <__cxa_atexit@plt+0x3e195c> │ │ │ │ - addseq fp, r4, #8, 16 @ 0x80000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi aee28 <__cxa_atexit@plt+0xa0c74> │ │ │ │ - ldr r2, [pc, #56] @ aee30 <__cxa_atexit@plt+0xa0c7c> │ │ │ │ + bhi a8044 <__cxa_atexit@plt+0x99e90> │ │ │ │ + ldr r2, [pc, #44] @ a8054 <__cxa_atexit@plt+0x99ea0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq aee1c <__cxa_atexit@plt+0xa0c68> │ │ │ │ - ldr r3, [pc, #36] @ aee34 <__cxa_atexit@plt+0xa0c80> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 3efb10 <__cxa_atexit@plt+0x3e195c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [pc, #40] @ a8058 <__cxa_atexit@plt+0x99ea4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r2, r2, #1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3c214c <__cxa_atexit@plt+0x3b3f98> │ │ │ │ + ldr r7, [pc, #16] @ a805c <__cxa_atexit@plt+0x99ea8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - addseq fp, r4, #192, 14 @ 0x3000000 │ │ │ │ + rsbseq r6, r9, #200, 14 @ 0x3200000 │ │ │ │ + addseq r2, r5, #4, 12 @ 0x400000 │ │ │ │ + rsbseq r6, r9, #172, 14 @ 0x2b00000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ aee58 <__cxa_atexit@plt+0xa0ca4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 3efb10 <__cxa_atexit@plt+0x3e195c> │ │ │ │ - addseq fp, r4, #136, 14 @ 0x2200000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi aeea0 <__cxa_atexit@plt+0xa0cec> │ │ │ │ - ldr r2, [pc, #48] @ aeeac <__cxa_atexit@plt+0xa0cf8> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a809c <__cxa_atexit@plt+0x99ee8> │ │ │ │ + ldr r2, [pc, #44] @ a80ac <__cxa_atexit@plt+0x99ef8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - str r2, [r3, #-8] │ │ │ │ - str r1, [r3, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq aee98 <__cxa_atexit@plt+0xa0ce4> │ │ │ │ - b aeeb8 <__cxa_atexit@plt+0xa0d04> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r1, [pc, #40] @ a80b0 <__cxa_atexit@plt+0x99efc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r2, r2, #1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3c214c <__cxa_atexit@plt+0x3b3f98> │ │ │ │ + ldr r7, [pc, #16] @ a80b4 <__cxa_atexit@plt+0x99f00> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - beq aef38 <__cxa_atexit@plt+0xa0d84> │ │ │ │ - cmp r6, #3 │ │ │ │ - bne aef68 <__cxa_atexit@plt+0xa0db4> │ │ │ │ - bic r6, r7, #3 │ │ │ │ - ldr r6, [r6] │ │ │ │ - ldrh r1, [r6, #-2] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - sub r1, r1, #3 │ │ │ │ - cmp r1, #3 │ │ │ │ - bhi af010 <__cxa_atexit@plt+0xa0e5c> │ │ │ │ - add r0, pc, #4 │ │ │ │ - ldr r1, [r0, r1, lsl #2] │ │ │ │ - add pc, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc af038 <__cxa_atexit@plt+0xa0e84> │ │ │ │ - ldr r2, [pc, #308] @ af054 <__cxa_atexit@plt+0xa0ea0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r3, [r9, #8] │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r8, [pc, #292] @ af058 <__cxa_atexit@plt+0xa0ea4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc af038 <__cxa_atexit@plt+0xa0e84> │ │ │ │ - ldr r2, [pc, #244] @ af044 <__cxa_atexit@plt+0xa0e90> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r3, [r9, #8] │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r8, [pc, #228] @ af048 <__cxa_atexit@plt+0xa0e94> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc af038 <__cxa_atexit@plt+0xa0e84> │ │ │ │ - ldr r2, [pc, #244] @ af074 <__cxa_atexit@plt+0xa0ec0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r3, [r9, #8] │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r8, [pc, #228] @ af078 <__cxa_atexit@plt+0xa0ec4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc af038 <__cxa_atexit@plt+0xa0e84> │ │ │ │ - ldr r2, [pc, #188] @ af064 <__cxa_atexit@plt+0xa0eb0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r3, [r9, #8] │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r8, [pc, #172] @ af068 <__cxa_atexit@plt+0xa0eb4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc af038 <__cxa_atexit@plt+0xa0e84> │ │ │ │ - ldr r2, [pc, #156] @ af06c <__cxa_atexit@plt+0xa0eb8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r3, [r9, #8] │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r8, [pc, #140] @ af070 <__cxa_atexit@plt+0xa0ebc> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc af038 <__cxa_atexit@plt+0xa0e84> │ │ │ │ - ldr r2, [pc, #100] @ af05c <__cxa_atexit@plt+0xa0ea8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r3, [r9, #8] │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r8, [pc, #84] @ af060 <__cxa_atexit@plt+0xa0eac> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc af038 <__cxa_atexit@plt+0xa0e84> │ │ │ │ - ldr r2, [pc, #44] @ af04c <__cxa_atexit@plt+0xa0e98> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r3, [r9, #8] │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r8, [pc, #28] @ af050 <__cxa_atexit@plt+0xa0e9c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - @ instruction: 0xfffffc10 │ │ │ │ - addseq fp, r4, #252, 22 @ 0x3f000 │ │ │ │ - @ instruction: 0xfffffbc0 │ │ │ │ - addseq fp, r4, #48, 22 @ 0xc000 │ │ │ │ - @ instruction: 0xfffffd40 │ │ │ │ - addseq fp, r4, #52, 24 @ 0x3400 │ │ │ │ - @ instruction: 0xfffffce8 │ │ │ │ - addseq fp, r4, #96, 22 @ 0x18000 │ │ │ │ - @ instruction: 0xfffffdb8 │ │ │ │ - addseq fp, r4, #180, 22 @ 0x2d000 │ │ │ │ - @ instruction: 0xfffffe10 │ │ │ │ - addseq fp, r4, #144, 22 @ 0x24000 │ │ │ │ - @ instruction: 0xfffffb60 │ │ │ │ - addseq fp, r4, #228, 22 @ 0x39000 │ │ │ │ - rsbseq r0, r9, #80, 28 @ 0x500 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + rsbseq r6, r9, #156, 14 @ 0x2700000 │ │ │ │ + addseq r2, r5, #172, 10 @ 0x2b000000 │ │ │ │ + rsbseq r6, r9, #128, 14 @ 0x2000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi af0c0 <__cxa_atexit@plt+0xa0f0c> │ │ │ │ - ldr r7, [pc, #48] @ af0d0 <__cxa_atexit@plt+0xa0f1c> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a80f4 <__cxa_atexit@plt+0x99f40> │ │ │ │ + ldr r2, [pc, #44] @ a8104 <__cxa_atexit@plt+0x99f50> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #40] @ a8108 <__cxa_atexit@plt+0x99f54> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r2, r2, #1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3c214c <__cxa_atexit@plt+0x3b3f98> │ │ │ │ + ldr r7, [pc, #16] @ a810c <__cxa_atexit@plt+0x99f58> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq af0b4 <__cxa_atexit@plt+0xa0f00> │ │ │ │ - mov r7, r8 │ │ │ │ - b af0e4 <__cxa_atexit@plt+0xa0f30> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ af0d4 <__cxa_atexit@plt+0xa0f20> │ │ │ │ + rsbseq r6, r9, #24, 14 @ 0x600000 │ │ │ │ + addseq r2, r5, #84, 10 @ 0x15000000 │ │ │ │ + rsbseq r6, r9, #252, 12 @ 0xfc00000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a814c <__cxa_atexit@plt+0x99f98> │ │ │ │ + ldr r2, [pc, #44] @ a815c <__cxa_atexit@plt+0x99fa8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #40] @ a8160 <__cxa_atexit@plt+0x99fac> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r2, r2, #1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3c214c <__cxa_atexit@plt+0x3b3f98> │ │ │ │ + ldr r7, [pc, #16] @ a8164 <__cxa_atexit@plt+0x99fb0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq r0, r9, #24, 28 @ 0x180 │ │ │ │ - rsbseq r0, r9, #248, 26 @ 0x3e00 │ │ │ │ + rsbseq r6, r9, #236, 12 @ 0xec00000 │ │ │ │ + addseq r2, r5, #252, 8 @ 0xfc000000 │ │ │ │ + rsbseq r6, r9, #208, 12 @ 0xd000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne af118 <__cxa_atexit@plt+0xa0f64> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi af1a0 <__cxa_atexit@plt+0xa0fec> │ │ │ │ - ldr r7, [pc, #232] @ af1ec <__cxa_atexit@plt+0xa1038> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - tst r8, #3 │ │ │ │ - beq af184 <__cxa_atexit@plt+0xa0fd0> │ │ │ │ - mov r7, r8 │ │ │ │ - b ae864 <__cxa_atexit@plt+0xa06b0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc af1b4 <__cxa_atexit@plt+0xa1000> │ │ │ │ - ldr r2, [pc, #172] @ af1dc <__cxa_atexit@plt+0xa1028> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a81a4 <__cxa_atexit@plt+0x99ff0> │ │ │ │ + ldr r2, [pc, #44] @ a81b4 <__cxa_atexit@plt+0x9a000> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr r0, [pc, #156] @ af1e0 <__cxa_atexit@plt+0xa102c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - mov r2, r5 │ │ │ │ - str r0, [r2, #-4]! │ │ │ │ - str r6, [r5], #-8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi af1c4 <__cxa_atexit@plt+0xa1010> │ │ │ │ - ldr r7, [pc, #120] @ af1e4 <__cxa_atexit@plt+0xa1030> │ │ │ │ + ldr r1, [pc, #40] @ a81b8 <__cxa_atexit@plt+0x9a004> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r2, r2, #1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3c214c <__cxa_atexit@plt+0x3b3f98> │ │ │ │ + ldr r7, [pc, #16] @ a81bc <__cxa_atexit@plt+0x9a008> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - tst r8, #3 │ │ │ │ - beq af190 <__cxa_atexit@plt+0xa0fdc> │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b ae864 <__cxa_atexit@plt+0xa06b0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ + rsbseq r6, r9, #148, 12 @ 0x9400000 │ │ │ │ + addseq r2, r5, #164, 8 @ 0xa4000000 │ │ │ │ + rsbseq r6, r9, #120, 12 @ 0x7800000 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a8220 <__cxa_atexit@plt+0x9a06c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a8228 <__cxa_atexit@plt+0x9a074> │ │ │ │ + ldr lr, [pc, #80] @ a8244 <__cxa_atexit@plt+0x9a090> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #76] @ a8248 <__cxa_atexit@plt+0x9a094> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #72] @ a824c <__cxa_atexit@plt+0x9a098> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + stmdb r5, {r3, lr} │ │ │ │ + str r9, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 3c21c4 <__cxa_atexit@plt+0x3b4010> │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #72] @ af1f0 <__cxa_atexit@plt+0xa103c> │ │ │ │ + b a8230 <__cxa_atexit@plt+0x9a07c> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ a8240 <__cxa_atexit@plt+0x9a08c> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + rsbseq r6, r9, #176, 10 @ 0x2c000000 │ │ │ │ + @ instruction: 0xfffff458 │ │ │ │ + @ instruction: 0xfffff360 │ │ │ │ + addseq r2, r5, #8, 14 @ 0x200000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a829c <__cxa_atexit@plt+0x9a0e8> │ │ │ │ + ldr r2, [pc, #56] @ a82a4 <__cxa_atexit@plt+0x9a0f0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ a82a8 <__cxa_atexit@plt+0x9a0f4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #40] @ a82ac <__cxa_atexit@plt+0x9a0f8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c214c <__cxa_atexit@plt+0x3b3f98> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsbseq r6, r9, #164, 10 @ 0x29000000 │ │ │ │ + addseq r2, r5, #92, 6 @ 0x70000001 │ │ │ │ + addseq r2, r5, #176, 6 @ 0xc0000002 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a8310 <__cxa_atexit@plt+0x9a15c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a8318 <__cxa_atexit@plt+0x9a164> │ │ │ │ + ldr lr, [pc, #80] @ a8334 <__cxa_atexit@plt+0x9a180> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #76] @ a8338 <__cxa_atexit@plt+0x9a184> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #72] @ a833c <__cxa_atexit@plt+0x9a188> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + stmdb r5, {r3, lr} │ │ │ │ + str r9, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 3c21c4 <__cxa_atexit@plt+0x3b4010> │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - ldr r7, [pc, #28] @ af1e8 <__cxa_atexit@plt+0xa1034> │ │ │ │ + b a8320 <__cxa_atexit@plt+0x9a16c> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ a8330 <__cxa_atexit@plt+0x9a17c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + rsbseq r6, r9, #24, 10 @ 0x6000000 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0xffffff68 │ │ │ │ + addseq r2, r5, #24, 12 @ 0x1800000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + mov r3, #8 │ │ │ │ + cmp r7, #2 │ │ │ │ + moveq r3, #4 │ │ │ │ + ldr r7, [r5, r3] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3c1f4c <__cxa_atexit@plt+0x3b3d98> │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a83c4 <__cxa_atexit@plt+0x9a210> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a83cc <__cxa_atexit@plt+0x9a218> │ │ │ │ + ldr lr, [pc, #80] @ a83e8 <__cxa_atexit@plt+0x9a234> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #76] @ a83ec <__cxa_atexit@plt+0x9a238> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #72] @ a83f0 <__cxa_atexit@plt+0x9a23c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + stmdb r5, {r3, lr} │ │ │ │ + str r9, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ + b 3c21c4 <__cxa_atexit@plt+0x3b4010> │ │ │ │ mov r6, r3 │ │ │ │ + b a83d4 <__cxa_atexit@plt+0x9a220> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ a83e4 <__cxa_atexit@plt+0x9a230> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd30 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ + rsbseq r6, r9, #32, 8 @ 0x20000000 │ │ │ │ + @ instruction: 0xfffff7ec │ │ │ │ @ instruction: 0xfffff6f4 │ │ │ │ - rsbseq r0, r9, #12, 26 @ 0x300 │ │ │ │ - @ instruction: 0xfffff75c │ │ │ │ - rsbseq r0, r9, #48, 26 @ 0xc00 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, r7 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ + addseq r2, r5, #100, 10 @ 0x19000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a8440 <__cxa_atexit@plt+0x9a28c> │ │ │ │ + ldr r2, [pc, #56] @ a8448 <__cxa_atexit@plt+0x9a294> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ a844c <__cxa_atexit@plt+0x9a298> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #40] @ a8450 <__cxa_atexit@plt+0x9a29c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b af228 <__cxa_atexit@plt+0xa1074> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c214c <__cxa_atexit@plt+0x3b3f98> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsbseq r6, r9, #12, 8 @ 0xc000000 │ │ │ │ + addseq r2, r5, #184, 2 @ 0x2e │ │ │ │ + addseq r2, r5, #12, 4 @ 0xc0000000 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r9, r6 │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi af2b4 <__cxa_atexit@plt+0xa1100> │ │ │ │ - ldr r6, [pc, #156] @ af2dc <__cxa_atexit@plt+0xa1128> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r7] │ │ │ │ - ands r6, r8, #3 │ │ │ │ - beq af288 <__cxa_atexit@plt+0xa10d4> │ │ │ │ - cmp r6, #2 │ │ │ │ - bne af29c <__cxa_atexit@plt+0xa10e8> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc af2c8 <__cxa_atexit@plt+0xa1114> │ │ │ │ - ldr r7, [pc, #124] @ af2e8 <__cxa_atexit@plt+0xa1134> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #2] │ │ │ │ - ldr r2, [r8, #6] │ │ │ │ - str r7, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #64] @ af2e4 <__cxa_atexit@plt+0xa1130> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ af2e0 <__cxa_atexit@plt+0xa112c> │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a84b4 <__cxa_atexit@plt+0x9a300> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a84bc <__cxa_atexit@plt+0x9a308> │ │ │ │ + ldr lr, [pc, #80] @ a84d8 <__cxa_atexit@plt+0x9a324> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #76] @ a84dc <__cxa_atexit@plt+0x9a328> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #72] @ a84e0 <__cxa_atexit@plt+0x9a32c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + stmdb r5, {r3, lr} │ │ │ │ + str r9, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 3c21c4 <__cxa_atexit@plt+0x3b4010> │ │ │ │ + mov r6, r3 │ │ │ │ + b a84c4 <__cxa_atexit@plt+0x9a310> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ a84d4 <__cxa_atexit@plt+0x9a320> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - rsbseq r0, r9, #44, 24 @ 0x2c00 │ │ │ │ - addseq fp, r4, #44, 6 @ 0xb0000000 │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r6, r9, #120, 6 @ 0xe0000001 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0xffffff68 │ │ │ │ + addseq r2, r5, #116, 8 @ 0x74000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne af334 <__cxa_atexit@plt+0xa1180> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc af34c <__cxa_atexit@plt+0xa1198> │ │ │ │ - ldr r3, [pc, #64] @ af35c <__cxa_atexit@plt+0xa11a8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ - ldr r7, [pc, #28] @ af358 <__cxa_atexit@plt+0xa11a4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq fp, r4, #148, 4 @ 0x40000009 │ │ │ │ - @ instruction: 0xfffffef4 │ │ │ │ - rsbseq pc, r8, #100, 16 @ 0x640000 │ │ │ │ + and r7, r7, #3 │ │ │ │ + mov r3, #8 │ │ │ │ + cmp r7, #2 │ │ │ │ + moveq r3, #4 │ │ │ │ + ldr r7, [r5, r3] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3c1f4c <__cxa_atexit@plt+0x3b3d98> │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi af39c <__cxa_atexit@plt+0xa11e8> │ │ │ │ - ldr r8, [pc, #36] @ af3a4 <__cxa_atexit@plt+0xa11f0> │ │ │ │ - add r8, pc, r8 │ │ │ │ + bhi a8554 <__cxa_atexit@plt+0x9a3a0> │ │ │ │ + ldr r2, [pc, #56] @ a855c <__cxa_atexit@plt+0x9a3a8> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #28] @ af3a8 <__cxa_atexit@plt+0xa11f4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + ldr r1, [pc, #48] @ a8560 <__cxa_atexit@plt+0x9a3ac> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #40] @ a8564 <__cxa_atexit@plt+0x9a3b0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efd28 <__cxa_atexit@plt+0x3e1b74> │ │ │ │ + b 3c214c <__cxa_atexit@plt+0x3b3f98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsbseq pc, r8, #76, 16 @ 0x4c0000 │ │ │ │ - addseq fp, r4, #40, 4 @ 0x80000002 │ │ │ │ - rsbseq r0, r9, #72, 22 @ 0x12000 │ │ │ │ + rsbseq r6, r9, #4, 6 @ 0x10000000 │ │ │ │ + addseq r2, r5, #164 @ 0xa4 │ │ │ │ + addseq r2, r5, #248 @ 0xf8 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a85c8 <__cxa_atexit@plt+0x9a414> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a85d0 <__cxa_atexit@plt+0x9a41c> │ │ │ │ + ldr lr, [pc, #80] @ a85ec <__cxa_atexit@plt+0x9a438> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #76] @ a85f0 <__cxa_atexit@plt+0x9a43c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #72] @ a85f4 <__cxa_atexit@plt+0x9a440> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + stmdb r5, {r3, lr} │ │ │ │ + str r9, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 3c21c4 <__cxa_atexit@plt+0x3b4010> │ │ │ │ + mov r6, r3 │ │ │ │ + b a85d8 <__cxa_atexit@plt+0x9a424> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ a85e8 <__cxa_atexit@plt+0x9a434> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + rsbseq r6, r9, #104, 4 @ 0x80000006 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0xffffff68 │ │ │ │ + addseq r2, r5, #96, 6 @ 0x80000001 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + mov r3, #8 │ │ │ │ + cmp r7, #2 │ │ │ │ + moveq r3, #4 │ │ │ │ + ldr r7, [r5, r3] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3c1f4c <__cxa_atexit@plt+0x3b3d98> │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi af3f8 <__cxa_atexit@plt+0xa1244> │ │ │ │ - ldr r2, [pc, #52] @ af400 <__cxa_atexit@plt+0xa124c> │ │ │ │ + bhi a8668 <__cxa_atexit@plt+0x9a4b4> │ │ │ │ + ldr r2, [pc, #56] @ a8670 <__cxa_atexit@plt+0x9a4bc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #48] @ af404 <__cxa_atexit@plt+0xa1250> │ │ │ │ - add r1, pc, r1 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #40] @ af408 <__cxa_atexit@plt+0xa1254> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ + ldr r1, [pc, #48] @ a8674 <__cxa_atexit@plt+0x9a4c0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #40] @ a8678 <__cxa_atexit@plt+0x9a4c4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ - add r8, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3efa80 <__cxa_atexit@plt+0x3e18cc> │ │ │ │ + b 3c214c <__cxa_atexit@plt+0x3b3f98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - rsbseq r0, r9, #12, 22 @ 0x3000 │ │ │ │ - addseq fp, r4, #212, 2 @ 0x35 │ │ │ │ - rsbseq pc, r8, #184, 14 @ 0x2e00000 │ │ │ │ + rsbseq r6, r9, #252, 2 @ 0x3f │ │ │ │ + addseq r1, r5, #144, 30 @ 0x240 │ │ │ │ + addseq r1, r5, #228, 30 @ 0x390 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne af470 <__cxa_atexit@plt+0xa12bc> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc af484 <__cxa_atexit@plt+0xa12d0> │ │ │ │ - ldr r2, [pc, #92] @ af498 <__cxa_atexit@plt+0xa12e4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #76] @ af49c <__cxa_atexit@plt+0xa12e8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - add r5, r5, #4 │ │ │ │ - sub r8, r3, #6 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a86dc <__cxa_atexit@plt+0x9a528> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a86e4 <__cxa_atexit@plt+0x9a530> │ │ │ │ + ldr lr, [pc, #80] @ a8700 <__cxa_atexit@plt+0x9a54c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #76] @ a8704 <__cxa_atexit@plt+0x9a550> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #72] @ a8708 <__cxa_atexit@plt+0x9a554> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + stmdb r5, {r3, lr} │ │ │ │ + str r9, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 3c21c4 <__cxa_atexit@plt+0x3b4010> │ │ │ │ mov r6, r3 │ │ │ │ - b af228 <__cxa_atexit@plt+0xa1074> │ │ │ │ - ldr r7, [pc, #28] @ af494 <__cxa_atexit@plt+0xa12e0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + b a86ec <__cxa_atexit@plt+0x9a538> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ a86fc <__cxa_atexit@plt+0x9a548> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq fp, r4, #88, 2 │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - addseq fp, r4, #108, 2 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + rsbseq r6, r9, #88, 2 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0xffffff68 │ │ │ │ + addseq r2, r5, #76, 4 @ 0xc0000004 │ │ │ │ andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + mov r3, #8 │ │ │ │ + cmp r7, #2 │ │ │ │ + moveq r3, #4 │ │ │ │ + ldr r7, [r5, r3] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3c1f4c <__cxa_atexit@plt+0x3b3d98> │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi af4d4 <__cxa_atexit@plt+0xa1320> │ │ │ │ - ldr r7, [pc, #36] @ af4e4 <__cxa_atexit@plt+0xa1330> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - ldr r7, [pc, #28] @ af4e8 <__cxa_atexit@plt+0xa1334> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #16] @ af4ec <__cxa_atexit@plt+0xa1338> │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a8790 <__cxa_atexit@plt+0x9a5dc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a8798 <__cxa_atexit@plt+0x9a5e4> │ │ │ │ + ldr lr, [pc, #80] @ a87b4 <__cxa_atexit@plt+0x9a600> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #76] @ a87b8 <__cxa_atexit@plt+0x9a604> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #72] @ a87bc <__cxa_atexit@plt+0x9a608> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + stmdb r5, {r3, lr} │ │ │ │ + str r9, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 3c21c4 <__cxa_atexit@plt+0x3b4010> │ │ │ │ + mov r6, r3 │ │ │ │ + b a87a0 <__cxa_atexit@plt+0x9a5ec> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ a87b0 <__cxa_atexit@plt+0x9a5fc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - addseq fp, r4, #0, 4 │ │ │ │ - rsbseq r0, r9, #64, 20 @ 0x40000 │ │ │ │ - rsbseq r0, r9, #20, 20 @ 0x14000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #96] @ af564 <__cxa_atexit@plt+0xa13b0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq af54c <__cxa_atexit@plt+0xa1398> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc af554 <__cxa_atexit@plt+0xa13a0> │ │ │ │ - ldr r2, [pc, #64] @ af568 <__cxa_atexit@plt+0xa13b4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #60] @ af56c <__cxa_atexit@plt+0xa13b8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - stm r5, {r2, r6} │ │ │ │ - str r0, [r6, #8] │ │ │ │ + rsbseq r6, r9, #84 @ 0x54 │ │ │ │ + @ instruction: 0xfffff420 │ │ │ │ + @ instruction: 0xfffff328 │ │ │ │ + addseq r2, r5, #152, 2 @ 0x26 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a8820 <__cxa_atexit@plt+0x9a66c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a8828 <__cxa_atexit@plt+0x9a674> │ │ │ │ + ldr lr, [pc, #80] @ a8844 <__cxa_atexit@plt+0x9a690> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #76] @ a8848 <__cxa_atexit@plt+0x9a694> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #72] @ a884c <__cxa_atexit@plt+0x9a698> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + stmdb r5, {r3, lr} │ │ │ │ + str r9, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 3c21c4 <__cxa_atexit@plt+0x3b4010> │ │ │ │ mov r6, r3 │ │ │ │ - b 3efb28 <__cxa_atexit@plt+0x3e1974> │ │ │ │ - ldr r0, [r7] │ │ │ │ + b a8830 <__cxa_atexit@plt+0x9a67c> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ a8840 <__cxa_atexit@plt+0x9a68c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - @ instruction: 0xfffffe84 │ │ │ │ - rsbseq r0, r9, #148, 18 @ 0x250000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + rsbseq r6, r9, #12 │ │ │ │ + @ instruction: 0xfffffcf4 │ │ │ │ + @ instruction: 0xfffffbfc │ │ │ │ + addseq r2, r5, #8, 2 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc af5b8 <__cxa_atexit@plt+0xa1404> │ │ │ │ - ldr r2, [pc, #44] @ af5c4 <__cxa_atexit@plt+0xa1410> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #40] @ af5c8 <__cxa_atexit@plt+0xa1414> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - str r0, [r3, #8] │ │ │ │ - b 3efb28 <__cxa_atexit@plt+0x3e1974> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0xfffffe14 │ │ │ │ - rsbseq r0, r9, #24, 18 @ 0x60000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ af5f4 <__cxa_atexit@plt+0xa1440> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - add sl, r3, #2 │ │ │ │ - mov r8, r7 │ │ │ │ - b 3efb30 <__cxa_atexit@plt+0x3e197c> │ │ │ │ - rsbseq pc, r8, #224, 10 @ 0x38000000 │ │ │ │ - rsbseq r0, r9, #24, 18 @ 0x60000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a88b0 <__cxa_atexit@plt+0x9a6fc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a88b8 <__cxa_atexit@plt+0x9a704> │ │ │ │ + ldr lr, [pc, #80] @ a88d4 <__cxa_atexit@plt+0x9a720> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #76] @ a88d8 <__cxa_atexit@plt+0x9a724> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #72] @ a88dc <__cxa_atexit@plt+0x9a728> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + stmdb r5, {r3, lr} │ │ │ │ + str r9, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 3c21c4 <__cxa_atexit@plt+0x3b4010> │ │ │ │ + mov r6, r3 │ │ │ │ + b a88c0 <__cxa_atexit@plt+0x9a70c> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ a88d0 <__cxa_atexit@plt+0x9a71c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + rsbseq r5, r9, #52, 30 @ 0xd0 │ │ │ │ + @ instruction: 0xfffff300 │ │ │ │ + @ instruction: 0xfffff208 │ │ │ │ + addseq r2, r5, #120 @ 0x78 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi af630 <__cxa_atexit@plt+0xa147c> │ │ │ │ - ldr r7, [pc, #36] @ af640 <__cxa_atexit@plt+0xa148c> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a8940 <__cxa_atexit@plt+0x9a78c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a8948 <__cxa_atexit@plt+0x9a794> │ │ │ │ + ldr lr, [pc, #80] @ a8964 <__cxa_atexit@plt+0x9a7b0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #76] @ a8968 <__cxa_atexit@plt+0x9a7b4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #72] @ a896c <__cxa_atexit@plt+0x9a7b8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + stmdb r5, {r3, lr} │ │ │ │ + str r9, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 3c21c4 <__cxa_atexit@plt+0x3b4010> │ │ │ │ + mov r6, r3 │ │ │ │ + b a8950 <__cxa_atexit@plt+0x9a79c> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ a8960 <__cxa_atexit@plt+0x9a7ac> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - ldr r7, [pc, #28] @ af644 <__cxa_atexit@plt+0xa1490> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #16] @ af648 <__cxa_atexit@plt+0xa1494> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + rsbseq r5, r9, #236, 28 @ 0xec0 │ │ │ │ + @ instruction: 0xfffffbd4 │ │ │ │ + @ instruction: 0xfffffadc │ │ │ │ + addseq r1, r5, #232, 30 @ 0x3a0 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a89d0 <__cxa_atexit@plt+0x9a81c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a89d8 <__cxa_atexit@plt+0x9a824> │ │ │ │ + ldr lr, [pc, #80] @ a89f4 <__cxa_atexit@plt+0x9a840> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #76] @ a89f8 <__cxa_atexit@plt+0x9a844> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #72] @ a89fc <__cxa_atexit@plt+0x9a848> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + stmdb r5, {r3, lr} │ │ │ │ + str r9, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 3c21c4 <__cxa_atexit@plt+0x3b4010> │ │ │ │ + mov r6, r3 │ │ │ │ + b a89e0 <__cxa_atexit@plt+0x9a82c> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ a89f0 <__cxa_atexit@plt+0x9a83c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffedc │ │ │ │ - addseq fp, r4, #164 @ 0xa4 │ │ │ │ - rsbseq r0, r9, #228, 16 @ 0xe40000 │ │ │ │ + rsbseq r5, r9, #92, 28 @ 0x5c0 │ │ │ │ + @ instruction: 0xfffffb44 │ │ │ │ + @ instruction: 0xfffffa4c │ │ │ │ + addseq r1, r5, #88, 30 @ 0x160 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - b dfa80 <__cxa_atexit@plt+0xd18cc> │ │ │ │ - andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi af6e8 <__cxa_atexit@plt+0xa1534> │ │ │ │ - ldr r3, [pc, #124] @ af6f8 <__cxa_atexit@plt+0xa1544> │ │ │ │ + bhi a8a4c <__cxa_atexit@plt+0x9a898> │ │ │ │ + ldr r3, [pc, #60] @ a8a5c <__cxa_atexit@plt+0x9a8a8> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq af6a4 <__cxa_atexit@plt+0xa14f0> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #-4]! │ │ │ │ - cmp r2, #2 │ │ │ │ - bne af6b4 <__cxa_atexit@plt+0xa1500> │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq a8a3c <__cxa_atexit@plt+0x9a888> │ │ │ │ + ldr r7, [r8, #15] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #64] @ af6fc <__cxa_atexit@plt+0xa1548> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq af6dc <__cxa_atexit@plt+0xa1528> │ │ │ │ - ldr r7, [pc, #48] @ af700 <__cxa_atexit@plt+0xa154c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ af704 <__cxa_atexit@plt+0xa1550> │ │ │ │ + ldr r7, [pc, #12] @ a8a60 <__cxa_atexit@plt+0x9a8ac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - addseq fp, r4, #172, 8 @ 0xac000000 │ │ │ │ - rsbseq r0, r9, #80, 16 @ 0x500000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + rsbseq r5, r9, #252, 26 @ 0x3f00 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne af738 <__cxa_atexit@plt+0xa1584> │ │ │ │ - add r5, r5, #8 │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #44] @ af76c <__cxa_atexit@plt+0xa15b8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq af760 <__cxa_atexit@plt+0xa15ac> │ │ │ │ - ldr r7, [pc, #28] @ af770 <__cxa_atexit@plt+0xa15bc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - addseq fp, r4, #40, 8 @ 0x28000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ af790 <__cxa_atexit@plt+0xa15dc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - addseq fp, r4, #248, 6 @ 0xe0000003 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi af7d8 <__cxa_atexit@plt+0xa1624> │ │ │ │ - ldr r7, [pc, #52] @ af7ec <__cxa_atexit@plt+0xa1638> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi a8acc <__cxa_atexit@plt+0x9a918> │ │ │ │ + ldr r3, [pc, #60] @ a8adc <__cxa_atexit@plt+0x9a928> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq af7cc <__cxa_atexit@plt+0xa1618> │ │ │ │ - mov r7, r8 │ │ │ │ - b af7fc <__cxa_atexit@plt+0xa1648> │ │ │ │ + beq a8abc <__cxa_atexit@plt+0x9a908> │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ af7f0 <__cxa_atexit@plt+0xa163c> │ │ │ │ + ldr r7, [pc, #12] @ a8ae0 <__cxa_atexit@plt+0x9a92c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq r0, r9, #100, 14 @ 0x1900000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne af828 <__cxa_atexit@plt+0xa1674> │ │ │ │ - ldr r2, [pc, #100] @ af884 <__cxa_atexit@plt+0xa16d0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - b af83c <__cxa_atexit@plt+0xa1688> │ │ │ │ - ldr r2, [pc, #72] @ af878 <__cxa_atexit@plt+0xa16c4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - cmp r1, #2 │ │ │ │ - beq af864 <__cxa_atexit@plt+0xa16b0> │ │ │ │ - cmp r1, #0 │ │ │ │ - beq af858 <__cxa_atexit@plt+0xa16a4> │ │ │ │ - ldr r7, [pc, #48] @ af87c <__cxa_atexit@plt+0xa16c8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ af880 <__cxa_atexit@plt+0xa16cc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - addseq sl, r4, #100, 26 @ 0x1900 │ │ │ │ - addseq sl, r4, #196, 26 @ 0x3100 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ af8a4 <__cxa_atexit@plt+0xa16f0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - addseq sl, r4, #24, 26 @ 0x600 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + rsbseq r5, r9, #128, 26 @ 0x2000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ af8dc <__cxa_atexit@plt+0xa1728> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ af8e0 <__cxa_atexit@plt+0xa172c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - addseq sl, r4, #120, 26 @ 0x1e00 │ │ │ │ - addseq sl, r4, #240, 24 @ 0xf000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi af970 <__cxa_atexit@plt+0xa17bc> │ │ │ │ - ldr r3, [pc, #124] @ af980 <__cxa_atexit@plt+0xa17cc> │ │ │ │ + bhi a8b4c <__cxa_atexit@plt+0x9a998> │ │ │ │ + ldr r3, [pc, #60] @ a8b5c <__cxa_atexit@plt+0x9a9a8> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq af948 <__cxa_atexit@plt+0xa1794> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #-4]! │ │ │ │ - cmp r2, #2 │ │ │ │ - bne af958 <__cxa_atexit@plt+0xa17a4> │ │ │ │ - ldr r2, [pc, #92] @ af984 <__cxa_atexit@plt+0xa17d0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq af964 <__cxa_atexit@plt+0xa17b0> │ │ │ │ - ldr r7, [pc, #76] @ af988 <__cxa_atexit@plt+0xa17d4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq a8b3c <__cxa_atexit@plt+0x9a988> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ af98c <__cxa_atexit@plt+0xa17d8> │ │ │ │ + ldr r7, [pc, #12] @ a8b60 <__cxa_atexit@plt+0x9a9ac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - addseq fp, r4, #68, 4 @ 0x40000004 │ │ │ │ - rsbseq r0, r9, #208, 10 @ 0x34000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + rsbseq r5, r9, #4, 26 @ 0x100 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne af9d8 <__cxa_atexit@plt+0xa1824> │ │ │ │ - ldr r2, [pc, #60] @ af9f4 <__cxa_atexit@plt+0xa1840> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq af9e8 <__cxa_atexit@plt+0xa1834> │ │ │ │ - ldr r7, [pc, #44] @ af9f8 <__cxa_atexit@plt+0xa1844> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - add r5, r5, #8 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi a8bcc <__cxa_atexit@plt+0x9aa18> │ │ │ │ + ldr r3, [pc, #60] @ a8bdc <__cxa_atexit@plt+0x9aa28> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq a8bbc <__cxa_atexit@plt+0x9aa08> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ a8be0 <__cxa_atexit@plt+0x9aa2c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - addseq fp, r4, #180, 2 @ 0x2d │ │ │ │ + rsbseq r5, r9, #136, 24 @ 0x8800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ afa18 <__cxa_atexit@plt+0xa1864> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - addseq fp, r4, #116, 2 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi afa60 <__cxa_atexit@plt+0xa18ac> │ │ │ │ - ldr r7, [pc, #52] @ afa74 <__cxa_atexit@plt+0xa18c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq afa54 <__cxa_atexit@plt+0xa18a0> │ │ │ │ - mov r7, r9 │ │ │ │ - b afa84 <__cxa_atexit@plt+0xa18d0> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ afa78 <__cxa_atexit@plt+0xa18c4> │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a8c3c <__cxa_atexit@plt+0x9aa88> │ │ │ │ + ldr r2, [pc, #44] @ a8c4c <__cxa_atexit@plt+0x9aa98> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #40] @ a8c50 <__cxa_atexit@plt+0x9aa9c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r2, r2, #1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3c214c <__cxa_atexit@plt+0x3b3f98> │ │ │ │ + ldr r7, [pc, #16] @ a8c54 <__cxa_atexit@plt+0x9aaa0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq r0, r9, #228, 8 @ 0xe4000000 │ │ │ │ + rsbseq r5, r9, #64, 24 @ 0x4000 │ │ │ │ + addseq r1, r5, #12, 20 @ 0xc000 │ │ │ │ + rsbseq r5, r9, #36, 24 @ 0x2400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne afab0 <__cxa_atexit@plt+0xa18fc> │ │ │ │ - ldr r2, [pc, #100] @ afb0c <__cxa_atexit@plt+0xa1958> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - b afac4 <__cxa_atexit@plt+0xa1910> │ │ │ │ - ldr r2, [pc, #72] @ afb00 <__cxa_atexit@plt+0xa194c> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a8ca4 <__cxa_atexit@plt+0x9aaf0> │ │ │ │ + ldr r2, [pc, #56] @ a8cac <__cxa_atexit@plt+0x9aaf8> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - cmp r1, #2 │ │ │ │ - beq afaec <__cxa_atexit@plt+0xa1938> │ │ │ │ - cmp r1, #0 │ │ │ │ - beq afae0 <__cxa_atexit@plt+0xa192c> │ │ │ │ - ldr r7, [pc, #48] @ afb04 <__cxa_atexit@plt+0xa1950> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ a8cb0 <__cxa_atexit@plt+0x9aafc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #40] @ a8cb4 <__cxa_atexit@plt+0x9ab00> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ + b 3c214c <__cxa_atexit@plt+0x3b3f98> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ afb08 <__cxa_atexit@plt+0xa1954> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - addseq sl, r4, #220, 20 @ 0xdc000 │ │ │ │ - addseq sl, r4, #60, 22 @ 0xf000 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ + rsbseq r5, r9, #236, 22 @ 0x3b000 │ │ │ │ + addseq r1, r5, #84, 18 @ 0x150000 │ │ │ │ + addseq r1, r5, #168, 18 @ 0x2a0000 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ afb2c <__cxa_atexit@plt+0xa1978> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a8d18 <__cxa_atexit@plt+0x9ab64> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a8d20 <__cxa_atexit@plt+0x9ab6c> │ │ │ │ + ldr lr, [pc, #80] @ a8d3c <__cxa_atexit@plt+0x9ab88> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #76] @ a8d40 <__cxa_atexit@plt+0x9ab8c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #72] @ a8d44 <__cxa_atexit@plt+0x9ab90> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + stmdb r5, {r3, lr} │ │ │ │ + str r9, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 3c21c4 <__cxa_atexit@plt+0x3b4010> │ │ │ │ + mov r6, r3 │ │ │ │ + b a8d28 <__cxa_atexit@plt+0x9ab74> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ a8d38 <__cxa_atexit@plt+0x9ab84> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - addseq sl, r4, #144, 20 @ 0x90000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r5, r9, #60, 22 @ 0xf000 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0xffffff68 │ │ │ │ + addseq r1, r5, #16, 24 @ 0x1000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ afb64 <__cxa_atexit@plt+0xa19b0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ afb68 <__cxa_atexit@plt+0xa19b4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ + mov r3, #8 │ │ │ │ cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - addseq sl, r4, #240, 20 @ 0xf0000 │ │ │ │ - addseq sl, r4, #104, 20 @ 0x68000 │ │ │ │ + moveq r3, #4 │ │ │ │ + ldr r7, [r5, r3] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3c1f4c <__cxa_atexit@plt+0x3b3d98> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi afbb0 <__cxa_atexit@plt+0xa19fc> │ │ │ │ - ldr r7, [pc, #52] @ afbc4 <__cxa_atexit@plt+0xa1a10> │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a8da8 <__cxa_atexit@plt+0x9abf4> │ │ │ │ + ldr r2, [pc, #44] @ a8db8 <__cxa_atexit@plt+0x9ac04> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #40] @ a8dbc <__cxa_atexit@plt+0x9ac08> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r2, r2, #1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3c214c <__cxa_atexit@plt+0x3b3f98> │ │ │ │ + ldr r7, [pc, #16] @ a8dc0 <__cxa_atexit@plt+0x9ac0c> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq afba4 <__cxa_atexit@plt+0xa19f0> │ │ │ │ - mov r7, r8 │ │ │ │ - b afbd4 <__cxa_atexit@plt+0xa1a20> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ afbc8 <__cxa_atexit@plt+0xa1a14> │ │ │ │ + rsbseq r5, r9, #64, 20 @ 0x40000 │ │ │ │ + addseq r1, r5, #160, 16 @ 0xa00000 │ │ │ │ + rsbseq r5, r9, #36, 20 @ 0x24000 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a8e24 <__cxa_atexit@plt+0x9ac70> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a8e2c <__cxa_atexit@plt+0x9ac78> │ │ │ │ + ldr lr, [pc, #80] @ a8e48 <__cxa_atexit@plt+0x9ac94> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #76] @ a8e4c <__cxa_atexit@plt+0x9ac98> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #72] @ a8e50 <__cxa_atexit@plt+0x9ac9c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + stmdb r5, {r3, lr} │ │ │ │ + str r9, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 3c21c4 <__cxa_atexit@plt+0x3b4010> │ │ │ │ + mov r6, r3 │ │ │ │ + b a8e34 <__cxa_atexit@plt+0x9ac80> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ a8e44 <__cxa_atexit@plt+0x9ac90> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq r0, r9, #152, 6 @ 0x60000002 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne afc20 <__cxa_atexit@plt+0xa1a6c> │ │ │ │ - ldr r2, [pc, #132] @ afc7c <__cxa_atexit@plt+0xa1ac8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - cmp r1, #2 │ │ │ │ - beq afc48 <__cxa_atexit@plt+0xa1a94> │ │ │ │ - cmp r1, #0 │ │ │ │ - beq afc3c <__cxa_atexit@plt+0xa1a88> │ │ │ │ - ldr r7, [pc, #108] @ afc80 <__cxa_atexit@plt+0xa1acc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #72] @ afc70 <__cxa_atexit@plt+0xa1abc> │ │ │ │ + rsbseq r5, r9, #172, 18 @ 0x2b0000 │ │ │ │ + @ instruction: 0xffffe854 │ │ │ │ + @ instruction: 0xffffe75c │ │ │ │ + addseq r1, r5, #4, 22 @ 0x1000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a8e90 <__cxa_atexit@plt+0x9acdc> │ │ │ │ + ldr r2, [pc, #44] @ a8ea0 <__cxa_atexit@plt+0x9acec> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - cmp r1, #2 │ │ │ │ - beq afc5c <__cxa_atexit@plt+0xa1aa8> │ │ │ │ - cmp r1, #0 │ │ │ │ - bne afc48 <__cxa_atexit@plt+0xa1a94> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [pc, #40] @ a8ea4 <__cxa_atexit@plt+0x9acf0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r2, r2, #1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3c214c <__cxa_atexit@plt+0x3b3f98> │ │ │ │ + ldr r7, [pc, #16] @ a8ea8 <__cxa_atexit@plt+0x9acf4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ afc74 <__cxa_atexit@plt+0xa1ac0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ afc78 <__cxa_atexit@plt+0xa1ac4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - addseq sl, r4, #140, 24 @ 0x8c00 │ │ │ │ - addseq sl, r4, #124, 24 @ 0x7c00 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - addseq sl, r4, #208, 24 @ 0xd000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ afcb8 <__cxa_atexit@plt+0xa1b04> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ afcbc <__cxa_atexit@plt+0xa1b08> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #3 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - addseq sl, r4, #72, 24 @ 0x4800 │ │ │ │ - addseq sl, r4, #72, 24 @ 0x4800 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ afcf4 <__cxa_atexit@plt+0xa1b40> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ afcf8 <__cxa_atexit@plt+0xa1b44> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - addseq sl, r4, #16, 24 @ 0x1000 │ │ │ │ - addseq sl, r4, #4, 24 @ 0x400 │ │ │ │ + rsbseq r5, r9, #252, 18 @ 0x3f0000 │ │ │ │ + addseq r1, r5, #184, 14 @ 0x2e00000 │ │ │ │ + rsbseq r5, r9, #224, 18 @ 0x380000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi afd40 <__cxa_atexit@plt+0xa1b8c> │ │ │ │ - ldr r7, [pc, #52] @ afd54 <__cxa_atexit@plt+0xa1ba0> │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a8ee8 <__cxa_atexit@plt+0x9ad34> │ │ │ │ + ldr r2, [pc, #44] @ a8ef8 <__cxa_atexit@plt+0x9ad44> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #40] @ a8efc <__cxa_atexit@plt+0x9ad48> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r2, r2, #1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3c214c <__cxa_atexit@plt+0x3b3f98> │ │ │ │ + ldr r7, [pc, #16] @ a8f00 <__cxa_atexit@plt+0x9ad4c> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq afd34 <__cxa_atexit@plt+0xa1b80> │ │ │ │ - mov r7, r8 │ │ │ │ - b afd64 <__cxa_atexit@plt+0xa1bb0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ afd58 <__cxa_atexit@plt+0xa1ba4> │ │ │ │ + rsbseq r5, r9, #244, 16 @ 0xf40000 │ │ │ │ + addseq r1, r5, #96, 14 @ 0x1800000 │ │ │ │ + rsbseq r5, r9, #216, 16 @ 0xd80000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a8f40 <__cxa_atexit@plt+0x9ad8c> │ │ │ │ + ldr r2, [pc, #44] @ a8f50 <__cxa_atexit@plt+0x9ad9c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #40] @ a8f54 <__cxa_atexit@plt+0x9ada0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r2, r2, #1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3c214c <__cxa_atexit@plt+0x3b3f98> │ │ │ │ + ldr r7, [pc, #16] @ a8f58 <__cxa_atexit@plt+0x9ada4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq r0, r9, #12, 4 @ 0xc0000000 │ │ │ │ + rsbseq r5, r9, #180, 16 @ 0xb40000 │ │ │ │ + addseq r1, r5, #8, 14 @ 0x200000 │ │ │ │ + rsbseq r5, r9, #152, 16 @ 0x980000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne afd90 <__cxa_atexit@plt+0xa1bdc> │ │ │ │ - ldr r2, [pc, #100] @ afdec <__cxa_atexit@plt+0xa1c38> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - b afda4 <__cxa_atexit@plt+0xa1bf0> │ │ │ │ - ldr r2, [pc, #72] @ afde0 <__cxa_atexit@plt+0xa1c2c> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a8fa8 <__cxa_atexit@plt+0x9adf4> │ │ │ │ + ldr r2, [pc, #56] @ a8fb0 <__cxa_atexit@plt+0x9adfc> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - cmp r1, #2 │ │ │ │ - beq afdcc <__cxa_atexit@plt+0xa1c18> │ │ │ │ - cmp r1, #0 │ │ │ │ - beq afdc0 <__cxa_atexit@plt+0xa1c0c> │ │ │ │ - ldr r7, [pc, #48] @ afde4 <__cxa_atexit@plt+0xa1c30> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ a8fb4 <__cxa_atexit@plt+0x9ae00> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #40] @ a8fb8 <__cxa_atexit@plt+0x9ae04> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ + b 3c214c <__cxa_atexit@plt+0x3b3f98> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ afde8 <__cxa_atexit@plt+0xa1c34> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - addseq sl, r4, #124, 16 @ 0x7c0000 │ │ │ │ - addseq sl, r4, #220, 14 @ 0x3700000 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ + rsbseq r5, r9, #248, 16 @ 0xf80000 │ │ │ │ + addseq r1, r5, #80, 12 @ 0x5000000 │ │ │ │ + addseq r1, r5, #164, 12 @ 0xa400000 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ afe0c <__cxa_atexit@plt+0xa1c58> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a901c <__cxa_atexit@plt+0x9ae68> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a9024 <__cxa_atexit@plt+0x9ae70> │ │ │ │ + ldr lr, [pc, #80] @ a9040 <__cxa_atexit@plt+0x9ae8c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #76] @ a9044 <__cxa_atexit@plt+0x9ae90> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #72] @ a9048 <__cxa_atexit@plt+0x9ae94> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + stmdb r5, {r3, lr} │ │ │ │ + str r9, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 3c21c4 <__cxa_atexit@plt+0x3b4010> │ │ │ │ + mov r6, r3 │ │ │ │ + b a902c <__cxa_atexit@plt+0x9ae78> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ a903c <__cxa_atexit@plt+0x9ae88> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - addseq sl, r4, #48, 16 @ 0x300000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r5, r9, #72, 16 @ 0x480000 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0xffffff68 │ │ │ │ + addseq r1, r5, #12, 18 @ 0x30000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ afe44 <__cxa_atexit@plt+0xa1c90> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ afe48 <__cxa_atexit@plt+0xa1c94> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ + mov r3, #8 │ │ │ │ cmp r7, #2 │ │ │ │ - addeq r3, r2, #2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - addseq sl, r4, #144, 14 @ 0x2400000 │ │ │ │ - addseq sl, r4, #8, 16 @ 0x80000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + moveq r3, #4 │ │ │ │ + ldr r7, [r5, r3] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3c1f4c <__cxa_atexit@plt+0x3b3d98> │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi afe90 <__cxa_atexit@plt+0xa1cdc> │ │ │ │ - ldr r7, [pc, #64] @ afeb0 <__cxa_atexit@plt+0xa1cfc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq afe84 <__cxa_atexit@plt+0xa1cd0> │ │ │ │ - mov r7, r9 │ │ │ │ - b afd64 <__cxa_atexit@plt+0xa1bb0> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ afeb4 <__cxa_atexit@plt+0xa1d00> │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a90d0 <__cxa_atexit@plt+0x9af1c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a90d8 <__cxa_atexit@plt+0x9af24> │ │ │ │ + ldr lr, [pc, #80] @ a90f4 <__cxa_atexit@plt+0x9af40> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #76] @ a90f8 <__cxa_atexit@plt+0x9af44> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #72] @ a90fc <__cxa_atexit@plt+0x9af48> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + stmdb r5, {r3, lr} │ │ │ │ + str r9, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 3c21c4 <__cxa_atexit@plt+0x3b4010> │ │ │ │ + mov r6, r3 │ │ │ │ + b a90e0 <__cxa_atexit@plt+0x9af2c> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ a90f0 <__cxa_atexit@plt+0x9af3c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r3, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffef0 │ │ │ │ - rsbseq r0, r9, #188 @ 0xbc │ │ │ │ - rsbseq r0, r9, #192 @ 0xc0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + rsbseq r5, r9, #252, 12 @ 0xfc00000 │ │ │ │ + @ instruction: 0xffffe494 │ │ │ │ + @ instruction: 0xffffe39c │ │ │ │ + addseq r1, r5, #88, 16 @ 0x580000 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi aff2c <__cxa_atexit@plt+0xa1d78> │ │ │ │ - ldr r3, [pc, #96] @ aff3c <__cxa_atexit@plt+0xa1d88> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - and r3, r8, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq aff04 <__cxa_atexit@plt+0xa1d50> │ │ │ │ - cmp r3, #0 │ │ │ │ - bne aff18 <__cxa_atexit@plt+0xa1d64> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #60] @ aff48 <__cxa_atexit@plt+0xa1d94> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #56] @ aff4c <__cxa_atexit@plt+0xa1d98> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ aff40 <__cxa_atexit@plt+0xa1d8c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #28] @ aff44 <__cxa_atexit@plt+0xa1d90> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ aff50 <__cxa_atexit@plt+0xa1d9c> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a9160 <__cxa_atexit@plt+0x9afac> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a9168 <__cxa_atexit@plt+0x9afb4> │ │ │ │ + ldr lr, [pc, #80] @ a9184 <__cxa_atexit@plt+0x9afd0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #76] @ a9188 <__cxa_atexit@plt+0x9afd4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #72] @ a918c <__cxa_atexit@plt+0x9afd8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + stmdb r5, {r3, lr} │ │ │ │ + str r9, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 3c21c4 <__cxa_atexit@plt+0x3b4010> │ │ │ │ + mov r6, r3 │ │ │ │ + b a9170 <__cxa_atexit@plt+0x9afbc> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ a9180 <__cxa_atexit@plt+0x9afcc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - rsbseq r0, r9, #80 @ 0x50 │ │ │ │ - rsbseq r0, r9, #72 @ 0x48 │ │ │ │ - rsbseq r0, r9, #80 @ 0x50 │ │ │ │ - rsbseq r0, r9, #72 @ 0x48 │ │ │ │ - rsbseq r0, r9, #96 @ 0x60 │ │ │ │ - rsbseq r0, r9, #40 @ 0x28 │ │ │ │ + rsbseq r5, r9, #116, 12 @ 0x7400000 │ │ │ │ + @ instruction: 0xffffe62c │ │ │ │ + @ instruction: 0xffffe534 │ │ │ │ + addseq r1, r5, #200, 14 @ 0x3200000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ aff8c <__cxa_atexit@plt+0xa1dd8> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a91cc <__cxa_atexit@plt+0x9b018> │ │ │ │ + ldr r2, [pc, #44] @ a91dc <__cxa_atexit@plt+0x9b028> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #32] @ aff90 <__cxa_atexit@plt+0xa1ddc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - moveq r3, r2 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r1, [pc, #40] @ a91e0 <__cxa_atexit@plt+0x9b02c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r2, r2, #1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3c214c <__cxa_atexit@plt+0x3b3f98> │ │ │ │ + ldr r7, [pc, #16] @ a91e4 <__cxa_atexit@plt+0x9b030> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rsbseq pc, r8, #244, 30 @ 0x3d0 │ │ │ │ - rsbseq r0, r9, #0 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + rsbseq r5, r9, #192, 12 @ 0xc000000 │ │ │ │ + addseq r1, r5, #124, 8 @ 0x7c000000 │ │ │ │ + rsbseq r5, r9, #164, 12 @ 0xa400000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi afffc <__cxa_atexit@plt+0xa1e48> │ │ │ │ - ldr r3, [pc, #88] @ b000c <__cxa_atexit@plt+0xa1e58> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, sl} │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq affd8 <__cxa_atexit@plt+0xa1e24> │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - cmp r2, #2 │ │ │ │ - bne affe8 <__cxa_atexit@plt+0xa1e34> │ │ │ │ - ldr r8, [pc, #64] @ b0014 <__cxa_atexit@plt+0xa1e60> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b afff0 <__cxa_atexit@plt+0xa1e3c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [pc, #32] @ b0010 <__cxa_atexit@plt+0xa1e5c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r7, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r7, [pc, #20] @ b0018 <__cxa_atexit@plt+0xa1e64> │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a9224 <__cxa_atexit@plt+0x9b070> │ │ │ │ + ldr r2, [pc, #44] @ a9234 <__cxa_atexit@plt+0x9b080> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #40] @ a9238 <__cxa_atexit@plt+0x9b084> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r2, r2, #1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3c214c <__cxa_atexit@plt+0x3b3f98> │ │ │ │ + ldr r7, [pc, #16] @ a923c <__cxa_atexit@plt+0x9b088> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - subseq r0, pc, #-1040187392 @ 0xc2000000 │ │ │ │ - subseq r0, pc, #-369098752 @ 0xea000000 │ │ │ │ - rsbseq pc, r8, #152, 30 @ 0x260 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ b0050 <__cxa_atexit@plt+0xa1e9c> │ │ │ │ + rsbseq r5, r9, #208, 10 @ 0x34000000 │ │ │ │ + addseq r1, r5, #36, 8 @ 0x24000000 │ │ │ │ + rsbseq r5, r9, #180, 10 @ 0x2d000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a927c <__cxa_atexit@plt+0x9b0c8> │ │ │ │ + ldr r2, [pc, #44] @ a928c <__cxa_atexit@plt+0x9b0d8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #32] @ b0054 <__cxa_atexit@plt+0xa1ea0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r3, r5, #8 │ │ │ │ - and r1, r7, #3 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - cmp r1, #2 │ │ │ │ - moveq r8, r2 │ │ │ │ + ldr r1, [pc, #40] @ a9290 <__cxa_atexit@plt+0x9b0dc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r2, r2, #1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - subseq r0, pc, #-1845493760 @ 0x92000000 │ │ │ │ - subseq r0, pc, #2113929216 @ 0x7e000000 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3c214c <__cxa_atexit@plt+0x3b3f98> │ │ │ │ + ldr r7, [pc, #16] @ a9294 <__cxa_atexit@plt+0x9b0e0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + rsbseq r5, r9, #96, 10 @ 0x18000000 │ │ │ │ + addseq r1, r5, #204, 6 @ 0x30000003 │ │ │ │ + rsbseq r5, r9, #68, 10 @ 0x11000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b00c0 <__cxa_atexit@plt+0xa1f0c> │ │ │ │ - ldr r3, [pc, #88] @ b00d0 <__cxa_atexit@plt+0xa1f1c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq b009c <__cxa_atexit@plt+0xa1ee8> │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - cmp r3, #2 │ │ │ │ - bne b00ac <__cxa_atexit@plt+0xa1ef8> │ │ │ │ - ldr r3, [pc, #64] @ b00d8 <__cxa_atexit@plt+0xa1f24> │ │ │ │ - add r3, pc, r3 │ │ │ │ - b b00b4 <__cxa_atexit@plt+0xa1f00> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #32] @ b00d4 <__cxa_atexit@plt+0xa1f20> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r7, [pc, #20] @ b00dc <__cxa_atexit@plt+0xa1f28> │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a92d4 <__cxa_atexit@plt+0x9b120> │ │ │ │ + ldr r2, [pc, #44] @ a92e4 <__cxa_atexit@plt+0x9b130> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #40] @ a92e8 <__cxa_atexit@plt+0x9b134> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r2, r2, #1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3c214c <__cxa_atexit@plt+0x3b3f98> │ │ │ │ + ldr r7, [pc, #16] @ a92ec <__cxa_atexit@plt+0x9b138> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - subseq r0, pc, #-134217725 @ 0xf8000003 │ │ │ │ - subseq r0, pc, #637534208 @ 0x26000000 │ │ │ │ - rsbseq pc, r8, #216, 28 @ 0xd80 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ b0114 <__cxa_atexit@plt+0xa1f60> │ │ │ │ + rsbseq r5, r9, #200, 10 @ 0x32000000 │ │ │ │ + addseq r1, r5, #116, 6 @ 0xd0000001 │ │ │ │ + rsbseq r5, r9, #172, 10 @ 0x2b000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a932c <__cxa_atexit@plt+0x9b178> │ │ │ │ + ldr r2, [pc, #44] @ a933c <__cxa_atexit@plt+0x9b188> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #32] @ b0118 <__cxa_atexit@plt+0xa1f64> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r3, r5, #8 │ │ │ │ - and r1, r7, #3 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - cmp r1, #2 │ │ │ │ - moveq r8, r2 │ │ │ │ + ldr r1, [pc, #40] @ a9340 <__cxa_atexit@plt+0x9b18c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r2, r2, #1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - subseq r0, pc, #939524099 @ 0x38000003 │ │ │ │ - subseq r0, pc, #-402653182 @ 0xe8000002 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3c214c <__cxa_atexit@plt+0x3b3f98> │ │ │ │ + ldr r7, [pc, #16] @ a9344 <__cxa_atexit@plt+0x9b190> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + rsbseq r5, r9, #124, 10 @ 0x1f000000 │ │ │ │ + addseq r1, r5, #28, 6 @ 0x70000000 │ │ │ │ + rsbseq r5, r9, #96, 10 @ 0x18000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ b0140 <__cxa_atexit@plt+0xa1f8c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 3efa10 <__cxa_atexit@plt+0x3e185c> │ │ │ │ - rsbseq pc, r8, #104, 28 @ 0x680 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a9384 <__cxa_atexit@plt+0x9b1d0> │ │ │ │ + ldr r2, [pc, #44] @ a9394 <__cxa_atexit@plt+0x9b1e0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #40] @ a9398 <__cxa_atexit@plt+0x9b1e4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r2, r2, #1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3c214c <__cxa_atexit@plt+0x3b3f98> │ │ │ │ + ldr r7, [pc, #16] @ a939c <__cxa_atexit@plt+0x9b1e8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + rsbseq r5, r9, #48, 10 @ 0xc000000 │ │ │ │ + addseq r1, r5, #196, 4 @ 0x4000000c │ │ │ │ + rsbseq r5, r9, #20, 10 @ 0x5000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b01d0 <__cxa_atexit@plt+0xa201c> │ │ │ │ - ldr r3, [pc, #124] @ b01e0 <__cxa_atexit@plt+0xa202c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq b018c <__cxa_atexit@plt+0xa1fd8> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #-4]! │ │ │ │ - cmp r2, #2 │ │ │ │ - bne b019c <__cxa_atexit@plt+0xa1fe8> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #64] @ b01e4 <__cxa_atexit@plt+0xa2030> │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a93dc <__cxa_atexit@plt+0x9b228> │ │ │ │ + ldr r2, [pc, #44] @ a93ec <__cxa_atexit@plt+0x9b238> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq b01c4 <__cxa_atexit@plt+0xa2010> │ │ │ │ - ldr r7, [pc, #48] @ b01e8 <__cxa_atexit@plt+0xa2034> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [pc, #40] @ a93f0 <__cxa_atexit@plt+0x9b23c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r2, r2, #1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ b01ec <__cxa_atexit@plt+0xa2038> │ │ │ │ + mov r8, r9 │ │ │ │ + b 3c214c <__cxa_atexit@plt+0x3b3f98> │ │ │ │ + ldr r7, [pc, #16] @ a93f4 <__cxa_atexit@plt+0x9b240> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - addseq sl, r4, #204, 18 @ 0x330000 │ │ │ │ - rsbseq pc, r8, #228, 26 @ 0x3900 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne b0220 <__cxa_atexit@plt+0xa206c> │ │ │ │ - add r5, r5, #8 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #44] @ b0254 <__cxa_atexit@plt+0xa20a0> │ │ │ │ + rsbseq r5, r9, #228, 8 @ 0xe4000000 │ │ │ │ + addseq r1, r5, #108, 4 @ 0xc0000006 │ │ │ │ + rsbseq r5, r9, #200, 8 @ 0xc8000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a9434 <__cxa_atexit@plt+0x9b280> │ │ │ │ + ldr r2, [pc, #44] @ a9444 <__cxa_atexit@plt+0x9b290> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq b0248 <__cxa_atexit@plt+0xa2094> │ │ │ │ - ldr r7, [pc, #28] @ b0258 <__cxa_atexit@plt+0xa20a4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [pc, #40] @ a9448 <__cxa_atexit@plt+0x9b294> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r2, r2, #1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3c214c <__cxa_atexit@plt+0x3b3f98> │ │ │ │ + ldr r7, [pc, #16] @ a944c <__cxa_atexit@plt+0x9b298> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - addseq sl, r4, #72, 18 @ 0x120000 │ │ │ │ + rsbseq r5, r9, #180, 6 @ 0xd0000002 │ │ │ │ + addseq r1, r5, #20, 4 @ 0x40000001 │ │ │ │ + rsbseq r5, r9, #152, 6 @ 0x60000002 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ b0278 <__cxa_atexit@plt+0xa20c4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a94b0 <__cxa_atexit@plt+0x9b2fc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a94b8 <__cxa_atexit@plt+0x9b304> │ │ │ │ + ldr lr, [pc, #80] @ a94d4 <__cxa_atexit@plt+0x9b320> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #76] @ a94d8 <__cxa_atexit@plt+0x9b324> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #72] @ a94dc <__cxa_atexit@plt+0x9b328> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + stmdb r5, {r3, lr} │ │ │ │ + str r9, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 3c21c4 <__cxa_atexit@plt+0x3b4010> │ │ │ │ + mov r6, r3 │ │ │ │ + b a94c0 <__cxa_atexit@plt+0x9b30c> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ a94d0 <__cxa_atexit@plt+0x9b31c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - addseq sl, r4, #24, 18 @ 0x60000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + rsbseq r5, r9, #180, 6 @ 0xd0000002 │ │ │ │ + @ instruction: 0xfffffbcc │ │ │ │ + @ instruction: 0xfffffad4 │ │ │ │ + addseq r1, r5, #120, 8 @ 0x78000000 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b02c0 <__cxa_atexit@plt+0xa210c> │ │ │ │ - ldr r7, [pc, #52] @ b02d4 <__cxa_atexit@plt+0xa2120> │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a9540 <__cxa_atexit@plt+0x9b38c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a9548 <__cxa_atexit@plt+0x9b394> │ │ │ │ + ldr lr, [pc, #80] @ a9564 <__cxa_atexit@plt+0x9b3b0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #76] @ a9568 <__cxa_atexit@plt+0x9b3b4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #72] @ a956c <__cxa_atexit@plt+0x9b3b8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + stmdb r5, {r3, lr} │ │ │ │ + str r9, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 3c21c4 <__cxa_atexit@plt+0x3b4010> │ │ │ │ + mov r6, r3 │ │ │ │ + b a9550 <__cxa_atexit@plt+0x9b39c> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ a9560 <__cxa_atexit@plt+0x9b3ac> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq b02b4 <__cxa_atexit@plt+0xa2100> │ │ │ │ - mov r7, r8 │ │ │ │ - b b02e4 <__cxa_atexit@plt+0xa2130> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ b02d8 <__cxa_atexit@plt+0xa2124> │ │ │ │ + rsbseq r5, r9, #148, 4 @ 0x40000009 │ │ │ │ + @ instruction: 0xffffe24c │ │ │ │ + @ instruction: 0xffffe154 │ │ │ │ + addseq r1, r5, #232, 6 @ 0xa0000003 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a95d0 <__cxa_atexit@plt+0x9b41c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a95d8 <__cxa_atexit@plt+0x9b424> │ │ │ │ + ldr lr, [pc, #80] @ a95f4 <__cxa_atexit@plt+0x9b440> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #76] @ a95f8 <__cxa_atexit@plt+0x9b444> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #72] @ a95fc <__cxa_atexit@plt+0x9b448> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + stmdb r5, {r3, lr} │ │ │ │ + str r9, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 3c21c4 <__cxa_atexit@plt+0x3b4010> │ │ │ │ + mov r6, r3 │ │ │ │ + b a95e0 <__cxa_atexit@plt+0x9b42c> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ a95f0 <__cxa_atexit@plt+0x9b43c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq pc, r8, #248, 24 @ 0xf800 │ │ │ │ + rsbseq r5, r9, #252, 2 @ 0x3f │ │ │ │ + @ instruction: 0xffffdf94 │ │ │ │ + @ instruction: 0xffffde9c │ │ │ │ + addseq r1, r5, #88, 6 @ 0x60000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne b0310 <__cxa_atexit@plt+0xa215c> │ │ │ │ - ldr r2, [pc, #100] @ b036c <__cxa_atexit@plt+0xa21b8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - b b0324 <__cxa_atexit@plt+0xa2170> │ │ │ │ - ldr r2, [pc, #72] @ b0360 <__cxa_atexit@plt+0xa21ac> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a964c <__cxa_atexit@plt+0x9b498> │ │ │ │ + ldr r2, [pc, #56] @ a9654 <__cxa_atexit@plt+0x9b4a0> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - cmp r1, #2 │ │ │ │ - beq b034c <__cxa_atexit@plt+0xa2198> │ │ │ │ - cmp r1, #0 │ │ │ │ - beq b0340 <__cxa_atexit@plt+0xa218c> │ │ │ │ - ldr r7, [pc, #48] @ b0364 <__cxa_atexit@plt+0xa21b0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ a9658 <__cxa_atexit@plt+0x9b4a4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #40] @ a965c <__cxa_atexit@plt+0x9b4a8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ + b 3c214c <__cxa_atexit@plt+0x3b3f98> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ b0368 <__cxa_atexit@plt+0xa21b4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - addseq sl, r4, #124, 4 @ 0xc0000007 │ │ │ │ - addseq sl, r4, #220, 4 @ 0xc000000d │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ + rsbseq r5, r9, #100, 4 @ 0x40000006 │ │ │ │ + addseq r0, r5, #172, 30 @ 0x2b0 │ │ │ │ + addseq r1, r5, #0 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ b038c <__cxa_atexit@plt+0xa21d8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a96c0 <__cxa_atexit@plt+0x9b50c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a96c8 <__cxa_atexit@plt+0x9b514> │ │ │ │ + ldr lr, [pc, #80] @ a96e4 <__cxa_atexit@plt+0x9b530> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #76] @ a96e8 <__cxa_atexit@plt+0x9b534> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #72] @ a96ec <__cxa_atexit@plt+0x9b538> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + stmdb r5, {r3, lr} │ │ │ │ + str r9, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 3c21c4 <__cxa_atexit@plt+0x3b4010> │ │ │ │ + mov r6, r3 │ │ │ │ + b a96d0 <__cxa_atexit@plt+0x9b51c> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ a96e0 <__cxa_atexit@plt+0x9b52c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - addseq sl, r4, #48, 4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r5, r9, #216, 2 @ 0x36 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0xffffff68 │ │ │ │ + addseq r1, r5, #104, 4 @ 0x80000006 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ b03c4 <__cxa_atexit@plt+0xa2210> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ b03c8 <__cxa_atexit@plt+0xa2214> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ + mov r3, #8 │ │ │ │ cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - addseq sl, r4, #144, 4 │ │ │ │ - addseq sl, r4, #8, 4 @ 0x80000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b0458 <__cxa_atexit@plt+0xa22a4> │ │ │ │ - ldr r3, [pc, #124] @ b0468 <__cxa_atexit@plt+0xa22b4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq b0430 <__cxa_atexit@plt+0xa227c> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #-4]! │ │ │ │ - cmp r2, #2 │ │ │ │ - bne b0440 <__cxa_atexit@plt+0xa228c> │ │ │ │ - ldr r2, [pc, #92] @ b046c <__cxa_atexit@plt+0xa22b8> │ │ │ │ + moveq r3, #4 │ │ │ │ + ldr r7, [r5, r3] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3c1f4c <__cxa_atexit@plt+0x3b3d98> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a9760 <__cxa_atexit@plt+0x9b5ac> │ │ │ │ + ldr r2, [pc, #56] @ a9768 <__cxa_atexit@plt+0x9b5b4> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq b044c <__cxa_atexit@plt+0xa2298> │ │ │ │ - ldr r7, [pc, #76] @ b0470 <__cxa_atexit@plt+0xa22bc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ a976c <__cxa_atexit@plt+0x9b5b8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #40] @ a9770 <__cxa_atexit@plt+0x9b5bc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ + b 3c214c <__cxa_atexit@plt+0x3b3f98> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ b0474 <__cxa_atexit@plt+0xa22c0> │ │ │ │ + rsbseq r5, r9, #92, 2 │ │ │ │ + addseq r0, r5, #152, 28 @ 0x980 │ │ │ │ + addseq r0, r5, #236, 28 @ 0xec0 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a97d4 <__cxa_atexit@plt+0x9b620> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a97dc <__cxa_atexit@plt+0x9b628> │ │ │ │ + ldr lr, [pc, #80] @ a97f8 <__cxa_atexit@plt+0x9b644> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #76] @ a97fc <__cxa_atexit@plt+0x9b648> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #72] @ a9800 <__cxa_atexit@plt+0x9b64c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + stmdb r5, {r3, lr} │ │ │ │ + str r9, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 3c21c4 <__cxa_atexit@plt+0x3b4010> │ │ │ │ + mov r6, r3 │ │ │ │ + b a97e4 <__cxa_atexit@plt+0x9b630> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ a97f4 <__cxa_atexit@plt+0x9b640> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - addseq sl, r4, #100, 14 @ 0x1900000 │ │ │ │ - rsbseq pc, r8, #100, 22 @ 0x19000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + rsbseq r5, r9, #200 @ 0xc8 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0xffffff68 │ │ │ │ + addseq r1, r5, #84, 2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne b04c0 <__cxa_atexit@plt+0xa230c> │ │ │ │ - ldr r2, [pc, #60] @ b04dc <__cxa_atexit@plt+0xa2328> │ │ │ │ + and r7, r7, #3 │ │ │ │ + mov r3, #8 │ │ │ │ + cmp r7, #2 │ │ │ │ + moveq r3, #4 │ │ │ │ + ldr r7, [r5, r3] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3c1f4c <__cxa_atexit@plt+0x3b3d98> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a9874 <__cxa_atexit@plt+0x9b6c0> │ │ │ │ + ldr r2, [pc, #56] @ a987c <__cxa_atexit@plt+0x9b6c8> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq b04d0 <__cxa_atexit@plt+0xa231c> │ │ │ │ - ldr r7, [pc, #44] @ b04e0 <__cxa_atexit@plt+0xa232c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - add r5, r5, #8 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ a9880 <__cxa_atexit@plt+0x9b6cc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #40] @ a9884 <__cxa_atexit@plt+0x9b6d0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ + b 3c214c <__cxa_atexit@plt+0x3b3f98> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - addseq sl, r4, #212, 12 @ 0xd400000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ b0500 <__cxa_atexit@plt+0xa234c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - addseq sl, r4, #148, 12 @ 0x9400000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + rsbseq r5, r9, #84 @ 0x54 │ │ │ │ + addseq r0, r5, #132, 26 @ 0x2100 │ │ │ │ + addseq r0, r5, #216, 26 @ 0x3600 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b0548 <__cxa_atexit@plt+0xa2394> │ │ │ │ - ldr r7, [pc, #52] @ b055c <__cxa_atexit@plt+0xa23a8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq b053c <__cxa_atexit@plt+0xa2388> │ │ │ │ - mov r7, r9 │ │ │ │ - b b056c <__cxa_atexit@plt+0xa23b8> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ b0560 <__cxa_atexit@plt+0xa23ac> │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a98e8 <__cxa_atexit@plt+0x9b734> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a98f0 <__cxa_atexit@plt+0x9b73c> │ │ │ │ + ldr lr, [pc, #80] @ a990c <__cxa_atexit@plt+0x9b758> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #76] @ a9910 <__cxa_atexit@plt+0x9b75c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #72] @ a9914 <__cxa_atexit@plt+0x9b760> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + stmdb r5, {r3, lr} │ │ │ │ + str r9, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 3c21c4 <__cxa_atexit@plt+0x3b4010> │ │ │ │ + mov r6, r3 │ │ │ │ + b a98f8 <__cxa_atexit@plt+0x9b744> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ a9908 <__cxa_atexit@plt+0x9b754> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq pc, r8, #120, 20 @ 0x78000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + rsbseq r4, r9, #184, 30 @ 0x2e0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0xffffff68 │ │ │ │ + addseq r1, r5, #64 @ 0x40 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne b0598 <__cxa_atexit@plt+0xa23e4> │ │ │ │ - ldr r2, [pc, #100] @ b05f4 <__cxa_atexit@plt+0xa2440> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - b b05ac <__cxa_atexit@plt+0xa23f8> │ │ │ │ - ldr r2, [pc, #72] @ b05e8 <__cxa_atexit@plt+0xa2434> │ │ │ │ + and r7, r7, #3 │ │ │ │ + mov r3, #8 │ │ │ │ + cmp r7, #2 │ │ │ │ + moveq r3, #4 │ │ │ │ + ldr r7, [r5, r3] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3c1f4c <__cxa_atexit@plt+0x3b3d98> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a9988 <__cxa_atexit@plt+0x9b7d4> │ │ │ │ + ldr r2, [pc, #56] @ a9990 <__cxa_atexit@plt+0x9b7dc> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - cmp r1, #2 │ │ │ │ - beq b05d4 <__cxa_atexit@plt+0xa2420> │ │ │ │ - cmp r1, #0 │ │ │ │ - beq b05c8 <__cxa_atexit@plt+0xa2414> │ │ │ │ - ldr r7, [pc, #48] @ b05ec <__cxa_atexit@plt+0xa2438> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ a9994 <__cxa_atexit@plt+0x9b7e0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #40] @ a9998 <__cxa_atexit@plt+0x9b7e4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ + b 3c214c <__cxa_atexit@plt+0x3b3f98> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ b05f0 <__cxa_atexit@plt+0xa243c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - addseq r9, r4, #244, 30 @ 0x3d0 │ │ │ │ - addseq sl, r4, #84 @ 0x54 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ + rsbseq r4, r9, #76, 30 @ 0x130 │ │ │ │ + addseq r0, r5, #112, 24 @ 0x7000 │ │ │ │ + addseq r0, r5, #196, 24 @ 0xc400 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ b0614 <__cxa_atexit@plt+0xa2460> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a99fc <__cxa_atexit@plt+0x9b848> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a9a04 <__cxa_atexit@plt+0x9b850> │ │ │ │ + ldr lr, [pc, #80] @ a9a20 <__cxa_atexit@plt+0x9b86c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #76] @ a9a24 <__cxa_atexit@plt+0x9b870> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #72] @ a9a28 <__cxa_atexit@plt+0x9b874> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + stmdb r5, {r3, lr} │ │ │ │ + str r9, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 3c21c4 <__cxa_atexit@plt+0x3b4010> │ │ │ │ + mov r6, r3 │ │ │ │ + b a9a0c <__cxa_atexit@plt+0x9b858> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ a9a1c <__cxa_atexit@plt+0x9b868> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - addseq r9, r4, #168, 30 @ 0x2a0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r4, r9, #168, 28 @ 0xa80 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0xffffff68 │ │ │ │ + addseq r0, r5, #44, 30 @ 0xb0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ b064c <__cxa_atexit@plt+0xa2498> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ b0650 <__cxa_atexit@plt+0xa249c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ + mov r3, #8 │ │ │ │ cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - addseq sl, r4, #8 │ │ │ │ - addseq r9, r4, #128, 30 @ 0x200 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + moveq r3, #4 │ │ │ │ + ldr r7, [r5, r3] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3c1f4c <__cxa_atexit@plt+0x3b3d98> │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b0698 <__cxa_atexit@plt+0xa24e4> │ │ │ │ - ldr r7, [pc, #52] @ b06ac <__cxa_atexit@plt+0xa24f8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq b068c <__cxa_atexit@plt+0xa24d8> │ │ │ │ - mov r7, r8 │ │ │ │ - b b06bc <__cxa_atexit@plt+0xa2508> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ b06b0 <__cxa_atexit@plt+0xa24fc> │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a9ab0 <__cxa_atexit@plt+0x9b8fc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a9ab8 <__cxa_atexit@plt+0x9b904> │ │ │ │ + ldr lr, [pc, #80] @ a9ad4 <__cxa_atexit@plt+0x9b920> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #76] @ a9ad8 <__cxa_atexit@plt+0x9b924> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #72] @ a9adc <__cxa_atexit@plt+0x9b928> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + stmdb r5, {r3, lr} │ │ │ │ + str r9, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 3c21c4 <__cxa_atexit@plt+0x3b4010> │ │ │ │ + mov r6, r3 │ │ │ │ + b a9ac0 <__cxa_atexit@plt+0x9b90c> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ a9ad0 <__cxa_atexit@plt+0x9b91c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq pc, r8, #44, 18 @ 0xb0000 │ │ │ │ + rsbseq r4, r9, #32, 26 @ 0x800 │ │ │ │ + @ instruction: 0xffffdbc8 │ │ │ │ + @ instruction: 0xffffdad0 │ │ │ │ + addseq r0, r5, #120, 28 @ 0x780 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne b0708 <__cxa_atexit@plt+0xa2554> │ │ │ │ - ldr r2, [pc, #132] @ b0764 <__cxa_atexit@plt+0xa25b0> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a9b2c <__cxa_atexit@plt+0x9b978> │ │ │ │ + ldr r2, [pc, #56] @ a9b34 <__cxa_atexit@plt+0x9b980> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - cmp r1, #2 │ │ │ │ - beq b0730 <__cxa_atexit@plt+0xa257c> │ │ │ │ - cmp r1, #0 │ │ │ │ - beq b0724 <__cxa_atexit@plt+0xa2570> │ │ │ │ - ldr r7, [pc, #108] @ b0768 <__cxa_atexit@plt+0xa25b4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ a9b38 <__cxa_atexit@plt+0x9b984> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #40] @ a9b3c <__cxa_atexit@plt+0x9b988> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c214c <__cxa_atexit@plt+0x3b3f98> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsbseq r4, r9, #196, 24 @ 0xc400 │ │ │ │ + addseq r0, r5, #204, 20 @ 0xcc000 │ │ │ │ + addseq r0, r5, #32, 22 @ 0x8000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a9b94 <__cxa_atexit@plt+0x9b9e0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a9b9c <__cxa_atexit@plt+0x9b9e8> │ │ │ │ + ldr r1, [pc, #68] @ a9bb8 <__cxa_atexit@plt+0x9ba04> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #64] @ a9bbc <__cxa_atexit@plt+0x9ba08> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + stmdb r5, {r0, r3} │ │ │ │ + str r9, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3c21cc <__cxa_atexit@plt+0x3b4018> │ │ │ │ + mov r6, r3 │ │ │ │ + b a9ba4 <__cxa_atexit@plt+0x9b9f0> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ a9bb4 <__cxa_atexit@plt+0x9ba00> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #72] @ b0758 <__cxa_atexit@plt+0xa25a4> │ │ │ │ + rsbseq r4, r9, #20, 26 @ 0x500 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + addseq r0, r5, #184, 20 @ 0xb8000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a9c0c <__cxa_atexit@plt+0x9ba58> │ │ │ │ + ldr r2, [pc, #56] @ a9c14 <__cxa_atexit@plt+0x9ba60> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - cmp r1, #2 │ │ │ │ - beq b0744 <__cxa_atexit@plt+0xa2590> │ │ │ │ - cmp r1, #0 │ │ │ │ - bne b0730 <__cxa_atexit@plt+0xa257c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ a9c18 <__cxa_atexit@plt+0x9ba64> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #40] @ a9c1c <__cxa_atexit@plt+0x9ba68> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ + b 3c214c <__cxa_atexit@plt+0x3b3f98> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ b075c <__cxa_atexit@plt+0xa25a8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + rsbseq r4, r9, #228, 22 @ 0x39000 │ │ │ │ + addseq r0, r5, #236, 18 @ 0x3b0000 │ │ │ │ + addseq r0, r5, #64, 20 @ 0x40000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a9c84 <__cxa_atexit@plt+0x9bad0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a9c90 <__cxa_atexit@plt+0x9badc> │ │ │ │ + ldr r1, [pc, #80] @ a9ca0 <__cxa_atexit@plt+0x9baec> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #72] @ a9ca4 <__cxa_atexit@plt+0x9baf0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [pc, #64] @ a9ca8 <__cxa_atexit@plt+0x9baf4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 3c21cc <__cxa_atexit@plt+0x3b4018> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ b0760 <__cxa_atexit@plt+0xa25ac> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - addseq sl, r4, #164, 2 @ 0x29 │ │ │ │ - addseq sl, r4, #148, 2 @ 0x25 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - addseq sl, r4, #232, 2 @ 0x3a │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + addseq r0, r5, #120, 18 @ 0x1e0000 │ │ │ │ + addseq r0, r5, #204, 18 @ 0x330000 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ b07a0 <__cxa_atexit@plt+0xa25ec> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ b07a4 <__cxa_atexit@plt+0xa25f0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #3 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #2 │ │ │ │ - mov r7, r3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a9d0c <__cxa_atexit@plt+0x9bb58> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a9d14 <__cxa_atexit@plt+0x9bb60> │ │ │ │ + ldr lr, [pc, #80] @ a9d30 <__cxa_atexit@plt+0x9bb7c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #76] @ a9d34 <__cxa_atexit@plt+0x9bb80> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #72] @ a9d38 <__cxa_atexit@plt+0x9bb84> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + stmdb r5, {r3, lr} │ │ │ │ + str r9, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 3c21c4 <__cxa_atexit@plt+0x3b4010> │ │ │ │ + mov r6, r3 │ │ │ │ + b a9d1c <__cxa_atexit@plt+0x9bb68> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ a9d2c <__cxa_atexit@plt+0x9bb78> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - addseq sl, r4, #96, 2 │ │ │ │ - addseq sl, r4, #96, 2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r4, r9, #160, 22 @ 0x28000 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + addseq r0, r5, #28, 24 @ 0x1c00 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ b07dc <__cxa_atexit@plt+0xa2628> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ b07e0 <__cxa_atexit@plt+0xa262c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ + mov r3, #8 │ │ │ │ cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - addseq sl, r4, #40, 2 │ │ │ │ - addseq sl, r4, #28, 2 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + moveq r3, #4 │ │ │ │ + ldr r7, [r5, r3] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3c1f4c <__cxa_atexit@plt+0x3b3d98> │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi b0828 <__cxa_atexit@plt+0xa2674> │ │ │ │ - ldr r7, [pc, #52] @ b083c <__cxa_atexit@plt+0xa2688> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq b081c <__cxa_atexit@plt+0xa2668> │ │ │ │ - mov r7, r8 │ │ │ │ - b b084c <__cxa_atexit@plt+0xa2698> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + bhi a9da8 <__cxa_atexit@plt+0x9bbf4> │ │ │ │ + ldr r2, [pc, #48] @ a9db4 <__cxa_atexit@plt+0x9bc00> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a9da0 <__cxa_atexit@plt+0x9bbec> │ │ │ │ + b a9dc0 <__cxa_atexit@plt+0x9bc0c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ b0840 <__cxa_atexit@plt+0xa268c> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq pc, r8, #160, 14 @ 0x2800000 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r2, [pc, #240] @ a9ebc <__cxa_atexit@plt+0x9bd08> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne b0878 <__cxa_atexit@plt+0xa26c4> │ │ │ │ - ldr r2, [pc, #100] @ b08d4 <__cxa_atexit@plt+0xa2720> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - b b088c <__cxa_atexit@plt+0xa26d8> │ │ │ │ - ldr r2, [pc, #72] @ b08c8 <__cxa_atexit@plt+0xa2714> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - cmp r1, #2 │ │ │ │ - beq b08b4 <__cxa_atexit@plt+0xa2700> │ │ │ │ - cmp r1, #0 │ │ │ │ - beq b08a8 <__cxa_atexit@plt+0xa26f4> │ │ │ │ - ldr r7, [pc, #48] @ b08cc <__cxa_atexit@plt+0xa2718> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ b08d0 <__cxa_atexit@plt+0xa271c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - addseq r9, r4, #148, 26 @ 0x2500 │ │ │ │ - addseq r9, r4, #244, 24 @ 0xf400 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + str r2, [r5] │ │ │ │ + str r4, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a9eb0 <__cxa_atexit@plt+0x9bcfc> │ │ │ │ + ldr r2, [r0, #812] @ 0x32c │ │ │ │ + ldr r1, [r0, #820] @ 0x334 │ │ │ │ + ldr r5, [pc, #200] @ a9ec0 <__cxa_atexit@plt+0x9bd0c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r1, #4] │ │ │ │ + ldr r5, [r1] │ │ │ │ + ldrd r8, [r2, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r6, r8, r6 │ │ │ │ + sbc r1, r9, #0 │ │ │ │ + str r6, [r2, #72] @ 0x48 │ │ │ │ + str r1, [r2, #76] @ 0x4c │ │ │ │ + mov r8, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r6, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl d038 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r6, [r0, #812] @ 0x32c │ │ │ │ + ldr r4, [r0, #820] @ 0x334 │ │ │ │ + ldr r3, [r6, #12] │ │ │ │ + ldr r5, [r3, #12] │ │ │ │ + str r8, [r0, #828] @ 0x33c │ │ │ │ + ldr r2, [r4] │ │ │ │ + ldr r1, [r4, #4] │ │ │ │ + ldr r4, [r4, #28] │ │ │ │ + add r4, r2, r4, lsl #12 │ │ │ │ + sub r4, r4, #1 │ │ │ │ + str r4, [r0, #804] @ 0x324 │ │ │ │ + ldr r4, [r6, #72] @ 0x48 │ │ │ │ + ldr r9, [r6, #76] @ 0x4c │ │ │ │ + sub r2, r1, r2 │ │ │ │ + adds r2, r4, r2 │ │ │ │ + adc r9, r9, #0 │ │ │ │ + str r2, [r6, #72] @ 0x48 │ │ │ │ + str r9, [r6, #76] @ 0x4c │ │ │ │ + add fp, r3, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + ldr r1, [r7] │ │ │ │ + mov r4, r0 │ │ │ │ + bx r1 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + @ instruction: 0x000001b0 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ b08f4 <__cxa_atexit@plt+0xa2740> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - addseq r9, r4, #72, 26 @ 0x1200 │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r3, [pc, #200] @ a9fa0 <__cxa_atexit@plt+0x9bdec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r4, #812] @ 0x32c │ │ │ │ + ldr r4, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [r2, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r5, #4] │ │ │ │ + ldr r5, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldr r2, [r5, #72] @ 0x48 │ │ │ │ + ldr r1, [r5, #76] @ 0x4c │ │ │ │ + sub r6, r6, r3 │ │ │ │ + subs r2, r2, r6 │ │ │ │ + sbc r3, r1, #0 │ │ │ │ + strd r2, [r5, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl d038 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ b092c <__cxa_atexit@plt+0xa2778> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a9fd8 <__cxa_atexit@plt+0x9be24> │ │ │ │ + ldr r2, [pc, #28] @ a9fe4 <__cxa_atexit@plt+0x9be30> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ b0930 <__cxa_atexit@plt+0xa277c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #2 │ │ │ │ - mov r7, r3 │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - addseq r9, r4, #168, 24 @ 0xa800 │ │ │ │ - addseq r9, r4, #32, 26 @ 0x800 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r0, r5, #220, 12 @ 0xdc00000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b0978 <__cxa_atexit@plt+0xa27c4> │ │ │ │ - ldr r7, [pc, #64] @ b0998 <__cxa_atexit@plt+0xa27e4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq b096c <__cxa_atexit@plt+0xa27b8> │ │ │ │ - mov r7, r9 │ │ │ │ - b b084c <__cxa_atexit@plt+0xa2698> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ b099c <__cxa_atexit@plt+0xa27e8> │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi aa03c <__cxa_atexit@plt+0x9be88> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc aa044 <__cxa_atexit@plt+0x9be90> │ │ │ │ + ldr r1, [pc, #68] @ aa060 <__cxa_atexit@plt+0x9beac> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #64] @ aa064 <__cxa_atexit@plt+0x9beb0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r1, sl} │ │ │ │ + str r9, [r2, #12] │ │ │ │ + sub r2, r6, #7 │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r2 │ │ │ │ + b aa04c <__cxa_atexit@plt+0x9be98> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ aa05c <__cxa_atexit@plt+0x9bea8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r3, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffef0 │ │ │ │ - rsbseq pc, r8, #80, 12 @ 0x5000000 │ │ │ │ - rsbseq pc, r8, #84, 12 @ 0x5400000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + rsbseq r4, r9, #244, 16 @ 0xf40000 │ │ │ │ + @ instruction: 0xfffffd4c │ │ │ │ + addseq r0, r5, #16, 12 @ 0x1000000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi b0a14 <__cxa_atexit@plt+0xa2860> │ │ │ │ - ldr r3, [pc, #96] @ b0a24 <__cxa_atexit@plt+0xa2870> │ │ │ │ + bhi aa140 <__cxa_atexit@plt+0x9bf8c> │ │ │ │ + ldr r5, [r4, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #196] @ aa150 <__cxa_atexit@plt+0x9bf9c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - and r3, r8, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq b09ec <__cxa_atexit@plt+0xa2838> │ │ │ │ - cmp r3, #0 │ │ │ │ - bne b0a00 <__cxa_atexit@plt+0xa284c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #60] @ b0a30 <__cxa_atexit@plt+0xa287c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #56] @ b0a34 <__cxa_atexit@plt+0xa2880> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ b0a28 <__cxa_atexit@plt+0xa2874> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #28] @ b0a2c <__cxa_atexit@plt+0xa2878> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ b0a38 <__cxa_atexit@plt+0xa2884> │ │ │ │ + ldr r5, [r5, #12] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r7, [r4, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r7, #4] │ │ │ │ + ldr r7, [r4, #812] @ 0x32c │ │ │ │ + ldr r5, [r4, #820] @ 0x334 │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldrd r0, [r7, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r0, r0, r6 │ │ │ │ + sbc r1, r1, #0 │ │ │ │ + strd r0, [r7, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r4, r0 │ │ │ │ + bl d044 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + ldr r7, [pc, #12] @ aa154 <__cxa_atexit@plt+0x9bfa0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - rsbseq pc, r8, #228, 10 @ 0x39000000 │ │ │ │ - rsbseq pc, r8, #220, 10 @ 0x37000000 │ │ │ │ - rsbseq pc, r8, #228, 10 @ 0x39000000 │ │ │ │ - rsbseq pc, r8, #220, 10 @ 0x37000000 │ │ │ │ - rsbseq pc, r8, #244, 10 @ 0x3d000000 │ │ │ │ - rsbseq pc, r8, #188, 10 @ 0x2f000000 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + rsbseq r4, r9, #4, 16 @ 0x40000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ b0a74 <__cxa_atexit@plt+0xa28c0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #32] @ b0a78 <__cxa_atexit@plt+0xa28c4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - moveq r3, r2 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc aa18c <__cxa_atexit@plt+0x9bfd8> │ │ │ │ + ldr r2, [pc, #28] @ aa198 <__cxa_atexit@plt+0x9bfe4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - rsbseq pc, r8, #136, 10 @ 0x22000000 │ │ │ │ - rsbseq pc, r8, #148, 10 @ 0x25000000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r0, r5, #192, 14 @ 0x3000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b0ae4 <__cxa_atexit@plt+0xa2930> │ │ │ │ - ldr r3, [pc, #88] @ b0af4 <__cxa_atexit@plt+0xa2940> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, sl} │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq b0ac0 <__cxa_atexit@plt+0xa290c> │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - cmp r2, #2 │ │ │ │ - bne b0ad0 <__cxa_atexit@plt+0xa291c> │ │ │ │ - ldr r8, [pc, #64] @ b0afc <__cxa_atexit@plt+0xa2948> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b b0ad8 <__cxa_atexit@plt+0xa2924> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [pc, #32] @ b0af8 <__cxa_atexit@plt+0xa2944> │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r7, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r7, [pc, #20] @ b0b00 <__cxa_atexit@plt+0xa294c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - subseq pc, lr, #180, 18 @ 0x2d0000 │ │ │ │ - subseq pc, lr, #3620864 @ 0x374000 │ │ │ │ - rsbseq pc, r8, #44, 10 @ 0xb000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ b0b38 <__cxa_atexit@plt+0xa2984> │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi aa1d4 <__cxa_atexit@plt+0x9c020> │ │ │ │ + ldr r2, [pc, #40] @ aa1e4 <__cxa_atexit@plt+0x9c030> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #32] @ b0b3c <__cxa_atexit@plt+0xa2988> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r3, r5, #8 │ │ │ │ - and r1, r7, #3 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - cmp r1, #2 │ │ │ │ - moveq r8, r2 │ │ │ │ + ldr r1, [pc, #36] @ aa1e8 <__cxa_atexit@plt+0x9c034> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r2, r2, #1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - subseq pc, lr, #2179072 @ 0x214000 │ │ │ │ - subseq pc, lr, #112, 18 @ 0x1c0000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b0ba8 <__cxa_atexit@plt+0xa29f4> │ │ │ │ - ldr r3, [pc, #88] @ b0bb8 <__cxa_atexit@plt+0xa2a04> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq b0b84 <__cxa_atexit@plt+0xa29d0> │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - cmp r3, #2 │ │ │ │ - bne b0b94 <__cxa_atexit@plt+0xa29e0> │ │ │ │ - ldr r3, [pc, #64] @ b0bc0 <__cxa_atexit@plt+0xa2a0c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - b b0b9c <__cxa_atexit@plt+0xa29e8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #32] @ b0bbc <__cxa_atexit@plt+0xa2a08> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r7, [pc, #20] @ b0bc4 <__cxa_atexit@plt+0xa2a10> │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + ldr r7, [pc, #16] @ aa1ec <__cxa_atexit@plt+0x9c038> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - subseq pc, lr, #240, 16 @ 0xf00000 │ │ │ │ - subseq pc, lr, #409600 @ 0x64000 │ │ │ │ - rsbseq pc, r8, #108, 8 @ 0x6c000000 │ │ │ │ + rsbseq r4, r9, #144, 14 @ 0x2400000 │ │ │ │ + addseq r0, r5, #112, 8 @ 0x70000000 │ │ │ │ + rsbseq r4, r9, #116, 14 @ 0x1d00000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ b0bfc <__cxa_atexit@plt+0xa2a48> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #32] @ b0c00 <__cxa_atexit@plt+0xa2a4c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r3, r5, #8 │ │ │ │ - and r1, r7, #3 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - cmp r1, #2 │ │ │ │ - moveq r8, r2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - subseq pc, lr, #12648448 @ 0xc10000 │ │ │ │ - subseq pc, lr, #172, 16 @ 0xac0000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ b0c28 <__cxa_atexit@plt+0xa2a74> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 3efa10 <__cxa_atexit@plt+0x3e185c> │ │ │ │ - rsbseq pc, r8, #252, 6 @ 0xf0000003 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b0cc8 <__cxa_atexit@plt+0xa2b14> │ │ │ │ - ldr r3, [pc, #172] @ b0cf8 <__cxa_atexit@plt+0xa2b44> │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi aa2ec <__cxa_atexit@plt+0x9c138> │ │ │ │ + ldr r3, [pc, #228] @ aa2f8 <__cxa_atexit@plt+0x9c144> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-12]! │ │ │ │ - stmib r7, {r8, r9} │ │ │ │ - ands r3, r9, #3 │ │ │ │ - beq b0cac <__cxa_atexit@plt+0xa2af8> │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - cmp r3, #3 │ │ │ │ - beq b0cd8 <__cxa_atexit@plt+0xa2b24> │ │ │ │ - sub r2, r3, #1 │ │ │ │ - ldr r1, [pc, #132] @ b0cfc <__cxa_atexit@plt+0xa2b48> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq aa2e4 <__cxa_atexit@plt+0x9c130> │ │ │ │ + ldr r3, [r4, #812] @ 0x32c │ │ │ │ + ldr r2, [r4, #820] @ 0x334 │ │ │ │ + ldr r1, [pc, #200] @ aa2fc <__cxa_atexit@plt+0x9c148> │ │ │ │ add r1, pc, r1 │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-16]! │ │ │ │ - str r2, [r3, #4] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq b0cbc <__cxa_atexit@plt+0xa2b08> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq b0ce8 <__cxa_atexit@plt+0xa2b34> │ │ │ │ - sub r3, r1, #1 │ │ │ │ - cmp r2, r3 │ │ │ │ - ldrlt r7, [r5, #-4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ + ldr r0, [r3, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r1, [r5] │ │ │ │ + str r5, [r0, #12] │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r2, #4] │ │ │ │ + ldr r5, [r2] │ │ │ │ + ldrd r0, [r3, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r0, r0, r6 │ │ │ │ + sbc r1, r1, #0 │ │ │ │ + strd r0, [r3, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r4, r0 │ │ │ │ + mov r0, r7 │ │ │ │ + bl d050 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ b0d00 <__cxa_atexit@plt+0xa2b4c> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bic r3, r9, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r2, [r3, #-2] │ │ │ │ - b b0c70 <__cxa_atexit@plt+0xa2abc> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b b0c98 <__cxa_atexit@plt+0xa2ae4> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - rsbseq pc, r8, #104, 6 @ 0xa0000001 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r4, lsr #3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq b0d70 <__cxa_atexit@plt+0xa2bbc> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #100] @ b0d90 <__cxa_atexit@plt+0xa2bdc> │ │ │ │ - add r2, pc, r2 │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r4, [r4, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #184] @ aa3d0 <__cxa_atexit@plt+0x9c21c> │ │ │ │ + add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq b0d64 <__cxa_atexit@plt+0xa2bb0> │ │ │ │ + ldr r3, [r4, #12] │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + ldr r7, [r0, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r7, #4] │ │ │ │ + ldr r7, [r0, #812] @ 0x32c │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldrd r2, [r7, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r2, r2, r6 │ │ │ │ + sbc r3, r3, #0 │ │ │ │ + strd r2, [r7, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl d050 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ ldr r2, [r5] │ │ │ │ - cmp r1, #3 │ │ │ │ - beq b0d80 <__cxa_atexit@plt+0xa2bcc> │ │ │ │ - sub r7, r1, #1 │ │ │ │ - add r3, r5, #12 │ │ │ │ - cmp r2, r7 │ │ │ │ - ldrge r7, [r5, #4] │ │ │ │ - ldrlt r7, [r5, #8] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b b0d24 <__cxa_atexit@plt+0xa2b70> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b b0d50 <__cxa_atexit@plt+0xa2b9c> │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldmib r5, {r1, r3} │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #3 │ │ │ │ - beq b0dcc <__cxa_atexit@plt+0xa2c18> │ │ │ │ - sub r7, r0, #1 │ │ │ │ - cmp r1, r7 │ │ │ │ - movlt r3, r2 │ │ │ │ - bic r7, r3, #3 │ │ │ │ - add r5, r5, #16 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc aa408 <__cxa_atexit@plt+0x9c254> │ │ │ │ + ldr r2, [pc, #28] @ aa414 <__cxa_atexit@plt+0x9c260> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b b0db4 <__cxa_atexit@plt+0xa2c00> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r0, r5, #172, 4 @ 0xc000000a │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ + mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b0e70 <__cxa_atexit@plt+0xa2cbc> │ │ │ │ - ldr r7, [pc, #164] @ b0ea0 <__cxa_atexit@plt+0xa2cec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq b0e54 <__cxa_atexit@plt+0xa2ca0> │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - cmp r2, #3 │ │ │ │ - beq b0e80 <__cxa_atexit@plt+0xa2ccc> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #132] @ b0ea4 <__cxa_atexit@plt+0xa2cf0> │ │ │ │ + bhi aa468 <__cxa_atexit@plt+0x9c2b4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc aa470 <__cxa_atexit@plt+0x9c2bc> │ │ │ │ + ldr r1, [pc, #64] @ aa48c <__cxa_atexit@plt+0x9c2d8> │ │ │ │ add r1, pc, r1 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq b0e64 <__cxa_atexit@plt+0xa2cb0> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq b0e90 <__cxa_atexit@plt+0xa2cdc> │ │ │ │ - sub r7, r1, #1 │ │ │ │ - ldr r3, [pc, #104] @ b0ea8 <__cxa_atexit@plt+0xa2cf4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - cmp r2, r7 │ │ │ │ - addlt r3, r3, #4 │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r3] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [pc, #60] @ aa490 <__cxa_atexit@plt+0x9c2dc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r1, r9} │ │ │ │ + sub r2, r6, #3 │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ b0eac <__cxa_atexit@plt+0xa2cf8> │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r2 │ │ │ │ + b aa478 <__cxa_atexit@plt+0x9c2c4> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ aa488 <__cxa_atexit@plt+0x9c2d4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bic r2, r9, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - b b0e18 <__cxa_atexit@plt+0xa2c64> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b b0e38 <__cxa_atexit@plt+0xa2c84> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - addseq r9, r4, #248, 14 @ 0x3e00000 │ │ │ │ - rsbseq pc, r8, #196, 2 @ 0x31 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq b0f14 <__cxa_atexit@plt+0xa2d60> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #92] @ b0f34 <__cxa_atexit@plt+0xa2d80> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq b0f0c <__cxa_atexit@plt+0xa2d58> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq b0f24 <__cxa_atexit@plt+0xa2d70> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #64] @ b0f38 <__cxa_atexit@plt+0xa2d84> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - cmp r3, r7 │ │ │ │ - addlt r2, r2, #4 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r2] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + rsbseq r4, r9, #212, 8 @ 0xd4000000 │ │ │ │ + @ instruction: 0xfffffdac │ │ │ │ + addseq r0, r5, #224, 2 @ 0x38 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi aa56c <__cxa_atexit@plt+0x9c3b8> │ │ │ │ + ldr r5, [r4, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #196] @ aa57c <__cxa_atexit@plt+0x9c3c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + ldr r5, [r5, #12] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r7, [r4, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r7, #4] │ │ │ │ + ldr r7, [r4, #812] @ 0x32c │ │ │ │ + ldr r5, [r4, #820] @ 0x334 │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldrd r0, [r7, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r0, r0, r6 │ │ │ │ + sbc r1, r1, #0 │ │ │ │ + strd r0, [r7, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r4, r0 │ │ │ │ + bl d05c │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + ldr r7, [pc, #12] @ aa580 <__cxa_atexit@plt+0x9c3cc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b b0ed0 <__cxa_atexit@plt+0xa2d1c> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b b0ef0 <__cxa_atexit@plt+0xa2d3c> │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - addseq r9, r4, #64, 14 @ 0x1000000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + rsbseq r4, r9, #228, 6 @ 0x90000003 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq b0f74 <__cxa_atexit@plt+0xa2dc0> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #36] @ b0f84 <__cxa_atexit@plt+0xa2dd0> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc aa5b8 <__cxa_atexit@plt+0x9c404> │ │ │ │ + ldr r2, [pc, #28] @ aa5c4 <__cxa_atexit@plt+0x9c410> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - cmp r3, r7 │ │ │ │ - addlt r2, r2, #4 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b b0f58 <__cxa_atexit@plt+0xa2da4> │ │ │ │ - addseq r9, r4, #216, 12 @ 0xd800000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r0, r5, #252 @ 0xfc │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b102c <__cxa_atexit@plt+0xa2e78> │ │ │ │ - ldr r7, [pc, #180] @ b105c <__cxa_atexit@plt+0xa2ea8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9} │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq b1000 <__cxa_atexit@plt+0xa2e4c> │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - cmp r2, #3 │ │ │ │ - beq b103c <__cxa_atexit@plt+0xa2e88> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #148] @ b1060 <__cxa_atexit@plt+0xa2eac> │ │ │ │ - add r1, pc, r1 │ │ │ │ + bhi aa600 <__cxa_atexit@plt+0x9c44c> │ │ │ │ + ldr r2, [pc, #40] @ aa610 <__cxa_atexit@plt+0x9c45c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #36] @ aa614 <__cxa_atexit@plt+0x9c460> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r2, r2, #1 │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq b1010 <__cxa_atexit@plt+0xa2e5c> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq b104c <__cxa_atexit@plt+0xa2e98> │ │ │ │ - sub r7, r1, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - cmp r2, r7 │ │ │ │ - bge b101c <__cxa_atexit@plt+0xa2e68> │ │ │ │ - ldr r7, [pc, #108] @ b1064 <__cxa_atexit@plt+0xa2eb0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #72] @ b106c <__cxa_atexit@plt+0xa2eb8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ b1068 <__cxa_atexit@plt+0xa2eb4> │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + ldr r7, [pc, #16] @ aa618 <__cxa_atexit@plt+0x9c464> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bic r2, r8, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - b b0fc4 <__cxa_atexit@plt+0xa2e10> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b b0fe4 <__cxa_atexit@plt+0xa2e30> │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - andeq r0, r0, r8, asr #2 │ │ │ │ - addseq r9, r4, #56, 12 @ 0x3800000 │ │ │ │ - rsbseq pc, r8, #12 │ │ │ │ - addseq r9, r4, #140, 10 @ 0x23000000 │ │ │ │ + rsbseq r4, r9, #112, 6 @ 0xc0000001 │ │ │ │ + addseq r0, r5, #68 @ 0x44 │ │ │ │ + rsbseq r4, r9, #84, 6 @ 0x50000001 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq b10e4 <__cxa_atexit@plt+0xa2f30> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #108] @ b1104 <__cxa_atexit@plt+0xa2f50> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq b10cc <__cxa_atexit@plt+0xa2f18> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq b10f4 <__cxa_atexit@plt+0xa2f40> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - cmp r3, r7 │ │ │ │ - bge b10d4 <__cxa_atexit@plt+0xa2f20> │ │ │ │ - ldr r7, [pc, #68] @ b1108 <__cxa_atexit@plt+0xa2f54> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi aa718 <__cxa_atexit@plt+0x9c564> │ │ │ │ + ldr r3, [pc, #228] @ aa724 <__cxa_atexit@plt+0x9c570> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq aa710 <__cxa_atexit@plt+0x9c55c> │ │ │ │ + ldr r3, [r4, #812] @ 0x32c │ │ │ │ + ldr r2, [r4, #820] @ 0x334 │ │ │ │ + ldr r1, [pc, #200] @ aa728 <__cxa_atexit@plt+0x9c574> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r1, [r5] │ │ │ │ + str r5, [r0, #12] │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r2, #4] │ │ │ │ + ldr r5, [r2] │ │ │ │ + ldrd r0, [r3, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r0, r0, r6 │ │ │ │ + sbc r1, r1, #0 │ │ │ │ + strd r0, [r3, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r4, r0 │ │ │ │ + mov r0, r7 │ │ │ │ + bl d068 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ b110c <__cxa_atexit@plt+0xa2f58> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b b1090 <__cxa_atexit@plt+0xa2edc> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b b10b0 <__cxa_atexit@plt+0xa2efc> │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - addseq r9, r4, #108, 10 @ 0x1b000000 │ │ │ │ - addseq r9, r4, #212, 8 @ 0xd4000000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq b1150 <__cxa_atexit@plt+0xa2f9c> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #44] @ b1160 <__cxa_atexit@plt+0xa2fac> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #40] @ b1164 <__cxa_atexit@plt+0xa2fb0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - cmp r3, r2 │ │ │ │ - addlt r7, r1, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r2, [r7, #-2] │ │ │ │ - b b112c <__cxa_atexit@plt+0xa2f78> │ │ │ │ - addseq r9, r4, #252, 8 @ 0xfc000000 │ │ │ │ - addseq r9, r4, #116, 8 @ 0x74000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b1204 <__cxa_atexit@plt+0xa3050> │ │ │ │ - ldr r3, [pc, #172] @ b1234 <__cxa_atexit@plt+0xa3080> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r4, [r4, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #184] @ aa7fc <__cxa_atexit@plt+0x9c648> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-12]! │ │ │ │ - stmib r7, {r8, r9} │ │ │ │ - ands r3, r9, #3 │ │ │ │ - beq b11e8 <__cxa_atexit@plt+0xa3034> │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - cmp r3, #3 │ │ │ │ - beq b1214 <__cxa_atexit@plt+0xa3060> │ │ │ │ - sub r2, r3, #1 │ │ │ │ - ldr r1, [pc, #132] @ b1238 <__cxa_atexit@plt+0xa3084> │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-16]! │ │ │ │ - str r2, [r3, #4] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq b11f8 <__cxa_atexit@plt+0xa3044> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq b1224 <__cxa_atexit@plt+0xa3070> │ │ │ │ - sub r3, r1, #1 │ │ │ │ - cmp r2, r3 │ │ │ │ - ldrge r7, [r5, #-4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ b123c <__cxa_atexit@plt+0xa3088> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - bic r3, r9, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r2, [r3, #-2] │ │ │ │ - b b11ac <__cxa_atexit@plt+0xa2ff8> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b b11d4 <__cxa_atexit@plt+0xa3020> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - rsbseq lr, r8, #56, 28 @ 0x380 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq b12ac <__cxa_atexit@plt+0xa30f8> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #100] @ b12cc <__cxa_atexit@plt+0xa3118> │ │ │ │ - add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq b12a0 <__cxa_atexit@plt+0xa30ec> │ │ │ │ + ldr r3, [r4, #12] │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + ldr r7, [r0, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r7, #4] │ │ │ │ + ldr r7, [r0, #812] @ 0x32c │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldrd r2, [r7, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r2, r2, r6 │ │ │ │ + sbc r3, r3, #0 │ │ │ │ + strd r2, [r7, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl d068 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ ldr r2, [r5] │ │ │ │ - cmp r1, #3 │ │ │ │ - beq b12bc <__cxa_atexit@plt+0xa3108> │ │ │ │ - sub r7, r1, #1 │ │ │ │ - add r3, r5, #12 │ │ │ │ - cmp r2, r7 │ │ │ │ - ldrge r7, [r5, #8] │ │ │ │ - ldrlt r7, [r5, #4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b b1260 <__cxa_atexit@plt+0xa30ac> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b b128c <__cxa_atexit@plt+0xa30d8> │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldmib r5, {r1, r3} │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #3 │ │ │ │ - beq b1308 <__cxa_atexit@plt+0xa3154> │ │ │ │ - sub r7, r0, #1 │ │ │ │ - cmp r1, r7 │ │ │ │ - movlt r2, r3 │ │ │ │ - bic r7, r2, #3 │ │ │ │ - add r5, r5, #16 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc aa834 <__cxa_atexit@plt+0x9c680> │ │ │ │ + ldr r2, [pc, #28] @ aa840 <__cxa_atexit@plt+0x9c68c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b b12f0 <__cxa_atexit@plt+0xa313c> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq pc, r4, #128, 28 @ 0x800 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ + mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b13bc <__cxa_atexit@plt+0xa3208> │ │ │ │ - ldr r7, [pc, #180] @ b13ec <__cxa_atexit@plt+0xa3238> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq b1390 <__cxa_atexit@plt+0xa31dc> │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - cmp r2, #3 │ │ │ │ - beq b13cc <__cxa_atexit@plt+0xa3218> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #148] @ b13f0 <__cxa_atexit@plt+0xa323c> │ │ │ │ + bhi aa894 <__cxa_atexit@plt+0x9c6e0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc aa89c <__cxa_atexit@plt+0x9c6e8> │ │ │ │ + ldr r1, [pc, #64] @ aa8b8 <__cxa_atexit@plt+0x9c704> │ │ │ │ add r1, pc, r1 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq b13a0 <__cxa_atexit@plt+0xa31ec> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq b13dc <__cxa_atexit@plt+0xa3228> │ │ │ │ - sub r7, r1, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - cmp r2, r7 │ │ │ │ - bge b13ac <__cxa_atexit@plt+0xa31f8> │ │ │ │ - ldr r7, [pc, #108] @ b13f4 <__cxa_atexit@plt+0xa3240> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [pc, #60] @ aa8bc <__cxa_atexit@plt+0x9c708> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r1, r9} │ │ │ │ + sub r2, r6, #3 │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #72] @ b13fc <__cxa_atexit@plt+0xa3248> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ b13f8 <__cxa_atexit@plt+0xa3244> │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r2 │ │ │ │ + b aa8a4 <__cxa_atexit@plt+0x9c6f0> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ aa8b4 <__cxa_atexit@plt+0x9c700> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bic r2, r9, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - b b1354 <__cxa_atexit@plt+0xa31a0> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b b1374 <__cxa_atexit@plt+0xa31c0> │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - andeq r0, r0, r8, asr #2 │ │ │ │ - addseq r9, r4, #168, 4 @ 0x8000000a │ │ │ │ - rsbseq lr, r8, #132, 24 @ 0x8400 │ │ │ │ - addseq r9, r4, #252, 2 @ 0x3f │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq b1474 <__cxa_atexit@plt+0xa32c0> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #108] @ b1494 <__cxa_atexit@plt+0xa32e0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq b145c <__cxa_atexit@plt+0xa32a8> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq b1484 <__cxa_atexit@plt+0xa32d0> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - cmp r3, r7 │ │ │ │ - bge b1464 <__cxa_atexit@plt+0xa32b0> │ │ │ │ - ldr r7, [pc, #68] @ b1498 <__cxa_atexit@plt+0xa32e4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ b149c <__cxa_atexit@plt+0xa32e8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b b1420 <__cxa_atexit@plt+0xa326c> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b b1440 <__cxa_atexit@plt+0xa328c> │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - addseq r9, r4, #220, 2 @ 0x37 │ │ │ │ - addseq r9, r4, #68, 2 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq b14e0 <__cxa_atexit@plt+0xa332c> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #44] @ b14f0 <__cxa_atexit@plt+0xa333c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #40] @ b14f4 <__cxa_atexit@plt+0xa3340> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - cmp r3, r2 │ │ │ │ - addlt r7, r1, #1 │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r2, [r7, #-2] │ │ │ │ - b b14bc <__cxa_atexit@plt+0xa3308> │ │ │ │ - addseq r9, r4, #108, 2 │ │ │ │ - addseq r9, r4, #228 @ 0xe4 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + rsbseq r4, r9, #180 @ 0xb4 │ │ │ │ + @ instruction: 0xfffffdac │ │ │ │ + addseq pc, r4, #180, 26 @ 0x2d00 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi b153c <__cxa_atexit@plt+0xa3388> │ │ │ │ - ldr r7, [pc, #52] @ b1550 <__cxa_atexit@plt+0xa339c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq b1530 <__cxa_atexit@plt+0xa337c> │ │ │ │ - mov r7, r8 │ │ │ │ - b b1560 <__cxa_atexit@plt+0xa33ac> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + bhi aa908 <__cxa_atexit@plt+0x9c754> │ │ │ │ + ldr r2, [pc, #48] @ aa914 <__cxa_atexit@plt+0x9c760> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq aa900 <__cxa_atexit@plt+0x9c74c> │ │ │ │ + b aa920 <__cxa_atexit@plt+0x9c76c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ b1554 <__cxa_atexit@plt+0xa33a0> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq lr, r8, #8, 22 @ 0x2000 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq b15bc <__cxa_atexit@plt+0xa3408> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #136] @ b1608 <__cxa_atexit@plt+0xa3454> │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r2, [pc, #240] @ aaa1c <__cxa_atexit@plt+0x9c868> │ │ │ │ add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq b15b4 <__cxa_atexit@plt+0xa3400> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq b15cc <__cxa_atexit@plt+0xa3418> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bge b15e0 <__cxa_atexit@plt+0xa342c> │ │ │ │ - ldr r7, [pc, #104] @ b1610 <__cxa_atexit@plt+0xa345c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b b1578 <__cxa_atexit@plt+0xa33c4> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r3, r7 │ │ │ │ - blt b15a0 <__cxa_atexit@plt+0xa33ec> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bne b15f8 <__cxa_atexit@plt+0xa3444> │ │ │ │ - ldr r7, [pc, #28] @ b160c <__cxa_atexit@plt+0xa3458> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ b1614 <__cxa_atexit@plt+0xa3460> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - addseq r9, r4, #236, 4 @ 0xc000000e │ │ │ │ - addseq r9, r4, #56, 6 @ 0xe0000000 │ │ │ │ - addseq r9, r4, #228, 4 @ 0x4000000e │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + str r2, [r5] │ │ │ │ + str r4, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq aaa10 <__cxa_atexit@plt+0x9c85c> │ │ │ │ + ldr r2, [r0, #812] @ 0x32c │ │ │ │ + ldr r1, [r0, #820] @ 0x334 │ │ │ │ + ldr r5, [pc, #200] @ aaa20 <__cxa_atexit@plt+0x9c86c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r1, #4] │ │ │ │ + ldr r5, [r1] │ │ │ │ + ldrd r8, [r2, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r6, r8, r6 │ │ │ │ + sbc r1, r9, #0 │ │ │ │ + str r6, [r2, #72] @ 0x48 │ │ │ │ + str r1, [r2, #76] @ 0x4c │ │ │ │ + mov r8, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r6, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl ce10 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r6, [r0, #812] @ 0x32c │ │ │ │ + ldr r4, [r0, #820] @ 0x334 │ │ │ │ + ldr r3, [r6, #12] │ │ │ │ + ldr r5, [r3, #12] │ │ │ │ + str r8, [r0, #828] @ 0x33c │ │ │ │ + ldr r2, [r4] │ │ │ │ + ldr r1, [r4, #4] │ │ │ │ + ldr r4, [r4, #28] │ │ │ │ + add r4, r2, r4, lsl #12 │ │ │ │ + sub r4, r4, #1 │ │ │ │ + str r4, [r0, #804] @ 0x324 │ │ │ │ + ldr r4, [r6, #72] @ 0x48 │ │ │ │ + ldr r9, [r6, #76] @ 0x4c │ │ │ │ + sub r2, r1, r2 │ │ │ │ + adds r2, r4, r2 │ │ │ │ + adc r9, r9, #0 │ │ │ │ + str r2, [r6, #72] @ 0x48 │ │ │ │ + str r9, [r6, #76] @ 0x4c │ │ │ │ + add fp, r3, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + ldr r1, [r7] │ │ │ │ + mov r4, r0 │ │ │ │ + bx r1 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + @ instruction: 0x000001b0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq b1650 <__cxa_atexit@plt+0xa349c> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bge b1664 <__cxa_atexit@plt+0xa34b0> │ │ │ │ - ldr r7, [pc, #76] @ b1690 <__cxa_atexit@plt+0xa34dc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r3, r7 │ │ │ │ - blt b163c <__cxa_atexit@plt+0xa3488> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bne b167c <__cxa_atexit@plt+0xa34c8> │ │ │ │ - ldr r7, [pc, #24] @ b168c <__cxa_atexit@plt+0xa34d8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ b1694 <__cxa_atexit@plt+0xa34e0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r3, [pc, #200] @ aab00 <__cxa_atexit@plt+0x9c94c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r4, #812] @ 0x32c │ │ │ │ + ldr r4, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [r2, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r5, #4] │ │ │ │ + ldr r5, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldr r2, [r5, #72] @ 0x48 │ │ │ │ + ldr r1, [r5, #76] @ 0x4c │ │ │ │ + sub r6, r6, r3 │ │ │ │ + subs r2, r2, r6 │ │ │ │ + sbc r3, r1, #0 │ │ │ │ + strd r2, [r5, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl ce10 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc aab38 <__cxa_atexit@plt+0x9c984> │ │ │ │ + ldr r2, [pc, #28] @ aab44 <__cxa_atexit@plt+0x9c990> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - addseq r9, r4, #104, 4 @ 0x80000006 │ │ │ │ - addseq r9, r4, #156, 4 @ 0xc0000009 │ │ │ │ - addseq r9, r4, #96, 4 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq pc, r4, #124, 22 @ 0x1f000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ + mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b172c <__cxa_atexit@plt+0xa3578> │ │ │ │ - ldr r7, [pc, #164] @ b175c <__cxa_atexit@plt+0xa35a8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9} │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq b1710 <__cxa_atexit@plt+0xa355c> │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - cmp r2, #3 │ │ │ │ - beq b173c <__cxa_atexit@plt+0xa3588> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #132] @ b1760 <__cxa_atexit@plt+0xa35ac> │ │ │ │ + bhi aab9c <__cxa_atexit@plt+0x9c9e8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc aaba4 <__cxa_atexit@plt+0x9c9f0> │ │ │ │ + ldr r1, [pc, #68] @ aabc0 <__cxa_atexit@plt+0x9ca0c> │ │ │ │ add r1, pc, r1 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq b1720 <__cxa_atexit@plt+0xa356c> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq b174c <__cxa_atexit@plt+0xa3598> │ │ │ │ - sub r7, r1, #1 │ │ │ │ - ldr r3, [pc, #104] @ b1764 <__cxa_atexit@plt+0xa35b0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - cmp r2, r7 │ │ │ │ - addlt r3, r3, #4 │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r3] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ + ldr r0, [pc, #64] @ aabc4 <__cxa_atexit@plt+0x9ca10> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r1, sl} │ │ │ │ + str r9, [r2, #12] │ │ │ │ + sub r2, r6, #7 │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r2 │ │ │ │ + b aabac <__cxa_atexit@plt+0x9c9f8> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ aabbc <__cxa_atexit@plt+0x9ca08> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ + rsbseq r3, r9, #176, 26 @ 0x2c00 │ │ │ │ + @ instruction: 0xfffffd4c │ │ │ │ + addseq pc, r4, #176, 20 @ 0xb0000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi aac34 <__cxa_atexit@plt+0x9ca80> │ │ │ │ + ldr r2, [pc, #84] @ aac40 <__cxa_atexit@plt+0x9ca8c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + stmdb r3, {r0, r1} │ │ │ │ + tst r7, #3 │ │ │ │ + beq aac2c <__cxa_atexit@plt+0x9ca78> │ │ │ │ + ldr r2, [pc, #52] @ aac44 <__cxa_atexit@plt+0x9ca90> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r3, #-8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq aac2c <__cxa_atexit@plt+0x9ca78> │ │ │ │ + b aac88 <__cxa_atexit@plt+0x9cad4> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ b1768 <__cxa_atexit@plt+0xa35b4> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bic r2, r8, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - b b16d4 <__cxa_atexit@plt+0xa3520> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b b16f4 <__cxa_atexit@plt+0xa3540> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - addseq r8, r4, #60, 30 @ 0xf0 │ │ │ │ - rsbseq lr, r8, #28, 18 @ 0x70000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ + ldr r3, [pc, #36] @ aac7c <__cxa_atexit@plt+0x9cac8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq b17d0 <__cxa_atexit@plt+0xa361c> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #92] @ b17f0 <__cxa_atexit@plt+0xa363c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq b17c8 <__cxa_atexit@plt+0xa3614> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq b17e0 <__cxa_atexit@plt+0xa362c> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #64] @ b17f4 <__cxa_atexit@plt+0xa3640> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - cmp r3, r7 │ │ │ │ - addlt r2, r2, #4 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r2] │ │ │ │ - bx r0 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq aac74 <__cxa_atexit@plt+0x9cac0> │ │ │ │ + b aac88 <__cxa_atexit@plt+0x9cad4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r2, [pc, #244] @ aad88 <__cxa_atexit@plt+0x9cbd4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldrh r8, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #8]! │ │ │ │ + str r2, [r5] │ │ │ │ + strh r8, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq aad7c <__cxa_atexit@plt+0x9cbc8> │ │ │ │ + ldr r2, [r0, #812] @ 0x32c │ │ │ │ + ldr r1, [r0, #820] @ 0x334 │ │ │ │ + ldr r4, [pc, #204] @ aad8c <__cxa_atexit@plt+0x9cbd8> │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r4, [r5, #8] │ │ │ │ + ldr r4, [r2, #12] │ │ │ │ + ldr r5, [r5, #4] │ │ │ │ + ldrb r7, [r7, #3] │ │ │ │ + str r3, [r4, #12] │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r1, #4] │ │ │ │ + ldr r4, [r1] │ │ │ │ + ldrd sl, [r2, #72] @ 0x48 │ │ │ │ + sub r6, r6, r4 │ │ │ │ + subs r4, sl, r6 │ │ │ │ + sbc r1, fp, #0 │ │ │ │ + str r4, [r2, #72] @ 0x48 │ │ │ │ + str r1, [r2, #76] @ 0x4c │ │ │ │ + mov r4, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r6, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + mov r1, r8 │ │ │ │ + mov r2, r7 │ │ │ │ + bl ce1c │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r6, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r6, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r4, [r0, #828] @ 0x33c │ │ │ │ + ldr r4, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r4, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r6, #72] @ 0x48 │ │ │ │ + sub r4, r1, r4 │ │ │ │ + adds r4, r8, r4 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r4, [r6, #72] @ 0x48 │ │ │ │ + str r3, [r6, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + ldr r1, [r7] │ │ │ │ + mov r4, r0 │ │ │ │ + bx r1 │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + @ instruction: 0x000001bc │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r4, [pc, #208] @ aae74 <__cxa_atexit@plt+0x9ccc0> │ │ │ │ + add r4, pc, r4 │ │ │ │ + ldr r3, [r0, #812] @ 0x32c │ │ │ │ + ldrh r8, [r5, #8]! │ │ │ │ + str r4, [r5] │ │ │ │ + ldr r3, [r3, #12] │ │ │ │ + ldrb r7, [r7, #3] │ │ │ │ + ldr r4, [r5, #-4] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r5, #4] │ │ │ │ + ldr r5, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b b178c <__cxa_atexit@plt+0xa35d8> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b b17ac <__cxa_atexit@plt+0xa35f8> │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - addseq r8, r4, #132, 28 @ 0x840 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + ldr r2, [r5, #72] @ 0x48 │ │ │ │ + ldr r1, [r5, #76] @ 0x4c │ │ │ │ + sub r6, r6, r3 │ │ │ │ + subs r2, r2, r6 │ │ │ │ + sbc r3, r1, #0 │ │ │ │ + strd r2, [r5, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r8 │ │ │ │ + mov r2, r7 │ │ │ │ + bl ce1c │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq b1830 <__cxa_atexit@plt+0xa367c> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #36] @ b1840 <__cxa_atexit@plt+0xa368c> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc aaeac <__cxa_atexit@plt+0x9ccf8> │ │ │ │ + ldr r2, [pc, #28] @ aaeb8 <__cxa_atexit@plt+0x9cd04> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - cmp r3, r7 │ │ │ │ - addlt r2, r2, #4 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b b1814 <__cxa_atexit@plt+0xa3660> │ │ │ │ - addseq r8, r4, #28, 28 @ 0x1c0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - and r3, r8, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq b188c <__cxa_atexit@plt+0xa36d8> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne b1898 <__cxa_atexit@plt+0xa36e4> │ │ │ │ - bic r3, r8, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r2, [pc, #56] @ b18ac <__cxa_atexit@plt+0xa36f8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - ldr r8, [pc, #48] @ b18b0 <__cxa_atexit@plt+0xa36fc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - cmp r3, #3 │ │ │ │ - moveq r8, r2 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #20] @ b18a8 <__cxa_atexit@plt+0xa36f4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #4] @ b18a4 <__cxa_atexit@plt+0xa36f0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - subseq lr, lr, #160, 22 @ 0x28000 │ │ │ │ - subseq lr, lr, #197632 @ 0x30400 │ │ │ │ - subseq lr, lr, #1280 @ 0x500 │ │ │ │ - subseq lr, lr, #232, 22 @ 0x3a000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq pc, r4, #8, 16 @ 0x80000 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b1950 <__cxa_atexit@plt+0xa379c> │ │ │ │ - ldr r3, [pc, #140] @ b1960 <__cxa_atexit@plt+0xa37ac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, sl} │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq b1914 <__cxa_atexit@plt+0xa3760> │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - cmp r2, #2 │ │ │ │ - beq b1924 <__cxa_atexit@plt+0xa3770> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne b1930 <__cxa_atexit@plt+0xa377c> │ │ │ │ - bic r7, r9, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r7, #3 │ │ │ │ - bne b193c <__cxa_atexit@plt+0xa3788> │ │ │ │ - ldr r8, [pc, #96] @ b1970 <__cxa_atexit@plt+0xa37bc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b b1944 <__cxa_atexit@plt+0xa3790> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [pc, #60] @ b1968 <__cxa_atexit@plt+0xa37b4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b b1944 <__cxa_atexit@plt+0xa3790> │ │ │ │ - ldr r8, [pc, #44] @ b1964 <__cxa_atexit@plt+0xa37b0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b b1944 <__cxa_atexit@plt+0xa3790> │ │ │ │ - ldr r8, [pc, #40] @ b196c <__cxa_atexit@plt+0xa37b8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r7, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r7, [pc, #28] @ b1974 <__cxa_atexit@plt+0xa37c0> │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi aaf20 <__cxa_atexit@plt+0x9cd6c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc aaf28 <__cxa_atexit@plt+0x9cd74> │ │ │ │ + ldr lr, [pc, #84] @ aaf44 <__cxa_atexit@plt+0x9cd90> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #80] @ aaf48 <__cxa_atexit@plt+0x9cd94> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r1, r6, #11 │ │ │ │ + str r1, [r5] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + mov r5, r2 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r3 │ │ │ │ + b aaf30 <__cxa_atexit@plt+0x9cd7c> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ aaf40 <__cxa_atexit@plt+0x9cd8c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - subseq lr, lr, #8, 22 @ 0x2000 │ │ │ │ - subseq lr, lr, #41984 @ 0xa400 │ │ │ │ - subseq lr, lr, #36, 22 @ 0x9000 │ │ │ │ - subseq lr, lr, #107520 @ 0x1a400 │ │ │ │ - rsbseq lr, r8, #80, 14 @ 0x1400000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #3 │ │ │ │ - beq b19a8 <__cxa_atexit@plt+0xa37f4> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne b19d4 <__cxa_atexit@plt+0xa3820> │ │ │ │ - ldr r8, [pc, #72] @ b19e8 <__cxa_atexit@plt+0xa3834> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r2, [pc, #52] @ b19ec <__cxa_atexit@plt+0xa3838> │ │ │ │ + rsbseq r3, r9, #48, 20 @ 0x30000 │ │ │ │ + @ instruction: 0xfffffce0 │ │ │ │ + addseq pc, r4, #60, 14 @ 0xf00000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi aaf94 <__cxa_atexit@plt+0x9cde0> │ │ │ │ + ldr r2, [pc, #48] @ aafa0 <__cxa_atexit@plt+0x9cdec> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - ldr r8, [pc, #44] @ b19f0 <__cxa_atexit@plt+0xa383c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - cmp r3, #3 │ │ │ │ - moveq r8, r2 │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #8] @ b19e4 <__cxa_atexit@plt+0xa3830> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - subseq lr, lr, #100, 20 @ 0x64000 │ │ │ │ - subseq lr, lr, #741376 @ 0xb5000 │ │ │ │ - subseq lr, lr, #790528 @ 0xc1000 │ │ │ │ - subseq lr, lr, #164, 20 @ 0xa4000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b1a90 <__cxa_atexit@plt+0xa38dc> │ │ │ │ - ldr r3, [pc, #140] @ b1aa0 <__cxa_atexit@plt+0xa38ec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq b1a54 <__cxa_atexit@plt+0xa38a0> │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - cmp r3, #2 │ │ │ │ - beq b1a64 <__cxa_atexit@plt+0xa38b0> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne b1a70 <__cxa_atexit@plt+0xa38bc> │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r7, #3 │ │ │ │ - bne b1a7c <__cxa_atexit@plt+0xa38c8> │ │ │ │ - ldr r3, [pc, #96] @ b1ab0 <__cxa_atexit@plt+0xa38fc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - b b1a84 <__cxa_atexit@plt+0xa38d0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq aaf8c <__cxa_atexit@plt+0x9cdd8> │ │ │ │ + b aafac <__cxa_atexit@plt+0x9cdf8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #60] @ b1aa8 <__cxa_atexit@plt+0xa38f4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - b b1a84 <__cxa_atexit@plt+0xa38d0> │ │ │ │ - ldr r3, [pc, #44] @ b1aa4 <__cxa_atexit@plt+0xa38f0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - b b1a84 <__cxa_atexit@plt+0xa38d0> │ │ │ │ - ldr r3, [pc, #40] @ b1aac <__cxa_atexit@plt+0xa38f8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r7, [pc, #28] @ b1ab4 <__cxa_atexit@plt+0xa3900> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - subseq lr, lr, #200, 18 @ 0x320000 │ │ │ │ - subseq lr, lr, #3817472 @ 0x3a4000 │ │ │ │ - subseq lr, lr, #228, 18 @ 0x390000 │ │ │ │ - subseq lr, lr, #167936 @ 0x29000 │ │ │ │ - rsbseq lr, r8, #20, 12 @ 0x1400000 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #3 │ │ │ │ - beq b1ae8 <__cxa_atexit@plt+0xa3934> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne b1b14 <__cxa_atexit@plt+0xa3960> │ │ │ │ - ldr r8, [pc, #72] @ b1b28 <__cxa_atexit@plt+0xa3974> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r2, [pc, #52] @ b1b2c <__cxa_atexit@plt+0xa3978> │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r2, [pc, #240] @ ab0a8 <__cxa_atexit@plt+0x9cef4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - ldr r8, [pc, #44] @ b1b30 <__cxa_atexit@plt+0xa397c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - cmp r3, #3 │ │ │ │ - moveq r8, r2 │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #8] @ b1b24 <__cxa_atexit@plt+0xa3970> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - subseq lr, lr, #36, 18 @ 0x90000 │ │ │ │ - subseq lr, lr, #1916928 @ 0x1d4000 │ │ │ │ - subseq lr, lr, #2113536 @ 0x204000 │ │ │ │ - subseq lr, lr, #100, 18 @ 0x190000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ b1b58 <__cxa_atexit@plt+0xa39a4> │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + str r2, [r5] │ │ │ │ + str r4, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq ab09c <__cxa_atexit@plt+0x9cee8> │ │ │ │ + ldr r2, [r0, #812] @ 0x32c │ │ │ │ + ldr r1, [r0, #820] @ 0x334 │ │ │ │ + ldr r5, [pc, #200] @ ab0ac <__cxa_atexit@plt+0x9cef8> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + ldrb r7, [r7, #3] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r1, #4] │ │ │ │ + ldr r5, [r1] │ │ │ │ + ldrd r8, [r2, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r6, r8, r6 │ │ │ │ + sbc r1, r9, #0 │ │ │ │ + str r6, [r2, #72] @ 0x48 │ │ │ │ + str r1, [r2, #76] @ 0x4c │ │ │ │ + mov r8, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r6, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl ce28 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r6, [r0, #812] @ 0x32c │ │ │ │ + ldr r4, [r0, #820] @ 0x334 │ │ │ │ + ldr r3, [r6, #12] │ │ │ │ + ldr r5, [r3, #12] │ │ │ │ + str r8, [r0, #828] @ 0x33c │ │ │ │ + ldr r2, [r4] │ │ │ │ + ldr r1, [r4, #4] │ │ │ │ + ldr r4, [r4, #28] │ │ │ │ + add r4, r2, r4, lsl #12 │ │ │ │ + sub r4, r4, #1 │ │ │ │ + str r4, [r0, #804] @ 0x324 │ │ │ │ + ldr r4, [r6, #72] @ 0x48 │ │ │ │ + ldr r9, [r6, #76] @ 0x4c │ │ │ │ + sub r2, r1, r2 │ │ │ │ + adds r2, r4, r2 │ │ │ │ + adc r9, r9, #0 │ │ │ │ + str r2, [r6, #72] @ 0x48 │ │ │ │ + str r9, [r6, #76] @ 0x4c │ │ │ │ + add fp, r3, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + ldr r1, [r7] │ │ │ │ + mov r4, r0 │ │ │ │ + bx r1 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + @ instruction: 0x000001b0 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r3, [pc, #200] @ ab18c <__cxa_atexit@plt+0x9cfd8> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 3efa10 <__cxa_atexit@plt+0x3e185c> │ │ │ │ - rsbseq lr, r8, #92, 10 @ 0x17000000 │ │ │ │ - rsbseq lr, r8, #76, 10 @ 0x13000000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + ldr r2, [r4, #812] @ 0x32c │ │ │ │ + ldr r4, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [r2, #12] │ │ │ │ + ldrb r7, [r7, #3] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r5, #4] │ │ │ │ + ldr r5, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldr r2, [r5, #72] @ 0x48 │ │ │ │ + ldr r1, [r5, #76] @ 0x4c │ │ │ │ + sub r6, r6, r3 │ │ │ │ + subs r2, r2, r6 │ │ │ │ + sbc r3, r1, #0 │ │ │ │ + strd r2, [r5, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl ce28 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b1c18 <__cxa_atexit@plt+0xa3a64> │ │ │ │ - ldr r3, [pc, #168] @ b1c28 <__cxa_atexit@plt+0xa3a74> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - and r3, r8, #3 │ │ │ │ - add r2, pc, #4 │ │ │ │ - ldr r3, [r2, r3, lsl #2] │ │ │ │ - add pc, r2, r3 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #120] @ b1c34 <__cxa_atexit@plt+0xa3a80> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #116] @ b1c38 <__cxa_atexit@plt+0xa3a84> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r7, #3 │ │ │ │ - bne b1c04 <__cxa_atexit@plt+0xa3a50> │ │ │ │ - ldr r7, [pc, #88] @ b1c3c <__cxa_atexit@plt+0xa3a88> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #84] @ b1c40 <__cxa_atexit@plt+0xa3a8c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ b1c2c <__cxa_atexit@plt+0xa3a78> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #48] @ b1c30 <__cxa_atexit@plt+0xa3a7c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ab1c4 <__cxa_atexit@plt+0x9d010> │ │ │ │ + ldr r2, [pc, #28] @ ab1d0 <__cxa_atexit@plt+0x9d01c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ b1c48 <__cxa_atexit@plt+0xa3a94> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #56] @ b1c4c <__cxa_atexit@plt+0xa3a98> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq pc, r4, #240, 8 @ 0xf0000000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ab228 <__cxa_atexit@plt+0x9d074> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc ab230 <__cxa_atexit@plt+0x9d07c> │ │ │ │ + ldr r1, [pc, #68] @ ab24c <__cxa_atexit@plt+0x9d098> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #64] @ ab250 <__cxa_atexit@plt+0x9d09c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ b1c44 <__cxa_atexit@plt+0xa3a90> │ │ │ │ + stmib r2, {r1, sl} │ │ │ │ + str r9, [r2, #12] │ │ │ │ + sub r2, r6, #7 │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r2 │ │ │ │ + b ab238 <__cxa_atexit@plt+0x9d084> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ ab248 <__cxa_atexit@plt+0x9d094> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - rsbseq lr, r8, #152, 8 @ 0x98000000 │ │ │ │ - rsbseq lr, r8, #144, 8 @ 0x90000000 │ │ │ │ - rsbseq lr, r8, #192, 8 @ 0xc0000000 │ │ │ │ - rsbseq lr, r8, #184, 8 @ 0xb8000000 │ │ │ │ - rsbseq lr, r8, #112, 8 @ 0x70000000 │ │ │ │ - rsbseq lr, r8, #104, 8 @ 0x68000000 │ │ │ │ - rsbseq lr, r8, #172, 8 @ 0xac000000 │ │ │ │ - rsbseq lr, r8, #92, 8 @ 0x5c000000 │ │ │ │ - rsbseq lr, r8, #84, 8 @ 0x54000000 │ │ │ │ - rsbseq lr, r8, #92, 8 @ 0x5c000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq b1ca4 <__cxa_atexit@plt+0xa3af0> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [pc, #68] @ b1cb8 <__cxa_atexit@plt+0xa3b04> │ │ │ │ - add r7, pc, r7 │ │ │ │ - cmp r2, #3 │ │ │ │ - bne b1cac <__cxa_atexit@plt+0xa3af8> │ │ │ │ - bic r7, r3, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldr r3, [pc, #52] @ b1cc0 <__cxa_atexit@plt+0xa3b0c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldrh r2, [r7, #-2] │ │ │ │ - ldr r7, [pc, #44] @ b1cc4 <__cxa_atexit@plt+0xa3b10> │ │ │ │ - add r7, pc, r7 │ │ │ │ - cmp r2, #3 │ │ │ │ - moveq r7, r3 │ │ │ │ - b b1cac <__cxa_atexit@plt+0xa3af8> │ │ │ │ - ldr r7, [pc, #16] @ b1cbc <__cxa_atexit@plt+0xa3b08> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq lr, r8, #28, 8 @ 0x1c000000 │ │ │ │ - rsbseq lr, r8, #208, 6 @ 0x40000003 │ │ │ │ - rsbseq lr, r8, #200, 6 @ 0x20000003 │ │ │ │ - rsbseq lr, r8, #208, 6 @ 0x40000003 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b1d54 <__cxa_atexit@plt+0xa3ba0> │ │ │ │ - ldr r3, [pc, #124] @ b1d64 <__cxa_atexit@plt+0xa3bb0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq b1d10 <__cxa_atexit@plt+0xa3b5c> │ │ │ │ + rsbseq r3, r9, #44, 14 @ 0xb00000 │ │ │ │ + @ instruction: 0xfffffd4c │ │ │ │ + addseq pc, r4, #36, 8 @ 0x24000000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r7, [r3, #-4]! │ │ │ │ - cmp r2, #2 │ │ │ │ - bne b1d20 <__cxa_atexit@plt+0xa3b6c> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #64] @ b1d68 <__cxa_atexit@plt+0xa3bb4> │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ab2c0 <__cxa_atexit@plt+0x9d10c> │ │ │ │ + ldr r2, [pc, #84] @ ab2cc <__cxa_atexit@plt+0x9d118> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + stmdb r3, {r0, r1} │ │ │ │ tst r7, #3 │ │ │ │ - beq b1d48 <__cxa_atexit@plt+0xa3b94> │ │ │ │ - ldr r7, [pc, #48] @ b1d6c <__cxa_atexit@plt+0xa3bb8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ + beq ab2b8 <__cxa_atexit@plt+0x9d104> │ │ │ │ + ldr r2, [pc, #52] @ ab2d0 <__cxa_atexit@plt+0x9d11c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r3, #-8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq ab2b8 <__cxa_atexit@plt+0x9d104> │ │ │ │ + b ab314 <__cxa_atexit@plt+0x9d160> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ b1d70 <__cxa_atexit@plt+0xa3bbc> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - addseq r8, r4, #232, 26 @ 0x3a00 │ │ │ │ - rsbseq lr, r8, #140, 6 @ 0x30000002 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne b1da4 <__cxa_atexit@plt+0xa3bf0> │ │ │ │ - add r5, r5, #8 │ │ │ │ - bic r7, r7, #3 │ │ │ │ + ldr r3, [pc, #36] @ ab308 <__cxa_atexit@plt+0x9d154> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq ab300 <__cxa_atexit@plt+0x9d14c> │ │ │ │ + b ab314 <__cxa_atexit@plt+0x9d160> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #44] @ b1dd8 <__cxa_atexit@plt+0xa3c24> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r2, [pc, #244] @ ab414 <__cxa_atexit@plt+0x9d260> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ + ldrb r8, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #8]! │ │ │ │ + str r2, [r5] │ │ │ │ + strb r8, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq b1dcc <__cxa_atexit@plt+0xa3c18> │ │ │ │ - ldr r7, [pc, #28] @ b1ddc <__cxa_atexit@plt+0xa3c28> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - addseq r8, r4, #100, 26 @ 0x1900 │ │ │ │ + beq ab408 <__cxa_atexit@plt+0x9d254> │ │ │ │ + ldr r2, [r0, #812] @ 0x32c │ │ │ │ + ldr r1, [r0, #820] @ 0x334 │ │ │ │ + ldr r4, [pc, #204] @ ab418 <__cxa_atexit@plt+0x9d264> │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r4, [r5, #8] │ │ │ │ + ldr r4, [r2, #12] │ │ │ │ + ldr r5, [r5, #4] │ │ │ │ + ldrb r7, [r7, #3] │ │ │ │ + str r3, [r4, #12] │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r1, #4] │ │ │ │ + ldr r4, [r1] │ │ │ │ + ldrd sl, [r2, #72] @ 0x48 │ │ │ │ + sub r6, r6, r4 │ │ │ │ + subs r4, sl, r6 │ │ │ │ + sbc r1, fp, #0 │ │ │ │ + str r4, [r2, #72] @ 0x48 │ │ │ │ + str r1, [r2, #76] @ 0x4c │ │ │ │ + mov r4, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r6, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + mov r1, r8 │ │ │ │ + mov r2, r7 │ │ │ │ + bl cf60 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r6, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r6, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r4, [r0, #828] @ 0x33c │ │ │ │ + ldr r4, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r4, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r6, #72] @ 0x48 │ │ │ │ + sub r4, r1, r4 │ │ │ │ + adds r4, r8, r4 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r4, [r6, #72] @ 0x48 │ │ │ │ + str r3, [r6, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + ldr r1, [r7] │ │ │ │ + mov r4, r0 │ │ │ │ + bx r1 │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + @ instruction: 0x000001bc │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r4, [pc, #208] @ ab500 <__cxa_atexit@plt+0x9d34c> │ │ │ │ + add r4, pc, r4 │ │ │ │ + ldr r3, [r0, #812] @ 0x32c │ │ │ │ + ldrb r8, [r5, #8]! │ │ │ │ + str r4, [r5] │ │ │ │ + ldr r3, [r3, #12] │ │ │ │ + ldrb r7, [r7, #3] │ │ │ │ + ldr r4, [r5, #-4] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r5, #4] │ │ │ │ + ldr r5, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldr r2, [r5, #72] @ 0x48 │ │ │ │ + ldr r1, [r5, #76] @ 0x4c │ │ │ │ + sub r6, r6, r3 │ │ │ │ + subs r2, r2, r6 │ │ │ │ + sbc r3, r1, #0 │ │ │ │ + strd r2, [r5, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r8 │ │ │ │ + mov r2, r7 │ │ │ │ + bl cf60 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ b1dfc <__cxa_atexit@plt+0xa3c48> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ab538 <__cxa_atexit@plt+0x9d384> │ │ │ │ + ldr r2, [pc, #28] @ ab544 <__cxa_atexit@plt+0x9d390> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - addseq r8, r4, #52, 26 @ 0xd00 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq pc, r4, #124, 2 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi ab5ac <__cxa_atexit@plt+0x9d3f8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc ab5b4 <__cxa_atexit@plt+0x9d400> │ │ │ │ + ldr lr, [pc, #84] @ ab5d0 <__cxa_atexit@plt+0x9d41c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #80] @ ab5d4 <__cxa_atexit@plt+0x9d420> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r1, r6, #11 │ │ │ │ + str r1, [r5] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + mov r5, r2 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r3 │ │ │ │ + b ab5bc <__cxa_atexit@plt+0x9d408> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ ab5cc <__cxa_atexit@plt+0x9d418> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + rsbseq r3, r9, #172, 6 @ 0xb0000002 │ │ │ │ + @ instruction: 0xfffffce0 │ │ │ │ + addseq pc, r4, #176 @ 0xb0 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi b1e44 <__cxa_atexit@plt+0xa3c90> │ │ │ │ - ldr r7, [pc, #52] @ b1e58 <__cxa_atexit@plt+0xa3ca4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq b1e38 <__cxa_atexit@plt+0xa3c84> │ │ │ │ - mov r7, r8 │ │ │ │ - b b1e68 <__cxa_atexit@plt+0xa3cb4> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + bhi ab620 <__cxa_atexit@plt+0x9d46c> │ │ │ │ + ldr r2, [pc, #48] @ ab62c <__cxa_atexit@plt+0x9d478> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq ab618 <__cxa_atexit@plt+0x9d464> │ │ │ │ + b ab638 <__cxa_atexit@plt+0x9d484> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ b1e5c <__cxa_atexit@plt+0xa3ca8> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq lr, r8, #160, 4 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r2, [pc, #236] @ ab730 <__cxa_atexit@plt+0x9d57c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne b1e94 <__cxa_atexit@plt+0xa3ce0> │ │ │ │ - ldr r2, [pc, #100] @ b1ef0 <__cxa_atexit@plt+0xa3d3c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - b b1ea8 <__cxa_atexit@plt+0xa3cf4> │ │ │ │ - ldr r2, [pc, #72] @ b1ee4 <__cxa_atexit@plt+0xa3d30> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - cmp r1, #2 │ │ │ │ - beq b1ed0 <__cxa_atexit@plt+0xa3d1c> │ │ │ │ - cmp r1, #0 │ │ │ │ - beq b1ec4 <__cxa_atexit@plt+0xa3d10> │ │ │ │ - ldr r7, [pc, #48] @ b1ee8 <__cxa_atexit@plt+0xa3d34> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ b1eec <__cxa_atexit@plt+0xa3d38> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - addseq r8, r4, #248, 12 @ 0xf800000 │ │ │ │ - addseq r8, r4, #88, 14 @ 0x1600000 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + str r2, [r5] │ │ │ │ + str r4, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq ab724 <__cxa_atexit@plt+0x9d570> │ │ │ │ + ldr r2, [r0, #812] @ 0x32c │ │ │ │ + ldr r1, [r0, #820] @ 0x334 │ │ │ │ + ldr r5, [pc, #196] @ ab734 <__cxa_atexit@plt+0x9d580> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r1, #4] │ │ │ │ + ldr r5, [r1] │ │ │ │ + ldrd sl, [r2, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r6, sl, r6 │ │ │ │ + sbc r1, fp, #0 │ │ │ │ + str r6, [r2, #72] @ 0x48 │ │ │ │ + str r1, [r2, #76] @ 0x4c │ │ │ │ + mov r9, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r6, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r8 │ │ │ │ + bl d074 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r6, [r0, #812] @ 0x32c │ │ │ │ + ldr r4, [r0, #820] @ 0x334 │ │ │ │ + ldr r3, [r6, #12] │ │ │ │ + ldr r5, [r3, #12] │ │ │ │ + str r9, [r0, #828] @ 0x33c │ │ │ │ + ldr r2, [r4] │ │ │ │ + ldr r1, [r4, #4] │ │ │ │ + ldr r4, [r4, #28] │ │ │ │ + add r4, r2, r4, lsl #12 │ │ │ │ + sub r4, r4, #1 │ │ │ │ + str r4, [r0, #804] @ 0x324 │ │ │ │ + ldr r4, [r6, #72] @ 0x48 │ │ │ │ + ldr r9, [r6, #76] @ 0x4c │ │ │ │ + sub r2, r1, r2 │ │ │ │ + adds r2, r4, r2 │ │ │ │ + adc r9, r9, #0 │ │ │ │ + str r2, [r6, #72] @ 0x48 │ │ │ │ + str r9, [r6, #76] @ 0x4c │ │ │ │ + add fp, r3, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + ldr r1, [r7] │ │ │ │ + mov r4, r0 │ │ │ │ + bx r1 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r8, lsr #3 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ b1f10 <__cxa_atexit@plt+0xa3d5c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - addseq r8, r4, #172, 12 @ 0xac00000 │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r4, [pc, #196] @ ab810 <__cxa_atexit@plt+0x9d65c> │ │ │ │ + add r4, pc, r4 │ │ │ │ + ldr r3, [r0, #812] @ 0x32c │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + str r4, [r5] │ │ │ │ + ldr r3, [r3, #12] │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r5, #4] │ │ │ │ + ldr r5, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldr r2, [r5, #72] @ 0x48 │ │ │ │ + ldr r1, [r5, #76] @ 0x4c │ │ │ │ + sub r6, r6, r3 │ │ │ │ + subs r2, r2, r6 │ │ │ │ + sbc r3, r1, #0 │ │ │ │ + strd r2, [r5, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r8 │ │ │ │ + mov r1, r4 │ │ │ │ + bl d074 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ b1f48 <__cxa_atexit@plt+0xa3d94> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ b1f4c <__cxa_atexit@plt+0xa3d98> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ + ldr r7, [pc, #12] @ ab830 <__cxa_atexit@plt+0x9d67c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - addseq r8, r4, #12, 14 @ 0x300000 │ │ │ │ - addseq r8, r4, #132, 12 @ 0x8400000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + addseq lr, r4, #64, 28 @ 0x400 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b1fdc <__cxa_atexit@plt+0xa3e28> │ │ │ │ - ldr r3, [pc, #124] @ b1fec <__cxa_atexit@plt+0xa3e38> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq b1fb4 <__cxa_atexit@plt+0xa3e00> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #-4]! │ │ │ │ - cmp r2, #2 │ │ │ │ - bne b1fc4 <__cxa_atexit@plt+0xa3e10> │ │ │ │ - ldr r2, [pc, #92] @ b1ff0 <__cxa_atexit@plt+0xa3e3c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq b1fd0 <__cxa_atexit@plt+0xa3e1c> │ │ │ │ - ldr r7, [pc, #76] @ b1ff4 <__cxa_atexit@plt+0xa3e40> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ab888 <__cxa_atexit@plt+0x9d6d4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc ab890 <__cxa_atexit@plt+0x9d6dc> │ │ │ │ + ldr r1, [pc, #68] @ ab8ac <__cxa_atexit@plt+0x9d6f8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #64] @ ab8b0 <__cxa_atexit@plt+0x9d6fc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r1, sl} │ │ │ │ + str r9, [r2, #12] │ │ │ │ + sub r2, r6, #7 │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ b1ff8 <__cxa_atexit@plt+0xa3e44> │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r2 │ │ │ │ + b ab898 <__cxa_atexit@plt+0x9d6e4> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ ab8a8 <__cxa_atexit@plt+0x9d6f4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - addseq r8, r4, #128, 22 @ 0x20000 │ │ │ │ - rsbseq lr, r8, #12, 2 │ │ │ │ + rsbseq r3, r9, #212 @ 0xd4 │ │ │ │ + @ instruction: 0xfffffd78 │ │ │ │ + addseq lr, r4, #196, 26 @ 0x3100 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne b2044 <__cxa_atexit@plt+0xa3e90> │ │ │ │ - ldr r2, [pc, #60] @ b2060 <__cxa_atexit@plt+0xa3eac> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ab9b0 <__cxa_atexit@plt+0x9d7fc> │ │ │ │ + ldr r3, [pc, #228] @ ab9bc <__cxa_atexit@plt+0x9d808> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq b2054 <__cxa_atexit@plt+0xa3ea0> │ │ │ │ - ldr r7, [pc, #44] @ b2064 <__cxa_atexit@plt+0xa3eb0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - add r5, r5, #8 │ │ │ │ - bic r7, r7, #3 │ │ │ │ + beq ab9a8 <__cxa_atexit@plt+0x9d7f4> │ │ │ │ + ldr r3, [r4, #812] @ 0x32c │ │ │ │ + ldr r2, [r4, #820] @ 0x334 │ │ │ │ + ldr r1, [pc, #200] @ ab9c0 <__cxa_atexit@plt+0x9d80c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r1, [r5] │ │ │ │ + str r5, [r0, #12] │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r2, #4] │ │ │ │ + ldr r5, [r2] │ │ │ │ + ldrd r0, [r3, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r0, r0, r6 │ │ │ │ + sbc r1, r1, #0 │ │ │ │ + strd r0, [r3, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r4, r0 │ │ │ │ + mov r0, r7 │ │ │ │ + bl d080 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - addseq r8, r4, #240, 20 @ 0xf0000 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ b2084 <__cxa_atexit@plt+0xa3ed0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r4, [r4, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #184] @ aba94 <__cxa_atexit@plt+0x9d8e0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [r4, #12] │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + ldr r7, [r0, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r7, #4] │ │ │ │ + ldr r7, [r0, #812] @ 0x32c │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldrd r2, [r7, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r2, r2, r6 │ │ │ │ + sbc r3, r3, #0 │ │ │ │ + strd r2, [r7, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl d080 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc abacc <__cxa_atexit@plt+0x9d918> │ │ │ │ + ldr r2, [pc, #28] @ abad8 <__cxa_atexit@plt+0x9d924> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - addseq r8, r4, #176, 20 @ 0xb0000 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq lr, r4, #232, 22 @ 0x3a000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi abb2c <__cxa_atexit@plt+0x9d978> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc abb34 <__cxa_atexit@plt+0x9d980> │ │ │ │ + ldr r1, [pc, #64] @ abb50 <__cxa_atexit@plt+0x9d99c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #60] @ abb54 <__cxa_atexit@plt+0x9d9a0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r1, r9} │ │ │ │ + sub r2, r6, #3 │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r2 │ │ │ │ + b abb3c <__cxa_atexit@plt+0x9d988> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ abb4c <__cxa_atexit@plt+0x9d998> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + rsbseq r2, r9, #52, 28 @ 0x340 │ │ │ │ + @ instruction: 0xfffffdac │ │ │ │ + addseq lr, r4, #28, 22 @ 0x7000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi b20cc <__cxa_atexit@plt+0xa3f18> │ │ │ │ - ldr r7, [pc, #52] @ b20e0 <__cxa_atexit@plt+0xa3f2c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq b20c0 <__cxa_atexit@plt+0xa3f0c> │ │ │ │ - mov r7, r9 │ │ │ │ - b b20f0 <__cxa_atexit@plt+0xa3f3c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + bhi abba0 <__cxa_atexit@plt+0x9d9ec> │ │ │ │ + ldr r2, [pc, #48] @ abbac <__cxa_atexit@plt+0x9d9f8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq abb98 <__cxa_atexit@plt+0x9d9e4> │ │ │ │ + b abbb8 <__cxa_atexit@plt+0x9da04> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ b20e4 <__cxa_atexit@plt+0xa3f30> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq lr, r8, #32 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r2, [pc, #240] @ abcb4 <__cxa_atexit@plt+0x9db00> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne b211c <__cxa_atexit@plt+0xa3f68> │ │ │ │ - ldr r2, [pc, #100] @ b2178 <__cxa_atexit@plt+0xa3fc4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - b b2130 <__cxa_atexit@plt+0xa3f7c> │ │ │ │ - ldr r2, [pc, #72] @ b216c <__cxa_atexit@plt+0xa3fb8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - cmp r1, #2 │ │ │ │ - beq b2158 <__cxa_atexit@plt+0xa3fa4> │ │ │ │ - cmp r1, #0 │ │ │ │ - beq b214c <__cxa_atexit@plt+0xa3f98> │ │ │ │ - ldr r7, [pc, #48] @ b2170 <__cxa_atexit@plt+0xa3fbc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ b2174 <__cxa_atexit@plt+0xa3fc0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - addseq r8, r4, #112, 8 @ 0x70000000 │ │ │ │ - addseq r8, r4, #208, 8 @ 0xd0000000 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + str r2, [r5] │ │ │ │ + str r4, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq abca8 <__cxa_atexit@plt+0x9daf4> │ │ │ │ + ldr r2, [r0, #812] @ 0x32c │ │ │ │ + ldr r1, [r0, #820] @ 0x334 │ │ │ │ + ldr r5, [pc, #200] @ abcb8 <__cxa_atexit@plt+0x9db04> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r1, #4] │ │ │ │ + ldr r5, [r1] │ │ │ │ + ldrd r8, [r2, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r6, r8, r6 │ │ │ │ + sbc r1, r9, #0 │ │ │ │ + str r6, [r2, #72] @ 0x48 │ │ │ │ + str r1, [r2, #76] @ 0x4c │ │ │ │ + mov r8, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r6, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl cf6c │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r6, [r0, #812] @ 0x32c │ │ │ │ + ldr r4, [r0, #820] @ 0x334 │ │ │ │ + ldr r3, [r6, #12] │ │ │ │ + ldr r5, [r3, #12] │ │ │ │ + str r8, [r0, #828] @ 0x33c │ │ │ │ + ldr r2, [r4] │ │ │ │ + ldr r1, [r4, #4] │ │ │ │ + ldr r4, [r4, #28] │ │ │ │ + add r4, r2, r4, lsl #12 │ │ │ │ + sub r4, r4, #1 │ │ │ │ + str r4, [r0, #804] @ 0x324 │ │ │ │ + ldr r4, [r6, #72] @ 0x48 │ │ │ │ + ldr r9, [r6, #76] @ 0x4c │ │ │ │ + sub r2, r1, r2 │ │ │ │ + adds r2, r4, r2 │ │ │ │ + adc r9, r9, #0 │ │ │ │ + str r2, [r6, #72] @ 0x48 │ │ │ │ + str r9, [r6, #76] @ 0x4c │ │ │ │ + add fp, r3, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + ldr r1, [r7] │ │ │ │ + mov r4, r0 │ │ │ │ + bx r1 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + @ instruction: 0x000001b0 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ b2198 <__cxa_atexit@plt+0xa3fe4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - addseq r8, r4, #36, 8 @ 0x24000000 │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r3, [pc, #200] @ abd98 <__cxa_atexit@plt+0x9dbe4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r4, #812] @ 0x32c │ │ │ │ + ldr r4, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [r2, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r5, #4] │ │ │ │ + ldr r5, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldr r2, [r5, #72] @ 0x48 │ │ │ │ + ldr r1, [r5, #76] @ 0x4c │ │ │ │ + sub r6, r6, r3 │ │ │ │ + subs r2, r2, r6 │ │ │ │ + sbc r3, r1, #0 │ │ │ │ + strd r2, [r5, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl cf6c │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ b21d0 <__cxa_atexit@plt+0xa401c> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc abdd0 <__cxa_atexit@plt+0x9dc1c> │ │ │ │ + ldr r2, [pc, #28] @ abddc <__cxa_atexit@plt+0x9dc28> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ b21d4 <__cxa_atexit@plt+0xa4020> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - addseq r8, r4, #132, 8 @ 0x84000000 │ │ │ │ - addseq r8, r4, #252, 6 @ 0xf0000003 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq lr, r4, #228, 16 @ 0xe40000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b221c <__cxa_atexit@plt+0xa4068> │ │ │ │ - ldr r7, [pc, #52] @ b2230 <__cxa_atexit@plt+0xa407c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq b2210 <__cxa_atexit@plt+0xa405c> │ │ │ │ - mov r7, r8 │ │ │ │ - b b2240 <__cxa_atexit@plt+0xa408c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ b2234 <__cxa_atexit@plt+0xa4080> │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi abe34 <__cxa_atexit@plt+0x9dc80> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc abe3c <__cxa_atexit@plt+0x9dc88> │ │ │ │ + ldr r1, [pc, #68] @ abe58 <__cxa_atexit@plt+0x9dca4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #64] @ abe5c <__cxa_atexit@plt+0x9dca8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r1, sl} │ │ │ │ + str r9, [r2, #12] │ │ │ │ + sub r2, r6, #7 │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r2 │ │ │ │ + b abe44 <__cxa_atexit@plt+0x9dc90> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ abe54 <__cxa_atexit@plt+0x9dca0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq sp, r8, #212, 28 @ 0xd40 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ + rsbseq r2, r9, #48, 22 @ 0xc000 │ │ │ │ + @ instruction: 0xfffffd4c │ │ │ │ + addseq lr, r4, #24, 16 @ 0x180000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne b228c <__cxa_atexit@plt+0xa40d8> │ │ │ │ - ldr r2, [pc, #132] @ b22e8 <__cxa_atexit@plt+0xa4134> │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi abef0 <__cxa_atexit@plt+0x9dd3c> │ │ │ │ + ldr lr, [pc, #120] @ abefc <__cxa_atexit@plt+0x9dd48> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r7, #7 │ │ │ │ + ldm r7, {r0, r2, r7} │ │ │ │ + str lr, [r3, #-16] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + stmdb r3, {r0, r1} │ │ │ │ + tst r7, #3 │ │ │ │ + beq abee8 <__cxa_atexit@plt+0x9dd34> │ │ │ │ + ldr r2, [pc, #84] @ abf00 <__cxa_atexit@plt+0x9dd4c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - cmp r1, #2 │ │ │ │ - beq b22b4 <__cxa_atexit@plt+0xa4100> │ │ │ │ - cmp r1, #0 │ │ │ │ - beq b22a8 <__cxa_atexit@plt+0xa40f4> │ │ │ │ - ldr r7, [pc, #108] @ b22ec <__cxa_atexit@plt+0xa4138> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #72] @ b22dc <__cxa_atexit@plt+0xa4128> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r3, #-12] │ │ │ │ + str r2, [r3, #-16] │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq abee8 <__cxa_atexit@plt+0x9dd34> │ │ │ │ + ldr r2, [pc, #56] @ abf04 <__cxa_atexit@plt+0x9dd50> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - cmp r1, #2 │ │ │ │ - beq b22c8 <__cxa_atexit@plt+0xa4114> │ │ │ │ - cmp r1, #0 │ │ │ │ - bne b22b4 <__cxa_atexit@plt+0xa4100> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r3, #-8] │ │ │ │ + str r2, [r3, #-16] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq abee8 <__cxa_atexit@plt+0x9dd34> │ │ │ │ + b abfa4 <__cxa_atexit@plt+0x9ddf0> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ b22e0 <__cxa_atexit@plt+0xa412c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ b22e4 <__cxa_atexit@plt+0xa4130> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #68] @ abf5c <__cxa_atexit@plt+0x9dda8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq abf54 <__cxa_atexit@plt+0x9dda0> │ │ │ │ + ldr r3, [pc, #40] @ abf60 <__cxa_atexit@plt+0x9ddac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq abf54 <__cxa_atexit@plt+0x9dda0> │ │ │ │ + b abfa4 <__cxa_atexit@plt+0x9ddf0> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - addseq r8, r4, #32, 12 @ 0x2000000 │ │ │ │ - addseq r8, r4, #16, 12 @ 0x1000000 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - addseq r8, r4, #100, 12 @ 0x6400000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ b2324 <__cxa_atexit@plt+0xa4170> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ b2328 <__cxa_atexit@plt+0xa4174> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #3 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #2 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r3, [pc, #36] @ abf98 <__cxa_atexit@plt+0x9dde4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq abf90 <__cxa_atexit@plt+0x9dddc> │ │ │ │ + b abfa4 <__cxa_atexit@plt+0x9ddf0> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - addseq r8, r4, #220, 10 @ 0x37000000 │ │ │ │ - addseq r8, r4, #220, 10 @ 0x37000000 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r2, [pc, #252] @ ac0ac <__cxa_atexit@plt+0x9def8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #12]! │ │ │ │ + str r2, [r5] │ │ │ │ + str r9, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq ac0a0 <__cxa_atexit@plt+0x9deec> │ │ │ │ + ldr r2, [r0, #812] @ 0x32c │ │ │ │ + ldr r1, [r0, #820] @ 0x334 │ │ │ │ + ldr r4, [pc, #212] @ ac0b0 <__cxa_atexit@plt+0x9defc> │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r4, [r5, #12] │ │ │ │ + ldr r4, [r2, #12] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r5, [r5, #8] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r4, #12] │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r1, #4] │ │ │ │ + ldr r4, [r1] │ │ │ │ + ldrd sl, [r2, #72] @ 0x48 │ │ │ │ + sub r6, r6, r4 │ │ │ │ + subs r4, sl, r6 │ │ │ │ + sbc r1, fp, #0 │ │ │ │ + str r4, [r2, #72] @ 0x48 │ │ │ │ + str r1, [r2, #76] @ 0x4c │ │ │ │ + mov r4, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r6, r0 │ │ │ │ + mov r0, r8 │ │ │ │ + mov r1, r5 │ │ │ │ + mov r2, r9 │ │ │ │ + mov r3, r7 │ │ │ │ + bl cf78 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r6, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r6, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r4, [r0, #828] @ 0x33c │ │ │ │ + ldr r4, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r4, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r6, #72] @ 0x48 │ │ │ │ + sub r4, r1, r4 │ │ │ │ + adds r4, r8, r4 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r4, [r6, #72] @ 0x48 │ │ │ │ + str r3, [r6, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + ldr r1, [r7] │ │ │ │ + mov r4, r0 │ │ │ │ + bx r1 │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + andeq r0, r0, r3, ror #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r4, [pc, #212] @ ac19c <__cxa_atexit@plt+0x9dfe8> │ │ │ │ + add r4, pc, r4 │ │ │ │ + ldr r3, [r0, #812] @ 0x32c │ │ │ │ + ldr r8, [r5, #12]! │ │ │ │ + str r4, [r5] │ │ │ │ + ldr r3, [r3, #12] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldmdb r5, {r4, r7} │ │ │ │ + str r5, [r3, #12] │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r5, #4] │ │ │ │ + ldr r5, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldr r2, [r5, #72] @ 0x48 │ │ │ │ + ldr r1, [r5, #76] @ 0x4c │ │ │ │ + sub r6, r6, r3 │ │ │ │ + subs r2, r2, r6 │ │ │ │ + sbc r3, r1, #0 │ │ │ │ + strd r2, [r5, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + mov r2, r8 │ │ │ │ + mov r3, r9 │ │ │ │ + bl cf78 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ b2360 <__cxa_atexit@plt+0xa41ac> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ac1d4 <__cxa_atexit@plt+0x9e020> │ │ │ │ + ldr r2, [pc, #28] @ ac1e0 <__cxa_atexit@plt+0x9e02c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ b2364 <__cxa_atexit@plt+0xa41b0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - addseq r8, r4, #164, 10 @ 0x29000000 │ │ │ │ - addseq r8, r4, #152, 10 @ 0x26000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq lr, r4, #224, 8 @ 0xe0000000 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b23ac <__cxa_atexit@plt+0xa41f8> │ │ │ │ - ldr r7, [pc, #52] @ b23c0 <__cxa_atexit@plt+0xa420c> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ac23c <__cxa_atexit@plt+0x9e088> │ │ │ │ + ldr lr, [pc, #72] @ ac254 <__cxa_atexit@plt+0x9e0a0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [r5] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + sub r2, r6, #15 │ │ │ │ + ldr r1, [pc, #56] @ ac258 <__cxa_atexit@plt+0x9e0a4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stm r5, {r1, r2} │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str ip, [r3, #12] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + ldr r7, [pc, #24] @ ac25c <__cxa_atexit@plt+0x9e0a8> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq b23a0 <__cxa_atexit@plt+0xa41ec> │ │ │ │ - mov r7, r8 │ │ │ │ - b b23d0 <__cxa_atexit@plt+0xa421c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ b23c4 <__cxa_atexit@plt+0xa4210> │ │ │ │ + @ instruction: 0xfffffc5c │ │ │ │ + addseq lr, r4, #20, 8 @ 0x14000000 │ │ │ │ + rsbseq r2, r9, #60, 14 @ 0xf00000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi ac338 <__cxa_atexit@plt+0x9e184> │ │ │ │ + ldr r5, [r4, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #196] @ ac348 <__cxa_atexit@plt+0x9e194> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + ldr r5, [r5, #12] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r7, [r4, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r7, #4] │ │ │ │ + ldr r7, [r4, #812] @ 0x32c │ │ │ │ + ldr r5, [r4, #820] @ 0x334 │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldrd r0, [r7, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r0, r0, r6 │ │ │ │ + sbc r1, r1, #0 │ │ │ │ + strd r0, [r7, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r4, r0 │ │ │ │ + bl d08c │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + ldr r7, [pc, #12] @ ac34c <__cxa_atexit@plt+0x9e198> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq sp, r8, #72, 26 @ 0x1200 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + rsbseq r2, r9, #68, 12 @ 0x4400000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne b23fc <__cxa_atexit@plt+0xa4248> │ │ │ │ - ldr r2, [pc, #100] @ b2458 <__cxa_atexit@plt+0xa42a4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - b b2410 <__cxa_atexit@plt+0xa425c> │ │ │ │ - ldr r2, [pc, #72] @ b244c <__cxa_atexit@plt+0xa4298> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - cmp r1, #2 │ │ │ │ - beq b2438 <__cxa_atexit@plt+0xa4284> │ │ │ │ - cmp r1, #0 │ │ │ │ - beq b242c <__cxa_atexit@plt+0xa4278> │ │ │ │ - ldr r7, [pc, #48] @ b2450 <__cxa_atexit@plt+0xa429c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ac384 <__cxa_atexit@plt+0x9e1d0> │ │ │ │ + ldr r2, [pc, #28] @ ac390 <__cxa_atexit@plt+0x9e1dc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq lr, r4, #200, 10 @ 0x32000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ac3cc <__cxa_atexit@plt+0x9e218> │ │ │ │ + ldr r2, [pc, #40] @ ac3dc <__cxa_atexit@plt+0x9e228> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #36] @ ac3e0 <__cxa_atexit@plt+0x9e22c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r2, r2, #1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + ldr r7, [pc, #16] @ ac3e4 <__cxa_atexit@plt+0x9e230> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ b2454 <__cxa_atexit@plt+0xa42a0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - addseq r8, r4, #16, 4 │ │ │ │ - addseq r8, r4, #112, 2 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ + rsbseq r2, r9, #208, 10 @ 0x34000000 │ │ │ │ + addseq lr, r4, #120, 4 @ 0x80000007 │ │ │ │ + rsbseq r2, r9, #180, 10 @ 0x2d000000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ b2478 <__cxa_atexit@plt+0xa42c4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi ac418 <__cxa_atexit@plt+0x9e264> │ │ │ │ + ldr r5, [pc, #32] @ ac428 <__cxa_atexit@plt+0x9e274> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r7] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3c21d4 <__cxa_atexit@plt+0x3b4020> │ │ │ │ + ldr r7, [pc, #12] @ ac42c <__cxa_atexit@plt+0x9e278> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - addseq r8, r4, #196, 2 @ 0x31 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + rsbseq r2, r9, #108, 10 @ 0x1b000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ b24b0 <__cxa_atexit@plt+0xa42fc> │ │ │ │ + mov r1, r7 │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc ac484 <__cxa_atexit@plt+0x9e2d0> │ │ │ │ + ldr r3, [pc, #60] @ ac494 <__cxa_atexit@plt+0x9e2e0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #56] @ ac498 <__cxa_atexit@plt+0x9e2e4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ b24b4 <__cxa_atexit@plt+0xa4300> │ │ │ │ + mov r0, #1 │ │ │ │ + bl 3c21dc <__cxa_atexit@plt+0x3b4028> │ │ │ │ + ldr r3, [pc, #44] @ ac49c <__cxa_atexit@plt+0x9e2e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ + str r3, [r7, #4] │ │ │ │ + str r0, [r7, #8] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #2 │ │ │ │ - mov r7, r3 │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - addseq r8, r4, #36, 2 │ │ │ │ - addseq r8, r4, #156, 2 @ 0x27 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r1 │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + subseq r3, pc, #268435469 @ 0x1000000d │ │ │ │ + addseq lr, r4, #36, 10 @ 0x9000000 │ │ │ │ + addseq lr, r4, #24, 10 @ 0x6000000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b24fc <__cxa_atexit@plt+0xa4348> │ │ │ │ - ldr r7, [pc, #64] @ b251c <__cxa_atexit@plt+0xa4368> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq b24f0 <__cxa_atexit@plt+0xa433c> │ │ │ │ - mov r7, r9 │ │ │ │ - b b23d0 <__cxa_atexit@plt+0xa421c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ b2520 <__cxa_atexit@plt+0xa436c> │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi ac4d0 <__cxa_atexit@plt+0x9e31c> │ │ │ │ + ldr r5, [pc, #32] @ ac4e0 <__cxa_atexit@plt+0x9e32c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r7] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3c21d4 <__cxa_atexit@plt+0x3b4020> │ │ │ │ + ldr r7, [pc, #12] @ ac4e4 <__cxa_atexit@plt+0x9e330> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r3, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffef0 │ │ │ │ - rsbseq sp, r8, #248, 22 @ 0x3e000 │ │ │ │ - rsbseq sp, r8, #252, 22 @ 0x3f000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + rsbseq r2, r9, #180, 8 @ 0xb4000000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi b2598 <__cxa_atexit@plt+0xa43e4> │ │ │ │ - ldr r3, [pc, #96] @ b25a8 <__cxa_atexit@plt+0xa43f4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - and r3, r8, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq b2570 <__cxa_atexit@plt+0xa43bc> │ │ │ │ - cmp r3, #0 │ │ │ │ - bne b2584 <__cxa_atexit@plt+0xa43d0> │ │ │ │ - ldr r0, [r8] │ │ │ │ + bhi ac518 <__cxa_atexit@plt+0x9e364> │ │ │ │ + ldr r5, [pc, #32] @ ac528 <__cxa_atexit@plt+0x9e374> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #60] @ b25b4 <__cxa_atexit@plt+0xa4400> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #56] @ b25b8 <__cxa_atexit@plt+0xa4404> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ b25ac <__cxa_atexit@plt+0xa43f8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #28] @ b25b0 <__cxa_atexit@plt+0xa43fc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ b25bc <__cxa_atexit@plt+0xa4408> │ │ │ │ + b 3c21d4 <__cxa_atexit@plt+0x3b4020> │ │ │ │ + ldr r7, [pc, #12] @ ac52c <__cxa_atexit@plt+0x9e378> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - rsbseq sp, r8, #140, 22 @ 0x23000 │ │ │ │ - rsbseq sp, r8, #132, 22 @ 0x21000 │ │ │ │ - rsbseq sp, r8, #140, 22 @ 0x23000 │ │ │ │ - rsbseq sp, r8, #132, 22 @ 0x21000 │ │ │ │ - rsbseq sp, r8, #156, 22 @ 0x27000 │ │ │ │ - rsbseq sp, r8, #100, 22 @ 0x19000 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + rsbseq r2, r9, #112, 8 @ 0x70000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ b25f8 <__cxa_atexit@plt+0xa4444> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #32] @ b25fc <__cxa_atexit@plt+0xa4448> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r1, r7 │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc ac584 <__cxa_atexit@plt+0x9e3d0> │ │ │ │ + ldr r3, [pc, #60] @ ac594 <__cxa_atexit@plt+0x9e3e0> │ │ │ │ add r3, pc, r3 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - moveq r3, r2 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r2, [pc, #56] @ ac598 <__cxa_atexit@plt+0x9e3e4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + mov r0, #1 │ │ │ │ + bl 3c21dc <__cxa_atexit@plt+0x3b4028> │ │ │ │ + ldr r3, [pc, #44] @ ac59c <__cxa_atexit@plt+0x9e3e8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r7, #4] │ │ │ │ + str r0, [r7, #8] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - rsbseq sp, r8, #48, 22 @ 0xc000 │ │ │ │ - rsbseq sp, r8, #60, 22 @ 0xf000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r1 │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + subseq r3, pc, #1073741875 @ 0x40000033 │ │ │ │ + addseq lr, r4, #44, 8 @ 0x2c000000 │ │ │ │ + addseq lr, r4, #24, 8 @ 0x18000000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi b2668 <__cxa_atexit@plt+0xa44b4> │ │ │ │ - ldr r3, [pc, #88] @ b2678 <__cxa_atexit@plt+0xa44c4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, sl} │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq b2644 <__cxa_atexit@plt+0xa4490> │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - cmp r2, #2 │ │ │ │ - bne b2654 <__cxa_atexit@plt+0xa44a0> │ │ │ │ - ldr r8, [pc, #64] @ b2680 <__cxa_atexit@plt+0xa44cc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b b265c <__cxa_atexit@plt+0xa44a8> │ │ │ │ - ldr r0, [r9] │ │ │ │ + bhi ac5d0 <__cxa_atexit@plt+0x9e41c> │ │ │ │ + ldr r5, [pc, #32] @ ac5e0 <__cxa_atexit@plt+0x9e42c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [pc, #32] @ b267c <__cxa_atexit@plt+0xa44c8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r7, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r7, [pc, #20] @ b2684 <__cxa_atexit@plt+0xa44d0> │ │ │ │ + mov r7, r8 │ │ │ │ + b 3c21d4 <__cxa_atexit@plt+0x3b4020> │ │ │ │ + ldr r7, [pc, #12] @ ac5e4 <__cxa_atexit@plt+0x9e430> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - subseq sp, lr, #12352 @ 0x3040 │ │ │ │ - subseq sp, lr, #15232 @ 0x3b80 │ │ │ │ - rsbseq sp, r8, #212, 20 @ 0xd4000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ b26bc <__cxa_atexit@plt+0xa4508> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #32] @ b26c0 <__cxa_atexit@plt+0xa450c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r3, r5, #8 │ │ │ │ - and r1, r7, #3 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - cmp r1, #2 │ │ │ │ - moveq r8, r2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - subseq sp, lr, #9600 @ 0x2580 │ │ │ │ - subseq sp, lr, #8000 @ 0x1f40 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + rsbseq r2, r9, #184, 6 @ 0xe0000002 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi b272c <__cxa_atexit@plt+0xa4578> │ │ │ │ - ldr r3, [pc, #88] @ b273c <__cxa_atexit@plt+0xa4588> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq b2708 <__cxa_atexit@plt+0xa4554> │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - cmp r3, #2 │ │ │ │ - bne b2718 <__cxa_atexit@plt+0xa4564> │ │ │ │ - ldr r3, [pc, #64] @ b2744 <__cxa_atexit@plt+0xa4590> │ │ │ │ - add r3, pc, r3 │ │ │ │ - b b2720 <__cxa_atexit@plt+0xa456c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #32] @ b2740 <__cxa_atexit@plt+0xa458c> │ │ │ │ + bhi ac6c0 <__cxa_atexit@plt+0x9e50c> │ │ │ │ + ldr r5, [r4, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #196] @ ac6d0 <__cxa_atexit@plt+0x9e51c> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r7, [pc, #20] @ b2748 <__cxa_atexit@plt+0xa4594> │ │ │ │ + str r3, [r7] │ │ │ │ + ldr r5, [r5, #12] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r7, [r4, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r7, #4] │ │ │ │ + ldr r7, [r4, #812] @ 0x32c │ │ │ │ + ldr r5, [r4, #820] @ 0x334 │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldrd r0, [r7, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r0, r0, r6 │ │ │ │ + sbc r1, r1, #0 │ │ │ │ + strd r0, [r7, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r4, r0 │ │ │ │ + bl d02c │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + ldr r7, [pc, #12] @ ac6d4 <__cxa_atexit@plt+0x9e520> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - subseq sp, lr, #64768 @ 0xfd00 │ │ │ │ - subseq sp, lr, #2688 @ 0xa80 │ │ │ │ - rsbseq sp, r8, #20, 20 @ 0x14000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + rsbseq r2, r9, #204, 4 @ 0xc000000c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ b2780 <__cxa_atexit@plt+0xa45cc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #32] @ b2784 <__cxa_atexit@plt+0xa45d0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r3, r5, #8 │ │ │ │ - and r1, r7, #3 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - cmp r1, #2 │ │ │ │ - moveq r8, r2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - subseq sp, lr, #53760 @ 0xd200 │ │ │ │ - subseq sp, lr, #47360 @ 0xb900 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ac70c <__cxa_atexit@plt+0x9e558> │ │ │ │ + ldr r2, [pc, #28] @ ac718 <__cxa_atexit@plt+0x9e564> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq lr, r4, #88, 4 @ 0x80000005 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ b27ac <__cxa_atexit@plt+0xa45f8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 3efa10 <__cxa_atexit@plt+0x3e185c> │ │ │ │ - rsbseq sp, r8, #164, 18 @ 0x290000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ac754 <__cxa_atexit@plt+0x9e5a0> │ │ │ │ + ldr r2, [pc, #40] @ ac764 <__cxa_atexit@plt+0x9e5b0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #36] @ ac768 <__cxa_atexit@plt+0x9e5b4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r2, r2, #1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + ldr r7, [pc, #16] @ ac76c <__cxa_atexit@plt+0x9e5b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + rsbseq r2, r9, #88, 4 @ 0x80000005 │ │ │ │ + addseq sp, r4, #240, 28 @ 0xf00 │ │ │ │ + rsbseq r2, r9, #60, 4 @ 0xc0000003 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi b27f4 <__cxa_atexit@plt+0xa4640> │ │ │ │ - ldr r7, [pc, #52] @ b2804 <__cxa_atexit@plt+0xa4650> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq b27e8 <__cxa_atexit@plt+0xa4634> │ │ │ │ - mov r7, r8 │ │ │ │ - b b2814 <__cxa_atexit@plt+0xa4660> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ b2808 <__cxa_atexit@plt+0xa4654> │ │ │ │ + bhi ac848 <__cxa_atexit@plt+0x9e694> │ │ │ │ + ldr r5, [r4, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #196] @ ac858 <__cxa_atexit@plt+0x9e6a4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + ldr r5, [r5, #12] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r7, [r4, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r7, #4] │ │ │ │ + ldr r7, [r4, #812] @ 0x32c │ │ │ │ + ldr r5, [r4, #820] @ 0x334 │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldrd r0, [r7, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r0, r0, r6 │ │ │ │ + sbc r1, r1, #0 │ │ │ │ + strd r0, [r7, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r4, r0 │ │ │ │ + bl ce58 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + ldr r7, [pc, #12] @ ac85c <__cxa_atexit@plt+0x9e6a8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq sp, r8, #104, 18 @ 0x1a0000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne b2844 <__cxa_atexit@plt+0xa4690> │ │ │ │ - ldr r2, [pc, #76] @ b287c <__cxa_atexit@plt+0xa46c8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r3, #2] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq b2870 <__cxa_atexit@plt+0xa46bc> │ │ │ │ - b b2888 <__cxa_atexit@plt+0xa46d4> │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - ldr r3, [r3, #11] │ │ │ │ - ldr r0, [pc, #32] @ b2878 <__cxa_atexit@plt+0xa46c4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - stm r5, {r1, r2} │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq b2870 <__cxa_atexit@plt+0xa46bc> │ │ │ │ - b b2a30 <__cxa_atexit@plt+0xa487c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + rsbseq r2, r9, #76, 2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne b28f8 <__cxa_atexit@plt+0xa4744> │ │ │ │ - ldr r2, [pc, #164] @ b2940 <__cxa_atexit@plt+0xa478c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - ands r2, r3, #3 │ │ │ │ - beq b290c <__cxa_atexit@plt+0xa4758> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq b2920 <__cxa_atexit@plt+0xa476c> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #128] @ b2944 <__cxa_atexit@plt+0xa4790> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq b2918 <__cxa_atexit@plt+0xa4764> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq b2930 <__cxa_atexit@plt+0xa477c> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #100] @ b2948 <__cxa_atexit@plt+0xa4794> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ac894 <__cxa_atexit@plt+0x9e6e0> │ │ │ │ + ldr r2, [pc, #28] @ ac8a0 <__cxa_atexit@plt+0x9e6ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - cmp r3, r7 │ │ │ │ - addlt r2, r2, #4 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r2] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #76] @ b294c <__cxa_atexit@plt+0xa4798> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b b28bc <__cxa_atexit@plt+0xa4708> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b b28dc <__cxa_atexit@plt+0xa4728> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, ip, lsl r1 │ │ │ │ - addseq r7, r4, #84, 26 @ 0x1500 │ │ │ │ - addseq r7, r4, #48, 26 @ 0xc00 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq b29b4 <__cxa_atexit@plt+0xa4800> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #92] @ b29d4 <__cxa_atexit@plt+0xa4820> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq sp, r4, #32, 28 @ 0x200 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ac8dc <__cxa_atexit@plt+0x9e728> │ │ │ │ + ldr r2, [pc, #40] @ ac8ec <__cxa_atexit@plt+0x9e738> │ │ │ │ add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq b29ac <__cxa_atexit@plt+0xa47f8> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq b29c4 <__cxa_atexit@plt+0xa4810> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #64] @ b29d8 <__cxa_atexit@plt+0xa4824> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - cmp r3, r7 │ │ │ │ - addlt r2, r2, #4 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r2] │ │ │ │ + ldr r1, [pc, #36] @ ac8f0 <__cxa_atexit@plt+0x9e73c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r2, r2, #1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + ldr r7, [pc, #16] @ ac8f4 <__cxa_atexit@plt+0x9e740> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + rsbseq r2, r9, #216 @ 0xd8 │ │ │ │ + addseq sp, r4, #104, 26 @ 0x1a00 │ │ │ │ + rsbseq r2, r9, #188 @ 0xbc │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi ac9d0 <__cxa_atexit@plt+0x9e81c> │ │ │ │ + ldr r5, [r4, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #196] @ ac9e0 <__cxa_atexit@plt+0x9e82c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + ldr r5, [r5, #12] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r7, [r4, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r7, #4] │ │ │ │ + ldr r7, [r4, #812] @ 0x32c │ │ │ │ + ldr r5, [r4, #820] @ 0x334 │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldrd r0, [r7, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r0, r0, r6 │ │ │ │ + sbc r1, r1, #0 │ │ │ │ + strd r0, [r7, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r4, r0 │ │ │ │ + bl ce64 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + ldr r7, [pc, #12] @ ac9e4 <__cxa_atexit@plt+0x9e830> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b b2970 <__cxa_atexit@plt+0xa47bc> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b b2990 <__cxa_atexit@plt+0xa47dc> │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - addseq r7, r4, #160, 24 @ 0xa000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + rsbseq r1, r9, #204, 30 @ 0x330 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq b2a14 <__cxa_atexit@plt+0xa4860> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #36] @ b2a24 <__cxa_atexit@plt+0xa4870> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc aca1c <__cxa_atexit@plt+0x9e868> │ │ │ │ + ldr r2, [pc, #28] @ aca28 <__cxa_atexit@plt+0x9e874> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - cmp r3, r7 │ │ │ │ - addlt r2, r2, #4 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b b29f8 <__cxa_atexit@plt+0xa4844> │ │ │ │ - addseq r7, r4, #56, 24 @ 0x3800 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne b2a50 <__cxa_atexit@plt+0xa489c> │ │ │ │ - ldr r7, [pc, #164] @ b2ae8 <__cxa_atexit@plt+0xa4934> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq sp, r4, #152, 24 @ 0x9800 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi aca64 <__cxa_atexit@plt+0x9e8b0> │ │ │ │ + ldr r2, [pc, #40] @ aca74 <__cxa_atexit@plt+0x9e8c0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #36] @ aca78 <__cxa_atexit@plt+0x9e8c4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r2, r2, #1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + ldr r7, [pc, #16] @ aca7c <__cxa_atexit@plt+0x9e8c8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr r0, [pc, #124] @ b2ae0 <__cxa_atexit@plt+0xa492c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ + rsbseq r1, r9, #88, 30 @ 0x160 │ │ │ │ + addseq sp, r4, #224, 22 @ 0x38000 │ │ │ │ + rsbseq r1, r9, #60, 30 @ 0xf0 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ - str r0, [r3, #-8]! │ │ │ │ - ands r1, r2, #3 │ │ │ │ - beq b2ab4 <__cxa_atexit@plt+0xa4900> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - cmp r1, #3 │ │ │ │ - beq b2ad0 <__cxa_atexit@plt+0xa491c> │ │ │ │ - sub r2, r1, #1 │ │ │ │ - ldr r1, [pc, #72] @ b2ae4 <__cxa_atexit@plt+0xa4930> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi acb7c <__cxa_atexit@plt+0x9e9c8> │ │ │ │ + ldr r3, [pc, #228] @ acb88 <__cxa_atexit@plt+0x9e9d4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq b2ac4 <__cxa_atexit@plt+0xa4910> │ │ │ │ - mov r5, r3 │ │ │ │ - b b2b4c <__cxa_atexit@plt+0xa4998> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ + beq acb74 <__cxa_atexit@plt+0x9e9c0> │ │ │ │ + ldr r3, [r4, #812] @ 0x32c │ │ │ │ + ldr r2, [r4, #820] @ 0x334 │ │ │ │ + ldr r1, [pc, #200] @ acb8c <__cxa_atexit@plt+0x9e9d8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r1, [r5] │ │ │ │ + str r5, [r0, #12] │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r2, #4] │ │ │ │ + ldr r5, [r2] │ │ │ │ + ldrd r0, [r3, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r0, r0, r6 │ │ │ │ + sbc r1, r1, #0 │ │ │ │ + strd r0, [r3, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r4, r0 │ │ │ │ + mov r0, r7 │ │ │ │ + bl d020 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bic r2, r2, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - b b2a94 <__cxa_atexit@plt+0xa48e0> │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - addseq r7, r4, #108, 22 @ 0x1b000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r4, lsr #3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq b2b30 <__cxa_atexit@plt+0xa497c> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #44] @ b2b40 <__cxa_atexit@plt+0xa498c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5, #20] │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq b2b28 <__cxa_atexit@plt+0xa4974> │ │ │ │ - b b2b4c <__cxa_atexit@plt+0xa4998> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b b2b0c <__cxa_atexit@plt+0xa4958> │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r5, lsl #4 │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r4, [r4, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #184] @ acc60 <__cxa_atexit@plt+0x9eaac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [r4, #12] │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + ldr r7, [r0, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r7, #4] │ │ │ │ + ldr r7, [r0, #812] @ 0x32c │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldrd r2, [r7, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r2, r2, r6 │ │ │ │ + sbc r3, r3, #0 │ │ │ │ + strd r2, [r7, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl d020 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq b2b7c <__cxa_atexit@plt+0xa49c8> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bge b2b90 <__cxa_atexit@plt+0xa49dc> │ │ │ │ - ldr r7, [pc, #96] @ b2bd0 <__cxa_atexit@plt+0xa4a1c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc acc98 <__cxa_atexit@plt+0x9eae4> │ │ │ │ + ldr r2, [pc, #28] @ acca4 <__cxa_atexit@plt+0x9eaf0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r3, r7 │ │ │ │ - blt b2b68 <__cxa_atexit@plt+0xa49b4> │ │ │ │ - bne b2bb0 <__cxa_atexit@plt+0xa49fc> │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r3, [pc, #44] @ b2bcc <__cxa_atexit@plt+0xa4a18> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq sp, r4, #204, 24 @ 0xcc00 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi accf8 <__cxa_atexit@plt+0x9eb44> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc acd00 <__cxa_atexit@plt+0x9eb4c> │ │ │ │ + ldr r1, [pc, #64] @ acd1c <__cxa_atexit@plt+0x9eb68> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #60] @ acd20 <__cxa_atexit@plt+0x9eb6c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r1, r9} │ │ │ │ + sub r2, r6, #3 │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r2 │ │ │ │ + b acd08 <__cxa_atexit@plt+0x9eb54> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ acd18 <__cxa_atexit@plt+0x9eb64> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + rsbseq r1, r9, #156, 24 @ 0x9c00 │ │ │ │ + @ instruction: 0xfffffdac │ │ │ │ + addseq sp, r4, #80, 18 @ 0x140000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ace1c <__cxa_atexit@plt+0x9ec68> │ │ │ │ + ldr r3, [pc, #224] @ ace28 <__cxa_atexit@plt+0x9ec74> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq b2bc4 <__cxa_atexit@plt+0xa4a10> │ │ │ │ - b b2be0 <__cxa_atexit@plt+0xa4a2c> │ │ │ │ - ldr r7, [pc, #28] @ b2bd4 <__cxa_atexit@plt+0xa4a20> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r7, r4, #64, 20 @ 0x40000 │ │ │ │ - addseq r7, r4, #120, 20 @ 0x78000 │ │ │ │ - andeq r0, r0, r5, lsl #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq b2c40 <__cxa_atexit@plt+0xa4a8c> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #148] @ b2c94 <__cxa_atexit@plt+0xa4ae0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5, #20] │ │ │ │ - str r2, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq b2c38 <__cxa_atexit@plt+0xa4a84> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq b2c50 <__cxa_atexit@plt+0xa4a9c> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - cmp r3, r2 │ │ │ │ - bge b2c64 <__cxa_atexit@plt+0xa4ab0> │ │ │ │ - ldr r7, [pc, #108] @ b2c98 <__cxa_atexit@plt+0xa4ae4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - bx r0 │ │ │ │ + beq ace14 <__cxa_atexit@plt+0x9ec60> │ │ │ │ + ldr r3, [r4, #812] @ 0x32c │ │ │ │ + ldr r2, [r4, #820] @ 0x334 │ │ │ │ + ldr r1, [pc, #196] @ ace2c <__cxa_atexit@plt+0x9ec78> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3, #12] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r1, [r5] │ │ │ │ + str r5, [r0, #12] │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r2, #4] │ │ │ │ + ldr r5, [r2] │ │ │ │ + ldrd r0, [r3, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r0, r0, r6 │ │ │ │ + sbc r1, r1, #0 │ │ │ │ + strd r0, [r3, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r4, r0 │ │ │ │ + mov r0, r8 │ │ │ │ + bl cf84 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b b2bf8 <__cxa_atexit@plt+0xa4a44> │ │ │ │ - bic r2, r7, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - cmp r3, r2 │ │ │ │ - blt b2c24 <__cxa_atexit@plt+0xa4a70> │ │ │ │ - add r3, r5, #24 │ │ │ │ - bne b2c7c <__cxa_atexit@plt+0xa4ac8> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3efcf0 <__cxa_atexit@plt+0x3e1b3c> │ │ │ │ - ldr r7, [pc, #24] @ b2c9c <__cxa_atexit@plt+0xa4ae8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r3] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - addseq r7, r4, #132, 18 @ 0x210000 │ │ │ │ - addseq r7, r4, #172, 18 @ 0x2b0000 │ │ │ │ - andeq r0, r0, r5, asr #6 │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + andeq r0, r0, r0, lsr #3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq b2cd8 <__cxa_atexit@plt+0xa4b24> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - cmp r3, r2 │ │ │ │ - bge b2cec <__cxa_atexit@plt+0xa4b38> │ │ │ │ - ldr r7, [pc, #80] @ b2d1c <__cxa_atexit@plt+0xa4b68> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - bx r0 │ │ │ │ - bic r2, r7, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - cmp r3, r2 │ │ │ │ - blt b2cc4 <__cxa_atexit@plt+0xa4b10> │ │ │ │ - add r3, r5, #24 │ │ │ │ - bne b2d04 <__cxa_atexit@plt+0xa4b50> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3efcf0 <__cxa_atexit@plt+0x3e1b3c> │ │ │ │ - ldr r7, [pc, #20] @ b2d20 <__cxa_atexit@plt+0xa4b6c> │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r4, [r4, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #184] @ acf00 <__cxa_atexit@plt+0x9ed4c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [r4, #12] │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r5, #4] │ │ │ │ + ldr r5, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldr r2, [r5, #72] @ 0x48 │ │ │ │ + ldr r1, [r5, #76] @ 0x4c │ │ │ │ + sub r6, r6, r3 │ │ │ │ + subs r2, r2, r6 │ │ │ │ + sbc r3, r1, #0 │ │ │ │ + strd r2, [r5, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl cf84 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ acf20 <__cxa_atexit@plt+0x9ed6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - addseq r7, r4, #228, 16 @ 0xe40000 │ │ │ │ - addseq r7, r4, #36, 18 @ 0x90000 │ │ │ │ + addseq sp, r4, #80, 14 @ 0x1400000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b2d80 <__cxa_atexit@plt+0xa4bcc> │ │ │ │ - ldr r7, [pc, #108] @ b2db0 <__cxa_atexit@plt+0xa4bfc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b2d90 <__cxa_atexit@plt+0xa4bdc> │ │ │ │ - ldr r7, [pc, #88] @ b2db4 <__cxa_atexit@plt+0xa4c00> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq b2d74 <__cxa_atexit@plt+0xa4bc0> │ │ │ │ - mov r7, r9 │ │ │ │ - b b2814 <__cxa_atexit@plt+0xa4660> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ b2dbc <__cxa_atexit@plt+0xa4c08> │ │ │ │ + bhi acf74 <__cxa_atexit@plt+0x9edc0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc acf7c <__cxa_atexit@plt+0x9edc8> │ │ │ │ + ldr r1, [pc, #64] @ acf98 <__cxa_atexit@plt+0x9ede4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #60] @ acf9c <__cxa_atexit@plt+0x9ede8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r1, r9} │ │ │ │ + sub r2, r6, #3 │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r2 │ │ │ │ + b acf84 <__cxa_atexit@plt+0x9edd0> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ acf94 <__cxa_atexit@plt+0x9ede0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ b2db8 <__cxa_atexit@plt+0xa4c04> │ │ │ │ - add r7, pc, r7 │ │ │ │ + rsbseq r1, r9, #36, 20 @ 0x24000 │ │ │ │ + @ instruction: 0xfffffdd4 │ │ │ │ + addseq sp, r4, #212, 12 @ 0xd400000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ad09c <__cxa_atexit@plt+0x9eee8> │ │ │ │ + ldr r3, [pc, #228] @ ad0a8 <__cxa_atexit@plt+0x9eef4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq ad094 <__cxa_atexit@plt+0x9eee0> │ │ │ │ + ldr r3, [r4, #812] @ 0x32c │ │ │ │ + ldr r2, [r4, #820] @ 0x334 │ │ │ │ + ldr r1, [pc, #200] @ ad0ac <__cxa_atexit@plt+0x9eef8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r1, [r5] │ │ │ │ + str r5, [r0, #12] │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r2, #4] │ │ │ │ + ldr r5, [r2] │ │ │ │ + ldrd r0, [r3, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r0, r0, r6 │ │ │ │ + sbc r1, r1, #0 │ │ │ │ + strd r0, [r3, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r4, r0 │ │ │ │ + mov r0, r7 │ │ │ │ + bl ce34 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r3, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0xfffffab4 │ │ │ │ - rsbseq sp, r8, #204, 6 @ 0x30000003 │ │ │ │ - rsbseq sp, r8, #224, 6 @ 0x80000003 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r4, lsr #3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r4, [r4, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #184] @ ad180 <__cxa_atexit@plt+0x9efcc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [r4, #12] │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + ldr r7, [r0, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r7, #4] │ │ │ │ + ldr r7, [r0, #812] @ 0x32c │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldrd r2, [r7, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r2, r2, r6 │ │ │ │ + sbc r3, r3, #0 │ │ │ │ + strd r2, [r7, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl ce34 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ b2df4 <__cxa_atexit@plt+0xa4c40> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ad1b8 <__cxa_atexit@plt+0x9f004> │ │ │ │ + ldr r2, [pc, #28] @ ad1c4 <__cxa_atexit@plt+0x9f010> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ b2df8 <__cxa_atexit@plt+0xa4c44> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - addseq r7, r4, #96, 16 @ 0x600000 │ │ │ │ - addseq r7, r4, #216, 14 @ 0x3600000 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq sp, r4, #252, 8 @ 0xfc000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b2e58 <__cxa_atexit@plt+0xa4ca4> │ │ │ │ - ldr r7, [pc, #108] @ b2e88 <__cxa_atexit@plt+0xa4cd4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8, r9} │ │ │ │ - sub r7, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b2e68 <__cxa_atexit@plt+0xa4cb4> │ │ │ │ - ldr r7, [pc, #88] @ b2e8c <__cxa_atexit@plt+0xa4cd8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq b2e4c <__cxa_atexit@plt+0xa4c98> │ │ │ │ - mov r7, r9 │ │ │ │ - b b2814 <__cxa_atexit@plt+0xa4660> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ b2e94 <__cxa_atexit@plt+0xa4ce0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ b2e90 <__cxa_atexit@plt+0xa4cdc> │ │ │ │ + bhi ad218 <__cxa_atexit@plt+0x9f064> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc ad220 <__cxa_atexit@plt+0x9f06c> │ │ │ │ + ldr r1, [pc, #64] @ ad23c <__cxa_atexit@plt+0x9f088> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #60] @ ad240 <__cxa_atexit@plt+0x9f08c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r1, r9} │ │ │ │ + sub r2, r6, #3 │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r2 │ │ │ │ + b ad228 <__cxa_atexit@plt+0x9f074> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ ad238 <__cxa_atexit@plt+0x9f084> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r3, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0xfffff9dc │ │ │ │ - rsbseq sp, r8, #244, 4 @ 0x4000000f │ │ │ │ - rsbseq sp, r8, #12, 6 @ 0x30000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - mov r3, #8 │ │ │ │ - cmp r7, #2 │ │ │ │ - moveq r3, #4 │ │ │ │ - ldr r7, [r5, r3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + rsbseq r1, r9, #132, 14 @ 0x2100000 │ │ │ │ + @ instruction: 0xfffffdac │ │ │ │ + addseq sp, r4, #48, 8 @ 0x30000000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi b2f20 <__cxa_atexit@plt+0xa4d6c> │ │ │ │ - ldr r7, [pc, #96] @ b2f44 <__cxa_atexit@plt+0xa4d90> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #28 │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi b2f30 <__cxa_atexit@plt+0xa4d7c> │ │ │ │ - ldr r7, [pc, #76] @ b2f48 <__cxa_atexit@plt+0xa4d94> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq b2f14 <__cxa_atexit@plt+0xa4d60> │ │ │ │ - mov r7, r8 │ │ │ │ - b b2814 <__cxa_atexit@plt+0xa4660> │ │ │ │ - ldr r0, [r8] │ │ │ │ + bhi ad274 <__cxa_atexit@plt+0x9f0c0> │ │ │ │ + ldr r5, [pc, #32] @ ad284 <__cxa_atexit@plt+0x9f0d0> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r7] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ b2f50 <__cxa_atexit@plt+0xa4d9c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ b2f4c <__cxa_atexit@plt+0xa4d98> │ │ │ │ + b 3c21d4 <__cxa_atexit@plt+0x3b4020> │ │ │ │ + ldr r7, [pc, #12] @ ad288 <__cxa_atexit@plt+0x9f0d4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0xfffff914 │ │ │ │ - rsbseq sp, r8, #44, 4 @ 0xc0000002 │ │ │ │ - rsbseq sp, r8, #72, 4 @ 0x80000004 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + rsbseq r1, r9, #60, 14 @ 0xf00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ b2f88 <__cxa_atexit@plt+0xa4dd4> │ │ │ │ + mov r1, r7 │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc ad2e0 <__cxa_atexit@plt+0x9f12c> │ │ │ │ + ldr r3, [pc, #60] @ ad2f0 <__cxa_atexit@plt+0x9f13c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #56] @ ad2f4 <__cxa_atexit@plt+0x9f140> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ b2f8c <__cxa_atexit@plt+0xa4dd8> │ │ │ │ + mov r0, #1 │ │ │ │ + bl 3c21dc <__cxa_atexit@plt+0x3b4028> │ │ │ │ + ldr r3, [pc, #44] @ ad2f8 <__cxa_atexit@plt+0x9f144> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ + str r3, [r7, #4] │ │ │ │ + str r0, [r7, #8] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - addseq r7, r4, #204, 12 @ 0xcc00000 │ │ │ │ - addseq r7, r4, #68, 12 @ 0x4400000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r1 │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + subseq r2, pc, #1862270976 @ 0x6f000000 │ │ │ │ + addseq sp, r4, #212, 12 @ 0xd400000 │ │ │ │ + addseq sp, r4, #188, 12 @ 0xbc00000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi b2fd4 <__cxa_atexit@plt+0xa4e20> │ │ │ │ - ldr r7, [pc, #64] @ b2ff0 <__cxa_atexit@plt+0xa4e3c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq b2fc8 <__cxa_atexit@plt+0xa4e14> │ │ │ │ - mov r7, r9 │ │ │ │ - b b2814 <__cxa_atexit@plt+0xa4660> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ b2ff4 <__cxa_atexit@plt+0xa4e40> │ │ │ │ + bhi ad32c <__cxa_atexit@plt+0x9f178> │ │ │ │ + ldr r5, [pc, #32] @ ad33c <__cxa_atexit@plt+0x9f188> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r7] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3c21d4 <__cxa_atexit@plt+0x3b4020> │ │ │ │ + ldr r7, [pc, #12] @ ad340 <__cxa_atexit@plt+0x9f18c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff860 │ │ │ │ - rsbseq sp, r8, #136, 2 @ 0x22 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + rsbseq r1, r9, #132, 12 @ 0x8400000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi b3054 <__cxa_atexit@plt+0xa4ea0> │ │ │ │ - ldr r7, [pc, #108] @ b3084 <__cxa_atexit@plt+0xa4ed0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8, r9} │ │ │ │ - sub r7, r5, #36 @ 0x24 │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi b3064 <__cxa_atexit@plt+0xa4eb0> │ │ │ │ - ldr r7, [pc, #88] @ b3088 <__cxa_atexit@plt+0xa4ed4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq b3048 <__cxa_atexit@plt+0xa4e94> │ │ │ │ - mov r7, r9 │ │ │ │ - b b2814 <__cxa_atexit@plt+0xa4660> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ b3090 <__cxa_atexit@plt+0xa4edc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ b308c <__cxa_atexit@plt+0xa4ed8> │ │ │ │ + bhi ad41c <__cxa_atexit@plt+0x9f268> │ │ │ │ + ldr r5, [r4, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #196] @ ad42c <__cxa_atexit@plt+0x9f278> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + ldr r5, [r5, #12] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r7, [r4, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r7, #4] │ │ │ │ + ldr r7, [r4, #812] @ 0x32c │ │ │ │ + ldr r5, [r4, #820] @ 0x334 │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldrd r0, [r7, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r0, r0, r6 │ │ │ │ + sbc r1, r1, #0 │ │ │ │ + strd r0, [r7, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r4, r0 │ │ │ │ + bl cd98 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + ldr r7, [pc, #12] @ ad430 <__cxa_atexit@plt+0x9f27c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r3, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0xfffff7e0 │ │ │ │ - rsbseq sp, r8, #248 @ 0xf8 │ │ │ │ - rsbseq sp, r8, #28, 2 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + rsbseq r1, r9, #152, 10 @ 0x26000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - mov r3, #4 │ │ │ │ - cmp r7, #2 │ │ │ │ - moveq r3, #8 │ │ │ │ - ldr r7, [r5, r3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #12 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ad468 <__cxa_atexit@plt+0x9f2b4> │ │ │ │ + ldr r2, [pc, #28] @ ad474 <__cxa_atexit@plt+0x9f2c0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq sp, r4, #76, 4 @ 0xc0000004 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b315c <__cxa_atexit@plt+0xa4fa8> │ │ │ │ - ldr r3, [pc, #172] @ b318c <__cxa_atexit@plt+0xa4fd8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-12]! │ │ │ │ - stmib r7, {r8, r9} │ │ │ │ - ands r3, r9, #3 │ │ │ │ - beq b3140 <__cxa_atexit@plt+0xa4f8c> │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - cmp r3, #3 │ │ │ │ - beq b316c <__cxa_atexit@plt+0xa4fb8> │ │ │ │ - sub r2, r3, #1 │ │ │ │ - ldr r1, [pc, #132] @ b3190 <__cxa_atexit@plt+0xa4fdc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-16]! │ │ │ │ - str r2, [r3, #4] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq b3150 <__cxa_atexit@plt+0xa4f9c> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq b317c <__cxa_atexit@plt+0xa4fc8> │ │ │ │ - sub r3, r1, #1 │ │ │ │ - cmp r2, r3 │ │ │ │ - ldrlt r7, [r5, #-4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ad4b0 <__cxa_atexit@plt+0x9f2fc> │ │ │ │ + ldr r2, [pc, #40] @ ad4c0 <__cxa_atexit@plt+0x9f30c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #36] @ ad4c4 <__cxa_atexit@plt+0x9f310> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r2, r2, #1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ b3194 <__cxa_atexit@plt+0xa4fe0> │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + ldr r7, [pc, #16] @ ad4c8 <__cxa_atexit@plt+0x9f314> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bic r3, r9, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r2, [r3, #-2] │ │ │ │ - b b3104 <__cxa_atexit@plt+0xa4f50> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b b312c <__cxa_atexit@plt+0xa4f78> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - rsbseq sp, r8, #24 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq b3204 <__cxa_atexit@plt+0xa5050> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #100] @ b3224 <__cxa_atexit@plt+0xa5070> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ + rsbseq r1, r9, #36, 10 @ 0x9000000 │ │ │ │ + addseq sp, r4, #148, 2 @ 0x25 │ │ │ │ + rsbseq r1, r9, #8, 10 @ 0x2000000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq b31f8 <__cxa_atexit@plt+0xa5044> │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ad5c8 <__cxa_atexit@plt+0x9f414> │ │ │ │ + ldr r3, [pc, #228] @ ad5d4 <__cxa_atexit@plt+0x9f420> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq ad5c0 <__cxa_atexit@plt+0x9f40c> │ │ │ │ + ldr r3, [r4, #812] @ 0x32c │ │ │ │ + ldr r2, [r4, #820] @ 0x334 │ │ │ │ + ldr r1, [pc, #200] @ ad5d8 <__cxa_atexit@plt+0x9f424> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r1, [r5] │ │ │ │ + str r5, [r0, #12] │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r2, #4] │ │ │ │ + ldr r5, [r2] │ │ │ │ + ldrd r0, [r3, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r0, r0, r6 │ │ │ │ + sbc r1, r1, #0 │ │ │ │ + strd r0, [r3, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r4, r0 │ │ │ │ + mov r0, r7 │ │ │ │ + bl d098 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ ldr r2, [r5] │ │ │ │ - cmp r1, #3 │ │ │ │ - beq b3214 <__cxa_atexit@plt+0xa5060> │ │ │ │ - sub r7, r1, #1 │ │ │ │ - add r3, r5, #12 │ │ │ │ - cmp r2, r7 │ │ │ │ - ldrge r7, [r5, #4] │ │ │ │ - ldrlt r7, [r5, #8] │ │ │ │ - bic r7, r7, #3 │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b b31b8 <__cxa_atexit@plt+0xa5004> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b b31e4 <__cxa_atexit@plt+0xa5030> │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r4, lsr #3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldmib r5, {r1, r3} │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #3 │ │ │ │ - beq b3260 <__cxa_atexit@plt+0xa50ac> │ │ │ │ - sub r7, r0, #1 │ │ │ │ - cmp r1, r7 │ │ │ │ - movlt r3, r2 │ │ │ │ - bic r7, r3, #3 │ │ │ │ - add r5, r5, #16 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r4, [r4, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #184] @ ad6ac <__cxa_atexit@plt+0x9f4f8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [r4, #12] │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + ldr r7, [r0, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r7, #4] │ │ │ │ + ldr r7, [r0, #812] @ 0x32c │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldrd r2, [r7, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r2, r2, r6 │ │ │ │ + sbc r3, r3, #0 │ │ │ │ + strd r2, [r7, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl d098 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ad6e4 <__cxa_atexit@plt+0x9f530> │ │ │ │ + ldr r2, [pc, #28] @ ad6f0 <__cxa_atexit@plt+0x9f53c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b b3248 <__cxa_atexit@plt+0xa5094> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq ip, r4, #208, 30 @ 0x340 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ + mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b3304 <__cxa_atexit@plt+0xa5150> │ │ │ │ - ldr r7, [pc, #164] @ b3334 <__cxa_atexit@plt+0xa5180> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq b32e8 <__cxa_atexit@plt+0xa5134> │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - cmp r2, #3 │ │ │ │ - beq b3314 <__cxa_atexit@plt+0xa5160> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #132] @ b3338 <__cxa_atexit@plt+0xa5184> │ │ │ │ + bhi ad744 <__cxa_atexit@plt+0x9f590> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc ad74c <__cxa_atexit@plt+0x9f598> │ │ │ │ + ldr r1, [pc, #64] @ ad768 <__cxa_atexit@plt+0x9f5b4> │ │ │ │ add r1, pc, r1 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq b32f8 <__cxa_atexit@plt+0xa5144> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq b3324 <__cxa_atexit@plt+0xa5170> │ │ │ │ - sub r7, r1, #1 │ │ │ │ - ldr r3, [pc, #104] @ b333c <__cxa_atexit@plt+0xa5188> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - cmp r2, r7 │ │ │ │ - addlt r3, r3, #4 │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r3] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [pc, #60] @ ad76c <__cxa_atexit@plt+0x9f5b8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r1, r9} │ │ │ │ + sub r2, r6, #3 │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ b3340 <__cxa_atexit@plt+0xa518c> │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r2 │ │ │ │ + b ad754 <__cxa_atexit@plt+0x9f5a0> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ ad764 <__cxa_atexit@plt+0x9f5b0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bic r2, r9, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - b b32ac <__cxa_atexit@plt+0xa50f8> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b b32cc <__cxa_atexit@plt+0xa5118> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - addseq r7, r4, #100, 6 @ 0x90000001 │ │ │ │ - rsbseq ip, r8, #116, 28 @ 0x740 │ │ │ │ + rsbseq r1, r9, #104, 4 @ 0x80000006 │ │ │ │ + @ instruction: 0xfffffdac │ │ │ │ + addseq ip, r4, #4, 30 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq b33a8 <__cxa_atexit@plt+0xa51f4> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #92] @ b33c8 <__cxa_atexit@plt+0xa5214> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq b33a0 <__cxa_atexit@plt+0xa51ec> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq b33b8 <__cxa_atexit@plt+0xa5204> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #64] @ b33cc <__cxa_atexit@plt+0xa5218> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - cmp r3, r7 │ │ │ │ - addlt r2, r2, #4 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r2] │ │ │ │ - bx r0 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ad870 <__cxa_atexit@plt+0x9f6bc> │ │ │ │ + ldr r3, [pc, #232] @ ad87c <__cxa_atexit@plt+0x9f6c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq ad868 <__cxa_atexit@plt+0x9f6b4> │ │ │ │ + ldr r3, [r4, #812] @ 0x32c │ │ │ │ + ldr r2, [r4, #820] @ 0x334 │ │ │ │ + ldr r1, [pc, #204] @ ad880 <__cxa_atexit@plt+0x9f6cc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r3, #12] │ │ │ │ + vldr d8, [r7] │ │ │ │ + str r1, [r5] │ │ │ │ + str r5, [r0, #12] │ │ │ │ + add r7, r6, #4 │ │ │ │ + str r7, [r2, #4] │ │ │ │ + ldr r6, [r2] │ │ │ │ + ldrd r0, [r3, #72] @ 0x48 │ │ │ │ + sub r7, r7, r6 │ │ │ │ + subs r0, r0, r7 │ │ │ │ + sbc r1, r1, #0 │ │ │ │ + strd r0, [r3, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r4, r0 │ │ │ │ + vmov.f64 d0, d8 │ │ │ │ + bl ce4c │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b b3364 <__cxa_atexit@plt+0xa51b0> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b b3384 <__cxa_atexit@plt+0xa51d0> │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - addseq r7, r4, #172, 4 @ 0xc000000a │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, ip, lsr #3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq b3408 <__cxa_atexit@plt+0xa5254> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #36] @ b3418 <__cxa_atexit@plt+0xa5264> │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r4, [r4, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #188] @ ad958 <__cxa_atexit@plt+0x9f7a4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r4, [r4, #12] │ │ │ │ + add r7, r7, #3 │ │ │ │ + vldr d8, [r7] │ │ │ │ + str r5, [r4, #12] │ │ │ │ + ldr r7, [r0, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r7, #4] │ │ │ │ + ldr r7, [r0, #812] @ 0x32c │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldrd r2, [r7, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r2, r2, r6 │ │ │ │ + sbc r3, r3, #0 │ │ │ │ + strd r2, [r7, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r4, r0 │ │ │ │ + vmov.f64 d0, d8 │ │ │ │ + bl ce4c │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ad990 <__cxa_atexit@plt+0x9f7dc> │ │ │ │ + ldr r2, [pc, #28] @ ad99c <__cxa_atexit@plt+0x9f7e8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - cmp r3, r7 │ │ │ │ - addlt r2, r2, #4 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b b33ec <__cxa_atexit@plt+0xa5238> │ │ │ │ - addseq r7, r4, #68, 4 @ 0x40000004 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq ip, r4, #36, 26 @ 0x900 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ + mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b34c0 <__cxa_atexit@plt+0xa530c> │ │ │ │ - ldr r7, [pc, #180] @ b34f0 <__cxa_atexit@plt+0xa533c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9} │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq b3494 <__cxa_atexit@plt+0xa52e0> │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - cmp r2, #3 │ │ │ │ - beq b34d0 <__cxa_atexit@plt+0xa531c> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #148] @ b34f4 <__cxa_atexit@plt+0xa5340> │ │ │ │ + bhi ad9f0 <__cxa_atexit@plt+0x9f83c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc ad9f8 <__cxa_atexit@plt+0x9f844> │ │ │ │ + ldr r1, [pc, #64] @ ada14 <__cxa_atexit@plt+0x9f860> │ │ │ │ add r1, pc, r1 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq b34a4 <__cxa_atexit@plt+0xa52f0> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq b34e0 <__cxa_atexit@plt+0xa532c> │ │ │ │ - sub r7, r1, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - cmp r2, r7 │ │ │ │ - bge b34b0 <__cxa_atexit@plt+0xa52fc> │ │ │ │ - ldr r7, [pc, #108] @ b34f8 <__cxa_atexit@plt+0xa5344> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [pc, #60] @ ada18 <__cxa_atexit@plt+0x9f864> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r1, r9} │ │ │ │ + sub r2, r6, #3 │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r2 │ │ │ │ + b ada00 <__cxa_atexit@plt+0x9f84c> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ ada10 <__cxa_atexit@plt+0x9f85c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #72] @ b3500 <__cxa_atexit@plt+0xa534c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ b34fc <__cxa_atexit@plt+0xa5348> │ │ │ │ + rsbseq r0, r9, #192, 30 @ 0x300 │ │ │ │ + @ instruction: 0xfffffda4 │ │ │ │ + addseq ip, r4, #88, 24 @ 0x5800 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi adaf0 <__cxa_atexit@plt+0x9f93c> │ │ │ │ + ldr r5, [r4, #812] @ 0x32c │ │ │ │ + ldr r2, [pc, #192] @ adb00 <__cxa_atexit@plt+0x9f94c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3] │ │ │ │ + ldr r5, [r5, #12] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + ldr r5, [r4, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r5, #4] │ │ │ │ + ldr r5, [r4, #812] @ 0x32c │ │ │ │ + ldr r3, [r4, #820] @ 0x334 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrd r0, [r5, #72] @ 0x48 │ │ │ │ + sub r6, r6, r3 │ │ │ │ + subs r0, r0, r6 │ │ │ │ + sbc r1, r1, #0 │ │ │ │ + strd r0, [r5, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r4, r0 │ │ │ │ + bl cdb0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + ldr r7, [pc, #12] @ adb04 <__cxa_atexit@plt+0x9f950> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bic r2, r8, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - b b3458 <__cxa_atexit@plt+0xa52a4> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b b3478 <__cxa_atexit@plt+0xa52c4> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - andeq r0, r0, r8, asr #2 │ │ │ │ - addseq r7, r4, #164, 2 @ 0x29 │ │ │ │ - rsbseq ip, r8, #188, 24 @ 0xbc00 │ │ │ │ - addseq r7, r4, #248 @ 0xf8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + rsbseq r0, r9, #212, 28 @ 0xd40 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq b3578 <__cxa_atexit@plt+0xa53c4> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #108] @ b3598 <__cxa_atexit@plt+0xa53e4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq b3560 <__cxa_atexit@plt+0xa53ac> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq b3588 <__cxa_atexit@plt+0xa53d4> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - cmp r3, r7 │ │ │ │ - bge b3568 <__cxa_atexit@plt+0xa53b4> │ │ │ │ - ldr r7, [pc, #68] @ b359c <__cxa_atexit@plt+0xa53e8> │ │ │ │ + ldr r7, [pc, #12] @ adb24 <__cxa_atexit@plt+0x9f970> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ b35a0 <__cxa_atexit@plt+0xa53ec> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b b3524 <__cxa_atexit@plt+0xa5370> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b b3544 <__cxa_atexit@plt+0xa5390> │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - addseq r7, r4, #216 @ 0xd8 │ │ │ │ - addseq r7, r4, #64 @ 0x40 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq b35e4 <__cxa_atexit@plt+0xa5430> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #44] @ b35f4 <__cxa_atexit@plt+0xa5440> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #40] @ b35f8 <__cxa_atexit@plt+0xa5444> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - cmp r3, r2 │ │ │ │ - addlt r7, r1, #1 │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r2, [r7, #-2] │ │ │ │ - b b35c0 <__cxa_atexit@plt+0xa540c> │ │ │ │ - addseq r7, r4, #104 @ 0x68 │ │ │ │ - addseq r6, r4, #224, 30 @ 0x380 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + addseq ip, r4, #76, 22 @ 0x13000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b3698 <__cxa_atexit@plt+0xa54e4> │ │ │ │ - ldr r3, [pc, #172] @ b36c8 <__cxa_atexit@plt+0xa5514> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-12]! │ │ │ │ - stmib r7, {r8, r9} │ │ │ │ - ands r3, r9, #3 │ │ │ │ - beq b367c <__cxa_atexit@plt+0xa54c8> │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - cmp r3, #3 │ │ │ │ - beq b36a8 <__cxa_atexit@plt+0xa54f4> │ │ │ │ - sub r2, r3, #1 │ │ │ │ - ldr r1, [pc, #132] @ b36cc <__cxa_atexit@plt+0xa5518> │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-16]! │ │ │ │ - str r2, [r3, #4] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq b368c <__cxa_atexit@plt+0xa54d8> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq b36b8 <__cxa_atexit@plt+0xa5504> │ │ │ │ - sub r3, r1, #1 │ │ │ │ - cmp r2, r3 │ │ │ │ - ldrge r7, [r5, #-4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi adb60 <__cxa_atexit@plt+0x9f9ac> │ │ │ │ + ldr r2, [pc, #40] @ adb70 <__cxa_atexit@plt+0x9f9bc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #36] @ adb74 <__cxa_atexit@plt+0x9f9c0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r2, r2, #1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ b36d0 <__cxa_atexit@plt+0xa551c> │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + ldr r7, [pc, #16] @ adb78 <__cxa_atexit@plt+0x9f9c4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bic r3, r9, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r2, [r3, #-2] │ │ │ │ - b b3640 <__cxa_atexit@plt+0xa548c> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b b3668 <__cxa_atexit@plt+0xa54b4> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - rsbseq ip, r8, #232, 20 @ 0xe8000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq b3740 <__cxa_atexit@plt+0xa558c> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #100] @ b3760 <__cxa_atexit@plt+0xa55ac> │ │ │ │ + rsbseq r0, r9, #132, 28 @ 0x840 │ │ │ │ + addseq ip, r4, #228, 20 @ 0xe4000 │ │ │ │ + rsbseq r0, r9, #104, 28 @ 0x680 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi adc50 <__cxa_atexit@plt+0x9fa9c> │ │ │ │ + ldr r5, [r4, #812] @ 0x32c │ │ │ │ + ldr r2, [pc, #192] @ adc60 <__cxa_atexit@plt+0x9faac> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq b3734 <__cxa_atexit@plt+0xa5580> │ │ │ │ + str r2, [r3] │ │ │ │ + ldr r5, [r5, #12] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + ldr r5, [r4, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r5, #4] │ │ │ │ + ldr r5, [r4, #812] @ 0x32c │ │ │ │ + ldr r3, [r4, #820] @ 0x334 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrd r0, [r5, #72] @ 0x48 │ │ │ │ + sub r6, r6, r3 │ │ │ │ + subs r0, r0, r6 │ │ │ │ + sbc r1, r1, #0 │ │ │ │ + strd r0, [r5, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r4, r0 │ │ │ │ + bl cda4 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ ldr r2, [r5] │ │ │ │ - cmp r1, #3 │ │ │ │ - beq b3750 <__cxa_atexit@plt+0xa559c> │ │ │ │ - sub r7, r1, #1 │ │ │ │ - add r3, r5, #12 │ │ │ │ - cmp r2, r7 │ │ │ │ - ldrge r7, [r5, #8] │ │ │ │ - ldrlt r7, [r5, #4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + ldr r7, [pc, #12] @ adc64 <__cxa_atexit@plt+0x9fab0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b b36f4 <__cxa_atexit@plt+0xa5540> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b b3720 <__cxa_atexit@plt+0xa556c> │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + rsbseq r0, r9, #124, 26 @ 0x1f00 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldmib r5, {r1, r3} │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #3 │ │ │ │ - beq b379c <__cxa_atexit@plt+0xa55e8> │ │ │ │ - sub r7, r0, #1 │ │ │ │ - cmp r1, r7 │ │ │ │ - movlt r2, r3 │ │ │ │ - bic r7, r2, #3 │ │ │ │ - add r5, r5, #16 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #12] @ adc84 <__cxa_atexit@plt+0x9fad0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b b3784 <__cxa_atexit@plt+0xa55d0> │ │ │ │ - andeq r0, r2, pc │ │ │ │ + addseq ip, r4, #236, 18 @ 0x3b0000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b3850 <__cxa_atexit@plt+0xa569c> │ │ │ │ - ldr r7, [pc, #180] @ b3880 <__cxa_atexit@plt+0xa56cc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq b3824 <__cxa_atexit@plt+0xa5670> │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - cmp r2, #3 │ │ │ │ - beq b3860 <__cxa_atexit@plt+0xa56ac> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #148] @ b3884 <__cxa_atexit@plt+0xa56d0> │ │ │ │ - add r1, pc, r1 │ │ │ │ + bhi adcc0 <__cxa_atexit@plt+0x9fb0c> │ │ │ │ + ldr r2, [pc, #40] @ adcd0 <__cxa_atexit@plt+0x9fb1c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #36] @ adcd4 <__cxa_atexit@plt+0x9fb20> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r2, r2, #1 │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq b3834 <__cxa_atexit@plt+0xa5680> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq b3870 <__cxa_atexit@plt+0xa56bc> │ │ │ │ - sub r7, r1, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - cmp r2, r7 │ │ │ │ - bge b3840 <__cxa_atexit@plt+0xa568c> │ │ │ │ - ldr r7, [pc, #108] @ b3888 <__cxa_atexit@plt+0xa56d4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + ldr r7, [pc, #16] @ adcd8 <__cxa_atexit@plt+0x9fb24> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #72] @ b3890 <__cxa_atexit@plt+0xa56dc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ b388c <__cxa_atexit@plt+0xa56d8> │ │ │ │ + rsbseq r0, r9, #44, 26 @ 0xb00 │ │ │ │ + addseq ip, r4, #132, 18 @ 0x210000 │ │ │ │ + rsbseq r0, r9, #16, 26 @ 0x400 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi addb0 <__cxa_atexit@plt+0x9fbfc> │ │ │ │ + ldr r5, [r4, #812] @ 0x32c │ │ │ │ + ldr r2, [pc, #192] @ addc0 <__cxa_atexit@plt+0x9fc0c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3] │ │ │ │ + ldr r5, [r5, #12] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + ldr r5, [r4, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r5, #4] │ │ │ │ + ldr r5, [r4, #812] @ 0x32c │ │ │ │ + ldr r3, [r4, #820] @ 0x334 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrd r0, [r5, #72] @ 0x48 │ │ │ │ + sub r6, r6, r3 │ │ │ │ + subs r0, r0, r6 │ │ │ │ + sbc r1, r1, #0 │ │ │ │ + strd r0, [r5, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r4, r0 │ │ │ │ + bl cd8c │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + ldr r7, [pc, #12] @ addc4 <__cxa_atexit@plt+0x9fc10> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bic r2, r9, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - b b37e8 <__cxa_atexit@plt+0xa5634> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b b3808 <__cxa_atexit@plt+0xa5654> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - andeq r0, r0, r8, asr #2 │ │ │ │ - addseq r6, r4, #20, 28 @ 0x140 │ │ │ │ - rsbseq ip, r8, #52, 18 @ 0xd0000 │ │ │ │ - addseq r6, r4, #104, 26 @ 0x1a00 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + rsbseq r0, r9, #36, 24 @ 0x2400 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq b3908 <__cxa_atexit@plt+0xa5754> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #108] @ b3928 <__cxa_atexit@plt+0xa5774> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq b38f0 <__cxa_atexit@plt+0xa573c> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq b3918 <__cxa_atexit@plt+0xa5764> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - cmp r3, r7 │ │ │ │ - bge b38f8 <__cxa_atexit@plt+0xa5744> │ │ │ │ - ldr r7, [pc, #68] @ b392c <__cxa_atexit@plt+0xa5778> │ │ │ │ + ldr r7, [pc, #12] @ adde4 <__cxa_atexit@plt+0x9fc30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ b3930 <__cxa_atexit@plt+0xa577c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + addseq ip, r4, #140, 16 @ 0x8c0000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ade20 <__cxa_atexit@plt+0x9fc6c> │ │ │ │ + ldr r2, [pc, #40] @ ade30 <__cxa_atexit@plt+0x9fc7c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #36] @ ade34 <__cxa_atexit@plt+0x9fc80> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r2, r2, #1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + ldr r7, [pc, #16] @ ade38 <__cxa_atexit@plt+0x9fc84> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b b38b4 <__cxa_atexit@plt+0xa5700> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b b38d4 <__cxa_atexit@plt+0xa5720> │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - addseq r6, r4, #72, 26 @ 0x1200 │ │ │ │ - addseq r6, r4, #176, 24 @ 0xb000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq b3974 <__cxa_atexit@plt+0xa57c0> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #44] @ b3984 <__cxa_atexit@plt+0xa57d0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #40] @ b3988 <__cxa_atexit@plt+0xa57d4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - cmp r3, r2 │ │ │ │ - addlt r7, r1, #1 │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r2, [r7, #-2] │ │ │ │ - b b3950 <__cxa_atexit@plt+0xa579c> │ │ │ │ - addseq r6, r4, #216, 24 @ 0xd800 │ │ │ │ - addseq r6, r4, #80, 24 @ 0x5000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + rsbseq r0, r9, #212, 22 @ 0x35000 │ │ │ │ + addseq ip, r4, #36, 16 @ 0x240000 │ │ │ │ + rsbseq r0, r9, #184, 22 @ 0x2e000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ + sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi b39d0 <__cxa_atexit@plt+0xa581c> │ │ │ │ - ldr r7, [pc, #52] @ b39e4 <__cxa_atexit@plt+0xa5830> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq b39c4 <__cxa_atexit@plt+0xa5810> │ │ │ │ - mov r7, r8 │ │ │ │ - b b39f4 <__cxa_atexit@plt+0xa5840> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + bhi adf38 <__cxa_atexit@plt+0x9fd84> │ │ │ │ + ldr r3, [pc, #228] @ adf44 <__cxa_atexit@plt+0x9fd90> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq adf30 <__cxa_atexit@plt+0x9fd7c> │ │ │ │ + ldr r3, [r4, #812] @ 0x32c │ │ │ │ + ldr r2, [r4, #820] @ 0x334 │ │ │ │ + ldr r1, [pc, #200] @ adf48 <__cxa_atexit@plt+0x9fd94> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r1, [r5] │ │ │ │ + str r5, [r0, #12] │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r2, #4] │ │ │ │ + ldr r5, [r2] │ │ │ │ + ldrd r0, [r3, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r0, r0, r6 │ │ │ │ + sbc r1, r1, #0 │ │ │ │ + strd r0, [r3, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r4, r0 │ │ │ │ + mov r0, r7 │ │ │ │ + bl cdc8 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ b39e8 <__cxa_atexit@plt+0xa5834> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq ip, r8, #184, 14 @ 0x2e00000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r4, lsr #3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq b3a50 <__cxa_atexit@plt+0xa589c> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #136] @ b3a9c <__cxa_atexit@plt+0xa58e8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq b3a48 <__cxa_atexit@plt+0xa5894> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq b3a60 <__cxa_atexit@plt+0xa58ac> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bge b3a74 <__cxa_atexit@plt+0xa58c0> │ │ │ │ - ldr r7, [pc, #104] @ b3aa4 <__cxa_atexit@plt+0xa58f0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b b3a0c <__cxa_atexit@plt+0xa5858> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r3, r7 │ │ │ │ - blt b3a34 <__cxa_atexit@plt+0xa5880> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bne b3a8c <__cxa_atexit@plt+0xa58d8> │ │ │ │ - ldr r7, [pc, #28] @ b3aa0 <__cxa_atexit@plt+0xa58ec> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ b3aa8 <__cxa_atexit@plt+0xa58f4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - addseq r6, r4, #88, 28 @ 0x580 │ │ │ │ - addseq r6, r4, #164, 28 @ 0xa40 │ │ │ │ - addseq r6, r4, #80, 28 @ 0x500 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r4, [r4, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #184] @ ae01c <__cxa_atexit@plt+0x9fe68> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [r4, #12] │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + ldr r7, [r0, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r7, #4] │ │ │ │ + ldr r7, [r0, #812] @ 0x32c │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldrd r2, [r7, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r2, r2, r6 │ │ │ │ + sbc r3, r3, #0 │ │ │ │ + strd r2, [r7, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl cdc8 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq b3ae4 <__cxa_atexit@plt+0xa5930> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bge b3af8 <__cxa_atexit@plt+0xa5944> │ │ │ │ - ldr r7, [pc, #76] @ b3b24 <__cxa_atexit@plt+0xa5970> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r3, r7 │ │ │ │ - blt b3ad0 <__cxa_atexit@plt+0xa591c> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bne b3b10 <__cxa_atexit@plt+0xa595c> │ │ │ │ - ldr r7, [pc, #24] @ b3b20 <__cxa_atexit@plt+0xa596c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ b3b28 <__cxa_atexit@plt+0xa5974> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ae054 <__cxa_atexit@plt+0x9fea0> │ │ │ │ + ldr r2, [pc, #28] @ ae060 <__cxa_atexit@plt+0x9feac> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - addseq r6, r4, #212, 26 @ 0x3500 │ │ │ │ - addseq r6, r4, #8, 28 @ 0x80 │ │ │ │ - addseq r6, r4, #204, 26 @ 0x3300 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq ip, r4, #96, 12 @ 0x6000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b3b70 <__cxa_atexit@plt+0xa59bc> │ │ │ │ - ldr r7, [pc, #52] @ b3b80 <__cxa_atexit@plt+0xa59cc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq b3b64 <__cxa_atexit@plt+0xa59b0> │ │ │ │ - mov r7, r8 │ │ │ │ - b b3b90 <__cxa_atexit@plt+0xa59dc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ b3b84 <__cxa_atexit@plt+0xa59d0> │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ae0b4 <__cxa_atexit@plt+0x9ff00> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc ae0bc <__cxa_atexit@plt+0x9ff08> │ │ │ │ + ldr r1, [pc, #64] @ ae0d8 <__cxa_atexit@plt+0x9ff24> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #60] @ ae0dc <__cxa_atexit@plt+0x9ff28> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r1, r9} │ │ │ │ + sub r2, r6, #3 │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r2 │ │ │ │ + b ae0c4 <__cxa_atexit@plt+0x9ff10> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ ae0d4 <__cxa_atexit@plt+0x9ff20> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq ip, r8, #28, 12 @ 0x1c00000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne b3bec <__cxa_atexit@plt+0xa5a38> │ │ │ │ - ldr r2, [pc, #172] @ b3c58 <__cxa_atexit@plt+0xa5aa4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r3, #2] │ │ │ │ - stm r5, {r2, r8} │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq b3c18 <__cxa_atexit@plt+0xa5a64> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne b3c20 <__cxa_atexit@plt+0xa5a6c> │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ + rsbseq r0, r9, #24, 18 @ 0x60000 │ │ │ │ + @ instruction: 0xfffffdac │ │ │ │ + addseq ip, r4, #148, 10 @ 0x25000000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi b3c40 <__cxa_atexit@plt+0xa5a8c> │ │ │ │ - ldr r7, [pc, #132] @ b3c5c <__cxa_atexit@plt+0xa5aa8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stm r5, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq b3c34 <__cxa_atexit@plt+0xa5a80> │ │ │ │ - mov r7, r8 │ │ │ │ - b b39f4 <__cxa_atexit@plt+0xa5840> │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - ldr r3, [r3, #11] │ │ │ │ - ldr r0, [pc, #84] @ b3c54 <__cxa_atexit@plt+0xa5aa0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - stm r5, {r1, r2} │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ + bhi ae128 <__cxa_atexit@plt+0x9ff74> │ │ │ │ + ldr r2, [pc, #48] @ ae134 <__cxa_atexit@plt+0x9ff80> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq b3c18 <__cxa_atexit@plt+0xa5a64> │ │ │ │ - b b3cf0 <__cxa_atexit@plt+0xa5b3c> │ │ │ │ + beq ae120 <__cxa_atexit@plt+0x9ff6c> │ │ │ │ + b ae140 <__cxa_atexit@plt+0x9ff8c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ b3c64 <__cxa_atexit@plt+0xa5ab0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ b3c60 <__cxa_atexit@plt+0xa5aac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - @ instruction: 0xfffffe18 │ │ │ │ - rsbseq ip, r8, #72, 10 @ 0x12000000 │ │ │ │ - addseq r6, r4, #188, 24 @ 0xbc00 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne b3ca8 <__cxa_atexit@plt+0xa5af4> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b3cc8 <__cxa_atexit@plt+0xa5b14> │ │ │ │ - ldr r7, [pc, #72] @ b3cdc <__cxa_atexit@plt+0xa5b28> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stm r5, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq b3cbc <__cxa_atexit@plt+0xa5b08> │ │ │ │ - mov r7, r8 │ │ │ │ - b b39f4 <__cxa_atexit@plt+0xa5840> │ │ │ │ - ldr r7, [pc, #52] @ b3ce4 <__cxa_atexit@plt+0xa5b30> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ b3ce0 <__cxa_atexit@plt+0xa5b2c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffd5c │ │ │ │ - rsbseq ip, r8, #192, 8 @ 0xc0000000 │ │ │ │ - addseq r6, r4, #52, 24 @ 0x3400 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne b3d10 <__cxa_atexit@plt+0xa5b5c> │ │ │ │ - ldr r7, [pc, #164] @ b3da8 <__cxa_atexit@plt+0xa5bf4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr r0, [pc, #124] @ b3da0 <__cxa_atexit@plt+0xa5bec> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r0, [r3, #-8]! │ │ │ │ - ands r1, r2, #3 │ │ │ │ - beq b3d74 <__cxa_atexit@plt+0xa5bc0> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - cmp r1, #3 │ │ │ │ - beq b3d90 <__cxa_atexit@plt+0xa5bdc> │ │ │ │ - sub r2, r1, #1 │ │ │ │ - ldr r1, [pc, #72] @ b3da4 <__cxa_atexit@plt+0xa5bf0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq b3d84 <__cxa_atexit@plt+0xa5bd0> │ │ │ │ - mov r5, r3 │ │ │ │ - b b3e0c <__cxa_atexit@plt+0xa5c58> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bic r2, r2, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - b b3d54 <__cxa_atexit@plt+0xa5ba0> │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - addseq r6, r4, #220, 22 @ 0x37000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq b3df0 <__cxa_atexit@plt+0xa5c3c> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #44] @ b3e00 <__cxa_atexit@plt+0xa5c4c> │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r2, [pc, #236] @ ae238 <__cxa_atexit@plt+0xa0084> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [r5, #20] │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ str r2, [r5] │ │ │ │ + str r4, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq b3de8 <__cxa_atexit@plt+0xa5c34> │ │ │ │ - b b3e0c <__cxa_atexit@plt+0xa5c58> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b b3dcc <__cxa_atexit@plt+0xa5c18> │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r5, lsl #4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq b3e3c <__cxa_atexit@plt+0xa5c88> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bge b3e50 <__cxa_atexit@plt+0xa5c9c> │ │ │ │ - ldr r7, [pc, #96] @ b3e90 <__cxa_atexit@plt+0xa5cdc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r3, r7 │ │ │ │ - blt b3e28 <__cxa_atexit@plt+0xa5c74> │ │ │ │ - bne b3e70 <__cxa_atexit@plt+0xa5cbc> │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r3, [pc, #44] @ b3e8c <__cxa_atexit@plt+0xa5cd8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq b3e84 <__cxa_atexit@plt+0xa5cd0> │ │ │ │ - b b3ea0 <__cxa_atexit@plt+0xa5cec> │ │ │ │ - ldr r7, [pc, #28] @ b3e94 <__cxa_atexit@plt+0xa5ce0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r6, r4, #176, 20 @ 0xb0000 │ │ │ │ - addseq r6, r4, #108, 20 @ 0x6c000 │ │ │ │ - andeq r0, r0, r5, lsl #6 │ │ │ │ + beq ae22c <__cxa_atexit@plt+0xa0078> │ │ │ │ + ldr r2, [r0, #812] @ 0x32c │ │ │ │ + ldr r1, [r0, #820] @ 0x334 │ │ │ │ + ldr r5, [pc, #196] @ ae23c <__cxa_atexit@plt+0xa0088> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r1, #4] │ │ │ │ + ldr r5, [r1] │ │ │ │ + ldrd sl, [r2, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r6, sl, r6 │ │ │ │ + sbc r1, fp, #0 │ │ │ │ + str r6, [r2, #72] @ 0x48 │ │ │ │ + str r1, [r2, #76] @ 0x4c │ │ │ │ + mov r9, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r6, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r8 │ │ │ │ + bl d0a4 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r6, [r0, #812] @ 0x32c │ │ │ │ + ldr r4, [r0, #820] @ 0x334 │ │ │ │ + ldr r3, [r6, #12] │ │ │ │ + ldr r5, [r3, #12] │ │ │ │ + str r9, [r0, #828] @ 0x33c │ │ │ │ + ldr r2, [r4] │ │ │ │ + ldr r1, [r4, #4] │ │ │ │ + ldr r4, [r4, #28] │ │ │ │ + add r4, r2, r4, lsl #12 │ │ │ │ + sub r4, r4, #1 │ │ │ │ + str r4, [r0, #804] @ 0x324 │ │ │ │ + ldr r4, [r6, #72] @ 0x48 │ │ │ │ + ldr r9, [r6, #76] @ 0x4c │ │ │ │ + sub r2, r1, r2 │ │ │ │ + adds r2, r4, r2 │ │ │ │ + adc r9, r9, #0 │ │ │ │ + str r2, [r6, #72] @ 0x48 │ │ │ │ + str r9, [r6, #76] @ 0x4c │ │ │ │ + add fp, r3, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + ldr r1, [r7] │ │ │ │ + mov r4, r0 │ │ │ │ + bx r1 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r8, lsr #3 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq b3f00 <__cxa_atexit@plt+0xa5d4c> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #148] @ b3f54 <__cxa_atexit@plt+0xa5da0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5, #20] │ │ │ │ - str r2, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq b3ef8 <__cxa_atexit@plt+0xa5d44> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq b3f10 <__cxa_atexit@plt+0xa5d5c> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - cmp r3, r2 │ │ │ │ - bge b3f24 <__cxa_atexit@plt+0xa5d70> │ │ │ │ - ldr r7, [pc, #108] @ b3f58 <__cxa_atexit@plt+0xa5da4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r4, [pc, #196] @ ae318 <__cxa_atexit@plt+0xa0164> │ │ │ │ + add r4, pc, r4 │ │ │ │ + ldr r3, [r0, #812] @ 0x32c │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + str r4, [r5] │ │ │ │ + ldr r3, [r3, #12] │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r5, #4] │ │ │ │ + ldr r5, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b b3eb8 <__cxa_atexit@plt+0xa5d04> │ │ │ │ - bic r2, r7, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - cmp r3, r2 │ │ │ │ - blt b3ee4 <__cxa_atexit@plt+0xa5d30> │ │ │ │ - add r3, r5, #24 │ │ │ │ - bne b3f3c <__cxa_atexit@plt+0xa5d88> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3efcd8 <__cxa_atexit@plt+0x3e1b24> │ │ │ │ - ldr r7, [pc, #24] @ b3f5c <__cxa_atexit@plt+0xa5da8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - addseq r6, r4, #244, 18 @ 0x3d0000 │ │ │ │ - addseq r6, r4, #160, 18 @ 0x280000 │ │ │ │ - andeq r0, r0, r5, asr #6 │ │ │ │ + ldr r2, [r5, #72] @ 0x48 │ │ │ │ + ldr r1, [r5, #76] @ 0x4c │ │ │ │ + sub r6, r6, r3 │ │ │ │ + subs r2, r2, r6 │ │ │ │ + sbc r3, r1, #0 │ │ │ │ + strd r2, [r5, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r8 │ │ │ │ + mov r1, r4 │ │ │ │ + bl d0a4 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq b3f98 <__cxa_atexit@plt+0xa5de4> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - cmp r3, r2 │ │ │ │ - bge b3fac <__cxa_atexit@plt+0xa5df8> │ │ │ │ - ldr r7, [pc, #80] @ b3fdc <__cxa_atexit@plt+0xa5e28> │ │ │ │ + ldr r7, [pc, #12] @ ae338 <__cxa_atexit@plt+0xa0184> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - bx r0 │ │ │ │ - bic r2, r7, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - cmp r3, r2 │ │ │ │ - blt b3f84 <__cxa_atexit@plt+0xa5dd0> │ │ │ │ - add r3, r5, #24 │ │ │ │ - bne b3fc4 <__cxa_atexit@plt+0xa5e10> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3efcd8 <__cxa_atexit@plt+0x3e1b24> │ │ │ │ - ldr r7, [pc, #20] @ b3fe0 <__cxa_atexit@plt+0xa5e2c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - addseq r6, r4, #84, 18 @ 0x150000 │ │ │ │ - addseq r6, r4, #24, 18 @ 0x60000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + addseq ip, r4, #56, 6 @ 0xe0000000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ + mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b4078 <__cxa_atexit@plt+0xa5ec4> │ │ │ │ - ldr r7, [pc, #164] @ b40a8 <__cxa_atexit@plt+0xa5ef4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9} │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq b405c <__cxa_atexit@plt+0xa5ea8> │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - cmp r2, #3 │ │ │ │ - beq b4088 <__cxa_atexit@plt+0xa5ed4> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #132] @ b40ac <__cxa_atexit@plt+0xa5ef8> │ │ │ │ + bhi ae390 <__cxa_atexit@plt+0xa01dc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc ae398 <__cxa_atexit@plt+0xa01e4> │ │ │ │ + ldr r1, [pc, #68] @ ae3b4 <__cxa_atexit@plt+0xa0200> │ │ │ │ add r1, pc, r1 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq b406c <__cxa_atexit@plt+0xa5eb8> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq b4098 <__cxa_atexit@plt+0xa5ee4> │ │ │ │ - sub r7, r1, #1 │ │ │ │ - ldr r3, [pc, #104] @ b40b0 <__cxa_atexit@plt+0xa5efc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - cmp r2, r7 │ │ │ │ - addlt r3, r3, #4 │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r3] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [pc, #64] @ ae3b8 <__cxa_atexit@plt+0xa0204> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r1, sl} │ │ │ │ + str r9, [r2, #12] │ │ │ │ + sub r2, r6, #7 │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ b40b4 <__cxa_atexit@plt+0xa5f00> │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r2 │ │ │ │ + b ae3a0 <__cxa_atexit@plt+0xa01ec> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ ae3b0 <__cxa_atexit@plt+0xa01fc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bic r2, r8, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - b b4020 <__cxa_atexit@plt+0xa5e6c> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b b4040 <__cxa_atexit@plt+0xa5e8c> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - addseq r6, r4, #240, 10 @ 0x3c000000 │ │ │ │ - rsbseq ip, r8, #24, 2 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq b411c <__cxa_atexit@plt+0xa5f68> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #92] @ b413c <__cxa_atexit@plt+0xa5f88> │ │ │ │ + rsbseq r0, r9, #64, 12 @ 0x4000000 │ │ │ │ + @ instruction: 0xfffffd78 │ │ │ │ + addseq ip, r4, #188, 4 @ 0xc000000b │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ae44c <__cxa_atexit@plt+0xa0298> │ │ │ │ + ldr lr, [pc, #120] @ ae458 <__cxa_atexit@plt+0xa02a4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r7, #7 │ │ │ │ + ldm r7, {r0, r2, r7} │ │ │ │ + str lr, [r3, #-16] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + stmdb r3, {r0, r1} │ │ │ │ + tst r7, #3 │ │ │ │ + beq ae444 <__cxa_atexit@plt+0xa0290> │ │ │ │ + ldr r2, [pc, #84] @ ae45c <__cxa_atexit@plt+0xa02a8> │ │ │ │ add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq b4114 <__cxa_atexit@plt+0xa5f60> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq b412c <__cxa_atexit@plt+0xa5f78> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #64] @ b4140 <__cxa_atexit@plt+0xa5f8c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - cmp r3, r7 │ │ │ │ - addlt r2, r2, #4 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r2] │ │ │ │ - bx r0 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r3, #-12] │ │ │ │ + str r2, [r3, #-16] │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq ae444 <__cxa_atexit@plt+0xa0290> │ │ │ │ + ldr r2, [pc, #56] @ ae460 <__cxa_atexit@plt+0xa02ac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r3, #-8] │ │ │ │ + str r2, [r3, #-16] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq ae444 <__cxa_atexit@plt+0xa0290> │ │ │ │ + b ae500 <__cxa_atexit@plt+0xa034c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b b40d8 <__cxa_atexit@plt+0xa5f24> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b b40f8 <__cxa_atexit@plt+0xa5f44> │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - addseq r6, r4, #56, 10 @ 0xe000000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq b417c <__cxa_atexit@plt+0xa5fc8> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #36] @ b418c <__cxa_atexit@plt+0xa5fd8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - cmp r3, r7 │ │ │ │ - addlt r2, r2, #4 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r2] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b b4160 <__cxa_atexit@plt+0xa5fac> │ │ │ │ - addseq r6, r4, #208, 8 @ 0xd0000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - and r3, r8, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq b4248 <__cxa_atexit@plt+0xa6094> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne b4254 <__cxa_atexit@plt+0xa60a0> │ │ │ │ - bic r3, r8, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - sub r3, r3, #3 │ │ │ │ - cmp r3, #25 │ │ │ │ - bhi b438c <__cxa_atexit@plt+0xa61d8> │ │ │ │ - add r2, pc, #4 │ │ │ │ - ldr r3, [r2, r3, lsl #2] │ │ │ │ - add pc, r2, r3 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, ip, lsl r1 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r0, asr #2 │ │ │ │ - andeq r0, r0, r4, ror #2 │ │ │ │ - andeq r0, r0, r0, lsl r1 │ │ │ │ - andeq r0, r0, r8, lsl #3 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, ip, ror r1 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r8, asr r1 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - andeq r0, r0, r8, lsr #2 │ │ │ │ - andeq r0, r0, r0, ror r1 │ │ │ │ - andeq r0, r0, r0, lsr #3 │ │ │ │ - andeq r0, r0, r4, lsr r1 │ │ │ │ - andeq r0, r0, ip, asr #2 │ │ │ │ - muleq r0, r4, r1 │ │ │ │ - andeq r0, r0, ip, lsr #3 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - ldr r8, [pc, #352] @ b43a4 <__cxa_atexit@plt+0xa61f0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #332] @ b439c <__cxa_atexit@plt+0xa61e8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #316] @ b4398 <__cxa_atexit@plt+0xa61e4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #380] @ b43e4 <__cxa_atexit@plt+0xa6230> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #360] @ b43dc <__cxa_atexit@plt+0xa6228> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #336] @ b43d0 <__cxa_atexit@plt+0xa621c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #296] @ b43b4 <__cxa_atexit@plt+0xa6200> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #316] @ b43d4 <__cxa_atexit@plt+0xa6220> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #292] @ b43c8 <__cxa_atexit@plt+0xa6214> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #344] @ b4408 <__cxa_atexit@plt+0xa6254> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #328] @ b4404 <__cxa_atexit@plt+0xa6250> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #228] @ b43ac <__cxa_atexit@plt+0xa61f8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #268] @ b43e0 <__cxa_atexit@plt+0xa622c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #208] @ b43b0 <__cxa_atexit@plt+0xa61fc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #212] @ b43c0 <__cxa_atexit@plt+0xa620c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #176] @ b43a8 <__cxa_atexit@plt+0xa61f4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #228] @ b43e8 <__cxa_atexit@plt+0xa6234> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #228] @ b43f4 <__cxa_atexit@plt+0xa6240> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #156] @ b43b8 <__cxa_atexit@plt+0xa6204> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #208] @ b43f8 <__cxa_atexit@plt+0xa6244> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #164] @ b43d8 <__cxa_atexit@plt+0xa6224> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #124] @ b43bc <__cxa_atexit@plt+0xa6208> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #160] @ b43ec <__cxa_atexit@plt+0xa6238> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #116] @ b43cc <__cxa_atexit@plt+0xa6218> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #96] @ b43c4 <__cxa_atexit@plt+0xa6210> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #140] @ b43fc <__cxa_atexit@plt+0xa6248> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #116] @ b43f0 <__cxa_atexit@plt+0xa623c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #120] @ b4400 <__cxa_atexit@plt+0xa624c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #12] @ b43a0 <__cxa_atexit@plt+0xa61ec> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - subseq ip, lr, #27 │ │ │ │ - subseq ip, lr, #51 @ 0x33 │ │ │ │ - subseq fp, lr, #4000 @ 0xfa0 │ │ │ │ - subseq ip, lr, #85 @ 0x55 │ │ │ │ - subseq fp, lr, #696 @ 0x2b8 │ │ │ │ - subseq fp, lr, #936 @ 0x3a8 │ │ │ │ - subseq fp, lr, #892 @ 0x37c │ │ │ │ - subseq ip, lr, #65 @ 0x41 │ │ │ │ - subseq fp, lr, #764 @ 0x2fc │ │ │ │ - subseq fp, lr, #676 @ 0x2a4 │ │ │ │ - subseq ip, lr, #9 │ │ │ │ - subseq fp, lr, #156, 30 @ 0x270 │ │ │ │ - subseq ip, lr, #105 @ 0x69 │ │ │ │ - subseq fp, lr, #776 @ 0x308 │ │ │ │ - subseq ip, lr, #169 @ 0xa9 │ │ │ │ - subseq ip, lr, #160 @ 0xa0 │ │ │ │ - subseq ip, lr, #18 │ │ │ │ - subseq ip, lr, #227 @ 0xe3 │ │ │ │ - subseq ip, lr, #142 @ 0x8e │ │ │ │ - subseq ip, lr, #1073741825 @ 0x40000001 │ │ │ │ - subseq ip, lr, #123 @ 0x7b │ │ │ │ - subseq ip, lr, #63 @ 0x3f │ │ │ │ - subseq ip, lr, #31 │ │ │ │ - subseq ip, lr, #154 @ 0x9a │ │ │ │ - subseq ip, lr, #149 @ 0x95 │ │ │ │ - subseq ip, lr, #95 @ 0x5f │ │ │ │ - subseq ip, lr, #91 @ 0x5b │ │ │ │ - subseq ip, lr, #-1073741810 @ 0xc000000e │ │ │ │ - subseq ip, lr, #1073741846 @ 0x40000016 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b445c <__cxa_atexit@plt+0xa62a8> │ │ │ │ - ldr r3, [pc, #64] @ b446c <__cxa_atexit@plt+0xa62b8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq b444c <__cxa_atexit@plt+0xa6298> │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - mov r7, r9 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - b b419c <__cxa_atexit@plt+0xa5fe8> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ b4470 <__cxa_atexit@plt+0xa62bc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - rsbseq fp, r8, #60, 26 @ 0xf00 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, r7 │ │ │ │ - b b419c <__cxa_atexit@plt+0xa5fe8> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b44d4 <__cxa_atexit@plt+0xa6320> │ │ │ │ - ldr r3, [pc, #56] @ b44e4 <__cxa_atexit@plt+0xa6330> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq b44c4 <__cxa_atexit@plt+0xa6310> │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - mov r7, r8 │ │ │ │ - b b419c <__cxa_atexit@plt+0xa5fe8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ b44e8 <__cxa_atexit@plt+0xa6334> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsbseq fp, r8, #200, 24 @ 0xc800 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, r7 │ │ │ │ - b b419c <__cxa_atexit@plt+0xa5fe8> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ b4528 <__cxa_atexit@plt+0xa6374> │ │ │ │ + ldr r3, [pc, #68] @ ae4b8 <__cxa_atexit@plt+0xa0304> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 3efa10 <__cxa_atexit@plt+0x3e185c> │ │ │ │ - rsbseq fp, r8, #132, 24 @ 0x8400 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b457c <__cxa_atexit@plt+0xa63c8> │ │ │ │ - ldr r3, [pc, #64] @ b458c <__cxa_atexit@plt+0xa63d8> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq ae4b0 <__cxa_atexit@plt+0xa02fc> │ │ │ │ + ldr r3, [pc, #40] @ ae4bc <__cxa_atexit@plt+0xa0308> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq b456c <__cxa_atexit@plt+0xa63b8> │ │ │ │ - ldr r7, [pc, #48] @ b4590 <__cxa_atexit@plt+0xa63dc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r9, r7, #1 │ │ │ │ - mov r7, r8 │ │ │ │ - b b419c <__cxa_atexit@plt+0xa5fe8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ b4594 <__cxa_atexit@plt+0xa63e0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq ae4b0 <__cxa_atexit@plt+0xa02fc> │ │ │ │ + b ae500 <__cxa_atexit@plt+0xa034c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - addseq r6, r4, #112 @ 0x70 │ │ │ │ - rsbseq fp, r8, #40, 24 @ 0x2800 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ b45b8 <__cxa_atexit@plt+0xa6404> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b b419c <__cxa_atexit@plt+0xa5fe8> │ │ │ │ - addseq r6, r4, #40 @ 0x28 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi b461c <__cxa_atexit@plt+0xa6468> │ │ │ │ - ldr lr, [pc, #76] @ b4628 <__cxa_atexit@plt+0xa6474> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r3, #8] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - ldr r1, [pc, #64] @ b462c <__cxa_atexit@plt+0xa6478> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r3} │ │ │ │ + ldr r3, [pc, #36] @ ae4f4 <__cxa_atexit@plt+0xa0340> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq b4610 <__cxa_atexit@plt+0xa645c> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r5, #-12] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r8, #11 │ │ │ │ - b 3efa68 <__cxa_atexit@plt+0x3e18b4> │ │ │ │ + beq ae4ec <__cxa_atexit@plt+0xa0338> │ │ │ │ + b ae500 <__cxa_atexit@plt+0xa034c> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - addseq r5, r4, #200, 30 @ 0x320 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, #11 │ │ │ │ - b 3efa68 <__cxa_atexit@plt+0x3e18b4> │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r2, r6 │ │ │ │ - sub r9, r5, #16 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi b46f4 <__cxa_atexit@plt+0xa6540> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc b4700 <__cxa_atexit@plt+0xa654c> │ │ │ │ - ldr r8, [pc, #148] @ b4710 <__cxa_atexit@plt+0xa655c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #144] @ b4714 <__cxa_atexit@plt+0xa6560> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #136] @ b4718 <__cxa_atexit@plt+0xa6564> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - add r7, r7, #8 │ │ │ │ - ldm r7, {r0, r1, r7} │ │ │ │ - sub r3, r6, #6 │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - str lr, [r2, #4]! │ │ │ │ - ldr r3, [pc, #104] @ b471c <__cxa_atexit@plt+0xa6568> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr lr, [pc, #96] @ b4720 <__cxa_atexit@plt+0xa656c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add r8, r2, #8 │ │ │ │ - stm r8, {r0, r1, lr} │ │ │ │ - str r3, [r2, #20] │ │ │ │ - str r2, [r2, #24] │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r2, [pc, #248] @ ae604 <__cxa_atexit@plt+0xa0450> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #12]! │ │ │ │ + str r2, [r5] │ │ │ │ + str r4, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq b46e8 <__cxa_atexit@plt+0xa6534> │ │ │ │ - ldr r9, [r5, #-12] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r8, r7 │ │ │ │ - b f6784 <__cxa_atexit@plt+0xe85d0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r9 │ │ │ │ - bx r0 │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + beq ae5f8 <__cxa_atexit@plt+0xa0444> │ │ │ │ + ldr r2, [r0, #812] @ 0x32c │ │ │ │ + ldr r1, [r0, #820] @ 0x334 │ │ │ │ + ldr lr, [pc, #208] @ ae608 <__cxa_atexit@plt+0xa0454> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldmib r5, {r8, r9} │ │ │ │ + str lr, [r5, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + add r7, r7, #3 │ │ │ │ + vldr d8, [r7] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + add r7, r6, #4 │ │ │ │ + str r7, [r1, #4] │ │ │ │ + ldr r6, [r1] │ │ │ │ + ldrd sl, [r2, #72] @ 0x48 │ │ │ │ + sub r7, r7, r6 │ │ │ │ + subs r6, sl, r7 │ │ │ │ + sbc r7, fp, #0 │ │ │ │ + strd r6, [r2, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r8 │ │ │ │ + mov r1, r9 │ │ │ │ + mov r2, r4 │ │ │ │ + vmov.f64 d0, d8 │ │ │ │ + bl ceb8 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + ldr r1, [r7] │ │ │ │ + mov r4, r0 │ │ │ │ + bx r1 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + andeq r0, r0, ip, asr #3 │ │ │ │ + andeq r0, r0, r3, ror #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r4, [pc, #220] @ ae6fc <__cxa_atexit@plt+0xa0548> │ │ │ │ + add r4, pc, r4 │ │ │ │ + ldr r3, [r0, #812] @ 0x32c │ │ │ │ + ldr r8, [r5, #12]! │ │ │ │ + str r4, [r5] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r3, [r3, #12] │ │ │ │ + vldr d8, [r7] │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r4, [r5, #-4] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r5, #4] │ │ │ │ + ldr r5, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldr r2, [r5, #72] @ 0x48 │ │ │ │ + ldr r1, [r5, #76] @ 0x4c │ │ │ │ + sub r6, r6, r3 │ │ │ │ + subs r2, r2, r6 │ │ │ │ + sbc r3, r1, #0 │ │ │ │ + strd r2, [r5, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r7 │ │ │ │ + mov r1, r4 │ │ │ │ + mov r2, r8 │ │ │ │ + vmov.f64 d0, d8 │ │ │ │ + bl ceb8 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ae734 <__cxa_atexit@plt+0xa0580> │ │ │ │ + ldr r2, [pc, #28] @ ae740 <__cxa_atexit@plt+0xa058c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - @ instruction: 0xffffff3c │ │ │ │ - addseq r5, r4, #36, 30 @ 0x90 │ │ │ │ - addseq r6, r4, #136, 4 @ 0x80000008 │ │ │ │ - addseq r5, r4, #252, 28 @ 0xfc0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, r7 │ │ │ │ - b f6784 <__cxa_atexit@plt+0xe85d0> │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq fp, r4, #128, 30 @ 0x200 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi b47d8 <__cxa_atexit@plt+0xa6624> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #32 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc b47e4 <__cxa_atexit@plt+0xa6630> │ │ │ │ - ldr r8, [pc, #136] @ b47f4 <__cxa_atexit@plt+0xa6640> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #132] @ b47f8 <__cxa_atexit@plt+0xa6644> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ae79c <__cxa_atexit@plt+0xa05e8> │ │ │ │ + ldr lr, [pc, #72] @ ae7b4 <__cxa_atexit@plt+0xa0600> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - add r7, r7, #12 │ │ │ │ - ldm r7, {r1, r2, r7} │ │ │ │ - sub r0, r6, #6 │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #100] @ b47fc <__cxa_atexit@plt+0xa6648> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #92] @ b4800 <__cxa_atexit@plt+0xa664c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str sl, [r3, #8] │ │ │ │ - add r8, r3, #12 │ │ │ │ - stm r8, {r1, r2, lr} │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str r3, [r3, #28] │ │ │ │ - tst r7, #3 │ │ │ │ - beq b47cc <__cxa_atexit@plt+0xa6618> │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - mov r8, r7 │ │ │ │ - b b419c <__cxa_atexit@plt+0xa5fe8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r9 │ │ │ │ - bx r0 │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #32 │ │ │ │ + ldr ip, [r5] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + sub r2, r6, #15 │ │ │ │ + ldr r1, [pc, #56] @ ae7b8 <__cxa_atexit@plt+0xa0604> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stm r5, {r1, r2} │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str ip, [r3, #12] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + ldr r7, [pc, #24] @ ae7bc <__cxa_atexit@plt+0xa0608> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - @ instruction: 0xfffffedc │ │ │ │ - addseq r6, r4, #164, 2 @ 0x29 │ │ │ │ - addseq r5, r4, #24, 28 @ 0x180 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, r7 │ │ │ │ - b b419c <__cxa_atexit@plt+0xa5fe8> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + @ instruction: 0xfffffc58 │ │ │ │ + addseq fp, r4, #180, 28 @ 0xb40 │ │ │ │ + rsbseq r0, r9, #72, 4 @ 0x80000004 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc b4874 <__cxa_atexit@plt+0xa66c0> │ │ │ │ - ldr r2, [pc, #64] @ b4884 <__cxa_atexit@plt+0xa66d0> │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ae82c <__cxa_atexit@plt+0xa0678> │ │ │ │ + ldr r2, [pc, #84] @ ae838 <__cxa_atexit@plt+0xa0684> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr lr, [pc, #48] @ b4888 <__cxa_atexit@plt+0xa66d4> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - str r3, [r9, #20] │ │ │ │ - mov r8, lr │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - mov r3, #24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffefc │ │ │ │ - subseq fp, lr, #24, 20 @ 0x18000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r7, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b4930 <__cxa_atexit@plt+0xa677c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b4938 <__cxa_atexit@plt+0xa6784> │ │ │ │ - ldr r1, [pc, #156] @ b4960 <__cxa_atexit@plt+0xa67ac> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r7, {r1, r3} │ │ │ │ - ldr r1, [pc, #148] @ b4964 <__cxa_atexit@plt+0xa67b0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #132] @ b4968 <__cxa_atexit@plt+0xa67b4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r9, {r0, r1, r3} │ │ │ │ - sub r8, r6, #6 │ │ │ │ - add r6, r9, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b4950 <__cxa_atexit@plt+0xa679c> │ │ │ │ - ldr r2, [pc, #108] @ b496c <__cxa_atexit@plt+0xa67b8> │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + stmdb r3, {r0, r1} │ │ │ │ + tst r7, #3 │ │ │ │ + beq ae824 <__cxa_atexit@plt+0xa0670> │ │ │ │ + ldr r2, [pc, #52] @ ae83c <__cxa_atexit@plt+0xa0688> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr lr, [pc, #92] @ b4970 <__cxa_atexit@plt+0xa67bc> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r2, [r9, #16]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - str r3, [r9, #20] │ │ │ │ - mov r8, lr │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - mov r6, r9 │ │ │ │ - b b4940 <__cxa_atexit@plt+0xa678c> │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [r3, #-8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq ae824 <__cxa_atexit@plt+0xa0670> │ │ │ │ + b ae880 <__cxa_atexit@plt+0xa06cc> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - addseq r5, r4, #240, 24 @ 0xf000 │ │ │ │ - addseq r5, r4, #240, 24 @ 0xf000 │ │ │ │ - addseq r5, r4, #216, 24 @ 0xd800 │ │ │ │ - @ instruction: 0xfffffe40 │ │ │ │ - subseq fp, lr, #92, 18 @ 0x170000 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi b49c0 <__cxa_atexit@plt+0xa680c> │ │ │ │ - ldr r1, [pc, #56] @ b49cc <__cxa_atexit@plt+0xa6818> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ ae874 <__cxa_atexit@plt+0xa06c0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq b49b4 <__cxa_atexit@plt+0xa6800> │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - mov r8, r7 │ │ │ │ - b b419c <__cxa_atexit@plt+0xa5fe8> │ │ │ │ + beq ae86c <__cxa_atexit@plt+0xa06b8> │ │ │ │ + b ae880 <__cxa_atexit@plt+0xa06cc> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, r7 │ │ │ │ - b b419c <__cxa_atexit@plt+0xa5fe8> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi b4a70 <__cxa_atexit@plt+0xa68bc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc b4a7c <__cxa_atexit@plt+0xa68c8> │ │ │ │ - ldr lr, [pc, #116] @ b4a8c <__cxa_atexit@plt+0xa68d8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #112] @ b4a90 <__cxa_atexit@plt+0xa68dc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r9, [pc, #96] @ b4a94 <__cxa_atexit@plt+0xa68e0> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - sub r1, r6, #6 │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - str r9, [r2, #4] │ │ │ │ - str r0, [r2, #8] │ │ │ │ - str r7, [r2, #12] │ │ │ │ - tst r8, #3 │ │ │ │ - beq b4a60 <__cxa_atexit@plt+0xa68ac> │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - mov r7, r8 │ │ │ │ - b b419c <__cxa_atexit@plt+0xa5fe8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - addseq r5, r4, #160, 22 @ 0x28000 │ │ │ │ - addseq r5, r4, #136, 22 @ 0x22000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r2, [pc, #244] @ ae980 <__cxa_atexit@plt+0xa07cc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #8]! │ │ │ │ + str r2, [r5] │ │ │ │ + str r8, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq ae974 <__cxa_atexit@plt+0xa07c0> │ │ │ │ + ldr r2, [r0, #812] @ 0x32c │ │ │ │ + ldr r1, [r0, #820] @ 0x334 │ │ │ │ + ldr r4, [pc, #204] @ ae984 <__cxa_atexit@plt+0xa07d0> │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r4, [r5, #8] │ │ │ │ + ldr r4, [r2, #12] │ │ │ │ + ldr r5, [r5, #4] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r4, #12] │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r1, #4] │ │ │ │ + ldr r4, [r1] │ │ │ │ + ldrd sl, [r2, #72] @ 0x48 │ │ │ │ + sub r6, r6, r4 │ │ │ │ + subs r4, sl, r6 │ │ │ │ + sbc r1, fp, #0 │ │ │ │ + str r4, [r2, #72] @ 0x48 │ │ │ │ + str r1, [r2, #76] @ 0x4c │ │ │ │ + mov r4, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r6, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + mov r1, r8 │ │ │ │ + mov r2, r7 │ │ │ │ + bl ceac │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r6, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r6, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r4, [r0, #828] @ 0x33c │ │ │ │ + ldr r4, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r4, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r6, #72] @ 0x48 │ │ │ │ + sub r4, r1, r4 │ │ │ │ + adds r4, r8, r4 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r4, [r6, #72] @ 0x48 │ │ │ │ + str r3, [r6, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + ldr r1, [r7] │ │ │ │ + mov r4, r0 │ │ │ │ + bx r1 │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + @ instruction: 0x000001bc │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, r7 │ │ │ │ - b b419c <__cxa_atexit@plt+0xa5fe8> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi b4b10 <__cxa_atexit@plt+0xa695c> │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r4, [pc, #208] @ aea6c <__cxa_atexit@plt+0xa08b8> │ │ │ │ + add r4, pc, r4 │ │ │ │ + ldr r3, [r0, #812] @ 0x32c │ │ │ │ + ldr r8, [r5, #8]! │ │ │ │ + str r4, [r5] │ │ │ │ + ldr r3, [r3, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r4, [r5, #-4] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r5, #4] │ │ │ │ + ldr r5, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldr r2, [r5, #72] @ 0x48 │ │ │ │ + ldr r1, [r5, #76] @ 0x4c │ │ │ │ + sub r6, r6, r3 │ │ │ │ + subs r2, r2, r6 │ │ │ │ + sbc r3, r1, #0 │ │ │ │ + strd r2, [r5, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r8 │ │ │ │ + mov r2, r7 │ │ │ │ + bl ceac │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc b4b1c <__cxa_atexit@plt+0xa6968> │ │ │ │ - ldr r2, [pc, #76] @ b4b2c <__cxa_atexit@plt+0xa6978> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ b4b30 <__cxa_atexit@plt+0xa697c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ b4b34 <__cxa_atexit@plt+0xa6980> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + bcc aeaa4 <__cxa_atexit@plt+0xa08f0> │ │ │ │ + ldr r2, [pc, #28] @ aeab0 <__cxa_atexit@plt+0xa08fc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - addseq r5, r4, #204, 20 @ 0xcc000 │ │ │ │ - subseq fp, lr, #3808 @ 0xee0 │ │ │ │ - andeq r0, r3, r3, lsl r0 │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq fp, r4, #16, 24 @ 0x1000 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi b4c08 <__cxa_atexit@plt+0xa6a54> │ │ │ │ - mov r3, r5 │ │ │ │ - str r8, [r3, #-12]! │ │ │ │ - str sl, [r3, #4] │ │ │ │ - str r9, [r3, #8] │ │ │ │ - and r2, r9, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne b4bd4 <__cxa_atexit@plt+0xa6a20> │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi aeb18 <__cxa_atexit@plt+0xa0964> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc b4c18 <__cxa_atexit@plt+0xa6a64> │ │ │ │ - ldr r1, [r2, #2] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - add r9, r6, #4 │ │ │ │ - cmp r8, #10 │ │ │ │ - ble b4be0 <__cxa_atexit@plt+0xa6a2c> │ │ │ │ - ldr lr, [pc, #156] @ b4c38 <__cxa_atexit@plt+0xa6a84> │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc aeb20 <__cxa_atexit@plt+0xa096c> │ │ │ │ + ldr lr, [pc, #84] @ aeb3c <__cxa_atexit@plt+0xa0988> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #152] @ b4c3c <__cxa_atexit@plt+0xa6a88> │ │ │ │ + ldr r0, [pc, #80] @ aeb40 <__cxa_atexit@plt+0xa098c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r7, [pc, #144] @ b4c40 <__cxa_atexit@plt+0xa6a8c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r6, #12 │ │ │ │ - stm r8, {r1, r2, r7} │ │ │ │ - str r0, [r6, #24] │ │ │ │ - str r9, [r6, #28] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ ldr r0, [r5] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b b4d1c <__cxa_atexit@plt+0xa6b68> │ │ │ │ - add r3, r6, #16 │ │ │ │ - ldr r0, [pc, #96] @ b4c4c <__cxa_atexit@plt+0xa6a98> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r8, [pc, #92] @ b4c50 <__cxa_atexit@plt+0xa6a9c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r0, [r6, #4] │ │ │ │ + sub r1, r6, #11 │ │ │ │ + str r1, [r5] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + mov r5, r2 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r7, [pc, #56] @ b4c48 <__cxa_atexit@plt+0xa6a94> │ │ │ │ + b aeb28 <__cxa_atexit@plt+0xa0974> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ aeb38 <__cxa_atexit@plt+0xa0984> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ b4c44 <__cxa_atexit@plt+0xa6a90> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - @ instruction: 0xffffff18 │ │ │ │ - addseq r5, r4, #32, 20 @ 0x20000 │ │ │ │ - addseq r5, r4, #12, 20 @ 0xc000 │ │ │ │ + rsbseq pc, r8, #192, 28 @ 0xc00 │ │ │ │ + @ instruction: 0xfffffce0 │ │ │ │ + addseq fp, r4, #68, 22 @ 0x11000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi aeb8c <__cxa_atexit@plt+0xa09d8> │ │ │ │ + ldr r2, [pc, #48] @ aeb98 <__cxa_atexit@plt+0xa09e4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq aeb84 <__cxa_atexit@plt+0xa09d0> │ │ │ │ + b aeba4 <__cxa_atexit@plt+0xa09f0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rsbseq fp, r8, #180, 10 @ 0x2d000000 │ │ │ │ - @ instruction: 0xfffffd8c │ │ │ │ - subseq fp, lr, #15744 @ 0x3d80 │ │ │ │ - andeq r0, r0, r3, lsr #1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r2, [pc, #240] @ aeca0 <__cxa_atexit@plt+0xa0aec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + str r2, [r5] │ │ │ │ + str r4, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq aec94 <__cxa_atexit@plt+0xa0ae0> │ │ │ │ + ldr r2, [r0, #812] @ 0x32c │ │ │ │ + ldr r1, [r0, #820] @ 0x334 │ │ │ │ + ldr r5, [pc, #200] @ aeca4 <__cxa_atexit@plt+0xa0af0> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r1, #4] │ │ │ │ + ldr r5, [r1] │ │ │ │ + ldrd r8, [r2, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r6, r8, r6 │ │ │ │ + sbc r1, r9, #0 │ │ │ │ + str r6, [r2, #72] @ 0x48 │ │ │ │ + str r1, [r2, #76] @ 0x4c │ │ │ │ + mov r8, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r6, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl cea0 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r6, [r0, #812] @ 0x32c │ │ │ │ + ldr r4, [r0, #820] @ 0x334 │ │ │ │ + ldr r3, [r6, #12] │ │ │ │ + ldr r5, [r3, #12] │ │ │ │ + str r8, [r0, #828] @ 0x33c │ │ │ │ + ldr r2, [r4] │ │ │ │ + ldr r1, [r4, #4] │ │ │ │ + ldr r4, [r4, #28] │ │ │ │ + add r4, r2, r4, lsl #12 │ │ │ │ + sub r4, r4, #1 │ │ │ │ + str r4, [r0, #804] @ 0x324 │ │ │ │ + ldr r4, [r6, #72] @ 0x48 │ │ │ │ + ldr r9, [r6, #76] @ 0x4c │ │ │ │ + sub r2, r1, r2 │ │ │ │ + adds r2, r4, r2 │ │ │ │ + adc r9, r9, #0 │ │ │ │ + str r2, [r6, #72] @ 0x48 │ │ │ │ + str r9, [r6, #76] @ 0x4c │ │ │ │ + add fp, r3, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + ldr r1, [r7] │ │ │ │ + mov r4, r0 │ │ │ │ + bx r1 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + @ instruction: 0x000001b0 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r3, [pc, #200] @ aed84 <__cxa_atexit@plt+0xa0bd0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r4, #812] @ 0x32c │ │ │ │ + ldr r4, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [r2, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r5, #4] │ │ │ │ + ldr r5, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldr r2, [r5, #72] @ 0x48 │ │ │ │ + ldr r1, [r5, #76] @ 0x4c │ │ │ │ + sub r6, r6, r3 │ │ │ │ + subs r2, r2, r6 │ │ │ │ + sbc r3, r1, #0 │ │ │ │ + strd r2, [r5, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl cea0 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc b4cec <__cxa_atexit@plt+0xa6b38> │ │ │ │ - ldmib r5, {r0, r2} │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - add r9, r3, #4 │ │ │ │ - cmp r0, #10 │ │ │ │ - ble b4cc4 <__cxa_atexit@plt+0xa6b10> │ │ │ │ - ldr lr, [pc, #116] @ b4d04 <__cxa_atexit@plt+0xa6b50> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #112] @ b4d08 <__cxa_atexit@plt+0xa6b54> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r7, [pc, #104] @ b4d0c <__cxa_atexit@plt+0xa6b58> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r3, #12 │ │ │ │ - stm r8, {r1, r2, r7} │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str r9, [r3, #28] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str lr, [r3, #4] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - add r6, r3, #16 │ │ │ │ - ldr r0, [pc, #68] @ b4d14 <__cxa_atexit@plt+0xa6b60> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r8, [pc, #64] @ b4d18 <__cxa_atexit@plt+0xa6b64> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r0, [r3, #4] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r3, [pc, #28] @ b4d10 <__cxa_atexit@plt+0xa6b5c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - @ instruction: 0xfffffe24 │ │ │ │ - addseq r5, r4, #44, 18 @ 0xb0000 │ │ │ │ - addseq r5, r4, #24, 18 @ 0x60000 │ │ │ │ - @ instruction: 0xffffff64 │ │ │ │ - @ instruction: 0xfffffca8 │ │ │ │ - subseq fp, lr, #1152 @ 0x480 │ │ │ │ - mov fp, r7 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc b4df4 <__cxa_atexit@plt+0xa6c40> │ │ │ │ - ldr lr, [pc, #220] @ b4e1c <__cxa_atexit@plt+0xa6c68> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldm r5, {r2, r8} │ │ │ │ - str lr, [r9, #4] │ │ │ │ - str r7, [r9, #8] │ │ │ │ - str r0, [r9, #12] │ │ │ │ - str r1, [r9, #16] │ │ │ │ - sub r7, r6, #39 @ 0x27 │ │ │ │ - cmp r2, #10 │ │ │ │ - ble b4dac <__cxa_atexit@plt+0xa6bf8> │ │ │ │ - ldr r3, [pc, #172] @ b4e20 <__cxa_atexit@plt+0xa6c6c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #168] @ b4e24 <__cxa_atexit@plt+0xa6c70> │ │ │ │ + bcc aedbc <__cxa_atexit@plt+0xa0c08> │ │ │ │ + ldr r2, [pc, #28] @ aedc8 <__cxa_atexit@plt+0xa0c14> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r3, [r9, #20]! │ │ │ │ - ldr r3, [pc, #152] @ b4e28 <__cxa_atexit@plt+0xa6c74> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r7, [r9, #8] │ │ │ │ - str r8, [r9, #12] │ │ │ │ - str r3, [r9, #16] │ │ │ │ - str r2, [r9, #20] │ │ │ │ - str r9, [r9, #24] │ │ │ │ - sub r7, r6, #6 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - add r5, r5, #12 │ │ │ │ - add r6, r9, #40 @ 0x28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc b4e0c <__cxa_atexit@plt+0xa6c58> │ │ │ │ - ldr r3, [pc, #108] @ b4e30 <__cxa_atexit@plt+0xa6c7c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r9, #20]! │ │ │ │ - ldr r2, [r9, #-12] │ │ │ │ - ldr r1, [r9, #-8] │ │ │ │ - ldr r0, [r9, #-4] │ │ │ │ - ldr r3, [pc, #88] @ b4e34 <__cxa_atexit@plt+0xa6c80> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r8, [r9, #8] │ │ │ │ - str r2, [r9, #12] │ │ │ │ - str r1, [r9, #16] │ │ │ │ - str r0, [r9, #20] │ │ │ │ - mov r8, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r3, [pc, #48] @ b4e2c <__cxa_atexit@plt+0xa6c78> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #44 @ 0x2c │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - mov r3, #24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffae4 │ │ │ │ - @ instruction: 0xfffffb1c │ │ │ │ - addseq r5, r4, #72, 16 @ 0x480000 │ │ │ │ - addseq r5, r4, #44, 16 @ 0x2c0000 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0xfffff97c │ │ │ │ - subseq fp, lr, #148, 8 @ 0x94000000 │ │ │ │ - andeq r0, r0, r3, lsr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b b4d1c <__cxa_atexit@plt+0xa6b68> │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq fp, r4, #248, 16 @ 0xf80000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b4ec8 <__cxa_atexit@plt+0xa6d14> │ │ │ │ - ldr r3, [pc, #104] @ b4ed8 <__cxa_atexit@plt+0xa6d24> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9, sl} │ │ │ │ - tst r8, #3 │ │ │ │ - beq b4ea8 <__cxa_atexit@plt+0xa6cf4> │ │ │ │ - ldr r3, [pc, #88] @ b4edc <__cxa_atexit@plt+0xa6d28> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r8, #3] │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq b4eb8 <__cxa_atexit@plt+0xa6d04> │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - mov r7, r9 │ │ │ │ - b b4b44 <__cxa_atexit@plt+0xa6990> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ b4ee0 <__cxa_atexit@plt+0xa6d2c> │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi aee20 <__cxa_atexit@plt+0xa0c6c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc aee28 <__cxa_atexit@plt+0xa0c74> │ │ │ │ + ldr r1, [pc, #68] @ aee44 <__cxa_atexit@plt+0xa0c90> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #64] @ aee48 <__cxa_atexit@plt+0xa0c94> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r1, sl} │ │ │ │ + str r9, [r2, #12] │ │ │ │ + sub r2, r6, #7 │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r2 │ │ │ │ + b aee30 <__cxa_atexit@plt+0xa0c7c> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ aee40 <__cxa_atexit@plt+0xa0c8c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - rsbseq fp, r8, #248, 4 @ 0x8000000f │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ b4f20 <__cxa_atexit@plt+0xa6d6c> │ │ │ │ + rsbseq pc, r8, #188, 22 @ 0x2f000 │ │ │ │ + @ instruction: 0xfffffd4c │ │ │ │ + addseq fp, r4, #44, 16 @ 0x2c0000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi aef44 <__cxa_atexit@plt+0xa0d90> │ │ │ │ + ldr r3, [pc, #224] @ aef50 <__cxa_atexit@plt+0xa0d9c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r3, r8} │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq b4f18 <__cxa_atexit@plt+0xa6d64> │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r9, r7 │ │ │ │ - b b4b44 <__cxa_atexit@plt+0xa6990> │ │ │ │ + beq aef3c <__cxa_atexit@plt+0xa0d88> │ │ │ │ + ldr r3, [r4, #812] @ 0x32c │ │ │ │ + ldr r2, [r4, #820] @ 0x334 │ │ │ │ + ldr r1, [pc, #196] @ aef54 <__cxa_atexit@plt+0xa0da0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3, #12] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r1, [r5] │ │ │ │ + str r5, [r0, #12] │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r2, #4] │ │ │ │ + ldr r5, [r2] │ │ │ │ + ldrd r0, [r3, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r0, r0, r6 │ │ │ │ + sbc r1, r1, #0 │ │ │ │ + strd r0, [r3, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r4, r0 │ │ │ │ + mov r0, r8 │ │ │ │ + bl cffc │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldmib r5, {r8, sl} │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r9, r7 │ │ │ │ - b b4b44 <__cxa_atexit@plt+0xa6990> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b4f8c <__cxa_atexit@plt+0xa6dd8> │ │ │ │ - ldr r3, [pc, #64] @ b4f9c <__cxa_atexit@plt+0xa6de8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq b4f7c <__cxa_atexit@plt+0xa6dc8> │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r8, #0 │ │ │ │ - b b4b44 <__cxa_atexit@plt+0xa6990> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ b4fa0 <__cxa_atexit@plt+0xa6dec> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - rsbseq fp, r8, #56, 4 @ 0x80000003 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, #0 │ │ │ │ - mov r9, r7 │ │ │ │ - b b4b44 <__cxa_atexit@plt+0xa6990> │ │ │ │ - andeq r0, r2, pc │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + andeq r0, r0, r0, lsr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ b4fe4 <__cxa_atexit@plt+0xa6e30> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r4, [r4, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #184] @ af028 <__cxa_atexit@plt+0xa0e74> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 3efa10 <__cxa_atexit@plt+0x3e185c> │ │ │ │ - rsbseq fp, r8, #240, 2 @ 0x3c │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [r4, #12] │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r5, #4] │ │ │ │ + ldr r5, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldr r2, [r5, #72] @ 0x48 │ │ │ │ + ldr r1, [r5, #76] @ 0x4c │ │ │ │ + sub r6, r6, r3 │ │ │ │ + subs r2, r2, r6 │ │ │ │ + sbc r3, r1, #0 │ │ │ │ + strd r2, [r5, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl cffc │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r9, r8 │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b5040 <__cxa_atexit@plt+0xa6e8c> │ │ │ │ - ldr r3, [pc, #72] @ b5054 <__cxa_atexit@plt+0xa6ea0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r9, #3 │ │ │ │ - beq b5030 <__cxa_atexit@plt+0xa6e7c> │ │ │ │ - ldr r7, [pc, #56] @ b5058 <__cxa_atexit@plt+0xa6ea4> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ af048 <__cxa_atexit@plt+0xa0e94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add sl, r7, #1 │ │ │ │ - mov r7, r9 │ │ │ │ - mov r8, #0 │ │ │ │ - b b4b44 <__cxa_atexit@plt+0xa6990> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ b505c <__cxa_atexit@plt+0xa6ea8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - addseq r5, r4, #176, 10 @ 0x2c000000 │ │ │ │ - rsbseq fp, r8, #140, 2 @ 0x23 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ b5084 <__cxa_atexit@plt+0xa6ed0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, #0 │ │ │ │ - mov r9, r7 │ │ │ │ - b b4b44 <__cxa_atexit@plt+0xa6990> │ │ │ │ - addseq r5, r4, #96, 10 @ 0x18000000 │ │ │ │ + addseq fp, r4, #40, 12 @ 0x2800000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b50cc <__cxa_atexit@plt+0xa6f18> │ │ │ │ - ldr r7, [pc, #52] @ b50dc <__cxa_atexit@plt+0xa6f28> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq b50c0 <__cxa_atexit@plt+0xa6f0c> │ │ │ │ - mov r7, r8 │ │ │ │ - b b50ec <__cxa_atexit@plt+0xa6f38> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ b50e0 <__cxa_atexit@plt+0xa6f2c> │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi af09c <__cxa_atexit@plt+0xa0ee8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc af0a4 <__cxa_atexit@plt+0xa0ef0> │ │ │ │ + ldr r1, [pc, #64] @ af0c0 <__cxa_atexit@plt+0xa0f0c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #60] @ af0c4 <__cxa_atexit@plt+0xa0f10> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r1, r9} │ │ │ │ + sub r2, r6, #3 │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r2 │ │ │ │ + b af0ac <__cxa_atexit@plt+0xa0ef8> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ af0bc <__cxa_atexit@plt+0xa0f08> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq fp, r8, #24, 2 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r2, [r7, #-2] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - cmp r2, #8 │ │ │ │ - beq b5130 <__cxa_atexit@plt+0xa6f7c> │ │ │ │ - cmp r2, #12 │ │ │ │ - bne b5150 <__cxa_atexit@plt+0xa6f9c> │ │ │ │ - ldr r3, [r3, #1] │ │ │ │ - ldr r2, [pc, #208] @ b51ec <__cxa_atexit@plt+0xa7038> │ │ │ │ + rsbseq pc, r8, #68, 18 @ 0x110000 │ │ │ │ + @ instruction: 0xfffffdd4 │ │ │ │ + addseq fp, r4, #172, 10 @ 0x2b000000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi af134 <__cxa_atexit@plt+0xa0f80> │ │ │ │ + ldr r2, [pc, #84] @ af140 <__cxa_atexit@plt+0xa0f8c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + stmdb r3, {r0, r1} │ │ │ │ tst r7, #3 │ │ │ │ - beq b5198 <__cxa_atexit@plt+0xa6fe4> │ │ │ │ - b b51fc <__cxa_atexit@plt+0xa7048> │ │ │ │ - ldr r3, [r3, #1] │ │ │ │ - ldr r2, [pc, #172] @ b51e8 <__cxa_atexit@plt+0xa7034> │ │ │ │ + beq af12c <__cxa_atexit@plt+0xa0f78> │ │ │ │ + ldr r2, [pc, #52] @ af144 <__cxa_atexit@plt+0xa0f90> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r3, #-8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ tst r7, #3 │ │ │ │ - beq b5198 <__cxa_atexit@plt+0xa6fe4> │ │ │ │ - b b52ec <__cxa_atexit@plt+0xa7138> │ │ │ │ - ldr r1, [pc, #132] @ b51dc <__cxa_atexit@plt+0xa7028> │ │ │ │ - add r1, pc, r1 │ │ │ │ - and r3, r3, #3 │ │ │ │ - cmp r3, #3 │ │ │ │ - subne r2, r3, #1 │ │ │ │ - stm r5, {r1, r2} │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq b5198 <__cxa_atexit@plt+0xa6fe4> │ │ │ │ - cmp r3, #3 │ │ │ │ - beq b51a0 <__cxa_atexit@plt+0xa6fec> │ │ │ │ - sub r7, r3, #1 │ │ │ │ - cmp r2, r7 │ │ │ │ - bge b51b4 <__cxa_atexit@plt+0xa7000> │ │ │ │ - ldr r7, [pc, #88] @ b51e4 <__cxa_atexit@plt+0xa7030> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ + beq af12c <__cxa_atexit@plt+0xa0f78> │ │ │ │ + b af188 <__cxa_atexit@plt+0xa0fd4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r2, r7 │ │ │ │ - blt b5184 <__cxa_atexit@plt+0xa6fd0> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bne b51cc <__cxa_atexit@plt+0xa7018> │ │ │ │ - ldr r7, [pc, #28] @ b51e0 <__cxa_atexit@plt+0xa702c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ b51f0 <__cxa_atexit@plt+0xa703c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #5 │ │ │ │ - addseq r5, r4, #24, 14 @ 0x600000 │ │ │ │ - addseq r5, r4, #84, 14 @ 0x1500000 │ │ │ │ - andeq r0, r0, ip, lsr #3 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - addseq r5, r4, #16, 14 @ 0x400000 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #3 │ │ │ │ - beq b5228 <__cxa_atexit@plt+0xa7074> │ │ │ │ - sub r7, r3, #1 │ │ │ │ - cmp r7, #12 │ │ │ │ - bge b523c <__cxa_atexit@plt+0xa7088> │ │ │ │ - ldr r7, [pc, #124] @ b5298 <__cxa_atexit@plt+0xa70e4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r7, #12 │ │ │ │ - blt b5214 <__cxa_atexit@plt+0xa7060> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r3, [pc, #76] @ b5294 <__cxa_atexit@plt+0xa70e0> │ │ │ │ + ldr r3, [pc, #36] @ af17c <__cxa_atexit@plt+0xa0fc8> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq b5278 <__cxa_atexit@plt+0xa70c4> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #12 │ │ │ │ - bne b5280 <__cxa_atexit@plt+0xa70cc> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r7, #1] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3efcd8 <__cxa_atexit@plt+0x3e1b24> │ │ │ │ + beq af174 <__cxa_atexit@plt+0xa0fc0> │ │ │ │ + b af188 <__cxa_atexit@plt+0xa0fd4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ b529c <__cxa_atexit@plt+0xa70e8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - addseq r5, r4, #200, 12 @ 0xc800000 │ │ │ │ - addseq r5, r4, #88, 12 @ 0x5800000 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #12 │ │ │ │ - bne b52cc <__cxa_atexit@plt+0xa7118> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r7, #1] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3efcd8 <__cxa_atexit@plt+0x3e1b24> │ │ │ │ - ldr r7, [pc, #12] @ b52e0 <__cxa_atexit@plt+0xa712c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - addseq r5, r4, #12, 12 @ 0xc00000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #3 │ │ │ │ - beq b5318 <__cxa_atexit@plt+0xa7164> │ │ │ │ - sub r7, r3, #1 │ │ │ │ - cmp r7, #8 │ │ │ │ - ble b532c <__cxa_atexit@plt+0xa7178> │ │ │ │ - ldr r7, [pc, #124] @ b5388 <__cxa_atexit@plt+0xa71d4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r7, #8 │ │ │ │ - bgt b5304 <__cxa_atexit@plt+0xa7150> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r3, [pc, #76] @ b5384 <__cxa_atexit@plt+0xa71d0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r2, [pc, #244] @ af288 <__cxa_atexit@plt+0xa10d4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #8]! │ │ │ │ + str r2, [r5] │ │ │ │ + str r8, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq b5368 <__cxa_atexit@plt+0xa71b4> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #8 │ │ │ │ - bne b5370 <__cxa_atexit@plt+0xa71bc> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r7, #1] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3efcd8 <__cxa_atexit@plt+0x3e1b24> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ b538c <__cxa_atexit@plt+0xa71d8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - addseq r5, r4, #212, 10 @ 0x35000000 │ │ │ │ - addseq r5, r4, #108, 10 @ 0x1b000000 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + beq af27c <__cxa_atexit@plt+0xa10c8> │ │ │ │ + ldr r2, [r0, #812] @ 0x32c │ │ │ │ + ldr r1, [r0, #820] @ 0x334 │ │ │ │ + ldr r4, [pc, #204] @ af28c <__cxa_atexit@plt+0xa10d8> │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r4, [r5, #8] │ │ │ │ + ldr r4, [r2, #12] │ │ │ │ + ldr r5, [r5, #4] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r4, #12] │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r1, #4] │ │ │ │ + ldr r4, [r1] │ │ │ │ + ldrd sl, [r2, #72] @ 0x48 │ │ │ │ + sub r6, r6, r4 │ │ │ │ + subs r4, sl, r6 │ │ │ │ + sbc r1, fp, #0 │ │ │ │ + str r4, [r2, #72] @ 0x48 │ │ │ │ + str r1, [r2, #76] @ 0x4c │ │ │ │ + mov r4, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r6, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + mov r1, r8 │ │ │ │ + mov r2, r7 │ │ │ │ + bl d0b0 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r6, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r6, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r4, [r0, #828] @ 0x33c │ │ │ │ + ldr r4, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r4, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r6, #72] @ 0x48 │ │ │ │ + sub r4, r1, r4 │ │ │ │ + adds r4, r8, r4 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r4, [r6, #72] @ 0x48 │ │ │ │ + str r3, [r6, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + ldr r1, [r7] │ │ │ │ + mov r4, r0 │ │ │ │ + bx r1 │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + @ instruction: 0x000001bc │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r4, [pc, #208] @ af374 <__cxa_atexit@plt+0xa11c0> │ │ │ │ + add r4, pc, r4 │ │ │ │ + ldr r3, [r0, #812] @ 0x32c │ │ │ │ + ldr r8, [r5, #8]! │ │ │ │ + str r4, [r5] │ │ │ │ + ldr r3, [r3, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r4, [r5, #-4] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r5, #4] │ │ │ │ + ldr r5, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #8 │ │ │ │ - bne b53bc <__cxa_atexit@plt+0xa7208> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r7, #1] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3efcd8 <__cxa_atexit@plt+0x3e1b24> │ │ │ │ - ldr r7, [pc, #12] @ b53d0 <__cxa_atexit@plt+0xa721c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - addseq r5, r4, #32, 10 @ 0x8000000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + ldr r2, [r5, #72] @ 0x48 │ │ │ │ + ldr r1, [r5, #76] @ 0x4c │ │ │ │ + sub r6, r6, r3 │ │ │ │ + subs r2, r2, r6 │ │ │ │ + sbc r3, r1, #0 │ │ │ │ + strd r2, [r5, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r8 │ │ │ │ + mov r2, r7 │ │ │ │ + bl d0b0 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq b540c <__cxa_atexit@plt+0xa7258> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bge b5420 <__cxa_atexit@plt+0xa726c> │ │ │ │ - ldr r7, [pc, #76] @ b544c <__cxa_atexit@plt+0xa7298> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r3, r7 │ │ │ │ - blt b53f8 <__cxa_atexit@plt+0xa7244> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bne b5438 <__cxa_atexit@plt+0xa7284> │ │ │ │ - ldr r7, [pc, #24] @ b5448 <__cxa_atexit@plt+0xa7294> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ b5450 <__cxa_atexit@plt+0xa729c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc af3ac <__cxa_atexit@plt+0xa11f8> │ │ │ │ + ldr r2, [pc, #28] @ af3b8 <__cxa_atexit@plt+0xa1204> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - addseq r5, r4, #172, 8 @ 0xac000000 │ │ │ │ - addseq r5, r4, #224, 8 @ 0xe0000000 │ │ │ │ - addseq r5, r4, #164, 8 @ 0xa4000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq fp, r4, #160, 10 @ 0x28000000 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi b54b0 <__cxa_atexit@plt+0xa72fc> │ │ │ │ - ldr r7, [pc, #96] @ b54d4 <__cxa_atexit@plt+0xa7320> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b54c0 <__cxa_atexit@plt+0xa730c> │ │ │ │ - ldr r7, [pc, #76] @ b54d8 <__cxa_atexit@plt+0xa7324> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq b54a4 <__cxa_atexit@plt+0xa72f0> │ │ │ │ - mov r7, r8 │ │ │ │ - b b50ec <__cxa_atexit@plt+0xa6f38> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ b54e0 <__cxa_atexit@plt+0xa732c> │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi af420 <__cxa_atexit@plt+0xa126c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc af428 <__cxa_atexit@plt+0xa1274> │ │ │ │ + ldr lr, [pc, #84] @ af444 <__cxa_atexit@plt+0xa1290> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #80] @ af448 <__cxa_atexit@plt+0xa1294> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r1, r6, #11 │ │ │ │ + str r1, [r5] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + mov r5, r2 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r3 │ │ │ │ + b af430 <__cxa_atexit@plt+0xa127c> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ af440 <__cxa_atexit@plt+0xa128c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ b54dc <__cxa_atexit@plt+0xa7328> │ │ │ │ - add r7, pc, r7 │ │ │ │ + rsbseq pc, r8, #196, 10 @ 0x31000000 │ │ │ │ + @ instruction: 0xfffffce0 │ │ │ │ + addseq fp, r4, #60, 4 @ 0xc0000003 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi af494 <__cxa_atexit@plt+0xa12e0> │ │ │ │ + ldr r2, [pc, #48] @ af4a0 <__cxa_atexit@plt+0xa12ec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq af48c <__cxa_atexit@plt+0xa12d8> │ │ │ │ + b af4ac <__cxa_atexit@plt+0xa12f8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0xfffffc5c │ │ │ │ - rsbseq sl, r8, #36, 26 @ 0x900 │ │ │ │ - rsbseq sl, r8, #56, 26 @ 0xe00 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r2, [pc, #240] @ af5a8 <__cxa_atexit@plt+0xa13f4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + str r2, [r5] │ │ │ │ + str r4, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq af59c <__cxa_atexit@plt+0xa13e8> │ │ │ │ + ldr r2, [r0, #812] @ 0x32c │ │ │ │ + ldr r1, [r0, #820] @ 0x334 │ │ │ │ + ldr r5, [pc, #200] @ af5ac <__cxa_atexit@plt+0xa13f8> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r1, #4] │ │ │ │ + ldr r5, [r1] │ │ │ │ + ldrd r8, [r2, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r6, r8, r6 │ │ │ │ + sbc r1, r9, #0 │ │ │ │ + str r6, [r2, #72] @ 0x48 │ │ │ │ + str r1, [r2, #76] @ 0x4c │ │ │ │ + mov r8, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r6, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl cff0 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r6, [r0, #812] @ 0x32c │ │ │ │ + ldr r4, [r0, #820] @ 0x334 │ │ │ │ + ldr r3, [r6, #12] │ │ │ │ + ldr r5, [r3, #12] │ │ │ │ + str r8, [r0, #828] @ 0x33c │ │ │ │ + ldr r2, [r4] │ │ │ │ + ldr r1, [r4, #4] │ │ │ │ + ldr r4, [r4, #28] │ │ │ │ + add r4, r2, r4, lsl #12 │ │ │ │ + sub r4, r4, #1 │ │ │ │ + str r4, [r0, #804] @ 0x324 │ │ │ │ + ldr r4, [r6, #72] @ 0x48 │ │ │ │ + ldr r9, [r6, #76] @ 0x4c │ │ │ │ + sub r2, r1, r2 │ │ │ │ + adds r2, r4, r2 │ │ │ │ + adc r9, r9, #0 │ │ │ │ + str r2, [r6, #72] @ 0x48 │ │ │ │ + str r9, [r6, #76] @ 0x4c │ │ │ │ + add fp, r3, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + ldr r1, [r7] │ │ │ │ + mov r4, r0 │ │ │ │ + bx r1 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + @ instruction: 0x000001b0 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r3, [pc, #200] @ af68c <__cxa_atexit@plt+0xa14d8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r4, #812] @ 0x32c │ │ │ │ + ldr r4, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [r2, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r5, #4] │ │ │ │ + ldr r5, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldr r2, [r5, #72] @ 0x48 │ │ │ │ + ldr r1, [r5, #76] @ 0x4c │ │ │ │ + sub r6, r6, r3 │ │ │ │ + subs r2, r2, r6 │ │ │ │ + sbc r3, r1, #0 │ │ │ │ + strd r2, [r5, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl cff0 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ b5518 <__cxa_atexit@plt+0xa7364> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc af6c4 <__cxa_atexit@plt+0xa1510> │ │ │ │ + ldr r2, [pc, #28] @ af6d0 <__cxa_atexit@plt+0xa151c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ b551c <__cxa_atexit@plt+0xa7368> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - mvn r7, r7 │ │ │ │ - tst r7, #3 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - addseq r5, r4, #60, 2 │ │ │ │ - addseq r5, r4, #180 @ 0xb4 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq fp, r4, #136, 4 @ 0x80000008 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b557c <__cxa_atexit@plt+0xa73c8> │ │ │ │ - ldr r7, [pc, #108] @ b55ac <__cxa_atexit@plt+0xa73f8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b558c <__cxa_atexit@plt+0xa73d8> │ │ │ │ - ldr r7, [pc, #88] @ b55b0 <__cxa_atexit@plt+0xa73fc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq b5570 <__cxa_atexit@plt+0xa73bc> │ │ │ │ - mov r7, r9 │ │ │ │ - b b50ec <__cxa_atexit@plt+0xa6f38> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ b55b8 <__cxa_atexit@plt+0xa7404> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - b b559c <__cxa_atexit@plt+0xa73e8> │ │ │ │ - ldr r7, [pc, #32] @ b55b4 <__cxa_atexit@plt+0xa7400> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bhi af728 <__cxa_atexit@plt+0xa1574> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc af730 <__cxa_atexit@plt+0xa157c> │ │ │ │ + ldr r1, [pc, #68] @ af74c <__cxa_atexit@plt+0xa1598> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #64] @ af750 <__cxa_atexit@plt+0xa159c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r1, sl} │ │ │ │ + str r9, [r2, #12] │ │ │ │ + sub r2, r6, #7 │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - mov r3, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - @ instruction: 0xfffffb90 │ │ │ │ - rsbseq sl, r8, #88, 24 @ 0x5800 │ │ │ │ - rsbseq sl, r8, #108, 24 @ 0x6c00 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi b5618 <__cxa_atexit@plt+0xa7464> │ │ │ │ - ldr r7, [pc, #96] @ b563c <__cxa_atexit@plt+0xa7488> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b5628 <__cxa_atexit@plt+0xa7474> │ │ │ │ - ldr r7, [pc, #76] @ b5640 <__cxa_atexit@plt+0xa748c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq b560c <__cxa_atexit@plt+0xa7458> │ │ │ │ - mov r7, r8 │ │ │ │ - b b50ec <__cxa_atexit@plt+0xa6f38> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ b5648 <__cxa_atexit@plt+0xa7494> │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r2 │ │ │ │ + b af738 <__cxa_atexit@plt+0xa1584> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ af748 <__cxa_atexit@plt+0xa1594> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ b5644 <__cxa_atexit@plt+0xa7490> │ │ │ │ - add r7, pc, r7 │ │ │ │ + rsbseq pc, r8, #192, 4 │ │ │ │ + @ instruction: 0xfffffd4c │ │ │ │ + addseq sl, r4, #36, 30 @ 0x90 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi af850 <__cxa_atexit@plt+0xa169c> │ │ │ │ + ldr r3, [pc, #228] @ af85c <__cxa_atexit@plt+0xa16a8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq af848 <__cxa_atexit@plt+0xa1694> │ │ │ │ + ldr r3, [r4, #812] @ 0x32c │ │ │ │ + ldr r2, [r4, #820] @ 0x334 │ │ │ │ + ldr r1, [pc, #200] @ af860 <__cxa_atexit@plt+0xa16ac> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r1, [r5] │ │ │ │ + str r5, [r0, #12] │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r2, #4] │ │ │ │ + ldr r5, [r2] │ │ │ │ + ldrd r0, [r3, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r0, r0, r6 │ │ │ │ + sbc r1, r1, #0 │ │ │ │ + strd r0, [r3, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r4, r0 │ │ │ │ + mov r0, r7 │ │ │ │ + bl d0bc │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0xfffffaf4 │ │ │ │ - rsbseq sl, r8, #188, 22 @ 0x2f000 │ │ │ │ - rsbseq sl, r8, #216, 22 @ 0x36000 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r4, lsr #3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r4, [r4, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #184] @ af934 <__cxa_atexit@plt+0xa1780> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [r4, #12] │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + ldr r7, [r0, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r7, #4] │ │ │ │ + ldr r7, [r0, #812] @ 0x32c │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldrd r2, [r7, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r2, r2, r6 │ │ │ │ + sbc r3, r3, #0 │ │ │ │ + strd r2, [r7, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl d0bc │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ b5680 <__cxa_atexit@plt+0xa74cc> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc af96c <__cxa_atexit@plt+0xa17b8> │ │ │ │ + ldr r2, [pc, #28] @ af978 <__cxa_atexit@plt+0xa17c4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ b5684 <__cxa_atexit@plt+0xa74d0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - mvn r7, r7 │ │ │ │ - tst r7, #3 │ │ │ │ - addeq r3, r2, #2 │ │ │ │ - mov r7, r3 │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - addseq r4, r4, #84, 30 @ 0x150 │ │ │ │ - addseq r4, r4, #204, 30 @ 0x330 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq sl, r4, #224, 30 @ 0x380 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b56e4 <__cxa_atexit@plt+0xa7530> │ │ │ │ - ldr r7, [pc, #96] @ b5708 <__cxa_atexit@plt+0xa7554> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8, r9} │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b56f4 <__cxa_atexit@plt+0xa7540> │ │ │ │ - ldr r7, [pc, #76] @ b570c <__cxa_atexit@plt+0xa7558> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq b56d8 <__cxa_atexit@plt+0xa7524> │ │ │ │ - mov r7, r8 │ │ │ │ - b b50ec <__cxa_atexit@plt+0xa6f38> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ b5714 <__cxa_atexit@plt+0xa7560> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ b5710 <__cxa_atexit@plt+0xa755c> │ │ │ │ + bhi af9cc <__cxa_atexit@plt+0xa1818> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc af9d4 <__cxa_atexit@plt+0xa1820> │ │ │ │ + ldr r1, [pc, #64] @ af9f0 <__cxa_atexit@plt+0xa183c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #60] @ af9f4 <__cxa_atexit@plt+0xa1840> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r1, r9} │ │ │ │ + sub r2, r6, #3 │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r2 │ │ │ │ + b af9dc <__cxa_atexit@plt+0xa1828> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ af9ec <__cxa_atexit@plt+0xa1838> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0xfffffa28 │ │ │ │ - rsbseq sl, r8, #240, 20 @ 0xf0000 │ │ │ │ - rsbseq sl, r8, #16, 22 @ 0x4000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r7, r7 │ │ │ │ - mov r3, #8 │ │ │ │ + rsbseq pc, r8, #32 │ │ │ │ + @ instruction: 0xfffffdac │ │ │ │ + addseq sl, r4, #124, 24 @ 0x7c00 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi afaf4 <__cxa_atexit@plt+0xa1940> │ │ │ │ + ldr r3, [pc, #228] @ afb00 <__cxa_atexit@plt+0xa194c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - moveq r3, #4 │ │ │ │ - ldr r7, [r5, r3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ + beq afaec <__cxa_atexit@plt+0xa1938> │ │ │ │ + ldr r3, [r4, #812] @ 0x32c │ │ │ │ + ldr r2, [r4, #820] @ 0x334 │ │ │ │ + ldr r1, [pc, #200] @ afb04 <__cxa_atexit@plt+0xa1950> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r1, [r5] │ │ │ │ + str r5, [r0, #12] │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r2, #4] │ │ │ │ + ldr r5, [r2] │ │ │ │ + ldrd r0, [r3, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r0, r0, r6 │ │ │ │ + sbc r1, r1, #0 │ │ │ │ + strd r0, [r3, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r4, r0 │ │ │ │ + mov r0, r7 │ │ │ │ + bl cf90 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #12 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi b57a0 <__cxa_atexit@plt+0xa75ec> │ │ │ │ - ldr r7, [pc, #108] @ b57d0 <__cxa_atexit@plt+0xa761c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b57b0 <__cxa_atexit@plt+0xa75fc> │ │ │ │ - ldr r7, [pc, #88] @ b57d4 <__cxa_atexit@plt+0xa7620> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq b5794 <__cxa_atexit@plt+0xa75e0> │ │ │ │ - mov r7, r9 │ │ │ │ - b b50ec <__cxa_atexit@plt+0xa6f38> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ b57dc <__cxa_atexit@plt+0xa7628> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ b57d8 <__cxa_atexit@plt+0xa7624> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r3, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0xfffff96c │ │ │ │ - rsbseq sl, r8, #52, 20 @ 0x34000 │ │ │ │ - rsbseq sl, r8, #88, 20 @ 0x58000 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r4, lsr #3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r4, [r4, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #184] @ afbd8 <__cxa_atexit@plt+0xa1a24> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [r4, #12] │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + ldr r7, [r0, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r7, #4] │ │ │ │ + ldr r7, [r0, #812] @ 0x32c │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldrd r2, [r7, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r2, r2, r6 │ │ │ │ + sbc r3, r3, #0 │ │ │ │ + strd r2, [r7, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl cf90 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ b5814 <__cxa_atexit@plt+0xa7660> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc afc10 <__cxa_atexit@plt+0xa1a5c> │ │ │ │ + ldr r2, [pc, #28] @ afc1c <__cxa_atexit@plt+0xa1a68> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ b5818 <__cxa_atexit@plt+0xa7664> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - mvn r7, r7 │ │ │ │ - tst r7, #3 │ │ │ │ - addeq r3, r2, #2 │ │ │ │ - mov r7, r3 │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - addseq r4, r4, #192, 26 @ 0x3000 │ │ │ │ - addseq r4, r4, #56, 28 @ 0x380 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq sl, r4, #60, 26 @ 0xf00 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b5878 <__cxa_atexit@plt+0xa76c4> │ │ │ │ - ldr r7, [pc, #96] @ b589c <__cxa_atexit@plt+0xa76e8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8, r9} │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b5888 <__cxa_atexit@plt+0xa76d4> │ │ │ │ - ldr r7, [pc, #76] @ b58a0 <__cxa_atexit@plt+0xa76ec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq b586c <__cxa_atexit@plt+0xa76b8> │ │ │ │ - mov r7, r8 │ │ │ │ - b b50ec <__cxa_atexit@plt+0xa6f38> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ b58a8 <__cxa_atexit@plt+0xa76f4> │ │ │ │ + bhi afc70 <__cxa_atexit@plt+0xa1abc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc afc78 <__cxa_atexit@plt+0xa1ac4> │ │ │ │ + ldr r1, [pc, #64] @ afc94 <__cxa_atexit@plt+0xa1ae0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #60] @ afc98 <__cxa_atexit@plt+0xa1ae4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r1, r9} │ │ │ │ + sub r2, r6, #3 │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r2 │ │ │ │ + b afc80 <__cxa_atexit@plt+0xa1acc> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ afc90 <__cxa_atexit@plt+0xa1adc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ b58a4 <__cxa_atexit@plt+0xa76f0> │ │ │ │ + rsbseq lr, r8, #128, 26 @ 0x2000 │ │ │ │ + @ instruction: 0xfffffdac │ │ │ │ + addseq sl, r4, #216, 18 @ 0x360000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi afd74 <__cxa_atexit@plt+0xa1bc0> │ │ │ │ + ldr r5, [r4, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #196] @ afd84 <__cxa_atexit@plt+0xa1bd0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + ldr r5, [r5, #12] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r7, [r4, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r7, #4] │ │ │ │ + ldr r7, [r4, #812] @ 0x32c │ │ │ │ + ldr r5, [r4, #820] @ 0x334 │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldrd r0, [r7, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r0, r0, r6 │ │ │ │ + sbc r1, r1, #0 │ │ │ │ + strd r0, [r7, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r4, r0 │ │ │ │ + bl cf9c │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + ldr r7, [pc, #12] @ afd88 <__cxa_atexit@plt+0xa1bd4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0xfffff894 │ │ │ │ - rsbseq sl, r8, #92, 18 @ 0x170000 │ │ │ │ - rsbseq sl, r8, #132, 18 @ 0x210000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r7, r7 │ │ │ │ - mov r3, #4 │ │ │ │ - tst r7, #3 │ │ │ │ - moveq r3, #8 │ │ │ │ - ldr r7, [r5, r3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ - rsbseq sl, r8, #40, 18 @ 0xa0000 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + rsbseq lr, r8, #144, 24 @ 0x9000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi b592c <__cxa_atexit@plt+0xa7778> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq b5924 <__cxa_atexit@plt+0xa7770> │ │ │ │ - ldr r8, [pc, #40] @ b5934 <__cxa_atexit@plt+0xa7780> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #36] @ b5938 <__cxa_atexit@plt+0xa7784> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r9 │ │ │ │ - b 1fe8ed4 <__cxa_atexit@plt+0x1fdad20> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc afdc0 <__cxa_atexit@plt+0xa1c0c> │ │ │ │ + ldr r2, [pc, #28] @ afdcc <__cxa_atexit@plt+0xa1c18> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - subseq sl, lr, #753664 @ 0xb8000 │ │ │ │ - addseq r4, r4, #184, 24 @ 0xb800 │ │ │ │ - rsbseq sl, r8, #204, 16 @ 0xcc0000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq sl, r4, #244, 16 @ 0xf40000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b5984 <__cxa_atexit@plt+0xa77d0> │ │ │ │ - ldr r7, [pc, #52] @ b5994 <__cxa_atexit@plt+0xa77e0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq b5978 <__cxa_atexit@plt+0xa77c4> │ │ │ │ - mov r7, r8 │ │ │ │ - b b59a8 <__cxa_atexit@plt+0xa77f4> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ b5998 <__cxa_atexit@plt+0xa77e4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsbseq sl, r8, #152, 16 @ 0x980000 │ │ │ │ - rsbseq sl, r8, #112, 16 @ 0x700000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq b5a24 <__cxa_atexit@plt+0xa7870> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #148] @ b5a5c <__cxa_atexit@plt+0xa78a8> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi afe08 <__cxa_atexit@plt+0xa1c54> │ │ │ │ + ldr r2, [pc, #40] @ afe18 <__cxa_atexit@plt+0xa1c64> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq b5a10 <__cxa_atexit@plt+0xa785c> │ │ │ │ - ldr r3, [r5] │ │ │ │ - cmp r2, #3 │ │ │ │ - beq b5a34 <__cxa_atexit@plt+0xa7880> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bne b5a48 <__cxa_atexit@plt+0xa7894> │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - ldr r3, [pc, #96] @ b5a60 <__cxa_atexit@plt+0xa78ac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq b5a1c <__cxa_atexit@plt+0xa7868> │ │ │ │ - b b5afc <__cxa_atexit@plt+0xa7948> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [pc, #36] @ afe1c <__cxa_atexit@plt+0xa1c68> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r2, r2, #1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + ldr r7, [pc, #16] @ afe20 <__cxa_atexit@plt+0xa1c6c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b b59c0 <__cxa_atexit@plt+0xa780c> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r3, r7 │ │ │ │ - beq b59f4 <__cxa_atexit@plt+0xa7840> │ │ │ │ - ldr r7, [pc, #20] @ b5a64 <__cxa_atexit@plt+0xa78b0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - addseq r4, r4, #224, 22 @ 0x38000 │ │ │ │ - rsbseq sl, r8, #164, 14 @ 0x2900000 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ + rsbseq lr, r8, #28, 24 @ 0x1c00 │ │ │ │ + addseq sl, r4, #60, 16 @ 0x3c0000 │ │ │ │ + rsbseq lr, r8, #0, 24 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r7, [r5, #8]! │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - and r0, r2, #3 │ │ │ │ - cmp r0, #3 │ │ │ │ - beq b5abc <__cxa_atexit@plt+0xa7908> │ │ │ │ - sub r2, r0, #1 │ │ │ │ - cmp r1, r2 │ │ │ │ - bne b5ad0 <__cxa_atexit@plt+0xa791c> │ │ │ │ - ldr r3, [pc, #68] @ b5ae8 <__cxa_atexit@plt+0xa7934> │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi aff20 <__cxa_atexit@plt+0xa1d6c> │ │ │ │ + ldr r3, [pc, #228] @ aff2c <__cxa_atexit@plt+0xa1d78> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq b5ab4 <__cxa_atexit@plt+0xa7900> │ │ │ │ - b b5afc <__cxa_atexit@plt+0xa7948> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - bic r2, r2, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - cmp r1, r2 │ │ │ │ - beq b5a9c <__cxa_atexit@plt+0xa78e8> │ │ │ │ - ldr r7, [pc, #20] @ b5aec <__cxa_atexit@plt+0xa7938> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r3, #16]! │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - addseq r4, r4, #88, 22 @ 0x16000 │ │ │ │ - rsbseq sl, r8, #28, 14 @ 0x700000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r2, [r7, #-2] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - cmp r2, #8 │ │ │ │ - beq b5b58 <__cxa_atexit@plt+0xa79a4> │ │ │ │ - cmp r2, #12 │ │ │ │ - bne b5b9c <__cxa_atexit@plt+0xa79e8> │ │ │ │ - ldr r2, [pc, #152] @ b5bc0 <__cxa_atexit@plt+0xa7a0c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r3, #1] │ │ │ │ - stm r5, {r2, r8} │ │ │ │ - tst r7, #3 │ │ │ │ - beq b5bb0 <__cxa_atexit@plt+0xa79fc> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #12 │ │ │ │ - bne b5b84 <__cxa_atexit@plt+0xa79d0> │ │ │ │ - ldr r9, [r7, #1] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 3efcc8 <__cxa_atexit@plt+0x3e1b14> │ │ │ │ - ldr r2, [pc, #92] @ b5bbc <__cxa_atexit@plt+0xa7a08> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r3, #1] │ │ │ │ - stm r5, {r2, r8} │ │ │ │ - tst r7, #3 │ │ │ │ - beq b5bb0 <__cxa_atexit@plt+0xa79fc> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #8 │ │ │ │ - beq b5b4c <__cxa_atexit@plt+0xa7998> │ │ │ │ - ldr r7, [pc, #56] @ b5bc4 <__cxa_atexit@plt+0xa7a10> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [pc, #48] @ b5bc8 <__cxa_atexit@plt+0xa7a14> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ b5bb8 <__cxa_atexit@plt+0xa7a04> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ + beq aff18 <__cxa_atexit@plt+0xa1d64> │ │ │ │ + ldr r3, [r4, #812] @ 0x32c │ │ │ │ + ldr r2, [r4, #820] @ 0x334 │ │ │ │ + ldr r1, [pc, #200] @ aff30 <__cxa_atexit@plt+0xa1d7c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r1, [r5] │ │ │ │ + str r5, [r0, #12] │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r2, #4] │ │ │ │ + ldr r5, [r2] │ │ │ │ + ldrd r0, [r3, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r0, r0, r6 │ │ │ │ + sbc r1, r1, #0 │ │ │ │ + strd r0, [r3, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r4, r0 │ │ │ │ + mov r0, r7 │ │ │ │ + bl cf30 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - addseq r4, r4, #12, 20 @ 0xc000 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - rsbseq sl, r8, #136, 12 @ 0x8800000 │ │ │ │ - rsbseq sl, r8, #124, 12 @ 0x7c00000 │ │ │ │ - rsbseq sl, r8, #64, 12 @ 0x4000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #12 │ │ │ │ - bne b5bfc <__cxa_atexit@plt+0xa7a48> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r7, #1] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 3efcc8 <__cxa_atexit@plt+0x3e1b14> │ │ │ │ - ldr r7, [pc, #16] @ b5c14 <__cxa_atexit@plt+0xa7a60> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [pc, #8] @ b5c18 <__cxa_atexit@plt+0xa7a64> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - rsbseq sl, r8, #16, 12 @ 0x1000000 │ │ │ │ - rsbseq sl, r8, #4, 12 @ 0x400000 │ │ │ │ - rsbseq sl, r8, #240, 10 @ 0x3c000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #8 │ │ │ │ - bne b5c4c <__cxa_atexit@plt+0xa7a98> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r7, #1] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 3efcc8 <__cxa_atexit@plt+0x3e1b14> │ │ │ │ - ldr r7, [pc, #16] @ b5c64 <__cxa_atexit@plt+0xa7ab0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [pc, #8] @ b5c68 <__cxa_atexit@plt+0xa7ab4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - rsbseq sl, r8, #192, 10 @ 0x30000000 │ │ │ │ - rsbseq sl, r8, #180, 10 @ 0x2d000000 │ │ │ │ - rsbseq sl, r8, #172, 10 @ 0x2b000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi b5ccc <__cxa_atexit@plt+0xa7b18> │ │ │ │ - ldr r7, [pc, #96] @ b5cf0 <__cxa_atexit@plt+0xa7b3c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b5cdc <__cxa_atexit@plt+0xa7b28> │ │ │ │ - ldr r7, [pc, #76] @ b5cf4 <__cxa_atexit@plt+0xa7b40> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq b5cc0 <__cxa_atexit@plt+0xa7b0c> │ │ │ │ - mov r7, r8 │ │ │ │ - b b59a8 <__cxa_atexit@plt+0xa77f4> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ b5cfc <__cxa_atexit@plt+0xa7b48> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ b5cf8 <__cxa_atexit@plt+0xa7b44> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0xfffffcfc │ │ │ │ - rsbseq sl, r8, #64, 10 @ 0x10000000 │ │ │ │ - rsbseq sl, r8, #88, 10 @ 0x16000000 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r4, lsr #3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r4, [r4, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #184] @ b0004 <__cxa_atexit@plt+0xa1e50> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [r4, #12] │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + ldr r7, [r0, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r7, #4] │ │ │ │ + ldr r7, [r0, #812] @ 0x32c │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldrd r2, [r7, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r2, r2, r6 │ │ │ │ + sbc r3, r3, #0 │ │ │ │ + strd r2, [r7, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl cf30 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ b5d34 <__cxa_atexit@plt+0xa7b80> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b003c <__cxa_atexit@plt+0xa1e88> │ │ │ │ + ldr r2, [pc, #28] @ b0048 <__cxa_atexit@plt+0xa1e94> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ b5d38 <__cxa_atexit@plt+0xa7b84> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - addseq r4, r4, #32, 18 @ 0x80000 │ │ │ │ - addseq r4, r4, #152, 16 @ 0x980000 │ │ │ │ - rsbseq sl, r8, #196, 8 @ 0xc4000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi b5d90 <__cxa_atexit@plt+0xa7bdc> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq b5d88 <__cxa_atexit@plt+0xa7bd4> │ │ │ │ - ldr r8, [pc, #40] @ b5d98 <__cxa_atexit@plt+0xa7be4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #36] @ b5d9c <__cxa_atexit@plt+0xa7be8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r9 │ │ │ │ - b 1fe8ed4 <__cxa_atexit@plt+0x1fdad20> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - subseq sl, lr, #148, 8 @ 0x94000000 │ │ │ │ - addseq r4, r4, #84, 16 @ 0x540000 │ │ │ │ - rsbseq sl, r8, #252, 8 @ 0xfc000000 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq sl, r4, #120, 12 @ 0x7800000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b5de8 <__cxa_atexit@plt+0xa7c34> │ │ │ │ - ldr r7, [pc, #52] @ b5df8 <__cxa_atexit@plt+0xa7c44> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq b5ddc <__cxa_atexit@plt+0xa7c28> │ │ │ │ - mov r7, r8 │ │ │ │ - b b5e0c <__cxa_atexit@plt+0xa7c58> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ b5dfc <__cxa_atexit@plt+0xa7c48> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b009c <__cxa_atexit@plt+0xa1ee8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b00a4 <__cxa_atexit@plt+0xa1ef0> │ │ │ │ + ldr r1, [pc, #64] @ b00c0 <__cxa_atexit@plt+0xa1f0c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #60] @ b00c4 <__cxa_atexit@plt+0xa1f10> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r1, r9} │ │ │ │ + sub r2, r6, #3 │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r2 │ │ │ │ + b b00ac <__cxa_atexit@plt+0xa1ef8> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ b00bc <__cxa_atexit@plt+0xa1f08> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsbseq sl, r8, #200, 8 @ 0xc8000000 │ │ │ │ - rsbseq sl, r8, #160, 8 @ 0xa0000000 │ │ │ │ + rsbseq lr, r8, #96, 18 @ 0x180000 │ │ │ │ + @ instruction: 0xfffffdac │ │ │ │ + addseq sl, r4, #172, 10 @ 0x2b000000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #116] @ b5e8c <__cxa_atexit@plt+0xa7cd8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r5] │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq b5e64 <__cxa_atexit@plt+0xa7cb0> │ │ │ │ - ldr r7, [r5] │ │ │ │ - sub r3, r2, #1 │ │ │ │ - cmp r7, r3 │ │ │ │ - bne b5e70 <__cxa_atexit@plt+0xa7cbc> │ │ │ │ - ldr r3, [pc, #64] @ b5e90 <__cxa_atexit@plt+0xa7cdc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq b5e84 <__cxa_atexit@plt+0xa7cd0> │ │ │ │ - b b5f04 <__cxa_atexit@plt+0xa7d50> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ b5e94 <__cxa_atexit@plt+0xa7ce0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - addseq r4, r4, #184, 14 @ 0x2e00000 │ │ │ │ - rsbseq sl, r8, #8, 8 @ 0x8000000 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bne b5ed4 <__cxa_atexit@plt+0xa7d20> │ │ │ │ - ldr r3, [pc, #48] @ b5ef0 <__cxa_atexit@plt+0xa7d3c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8]! │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq b5ee8 <__cxa_atexit@plt+0xa7d34> │ │ │ │ - b b5f04 <__cxa_atexit@plt+0xa7d50> │ │ │ │ - ldr r7, [pc, #24] @ b5ef4 <__cxa_atexit@plt+0xa7d40> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - addseq r4, r4, #84, 14 @ 0x1500000 │ │ │ │ - rsbseq sl, r8, #168, 6 @ 0xa0000002 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne b5f34 <__cxa_atexit@plt+0xa7d80> │ │ │ │ - ldr r2, [pc, #76] @ b5f6c <__cxa_atexit@plt+0xa7db8> │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi b0110 <__cxa_atexit@plt+0xa1f5c> │ │ │ │ + ldr r2, [pc, #48] @ b011c <__cxa_atexit@plt+0xa1f68> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [r3, #2] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq b5f60 <__cxa_atexit@plt+0xa7dac> │ │ │ │ - b b5f7c <__cxa_atexit@plt+0xa7dc8> │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - ldr r3, [r3, #11] │ │ │ │ - ldr r0, [pc, #32] @ b5f68 <__cxa_atexit@plt+0xa7db4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - stm r5, {r1, r2} │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq b5f60 <__cxa_atexit@plt+0xa7dac> │ │ │ │ - b b6130 <__cxa_atexit@plt+0xa7f7c> │ │ │ │ + beq b0108 <__cxa_atexit@plt+0xa1f54> │ │ │ │ + b b0128 <__cxa_atexit@plt+0xa1f74> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror #3 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - rsbseq sl, r8, #48, 6 @ 0xc0000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne b5fec <__cxa_atexit@plt+0xa7e38> │ │ │ │ - ldr r2, [pc, #168] @ b6038 <__cxa_atexit@plt+0xa7e84> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - ands r2, r3, #3 │ │ │ │ - beq b6004 <__cxa_atexit@plt+0xa7e50> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq b6018 <__cxa_atexit@plt+0xa7e64> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #132] @ b603c <__cxa_atexit@plt+0xa7e88> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq b6010 <__cxa_atexit@plt+0xa7e5c> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq b6028 <__cxa_atexit@plt+0xa7e74> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #104] @ b6040 <__cxa_atexit@plt+0xa7e8c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - cmp r3, r7 │ │ │ │ - addeq r2, r2, #4 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r2] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #80] @ b6044 <__cxa_atexit@plt+0xa7e90> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [pc, #72] @ b6048 <__cxa_atexit@plt+0xa7e94> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b b5fb0 <__cxa_atexit@plt+0xa7dfc> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b b5fd0 <__cxa_atexit@plt+0xa7e1c> │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - addseq r4, r4, #96, 12 @ 0x6000000 │ │ │ │ - rsbseq sl, r8, #180, 4 @ 0x4000000b │ │ │ │ - rsbseq sl, r8, #168, 4 @ 0x8000000a │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq b60b0 <__cxa_atexit@plt+0xa7efc> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #92] @ b60d0 <__cxa_atexit@plt+0xa7f1c> │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r2, [pc, #240] @ b0224 <__cxa_atexit@plt+0xa2070> │ │ │ │ add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq b60a8 <__cxa_atexit@plt+0xa7ef4> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq b60c0 <__cxa_atexit@plt+0xa7f0c> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #64] @ b60d4 <__cxa_atexit@plt+0xa7f20> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - cmp r3, r7 │ │ │ │ - addeq r2, r2, #4 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r2] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b b606c <__cxa_atexit@plt+0xa7eb8> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b b608c <__cxa_atexit@plt+0xa7ed8> │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - addseq r4, r4, #164, 10 @ 0x29000000 │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + str r2, [r5] │ │ │ │ + str r4, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b0218 <__cxa_atexit@plt+0xa2064> │ │ │ │ + ldr r2, [r0, #812] @ 0x32c │ │ │ │ + ldr r1, [r0, #820] @ 0x334 │ │ │ │ + ldr r5, [pc, #200] @ b0228 <__cxa_atexit@plt+0xa2074> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r1, #4] │ │ │ │ + ldr r5, [r1] │ │ │ │ + ldrd r8, [r2, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r6, r8, r6 │ │ │ │ + sbc r1, r9, #0 │ │ │ │ + str r6, [r2, #72] @ 0x48 │ │ │ │ + str r1, [r2, #76] @ 0x4c │ │ │ │ + mov r8, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r6, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl cee8 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r6, [r0, #812] @ 0x32c │ │ │ │ + ldr r4, [r0, #820] @ 0x334 │ │ │ │ + ldr r3, [r6, #12] │ │ │ │ + ldr r5, [r3, #12] │ │ │ │ + str r8, [r0, #828] @ 0x33c │ │ │ │ + ldr r2, [r4] │ │ │ │ + ldr r1, [r4, #4] │ │ │ │ + ldr r4, [r4, #28] │ │ │ │ + add r4, r2, r4, lsl #12 │ │ │ │ + sub r4, r4, #1 │ │ │ │ + str r4, [r0, #804] @ 0x324 │ │ │ │ + ldr r4, [r6, #72] @ 0x48 │ │ │ │ + ldr r9, [r6, #76] @ 0x4c │ │ │ │ + sub r2, r1, r2 │ │ │ │ + adds r2, r4, r2 │ │ │ │ + adc r9, r9, #0 │ │ │ │ + str r2, [r6, #72] @ 0x48 │ │ │ │ + str r9, [r6, #76] @ 0x4c │ │ │ │ + add fp, r3, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + ldr r1, [r7] │ │ │ │ + mov r4, r0 │ │ │ │ + bx r1 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + @ instruction: 0x000001b0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq b6110 <__cxa_atexit@plt+0xa7f5c> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #36] @ b6120 <__cxa_atexit@plt+0xa7f6c> │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r3, [pc, #200] @ b0308 <__cxa_atexit@plt+0xa2154> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r4, #812] @ 0x32c │ │ │ │ + ldr r4, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [r2, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r5, #4] │ │ │ │ + ldr r5, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldr r2, [r5, #72] @ 0x48 │ │ │ │ + ldr r1, [r5, #76] @ 0x4c │ │ │ │ + sub r6, r6, r3 │ │ │ │ + subs r2, r2, r6 │ │ │ │ + sbc r3, r1, #0 │ │ │ │ + strd r2, [r5, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl cee8 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b0340 <__cxa_atexit@plt+0xa218c> │ │ │ │ + ldr r2, [pc, #28] @ b034c <__cxa_atexit@plt+0xa2198> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - cmp r3, r7 │ │ │ │ - addeq r2, r2, #4 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r2] │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b b60f4 <__cxa_atexit@plt+0xa7f40> │ │ │ │ - addseq r4, r4, #60, 10 @ 0xf000000 │ │ │ │ - rsbseq sl, r8, #124, 2 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne b6154 <__cxa_atexit@plt+0xa7fa0> │ │ │ │ - ldr r7, [pc, #168] @ b61ec <__cxa_atexit@plt+0xa8038> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #16 │ │ │ │ - ldr r0, [pc, #160] @ b61f0 <__cxa_atexit@plt+0xa803c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr r0, [pc, #124] @ b61e4 <__cxa_atexit@plt+0xa8030> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r0, [r3, #-8]! │ │ │ │ - ands r1, r2, #3 │ │ │ │ - beq b61b8 <__cxa_atexit@plt+0xa8004> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - cmp r1, #3 │ │ │ │ - beq b61d4 <__cxa_atexit@plt+0xa8020> │ │ │ │ - sub r2, r1, #1 │ │ │ │ - ldr r1, [pc, #72] @ b61e8 <__cxa_atexit@plt+0xa8034> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq sl, r4, #116, 6 @ 0xd0000001 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b03a4 <__cxa_atexit@plt+0xa21f0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b03ac <__cxa_atexit@plt+0xa21f8> │ │ │ │ + ldr r1, [pc, #68] @ b03c8 <__cxa_atexit@plt+0xa2214> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq b61c8 <__cxa_atexit@plt+0xa8014> │ │ │ │ - mov r5, r3 │ │ │ │ - b b6254 <__cxa_atexit@plt+0xa80a0> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [pc, #64] @ b03cc <__cxa_atexit@plt+0xa2218> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r1, sl} │ │ │ │ + str r9, [r2, #12] │ │ │ │ + sub r2, r6, #7 │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - bic r2, r2, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - b b6198 <__cxa_atexit@plt+0xa7fe4> │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - rsbseq sl, r8, #100, 2 │ │ │ │ - rsbseq sl, r8, #88, 2 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq b6238 <__cxa_atexit@plt+0xa8084> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #44] @ b6248 <__cxa_atexit@plt+0xa8094> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5, #20] │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq b6230 <__cxa_atexit@plt+0xa807c> │ │ │ │ - b b6254 <__cxa_atexit@plt+0xa80a0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b b6214 <__cxa_atexit@plt+0xa8060> │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r5, lsl #4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq b6304 <__cxa_atexit@plt+0xa8150> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bne b6318 <__cxa_atexit@plt+0xa8164> │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - ldr r7, [pc, #208] @ b634c <__cxa_atexit@plt+0xa8198> │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r2 │ │ │ │ + b b03b4 <__cxa_atexit@plt+0xa2200> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ b03c4 <__cxa_atexit@plt+0xa2210> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ands r2, r3, #3 │ │ │ │ - beq b62d8 <__cxa_atexit@plt+0xa8124> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - cmp r2, #3 │ │ │ │ - beq b632c <__cxa_atexit@plt+0xa8178> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r3, [pc, #176] @ b6350 <__cxa_atexit@plt+0xa819c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + rsbseq lr, r8, #92, 12 @ 0x5c00000 │ │ │ │ + @ instruction: 0xfffffd4c │ │ │ │ + addseq sl, r4, #168, 4 @ 0x8000000a │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi b04cc <__cxa_atexit@plt+0xa2318> │ │ │ │ + ldr r3, [pc, #228] @ b04d8 <__cxa_atexit@plt+0xa2324> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r2, [r5, #20] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq b62e4 <__cxa_atexit@plt+0xa8130> │ │ │ │ - cmp r3, #3 │ │ │ │ - beq b633c <__cxa_atexit@plt+0xa8188> │ │ │ │ - sub r1, r3, #1 │ │ │ │ - add r3, r5, #24 │ │ │ │ - cmp r2, r1 │ │ │ │ - bne b62ec <__cxa_atexit@plt+0xa8138> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3efcc8 <__cxa_atexit@plt+0x3e1b14> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ + tst r7, #3 │ │ │ │ + beq b04c4 <__cxa_atexit@plt+0xa2310> │ │ │ │ + ldr r3, [r4, #812] @ 0x32c │ │ │ │ + ldr r2, [r4, #820] @ 0x334 │ │ │ │ + ldr r1, [pc, #200] @ b04dc <__cxa_atexit@plt+0xa2328> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r1, [r5] │ │ │ │ + str r5, [r0, #12] │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r2, #4] │ │ │ │ + ldr r5, [r2] │ │ │ │ + ldrd r0, [r3, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r0, r0, r6 │ │ │ │ + sbc r1, r1, #0 │ │ │ │ + strd r0, [r3, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r4, r0 │ │ │ │ + mov r0, r7 │ │ │ │ + bl ce70 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #100] @ b6358 <__cxa_atexit@plt+0xa81a4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r3] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r3, r7 │ │ │ │ - beq b6270 <__cxa_atexit@plt+0xa80bc> │ │ │ │ - ldr r7, [pc, #52] @ b6354 <__cxa_atexit@plt+0xa81a0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r2, [r3, #-2] │ │ │ │ - b b6298 <__cxa_atexit@plt+0xa80e4> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r1, [r3, #-2] │ │ │ │ - b b62bc <__cxa_atexit@plt+0xa8108> │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - andeq r0, r0, r8, ror #2 │ │ │ │ - addseq r4, r4, #16, 6 @ 0x40000000 │ │ │ │ - addseq r4, r4, #60, 6 @ 0xf0000000 │ │ │ │ - andeq r0, r0, r5, lsl #6 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r4, lsr #3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq b63dc <__cxa_atexit@plt+0xa8228> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r3, [pc, #120] @ b63fc <__cxa_atexit@plt+0xa8248> │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r4, [r4, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #184] @ b05b0 <__cxa_atexit@plt+0xa23fc> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r2, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq b63bc <__cxa_atexit@plt+0xa8208> │ │ │ │ - cmp r3, #3 │ │ │ │ - beq b63ec <__cxa_atexit@plt+0xa8238> │ │ │ │ - sub r1, r3, #1 │ │ │ │ - add r3, r5, #24 │ │ │ │ - cmp r2, r1 │ │ │ │ - bne b63c4 <__cxa_atexit@plt+0xa8210> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3efcc8 <__cxa_atexit@plt+0x3e1b14> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ b6400 <__cxa_atexit@plt+0xa824c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r2, [r3, #-2] │ │ │ │ - b b637c <__cxa_atexit@plt+0xa81c8> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r1, [r3, #-2] │ │ │ │ - b b63a0 <__cxa_atexit@plt+0xa81ec> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - addseq r4, r4, #100, 4 @ 0x40000006 │ │ │ │ - andeq r0, r0, r5, asr #6 │ │ │ │ + ldr r3, [r4, #12] │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + ldr r7, [r0, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r7, #4] │ │ │ │ + ldr r7, [r0, #812] @ 0x32c │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldrd r2, [r7, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r2, r2, r6 │ │ │ │ + sbc r3, r3, #0 │ │ │ │ + strd r2, [r7, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl ce70 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #3 │ │ │ │ - beq b6454 <__cxa_atexit@plt+0xa82a0> │ │ │ │ - sub r1, r3, #1 │ │ │ │ - add r3, r5, #24 │ │ │ │ - cmp r2, r1 │ │ │ │ - bne b643c <__cxa_atexit@plt+0xa8288> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3efcc8 <__cxa_atexit@plt+0x3e1b14> │ │ │ │ - ldr r7, [pc, #32] @ b6464 <__cxa_atexit@plt+0xa82b0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b05e8 <__cxa_atexit@plt+0xa2434> │ │ │ │ + ldr r2, [pc, #28] @ b05f4 <__cxa_atexit@plt+0xa2440> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r1, [r3, #-2] │ │ │ │ - b b6420 <__cxa_atexit@plt+0xa826c> │ │ │ │ - addseq r4, r4, #236, 2 @ 0x3b │ │ │ │ - rsbseq r9, r8, #68, 28 @ 0x440 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq sl, r4, #204 @ 0xcc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b64c8 <__cxa_atexit@plt+0xa8314> │ │ │ │ - ldr r7, [pc, #96] @ b64ec <__cxa_atexit@plt+0xa8338> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b64d8 <__cxa_atexit@plt+0xa8324> │ │ │ │ - ldr r7, [pc, #76] @ b64f0 <__cxa_atexit@plt+0xa833c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq b64bc <__cxa_atexit@plt+0xa8308> │ │ │ │ - mov r7, r8 │ │ │ │ - b b5e0c <__cxa_atexit@plt+0xa7c58> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ b64f8 <__cxa_atexit@plt+0xa8344> │ │ │ │ + bhi b0648 <__cxa_atexit@plt+0xa2494> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b0650 <__cxa_atexit@plt+0xa249c> │ │ │ │ + ldr r1, [pc, #64] @ b066c <__cxa_atexit@plt+0xa24b8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #60] @ b0670 <__cxa_atexit@plt+0xa24bc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r1, r9} │ │ │ │ + sub r2, r6, #3 │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r2 │ │ │ │ + b b0658 <__cxa_atexit@plt+0xa24a4> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ b0668 <__cxa_atexit@plt+0xa24b4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ b64f4 <__cxa_atexit@plt+0xa8340> │ │ │ │ - add r7, pc, r7 │ │ │ │ + rsbseq lr, r8, #188, 6 @ 0xf0000002 │ │ │ │ + @ instruction: 0xfffffdac │ │ │ │ + addseq sl, r4, #0 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi b0770 <__cxa_atexit@plt+0xa25bc> │ │ │ │ + ldr r3, [pc, #228] @ b077c <__cxa_atexit@plt+0xa25c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b0768 <__cxa_atexit@plt+0xa25b4> │ │ │ │ + ldr r3, [r4, #812] @ 0x32c │ │ │ │ + ldr r2, [r4, #820] @ 0x334 │ │ │ │ + ldr r1, [pc, #200] @ b0780 <__cxa_atexit@plt+0xa25cc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r1, [r5] │ │ │ │ + str r5, [r0, #12] │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r2, #4] │ │ │ │ + ldr r5, [r2] │ │ │ │ + ldrd r0, [r3, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r0, r0, r6 │ │ │ │ + sbc r1, r1, #0 │ │ │ │ + strd r0, [r3, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r4, r0 │ │ │ │ + mov r0, r7 │ │ │ │ + bl ce7c │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0xfffff964 │ │ │ │ - rsbseq r9, r8, #216, 26 @ 0x3600 │ │ │ │ - rsbseq r9, r8, #240, 26 @ 0x3c00 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r4, lsr #3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r4, [r4, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #184] @ b0854 <__cxa_atexit@plt+0xa26a0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [r4, #12] │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + ldr r7, [r0, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r7, #4] │ │ │ │ + ldr r7, [r0, #812] @ 0x32c │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldrd r2, [r7, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r2, r2, r6 │ │ │ │ + sbc r3, r3, #0 │ │ │ │ + strd r2, [r7, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl ce7c │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ b6530 <__cxa_atexit@plt+0xa837c> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b088c <__cxa_atexit@plt+0xa26d8> │ │ │ │ + ldr r2, [pc, #28] @ b0898 <__cxa_atexit@plt+0xa26e4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ b6534 <__cxa_atexit@plt+0xa8380> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - addseq r4, r4, #36, 2 │ │ │ │ - addseq r4, r4, #156 @ 0x9c │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r9, r4, #40, 28 @ 0x280 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ + mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b65cc <__cxa_atexit@plt+0xa8418> │ │ │ │ - ldr r7, [pc, #132] @ b65dc <__cxa_atexit@plt+0xa8428> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9} │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq b65a0 <__cxa_atexit@plt+0xa83ec> │ │ │ │ - ldr r1, [pc, #116] @ b65e0 <__cxa_atexit@plt+0xa842c> │ │ │ │ + bhi b08ec <__cxa_atexit@plt+0xa2738> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b08f4 <__cxa_atexit@plt+0xa2740> │ │ │ │ + ldr r1, [pc, #64] @ b0910 <__cxa_atexit@plt+0xa275c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - sub r0, r2, #1 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq b65b0 <__cxa_atexit@plt+0xa83fc> │ │ │ │ - ldr r0, [r5] │ │ │ │ - cmp r2, r1 │ │ │ │ - bne b65bc <__cxa_atexit@plt+0xa8408> │ │ │ │ - ldr r7, [pc, #76] @ b65e4 <__cxa_atexit@plt+0xa8430> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [pc, #60] @ b0914 <__cxa_atexit@plt+0xa2760> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r1, r9} │ │ │ │ + sub r2, r6, #3 │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ b65ec <__cxa_atexit@plt+0xa8438> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ b65e8 <__cxa_atexit@plt+0xa8434> │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r2 │ │ │ │ + b b08fc <__cxa_atexit@plt+0xa2748> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ b090c <__cxa_atexit@plt+0xa2758> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - addseq r4, r4, #152 @ 0x98 │ │ │ │ - rsbseq r9, r8, #44, 26 @ 0xb00 │ │ │ │ - addseq r3, r4, #236, 30 @ 0x3b0 │ │ │ │ + rsbseq lr, r8, #28, 2 │ │ │ │ + @ instruction: 0xfffffdac │ │ │ │ + addseq r9, r4, #92, 26 @ 0x1700 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #80] @ b6654 <__cxa_atexit@plt+0xa84a0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r1, r3, #1 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq b663c <__cxa_atexit@plt+0xa8488> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - cmp r3, r2 │ │ │ │ - bne b6644 <__cxa_atexit@plt+0xa8490> │ │ │ │ - ldr r7, [pc, #36] @ b6658 <__cxa_atexit@plt+0xa84a4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi b0a14 <__cxa_atexit@plt+0xa2860> │ │ │ │ + ldr r3, [pc, #228] @ b0a20 <__cxa_atexit@plt+0xa286c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b0a0c <__cxa_atexit@plt+0xa2858> │ │ │ │ + ldr r3, [r4, #812] @ 0x32c │ │ │ │ + ldr r2, [r4, #820] @ 0x334 │ │ │ │ + ldr r1, [pc, #200] @ b0a24 <__cxa_atexit@plt+0xa2870> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r1, [r5] │ │ │ │ + str r5, [r0, #12] │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r2, #4] │ │ │ │ + ldr r5, [r2] │ │ │ │ + ldrd r0, [r3, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r0, r0, r6 │ │ │ │ + sbc r1, r1, #0 │ │ │ │ + strd r0, [r3, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r4, r0 │ │ │ │ + mov r0, r7 │ │ │ │ + bl ce88 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ b665c <__cxa_atexit@plt+0xa84a8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - addseq r3, r4, #252, 30 @ 0x3f0 │ │ │ │ - addseq r3, r4, #100, 30 @ 0x190 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r4, lsr #3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r4, [r4, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #184] @ b0af8 <__cxa_atexit@plt+0xa2944> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [r4, #12] │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + ldr r7, [r0, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r7, #4] │ │ │ │ + ldr r7, [r0, #812] @ 0x32c │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldrd r2, [r7, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r2, r2, r6 │ │ │ │ + sbc r3, r3, #0 │ │ │ │ + strd r2, [r7, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl ce88 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #44] @ b669c <__cxa_atexit@plt+0xa84e8> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b0b30 <__cxa_atexit@plt+0xa297c> │ │ │ │ + ldr r2, [pc, #28] @ b0b3c <__cxa_atexit@plt+0xa2988> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #40] @ b66a0 <__cxa_atexit@plt+0xa84ec> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r1, r7 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - addseq r3, r4, #192, 30 @ 0x300 │ │ │ │ - addseq r3, r4, #56, 30 @ 0xe0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r9, r4, #132, 22 @ 0x21000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ + mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b6728 <__cxa_atexit@plt+0xa8574> │ │ │ │ - ldr r7, [pc, #116] @ b6738 <__cxa_atexit@plt+0xa8584> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9} │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq b670c <__cxa_atexit@plt+0xa8558> │ │ │ │ - ldr r1, [pc, #100] @ b673c <__cxa_atexit@plt+0xa8588> │ │ │ │ + bhi b0b90 <__cxa_atexit@plt+0xa29dc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b0b98 <__cxa_atexit@plt+0xa29e4> │ │ │ │ + ldr r1, [pc, #64] @ b0bb4 <__cxa_atexit@plt+0xa2a00> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - sub r0, r2, #1 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq b671c <__cxa_atexit@plt+0xa8568> │ │ │ │ - ldr r7, [pc, #72] @ b6740 <__cxa_atexit@plt+0xa858c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - cmp r2, r1 │ │ │ │ - addeq r7, r7, #4 │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [pc, #60] @ b0bb8 <__cxa_atexit@plt+0xa2a04> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r1, r9} │ │ │ │ + sub r2, r6, #3 │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ b6744 <__cxa_atexit@plt+0xa8590> │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r2 │ │ │ │ + b b0ba0 <__cxa_atexit@plt+0xa29ec> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ b0bb0 <__cxa_atexit@plt+0xa29fc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - addseq r3, r4, #64, 30 @ 0x100 │ │ │ │ - rsbseq r9, r8, #212, 22 @ 0x35000 │ │ │ │ + rsbseq sp, r8, #124, 28 @ 0x7c0 │ │ │ │ + @ instruction: 0xfffffdac │ │ │ │ + addseq r9, r4, #184, 20 @ 0xb8000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #64] @ b679c <__cxa_atexit@plt+0xa85e8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r1, r3, #1 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq b6794 <__cxa_atexit@plt+0xa85e0> │ │ │ │ - ldr r7, [pc, #32] @ b67a0 <__cxa_atexit@plt+0xa85ec> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - cmp r3, r2 │ │ │ │ - addeq r7, r7, #4 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7] │ │ │ │ - bx r0 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi b0cb8 <__cxa_atexit@plt+0xa2b04> │ │ │ │ + ldr r3, [pc, #228] @ b0cc4 <__cxa_atexit@plt+0xa2b10> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b0cb0 <__cxa_atexit@plt+0xa2afc> │ │ │ │ + ldr r3, [r4, #812] @ 0x32c │ │ │ │ + ldr r2, [r4, #820] @ 0x334 │ │ │ │ + ldr r1, [pc, #200] @ b0cc8 <__cxa_atexit@plt+0xa2b14> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r1, [r5] │ │ │ │ + str r5, [r0, #12] │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r2, #4] │ │ │ │ + ldr r5, [r2] │ │ │ │ + ldrd r0, [r3, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r0, r0, r6 │ │ │ │ + sbc r1, r1, #0 │ │ │ │ + strd r0, [r3, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r4, r0 │ │ │ │ + mov r0, r7 │ │ │ │ + bl cdbc │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - addseq r3, r4, #184, 28 @ 0xb80 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r4, lsr #3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ b67d4 <__cxa_atexit@plt+0xa8620> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r2, r7 │ │ │ │ - addeq r3, r3, #4 │ │ │ │ - ldr r7, [r3] │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r4, [r4, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #184] @ b0d9c <__cxa_atexit@plt+0xa2be8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [r4, #12] │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + ldr r7, [r0, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r7, #4] │ │ │ │ + ldr r7, [r0, #812] @ 0x32c │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldrd r2, [r7, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r2, r2, r6 │ │ │ │ + sbc r3, r3, #0 │ │ │ │ + strd r2, [r7, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl cdbc │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b0dd4 <__cxa_atexit@plt+0xa2c20> │ │ │ │ + ldr r2, [pc, #28] @ b0de0 <__cxa_atexit@plt+0xa2c2c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - addseq r3, r4, #132, 28 @ 0x840 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r9, r4, #224, 16 @ 0xe00000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ + mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b686c <__cxa_atexit@plt+0xa86b8> │ │ │ │ - ldr r7, [pc, #132] @ b687c <__cxa_atexit@plt+0xa86c8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9} │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq b6840 <__cxa_atexit@plt+0xa868c> │ │ │ │ - ldr r1, [pc, #116] @ b6880 <__cxa_atexit@plt+0xa86cc> │ │ │ │ + bhi b0e34 <__cxa_atexit@plt+0xa2c80> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b0e3c <__cxa_atexit@plt+0xa2c88> │ │ │ │ + ldr r1, [pc, #64] @ b0e58 <__cxa_atexit@plt+0xa2ca4> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - sub r0, r2, #1 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq b6850 <__cxa_atexit@plt+0xa869c> │ │ │ │ - ldr r0, [r5] │ │ │ │ - cmp r2, r1 │ │ │ │ - bne b685c <__cxa_atexit@plt+0xa86a8> │ │ │ │ - ldr r7, [pc, #76] @ b6884 <__cxa_atexit@plt+0xa86d0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ + ldr r0, [pc, #60] @ b0e5c <__cxa_atexit@plt+0xa2ca8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r1, r9} │ │ │ │ + sub r2, r6, #3 │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r2 │ │ │ │ + b b0e44 <__cxa_atexit@plt+0xa2c90> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ b0e54 <__cxa_atexit@plt+0xa2ca0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ + rsbseq sp, r8, #220, 22 @ 0x37000 │ │ │ │ + @ instruction: 0xfffffdac │ │ │ │ + addseq r9, r4, #20, 16 @ 0x140000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi b0ecc <__cxa_atexit@plt+0xa2d18> │ │ │ │ + ldr r2, [pc, #84] @ b0ed8 <__cxa_atexit@plt+0xa2d24> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + stmdb r3, {r0, r1} │ │ │ │ + tst r7, #3 │ │ │ │ + beq b0ec4 <__cxa_atexit@plt+0xa2d10> │ │ │ │ + ldr r2, [pc, #52] @ b0edc <__cxa_atexit@plt+0xa2d28> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r3, #-8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b0ec4 <__cxa_atexit@plt+0xa2d10> │ │ │ │ + b b0f20 <__cxa_atexit@plt+0xa2d6c> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ b688c <__cxa_atexit@plt+0xa86d8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ b6888 <__cxa_atexit@plt+0xa86d4> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - addseq r3, r4, #248, 26 @ 0x3e00 │ │ │ │ - rsbseq r9, r8, #204, 20 @ 0xcc000 │ │ │ │ - addseq r3, r4, #76, 26 @ 0x1300 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #80] @ b68f4 <__cxa_atexit@plt+0xa8740> │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #36] @ b0f14 <__cxa_atexit@plt+0xa2d60> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r1, r3, #1 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq b68dc <__cxa_atexit@plt+0xa8728> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - cmp r3, r2 │ │ │ │ - bne b68e4 <__cxa_atexit@plt+0xa8730> │ │ │ │ - ldr r7, [pc, #36] @ b68f8 <__cxa_atexit@plt+0xa8744> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b0f0c <__cxa_atexit@plt+0xa2d58> │ │ │ │ + b b0f20 <__cxa_atexit@plt+0xa2d6c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ b68fc <__cxa_atexit@plt+0xa8748> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - addseq r3, r4, #92, 26 @ 0x1700 │ │ │ │ - addseq r3, r4, #196, 24 @ 0xc400 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r2, [pc, #244] @ b1020 <__cxa_atexit@plt+0xa2e6c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #8]! │ │ │ │ + str r2, [r5] │ │ │ │ + str r8, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b1014 <__cxa_atexit@plt+0xa2e60> │ │ │ │ + ldr r2, [r0, #812] @ 0x32c │ │ │ │ + ldr r1, [r0, #820] @ 0x334 │ │ │ │ + ldr r4, [pc, #204] @ b1024 <__cxa_atexit@plt+0xa2e70> │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r4, [r5, #8] │ │ │ │ + ldr r4, [r2, #12] │ │ │ │ + ldr r5, [r5, #4] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r4, #12] │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r1, #4] │ │ │ │ + ldr r4, [r1] │ │ │ │ + ldrd sl, [r2, #72] @ 0x48 │ │ │ │ + sub r6, r6, r4 │ │ │ │ + subs r4, sl, r6 │ │ │ │ + sbc r1, fp, #0 │ │ │ │ + str r4, [r2, #72] @ 0x48 │ │ │ │ + str r1, [r2, #76] @ 0x4c │ │ │ │ + mov r4, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r6, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + mov r1, r8 │ │ │ │ + mov r2, r7 │ │ │ │ + bl ce94 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r6, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r6, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r4, [r0, #828] @ 0x33c │ │ │ │ + ldr r4, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r4, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r6, #72] @ 0x48 │ │ │ │ + sub r4, r1, r4 │ │ │ │ + adds r4, r8, r4 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r4, [r6, #72] @ 0x48 │ │ │ │ + str r3, [r6, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + ldr r1, [r7] │ │ │ │ + mov r4, r0 │ │ │ │ + bx r1 │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + @ instruction: 0x000001bc │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r4, [pc, #208] @ b110c <__cxa_atexit@plt+0xa2f58> │ │ │ │ + add r4, pc, r4 │ │ │ │ + ldr r3, [r0, #812] @ 0x32c │ │ │ │ + ldr r8, [r5, #8]! │ │ │ │ + str r4, [r5] │ │ │ │ + ldr r3, [r3, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r4, [r5, #-4] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r5, #4] │ │ │ │ + ldr r5, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldr r2, [r5, #72] @ 0x48 │ │ │ │ + ldr r1, [r5, #76] @ 0x4c │ │ │ │ + sub r6, r6, r3 │ │ │ │ + subs r2, r2, r6 │ │ │ │ + sbc r3, r1, #0 │ │ │ │ + strd r2, [r5, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r8 │ │ │ │ + mov r2, r7 │ │ │ │ + bl ce94 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #44] @ b693c <__cxa_atexit@plt+0xa8788> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b1144 <__cxa_atexit@plt+0xa2f90> │ │ │ │ + ldr r2, [pc, #28] @ b1150 <__cxa_atexit@plt+0xa2f9c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #40] @ b6940 <__cxa_atexit@plt+0xa878c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r1, r7 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - addseq r3, r4, #32, 26 @ 0x800 │ │ │ │ - addseq r3, r4, #152, 24 @ 0x9800 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r9, r4, #112, 10 @ 0x1c000000 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi b69c8 <__cxa_atexit@plt+0xa8814> │ │ │ │ - ldr r7, [pc, #116] @ b69d8 <__cxa_atexit@plt+0xa8824> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9} │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq b69ac <__cxa_atexit@plt+0xa87f8> │ │ │ │ - ldr r1, [pc, #100] @ b69dc <__cxa_atexit@plt+0xa8828> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - sub r0, r2, #1 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi b11b8 <__cxa_atexit@plt+0xa3004> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b11c0 <__cxa_atexit@plt+0xa300c> │ │ │ │ + ldr lr, [pc, #84] @ b11dc <__cxa_atexit@plt+0xa3028> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #80] @ b11e0 <__cxa_atexit@plt+0xa302c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq b69bc <__cxa_atexit@plt+0xa8808> │ │ │ │ - ldr r7, [pc, #72] @ b69e0 <__cxa_atexit@plt+0xa882c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - cmp r2, r1 │ │ │ │ - addeq r7, r7, #4 │ │ │ │ ldr r0, [r5] │ │ │ │ - ldr r7, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + sub r1, r6, #11 │ │ │ │ + str r1, [r5] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + mov r5, r2 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r3 │ │ │ │ + b b11c8 <__cxa_atexit@plt+0xa3014> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ b11d8 <__cxa_atexit@plt+0xa3024> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ + rsbseq sp, r8, #92, 16 @ 0x5c0000 │ │ │ │ + @ instruction: 0xfffffce0 │ │ │ │ + addseq r9, r4, #164, 8 @ 0xa4000000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi b122c <__cxa_atexit@plt+0xa3078> │ │ │ │ + ldr r2, [pc, #48] @ b1238 <__cxa_atexit@plt+0xa3084> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b1224 <__cxa_atexit@plt+0xa3070> │ │ │ │ + b b1244 <__cxa_atexit@plt+0xa3090> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ b69e4 <__cxa_atexit@plt+0xa8830> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - addseq r3, r4, #160, 24 @ 0xa000 │ │ │ │ - rsbseq r9, r8, #116, 18 @ 0x1d0000 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #64] @ b6a3c <__cxa_atexit@plt+0xa8888> │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r2, [pc, #240] @ b1340 <__cxa_atexit@plt+0xa318c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r1, r3, #1 │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ str r2, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq b6a34 <__cxa_atexit@plt+0xa8880> │ │ │ │ - ldr r7, [pc, #32] @ b6a40 <__cxa_atexit@plt+0xa888c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - cmp r3, r2 │ │ │ │ - addeq r7, r7, #4 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - addseq r3, r4, #24, 24 @ 0x1800 │ │ │ │ + str r4, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b1334 <__cxa_atexit@plt+0xa3180> │ │ │ │ + ldr r2, [r0, #812] @ 0x32c │ │ │ │ + ldr r1, [r0, #820] @ 0x334 │ │ │ │ + ldr r5, [pc, #200] @ b1344 <__cxa_atexit@plt+0xa3190> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r1, #4] │ │ │ │ + ldr r5, [r1] │ │ │ │ + ldrd r8, [r2, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r6, r8, r6 │ │ │ │ + sbc r1, r9, #0 │ │ │ │ + str r6, [r2, #72] @ 0x48 │ │ │ │ + str r1, [r2, #76] @ 0x4c │ │ │ │ + mov r8, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r6, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl cec4 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r6, [r0, #812] @ 0x32c │ │ │ │ + ldr r4, [r0, #820] @ 0x334 │ │ │ │ + ldr r3, [r6, #12] │ │ │ │ + ldr r5, [r3, #12] │ │ │ │ + str r8, [r0, #828] @ 0x33c │ │ │ │ + ldr r2, [r4] │ │ │ │ + ldr r1, [r4, #4] │ │ │ │ + ldr r4, [r4, #28] │ │ │ │ + add r4, r2, r4, lsl #12 │ │ │ │ + sub r4, r4, #1 │ │ │ │ + str r4, [r0, #804] @ 0x324 │ │ │ │ + ldr r4, [r6, #72] @ 0x48 │ │ │ │ + ldr r9, [r6, #76] @ 0x4c │ │ │ │ + sub r2, r1, r2 │ │ │ │ + adds r2, r4, r2 │ │ │ │ + adc r9, r9, #0 │ │ │ │ + str r2, [r6, #72] @ 0x48 │ │ │ │ + str r9, [r6, #76] @ 0x4c │ │ │ │ + add fp, r3, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + ldr r1, [r7] │ │ │ │ + mov r4, r0 │ │ │ │ + bx r1 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + @ instruction: 0x000001b0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ b6a74 <__cxa_atexit@plt+0xa88c0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r2, r7 │ │ │ │ - addeq r3, r3, #4 │ │ │ │ - ldr r7, [r3] │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r3, [pc, #200] @ b1424 <__cxa_atexit@plt+0xa3270> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r4, #812] @ 0x32c │ │ │ │ + ldr r4, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [r2, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r5, #4] │ │ │ │ + ldr r5, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldr r2, [r5, #72] @ 0x48 │ │ │ │ + ldr r1, [r5, #76] @ 0x4c │ │ │ │ + sub r6, r6, r3 │ │ │ │ + subs r2, r2, r6 │ │ │ │ + sbc r3, r1, #0 │ │ │ │ + strd r2, [r5, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl cec4 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b145c <__cxa_atexit@plt+0xa32a8> │ │ │ │ + ldr r2, [pc, #28] @ b1468 <__cxa_atexit@plt+0xa32b4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - addseq r3, r4, #228, 22 @ 0x39000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r9, r4, #88, 4 @ 0x80000005 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ + mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b6b1c <__cxa_atexit@plt+0xa8968> │ │ │ │ - ldr r7, [pc, #180] @ b6b4c <__cxa_atexit@plt+0xa8998> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9} │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq b6af0 <__cxa_atexit@plt+0xa893c> │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - cmp r2, #3 │ │ │ │ - beq b6b2c <__cxa_atexit@plt+0xa8978> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #148] @ b6b50 <__cxa_atexit@plt+0xa899c> │ │ │ │ + bhi b14c0 <__cxa_atexit@plt+0xa330c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b14c8 <__cxa_atexit@plt+0xa3314> │ │ │ │ + ldr r1, [pc, #68] @ b14e4 <__cxa_atexit@plt+0xa3330> │ │ │ │ add r1, pc, r1 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq b6b00 <__cxa_atexit@plt+0xa894c> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq b6b3c <__cxa_atexit@plt+0xa8988> │ │ │ │ - sub r7, r1, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - cmp r2, r7 │ │ │ │ - bne b6b0c <__cxa_atexit@plt+0xa8958> │ │ │ │ - ldr r7, [pc, #108] @ b6b54 <__cxa_atexit@plt+0xa89a0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [pc, #64] @ b14e8 <__cxa_atexit@plt+0xa3334> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r1, sl} │ │ │ │ + str r9, [r2, #12] │ │ │ │ + sub r2, r6, #7 │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #72] @ b6b5c <__cxa_atexit@plt+0xa89a8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ b6b58 <__cxa_atexit@plt+0xa89a4> │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r2 │ │ │ │ + b b14d0 <__cxa_atexit@plt+0xa331c> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ b14e0 <__cxa_atexit@plt+0xa332c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bic r2, r8, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - b b6ab4 <__cxa_atexit@plt+0xa8900> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b b6ad4 <__cxa_atexit@plt+0xa8920> │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - andeq r0, r0, r8, asr #2 │ │ │ │ - addseq r3, r4, #72, 22 @ 0x12000 │ │ │ │ - rsbseq r9, r8, #92, 16 @ 0x5c0000 │ │ │ │ - addseq r3, r4, #156, 20 @ 0x9c000 │ │ │ │ + rsbseq sp, r8, #88, 10 @ 0x16000000 │ │ │ │ + @ instruction: 0xfffffd4c │ │ │ │ + addseq r9, r4, #140, 2 @ 0x23 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq b6bd4 <__cxa_atexit@plt+0xa8a20> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #108] @ b6bf4 <__cxa_atexit@plt+0xa8a40> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq b6bbc <__cxa_atexit@plt+0xa8a08> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq b6be4 <__cxa_atexit@plt+0xa8a30> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - cmp r3, r7 │ │ │ │ - bne b6bc4 <__cxa_atexit@plt+0xa8a10> │ │ │ │ - ldr r7, [pc, #68] @ b6bf8 <__cxa_atexit@plt+0xa8a44> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ b6bfc <__cxa_atexit@plt+0xa8a48> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b b6b80 <__cxa_atexit@plt+0xa89cc> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b b6ba0 <__cxa_atexit@plt+0xa89ec> │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - addseq r3, r4, #124, 20 @ 0x7c000 │ │ │ │ - addseq r3, r4, #228, 18 @ 0x390000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq b6c40 <__cxa_atexit@plt+0xa8a8c> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #44] @ b6c50 <__cxa_atexit@plt+0xa8a9c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #40] @ b6c54 <__cxa_atexit@plt+0xa8aa0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - cmp r3, r2 │ │ │ │ - addeq r7, r1, #1 │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r2, [r7, #-2] │ │ │ │ - b b6c1c <__cxa_atexit@plt+0xa8a68> │ │ │ │ - addseq r3, r4, #12, 20 @ 0xc000 │ │ │ │ - addseq r3, r4, #132, 18 @ 0x210000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi b6cec <__cxa_atexit@plt+0xa8b38> │ │ │ │ - ldr r7, [pc, #164] @ b6d1c <__cxa_atexit@plt+0xa8b68> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9} │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq b6cd0 <__cxa_atexit@plt+0xa8b1c> │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - cmp r2, #3 │ │ │ │ - beq b6cfc <__cxa_atexit@plt+0xa8b48> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #132] @ b6d20 <__cxa_atexit@plt+0xa8b6c> │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi b15e8 <__cxa_atexit@plt+0xa3434> │ │ │ │ + ldr r3, [pc, #228] @ b15f4 <__cxa_atexit@plt+0xa3440> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b15e0 <__cxa_atexit@plt+0xa342c> │ │ │ │ + ldr r3, [r4, #812] @ 0x32c │ │ │ │ + ldr r2, [r4, #820] @ 0x334 │ │ │ │ + ldr r1, [pc, #200] @ b15f8 <__cxa_atexit@plt+0xa3444> │ │ │ │ add r1, pc, r1 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq b6ce0 <__cxa_atexit@plt+0xa8b2c> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq b6d0c <__cxa_atexit@plt+0xa8b58> │ │ │ │ - sub r7, r1, #1 │ │ │ │ - ldr r3, [pc, #104] @ b6d24 <__cxa_atexit@plt+0xa8b70> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - cmp r2, r7 │ │ │ │ - addeq r3, r3, #4 │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r3] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + ldr r0, [r3, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r1, [r5] │ │ │ │ + str r5, [r0, #12] │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r2, #4] │ │ │ │ + ldr r5, [r2] │ │ │ │ + ldrd r0, [r3, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r0, r0, r6 │ │ │ │ + sbc r1, r1, #0 │ │ │ │ + strd r0, [r3, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r4, r0 │ │ │ │ + mov r0, r7 │ │ │ │ + bl cdec │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ b6d28 <__cxa_atexit@plt+0xa8b74> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bic r2, r8, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - b b6c94 <__cxa_atexit@plt+0xa8ae0> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b b6cb4 <__cxa_atexit@plt+0xa8b00> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - addseq r3, r4, #124, 18 @ 0x1f0000 │ │ │ │ - rsbseq r9, r8, #144, 12 @ 0x9000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r4, lsr #3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq b6d90 <__cxa_atexit@plt+0xa8bdc> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #92] @ b6db0 <__cxa_atexit@plt+0xa8bfc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq b6d88 <__cxa_atexit@plt+0xa8bd4> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq b6da0 <__cxa_atexit@plt+0xa8bec> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #64] @ b6db4 <__cxa_atexit@plt+0xa8c00> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - cmp r3, r7 │ │ │ │ - addeq r2, r2, #4 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r2] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b b6d4c <__cxa_atexit@plt+0xa8b98> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b b6d6c <__cxa_atexit@plt+0xa8bb8> │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - addseq r3, r4, #196, 16 @ 0xc40000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r4, [r4, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #184] @ b16cc <__cxa_atexit@plt+0xa3518> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [r4, #12] │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + ldr r7, [r0, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r7, #4] │ │ │ │ + ldr r7, [r0, #812] @ 0x32c │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldrd r2, [r7, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r2, r2, r6 │ │ │ │ + sbc r3, r3, #0 │ │ │ │ + strd r2, [r7, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl cdec │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq b6df0 <__cxa_atexit@plt+0xa8c3c> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #36] @ b6e00 <__cxa_atexit@plt+0xa8c4c> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b1704 <__cxa_atexit@plt+0xa3550> │ │ │ │ + ldr r2, [pc, #28] @ b1710 <__cxa_atexit@plt+0xa355c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - cmp r3, r7 │ │ │ │ - addeq r2, r2, #4 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b b6dd4 <__cxa_atexit@plt+0xa8c20> │ │ │ │ - addseq r3, r4, #92, 16 @ 0x5c0000 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r8, r4, #176, 30 @ 0x2c0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ + mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b6e98 <__cxa_atexit@plt+0xa8ce4> │ │ │ │ - ldr r7, [pc, #132] @ b6ea8 <__cxa_atexit@plt+0xa8cf4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9} │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq b6e6c <__cxa_atexit@plt+0xa8cb8> │ │ │ │ - ldr r1, [pc, #116] @ b6eac <__cxa_atexit@plt+0xa8cf8> │ │ │ │ + bhi b1764 <__cxa_atexit@plt+0xa35b0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b176c <__cxa_atexit@plt+0xa35b8> │ │ │ │ + ldr r1, [pc, #64] @ b1788 <__cxa_atexit@plt+0xa35d4> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - sub r0, r2, #1 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq b6e7c <__cxa_atexit@plt+0xa8cc8> │ │ │ │ - ldr r0, [r5] │ │ │ │ - cmp r2, r1 │ │ │ │ - bne b6e88 <__cxa_atexit@plt+0xa8cd4> │ │ │ │ - ldr r7, [pc, #76] @ b6eb0 <__cxa_atexit@plt+0xa8cfc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [pc, #60] @ b178c <__cxa_atexit@plt+0xa35d8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r1, r9} │ │ │ │ + sub r2, r6, #3 │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ b6eb8 <__cxa_atexit@plt+0xa8d04> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ b6eb4 <__cxa_atexit@plt+0xa8d00> │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r2 │ │ │ │ + b b1774 <__cxa_atexit@plt+0xa35c0> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ b1784 <__cxa_atexit@plt+0xa35d0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - addseq r3, r4, #204, 14 @ 0x3300000 │ │ │ │ - rsbseq r9, r8, #32, 10 @ 0x8000000 │ │ │ │ - addseq r3, r4, #32, 14 @ 0x800000 │ │ │ │ + rsbseq sp, r8, #184, 4 @ 0x8000000b │ │ │ │ + @ instruction: 0xfffffdac │ │ │ │ + addseq r8, r4, #228, 28 @ 0xe40 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #80] @ b6f20 <__cxa_atexit@plt+0xa8d6c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r1, r3, #1 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq b6f08 <__cxa_atexit@plt+0xa8d54> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - cmp r3, r2 │ │ │ │ - bne b6f10 <__cxa_atexit@plt+0xa8d5c> │ │ │ │ - ldr r7, [pc, #36] @ b6f24 <__cxa_atexit@plt+0xa8d70> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi b188c <__cxa_atexit@plt+0xa36d8> │ │ │ │ + ldr r3, [pc, #228] @ b1898 <__cxa_atexit@plt+0xa36e4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b1884 <__cxa_atexit@plt+0xa36d0> │ │ │ │ + ldr r3, [r4, #812] @ 0x32c │ │ │ │ + ldr r2, [r4, #820] @ 0x334 │ │ │ │ + ldr r1, [pc, #200] @ b189c <__cxa_atexit@plt+0xa36e8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r1, [r5] │ │ │ │ + str r5, [r0, #12] │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r2, #4] │ │ │ │ + ldr r5, [r2] │ │ │ │ + ldrd r0, [r3, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r0, r0, r6 │ │ │ │ + sbc r1, r1, #0 │ │ │ │ + strd r0, [r3, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r4, r0 │ │ │ │ + mov r0, r7 │ │ │ │ + bl ced0 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ b6f28 <__cxa_atexit@plt+0xa8d74> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - addseq r3, r4, #48, 14 @ 0xc00000 │ │ │ │ - addseq r3, r4, #152, 12 @ 0x9800000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r4, lsr #3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r4, [r4, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #184] @ b1970 <__cxa_atexit@plt+0xa37bc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [r4, #12] │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + ldr r7, [r0, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r7, #4] │ │ │ │ + ldr r7, [r0, #812] @ 0x32c │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldrd r2, [r7, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r2, r2, r6 │ │ │ │ + sbc r3, r3, #0 │ │ │ │ + strd r2, [r7, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl ced0 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #44] @ b6f68 <__cxa_atexit@plt+0xa8db4> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b19a8 <__cxa_atexit@plt+0xa37f4> │ │ │ │ + ldr r2, [pc, #28] @ b19b4 <__cxa_atexit@plt+0xa3800> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #40] @ b6f6c <__cxa_atexit@plt+0xa8db8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r1, r7 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - addseq r3, r4, #244, 12 @ 0xf400000 │ │ │ │ - addseq r3, r4, #108, 12 @ 0x6c00000 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r8, r4, #164, 30 @ 0x290 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ + mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b6ff4 <__cxa_atexit@plt+0xa8e40> │ │ │ │ - ldr r7, [pc, #116] @ b7004 <__cxa_atexit@plt+0xa8e50> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9} │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq b6fd8 <__cxa_atexit@plt+0xa8e24> │ │ │ │ - ldr r1, [pc, #100] @ b7008 <__cxa_atexit@plt+0xa8e54> │ │ │ │ + bhi b1a08 <__cxa_atexit@plt+0xa3854> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b1a10 <__cxa_atexit@plt+0xa385c> │ │ │ │ + ldr r1, [pc, #64] @ b1a2c <__cxa_atexit@plt+0xa3878> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - sub r0, r2, #1 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq b6fe8 <__cxa_atexit@plt+0xa8e34> │ │ │ │ - ldr r7, [pc, #72] @ b700c <__cxa_atexit@plt+0xa8e58> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - cmp r2, r1 │ │ │ │ - addeq r7, r7, #4 │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [pc, #60] @ b1a30 <__cxa_atexit@plt+0xa387c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r1, r9} │ │ │ │ + sub r2, r6, #3 │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ b7010 <__cxa_atexit@plt+0xa8e5c> │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r2 │ │ │ │ + b b1a18 <__cxa_atexit@plt+0xa3864> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ b1a28 <__cxa_atexit@plt+0xa3874> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - addseq r3, r4, #116, 12 @ 0x7400000 │ │ │ │ - rsbseq r9, r8, #200, 6 @ 0x20000003 │ │ │ │ + rsbseq sp, r8, #24 │ │ │ │ + @ instruction: 0xfffffdac │ │ │ │ + addseq r8, r4, #64, 24 @ 0x4000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #64] @ b7068 <__cxa_atexit@plt+0xa8eb4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r1, r3, #1 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq b7060 <__cxa_atexit@plt+0xa8eac> │ │ │ │ - ldr r7, [pc, #32] @ b706c <__cxa_atexit@plt+0xa8eb8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - cmp r3, r2 │ │ │ │ - addeq r7, r7, #4 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7] │ │ │ │ - bx r0 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi b1b30 <__cxa_atexit@plt+0xa397c> │ │ │ │ + ldr r3, [pc, #228] @ b1b3c <__cxa_atexit@plt+0xa3988> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b1b28 <__cxa_atexit@plt+0xa3974> │ │ │ │ + ldr r3, [r4, #812] @ 0x32c │ │ │ │ + ldr r2, [r4, #820] @ 0x334 │ │ │ │ + ldr r1, [pc, #200] @ b1b40 <__cxa_atexit@plt+0xa398c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r1, [r5] │ │ │ │ + str r5, [r0, #12] │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r2, #4] │ │ │ │ + ldr r5, [r2] │ │ │ │ + ldrd r0, [r3, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r0, r0, r6 │ │ │ │ + sbc r1, r1, #0 │ │ │ │ + strd r0, [r3, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r4, r0 │ │ │ │ + mov r0, r7 │ │ │ │ + bl d02c │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - addseq r3, r4, #236, 10 @ 0x3b000000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r4, lsr #3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ b70a0 <__cxa_atexit@plt+0xa8eec> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r2, r7 │ │ │ │ - addeq r3, r3, #4 │ │ │ │ - ldr r7, [r3] │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r4, [r4, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #184] @ b1c14 <__cxa_atexit@plt+0xa3a60> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [r4, #12] │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + ldr r7, [r0, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r7, #4] │ │ │ │ + ldr r7, [r0, #812] @ 0x32c │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldrd r2, [r7, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r2, r2, r6 │ │ │ │ + sbc r3, r3, #0 │ │ │ │ + strd r2, [r7, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl d02c │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b1c4c <__cxa_atexit@plt+0xa3a98> │ │ │ │ + ldr r2, [pc, #28] @ b1c58 <__cxa_atexit@plt+0xa3aa4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - addseq r3, r4, #184, 10 @ 0x2e000000 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r8, r4, #24, 26 @ 0x600 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ + mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b7148 <__cxa_atexit@plt+0xa8f94> │ │ │ │ - ldr r7, [pc, #180] @ b7178 <__cxa_atexit@plt+0xa8fc4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9} │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq b711c <__cxa_atexit@plt+0xa8f68> │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - cmp r2, #3 │ │ │ │ - beq b7158 <__cxa_atexit@plt+0xa8fa4> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #148] @ b717c <__cxa_atexit@plt+0xa8fc8> │ │ │ │ + bhi b1cac <__cxa_atexit@plt+0xa3af8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b1cb4 <__cxa_atexit@plt+0xa3b00> │ │ │ │ + ldr r1, [pc, #64] @ b1cd0 <__cxa_atexit@plt+0xa3b1c> │ │ │ │ add r1, pc, r1 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq b712c <__cxa_atexit@plt+0xa8f78> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq b7168 <__cxa_atexit@plt+0xa8fb4> │ │ │ │ - sub r7, r1, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - cmp r2, r7 │ │ │ │ - bne b7138 <__cxa_atexit@plt+0xa8f84> │ │ │ │ - ldr r7, [pc, #108] @ b7180 <__cxa_atexit@plt+0xa8fcc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [pc, #60] @ b1cd4 <__cxa_atexit@plt+0xa3b20> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r1, r9} │ │ │ │ + sub r2, r6, #3 │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #72] @ b7188 <__cxa_atexit@plt+0xa8fd4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ b7184 <__cxa_atexit@plt+0xa8fd0> │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r2 │ │ │ │ + b b1cbc <__cxa_atexit@plt+0xa3b08> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ b1ccc <__cxa_atexit@plt+0xa3b18> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bic r2, r8, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - b b70e0 <__cxa_atexit@plt+0xa8f2c> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b b7100 <__cxa_atexit@plt+0xa8f4c> │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - andeq r0, r0, r8, asr #2 │ │ │ │ - addseq r3, r4, #28, 10 @ 0x7000000 │ │ │ │ - rsbseq r9, r8, #176, 4 │ │ │ │ - addseq r3, r4, #112, 8 @ 0x70000000 │ │ │ │ + rsbseq ip, r8, #120, 26 @ 0x1e00 │ │ │ │ + @ instruction: 0xfffffdac │ │ │ │ + addseq r8, r4, #156, 18 @ 0x270000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq b7200 <__cxa_atexit@plt+0xa904c> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #108] @ b7220 <__cxa_atexit@plt+0xa906c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq b71e8 <__cxa_atexit@plt+0xa9034> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq b7210 <__cxa_atexit@plt+0xa905c> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - cmp r3, r7 │ │ │ │ - bne b71f0 <__cxa_atexit@plt+0xa903c> │ │ │ │ - ldr r7, [pc, #68] @ b7224 <__cxa_atexit@plt+0xa9070> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi b1dd4 <__cxa_atexit@plt+0xa3c20> │ │ │ │ + ldr r3, [pc, #228] @ b1de0 <__cxa_atexit@plt+0xa3c2c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b1dcc <__cxa_atexit@plt+0xa3c18> │ │ │ │ + ldr r3, [r4, #812] @ 0x32c │ │ │ │ + ldr r2, [r4, #820] @ 0x334 │ │ │ │ + ldr r1, [pc, #200] @ b1de4 <__cxa_atexit@plt+0xa3c30> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r1, [r5] │ │ │ │ + str r5, [r0, #12] │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r2, #4] │ │ │ │ + ldr r5, [r2] │ │ │ │ + ldrd r0, [r3, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r0, r0, r6 │ │ │ │ + sbc r1, r1, #0 │ │ │ │ + strd r0, [r3, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r4, r0 │ │ │ │ + mov r0, r7 │ │ │ │ + bl cdd4 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ b7228 <__cxa_atexit@plt+0xa9074> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b b71ac <__cxa_atexit@plt+0xa8ff8> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b b71cc <__cxa_atexit@plt+0xa9018> │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - addseq r3, r4, #80, 8 @ 0x50000000 │ │ │ │ - addseq r3, r4, #184, 6 @ 0xe0000002 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r4, lsr #3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq b726c <__cxa_atexit@plt+0xa90b8> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #44] @ b727c <__cxa_atexit@plt+0xa90c8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #40] @ b7280 <__cxa_atexit@plt+0xa90cc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - cmp r3, r2 │ │ │ │ - addeq r7, r1, #1 │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r4, [r4, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #184] @ b1eb8 <__cxa_atexit@plt+0xa3d04> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [r4, #12] │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + ldr r7, [r0, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r7, #4] │ │ │ │ + ldr r7, [r0, #812] @ 0x32c │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldrd r2, [r7, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r2, r2, r6 │ │ │ │ + sbc r3, r3, #0 │ │ │ │ + strd r2, [r7, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl cdd4 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b1ef0 <__cxa_atexit@plt+0xa3d3c> │ │ │ │ + ldr r2, [pc, #28] @ b1efc <__cxa_atexit@plt+0xa3d48> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r2, [r7, #-2] │ │ │ │ - b b7248 <__cxa_atexit@plt+0xa9094> │ │ │ │ - addseq r3, r4, #224, 6 @ 0x80000003 │ │ │ │ - addseq r3, r4, #88, 6 @ 0x60000001 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r8, r4, #196, 14 @ 0x3100000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ + mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b7318 <__cxa_atexit@plt+0xa9164> │ │ │ │ - ldr r7, [pc, #164] @ b7348 <__cxa_atexit@plt+0xa9194> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9} │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq b72fc <__cxa_atexit@plt+0xa9148> │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - cmp r2, #3 │ │ │ │ - beq b7328 <__cxa_atexit@plt+0xa9174> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #132] @ b734c <__cxa_atexit@plt+0xa9198> │ │ │ │ + bhi b1f50 <__cxa_atexit@plt+0xa3d9c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b1f58 <__cxa_atexit@plt+0xa3da4> │ │ │ │ + ldr r1, [pc, #64] @ b1f74 <__cxa_atexit@plt+0xa3dc0> │ │ │ │ add r1, pc, r1 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq b730c <__cxa_atexit@plt+0xa9158> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq b7338 <__cxa_atexit@plt+0xa9184> │ │ │ │ - sub r7, r1, #1 │ │ │ │ - ldr r3, [pc, #104] @ b7350 <__cxa_atexit@plt+0xa919c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - cmp r2, r7 │ │ │ │ - addeq r3, r3, #4 │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r3] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [pc, #60] @ b1f78 <__cxa_atexit@plt+0xa3dc4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r1, r9} │ │ │ │ + sub r2, r6, #3 │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ b7354 <__cxa_atexit@plt+0xa91a0> │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r2 │ │ │ │ + b b1f60 <__cxa_atexit@plt+0xa3dac> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ b1f70 <__cxa_atexit@plt+0xa3dbc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bic r2, r8, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - b b72c0 <__cxa_atexit@plt+0xa910c> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b b72e0 <__cxa_atexit@plt+0xa912c> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - addseq r3, r4, #80, 6 @ 0x40000001 │ │ │ │ - rsbseq r9, r8, #228 @ 0xe4 │ │ │ │ + rsbseq ip, r8, #216, 20 @ 0xd8000 │ │ │ │ + @ instruction: 0xfffffdac │ │ │ │ + addseq r8, r4, #248, 12 @ 0xf800000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq b73bc <__cxa_atexit@plt+0xa9208> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #92] @ b73dc <__cxa_atexit@plt+0xa9228> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq b73b4 <__cxa_atexit@plt+0xa9200> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq b73cc <__cxa_atexit@plt+0xa9218> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #64] @ b73e0 <__cxa_atexit@plt+0xa922c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - cmp r3, r7 │ │ │ │ - addeq r2, r2, #4 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r2] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b b7378 <__cxa_atexit@plt+0xa91c4> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b b7398 <__cxa_atexit@plt+0xa91e4> │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - addseq r3, r4, #152, 4 @ 0x80000009 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq b741c <__cxa_atexit@plt+0xa9268> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #36] @ b742c <__cxa_atexit@plt+0xa9278> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - cmp r3, r7 │ │ │ │ - addeq r2, r2, #4 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r2] │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b b7400 <__cxa_atexit@plt+0xa924c> │ │ │ │ - addseq r3, r4, #48, 4 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b74b0 <__cxa_atexit@plt+0xa92fc> │ │ │ │ - ldr r3, [pc, #112] @ b74c0 <__cxa_atexit@plt+0xa930c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq b748c <__cxa_atexit@plt+0xa92d8> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne b749c <__cxa_atexit@plt+0xa92e8> │ │ │ │ - ldr r7, [pc, #84] @ b74c4 <__cxa_atexit@plt+0xa9310> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #2] │ │ │ │ - ldr r2, [r8, #6] │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r2, r3} │ │ │ │ - ldr r7, [pc, #64] @ b74c8 <__cxa_atexit@plt+0xa9314> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #44] @ b74d0 <__cxa_atexit@plt+0xa931c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ b74cc <__cxa_atexit@plt+0xa9318> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - addseq r3, r4, #68, 4 @ 0x40000004 │ │ │ │ - rsbseq r8, r8, #136, 30 @ 0x220 │ │ │ │ - addseq r3, r4, #44, 2 │ │ │ │ - rsbseq r8, r8, #100, 30 @ 0x190 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne b7514 <__cxa_atexit@plt+0xa9360> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r2, [pc, #48] @ b752c <__cxa_atexit@plt+0xa9378> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - ldr r7, [pc, #32] @ b7530 <__cxa_atexit@plt+0xa937c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #12] @ b7528 <__cxa_atexit@plt+0xa9374> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - addseq r3, r4, #180 @ 0xb4 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - addseq r3, r4, #188, 2 @ 0x2f │ │ │ │ - rsbseq r8, r8, #4, 30 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #88] @ b75a0 <__cxa_atexit@plt+0xa93ec> │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi b2078 <__cxa_atexit@plt+0xa3ec4> │ │ │ │ + ldr r3, [pc, #228] @ b2084 <__cxa_atexit@plt+0xa3ed0> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq b758c <__cxa_atexit@plt+0xa93d8> │ │ │ │ - ldr r2, [pc, #72] @ b75a4 <__cxa_atexit@plt+0xa93f0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - tst r3, #3 │ │ │ │ - beq b7594 <__cxa_atexit@plt+0xa93e0> │ │ │ │ - ldr r2, [pc, #44] @ b75a8 <__cxa_atexit@plt+0xa93f4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r3, #3] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - b 3efb28 <__cxa_atexit@plt+0x3e1974> │ │ │ │ + beq b2070 <__cxa_atexit@plt+0xa3ebc> │ │ │ │ + ldr r3, [r4, #812] @ 0x32c │ │ │ │ + ldr r2, [r4, #820] @ 0x334 │ │ │ │ + ldr r1, [pc, #200] @ b2088 <__cxa_atexit@plt+0xa3ed4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r1, [r5] │ │ │ │ + str r5, [r0, #12] │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r2, #4] │ │ │ │ + ldr r5, [r2] │ │ │ │ + ldrd r0, [r3, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r0, r0, r6 │ │ │ │ + sbc r1, r1, #0 │ │ │ │ + strd r0, [r3, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r4, r0 │ │ │ │ + mov r0, r7 │ │ │ │ + bl cde0 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - rsbseq r8, r8, #140, 28 @ 0x8c0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #60] @ b75fc <__cxa_atexit@plt+0xa9448> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - tst r3, #3 │ │ │ │ - beq b75f0 <__cxa_atexit@plt+0xa943c> │ │ │ │ - ldr r2, [pc, #32] @ b7600 <__cxa_atexit@plt+0xa944c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r3, #3] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - b 3efb28 <__cxa_atexit@plt+0x3e1974> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - rsbseq r8, r8, #52, 28 @ 0x340 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ b762c <__cxa_atexit@plt+0xa9478> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 3efb28 <__cxa_atexit@plt+0x3e1974> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - rsbseq r8, r8, #8, 28 @ 0x80 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ b7654 <__cxa_atexit@plt+0xa94a0> │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r4, lsr #3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r4, [r4, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #184] @ b215c <__cxa_atexit@plt+0xa3fa8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 3efd30 <__cxa_atexit@plt+0x3e1b7c> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - rsbseq r8, r8, #224, 26 @ 0x3800 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r8, [r2, #4]! │ │ │ │ - ldr r3, [pc, #216] @ b774c <__cxa_atexit@plt+0xa9598> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm r2, {r3, r7} │ │ │ │ - sub r3, r2, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi b7718 <__cxa_atexit@plt+0xa9564> │ │ │ │ - ldr r7, [pc, #196] @ b7750 <__cxa_atexit@plt+0xa959c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ands r7, r8, #3 │ │ │ │ - beq b76c8 <__cxa_atexit@plt+0xa9514> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne b76d4 <__cxa_atexit@plt+0xa9520> │ │ │ │ - ldr r7, [pc, #176] @ b7758 <__cxa_atexit@plt+0xa95a4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r8, #2] │ │ │ │ - ldr r1, [r8, #6] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - stmda r5, {r1, r2} │ │ │ │ - ldr r7, [pc, #156] @ b775c <__cxa_atexit@plt+0xa95a8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc b772c <__cxa_atexit@plt+0xa9578> │ │ │ │ - ldr r7, [pc, #120] @ b7764 <__cxa_atexit@plt+0xa95b0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r2, [pc, #112] @ b7768 <__cxa_atexit@plt+0xa95b4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #64] @ b7760 <__cxa_atexit@plt+0xa95ac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #24] @ b7754 <__cxa_atexit@plt+0xa95a0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - addseq r2, r4, #148, 28 @ 0x940 │ │ │ │ - @ instruction: 0xfffffe94 │ │ │ │ - addseq r3, r4, #12 │ │ │ │ - rsbseq r8, r8, #32, 26 @ 0x800 │ │ │ │ - addseq r2, r4, #208, 28 @ 0xd00 │ │ │ │ - addseq r2, r4, #216, 28 @ 0xd80 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + ldr r3, [r4, #12] │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + ldr r7, [r0, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r7, #4] │ │ │ │ + ldr r7, [r0, #812] @ 0x32c │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldrd r2, [r7, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r2, r2, r6 │ │ │ │ + sbc r3, r3, #0 │ │ │ │ + strd r2, [r7, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl cde0 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc b77ac <__cxa_atexit@plt+0xa95f8> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #36] @ b77b8 <__cxa_atexit@plt+0xa9604> │ │ │ │ + bcc b2194 <__cxa_atexit@plt+0xa3fe0> │ │ │ │ + ldr r2, [pc, #28] @ b21a0 <__cxa_atexit@plt+0xa3fec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r2, r4, #40, 28 @ 0x280 │ │ │ │ - rsbseq r7, r8, #184, 6 @ 0xe0000002 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b781c <__cxa_atexit@plt+0xa9668> │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #64] @ b7828 <__cxa_atexit@plt+0xa9674> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #-8] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne b7808 <__cxa_atexit@plt+0xa9654> │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ b782c <__cxa_atexit@plt+0xa9678> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #24] @ b7830 <__cxa_atexit@plt+0xa967c> │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r8, r4, #32, 10 @ 0x8000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b21f4 <__cxa_atexit@plt+0xa4040> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b21fc <__cxa_atexit@plt+0xa4048> │ │ │ │ + ldr r1, [pc, #64] @ b2218 <__cxa_atexit@plt+0xa4064> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #60] @ b221c <__cxa_atexit@plt+0xa4068> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + stmib r2, {r1, r9} │ │ │ │ + sub r2, r6, #3 │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r2 │ │ │ │ + b b2204 <__cxa_atexit@plt+0xa4050> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ b2214 <__cxa_atexit@plt+0xa4060> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - addseq r2, r4, #204, 26 @ 0x3300 │ │ │ │ - rsbseq r7, r8, #108, 6 @ 0xb0000001 │ │ │ │ - rsbseq r7, r8, #100, 6 @ 0x90000001 │ │ │ │ - rsbseq r7, r8, #64, 6 │ │ │ │ + rsbseq ip, r8, #56, 16 @ 0x380000 │ │ │ │ + @ instruction: 0xfffffdac │ │ │ │ + addseq r8, r4, #84, 8 @ 0x54000000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ + sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi b7894 <__cxa_atexit@plt+0xa96e0> │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #64] @ b78a0 <__cxa_atexit@plt+0xa96ec> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #-8] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne b7880 <__cxa_atexit@plt+0xa96cc> │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ b78a4 <__cxa_atexit@plt+0xa96f0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #24] @ b78a8 <__cxa_atexit@plt+0xa96f4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - addseq r2, r4, #84, 26 @ 0x1500 │ │ │ │ - rsbseq r7, r8, #244, 4 @ 0x4000000f │ │ │ │ - rsbseq r7, r8, #236, 4 @ 0xc000000e │ │ │ │ - rsbseq r8, r8, #168, 22 @ 0x2a000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r1, ip │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b7910 <__cxa_atexit@plt+0xa975c> │ │ │ │ - ldr r2, [pc, #72] @ b791c <__cxa_atexit@plt+0xa9768> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r3, #2] │ │ │ │ - ldr r1, [r3, #6] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-12]! │ │ │ │ - stmib r3, {r1, r8} │ │ │ │ + bhi b2318 <__cxa_atexit@plt+0xa4164> │ │ │ │ + ldr r3, [pc, #224] @ b2324 <__cxa_atexit@plt+0xa4170> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq b7904 <__cxa_atexit@plt+0xa9750> │ │ │ │ - mov r3, #0 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r7, fp │ │ │ │ - b b7940 <__cxa_atexit@plt+0xa978c> │ │ │ │ + beq b2310 <__cxa_atexit@plt+0xa415c> │ │ │ │ + ldr r3, [r4, #812] @ 0x32c │ │ │ │ + ldr r2, [r4, #820] @ 0x334 │ │ │ │ + ldr r1, [pc, #196] @ b2328 <__cxa_atexit@plt+0xa4174> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3, #12] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r1, [r5] │ │ │ │ + str r5, [r0, #12] │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r2, #4] │ │ │ │ + ldr r5, [r2] │ │ │ │ + ldrd r0, [r3, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r0, r0, r6 │ │ │ │ + sbc r1, r1, #0 │ │ │ │ + strd r0, [r3, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r4, r0 │ │ │ │ + mov r0, r8 │ │ │ │ + bl cfa8 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - rsbseq r8, r8, #56, 22 @ 0xe000 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, #0 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r7, fp │ │ │ │ - b b7940 <__cxa_atexit@plt+0xa978c> │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r9, [pc, #220] @ b7a28 <__cxa_atexit@plt+0xa9874> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #216] @ b7a2c <__cxa_atexit@plt+0xa9878> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #212] @ b7a30 <__cxa_atexit@plt+0xa987c> │ │ │ │ - add lr, pc, lr │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r0, [r3, #4]! │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - and r2, r0, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne b79e0 <__cxa_atexit@plt+0xa982c> │ │ │ │ - ldr r2, [r0, #2] │ │ │ │ - ldr r0, [r0, #6] │ │ │ │ - mov r3, r5 │ │ │ │ - str r9, [r3, #-8]! │ │ │ │ - str r0, [r3, #4] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq b7a04 <__cxa_atexit@plt+0xa9850> │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - str r0, [r5, #4] │ │ │ │ - tst r2, #3 │ │ │ │ - beq b7a10 <__cxa_atexit@plt+0xa985c> │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r3, [r5] │ │ │ │ - lsl r1, r3, #2 │ │ │ │ - ldr r2, [r2, #3] │ │ │ │ - str r2, [r1, r0] │ │ │ │ - add r0, r3, #1 │ │ │ │ - str lr, [r5] │ │ │ │ - str r0, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq b7a20 <__cxa_atexit@plt+0xa986c> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - stm r5, {r0, r7} │ │ │ │ - b b795c <__cxa_atexit@plt+0xa97a8> │ │ │ │ - ldr r2, [pc, #76] @ b7a34 <__cxa_atexit@plt+0xa9880> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq b7a04 <__cxa_atexit@plt+0xa9850> │ │ │ │ - mov r5, r3 │ │ │ │ - b b7b50 <__cxa_atexit@plt+0xa999c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, ip, ror r1 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r4, ror #2 │ │ │ │ - rsbseq r8, r8, #32, 20 @ 0x20000 │ │ │ │ - andeq r0, r0, r5, asr #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #116] @ b7ac0 <__cxa_atexit@plt+0xa990c> │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + andeq r0, r0, r0, lsr #3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r4, [r4, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #184] @ b23fc <__cxa_atexit@plt+0xa4248> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq b7aac <__cxa_atexit@plt+0xa98f8> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r1, [r3, #8]! │ │ │ │ - lsl lr, r1, #2 │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r8, [pc, #72] @ b7ac4 <__cxa_atexit@plt+0xa9910> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r7, [r3, #-4] │ │ │ │ - str r0, [lr, r2] │ │ │ │ - add r2, r1, #1 │ │ │ │ - str r8, [r3] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq b7ab4 <__cxa_atexit@plt+0xa9900> │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b b7940 <__cxa_atexit@plt+0xa978c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r3, [r4, #12] │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r5, #4] │ │ │ │ + ldr r5, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldr r2, [r5, #72] @ 0x48 │ │ │ │ + ldr r1, [r5, #76] @ 0x4c │ │ │ │ + sub r6, r6, r3 │ │ │ │ + subs r2, r2, r6 │ │ │ │ + sbc r3, r1, #0 │ │ │ │ + strd r2, [r5, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl cfa8 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ b241c <__cxa_atexit@plt+0xa4268> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + addseq r8, r4, #84, 4 @ 0x40000005 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b2470 <__cxa_atexit@plt+0xa42bc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b2478 <__cxa_atexit@plt+0xa42c4> │ │ │ │ + ldr r1, [pc, #64] @ b2494 <__cxa_atexit@plt+0xa42e0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #60] @ b2498 <__cxa_atexit@plt+0xa42e4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r1, r9} │ │ │ │ + sub r2, r6, #3 │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r2 │ │ │ │ + b b2480 <__cxa_atexit@plt+0xa42cc> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ b2490 <__cxa_atexit@plt+0xa42dc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - rsbseq r8, r8, #144, 18 @ 0x240000 │ │ │ │ - andeq r0, r0, r5, asr #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + rsbseq ip, r8, #192, 10 @ 0x30000000 │ │ │ │ + @ instruction: 0xfffffdd4 │ │ │ │ + addseq r8, r4, #216, 2 @ 0x36 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r5 │ │ │ │ - ldr r2, [r5, #8]! │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi b24e4 <__cxa_atexit@plt+0xa4330> │ │ │ │ + ldr r2, [pc, #48] @ b24f0 <__cxa_atexit@plt+0xa433c> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr lr, [pc, #52] @ b7b24 <__cxa_atexit@plt+0xa9970> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r1, [r0, r2, lsl #2] │ │ │ │ - add r0, r2, #1 │ │ │ │ - str lr, [r5] │ │ │ │ - str r0, [r5, #4] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq b7b1c <__cxa_atexit@plt+0xa9968> │ │ │ │ - ldr r2, [r3, #12] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - mov r7, fp │ │ │ │ - b b7940 <__cxa_atexit@plt+0xa978c> │ │ │ │ + beq b24dc <__cxa_atexit@plt+0xa4328> │ │ │ │ + b b24fc <__cxa_atexit@plt+0xa4348> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq r8, r8, #48, 18 @ 0xc0000 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - mov r7, fp │ │ │ │ - b b7940 <__cxa_atexit@plt+0xa978c> │ │ │ │ - rsbseq r8, r8, #20, 18 @ 0x50000 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ - ldr r4, [r5, #8] │ │ │ │ - lsl r3, r4, #2 │ │ │ │ + ldr r2, [pc, #240] @ b25f8 <__cxa_atexit@plt+0xa4444> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r4, [r7, #3] │ │ │ │ - ldr r7, [pc, #244] @ b7c5c <__cxa_atexit@plt+0xa9aa8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r9, #0 │ │ │ │ - str r9, [r3, r4] │ │ │ │ - str r4, [r5, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #224] @ b7c60 <__cxa_atexit@plt+0xa9aac> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + str r2, [r5] │ │ │ │ + str r4, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq b7c50 <__cxa_atexit@plt+0xa9a9c> │ │ │ │ - ldr r3, [r0, #812] @ 0x32c │ │ │ │ - ldr r2, [r0, #820] @ 0x334 │ │ │ │ - ldr lr, [pc, #204] @ b7c64 <__cxa_atexit@plt+0xa9ab0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r1, [r3, #12] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str lr, [r5] │ │ │ │ - str r5, [r1, #12] │ │ │ │ + beq b25ec <__cxa_atexit@plt+0xa4438> │ │ │ │ + ldr r2, [r0, #812] @ 0x32c │ │ │ │ + ldr r1, [r0, #820] @ 0x334 │ │ │ │ + ldr r5, [pc, #200] @ b25fc <__cxa_atexit@plt+0xa4448> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5, #12] │ │ │ │ add r6, r6, #4 │ │ │ │ - str r6, [r2, #4] │ │ │ │ - ldr r5, [r2] │ │ │ │ - ldr r2, [r3, #72] @ 0x48 │ │ │ │ - ldr r1, [r3, #76] @ 0x4c │ │ │ │ + str r6, [r1, #4] │ │ │ │ + ldr r5, [r1] │ │ │ │ + ldrd r8, [r2, #72] @ 0x48 │ │ │ │ sub r6, r6, r5 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r1, r1, #0 │ │ │ │ - str r2, [r3, #72] @ 0x48 │ │ │ │ - str r1, [r3, #76] @ 0x4c │ │ │ │ + subs r6, r8, r6 │ │ │ │ + sbc r1, r9, #0 │ │ │ │ + str r6, [r2, #72] @ 0x48 │ │ │ │ + str r1, [r2, #76] @ 0x4c │ │ │ │ + mov r8, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r5, r0 │ │ │ │ - mov r0, r8 │ │ │ │ - mov r1, r4 │ │ │ │ - blx sl │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r6, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl cedc │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r6, [r0, #812] @ 0x32c │ │ │ │ ldr r4, [r0, #820] @ 0x334 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ ldr r5, [r3, #12] │ │ │ │ - str r9, [r0, #828] @ 0x33c │ │ │ │ + str r8, [r0, #828] @ 0x33c │ │ │ │ ldr r2, [r4] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r4, [r4, #28] │ │ │ │ add r4, r2, r4, lsl #12 │ │ │ │ sub r4, r4, #1 │ │ │ │ str r4, [r0, #804] @ 0x324 │ │ │ │ ldr r4, [r6, #72] @ 0x48 │ │ │ │ @@ -173695,28 +168166,26 @@ │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ ldr r1, [r7] │ │ │ │ mov r4, r0 │ │ │ │ bx r1 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - addseq r3, r4, #12 │ │ │ │ - @ instruction: 0x000001b8 │ │ │ │ - rsbseq r8, r8, #224, 14 @ 0x3800000 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + @ instruction: 0x000001b0 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ - ldr r4, [r4, #812] @ 0x32c │ │ │ │ - ldr r3, [pc, #192] @ b7d44 <__cxa_atexit@plt+0xa9b90> │ │ │ │ + ldr r3, [pc, #200] @ b26dc <__cxa_atexit@plt+0xa4528> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r2, [r4, #812] @ 0x32c │ │ │ │ + ldr r4, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [r4, #12] │ │ │ │ - ldmib r5, {r4, r8} │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ + ldr r3, [r2, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r5, [r3, #12] │ │ │ │ ldr r5, [r0, #820] @ 0x334 │ │ │ │ add r6, r6, #4 │ │ │ │ str r6, [r5, #4] │ │ │ │ ldr r5, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -173724,21 +168193,22 @@ │ │ │ │ ldr r1, [r5, #76] @ 0x4c │ │ │ │ sub r6, r6, r3 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r1, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - mov r1, r8 │ │ │ │ - blx r9 │ │ │ │ + mov r1, r7 │ │ │ │ + bl cedc │ │ │ │ + mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -173753,879 +168223,194 @@ │ │ │ │ str r6, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add fp, r2, #100 @ 0x64 │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - rsbseq r8, r8, #0, 14 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r3, [r2, #4]! │ │ │ │ - ldr r3, [r3] │ │ │ │ - cmp r3, #1 │ │ │ │ - blt b7d84 <__cxa_atexit@plt+0xa9bd0> │ │ │ │ - ldr r2, [pc, #276] @ b7e84 <__cxa_atexit@plt+0xa9cd0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - sub r5, r5, #4 │ │ │ │ - b b7ee4 <__cxa_atexit@plt+0xa9d30> │ │ │ │ - ldr r7, [pc, #220] @ b7e68 <__cxa_atexit@plt+0xa9cb4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #8]! │ │ │ │ - sub lr, r3, #12 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi b7e34 <__cxa_atexit@plt+0xa9c80> │ │ │ │ - ldr r0, [pc, #196] @ b7e6c <__cxa_atexit@plt+0xa9cb8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r2] │ │ │ │ - ldr r0, [pc, #188] @ b7e70 <__cxa_atexit@plt+0xa9cbc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r7, r0, #1 │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq b7df0 <__cxa_atexit@plt+0xa9c3c> │ │ │ │ - cmp r1, #2 │ │ │ │ - bne b7e00 <__cxa_atexit@plt+0xa9c4c> │ │ │ │ - ldr r1, [r0, #3] │ │ │ │ - ldr r0, [r0, #7] │ │ │ │ - ldr r2, [pc, #156] @ b7e74 <__cxa_atexit@plt+0xa9cc0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - stm r5, {r0, r1} │ │ │ │ - ldr r7, [pc, #144] @ b7e78 <__cxa_atexit@plt+0xa9cc4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - mov r5, lr │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r1, [r0, #1]! │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r0 │ │ │ │ - bx r1 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc b7e54 <__cxa_atexit@plt+0xa9ca0> │ │ │ │ - ldr r1, [pc, #112] @ b7e88 <__cxa_atexit@plt+0xa9cd4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - mov r3, r6 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #64] @ b7e7c <__cxa_atexit@plt+0xa9cc8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r5, [pc, #60] @ b7e80 <__cxa_atexit@plt+0xa9ccc> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - @ instruction: 0xfffff734 │ │ │ │ - addseq r2, r4, #28, 16 @ 0x1c0000 │ │ │ │ - @ instruction: 0xfffff764 │ │ │ │ - addseq r2, r4, #228, 16 @ 0xe40000 │ │ │ │ - rsbseq r8, r8, #4, 12 @ 0x400000 │ │ │ │ - addseq r2, r4, #140, 14 @ 0x2300000 │ │ │ │ - addseq r2, r4, #96, 16 @ 0x600000 │ │ │ │ - @ instruction: 0xfffffa24 │ │ │ │ - rsbseq r6, r8, #232, 24 @ 0xe800 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc b7ec8 <__cxa_atexit@plt+0xa9d14> │ │ │ │ - ldr r2, [pc, #32] @ b7ed4 <__cxa_atexit@plt+0xa9d20> │ │ │ │ - add r2, pc, r2 │ │ │ │ + bcc b2714 <__cxa_atexit@plt+0xa4560> │ │ │ │ + ldr r2, [pc, #28] @ b2720 <__cxa_atexit@plt+0xa456c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - mov r7, r3 │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - @ instruction: 0xfffff988 │ │ │ │ - rsbseq r8, r8, #112, 10 @ 0x1c000000 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, #0 │ │ │ │ - ldr lr, [pc, #152] @ b7f88 <__cxa_atexit@plt+0xa9dd4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r8, [pc, #148] @ b7f8c <__cxa_atexit@plt+0xa9dd8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, r9 │ │ │ │ - add r2, r3, #20 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc b7f6c <__cxa_atexit@plt+0xa9db8> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r1, [r2, #8]! │ │ │ │ - ldr r0, [r2, #-4] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq b7f58 <__cxa_atexit@plt+0xa9da4> │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - ldr sl, [r2, r1, lsl #2] │ │ │ │ - sub r1, r1, #1 │ │ │ │ - add r2, r3, #14 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - add r1, r3, #5 │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str sl, [r3, #8] │ │ │ │ - add r9, r9, #20 │ │ │ │ - b b7ef8 <__cxa_atexit@plt+0xa9d44> │ │ │ │ - str r0, [r2] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b b7f94 <__cxa_atexit@plt+0xa9de0> │ │ │ │ - ldr r6, [pc, #28] @ b7f90 <__cxa_atexit@plt+0xa9ddc> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r3, #20 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r7, r4, #160, 30 @ 0x280 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b2778 <__cxa_atexit@plt+0xa45c4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b2780 <__cxa_atexit@plt+0xa45cc> │ │ │ │ + ldr r1, [pc, #68] @ b279c <__cxa_atexit@plt+0xa45e8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #64] @ b27a0 <__cxa_atexit@plt+0xa45ec> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r1, sl} │ │ │ │ + str r9, [r2, #12] │ │ │ │ + sub r2, r6, #7 │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ mov r6, r2 │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ - addseq r2, r4, #32, 24 @ 0x2000 │ │ │ │ - addseq r2, r4, #196, 12 @ 0xc400000 │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - mov fp, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp lr, r6 │ │ │ │ - bcc b8080 <__cxa_atexit@plt+0xa9ecc> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #4]! │ │ │ │ - ldr r8, [pc, #264] @ b80c8 <__cxa_atexit@plt+0xa9f14> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #260] @ b80cc <__cxa_atexit@plt+0xa9f18> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - ldr r0, [r0] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - sub r1, r6, #15 │ │ │ │ - str r1, [r3, #16] │ │ │ │ - ldr r1, [pc, #236] @ b80d0 <__cxa_atexit@plt+0xa9f1c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r8, [r2] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - sub r8, r6, #6 │ │ │ │ - sub r1, r2, #12 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi b8098 <__cxa_atexit@plt+0xa9ee4> │ │ │ │ - ldr r0, [pc, #204] @ b80d4 <__cxa_atexit@plt+0xa9f20> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5] │ │ │ │ - ands r0, r8, #3 │ │ │ │ - beq b8040 <__cxa_atexit@plt+0xa9e8c> │ │ │ │ - cmp r0, #2 │ │ │ │ - bne b804c <__cxa_atexit@plt+0xa9e98> │ │ │ │ - ldr r3, [pc, #184] @ b80dc <__cxa_atexit@plt+0xa9f28> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r6, #-4] │ │ │ │ - stmdb r5, {r3, r7} │ │ │ │ - str r2, [r5] │ │ │ │ - ldr r7, [pc, #168] @ b80e0 <__cxa_atexit@plt+0xa9f2c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - mov r5, r1 │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r0, [r6, #-6] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - add r6, r3, #32 │ │ │ │ - cmp lr, r6 │ │ │ │ - bcc b80ac <__cxa_atexit@plt+0xa9ef8> │ │ │ │ - ldr r7, [pc, #140] @ b80ec <__cxa_atexit@plt+0xa9f38> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #136] @ b80f0 <__cxa_atexit@plt+0xa9f3c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r7, [r3, #24]! │ │ │ │ - str r2, [r3, #8] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #96] @ b80e8 <__cxa_atexit@plt+0xa9f34> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - ldr r7, [pc, #68] @ b80e4 <__cxa_atexit@plt+0xa9f30> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ + b b2788 <__cxa_atexit@plt+0xa45d4> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #28] @ b80d8 <__cxa_atexit@plt+0xa9f24> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - mov r5, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, r4, asr r1 │ │ │ │ - addseq r2, r4, #72, 22 @ 0x12000 │ │ │ │ - addseq r2, r4, #216, 10 @ 0x36000000 │ │ │ │ - @ instruction: 0xfffff4d4 │ │ │ │ - addseq r2, r4, #20, 10 @ 0x5000000 │ │ │ │ - @ instruction: 0xfffff518 │ │ │ │ - addseq r2, r4, #148, 12 @ 0x9400000 │ │ │ │ - rsbseq r8, r8, #160, 6 @ 0x80000002 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0xfffff764 │ │ │ │ - addseq r2, r4, #104, 10 @ 0x1a000000 │ │ │ │ - rsbseq r8, r8, #84, 6 @ 0x50000001 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b b7f94 <__cxa_atexit@plt+0xa9de0> │ │ │ │ - rsbseq r6, r8, #104, 20 @ 0x68000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b8148 <__cxa_atexit@plt+0xa9f94> │ │ │ │ - ldr r2, [pc, #32] @ b8154 <__cxa_atexit@plt+0xa9fa0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - @ instruction: 0xfffff690 │ │ │ │ - rsbseq r8, r8, #12, 6 @ 0x30000000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, sl │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b81b4 <__cxa_atexit@plt+0xaa000> │ │ │ │ - ldr r2, [pc, #64] @ b81c0 <__cxa_atexit@plt+0xaa00c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - stmdb r3, {r2, r7, r8} │ │ │ │ - tst r8, #3 │ │ │ │ - beq b81a8 <__cxa_atexit@plt+0xa9ff4> │ │ │ │ - ldr r7, [pc, #44] @ b81c4 <__cxa_atexit@plt+0xaa010> │ │ │ │ + ldr r7, [pc, #8] @ b2798 <__cxa_atexit@plt+0xa45e4> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r9, #0 │ │ │ │ - b 3efb88 <__cxa_atexit@plt+0x3e19d4> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - rsbseq r8, r8, #160, 4 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ b81ec <__cxa_atexit@plt+0xaa038> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - mov r9, #0 │ │ │ │ - b 3efb88 <__cxa_atexit@plt+0x3e19d4> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - rsbseq r8, r8, #120, 4 @ 0x80000007 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b8240 <__cxa_atexit@plt+0xaa08c> │ │ │ │ - ldr lr, [pc, #64] @ b8258 <__cxa_atexit@plt+0xaa0a4> │ │ │ │ - add lr, pc, lr │ │ │ │ - mov r1, #4 │ │ │ │ - ldmib r5, {r0, r2} │ │ │ │ - add r8, r1, r7, lsl #2 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - add r5, r5, #12 │ │ │ │ - sub sl, r6, #6 │ │ │ │ - mov r9, #4 │ │ │ │ - b 3efd38 <__cxa_atexit@plt+0x3e1b84> │ │ │ │ - ldr r3, [pc, #20] @ b825c <__cxa_atexit@plt+0xaa0a8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - @ instruction: 0xfffff6a0 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - rsbseq r8, r8, #20, 4 @ 0x40000001 │ │ │ │ + rsbseq ip, r8, #188, 4 @ 0xc000000b │ │ │ │ + @ instruction: 0xfffffd4c │ │ │ │ + addseq r7, r4, #212, 28 @ 0xd40 │ │ │ │ andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi b82e4 <__cxa_atexit@plt+0xaa130> │ │ │ │ - ldr r3, [pc, #104] @ b82ec <__cxa_atexit@plt+0xaa138> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-12]! │ │ │ │ - str r2, [r7, #4] │ │ │ │ - str r1, [r7, #8] │ │ │ │ - tst r8, #3 │ │ │ │ - beq b82d4 <__cxa_atexit@plt+0xaa120> │ │ │ │ - ldr r7, [pc, #68] @ b82f0 <__cxa_atexit@plt+0xaa13c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #52] @ b82f4 <__cxa_atexit@plt+0xaa140> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - add r3, r7, #1 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 3efd40 <__cxa_atexit@plt+0x3e1b8c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - addseq r2, r4, #208, 16 @ 0xd00000 │ │ │ │ - rsbseq r8, r8, #128, 2 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [pc, #28] @ b832c <__cxa_atexit@plt+0xaa178> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #12] @ b8330 <__cxa_atexit@plt+0xaa17c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 3efd40 <__cxa_atexit@plt+0x3e1b8c> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - addseq r2, r4, #108, 16 @ 0x6c0000 │ │ │ │ - rsbseq r8, r8, #68, 2 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b83b0 <__cxa_atexit@plt+0xaa1fc> │ │ │ │ - ldr lr, [pc, #96] @ b83bc <__cxa_atexit@plt+0xaa208> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [r5, #12]! │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldmdb r5, {r2, r9} │ │ │ │ - ldr r1, [pc, #80] @ b83c0 <__cxa_atexit@plt+0xaa20c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5] │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r0, [r2] │ │ │ │ - ldr r0, [pc, #64] @ b83c4 <__cxa_atexit@plt+0xaa210> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r9, [r3, #16] │ │ │ │ - str r8, [r3, #20] │ │ │ │ - ldr r3, [pc, #40] @ b83c8 <__cxa_atexit@plt+0xaa214> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #3 │ │ │ │ - sub r9, r6, #6 │ │ │ │ - sub sl, r6, #14 │ │ │ │ - b 3efd48 <__cxa_atexit@plt+0x3e1b94> │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - @ instruction: 0xfffffe08 │ │ │ │ - addseq r2, r4, #132, 4 @ 0x40000008 │ │ │ │ - addseq r2, r4, #56, 4 @ 0x80000003 │ │ │ │ - addseq r2, r4, #244, 14 @ 0x3d00000 │ │ │ │ - rsbseq r8, r8, #168 @ 0xa8 │ │ │ │ - andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b840c <__cxa_atexit@plt+0xaa258> │ │ │ │ - ldr r2, [pc, #44] @ b8424 <__cxa_atexit@plt+0xaa270> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r3, {r2, r8, r9} │ │ │ │ - sub sl, r6, #6 │ │ │ │ - mov r8, #4 │ │ │ │ - mov r9, #4 │ │ │ │ - b 3efd38 <__cxa_atexit@plt+0x3e1b84> │ │ │ │ - ldr r7, [pc, #20] @ b8428 <__cxa_atexit@plt+0xaa274> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe74 │ │ │ │ - rsbseq r8, r8, #124 @ 0x7c │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi b8468 <__cxa_atexit@plt+0xaa2b4> │ │ │ │ - ldr r3, [pc, #44] @ b8478 <__cxa_atexit@plt+0xaa2c4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #36] @ b847c <__cxa_atexit@plt+0xaa2c8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #2 │ │ │ │ - mov r8, #4 │ │ │ │ - mov r9, #4 │ │ │ │ - b 3efd38 <__cxa_atexit@plt+0x3e1b84> │ │ │ │ - ldr r7, [pc, #16] @ b8480 <__cxa_atexit@plt+0xaa2cc> │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi b27d4 <__cxa_atexit@plt+0xa4620> │ │ │ │ + ldr r5, [pc, #32] @ b27e4 <__cxa_atexit@plt+0xa4630> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r7] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3c21d4 <__cxa_atexit@plt+0x3b4020> │ │ │ │ + ldr r7, [pc, #12] @ b27e8 <__cxa_atexit@plt+0xa4634> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - addseq r2, r4, #64, 14 @ 0x1000000 │ │ │ │ - rsbseq r8, r8, #60 @ 0x3c │ │ │ │ - rsbseq r8, r8, #12 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + rsbseq ip, r8, #116, 4 @ 0x40000007 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ b84b8 <__cxa_atexit@plt+0xaa304> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #20] @ b84bc <__cxa_atexit@plt+0xaa308> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #2 │ │ │ │ - mov r8, #4 │ │ │ │ - mov r9, #4 │ │ │ │ - b 3efd38 <__cxa_atexit@plt+0x3e1b84> │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - addseq r2, r4, #244, 12 @ 0xf400000 │ │ │ │ - rsbseq r7, r8, #200, 30 @ 0x320 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r1, r7 │ │ │ │ mov r7, r6 │ │ │ │ - ldr r6, [pc, #80] @ b852c <__cxa_atexit@plt+0xaa378> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - str r6, [r5] │ │ │ │ - add r6, r7, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc b8514 <__cxa_atexit@plt+0xaa360> │ │ │ │ - ldr r3, [pc, #52] @ b8530 <__cxa_atexit@plt+0xaa37c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - sub sl, r6, #6 │ │ │ │ - mov r7, r9 │ │ │ │ - mov r8, #4 │ │ │ │ - mov r9, #4 │ │ │ │ - b 3efd38 <__cxa_atexit@plt+0x3e1b84> │ │ │ │ - ldr r7, [pc, #24] @ b8534 <__cxa_atexit@plt+0xaa380> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0xfffffd70 │ │ │ │ - rsbseq r7, r8, #116, 30 @ 0x1d0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - rsbseq r7, r8, #80, 30 @ 0x140 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi b85a8 <__cxa_atexit@plt+0xaa3f4> │ │ │ │ - ldr r2, [pc, #88] @ b85cc <__cxa_atexit@plt+0xaa418> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi b85b8 <__cxa_atexit@plt+0xaa404> │ │ │ │ - ldr r3, [pc, #76] @ b85d8 <__cxa_atexit@plt+0xaa424> │ │ │ │ + bcc b2840 <__cxa_atexit@plt+0xa468c> │ │ │ │ + ldr r3, [pc, #60] @ b2850 <__cxa_atexit@plt+0xa469c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - ldr r3, [pc, #68] @ b85dc <__cxa_atexit@plt+0xaa428> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #2 │ │ │ │ - mov r8, #4 │ │ │ │ - mov r9, #4 │ │ │ │ - b 3efd38 <__cxa_atexit@plt+0x3e1b84> │ │ │ │ - ldr r7, [pc, #36] @ b85d4 <__cxa_atexit@plt+0xaa420> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ b85d0 <__cxa_atexit@plt+0xaa41c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - rsbseq r7, r8, #236, 28 @ 0xec0 │ │ │ │ - rsbseq r7, r8, #12, 30 @ 0x30 │ │ │ │ - @ instruction: 0xffffff00 │ │ │ │ - addseq r2, r4, #0, 12 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b8614 <__cxa_atexit@plt+0xaa460> │ │ │ │ - ldr r2, [pc, #28] @ b8620 <__cxa_atexit@plt+0xaa46c> │ │ │ │ + ldr r2, [pc, #56] @ b2854 <__cxa_atexit@plt+0xa46a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ + mov r0, #1 │ │ │ │ + bl 3c21dc <__cxa_atexit@plt+0x3b4028> │ │ │ │ + ldr r3, [pc, #44] @ b2858 <__cxa_atexit@plt+0xa46a4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r7, #4] │ │ │ │ + str r0, [r7, #8] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #7 │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efad0 <__cxa_atexit@plt+0x3e191c> │ │ │ │ - addseq r2, r4, #40 @ 0x28 │ │ │ │ - rsbseq r7, r8, #140, 28 @ 0x8c0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r1 │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + subseq ip, lr, #12, 30 @ 0x30 │ │ │ │ + addseq r8, r4, #120, 2 │ │ │ │ + addseq r8, r4, #92, 2 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi b8660 <__cxa_atexit@plt+0xaa4ac> │ │ │ │ - ldr r2, [pc, #40] @ b8670 <__cxa_atexit@plt+0xaa4bc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #36] @ b8674 <__cxa_atexit@plt+0xaa4c0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r2, r2, #1 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1ec4d34 <__cxa_atexit@plt+0x1eb6b80> │ │ │ │ - ldr r7, [pc, #16] @ b8678 <__cxa_atexit@plt+0xaa4c4> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi b288c <__cxa_atexit@plt+0xa46d8> │ │ │ │ + ldr r5, [pc, #32] @ b289c <__cxa_atexit@plt+0xa46e8> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r7] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3c21d4 <__cxa_atexit@plt+0x3b4020> │ │ │ │ + ldr r7, [pc, #12] @ b28a0 <__cxa_atexit@plt+0xa46ec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rsbseq r7, r8, #116, 28 @ 0x740 │ │ │ │ - addseq r1, r4, #196, 30 @ 0x310 │ │ │ │ - rsbseq r7, r8, #92, 28 @ 0x5c0 │ │ │ │ - rsbseq r6, r8, #248, 8 @ 0xf8000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b86dc <__cxa_atexit@plt+0xaa528> │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #64] @ b86e8 <__cxa_atexit@plt+0xaa534> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #-8] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne b86c8 <__cxa_atexit@plt+0xaa514> │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ b86ec <__cxa_atexit@plt+0xaa538> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #24] @ b86f0 <__cxa_atexit@plt+0xaa53c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - addseq r1, r4, #12, 30 @ 0x30 │ │ │ │ - rsbseq r6, r8, #172, 8 @ 0xac000000 │ │ │ │ - rsbseq r6, r8, #164, 8 @ 0xa4000000 │ │ │ │ - rsbseq r6, r8, #128, 8 @ 0x80000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + rsbseq ip, r8, #188, 2 @ 0x2f │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi b8754 <__cxa_atexit@plt+0xaa5a0> │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #64] @ b8760 <__cxa_atexit@plt+0xaa5ac> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #-8] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne b8740 <__cxa_atexit@plt+0xaa58c> │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ b8764 <__cxa_atexit@plt+0xaa5b0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #24] @ b8768 <__cxa_atexit@plt+0xaa5b4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - addseq r1, r4, #148, 28 @ 0x940 │ │ │ │ - rsbseq r6, r8, #52, 8 @ 0x34000000 │ │ │ │ - rsbseq r6, r8, #44, 8 @ 0x2c000000 │ │ │ │ - rsbseq r7, r8, #232, 24 @ 0xe800 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r1, ip │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b87d0 <__cxa_atexit@plt+0xaa61c> │ │ │ │ - ldr r2, [pc, #72] @ b87dc <__cxa_atexit@plt+0xaa628> │ │ │ │ + bhi b28ec <__cxa_atexit@plt+0xa4738> │ │ │ │ + ldr r2, [pc, #48] @ b28f8 <__cxa_atexit@plt+0xa4744> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r3, #2] │ │ │ │ - ldr r1, [r3, #6] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-12]! │ │ │ │ - stmib r3, {r1, r8} │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq b87c4 <__cxa_atexit@plt+0xaa610> │ │ │ │ - mov r3, #0 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r7, fp │ │ │ │ - b b8800 <__cxa_atexit@plt+0xaa64c> │ │ │ │ + beq b28e4 <__cxa_atexit@plt+0xa4730> │ │ │ │ + b b2904 <__cxa_atexit@plt+0xa4750> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - rsbseq r7, r8, #120, 24 @ 0x7800 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, #0 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r7, fp │ │ │ │ - b b8800 <__cxa_atexit@plt+0xaa64c> │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r9, [pc, #220] @ b88e8 <__cxa_atexit@plt+0xaa734> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #216] @ b88ec <__cxa_atexit@plt+0xaa738> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #212] @ b88f0 <__cxa_atexit@plt+0xaa73c> │ │ │ │ - add lr, pc, lr │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r0, [r3, #4]! │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - and r2, r0, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne b88a0 <__cxa_atexit@plt+0xaa6ec> │ │ │ │ - ldr r2, [r0, #2] │ │ │ │ - ldr r0, [r0, #6] │ │ │ │ - mov r3, r5 │ │ │ │ - str r9, [r3, #-8]! │ │ │ │ - str r0, [r3, #4] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq b88c4 <__cxa_atexit@plt+0xaa710> │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - str r0, [r5, #4] │ │ │ │ - tst r2, #3 │ │ │ │ - beq b88d0 <__cxa_atexit@plt+0xaa71c> │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r3, [r5] │ │ │ │ - lsl r1, r3, #2 │ │ │ │ - ldr r2, [r2, #3] │ │ │ │ - str r2, [r1, r0] │ │ │ │ - add r0, r3, #1 │ │ │ │ - str lr, [r5] │ │ │ │ - str r0, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq b88e0 <__cxa_atexit@plt+0xaa72c> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - stm r5, {r0, r7} │ │ │ │ - b b881c <__cxa_atexit@plt+0xaa668> │ │ │ │ - ldr r2, [pc, #76] @ b88f4 <__cxa_atexit@plt+0xaa740> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq b88c4 <__cxa_atexit@plt+0xaa710> │ │ │ │ - mov r5, r3 │ │ │ │ - b b8a10 <__cxa_atexit@plt+0xaa85c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, ip, ror r1 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r4, ror #2 │ │ │ │ - rsbseq r7, r8, #96, 22 @ 0x18000 │ │ │ │ - andeq r0, r0, r5, asr #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #116] @ b8980 <__cxa_atexit@plt+0xaa7cc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq b896c <__cxa_atexit@plt+0xaa7b8> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r1, [r3, #8]! │ │ │ │ - lsl lr, r1, #2 │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r8, [pc, #72] @ b8984 <__cxa_atexit@plt+0xaa7d0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r7, [r3, #-4] │ │ │ │ - str r0, [lr, r2] │ │ │ │ - add r2, r1, #1 │ │ │ │ - str r8, [r3] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq b8974 <__cxa_atexit@plt+0xaa7c0> │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b b8800 <__cxa_atexit@plt+0xaa64c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - rsbseq r7, r8, #208, 20 @ 0xd0000 │ │ │ │ - andeq r0, r0, r5, asr #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r5, #8]! │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr lr, [pc, #52] @ b89e4 <__cxa_atexit@plt+0xaa830> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r1, [r0, r2, lsl #2] │ │ │ │ - add r0, r2, #1 │ │ │ │ - str lr, [r5] │ │ │ │ - str r0, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq b89dc <__cxa_atexit@plt+0xaa828> │ │ │ │ - ldr r2, [r3, #12] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - mov r7, fp │ │ │ │ - b b8800 <__cxa_atexit@plt+0xaa64c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq r7, r8, #112, 20 @ 0x70000 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - mov r7, fp │ │ │ │ - b b8800 <__cxa_atexit@plt+0xaa64c> │ │ │ │ - rsbseq r7, r8, #84, 20 @ 0x54000 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ - ldr r4, [r5, #8] │ │ │ │ - lsl r3, r4, #2 │ │ │ │ + ldr r2, [pc, #240] @ b2a00 <__cxa_atexit@plt+0xa484c> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r4, [r7, #3] │ │ │ │ - ldr r7, [pc, #244] @ b8b1c <__cxa_atexit@plt+0xaa968> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r9, #0 │ │ │ │ - str r9, [r3, r4] │ │ │ │ - str r4, [r5, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #224] @ b8b20 <__cxa_atexit@plt+0xaa96c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + str r2, [r5] │ │ │ │ + str r4, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq b8b10 <__cxa_atexit@plt+0xaa95c> │ │ │ │ - ldr r3, [r0, #812] @ 0x32c │ │ │ │ - ldr r2, [r0, #820] @ 0x334 │ │ │ │ - ldr lr, [pc, #204] @ b8b24 <__cxa_atexit@plt+0xaa970> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r1, [r3, #12] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str lr, [r5] │ │ │ │ - str r5, [r1, #12] │ │ │ │ + beq b29f4 <__cxa_atexit@plt+0xa4840> │ │ │ │ + ldr r2, [r0, #812] @ 0x32c │ │ │ │ + ldr r1, [r0, #820] @ 0x334 │ │ │ │ + ldr r5, [pc, #200] @ b2a04 <__cxa_atexit@plt+0xa4850> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5, #12] │ │ │ │ add r6, r6, #4 │ │ │ │ - str r6, [r2, #4] │ │ │ │ - ldr r5, [r2] │ │ │ │ - ldr r2, [r3, #72] @ 0x48 │ │ │ │ - ldr r1, [r3, #76] @ 0x4c │ │ │ │ + str r6, [r1, #4] │ │ │ │ + ldr r5, [r1] │ │ │ │ + ldrd r8, [r2, #72] @ 0x48 │ │ │ │ sub r6, r6, r5 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r1, r1, #0 │ │ │ │ - str r2, [r3, #72] @ 0x48 │ │ │ │ - str r1, [r3, #76] @ 0x4c │ │ │ │ + subs r6, r8, r6 │ │ │ │ + sbc r1, r9, #0 │ │ │ │ + str r6, [r2, #72] @ 0x48 │ │ │ │ + str r1, [r2, #76] @ 0x4c │ │ │ │ + mov r8, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r5, r0 │ │ │ │ - mov r0, r8 │ │ │ │ - mov r1, r4 │ │ │ │ - blx sl │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r6, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl cf18 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r6, [r0, #812] @ 0x32c │ │ │ │ ldr r4, [r0, #820] @ 0x334 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ ldr r5, [r3, #12] │ │ │ │ - str r9, [r0, #828] @ 0x33c │ │ │ │ + str r8, [r0, #828] @ 0x33c │ │ │ │ ldr r2, [r4] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r4, [r4, #28] │ │ │ │ add r4, r2, r4, lsl #12 │ │ │ │ sub r4, r4, #1 │ │ │ │ str r4, [r0, #804] @ 0x324 │ │ │ │ ldr r4, [r6, #72] @ 0x48 │ │ │ │ @@ -174639,28 +168424,26 @@ │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ ldr r1, [r7] │ │ │ │ mov r4, r0 │ │ │ │ bx r1 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - addseq r2, r4, #76, 2 │ │ │ │ - @ instruction: 0x000001b8 │ │ │ │ - rsbseq r7, r8, #32, 18 @ 0x80000 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + @ instruction: 0x000001b0 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ - ldr r4, [r4, #812] @ 0x32c │ │ │ │ - ldr r3, [pc, #192] @ b8c04 <__cxa_atexit@plt+0xaaa50> │ │ │ │ + ldr r3, [pc, #200] @ b2ae4 <__cxa_atexit@plt+0xa4930> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r2, [r4, #812] @ 0x32c │ │ │ │ + ldr r4, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [r4, #12] │ │ │ │ - ldmib r5, {r4, r8} │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ + ldr r3, [r2, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r5, [r3, #12] │ │ │ │ ldr r5, [r0, #820] @ 0x334 │ │ │ │ add r6, r6, #4 │ │ │ │ str r6, [r5, #4] │ │ │ │ ldr r5, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -174668,21 +168451,22 @@ │ │ │ │ ldr r1, [r5, #76] @ 0x4c │ │ │ │ sub r6, r6, r3 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r1, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - mov r1, r8 │ │ │ │ - blx r9 │ │ │ │ + mov r1, r7 │ │ │ │ + bl cf18 │ │ │ │ + mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -174697,657 +168481,271 @@ │ │ │ │ str r6, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add fp, r2, #100 @ 0x64 │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - rsbseq r7, r8, #64, 16 @ 0x400000 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r3, [r2, #4]! │ │ │ │ - ldr r3, [r3] │ │ │ │ - cmp r3, #1 │ │ │ │ - blt b8c44 <__cxa_atexit@plt+0xaaa90> │ │ │ │ - ldr r2, [pc, #276] @ b8d44 <__cxa_atexit@plt+0xaab90> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - sub r5, r5, #4 │ │ │ │ - b b8da4 <__cxa_atexit@plt+0xaabf0> │ │ │ │ - ldr r7, [pc, #220] @ b8d28 <__cxa_atexit@plt+0xaab74> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #8]! │ │ │ │ - sub lr, r3, #12 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi b8cf4 <__cxa_atexit@plt+0xaab40> │ │ │ │ - ldr r0, [pc, #196] @ b8d2c <__cxa_atexit@plt+0xaab78> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r2] │ │ │ │ - ldr r0, [pc, #188] @ b8d30 <__cxa_atexit@plt+0xaab7c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r7, r0, #1 │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq b8cb0 <__cxa_atexit@plt+0xaaafc> │ │ │ │ - cmp r1, #2 │ │ │ │ - bne b8cc0 <__cxa_atexit@plt+0xaab0c> │ │ │ │ - ldr r1, [r0, #3] │ │ │ │ - ldr r0, [r0, #7] │ │ │ │ - ldr r2, [pc, #156] @ b8d34 <__cxa_atexit@plt+0xaab80> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - stm r5, {r0, r1} │ │ │ │ - ldr r7, [pc, #144] @ b8d38 <__cxa_atexit@plt+0xaab84> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - mov r5, lr │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r1, [r0, #1]! │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r0 │ │ │ │ - bx r1 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc b8d14 <__cxa_atexit@plt+0xaab60> │ │ │ │ - ldr r1, [pc, #112] @ b8d48 <__cxa_atexit@plt+0xaab94> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - mov r3, r6 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #64] @ b8d3c <__cxa_atexit@plt+0xaab88> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r5, [pc, #60] @ b8d40 <__cxa_atexit@plt+0xaab8c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - @ instruction: 0xffffe874 │ │ │ │ - addseq r1, r4, #92, 18 @ 0x170000 │ │ │ │ - @ instruction: 0xffffe8a4 │ │ │ │ - addseq r1, r4, #36, 20 @ 0x24000 │ │ │ │ - rsbseq r7, r8, #68, 14 @ 0x1100000 │ │ │ │ - addseq r1, r4, #204, 16 @ 0xcc0000 │ │ │ │ - addseq r1, r4, #160, 18 @ 0x280000 │ │ │ │ - @ instruction: 0xfffffa24 │ │ │ │ - rsbseq r5, r8, #40, 28 @ 0x280 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc b8d88 <__cxa_atexit@plt+0xaabd4> │ │ │ │ - ldr r2, [pc, #32] @ b8d94 <__cxa_atexit@plt+0xaabe0> │ │ │ │ - add r2, pc, r2 │ │ │ │ + bcc b2b1c <__cxa_atexit@plt+0xa4968> │ │ │ │ + ldr r2, [pc, #28] @ b2b28 <__cxa_atexit@plt+0xa4974> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - mov r7, r3 │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - @ instruction: 0xfffff988 │ │ │ │ - rsbseq r7, r8, #176, 12 @ 0xb000000 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, #0 │ │ │ │ - ldr lr, [pc, #152] @ b8e48 <__cxa_atexit@plt+0xaac94> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r8, [pc, #148] @ b8e4c <__cxa_atexit@plt+0xaac98> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, r9 │ │ │ │ - add r2, r3, #20 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc b8e2c <__cxa_atexit@plt+0xaac78> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r1, [r2, #8]! │ │ │ │ - ldr r0, [r2, #-4] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq b8e18 <__cxa_atexit@plt+0xaac64> │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - ldr sl, [r2, r1, lsl #2] │ │ │ │ - sub r1, r1, #1 │ │ │ │ - add r2, r3, #14 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - add r1, r3, #5 │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str sl, [r3, #8] │ │ │ │ - add r9, r9, #20 │ │ │ │ - b b8db8 <__cxa_atexit@plt+0xaac04> │ │ │ │ - str r0, [r2] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b b8e54 <__cxa_atexit@plt+0xaaca0> │ │ │ │ - ldr r6, [pc, #28] @ b8e50 <__cxa_atexit@plt+0xaac9c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r3, #20 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r7, r4, #152, 22 @ 0x26000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b2b80 <__cxa_atexit@plt+0xa49cc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b2b88 <__cxa_atexit@plt+0xa49d4> │ │ │ │ + ldr r1, [pc, #68] @ b2ba4 <__cxa_atexit@plt+0xa49f0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #64] @ b2ba8 <__cxa_atexit@plt+0xa49f4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r1, sl} │ │ │ │ + str r9, [r2, #12] │ │ │ │ + sub r2, r6, #7 │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ mov r6, r2 │ │ │ │ - b 3efaa8 <__cxa_atexit@plt+0x3e18f4> │ │ │ │ - addseq r1, r4, #96, 26 @ 0x1800 │ │ │ │ - addseq r1, r4, #4, 16 @ 0x40000 │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - mov fp, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp lr, r6 │ │ │ │ - bcc b8f40 <__cxa_atexit@plt+0xaad8c> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #4]! │ │ │ │ - ldr r8, [pc, #264] @ b8f88 <__cxa_atexit@plt+0xaadd4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #260] @ b8f8c <__cxa_atexit@plt+0xaadd8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - ldr r0, [r0] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - sub r1, r6, #15 │ │ │ │ - str r1, [r3, #16] │ │ │ │ - ldr r1, [pc, #236] @ b8f90 <__cxa_atexit@plt+0xaaddc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r8, [r2] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - sub r8, r6, #6 │ │ │ │ - sub r1, r2, #12 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi b8f58 <__cxa_atexit@plt+0xaada4> │ │ │ │ - ldr r0, [pc, #204] @ b8f94 <__cxa_atexit@plt+0xaade0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5] │ │ │ │ - ands r0, r8, #3 │ │ │ │ - beq b8f00 <__cxa_atexit@plt+0xaad4c> │ │ │ │ - cmp r0, #2 │ │ │ │ - bne b8f0c <__cxa_atexit@plt+0xaad58> │ │ │ │ - ldr r3, [pc, #184] @ b8f9c <__cxa_atexit@plt+0xaade8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r6, #-4] │ │ │ │ - stmdb r5, {r3, r7} │ │ │ │ - str r2, [r5] │ │ │ │ - ldr r7, [pc, #168] @ b8fa0 <__cxa_atexit@plt+0xaadec> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - mov r5, r1 │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r0, [r6, #-6] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - add r6, r3, #32 │ │ │ │ - cmp lr, r6 │ │ │ │ - bcc b8f6c <__cxa_atexit@plt+0xaadb8> │ │ │ │ - ldr r7, [pc, #140] @ b8fac <__cxa_atexit@plt+0xaadf8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #136] @ b8fb0 <__cxa_atexit@plt+0xaadfc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r7, [r3, #24]! │ │ │ │ - str r2, [r3, #8] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #96] @ b8fa8 <__cxa_atexit@plt+0xaadf4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - ldr r7, [pc, #68] @ b8fa4 <__cxa_atexit@plt+0xaadf0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ + b b2b90 <__cxa_atexit@plt+0xa49dc> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #28] @ b8f98 <__cxa_atexit@plt+0xaade4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - mov r5, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, r4, asr r1 │ │ │ │ - addseq r1, r4, #136, 24 @ 0x8800 │ │ │ │ - addseq r1, r4, #24, 14 @ 0x600000 │ │ │ │ - @ instruction: 0xffffe614 │ │ │ │ - addseq r1, r4, #84, 12 @ 0x5400000 │ │ │ │ - @ instruction: 0xffffe658 │ │ │ │ - addseq r1, r4, #212, 14 @ 0x3500000 │ │ │ │ - rsbseq r7, r8, #224, 8 @ 0xe0000000 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0xfffff764 │ │ │ │ - addseq r1, r4, #168, 12 @ 0xa800000 │ │ │ │ - rsbseq r7, r8, #148, 8 @ 0x94000000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b b8e54 <__cxa_atexit@plt+0xaaca0> │ │ │ │ - rsbseq r5, r8, #168, 22 @ 0x2a000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b9008 <__cxa_atexit@plt+0xaae54> │ │ │ │ - ldr r2, [pc, #32] @ b9014 <__cxa_atexit@plt+0xaae60> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #8] @ b2ba0 <__cxa_atexit@plt+0xa49ec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - @ instruction: 0xfffff690 │ │ │ │ - rsbseq r7, r8, #76, 8 @ 0x4c000000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, sl │ │ │ │ + rsbseq fp, r8, #188, 28 @ 0xbc0 │ │ │ │ + @ instruction: 0xfffffd4c │ │ │ │ + addseq r7, r4, #204, 20 @ 0xcc000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ + sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi b9074 <__cxa_atexit@plt+0xaaec0> │ │ │ │ - ldr r2, [pc, #64] @ b9080 <__cxa_atexit@plt+0xaaecc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - stmdb r3, {r2, r7, r8} │ │ │ │ - tst r8, #3 │ │ │ │ - beq b9068 <__cxa_atexit@plt+0xaaeb4> │ │ │ │ - ldr r7, [pc, #44] @ b9084 <__cxa_atexit@plt+0xaaed0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r9, #0 │ │ │ │ - b 3efb88 <__cxa_atexit@plt+0x3e19d4> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + bhi b2ca8 <__cxa_atexit@plt+0xa4af4> │ │ │ │ + ldr r3, [pc, #228] @ b2cb4 <__cxa_atexit@plt+0xa4b00> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b2ca0 <__cxa_atexit@plt+0xa4aec> │ │ │ │ + ldr r3, [r4, #812] @ 0x32c │ │ │ │ + ldr r2, [r4, #820] @ 0x334 │ │ │ │ + ldr r1, [pc, #200] @ b2cb8 <__cxa_atexit@plt+0xa4b04> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r1, [r5] │ │ │ │ + str r5, [r0, #12] │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r2, #4] │ │ │ │ + ldr r5, [r2] │ │ │ │ + ldrd r0, [r3, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r0, r0, r6 │ │ │ │ + sbc r1, r1, #0 │ │ │ │ + strd r0, [r3, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r4, r0 │ │ │ │ + mov r0, r7 │ │ │ │ + bl cf0c │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - rsbseq r7, r8, #224, 6 @ 0x80000003 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ b90ac <__cxa_atexit@plt+0xaaef8> │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r4, lsr #3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r4, [r4, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #184] @ b2d8c <__cxa_atexit@plt+0xa4bd8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - mov r9, #0 │ │ │ │ - b 3efb88 <__cxa_atexit@plt+0x3e19d4> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - rsbseq r7, r8, #184, 6 @ 0xe0000002 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #12] │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + ldr r7, [r0, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r7, #4] │ │ │ │ + ldr r7, [r0, #812] @ 0x32c │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldrd r2, [r7, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r2, r2, r6 │ │ │ │ + sbc r3, r3, #0 │ │ │ │ + strd r2, [r7, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl cf0c │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc b9100 <__cxa_atexit@plt+0xaaf4c> │ │ │ │ - ldr lr, [pc, #64] @ b9118 <__cxa_atexit@plt+0xaaf64> │ │ │ │ - add lr, pc, lr │ │ │ │ - mov r1, #4 │ │ │ │ - ldmib r5, {r0, r2} │ │ │ │ - add r8, r1, r7, lsl #2 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - add r5, r5, #12 │ │ │ │ - sub sl, r6, #6 │ │ │ │ - mov r9, #4 │ │ │ │ - b 3efd38 <__cxa_atexit@plt+0x3e1b84> │ │ │ │ - ldr r3, [pc, #20] @ b911c <__cxa_atexit@plt+0xaaf68> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - @ instruction: 0xfffff6a0 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - rsbseq r7, r8, #84, 6 @ 0x50000001 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi b91a4 <__cxa_atexit@plt+0xaaff0> │ │ │ │ - ldr r3, [pc, #104] @ b91ac <__cxa_atexit@plt+0xaaff8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-12]! │ │ │ │ - str r2, [r7, #4] │ │ │ │ - str r1, [r7, #8] │ │ │ │ - tst r8, #3 │ │ │ │ - beq b9194 <__cxa_atexit@plt+0xaafe0> │ │ │ │ - ldr r7, [pc, #68] @ b91b0 <__cxa_atexit@plt+0xaaffc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #52] @ b91b4 <__cxa_atexit@plt+0xab000> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - add r3, r7, #1 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 3efd40 <__cxa_atexit@plt+0x3e1b8c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bcc b2dc4 <__cxa_atexit@plt+0xa4c10> │ │ │ │ + ldr r2, [pc, #28] @ b2dd0 <__cxa_atexit@plt+0xa4c1c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - addseq r1, r4, #16, 20 @ 0x10000 │ │ │ │ - rsbseq r7, r8, #192, 4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [pc, #28] @ b91ec <__cxa_atexit@plt+0xab038> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #12] @ b91f0 <__cxa_atexit@plt+0xab03c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 3efd40 <__cxa_atexit@plt+0x3e1b8c> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - addseq r1, r4, #172, 18 @ 0x2b0000 │ │ │ │ - rsbseq r7, r8, #132, 4 @ 0x40000008 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b9270 <__cxa_atexit@plt+0xab0bc> │ │ │ │ - ldr lr, [pc, #96] @ b927c <__cxa_atexit@plt+0xab0c8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [r5, #12]! │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldmdb r5, {r2, r9} │ │ │ │ - ldr r1, [pc, #80] @ b9280 <__cxa_atexit@plt+0xab0cc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5] │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r0, [r2] │ │ │ │ - ldr r0, [pc, #64] @ b9284 <__cxa_atexit@plt+0xab0d0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r9, [r3, #16] │ │ │ │ - str r8, [r3, #20] │ │ │ │ - ldr r3, [pc, #40] @ b9288 <__cxa_atexit@plt+0xab0d4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #3 │ │ │ │ - sub r9, r6, #6 │ │ │ │ - sub sl, r6, #14 │ │ │ │ - b 3efd48 <__cxa_atexit@plt+0x3e1b94> │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - @ instruction: 0xfffffe08 │ │ │ │ - addseq r1, r4, #196, 6 @ 0x10000003 │ │ │ │ - addseq r1, r4, #120, 6 @ 0xe0000001 │ │ │ │ - addseq r1, r4, #52, 18 @ 0xd0000 │ │ │ │ - rsbseq r7, r8, #232, 2 @ 0x3a │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b92dc <__cxa_atexit@plt+0xab128> │ │ │ │ - ldr r2, [pc, #52] @ b92ec <__cxa_atexit@plt+0xab138> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - sub sl, r6, #6 │ │ │ │ - mov r8, #4 │ │ │ │ - mov r9, #4 │ │ │ │ - b 3efd38 <__cxa_atexit@plt+0x3e1b84> │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe74 │ │ │ │ - rsbseq r7, r8, #132, 2 @ 0x21 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r7, r4, #240, 16 @ 0xf00000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b9344 <__cxa_atexit@plt+0xab190> │ │ │ │ + bhi b2e24 <__cxa_atexit@plt+0xa4c70> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ + add r6, r2, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc b934c <__cxa_atexit@plt+0xab198> │ │ │ │ - ldr r1, [pc, #64] @ b9368 <__cxa_atexit@plt+0xab1b4> │ │ │ │ + bcc b2e2c <__cxa_atexit@plt+0xa4c78> │ │ │ │ + ldr r1, [pc, #64] @ b2e48 <__cxa_atexit@plt+0xa4c94> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ b936c <__cxa_atexit@plt+0xab1b8> │ │ │ │ + ldr r0, [pc, #60] @ b2e4c <__cxa_atexit@plt+0xa4c98> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r1, r9, sl} │ │ │ │ - sub r2, r6, #7 │ │ │ │ + stmib r2, {r1, r9} │ │ │ │ + sub r2, r6, #3 │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 1ec4d34 <__cxa_atexit@plt+0x1eb6b80> │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ mov r6, r2 │ │ │ │ - b b9354 <__cxa_atexit@plt+0xab1a0> │ │ │ │ - mov r7, #12 │ │ │ │ + b b2e34 <__cxa_atexit@plt+0xa4c80> │ │ │ │ + mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ b9364 <__cxa_atexit@plt+0xab1b0> │ │ │ │ + ldr r7, [pc, #8] @ b2e44 <__cxa_atexit@plt+0xa4c90> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rsbseq r7, r8, #112, 2 │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ - addseq r1, r4, #228, 4 @ 0x4000000e │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b93c0 <__cxa_atexit@plt+0xab20c> │ │ │ │ - ldr r2, [pc, #60] @ b93cc <__cxa_atexit@plt+0xab218> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r3, {r2, r7} │ │ │ │ - ldrb r7, [r7, #8] │ │ │ │ - tst r7, #2 │ │ │ │ - bne b93b0 <__cxa_atexit@plt+0xab1fc> │ │ │ │ - ldr r7, [pc, #40] @ b93d0 <__cxa_atexit@plt+0xab21c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 3efaf8 <__cxa_atexit@plt+0x3e1944> │ │ │ │ - ldr r7, [pc, #28] @ b93d4 <__cxa_atexit@plt+0xab220> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ - b 3efaf8 <__cxa_atexit@plt+0x3e1944> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - addseq r1, r4, #36, 4 @ 0x40000002 │ │ │ │ - addseq r1, r4, #40, 4 @ 0x80000002 │ │ │ │ - rsbseq r7, r8, #36, 2 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi b9498 <__cxa_atexit@plt+0xab2e4> │ │ │ │ - ldr r1, [pc, #204] @ b94c0 <__cxa_atexit@plt+0xab30c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-8]! │ │ │ │ - str r7, [r3, #4] │ │ │ │ - tst r2, #1 │ │ │ │ - bne b9428 <__cxa_atexit@plt+0xab274> │ │ │ │ - tst r2, #2 │ │ │ │ - bne b9484 <__cxa_atexit@plt+0xab2d0> │ │ │ │ - ldr r7, [pc, #172] @ b94c8 <__cxa_atexit@plt+0xab314> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 3efaf8 <__cxa_atexit@plt+0x3e1944> │ │ │ │ - mov r7, #1 │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc b94a0 <__cxa_atexit@plt+0xab2ec> │ │ │ │ - ldr r7, [pc, #128] @ b94cc <__cxa_atexit@plt+0xab318> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #124] @ b94d0 <__cxa_atexit@plt+0xab31c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - add r7, r1, #1 │ │ │ │ - ldr r1, [pc, #108] @ b94d4 <__cxa_atexit@plt+0xab320> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #76] @ b94d8 <__cxa_atexit@plt+0xab324> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 3efaf8 <__cxa_atexit@plt+0x3e1944> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ b94c4 <__cxa_atexit@plt+0xab310> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - mov r6, #24 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - addseq r1, r4, #192, 2 @ 0x30 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - addseq r1, r4, #180, 2 @ 0x2d │ │ │ │ - @ instruction: 0xffffff28 │ │ │ │ - rsbseq r7, r8, #128 @ 0x80 │ │ │ │ - addseq r1, r4, #84, 2 │ │ │ │ - rsbseq r7, r8, #80 @ 0x50 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc b953c <__cxa_atexit@plt+0xab388> │ │ │ │ - ldr r7, [pc, #84] @ b9558 <__cxa_atexit@plt+0xab3a4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #80] @ b955c <__cxa_atexit@plt+0xab3a8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - add r7, r2, #1 │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [pc, #60] @ b9560 <__cxa_atexit@plt+0xab3ac> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #32] @ b9564 <__cxa_atexit@plt+0xab3b0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - @ instruction: 0xfffffe70 │ │ │ │ - rsbseq r6, r8, #200, 30 @ 0x320 │ │ │ │ - addseq r1, r4, #152 @ 0x98 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - rsbseq r5, r8, #152, 6 @ 0x60000002 │ │ │ │ + rsbseq fp, r8, #28, 24 @ 0x1c00 │ │ │ │ + @ instruction: 0xfffffdac │ │ │ │ + addseq r7, r4, #36, 16 @ 0x240000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi b9670 <__cxa_atexit@plt+0xab4bc> │ │ │ │ - ldr r7, [pc, #244] @ b9684 <__cxa_atexit@plt+0xab4d0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #236] @ b9688 <__cxa_atexit@plt+0xab4d4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + bhi b2f48 <__cxa_atexit@plt+0xa4d94> │ │ │ │ + ldr r3, [pc, #224] @ b2f54 <__cxa_atexit@plt+0xa4da0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq b9668 <__cxa_atexit@plt+0xab4b4> │ │ │ │ + beq b2f40 <__cxa_atexit@plt+0xa4d8c> │ │ │ │ ldr r3, [r4, #812] @ 0x32c │ │ │ │ ldr r2, [r4, #820] @ 0x334 │ │ │ │ - ldr r1, [pc, #216] @ b968c <__cxa_atexit@plt+0xab4d8> │ │ │ │ + ldr r1, [pc, #196] @ b2f58 <__cxa_atexit@plt+0xa4da4> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3, #12] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ str r1, [r5] │ │ │ │ str r5, [r0, #12] │ │ │ │ add r6, r6, #4 │ │ │ │ str r6, [r2, #4] │ │ │ │ ldr r5, [r2] │ │ │ │ ldrd r0, [r3, #72] @ 0x48 │ │ │ │ sub r6, r6, r5 │ │ │ │ subs r0, r0, r6 │ │ │ │ sbc r1, r1, #0 │ │ │ │ strd r0, [r3, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ - mov r0, #3 │ │ │ │ - orr r0, r0, #512 @ 0x200 │ │ │ │ - blx r7 │ │ │ │ - mov r7, r0 │ │ │ │ + mov r0, r8 │ │ │ │ + bl cf00 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -175364,54 +168762,49 @@ │ │ │ │ add fp, r2, #100 @ 0x64 │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ b9690 <__cxa_atexit@plt+0xab4dc> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - addseq r1, r4, #40, 4 @ 0x80000002 │ │ │ │ - @ instruction: 0x000001bc │ │ │ │ - rsbseq r6, r8, #116, 28 @ 0x740 │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + andeq r0, r0, r0, lsr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r4, #812] @ 0x32c │ │ │ │ - ldr r3, [pc, #188] @ b9768 <__cxa_atexit@plt+0xab5b4> │ │ │ │ + ldr r3, [pc, #184] @ b302c <__cxa_atexit@plt+0xa4e78> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r4, [r4, #12] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r5, [r4, #12] │ │ │ │ + ldr r3, [r4, #12] │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ + str r5, [r3, #12] │ │ │ │ ldr r5, [r0, #820] @ 0x334 │ │ │ │ add r6, r6, #4 │ │ │ │ str r6, [r5, #4] │ │ │ │ ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r4, [r0, #820] @ 0x334 │ │ │ │ - ldr r4, [r4] │ │ │ │ - ldrd r2, [r5, #72] @ 0x48 │ │ │ │ - sub r6, r6, r4 │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldr r2, [r5, #72] @ 0x48 │ │ │ │ + ldr r1, [r5, #76] @ 0x4c │ │ │ │ + sub r6, r6, r3 │ │ │ │ subs r2, r2, r6 │ │ │ │ - sbc r3, r3, #0 │ │ │ │ + sbc r3, r1, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, #3 │ │ │ │ - orr r0, r0, #512 @ 0x200 │ │ │ │ - blx r7 │ │ │ │ - mov r7, r0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl cf00 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -175426,201 +168819,92 @@ │ │ │ │ str r6, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add fp, r2, #100 @ 0x64 │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b97a4 <__cxa_atexit@plt+0xab5f0> │ │ │ │ - ldr r2, [pc, #32] @ b97b0 <__cxa_atexit@plt+0xab5fc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - @ instruction: 0xfffffc4c │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b9804 <__cxa_atexit@plt+0xab650> │ │ │ │ - ldr r2, [pc, #60] @ b9810 <__cxa_atexit@plt+0xab65c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r3, {r2, r7} │ │ │ │ - ldrb r7, [r7, #8] │ │ │ │ - tst r7, #2 │ │ │ │ - bne b97f4 <__cxa_atexit@plt+0xab640> │ │ │ │ - ldr r7, [pc, #40] @ b9814 <__cxa_atexit@plt+0xab660> │ │ │ │ + ldr r7, [pc, #12] @ b304c <__cxa_atexit@plt+0xa4e98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 3efaf8 <__cxa_atexit@plt+0x3e1944> │ │ │ │ - ldr r7, [pc, #28] @ b9818 <__cxa_atexit@plt+0xab664> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ - b 3efaf8 <__cxa_atexit@plt+0x3e1944> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - addseq r0, r4, #224, 26 @ 0x3800 │ │ │ │ - addseq r0, r4, #228, 26 @ 0x3900 │ │ │ │ - rsbseq r6, r8, #16, 26 @ 0x400 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - sub r3, r5, #20 │ │ │ │ + addseq r7, r4, #36, 12 @ 0x2400000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b98dc <__cxa_atexit@plt+0xab728> │ │ │ │ - ldr r1, [pc, #204] @ b9904 <__cxa_atexit@plt+0xab750> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-8]! │ │ │ │ - str r7, [r3, #4] │ │ │ │ - tst r2, #1 │ │ │ │ - bne b986c <__cxa_atexit@plt+0xab6b8> │ │ │ │ - tst r2, #2 │ │ │ │ - bne b98c8 <__cxa_atexit@plt+0xab714> │ │ │ │ - ldr r7, [pc, #172] @ b990c <__cxa_atexit@plt+0xab758> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 3efaf8 <__cxa_atexit@plt+0x3e1944> │ │ │ │ - mov r7, #1 │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc b98e4 <__cxa_atexit@plt+0xab730> │ │ │ │ - ldr r7, [pc, #128] @ b9910 <__cxa_atexit@plt+0xab75c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #124] @ b9914 <__cxa_atexit@plt+0xab760> │ │ │ │ + bhi b30a0 <__cxa_atexit@plt+0xa4eec> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b30a8 <__cxa_atexit@plt+0xa4ef4> │ │ │ │ + ldr r1, [pc, #64] @ b30c4 <__cxa_atexit@plt+0xa4f10> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - add r7, r1, #1 │ │ │ │ - ldr r1, [pc, #108] @ b9918 <__cxa_atexit@plt+0xab764> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #76] @ b991c <__cxa_atexit@plt+0xab768> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ + ldr r0, [pc, #60] @ b30c8 <__cxa_atexit@plt+0xa4f14> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r1, r9} │ │ │ │ + sub r2, r6, #3 │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 3efaf8 <__cxa_atexit@plt+0x3e1944> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ b9908 <__cxa_atexit@plt+0xab754> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - mov r6, #24 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - addseq r0, r4, #124, 26 @ 0x1f00 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - addseq r0, r4, #112, 26 @ 0x1c00 │ │ │ │ - @ instruction: 0xffffff28 │ │ │ │ - rsbseq r6, r8, #108, 24 @ 0x6c00 │ │ │ │ - addseq r0, r4, #16, 26 @ 0x400 │ │ │ │ - rsbseq r6, r8, #60, 24 @ 0x3c00 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc b9980 <__cxa_atexit@plt+0xab7cc> │ │ │ │ - ldr r7, [pc, #84] @ b999c <__cxa_atexit@plt+0xab7e8> │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r2 │ │ │ │ + b b30b0 <__cxa_atexit@plt+0xa4efc> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ b30c0 <__cxa_atexit@plt+0xa4f0c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #80] @ b99a0 <__cxa_atexit@plt+0xab7ec> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - add r7, r2, #1 │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [pc, #60] @ b99a4 <__cxa_atexit@plt+0xab7f0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - sub r7, r6, #6 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #32] @ b99a8 <__cxa_atexit@plt+0xab7f4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - @ instruction: 0xfffffe70 │ │ │ │ - rsbseq r6, r8, #180, 22 @ 0x2d000 │ │ │ │ - addseq r0, r4, #84, 24 @ 0x5400 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - rsbseq r4, r8, #84, 30 @ 0x150 │ │ │ │ + rsbseq fp, r8, #164, 18 @ 0x290000 │ │ │ │ + @ instruction: 0xfffffdd4 │ │ │ │ + addseq r7, r4, #168, 10 @ 0x2a000000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi b9ab4 <__cxa_atexit@plt+0xab900> │ │ │ │ - ldr r7, [pc, #244] @ b9ac8 <__cxa_atexit@plt+0xab914> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #236] @ b9acc <__cxa_atexit@plt+0xab918> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + bhi b31c4 <__cxa_atexit@plt+0xa5010> │ │ │ │ + ldr r3, [pc, #224] @ b31d0 <__cxa_atexit@plt+0xa501c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq b9aac <__cxa_atexit@plt+0xab8f8> │ │ │ │ + beq b31bc <__cxa_atexit@plt+0xa5008> │ │ │ │ ldr r3, [r4, #812] @ 0x32c │ │ │ │ ldr r2, [r4, #820] @ 0x334 │ │ │ │ - ldr r1, [pc, #216] @ b9ad0 <__cxa_atexit@plt+0xab91c> │ │ │ │ + ldr r1, [pc, #196] @ b31d4 <__cxa_atexit@plt+0xa5020> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3, #12] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ str r1, [r5] │ │ │ │ str r5, [r0, #12] │ │ │ │ add r6, r6, #4 │ │ │ │ str r6, [r2, #4] │ │ │ │ ldr r5, [r2] │ │ │ │ ldrd r0, [r3, #72] @ 0x48 │ │ │ │ sub r6, r6, r5 │ │ │ │ subs r0, r0, r6 │ │ │ │ sbc r1, r1, #0 │ │ │ │ strd r0, [r3, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ - mov r0, #2 │ │ │ │ - orr r0, r0, #512 @ 0x200 │ │ │ │ - blx r7 │ │ │ │ - mov r7, r0 │ │ │ │ + mov r0, r8 │ │ │ │ + bl cef4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -175637,54 +168921,49 @@ │ │ │ │ add fp, r2, #100 @ 0x64 │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ b9ad4 <__cxa_atexit@plt+0xab920> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - addseq r0, r4, #228, 26 @ 0x3900 │ │ │ │ - @ instruction: 0x000001bc │ │ │ │ - rsbseq r6, r8, #96, 20 @ 0x60000 │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + andeq r0, r0, r0, lsr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r4, #812] @ 0x32c │ │ │ │ - ldr r3, [pc, #188] @ b9bac <__cxa_atexit@plt+0xab9f8> │ │ │ │ + ldr r3, [pc, #184] @ b32a8 <__cxa_atexit@plt+0xa50f4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r4, [r4, #12] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r5, [r4, #12] │ │ │ │ + ldr r3, [r4, #12] │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ + str r5, [r3, #12] │ │ │ │ ldr r5, [r0, #820] @ 0x334 │ │ │ │ add r6, r6, #4 │ │ │ │ str r6, [r5, #4] │ │ │ │ ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r4, [r0, #820] @ 0x334 │ │ │ │ - ldr r4, [r4] │ │ │ │ - ldrd r2, [r5, #72] @ 0x48 │ │ │ │ - sub r6, r6, r4 │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldr r2, [r5, #72] @ 0x48 │ │ │ │ + ldr r1, [r5, #76] @ 0x4c │ │ │ │ + sub r6, r6, r3 │ │ │ │ subs r2, r2, r6 │ │ │ │ - sbc r3, r3, #0 │ │ │ │ + sbc r3, r1, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, #2 │ │ │ │ - orr r0, r0, #512 @ 0x200 │ │ │ │ - blx r7 │ │ │ │ - mov r7, r0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl cef4 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -175699,2337 +168978,1828 @@ │ │ │ │ str r6, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add fp, r2, #100 @ 0x64 │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b9be8 <__cxa_atexit@plt+0xaba34> │ │ │ │ - ldr r2, [pc, #32] @ b9bf4 <__cxa_atexit@plt+0xaba40> │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r7, [pc, #12] @ b32c8 <__cxa_atexit@plt+0xa5114> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - @ instruction: 0xfffffc4c │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc b9c30 <__cxa_atexit@plt+0xaba7c> │ │ │ │ - ldr r3, [pc, #40] @ b9c48 <__cxa_atexit@plt+0xaba94> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8, r9, sl} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ b9c4c <__cxa_atexit@plt+0xaba98> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - addseq r0, r4, #128, 30 @ 0x200 │ │ │ │ - rsbseq r6, r8, #20, 18 @ 0x50000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + addseq r7, r4, #168, 6 @ 0xa0000002 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc b9c88 <__cxa_atexit@plt+0xabad4> │ │ │ │ - ldr r3, [pc, #40] @ b9ca0 <__cxa_atexit@plt+0xabaec> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ b9ca4 <__cxa_atexit@plt+0xabaf0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - addseq r0, r4, #44, 30 @ 0xb0 │ │ │ │ - rsbseq r6, r8, #192, 16 @ 0xc00000 │ │ │ │ - rsbseq r6, r8, #128, 10 @ 0x20000000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov sl, r8 │ │ │ │ + mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b9cf4 <__cxa_atexit@plt+0xabb40> │ │ │ │ - ldr r2, [pc, #56] @ b9d08 <__cxa_atexit@plt+0xabb54> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #52] @ b9d0c <__cxa_atexit@plt+0xabb58> │ │ │ │ + bhi b331c <__cxa_atexit@plt+0xa5168> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b3324 <__cxa_atexit@plt+0xa5170> │ │ │ │ + ldr r1, [pc, #64] @ b3340 <__cxa_atexit@plt+0xa518c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #48] @ b9d10 <__cxa_atexit@plt+0xabb5c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmdb r5, {r2, sl} │ │ │ │ - add r8, r1, #1 │ │ │ │ - add r9, r0, #3 │ │ │ │ + ldr r0, [pc, #60] @ b3344 <__cxa_atexit@plt+0xa5190> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r1, r9} │ │ │ │ + sub r2, r6, #3 │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 3efd50 <__cxa_atexit@plt+0x3e1b9c> │ │ │ │ - ldr r7, [pc, #24] @ b9d14 <__cxa_atexit@plt+0xabb60> │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r2 │ │ │ │ + b b332c <__cxa_atexit@plt+0xa5178> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ b333c <__cxa_atexit@plt+0xa5188> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - rsbseq r6, r8, #92, 10 @ 0x17000000 │ │ │ │ - rsbseq r6, r8, #240, 16 @ 0xf00000 │ │ │ │ - rsbseq r6, r8, #220, 16 @ 0xdc0000 │ │ │ │ - rsbseq r6, r8, #20, 10 @ 0x5000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne b9d3c <__cxa_atexit@plt+0xabb88> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + rsbseq fp, r8, #44, 14 @ 0xb00000 │ │ │ │ + @ instruction: 0xfffffdd4 │ │ │ │ + addseq r7, r4, #44, 6 @ 0xb0000000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi b33a4 <__cxa_atexit@plt+0xa51f0> │ │ │ │ + ldr lr, [pc, #68] @ b33b0 <__cxa_atexit@plt+0xa51fc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldr r1, [r7, #15] │ │ │ │ + ldr r7, [r7, #19] │ │ │ │ + str lr, [r3, #-20] @ 0xffffffec │ │ │ │ + str r1, [r3, #-16] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + stmdb r3, {r0, r8} │ │ │ │ + tst r7, #3 │ │ │ │ + beq b339c <__cxa_atexit@plt+0xa51e8> │ │ │ │ + b b33bc <__cxa_atexit@plt+0xa5208> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #36] @ b9d68 <__cxa_atexit@plt+0xabbb4> │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #100] @ b3428 <__cxa_atexit@plt+0xa5274> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #32] @ b9d6c <__cxa_atexit@plt+0xabbb8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #28] @ b9d70 <__cxa_atexit@plt+0xabbbc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - add r8, r2, #1 │ │ │ │ - add r9, r1, #3 │ │ │ │ - b 3efd50 <__cxa_atexit@plt+0x3e1b9c> │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - rsbseq r6, r8, #232, 8 @ 0xe8000000 │ │ │ │ - rsbseq r6, r8, #128, 16 @ 0x800000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b3420 <__cxa_atexit@plt+0xa526c> │ │ │ │ + ldr r3, [pc, #72] @ b342c <__cxa_atexit@plt+0xa5278> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b3420 <__cxa_atexit@plt+0xa526c> │ │ │ │ + ldr r3, [pc, #44] @ b3430 <__cxa_atexit@plt+0xa527c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b3420 <__cxa_atexit@plt+0xa526c> │ │ │ │ + b b34d0 <__cxa_atexit@plt+0xa531c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne b9d94 <__cxa_atexit@plt+0xabbe0> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + ldr r3, [pc, #68] @ b3488 <__cxa_atexit@plt+0xa52d4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b3480 <__cxa_atexit@plt+0xa52cc> │ │ │ │ + ldr r3, [pc, #40] @ b348c <__cxa_atexit@plt+0xa52d8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b3480 <__cxa_atexit@plt+0xa52cc> │ │ │ │ + b b34d0 <__cxa_atexit@plt+0xa531c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc b9dd4 <__cxa_atexit@plt+0xabc20> │ │ │ │ - ldr r7, [pc, #56] @ b9de4 <__cxa_atexit@plt+0xabc30> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #52] @ b9de8 <__cxa_atexit@plt+0xabc34> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - add r7, r7, #1 │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ b34c4 <__cxa_atexit@plt+0xa5310> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b34bc <__cxa_atexit@plt+0xa5308> │ │ │ │ + b b34d0 <__cxa_atexit@plt+0xa531c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - rsbseq r6, r8, #28, 16 @ 0x1c0000 │ │ │ │ - addseq r0, r4, #8, 16 @ 0x80000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r2, [pc, #260] @ b35e0 <__cxa_atexit@plt+0xa542c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #16]! │ │ │ │ + str r2, [r5] │ │ │ │ + str sl, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b35d4 <__cxa_atexit@plt+0xa5420> │ │ │ │ + ldr r2, [r0, #812] @ 0x32c │ │ │ │ + ldr r1, [r0, #820] @ 0x334 │ │ │ │ + ldr r4, [pc, #220] @ b35e4 <__cxa_atexit@plt+0xa5430> │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r4, [r5, #16] │ │ │ │ + ldr r4, [r2, #12] │ │ │ │ + ldmib r5, {r8, r9} │ │ │ │ + ldr r5, [r5, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r4, #12] │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r1, #4] │ │ │ │ + ldr r4, [r1] │ │ │ │ + ldr r3, [r2, #72] @ 0x48 │ │ │ │ + ldr r1, [r2, #76] @ 0x4c │ │ │ │ + sub r6, r6, r4 │ │ │ │ + subs r4, r3, r6 │ │ │ │ + sbc r1, r1, #0 │ │ │ │ + str r4, [r2, #72] @ 0x48 │ │ │ │ + str r1, [r2, #76] @ 0x4c │ │ │ │ + mov r4, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r6, r0 │ │ │ │ + str r7, [sp] │ │ │ │ + mov r0, r8 │ │ │ │ + mov r1, r9 │ │ │ │ + mov r2, r5 │ │ │ │ + mov r3, sl │ │ │ │ + bl cf54 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r6, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r6, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r4, [r0, #828] @ 0x33c │ │ │ │ + ldr r4, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r4, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r6, #72] @ 0x48 │ │ │ │ + sub r4, r1, r4 │ │ │ │ + adds r4, r8, r4 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r4, [r6, #72] @ 0x48 │ │ │ │ + str r3, [r6, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + ldr r1, [r7] │ │ │ │ + mov r4, r0 │ │ │ │ + bx r1 │ │ │ │ + andeq r0, r0, r0, lsl r1 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r4, ror #3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r4, [pc, #220] @ b36d8 <__cxa_atexit@plt+0xa5524> │ │ │ │ + add r4, pc, r4 │ │ │ │ + ldr r3, [r0, #812] @ 0x32c │ │ │ │ + ldr r8, [r5, #16]! │ │ │ │ + str r4, [r5] │ │ │ │ + ldr r3, [r3, #12] │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldmdb r5, {r4, r9} │ │ │ │ + str r5, [r3, #12] │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r5, #4] │ │ │ │ + ldr r5, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldr r2, [r5, #72] @ 0x48 │ │ │ │ + ldr r1, [r5, #76] @ 0x4c │ │ │ │ + sub r6, r6, r3 │ │ │ │ + subs r2, r2, r6 │ │ │ │ + sbc r3, r1, #0 │ │ │ │ + strd r2, [r5, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + str sl, [sp] │ │ │ │ + mov r0, r7 │ │ │ │ + mov r1, r4 │ │ │ │ + mov r2, r9 │ │ │ │ + mov r3, r8 │ │ │ │ + bl cf54 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc b9e24 <__cxa_atexit@plt+0xabc70> │ │ │ │ - ldr r3, [pc, #40] @ b9e3c <__cxa_atexit@plt+0xabc88> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #1 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b3710 <__cxa_atexit@plt+0xa555c> │ │ │ │ + ldr r2, [pc, #28] @ b371c <__cxa_atexit@plt+0xa5568> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ b9e40 <__cxa_atexit@plt+0xabc8c> │ │ │ │ - add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - addseq r0, r4, #148, 26 @ 0x2500 │ │ │ │ - rsbseq r6, r8, #196, 14 @ 0x3100000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r6, r4, #164, 30 @ 0x290 │ │ │ │ + andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc b9e7c <__cxa_atexit@plt+0xabcc8> │ │ │ │ - ldr r3, [pc, #40] @ b9e94 <__cxa_atexit@plt+0xabce0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ b9e98 <__cxa_atexit@plt+0xabce4> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b378c <__cxa_atexit@plt+0xa55d8> │ │ │ │ + ldr ip, [r5] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r0, [r2, #4]! │ │ │ │ + sub lr, r6, #19 │ │ │ │ + str lr, [r5, #8] │ │ │ │ + ldr r5, [pc, #68] @ b37a4 <__cxa_atexit@plt+0xa55f0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + str r5, [r2] │ │ │ │ + ldr r5, [pc, #60] @ b37a8 <__cxa_atexit@plt+0xa55f4> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str ip, [r3, #16] │ │ │ │ + str sl, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + mov r5, r2 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + ldr r7, [pc, #24] @ b37ac <__cxa_atexit@plt+0xa55f8> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - addseq r0, r4, #64, 26 @ 0x1000 │ │ │ │ - rsbseq r6, r8, #124, 14 @ 0x1f00000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ + addseq r6, r4, #212, 28 @ 0xd40 │ │ │ │ + @ instruction: 0xfffffbe4 │ │ │ │ + rsbseq fp, r8, #208, 4 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ + sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi b9eec <__cxa_atexit@plt+0xabd38> │ │ │ │ - ldr r2, [pc, #60] @ b9ef8 <__cxa_atexit@plt+0xabd44> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r3, {r2, r7} │ │ │ │ - ldrb r7, [r7, #9] │ │ │ │ - tst r7, #16 │ │ │ │ - bne b9edc <__cxa_atexit@plt+0xabd28> │ │ │ │ - ldr r7, [pc, #40] @ b9efc <__cxa_atexit@plt+0xabd48> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 3efaf8 <__cxa_atexit@plt+0x3e1944> │ │ │ │ - ldr r7, [pc, #28] @ b9f00 <__cxa_atexit@plt+0xabd4c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ - b 3efaf8 <__cxa_atexit@plt+0x3e1944> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - addseq r0, r4, #248, 12 @ 0xf800000 │ │ │ │ - addseq r0, r4, #252, 12 @ 0xfc00000 │ │ │ │ - rsbseq r6, r8, #48, 14 @ 0xc00000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi b9fc0 <__cxa_atexit@plt+0xabe0c> │ │ │ │ - ldr r1, [pc, #200] @ b9fe8 <__cxa_atexit@plt+0xabe34> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-8]! │ │ │ │ - str r7, [r3, #4] │ │ │ │ - ands r7, r2, #2048 @ 0x800 │ │ │ │ - bne b9f54 <__cxa_atexit@plt+0xabda0> │ │ │ │ - tst r2, #4096 @ 0x1000 │ │ │ │ - bne b9fac <__cxa_atexit@plt+0xabdf8> │ │ │ │ - ldr r7, [pc, #168] @ b9ff0 <__cxa_atexit@plt+0xabe3c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 3efaf8 <__cxa_atexit@plt+0x3e1944> │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc b9fc8 <__cxa_atexit@plt+0xabe14> │ │ │ │ - ldr r7, [pc, #128] @ b9ff4 <__cxa_atexit@plt+0xabe40> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #124] @ b9ff8 <__cxa_atexit@plt+0xabe44> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - add r7, r1, #3 │ │ │ │ - ldr r1, [pc, #108] @ b9ffc <__cxa_atexit@plt+0xabe48> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + bhi b3840 <__cxa_atexit@plt+0xa568c> │ │ │ │ + ldr lr, [pc, #120] @ b384c <__cxa_atexit@plt+0xa5698> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r7, #7 │ │ │ │ + ldm r7, {r0, r2, r7} │ │ │ │ + str lr, [r3, #-16] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + stmdb r3, {r0, r1} │ │ │ │ + tst r7, #3 │ │ │ │ + beq b3838 <__cxa_atexit@plt+0xa5684> │ │ │ │ + ldr r2, [pc, #84] @ b3850 <__cxa_atexit@plt+0xa569c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r3, #-12] │ │ │ │ + str r2, [r3, #-16] │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b3838 <__cxa_atexit@plt+0xa5684> │ │ │ │ + ldr r2, [pc, #56] @ b3854 <__cxa_atexit@plt+0xa56a0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r3, #-8] │ │ │ │ + str r2, [r3, #-16] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b3838 <__cxa_atexit@plt+0xa5684> │ │ │ │ + b b38f4 <__cxa_atexit@plt+0xa5740> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #76] @ ba000 <__cxa_atexit@plt+0xabe4c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efaf8 <__cxa_atexit@plt+0x3e1944> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ b9fec <__cxa_atexit@plt+0xabe38> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - mov r6, #24 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - addseq r0, r4, #148, 12 @ 0x9400000 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - addseq r0, r4, #136, 12 @ 0x8800000 │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - rsbseq r6, r8, #144, 12 @ 0x9000000 │ │ │ │ - addseq r0, r4, #44, 12 @ 0x2c00000 │ │ │ │ - rsbseq r6, r8, #96, 12 @ 0x6000000 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc ba064 <__cxa_atexit@plt+0xabeb0> │ │ │ │ - ldr r7, [pc, #84] @ ba080 <__cxa_atexit@plt+0xabecc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #80] @ ba084 <__cxa_atexit@plt+0xabed0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - add r7, r2, #3 │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [pc, #60] @ ba088 <__cxa_atexit@plt+0xabed4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - sub r7, r6, #6 │ │ │ │ + ldr r3, [pc, #68] @ b38ac <__cxa_atexit@plt+0xa56f8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b38a4 <__cxa_atexit@plt+0xa56f0> │ │ │ │ + ldr r3, [pc, #40] @ b38b0 <__cxa_atexit@plt+0xa56fc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b38a4 <__cxa_atexit@plt+0xa56f0> │ │ │ │ + b b38f4 <__cxa_atexit@plt+0xa5740> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #32] @ ba08c <__cxa_atexit@plt+0xabed8> │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ b38e8 <__cxa_atexit@plt+0xa5734> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - @ instruction: 0xfffffe74 │ │ │ │ - rsbseq r6, r8, #216, 10 @ 0x36000000 │ │ │ │ - addseq r0, r4, #112, 10 @ 0x1c000000 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi ba0e0 <__cxa_atexit@plt+0xabf2c> │ │ │ │ - ldr r2, [pc, #60] @ ba0ec <__cxa_atexit@plt+0xabf38> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r3, {r2, r7} │ │ │ │ - ldrb r7, [r7, #9] │ │ │ │ - tst r7, #16 │ │ │ │ - bne ba0d0 <__cxa_atexit@plt+0xabf1c> │ │ │ │ - ldr r7, [pc, #40] @ ba0f0 <__cxa_atexit@plt+0xabf3c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 3efaf8 <__cxa_atexit@plt+0x3e1944> │ │ │ │ - ldr r7, [pc, #28] @ ba0f4 <__cxa_atexit@plt+0xabf40> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ - b 3efaf8 <__cxa_atexit@plt+0x3e1944> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + str r2, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b38e0 <__cxa_atexit@plt+0xa572c> │ │ │ │ + b b38f4 <__cxa_atexit@plt+0xa5740> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - addseq r0, r4, #4, 10 @ 0x1000000 │ │ │ │ - addseq r0, r4, #8, 10 @ 0x2000000 │ │ │ │ - rsbseq r6, r8, #60, 10 @ 0xf000000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ba1e8 <__cxa_atexit@plt+0xac034> │ │ │ │ - ldr r1, [pc, #264] @ ba21c <__cxa_atexit@plt+0xac068> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-8]! │ │ │ │ - str r7, [r3, #4] │ │ │ │ - ands r7, r2, #1024 @ 0x400 │ │ │ │ - bne ba150 <__cxa_atexit@plt+0xabf9c> │ │ │ │ - ands r7, r2, #2048 @ 0x800 │ │ │ │ - bne ba17c <__cxa_atexit@plt+0xabfc8> │ │ │ │ - tst r2, #4096 @ 0x1000 │ │ │ │ - bne ba1d4 <__cxa_atexit@plt+0xac020> │ │ │ │ - ldr r7, [pc, #248] @ ba23c <__cxa_atexit@plt+0xac088> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 3efaf8 <__cxa_atexit@plt+0x3e1944> │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc ba1f0 <__cxa_atexit@plt+0xac03c> │ │ │ │ - ldr r7, [pc, #176] @ ba220 <__cxa_atexit@plt+0xac06c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #172] @ ba224 <__cxa_atexit@plt+0xac070> │ │ │ │ - add r1, pc, r1 │ │ │ │ - b ba1a4 <__cxa_atexit@plt+0xabff0> │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc ba1fc <__cxa_atexit@plt+0xac048> │ │ │ │ - ldr r7, [pc, #148] @ ba230 <__cxa_atexit@plt+0xac07c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #144] @ ba234 <__cxa_atexit@plt+0xac080> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - add r7, r1, #3 │ │ │ │ - ldr r1, [pc, #112] @ ba228 <__cxa_atexit@plt+0xac074> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #100] @ ba240 <__cxa_atexit@plt+0xac08c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 3efaf8 <__cxa_atexit@plt+0x3e1944> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ ba22c <__cxa_atexit@plt+0xac078> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b ba204 <__cxa_atexit@plt+0xac050> │ │ │ │ - ldr r7, [pc, #52] @ ba238 <__cxa_atexit@plt+0xac084> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - mov r6, #24 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - addseq r0, r4, #160, 8 @ 0xa0000000 │ │ │ │ - @ instruction: 0xfffffd98 │ │ │ │ - rsbseq r6, r8, #144, 8 @ 0x90000000 │ │ │ │ - addseq r0, r4, #4, 8 @ 0x4000000 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0xfffffef8 │ │ │ │ - rsbseq r6, r8, #104, 8 @ 0x68000000 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - addseq r0, r4, #140, 8 @ 0x8c000000 │ │ │ │ - rsbseq r6, r8, #56, 8 @ 0x38000000 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc ba2a4 <__cxa_atexit@plt+0xac0f0> │ │ │ │ - ldr r7, [pc, #84] @ ba2c0 <__cxa_atexit@plt+0xac10c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #80] @ ba2c4 <__cxa_atexit@plt+0xac110> │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r2, [pc, #252] @ b39fc <__cxa_atexit@plt+0xa5848> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - add r7, r2, #3 │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [pc, #60] @ ba2c8 <__cxa_atexit@plt+0xac114> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #32] @ ba2cc <__cxa_atexit@plt+0xac118> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - @ instruction: 0xfffffe28 │ │ │ │ - rsbseq r6, r8, #152, 6 @ 0x60000002 │ │ │ │ - addseq r0, r4, #48, 6 @ 0xc0000000 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #12]! │ │ │ │ + str r2, [r5] │ │ │ │ + str r9, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b39f0 <__cxa_atexit@plt+0xa583c> │ │ │ │ + ldr r2, [r0, #812] @ 0x32c │ │ │ │ + ldr r1, [r0, #820] @ 0x334 │ │ │ │ + ldr r4, [pc, #212] @ b3a00 <__cxa_atexit@plt+0xa584c> │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r4, [r5, #12] │ │ │ │ + ldr r4, [r2, #12] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r5, [r5, #8] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r4, #12] │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r1, #4] │ │ │ │ + ldr r4, [r1] │ │ │ │ + ldrd sl, [r2, #72] @ 0x48 │ │ │ │ + sub r6, r6, r4 │ │ │ │ + subs r4, sl, r6 │ │ │ │ + sbc r1, fp, #0 │ │ │ │ + str r4, [r2, #72] @ 0x48 │ │ │ │ + str r1, [r2, #76] @ 0x4c │ │ │ │ + mov r4, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r6, r0 │ │ │ │ + mov r0, r8 │ │ │ │ + mov r1, r5 │ │ │ │ + mov r2, r9 │ │ │ │ + mov r3, r7 │ │ │ │ + bl b6fec <__cxa_atexit@plt+0xa8e38> │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r6, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r6, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r4, [r0, #828] @ 0x33c │ │ │ │ + ldr r4, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r4, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r6, #72] @ 0x48 │ │ │ │ + sub r4, r1, r4 │ │ │ │ + adds r4, r8, r4 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r4, [r6, #72] @ 0x48 │ │ │ │ + str r3, [r6, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + ldr r1, [r7] │ │ │ │ + mov r4, r0 │ │ │ │ + bx r1 │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + andeq r0, r0, r3, ror #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r4, [pc, #212] @ b3aec <__cxa_atexit@plt+0xa5938> │ │ │ │ + add r4, pc, r4 │ │ │ │ + ldr r3, [r0, #812] @ 0x32c │ │ │ │ + ldr r8, [r5, #12]! │ │ │ │ + str r4, [r5] │ │ │ │ + ldr r3, [r3, #12] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldmdb r5, {r4, r7} │ │ │ │ + str r5, [r3, #12] │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r5, #4] │ │ │ │ + ldr r5, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldr r2, [r5, #72] @ 0x48 │ │ │ │ + ldr r1, [r5, #76] @ 0x4c │ │ │ │ + sub r6, r6, r3 │ │ │ │ + subs r2, r2, r6 │ │ │ │ + sbc r3, r1, #0 │ │ │ │ + strd r2, [r5, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + mov r2, r8 │ │ │ │ + mov r3, r9 │ │ │ │ + bl b6fec <__cxa_atexit@plt+0xa8e38> │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc ba330 <__cxa_atexit@plt+0xac17c> │ │ │ │ - ldr r7, [pc, #84] @ ba34c <__cxa_atexit@plt+0xac198> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #80] @ ba350 <__cxa_atexit@plt+0xac19c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - add r7, r2, #3 │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [pc, #60] @ ba354 <__cxa_atexit@plt+0xac1a0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #32] @ ba358 <__cxa_atexit@plt+0xac1a4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - @ instruction: 0xfffffc10 │ │ │ │ - rsbseq r6, r8, #8, 6 @ 0x20000000 │ │ │ │ - addseq r0, r4, #164, 4 @ 0x4000000a │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi ba3ac <__cxa_atexit@plt+0xac1f8> │ │ │ │ - ldr r2, [pc, #60] @ ba3b8 <__cxa_atexit@plt+0xac204> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b3b24 <__cxa_atexit@plt+0xa5970> │ │ │ │ + ldr r2, [pc, #28] @ b3b30 <__cxa_atexit@plt+0xa597c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r3, {r2, r7} │ │ │ │ - ldrb r7, [r7, #9] │ │ │ │ - tst r7, #16 │ │ │ │ - bne ba39c <__cxa_atexit@plt+0xac1e8> │ │ │ │ - ldr r7, [pc, #40] @ ba3bc <__cxa_atexit@plt+0xac208> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 3efaf8 <__cxa_atexit@plt+0x3e1944> │ │ │ │ - ldr r7, [pc, #28] @ ba3c0 <__cxa_atexit@plt+0xac20c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ - b 3efaf8 <__cxa_atexit@plt+0x3e1944> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - addseq r0, r4, #56, 4 @ 0x80000003 │ │ │ │ - addseq r0, r4, #60, 4 @ 0xc0000003 │ │ │ │ - rsbseq r6, r8, #112, 4 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ba480 <__cxa_atexit@plt+0xac2cc> │ │ │ │ - ldr r1, [pc, #200] @ ba4a8 <__cxa_atexit@plt+0xac2f4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-8]! │ │ │ │ - str r7, [r3, #4] │ │ │ │ - ands r7, r2, #2048 @ 0x800 │ │ │ │ - bne ba414 <__cxa_atexit@plt+0xac260> │ │ │ │ - tst r2, #4096 @ 0x1000 │ │ │ │ - bne ba46c <__cxa_atexit@plt+0xac2b8> │ │ │ │ - ldr r7, [pc, #168] @ ba4b0 <__cxa_atexit@plt+0xac2fc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 3efaf8 <__cxa_atexit@plt+0x3e1944> │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc ba488 <__cxa_atexit@plt+0xac2d4> │ │ │ │ - ldr r7, [pc, #128] @ ba4b4 <__cxa_atexit@plt+0xac300> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #124] @ ba4b8 <__cxa_atexit@plt+0xac304> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - add r7, r1, #3 │ │ │ │ - ldr r1, [pc, #108] @ ba4bc <__cxa_atexit@plt+0xac308> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #76] @ ba4c0 <__cxa_atexit@plt+0xac30c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 3efaf8 <__cxa_atexit@plt+0x3e1944> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ ba4ac <__cxa_atexit@plt+0xac2f8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - mov r6, #24 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - addseq r0, r4, #212, 2 @ 0x35 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - addseq r0, r4, #200, 2 @ 0x32 │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - rsbseq r6, r8, #208, 2 @ 0x34 │ │ │ │ - addseq r0, r4, #108, 2 │ │ │ │ - rsbseq r6, r8, #160, 2 @ 0x28 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r6, r4, #144, 22 @ 0x24000 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc ba524 <__cxa_atexit@plt+0xac370> │ │ │ │ - ldr r7, [pc, #84] @ ba540 <__cxa_atexit@plt+0xac38c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #80] @ ba544 <__cxa_atexit@plt+0xac390> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - add r7, r2, #3 │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [pc, #60] @ ba548 <__cxa_atexit@plt+0xac394> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b3b8c <__cxa_atexit@plt+0xa59d8> │ │ │ │ + ldr lr, [pc, #72] @ b3ba4 <__cxa_atexit@plt+0xa59f0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [r5] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + sub r2, r6, #15 │ │ │ │ + ldr r1, [pc, #56] @ b3ba8 <__cxa_atexit@plt+0xa59f4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #32] @ ba54c <__cxa_atexit@plt+0xac398> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - @ instruction: 0xfffffe74 │ │ │ │ - rsbseq r6, r8, #24, 2 │ │ │ │ - addseq r0, r4, #176 @ 0xb0 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi ba5a0 <__cxa_atexit@plt+0xac3ec> │ │ │ │ - ldr r2, [pc, #60] @ ba5ac <__cxa_atexit@plt+0xac3f8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r3, {r2, r7} │ │ │ │ - ldrb r7, [r7, #9] │ │ │ │ - tst r7, #16 │ │ │ │ - bne ba590 <__cxa_atexit@plt+0xac3dc> │ │ │ │ - ldr r7, [pc, #40] @ ba5b0 <__cxa_atexit@plt+0xac3fc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 3efaf8 <__cxa_atexit@plt+0x3e1944> │ │ │ │ - ldr r7, [pc, #28] @ ba5b4 <__cxa_atexit@plt+0xac400> │ │ │ │ + stm r5, {r1, r2} │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str ip, [r3, #12] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + ldr r7, [pc, #24] @ b3bac <__cxa_atexit@plt+0xa59f8> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ - b 3efaf8 <__cxa_atexit@plt+0x3e1944> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - addseq r0, r4, #68 @ 0x44 │ │ │ │ - addseq r0, r4, #72 @ 0x48 │ │ │ │ - rsbseq r6, r8, #124 @ 0x7c │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ba6dc <__cxa_atexit@plt+0xac528> │ │ │ │ - ldr r1, [pc, #328] @ ba71c <__cxa_atexit@plt+0xac568> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ + @ instruction: 0xfffffc5c │ │ │ │ + addseq r6, r4, #196, 20 @ 0xc4000 │ │ │ │ + rsbseq sl, r8, #212, 28 @ 0xd40 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ - str r1, [r3, #-8]! │ │ │ │ - str r7, [r3, #4] │ │ │ │ - ands r7, r2, #256 @ 0x100 │ │ │ │ - bne ba618 <__cxa_atexit@plt+0xac464> │ │ │ │ - ands r7, r2, #1024 @ 0x400 │ │ │ │ - bne ba644 <__cxa_atexit@plt+0xac490> │ │ │ │ - ands r7, r2, #2048 @ 0x800 │ │ │ │ - bne ba670 <__cxa_atexit@plt+0xac4bc> │ │ │ │ - tst r2, #4096 @ 0x1000 │ │ │ │ - bne ba6c8 <__cxa_atexit@plt+0xac514> │ │ │ │ - ldr r7, [pc, #316] @ ba748 <__cxa_atexit@plt+0xac594> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 3efaf8 <__cxa_atexit@plt+0x3e1944> │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc ba6e4 <__cxa_atexit@plt+0xac530> │ │ │ │ - ldr r7, [pc, #232] @ ba720 <__cxa_atexit@plt+0xac56c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #228] @ ba724 <__cxa_atexit@plt+0xac570> │ │ │ │ - add r1, pc, r1 │ │ │ │ - b ba698 <__cxa_atexit@plt+0xac4e4> │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc ba6f0 <__cxa_atexit@plt+0xac53c> │ │ │ │ - ldr r7, [pc, #204] @ ba730 <__cxa_atexit@plt+0xac57c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #200] @ ba734 <__cxa_atexit@plt+0xac580> │ │ │ │ - add r1, pc, r1 │ │ │ │ - b ba698 <__cxa_atexit@plt+0xac4e4> │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc ba6fc <__cxa_atexit@plt+0xac548> │ │ │ │ - ldr r7, [pc, #172] @ ba73c <__cxa_atexit@plt+0xac588> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #168] @ ba740 <__cxa_atexit@plt+0xac58c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - add r7, r1, #3 │ │ │ │ - ldr r1, [pc, #124] @ ba728 <__cxa_atexit@plt+0xac574> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi b3c40 <__cxa_atexit@plt+0xa5a8c> │ │ │ │ + ldr lr, [pc, #120] @ b3c4c <__cxa_atexit@plt+0xa5a98> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r7, #7 │ │ │ │ + ldm r7, {r0, r2, r7} │ │ │ │ + str lr, [r3, #-16] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + stmdb r3, {r0, r1} │ │ │ │ + tst r7, #3 │ │ │ │ + beq b3c38 <__cxa_atexit@plt+0xa5a84> │ │ │ │ + ldr r2, [pc, #84] @ b3c50 <__cxa_atexit@plt+0xa5a9c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r3, #-12] │ │ │ │ + str r2, [r3, #-16] │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b3c38 <__cxa_atexit@plt+0xa5a84> │ │ │ │ + ldr r2, [pc, #56] @ b3c54 <__cxa_atexit@plt+0xa5aa0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r3, #-8] │ │ │ │ + str r2, [r3, #-16] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b3c38 <__cxa_atexit@plt+0xa5a84> │ │ │ │ + b b3cf4 <__cxa_atexit@plt+0xa5b40> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #124] @ ba74c <__cxa_atexit@plt+0xac598> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efaf8 <__cxa_atexit@plt+0x3e1944> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #64] @ ba72c <__cxa_atexit@plt+0xac578> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b ba704 <__cxa_atexit@plt+0xac550> │ │ │ │ - ldr r7, [pc, #64] @ ba738 <__cxa_atexit@plt+0xac584> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b ba704 <__cxa_atexit@plt+0xac550> │ │ │ │ - ldr r7, [pc, #64] @ ba744 <__cxa_atexit@plt+0xac590> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - mov r6, #24 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - addseq pc, r3, #224, 30 @ 0x380 │ │ │ │ - @ instruction: 0xfffffac4 │ │ │ │ - rsbseq r5, r8, #196, 30 @ 0x310 │ │ │ │ - addseq pc, r3, #16, 30 @ 0x40 │ │ │ │ - andeq r0, r0, r0, lsl #3 │ │ │ │ - @ instruction: 0xfffffd64 │ │ │ │ - rsbseq r5, r8, #156, 30 @ 0x270 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - @ instruction: 0xfffffec4 │ │ │ │ - rsbseq r5, r8, #116, 30 @ 0x1d0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - addseq pc, r3, #196, 30 @ 0x310 │ │ │ │ - rsbseq r5, r8, #68, 30 @ 0x110 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc ba7b0 <__cxa_atexit@plt+0xac5fc> │ │ │ │ - ldr r7, [pc, #84] @ ba7cc <__cxa_atexit@plt+0xac618> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #80] @ ba7d0 <__cxa_atexit@plt+0xac61c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - add r7, r2, #3 │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [pc, #60] @ ba7d4 <__cxa_atexit@plt+0xac620> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #32] @ ba7d8 <__cxa_atexit@plt+0xac624> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - @ instruction: 0xfffffddc │ │ │ │ - rsbseq r5, r8, #140, 28 @ 0x8c0 │ │ │ │ - addseq pc, r3, #36, 28 @ 0x240 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc ba83c <__cxa_atexit@plt+0xac688> │ │ │ │ - ldr r7, [pc, #84] @ ba858 <__cxa_atexit@plt+0xac6a4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #80] @ ba85c <__cxa_atexit@plt+0xac6a8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - add r7, r2, #3 │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [pc, #60] @ ba860 <__cxa_atexit@plt+0xac6ac> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #32] @ ba864 <__cxa_atexit@plt+0xac6b0> │ │ │ │ + ldr r3, [pc, #68] @ b3cac <__cxa_atexit@plt+0xa5af8> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - @ instruction: 0xfffffbc4 │ │ │ │ - rsbseq r5, r8, #252, 26 @ 0x3f00 │ │ │ │ - addseq pc, r3, #152, 26 @ 0x2600 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc ba8c8 <__cxa_atexit@plt+0xac714> │ │ │ │ - ldr r7, [pc, #84] @ ba8e4 <__cxa_atexit@plt+0xac730> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #80] @ ba8e8 <__cxa_atexit@plt+0xac734> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - add r7, r2, #3 │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [pc, #60] @ ba8ec <__cxa_atexit@plt+0xac738> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #32] @ ba8f0 <__cxa_atexit@plt+0xac73c> │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b3ca4 <__cxa_atexit@plt+0xa5af0> │ │ │ │ + ldr r3, [pc, #40] @ b3cb0 <__cxa_atexit@plt+0xa5afc> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - @ instruction: 0xfffff86c │ │ │ │ - rsbseq r5, r8, #108, 26 @ 0x1b00 │ │ │ │ - addseq pc, r3, #12, 26 @ 0x300 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r0, r3, lsl r0 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ba980 <__cxa_atexit@plt+0xac7cc> │ │ │ │ - ldr r1, [pc, #152] @ ba9a8 <__cxa_atexit@plt+0xac7f4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-8]! │ │ │ │ - str r7, [r3, #4] │ │ │ │ - ands r7, r0, #128 @ 0x80 │ │ │ │ - bne ba93c <__cxa_atexit@plt+0xac788> │ │ │ │ - bic r7, r2, #3 │ │ │ │ + str r2, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b3ca4 <__cxa_atexit@plt+0xa5af0> │ │ │ │ + b b3cf4 <__cxa_atexit@plt+0xa5b40> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc ba988 <__cxa_atexit@plt+0xac7d4> │ │ │ │ - ldr r7, [pc, #84] @ ba9b0 <__cxa_atexit@plt+0xac7fc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #80] @ ba9b4 <__cxa_atexit@plt+0xac800> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - add r7, r7, #3 │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r2, [r6, #12] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ ba9ac <__cxa_atexit@plt+0xac7f8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - mov r6, #12 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - addseq pc, r3, #164, 24 @ 0xa400 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsbseq r5, r8, #160, 24 @ 0xa000 │ │ │ │ - addseq pc, r3, #88, 24 @ 0x5800 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc baa04 <__cxa_atexit@plt+0xac850> │ │ │ │ - ldr r7, [pc, #64] @ baa20 <__cxa_atexit@plt+0xac86c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #60] @ baa24 <__cxa_atexit@plt+0xac870> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - add r7, r7, #3 │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #28] @ baa28 <__cxa_atexit@plt+0xac874> │ │ │ │ + ldr r3, [pc, #36] @ b3ce8 <__cxa_atexit@plt+0xa5b34> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - rsbseq r5, r8, #28, 24 @ 0x1c00 │ │ │ │ - addseq pc, r3, #212, 22 @ 0x35000 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r0, r3, lsl r0 │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi bab18 <__cxa_atexit@plt+0xac964> │ │ │ │ - ldr r0, [pc, #272] @ bab58 <__cxa_atexit@plt+0xac9a4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - mov r3, r5 │ │ │ │ - str r0, [r3, #-8]! │ │ │ │ - str r7, [r3, #4] │ │ │ │ - ands r7, r1, #2 │ │ │ │ - bne baa7c <__cxa_atexit@plt+0xac8c8> │ │ │ │ - ands r7, r1, #128 @ 0x80 │ │ │ │ - bne baad4 <__cxa_atexit@plt+0xac920> │ │ │ │ - bic r7, r2, #3 │ │ │ │ + str r2, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b3ce0 <__cxa_atexit@plt+0xa5b2c> │ │ │ │ + b b3cf4 <__cxa_atexit@plt+0xa5b40> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - sub lr, r5, #20 │ │ │ │ - stm lr, {r1, r2, r7} │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc bab20 <__cxa_atexit@plt+0xac96c> │ │ │ │ - ldr r7, [pc, #192] @ bab5c <__cxa_atexit@plt+0xac9a8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #188] @ bab60 <__cxa_atexit@plt+0xac9ac> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r2, [pc, #252] @ b3dfc <__cxa_atexit@plt+0xa5c48> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - add r7, r2, #3 │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr lr, [pc, #168] @ bab64 <__cxa_atexit@plt+0xac9b0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - b bab0c <__cxa_atexit@plt+0xac958> │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc bab38 <__cxa_atexit@plt+0xac984> │ │ │ │ - ldr r7, [pc, #120] @ bab6c <__cxa_atexit@plt+0xac9b8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #116] @ bab70 <__cxa_atexit@plt+0xac9bc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - add r7, r7, #3 │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r2, [r6, #12] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #64] @ bab68 <__cxa_atexit@plt+0xac9b4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - mov r6, #28 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - b bab4c <__cxa_atexit@plt+0xac998> │ │ │ │ - ldr r7, [pc, #52] @ bab74 <__cxa_atexit@plt+0xac9c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - mov r6, #12 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - addseq pc, r3, #108, 22 @ 0x1b000 │ │ │ │ - @ instruction: 0xfffffe5c │ │ │ │ - rsbseq r5, r8, #84, 22 @ 0x15000 │ │ │ │ - addseq pc, r3, #0, 22 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - rsbseq r5, r8, #8, 22 @ 0x2000 │ │ │ │ - addseq pc, r3, #192, 20 @ 0xc0000 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #12]! │ │ │ │ + str r2, [r5] │ │ │ │ + str r9, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b3df0 <__cxa_atexit@plt+0xa5c3c> │ │ │ │ + ldr r2, [r0, #812] @ 0x32c │ │ │ │ + ldr r1, [r0, #820] @ 0x334 │ │ │ │ + ldr r4, [pc, #212] @ b3e00 <__cxa_atexit@plt+0xa5c4c> │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r4, [r5, #12] │ │ │ │ + ldr r4, [r2, #12] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r5, [r5, #8] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r4, #12] │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r1, #4] │ │ │ │ + ldr r4, [r1] │ │ │ │ + ldrd sl, [r2, #72] @ 0x48 │ │ │ │ + sub r6, r6, r4 │ │ │ │ + subs r4, sl, r6 │ │ │ │ + sbc r1, fp, #0 │ │ │ │ + str r4, [r2, #72] @ 0x48 │ │ │ │ + str r1, [r2, #76] @ 0x4c │ │ │ │ + mov r4, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r6, r0 │ │ │ │ + mov r0, r8 │ │ │ │ + mov r1, r5 │ │ │ │ + mov r2, r9 │ │ │ │ + mov r3, r7 │ │ │ │ + bl cf48 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r6, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r6, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r4, [r0, #828] @ 0x33c │ │ │ │ + ldr r4, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r4, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r6, #72] @ 0x48 │ │ │ │ + sub r4, r1, r4 │ │ │ │ + adds r4, r8, r4 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r4, [r6, #72] @ 0x48 │ │ │ │ + str r3, [r6, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + ldr r1, [r7] │ │ │ │ + mov r4, r0 │ │ │ │ + bx r1 │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + andeq r0, r0, r3, ror #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r4, [pc, #212] @ b3eec <__cxa_atexit@plt+0xa5d38> │ │ │ │ + add r4, pc, r4 │ │ │ │ + ldr r3, [r0, #812] @ 0x32c │ │ │ │ + ldr r8, [r5, #12]! │ │ │ │ + str r4, [r5] │ │ │ │ + ldr r3, [r3, #12] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldmdb r5, {r4, r7} │ │ │ │ + str r5, [r3, #12] │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r5, #4] │ │ │ │ + ldr r5, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldr r2, [r5, #72] @ 0x48 │ │ │ │ + ldr r1, [r5, #76] @ 0x4c │ │ │ │ + sub r6, r6, r3 │ │ │ │ + subs r2, r2, r6 │ │ │ │ + sbc r3, r1, #0 │ │ │ │ + strd r2, [r5, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + mov r2, r8 │ │ │ │ + mov r3, r9 │ │ │ │ + bl cf48 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc babc4 <__cxa_atexit@plt+0xaca10> │ │ │ │ - ldr r7, [pc, #64] @ babe0 <__cxa_atexit@plt+0xaca2c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #60] @ babe4 <__cxa_atexit@plt+0xaca30> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b3f24 <__cxa_atexit@plt+0xa5d70> │ │ │ │ + ldr r2, [pc, #28] @ b3f30 <__cxa_atexit@plt+0xa5d7c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - add r7, r7, #3 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ babe8 <__cxa_atexit@plt+0xaca34> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - rsbseq r5, r8, #92, 20 @ 0x5c000 │ │ │ │ - addseq pc, r3, #20, 20 @ 0x14000 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - andeq r0, r0, r3, lsr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r6, r4, #144, 14 @ 0x2400000 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc bac50 <__cxa_atexit@plt+0xaca9c> │ │ │ │ - ldr r7, [pc, #88] @ bac6c <__cxa_atexit@plt+0xacab8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b3f8c <__cxa_atexit@plt+0xa5dd8> │ │ │ │ + ldr lr, [pc, #72] @ b3fa4 <__cxa_atexit@plt+0xa5df0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [r5] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + sub r2, r6, #15 │ │ │ │ + ldr r1, [pc, #56] @ b3fa8 <__cxa_atexit@plt+0xa5df4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stm r5, {r1, r2} │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str ip, [r3, #12] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + ldr r7, [pc, #24] @ b3fac <__cxa_atexit@plt+0xa5df8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #84] @ bac70 <__cxa_atexit@plt+0xacabc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - add r7, r2, #3 │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr lr, [pc, #60] @ bac74 <__cxa_atexit@plt+0xacac0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add r8, r3, #8 │ │ │ │ - stm r8, {r1, r2, lr} │ │ │ │ - str r7, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - sub r7, r6, #6 │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #32] @ bac78 <__cxa_atexit@plt+0xacac4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - @ instruction: 0xfffffce4 │ │ │ │ - rsbseq r5, r8, #220, 18 @ 0x370000 │ │ │ │ - addseq pc, r3, #132, 18 @ 0x210000 │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r0, r3, lsl r0 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi bad08 <__cxa_atexit@plt+0xacb54> │ │ │ │ - ldr r1, [pc, #152] @ bad30 <__cxa_atexit@plt+0xacb7c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ + @ instruction: 0xfffffc5c │ │ │ │ + addseq r6, r4, #196, 12 @ 0xc400000 │ │ │ │ + rsbseq sl, r8, #216, 20 @ 0xd8000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ - str r1, [r3, #-8]! │ │ │ │ - str r7, [r3, #4] │ │ │ │ - ands r7, r0, #32768 @ 0x8000 │ │ │ │ - bne bacc4 <__cxa_atexit@plt+0xacb10> │ │ │ │ - bic r7, r2, #3 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi b401c <__cxa_atexit@plt+0xa5e68> │ │ │ │ + ldr r2, [pc, #84] @ b4028 <__cxa_atexit@plt+0xa5e74> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + stmdb r3, {r0, r1} │ │ │ │ + tst r7, #3 │ │ │ │ + beq b4014 <__cxa_atexit@plt+0xa5e60> │ │ │ │ + ldr r2, [pc, #52] @ b402c <__cxa_atexit@plt+0xa5e78> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r3, #-8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b4014 <__cxa_atexit@plt+0xa5e60> │ │ │ │ + b b4070 <__cxa_atexit@plt+0xa5ebc> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc bad10 <__cxa_atexit@plt+0xacb5c> │ │ │ │ - ldr r7, [pc, #84] @ bad38 <__cxa_atexit@plt+0xacb84> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #80] @ bad3c <__cxa_atexit@plt+0xacb88> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - add r7, r7, #3 │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r2, [r6, #12] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ bad34 <__cxa_atexit@plt+0xacb80> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - mov r6, #12 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - addseq pc, r3, #28, 18 @ 0x70000 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsbseq r5, r8, #148, 10 @ 0x25000000 │ │ │ │ - addseq pc, r3, #208, 16 @ 0xd00000 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc bad8c <__cxa_atexit@plt+0xacbd8> │ │ │ │ - ldr r7, [pc, #64] @ bada8 <__cxa_atexit@plt+0xacbf4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #60] @ badac <__cxa_atexit@plt+0xacbf8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - add r7, r7, #3 │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #28] @ badb0 <__cxa_atexit@plt+0xacbfc> │ │ │ │ + ldr r3, [pc, #36] @ b4064 <__cxa_atexit@plt+0xa5eb0> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - rsbseq r5, r8, #16, 10 @ 0x4000000 │ │ │ │ - addseq pc, r3, #76, 16 @ 0x4c0000 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r0, r3, lsl r0 │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi baea0 <__cxa_atexit@plt+0xaccec> │ │ │ │ - ldr r0, [pc, #272] @ baee0 <__cxa_atexit@plt+0xacd2c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - mov r3, r5 │ │ │ │ - str r0, [r3, #-8]! │ │ │ │ - str r7, [r3, #4] │ │ │ │ - ands r7, r1, #16384 @ 0x4000 │ │ │ │ - bne bae04 <__cxa_atexit@plt+0xacc50> │ │ │ │ - ands r7, r1, #32768 @ 0x8000 │ │ │ │ - bne bae5c <__cxa_atexit@plt+0xacca8> │ │ │ │ - bic r7, r2, #3 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b405c <__cxa_atexit@plt+0xa5ea8> │ │ │ │ + b b4070 <__cxa_atexit@plt+0xa5ebc> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - sub lr, r5, #20 │ │ │ │ - stm lr, {r1, r2, r7} │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc baea8 <__cxa_atexit@plt+0xaccf4> │ │ │ │ - ldr r7, [pc, #192] @ baee4 <__cxa_atexit@plt+0xacd30> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #188] @ baee8 <__cxa_atexit@plt+0xacd34> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r2, [pc, #244] @ b4170 <__cxa_atexit@plt+0xa5fbc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - add r7, r2, #3 │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr lr, [pc, #168] @ baeec <__cxa_atexit@plt+0xacd38> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - b bae94 <__cxa_atexit@plt+0xacce0> │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc baec0 <__cxa_atexit@plt+0xacd0c> │ │ │ │ - ldr r7, [pc, #120] @ baef4 <__cxa_atexit@plt+0xacd40> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #116] @ baef8 <__cxa_atexit@plt+0xacd44> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - add r7, r7, #3 │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r2, [r6, #12] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #64] @ baef0 <__cxa_atexit@plt+0xacd3c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - mov r6, #28 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - b baed4 <__cxa_atexit@plt+0xacd20> │ │ │ │ - ldr r7, [pc, #52] @ baefc <__cxa_atexit@plt+0xacd48> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - mov r6, #12 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - addseq pc, r3, #228, 14 @ 0x3900000 │ │ │ │ - @ instruction: 0xfffffe5c │ │ │ │ - rsbseq r5, r8, #64, 8 @ 0x40000000 │ │ │ │ - addseq pc, r3, #120, 14 @ 0x1e00000 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - rsbseq r5, r8, #252, 6 @ 0xf0000003 │ │ │ │ - addseq pc, r3, #56, 14 @ 0xe00000 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #8]! │ │ │ │ + str r2, [r5] │ │ │ │ + str r8, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b4164 <__cxa_atexit@plt+0xa5fb0> │ │ │ │ + ldr r2, [r0, #812] @ 0x32c │ │ │ │ + ldr r1, [r0, #820] @ 0x334 │ │ │ │ + ldr r4, [pc, #204] @ b4174 <__cxa_atexit@plt+0xa5fc0> │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r4, [r5, #8] │ │ │ │ + ldr r4, [r2, #12] │ │ │ │ + ldr r5, [r5, #4] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r4, #12] │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r1, #4] │ │ │ │ + ldr r4, [r1] │ │ │ │ + ldrd sl, [r2, #72] @ 0x48 │ │ │ │ + sub r6, r6, r4 │ │ │ │ + subs r4, sl, r6 │ │ │ │ + sbc r1, fp, #0 │ │ │ │ + str r4, [r2, #72] @ 0x48 │ │ │ │ + str r1, [r2, #76] @ 0x4c │ │ │ │ + mov r4, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r6, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + mov r1, r8 │ │ │ │ + mov r2, r7 │ │ │ │ + bl b6fe4 <__cxa_atexit@plt+0xa8e30> │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r6, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r6, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r4, [r0, #828] @ 0x33c │ │ │ │ + ldr r4, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r4, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r6, #72] @ 0x48 │ │ │ │ + sub r4, r1, r4 │ │ │ │ + adds r4, r8, r4 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r4, [r6, #72] @ 0x48 │ │ │ │ + str r3, [r6, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + ldr r1, [r7] │ │ │ │ + mov r4, r0 │ │ │ │ + bx r1 │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + @ instruction: 0x000001bc │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r4, [pc, #208] @ b425c <__cxa_atexit@plt+0xa60a8> │ │ │ │ + add r4, pc, r4 │ │ │ │ + ldr r3, [r0, #812] @ 0x32c │ │ │ │ + ldr r8, [r5, #8]! │ │ │ │ + str r4, [r5] │ │ │ │ + ldr r3, [r3, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r4, [r5, #-4] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r5, #4] │ │ │ │ + ldr r5, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldr r2, [r5, #72] @ 0x48 │ │ │ │ + ldr r1, [r5, #76] @ 0x4c │ │ │ │ + sub r6, r6, r3 │ │ │ │ + subs r2, r2, r6 │ │ │ │ + sbc r3, r1, #0 │ │ │ │ + strd r2, [r5, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r8 │ │ │ │ + mov r2, r7 │ │ │ │ + bl b6fe4 <__cxa_atexit@plt+0xa8e30> │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc baf4c <__cxa_atexit@plt+0xacd98> │ │ │ │ - ldr r7, [pc, #64] @ baf68 <__cxa_atexit@plt+0xacdb4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #60] @ baf6c <__cxa_atexit@plt+0xacdb8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b4294 <__cxa_atexit@plt+0xa60e0> │ │ │ │ + ldr r2, [pc, #28] @ b42a0 <__cxa_atexit@plt+0xa60ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - add r7, r7, #3 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ baf70 <__cxa_atexit@plt+0xacdbc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - rsbseq r5, r8, #80, 6 @ 0x40000001 │ │ │ │ - addseq pc, r3, #140, 12 @ 0x8c00000 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - andeq r0, r0, r3, lsr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r6, r4, #32, 8 @ 0x20000000 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc bafd8 <__cxa_atexit@plt+0xace24> │ │ │ │ - ldr r7, [pc, #88] @ baff4 <__cxa_atexit@plt+0xace40> │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi b4308 <__cxa_atexit@plt+0xa6154> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b4310 <__cxa_atexit@plt+0xa615c> │ │ │ │ + ldr lr, [pc, #84] @ b432c <__cxa_atexit@plt+0xa6178> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #80] @ b4330 <__cxa_atexit@plt+0xa617c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r1, r6, #11 │ │ │ │ + str r1, [r5] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + mov r5, r2 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r3 │ │ │ │ + b b4318 <__cxa_atexit@plt+0xa6164> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ b4328 <__cxa_atexit@plt+0xa6174> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #84] @ baff8 <__cxa_atexit@plt+0xace44> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - add r7, r2, #3 │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr lr, [pc, #60] @ baffc <__cxa_atexit@plt+0xace48> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add r8, r3, #8 │ │ │ │ - stm r8, {r1, r2, lr} │ │ │ │ - str r7, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - sub r7, r6, #6 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #32] @ bb000 <__cxa_atexit@plt+0xace4c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - @ instruction: 0xfffffce4 │ │ │ │ - rsbseq r5, r8, #200, 4 @ 0x8000000c │ │ │ │ - addseq pc, r3, #252, 10 @ 0x3f000000 │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r0, r3, lsl r0 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi bb090 <__cxa_atexit@plt+0xacedc> │ │ │ │ - ldr r1, [pc, #152] @ bb0b8 <__cxa_atexit@plt+0xacf04> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ + rsbseq sl, r8, #80, 14 @ 0x1400000 │ │ │ │ + @ instruction: 0xfffffce0 │ │ │ │ + addseq r6, r4, #84, 6 @ 0x50000001 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r5 │ │ │ │ - str r1, [r3, #-8]! │ │ │ │ - str r7, [r3, #4] │ │ │ │ - ands r7, r0, #8192 @ 0x2000 │ │ │ │ - bne bb04c <__cxa_atexit@plt+0xace98> │ │ │ │ - bic r7, r2, #3 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi b437c <__cxa_atexit@plt+0xa61c8> │ │ │ │ + ldr r2, [pc, #48] @ b4388 <__cxa_atexit@plt+0xa61d4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b4374 <__cxa_atexit@plt+0xa61c0> │ │ │ │ + b b4394 <__cxa_atexit@plt+0xa61e0> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc bb098 <__cxa_atexit@plt+0xacee4> │ │ │ │ - ldr r7, [pc, #84] @ bb0c0 <__cxa_atexit@plt+0xacf0c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #80] @ bb0c4 <__cxa_atexit@plt+0xacf10> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - add r7, r7, #3 │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r2, [r6, #12] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ bb0bc <__cxa_atexit@plt+0xacf08> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - mov r6, #12 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - addseq pc, r3, #148, 10 @ 0x25000000 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsbseq r5, r8, #36, 4 @ 0x40000002 │ │ │ │ - addseq pc, r3, #72, 10 @ 0x12000000 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc bb114 <__cxa_atexit@plt+0xacf60> │ │ │ │ - ldr r7, [pc, #64] @ bb130 <__cxa_atexit@plt+0xacf7c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #60] @ bb134 <__cxa_atexit@plt+0xacf80> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - add r7, r7, #3 │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #28] @ bb138 <__cxa_atexit@plt+0xacf84> │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r2, [pc, #240] @ b4490 <__cxa_atexit@plt+0xa62dc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + str r2, [r5] │ │ │ │ + str r4, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b4484 <__cxa_atexit@plt+0xa62d0> │ │ │ │ + ldr r2, [r0, #812] @ 0x32c │ │ │ │ + ldr r1, [r0, #820] @ 0x334 │ │ │ │ + ldr r5, [pc, #200] @ b4494 <__cxa_atexit@plt+0xa62e0> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r1, #4] │ │ │ │ + ldr r5, [r1] │ │ │ │ + ldrd r8, [r2, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r6, r8, r6 │ │ │ │ + sbc r1, r9, #0 │ │ │ │ + str r6, [r2, #72] @ 0x48 │ │ │ │ + str r1, [r2, #76] @ 0x4c │ │ │ │ + mov r8, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r6, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl cf24 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r6, [r0, #812] @ 0x32c │ │ │ │ + ldr r4, [r0, #820] @ 0x334 │ │ │ │ + ldr r3, [r6, #12] │ │ │ │ + ldr r5, [r3, #12] │ │ │ │ + str r8, [r0, #828] @ 0x33c │ │ │ │ + ldr r2, [r4] │ │ │ │ + ldr r1, [r4, #4] │ │ │ │ + ldr r4, [r4, #28] │ │ │ │ + add r4, r2, r4, lsl #12 │ │ │ │ + sub r4, r4, #1 │ │ │ │ + str r4, [r0, #804] @ 0x324 │ │ │ │ + ldr r4, [r6, #72] @ 0x48 │ │ │ │ + ldr r9, [r6, #76] @ 0x4c │ │ │ │ + sub r2, r1, r2 │ │ │ │ + adds r2, r4, r2 │ │ │ │ + adc r9, r9, #0 │ │ │ │ + str r2, [r6, #72] @ 0x48 │ │ │ │ + str r9, [r6, #76] @ 0x4c │ │ │ │ + add fp, r3, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + ldr r1, [r7] │ │ │ │ + mov r4, r0 │ │ │ │ + bx r1 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + @ instruction: 0x000001b0 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r3, [pc, #200] @ b4574 <__cxa_atexit@plt+0xa63c0> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + ldr r2, [r4, #812] @ 0x32c │ │ │ │ + ldr r4, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - rsbseq r5, r8, #160, 2 @ 0x28 │ │ │ │ - addseq pc, r3, #196, 8 @ 0xc4000000 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r0, r3, lsl r0 │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi bb228 <__cxa_atexit@plt+0xad074> │ │ │ │ - ldr r0, [pc, #272] @ bb268 <__cxa_atexit@plt+0xad0b4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - mov r3, r5 │ │ │ │ - str r0, [r3, #-8]! │ │ │ │ - str r7, [r3, #4] │ │ │ │ - ands r7, r1, #4096 @ 0x1000 │ │ │ │ - bne bb18c <__cxa_atexit@plt+0xacfd8> │ │ │ │ - ands r7, r1, #8192 @ 0x2000 │ │ │ │ - bne bb1e4 <__cxa_atexit@plt+0xad030> │ │ │ │ - bic r7, r2, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - sub lr, r5, #20 │ │ │ │ - stm lr, {r1, r2, r7} │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc bb230 <__cxa_atexit@plt+0xad07c> │ │ │ │ - ldr r7, [pc, #192] @ bb26c <__cxa_atexit@plt+0xad0b8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #188] @ bb270 <__cxa_atexit@plt+0xad0bc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - add r7, r2, #3 │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr lr, [pc, #168] @ bb274 <__cxa_atexit@plt+0xad0c0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - b bb21c <__cxa_atexit@plt+0xad068> │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc bb248 <__cxa_atexit@plt+0xad094> │ │ │ │ - ldr r7, [pc, #120] @ bb27c <__cxa_atexit@plt+0xad0c8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #116] @ bb280 <__cxa_atexit@plt+0xad0cc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - add r7, r7, #3 │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r2, [r6, #12] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #64] @ bb278 <__cxa_atexit@plt+0xad0c4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - mov r6, #28 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - b bb25c <__cxa_atexit@plt+0xad0a8> │ │ │ │ - ldr r7, [pc, #52] @ bb284 <__cxa_atexit@plt+0xad0d0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - mov r6, #12 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - addseq pc, r3, #92, 8 @ 0x5c000000 │ │ │ │ - @ instruction: 0xfffffe5c │ │ │ │ - rsbseq r5, r8, #208 @ 0xd0 │ │ │ │ - addseq pc, r3, #240, 6 @ 0xc0000003 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - rsbseq r5, r8, #140 @ 0x8c │ │ │ │ - addseq pc, r3, #176, 6 @ 0xc0000002 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + ldr r3, [r2, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r5, #4] │ │ │ │ + ldr r5, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldr r2, [r5, #72] @ 0x48 │ │ │ │ + ldr r1, [r5, #76] @ 0x4c │ │ │ │ + sub r6, r6, r3 │ │ │ │ + subs r2, r2, r6 │ │ │ │ + sbc r3, r1, #0 │ │ │ │ + strd r2, [r5, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl cf24 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc bb2d4 <__cxa_atexit@plt+0xad120> │ │ │ │ - ldr r7, [pc, #64] @ bb2f0 <__cxa_atexit@plt+0xad13c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #60] @ bb2f4 <__cxa_atexit@plt+0xad140> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b45ac <__cxa_atexit@plt+0xa63f8> │ │ │ │ + ldr r2, [pc, #28] @ b45b8 <__cxa_atexit@plt+0xa6404> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - add r7, r7, #3 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ bb2f8 <__cxa_atexit@plt+0xad144> │ │ │ │ - add r3, pc, r3 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r6, r4, #8, 2 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b4610 <__cxa_atexit@plt+0xa645c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b4618 <__cxa_atexit@plt+0xa6464> │ │ │ │ + ldr r1, [pc, #68] @ b4634 <__cxa_atexit@plt+0xa6480> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #64] @ b4638 <__cxa_atexit@plt+0xa6484> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r1, sl} │ │ │ │ + str r9, [r2, #12] │ │ │ │ + sub r2, r6, #7 │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r2 │ │ │ │ + b b4620 <__cxa_atexit@plt+0xa646c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - rsbseq r4, r8, #224, 30 @ 0x380 │ │ │ │ - addseq pc, r3, #4, 6 @ 0x10000000 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - andeq r0, r0, r3, lsr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc bb360 <__cxa_atexit@plt+0xad1ac> │ │ │ │ - ldr r7, [pc, #88] @ bb37c <__cxa_atexit@plt+0xad1c8> │ │ │ │ + ldr r7, [pc, #8] @ b4630 <__cxa_atexit@plt+0xa647c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #84] @ bb380 <__cxa_atexit@plt+0xad1cc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - add r7, r2, #3 │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr lr, [pc, #60] @ bb384 <__cxa_atexit@plt+0xad1d0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add r8, r3, #8 │ │ │ │ - stm r8, {r1, r2, lr} │ │ │ │ - str r7, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - sub r7, r6, #6 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #32] @ bb388 <__cxa_atexit@plt+0xad1d4> │ │ │ │ + rsbseq sl, r8, #76, 8 @ 0x4c000000 │ │ │ │ + @ instruction: 0xfffffd4c │ │ │ │ + addseq r6, r4, #60 @ 0x3c │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi b4738 <__cxa_atexit@plt+0xa6584> │ │ │ │ + ldr r3, [pc, #228] @ b4744 <__cxa_atexit@plt+0xa6590> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - @ instruction: 0xfffffce4 │ │ │ │ - rsbseq r4, r8, #88, 30 @ 0x160 │ │ │ │ - addseq pc, r3, #116, 4 @ 0x40000007 │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r0, r3, lsl r0 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi bb418 <__cxa_atexit@plt+0xad264> │ │ │ │ - ldr r1, [pc, #152] @ bb440 <__cxa_atexit@plt+0xad28c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-8]! │ │ │ │ - str r7, [r3, #4] │ │ │ │ - ands r7, r0, #32 │ │ │ │ - bne bb3d4 <__cxa_atexit@plt+0xad220> │ │ │ │ - bic r7, r2, #3 │ │ │ │ + tst r7, #3 │ │ │ │ + beq b4730 <__cxa_atexit@plt+0xa657c> │ │ │ │ + ldr r3, [r4, #812] @ 0x32c │ │ │ │ + ldr r2, [r4, #820] @ 0x334 │ │ │ │ + ldr r1, [pc, #200] @ b4748 <__cxa_atexit@plt+0xa6594> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r1, [r5] │ │ │ │ + str r5, [r0, #12] │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r2, #4] │ │ │ │ + ldr r5, [r2] │ │ │ │ + ldrd r0, [r3, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r0, r0, r6 │ │ │ │ + sbc r1, r1, #0 │ │ │ │ + strd r0, [r3, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r4, r0 │ │ │ │ + mov r0, r7 │ │ │ │ + bl cdf8 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc bb420 <__cxa_atexit@plt+0xad26c> │ │ │ │ - ldr r7, [pc, #84] @ bb448 <__cxa_atexit@plt+0xad294> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #80] @ bb44c <__cxa_atexit@plt+0xad298> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - add r7, r7, #3 │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r2, [r6, #12] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ bb444 <__cxa_atexit@plt+0xad290> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - mov r6, #12 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - addseq pc, r3, #12, 4 @ 0xc0000000 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsbseq r5, r8, #248, 2 @ 0x3e │ │ │ │ - addseq pc, r3, #192, 2 @ 0x30 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r4, lsr #3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc bb49c <__cxa_atexit@plt+0xad2e8> │ │ │ │ - ldr r7, [pc, #64] @ bb4b8 <__cxa_atexit@plt+0xad304> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #60] @ bb4bc <__cxa_atexit@plt+0xad308> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - add r7, r7, #3 │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #28] @ bb4c0 <__cxa_atexit@plt+0xad30c> │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r4, [r4, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #184] @ b481c <__cxa_atexit@plt+0xa6668> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - rsbseq r5, r8, #116, 2 │ │ │ │ - addseq pc, r3, #60, 2 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r0, r3, lsl r0 │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi bb5b0 <__cxa_atexit@plt+0xad3fc> │ │ │ │ - ldr r0, [pc, #272] @ bb5f0 <__cxa_atexit@plt+0xad43c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - mov r3, r5 │ │ │ │ - str r0, [r3, #-8]! │ │ │ │ - str r7, [r3, #4] │ │ │ │ - ands r7, r1, #16 │ │ │ │ - bne bb514 <__cxa_atexit@plt+0xad360> │ │ │ │ - ands r7, r1, #32 │ │ │ │ - bne bb56c <__cxa_atexit@plt+0xad3b8> │ │ │ │ - bic r7, r2, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - sub lr, r5, #20 │ │ │ │ - stm lr, {r1, r2, r7} │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc bb5b8 <__cxa_atexit@plt+0xad404> │ │ │ │ - ldr r7, [pc, #192] @ bb5f4 <__cxa_atexit@plt+0xad440> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #188] @ bb5f8 <__cxa_atexit@plt+0xad444> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - add r7, r2, #3 │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr lr, [pc, #168] @ bb5fc <__cxa_atexit@plt+0xad448> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - b bb5a4 <__cxa_atexit@plt+0xad3f0> │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc bb5d0 <__cxa_atexit@plt+0xad41c> │ │ │ │ - ldr r7, [pc, #120] @ bb604 <__cxa_atexit@plt+0xad450> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #116] @ bb608 <__cxa_atexit@plt+0xad454> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - add r7, r7, #3 │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r2, [r6, #12] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #64] @ bb600 <__cxa_atexit@plt+0xad44c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - mov r6, #28 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - b bb5e4 <__cxa_atexit@plt+0xad430> │ │ │ │ - ldr r7, [pc, #52] @ bb60c <__cxa_atexit@plt+0xad458> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - mov r6, #12 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - addseq pc, r3, #212 @ 0xd4 │ │ │ │ - @ instruction: 0xfffffe5c │ │ │ │ - rsbseq r5, r8, #172 @ 0xac │ │ │ │ - addseq pc, r3, #104 @ 0x68 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - rsbseq r5, r8, #96 @ 0x60 │ │ │ │ - addseq pc, r3, #40 @ 0x28 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + ldr r3, [r4, #12] │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + ldr r7, [r0, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r7, #4] │ │ │ │ + ldr r7, [r0, #812] @ 0x32c │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldrd r2, [r7, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r2, r2, r6 │ │ │ │ + sbc r3, r3, #0 │ │ │ │ + strd r2, [r7, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl cdf8 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc bb65c <__cxa_atexit@plt+0xad4a8> │ │ │ │ - ldr r7, [pc, #64] @ bb678 <__cxa_atexit@plt+0xad4c4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #60] @ bb67c <__cxa_atexit@plt+0xad4c8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b4854 <__cxa_atexit@plt+0xa66a0> │ │ │ │ + ldr r2, [pc, #28] @ b4860 <__cxa_atexit@plt+0xa66ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - add r7, r7, #3 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ bb680 <__cxa_atexit@plt+0xad4cc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, #12 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r5, r4, #96, 28 @ 0x600 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b48b4 <__cxa_atexit@plt+0xa6700> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b48bc <__cxa_atexit@plt+0xa6708> │ │ │ │ + ldr r1, [pc, #64] @ b48d8 <__cxa_atexit@plt+0xa6724> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #60] @ b48dc <__cxa_atexit@plt+0xa6728> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r1, r9} │ │ │ │ + sub r2, r6, #3 │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r2 │ │ │ │ + b b48c4 <__cxa_atexit@plt+0xa6710> │ │ │ │ + mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - rsbseq r4, r8, #180, 30 @ 0x2d0 │ │ │ │ - addseq lr, r3, #124, 30 @ 0x1f0 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - andeq r0, r0, r3, lsr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc bb6e8 <__cxa_atexit@plt+0xad534> │ │ │ │ - ldr r7, [pc, #88] @ bb704 <__cxa_atexit@plt+0xad550> │ │ │ │ + ldr r7, [pc, #8] @ b48d4 <__cxa_atexit@plt+0xa6720> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #84] @ bb708 <__cxa_atexit@plt+0xad554> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - add r7, r2, #3 │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr lr, [pc, #60] @ bb70c <__cxa_atexit@plt+0xad558> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add r8, r3, #8 │ │ │ │ - stm r8, {r1, r2, lr} │ │ │ │ - str r7, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - sub r7, r6, #6 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #32] @ bb710 <__cxa_atexit@plt+0xad55c> │ │ │ │ + rsbseq sl, r8, #172, 2 @ 0x2b │ │ │ │ + @ instruction: 0xfffffdac │ │ │ │ + addseq r5, r4, #148, 26 @ 0x2500 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi b49d8 <__cxa_atexit@plt+0xa6824> │ │ │ │ + ldr r3, [pc, #224] @ b49e4 <__cxa_atexit@plt+0xa6830> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - @ instruction: 0xfffffce4 │ │ │ │ - rsbseq r4, r8, #52, 30 @ 0xd0 │ │ │ │ - addseq lr, r3, #236, 28 @ 0xec0 │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r0, r3, lsl r0 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi bb7a0 <__cxa_atexit@plt+0xad5ec> │ │ │ │ - ldr r1, [pc, #152] @ bb7c8 <__cxa_atexit@plt+0xad614> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-8]! │ │ │ │ - str r7, [r3, #4] │ │ │ │ - ands r7, r0, #4 │ │ │ │ - bne bb75c <__cxa_atexit@plt+0xad5a8> │ │ │ │ - bic r7, r2, #3 │ │ │ │ + tst r7, #3 │ │ │ │ + beq b49d0 <__cxa_atexit@plt+0xa681c> │ │ │ │ + ldr r3, [r4, #812] @ 0x32c │ │ │ │ + ldr r2, [r4, #820] @ 0x334 │ │ │ │ + ldr r1, [pc, #196] @ b49e8 <__cxa_atexit@plt+0xa6834> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3, #12] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r1, [r5] │ │ │ │ + str r5, [r0, #12] │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r2, #4] │ │ │ │ + ldr r5, [r2] │ │ │ │ + ldrd r0, [r3, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r0, r0, r6 │ │ │ │ + sbc r1, r1, #0 │ │ │ │ + strd r0, [r3, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r4, r0 │ │ │ │ + mov r0, r8 │ │ │ │ + bl d014 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc bb7a8 <__cxa_atexit@plt+0xad5f4> │ │ │ │ - ldr r7, [pc, #84] @ bb7d0 <__cxa_atexit@plt+0xad61c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #80] @ bb7d4 <__cxa_atexit@plt+0xad620> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - add r7, r7, #3 │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r2, [r6, #12] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ bb7cc <__cxa_atexit@plt+0xad618> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - mov r6, #12 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - addseq lr, r3, #132, 28 @ 0x840 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsbseq r4, r8, #104, 28 @ 0x680 │ │ │ │ - addseq lr, r3, #56, 28 @ 0x380 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + andeq r0, r0, r0, lsr #3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc bb824 <__cxa_atexit@plt+0xad670> │ │ │ │ - ldr r7, [pc, #64] @ bb840 <__cxa_atexit@plt+0xad68c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #60] @ bb844 <__cxa_atexit@plt+0xad690> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - add r7, r7, #3 │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #28] @ bb848 <__cxa_atexit@plt+0xad694> │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r4, [r4, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #184] @ b4abc <__cxa_atexit@plt+0xa6908> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - rsbseq r4, r8, #228, 26 @ 0x3900 │ │ │ │ - addseq lr, r3, #180, 26 @ 0x2d00 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r0, r3, lsl r0 │ │ │ │ - sub r3, r5, #24 │ │ │ │ + ldr r3, [r4, #12] │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r5, #4] │ │ │ │ + ldr r5, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldr r2, [r5, #72] @ 0x48 │ │ │ │ + ldr r1, [r5, #76] @ 0x4c │ │ │ │ + sub r6, r6, r3 │ │ │ │ + subs r2, r2, r6 │ │ │ │ + sbc r3, r1, #0 │ │ │ │ + strd r2, [r5, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl d014 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ b4adc <__cxa_atexit@plt+0xa6928> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + addseq r5, r4, #148, 22 @ 0x25000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi bb938 <__cxa_atexit@plt+0xad784> │ │ │ │ - ldr r0, [pc, #272] @ bb978 <__cxa_atexit@plt+0xad7c4> │ │ │ │ + bhi b4b30 <__cxa_atexit@plt+0xa697c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b4b38 <__cxa_atexit@plt+0xa6984> │ │ │ │ + ldr r1, [pc, #64] @ b4b54 <__cxa_atexit@plt+0xa69a0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #60] @ b4b58 <__cxa_atexit@plt+0xa69a4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - mov r3, r5 │ │ │ │ - str r0, [r3, #-8]! │ │ │ │ - str r7, [r3, #4] │ │ │ │ - ands r7, r1, #8 │ │ │ │ - bne bb89c <__cxa_atexit@plt+0xad6e8> │ │ │ │ - ands r7, r1, #4 │ │ │ │ - bne bb8f4 <__cxa_atexit@plt+0xad740> │ │ │ │ - bic r7, r2, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmib r2, {r1, r9} │ │ │ │ + sub r2, r6, #3 │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - sub lr, r5, #20 │ │ │ │ - stm lr, {r1, r2, r7} │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc bb940 <__cxa_atexit@plt+0xad78c> │ │ │ │ - ldr r7, [pc, #192] @ bb97c <__cxa_atexit@plt+0xad7c8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #188] @ bb980 <__cxa_atexit@plt+0xad7cc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - add r7, r2, #3 │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr lr, [pc, #168] @ bb984 <__cxa_atexit@plt+0xad7d0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - b bb92c <__cxa_atexit@plt+0xad778> │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc bb958 <__cxa_atexit@plt+0xad7a4> │ │ │ │ - ldr r7, [pc, #120] @ bb98c <__cxa_atexit@plt+0xad7d8> │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r2 │ │ │ │ + b b4b40 <__cxa_atexit@plt+0xa698c> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ b4b50 <__cxa_atexit@plt+0xa699c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #116] @ bb990 <__cxa_atexit@plt+0xad7dc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - add r7, r7, #3 │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r2, [r6, #12] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + rsbseq r9, r8, #52, 30 @ 0xd0 │ │ │ │ + @ instruction: 0xfffffdd4 │ │ │ │ + addseq r5, r4, #24, 22 @ 0x6000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi b4ba4 <__cxa_atexit@plt+0xa69f0> │ │ │ │ + ldr r2, [pc, #48] @ b4bb0 <__cxa_atexit@plt+0xa69fc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b4b9c <__cxa_atexit@plt+0xa69e8> │ │ │ │ + b b4bbc <__cxa_atexit@plt+0xa6a08> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #64] @ bb988 <__cxa_atexit@plt+0xad7d4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - mov r6, #28 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - b bb96c <__cxa_atexit@plt+0xad7b8> │ │ │ │ - ldr r7, [pc, #52] @ bb994 <__cxa_atexit@plt+0xad7e0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - mov r6, #12 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - addseq lr, r3, #76, 26 @ 0x1300 │ │ │ │ - @ instruction: 0xfffffe5c │ │ │ │ - rsbseq r4, r8, #28, 26 @ 0x700 │ │ │ │ - addseq lr, r3, #224, 24 @ 0xe000 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - rsbseq r4, r8, #208, 24 @ 0xd000 │ │ │ │ - addseq lr, r3, #160, 24 @ 0xa000 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc bb9e4 <__cxa_atexit@plt+0xad830> │ │ │ │ - ldr r7, [pc, #64] @ bba00 <__cxa_atexit@plt+0xad84c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #60] @ bba04 <__cxa_atexit@plt+0xad850> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - add r7, r7, #3 │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ bba08 <__cxa_atexit@plt+0xad854> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - rsbseq r4, r8, #36, 24 @ 0x2400 │ │ │ │ - addseq lr, r3, #244, 22 @ 0x3d000 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - andeq r0, r0, r3, lsr #1 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc bba70 <__cxa_atexit@plt+0xad8bc> │ │ │ │ - ldr r7, [pc, #88] @ bba8c <__cxa_atexit@plt+0xad8d8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #84] @ bba90 <__cxa_atexit@plt+0xad8dc> │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r2, [pc, #240] @ b4cb8 <__cxa_atexit@plt+0xa6b04> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - add r7, r2, #3 │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr lr, [pc, #60] @ bba94 <__cxa_atexit@plt+0xad8e0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add r8, r3, #8 │ │ │ │ - stm r8, {r1, r2, lr} │ │ │ │ - str r7, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #32] @ bba98 <__cxa_atexit@plt+0xad8e4> │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + str r2, [r5] │ │ │ │ + str r4, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b4cac <__cxa_atexit@plt+0xa6af8> │ │ │ │ + ldr r2, [r0, #812] @ 0x32c │ │ │ │ + ldr r1, [r0, #820] @ 0x334 │ │ │ │ + ldr r5, [pc, #200] @ b4cbc <__cxa_atexit@plt+0xa6b08> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r1, #4] │ │ │ │ + ldr r5, [r1] │ │ │ │ + ldrd r8, [r2, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r6, r8, r6 │ │ │ │ + sbc r1, r9, #0 │ │ │ │ + str r6, [r2, #72] @ 0x48 │ │ │ │ + str r1, [r2, #76] @ 0x4c │ │ │ │ + mov r8, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r6, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl ce04 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r6, [r0, #812] @ 0x32c │ │ │ │ + ldr r4, [r0, #820] @ 0x334 │ │ │ │ + ldr r3, [r6, #12] │ │ │ │ + ldr r5, [r3, #12] │ │ │ │ + str r8, [r0, #828] @ 0x33c │ │ │ │ + ldr r2, [r4] │ │ │ │ + ldr r1, [r4, #4] │ │ │ │ + ldr r4, [r4, #28] │ │ │ │ + add r4, r2, r4, lsl #12 │ │ │ │ + sub r4, r4, #1 │ │ │ │ + str r4, [r0, #804] @ 0x324 │ │ │ │ + ldr r4, [r6, #72] @ 0x48 │ │ │ │ + ldr r9, [r6, #76] @ 0x4c │ │ │ │ + sub r2, r1, r2 │ │ │ │ + adds r2, r4, r2 │ │ │ │ + adc r9, r9, #0 │ │ │ │ + str r2, [r6, #72] @ 0x48 │ │ │ │ + str r9, [r6, #76] @ 0x4c │ │ │ │ + add fp, r3, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + ldr r1, [r7] │ │ │ │ + mov r4, r0 │ │ │ │ + bx r1 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + @ instruction: 0x000001b0 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r3, [pc, #200] @ b4d9c <__cxa_atexit@plt+0xa6be8> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ + ldr r2, [r4, #812] @ 0x32c │ │ │ │ + ldr r4, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - @ instruction: 0xfffffce4 │ │ │ │ - rsbseq r4, r8, #164, 22 @ 0x29000 │ │ │ │ - addseq lr, r3, #100, 22 @ 0x19000 │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r0, r3, lsl r0 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi bbb28 <__cxa_atexit@plt+0xad974> │ │ │ │ - ldr r1, [pc, #152] @ bbb50 <__cxa_atexit@plt+0xad99c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-8]! │ │ │ │ - str r7, [r3, #4] │ │ │ │ - ands r7, r0, #512 @ 0x200 │ │ │ │ - bne bbae4 <__cxa_atexit@plt+0xad930> │ │ │ │ - bic r7, r2, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc bbb30 <__cxa_atexit@plt+0xad97c> │ │ │ │ - ldr r7, [pc, #84] @ bbb58 <__cxa_atexit@plt+0xad9a4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #80] @ bbb5c <__cxa_atexit@plt+0xad9a8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - add r7, r7, #3 │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r2, [r6, #12] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ bbb54 <__cxa_atexit@plt+0xad9a0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - mov r6, #12 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - addseq lr, r3, #252, 20 @ 0xfc000 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsbseq r4, r8, #208, 20 @ 0xd0000 │ │ │ │ - addseq lr, r3, #176, 20 @ 0xb0000 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + ldr r3, [r2, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r5, #4] │ │ │ │ + ldr r5, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldr r2, [r5, #72] @ 0x48 │ │ │ │ + ldr r1, [r5, #76] @ 0x4c │ │ │ │ + sub r6, r6, r3 │ │ │ │ + subs r2, r2, r6 │ │ │ │ + sbc r3, r1, #0 │ │ │ │ + strd r2, [r5, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl ce04 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc bbbac <__cxa_atexit@plt+0xad9f8> │ │ │ │ - ldr r7, [pc, #64] @ bbbc8 <__cxa_atexit@plt+0xada14> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #60] @ bbbcc <__cxa_atexit@plt+0xada18> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b4dd4 <__cxa_atexit@plt+0xa6c20> │ │ │ │ + ldr r2, [pc, #28] @ b4de0 <__cxa_atexit@plt+0xa6c2c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - add r7, r7, #3 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #28] @ bbbd0 <__cxa_atexit@plt+0xada1c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - rsbseq r4, r8, #76, 20 @ 0x4c000 │ │ │ │ - addseq lr, r3, #44, 20 @ 0x2c000 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - rsbseq r4, r8, #252, 18 @ 0x3f0000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r1, lsl r0 │ │ │ │ - mov r0, r6 │ │ │ │ - sub r9, r5, #12 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi bbe08 <__cxa_atexit@plt+0xadc54> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r0, #120 @ 0x78 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc bbe14 <__cxa_atexit@plt+0xadc60> │ │ │ │ - stm sp, {r4, fp} │ │ │ │ - ldr r4, [pc, #628] @ bbe80 <__cxa_atexit@plt+0xadccc> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr sl, [pc, #624] @ bbe84 <__cxa_atexit@plt+0xadcd0> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r1, [pc, #620] @ bbe88 <__cxa_atexit@plt+0xadcd4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - mov r8, r5 │ │ │ │ - str r1, [r8, #-8]! │ │ │ │ - str r7, [r8, #4] │ │ │ │ - ldr fp, [r7, #8] │ │ │ │ - ldr ip, [pc, #600] @ bbe8c <__cxa_atexit@plt+0xadcd8> │ │ │ │ - add ip, pc, ip │ │ │ │ - bic r1, fp, #128 @ 0x80 │ │ │ │ - mov r3, r0 │ │ │ │ - str r1, [r3, #92]! @ 0x5c │ │ │ │ - mov lr, r3 │ │ │ │ - str sl, [lr, #-28]! @ 0xffffffe4 │ │ │ │ - ldr sl, [pc, #576] @ bbe90 <__cxa_atexit@plt+0xadcdc> │ │ │ │ - add sl, pc, sl │ │ │ │ - str lr, [r3, #-4] │ │ │ │ - mov r2, r3 │ │ │ │ - str r4, [r2, #-44]! @ 0xffffffd4 │ │ │ │ - ldr lr, [pc, #560] @ bbe94 <__cxa_atexit@plt+0xadce0> │ │ │ │ - add lr, pc, lr │ │ │ │ - mov r4, r3 │ │ │ │ - str ip, [r4, #-60]! @ 0xffffffc4 │ │ │ │ - ldr ip, [pc, #548] @ bbe98 <__cxa_atexit@plt+0xadce4> │ │ │ │ - add ip, pc, ip │ │ │ │ - str r2, [r3, #-20] @ 0xffffffec │ │ │ │ - str r1, [r3, #-16] │ │ │ │ - str r1, [r3, #-80] @ 0xffffffb0 │ │ │ │ - str r4, [r3, #-36] @ 0xffffffdc │ │ │ │ - str r1, [r3, #-32] @ 0xffffffe0 │ │ │ │ - mov r2, r3 │ │ │ │ - str sl, [r2, #-76]! @ 0xffffffb4 │ │ │ │ - str r2, [r3, #-52] @ 0xffffffcc │ │ │ │ - str r1, [r3, #-48] @ 0xffffffd0 │ │ │ │ - mov r2, r3 │ │ │ │ - str lr, [r2, #-88]! @ 0xffffffa8 │ │ │ │ - str r2, [r3, #-68] @ 0xffffffbc │ │ │ │ - str r1, [r3, #-64] @ 0xffffffc0 │ │ │ │ - mov sl, r3 │ │ │ │ - str ip, [sl, #-12]! │ │ │ │ - tst fp, #1 │ │ │ │ - bne bbd20 <__cxa_atexit@plt+0xadb6c> │ │ │ │ - tst fp, #512 @ 0x200 │ │ │ │ - bne bbd8c <__cxa_atexit@plt+0xadbd8> │ │ │ │ - ldr r7, [pc, #496] @ bbeb8 <__cxa_atexit@plt+0xadd04> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r9] │ │ │ │ - tst sl, #3 │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - beq bbdf4 <__cxa_atexit@plt+0xadc40> │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi bbe60 <__cxa_atexit@plt+0xadcac> │ │ │ │ - ldr r6, [pc, #488] @ bbed4 <__cxa_atexit@plt+0xadd20> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r5, [pc, #484] @ bbed8 <__cxa_atexit@plt+0xadd24> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r4, [pc, #480] @ bbedc <__cxa_atexit@plt+0xadd28> │ │ │ │ - add r4, pc, r4 │ │ │ │ - str sl, [r9] │ │ │ │ - str r6, [r7] │ │ │ │ - add r8, r5, #1 │ │ │ │ - add r9, r4, #3 │ │ │ │ - ldr r4, [sp] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, sl │ │ │ │ - b 3efd50 <__cxa_atexit@plt+0x3e1b9c> │ │ │ │ - ldr r4, [pc, #372] @ bbe9c <__cxa_atexit@plt+0xadce8> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [pc, #368] @ bbea0 <__cxa_atexit@plt+0xadcec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r4, [r0, #96]! @ 0x60 │ │ │ │ - add r9, r3, #3 │ │ │ │ - ldr r4, [pc, #356] @ bbea4 <__cxa_atexit@plt+0xadcf0> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - str sl, [r0, #8] │ │ │ │ - add lr, r0, #12 │ │ │ │ - stm lr, {r1, r4, r9} │ │ │ │ - str r0, [r0, #24] │ │ │ │ - sub sl, r6, #6 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi bbe24 <__cxa_atexit@plt+0xadc70> │ │ │ │ - ldr r4, [pc, #340] @ bbec0 <__cxa_atexit@plt+0xadd0c> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r2, [pc, #336] @ bbec4 <__cxa_atexit@plt+0xadd10> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r4, [r5, #-16] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - add r8, r2, #1 │ │ │ │ - ldr r4, [sp] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3efd50 <__cxa_atexit@plt+0x3e1b9c> │ │ │ │ - ldr r4, [pc, #280] @ bbeac <__cxa_atexit@plt+0xadcf8> │ │ │ │ - add r4, pc, r4 │ │ │ │ - str sl, [r0, #104]! @ 0x68 │ │ │ │ - add r4, r4, #3 │ │ │ │ - ldr r3, [pc, #268] @ bbeb0 <__cxa_atexit@plt+0xadcfc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmdb r0, {r3, r4} │ │ │ │ - sub sl, r6, #22 │ │ │ │ - sub r6, r5, #16 │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi bbe40 <__cxa_atexit@plt+0xadc8c> │ │ │ │ - ldr r4, [pc, #260] @ bbec8 <__cxa_atexit@plt+0xadd14> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [pc, #256] @ bbecc <__cxa_atexit@plt+0xadd18> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #252] @ bbed0 <__cxa_atexit@plt+0xadd1c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r4, [r5, #-16] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - add r8, r3, #1 │ │ │ │ - add r9, r2, #3 │ │ │ │ - ldr r4, [sp] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r0 │ │ │ │ - b 3efd50 <__cxa_atexit@plt+0x3e1b9c> │ │ │ │ - ldr r4, [sp] │ │ │ │ - mov r5, r9 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, sl │ │ │ │ - b bb854 <__cxa_atexit@plt+0xad6a0> │ │ │ │ - mov r6, r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #120 @ 0x78 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #124] @ bbea8 <__cxa_atexit@plt+0xadcf4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r8, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #108] @ bbeb4 <__cxa_atexit@plt+0xadd00> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, r0 │ │ │ │ - mov r8, sl │ │ │ │ - bx r1 │ │ │ │ - ldr r7, [pc, #84] @ bbebc <__cxa_atexit@plt+0xadd08> │ │ │ │ - add r7, pc, r7 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, sl │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffff534 │ │ │ │ - @ instruction: 0xfffff8b4 │ │ │ │ - addseq lr, r3, #152, 18 @ 0x260000 │ │ │ │ - @ instruction: 0xfffff184 │ │ │ │ - @ instruction: 0xffffede0 │ │ │ │ - @ instruction: 0xffffe958 │ │ │ │ - @ instruction: 0xfffffbdc │ │ │ │ - @ instruction: 0xfffffd78 │ │ │ │ - rsbseq r4, r8, #160, 16 @ 0xa00000 │ │ │ │ - addseq lr, r3, #124, 16 @ 0x7c0000 │ │ │ │ - rsbseq r4, r8, #172, 14 @ 0x2b00000 │ │ │ │ - rsbseq r4, r8, #64, 16 @ 0x400000 │ │ │ │ - addseq lr, r3, #24, 16 @ 0x180000 │ │ │ │ - rsbseq r4, r8, #144, 14 @ 0x2400000 │ │ │ │ - andeq r0, r0, r0, lsr #4 │ │ │ │ - rsbseq r4, r8, #112, 14 @ 0x1c00000 │ │ │ │ - @ instruction: 0xffffdfb4 │ │ │ │ - rsbseq r4, r8, #192, 8 @ 0xc0000000 │ │ │ │ - @ instruction: 0xffffdf5c │ │ │ │ - rsbseq r4, r8, #104, 8 @ 0x68000000 │ │ │ │ - rsbseq r4, r8, #252, 14 @ 0x3f00000 │ │ │ │ - @ instruction: 0xffffe034 │ │ │ │ - rsbseq r4, r8, #64, 10 @ 0x10000000 │ │ │ │ - rsbseq r4, r8, #212, 16 @ 0xd40000 │ │ │ │ - rsbseq r4, r8, #240, 12 @ 0xf000000 │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r5, r4, #224, 16 @ 0xe00000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi bbf2c <__cxa_atexit@plt+0xadd78> │ │ │ │ - ldr r3, [pc, #64] @ bbf44 <__cxa_atexit@plt+0xadd90> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #60] @ bbf48 <__cxa_atexit@plt+0xadd94> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #56] @ bbf4c <__cxa_atexit@plt+0xadd98> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b4e38 <__cxa_atexit@plt+0xa6c84> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b4e40 <__cxa_atexit@plt+0xa6c8c> │ │ │ │ + ldr r1, [pc, #68] @ b4e5c <__cxa_atexit@plt+0xa6ca8> │ │ │ │ add r1, pc, r1 │ │ │ │ - stmda r5, {r3, sl} │ │ │ │ - add r8, r2, #1 │ │ │ │ - add r9, r1, #3 │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - b 3efd50 <__cxa_atexit@plt+0x3e1b9c> │ │ │ │ - ldr r7, [pc, #28] @ bbf50 <__cxa_atexit@plt+0xadd9c> │ │ │ │ + ldr r0, [pc, #64] @ b4e60 <__cxa_atexit@plt+0xa6cac> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r1, sl} │ │ │ │ + str r9, [r2, #12] │ │ │ │ + sub r2, r6, #7 │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r2 │ │ │ │ + b b4e48 <__cxa_atexit@plt+0xa6c94> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ b4e58 <__cxa_atexit@plt+0xa6ca4> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, sl │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffde1c │ │ │ │ - rsbseq r4, r8, #40, 6 @ 0xa0000000 │ │ │ │ - rsbseq r4, r8, #188, 12 @ 0xbc00000 │ │ │ │ - rsbseq r4, r8, #164, 12 @ 0xa400000 │ │ │ │ + rsbseq r9, r8, #48, 24 @ 0x3000 │ │ │ │ + @ instruction: 0xfffffd4c │ │ │ │ + addseq r5, r4, #20, 16 @ 0x140000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi bc05c <__cxa_atexit@plt+0xadea8> │ │ │ │ - ldr r7, [pc, #248] @ bc06c <__cxa_atexit@plt+0xadeb8> │ │ │ │ - add r7, pc, r7 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ - str r7, [r3, #-4]! │ │ │ │ - ldr r7, [pc, #236] @ bc070 <__cxa_atexit@plt+0xadebc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq bc050 <__cxa_atexit@plt+0xade9c> │ │ │ │ - ldr r3, [pc, #224] @ bc074 <__cxa_atexit@plt+0xadec0> │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi b4f60 <__cxa_atexit@plt+0xa6dac> │ │ │ │ + ldr r3, [pc, #228] @ b4f6c <__cxa_atexit@plt+0xa6db8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r2, [r4, #812] @ 0x32c │ │ │ │ - ldr r1, [r4, #820] @ 0x334 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - ldr r3, [r2, #12] │ │ │ │ - str r5, [r3, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b4f58 <__cxa_atexit@plt+0xa6da4> │ │ │ │ + ldr r3, [r4, #812] @ 0x32c │ │ │ │ + ldr r2, [r4, #820] @ 0x334 │ │ │ │ + ldr r1, [pc, #200] @ b4f70 <__cxa_atexit@plt+0xa6dbc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r1, [r5] │ │ │ │ + str r5, [r0, #12] │ │ │ │ add r6, r6, #4 │ │ │ │ - str r6, [r1, #4] │ │ │ │ - ldr r5, [r1] │ │ │ │ - ldrd r0, [r2, #72] @ 0x48 │ │ │ │ + str r6, [r2, #4] │ │ │ │ + ldr r5, [r2] │ │ │ │ + ldrd r0, [r3, #72] @ 0x48 │ │ │ │ sub r6, r6, r5 │ │ │ │ subs r0, r0, r6 │ │ │ │ sbc r1, r1, #0 │ │ │ │ - strd r0, [r2, #72] @ 0x48 │ │ │ │ + strd r0, [r3, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ - mov r0, #504 @ 0x1f8 │ │ │ │ - blx r7 │ │ │ │ + mov r0, r7 │ │ │ │ + bl d0c8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -178045,56 +170815,50 @@ │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add fp, r2, #100 @ 0x64 │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ bc078 <__cxa_atexit@plt+0xadec4> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl r1 │ │ │ │ - addseq lr, r3, #64, 16 @ 0x400000 │ │ │ │ - andeq r0, r0, ip, asr #3 │ │ │ │ - rsbseq r4, r8, #208, 10 @ 0x34000000 │ │ │ │ - rsbseq r4, r8, #160, 10 @ 0x28000000 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r4, [pc, #188] @ bc154 <__cxa_atexit@plt+0xadfa0> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [r0, #812] @ 0x32c │ │ │ │ - str r7, [r5] │ │ │ │ - str r4, [r5, #-4]! │ │ │ │ - ldr r4, [r3, #12] │ │ │ │ - str r5, [r4, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ + ldr r4, [r4, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #184] @ b5044 <__cxa_atexit@plt+0xa6e90> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [r4, #12] │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + ldr r7, [r0, #820] @ 0x334 │ │ │ │ add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r4, [r0, #820] @ 0x334 │ │ │ │ - ldr r4, [r4] │ │ │ │ - ldrd r2, [r5, #72] @ 0x48 │ │ │ │ - sub r6, r6, r4 │ │ │ │ + str r6, [r7, #4] │ │ │ │ + ldr r7, [r0, #812] @ 0x32c │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldrd r2, [r7, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r3, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ + strd r2, [r7, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, #504 @ 0x1f8 │ │ │ │ - blx r7 │ │ │ │ - mov r7, r0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl d0c8 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -178109,102 +170873,161 @@ │ │ │ │ str r6, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add fp, r2, #100 @ 0x64 │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - rsbseq r4, r8, #196, 8 @ 0xc4000000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc bc1d0 <__cxa_atexit@plt+0xae01c> │ │ │ │ - ldr r2, [pc, #112] @ bc1f0 <__cxa_atexit@plt+0xae03c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - tst r7, #128 @ 0x80 │ │ │ │ - bne bc19c <__cxa_atexit@plt+0xadfe8> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - mov r7, r3 │ │ │ │ + bcc b507c <__cxa_atexit@plt+0xa6ec8> │ │ │ │ + ldr r2, [pc, #28] @ b5088 <__cxa_atexit@plt+0xa6ed4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #80] @ bc1f4 <__cxa_atexit@plt+0xae040> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r2, r5 │ │ │ │ - str r7, [r2, #-4]! │ │ │ │ - str r3, [r5], #-8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi bc1dc <__cxa_atexit@plt+0xae028> │ │ │ │ - ldr r7, [pc, #60] @ bc1fc <__cxa_atexit@plt+0xae048> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #52] @ bc200 <__cxa_atexit@plt+0xae04c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - ldr r7, [pc, #20] @ bc1f8 <__cxa_atexit@plt+0xae044> │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r5, r4, #208, 16 @ 0xd00000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b50dc <__cxa_atexit@plt+0xa6f28> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b50e4 <__cxa_atexit@plt+0xa6f30> │ │ │ │ + ldr r1, [pc, #64] @ b5100 <__cxa_atexit@plt+0xa6f4c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #60] @ b5104 <__cxa_atexit@plt+0xa6f50> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r1, r9} │ │ │ │ + sub r2, r6, #3 │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r2 │ │ │ │ + b b50ec <__cxa_atexit@plt+0xa6f38> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ b50fc <__cxa_atexit@plt+0xa6f48> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffa5c │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - rsbseq r2, r8, #204, 18 @ 0x330000 │ │ │ │ - @ instruction: 0xfffef9bc │ │ │ │ - addseq lr, r3, #0, 10 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ bc22c <__cxa_atexit@plt+0xae078> │ │ │ │ + rsbseq r9, r8, #144, 18 @ 0x240000 │ │ │ │ + @ instruction: 0xfffffdac │ │ │ │ + addseq r5, r4, #108, 10 @ 0x1b000000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi b5204 <__cxa_atexit@plt+0xa7050> │ │ │ │ + ldr r3, [pc, #228] @ b5210 <__cxa_atexit@plt+0xa705c> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq bc224 <__cxa_atexit@plt+0xae070> │ │ │ │ - b bc238 <__cxa_atexit@plt+0xae084> │ │ │ │ + beq b51fc <__cxa_atexit@plt+0xa7048> │ │ │ │ + ldr r3, [r4, #812] @ 0x32c │ │ │ │ + ldr r2, [r4, #820] @ 0x334 │ │ │ │ + ldr r1, [pc, #200] @ b5214 <__cxa_atexit@plt+0xa7060> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r1, [r5] │ │ │ │ + str r5, [r0, #12] │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r2, #4] │ │ │ │ + ldr r5, [r2] │ │ │ │ + ldrd r0, [r3, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r0, r0, r6 │ │ │ │ + sbc r1, r1, #0 │ │ │ │ + strd r0, [r3, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r4, r0 │ │ │ │ + mov r0, r7 │ │ │ │ + bl d0d4 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r4, lsr #3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne bc30c <__cxa_atexit@plt+0xae158> │ │ │ │ - ldr r7, [r4, #812] @ 0x32c │ │ │ │ - ldr r3, [pc, #268] @ bc35c <__cxa_atexit@plt+0xae1a8> │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r4, [r4, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #184] @ b52e8 <__cxa_atexit@plt+0xa7134> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r5, [r7, #12] │ │ │ │ - ldr r7, [r4, #820] @ 0x334 │ │ │ │ + ldr r3, [r4, #12] │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + ldr r7, [r0, #820] @ 0x334 │ │ │ │ add r6, r6, #4 │ │ │ │ str r6, [r7, #4] │ │ │ │ - ldr r7, [r4, #812] @ 0x32c │ │ │ │ - ldr r5, [r4, #820] @ 0x334 │ │ │ │ + ldr r7, [r0, #812] @ 0x32c │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ ldr r5, [r5] │ │ │ │ - ldrd r0, [r7, #72] @ 0x48 │ │ │ │ + ldrd r2, [r7, #72] @ 0x48 │ │ │ │ sub r6, r6, r5 │ │ │ │ - subs r0, r0, r6 │ │ │ │ - sbc r1, r1, #0 │ │ │ │ - strd r0, [r7, #72] @ 0x48 │ │ │ │ + subs r2, r2, r6 │ │ │ │ + sbc r3, r3, #0 │ │ │ │ + strd r2, [r7, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ - mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, #128 @ 0x80 │ │ │ │ - blx r8 │ │ │ │ - mov r7, r0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl d0d4 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -178219,2799 +171042,949 @@ │ │ │ │ str r6, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add fp, r2, #100 @ 0x64 │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc bc34c <__cxa_atexit@plt+0xae198> │ │ │ │ - ldr r7, [pc, #60] @ bc360 <__cxa_atexit@plt+0xae1ac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #56] @ bc364 <__cxa_atexit@plt+0xae1b0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - add r7, r7, #3 │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, ip, lsl r1 │ │ │ │ - rsbseq r3, r8, #120, 30 @ 0x1e0 │ │ │ │ - addseq lr, r3, #144, 4 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc bc3d0 <__cxa_atexit@plt+0xae21c> │ │ │ │ - ldr lr, [pc, #80] @ bc3dc <__cxa_atexit@plt+0xae228> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r8, [pc, #76] @ bc3e0 <__cxa_atexit@plt+0xae22c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r9, [pc, #72] @ bc3e4 <__cxa_atexit@plt+0xae230> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - sub r1, r6, #13 │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - sub r0, r6, #23 │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx ip │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - addseq lr, r3, #48, 4 │ │ │ │ - addseq lr, r3, #24, 16 @ 0x180000 │ │ │ │ - addseq lr, r3, #236, 4 @ 0xc000000e │ │ │ │ - subseq r4, lr, #228, 14 @ 0x3900000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r4, lr, #28, 16 @ 0x1c0000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r4, lr, #6094848 @ 0x5d0000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r4, lr, #9830400 @ 0x960000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r4, lr, #14352384 @ 0xdb0000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r4, lr, #28, 18 @ 0x70000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r4, lr, #1490944 @ 0x16c000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r2, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r4, lr, #152, 18 @ 0x260000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r3, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r4, lr, #3522560 @ 0x35c000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r4, lr, #20, 20 @ 0x14000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r4, lr, #335872 @ 0x52000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r4, lr, #132, 20 @ 0x84000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r4, lr, #741376 @ 0xb5000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r4, lr, #970752 @ 0xed000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r4, lr, #36, 22 @ 0x9000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r2, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r4, lr, #93184 @ 0x16c00 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r3, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r4, lr, #148, 22 @ 0x25000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r4, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r4, lr, #204, 22 @ 0x33000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r5, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r4, lr, #1280 @ 0x500 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r6, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r4, lr, #16128 @ 0x3f00 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r7, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r4, lr, #30976 @ 0x7900 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r8, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r4, lr, #45824 @ 0xb300 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r9, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r4, lr, #60160 @ 0xeb00 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, sl, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r4, lr, #2176 @ 0x880 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, fp, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r4, lr, #5824 @ 0x16c0 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, ip, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r4, lr, #148, 26 @ 0x2500 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, sp, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r4, lr, #13248 @ 0x33c0 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, lr, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r4, lr, #10, 28 @ 0xa0 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, pc, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r4, lr, #68, 28 @ 0x440 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andseq r0, r0, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r4, lr, #2064 @ 0x810 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andseq r0, r1, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r4, lr, #184, 28 @ 0xb80 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andseq r0, r2, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r4, lr, #3824 @ 0xef0 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andseq r0, r3, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r4, lr, #45, 30 @ 0xb4 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andseq r0, r4, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r4, lr, #404 @ 0x194 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andseq r0, r5, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r4, lr, #644 @ 0x284 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andseq r0, r6, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r4, lr, #220, 30 @ 0x370 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andseq r0, r7, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r5, lr, #27 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andseq r0, r8, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r5, lr, #89 @ 0x59 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andseq r0, r9, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r5, lr, #153 @ 0x99 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andseq r0, sl, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r5, lr, #217 @ 0xd9 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andseq r0, fp, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r5, lr, #-1073741819 @ 0xc0000005 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andseq r0, ip, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r5, lr, #-1073741803 @ 0xc0000015 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r5, lr, #140, 2 @ 0x23 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r5, lr, #192, 2 @ 0x30 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r2, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r5, lr, #-2147483587 @ 0x8000003d │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r3, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r5, lr, #48, 4 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r4, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r5, lr, #-268435450 @ 0xf0000006 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r5, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r5, lr, #-1342177270 @ 0xb000000a │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r6, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r5, lr, #1879048206 @ 0x7000000e │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r7, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r5, lr, #-1811939328 @ 0x94000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r8, r2 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r5, lr, #96, 6 @ 0x80000001 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r9, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r5, lr, #1811939330 @ 0x6c000002 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, sl, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r5, lr, #1476395011 @ 0x58000003 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, fp, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r5, lr, #16, 8 @ 0x10000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, ip, r2 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r5, lr, #80, 8 @ 0x50000000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, sp, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r5, lr, #-1996488704 @ 0x89000000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, lr, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r5, lr, #-1056964608 @ 0xc1000000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, pc, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r5, lr, #248, 8 @ 0xf8000000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andseq r0, r0, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + bcc b5320 <__cxa_atexit@plt+0xa716c> │ │ │ │ + ldr r2, [pc, #28] @ b532c <__cxa_atexit@plt+0xa7178> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r5, r4, #44, 12 @ 0x2c00000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ + mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi bc9fc <__cxa_atexit@plt+0xae848> │ │ │ │ - ldr r7, [pc, #180] @ bca2c <__cxa_atexit@plt+0xae878> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9} │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq bc9d0 <__cxa_atexit@plt+0xae81c> │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - cmp r2, #3 │ │ │ │ - beq bca0c <__cxa_atexit@plt+0xae858> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #148] @ bca30 <__cxa_atexit@plt+0xae87c> │ │ │ │ + bhi b5380 <__cxa_atexit@plt+0xa71cc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b5388 <__cxa_atexit@plt+0xa71d4> │ │ │ │ + ldr r1, [pc, #64] @ b53a4 <__cxa_atexit@plt+0xa71f0> │ │ │ │ add r1, pc, r1 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq bc9e0 <__cxa_atexit@plt+0xae82c> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq bca1c <__cxa_atexit@plt+0xae868> │ │ │ │ - sub r7, r1, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - cmp r2, r7 │ │ │ │ - bne bc9ec <__cxa_atexit@plt+0xae838> │ │ │ │ - ldr r7, [pc, #108] @ bca34 <__cxa_atexit@plt+0xae880> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [pc, #60] @ b53a8 <__cxa_atexit@plt+0xa71f4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r1, r9} │ │ │ │ + sub r2, r6, #3 │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #72] @ bca3c <__cxa_atexit@plt+0xae888> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ bca38 <__cxa_atexit@plt+0xae884> │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r2 │ │ │ │ + b b5390 <__cxa_atexit@plt+0xa71dc> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ b53a0 <__cxa_atexit@plt+0xa71ec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bic r2, r8, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - b bc994 <__cxa_atexit@plt+0xae7e0> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b bc9b4 <__cxa_atexit@plt+0xae800> │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - andeq r0, r0, r8, asr #2 │ │ │ │ - addseq sp, r3, #104, 24 @ 0x6800 │ │ │ │ - rsbseq r3, r8, #236, 24 @ 0xec00 │ │ │ │ - addseq sp, r3, #188, 22 @ 0x2f000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq bcab4 <__cxa_atexit@plt+0xae900> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #108] @ bcad4 <__cxa_atexit@plt+0xae920> │ │ │ │ + rsbseq r9, r8, #240, 12 @ 0xf000000 │ │ │ │ + @ instruction: 0xfffffdac │ │ │ │ + addseq r5, r4, #200, 4 @ 0x8000000c │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi b53f4 <__cxa_atexit@plt+0xa7240> │ │ │ │ + ldr r2, [pc, #48] @ b5400 <__cxa_atexit@plt+0xa724c> │ │ │ │ add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq bca9c <__cxa_atexit@plt+0xae8e8> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq bcac4 <__cxa_atexit@plt+0xae910> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - cmp r3, r7 │ │ │ │ - bne bcaa4 <__cxa_atexit@plt+0xae8f0> │ │ │ │ - ldr r7, [pc, #68] @ bcad8 <__cxa_atexit@plt+0xae924> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ bcadc <__cxa_atexit@plt+0xae928> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b bca60 <__cxa_atexit@plt+0xae8ac> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b bca80 <__cxa_atexit@plt+0xae8cc> │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - addseq sp, r3, #156, 22 @ 0x27000 │ │ │ │ - addseq sp, r3, #4, 22 @ 0x1000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq bcb20 <__cxa_atexit@plt+0xae96c> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #44] @ bcb30 <__cxa_atexit@plt+0xae97c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #40] @ bcb34 <__cxa_atexit@plt+0xae980> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - cmp r3, r2 │ │ │ │ - addeq r7, r1, #1 │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r2, [r7, #-2] │ │ │ │ - b bcafc <__cxa_atexit@plt+0xae948> │ │ │ │ - addseq sp, r3, #44, 22 @ 0xb000 │ │ │ │ - addseq sp, r3, #164, 20 @ 0xa4000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi bcbcc <__cxa_atexit@plt+0xaea18> │ │ │ │ - ldr r7, [pc, #164] @ bcbfc <__cxa_atexit@plt+0xaea48> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9} │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq bcbb0 <__cxa_atexit@plt+0xae9fc> │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - cmp r2, #3 │ │ │ │ - beq bcbdc <__cxa_atexit@plt+0xaea28> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #132] @ bcc00 <__cxa_atexit@plt+0xaea4c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq bcbc0 <__cxa_atexit@plt+0xaea0c> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq bcbec <__cxa_atexit@plt+0xaea38> │ │ │ │ - sub r7, r1, #1 │ │ │ │ - ldr r3, [pc, #104] @ bcc04 <__cxa_atexit@plt+0xaea50> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - cmp r2, r7 │ │ │ │ - addeq r3, r3, #4 │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r3] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b53ec <__cxa_atexit@plt+0xa7238> │ │ │ │ + b b540c <__cxa_atexit@plt+0xa7258> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ bcc08 <__cxa_atexit@plt+0xaea54> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bic r2, r8, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - b bcb74 <__cxa_atexit@plt+0xae9c0> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b bcb94 <__cxa_atexit@plt+0xae9e0> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - addseq sp, r3, #156, 20 @ 0x9c000 │ │ │ │ - rsbseq r3, r8, #32, 22 @ 0x8000 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq bcc70 <__cxa_atexit@plt+0xaeabc> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #92] @ bcc90 <__cxa_atexit@plt+0xaeadc> │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r2, [pc, #240] @ b5508 <__cxa_atexit@plt+0xa7354> │ │ │ │ add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq bcc68 <__cxa_atexit@plt+0xaeab4> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq bcc80 <__cxa_atexit@plt+0xaeacc> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #64] @ bcc94 <__cxa_atexit@plt+0xaeae0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - cmp r3, r7 │ │ │ │ - addeq r2, r2, #4 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r2] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b bcc2c <__cxa_atexit@plt+0xaea78> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b bcc4c <__cxa_atexit@plt+0xaea98> │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - addseq sp, r3, #228, 18 @ 0x390000 │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + str r2, [r5] │ │ │ │ + str r4, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b54fc <__cxa_atexit@plt+0xa7348> │ │ │ │ + ldr r2, [r0, #812] @ 0x32c │ │ │ │ + ldr r1, [r0, #820] @ 0x334 │ │ │ │ + ldr r5, [pc, #200] @ b550c <__cxa_atexit@plt+0xa7358> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r1, #4] │ │ │ │ + ldr r5, [r1] │ │ │ │ + ldrd r8, [r2, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r6, r8, r6 │ │ │ │ + sbc r1, r9, #0 │ │ │ │ + str r6, [r2, #72] @ 0x48 │ │ │ │ + str r1, [r2, #76] @ 0x4c │ │ │ │ + mov r8, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r6, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl d008 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r6, [r0, #812] @ 0x32c │ │ │ │ + ldr r4, [r0, #820] @ 0x334 │ │ │ │ + ldr r3, [r6, #12] │ │ │ │ + ldr r5, [r3, #12] │ │ │ │ + str r8, [r0, #828] @ 0x33c │ │ │ │ + ldr r2, [r4] │ │ │ │ + ldr r1, [r4, #4] │ │ │ │ + ldr r4, [r4, #28] │ │ │ │ + add r4, r2, r4, lsl #12 │ │ │ │ + sub r4, r4, #1 │ │ │ │ + str r4, [r0, #804] @ 0x324 │ │ │ │ + ldr r4, [r6, #72] @ 0x48 │ │ │ │ + ldr r9, [r6, #76] @ 0x4c │ │ │ │ + sub r2, r1, r2 │ │ │ │ + adds r2, r4, r2 │ │ │ │ + adc r9, r9, #0 │ │ │ │ + str r2, [r6, #72] @ 0x48 │ │ │ │ + str r9, [r6, #76] @ 0x4c │ │ │ │ + add fp, r3, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + ldr r1, [r7] │ │ │ │ + mov r4, r0 │ │ │ │ + bx r1 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + @ instruction: 0x000001b0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq bccd0 <__cxa_atexit@plt+0xaeb1c> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #36] @ bcce0 <__cxa_atexit@plt+0xaeb2c> │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r3, [pc, #200] @ b55ec <__cxa_atexit@plt+0xa7438> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r4, #812] @ 0x32c │ │ │ │ + ldr r4, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [r2, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r5, #4] │ │ │ │ + ldr r5, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldr r2, [r5, #72] @ 0x48 │ │ │ │ + ldr r1, [r5, #76] @ 0x4c │ │ │ │ + sub r6, r6, r3 │ │ │ │ + subs r2, r2, r6 │ │ │ │ + sbc r3, r1, #0 │ │ │ │ + strd r2, [r5, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl d008 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b5624 <__cxa_atexit@plt+0xa7470> │ │ │ │ + ldr r2, [pc, #28] @ b5630 <__cxa_atexit@plt+0xa747c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - cmp r3, r7 │ │ │ │ - addeq r2, r2, #4 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b bccb4 <__cxa_atexit@plt+0xaeb00> │ │ │ │ - addseq sp, r3, #124, 18 @ 0x1f0000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r5, r4, #40, 6 @ 0xa0000000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ + mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi bcd78 <__cxa_atexit@plt+0xaebc4> │ │ │ │ - ldr r7, [pc, #132] @ bcd88 <__cxa_atexit@plt+0xaebd4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9} │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq bcd4c <__cxa_atexit@plt+0xaeb98> │ │ │ │ - ldr r1, [pc, #116] @ bcd8c <__cxa_atexit@plt+0xaebd8> │ │ │ │ + bhi b5688 <__cxa_atexit@plt+0xa74d4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b5690 <__cxa_atexit@plt+0xa74dc> │ │ │ │ + ldr r1, [pc, #68] @ b56ac <__cxa_atexit@plt+0xa74f8> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - sub r0, r2, #1 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq bcd5c <__cxa_atexit@plt+0xaeba8> │ │ │ │ - ldr r0, [r5] │ │ │ │ - cmp r2, r1 │ │ │ │ - bne bcd68 <__cxa_atexit@plt+0xaebb4> │ │ │ │ - ldr r7, [pc, #76] @ bcd90 <__cxa_atexit@plt+0xaebdc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [pc, #64] @ b56b0 <__cxa_atexit@plt+0xa74fc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r1, sl} │ │ │ │ + str r9, [r2, #12] │ │ │ │ + sub r2, r6, #7 │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ bcd98 <__cxa_atexit@plt+0xaebe4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ bcd94 <__cxa_atexit@plt+0xaebe0> │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r2 │ │ │ │ + b b5698 <__cxa_atexit@plt+0xa74e4> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ b56a8 <__cxa_atexit@plt+0xa74f4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - addseq sp, r3, #236, 16 @ 0xec0000 │ │ │ │ - rsbseq r3, r8, #136, 18 @ 0x220000 │ │ │ │ - addseq sp, r3, #64, 16 @ 0x400000 │ │ │ │ + rsbseq r9, r8, #236, 6 @ 0xb0000003 │ │ │ │ + @ instruction: 0xfffffd4c │ │ │ │ + addseq r4, r4, #196, 30 @ 0x310 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #80] @ bce00 <__cxa_atexit@plt+0xaec4c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r1, r3, #1 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq bcde8 <__cxa_atexit@plt+0xaec34> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - cmp r3, r2 │ │ │ │ - bne bcdf0 <__cxa_atexit@plt+0xaec3c> │ │ │ │ - ldr r7, [pc, #36] @ bce04 <__cxa_atexit@plt+0xaec50> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi b57b0 <__cxa_atexit@plt+0xa75fc> │ │ │ │ + ldr r3, [pc, #228] @ b57bc <__cxa_atexit@plt+0xa7608> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b57a8 <__cxa_atexit@plt+0xa75f4> │ │ │ │ + ldr r3, [r4, #812] @ 0x32c │ │ │ │ + ldr r2, [r4, #820] @ 0x334 │ │ │ │ + ldr r1, [pc, #200] @ b57c0 <__cxa_atexit@plt+0xa760c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r1, [r5] │ │ │ │ + str r5, [r0, #12] │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r2, #4] │ │ │ │ + ldr r5, [r2] │ │ │ │ + ldrd r0, [r3, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r0, r0, r6 │ │ │ │ + sbc r1, r1, #0 │ │ │ │ + strd r0, [r3, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r4, r0 │ │ │ │ + mov r0, r7 │ │ │ │ + bl b6fc4 <__cxa_atexit@plt+0xa8e10> │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ bce08 <__cxa_atexit@plt+0xaec54> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - addseq sp, r3, #80, 16 @ 0x500000 │ │ │ │ - addseq sp, r3, #184, 14 @ 0x2e00000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r4, lsr #3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r4, [r4, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #184] @ b5894 <__cxa_atexit@plt+0xa76e0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [r4, #12] │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + ldr r7, [r0, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r7, #4] │ │ │ │ + ldr r7, [r0, #812] @ 0x32c │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldrd r2, [r7, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r2, r2, r6 │ │ │ │ + sbc r3, r3, #0 │ │ │ │ + strd r2, [r7, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl b6fc4 <__cxa_atexit@plt+0xa8e10> │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #44] @ bce48 <__cxa_atexit@plt+0xaec94> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b58cc <__cxa_atexit@plt+0xa7718> │ │ │ │ + ldr r2, [pc, #28] @ b58d8 <__cxa_atexit@plt+0xa7724> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #40] @ bce4c <__cxa_atexit@plt+0xaec98> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r1, r7 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - addseq sp, r3, #20, 16 @ 0x140000 │ │ │ │ - addseq sp, r3, #140, 14 @ 0x2300000 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r5, r4, #128 @ 0x80 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ + mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi bced4 <__cxa_atexit@plt+0xaed20> │ │ │ │ - ldr r7, [pc, #116] @ bcee4 <__cxa_atexit@plt+0xaed30> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9} │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq bceb8 <__cxa_atexit@plt+0xaed04> │ │ │ │ - ldr r1, [pc, #100] @ bcee8 <__cxa_atexit@plt+0xaed34> │ │ │ │ + bhi b592c <__cxa_atexit@plt+0xa7778> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b5934 <__cxa_atexit@plt+0xa7780> │ │ │ │ + ldr r1, [pc, #64] @ b5950 <__cxa_atexit@plt+0xa779c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - sub r0, r2, #1 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq bcec8 <__cxa_atexit@plt+0xaed14> │ │ │ │ - ldr r7, [pc, #72] @ bceec <__cxa_atexit@plt+0xaed38> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - cmp r2, r1 │ │ │ │ - addeq r7, r7, #4 │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [pc, #60] @ b5954 <__cxa_atexit@plt+0xa77a0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r1, r9} │ │ │ │ + sub r2, r6, #3 │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ bcef0 <__cxa_atexit@plt+0xaed3c> │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r2 │ │ │ │ + b b593c <__cxa_atexit@plt+0xa7788> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ b594c <__cxa_atexit@plt+0xa7798> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - addseq sp, r3, #148, 14 @ 0x2500000 │ │ │ │ - rsbseq r3, r8, #48, 16 @ 0x300000 │ │ │ │ + rsbseq r9, r8, #76, 2 │ │ │ │ + @ instruction: 0xfffffdac │ │ │ │ + addseq r4, r4, #28, 26 @ 0x700 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #64] @ bcf48 <__cxa_atexit@plt+0xaed94> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r1, r3, #1 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq bcf40 <__cxa_atexit@plt+0xaed8c> │ │ │ │ - ldr r7, [pc, #32] @ bcf4c <__cxa_atexit@plt+0xaed98> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - cmp r3, r2 │ │ │ │ - addeq r7, r7, #4 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7] │ │ │ │ - bx r0 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi b5a54 <__cxa_atexit@plt+0xa78a0> │ │ │ │ + ldr r3, [pc, #228] @ b5a60 <__cxa_atexit@plt+0xa78ac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b5a4c <__cxa_atexit@plt+0xa7898> │ │ │ │ + ldr r3, [r4, #812] @ 0x32c │ │ │ │ + ldr r2, [r4, #820] @ 0x334 │ │ │ │ + ldr r1, [pc, #200] @ b5a64 <__cxa_atexit@plt+0xa78b0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r1, [r5] │ │ │ │ + str r5, [r0, #12] │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r2, #4] │ │ │ │ + ldr r5, [r2] │ │ │ │ + ldrd r0, [r3, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r0, r0, r6 │ │ │ │ + sbc r1, r1, #0 │ │ │ │ + strd r0, [r3, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r4, r0 │ │ │ │ + mov r0, r7 │ │ │ │ + bl cfb4 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - addseq sp, r3, #12, 14 @ 0x300000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ bcf80 <__cxa_atexit@plt+0xaedcc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r2, r7 │ │ │ │ - addeq r3, r3, #4 │ │ │ │ - ldr r7, [r3] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - addseq sp, r3, #216, 12 @ 0xd800000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi bd000 <__cxa_atexit@plt+0xaee4c> │ │ │ │ - ldr r3, [pc, #108] @ bd010 <__cxa_atexit@plt+0xaee5c> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r4, [r4, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #184] @ b5b38 <__cxa_atexit@plt+0xa7984> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, sl} │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq bcfd0 <__cxa_atexit@plt+0xaee1c> │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - cmp r2, #2 │ │ │ │ - beq bcfe0 <__cxa_atexit@plt+0xaee2c> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne bcfec <__cxa_atexit@plt+0xaee38> │ │ │ │ - ldr r8, [pc, #80] @ bd01c <__cxa_atexit@plt+0xaee68> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b bcff4 <__cxa_atexit@plt+0xaee40> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [pc, #48] @ bd018 <__cxa_atexit@plt+0xaee64> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b bcff4 <__cxa_atexit@plt+0xaee40> │ │ │ │ - ldr r8, [pc, #32] @ bd014 <__cxa_atexit@plt+0xaee60> │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r7, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r7, [pc, #24] @ bd020 <__cxa_atexit@plt+0xaee6c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - subseq r5, lr, #-2147483640 @ 0x80000008 │ │ │ │ - subseq r5, lr, #-1073741815 @ 0xc0000009 │ │ │ │ - subseq r5, lr, #1073741838 @ 0x4000000e │ │ │ │ - rsbseq r3, r8, #24, 14 @ 0x600000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [r4, #12] │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + ldr r7, [r0, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r7, #4] │ │ │ │ + ldr r7, [r0, #812] @ 0x32c │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldrd r2, [r7, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r2, r2, r6 │ │ │ │ + sbc r3, r3, #0 │ │ │ │ + strd r2, [r7, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl cfb4 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq bd054 <__cxa_atexit@plt+0xaeea0> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne bd064 <__cxa_atexit@plt+0xaeeb0> │ │ │ │ - ldr r8, [pc, #48] @ bd07c <__cxa_atexit@plt+0xaeec8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #28] @ bd078 <__cxa_atexit@plt+0xaeec4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #8] @ bd074 <__cxa_atexit@plt+0xaeec0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - subseq r5, lr, #170 @ 0xaa │ │ │ │ - subseq r5, lr, #179 @ 0xb3 │ │ │ │ - subseq r5, lr, #185 @ 0xb9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b5b70 <__cxa_atexit@plt+0xa79bc> │ │ │ │ + ldr r2, [pc, #28] @ b5b7c <__cxa_atexit@plt+0xa79c8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r4, r4, #220, 26 @ 0x3700 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi bd0fc <__cxa_atexit@plt+0xaef48> │ │ │ │ - ldr r3, [pc, #108] @ bd10c <__cxa_atexit@plt+0xaef58> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq bd0cc <__cxa_atexit@plt+0xaef18> │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - cmp r3, #2 │ │ │ │ - beq bd0dc <__cxa_atexit@plt+0xaef28> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne bd0e8 <__cxa_atexit@plt+0xaef34> │ │ │ │ - ldr r3, [pc, #80] @ bd118 <__cxa_atexit@plt+0xaef64> │ │ │ │ - add r3, pc, r3 │ │ │ │ - b bd0f0 <__cxa_atexit@plt+0xaef3c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #48] @ bd114 <__cxa_atexit@plt+0xaef60> │ │ │ │ - add r3, pc, r3 │ │ │ │ - b bd0f0 <__cxa_atexit@plt+0xaef3c> │ │ │ │ - ldr r3, [pc, #32] @ bd110 <__cxa_atexit@plt+0xaef5c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r7, [pc, #24] @ bd11c <__cxa_atexit@plt+0xaef68> │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b5bd0 <__cxa_atexit@plt+0xa7a1c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b5bd8 <__cxa_atexit@plt+0xa7a24> │ │ │ │ + ldr r1, [pc, #64] @ b5bf4 <__cxa_atexit@plt+0xa7a40> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #60] @ b5bf8 <__cxa_atexit@plt+0xa7a44> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r1, r9} │ │ │ │ + sub r2, r6, #3 │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r2 │ │ │ │ + b b5be0 <__cxa_atexit@plt+0xa7a2c> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ b5bf0 <__cxa_atexit@plt+0xa7a3c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - subseq r5, lr, #38 @ 0x26 │ │ │ │ - subseq r5, lr, #43 @ 0x2b │ │ │ │ - subseq r5, lr, #61 @ 0x3d │ │ │ │ - rsbseq r3, r8, #32, 12 @ 0x2000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq bd150 <__cxa_atexit@plt+0xaef9c> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne bd160 <__cxa_atexit@plt+0xaefac> │ │ │ │ - ldr r8, [pc, #48] @ bd178 <__cxa_atexit@plt+0xaefc4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #28] @ bd174 <__cxa_atexit@plt+0xaefc0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #8] @ bd170 <__cxa_atexit@plt+0xaefbc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - subseq r4, lr, #696 @ 0x2b8 │ │ │ │ - subseq r4, lr, #732 @ 0x2dc │ │ │ │ - subseq r4, lr, #756 @ 0x2f4 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + rsbseq r8, r8, #172, 28 @ 0xac0 │ │ │ │ + @ instruction: 0xfffffdac │ │ │ │ + addseq r4, r4, #120, 20 @ 0x78000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ bd1a0 <__cxa_atexit@plt+0xaefec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 3efa10 <__cxa_atexit@plt+0x3e185c> │ │ │ │ - rsbseq r3, r8, #140, 10 @ 0x23000000 │ │ │ │ - rsbseq r3, r8, #184, 10 @ 0x2e000000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi bd238 <__cxa_atexit@plt+0xaf084> │ │ │ │ - ldr r3, [pc, #128] @ bd248 <__cxa_atexit@plt+0xaf094> │ │ │ │ + bhi b5cd4 <__cxa_atexit@plt+0xa7b20> │ │ │ │ + ldr r5, [r4, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #196] @ b5ce4 <__cxa_atexit@plt+0xa7b30> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - and r3, r8, #3 │ │ │ │ - add r2, pc, #4 │ │ │ │ - ldr r3, [r2, r3, lsl #2] │ │ │ │ - add pc, r2, r3 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #80] @ bd254 <__cxa_atexit@plt+0xaf0a0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #76] @ bd258 <__cxa_atexit@plt+0xaf0a4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #68] @ bd25c <__cxa_atexit@plt+0xaf0a8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #64] @ bd260 <__cxa_atexit@plt+0xaf0ac> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ bd24c <__cxa_atexit@plt+0xaf098> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #28] @ bd250 <__cxa_atexit@plt+0xaf09c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ bd264 <__cxa_atexit@plt+0xaf0b0> │ │ │ │ + ldr r5, [r5, #12] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r7, [r4, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r7, #4] │ │ │ │ + ldr r7, [r4, #812] @ 0x32c │ │ │ │ + ldr r5, [r4, #820] @ 0x334 │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldrd r0, [r7, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r0, r0, r6 │ │ │ │ + sbc r1, r1, #0 │ │ │ │ + strd r0, [r7, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r4, r0 │ │ │ │ + bl cfc0 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + ldr r7, [pc, #12] @ b5ce8 <__cxa_atexit@plt+0xa7b34> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - rsbseq r3, r8, #0, 10 │ │ │ │ - rsbseq r3, r8, #248, 8 @ 0xf8000000 │ │ │ │ - rsbseq r3, r8, #60, 10 @ 0xf000000 │ │ │ │ - rsbseq r3, r8, #52, 10 @ 0xd000000 │ │ │ │ - rsbseq r3, r8, #60, 10 @ 0xf000000 │ │ │ │ - rsbseq r3, r8, #52, 10 @ 0xd000000 │ │ │ │ - rsbseq r3, r8, #60, 10 @ 0xf000000 │ │ │ │ - rsbseq r3, r8, #248, 8 @ 0xf8000000 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + rsbseq r8, r8, #188, 26 @ 0x2f00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq bd298 <__cxa_atexit@plt+0xaf0e4> │ │ │ │ - ldr r7, [pc, #36] @ bd2ac <__cxa_atexit@plt+0xaf0f8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - cmp r3, #3 │ │ │ │ - ldreq r7, [pc, #32] @ bd2b4 <__cxa_atexit@plt+0xaf100> │ │ │ │ - addeq r7, pc, r7 │ │ │ │ - b bd2a0 <__cxa_atexit@plt+0xaf0ec> │ │ │ │ - ldr r7, [pc, #16] @ bd2b0 <__cxa_atexit@plt+0xaf0fc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b5d20 <__cxa_atexit@plt+0xa7b6c> │ │ │ │ + ldr r2, [pc, #28] @ b5d2c <__cxa_atexit@plt+0xa7b78> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - rsbseq r3, r8, #164, 8 @ 0xa4000000 │ │ │ │ - rsbseq r3, r8, #160, 8 @ 0xa0000000 │ │ │ │ - rsbseq r3, r8, #192, 8 @ 0xc0000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r4, r4, #148, 18 @ 0x250000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi bd33c <__cxa_atexit@plt+0xaf188> │ │ │ │ - ldr r7, [pc, #116] @ bd34c <__cxa_atexit@plt+0xaf198> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9} │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq bd320 <__cxa_atexit@plt+0xaf16c> │ │ │ │ - ldr r1, [pc, #100] @ bd350 <__cxa_atexit@plt+0xaf19c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - sub r0, r2, #1 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq bd330 <__cxa_atexit@plt+0xaf17c> │ │ │ │ - ldr r7, [pc, #72] @ bd354 <__cxa_atexit@plt+0xaf1a0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - cmp r2, r1 │ │ │ │ - addcc r7, r7, #4 │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ + bhi b5d68 <__cxa_atexit@plt+0xa7bb4> │ │ │ │ + ldr r2, [pc, #40] @ b5d78 <__cxa_atexit@plt+0xa7bc4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #36] @ b5d7c <__cxa_atexit@plt+0xa7bc8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r2, r2, #1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + ldr r7, [pc, #16] @ b5d80 <__cxa_atexit@plt+0xa7bcc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ + rsbseq r8, r8, #72, 26 @ 0x1200 │ │ │ │ + addseq r4, r4, #220, 16 @ 0xdc0000 │ │ │ │ + rsbseq r8, r8, #44, 26 @ 0xb00 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi b5df0 <__cxa_atexit@plt+0xa7c3c> │ │ │ │ + ldr r2, [pc, #84] @ b5dfc <__cxa_atexit@plt+0xa7c48> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + stmdb r3, {r0, r1} │ │ │ │ + tst r7, #3 │ │ │ │ + beq b5de8 <__cxa_atexit@plt+0xa7c34> │ │ │ │ + ldr r2, [pc, #52] @ b5e00 <__cxa_atexit@plt+0xa7c4c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r3, #-8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b5de8 <__cxa_atexit@plt+0xa7c34> │ │ │ │ + b b5e44 <__cxa_atexit@plt+0xa7c90> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ bd358 <__cxa_atexit@plt+0xaf1a4> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - addseq sp, r3, #44, 6 @ 0xb0000000 │ │ │ │ - rsbseq r3, r8, #84, 8 @ 0x54000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #64] @ bd3b0 <__cxa_atexit@plt+0xaf1fc> │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #36] @ b5e38 <__cxa_atexit@plt+0xa7c84> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r1, r3, #1 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq bd3a8 <__cxa_atexit@plt+0xaf1f4> │ │ │ │ - ldr r7, [pc, #32] @ bd3b4 <__cxa_atexit@plt+0xaf200> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - cmp r3, r2 │ │ │ │ - addcc r7, r7, #4 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7] │ │ │ │ - bx r0 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b5e30 <__cxa_atexit@plt+0xa7c7c> │ │ │ │ + b b5e44 <__cxa_atexit@plt+0xa7c90> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - addseq sp, r3, #164, 4 @ 0x4000000a │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ bd3e8 <__cxa_atexit@plt+0xaf234> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r2, r7 │ │ │ │ - addlt r3, r3, #4 │ │ │ │ - ldr r7, [r3] │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r2, [pc, #244] @ b5f44 <__cxa_atexit@plt+0xa7d90> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #8]! │ │ │ │ + str r2, [r5] │ │ │ │ + str r8, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b5f38 <__cxa_atexit@plt+0xa7d84> │ │ │ │ + ldr r2, [r0, #812] @ 0x32c │ │ │ │ + ldr r1, [r0, #820] @ 0x334 │ │ │ │ + ldr r4, [pc, #204] @ b5f48 <__cxa_atexit@plt+0xa7d94> │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r4, [r5, #8] │ │ │ │ + ldr r4, [r2, #12] │ │ │ │ + ldr r5, [r5, #4] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r4, #12] │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r1, #4] │ │ │ │ + ldr r4, [r1] │ │ │ │ + ldrd sl, [r2, #72] @ 0x48 │ │ │ │ + sub r6, r6, r4 │ │ │ │ + subs r4, sl, r6 │ │ │ │ + sbc r1, fp, #0 │ │ │ │ + str r4, [r2, #72] @ 0x48 │ │ │ │ + str r1, [r2, #76] @ 0x4c │ │ │ │ + mov r4, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r6, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + mov r1, r8 │ │ │ │ + mov r2, r7 │ │ │ │ + bl cfcc │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r6, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r6, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r4, [r0, #828] @ 0x33c │ │ │ │ + ldr r4, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r4, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r6, #72] @ 0x48 │ │ │ │ + sub r4, r1, r4 │ │ │ │ + adds r4, r8, r4 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r4, [r6, #72] @ 0x48 │ │ │ │ + str r3, [r6, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + ldr r1, [r7] │ │ │ │ + mov r4, r0 │ │ │ │ + bx r1 │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + @ instruction: 0x000001bc │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r4, [pc, #208] @ b6030 <__cxa_atexit@plt+0xa7e7c> │ │ │ │ + add r4, pc, r4 │ │ │ │ + ldr r3, [r0, #812] @ 0x32c │ │ │ │ + ldr r8, [r5, #8]! │ │ │ │ + str r4, [r5] │ │ │ │ + ldr r3, [r3, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r4, [r5, #-4] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r5, #4] │ │ │ │ + ldr r5, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldr r2, [r5, #72] @ 0x48 │ │ │ │ + ldr r1, [r5, #76] @ 0x4c │ │ │ │ + sub r6, r6, r3 │ │ │ │ + subs r2, r2, r6 │ │ │ │ + sbc r3, r1, #0 │ │ │ │ + strd r2, [r5, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r8 │ │ │ │ + mov r2, r7 │ │ │ │ + bl cfcc │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b6068 <__cxa_atexit@plt+0xa7eb4> │ │ │ │ + ldr r2, [pc, #28] @ b6074 <__cxa_atexit@plt+0xa7ec0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - addseq sp, r3, #112, 4 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r4, r4, #76, 12 @ 0x4c00000 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi bd498 <__cxa_atexit@plt+0xaf2e4> │ │ │ │ - ldr r7, [pc, #156] @ bd4a8 <__cxa_atexit@plt+0xaf2f4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9} │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq bd454 <__cxa_atexit@plt+0xaf2a0> │ │ │ │ - ldr r1, [pc, #140] @ bd4ac <__cxa_atexit@plt+0xaf2f8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - sub r0, r2, #1 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi b60dc <__cxa_atexit@plt+0xa7f28> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b60e4 <__cxa_atexit@plt+0xa7f30> │ │ │ │ + ldr lr, [pc, #84] @ b6100 <__cxa_atexit@plt+0xa7f4c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #80] @ b6104 <__cxa_atexit@plt+0xa7f50> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq bd464 <__cxa_atexit@plt+0xaf2b0> │ │ │ │ - cmp r2, r1 │ │ │ │ - bcs bd470 <__cxa_atexit@plt+0xaf2bc> │ │ │ │ - ldr r7, [pc, #108] @ bd4b4 <__cxa_atexit@plt+0xaf300> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ ldr r0, [r5] │ │ │ │ - bne bd488 <__cxa_atexit@plt+0xaf2d4> │ │ │ │ - ldr r7, [pc, #48] @ bd4b0 <__cxa_atexit@plt+0xaf2fc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #44] @ bd4bc <__cxa_atexit@plt+0xaf308> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ bd4b8 <__cxa_atexit@plt+0xaf304> │ │ │ │ + sub r1, r6, #11 │ │ │ │ + str r1, [r5] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + mov r5, r2 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r3 │ │ │ │ + b b60ec <__cxa_atexit@plt+0xa7f38> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ b60fc <__cxa_atexit@plt+0xa7f48> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r0, lsr r1 │ │ │ │ - addseq sp, r3, #92, 8 @ 0x5c000000 │ │ │ │ - addseq sp, r3, #152, 8 @ 0x98000000 │ │ │ │ - rsbseq r3, r8, #252, 4 @ 0xc000000f │ │ │ │ - addseq sp, r3, #84, 8 @ 0x54000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #104] @ bd53c <__cxa_atexit@plt+0xaf388> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r1, r3, #1 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq bd50c <__cxa_atexit@plt+0xaf358> │ │ │ │ - cmp r3, r2 │ │ │ │ - bcs bd514 <__cxa_atexit@plt+0xaf360> │ │ │ │ - ldr r7, [pc, #68] @ bd544 <__cxa_atexit@plt+0xaf390> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bne bd52c <__cxa_atexit@plt+0xaf378> │ │ │ │ - ldr r7, [pc, #28] @ bd540 <__cxa_atexit@plt+0xaf38c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ bd548 <__cxa_atexit@plt+0xaf394> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - addseq sp, r3, #184, 6 @ 0xe0000002 │ │ │ │ - addseq sp, r3, #224, 6 @ 0x80000003 │ │ │ │ - addseq sp, r3, #176, 6 @ 0xc0000002 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bge bd57c <__cxa_atexit@plt+0xaf3c8> │ │ │ │ - ldr r7, [pc, #56] @ bd5a8 <__cxa_atexit@plt+0xaf3f4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bne bd594 <__cxa_atexit@plt+0xaf3e0> │ │ │ │ - ldr r7, [pc, #24] @ bd5a4 <__cxa_atexit@plt+0xaf3f0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ bd5ac <__cxa_atexit@plt+0xaf3f8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - addseq sp, r3, #80, 6 @ 0x40000001 │ │ │ │ - addseq sp, r3, #112, 6 @ 0xc0000001 │ │ │ │ - addseq sp, r3, #72, 6 @ 0x20000001 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + rsbseq r8, r8, #172, 18 @ 0x2b0000 │ │ │ │ + @ instruction: 0xfffffce0 │ │ │ │ + addseq r4, r4, #128, 10 @ 0x20000000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi bd644 <__cxa_atexit@plt+0xaf490> │ │ │ │ - ldr r7, [pc, #132] @ bd654 <__cxa_atexit@plt+0xaf4a0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq bd618 <__cxa_atexit@plt+0xaf464> │ │ │ │ - ldr r1, [pc, #116] @ bd658 <__cxa_atexit@plt+0xaf4a4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - sub r0, r2, #1 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq bd628 <__cxa_atexit@plt+0xaf474> │ │ │ │ - ldr r0, [r5] │ │ │ │ - cmp r2, r1 │ │ │ │ - bcs bd634 <__cxa_atexit@plt+0xaf480> │ │ │ │ - ldr r7, [pc, #76] @ bd65c <__cxa_atexit@plt+0xaf4a8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ bd664 <__cxa_atexit@plt+0xaf4b0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ bd660 <__cxa_atexit@plt+0xaf4ac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - addseq sp, r3, #32 │ │ │ │ - rsbseq r3, r8, #84, 2 │ │ │ │ - addseq ip, r3, #116, 30 @ 0x1d0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #80] @ bd6cc <__cxa_atexit@plt+0xaf518> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r1, r3, #1 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq bd6b4 <__cxa_atexit@plt+0xaf500> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - cmp r3, r2 │ │ │ │ - bcs bd6bc <__cxa_atexit@plt+0xaf508> │ │ │ │ - ldr r7, [pc, #36] @ bd6d0 <__cxa_atexit@plt+0xaf51c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ bd6d4 <__cxa_atexit@plt+0xaf520> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - addseq ip, r3, #132, 30 @ 0x210 │ │ │ │ - addseq ip, r3, #236, 28 @ 0xec0 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #44] @ bd714 <__cxa_atexit@plt+0xaf560> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #40] @ bd718 <__cxa_atexit@plt+0xaf564> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r1, r7 │ │ │ │ - addlt r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - addseq ip, r3, #72, 30 @ 0x120 │ │ │ │ - addseq ip, r3, #192, 28 @ 0xc00 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi bd7a4 <__cxa_atexit@plt+0xaf5f0> │ │ │ │ - ldr r3, [pc, #120] @ bd7b4 <__cxa_atexit@plt+0xaf600> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-12]! │ │ │ │ - stmib r7, {r8, r9} │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq bd788 <__cxa_atexit@plt+0xaf5d4> │ │ │ │ - ldr r7, [pc, #96] @ bd7b8 <__cxa_atexit@plt+0xaf604> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #-16]! │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - sub r1, r2, #1 │ │ │ │ - str r1, [r3, #4] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq bd798 <__cxa_atexit@plt+0xaf5e4> │ │ │ │ - cmp r2, r1 │ │ │ │ - ldrcs r7, [r5, #-4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ bd7bc <__cxa_atexit@plt+0xaf608> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - rsbseq r2, r8, #248, 30 @ 0x3e0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #72] @ bd81c <__cxa_atexit@plt+0xaf668> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq bd810 <__cxa_atexit@plt+0xaf65c> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3], #12 │ │ │ │ - sub r2, r2, #1 │ │ │ │ - cmp r7, r2 │ │ │ │ - ldrge r7, [r5, #8] │ │ │ │ - ldrlt r7, [r5, #4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - mov r2, #12 │ │ │ │ - cmp r3, r7 │ │ │ │ - movlt r2, #8 │ │ │ │ - ldr r7, [r5, r2] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #16 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi bd8e8 <__cxa_atexit@plt+0xaf734> │ │ │ │ - ldr r7, [pc, #132] @ bd8f8 <__cxa_atexit@plt+0xaf744> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9} │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq bd8bc <__cxa_atexit@plt+0xaf708> │ │ │ │ - ldr r1, [pc, #116] @ bd8fc <__cxa_atexit@plt+0xaf748> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - sub r0, r2, #1 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq bd8cc <__cxa_atexit@plt+0xaf718> │ │ │ │ - ldr r0, [r5] │ │ │ │ - cmp r2, r1 │ │ │ │ - bcs bd8d8 <__cxa_atexit@plt+0xaf724> │ │ │ │ - ldr r7, [pc, #76] @ bd900 <__cxa_atexit@plt+0xaf74c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ bd908 <__cxa_atexit@plt+0xaf754> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ bd904 <__cxa_atexit@plt+0xaf750> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - addseq ip, r3, #124, 26 @ 0x1f00 │ │ │ │ - rsbseq r2, r8, #184, 28 @ 0xb80 │ │ │ │ - addseq ip, r3, #208, 24 @ 0xd000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #80] @ bd970 <__cxa_atexit@plt+0xaf7bc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r1, r3, #1 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq bd958 <__cxa_atexit@plt+0xaf7a4> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - cmp r3, r2 │ │ │ │ - bcs bd960 <__cxa_atexit@plt+0xaf7ac> │ │ │ │ - ldr r7, [pc, #36] @ bd974 <__cxa_atexit@plt+0xaf7c0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ bd978 <__cxa_atexit@plt+0xaf7c4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - addseq ip, r3, #224, 24 @ 0xe000 │ │ │ │ - addseq ip, r3, #72, 24 @ 0x4800 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #44] @ bd9b8 <__cxa_atexit@plt+0xaf804> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #40] @ bd9bc <__cxa_atexit@plt+0xaf808> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r1, r7 │ │ │ │ - addlt r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - addseq ip, r3, #164, 24 @ 0xa400 │ │ │ │ - addseq ip, r3, #28, 24 @ 0x1c00 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi bda44 <__cxa_atexit@plt+0xaf890> │ │ │ │ - ldr r7, [pc, #116] @ bda54 <__cxa_atexit@plt+0xaf8a0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq bda28 <__cxa_atexit@plt+0xaf874> │ │ │ │ - ldr r1, [pc, #100] @ bda58 <__cxa_atexit@plt+0xaf8a4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - sub r0, r2, #1 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq bda38 <__cxa_atexit@plt+0xaf884> │ │ │ │ - ldr r7, [pc, #72] @ bda5c <__cxa_atexit@plt+0xaf8a8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - cmp r2, r1 │ │ │ │ - addcc r7, r7, #4 │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ bda60 <__cxa_atexit@plt+0xaf8ac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - addseq ip, r3, #36, 24 @ 0x2400 │ │ │ │ - rsbseq r2, r8, #96, 26 @ 0x1800 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #64] @ bdab8 <__cxa_atexit@plt+0xaf904> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r1, r3, #1 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq bdab0 <__cxa_atexit@plt+0xaf8fc> │ │ │ │ - ldr r7, [pc, #32] @ bdabc <__cxa_atexit@plt+0xaf908> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - cmp r3, r2 │ │ │ │ - addcc r7, r7, #4 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - addseq ip, r3, #156, 22 @ 0x27000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ bdaf0 <__cxa_atexit@plt+0xaf93c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r2, r7 │ │ │ │ - addlt r3, r3, #4 │ │ │ │ - ldr r7, [r3] │ │ │ │ - bx r0 │ │ │ │ - addseq ip, r3, #104, 22 @ 0x1a000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi bdb7c <__cxa_atexit@plt+0xaf9c8> │ │ │ │ - ldr r3, [pc, #120] @ bdb8c <__cxa_atexit@plt+0xaf9d8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-12]! │ │ │ │ - stmib r7, {r8, r9} │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq bdb60 <__cxa_atexit@plt+0xaf9ac> │ │ │ │ - ldr r7, [pc, #96] @ bdb90 <__cxa_atexit@plt+0xaf9dc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #-16]! │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - sub r1, r2, #1 │ │ │ │ - str r1, [r3, #4] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq bdb70 <__cxa_atexit@plt+0xaf9bc> │ │ │ │ - cmp r2, r1 │ │ │ │ - ldrcc r7, [r5, #-4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ bdb94 <__cxa_atexit@plt+0xaf9e0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - rsbseq r2, r8, #44, 24 @ 0x2c00 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #72] @ bdbf4 <__cxa_atexit@plt+0xafa40> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq bdbe8 <__cxa_atexit@plt+0xafa34> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3], #12 │ │ │ │ - sub r2, r2, #1 │ │ │ │ - cmp r7, r2 │ │ │ │ - ldrge r7, [r5, #4] │ │ │ │ - ldrlt r7, [r5, #8] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - mov r2, #8 │ │ │ │ - cmp r3, r7 │ │ │ │ - movlt r2, #12 │ │ │ │ - ldr r7, [r5, r2] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #16 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - and r3, r8, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq bdccc <__cxa_atexit@plt+0xafb18> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne bdcd8 <__cxa_atexit@plt+0xafb24> │ │ │ │ - bic r3, r8, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - sub r3, r3, #3 │ │ │ │ - cmp r3, #19 │ │ │ │ - bhi bdd74 <__cxa_atexit@plt+0xafbc0> │ │ │ │ - add r2, pc, #4 │ │ │ │ - ldr r3, [r2, r3, lsl #2] │ │ │ │ - add pc, r2, r3 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r0, lsl r1 │ │ │ │ - andeq r0, r0, r8, lsr #2 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - andeq r0, r0, ip, asr #2 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r0, asr #2 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r0, ip, lsl r1 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r4, lsr r1 │ │ │ │ - andeq r0, r0, r8, asr r1 │ │ │ │ - ldr r8, [pc, #280] @ bdde0 <__cxa_atexit@plt+0xafc2c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #260] @ bddd8 <__cxa_atexit@plt+0xafc24> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #244] @ bddd4 <__cxa_atexit@plt+0xafc20> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #308] @ bde20 <__cxa_atexit@plt+0xafc6c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #288] @ bde18 <__cxa_atexit@plt+0xafc64> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #264] @ bde0c <__cxa_atexit@plt+0xafc58> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #224] @ bddf0 <__cxa_atexit@plt+0xafc3c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #244] @ bde10 <__cxa_atexit@plt+0xafc5c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #220] @ bde04 <__cxa_atexit@plt+0xafc50> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #180] @ bdde8 <__cxa_atexit@plt+0xafc34> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #220] @ bde1c <__cxa_atexit@plt+0xafc68> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #160] @ bddec <__cxa_atexit@plt+0xafc38> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #164] @ bddfc <__cxa_atexit@plt+0xafc48> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #128] @ bdde4 <__cxa_atexit@plt+0xafc30> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #180] @ bde24 <__cxa_atexit@plt+0xafc70> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #96] @ bdddc <__cxa_atexit@plt+0xafc28> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #108] @ bddf4 <__cxa_atexit@plt+0xafc40> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #128] @ bde14 <__cxa_atexit@plt+0xafc60> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #88] @ bddf8 <__cxa_atexit@plt+0xafc44> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #124] @ bde28 <__cxa_atexit@plt+0xafc74> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #80] @ bde08 <__cxa_atexit@plt+0xafc54> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #60] @ bde00 <__cxa_atexit@plt+0xafc4c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #92] @ bde2c <__cxa_atexit@plt+0xafc78> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - subseq r4, lr, #436207616 @ 0x1a000000 │ │ │ │ - subseq r4, lr, #28, 8 @ 0x1c000000 │ │ │ │ - subseq r4, lr, #-1140850687 @ 0xbc000001 │ │ │ │ - subseq r4, lr, #452984832 @ 0x1b000000 │ │ │ │ - subseq r4, lr, #-402653183 @ 0xe8000001 │ │ │ │ - subseq r4, lr, #164, 6 @ 0x90000002 │ │ │ │ - subseq r4, lr, #402653186 @ 0x18000002 │ │ │ │ - subseq r4, lr, #-201326590 @ 0xf4000002 │ │ │ │ - subseq r4, lr, #64, 6 │ │ │ │ - subseq r4, lr, #2013265920 @ 0x78000000 │ │ │ │ - subseq r4, lr, #2080374785 @ 0x7c000001 │ │ │ │ - subseq r4, lr, #-1879048178 @ 0x9000000e │ │ │ │ - subseq r4, lr, #-201326591 @ 0xf4000001 │ │ │ │ - subseq r4, lr, #536870926 @ 0x2000000e │ │ │ │ - subseq r4, lr, #872415234 @ 0x34000002 │ │ │ │ - subseq r4, lr, #-1409286143 @ 0xac000001 │ │ │ │ - subseq r4, lr, #1342177294 @ 0x5000000e │ │ │ │ - subseq r4, lr, #-939524095 @ 0xc8000001 │ │ │ │ - subseq r4, lr, #24, 6 @ 0x60000000 │ │ │ │ - subseq r4, lr, #1811939329 @ 0x6c000001 │ │ │ │ - subseq r4, lr, #-268435444 @ 0xf000000c │ │ │ │ - subseq r4, lr, #-536870904 @ 0xe0000008 │ │ │ │ - subseq r4, lr, #92, 4 @ 0xc0000005 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi bde80 <__cxa_atexit@plt+0xafccc> │ │ │ │ - ldr r3, [pc, #64] @ bde90 <__cxa_atexit@plt+0xafcdc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq bde70 <__cxa_atexit@plt+0xafcbc> │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - mov r7, r9 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - b bdc38 <__cxa_atexit@plt+0xafa84> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ bde94 <__cxa_atexit@plt+0xafce0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - rsbseq r2, r8, #88, 18 @ 0x160000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, r7 │ │ │ │ - b bdc38 <__cxa_atexit@plt+0xafa84> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi bdef8 <__cxa_atexit@plt+0xafd44> │ │ │ │ - ldr r3, [pc, #56] @ bdf08 <__cxa_atexit@plt+0xafd54> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq bdee8 <__cxa_atexit@plt+0xafd34> │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - mov r7, r8 │ │ │ │ - b bdc38 <__cxa_atexit@plt+0xafa84> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ bdf0c <__cxa_atexit@plt+0xafd58> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsbseq r2, r8, #228, 16 @ 0xe40000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, r7 │ │ │ │ - b bdc38 <__cxa_atexit@plt+0xafa84> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ bdf4c <__cxa_atexit@plt+0xafd98> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 3efa10 <__cxa_atexit@plt+0x3e185c> │ │ │ │ - rsbseq r2, r8, #160, 16 @ 0xa00000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi bdfa0 <__cxa_atexit@plt+0xafdec> │ │ │ │ - ldr r3, [pc, #64] @ bdfb0 <__cxa_atexit@plt+0xafdfc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq bdf90 <__cxa_atexit@plt+0xafddc> │ │ │ │ - ldr r7, [pc, #48] @ bdfb4 <__cxa_atexit@plt+0xafe00> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r9, r7, #1 │ │ │ │ - mov r7, r8 │ │ │ │ - b bdc38 <__cxa_atexit@plt+0xafa84> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ bdfb8 <__cxa_atexit@plt+0xafe04> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - addseq ip, r3, #76, 12 @ 0x4c00000 │ │ │ │ - rsbseq r2, r8, #68, 16 @ 0x440000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ bdfdc <__cxa_atexit@plt+0xafe28> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b bdc38 <__cxa_atexit@plt+0xafa84> │ │ │ │ - addseq ip, r3, #4, 12 @ 0x400000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi be074 <__cxa_atexit@plt+0xafec0> │ │ │ │ - ldr r7, [pc, #164] @ be0a4 <__cxa_atexit@plt+0xafef0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9} │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq be058 <__cxa_atexit@plt+0xafea4> │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - cmp r2, #3 │ │ │ │ - beq be084 <__cxa_atexit@plt+0xafed0> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #132] @ be0a8 <__cxa_atexit@plt+0xafef4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq be068 <__cxa_atexit@plt+0xafeb4> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq be094 <__cxa_atexit@plt+0xafee0> │ │ │ │ - sub r7, r1, #1 │ │ │ │ - ldr r3, [pc, #104] @ be0ac <__cxa_atexit@plt+0xafef8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - cmp r2, r7 │ │ │ │ - addlt r3, r3, #4 │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r3] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ be0b0 <__cxa_atexit@plt+0xafefc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - bic r2, r8, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - b be01c <__cxa_atexit@plt+0xafe68> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b be03c <__cxa_atexit@plt+0xafe88> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - addseq ip, r3, #244, 10 @ 0x3d000000 │ │ │ │ - rsbseq r2, r8, #136, 14 @ 0x2200000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq be118 <__cxa_atexit@plt+0xaff64> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #92] @ be138 <__cxa_atexit@plt+0xaff84> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq be110 <__cxa_atexit@plt+0xaff5c> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq be128 <__cxa_atexit@plt+0xaff74> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #64] @ be13c <__cxa_atexit@plt+0xaff88> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - cmp r3, r7 │ │ │ │ - addlt r2, r2, #4 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r2] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b be0d4 <__cxa_atexit@plt+0xaff20> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b be0f4 <__cxa_atexit@plt+0xaff40> │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - addseq ip, r3, #60, 10 @ 0xf000000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq be178 <__cxa_atexit@plt+0xaffc4> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #36] @ be188 <__cxa_atexit@plt+0xaffd4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - cmp r3, r7 │ │ │ │ - addlt r2, r2, #4 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r2] │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b be15c <__cxa_atexit@plt+0xaffa8> │ │ │ │ - addseq ip, r3, #212, 8 @ 0xd4000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi be1d0 <__cxa_atexit@plt+0xb001c> │ │ │ │ - ldr r7, [pc, #52] @ be1e4 <__cxa_atexit@plt+0xb0030> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq be1c4 <__cxa_atexit@plt+0xb0010> │ │ │ │ - mov r7, r8 │ │ │ │ - b be1f4 <__cxa_atexit@plt+0xb0040> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ be1e8 <__cxa_atexit@plt+0xb0034> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq r2, r8, #48, 12 @ 0x3000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq be250 <__cxa_atexit@plt+0xb009c> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #136] @ be29c <__cxa_atexit@plt+0xb00e8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq be248 <__cxa_atexit@plt+0xb0094> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq be260 <__cxa_atexit@plt+0xb00ac> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bge be274 <__cxa_atexit@plt+0xb00c0> │ │ │ │ - ldr r7, [pc, #104] @ be2a4 <__cxa_atexit@plt+0xb00f0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b be20c <__cxa_atexit@plt+0xb0058> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r3, r7 │ │ │ │ - blt be234 <__cxa_atexit@plt+0xb0080> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bne be28c <__cxa_atexit@plt+0xb00d8> │ │ │ │ - ldr r7, [pc, #28] @ be2a0 <__cxa_atexit@plt+0xb00ec> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ be2a8 <__cxa_atexit@plt+0xb00f4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - addseq ip, r3, #88, 12 @ 0x5800000 │ │ │ │ - addseq ip, r3, #164, 12 @ 0xa400000 │ │ │ │ - addseq ip, r3, #80, 12 @ 0x5000000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq be2e4 <__cxa_atexit@plt+0xb0130> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bge be2f8 <__cxa_atexit@plt+0xb0144> │ │ │ │ - ldr r7, [pc, #76] @ be324 <__cxa_atexit@plt+0xb0170> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r3, r7 │ │ │ │ - blt be2d0 <__cxa_atexit@plt+0xb011c> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bne be310 <__cxa_atexit@plt+0xb015c> │ │ │ │ - ldr r7, [pc, #24] @ be320 <__cxa_atexit@plt+0xb016c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ be328 <__cxa_atexit@plt+0xb0174> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - addseq ip, r3, #212, 10 @ 0x35000000 │ │ │ │ - addseq ip, r3, #8, 12 @ 0x800000 │ │ │ │ - addseq ip, r3, #204, 10 @ 0x33000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi be3d0 <__cxa_atexit@plt+0xb021c> │ │ │ │ - ldr r7, [pc, #180] @ be400 <__cxa_atexit@plt+0xb024c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq be3a4 <__cxa_atexit@plt+0xb01f0> │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - cmp r2, #3 │ │ │ │ - beq be3e0 <__cxa_atexit@plt+0xb022c> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #148] @ be404 <__cxa_atexit@plt+0xb0250> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq be3b4 <__cxa_atexit@plt+0xb0200> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq be3f0 <__cxa_atexit@plt+0xb023c> │ │ │ │ - sub r7, r1, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - cmp r2, r7 │ │ │ │ - bge be3c0 <__cxa_atexit@plt+0xb020c> │ │ │ │ - ldr r7, [pc, #108] @ be408 <__cxa_atexit@plt+0xb0254> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #72] @ be410 <__cxa_atexit@plt+0xb025c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ be40c <__cxa_atexit@plt+0xb0258> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - bic r2, r9, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - b be368 <__cxa_atexit@plt+0xb01b4> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b be388 <__cxa_atexit@plt+0xb01d4> │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - andeq r0, r0, r8, asr #2 │ │ │ │ - addseq ip, r3, #148, 4 @ 0x40000009 │ │ │ │ - rsbseq r2, r8, #52, 8 @ 0x34000000 │ │ │ │ - addseq ip, r3, #232, 2 @ 0x3a │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq be488 <__cxa_atexit@plt+0xb02d4> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #108] @ be4a8 <__cxa_atexit@plt+0xb02f4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq be470 <__cxa_atexit@plt+0xb02bc> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq be498 <__cxa_atexit@plt+0xb02e4> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - cmp r3, r7 │ │ │ │ - bge be478 <__cxa_atexit@plt+0xb02c4> │ │ │ │ - ldr r7, [pc, #68] @ be4ac <__cxa_atexit@plt+0xb02f8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ be4b0 <__cxa_atexit@plt+0xb02fc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b be434 <__cxa_atexit@plt+0xb0280> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b be454 <__cxa_atexit@plt+0xb02a0> │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - addseq ip, r3, #200, 2 @ 0x32 │ │ │ │ - addseq ip, r3, #48, 2 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq be4f4 <__cxa_atexit@plt+0xb0340> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #44] @ be504 <__cxa_atexit@plt+0xb0350> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #40] @ be508 <__cxa_atexit@plt+0xb0354> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - cmp r3, r2 │ │ │ │ - addlt r7, r1, #1 │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r2, [r7, #-2] │ │ │ │ - b be4d0 <__cxa_atexit@plt+0xb031c> │ │ │ │ - addseq ip, r3, #88, 2 │ │ │ │ - addseq ip, r3, #208 @ 0xd0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi be5a8 <__cxa_atexit@plt+0xb03f4> │ │ │ │ - ldr r3, [pc, #172] @ be5d8 <__cxa_atexit@plt+0xb0424> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-12]! │ │ │ │ - stmib r7, {r8, r9} │ │ │ │ - ands r3, r9, #3 │ │ │ │ - beq be58c <__cxa_atexit@plt+0xb03d8> │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - cmp r3, #3 │ │ │ │ - beq be5b8 <__cxa_atexit@plt+0xb0404> │ │ │ │ - sub r2, r3, #1 │ │ │ │ - ldr r1, [pc, #132] @ be5dc <__cxa_atexit@plt+0xb0428> │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-16]! │ │ │ │ - str r2, [r3, #4] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq be59c <__cxa_atexit@plt+0xb03e8> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq be5c8 <__cxa_atexit@plt+0xb0414> │ │ │ │ - sub r3, r1, #1 │ │ │ │ - cmp r2, r3 │ │ │ │ - ldrge r7, [r5, #-4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ be5e0 <__cxa_atexit@plt+0xb042c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - bic r3, r9, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r2, [r3, #-2] │ │ │ │ - b be550 <__cxa_atexit@plt+0xb039c> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b be578 <__cxa_atexit@plt+0xb03c4> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - rsbseq r2, r8, #96, 4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq be650 <__cxa_atexit@plt+0xb049c> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #100] @ be670 <__cxa_atexit@plt+0xb04bc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq be644 <__cxa_atexit@plt+0xb0490> │ │ │ │ - ldr r2, [r5] │ │ │ │ - cmp r1, #3 │ │ │ │ - beq be660 <__cxa_atexit@plt+0xb04ac> │ │ │ │ - sub r7, r1, #1 │ │ │ │ - add r3, r5, #12 │ │ │ │ - cmp r2, r7 │ │ │ │ - ldrge r7, [r5, #8] │ │ │ │ - ldrlt r7, [r5, #4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b be604 <__cxa_atexit@plt+0xb0450> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b be630 <__cxa_atexit@plt+0xb047c> │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldmib r5, {r1, r3} │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #3 │ │ │ │ - beq be6ac <__cxa_atexit@plt+0xb04f8> │ │ │ │ - sub r7, r0, #1 │ │ │ │ - cmp r1, r7 │ │ │ │ - movlt r2, r3 │ │ │ │ - bic r7, r2, #3 │ │ │ │ - add r5, r5, #16 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b be694 <__cxa_atexit@plt+0xb04e0> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi be760 <__cxa_atexit@plt+0xb05ac> │ │ │ │ - ldr r7, [pc, #180] @ be790 <__cxa_atexit@plt+0xb05dc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9} │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq be734 <__cxa_atexit@plt+0xb0580> │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - cmp r2, #3 │ │ │ │ - beq be770 <__cxa_atexit@plt+0xb05bc> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #148] @ be794 <__cxa_atexit@plt+0xb05e0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq be744 <__cxa_atexit@plt+0xb0590> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq be780 <__cxa_atexit@plt+0xb05cc> │ │ │ │ - sub r7, r1, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - cmp r2, r7 │ │ │ │ - bge be750 <__cxa_atexit@plt+0xb059c> │ │ │ │ - ldr r7, [pc, #108] @ be798 <__cxa_atexit@plt+0xb05e4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #72] @ be7a0 <__cxa_atexit@plt+0xb05ec> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ be79c <__cxa_atexit@plt+0xb05e8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - bic r2, r8, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - b be6f8 <__cxa_atexit@plt+0xb0544> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b be718 <__cxa_atexit@plt+0xb0564> │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - andeq r0, r0, r8, asr #2 │ │ │ │ - addseq fp, r3, #4, 30 │ │ │ │ - rsbseq r2, r8, #172 @ 0xac │ │ │ │ - addseq fp, r3, #88, 28 @ 0x580 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq be818 <__cxa_atexit@plt+0xb0664> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #108] @ be838 <__cxa_atexit@plt+0xb0684> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq be800 <__cxa_atexit@plt+0xb064c> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq be828 <__cxa_atexit@plt+0xb0674> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - cmp r3, r7 │ │ │ │ - bge be808 <__cxa_atexit@plt+0xb0654> │ │ │ │ - ldr r7, [pc, #68] @ be83c <__cxa_atexit@plt+0xb0688> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ be840 <__cxa_atexit@plt+0xb068c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b be7c4 <__cxa_atexit@plt+0xb0610> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b be7e4 <__cxa_atexit@plt+0xb0630> │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - addseq fp, r3, #56, 28 @ 0x380 │ │ │ │ - addseq fp, r3, #160, 26 @ 0x2800 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq be884 <__cxa_atexit@plt+0xb06d0> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #44] @ be894 <__cxa_atexit@plt+0xb06e0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #40] @ be898 <__cxa_atexit@plt+0xb06e4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - cmp r3, r2 │ │ │ │ - addlt r7, r1, #1 │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r2, [r7, #-2] │ │ │ │ - b be860 <__cxa_atexit@plt+0xb06ac> │ │ │ │ - addseq fp, r3, #200, 26 @ 0x3200 │ │ │ │ - addseq fp, r3, #64, 26 @ 0x1000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi be930 <__cxa_atexit@plt+0xb077c> │ │ │ │ - ldr r7, [pc, #164] @ be960 <__cxa_atexit@plt+0xb07ac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq be914 <__cxa_atexit@plt+0xb0760> │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - cmp r2, #3 │ │ │ │ - beq be940 <__cxa_atexit@plt+0xb078c> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #132] @ be964 <__cxa_atexit@plt+0xb07b0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq be924 <__cxa_atexit@plt+0xb0770> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq be950 <__cxa_atexit@plt+0xb079c> │ │ │ │ - sub r7, r1, #1 │ │ │ │ - ldr r3, [pc, #104] @ be968 <__cxa_atexit@plt+0xb07b4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - cmp r2, r7 │ │ │ │ - addlt r3, r3, #4 │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r3] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ be96c <__cxa_atexit@plt+0xb07b8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - bic r2, r9, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - b be8d8 <__cxa_atexit@plt+0xb0724> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b be8f8 <__cxa_atexit@plt+0xb0744> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - addseq fp, r3, #56, 26 @ 0xe00 │ │ │ │ - rsbseq r1, r8, #224, 28 @ 0xe00 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq be9d4 <__cxa_atexit@plt+0xb0820> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #92] @ be9f4 <__cxa_atexit@plt+0xb0840> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq be9cc <__cxa_atexit@plt+0xb0818> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq be9e4 <__cxa_atexit@plt+0xb0830> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #64] @ be9f8 <__cxa_atexit@plt+0xb0844> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - cmp r3, r7 │ │ │ │ - addlt r2, r2, #4 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r2] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b be990 <__cxa_atexit@plt+0xb07dc> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b be9b0 <__cxa_atexit@plt+0xb07fc> │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - addseq fp, r3, #128, 24 @ 0x8000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq bea34 <__cxa_atexit@plt+0xb0880> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #36] @ bea44 <__cxa_atexit@plt+0xb0890> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - cmp r3, r7 │ │ │ │ - addlt r2, r2, #4 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r2] │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b bea18 <__cxa_atexit@plt+0xb0864> │ │ │ │ - addseq fp, r3, #24, 24 @ 0x1800 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi beae4 <__cxa_atexit@plt+0xb0930> │ │ │ │ - ldr r3, [pc, #172] @ beb14 <__cxa_atexit@plt+0xb0960> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-12]! │ │ │ │ - stmib r7, {r8, r9} │ │ │ │ - ands r3, r9, #3 │ │ │ │ - beq beac8 <__cxa_atexit@plt+0xb0914> │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - cmp r3, #3 │ │ │ │ - beq beaf4 <__cxa_atexit@plt+0xb0940> │ │ │ │ - sub r2, r3, #1 │ │ │ │ - ldr r1, [pc, #132] @ beb18 <__cxa_atexit@plt+0xb0964> │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-16]! │ │ │ │ - str r2, [r3, #4] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq bead8 <__cxa_atexit@plt+0xb0924> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq beb04 <__cxa_atexit@plt+0xb0950> │ │ │ │ - sub r3, r1, #1 │ │ │ │ - cmp r2, r3 │ │ │ │ - ldrlt r7, [r5, #-4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ beb1c <__cxa_atexit@plt+0xb0968> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - bic r3, r9, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r2, [r3, #-2] │ │ │ │ - b bea8c <__cxa_atexit@plt+0xb08d8> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b beab4 <__cxa_atexit@plt+0xb0900> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - rsbseq r1, r8, #48, 26 @ 0xc00 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq beb8c <__cxa_atexit@plt+0xb09d8> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #100] @ bebac <__cxa_atexit@plt+0xb09f8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq beb80 <__cxa_atexit@plt+0xb09cc> │ │ │ │ - ldr r2, [r5] │ │ │ │ - cmp r1, #3 │ │ │ │ - beq beb9c <__cxa_atexit@plt+0xb09e8> │ │ │ │ - sub r7, r1, #1 │ │ │ │ - add r3, r5, #12 │ │ │ │ - cmp r2, r7 │ │ │ │ - ldrge r7, [r5, #4] │ │ │ │ - ldrlt r7, [r5, #8] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b beb40 <__cxa_atexit@plt+0xb098c> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b beb6c <__cxa_atexit@plt+0xb09b8> │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldmib r5, {r1, r3} │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #3 │ │ │ │ - beq bebe8 <__cxa_atexit@plt+0xb0a34> │ │ │ │ - sub r7, r0, #1 │ │ │ │ - cmp r1, r7 │ │ │ │ - movlt r3, r2 │ │ │ │ - bic r7, r3, #3 │ │ │ │ - add r5, r5, #16 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b bebd0 <__cxa_atexit@plt+0xb0a1c> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - b de754 <__cxa_atexit@plt+0xd05a0> │ │ │ │ - rsbseq r1, r8, #80, 24 @ 0x5000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi bec58 <__cxa_atexit@plt+0xb0aa4> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #52] @ bec60 <__cxa_atexit@plt+0xb0aac> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r2, [pc, #44] @ bec64 <__cxa_atexit@plt+0xb0ab0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #32] @ bec68 <__cxa_atexit@plt+0xb0ab4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1ec4d34 <__cxa_atexit@plt+0x1eb6b80> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - addseq fp, r3, #136, 18 @ 0x220000 │ │ │ │ - addseq fp, r3, #120, 30 @ 0x1e0 │ │ │ │ - addseq fp, r3, #204, 18 @ 0x330000 │ │ │ │ - rsbseq r1, r8, #220, 22 @ 0x37000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi becdc <__cxa_atexit@plt+0xb0b28> │ │ │ │ - ldr r2, [pc, #84] @ bece4 <__cxa_atexit@plt+0xb0b30> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ands r7, r8, #3 │ │ │ │ - beq becc4 <__cxa_atexit@plt+0xb0b10> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne becd4 <__cxa_atexit@plt+0xb0b20> │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r9, [r8, #2] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b e8798 <__cxa_atexit@plt+0xda5e4> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - b 3efb28 <__cxa_atexit@plt+0x3e1974> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - rsbseq r1, r8, #100, 22 @ 0x19000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne bed10 <__cxa_atexit@plt+0xb0b5c> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b e8798 <__cxa_atexit@plt+0xda5e4> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3efb28 <__cxa_atexit@plt+0x3e1974> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc bed6c <__cxa_atexit@plt+0xb0bb8> │ │ │ │ - ldr r3, [pc, #64] @ bed84 <__cxa_atexit@plt+0xb0bd0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #60] @ bed88 <__cxa_atexit@plt+0xb0bd4> │ │ │ │ + bhi b61dc <__cxa_atexit@plt+0xa8028> │ │ │ │ + ldr r5, [r4, #812] @ 0x32c │ │ │ │ + ldr r2, [pc, #192] @ b61ec <__cxa_atexit@plt+0xa8038> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str r2, [r7, #12] │ │ │ │ - str r8, [r7, #16] │ │ │ │ - str r7, [r7, #20] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ bed8c <__cxa_atexit@plt+0xb0bd8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffecc │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - rsbseq r1, r8, #248, 20 @ 0xf8000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - b f0bf0 <__cxa_atexit@plt+0xe2a3c> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - b e00bc <__cxa_atexit@plt+0xd1f08> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - b e0264 <__cxa_atexit@plt+0xd20b0> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - b e4fc0 <__cxa_atexit@plt+0xd6e0c> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - b e8968 <__cxa_atexit@plt+0xda7b4> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - b e7908 <__cxa_atexit@plt+0xd9754> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi beef0 <__cxa_atexit@plt+0xb0d3c> │ │ │ │ - ldr r7, [pc, #240] @ bef04 <__cxa_atexit@plt+0xb0d50> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #232] @ bef08 <__cxa_atexit@plt+0xb0d54> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq beee8 <__cxa_atexit@plt+0xb0d34> │ │ │ │ - ldr r3, [r4, #812] @ 0x32c │ │ │ │ - ldr r2, [r4, #820] @ 0x334 │ │ │ │ - ldr r1, [pc, #212] @ bef0c <__cxa_atexit@plt+0xb0d58> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r3, #12] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r1, [r5] │ │ │ │ - str r5, [r0, #12] │ │ │ │ + str r2, [r3] │ │ │ │ + ldr r5, [r5, #12] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + ldr r5, [r4, #820] @ 0x334 │ │ │ │ add r6, r6, #4 │ │ │ │ - str r6, [r2, #4] │ │ │ │ - ldr r5, [r2] │ │ │ │ - ldrd r0, [r3, #72] @ 0x48 │ │ │ │ - sub r6, r6, r5 │ │ │ │ + str r6, [r5, #4] │ │ │ │ + ldr r5, [r4, #812] @ 0x32c │ │ │ │ + ldr r3, [r4, #820] @ 0x334 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrd r0, [r5, #72] @ 0x48 │ │ │ │ + sub r6, r6, r3 │ │ │ │ subs r0, r0, r6 │ │ │ │ sbc r1, r1, #0 │ │ │ │ - strd r0, [r3, #72] @ 0x48 │ │ │ │ + strd r0, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ - mov r0, #118 @ 0x76 │ │ │ │ - blx r7 │ │ │ │ - mov r7, r0 │ │ │ │ + bl cd80 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -181026,480 +171999,210 @@ │ │ │ │ str r6, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add fp, r2, #100 @ 0x64 │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ bef10 <__cxa_atexit@plt+0xb0d5c> │ │ │ │ + ldr r7, [pc, #12] @ b61f0 <__cxa_atexit@plt+0xa803c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - addseq fp, r3, #164, 18 @ 0x290000 │ │ │ │ - @ instruction: 0x000001b4 │ │ │ │ - rsbseq r1, r8, #76, 30 @ 0x130 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r4, [r4, #812] @ 0x32c │ │ │ │ - ldr r3, [pc, #184] @ befe4 <__cxa_atexit@plt+0xb0e30> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r4, [r4, #12] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r5, [r4, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r4, [r0, #820] @ 0x334 │ │ │ │ - ldr r4, [r4] │ │ │ │ - ldrd r2, [r5, #72] @ 0x48 │ │ │ │ - sub r6, r6, r4 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r3, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, #118 @ 0x76 │ │ │ │ - blx r7 │ │ │ │ - mov r7, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + rsbseq r8, r8, #192, 16 @ 0xc00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc bf01c <__cxa_atexit@plt+0xb0e68> │ │ │ │ - ldr r2, [pc, #28] @ bf028 <__cxa_atexit@plt+0xb0e74> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - addseq fp, r3, #124, 12 @ 0x7c00000 │ │ │ │ - rsbseq r1, r8, #12, 28 @ 0xc0 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - b bedfc <__cxa_atexit@plt+0xb0c48> │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi bf0cc <__cxa_atexit@plt+0xb0f18> │ │ │ │ - ldr r1, [pc, #152] @ bf0f4 <__cxa_atexit@plt+0xb0f40> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-8]! │ │ │ │ - str r7, [r3, #4] │ │ │ │ - cmp r2, #0 │ │ │ │ - beq bf0b8 <__cxa_atexit@plt+0xb0f04> │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc bf0d4 <__cxa_atexit@plt+0xb0f20> │ │ │ │ - ldr lr, [pc, #108] @ bf100 <__cxa_atexit@plt+0xb0f4c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #104] @ bf104 <__cxa_atexit@plt+0xb0f50> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - sub r7, r3, #11 │ │ │ │ - stmib r6, {r1, r2, lr} │ │ │ │ - str r7, [r6, #16] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #60] @ bf0fc <__cxa_atexit@plt+0xb0f48> │ │ │ │ + ldr r7, [pc, #12] @ b6210 <__cxa_atexit@plt+0xa805c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 3efaf8 <__cxa_atexit@plt+0x3e1944> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ bf0f8 <__cxa_atexit@plt+0xb0f44> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - mov r6, #16 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - addseq fp, r3, #88, 10 @ 0x16000000 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - addseq fp, r3, #20, 10 @ 0x5000000 │ │ │ │ - addseq fp, r3, #68, 10 @ 0x11000000 │ │ │ │ - addseq fp, r3, #232, 10 @ 0x3a000000 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc bf15c <__cxa_atexit@plt+0xb0fa8> │ │ │ │ - ldr r7, [pc, #72] @ bf178 <__cxa_atexit@plt+0xb0fc4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr lr, [pc, #68] @ bf17c <__cxa_atexit@plt+0xb0fc8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r7, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #28] @ bf180 <__cxa_atexit@plt+0xb0fcc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - addseq fp, r3, #84, 10 @ 0x15000000 │ │ │ │ - addseq fp, r3, #160, 8 @ 0xa0000000 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - rsbseq r1, r8, #180, 24 @ 0xb400 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi bf288 <__cxa_atexit@plt+0xb10d4> │ │ │ │ - ldr r7, [pc, #240] @ bf29c <__cxa_atexit@plt+0xb10e8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #232] @ bf2a0 <__cxa_atexit@plt+0xb10ec> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq bf280 <__cxa_atexit@plt+0xb10cc> │ │ │ │ - ldr r3, [r4, #812] @ 0x32c │ │ │ │ - ldr r2, [r4, #820] @ 0x334 │ │ │ │ - ldr r1, [pc, #212] @ bf2a4 <__cxa_atexit@plt+0xb10f0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r3, #12] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r1, [r5] │ │ │ │ - str r5, [r0, #12] │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r2, #4] │ │ │ │ - ldr r5, [r2] │ │ │ │ - ldrd r0, [r3, #72] @ 0x48 │ │ │ │ - sub r6, r6, r5 │ │ │ │ - subs r0, r0, r6 │ │ │ │ - sbc r1, r1, #0 │ │ │ │ - strd r0, [r3, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, #117 @ 0x75 │ │ │ │ - blx r7 │ │ │ │ - mov r7, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ bf2a8 <__cxa_atexit@plt+0xb10f4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - addseq fp, r3, #12, 12 @ 0xc00000 │ │ │ │ - @ instruction: 0x000001b4 │ │ │ │ - rsbseq r1, r8, #200, 22 @ 0x32000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r4, [r4, #812] @ 0x32c │ │ │ │ - ldr r3, [pc, #184] @ bf37c <__cxa_atexit@plt+0xb11c8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r4, [r4, #12] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r5, [r4, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r4, [r0, #820] @ 0x334 │ │ │ │ - ldr r4, [r4] │ │ │ │ - ldrd r2, [r5, #72] @ 0x48 │ │ │ │ - sub r6, r6, r4 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r3, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, #117 @ 0x75 │ │ │ │ - blx r7 │ │ │ │ - mov r7, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc bf3b8 <__cxa_atexit@plt+0xb1204> │ │ │ │ - ldr r2, [pc, #32] @ bf3c4 <__cxa_atexit@plt+0xb1210> │ │ │ │ - add r2, pc, r2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - @ instruction: 0xfffffca0 │ │ │ │ - rsbseq r1, r8, #132, 20 @ 0x84000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - b bf194 <__cxa_atexit@plt+0xb0fe0> │ │ │ │ - ldr r8, [r5] │ │ │ │ - ldmib r5, {r1, r2} │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi bf408 <__cxa_atexit@plt+0xb1254> │ │ │ │ - ldr r0, [pc, #40] @ bf420 <__cxa_atexit@plt+0xb126c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r0, r8} │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1ec4cb4 <__cxa_atexit@plt+0x1eb6b00> │ │ │ │ - ldr r7, [pc, #20] @ bf424 <__cxa_atexit@plt+0xb1270> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #8 │ │ │ │ - rsbseq r1, r8, #100, 20 @ 0x64000 │ │ │ │ + addseq r4, r4, #96, 8 @ 0x60000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi bf45c <__cxa_atexit@plt+0xb12a8> │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ bf464 <__cxa_atexit@plt+0xb12b0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + bhi b624c <__cxa_atexit@plt+0xa8098> │ │ │ │ + ldr r2, [pc, #40] @ b625c <__cxa_atexit@plt+0xa80a8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #36] @ b6260 <__cxa_atexit@plt+0xa80ac> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r2, r2, #1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 3efd10 <__cxa_atexit@plt+0x3e1b5c> │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + ldr r7, [pc, #16] @ b6264 <__cxa_atexit@plt+0xa80b0> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - addseq fp, r3, #200, 2 @ 0x32 │ │ │ │ - rsbseq r1, r8, #244, 18 @ 0x3d0000 │ │ │ │ + rsbseq r8, r8, #112, 16 @ 0x700000 │ │ │ │ + addseq r4, r4, #248, 6 @ 0xe0000003 │ │ │ │ + rsbseq r8, r8, #84, 16 @ 0x540000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ - andeq r0, r4, r1 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #24 │ │ │ │ + sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi bf4d0 <__cxa_atexit@plt+0xb131c> │ │ │ │ - ldr lr, [pc, #76] @ bf4dc <__cxa_atexit@plt+0xb1328> │ │ │ │ + bhi b62f8 <__cxa_atexit@plt+0xa8144> │ │ │ │ + ldr lr, [pc, #120] @ b6304 <__cxa_atexit@plt+0xa8150> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #3] │ │ │ │ - add r8, r7, #7 │ │ │ │ - ldm r8, {r0, r2, r8} │ │ │ │ - ldr r7, [r7, #19] │ │ │ │ - str lr, [r3, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r3, #-20] @ 0xffffffec │ │ │ │ - sub lr, r3, #16 │ │ │ │ - stm lr, {r0, r2, r8} │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r7, [pc, #36] @ bf4e0 <__cxa_atexit@plt+0xb132c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #7 │ │ │ │ + ldm r7, {r0, r2, r7} │ │ │ │ + str lr, [r3, #-16] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + stmdb r3, {r0, r1} │ │ │ │ + tst r7, #3 │ │ │ │ + beq b62f0 <__cxa_atexit@plt+0xa813c> │ │ │ │ + ldr r2, [pc, #84] @ b6308 <__cxa_atexit@plt+0xa8154> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r3, #-12] │ │ │ │ + str r2, [r3, #-16] │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b62f0 <__cxa_atexit@plt+0xa813c> │ │ │ │ + ldr r2, [pc, #56] @ b630c <__cxa_atexit@plt+0xa8158> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldrh r1, [r7, #3] │ │ │ │ + ldr r7, [r3, #-8] │ │ │ │ + str r2, [r3, #-16] │ │ │ │ + strh r1, [r3, #-8] │ │ │ │ tst r7, #3 │ │ │ │ - beq bf4c8 <__cxa_atexit@plt+0xb1314> │ │ │ │ - b bf4ec <__cxa_atexit@plt+0xb1338> │ │ │ │ + beq b62f0 <__cxa_atexit@plt+0xa813c> │ │ │ │ + b b63ac <__cxa_atexit@plt+0xa81f8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - addseq fp, r3, #248, 12 @ 0xf800000 │ │ │ │ - andeq r0, r0, r5, asr #7 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #256] @ bf5f4 <__cxa_atexit@plt+0xb1440> │ │ │ │ + ldr r3, [pc, #68] @ b6364 <__cxa_atexit@plt+0xa81b0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - stm r5, {r3, r8} │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq bf5ec <__cxa_atexit@plt+0xb1438> │ │ │ │ - ldr r3, [pc, #232] @ bf5f8 <__cxa_atexit@plt+0xb1444> │ │ │ │ + beq b635c <__cxa_atexit@plt+0xa81a8> │ │ │ │ + ldr r3, [pc, #40] @ b6368 <__cxa_atexit@plt+0xa81b4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r4, #812] @ 0x32c │ │ │ │ - ldr r1, [r4, #820] @ 0x334 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - str r0, [sp, #4] │ │ │ │ + ldrh r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [r2, #12] │ │ │ │ + strh r2, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b635c <__cxa_atexit@plt+0xa81a8> │ │ │ │ + b b63ac <__cxa_atexit@plt+0xa81f8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ b63a0 <__cxa_atexit@plt+0xa81ec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldrh r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + strh r2, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b6398 <__cxa_atexit@plt+0xa81e4> │ │ │ │ + b b63ac <__cxa_atexit@plt+0xa81f8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r2, [pc, #252] @ b64b4 <__cxa_atexit@plt+0xa8300> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #12]! │ │ │ │ + str r2, [r5] │ │ │ │ + str r9, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b64a8 <__cxa_atexit@plt+0xa82f4> │ │ │ │ + ldr r2, [r0, #812] @ 0x32c │ │ │ │ + ldr r1, [r0, #820] @ 0x334 │ │ │ │ + ldr lr, [pc, #212] @ b64b8 <__cxa_atexit@plt+0xa8304> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str lr, [r5, #12] │ │ │ │ + ldr r4, [r2, #12] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr fp, [r5, #-12] │ │ │ │ - ldmdb r5, {r9, sl} │ │ │ │ - str r5, [r3, #12] │ │ │ │ + ldrh r5, [r5, #8] │ │ │ │ + str r3, [r4, #12] │ │ │ │ add r6, r6, #4 │ │ │ │ str r6, [r1, #4] │ │ │ │ - ldr r5, [r1] │ │ │ │ - ldrd r0, [r2, #72] @ 0x48 │ │ │ │ - sub r6, r6, r5 │ │ │ │ - subs r0, r0, r6 │ │ │ │ - sbc r1, r1, #0 │ │ │ │ - strd r0, [r2, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r0, r4 │ │ │ │ + ldr r4, [r1] │ │ │ │ + ldrd sl, [r2, #72] @ 0x48 │ │ │ │ + sub r6, r6, r4 │ │ │ │ + subs r4, sl, r6 │ │ │ │ + sbc r1, fp, #0 │ │ │ │ + str r4, [r2, #72] @ 0x48 │ │ │ │ + str r1, [r2, #76] @ 0x4c │ │ │ │ + mov r4, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - ldr r5, [sp, #4] │ │ │ │ - str r5, [sp] │ │ │ │ - mov r0, r7 │ │ │ │ - mov r1, fp │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r6, r0 │ │ │ │ + mov r0, r8 │ │ │ │ + mov r1, r5 │ │ │ │ mov r2, r9 │ │ │ │ - mov r3, sl │ │ │ │ - blx r8 │ │ │ │ + mov r3, r7 │ │ │ │ + bl cf3c │ │ │ │ mov r7, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ + mov r0, r6 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r6, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ + ldr r2, [r6, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ + str r4, [r0, #828] @ 0x33c │ │ │ │ + ldr r4, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ + add r3, r4, r3, lsl #12 │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ + ldrd r8, [r6, #72] @ 0x48 │ │ │ │ + sub r4, r1, r4 │ │ │ │ + adds r4, r8, r4 │ │ │ │ adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ + str r4, [r6, #72] @ 0x48 │ │ │ │ + str r3, [r6, #76] @ 0x4c │ │ │ │ add fp, r2, #100 @ 0x64 │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #2 │ │ │ │ - andeq r0, r0, r8, ror #3 │ │ │ │ - andeq r0, r0, r5, ror #7 │ │ │ │ + ldr r1, [r7] │ │ │ │ + mov r4, r0 │ │ │ │ + bx r1 │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + andeq r0, r0, ip, asr #3 │ │ │ │ + andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ - ldr r4, [pc, #224] @ bf6f0 <__cxa_atexit@plt+0xb153c> │ │ │ │ + ldr r4, [pc, #216] @ b65a8 <__cxa_atexit@plt+0xa83f4> │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r0, #812] @ 0x32c │ │ │ │ - ldr fp, [r5, #20]! │ │ │ │ + ldr r8, [r5, #12]! │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ str r4, [r5] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr sl, [r5, #-16] │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldmdb r5, {r4, r9} │ │ │ │ + ldr r4, [r5, #-8] │ │ │ │ + ldrh r7, [r5, #-4] │ │ │ │ str r5, [r3, #12] │ │ │ │ ldr r5, [r0, #820] @ 0x334 │ │ │ │ add r6, r6, #4 │ │ │ │ str r6, [r5, #4] │ │ │ │ ldr r5, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -181507,25 +172210,24 @@ │ │ │ │ ldr r1, [r5, #76] @ 0x4c │ │ │ │ sub r6, r6, r3 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r1, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r5, r0 │ │ │ │ - str fp, [sp] │ │ │ │ - mov r0, r8 │ │ │ │ + mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - mov r2, r4 │ │ │ │ + mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ - blx sl │ │ │ │ + bl cf3c │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -181540,351 +172242,94 @@ │ │ │ │ str r6, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add fp, r2, #100 @ 0x64 │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc bf728 <__cxa_atexit@plt+0xb1574> │ │ │ │ - ldr r2, [pc, #28] @ bf734 <__cxa_atexit@plt+0xb1580> │ │ │ │ + bcc b65e0 <__cxa_atexit@plt+0xa842c> │ │ │ │ + ldr r2, [pc, #28] @ b65ec <__cxa_atexit@plt+0xa8438> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - addseq sl, r3, #108, 30 @ 0x1b0 │ │ │ │ - rsbseq r1, r8, #40, 14 @ 0xa00000 │ │ │ │ - andeq r0, r4, r2 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r6 │ │ │ │ - sub r8, r5, #16 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi bf7bc <__cxa_atexit@plt+0xb1608> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc bf7c8 <__cxa_atexit@plt+0xb1614> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #104] @ bf7d8 <__cxa_atexit@plt+0xb1624> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - str r2, [sp] │ │ │ │ - add ip, r7, #16 │ │ │ │ - ldm ip, {r1, r2, r9, ip} │ │ │ │ - sub lr, r6, #19 │ │ │ │ - str lr, [r5, #-12] │ │ │ │ - ldr r0, [pc, #68] @ bf7dc <__cxa_atexit@plt+0xb1628> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - ldr r5, [pc, #60] @ bf7e0 <__cxa_atexit@plt+0xb162c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - stmib r3, {r5, sl} │ │ │ │ - add lr, r3, #12 │ │ │ │ - stm lr, {r1, r2, r9, ip} │ │ │ │ - mov r5, r8 │ │ │ │ - ldr r8, [sp] │ │ │ │ - b 1ec4d34 <__cxa_atexit@plt+0x1eb6b80> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - addseq sl, r3, #68, 28 @ 0x440 │ │ │ │ - addseq sl, r3, #124, 28 @ 0x7c0 │ │ │ │ - @ instruction: 0xfffffcd0 │ │ │ │ - @ instruction: 0xfffffbe0 │ │ │ │ - andeq r0, r0, r6, lsl #15 │ │ │ │ - rsbseq r1, r8, #112, 12 @ 0x7000000 │ │ │ │ - andeq r0, r6, r0 │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r4, r4, #212 @ 0xd4 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi bf81c <__cxa_atexit@plt+0xb1668> │ │ │ │ - ldr r2, [pc, #36] @ bf834 <__cxa_atexit@plt+0xb1680> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r8, r9, sl} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1ec4cb4 <__cxa_atexit@plt+0x1eb6b00> │ │ │ │ - ldr r7, [pc, #20] @ bf838 <__cxa_atexit@plt+0xb1684> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - rsbseq r1, r8, #80, 12 @ 0x5000000 │ │ │ │ - rsbseq r1, r8, #36, 12 @ 0x2400000 │ │ │ │ - andeq r0, r0, r6, lsl #15 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc bf8bc <__cxa_atexit@plt+0xb1708> │ │ │ │ - ldr r2, [pc, #100] @ bf8c8 <__cxa_atexit@plt+0xb1714> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #96] @ bf8cc <__cxa_atexit@plt+0xb1718> │ │ │ │ + bcc b6648 <__cxa_atexit@plt+0xa8494> │ │ │ │ + ldr lr, [pc, #72] @ b6660 <__cxa_atexit@plt+0xa84ac> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [r5, #16]! │ │ │ │ - ldr r1, [pc, #88] @ bf8d0 <__cxa_atexit@plt+0xb171c> │ │ │ │ + ldr ip, [r5] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + sub r2, r6, #15 │ │ │ │ + ldr r1, [pc, #56] @ b6664 <__cxa_atexit@plt+0xa84b0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r3, #12]! │ │ │ │ - str lr, [r3, #-8] │ │ │ │ - sub r2, r6, #35 @ 0x23 │ │ │ │ - ldr lr, [r5, #8] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldmdb r5, {r0, r1} │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ + stm r5, {r1, r2} │ │ │ │ + str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - add r0, r3, #16 │ │ │ │ - stm r0, {r1, r8, r9, lr} │ │ │ │ - mov r8, r7 │ │ │ │ - b 3efd20 <__cxa_atexit@plt+0x3e1b6c> │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - @ instruction: 0xfffffedc │ │ │ │ - @ instruction: 0xfffffbc4 │ │ │ │ - addseq fp, r3, #140, 4 @ 0xc0000008 │ │ │ │ - rsbseq r1, r8, #148, 10 @ 0x25000000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi bf91c <__cxa_atexit@plt+0xb1768> │ │ │ │ - ldr r7, [pc, #52] @ bf92c <__cxa_atexit@plt+0xb1778> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq bf910 <__cxa_atexit@plt+0xb175c> │ │ │ │ - mov r7, sl │ │ │ │ - b bf940 <__cxa_atexit@plt+0xb178c> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ bf930 <__cxa_atexit@plt+0xb177c> │ │ │ │ + str ip, [r3, #12] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + ldr r7, [pc, #24] @ b6668 <__cxa_atexit@plt+0xa84b4> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsbseq r1, r8, #88, 10 @ 0x16000000 │ │ │ │ - rsbseq r1, r8, #56, 10 @ 0xe000000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #168] @ bf9f8 <__cxa_atexit@plt+0xb1844> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq bf9d0 <__cxa_atexit@plt+0xb181c> │ │ │ │ - ldr r0, [pc, #136] @ bf9fc <__cxa_atexit@plt+0xb1848> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - mov r3, r5 │ │ │ │ - str r0, [r3, #-8]! │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq bf9d0 <__cxa_atexit@plt+0xb181c> │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr lr, [r5, #12] │ │ │ │ - stmib r5, {r0, r2} │ │ │ │ - str r1, [r5, #12] │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi bf9dc <__cxa_atexit@plt+0xb1828> │ │ │ │ - ldr r0, [pc, #68] @ bfa04 <__cxa_atexit@plt+0xb1850> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r0, r7, r8, lr} │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r7 │ │ │ │ - b 1ec4cb4 <__cxa_atexit@plt+0x1eb6b00> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #28] @ bfa00 <__cxa_atexit@plt+0xb184c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmda r5, {r7, r8, lr} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - andeq r0, r0, r0, asr r1 │ │ │ │ - rsbseq r1, r8, #144, 8 @ 0x90000000 │ │ │ │ - @ instruction: 0xfffffe84 │ │ │ │ - rsbseq r1, r8, #100, 8 @ 0x64000000 │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #140] @ bfab0 <__cxa_atexit@plt+0xb18fc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq bfa84 <__cxa_atexit@plt+0xb18d0> │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - add lr, r5, #8 │ │ │ │ - ldm lr, {r0, r8, lr} │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi bfa90 <__cxa_atexit@plt+0xb18dc> │ │ │ │ - ldr r0, [pc, #72] @ bfab8 <__cxa_atexit@plt+0xb1904> │ │ │ │ - add r0, pc, r0 │ │ │ │ - sub r1, r5, #8 │ │ │ │ - stm r1, {r0, r7, r8, lr} │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r7 │ │ │ │ - b 1ec4cb4 <__cxa_atexit@plt+0x1eb6b00> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #28] @ bfab4 <__cxa_atexit@plt+0xb1900> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - sub r1, r5, #4 │ │ │ │ - stm r1, {r7, r8, lr} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - rsbseq r1, r8, #220, 6 @ 0x70000003 │ │ │ │ - @ instruction: 0xfffffdd4 │ │ │ │ - rsbseq r1, r8, #176, 6 @ 0xc0000002 │ │ │ │ - andeq r0, r0, r5, ror #5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - ldr lr, [r5, #20] │ │ │ │ - add r8, r5, #12 │ │ │ │ - stm r8, {r0, r2, r3} │ │ │ │ + @ instruction: 0xfffffc58 │ │ │ │ + addseq r4, r4, #8 │ │ │ │ + rsbseq r8, r8, #92, 8 @ 0x5c000000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi bfb0c <__cxa_atexit@plt+0xb1958> │ │ │ │ - ldr r0, [pc, #48] @ bfb28 <__cxa_atexit@plt+0xb1974> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r0, r7} │ │ │ │ - stmib r5, {r1, lr} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r7 │ │ │ │ - b 1ec4cb4 <__cxa_atexit@plt+0x1eb6b00> │ │ │ │ - ldr r3, [pc, #24] @ bfb2c <__cxa_atexit@plt+0xb1978> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r7, [r5] │ │ │ │ - stmib r5, {r1, lr} │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffd4c │ │ │ │ - rsbseq r1, r8, #96, 6 @ 0x80000001 │ │ │ │ - rsbseq r1, r8, #72, 6 @ 0x20000001 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi bfb74 <__cxa_atexit@plt+0xb19c0> │ │ │ │ - ldr r7, [pc, #48] @ bfb84 <__cxa_atexit@plt+0xb19d0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq bfb68 <__cxa_atexit@plt+0xb19b4> │ │ │ │ - mov r7, r8 │ │ │ │ - b bfb98 <__cxa_atexit@plt+0xb19e4> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ bfb88 <__cxa_atexit@plt+0xb19d4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq r1, r8, #20, 6 @ 0x50000000 │ │ │ │ - rsbseq r1, r8, #240, 4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #240] @ bfc98 <__cxa_atexit@plt+0xb1ae4> │ │ │ │ + bhi b6740 <__cxa_atexit@plt+0xa858c> │ │ │ │ + ldr r5, [r4, #812] @ 0x32c │ │ │ │ + ldr r2, [pc, #192] @ b6750 <__cxa_atexit@plt+0xa859c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ - ldr r7, [pc, #220] @ bfc9c <__cxa_atexit@plt+0xb1ae8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq bfc8c <__cxa_atexit@plt+0xb1ad8> │ │ │ │ - ldr r3, [r4, #812] @ 0x32c │ │ │ │ - ldr r2, [r4, #820] @ 0x334 │ │ │ │ - ldr r1, [pc, #200] @ bfca0 <__cxa_atexit@plt+0xb1aec> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldmda r5, {r8, r9} │ │ │ │ - str r1, [r5] │ │ │ │ - ldr r1, [r3, #12] │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - str r5, [r1, #12] │ │ │ │ + str r2, [r3] │ │ │ │ + ldr r5, [r5, #12] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + ldr r5, [r4, #820] @ 0x334 │ │ │ │ add r6, r6, #4 │ │ │ │ - str r6, [r2, #4] │ │ │ │ - ldr r5, [r2] │ │ │ │ - ldrd r0, [r3, #72] @ 0x48 │ │ │ │ - sub r6, r6, r5 │ │ │ │ + str r6, [r5, #4] │ │ │ │ + ldr r5, [r4, #812] @ 0x32c │ │ │ │ + ldr r3, [r4, #820] @ 0x334 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrd r0, [r5, #72] @ 0x48 │ │ │ │ + sub r6, r6, r3 │ │ │ │ subs r0, r0, r6 │ │ │ │ sbc r1, r1, #0 │ │ │ │ - strd r0, [r3, #72] @ 0x48 │ │ │ │ + strd r0, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ - mov r0, r9 │ │ │ │ - mov r1, r8 │ │ │ │ - blx sl │ │ │ │ + bl cd74 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -181899,169 +172344,88 @@ │ │ │ │ str r6, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add fp, r2, #100 @ 0x64 │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [pc, #12] @ b6754 <__cxa_atexit@plt+0xa85a0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - addseq sl, r3, #248, 30 @ 0x3e0 │ │ │ │ - @ instruction: 0x000001b0 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r4, [pc, #200] @ bfd80 <__cxa_atexit@plt+0xb1bcc> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [r0, #812] @ 0x32c │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - str r4, [r5] │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r4, [r5, #-4] │ │ │ │ - str r5, [r3, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r2, [r5, #72] @ 0x48 │ │ │ │ - ldr r1, [r5, #76] @ 0x4c │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r1, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r5, r0 │ │ │ │ - mov r0, r8 │ │ │ │ - mov r1, r4 │ │ │ │ - blx r9 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + rsbseq r8, r8, #104, 6 @ 0xa0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ bfda0 <__cxa_atexit@plt+0xb1bec> │ │ │ │ + ldr r7, [pc, #12] @ b6774 <__cxa_atexit@plt+0xa85c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - addseq sl, r3, #176, 16 @ 0xb00000 │ │ │ │ - rsbseq r1, r8, #224 @ 0xe0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + addseq r3, r4, #252, 28 @ 0xfc0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi bfde8 <__cxa_atexit@plt+0xb1c34> │ │ │ │ - ldr r7, [pc, #48] @ bfdf8 <__cxa_atexit@plt+0xb1c44> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq bfddc <__cxa_atexit@plt+0xb1c28> │ │ │ │ - mov r7, r8 │ │ │ │ - b bfb98 <__cxa_atexit@plt+0xb19e4> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ bfdfc <__cxa_atexit@plt+0xb1c48> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffdcc │ │ │ │ - rsbseq r1, r8, #160 @ 0xa0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi bfe44 <__cxa_atexit@plt+0xb1c90> │ │ │ │ - ldr r7, [pc, #52] @ bfe58 <__cxa_atexit@plt+0xb1ca4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - ldr r7, [pc, #44] @ bfe5c <__cxa_atexit@plt+0xb1ca8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq bfe3c <__cxa_atexit@plt+0xb1c88> │ │ │ │ - b bfe6c <__cxa_atexit@plt+0xb1cb8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ bfe60 <__cxa_atexit@plt+0xb1cac> │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b67b0 <__cxa_atexit@plt+0xa85fc> │ │ │ │ + ldr r2, [pc, #40] @ b67c0 <__cxa_atexit@plt+0xa860c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #36] @ b67c4 <__cxa_atexit@plt+0xa8610> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r2, r2, #1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + ldr r7, [pc, #16] @ b67c8 <__cxa_atexit@plt+0xa8614> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - addseq sl, r3, #140, 26 @ 0x2300 │ │ │ │ - rsbseq r1, r8, #84 @ 0x54 │ │ │ │ + rsbseq r8, r8, #24, 6 @ 0x60000000 │ │ │ │ + addseq r3, r4, #148, 28 @ 0x940 │ │ │ │ + rsbseq r8, r8, #252, 4 @ 0xc000000f │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #228] @ bff58 <__cxa_atexit@plt+0xb1da4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi b68c8 <__cxa_atexit@plt+0xa8714> │ │ │ │ + ldr r3, [pc, #228] @ b68d4 <__cxa_atexit@plt+0xa8720> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq bff50 <__cxa_atexit@plt+0xb1d9c> │ │ │ │ - ldr r2, [r4, #812] @ 0x32c │ │ │ │ - ldr r1, [r4, #820] @ 0x334 │ │ │ │ - ldr r5, [pc, #188] @ bff5c <__cxa_atexit@plt+0xb1da8> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r0, [r2, #12] │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - str r3, [r0, #12] │ │ │ │ - add r7, r6, #4 │ │ │ │ - str r7, [r1, #4] │ │ │ │ - ldr r6, [r1] │ │ │ │ - ldrd r0, [r2, #72] @ 0x48 │ │ │ │ - sub r7, r7, r6 │ │ │ │ - subs r0, r0, r7 │ │ │ │ + beq b68c0 <__cxa_atexit@plt+0xa870c> │ │ │ │ + ldr r3, [r4, #812] @ 0x32c │ │ │ │ + ldr r2, [r4, #820] @ 0x334 │ │ │ │ + ldr r1, [pc, #200] @ b68d8 <__cxa_atexit@plt+0xa8724> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r1, [r5] │ │ │ │ + str r5, [r0, #12] │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r2, #4] │ │ │ │ + ldr r5, [r2] │ │ │ │ + ldrd r0, [r3, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r0, r0, r6 │ │ │ │ sbc r1, r1, #0 │ │ │ │ - strd r0, [r2, #72] @ 0x48 │ │ │ │ + strd r0, [r3, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - blx r8 │ │ │ │ + mov r0, r7 │ │ │ │ + bl ce40 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -182078,25 +172442,27 @@ │ │ │ │ add fp, r2, #100 @ 0x64 │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - muleq r0, ip, r1 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, r4, lsr #3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ - ldr r4, [pc, #192] @ c0034 <__cxa_atexit@plt+0xb1e80> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [r0, #812] @ 0x32c │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - str r4, [r5] │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ + ldr r4, [r4, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #184] @ b69ac <__cxa_atexit@plt+0xa87f8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [r4, #12] │ │ │ │ ldr r4, [r7, #3] │ │ │ │ str r5, [r3, #12] │ │ │ │ ldr r7, [r0, #820] @ 0x334 │ │ │ │ add r6, r6, #4 │ │ │ │ str r6, [r7, #4] │ │ │ │ ldr r7, [r0, #812] @ 0x32c │ │ │ │ ldr r5, [r0, #820] @ 0x334 │ │ │ │ @@ -182104,21 +172470,21 @@ │ │ │ │ ldrd r2, [r7, #72] @ 0x48 │ │ │ │ sub r6, r6, r5 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r3, #0 │ │ │ │ strd r2, [r7, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - blx r8 │ │ │ │ + bl ce40 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -182133,465 +172499,95 @@ │ │ │ │ str r6, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add fp, r2, #100 @ 0x64 │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc c006c <__cxa_atexit@plt+0xb1eb8> │ │ │ │ - ldr r2, [pc, #28] @ c0078 <__cxa_atexit@plt+0xb1ec4> │ │ │ │ + bcc b69e4 <__cxa_atexit@plt+0xa8830> │ │ │ │ + ldr r2, [pc, #28] @ b69f0 <__cxa_atexit@plt+0xa883c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - addseq sl, r3, #40, 12 @ 0x2800000 │ │ │ │ - rsbseq r0, r8, #52, 28 @ 0x340 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c00b8 <__cxa_atexit@plt+0xb1f04> │ │ │ │ - ldr r2, [pc, #32] @ c00c0 <__cxa_atexit@plt+0xb1f0c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r7, [pc, #20] @ c00c4 <__cxa_atexit@plt+0xb1f10> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - addseq sl, r3, #28, 12 @ 0x1c00000 │ │ │ │ - rsbseq r0, r8, #220, 26 @ 0x3700 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #40] @ c0104 <__cxa_atexit@plt+0xb1f50> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c00fc <__cxa_atexit@plt+0xb1f48> │ │ │ │ - ldr r3, [pc, #24] @ c0108 <__cxa_atexit@plt+0xb1f54> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3efb28 <__cxa_atexit@plt+0x3e1974> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - rsbseq r0, r8, #152, 26 @ 0x2600 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ c012c <__cxa_atexit@plt+0xb1f78> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3efb28 <__cxa_atexit@plt+0x3e1974> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - rsbseq r0, r8, #116, 26 @ 0x1d00 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ c0160 <__cxa_atexit@plt+0xb1fac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #4]! │ │ │ │ - ldr r2, [pc, #20] @ c0164 <__cxa_atexit@plt+0xb1fb0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - add sl, r2, #2 │ │ │ │ - mov r8, r7 │ │ │ │ - b 3efb30 <__cxa_atexit@plt+0x3e197c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - rsbseq r0, r8, #80, 26 @ 0x1400 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - rsbseq r0, r8, #56, 26 @ 0xe00 │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r3, r4, #208, 24 @ 0xd000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c01cc <__cxa_atexit@plt+0xb2018> │ │ │ │ + bhi b6a44 <__cxa_atexit@plt+0xa8890> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc c01d4 <__cxa_atexit@plt+0xb2020> │ │ │ │ - ldr r1, [pc, #64] @ c01f0 <__cxa_atexit@plt+0xb203c> │ │ │ │ + bcc b6a4c <__cxa_atexit@plt+0xa8898> │ │ │ │ + ldr r1, [pc, #64] @ b6a68 <__cxa_atexit@plt+0xa88b4> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ c01f4 <__cxa_atexit@plt+0xb2040> │ │ │ │ + ldr r0, [pc, #60] @ b6a6c <__cxa_atexit@plt+0xa88b8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r2, {r1, r9} │ │ │ │ sub r2, r6, #3 │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 1ec4d34 <__cxa_atexit@plt+0x1eb6b80> │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ mov r6, r2 │ │ │ │ - b c01dc <__cxa_atexit@plt+0xb2028> │ │ │ │ + b b6a54 <__cxa_atexit@plt+0xa88a0> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ c01ec <__cxa_atexit@plt+0xb2038> │ │ │ │ + ldr r7, [pc, #8] @ b6a64 <__cxa_atexit@plt+0xa88b0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rsbseq r0, r8, #232, 24 @ 0xe800 │ │ │ │ - @ instruction: 0xfffffed8 │ │ │ │ - addseq sl, r3, #92, 8 @ 0x5c000000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ c0218 <__cxa_atexit@plt+0xb2064> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - mov r8, #0 │ │ │ │ - b 3efa68 <__cxa_atexit@plt+0x3e18b4> │ │ │ │ - addseq sl, r3, #200, 6 @ 0x20000003 │ │ │ │ - rsbseq r0, r8, #80, 26 @ 0x1400 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r1, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi c0568 <__cxa_atexit@plt+0xb23b4> │ │ │ │ - ldr r6, [pc, #852] @ c0594 <__cxa_atexit@plt+0xb23e0> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r6, [r5, #-8]! │ │ │ │ - ldr r3, [r7, #8] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - cmp r3, #102 @ 0x66 │ │ │ │ - bhi c04fc <__cxa_atexit@plt+0xb2348> │ │ │ │ - add r6, pc, #4 │ │ │ │ - ldr r1, [r6, r3, lsl #2] │ │ │ │ - add pc, r6, r1 │ │ │ │ - muleq r0, ip, r1 │ │ │ │ - andeq r0, r0, r0, asr #4 │ │ │ │ - andeq r0, r0, r0, ror #3 │ │ │ │ - andeq r0, r0, r4, lsr r2 │ │ │ │ - andeq r0, r0, ip, ror #3 │ │ │ │ - andeq r0, r0, ip, lsl r2 │ │ │ │ - andeq r0, r0, r4, asr r2 │ │ │ │ - andeq r0, r0, r0, ror #4 │ │ │ │ - muleq r0, r0, r2 │ │ │ │ - andeq r0, r0, r4, lsl #5 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r8, lsr #4 │ │ │ │ - andeq r0, r0, r4, lsl #4 │ │ │ │ - andeq r0, r0, r8, asr #3 │ │ │ │ - andeq r0, r0, ip, ror #4 │ │ │ │ - andeq r0, r0, r8, ror r2 │ │ │ │ - andeq r0, r0, r8, ror #5 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0x000001b0 │ │ │ │ - andeq r0, r0, r0, lsl r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x000001bc │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - ldr r7, [pc, #408] @ c059c <__cxa_atexit@plt+0xb23e8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - mov r6, r9 │ │ │ │ - b 3efaf8 <__cxa_atexit@plt+0x3e1944> │ │ │ │ - ldr r7, [pc, #460] @ c05e4 <__cxa_atexit@plt+0xb2430> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b c055c <__cxa_atexit@plt+0xb23a8> │ │ │ │ - ldr r7, [pc, #460] @ c05f0 <__cxa_atexit@plt+0xb243c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b c055c <__cxa_atexit@plt+0xb23a8> │ │ │ │ - ldr r7, [pc, #416] @ c05d0 <__cxa_atexit@plt+0xb241c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b c055c <__cxa_atexit@plt+0xb23a8> │ │ │ │ - ldr r7, [pc, #392] @ c05c4 <__cxa_atexit@plt+0xb2410> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b c055c <__cxa_atexit@plt+0xb23a8> │ │ │ │ - ldr r7, [pc, #348] @ c05a4 <__cxa_atexit@plt+0xb23f0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b c055c <__cxa_atexit@plt+0xb23a8> │ │ │ │ - ldr r7, [pc, #344] @ c05ac <__cxa_atexit@plt+0xb23f8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b c055c <__cxa_atexit@plt+0xb23a8> │ │ │ │ - ldr r7, [pc, #404] @ c05f4 <__cxa_atexit@plt+0xb2440> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b c055c <__cxa_atexit@plt+0xb23a8> │ │ │ │ - ldr r7, [pc, #352] @ c05cc <__cxa_atexit@plt+0xb2418> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b c055c <__cxa_atexit@plt+0xb23a8> │ │ │ │ - ldr r7, [pc, #368] @ c05e8 <__cxa_atexit@plt+0xb2434> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b c055c <__cxa_atexit@plt+0xb23a8> │ │ │ │ - ldr r7, [pc, #300] @ c05b0 <__cxa_atexit@plt+0xb23fc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b c055c <__cxa_atexit@plt+0xb23a8> │ │ │ │ - ldr r7, [pc, #312] @ c05c8 <__cxa_atexit@plt+0xb2414> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b c055c <__cxa_atexit@plt+0xb23a8> │ │ │ │ - ldr r7, [pc, #268] @ c05a8 <__cxa_atexit@plt+0xb23f4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b c055c <__cxa_atexit@plt+0xb23a8> │ │ │ │ - ldr r7, [pc, #248] @ c05a0 <__cxa_atexit@plt+0xb23ec> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - mov r6, r9 │ │ │ │ - b 3efaf8 <__cxa_atexit@plt+0x3e1944> │ │ │ │ - ldr r7, [pc, #248] @ c05b4 <__cxa_atexit@plt+0xb2400> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b c055c <__cxa_atexit@plt+0xb23a8> │ │ │ │ - ldr r7, [pc, #240] @ c05b8 <__cxa_atexit@plt+0xb2404> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b c055c <__cxa_atexit@plt+0xb23a8> │ │ │ │ - ldr r7, [pc, #256] @ c05d4 <__cxa_atexit@plt+0xb2420> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b c055c <__cxa_atexit@plt+0xb23a8> │ │ │ │ - ldr r7, [pc, #248] @ c05d8 <__cxa_atexit@plt+0xb2424> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b c055c <__cxa_atexit@plt+0xb23a8> │ │ │ │ - ldr r7, [pc, #212] @ c05c0 <__cxa_atexit@plt+0xb240c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b c055c <__cxa_atexit@plt+0xb23a8> │ │ │ │ - ldr r7, [pc, #196] @ c05bc <__cxa_atexit@plt+0xb2408> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b c055c <__cxa_atexit@plt+0xb23a8> │ │ │ │ - str r3, [r2] │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r5, r6 │ │ │ │ - bcc c0574 <__cxa_atexit@plt+0xb23c0> │ │ │ │ - ldr r5, [pc, #224] @ c05f8 <__cxa_atexit@plt+0xb2444> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #220] @ c05fc <__cxa_atexit@plt+0xb2448> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #216] @ c0600 <__cxa_atexit@plt+0xb244c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r5, [r2] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r3, [r9, #8] │ │ │ │ - mov r5, r2 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r7, [pc, #156] @ c05e0 <__cxa_atexit@plt+0xb242c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b c055c <__cxa_atexit@plt+0xb23a8> │ │ │ │ - ldr r7, [pc, #140] @ c05dc <__cxa_atexit@plt+0xb2428> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b c055c <__cxa_atexit@plt+0xb23a8> │ │ │ │ - ldr r7, [pc, #144] @ c05ec <__cxa_atexit@plt+0xb2438> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - mov r6, r9 │ │ │ │ - b 3efaf8 <__cxa_atexit@plt+0x3e1944> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ c0598 <__cxa_atexit@plt+0xb23e4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r2] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - addseq sl, r3, #116, 6 @ 0xd0000001 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - addseq sl, r3, #188, 14 @ 0x2f00000 │ │ │ │ - addseq sl, r3, #28, 14 @ 0x700000 │ │ │ │ - addseq sl, r3, #128, 14 @ 0x2000000 │ │ │ │ - addseq sl, r3, #48, 14 @ 0xc00000 │ │ │ │ - addseq sl, r3, #124, 14 @ 0x1f00000 │ │ │ │ - addseq sl, r3, #80, 14 @ 0x1400000 │ │ │ │ - addseq sl, r3, #28, 14 @ 0x700000 │ │ │ │ - addseq sl, r3, #20, 14 @ 0x500000 │ │ │ │ - addseq sl, r3, #232, 12 @ 0xe800000 │ │ │ │ - addseq sl, r3, #248, 12 @ 0xf800000 │ │ │ │ - addseq sl, r3, #172, 14 @ 0x2b00000 │ │ │ │ - addseq sl, r3, #92, 14 @ 0x1700000 │ │ │ │ - addseq sl, r3, #132, 14 @ 0x2100000 │ │ │ │ - addseq sl, r3, #196, 14 @ 0x3100000 │ │ │ │ - addseq sl, r3, #36, 14 @ 0x900000 │ │ │ │ - addseq sl, r3, #28, 14 @ 0x700000 │ │ │ │ - addseq sl, r3, #176, 12 @ 0xb000000 │ │ │ │ - addseq sl, r3, #192, 12 @ 0xc000000 │ │ │ │ - addseq sl, r3, #240, 14 @ 0x3c00000 │ │ │ │ - addseq sl, r3, #148, 14 @ 0x2500000 │ │ │ │ - addseq sl, r3, #180, 12 @ 0xb400000 │ │ │ │ - addseq sl, r3, #240, 14 @ 0x3c00000 │ │ │ │ - addseq sl, r3, #184, 14 @ 0x2e00000 │ │ │ │ - andeq r0, r0, r8, ror #2 │ │ │ │ - @ instruction: 0xfffffcdc │ │ │ │ - subseq r1, lr, #1654784 @ 0x194000 │ │ │ │ - rsbseq r0, r8, #104, 18 @ 0x1a0000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc c0650 <__cxa_atexit@plt+0xb249c> │ │ │ │ - ldr r3, [pc, #56] @ c0668 <__cxa_atexit@plt+0xb24b4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ c066c <__cxa_atexit@plt+0xb24b8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #48] @ c0670 <__cxa_atexit@plt+0xb24bc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r7, [r9, #8] │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r3, [pc, #28] @ c0674 <__cxa_atexit@plt+0xb24c0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0xfffffbc4 │ │ │ │ - subseq r1, lr, #5046272 @ 0x4d0000 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - rsbseq r0, r8, #244, 16 @ 0xf40000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ c069c <__cxa_atexit@plt+0xb24e8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r9, r7 │ │ │ │ - b 3efc98 <__cxa_atexit@plt+0x3e1ae4> │ │ │ │ - rsbseq r0, r8, #212, 16 @ 0xd40000 │ │ │ │ + rsbseq r8, r8, #92 @ 0x5c │ │ │ │ + @ instruction: 0xfffffdac │ │ │ │ + addseq r3, r4, #4, 24 @ 0x400 │ │ │ │ andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi c07a0 <__cxa_atexit@plt+0xb25ec> │ │ │ │ - ldr r7, [pc, #240] @ c07b4 <__cxa_atexit@plt+0xb2600> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #232] @ c07b8 <__cxa_atexit@plt+0xb2604> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c0798 <__cxa_atexit@plt+0xb25e4> │ │ │ │ - ldr r3, [r4, #812] @ 0x32c │ │ │ │ - ldr r2, [r4, #820] @ 0x334 │ │ │ │ - ldr r1, [pc, #212] @ c07bc <__cxa_atexit@plt+0xb2608> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r3, #12] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r1, [r5] │ │ │ │ - str r5, [r0, #12] │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi b6b48 <__cxa_atexit@plt+0xa8994> │ │ │ │ + ldr r5, [r4, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #196] @ b6b58 <__cxa_atexit@plt+0xa89a4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + ldr r5, [r5, #12] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r7, [r4, #820] @ 0x334 │ │ │ │ add r6, r6, #4 │ │ │ │ - str r6, [r2, #4] │ │ │ │ - ldr r5, [r2] │ │ │ │ - ldrd r0, [r3, #72] @ 0x48 │ │ │ │ + str r6, [r7, #4] │ │ │ │ + ldr r7, [r4, #812] @ 0x32c │ │ │ │ + ldr r5, [r4, #820] @ 0x334 │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldrd r0, [r7, #72] @ 0x48 │ │ │ │ sub r6, r6, r5 │ │ │ │ subs r0, r0, r6 │ │ │ │ sbc r1, r1, #0 │ │ │ │ - strd r0, [r3, #72] @ 0x48 │ │ │ │ + strd r0, [r7, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ - mov r0, #122 @ 0x7a │ │ │ │ - blx r7 │ │ │ │ + bl cfd8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -182606,27080 +172602,26423 @@ │ │ │ │ str r6, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add fp, r2, #100 @ 0x64 │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ c07c0 <__cxa_atexit@plt+0xb260c> │ │ │ │ + ldr r7, [pc, #12] @ b6b5c <__cxa_atexit@plt+0xa89a8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - addseq sl, r3, #244 @ 0xf4 │ │ │ │ - @ instruction: 0x000001bc │ │ │ │ - rsbseq r0, r8, #220, 14 @ 0x3700000 │ │ │ │ - rsbseq r0, r8, #168, 14 @ 0x2a00000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r4, [r4, #812] @ 0x32c │ │ │ │ - ldr r3, [pc, #184] @ c0898 <__cxa_atexit@plt+0xb26e4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r4, [r4, #12] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r5, [r4, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r4, [r0, #820] @ 0x334 │ │ │ │ - ldr r4, [r4] │ │ │ │ - ldrd r2, [r5, #72] @ 0x48 │ │ │ │ - sub r6, r6, r4 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r3, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, #122 @ 0x7a │ │ │ │ - blx r7 │ │ │ │ - mov r7, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - rsbseq r0, r8, #208, 12 @ 0xd000000 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + rsbseq r7, r8, #108, 30 @ 0x1b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc c08d8 <__cxa_atexit@plt+0xb2724> │ │ │ │ - ldr r2, [pc, #32] @ c08e4 <__cxa_atexit@plt+0xb2730> │ │ │ │ - add r2, pc, r2 │ │ │ │ + bcc b6b94 <__cxa_atexit@plt+0xa89e0> │ │ │ │ + ldr r2, [pc, #28] @ b6ba0 <__cxa_atexit@plt+0xa89ec> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - mov r7, r3 │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - @ instruction: 0xfffff960 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi c092c <__cxa_atexit@plt+0xb2778> │ │ │ │ - ldr r7, [pc, #52] @ c0940 <__cxa_atexit@plt+0xb278c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - ldr r7, [pc, #44] @ c0944 <__cxa_atexit@plt+0xb2790> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c0924 <__cxa_atexit@plt+0xb2770> │ │ │ │ - b c0954 <__cxa_atexit@plt+0xb27a0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ c0948 <__cxa_atexit@plt+0xb2794> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - addseq sl, r3, #4, 6 @ 0x10000000 │ │ │ │ - rsbseq r0, r8, #96, 12 @ 0x6000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r3, [r5, #4]! │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq c09a4 <__cxa_atexit@plt+0xb27f0> │ │ │ │ - mov r4, #0 │ │ │ │ - cmp r2, #3 │ │ │ │ - bne c09a8 <__cxa_atexit@plt+0xb27f4> │ │ │ │ - bic r4, r3, #3 │ │ │ │ - ldr r4, [r4] │ │ │ │ - ldrh r4, [r4, #-2] │ │ │ │ - sub r4, r4, #3 │ │ │ │ - uxth r3, r4 │ │ │ │ - mov r4, #2 │ │ │ │ - cmp r3, #20 │ │ │ │ - ldrcc r4, [pc, #204] @ c0a68 <__cxa_atexit@plt+0xb28b4> │ │ │ │ - addcc r4, pc, r4 │ │ │ │ - ldrcc r4, [r4, r3, lsl #2] │ │ │ │ - b c09a8 <__cxa_atexit@plt+0xb27f4> │ │ │ │ - mov r4, #1 │ │ │ │ - ldr r3, [r0, #812] @ 0x32c │ │ │ │ - ldr r2, [pc, #184] @ c0a6c <__cxa_atexit@plt+0xb28b8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ - str r5, [r3, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r2, [r5, #72] @ 0x48 │ │ │ │ - ldr r1, [r5, #76] @ 0x4c │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r1, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r5, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - blx r8 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - subseq r1, lr, #136, 28 @ 0x880 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - rsbseq r0, r8, #8, 10 @ 0x2000000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r3, r4, #184, 26 @ 0x2e00 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi c0b0c <__cxa_atexit@plt+0xb2958> │ │ │ │ - ldr r7, [pc, #140] @ c0b30 <__cxa_atexit@plt+0xb297c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2] │ │ │ │ - tst r8, #3 │ │ │ │ - beq c0af0 <__cxa_atexit@plt+0xb293c> │ │ │ │ - ldr r7, [pc, #124] @ c0b34 <__cxa_atexit@plt+0xb2980> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r3, r5, #12 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c0b1c <__cxa_atexit@plt+0xb2968> │ │ │ │ - ldr r7, [pc, #104] @ c0b38 <__cxa_atexit@plt+0xb2984> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - ldr r7, [pc, #92] @ c0b3c <__cxa_atexit@plt+0xb2988> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c0b00 <__cxa_atexit@plt+0xb294c> │ │ │ │ - mov r5, r3 │ │ │ │ - b c0954 <__cxa_atexit@plt+0xb27a0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + bhi b6bdc <__cxa_atexit@plt+0xa8a28> │ │ │ │ + ldr r2, [pc, #40] @ b6bec <__cxa_atexit@plt+0xa8a38> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #36] @ b6bf0 <__cxa_atexit@plt+0xa8a3c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r2, r2, #1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ c0b44 <__cxa_atexit@plt+0xb2990> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ c0b40 <__cxa_atexit@plt+0xb298c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - @ instruction: 0xfffffe80 │ │ │ │ - addseq sl, r3, #60, 2 │ │ │ │ - rsbseq r0, r8, #112, 8 @ 0x70000000 │ │ │ │ - rsbseq r0, r8, #140, 8 @ 0x8c000000 │ │ │ │ - rsbseq r0, r8, #68, 8 @ 0x44000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [pc, #72] @ c0bac <__cxa_atexit@plt+0xb29f8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5], #-8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi c0b98 <__cxa_atexit@plt+0xb29e4> │ │ │ │ - ldr r7, [pc, #56] @ c0bb0 <__cxa_atexit@plt+0xb29fc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - ldr r7, [pc, #48] @ c0bb4 <__cxa_atexit@plt+0xb2a00> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c0b90 <__cxa_atexit@plt+0xb29dc> │ │ │ │ - b c0954 <__cxa_atexit@plt+0xb27a0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ c0bb8 <__cxa_atexit@plt+0xb2a04> │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + ldr r7, [pc, #16] @ b6bf4 <__cxa_atexit@plt+0xa8a40> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0xfffffdd8 │ │ │ │ - addseq sl, r3, #152 @ 0x98 │ │ │ │ - rsbseq r0, r8, #244, 6 @ 0xd0000003 │ │ │ │ + rsbseq r7, r8, #248, 28 @ 0xf80 │ │ │ │ + addseq r3, r4, #104, 20 @ 0x68000 │ │ │ │ + rsbseq r7, r8, #220, 28 @ 0xdc0 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ c0bd8 <__cxa_atexit@plt+0xb2a24> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - addseq r9, r3, #120, 20 @ 0x78000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi c0c20 <__cxa_atexit@plt+0xb2a6c> │ │ │ │ - ldr r7, [pc, #52] @ c0c34 <__cxa_atexit@plt+0xb2a80> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - ldr r7, [pc, #44] @ c0c38 <__cxa_atexit@plt+0xb2a84> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c0c18 <__cxa_atexit@plt+0xb2a64> │ │ │ │ - b c0c48 <__cxa_atexit@plt+0xb2a94> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc b6c38 <__cxa_atexit@plt+0xa8a84> │ │ │ │ + ldr r3, [pc, #48] @ b6c50 <__cxa_atexit@plt+0xa8a9c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r7, {r3, r8, r9, sl} │ │ │ │ + str r2, [r7, #20] │ │ │ │ + sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ c0c3c <__cxa_atexit@plt+0xb2a88> │ │ │ │ + ldr r7, [pc, #20] @ b6c54 <__cxa_atexit@plt+0xa8aa0> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - addseq sl, r3, #20 │ │ │ │ - rsbseq r0, r8, #144, 6 @ 0x40000002 │ │ │ │ + addseq r3, r4, #96, 26 @ 0x1800 │ │ │ │ + rsbseq r7, r8, #132, 28 @ 0x840 │ │ │ │ + subseq r8, lr, #95232 @ 0x17400 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #224] @ c0d30 <__cxa_atexit@plt+0xb2b7c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c0d28 <__cxa_atexit@plt+0xb2b74> │ │ │ │ - ldr r2, [r4, #812] @ 0x32c │ │ │ │ - ldr r1, [r4, #820] @ 0x334 │ │ │ │ - ldr r5, [pc, #184] @ c0d34 <__cxa_atexit@plt+0xb2b80> │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + push {r4, r5, r6, r7, lr} │ │ │ │ + sub sp, sp, #20 │ │ │ │ + mov r7, r2 │ │ │ │ + mov r4, r3 │ │ │ │ + ldr r6, [pc, #148] @ b6d1c <__cxa_atexit@plt+0xa8b68> │ │ │ │ + add r6, pc, r6 │ │ │ │ + bl 3c21e4 <__cxa_atexit@plt+0x3b4030> │ │ │ │ + mov r5, r0 │ │ │ │ + str r0, [sp, #12] │ │ │ │ + cmp r4, #0 │ │ │ │ + beq b6cb0 <__cxa_atexit@plt+0xa8afc> │ │ │ │ + sub r4, r4, #1 │ │ │ │ + ldr r3, [pc, #120] @ b6d20 <__cxa_atexit@plt+0xa8b6c> │ │ │ │ + ldr r3, [r6, r3] │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldr r4, [r3, r4, lsl #2] │ │ │ │ + ldr r3, [r7] │ │ │ │ + ldr r1, [r3] │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c21ec <__cxa_atexit@plt+0x3b4038> │ │ │ │ + mov r2, r0 │ │ │ │ + mov r1, r4 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c21f4 <__cxa_atexit@plt+0x3b4040> │ │ │ │ + mov r2, r0 │ │ │ │ + ldr r3, [pc, #72] @ b6d24 <__cxa_atexit@plt+0xa8b70> │ │ │ │ + ldr r3, [r6, r3] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + mov r1, r3 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c21f4 <__cxa_atexit@plt+0x3b4040> │ │ │ │ + mov r1, r0 │ │ │ │ + add r2, sp, #8 │ │ │ │ + add r0, sp, #12 │ │ │ │ + bl 3c21fc <__cxa_atexit@plt+0x3b4048> │ │ │ │ + ldr r1, [sp, #12] │ │ │ │ + ldr r0, [pc, #32] @ b6d28 <__cxa_atexit@plt+0xa8b74> │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl 3c2204 <__cxa_atexit@plt+0x3b4050> │ │ │ │ + ldr r0, [sp, #12] │ │ │ │ + bl 3c220c <__cxa_atexit@plt+0x3b4058> │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {r4, r5, r6, r7, pc} │ │ │ │ + addseq r7, r4, #92, 6 @ 0x70000001 │ │ │ │ + @ instruction: 0xffffc9b4 │ │ │ │ + @ instruction: 0xffffc9b8 │ │ │ │ + subseq r8, lr, #244, 20 @ 0xf4000 │ │ │ │ + push {r4, r5, lr} │ │ │ │ + sub sp, sp, #20 │ │ │ │ + mov r4, r3 │ │ │ │ + ldr r5, [pc, #108] @ b6dac <__cxa_atexit@plt+0xa8bf8> │ │ │ │ add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r0, [r2, #12] │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - str r3, [r0, #12] │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r1, #4] │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldrd r0, [r2, #72] @ 0x48 │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r0, r0, r6 │ │ │ │ - sbc r1, r1, #0 │ │ │ │ - strd r0, [r2, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c21e4 <__cxa_atexit@plt+0x3b4030> │ │ │ │ + str r0, [sp, #12] │ │ │ │ + cmp r4, #0 │ │ │ │ + beq b6d64 <__cxa_atexit@plt+0xa8bb0> │ │ │ │ + sub r4, r4, #1 │ │ │ │ + ldr r3, [pc, #84] @ b6db0 <__cxa_atexit@plt+0xa8bfc> │ │ │ │ + ldr r3, [r5, r3] │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldr r4, [r3, r4, lsl #2] │ │ │ │ + ldr r3, [pc, #72] @ b6db4 <__cxa_atexit@plt+0xa8c00> │ │ │ │ + ldr r3, [r5, r3] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + mov r2, r4 │ │ │ │ + mov r1, r3 │ │ │ │ + bl 3c21f4 <__cxa_atexit@plt+0x3b4040> │ │ │ │ + mov r1, r0 │ │ │ │ + add r2, sp, #8 │ │ │ │ + add r0, sp, #12 │ │ │ │ + bl 3c21fc <__cxa_atexit@plt+0x3b4048> │ │ │ │ + ldr r1, [sp, #12] │ │ │ │ + ldr r0, [pc, #32] @ b6db8 <__cxa_atexit@plt+0xa8c04> │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl 3c2204 <__cxa_atexit@plt+0x3b4050> │ │ │ │ + ldr r0, [sp, #12] │ │ │ │ + bl 3c220c <__cxa_atexit@plt+0x3b4058> │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {r4, r5, pc} │ │ │ │ + addseq r7, r4, #164, 4 @ 0x4000000a │ │ │ │ + @ instruction: 0xffffc9b4 │ │ │ │ + @ instruction: 0xffffc9b8 │ │ │ │ + subseq r8, lr, #12, 22 @ 0x3000 │ │ │ │ + push {r4, r5, r6, r7, lr} │ │ │ │ + sub sp, sp, #20 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r4, r3 │ │ │ │ + ldr r7, [pc, #184] @ b6e8c <__cxa_atexit@plt+0xa8cd8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + bl 3c21e4 <__cxa_atexit@plt+0x3b4030> │ │ │ │ + mov r5, r0 │ │ │ │ + str r0, [sp, #12] │ │ │ │ + cmp r4, #0 │ │ │ │ + beq b6dfc <__cxa_atexit@plt+0xa8c48> │ │ │ │ + sub r4, r4, #1 │ │ │ │ + ldr r3, [pc, #156] @ b6e90 <__cxa_atexit@plt+0xa8cdc> │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldr r4, [r3, r4, lsl #2] │ │ │ │ + ldr r3, [r6] │ │ │ │ + ldr r1, [r3] │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c21ec <__cxa_atexit@plt+0x3b4038> │ │ │ │ + mov r2, r0 │ │ │ │ + mov r1, r4 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c21f4 <__cxa_atexit@plt+0x3b4040> │ │ │ │ mov r4, r0 │ │ │ │ + ldr r3, [r6, #4] │ │ │ │ + ldr r1, [r3] │ │ │ │ + ldr r0, [sp, #12] │ │ │ │ + bl 3c2214 <__cxa_atexit@plt+0x3b4060> │ │ │ │ + mov r2, r0 │ │ │ │ + mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - blx r8 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ + bl 3c21f4 <__cxa_atexit@plt+0x3b4040> │ │ │ │ + mov r2, r0 │ │ │ │ + ldr r3, [pc, #72] @ b6e94 <__cxa_atexit@plt+0xa8ce0> │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + mov r1, r3 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c21f4 <__cxa_atexit@plt+0x3b4040> │ │ │ │ + mov r1, r0 │ │ │ │ + add r2, sp, #8 │ │ │ │ + add r0, sp, #12 │ │ │ │ + bl 3c21fc <__cxa_atexit@plt+0x3b4048> │ │ │ │ + ldr r1, [sp, #12] │ │ │ │ + ldr r0, [pc, #32] @ b6e98 <__cxa_atexit@plt+0xa8ce4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl 3c2204 <__cxa_atexit@plt+0x3b4050> │ │ │ │ + ldr r0, [sp, #12] │ │ │ │ + bl 3c220c <__cxa_atexit@plt+0x3b4058> │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {r4, r5, r6, r7, pc} │ │ │ │ + addseq r7, r4, #16, 4 │ │ │ │ + @ instruction: 0xffffc9b4 │ │ │ │ + @ instruction: 0xffffc9b8 │ │ │ │ + subseq r8, lr, #204, 20 @ 0xcc000 │ │ │ │ + push {r4, r5, r6, r7, lr} │ │ │ │ + sub sp, sp, #20 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r5, r3 │ │ │ │ + ldr r7, [pc, #256] @ b6fb4 <__cxa_atexit@plt+0xa8e00> │ │ │ │ + add r7, pc, r7 │ │ │ │ + bl 3c21e4 <__cxa_atexit@plt+0x3b4030> │ │ │ │ mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - muleq r0, r8, r1 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r4, [pc, #192] @ c0e0c <__cxa_atexit@plt+0xb2c58> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [r0, #812] @ 0x32c │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - str r4, [r5] │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ - ldr r4, [r7, #3] │ │ │ │ - str r5, [r3, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ + str r0, [sp, #12] │ │ │ │ + cmp r5, #0 │ │ │ │ + beq b6edc <__cxa_atexit@plt+0xa8d28> │ │ │ │ + sub r5, r5, #1 │ │ │ │ + ldr r3, [pc, #228] @ b6fb8 <__cxa_atexit@plt+0xa8e04> │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r2, [r5, #72] @ 0x48 │ │ │ │ - ldr r1, [r5, #76] @ 0x4c │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r1, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + ldr r5, [r3, r5, lsl #2] │ │ │ │ + ldr r3, [r6] │ │ │ │ + ldr r1, [r3] │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3c21ec <__cxa_atexit@plt+0x3b4038> │ │ │ │ + mov r2, r0 │ │ │ │ + mov r1, r5 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3c21f4 <__cxa_atexit@plt+0x3b4040> │ │ │ │ mov r5, r0 │ │ │ │ + ldr r3, [r6, #4] │ │ │ │ + ldr r1, [r3] │ │ │ │ + ldr r0, [sp, #12] │ │ │ │ + bl 3c2214 <__cxa_atexit@plt+0x3b4060> │ │ │ │ + mov r2, r0 │ │ │ │ + mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - blx r8 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ c0e2c <__cxa_atexit@plt+0xb2c78> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - addseq r9, r3, #36, 16 @ 0x240000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + bl 3c21f4 <__cxa_atexit@plt+0x3b4040> │ │ │ │ + mov r5, r0 │ │ │ │ + ldr r3, [r6, #8] │ │ │ │ + ldr r1, [r3] │ │ │ │ + ldr r0, [sp, #12] │ │ │ │ + bl 3c21ec <__cxa_atexit@plt+0x3b4038> │ │ │ │ + mov r2, r0 │ │ │ │ + mov r1, r5 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3c21f4 <__cxa_atexit@plt+0x3b4040> │ │ │ │ + mov r5, r0 │ │ │ │ + ldr r3, [r6, #12] │ │ │ │ + ldr r1, [r3] │ │ │ │ + ldr r0, [sp, #12] │ │ │ │ + bl 3c2214 <__cxa_atexit@plt+0x3b4060> │ │ │ │ + mov r2, r0 │ │ │ │ + mov r1, r5 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3c21f4 <__cxa_atexit@plt+0x3b4040> │ │ │ │ + mov r2, r0 │ │ │ │ + ldr r3, [pc, #72] @ b6fbc <__cxa_atexit@plt+0xa8e08> │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + mov r1, r3 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3c21f4 <__cxa_atexit@plt+0x3b4040> │ │ │ │ + mov r1, r0 │ │ │ │ + add r2, sp, #8 │ │ │ │ + add r0, sp, #12 │ │ │ │ + bl 3c21fc <__cxa_atexit@plt+0x3b4048> │ │ │ │ + ldr r1, [sp, #12] │ │ │ │ + ldr r0, [pc, #32] @ b6fc0 <__cxa_atexit@plt+0xa8e0c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl 3c2204 <__cxa_atexit@plt+0x3b4050> │ │ │ │ + ldr r0, [sp, #12] │ │ │ │ + bl 3c220c <__cxa_atexit@plt+0x3b4058> │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {r4, r5, r6, r7, pc} │ │ │ │ + addseq r7, r4, #48, 2 │ │ │ │ + @ instruction: 0xffffc9b4 │ │ │ │ + @ instruction: 0xffffc9b8 │ │ │ │ + subseq r8, lr, #72, 20 @ 0x48000 │ │ │ │ + ldr r1, [pc, #20] @ b6fe0 <__cxa_atexit@plt+0xa8e2c> │ │ │ │ + push {r4, lr} │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl d0e0 │ │ │ │ + mov r1, #1 │ │ │ │ + pop {r4, lr} │ │ │ │ + b d008 │ │ │ │ + subseq r8, lr, #180, 20 @ 0xb4000 │ │ │ │ + mvn r3, #0 │ │ │ │ + b cf48 │ │ │ │ + push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ + mvn ip, #0 │ │ │ │ + sub sp, sp, #12 │ │ │ │ + str ip, [sp] │ │ │ │ + bl cf54 │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ + mov sl, r8 │ │ │ │ + ldr r3, [pc, #8] @ b7028 <__cxa_atexit@plt+0xa8e74> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 3c210c <__cxa_atexit@plt+0x3b3f58> │ │ │ │ + rsbseq r7, r8, #28, 22 @ 0x7000 │ │ │ │ + rsbseq r7, r8, #24, 22 @ 0x6000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + ldr r3, [pc, #16] @ b7054 <__cxa_atexit@plt+0xa8ea0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 3c210c <__cxa_atexit@plt+0x3b3f58> │ │ │ │ + rsbseq r7, r8, #248, 20 @ 0xf8000 │ │ │ │ + rsbseq r7, r8, #236, 20 @ 0xec000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c0e64 <__cxa_atexit@plt+0xb2cb0> │ │ │ │ - ldr r7, [pc, #36] @ c0e74 <__cxa_atexit@plt+0xb2cc0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - ldr r7, [pc, #28] @ c0e78 <__cxa_atexit@plt+0xb2cc4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + bhi b70b0 <__cxa_atexit@plt+0xa8efc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b70b8 <__cxa_atexit@plt+0xa8f04> │ │ │ │ + ldr r1, [pc, #68] @ b70d4 <__cxa_atexit@plt+0xa8f20> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #64] @ b70d8 <__cxa_atexit@plt+0xa8f24> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r1, sl} │ │ │ │ + str r9, [r2, #12] │ │ │ │ + sub r2, r6, #7 │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #16] @ c0e7c <__cxa_atexit@plt+0xb2cc8> │ │ │ │ + b a8f6fc <__cxa_atexit@plt+0xa81548> │ │ │ │ + mov r6, r2 │ │ │ │ + b b70c0 <__cxa_atexit@plt+0xa8f0c> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ b70d0 <__cxa_atexit@plt+0xa8f1c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - addseq r9, r3, #112, 16 @ 0x700000 │ │ │ │ - rsbseq r0, r8, #104, 2 │ │ │ │ - rsbseq r0, r8, #60, 2 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #40] @ c0ebc <__cxa_atexit@plt+0xb2d08> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c0eb4 <__cxa_atexit@plt+0xb2d00> │ │ │ │ - ldr r3, [pc, #24] @ c0ec0 <__cxa_atexit@plt+0xb2d0c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3efb28 <__cxa_atexit@plt+0x3e1974> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - rsbseq r0, r8, #248 @ 0xf8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ c0ee4 <__cxa_atexit@plt+0xb2d30> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3efb28 <__cxa_atexit@plt+0x3e1974> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - rsbseq r0, r8, #212 @ 0xd4 │ │ │ │ + rsbseq r7, r8, #152, 20 @ 0x98000 │ │ │ │ + @ instruction: 0xffffffa8 │ │ │ │ + addseq r3, r4, #156, 10 @ 0x27000000 │ │ │ │ + rsbseq r7, r8, #128, 20 @ 0x80000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ c0f10 <__cxa_atexit@plt+0xb2d5c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - add sl, r3, #2 │ │ │ │ - mov r8, r7 │ │ │ │ - b 3efb30 <__cxa_atexit@plt+0x3e197c> │ │ │ │ - rsbseq r0, r8, #188 @ 0xbc │ │ │ │ - rsbseq r0, r8, #180 @ 0xb4 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + b 3c221c <__cxa_atexit@plt+0x3b4068> │ │ │ │ + rsbseq r7, r8, #104, 20 @ 0x68000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ + mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c0f4c <__cxa_atexit@plt+0xb2d98> │ │ │ │ - ldr r7, [pc, #36] @ c0f5c <__cxa_atexit@plt+0xb2da8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - ldr r7, [pc, #28] @ c0f60 <__cxa_atexit@plt+0xb2dac> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + bhi b7148 <__cxa_atexit@plt+0xa8f94> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b7150 <__cxa_atexit@plt+0xa8f9c> │ │ │ │ + ldr r1, [pc, #64] @ b716c <__cxa_atexit@plt+0xa8fb8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #60] @ b7170 <__cxa_atexit@plt+0xa8fbc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r1, r9} │ │ │ │ + sub r2, r6, #3 │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #16] @ c0f64 <__cxa_atexit@plt+0xb2db0> │ │ │ │ + b a8f6fc <__cxa_atexit@plt+0xa81548> │ │ │ │ + mov r6, r2 │ │ │ │ + b b7158 <__cxa_atexit@plt+0xa8fa4> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ b7168 <__cxa_atexit@plt+0xa8fb4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff50 │ │ │ │ - addseq r9, r3, #136, 14 @ 0x2200000 │ │ │ │ - rsbseq r0, r8, #128 @ 0x80 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + rsbseq r7, r8, #20, 20 @ 0x14000 │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + addseq r3, r4, #0, 10 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + b 3c2224 <__cxa_atexit@plt+0x3b4070> │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi c0fac <__cxa_atexit@plt+0xb2df8> │ │ │ │ - ldr r7, [pc, #52] @ c0fc0 <__cxa_atexit@plt+0xb2e0c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - ldr r7, [pc, #44] @ c0fc4 <__cxa_atexit@plt+0xb2e10> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c0fa4 <__cxa_atexit@plt+0xb2df0> │ │ │ │ - b c0fd4 <__cxa_atexit@plt+0xb2e20> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ c0fc8 <__cxa_atexit@plt+0xb2e14> │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi b71f0 <__cxa_atexit@plt+0xa903c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b71f8 <__cxa_atexit@plt+0xa9044> │ │ │ │ + ldr lr, [pc, #84] @ b7214 <__cxa_atexit@plt+0xa9060> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #80] @ b7218 <__cxa_atexit@plt+0xa9064> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r1, r6, #11 │ │ │ │ + str r1, [r5] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + mov r5, r2 │ │ │ │ + b a8f6fc <__cxa_atexit@plt+0xa81548> │ │ │ │ + mov r6, r3 │ │ │ │ + b b7200 <__cxa_atexit@plt+0xa904c> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ b7210 <__cxa_atexit@plt+0xa905c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - addseq r9, r3, #140, 24 @ 0x8c00 │ │ │ │ - rsbseq r0, r8, #56 @ 0x38 │ │ │ │ + rsbseq r7, r8, #116, 18 @ 0x1d0000 │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + addseq r3, r4, #108, 8 @ 0x6c000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #224] @ c10bc <__cxa_atexit@plt+0xb2f08> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c10b4 <__cxa_atexit@plt+0xb2f00> │ │ │ │ - ldr r2, [r4, #812] @ 0x32c │ │ │ │ - ldr r1, [r4, #820] @ 0x334 │ │ │ │ - ldr r5, [pc, #184] @ c10c0 <__cxa_atexit@plt+0xb2f0c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r0, [r2, #12] │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - str r3, [r0, #12] │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r1, #4] │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldrd r0, [r2, #72] @ 0x48 │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r0, r0, r6 │ │ │ │ - sbc r1, r1, #0 │ │ │ │ - strd r0, [r2, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - blx r8 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - muleq r0, r8, r1 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r4, [pc, #192] @ c1198 <__cxa_atexit@plt+0xb2fe4> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [r0, #812] @ 0x32c │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - str r4, [r5] │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ - ldr r4, [r7, #3] │ │ │ │ - str r5, [r3, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r2, [r5, #72] @ 0x48 │ │ │ │ - ldr r1, [r5, #76] @ 0x4c │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r1, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r5, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - blx r8 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ c11b8 <__cxa_atexit@plt+0xb3004> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b724c <__cxa_atexit@plt+0xa9098> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ b7254 <__cxa_atexit@plt+0xa90a0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b bc0cc <__cxa_atexit@plt+0xadf18> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r9, r3, #152, 8 @ 0x98000000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + addseq r3, r4, #152, 6 @ 0x60000002 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c11f0 <__cxa_atexit@plt+0xb303c> │ │ │ │ - ldr r7, [pc, #36] @ c1200 <__cxa_atexit@plt+0xb304c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - ldr r7, [pc, #28] @ c1204 <__cxa_atexit@plt+0xb3050> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + bhi b728c <__cxa_atexit@plt+0xa90d8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ b7294 <__cxa_atexit@plt+0xa90e0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #16] @ c1208 <__cxa_atexit@plt+0xb3054> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - addseq r9, r3, #228, 8 @ 0xe4000000 │ │ │ │ - rsbseq pc, r7, #16, 28 @ 0x100 │ │ │ │ - rsbseq pc, r7, #228, 26 @ 0x3900 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #40] @ c1248 <__cxa_atexit@plt+0xb3094> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c1240 <__cxa_atexit@plt+0xb308c> │ │ │ │ - ldr r3, [pc, #24] @ c124c <__cxa_atexit@plt+0xb3098> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3efb28 <__cxa_atexit@plt+0x3e1974> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r7, r2 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - rsbseq pc, r7, #160, 26 @ 0x2800 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ c1270 <__cxa_atexit@plt+0xb30bc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3efb28 <__cxa_atexit@plt+0x3e1974> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - rsbseq pc, r7, #124, 26 @ 0x1f00 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ c129c <__cxa_atexit@plt+0xb30e8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - add sl, r3, #2 │ │ │ │ - mov r8, r7 │ │ │ │ - b 3efb30 <__cxa_atexit@plt+0x3e197c> │ │ │ │ - rsbseq pc, r7, #100, 26 @ 0x1900 │ │ │ │ - rsbseq pc, r7, #92, 26 @ 0x1700 │ │ │ │ + addseq r3, r4, #88, 6 @ 0x60000001 │ │ │ │ andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c12d8 <__cxa_atexit@plt+0xb3124> │ │ │ │ - ldr r7, [pc, #36] @ c12e8 <__cxa_atexit@plt+0xb3134> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - ldr r7, [pc, #28] @ c12ec <__cxa_atexit@plt+0xb3138> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + bhi b72e0 <__cxa_atexit@plt+0xa912c> │ │ │ │ + ldr lr, [pc, #48] @ b72e8 <__cxa_atexit@plt+0xa9134> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r9, r7, #2 │ │ │ │ + ldm r9, {r0, r1, r9} │ │ │ │ + ldr r2, [pc, #36] @ b72ec <__cxa_atexit@plt+0xa9138> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + sub sl, r5, #24 │ │ │ │ + stm sl, {r2, r8, lr} │ │ │ │ + stmdb r5, {r0, r1, r8} │ │ │ │ mov r5, r3 │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #16] @ c12f0 <__cxa_atexit@plt+0xb313c> │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3c222c <__cxa_atexit@plt+0x3b4078> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff50 │ │ │ │ - addseq r9, r3, #252, 6 @ 0xf0000003 │ │ │ │ - rsbseq pc, r7, #40, 26 @ 0xa00 │ │ │ │ - rsbseq pc, r7, #32, 26 @ 0x800 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + addseq r3, r4, #108, 6 @ 0xb0000001 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne b7340 <__cxa_atexit@plt+0xa918c> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc b7350 <__cxa_atexit@plt+0xa919c> │ │ │ │ + ldr r2, [pc, #60] @ b735c <__cxa_atexit@plt+0xa91a8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldmib r5, {r1, r3} │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r7, [r8, #8] │ │ │ │ + str r1, [r8, #12] │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3c1f14 <__cxa_atexit@plt+0x3b3d60> │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r6, r8 │ │ │ │ + b 3c1f6c <__cxa_atexit@plt+0x3b3db8> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c1364 <__cxa_atexit@plt+0xb31b0> │ │ │ │ - ldr r3, [pc, #92] @ c1374 <__cxa_atexit@plt+0xb31c0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - and r3, r8, #3 │ │ │ │ - add r2, pc, #4 │ │ │ │ - ldr r3, [r2, r3, lsl #2] │ │ │ │ - add pc, r2, r3 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b73d8 <__cxa_atexit@plt+0xa9224> │ │ │ │ + ldr lr, [pc, #76] @ b73e8 <__cxa_atexit@plt+0xa9234> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r0, [r7, #6] │ │ │ │ + ldr r7, [r7, #10] │ │ │ │ + ldr r2, [pc, #60] @ b73ec <__cxa_atexit@plt+0xa9238> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str lr, [r3, #20]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #-16] │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + str r8, [r3, #-8] │ │ │ │ + str r0, [r3, #-4] │ │ │ │ + sub r8, r6, #26 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3c1f74 <__cxa_atexit@plt+0x3b3dc0> │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r7, r8 │ │ │ │ - b e1fb4 <__cxa_atexit@plt+0xd3e00> │ │ │ │ - mov r7, r8 │ │ │ │ - b e215c <__cxa_atexit@plt+0xd3fa8> │ │ │ │ - mov r7, r8 │ │ │ │ - b ec134 <__cxa_atexit@plt+0xddf80> │ │ │ │ - ldr r7, [pc, #12] @ c1378 <__cxa_atexit@plt+0xb31c4> │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + @ instruction: 0xfffffef0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi b7468 <__cxa_atexit@plt+0xa92b4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b7474 <__cxa_atexit@plt+0xa92c0> │ │ │ │ + ldr lr, [pc, #100] @ b7484 <__cxa_atexit@plt+0xa92d0> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #92] @ b7488 <__cxa_atexit@plt+0xa92d4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + add r8, r7, #12 │ │ │ │ + ldm r8, {r1, r2, r8} │ │ │ │ + sub r0, r6, #10 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + ldr r0, [pc, #64] @ b748c <__cxa_atexit@plt+0xa92d8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + mov r5, r9 │ │ │ │ + b bc05c <__cxa_atexit@plt+0xadea8> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + addseq r3, r4, #168, 2 @ 0x2a │ │ │ │ + addseq r3, r4, #232, 2 @ 0x3a │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi b7504 <__cxa_atexit@plt+0xa9350> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b750c <__cxa_atexit@plt+0xa9358> │ │ │ │ + ldr lr, [pc, #100] @ b7528 <__cxa_atexit@plt+0xa9374> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #96] @ b752c <__cxa_atexit@plt+0xa9378> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr ip, [pc, #92] @ b7530 <__cxa_atexit@plt+0xa937c> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r1, [r5] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + add r0, r3, #20 │ │ │ │ + stm r0, {r1, r9, sl} │ │ │ │ + str r8, [r3, #32] │ │ │ │ + mov r0, r3 │ │ │ │ + str ip, [r0, #12]! │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + stmda r5, {r0, r3} │ │ │ │ + mov r5, r2 │ │ │ │ + b bbfdc <__cxa_atexit@plt+0xade28> │ │ │ │ + mov r6, r3 │ │ │ │ + b b7514 <__cxa_atexit@plt+0xa9360> │ │ │ │ + mov r7, #36 @ 0x24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ b7524 <__cxa_atexit@plt+0xa9370> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - rsbseq pc, r7, #200, 24 @ 0xc800 │ │ │ │ - rsbseq pc, r7, #156, 24 @ 0x9c00 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq c13a4 <__cxa_atexit@plt+0xb31f0> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne c13a8 <__cxa_atexit@plt+0xb31f4> │ │ │ │ - b e215c <__cxa_atexit@plt+0xd3fa8> │ │ │ │ - b e1fb4 <__cxa_atexit@plt+0xd3e00> │ │ │ │ - b ec134 <__cxa_atexit@plt+0xddf80> │ │ │ │ - rsbseq pc, r7, #124, 24 @ 0x7c00 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c141c <__cxa_atexit@plt+0xb3268> │ │ │ │ - ldr r3, [pc, #92] @ c142c <__cxa_atexit@plt+0xb3278> │ │ │ │ + rsbseq r7, r8, #100, 12 @ 0x6400000 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0xfffffd54 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ b7550 <__cxa_atexit@plt+0xa939c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - and r3, r8, #3 │ │ │ │ - add r2, pc, #4 │ │ │ │ - ldr r3, [r2, r3, lsl #2] │ │ │ │ - add pc, r2, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b a8f67c <__cxa_atexit@plt+0xa814c8> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ b7570 <__cxa_atexit@plt+0xa93bc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20cc <__cxa_atexit@plt+0x3b3f18> │ │ │ │ + addseq r3, r4, #168, 6 @ 0xa0000002 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b75a4 <__cxa_atexit@plt+0xa93f0> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ b75ac <__cxa_atexit@plt+0xa93f8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b bc0cc <__cxa_atexit@plt+0xadf18> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + addseq r3, r4, #64 @ 0x40 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi b7618 <__cxa_atexit@plt+0xa9464> │ │ │ │ + ldr r8, [r3, #8] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + ldr r1, [pc, #88] @ b7630 <__cxa_atexit@plt+0xa947c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b7624 <__cxa_atexit@plt+0xa9470> │ │ │ │ + ldr r3, [pc, #68] @ b7634 <__cxa_atexit@plt+0xa9480> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ + stmib r5, {r2, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq b760c <__cxa_atexit@plt+0xa9458> │ │ │ │ mov r7, r8 │ │ │ │ - b e1fb4 <__cxa_atexit@plt+0xd3e00> │ │ │ │ - mov r7, r8 │ │ │ │ - b e215c <__cxa_atexit@plt+0xd3fa8> │ │ │ │ + b b772c <__cxa_atexit@plt+0xa9578> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ - b ec134 <__cxa_atexit@plt+0xddf80> │ │ │ │ - ldr r7, [pc, #12] @ c1430 <__cxa_atexit@plt+0xb327c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - rsbseq pc, r7, #16, 24 @ 0x1000 │ │ │ │ - rsbseq pc, r7, #4, 20 @ 0x4000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c1540 <__cxa_atexit@plt+0xb338c> │ │ │ │ - ldr r7, [pc, #248] @ c1550 <__cxa_atexit@plt+0xb339c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #-4]! │ │ │ │ - ldr r7, [pc, #236] @ c1554 <__cxa_atexit@plt+0xb33a0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c1534 <__cxa_atexit@plt+0xb3380> │ │ │ │ - ldr r3, [pc, #224] @ c1558 <__cxa_atexit@plt+0xb33a4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [r4, #812] @ 0x32c │ │ │ │ - ldr r1, [r4, #820] @ 0x334 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - ldr r3, [r2, #12] │ │ │ │ - str r5, [r3, #12] │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r1, #4] │ │ │ │ - ldr r5, [r1] │ │ │ │ - ldrd r0, [r2, #72] @ 0x48 │ │ │ │ - sub r6, r6, r5 │ │ │ │ - subs r0, r0, r6 │ │ │ │ - sbc r1, r1, #0 │ │ │ │ - strd r0, [r2, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, #102 @ 0x66 │ │ │ │ - blx r7 │ │ │ │ - mov r7, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ c155c <__cxa_atexit@plt+0xb33a8> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #2 │ │ │ │ - addseq r9, r3, #92, 6 @ 0x70000001 │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ - rsbseq pc, r7, #252, 20 @ 0xfc000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r4, [pc, #188] @ c1634 <__cxa_atexit@plt+0xb3480> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [r0, #812] @ 0x32c │ │ │ │ - str r7, [r5] │ │ │ │ - str r4, [r5, #-4]! │ │ │ │ - ldr r4, [r3, #12] │ │ │ │ - str r5, [r4, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r4, [r0, #820] @ 0x334 │ │ │ │ - ldr r4, [r4] │ │ │ │ - ldrd r2, [r5, #72] @ 0x48 │ │ │ │ - sub r6, r6, r4 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r3, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, #102 @ 0x66 │ │ │ │ - blx r7 │ │ │ │ - mov r7, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r4, [pc, #192] @ c170c <__cxa_atexit@plt+0xb3558> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [r0, #812] @ 0x32c │ │ │ │ - str r4, [r5] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - str r5, [r7, #12] │ │ │ │ - ldr r7, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r7, #4] │ │ │ │ - ldr r7, [r0, #812] @ 0x32c │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - ldr r5, [r5] │ │ │ │ - ldrd r2, [r7, #72] @ 0x48 │ │ │ │ - sub r6, r6, r5 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r3, #0 │ │ │ │ - strd r2, [r7, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, #103 @ 0x67 │ │ │ │ - blx r8 │ │ │ │ - mov r7, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + addseq r2, r4, #252, 30 @ 0x3f0 │ │ │ │ + andeq r0, r0, r8, lsr r1 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b766c <__cxa_atexit@plt+0xa94b8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ b7674 <__cxa_atexit@plt+0xa94c0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + addseq r2, r4, #120, 30 @ 0x1e0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc c1750 <__cxa_atexit@plt+0xb359c> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #36] @ c175c <__cxa_atexit@plt+0xb35a8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + bcc b76bc <__cxa_atexit@plt+0xa9508> │ │ │ │ + ldr r2, [pc, #44] @ b76cc <__cxa_atexit@plt+0xa9518> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - addseq r9, r3, #144, 6 @ 0x40000002 │ │ │ │ - rsbseq pc, r7, #224, 16 @ 0xe00000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c17a4 <__cxa_atexit@plt+0xb35f0> │ │ │ │ - ldr r7, [pc, #48] @ c17b4 <__cxa_atexit@plt+0xb3600> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b7718 <__cxa_atexit@plt+0xa9564> │ │ │ │ + ldr r3, [pc, #48] @ b7720 <__cxa_atexit@plt+0xa956c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + stmib r5, {r2, r7} │ │ │ │ tst r8, #3 │ │ │ │ - beq c1798 <__cxa_atexit@plt+0xb35e4> │ │ │ │ + beq b770c <__cxa_atexit@plt+0xa9558> │ │ │ │ mov r7, r8 │ │ │ │ - b c17c8 <__cxa_atexit@plt+0xb3614> │ │ │ │ + b b772c <__cxa_atexit@plt+0xa9578> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ c17b8 <__cxa_atexit@plt+0xb3604> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq pc, r7, #172, 16 @ 0xac0000 │ │ │ │ - rsbseq pc, r7, #136, 16 @ 0x880000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #240] @ c18c8 <__cxa_atexit@plt+0xb3714> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne b77e0 <__cxa_atexit@plt+0xa962c> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r1, [pc, #200] @ b7814 <__cxa_atexit@plt+0xa9660> │ │ │ │ + add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ - ldr r7, [pc, #220] @ c18cc <__cxa_atexit@plt+0xb3718> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq c18bc <__cxa_atexit@plt+0xb3708> │ │ │ │ - ldr r3, [r4, #812] @ 0x32c │ │ │ │ - ldr r2, [r4, #820] @ 0x334 │ │ │ │ - ldr r1, [pc, #200] @ c18d0 <__cxa_atexit@plt+0xb371c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldmda r5, {r8, r9} │ │ │ │ - str r1, [r5] │ │ │ │ - ldr r1, [r3, #12] │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - str r5, [r1, #12] │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r2, #4] │ │ │ │ - ldr r5, [r2] │ │ │ │ - ldrd r0, [r3, #72] @ 0x48 │ │ │ │ - sub r6, r6, r5 │ │ │ │ - subs r0, r0, r6 │ │ │ │ - sbc r1, r1, #0 │ │ │ │ - strd r0, [r3, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, r9 │ │ │ │ - mov r1, r8 │ │ │ │ - blx sl │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - addseq r9, r3, #56, 8 @ 0x38000000 │ │ │ │ - @ instruction: 0x000001b0 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r4, [pc, #200] @ c19b0 <__cxa_atexit@plt+0xb37fc> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [r0, #812] @ 0x32c │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - str r4, [r5] │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r4, [r5, #-4] │ │ │ │ - str r5, [r3, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r2, [r5, #72] @ 0x48 │ │ │ │ - ldr r1, [r5, #76] @ 0x4c │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r1, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r5, r0 │ │ │ │ - mov r0, r8 │ │ │ │ - mov r1, r4 │ │ │ │ - blx r9 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ c19d0 <__cxa_atexit@plt+0xb381c> │ │ │ │ + beq b77f4 <__cxa_atexit@plt+0xa9640> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #52 @ 0x34 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc b7800 <__cxa_atexit@plt+0xa964c> │ │ │ │ + ldr lr, [pc, #164] @ b781c <__cxa_atexit@plt+0xa9668> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldm r5, {r1, r9} │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + sub r2, r3, #19 │ │ │ │ + sub lr, r3, #31 │ │ │ │ + ldr sl, [pc, #128] @ b7820 <__cxa_atexit@plt+0xa966c> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + ldr r0, [pc, #116] @ b7824 <__cxa_atexit@plt+0xa9670> │ │ │ │ + add r0, pc, r0 │ │ │ │ + add r1, r6, #16 │ │ │ │ + stm r1, {r0, r7, r9, sl} │ │ │ │ + str r8, [r6, #32] │ │ │ │ + str lr, [r6, #36] @ 0x24 │ │ │ │ + ldr r7, [pc, #96] @ b7828 <__cxa_atexit@plt+0xa9674> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #40] @ 0x28 │ │ │ │ + str r2, [r6, #44] @ 0x2c │ │ │ │ + str r6, [r6, #48] @ 0x30 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r7, [pc, #48] @ b7818 <__cxa_atexit@plt+0xa9664> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - addseq r8, r3, #128, 24 @ 0x8000 │ │ │ │ - rsbseq pc, r7, #100, 8 @ 0x64000000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c1ae0 <__cxa_atexit@plt+0xb392c> │ │ │ │ - ldr r7, [pc, #248] @ c1af0 <__cxa_atexit@plt+0xb393c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #-4]! │ │ │ │ - ldr r7, [pc, #236] @ c1af4 <__cxa_atexit@plt+0xb3940> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c1ad4 <__cxa_atexit@plt+0xb3920> │ │ │ │ - ldr r3, [pc, #224] @ c1af8 <__cxa_atexit@plt+0xb3944> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [r4, #812] @ 0x32c │ │ │ │ - ldr r1, [r4, #820] @ 0x334 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - ldr r3, [r2, #12] │ │ │ │ - str r5, [r3, #12] │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r1, #4] │ │ │ │ - ldr r5, [r1] │ │ │ │ - ldrd r0, [r2, #72] @ 0x48 │ │ │ │ - sub r6, r6, r5 │ │ │ │ - subs r0, r0, r6 │ │ │ │ - sbc r1, r1, #0 │ │ │ │ - strd r0, [r2, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, #100 @ 0x64 │ │ │ │ - blx r7 │ │ │ │ - mov r7, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ c1afc <__cxa_atexit@plt+0xb3948> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #2 │ │ │ │ - addseq r8, r3, #188, 26 @ 0x2f00 │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ - rsbseq pc, r7, #136, 10 @ 0x22000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r4, [pc, #188] @ c1bd4 <__cxa_atexit@plt+0xb3a20> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [r0, #812] @ 0x32c │ │ │ │ - str r7, [r5] │ │ │ │ - str r4, [r5, #-4]! │ │ │ │ - ldr r4, [r3, #12] │ │ │ │ - str r5, [r4, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r4, [r0, #820] @ 0x334 │ │ │ │ - ldr r4, [r4] │ │ │ │ - ldrd r2, [r5, #72] @ 0x48 │ │ │ │ - sub r6, r6, r4 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r3, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, #100 @ 0x64 │ │ │ │ - blx r7 │ │ │ │ - mov r7, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r4, [pc, #192] @ c1cac <__cxa_atexit@plt+0xb3af8> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [r0, #812] @ 0x32c │ │ │ │ - str r4, [r5] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - str r5, [r7, #12] │ │ │ │ - ldr r7, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r7, #4] │ │ │ │ - ldr r7, [r0, #812] @ 0x32c │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - ldr r5, [r5] │ │ │ │ - ldrd r2, [r7, #72] @ 0x48 │ │ │ │ - sub r6, r6, r5 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r3, #0 │ │ │ │ - strd r2, [r7, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, #101 @ 0x65 │ │ │ │ - blx r8 │ │ │ │ - mov r7, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + mov r6, #52 @ 0x34 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + addseq r2, r4, #8, 28 @ 0x80 │ │ │ │ + @ instruction: 0xfffffe3c │ │ │ │ + addseq r3, r4, #0, 4 │ │ │ │ + @ instruction: 0xfffffed0 │ │ │ │ + addseq r2, r4, #20, 28 @ 0x140 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc c1cf0 <__cxa_atexit@plt+0xb3b3c> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #36] @ c1cfc <__cxa_atexit@plt+0xb3b48> │ │ │ │ + bcc b78b8 <__cxa_atexit@plt+0xa9704> │ │ │ │ + ldr r2, [pc, #116] @ b78c4 <__cxa_atexit@plt+0xa9710> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #112] @ b78c8 <__cxa_atexit@plt+0xa9714> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + sub r2, r6, #19 │ │ │ │ + str r2, [r3, #44] @ 0x2c │ │ │ │ + ldr r2, [pc, #84] @ b78cc <__cxa_atexit@plt+0xa9718> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ + str r2, [r3, #40] @ 0x28 │ │ │ │ + sub r2, r6, #31 │ │ │ │ + ldmdb r5, {r0, r1, r7} │ │ │ │ + ldr sl, [pc, #68] @ b78d0 <__cxa_atexit@plt+0xa971c> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str sl, [r3, #28] │ │ │ │ + str r8, [r3, #32] │ │ │ │ + str r2, [r3, #36] @ 0x24 │ │ │ │ + str r3, [r3, #48] @ 0x30 │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx ip │ │ │ │ + mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - addseq r8, r3, #40, 24 @ 0x2800 │ │ │ │ - rsbseq pc, r7, #108, 6 @ 0xb0000001 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c1d44 <__cxa_atexit@plt+0xb3b90> │ │ │ │ - ldr r7, [pc, #48] @ c1d54 <__cxa_atexit@plt+0xb3ba0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + @ instruction: 0xfffffd64 │ │ │ │ + @ instruction: 0xfffffe28 │ │ │ │ + addseq r2, r4, #100, 26 @ 0x1900 │ │ │ │ + addseq r3, r4, #20, 2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b7940 <__cxa_atexit@plt+0xa978c> │ │ │ │ + ldr r1, [pc, #96] @ b7958 <__cxa_atexit@plt+0xa97a4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + stmib r3, {r1, r2} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b7950 <__cxa_atexit@plt+0xa979c> │ │ │ │ + ldr r3, [pc, #64] @ b795c <__cxa_atexit@plt+0xa97a8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + stmib r5, {r2, r7} │ │ │ │ tst r8, #3 │ │ │ │ - beq c1d38 <__cxa_atexit@plt+0xb3b84> │ │ │ │ + beq b7934 <__cxa_atexit@plt+0xa9780> │ │ │ │ mov r7, r8 │ │ │ │ - b c1d68 <__cxa_atexit@plt+0xb3bb4> │ │ │ │ + b b772c <__cxa_atexit@plt+0xa9578> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ c1d58 <__cxa_atexit@plt+0xb3ba4> │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq pc, r7, #56, 6 @ 0xe0000000 │ │ │ │ - rsbseq pc, r7, #20, 6 @ 0x50000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #240] @ c1e68 <__cxa_atexit@plt+0xb3cb4> │ │ │ │ - add r2, pc, r2 │ │ │ │ + @ instruction: 0xfffffde0 │ │ │ │ + @ instruction: 0xfffffe0c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + rsbseq r7, r8, #4, 4 @ 0x40000000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc b79d0 <__cxa_atexit@plt+0xa981c> │ │ │ │ + ldr r3, [pc, #64] @ b79e0 <__cxa_atexit@plt+0xa982c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr r0, [pc, #52] @ b79e4 <__cxa_atexit@plt+0xa9830> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r1, [r9, #24] │ │ │ │ + str r8, [r9, #28] │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r2, [r9, #12] │ │ │ │ + mov r8, r9 │ │ │ │ + str r0, [r8, #16]! │ │ │ │ + b 1fe53b4 <__cxa_atexit@plt+0x1fd7200> │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff38 │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + rsbseq r7, r8, #148, 2 @ 0x25 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi b7a60 <__cxa_atexit@plt+0xa98ac> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b7a6c <__cxa_atexit@plt+0xa98b8> │ │ │ │ + ldr lr, [pc, #96] @ b7a7c <__cxa_atexit@plt+0xa98c8> │ │ │ │ + add lr, pc, lr │ │ │ │ str r7, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ - ldr r7, [pc, #220] @ c1e6c <__cxa_atexit@plt+0xb3cb8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c1e5c <__cxa_atexit@plt+0xb3ca8> │ │ │ │ - ldr r3, [r4, #812] @ 0x32c │ │ │ │ - ldr r2, [r4, #820] @ 0x334 │ │ │ │ - ldr r1, [pc, #200] @ c1e70 <__cxa_atexit@plt+0xb3cbc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldmda r5, {r8, r9} │ │ │ │ - str r1, [r5] │ │ │ │ - ldr r1, [r3, #12] │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - str r5, [r1, #12] │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r2, #4] │ │ │ │ - ldr r5, [r2] │ │ │ │ - ldrd r0, [r3, #72] @ 0x48 │ │ │ │ - sub r6, r6, r5 │ │ │ │ - subs r0, r0, r6 │ │ │ │ - sbc r1, r1, #0 │ │ │ │ - strd r0, [r3, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, r9 │ │ │ │ - mov r1, r8 │ │ │ │ - blx sl │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [pc, #88] @ b7a80 <__cxa_atexit@plt+0xa98cc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + sub r0, r6, #6 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + ldr r0, [pc, #60] @ b7a84 <__cxa_atexit@plt+0xa98d0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + mov r5, r2 │ │ │ │ + b bc05c <__cxa_atexit@plt+0xadea8> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - addseq r8, r3, #156, 28 @ 0x9c0 │ │ │ │ - @ instruction: 0x000001b0 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r4, [pc, #200] @ c1f50 <__cxa_atexit@plt+0xb3d9c> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [r0, #812] @ 0x32c │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - str r4, [r5] │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r4, [r5, #-4] │ │ │ │ - str r5, [r3, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r2, [r5, #72] @ 0x48 │ │ │ │ - ldr r1, [r5, #76] @ 0x4c │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r1, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r5, r0 │ │ │ │ - mov r0, r8 │ │ │ │ - mov r1, r4 │ │ │ │ - blx r9 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ c1f70 <__cxa_atexit@plt+0xb3dbc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - addseq r8, r3, #224, 12 @ 0xe000000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c2000 <__cxa_atexit@plt+0xb3e4c> │ │ │ │ - ldr r1, [pc, #152] @ c2028 <__cxa_atexit@plt+0xb3e74> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-8]! │ │ │ │ - str r7, [r3, #4] │ │ │ │ - cmp r2, #0 │ │ │ │ - beq c1fec <__cxa_atexit@plt+0xb3e38> │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc c2008 <__cxa_atexit@plt+0xb3e54> │ │ │ │ - ldr lr, [pc, #108] @ c2034 <__cxa_atexit@plt+0xb3e80> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #104] @ c2038 <__cxa_atexit@plt+0xb3e84> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - sub r7, r3, #11 │ │ │ │ - stmib r6, {r1, r2, lr} │ │ │ │ - str r7, [r6, #16] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #60] @ c2030 <__cxa_atexit@plt+0xb3e7c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 3efaf8 <__cxa_atexit@plt+0x3e1944> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ c202c <__cxa_atexit@plt+0xb3e78> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - mov r6, #16 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - addseq r8, r3, #36, 12 @ 0x2400000 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - addseq r8, r3, #224, 10 @ 0x38000000 │ │ │ │ - addseq r8, r3, #16, 12 @ 0x1000000 │ │ │ │ - addseq r8, r3, #180, 12 @ 0xb400000 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + @ instruction: 0xffffff64 │ │ │ │ + addseq r2, r4, #172, 22 @ 0x2b000 │ │ │ │ + addseq r2, r4, #236, 22 @ 0x3b000 │ │ │ │ + rsbseq r7, r8, #240 @ 0xf0 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc c2090 <__cxa_atexit@plt+0xb3edc> │ │ │ │ - ldr r7, [pc, #72] @ c20ac <__cxa_atexit@plt+0xb3ef8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr lr, [pc, #68] @ c20b0 <__cxa_atexit@plt+0xb3efc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r7, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - sub r7, r6, #2 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi b7b00 <__cxa_atexit@plt+0xa994c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b7b08 <__cxa_atexit@plt+0xa9954> │ │ │ │ + ldr lr, [pc, #100] @ b7b24 <__cxa_atexit@plt+0xa9970> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #96] @ b7b28 <__cxa_atexit@plt+0xa9974> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #92] @ b7b2c <__cxa_atexit@plt+0xa9978> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str sl, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + str r8, [r3, #28] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r0, r3 │ │ │ │ + str r1, [r0, #12]! │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r2 │ │ │ │ + b bbfdc <__cxa_atexit@plt+0xade28> │ │ │ │ + mov r6, r3 │ │ │ │ + b b7b10 <__cxa_atexit@plt+0xa995c> │ │ │ │ + mov r7, #32 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ b7b20 <__cxa_atexit@plt+0xa996c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ c20b4 <__cxa_atexit@plt+0xb3f00> │ │ │ │ + rsbseq r7, r8, #120 @ 0x78 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0xfffffab0 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ b7b4c <__cxa_atexit@plt+0xa9998> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - addseq r8, r3, #32, 12 @ 0x2000000 │ │ │ │ - addseq r8, r3, #108, 10 @ 0x1b000000 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + mov r8, r7 │ │ │ │ + b a8f67c <__cxa_atexit@plt+0xa814c8> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r1, [pc, #12] @ b7b74 <__cxa_atexit@plt+0xa99c0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stm r5, {r1, r2, r3} │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20cc <__cxa_atexit@plt+0x3b3f18> │ │ │ │ + addseq r2, r4, #164, 26 @ 0x2900 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi c21b4 <__cxa_atexit@plt+0xb4000> │ │ │ │ - ldr r7, [pc, #236] @ c21c8 <__cxa_atexit@plt+0xb4014> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #228] @ c21cc <__cxa_atexit@plt+0xb4018> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c21ac <__cxa_atexit@plt+0xb3ff8> │ │ │ │ - ldr r3, [r4, #812] @ 0x32c │ │ │ │ - ldr r2, [r4, #820] @ 0x334 │ │ │ │ - ldr r1, [pc, #208] @ c21d0 <__cxa_atexit@plt+0xb401c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r3, #12] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r1, [r5] │ │ │ │ - str r5, [r0, #12] │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r2, #4] │ │ │ │ - ldr r5, [r2] │ │ │ │ - ldrd r0, [r3, #72] @ 0x48 │ │ │ │ - sub r6, r6, r5 │ │ │ │ - subs r0, r0, r6 │ │ │ │ - sbc r1, r1, #0 │ │ │ │ - strd r0, [r3, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - blx r7 │ │ │ │ - mov r7, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b7ba8 <__cxa_atexit@plt+0xa99f4> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ b7bb0 <__cxa_atexit@plt+0xa99fc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b bc0cc <__cxa_atexit@plt+0xadf18> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ c21d4 <__cxa_atexit@plt+0xb4020> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + addseq r2, r4, #60, 20 @ 0x3c000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b7be8 <__cxa_atexit@plt+0xa9a34> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ b7bf0 <__cxa_atexit@plt+0xa9a3c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - addseq r8, r3, #72, 22 @ 0x12000 │ │ │ │ - andeq r0, r0, ip, lsr #3 │ │ │ │ - rsbseq lr, r7, #224, 28 @ 0xe00 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r4, [r4, #812] @ 0x32c │ │ │ │ - ldr r3, [pc, #180] @ c22a4 <__cxa_atexit@plt+0xb40f0> │ │ │ │ + addseq r2, r4, #252, 18 @ 0x3f0000 │ │ │ │ + rsbseq r6, r8, #152, 30 @ 0x260 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r3, r5, #32 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b7c58 <__cxa_atexit@plt+0xa9aa4> │ │ │ │ + ldr lr, [pc, #72] @ b7c60 <__cxa_atexit@plt+0xa9aac> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, #68] @ b7c64 <__cxa_atexit@plt+0xa9ab0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr r2, [r7, #10] │ │ │ │ + ldr r0, [r7, #14] │ │ │ │ + str r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r2 │ │ │ │ + b 3c222c <__cxa_atexit@plt+0x3b4078> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + addseq r2, r4, #20, 20 @ 0x14000 │ │ │ │ + rsbseq r6, r8, #40, 30 @ 0xa0 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne b7c9c <__cxa_atexit@plt+0xa9ae8> │ │ │ │ + ldr r3, [pc, #32] @ b7ca8 <__cxa_atexit@plt+0xa9af4> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r4, [r4, #12] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r5, [r4, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r4, [r0, #820] @ 0x334 │ │ │ │ - ldr r4, [r4] │ │ │ │ - ldrd r2, [r5, #72] @ 0x48 │ │ │ │ - sub r6, r6, r4 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r3, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - blx r7 │ │ │ │ - mov r7, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + str r8, [r5, #20] │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + add r5, r5, #24 │ │ │ │ + b 3c1f6c <__cxa_atexit@plt+0x3b3db8> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + rsbseq r6, r8, #228, 28 @ 0xe40 │ │ │ │ + andeq r0, r0, r5, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne b7d04 <__cxa_atexit@plt+0xa9b50> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc b7d14 <__cxa_atexit@plt+0xa9b60> │ │ │ │ + ldr r2, [pc, #64] @ b7d20 <__cxa_atexit@plt+0xa9b6c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r7, [r8, #8] │ │ │ │ + str r1, [r8, #12] │ │ │ │ + add r5, r5, #24 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3c1f14 <__cxa_atexit@plt+0x3b3d60> │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r8, [r5, #20] │ │ │ │ + add r5, r5, #24 │ │ │ │ + b 1fe7324 <__cxa_atexit@plt+0x1fd9170> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + @ instruction: 0xfffffed8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + rsbseq r6, r8, #84, 28 @ 0x540 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc c22e0 <__cxa_atexit@plt+0xb412c> │ │ │ │ - ldr r2, [pc, #32] @ c22ec <__cxa_atexit@plt+0xb4138> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ + bcc b7da0 <__cxa_atexit@plt+0xa9bec> │ │ │ │ + ldr lr, [pc, #76] @ b7db0 <__cxa_atexit@plt+0xa9bfc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + add r7, r7, #6 │ │ │ │ + ldm r7, {r0, r2, r7} │ │ │ │ + ldr r9, [pc, #60] @ b7db4 <__cxa_atexit@plt+0xa9c00> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str lr, [r3, #24]! │ │ │ │ str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r9, [r3, #-20] @ 0xffffffec │ │ │ │ + str r1, [r3, #-16] │ │ │ │ + str r8, [r3, #-12] │ │ │ │ + stmdb r3, {r0, r2} │ │ │ │ + sub r8, r6, #30 │ │ │ │ mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + b 3c1f74 <__cxa_atexit@plt+0x3b3dc0> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - @ instruction: 0xfffffcac │ │ │ │ - rsbseq lr, r7, #172, 26 @ 0x2b00 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c2380 <__cxa_atexit@plt+0xb41cc> │ │ │ │ - ldr r3, [pc, #124] @ c2390 <__cxa_atexit@plt+0xb41dc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq c2354 <__cxa_atexit@plt+0xb41a0> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne c2364 <__cxa_atexit@plt+0xb41b0> │ │ │ │ - ldr r7, [pc, #96] @ c2394 <__cxa_atexit@plt+0xb41e0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #2] │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #80] @ c2398 <__cxa_atexit@plt+0xb41e4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c2378 <__cxa_atexit@plt+0xb41c4> │ │ │ │ - b c2414 <__cxa_atexit@plt+0xb4260> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ c23a0 <__cxa_atexit@plt+0xb41ec> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + @ instruction: 0xfffffe88 │ │ │ │ + rsbseq r6, r8, #216, 26 @ 0x3600 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi b7e38 <__cxa_atexit@plt+0xa9c84> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b7e44 <__cxa_atexit@plt+0xa9c90> │ │ │ │ + ldr lr, [pc, #104] @ b7e54 <__cxa_atexit@plt+0xa9ca0> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #96] @ b7e58 <__cxa_atexit@plt+0xa9ca4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr ip, [r7, #8] │ │ │ │ + add sl, r7, #12 │ │ │ │ + ldm sl, {r1, r2, sl} │ │ │ │ + ldr r8, [r7, #24] │ │ │ │ + sub r0, r6, #14 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + ldr r0, [pc, #64] @ b7e5c <__cxa_atexit@plt+0xa9ca8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str ip, [r3, #8] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r1, r2, sl} │ │ │ │ + mov r5, r9 │ │ │ │ + b bc05c <__cxa_atexit@plt+0xadea8> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ c239c <__cxa_atexit@plt+0xb41e8> │ │ │ │ + @ instruction: 0xffffff58 │ │ │ │ + addseq r2, r4, #220, 14 @ 0x3700000 │ │ │ │ + addseq r2, r4, #24, 16 @ 0x180000 │ │ │ │ + rsbseq r6, r8, #44, 26 @ 0xb00 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi b7ee0 <__cxa_atexit@plt+0xa9d2c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #40 @ 0x28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b7ee8 <__cxa_atexit@plt+0xa9d34> │ │ │ │ + ldr r0, [pc, #108] @ b7f04 <__cxa_atexit@plt+0xa9d50> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr ip, [pc, #104] @ b7f08 <__cxa_atexit@plt+0xa9d54> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldm r5, {r1, lr} │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + str sl, [r3, #28] │ │ │ │ + str r1, [r3, #32] │ │ │ │ + str r8, [r3, #36] @ 0x24 │ │ │ │ + mov r1, r3 │ │ │ │ + str ip, [r1, #12]! │ │ │ │ + ldr r0, [pc, #60] @ b7f0c <__cxa_atexit@plt+0xa9d58> │ │ │ │ + add r0, pc, r0 │ │ │ │ + sub lr, r5, #4 │ │ │ │ + stm lr, {r0, r1, r3} │ │ │ │ + mov r5, r2 │ │ │ │ + b bbfdc <__cxa_atexit@plt+0xade28> │ │ │ │ + mov r6, r3 │ │ │ │ + b b7ef0 <__cxa_atexit@plt+0xa9d3c> │ │ │ │ + mov r7, #40 @ 0x28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ b7f00 <__cxa_atexit@plt+0xa9d4c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - addseq r8, r3, #236, 16 @ 0xec0000 │ │ │ │ - rsbseq lr, r7, #44, 26 @ 0xb00 │ │ │ │ - addseq r8, r3, #216, 4 @ 0x8000000d │ │ │ │ - rsbseq lr, r7, #252, 24 @ 0xfc00 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne c23e4 <__cxa_atexit@plt+0xb4230> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [pc, #56] @ c2400 <__cxa_atexit@plt+0xb424c> │ │ │ │ + rsbseq r6, r8, #172, 24 @ 0xac00 │ │ │ │ + @ instruction: 0xfffffce4 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ b7f2c <__cxa_atexit@plt+0xa9d78> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #44] @ c2404 <__cxa_atexit@plt+0xb4250> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c23f8 <__cxa_atexit@plt+0xb4244> │ │ │ │ - b c2414 <__cxa_atexit@plt+0xb4260> │ │ │ │ - ldr r7, [pc, #28] @ c2408 <__cxa_atexit@plt+0xb4254> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - addseq r8, r3, #92, 16 @ 0x5c0000 │ │ │ │ - addseq r8, r3, #88, 4 @ 0x80000005 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b a8f67c <__cxa_atexit@plt+0xa814c8> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #224] @ c24fc <__cxa_atexit@plt+0xb4348> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c24f4 <__cxa_atexit@plt+0xb4340> │ │ │ │ - ldr r2, [r4, #812] @ 0x32c │ │ │ │ - ldr r1, [r4, #820] @ 0x334 │ │ │ │ - ldr r5, [pc, #184] @ c2500 <__cxa_atexit@plt+0xb434c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r0, [r2, #12] │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - str r3, [r0, #12] │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r1, #4] │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldrd r0, [r2, #72] @ 0x48 │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r0, r0, r6 │ │ │ │ - sbc r1, r1, #0 │ │ │ │ - strd r0, [r2, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - blx r8 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r3, [pc, #12] @ b7f4c <__cxa_atexit@plt+0xa9d98> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20cc <__cxa_atexit@plt+0x3b3f18> │ │ │ │ + addseq r2, r4, #204, 18 @ 0x330000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b7f80 <__cxa_atexit@plt+0xa9dcc> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ b7f88 <__cxa_atexit@plt+0xa9dd4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b bc0cc <__cxa_atexit@plt+0xadf18> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - muleq r0, r8, r1 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r4, [pc, #192] @ c25d8 <__cxa_atexit@plt+0xb4424> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [r0, #812] @ 0x32c │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - str r4, [r5] │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ - ldr r4, [r7, #3] │ │ │ │ - str r5, [r3, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r2, [r5, #72] @ 0x48 │ │ │ │ - ldr r1, [r5, #76] @ 0x4c │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r1, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r5, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - blx r8 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ c25f8 <__cxa_atexit@plt+0xb4444> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + addseq r2, r4, #100, 12 @ 0x6400000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b7fc0 <__cxa_atexit@plt+0xa9e0c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ b7fc8 <__cxa_atexit@plt+0xa9e14> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r8, r3, #88 @ 0x58 │ │ │ │ - subseq pc, sp, #24, 22 @ 0x6000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ + addseq r2, r4, #36, 12 @ 0x2400000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq pc, sp, #72704 @ 0x11c00 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq pc, sp, #119808 @ 0x1d400 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r2, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq pc, sp, #161792 @ 0x27800 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r3, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq pc, sp, #206848 @ 0x32800 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r4, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq pc, sp, #248832 @ 0x3cc00 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r5, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq pc, sp, #7424 @ 0x1d00 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r6, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq pc, sp, #18176 @ 0x4700 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r7, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq pc, sp, #112, 24 @ 0x7000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r8, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq pc, sp, #39168 @ 0x9900 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r9, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq pc, sp, #50944 @ 0xc700 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, sl, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq pc, sp, #61952 @ 0xf200 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, fp, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq pc, sp, #32, 26 @ 0x800 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, ip, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq pc, sp, #76, 26 @ 0x1300 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, sp, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq pc, sp, #7872 @ 0x1ec0 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, lr, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq pc, sp, #168, 26 @ 0x2a00 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, pc, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq pc, sp, #13696 @ 0x3580 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andseq r0, r0, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq pc, sp, #8, 28 @ 0x80 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andseq r0, r1, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq pc, sp, #944 @ 0x3b0 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andseq r0, r2, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq pc, sp, #1808 @ 0x710 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andseq r0, r3, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq pc, sp, #2656 @ 0xa60 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andseq r0, r4, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq pc, sp, #3360 @ 0xd20 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andseq r0, r5, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq pc, sp, #4016 @ 0xfb0 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andseq r0, r6, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b8014 <__cxa_atexit@plt+0xa9e60> │ │ │ │ + ldr lr, [pc, #48] @ b801c <__cxa_atexit@plt+0xa9e68> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r9, r7, #2 │ │ │ │ + ldm r9, {r0, r1, r9} │ │ │ │ + ldr r2, [pc, #36] @ b8020 <__cxa_atexit@plt+0xa9e6c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + sub sl, r5, #24 │ │ │ │ + stm sl, {r2, r8, lr} │ │ │ │ + stmdb r5, {r0, r1, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3c222c <__cxa_atexit@plt+0x3b4078> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - subseq pc, sp, #45, 30 @ 0xb4 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + addseq r2, r4, #56, 12 @ 0x3800000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne b8074 <__cxa_atexit@plt+0xa9ec0> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc b8084 <__cxa_atexit@plt+0xa9ed0> │ │ │ │ + ldr r2, [pc, #60] @ b8090 <__cxa_atexit@plt+0xa9edc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldmib r5, {r1, r3} │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r7, [r8, #8] │ │ │ │ + str r1, [r8, #12] │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3c1f14 <__cxa_atexit@plt+0x3b3d60> │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r6, r8 │ │ │ │ + b 3c1f6c <__cxa_atexit@plt+0x3b3db8> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b810c <__cxa_atexit@plt+0xa9f58> │ │ │ │ + ldr lr, [pc, #76] @ b811c <__cxa_atexit@plt+0xa9f68> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r0, [r7, #6] │ │ │ │ + ldr r7, [r7, #10] │ │ │ │ + ldr r2, [pc, #60] @ b8120 <__cxa_atexit@plt+0xa9f6c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str lr, [r3, #20]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #-16] │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + str r8, [r3, #-8] │ │ │ │ + str r0, [r3, #-4] │ │ │ │ + sub r8, r6, #26 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3c1f74 <__cxa_atexit@plt+0x3b3dc0> │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - subseq pc, sp, #348 @ 0x15c │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + @ instruction: 0xfffffef0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi b819c <__cxa_atexit@plt+0xa9fe8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b81a8 <__cxa_atexit@plt+0xa9ff4> │ │ │ │ + ldr lr, [pc, #100] @ b81b8 <__cxa_atexit@plt+0xaa004> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #92] @ b81bc <__cxa_atexit@plt+0xaa008> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + add r8, r7, #12 │ │ │ │ + ldm r8, {r1, r2, r8} │ │ │ │ + sub r0, r6, #10 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + ldr r0, [pc, #64] @ b81c0 <__cxa_atexit@plt+0xaa00c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + mov r5, r9 │ │ │ │ + b bc05c <__cxa_atexit@plt+0xadea8> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - subseq pc, sp, #520 @ 0x208 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r2, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + addseq r2, r4, #116, 8 @ 0x74000000 │ │ │ │ + addseq r2, r4, #180, 8 @ 0xb4000000 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi c28b0 <__cxa_atexit@plt+0xb46fc> │ │ │ │ - ldr r7, [pc, #52] @ c28c4 <__cxa_atexit@plt+0xb4710> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq c28a4 <__cxa_atexit@plt+0xb46f0> │ │ │ │ - mov r7, r8 │ │ │ │ - b c28d4 <__cxa_atexit@plt+0xb4720> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ c28c8 <__cxa_atexit@plt+0xb4714> │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi b823c <__cxa_atexit@plt+0xaa088> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b8244 <__cxa_atexit@plt+0xaa090> │ │ │ │ + ldr lr, [pc, #104] @ b8260 <__cxa_atexit@plt+0xaa0ac> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #100] @ b8264 <__cxa_atexit@plt+0xaa0b0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr ip, [pc, #96] @ b8268 <__cxa_atexit@plt+0xaa0b4> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r1, [r5] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str r8, [r3, #32] │ │ │ │ + mov r0, r3 │ │ │ │ + str ip, [r0, #12]! │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + stmda r5, {r0, r3} │ │ │ │ + mov r5, r2 │ │ │ │ + b bbfdc <__cxa_atexit@plt+0xade28> │ │ │ │ + mov r6, r3 │ │ │ │ + b b824c <__cxa_atexit@plt+0xaa098> │ │ │ │ + mov r7, #36 @ 0x24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ b825c <__cxa_atexit@plt+0xaa0a8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq lr, r7, #236, 16 @ 0xec0000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + rsbseq r6, r8, #88, 18 @ 0x160000 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + @ instruction: 0xfffffd54 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq c2930 <__cxa_atexit@plt+0xb477c> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #136] @ c297c <__cxa_atexit@plt+0xb47c8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq c2928 <__cxa_atexit@plt+0xb4774> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq c2940 <__cxa_atexit@plt+0xb478c> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bge c2954 <__cxa_atexit@plt+0xb47a0> │ │ │ │ - ldr r7, [pc, #104] @ c2984 <__cxa_atexit@plt+0xb47d0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b c28ec <__cxa_atexit@plt+0xb4738> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r3, r7 │ │ │ │ - blt c2914 <__cxa_atexit@plt+0xb4760> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bne c296c <__cxa_atexit@plt+0xb47b8> │ │ │ │ - ldr r7, [pc, #28] @ c2980 <__cxa_atexit@plt+0xb47cc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ c2988 <__cxa_atexit@plt+0xb47d4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - addseq r7, r3, #120, 30 @ 0x1e0 │ │ │ │ - addseq r7, r3, #196, 30 @ 0x310 │ │ │ │ - addseq r7, r3, #112, 30 @ 0x1c0 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + ldr r3, [pc, #12] @ b8288 <__cxa_atexit@plt+0xaa0d4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b a8f67c <__cxa_atexit@plt+0xa814c8> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq c29c4 <__cxa_atexit@plt+0xb4810> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bge c29d8 <__cxa_atexit@plt+0xb4824> │ │ │ │ - ldr r7, [pc, #76] @ c2a04 <__cxa_atexit@plt+0xb4850> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r3, r7 │ │ │ │ - blt c29b0 <__cxa_atexit@plt+0xb47fc> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bne c29f0 <__cxa_atexit@plt+0xb483c> │ │ │ │ - ldr r7, [pc, #24] @ c2a00 <__cxa_atexit@plt+0xb484c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ c2a08 <__cxa_atexit@plt+0xb4854> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - addseq r7, r3, #244, 28 @ 0xf40 │ │ │ │ - addseq r7, r3, #40, 30 @ 0xa0 │ │ │ │ - addseq r7, r3, #236, 28 @ 0xec0 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ + ldr r3, [pc, #12] @ b82a8 <__cxa_atexit@plt+0xaa0f4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20cc <__cxa_atexit@plt+0x3b3f18> │ │ │ │ + addseq r2, r4, #112, 12 @ 0x7000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c2b04 <__cxa_atexit@plt+0xb4950> │ │ │ │ - and r7, sl, #3 │ │ │ │ - and r2, r8, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne c2a88 <__cxa_atexit@plt+0xb48d4> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne c2aa4 <__cxa_atexit@plt+0xb48f0> │ │ │ │ - ldr r2, [pc, #248] @ c2b3c <__cxa_atexit@plt+0xb4988> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - ldr r1, [sl, #2] │ │ │ │ - ldr r7, [r8, #2] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c2ae8 <__cxa_atexit@plt+0xb4934> │ │ │ │ - ldr r2, [pc, #216] @ c2b40 <__cxa_atexit@plt+0xb498c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c2ae8 <__cxa_atexit@plt+0xb4934> │ │ │ │ + bhi b82dc <__cxa_atexit@plt+0xaa128> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ b82e4 <__cxa_atexit@plt+0xaa130> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b c2b8c <__cxa_atexit@plt+0xb49d8> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne c2ab8 <__cxa_atexit@plt+0xb4904> │ │ │ │ - ldr r7, [pc, #160] @ c2b38 <__cxa_atexit@plt+0xb4984> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #156] @ c2b48 <__cxa_atexit@plt+0xb4994> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + b bc0cc <__cxa_atexit@plt+0xadf18> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c2b14 <__cxa_atexit@plt+0xb4960> │ │ │ │ - ldr r5, [pc, #96] @ c2b30 <__cxa_atexit@plt+0xb497c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - tst r9, #3 │ │ │ │ - beq c2af4 <__cxa_atexit@plt+0xb4940> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b c28d4 <__cxa_atexit@plt+0xb4720> │ │ │ │ - ldr r0, [r7] │ │ │ │ + addseq r2, r4, #8, 6 @ 0x20000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b831c <__cxa_atexit@plt+0xaa168> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ b8324 <__cxa_atexit@plt+0xaa170> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #56] @ c2b44 <__cxa_atexit@plt+0xb4990> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [r5], #4 │ │ │ │ - ldr r7, [pc, #20] @ c2b34 <__cxa_atexit@plt+0xb4980> │ │ │ │ - add r7, pc, r7 │ │ │ │ + addseq r2, r4, #200, 4 @ 0x8000000c │ │ │ │ + rsbseq r6, r8, #100, 16 @ 0x640000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r3, r5, #32 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b838c <__cxa_atexit@plt+0xaa1d8> │ │ │ │ + ldr lr, [pc, #72] @ b8394 <__cxa_atexit@plt+0xaa1e0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, #68] @ b8398 <__cxa_atexit@plt+0xaa1e4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr r2, [r7, #10] │ │ │ │ + ldr r0, [r7, #14] │ │ │ │ + str r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r2 │ │ │ │ + b 3c222c <__cxa_atexit@plt+0x3b4078> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe00 │ │ │ │ - rsbseq lr, r7, #132, 12 @ 0x8400000 │ │ │ │ - addseq r7, r3, #72, 28 @ 0x480 │ │ │ │ - andeq r0, r0, ip, lsl #2 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - rsbseq lr, r7, #156, 12 @ 0x9c00000 │ │ │ │ - addseq r7, r3, #56, 28 @ 0x380 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ c2b80 <__cxa_atexit@plt+0xb49cc> │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + addseq r2, r4, #224, 4 │ │ │ │ + rsbseq r6, r8, #244, 14 @ 0x3d00000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne b83d0 <__cxa_atexit@plt+0xaa21c> │ │ │ │ + ldr r3, [pc, #32] @ b83dc <__cxa_atexit@plt+0xaa228> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c2b78 <__cxa_atexit@plt+0xb49c4> │ │ │ │ - b c2b8c <__cxa_atexit@plt+0xb49d8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + str r8, [r5, #20] │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + add r5, r5, #24 │ │ │ │ + b 3c1f6c <__cxa_atexit@plt+0x3b3db8> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - cmp r3, r7 │ │ │ │ - bne c2bcc <__cxa_atexit@plt+0xb4a18> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c2c04 <__cxa_atexit@plt+0xb4a50> │ │ │ │ - ldr r5, [pc, #108] @ c2c20 <__cxa_atexit@plt+0xb4a6c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq c2bf4 <__cxa_atexit@plt+0xb4a40> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b c28d4 <__cxa_atexit@plt+0xb4720> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ble c2be4 <__cxa_atexit@plt+0xb4a30> │ │ │ │ - ldr r7, [pc, #76] @ c2c28 <__cxa_atexit@plt+0xb4a74> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ c2c1c <__cxa_atexit@plt+0xb4a68> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ + rsbseq r6, r8, #176, 14 @ 0x2c00000 │ │ │ │ + andeq r0, r0, r5, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne b8438 <__cxa_atexit@plt+0xaa284> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc b8448 <__cxa_atexit@plt+0xaa294> │ │ │ │ + ldr r2, [pc, #64] @ b8454 <__cxa_atexit@plt+0xaa2a0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r7, [r8, #8] │ │ │ │ + str r1, [r8, #12] │ │ │ │ + add r5, r5, #24 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3c1f14 <__cxa_atexit@plt+0x3b3d60> │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r8, [r5, #20] │ │ │ │ + add r5, r5, #24 │ │ │ │ + b 1fe7324 <__cxa_atexit@plt+0x1fd9170> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + @ instruction: 0xfffffed8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + rsbseq r6, r8, #32, 14 @ 0x800000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b84d4 <__cxa_atexit@plt+0xaa320> │ │ │ │ + ldr lr, [pc, #76] @ b84e4 <__cxa_atexit@plt+0xaa330> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + add r7, r7, #6 │ │ │ │ + ldm r7, {r0, r2, r7} │ │ │ │ + ldr r9, [pc, #60] @ b84e8 <__cxa_atexit@plt+0xaa334> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str lr, [r3, #24]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r9, [r3, #-20] @ 0xffffffec │ │ │ │ + str r1, [r3, #-16] │ │ │ │ + str r8, [r3, #-12] │ │ │ │ + stmdb r3, {r0, r2} │ │ │ │ + sub r8, r6, #30 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3c1f74 <__cxa_atexit@plt+0x3b3dc0> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + @ instruction: 0xfffffe88 │ │ │ │ + rsbseq r6, r8, #164, 12 @ 0xa400000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi b856c <__cxa_atexit@plt+0xaa3b8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b8578 <__cxa_atexit@plt+0xaa3c4> │ │ │ │ + ldr lr, [pc, #104] @ b8588 <__cxa_atexit@plt+0xaa3d4> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #96] @ b858c <__cxa_atexit@plt+0xaa3d8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr ip, [r7, #8] │ │ │ │ + add sl, r7, #12 │ │ │ │ + ldm sl, {r1, r2, sl} │ │ │ │ + ldr r8, [r7, #24] │ │ │ │ + sub r0, r6, #14 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + ldr r0, [pc, #64] @ b8590 <__cxa_atexit@plt+0xaa3dc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str ip, [r3, #8] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r1, r2, sl} │ │ │ │ + mov r5, r9 │ │ │ │ + b bc05c <__cxa_atexit@plt+0xadea8> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr r7, [pc, #20] @ c2c24 <__cxa_atexit@plt+0xb4a70> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r7, r3, #244, 24 @ 0xf400 │ │ │ │ - @ instruction: 0xfffffd1c │ │ │ │ - rsbseq lr, r7, #148, 10 @ 0x25000000 │ │ │ │ - addseq r7, r3, #8, 26 @ 0x200 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + @ instruction: 0xffffff58 │ │ │ │ + addseq r2, r4, #168 @ 0xa8 │ │ │ │ + addseq r2, r4, #228 @ 0xe4 │ │ │ │ + rsbseq r6, r8, #248, 10 @ 0x3e000000 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c2c70 <__cxa_atexit@plt+0xb4abc> │ │ │ │ - ldr r7, [pc, #52] @ c2c80 <__cxa_atexit@plt+0xb4acc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq c2c64 <__cxa_atexit@plt+0xb4ab0> │ │ │ │ - mov r7, r8 │ │ │ │ - b c2c90 <__cxa_atexit@plt+0xb4adc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ c2c84 <__cxa_atexit@plt+0xb4ad0> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi b860c <__cxa_atexit@plt+0xaa458> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #40 @ 0x28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b8614 <__cxa_atexit@plt+0xaa460> │ │ │ │ + ldr r0, [pc, #100] @ b8630 <__cxa_atexit@plt+0xaa47c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr ip, [pc, #96] @ b8634 <__cxa_atexit@plt+0xaa480> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldm r5, {r1, lr} │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + add r0, r3, #20 │ │ │ │ + stm r0, {r1, r9, sl, lr} │ │ │ │ + str r8, [r3, #36] @ 0x24 │ │ │ │ + mov r1, r3 │ │ │ │ + str ip, [r1, #12]! │ │ │ │ + ldr r0, [pc, #60] @ b8638 <__cxa_atexit@plt+0xaa484> │ │ │ │ + add r0, pc, r0 │ │ │ │ + sub lr, r5, #4 │ │ │ │ + stm lr, {r0, r1, r3} │ │ │ │ + mov r5, r2 │ │ │ │ + b bbfdc <__cxa_atexit@plt+0xade28> │ │ │ │ + mov r6, r3 │ │ │ │ + b b861c <__cxa_atexit@plt+0xaa468> │ │ │ │ + mov r7, #40 @ 0x28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ b862c <__cxa_atexit@plt+0xaa478> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq lr, r7, #52, 10 @ 0xd000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + rsbseq r6, r8, #140, 10 @ 0x23000000 │ │ │ │ + @ instruction: 0xfffffce4 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #156] @ c2d3c <__cxa_atexit@plt+0xb4b88> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq c2d10 <__cxa_atexit@plt+0xb4b5c> │ │ │ │ - ldr r3, [pc, #128] @ c2d40 <__cxa_atexit@plt+0xb4b8c> │ │ │ │ + ldr r3, [pc, #12] @ b8658 <__cxa_atexit@plt+0xaa4a4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r8, [r3, #12]! │ │ │ │ - str r2, [r7, #4] │ │ │ │ - str sl, [r3] │ │ │ │ - tst r8, #3 │ │ │ │ - beq c2d1c <__cxa_atexit@plt+0xb4b68> │ │ │ │ - ldr r1, [pc, #84] @ c2d44 <__cxa_atexit@plt+0xb4b90> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r8, [r3] │ │ │ │ - str r1, [r7] │ │ │ │ - tst sl, #3 │ │ │ │ - beq c2d2c <__cxa_atexit@plt+0xb4b78> │ │ │ │ - ldr r9, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r5, r3 │ │ │ │ - b c2a18 <__cxa_atexit@plt+0xb4864> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b a8f67c <__cxa_atexit@plt+0xa814c8> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ b8678 <__cxa_atexit@plt+0xaa4c4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20cc <__cxa_atexit@plt+0x3b3f18> │ │ │ │ + addseq r2, r4, #160, 4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b86d4 <__cxa_atexit@plt+0xaa520> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b86e0 <__cxa_atexit@plt+0xaa52c> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [pc, #60] @ b86f0 <__cxa_atexit@plt+0xaa53c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r0, r8} │ │ │ │ + sub r2, r6, #2 │ │ │ │ + ldr r0, [pc, #48] @ b86f4 <__cxa_atexit@plt+0xaa540> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ + mov r8, r1 │ │ │ │ + b 3c2114 <__cxa_atexit@plt+0x3b3f60> │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andeq r0, r0, r4, lsr r1 │ │ │ │ + addseq r2, r4, #240, 4 │ │ │ │ + addseq r1, r4, #112, 30 @ 0x1c0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #108] @ c2dcc <__cxa_atexit@plt+0xb4c18> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r2, [r7, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq c2dac <__cxa_atexit@plt+0xb4bf8> │ │ │ │ - ldr r2, [pc, #76] @ c2dd0 <__cxa_atexit@plt+0xb4c1c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r3, #8]! │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - str r8, [r3] │ │ │ │ - tst sl, #3 │ │ │ │ - beq c2dbc <__cxa_atexit@plt+0xb4c08> │ │ │ │ - ldm r5, {r7, r9} │ │ │ │ - str r7, [r5, #8] │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b8738 <__cxa_atexit@plt+0xaa584> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ b8740 <__cxa_atexit@plt+0xaa58c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #32] @ b8744 <__cxa_atexit@plt+0xaa590> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b c2a18 <__cxa_atexit@plt+0xb4864> │ │ │ │ + b bc0cc <__cxa_atexit@plt+0xadf18> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + addseq r1, r4, #184, 28 @ 0xb80 │ │ │ │ + addseq r1, r4, #16, 30 @ 0x40 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r1, r5, #16 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi b8814 <__cxa_atexit@plt+0xaa660> │ │ │ │ + ldr r3, [pc, #204] @ b8834 <__cxa_atexit@plt+0xaa680> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ands r2, r8, #3 │ │ │ │ + beq b87e8 <__cxa_atexit@plt+0xaa634> │ │ │ │ + mov r7, r5 │ │ │ │ + ldr r3, [r7, #-8]! │ │ │ │ + cmp r2, #2 │ │ │ │ + bne b87f8 <__cxa_atexit@plt+0xaa644> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc b881c <__cxa_atexit@plt+0xaa668> │ │ │ │ + ldr r7, [pc, #136] @ b883c <__cxa_atexit@plt+0xaa688> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [r5, #-12]! │ │ │ │ + ldr r0, [pc, #128] @ b8840 <__cxa_atexit@plt+0xaa68c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5] │ │ │ │ + ldr r0, [r8, #2] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3c20cc <__cxa_atexit@plt+0x3b3f18> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ + mov r5, r1 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ + ldr r2, [pc, #56] @ b8838 <__cxa_atexit@plt+0xaa684> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r8} │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3c2114 <__cxa_atexit@plt+0x3b3f60> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + addseq r1, r4, #52, 28 @ 0x340 │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + addseq r2, r4, #76, 2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #56] @ c2e1c <__cxa_atexit@plt+0xb4c68> │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ - ldr sl, [r3, #12]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r3] │ │ │ │ - tst sl, #3 │ │ │ │ - beq c2e10 <__cxa_atexit@plt+0xb4c5c> │ │ │ │ - ldmib r5, {r2, r9} │ │ │ │ - str r2, [r5, #12] │ │ │ │ + ldr r8, [r3, #8]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne b88a0 <__cxa_atexit@plt+0xaa6ec> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc b88b8 <__cxa_atexit@plt+0xaa704> │ │ │ │ + ldr lr, [pc, #84] @ b88cc <__cxa_atexit@plt+0xaa718> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r5, #4]! │ │ │ │ + ldr r0, [pc, #76] @ b88d0 <__cxa_atexit@plt+0xaa71c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + stm r5, {r0, r6} │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + mov r6, r3 │ │ │ │ + b 3c20cc <__cxa_atexit@plt+0x3b3f18> │ │ │ │ + ldr r2, [pc, #32] @ b88c8 <__cxa_atexit@plt+0xaa714> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r7, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, r7 │ │ │ │ - b c2a18 <__cxa_atexit@plt+0xb4864> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #12]! │ │ │ │ - ldmdb r5, {r3, r9} │ │ │ │ - str r3, [r5] │ │ │ │ - mov sl, r7 │ │ │ │ - b c2a18 <__cxa_atexit@plt+0xb4864> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ + b 3c2114 <__cxa_atexit@plt+0x3b3f60> │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r1, r4, #140, 26 @ 0x2300 │ │ │ │ + @ instruction: 0xfffffe84 │ │ │ │ + addseq r2, r4, #136 @ 0x88 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c2ed0 <__cxa_atexit@plt+0xb4d1c> │ │ │ │ - ldr r7, [pc, #164] @ c2f00 <__cxa_atexit@plt+0xb4d4c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9} │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq c2eb4 <__cxa_atexit@plt+0xb4d00> │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - cmp r2, #3 │ │ │ │ - beq c2ee0 <__cxa_atexit@plt+0xb4d2c> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #132] @ c2f04 <__cxa_atexit@plt+0xb4d50> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq c2ec4 <__cxa_atexit@plt+0xb4d10> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq c2ef0 <__cxa_atexit@plt+0xb4d3c> │ │ │ │ - sub r7, r1, #1 │ │ │ │ - ldr r3, [pc, #104] @ c2f08 <__cxa_atexit@plt+0xb4d54> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - cmp r2, r7 │ │ │ │ - addeq r3, r3, #4 │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r3] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + bhi b8918 <__cxa_atexit@plt+0xaa764> │ │ │ │ + ldr r2, [pc, #44] @ b8920 <__cxa_atexit@plt+0xaa76c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + ldr r1, [pc, #32] @ b8924 <__cxa_atexit@plt+0xaa770> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ c2f0c <__cxa_atexit@plt+0xb4d58> │ │ │ │ - add r7, pc, r7 │ │ │ │ + b 3c222c <__cxa_atexit@plt+0x3b4078> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bic r2, r8, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - b c2e78 <__cxa_atexit@plt+0xb4cc4> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b c2e98 <__cxa_atexit@plt+0xb4ce4> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - addseq r7, r3, #152, 14 @ 0x2600000 │ │ │ │ - rsbseq lr, r7, #216, 4 @ 0x8000000d │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + addseq r1, r4, #48, 26 @ 0xc00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq c2f74 <__cxa_atexit@plt+0xb4dc0> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #92] @ c2f94 <__cxa_atexit@plt+0xb4de0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq c2f6c <__cxa_atexit@plt+0xb4db8> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq c2f84 <__cxa_atexit@plt+0xb4dd0> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #64] @ c2f98 <__cxa_atexit@plt+0xb4de4> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne b896c <__cxa_atexit@plt+0xaa7b8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc b8978 <__cxa_atexit@plt+0xaa7c4> │ │ │ │ + ldr r2, [pc, #52] @ b8988 <__cxa_atexit@plt+0xaa7d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - cmp r3, r7 │ │ │ │ - addeq r2, r2, #4 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r2] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3c1f6c <__cxa_atexit@plt+0x3b3db8> │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r2, r4, #84 @ 0x54 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi b89c0 <__cxa_atexit@plt+0xaa80c> │ │ │ │ + ldr r3, [pc, #28] @ b89cc <__cxa_atexit@plt+0xaa818> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3c1f14 <__cxa_atexit@plt+0x3b3d60> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b c2f30 <__cxa_atexit@plt+0xb4d7c> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b c2f50 <__cxa_atexit@plt+0xb4d9c> │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - addseq r7, r3, #224, 12 @ 0xe000000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq c2fd4 <__cxa_atexit@plt+0xb4e20> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #36] @ c2fe4 <__cxa_atexit@plt+0xb4e30> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b8a04 <__cxa_atexit@plt+0xaa850> │ │ │ │ + ldr r2, [pc, #28] @ b8a10 <__cxa_atexit@plt+0xaa85c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - cmp r3, r7 │ │ │ │ - addeq r2, r2, #4 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r2] │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b c2fb8 <__cxa_atexit@plt+0xb4e04> │ │ │ │ - addseq r7, r3, #120, 12 @ 0x7800000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c308c <__cxa_atexit@plt+0xb4ed8> │ │ │ │ - ldr r7, [pc, #180] @ c30bc <__cxa_atexit@plt+0xb4f08> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9} │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq c3060 <__cxa_atexit@plt+0xb4eac> │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - cmp r2, #3 │ │ │ │ - beq c309c <__cxa_atexit@plt+0xb4ee8> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #148] @ c30c0 <__cxa_atexit@plt+0xb4f0c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq c3070 <__cxa_atexit@plt+0xb4ebc> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq c30ac <__cxa_atexit@plt+0xb4ef8> │ │ │ │ - sub r7, r1, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - cmp r2, r7 │ │ │ │ - bne c307c <__cxa_atexit@plt+0xb4ec8> │ │ │ │ - ldr r7, [pc, #108] @ c30c4 <__cxa_atexit@plt+0xb4f10> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #72] @ c30cc <__cxa_atexit@plt+0xb4f18> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ c30c8 <__cxa_atexit@plt+0xb4f14> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r1, r4, #176, 30 @ 0x2c0 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b8a5c <__cxa_atexit@plt+0xaa8a8> │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + ldr r7, [pc, #40] @ b8a6c <__cxa_atexit@plt+0xaa8b8> │ │ │ │ add r7, pc, r7 │ │ │ │ + str r7, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + mov r8, r2 │ │ │ │ + b 3c1f74 <__cxa_atexit@plt+0x3b3dc0> │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - bic r2, r8, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - b c3024 <__cxa_atexit@plt+0xb4e70> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b c3044 <__cxa_atexit@plt+0xb4e90> │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - andeq r0, r0, r8, asr #2 │ │ │ │ - addseq r7, r3, #216, 10 @ 0x36000000 │ │ │ │ - rsbseq lr, r7, #32, 2 │ │ │ │ - addseq r7, r3, #44, 10 @ 0xb000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq c3144 <__cxa_atexit@plt+0xb4f90> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #108] @ c3164 <__cxa_atexit@plt+0xb4fb0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq c312c <__cxa_atexit@plt+0xb4f78> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq c3154 <__cxa_atexit@plt+0xb4fa0> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - cmp r3, r7 │ │ │ │ - bne c3134 <__cxa_atexit@plt+0xb4f80> │ │ │ │ - ldr r7, [pc, #68] @ c3168 <__cxa_atexit@plt+0xb4fb4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ c316c <__cxa_atexit@plt+0xb4fb8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b c30f0 <__cxa_atexit@plt+0xb4f3c> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b c3110 <__cxa_atexit@plt+0xb4f5c> │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - addseq r7, r3, #12, 10 @ 0x3000000 │ │ │ │ - addseq r7, r3, #116, 8 @ 0x74000000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq c31b0 <__cxa_atexit@plt+0xb4ffc> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #44] @ c31c0 <__cxa_atexit@plt+0xb500c> │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi b8af4 <__cxa_atexit@plt+0xaa940> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b8b00 <__cxa_atexit@plt+0xaa94c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #108] @ b8b10 <__cxa_atexit@plt+0xaa95c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #40] @ c31c4 <__cxa_atexit@plt+0xb5010> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - cmp r3, r2 │ │ │ │ - addeq r7, r1, #1 │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr lr, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + sub ip, r6, #14 │ │ │ │ + ldr r9, [pc, #84] @ b8b14 <__cxa_atexit@plt+0xaa960> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr sl, [pc, #80] @ b8b18 <__cxa_atexit@plt+0xaa964> │ │ │ │ + add sl, pc, sl │ │ │ │ + sub r0, r6, #6 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + ldr r0, [pc, #68] @ b8b1c <__cxa_atexit@plt+0xaa968> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str sl, [r3, #4] │ │ │ │ + add r0, r3, #8 │ │ │ │ + stm r0, {r1, r9, lr} │ │ │ │ + str ip, [r3, #20] │ │ │ │ + mov r5, r2 │ │ │ │ + b bc05c <__cxa_atexit@plt+0xadea8> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r2, [r7, #-2] │ │ │ │ - b c318c <__cxa_atexit@plt+0xb4fd8> │ │ │ │ - addseq r7, r3, #156, 8 @ 0x9c000000 │ │ │ │ - addseq r7, r3, #20, 8 @ 0x14000000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + addseq r1, r4, #48, 22 @ 0xc000 │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + @ instruction: 0xfffffe14 │ │ │ │ + addseq r1, r4, #92, 22 @ 0x17000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c32f4 <__cxa_atexit@plt+0xb5140> │ │ │ │ - and r7, sl, #3 │ │ │ │ - and r2, r8, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne c3244 <__cxa_atexit@plt+0xb5090> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne c3260 <__cxa_atexit@plt+0xb50ac> │ │ │ │ - ldr r2, [pc, #308] @ c3334 <__cxa_atexit@plt+0xb5180> │ │ │ │ + bhi b8b4c <__cxa_atexit@plt+0xaa998> │ │ │ │ + ldr r2, [pc, #28] @ b8b5c <__cxa_atexit@plt+0xaa9a8> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - ldr r1, [sl, #2] │ │ │ │ - ldr r7, [r8, #2] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c32d8 <__cxa_atexit@plt+0xb5124> │ │ │ │ - ldr r2, [pc, #276] @ c3338 <__cxa_atexit@plt+0xb5184> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c32d8 <__cxa_atexit@plt+0xb5124> │ │ │ │ - mov r5, r3 │ │ │ │ - b c3384 <__cxa_atexit@plt+0xb51d0> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne c3274 <__cxa_atexit@plt+0xb50c0> │ │ │ │ - ldr r7, [pc, #220] @ c3330 <__cxa_atexit@plt+0xb517c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #216] @ c3340 <__cxa_atexit@plt+0xb518c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #168] @ c3324 <__cxa_atexit@plt+0xb5170> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #-4]! │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq c32e4 <__cxa_atexit@plt+0xb5130> │ │ │ │ - ldr r7, [r5] │ │ │ │ - cmp r2, #3 │ │ │ │ - beq c3304 <__cxa_atexit@plt+0xb5150> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #132] @ c3328 <__cxa_atexit@plt+0xb5174> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmda r5, {r1, r2} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq c32d8 <__cxa_atexit@plt+0xb5124> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq c3314 <__cxa_atexit@plt+0xb5160> │ │ │ │ - sub r7, r1, #1 │ │ │ │ - ldr r3, [pc, #104] @ c332c <__cxa_atexit@plt+0xb5178> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - cmp r2, r7 │ │ │ │ - addlt r3, r3, #4 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r3] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ + stmdb r5, {r2, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #64] @ c333c <__cxa_atexit@plt+0xb5188> │ │ │ │ + b bbfdc <__cxa_atexit@plt+0xade28> │ │ │ │ + ldr r7, [pc, #12] @ b8b60 <__cxa_atexit@plt+0xaa9ac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bic r2, r9, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - b c329c <__cxa_atexit@plt+0xb50e8> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b c32bc <__cxa_atexit@plt+0xb5108> │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, ip, lsr r3 │ │ │ │ - addseq r7, r3, #116, 6 @ 0xd0000001 │ │ │ │ - addseq r7, r3, #92, 6 @ 0x70000001 │ │ │ │ - andeq r0, r0, r8, asr #2 │ │ │ │ - andeq r0, r0, ip, asr r1 │ │ │ │ - rsbseq sp, r7, #204, 28 @ 0xcc0 │ │ │ │ - addseq r7, r3, #200, 6 @ 0x20000003 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + rsbseq r6, r8, #100 @ 0x64 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ c3378 <__cxa_atexit@plt+0xb51c4> │ │ │ │ + ldr r3, [pc, #12] @ b8b80 <__cxa_atexit@plt+0xaa9cc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c3370 <__cxa_atexit@plt+0xb51bc> │ │ │ │ - b c3384 <__cxa_atexit@plt+0xb51d0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r3, #8]! │ │ │ │ - cmp r2, r7 │ │ │ │ - bne c3400 <__cxa_atexit@plt+0xb524c> │ │ │ │ - ldr r7, [pc, #200] @ c3468 <__cxa_atexit@plt+0xb52b4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ands r1, r2, #3 │ │ │ │ - beq c3428 <__cxa_atexit@plt+0xb5274> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - cmp r1, #3 │ │ │ │ - beq c3444 <__cxa_atexit@plt+0xb5290> │ │ │ │ - sub r2, r1, #1 │ │ │ │ - ldr r1, [pc, #164] @ c346c <__cxa_atexit@plt+0xb52b8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq c3438 <__cxa_atexit@plt+0xb5284> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq c3454 <__cxa_atexit@plt+0xb52a0> │ │ │ │ - sub r7, r1, #1 │ │ │ │ - ldr r3, [pc, #132] @ c3470 <__cxa_atexit@plt+0xb52bc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - cmp r2, r7 │ │ │ │ - addlt r3, r3, #4 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r3] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ble c3418 <__cxa_atexit@plt+0xb5264> │ │ │ │ - ldr r7, [pc, #100] @ c3474 <__cxa_atexit@plt+0xb52c0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #68] @ c3464 <__cxa_atexit@plt+0xb52b0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - bic r2, r2, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - b c33c0 <__cxa_atexit@plt+0xb520c> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b c33e4 <__cxa_atexit@plt+0xb5230> │ │ │ │ - addseq r7, r3, #144, 2 @ 0x24 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r0, asr #2 │ │ │ │ - addseq r7, r3, #76, 4 @ 0xc0000004 │ │ │ │ - addseq r7, r3, #32, 4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + mov r8, r7 │ │ │ │ + b a8f67c <__cxa_atexit@plt+0xa814c8> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq c34dc <__cxa_atexit@plt+0xb5328> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #92] @ c34fc <__cxa_atexit@plt+0xb5348> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b8c08 <__cxa_atexit@plt+0xaaa54> │ │ │ │ + ldr r2, [pc, #108] @ b8c14 <__cxa_atexit@plt+0xaaa60> │ │ │ │ add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq c34d4 <__cxa_atexit@plt+0xb5320> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq c34ec <__cxa_atexit@plt+0xb5338> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #64] @ c3500 <__cxa_atexit@plt+0xb534c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - cmp r3, r7 │ │ │ │ - addlt r2, r2, #4 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r2] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b c3498 <__cxa_atexit@plt+0xb52e4> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b c34b8 <__cxa_atexit@plt+0xb5304> │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - addseq r7, r3, #120, 2 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq c353c <__cxa_atexit@plt+0xb5388> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #36] @ c354c <__cxa_atexit@plt+0xb5398> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - cmp r3, r7 │ │ │ │ - addlt r2, r2, #4 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r2] │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b c3520 <__cxa_atexit@plt+0xb536c> │ │ │ │ - addseq r7, r3, #16, 2 │ │ │ │ + ldr lr, [pc, #104] @ b8c18 <__cxa_atexit@plt+0xaaa64> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #100] @ b8c1c <__cxa_atexit@plt+0xaaa68> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [r5, #4]! │ │ │ │ + ldr r0, [pc, #92] @ b8c20 <__cxa_atexit@plt+0xaaa6c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5] │ │ │ │ + str r2, [r3, #28]! │ │ │ │ + sub r0, r6, #39 @ 0x27 │ │ │ │ + ldmib r5, {r2, r9} │ │ │ │ + str r8, [r3, #-24] @ 0xffffffe8 │ │ │ │ + str r7, [r3, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #-16] │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + stmdb r3, {r0, r1} │ │ │ │ + str r3, [r5, #4] │ │ │ │ + sub r0, r6, #31 │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20cc <__cxa_atexit@plt+0x3b3f18> │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + @ instruction: 0xfffffecc │ │ │ │ + @ instruction: 0xfffffba0 │ │ │ │ + @ instruction: 0xfffffacc │ │ │ │ + addseq r1, r4, #72, 26 @ 0x1200 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq c35b4 <__cxa_atexit@plt+0xb5400> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #92] @ c35d4 <__cxa_atexit@plt+0xb5420> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq c35ac <__cxa_atexit@plt+0xb53f8> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq c35c4 <__cxa_atexit@plt+0xb5410> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #64] @ c35d8 <__cxa_atexit@plt+0xb5424> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - cmp r3, r7 │ │ │ │ - addlt r2, r2, #4 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r2] │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b8c7c <__cxa_atexit@plt+0xaaac8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b8c88 <__cxa_atexit@plt+0xaaad4> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [pc, #60] @ b8c98 <__cxa_atexit@plt+0xaaae4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r0, r8} │ │ │ │ + sub r2, r6, #2 │ │ │ │ + ldr r0, [pc, #48] @ b8c9c <__cxa_atexit@plt+0xaaae8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r1 │ │ │ │ + b 3c2114 <__cxa_atexit@plt+0x3b3f60> │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b c3570 <__cxa_atexit@plt+0xb53bc> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b c3590 <__cxa_atexit@plt+0xb53dc> │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - addseq r7, r3, #160 @ 0xa0 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq c3614 <__cxa_atexit@plt+0xb5460> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #36] @ c3624 <__cxa_atexit@plt+0xb5470> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - cmp r3, r7 │ │ │ │ - addlt r2, r2, #4 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r2] │ │ │ │ + addseq r1, r4, #72, 26 @ 0x1200 │ │ │ │ + addseq r1, r4, #200, 18 @ 0x320000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b8ce0 <__cxa_atexit@plt+0xaab2c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ b8ce8 <__cxa_atexit@plt+0xaab34> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #32] @ b8cec <__cxa_atexit@plt+0xaab38> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b bc0cc <__cxa_atexit@plt+0xadf18> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b c35f8 <__cxa_atexit@plt+0xb5444> │ │ │ │ - addseq r7, r3, #56 @ 0x38 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c366c <__cxa_atexit@plt+0xb54b8> │ │ │ │ - ldr r7, [pc, #52] @ c367c <__cxa_atexit@plt+0xb54c8> │ │ │ │ + addseq r1, r4, #16, 18 @ 0x40000 │ │ │ │ + addseq r1, r4, #104, 18 @ 0x1a0000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r1, r5, #16 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi b8dbc <__cxa_atexit@plt+0xaac08> │ │ │ │ + ldr r3, [pc, #204] @ b8ddc <__cxa_atexit@plt+0xaac28> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ands r2, r8, #3 │ │ │ │ + beq b8d90 <__cxa_atexit@plt+0xaabdc> │ │ │ │ + mov r7, r5 │ │ │ │ + ldr r3, [r7, #-8]! │ │ │ │ + cmp r2, #2 │ │ │ │ + bne b8da0 <__cxa_atexit@plt+0xaabec> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc b8dc4 <__cxa_atexit@plt+0xaac10> │ │ │ │ + ldr r7, [pc, #136] @ b8de4 <__cxa_atexit@plt+0xaac30> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq c3660 <__cxa_atexit@plt+0xb54ac> │ │ │ │ + ldr r1, [r5, #-12]! │ │ │ │ + ldr r0, [pc, #128] @ b8de8 <__cxa_atexit@plt+0xaac34> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5] │ │ │ │ + ldr r0, [r8, #2] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b c368c <__cxa_atexit@plt+0xb54d8> │ │ │ │ + mov r8, r3 │ │ │ │ + b 3c20cc <__cxa_atexit@plt+0x3b3f18> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r1 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ c3680 <__cxa_atexit@plt+0xb54cc> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #56] @ b8de0 <__cxa_atexit@plt+0xaac2c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r8} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3c2114 <__cxa_atexit@plt+0x3b3f60> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq sp, r7, #88, 22 @ 0x16000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + addseq r1, r4, #140, 16 @ 0x8c0000 │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + addseq r1, r4, #164, 22 @ 0x29000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #156] @ c3738 <__cxa_atexit@plt+0xb5584> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq c370c <__cxa_atexit@plt+0xb5558> │ │ │ │ - ldr r3, [pc, #128] @ c373c <__cxa_atexit@plt+0xb5588> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r8, [r3, #12]! │ │ │ │ - str r2, [r7, #4] │ │ │ │ - str sl, [r3] │ │ │ │ - tst r8, #3 │ │ │ │ - beq c3718 <__cxa_atexit@plt+0xb5564> │ │ │ │ - ldr r1, [pc, #84] @ c3740 <__cxa_atexit@plt+0xb558c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r8, [r3] │ │ │ │ - str r1, [r7] │ │ │ │ - tst sl, #3 │ │ │ │ - beq c3728 <__cxa_atexit@plt+0xb5574> │ │ │ │ - ldr r9, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r5, r3 │ │ │ │ - b c31d4 <__cxa_atexit@plt+0xb5020> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r8, [r3, #8]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne b8e48 <__cxa_atexit@plt+0xaac94> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc b8e60 <__cxa_atexit@plt+0xaacac> │ │ │ │ + ldr lr, [pc, #84] @ b8e74 <__cxa_atexit@plt+0xaacc0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r5, #4]! │ │ │ │ + ldr r0, [pc, #76] @ b8e78 <__cxa_atexit@plt+0xaacc4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + stm r5, {r0, r6} │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + mov r6, r3 │ │ │ │ + b 3c20cc <__cxa_atexit@plt+0x3b3f18> │ │ │ │ + ldr r2, [pc, #32] @ b8e70 <__cxa_atexit@plt+0xaacbc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r7, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andeq r0, r0, r4, lsr r1 │ │ │ │ + b 3c2114 <__cxa_atexit@plt+0x3b3f60> │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r1, r4, #228, 14 @ 0x3900000 │ │ │ │ + @ instruction: 0xfffffe84 │ │ │ │ + addseq r1, r4, #224, 20 @ 0xe0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #108] @ c37c8 <__cxa_atexit@plt+0xb5614> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r2, [r7, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq c37a8 <__cxa_atexit@plt+0xb55f4> │ │ │ │ - ldr r2, [pc, #76] @ c37cc <__cxa_atexit@plt+0xb5618> │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + rsbseq r5, r8, #32, 26 @ 0x800 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov sl, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc b8edc <__cxa_atexit@plt+0xaad28> │ │ │ │ + ldr r2, [pc, #48] @ b8eec <__cxa_atexit@plt+0xaad38> │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r3, #8]! │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - str r8, [r3] │ │ │ │ - tst sl, #3 │ │ │ │ - beq c37b8 <__cxa_atexit@plt+0xb5604> │ │ │ │ - ldm r5, {r7, r9} │ │ │ │ - str r7, [r5, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - b c31d4 <__cxa_atexit@plt+0xb5020> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r9, [r7, #6] │ │ │ │ + ldr r1, [r7, #10] │ │ │ │ + str r2, [sl, #4]! │ │ │ │ + str r1, [sl, #8] │ │ │ │ + str r8, [sl, #12] │ │ │ │ + mov r8, r3 │ │ │ │ + b 1fe7c50 <__cxa_atexit@plt+0x1fd9a9c> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + rsbseq r5, r8, #196, 24 @ 0xc400 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi b8f6c <__cxa_atexit@plt+0xaadb8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b8f78 <__cxa_atexit@plt+0xaadc4> │ │ │ │ + ldr lr, [pc, #100] @ b8f88 <__cxa_atexit@plt+0xaadd4> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #92] @ b8f8c <__cxa_atexit@plt+0xaadd8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + add r8, r7, #12 │ │ │ │ + ldm r8, {r1, r2, r8} │ │ │ │ + sub r0, r6, #10 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + ldr r0, [pc, #64] @ b8f90 <__cxa_atexit@plt+0xaaddc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + mov r5, r9 │ │ │ │ + b bc05c <__cxa_atexit@plt+0xadea8> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #56] @ c3818 <__cxa_atexit@plt+0xb5664> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff78 │ │ │ │ + addseq r1, r4, #164, 12 @ 0xa400000 │ │ │ │ + addseq r1, r4, #228, 12 @ 0xe400000 │ │ │ │ + rsbseq r5, r8, #28, 24 @ 0x1c00 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b8fc4 <__cxa_atexit@plt+0xaae10> │ │ │ │ + ldr r2, [pc, #28] @ b8fd4 <__cxa_atexit@plt+0xaae20> │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r3, #12]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r3] │ │ │ │ - tst sl, #3 │ │ │ │ - beq c380c <__cxa_atexit@plt+0xb5658> │ │ │ │ - ldmib r5, {r2, r9} │ │ │ │ - str r2, [r5, #12] │ │ │ │ + stmdb r5, {r2, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, r7 │ │ │ │ - b c31d4 <__cxa_atexit@plt+0xb5020> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + b bbfdc <__cxa_atexit@plt+0xade28> │ │ │ │ + ldr r7, [pc, #12] @ b8fd8 <__cxa_atexit@plt+0xaae24> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #12]! │ │ │ │ - ldmdb r5, {r3, r9} │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + rsbseq r5, r8, #252, 22 @ 0x3f000 │ │ │ │ + rsbseq r5, r8, #216, 22 @ 0x36000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ b8ffc <__cxa_atexit@plt+0xaae48> │ │ │ │ + add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - mov sl, r7 │ │ │ │ - b c31d4 <__cxa_atexit@plt+0xb5020> │ │ │ │ + mov r8, r7 │ │ │ │ + b a8f67c <__cxa_atexit@plt+0xa814c8> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + rsbseq r5, r8, #180, 22 @ 0x2d000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #48 @ 0x30 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b9094 <__cxa_atexit@plt+0xaaee0> │ │ │ │ + ldr r2, [pc, #120] @ b90a0 <__cxa_atexit@plt+0xaaeec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #116] @ b90a4 <__cxa_atexit@plt+0xaaef0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #112] @ b90a8 <__cxa_atexit@plt+0xaaef4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [r5, #8]! │ │ │ │ + ldr r0, [pc, #104] @ b90ac <__cxa_atexit@plt+0xaaef8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5] │ │ │ │ + str r2, [r3, #28]! │ │ │ │ + sub r0, r6, #43 @ 0x2b │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr ip, [r5, #4] │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + sub r1, r6, #35 @ 0x23 │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r8, [r3, #-24] @ 0xffffffe8 │ │ │ │ + str r7, [r3, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #-16] │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + stmdb r3, {r0, r2} │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str ip, [r3, #12] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20cc <__cxa_atexit@plt+0x3b3f18> │ │ │ │ + mov r3, #48 @ 0x30 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + @ instruction: 0xfffffed0 │ │ │ │ + @ instruction: 0xfffffcc8 │ │ │ │ + @ instruction: 0xfffffbf4 │ │ │ │ + addseq r1, r4, #200, 16 @ 0xc80000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 3c1f54 <__cxa_atexit@plt+0x3b3da0> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c387c <__cxa_atexit@plt+0xb56c8> │ │ │ │ - ldr r7, [pc, #64] @ c3898 <__cxa_atexit@plt+0xb56e4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq c3870 <__cxa_atexit@plt+0xb56bc> │ │ │ │ - mov r7, r9 │ │ │ │ - b c368c <__cxa_atexit@plt+0xb54d8> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ c389c <__cxa_atexit@plt+0xb56e8> │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b9114 <__cxa_atexit@plt+0xaaf60> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b911c <__cxa_atexit@plt+0xaaf68> │ │ │ │ + ldr r1, [pc, #64] @ b9138 <__cxa_atexit@plt+0xaaf84> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #60] @ b913c <__cxa_atexit@plt+0xaaf88> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r1, r9} │ │ │ │ + sub r2, r6, #3 │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + b a8f6fc <__cxa_atexit@plt+0xa81548> │ │ │ │ + mov r6, r2 │ │ │ │ + b b9124 <__cxa_atexit@plt+0xaaf70> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ b9134 <__cxa_atexit@plt+0xaaf80> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe30 │ │ │ │ - rsbseq sp, r7, #72, 18 @ 0x120000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ + rsbseq r5, r8, #164, 20 @ 0xa4000 │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + addseq r1, r4, #52, 10 @ 0xd000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c39dc <__cxa_atexit@plt+0xb5828> │ │ │ │ - and r7, sl, #3 │ │ │ │ - and r2, r8, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne c391c <__cxa_atexit@plt+0xb5768> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne c3938 <__cxa_atexit@plt+0xb5784> │ │ │ │ - ldr r2, [pc, #324] @ c3a1c <__cxa_atexit@plt+0xb5868> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - ldr r1, [sl, #2] │ │ │ │ - ldr r7, [r8, #2] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c39b0 <__cxa_atexit@plt+0xb57fc> │ │ │ │ - ldr r2, [pc, #292] @ c3a20 <__cxa_atexit@plt+0xb586c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c39b0 <__cxa_atexit@plt+0xb57fc> │ │ │ │ + bhi b9170 <__cxa_atexit@plt+0xaafbc> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ b9178 <__cxa_atexit@plt+0xaafc4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b c3a70 <__cxa_atexit@plt+0xb58bc> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne c394c <__cxa_atexit@plt+0xb5798> │ │ │ │ - ldr r7, [pc, #236] @ c3a18 <__cxa_atexit@plt+0xb5864> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + b bc0cc <__cxa_atexit@plt+0xadf18> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #236] @ c3a2c <__cxa_atexit@plt+0xb5878> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + addseq r1, r4, #116, 8 @ 0x74000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b91ac <__cxa_atexit@plt+0xaaff8> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ b91b4 <__cxa_atexit@plt+0xab000> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b bc0cc <__cxa_atexit@plt+0xadf18> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #184] @ c3a0c <__cxa_atexit@plt+0xb5858> │ │ │ │ - add r7, pc, r7 │ │ │ │ + addseq r1, r4, #56, 8 @ 0x38000000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ - str r7, [r3, #-4]! │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq c39bc <__cxa_atexit@plt+0xb5808> │ │ │ │ - ldr r7, [r5] │ │ │ │ - cmp r2, #3 │ │ │ │ - beq c39ec <__cxa_atexit@plt+0xb5838> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #148] @ c3a10 <__cxa_atexit@plt+0xb585c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmda r5, {r1, r2} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq c39b0 <__cxa_atexit@plt+0xb57fc> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq c39fc <__cxa_atexit@plt+0xb5848> │ │ │ │ - sub r7, r1, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - cmp r2, r7 │ │ │ │ - bge c39cc <__cxa_atexit@plt+0xb5818> │ │ │ │ - ldr r7, [pc, #108] @ c3a14 <__cxa_atexit@plt+0xb5860> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi b91f0 <__cxa_atexit@plt+0xab03c> │ │ │ │ + ldr r2, [pc, #32] @ b91fc <__cxa_atexit@plt+0xab048> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + str r2, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3c2234 <__cxa_atexit@plt+0x3b4080> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi b927c <__cxa_atexit@plt+0xab0c8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b9288 <__cxa_atexit@plt+0xab0d4> │ │ │ │ + ldr lr, [pc, #88] @ b9298 <__cxa_atexit@plt+0xab0e4> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #80] @ b929c <__cxa_atexit@plt+0xab0e8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + sub r1, r6, #2 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [pc, #56] @ b92a0 <__cxa_atexit@plt+0xab0ec> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b bc05c <__cxa_atexit@plt+0xadea8> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #84] @ c3a28 <__cxa_atexit@plt+0xb5874> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #64] @ c3a24 <__cxa_atexit@plt+0xb5870> │ │ │ │ - add r7, pc, r7 │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + addseq r1, r4, #136, 6 @ 0x20000002 │ │ │ │ + addseq r1, r4, #204, 6 @ 0x30000003 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi b9310 <__cxa_atexit@plt+0xab15c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b931c <__cxa_atexit@plt+0xab168> │ │ │ │ + ldr lr, [pc, #84] @ b932c <__cxa_atexit@plt+0xab178> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr sl, [pc, #68] @ b9330 <__cxa_atexit@plt+0xab17c> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3c20cc <__cxa_atexit@plt+0x3b3f18> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bic r2, r9, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - b c3974 <__cxa_atexit@plt+0xb57c0> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b c3994 <__cxa_atexit@plt+0xb57e0> │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r0, ror r3 │ │ │ │ - addseq r6, r3, #136, 24 @ 0x8800 │ │ │ │ - addseq r6, r3, #4, 26 @ 0x100 │ │ │ │ - andeq r0, r0, ip, asr r1 │ │ │ │ - andeq r0, r0, r0, ror r1 │ │ │ │ - rsbseq sp, r7, #240, 14 @ 0x3c00000 │ │ │ │ - addseq r6, r3, #220, 22 @ 0x37000 │ │ │ │ - addseq r6, r3, #112, 24 @ 0x7000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + addseq r1, r4, #32, 12 @ 0x2000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b9378 <__cxa_atexit@plt+0xab1c4> │ │ │ │ + ldr r2, [pc, #48] @ b9380 <__cxa_atexit@plt+0xab1cc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [pc, #36] @ b9384 <__cxa_atexit@plt+0xab1d0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b bbfdc <__cxa_atexit@plt+0xade28> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + addseq r1, r4, #116, 4 @ 0x40000007 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ c3a64 <__cxa_atexit@plt+0xb58b0> │ │ │ │ + ldr r3, [pc, #12] @ b93a4 <__cxa_atexit@plt+0xab1f0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c3a5c <__cxa_atexit@plt+0xb58a8> │ │ │ │ - b c3a70 <__cxa_atexit@plt+0xb58bc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ + mov r8, r7 │ │ │ │ + b a8f67c <__cxa_atexit@plt+0xa814c8> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r3, #8]! │ │ │ │ - cmp r2, r7 │ │ │ │ - bne c3aec <__cxa_atexit@plt+0xb5938> │ │ │ │ - ldr r7, [pc, #184] @ c3b44 <__cxa_atexit@plt+0xb5990> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ands r1, r2, #3 │ │ │ │ - beq c3b04 <__cxa_atexit@plt+0xb5950> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - cmp r1, #3 │ │ │ │ - beq c3b20 <__cxa_atexit@plt+0xb596c> │ │ │ │ - sub r2, r1, #1 │ │ │ │ - ldr r1, [pc, #148] @ c3b48 <__cxa_atexit@plt+0xb5994> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b9400 <__cxa_atexit@plt+0xab24c> │ │ │ │ + ldr r1, [pc, #64] @ b940c <__cxa_atexit@plt+0xab258> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq c3b14 <__cxa_atexit@plt+0xb5960> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq c3b30 <__cxa_atexit@plt+0xb597c> │ │ │ │ - sub r7, r1, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - cmp r2, r7 │ │ │ │ - blt c3af4 <__cxa_atexit@plt+0xb5940> │ │ │ │ - ldr r7, [pc, #104] @ c3b4c <__cxa_atexit@plt+0xb5998> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bgt c3adc <__cxa_atexit@plt+0xb5928> │ │ │ │ - ldr r7, [pc, #68] @ c3b40 <__cxa_atexit@plt+0xb598c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr lr, [pc, #60] @ b9410 <__cxa_atexit@plt+0xab25c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldmib r5, {r0, r2} │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r8, r6, #11 │ │ │ │ mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - bic r2, r2, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - b c3aac <__cxa_atexit@plt+0xb58f8> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b c3ad0 <__cxa_atexit@plt+0xb591c> │ │ │ │ - addseq r6, r3, #52, 22 @ 0xd000 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r0, asr #2 │ │ │ │ - addseq r6, r3, #204, 20 @ 0xcc000 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + @ instruction: 0xfffffdb4 │ │ │ │ + @ instruction: 0xfffffed8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq c3bc4 <__cxa_atexit@plt+0xb5a10> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #108] @ c3be4 <__cxa_atexit@plt+0xb5a30> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq c3bac <__cxa_atexit@plt+0xb59f8> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq c3bd4 <__cxa_atexit@plt+0xb5a20> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - cmp r3, r7 │ │ │ │ - bge c3bb4 <__cxa_atexit@plt+0xb5a00> │ │ │ │ - ldr r7, [pc, #68] @ c3be8 <__cxa_atexit@plt+0xb5a34> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ c3bec <__cxa_atexit@plt+0xb5a38> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b c3b70 <__cxa_atexit@plt+0xb59bc> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b c3b90 <__cxa_atexit@plt+0xb59dc> │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - addseq r6, r3, #140, 20 @ 0x8c000 │ │ │ │ - addseq r6, r3, #244, 18 @ 0x3d0000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq c3c30 <__cxa_atexit@plt+0xb5a7c> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #44] @ c3c40 <__cxa_atexit@plt+0xb5a8c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #40] @ c3c44 <__cxa_atexit@plt+0xb5a90> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - cmp r3, r2 │ │ │ │ - addlt r7, r1, #1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b9444 <__cxa_atexit@plt+0xab290> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ b944c <__cxa_atexit@plt+0xab298> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b bc0cc <__cxa_atexit@plt+0xadf18> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r2, [r7, #-2] │ │ │ │ - b c3c0c <__cxa_atexit@plt+0xb5a58> │ │ │ │ - addseq r6, r3, #28, 20 @ 0x1c000 │ │ │ │ - addseq r6, r3, #148, 18 @ 0x250000 │ │ │ │ + addseq r1, r4, #160, 2 @ 0x28 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq c3cbc <__cxa_atexit@plt+0xb5b08> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #108] @ c3cdc <__cxa_atexit@plt+0xb5b28> │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi b9488 <__cxa_atexit@plt+0xab2d4> │ │ │ │ + ldr r2, [pc, #32] @ b9494 <__cxa_atexit@plt+0xab2e0> │ │ │ │ add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq c3ca4 <__cxa_atexit@plt+0xb5af0> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq c3ccc <__cxa_atexit@plt+0xb5b18> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - cmp r3, r7 │ │ │ │ - bge c3cac <__cxa_atexit@plt+0xb5af8> │ │ │ │ - ldr r7, [pc, #68] @ c3ce0 <__cxa_atexit@plt+0xb5b2c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ c3ce4 <__cxa_atexit@plt+0xb5b30> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + str r2, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b c3c68 <__cxa_atexit@plt+0xb5ab4> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b c3c88 <__cxa_atexit@plt+0xb5ad4> │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - addseq r6, r3, #148, 18 @ 0x250000 │ │ │ │ - addseq r6, r3, #252, 16 @ 0xfc0000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq c3d28 <__cxa_atexit@plt+0xb5b74> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #44] @ c3d38 <__cxa_atexit@plt+0xb5b84> │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3c223c <__cxa_atexit@plt+0x3b4088> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi b9514 <__cxa_atexit@plt+0xab360> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b9520 <__cxa_atexit@plt+0xab36c> │ │ │ │ + ldr lr, [pc, #88] @ b9530 <__cxa_atexit@plt+0xab37c> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #80] @ b9534 <__cxa_atexit@plt+0xab380> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + sub r1, r6, #2 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [pc, #56] @ b9538 <__cxa_atexit@plt+0xab384> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #40] @ c3d3c <__cxa_atexit@plt+0xb5b88> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - cmp r3, r2 │ │ │ │ - addlt r7, r1, #1 │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b bc05c <__cxa_atexit@plt+0xadea8> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r2, [r7, #-2] │ │ │ │ - b c3d04 <__cxa_atexit@plt+0xb5b50> │ │ │ │ - addseq r6, r3, #36, 18 @ 0x90000 │ │ │ │ - addseq r6, r3, #156, 16 @ 0x9c0000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c3d84 <__cxa_atexit@plt+0xb5bd0> │ │ │ │ - ldr r7, [pc, #52] @ c3d94 <__cxa_atexit@plt+0xb5be0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq c3d78 <__cxa_atexit@plt+0xb5bc4> │ │ │ │ - mov r7, r8 │ │ │ │ - b c3da4 <__cxa_atexit@plt+0xb5bf0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ c3d98 <__cxa_atexit@plt+0xb5be4> │ │ │ │ - add r7, pc, r7 │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + addseq r1, r4, #240 @ 0xf0 │ │ │ │ + addseq r1, r4, #52, 2 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi b95a8 <__cxa_atexit@plt+0xab3f4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b95b4 <__cxa_atexit@plt+0xab400> │ │ │ │ + ldr lr, [pc, #84] @ b95c4 <__cxa_atexit@plt+0xab410> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr sl, [pc, #68] @ b95c8 <__cxa_atexit@plt+0xab414> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3c20cc <__cxa_atexit@plt+0x3b3f18> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq sp, r7, #76, 8 @ 0x4c000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #156] @ c3e50 <__cxa_atexit@plt+0xb5c9c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq c3e24 <__cxa_atexit@plt+0xb5c70> │ │ │ │ - ldr r3, [pc, #128] @ c3e54 <__cxa_atexit@plt+0xb5ca0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r8, [r3, #12]! │ │ │ │ - str r2, [r7, #4] │ │ │ │ - str sl, [r3] │ │ │ │ - tst r8, #3 │ │ │ │ - beq c3e30 <__cxa_atexit@plt+0xb5c7c> │ │ │ │ - ldr r1, [pc, #84] @ c3e58 <__cxa_atexit@plt+0xb5ca4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r8, [r3] │ │ │ │ - str r1, [r7] │ │ │ │ - tst sl, #3 │ │ │ │ - beq c3e40 <__cxa_atexit@plt+0xb5c8c> │ │ │ │ - ldr r9, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r5, r3 │ │ │ │ - b c38ac <__cxa_atexit@plt+0xb56f8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andeq r0, r0, r4, lsr r1 │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + addseq r1, r4, #136, 6 @ 0x20000002 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #108] @ c3ee0 <__cxa_atexit@plt+0xb5d2c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r2, [r7, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq c3ec0 <__cxa_atexit@plt+0xb5d0c> │ │ │ │ - ldr r2, [pc, #76] @ c3ee4 <__cxa_atexit@plt+0xb5d30> │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b9610 <__cxa_atexit@plt+0xab45c> │ │ │ │ + ldr r2, [pc, #48] @ b9618 <__cxa_atexit@plt+0xab464> │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r3, #8]! │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - str r8, [r3] │ │ │ │ - tst sl, #3 │ │ │ │ - beq c3ed0 <__cxa_atexit@plt+0xb5d1c> │ │ │ │ - ldm r5, {r7, r9} │ │ │ │ - str r7, [r5, #8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [pc, #36] @ b961c <__cxa_atexit@plt+0xab468> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b c38ac <__cxa_atexit@plt+0xb56f8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + b bbfdc <__cxa_atexit@plt+0xade28> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + addseq r0, r4, #220, 30 @ 0x370 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #56] @ c3f30 <__cxa_atexit@plt+0xb5d7c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r3, #12]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r3] │ │ │ │ - tst sl, #3 │ │ │ │ - beq c3f24 <__cxa_atexit@plt+0xb5d70> │ │ │ │ - ldmib r5, {r2, r9} │ │ │ │ - str r2, [r5, #12] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r3, [pc, #12] @ b963c <__cxa_atexit@plt+0xab488> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b c38ac <__cxa_atexit@plt+0xb56f8> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + b a8f67c <__cxa_atexit@plt+0xa814c8> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #12]! │ │ │ │ - ldmdb r5, {r3, r9} │ │ │ │ - str r3, [r5] │ │ │ │ - mov sl, r7 │ │ │ │ - b c38ac <__cxa_atexit@plt+0xb56f8> │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b9698 <__cxa_atexit@plt+0xab4e4> │ │ │ │ + ldr r1, [pc, #64] @ b96a4 <__cxa_atexit@plt+0xab4f0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #60] @ b96a8 <__cxa_atexit@plt+0xab4f4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldmib r5, {r0, r2} │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r8, r6, #11 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + @ instruction: 0xfffffdb4 │ │ │ │ + @ instruction: 0xfffffed8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c4094 <__cxa_atexit@plt+0xb5ee0> │ │ │ │ - and r7, r8, #3 │ │ │ │ - and r2, sl, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne c3fcc <__cxa_atexit@plt+0xb5e18> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne c3fe8 <__cxa_atexit@plt+0xb5e34> │ │ │ │ - ldr r2, [pc, #332] @ c40d4 <__cxa_atexit@plt+0xb5f20> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - ldr r1, [r8, #2] │ │ │ │ - ldr r7, [sl, #2] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c4068 <__cxa_atexit@plt+0xb5eb4> │ │ │ │ - ldr r2, [pc, #300] @ c40d8 <__cxa_atexit@plt+0xb5f24> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c4068 <__cxa_atexit@plt+0xb5eb4> │ │ │ │ + bhi b96dc <__cxa_atexit@plt+0xab528> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ b96e4 <__cxa_atexit@plt+0xab530> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b c4128 <__cxa_atexit@plt+0xb5f74> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne c3ffc <__cxa_atexit@plt+0xb5e48> │ │ │ │ - ldr r7, [pc, #244] @ c40d0 <__cxa_atexit@plt+0xb5f1c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #244] @ c40e4 <__cxa_atexit@plt+0xb5f30> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + b bc0cc <__cxa_atexit@plt+0xadf18> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #192] @ c40c4 <__cxa_atexit@plt+0xb5f10> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r5] │ │ │ │ - str r9, [r5] │ │ │ │ + addseq r0, r4, #8, 30 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ - str r7, [r3, #-4]! │ │ │ │ - ands r1, r2, #3 │ │ │ │ - beq c4074 <__cxa_atexit@plt+0xb5ec0> │ │ │ │ - ldr r7, [r5] │ │ │ │ - cmp r1, #3 │ │ │ │ - beq c40a4 <__cxa_atexit@plt+0xb5ef0> │ │ │ │ - sub r2, r1, #1 │ │ │ │ - ldr r1, [pc, #148] @ c40c8 <__cxa_atexit@plt+0xb5f14> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmda r5, {r1, r2} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq c4068 <__cxa_atexit@plt+0xb5eb4> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq c40b4 <__cxa_atexit@plt+0xb5f00> │ │ │ │ - sub r7, r1, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - cmp r2, r7 │ │ │ │ - bge c4084 <__cxa_atexit@plt+0xb5ed0> │ │ │ │ - ldr r7, [pc, #108] @ c40cc <__cxa_atexit@plt+0xb5f18> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi b9720 <__cxa_atexit@plt+0xab56c> │ │ │ │ + ldr r2, [pc, #32] @ b972c <__cxa_atexit@plt+0xab578> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + str r2, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3c2244 <__cxa_atexit@plt+0x3b4090> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi b97ac <__cxa_atexit@plt+0xab5f8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b97b8 <__cxa_atexit@plt+0xab604> │ │ │ │ + ldr lr, [pc, #88] @ b97c8 <__cxa_atexit@plt+0xab614> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #80] @ b97cc <__cxa_atexit@plt+0xab618> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + sub r1, r6, #2 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [pc, #56] @ b97d0 <__cxa_atexit@plt+0xab61c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b bc05c <__cxa_atexit@plt+0xadea8> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #84] @ c40e0 <__cxa_atexit@plt+0xb5f2c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #64] @ c40dc <__cxa_atexit@plt+0xb5f28> │ │ │ │ - add r7, pc, r7 │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + addseq r0, r4, #88, 28 @ 0x580 │ │ │ │ + addseq r0, r4, #156, 28 @ 0x9c0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi b9840 <__cxa_atexit@plt+0xab68c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b984c <__cxa_atexit@plt+0xab698> │ │ │ │ + ldr lr, [pc, #84] @ b985c <__cxa_atexit@plt+0xab6a8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr sl, [pc, #68] @ b9860 <__cxa_atexit@plt+0xab6ac> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3c20cc <__cxa_atexit@plt+0x3b3f18> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bic r2, r2, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - b c402c <__cxa_atexit@plt+0xb5e78> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b c404c <__cxa_atexit@plt+0xb5e98> │ │ │ │ - andeq r0, r0, ip, lsl #6 │ │ │ │ - andeq r0, r0, ip, ror r3 │ │ │ │ - addseq r6, r3, #208, 10 @ 0x34000000 │ │ │ │ - addseq r6, r3, #84, 12 @ 0x5400000 │ │ │ │ - andeq r0, r0, r4, ror #2 │ │ │ │ - andeq r0, r0, r8, ror r1 │ │ │ │ - rsbseq sp, r7, #64, 2 │ │ │ │ - addseq r6, r3, #36, 10 @ 0x9000000 │ │ │ │ - addseq r6, r3, #192, 10 @ 0x30000000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + addseq r1, r4, #240 @ 0xf0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b98a8 <__cxa_atexit@plt+0xab6f4> │ │ │ │ + ldr r2, [pc, #48] @ b98b0 <__cxa_atexit@plt+0xab6fc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [pc, #36] @ b98b4 <__cxa_atexit@plt+0xab700> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b bbfdc <__cxa_atexit@plt+0xade28> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + addseq r0, r4, #68, 26 @ 0x1100 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ c411c <__cxa_atexit@plt+0xb5f68> │ │ │ │ + ldr r3, [pc, #12] @ b98d4 <__cxa_atexit@plt+0xab720> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c4114 <__cxa_atexit@plt+0xb5f60> │ │ │ │ - b c4128 <__cxa_atexit@plt+0xb5f74> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ + mov r8, r7 │ │ │ │ + b a8f67c <__cxa_atexit@plt+0xa814c8> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r3, #8]! │ │ │ │ - cmp r2, r7 │ │ │ │ - bne c41a4 <__cxa_atexit@plt+0xb5ff0> │ │ │ │ - ldr r7, [pc, #180] @ c41f8 <__cxa_atexit@plt+0xb6044> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - str r7, [r5] │ │ │ │ - ands r1, r2, #3 │ │ │ │ - beq c41bc <__cxa_atexit@plt+0xb6008> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - cmp r1, #3 │ │ │ │ - beq c41d4 <__cxa_atexit@plt+0xb6020> │ │ │ │ - sub r2, r1, #1 │ │ │ │ - ldr r1, [pc, #144] @ c41fc <__cxa_atexit@plt+0xb6048> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b9930 <__cxa_atexit@plt+0xab77c> │ │ │ │ + ldr r1, [pc, #64] @ b993c <__cxa_atexit@plt+0xab788> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq c41c8 <__cxa_atexit@plt+0xb6014> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq c41e4 <__cxa_atexit@plt+0xb6030> │ │ │ │ - sub r7, r1, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - cmp r2, r7 │ │ │ │ - blt c41ac <__cxa_atexit@plt+0xb5ff8> │ │ │ │ - ldr r7, [pc, #100] @ c4200 <__cxa_atexit@plt+0xb604c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bgt c4194 <__cxa_atexit@plt+0xb5fe0> │ │ │ │ - ldr r7, [pc, #64] @ c41f4 <__cxa_atexit@plt+0xb6040> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ + ldr lr, [pc, #60] @ b9940 <__cxa_atexit@plt+0xab78c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldmib r5, {r0, r2} │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r8, r6, #11 │ │ │ │ mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + @ instruction: 0xfffffdb4 │ │ │ │ + @ instruction: 0xfffffed8 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b9980 <__cxa_atexit@plt+0xab7cc> │ │ │ │ + ldr lr, [pc, #36] @ b9988 <__cxa_atexit@plt+0xab7d4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r0, [r7, #6] │ │ │ │ + ldr r2, [r7, #10] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + stmdb r5, {r0, r1, r2, r8} │ │ │ │ mov r5, r3 │ │ │ │ + b 3c224c <__cxa_atexit@plt+0x3b4098> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bic r2, r2, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - b c4164 <__cxa_atexit@plt+0xb5fb0> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b c4188 <__cxa_atexit@plt+0xb5fd4> │ │ │ │ - addseq r6, r3, #124, 8 @ 0x7c000000 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, ip, asr #2 │ │ │ │ - addseq r6, r3, #20, 8 @ 0x14000000 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq c4288 <__cxa_atexit@plt+0xb60d4> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #124] @ c42a8 <__cxa_atexit@plt+0xb60f4> │ │ │ │ - add r1, pc, r1 │ │ │ │ + mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ - str r1, [r3, #8]! │ │ │ │ - str r2, [r3, #4] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq c426c <__cxa_atexit@plt+0xb60b8> │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - cmp r2, #3 │ │ │ │ - beq c4298 <__cxa_atexit@plt+0xb60e4> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - cmp r3, r7 │ │ │ │ - bge c4278 <__cxa_atexit@plt+0xb60c4> │ │ │ │ - ldr r7, [pc, #72] @ c42ac <__cxa_atexit@plt+0xb60f8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ c42b0 <__cxa_atexit@plt+0xb60fc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r2, [r3, #-2] │ │ │ │ - b c4224 <__cxa_atexit@plt+0xb6070> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b c4250 <__cxa_atexit@plt+0xb609c> │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - addseq r6, r3, #204, 6 @ 0x30000003 │ │ │ │ - addseq r6, r3, #48, 6 @ 0xc0000000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq c42f4 <__cxa_atexit@plt+0xb6140> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #44] @ c4304 <__cxa_atexit@plt+0xb6150> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #40] @ c4308 <__cxa_atexit@plt+0xb6154> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - cmp r3, r2 │ │ │ │ - addlt r7, r1, #1 │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r2, [r7, #-2] │ │ │ │ - b c42d0 <__cxa_atexit@plt+0xb611c> │ │ │ │ - addseq r6, r3, #88, 6 @ 0x60000001 │ │ │ │ - addseq r6, r3, #208, 4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq c4380 <__cxa_atexit@plt+0xb61cc> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #108] @ c43a0 <__cxa_atexit@plt+0xb61ec> │ │ │ │ + ldr r7, [r3, #16]! │ │ │ │ + cmp r2, #0 │ │ │ │ + beq b99bc <__cxa_atexit@plt+0xab808> │ │ │ │ + cmp r2, #1 │ │ │ │ + ldreq r8, [r5, #12] │ │ │ │ + ldrne r8, [r5, #4] │ │ │ │ + add r5, r5, #20 │ │ │ │ + b 3c1f14 <__cxa_atexit@plt+0x3b3d60> │ │ │ │ + ldr r2, [pc, #16] @ b99d4 <__cxa_atexit@plt+0xab820> │ │ │ │ add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq c4368 <__cxa_atexit@plt+0xb61b4> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq c4390 <__cxa_atexit@plt+0xb61dc> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - cmp r3, r7 │ │ │ │ - bge c4370 <__cxa_atexit@plt+0xb61bc> │ │ │ │ - ldr r7, [pc, #68] @ c43a4 <__cxa_atexit@plt+0xb61f0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ c43a8 <__cxa_atexit@plt+0xb61f4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b c432c <__cxa_atexit@plt+0xb6178> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b c434c <__cxa_atexit@plt+0xb6198> │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - addseq r6, r3, #208, 4 │ │ │ │ - addseq r6, r3, #56, 4 @ 0x80000003 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r2, [r5, #16] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq c43ec <__cxa_atexit@plt+0xb6238> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #44] @ c43fc <__cxa_atexit@plt+0xb6248> │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3c2234 <__cxa_atexit@plt+0x3b4080> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi b9aa0 <__cxa_atexit@plt+0xab8ec> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #64 @ 0x40 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b9aa8 <__cxa_atexit@plt+0xab8f4> │ │ │ │ + ldr lr, [pc, #160] @ b9abc <__cxa_atexit@plt+0xab908> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #156] @ b9ac0 <__cxa_atexit@plt+0xab90c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r7, [r2, #-4] │ │ │ │ + ldr r1, [pc, #148] @ b9ac4 <__cxa_atexit@plt+0xab910> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #40] @ c4400 <__cxa_atexit@plt+0xb624c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - cmp r3, r2 │ │ │ │ - addlt r7, r1, #1 │ │ │ │ + str r1, [r2, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + sub r0, r6, #10 │ │ │ │ + str r0, [r2, #-12] │ │ │ │ + ldr sl, [pc, #124] @ b9ac8 <__cxa_atexit@plt+0xab914> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r0, [pc, #120] @ b9acc <__cxa_atexit@plt+0xab918> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r2, #-16] │ │ │ │ + str sl, [r3, #4]! │ │ │ │ + ldr sl, [pc, #108] @ b9ad0 <__cxa_atexit@plt+0xab91c> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + mov r2, r3 │ │ │ │ + str r9, [r2, #32]! │ │ │ │ + mov r0, r3 │ │ │ │ + str sl, [r0, #16]! │ │ │ │ + str r8, [r3, #40] @ 0x28 │ │ │ │ + str r1, [r3, #44] @ 0x2c │ │ │ │ + str lr, [r3, #48] @ 0x30 │ │ │ │ + str r0, [r3, #52] @ 0x34 │ │ │ │ + str r3, [r3, #56] @ 0x38 │ │ │ │ + str r2, [r3, #60] @ 0x3c │ │ │ │ + b bc05c <__cxa_atexit@plt+0xadea8> │ │ │ │ + mov r6, r3 │ │ │ │ + b b9ab0 <__cxa_atexit@plt+0xab8fc> │ │ │ │ + mov r5, #64 @ 0x40 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r2, [r7, #-2] │ │ │ │ - b c43c8 <__cxa_atexit@plt+0xb6214> │ │ │ │ - addseq r6, r3, #96, 4 │ │ │ │ - addseq r6, r3, #216, 2 @ 0x36 │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + @ instruction: 0xfffffe44 │ │ │ │ + addseq r0, r4, #164, 22 @ 0x29000 │ │ │ │ + @ instruction: 0xfffff8ec │ │ │ │ + addseq r0, r4, #224, 22 @ 0x38000 │ │ │ │ + @ instruction: 0xfffffb6c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c4448 <__cxa_atexit@plt+0xb6294> │ │ │ │ - ldr r7, [pc, #52] @ c4458 <__cxa_atexit@plt+0xb62a4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq c443c <__cxa_atexit@plt+0xb6288> │ │ │ │ - mov r7, r8 │ │ │ │ - b c4468 <__cxa_atexit@plt+0xb62b4> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ c445c <__cxa_atexit@plt+0xb62a8> │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi b9b44 <__cxa_atexit@plt+0xab990> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b9b4c <__cxa_atexit@plt+0xab998> │ │ │ │ + ldr lr, [pc, #96] @ b9b68 <__cxa_atexit@plt+0xab9b4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #92] @ b9b6c <__cxa_atexit@plt+0xab9b8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #88] @ b9b70 <__cxa_atexit@plt+0xab9bc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r0, r3 │ │ │ │ + str r1, [r0, #12]! │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r2 │ │ │ │ + b bbfdc <__cxa_atexit@plt+0xade28> │ │ │ │ + mov r6, r3 │ │ │ │ + b b9b54 <__cxa_atexit@plt+0xab9a0> │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ b9b64 <__cxa_atexit@plt+0xab9b0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq ip, r7, #144, 26 @ 0x2400 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + rsbseq r5, r8, #120 @ 0x78 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + @ instruction: 0xfffff634 │ │ │ │ + @ instruction: 0xfffffed4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #156] @ c4514 <__cxa_atexit@plt+0xb6360> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq c44e8 <__cxa_atexit@plt+0xb6334> │ │ │ │ - ldr r3, [pc, #128] @ c4518 <__cxa_atexit@plt+0xb6364> │ │ │ │ + ldr r3, [pc, #12] @ b9b90 <__cxa_atexit@plt+0xab9dc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r8, [r3, #12]! │ │ │ │ - str r2, [r7, #4] │ │ │ │ - str sl, [r3] │ │ │ │ - tst r8, #3 │ │ │ │ - beq c44f4 <__cxa_atexit@plt+0xb6340> │ │ │ │ - ldr r1, [pc, #84] @ c451c <__cxa_atexit@plt+0xb6368> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r8, [r3] │ │ │ │ - str r1, [r7] │ │ │ │ - tst sl, #3 │ │ │ │ - beq c4504 <__cxa_atexit@plt+0xb6350> │ │ │ │ - ldr r9, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r5, r3 │ │ │ │ - b c3f5c <__cxa_atexit@plt+0xb5da8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andeq r0, r0, r4, lsr r1 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b a8f67c <__cxa_atexit@plt+0xa814c8> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #108] @ c45a4 <__cxa_atexit@plt+0xb63f0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r2, [r7, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq c4584 <__cxa_atexit@plt+0xb63d0> │ │ │ │ - ldr r2, [pc, #76] @ c45a8 <__cxa_atexit@plt+0xb63f4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r3, #8]! │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - str r8, [r3] │ │ │ │ - tst sl, #3 │ │ │ │ - beq c4594 <__cxa_atexit@plt+0xb63e0> │ │ │ │ - ldm r5, {r7, r9} │ │ │ │ - str r7, [r5, #8] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r1, [pc, #12] @ b9bb8 <__cxa_atexit@plt+0xaba04> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stm r5, {r1, r2, r3} │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20cc <__cxa_atexit@plt+0x3b3f18> │ │ │ │ + addseq r0, r4, #96, 26 @ 0x1800 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b9bec <__cxa_atexit@plt+0xaba38> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ b9bf4 <__cxa_atexit@plt+0xaba40> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b c3f5c <__cxa_atexit@plt+0xb5da8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + b bc0cc <__cxa_atexit@plt+0xadf18> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #56] @ c45f4 <__cxa_atexit@plt+0xb6440> │ │ │ │ + addseq r0, r4, #248, 18 @ 0x3e0000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b9c2c <__cxa_atexit@plt+0xaba78> │ │ │ │ + ldr r2, [pc, #28] @ b9c34 <__cxa_atexit@plt+0xaba80> │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r3, #12]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r3] │ │ │ │ - tst sl, #3 │ │ │ │ - beq c45e8 <__cxa_atexit@plt+0xb6434> │ │ │ │ - ldmib r5, {r2, r9} │ │ │ │ - str r2, [r5, #12] │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, r7 │ │ │ │ - b c3f5c <__cxa_atexit@plt+0xb5da8> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + b 3c224c <__cxa_atexit@plt+0x3b4098> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #12]! │ │ │ │ - ldmdb r5, {r3, r9} │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r5, #8]! │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq b9c60 <__cxa_atexit@plt+0xabaac> │ │ │ │ + add r5, r3, #12 │ │ │ │ + b 3c1f14 <__cxa_atexit@plt+0x3b3d60> │ │ │ │ + ldr r3, [pc, #8] @ b9c70 <__cxa_atexit@plt+0xababc> │ │ │ │ + add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - mov sl, r7 │ │ │ │ - b c3f5c <__cxa_atexit@plt+0xb5da8> │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3c2234 <__cxa_atexit@plt+0x3b4080> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi b9cf0 <__cxa_atexit@plt+0xabb3c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b9cfc <__cxa_atexit@plt+0xabb48> │ │ │ │ + ldr lr, [pc, #88] @ b9d0c <__cxa_atexit@plt+0xabb58> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #80] @ b9d10 <__cxa_atexit@plt+0xabb5c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + sub r1, r6, #2 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [pc, #56] @ b9d14 <__cxa_atexit@plt+0xabb60> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b bc05c <__cxa_atexit@plt+0xadea8> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + addseq r0, r4, #20, 18 @ 0x50000 │ │ │ │ + addseq r0, r4, #88, 18 @ 0x160000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c46c8 <__cxa_atexit@plt+0xb6514> │ │ │ │ - ldr r3, [pc, #164] @ c46d8 <__cxa_atexit@plt+0xb6524> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str r9, [r7, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq c46a0 <__cxa_atexit@plt+0xb64ec> │ │ │ │ - ldr r7, [pc, #140] @ c46dc <__cxa_atexit@plt+0xb6528> │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi b9d88 <__cxa_atexit@plt+0xabbd4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b9d90 <__cxa_atexit@plt+0xabbdc> │ │ │ │ + ldr lr, [pc, #96] @ b9dac <__cxa_atexit@plt+0xabbf8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #92] @ b9db0 <__cxa_atexit@plt+0xabbfc> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #88] @ b9db4 <__cxa_atexit@plt+0xabc00> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str r9, [r3, #20] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r0, r3 │ │ │ │ + str r1, [r0, #12]! │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r2 │ │ │ │ + b bbfdc <__cxa_atexit@plt+0xade28> │ │ │ │ + mov r6, r3 │ │ │ │ + b b9d98 <__cxa_atexit@plt+0xabbe4> │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ b9da8 <__cxa_atexit@plt+0xabbf4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr r1, [r8, #7] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #-16]! │ │ │ │ - str r2, [r3, #8] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c46b0 <__cxa_atexit@plt+0xb64fc> │ │ │ │ - ldr r2, [pc, #96] @ c46e0 <__cxa_atexit@plt+0xb652c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - stmib r5, {r1, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq c46bc <__cxa_atexit@plt+0xb6508> │ │ │ │ - mov r7, r3 │ │ │ │ - b c47ac <__cxa_atexit@plt+0xb65f8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + rsbseq r4, r8, #56, 28 @ 0x380 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ b9dd4 <__cxa_atexit@plt+0xabc20> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b a8f67c <__cxa_atexit@plt+0xa814c8> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r1, [pc, #12] @ b9dfc <__cxa_atexit@plt+0xabc48> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stm r5, {r1, r2, r3} │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20cc <__cxa_atexit@plt+0x3b3f18> │ │ │ │ + addseq r0, r4, #28, 22 @ 0x7000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b9e30 <__cxa_atexit@plt+0xabc7c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ b9e38 <__cxa_atexit@plt+0xabc84> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + b bc0cc <__cxa_atexit@plt+0xadf18> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ c46e4 <__cxa_atexit@plt+0xb6530> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + addseq r0, r4, #180, 14 @ 0x2d00000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b9e6c <__cxa_atexit@plt+0xabcb8> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ b9e74 <__cxa_atexit@plt+0xabcc0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b bc0cc <__cxa_atexit@plt+0xadf18> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, ip, lsl r1 │ │ │ │ - andeq r0, r0, r8, lsr #2 │ │ │ │ - rsbseq ip, r7, #20, 22 @ 0x5000 │ │ │ │ + addseq r0, r4, #120, 14 @ 0x1e00000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #100] @ c4760 <__cxa_atexit@plt+0xb65ac> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - sub lr, r5, #4 │ │ │ │ - stm lr, {r0, r1, r3} │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq c4748 <__cxa_atexit@plt+0xb6594> │ │ │ │ - ldr r2, [pc, #60] @ c4764 <__cxa_atexit@plt+0xb65b0> │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi b9eb0 <__cxa_atexit@plt+0xabcfc> │ │ │ │ + ldr r2, [pc, #32] @ b9ebc <__cxa_atexit@plt+0xabd08> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - stmib r5, {r1, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq c4754 <__cxa_atexit@plt+0xb65a0> │ │ │ │ - mov r7, r3 │ │ │ │ - b c47ac <__cxa_atexit@plt+0xb65f8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + str r2, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [pc, #28] @ c47a0 <__cxa_atexit@plt+0xb65ec> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmda r5, {r2, r3} │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq c4798 <__cxa_atexit@plt+0xb65e4> │ │ │ │ - b c47ac <__cxa_atexit@plt+0xb65f8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3c2234 <__cxa_atexit@plt+0x3b4080> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi b9f3c <__cxa_atexit@plt+0xabd88> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b9f48 <__cxa_atexit@plt+0xabd94> │ │ │ │ + ldr lr, [pc, #88] @ b9f58 <__cxa_atexit@plt+0xabda4> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #80] @ b9f5c <__cxa_atexit@plt+0xabda8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + sub r1, r6, #2 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [pc, #56] @ b9f60 <__cxa_atexit@plt+0xabdac> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b bc05c <__cxa_atexit@plt+0xadea8> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne c47e0 <__cxa_atexit@plt+0xb662c> │ │ │ │ - ldr r2, [pc, #60] @ c4804 <__cxa_atexit@plt+0xb6650> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r3, #2] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c47f8 <__cxa_atexit@plt+0xb6644> │ │ │ │ - b c4810 <__cxa_atexit@plt+0xb665c> │ │ │ │ - ldr r3, [pc, #24] @ c4800 <__cxa_atexit@plt+0xb664c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c47f8 <__cxa_atexit@plt+0xb6644> │ │ │ │ - b c4ac0 <__cxa_atexit@plt+0xb690c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne c485c <__cxa_atexit@plt+0xb66a8> │ │ │ │ - ldr r2, [pc, #156] @ c48c0 <__cxa_atexit@plt+0xb670c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - tst r3, #3 │ │ │ │ - beq c489c <__cxa_atexit@plt+0xb66e8> │ │ │ │ - ldr r2, [pc, #128] @ c48c4 <__cxa_atexit@plt+0xb6710> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r3, #3] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c48a8 <__cxa_atexit@plt+0xb66f4> │ │ │ │ - b c4910 <__cxa_atexit@plt+0xb675c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc c48b0 <__cxa_atexit@plt+0xb66fc> │ │ │ │ - ldr r7, [pc, #84] @ c48c8 <__cxa_atexit@plt+0xb6714> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r1, [pc, #68] @ c48cc <__cxa_atexit@plt+0xb6718> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r2, [r6, #12] │ │ │ │ - sub r7, r3, #7 │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + addseq r0, r4, #200, 12 @ 0xc800000 │ │ │ │ + addseq r0, r4, #12, 14 @ 0x300000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi b9fd0 <__cxa_atexit@plt+0xabe1c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b9fdc <__cxa_atexit@plt+0xabe28> │ │ │ │ + ldr lr, [pc, #84] @ b9fec <__cxa_atexit@plt+0xabe38> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr sl, [pc, #68] @ b9ff0 <__cxa_atexit@plt+0xabe3c> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3c20cc <__cxa_atexit@plt+0x3b3f18> │ │ │ │ mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + addseq r0, r4, #96, 18 @ 0x180000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ba038 <__cxa_atexit@plt+0xabe84> │ │ │ │ + ldr r2, [pc, #48] @ ba040 <__cxa_atexit@plt+0xabe8c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [pc, #36] @ ba044 <__cxa_atexit@plt+0xabe90> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b bbfdc <__cxa_atexit@plt+0xade28> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - addseq r5, r3, #96, 26 @ 0x1800 │ │ │ │ - addseq r6, r3, #176, 6 @ 0xc0000002 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + addseq r0, r4, #180, 10 @ 0x2d000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ c4904 <__cxa_atexit@plt+0xb6750> │ │ │ │ + ldr r3, [pc, #12] @ ba064 <__cxa_atexit@plt+0xabeb0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c48fc <__cxa_atexit@plt+0xb6748> │ │ │ │ - b c4910 <__cxa_atexit@plt+0xb675c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r5, lsl #2 │ │ │ │ + mov r8, r7 │ │ │ │ + b a8f67c <__cxa_atexit@plt+0xa814c8> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - cmp r3, r7 │ │ │ │ - bne c498c <__cxa_atexit@plt+0xb67d8> │ │ │ │ - ldr r7, [pc, #184] @ c49e0 <__cxa_atexit@plt+0xb682c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r3, #4]! │ │ │ │ - str r7, [r3] │ │ │ │ - ands r1, r2, #3 │ │ │ │ - beq c49a4 <__cxa_atexit@plt+0xb67f0> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - cmp r1, #3 │ │ │ │ - beq c49c0 <__cxa_atexit@plt+0xb680c> │ │ │ │ - sub r2, r1, #1 │ │ │ │ - ldr r1, [pc, #144] @ c49e4 <__cxa_atexit@plt+0xb6830> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ba0c0 <__cxa_atexit@plt+0xabf0c> │ │ │ │ + ldr r1, [pc, #64] @ ba0cc <__cxa_atexit@plt+0xabf18> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq c49b4 <__cxa_atexit@plt+0xb6800> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq c49d0 <__cxa_atexit@plt+0xb681c> │ │ │ │ - sub r7, r1, #1 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r0, [r3, #24]! │ │ │ │ - cmp r2, r7 │ │ │ │ - blt c4998 <__cxa_atexit@plt+0xb67e4> │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r0, [r3, #24]! │ │ │ │ - bgt c4980 <__cxa_atexit@plt+0xb67cc> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr lr, [pc, #60] @ ba0d0 <__cxa_atexit@plt+0xabf1c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldmib r5, {r0, r2} │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r8, r6, #11 │ │ │ │ mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + @ instruction: 0xfffffdb4 │ │ │ │ + @ instruction: 0xfffffed8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ba104 <__cxa_atexit@plt+0xabf50> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ ba10c <__cxa_atexit@plt+0xabf58> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + b bc0cc <__cxa_atexit@plt+0xadf18> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bic r2, r2, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - b c494c <__cxa_atexit@plt+0xb6798> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b c4970 <__cxa_atexit@plt+0xb67bc> │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq c4a50 <__cxa_atexit@plt+0xb689c> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r3, [pc, #96] @ c4a70 <__cxa_atexit@plt+0xb68bc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq c4a48 <__cxa_atexit@plt+0xb6894> │ │ │ │ - cmp r3, #3 │ │ │ │ - beq c4a60 <__cxa_atexit@plt+0xb68ac> │ │ │ │ - sub r7, r3, #1 │ │ │ │ + addseq r0, r4, #224, 8 @ 0xe0000000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r0, [r3, #20]! │ │ │ │ - cmp r2, r7 │ │ │ │ - ldrge r7, [r5, #16] │ │ │ │ - ldrlt r7, [r5, #4] │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ba148 <__cxa_atexit@plt+0xabf94> │ │ │ │ + ldr r2, [pc, #32] @ ba154 <__cxa_atexit@plt+0xabfa0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + str r2, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r2, [r3, #-2] │ │ │ │ - b c4a08 <__cxa_atexit@plt+0xb6854> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b c4a2c <__cxa_atexit@plt+0xb6878> │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq c4aa8 <__cxa_atexit@plt+0xb68f4> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - mov r2, #16 │ │ │ │ - cmp r3, r7 │ │ │ │ - movlt r2, #4 │ │ │ │ - ldr r7, [r5, r2] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b c4a90 <__cxa_atexit@plt+0xb68dc> │ │ │ │ - andeq r0, r0, r5, asr #6 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r3, r2, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne c4b0c <__cxa_atexit@plt+0xb6958> │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3c223c <__cxa_atexit@plt+0x3b4088> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi ba1d4 <__cxa_atexit@plt+0xac020> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc c4b2c <__cxa_atexit@plt+0xb6978> │ │ │ │ - ldr r2, [pc, #88] @ c4b44 <__cxa_atexit@plt+0xb6990> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r1, [pc, #80] @ c4b48 <__cxa_atexit@plt+0xb6994> │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc ba1e0 <__cxa_atexit@plt+0xac02c> │ │ │ │ + ldr lr, [pc, #88] @ ba1f0 <__cxa_atexit@plt+0xac03c> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #80] @ ba1f4 <__cxa_atexit@plt+0xac040> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + sub r1, r6, #2 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [pc, #56] @ ba1f8 <__cxa_atexit@plt+0xac044> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r2, r7} │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - sub r7, r3, #7 │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b bc05c <__cxa_atexit@plt+0xadea8> │ │ │ │ mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #44] @ c4b40 <__cxa_atexit@plt+0xb698c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c4b24 <__cxa_atexit@plt+0xb6970> │ │ │ │ - b c4b54 <__cxa_atexit@plt+0xb69a0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + addseq r0, r4, #48, 8 @ 0x30000000 │ │ │ │ + addseq r0, r4, #116, 8 @ 0x74000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi ba268 <__cxa_atexit@plt+0xac0b4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc ba274 <__cxa_atexit@plt+0xac0c0> │ │ │ │ + ldr lr, [pc, #84] @ ba284 <__cxa_atexit@plt+0xac0d0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr sl, [pc, #68] @ ba288 <__cxa_atexit@plt+0xac0d4> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3c20cc <__cxa_atexit@plt+0x3b3f18> │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r5, r3, #232, 20 @ 0xe8000 │ │ │ │ - addseq r6, r3, #64, 2 │ │ │ │ - andeq r0, r0, r5, asr #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq c4c00 <__cxa_atexit@plt+0xb6a4c> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #204] @ c4c40 <__cxa_atexit@plt+0xb6a8c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5, #20] │ │ │ │ - str r2, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq c4be0 <__cxa_atexit@plt+0xb6a2c> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq c4c10 <__cxa_atexit@plt+0xb6a5c> │ │ │ │ - sub lr, r2, #1 │ │ │ │ - str lr, [r5, #16] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r0, r1 │ │ │ │ - bcc c4c20 <__cxa_atexit@plt+0xb6a6c> │ │ │ │ - ldr r0, [pc, #152] @ c4c44 <__cxa_atexit@plt+0xb6a90> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r2, [pc, #144] @ c4c48 <__cxa_atexit@plt+0xb6a94> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - cmp r3, lr │ │ │ │ - bge c4be8 <__cxa_atexit@plt+0xb6a34> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r6, [r5, #-20] @ 0xffffffec │ │ │ │ - mov r7, r1 │ │ │ │ - str r6, [r7], #-7 │ │ │ │ - mov r6, r1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - mov r3, r1 │ │ │ │ - str r7, [r3], #-7 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r7, r3 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b c4b6c <__cxa_atexit@plt+0xb69b8> │ │ │ │ - bic r2, r7, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh lr, [r2, #-2] │ │ │ │ - b c4b90 <__cxa_atexit@plt+0xb69dc> │ │ │ │ - ldr r0, [pc, #36] @ c4c4c <__cxa_atexit@plt+0xb6a98> │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r0, [r5] │ │ │ │ - mov r6, r1 │ │ │ │ - mov r7, lr │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - addseq r5, r3, #40, 20 @ 0x28000 │ │ │ │ - addseq r6, r3, #128 @ 0x80 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r5, asr #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #3 │ │ │ │ - beq c4cb8 <__cxa_atexit@plt+0xb6b04> │ │ │ │ - sub r7, r6, #1 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c4cc8 <__cxa_atexit@plt+0xb6b14> │ │ │ │ - ldr r2, [pc, #88] @ c4ce0 <__cxa_atexit@plt+0xb6b2c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r0, [pc, #76] @ c4ce4 <__cxa_atexit@plt+0xb6b30> │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + addseq r0, r4, #200, 12 @ 0xc800000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ba2d0 <__cxa_atexit@plt+0xac11c> │ │ │ │ + ldr r2, [pc, #48] @ ba2d8 <__cxa_atexit@plt+0xac124> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [pc, #36] @ ba2dc <__cxa_atexit@plt+0xac128> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r2} │ │ │ │ - cmp r1, r7 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldrge r3, [r5, #-12] │ │ │ │ - ldrlt r3, [r5, #-20] @ 0xffffffec │ │ │ │ - mov r7, r6 │ │ │ │ - str r3, [r7], #-7 │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b bbfdc <__cxa_atexit@plt+0xade28> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b c4c6c <__cxa_atexit@plt+0xb6ab8> │ │ │ │ - ldr r3, [pc, #24] @ c4ce8 <__cxa_atexit@plt+0xb6b34> │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + addseq r0, r4, #28, 6 @ 0x70000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ ba2fc <__cxa_atexit@plt+0xac148> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - addseq r5, r3, #76, 18 @ 0x130000 │ │ │ │ - addseq r5, r3, #160, 30 @ 0x280 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r5, asr #6 │ │ │ │ + mov r8, r7 │ │ │ │ + b a8f67c <__cxa_atexit@plt+0xa814c8> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5, #16] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc c4d44 <__cxa_atexit@plt+0xb6b90> │ │ │ │ - ldr r2, [pc, #72] @ c4d5c <__cxa_atexit@plt+0xb6ba8> │ │ │ │ + bcc ba358 <__cxa_atexit@plt+0xac1a4> │ │ │ │ + ldr r1, [pc, #64] @ ba364 <__cxa_atexit@plt+0xac1b0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #60] @ ba368 <__cxa_atexit@plt+0xac1b4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldmib r5, {r0, r2} │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r8, r6, #11 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + @ instruction: 0xfffffdb4 │ │ │ │ + @ instruction: 0xfffffed8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ba39c <__cxa_atexit@plt+0xac1e8> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ ba3a4 <__cxa_atexit@plt+0xac1f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r0, [pc, #60] @ c4d60 <__cxa_atexit@plt+0xb6bac> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r2} │ │ │ │ - cmp r1, r7 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldrge r3, [r5, #-12] │ │ │ │ - ldrlt r3, [r5, #-20] @ 0xffffffec │ │ │ │ - mov r7, r6 │ │ │ │ - str r3, [r7], #-7 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b bc0cc <__cxa_atexit@plt+0xadf18> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ c4d64 <__cxa_atexit@plt+0xb6bb0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - addseq r5, r3, #192, 16 @ 0xc00000 │ │ │ │ - addseq r5, r3, #20, 30 @ 0x50 │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c4e1c <__cxa_atexit@plt+0xb6c68> │ │ │ │ - ldr r3, [pc, #164] @ c4e2c <__cxa_atexit@plt+0xb6c78> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str r9, [r7, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq c4df4 <__cxa_atexit@plt+0xb6c40> │ │ │ │ - ldr r7, [pc, #140] @ c4e30 <__cxa_atexit@plt+0xb6c7c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr r1, [r8, #7] │ │ │ │ + addseq r0, r4, #72, 4 @ 0x80000004 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ - str r7, [r3, #-16]! │ │ │ │ - str r2, [r3, #8] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c4e04 <__cxa_atexit@plt+0xb6c50> │ │ │ │ - ldr r2, [pc, #96] @ c4e34 <__cxa_atexit@plt+0xb6c80> │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ba3e0 <__cxa_atexit@plt+0xac22c> │ │ │ │ + ldr r2, [pc, #32] @ ba3ec <__cxa_atexit@plt+0xac238> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - stmib r5, {r1, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq c4e10 <__cxa_atexit@plt+0xb6c5c> │ │ │ │ - mov r7, r3 │ │ │ │ - b c4f00 <__cxa_atexit@plt+0xb6d4c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + str r2, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ c4e38 <__cxa_atexit@plt+0xb6c84> │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, ip, lsl r1 │ │ │ │ - andeq r0, r0, r8, lsr #2 │ │ │ │ - rsbseq ip, r7, #196, 6 @ 0x10000003 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #100] @ c4eb4 <__cxa_atexit@plt+0xb6d00> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - sub lr, r5, #4 │ │ │ │ - stm lr, {r0, r1, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq c4e9c <__cxa_atexit@plt+0xb6ce8> │ │ │ │ - ldr r2, [pc, #60] @ c4eb8 <__cxa_atexit@plt+0xb6d04> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - stmib r5, {r1, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq c4ea8 <__cxa_atexit@plt+0xb6cf4> │ │ │ │ - mov r7, r3 │ │ │ │ - b c4f00 <__cxa_atexit@plt+0xb6d4c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3c2244 <__cxa_atexit@plt+0x3b4090> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi ba46c <__cxa_atexit@plt+0xac2b8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc ba478 <__cxa_atexit@plt+0xac2c4> │ │ │ │ + ldr lr, [pc, #88] @ ba488 <__cxa_atexit@plt+0xac2d4> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #80] @ ba48c <__cxa_atexit@plt+0xac2d8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + sub r1, r6, #2 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [pc, #56] @ ba490 <__cxa_atexit@plt+0xac2dc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b bc05c <__cxa_atexit@plt+0xadea8> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + addseq r0, r4, #152, 2 @ 0x26 │ │ │ │ + addseq r0, r4, #220, 2 @ 0x37 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [pc, #28] @ c4ef4 <__cxa_atexit@plt+0xb6d40> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmda r5, {r2, r3} │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq c4eec <__cxa_atexit@plt+0xb6d38> │ │ │ │ - b c4f00 <__cxa_atexit@plt+0xb6d4c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne c4f34 <__cxa_atexit@plt+0xb6d80> │ │ │ │ - ldr r2, [pc, #108] @ c4f88 <__cxa_atexit@plt+0xb6dd4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r3, #2] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c4f78 <__cxa_atexit@plt+0xb6dc4> │ │ │ │ - b c4f94 <__cxa_atexit@plt+0xb6de0> │ │ │ │ - ldr r3, [pc, #68] @ c4f80 <__cxa_atexit@plt+0xb6dcc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq c4f78 <__cxa_atexit@plt+0xb6dc4> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne c4f5c <__cxa_atexit@plt+0xb6da8> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi ba500 <__cxa_atexit@plt+0xac34c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc ba50c <__cxa_atexit@plt+0xac358> │ │ │ │ + ldr lr, [pc, #84] @ ba51c <__cxa_atexit@plt+0xac368> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr sl, [pc, #68] @ ba520 <__cxa_atexit@plt+0xac36c> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3c20cc <__cxa_atexit@plt+0x3b3f18> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #32] @ c4f84 <__cxa_atexit@plt+0xb6dd0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c4f78 <__cxa_atexit@plt+0xb6dc4> │ │ │ │ - b c5240 <__cxa_atexit@plt+0xb708c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x000002b8 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne c4fe0 <__cxa_atexit@plt+0xb6e2c> │ │ │ │ - ldr r2, [pc, #88] @ c5000 <__cxa_atexit@plt+0xb6e4c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - tst r3, #3 │ │ │ │ - beq c4fec <__cxa_atexit@plt+0xb6e38> │ │ │ │ - ldr r2, [pc, #60] @ c5004 <__cxa_atexit@plt+0xb6e50> │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + addseq r0, r4, #48, 8 @ 0x30000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ba568 <__cxa_atexit@plt+0xac3b4> │ │ │ │ + ldr r2, [pc, #48] @ ba570 <__cxa_atexit@plt+0xac3bc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [r3, #3] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c4ff8 <__cxa_atexit@plt+0xb6e44> │ │ │ │ - b c5048 <__cxa_atexit@plt+0xb6e94> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [pc, #36] @ ba574 <__cxa_atexit@plt+0xac3c0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b bbfdc <__cxa_atexit@plt+0xade28> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + addseq r0, r4, #132 @ 0x84 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ c503c <__cxa_atexit@plt+0xb6e88> │ │ │ │ + ldr r3, [pc, #12] @ ba594 <__cxa_atexit@plt+0xac3e0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c5034 <__cxa_atexit@plt+0xb6e80> │ │ │ │ - b c5048 <__cxa_atexit@plt+0xb6e94> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r5, lsl #2 │ │ │ │ + mov r8, r7 │ │ │ │ + b a8f67c <__cxa_atexit@plt+0xa814c8> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - cmp r3, r7 │ │ │ │ - bne c50c4 <__cxa_atexit@plt+0xb6f10> │ │ │ │ - ldr r7, [pc, #184] @ c5118 <__cxa_atexit@plt+0xb6f64> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r3, #4]! │ │ │ │ - str r7, [r3] │ │ │ │ - ands r1, r2, #3 │ │ │ │ - beq c50dc <__cxa_atexit@plt+0xb6f28> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - cmp r1, #3 │ │ │ │ - beq c50f8 <__cxa_atexit@plt+0xb6f44> │ │ │ │ - sub r2, r1, #1 │ │ │ │ - ldr r1, [pc, #144] @ c511c <__cxa_atexit@plt+0xb6f68> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ba5f0 <__cxa_atexit@plt+0xac43c> │ │ │ │ + ldr r1, [pc, #64] @ ba5fc <__cxa_atexit@plt+0xac448> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq c50ec <__cxa_atexit@plt+0xb6f38> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq c5108 <__cxa_atexit@plt+0xb6f54> │ │ │ │ - sub r7, r1, #1 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r0, [r3, #24]! │ │ │ │ - cmp r2, r7 │ │ │ │ - blt c50d0 <__cxa_atexit@plt+0xb6f1c> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r0, [r3, #24]! │ │ │ │ - bgt c50b8 <__cxa_atexit@plt+0xb6f04> │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr lr, [pc, #60] @ ba600 <__cxa_atexit@plt+0xac44c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldmib r5, {r0, r2} │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r8, r6, #11 │ │ │ │ mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + @ instruction: 0xfffffdb4 │ │ │ │ + @ instruction: 0xfffffed8 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ba640 <__cxa_atexit@plt+0xac48c> │ │ │ │ + ldr lr, [pc, #36] @ ba648 <__cxa_atexit@plt+0xac494> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r0, [r7, #6] │ │ │ │ + ldr r2, [r7, #10] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + stmdb r5, {r0, r1, r2, r8} │ │ │ │ mov r5, r3 │ │ │ │ + b 3c224c <__cxa_atexit@plt+0x3b4098> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bic r2, r2, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - b c5084 <__cxa_atexit@plt+0xb6ed0> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b c50a8 <__cxa_atexit@plt+0xb6ef4> │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq c5188 <__cxa_atexit@plt+0xb6fd4> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r3, [pc, #96] @ c51a8 <__cxa_atexit@plt+0xb6ff4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq c5180 <__cxa_atexit@plt+0xb6fcc> │ │ │ │ - cmp r3, #3 │ │ │ │ - beq c5198 <__cxa_atexit@plt+0xb6fe4> │ │ │ │ - sub r7, r3, #1 │ │ │ │ + mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r0, [r3, #20]! │ │ │ │ - cmp r2, r7 │ │ │ │ - ldrge r7, [r5, #4] │ │ │ │ - ldrlt r7, [r5, #16] │ │ │ │ + ldr r7, [r3, #16]! │ │ │ │ + cmp r2, #0 │ │ │ │ + beq ba67c <__cxa_atexit@plt+0xac4c8> │ │ │ │ + cmp r2, #1 │ │ │ │ + bne ba68c <__cxa_atexit@plt+0xac4d8> │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + add r5, r5, #20 │ │ │ │ + b 3c1f14 <__cxa_atexit@plt+0x3b3d60> │ │ │ │ + ldr r2, [pc, #36] @ ba6a8 <__cxa_atexit@plt+0xac4f4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + b ba698 <__cxa_atexit@plt+0xac4e4> │ │ │ │ + ldr r2, [pc, #16] @ ba6a4 <__cxa_atexit@plt+0xac4f0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r2, [r5, #16] │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r2, [r3, #-2] │ │ │ │ - b c5140 <__cxa_atexit@plt+0xb6f8c> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b c5164 <__cxa_atexit@plt+0xb6fb0> │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq c51e0 <__cxa_atexit@plt+0xb702c> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - mov r2, #4 │ │ │ │ - cmp r3, r7 │ │ │ │ - movlt r2, #16 │ │ │ │ - ldr r7, [r5, r2] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b c51c8 <__cxa_atexit@plt+0xb7014> │ │ │ │ - andeq r0, r0, r5, asr #2 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne c5210 <__cxa_atexit@plt+0xb705c> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #28] @ c5234 <__cxa_atexit@plt+0xb7080> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c522c <__cxa_atexit@plt+0xb7078> │ │ │ │ - b c5240 <__cxa_atexit@plt+0xb708c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r5, asr #6 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3c2244 <__cxa_atexit@plt+0x3b4090> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq c52ec <__cxa_atexit@plt+0xb7138> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #204] @ c532c <__cxa_atexit@plt+0xb7178> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5, #20] │ │ │ │ - str r2, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq c52cc <__cxa_atexit@plt+0xb7118> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq c52fc <__cxa_atexit@plt+0xb7148> │ │ │ │ - sub lr, r2, #1 │ │ │ │ - str lr, [r5, #16] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r0, r1 │ │ │ │ - bcc c530c <__cxa_atexit@plt+0xb7158> │ │ │ │ - ldr r0, [pc, #152] @ c5330 <__cxa_atexit@plt+0xb717c> │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3c2244 <__cxa_atexit@plt+0x3b4090> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ba784 <__cxa_atexit@plt+0xac5d0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #64 @ 0x40 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc ba78c <__cxa_atexit@plt+0xac5d8> │ │ │ │ + ldr lr, [pc, #160] @ ba7a0 <__cxa_atexit@plt+0xac5ec> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #156] @ ba7a4 <__cxa_atexit@plt+0xac5f0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r7, [r2, #-4] │ │ │ │ + ldr r1, [pc, #148] @ ba7a8 <__cxa_atexit@plt+0xac5f4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r2, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + sub r0, r6, #10 │ │ │ │ + str r0, [r2, #-12] │ │ │ │ + ldr sl, [pc, #124] @ ba7ac <__cxa_atexit@plt+0xac5f8> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r0, [pc, #120] @ ba7b0 <__cxa_atexit@plt+0xac5fc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r2, [pc, #144] @ c5334 <__cxa_atexit@plt+0xb7180> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - cmp r3, lr │ │ │ │ - bge c52d4 <__cxa_atexit@plt+0xb7120> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - mov r3, r1 │ │ │ │ - str r7, [r3], #-7 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r6, [r5, #-20] @ 0xffffffec │ │ │ │ - mov r7, r1 │ │ │ │ - str r6, [r7], #-7 │ │ │ │ - mov r6, r1 │ │ │ │ + str r0, [r2, #-16] │ │ │ │ + str sl, [r3, #4]! │ │ │ │ + ldr sl, [pc, #108] @ ba7b4 <__cxa_atexit@plt+0xac600> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + mov r2, r3 │ │ │ │ + str r9, [r2, #32]! │ │ │ │ + mov r0, r3 │ │ │ │ + str sl, [r0, #16]! │ │ │ │ + str r8, [r3, #40] @ 0x28 │ │ │ │ + str r1, [r3, #44] @ 0x2c │ │ │ │ + str lr, [r3, #48] @ 0x30 │ │ │ │ + str r0, [r3, #52] @ 0x34 │ │ │ │ + str r3, [r3, #56] @ 0x38 │ │ │ │ + str r2, [r3, #60] @ 0x3c │ │ │ │ + b bc05c <__cxa_atexit@plt+0xadea8> │ │ │ │ + mov r6, r3 │ │ │ │ + b ba794 <__cxa_atexit@plt+0xac5e0> │ │ │ │ + mov r5, #64 @ 0x40 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b c5258 <__cxa_atexit@plt+0xb70a4> │ │ │ │ - bic r2, r7, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh lr, [r2, #-2] │ │ │ │ - b c527c <__cxa_atexit@plt+0xb70c8> │ │ │ │ - ldr r0, [pc, #36] @ c5338 <__cxa_atexit@plt+0xb7184> │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r0, [r5] │ │ │ │ - mov r6, r1 │ │ │ │ - mov r7, lr │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - addseq r5, r3, #60, 6 @ 0xf0000000 │ │ │ │ - addseq r5, r3, #148, 18 @ 0x250000 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r5, asr #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + @ instruction: 0xffffff0c │ │ │ │ + @ instruction: 0xfffffe20 │ │ │ │ + addseq pc, r3, #192, 28 @ 0xc00 │ │ │ │ + @ instruction: 0xfffff8c8 │ │ │ │ + addseq pc, r3, #252, 28 @ 0xfc0 │ │ │ │ + @ instruction: 0xfffffb48 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #3 │ │ │ │ - beq c53a4 <__cxa_atexit@plt+0xb71f0> │ │ │ │ - sub r7, r6, #1 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c53b4 <__cxa_atexit@plt+0xb7200> │ │ │ │ - ldr r2, [pc, #88] @ c53cc <__cxa_atexit@plt+0xb7218> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r0, [pc, #76] @ c53d0 <__cxa_atexit@plt+0xb721c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r2} │ │ │ │ - cmp r1, r7 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldrge r3, [r5, #-20] @ 0xffffffec │ │ │ │ - ldrlt r3, [r5, #-12] │ │ │ │ - mov r7, r6 │ │ │ │ - str r3, [r7], #-7 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi ba828 <__cxa_atexit@plt+0xac674> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc ba830 <__cxa_atexit@plt+0xac67c> │ │ │ │ + ldr lr, [pc, #96] @ ba84c <__cxa_atexit@plt+0xac698> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #92] @ ba850 <__cxa_atexit@plt+0xac69c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #88] @ ba854 <__cxa_atexit@plt+0xac6a0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r0, r3 │ │ │ │ + str r1, [r0, #12]! │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r2 │ │ │ │ + b bbfdc <__cxa_atexit@plt+0xade28> │ │ │ │ + mov r6, r3 │ │ │ │ + b ba838 <__cxa_atexit@plt+0xac684> │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ ba848 <__cxa_atexit@plt+0xac694> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b c5358 <__cxa_atexit@plt+0xb71a4> │ │ │ │ - ldr r3, [pc, #24] @ c53d4 <__cxa_atexit@plt+0xb7220> │ │ │ │ + rsbseq r4, r8, #156, 6 @ 0x70000002 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + @ instruction: 0xfffff610 │ │ │ │ + @ instruction: 0xfffffed4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ ba874 <__cxa_atexit@plt+0xac6c0> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - addseq r5, r3, #96, 4 │ │ │ │ - addseq r5, r3, #180, 16 @ 0xb40000 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r5, asr #6 │ │ │ │ + mov r8, r7 │ │ │ │ + b a8f67c <__cxa_atexit@plt+0xa814c8> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c5430 <__cxa_atexit@plt+0xb727c> │ │ │ │ - ldr r2, [pc, #72] @ c5448 <__cxa_atexit@plt+0xb7294> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r1, [pc, #12] @ ba89c <__cxa_atexit@plt+0xac6e8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stm r5, {r1, r2, r3} │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20cc <__cxa_atexit@plt+0x3b3f18> │ │ │ │ + addseq r0, r4, #124 @ 0x7c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ba8d0 <__cxa_atexit@plt+0xac71c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ ba8d8 <__cxa_atexit@plt+0xac724> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r0, [pc, #60] @ c544c <__cxa_atexit@plt+0xb7298> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r2} │ │ │ │ - cmp r1, r7 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldrge r3, [r5, #-20] @ 0xffffffec │ │ │ │ - ldrlt r3, [r5, #-12] │ │ │ │ - mov r7, r6 │ │ │ │ - str r3, [r7], #-7 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b bc0cc <__cxa_atexit@plt+0xadf18> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ c5450 <__cxa_atexit@plt+0xb729c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - addseq r5, r3, #212, 2 @ 0x35 │ │ │ │ - addseq r5, r3, #40, 16 @ 0x280000 │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + addseq pc, r3, #20, 26 @ 0x500 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r0, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c5580 <__cxa_atexit@plt+0xb73cc> │ │ │ │ - and r7, sl, #3 │ │ │ │ - and r2, r8, #3 │ │ │ │ - cmp r2, r7 │ │ │ │ - bne c54d8 <__cxa_atexit@plt+0xb7324> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne c54ec <__cxa_atexit@plt+0xb7338> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne c555c <__cxa_atexit@plt+0xb73a8> │ │ │ │ - ldr r2, [pc, #296] @ c55bc <__cxa_atexit@plt+0xb7408> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - ldr r1, [sl, #2] │ │ │ │ - ldr r7, [r8, #2] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c5550 <__cxa_atexit@plt+0xb739c> │ │ │ │ - ldr r2, [pc, #264] @ c55c0 <__cxa_atexit@plt+0xb740c> │ │ │ │ + bhi ba910 <__cxa_atexit@plt+0xac75c> │ │ │ │ + ldr r2, [pc, #28] @ ba918 <__cxa_atexit@plt+0xac764> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c5550 <__cxa_atexit@plt+0xb739c> │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ mov r5, r3 │ │ │ │ - b c5610 <__cxa_atexit@plt+0xb745c> │ │ │ │ - ldr r7, [pc, #228] @ c55c4 <__cxa_atexit@plt+0xb7410> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + b 3c224c <__cxa_atexit@plt+0x3b4098> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #188] @ c55b0 <__cxa_atexit@plt+0xb73fc> │ │ │ │ - add r7, pc, r7 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ - str r7, [r3, #-4]! │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq c5570 <__cxa_atexit@plt+0xb73bc> │ │ │ │ - ldr r7, [r5] │ │ │ │ - cmp r2, #3 │ │ │ │ - beq c5590 <__cxa_atexit@plt+0xb73dc> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #152] @ c55b4 <__cxa_atexit@plt+0xb7400> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmda r5, {r1, r2} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq c5550 <__cxa_atexit@plt+0xb739c> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq c55a0 <__cxa_atexit@plt+0xb73ec> │ │ │ │ - sub r7, r1, #1 │ │ │ │ - ldr r3, [pc, #124] @ c55b8 <__cxa_atexit@plt+0xb7404> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - cmp r2, r7 │ │ │ │ - addeq r3, r3, #4 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r3] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #104] @ c55cc <__cxa_atexit@plt+0xb7418> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [r5, #8]! │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + cmp r2, #1 │ │ │ │ + bne ba944 <__cxa_atexit@plt+0xac790> │ │ │ │ + add r5, r3, #12 │ │ │ │ + b 3c1f14 <__cxa_atexit@plt+0x3b3d60> │ │ │ │ + ldr r3, [pc, #8] @ ba954 <__cxa_atexit@plt+0xac7a0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ + b 3c2244 <__cxa_atexit@plt+0x3b4090> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi ba9d4 <__cxa_atexit@plt+0xac820> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc ba9e0 <__cxa_atexit@plt+0xac82c> │ │ │ │ + ldr lr, [pc, #88] @ ba9f0 <__cxa_atexit@plt+0xac83c> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #80] @ ba9f4 <__cxa_atexit@plt+0xac840> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + sub r1, r6, #2 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [pc, #56] @ ba9f8 <__cxa_atexit@plt+0xac844> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b bc05c <__cxa_atexit@plt+0xadea8> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #64] @ c55c8 <__cxa_atexit@plt+0xb7414> │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + addseq pc, r3, #48, 24 @ 0x3000 │ │ │ │ + addseq pc, r3, #116, 24 @ 0x7400 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi baa6c <__cxa_atexit@plt+0xac8b8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc baa74 <__cxa_atexit@plt+0xac8c0> │ │ │ │ + ldr lr, [pc, #96] @ baa90 <__cxa_atexit@plt+0xac8dc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #92] @ baa94 <__cxa_atexit@plt+0xac8e0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #88] @ baa98 <__cxa_atexit@plt+0xac8e4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str r9, [r3, #20] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r0, r3 │ │ │ │ + str r1, [r0, #12]! │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r2 │ │ │ │ + b bbfdc <__cxa_atexit@plt+0xade28> │ │ │ │ + mov r6, r3 │ │ │ │ + b baa7c <__cxa_atexit@plt+0xac8c8> │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ baa8c <__cxa_atexit@plt+0xac8d8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bic r2, r9, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - b c5514 <__cxa_atexit@plt+0xb7360> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b c5534 <__cxa_atexit@plt+0xb7380> │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r8, lsr r3 │ │ │ │ - addseq r5, r3, #252 @ 0xfc │ │ │ │ - andeq r0, r0, r0, asr #2 │ │ │ │ - andeq r0, r0, r4, asr r1 │ │ │ │ - addseq r5, r3, #80, 2 │ │ │ │ - rsbseq fp, r7, #100, 24 @ 0x6400 │ │ │ │ - addseq r5, r3, #216, 12 @ 0xd800000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + rsbseq r4, r8, #92, 2 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ c5604 <__cxa_atexit@plt+0xb7450> │ │ │ │ + ldr r3, [pc, #12] @ baab8 <__cxa_atexit@plt+0xac904> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c55fc <__cxa_atexit@plt+0xb7448> │ │ │ │ - b c5610 <__cxa_atexit@plt+0xb745c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ + mov r8, r7 │ │ │ │ + b a8f67c <__cxa_atexit@plt+0xa814c8> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r3, #8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - cmp r2, r7 │ │ │ │ - bne c568c <__cxa_atexit@plt+0xb74d8> │ │ │ │ - ldr r7, [pc, #176] @ c56dc <__cxa_atexit@plt+0xb7528> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ands r1, r2, #3 │ │ │ │ - beq c56a0 <__cxa_atexit@plt+0xb74ec> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - cmp r1, #3 │ │ │ │ - beq c56bc <__cxa_atexit@plt+0xb7508> │ │ │ │ - sub r2, r1, #1 │ │ │ │ - ldr r1, [pc, #140] @ c56e0 <__cxa_atexit@plt+0xb752c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq c56b0 <__cxa_atexit@plt+0xb74fc> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq c56cc <__cxa_atexit@plt+0xb7518> │ │ │ │ - sub r7, r1, #1 │ │ │ │ - ldr r3, [pc, #108] @ c56e4 <__cxa_atexit@plt+0xb7530> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - cmp r2, r7 │ │ │ │ - addeq r3, r3, #4 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r3] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #84] @ c56e8 <__cxa_atexit@plt+0xb7534> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r1, [pc, #12] @ baae0 <__cxa_atexit@plt+0xac92c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stm r5, {r1, r2, r3} │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20cc <__cxa_atexit@plt+0x3b3f18> │ │ │ │ + addseq pc, r3, #56, 28 @ 0x380 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bab1c <__cxa_atexit@plt+0xac968> │ │ │ │ + ldr r2, [pc, #40] @ bab2c <__cxa_atexit@plt+0xac978> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, #32] @ bab30 <__cxa_atexit@plt+0xac97c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + b a8f6fc <__cxa_atexit@plt+0xa81548> │ │ │ │ + ldr r7, [pc, #16] @ bab34 <__cxa_atexit@plt+0xac980> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + addseq pc, r3, #168, 28 @ 0xa80 │ │ │ │ + addseq pc, r3, #36, 22 @ 0x9000 │ │ │ │ + rsbseq r4, r8, #192 @ 0xc0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bab70 <__cxa_atexit@plt+0xac9bc> │ │ │ │ + ldr r2, [pc, #40] @ bab80 <__cxa_atexit@plt+0xac9cc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, #32] @ bab84 <__cxa_atexit@plt+0xac9d0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ + b a8f6fc <__cxa_atexit@plt+0xa81548> │ │ │ │ + ldr r7, [pc, #16] @ bab88 <__cxa_atexit@plt+0xac9d4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bic r2, r2, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - b c564c <__cxa_atexit@plt+0xb7498> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b c5670 <__cxa_atexit@plt+0xb74bc> │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, r8, lsr #2 │ │ │ │ - addseq r4, r3, #192, 30 @ 0x300 │ │ │ │ - addseq r4, r3, #156, 30 @ 0x270 │ │ │ │ + addseq pc, r3, #88, 28 @ 0x580 │ │ │ │ + addseq pc, r3, #208, 20 @ 0xd0000 │ │ │ │ + rsbseq r4, r8, #112 @ 0x70 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq c5750 <__cxa_atexit@plt+0xb759c> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #92] @ c5770 <__cxa_atexit@plt+0xb75bc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq c5748 <__cxa_atexit@plt+0xb7594> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq c5760 <__cxa_atexit@plt+0xb75ac> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #64] @ c5774 <__cxa_atexit@plt+0xb75c0> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi babbc <__cxa_atexit@plt+0xaca08> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ babc4 <__cxa_atexit@plt+0xaca10> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - cmp r3, r7 │ │ │ │ - addeq r2, r2, #4 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b bc0cc <__cxa_atexit@plt+0xadf18> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + addseq pc, r3, #40, 20 @ 0x28000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bac08 <__cxa_atexit@plt+0xaca54> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ bac10 <__cxa_atexit@plt+0xaca5c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #32] @ bac14 <__cxa_atexit@plt+0xaca60> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b bc0cc <__cxa_atexit@plt+0xadf18> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b c570c <__cxa_atexit@plt+0xb7558> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b c572c <__cxa_atexit@plt+0xb7578> │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - addseq r4, r3, #4, 30 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq c57b0 <__cxa_atexit@plt+0xb75fc> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #36] @ c57c0 <__cxa_atexit@plt+0xb760c> │ │ │ │ + addseq pc, r3, #232, 18 @ 0x3a0000 │ │ │ │ + addseq pc, r3, #64, 20 @ 0x40000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub sl, r5, #20 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi bac90 <__cxa_atexit@plt+0xacadc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc bac9c <__cxa_atexit@plt+0xacae8> │ │ │ │ + ldr lr, [pc, #100] @ bacac <__cxa_atexit@plt+0xacaf8> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #92] @ bacb0 <__cxa_atexit@plt+0xacafc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ + ldr r2, [pc, #68] @ bacb4 <__cxa_atexit@plt+0xacb00> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - cmp r3, r7 │ │ │ │ - addeq r2, r2, #4 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r2] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + mov r5, sl │ │ │ │ + b 3c20cc <__cxa_atexit@plt+0x3b3f18> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b c5794 <__cxa_atexit@plt+0xb75e0> │ │ │ │ - addseq r4, r3, #156, 28 @ 0x9c0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq c5828 <__cxa_atexit@plt+0xb7674> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #92] @ c5848 <__cxa_atexit@plt+0xb7694> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq c5820 <__cxa_atexit@plt+0xb766c> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq c5838 <__cxa_atexit@plt+0xb7684> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #64] @ c584c <__cxa_atexit@plt+0xb7698> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - cmp r3, r7 │ │ │ │ - addeq r2, r2, #4 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r2] │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + addseq pc, r3, #128, 18 @ 0x200000 │ │ │ │ + addseq pc, r3, #156, 24 @ 0x9c00 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc bad04 <__cxa_atexit@plt+0xacb50> │ │ │ │ + ldr lr, [pc, #52] @ bad14 <__cxa_atexit@plt+0xacb60> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r7, #7 │ │ │ │ + ldm r7, {r0, r2, r7} │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r1, [r3, #8] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r0, r2, r8} │ │ │ │ + mov r8, r3 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + mov r3, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b c57e4 <__cxa_atexit@plt+0xb7630> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b c5804 <__cxa_atexit@plt+0xb7650> │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - addseq r4, r3, #44, 28 @ 0x2c0 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq c5888 <__cxa_atexit@plt+0xb76d4> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #36] @ c5898 <__cxa_atexit@plt+0xb76e4> │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bad58 <__cxa_atexit@plt+0xacba4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ bad60 <__cxa_atexit@plt+0xacbac> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #32] @ bad64 <__cxa_atexit@plt+0xacbb0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b bc0cc <__cxa_atexit@plt+0xadf18> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + addseq pc, r3, #152, 16 @ 0x980000 │ │ │ │ + addseq pc, r3, #240, 16 @ 0xf00000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub sl, r5, #20 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi bade0 <__cxa_atexit@plt+0xacc2c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc badec <__cxa_atexit@plt+0xacc38> │ │ │ │ + ldr lr, [pc, #100] @ badfc <__cxa_atexit@plt+0xacc48> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #92] @ bae00 <__cxa_atexit@plt+0xacc4c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ + ldr r2, [pc, #68] @ bae04 <__cxa_atexit@plt+0xacc50> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - cmp r3, r7 │ │ │ │ - addeq r2, r2, #4 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r2] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + mov r5, sl │ │ │ │ + b 3c20cc <__cxa_atexit@plt+0x3b3f18> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b c586c <__cxa_atexit@plt+0xb76b8> │ │ │ │ - addseq r4, r3, #196, 26 @ 0x3100 │ │ │ │ - rsbseq fp, r7, #68, 18 @ 0x110000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c58e4 <__cxa_atexit@plt+0xb7730> │ │ │ │ - ldr r7, [pc, #52] @ c58f4 <__cxa_atexit@plt+0xb7740> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq c58d8 <__cxa_atexit@plt+0xb7724> │ │ │ │ - mov r7, r8 │ │ │ │ - b c5908 <__cxa_atexit@plt+0xb7754> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ c58f8 <__cxa_atexit@plt+0xb7744> │ │ │ │ - add r7, pc, r7 │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + addseq pc, r3, #48, 16 @ 0x300000 │ │ │ │ + addseq pc, r3, #76, 22 @ 0x13000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc bae54 <__cxa_atexit@plt+0xacca0> │ │ │ │ + ldr lr, [pc, #52] @ bae64 <__cxa_atexit@plt+0xaccb0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r7, #7 │ │ │ │ + ldm r7, {r0, r2, r7} │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r1, [r3, #8] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r0, r2, r8} │ │ │ │ + mov r8, r3 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsbseq fp, r7, #12, 18 @ 0x30000 │ │ │ │ - rsbseq fp, r7, #232, 16 @ 0xe80000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #156] @ c59b4 <__cxa_atexit@plt+0xb7800> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq c5988 <__cxa_atexit@plt+0xb77d4> │ │ │ │ - ldr r3, [pc, #128] @ c59b8 <__cxa_atexit@plt+0xb7804> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r8, [r3, #12]! │ │ │ │ - str r2, [r7, #4] │ │ │ │ - str sl, [r3] │ │ │ │ - tst r8, #3 │ │ │ │ - beq c5994 <__cxa_atexit@plt+0xb77e0> │ │ │ │ - ldr r1, [pc, #84] @ c59bc <__cxa_atexit@plt+0xb7808> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r8, [r3] │ │ │ │ - str r1, [r7] │ │ │ │ - tst sl, #3 │ │ │ │ - beq c59a4 <__cxa_atexit@plt+0xb77f0> │ │ │ │ - ldr r9, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r5, r3 │ │ │ │ - b c5460 <__cxa_atexit@plt+0xb72ac> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + rsbseq r3, r8, #120, 26 @ 0x1e00 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r2, r6 │ │ │ │ + sub ip, r5, #12 │ │ │ │ + cmp fp, ip │ │ │ │ + bhi baf14 <__cxa_atexit@plt+0xacd60> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #40 @ 0x28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc baf20 <__cxa_atexit@plt+0xacd6c> │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr sl, [r7, #6] │ │ │ │ + ldr r1, [r7, #10] │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [r7, #14] │ │ │ │ + ldr r7, [r7, #18] │ │ │ │ + sub lr, r6, #15 │ │ │ │ + sub r3, r6, #35 @ 0x23 │ │ │ │ + ldr r9, [pc, #112] @ baf30 <__cxa_atexit@plt+0xacd7c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + stmdb r5, {r3, lr} │ │ │ │ + str r1, [r2, #36] @ 0x24 │ │ │ │ + str r8, [r2, #40] @ 0x28 │ │ │ │ + ldr r5, [pc, #92] @ baf34 <__cxa_atexit@plt+0xacd80> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r2, #4] │ │ │ │ + str r0, [r2, #8] │ │ │ │ + str r7, [r2, #12] │ │ │ │ + str r1, [r2, #16] │ │ │ │ + str r8, [r2, #20] │ │ │ │ + ldr r7, [pc, #68] @ baf38 <__cxa_atexit@plt+0xacd84> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r2, #24] │ │ │ │ + str r0, [r2, #28] │ │ │ │ + str sl, [r2, #32] │ │ │ │ + mov r5, ip │ │ │ │ mov r7, r8 │ │ │ │ + mov r8, fp │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - andeq r0, r0, r0, asr #2 │ │ │ │ - rsbseq fp, r7, #36, 16 @ 0x240000 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + @ instruction: 0xfffffde8 │ │ │ │ + @ instruction: 0xffffff1c │ │ │ │ + rsbseq r3, r8, #168, 24 @ 0xa800 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #108] @ c5a48 <__cxa_atexit@plt+0xb7894> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r2, [r7, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq c5a28 <__cxa_atexit@plt+0xb7874> │ │ │ │ - ldr r2, [pc, #76] @ c5a4c <__cxa_atexit@plt+0xb7898> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r3, #8]! │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - str r8, [r3] │ │ │ │ - tst sl, #3 │ │ │ │ - beq c5a38 <__cxa_atexit@plt+0xb7884> │ │ │ │ - ldm r5, {r7, r9} │ │ │ │ - str r7, [r5, #8] │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r8, r7 │ │ │ │ + b 1fe83a4 <__cxa_atexit@plt+0x1fda1f0> │ │ │ │ + rsbseq r3, r8, #136, 24 @ 0x8800 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #28 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bafb0 <__cxa_atexit@plt+0xacdfc> │ │ │ │ + ldr lr, [pc, #60] @ bafb8 <__cxa_atexit@plt+0xace04> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ + ldr r9, [pc, #40] @ bafbc <__cxa_atexit@plt+0xace08> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r0, r1, r2, r9} │ │ │ │ + str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b c5460 <__cxa_atexit@plt+0xb72ac> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + b bbfdc <__cxa_atexit@plt+0xade28> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - rsbseq fp, r7, #148, 14 @ 0x2500000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + addseq pc, r3, #64, 12 @ 0x4000000 │ │ │ │ + rsbseq r3, r8, #36, 24 @ 0x2400 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #56] @ c5a9c <__cxa_atexit@plt+0xb78e8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r3, #12]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r3] │ │ │ │ - tst sl, #3 │ │ │ │ - beq c5a90 <__cxa_atexit@plt+0xb78dc> │ │ │ │ - ldmib r5, {r2, r9} │ │ │ │ - str r2, [r5, #12] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r3, [pc, #12] @ bafe0 <__cxa_atexit@plt+0xace2c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b c5460 <__cxa_atexit@plt+0xb72ac> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsbseq fp, r7, #68, 14 @ 0x1100000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + b a8f67c <__cxa_atexit@plt+0xa814c8> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + rsbseq r3, r8, #0, 24 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #12]! │ │ │ │ - ldmdb r5, {r3, r9} │ │ │ │ - str r3, [r5] │ │ │ │ - mov sl, r7 │ │ │ │ - b c5460 <__cxa_atexit@plt+0xb72ac> │ │ │ │ - rsbseq fp, r7, #32, 14 @ 0x800000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc bb04c <__cxa_atexit@plt+0xace98> │ │ │ │ + ldr lr, [pc, #76] @ bb058 <__cxa_atexit@plt+0xacea4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [r5, #12]! │ │ │ │ + ldr r9, [pc, #68] @ bb05c <__cxa_atexit@plt+0xacea8> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r8, [r5, #-8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + sub r1, r6, #18 │ │ │ │ + str r9, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + b bc05c <__cxa_atexit@plt+0xadea8> │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + addseq pc, r3, #28, 12 @ 0x1c00000 │ │ │ │ + rsbseq r3, r8, #128, 22 @ 0x20000 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c5b70 <__cxa_atexit@plt+0xb79bc> │ │ │ │ - ldr r3, [pc, #156] @ c5b80 <__cxa_atexit@plt+0xb79cc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str r9, [r7, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq c5b48 <__cxa_atexit@plt+0xb7994> │ │ │ │ - ldr r3, [pc, #132] @ c5b84 <__cxa_atexit@plt+0xb79d0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr r1, [r8, #7] │ │ │ │ - mov r2, r5 │ │ │ │ - str r3, [r2, #-12]! │ │ │ │ - ldr r3, [r2, #8] │ │ │ │ - stmib r2, {r1, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq c5b58 <__cxa_atexit@plt+0xb79a4> │ │ │ │ - ldr r2, [pc, #96] @ c5b88 <__cxa_atexit@plt+0xb79d4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r3, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c5b68 <__cxa_atexit@plt+0xb79b4> │ │ │ │ - b c5c54 <__cxa_atexit@plt+0xb7aa0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi bb0dc <__cxa_atexit@plt+0xacf28> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc bb0e4 <__cxa_atexit@plt+0xacf30> │ │ │ │ + ldr lr, [pc, #104] @ bb100 <__cxa_atexit@plt+0xacf4c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #100] @ bb104 <__cxa_atexit@plt+0xacf50> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr ip, [pc, #96] @ bb108 <__cxa_atexit@plt+0xacf54> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r1, [r5] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #20] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r9, [r3, #28] │ │ │ │ + str r1, [r3, #32] │ │ │ │ + mov r0, r3 │ │ │ │ + str ip, [r0, #12]! │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + stmda r5, {r0, r3} │ │ │ │ mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ c5b8c <__cxa_atexit@plt+0xb79d8> │ │ │ │ + b bbfdc <__cxa_atexit@plt+0xade28> │ │ │ │ + mov r6, r3 │ │ │ │ + b bb0ec <__cxa_atexit@plt+0xacf38> │ │ │ │ + mov r7, #36 @ 0x24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ bb0fc <__cxa_atexit@plt+0xacf48> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r0, lsl r1 │ │ │ │ - andeq r0, r0, r8, lsr #2 │ │ │ │ - rsbseq fp, r7, #136, 12 @ 0x8800000 │ │ │ │ - rsbseq fp, r7, #84, 12 @ 0x5400000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #84] @ c5c00 <__cxa_atexit@plt+0xb7a4c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq c5bec <__cxa_atexit@plt+0xb7a38> │ │ │ │ - ldr r3, [pc, #56] @ c5c04 <__cxa_atexit@plt+0xb7a50> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - tst r7, #3 │ │ │ │ - beq c5bf8 <__cxa_atexit@plt+0xb7a44> │ │ │ │ - b c5c54 <__cxa_atexit@plt+0xb7aa0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - rsbseq fp, r7, #220, 10 @ 0x37000000 │ │ │ │ + rsbseq r3, r8, #4, 22 @ 0x1000 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + @ instruction: 0xfffffaf0 │ │ │ │ + @ instruction: 0xfffffebc │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ c5c44 <__cxa_atexit@plt+0xb7a90> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - stmda r5, {r2, r3} │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq c5c3c <__cxa_atexit@plt+0xb7a88> │ │ │ │ - b c5c54 <__cxa_atexit@plt+0xb7aa0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsbseq fp, r7, #156, 10 @ 0x27000000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #116] @ c5cd4 <__cxa_atexit@plt+0xb7b20> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq c5cac <__cxa_atexit@plt+0xb7af8> │ │ │ │ - ldr r7, [r5] │ │ │ │ - sub r3, r2, #1 │ │ │ │ - cmp r7, r3 │ │ │ │ - bne c5cb8 <__cxa_atexit@plt+0xb7b04> │ │ │ │ - ldr r3, [pc, #64] @ c5cd8 <__cxa_atexit@plt+0xb7b24> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ bb128 <__cxa_atexit@plt+0xacf74> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c5ccc <__cxa_atexit@plt+0xb7b18> │ │ │ │ - b c5d54 <__cxa_atexit@plt+0xb7ba0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r8, r7 │ │ │ │ + b a8f67c <__cxa_atexit@plt+0xa814c8> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ bb148 <__cxa_atexit@plt+0xacf94> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20cc <__cxa_atexit@plt+0x3b3f18> │ │ │ │ + addseq pc, r3, #208, 14 @ 0x3400000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bb17c <__cxa_atexit@plt+0xacfc8> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ bb184 <__cxa_atexit@plt+0xacfd0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + b bc0cc <__cxa_atexit@plt+0xadf18> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ c5cdc <__cxa_atexit@plt+0xb7b28> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - addseq r4, r3, #240, 16 @ 0xf00000 │ │ │ │ - rsbseq fp, r7, #4, 10 @ 0x1000000 │ │ │ │ - andeq r0, r0, r5, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r2, r7 │ │ │ │ - bne c5d20 <__cxa_atexit@plt+0xb7b6c> │ │ │ │ - ldr r2, [pc, #52] @ c5d40 <__cxa_atexit@plt+0xb7b8c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r3, #20] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c5d38 <__cxa_atexit@plt+0xb7b84> │ │ │ │ - b c5d54 <__cxa_atexit@plt+0xb7ba0> │ │ │ │ - ldr r7, [pc, #28] @ c5d44 <__cxa_atexit@plt+0xb7b90> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r3, #24]! │ │ │ │ + addseq pc, r3, #104, 8 @ 0x68000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bb1bc <__cxa_atexit@plt+0xad008> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ bb1c4 <__cxa_atexit@plt+0xad010> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - addseq r4, r3, #136, 16 @ 0x880000 │ │ │ │ - rsbseq fp, r7, #156, 8 @ 0x9c000000 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne c5d84 <__cxa_atexit@plt+0xb7bd0> │ │ │ │ - ldr r3, [pc, #228] @ c5e4c <__cxa_atexit@plt+0xb7c98> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c5df0 <__cxa_atexit@plt+0xb7c3c> │ │ │ │ - b c5e60 <__cxa_atexit@plt+0xb7cac> │ │ │ │ - ldr r7, [pc, #180] @ c5e40 <__cxa_atexit@plt+0xb7c8c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r3, #12]! │ │ │ │ - str r7, [r5] │ │ │ │ - ands r1, r2, #3 │ │ │ │ - beq c5df8 <__cxa_atexit@plt+0xb7c44> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - cmp r1, #3 │ │ │ │ - beq c5e20 <__cxa_atexit@plt+0xb7c6c> │ │ │ │ - sub r2, r1, #1 │ │ │ │ - ldr r1, [pc, #140] @ c5e44 <__cxa_atexit@plt+0xb7c90> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq c5e04 <__cxa_atexit@plt+0xb7c50> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq c5e30 <__cxa_atexit@plt+0xb7c7c> │ │ │ │ - sub r7, r1, #1 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - cmp r2, r7 │ │ │ │ - bne c5e10 <__cxa_atexit@plt+0xb7c5c> │ │ │ │ - ldr r7, [pc, #96] @ c5e48 <__cxa_atexit@plt+0xb7c94> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + addseq pc, r3, #40, 8 @ 0x28000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 3c1f54 <__cxa_atexit@plt+0x3b3da0> │ │ │ │ + rsbseq r3, r8, #236, 18 @ 0x3b0000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bb28c <__cxa_atexit@plt+0xad0d8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #36 @ 0x24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc bb298 <__cxa_atexit@plt+0xad0e4> │ │ │ │ + ldr r9, [pc, #124] @ bb2a8 <__cxa_atexit@plt+0xad0f4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr sl, [r7, #2] │ │ │ │ + ldr ip, [r7, #6] │ │ │ │ + ldr r7, [r7, #10] │ │ │ │ + sub r1, r6, #3 │ │ │ │ + sub r0, r6, #15 │ │ │ │ + ldr lr, [pc, #100] @ bb2ac <__cxa_atexit@plt+0xad0f8> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r1} │ │ │ │ + ldr r0, [pc, #88] @ bb2b0 <__cxa_atexit@plt+0xad0fc> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r2, #4]! │ │ │ │ + add r0, r2, #8 │ │ │ │ + stm r0, {r7, r8, lr} │ │ │ │ + str ip, [r2, #20] │ │ │ │ + str r8, [r2, #24] │ │ │ │ + ldr r7, [pc, #64] @ bb2b4 <__cxa_atexit@plt+0xad100> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r2, #28] │ │ │ │ + str r2, [r2, #32] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, sl │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ c5e50 <__cxa_atexit@plt+0xb7c9c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bic r2, r2, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - b c5db0 <__cxa_atexit@plt+0xb7bfc> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b c5dd4 <__cxa_atexit@plt+0xb7c20> │ │ │ │ - andeq r0, r0, ip, lsl #7 │ │ │ │ - andeq r0, r0, r0, lsl r4 │ │ │ │ - addseq r4, r3, #72, 16 @ 0x480000 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - addseq r4, r3, #152, 14 @ 0x2600000 │ │ │ │ - rsbseq fp, r7, #144, 6 @ 0x40000002 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + rsbseq r3, r8, #44, 18 @ 0xb0000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne c5eac <__cxa_atexit@plt+0xb7cf8> │ │ │ │ - ldr r2, [pc, #96] @ c5ed4 <__cxa_atexit@plt+0xb7d20> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - tst r3, #3 │ │ │ │ - beq c5ec0 <__cxa_atexit@plt+0xb7d0c> │ │ │ │ - ldr r2, [pc, #68] @ c5ed8 <__cxa_atexit@plt+0xb7d24> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r3, #3] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c5ecc <__cxa_atexit@plt+0xb7d18> │ │ │ │ - b c5f20 <__cxa_atexit@plt+0xb7d6c> │ │ │ │ - ldr r7, [pc, #40] @ c5edc <__cxa_atexit@plt+0xb7d28> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #20 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r8, r7 │ │ │ │ + b 1fe83a4 <__cxa_atexit@plt+0x1fda1f0> │ │ │ │ + rsbseq r3, r8, #12, 18 @ 0x30000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi bb354 <__cxa_atexit@plt+0xad1a0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc bb360 <__cxa_atexit@plt+0xad1ac> │ │ │ │ + ldr lr, [pc, #100] @ bb370 <__cxa_atexit@plt+0xad1bc> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #92] @ bb374 <__cxa_atexit@plt+0xad1c0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + add r8, r7, #12 │ │ │ │ + ldm r8, {r1, r2, r8} │ │ │ │ + sub r0, r6, #10 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + ldr r0, [pc, #64] @ bb378 <__cxa_atexit@plt+0xad1c4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + mov r5, r9 │ │ │ │ + b bc05c <__cxa_atexit@plt+0xadea8> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + addseq pc, r3, #188, 4 @ 0xc000000b │ │ │ │ + addseq pc, r3, #252, 4 @ 0xc000000f │ │ │ │ + rsbseq r3, r8, #100, 16 @ 0x640000 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi bb3f8 <__cxa_atexit@plt+0xad244> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc bb400 <__cxa_atexit@plt+0xad24c> │ │ │ │ + ldr lr, [pc, #104] @ bb41c <__cxa_atexit@plt+0xad268> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #100] @ bb420 <__cxa_atexit@plt+0xad26c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr ip, [pc, #96] @ bb424 <__cxa_atexit@plt+0xad270> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r1, [r5] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str sl, [r3, #28] │ │ │ │ + str r8, [r3, #32] │ │ │ │ + mov r0, r3 │ │ │ │ + str ip, [r0, #12]! │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + stmda r5, {r0, r3} │ │ │ │ + mov r5, r2 │ │ │ │ + b bbfdc <__cxa_atexit@plt+0xade28> │ │ │ │ + mov r6, r3 │ │ │ │ + b bb408 <__cxa_atexit@plt+0xad254> │ │ │ │ + mov r7, #36 @ 0x24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ bb418 <__cxa_atexit@plt+0xad264> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - addseq r4, r3, #136, 26 @ 0x2200 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ + rsbseq r3, r8, #240, 14 @ 0x3c00000 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + @ instruction: 0xfffffd94 │ │ │ │ + @ instruction: 0xffffff1c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ c5f14 <__cxa_atexit@plt+0xb7d60> │ │ │ │ + ldr r3, [pc, #12] @ bb444 <__cxa_atexit@plt+0xad290> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c5f0c <__cxa_atexit@plt+0xb7d58> │ │ │ │ - b c5f20 <__cxa_atexit@plt+0xb7d6c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - cmp r3, r7 │ │ │ │ - bne c5f9c <__cxa_atexit@plt+0xb7de8> │ │ │ │ - ldr r7, [pc, #192] @ c5ff8 <__cxa_atexit@plt+0xb7e44> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r3, #12]! │ │ │ │ - str r7, [r5] │ │ │ │ - ands r1, r2, #3 │ │ │ │ - beq c5fb0 <__cxa_atexit@plt+0xb7dfc> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - cmp r1, #3 │ │ │ │ - beq c5fd8 <__cxa_atexit@plt+0xb7e24> │ │ │ │ - sub r2, r1, #1 │ │ │ │ - ldr r1, [pc, #152] @ c5ffc <__cxa_atexit@plt+0xb7e48> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq c5fbc <__cxa_atexit@plt+0xb7e08> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq c5fe8 <__cxa_atexit@plt+0xb7e34> │ │ │ │ - sub r7, r1, #1 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - cmp r2, r7 │ │ │ │ - bne c5fc8 <__cxa_atexit@plt+0xb7e14> │ │ │ │ - ldr r7, [pc, #108] @ c6000 <__cxa_atexit@plt+0xb7e4c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #96] @ c6004 <__cxa_atexit@plt+0xb7e50> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #56] @ c6008 <__cxa_atexit@plt+0xb7e54> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - bic r2, r2, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - b c5f5c <__cxa_atexit@plt+0xb7da8> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b c5f80 <__cxa_atexit@plt+0xb7dcc> │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, ip, asr r1 │ │ │ │ - addseq r4, r3, #156, 12 @ 0x9c00000 │ │ │ │ - addseq r4, r3, #12, 12 @ 0xc00000 │ │ │ │ - addseq r4, r3, #224, 10 @ 0x38000000 │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ + mov r8, r7 │ │ │ │ + b a8f67c <__cxa_atexit@plt+0xa814c8> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq c6090 <__cxa_atexit@plt+0xb7edc> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #124] @ c60b0 <__cxa_atexit@plt+0xb7efc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #12]! │ │ │ │ - str r2, [r3, #4] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq c6074 <__cxa_atexit@plt+0xb7ec0> │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - cmp r2, #3 │ │ │ │ - beq c60a0 <__cxa_atexit@plt+0xb7eec> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - cmp r3, r7 │ │ │ │ - bne c6080 <__cxa_atexit@plt+0xb7ecc> │ │ │ │ - ldr r7, [pc, #72] @ c60b4 <__cxa_atexit@plt+0xb7f00> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r3, [pc, #12] @ bb464 <__cxa_atexit@plt+0xad2b0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20cc <__cxa_atexit@plt+0x3b3f18> │ │ │ │ + addseq pc, r3, #180, 8 @ 0xb4000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bb498 <__cxa_atexit@plt+0xad2e4> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ bb4a0 <__cxa_atexit@plt+0xad2ec> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + b bc0cc <__cxa_atexit@plt+0xadf18> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ c60b8 <__cxa_atexit@plt+0xb7f04> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r2, [r3, #-2] │ │ │ │ - b c602c <__cxa_atexit@plt+0xb7e78> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b c6058 <__cxa_atexit@plt+0xb7ea4> │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - addseq r4, r3, #196, 10 @ 0x31000000 │ │ │ │ - addseq r4, r3, #40, 10 @ 0xa000000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq c60fc <__cxa_atexit@plt+0xb7f48> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #44] @ c610c <__cxa_atexit@plt+0xb7f58> │ │ │ │ + addseq pc, r3, #76, 2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bb4e4 <__cxa_atexit@plt+0xad330> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ bb4ec <__cxa_atexit@plt+0xad338> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #40] @ c6110 <__cxa_atexit@plt+0xb7f5c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - cmp r3, r2 │ │ │ │ - addeq r7, r1, #1 │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r2, [r7, #-2] │ │ │ │ - b c60d8 <__cxa_atexit@plt+0xb7f24> │ │ │ │ - addseq r4, r3, #80, 10 @ 0x14000000 │ │ │ │ - addseq r4, r3, #200, 8 @ 0xc8000000 │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq c6198 <__cxa_atexit@plt+0xb7fe4> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #124] @ c61b8 <__cxa_atexit@plt+0xb8004> │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #12]! │ │ │ │ - str r2, [r3, #4] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq c617c <__cxa_atexit@plt+0xb7fc8> │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - cmp r2, #3 │ │ │ │ - beq c61a8 <__cxa_atexit@plt+0xb7ff4> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - cmp r3, r7 │ │ │ │ - bne c6188 <__cxa_atexit@plt+0xb7fd4> │ │ │ │ - ldr r7, [pc, #72] @ c61bc <__cxa_atexit@plt+0xb8008> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [pc, #32] @ bb4f0 <__cxa_atexit@plt+0xad33c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ + b bc0cc <__cxa_atexit@plt+0xadf18> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ c61c0 <__cxa_atexit@plt+0xb800c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + addseq pc, r3, #12, 2 │ │ │ │ + addseq pc, r3, #100, 2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub sl, r5, #20 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi bb56c <__cxa_atexit@plt+0xad3b8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc bb578 <__cxa_atexit@plt+0xad3c4> │ │ │ │ + ldr lr, [pc, #100] @ bb588 <__cxa_atexit@plt+0xad3d4> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #92] @ bb58c <__cxa_atexit@plt+0xad3d8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ + ldr r2, [pc, #68] @ bb590 <__cxa_atexit@plt+0xad3dc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + mov r5, sl │ │ │ │ + b 3c20cc <__cxa_atexit@plt+0x3b3f18> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r2, [r3, #-2] │ │ │ │ - b c6134 <__cxa_atexit@plt+0xb7f80> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b c6160 <__cxa_atexit@plt+0xb7fac> │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - addseq r4, r3, #188, 8 @ 0xbc000000 │ │ │ │ - addseq r4, r3, #32, 8 @ 0x20000000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq c6204 <__cxa_atexit@plt+0xb8050> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #44] @ c6214 <__cxa_atexit@plt+0xb8060> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #40] @ c6218 <__cxa_atexit@plt+0xb8064> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - cmp r3, r2 │ │ │ │ - addeq r7, r1, #1 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r2, [r7, #-2] │ │ │ │ - b c61e0 <__cxa_atexit@plt+0xb802c> │ │ │ │ - addseq r4, r3, #72, 8 @ 0x48000000 │ │ │ │ - addseq r4, r3, #192, 6 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + addseq pc, r3, #164 @ 0xa4 │ │ │ │ + addseq pc, r3, #192, 6 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc bb5e0 <__cxa_atexit@plt+0xad42c> │ │ │ │ + ldr lr, [pc, #52] @ bb5f0 <__cxa_atexit@plt+0xad43c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r7, #7 │ │ │ │ + ldm r7, {r0, r2, r7} │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r1, [r3, #8] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r0, r2, r8} │ │ │ │ + mov r8, r3 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + mov r3, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #44 @ 0x2c │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c6330 <__cxa_atexit@plt+0xb817c> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne c62ac <__cxa_atexit@plt+0xb80f8> │ │ │ │ - ldr r7, [pc, #272] @ c635c <__cxa_atexit@plt+0xb81a8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq c6310 <__cxa_atexit@plt+0xb815c> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #24 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc c6340 <__cxa_atexit@plt+0xb818c> │ │ │ │ - ldr r7, [pc, #240] @ c6364 <__cxa_atexit@plt+0xb81b0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - mov lr, #1 │ │ │ │ - ldr r1, [pc, #232] @ c6368 <__cxa_atexit@plt+0xb81b4> │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bb634 <__cxa_atexit@plt+0xad480> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ bb63c <__cxa_atexit@plt+0xad488> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - stmib r6, {r7, r8} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - sub r7, r2, #19 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #164] @ c6358 <__cxa_atexit@plt+0xb81a4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5, #-32] @ 0xffffffe0 │ │ │ │ - sub lr, r5, #44 @ 0x2c │ │ │ │ - stm lr, {r2, r9, sl} │ │ │ │ - ldr r2, [r3, #19] │ │ │ │ - str r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r2, [r3, #11] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r3, #15] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - ldr r3, [r3, #3] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq c6320 <__cxa_atexit@plt+0xb816c> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b c63e8 <__cxa_atexit@plt+0xb8234> │ │ │ │ - ldr r0, [r8] │ │ │ │ + ldr r0, [pc, #32] @ bb640 <__cxa_atexit@plt+0xad48c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + b bc0cc <__cxa_atexit@plt+0xadf18> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + addseq lr, r3, #188, 30 @ 0x2f0 │ │ │ │ + addseq pc, r3, #20 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub sl, r5, #20 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi bb6bc <__cxa_atexit@plt+0xad508> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc bb6c8 <__cxa_atexit@plt+0xad514> │ │ │ │ + ldr lr, [pc, #100] @ bb6d8 <__cxa_atexit@plt+0xad524> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #92] @ bb6dc <__cxa_atexit@plt+0xad528> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ + ldr r2, [pc, #68] @ bb6e0 <__cxa_atexit@plt+0xad52c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + mov r5, sl │ │ │ │ + b 3c20cc <__cxa_atexit@plt+0x3b3f18> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ c6360 <__cxa_atexit@plt+0xb81ac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, r0, lsr r1 │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - rsbseq sl, r7, #32, 30 @ 0x80 │ │ │ │ - addseq r4, r3, #204, 18 @ 0x330000 │ │ │ │ - addseq r4, r3, #196, 18 @ 0x310000 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + addseq lr, r3, #84, 30 @ 0x150 │ │ │ │ + addseq pc, r3, #112, 4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc c63c8 <__cxa_atexit@plt+0xb8214> │ │ │ │ - ldr r8, [pc, #68] @ c63d4 <__cxa_atexit@plt+0xb8220> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov lr, #1 │ │ │ │ - ldr r1, [pc, #60] @ c63d8 <__cxa_atexit@plt+0xb8224> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - sub r7, r6, #19 │ │ │ │ - bx r0 │ │ │ │ + bcc bb730 <__cxa_atexit@plt+0xad57c> │ │ │ │ + ldr lr, [pc, #52] @ bb740 <__cxa_atexit@plt+0xad58c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r7, #7 │ │ │ │ + ldm r7, {r0, r2, r7} │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r1, [r3, #8] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r0, r2, r8} │ │ │ │ + mov r8, r3 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ mov r3, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r4, r3, #176, 16 @ 0xb00000 │ │ │ │ - addseq r4, r3, #168, 16 @ 0xa80000 │ │ │ │ - rsbseq sl, r7, #116, 28 @ 0x740 │ │ │ │ - andeq r0, r0, ip, lsl #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne c6444 <__cxa_atexit@plt+0xb8290> │ │ │ │ - ldr r2, [pc, #276] @ c6518 <__cxa_atexit@plt+0xb8364> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r3, #2] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #36] @ 0x24 │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq c6464 <__cxa_atexit@plt+0xb82b0> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne c64c4 <__cxa_atexit@plt+0xb8310> │ │ │ │ - ldr r2, [pc, #248] @ c6520 <__cxa_atexit@plt+0xb836c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #36] @ 0x24 │ │ │ │ - tst r3, #3 │ │ │ │ - beq c64ec <__cxa_atexit@plt+0xb8338> │ │ │ │ - mov r7, r3 │ │ │ │ - b c659c <__cxa_atexit@plt+0xb83e8> │ │ │ │ - ldr r3, [pc, #188] @ c6508 <__cxa_atexit@plt+0xb8354> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq c646c <__cxa_atexit@plt+0xb82b8> │ │ │ │ - cmp r3, #0 │ │ │ │ - bne c6480 <__cxa_atexit@plt+0xb82cc> │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #160] @ c6514 <__cxa_atexit@plt+0xb8360> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldmib r5, {r9, sl} │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - b c64d4 <__cxa_atexit@plt+0xb8320> │ │ │ │ - ldr r7, [pc, #132] @ c650c <__cxa_atexit@plt+0xb8358> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - ands r2, r3, #3 │ │ │ │ - beq c64ec <__cxa_atexit@plt+0xb8338> │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq c64f8 <__cxa_atexit@plt+0xb8344> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #96] @ c6510 <__cxa_atexit@plt+0xb835c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c6464 <__cxa_atexit@plt+0xb82b0> │ │ │ │ - b c6874 <__cxa_atexit@plt+0xb86c0> │ │ │ │ - ldr r7, [pc, #80] @ c651c <__cxa_atexit@plt+0xb8368> │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + rsbseq r3, r8, #184, 8 @ 0xb8000000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r2, r6 │ │ │ │ + sub ip, r5, #12 │ │ │ │ + cmp fp, ip │ │ │ │ + bhi bb7f0 <__cxa_atexit@plt+0xad63c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #40 @ 0x28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc bb7fc <__cxa_atexit@plt+0xad648> │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr sl, [r7, #6] │ │ │ │ + ldr r1, [r7, #10] │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [r7, #14] │ │ │ │ + ldr r7, [r7, #18] │ │ │ │ + sub lr, r6, #15 │ │ │ │ + sub r3, r6, #35 @ 0x23 │ │ │ │ + ldr r9, [pc, #112] @ bb80c <__cxa_atexit@plt+0xad658> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + stmdb r5, {r3, lr} │ │ │ │ + str r1, [r2, #36] @ 0x24 │ │ │ │ + str r8, [r2, #40] @ 0x28 │ │ │ │ + ldr r5, [pc, #92] @ bb810 <__cxa_atexit@plt+0xad65c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r2, #4] │ │ │ │ + str r0, [r2, #8] │ │ │ │ + str r7, [r2, #12] │ │ │ │ + str r1, [r2, #16] │ │ │ │ + str r8, [r2, #20] │ │ │ │ + ldr r7, [pc, #68] @ bb814 <__cxa_atexit@plt+0xad660> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldmib r5, {r9, sl} │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - ldr r2, [r5, #44] @ 0x2c │ │ │ │ - ldr r8, [r5, #48] @ 0x30 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - b c6228 <__cxa_atexit@plt+0xb8074> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + str r7, [r2, #24] │ │ │ │ + str r0, [r2, #28] │ │ │ │ + str sl, [r2, #32] │ │ │ │ + mov r5, ip │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, fp │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b c64a8 <__cxa_atexit@plt+0xb82f4> │ │ │ │ - andeq r0, r0, ip, lsl r3 │ │ │ │ - andeq r0, r0, ip, lsl #7 │ │ │ │ - andeq r0, r0, r0, asr #7 │ │ │ │ - andeq r0, r0, r8, lsr #11 │ │ │ │ - andeq r0, r0, r8, lsr #2 │ │ │ │ - andeq r0, r0, r0, lsl r7 │ │ │ │ - andeq r0, r0, r0, ror r1 │ │ │ │ - rsbseq sl, r7, #44, 26 @ 0xb00 │ │ │ │ - andeq r0, r0, ip, lsl #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne c6560 <__cxa_atexit@plt+0xb83ac> │ │ │ │ - ldr r3, [pc, #68] @ c6588 <__cxa_atexit@plt+0xb83d4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #36] @ 0x24 │ │ │ │ - tst r7, #3 │ │ │ │ - beq c6580 <__cxa_atexit@plt+0xb83cc> │ │ │ │ - b c659c <__cxa_atexit@plt+0xb83e8> │ │ │ │ - ldr r7, [pc, #36] @ c658c <__cxa_atexit@plt+0xb83d8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldmib r5, {r9, sl} │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - ldr r2, [r5, #44] @ 0x2c │ │ │ │ - ldr r8, [r5, #48] @ 0x30 │ │ │ │ - stm r5, {r2, r3, r7} │ │ │ │ - b c6228 <__cxa_atexit@plt+0xb8074> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r4, ror r6 │ │ │ │ - rsbseq sl, r7, #192, 24 @ 0xc000 │ │ │ │ - andeq r0, r0, ip, lsl #2 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + @ instruction: 0xfffffde8 │ │ │ │ + @ instruction: 0xffffff1c │ │ │ │ + rsbseq r3, r8, #232, 6 @ 0xa0000003 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #208] @ c6674 <__cxa_atexit@plt+0xb84c0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #36] @ 0x24 │ │ │ │ - tst r7, #3 │ │ │ │ - beq c660c <__cxa_atexit@plt+0xb8458> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - cmp r3, r7 │ │ │ │ - bne c6614 <__cxa_atexit@plt+0xb8460> │ │ │ │ - ldr r7, [pc, #176] @ c6680 <__cxa_atexit@plt+0xb84cc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - ands r2, r3, #3 │ │ │ │ - beq c6658 <__cxa_atexit@plt+0xb84a4> │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq c6664 <__cxa_atexit@plt+0xb84b0> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #140] @ c6684 <__cxa_atexit@plt+0xb84d0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c660c <__cxa_atexit@plt+0xb8458> │ │ │ │ - b c6874 <__cxa_atexit@plt+0xb86c0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ble c6630 <__cxa_atexit@plt+0xb847c> │ │ │ │ - ldr r7, [pc, #84] @ c6678 <__cxa_atexit@plt+0xb84c4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - b c6640 <__cxa_atexit@plt+0xb848c> │ │ │ │ - ldr r7, [pc, #68] @ c667c <__cxa_atexit@plt+0xb84c8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - ldr r2, [r5, #44] @ 0x2c │ │ │ │ - ldr r8, [r5, #48] @ 0x30 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - b c6228 <__cxa_atexit@plt+0xb8074> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r8, r7 │ │ │ │ + b 1fe8fb4 <__cxa_atexit@plt+0x1fdae00> │ │ │ │ + rsbseq r3, r8, #200, 6 @ 0x20000003 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #28 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bb88c <__cxa_atexit@plt+0xad6d8> │ │ │ │ + ldr lr, [pc, #60] @ bb894 <__cxa_atexit@plt+0xad6e0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ + ldr r9, [pc, #40] @ bb898 <__cxa_atexit@plt+0xad6e4> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r0, r1, r2, r9} │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b bbfdc <__cxa_atexit@plt+0xade28> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b c65f0 <__cxa_atexit@plt+0xb843c> │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - @ instruction: 0x000005b8 │ │ │ │ - andeq r0, r0, r4, ror #7 │ │ │ │ - andeq r0, r0, r4, asr #4 │ │ │ │ - andeq r0, r0, r8, ror r2 │ │ │ │ - rsbseq sl, r7, #200, 22 @ 0x32000 │ │ │ │ - andeq r2, r0, ip, lsl #2 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + addseq lr, r3, #100, 26 @ 0x1900 │ │ │ │ + rsbseq r3, r8, #100, 6 @ 0x90000001 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #36] @ 0x24 │ │ │ │ - cmp r3, r7 │ │ │ │ - bne c66e8 <__cxa_atexit@plt+0xb8534> │ │ │ │ - ldr r7, [pc, #172] @ c6758 <__cxa_atexit@plt+0xb85a4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - ands r2, r3, #3 │ │ │ │ - beq c672c <__cxa_atexit@plt+0xb8578> │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq c6740 <__cxa_atexit@plt+0xb858c> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #136] @ c675c <__cxa_atexit@plt+0xb85a8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c6738 <__cxa_atexit@plt+0xb8584> │ │ │ │ - b c6874 <__cxa_atexit@plt+0xb86c0> │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ble c6704 <__cxa_atexit@plt+0xb8550> │ │ │ │ - ldr r7, [pc, #88] @ c6750 <__cxa_atexit@plt+0xb859c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - b c6714 <__cxa_atexit@plt+0xb8560> │ │ │ │ - ldr r7, [pc, #72] @ c6754 <__cxa_atexit@plt+0xb85a0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - ldr r2, [r5, #44] @ 0x2c │ │ │ │ - ldr r8, [r5, #48] @ 0x30 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - b c6228 <__cxa_atexit@plt+0xb8074> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b c66cc <__cxa_atexit@plt+0xb8518> │ │ │ │ - andeq r0, r0, r4, ror #9 │ │ │ │ - andeq r0, r0, r0, lsl r3 │ │ │ │ - andeq r0, r0, r8, ror #2 │ │ │ │ - muleq r0, ip, r1 │ │ │ │ - rsbseq sl, r7, #240, 20 @ 0xf0000 │ │ │ │ - andeq r2, r0, ip, lsl #2 │ │ │ │ + ldr r3, [pc, #12] @ bb8bc <__cxa_atexit@plt+0xad708> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b a8f67c <__cxa_atexit@plt+0xa814c8> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + rsbseq r3, r8, #64, 6 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne c6798 <__cxa_atexit@plt+0xb85e4> │ │ │ │ - ldr r7, [pc, #136] @ c6808 <__cxa_atexit@plt+0xb8654> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldmib r5, {r9, sl} │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - ldr r2, [r5, #44] @ 0x2c │ │ │ │ - ldr r8, [r5, #48] @ 0x30 │ │ │ │ - stm r5, {r2, r3, r7} │ │ │ │ - b c6228 <__cxa_atexit@plt+0xb8074> │ │ │ │ - ldr r7, [pc, #96] @ c6800 <__cxa_atexit@plt+0xb864c> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc bb928 <__cxa_atexit@plt+0xad774> │ │ │ │ + ldr lr, [pc, #76] @ bb934 <__cxa_atexit@plt+0xad780> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [r5, #12]! │ │ │ │ + ldr r9, [pc, #68] @ bb938 <__cxa_atexit@plt+0xad784> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r8, [r5, #-8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + sub r1, r6, #18 │ │ │ │ + str r9, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + b bc05c <__cxa_atexit@plt+0xadea8> │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + addseq lr, r3, #64, 26 @ 0x1000 │ │ │ │ + rsbseq r3, r8, #192, 4 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi bb9b8 <__cxa_atexit@plt+0xad804> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc bb9c0 <__cxa_atexit@plt+0xad80c> │ │ │ │ + ldr lr, [pc, #104] @ bb9dc <__cxa_atexit@plt+0xad828> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #100] @ bb9e0 <__cxa_atexit@plt+0xad82c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr ip, [pc, #96] @ bb9e4 <__cxa_atexit@plt+0xad830> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r1, [r5] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #20] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r9, [r3, #28] │ │ │ │ + str r1, [r3, #32] │ │ │ │ + mov r0, r3 │ │ │ │ + str ip, [r0, #12]! │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + stmda r5, {r0, r3} │ │ │ │ + mov r5, r2 │ │ │ │ + b bbfdc <__cxa_atexit@plt+0xade28> │ │ │ │ + mov r6, r3 │ │ │ │ + b bb9c8 <__cxa_atexit@plt+0xad814> │ │ │ │ + mov r7, #36 @ 0x24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ bb9d8 <__cxa_atexit@plt+0xad824> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - ands r2, r3, #3 │ │ │ │ - beq c67dc <__cxa_atexit@plt+0xb8628> │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq c67f0 <__cxa_atexit@plt+0xb863c> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #60] @ c6804 <__cxa_atexit@plt+0xb8650> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c67e8 <__cxa_atexit@plt+0xb8634> │ │ │ │ - b c6874 <__cxa_atexit@plt+0xb86c0> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + rsbseq r3, r8, #68, 4 @ 0x40000004 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + @ instruction: 0xfffffaf0 │ │ │ │ + @ instruction: 0xfffffebc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ bba04 <__cxa_atexit@plt+0xad850> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b a8f67c <__cxa_atexit@plt+0xa814c8> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ bba24 <__cxa_atexit@plt+0xad870> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20cc <__cxa_atexit@plt+0x3b3f18> │ │ │ │ + addseq lr, r3, #244, 28 @ 0xf40 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bba58 <__cxa_atexit@plt+0xad8a4> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ bba60 <__cxa_atexit@plt+0xad8ac> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b bc0cc <__cxa_atexit@plt+0xadf18> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b c67c0 <__cxa_atexit@plt+0xb860c> │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - rsbseq sl, r7, #68, 20 @ 0x44000 │ │ │ │ - andeq r2, r0, ip, lsl #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq c6854 <__cxa_atexit@plt+0xb86a0> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #44] @ c6864 <__cxa_atexit@plt+0xb86b0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c684c <__cxa_atexit@plt+0xb8698> │ │ │ │ - b c6874 <__cxa_atexit@plt+0xb86c0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + addseq lr, r3, #140, 22 @ 0x23000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + rsbseq r3, r8, #152, 2 @ 0x26 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bbabc <__cxa_atexit@plt+0xad908> │ │ │ │ + ldr r1, [pc, #40] @ bbac4 <__cxa_atexit@plt+0xad910> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r2 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b c6830 <__cxa_atexit@plt+0xb867c> │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - rsbseq sl, r7, #232, 18 @ 0x3a0000 │ │ │ │ - andeq r6, r0, ip, lsl #2 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + rsbseq r3, r8, #76, 2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #40] @ 0x28 │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq c68a4 <__cxa_atexit@plt+0xb86f0> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bge c68b8 <__cxa_atexit@plt+0xb8704> │ │ │ │ - ldr r7, [pc, #372] @ c6a0c <__cxa_atexit@plt+0xb8858> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldmib r5, {r9, sl} │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - b c6914 <__cxa_atexit@plt+0xb8760> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r3, r7 │ │ │ │ - blt c6890 <__cxa_atexit@plt+0xb86dc> │ │ │ │ - bne c6904 <__cxa_atexit@plt+0xb8750> │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr r2, [r5, #44] @ 0x2c │ │ │ │ - ldr r7, [r5, #48] @ 0x30 │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r2, r3 │ │ │ │ - bne c692c <__cxa_atexit@plt+0xb8778> │ │ │ │ - ldr r2, [pc, #296] @ c6a04 <__cxa_atexit@plt+0xb8850> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #8]! │ │ │ │ - cmp r1, #0 │ │ │ │ - beq c6968 <__cxa_atexit@plt+0xb87b4> │ │ │ │ - ldr r3, [r5, #32] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne c6980 <__cxa_atexit@plt+0xb87cc> │ │ │ │ - ldr r0, [r5, #52]! @ 0x34 │ │ │ │ - ldr r7, [r5, #-40] @ 0xffffffd8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #240] @ c69fc <__cxa_atexit@plt+0xb8848> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldmib r5, {r9, sl} │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - ldr r2, [r5, #44] @ 0x2c │ │ │ │ - ldr r8, [r5, #48] @ 0x30 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - b c6228 <__cxa_atexit@plt+0xb8074> │ │ │ │ - ldr r3, [pc, #204] @ c6a00 <__cxa_atexit@plt+0xb884c> │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc bbb10 <__cxa_atexit@plt+0xad95c> │ │ │ │ + ldr r3, [pc, #44] @ bbb1c <__cxa_atexit@plt+0xad968> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, r5 │ │ │ │ - str r3, [r2, #12]! │ │ │ │ - cmp r1, #0 │ │ │ │ - beq c6974 <__cxa_atexit@plt+0xb87c0> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + str r3, [r8, #4]! │ │ │ │ + str r2, [r8, #8] │ │ │ │ + str r1, [r8, #12] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1fe8a78 <__cxa_atexit@plt+0x1fda8c4> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + @ instruction: 0xffffff78 │ │ │ │ + rsbseq r3, r8, #244 @ 0xf4 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi bbb98 <__cxa_atexit@plt+0xad9e4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcs c699c <__cxa_atexit@plt+0xb87e8> │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc bbba4 <__cxa_atexit@plt+0xad9f0> │ │ │ │ + ldr lr, [pc, #96] @ bbbb4 <__cxa_atexit@plt+0xada00> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #88] @ bbbb8 <__cxa_atexit@plt+0xada04> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + sub r0, r6, #6 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + ldr r0, [pc, #60] @ bbbbc <__cxa_atexit@plt+0xada08> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ mov r5, r2 │ │ │ │ + b bc05c <__cxa_atexit@plt+0xadea8> │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - str r7, [r5, #48] @ 0x30 │ │ │ │ - mov r3, #0 │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc c69dc <__cxa_atexit@plt+0xb8828> │ │ │ │ - ldr ip, [r5, #52]! @ 0x34 │ │ │ │ - ldr lr, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [pc, #88] @ c6a10 <__cxa_atexit@plt+0xb885c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r8, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - sub r7, r3, #19 │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + addseq lr, r3, #116, 20 @ 0x74000 │ │ │ │ + addseq lr, r3, #180, 20 @ 0xb4000 │ │ │ │ + rsbseq r3, r8, #80 @ 0x50 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi bbc38 <__cxa_atexit@plt+0xada84> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc bbc40 <__cxa_atexit@plt+0xada8c> │ │ │ │ + ldr lr, [pc, #100] @ bbc5c <__cxa_atexit@plt+0xadaa8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #96] @ bbc60 <__cxa_atexit@plt+0xadaac> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #92] @ bbc64 <__cxa_atexit@plt+0xadab0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str r9, [r3, #20] │ │ │ │ + str sl, [r3, #24] │ │ │ │ + str r8, [r3, #28] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r0, r3 │ │ │ │ + str r1, [r0, #12]! │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r2 │ │ │ │ + b bbfdc <__cxa_atexit@plt+0xade28> │ │ │ │ mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #36] @ c6a08 <__cxa_atexit@plt+0xb8854> │ │ │ │ + b bbc48 <__cxa_atexit@plt+0xada94> │ │ │ │ + mov r7, #32 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ bbc58 <__cxa_atexit@plt+0xadaa4> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5, #12]! │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, #0 │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r4, asr #4 │ │ │ │ - andeq r0, r0, r8, ror r1 │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - andeq r0, r0, r4, lsl #3 │ │ │ │ - addseq r4, r3, #136, 4 @ 0x80000008 │ │ │ │ - rsbseq sl, r7, #48, 16 @ 0x300000 │ │ │ │ - andeq r7, r0, sl, asr #16 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne c6a38 <__cxa_atexit@plt+0xb8884> │ │ │ │ - ldr r0, [r5, #44]! @ 0x2c │ │ │ │ - ldr r7, [r5, #-40] @ 0xffffffd8 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r3, [r5, #40]! @ 0x28 │ │ │ │ - ldr r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r8, [r5, #-16] │ │ │ │ - mov sl, r7 │ │ │ │ - b 1958cc8 <__cxa_atexit@plt+0x194ab14> │ │ │ │ - andeq r5, r0, sl, asr #17 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne c6a70 <__cxa_atexit@plt+0xb88bc> │ │ │ │ - ldr r0, [r5, #44]! @ 0x2c │ │ │ │ - ldr r7, [r5, #-40] @ 0xffffffd8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ - mov r7, #0 │ │ │ │ - str r7, [r5, #32] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc c6acc <__cxa_atexit@plt+0xb8918> │ │ │ │ - ldr ip, [r5, #44]! @ 0x2c │ │ │ │ - ldr lr, [pc, #88] @ c6af0 <__cxa_atexit@plt+0xb893c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r8, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r0, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - add lr, r6, #16 │ │ │ │ - stm lr, {r0, r7, r8} │ │ │ │ - sub r7, r3, #19 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #24] @ c6aec <__cxa_atexit@plt+0xb8938> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #4]! │ │ │ │ - mov r6, #24 │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - addseq r4, r3, #168, 2 @ 0x2a │ │ │ │ - andeq r0, r0, r9, ror #28 │ │ │ │ + rsbseq r2, r8, #216, 30 @ 0x360 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0xfffffe2c │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc c6b50 <__cxa_atexit@plt+0xb899c> │ │ │ │ - ldr ip, [r5, #40]! @ 0x28 │ │ │ │ - ldr lr, [pc, #76] @ c6b6c <__cxa_atexit@plt+0xb89b8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r8, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r0, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r0, r7, r8} │ │ │ │ - sub r7, r6, #19 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #24] @ c6b70 <__cxa_atexit@plt+0xb89bc> │ │ │ │ + ldr r3, [pc, #12] @ bbc84 <__cxa_atexit@plt+0xadad0> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ str r3, [r5] │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - addseq r4, r3, #32, 2 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - andeq r2, r0, r9, ror #28 │ │ │ │ + mov r8, r7 │ │ │ │ + b a8f67c <__cxa_atexit@plt+0xa814c8> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r1, [pc, #12] @ bbcac <__cxa_atexit@plt+0xadaf8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stm r5, {r1, r2, r3} │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20cc <__cxa_atexit@plt+0x3b3f18> │ │ │ │ + addseq lr, r3, #108, 24 @ 0x6c00 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bbce0 <__cxa_atexit@plt+0xadb2c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ bbce8 <__cxa_atexit@plt+0xadb34> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b bc0cc <__cxa_atexit@plt+0xadf18> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + addseq lr, r3, #4, 18 @ 0x10000 │ │ │ │ + rsbseq r2, r8, #56, 30 @ 0xe0 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bbd28 <__cxa_atexit@plt+0xadb74> │ │ │ │ + ldr r1, [pc, #32] @ bbd30 <__cxa_atexit@plt+0xadb7c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r2 │ │ │ │ + b 3c1f14 <__cxa_atexit@plt+0x3b3d60> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + rsbseq r2, r8, #244, 28 @ 0xf40 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1fe7e90 <__cxa_atexit@plt+0x1fd9cdc> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + rsbseq r2, r8, #196, 28 @ 0xc40 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc c6bc4 <__cxa_atexit@plt+0xb8a10> │ │ │ │ - ldr ip, [r5, #40]! @ 0x28 │ │ │ │ - ldr lr, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [pc, #36] @ c6bd0 <__cxa_atexit@plt+0xb8a1c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - add r0, r3, #16 │ │ │ │ - stm r0, {r1, r8, lr} │ │ │ │ - sub r7, r6, #19 │ │ │ │ - bx ip │ │ │ │ - mov r3, #24 │ │ │ │ + bcc bbdb8 <__cxa_atexit@plt+0xadc04> │ │ │ │ + ldr r2, [pc, #60] @ bbdc8 <__cxa_atexit@plt+0xadc14> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r0, [pc, #48] @ bbdcc <__cxa_atexit@plt+0xadc18> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [r3, #16]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + stmdb r3, {r0, r1, r8} │ │ │ │ + sub r8, r6, #22 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3c1f74 <__cxa_atexit@plt+0x3b3dc0> │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r4, r3, #148 @ 0x94 │ │ │ │ - rsbseq sl, r7, #100, 12 @ 0x6400000 │ │ │ │ - andeq r7, r0, sl, asr #16 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne c6bf8 <__cxa_atexit@plt+0xb8a44> │ │ │ │ - ldr r0, [r5, #44]! @ 0x2c │ │ │ │ - ldr r7, [r5, #-40] @ 0xffffffd8 │ │ │ │ bx r0 │ │ │ │ - str r7, [r5, #40]! @ 0x28 │ │ │ │ - ldr r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr sl, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r8, [r5, #-16] │ │ │ │ - b 1956858 <__cxa_atexit@plt+0x19486a4> │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + rsbseq r2, r8, #88, 28 @ 0x580 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c6cac <__cxa_atexit@plt+0xb8af8> │ │ │ │ - and r3, sl, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne c6c44 <__cxa_atexit@plt+0xb8a90> │ │ │ │ - ldr r7, [pc, #136] @ c6cc0 <__cxa_atexit@plt+0xb8b0c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi bbe48 <__cxa_atexit@plt+0xadc94> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc bbe54 <__cxa_atexit@plt+0xadca0> │ │ │ │ + ldr lr, [pc, #96] @ bbe64 <__cxa_atexit@plt+0xadcb0> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #88] @ bbe68 <__cxa_atexit@plt+0xadcb4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + sub r0, r6, #6 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + ldr r0, [pc, #60] @ bbe6c <__cxa_atexit@plt+0xadcb8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + mov r5, r2 │ │ │ │ + b bc05c <__cxa_atexit@plt+0xadea8> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr lr, [pc, #112] @ c6cbc <__cxa_atexit@plt+0xb8b08> │ │ │ │ + @ instruction: 0xffffff68 │ │ │ │ + addseq lr, r3, #196, 14 @ 0x3100000 │ │ │ │ + addseq lr, r3, #4, 16 @ 0x40000 │ │ │ │ + rsbseq r2, r8, #180, 26 @ 0x2d00 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi bbee8 <__cxa_atexit@plt+0xadd34> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc bbef0 <__cxa_atexit@plt+0xadd3c> │ │ │ │ + ldr lr, [pc, #100] @ bbf0c <__cxa_atexit@plt+0xadd58> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [sl, #3] │ │ │ │ - ldr r1, [sl, #7] │ │ │ │ - ldr r0, [sl, #11] │ │ │ │ - ldr r3, [sl, #15] │ │ │ │ - str lr, [r5, #-40] @ 0xffffffd8 │ │ │ │ - sub lr, r5, #36 @ 0x24 │ │ │ │ - stm lr, {r8, r9, sl} │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r3, [r2, #3] │ │ │ │ + ldr r0, [pc, #96] @ bbf10 <__cxa_atexit@plt+0xadd5c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #92] @ bbf14 <__cxa_atexit@plt+0xadd60> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str sl, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + str r8, [r3, #28] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r0, r3 │ │ │ │ + str r1, [r0, #12]! │ │ │ │ + str lr, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ - ldr r3, [r2, #7] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq c6c9c <__cxa_atexit@plt+0xb8ae8> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b c6cd4 <__cxa_atexit@plt+0xb8b20> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ c6cc4 <__cxa_atexit@plt+0xb8b10> │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r2 │ │ │ │ + b bbfdc <__cxa_atexit@plt+0xade28> │ │ │ │ + mov r6, r3 │ │ │ │ + b bbef8 <__cxa_atexit@plt+0xadd44> │ │ │ │ + mov r7, #32 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ bbf08 <__cxa_atexit@plt+0xadd54> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - addseq r4, r3, #12 │ │ │ │ - rsbseq sl, r7, #180, 10 @ 0x2d000000 │ │ │ │ - rsbseq sl, r7, #152, 10 @ 0x26000000 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne c6d48 <__cxa_atexit@plt+0xb8b94> │ │ │ │ - ldr r2, [pc, #236] @ c6ddc <__cxa_atexit@plt+0xb8c28> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r3, #2] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #32] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq c6dbc <__cxa_atexit@plt+0xb8c08> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne c6d84 <__cxa_atexit@plt+0xb8bd0> │ │ │ │ - ldr r2, [pc, #204] @ c6de0 <__cxa_atexit@plt+0xb8c2c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #32] │ │ │ │ - tst r3, #3 │ │ │ │ - beq c6dc4 <__cxa_atexit@plt+0xb8c10> │ │ │ │ - ldr r2, [pc, #180] @ c6de4 <__cxa_atexit@plt+0xb8c30> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r3, #3] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #32] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c6dbc <__cxa_atexit@plt+0xb8c08> │ │ │ │ - b c6ec8 <__cxa_atexit@plt+0xb8d14> │ │ │ │ - ldr r3, [pc, #128] @ c6dd0 <__cxa_atexit@plt+0xb8c1c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq c6dbc <__cxa_atexit@plt+0xb8c08> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne c6da0 <__cxa_atexit@plt+0xb8bec> │ │ │ │ - add r7, r5, #8 │ │ │ │ - ldr r3, [pc, #104] @ c6dd8 <__cxa_atexit@plt+0xb8c24> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldmib r5, {r8, r9} │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - mov r5, r7 │ │ │ │ - b c6c18 <__cxa_atexit@plt+0xb8a64> │ │ │ │ - ldr r9, [r5, #8]! │ │ │ │ - ldr r7, [pc, #88] @ c6de8 <__cxa_atexit@plt+0xb8c34> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - str r7, [r5] │ │ │ │ - b c6c18 <__cxa_atexit@plt+0xb8a64> │ │ │ │ - ldr r3, [pc, #44] @ c6dd4 <__cxa_atexit@plt+0xb8c20> │ │ │ │ + rsbseq r2, r8, #60, 26 @ 0xf00 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0xfffffe04 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ bbf34 <__cxa_atexit@plt+0xadd80> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c6dbc <__cxa_atexit@plt+0xb8c08> │ │ │ │ - b c70e8 <__cxa_atexit@plt+0xb8f34> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + mov r8, r7 │ │ │ │ + b a8f67c <__cxa_atexit@plt+0xa814c8> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r1, [pc, #12] @ bbf5c <__cxa_atexit@plt+0xadda8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stm r5, {r1, r2, r3} │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20cc <__cxa_atexit@plt+0x3b3f18> │ │ │ │ + addseq lr, r3, #188, 18 @ 0x2f0000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc bbf98 <__cxa_atexit@plt+0xadde4> │ │ │ │ + ldr r3, [pc, #40] @ bbfb0 <__cxa_atexit@plt+0xaddfc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r3 │ │ │ │ - andeq r0, r0, ip, lsr r3 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andeq r0, r0, r4, ror r1 │ │ │ │ - muleq r0, r4, r1 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - rsbseq sl, r7, #116, 8 @ 0x74000000 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne c6e44 <__cxa_atexit@plt+0xb8c90> │ │ │ │ - ldr r2, [pc, #104] @ c6e74 <__cxa_atexit@plt+0xb8cc0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r5, #32] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #32] │ │ │ │ - tst r3, #3 │ │ │ │ - beq c6e60 <__cxa_atexit@plt+0xb8cac> │ │ │ │ - ldr r2, [pc, #76] @ c6e78 <__cxa_atexit@plt+0xb8cc4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r3, #3] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #32] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c6e6c <__cxa_atexit@plt+0xb8cb8> │ │ │ │ - b c6ec8 <__cxa_atexit@plt+0xb8d14> │ │ │ │ - ldr r9, [r5, #8]! │ │ │ │ - ldr r7, [pc, #44] @ c6e7c <__cxa_atexit@plt+0xb8cc8> │ │ │ │ + ldr r7, [pc, #20] @ bbfb4 <__cxa_atexit@plt+0xade00> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - str r7, [r5] │ │ │ │ - b c6c18 <__cxa_atexit@plt+0xb8a64> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + addseq lr, r3, #44, 20 @ 0x2c000 │ │ │ │ + rsbseq r2, r8, #172, 26 @ 0x2b00 │ │ │ │ + subseq r0, pc, #55574528 @ 0x3500000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r4, lsr r4 │ │ │ │ - rsbseq sl, r7, #224, 6 @ 0x80000003 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ c6eb8 <__cxa_atexit@plt+0xb8d04> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi bc01c <__cxa_atexit@plt+0xade68> │ │ │ │ + ldr r3, [pc, #60] @ bc02c <__cxa_atexit@plt+0xade78> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #32] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c6eb0 <__cxa_atexit@plt+0xb8cfc> │ │ │ │ - b c6ec8 <__cxa_atexit@plt+0xb8d14> │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq bc00c <__cxa_atexit@plt+0xade58> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - rsbseq sl, r7, #164, 6 @ 0x90000002 │ │ │ │ - andeq r1, r0, r9 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #32] │ │ │ │ - cmp r3, r7 │ │ │ │ - bne c6f1c <__cxa_atexit@plt+0xb8d68> │ │ │ │ - ldr r7, [pc, #164] @ c6f84 <__cxa_atexit@plt+0xb8dd0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - ands r2, r3, #3 │ │ │ │ - beq c6f58 <__cxa_atexit@plt+0xb8da4> │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq c6f6c <__cxa_atexit@plt+0xb8db8> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #128] @ c6f88 <__cxa_atexit@plt+0xb8dd4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5, #36] @ 0x24 │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c6f64 <__cxa_atexit@plt+0xb8db0> │ │ │ │ - b c6ff4 <__cxa_atexit@plt+0xb8e40> │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r9, [r7, #8]! │ │ │ │ - ble c6f3c <__cxa_atexit@plt+0xb8d88> │ │ │ │ - ldr r3, [pc, #76] @ c6f7c <__cxa_atexit@plt+0xb8dc8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr sl, [r5, #24] │ │ │ │ - b c6f4c <__cxa_atexit@plt+0xb8d98> │ │ │ │ - ldr r3, [pc, #60] @ c6f80 <__cxa_atexit@plt+0xb8dcc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - str r3, [r5, #8] │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ - b c6c18 <__cxa_atexit@plt+0xb8a64> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b c6f00 <__cxa_atexit@plt+0xb8d4c> │ │ │ │ - andeq r0, r0, r4, asr r3 │ │ │ │ - andeq r0, r0, r4, lsl #6 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - rsbseq sl, r7, #212, 4 @ 0x4000000d │ │ │ │ - andeq r1, r0, r9 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq c6fd4 <__cxa_atexit@plt+0xb8e20> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #44] @ c6fe4 <__cxa_atexit@plt+0xb8e30> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5, #36] @ 0x24 │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c6fcc <__cxa_atexit@plt+0xb8e18> │ │ │ │ - b c6ff4 <__cxa_atexit@plt+0xb8e40> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b c6fb0 <__cxa_atexit@plt+0xb8dfc> │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - rsbseq sl, r7, #120, 4 @ 0x80000007 │ │ │ │ - andeq r3, r0, r9 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #36] @ 0x24 │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq c702c <__cxa_atexit@plt+0xb8e78> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - cmp r3, r2 │ │ │ │ - bge c7040 <__cxa_atexit@plt+0xb8e8c> │ │ │ │ - ldr r9, [r5, #8]! │ │ │ │ - ldr r7, [pc, #84] @ c7070 <__cxa_atexit@plt+0xb8ebc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - str r7, [r5] │ │ │ │ - b c6c18 <__cxa_atexit@plt+0xb8a64> │ │ │ │ - bic r2, r7, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - cmp r3, r2 │ │ │ │ - blt c7010 <__cxa_atexit@plt+0xb8e5c> │ │ │ │ - bne c7054 <__cxa_atexit@plt+0xb8ea0> │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ - add r5, r5, #40 @ 0x28 │ │ │ │ - b 195c178 <__cxa_atexit@plt+0x194dfc4> │ │ │ │ - ldr r9, [r5, #8]! │ │ │ │ - ldr r7, [pc, #20] @ c7074 <__cxa_atexit@plt+0xb8ec0> │ │ │ │ + ldr r7, [pc, #12] @ bc030 <__cxa_atexit@plt+0xade7c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - str r7, [r5] │ │ │ │ - b c6c18 <__cxa_atexit@plt+0xb8a64> │ │ │ │ - andeq r0, r0, ip, lsr #4 │ │ │ │ - andeq r0, r0, r4, lsr #4 │ │ │ │ - rsbseq sl, r7, #232, 2 @ 0x3a │ │ │ │ - andeq r1, r0, r9 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne c70b0 <__cxa_atexit@plt+0xb8efc> │ │ │ │ - add r7, r5, #8 │ │ │ │ - ldr r3, [pc, #60] @ c70d8 <__cxa_atexit@plt+0xb8f24> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldmib r5, {r8, r9} │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - mov r5, r7 │ │ │ │ - b c6c18 <__cxa_atexit@plt+0xb8a64> │ │ │ │ - ldr r3, [pc, #28] @ c70d4 <__cxa_atexit@plt+0xb8f20> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c70cc <__cxa_atexit@plt+0xb8f18> │ │ │ │ - b c70e8 <__cxa_atexit@plt+0xb8f34> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, ip, lsr #3 │ │ │ │ - rsbseq sl, r7, #132, 2 @ 0x21 │ │ │ │ - andeq r1, r0, r9 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq c7150 <__cxa_atexit@plt+0xb8f9c> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #156] @ c71a4 <__cxa_atexit@plt+0xb8ff0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5, #36] @ 0x24 │ │ │ │ - str r2, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - bne c7120 <__cxa_atexit@plt+0xb8f6c> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + rsbseq r2, r8, #44, 26 @ 0xb00 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq c7160 <__cxa_atexit@plt+0xb8fac> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - cmp r3, r2 │ │ │ │ - bge c7174 <__cxa_atexit@plt+0xb8fc0> │ │ │ │ - ldr r9, [r5, #8]! │ │ │ │ - ldr r7, [pc, #104] @ c71a8 <__cxa_atexit@plt+0xb8ff4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - str r7, [r5] │ │ │ │ - b c6c18 <__cxa_atexit@plt+0xb8a64> │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b c7100 <__cxa_atexit@plt+0xb8f4c> │ │ │ │ - bic r2, r7, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - cmp r3, r2 │ │ │ │ - blt c7134 <__cxa_atexit@plt+0xb8f80> │ │ │ │ - bne c7188 <__cxa_atexit@plt+0xb8fd4> │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ - add r5, r5, #40 @ 0x28 │ │ │ │ - b 195c178 <__cxa_atexit@plt+0x194dfc4> │ │ │ │ - ldr r9, [r5, #8]! │ │ │ │ - ldr r7, [pc, #24] @ c71ac <__cxa_atexit@plt+0xb8ff8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - str r7, [r5] │ │ │ │ - b c6c18 <__cxa_atexit@plt+0xb8a64> │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - rsbseq sl, r7, #176 @ 0xb0 │ │ │ │ - andeq r3, r0, r9 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #36] @ 0x24 │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq c71f4 <__cxa_atexit@plt+0xb9040> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - cmp r3, r2 │ │ │ │ - bge c7208 <__cxa_atexit@plt+0xb9054> │ │ │ │ - ldr r9, [r5, #8]! │ │ │ │ - ldr r7, [pc, #84] @ c7238 <__cxa_atexit@plt+0xb9084> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - str r7, [r5] │ │ │ │ - b c6c18 <__cxa_atexit@plt+0xb8a64> │ │ │ │ - bic r2, r7, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - cmp r3, r2 │ │ │ │ - blt c71d8 <__cxa_atexit@plt+0xb9024> │ │ │ │ - bne c721c <__cxa_atexit@plt+0xb9068> │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ - add r5, r5, #40 @ 0x28 │ │ │ │ - b 195c178 <__cxa_atexit@plt+0x194dfc4> │ │ │ │ - ldr r9, [r5, #8]! │ │ │ │ - ldr r7, [pc, #20] @ c723c <__cxa_atexit@plt+0xb9088> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - str r7, [r5] │ │ │ │ - b c6c18 <__cxa_atexit@plt+0xb8a64> │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - rsbseq r9, r7, #248, 30 @ 0x3e0 │ │ │ │ - andeq r0, r0, r7, lsl #24 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne c7264 <__cxa_atexit@plt+0xb90b0> │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r3, [r5, #28]! │ │ │ │ - ldr r9, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - mov sl, r7 │ │ │ │ - b 1956858 <__cxa_atexit@plt+0x19486a4> │ │ │ │ - rsbseq r9, r7, #200, 30 @ 0x320 │ │ │ │ - andeq r0, r0, r7, lsl #24 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne c72a0 <__cxa_atexit@plt+0xb90ec> │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - bx r0 │ │ │ │ - str r7, [r5, #28]! │ │ │ │ - ldr r9, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr sl, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - b 1958cc8 <__cxa_atexit@plt+0x194ab14> │ │ │ │ - andeq r0, r2, pc │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c7348 <__cxa_atexit@plt+0xb9194> │ │ │ │ - ldr r7, [pc, #164] @ c7378 <__cxa_atexit@plt+0xb91c4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9} │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq c732c <__cxa_atexit@plt+0xb9178> │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - cmp r2, #3 │ │ │ │ - beq c7358 <__cxa_atexit@plt+0xb91a4> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #132] @ c737c <__cxa_atexit@plt+0xb91c8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq c733c <__cxa_atexit@plt+0xb9188> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq c7368 <__cxa_atexit@plt+0xb91b4> │ │ │ │ - sub r7, r1, #1 │ │ │ │ - ldr r3, [pc, #104] @ c7380 <__cxa_atexit@plt+0xb91cc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - cmp r2, r7 │ │ │ │ - addlt r3, r3, #4 │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r3] │ │ │ │ - bx r0 │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi bc094 <__cxa_atexit@plt+0xadee0> │ │ │ │ + ldr r3, [pc, #52] @ bc0a4 <__cxa_atexit@plt+0xadef0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq bc084 <__cxa_atexit@plt+0xaded0> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 3c1f54 <__cxa_atexit@plt+0x3b3da0> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ c7384 <__cxa_atexit@plt+0xb91d0> │ │ │ │ + ldr r7, [pc, #12] @ bc0a8 <__cxa_atexit@plt+0xadef4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bic r2, r8, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - b c72f0 <__cxa_atexit@plt+0xb913c> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b c7310 <__cxa_atexit@plt+0xb915c> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - addseq r3, r3, #32, 6 @ 0x80000000 │ │ │ │ - rsbseq r9, r7, #44, 30 @ 0xb0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq c73ec <__cxa_atexit@plt+0xb9238> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #92] @ c740c <__cxa_atexit@plt+0xb9258> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq c73e4 <__cxa_atexit@plt+0xb9230> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq c73fc <__cxa_atexit@plt+0xb9248> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #64] @ c7410 <__cxa_atexit@plt+0xb925c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - cmp r3, r7 │ │ │ │ - addlt r2, r2, #4 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r2] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b c73a8 <__cxa_atexit@plt+0xb91f4> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b c73c8 <__cxa_atexit@plt+0xb9214> │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - addseq r3, r3, #104, 4 @ 0x80000006 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsbseq r2, r8, #184, 24 @ 0xb800 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq c744c <__cxa_atexit@plt+0xb9298> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #36] @ c745c <__cxa_atexit@plt+0xb92a8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - cmp r3, r7 │ │ │ │ - addlt r2, r2, #4 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r2] │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b c7430 <__cxa_atexit@plt+0xb927c> │ │ │ │ - addseq r3, r3, #0, 4 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3c1f54 <__cxa_atexit@plt+0x3b3da0> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c7504 <__cxa_atexit@plt+0xb9350> │ │ │ │ - ldr r7, [pc, #180] @ c7534 <__cxa_atexit@plt+0xb9380> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq c74d8 <__cxa_atexit@plt+0xb9324> │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - cmp r2, #3 │ │ │ │ - beq c7514 <__cxa_atexit@plt+0xb9360> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #148] @ c7538 <__cxa_atexit@plt+0xb9384> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq c74e8 <__cxa_atexit@plt+0xb9334> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq c7524 <__cxa_atexit@plt+0xb9370> │ │ │ │ - sub r7, r1, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - cmp r2, r7 │ │ │ │ - bge c74f4 <__cxa_atexit@plt+0xb9340> │ │ │ │ - ldr r7, [pc, #108] @ c753c <__cxa_atexit@plt+0xb9388> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #72] @ c7544 <__cxa_atexit@plt+0xb9390> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi bc104 <__cxa_atexit@plt+0xadf50> │ │ │ │ + ldr r3, [pc, #52] @ bc114 <__cxa_atexit@plt+0xadf60> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq bc0f4 <__cxa_atexit@plt+0xadf40> │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + b 3c1f54 <__cxa_atexit@plt+0x3b3da0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ c7540 <__cxa_atexit@plt+0xb938c> │ │ │ │ + ldr r7, [pc, #12] @ bc118 <__cxa_atexit@plt+0xadf64> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bic r2, r9, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - b c749c <__cxa_atexit@plt+0xb92e8> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b c74bc <__cxa_atexit@plt+0xb9308> │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - andeq r0, r0, r8, asr #2 │ │ │ │ - addseq r3, r3, #96, 2 │ │ │ │ - rsbseq r9, r7, #116, 26 @ 0x1d00 │ │ │ │ - addseq r3, r3, #180 @ 0xb4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq c75bc <__cxa_atexit@plt+0xb9408> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #108] @ c75dc <__cxa_atexit@plt+0xb9428> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq c75a4 <__cxa_atexit@plt+0xb93f0> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq c75cc <__cxa_atexit@plt+0xb9418> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - cmp r3, r7 │ │ │ │ - bge c75ac <__cxa_atexit@plt+0xb93f8> │ │ │ │ - ldr r7, [pc, #68] @ c75e0 <__cxa_atexit@plt+0xb942c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ c75e4 <__cxa_atexit@plt+0xb9430> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b c7568 <__cxa_atexit@plt+0xb93b4> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b c7588 <__cxa_atexit@plt+0xb93d4> │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - addseq r3, r3, #148 @ 0x94 │ │ │ │ - addseq r2, r3, #252, 30 @ 0x3f0 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsbseq r2, r8, #76, 24 @ 0x4c00 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq c7628 <__cxa_atexit@plt+0xb9474> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #44] @ c7638 <__cxa_atexit@plt+0xb9484> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #40] @ c763c <__cxa_atexit@plt+0xb9488> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - cmp r3, r2 │ │ │ │ - addlt r7, r1, #1 │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r2, [r7, #-2] │ │ │ │ - b c7604 <__cxa_atexit@plt+0xb9450> │ │ │ │ - addseq r3, r3, #36 @ 0x24 │ │ │ │ - addseq r2, r3, #156, 30 @ 0x270 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3c1f54 <__cxa_atexit@plt+0x3b3da0> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi c76dc <__cxa_atexit@plt+0xb9528> │ │ │ │ - ldr r3, [pc, #172] @ c770c <__cxa_atexit@plt+0xb9558> │ │ │ │ + bhi bc17c <__cxa_atexit@plt+0xadfc8> │ │ │ │ + ldr r3, [pc, #60] @ bc18c <__cxa_atexit@plt+0xadfd8> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-12]! │ │ │ │ - stmib r7, {r8, r9} │ │ │ │ - ands r3, r9, #3 │ │ │ │ - beq c76c0 <__cxa_atexit@plt+0xb950c> │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - cmp r3, #3 │ │ │ │ - beq c76ec <__cxa_atexit@plt+0xb9538> │ │ │ │ - sub r2, r3, #1 │ │ │ │ - ldr r1, [pc, #132] @ c7710 <__cxa_atexit@plt+0xb955c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-16]! │ │ │ │ - str r2, [r3, #4] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq c76d0 <__cxa_atexit@plt+0xb951c> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq c76fc <__cxa_atexit@plt+0xb9548> │ │ │ │ - sub r3, r1, #1 │ │ │ │ - cmp r2, r3 │ │ │ │ - ldrge r7, [r5, #-4] │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq bc16c <__cxa_atexit@plt+0xadfb8> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ c7714 <__cxa_atexit@plt+0xb9560> │ │ │ │ + ldr r7, [pc, #12] @ bc190 <__cxa_atexit@plt+0xadfdc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bic r3, r9, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r2, [r3, #-2] │ │ │ │ - b c7684 <__cxa_atexit@plt+0xb94d0> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b c76ac <__cxa_atexit@plt+0xb94f8> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - rsbseq r9, r7, #160, 22 @ 0x28000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + rsbseq r2, r8, #216, 22 @ 0x36000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq c7784 <__cxa_atexit@plt+0xb95d0> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #100] @ c77a4 <__cxa_atexit@plt+0xb95f0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq c7778 <__cxa_atexit@plt+0xb95c4> │ │ │ │ - ldr r2, [r5] │ │ │ │ - cmp r1, #3 │ │ │ │ - beq c7794 <__cxa_atexit@plt+0xb95e0> │ │ │ │ - sub r7, r1, #1 │ │ │ │ - add r3, r5, #12 │ │ │ │ - cmp r2, r7 │ │ │ │ - ldrge r7, [r5, #8] │ │ │ │ - ldrlt r7, [r5, #4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b c7738 <__cxa_atexit@plt+0xb9584> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b c7764 <__cxa_atexit@plt+0xb95b0> │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldmib r5, {r1, r3} │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #3 │ │ │ │ - beq c77e0 <__cxa_atexit@plt+0xb962c> │ │ │ │ - sub r7, r0, #1 │ │ │ │ - cmp r1, r7 │ │ │ │ - movlt r2, r3 │ │ │ │ - bic r7, r2, #3 │ │ │ │ - add r5, r5, #16 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b c77c8 <__cxa_atexit@plt+0xb9614> │ │ │ │ - andeq r0, r2, pc │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c7894 <__cxa_atexit@plt+0xb96e0> │ │ │ │ - ldr r7, [pc, #180] @ c78c4 <__cxa_atexit@plt+0xb9710> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9} │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq c7868 <__cxa_atexit@plt+0xb96b4> │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - cmp r2, #3 │ │ │ │ - beq c78a4 <__cxa_atexit@plt+0xb96f0> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #148] @ c78c8 <__cxa_atexit@plt+0xb9714> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq c7878 <__cxa_atexit@plt+0xb96c4> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq c78b4 <__cxa_atexit@plt+0xb9700> │ │ │ │ - sub r7, r1, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - cmp r2, r7 │ │ │ │ - bge c7884 <__cxa_atexit@plt+0xb96d0> │ │ │ │ - ldr r7, [pc, #108] @ c78cc <__cxa_atexit@plt+0xb9718> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi bc1f4 <__cxa_atexit@plt+0xae040> │ │ │ │ + ldr r3, [pc, #52] @ bc204 <__cxa_atexit@plt+0xae050> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq bc1e4 <__cxa_atexit@plt+0xae030> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 3c1f54 <__cxa_atexit@plt+0x3b3da0> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #72] @ c78d4 <__cxa_atexit@plt+0xb9720> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ c78d0 <__cxa_atexit@plt+0xb971c> │ │ │ │ + ldr r7, [pc, #12] @ bc208 <__cxa_atexit@plt+0xae054> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bic r2, r8, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - b c782c <__cxa_atexit@plt+0xb9678> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b c784c <__cxa_atexit@plt+0xb9698> │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - andeq r0, r0, r8, asr #2 │ │ │ │ - addseq r2, r3, #208, 26 @ 0x3400 │ │ │ │ - rsbseq r9, r7, #236, 18 @ 0x3b0000 │ │ │ │ - addseq r2, r3, #36, 26 @ 0x900 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsbseq r2, r8, #100, 22 @ 0x19000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq c794c <__cxa_atexit@plt+0xb9798> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #108] @ c796c <__cxa_atexit@plt+0xb97b8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq c7934 <__cxa_atexit@plt+0xb9780> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq c795c <__cxa_atexit@plt+0xb97a8> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - cmp r3, r7 │ │ │ │ - bge c793c <__cxa_atexit@plt+0xb9788> │ │ │ │ - ldr r7, [pc, #68] @ c7970 <__cxa_atexit@plt+0xb97bc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3c1f54 <__cxa_atexit@plt+0x3b3da0> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi bc264 <__cxa_atexit@plt+0xae0b0> │ │ │ │ + ldr r3, [pc, #52] @ bc274 <__cxa_atexit@plt+0xae0c0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq bc254 <__cxa_atexit@plt+0xae0a0> │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + b 3c1f54 <__cxa_atexit@plt+0x3b3da0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ c7974 <__cxa_atexit@plt+0xb97c0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + ldr r7, [pc, #12] @ bc278 <__cxa_atexit@plt+0xae0c4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b c78f8 <__cxa_atexit@plt+0xb9744> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b c7918 <__cxa_atexit@plt+0xb9764> │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - addseq r2, r3, #4, 26 @ 0x100 │ │ │ │ - addseq r2, r3, #108, 24 @ 0x6c00 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsbseq r2, r8, #248, 20 @ 0xf8000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq c79b8 <__cxa_atexit@plt+0xb9804> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #44] @ c79c8 <__cxa_atexit@plt+0xb9814> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #40] @ c79cc <__cxa_atexit@plt+0xb9818> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - cmp r3, r2 │ │ │ │ - addlt r7, r1, #1 │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r2, [r7, #-2] │ │ │ │ - b c7994 <__cxa_atexit@plt+0xb97e0> │ │ │ │ - addseq r2, r3, #148, 24 @ 0x9400 │ │ │ │ - addseq r2, r3, #12, 24 @ 0xc00 │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3c1f54 <__cxa_atexit@plt+0x3b3da0> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r9 │ │ │ │ + b 3c1f54 <__cxa_atexit@plt+0x3b3da0> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r9 │ │ │ │ + b 3c1f54 <__cxa_atexit@plt+0x3b3da0> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r9 │ │ │ │ + ldr r3, [pc, #8] @ bc2d8 <__cxa_atexit@plt+0xae124> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + rsbseq r2, r8, #156, 20 @ 0x9c000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r9 │ │ │ │ + b 3c1f54 <__cxa_atexit@plt+0x3b3da0> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ + mov r7, r9 │ │ │ │ + b 3c1f54 <__cxa_atexit@plt+0x3b3da0> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c7a64 <__cxa_atexit@plt+0xb98b0> │ │ │ │ - ldr r7, [pc, #164] @ c7a94 <__cxa_atexit@plt+0xb98e0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq c7a48 <__cxa_atexit@plt+0xb9894> │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - cmp r2, #3 │ │ │ │ - beq c7a74 <__cxa_atexit@plt+0xb98c0> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #132] @ c7a98 <__cxa_atexit@plt+0xb98e4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq c7a58 <__cxa_atexit@plt+0xb98a4> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq c7a84 <__cxa_atexit@plt+0xb98d0> │ │ │ │ - sub r7, r1, #1 │ │ │ │ - ldr r3, [pc, #104] @ c7a9c <__cxa_atexit@plt+0xb98e8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - cmp r2, r7 │ │ │ │ - addlt r3, r3, #4 │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r3] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + bhi bc35c <__cxa_atexit@plt+0xae1a8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc bc368 <__cxa_atexit@plt+0xae1b4> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [pc, #60] @ bc378 <__cxa_atexit@plt+0xae1c4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r0, r8} │ │ │ │ + sub r2, r6, #2 │ │ │ │ + ldr r0, [pc, #48] @ bc37c <__cxa_atexit@plt+0xae1c8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ + mov r8, r1 │ │ │ │ + b 3c2114 <__cxa_atexit@plt+0x3b3f60> │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ c7aa0 <__cxa_atexit@plt+0xb98ec> │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bic r2, r9, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - b c7a0c <__cxa_atexit@plt+0xb9858> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b c7a2c <__cxa_atexit@plt+0xb9878> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - addseq r2, r3, #4, 24 @ 0x400 │ │ │ │ - rsbseq r9, r7, #32, 16 @ 0x200000 │ │ │ │ + addseq lr, r3, #188, 4 @ 0xc000000b │ │ │ │ + addseq lr, r3, #232, 4 @ 0x8000000e │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq c7b08 <__cxa_atexit@plt+0xb9954> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #92] @ c7b28 <__cxa_atexit@plt+0xb9974> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bc3b8 <__cxa_atexit@plt+0xae204> │ │ │ │ + ldr r2, [pc, #36] @ bc3c0 <__cxa_atexit@plt+0xae20c> │ │ │ │ add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq c7b00 <__cxa_atexit@plt+0xb994c> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq c7b18 <__cxa_atexit@plt+0xb9964> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #64] @ c7b2c <__cxa_atexit@plt+0xb9978> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - cmp r3, r7 │ │ │ │ - addlt r2, r2, #4 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r2] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b c7ac4 <__cxa_atexit@plt+0xb9910> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b c7ae4 <__cxa_atexit@plt+0xb9930> │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - addseq r2, r3, #76, 22 @ 0x13000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq c7b68 <__cxa_atexit@plt+0xb99b4> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #36] @ c7b78 <__cxa_atexit@plt+0xb99c4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - cmp r3, r7 │ │ │ │ - addlt r2, r2, #4 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r2] │ │ │ │ + ldr r1, [pc, #32] @ bc3c4 <__cxa_atexit@plt+0xae210> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #2 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b c7b4c <__cxa_atexit@plt+0xb9998> │ │ │ │ - addseq r2, r3, #228, 20 @ 0xe4000 │ │ │ │ + rsbseq r2, r8, #240, 18 @ 0x3c0000 │ │ │ │ + addseq lr, r3, #48, 4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c7c18 <__cxa_atexit@plt+0xb9a64> │ │ │ │ - ldr r3, [pc, #172] @ c7c48 <__cxa_atexit@plt+0xb9a94> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-12]! │ │ │ │ - stmib r7, {r8, r9} │ │ │ │ - ands r3, r9, #3 │ │ │ │ - beq c7bfc <__cxa_atexit@plt+0xb9a48> │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - cmp r3, #3 │ │ │ │ - beq c7c28 <__cxa_atexit@plt+0xb9a74> │ │ │ │ - sub r2, r3, #1 │ │ │ │ - ldr r1, [pc, #132] @ c7c4c <__cxa_atexit@plt+0xb9a98> │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-16]! │ │ │ │ - str r2, [r3, #4] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq c7c0c <__cxa_atexit@plt+0xb9a58> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq c7c38 <__cxa_atexit@plt+0xb9a84> │ │ │ │ - sub r3, r1, #1 │ │ │ │ - cmp r2, r3 │ │ │ │ - ldrlt r7, [r5, #-4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi bc434 <__cxa_atexit@plt+0xae280> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc bc43c <__cxa_atexit@plt+0xae288> │ │ │ │ + ldr lr, [pc, #92] @ bc458 <__cxa_atexit@plt+0xae2a4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [pc, #88] @ bc45c <__cxa_atexit@plt+0xae2a8> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r1, [pc, #84] @ bc460 <__cxa_atexit@plt+0xae2ac> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + sub r0, r6, #15 │ │ │ │ + str sl, [r3, #12]! │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str lr, [r3, #-8] │ │ │ │ + str r8, [r3, #-4] │ │ │ │ + mov r5, r2 │ │ │ │ + b 3c20cc <__cxa_atexit@plt+0x3b3f18> │ │ │ │ + mov r6, r3 │ │ │ │ + b bc444 <__cxa_atexit@plt+0xae290> │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ bc454 <__cxa_atexit@plt+0xae2a0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ + rsbseq r2, r8, #68, 18 @ 0x110000 │ │ │ │ + @ instruction: 0xffffff10 │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + addseq lr, r3, #0, 10 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 3c1f54 <__cxa_atexit@plt+0x3b3da0> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r9 │ │ │ │ + b 3c1f54 <__cxa_atexit@plt+0x3b3da0> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bc4e4 <__cxa_atexit@plt+0xae330> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc bc4f0 <__cxa_atexit@plt+0xae33c> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [pc, #60] @ bc500 <__cxa_atexit@plt+0xae34c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r0, r8} │ │ │ │ + sub r2, r6, #2 │ │ │ │ + ldr r0, [pc, #48] @ bc504 <__cxa_atexit@plt+0xae350> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ + mov r8, r1 │ │ │ │ + b 3c2114 <__cxa_atexit@plt+0x3b3f60> │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ c7c50 <__cxa_atexit@plt+0xb9a9c> │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bic r3, r9, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r2, [r3, #-2] │ │ │ │ - b c7bc0 <__cxa_atexit@plt+0xb9a0c> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b c7be8 <__cxa_atexit@plt+0xb9a34> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - rsbseq r9, r7, #112, 12 @ 0x7000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq c7cc0 <__cxa_atexit@plt+0xb9b0c> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #100] @ c7ce0 <__cxa_atexit@plt+0xb9b2c> │ │ │ │ + addseq lr, r3, #224, 8 @ 0xe0000000 │ │ │ │ + addseq lr, r3, #96, 2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bc540 <__cxa_atexit@plt+0xae38c> │ │ │ │ + ldr r2, [pc, #36] @ bc548 <__cxa_atexit@plt+0xae394> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq c7cb4 <__cxa_atexit@plt+0xb9b00> │ │ │ │ - ldr r2, [r5] │ │ │ │ - cmp r1, #3 │ │ │ │ - beq c7cd0 <__cxa_atexit@plt+0xb9b1c> │ │ │ │ - sub r7, r1, #1 │ │ │ │ - add r3, r5, #12 │ │ │ │ - cmp r2, r7 │ │ │ │ - ldrge r7, [r5, #4] │ │ │ │ - ldrlt r7, [r5, #8] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [pc, #32] @ bc54c <__cxa_atexit@plt+0xae398> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b c7c74 <__cxa_atexit@plt+0xb9ac0> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b c7ca0 <__cxa_atexit@plt+0xb9aec> │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldmib r5, {r1, r3} │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #3 │ │ │ │ - beq c7d1c <__cxa_atexit@plt+0xb9b68> │ │ │ │ - sub r7, r0, #1 │ │ │ │ - cmp r1, r7 │ │ │ │ - movlt r3, r2 │ │ │ │ - bic r7, r3, #3 │ │ │ │ - add r5, r5, #16 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b c7d04 <__cxa_atexit@plt+0xb9b50> │ │ │ │ + rsbseq r2, r8, #136, 16 @ 0x880000 │ │ │ │ + addseq lr, r3, #168 @ 0xa8 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi c7d80 <__cxa_atexit@plt+0xb9bcc> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq c7d78 <__cxa_atexit@plt+0xb9bc4> │ │ │ │ - ldr r3, [pc, #44] @ c7d88 <__cxa_atexit@plt+0xb9bd4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ c7d8c <__cxa_atexit@plt+0xb9bd8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi bc5bc <__cxa_atexit@plt+0xae408> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc bc5c4 <__cxa_atexit@plt+0xae410> │ │ │ │ + ldr lr, [pc, #92] @ bc5e0 <__cxa_atexit@plt+0xae42c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [pc, #88] @ bc5e4 <__cxa_atexit@plt+0xae430> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r1, [pc, #84] @ bc5e8 <__cxa_atexit@plt+0xae434> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + sub r0, r6, #15 │ │ │ │ + str sl, [r3, #12]! │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str lr, [r3, #-8] │ │ │ │ + str r8, [r3, #-4] │ │ │ │ + mov r5, r2 │ │ │ │ + b 3c20cc <__cxa_atexit@plt+0x3b3f18> │ │ │ │ + mov r6, r3 │ │ │ │ + b bc5cc <__cxa_atexit@plt+0xae418> │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ bc5dc <__cxa_atexit@plt+0xae428> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - addseq r2, r3, #104, 16 @ 0x680000 │ │ │ │ + rsbseq r2, r8, #220, 14 @ 0x3700000 │ │ │ │ + @ instruction: 0xffffff10 │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + addseq lr, r3, #120, 6 @ 0xe0000001 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #20] @ c7db4 <__cxa_atexit@plt+0xb9c00> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #12] @ c7db8 <__cxa_atexit@plt+0xb9c04> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - b 3efc50 <__cxa_atexit@plt+0x3e1a9c> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - addseq r2, r3, #152, 28 @ 0x980 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r9 │ │ │ │ + b 3c1f54 <__cxa_atexit@plt+0x3b3da0> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + mov r7, r9 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c7df0 <__cxa_atexit@plt+0xb9c3c> │ │ │ │ - ldr r2, [pc, #28] @ c7dfc <__cxa_atexit@plt+0xb9c48> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc bc650 <__cxa_atexit@plt+0xae49c> │ │ │ │ + ldr r3, [pc, #40] @ bc668 <__cxa_atexit@plt+0xae4b4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmib r7, {r3, sl} │ │ │ │ + sub r8, r6, #2 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + ldr r7, [pc, #20] @ bc66c <__cxa_atexit@plt+0xae4b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r2, r3, #144, 20 @ 0x90000 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + rsbseq r2, r8, #116, 14 @ 0x1d00000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi c7e54 <__cxa_atexit@plt+0xb9ca0> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq c7e4c <__cxa_atexit@plt+0xb9c98> │ │ │ │ - ldr r3, [pc, #44] @ c7e5c <__cxa_atexit@plt+0xb9ca8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ c7e60 <__cxa_atexit@plt+0xb9cac> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r9 │ │ │ │ + b 3c1f54 <__cxa_atexit@plt+0x3b3da0> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi bc6e8 <__cxa_atexit@plt+0xae534> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc bc6f4 <__cxa_atexit@plt+0xae540> │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr lr, [pc, #68] @ bc704 <__cxa_atexit@plt+0xae550> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + sub r1, r6, #7 │ │ │ │ + ldr r0, [pc, #60] @ bc708 <__cxa_atexit@plt+0xae554> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r1} │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3c2114 <__cxa_atexit@plt+0x3b3f60> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - addseq r2, r3, #148, 14 @ 0x2500000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #20] @ c7e88 <__cxa_atexit@plt+0xb9cd4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #12] @ c7e8c <__cxa_atexit@plt+0xb9cd8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 3efc50 <__cxa_atexit@plt+0x3e1a9c> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - addseq r2, r3, #80, 14 @ 0x1400000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + addseq sp, r3, #140, 30 @ 0x230 │ │ │ │ + addseq sp, r3, #104, 30 @ 0x1a0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + mov r7, r9 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c7ec4 <__cxa_atexit@plt+0xb9d10> │ │ │ │ - ldr r2, [pc, #28] @ c7ed0 <__cxa_atexit@plt+0xb9d1c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi bc778 <__cxa_atexit@plt+0xae5c4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc bc784 <__cxa_atexit@plt+0xae5d0> │ │ │ │ + ldr r1, [pc, #64] @ bc794 <__cxa_atexit@plt+0xae5e0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #60] @ bc798 <__cxa_atexit@plt+0xae5e4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + stmib r3, {r1, r5} │ │ │ │ + sub r8, r6, #2 │ │ │ │ + mov r5, r2 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r2, r3, #188, 18 @ 0x2f0000 │ │ │ │ - rsbseq r9, r7, #236, 6 @ 0xb0000003 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + addseq sp, r3, #120, 28 @ 0x780 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c7efc <__cxa_atexit@plt+0xb9d48> │ │ │ │ - str r8, [r5, #-4]! │ │ │ │ - mov r7, fp │ │ │ │ - b c7f10 <__cxa_atexit@plt+0xb9d5c> │ │ │ │ - ldr r7, [pc, #8] @ c7f0c <__cxa_atexit@plt+0xb9d58> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi bc810 <__cxa_atexit@plt+0xae65c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc bc818 <__cxa_atexit@plt+0xae664> │ │ │ │ + ldr lr, [pc, #100] @ bc834 <__cxa_atexit@plt+0xae680> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [pc, #96] @ bc838 <__cxa_atexit@plt+0xae684> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r1, [pc, #92] @ bc83c <__cxa_atexit@plt+0xae688> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + sub r0, r6, #23 │ │ │ │ + str ip, [r3, #16]! │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str lr, [r3, #-12] │ │ │ │ + str sl, [r3, #-8] │ │ │ │ + str r8, [r3, #-4] │ │ │ │ + mov r5, r2 │ │ │ │ + b 3c20cc <__cxa_atexit@plt+0x3b3f18> │ │ │ │ + mov r6, r3 │ │ │ │ + b bc820 <__cxa_atexit@plt+0xae66c> │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ bc830 <__cxa_atexit@plt+0xae67c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rsbseq r9, r7, #128, 22 @ 0x20000 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r8, [pc, #140] @ c7fa8 <__cxa_atexit@plt+0xb9df4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #136] @ c7fac <__cxa_atexit@plt+0xb9df8> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r7, [r5] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne c7f70 <__cxa_atexit@plt+0xb9dbc> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r8, [r7, #-4]! │ │ │ │ - tst r3, #3 │ │ │ │ - beq c7f90 <__cxa_atexit@plt+0xb9ddc> │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr r0, [r3, #3] │ │ │ │ - bl 3efd60 <__cxa_atexit@plt+0x3e1bac> │ │ │ │ - str r9, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c7fa0 <__cxa_atexit@plt+0xb9dec> │ │ │ │ - str r7, [r5] │ │ │ │ - b c7f24 <__cxa_atexit@plt+0xb9d70> │ │ │ │ - ldr r3, [pc, #56] @ c7fb0 <__cxa_atexit@plt+0xb9dfc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #52] @ c7fb4 <__cxa_atexit@plt+0xb9e00> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r0, [pc, #44] @ c7fb8 <__cxa_atexit@plt+0xb9e04> │ │ │ │ + rsbseq r2, r8, #192, 10 @ 0x30000000 │ │ │ │ + @ instruction: 0xfffffebc │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + addseq lr, r3, #44, 2 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r9 │ │ │ │ + b 3c1f54 <__cxa_atexit@plt+0x3b3da0> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi bc8b8 <__cxa_atexit@plt+0xae704> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc bc8c4 <__cxa_atexit@plt+0xae710> │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr lr, [pc, #68] @ bc8d4 <__cxa_atexit@plt+0xae720> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + sub r1, r6, #7 │ │ │ │ + ldr r0, [pc, #60] @ bc8d8 <__cxa_atexit@plt+0xae724> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r1} │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3c2114 <__cxa_atexit@plt+0x3b3f60> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - rsbseq r9, r7, #76, 6 @ 0x30000001 │ │ │ │ - rsbseq r9, r7, #64, 6 │ │ │ │ - rsbseq r9, r7, #8, 6 @ 0x20000000 │ │ │ │ + addseq sp, r3, #188, 26 @ 0x2f00 │ │ │ │ + addseq sp, r3, #152, 26 @ 0x2600 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - ldr r0, [r3, #3] │ │ │ │ - bl 3efd60 <__cxa_atexit@plt+0x3e1bac> │ │ │ │ - ldr r3, [pc, #32] @ c8000 <__cxa_atexit@plt+0xb9e4c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c7ff8 <__cxa_atexit@plt+0xb9e44> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b c7f10 <__cxa_atexit@plt+0xb9d5c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + mov r7, r9 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi bc948 <__cxa_atexit@plt+0xae794> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc bc954 <__cxa_atexit@plt+0xae7a0> │ │ │ │ + ldr r1, [pc, #64] @ bc964 <__cxa_atexit@plt+0xae7b0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #60] @ bc968 <__cxa_atexit@plt+0xae7b4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + stmib r3, {r1, r5} │ │ │ │ + sub r8, r6, #2 │ │ │ │ + mov r5, r2 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsbseq r9, r7, #192, 4 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + addseq sp, r3, #168, 24 @ 0xa800 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b c7f10 <__cxa_atexit@plt+0xb9d5c> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi bc9e0 <__cxa_atexit@plt+0xae82c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc bc9e8 <__cxa_atexit@plt+0xae834> │ │ │ │ + ldr lr, [pc, #100] @ bca04 <__cxa_atexit@plt+0xae850> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [pc, #96] @ bca08 <__cxa_atexit@plt+0xae854> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r1, [pc, #92] @ bca0c <__cxa_atexit@plt+0xae858> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + sub r0, r6, #23 │ │ │ │ + str ip, [r3, #16]! │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str lr, [r3, #-12] │ │ │ │ + str sl, [r3, #-8] │ │ │ │ + str r8, [r3, #-4] │ │ │ │ + mov r5, r2 │ │ │ │ + b 3c20cc <__cxa_atexit@plt+0x3b3f18> │ │ │ │ + mov r6, r3 │ │ │ │ + b bc9f0 <__cxa_atexit@plt+0xae83c> │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ bca00 <__cxa_atexit@plt+0xae84c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + rsbseq r2, r8, #12, 8 @ 0xc000000 │ │ │ │ + @ instruction: 0xfffffebc │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + addseq sp, r3, #92, 30 @ 0x170 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - mov r7, r1 │ │ │ │ - ldr r2, [r7, #4]! │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr r3, [pc, #68] @ c8084 <__cxa_atexit@plt+0xb9ed0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldrex r0, [r7] │ │ │ │ - strex r0, r3, [r7] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne c8044 <__cxa_atexit@plt+0xb9e90> │ │ │ │ - ldr r7, [r1] │ │ │ │ - ldr r3, [pc, #40] @ c8088 <__cxa_atexit@plt+0xb9ed4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne c8070 <__cxa_atexit@plt+0xb9ebc> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efbe0 <__cxa_atexit@plt+0x3e1a2c> │ │ │ │ - ldr r7, [pc, #20] @ c808c <__cxa_atexit@plt+0xb9ed8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r9 │ │ │ │ + b 3c1f54 <__cxa_atexit@plt+0x3b3da0> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bca54 <__cxa_atexit@plt+0xae8a0> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ bca5c <__cxa_atexit@plt+0xae8a8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c2254 <__cxa_atexit@plt+0x3b40a0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r2, r3, #144, 10 @ 0x24000000 │ │ │ │ - addseq r2, r3, #208, 12 @ 0xd000000 │ │ │ │ - addseq r2, r3, #204, 10 @ 0x33000000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + addseq sp, r3, #144, 22 @ 0x24000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi c80cc <__cxa_atexit@plt+0xb9f18> │ │ │ │ - ldr r3, [pc, #44] @ c80e0 <__cxa_atexit@plt+0xb9f2c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #40] @ c80e4 <__cxa_atexit@plt+0xb9f30> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r0, [pc, #32] @ c80e8 <__cxa_atexit@plt+0xb9f34> │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi bcac4 <__cxa_atexit@plt+0xae910> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc bcad0 <__cxa_atexit@plt+0xae91c> │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr lr, [pc, #68] @ bcae0 <__cxa_atexit@plt+0xae92c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + sub r1, r6, #7 │ │ │ │ + ldr r0, [pc, #60] @ bcae4 <__cxa_atexit@plt+0xae930> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r1} │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3c2114 <__cxa_atexit@plt+0x3b3f60> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ c80ec <__cxa_atexit@plt+0xb9f38> │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + addseq sp, r3, #176, 22 @ 0x2c000 │ │ │ │ + addseq sp, r3, #140, 22 @ 0x23000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bcb20 <__cxa_atexit@plt+0xae96c> │ │ │ │ + ldr r2, [pc, #36] @ bcb28 <__cxa_atexit@plt+0xae974> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ bcb2c <__cxa_atexit@plt+0xae978> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsbseq r9, r7, #16, 4 │ │ │ │ - rsbseq r9, r7, #4, 4 @ 0x40000000 │ │ │ │ - rsbseq r9, r7, #184, 18 @ 0x2e0000 │ │ │ │ - rsbseq r9, r7, #140, 18 @ 0x230000 │ │ │ │ + rsbseq r2, r8, #24, 6 @ 0x60000000 │ │ │ │ + addseq sp, r3, #200, 20 @ 0xc8000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [pc, #80] @ c8158 <__cxa_atexit@plt+0xb9fa4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r8, [r7, #4] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - str r3, [r5] │ │ │ │ - tst r8, #3 │ │ │ │ - beq c8138 <__cxa_atexit@plt+0xb9f84> │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c8144 <__cxa_atexit@plt+0xb9f90> │ │ │ │ - str r8, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b c7f10 <__cxa_atexit@plt+0xb9d5c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ c815c <__cxa_atexit@plt+0xb9fa8> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi bcbb0 <__cxa_atexit@plt+0xae9fc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc bcbb8 <__cxa_atexit@plt+0xaea04> │ │ │ │ + ldr ip, [pc, #112] @ bcbd4 <__cxa_atexit@plt+0xaea20> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r1, [pc, #108] @ bcbd8 <__cxa_atexit@plt+0xaea24> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #104] @ bcbdc <__cxa_atexit@plt+0xaea28> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + sub lr, r6, #19 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str sl, [r3, #32] │ │ │ │ + mov r1, r3 │ │ │ │ + str ip, [r1, #24]! │ │ │ │ + stmdb r5, {r0, r1, lr} │ │ │ │ + str r8, [r3, #8] │ │ │ │ + ldr r5, [pc, #72] @ bcbe0 <__cxa_atexit@plt+0xaea2c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3c20cc <__cxa_atexit@plt+0x3b3f18> │ │ │ │ + mov r6, r3 │ │ │ │ + b bcbc0 <__cxa_atexit@plt+0xaea0c> │ │ │ │ + mov r7, #36 @ 0x24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ bcbd0 <__cxa_atexit@plt+0xaea1c> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - rsbseq r9, r7, #56, 18 @ 0xe0000 │ │ │ │ - rsbseq r9, r7, #28, 18 @ 0x70000 │ │ │ │ + rsbseq r2, r8, #88, 4 @ 0x80000005 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + @ instruction: 0xfffffebc │ │ │ │ + addseq sp, r3, #152, 26 @ 0x2600 │ │ │ │ + @ instruction: 0xfffffed0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c8188 <__cxa_atexit@plt+0xb9fd4> │ │ │ │ - str r8, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b c7f10 <__cxa_atexit@plt+0xb9d5c> │ │ │ │ - ldr r7, [pc, #12] @ c819c <__cxa_atexit@plt+0xb9fe8> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r9 │ │ │ │ + b 3c1f54 <__cxa_atexit@plt+0x3b3da0> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi bcc84 <__cxa_atexit@plt+0xaead0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc bcc8c <__cxa_atexit@plt+0xaead8> │ │ │ │ + ldr ip, [pc, #112] @ bcca8 <__cxa_atexit@plt+0xaeaf4> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r1, [pc, #108] @ bccac <__cxa_atexit@plt+0xaeaf8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #104] @ bccb0 <__cxa_atexit@plt+0xaeafc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + sub lr, r6, #19 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str sl, [r3, #32] │ │ │ │ + mov r1, r3 │ │ │ │ + str ip, [r1, #24]! │ │ │ │ + stmdb r5, {r0, r1, lr} │ │ │ │ + str r8, [r3, #8] │ │ │ │ + ldr r5, [pc, #72] @ bccb4 <__cxa_atexit@plt+0xaeb00> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3c20cc <__cxa_atexit@plt+0x3b3f18> │ │ │ │ + mov r6, r3 │ │ │ │ + b bcc94 <__cxa_atexit@plt+0xaeae0> │ │ │ │ + mov r7, #36 @ 0x24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ bcca4 <__cxa_atexit@plt+0xaeaf0> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rsbseq r9, r7, #244, 16 @ 0xf40000 │ │ │ │ - rsbseq r9, r7, #228, 16 @ 0xe40000 │ │ │ │ + rsbseq r2, r8, #132, 2 @ 0x21 │ │ │ │ + @ instruction: 0xfffffeb4 │ │ │ │ + @ instruction: 0xfffffde8 │ │ │ │ + addseq sp, r3, #196, 24 @ 0xc400 │ │ │ │ + @ instruction: 0xfffffdfc │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi c81f8 <__cxa_atexit@plt+0xba044> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq c81f0 <__cxa_atexit@plt+0xba03c> │ │ │ │ - ldr r3, [pc, #44] @ c8200 <__cxa_atexit@plt+0xba04c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ c8204 <__cxa_atexit@plt+0xba050> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bcd08 <__cxa_atexit@plt+0xaeb54> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc bcd10 <__cxa_atexit@plt+0xaeb5c> │ │ │ │ + ldr r1, [pc, #64] @ bcd2c <__cxa_atexit@plt+0xaeb78> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #60] @ bcd30 <__cxa_atexit@plt+0xaeb7c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + stmib r2, {r1, r8} │ │ │ │ + sub r2, r6, #2 │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + b 1864ff8 <__cxa_atexit@plt+0x1856e44> │ │ │ │ + mov r6, r2 │ │ │ │ + b bcd18 <__cxa_atexit@plt+0xaeb64> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ bcd28 <__cxa_atexit@plt+0xaeb74> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r2, r3, #240, 6 @ 0xc0000003 │ │ │ │ - rsbseq r9, r7, #124, 16 @ 0x7c0000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ c8230 <__cxa_atexit@plt+0xba07c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #16] @ c8234 <__cxa_atexit@plt+0xba080> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - add r8, r2, #2 │ │ │ │ - b cc11c <__cxa_atexit@plt+0xbdf68> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - rsbseq r9, r7, #104, 16 @ 0x680000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #8] @ c8250 <__cxa_atexit@plt+0xba09c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 3efc50 <__cxa_atexit@plt+0x3e1a9c> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r2, r8, #8, 2 │ │ │ │ + @ instruction: 0xffffff14 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc c8288 <__cxa_atexit@plt+0xba0d4> │ │ │ │ - ldr r2, [pc, #28] @ c8294 <__cxa_atexit@plt+0xba0e0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ + bcc bcd84 <__cxa_atexit@plt+0xaebd0> │ │ │ │ + ldr r2, [pc, #56] @ bcd90 <__cxa_atexit@plt+0xaebdc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #52] @ bcd94 <__cxa_atexit@plt+0xaebe0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + add r2, r2, #2 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r2, r3, #248, 10 @ 0x3e000000 │ │ │ │ - rsbseq r9, r7, #36, 16 @ 0x240000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + rsbseq r2, r8, #204 @ 0xcc │ │ │ │ + addseq sp, r3, #88, 24 @ 0x5800 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c82d8 <__cxa_atexit@plt+0xba124> │ │ │ │ - ldr r3, [pc, #44] @ c82e8 <__cxa_atexit@plt+0xba134> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #40] @ c82ec <__cxa_atexit@plt+0xba138> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - ldr r0, [pc, #28] @ c82f0 <__cxa_atexit@plt+0xba13c> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r9 │ │ │ │ + b 3c1f54 <__cxa_atexit@plt+0x3b3da0> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bcddc <__cxa_atexit@plt+0xaec28> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ bcde4 <__cxa_atexit@plt+0xaec30> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c2254 <__cxa_atexit@plt+0x3b40a0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + addseq sp, r3, #8, 16 @ 0x80000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi bce4c <__cxa_atexit@plt+0xaec98> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc bce58 <__cxa_atexit@plt+0xaeca4> │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr lr, [pc, #68] @ bce68 <__cxa_atexit@plt+0xaecb4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + sub r1, r6, #7 │ │ │ │ + ldr r0, [pc, #60] @ bce6c <__cxa_atexit@plt+0xaecb8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r1} │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3c2114 <__cxa_atexit@plt+0x3b3f60> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ c82f4 <__cxa_atexit@plt+0xba140> │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsbseq r9, r7, #8 │ │ │ │ - rsbseq r8, r7, #248, 30 @ 0x3e0 │ │ │ │ - rsbseq r9, r7, #248, 14 @ 0x3e00000 │ │ │ │ - rsbseq r9, r7, #200, 14 @ 0x3200000 │ │ │ │ + addseq sp, r3, #40, 16 @ 0x280000 │ │ │ │ + addseq sp, r3, #4, 16 @ 0x40000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [pc, #40] @ c8338 <__cxa_atexit@plt+0xba184> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bcea8 <__cxa_atexit@plt+0xaecf4> │ │ │ │ + ldr r2, [pc, #36] @ bceb0 <__cxa_atexit@plt+0xaecfc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [pc, #36] @ c833c <__cxa_atexit@plt+0xba188> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r3, #4] │ │ │ │ - mov r1, #0 │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #12] @ c8340 <__cxa_atexit@plt+0xba18c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r1, [pc, #32] @ bceb4 <__cxa_atexit@plt+0xaed00> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #2 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - rsbseq r8, r7, #180, 30 @ 0x2d0 │ │ │ │ - rsbseq r8, r7, #152, 30 @ 0x260 │ │ │ │ - rsbseq r9, r7, #108, 14 @ 0x1b00000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + rsbseq r1, r8, #160, 30 @ 0x280 │ │ │ │ + addseq sp, r3, #64, 14 @ 0x1000000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c841c <__cxa_atexit@plt+0xba268> │ │ │ │ - ldr r2, [pc, #188] @ c8428 <__cxa_atexit@plt+0xba274> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - mov r8, r5 │ │ │ │ - ldr r0, [r8, #8]! │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r8, #-4] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - mov r3, r1 │ │ │ │ - ldr r2, [r3, #4]! │ │ │ │ - mov r0, #0 │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - sub lr, r6, #6 │ │ │ │ - ldrex r0, [r3] │ │ │ │ - strex r0, lr, [r3] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne c839c <__cxa_atexit@plt+0xba1e8> │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldr r0, [pc, #116] @ c842c <__cxa_atexit@plt+0xba278> │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi bcf38 <__cxa_atexit@plt+0xaed84> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc bcf40 <__cxa_atexit@plt+0xaed8c> │ │ │ │ + ldr ip, [pc, #112] @ bcf5c <__cxa_atexit@plt+0xaeda8> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r1, [pc, #108] @ bcf60 <__cxa_atexit@plt+0xaedac> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #104] @ bcf64 <__cxa_atexit@plt+0xaedb0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - cmp r3, r0 │ │ │ │ - bne c83c8 <__cxa_atexit@plt+0xba214> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efbe0 <__cxa_atexit@plt+0x3e1a2c> │ │ │ │ - ldr r3, [pc, #96] @ c8430 <__cxa_atexit@plt+0xba27c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r8] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq c83ec <__cxa_atexit@plt+0xba238> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne c83f8 <__cxa_atexit@plt+0xba244> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r5, [pc, #52] @ c8434 <__cxa_atexit@plt+0xba280> │ │ │ │ + sub lr, r6, #19 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str sl, [r3, #32] │ │ │ │ + mov r1, r3 │ │ │ │ + str ip, [r1, #24]! │ │ │ │ + stmdb r5, {r0, r1, lr} │ │ │ │ + str r8, [r3, #8] │ │ │ │ + ldr r5, [pc, #72] @ bcf68 <__cxa_atexit@plt+0xaedb4> │ │ │ │ add r5, pc, r5 │ │ │ │ - ldr r7, [pc, #48] @ c8438 <__cxa_atexit@plt+0xba284> │ │ │ │ + str r5, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3c20cc <__cxa_atexit@plt+0x3b3f18> │ │ │ │ + mov r6, r3 │ │ │ │ + b bcf48 <__cxa_atexit@plt+0xaed94> │ │ │ │ + mov r7, #36 @ 0x24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ bcf58 <__cxa_atexit@plt+0xaeda4> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r5, [r8] │ │ │ │ - ldr r0, [pc, #40] @ c843c <__cxa_atexit@plt+0xba288> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + rsbseq r1, r8, #224, 28 @ 0xe00 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + @ instruction: 0xfffffebc │ │ │ │ + addseq sp, r3, #16, 20 @ 0x10000 │ │ │ │ + @ instruction: 0xfffffed0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi bcff8 <__cxa_atexit@plt+0xaee44> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc bd000 <__cxa_atexit@plt+0xaee4c> │ │ │ │ + ldr ip, [pc, #112] @ bd01c <__cxa_atexit@plt+0xaee68> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r1, [pc, #108] @ bd020 <__cxa_atexit@plt+0xaee6c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #104] @ bd024 <__cxa_atexit@plt+0xaee70> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - mov r5, r8 │ │ │ │ + sub lr, r6, #19 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str sl, [r3, #32] │ │ │ │ + mov r1, r3 │ │ │ │ + str ip, [r1, #24]! │ │ │ │ + stmdb r5, {r0, r1, lr} │ │ │ │ + str r8, [r3, #8] │ │ │ │ + ldr r5, [pc, #72] @ bd028 <__cxa_atexit@plt+0xaee74> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3c20cc <__cxa_atexit@plt+0x3b3f18> │ │ │ │ + mov r6, r3 │ │ │ │ + b bd008 <__cxa_atexit@plt+0xaee54> │ │ │ │ + mov r7, #36 @ 0x24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ bd018 <__cxa_atexit@plt+0xaee64> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r2, r3, #80, 4 │ │ │ │ - addseq r2, r3, #120, 6 @ 0xe0000001 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - rsbseq r9, r7, #148, 12 @ 0x9400000 │ │ │ │ - rsbseq r9, r7, #136, 12 @ 0x8800000 │ │ │ │ - rsbseq r9, r7, #112, 12 @ 0x7000000 │ │ │ │ + rsbseq r1, r8, #32, 28 @ 0x200 │ │ │ │ + @ instruction: 0xfffffec8 │ │ │ │ + @ instruction: 0xfffffdfc │ │ │ │ + addseq sp, r3, #80, 18 @ 0x140000 │ │ │ │ + @ instruction: 0xfffffe10 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne c8460 <__cxa_atexit@plt+0xba2ac> │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #24] @ c8480 <__cxa_atexit@plt+0xba2cc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #20] @ c8484 <__cxa_atexit@plt+0xba2d0> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bd07c <__cxa_atexit@plt+0xaeec8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc bd084 <__cxa_atexit@plt+0xaeed0> │ │ │ │ + ldr r1, [pc, #64] @ bd0a0 <__cxa_atexit@plt+0xaeeec> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #60] @ bd0a4 <__cxa_atexit@plt+0xaeef0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + stmib r2, {r1, r8} │ │ │ │ + sub r2, r6, #2 │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + b 1876d60 <__cxa_atexit@plt+0x1868bac> │ │ │ │ + mov r6, r2 │ │ │ │ + b bd08c <__cxa_atexit@plt+0xaeed8> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ bd09c <__cxa_atexit@plt+0xaeee8> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r0, [pc, #12] @ c8488 <__cxa_atexit@plt+0xba2d4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsbseq r9, r7, #44, 12 @ 0x2c00000 │ │ │ │ - rsbseq r9, r7, #32, 12 @ 0x2000000 │ │ │ │ - rsbseq r9, r7, #24, 12 @ 0x1800000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [pc, #48] @ c84d4 <__cxa_atexit@plt+0xba320> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - mov r2, #0 │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #24] @ c84d8 <__cxa_atexit@plt+0xba324> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c84cc <__cxa_atexit@plt+0xba318> │ │ │ │ - b c84e4 <__cxa_atexit@plt+0xba330> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r2, r3, #80, 8 @ 0x50000000 │ │ │ │ + rsbseq r1, r8, #160, 26 @ 0x2800 │ │ │ │ + @ instruction: 0xffffff14 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #232] @ c85d4 <__cxa_atexit@plt+0xba420> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc bd0f8 <__cxa_atexit@plt+0xaef44> │ │ │ │ + ldr r2, [pc, #56] @ bd104 <__cxa_atexit@plt+0xaef50> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c85cc <__cxa_atexit@plt+0xba418> │ │ │ │ - ldr r2, [r4, #812] @ 0x32c │ │ │ │ - ldr r1, [r4, #820] @ 0x334 │ │ │ │ - ldr r5, [pc, #192] @ c85d8 <__cxa_atexit@plt+0xba424> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r0, [r2, #12] │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - str r3, [r0, #12] │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r1, #4] │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldrd r0, [r2, #72] @ 0x48 │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r0, r0, r6 │ │ │ │ - sbc r1, r1, #0 │ │ │ │ - strd r0, [r2, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, #0 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r2, #0 │ │ │ │ - blx r8 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r8, lsr #3 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r4, [pc, #200] @ c86b8 <__cxa_atexit@plt+0xba504> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [r0, #812] @ 0x32c │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - str r4, [r5] │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ - ldr r4, [r7, #3] │ │ │ │ - str r5, [r3, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r2, [r5, #72] @ 0x48 │ │ │ │ - ldr r1, [r5, #76] @ 0x4c │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r1, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r5, r0 │ │ │ │ - mov r0, #0 │ │ │ │ - mov r1, r4 │ │ │ │ - mov r2, #0 │ │ │ │ - blx r8 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + ldr lr, [pc, #52] @ bd108 <__cxa_atexit@plt+0xaef54> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + add r2, r2, #2 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - rsbseq r9, r7, #0, 8 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + rsbseq r1, r8, #88, 26 @ 0x1600 │ │ │ │ + addseq sp, r3, #228, 16 @ 0xe40000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c8724 <__cxa_atexit@plt+0xba570> │ │ │ │ - ldr r7, [pc, #88] @ c8748 <__cxa_atexit@plt+0xba594> │ │ │ │ - add r7, pc, r7 │ │ │ │ + bhi bd13c <__cxa_atexit@plt+0xaef88> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c8734 <__cxa_atexit@plt+0xba580> │ │ │ │ - ldr r3, [pc, #76] @ c8754 <__cxa_atexit@plt+0xba5a0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #72] @ c8758 <__cxa_atexit@plt+0xba5a4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - ldr r0, [pc, #60] @ c875c <__cxa_atexit@plt+0xba5a8> │ │ │ │ + ldr r2, [pc, #24] @ bd144 <__cxa_atexit@plt+0xaef90> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c2254 <__cxa_atexit@plt+0x3b40a0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + addseq sp, r3, #168, 8 @ 0xa8000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi bd1b0 <__cxa_atexit@plt+0xaeffc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc bd1bc <__cxa_atexit@plt+0xaf008> │ │ │ │ + add lr, r7, #3 │ │ │ │ + ldm lr, {sl, ip, lr} │ │ │ │ + ldr r9, [pc, #72] @ bd1cc <__cxa_atexit@plt+0xaf018> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + sub r0, r6, #11 │ │ │ │ + ldr r1, [pc, #64] @ bd1d0 <__cxa_atexit@plt+0xaf01c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str r9, [r3, #4] │ │ │ │ + add r0, r3, #8 │ │ │ │ + stm r0, {r8, sl, ip} │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, lr │ │ │ │ + b 3c2114 <__cxa_atexit@plt+0x3b3f60> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + addseq sp, r3, #204, 12 @ 0xcc00000 │ │ │ │ + addseq sp, r3, #164, 8 @ 0xa4000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r9 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r9, [r7, #6] │ │ │ │ + mov r7, r3 │ │ │ │ + b 3c2184 <__cxa_atexit@plt+0x3b3fd0> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi bd250 <__cxa_atexit@plt+0xaf09c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc bd25c <__cxa_atexit@plt+0xaf0a8> │ │ │ │ + ldr r1, [pc, #72] @ bd26c <__cxa_atexit@plt+0xaf0b8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #68] @ bd270 <__cxa_atexit@plt+0xaf0bc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + stmib r3, {r1, r5} │ │ │ │ + str r0, [r3, #12] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ c8750 <__cxa_atexit@plt+0xba59c> │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + addseq sp, r3, #168, 6 @ 0xa0000002 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r0, sl │ │ │ │ + mov r3, r6 │ │ │ │ + sub sl, r5, #4 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi bd30c <__cxa_atexit@plt+0xaf158> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #48 @ 0x30 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc bd314 <__cxa_atexit@plt+0xaf160> │ │ │ │ + ldr r1, [pc, #136] @ bd334 <__cxa_atexit@plt+0xaf180> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [r5] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + sub ip, r6, #31 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str lr, [r3, #36] @ 0x24 │ │ │ │ + str r2, [r3, #40] @ 0x28 │ │ │ │ + str r0, [r3, #44] @ 0x2c │ │ │ │ + mov r1, r3 │ │ │ │ + ldr r0, [pc, #100] @ bd338 <__cxa_atexit@plt+0xaf184> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r1, #28]! │ │ │ │ + ldr r0, [pc, #92] @ bd33c <__cxa_atexit@plt+0xaf188> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + sub lr, r5, #4 │ │ │ │ + stm lr, {r0, r1, ip} │ │ │ │ + str r8, [r3, #8] │ │ │ │ + ldr r5, [pc, #76] @ bd340 <__cxa_atexit@plt+0xaf18c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r2, r3, r9} │ │ │ │ + mov r5, sl │ │ │ │ + mov r8, r9 │ │ │ │ + b 3c20cc <__cxa_atexit@plt+0x3b3f18> │ │ │ │ + mov r6, r3 │ │ │ │ + b bd31c <__cxa_atexit@plt+0xaf168> │ │ │ │ + mov r7, #48 @ 0x30 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #12] @ bd330 <__cxa_atexit@plt+0xaf17c> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + mov sl, r0 │ │ │ │ + bx r1 │ │ │ │ + rsbseq r1, r8, #20, 22 @ 0x5000 │ │ │ │ + @ instruction: 0xfffffe64 │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + addseq sp, r3, #44, 12 @ 0x2c00000 │ │ │ │ + @ instruction: 0xfffffe5c │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r9 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3c1f54 <__cxa_atexit@plt+0x3b3da0> │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r1, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + sub r0, r5, #4 │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi bd418 <__cxa_atexit@plt+0xaf264> │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + ldr r8, [r7, #4] │ │ │ │ + sub lr, r5, #8 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi bd428 <__cxa_atexit@plt+0xaf274> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #48 @ 0x30 │ │ │ │ + cmp r3, r2 │ │ │ │ + bcc bd430 <__cxa_atexit@plt+0xaf27c> │ │ │ │ + ldr r0, [pc, #176] @ bd458 <__cxa_atexit@plt+0xaf2a4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str fp, [sp] │ │ │ │ + mov fp, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r1 │ │ │ │ + ldr ip, [pc, #156] @ bd45c <__cxa_atexit@plt+0xaf2a8> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str ip, [r5, #-8] │ │ │ │ + ldr r1, [r5] │ │ │ │ + sub r3, r2, #31 │ │ │ │ + str r3, [r5] │ │ │ │ + str r0, [r6, #4]! │ │ │ │ + str sl, [r6, #36] @ 0x24 │ │ │ │ + str r1, [r6, #40] @ 0x28 │ │ │ │ + str r9, [r6, #44] @ 0x2c │ │ │ │ + mov r0, r6 │ │ │ │ + ldr r3, [pc, #116] @ bd460 <__cxa_atexit@plt+0xaf2ac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r0, #28]! │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str fp, [r6, #8] │ │ │ │ + ldr r0, [pc, #100] @ bd464 <__cxa_atexit@plt+0xaf2b0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + add r3, r6, #12 │ │ │ │ + stm r3, {r0, r1, r6, r8} │ │ │ │ + mov r5, lr │ │ │ │ + mov r6, r2 │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 3c20cc <__cxa_atexit@plt+0x3b3f18> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ c874c <__cxa_atexit@plt+0xba598> │ │ │ │ + mov r2, r6 │ │ │ │ + b bd438 <__cxa_atexit@plt+0xaf284> │ │ │ │ + mov r7, #48 @ 0x30 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ bd454 <__cxa_atexit@plt+0xaf2a0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r4, #-8] │ │ │ │ + mov r5, r0 │ │ │ │ + mov r6, r2 │ │ │ │ + mov sl, r1 │ │ │ │ + bx r3 │ │ │ │ + rsbseq r1, r8, #248, 18 @ 0x3e0000 │ │ │ │ + @ instruction: 0xfffffd68 │ │ │ │ + addseq sp, r3, #76, 10 @ 0x13000000 │ │ │ │ + @ instruction: 0xfffffe0c │ │ │ │ + @ instruction: 0xfffffd50 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi bd4b8 <__cxa_atexit@plt+0xaf304> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc bd4c0 <__cxa_atexit@plt+0xaf30c> │ │ │ │ + ldr r1, [pc, #64] @ bd4dc <__cxa_atexit@plt+0xaf328> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #60] @ bd4e0 <__cxa_atexit@plt+0xaf32c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + str r8, [r3, #4] │ │ │ │ + mov r5, r2 │ │ │ │ + b 183488c <__cxa_atexit@plt+0x18266d8> │ │ │ │ + mov r6, r3 │ │ │ │ + b bd4c8 <__cxa_atexit@plt+0xaf314> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ bd4d8 <__cxa_atexit@plt+0xaf324> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - rsbseq r9, r7, #156, 6 @ 0x70000002 │ │ │ │ - rsbseq r9, r7, #180, 6 @ 0xd0000002 │ │ │ │ - @ instruction: 0xfffffbf8 │ │ │ │ - rsbseq r8, r7, #188, 22 @ 0x2f000 │ │ │ │ - rsbseq r8, r7, #172, 22 @ 0x2b000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r1, r8, #112, 18 @ 0x1c0000 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ c877c <__cxa_atexit@plt+0xba5c8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc bd52c <__cxa_atexit@plt+0xaf378> │ │ │ │ + ldr lr, [pc, #48] @ bd538 <__cxa_atexit@plt+0xaf384> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r1, [pc, #40] @ bd53c <__cxa_atexit@plt+0xaf388> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - addseq r1, r3, #212, 28 @ 0xd40 │ │ │ │ - rsbseq r9, r7, #84, 6 @ 0x50000001 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + rsbseq r1, r8, #52, 18 @ 0xd0000 │ │ │ │ + addseq sp, r3, #164, 8 @ 0xa4000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c87d8 <__cxa_atexit@plt+0xba624> │ │ │ │ - ldr r7, [pc, #88] @ c87fc <__cxa_atexit@plt+0xba648> │ │ │ │ - add r7, pc, r7 │ │ │ │ + bhi bd570 <__cxa_atexit@plt+0xaf3bc> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c87e8 <__cxa_atexit@plt+0xba634> │ │ │ │ - ldr r3, [pc, #76] @ c8808 <__cxa_atexit@plt+0xba654> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #72] @ c880c <__cxa_atexit@plt+0xba658> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - ldr r0, [pc, #60] @ c8810 <__cxa_atexit@plt+0xba65c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r2, [pc, #24] @ bd578 <__cxa_atexit@plt+0xaf3c4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c2254 <__cxa_atexit@plt+0x3b40a0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ c8804 <__cxa_atexit@plt+0xba650> │ │ │ │ - add r7, pc, r7 │ │ │ │ + addseq sp, r3, #116 @ 0x74 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi bd5e4 <__cxa_atexit@plt+0xaf430> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc bd5f0 <__cxa_atexit@plt+0xaf43c> │ │ │ │ + add lr, r7, #3 │ │ │ │ + ldm lr, {sl, ip, lr} │ │ │ │ + ldr r9, [pc, #72] @ bd600 <__cxa_atexit@plt+0xaf44c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + sub r0, r6, #11 │ │ │ │ + ldr r1, [pc, #64] @ bd604 <__cxa_atexit@plt+0xaf450> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str r9, [r3, #4] │ │ │ │ + add r0, r3, #8 │ │ │ │ + stm r0, {r8, sl, ip} │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, lr │ │ │ │ + b 3c2114 <__cxa_atexit@plt+0x3b3f60> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ c8800 <__cxa_atexit@plt+0xba64c> │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffc0 │ │ │ │ - rsbseq r9, r7, #232, 4 @ 0x8000000e │ │ │ │ - rsbseq r9, r7, #0, 6 │ │ │ │ - @ instruction: 0xfffffb44 │ │ │ │ - rsbseq r8, r7, #8, 22 @ 0x2000 │ │ │ │ - rsbseq r8, r7, #248, 20 @ 0xf8000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + addseq sp, r3, #152, 4 @ 0x80000009 │ │ │ │ + addseq sp, r3, #112 @ 0x70 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c8848 <__cxa_atexit@plt+0xba694> │ │ │ │ - ldr r5, [pc, #36] @ c8858 <__cxa_atexit@plt+0xba6a4> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r9, [pc, #32] @ c885c <__cxa_atexit@plt+0xba6a8> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ - ldr r7, [pc, #16] @ c8860 <__cxa_atexit@plt+0xba6ac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r9 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r9, [r7, #6] │ │ │ │ + mov r7, r3 │ │ │ │ + b 3c2184 <__cxa_atexit@plt+0x3b3fd0> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi bd684 <__cxa_atexit@plt+0xaf4d0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc bd690 <__cxa_atexit@plt+0xaf4dc> │ │ │ │ + ldr r1, [pc, #72] @ bd6a0 <__cxa_atexit@plt+0xaf4ec> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #68] @ bd6a4 <__cxa_atexit@plt+0xaf4f0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + stmib r3, {r1, r5} │ │ │ │ + str r0, [r3, #12] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - rsbseq r9, r7, #180, 4 @ 0x4000000b │ │ │ │ - rsbseq r9, r7, #196, 4 @ 0x4000000c │ │ │ │ - rsbseq r9, r7, #152, 4 @ 0x80000009 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + addseq ip, r3, #116, 30 @ 0x1d0 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ c8888 <__cxa_atexit@plt+0xba6d4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r9, r7 │ │ │ │ - b 3efc98 <__cxa_atexit@plt+0x3e1ae4> │ │ │ │ - rsbseq r9, r7, #248, 2 @ 0x3e │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi c8988 <__cxa_atexit@plt+0xba7d4> │ │ │ │ - ldr r7, [pc, #236] @ c899c <__cxa_atexit@plt+0xba7e8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - ldr r7, [pc, #228] @ c89a0 <__cxa_atexit@plt+0xba7ec> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c8980 <__cxa_atexit@plt+0xba7cc> │ │ │ │ - ldr r3, [r4, #812] @ 0x32c │ │ │ │ - ldr r2, [r4, #820] @ 0x334 │ │ │ │ - ldr r1, [pc, #208] @ c89a4 <__cxa_atexit@plt+0xba7f0> │ │ │ │ + mov r0, sl │ │ │ │ + mov r3, r6 │ │ │ │ + sub sl, r5, #4 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi bd740 <__cxa_atexit@plt+0xaf58c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #48 @ 0x30 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc bd748 <__cxa_atexit@plt+0xaf594> │ │ │ │ + ldr r1, [pc, #136] @ bd768 <__cxa_atexit@plt+0xaf5b4> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [r3, #12] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r1, [r5] │ │ │ │ - str r5, [r0, #12] │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r2, #4] │ │ │ │ - ldr r5, [r2] │ │ │ │ - ldrd r0, [r3, #72] @ 0x48 │ │ │ │ - sub r6, r6, r5 │ │ │ │ - subs r0, r0, r6 │ │ │ │ - sbc r1, r1, #0 │ │ │ │ - strd r0, [r3, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - blx r7 │ │ │ │ - mov r7, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ c89a8 <__cxa_atexit@plt+0xba7f4> │ │ │ │ + ldr lr, [r5] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + sub ip, r6, #31 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str lr, [r3, #36] @ 0x24 │ │ │ │ + str r2, [r3, #40] @ 0x28 │ │ │ │ + str r0, [r3, #44] @ 0x2c │ │ │ │ + mov r1, r3 │ │ │ │ + ldr r0, [pc, #100] @ bd76c <__cxa_atexit@plt+0xaf5b8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r1, #28]! │ │ │ │ + ldr r0, [pc, #92] @ bd770 <__cxa_atexit@plt+0xaf5bc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + sub lr, r5, #4 │ │ │ │ + stm lr, {r0, r1, ip} │ │ │ │ + str r8, [r3, #8] │ │ │ │ + ldr r5, [pc, #76] @ bd774 <__cxa_atexit@plt+0xaf5c0> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r2, r3, r9} │ │ │ │ + mov r5, sl │ │ │ │ + mov r8, r9 │ │ │ │ + b 3c20cc <__cxa_atexit@plt+0x3b3f18> │ │ │ │ + mov r6, r3 │ │ │ │ + b bd750 <__cxa_atexit@plt+0xaf59c> │ │ │ │ + mov r7, #48 @ 0x30 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #12] @ bd764 <__cxa_atexit@plt+0xaf5b0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - addseq r2, r3, #116, 6 @ 0xd0000001 │ │ │ │ - @ instruction: 0x000001b4 │ │ │ │ - rsbseq r9, r7, #148, 2 @ 0x25 │ │ │ │ - rsbseq r9, r7, #96, 2 │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + mov sl, r0 │ │ │ │ + bx r1 │ │ │ │ + rsbseq r1, r8, #236, 12 @ 0xec00000 │ │ │ │ + @ instruction: 0xfffffe64 │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + addseq sp, r3, #248, 2 @ 0x3e │ │ │ │ + @ instruction: 0xfffffe5c │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r9 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3c1f54 <__cxa_atexit@plt+0x3b3da0> │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r4, [r4, #812] @ 0x32c │ │ │ │ - ldr r3, [pc, #180] @ c8a7c <__cxa_atexit@plt+0xba8c8> │ │ │ │ - add r3, pc, r3 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r1, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + sub r0, r5, #4 │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi bd84c <__cxa_atexit@plt+0xaf698> │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + ldr r8, [r7, #4] │ │ │ │ + sub lr, r5, #8 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi bd85c <__cxa_atexit@plt+0xaf6a8> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #48 @ 0x30 │ │ │ │ + cmp r3, r2 │ │ │ │ + bcc bd864 <__cxa_atexit@plt+0xaf6b0> │ │ │ │ + ldr r0, [pc, #176] @ bd88c <__cxa_atexit@plt+0xaf6d8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str fp, [sp] │ │ │ │ + mov fp, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r1 │ │ │ │ + ldr ip, [pc, #156] @ bd890 <__cxa_atexit@plt+0xaf6dc> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str ip, [r5, #-8] │ │ │ │ + ldr r1, [r5] │ │ │ │ + sub r3, r2, #31 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r4, [r4, #12] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r5, [r4, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r4, [r0, #820] @ 0x334 │ │ │ │ - ldr r4, [r4] │ │ │ │ - ldrd r2, [r5, #72] @ 0x48 │ │ │ │ - sub r6, r6, r4 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r3, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - blx r7 │ │ │ │ - mov r7, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - rsbseq r9, r7, #140 @ 0x8c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - cmp r7, #0 │ │ │ │ - beq c8ac8 <__cxa_atexit@plt+0xba914> │ │ │ │ - str r7, [r5] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc c8af8 <__cxa_atexit@plt+0xba944> │ │ │ │ - ldr r2, [pc, #124] @ c8b30 <__cxa_atexit@plt+0xba97c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ + str r0, [r6, #4]! │ │ │ │ + str sl, [r6, #36] @ 0x24 │ │ │ │ + str r1, [r6, #40] @ 0x28 │ │ │ │ + str r9, [r6, #44] @ 0x2c │ │ │ │ + mov r0, r6 │ │ │ │ + ldr r3, [pc, #116] @ bd894 <__cxa_atexit@plt+0xaf6e0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r0, #28]! │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str fp, [r6, #8] │ │ │ │ + ldr r0, [pc, #100] @ bd898 <__cxa_atexit@plt+0xaf6e4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + add r3, r6, #12 │ │ │ │ + stm r3, {r0, r1, r6, r8} │ │ │ │ + mov r5, lr │ │ │ │ + mov r6, r2 │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 3c20cc <__cxa_atexit@plt+0x3b3f18> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r1 │ │ │ │ bx r0 │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #4]! │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c8b14 <__cxa_atexit@plt+0xba960> │ │ │ │ - ldr r5, [pc, #84] @ c8b34 <__cxa_atexit@plt+0xba980> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r9, [pc, #80] @ c8b38 <__cxa_atexit@plt+0xba984> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r5, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, #0 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ - ldr r6, [pc, #40] @ c8b28 <__cxa_atexit@plt+0xba974> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ + mov r2, r6 │ │ │ │ + b bd86c <__cxa_atexit@plt+0xaf6b8> │ │ │ │ + mov r7, #48 @ 0x30 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ bd888 <__cxa_atexit@plt+0xaf6d4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r4, #-8] │ │ │ │ + mov r5, r0 │ │ │ │ + mov r6, r2 │ │ │ │ + mov sl, r1 │ │ │ │ + bx r3 │ │ │ │ + rsbseq r1, r8, #208, 10 @ 0x34000000 │ │ │ │ + @ instruction: 0xfffffd68 │ │ │ │ + addseq sp, r3, #24, 2 │ │ │ │ + @ instruction: 0xfffffe0c │ │ │ │ + @ instruction: 0xfffffd50 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi bd8ec <__cxa_atexit@plt+0xaf738> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc bd8f4 <__cxa_atexit@plt+0xaf740> │ │ │ │ + ldr r1, [pc, #64] @ bd910 <__cxa_atexit@plt+0xaf75c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #60] @ bd914 <__cxa_atexit@plt+0xaf760> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + str r8, [r3, #4] │ │ │ │ + mov r5, r2 │ │ │ │ + b 183ca44 <__cxa_atexit@plt+0x182e890> │ │ │ │ mov r6, r3 │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - ldr r7, [pc, #16] @ c8b2c <__cxa_atexit@plt+0xba978> │ │ │ │ + b bd8fc <__cxa_atexit@plt+0xaf748> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ bd90c <__cxa_atexit@plt+0xaf758> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq r8, r7, #248, 30 @ 0x3e0 │ │ │ │ - addseq r1, r3, #208, 22 @ 0x34000 │ │ │ │ - @ instruction: 0xfffffd8c │ │ │ │ - rsbseq r9, r7, #8 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + rsbseq r1, r8, #72, 10 @ 0x12000000 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc c8b78 <__cxa_atexit@plt+0xba9c4> │ │ │ │ + bcc bd960 <__cxa_atexit@plt+0xaf7ac> │ │ │ │ + ldr lr, [pc, #48] @ bd96c <__cxa_atexit@plt+0xaf7b8> │ │ │ │ + add lr, pc, lr │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #36] @ c8b90 <__cxa_atexit@plt+0xba9dc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ + ldr r1, [pc, #40] @ bd970 <__cxa_atexit@plt+0xaf7bc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ c8b94 <__cxa_atexit@plt+0xba9e0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - addseq r1, r3, #24, 22 @ 0x6000 │ │ │ │ - @ instruction: 0xffffffc0 │ │ │ │ - rsbseq r8, r7, #128, 30 @ 0x200 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + rsbseq r1, r8, #12, 10 @ 0x3000000 │ │ │ │ + addseq sp, r3, #112 @ 0x70 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - b c8898 <__cxa_atexit@plt+0xba6e4> │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r8 │ │ │ │ + ldr r3, [pc, #8] @ bd994 <__cxa_atexit@plt+0xaf7e0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + addseq sp, r3, #48 @ 0x30 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #36 @ 0x24 │ │ │ │ + mov r7, r8 │ │ │ │ + ldr r3, [pc, #8] @ bd9b8 <__cxa_atexit@plt+0xaf804> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + addseq sp, r3, #12 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r8 │ │ │ │ + ldr r3, [pc, #8] @ bd9dc <__cxa_atexit@plt+0xaf828> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + addseq ip, r3, #232, 30 @ 0x3a0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r8 │ │ │ │ + ldr r3, [pc, #8] @ bda00 <__cxa_atexit@plt+0xaf84c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + addseq ip, r3, #196, 30 @ 0x310 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r8 │ │ │ │ + ldr r3, [pc, #8] @ bda24 <__cxa_atexit@plt+0xaf870> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + addseq ip, r3, #160, 30 @ 0x280 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r8 │ │ │ │ + ldr r3, [pc, #8] @ bda48 <__cxa_atexit@plt+0xaf894> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + addseq ip, r3, #124, 30 @ 0x1f0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r8 │ │ │ │ + ldr r3, [pc, #8] @ bda6c <__cxa_atexit@plt+0xaf8b8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + addseq ip, r3, #88, 30 @ 0x160 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r8 │ │ │ │ + ldr r3, [pc, #8] @ bda90 <__cxa_atexit@plt+0xaf8dc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + addseq ip, r3, #52, 30 @ 0xd0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r8 │ │ │ │ + ldr r3, [pc, #8] @ bdab4 <__cxa_atexit@plt+0xaf900> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + addseq ip, r3, #16, 30 @ 0x40 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi bdb20 <__cxa_atexit@plt+0xaf96c> │ │ │ │ + ldr r7, [pc, #104] @ bdb44 <__cxa_atexit@plt+0xaf990> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + sub r7, r3, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi c8bd4 <__cxa_atexit@plt+0xbaa20> │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - mov r7, fp │ │ │ │ - b c8be8 <__cxa_atexit@plt+0xbaa34> │ │ │ │ - ldr r7, [pc, #8] @ c8be4 <__cxa_atexit@plt+0xbaa30> │ │ │ │ + bhi bdb34 <__cxa_atexit@plt+0xaf980> │ │ │ │ + ldr r3, [pc, #84] @ bdb48 <__cxa_atexit@plt+0xaf994> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq bdb10 <__cxa_atexit@plt+0xaf95c> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ bdb50 <__cxa_atexit@plt+0xaf99c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rsbseq r8, r7, #96, 30 @ 0x180 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne c8c10 <__cxa_atexit@plt+0xbaa5c> │ │ │ │ - ldr r7, [pc, #92] @ c8c60 <__cxa_atexit@plt+0xbaaac> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r8, [r7, #15] │ │ │ │ - ldr lr, [pc, #52] @ c8c5c <__cxa_atexit@plt+0xbaaa8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr r0, [r3, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r3} │ │ │ │ - str lr, [r5, #-20]! @ 0xffffffec │ │ │ │ - tst r7, #3 │ │ │ │ - beq c8c54 <__cxa_atexit@plt+0xbaaa0> │ │ │ │ - b c8c6c <__cxa_atexit@plt+0xbaab8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #16] @ bdb4c <__cxa_atexit@plt+0xaf998> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - addseq r1, r3, #208, 18 @ 0x340000 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + @ instruction: 0xffffe544 │ │ │ │ + rsbseq r1, r8, #20, 4 @ 0x40000001 │ │ │ │ + rsbseq r1, r8, #0, 8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne c8cd4 <__cxa_atexit@plt+0xbab20> │ │ │ │ - ldr r2, [r3, #2] │ │ │ │ - ldr r1, [pc, #284] @ c8da8 <__cxa_atexit@plt+0xbabf4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r2, [r5] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b a97550 <__cxa_atexit@plt+0xa8939c> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq c8cfc <__cxa_atexit@plt+0xbab48> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne c8d64 <__cxa_atexit@plt+0xbabb0> │ │ │ │ - ldr r2, [pc, #248] @ c8dac <__cxa_atexit@plt+0xbabf8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c8cfc <__cxa_atexit@plt+0xbab48> │ │ │ │ - mov r5, r3 │ │ │ │ - b c8e14 <__cxa_atexit@plt+0xbac60> │ │ │ │ - ldr r3, [pc, #188] @ c8d98 <__cxa_atexit@plt+0xbabe4> │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi bdbd0 <__cxa_atexit@plt+0xafa1c> │ │ │ │ + ldr r7, [pc, #104] @ bdbf4 <__cxa_atexit@plt+0xafa40> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + sub r7, r3, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi bdbe4 <__cxa_atexit@plt+0xafa30> │ │ │ │ + ldr r3, [pc, #84] @ bdbf8 <__cxa_atexit@plt+0xafa44> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq c8d08 <__cxa_atexit@plt+0xbab54> │ │ │ │ - cmp r3, #0 │ │ │ │ - bne c8d20 <__cxa_atexit@plt+0xbab6c> │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq bdbc0 <__cxa_atexit@plt+0xafa0c> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #148] @ c8da4 <__cxa_atexit@plt+0xbabf0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - b c8d70 <__cxa_atexit@plt+0xbabbc> │ │ │ │ - ldr r7, [pc, #116] @ c8d9c <__cxa_atexit@plt+0xbabe8> │ │ │ │ + ldr r7, [pc, #40] @ bdc00 <__cxa_atexit@plt+0xafa4c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - str r7, [r5] │ │ │ │ - ands r2, r3, #3 │ │ │ │ - beq c8d7c <__cxa_atexit@plt+0xbabc8> │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - cmp r2, #3 │ │ │ │ - beq c8d88 <__cxa_atexit@plt+0xbabd4> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #80] @ c8da0 <__cxa_atexit@plt+0xbabec> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c8cf4 <__cxa_atexit@plt+0xbab40> │ │ │ │ - b c90a0 <__cxa_atexit@plt+0xbaeec> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r7, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - mov r7, fp │ │ │ │ - b c8be8 <__cxa_atexit@plt+0xbaa34> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b c8d48 <__cxa_atexit@plt+0xbab94> │ │ │ │ - andeq r0, r0, r0, asr #5 │ │ │ │ - andeq r0, r0, ip, lsl r3 │ │ │ │ - andeq r0, r0, ip, asr #6 │ │ │ │ - addseq r1, r3, #196, 16 @ 0xc40000 │ │ │ │ - andeq r0, r0, r8, lsr #2 │ │ │ │ - andeq r0, r0, ip, asr r1 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne c8de8 <__cxa_atexit@plt+0xbac34> │ │ │ │ - ldr r3, [pc, #60] @ c8e08 <__cxa_atexit@plt+0xbac54> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c8e00 <__cxa_atexit@plt+0xbac4c> │ │ │ │ - b c8e14 <__cxa_atexit@plt+0xbac60> │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r7, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - mov r7, fp │ │ │ │ - b c8be8 <__cxa_atexit@plt+0xbaa34> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #16] @ bdbfc <__cxa_atexit@plt+0xafa48> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + @ instruction: 0xffffe494 │ │ │ │ + rsbseq r1, r8, #100, 2 │ │ │ │ + rsbseq r1, r8, #84, 6 @ 0x50000001 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #188] @ c8ed8 <__cxa_atexit@plt+0xbad24> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq c8e88 <__cxa_atexit@plt+0xbacd4> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - cmp r3, r7 │ │ │ │ - bne c8e90 <__cxa_atexit@plt+0xbacdc> │ │ │ │ - ldr r7, [pc, #152] @ c8edc <__cxa_atexit@plt+0xbad28> │ │ │ │ - add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b a97148 <__cxa_atexit@plt+0xa88f94> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - ldr r2, [r3, #24] │ │ │ │ - ands r1, r2, #3 │ │ │ │ - beq c8eac <__cxa_atexit@plt+0xbacf8> │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - cmp r1, #3 │ │ │ │ - beq c8ec8 <__cxa_atexit@plt+0xbad14> │ │ │ │ - sub r2, r1, #1 │ │ │ │ - ldr r1, [pc, #112] @ c8ee0 <__cxa_atexit@plt+0xbad2c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r2, [r5, #20] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c8ebc <__cxa_atexit@plt+0xbad08> │ │ │ │ - mov r5, r3 │ │ │ │ - b c90a0 <__cxa_atexit@plt+0xbaeec> │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi bdc80 <__cxa_atexit@plt+0xafacc> │ │ │ │ + ldr r7, [pc, #104] @ bdca4 <__cxa_atexit@plt+0xafaf0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + sub r7, r3, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi bdc94 <__cxa_atexit@plt+0xafae0> │ │ │ │ + ldr r3, [pc, #84] @ bdca8 <__cxa_atexit@plt+0xafaf4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq bdc70 <__cxa_atexit@plt+0xafabc> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r7, [r5, #24]! │ │ │ │ - ldrgt r7, [r5, #-12] │ │ │ │ - ldrle r7, [r5, #-16] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - mov r7, fp │ │ │ │ - b c8be8 <__cxa_atexit@plt+0xbaa34> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - bic r2, r2, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - b c8e68 <__cxa_atexit@plt+0xbacb4> │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - andeq r0, r0, r0, lsl #4 │ │ │ │ - andeq r0, r0, ip, lsr #4 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - cmp r3, r7 │ │ │ │ - bne c8f48 <__cxa_atexit@plt+0xbad94> │ │ │ │ - ldr r7, [pc, #140] @ c8f90 <__cxa_atexit@plt+0xbaddc> │ │ │ │ + ldr r7, [pc, #40] @ bdcb0 <__cxa_atexit@plt+0xafafc> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - ldr r2, [r3, #24] │ │ │ │ - ands r1, r2, #3 │ │ │ │ - beq c8f64 <__cxa_atexit@plt+0xbadb0> │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - cmp r1, #3 │ │ │ │ - beq c8f80 <__cxa_atexit@plt+0xbadcc> │ │ │ │ - sub r2, r1, #1 │ │ │ │ - ldr r1, [pc, #100] @ c8f94 <__cxa_atexit@plt+0xbade0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r2, [r5, #20] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c8f74 <__cxa_atexit@plt+0xbadc0> │ │ │ │ - mov r5, r3 │ │ │ │ - b c90a0 <__cxa_atexit@plt+0xbaeec> │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r7, [r5, #24]! │ │ │ │ - ldrgt r7, [r5, #-12] │ │ │ │ - ldrle r7, [r5, #-16] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - mov r7, fp │ │ │ │ - b c8be8 <__cxa_atexit@plt+0xbaa34> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bic r2, r2, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - b c8f28 <__cxa_atexit@plt+0xbad74> │ │ │ │ - andeq r0, r0, r0, asr #2 │ │ │ │ - andeq r0, r0, ip, ror #2 │ │ │ │ - andeq r0, r0, r7, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne c8fcc <__cxa_atexit@plt+0xbae18> │ │ │ │ - ldr r7, [pc, #136] @ c903c <__cxa_atexit@plt+0xbae88> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - mov r7, fp │ │ │ │ - b c8be8 <__cxa_atexit@plt+0xbaa34> │ │ │ │ - ldr r7, [pc, #96] @ c9034 <__cxa_atexit@plt+0xbae80> │ │ │ │ + ldr r7, [pc, #16] @ bdcac <__cxa_atexit@plt+0xafaf8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - str r7, [r5] │ │ │ │ - ands r2, r3, #3 │ │ │ │ - beq c9010 <__cxa_atexit@plt+0xbae5c> │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - cmp r2, #3 │ │ │ │ - beq c9024 <__cxa_atexit@plt+0xbae70> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #60] @ c9038 <__cxa_atexit@plt+0xbae84> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c901c <__cxa_atexit@plt+0xbae68> │ │ │ │ - b c90a0 <__cxa_atexit@plt+0xbaeec> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b c8ff4 <__cxa_atexit@plt+0xbae40> │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - addseq r1, r3, #32, 12 @ 0x2000000 │ │ │ │ - andeq r0, r0, r7, lsl #1 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + @ instruction: 0xffffe3e4 │ │ │ │ + rsbseq r1, r8, #180 @ 0xb4 │ │ │ │ + rsbseq r1, r8, #168, 4 @ 0x8000000a │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq c9084 <__cxa_atexit@plt+0xbaed0> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #44] @ c9094 <__cxa_atexit@plt+0xbaee0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c907c <__cxa_atexit@plt+0xbaec8> │ │ │ │ - b c90a0 <__cxa_atexit@plt+0xbaeec> │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b a96aec <__cxa_atexit@plt+0xa88938> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi bdd30 <__cxa_atexit@plt+0xafb7c> │ │ │ │ + ldr r7, [pc, #104] @ bdd54 <__cxa_atexit@plt+0xafba0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + sub r7, r3, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi bdd44 <__cxa_atexit@plt+0xafb90> │ │ │ │ + ldr r3, [pc, #84] @ bdd58 <__cxa_atexit@plt+0xafba4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq bdd20 <__cxa_atexit@plt+0xafb6c> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b c9060 <__cxa_atexit@plt+0xbaeac> │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r7, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #3 │ │ │ │ - beq c9118 <__cxa_atexit@plt+0xbaf64> │ │ │ │ - sub r7, r3, #1 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc c9128 <__cxa_atexit@plt+0xbaf74> │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - cmp r2, r7 │ │ │ │ - bge c90d8 <__cxa_atexit@plt+0xbaf24> │ │ │ │ - add r3, r5, #4 │ │ │ │ - b c9100 <__cxa_atexit@plt+0xbaf4c> │ │ │ │ - bne c90fc <__cxa_atexit@plt+0xbaf48> │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #88] @ c9144 <__cxa_atexit@plt+0xbaf90> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - add r3, r5, #8 │ │ │ │ - add r7, r5, #20 │ │ │ │ - ldr r3, [r3] │ │ │ │ - str r3, [r5, #28] │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, fp │ │ │ │ - b c8be8 <__cxa_atexit@plt+0xbaa34> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b c90b0 <__cxa_atexit@plt+0xbaefc> │ │ │ │ - ldr r6, [pc, #24] @ c9148 <__cxa_atexit@plt+0xbaf94> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - addseq r1, r3, #236, 8 @ 0xec000000 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r7, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc c91bc <__cxa_atexit@plt+0xbb008> │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - cmp r2, r7 │ │ │ │ - bge c917c <__cxa_atexit@plt+0xbafc8> │ │ │ │ - add r3, r5, #4 │ │ │ │ - b c91a4 <__cxa_atexit@plt+0xbaff0> │ │ │ │ - bne c91a0 <__cxa_atexit@plt+0xbafec> │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #72] @ c91d8 <__cxa_atexit@plt+0xbb024> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - add r3, r5, #8 │ │ │ │ - add r7, r5, #20 │ │ │ │ - ldr r3, [r3] │ │ │ │ - str r3, [r5, #28] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, fp │ │ │ │ - b c8be8 <__cxa_atexit@plt+0xbaa34> │ │ │ │ - ldr r6, [pc, #24] @ c91dc <__cxa_atexit@plt+0xbb028> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - addseq r1, r3, #72, 8 @ 0x48000000 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - rsbseq r8, r7, #108, 18 @ 0x1b0000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - mov r8, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi c925c <__cxa_atexit@plt+0xbb0a8> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq c9250 <__cxa_atexit@plt+0xbb09c> │ │ │ │ - ldr r3, [pc, #104] @ c9280 <__cxa_atexit@plt+0xbb0cc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r8, #-8] │ │ │ │ - str r0, [r8, #-4] │ │ │ │ - sub r3, r8, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c9268 <__cxa_atexit@plt+0xbb0b4> │ │ │ │ - ldr r5, [pc, #88] @ c928c <__cxa_atexit@plt+0xbb0d8> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r8, [pc, #84] @ c9290 <__cxa_atexit@plt+0xbb0dc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #80] @ c9294 <__cxa_atexit@plt+0xbb0e0> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r5, [r3] │ │ │ │ + ldr r7, [pc, #40] @ bdd60 <__cxa_atexit@plt+0xafbac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3efb00 <__cxa_atexit@plt+0x3e194c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ c9284 <__cxa_atexit@plt+0xbb0d0> │ │ │ │ + ldr r7, [pc, #16] @ bdd5c <__cxa_atexit@plt+0xafba8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #16] @ c9288 <__cxa_atexit@plt+0xbb0d4> │ │ │ │ - add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - addseq r1, r3, #180, 6 @ 0xd0000002 │ │ │ │ - rsbseq r8, r7, #164, 16 @ 0xa40000 │ │ │ │ - rsbseq r8, r7, #200, 16 @ 0xc80000 │ │ │ │ - @ instruction: 0xfffff638 │ │ │ │ - rsbseq r8, r7, #4, 18 @ 0x10000 │ │ │ │ - rsbseq r8, r7, #172, 16 @ 0xac0000 │ │ │ │ - rsbseq r7, r7, #184, 30 @ 0x2e0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r6 │ │ │ │ - sub lr, r5, #28 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi c933c <__cxa_atexit@plt+0xbb188> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc c9348 <__cxa_atexit@plt+0xbb194> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #136] @ c9358 <__cxa_atexit@plt+0xbb1a4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r9, [r7, #16] │ │ │ │ - ldr r7, [r7, #20] │ │ │ │ - ldr r8, [pc, #112] @ c935c <__cxa_atexit@plt+0xbb1a8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - sub r3, r6, #7 │ │ │ │ - ldr sl, [pc, #104] @ c9360 <__cxa_atexit@plt+0xbb1ac> │ │ │ │ - add sl, pc, sl │ │ │ │ - str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str sl, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r8, [r2, #4] │ │ │ │ - str r1, [r2, #8] │ │ │ │ - str r0, [r2, #12] │ │ │ │ - sub r2, r5, #20 │ │ │ │ - stm r2, {r0, r1, r9} │ │ │ │ - tst r7, #3 │ │ │ │ - beq c9330 <__cxa_atexit@plt+0xbb17c> │ │ │ │ - ldr r9, [r5, #-16]! │ │ │ │ - ldmdb r5, {r8, sl} │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - b c6228 <__cxa_atexit@plt+0xb8074> │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + @ instruction: 0xffffe334 │ │ │ │ + rsbseq r1, r8, #4 │ │ │ │ + rsbseq r1, r8, #252, 2 @ 0x3f │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b a95ee8 <__cxa_atexit@plt+0xa87d34> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi bdde0 <__cxa_atexit@plt+0xafc2c> │ │ │ │ + ldr r7, [pc, #104] @ bde04 <__cxa_atexit@plt+0xafc50> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + sub r7, r3, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi bddf4 <__cxa_atexit@plt+0xafc40> │ │ │ │ + ldr r3, [pc, #84] @ bde08 <__cxa_atexit@plt+0xafc54> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq bddd0 <__cxa_atexit@plt+0xafc1c> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, lr │ │ │ │ - bx r0 │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - addseq r1, r3, #228, 4 @ 0x4000000e │ │ │ │ - addseq r1, r3, #76, 18 @ 0x130000 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - rsbseq r7, r7, #236, 28 @ 0xec0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #12]! │ │ │ │ - ldmdb r5, {r8, sl} │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - b c6228 <__cxa_atexit@plt+0xb8074> │ │ │ │ - rsbseq r7, r7, #220, 28 @ 0xdc0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c93e8 <__cxa_atexit@plt+0xbb234> │ │ │ │ - ldr lr, [pc, #76] @ c93f0 <__cxa_atexit@plt+0xbb23c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr sl, [r7, #16] │ │ │ │ - ldr r2, [pc, #60] @ c93f4 <__cxa_atexit@plt+0xbb240> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - stmdb r5, {r0, r1, r2, r7} │ │ │ │ - tst sl, #3 │ │ │ │ - beq c93d8 <__cxa_atexit@plt+0xbb224> │ │ │ │ - ldr r9, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - b c6c18 <__cxa_atexit@plt+0xb8a64> │ │ │ │ - ldr r0, [sl] │ │ │ │ + ldr r7, [pc, #40] @ bde10 <__cxa_atexit@plt+0xafc5c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #16] @ bde0c <__cxa_atexit@plt+0xafc58> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - addseq r1, r3, #252, 2 @ 0x3f │ │ │ │ - rsbseq r7, r7, #104, 28 @ 0x680 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov sl, r7 │ │ │ │ - b c6c18 <__cxa_atexit@plt+0xb8a64> │ │ │ │ - rsbseq r8, r7, #144, 14 @ 0x2400000 │ │ │ │ - andeq r0, r5, r8, lsl r0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + @ instruction: 0xffffe284 │ │ │ │ + rsbseq r0, r8, #84, 30 @ 0x150 │ │ │ │ + rsbseq r1, r8, #80, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c9460 <__cxa_atexit@plt+0xbb2ac> │ │ │ │ - ldr r7, [pc, #52] @ c9470 <__cxa_atexit@plt+0xbb2bc> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b a965cc <__cxa_atexit@plt+0xa88418> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi bde90 <__cxa_atexit@plt+0xafcdc> │ │ │ │ + ldr r7, [pc, #104] @ bdeb4 <__cxa_atexit@plt+0xafd00> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - stmib r5, {r8, r9, sl} │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + sub r7, r3, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi bdea4 <__cxa_atexit@plt+0xafcf0> │ │ │ │ + ldr r3, [pc, #84] @ bdeb8 <__cxa_atexit@plt+0xafd04> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq c9454 <__cxa_atexit@plt+0xbb2a0> │ │ │ │ - mov r7, r8 │ │ │ │ - b c9484 <__cxa_atexit@plt+0xbb2d0> │ │ │ │ + beq bde80 <__cxa_atexit@plt+0xafccc> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ c9474 <__cxa_atexit@plt+0xbb2c0> │ │ │ │ + ldr r7, [pc, #40] @ bdec0 <__cxa_atexit@plt+0xafd0c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsbseq r8, r7, #92, 14 @ 0x1700000 │ │ │ │ - rsbseq r8, r7, #52, 14 @ 0xd00000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - sub r7, r7, #21 │ │ │ │ - cmp r7, #2 │ │ │ │ - bcs c94cc <__cxa_atexit@plt+0xbb318> │ │ │ │ - ldr r7, [pc, #276] @ c95b8 <__cxa_atexit@plt+0xbb404> │ │ │ │ + ldr r7, [pc, #16] @ bdebc <__cxa_atexit@plt+0xafd08> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #272] @ c95bc <__cxa_atexit@plt+0xbb408> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #268] @ c95c0 <__cxa_atexit@plt+0xbb40c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #252] @ c95c4 <__cxa_atexit@plt+0xbb410> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #216] @ c95ac <__cxa_atexit@plt+0xbb3f8> │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + @ instruction: 0xffffe1d4 │ │ │ │ + rsbseq r0, r8, #164, 28 @ 0xa40 │ │ │ │ + rsbseq r1, r8, #164 @ 0xa4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b a9538c <__cxa_atexit@plt+0xa871d8> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi bdf40 <__cxa_atexit@plt+0xafd8c> │ │ │ │ + ldr r7, [pc, #108] @ bdf68 <__cxa_atexit@plt+0xafdb4> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #208] @ c95b0 <__cxa_atexit@plt+0xbb3fc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c95a4 <__cxa_atexit@plt+0xbb3f0> │ │ │ │ - ldr r3, [r4, #812] @ 0x32c │ │ │ │ - ldr r2, [r4, #820] @ 0x334 │ │ │ │ - ldr r1, [pc, #188] @ c95b4 <__cxa_atexit@plt+0xbb400> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r3, #12] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r1, [r5] │ │ │ │ - str r5, [r0, #12] │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r2, #4] │ │ │ │ - ldr r5, [r2] │ │ │ │ - ldrd r0, [r3, #72] @ 0x48 │ │ │ │ - sub r6, r6, r5 │ │ │ │ - subs r0, r0, r6 │ │ │ │ - sbc r1, r1, #0 │ │ │ │ - strd r0, [r3, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - blx r7 │ │ │ │ - mov r7, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi bdf54 <__cxa_atexit@plt+0xafda0> │ │ │ │ + ldr r3, [pc, #88] @ bdf6c <__cxa_atexit@plt+0xafdb8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r9, #3 │ │ │ │ + beq bdf30 <__cxa_atexit@plt+0xafd7c> │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - addseq r1, r3, #80, 14 @ 0x1400000 │ │ │ │ - andeq r0, r0, ip, lsr #3 │ │ │ │ - rsbseq r7, r7, #24, 28 @ 0x180 │ │ │ │ - andeq r0, r0, ip, ror #6 │ │ │ │ - addseq r1, r3, #32, 2 │ │ │ │ - rsbseq r7, r7, #244, 26 @ 0x3d00 │ │ │ │ - rsbseq r8, r7, #212, 10 @ 0x35000000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r4, [r4, #812] @ 0x32c │ │ │ │ - ldr r3, [pc, #180] @ c9698 <__cxa_atexit@plt+0xbb4e4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r4, [r4, #12] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r5, [r4, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r4, [r0, #820] @ 0x334 │ │ │ │ - ldr r4, [r4] │ │ │ │ - ldrd r2, [r5, #72] @ 0x48 │ │ │ │ - sub r6, r6, r4 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r3, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - blx r7 │ │ │ │ - mov r7, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - rsbseq r8, r7, #0, 10 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - cmp r7, #0 │ │ │ │ - beq c9724 <__cxa_atexit@plt+0xbb570> │ │ │ │ - str r7, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc c9734 <__cxa_atexit@plt+0xbb580> │ │ │ │ - ldr r7, [pc, #128] @ c9758 <__cxa_atexit@plt+0xbb5a4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [pc, #124] @ c975c <__cxa_atexit@plt+0xbb5a8> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #120] @ c9760 <__cxa_atexit@plt+0xbb5ac> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #116] @ c9764 <__cxa_atexit@plt+0xbb5b0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r3] │ │ │ │ - sub r1, r2, #2 │ │ │ │ - sub sl, r2, #11 │ │ │ │ - str r9, [r3, #-4] │ │ │ │ - str r1, [r3] │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str sl, [r6, #16] │ │ │ │ - ldr r0, [pc, #76] @ c9768 <__cxa_atexit@plt+0xbb5b4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ c9754 <__cxa_atexit@plt+0xbb5a0> │ │ │ │ + ldr r7, [pc, #44] @ bdf74 <__cxa_atexit@plt+0xafdc0> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r3, #20 │ │ │ │ - b 3efb28 <__cxa_atexit@plt+0x3e1974> │ │ │ │ - ldr r6, [pc, #20] @ c9750 <__cxa_atexit@plt+0xbb59c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - rsbseq r8, r7, #56, 8 @ 0x38000000 │ │ │ │ - rsbseq r7, r7, #228, 22 @ 0x39000 │ │ │ │ - andeq r0, r0, r8, lsr r1 │ │ │ │ - addseq r0, r3, #156, 30 @ 0x270 │ │ │ │ - addseq r0, r3, #232, 28 @ 0xe80 │ │ │ │ - rsbseq r7, r7, #160, 22 @ 0x28000 │ │ │ │ - rsbseq r8, r7, #32, 8 @ 0x20000000 │ │ │ │ - andeq r0, r0, r5, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c97e0 <__cxa_atexit@plt+0xbb62c> │ │ │ │ - ldr r7, [pc, #96] @ c97f8 <__cxa_atexit@plt+0xbb644> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ bdf70 <__cxa_atexit@plt+0xafdbc> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r9, [pc, #92] @ c97fc <__cxa_atexit@plt+0xbb648> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #88] @ c9800 <__cxa_atexit@plt+0xbb64c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #84] @ c9804 <__cxa_atexit@plt+0xbb650> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - sub r1, r6, #2 │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r9, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - ldr r0, [pc, #44] @ c9808 <__cxa_atexit@plt+0xbb654> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #36] @ c980c <__cxa_atexit@plt+0xbb658> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - rsbseq r7, r7, #36, 22 @ 0x9000 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - addseq r0, r3, #220, 28 @ 0xdc0 │ │ │ │ - addseq r0, r3, #40, 28 @ 0x280 │ │ │ │ - rsbseq r7, r7, #224, 20 @ 0xe0000 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - rsbseq r8, r7, #124, 6 @ 0xf0000001 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [pc, #96] @ c9888 <__cxa_atexit@plt+0xbb6d4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #0 │ │ │ │ - ldr sl, [r7, #4] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - str r3, [r5] │ │ │ │ - tst sl, #3 │ │ │ │ - beq c986c <__cxa_atexit@plt+0xbb6b8> │ │ │ │ - ldr r7, [pc, #68] @ c988c <__cxa_atexit@plt+0xbb6d8> │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0xffffe124 │ │ │ │ + rsbseq r0, r8, #244, 26 @ 0x3d00 │ │ │ │ + rsbseq r0, r8, #248, 30 @ 0x3e0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, r7 │ │ │ │ + b a9416c <__cxa_atexit@plt+0xa85fb8> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi bdff8 <__cxa_atexit@plt+0xafe44> │ │ │ │ + ldr r7, [pc, #108] @ be020 <__cxa_atexit@plt+0xafe6c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldmib r5, {r8, r9} │ │ │ │ - str r7, [r5] │ │ │ │ - sub r7, r5, #36 @ 0x24 │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ + sub r7, r3, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi c9878 <__cxa_atexit@plt+0xbb6c4> │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - mov r7, fp │ │ │ │ - b c8be8 <__cxa_atexit@plt+0xbaa34> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + bhi be00c <__cxa_atexit@plt+0xafe58> │ │ │ │ + ldr r3, [pc, #88] @ be024 <__cxa_atexit@plt+0xafe70> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r9, #3 │ │ │ │ + beq bdfe8 <__cxa_atexit@plt+0xafe34> │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ c9890 <__cxa_atexit@plt+0xbb6dc> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ be02c <__cxa_atexit@plt+0xafe78> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - rsbseq r8, r7, #188, 4 @ 0xc000000b │ │ │ │ - rsbseq r8, r7, #248, 4 @ 0x8000000f │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r7, [pc, #52] @ c98e0 <__cxa_atexit@plt+0xbb72c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldmib r5, {r8, r9} │ │ │ │ - str r7, [r5] │ │ │ │ - sub r7, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c98d0 <__cxa_atexit@plt+0xbb71c> │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - mov r7, fp │ │ │ │ - b c8be8 <__cxa_atexit@plt+0xbaa34> │ │ │ │ - ldr r7, [pc, #12] @ c98e4 <__cxa_atexit@plt+0xbb730> │ │ │ │ + ldr r7, [pc, #20] @ be028 <__cxa_atexit@plt+0xafe74> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsbseq r8, r7, #100, 4 @ 0x40000006 │ │ │ │ - rsbseq r8, r7, #164, 4 @ 0x4000000a │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne c9940 <__cxa_atexit@plt+0xbb78c> │ │ │ │ - ldr r3, [pc, #168] @ c99b0 <__cxa_atexit@plt+0xbb7fc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7], #-12 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0xffffe06c │ │ │ │ + rsbseq r0, r8, #60, 26 @ 0xf00 │ │ │ │ + rsbseq r0, r8, #68, 30 @ 0x110 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, r7 │ │ │ │ + b a947f4 <__cxa_atexit@plt+0xa86640> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi be0b0 <__cxa_atexit@plt+0xafefc> │ │ │ │ + ldr r7, [pc, #108] @ be0d8 <__cxa_atexit@plt+0xaff24> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ + sub r7, r3, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi c9998 <__cxa_atexit@plt+0xbb7e4> │ │ │ │ - ldr r3, [pc, #152] @ c99bc <__cxa_atexit@plt+0xbb808> │ │ │ │ + bhi be0c4 <__cxa_atexit@plt+0xaff10> │ │ │ │ + ldr r3, [pc, #88] @ be0dc <__cxa_atexit@plt+0xaff28> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #148] @ c99c0 <__cxa_atexit@plt+0xbb80c> │ │ │ │ + str r3, [r7] │ │ │ │ + tst r9, #3 │ │ │ │ + beq be0a0 <__cxa_atexit@plt+0xafeec> │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ be0e4 <__cxa_atexit@plt+0xaff30> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - ldr r0, [pc, #136] @ c99c4 <__cxa_atexit@plt+0xbb810> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #96] @ c99a8 <__cxa_atexit@plt+0xbb7f4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq c9978 <__cxa_atexit@plt+0xbb7c4> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne c9980 <__cxa_atexit@plt+0xbb7cc> │ │ │ │ - ldr r3, [pc, #68] @ c99ac <__cxa_atexit@plt+0xbb7f8> │ │ │ │ + ldr r7, [pc, #20] @ be0e0 <__cxa_atexit@plt+0xaff2c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0xffffdfb4 │ │ │ │ + rsbseq r0, r8, #132, 24 @ 0x8400 │ │ │ │ + rsbseq r0, r8, #144, 28 @ 0x900 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, r7 │ │ │ │ + b a933d4 <__cxa_atexit@plt+0xa85220> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi be168 <__cxa_atexit@plt+0xaffb4> │ │ │ │ + ldr r7, [pc, #108] @ be190 <__cxa_atexit@plt+0xaffdc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi be17c <__cxa_atexit@plt+0xaffc8> │ │ │ │ + ldr r3, [pc, #88] @ be194 <__cxa_atexit@plt+0xaffe0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3efae8 <__cxa_atexit@plt+0x3e1934> │ │ │ │ + str r3, [r7] │ │ │ │ + tst r9, #3 │ │ │ │ + beq be158 <__cxa_atexit@plt+0xaffa4> │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ c99b8 <__cxa_atexit@plt+0xbb804> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #24 │ │ │ │ - b 3efae8 <__cxa_atexit@plt+0x3e1934> │ │ │ │ - ldr r7, [pc, #20] @ c99b4 <__cxa_atexit@plt+0xbb800> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ be19c <__cxa_atexit@plt+0xaffe8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #3 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - rsbseq r8, r7, #56, 2 │ │ │ │ - addseq r1, r3, #192, 4 │ │ │ │ - @ instruction: 0xffffe9dc │ │ │ │ - rsbseq r7, r7, #160, 18 @ 0x280000 │ │ │ │ - rsbseq r7, r7, #144, 18 @ 0x240000 │ │ │ │ - rsbseq r8, r7, #180, 2 @ 0x2d │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ c99f4 <__cxa_atexit@plt+0xbb840> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #20] @ c99f8 <__cxa_atexit@plt+0xbb844> │ │ │ │ + ldr r7, [pc, #20] @ be198 <__cxa_atexit@plt+0xaffe4> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r0, [pc, #12] @ c99fc <__cxa_atexit@plt+0xbb848> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsbseq r7, r7, #216, 16 @ 0xd80000 │ │ │ │ - rsbseq r7, r7, #204, 16 @ 0xcc0000 │ │ │ │ - rsbseq r8, r7, #124, 2 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0xffffdefc │ │ │ │ + rsbseq r0, r8, #204, 22 @ 0x33000 │ │ │ │ + rsbseq r0, r8, #220, 26 @ 0x3700 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, r7 │ │ │ │ + b a93ae4 <__cxa_atexit@plt+0xa85930> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi be1ec <__cxa_atexit@plt+0xb0038> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ be1f4 <__cxa_atexit@plt+0xb0040> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + addseq ip, r3, #248, 6 @ 0xe0000003 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi be22c <__cxa_atexit@plt+0xb0078> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ be234 <__cxa_atexit@plt+0xb0080> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + addseq ip, r3, #184, 6 @ 0xe0000002 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc c9ae0 <__cxa_atexit@plt+0xbb92c> │ │ │ │ + bcc be27c <__cxa_atexit@plt+0xb00c8> │ │ │ │ + ldr r2, [pc, #44] @ be28c <__cxa_atexit@plt+0xb00d8> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ - ldr lr, [pc, #192] @ c9aec <__cxa_atexit@plt+0xbb938> │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc be2ec <__cxa_atexit@plt+0xb0138> │ │ │ │ + ldr r2, [pc, #68] @ be2fc <__cxa_atexit@plt+0xb0148> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #64] @ be300 <__cxa_atexit@plt+0xb014c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - mov r8, #0 │ │ │ │ - ldr r7, [r1, #4] │ │ │ │ - mcr 15, 0, r8, cr7, cr10, {5} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - ldr r2, [r1, #4] │ │ │ │ - mcr 15, 0, r8, cr7, cr10, {5} │ │ │ │ - add r7, r1, #4 │ │ │ │ - ldrex r0, [r7] │ │ │ │ - strex r0, r3, [r7] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne c9a5c <__cxa_atexit@plt+0xbb8a8> │ │ │ │ - ldr r7, [r1] │ │ │ │ - ldr r3, [pc, #120] @ c9af0 <__cxa_atexit@plt+0xbb93c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne c9a88 <__cxa_atexit@plt+0xbb8d4> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efbe0 <__cxa_atexit@plt+0x3e1a2c> │ │ │ │ - ldr r3, [pc, #100] @ c9af4 <__cxa_atexit@plt+0xbb940> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq c9ac0 <__cxa_atexit@plt+0xbb90c> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne c9ac8 <__cxa_atexit@plt+0xbb914> │ │ │ │ - ldr r3, [pc, #72] @ c9af8 <__cxa_atexit@plt+0xbb944> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3efae8 <__cxa_atexit@plt+0x3e1934> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ c9afc <__cxa_atexit@plt+0xbb948> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #24 │ │ │ │ - b 3efae8 <__cxa_atexit@plt+0x3e1934> │ │ │ │ - mov r3, #20 │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - @ instruction: 0xfffff960 │ │ │ │ - addseq r0, r3, #184, 24 @ 0xb800 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - addseq r1, r3, #120, 2 │ │ │ │ - rsbseq r8, r7, #108 @ 0x6c │ │ │ │ - andeq r0, r0, r5, lsl #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne c9b30 <__cxa_atexit@plt+0xbb97c> │ │ │ │ - ldr r3, [pc, #44] @ c9b4c <__cxa_atexit@plt+0xbb998> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3efae8 <__cxa_atexit@plt+0x3e1934> │ │ │ │ - ldr r7, [pc, #16] @ c9b48 <__cxa_atexit@plt+0xbb994> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #24 │ │ │ │ - b 3efae8 <__cxa_atexit@plt+0x3e1934> │ │ │ │ - addseq r1, r3, #16, 2 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - rsbseq r8, r7, #28 │ │ │ │ - andeq r0, r0, r5, lsl #6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #32] @ c9b84 <__cxa_atexit@plt+0xbb9d0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #28] @ c9b88 <__cxa_atexit@plt+0xbb9d4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r2, [r5] │ │ │ │ - ldr r0, [pc, #16] @ c9b8c <__cxa_atexit@plt+0xbb9d8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - rsbseq r7, r7, #80, 14 @ 0x1400000 │ │ │ │ - rsbseq r7, r7, #64, 14 @ 0x1000000 │ │ │ │ - rsbseq r7, r7, #192, 12 @ 0xc000000 │ │ │ │ - andeq r0, r0, r5, lsl #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov ip, r6 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc c9c2c <__cxa_atexit@plt+0xbba78> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr lr, [pc, #124] @ c9c38 <__cxa_atexit@plt+0xbba84> │ │ │ │ + bcc be340 <__cxa_atexit@plt+0xb018c> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r1, [pc, #28] @ be350 <__cxa_atexit@plt+0xb019c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmib r3, {r1, r2, r8} │ │ │ │ + sub r8, r6, #7 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff64 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi be404 <__cxa_atexit@plt+0xb0250> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc be40c <__cxa_atexit@plt+0xb0258> │ │ │ │ + ldr lr, [pc, #168] @ be430 <__cxa_atexit@plt+0xb027c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - mov r9, #0 │ │ │ │ - ldr r0, [r1, #4] │ │ │ │ - mcr 15, 0, r9, cr7, cr10, {5} │ │ │ │ - str lr, [ip, #4]! │ │ │ │ - str sl, [ip, #8] │ │ │ │ - str r2, [ip, #12] │ │ │ │ - str r8, [ip, #16] │ │ │ │ - str r0, [ip, #20] │ │ │ │ - ldr r2, [r1, #4] │ │ │ │ - mcr 15, 0, r9, cr7, cr10, {5} │ │ │ │ - add r0, r1, #4 │ │ │ │ - ldrex r3, [r0] │ │ │ │ - strex r3, ip, [r0] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne c9bf8 <__cxa_atexit@plt+0xbba44> │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldr r0, [pc, #40] @ c9c3c <__cxa_atexit@plt+0xbba88> │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r0, [pc, #160] @ be434 <__cxa_atexit@plt+0xb0280> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - cmp r3, r0 │ │ │ │ - bne c9c24 <__cxa_atexit@plt+0xbba70> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efbe0 <__cxa_atexit@plt+0x3e1a2c> │ │ │ │ - add r5, r5, #24 │ │ │ │ - b 3efae8 <__cxa_atexit@plt+0x3e1934> │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - @ instruction: 0xfffff6e4 │ │ │ │ - addseq r0, r3, #28, 22 @ 0x7000 │ │ │ │ - rsbseq r7, r7, #120, 30 @ 0x1e0 │ │ │ │ - andeq r0, r5, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ + str r0, [r3, #-8] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + sub r0, r6, #7 │ │ │ │ + str r0, [r3, #-12] │ │ │ │ + ldr r0, [pc, #128] @ be438 <__cxa_atexit@plt+0xb0284> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #-20] @ 0xffffffec │ │ │ │ + str lr, [r2, #4] │ │ │ │ + str r9, [r2, #8] │ │ │ │ + str r1, [r2, #12] │ │ │ │ + str r7, [r3, #-16] │ │ │ │ + sub r7, r3, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi c9c88 <__cxa_atexit@plt+0xbbad4> │ │ │ │ - ldr r7, [pc, #52] @ c9c98 <__cxa_atexit@plt+0xbbae4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - stmib r5, {r8, r9, sl} │ │ │ │ + bhi be420 <__cxa_atexit@plt+0xb026c> │ │ │ │ + ldr r3, [pc, #92] @ be43c <__cxa_atexit@plt+0xb0288> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq c9c7c <__cxa_atexit@plt+0xbbac8> │ │ │ │ - mov r7, r8 │ │ │ │ - b c9484 <__cxa_atexit@plt+0xbb2d0> │ │ │ │ + beq be3f4 <__cxa_atexit@plt+0xb0240> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 3c1f54 <__cxa_atexit@plt+0x3b3da0> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ c9c9c <__cxa_atexit@plt+0xbbae8> │ │ │ │ + mov r6, r2 │ │ │ │ + b be414 <__cxa_atexit@plt+0xb0260> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ be440 <__cxa_atexit@plt+0xb028c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff81c │ │ │ │ - rsbseq r7, r7, #52, 30 @ 0xd0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + addseq ip, r3, #64, 4 │ │ │ │ + addseq ip, r3, #84, 10 @ 0x15000000 │ │ │ │ + @ instruction: 0xffffde30 │ │ │ │ + rsbseq r0, r8, #56, 18 @ 0xe0000 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc c9cd8 <__cxa_atexit@plt+0xbbb24> │ │ │ │ - ldr r3, [pc, #40] @ c9cf0 <__cxa_atexit@plt+0xbbb3c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ c9cf4 <__cxa_atexit@plt+0xbbb40> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc be498 <__cxa_atexit@plt+0xb02e4> │ │ │ │ + ldr r7, [pc, #68] @ be4b0 <__cxa_atexit@plt+0xb02fc> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + str r8, [r3, #20] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r7, sl │ │ │ │ + mov r8, r3 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + ldr r7, [pc, #20] @ be4b4 <__cxa_atexit@plt+0xb0300> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - addseq r0, r3, #112, 30 @ 0x1c0 │ │ │ │ - rsbseq r7, r7, #244, 28 @ 0xf40 │ │ │ │ - subseq r8, sp, #944 @ 0x3b0 │ │ │ │ + @ instruction: 0xfffffeec │ │ │ │ + rsbseq r0, r8, #176, 20 @ 0xb0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r8, sp, #1952 @ 0x7a0 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r8, sp, #184, 28 @ 0xb80 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r8, sp, #4048 @ 0xfd0 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r2, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r8, sp, #59, 30 @ 0xec │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r3, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r8, sp, #488 @ 0x1e8 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r4, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r8, sp, #748 @ 0x2ec │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r5, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r8, sp, #988 @ 0x3dc │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r6, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r9, sp, #52 @ 0x34 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r7, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r9, sp, #120 @ 0x78 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r8, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r9, sp, #183 @ 0xb7 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r9, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r9, sp, #248 @ 0xf8 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, sl, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r9, sp, #-1073741810 @ 0xc000000e │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, fp, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r9, sp, #1073741854 @ 0x4000001e │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, ip, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r9, sp, #1073741870 @ 0x4000002e │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, sp, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r9, sp, #-1073741761 @ 0xc000003f │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, lr, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r9, sp, #1342177284 @ 0x50000004 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, pc, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq r9, sp, #-1342177272 @ 0xb0000008 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andseq r0, r0, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi be52c <__cxa_atexit@plt+0xb0378> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #104] @ be548 <__cxa_atexit@plt+0xb0394> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #100] @ be54c <__cxa_atexit@plt+0xb0398> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #-16] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi be538 <__cxa_atexit@plt+0xb0384> │ │ │ │ + ldr r3, [pc, #72] @ be550 <__cxa_atexit@plt+0xb039c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq be51c <__cxa_atexit@plt+0xb0368> │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + b 3c1f54 <__cxa_atexit@plt+0x3b3da0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - subseq r9, sp, #-1342177268 @ 0xb000000c │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andseq r0, r1, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - subseq r9, sp, #469762048 @ 0x1c000000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andseq r0, r2, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r7, [pc, #20] @ be554 <__cxa_atexit@plt+0xb03a0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - subseq r9, sp, #671088641 @ 0x28000001 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andseq r0, r3, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + addseq ip, r3, #244 @ 0xf4 │ │ │ │ + addseq ip, r3, #76, 2 │ │ │ │ + @ instruction: 0xffffdd78 │ │ │ │ + rsbseq r0, r8, #36, 16 @ 0x240000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi be58c <__cxa_atexit@plt+0xb03d8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ be594 <__cxa_atexit@plt+0xb03e0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - subseq r9, sp, #872415234 @ 0x34000002 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andseq r0, r4, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + addseq ip, r3, #88 @ 0x58 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc be5dc <__cxa_atexit@plt+0xb0428> │ │ │ │ + ldr r2, [pc, #44] @ be5ec <__cxa_atexit@plt+0xb0438> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - subseq r9, sp, #204, 6 @ 0x30000003 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andseq r0, r5, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc be640 <__cxa_atexit@plt+0xb048c> │ │ │ │ + ldr r3, [pc, #64] @ be658 <__cxa_atexit@plt+0xb04a4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #60] @ be65c <__cxa_atexit@plt+0xb04a8> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r9, [r7, #8] │ │ │ │ + str r8, [r7, #12] │ │ │ │ + add lr, r7, #16 │ │ │ │ + stm lr, {r2, r7, sl} │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - subseq r9, sp, #218103808 @ 0xd000000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andseq r0, r6, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r7, [pc, #24] @ be660 <__cxa_atexit@plt+0xb04ac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - subseq r9, sp, #72, 8 @ 0x48000000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andseq r0, r7, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + @ instruction: 0xfffffea4 │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + rsbseq r0, r8, #12, 18 @ 0x30000 │ │ │ │ + mov r8, r6 │ │ │ │ + ldm r5, {r1, r9, sl} │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc be6b4 <__cxa_atexit@plt+0xb0500> │ │ │ │ + ldr lr, [pc, #76] @ be6d0 <__cxa_atexit@plt+0xb051c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + ldr r3, [r5, #20] │ │ │ │ + ldr r2, [r5, #24] │ │ │ │ + str lr, [r8, #4]! │ │ │ │ + str r3, [r8, #8] │ │ │ │ + str r2, [r8, #12] │ │ │ │ + add lr, r8, #16 │ │ │ │ + stm lr, {r0, r1, sl} │ │ │ │ + str r9, [r8, #28] │ │ │ │ + add r5, r5, #28 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + ldr r7, [pc, #24] @ be6d4 <__cxa_atexit@plt+0xb0520> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stm r5, {r1, r9, sl} │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - subseq r9, sp, #132, 8 @ 0x84000000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andseq r0, r8, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + andeq r0, r0, r8, asr #7 │ │ │ │ + rsbseq r0, r8, #156, 16 @ 0x9c0000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi be70c <__cxa_atexit@plt+0xb0558> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ be714 <__cxa_atexit@plt+0xb0560> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - subseq r9, sp, #-989855744 @ 0xc5000000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andseq r0, r9, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + addseq fp, r3, #216, 28 @ 0xd80 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi be74c <__cxa_atexit@plt+0xb0598> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ be754 <__cxa_atexit@plt+0xb05a0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - subseq r9, sp, #4, 10 @ 0x1000000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andseq r0, sl, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + addseq fp, r3, #152, 28 @ 0x980 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi be78c <__cxa_atexit@plt+0xb05d8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ be794 <__cxa_atexit@plt+0xb05e0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - subseq r9, sp, #289406976 @ 0x11400000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andseq r0, fp, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + addseq fp, r3, #88, 28 @ 0x580 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r8, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi be7f4 <__cxa_atexit@plt+0xb0640> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc be800 <__cxa_atexit@plt+0xb064c> │ │ │ │ + ldr r2, [pc, #72] @ be810 <__cxa_atexit@plt+0xb065c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #68] @ be814 <__cxa_atexit@plt+0xb0660> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r5, [r8, #8] │ │ │ │ + str r1, [r8, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + mov r6, r8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - subseq r9, sp, #566231040 @ 0x21c00000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andseq r0, ip, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - subseq r9, sp, #843055104 @ 0x32400000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andseq r0, sp, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + addseq fp, r3, #4, 28 @ 0x40 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc be864 <__cxa_atexit@plt+0xb06b0> │ │ │ │ + ldr r2, [pc, #52] @ be874 <__cxa_atexit@plt+0xb06c0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - subseq r9, sp, #12, 12 @ 0xc00000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andseq r0, lr, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #48 @ 0x30 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc be8f0 <__cxa_atexit@plt+0xb073c> │ │ │ │ + ldr r0, [pc, #96] @ be900 <__cxa_atexit@plt+0xb074c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr lr, [pc, #92] @ be904 <__cxa_atexit@plt+0xb0750> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldm r7, {r1, r2, r7} │ │ │ │ + ldr sl, [pc, #80] @ be908 <__cxa_atexit@plt+0xb0754> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r0, [r3, #4]! │ │ │ │ ldr r0, [r5] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + mov r7, r3 │ │ │ │ + str sl, [r7, #16]! │ │ │ │ + str r9, [r3, #24] │ │ │ │ + str r2, [r3, #28] │ │ │ │ + str lr, [r3, #32] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + str r7, [r3, #40] @ 0x28 │ │ │ │ + str r3, [r3, #44] @ 0x2c │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - subseq r9, sp, #81788928 @ 0x4e00000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andseq r0, pc, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + mov r3, #48 @ 0x30 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi ca040 <__cxa_atexit@plt+0xbbe8c> │ │ │ │ - ldr r5, [pc, #32] @ ca050 <__cxa_atexit@plt+0xbbe9c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3efd68 <__cxa_atexit@plt+0x3e1bb4> │ │ │ │ - ldr r7, [pc, #12] @ ca054 <__cxa_atexit@plt+0xbbea0> │ │ │ │ - add r7, pc, r7 │ │ │ │ + @ instruction: 0xfffffe3c │ │ │ │ + @ instruction: 0xffffff78 │ │ │ │ + @ instruction: 0xfffffe64 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc be954 <__cxa_atexit@plt+0xb07a0> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r0, [pc, #36] @ be964 <__cxa_atexit@plt+0xb07b0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + stmib r3, {r0, r2} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + sub r8, r6, #10 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsbseq r7, r7, #148, 24 @ 0x9400 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r1, r7 │ │ │ │ - mov r7, r6 │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r1, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi bea08 <__cxa_atexit@plt+0xb0854> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r1, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc ca0ac <__cxa_atexit@plt+0xbbef8> │ │ │ │ - ldr r3, [pc, #60] @ ca0bc <__cxa_atexit@plt+0xbbf08> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ ca0c0 <__cxa_atexit@plt+0xbbf0c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - mov r0, #1 │ │ │ │ - bl 3efd70 <__cxa_atexit@plt+0x3e1bbc> │ │ │ │ - ldr r3, [pc, #44] @ ca0c4 <__cxa_atexit@plt+0xbbf10> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r7, #4] │ │ │ │ - str r0, [r7, #8] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r1 │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - subseq r9, sp, #76546048 @ 0x4900000 │ │ │ │ - addseq r0, r3, #196, 22 @ 0x31000 │ │ │ │ - addseq r0, r3, #108, 16 @ 0x6c0000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ + bcc bea10 <__cxa_atexit@plt+0xb085c> │ │ │ │ + add lr, r7, #3 │ │ │ │ + ldm lr, {r0, sl, lr} │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + ldr r9, [pc, #140] @ bea38 <__cxa_atexit@plt+0xb0884> │ │ │ │ + add r9, pc, r9 │ │ │ │ + sub r3, r6, #11 │ │ │ │ + ldr ip, [pc, #132] @ bea3c <__cxa_atexit@plt+0xb0888> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str r9, [r1, #4] │ │ │ │ + add r1, r1, #8 │ │ │ │ + stm r1, {r0, r8, sl} │ │ │ │ + str ip, [r2, #-12] │ │ │ │ + str r7, [r2, #-8] │ │ │ │ + str r3, [r2, #-4] │ │ │ │ + sub r7, r2, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi ca0f8 <__cxa_atexit@plt+0xbbf44> │ │ │ │ - ldr r5, [pc, #32] @ ca108 <__cxa_atexit@plt+0xbbf54> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ + bhi bea24 <__cxa_atexit@plt+0xb0870> │ │ │ │ + ldr r0, [pc, #92] @ bea40 <__cxa_atexit@plt+0xb088c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r7] │ │ │ │ + tst lr, #3 │ │ │ │ + beq be9f8 <__cxa_atexit@plt+0xb0844> │ │ │ │ + ldr r7, [lr, #7] │ │ │ │ + b 3c1f54 <__cxa_atexit@plt+0x3b3da0> │ │ │ │ + ldr r0, [lr] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3efd68 <__cxa_atexit@plt+0x3e1bb4> │ │ │ │ - ldr r7, [pc, #12] @ ca10c <__cxa_atexit@plt+0xbbf58> │ │ │ │ + mov r7, lr │ │ │ │ + bx r0 │ │ │ │ + mov r6, r1 │ │ │ │ + b bea18 <__cxa_atexit@plt+0xb0864> │ │ │ │ + mov r5, #16 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ bea44 <__cxa_atexit@plt+0xb0890> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r8, lr │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - rsbseq r7, r7, #220, 22 @ 0x37000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ + @ instruction: 0xffffff68 │ │ │ │ + addseq fp, r3, #84, 30 @ 0x150 │ │ │ │ + @ instruction: 0xffffd82c │ │ │ │ + rsbseq r0, r8, #52, 6 @ 0xd0000000 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi beb00 <__cxa_atexit@plt+0xb094c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc beb08 <__cxa_atexit@plt+0xb0954> │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r1, [pc, #172] @ beb2c <__cxa_atexit@plt+0xb0978> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + add lr, r7, #8 │ │ │ │ + ldm lr, {r1, ip, lr} │ │ │ │ + ldr r9, [r7, #20] │ │ │ │ + ldr r8, [r7, #24] │ │ │ │ + ldr r7, [r7, #28] │ │ │ │ + ldr sl, [pc, #144] @ beb30 <__cxa_atexit@plt+0xb097c> │ │ │ │ + add sl, pc, sl │ │ │ │ + sub r0, r6, #15 │ │ │ │ + str r0, [r3, #-12] │ │ │ │ + ldr r0, [pc, #132] @ beb34 <__cxa_atexit@plt+0xb0980> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #-20] @ 0xffffffec │ │ │ │ + str sl, [r2, #4] │ │ │ │ + add r0, r2, #8 │ │ │ │ + stm r0, {r1, ip, lr} │ │ │ │ + str r9, [r2, #20] │ │ │ │ + str r7, [r3, #-16] │ │ │ │ + sub r7, r3, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi ca140 <__cxa_atexit@plt+0xbbf8c> │ │ │ │ - ldr r5, [pc, #32] @ ca150 <__cxa_atexit@plt+0xbbf9c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ + bhi beb1c <__cxa_atexit@plt+0xb0968> │ │ │ │ + ldr r3, [pc, #92] @ beb38 <__cxa_atexit@plt+0xb0984> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq beaf0 <__cxa_atexit@plt+0xb093c> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 3c1f54 <__cxa_atexit@plt+0x3b3da0> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 3efd68 <__cxa_atexit@plt+0x3e1bb4> │ │ │ │ - ldr r7, [pc, #12] @ ca154 <__cxa_atexit@plt+0xbbfa0> │ │ │ │ + bx r0 │ │ │ │ + mov r6, r2 │ │ │ │ + b beb10 <__cxa_atexit@plt+0xb095c> │ │ │ │ + mov r5, #20 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ beb3c <__cxa_atexit@plt+0xb0988> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsbseq r7, r7, #152, 22 @ 0x26000 │ │ │ │ + addseq fp, r3, #84, 22 @ 0x15000 │ │ │ │ + @ instruction: 0xfffffed0 │ │ │ │ + addseq fp, r3, #92, 28 @ 0x5c0 │ │ │ │ + @ instruction: 0xffffd734 │ │ │ │ + rsbseq r0, r8, #60, 4 @ 0xc0000003 │ │ │ │ + @ instruction: 0xfffffb0c │ │ │ │ + andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r1, r7 │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc ca1ac <__cxa_atexit@plt+0xbbff8> │ │ │ │ - ldr r3, [pc, #60] @ ca1bc <__cxa_atexit@plt+0xbc008> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ ca1c0 <__cxa_atexit@plt+0xbc00c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - mov r0, #1 │ │ │ │ - bl 3efd70 <__cxa_atexit@plt+0x3e1bbc> │ │ │ │ - ldr r3, [pc, #44] @ ca1c4 <__cxa_atexit@plt+0xbc010> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r7, #4] │ │ │ │ - str r0, [r7, #8] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r1 │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - subseq r9, sp, #289406976 @ 0x11400000 │ │ │ │ - addseq r0, r3, #200, 20 @ 0xc8000 │ │ │ │ - addseq r0, r3, #108, 14 @ 0x1b00000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi ca1f8 <__cxa_atexit@plt+0xbc044> │ │ │ │ - ldr r5, [pc, #32] @ ca208 <__cxa_atexit@plt+0xbc054> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3efd68 <__cxa_atexit@plt+0x3e1bb4> │ │ │ │ - ldr r7, [pc, #12] @ ca20c <__cxa_atexit@plt+0xbc058> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc beba4 <__cxa_atexit@plt+0xb09f0> │ │ │ │ + ldr lr, [pc, #80] @ bebc4 <__cxa_atexit@plt+0xb0a10> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldm r5, {r1, r7} │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r1, r8, sl} │ │ │ │ + str r9, [r3, #28] │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + ldr r7, [pc, #28] @ bebc8 <__cxa_atexit@plt+0xb0a14> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - rsbseq r7, r7, #224, 20 @ 0xe0000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ + @ instruction: 0xfffffed8 │ │ │ │ + rsbseq r0, r8, #172, 6 @ 0xb0000002 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi bec40 <__cxa_atexit@plt+0xb0a8c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #104] @ bec5c <__cxa_atexit@plt+0xb0aa8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #100] @ bec60 <__cxa_atexit@plt+0xb0aac> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #-16] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + sub r7, r3, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi ca240 <__cxa_atexit@plt+0xbc08c> │ │ │ │ - ldr r5, [pc, #32] @ ca250 <__cxa_atexit@plt+0xbc09c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ + bhi bec4c <__cxa_atexit@plt+0xb0a98> │ │ │ │ + ldr r3, [pc, #72] @ bec64 <__cxa_atexit@plt+0xb0ab0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq bec30 <__cxa_atexit@plt+0xb0a7c> │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + b 3c1f54 <__cxa_atexit@plt+0x3b3da0> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 3efd68 <__cxa_atexit@plt+0x3e1bb4> │ │ │ │ - ldr r7, [pc, #12] @ ca254 <__cxa_atexit@plt+0xbc0a0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsbseq r7, r7, #156, 20 @ 0x9c000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r1, r7 │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc ca2ac <__cxa_atexit@plt+0xbc0f8> │ │ │ │ - ldr r3, [pc, #60] @ ca2bc <__cxa_atexit@plt+0xbc108> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ ca2c0 <__cxa_atexit@plt+0xbc10c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - mov r0, #1 │ │ │ │ - bl 3efd70 <__cxa_atexit@plt+0x3e1bbc> │ │ │ │ - ldr r3, [pc, #44] @ ca2c4 <__cxa_atexit@plt+0xbc110> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r7, #4] │ │ │ │ - str r0, [r7, #8] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r1 │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - subseq r9, sp, #1124073472 @ 0x43000000 │ │ │ │ - addseq r0, r3, #204, 18 @ 0x330000 │ │ │ │ - addseq r0, r3, #108, 12 @ 0x6c00000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi ca2f8 <__cxa_atexit@plt+0xbc144> │ │ │ │ - ldr r5, [pc, #32] @ ca308 <__cxa_atexit@plt+0xbc154> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3efd68 <__cxa_atexit@plt+0x3e1bb4> │ │ │ │ - ldr r7, [pc, #12] @ ca30c <__cxa_atexit@plt+0xbc158> │ │ │ │ + ldr r7, [pc, #20] @ bec68 <__cxa_atexit@plt+0xb0ab4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - rsbseq r7, r7, #228, 18 @ 0x390000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ + addseq fp, r3, #224, 18 @ 0x380000 │ │ │ │ + addseq fp, r3, #56, 20 @ 0x38000 │ │ │ │ + @ instruction: 0xffffd664 │ │ │ │ + rsbseq r0, r8, #16, 2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi bece0 <__cxa_atexit@plt+0xb0b2c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #104] @ becfc <__cxa_atexit@plt+0xb0b48> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #100] @ bed00 <__cxa_atexit@plt+0xb0b4c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #-16] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + sub r7, r3, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi ca340 <__cxa_atexit@plt+0xbc18c> │ │ │ │ - ldr r5, [pc, #32] @ ca350 <__cxa_atexit@plt+0xbc19c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ + bhi becec <__cxa_atexit@plt+0xb0b38> │ │ │ │ + ldr r3, [pc, #72] @ bed04 <__cxa_atexit@plt+0xb0b50> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq becd0 <__cxa_atexit@plt+0xb0b1c> │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + b 3c1f54 <__cxa_atexit@plt+0x3b3da0> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 3efd68 <__cxa_atexit@plt+0x3e1bb4> │ │ │ │ - ldr r7, [pc, #12] @ ca354 <__cxa_atexit@plt+0xbc1a0> │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ bed08 <__cxa_atexit@plt+0xb0b54> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsbseq r7, r7, #160, 18 @ 0x280000 │ │ │ │ + addseq fp, r3, #64, 18 @ 0x100000 │ │ │ │ + addseq fp, r3, #152, 18 @ 0x260000 │ │ │ │ + @ instruction: 0xffffd5c4 │ │ │ │ + rsbseq r0, r8, #112 @ 0x70 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bed40 <__cxa_atexit@plt+0xb0b8c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ bed48 <__cxa_atexit@plt+0xb0b94> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + addseq fp, r3, #164, 16 @ 0xa40000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r8, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi beda8 <__cxa_atexit@plt+0xb0bf4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc bedb4 <__cxa_atexit@plt+0xb0c00> │ │ │ │ + ldr r2, [pc, #72] @ bedc4 <__cxa_atexit@plt+0xb0c10> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #68] @ bedc8 <__cxa_atexit@plt+0xb0c14> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r5, [r8, #8] │ │ │ │ + str r1, [r8, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + mov r6, r8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + addseq fp, r3, #80, 16 @ 0x500000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc bee18 <__cxa_atexit@plt+0xb0c64> │ │ │ │ + ldr r2, [pc, #52] @ bee28 <__cxa_atexit@plt+0xb0c74> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r1, r7 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #48 @ 0x30 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc ca3ac <__cxa_atexit@plt+0xbc1f8> │ │ │ │ - ldr r3, [pc, #60] @ ca3bc <__cxa_atexit@plt+0xbc208> │ │ │ │ + bcc beea0 <__cxa_atexit@plt+0xb0cec> │ │ │ │ + ldr r3, [pc, #100] @ beeb8 <__cxa_atexit@plt+0xb0d04> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ ca3c0 <__cxa_atexit@plt+0xbc20c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - mov r0, #1 │ │ │ │ - bl 3efd70 <__cxa_atexit@plt+0x3e1bbc> │ │ │ │ - ldr r3, [pc, #44] @ ca3c4 <__cxa_atexit@plt+0xbc210> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r7, #4] │ │ │ │ - str r0, [r7, #8] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ + ldr lr, [pc, #96] @ beebc <__cxa_atexit@plt+0xb0d08> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [pc, #92] @ beec0 <__cxa_atexit@plt+0xb0d0c> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str sl, [r7, #8] │ │ │ │ + str r9, [r7, #12] │ │ │ │ + mov r3, r7 │ │ │ │ + str ip, [r3, #16]! │ │ │ │ + add r9, r7, #24 │ │ │ │ + stm r9, {r2, r8, lr} │ │ │ │ + str r3, [r7, #36] @ 0x24 │ │ │ │ + str r7, [r7, #40] @ 0x28 │ │ │ │ + str r1, [r7, #44] @ 0x2c │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r1 │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - subseq r9, sp, #335544321 @ 0x14000001 │ │ │ │ - addseq r0, r3, #208, 16 @ 0xd00000 │ │ │ │ - addseq r0, r3, #108, 10 @ 0x1b000000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi ca3f8 <__cxa_atexit@plt+0xbc244> │ │ │ │ - ldr r5, [pc, #32] @ ca408 <__cxa_atexit@plt+0xbc254> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3efd68 <__cxa_atexit@plt+0x3e1bb4> │ │ │ │ - ldr r7, [pc, #12] @ ca40c <__cxa_atexit@plt+0xbc258> │ │ │ │ + ldr r7, [pc, #28] @ beec4 <__cxa_atexit@plt+0xb0d10> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #48 @ 0x30 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - rsbseq r7, r7, #232, 16 @ 0xe80000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi ca440 <__cxa_atexit@plt+0xbc28c> │ │ │ │ - ldr r5, [pc, #32] @ ca450 <__cxa_atexit@plt+0xbc29c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3efd68 <__cxa_atexit@plt+0x3e1bb4> │ │ │ │ - ldr r7, [pc, #12] @ ca454 <__cxa_atexit@plt+0xbc2a0> │ │ │ │ - add r7, pc, r7 │ │ │ │ + @ instruction: 0xfffffd7c │ │ │ │ + @ instruction: 0xffffff78 │ │ │ │ + @ instruction: 0xfffffe0c │ │ │ │ + rsbseq r0, r8, #180 @ 0xb4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi beefc <__cxa_atexit@plt+0xb0d48> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ bef04 <__cxa_atexit@plt+0xb0d50> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + addseq fp, r3, #232, 12 @ 0xe800000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bef3c <__cxa_atexit@plt+0xb0d88> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ bef44 <__cxa_atexit@plt+0xb0d90> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + addseq fp, r3, #168, 12 @ 0xa800000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc bef8c <__cxa_atexit@plt+0xb0dd8> │ │ │ │ + ldr r2, [pc, #44] @ bef9c <__cxa_atexit@plt+0xb0de8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsbseq r7, r7, #164, 16 @ 0xa40000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r1, r7 │ │ │ │ - mov r7, r6 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc befdc <__cxa_atexit@plt+0xb0e28> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r1, [pc, #28] @ befec <__cxa_atexit@plt+0xb0e38> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmib r3, {r1, r2, r8} │ │ │ │ + sub r8, r6, #7 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r1, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi bf09c <__cxa_atexit@plt+0xb0ee8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r1, #28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc ca4ac <__cxa_atexit@plt+0xbc2f8> │ │ │ │ - ldr r3, [pc, #60] @ ca4bc <__cxa_atexit@plt+0xbc308> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ ca4c0 <__cxa_atexit@plt+0xbc30c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - mov r0, #1 │ │ │ │ - bl 3efd70 <__cxa_atexit@plt+0x3e1bbc> │ │ │ │ - ldr r3, [pc, #44] @ ca4c4 <__cxa_atexit@plt+0xbc310> │ │ │ │ + bcc bf0a4 <__cxa_atexit@plt+0xb0ef0> │ │ │ │ + ldr r9, [pc, #164] @ bf0cc <__cxa_atexit@plt+0xb0f18> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #160] @ bf0d0 <__cxa_atexit@plt+0xb0f1c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr ip, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + sub r0, r6, #7 │ │ │ │ + ldr r3, [pc, #140] @ bf0d4 <__cxa_atexit@plt+0xb0f20> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r3, [r7, #4] │ │ │ │ - str r0, [r7, #8] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r1 │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - subseq r9, sp, #805306372 @ 0x30000004 │ │ │ │ - addseq r0, r3, #212, 14 @ 0x3500000 │ │ │ │ - addseq r0, r3, #108, 8 @ 0x6c000000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ + str r3, [r2, #-8] │ │ │ │ + str r0, [r2, #-4] │ │ │ │ + str r9, [r1, #4]! │ │ │ │ + add r0, r1, #8 │ │ │ │ + stm r0, {r7, r8, lr} │ │ │ │ + str r1, [r1, #20] │ │ │ │ + str sl, [r1, #24] │ │ │ │ + sub r7, r2, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi ca4f8 <__cxa_atexit@plt+0xbc344> │ │ │ │ - ldr r5, [pc, #32] @ ca508 <__cxa_atexit@plt+0xbc354> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ + bhi bf0b8 <__cxa_atexit@plt+0xb0f04> │ │ │ │ + ldr r3, [pc, #96] @ bf0d8 <__cxa_atexit@plt+0xb0f24> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst ip, #3 │ │ │ │ + beq bf08c <__cxa_atexit@plt+0xb0ed8> │ │ │ │ + ldr r7, [ip, #7] │ │ │ │ + b 3c1f54 <__cxa_atexit@plt+0x3b3da0> │ │ │ │ + ldr r0, [ip] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3efd68 <__cxa_atexit@plt+0x3e1bb4> │ │ │ │ - ldr r7, [pc, #12] @ ca50c <__cxa_atexit@plt+0xbc358> │ │ │ │ + mov r7, ip │ │ │ │ + bx r0 │ │ │ │ + mov r6, r1 │ │ │ │ + b bf0ac <__cxa_atexit@plt+0xb0ef8> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ bf0dc <__cxa_atexit@plt+0xb0f28> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r8, ip │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - rsbseq r7, r7, #236, 14 @ 0x3b00000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + @ instruction: 0xfffffea4 │ │ │ │ + @ instruction: 0xffffff78 │ │ │ │ + addseq fp, r3, #236, 10 @ 0x3b000000 │ │ │ │ + @ instruction: 0xffffd038 │ │ │ │ + rsbseq pc, r7, #148, 24 @ 0x9400 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi bf148 <__cxa_atexit@plt+0xb0f94> │ │ │ │ + ldr r7, [pc, #108] @ bf170 <__cxa_atexit@plt+0xb0fbc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, r9, sl} │ │ │ │ + sub r7, r3, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi ca540 <__cxa_atexit@plt+0xbc38c> │ │ │ │ - ldr r5, [pc, #32] @ ca550 <__cxa_atexit@plt+0xbc39c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ + bhi bf15c <__cxa_atexit@plt+0xb0fa8> │ │ │ │ + ldr r3, [pc, #88] @ bf174 <__cxa_atexit@plt+0xb0fc0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r9, #3 │ │ │ │ + beq bf138 <__cxa_atexit@plt+0xb0f84> │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3efd68 <__cxa_atexit@plt+0x3e1bb4> │ │ │ │ - ldr r7, [pc, #12] @ ca554 <__cxa_atexit@plt+0xbc3a0> │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ bf17c <__cxa_atexit@plt+0xb0fc8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsbseq r7, r7, #168, 14 @ 0x2a00000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r7, [pc, #20] @ bf178 <__cxa_atexit@plt+0xb0fc4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0xffffcf1c │ │ │ │ + rsbseq pc, r7, #236, 22 @ 0x3b000 │ │ │ │ + rsbseq pc, r7, #16, 28 @ 0x100 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r1, r7 │ │ │ │ - mov r7, r6 │ │ │ │ + ldr r3, [pc, #12] @ bf19c <__cxa_atexit@plt+0xb0fe8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b a8f67c <__cxa_atexit@plt+0xa814c8> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc ca5ac <__cxa_atexit@plt+0xbc3f8> │ │ │ │ - ldr r3, [pc, #60] @ ca5bc <__cxa_atexit@plt+0xbc408> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ ca5c0 <__cxa_atexit@plt+0xbc40c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - mov r0, #1 │ │ │ │ - bl 3efd70 <__cxa_atexit@plt+0x3e1bbc> │ │ │ │ - ldr r3, [pc, #44] @ ca5c4 <__cxa_atexit@plt+0xbc410> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r7, #4] │ │ │ │ - str r0, [r7, #8] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r1 │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - subseq r9, sp, #1073741842 @ 0x40000012 │ │ │ │ - addseq r0, r3, #216, 12 @ 0xd800000 │ │ │ │ - addseq r0, r3, #108, 6 @ 0xb0000001 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi ca5f8 <__cxa_atexit@plt+0xbc444> │ │ │ │ - ldr r5, [pc, #32] @ ca608 <__cxa_atexit@plt+0xbc454> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ + bcc bf230 <__cxa_atexit@plt+0xb107c> │ │ │ │ + ldr lr, [pc, #140] @ bf250 <__cxa_atexit@plt+0xb109c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + sub r0, r6, #11 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r3, #4]! │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str r0, [r5, #12] │ │ │ │ + ldr r0, [pc, #108] @ bf254 <__cxa_atexit@plt+0xb10a0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3] │ │ │ │ + str lr, [r2, #4] │ │ │ │ + str r1, [r2, #8] │ │ │ │ + str r9, [r2, #12] │ │ │ │ + str r7, [r2, #16] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi bf23c <__cxa_atexit@plt+0xb1088> │ │ │ │ + ldr r7, [pc, #76] @ bf258 <__cxa_atexit@plt+0xb10a4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq bf224 <__cxa_atexit@plt+0xb1070> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c1f54 <__cxa_atexit@plt+0x3b3da0> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ - b 3efd68 <__cxa_atexit@plt+0x3e1bb4> │ │ │ │ - ldr r7, [pc, #12] @ ca60c <__cxa_atexit@plt+0xbc458> │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + ldr r7, [pc, #24] @ bf25c <__cxa_atexit@plt+0xb10a8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - rsbseq r7, r7, #240, 12 @ 0xf000000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ + @ instruction: 0xfffffe34 │ │ │ │ + addseq fp, r3, #36, 14 @ 0x900000 │ │ │ │ + @ instruction: 0xffffd004 │ │ │ │ + rsbseq pc, r7, #28, 22 @ 0x7000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov sl, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi bf2d4 <__cxa_atexit@plt+0xb1120> │ │ │ │ + ldr r7, [pc, #108] @ bf2fc <__cxa_atexit@plt+0xb1148> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, r9, sl} │ │ │ │ + sub r7, r3, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi ca640 <__cxa_atexit@plt+0xbc48c> │ │ │ │ - ldr r5, [pc, #32] @ ca650 <__cxa_atexit@plt+0xbc49c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ + bhi bf2e8 <__cxa_atexit@plt+0xb1134> │ │ │ │ + ldr r3, [pc, #88] @ bf300 <__cxa_atexit@plt+0xb114c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r9, #3 │ │ │ │ + beq bf2c4 <__cxa_atexit@plt+0xb1110> │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3efd68 <__cxa_atexit@plt+0x3e1bb4> │ │ │ │ - ldr r7, [pc, #12] @ ca654 <__cxa_atexit@plt+0xbc4a0> │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ bf308 <__cxa_atexit@plt+0xb1154> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsbseq r7, r7, #172, 12 @ 0xac00000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r1, r7 │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc ca6ac <__cxa_atexit@plt+0xbc4f8> │ │ │ │ - ldr r3, [pc, #60] @ ca6bc <__cxa_atexit@plt+0xbc508> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ ca6c0 <__cxa_atexit@plt+0xbc50c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - mov r0, #1 │ │ │ │ - bl 3efd70 <__cxa_atexit@plt+0x3e1bbc> │ │ │ │ - ldr r3, [pc, #44] @ ca6c4 <__cxa_atexit@plt+0xbc510> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r7, #4] │ │ │ │ - str r0, [r7, #8] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ + ldr r7, [pc, #20] @ bf304 <__cxa_atexit@plt+0xb1150> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r1 │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - subseq r9, sp, #67 @ 0x43 │ │ │ │ - addseq r0, r3, #220, 10 @ 0x37000000 │ │ │ │ - addseq r0, r3, #108, 4 @ 0xc0000006 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + @ instruction: 0xffffcd90 │ │ │ │ + rsbseq pc, r7, #96, 20 @ 0x60000 │ │ │ │ + rsbseq pc, r7, #132, 24 @ 0x8400 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi ca6f8 <__cxa_atexit@plt+0xbc544> │ │ │ │ - ldr r5, [pc, #32] @ ca708 <__cxa_atexit@plt+0xbc554> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3efd68 <__cxa_atexit@plt+0x3e1bb4> │ │ │ │ - ldr r7, [pc, #12] @ ca70c <__cxa_atexit@plt+0xbc558> │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bf378 <__cxa_atexit@plt+0xb11c4> │ │ │ │ + ldr r2, [pc, #132] @ bf3b0 <__cxa_atexit@plt+0xb11fc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r9} │ │ │ │ + sub r1, r5, #16 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi bf388 <__cxa_atexit@plt+0xb11d4> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc bf390 <__cxa_atexit@plt+0xb11dc> │ │ │ │ + ldr r3, [pc, #104] @ bf3bc <__cxa_atexit@plt+0xb1208> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [pc, #100] @ bf3c0 <__cxa_atexit@plt+0xb120c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r6, #4]! │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r6, [r5, #-12] │ │ │ │ + str r8, [r6, #4] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r2 │ │ │ │ + b 183488c <__cxa_atexit@plt+0x18266d8> │ │ │ │ + ldr r7, [pc, #56] @ bf3b8 <__cxa_atexit@plt+0xb1204> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - rsbseq r7, r7, #244, 10 @ 0x3d000000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi ca740 <__cxa_atexit@plt+0xbc58c> │ │ │ │ - ldr r5, [pc, #32] @ ca750 <__cxa_atexit@plt+0xbc59c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3efd68 <__cxa_atexit@plt+0x3e1bb4> │ │ │ │ - ldr r7, [pc, #12] @ ca754 <__cxa_atexit@plt+0xbc5a0> │ │ │ │ + mov r2, r6 │ │ │ │ + b bf398 <__cxa_atexit@plt+0xb11e4> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ bf3b4 <__cxa_atexit@plt+0xb1200> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsbseq r7, r7, #176, 10 @ 0x2c000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + rsbseq pc, r7, #160, 20 @ 0xa0000 │ │ │ │ + rsbseq pc, r7, #228, 22 @ 0x39000 │ │ │ │ + @ instruction: 0xffffe194 │ │ │ │ + @ instruction: 0xffffe008 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r1, r7 │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc ca7ac <__cxa_atexit@plt+0xbc5f8> │ │ │ │ - ldr r3, [pc, #60] @ ca7bc <__cxa_atexit@plt+0xbc608> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ ca7c0 <__cxa_atexit@plt+0xbc60c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - mov r0, #1 │ │ │ │ - bl 3efd70 <__cxa_atexit@plt+0x3e1bbc> │ │ │ │ - ldr r3, [pc, #44] @ ca7c4 <__cxa_atexit@plt+0xbc610> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r7, #4] │ │ │ │ - str r0, [r7, #8] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc bf400 <__cxa_atexit@plt+0xb124c> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #32] @ bf40c <__cxa_atexit@plt+0xb1258> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r1 │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - subseq r8, sp, #268 @ 0x10c │ │ │ │ - addseq r0, r3, #224, 8 @ 0xe0000000 │ │ │ │ - addseq r0, r3, #108, 2 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + @ instruction: 0xfffffe7c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov sl, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi bf484 <__cxa_atexit@plt+0xb12d0> │ │ │ │ + ldr r7, [pc, #108] @ bf4ac <__cxa_atexit@plt+0xb12f8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, r9, sl} │ │ │ │ + sub r7, r3, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi ca7f8 <__cxa_atexit@plt+0xbc644> │ │ │ │ - ldr r5, [pc, #32] @ ca808 <__cxa_atexit@plt+0xbc654> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ + bhi bf498 <__cxa_atexit@plt+0xb12e4> │ │ │ │ + ldr r3, [pc, #88] @ bf4b0 <__cxa_atexit@plt+0xb12fc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r9, #3 │ │ │ │ + beq bf474 <__cxa_atexit@plt+0xb12c0> │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3efd68 <__cxa_atexit@plt+0x3e1bb4> │ │ │ │ - ldr r7, [pc, #12] @ ca80c <__cxa_atexit@plt+0xbc658> │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ bf4b8 <__cxa_atexit@plt+0xb1304> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - rsbseq r7, r7, #248, 8 @ 0xf8000000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi ca840 <__cxa_atexit@plt+0xbc68c> │ │ │ │ - ldr r5, [pc, #32] @ ca850 <__cxa_atexit@plt+0xbc69c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3efd68 <__cxa_atexit@plt+0x3e1bb4> │ │ │ │ - ldr r7, [pc, #12] @ ca854 <__cxa_atexit@plt+0xbc6a0> │ │ │ │ + ldr r7, [pc, #20] @ bf4b4 <__cxa_atexit@plt+0xb1300> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsbseq r7, r7, #180, 8 @ 0xb4000000 │ │ │ │ + @ instruction: 0xfffffd44 │ │ │ │ + @ instruction: 0xffffcbe0 │ │ │ │ + rsbseq pc, r7, #176, 16 @ 0xb00000 │ │ │ │ + rsbseq pc, r7, #212, 20 @ 0xd4000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r1, r7 │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc ca8ac <__cxa_atexit@plt+0xbc6f8> │ │ │ │ - ldr r3, [pc, #60] @ ca8bc <__cxa_atexit@plt+0xbc708> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bf528 <__cxa_atexit@plt+0xb1374> │ │ │ │ + ldr r2, [pc, #132] @ bf560 <__cxa_atexit@plt+0xb13ac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r9} │ │ │ │ + sub r1, r5, #16 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi bf538 <__cxa_atexit@plt+0xb1384> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc bf540 <__cxa_atexit@plt+0xb138c> │ │ │ │ + ldr r3, [pc, #104] @ bf56c <__cxa_atexit@plt+0xb13b8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ ca8c0 <__cxa_atexit@plt+0xbc70c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - mov r0, #1 │ │ │ │ - bl 3efd70 <__cxa_atexit@plt+0x3e1bbc> │ │ │ │ - ldr r3, [pc, #44] @ ca8c4 <__cxa_atexit@plt+0xbc710> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r7, #4] │ │ │ │ - str r0, [r7, #8] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ + ldr r0, [pc, #100] @ bf570 <__cxa_atexit@plt+0xb13bc> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r6, #4]! │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r6, [r5, #-12] │ │ │ │ + str r8, [r6, #4] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r2 │ │ │ │ + b 183ca44 <__cxa_atexit@plt+0x182e890> │ │ │ │ + ldr r7, [pc, #56] @ bf568 <__cxa_atexit@plt+0xb13b4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ + mov r2, r6 │ │ │ │ + b bf548 <__cxa_atexit@plt+0xb1394> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r1 │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - subseq r8, sp, #976 @ 0x3d0 │ │ │ │ - addseq r0, r3, #228, 6 @ 0x90000003 │ │ │ │ - addseq r0, r3, #108 @ 0x6c │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi ca8f8 <__cxa_atexit@plt+0xbc744> │ │ │ │ - ldr r5, [pc, #32] @ ca908 <__cxa_atexit@plt+0xbc754> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3efd68 <__cxa_atexit@plt+0x3e1bb4> │ │ │ │ - ldr r7, [pc, #12] @ ca90c <__cxa_atexit@plt+0xbc758> │ │ │ │ + ldr r7, [pc, #20] @ bf564 <__cxa_atexit@plt+0xb13b0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - rsbseq r7, r7, #252, 6 @ 0xf0000003 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + rsbseq pc, r7, #252, 16 @ 0xfc0000 │ │ │ │ + rsbseq pc, r7, #56, 20 @ 0x38000 │ │ │ │ + @ instruction: 0xffffe418 │ │ │ │ + @ instruction: 0xffffe28c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc bf5b0 <__cxa_atexit@plt+0xb13fc> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #32] @ bf5bc <__cxa_atexit@plt+0xb1408> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + @ instruction: 0xfffffe7c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov sl, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi bf634 <__cxa_atexit@plt+0xb1480> │ │ │ │ + ldr r7, [pc, #108] @ bf65c <__cxa_atexit@plt+0xb14a8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, r9, sl} │ │ │ │ + sub r7, r3, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi ca940 <__cxa_atexit@plt+0xbc78c> │ │ │ │ - ldr r5, [pc, #32] @ ca950 <__cxa_atexit@plt+0xbc79c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ + bhi bf648 <__cxa_atexit@plt+0xb1494> │ │ │ │ + ldr r3, [pc, #88] @ bf660 <__cxa_atexit@plt+0xb14ac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r9, #3 │ │ │ │ + beq bf624 <__cxa_atexit@plt+0xb1470> │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3efd68 <__cxa_atexit@plt+0x3e1bb4> │ │ │ │ - ldr r7, [pc, #12] @ ca954 <__cxa_atexit@plt+0xbc7a0> │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ bf668 <__cxa_atexit@plt+0xb14b4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsbseq r7, r7, #184, 6 @ 0xe0000002 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r1, r7 │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc ca9ac <__cxa_atexit@plt+0xbc7f8> │ │ │ │ - ldr r3, [pc, #60] @ ca9bc <__cxa_atexit@plt+0xbc808> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ ca9c0 <__cxa_atexit@plt+0xbc80c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - mov r0, #1 │ │ │ │ - bl 3efd70 <__cxa_atexit@plt+0x3e1bbc> │ │ │ │ - ldr r3, [pc, #44] @ ca9c4 <__cxa_atexit@plt+0xbc810> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r7, #4] │ │ │ │ - str r0, [r7, #8] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ + ldr r7, [pc, #20] @ bf664 <__cxa_atexit@plt+0xb14b0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r1 │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - subseq r8, sp, #56, 26 @ 0xe00 │ │ │ │ - addseq r0, r3, #232, 4 @ 0x8000000e │ │ │ │ - addseq pc, r2, #108, 30 @ 0x1b0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + @ instruction: 0xfffffb94 │ │ │ │ + @ instruction: 0xffffca30 │ │ │ │ + rsbseq pc, r7, #0, 14 │ │ │ │ + rsbseq pc, r7, #36, 18 @ 0x90000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi ca9f8 <__cxa_atexit@plt+0xbc844> │ │ │ │ - ldr r5, [pc, #32] @ caa08 <__cxa_atexit@plt+0xbc854> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3efd68 <__cxa_atexit@plt+0x3e1bb4> │ │ │ │ - ldr r7, [pc, #12] @ caa0c <__cxa_atexit@plt+0xbc858> │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bf6d8 <__cxa_atexit@plt+0xb1524> │ │ │ │ + ldr r2, [pc, #132] @ bf710 <__cxa_atexit@plt+0xb155c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r9} │ │ │ │ + sub r1, r5, #16 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi bf6e8 <__cxa_atexit@plt+0xb1534> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc bf6f0 <__cxa_atexit@plt+0xb153c> │ │ │ │ + ldr r3, [pc, #104] @ bf71c <__cxa_atexit@plt+0xb1568> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [pc, #100] @ bf720 <__cxa_atexit@plt+0xb156c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + stmib r6, {r3, r8} │ │ │ │ + sub r6, r2, #2 │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r6, [r5, #-12] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1864ff8 <__cxa_atexit@plt+0x1856e44> │ │ │ │ + ldr r7, [pc, #56] @ bf718 <__cxa_atexit@plt+0xb1564> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - rsbseq r7, r7, #0, 6 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi caa40 <__cxa_atexit@plt+0xbc88c> │ │ │ │ - ldr r5, [pc, #32] @ caa50 <__cxa_atexit@plt+0xbc89c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3efd68 <__cxa_atexit@plt+0x3e1bb4> │ │ │ │ - ldr r7, [pc, #12] @ caa54 <__cxa_atexit@plt+0xbc8a0> │ │ │ │ + mov r2, r6 │ │ │ │ + b bf6f8 <__cxa_atexit@plt+0xb1544> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ bf714 <__cxa_atexit@plt+0xb1560> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsbseq r7, r7, #188, 4 @ 0xc000000b │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + rsbseq pc, r7, #40, 14 @ 0xa00000 │ │ │ │ + rsbseq pc, r7, #140, 16 @ 0x8c0000 │ │ │ │ + @ instruction: 0xffffd54c │ │ │ │ + @ instruction: 0xffffd67c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r1, r7 │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc caaac <__cxa_atexit@plt+0xbc8f8> │ │ │ │ - ldr r3, [pc, #60] @ caabc <__cxa_atexit@plt+0xbc908> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ caac0 <__cxa_atexit@plt+0xbc90c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - mov r0, #1 │ │ │ │ - bl 3efd70 <__cxa_atexit@plt+0x3e1bbc> │ │ │ │ - ldr r3, [pc, #44] @ caac4 <__cxa_atexit@plt+0xbc910> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r7, #4] │ │ │ │ - str r0, [r7, #8] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc bf760 <__cxa_atexit@plt+0xb15ac> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #32] @ bf76c <__cxa_atexit@plt+0xb15b8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r1 │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - subseq r8, sp, #56, 24 @ 0x3800 │ │ │ │ - addseq r0, r3, #236, 2 @ 0x3b │ │ │ │ - addseq pc, r2, #108, 28 @ 0x6c0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + @ instruction: 0xfffffe7c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov sl, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi bf7e4 <__cxa_atexit@plt+0xb1630> │ │ │ │ + ldr r7, [pc, #108] @ bf80c <__cxa_atexit@plt+0xb1658> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, r9, sl} │ │ │ │ + sub r7, r3, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi caaf8 <__cxa_atexit@plt+0xbc944> │ │ │ │ - ldr r5, [pc, #32] @ cab08 <__cxa_atexit@plt+0xbc954> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ + bhi bf7f8 <__cxa_atexit@plt+0xb1644> │ │ │ │ + ldr r3, [pc, #88] @ bf810 <__cxa_atexit@plt+0xb165c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r9, #3 │ │ │ │ + beq bf7d4 <__cxa_atexit@plt+0xb1620> │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3efd68 <__cxa_atexit@plt+0x3e1bb4> │ │ │ │ - ldr r7, [pc, #12] @ cab0c <__cxa_atexit@plt+0xbc958> │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ bf818 <__cxa_atexit@plt+0xb1664> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - rsbseq r7, r7, #4, 4 @ 0x40000000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi cab40 <__cxa_atexit@plt+0xbc98c> │ │ │ │ - ldr r5, [pc, #32] @ cab50 <__cxa_atexit@plt+0xbc99c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3efd68 <__cxa_atexit@plt+0x3e1bb4> │ │ │ │ - ldr r7, [pc, #12] @ cab54 <__cxa_atexit@plt+0xbc9a0> │ │ │ │ + ldr r7, [pc, #20] @ bf814 <__cxa_atexit@plt+0xb1660> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsbseq r7, r7, #192, 2 @ 0x30 │ │ │ │ + @ instruction: 0xfffff9e4 │ │ │ │ + @ instruction: 0xffffc880 │ │ │ │ + rsbseq pc, r7, #80, 10 @ 0x14000000 │ │ │ │ + rsbseq pc, r7, #116, 14 @ 0x1d00000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r1, r7 │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc cabac <__cxa_atexit@plt+0xbc9f8> │ │ │ │ - ldr r3, [pc, #60] @ cabbc <__cxa_atexit@plt+0xbca08> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bf888 <__cxa_atexit@plt+0xb16d4> │ │ │ │ + ldr r2, [pc, #132] @ bf8c0 <__cxa_atexit@plt+0xb170c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r9} │ │ │ │ + sub r1, r5, #16 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi bf898 <__cxa_atexit@plt+0xb16e4> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc bf8a0 <__cxa_atexit@plt+0xb16ec> │ │ │ │ + ldr r3, [pc, #104] @ bf8cc <__cxa_atexit@plt+0xb1718> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ cabc0 <__cxa_atexit@plt+0xbca0c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - mov r0, #1 │ │ │ │ - bl 3efd70 <__cxa_atexit@plt+0x3e1bbc> │ │ │ │ - ldr r3, [pc, #44] @ cabc4 <__cxa_atexit@plt+0xbca10> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r7, #4] │ │ │ │ - str r0, [r7, #8] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ + ldr r0, [pc, #100] @ bf8d0 <__cxa_atexit@plt+0xb171c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + stmib r6, {r3, r8} │ │ │ │ + sub r6, r2, #2 │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r6, [r5, #-12] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1876d60 <__cxa_atexit@plt+0x1868bac> │ │ │ │ + ldr r7, [pc, #56] @ bf8c8 <__cxa_atexit@plt+0xb1714> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ + mov r2, r6 │ │ │ │ + b bf8a8 <__cxa_atexit@plt+0xb16f4> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r1 │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - subseq r8, sp, #68608 @ 0x10c00 │ │ │ │ - addseq r0, r3, #240 @ 0xf0 │ │ │ │ - addseq pc, r2, #108, 26 @ 0x1b00 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi cabf8 <__cxa_atexit@plt+0xbca44> │ │ │ │ - ldr r5, [pc, #32] @ cac08 <__cxa_atexit@plt+0xbca54> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3efd68 <__cxa_atexit@plt+0x3e1bb4> │ │ │ │ - ldr r7, [pc, #12] @ cac0c <__cxa_atexit@plt+0xbca58> │ │ │ │ + ldr r7, [pc, #20] @ bf8c4 <__cxa_atexit@plt+0xb1710> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - rsbseq r7, r7, #8, 2 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + rsbseq pc, r7, #132, 10 @ 0x21000000 │ │ │ │ + rsbseq pc, r7, #224, 12 @ 0xe000000 │ │ │ │ + @ instruction: 0xffffd710 │ │ │ │ + @ instruction: 0xffffd840 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc bf910 <__cxa_atexit@plt+0xb175c> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #32] @ bf91c <__cxa_atexit@plt+0xb1768> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + @ instruction: 0xfffffe7c │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi bf9a0 <__cxa_atexit@plt+0xb17ec> │ │ │ │ + ldr r7, [pc, #136] @ bf9d4 <__cxa_atexit@plt+0xb1820> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #132] @ bf9d8 <__cxa_atexit@plt+0xb1824> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r7, [r3, #-16] │ │ │ │ + stmdb r3, {r2, r9, sl} │ │ │ │ + sub r7, r3, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi cac40 <__cxa_atexit@plt+0xbca8c> │ │ │ │ - ldr r5, [pc, #32] @ cac50 <__cxa_atexit@plt+0xbca9c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ + bhi bf9c0 <__cxa_atexit@plt+0xb180c> │ │ │ │ + ldr r3, [pc, #104] @ bf9dc <__cxa_atexit@plt+0xb1828> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r9, #3 │ │ │ │ + beq bf990 <__cxa_atexit@plt+0xb17dc> │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3efd68 <__cxa_atexit@plt+0x3e1bb4> │ │ │ │ - ldr r7, [pc, #12] @ cac54 <__cxa_atexit@plt+0xbcaa0> │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r5, [pc, #60] @ bf9e4 <__cxa_atexit@plt+0xb1830> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r7, [pc, #56] @ bf9e8 <__cxa_atexit@plt+0xb1834> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsbseq r7, r7, #196 @ 0xc4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r1, r7 │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc cacac <__cxa_atexit@plt+0xbcaf8> │ │ │ │ - ldr r3, [pc, #60] @ cacbc <__cxa_atexit@plt+0xbcb08> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ cacc0 <__cxa_atexit@plt+0xbcb0c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - mov r0, #1 │ │ │ │ - bl 3efd70 <__cxa_atexit@plt+0x3e1bbc> │ │ │ │ - ldr r3, [pc, #44] @ cacc4 <__cxa_atexit@plt+0xbcb10> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r7, #4] │ │ │ │ - str r0, [r7, #8] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ + ldr r7, [pc, #24] @ bf9e0 <__cxa_atexit@plt+0xb182c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r1 │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - subseq r8, sp, #299008 @ 0x49000 │ │ │ │ - addseq pc, r2, #244, 30 @ 0x3d0 │ │ │ │ - addseq pc, r2, #108, 24 @ 0x6c00 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + @ instruction: 0xfffff838 │ │ │ │ + rsbseq pc, r7, #96, 8 @ 0x60000000 │ │ │ │ + @ instruction: 0xffffc6c4 │ │ │ │ + rsbseq pc, r7, #136, 6 @ 0x20000002 │ │ │ │ + rsbseq pc, r7, #12, 8 @ 0xc000000 │ │ │ │ + rsbseq pc, r7, #176, 10 @ 0x2c000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi bfa6c <__cxa_atexit@plt+0xb18b8> │ │ │ │ + ldr r7, [pc, #136] @ bfaa0 <__cxa_atexit@plt+0xb18ec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #132] @ bfaa4 <__cxa_atexit@plt+0xb18f0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r7, [r3, #-16] │ │ │ │ + stmdb r3, {r2, r9, sl} │ │ │ │ + sub r7, r3, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi cacf8 <__cxa_atexit@plt+0xbcb44> │ │ │ │ - ldr r5, [pc, #32] @ cad08 <__cxa_atexit@plt+0xbcb54> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ + bhi bfa8c <__cxa_atexit@plt+0xb18d8> │ │ │ │ + ldr r3, [pc, #104] @ bfaa8 <__cxa_atexit@plt+0xb18f4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r9, #3 │ │ │ │ + beq bfa5c <__cxa_atexit@plt+0xb18a8> │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3efd68 <__cxa_atexit@plt+0x3e1bb4> │ │ │ │ - ldr r7, [pc, #12] @ cad0c <__cxa_atexit@plt+0xbcb58> │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r5, [pc, #60] @ bfab0 <__cxa_atexit@plt+0xb18fc> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r7, [pc, #56] @ bfab4 <__cxa_atexit@plt+0xb1900> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - rsbseq r7, r7, #12 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + ldr r7, [pc, #24] @ bfaac <__cxa_atexit@plt+0xb18f8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff76c │ │ │ │ + rsbseq pc, r7, #204, 6 @ 0x30000003 │ │ │ │ + @ instruction: 0xffffc5f8 │ │ │ │ + rsbseq pc, r7, #188, 4 @ 0xc000000b │ │ │ │ + rsbseq pc, r7, #120, 6 @ 0xe0000001 │ │ │ │ + rsbseq pc, r7, #228, 8 @ 0xe4000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi bfb38 <__cxa_atexit@plt+0xb1984> │ │ │ │ + ldr r7, [pc, #136] @ bfb6c <__cxa_atexit@plt+0xb19b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #132] @ bfb70 <__cxa_atexit@plt+0xb19bc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r7, [r3, #-16] │ │ │ │ + stmdb r3, {r2, r9, sl} │ │ │ │ + sub r7, r3, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi cad40 <__cxa_atexit@plt+0xbcb8c> │ │ │ │ - ldr r5, [pc, #32] @ cad50 <__cxa_atexit@plt+0xbcb9c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ + bhi bfb58 <__cxa_atexit@plt+0xb19a4> │ │ │ │ + ldr r3, [pc, #104] @ bfb74 <__cxa_atexit@plt+0xb19c0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r9, #3 │ │ │ │ + beq bfb28 <__cxa_atexit@plt+0xb1974> │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3efd68 <__cxa_atexit@plt+0x3e1bb4> │ │ │ │ - ldr r7, [pc, #12] @ cad54 <__cxa_atexit@plt+0xbcba0> │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r5, [pc, #60] @ bfb7c <__cxa_atexit@plt+0xb19c8> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r7, [pc, #56] @ bfb80 <__cxa_atexit@plt+0xb19cc> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsbseq r6, r7, #200, 30 @ 0x320 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r1, r7 │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc cadac <__cxa_atexit@plt+0xbcbf8> │ │ │ │ - ldr r3, [pc, #60] @ cadbc <__cxa_atexit@plt+0xbcc08> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ cadc0 <__cxa_atexit@plt+0xbcc0c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - mov r0, #1 │ │ │ │ - bl 3efd70 <__cxa_atexit@plt+0x3e1bbc> │ │ │ │ - ldr r3, [pc, #44] @ cadc4 <__cxa_atexit@plt+0xbcc10> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r7, #4] │ │ │ │ - str r0, [r7, #8] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ + ldr r7, [pc, #24] @ bfb78 <__cxa_atexit@plt+0xb19c4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r1 │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - subseq r8, sp, #1196032 @ 0x124000 │ │ │ │ - addseq pc, r2, #248, 28 @ 0xf80 │ │ │ │ - addseq pc, r2, #108, 22 @ 0x1b000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + @ instruction: 0xfffff6a0 │ │ │ │ + rsbseq pc, r7, #28, 6 @ 0x70000000 │ │ │ │ + @ instruction: 0xffffc52c │ │ │ │ + rsbseq pc, r7, #240, 2 @ 0x3c │ │ │ │ + rsbseq pc, r7, #200, 4 @ 0x8000000c │ │ │ │ + rsbseq pc, r7, #24, 8 @ 0x18000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi bfc04 <__cxa_atexit@plt+0xb1a50> │ │ │ │ + ldr r7, [pc, #136] @ bfc38 <__cxa_atexit@plt+0xb1a84> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #132] @ bfc3c <__cxa_atexit@plt+0xb1a88> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r7, [r3, #-16] │ │ │ │ + stmdb r3, {r2, r9, sl} │ │ │ │ + sub r7, r3, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi cadf8 <__cxa_atexit@plt+0xbcc44> │ │ │ │ - ldr r5, [pc, #32] @ cae08 <__cxa_atexit@plt+0xbcc54> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ + bhi bfc24 <__cxa_atexit@plt+0xb1a70> │ │ │ │ + ldr r3, [pc, #104] @ bfc40 <__cxa_atexit@plt+0xb1a8c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r9, #3 │ │ │ │ + beq bfbf4 <__cxa_atexit@plt+0xb1a40> │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3efd68 <__cxa_atexit@plt+0x3e1bb4> │ │ │ │ - ldr r7, [pc, #12] @ cae0c <__cxa_atexit@plt+0xbcc58> │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r5, [pc, #60] @ bfc48 <__cxa_atexit@plt+0xb1a94> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r7, [pc, #56] @ bfc4c <__cxa_atexit@plt+0xb1a98> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - rsbseq r6, r7, #16, 30 @ 0x40 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + ldr r7, [pc, #24] @ bfc44 <__cxa_atexit@plt+0xb1a90> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff5d4 │ │ │ │ + rsbseq pc, r7, #24, 4 @ 0x80000001 │ │ │ │ + @ instruction: 0xffffc460 │ │ │ │ + rsbseq pc, r7, #36, 2 │ │ │ │ + rsbseq pc, r7, #196, 2 @ 0x31 │ │ │ │ + rsbseq pc, r7, #76, 6 @ 0x30000001 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi bfcd0 <__cxa_atexit@plt+0xb1b1c> │ │ │ │ + ldr r7, [pc, #136] @ bfd04 <__cxa_atexit@plt+0xb1b50> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #132] @ bfd08 <__cxa_atexit@plt+0xb1b54> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r7, [r3, #-16] │ │ │ │ + stmdb r3, {r2, r9, sl} │ │ │ │ + sub r7, r3, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi cae40 <__cxa_atexit@plt+0xbcc8c> │ │ │ │ - ldr r5, [pc, #32] @ cae50 <__cxa_atexit@plt+0xbcc9c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ + bhi bfcf0 <__cxa_atexit@plt+0xb1b3c> │ │ │ │ + ldr r3, [pc, #104] @ bfd0c <__cxa_atexit@plt+0xb1b58> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r9, #3 │ │ │ │ + beq bfcc0 <__cxa_atexit@plt+0xb1b0c> │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3efd68 <__cxa_atexit@plt+0x3e1bb4> │ │ │ │ - ldr r7, [pc, #12] @ cae54 <__cxa_atexit@plt+0xbcca0> │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r5, [pc, #60] @ bfd14 <__cxa_atexit@plt+0xb1b60> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r7, [pc, #56] @ bfd18 <__cxa_atexit@plt+0xb1b64> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsbseq r6, r7, #204, 28 @ 0xcc0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r1, r7 │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc caeac <__cxa_atexit@plt+0xbccf8> │ │ │ │ - ldr r3, [pc, #60] @ caebc <__cxa_atexit@plt+0xbcd08> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ caec0 <__cxa_atexit@plt+0xbcd0c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - mov r0, #1 │ │ │ │ - bl 3efd70 <__cxa_atexit@plt+0x3e1bbc> │ │ │ │ - ldr r3, [pc, #44] @ caec4 <__cxa_atexit@plt+0xbcd10> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r7, #4] │ │ │ │ - str r0, [r7, #8] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ + ldr r7, [pc, #24] @ bfd10 <__cxa_atexit@plt+0xb1b5c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r1 │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - subseq r8, sp, #3342336 @ 0x330000 │ │ │ │ - addseq pc, r2, #252, 26 @ 0x3f00 │ │ │ │ - addseq pc, r2, #108, 20 @ 0x6c000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + @ instruction: 0xfffff508 │ │ │ │ + rsbseq pc, r7, #16, 2 │ │ │ │ + @ instruction: 0xffffc394 │ │ │ │ + rsbseq pc, r7, #88 @ 0x58 │ │ │ │ + rsbseq pc, r7, #188 @ 0xbc │ │ │ │ + rsbseq pc, r7, #128, 4 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi bfd9c <__cxa_atexit@plt+0xb1be8> │ │ │ │ + ldr r7, [pc, #136] @ bfdd0 <__cxa_atexit@plt+0xb1c1c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #132] @ bfdd4 <__cxa_atexit@plt+0xb1c20> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r7, [r3, #-16] │ │ │ │ + stmdb r3, {r2, r9, sl} │ │ │ │ + sub r7, r3, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi caef8 <__cxa_atexit@plt+0xbcd44> │ │ │ │ - ldr r5, [pc, #32] @ caf08 <__cxa_atexit@plt+0xbcd54> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ + bhi bfdbc <__cxa_atexit@plt+0xb1c08> │ │ │ │ + ldr r3, [pc, #104] @ bfdd8 <__cxa_atexit@plt+0xb1c24> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r9, #3 │ │ │ │ + beq bfd8c <__cxa_atexit@plt+0xb1bd8> │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3efd68 <__cxa_atexit@plt+0x3e1bb4> │ │ │ │ - ldr r7, [pc, #12] @ caf0c <__cxa_atexit@plt+0xbcd58> │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r5, [pc, #60] @ bfde0 <__cxa_atexit@plt+0xb1c2c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r7, [pc, #56] @ bfde4 <__cxa_atexit@plt+0xb1c30> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - rsbseq r6, r7, #20, 28 @ 0x140 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi caf40 <__cxa_atexit@plt+0xbcd8c> │ │ │ │ - ldr r5, [pc, #32] @ caf50 <__cxa_atexit@plt+0xbcd9c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3efd68 <__cxa_atexit@plt+0x3e1bb4> │ │ │ │ - ldr r7, [pc, #12] @ caf54 <__cxa_atexit@plt+0xbcda0> │ │ │ │ + ldr r7, [pc, #24] @ bfddc <__cxa_atexit@plt+0xb1c28> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsbseq r6, r7, #208, 26 @ 0x3400 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r1, r7 │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc cafac <__cxa_atexit@plt+0xbcdf8> │ │ │ │ - ldr r3, [pc, #60] @ cafbc <__cxa_atexit@plt+0xbce08> │ │ │ │ + @ instruction: 0xfffff43c │ │ │ │ + rsbseq pc, r7, #36 @ 0x24 │ │ │ │ + @ instruction: 0xffffc2c8 │ │ │ │ + rsbseq lr, r7, #140, 30 @ 0x230 │ │ │ │ + rsbseq lr, r7, #208, 30 @ 0x340 │ │ │ │ + rsbseq pc, r7, #180, 2 @ 0x2d │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi bfe60 <__cxa_atexit@plt+0xb1cac> │ │ │ │ + ldr r2, [pc, #116] @ bfe7c <__cxa_atexit@plt+0xb1cc8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r1, [pc, #108] @ bfe80 <__cxa_atexit@plt+0xb1ccc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + sub r7, r3, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi bfe6c <__cxa_atexit@plt+0xb1cb8> │ │ │ │ + ldr r3, [pc, #80] @ bfe84 <__cxa_atexit@plt+0xb1cd0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ cafc0 <__cxa_atexit@plt+0xbce0c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - mov r0, #1 │ │ │ │ - bl 3efd70 <__cxa_atexit@plt+0x3e1bbc> │ │ │ │ - ldr r3, [pc, #44] @ cafc4 <__cxa_atexit@plt+0xbce10> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r7, #4] │ │ │ │ - str r0, [r7, #8] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq bfe50 <__cxa_atexit@plt+0xb1c9c> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r1 │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - subseq r8, sp, #18087936 @ 0x1140000 │ │ │ │ - addseq pc, r2, #0, 26 │ │ │ │ - addseq pc, r2, #108, 18 @ 0x1b0000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi caff8 <__cxa_atexit@plt+0xbce44> │ │ │ │ - ldr r5, [pc, #32] @ cb008 <__cxa_atexit@plt+0xbce54> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 3efd68 <__cxa_atexit@plt+0x3e1bb4> │ │ │ │ - ldr r7, [pc, #12] @ cb00c <__cxa_atexit@plt+0xbce58> │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ bfe88 <__cxa_atexit@plt+0xb1cd4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - rsbseq r6, r7, #24, 26 @ 0x600 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + addseq sl, r3, #192, 14 @ 0x3000000 │ │ │ │ + @ instruction: 0xffffc204 │ │ │ │ + rsbseq lr, r7, #220, 28 @ 0xdc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b a8f67c <__cxa_atexit@plt+0xa814c8> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi bff3c <__cxa_atexit@plt+0xb1d88> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc bff44 <__cxa_atexit@plt+0xb1d90> │ │ │ │ + ldr r1, [pc, #148] @ bff68 <__cxa_atexit@plt+0xb1db4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r0, [pc, #140] @ bff6c <__cxa_atexit@plt+0xb1db8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r7, [pc, #124] @ bff70 <__cxa_atexit@plt+0xb1dbc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #-16] │ │ │ │ + str r1, [r2, #4]! │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r0, [r2, #8] │ │ │ │ + sub r7, r3, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi cb040 <__cxa_atexit@plt+0xbce8c> │ │ │ │ - ldr r5, [pc, #32] @ cb050 <__cxa_atexit@plt+0xbce9c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ + bhi bff58 <__cxa_atexit@plt+0xb1da4> │ │ │ │ + ldr r3, [pc, #92] @ bff74 <__cxa_atexit@plt+0xb1dc0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq bff2c <__cxa_atexit@plt+0xb1d78> │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + b 3c1f54 <__cxa_atexit@plt+0x3b3da0> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 3efd68 <__cxa_atexit@plt+0x3e1bb4> │ │ │ │ - ldr r7, [pc, #12] @ cb054 <__cxa_atexit@plt+0xbcea0> │ │ │ │ + bx r0 │ │ │ │ + mov r6, r2 │ │ │ │ + b bff4c <__cxa_atexit@plt+0xb1d98> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ bff78 <__cxa_atexit@plt+0xb1dc4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsbseq r6, r7, #212, 24 @ 0xd400 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r1, r7 │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc cb0ac <__cxa_atexit@plt+0xbcef8> │ │ │ │ - ldr r3, [pc, #60] @ cb0bc <__cxa_atexit@plt+0xbcf08> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ cb0c0 <__cxa_atexit@plt+0xbcf0c> │ │ │ │ + @ instruction: 0xffffff18 │ │ │ │ + addseq sl, r3, #244, 12 @ 0xf400000 │ │ │ │ + addseq sl, r3, #64, 14 @ 0x1000000 │ │ │ │ + @ instruction: 0xffffc368 │ │ │ │ + rsbseq lr, r7, #4, 28 @ 0x40 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi bffdc <__cxa_atexit@plt+0xb1e28> │ │ │ │ + ldr r2, [pc, #92] @ bfff8 <__cxa_atexit@plt+0xb1e44> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - mov r0, #1 │ │ │ │ - bl 3efd70 <__cxa_atexit@plt+0x3e1bbc> │ │ │ │ - ldr r3, [pc, #44] @ cb0c4 <__cxa_atexit@plt+0xbcf10> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r7, #4] │ │ │ │ - str r0, [r7, #8] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r1 │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - subseq r8, sp, #47185920 @ 0x2d00000 │ │ │ │ - addseq pc, r2, #4, 24 @ 0x400 │ │ │ │ - addseq pc, r2, #108, 16 @ 0x6c0000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r3, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi cb0f8 <__cxa_atexit@plt+0xbcf44> │ │ │ │ - ldr r5, [pc, #32] @ cb108 <__cxa_atexit@plt+0xbcf54> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ + bhi bffe8 <__cxa_atexit@plt+0xb1e34> │ │ │ │ + ldr r3, [pc, #68] @ bfffc <__cxa_atexit@plt+0xb1e48> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq bffcc <__cxa_atexit@plt+0xb1e18> │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + b 3c1f54 <__cxa_atexit@plt+0x3b3da0> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 3efd68 <__cxa_atexit@plt+0x3e1bb4> │ │ │ │ - ldr r7, [pc, #12] @ cb10c <__cxa_atexit@plt+0xbcf58> │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ c0000 <__cxa_atexit@plt+0xb1e4c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - rsbseq r6, r7, #28, 24 @ 0x1c00 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi cb140 <__cxa_atexit@plt+0xbcf8c> │ │ │ │ - ldr r5, [pc, #32] @ cb150 <__cxa_atexit@plt+0xbcf9c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3efd68 <__cxa_atexit@plt+0x3e1bb4> │ │ │ │ - ldr r7, [pc, #12] @ cb154 <__cxa_atexit@plt+0xbcfa0> │ │ │ │ - add r7, pc, r7 │ │ │ │ + addseq sl, r3, #56, 12 @ 0x3800000 │ │ │ │ + @ instruction: 0xffffc168 │ │ │ │ + rsbseq lr, r7, #104, 26 @ 0x1a00 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c0038 <__cxa_atexit@plt+0xb1e84> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ c0040 <__cxa_atexit@plt+0xb1e8c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + addseq sl, r3, #172, 10 @ 0x2b000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c0088 <__cxa_atexit@plt+0xb1ed4> │ │ │ │ + ldr r2, [pc, #44] @ c0098 <__cxa_atexit@plt+0xb1ee4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsbseq r6, r7, #216, 22 @ 0x36000 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r1, r7 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc cb1ac <__cxa_atexit@plt+0xbcff8> │ │ │ │ - ldr r3, [pc, #60] @ cb1bc <__cxa_atexit@plt+0xbd008> │ │ │ │ + bcc c0100 <__cxa_atexit@plt+0xb1f4c> │ │ │ │ + ldr r3, [pc, #84] @ c0118 <__cxa_atexit@plt+0xb1f64> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ cb1c0 <__cxa_atexit@plt+0xbd00c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - mov r0, #1 │ │ │ │ - bl 3efd70 <__cxa_atexit@plt+0x3e1bbc> │ │ │ │ - ldr r3, [pc, #44] @ cb1c4 <__cxa_atexit@plt+0xbd010> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r7, #4] │ │ │ │ - str r0, [r7, #8] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ + ldr r2, [pc, #80] @ c011c <__cxa_atexit@plt+0xb1f68> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #76] @ c0120 <__cxa_atexit@plt+0xb1f6c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r9, [r7, #8] │ │ │ │ + str r8, [r7, #12] │ │ │ │ + mov r3, r7 │ │ │ │ + str r1, [r3, #16]! │ │ │ │ + str r9, [r7, #24] │ │ │ │ + add lr, r7, #28 │ │ │ │ + stm lr, {r2, r3, r7} │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r1 │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - subseq r8, sp, #188743680 @ 0xb400000 │ │ │ │ - addseq pc, r2, #8, 22 @ 0x2000 │ │ │ │ - addseq pc, r2, #108, 14 @ 0x1b00000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi cb1f8 <__cxa_atexit@plt+0xbd044> │ │ │ │ - ldr r5, [pc, #32] @ cb208 <__cxa_atexit@plt+0xbd054> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3efd68 <__cxa_atexit@plt+0x3e1bb4> │ │ │ │ - ldr r7, [pc, #12] @ cb20c <__cxa_atexit@plt+0xbd058> │ │ │ │ + ldr r7, [pc, #28] @ c0124 <__cxa_atexit@plt+0xb1f70> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - rsbseq r6, r7, #32, 22 @ 0x8000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi cb240 <__cxa_atexit@plt+0xbd08c> │ │ │ │ - ldr r5, [pc, #32] @ cb250 <__cxa_atexit@plt+0xbd09c> │ │ │ │ + @ instruction: 0xfffffde0 │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + @ instruction: 0xfffffeac │ │ │ │ + rsbseq lr, r7, #132, 28 @ 0x840 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c01ac <__cxa_atexit@plt+0xb1ff8> │ │ │ │ + ldr r2, [pc, #148] @ c01dc <__cxa_atexit@plt+0xb2028> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r0, [pc, #136] @ c01e0 <__cxa_atexit@plt+0xb202c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r3, #-16] │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + stmdb r3, {r0, r7} │ │ │ │ + sub r1, r3, #24 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi c01b8 <__cxa_atexit@plt+0xb2004> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc c01c0 <__cxa_atexit@plt+0xb200c> │ │ │ │ + ldr r5, [pc, #96] @ c01e8 <__cxa_atexit@plt+0xb2034> │ │ │ │ add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3efd68 <__cxa_atexit@plt+0x3e1bb4> │ │ │ │ - ldr r7, [pc, #12] @ cb254 <__cxa_atexit@plt+0xbd0a0> │ │ │ │ + ldr r0, [pc, #92] @ c01ec <__cxa_atexit@plt+0xb2038> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r6, #4]! │ │ │ │ + str r5, [r3, #-24] @ 0xffffffe8 │ │ │ │ + str r6, [r3, #-20] @ 0xffffffec │ │ │ │ + str r8, [r6, #4] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r2 │ │ │ │ + b 183488c <__cxa_atexit@plt+0x18266d8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r2, r6 │ │ │ │ + b c01c8 <__cxa_atexit@plt+0xb2014> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ c01e4 <__cxa_atexit@plt+0xb2030> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsbseq r6, r7, #220, 20 @ 0xdc000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + addseq sl, r3, #124, 8 @ 0x7c000000 │ │ │ │ + rsbseq lr, r7, #112, 24 @ 0x7000 │ │ │ │ + @ instruction: 0xffffd360 │ │ │ │ + @ instruction: 0xffffd1d4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r1, r7 │ │ │ │ + mov r8, r7 │ │ │ │ mov r7, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r9, [r6, #4] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r7, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc cb2ac <__cxa_atexit@plt+0xbd0f8> │ │ │ │ - ldr r3, [pc, #60] @ cb2bc <__cxa_atexit@plt+0xbd108> │ │ │ │ + bcc c0260 <__cxa_atexit@plt+0xb20ac> │ │ │ │ + ldr r3, [pc, #84] @ c0278 <__cxa_atexit@plt+0xb20c4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ cb2c0 <__cxa_atexit@plt+0xbd10c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - mov r0, #1 │ │ │ │ - bl 3efd70 <__cxa_atexit@plt+0x3e1bbc> │ │ │ │ - ldr r3, [pc, #44] @ cb2c4 <__cxa_atexit@plt+0xbd110> │ │ │ │ + ldr r2, [pc, #80] @ c027c <__cxa_atexit@plt+0xb20c8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #76] @ c0280 <__cxa_atexit@plt+0xb20cc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r9, [r7, #8] │ │ │ │ + str r8, [r7, #12] │ │ │ │ + mov r3, r7 │ │ │ │ + str r1, [r3, #16]! │ │ │ │ + str r9, [r7, #24] │ │ │ │ + add lr, r7, #28 │ │ │ │ + stm lr, {r2, r3, r7} │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ c0284 <__cxa_atexit@plt+0xb20d0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffc80 │ │ │ │ + @ instruction: 0xfffffe20 │ │ │ │ + @ instruction: 0xfffffd4c │ │ │ │ + rsbseq lr, r7, #36, 26 @ 0x900 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi c0314 <__cxa_atexit@plt+0xb2160> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r3, [pc, #172] @ c0358 <__cxa_atexit@plt+0xb21a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r3, [r7, #4] │ │ │ │ - str r0, [r7, #8] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ + stmdb r5, {r3, r7} │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c031c <__cxa_atexit@plt+0xb2168> │ │ │ │ + ldr r2, [pc, #152] @ c035c <__cxa_atexit@plt+0xb21a8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + sub r1, r5, #24 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi c0330 <__cxa_atexit@plt+0xb217c> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc c0338 <__cxa_atexit@plt+0xb2184> │ │ │ │ + ldr r3, [pc, #120] @ c0368 <__cxa_atexit@plt+0xb21b4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [pc, #116] @ c036c <__cxa_atexit@plt+0xb21b8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r6, #4]! │ │ │ │ + str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r6, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r6, #4] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r2 │ │ │ │ + b 183488c <__cxa_atexit@plt+0x18266d8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #64] @ c0364 <__cxa_atexit@plt+0xb21b0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ + mov r2, r6 │ │ │ │ + b c0340 <__cxa_atexit@plt+0xb218c> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r1 │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - subseq r8, sp, #637534208 @ 0x26000000 │ │ │ │ - addseq pc, r2, #12, 20 @ 0xc000 │ │ │ │ - addseq pc, r2, #108, 12 @ 0x6c00000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi cb2f8 <__cxa_atexit@plt+0xbd144> │ │ │ │ - ldr r5, [pc, #32] @ cb308 <__cxa_atexit@plt+0xbd154> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3efd68 <__cxa_atexit@plt+0x3e1bb4> │ │ │ │ - ldr r7, [pc, #12] @ cb30c <__cxa_atexit@plt+0xbd158> │ │ │ │ + ldr r7, [pc, #24] @ c0360 <__cxa_atexit@plt+0xb21ac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - rsbseq r6, r7, #36, 20 @ 0x24000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ + addseq sl, r3, #40, 6 @ 0xa0000000 │ │ │ │ + @ instruction: 0xfffff104 │ │ │ │ + rsbseq lr, r7, #248, 20 @ 0xf8000 │ │ │ │ + rsbseq lr, r7, #64, 24 @ 0x4000 │ │ │ │ + @ instruction: 0xffffd1f8 │ │ │ │ + @ instruction: 0xffffd06c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi c03f8 <__cxa_atexit@plt+0xb2244> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r5, [pc, #148] @ c042c <__cxa_atexit@plt+0xb2278> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + stmdb r3, {r5, r7} │ │ │ │ + sub r5, r3, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c0404 <__cxa_atexit@plt+0xb2250> │ │ │ │ + ldr r7, [pc, #128] @ c0430 <__cxa_atexit@plt+0xb227c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-16] │ │ │ │ + str r8, [r3, #-12] │ │ │ │ + sub r7, r3, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi cb340 <__cxa_atexit@plt+0xbd18c> │ │ │ │ - ldr r5, [pc, #32] @ cb350 <__cxa_atexit@plt+0xbd19c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ + bhi c0418 <__cxa_atexit@plt+0xb2264> │ │ │ │ + ldr r3, [pc, #104] @ c0434 <__cxa_atexit@plt+0xb2280> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r9, #3 │ │ │ │ + beq c03e8 <__cxa_atexit@plt+0xb2234> │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3efd68 <__cxa_atexit@plt+0x3e1bb4> │ │ │ │ - ldr r7, [pc, #12] @ cb354 <__cxa_atexit@plt+0xbd1a0> │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ c043c <__cxa_atexit@plt+0xb2288> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsbseq r6, r7, #224, 18 @ 0x380000 │ │ │ │ + ldr r7, [pc, #24] @ c0438 <__cxa_atexit@plt+0xb2284> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + bx r0 │ │ │ │ + addseq sl, r3, #60, 4 @ 0xc0000003 │ │ │ │ + @ instruction: 0xffffddf4 │ │ │ │ + @ instruction: 0xffffbc6c │ │ │ │ + rsbseq lr, r7, #48, 18 @ 0xc0000 │ │ │ │ + rsbseq lr, r7, #64, 22 @ 0x10000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r1, r7 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #64 @ 0x40 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc cb3ac <__cxa_atexit@plt+0xbd1f8> │ │ │ │ - ldr r3, [pc, #60] @ cb3bc <__cxa_atexit@plt+0xbd208> │ │ │ │ + bcc c04c4 <__cxa_atexit@plt+0xb2310> │ │ │ │ + ldr r3, [pc, #116] @ c04dc <__cxa_atexit@plt+0xb2328> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ cb3c0 <__cxa_atexit@plt+0xbd20c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - mov r0, #1 │ │ │ │ - bl 3efd70 <__cxa_atexit@plt+0x3e1bbc> │ │ │ │ - ldr r3, [pc, #44] @ cb3c4 <__cxa_atexit@plt+0xbd210> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r7, #4] │ │ │ │ - str r0, [r7, #8] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ + ldr r2, [pc, #112] @ c04e0 <__cxa_atexit@plt+0xb232c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #108] @ c04e4 <__cxa_atexit@plt+0xb2330> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #104] @ c04e8 <__cxa_atexit@plt+0xb2334> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r7, #4]! │ │ │ │ + str r8, [r7, #24] │ │ │ │ + str r9, [r7, #28] │ │ │ │ + str r9, [r7, #8] │ │ │ │ + str r8, [r7, #12] │ │ │ │ + mov r1, r7 │ │ │ │ + str r3, [r1, #16]! │ │ │ │ + mov r3, r7 │ │ │ │ + str r2, [r3, #32]! │ │ │ │ + add r2, r7, #40 @ 0x28 │ │ │ │ + stm r2, {r8, r9, lr} │ │ │ │ + str r3, [r7, #52] @ 0x34 │ │ │ │ + str r1, [r7, #56] @ 0x38 │ │ │ │ + str r7, [r7, #60] @ 0x3c │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r1 │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - subseq r8, sp, #335544321 @ 0x14000001 │ │ │ │ - addseq pc, r2, #16, 18 @ 0x40000 │ │ │ │ - addseq pc, r2, #108, 10 @ 0x1b000000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi cb3f8 <__cxa_atexit@plt+0xbd244> │ │ │ │ - ldr r5, [pc, #32] @ cb408 <__cxa_atexit@plt+0xbd254> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3efd68 <__cxa_atexit@plt+0x3e1bb4> │ │ │ │ - ldr r7, [pc, #12] @ cb40c <__cxa_atexit@plt+0xbd258> │ │ │ │ + ldr r7, [pc, #32] @ c04ec <__cxa_atexit@plt+0xb2338> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #64 @ 0x40 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - rsbseq r6, r7, #40, 18 @ 0xa0000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi cb440 <__cxa_atexit@plt+0xbd28c> │ │ │ │ - ldr r5, [pc, #32] @ cb450 <__cxa_atexit@plt+0xbd29c> │ │ │ │ + @ instruction: 0xfffffe24 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + @ instruction: 0xfffffcb4 │ │ │ │ + addseq sl, r3, #64, 10 @ 0x10000000 │ │ │ │ + rsbseq lr, r7, #196, 20 @ 0xc4000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c0574 <__cxa_atexit@plt+0xb23c0> │ │ │ │ + ldr r2, [pc, #148] @ c05a4 <__cxa_atexit@plt+0xb23f0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r0, [pc, #136] @ c05a8 <__cxa_atexit@plt+0xb23f4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r3, #-16] │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + stmdb r3, {r0, r7} │ │ │ │ + sub r1, r3, #24 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi c0580 <__cxa_atexit@plt+0xb23cc> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc c0588 <__cxa_atexit@plt+0xb23d4> │ │ │ │ + ldr r5, [pc, #96] @ c05b0 <__cxa_atexit@plt+0xb23fc> │ │ │ │ add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3efd68 <__cxa_atexit@plt+0x3e1bb4> │ │ │ │ - ldr r7, [pc, #12] @ cb454 <__cxa_atexit@plt+0xbd2a0> │ │ │ │ + ldr r0, [pc, #92] @ c05b4 <__cxa_atexit@plt+0xb2400> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r6, #4]! │ │ │ │ + str r5, [r3, #-24] @ 0xffffffe8 │ │ │ │ + str r6, [r3, #-20] @ 0xffffffec │ │ │ │ + str r8, [r6, #4] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r2 │ │ │ │ + b 183ca44 <__cxa_atexit@plt+0x182e890> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r2, r6 │ │ │ │ + b c0590 <__cxa_atexit@plt+0xb23dc> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ c05ac <__cxa_atexit@plt+0xb23f8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsbseq r6, r7, #228, 16 @ 0xe40000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + addseq sl, r3, #180 @ 0xb4 │ │ │ │ + rsbseq lr, r7, #180, 16 @ 0xb40000 │ │ │ │ + @ instruction: 0xffffd3cc │ │ │ │ + @ instruction: 0xffffd240 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r1, r7 │ │ │ │ + mov r8, r7 │ │ │ │ mov r7, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r9, [r6, #4] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r7, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc cb4ac <__cxa_atexit@plt+0xbd2f8> │ │ │ │ - ldr r3, [pc, #60] @ cb4bc <__cxa_atexit@plt+0xbd308> │ │ │ │ + bcc c0628 <__cxa_atexit@plt+0xb2474> │ │ │ │ + ldr r3, [pc, #84] @ c0640 <__cxa_atexit@plt+0xb248c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ cb4c0 <__cxa_atexit@plt+0xbd30c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - mov r0, #1 │ │ │ │ - bl 3efd70 <__cxa_atexit@plt+0x3e1bbc> │ │ │ │ - ldr r3, [pc, #44] @ cb4c4 <__cxa_atexit@plt+0xbd310> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r7, #4] │ │ │ │ - str r0, [r7, #8] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r1 │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - subseq r8, sp, #805306371 @ 0x30000003 │ │ │ │ - addseq pc, r2, #20, 16 @ 0x140000 │ │ │ │ - addseq pc, r2, #108, 8 @ 0x6c000000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi cb4f8 <__cxa_atexit@plt+0xbd344> │ │ │ │ - ldr r5, [pc, #32] @ cb508 <__cxa_atexit@plt+0xbd354> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3efd68 <__cxa_atexit@plt+0x3e1bb4> │ │ │ │ - ldr r7, [pc, #12] @ cb50c <__cxa_atexit@plt+0xbd358> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r2, [pc, #80] @ c0644 <__cxa_atexit@plt+0xb2490> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #76] @ c0648 <__cxa_atexit@plt+0xb2494> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r9, [r7, #8] │ │ │ │ + str r8, [r7, #12] │ │ │ │ + mov r3, r7 │ │ │ │ + str r1, [r3, #16]! │ │ │ │ + str r9, [r7, #24] │ │ │ │ + add lr, r7, #28 │ │ │ │ + stm lr, {r2, r3, r7} │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - rsbseq r6, r7, #44, 16 @ 0x2c0000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi cb540 <__cxa_atexit@plt+0xbd38c> │ │ │ │ - ldr r5, [pc, #32] @ cb550 <__cxa_atexit@plt+0xbd39c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3efd68 <__cxa_atexit@plt+0x3e1bb4> │ │ │ │ - ldr r7, [pc, #12] @ cb554 <__cxa_atexit@plt+0xbd3a0> │ │ │ │ + ldr r7, [pc, #28] @ c064c <__cxa_atexit@plt+0xb2498> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsbseq r6, r7, #232, 14 @ 0x3a00000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r1, r7 │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc cb5ac <__cxa_atexit@plt+0xbd3f8> │ │ │ │ - ldr r3, [pc, #60] @ cb5bc <__cxa_atexit@plt+0xbd408> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ cb5c0 <__cxa_atexit@plt+0xbd40c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - mov r0, #1 │ │ │ │ - bl 3efd70 <__cxa_atexit@plt+0x3e1bbc> │ │ │ │ - ldr r3, [pc, #44] @ cb5c4 <__cxa_atexit@plt+0xbd410> │ │ │ │ + @ instruction: 0xfffff8b8 │ │ │ │ + @ instruction: 0xfffffa58 │ │ │ │ + @ instruction: 0xfffff984 │ │ │ │ + rsbseq lr, r7, #92, 18 @ 0x170000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi c06dc <__cxa_atexit@plt+0xb2528> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r3, [pc, #172] @ c0720 <__cxa_atexit@plt+0xb256c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r3, [r7, #4] │ │ │ │ - str r0, [r7, #8] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ + stmdb r5, {r3, r7} │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c06e4 <__cxa_atexit@plt+0xb2530> │ │ │ │ + ldr r2, [pc, #152] @ c0724 <__cxa_atexit@plt+0xb2570> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + sub r1, r5, #24 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi c06f8 <__cxa_atexit@plt+0xb2544> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc c0700 <__cxa_atexit@plt+0xb254c> │ │ │ │ + ldr r3, [pc, #120] @ c0730 <__cxa_atexit@plt+0xb257c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [pc, #116] @ c0734 <__cxa_atexit@plt+0xb2580> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r6, #4]! │ │ │ │ + str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r6, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r6, #4] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r2 │ │ │ │ + b 183ca44 <__cxa_atexit@plt+0x182e890> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r1 │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - subseq r8, sp, #-1073741812 @ 0xc000000c │ │ │ │ - addseq pc, r2, #24, 14 @ 0x600000 │ │ │ │ - addseq pc, r2, #108, 6 @ 0xb0000001 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi cb5f8 <__cxa_atexit@plt+0xbd444> │ │ │ │ - ldr r5, [pc, #32] @ cb608 <__cxa_atexit@plt+0xbd454> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3efd68 <__cxa_atexit@plt+0x3e1bb4> │ │ │ │ - ldr r7, [pc, #12] @ cb60c <__cxa_atexit@plt+0xbd458> │ │ │ │ + ldr r7, [pc, #64] @ c072c <__cxa_atexit@plt+0xb2578> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - rsbseq r6, r7, #48, 14 @ 0xc00000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi cb640 <__cxa_atexit@plt+0xbd48c> │ │ │ │ - ldr r5, [pc, #32] @ cb650 <__cxa_atexit@plt+0xbd49c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3efd68 <__cxa_atexit@plt+0x3e1bb4> │ │ │ │ - ldr r7, [pc, #12] @ cb654 <__cxa_atexit@plt+0xbd4a0> │ │ │ │ + mov r2, r6 │ │ │ │ + b c0708 <__cxa_atexit@plt+0xb2554> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #24] @ c0728 <__cxa_atexit@plt+0xb2574> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsbseq r6, r7, #236, 12 @ 0xec00000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r1, r7 │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc cb6ac <__cxa_atexit@plt+0xbd4f8> │ │ │ │ - ldr r3, [pc, #60] @ cb6bc <__cxa_atexit@plt+0xbd508> │ │ │ │ + addseq r9, r3, #96, 30 @ 0x180 │ │ │ │ + @ instruction: 0xffffeeec │ │ │ │ + rsbseq lr, r7, #60, 14 @ 0xf00000 │ │ │ │ + rsbseq lr, r7, #124, 16 @ 0x7c0000 │ │ │ │ + @ instruction: 0xffffd264 │ │ │ │ + @ instruction: 0xffffd0d8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi c07c0 <__cxa_atexit@plt+0xb260c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r5, [pc, #148] @ c07f4 <__cxa_atexit@plt+0xb2640> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + stmdb r3, {r5, r7} │ │ │ │ + sub r5, r3, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c07cc <__cxa_atexit@plt+0xb2618> │ │ │ │ + ldr r7, [pc, #128] @ c07f8 <__cxa_atexit@plt+0xb2644> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-16] │ │ │ │ + str r8, [r3, #-12] │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi c07e0 <__cxa_atexit@plt+0xb262c> │ │ │ │ + ldr r3, [pc, #104] @ c07fc <__cxa_atexit@plt+0xb2648> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ cb6c0 <__cxa_atexit@plt+0xbd50c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - mov r0, #1 │ │ │ │ - bl 3efd70 <__cxa_atexit@plt+0x3e1bbc> │ │ │ │ - ldr r3, [pc, #44] @ cb6c4 <__cxa_atexit@plt+0xbd510> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r7, #4] │ │ │ │ - str r0, [r7, #8] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r9, #3 │ │ │ │ + beq c07b0 <__cxa_atexit@plt+0xb25fc> │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r1 │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - subseq r8, sp, #67 @ 0x43 │ │ │ │ - addseq pc, r2, #28, 12 @ 0x1c00000 │ │ │ │ - addseq pc, r2, #108, 4 @ 0xc0000006 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi cb6f8 <__cxa_atexit@plt+0xbd544> │ │ │ │ - ldr r5, [pc, #32] @ cb708 <__cxa_atexit@plt+0xbd554> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3efd68 <__cxa_atexit@plt+0x3e1bb4> │ │ │ │ - ldr r7, [pc, #12] @ cb70c <__cxa_atexit@plt+0xbd558> │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ c0804 <__cxa_atexit@plt+0xb2650> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - rsbseq r6, r7, #52, 12 @ 0x3400000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi cb740 <__cxa_atexit@plt+0xbd58c> │ │ │ │ - ldr r5, [pc, #32] @ cb750 <__cxa_atexit@plt+0xbd59c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3efd68 <__cxa_atexit@plt+0x3e1bb4> │ │ │ │ - ldr r7, [pc, #12] @ cb754 <__cxa_atexit@plt+0xbd5a0> │ │ │ │ + ldr r7, [pc, #24] @ c0800 <__cxa_atexit@plt+0xb264c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsbseq r6, r7, #240, 10 @ 0x3c000000 │ │ │ │ + addseq r9, r3, #116, 28 @ 0x740 │ │ │ │ + @ instruction: 0xffffd974 │ │ │ │ + @ instruction: 0xffffb8a4 │ │ │ │ + rsbseq lr, r7, #104, 10 @ 0x1a000000 │ │ │ │ + rsbseq lr, r7, #116, 14 @ 0x1d00000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r1, r7 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #64 @ 0x40 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc cb7ac <__cxa_atexit@plt+0xbd5f8> │ │ │ │ - ldr r3, [pc, #60] @ cb7bc <__cxa_atexit@plt+0xbd608> │ │ │ │ + bcc c088c <__cxa_atexit@plt+0xb26d8> │ │ │ │ + ldr r3, [pc, #116] @ c08a4 <__cxa_atexit@plt+0xb26f0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ cb7c0 <__cxa_atexit@plt+0xbd60c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - mov r0, #1 │ │ │ │ - bl 3efd70 <__cxa_atexit@plt+0x3e1bbc> │ │ │ │ - ldr r3, [pc, #44] @ cb7c4 <__cxa_atexit@plt+0xbd610> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r7, #4] │ │ │ │ - str r0, [r7, #8] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ + ldr r2, [pc, #112] @ c08a8 <__cxa_atexit@plt+0xb26f4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #108] @ c08ac <__cxa_atexit@plt+0xb26f8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #104] @ c08b0 <__cxa_atexit@plt+0xb26fc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r7, #4]! │ │ │ │ + str r8, [r7, #24] │ │ │ │ + str r9, [r7, #28] │ │ │ │ + str r9, [r7, #8] │ │ │ │ + str r8, [r7, #12] │ │ │ │ + mov r1, r7 │ │ │ │ + str r3, [r1, #16]! │ │ │ │ + mov r3, r7 │ │ │ │ + str r2, [r3, #32]! │ │ │ │ + add r2, r7, #40 @ 0x28 │ │ │ │ + stm r2, {r8, r9, lr} │ │ │ │ + str r3, [r7, #52] @ 0x34 │ │ │ │ + str r1, [r7, #56] @ 0x38 │ │ │ │ + str r7, [r7, #60] @ 0x3c │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r1 │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - subseq r7, sp, #276 @ 0x114 │ │ │ │ - addseq pc, r2, #32, 10 @ 0x8000000 │ │ │ │ - addseq pc, r2, #108, 2 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi cb7f8 <__cxa_atexit@plt+0xbd644> │ │ │ │ - ldr r5, [pc, #32] @ cb808 <__cxa_atexit@plt+0xbd654> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3efd68 <__cxa_atexit@plt+0x3e1bb4> │ │ │ │ - ldr r7, [pc, #12] @ cb80c <__cxa_atexit@plt+0xbd658> │ │ │ │ + ldr r7, [pc, #32] @ c08b4 <__cxa_atexit@plt+0xb2700> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #64 @ 0x40 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - rsbseq r6, r7, #56, 10 @ 0xe000000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi cb840 <__cxa_atexit@plt+0xbd68c> │ │ │ │ - ldr r5, [pc, #32] @ cb850 <__cxa_atexit@plt+0xbd69c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3efd68 <__cxa_atexit@plt+0x3e1bb4> │ │ │ │ - ldr r7, [pc, #12] @ cb854 <__cxa_atexit@plt+0xbd6a0> │ │ │ │ + @ instruction: 0xfffffe24 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + @ instruction: 0xfffffcb4 │ │ │ │ + addseq sl, r3, #120, 2 │ │ │ │ + rsbseq lr, r7, #0, 14 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c0938 <__cxa_atexit@plt+0xb2784> │ │ │ │ + ldr r2, [pc, #148] @ c0968 <__cxa_atexit@plt+0xb27b4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r0, [pc, #136] @ c096c <__cxa_atexit@plt+0xb27b8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + sub r1, r5, #24 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi c0940 <__cxa_atexit@plt+0xb278c> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc c0948 <__cxa_atexit@plt+0xb2794> │ │ │ │ + ldr r3, [pc, #96] @ c0974 <__cxa_atexit@plt+0xb27c0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [pc, #92] @ c0978 <__cxa_atexit@plt+0xb27c4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + stmib r6, {r3, r8} │ │ │ │ + sub r6, r2, #2 │ │ │ │ + str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r6, [r5, #-20] @ 0xffffffec │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1864ff8 <__cxa_atexit@plt+0x1856e44> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r2, r6 │ │ │ │ + b c0950 <__cxa_atexit@plt+0xb279c> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #24] @ c0970 <__cxa_atexit@plt+0xb27bc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsbseq r6, r7, #244, 8 @ 0xf4000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + addseq r9, r3, #240, 24 @ 0xf000 │ │ │ │ + rsbseq lr, r7, #208, 8 @ 0xd0000000 │ │ │ │ + @ instruction: 0xffffc2ec │ │ │ │ + @ instruction: 0xffffc41c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r1, r7 │ │ │ │ + mov r8, r7 │ │ │ │ mov r7, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r9, [r6, #4] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r7, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc cb8ac <__cxa_atexit@plt+0xbd6f8> │ │ │ │ - ldr r3, [pc, #60] @ cb8bc <__cxa_atexit@plt+0xbd708> │ │ │ │ + bcc c09ec <__cxa_atexit@plt+0xb2838> │ │ │ │ + ldr r3, [pc, #84] @ c0a04 <__cxa_atexit@plt+0xb2850> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ cb8c0 <__cxa_atexit@plt+0xbd70c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - mov r0, #1 │ │ │ │ - bl 3efd70 <__cxa_atexit@plt+0x3e1bbc> │ │ │ │ - ldr r3, [pc, #44] @ cb8c4 <__cxa_atexit@plt+0xbd710> │ │ │ │ + ldr r2, [pc, #80] @ c0a08 <__cxa_atexit@plt+0xb2854> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #76] @ c0a0c <__cxa_atexit@plt+0xb2858> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r9, [r7, #8] │ │ │ │ + str r8, [r7, #12] │ │ │ │ + mov r3, r7 │ │ │ │ + str r1, [r3, #16]! │ │ │ │ + str r9, [r7, #24] │ │ │ │ + add lr, r7, #28 │ │ │ │ + stm lr, {r2, r3, r7} │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ c0a10 <__cxa_atexit@plt+0xb285c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff4f4 │ │ │ │ + @ instruction: 0xfffff694 │ │ │ │ + @ instruction: 0xfffff5c0 │ │ │ │ + rsbseq lr, r7, #152, 10 @ 0x26000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi c0aa0 <__cxa_atexit@plt+0xb28ec> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r3, [pc, #172] @ c0ae4 <__cxa_atexit@plt+0xb2930> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r3, [r7, #4] │ │ │ │ - str r0, [r7, #8] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ + stmdb r5, {r3, r7} │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c0aa8 <__cxa_atexit@plt+0xb28f4> │ │ │ │ + ldr r2, [pc, #152] @ c0ae8 <__cxa_atexit@plt+0xb2934> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + sub r1, r5, #24 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi c0abc <__cxa_atexit@plt+0xb2908> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc c0ac4 <__cxa_atexit@plt+0xb2910> │ │ │ │ + ldr r3, [pc, #120] @ c0af4 <__cxa_atexit@plt+0xb2940> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [pc, #116] @ c0af8 <__cxa_atexit@plt+0xb2944> │ │ │ │ + add r0, pc, r0 │ │ │ │ + stmib r6, {r3, r8} │ │ │ │ + sub r6, r2, #2 │ │ │ │ + str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r6, [r5, #-20] @ 0xffffffec │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1864ff8 <__cxa_atexit@plt+0x1856e44> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #64] @ c0af0 <__cxa_atexit@plt+0xb293c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ + mov r2, r6 │ │ │ │ + b c0acc <__cxa_atexit@plt+0xb2918> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r1 │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - subseq r7, sp, #1104 @ 0x450 │ │ │ │ - addseq pc, r2, #36, 8 @ 0x24000000 │ │ │ │ - addseq pc, r2, #108 @ 0x6c │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi cb8f8 <__cxa_atexit@plt+0xbd744> │ │ │ │ - ldr r5, [pc, #32] @ cb908 <__cxa_atexit@plt+0xbd754> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3efd68 <__cxa_atexit@plt+0x3e1bb4> │ │ │ │ - ldr r7, [pc, #12] @ cb90c <__cxa_atexit@plt+0xbd758> │ │ │ │ + ldr r7, [pc, #24] @ c0aec <__cxa_atexit@plt+0xb2938> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - rsbseq r6, r7, #60, 8 @ 0x3c000000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ + addseq r9, r3, #156, 22 @ 0x27000 │ │ │ │ + @ instruction: 0xffffecd8 │ │ │ │ + rsbseq lr, r7, #84, 6 @ 0x50000001 │ │ │ │ + rsbseq lr, r7, #188, 8 @ 0xbc000000 │ │ │ │ + @ instruction: 0xffffc184 │ │ │ │ + @ instruction: 0xffffc2b4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi c0b84 <__cxa_atexit@plt+0xb29d0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r5, [pc, #148] @ c0bb8 <__cxa_atexit@plt+0xb2a04> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + stmdb r3, {r5, r7} │ │ │ │ + sub r5, r3, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c0b90 <__cxa_atexit@plt+0xb29dc> │ │ │ │ + ldr r7, [pc, #128] @ c0bbc <__cxa_atexit@plt+0xb2a08> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-16] │ │ │ │ + str r8, [r3, #-12] │ │ │ │ + sub r7, r3, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi cb940 <__cxa_atexit@plt+0xbd78c> │ │ │ │ - ldr r5, [pc, #32] @ cb950 <__cxa_atexit@plt+0xbd79c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ + bhi c0ba4 <__cxa_atexit@plt+0xb29f0> │ │ │ │ + ldr r3, [pc, #104] @ c0bc0 <__cxa_atexit@plt+0xb2a0c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r9, #3 │ │ │ │ + beq c0b74 <__cxa_atexit@plt+0xb29c0> │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3efd68 <__cxa_atexit@plt+0x3e1bb4> │ │ │ │ - ldr r7, [pc, #12] @ cb954 <__cxa_atexit@plt+0xbd7a0> │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ c0bc8 <__cxa_atexit@plt+0xb2a14> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsbseq r6, r7, #248, 6 @ 0xe0000003 │ │ │ │ + ldr r7, [pc, #24] @ c0bc4 <__cxa_atexit@plt+0xb2a10> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + bx r0 │ │ │ │ + addseq r9, r3, #176, 20 @ 0xb0000 │ │ │ │ + @ instruction: 0xffffd4f8 │ │ │ │ + @ instruction: 0xffffb4e0 │ │ │ │ + rsbseq lr, r7, #164, 2 @ 0x29 │ │ │ │ + rsbseq lr, r7, #172, 6 @ 0xb0000002 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r1, r7 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #64 @ 0x40 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc cb9ac <__cxa_atexit@plt+0xbd7f8> │ │ │ │ - ldr r3, [pc, #60] @ cb9bc <__cxa_atexit@plt+0xbd808> │ │ │ │ + bcc c0c50 <__cxa_atexit@plt+0xb2a9c> │ │ │ │ + ldr r3, [pc, #116] @ c0c68 <__cxa_atexit@plt+0xb2ab4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ cb9c0 <__cxa_atexit@plt+0xbd80c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - mov r0, #1 │ │ │ │ - bl 3efd70 <__cxa_atexit@plt+0x3e1bbc> │ │ │ │ - ldr r3, [pc, #44] @ cb9c4 <__cxa_atexit@plt+0xbd810> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r7, #4] │ │ │ │ - str r0, [r7, #8] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ + ldr r2, [pc, #112] @ c0c6c <__cxa_atexit@plt+0xb2ab8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #108] @ c0c70 <__cxa_atexit@plt+0xb2abc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #104] @ c0c74 <__cxa_atexit@plt+0xb2ac0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r7, #4]! │ │ │ │ + str r8, [r7, #24] │ │ │ │ + str r9, [r7, #28] │ │ │ │ + str r9, [r7, #8] │ │ │ │ + str r8, [r7, #12] │ │ │ │ + mov r1, r7 │ │ │ │ + str r3, [r1, #16]! │ │ │ │ + mov r3, r7 │ │ │ │ + str r2, [r3, #32]! │ │ │ │ + add r2, r7, #40 @ 0x28 │ │ │ │ + stm r2, {r8, r9, lr} │ │ │ │ + str r3, [r7, #52] @ 0x34 │ │ │ │ + str r1, [r7, #56] @ 0x38 │ │ │ │ + str r7, [r7, #60] @ 0x3c │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r1 │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - subseq r7, sp, #4416 @ 0x1140 │ │ │ │ - addseq pc, r2, #40, 6 @ 0xa0000000 │ │ │ │ - addseq lr, r2, #108, 30 @ 0x1b0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi cb9f8 <__cxa_atexit@plt+0xbd844> │ │ │ │ - ldr r5, [pc, #32] @ cba08 <__cxa_atexit@plt+0xbd854> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3efd68 <__cxa_atexit@plt+0x3e1bb4> │ │ │ │ - ldr r7, [pc, #12] @ cba0c <__cxa_atexit@plt+0xbd858> │ │ │ │ + ldr r7, [pc, #32] @ c0c78 <__cxa_atexit@plt+0xb2ac4> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #64 @ 0x40 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - rsbseq r6, r7, #64, 6 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi cba40 <__cxa_atexit@plt+0xbd88c> │ │ │ │ - ldr r5, [pc, #32] @ cba50 <__cxa_atexit@plt+0xbd89c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3efd68 <__cxa_atexit@plt+0x3e1bb4> │ │ │ │ - ldr r7, [pc, #12] @ cba54 <__cxa_atexit@plt+0xbd8a0> │ │ │ │ + @ instruction: 0xfffffe24 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + @ instruction: 0xfffffcb8 │ │ │ │ + addseq r9, r3, #180, 26 @ 0x2d00 │ │ │ │ + rsbseq lr, r7, #64, 6 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c0cfc <__cxa_atexit@plt+0xb2b48> │ │ │ │ + ldr r2, [pc, #148] @ c0d2c <__cxa_atexit@plt+0xb2b78> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r0, [pc, #136] @ c0d30 <__cxa_atexit@plt+0xb2b7c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + sub r1, r5, #24 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi c0d04 <__cxa_atexit@plt+0xb2b50> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc c0d0c <__cxa_atexit@plt+0xb2b58> │ │ │ │ + ldr r3, [pc, #96] @ c0d38 <__cxa_atexit@plt+0xb2b84> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [pc, #92] @ c0d3c <__cxa_atexit@plt+0xb2b88> │ │ │ │ + add r0, pc, r0 │ │ │ │ + stmib r6, {r3, r8} │ │ │ │ + sub r6, r2, #2 │ │ │ │ + str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r6, [r5, #-20] @ 0xffffffec │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1876d60 <__cxa_atexit@plt+0x1868bac> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r2, r6 │ │ │ │ + b c0d14 <__cxa_atexit@plt+0xb2b60> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #24] @ c0d34 <__cxa_atexit@plt+0xb2b80> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsbseq r6, r7, #252, 4 @ 0xc000000f │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + addseq r9, r3, #44, 18 @ 0xb0000 │ │ │ │ + rsbseq lr, r7, #24, 2 │ │ │ │ + @ instruction: 0xffffc29c │ │ │ │ + @ instruction: 0xffffc3cc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r1, r7 │ │ │ │ + mov r8, r7 │ │ │ │ mov r7, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r9, [r6, #4] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r7, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc cbaac <__cxa_atexit@plt+0xbd8f8> │ │ │ │ - ldr r3, [pc, #60] @ cbabc <__cxa_atexit@plt+0xbd908> │ │ │ │ + bcc c0db0 <__cxa_atexit@plt+0xb2bfc> │ │ │ │ + ldr r3, [pc, #84] @ c0dc8 <__cxa_atexit@plt+0xb2c14> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ cbac0 <__cxa_atexit@plt+0xbd90c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - mov r0, #1 │ │ │ │ - bl 3efd70 <__cxa_atexit@plt+0x3e1bbc> │ │ │ │ - ldr r3, [pc, #44] @ cbac4 <__cxa_atexit@plt+0xbd910> │ │ │ │ + ldr r2, [pc, #80] @ c0dcc <__cxa_atexit@plt+0xb2c18> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #76] @ c0dd0 <__cxa_atexit@plt+0xb2c1c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r9, [r7, #8] │ │ │ │ + str r8, [r7, #12] │ │ │ │ + mov r3, r7 │ │ │ │ + str r1, [r3, #16]! │ │ │ │ + str r9, [r7, #24] │ │ │ │ + add lr, r7, #28 │ │ │ │ + stm lr, {r2, r3, r7} │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ c0dd4 <__cxa_atexit@plt+0xb2c20> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff130 │ │ │ │ + @ instruction: 0xfffff2d0 │ │ │ │ + @ instruction: 0xfffff1fc │ │ │ │ + rsbseq lr, r7, #212, 2 @ 0x35 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi c0e64 <__cxa_atexit@plt+0xb2cb0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r3, [pc, #172] @ c0ea8 <__cxa_atexit@plt+0xb2cf4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r3, [r7, #4] │ │ │ │ - str r0, [r7, #8] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ + stmdb r5, {r3, r7} │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c0e6c <__cxa_atexit@plt+0xb2cb8> │ │ │ │ + ldr r2, [pc, #152] @ c0eac <__cxa_atexit@plt+0xb2cf8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + sub r1, r5, #24 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi c0e80 <__cxa_atexit@plt+0xb2ccc> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc c0e88 <__cxa_atexit@plt+0xb2cd4> │ │ │ │ + ldr r3, [pc, #120] @ c0eb8 <__cxa_atexit@plt+0xb2d04> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [pc, #116] @ c0ebc <__cxa_atexit@plt+0xb2d08> │ │ │ │ + add r0, pc, r0 │ │ │ │ + stmib r6, {r3, r8} │ │ │ │ + sub r6, r2, #2 │ │ │ │ + str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r6, [r5, #-20] @ 0xffffffec │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1876d60 <__cxa_atexit@plt+0x1868bac> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #64] @ c0eb4 <__cxa_atexit@plt+0xb2d00> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ + mov r2, r6 │ │ │ │ + b c0e90 <__cxa_atexit@plt+0xb2cdc> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r1 │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - subseq r7, sp, #17664 @ 0x4500 │ │ │ │ - addseq pc, r2, #44, 4 @ 0xc0000002 │ │ │ │ - addseq lr, r2, #108, 28 @ 0x6c0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi cbaf8 <__cxa_atexit@plt+0xbd944> │ │ │ │ - ldr r5, [pc, #32] @ cbb08 <__cxa_atexit@plt+0xbd954> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3efd68 <__cxa_atexit@plt+0x3e1bb4> │ │ │ │ - ldr r7, [pc, #12] @ cbb0c <__cxa_atexit@plt+0xbd958> │ │ │ │ + ldr r7, [pc, #24] @ c0eb0 <__cxa_atexit@plt+0xb2cfc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - rsbseq r6, r7, #68, 4 @ 0x40000004 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ + addseq r9, r3, #216, 14 @ 0x3600000 │ │ │ │ + @ instruction: 0xffffeac4 │ │ │ │ + rsbseq sp, r7, #156, 30 @ 0x270 │ │ │ │ + rsbseq lr, r7, #252 @ 0xfc │ │ │ │ + @ instruction: 0xffffc134 │ │ │ │ + @ instruction: 0xffffc264 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi c0f48 <__cxa_atexit@plt+0xb2d94> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r5, [pc, #148] @ c0f7c <__cxa_atexit@plt+0xb2dc8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + stmdb r3, {r5, r7} │ │ │ │ + sub r5, r3, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c0f54 <__cxa_atexit@plt+0xb2da0> │ │ │ │ + ldr r7, [pc, #128] @ c0f80 <__cxa_atexit@plt+0xb2dcc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-16] │ │ │ │ + str r8, [r3, #-12] │ │ │ │ + sub r7, r3, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi cbb40 <__cxa_atexit@plt+0xbd98c> │ │ │ │ - ldr r5, [pc, #32] @ cbb50 <__cxa_atexit@plt+0xbd99c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ + bhi c0f68 <__cxa_atexit@plt+0xb2db4> │ │ │ │ + ldr r3, [pc, #104] @ c0f84 <__cxa_atexit@plt+0xb2dd0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r9, #3 │ │ │ │ + beq c0f38 <__cxa_atexit@plt+0xb2d84> │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3efd68 <__cxa_atexit@plt+0x3e1bb4> │ │ │ │ - ldr r7, [pc, #12] @ cbb54 <__cxa_atexit@plt+0xbd9a0> │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ c0f8c <__cxa_atexit@plt+0xb2dd8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsbseq r6, r7, #0, 4 │ │ │ │ + ldr r7, [pc, #24] @ c0f88 <__cxa_atexit@plt+0xb2dd4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + bx r0 │ │ │ │ + addseq r9, r3, #236, 12 @ 0xec00000 │ │ │ │ + @ instruction: 0xffffd07c │ │ │ │ + @ instruction: 0xffffb11c │ │ │ │ + rsbseq sp, r7, #224, 26 @ 0x3800 │ │ │ │ + rsbseq sp, r7, #228, 30 @ 0x390 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r1, r7 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #64 @ 0x40 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc cbbac <__cxa_atexit@plt+0xbd9f8> │ │ │ │ - ldr r3, [pc, #60] @ cbbbc <__cxa_atexit@plt+0xbda08> │ │ │ │ + bcc c1014 <__cxa_atexit@plt+0xb2e60> │ │ │ │ + ldr r3, [pc, #116] @ c102c <__cxa_atexit@plt+0xb2e78> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ cbbc0 <__cxa_atexit@plt+0xbda0c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - mov r0, #1 │ │ │ │ - bl 3efd70 <__cxa_atexit@plt+0x3e1bbc> │ │ │ │ - ldr r3, [pc, #44] @ cbbc4 <__cxa_atexit@plt+0xbda10> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r7, #4] │ │ │ │ - str r0, [r7, #8] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ + ldr r2, [pc, #112] @ c1030 <__cxa_atexit@plt+0xb2e7c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #108] @ c1034 <__cxa_atexit@plt+0xb2e80> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #104] @ c1038 <__cxa_atexit@plt+0xb2e84> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r7, #4]! │ │ │ │ + str r8, [r7, #24] │ │ │ │ + str r9, [r7, #28] │ │ │ │ + str r9, [r7, #8] │ │ │ │ + str r8, [r7, #12] │ │ │ │ + mov r1, r7 │ │ │ │ + str r3, [r1, #16]! │ │ │ │ + mov r3, r7 │ │ │ │ + str r2, [r3, #32]! │ │ │ │ + add r2, r7, #40 @ 0x28 │ │ │ │ + stm r2, {r8, r9, lr} │ │ │ │ + str r3, [r7, #52] @ 0x34 │ │ │ │ + str r1, [r7, #56] @ 0x38 │ │ │ │ + str r7, [r7, #60] @ 0x3c │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r1 │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - subseq r7, sp, #52224 @ 0xcc00 │ │ │ │ - addseq pc, r2, #48, 2 │ │ │ │ - addseq lr, r2, #108, 26 @ 0x1b00 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi cbbf8 <__cxa_atexit@plt+0xbda44> │ │ │ │ - ldr r5, [pc, #32] @ cbc08 <__cxa_atexit@plt+0xbda54> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3efd68 <__cxa_atexit@plt+0x3e1bb4> │ │ │ │ - ldr r7, [pc, #12] @ cbc0c <__cxa_atexit@plt+0xbda58> │ │ │ │ + ldr r7, [pc, #32] @ c103c <__cxa_atexit@plt+0xb2e88> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #64 @ 0x40 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - rsbseq r6, r7, #72, 2 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi cbc40 <__cxa_atexit@plt+0xbda8c> │ │ │ │ - ldr r5, [pc, #32] @ cbc50 <__cxa_atexit@plt+0xbda9c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3efd68 <__cxa_atexit@plt+0x3e1bb4> │ │ │ │ - ldr r7, [pc, #12] @ cbc54 <__cxa_atexit@plt+0xbdaa0> │ │ │ │ + @ instruction: 0xfffffe24 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + @ instruction: 0xfffffcb8 │ │ │ │ + addseq r9, r3, #240, 18 @ 0x3c0000 │ │ │ │ + rsbseq sp, r7, #128, 30 @ 0x200 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c10cc <__cxa_atexit@plt+0xb2f18> │ │ │ │ + ldr r2, [pc, #160] @ c1100 <__cxa_atexit@plt+0xb2f4c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc c10d8 <__cxa_atexit@plt+0xb2f24> │ │ │ │ + ldr r7, [pc, #140] @ c110c <__cxa_atexit@plt+0xb2f58> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #136] @ c1110 <__cxa_atexit@plt+0xb2f5c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #132] @ c1114 <__cxa_atexit@plt+0xb2f60> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #128] @ c1118 <__cxa_atexit@plt+0xb2f64> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + add r7, r1, #1 │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + mov r7, r6 │ │ │ │ + str r0, [r7, #16]! │ │ │ │ + str r9, [r6, #24] │ │ │ │ + str r2, [r6, #28] │ │ │ │ + str r7, [r6, #32] │ │ │ │ + str r6, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #36] @ c1104 <__cxa_atexit@plt+0xb2f50> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r7, [pc, #32] @ c1108 <__cxa_atexit@plt+0xb2f54> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r2, #40 @ 0x28 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + add r8, r6, #1 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsbseq r6, r7, #4, 2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r1, r7 │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc cbcac <__cxa_atexit@plt+0xbdaf8> │ │ │ │ - ldr r3, [pc, #60] @ cbcbc <__cxa_atexit@plt+0xbdb08> │ │ │ │ + addseq r9, r3, #116, 10 @ 0x1d000000 │ │ │ │ + rsbseq sp, r7, #212, 24 @ 0xd400 │ │ │ │ + rsbseq sp, r7, #164, 28 @ 0xa40 │ │ │ │ + @ instruction: 0xffffee24 │ │ │ │ + @ instruction: 0xffffefc4 │ │ │ │ + rsbseq sp, r7, #36, 26 @ 0x900 │ │ │ │ + @ instruction: 0xffffeee8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov sl, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c119c <__cxa_atexit@plt+0xb2fe8> │ │ │ │ + ldr r7, [pc, #136] @ c11d0 <__cxa_atexit@plt+0xb301c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #132] @ c11d4 <__cxa_atexit@plt+0xb3020> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r7, [r3, #-16] │ │ │ │ + stmdb r3, {r2, r9, sl} │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi c11bc <__cxa_atexit@plt+0xb3008> │ │ │ │ + ldr r3, [pc, #104] @ c11d8 <__cxa_atexit@plt+0xb3024> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ cbcc0 <__cxa_atexit@plt+0xbdb0c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - mov r0, #1 │ │ │ │ - bl 3efd70 <__cxa_atexit@plt+0x3e1bbc> │ │ │ │ - ldr r3, [pc, #44] @ cbcc4 <__cxa_atexit@plt+0xbdb10> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r7, #4] │ │ │ │ - str r0, [r7, #8] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r9, #3 │ │ │ │ + beq c118c <__cxa_atexit@plt+0xb2fd8> │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r1 │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - subseq r7, sp, #208896 @ 0x33000 │ │ │ │ - addseq pc, r2, #52 @ 0x34 │ │ │ │ - addseq lr, r2, #108, 24 @ 0x6c00 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi cbcf8 <__cxa_atexit@plt+0xbdb44> │ │ │ │ - ldr r5, [pc, #32] @ cbd08 <__cxa_atexit@plt+0xbdb54> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3efd68 <__cxa_atexit@plt+0x3e1bb4> │ │ │ │ - ldr r7, [pc, #12] @ cbd0c <__cxa_atexit@plt+0xbdb58> │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r5, [pc, #60] @ c11e0 <__cxa_atexit@plt+0xb302c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r7, [pc, #56] @ c11e4 <__cxa_atexit@plt+0xb3030> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - rsbseq r6, r7, #76 @ 0x4c │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi cbd40 <__cxa_atexit@plt+0xbdb8c> │ │ │ │ - ldr r5, [pc, #32] @ cbd50 <__cxa_atexit@plt+0xbdb9c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3efd68 <__cxa_atexit@plt+0x3e1bb4> │ │ │ │ - ldr r7, [pc, #12] @ cbd54 <__cxa_atexit@plt+0xbdba0> │ │ │ │ + ldr r7, [pc, #24] @ c11dc <__cxa_atexit@plt+0xb3028> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsbseq r6, r7, #8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r1, r7 │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc cbdac <__cxa_atexit@plt+0xbdbf8> │ │ │ │ - ldr r3, [pc, #60] @ cbdbc <__cxa_atexit@plt+0xbdc08> │ │ │ │ + @ instruction: 0xffffe03c │ │ │ │ + rsbseq sp, r7, #100, 24 @ 0x6400 │ │ │ │ + @ instruction: 0xffffaec8 │ │ │ │ + rsbseq sp, r7, #140, 22 @ 0x23000 │ │ │ │ + rsbseq sp, r7, #16, 24 @ 0x1000 │ │ │ │ + rsbseq sp, r7, #180, 26 @ 0x2d00 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi c1268 <__cxa_atexit@plt+0xb30b4> │ │ │ │ + ldr r5, [pc, #144] @ c1298 <__cxa_atexit@plt+0xb30e4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + stmdb r3, {r5, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r5, r3, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c1274 <__cxa_atexit@plt+0xb30c0> │ │ │ │ + ldr r7, [pc, #120] @ c129c <__cxa_atexit@plt+0xb30e8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + sub r7, r3, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi c1288 <__cxa_atexit@plt+0xb30d4> │ │ │ │ + ldr r3, [pc, #100] @ c12a0 <__cxa_atexit@plt+0xb30ec> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ cbdc0 <__cxa_atexit@plt+0xbdc0c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - mov r0, #1 │ │ │ │ - bl 3efd70 <__cxa_atexit@plt+0x3e1bbc> │ │ │ │ - ldr r3, [pc, #44] @ cbdc4 <__cxa_atexit@plt+0xbdc10> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r7, #4] │ │ │ │ - str r0, [r7, #8] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq c1258 <__cxa_atexit@plt+0xb30a4> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r1 │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - subseq r7, sp, #835584 @ 0xcc000 │ │ │ │ - addseq lr, r2, #56, 30 @ 0xe0 │ │ │ │ - addseq lr, r2, #108, 22 @ 0x1b000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi cbdf8 <__cxa_atexit@plt+0xbdc44> │ │ │ │ - ldr r5, [pc, #32] @ cbe08 <__cxa_atexit@plt+0xbdc54> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 3efd68 <__cxa_atexit@plt+0x3e1bb4> │ │ │ │ - ldr r7, [pc, #12] @ cbe0c <__cxa_atexit@plt+0xbdc58> │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ c12a8 <__cxa_atexit@plt+0xb30f4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - rsbseq r5, r7, #80, 30 @ 0x140 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi cbe40 <__cxa_atexit@plt+0xbdc8c> │ │ │ │ - ldr r5, [pc, #32] @ cbe50 <__cxa_atexit@plt+0xbdc9c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3efd68 <__cxa_atexit@plt+0x3e1bb4> │ │ │ │ - ldr r7, [pc, #12] @ cbe54 <__cxa_atexit@plt+0xbdca0> │ │ │ │ + ldr r7, [pc, #20] @ c12a4 <__cxa_atexit@plt+0xb30f0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsbseq r5, r7, #12, 30 @ 0x30 │ │ │ │ + addseq r9, r3, #204, 6 @ 0x30000003 │ │ │ │ + @ instruction: 0xffffcca4 │ │ │ │ + @ instruction: 0xffffadfc │ │ │ │ + rsbseq sp, r7, #192, 20 @ 0xc0000 │ │ │ │ + rsbseq sp, r7, #192, 24 @ 0xc000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r1, r7 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #48 @ 0x30 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc cbeac <__cxa_atexit@plt+0xbdcf8> │ │ │ │ - ldr r3, [pc, #60] @ cbebc <__cxa_atexit@plt+0xbdd08> │ │ │ │ + bcc c1320 <__cxa_atexit@plt+0xb316c> │ │ │ │ + ldr r3, [pc, #100] @ c1338 <__cxa_atexit@plt+0xb3184> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ cbec0 <__cxa_atexit@plt+0xbdd0c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - mov r0, #1 │ │ │ │ - bl 3efd70 <__cxa_atexit@plt+0x3e1bbc> │ │ │ │ - ldr r3, [pc, #44] @ cbec4 <__cxa_atexit@plt+0xbdd10> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r7, #4] │ │ │ │ - str r0, [r7, #8] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ + ldr r2, [pc, #96] @ c133c <__cxa_atexit@plt+0xb3188> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #92] @ c1340 <__cxa_atexit@plt+0xb318c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + sub r3, r6, #31 │ │ │ │ + ldr r1, [pc, #76] @ c1344 <__cxa_atexit@plt+0xb3190> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r2, [r7, #12] │ │ │ │ + str r8, [r7, #16] │ │ │ │ + mov r2, r7 │ │ │ │ + str lr, [r2, #20]! │ │ │ │ + str r8, [r7, #28] │ │ │ │ + add lr, r7, #32 │ │ │ │ + stm lr, {r1, r2, r3, r7} │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r1 │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - subseq r7, sp, #3342336 @ 0x330000 │ │ │ │ - addseq lr, r2, #60, 28 @ 0x3c0 │ │ │ │ - addseq lr, r2, #108, 20 @ 0x6c000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi cbef8 <__cxa_atexit@plt+0xbdd44> │ │ │ │ - ldr r5, [pc, #32] @ cbf08 <__cxa_atexit@plt+0xbdd54> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3efd68 <__cxa_atexit@plt+0x3e1bb4> │ │ │ │ - ldr r7, [pc, #12] @ cbf0c <__cxa_atexit@plt+0xbdd58> │ │ │ │ + ldr r7, [pc, #32] @ c1348 <__cxa_atexit@plt+0xb3194> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #48 @ 0x30 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - rsbseq r5, r7, #84, 28 @ 0x540 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi cbf40 <__cxa_atexit@plt+0xbdd8c> │ │ │ │ - ldr r5, [pc, #32] @ cbf50 <__cxa_atexit@plt+0xbdd9c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3efd68 <__cxa_atexit@plt+0x3e1bb4> │ │ │ │ - ldr r7, [pc, #12] @ cbf54 <__cxa_atexit@plt+0xbdda0> │ │ │ │ + @ instruction: 0xfffffd70 │ │ │ │ + @ instruction: 0xfffffe48 │ │ │ │ + @ instruction: 0xffffff08 │ │ │ │ + addseq r9, r3, #200, 12 @ 0xc800000 │ │ │ │ + rsbseq sp, r7, #120, 24 @ 0x7800 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c13d8 <__cxa_atexit@plt+0xb3224> │ │ │ │ + ldr r2, [pc, #160] @ c140c <__cxa_atexit@plt+0xb3258> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc c13e4 <__cxa_atexit@plt+0xb3230> │ │ │ │ + ldr r7, [pc, #140] @ c1418 <__cxa_atexit@plt+0xb3264> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #136] @ c141c <__cxa_atexit@plt+0xb3268> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #132] @ c1420 <__cxa_atexit@plt+0xb326c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #128] @ c1424 <__cxa_atexit@plt+0xb3270> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + add r7, r1, #1 │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + mov r7, r6 │ │ │ │ + str r0, [r7, #16]! │ │ │ │ + str r9, [r6, #24] │ │ │ │ + str r2, [r6, #28] │ │ │ │ + str r7, [r6, #32] │ │ │ │ + str r6, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #36] @ c1410 <__cxa_atexit@plt+0xb325c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r7, [pc, #32] @ c1414 <__cxa_atexit@plt+0xb3260> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r2, #40 @ 0x28 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + add r8, r6, #1 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsbseq r5, r7, #16, 28 @ 0x100 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r1, r7 │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc cbfac <__cxa_atexit@plt+0xbddf8> │ │ │ │ - ldr r3, [pc, #60] @ cbfbc <__cxa_atexit@plt+0xbde08> │ │ │ │ + addseq r9, r3, #104, 4 @ 0x80000006 │ │ │ │ + rsbseq sp, r7, #0, 20 │ │ │ │ + rsbseq sp, r7, #152, 22 @ 0x26000 │ │ │ │ + @ instruction: 0xffffeb18 │ │ │ │ + @ instruction: 0xffffecb8 │ │ │ │ + rsbseq sp, r7, #80, 20 @ 0x50000 │ │ │ │ + @ instruction: 0xffffebdc │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov sl, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c14a8 <__cxa_atexit@plt+0xb32f4> │ │ │ │ + ldr r7, [pc, #136] @ c14dc <__cxa_atexit@plt+0xb3328> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #132] @ c14e0 <__cxa_atexit@plt+0xb332c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r7, [r3, #-16] │ │ │ │ + stmdb r3, {r2, r9, sl} │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi c14c8 <__cxa_atexit@plt+0xb3314> │ │ │ │ + ldr r3, [pc, #104] @ c14e4 <__cxa_atexit@plt+0xb3330> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ cbfc0 <__cxa_atexit@plt+0xbde0c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - mov r0, #1 │ │ │ │ - bl 3efd70 <__cxa_atexit@plt+0x3e1bbc> │ │ │ │ - ldr r3, [pc, #44] @ cbfc4 <__cxa_atexit@plt+0xbde10> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r7, #4] │ │ │ │ - str r0, [r7, #8] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r9, #3 │ │ │ │ + beq c1498 <__cxa_atexit@plt+0xb32e4> │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r1 │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - subseq r7, sp, #11796480 @ 0xb40000 │ │ │ │ - addseq lr, r2, #64, 26 @ 0x1000 │ │ │ │ - addseq lr, r2, #108, 18 @ 0x1b0000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi cbff8 <__cxa_atexit@plt+0xbde44> │ │ │ │ - ldr r5, [pc, #32] @ cc008 <__cxa_atexit@plt+0xbde54> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3efd68 <__cxa_atexit@plt+0x3e1bb4> │ │ │ │ - ldr r7, [pc, #12] @ cc00c <__cxa_atexit@plt+0xbde58> │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r5, [pc, #60] @ c14ec <__cxa_atexit@plt+0xb3338> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r7, [pc, #56] @ c14f0 <__cxa_atexit@plt+0xb333c> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - rsbseq r5, r7, #88, 26 @ 0x1600 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi cc040 <__cxa_atexit@plt+0xbde8c> │ │ │ │ - ldr r5, [pc, #32] @ cc050 <__cxa_atexit@plt+0xbde9c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3efd68 <__cxa_atexit@plt+0x3e1bb4> │ │ │ │ - ldr r7, [pc, #12] @ cc054 <__cxa_atexit@plt+0xbdea0> │ │ │ │ + ldr r7, [pc, #24] @ c14e8 <__cxa_atexit@plt+0xb3334> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsbseq r5, r7, #20, 26 @ 0x500 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r1, r7 │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc cc0ac <__cxa_atexit@plt+0xbdef8> │ │ │ │ - ldr r3, [pc, #60] @ cc0bc <__cxa_atexit@plt+0xbdf08> │ │ │ │ + @ instruction: 0xffffdd30 │ │ │ │ + rsbseq sp, r7, #144, 18 @ 0x240000 │ │ │ │ + @ instruction: 0xffffabbc │ │ │ │ + rsbseq sp, r7, #128, 16 @ 0x800000 │ │ │ │ + rsbseq sp, r7, #60, 18 @ 0xf0000 │ │ │ │ + rsbseq sp, r7, #168, 20 @ 0xa8000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi c1574 <__cxa_atexit@plt+0xb33c0> │ │ │ │ + ldr r5, [pc, #144] @ c15a4 <__cxa_atexit@plt+0xb33f0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + stmdb r3, {r5, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r5, r3, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c1580 <__cxa_atexit@plt+0xb33cc> │ │ │ │ + ldr r7, [pc, #120] @ c15a8 <__cxa_atexit@plt+0xb33f4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + sub r7, r3, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi c1594 <__cxa_atexit@plt+0xb33e0> │ │ │ │ + ldr r3, [pc, #100] @ c15ac <__cxa_atexit@plt+0xb33f8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ cc0c0 <__cxa_atexit@plt+0xbdf0c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - mov r0, #1 │ │ │ │ - bl 3efd70 <__cxa_atexit@plt+0x3e1bbc> │ │ │ │ - ldr r3, [pc, #44] @ cc0c4 <__cxa_atexit@plt+0xbdf10> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r7, #4] │ │ │ │ - str r0, [r7, #8] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq c1564 <__cxa_atexit@plt+0xb33b0> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r1 │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - subseq r7, sp, #72351744 @ 0x4500000 │ │ │ │ - addseq lr, r2, #68, 24 @ 0x4400 │ │ │ │ - addseq lr, r2, #108, 16 @ 0x6c0000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi cc0f8 <__cxa_atexit@plt+0xbdf44> │ │ │ │ - ldr r5, [pc, #32] @ cc108 <__cxa_atexit@plt+0xbdf54> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 3efd68 <__cxa_atexit@plt+0x3e1bb4> │ │ │ │ - ldr r7, [pc, #12] @ cc10c <__cxa_atexit@plt+0xbdf58> │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ c15b4 <__cxa_atexit@plt+0xb3400> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - rsbseq r5, r7, #92, 24 @ 0x5c00 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi cc140 <__cxa_atexit@plt+0xbdf8c> │ │ │ │ - ldr r5, [pc, #32] @ cc150 <__cxa_atexit@plt+0xbdf9c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3efd68 <__cxa_atexit@plt+0x3e1bb4> │ │ │ │ - ldr r7, [pc, #12] @ cc154 <__cxa_atexit@plt+0xbdfa0> │ │ │ │ + ldr r7, [pc, #20] @ c15b0 <__cxa_atexit@plt+0xb33fc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsbseq r5, r7, #24, 24 @ 0x1800 │ │ │ │ + addseq r9, r3, #192 @ 0xc0 │ │ │ │ + @ instruction: 0xffffc8e8 │ │ │ │ + @ instruction: 0xffffaaf0 │ │ │ │ + rsbseq sp, r7, #180, 14 @ 0x2d00000 │ │ │ │ + rsbseq sp, r7, #176, 18 @ 0x2c0000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r1, r7 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #48 @ 0x30 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc cc1ac <__cxa_atexit@plt+0xbdff8> │ │ │ │ - ldr r3, [pc, #60] @ cc1bc <__cxa_atexit@plt+0xbe008> │ │ │ │ + bcc c162c <__cxa_atexit@plt+0xb3478> │ │ │ │ + ldr r3, [pc, #100] @ c1644 <__cxa_atexit@plt+0xb3490> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ cc1c0 <__cxa_atexit@plt+0xbe00c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - mov r0, #1 │ │ │ │ - bl 3efd70 <__cxa_atexit@plt+0x3e1bbc> │ │ │ │ - ldr r3, [pc, #44] @ cc1c4 <__cxa_atexit@plt+0xbe010> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r7, #4] │ │ │ │ - str r0, [r7, #8] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ + ldr r2, [pc, #96] @ c1648 <__cxa_atexit@plt+0xb3494> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #92] @ c164c <__cxa_atexit@plt+0xb3498> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + sub r3, r6, #31 │ │ │ │ + ldr r1, [pc, #76] @ c1650 <__cxa_atexit@plt+0xb349c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r2, [r7, #12] │ │ │ │ + str r8, [r7, #16] │ │ │ │ + mov r2, r7 │ │ │ │ + str lr, [r2, #20]! │ │ │ │ + str r8, [r7, #28] │ │ │ │ + add lr, r7, #32 │ │ │ │ + stm lr, {r1, r2, r3, r7} │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r1 │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - subseq r7, sp, #306184192 @ 0x12400000 │ │ │ │ - addseq lr, r2, #72, 22 @ 0x12000 │ │ │ │ - addseq lr, r2, #108, 14 @ 0x1b00000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi cc1f8 <__cxa_atexit@plt+0xbe044> │ │ │ │ - ldr r5, [pc, #32] @ cc208 <__cxa_atexit@plt+0xbe054> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3efd68 <__cxa_atexit@plt+0x3e1bb4> │ │ │ │ - ldr r7, [pc, #12] @ cc20c <__cxa_atexit@plt+0xbe058> │ │ │ │ + ldr r7, [pc, #32] @ c1654 <__cxa_atexit@plt+0xb34a0> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #48 @ 0x30 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - rsbseq r5, r7, #96, 22 @ 0x18000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi cc240 <__cxa_atexit@plt+0xbe08c> │ │ │ │ - ldr r5, [pc, #32] @ cc250 <__cxa_atexit@plt+0xbe09c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3efd68 <__cxa_atexit@plt+0x3e1bb4> │ │ │ │ - ldr r7, [pc, #12] @ cc254 <__cxa_atexit@plt+0xbe0a0> │ │ │ │ + @ instruction: 0xfffffd70 │ │ │ │ + @ instruction: 0xfffffe48 │ │ │ │ + @ instruction: 0xffffff08 │ │ │ │ + addseq r9, r3, #188, 6 @ 0xf0000002 │ │ │ │ + rsbseq sp, r7, #112, 18 @ 0x1c0000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c16e4 <__cxa_atexit@plt+0xb3530> │ │ │ │ + ldr r2, [pc, #160] @ c1718 <__cxa_atexit@plt+0xb3564> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc c16f0 <__cxa_atexit@plt+0xb353c> │ │ │ │ + ldr r7, [pc, #140] @ c1724 <__cxa_atexit@plt+0xb3570> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #136] @ c1728 <__cxa_atexit@plt+0xb3574> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #132] @ c172c <__cxa_atexit@plt+0xb3578> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #128] @ c1730 <__cxa_atexit@plt+0xb357c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + add r7, r1, #1 │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + mov r7, r6 │ │ │ │ + str r0, [r7, #16]! │ │ │ │ + str r9, [r6, #24] │ │ │ │ + str r2, [r6, #28] │ │ │ │ + str r7, [r6, #32] │ │ │ │ + str r6, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #36] @ c171c <__cxa_atexit@plt+0xb3568> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r7, [pc, #32] @ c1720 <__cxa_atexit@plt+0xb356c> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r2, #40 @ 0x28 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + add r8, r6, #1 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsbseq r5, r7, #28, 22 @ 0x7000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r1, r7 │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc cc2ac <__cxa_atexit@plt+0xbe0f8> │ │ │ │ - ldr r3, [pc, #60] @ cc2bc <__cxa_atexit@plt+0xbe108> │ │ │ │ + addseq r8, r3, #92, 30 @ 0x170 │ │ │ │ + rsbseq sp, r7, #16, 14 @ 0x400000 │ │ │ │ + rsbseq sp, r7, #140, 16 @ 0x8c0000 │ │ │ │ + @ instruction: 0xffffe80c │ │ │ │ + @ instruction: 0xffffe9ac │ │ │ │ + rsbseq sp, r7, #96, 14 @ 0x1800000 │ │ │ │ + @ instruction: 0xffffe8d0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov sl, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c17b4 <__cxa_atexit@plt+0xb3600> │ │ │ │ + ldr r7, [pc, #136] @ c17e8 <__cxa_atexit@plt+0xb3634> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #132] @ c17ec <__cxa_atexit@plt+0xb3638> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r7, [r3, #-16] │ │ │ │ + stmdb r3, {r2, r9, sl} │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi c17d4 <__cxa_atexit@plt+0xb3620> │ │ │ │ + ldr r3, [pc, #104] @ c17f0 <__cxa_atexit@plt+0xb363c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ cc2c0 <__cxa_atexit@plt+0xbe10c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - mov r0, #1 │ │ │ │ - bl 3efd70 <__cxa_atexit@plt+0x3e1bbc> │ │ │ │ - ldr r3, [pc, #44] @ cc2c4 <__cxa_atexit@plt+0xbe110> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r7, #4] │ │ │ │ - str r0, [r7, #8] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r9, #3 │ │ │ │ + beq c17a4 <__cxa_atexit@plt+0xb35f0> │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r1 │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - subseq r7, sp, #1224736768 @ 0x49000000 │ │ │ │ - addseq lr, r2, #76, 20 @ 0x4c000 │ │ │ │ - addseq lr, r2, #108, 12 @ 0x6c00000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi cc2f8 <__cxa_atexit@plt+0xbe144> │ │ │ │ - ldr r5, [pc, #32] @ cc308 <__cxa_atexit@plt+0xbe154> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3efd68 <__cxa_atexit@plt+0x3e1bb4> │ │ │ │ - ldr r7, [pc, #12] @ cc30c <__cxa_atexit@plt+0xbe158> │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r5, [pc, #60] @ c17f8 <__cxa_atexit@plt+0xb3644> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r7, [pc, #56] @ c17fc <__cxa_atexit@plt+0xb3648> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - rsbseq r5, r7, #100, 20 @ 0x64000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi cc340 <__cxa_atexit@plt+0xbe18c> │ │ │ │ - ldr r5, [pc, #32] @ cc350 <__cxa_atexit@plt+0xbe19c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3efd68 <__cxa_atexit@plt+0x3e1bb4> │ │ │ │ - ldr r7, [pc, #12] @ cc354 <__cxa_atexit@plt+0xbe1a0> │ │ │ │ + ldr r7, [pc, #24] @ c17f4 <__cxa_atexit@plt+0xb3640> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsbseq r5, r7, #32, 20 @ 0x20000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r1, r7 │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc cc3ac <__cxa_atexit@plt+0xbe1f8> │ │ │ │ - ldr r3, [pc, #60] @ cc3bc <__cxa_atexit@plt+0xbe208> │ │ │ │ + @ instruction: 0xffffda24 │ │ │ │ + rsbseq sp, r7, #160, 12 @ 0xa000000 │ │ │ │ + @ instruction: 0xffffa8b0 │ │ │ │ + rsbseq sp, r7, #116, 10 @ 0x1d000000 │ │ │ │ + rsbseq sp, r7, #76, 12 @ 0x4c00000 │ │ │ │ + rsbseq sp, r7, #156, 14 @ 0x2700000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi c1880 <__cxa_atexit@plt+0xb36cc> │ │ │ │ + ldr r5, [pc, #144] @ c18b0 <__cxa_atexit@plt+0xb36fc> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + stmdb r3, {r5, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r5, r3, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c188c <__cxa_atexit@plt+0xb36d8> │ │ │ │ + ldr r7, [pc, #120] @ c18b4 <__cxa_atexit@plt+0xb3700> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + sub r7, r3, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi c18a0 <__cxa_atexit@plt+0xb36ec> │ │ │ │ + ldr r3, [pc, #100] @ c18b8 <__cxa_atexit@plt+0xb3704> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ cc3c0 <__cxa_atexit@plt+0xbe20c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - mov r0, #1 │ │ │ │ - bl 3efd70 <__cxa_atexit@plt+0x3e1bbc> │ │ │ │ - ldr r3, [pc, #44] @ cc3c4 <__cxa_atexit@plt+0xbe210> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r7, #4] │ │ │ │ - str r0, [r7, #8] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq c1870 <__cxa_atexit@plt+0xb36bc> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r1 │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - subseq r7, sp, #201326593 @ 0xc000001 │ │ │ │ - addseq lr, r2, #80, 18 @ 0x140000 │ │ │ │ - addseq lr, r2, #108, 10 @ 0x1b000000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi cc3f8 <__cxa_atexit@plt+0xbe244> │ │ │ │ - ldr r5, [pc, #32] @ cc408 <__cxa_atexit@plt+0xbe254> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 3efd68 <__cxa_atexit@plt+0x3e1bb4> │ │ │ │ - ldr r7, [pc, #12] @ cc40c <__cxa_atexit@plt+0xbe258> │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ c18c0 <__cxa_atexit@plt+0xb370c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - rsbseq r5, r7, #104, 18 @ 0x1a0000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi cc440 <__cxa_atexit@plt+0xbe28c> │ │ │ │ - ldr r5, [pc, #32] @ cc450 <__cxa_atexit@plt+0xbe29c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3efd68 <__cxa_atexit@plt+0x3e1bb4> │ │ │ │ - ldr r7, [pc, #12] @ cc454 <__cxa_atexit@plt+0xbe2a0> │ │ │ │ + ldr r7, [pc, #20] @ c18bc <__cxa_atexit@plt+0xb3708> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsbseq r5, r7, #36, 18 @ 0x90000 │ │ │ │ + addseq r8, r3, #180, 26 @ 0x2d00 │ │ │ │ + @ instruction: 0xffffc52c │ │ │ │ + @ instruction: 0xffffa7e4 │ │ │ │ + rsbseq sp, r7, #168, 8 @ 0xa8000000 │ │ │ │ + rsbseq sp, r7, #160, 12 @ 0xa000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r1, r7 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #48 @ 0x30 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc cc4ac <__cxa_atexit@plt+0xbe2f8> │ │ │ │ - ldr r3, [pc, #60] @ cc4bc <__cxa_atexit@plt+0xbe308> │ │ │ │ + bcc c1938 <__cxa_atexit@plt+0xb3784> │ │ │ │ + ldr r3, [pc, #100] @ c1950 <__cxa_atexit@plt+0xb379c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ cc4c0 <__cxa_atexit@plt+0xbe30c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - mov r0, #1 │ │ │ │ - bl 3efd70 <__cxa_atexit@plt+0x3e1bbc> │ │ │ │ - ldr r3, [pc, #44] @ cc4c4 <__cxa_atexit@plt+0xbe310> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r7, #4] │ │ │ │ - str r0, [r7, #8] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ + ldr r2, [pc, #96] @ c1954 <__cxa_atexit@plt+0xb37a0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #92] @ c1958 <__cxa_atexit@plt+0xb37a4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + sub r3, r6, #31 │ │ │ │ + ldr r1, [pc, #76] @ c195c <__cxa_atexit@plt+0xb37a8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r2, [r7, #12] │ │ │ │ + str r8, [r7, #16] │ │ │ │ + mov r2, r7 │ │ │ │ + str lr, [r2, #20]! │ │ │ │ + str r8, [r7, #28] │ │ │ │ + add lr, r7, #32 │ │ │ │ + stm lr, {r1, r2, r3, r7} │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r1 │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - subseq r7, sp, #-1879048188 @ 0x90000004 │ │ │ │ - addseq lr, r2, #84, 16 @ 0x540000 │ │ │ │ - addseq lr, r2, #108, 8 @ 0x6c000000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi cc4f8 <__cxa_atexit@plt+0xbe344> │ │ │ │ - ldr r5, [pc, #32] @ cc508 <__cxa_atexit@plt+0xbe354> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3efd68 <__cxa_atexit@plt+0x3e1bb4> │ │ │ │ - ldr r7, [pc, #12] @ cc50c <__cxa_atexit@plt+0xbe358> │ │ │ │ + ldr r7, [pc, #32] @ c1960 <__cxa_atexit@plt+0xb37ac> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #48 @ 0x30 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - rsbseq r5, r7, #108, 16 @ 0x6c0000 │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ - sub sp, sp, #20 │ │ │ │ - mov r7, r2 │ │ │ │ - mov r4, r3 │ │ │ │ - ldr r6, [pc, #148] @ cc5bc <__cxa_atexit@plt+0xbe408> │ │ │ │ - add r6, pc, r6 │ │ │ │ - bl 3efd78 <__cxa_atexit@plt+0x3e1bc4> │ │ │ │ - mov r5, r0 │ │ │ │ - str r0, [sp, #12] │ │ │ │ - cmp r4, #0 │ │ │ │ - beq cc550 <__cxa_atexit@plt+0xbe39c> │ │ │ │ - sub r4, r4, #1 │ │ │ │ - ldr r3, [pc, #120] @ cc5c0 <__cxa_atexit@plt+0xbe40c> │ │ │ │ - ldr r3, [r6, r3] │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r4, [r3, r4, lsl #2] │ │ │ │ - ldr r3, [r7] │ │ │ │ - ldr r1, [r3] │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efd80 <__cxa_atexit@plt+0x3e1bcc> │ │ │ │ - mov r2, r0 │ │ │ │ - mov r1, r4 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r2, r0 │ │ │ │ - ldr r3, [pc, #72] @ cc5c4 <__cxa_atexit@plt+0xbe410> │ │ │ │ - ldr r3, [r6, r3] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r1, r3 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r1, r0 │ │ │ │ - add r2, sp, #8 │ │ │ │ - add r0, sp, #12 │ │ │ │ - bl 3efd90 <__cxa_atexit@plt+0x3e1bdc> │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - ldr r0, [pc, #32] @ cc5c8 <__cxa_atexit@plt+0xbe414> │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl 3efd98 <__cxa_atexit@plt+0x3e1be4> │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 3efda0 <__cxa_atexit@plt+0x3e1bec> │ │ │ │ - add sp, sp, #20 │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r1, r3, #156, 20 @ 0x9c000 │ │ │ │ - @ instruction: 0xffffcd1c │ │ │ │ - @ instruction: 0xffffcd20 │ │ │ │ - subseq r7, sp, #36, 2 │ │ │ │ - push {r4, r5, lr} │ │ │ │ - sub sp, sp, #20 │ │ │ │ - mov r4, r3 │ │ │ │ - ldr r5, [pc, #108] @ cc64c <__cxa_atexit@plt+0xbe498> │ │ │ │ - add r5, pc, r5 │ │ │ │ - bl 3efd78 <__cxa_atexit@plt+0x3e1bc4> │ │ │ │ - str r0, [sp, #12] │ │ │ │ - cmp r4, #0 │ │ │ │ - beq cc604 <__cxa_atexit@plt+0xbe450> │ │ │ │ - sub r4, r4, #1 │ │ │ │ - ldr r3, [pc, #84] @ cc650 <__cxa_atexit@plt+0xbe49c> │ │ │ │ - ldr r3, [r5, r3] │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r4, [r3, r4, lsl #2] │ │ │ │ - ldr r3, [pc, #72] @ cc654 <__cxa_atexit@plt+0xbe4a0> │ │ │ │ - ldr r3, [r5, r3] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r2, r4 │ │ │ │ - mov r1, r3 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r1, r0 │ │ │ │ - add r2, sp, #8 │ │ │ │ - add r0, sp, #12 │ │ │ │ - bl 3efd90 <__cxa_atexit@plt+0x3e1bdc> │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - ldr r0, [pc, #32] @ cc658 <__cxa_atexit@plt+0xbe4a4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl 3efd98 <__cxa_atexit@plt+0x3e1be4> │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 3efda0 <__cxa_atexit@plt+0x3e1bec> │ │ │ │ - add sp, sp, #20 │ │ │ │ - pop {r4, r5, pc} │ │ │ │ - addseq r1, r3, #228, 18 @ 0x390000 │ │ │ │ - @ instruction: 0xffffcd1c │ │ │ │ - @ instruction: 0xffffcd20 │ │ │ │ - subseq r7, sp, #92, 2 │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ - sub sp, sp, #20 │ │ │ │ - mov r7, r2 │ │ │ │ - mov r4, r3 │ │ │ │ - ldr r6, [pc, #148] @ cc708 <__cxa_atexit@plt+0xbe554> │ │ │ │ - add r6, pc, r6 │ │ │ │ - bl 3efd78 <__cxa_atexit@plt+0x3e1bc4> │ │ │ │ - mov r5, r0 │ │ │ │ - str r0, [sp, #12] │ │ │ │ - cmp r4, #0 │ │ │ │ - beq cc69c <__cxa_atexit@plt+0xbe4e8> │ │ │ │ - sub r4, r4, #1 │ │ │ │ - ldr r3, [pc, #120] @ cc70c <__cxa_atexit@plt+0xbe558> │ │ │ │ - ldr r3, [r6, r3] │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r4, [r3, r4, lsl #2] │ │ │ │ - ldr r3, [r7] │ │ │ │ - ldr r1, [r3] │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efd80 <__cxa_atexit@plt+0x3e1bcc> │ │ │ │ - mov r2, r0 │ │ │ │ - mov r1, r4 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r2, r0 │ │ │ │ - ldr r3, [pc, #72] @ cc710 <__cxa_atexit@plt+0xbe55c> │ │ │ │ - ldr r3, [r6, r3] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r1, r3 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r1, r0 │ │ │ │ - add r2, sp, #8 │ │ │ │ - add r0, sp, #12 │ │ │ │ - bl 3efd90 <__cxa_atexit@plt+0x3e1bdc> │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - ldr r0, [pc, #32] @ cc714 <__cxa_atexit@plt+0xbe560> │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl 3efd98 <__cxa_atexit@plt+0x3e1be4> │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 3efda0 <__cxa_atexit@plt+0x3e1bec> │ │ │ │ - add sp, sp, #20 │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r1, r3, #80, 18 @ 0x140000 │ │ │ │ - @ instruction: 0xffffcd1c │ │ │ │ - @ instruction: 0xffffcd20 │ │ │ │ - subseq r7, sp, #104, 2 │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ - sub sp, sp, #20 │ │ │ │ - mov r7, r2 │ │ │ │ - mov r4, r3 │ │ │ │ - ldr r6, [pc, #148] @ cc7c4 <__cxa_atexit@plt+0xbe610> │ │ │ │ - add r6, pc, r6 │ │ │ │ - bl 3efd78 <__cxa_atexit@plt+0x3e1bc4> │ │ │ │ - mov r5, r0 │ │ │ │ - str r0, [sp, #12] │ │ │ │ - cmp r4, #0 │ │ │ │ - beq cc758 <__cxa_atexit@plt+0xbe5a4> │ │ │ │ - sub r4, r4, #1 │ │ │ │ - ldr r3, [pc, #120] @ cc7c8 <__cxa_atexit@plt+0xbe614> │ │ │ │ - ldr r3, [r6, r3] │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r4, [r3, r4, lsl #2] │ │ │ │ - ldr r3, [r7] │ │ │ │ - ldr r1, [r3] │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efd80 <__cxa_atexit@plt+0x3e1bcc> │ │ │ │ - mov r2, r0 │ │ │ │ - mov r1, r4 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r2, r0 │ │ │ │ - ldr r3, [pc, #72] @ cc7cc <__cxa_atexit@plt+0xbe618> │ │ │ │ - ldr r3, [r6, r3] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r1, r3 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r1, r0 │ │ │ │ - add r2, sp, #8 │ │ │ │ - add r0, sp, #12 │ │ │ │ - bl 3efd90 <__cxa_atexit@plt+0x3e1bdc> │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - ldr r0, [pc, #32] @ cc7d0 <__cxa_atexit@plt+0xbe61c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl 3efd98 <__cxa_atexit@plt+0x3e1be4> │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 3efda0 <__cxa_atexit@plt+0x3e1bec> │ │ │ │ - add sp, sp, #20 │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r1, r3, #148, 16 @ 0x940000 │ │ │ │ - @ instruction: 0xffffcd1c │ │ │ │ - @ instruction: 0xffffcd20 │ │ │ │ - subseq r7, sp, #116, 2 │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ - sub sp, sp, #20 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r4, r3 │ │ │ │ - ldr r7, [pc, #184] @ cc8a4 <__cxa_atexit@plt+0xbe6f0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - bl 3efd78 <__cxa_atexit@plt+0x3e1bc4> │ │ │ │ - mov r5, r0 │ │ │ │ - str r0, [sp, #12] │ │ │ │ - cmp r4, #0 │ │ │ │ - beq cc814 <__cxa_atexit@plt+0xbe660> │ │ │ │ - sub r4, r4, #1 │ │ │ │ - ldr r3, [pc, #156] @ cc8a8 <__cxa_atexit@plt+0xbe6f4> │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r4, [r3, r4, lsl #2] │ │ │ │ - ldr r3, [r6] │ │ │ │ - ldr r1, [r3] │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efd80 <__cxa_atexit@plt+0x3e1bcc> │ │ │ │ - mov r2, r0 │ │ │ │ - mov r1, r4 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r4, r0 │ │ │ │ - ldr r3, [r6, #4] │ │ │ │ - ldr r1, [r3] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 3efd80 <__cxa_atexit@plt+0x3e1bcc> │ │ │ │ - mov r2, r0 │ │ │ │ - mov r1, r4 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r2, r0 │ │ │ │ - ldr r3, [pc, #72] @ cc8ac <__cxa_atexit@plt+0xbe6f8> │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r1, r3 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r1, r0 │ │ │ │ - add r2, sp, #8 │ │ │ │ - add r0, sp, #12 │ │ │ │ - bl 3efd90 <__cxa_atexit@plt+0x3e1bdc> │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - ldr r0, [pc, #32] @ cc8b0 <__cxa_atexit@plt+0xbe6fc> │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl 3efd98 <__cxa_atexit@plt+0x3e1be4> │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 3efda0 <__cxa_atexit@plt+0x3e1bec> │ │ │ │ - add sp, sp, #20 │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r1, r3, #216, 14 @ 0x3600000 │ │ │ │ - @ instruction: 0xffffcd1c │ │ │ │ - @ instruction: 0xffffcd20 │ │ │ │ - subseq r7, sp, #88, 2 │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ - sub sp, sp, #20 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r7, [pc, #256] @ cc9cc <__cxa_atexit@plt+0xbe818> │ │ │ │ - add r7, pc, r7 │ │ │ │ - bl 3efd78 <__cxa_atexit@plt+0x3e1bc4> │ │ │ │ - mov r4, r0 │ │ │ │ - str r0, [sp, #12] │ │ │ │ - cmp r5, #0 │ │ │ │ - beq cc8f4 <__cxa_atexit@plt+0xbe740> │ │ │ │ - sub r5, r5, #1 │ │ │ │ - ldr r3, [pc, #228] @ cc9d0 <__cxa_atexit@plt+0xbe81c> │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r5, [r3, r5, lsl #2] │ │ │ │ - ldr r3, [r6] │ │ │ │ - ldr r1, [r3] │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efd80 <__cxa_atexit@plt+0x3e1bcc> │ │ │ │ - mov r2, r0 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r5, r0 │ │ │ │ - ldr r3, [r6, #4] │ │ │ │ - ldr r1, [r3] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 3efd80 <__cxa_atexit@plt+0x3e1bcc> │ │ │ │ - mov r2, r0 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r5, r0 │ │ │ │ - ldr r3, [r6, #8] │ │ │ │ - ldr r1, [r3] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 3efd80 <__cxa_atexit@plt+0x3e1bcc> │ │ │ │ - mov r2, r0 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r5, r0 │ │ │ │ - ldr r3, [r6, #12] │ │ │ │ - ldr r1, [r3] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 3efd80 <__cxa_atexit@plt+0x3e1bcc> │ │ │ │ - mov r2, r0 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r2, r0 │ │ │ │ - ldr r3, [pc, #72] @ cc9d4 <__cxa_atexit@plt+0xbe820> │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r1, r3 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r1, r0 │ │ │ │ - add r2, sp, #8 │ │ │ │ - add r0, sp, #12 │ │ │ │ - bl 3efd90 <__cxa_atexit@plt+0x3e1bdc> │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - ldr r0, [pc, #32] @ cc9d8 <__cxa_atexit@plt+0xbe824> │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl 3efd98 <__cxa_atexit@plt+0x3e1be4> │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 3efda0 <__cxa_atexit@plt+0x3e1bec> │ │ │ │ - add sp, sp, #20 │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r1, r3, #248, 12 @ 0xf800000 │ │ │ │ - @ instruction: 0xffffcd1c │ │ │ │ - @ instruction: 0xffffcd20 │ │ │ │ - subseq r7, sp, #248 @ 0xf8 │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ - sub sp, sp, #20 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r7, [pc, #220] @ ccad0 <__cxa_atexit@plt+0xbe91c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - bl 3efd78 <__cxa_atexit@plt+0x3e1bc4> │ │ │ │ - mov r4, r0 │ │ │ │ - str r0, [sp, #12] │ │ │ │ - cmp r5, #0 │ │ │ │ - beq cca1c <__cxa_atexit@plt+0xbe868> │ │ │ │ - sub r5, r5, #1 │ │ │ │ - ldr r3, [pc, #192] @ ccad4 <__cxa_atexit@plt+0xbe920> │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r5, [r3, r5, lsl #2] │ │ │ │ - ldr r3, [r6] │ │ │ │ - ldr r1, [r3] │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efd80 <__cxa_atexit@plt+0x3e1bcc> │ │ │ │ - mov r2, r0 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r5, r0 │ │ │ │ - ldr r3, [r6, #4] │ │ │ │ - ldr r1, [r3] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 3efd80 <__cxa_atexit@plt+0x3e1bcc> │ │ │ │ - mov r2, r0 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r5, r0 │ │ │ │ - ldr r3, [r6, #8] │ │ │ │ - ldr r1, [r3] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 3efd80 <__cxa_atexit@plt+0x3e1bcc> │ │ │ │ - mov r2, r0 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r2, r0 │ │ │ │ - ldr r3, [pc, #72] @ ccad8 <__cxa_atexit@plt+0xbe924> │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r1, r3 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r1, r0 │ │ │ │ - add r2, sp, #8 │ │ │ │ - add r0, sp, #12 │ │ │ │ - bl 3efd90 <__cxa_atexit@plt+0x3e1bdc> │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - ldr r0, [pc, #32] @ ccadc <__cxa_atexit@plt+0xbe928> │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl 3efd98 <__cxa_atexit@plt+0x3e1be4> │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 3efda0 <__cxa_atexit@plt+0x3e1bec> │ │ │ │ - add sp, sp, #20 │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r1, r3, #208, 10 @ 0x34000000 │ │ │ │ - @ instruction: 0xffffcd1c │ │ │ │ - @ instruction: 0xffffcd20 │ │ │ │ - subseq r7, sp, #188 @ 0xbc │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ - sub sp, sp, #20 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r7, [pc, #220] @ ccbd4 <__cxa_atexit@plt+0xbea20> │ │ │ │ - add r7, pc, r7 │ │ │ │ - bl 3efd78 <__cxa_atexit@plt+0x3e1bc4> │ │ │ │ - mov r4, r0 │ │ │ │ - str r0, [sp, #12] │ │ │ │ - cmp r5, #0 │ │ │ │ - beq ccb20 <__cxa_atexit@plt+0xbe96c> │ │ │ │ - sub r5, r5, #1 │ │ │ │ - ldr r3, [pc, #192] @ ccbd8 <__cxa_atexit@plt+0xbea24> │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r5, [r3, r5, lsl #2] │ │ │ │ - ldr r3, [r6] │ │ │ │ - ldr r1, [r3] │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efd80 <__cxa_atexit@plt+0x3e1bcc> │ │ │ │ - mov r2, r0 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r5, r0 │ │ │ │ - ldr r3, [r6, #4] │ │ │ │ - ldr r1, [r3] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 3efd80 <__cxa_atexit@plt+0x3e1bcc> │ │ │ │ - mov r2, r0 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r5, r0 │ │ │ │ - ldr r3, [r6, #8] │ │ │ │ - ldr r1, [r3] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 3efd80 <__cxa_atexit@plt+0x3e1bcc> │ │ │ │ - mov r2, r0 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r2, r0 │ │ │ │ - ldr r3, [pc, #72] @ ccbdc <__cxa_atexit@plt+0xbea28> │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r1, r3 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r1, r0 │ │ │ │ - add r2, sp, #8 │ │ │ │ - add r0, sp, #12 │ │ │ │ - bl 3efd90 <__cxa_atexit@plt+0x3e1bdc> │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - ldr r0, [pc, #32] @ ccbe0 <__cxa_atexit@plt+0xbea2c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl 3efd98 <__cxa_atexit@plt+0x3e1be4> │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 3efda0 <__cxa_atexit@plt+0x3e1bec> │ │ │ │ - add sp, sp, #20 │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r1, r3, #204, 8 @ 0xcc000000 │ │ │ │ - @ instruction: 0xffffcd1c │ │ │ │ - @ instruction: 0xffffcd20 │ │ │ │ - subseq r7, sp, #128 @ 0x80 │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ - sub sp, sp, #20 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r7, [pc, #220] @ cccd8 <__cxa_atexit@plt+0xbeb24> │ │ │ │ + @ instruction: 0xfffffd70 │ │ │ │ + @ instruction: 0xfffffe48 │ │ │ │ + @ instruction: 0xffffff08 │ │ │ │ + addseq r9, r3, #176 @ 0xb0 │ │ │ │ + rsbseq sp, r7, #104, 12 @ 0x6800000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c19f0 <__cxa_atexit@plt+0xb383c> │ │ │ │ + ldr r2, [pc, #160] @ c1a24 <__cxa_atexit@plt+0xb3870> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc c19fc <__cxa_atexit@plt+0xb3848> │ │ │ │ + ldr r7, [pc, #140] @ c1a30 <__cxa_atexit@plt+0xb387c> │ │ │ │ add r7, pc, r7 │ │ │ │ - bl 3efd78 <__cxa_atexit@plt+0x3e1bc4> │ │ │ │ - mov r4, r0 │ │ │ │ - str r0, [sp, #12] │ │ │ │ - cmp r5, #0 │ │ │ │ - beq ccc24 <__cxa_atexit@plt+0xbea70> │ │ │ │ - sub r5, r5, #1 │ │ │ │ - ldr r3, [pc, #192] @ cccdc <__cxa_atexit@plt+0xbeb28> │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r5, [r3, r5, lsl #2] │ │ │ │ - ldr r3, [r6] │ │ │ │ - ldr r1, [r3] │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efd80 <__cxa_atexit@plt+0x3e1bcc> │ │ │ │ - mov r2, r0 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r5, r0 │ │ │ │ - ldr r3, [r6, #4] │ │ │ │ - ldr r1, [r3] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 3efd80 <__cxa_atexit@plt+0x3e1bcc> │ │ │ │ - mov r2, r0 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r5, r0 │ │ │ │ - ldr r3, [r6, #8] │ │ │ │ - ldr r1, [r3] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 3efd80 <__cxa_atexit@plt+0x3e1bcc> │ │ │ │ - mov r2, r0 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r2, r0 │ │ │ │ - ldr r3, [pc, #72] @ ccce0 <__cxa_atexit@plt+0xbeb2c> │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r1, r3 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r1, r0 │ │ │ │ - add r2, sp, #8 │ │ │ │ - add r0, sp, #12 │ │ │ │ - bl 3efd90 <__cxa_atexit@plt+0x3e1bdc> │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - ldr r0, [pc, #32] @ ccce4 <__cxa_atexit@plt+0xbeb30> │ │ │ │ + ldr r2, [pc, #136] @ c1a34 <__cxa_atexit@plt+0xb3880> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #132] @ c1a38 <__cxa_atexit@plt+0xb3884> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #128] @ c1a3c <__cxa_atexit@plt+0xb3888> │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 3efd98 <__cxa_atexit@plt+0x3e1be4> │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 3efda0 <__cxa_atexit@plt+0x3e1bec> │ │ │ │ - add sp, sp, #20 │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r1, r3, #200, 6 @ 0x20000003 │ │ │ │ - @ instruction: 0xffffcd1c │ │ │ │ - @ instruction: 0xffffcd20 │ │ │ │ - subseq r7, sp, #64 @ 0x40 │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ - sub sp, sp, #20 │ │ │ │ - mov r6, r2 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + add r7, r1, #1 │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + mov r7, r6 │ │ │ │ + str r0, [r7, #16]! │ │ │ │ + str r9, [r6, #24] │ │ │ │ + str r2, [r6, #28] │ │ │ │ + str r7, [r6, #32] │ │ │ │ + str r6, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - ldr r7, [pc, #220] @ ccddc <__cxa_atexit@plt+0xbec28> │ │ │ │ - add r7, pc, r7 │ │ │ │ - bl 3efd78 <__cxa_atexit@plt+0x3e1bc4> │ │ │ │ - mov r4, r0 │ │ │ │ - str r0, [sp, #12] │ │ │ │ - cmp r5, #0 │ │ │ │ - beq ccd28 <__cxa_atexit@plt+0xbeb74> │ │ │ │ - sub r5, r5, #1 │ │ │ │ - ldr r3, [pc, #192] @ ccde0 <__cxa_atexit@plt+0xbec2c> │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r5, [r3, r5, lsl #2] │ │ │ │ - ldr r3, [r6] │ │ │ │ - ldr r1, [r3] │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efd80 <__cxa_atexit@plt+0x3e1bcc> │ │ │ │ - mov r2, r0 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r5, r0 │ │ │ │ - ldr r3, [r6, #4] │ │ │ │ - ldr r1, [r3] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 3efd80 <__cxa_atexit@plt+0x3e1bcc> │ │ │ │ - mov r2, r0 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r5, r0 │ │ │ │ - ldr r3, [r6, #8] │ │ │ │ - ldr r1, [r3] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 3efd80 <__cxa_atexit@plt+0x3e1bcc> │ │ │ │ - mov r2, r0 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r2, r0 │ │ │ │ - ldr r3, [pc, #72] @ ccde4 <__cxa_atexit@plt+0xbec30> │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r1, r3 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r1, r0 │ │ │ │ - add r2, sp, #8 │ │ │ │ - add r0, sp, #12 │ │ │ │ - bl 3efd90 <__cxa_atexit@plt+0x3e1bdc> │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - ldr r0, [pc, #32] @ ccde8 <__cxa_atexit@plt+0xbec34> │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl 3efd98 <__cxa_atexit@plt+0x3e1be4> │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 3efda0 <__cxa_atexit@plt+0x3e1bec> │ │ │ │ - add sp, sp, #20 │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r1, r3, #196, 4 @ 0x4000000c │ │ │ │ - @ instruction: 0xffffcd1c │ │ │ │ - @ instruction: 0xffffcd20 │ │ │ │ - subseq r7, sp, #8 │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ - sub sp, sp, #20 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r4, r3 │ │ │ │ - ldr r7, [pc, #184] @ ccebc <__cxa_atexit@plt+0xbed08> │ │ │ │ - add r7, pc, r7 │ │ │ │ - bl 3efd78 <__cxa_atexit@plt+0x3e1bc4> │ │ │ │ - mov r5, r0 │ │ │ │ - str r0, [sp, #12] │ │ │ │ - cmp r4, #0 │ │ │ │ - beq cce2c <__cxa_atexit@plt+0xbec78> │ │ │ │ - sub r4, r4, #1 │ │ │ │ - ldr r3, [pc, #156] @ ccec0 <__cxa_atexit@plt+0xbed0c> │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r4, [r3, r4, lsl #2] │ │ │ │ - ldr r3, [r6] │ │ │ │ - ldr r1, [r3] │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efd80 <__cxa_atexit@plt+0x3e1bcc> │ │ │ │ - mov r2, r0 │ │ │ │ - mov r1, r4 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r4, r0 │ │ │ │ - ldr r3, [r6, #4] │ │ │ │ - ldr r1, [r3] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 3efd80 <__cxa_atexit@plt+0x3e1bcc> │ │ │ │ - mov r2, r0 │ │ │ │ - mov r1, r4 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r2, r0 │ │ │ │ - ldr r3, [pc, #72] @ ccec4 <__cxa_atexit@plt+0xbed10> │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r1, r3 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r1, r0 │ │ │ │ - add r2, sp, #8 │ │ │ │ - add r0, sp, #12 │ │ │ │ - bl 3efd90 <__cxa_atexit@plt+0x3e1bdc> │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - ldr r0, [pc, #32] @ ccec8 <__cxa_atexit@plt+0xbed14> │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl 3efd98 <__cxa_atexit@plt+0x3e1be4> │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 3efda0 <__cxa_atexit@plt+0x3e1bec> │ │ │ │ - add sp, sp, #20 │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r1, r3, #192, 2 @ 0x30 │ │ │ │ - @ instruction: 0xffffcd1c │ │ │ │ - @ instruction: 0xffffcd20 │ │ │ │ - subseq r6, sp, #244, 30 @ 0x3d0 │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ - sub sp, sp, #20 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r4, r3 │ │ │ │ - ldr r7, [pc, #184] @ ccf9c <__cxa_atexit@plt+0xbede8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - bl 3efd78 <__cxa_atexit@plt+0x3e1bc4> │ │ │ │ - mov r5, r0 │ │ │ │ - str r0, [sp, #12] │ │ │ │ - cmp r4, #0 │ │ │ │ - beq ccf0c <__cxa_atexit@plt+0xbed58> │ │ │ │ - sub r4, r4, #1 │ │ │ │ - ldr r3, [pc, #156] @ ccfa0 <__cxa_atexit@plt+0xbedec> │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r4, [r3, r4, lsl #2] │ │ │ │ - ldr r3, [r6] │ │ │ │ - ldr r1, [r3] │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efd80 <__cxa_atexit@plt+0x3e1bcc> │ │ │ │ - mov r2, r0 │ │ │ │ - mov r1, r4 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r4, r0 │ │ │ │ - ldr r3, [r6, #4] │ │ │ │ - ldr r1, [r3] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 3efd80 <__cxa_atexit@plt+0x3e1bcc> │ │ │ │ - mov r2, r0 │ │ │ │ - mov r1, r4 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r2, r0 │ │ │ │ - ldr r3, [pc, #72] @ ccfa4 <__cxa_atexit@plt+0xbedf0> │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r1, r3 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r1, r0 │ │ │ │ - add r2, sp, #8 │ │ │ │ - add r0, sp, #12 │ │ │ │ - bl 3efd90 <__cxa_atexit@plt+0x3e1bdc> │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - ldr r0, [pc, #32] @ ccfa8 <__cxa_atexit@plt+0xbedf4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl 3efd98 <__cxa_atexit@plt+0x3e1be4> │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 3efda0 <__cxa_atexit@plt+0x3e1bec> │ │ │ │ - add sp, sp, #20 │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r1, r3, #224 @ 0xe0 │ │ │ │ - @ instruction: 0xffffcd1c │ │ │ │ - @ instruction: 0xffffcd20 │ │ │ │ - subseq r6, sp, #224, 30 @ 0x380 │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ - sub sp, sp, #20 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r4, r3 │ │ │ │ - ldr r7, [pc, #184] @ cd07c <__cxa_atexit@plt+0xbeec8> │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #36] @ c1a28 <__cxa_atexit@plt+0xb3874> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r7, [pc, #32] @ c1a2c <__cxa_atexit@plt+0xb3878> │ │ │ │ add r7, pc, r7 │ │ │ │ - bl 3efd78 <__cxa_atexit@plt+0x3e1bc4> │ │ │ │ - mov r5, r0 │ │ │ │ - str r0, [sp, #12] │ │ │ │ - cmp r4, #0 │ │ │ │ - beq ccfec <__cxa_atexit@plt+0xbee38> │ │ │ │ - sub r4, r4, #1 │ │ │ │ - ldr r3, [pc, #156] @ cd080 <__cxa_atexit@plt+0xbeecc> │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r4, [r3, r4, lsl #2] │ │ │ │ - ldr r3, [r6] │ │ │ │ - ldr r1, [r3] │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efd80 <__cxa_atexit@plt+0x3e1bcc> │ │ │ │ - mov r2, r0 │ │ │ │ - mov r1, r4 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r4, r0 │ │ │ │ - ldr r3, [r6, #4] │ │ │ │ - ldr r1, [r3] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 3efd80 <__cxa_atexit@plt+0x3e1bcc> │ │ │ │ - mov r2, r0 │ │ │ │ - mov r1, r4 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r2, r0 │ │ │ │ - ldr r3, [pc, #72] @ cd084 <__cxa_atexit@plt+0xbeed0> │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r1, r3 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r1, r0 │ │ │ │ - add r2, sp, #8 │ │ │ │ - add r0, sp, #12 │ │ │ │ - bl 3efd90 <__cxa_atexit@plt+0x3e1bdc> │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - ldr r0, [pc, #32] @ cd088 <__cxa_atexit@plt+0xbeed4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl 3efd98 <__cxa_atexit@plt+0x3e1be4> │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 3efda0 <__cxa_atexit@plt+0x3e1bec> │ │ │ │ - add sp, sp, #20 │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r1, r3, #0 │ │ │ │ - @ instruction: 0xffffcd1c │ │ │ │ - @ instruction: 0xffffcd20 │ │ │ │ - subseq r6, sp, #196, 30 @ 0x310 │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ - sub sp, sp, #20 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r4, r3 │ │ │ │ - ldr r7, [pc, #184] @ cd15c <__cxa_atexit@plt+0xbefa8> │ │ │ │ + mov r2, #40 @ 0x28 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r8, r6, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + addseq r8, r3, #80, 24 @ 0x5000 │ │ │ │ + rsbseq sp, r7, #204, 6 @ 0x30000003 │ │ │ │ + rsbseq sp, r7, #128, 10 @ 0x20000000 │ │ │ │ + @ instruction: 0xffffe500 │ │ │ │ + @ instruction: 0xffffe6a0 │ │ │ │ + rsbseq sp, r7, #28, 8 @ 0x1c000000 │ │ │ │ + @ instruction: 0xffffe5c4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov sl, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c1ac0 <__cxa_atexit@plt+0xb390c> │ │ │ │ + ldr r7, [pc, #136] @ c1af4 <__cxa_atexit@plt+0xb3940> │ │ │ │ add r7, pc, r7 │ │ │ │ - bl 3efd78 <__cxa_atexit@plt+0x3e1bc4> │ │ │ │ - mov r5, r0 │ │ │ │ - str r0, [sp, #12] │ │ │ │ - cmp r4, #0 │ │ │ │ - beq cd0cc <__cxa_atexit@plt+0xbef18> │ │ │ │ - sub r4, r4, #1 │ │ │ │ - ldr r3, [pc, #156] @ cd160 <__cxa_atexit@plt+0xbefac> │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r4, [r3, r4, lsl #2] │ │ │ │ - ldr r3, [r6] │ │ │ │ - ldr r1, [r3] │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efd80 <__cxa_atexit@plt+0x3e1bcc> │ │ │ │ - mov r2, r0 │ │ │ │ - mov r1, r4 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r4, r0 │ │ │ │ - ldr r3, [r6, #4] │ │ │ │ - ldr r1, [r3] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 3efd80 <__cxa_atexit@plt+0x3e1bcc> │ │ │ │ - mov r2, r0 │ │ │ │ - mov r1, r4 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r2, r0 │ │ │ │ - ldr r3, [pc, #72] @ cd164 <__cxa_atexit@plt+0xbefb0> │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r1, r3 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r1, r0 │ │ │ │ - add r2, sp, #8 │ │ │ │ - add r0, sp, #12 │ │ │ │ - bl 3efd90 <__cxa_atexit@plt+0x3e1bdc> │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - ldr r0, [pc, #32] @ cd168 <__cxa_atexit@plt+0xbefb4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl 3efd98 <__cxa_atexit@plt+0x3e1be4> │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 3efda0 <__cxa_atexit@plt+0x3e1bec> │ │ │ │ - add sp, sp, #20 │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r0, r3, #32, 30 @ 0x80 │ │ │ │ - @ instruction: 0xffffcd1c │ │ │ │ - @ instruction: 0xffffcd20 │ │ │ │ - subseq r6, sp, #168, 30 @ 0x2a0 │ │ │ │ - push {r4, r5, lr} │ │ │ │ - sub sp, sp, #20 │ │ │ │ - mov r4, r3 │ │ │ │ - ldr r5, [pc, #108] @ cd1ec <__cxa_atexit@plt+0xbf038> │ │ │ │ + ldr r2, [pc, #132] @ c1af8 <__cxa_atexit@plt+0xb3944> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r7, [r3, #-16] │ │ │ │ + stmdb r3, {r2, r9, sl} │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi c1ae0 <__cxa_atexit@plt+0xb392c> │ │ │ │ + ldr r3, [pc, #104] @ c1afc <__cxa_atexit@plt+0xb3948> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r9, #3 │ │ │ │ + beq c1ab0 <__cxa_atexit@plt+0xb38fc> │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r5, [pc, #60] @ c1b04 <__cxa_atexit@plt+0xb3950> │ │ │ │ add r5, pc, r5 │ │ │ │ - bl 3efd78 <__cxa_atexit@plt+0x3e1bc4> │ │ │ │ - str r0, [sp, #12] │ │ │ │ - cmp r4, #0 │ │ │ │ - beq cd1a4 <__cxa_atexit@plt+0xbeff0> │ │ │ │ - sub r4, r4, #1 │ │ │ │ - ldr r3, [pc, #84] @ cd1f0 <__cxa_atexit@plt+0xbf03c> │ │ │ │ - ldr r3, [r5, r3] │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r4, [r3, r4, lsl #2] │ │ │ │ - ldr r3, [pc, #72] @ cd1f4 <__cxa_atexit@plt+0xbf040> │ │ │ │ - ldr r3, [r5, r3] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r2, r4 │ │ │ │ - mov r1, r3 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r1, r0 │ │ │ │ - add r2, sp, #8 │ │ │ │ - add r0, sp, #12 │ │ │ │ - bl 3efd90 <__cxa_atexit@plt+0x3e1bdc> │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - ldr r0, [pc, #32] @ cd1f8 <__cxa_atexit@plt+0xbf044> │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl 3efd98 <__cxa_atexit@plt+0x3e1be4> │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 3efda0 <__cxa_atexit@plt+0x3e1bec> │ │ │ │ - add sp, sp, #20 │ │ │ │ - pop {r4, r5, pc} │ │ │ │ - addseq r0, r3, #68, 28 @ 0x440 │ │ │ │ - @ instruction: 0xffffcd1c │ │ │ │ - @ instruction: 0xffffcd20 │ │ │ │ - subseq r6, sp, #228, 30 @ 0x390 │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ - sub sp, sp, #20 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r7, [pc, #220] @ cd2f0 <__cxa_atexit@plt+0xbf13c> │ │ │ │ + ldr r7, [pc, #56] @ c1b08 <__cxa_atexit@plt+0xb3954> │ │ │ │ add r7, pc, r7 │ │ │ │ - bl 3efd78 <__cxa_atexit@plt+0x3e1bc4> │ │ │ │ - mov r4, r0 │ │ │ │ - str r0, [sp, #12] │ │ │ │ - cmp r5, #0 │ │ │ │ - beq cd23c <__cxa_atexit@plt+0xbf088> │ │ │ │ - sub r5, r5, #1 │ │ │ │ - ldr r3, [pc, #192] @ cd2f4 <__cxa_atexit@plt+0xbf140> │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r5, [r3, r5, lsl #2] │ │ │ │ - ldr r3, [r6] │ │ │ │ - ldr r1, [r3] │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efd80 <__cxa_atexit@plt+0x3e1bcc> │ │ │ │ - mov r2, r0 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r5, r0 │ │ │ │ - ldr r3, [r6, #4] │ │ │ │ - ldr r1, [r3] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 3efd80 <__cxa_atexit@plt+0x3e1bcc> │ │ │ │ - mov r2, r0 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r5, r0 │ │ │ │ - ldr r3, [r6, #8] │ │ │ │ - ldr r1, [r3] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 3efd80 <__cxa_atexit@plt+0x3e1bcc> │ │ │ │ - mov r2, r0 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r2, r0 │ │ │ │ - ldr r3, [pc, #72] @ cd2f8 <__cxa_atexit@plt+0xbf144> │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r1, r3 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r1, r0 │ │ │ │ - add r2, sp, #8 │ │ │ │ - add r0, sp, #12 │ │ │ │ - bl 3efd90 <__cxa_atexit@plt+0x3e1bdc> │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - ldr r0, [pc, #32] @ cd2fc <__cxa_atexit@plt+0xbf148> │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl 3efd98 <__cxa_atexit@plt+0x3e1be4> │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 3efda0 <__cxa_atexit@plt+0x3e1bec> │ │ │ │ - add sp, sp, #20 │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r0, r3, #176, 26 @ 0x2c00 │ │ │ │ - @ instruction: 0xffffcd1c │ │ │ │ - @ instruction: 0xffffcd20 │ │ │ │ - subseq r6, sp, #172, 30 @ 0x2b0 │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ - sub sp, sp, #20 │ │ │ │ - mov r6, r2 │ │ │ │ + add r8, r5, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - ldr r7, [pc, #220] @ cd3f4 <__cxa_atexit@plt+0xbf240> │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ c1b00 <__cxa_atexit@plt+0xb394c> │ │ │ │ add r7, pc, r7 │ │ │ │ - bl 3efd78 <__cxa_atexit@plt+0x3e1bc4> │ │ │ │ - mov r4, r0 │ │ │ │ - str r0, [sp, #12] │ │ │ │ - cmp r5, #0 │ │ │ │ - beq cd340 <__cxa_atexit@plt+0xbf18c> │ │ │ │ - sub r5, r5, #1 │ │ │ │ - ldr r3, [pc, #192] @ cd3f8 <__cxa_atexit@plt+0xbf244> │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r5, [r3, r5, lsl #2] │ │ │ │ - ldr r3, [r6] │ │ │ │ - ldr r1, [r3] │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efd80 <__cxa_atexit@plt+0x3e1bcc> │ │ │ │ - mov r2, r0 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r5, r0 │ │ │ │ - ldr r3, [r6, #4] │ │ │ │ - ldr r1, [r3] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 3efd80 <__cxa_atexit@plt+0x3e1bcc> │ │ │ │ - mov r2, r0 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r5, r0 │ │ │ │ - ldr r3, [r6, #8] │ │ │ │ - ldr r1, [r3] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 3efd80 <__cxa_atexit@plt+0x3e1bcc> │ │ │ │ - mov r2, r0 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r2, r0 │ │ │ │ - ldr r3, [pc, #72] @ cd3fc <__cxa_atexit@plt+0xbf248> │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r1, r3 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r1, r0 │ │ │ │ - add r2, sp, #8 │ │ │ │ - add r0, sp, #12 │ │ │ │ - bl 3efd90 <__cxa_atexit@plt+0x3e1bdc> │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - ldr r0, [pc, #32] @ cd400 <__cxa_atexit@plt+0xbf24c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl 3efd98 <__cxa_atexit@plt+0x3e1be4> │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 3efda0 <__cxa_atexit@plt+0x3e1bec> │ │ │ │ - add sp, sp, #20 │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r0, r3, #172, 24 @ 0xac00 │ │ │ │ - @ instruction: 0xffffcd1c │ │ │ │ - @ instruction: 0xffffcd20 │ │ │ │ - subseq r6, sp, #112, 30 @ 0x1c0 │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ - sub sp, sp, #20 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r4, r3 │ │ │ │ - ldr r7, [pc, #184] @ cd4d4 <__cxa_atexit@plt+0xbf320> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffd718 │ │ │ │ + rsbseq sp, r7, #92, 6 @ 0x70000001 │ │ │ │ + @ instruction: 0xffffa5a4 │ │ │ │ + rsbseq sp, r7, #104, 4 @ 0x80000006 │ │ │ │ + rsbseq sp, r7, #8, 6 @ 0x20000000 │ │ │ │ + rsbseq sp, r7, #144, 8 @ 0x90000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi c1b8c <__cxa_atexit@plt+0xb39d8> │ │ │ │ + ldr r5, [pc, #144] @ c1bbc <__cxa_atexit@plt+0xb3a08> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + stmdb r3, {r5, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r5, r3, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c1b98 <__cxa_atexit@plt+0xb39e4> │ │ │ │ + ldr r7, [pc, #120] @ c1bc0 <__cxa_atexit@plt+0xb3a0c> │ │ │ │ add r7, pc, r7 │ │ │ │ - bl 3efd78 <__cxa_atexit@plt+0x3e1bc4> │ │ │ │ - mov r5, r0 │ │ │ │ - str r0, [sp, #12] │ │ │ │ - cmp r4, #0 │ │ │ │ - beq cd444 <__cxa_atexit@plt+0xbf290> │ │ │ │ - sub r4, r4, #1 │ │ │ │ - ldr r3, [pc, #156] @ cd4d8 <__cxa_atexit@plt+0xbf324> │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r4, [r3, r4, lsl #2] │ │ │ │ - ldr r3, [r6] │ │ │ │ - ldr r1, [r3] │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efd80 <__cxa_atexit@plt+0x3e1bcc> │ │ │ │ - mov r2, r0 │ │ │ │ - mov r1, r4 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r4, r0 │ │ │ │ - ldr r3, [r6, #4] │ │ │ │ - ldr r1, [r3] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 3efd80 <__cxa_atexit@plt+0x3e1bcc> │ │ │ │ - mov r2, r0 │ │ │ │ - mov r1, r4 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r2, r0 │ │ │ │ - ldr r3, [pc, #72] @ cd4dc <__cxa_atexit@plt+0xbf328> │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r1, r3 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r1, r0 │ │ │ │ - add r2, sp, #8 │ │ │ │ - add r0, sp, #12 │ │ │ │ - bl 3efd90 <__cxa_atexit@plt+0x3e1bdc> │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - ldr r0, [pc, #32] @ cd4e0 <__cxa_atexit@plt+0xbf32c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl 3efd98 <__cxa_atexit@plt+0x3e1be4> │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 3efda0 <__cxa_atexit@plt+0x3e1bec> │ │ │ │ - add sp, sp, #20 │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r0, r3, #168, 22 @ 0x2a000 │ │ │ │ - @ instruction: 0xffffcd1c │ │ │ │ - @ instruction: 0xffffcd20 │ │ │ │ - subseq r6, sp, #88, 30 @ 0x160 │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ - sub sp, sp, #20 │ │ │ │ - mov r6, r2 │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + sub r7, r3, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi c1bac <__cxa_atexit@plt+0xb39f8> │ │ │ │ + ldr r3, [pc, #100] @ c1bc4 <__cxa_atexit@plt+0xb3a10> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq c1b7c <__cxa_atexit@plt+0xb39c8> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - ldr r7, [pc, #292] @ cd620 <__cxa_atexit@plt+0xbf46c> │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ c1bcc <__cxa_atexit@plt+0xb3a18> │ │ │ │ add r7, pc, r7 │ │ │ │ - bl 3efd78 <__cxa_atexit@plt+0x3e1bc4> │ │ │ │ - mov r4, r0 │ │ │ │ - str r0, [sp, #12] │ │ │ │ - cmp r5, #0 │ │ │ │ - beq cd524 <__cxa_atexit@plt+0xbf370> │ │ │ │ - sub r5, r5, #1 │ │ │ │ - ldr r3, [pc, #264] @ cd624 <__cxa_atexit@plt+0xbf470> │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r5, [r3, r5, lsl #2] │ │ │ │ - ldr r3, [r6] │ │ │ │ - ldr r1, [r3] │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efd80 <__cxa_atexit@plt+0x3e1bcc> │ │ │ │ - mov r2, r0 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r5, r0 │ │ │ │ - ldr r3, [r6, #4] │ │ │ │ - ldr r1, [r3] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 3efd80 <__cxa_atexit@plt+0x3e1bcc> │ │ │ │ - mov r2, r0 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r5, r0 │ │ │ │ - ldr r3, [r6, #8] │ │ │ │ - ldr r1, [r3] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 3efd80 <__cxa_atexit@plt+0x3e1bcc> │ │ │ │ - mov r2, r0 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r5, r0 │ │ │ │ - ldr r3, [r6, #12] │ │ │ │ - ldr r1, [r3] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 3efd80 <__cxa_atexit@plt+0x3e1bcc> │ │ │ │ - mov r2, r0 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r5, r0 │ │ │ │ - ldr r3, [r6, #16] │ │ │ │ - ldr r1, [r3] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 3efd80 <__cxa_atexit@plt+0x3e1bcc> │ │ │ │ - mov r2, r0 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r2, r0 │ │ │ │ - ldr r3, [pc, #72] @ cd628 <__cxa_atexit@plt+0xbf474> │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r1, r3 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r1, r0 │ │ │ │ - add r2, sp, #8 │ │ │ │ - add r0, sp, #12 │ │ │ │ - bl 3efd90 <__cxa_atexit@plt+0x3e1bdc> │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - ldr r0, [pc, #32] @ cd62c <__cxa_atexit@plt+0xbf478> │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl 3efd98 <__cxa_atexit@plt+0x3e1be4> │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 3efda0 <__cxa_atexit@plt+0x3e1bec> │ │ │ │ - add sp, sp, #20 │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r0, r3, #200, 20 @ 0xc8000 │ │ │ │ - @ instruction: 0xffffcd1c │ │ │ │ - @ instruction: 0xffffcd20 │ │ │ │ - subseq r6, sp, #212, 28 @ 0xd40 │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ - sub sp, sp, #20 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r7, [pc, #256] @ cd748 <__cxa_atexit@plt+0xbf594> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ c1bc8 <__cxa_atexit@plt+0xb3a14> │ │ │ │ add r7, pc, r7 │ │ │ │ - bl 3efd78 <__cxa_atexit@plt+0x3e1bc4> │ │ │ │ - mov r4, r0 │ │ │ │ - str r0, [sp, #12] │ │ │ │ - cmp r5, #0 │ │ │ │ - beq cd670 <__cxa_atexit@plt+0xbf4bc> │ │ │ │ - sub r5, r5, #1 │ │ │ │ - ldr r3, [pc, #228] @ cd74c <__cxa_atexit@plt+0xbf598> │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r5, [r3, r5, lsl #2] │ │ │ │ - ldr r3, [r6] │ │ │ │ - ldr r1, [r3] │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efd80 <__cxa_atexit@plt+0x3e1bcc> │ │ │ │ - mov r2, r0 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r5, r0 │ │ │ │ - ldr r3, [r6, #4] │ │ │ │ - ldr r1, [r3] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 3efd80 <__cxa_atexit@plt+0x3e1bcc> │ │ │ │ - mov r2, r0 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r5, r0 │ │ │ │ - ldr r3, [r6, #8] │ │ │ │ - ldr r1, [r3] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 3efd80 <__cxa_atexit@plt+0x3e1bcc> │ │ │ │ - mov r2, r0 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r5, r0 │ │ │ │ - ldr r3, [r6, #12] │ │ │ │ - ldr r1, [r3] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 3efd80 <__cxa_atexit@plt+0x3e1bcc> │ │ │ │ - mov r2, r0 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r2, r0 │ │ │ │ - ldr r3, [pc, #72] @ cd750 <__cxa_atexit@plt+0xbf59c> │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r1, r3 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r1, r0 │ │ │ │ - add r2, sp, #8 │ │ │ │ - add r0, sp, #12 │ │ │ │ - bl 3efd90 <__cxa_atexit@plt+0x3e1bdc> │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - ldr r0, [pc, #32] @ cd754 <__cxa_atexit@plt+0xbf5a0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl 3efd98 <__cxa_atexit@plt+0x3e1be4> │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 3efda0 <__cxa_atexit@plt+0x3e1bec> │ │ │ │ - add sp, sp, #20 │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r0, r3, #124, 18 @ 0x1f0000 │ │ │ │ - @ instruction: 0xffffcd1c │ │ │ │ - @ instruction: 0xffffcd20 │ │ │ │ - subseq r6, sp, #116, 28 @ 0x740 │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ - sub sp, sp, #20 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r7, [pc, #256] @ cd870 <__cxa_atexit@plt+0xbf6bc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + addseq r8, r3, #168, 20 @ 0xa8000 │ │ │ │ + @ instruction: 0xffffc170 │ │ │ │ + @ instruction: 0xffffa4d8 │ │ │ │ + rsbseq sp, r7, #156, 2 @ 0x27 │ │ │ │ + rsbseq sp, r7, #144, 6 @ 0x40000002 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #48 @ 0x30 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc c1c44 <__cxa_atexit@plt+0xb3a90> │ │ │ │ + ldr r3, [pc, #100] @ c1c5c <__cxa_atexit@plt+0xb3aa8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #96] @ c1c60 <__cxa_atexit@plt+0xb3aac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #92] @ c1c64 <__cxa_atexit@plt+0xb3ab0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + sub r3, r6, #31 │ │ │ │ + ldr r1, [pc, #76] @ c1c68 <__cxa_atexit@plt+0xb3ab4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r2, [r7, #12] │ │ │ │ + str r8, [r7, #16] │ │ │ │ + mov r2, r7 │ │ │ │ + str lr, [r2, #20]! │ │ │ │ + str r8, [r7, #28] │ │ │ │ + add lr, r7, #32 │ │ │ │ + stm lr, {r1, r2, r3, r7} │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ c1c6c <__cxa_atexit@plt+0xb3ab8> │ │ │ │ add r7, pc, r7 │ │ │ │ - bl 3efd78 <__cxa_atexit@plt+0x3e1bc4> │ │ │ │ - mov r4, r0 │ │ │ │ - str r0, [sp, #12] │ │ │ │ - cmp r5, #0 │ │ │ │ - beq cd798 <__cxa_atexit@plt+0xbf5e4> │ │ │ │ - sub r5, r5, #1 │ │ │ │ - ldr r3, [pc, #228] @ cd874 <__cxa_atexit@plt+0xbf6c0> │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r5, [r3, r5, lsl #2] │ │ │ │ - ldr r3, [r6] │ │ │ │ - ldr r1, [r3] │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efd80 <__cxa_atexit@plt+0x3e1bcc> │ │ │ │ - mov r2, r0 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r5, r0 │ │ │ │ - ldr r3, [r6, #4] │ │ │ │ - ldr r1, [r3] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 3efd80 <__cxa_atexit@plt+0x3e1bcc> │ │ │ │ - mov r2, r0 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r5, r0 │ │ │ │ - ldr r3, [r6, #8] │ │ │ │ - ldr r1, [r3] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 3efd80 <__cxa_atexit@plt+0x3e1bcc> │ │ │ │ - mov r2, r0 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r5, r0 │ │ │ │ - ldr r3, [r6, #12] │ │ │ │ - ldr r1, [r3] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 3efd80 <__cxa_atexit@plt+0x3e1bcc> │ │ │ │ - mov r2, r0 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r2, r0 │ │ │ │ - ldr r3, [pc, #72] @ cd878 <__cxa_atexit@plt+0xbf6c4> │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r1, r3 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r1, r0 │ │ │ │ - add r2, sp, #8 │ │ │ │ - add r0, sp, #12 │ │ │ │ - bl 3efd90 <__cxa_atexit@plt+0x3e1bdc> │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - ldr r0, [pc, #32] @ cd87c <__cxa_atexit@plt+0xbf6c8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl 3efd98 <__cxa_atexit@plt+0x3e1be4> │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 3efda0 <__cxa_atexit@plt+0x3e1bec> │ │ │ │ - add sp, sp, #20 │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r0, r3, #84, 16 @ 0x540000 │ │ │ │ - @ instruction: 0xffffcd1c │ │ │ │ - @ instruction: 0xffffcd20 │ │ │ │ - subseq r6, sp, #20, 28 @ 0x140 │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ - sub sp, sp, #20 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r4, r3 │ │ │ │ - ldr r7, [pc, #184] @ cd950 <__cxa_atexit@plt+0xbf79c> │ │ │ │ + mov r3, #48 @ 0x30 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffd70 │ │ │ │ + @ instruction: 0xfffffe48 │ │ │ │ + @ instruction: 0xffffff08 │ │ │ │ + addseq r8, r3, #164, 26 @ 0x2900 │ │ │ │ + rsbseq sp, r7, #96, 6 @ 0x80000001 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c1cfc <__cxa_atexit@plt+0xb3b48> │ │ │ │ + ldr r2, [pc, #160] @ c1d30 <__cxa_atexit@plt+0xb3b7c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc c1d08 <__cxa_atexit@plt+0xb3b54> │ │ │ │ + ldr r7, [pc, #140] @ c1d3c <__cxa_atexit@plt+0xb3b88> │ │ │ │ add r7, pc, r7 │ │ │ │ - bl 3efd78 <__cxa_atexit@plt+0x3e1bc4> │ │ │ │ - mov r5, r0 │ │ │ │ - str r0, [sp, #12] │ │ │ │ - cmp r4, #0 │ │ │ │ - beq cd8c0 <__cxa_atexit@plt+0xbf70c> │ │ │ │ - sub r4, r4, #1 │ │ │ │ - ldr r3, [pc, #156] @ cd954 <__cxa_atexit@plt+0xbf7a0> │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r4, [r3, r4, lsl #2] │ │ │ │ - ldr r3, [r6] │ │ │ │ - ldr r1, [r3] │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efd80 <__cxa_atexit@plt+0x3e1bcc> │ │ │ │ - mov r2, r0 │ │ │ │ - mov r1, r4 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r4, r0 │ │ │ │ - ldr r3, [r6, #4] │ │ │ │ - ldr r1, [r3] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 3efd80 <__cxa_atexit@plt+0x3e1bcc> │ │ │ │ - mov r2, r0 │ │ │ │ - mov r1, r4 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r2, r0 │ │ │ │ - ldr r3, [pc, #72] @ cd958 <__cxa_atexit@plt+0xbf7a4> │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r1, r3 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r1, r0 │ │ │ │ - add r2, sp, #8 │ │ │ │ - add r0, sp, #12 │ │ │ │ - bl 3efd90 <__cxa_atexit@plt+0x3e1bdc> │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - ldr r0, [pc, #32] @ cd95c <__cxa_atexit@plt+0xbf7a8> │ │ │ │ + ldr r2, [pc, #136] @ c1d40 <__cxa_atexit@plt+0xb3b8c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #132] @ c1d44 <__cxa_atexit@plt+0xb3b90> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #128] @ c1d48 <__cxa_atexit@plt+0xb3b94> │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 3efd98 <__cxa_atexit@plt+0x3e1be4> │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 3efda0 <__cxa_atexit@plt+0x3e1bec> │ │ │ │ - add sp, sp, #20 │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r0, r3, #44, 14 @ 0xb00000 │ │ │ │ - @ instruction: 0xffffcd1c │ │ │ │ - @ instruction: 0xffffcd20 │ │ │ │ - subseq r6, sp, #248, 26 @ 0x3e00 │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ - sub sp, sp, #20 │ │ │ │ - mov r6, r2 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + add r7, r1, #1 │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + mov r7, r6 │ │ │ │ + str r0, [r7, #16]! │ │ │ │ + str r9, [r6, #24] │ │ │ │ + str r2, [r6, #28] │ │ │ │ + str r7, [r6, #32] │ │ │ │ + str r6, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - ldr r7, [pc, #220] @ cda54 <__cxa_atexit@plt+0xbf8a0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - bl 3efd78 <__cxa_atexit@plt+0x3e1bc4> │ │ │ │ - mov r4, r0 │ │ │ │ - str r0, [sp, #12] │ │ │ │ - cmp r5, #0 │ │ │ │ - beq cd9a0 <__cxa_atexit@plt+0xbf7ec> │ │ │ │ - sub r5, r5, #1 │ │ │ │ - ldr r3, [pc, #192] @ cda58 <__cxa_atexit@plt+0xbf8a4> │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r5, [r3, r5, lsl #2] │ │ │ │ - ldr r3, [r6] │ │ │ │ - ldr r1, [r3] │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efd80 <__cxa_atexit@plt+0x3e1bcc> │ │ │ │ - mov r2, r0 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r5, r0 │ │ │ │ - ldr r3, [r6, #4] │ │ │ │ - ldr r1, [r3] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 3efd80 <__cxa_atexit@plt+0x3e1bcc> │ │ │ │ - mov r2, r0 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r5, r0 │ │ │ │ - ldr r3, [r6, #8] │ │ │ │ - ldr r1, [r3] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 3efd80 <__cxa_atexit@plt+0x3e1bcc> │ │ │ │ - mov r2, r0 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r2, r0 │ │ │ │ - ldr r3, [pc, #72] @ cda5c <__cxa_atexit@plt+0xbf8a8> │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r1, r3 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r1, r0 │ │ │ │ - add r2, sp, #8 │ │ │ │ - add r0, sp, #12 │ │ │ │ - bl 3efd90 <__cxa_atexit@plt+0x3e1bdc> │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - ldr r0, [pc, #32] @ cda60 <__cxa_atexit@plt+0xbf8ac> │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl 3efd98 <__cxa_atexit@plt+0x3e1be4> │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 3efda0 <__cxa_atexit@plt+0x3e1bec> │ │ │ │ - add sp, sp, #20 │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r0, r3, #76, 12 @ 0x4c00000 │ │ │ │ - @ instruction: 0xffffcd1c │ │ │ │ - @ instruction: 0xffffcd20 │ │ │ │ - subseq r6, sp, #184, 26 @ 0x2e00 │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ - sub sp, sp, #20 │ │ │ │ - mov r7, r2 │ │ │ │ - mov r4, r3 │ │ │ │ - ldr r6, [pc, #148] @ cdb10 <__cxa_atexit@plt+0xbf95c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - bl 3efd78 <__cxa_atexit@plt+0x3e1bc4> │ │ │ │ - mov r5, r0 │ │ │ │ - str r0, [sp, #12] │ │ │ │ - cmp r4, #0 │ │ │ │ - beq cdaa4 <__cxa_atexit@plt+0xbf8f0> │ │ │ │ - sub r4, r4, #1 │ │ │ │ - ldr r3, [pc, #120] @ cdb14 <__cxa_atexit@plt+0xbf960> │ │ │ │ - ldr r3, [r6, r3] │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r4, [r3, r4, lsl #2] │ │ │ │ - ldr r3, [r7] │ │ │ │ - ldr r1, [r3] │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efd80 <__cxa_atexit@plt+0x3e1bcc> │ │ │ │ - mov r2, r0 │ │ │ │ - mov r1, r4 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r2, r0 │ │ │ │ - ldr r3, [pc, #72] @ cdb18 <__cxa_atexit@plt+0xbf964> │ │ │ │ - ldr r3, [r6, r3] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r1, r3 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r1, r0 │ │ │ │ - add r2, sp, #8 │ │ │ │ - add r0, sp, #12 │ │ │ │ - bl 3efd90 <__cxa_atexit@plt+0x3e1bdc> │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - ldr r0, [pc, #32] @ cdb1c <__cxa_atexit@plt+0xbf968> │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl 3efd98 <__cxa_atexit@plt+0x3e1be4> │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 3efda0 <__cxa_atexit@plt+0x3e1bec> │ │ │ │ - add sp, sp, #20 │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r0, r3, #72, 10 @ 0x12000000 │ │ │ │ - @ instruction: 0xffffcd1c │ │ │ │ - @ instruction: 0xffffcd20 │ │ │ │ - subseq r6, sp, #196, 26 @ 0x3100 │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ - sub sp, sp, #20 │ │ │ │ - mov r7, r2 │ │ │ │ - mov r4, r3 │ │ │ │ - ldr r6, [pc, #148] @ cdbcc <__cxa_atexit@plt+0xbfa18> │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #36] @ c1d34 <__cxa_atexit@plt+0xb3b80> │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 3efd78 <__cxa_atexit@plt+0x3e1bc4> │ │ │ │ - mov r5, r0 │ │ │ │ - str r0, [sp, #12] │ │ │ │ - cmp r4, #0 │ │ │ │ - beq cdb60 <__cxa_atexit@plt+0xbf9ac> │ │ │ │ - sub r4, r4, #1 │ │ │ │ - ldr r3, [pc, #120] @ cdbd0 <__cxa_atexit@plt+0xbfa1c> │ │ │ │ - ldr r3, [r6, r3] │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r4, [r3, r4, lsl #2] │ │ │ │ - ldr r3, [r7] │ │ │ │ - ldr r1, [r3] │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efd80 <__cxa_atexit@plt+0x3e1bcc> │ │ │ │ - mov r2, r0 │ │ │ │ - mov r1, r4 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r2, r0 │ │ │ │ - ldr r3, [pc, #72] @ cdbd4 <__cxa_atexit@plt+0xbfa20> │ │ │ │ - ldr r3, [r6, r3] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r1, r3 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r1, r0 │ │ │ │ - add r2, sp, #8 │ │ │ │ - add r0, sp, #12 │ │ │ │ - bl 3efd90 <__cxa_atexit@plt+0x3e1bdc> │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - ldr r0, [pc, #32] @ cdbd8 <__cxa_atexit@plt+0xbfa24> │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl 3efd98 <__cxa_atexit@plt+0x3e1be4> │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 3efda0 <__cxa_atexit@plt+0x3e1bec> │ │ │ │ - add sp, sp, #20 │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r0, r3, #140, 8 @ 0x8c000000 │ │ │ │ - @ instruction: 0xffffcd1c │ │ │ │ - @ instruction: 0xffffcd20 │ │ │ │ - subseq r6, sp, #208, 26 @ 0x3400 │ │ │ │ - push {r4, r5, lr} │ │ │ │ - sub sp, sp, #20 │ │ │ │ - mov r4, r3 │ │ │ │ - ldr r5, [pc, #108] @ cdc5c <__cxa_atexit@plt+0xbfaa8> │ │ │ │ - add r5, pc, r5 │ │ │ │ - bl 3efd78 <__cxa_atexit@plt+0x3e1bc4> │ │ │ │ - str r0, [sp, #12] │ │ │ │ - cmp r4, #0 │ │ │ │ - beq cdc14 <__cxa_atexit@plt+0xbfa60> │ │ │ │ - sub r4, r4, #1 │ │ │ │ - ldr r3, [pc, #84] @ cdc60 <__cxa_atexit@plt+0xbfaac> │ │ │ │ - ldr r3, [r5, r3] │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r4, [r3, r4, lsl #2] │ │ │ │ - ldr r3, [pc, #72] @ cdc64 <__cxa_atexit@plt+0xbfab0> │ │ │ │ - ldr r3, [r5, r3] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r2, r4 │ │ │ │ - mov r1, r3 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r1, r0 │ │ │ │ - add r2, sp, #8 │ │ │ │ - add r0, sp, #12 │ │ │ │ - bl 3efd90 <__cxa_atexit@plt+0x3e1bdc> │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - ldr r0, [pc, #32] @ cdc68 <__cxa_atexit@plt+0xbfab4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl 3efd98 <__cxa_atexit@plt+0x3e1be4> │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 3efda0 <__cxa_atexit@plt+0x3e1bec> │ │ │ │ - add sp, sp, #20 │ │ │ │ - pop {r4, r5, pc} │ │ │ │ - addseq r0, r3, #212, 6 @ 0x50000003 │ │ │ │ - @ instruction: 0xffffcd1c │ │ │ │ - @ instruction: 0xffffcd20 │ │ │ │ - subseq r6, sp, #0, 28 │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ - sub sp, sp, #20 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r7, [pc, #220] @ cdd60 <__cxa_atexit@plt+0xbfbac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - bl 3efd78 <__cxa_atexit@plt+0x3e1bc4> │ │ │ │ - mov r4, r0 │ │ │ │ - str r0, [sp, #12] │ │ │ │ - cmp r5, #0 │ │ │ │ - beq cdcac <__cxa_atexit@plt+0xbfaf8> │ │ │ │ - sub r5, r5, #1 │ │ │ │ - ldr r3, [pc, #192] @ cdd64 <__cxa_atexit@plt+0xbfbb0> │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r5, [r3, r5, lsl #2] │ │ │ │ - ldr r3, [r6] │ │ │ │ - ldrb r1, [r3] │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efda8 <__cxa_atexit@plt+0x3e1bf4> │ │ │ │ - mov r2, r0 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r5, r0 │ │ │ │ - ldr r3, [r6, #4] │ │ │ │ - ldr r1, [r3] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 3efd80 <__cxa_atexit@plt+0x3e1bcc> │ │ │ │ - mov r2, r0 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r5, r0 │ │ │ │ - ldr r3, [r6, #8] │ │ │ │ - ldr r1, [r3] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 3efd80 <__cxa_atexit@plt+0x3e1bcc> │ │ │ │ - mov r2, r0 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r2, r0 │ │ │ │ - ldr r3, [pc, #72] @ cdd68 <__cxa_atexit@plt+0xbfbb4> │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r1, r3 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r1, r0 │ │ │ │ - add r2, sp, #8 │ │ │ │ - add r0, sp, #12 │ │ │ │ - bl 3efd90 <__cxa_atexit@plt+0x3e1bdc> │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - ldr r0, [pc, #32] @ cdd6c <__cxa_atexit@plt+0xbfbb8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl 3efd98 <__cxa_atexit@plt+0x3e1be4> │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 3efda0 <__cxa_atexit@plt+0x3e1bec> │ │ │ │ - add sp, sp, #20 │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r0, r3, #64, 6 │ │ │ │ - @ instruction: 0xffffcd1c │ │ │ │ - @ instruction: 0xffffcd20 │ │ │ │ - subseq r6, sp, #196, 26 @ 0x3100 │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ - sub sp, sp, #20 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r7, [pc, #220] @ cde64 <__cxa_atexit@plt+0xbfcb0> │ │ │ │ + ldr r7, [pc, #32] @ c1d38 <__cxa_atexit@plt+0xb3b84> │ │ │ │ add r7, pc, r7 │ │ │ │ - bl 3efd78 <__cxa_atexit@plt+0x3e1bc4> │ │ │ │ - mov r4, r0 │ │ │ │ - str r0, [sp, #12] │ │ │ │ - cmp r5, #0 │ │ │ │ - beq cddb0 <__cxa_atexit@plt+0xbfbfc> │ │ │ │ - sub r5, r5, #1 │ │ │ │ - ldr r3, [pc, #192] @ cde68 <__cxa_atexit@plt+0xbfcb4> │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r5, [r3, r5, lsl #2] │ │ │ │ - ldr r3, [r6] │ │ │ │ - ldrb r1, [r3] │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efda8 <__cxa_atexit@plt+0x3e1bf4> │ │ │ │ - mov r2, r0 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r5, r0 │ │ │ │ - ldr r3, [r6, #4] │ │ │ │ - ldr r1, [r3] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 3efd80 <__cxa_atexit@plt+0x3e1bcc> │ │ │ │ - mov r2, r0 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r5, r0 │ │ │ │ - ldr r3, [r6, #8] │ │ │ │ - ldr r1, [r3] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 3efd80 <__cxa_atexit@plt+0x3e1bcc> │ │ │ │ - mov r2, r0 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r2, r0 │ │ │ │ - ldr r3, [pc, #72] @ cde6c <__cxa_atexit@plt+0xbfcb8> │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r1, r3 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r1, r0 │ │ │ │ - add r2, sp, #8 │ │ │ │ - add r0, sp, #12 │ │ │ │ - bl 3efd90 <__cxa_atexit@plt+0x3e1bdc> │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - ldr r0, [pc, #32] @ cde70 <__cxa_atexit@plt+0xbfcbc> │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl 3efd98 <__cxa_atexit@plt+0x3e1be4> │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 3efda0 <__cxa_atexit@plt+0x3e1bec> │ │ │ │ - add sp, sp, #20 │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r0, r3, #60, 4 @ 0xc0000003 │ │ │ │ - @ instruction: 0xffffcd1c │ │ │ │ - @ instruction: 0xffffcd20 │ │ │ │ - subseq r6, sp, #136, 26 @ 0x2200 │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ - sub sp, sp, #20 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r7, [pc, #256] @ cdf8c <__cxa_atexit@plt+0xbfdd8> │ │ │ │ + mov r2, #40 @ 0x28 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r8, r6, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + addseq r8, r3, #68, 18 @ 0x110000 │ │ │ │ + rsbseq sp, r7, #132 @ 0x84 │ │ │ │ + rsbseq sp, r7, #116, 4 @ 0x40000007 │ │ │ │ + @ instruction: 0xffffe1f4 │ │ │ │ + @ instruction: 0xffffe394 │ │ │ │ + rsbseq sp, r7, #212 @ 0xd4 │ │ │ │ + @ instruction: 0xffffe2b8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov sl, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c1dcc <__cxa_atexit@plt+0xb3c18> │ │ │ │ + ldr r7, [pc, #136] @ c1e00 <__cxa_atexit@plt+0xb3c4c> │ │ │ │ add r7, pc, r7 │ │ │ │ - bl 3efd78 <__cxa_atexit@plt+0x3e1bc4> │ │ │ │ - mov r4, r0 │ │ │ │ - str r0, [sp, #12] │ │ │ │ - cmp r5, #0 │ │ │ │ - beq cdeb4 <__cxa_atexit@plt+0xbfd00> │ │ │ │ - sub r5, r5, #1 │ │ │ │ - ldr r3, [pc, #228] @ cdf90 <__cxa_atexit@plt+0xbfddc> │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r5, [r3, r5, lsl #2] │ │ │ │ - ldr r3, [r6] │ │ │ │ - ldr r1, [r3] │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efdb0 <__cxa_atexit@plt+0x3e1bfc> │ │ │ │ - mov r2, r0 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r5, r0 │ │ │ │ - ldr r3, [r6, #4] │ │ │ │ - ldr r1, [r3] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 3efd80 <__cxa_atexit@plt+0x3e1bcc> │ │ │ │ - mov r2, r0 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r5, r0 │ │ │ │ - ldr r3, [r6, #8] │ │ │ │ - ldr r1, [r3] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 3efd80 <__cxa_atexit@plt+0x3e1bcc> │ │ │ │ - mov r2, r0 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r5, r0 │ │ │ │ - ldr r3, [r6, #12] │ │ │ │ - ldr r1, [r3] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 3efd80 <__cxa_atexit@plt+0x3e1bcc> │ │ │ │ - mov r2, r0 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r2, r0 │ │ │ │ - ldr r3, [pc, #72] @ cdf94 <__cxa_atexit@plt+0xbfde0> │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r1, r3 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r1, r0 │ │ │ │ - add r2, sp, #8 │ │ │ │ - add r0, sp, #12 │ │ │ │ - bl 3efd90 <__cxa_atexit@plt+0x3e1bdc> │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - ldr r0, [pc, #32] @ cdf98 <__cxa_atexit@plt+0xbfde4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl 3efd98 <__cxa_atexit@plt+0x3e1be4> │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 3efda0 <__cxa_atexit@plt+0x3e1bec> │ │ │ │ - add sp, sp, #20 │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r0, r3, #56, 2 │ │ │ │ - @ instruction: 0xffffcd1c │ │ │ │ - @ instruction: 0xffffcd20 │ │ │ │ - subseq r6, sp, #36, 26 @ 0x900 │ │ │ │ - push {r4, r5, lr} │ │ │ │ - sub sp, sp, #20 │ │ │ │ - mov r4, r3 │ │ │ │ - ldr r5, [pc, #108] @ ce01c <__cxa_atexit@plt+0xbfe68> │ │ │ │ - add r5, pc, r5 │ │ │ │ - bl 3efd78 <__cxa_atexit@plt+0x3e1bc4> │ │ │ │ - str r0, [sp, #12] │ │ │ │ - cmp r4, #0 │ │ │ │ - beq cdfd4 <__cxa_atexit@plt+0xbfe20> │ │ │ │ - sub r4, r4, #1 │ │ │ │ - ldr r3, [pc, #84] @ ce020 <__cxa_atexit@plt+0xbfe6c> │ │ │ │ - ldr r3, [r5, r3] │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r4, [r3, r4, lsl #2] │ │ │ │ - ldr r3, [pc, #72] @ ce024 <__cxa_atexit@plt+0xbfe70> │ │ │ │ - ldr r3, [r5, r3] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r2, r4 │ │ │ │ - mov r1, r3 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r1, r0 │ │ │ │ - add r2, sp, #8 │ │ │ │ - add r0, sp, #12 │ │ │ │ - bl 3efd90 <__cxa_atexit@plt+0x3e1bdc> │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - ldr r0, [pc, #32] @ ce028 <__cxa_atexit@plt+0xbfe74> │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl 3efd98 <__cxa_atexit@plt+0x3e1be4> │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 3efda0 <__cxa_atexit@plt+0x3e1bec> │ │ │ │ - add sp, sp, #20 │ │ │ │ - pop {r4, r5, pc} │ │ │ │ - addseq r0, r3, #20 │ │ │ │ - @ instruction: 0xffffcd1c │ │ │ │ - @ instruction: 0xffffcd20 │ │ │ │ - subseq r6, sp, #88, 26 @ 0x1600 │ │ │ │ - push {r4, r5, lr} │ │ │ │ - sub sp, sp, #20 │ │ │ │ - mov r4, r3 │ │ │ │ - ldr r5, [pc, #108] @ ce0ac <__cxa_atexit@plt+0xbfef8> │ │ │ │ - add r5, pc, r5 │ │ │ │ - bl 3efd78 <__cxa_atexit@plt+0x3e1bc4> │ │ │ │ - str r0, [sp, #12] │ │ │ │ - cmp r4, #0 │ │ │ │ - beq ce064 <__cxa_atexit@plt+0xbfeb0> │ │ │ │ - sub r4, r4, #1 │ │ │ │ - ldr r3, [pc, #84] @ ce0b0 <__cxa_atexit@plt+0xbfefc> │ │ │ │ - ldr r3, [r5, r3] │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r4, [r3, r4, lsl #2] │ │ │ │ - ldr r3, [pc, #72] @ ce0b4 <__cxa_atexit@plt+0xbff00> │ │ │ │ - ldr r3, [r5, r3] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r2, r4 │ │ │ │ - mov r1, r3 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r1, r0 │ │ │ │ - add r2, sp, #8 │ │ │ │ - add r0, sp, #12 │ │ │ │ - bl 3efd90 <__cxa_atexit@plt+0x3e1bdc> │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - ldr r0, [pc, #32] @ ce0b8 <__cxa_atexit@plt+0xbff04> │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl 3efd98 <__cxa_atexit@plt+0x3e1be4> │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 3efda0 <__cxa_atexit@plt+0x3e1bec> │ │ │ │ - add sp, sp, #20 │ │ │ │ - pop {r4, r5, pc} │ │ │ │ - addseq pc, r2, #132, 30 @ 0x210 │ │ │ │ - @ instruction: 0xffffcd1c │ │ │ │ - @ instruction: 0xffffcd20 │ │ │ │ - subseq r6, sp, #144, 26 @ 0x2400 │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ - sub sp, sp, #20 │ │ │ │ - mov r7, r2 │ │ │ │ - mov r4, r3 │ │ │ │ - ldr r6, [pc, #148] @ ce168 <__cxa_atexit@plt+0xbffb4> │ │ │ │ - add r6, pc, r6 │ │ │ │ - bl 3efd78 <__cxa_atexit@plt+0x3e1bc4> │ │ │ │ - mov r5, r0 │ │ │ │ - str r0, [sp, #12] │ │ │ │ - cmp r4, #0 │ │ │ │ - beq ce0fc <__cxa_atexit@plt+0xbff48> │ │ │ │ - sub r4, r4, #1 │ │ │ │ - ldr r3, [pc, #120] @ ce16c <__cxa_atexit@plt+0xbffb8> │ │ │ │ - ldr r3, [r6, r3] │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r4, [r3, r4, lsl #2] │ │ │ │ - ldr r3, [r7] │ │ │ │ - ldr r1, [r3] │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efd80 <__cxa_atexit@plt+0x3e1bcc> │ │ │ │ - mov r2, r0 │ │ │ │ - mov r1, r4 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r2, r0 │ │ │ │ - ldr r3, [pc, #72] @ ce170 <__cxa_atexit@plt+0xbffbc> │ │ │ │ - ldr r3, [r6, r3] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r1, r3 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r1, r0 │ │ │ │ - add r2, sp, #8 │ │ │ │ - add r0, sp, #12 │ │ │ │ - bl 3efd90 <__cxa_atexit@plt+0x3e1bdc> │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - ldr r0, [pc, #32] @ ce174 <__cxa_atexit@plt+0xbffc0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl 3efd98 <__cxa_atexit@plt+0x3e1be4> │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 3efda0 <__cxa_atexit@plt+0x3e1bec> │ │ │ │ - add sp, sp, #20 │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq pc, r2, #240, 28 @ 0xf00 │ │ │ │ - @ instruction: 0xffffcd1c │ │ │ │ - @ instruction: 0xffffcd20 │ │ │ │ - subseq r6, sp, #148, 26 @ 0x2500 │ │ │ │ - push {r4, r5, lr} │ │ │ │ - sub sp, sp, #20 │ │ │ │ - mov r4, r3 │ │ │ │ - ldr r5, [pc, #108] @ ce1f8 <__cxa_atexit@plt+0xc0044> │ │ │ │ + ldr r2, [pc, #132] @ c1e04 <__cxa_atexit@plt+0xb3c50> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r7, [r3, #-16] │ │ │ │ + stmdb r3, {r2, r9, sl} │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi c1dec <__cxa_atexit@plt+0xb3c38> │ │ │ │ + ldr r3, [pc, #104] @ c1e08 <__cxa_atexit@plt+0xb3c54> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r9, #3 │ │ │ │ + beq c1dbc <__cxa_atexit@plt+0xb3c08> │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r5, [pc, #60] @ c1e10 <__cxa_atexit@plt+0xb3c5c> │ │ │ │ add r5, pc, r5 │ │ │ │ - bl 3efd78 <__cxa_atexit@plt+0x3e1bc4> │ │ │ │ - str r0, [sp, #12] │ │ │ │ - cmp r4, #0 │ │ │ │ - beq ce1b0 <__cxa_atexit@plt+0xbfffc> │ │ │ │ - sub r4, r4, #1 │ │ │ │ - ldr r3, [pc, #84] @ ce1fc <__cxa_atexit@plt+0xc0048> │ │ │ │ - ldr r3, [r5, r3] │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r4, [r3, r4, lsl #2] │ │ │ │ - ldr r3, [pc, #72] @ ce200 <__cxa_atexit@plt+0xc004c> │ │ │ │ - ldr r3, [r5, r3] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r2, r4 │ │ │ │ - mov r1, r3 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r1, r0 │ │ │ │ - add r2, sp, #8 │ │ │ │ - add r0, sp, #12 │ │ │ │ - bl 3efd90 <__cxa_atexit@plt+0x3e1bdc> │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - ldr r0, [pc, #32] @ ce204 <__cxa_atexit@plt+0xc0050> │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl 3efd98 <__cxa_atexit@plt+0x3e1be4> │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 3efda0 <__cxa_atexit@plt+0x3e1bec> │ │ │ │ - add sp, sp, #20 │ │ │ │ - pop {r4, r5, pc} │ │ │ │ - addseq pc, r2, #56, 28 @ 0x380 │ │ │ │ - @ instruction: 0xffffcd1c │ │ │ │ - @ instruction: 0xffffcd20 │ │ │ │ - subseq r6, sp, #200, 26 @ 0x3200 │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ - sub sp, sp, #20 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r4, r3 │ │ │ │ - ldr r7, [pc, #184] @ ce2d8 <__cxa_atexit@plt+0xc0124> │ │ │ │ + ldr r7, [pc, #56] @ c1e14 <__cxa_atexit@plt+0xb3c60> │ │ │ │ add r7, pc, r7 │ │ │ │ - bl 3efd78 <__cxa_atexit@plt+0x3e1bc4> │ │ │ │ - mov r5, r0 │ │ │ │ - str r0, [sp, #12] │ │ │ │ - cmp r4, #0 │ │ │ │ - beq ce248 <__cxa_atexit@plt+0xc0094> │ │ │ │ - sub r4, r4, #1 │ │ │ │ - ldr r3, [pc, #156] @ ce2dc <__cxa_atexit@plt+0xc0128> │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r4, [r3, r4, lsl #2] │ │ │ │ - ldr r3, [r6] │ │ │ │ - ldr r1, [r3] │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efd80 <__cxa_atexit@plt+0x3e1bcc> │ │ │ │ - mov r2, r0 │ │ │ │ - mov r1, r4 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r4, r0 │ │ │ │ - ldr r3, [r6, #4] │ │ │ │ - ldr r1, [r3] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 3efd80 <__cxa_atexit@plt+0x3e1bcc> │ │ │ │ - mov r2, r0 │ │ │ │ - mov r1, r4 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r2, r0 │ │ │ │ - ldr r3, [pc, #72] @ ce2e0 <__cxa_atexit@plt+0xc012c> │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r1, r3 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r1, r0 │ │ │ │ - add r2, sp, #8 │ │ │ │ - add r0, sp, #12 │ │ │ │ - bl 3efd90 <__cxa_atexit@plt+0x3e1bdc> │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - ldr r0, [pc, #32] @ ce2e4 <__cxa_atexit@plt+0xc0130> │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl 3efd98 <__cxa_atexit@plt+0x3e1be4> │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 3efda0 <__cxa_atexit@plt+0x3e1bec> │ │ │ │ - add sp, sp, #20 │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq pc, r2, #164, 26 @ 0x2900 │ │ │ │ - @ instruction: 0xffffcd1c │ │ │ │ - @ instruction: 0xffffcd20 │ │ │ │ - subseq r6, sp, #172, 26 @ 0x2b00 │ │ │ │ - push {r4, r5, lr} │ │ │ │ - sub sp, sp, #20 │ │ │ │ - mov r4, r3 │ │ │ │ - ldr r5, [pc, #108] @ ce368 <__cxa_atexit@plt+0xc01b4> │ │ │ │ - add r5, pc, r5 │ │ │ │ - bl 3efd78 <__cxa_atexit@plt+0x3e1bc4> │ │ │ │ - str r0, [sp, #12] │ │ │ │ - cmp r4, #0 │ │ │ │ - beq ce320 <__cxa_atexit@plt+0xc016c> │ │ │ │ - sub r4, r4, #1 │ │ │ │ - ldr r3, [pc, #84] @ ce36c <__cxa_atexit@plt+0xc01b8> │ │ │ │ - ldr r3, [r5, r3] │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r4, [r3, r4, lsl #2] │ │ │ │ - ldr r3, [pc, #72] @ ce370 <__cxa_atexit@plt+0xc01bc> │ │ │ │ - ldr r3, [r5, r3] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r2, r4 │ │ │ │ - mov r1, r3 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r1, r0 │ │ │ │ - add r2, sp, #8 │ │ │ │ - add r0, sp, #12 │ │ │ │ - bl 3efd90 <__cxa_atexit@plt+0x3e1bdc> │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - ldr r0, [pc, #32] @ ce374 <__cxa_atexit@plt+0xc01c0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl 3efd98 <__cxa_atexit@plt+0x3e1be4> │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 3efda0 <__cxa_atexit@plt+0x3e1bec> │ │ │ │ - add sp, sp, #20 │ │ │ │ - pop {r4, r5, pc} │ │ │ │ - addseq pc, r2, #200, 24 @ 0xc800 │ │ │ │ - @ instruction: 0xffffcd1c │ │ │ │ - @ instruction: 0xffffcd20 │ │ │ │ - subseq r6, sp, #224, 26 @ 0x3800 │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ - sub sp, sp, #20 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r4, r3 │ │ │ │ - ldr r7, [pc, #184] @ ce448 <__cxa_atexit@plt+0xc0294> │ │ │ │ + add r8, r5, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ c1e0c <__cxa_atexit@plt+0xb3c58> │ │ │ │ add r7, pc, r7 │ │ │ │ - bl 3efd78 <__cxa_atexit@plt+0x3e1bc4> │ │ │ │ - mov r5, r0 │ │ │ │ - str r0, [sp, #12] │ │ │ │ - cmp r4, #0 │ │ │ │ - beq ce3b8 <__cxa_atexit@plt+0xc0204> │ │ │ │ - sub r4, r4, #1 │ │ │ │ - ldr r3, [pc, #156] @ ce44c <__cxa_atexit@plt+0xc0298> │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r4, [r3, r4, lsl #2] │ │ │ │ - ldr r3, [r6] │ │ │ │ - ldr r1, [r3] │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efd80 <__cxa_atexit@plt+0x3e1bcc> │ │ │ │ - mov r2, r0 │ │ │ │ - mov r1, r4 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r4, r0 │ │ │ │ - ldr r3, [r6, #4] │ │ │ │ - ldr r1, [r3] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 3efd80 <__cxa_atexit@plt+0x3e1bcc> │ │ │ │ - mov r2, r0 │ │ │ │ - mov r1, r4 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r2, r0 │ │ │ │ - ldr r3, [pc, #72] @ ce450 <__cxa_atexit@plt+0xc029c> │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r1, r3 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r1, r0 │ │ │ │ - add r2, sp, #8 │ │ │ │ - add r0, sp, #12 │ │ │ │ - bl 3efd90 <__cxa_atexit@plt+0x3e1bdc> │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - ldr r0, [pc, #32] @ ce454 <__cxa_atexit@plt+0xc02a0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl 3efd98 <__cxa_atexit@plt+0x3e1be4> │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 3efda0 <__cxa_atexit@plt+0x3e1bec> │ │ │ │ - add sp, sp, #20 │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq pc, r2, #52, 24 @ 0x3400 │ │ │ │ - @ instruction: 0xffffcd1c │ │ │ │ - @ instruction: 0xffffcd20 │ │ │ │ - subseq r6, sp, #196, 26 @ 0x3100 │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ - sub sp, sp, #20 │ │ │ │ - mov r7, r2 │ │ │ │ - mov r4, r3 │ │ │ │ - ldr r6, [pc, #148] @ ce504 <__cxa_atexit@plt+0xc0350> │ │ │ │ - add r6, pc, r6 │ │ │ │ - bl 3efd78 <__cxa_atexit@plt+0x3e1bc4> │ │ │ │ - mov r5, r0 │ │ │ │ - str r0, [sp, #12] │ │ │ │ - cmp r4, #0 │ │ │ │ - beq ce498 <__cxa_atexit@plt+0xc02e4> │ │ │ │ - sub r4, r4, #1 │ │ │ │ - ldr r3, [pc, #120] @ ce508 <__cxa_atexit@plt+0xc0354> │ │ │ │ - ldr r3, [r6, r3] │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r4, [r3, r4, lsl #2] │ │ │ │ - ldr r3, [r7] │ │ │ │ - ldr r1, [r3] │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efd80 <__cxa_atexit@plt+0x3e1bcc> │ │ │ │ - mov r2, r0 │ │ │ │ - mov r1, r4 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r2, r0 │ │ │ │ - ldr r3, [pc, #72] @ ce50c <__cxa_atexit@plt+0xc0358> │ │ │ │ - ldr r3, [r6, r3] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r1, r3 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efd88 <__cxa_atexit@plt+0x3e1bd4> │ │ │ │ - mov r1, r0 │ │ │ │ - add r2, sp, #8 │ │ │ │ - add r0, sp, #12 │ │ │ │ - bl 3efd90 <__cxa_atexit@plt+0x3e1bdc> │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - ldr r0, [pc, #32] @ ce510 <__cxa_atexit@plt+0xc035c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl 3efd98 <__cxa_atexit@plt+0x3e1be4> │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 3efda0 <__cxa_atexit@plt+0x3e1bec> │ │ │ │ - add sp, sp, #20 │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq pc, r2, #84, 22 @ 0x15000 │ │ │ │ - @ instruction: 0xffffcd1c │ │ │ │ - @ instruction: 0xffffcd20 │ │ │ │ - subseq r6, sp, #208, 26 @ 0x3400 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ce5a8 <__cxa_atexit@plt+0xc03f4> │ │ │ │ - ldr r7, [pc, #132] @ ce5b8 <__cxa_atexit@plt+0xc0404> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffd40c │ │ │ │ + rsbseq sp, r7, #20 │ │ │ │ + @ instruction: 0xffffa298 │ │ │ │ + rsbseq ip, r7, #92, 30 @ 0x170 │ │ │ │ + rsbseq ip, r7, #192, 30 @ 0x300 │ │ │ │ + rsbseq sp, r7, #132, 2 @ 0x21 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi c1e98 <__cxa_atexit@plt+0xb3ce4> │ │ │ │ + ldr r5, [pc, #144] @ c1ec8 <__cxa_atexit@plt+0xb3d14> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + stmdb r3, {r5, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r5, r3, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c1ea4 <__cxa_atexit@plt+0xb3cf0> │ │ │ │ + ldr r7, [pc, #120] @ c1ecc <__cxa_atexit@plt+0xb3d18> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9} │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq ce57c <__cxa_atexit@plt+0xc03c8> │ │ │ │ - ldr r1, [pc, #116] @ ce5bc <__cxa_atexit@plt+0xc0408> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - sub r0, r2, #1 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq ce58c <__cxa_atexit@plt+0xc03d8> │ │ │ │ - ldr r0, [r5] │ │ │ │ - cmp r2, r1 │ │ │ │ - bne ce598 <__cxa_atexit@plt+0xc03e4> │ │ │ │ - ldr r7, [pc, #76] @ ce5c0 <__cxa_atexit@plt+0xc040c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + sub r7, r3, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi c1eb8 <__cxa_atexit@plt+0xb3d04> │ │ │ │ + ldr r3, [pc, #100] @ c1ed0 <__cxa_atexit@plt+0xb3d1c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq c1e88 <__cxa_atexit@plt+0xb3cd4> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ ce5c8 <__cxa_atexit@plt+0xc0414> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + ldr r7, [pc, #44] @ c1ed8 <__cxa_atexit@plt+0xb3d24> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ ce5c4 <__cxa_atexit@plt+0xc0410> │ │ │ │ + ldr r7, [pc, #20] @ c1ed4 <__cxa_atexit@plt+0xb3d20> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - addseq ip, r2, #188 @ 0xbc │ │ │ │ - rsbseq r3, r7, #192, 14 @ 0x3000000 │ │ │ │ - addseq ip, r2, #16 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #80] @ ce630 <__cxa_atexit@plt+0xc047c> │ │ │ │ + addseq r8, r3, #156, 14 @ 0x2700000 │ │ │ │ + @ instruction: 0xffffbdb4 │ │ │ │ + @ instruction: 0xffffa1cc │ │ │ │ + rsbseq ip, r7, #144, 28 @ 0x900 │ │ │ │ + rsbseq sp, r7, #128 @ 0x80 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #48 @ 0x30 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc c1f50 <__cxa_atexit@plt+0xb3d9c> │ │ │ │ + ldr r3, [pc, #100] @ c1f68 <__cxa_atexit@plt+0xb3db4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #96] @ c1f6c <__cxa_atexit@plt+0xb3db8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r1, r3, #1 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq ce618 <__cxa_atexit@plt+0xc0464> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - cmp r3, r2 │ │ │ │ - bne ce620 <__cxa_atexit@plt+0xc046c> │ │ │ │ - ldr r7, [pc, #36] @ ce634 <__cxa_atexit@plt+0xc0480> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr lr, [pc, #92] @ c1f70 <__cxa_atexit@plt+0xb3dbc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + sub r3, r6, #31 │ │ │ │ + ldr r1, [pc, #76] @ c1f74 <__cxa_atexit@plt+0xb3dc0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r2, [r7, #12] │ │ │ │ + str r8, [r7, #16] │ │ │ │ + mov r2, r7 │ │ │ │ + str lr, [r2, #20]! │ │ │ │ + str r8, [r7, #28] │ │ │ │ + add lr, r7, #32 │ │ │ │ + stm lr, {r1, r2, r3, r7} │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ ce638 <__cxa_atexit@plt+0xc0484> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + ldr r7, [pc, #32] @ c1f78 <__cxa_atexit@plt+0xb3dc4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #48 @ 0x30 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - addseq ip, r2, #32 │ │ │ │ - addseq fp, r2, #136, 30 @ 0x220 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #44] @ ce678 <__cxa_atexit@plt+0xc04c4> │ │ │ │ + @ instruction: 0xfffffd70 │ │ │ │ + @ instruction: 0xfffffe48 │ │ │ │ + @ instruction: 0xffffff08 │ │ │ │ + addseq r8, r3, #152, 20 @ 0x98000 │ │ │ │ + rsbseq sp, r7, #88 @ 0x58 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c2008 <__cxa_atexit@plt+0xb3e54> │ │ │ │ + ldr r2, [pc, #160] @ c203c <__cxa_atexit@plt+0xb3e88> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #40] @ ce67c <__cxa_atexit@plt+0xc04c8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r1, r7 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - addseq fp, r2, #228, 30 @ 0x390 │ │ │ │ - addseq fp, r2, #92, 30 @ 0x170 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ce704 <__cxa_atexit@plt+0xc0550> │ │ │ │ - ldr r7, [pc, #116] @ ce714 <__cxa_atexit@plt+0xc0560> │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc c2014 <__cxa_atexit@plt+0xb3e60> │ │ │ │ + ldr r7, [pc, #140] @ c2048 <__cxa_atexit@plt+0xb3e94> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9} │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq ce6e8 <__cxa_atexit@plt+0xc0534> │ │ │ │ - ldr r1, [pc, #100] @ ce718 <__cxa_atexit@plt+0xc0564> │ │ │ │ + ldr r2, [pc, #136] @ c204c <__cxa_atexit@plt+0xb3e98> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #132] @ c2050 <__cxa_atexit@plt+0xb3e9c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - sub r0, r2, #1 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq ce6f8 <__cxa_atexit@plt+0xc0544> │ │ │ │ - ldr r7, [pc, #72] @ ce71c <__cxa_atexit@plt+0xc0568> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - cmp r2, r1 │ │ │ │ - addeq r7, r7, #4 │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [pc, #128] @ c2054 <__cxa_atexit@plt+0xb3ea0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + add r7, r1, #1 │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + mov r7, r6 │ │ │ │ + str r0, [r7, #16]! │ │ │ │ + str r9, [r6, #24] │ │ │ │ + str r2, [r6, #28] │ │ │ │ + str r7, [r6, #32] │ │ │ │ + str r6, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ ce720 <__cxa_atexit@plt+0xc056c> │ │ │ │ + ldr r6, [pc, #36] @ c2040 <__cxa_atexit@plt+0xb3e8c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r7, [pc, #32] @ c2044 <__cxa_atexit@plt+0xb3e90> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r2, #40 @ 0x28 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + add r8, r6, #1 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - addseq fp, r2, #100, 30 @ 0x190 │ │ │ │ - rsbseq r3, r7, #104, 12 @ 0x6800000 │ │ │ │ + addseq r8, r3, #56, 12 @ 0x3800000 │ │ │ │ + rsbseq ip, r7, #88, 26 @ 0x1600 │ │ │ │ + rsbseq ip, r7, #104, 30 @ 0x1a0 │ │ │ │ + @ instruction: 0xffffdee8 │ │ │ │ + @ instruction: 0xffffe088 │ │ │ │ + rsbseq ip, r7, #168, 26 @ 0x2a00 │ │ │ │ + @ instruction: 0xffffdfac │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #64] @ ce778 <__cxa_atexit@plt+0xc05c4> │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov sl, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c20d8 <__cxa_atexit@plt+0xb3f24> │ │ │ │ + ldr r7, [pc, #136] @ c210c <__cxa_atexit@plt+0xb3f58> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #132] @ c2110 <__cxa_atexit@plt+0xb3f5c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r1, r3, #1 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq ce770 <__cxa_atexit@plt+0xc05bc> │ │ │ │ - ldr r7, [pc, #32] @ ce77c <__cxa_atexit@plt+0xc05c8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - cmp r3, r2 │ │ │ │ - addeq r7, r7, #4 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7] │ │ │ │ - bx r0 │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r7, [r3, #-16] │ │ │ │ + stmdb r3, {r2, r9, sl} │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi c20f8 <__cxa_atexit@plt+0xb3f44> │ │ │ │ + ldr r3, [pc, #104] @ c2114 <__cxa_atexit@plt+0xb3f60> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r9, #3 │ │ │ │ + beq c20c8 <__cxa_atexit@plt+0xb3f14> │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - addseq fp, r2, #220, 28 @ 0xdc0 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ ce7b0 <__cxa_atexit@plt+0xc05fc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r2, r7 │ │ │ │ - addeq r3, r3, #4 │ │ │ │ - ldr r7, [r3] │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - addseq fp, r2, #168, 28 @ 0xa80 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ce858 <__cxa_atexit@plt+0xc06a4> │ │ │ │ - ldr r7, [pc, #180] @ ce888 <__cxa_atexit@plt+0xc06d4> │ │ │ │ + ldr r5, [pc, #60] @ c211c <__cxa_atexit@plt+0xb3f68> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r7, [pc, #56] @ c2120 <__cxa_atexit@plt+0xb3f6c> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9} │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq ce82c <__cxa_atexit@plt+0xc0678> │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - cmp r2, #3 │ │ │ │ - beq ce868 <__cxa_atexit@plt+0xc06b4> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #148] @ ce88c <__cxa_atexit@plt+0xc06d8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq ce83c <__cxa_atexit@plt+0xc0688> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq ce878 <__cxa_atexit@plt+0xc06c4> │ │ │ │ - sub r7, r1, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - cmp r2, r7 │ │ │ │ - bne ce848 <__cxa_atexit@plt+0xc0694> │ │ │ │ - ldr r7, [pc, #108] @ ce890 <__cxa_atexit@plt+0xc06dc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + add r8, r5, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #72] @ ce898 <__cxa_atexit@plt+0xc06e4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ ce894 <__cxa_atexit@plt+0xc06e0> │ │ │ │ + ldr r7, [pc, #24] @ c2118 <__cxa_atexit@plt+0xb3f64> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - bic r2, r8, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - b ce7f0 <__cxa_atexit@plt+0xc063c> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b ce810 <__cxa_atexit@plt+0xc065c> │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - andeq r0, r0, r8, asr #2 │ │ │ │ - addseq fp, r2, #12, 28 @ 0xc0 │ │ │ │ - rsbseq r3, r7, #40, 10 @ 0xa000000 │ │ │ │ - addseq fp, r2, #96, 26 @ 0x1800 │ │ │ │ + @ instruction: 0xffffd100 │ │ │ │ + rsbseq ip, r7, #232, 24 @ 0xe800 │ │ │ │ + @ instruction: 0xffff9f8c │ │ │ │ + rsbseq ip, r7, #80, 24 @ 0x5000 │ │ │ │ + rsbseq ip, r7, #148, 24 @ 0x9400 │ │ │ │ + rsbseq ip, r7, #120, 28 @ 0x780 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq ce910 <__cxa_atexit@plt+0xc075c> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #108] @ ce930 <__cxa_atexit@plt+0xc077c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq ce8f8 <__cxa_atexit@plt+0xc0744> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq ce920 <__cxa_atexit@plt+0xc076c> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - cmp r3, r7 │ │ │ │ - bne ce900 <__cxa_atexit@plt+0xc074c> │ │ │ │ - ldr r7, [pc, #68] @ ce934 <__cxa_atexit@plt+0xc0780> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ ce938 <__cxa_atexit@plt+0xc0784> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b ce8bc <__cxa_atexit@plt+0xc0708> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b ce8dc <__cxa_atexit@plt+0xc0728> │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - addseq fp, r2, #64, 26 @ 0x1000 │ │ │ │ - addseq fp, r2, #168, 24 @ 0xa800 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq ce97c <__cxa_atexit@plt+0xc07c8> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #44] @ ce98c <__cxa_atexit@plt+0xc07d8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #40] @ ce990 <__cxa_atexit@plt+0xc07dc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - cmp r3, r2 │ │ │ │ - addeq r7, r1, #1 │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r2, [r7, #-2] │ │ │ │ - b ce958 <__cxa_atexit@plt+0xc07a4> │ │ │ │ - addseq fp, r2, #208, 24 @ 0xd000 │ │ │ │ - addseq fp, r2, #72, 24 @ 0x4800 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi cea28 <__cxa_atexit@plt+0xc0874> │ │ │ │ - ldr r7, [pc, #164] @ cea58 <__cxa_atexit@plt+0xc08a4> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi c21a4 <__cxa_atexit@plt+0xb3ff0> │ │ │ │ + ldr r5, [pc, #144] @ c21d4 <__cxa_atexit@plt+0xb4020> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + stmdb r3, {r5, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r5, r3, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c21b0 <__cxa_atexit@plt+0xb3ffc> │ │ │ │ + ldr r7, [pc, #120] @ c21d8 <__cxa_atexit@plt+0xb4024> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9} │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq cea0c <__cxa_atexit@plt+0xc0858> │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - cmp r2, #3 │ │ │ │ - beq cea38 <__cxa_atexit@plt+0xc0884> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #132] @ cea5c <__cxa_atexit@plt+0xc08a8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq cea1c <__cxa_atexit@plt+0xc0868> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq cea48 <__cxa_atexit@plt+0xc0894> │ │ │ │ - sub r7, r1, #1 │ │ │ │ - ldr r3, [pc, #104] @ cea60 <__cxa_atexit@plt+0xc08ac> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - cmp r2, r7 │ │ │ │ - addeq r3, r3, #4 │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r3] │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + sub r7, r3, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi c21c4 <__cxa_atexit@plt+0xb4010> │ │ │ │ + ldr r3, [pc, #100] @ c21dc <__cxa_atexit@plt+0xb4028> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq c2194 <__cxa_atexit@plt+0xb3fe0> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ cea64 <__cxa_atexit@plt+0xc08b0> │ │ │ │ + ldr r7, [pc, #44] @ c21e4 <__cxa_atexit@plt+0xb4030> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - bic r2, r8, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - b ce9d0 <__cxa_atexit@plt+0xc081c> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b ce9f0 <__cxa_atexit@plt+0xc083c> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - addseq fp, r2, #64, 24 @ 0x4000 │ │ │ │ - rsbseq r3, r7, #92, 6 @ 0x70000001 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq ceacc <__cxa_atexit@plt+0xc0918> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #92] @ ceaec <__cxa_atexit@plt+0xc0938> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq ceac4 <__cxa_atexit@plt+0xc0910> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq ceadc <__cxa_atexit@plt+0xc0928> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #64] @ ceaf0 <__cxa_atexit@plt+0xc093c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - cmp r3, r7 │ │ │ │ - addeq r2, r2, #4 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r2] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b cea88 <__cxa_atexit@plt+0xc08d4> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b ceaa8 <__cxa_atexit@plt+0xc08f4> │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - addseq fp, r2, #136, 22 @ 0x22000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq ceb2c <__cxa_atexit@plt+0xc0978> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #36] @ ceb3c <__cxa_atexit@plt+0xc0988> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - cmp r3, r7 │ │ │ │ - addeq r2, r2, #4 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r2] │ │ │ │ + ldr r7, [pc, #20] @ c21e0 <__cxa_atexit@plt+0xb402c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b ceb10 <__cxa_atexit@plt+0xc095c> │ │ │ │ - addseq fp, r2, #32, 22 @ 0x8000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - and r3, r8, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq ceba0 <__cxa_atexit@plt+0xc09ec> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne cebac <__cxa_atexit@plt+0xc09f8> │ │ │ │ - bic r3, r8, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - sub r3, r3, #3 │ │ │ │ - cmp r3, #3 │ │ │ │ - bhi cebdc <__cxa_atexit@plt+0xc0a28> │ │ │ │ - add r2, pc, #4 │ │ │ │ - ldr r3, [r2, r3, lsl #2] │ │ │ │ - add pc, r2, r3 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - ldr r8, [pc, #88] @ cebf4 <__cxa_atexit@plt+0xc0a40> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #68] @ cebec <__cxa_atexit@plt+0xc0a38> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #52] @ cebe8 <__cxa_atexit@plt+0xc0a34> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #60] @ cebfc <__cxa_atexit@plt+0xc0a48> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #52] @ cec00 <__cxa_atexit@plt+0xc0a4c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #32] @ cebf8 <__cxa_atexit@plt+0xc0a44> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r8, [pc, #12] @ cebf0 <__cxa_atexit@plt+0xc0a3c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - subseq r1, lr, #176, 18 @ 0x2c0000 │ │ │ │ - subseq r1, lr, #2899968 @ 0x2c4000 │ │ │ │ - subseq r1, lr, #104, 18 @ 0x1a0000 │ │ │ │ - subseq r1, lr, #2670592 @ 0x28c000 │ │ │ │ - subseq r1, lr, #1490944 @ 0x16c000 │ │ │ │ - subseq r1, lr, #1687552 @ 0x19c000 │ │ │ │ - subseq r1, lr, #1294336 @ 0x13c000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + addseq r8, r3, #144, 8 @ 0x90000000 │ │ │ │ + @ instruction: 0xffffb9f8 │ │ │ │ + @ instruction: 0xffff9ec0 │ │ │ │ + rsbseq ip, r7, #132, 22 @ 0x21000 │ │ │ │ + rsbseq ip, r7, #112, 26 @ 0x1c00 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi cec54 <__cxa_atexit@plt+0xc0aa0> │ │ │ │ - ldr r3, [pc, #64] @ cec64 <__cxa_atexit@plt+0xc0ab0> │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #48 @ 0x30 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc c225c <__cxa_atexit@plt+0xb40a8> │ │ │ │ + ldr r3, [pc, #100] @ c2274 <__cxa_atexit@plt+0xb40c0> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq cec44 <__cxa_atexit@plt+0xc0a90> │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - mov r7, r9 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - b ceb4c <__cxa_atexit@plt+0xc0998> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r2, [pc, #96] @ c2278 <__cxa_atexit@plt+0xb40c4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #92] @ c227c <__cxa_atexit@plt+0xb40c8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + sub r3, r6, #31 │ │ │ │ + ldr r1, [pc, #76] @ c2280 <__cxa_atexit@plt+0xb40cc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r2, [r7, #12] │ │ │ │ + str r8, [r7, #16] │ │ │ │ + mov r2, r7 │ │ │ │ + str lr, [r2, #20]! │ │ │ │ + str r8, [r7, #28] │ │ │ │ + add lr, r7, #32 │ │ │ │ + stm lr, {r1, r2, r3, r7} │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ cec68 <__cxa_atexit@plt+0xc0ab4> │ │ │ │ + ldr r7, [pc, #32] @ c2284 <__cxa_atexit@plt+0xb40d0> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #48 @ 0x30 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - rsbseq r3, r7, #72, 2 │ │ │ │ + @ instruction: 0xfffffd70 │ │ │ │ + @ instruction: 0xfffffe48 │ │ │ │ + @ instruction: 0xffffff08 │ │ │ │ + addseq r8, r3, #140, 14 @ 0x2300000 │ │ │ │ + rsbseq ip, r7, #80, 26 @ 0x1400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, r7 │ │ │ │ - b ceb4c <__cxa_atexit@plt+0xc0998> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c22e8 <__cxa_atexit@plt+0xb4134> │ │ │ │ + ldr r2, [pc, #92] @ c2304 <__cxa_atexit@plt+0xb4150> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r3, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi ceccc <__cxa_atexit@plt+0xc0b18> │ │ │ │ - ldr r3, [pc, #56] @ cecdc <__cxa_atexit@plt+0xc0b28> │ │ │ │ + bhi c22f4 <__cxa_atexit@plt+0xb4140> │ │ │ │ + ldr r3, [pc, #68] @ c2308 <__cxa_atexit@plt+0xb4154> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ + str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq cecbc <__cxa_atexit@plt+0xc0b08> │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - mov r7, r8 │ │ │ │ - b ceb4c <__cxa_atexit@plt+0xc0998> │ │ │ │ + beq c22d8 <__cxa_atexit@plt+0xb4124> │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + b 3c1f54 <__cxa_atexit@plt+0x3b3da0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ cece0 <__cxa_atexit@plt+0xc0b2c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ c230c <__cxa_atexit@plt+0xb4158> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsbseq r3, r7, #212 @ 0xd4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, r7 │ │ │ │ - b ceb4c <__cxa_atexit@plt+0xc0998> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ ced20 <__cxa_atexit@plt+0xc0b6c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 3efa10 <__cxa_atexit@plt+0x3e185c> │ │ │ │ - rsbseq r3, r7, #144 @ 0x90 │ │ │ │ + addseq r8, r3, #44, 6 @ 0xb0000000 │ │ │ │ + @ instruction: 0xffff9e5c │ │ │ │ + rsbseq ip, r7, #92, 20 @ 0x5c000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c23c4 <__cxa_atexit@plt+0xb4210> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc c23cc <__cxa_atexit@plt+0xb4218> │ │ │ │ + ldr r1, [pc, #152] @ c23f0 <__cxa_atexit@plt+0xb423c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r0, [pc, #144] @ c23f4 <__cxa_atexit@plt+0xb4240> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + ldr r7, [pc, #120] @ c23f8 <__cxa_atexit@plt+0xb4244> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #-16] │ │ │ │ + str r1, [r2, #4] │ │ │ │ + str r0, [r2, #8] │ │ │ │ + sub r7, r3, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi ced74 <__cxa_atexit@plt+0xc0bc0> │ │ │ │ - ldr r3, [pc, #64] @ ced84 <__cxa_atexit@plt+0xc0bd0> │ │ │ │ + bhi c23e0 <__cxa_atexit@plt+0xb422c> │ │ │ │ + ldr r3, [pc, #92] @ c23fc <__cxa_atexit@plt+0xb4248> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq ced64 <__cxa_atexit@plt+0xc0bb0> │ │ │ │ - ldr r7, [pc, #48] @ ced88 <__cxa_atexit@plt+0xc0bd4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r9, r7, #1 │ │ │ │ - mov r7, r8 │ │ │ │ - b ceb4c <__cxa_atexit@plt+0xc0998> │ │ │ │ + beq c23b4 <__cxa_atexit@plt+0xb4200> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 3c1f54 <__cxa_atexit@plt+0x3b3da0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ ced8c <__cxa_atexit@plt+0xc0bd8> │ │ │ │ + mov r6, r2 │ │ │ │ + b c23d4 <__cxa_atexit@plt+0xb4220> │ │ │ │ + mov r5, #8 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ c2400 <__cxa_atexit@plt+0xb424c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - addseq fp, r2, #120, 16 @ 0x780000 │ │ │ │ - rsbseq r3, r7, #52 @ 0x34 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ cedb0 <__cxa_atexit@plt+0xc0bfc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b ceb4c <__cxa_atexit@plt+0xc0998> │ │ │ │ - addseq fp, r2, #48, 16 @ 0x300000 │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + addseq r8, r3, #112, 4 │ │ │ │ + addseq r8, r3, #180, 4 @ 0x4000000b │ │ │ │ + @ instruction: 0xffff9d10 │ │ │ │ + rsbseq ip, r7, #108, 18 @ 0x1b0000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi cee48 <__cxa_atexit@plt+0xc0c94> │ │ │ │ - ldr r7, [pc, #164] @ cee78 <__cxa_atexit@plt+0xc0cc4> │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c24b0 <__cxa_atexit@plt+0xb42fc> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc c24b8 <__cxa_atexit@plt+0xb4304> │ │ │ │ + ldr r7, [pc, #168] @ c24e4 <__cxa_atexit@plt+0xb4330> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9} │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq cee2c <__cxa_atexit@plt+0xc0c78> │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - cmp r2, #3 │ │ │ │ - beq cee58 <__cxa_atexit@plt+0xc0ca4> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #132] @ cee7c <__cxa_atexit@plt+0xc0cc8> │ │ │ │ + ldr r1, [pc, #164] @ c24e8 <__cxa_atexit@plt+0xb4334> │ │ │ │ add r1, pc, r1 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq cee3c <__cxa_atexit@plt+0xc0c88> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq cee68 <__cxa_atexit@plt+0xc0cb4> │ │ │ │ - sub r7, r1, #1 │ │ │ │ - ldr r3, [pc, #104] @ cee80 <__cxa_atexit@plt+0xc0ccc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - cmp r2, r7 │ │ │ │ - addlt r3, r3, #4 │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r3] │ │ │ │ + ldr r0, [pc, #160] @ c24ec <__cxa_atexit@plt+0xb4338> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r9, [r3, #20] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r1, r3 │ │ │ │ + str r0, [r1, #12]! │ │ │ │ + str r7, [r2, #-12] │ │ │ │ + str r3, [r2, #-8] │ │ │ │ + str r1, [r2, #-4] │ │ │ │ + sub r7, r2, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi c24d4 <__cxa_atexit@plt+0xb4320> │ │ │ │ + ldr r3, [pc, #108] @ c24f0 <__cxa_atexit@plt+0xb433c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq c24a0 <__cxa_atexit@plt+0xb42ec> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r6, r3 │ │ │ │ + b c24c0 <__cxa_atexit@plt+0xb430c> │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #48] @ c24f8 <__cxa_atexit@plt+0xb4344> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ cee84 <__cxa_atexit@plt+0xc0cd0> │ │ │ │ + ldr r7, [pc, #24] @ c24f4 <__cxa_atexit@plt+0xb4340> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bic r2, r8, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - b cedf0 <__cxa_atexit@plt+0xc0c3c> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b cee10 <__cxa_atexit@plt+0xc0c5c> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - addseq fp, r2, #32, 16 @ 0x200000 │ │ │ │ - rsbseq r2, r7, #120, 30 @ 0x1e0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + @ instruction: 0xfffffe48 │ │ │ │ + @ instruction: 0xfffffedc │ │ │ │ + @ instruction: 0xffff9bb4 │ │ │ │ + rsbseq ip, r7, #116, 16 @ 0x740000 │ │ │ │ + rsbseq ip, r7, #240, 20 @ 0xf0000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq ceeec <__cxa_atexit@plt+0xc0d38> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #92] @ cef0c <__cxa_atexit@plt+0xc0d58> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq ceee4 <__cxa_atexit@plt+0xc0d30> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq ceefc <__cxa_atexit@plt+0xc0d48> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #64] @ cef10 <__cxa_atexit@plt+0xc0d5c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - cmp r3, r7 │ │ │ │ - addlt r2, r2, #4 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r2] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b ceea8 <__cxa_atexit@plt+0xc0cf4> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b ceec8 <__cxa_atexit@plt+0xc0d14> │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - addseq fp, r2, #104, 14 @ 0x1a00000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + ldr r3, [pc, #12] @ c2518 <__cxa_atexit@plt+0xb4364> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b a8f67c <__cxa_atexit@plt+0xa814c8> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq cef4c <__cxa_atexit@plt+0xc0d98> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #36] @ cef5c <__cxa_atexit@plt+0xc0da8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - cmp r3, r7 │ │ │ │ - addlt r2, r2, #4 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r2] │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b cef30 <__cxa_atexit@plt+0xc0d7c> │ │ │ │ - addseq fp, r2, #0, 14 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r1, [pc, #12] @ c2540 <__cxa_atexit@plt+0xb438c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stm r5, {r1, r2, r3} │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20cc <__cxa_atexit@plt+0x3b3f18> │ │ │ │ + addseq r8, r3, #216, 6 @ 0x60000003 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi cefa4 <__cxa_atexit@plt+0xc0df0> │ │ │ │ - ldr r7, [pc, #52] @ cefb8 <__cxa_atexit@plt+0xc0e04> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ + bhi c25a4 <__cxa_atexit@plt+0xb43f0> │ │ │ │ + ldr r2, [pc, #92] @ c25c0 <__cxa_atexit@plt+0xb440c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi c25b0 <__cxa_atexit@plt+0xb43fc> │ │ │ │ + ldr r3, [pc, #68] @ c25c4 <__cxa_atexit@plt+0xb4410> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq cef98 <__cxa_atexit@plt+0xc0de4> │ │ │ │ - mov r7, r8 │ │ │ │ - b cefc8 <__cxa_atexit@plt+0xc0e14> │ │ │ │ + beq c2594 <__cxa_atexit@plt+0xb43e0> │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + b 3c1f54 <__cxa_atexit@plt+0x3b3da0> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ cefbc <__cxa_atexit@plt+0xc0e08> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq r2, r7, #32, 28 @ 0x200 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq cf024 <__cxa_atexit@plt+0xc0e70> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #136] @ cf070 <__cxa_atexit@plt+0xc0ebc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq cf01c <__cxa_atexit@plt+0xc0e68> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq cf034 <__cxa_atexit@plt+0xc0e80> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bge cf048 <__cxa_atexit@plt+0xc0e94> │ │ │ │ - ldr r7, [pc, #104] @ cf078 <__cxa_atexit@plt+0xc0ec4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b cefe0 <__cxa_atexit@plt+0xc0e2c> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r3, r7 │ │ │ │ - blt cf008 <__cxa_atexit@plt+0xc0e54> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bne cf060 <__cxa_atexit@plt+0xc0eac> │ │ │ │ - ldr r7, [pc, #28] @ cf074 <__cxa_atexit@plt+0xc0ec0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + ldr r7, [pc, #16] @ c25c8 <__cxa_atexit@plt+0xb4414> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ cf07c <__cxa_atexit@plt+0xc0ec8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ + addseq r8, r3, #112 @ 0x70 │ │ │ │ + @ instruction: 0xffff9ba0 │ │ │ │ + rsbseq ip, r7, #160, 14 @ 0x2800000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov sl, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + b 3c225c <__cxa_atexit@plt+0x3b40a8> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c2628 <__cxa_atexit@plt+0xb4474> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r1, [pc, #32] @ c2638 <__cxa_atexit@plt+0xb4484> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmib r3, {r1, r8} │ │ │ │ + str r2, [r3, #12] │ │ │ │ + sub r8, r6, #7 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - addseq fp, r2, #132, 16 @ 0x840000 │ │ │ │ - addseq fp, r2, #208, 16 @ 0xd00000 │ │ │ │ - addseq fp, r2, #124, 16 @ 0x7c0000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq cf0b8 <__cxa_atexit@plt+0xc0f04> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bge cf0cc <__cxa_atexit@plt+0xc0f18> │ │ │ │ - ldr r7, [pc, #76] @ cf0f8 <__cxa_atexit@plt+0xc0f44> │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c26e0 <__cxa_atexit@plt+0xb452c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc c26e8 <__cxa_atexit@plt+0xb4534> │ │ │ │ + ldr lr, [pc, #156] @ c270c <__cxa_atexit@plt+0xb4558> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r0, [pc, #148] @ c2710 <__cxa_atexit@plt+0xb455c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #-8] │ │ │ │ + add r8, r7, #8 │ │ │ │ + ldm r8, {r0, r1, r8} │ │ │ │ + sub r7, r6, #7 │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + ldr r7, [pc, #124] @ c2714 <__cxa_atexit@plt+0xb4560> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + str r7, [r3, #-16] │ │ │ │ + str lr, [r2, #4] │ │ │ │ + str r0, [r2, #8] │ │ │ │ + str r1, [r2, #12] │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi c26fc <__cxa_atexit@plt+0xb4548> │ │ │ │ + ldr r3, [pc, #92] @ c2718 <__cxa_atexit@plt+0xb4564> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq c26d0 <__cxa_atexit@plt+0xb451c> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 3c1f54 <__cxa_atexit@plt+0x3b3da0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r3, r7 │ │ │ │ - blt cf0a4 <__cxa_atexit@plt+0xc0ef0> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bne cf0e4 <__cxa_atexit@plt+0xc0f30> │ │ │ │ - ldr r7, [pc, #24] @ cf0f4 <__cxa_atexit@plt+0xc0f40> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + mov r6, r2 │ │ │ │ + b c26f0 <__cxa_atexit@plt+0xb453c> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ cf0fc <__cxa_atexit@plt+0xc0f48> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ + ldr r7, [pc, #24] @ c271c <__cxa_atexit@plt+0xb4568> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - addseq fp, r2, #0, 16 │ │ │ │ - addseq fp, r2, #52, 16 @ 0x340000 │ │ │ │ - addseq fp, r2, #248, 14 @ 0x3e00000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + addseq r7, r3, #88, 30 @ 0x160 │ │ │ │ + addseq r7, r3, #156, 30 @ 0x270 │ │ │ │ + @ instruction: 0xffff99f4 │ │ │ │ + rsbseq ip, r7, #80, 12 @ 0x5000000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi cf1a4 <__cxa_atexit@plt+0xc0ff0> │ │ │ │ - ldr r7, [pc, #180] @ cf1d4 <__cxa_atexit@plt+0xc1020> │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c27d0 <__cxa_atexit@plt+0xb461c> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc c27d8 <__cxa_atexit@plt+0xb4624> │ │ │ │ + ldr r7, [pc, #172] @ c2804 <__cxa_atexit@plt+0xb4650> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq cf178 <__cxa_atexit@plt+0xc0fc4> │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - cmp r2, #3 │ │ │ │ - beq cf1b4 <__cxa_atexit@plt+0xc1000> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #148] @ cf1d8 <__cxa_atexit@plt+0xc1024> │ │ │ │ + ldr r1, [pc, #168] @ c2808 <__cxa_atexit@plt+0xb4654> │ │ │ │ add r1, pc, r1 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq cf188 <__cxa_atexit@plt+0xc0fd4> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq cf1c4 <__cxa_atexit@plt+0xc1010> │ │ │ │ - sub r7, r1, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - cmp r2, r7 │ │ │ │ - bge cf194 <__cxa_atexit@plt+0xc0fe0> │ │ │ │ - ldr r7, [pc, #108] @ cf1dc <__cxa_atexit@plt+0xc1028> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ + ldr r0, [pc, #164] @ c280c <__cxa_atexit@plt+0xb4658> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str sl, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + str r8, [r3, #28] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r1, r3 │ │ │ │ + str r0, [r1, #12]! │ │ │ │ + str r7, [r2, #-12] │ │ │ │ + str r3, [r2, #-8] │ │ │ │ + str r1, [r2, #-4] │ │ │ │ + sub r7, r2, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi c27f4 <__cxa_atexit@plt+0xb4640> │ │ │ │ + ldr r3, [pc, #108] @ c2810 <__cxa_atexit@plt+0xb465c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq c27c0 <__cxa_atexit@plt+0xb460c> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #72] @ cf1e4 <__cxa_atexit@plt+0xc1030> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ cf1e0 <__cxa_atexit@plt+0xc102c> │ │ │ │ + mov r6, r3 │ │ │ │ + b c27e0 <__cxa_atexit@plt+0xb462c> │ │ │ │ + mov r7, #32 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #48] @ c2818 <__cxa_atexit@plt+0xb4664> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - bic r2, r9, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - b cf13c <__cxa_atexit@plt+0xc0f88> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b cf15c <__cxa_atexit@plt+0xc0fa8> │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - andeq r0, r0, r8, asr #2 │ │ │ │ - addseq fp, r2, #192, 8 @ 0xc0000000 │ │ │ │ - rsbseq r2, r7, #36, 24 @ 0x2400 │ │ │ │ - addseq fp, r2, #20, 8 @ 0x14000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq cf25c <__cxa_atexit@plt+0xc10a8> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #108] @ cf27c <__cxa_atexit@plt+0xc10c8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq cf244 <__cxa_atexit@plt+0xc1090> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq cf26c <__cxa_atexit@plt+0xc10b8> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - cmp r3, r7 │ │ │ │ - bge cf24c <__cxa_atexit@plt+0xc1098> │ │ │ │ - ldr r7, [pc, #68] @ cf280 <__cxa_atexit@plt+0xc10cc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ cf284 <__cxa_atexit@plt+0xc10d0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + ldr r7, [pc, #24] @ c2814 <__cxa_atexit@plt+0xb4660> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b cf208 <__cxa_atexit@plt+0xc1054> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b cf228 <__cxa_atexit@plt+0xc1074> │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - addseq fp, r2, #244, 6 @ 0xd0000003 │ │ │ │ - addseq fp, r2, #92, 6 @ 0x70000001 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + @ instruction: 0xfffffde8 │ │ │ │ + @ instruction: 0xfffffed8 │ │ │ │ + @ instruction: 0xffff9894 │ │ │ │ + rsbseq ip, r7, #84, 10 @ 0x15000000 │ │ │ │ + rsbseq ip, r7, #212, 14 @ 0x3500000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ c2838 <__cxa_atexit@plt+0xb4684> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b a8f67c <__cxa_atexit@plt+0xa814c8> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq cf2c8 <__cxa_atexit@plt+0xc1114> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #44] @ cf2d8 <__cxa_atexit@plt+0xc1124> │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r1, [pc, #12] @ c2860 <__cxa_atexit@plt+0xb46ac> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #40] @ cf2dc <__cxa_atexit@plt+0xc1128> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - cmp r3, r2 │ │ │ │ - addlt r7, r1, #1 │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r2, [r7, #-2] │ │ │ │ - b cf2a4 <__cxa_atexit@plt+0xc10f0> │ │ │ │ - addseq fp, r2, #132, 6 @ 0x10000002 │ │ │ │ - addseq fp, r2, #252, 4 @ 0xc000000f │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ + stm r5, {r1, r2, r3} │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20cc <__cxa_atexit@plt+0x3b3f18> │ │ │ │ + addseq r8, r3, #184 @ 0xb8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c28c4 <__cxa_atexit@plt+0xb4710> │ │ │ │ + ldr r2, [pc, #92] @ c28e0 <__cxa_atexit@plt+0xb472c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r3, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi cf37c <__cxa_atexit@plt+0xc11c8> │ │ │ │ - ldr r3, [pc, #172] @ cf3ac <__cxa_atexit@plt+0xc11f8> │ │ │ │ + bhi c28d0 <__cxa_atexit@plt+0xb471c> │ │ │ │ + ldr r3, [pc, #68] @ c28e4 <__cxa_atexit@plt+0xb4730> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-12]! │ │ │ │ - stmib r7, {r8, r9} │ │ │ │ - ands r3, r9, #3 │ │ │ │ - beq cf360 <__cxa_atexit@plt+0xc11ac> │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - cmp r3, #3 │ │ │ │ - beq cf38c <__cxa_atexit@plt+0xc11d8> │ │ │ │ - sub r2, r3, #1 │ │ │ │ - ldr r1, [pc, #132] @ cf3b0 <__cxa_atexit@plt+0xc11fc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-16]! │ │ │ │ - str r2, [r3, #4] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq cf370 <__cxa_atexit@plt+0xc11bc> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq cf39c <__cxa_atexit@plt+0xc11e8> │ │ │ │ - sub r3, r1, #1 │ │ │ │ - cmp r2, r3 │ │ │ │ - ldrge r7, [r5, #-4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq c28b4 <__cxa_atexit@plt+0xb4700> │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + b 3c1f54 <__cxa_atexit@plt+0x3b3da0> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ cf3b4 <__cxa_atexit@plt+0xc1200> │ │ │ │ + ldr r7, [pc, #16] @ c28e8 <__cxa_atexit@plt+0xb4734> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bic r3, r9, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r2, [r3, #-2] │ │ │ │ - b cf324 <__cxa_atexit@plt+0xc1170> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b cf34c <__cxa_atexit@plt+0xc1198> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - rsbseq r2, r7, #80, 20 @ 0x50000 │ │ │ │ + addseq r7, r3, #80, 26 @ 0x1400 │ │ │ │ + @ instruction: 0xffff9880 │ │ │ │ + rsbseq ip, r7, #128, 8 @ 0x80000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq cf424 <__cxa_atexit@plt+0xc1270> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #100] @ cf444 <__cxa_atexit@plt+0xc1290> │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c2920 <__cxa_atexit@plt+0xb476c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ c2928 <__cxa_atexit@plt+0xb4774> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + addseq r7, r3, #196, 24 @ 0xc400 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c2970 <__cxa_atexit@plt+0xb47bc> │ │ │ │ + ldr r2, [pc, #44] @ c2980 <__cxa_atexit@plt+0xb47cc> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq cf418 <__cxa_atexit@plt+0xc1264> │ │ │ │ - ldr r2, [r5] │ │ │ │ - cmp r1, #3 │ │ │ │ - beq cf434 <__cxa_atexit@plt+0xc1280> │ │ │ │ - sub r7, r1, #1 │ │ │ │ - add r3, r5, #12 │ │ │ │ - cmp r2, r7 │ │ │ │ - ldrge r7, [r5, #8] │ │ │ │ - ldrlt r7, [r5, #4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c2a28 <__cxa_atexit@plt+0xb4874> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc c2a30 <__cxa_atexit@plt+0xb487c> │ │ │ │ + ldr lr, [pc, #156] @ c2a54 <__cxa_atexit@plt+0xb48a0> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r0, [pc, #148] @ c2a58 <__cxa_atexit@plt+0xb48a4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #-8] │ │ │ │ + add r8, r7, #8 │ │ │ │ + ldm r8, {r0, r1, r8} │ │ │ │ + sub r7, r6, #7 │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + ldr r7, [pc, #124] @ c2a5c <__cxa_atexit@plt+0xb48a8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #-16] │ │ │ │ + str lr, [r2, #4] │ │ │ │ + str r0, [r2, #8] │ │ │ │ + str r1, [r2, #12] │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi c2a44 <__cxa_atexit@plt+0xb4890> │ │ │ │ + ldr r3, [pc, #92] @ c2a60 <__cxa_atexit@plt+0xb48ac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq c2a18 <__cxa_atexit@plt+0xb4864> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 3c1f54 <__cxa_atexit@plt+0x3b3da0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r2 │ │ │ │ + b c2a38 <__cxa_atexit@plt+0xb4884> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b cf3d8 <__cxa_atexit@plt+0xc1224> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b cf404 <__cxa_atexit@plt+0xc1250> │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldmib r5, {r1, r3} │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #3 │ │ │ │ - beq cf480 <__cxa_atexit@plt+0xc12cc> │ │ │ │ - sub r7, r0, #1 │ │ │ │ - cmp r1, r7 │ │ │ │ - movlt r2, r3 │ │ │ │ - bic r7, r2, #3 │ │ │ │ - add r5, r5, #16 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #24] @ c2a64 <__cxa_atexit@plt+0xb48b0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b cf468 <__cxa_atexit@plt+0xc12b4> │ │ │ │ - andeq r0, r2, pc │ │ │ │ + @ instruction: 0xffffff7c │ │ │ │ + addseq r7, r3, #16, 24 @ 0x1000 │ │ │ │ + addseq r7, r3, #84, 24 @ 0x5400 │ │ │ │ + @ instruction: 0xffff96ac │ │ │ │ + rsbseq ip, r7, #8, 6 @ 0x20000000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi cf534 <__cxa_atexit@plt+0xc1380> │ │ │ │ - ldr r7, [pc, #180] @ cf564 <__cxa_atexit@plt+0xc13b0> │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c2b18 <__cxa_atexit@plt+0xb4964> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc c2b20 <__cxa_atexit@plt+0xb496c> │ │ │ │ + ldr r7, [pc, #172] @ c2b4c <__cxa_atexit@plt+0xb4998> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9} │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq cf508 <__cxa_atexit@plt+0xc1354> │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - cmp r2, #3 │ │ │ │ - beq cf544 <__cxa_atexit@plt+0xc1390> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #148] @ cf568 <__cxa_atexit@plt+0xc13b4> │ │ │ │ + ldr r1, [pc, #168] @ c2b50 <__cxa_atexit@plt+0xb499c> │ │ │ │ add r1, pc, r1 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq cf518 <__cxa_atexit@plt+0xc1364> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq cf554 <__cxa_atexit@plt+0xc13a0> │ │ │ │ - sub r7, r1, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - cmp r2, r7 │ │ │ │ - bge cf524 <__cxa_atexit@plt+0xc1370> │ │ │ │ - ldr r7, [pc, #108] @ cf56c <__cxa_atexit@plt+0xc13b8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r0, [pc, #164] @ c2b54 <__cxa_atexit@plt+0xb49a0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str sl, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + str r8, [r3, #28] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r1, r3 │ │ │ │ + str r0, [r1, #12]! │ │ │ │ + str r7, [r2, #-12] │ │ │ │ + str r3, [r2, #-8] │ │ │ │ + str r1, [r2, #-4] │ │ │ │ + sub r7, r2, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi c2b3c <__cxa_atexit@plt+0xb4988> │ │ │ │ + ldr r3, [pc, #108] @ c2b58 <__cxa_atexit@plt+0xb49a4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq c2b08 <__cxa_atexit@plt+0xb4954> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #72] @ cf574 <__cxa_atexit@plt+0xc13c0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + b c2b28 <__cxa_atexit@plt+0xb4974> │ │ │ │ + mov r7, #32 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #48] @ c2b60 <__cxa_atexit@plt+0xb49ac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ cf570 <__cxa_atexit@plt+0xc13bc> │ │ │ │ + ldr r7, [pc, #24] @ c2b5c <__cxa_atexit@plt+0xb49a8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bic r2, r8, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - b cf4cc <__cxa_atexit@plt+0xc1318> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b cf4ec <__cxa_atexit@plt+0xc1338> │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - andeq r0, r0, r8, asr #2 │ │ │ │ - addseq fp, r2, #48, 2 │ │ │ │ - rsbseq r2, r7, #156, 16 @ 0x9c0000 │ │ │ │ - addseq fp, r2, #132 @ 0x84 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + @ instruction: 0xfffffdc0 │ │ │ │ + @ instruction: 0xfffffed8 │ │ │ │ + @ instruction: 0xffff954c │ │ │ │ + rsbseq ip, r7, #12, 4 @ 0xc0000000 │ │ │ │ + rsbseq ip, r7, #144, 8 @ 0x90000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ c2b80 <__cxa_atexit@plt+0xb49cc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b a8f67c <__cxa_atexit@plt+0xa814c8> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r1, [pc, #12] @ c2ba8 <__cxa_atexit@plt+0xb49f4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stm r5, {r1, r2, r3} │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20cc <__cxa_atexit@plt+0x3b3f18> │ │ │ │ + addseq r7, r3, #112, 26 @ 0x1c00 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c2c20 <__cxa_atexit@plt+0xb4a6c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #104] @ c2c3c <__cxa_atexit@plt+0xb4a88> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #100] @ c2c40 <__cxa_atexit@plt+0xb4a8c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #-16] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi c2c2c <__cxa_atexit@plt+0xb4a78> │ │ │ │ + ldr r3, [pc, #72] @ c2c44 <__cxa_atexit@plt+0xb4a90> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq c2c10 <__cxa_atexit@plt+0xb4a5c> │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + b 3c1f54 <__cxa_atexit@plt+0x3b3da0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ c2c48 <__cxa_atexit@plt+0xb4a94> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + addseq r7, r3, #0, 20 │ │ │ │ + addseq r7, r3, #88, 20 @ 0x58000 │ │ │ │ + @ instruction: 0xffff9684 │ │ │ │ + rsbseq ip, r7, #48, 2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c2c7c <__cxa_atexit@plt+0xb4ac8> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ c2c84 <__cxa_atexit@plt+0xb4ad0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c2114 <__cxa_atexit@plt+0x3b3f60> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + addseq r7, r3, #104, 18 @ 0x1a0000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c2cbc <__cxa_atexit@plt+0xb4b08> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ c2cc4 <__cxa_atexit@plt+0xb4b10> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + addseq r7, r3, #40, 18 @ 0xa0000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c2d0c <__cxa_atexit@plt+0xb4b58> │ │ │ │ + ldr r2, [pc, #44] @ c2d1c <__cxa_atexit@plt+0xb4b68> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c2ddc <__cxa_atexit@plt+0xb4c28> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc c2de4 <__cxa_atexit@plt+0xb4c30> │ │ │ │ + ldr lr, [pc, #160] @ c2e08 <__cxa_atexit@plt+0xb4c54> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r0, [pc, #152] @ c2e0c <__cxa_atexit@plt+0xb4c58> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + sub r1, r6, #3 │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + ldr r1, [pc, #124] @ c2e10 <__cxa_atexit@plt+0xb4c5c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r3, #-20] @ 0xffffffec │ │ │ │ + str lr, [r2, #4] │ │ │ │ + str r7, [r2, #8] │ │ │ │ + str r0, [r3, #-16] │ │ │ │ + sub r7, r3, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi c2df8 <__cxa_atexit@plt+0xb4c44> │ │ │ │ + ldr r3, [pc, #92] @ c2e14 <__cxa_atexit@plt+0xb4c60> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq c2dcc <__cxa_atexit@plt+0xb4c18> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 3c1f54 <__cxa_atexit@plt+0x3b3da0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r2 │ │ │ │ + b c2dec <__cxa_atexit@plt+0xb4c38> │ │ │ │ + mov r5, #8 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ c2e18 <__cxa_atexit@plt+0xb4c64> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + addseq r7, r3, #96, 16 @ 0x600000 │ │ │ │ + addseq r7, r3, #120, 22 @ 0x1e000 │ │ │ │ + @ instruction: 0xffff9458 │ │ │ │ + rsbseq fp, r7, #96, 30 @ 0x180 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r2, r9 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi c2ed0 <__cxa_atexit@plt+0xb4d1c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add ip, r6, #60 @ 0x3c │ │ │ │ + cmp r1, ip │ │ │ │ + bcc c2ed8 <__cxa_atexit@plt+0xb4d24> │ │ │ │ + ldr r3, [pc, #172] @ c2efc <__cxa_atexit@plt+0xb4d48> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r1, r2 │ │ │ │ + ldr lr, [pc, #164] @ c2f00 <__cxa_atexit@plt+0xb4d4c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r0, ip, #27 │ │ │ │ + str r0, [r5] │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r8, [r6, #48] @ 0x30 │ │ │ │ + str sl, [r6, #52] @ 0x34 │ │ │ │ + str r2, [r6, #56] @ 0x38 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r3, [pc, #116] @ c2f04 <__cxa_atexit@plt+0xb4d50> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r2, #16]! │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r0, [pc, #104] @ c2f08 <__cxa_atexit@plt+0xb4d54> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #40]! @ 0x28 │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str sl, [r6, #24] │ │ │ │ + ldr r5, [pc, #88] @ c2f0c <__cxa_atexit@plt+0xb4d58> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r6, #28] │ │ │ │ + str r2, [r6, #32] │ │ │ │ + str r6, [r6, #36] @ 0x24 │ │ │ │ + mov r5, r9 │ │ │ │ + mov r6, ip │ │ │ │ + mov r8, r1 │ │ │ │ + b 3c20cc <__cxa_atexit@plt+0x3b3f18> │ │ │ │ + mov ip, r6 │ │ │ │ + b c2ee0 <__cxa_atexit@plt+0xb4d2c> │ │ │ │ + mov r7, #60 @ 0x3c │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #16] @ c2ef8 <__cxa_atexit@plt+0xb4d44> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, ip │ │ │ │ + mov r9, r2 │ │ │ │ + bx r0 │ │ │ │ + rsbseq ip, r7, #220 @ 0xdc │ │ │ │ + @ instruction: 0xfffffd60 │ │ │ │ + addseq r7, r3, #176, 20 @ 0xb0000 │ │ │ │ + @ instruction: 0xfffffdc0 │ │ │ │ + @ instruction: 0xfffffe98 │ │ │ │ + @ instruction: 0xfffffe1c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c2f44 <__cxa_atexit@plt+0xb4d90> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ c2f4c <__cxa_atexit@plt+0xb4d98> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + addseq r7, r3, #160, 12 @ 0xa000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c2f94 <__cxa_atexit@plt+0xb4de0> │ │ │ │ + ldr r2, [pc, #44] @ c2fa4 <__cxa_atexit@plt+0xb4df0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi c300c <__cxa_atexit@plt+0xb4e58> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc c3018 <__cxa_atexit@plt+0xb4e64> │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr lr, [pc, #68] @ c3028 <__cxa_atexit@plt+0xb4e74> │ │ │ │ + add lr, pc, lr │ │ │ │ + sub r1, r6, #7 │ │ │ │ + ldr r0, [pc, #60] @ c302c <__cxa_atexit@plt+0xb4e78> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r1} │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3c2114 <__cxa_atexit@plt+0x3b3f60> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + addseq r7, r3, #68, 12 @ 0x4400000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c3098 <__cxa_atexit@plt+0xb4ee4> │ │ │ │ + ldr r7, [pc, #104] @ c30bc <__cxa_atexit@plt+0xb4f08> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, r9} │ │ │ │ + sub r7, r3, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi c30ac <__cxa_atexit@plt+0xb4ef8> │ │ │ │ + ldr r3, [pc, #84] @ c30c0 <__cxa_atexit@plt+0xb4f0c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq c3088 <__cxa_atexit@plt+0xb4ed4> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ c30c8 <__cxa_atexit@plt+0xb4f14> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ c30c4 <__cxa_atexit@plt+0xb4f10> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + @ instruction: 0xffff8fcc │ │ │ │ + rsbseq fp, r7, #156, 24 @ 0x9c00 │ │ │ │ + rsbseq fp, r7, #40, 30 @ 0xa0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ c30e8 <__cxa_atexit@plt+0xb4f34> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b a8f5fc <__cxa_atexit@plt+0xa81448> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc c3170 <__cxa_atexit@plt+0xb4fbc> │ │ │ │ + ldr lr, [pc, #128] @ c3190 <__cxa_atexit@plt+0xb4fdc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r3, #4]! │ │ │ │ + sub r1, r6, #7 │ │ │ │ + str r1, [r5, #8] │ │ │ │ + ldr r1, [pc, #104] @ c3194 <__cxa_atexit@plt+0xb4fe0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r3] │ │ │ │ + str lr, [r2, #4] │ │ │ │ + str r0, [r2, #8] │ │ │ │ + str r7, [r2, #12] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c317c <__cxa_atexit@plt+0xb4fc8> │ │ │ │ + ldr r7, [pc, #76] @ c3198 <__cxa_atexit@plt+0xb4fe4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq c3164 <__cxa_atexit@plt+0xb4fb0> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c1f54 <__cxa_atexit@plt+0x3b3da0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + ldr r7, [pc, #24] @ c319c <__cxa_atexit@plt+0xb4fe8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffea0 │ │ │ │ + addseq r7, r3, #8, 10 @ 0x2000000 │ │ │ │ + @ instruction: 0xffff8f64 │ │ │ │ + rsbseq fp, r7, #208, 22 @ 0x34000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c31d4 <__cxa_atexit@plt+0xb5020> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ c31dc <__cxa_atexit@plt+0xb5028> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + addseq r7, r3, #16, 8 @ 0x10000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r8, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c323c <__cxa_atexit@plt+0xb5088> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c3248 <__cxa_atexit@plt+0xb5094> │ │ │ │ + ldr r2, [pc, #72] @ c3258 <__cxa_atexit@plt+0xb50a4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #68] @ c325c <__cxa_atexit@plt+0xb50a8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r5, [r8, #8] │ │ │ │ + str r1, [r8, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + mov r6, r8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + addseq r7, r3, #188, 6 @ 0xf0000002 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi c32d8 <__cxa_atexit@plt+0xb5124> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc c32e4 <__cxa_atexit@plt+0xb5130> │ │ │ │ + ldr lr, [pc, #96] @ c32f4 <__cxa_atexit@plt+0xb5140> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #92] @ c32f8 <__cxa_atexit@plt+0xb5144> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr sl, [r7, #11] │ │ │ │ + add r0, r9, #1 │ │ │ │ + ldr r9, [pc, #72] @ c32fc <__cxa_atexit@plt+0xb5148> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r3} │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str ip, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, sl │ │ │ │ + b 3c20ec <__cxa_atexit@plt+0x3b3f38> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + addseq r7, r3, #200, 6 @ 0x20000003 │ │ │ │ + addseq r7, r3, #88, 12 @ 0x5800000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi c3368 <__cxa_atexit@plt+0xb51b4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc c3374 <__cxa_atexit@plt+0xb51c0> │ │ │ │ + ldr ip, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr lr, [r7, #11] │ │ │ │ + ldr r9, [pc, #68] @ c3384 <__cxa_atexit@plt+0xb51d0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + sub r1, r6, #11 │ │ │ │ + ldr r0, [pc, #60] @ c3388 <__cxa_atexit@plt+0xb51d4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r1} │ │ │ │ + stmib r3, {r9, ip} │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, lr │ │ │ │ + b 3c2114 <__cxa_atexit@plt+0x3b3f60> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + addseq r7, r3, #232, 4 @ 0x8000000e │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi c33f4 <__cxa_atexit@plt+0xb5240> │ │ │ │ + ldr r7, [pc, #104] @ c3414 <__cxa_atexit@plt+0xb5260> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi c3404 <__cxa_atexit@plt+0xb5250> │ │ │ │ + ldr r3, [pc, #80] @ c3418 <__cxa_atexit@plt+0xb5264> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq c33e4 <__cxa_atexit@plt+0xb5230> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ c3420 <__cxa_atexit@plt+0xb526c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ c341c <__cxa_atexit@plt+0xb5268> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + @ instruction: 0xffff8c70 │ │ │ │ + rsbseq fp, r7, #68, 18 @ 0x110000 │ │ │ │ + rsbseq fp, r7, #208, 22 @ 0x34000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ c3444 <__cxa_atexit@plt+0xb5290> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + b a8f5fc <__cxa_atexit@plt+0xa81448> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ c3468 <__cxa_atexit@plt+0xb52b4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + b a8f4fc <__cxa_atexit@plt+0xa81348> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ c3488 <__cxa_atexit@plt+0xb52d4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20e4 <__cxa_atexit@plt+0x3b3f30> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc c3514 <__cxa_atexit@plt+0xb5360> │ │ │ │ + ldr lr, [pc, #132] @ c3534 <__cxa_atexit@plt+0xb5380> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r5, #4]! │ │ │ │ + sub r1, r6, #11 │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r3, #4]! │ │ │ │ + str r1, [r5, #8] │ │ │ │ + ldr r1, [pc, #104] @ c3538 <__cxa_atexit@plt+0xb5384> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r3] │ │ │ │ + str lr, [r2, #4] │ │ │ │ + add lr, r2, #8 │ │ │ │ + stm lr, {r0, r7, r9} │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c3520 <__cxa_atexit@plt+0xb536c> │ │ │ │ + ldr r7, [pc, #76] @ c353c <__cxa_atexit@plt+0xb5388> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq c3508 <__cxa_atexit@plt+0xb5354> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c1f54 <__cxa_atexit@plt+0x3b3da0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + ldr r7, [pc, #24] @ c3540 <__cxa_atexit@plt+0xb538c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe58 │ │ │ │ + addseq r7, r3, #100, 2 │ │ │ │ + @ instruction: 0xffff8bc0 │ │ │ │ + rsbseq fp, r7, #44, 16 @ 0x2c0000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c3590 <__cxa_atexit@plt+0xb53dc> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #52] @ c3598 <__cxa_atexit@plt+0xb53e4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + ldr r2, [pc, #44] @ c359c <__cxa_atexit@plt+0xb53e8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #32] @ c35a0 <__cxa_atexit@plt+0xb53ec> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c2114 <__cxa_atexit@plt+0x3b3f60> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + addseq r7, r3, #112 @ 0x70 │ │ │ │ + addseq r7, r3, #244 @ 0xf4 │ │ │ │ + addseq r7, r3, #180 @ 0xb4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + mov r7, r3 │ │ │ │ + b 3c2184 <__cxa_atexit@plt+0x3b3fd0> │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c3668 <__cxa_atexit@plt+0xb54b4> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc c3670 <__cxa_atexit@plt+0xb54bc> │ │ │ │ + ldr r7, [pc, #160] @ c369c <__cxa_atexit@plt+0xb54e8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #156] @ c36a0 <__cxa_atexit@plt+0xb54ec> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #152] @ c36a4 <__cxa_atexit@plt+0xb54f0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + sub r1, r6, #7 │ │ │ │ + str r0, [r2, #-12] │ │ │ │ + str sl, [r2, #-8] │ │ │ │ + str r1, [r2, #-4] │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + sub r7, r2, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi c368c <__cxa_atexit@plt+0xb54d8> │ │ │ │ + ldr r3, [pc, #100] @ c36a8 <__cxa_atexit@plt+0xb54f4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq c3658 <__cxa_atexit@plt+0xb54a4> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 3c1f54 <__cxa_atexit@plt+0x3b3da0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r3 │ │ │ │ + b c3678 <__cxa_atexit@plt+0xb54c4> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #48] @ c36b0 <__cxa_atexit@plt+0xb54fc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ c36ac <__cxa_atexit@plt+0xb54f8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + @ instruction: 0xffffffa8 │ │ │ │ + addseq r7, r3, #0, 6 │ │ │ │ + @ instruction: 0xffff8bcc │ │ │ │ + rsbseq fp, r7, #204, 12 @ 0xcc00000 │ │ │ │ + rsbseq fp, r7, #80, 18 @ 0x140000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c3724 <__cxa_atexit@plt+0xb5570> │ │ │ │ + ldr r3, [pc, #108] @ c373c <__cxa_atexit@plt+0xb5588> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #96] @ c3740 <__cxa_atexit@plt+0xb558c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r5, {r3, r7} │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi c372c <__cxa_atexit@plt+0xb5578> │ │ │ │ + ldr r3, [pc, #76] @ c3744 <__cxa_atexit@plt+0xb5590> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq c3714 <__cxa_atexit@plt+0xb5560> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ c3748 <__cxa_atexit@plt+0xb5594> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + addseq r6, r3, #244, 28 @ 0xf40 │ │ │ │ + @ instruction: 0xffff8940 │ │ │ │ + rsbseq fp, r7, #28, 12 @ 0x1c00000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ c3768 <__cxa_atexit@plt+0xb55b4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b a8f67c <__cxa_atexit@plt+0xa814c8> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ c3798 <__cxa_atexit@plt+0xb55e4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ c379c <__cxa_atexit@plt+0xb55e8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c2114 <__cxa_atexit@plt+0x3b3f60> │ │ │ │ + addseq r6, r3, #232, 28 @ 0xe80 │ │ │ │ + addseq r6, r3, #168, 28 @ 0xa80 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + mov r7, r3 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c3854 <__cxa_atexit@plt+0xb56a0> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc c385c <__cxa_atexit@plt+0xb56a8> │ │ │ │ + ldr lr, [pc, #148] @ c3888 <__cxa_atexit@plt+0xb56d4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #144] @ c388c <__cxa_atexit@plt+0xb56d8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #140] @ c3890 <__cxa_atexit@plt+0xb56dc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + sub r7, r2, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi c3878 <__cxa_atexit@plt+0xb56c4> │ │ │ │ + ldr r3, [pc, #100] @ c3894 <__cxa_atexit@plt+0xb56e0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq c3844 <__cxa_atexit@plt+0xb5690> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 3c1f54 <__cxa_atexit@plt+0x3b3da0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r3 │ │ │ │ + b c3864 <__cxa_atexit@plt+0xb56b0> │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #48] @ c389c <__cxa_atexit@plt+0xb56e8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ c3898 <__cxa_atexit@plt+0xb56e4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + @ instruction: 0xfffffebc │ │ │ │ + addseq r6, r3, #48, 28 @ 0x300 │ │ │ │ + @ instruction: 0xffff8880 │ │ │ │ + rsbseq fp, r7, #212, 8 @ 0xd4000000 │ │ │ │ + rsbseq fp, r7, #104, 14 @ 0x1a00000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c38d4 <__cxa_atexit@plt+0xb5720> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ c38dc <__cxa_atexit@plt+0xb5728> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + addseq r6, r3, #16, 26 @ 0x400 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi c3960 <__cxa_atexit@plt+0xb57ac> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc c396c <__cxa_atexit@plt+0xb57b8> │ │ │ │ + ldr lr, [pc, #108] @ c397c <__cxa_atexit@plt+0xb57c8> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #100] @ c3980 <__cxa_atexit@plt+0xb57cc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r9, [pc, #92] @ c3984 <__cxa_atexit@plt+0xb57d0> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + add r0, r9, #1 │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + ldr r0, [pc, #68] @ c3988 <__cxa_atexit@plt+0xb57d4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + mov r5, r2 │ │ │ │ + b 3c20ec <__cxa_atexit@plt+0x3b3f38> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + addseq r6, r3, #184, 24 @ 0xb800 │ │ │ │ + addseq r6, r3, #60, 26 @ 0xf00 │ │ │ │ + addseq r6, r3, #200, 30 @ 0x320 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c39d8 <__cxa_atexit@plt+0xb5824> │ │ │ │ + ldr r2, [pc, #52] @ c39e8 <__cxa_atexit@plt+0xb5834> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c3a54 <__cxa_atexit@plt+0xb58a0> │ │ │ │ + ldr r7, [pc, #104] @ c3a78 <__cxa_atexit@plt+0xb58c4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, r9, sl} │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi c3a68 <__cxa_atexit@plt+0xb58b4> │ │ │ │ + ldr r3, [pc, #84] @ c3a7c <__cxa_atexit@plt+0xb58c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq c3a44 <__cxa_atexit@plt+0xb5890> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ c3a84 <__cxa_atexit@plt+0xb58d0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ c3a80 <__cxa_atexit@plt+0xb58cc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + @ instruction: 0xffff8610 │ │ │ │ + rsbseq fp, r7, #224, 4 │ │ │ │ + rsbseq fp, r7, #124, 10 @ 0x1f000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ c3aa4 <__cxa_atexit@plt+0xb58f0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b a8f4fc <__cxa_atexit@plt+0xa81348> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ c3ac4 <__cxa_atexit@plt+0xb5910> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20e4 <__cxa_atexit@plt+0x3b3f30> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c3b50 <__cxa_atexit@plt+0xb599c> │ │ │ │ + ldr lr, [pc, #128] @ c3b6c <__cxa_atexit@plt+0xb59b8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r5, #8]! │ │ │ │ + ldr r2, [pc, #120] @ c3b70 <__cxa_atexit@plt+0xb59bc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5] │ │ │ │ + sub r1, r6, #11 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r8, [r2, #-4]! │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r0, r7, r9} │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi c3b5c <__cxa_atexit@plt+0xb59a8> │ │ │ │ + ldr r7, [pc, #72] @ c3b74 <__cxa_atexit@plt+0xb59c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r2] │ │ │ │ + tst r8, #3 │ │ │ │ + beq c3b40 <__cxa_atexit@plt+0xb598c> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 3c1f54 <__cxa_atexit@plt+0x3b3da0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + ldr r7, [pc, #20] @ c3b78 <__cxa_atexit@plt+0xb59c4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffea8 │ │ │ │ + addseq r6, r3, #60, 22 @ 0xf000 │ │ │ │ + @ instruction: 0xffff8584 │ │ │ │ + rsbseq fp, r7, #240, 2 @ 0x3c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c3bb0 <__cxa_atexit@plt+0xb59fc> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ c3bb8 <__cxa_atexit@plt+0xb5a04> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + addseq r6, r3, #52, 20 @ 0x34000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r8, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c3c18 <__cxa_atexit@plt+0xb5a64> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c3c24 <__cxa_atexit@plt+0xb5a70> │ │ │ │ + ldr r2, [pc, #72] @ c3c34 <__cxa_atexit@plt+0xb5a80> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #68] @ c3c38 <__cxa_atexit@plt+0xb5a84> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r5, [r8, #8] │ │ │ │ + str r1, [r8, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + mov r6, r8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + addseq r6, r3, #224, 18 @ 0x380000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi c3cb4 <__cxa_atexit@plt+0xb5b00> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc c3cc0 <__cxa_atexit@plt+0xb5b0c> │ │ │ │ + ldr lr, [pc, #96] @ c3cd0 <__cxa_atexit@plt+0xb5b1c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #92] @ c3cd4 <__cxa_atexit@plt+0xb5b20> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr sl, [r7, #11] │ │ │ │ + add r0, r9, #1 │ │ │ │ + ldr r9, [pc, #72] @ c3cd8 <__cxa_atexit@plt+0xb5b24> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r3} │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str ip, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, sl │ │ │ │ + b 3c20ec <__cxa_atexit@plt+0x3b3f38> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + addseq r6, r3, #236, 18 @ 0x3b0000 │ │ │ │ + addseq r6, r3, #124, 24 @ 0x7c00 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c3d20 <__cxa_atexit@plt+0xb5b6c> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r0, [pc, #32] @ c3d30 <__cxa_atexit@plt+0xb5b7c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + stmib r3, {r0, r2, r8} │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r8, r6, #11 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c3d9c <__cxa_atexit@plt+0xb5be8> │ │ │ │ + ldr r7, [pc, #104] @ c3dc0 <__cxa_atexit@plt+0xb5c0c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, r9, sl} │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi c3db0 <__cxa_atexit@plt+0xb5bfc> │ │ │ │ + ldr r3, [pc, #84] @ c3dc4 <__cxa_atexit@plt+0xb5c10> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq c3d8c <__cxa_atexit@plt+0xb5bd8> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ c3dcc <__cxa_atexit@plt+0xb5c18> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ c3dc8 <__cxa_atexit@plt+0xb5c14> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + @ instruction: 0xffff82c8 │ │ │ │ + rsbseq sl, r7, #152, 30 @ 0x260 │ │ │ │ + rsbseq fp, r7, #56, 4 @ 0x80000003 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ c3dec <__cxa_atexit@plt+0xb5c38> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b a8f4fc <__cxa_atexit@plt+0xa81348> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ c3e0c <__cxa_atexit@plt+0xb5c58> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20e4 <__cxa_atexit@plt+0x3b3f30> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c3e98 <__cxa_atexit@plt+0xb5ce4> │ │ │ │ + ldr lr, [pc, #128] @ c3eb4 <__cxa_atexit@plt+0xb5d00> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r5, #8]! │ │ │ │ + ldr r2, [pc, #120] @ c3eb8 <__cxa_atexit@plt+0xb5d04> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5] │ │ │ │ + sub r1, r6, #11 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r8, [r2, #-4]! │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r0, r7, r9} │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi c3ea4 <__cxa_atexit@plt+0xb5cf0> │ │ │ │ + ldr r7, [pc, #72] @ c3ebc <__cxa_atexit@plt+0xb5d08> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r2] │ │ │ │ + tst r8, #3 │ │ │ │ + beq c3e88 <__cxa_atexit@plt+0xb5cd4> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 3c1f54 <__cxa_atexit@plt+0x3b3da0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + ldr r7, [pc, #20] @ c3ec0 <__cxa_atexit@plt+0xb5d0c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffeb0 │ │ │ │ + addseq r6, r3, #244, 14 @ 0x3d00000 │ │ │ │ + @ instruction: 0xffff823c │ │ │ │ + rsbseq sl, r7, #168, 28 @ 0xa80 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c3f04 <__cxa_atexit@plt+0xb5d50> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ c3f0c <__cxa_atexit@plt+0xb5d58> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #32] @ c3f10 <__cxa_atexit@plt+0xb5d5c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c2114 <__cxa_atexit@plt+0x3b3f60> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + addseq r6, r3, #236, 12 @ 0xec00000 │ │ │ │ + addseq r6, r3, #68, 14 @ 0x1100000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r1, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c3fac <__cxa_atexit@plt+0xb5df8> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r1, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc c3fb4 <__cxa_atexit@plt+0xb5e00> │ │ │ │ + ldr r0, [pc, #144] @ c3fdc <__cxa_atexit@plt+0xb5e28> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr lr, [pc, #132] @ c3fe0 <__cxa_atexit@plt+0xb5e2c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r0, [r1, #4]! │ │ │ │ + str r7, [r1, #8] │ │ │ │ + str r8, [r1, #12] │ │ │ │ + str lr, [r2, #-12] │ │ │ │ + str r7, [r2, #-8] │ │ │ │ + str r1, [r2, #-4] │ │ │ │ + sub r7, r2, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi c3fc8 <__cxa_atexit@plt+0xb5e14> │ │ │ │ + ldr r2, [pc, #92] @ c3fe4 <__cxa_atexit@plt+0xb5e30> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r7] │ │ │ │ + tst r3, #3 │ │ │ │ + beq c3f9c <__cxa_atexit@plt+0xb5de8> │ │ │ │ + ldr r7, [r3, #11] │ │ │ │ + b 3c1f54 <__cxa_atexit@plt+0x3b3da0> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r1 │ │ │ │ + b c3fbc <__cxa_atexit@plt+0xb5e08> │ │ │ │ + mov r5, #16 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ c3fe8 <__cxa_atexit@plt+0xb5e34> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff7c │ │ │ │ + addseq r6, r3, #176, 18 @ 0x2c0000 │ │ │ │ + @ instruction: 0xffff82f8 │ │ │ │ + rsbseq sl, r7, #148, 26 @ 0x2500 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c4024 <__cxa_atexit@plt+0xb5e70> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ c402c <__cxa_atexit@plt+0xb5e78> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3c2184 <__cxa_atexit@plt+0x3b3fd0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + addseq r6, r3, #192, 10 @ 0x30000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c407c <__cxa_atexit@plt+0xb5ec8> │ │ │ │ + ldr r2, [pc, #52] @ c408c <__cxa_atexit@plt+0xb5ed8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c413c <__cxa_atexit@plt+0xb5f88> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc c4144 <__cxa_atexit@plt+0xb5f90> │ │ │ │ + ldr lr, [pc, #164] @ c4168 <__cxa_atexit@plt+0xb5fb4> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r0, [pc, #156] @ c416c <__cxa_atexit@plt+0xb5fb8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #-8] │ │ │ │ + add r9, r7, #8 │ │ │ │ + ldm r9, {r0, r1, r9} │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + ldr r7, [pc, #128] @ c4170 <__cxa_atexit@plt+0xb5fbc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #-20] @ 0xffffffec │ │ │ │ + str lr, [r2, #4] │ │ │ │ + add lr, r2, #8 │ │ │ │ + stm lr, {r0, r1, r9} │ │ │ │ + str r0, [r3, #-16] │ │ │ │ + sub r7, r3, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi c4158 <__cxa_atexit@plt+0xb5fa4> │ │ │ │ + ldr r3, [pc, #92] @ c4174 <__cxa_atexit@plt+0xb5fc0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq c412c <__cxa_atexit@plt+0xb5f78> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 3c1f54 <__cxa_atexit@plt+0x3b3da0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r2 │ │ │ │ + b c414c <__cxa_atexit@plt+0xb5f98> │ │ │ │ + mov r5, #16 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ c4178 <__cxa_atexit@plt+0xb5fc4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + addseq r6, r3, #4, 10 @ 0x1000000 │ │ │ │ + addseq r6, r3, #28, 16 @ 0x1c0000 │ │ │ │ + @ instruction: 0xffff80f8 │ │ │ │ + rsbseq sl, r7, #0, 24 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi c41fc <__cxa_atexit@plt+0xb6048> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc c4204 <__cxa_atexit@plt+0xb6050> │ │ │ │ + str r9, [sp] │ │ │ │ + ldr ip, [r5] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + sub lr, r6, #31 │ │ │ │ + ldr r9, [pc, #96] @ c4220 <__cxa_atexit@plt+0xb606c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r9, [r3, #16]! │ │ │ │ + ldr r1, [pc, #88] @ c4224 <__cxa_atexit@plt+0xb6070> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + sub r5, r5, #4 │ │ │ │ + stm r5, {r1, r3, lr} │ │ │ │ + ldr r5, [pc, #76] @ c4228 <__cxa_atexit@plt+0xb6074> │ │ │ │ + add r5, pc, r5 │ │ │ │ + stmdb r3, {r5, r8, sl} │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str ip, [r3, #16] │ │ │ │ + str r8, [r3, #20] │ │ │ │ + mov r5, r2 │ │ │ │ + ldr r8, [sp] │ │ │ │ + b 3c20cc <__cxa_atexit@plt+0x3b3f18> │ │ │ │ + mov r6, r3 │ │ │ │ + b c420c <__cxa_atexit@plt+0xb6058> │ │ │ │ + mov r7, #36 @ 0x24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ c421c <__cxa_atexit@plt+0xb6068> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + rsbseq sl, r7, #204, 26 @ 0x3300 │ │ │ │ + @ instruction: 0xfffffed4 │ │ │ │ + addseq r6, r3, #64, 14 @ 0x1000000 │ │ │ │ + @ instruction: 0xfffffd40 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc c4264 <__cxa_atexit@plt+0xb60b0> │ │ │ │ + ldr r3, [pc, #40] @ c427c <__cxa_atexit@plt+0xb60c8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8, r9, sl} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ c4280 <__cxa_atexit@plt+0xb60cc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + addseq r6, r3, #108, 14 @ 0x1b00000 │ │ │ │ + rsbseq sl, r7, #56, 28 @ 0x380 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc c42bc <__cxa_atexit@plt+0xb6108> │ │ │ │ + ldr r3, [pc, #40] @ c42d4 <__cxa_atexit@plt+0xb6120> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8, r9, sl} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ c42d8 <__cxa_atexit@plt+0xb6124> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + addseq r6, r3, #12, 14 @ 0x300000 │ │ │ │ + rsbseq sl, r7, #228, 26 @ 0x3900 │ │ │ │ + subseq r8, lr, #671088643 @ 0x28000003 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + subseq r8, lr, #234881024 @ 0xe000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c4408 <__cxa_atexit@plt+0xb6254> │ │ │ │ + ldr r7, [pc, #236] @ c441c <__cxa_atexit@plt+0xb6268> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq c43fc <__cxa_atexit@plt+0xb6248> │ │ │ │ + ldr r3, [r4, #812] @ 0x32c │ │ │ │ + ldr r2, [r4, #820] @ 0x334 │ │ │ │ + ldr r1, [pc, #212] @ c4420 <__cxa_atexit@plt+0xb626c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3, #12] │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + str r1, [r5] │ │ │ │ + str r5, [r0, #12] │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r2, #4] │ │ │ │ + ldr r5, [r2] │ │ │ │ + ldrd r0, [r3, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r0, r0, r6 │ │ │ │ + sbc r1, r1, #0 │ │ │ │ + strd r0, [r3, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r4, r0 │ │ │ │ + mov r0, r7 │ │ │ │ + bl d0ec │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ c4424 <__cxa_atexit@plt+0xb6270> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + @ instruction: 0x000001b4 │ │ │ │ + rsbseq sl, r7, #156, 24 @ 0x9c00 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r4, [r4, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #184] @ c44f8 <__cxa_atexit@plt+0xb6344> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [r4, #12] │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + ldr r7, [r0, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r7, #4] │ │ │ │ + ldr r7, [r0, #812] @ 0x32c │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldrd r2, [r7, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r2, r2, r6 │ │ │ │ + sbc r3, r3, #0 │ │ │ │ + strd r2, [r7, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl d0ec │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c4530 <__cxa_atexit@plt+0xb637c> │ │ │ │ + ldr r2, [pc, #28] @ c453c <__cxa_atexit@plt+0xb6388> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r6, r3, #28, 8 @ 0x1c000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c45d4 <__cxa_atexit@plt+0xb6420> │ │ │ │ + ldr r7, [pc, #164] @ c4604 <__cxa_atexit@plt+0xb6450> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r9} │ │ │ │ + ands r2, r8, #3 │ │ │ │ + beq c45b8 <__cxa_atexit@plt+0xb6404> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + cmp r2, #3 │ │ │ │ + beq c45e4 <__cxa_atexit@plt+0xb6430> │ │ │ │ + sub r2, r2, #1 │ │ │ │ + ldr r1, [pc, #132] @ c4608 <__cxa_atexit@plt+0xb6454> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq c45c8 <__cxa_atexit@plt+0xb6414> │ │ │ │ + cmp r1, #3 │ │ │ │ + beq c45f4 <__cxa_atexit@plt+0xb6440> │ │ │ │ + sub r7, r1, #1 │ │ │ │ + ldr r3, [pc, #104] @ c460c <__cxa_atexit@plt+0xb6458> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + cmp r2, r7 │ │ │ │ + addeq r3, r3, #4 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r3] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ c4610 <__cxa_atexit@plt+0xb645c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + bic r2, r8, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + b c457c <__cxa_atexit@plt+0xb63c8> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b c459c <__cxa_atexit@plt+0xb63e8> │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + addseq r6, r3, #180 @ 0xb4 │ │ │ │ + rsbseq sl, r7, #212, 20 @ 0xd4000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq c4678 <__cxa_atexit@plt+0xb64c4> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #92] @ c4698 <__cxa_atexit@plt+0xb64e4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq c4670 <__cxa_atexit@plt+0xb64bc> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq c4688 <__cxa_atexit@plt+0xb64d4> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + ldr r2, [pc, #64] @ c469c <__cxa_atexit@plt+0xb64e8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + cmp r3, r7 │ │ │ │ + addeq r2, r2, #4 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r2] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b c4634 <__cxa_atexit@plt+0xb6480> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b c4654 <__cxa_atexit@plt+0xb64a0> │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + addseq r5, r3, #252, 30 @ 0x3f0 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq c46d8 <__cxa_atexit@plt+0xb6524> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + ldr r2, [pc, #36] @ c46e8 <__cxa_atexit@plt+0xb6534> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + cmp r3, r7 │ │ │ │ + addeq r2, r2, #4 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r2] │ │ │ │ + bx r0 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b c46bc <__cxa_atexit@plt+0xb6508> │ │ │ │ + addseq r5, r3, #148, 30 @ 0x250 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c4790 <__cxa_atexit@plt+0xb65dc> │ │ │ │ + ldr r7, [pc, #180] @ c47c0 <__cxa_atexit@plt+0xb660c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r9} │ │ │ │ + ands r2, r8, #3 │ │ │ │ + beq c4764 <__cxa_atexit@plt+0xb65b0> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + cmp r2, #3 │ │ │ │ + beq c47a0 <__cxa_atexit@plt+0xb65ec> │ │ │ │ + sub r2, r2, #1 │ │ │ │ + ldr r1, [pc, #148] @ c47c4 <__cxa_atexit@plt+0xb6610> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq c4774 <__cxa_atexit@plt+0xb65c0> │ │ │ │ + cmp r1, #3 │ │ │ │ + beq c47b0 <__cxa_atexit@plt+0xb65fc> │ │ │ │ + sub r7, r1, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + cmp r2, r7 │ │ │ │ + bne c4780 <__cxa_atexit@plt+0xb65cc> │ │ │ │ + ldr r7, [pc, #108] @ c47c8 <__cxa_atexit@plt+0xb6614> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #72] @ c47d0 <__cxa_atexit@plt+0xb661c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ c47cc <__cxa_atexit@plt+0xb6618> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + bic r2, r8, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + b c4728 <__cxa_atexit@plt+0xb6574> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b c4748 <__cxa_atexit@plt+0xb6594> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + andeq r0, r0, r8, asr #2 │ │ │ │ + addseq r5, r3, #244, 28 @ 0xf40 │ │ │ │ + rsbseq sl, r7, #28, 18 @ 0x70000 │ │ │ │ + addseq r5, r3, #72, 28 @ 0x480 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ - beq cf5ec <__cxa_atexit@plt+0xc1438> │ │ │ │ + beq c4848 <__cxa_atexit@plt+0xb6694> │ │ │ │ sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #108] @ cf60c <__cxa_atexit@plt+0xc1458> │ │ │ │ + ldr r2, [pc, #108] @ c4868 <__cxa_atexit@plt+0xb66b4> │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq cf5d4 <__cxa_atexit@plt+0xc1420> │ │ │ │ + beq c4830 <__cxa_atexit@plt+0xb667c> │ │ │ │ cmp r2, #3 │ │ │ │ - beq cf5fc <__cxa_atexit@plt+0xc1448> │ │ │ │ + beq c4858 <__cxa_atexit@plt+0xb66a4> │ │ │ │ sub r7, r2, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ cmp r3, r7 │ │ │ │ - bge cf5dc <__cxa_atexit@plt+0xc1428> │ │ │ │ - ldr r7, [pc, #68] @ cf610 <__cxa_atexit@plt+0xc145c> │ │ │ │ + bne c4838 <__cxa_atexit@plt+0xb6684> │ │ │ │ + ldr r7, [pc, #68] @ c486c <__cxa_atexit@plt+0xb66b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ cf614 <__cxa_atexit@plt+0xc1460> │ │ │ │ + ldr r7, [pc, #48] @ c4870 <__cxa_atexit@plt+0xb66bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ - b cf598 <__cxa_atexit@plt+0xc13e4> │ │ │ │ + b c47f4 <__cxa_atexit@plt+0xb6640> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ - b cf5b8 <__cxa_atexit@plt+0xc1404> │ │ │ │ + b c4814 <__cxa_atexit@plt+0xb6660> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - addseq fp, r2, #100 @ 0x64 │ │ │ │ - addseq sl, r2, #204, 30 @ 0x330 │ │ │ │ + addseq r5, r3, #40, 28 @ 0x280 │ │ │ │ + addseq r5, r3, #144, 26 @ 0x2400 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #3 │ │ │ │ - beq cf658 <__cxa_atexit@plt+0xc14a4> │ │ │ │ + beq c48b4 <__cxa_atexit@plt+0xb6700> │ │ │ │ sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #44] @ cf668 <__cxa_atexit@plt+0xc14b4> │ │ │ │ + ldr r1, [pc, #44] @ c48c4 <__cxa_atexit@plt+0xb6710> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #40] @ cf66c <__cxa_atexit@plt+0xc14b8> │ │ │ │ + ldr r7, [pc, #40] @ c48c8 <__cxa_atexit@plt+0xb6714> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ cmp r3, r2 │ │ │ │ - addlt r7, r1, #1 │ │ │ │ + addeq r7, r1, #1 │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ - b cf634 <__cxa_atexit@plt+0xc1480> │ │ │ │ - addseq sl, r2, #244, 30 @ 0x3d0 │ │ │ │ - addseq sl, r2, #108, 30 @ 0x1b0 │ │ │ │ + b c4890 <__cxa_atexit@plt+0xb66dc> │ │ │ │ + addseq r5, r3, #184, 26 @ 0x2e00 │ │ │ │ + addseq r5, r3, #48, 26 @ 0xc00 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi cf704 <__cxa_atexit@plt+0xc1550> │ │ │ │ - ldr r7, [pc, #164] @ cf734 <__cxa_atexit@plt+0xc1580> │ │ │ │ + bhi c4960 <__cxa_atexit@plt+0xb67ac> │ │ │ │ + ldr r7, [pc, #164] @ c4990 <__cxa_atexit@plt+0xb67dc> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq cf6e8 <__cxa_atexit@plt+0xc1534> │ │ │ │ + stmdb r5, {r7, r9} │ │ │ │ + ands r2, r8, #3 │ │ │ │ + beq c4944 <__cxa_atexit@plt+0xb6790> │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ cmp r2, #3 │ │ │ │ - beq cf714 <__cxa_atexit@plt+0xc1560> │ │ │ │ + beq c4970 <__cxa_atexit@plt+0xb67bc> │ │ │ │ sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #132] @ cf738 <__cxa_atexit@plt+0xc1584> │ │ │ │ + ldr r1, [pc, #132] @ c4994 <__cxa_atexit@plt+0xb67e0> │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ ands r1, r7, #3 │ │ │ │ - beq cf6f8 <__cxa_atexit@plt+0xc1544> │ │ │ │ + beq c4954 <__cxa_atexit@plt+0xb67a0> │ │ │ │ cmp r1, #3 │ │ │ │ - beq cf724 <__cxa_atexit@plt+0xc1570> │ │ │ │ + beq c4980 <__cxa_atexit@plt+0xb67cc> │ │ │ │ sub r7, r1, #1 │ │ │ │ - ldr r3, [pc, #104] @ cf73c <__cxa_atexit@plt+0xc1588> │ │ │ │ + ldr r3, [pc, #104] @ c4998 <__cxa_atexit@plt+0xb67e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r2, r7 │ │ │ │ - addlt r3, r3, #4 │ │ │ │ + addeq r3, r3, #4 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ cf740 <__cxa_atexit@plt+0xc158c> │ │ │ │ + ldr r7, [pc, #52] @ c499c <__cxa_atexit@plt+0xb67e8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bic r2, r9, #3 │ │ │ │ + bic r2, r8, #3 │ │ │ │ ldr r2, [r2] │ │ │ │ ldrh r2, [r2, #-2] │ │ │ │ - b cf6ac <__cxa_atexit@plt+0xc14f8> │ │ │ │ + b c4908 <__cxa_atexit@plt+0xb6754> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ - b cf6cc <__cxa_atexit@plt+0xc1518> │ │ │ │ + b c4928 <__cxa_atexit@plt+0xb6774> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - addseq sl, r2, #100, 30 @ 0x190 │ │ │ │ - rsbseq r2, r7, #208, 12 @ 0xd000000 │ │ │ │ + addseq r5, r3, #40, 26 @ 0xa00 │ │ │ │ + rsbseq sl, r7, #96, 14 @ 0x1800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ - beq cf7a8 <__cxa_atexit@plt+0xc15f4> │ │ │ │ + beq c4a04 <__cxa_atexit@plt+0xb6850> │ │ │ │ sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #92] @ cf7c8 <__cxa_atexit@plt+0xc1614> │ │ │ │ + ldr r2, [pc, #92] @ c4a24 <__cxa_atexit@plt+0xb6870> │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq cf7a0 <__cxa_atexit@plt+0xc15ec> │ │ │ │ + beq c49fc <__cxa_atexit@plt+0xb6848> │ │ │ │ cmp r2, #3 │ │ │ │ - beq cf7b8 <__cxa_atexit@plt+0xc1604> │ │ │ │ + beq c4a14 <__cxa_atexit@plt+0xb6860> │ │ │ │ sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #64] @ cf7cc <__cxa_atexit@plt+0xc1618> │ │ │ │ + ldr r2, [pc, #64] @ c4a28 <__cxa_atexit@plt+0xb6874> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ cmp r3, r7 │ │ │ │ - addlt r2, r2, #4 │ │ │ │ + addeq r2, r2, #4 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ - b cf764 <__cxa_atexit@plt+0xc15b0> │ │ │ │ + b c49c0 <__cxa_atexit@plt+0xb680c> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ - b cf784 <__cxa_atexit@plt+0xc15d0> │ │ │ │ + b c49e0 <__cxa_atexit@plt+0xb682c> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - addseq sl, r2, #172, 28 @ 0xac0 │ │ │ │ + addseq r5, r3, #112, 24 @ 0x7000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #3 │ │ │ │ - beq cf808 <__cxa_atexit@plt+0xc1654> │ │ │ │ + beq c4a64 <__cxa_atexit@plt+0xb68b0> │ │ │ │ sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #36] @ cf818 <__cxa_atexit@plt+0xc1664> │ │ │ │ + ldr r2, [pc, #36] @ c4a74 <__cxa_atexit@plt+0xb68c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ cmp r3, r7 │ │ │ │ - addlt r2, r2, #4 │ │ │ │ + addeq r2, r2, #4 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ - b cf7ec <__cxa_atexit@plt+0xc1638> │ │ │ │ - addseq sl, r2, #68, 28 @ 0x440 │ │ │ │ + b c4a48 <__cxa_atexit@plt+0xb6894> │ │ │ │ + addseq r5, r3, #8, 24 @ 0x800 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi cf8b8 <__cxa_atexit@plt+0xc1704> │ │ │ │ - ldr r3, [pc, #172] @ cf8e8 <__cxa_atexit@plt+0xc1734> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-12]! │ │ │ │ - stmib r7, {r8, r9} │ │ │ │ - ands r3, r9, #3 │ │ │ │ - beq cf89c <__cxa_atexit@plt+0xc16e8> │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - cmp r3, #3 │ │ │ │ - beq cf8c8 <__cxa_atexit@plt+0xc1714> │ │ │ │ - sub r2, r3, #1 │ │ │ │ - ldr r1, [pc, #132] @ cf8ec <__cxa_atexit@plt+0xc1738> │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c4b1c <__cxa_atexit@plt+0xb6968> │ │ │ │ + ldr r7, [pc, #180] @ c4b4c <__cxa_atexit@plt+0xb6998> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r9} │ │ │ │ + ands r2, r8, #3 │ │ │ │ + beq c4af0 <__cxa_atexit@plt+0xb693c> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + cmp r2, #3 │ │ │ │ + beq c4b2c <__cxa_atexit@plt+0xb6978> │ │ │ │ + sub r2, r2, #1 │ │ │ │ + ldr r1, [pc, #148] @ c4b50 <__cxa_atexit@plt+0xb699c> │ │ │ │ add r1, pc, r1 │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-16]! │ │ │ │ - str r2, [r3, #4] │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ ands r1, r7, #3 │ │ │ │ - beq cf8ac <__cxa_atexit@plt+0xc16f8> │ │ │ │ + beq c4b00 <__cxa_atexit@plt+0xb694c> │ │ │ │ cmp r1, #3 │ │ │ │ - beq cf8d8 <__cxa_atexit@plt+0xc1724> │ │ │ │ - sub r3, r1, #1 │ │ │ │ - cmp r2, r3 │ │ │ │ - ldrlt r7, [r5, #-4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + beq c4b3c <__cxa_atexit@plt+0xb6988> │ │ │ │ + sub r7, r1, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + cmp r2, r7 │ │ │ │ + bne c4b0c <__cxa_atexit@plt+0xb6958> │ │ │ │ + ldr r7, [pc, #108] @ c4b54 <__cxa_atexit@plt+0xb69a0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ cf8f0 <__cxa_atexit@plt+0xc173c> │ │ │ │ + ldr r7, [pc, #72] @ c4b5c <__cxa_atexit@plt+0xb69a8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ c4b58 <__cxa_atexit@plt+0xb69a4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bic r3, r9, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r2, [r3, #-2] │ │ │ │ - b cf860 <__cxa_atexit@plt+0xc16ac> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b cf888 <__cxa_atexit@plt+0xc16d4> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - rsbseq r2, r7, #32, 10 @ 0x8000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + bic r2, r8, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + b c4ab4 <__cxa_atexit@plt+0xb6900> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b c4ad4 <__cxa_atexit@plt+0xb6920> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + andeq r0, r0, r8, asr #2 │ │ │ │ + addseq r5, r3, #104, 22 @ 0x1a000 │ │ │ │ + rsbseq sl, r7, #168, 10 @ 0x2a000000 │ │ │ │ + addseq r5, r3, #188, 20 @ 0xbc000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ - beq cf960 <__cxa_atexit@plt+0xc17ac> │ │ │ │ + beq c4bd4 <__cxa_atexit@plt+0xb6a20> │ │ │ │ sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #100] @ cf980 <__cxa_atexit@plt+0xc17cc> │ │ │ │ + ldr r2, [pc, #108] @ c4bf4 <__cxa_atexit@plt+0xb6a40> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq cf954 <__cxa_atexit@plt+0xc17a0> │ │ │ │ - ldr r2, [r5] │ │ │ │ - cmp r1, #3 │ │ │ │ - beq cf970 <__cxa_atexit@plt+0xc17bc> │ │ │ │ - sub r7, r1, #1 │ │ │ │ - add r3, r5, #12 │ │ │ │ - cmp r2, r7 │ │ │ │ - ldrge r7, [r5, #4] │ │ │ │ - ldrlt r7, [r5, #8] │ │ │ │ - bic r7, r7, #3 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq c4bbc <__cxa_atexit@plt+0xb6a08> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq c4be4 <__cxa_atexit@plt+0xb6a30> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + cmp r3, r7 │ │ │ │ + bne c4bc4 <__cxa_atexit@plt+0xb6a10> │ │ │ │ + ldr r7, [pc, #68] @ c4bf8 <__cxa_atexit@plt+0xb6a44> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ c4bfc <__cxa_atexit@plt+0xb6a48> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ - b cf914 <__cxa_atexit@plt+0xc1760> │ │ │ │ + b c4b80 <__cxa_atexit@plt+0xb69cc> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ - b cf940 <__cxa_atexit@plt+0xc178c> │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ + b c4ba0 <__cxa_atexit@plt+0xb69ec> │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + addseq r5, r3, #156, 20 @ 0x9c000 │ │ │ │ + addseq r5, r3, #4, 20 @ 0x4000 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldmib r5, {r1, r3} │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #3 │ │ │ │ - beq cf9bc <__cxa_atexit@plt+0xc1808> │ │ │ │ - sub r7, r0, #1 │ │ │ │ - cmp r1, r7 │ │ │ │ - movlt r3, r2 │ │ │ │ - bic r7, r3, #3 │ │ │ │ - add r5, r5, #16 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq c4c40 <__cxa_atexit@plt+0xb6a8c> │ │ │ │ + sub r2, r2, #1 │ │ │ │ + ldr r1, [pc, #44] @ c4c50 <__cxa_atexit@plt+0xb6a9c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [pc, #40] @ c4c54 <__cxa_atexit@plt+0xb6aa0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + cmp r3, r2 │ │ │ │ + addeq r7, r1, #1 │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b cf9a4 <__cxa_atexit@plt+0xc17f0> │ │ │ │ + ldrh r2, [r7, #-2] │ │ │ │ + b c4c1c <__cxa_atexit@plt+0xb6a68> │ │ │ │ + addseq r5, r3, #44, 20 @ 0x2c000 │ │ │ │ + addseq r5, r3, #164, 18 @ 0x290000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + and r3, r8, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq c4ca0 <__cxa_atexit@plt+0xb6aec> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne c4cac <__cxa_atexit@plt+0xb6af8> │ │ │ │ + bic r3, r8, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldr r2, [pc, #56] @ c4cc0 <__cxa_atexit@plt+0xb6b0c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + ldr r8, [pc, #48] @ c4cc4 <__cxa_atexit@plt+0xb6b10> │ │ │ │ + add r8, pc, r8 │ │ │ │ + cmp r3, #3 │ │ │ │ + moveq r8, r2 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + ldr r8, [pc, #20] @ c4cbc <__cxa_atexit@plt+0xb6b08> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + ldr r8, [pc, #4] @ c4cb8 <__cxa_atexit@plt+0xb6b04> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + subseq r7, lr, #64, 28 @ 0x400 │ │ │ │ + subseq r7, lr, #68, 28 @ 0x440 │ │ │ │ + subseq r7, lr, #1328 @ 0x530 │ │ │ │ + subseq r7, lr, #80, 28 @ 0x500 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi cfa34 <__cxa_atexit@plt+0xc1880> │ │ │ │ - ldr r3, [pc, #88] @ cfa44 <__cxa_atexit@plt+0xc1890> │ │ │ │ + bhi c4d64 <__cxa_atexit@plt+0xb6bb0> │ │ │ │ + ldr r3, [pc, #140] @ c4d74 <__cxa_atexit@plt+0xb6bc0> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, sl} │ │ │ │ ands r2, r9, #3 │ │ │ │ - beq cfa10 <__cxa_atexit@plt+0xc185c> │ │ │ │ + beq c4d28 <__cxa_atexit@plt+0xb6b74> │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ cmp r2, #2 │ │ │ │ - bne cfa20 <__cxa_atexit@plt+0xc186c> │ │ │ │ - ldr r8, [pc, #64] @ cfa4c <__cxa_atexit@plt+0xc1898> │ │ │ │ + beq c4d38 <__cxa_atexit@plt+0xb6b84> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne c4d44 <__cxa_atexit@plt+0xb6b90> │ │ │ │ + bic r7, r9, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r7, #3 │ │ │ │ + bne c4d50 <__cxa_atexit@plt+0xb6b9c> │ │ │ │ + ldr r8, [pc, #96] @ c4d84 <__cxa_atexit@plt+0xb6bd0> │ │ │ │ add r8, pc, r8 │ │ │ │ - b cfa28 <__cxa_atexit@plt+0xc1874> │ │ │ │ + b c4d58 <__cxa_atexit@plt+0xb6ba4> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r8, [pc, #32] @ cfa48 <__cxa_atexit@plt+0xc1894> │ │ │ │ + ldr r8, [pc, #60] @ c4d7c <__cxa_atexit@plt+0xb6bc8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b c4d58 <__cxa_atexit@plt+0xb6ba4> │ │ │ │ + ldr r8, [pc, #44] @ c4d78 <__cxa_atexit@plt+0xb6bc4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b c4d58 <__cxa_atexit@plt+0xb6ba4> │ │ │ │ + ldr r8, [pc, #40] @ c4d80 <__cxa_atexit@plt+0xb6bcc> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r7, [pc, #20] @ cfa50 <__cxa_atexit@plt+0xc189c> │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + ldr r7, [pc, #28] @ c4d88 <__cxa_atexit@plt+0xb6bd4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - subseq r0, lr, #970752 @ 0xed000 │ │ │ │ - subseq r0, lr, #1044480 @ 0xff000 │ │ │ │ - rsbseq r2, r7, #208, 6 @ 0x40000003 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + subseq r7, lr, #168, 26 @ 0x2a00 │ │ │ │ + subseq r7, lr, #172, 26 @ 0x2b00 │ │ │ │ + subseq r7, lr, #140, 26 @ 0x2300 │ │ │ │ + subseq r7, lr, #11712 @ 0x2dc0 │ │ │ │ + rsbseq sl, r7, #120, 6 @ 0xe0000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ cfa88 <__cxa_atexit@plt+0xc18d4> │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #3 │ │ │ │ + beq c4dbc <__cxa_atexit@plt+0xb6c08> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne c4de8 <__cxa_atexit@plt+0xb6c34> │ │ │ │ + ldr r8, [pc, #72] @ c4dfc <__cxa_atexit@plt+0xb6c48> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldr r2, [pc, #52] @ c4e00 <__cxa_atexit@plt+0xb6c4c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #32] @ cfa8c <__cxa_atexit@plt+0xc18d8> │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + ldr r8, [pc, #44] @ c4e04 <__cxa_atexit@plt+0xb6c50> │ │ │ │ add r8, pc, r8 │ │ │ │ - add r3, r5, #8 │ │ │ │ - and r1, r7, #3 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - cmp r1, #2 │ │ │ │ + cmp r3, #3 │ │ │ │ moveq r8, r2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - subseq r0, lr, #684032 @ 0xa7000 │ │ │ │ - subseq r0, lr, #692224 @ 0xa9000 │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + ldr r8, [pc, #8] @ c4df8 <__cxa_atexit@plt+0xb6c44> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + subseq r7, lr, #4, 26 @ 0x100 │ │ │ │ + subseq r7, lr, #56, 26 @ 0xe00 │ │ │ │ + subseq r7, lr, #960 @ 0x3c0 │ │ │ │ + subseq r7, lr, #12, 26 @ 0x300 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi cfaf8 <__cxa_atexit@plt+0xc1944> │ │ │ │ - ldr r3, [pc, #88] @ cfb08 <__cxa_atexit@plt+0xc1954> │ │ │ │ + bhi c4ea4 <__cxa_atexit@plt+0xb6cf0> │ │ │ │ + ldr r3, [pc, #140] @ c4eb4 <__cxa_atexit@plt+0xb6d00> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ ands r3, r8, #3 │ │ │ │ - beq cfad4 <__cxa_atexit@plt+0xc1920> │ │ │ │ + beq c4e68 <__cxa_atexit@plt+0xb6cb4> │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ cmp r3, #2 │ │ │ │ - bne cfae4 <__cxa_atexit@plt+0xc1930> │ │ │ │ - ldr r3, [pc, #64] @ cfb10 <__cxa_atexit@plt+0xc195c> │ │ │ │ + beq c4e78 <__cxa_atexit@plt+0xb6cc4> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne c4e84 <__cxa_atexit@plt+0xb6cd0> │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r7, #3 │ │ │ │ + bne c4e90 <__cxa_atexit@plt+0xb6cdc> │ │ │ │ + ldr r3, [pc, #96] @ c4ec4 <__cxa_atexit@plt+0xb6d10> │ │ │ │ add r3, pc, r3 │ │ │ │ - b cfaec <__cxa_atexit@plt+0xc1938> │ │ │ │ + b c4e98 <__cxa_atexit@plt+0xb6ce4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #32] @ cfb0c <__cxa_atexit@plt+0xc1958> │ │ │ │ + ldr r3, [pc, #60] @ c4ebc <__cxa_atexit@plt+0xb6d08> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b c4e98 <__cxa_atexit@plt+0xb6ce4> │ │ │ │ + ldr r3, [pc, #44] @ c4eb8 <__cxa_atexit@plt+0xb6d04> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b c4e98 <__cxa_atexit@plt+0xb6ce4> │ │ │ │ + ldr r3, [pc, #40] @ c4ec0 <__cxa_atexit@plt+0xb6d0c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - ldr r7, [pc, #20] @ cfb14 <__cxa_atexit@plt+0xc1960> │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + ldr r7, [pc, #28] @ c4ec8 <__cxa_atexit@plt+0xb6d14> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - subseq r0, lr, #167936 @ 0x29000 │ │ │ │ - subseq r0, lr, #241664 @ 0x3b000 │ │ │ │ - rsbseq r2, r7, #16, 6 @ 0x40000000 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + subseq r7, lr, #104, 24 @ 0x6800 │ │ │ │ + subseq r7, lr, #108, 24 @ 0x6c00 │ │ │ │ + subseq r7, lr, #76, 24 @ 0x4c00 │ │ │ │ + subseq r7, lr, #30464 @ 0x7700 │ │ │ │ + rsbseq sl, r7, #60, 4 @ 0xc0000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ cfb4c <__cxa_atexit@plt+0xc1998> │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #3 │ │ │ │ + beq c4efc <__cxa_atexit@plt+0xb6d48> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne c4f28 <__cxa_atexit@plt+0xb6d74> │ │ │ │ + ldr r8, [pc, #72] @ c4f3c <__cxa_atexit@plt+0xb6d88> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldr r2, [pc, #52] @ c4f40 <__cxa_atexit@plt+0xb6d8c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #32] @ cfb50 <__cxa_atexit@plt+0xc199c> │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + ldr r8, [pc, #44] @ c4f44 <__cxa_atexit@plt+0xb6d90> │ │ │ │ add r8, pc, r8 │ │ │ │ - add r3, r5, #8 │ │ │ │ - and r1, r7, #3 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - cmp r1, #2 │ │ │ │ + cmp r3, #3 │ │ │ │ moveq r8, r2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - subseq r0, lr, #3719168 @ 0x38c000 │ │ │ │ - subseq r0, lr, #3751936 @ 0x394000 │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + ldr r8, [pc, #8] @ c4f38 <__cxa_atexit@plt+0xb6d84> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + subseq r7, lr, #196, 22 @ 0x31000 │ │ │ │ + subseq r7, lr, #248, 22 @ 0x3e000 │ │ │ │ + subseq r7, lr, #211968 @ 0x33c00 │ │ │ │ + subseq r7, lr, #204, 22 @ 0x33000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ cfb78 <__cxa_atexit@plt+0xc19c4> │ │ │ │ + ldr r3, [pc, #8] @ c4f6c <__cxa_atexit@plt+0xb6db8> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3efa10 <__cxa_atexit@plt+0x3e185c> │ │ │ │ - rsbseq r2, r7, #160, 4 │ │ │ │ - rsbseq r2, r7, #184, 4 @ 0x8000000b │ │ │ │ + b 3c1e3c <__cxa_atexit@plt+0x3b3c88> │ │ │ │ + rsbseq sl, r7, #132, 2 @ 0x21 │ │ │ │ + rsbseq sl, r7, #196, 2 @ 0x31 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi cfbf0 <__cxa_atexit@plt+0xc1a3c> │ │ │ │ - ldr r3, [pc, #96] @ cfc00 <__cxa_atexit@plt+0xc1a4c> │ │ │ │ + bhi c502c <__cxa_atexit@plt+0xb6e78> │ │ │ │ + ldr r3, [pc, #168] @ c503c <__cxa_atexit@plt+0xb6e88> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ and r3, r8, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq cfbc8 <__cxa_atexit@plt+0xc1a14> │ │ │ │ - cmp r3, #0 │ │ │ │ - bne cfbdc <__cxa_atexit@plt+0xc1a28> │ │ │ │ + add r2, pc, #4 │ │ │ │ + ldr r3, [r2, r3, lsl #2] │ │ │ │ + add pc, r2, r3 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ cfc0c <__cxa_atexit@plt+0xc1a58> │ │ │ │ + ldr r7, [pc, #120] @ c5048 <__cxa_atexit@plt+0xb6e94> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #116] @ c504c <__cxa_atexit@plt+0xb6e98> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r7, #3 │ │ │ │ + bne c5018 <__cxa_atexit@plt+0xb6e64> │ │ │ │ + ldr r7, [pc, #88] @ c5050 <__cxa_atexit@plt+0xb6e9c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #84] @ c5054 <__cxa_atexit@plt+0xb6ea0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ c5040 <__cxa_atexit@plt+0xb6e8c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #56] @ cfc10 <__cxa_atexit@plt+0xc1a5c> │ │ │ │ + ldr r0, [pc, #48] @ c5044 <__cxa_atexit@plt+0xb6e90> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ cfc04 <__cxa_atexit@plt+0xc1a50> │ │ │ │ + ldr r7, [pc, #60] @ c505c <__cxa_atexit@plt+0xb6ea8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #28] @ cfc08 <__cxa_atexit@plt+0xc1a54> │ │ │ │ + ldr r0, [pc, #56] @ c5060 <__cxa_atexit@plt+0xb6eac> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ cfc14 <__cxa_atexit@plt+0xc1a60> │ │ │ │ + ldr r7, [pc, #36] @ c5058 <__cxa_atexit@plt+0xb6ea4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - rsbseq r2, r7, #52, 4 @ 0x40000003 │ │ │ │ - rsbseq r2, r7, #44, 4 @ 0xc0000002 │ │ │ │ - rsbseq r2, r7, #92, 4 @ 0xc0000005 │ │ │ │ - rsbseq r2, r7, #84, 4 @ 0x40000005 │ │ │ │ - rsbseq r2, r7, #88, 4 @ 0x80000005 │ │ │ │ - rsbseq r2, r7, #32, 4 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + rsbseq sl, r7, #228 @ 0xe4 │ │ │ │ + rsbseq sl, r7, #220 @ 0xdc │ │ │ │ + rsbseq sl, r7, #52, 2 │ │ │ │ + rsbseq sl, r7, #44, 2 │ │ │ │ + rsbseq sl, r7, #52, 2 │ │ │ │ + rsbseq sl, r7, #44, 2 │ │ │ │ + rsbseq sl, r7, #36, 2 │ │ │ │ + rsbseq sl, r7, #248 @ 0xf8 │ │ │ │ + rsbseq sl, r7, #240 @ 0xf0 │ │ │ │ + rsbseq sl, r7, #212 @ 0xd4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ cfc50 <__cxa_atexit@plt+0xc1a9c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #32] @ cfc54 <__cxa_atexit@plt+0xc1aa0> │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq c50b8 <__cxa_atexit@plt+0xb6f04> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [pc, #68] @ c50cc <__cxa_atexit@plt+0xb6f18> │ │ │ │ + add r7, pc, r7 │ │ │ │ + cmp r2, #3 │ │ │ │ + bne c50c0 <__cxa_atexit@plt+0xb6f0c> │ │ │ │ + bic r7, r3, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldr r3, [pc, #52] @ c50d4 <__cxa_atexit@plt+0xb6f20> │ │ │ │ add r3, pc, r3 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - moveq r3, r2 │ │ │ │ + ldrh r2, [r7, #-2] │ │ │ │ + ldr r7, [pc, #44] @ c50d8 <__cxa_atexit@plt+0xb6f24> │ │ │ │ + add r7, pc, r7 │ │ │ │ + cmp r2, #3 │ │ │ │ + moveq r7, r3 │ │ │ │ + b c50c0 <__cxa_atexit@plt+0xb6f0c> │ │ │ │ + ldr r7, [pc, #16] @ c50d0 <__cxa_atexit@plt+0xb6f1c> │ │ │ │ + add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - rsbseq r2, r7, #0, 4 │ │ │ │ - rsbseq r2, r7, #228, 2 @ 0x39 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + rsbseq sl, r7, #104 @ 0x68 │ │ │ │ + rsbseq sl, r7, #68 @ 0x44 │ │ │ │ + rsbseq sl, r7, #140 @ 0x8c │ │ │ │ + rsbseq sl, r7, #108 @ 0x6c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi cfc9c <__cxa_atexit@plt+0xc1ae8> │ │ │ │ - ldr r7, [pc, #52] @ cfcb0 <__cxa_atexit@plt+0xc1afc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq cfc90 <__cxa_atexit@plt+0xc1adc> │ │ │ │ - mov r7, r8 │ │ │ │ - b cfcc0 <__cxa_atexit@plt+0xc1b0c> │ │ │ │ - ldr r0, [r8] │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi c510c <__cxa_atexit@plt+0xb6f58> │ │ │ │ + ldr r5, [pc, #32] @ c511c <__cxa_atexit@plt+0xb6f68> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r7] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ cfcb4 <__cxa_atexit@plt+0xc1b00> │ │ │ │ + b 3c1f54 <__cxa_atexit@plt+0x3b3da0> │ │ │ │ + ldr r7, [pc, #12] @ c5120 <__cxa_atexit@plt+0xb6f6c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq r2, r7, #200, 2 @ 0x32 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + rsbseq sl, r7, #96 @ 0x60 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne cfcec <__cxa_atexit@plt+0xc1b38> │ │ │ │ - ldr r2, [pc, #100] @ cfd48 <__cxa_atexit@plt+0xc1b94> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - b cfd00 <__cxa_atexit@plt+0xc1b4c> │ │ │ │ - ldr r2, [pc, #72] @ cfd3c <__cxa_atexit@plt+0xc1b88> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - cmp r1, #2 │ │ │ │ - beq cfd28 <__cxa_atexit@plt+0xc1b74> │ │ │ │ - cmp r1, #0 │ │ │ │ - beq cfd1c <__cxa_atexit@plt+0xc1b68> │ │ │ │ - ldr r7, [pc, #48] @ cfd40 <__cxa_atexit@plt+0xc1b8c> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne c517c <__cxa_atexit@plt+0xb6fc8> │ │ │ │ + ldr r3, [pc, #252] @ c523c <__cxa_atexit@plt+0xb7088> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq c5220 <__cxa_atexit@plt+0xb706c> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne c51c8 <__cxa_atexit@plt+0xb7014> │ │ │ │ + ldr r3, [pc, #232] @ c5248 <__cxa_atexit@plt+0xb7094> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq c5220 <__cxa_atexit@plt+0xb706c> │ │ │ │ + ldr r7, [pc, #212] @ c524c <__cxa_atexit@plt+0xb7098> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b c51e8 <__cxa_atexit@plt+0xb7034> │ │ │ │ + ldr r3, [pc, #164] @ c5228 <__cxa_atexit@plt+0xb7074> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq c5220 <__cxa_atexit@plt+0xb706c> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne c51f4 <__cxa_atexit@plt+0xb7040> │ │ │ │ + ldr r3, [pc, #144] @ c5234 <__cxa_atexit@plt+0xb7080> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq c5220 <__cxa_atexit@plt+0xb706c> │ │ │ │ + ldr r7, [pc, #124] @ c5238 <__cxa_atexit@plt+0xb7084> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #112] @ c5240 <__cxa_atexit@plt+0xb708c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq c5220 <__cxa_atexit@plt+0xb706c> │ │ │ │ + ldr r7, [pc, #92] @ c5244 <__cxa_atexit@plt+0xb7090> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #48] @ c522c <__cxa_atexit@plt+0xb7078> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq c5220 <__cxa_atexit@plt+0xb706c> │ │ │ │ + ldr r7, [pc, #28] @ c5230 <__cxa_atexit@plt+0xb707c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ cfd44 <__cxa_atexit@plt+0xc1b90> │ │ │ │ + andeq r0, r0, ip, lsl #3 │ │ │ │ + @ instruction: 0x000001b8 │ │ │ │ + addseq r5, r3, #176, 14 @ 0x2c00000 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + addseq r5, r3, #12, 16 @ 0xc0000 │ │ │ │ + andeq r0, r0, r4, lsl r1 │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + addseq r5, r3, #228, 14 @ 0x3900000 │ │ │ │ + andeq r0, r0, r0, ror r1 │ │ │ │ + addseq r5, r3, #88, 16 @ 0x580000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne c5288 <__cxa_atexit@plt+0xb70d4> │ │ │ │ + ldr r3, [pc, #88] @ c52c4 <__cxa_atexit@plt+0xb7110> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq c52b4 <__cxa_atexit@plt+0xb7100> │ │ │ │ + ldr r7, [pc, #68] @ c52c8 <__cxa_atexit@plt+0xb7114> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b c52a8 <__cxa_atexit@plt+0xb70f4> │ │ │ │ + ldr r3, [pc, #44] @ c52bc <__cxa_atexit@plt+0xb7108> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq c52b4 <__cxa_atexit@plt+0xb7100> │ │ │ │ + ldr r7, [pc, #24] @ c52c0 <__cxa_atexit@plt+0xb710c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + addseq r5, r3, #36, 14 @ 0x900000 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + addseq r5, r3, #76, 14 @ 0x1300000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ c52e8 <__cxa_atexit@plt+0xb7134> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + addseq r5, r3, #244, 12 @ 0xf400000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ c5308 <__cxa_atexit@plt+0xb7154> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + addseq r5, r3, #208, 12 @ 0xd000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne c534c <__cxa_atexit@plt+0xb7198> │ │ │ │ + ldr r3, [pc, #96] @ c5388 <__cxa_atexit@plt+0xb71d4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq c5378 <__cxa_atexit@plt+0xb71c4> │ │ │ │ + ldr r7, [pc, #76] @ c538c <__cxa_atexit@plt+0xb71d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - addseq sl, r2, #32, 18 @ 0x80000 │ │ │ │ - addseq sl, r2, #128, 16 @ 0x800000 │ │ │ │ + ldr r3, [pc, #44] @ c5380 <__cxa_atexit@plt+0xb71cc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq c5378 <__cxa_atexit@plt+0xb71c4> │ │ │ │ + ldr r7, [pc, #24] @ c5384 <__cxa_atexit@plt+0xb71d0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + addseq r5, r3, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ + addseq r5, r3, #136, 12 @ 0x8800000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ c53ac <__cxa_atexit@plt+0xb71f8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + addseq r5, r3, #40, 12 @ 0x2800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ cfd68 <__cxa_atexit@plt+0xc1bb4> │ │ │ │ + ldr r7, [pc, #12] @ c53cc <__cxa_atexit@plt+0xb7218> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - addseq sl, r2, #212, 16 @ 0xd40000 │ │ │ │ + addseq r5, r3, #4, 12 @ 0x400000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi c5468 <__cxa_atexit@plt+0xb72b4> │ │ │ │ + ldr r3, [pc, #136] @ c5478 <__cxa_atexit@plt+0xb72c4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq c5438 <__cxa_atexit@plt+0xb7284> │ │ │ │ + cmp r3, #2 │ │ │ │ + beq c5448 <__cxa_atexit@plt+0xb7294> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne c5454 <__cxa_atexit@plt+0xb72a0> │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + cmp r7, #3 │ │ │ │ + ldrne r7, [pc, #100] @ c548c <__cxa_atexit@plt+0xb72d8> │ │ │ │ + addne r7, pc, r7 │ │ │ │ + ldreq r7, [pc, #84] @ c5484 <__cxa_atexit@plt+0xb72d0> │ │ │ │ + addeq r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ c5480 <__cxa_atexit@plt+0xb72cc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b c545c <__cxa_atexit@plt+0xb72a8> │ │ │ │ + ldr r7, [pc, #32] @ c547c <__cxa_atexit@plt+0xb72c8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ c5488 <__cxa_atexit@plt+0xb72d4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + rsbseq r9, r7, #40, 26 @ 0xa00 │ │ │ │ + rsbseq r9, r7, #76, 26 @ 0x1300 │ │ │ │ + rsbseq r9, r7, #156, 26 @ 0x2700 │ │ │ │ + rsbseq r9, r7, #104, 26 @ 0x1a00 │ │ │ │ + rsbseq r9, r7, #140, 26 @ 0x2300 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ cfda0 <__cxa_atexit@plt+0xc1bec> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ cfda4 <__cxa_atexit@plt+0xc1bf0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq c54dc <__cxa_atexit@plt+0xb7328> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne c54e8 <__cxa_atexit@plt+0xb7334> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldr r3, [pc, #72] @ c5504 <__cxa_atexit@plt+0xb7350> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #68] @ c5508 <__cxa_atexit@plt+0xb7354> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldrh r1, [r7, #-2] │ │ │ │ + add r7, r2, #2 │ │ │ │ + cmp r1, #3 │ │ │ │ + addeq r7, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #2 │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - addseq sl, r2, #52, 16 @ 0x340000 │ │ │ │ - addseq sl, r2, #172, 16 @ 0xac0000 │ │ │ │ + ldr r7, [pc, #28] @ c5500 <__cxa_atexit@plt+0xb734c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b c54f0 <__cxa_atexit@plt+0xb733c> │ │ │ │ + ldr r7, [pc, #12] @ c54fc <__cxa_atexit@plt+0xb7348> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + rsbseq r9, r7, #148, 24 @ 0x9400 │ │ │ │ + rsbseq r9, r7, #184, 24 @ 0xb800 │ │ │ │ + rsbseq r9, r7, #16, 26 @ 0x400 │ │ │ │ + rsbseq r9, r7, #240, 24 @ 0xf000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c55a0 <__cxa_atexit@plt+0xb73ec> │ │ │ │ + ldr r7, [pc, #164] @ c55d0 <__cxa_atexit@plt+0xb741c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r9} │ │ │ │ + ands r2, r8, #3 │ │ │ │ + beq c5584 <__cxa_atexit@plt+0xb73d0> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + cmp r2, #3 │ │ │ │ + beq c55b0 <__cxa_atexit@plt+0xb73fc> │ │ │ │ + sub r2, r2, #1 │ │ │ │ + ldr r1, [pc, #132] @ c55d4 <__cxa_atexit@plt+0xb7420> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq c5594 <__cxa_atexit@plt+0xb73e0> │ │ │ │ + cmp r1, #3 │ │ │ │ + beq c55c0 <__cxa_atexit@plt+0xb740c> │ │ │ │ + sub r7, r1, #1 │ │ │ │ + ldr r3, [pc, #104] @ c55d8 <__cxa_atexit@plt+0xb7424> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + cmp r2, r7 │ │ │ │ + addlt r3, r3, #4 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r3] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ c55dc <__cxa_atexit@plt+0xb7428> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + bic r2, r8, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + b c5548 <__cxa_atexit@plt+0xb7394> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b c5568 <__cxa_atexit@plt+0xb73b4> │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + addseq r5, r3, #232 @ 0xe8 │ │ │ │ + rsbseq r9, r7, #68, 24 @ 0x4400 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq c5644 <__cxa_atexit@plt+0xb7490> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #92] @ c5664 <__cxa_atexit@plt+0xb74b0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq c563c <__cxa_atexit@plt+0xb7488> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq c5654 <__cxa_atexit@plt+0xb74a0> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + ldr r2, [pc, #64] @ c5668 <__cxa_atexit@plt+0xb74b4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + cmp r3, r7 │ │ │ │ + addlt r2, r2, #4 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r2] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b c5600 <__cxa_atexit@plt+0xb744c> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b c5620 <__cxa_atexit@plt+0xb746c> │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + addseq r5, r3, #48 @ 0x30 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq c56a4 <__cxa_atexit@plt+0xb74f0> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + ldr r2, [pc, #36] @ c56b4 <__cxa_atexit@plt+0xb7500> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + cmp r3, r7 │ │ │ │ + addlt r2, r2, #4 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r2] │ │ │ │ + bx r0 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b c5688 <__cxa_atexit@plt+0xb74d4> │ │ │ │ + addseq r4, r3, #200, 30 @ 0x320 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi cfdec <__cxa_atexit@plt+0xc1c38> │ │ │ │ - ldr r7, [pc, #52] @ cfe00 <__cxa_atexit@plt+0xc1c4c> │ │ │ │ + bhi c56fc <__cxa_atexit@plt+0xb7548> │ │ │ │ + ldr r7, [pc, #52] @ c5710 <__cxa_atexit@plt+0xb755c> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq cfde0 <__cxa_atexit@plt+0xc1c2c> │ │ │ │ + beq c56f0 <__cxa_atexit@plt+0xb753c> │ │ │ │ mov r7, r8 │ │ │ │ - b cfe10 <__cxa_atexit@plt+0xc1c5c> │ │ │ │ + b c5720 <__cxa_atexit@plt+0xb756c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ cfe04 <__cxa_atexit@plt+0xc1c50> │ │ │ │ + ldr r7, [pc, #16] @ c5714 <__cxa_atexit@plt+0xb7560> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq r2, r7, #124 @ 0x7c │ │ │ │ + rsbseq r9, r7, #236, 20 @ 0xec000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne cfe5c <__cxa_atexit@plt+0xc1ca8> │ │ │ │ - ldr r2, [pc, #132] @ cfeb8 <__cxa_atexit@plt+0xc1d04> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq c577c <__cxa_atexit@plt+0xb75c8> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #136] @ c57c8 <__cxa_atexit@plt+0xb7614> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - cmp r1, #2 │ │ │ │ - beq cfe84 <__cxa_atexit@plt+0xc1cd0> │ │ │ │ - cmp r1, #0 │ │ │ │ - beq cfe78 <__cxa_atexit@plt+0xc1cc4> │ │ │ │ - ldr r7, [pc, #108] @ cfebc <__cxa_atexit@plt+0xc1d08> │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq c5774 <__cxa_atexit@plt+0xb75c0> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq c578c <__cxa_atexit@plt+0xb75d8> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + cmp r3, r7 │ │ │ │ + bge c57a0 <__cxa_atexit@plt+0xb75ec> │ │ │ │ + ldr r7, [pc, #104] @ c57d0 <__cxa_atexit@plt+0xb761c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #72] @ cfeac <__cxa_atexit@plt+0xc1cf8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - cmp r1, #2 │ │ │ │ - beq cfe98 <__cxa_atexit@plt+0xc1ce4> │ │ │ │ - cmp r1, #0 │ │ │ │ - bne cfe84 <__cxa_atexit@plt+0xc1cd0> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ cfeb0 <__cxa_atexit@plt+0xc1cfc> │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b c5738 <__cxa_atexit@plt+0xb7584> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r3, r7 │ │ │ │ + blt c5760 <__cxa_atexit@plt+0xb75ac> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bne c57b8 <__cxa_atexit@plt+0xb7604> │ │ │ │ + ldr r7, [pc, #28] @ c57cc <__cxa_atexit@plt+0xb7618> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ cfeb4 <__cxa_atexit@plt+0xc1d00> │ │ │ │ + ldr r7, [pc, #20] @ c57d4 <__cxa_atexit@plt+0xb7620> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + bx r0 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + addseq r5, r3, #76, 2 │ │ │ │ + addseq r5, r3, #152, 2 @ 0x26 │ │ │ │ + addseq r5, r3, #68, 2 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq c5810 <__cxa_atexit@plt+0xb765c> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + cmp r3, r7 │ │ │ │ + bge c5824 <__cxa_atexit@plt+0xb7670> │ │ │ │ + ldr r7, [pc, #76] @ c5850 <__cxa_atexit@plt+0xb769c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - addseq sl, r2, #80, 20 @ 0x50000 │ │ │ │ - addseq sl, r2, #64, 20 @ 0x40000 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - addseq sl, r2, #148, 20 @ 0x94000 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r3, r7 │ │ │ │ + blt c57fc <__cxa_atexit@plt+0xb7648> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bne c583c <__cxa_atexit@plt+0xb7688> │ │ │ │ + ldr r7, [pc, #24] @ c584c <__cxa_atexit@plt+0xb7698> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ c5854 <__cxa_atexit@plt+0xb76a0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + bx r0 │ │ │ │ + addseq r5, r3, #200 @ 0xc8 │ │ │ │ + addseq r5, r3, #252 @ 0xfc │ │ │ │ + addseq r5, r3, #192 @ 0xc0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c58d0 <__cxa_atexit@plt+0xb771c> │ │ │ │ + ldr r7, [pc, #152] @ c5910 <__cxa_atexit@plt+0xb775c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3] │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq c58c0 <__cxa_atexit@plt+0xb770c> │ │ │ │ + cmp r7, #3 │ │ │ │ + beq c58e0 <__cxa_atexit@plt+0xb772c> │ │ │ │ + sub r7, r7, #1 │ │ │ │ + str r7, [r3] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc c58f0 <__cxa_atexit@plt+0xb773c> │ │ │ │ + ldr r3, [pc, #112] @ c591c <__cxa_atexit@plt+0xb7768> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #64] @ c5918 <__cxa_atexit@plt+0xb7764> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b c5890 <__cxa_atexit@plt+0xb76dc> │ │ │ │ + ldr r6, [pc, #28] @ c5914 <__cxa_atexit@plt+0xb7760> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r5, #8 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + rsbseq r9, r7, #28, 18 @ 0x70000 │ │ │ │ + addseq r4, r3, #252, 26 @ 0x3f00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ cfef4 <__cxa_atexit@plt+0xc1d40> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #3 │ │ │ │ + beq c5968 <__cxa_atexit@plt+0xb77b4> │ │ │ │ + sub r7, r3, #1 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc c5978 <__cxa_atexit@plt+0xb77c4> │ │ │ │ + ldr r2, [pc, #68] @ c5998 <__cxa_atexit@plt+0xb77e4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ cfef8 <__cxa_atexit@plt+0xc1d44> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #3 │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #2 │ │ │ │ - mov r7, r3 │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - addseq sl, r2, #12, 20 @ 0xc000 │ │ │ │ - addseq sl, r2, #12, 20 @ 0xc000 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b c5938 <__cxa_atexit@plt+0xb7784> │ │ │ │ + ldr r6, [pc, #20] @ c5994 <__cxa_atexit@plt+0xb77e0> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + addseq r4, r3, #84, 26 @ 0x1500 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ cff30 <__cxa_atexit@plt+0xc1d7c> │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c59d4 <__cxa_atexit@plt+0xb7820> │ │ │ │ + ldr r2, [pc, #40] @ c59ec <__cxa_atexit@plt+0xb7838> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ cff34 <__cxa_atexit@plt+0xc1d80> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - addseq sl, r2, #212, 18 @ 0x350000 │ │ │ │ - addseq sl, r2, #200, 18 @ 0x320000 │ │ │ │ + ldr r3, [pc, #20] @ c59f0 <__cxa_atexit@plt+0xb783c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r4, r3, #228, 24 @ 0xe400 │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi cff7c <__cxa_atexit@plt+0xc1dc8> │ │ │ │ - ldr r7, [pc, #52] @ cff90 <__cxa_atexit@plt+0xc1ddc> │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c5a98 <__cxa_atexit@plt+0xb78e4> │ │ │ │ + ldr r7, [pc, #180] @ c5ac8 <__cxa_atexit@plt+0xb7914> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq cff70 <__cxa_atexit@plt+0xc1dbc> │ │ │ │ - mov r7, r9 │ │ │ │ - b cffa0 <__cxa_atexit@plt+0xc1dec> │ │ │ │ + stmdb r5, {r7, r8} │ │ │ │ + ands r2, r9, #3 │ │ │ │ + beq c5a6c <__cxa_atexit@plt+0xb78b8> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + cmp r2, #3 │ │ │ │ + beq c5aa8 <__cxa_atexit@plt+0xb78f4> │ │ │ │ + sub r2, r2, #1 │ │ │ │ + ldr r1, [pc, #148] @ c5acc <__cxa_atexit@plt+0xb7918> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq c5a7c <__cxa_atexit@plt+0xb78c8> │ │ │ │ + cmp r1, #3 │ │ │ │ + beq c5ab8 <__cxa_atexit@plt+0xb7904> │ │ │ │ + sub r7, r1, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + cmp r2, r7 │ │ │ │ + bge c5a88 <__cxa_atexit@plt+0xb78d4> │ │ │ │ + ldr r7, [pc, #108] @ c5ad0 <__cxa_atexit@plt+0xb791c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ cff94 <__cxa_atexit@plt+0xc1de0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #72] @ c5ad8 <__cxa_atexit@plt+0xb7924> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ c5ad4 <__cxa_atexit@plt+0xb7920> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq r1, r7, #240, 28 @ 0xf00 │ │ │ │ + bic r2, r9, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + b c5a30 <__cxa_atexit@plt+0xb787c> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b c5a50 <__cxa_atexit@plt+0xb789c> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + andeq r0, r0, r8, asr #2 │ │ │ │ + addseq r4, r3, #236, 22 @ 0x3b000 │ │ │ │ + rsbseq r9, r7, #88, 14 @ 0x1600000 │ │ │ │ + addseq r4, r3, #64, 22 @ 0x10000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne cffcc <__cxa_atexit@plt+0xc1e18> │ │ │ │ - ldr r2, [pc, #100] @ d0028 <__cxa_atexit@plt+0xc1e74> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - b cffe0 <__cxa_atexit@plt+0xc1e2c> │ │ │ │ - ldr r2, [pc, #72] @ d001c <__cxa_atexit@plt+0xc1e68> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq c5b50 <__cxa_atexit@plt+0xb799c> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #108] @ c5b70 <__cxa_atexit@plt+0xb79bc> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - cmp r1, #2 │ │ │ │ - beq d0008 <__cxa_atexit@plt+0xc1e54> │ │ │ │ - cmp r1, #0 │ │ │ │ - beq cfffc <__cxa_atexit@plt+0xc1e48> │ │ │ │ - ldr r7, [pc, #48] @ d0020 <__cxa_atexit@plt+0xc1e6c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq c5b38 <__cxa_atexit@plt+0xb7984> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq c5b60 <__cxa_atexit@plt+0xb79ac> │ │ │ │ + sub r7, r2, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ + cmp r3, r7 │ │ │ │ + bge c5b40 <__cxa_atexit@plt+0xb798c> │ │ │ │ + ldr r7, [pc, #68] @ c5b74 <__cxa_atexit@plt+0xb79c0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ d0024 <__cxa_atexit@plt+0xc1e70> │ │ │ │ + ldr r7, [pc, #48] @ c5b78 <__cxa_atexit@plt+0xb79c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b c5afc <__cxa_atexit@plt+0xb7948> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b c5b1c <__cxa_atexit@plt+0xb7968> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - addseq sl, r2, #192, 10 @ 0x30000000 │ │ │ │ - addseq sl, r2, #32, 12 @ 0x2000000 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + addseq r4, r3, #32, 22 @ 0x8000 │ │ │ │ + addseq r4, r3, #136, 20 @ 0x88000 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ d0048 <__cxa_atexit@plt+0xc1e94> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq c5bbc <__cxa_atexit@plt+0xb7a08> │ │ │ │ + sub r2, r2, #1 │ │ │ │ + ldr r1, [pc, #44] @ c5bcc <__cxa_atexit@plt+0xb7a18> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [pc, #40] @ c5bd0 <__cxa_atexit@plt+0xb7a1c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - addseq sl, r2, #116, 10 @ 0x1d000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ d0080 <__cxa_atexit@plt+0xc1ecc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ d0084 <__cxa_atexit@plt+0xc1ed0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + cmp r3, r2 │ │ │ │ + addlt r7, r1, #1 │ │ │ │ bx r0 │ │ │ │ - addseq sl, r2, #212, 10 @ 0x35000000 │ │ │ │ - addseq sl, r2, #76, 10 @ 0x13000000 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r2, [r7, #-2] │ │ │ │ + b c5b98 <__cxa_atexit@plt+0xb79e4> │ │ │ │ + addseq r4, r3, #176, 20 @ 0xb0000 │ │ │ │ + addseq r4, r3, #40, 20 @ 0x28000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi d0114 <__cxa_atexit@plt+0xc1f60> │ │ │ │ - ldr r3, [pc, #124] @ d0124 <__cxa_atexit@plt+0xc1f70> │ │ │ │ + bhi c5c70 <__cxa_atexit@plt+0xb7abc> │ │ │ │ + ldr r3, [pc, #172] @ c5ca0 <__cxa_atexit@plt+0xb7aec> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq d00ec <__cxa_atexit@plt+0xc1f38> │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-12]! │ │ │ │ + stmib r7, {r8, r9} │ │ │ │ + ands r3, r9, #3 │ │ │ │ + beq c5c54 <__cxa_atexit@plt+0xb7aa0> │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + cmp r3, #3 │ │ │ │ + beq c5c80 <__cxa_atexit@plt+0xb7acc> │ │ │ │ + sub r2, r3, #1 │ │ │ │ + ldr r1, [pc, #132] @ c5ca4 <__cxa_atexit@plt+0xb7af0> │ │ │ │ + add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r7, [r3, #-4]! │ │ │ │ - cmp r2, #2 │ │ │ │ - bne d00fc <__cxa_atexit@plt+0xc1f48> │ │ │ │ - ldr r2, [pc, #92] @ d0128 <__cxa_atexit@plt+0xc1f74> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d0108 <__cxa_atexit@plt+0xc1f54> │ │ │ │ - ldr r7, [pc, #76] @ d012c <__cxa_atexit@plt+0xc1f78> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ + str r1, [r3, #-16]! │ │ │ │ + str r2, [r3, #4] │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq c5c64 <__cxa_atexit@plt+0xb7ab0> │ │ │ │ + cmp r1, #3 │ │ │ │ + beq c5c90 <__cxa_atexit@plt+0xb7adc> │ │ │ │ + sub r3, r1, #1 │ │ │ │ + cmp r2, r3 │ │ │ │ + ldrge r7, [r5, #-4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ d0130 <__cxa_atexit@plt+0xc1f7c> │ │ │ │ + ldr r7, [pc, #48] @ c5ca8 <__cxa_atexit@plt+0xb7af4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - addseq sl, r2, #8, 24 @ 0x800 │ │ │ │ - rsbseq r1, r7, #92, 26 @ 0x1700 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + bic r3, r9, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r2, [r3, #-2] │ │ │ │ + b c5c18 <__cxa_atexit@plt+0xb7a64> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b c5c40 <__cxa_atexit@plt+0xb7a8c> │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + rsbseq r9, r7, #132, 10 @ 0x21000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne d017c <__cxa_atexit@plt+0xc1fc8> │ │ │ │ - ldr r2, [pc, #60] @ d0198 <__cxa_atexit@plt+0xc1fe4> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq c5d18 <__cxa_atexit@plt+0xb7b64> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #100] @ c5d38 <__cxa_atexit@plt+0xb7b84> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d018c <__cxa_atexit@plt+0xc1fd8> │ │ │ │ - ldr r7, [pc, #44] @ d019c <__cxa_atexit@plt+0xc1fe8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - add r5, r5, #8 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq c5d0c <__cxa_atexit@plt+0xb7b58> │ │ │ │ + ldr r2, [r5] │ │ │ │ + cmp r1, #3 │ │ │ │ + beq c5d28 <__cxa_atexit@plt+0xb7b74> │ │ │ │ + sub r7, r1, #1 │ │ │ │ + add r3, r5, #12 │ │ │ │ + cmp r2, r7 │ │ │ │ + ldrge r7, [r5, #8] │ │ │ │ + ldrlt r7, [r5, #4] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - addseq sl, r2, #120, 22 @ 0x1e000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b c5ccc <__cxa_atexit@plt+0xb7b18> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b c5cf8 <__cxa_atexit@plt+0xb7b44> │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ d01bc <__cxa_atexit@plt+0xc2008> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + ldmib r5, {r1, r3} │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + and r0, r7, #3 │ │ │ │ + cmp r0, #3 │ │ │ │ + beq c5d74 <__cxa_atexit@plt+0xb7bc0> │ │ │ │ + sub r7, r0, #1 │ │ │ │ + cmp r1, r7 │ │ │ │ + movlt r2, r3 │ │ │ │ + bic r7, r2, #3 │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - addseq sl, r2, #56, 22 @ 0xe000 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b c5d5c <__cxa_atexit@plt+0xb7ba8> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi d0204 <__cxa_atexit@plt+0xc2050> │ │ │ │ - ldr r7, [pc, #52] @ d0218 <__cxa_atexit@plt+0xc2064> │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c5e28 <__cxa_atexit@plt+0xb7c74> │ │ │ │ + ldr r7, [pc, #180] @ c5e58 <__cxa_atexit@plt+0xb7ca4> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq d01f8 <__cxa_atexit@plt+0xc2044> │ │ │ │ - mov r7, r8 │ │ │ │ - b d0228 <__cxa_atexit@plt+0xc2074> │ │ │ │ + stmdb r5, {r7, r9} │ │ │ │ + ands r2, r8, #3 │ │ │ │ + beq c5dfc <__cxa_atexit@plt+0xb7c48> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + cmp r2, #3 │ │ │ │ + beq c5e38 <__cxa_atexit@plt+0xb7c84> │ │ │ │ + sub r2, r2, #1 │ │ │ │ + ldr r1, [pc, #148] @ c5e5c <__cxa_atexit@plt+0xb7ca8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq c5e0c <__cxa_atexit@plt+0xb7c58> │ │ │ │ + cmp r1, #3 │ │ │ │ + beq c5e48 <__cxa_atexit@plt+0xb7c94> │ │ │ │ + sub r7, r1, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + cmp r2, r7 │ │ │ │ + bge c5e18 <__cxa_atexit@plt+0xb7c64> │ │ │ │ + ldr r7, [pc, #108] @ c5e60 <__cxa_atexit@plt+0xb7cac> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ d021c <__cxa_atexit@plt+0xc2068> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #72] @ c5e68 <__cxa_atexit@plt+0xb7cb4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ c5e64 <__cxa_atexit@plt+0xb7cb0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq r1, r7, #112, 24 @ 0x7000 │ │ │ │ + bic r2, r8, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + b c5dc0 <__cxa_atexit@plt+0xb7c0c> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b c5de0 <__cxa_atexit@plt+0xb7c2c> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + andeq r0, r0, r8, asr #2 │ │ │ │ + addseq r4, r3, #92, 16 @ 0x5c0000 │ │ │ │ + rsbseq r9, r7, #208, 6 @ 0x40000003 │ │ │ │ + addseq r4, r3, #176, 14 @ 0x2c00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne d0254 <__cxa_atexit@plt+0xc20a0> │ │ │ │ - ldr r2, [pc, #100] @ d02b0 <__cxa_atexit@plt+0xc20fc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - b d0268 <__cxa_atexit@plt+0xc20b4> │ │ │ │ - ldr r2, [pc, #72] @ d02a4 <__cxa_atexit@plt+0xc20f0> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq c5ee0 <__cxa_atexit@plt+0xb7d2c> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #108] @ c5f00 <__cxa_atexit@plt+0xb7d4c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - cmp r1, #2 │ │ │ │ - beq d0290 <__cxa_atexit@plt+0xc20dc> │ │ │ │ - cmp r1, #0 │ │ │ │ - beq d0284 <__cxa_atexit@plt+0xc20d0> │ │ │ │ - ldr r7, [pc, #48] @ d02a8 <__cxa_atexit@plt+0xc20f4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq c5ec8 <__cxa_atexit@plt+0xb7d14> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq c5ef0 <__cxa_atexit@plt+0xb7d3c> │ │ │ │ + sub r7, r2, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ + cmp r3, r7 │ │ │ │ + bge c5ed0 <__cxa_atexit@plt+0xb7d1c> │ │ │ │ + ldr r7, [pc, #68] @ c5f04 <__cxa_atexit@plt+0xb7d50> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ d02ac <__cxa_atexit@plt+0xc20f8> │ │ │ │ + ldr r7, [pc, #48] @ c5f08 <__cxa_atexit@plt+0xb7d54> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b c5e8c <__cxa_atexit@plt+0xb7cd8> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b c5eac <__cxa_atexit@plt+0xb7cf8> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - addseq sl, r2, #56, 6 @ 0xe0000000 │ │ │ │ - addseq sl, r2, #152, 6 @ 0x60000002 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + addseq r4, r3, #144, 14 @ 0x2400000 │ │ │ │ + addseq r4, r3, #248, 12 @ 0xf800000 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ d02d0 <__cxa_atexit@plt+0xc211c> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq c5f4c <__cxa_atexit@plt+0xb7d98> │ │ │ │ + sub r2, r2, #1 │ │ │ │ + ldr r1, [pc, #44] @ c5f5c <__cxa_atexit@plt+0xb7da8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [pc, #40] @ c5f60 <__cxa_atexit@plt+0xb7dac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - addseq sl, r2, #236, 4 @ 0xc000000e │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ d0308 <__cxa_atexit@plt+0xc2154> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ d030c <__cxa_atexit@plt+0xc2158> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + cmp r3, r2 │ │ │ │ + addlt r7, r1, #1 │ │ │ │ bx r0 │ │ │ │ - addseq sl, r2, #76, 6 @ 0x30000001 │ │ │ │ - addseq sl, r2, #196, 4 @ 0x4000000c │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r2, [r7, #-2] │ │ │ │ + b c5f28 <__cxa_atexit@plt+0xb7d74> │ │ │ │ + addseq r4, r3, #32, 14 @ 0x800000 │ │ │ │ + addseq r4, r3, #152, 12 @ 0x9800000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi d0354 <__cxa_atexit@plt+0xc21a0> │ │ │ │ - ldr r7, [pc, #64] @ d0374 <__cxa_atexit@plt+0xc21c0> │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c5ff8 <__cxa_atexit@plt+0xb7e44> │ │ │ │ + ldr r7, [pc, #164] @ c6028 <__cxa_atexit@plt+0xb7e74> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq d0348 <__cxa_atexit@plt+0xc2194> │ │ │ │ - mov r7, r9 │ │ │ │ - b cfcc0 <__cxa_atexit@plt+0xc1b0c> │ │ │ │ + stmdb r5, {r7, r8} │ │ │ │ + ands r2, r9, #3 │ │ │ │ + beq c5fdc <__cxa_atexit@plt+0xb7e28> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + cmp r2, #3 │ │ │ │ + beq c6008 <__cxa_atexit@plt+0xb7e54> │ │ │ │ + sub r2, r2, #1 │ │ │ │ + ldr r1, [pc, #132] @ c602c <__cxa_atexit@plt+0xb7e78> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq c5fec <__cxa_atexit@plt+0xb7e38> │ │ │ │ + cmp r1, #3 │ │ │ │ + beq c6018 <__cxa_atexit@plt+0xb7e64> │ │ │ │ + sub r7, r1, #1 │ │ │ │ + ldr r3, [pc, #104] @ c6030 <__cxa_atexit@plt+0xb7e7c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + cmp r2, r7 │ │ │ │ + addlt r3, r3, #4 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r3] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ d0378 <__cxa_atexit@plt+0xc21c4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ c6034 <__cxa_atexit@plt+0xb7e80> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r3, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff988 │ │ │ │ - rsbseq r1, r7, #16, 22 @ 0x4000 │ │ │ │ + bic r2, r9, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + b c5fa0 <__cxa_atexit@plt+0xb7dec> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b c5fc0 <__cxa_atexit@plt+0xb7e0c> │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + addseq r4, r3, #144, 12 @ 0x9000000 │ │ │ │ + rsbseq r9, r7, #4, 4 @ 0x40000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq c609c <__cxa_atexit@plt+0xb7ee8> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #92] @ c60bc <__cxa_atexit@plt+0xb7f08> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq c6094 <__cxa_atexit@plt+0xb7ee0> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq c60ac <__cxa_atexit@plt+0xb7ef8> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + ldr r2, [pc, #64] @ c60c0 <__cxa_atexit@plt+0xb7f0c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + cmp r3, r7 │ │ │ │ + addlt r2, r2, #4 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r2] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b c6058 <__cxa_atexit@plt+0xb7ea4> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b c6078 <__cxa_atexit@plt+0xb7ec4> │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + addseq r4, r3, #216, 10 @ 0x36000000 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq c60fc <__cxa_atexit@plt+0xb7f48> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + ldr r2, [pc, #36] @ c610c <__cxa_atexit@plt+0xb7f58> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + cmp r3, r7 │ │ │ │ + addlt r2, r2, #4 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r2] │ │ │ │ + bx r0 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b c60e0 <__cxa_atexit@plt+0xb7f2c> │ │ │ │ + addseq r4, r3, #112, 10 @ 0x1c000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi d0408 <__cxa_atexit@plt+0xc2254> │ │ │ │ - ldr r3, [pc, #124] @ d0418 <__cxa_atexit@plt+0xc2264> │ │ │ │ + bhi c61ac <__cxa_atexit@plt+0xb7ff8> │ │ │ │ + ldr r3, [pc, #172] @ c61dc <__cxa_atexit@plt+0xb8028> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq d03c4 <__cxa_atexit@plt+0xc2210> │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-12]! │ │ │ │ + stmib r7, {r8, r9} │ │ │ │ + ands r3, r9, #3 │ │ │ │ + beq c6190 <__cxa_atexit@plt+0xb7fdc> │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + cmp r3, #3 │ │ │ │ + beq c61bc <__cxa_atexit@plt+0xb8008> │ │ │ │ + sub r2, r3, #1 │ │ │ │ + ldr r1, [pc, #132] @ c61e0 <__cxa_atexit@plt+0xb802c> │ │ │ │ + add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r7, [r3, #-4]! │ │ │ │ - cmp r2, #2 │ │ │ │ - bne d03d4 <__cxa_atexit@plt+0xc2220> │ │ │ │ + str r1, [r3, #-16]! │ │ │ │ + str r2, [r3, #4] │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq c61a0 <__cxa_atexit@plt+0xb7fec> │ │ │ │ + cmp r1, #3 │ │ │ │ + beq c61cc <__cxa_atexit@plt+0xb8018> │ │ │ │ + sub r3, r1, #1 │ │ │ │ + cmp r2, r3 │ │ │ │ + ldrlt r7, [r5, #-4] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #64] @ d041c <__cxa_atexit@plt+0xc2268> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d03fc <__cxa_atexit@plt+0xc2248> │ │ │ │ - ldr r7, [pc, #48] @ d0420 <__cxa_atexit@plt+0xc226c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ d0424 <__cxa_atexit@plt+0xc2270> │ │ │ │ + ldr r7, [pc, #48] @ c61e4 <__cxa_atexit@plt+0xb8030> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ + bic r3, r9, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r2, [r3, #-2] │ │ │ │ + b c6154 <__cxa_atexit@plt+0xb7fa0> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b c617c <__cxa_atexit@plt+0xb7fc8> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - addseq sl, r2, #252, 16 @ 0xfc0000 │ │ │ │ - rsbseq r1, r7, #116, 20 @ 0x74000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + rsbseq r9, r7, #84 @ 0x54 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq c6254 <__cxa_atexit@plt+0xb80a0> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #100] @ c6274 <__cxa_atexit@plt+0xb80c0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne d0458 <__cxa_atexit@plt+0xc22a4> │ │ │ │ - add r5, r5, #8 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq c6248 <__cxa_atexit@plt+0xb8094> │ │ │ │ + ldr r2, [r5] │ │ │ │ + cmp r1, #3 │ │ │ │ + beq c6264 <__cxa_atexit@plt+0xb80b0> │ │ │ │ + sub r7, r1, #1 │ │ │ │ + add r3, r5, #12 │ │ │ │ + cmp r2, r7 │ │ │ │ + ldrge r7, [r5, #4] │ │ │ │ + ldrlt r7, [r5, #8] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #44] @ d048c <__cxa_atexit@plt+0xc22d8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d0480 <__cxa_atexit@plt+0xc22cc> │ │ │ │ - ldr r7, [pc, #28] @ d0490 <__cxa_atexit@plt+0xc22dc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - addseq sl, r2, #120, 16 @ 0x780000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b c6208 <__cxa_atexit@plt+0xb8054> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b c6234 <__cxa_atexit@plt+0xb8080> │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ d04b0 <__cxa_atexit@plt+0xc22fc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + ldmib r5, {r1, r3} │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + and r0, r7, #3 │ │ │ │ + cmp r0, #3 │ │ │ │ + beq c62b0 <__cxa_atexit@plt+0xb80fc> │ │ │ │ + sub r7, r0, #1 │ │ │ │ + cmp r1, r7 │ │ │ │ + movlt r3, r2 │ │ │ │ + bic r7, r3, #3 │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - addseq sl, r2, #72, 16 @ 0x480000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b c6298 <__cxa_atexit@plt+0xb80e4> │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc d04f8 <__cxa_atexit@plt+0xc2344> │ │ │ │ - mov r0, #0 │ │ │ │ - bl f9510 <__cxa_atexit@plt+0xeb35c> │ │ │ │ - ldr r3, [pc, #48] @ d0514 <__cxa_atexit@plt+0xc2360> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r7, #4] │ │ │ │ - str r0, [r7, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ d0518 <__cxa_atexit@plt+0xc2364> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ - bx r0 │ │ │ │ - addseq sl, r2, #44, 12 @ 0x2c00000 │ │ │ │ - rsbseq r1, r7, #0, 24 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + and r3, r8, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq c633c <__cxa_atexit@plt+0xb8188> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne c6348 <__cxa_atexit@plt+0xb8194> │ │ │ │ + bic r3, r8, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + sub r3, r3, #3 │ │ │ │ + cmp r3, #10 │ │ │ │ + bhi c63cc <__cxa_atexit@plt+0xb8218> │ │ │ │ + add r2, pc, #4 │ │ │ │ + ldr r3, [r2, r3, lsl #2] │ │ │ │ + add pc, r2, r3 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + ldr r8, [pc, #172] @ c63e4 <__cxa_atexit@plt+0xb8230> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + ldr r8, [pc, #152] @ c63dc <__cxa_atexit@plt+0xb8228> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + ldr r8, [pc, #136] @ c63d8 <__cxa_atexit@plt+0xb8224> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + ldr r8, [pc, #152] @ c63f4 <__cxa_atexit@plt+0xb8240> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + ldr r8, [pc, #160] @ c6408 <__cxa_atexit@plt+0xb8254> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + ldr r8, [pc, #120] @ c63ec <__cxa_atexit@plt+0xb8238> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + ldr r8, [pc, #112] @ c63f0 <__cxa_atexit@plt+0xb823c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + ldr r8, [pc, #116] @ c6400 <__cxa_atexit@plt+0xb824c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + ldr r8, [pc, #80] @ c63e8 <__cxa_atexit@plt+0xb8234> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + ldr r8, [pc, #84] @ c63f8 <__cxa_atexit@plt+0xb8244> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + ldr r8, [pc, #76] @ c63fc <__cxa_atexit@plt+0xb8248> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + ldr r8, [pc, #80] @ c640c <__cxa_atexit@plt+0xb8258> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + ldr r8, [pc, #60] @ c6404 <__cxa_atexit@plt+0xb8250> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + ldr r8, [pc, #12] @ c63e0 <__cxa_atexit@plt+0xb822c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + subseq r6, lr, #35389440 @ 0x21c0000 │ │ │ │ + subseq r6, lr, #37486592 @ 0x23c0000 │ │ │ │ + subseq r6, lr, #263192576 @ 0xfb00000 │ │ │ │ + subseq r6, lr, #38535168 @ 0x24c0000 │ │ │ │ + subseq r6, lr, #12320768 @ 0xbc0000 │ │ │ │ + subseq r6, lr, #20709376 @ 0x13c0000 │ │ │ │ + subseq r6, lr, #16515072 @ 0xfc0000 │ │ │ │ + subseq r6, lr, #24903680 @ 0x17c0000 │ │ │ │ + subseq r6, lr, #4980736 @ 0x4c0000 │ │ │ │ + subseq r6, lr, #4, 14 @ 0x100000 │ │ │ │ + subseq r6, lr, #36, 14 @ 0x900000 │ │ │ │ + subseq r6, lr, #228, 12 @ 0xe400000 │ │ │ │ + subseq r6, lr, #64, 14 @ 0x1000000 │ │ │ │ + subseq r6, lr, #242221056 @ 0xe700000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc d0560 <__cxa_atexit@plt+0xc23ac> │ │ │ │ - mov r0, #1 │ │ │ │ - bl f9510 <__cxa_atexit@plt+0xeb35c> │ │ │ │ - ldr r3, [pc, #48] @ d057c <__cxa_atexit@plt+0xc23c8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r7, #4] │ │ │ │ - str r0, [r7, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi c6460 <__cxa_atexit@plt+0xb82ac> │ │ │ │ + ldr r3, [pc, #64] @ c6470 <__cxa_atexit@plt+0xb82bc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, sl} │ │ │ │ + tst r9, #3 │ │ │ │ + beq c6450 <__cxa_atexit@plt+0xb829c> │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b c62cc <__cxa_atexit@plt+0xb8118> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ d0580 <__cxa_atexit@plt+0xc23cc> │ │ │ │ + ldr r7, [pc, #12] @ c6474 <__cxa_atexit@plt+0xb82c0> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - addseq sl, r2, #196, 10 @ 0x31000000 │ │ │ │ - rsbseq r1, r7, #156, 22 @ 0x27000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + rsbseq r8, r7, #208, 26 @ 0x3400 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b c62cc <__cxa_atexit@plt+0xb8118> │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc d05c8 <__cxa_atexit@plt+0xc2414> │ │ │ │ - mov r0, #2 │ │ │ │ - bl f9510 <__cxa_atexit@plt+0xeb35c> │ │ │ │ - ldr r3, [pc, #48] @ d05e4 <__cxa_atexit@plt+0xc2430> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r7, #4] │ │ │ │ - str r0, [r7, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi c64d8 <__cxa_atexit@plt+0xb8324> │ │ │ │ + ldr r3, [pc, #56] @ c64e8 <__cxa_atexit@plt+0xb8334> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq c64c8 <__cxa_atexit@plt+0xb8314> │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + mov r7, r8 │ │ │ │ + b c62cc <__cxa_atexit@plt+0xb8118> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ d05e8 <__cxa_atexit@plt+0xc2434> │ │ │ │ + ldr r7, [pc, #12] @ c64ec <__cxa_atexit@plt+0xb8338> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - addseq sl, r2, #92, 10 @ 0x17000000 │ │ │ │ - rsbseq r1, r7, #56, 22 @ 0xe000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + rsbseq r8, r7, #92, 26 @ 0x1700 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b c62cc <__cxa_atexit@plt+0xb8118> │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc d0630 <__cxa_atexit@plt+0xc247c> │ │ │ │ - mov r0, #3 │ │ │ │ - bl f9510 <__cxa_atexit@plt+0xeb35c> │ │ │ │ - ldr r3, [pc, #48] @ d064c <__cxa_atexit@plt+0xc2498> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r7, #4] │ │ │ │ - str r0, [r7, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ d0650 <__cxa_atexit@plt+0xc249c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ - bx r0 │ │ │ │ - addseq sl, r2, #244, 8 @ 0xf4000000 │ │ │ │ - rsbseq r1, r7, #212, 20 @ 0xd4000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r3, [pc, #8] @ c652c <__cxa_atexit@plt+0xb8378> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 3c1e3c <__cxa_atexit@plt+0x3b3c88> │ │ │ │ + rsbseq r8, r7, #24, 26 @ 0x600 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc d0698 <__cxa_atexit@plt+0xc24e4> │ │ │ │ - mov r0, #4 │ │ │ │ - bl f9510 <__cxa_atexit@plt+0xeb35c> │ │ │ │ - ldr r3, [pc, #48] @ d06b4 <__cxa_atexit@plt+0xc2500> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r7, #4] │ │ │ │ - str r0, [r7, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi c6580 <__cxa_atexit@plt+0xb83cc> │ │ │ │ + ldr r3, [pc, #64] @ c6590 <__cxa_atexit@plt+0xb83dc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq c6570 <__cxa_atexit@plt+0xb83bc> │ │ │ │ + ldr r7, [pc, #48] @ c6594 <__cxa_atexit@plt+0xb83e0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r9, r7, #1 │ │ │ │ + mov r7, r8 │ │ │ │ + b c62cc <__cxa_atexit@plt+0xb8118> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ d06b8 <__cxa_atexit@plt+0xc2504> │ │ │ │ + ldr r7, [pc, #16] @ c6598 <__cxa_atexit@plt+0xb83e4> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - addseq sl, r2, #140, 8 @ 0x8c000000 │ │ │ │ - rsbseq r1, r7, #112, 20 @ 0x70000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + addseq r4, r3, #140 @ 0x8c │ │ │ │ + rsbseq r8, r7, #188, 24 @ 0xbc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc d0700 <__cxa_atexit@plt+0xc254c> │ │ │ │ - mov r0, #5 │ │ │ │ - bl f9510 <__cxa_atexit@plt+0xeb35c> │ │ │ │ - ldr r3, [pc, #48] @ d071c <__cxa_atexit@plt+0xc2568> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ c65bc <__cxa_atexit@plt+0xb8408> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r3, [r7, #4] │ │ │ │ - str r0, [r7, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ d0720 <__cxa_atexit@plt+0xc256c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ - bx r0 │ │ │ │ - addseq sl, r2, #36, 8 @ 0x24000000 │ │ │ │ - rsbseq r1, r7, #12, 20 @ 0xc000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b c62cc <__cxa_atexit@plt+0xb8118> │ │ │ │ + addseq r4, r3, #68 @ 0x44 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc d0768 <__cxa_atexit@plt+0xc25b4> │ │ │ │ - mov r0, #6 │ │ │ │ - bl f9510 <__cxa_atexit@plt+0xeb35c> │ │ │ │ - ldr r3, [pc, #48] @ d0784 <__cxa_atexit@plt+0xc25d0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r7, #4] │ │ │ │ - str r0, [r7, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ d0788 <__cxa_atexit@plt+0xc25d4> │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi c65f0 <__cxa_atexit@plt+0xb843c> │ │ │ │ + ldr r5, [pc, #32] @ c6600 <__cxa_atexit@plt+0xb844c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r7] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3c1f54 <__cxa_atexit@plt+0x3b3da0> │ │ │ │ + ldr r7, [pc, #12] @ c6604 <__cxa_atexit@plt+0xb8450> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - addseq sl, r2, #188, 6 @ 0xf0000002 │ │ │ │ - rsbseq r1, r7, #168, 18 @ 0x2a0000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi d07cc <__cxa_atexit@plt+0xc2618> │ │ │ │ - ldr r3, [pc, #40] @ d07d8 <__cxa_atexit@plt+0xc2624> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + rsbseq r8, r7, #124, 26 @ 0x1f00 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne c6638 <__cxa_atexit@plt+0xb8484> │ │ │ │ + ldr r3, [pc, #60] @ c6660 <__cxa_atexit@plt+0xb84ac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq c6654 <__cxa_atexit@plt+0xb84a0> │ │ │ │ + b c666c <__cxa_atexit@plt+0xb84b8> │ │ │ │ + ldr r3, [pc, #28] @ c665c <__cxa_atexit@plt+0xb84a8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq d07c4 <__cxa_atexit@plt+0xc2610> │ │ │ │ - b d07e4 <__cxa_atexit@plt+0xc2630> │ │ │ │ + beq c6654 <__cxa_atexit@plt+0xb84a0> │ │ │ │ + b c6b04 <__cxa_atexit@plt+0xb8950> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r0, asr #9 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq d084c <__cxa_atexit@plt+0xc2698> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne d0868 <__cxa_atexit@plt+0xc26b4> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r3, [r7, #-2] │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - add r5, r5, #4 │ │ │ │ - sub r3, r3, #3 │ │ │ │ - cmp r3, #3 │ │ │ │ - bhi d08e0 <__cxa_atexit@plt+0xc272c> │ │ │ │ - add r2, pc, #4 │ │ │ │ - ldr r3, [r2, r3, lsl #2] │ │ │ │ - add pc, r2, r3 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc d0950 <__cxa_atexit@plt+0xc279c> │ │ │ │ - mov r0, #3 │ │ │ │ - b d08f0 <__cxa_atexit@plt+0xc273c> │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r8, r6, #8 │ │ │ │ - cmp r7, r8 │ │ │ │ - bcc d0910 <__cxa_atexit@plt+0xc275c> │ │ │ │ - mov r0, #1 │ │ │ │ - b d0880 <__cxa_atexit@plt+0xc26cc> │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r8, r6, #8 │ │ │ │ - cmp r7, r8 │ │ │ │ - bcc d091c <__cxa_atexit@plt+0xc2768> │ │ │ │ - mov r0, #0 │ │ │ │ - bl f9510 <__cxa_atexit@plt+0xeb35c> │ │ │ │ - ldr r7, [pc, #244] @ d0980 <__cxa_atexit@plt+0xc27cc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r8, #3 │ │ │ │ - mov r6, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc d0938 <__cxa_atexit@plt+0xc2784> │ │ │ │ - mov r0, #5 │ │ │ │ - b d08f0 <__cxa_atexit@plt+0xc273c> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc d0944 <__cxa_atexit@plt+0xc2790> │ │ │ │ - mov r0, #6 │ │ │ │ - b d08f0 <__cxa_atexit@plt+0xc273c> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc d095c <__cxa_atexit@plt+0xc27a8> │ │ │ │ - mov r0, #4 │ │ │ │ - b d08f0 <__cxa_atexit@plt+0xc273c> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc d0968 <__cxa_atexit@plt+0xc27b4> │ │ │ │ - mov r0, #2 │ │ │ │ - bl f9510 <__cxa_atexit@plt+0xeb35c> │ │ │ │ - ldr r3, [pc, #144] @ d098c <__cxa_atexit@plt+0xc27d8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r7, #4] │ │ │ │ - str r0, [r7, #8] │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #112] @ d0988 <__cxa_atexit@plt+0xc27d4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b d0924 <__cxa_atexit@plt+0xc2770> │ │ │ │ - ldr r7, [pc, #96] @ d0984 <__cxa_atexit@plt+0xc27d0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #92] @ d099c <__cxa_atexit@plt+0xc27e8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b d0970 <__cxa_atexit@plt+0xc27bc> │ │ │ │ - ldr r7, [pc, #84] @ d09a0 <__cxa_atexit@plt+0xc27ec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b d0970 <__cxa_atexit@plt+0xc27bc> │ │ │ │ - ldr r7, [pc, #60] @ d0994 <__cxa_atexit@plt+0xc27e0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b d0970 <__cxa_atexit@plt+0xc27bc> │ │ │ │ - ldr r7, [pc, #52] @ d0998 <__cxa_atexit@plt+0xc27e4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b d0970 <__cxa_atexit@plt+0xc27bc> │ │ │ │ - ldr r7, [pc, #32] @ d0990 <__cxa_atexit@plt+0xc27dc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - addseq sl, r2, #132, 4 @ 0x40000008 │ │ │ │ - rsbseq r1, r7, #220, 14 @ 0x3700000 │ │ │ │ - rsbseq r1, r7, #236, 14 @ 0x3b00000 │ │ │ │ - addseq sl, r2, #20, 4 @ 0x40000001 │ │ │ │ - rsbseq r1, r7, #152, 14 @ 0x2600000 │ │ │ │ - rsbseq r1, r7, #180, 14 @ 0x2d00000 │ │ │ │ - rsbseq r1, r7, #172, 14 @ 0x2b00000 │ │ │ │ - rsbseq r1, r7, #212, 14 @ 0x3500000 │ │ │ │ - rsbseq r1, r7, #204, 14 @ 0x3300000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d09f4 <__cxa_atexit@plt+0xc2840> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc d09fc <__cxa_atexit@plt+0xc2848> │ │ │ │ - ldr r1, [pc, #64] @ d0a18 <__cxa_atexit@plt+0xc2864> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ d0a1c <__cxa_atexit@plt+0xc2868> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r1, r9} │ │ │ │ - sub r2, r6, #3 │ │ │ │ - stmdb r5, {r0, r2} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1ec4d34 <__cxa_atexit@plt+0x1eb6b80> │ │ │ │ - mov r6, r2 │ │ │ │ - b d0a04 <__cxa_atexit@plt+0xc2850> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ d0a14 <__cxa_atexit@plt+0xc2860> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - rsbseq r1, r7, #16, 14 @ 0x400000 │ │ │ │ - @ instruction: 0xfffffdbc │ │ │ │ - addseq r9, r2, #52, 24 @ 0x3400 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc d0a64 <__cxa_atexit@plt+0xc28b0> │ │ │ │ - mov r0, #0 │ │ │ │ - bl f96b0 <__cxa_atexit@plt+0xeb4fc> │ │ │ │ - ldr r3, [pc, #48] @ d0a80 <__cxa_atexit@plt+0xc28cc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r7, #4] │ │ │ │ - str r0, [r7, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ d0a84 <__cxa_atexit@plt+0xc28d0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ - bx r0 │ │ │ │ - addseq sl, r2, #192 @ 0xc0 │ │ │ │ - rsbseq r1, r7, #180, 12 @ 0xb400000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc d0acc <__cxa_atexit@plt+0xc2918> │ │ │ │ - mov r0, #1 │ │ │ │ - bl f96b0 <__cxa_atexit@plt+0xeb4fc> │ │ │ │ - ldr r3, [pc, #48] @ d0ae8 <__cxa_atexit@plt+0xc2934> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r7, #4] │ │ │ │ - str r0, [r7, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ d0aec <__cxa_atexit@plt+0xc2938> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ - bx r0 │ │ │ │ - addseq sl, r2, #88 @ 0x58 │ │ │ │ - rsbseq r1, r7, #80, 12 @ 0x5000000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi d0b30 <__cxa_atexit@plt+0xc297c> │ │ │ │ - ldr r3, [pc, #40] @ d0b3c <__cxa_atexit@plt+0xc2988> │ │ │ │ + bne c6694 <__cxa_atexit@plt+0xb84e0> │ │ │ │ + ldr r3, [pc, #60] @ c66bc <__cxa_atexit@plt+0xb8508> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq c66b0 <__cxa_atexit@plt+0xb84fc> │ │ │ │ + b c66c8 <__cxa_atexit@plt+0xb8514> │ │ │ │ + ldr r3, [pc, #28] @ c66b8 <__cxa_atexit@plt+0xb8504> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq d0b28 <__cxa_atexit@plt+0xc2974> │ │ │ │ - b d0b48 <__cxa_atexit@plt+0xc2994> │ │ │ │ + beq c66b0 <__cxa_atexit@plt+0xb84fc> │ │ │ │ + b c695c <__cxa_atexit@plt+0xb87a8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ + @ instruction: 0x000002bc │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - add r5, r5, #4 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne d0b74 <__cxa_atexit@plt+0xc29c0> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc d0ba4 <__cxa_atexit@plt+0xc29f0> │ │ │ │ - mov r0, #1 │ │ │ │ - b d0b84 <__cxa_atexit@plt+0xc29d0> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc d0bb0 <__cxa_atexit@plt+0xc29fc> │ │ │ │ - mov r0, #0 │ │ │ │ - bl f96b0 <__cxa_atexit@plt+0xeb4fc> │ │ │ │ - ldr r7, [pc, #60] @ d0bcc <__cxa_atexit@plt+0xc2a18> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne c6718 <__cxa_atexit@plt+0xb8564> │ │ │ │ + ldr r3, [pc, #236] @ c67c8 <__cxa_atexit@plt+0xb8614> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq c67ac <__cxa_atexit@plt+0xb85f8> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne c675c <__cxa_atexit@plt+0xb85a8> │ │ │ │ + ldr r3, [pc, #216] @ c67d4 <__cxa_atexit@plt+0xb8620> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq c67ac <__cxa_atexit@plt+0xb85f8> │ │ │ │ + ldr r7, [pc, #196] @ c67d8 <__cxa_atexit@plt+0xb8624> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b c67a0 <__cxa_atexit@plt+0xb85ec> │ │ │ │ + ldr r3, [pc, #148] @ c67b4 <__cxa_atexit@plt+0xb8600> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq c67ac <__cxa_atexit@plt+0xb85f8> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne c6780 <__cxa_atexit@plt+0xb85cc> │ │ │ │ + ldr r3, [pc, #128] @ c67c0 <__cxa_atexit@plt+0xb860c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq c67ac <__cxa_atexit@plt+0xb85f8> │ │ │ │ + ldr r7, [pc, #108] @ c67c4 <__cxa_atexit@plt+0xb8610> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b c67a0 <__cxa_atexit@plt+0xb85ec> │ │ │ │ + ldr r3, [pc, #104] @ c67cc <__cxa_atexit@plt+0xb8618> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq c67ac <__cxa_atexit@plt+0xb85f8> │ │ │ │ + ldr r7, [pc, #84] @ c67d0 <__cxa_atexit@plt+0xb861c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b c67a0 <__cxa_atexit@plt+0xb85ec> │ │ │ │ + ldr r3, [pc, #48] @ c67b8 <__cxa_atexit@plt+0xb8604> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq c67ac <__cxa_atexit@plt+0xb85f8> │ │ │ │ + ldr r7, [pc, #28] @ c67bc <__cxa_atexit@plt+0xb8608> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - str r7, [r8, #4] │ │ │ │ - str r0, [r8, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ d0bd4 <__cxa_atexit@plt+0xc2a20> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b d0bb8 <__cxa_atexit@plt+0xc2a04> │ │ │ │ - ldr r7, [pc, #24] @ d0bd0 <__cxa_atexit@plt+0xc2a1c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ - bx r0 │ │ │ │ - addseq r9, r2, #128, 30 @ 0x200 │ │ │ │ - rsbseq r1, r7, #104, 10 @ 0x1a000000 │ │ │ │ - rsbseq r1, r7, #120, 10 @ 0x1e000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d0c28 <__cxa_atexit@plt+0xc2a74> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc d0c30 <__cxa_atexit@plt+0xc2a7c> │ │ │ │ - ldr r1, [pc, #64] @ d0c4c <__cxa_atexit@plt+0xc2a98> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ d0c50 <__cxa_atexit@plt+0xc2a9c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r1, r9} │ │ │ │ - sub r2, r6, #3 │ │ │ │ - stmdb r5, {r0, r2} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1ec4d34 <__cxa_atexit@plt+0x1eb6b80> │ │ │ │ - mov r6, r2 │ │ │ │ - b d0c38 <__cxa_atexit@plt+0xc2a84> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ d0c48 <__cxa_atexit@plt+0xc2a94> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - rsbseq r1, r7, #232, 8 @ 0xe8000000 │ │ │ │ - @ instruction: 0xfffffeec │ │ │ │ - addseq r9, r2, #0, 20 │ │ │ │ - subseq pc, sp, #311296 @ 0x4c000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq pc, sp, #64, 18 @ 0x100000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq pc, sp, #1851392 @ 0x1c4000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq pc, sp, #2670592 @ 0x28c000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq pc, sp, #3489792 @ 0x354000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r2, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq pc, sp, #36864 @ 0x9000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r3, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq pc, sp, #249856 @ 0x3d000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r4, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - subseq pc, sp, #112, 20 @ 0x70000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r5, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - subseq pc, sp, #667648 @ 0xa3000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r6, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, ip, ror r1 │ │ │ │ + @ instruction: 0x000001b0 │ │ │ │ + addseq r4, r3, #52, 4 @ 0x40000003 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + addseq r4, r3, #128, 4 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + addseq r4, r3, #96, 4 │ │ │ │ + andeq r0, r0, r0, ror #2 │ │ │ │ + addseq r4, r3, #204, 4 @ 0xc000000c │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi d0da0 <__cxa_atexit@plt+0xc2bec> │ │ │ │ - ldr r3, [pc, #124] @ d0dc8 <__cxa_atexit@plt+0xc2c14> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne c6814 <__cxa_atexit@plt+0xb8660> │ │ │ │ + ldr r3, [pc, #88] @ c6850 <__cxa_atexit@plt+0xb869c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq d0d90 <__cxa_atexit@plt+0xc2bdc> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #8 │ │ │ │ - cmp r3, r9 │ │ │ │ - bcc d0db0 <__cxa_atexit@plt+0xc2bfc> │ │ │ │ - ldr r0, [r8, #3] │ │ │ │ - bl f9498 <__cxa_atexit@plt+0xeb2e4> │ │ │ │ - ldr r7, [pc, #88] @ d0dd0 <__cxa_atexit@plt+0xc2c1c> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq c6840 <__cxa_atexit@plt+0xb868c> │ │ │ │ + ldr r7, [pc, #68] @ c6854 <__cxa_atexit@plt+0xb86a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r9, #3 │ │ │ │ - mov r6, r9 │ │ │ │ + b c6834 <__cxa_atexit@plt+0xb8680> │ │ │ │ + ldr r3, [pc, #44] @ c6848 <__cxa_atexit@plt+0xb8694> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq c6840 <__cxa_atexit@plt+0xb868c> │ │ │ │ + ldr r7, [pc, #24] @ c684c <__cxa_atexit@plt+0xb8698> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ d0dcc <__cxa_atexit@plt+0xc2c18> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + addseq r4, r3, #168, 2 @ 0x2a │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + addseq r4, r3, #208, 2 @ 0x34 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ c6874 <__cxa_atexit@plt+0xb86c0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - rsbseq r1, r7, #240, 6 @ 0xc0000003 │ │ │ │ - addseq r9, r2, #140, 22 @ 0x23000 │ │ │ │ + addseq r4, r3, #120, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc d0e14 <__cxa_atexit@plt+0xc2c60> │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - bl f9498 <__cxa_atexit@plt+0xeb2e4> │ │ │ │ - ldr r7, [pc, #32] @ d0e20 <__cxa_atexit@plt+0xc2c6c> │ │ │ │ + ldr r7, [pc, #12] @ c6894 <__cxa_atexit@plt+0xb86e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - str r7, [r8, #4] │ │ │ │ - str r0, [r8, #8] │ │ │ │ + add r7, r7, #3 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - addseq r9, r2, #4, 22 @ 0x1000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d0e9c <__cxa_atexit@plt+0xc2ce8> │ │ │ │ - ldr r2, [pc, #100] @ d0ea4 <__cxa_atexit@plt+0xc2cf0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #92] @ d0ea8 <__cxa_atexit@plt+0xc2cf4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ + addseq r4, r3, #84, 2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne c68d0 <__cxa_atexit@plt+0xb871c> │ │ │ │ + ldr r3, [pc, #88] @ c690c <__cxa_atexit@plt+0xb8758> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq d0e80 <__cxa_atexit@plt+0xc2ccc> │ │ │ │ + beq c68fc <__cxa_atexit@plt+0xb8748> │ │ │ │ + ldr r7, [pc, #68] @ c6910 <__cxa_atexit@plt+0xb875c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b c68f0 <__cxa_atexit@plt+0xb873c> │ │ │ │ + ldr r3, [pc, #44] @ c6904 <__cxa_atexit@plt+0xb8750> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - cmp r7, #0 │ │ │ │ - beq d0e8c <__cxa_atexit@plt+0xc2cd8> │ │ │ │ - ldr r7, [pc, #56] @ d0eb0 <__cxa_atexit@plt+0xc2cfc> │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq c68fc <__cxa_atexit@plt+0xb8748> │ │ │ │ + ldr r7, [pc, #24] @ c6908 <__cxa_atexit@plt+0xb8754> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ d0eac <__cxa_atexit@plt+0xc2cf8> │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + addseq r4, r3, #228 @ 0xe4 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + addseq r4, r3, #12, 2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ c6930 <__cxa_atexit@plt+0xb877c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - addseq r9, r2, #104, 14 @ 0x1a00000 │ │ │ │ - addseq r9, r2, #156, 14 @ 0x2700000 │ │ │ │ - addseq r9, r2, #56, 14 @ 0xe00000 │ │ │ │ + addseq r4, r3, #180 @ 0xb4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ d0ee4 <__cxa_atexit@plt+0xc2d30> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #28] @ d0ee8 <__cxa_atexit@plt+0xc2d34> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add r7, r2, #2 │ │ │ │ + ldr r7, [pc, #12] @ c6950 <__cxa_atexit@plt+0xb879c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - cmp r1, #0 │ │ │ │ - addeq r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ - addseq r9, r2, #108, 14 @ 0x1b00000 │ │ │ │ - addseq r9, r2, #228, 12 @ 0xe400000 │ │ │ │ - rsbseq r1, r7, #176, 4 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d0f28 <__cxa_atexit@plt+0xc2d74> │ │ │ │ - ldr r2, [pc, #32] @ d0f30 <__cxa_atexit@plt+0xc2d7c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r7, [pc, #20] @ d0f34 <__cxa_atexit@plt+0xc2d80> │ │ │ │ + addseq r4, r3, #144 @ 0x90 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne c69ac <__cxa_atexit@plt+0xb87f8> │ │ │ │ + ldr r3, [pc, #156] @ c6a0c <__cxa_atexit@plt+0xb8858> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq c69fc <__cxa_atexit@plt+0xb8848> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne c69d0 <__cxa_atexit@plt+0xb881c> │ │ │ │ + ldr r3, [pc, #136] @ c6a18 <__cxa_atexit@plt+0xb8864> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq c69fc <__cxa_atexit@plt+0xb8848> │ │ │ │ + ldr r7, [pc, #116] @ c6a1c <__cxa_atexit@plt+0xb8868> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - addseq r9, r2, #172, 14 @ 0x2b00000 │ │ │ │ - rsbseq r1, r7, #92, 4 @ 0xc0000005 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #40] @ d0f74 <__cxa_atexit@plt+0xc2dc0> │ │ │ │ + b c69f0 <__cxa_atexit@plt+0xb883c> │ │ │ │ + ldr r3, [pc, #80] @ c6a04 <__cxa_atexit@plt+0xb8850> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq d0f6c <__cxa_atexit@plt+0xc2db8> │ │ │ │ - ldr r3, [pc, #24] @ d0f78 <__cxa_atexit@plt+0xc2dc4> │ │ │ │ + beq c69fc <__cxa_atexit@plt+0xb8848> │ │ │ │ + ldr r7, [pc, #60] @ c6a08 <__cxa_atexit@plt+0xb8854> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b c69f0 <__cxa_atexit@plt+0xb883c> │ │ │ │ + ldr r3, [pc, #56] @ c6a10 <__cxa_atexit@plt+0xb885c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3efb28 <__cxa_atexit@plt+0x3e1974> │ │ │ │ + tst r7, #3 │ │ │ │ + beq c69fc <__cxa_atexit@plt+0xb8848> │ │ │ │ + ldr r7, [pc, #36] @ c6a14 <__cxa_atexit@plt+0xb8860> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - rsbseq r1, r7, #24, 4 @ 0x80000001 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ d0f9c <__cxa_atexit@plt+0xc2de8> │ │ │ │ + andeq r0, r0, ip, lsr #2 │ │ │ │ + addseq r4, r3, #24 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + addseq r3, r3, #248, 30 @ 0x3e0 │ │ │ │ + andeq r0, r0, r0, lsl r1 │ │ │ │ + addseq r4, r3, #68 @ 0x44 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne c6a58 <__cxa_atexit@plt+0xb88a4> │ │ │ │ + ldr r3, [pc, #88] @ c6a94 <__cxa_atexit@plt+0xb88e0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ - b 3efb28 <__cxa_atexit@plt+0x3e1974> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - rsbseq r1, r7, #244, 2 @ 0x3d │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ d0fd0 <__cxa_atexit@plt+0xc2e1c> │ │ │ │ + tst r7, #3 │ │ │ │ + beq c6a84 <__cxa_atexit@plt+0xb88d0> │ │ │ │ + ldr r7, [pc, #68] @ c6a98 <__cxa_atexit@plt+0xb88e4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b c6a78 <__cxa_atexit@plt+0xb88c4> │ │ │ │ + ldr r3, [pc, #44] @ c6a8c <__cxa_atexit@plt+0xb88d8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #4]! │ │ │ │ - ldr r2, [pc, #20] @ d0fd4 <__cxa_atexit@plt+0xc2e20> │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - add sl, r2, #2 │ │ │ │ - mov r8, r7 │ │ │ │ - b 3efb30 <__cxa_atexit@plt+0x3e197c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - rsbseq r1, r7, #216, 2 @ 0x36 │ │ │ │ + tst r7, #3 │ │ │ │ + beq c6a84 <__cxa_atexit@plt+0xb88d0> │ │ │ │ + ldr r7, [pc, #24] @ c6a90 <__cxa_atexit@plt+0xb88dc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + addseq r3, r3, #112, 30 @ 0x1c0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + addseq r3, r3, #152, 30 @ 0x260 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc d1010 <__cxa_atexit@plt+0xc2e5c> │ │ │ │ - ldr r2, [pc, #32] @ d101c <__cxa_atexit@plt+0xc2e68> │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r7, [pc, #12] @ c6ab8 <__cxa_atexit@plt+0xb8904> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - @ instruction: 0xfffffe2c │ │ │ │ - rsbseq r1, r7, #124, 2 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + addseq r3, r3, #64, 30 @ 0x100 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d1074 <__cxa_atexit@plt+0xc2ec0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc d107c <__cxa_atexit@plt+0xc2ec8> │ │ │ │ - ldr r1, [pc, #64] @ d1098 <__cxa_atexit@plt+0xc2ee4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ d109c <__cxa_atexit@plt+0xc2ee8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r1, r9} │ │ │ │ - sub r2, r6, #3 │ │ │ │ - stmdb r5, {r0, r2} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1ec4d34 <__cxa_atexit@plt+0x1eb6b80> │ │ │ │ - mov r6, r2 │ │ │ │ - b d1084 <__cxa_atexit@plt+0xc2ed0> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ d1094 <__cxa_atexit@plt+0xc2ee0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - rsbseq r1, r7, #44, 2 │ │ │ │ - @ instruction: 0xfffffea0 │ │ │ │ - addseq r9, r2, #180, 10 @ 0x2d000000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r8, [pc, #4] @ d10bc <__cxa_atexit@plt+0xc2f08> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3efa00 <__cxa_atexit@plt+0x3e184c> │ │ │ │ - subseq r0, lr, #-1610612730 @ 0xa0000006 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r8 │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc d10fc <__cxa_atexit@plt+0xc2f48> │ │ │ │ - ldr r1, [pc, #44] @ d1118 <__cxa_atexit@plt+0xc2f64> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r2, {r1, r9} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - mov r9, r3 │ │ │ │ - b 3efdb8 <__cxa_atexit@plt+0x3e1c04> │ │ │ │ - ldr r7, [pc, #24] @ d111c <__cxa_atexit@plt+0xc2f68> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r2, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - mov r8, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ c6ad8 <__cxa_atexit@plt+0xb8924> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffbc │ │ │ │ - rsbseq r1, r7, #188 @ 0xbc │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi d1154 <__cxa_atexit@plt+0xc2fa0> │ │ │ │ - ldr r7, [pc, #36] @ d1164 <__cxa_atexit@plt+0xc2fb0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - ldr r7, [pc, #24] @ d1168 <__cxa_atexit@plt+0xc2fb4> │ │ │ │ + addseq r3, r3, #28, 30 @ 0x70 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ c6af8 <__cxa_atexit@plt+0xb8944> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #16] @ d116c <__cxa_atexit@plt+0xc2fb8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - addseq r9, r2, #124, 10 @ 0x1f000000 │ │ │ │ - rsbseq r1, r7, #128 @ 0x80 │ │ │ │ - rsbseq r1, r7, #84 @ 0x54 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #40] @ d11ac <__cxa_atexit@plt+0xc2ff8> │ │ │ │ + addseq r3, r3, #248, 28 @ 0xf80 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne c6b2c <__cxa_atexit@plt+0xb8978> │ │ │ │ + ldr r3, [pc, #60] @ c6b54 <__cxa_atexit@plt+0xb89a0> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq d11a4 <__cxa_atexit@plt+0xc2ff0> │ │ │ │ - ldr r3, [pc, #24] @ d11b0 <__cxa_atexit@plt+0xc2ffc> │ │ │ │ + beq c6b48 <__cxa_atexit@plt+0xb8994> │ │ │ │ + b c6b60 <__cxa_atexit@plt+0xb89ac> │ │ │ │ + ldr r3, [pc, #28] @ c6b50 <__cxa_atexit@plt+0xb899c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3efb28 <__cxa_atexit@plt+0x3e1974> │ │ │ │ + tst r7, #3 │ │ │ │ + beq c6b48 <__cxa_atexit@plt+0xb8994> │ │ │ │ + b c6df4 <__cxa_atexit@plt+0xb8c40> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - rsbseq r1, r7, #16 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ d11d4 <__cxa_atexit@plt+0xc3020> │ │ │ │ + @ instruction: 0x000002bc │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne c6bb0 <__cxa_atexit@plt+0xb89fc> │ │ │ │ + ldr r3, [pc, #236] @ c6c60 <__cxa_atexit@plt+0xb8aac> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ - b 3efb28 <__cxa_atexit@plt+0x3e1974> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - rsbseq r0, r7, #236, 30 @ 0x3b0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ d1208 <__cxa_atexit@plt+0xc3054> │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq c6c44 <__cxa_atexit@plt+0xb8a90> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne c6bf4 <__cxa_atexit@plt+0xb8a40> │ │ │ │ + ldr r3, [pc, #216] @ c6c6c <__cxa_atexit@plt+0xb8ab8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #24] @ d120c <__cxa_atexit@plt+0xc3058> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ - add sl, r2, #2 │ │ │ │ - mov r8, r7 │ │ │ │ - b 3efb30 <__cxa_atexit@plt+0x3e197c> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsbseq r0, r7, #164, 30 @ 0x290 │ │ │ │ - rsbseq r0, r7, #168, 30 @ 0x2a0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #156] @ d12c0 <__cxa_atexit@plt+0xc310c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq d1258 <__cxa_atexit@plt+0xc30a4> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq d1264 <__cxa_atexit@plt+0xc30b0> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r0, [r3, #8]! │ │ │ │ - ldr r7, [r5] │ │ │ │ - mov r5, r3 │ │ │ │ + beq c6c44 <__cxa_atexit@plt+0xb8a90> │ │ │ │ + ldr r7, [pc, #196] @ c6c70 <__cxa_atexit@plt+0xb8abc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b c6c38 <__cxa_atexit@plt+0xb8a84> │ │ │ │ + ldr r3, [pc, #148] @ c6c4c <__cxa_atexit@plt+0xb8a98> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq c6c44 <__cxa_atexit@plt+0xb8a90> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne c6c18 <__cxa_atexit@plt+0xb8a64> │ │ │ │ + ldr r3, [pc, #128] @ c6c58 <__cxa_atexit@plt+0xb8aa4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq c6c44 <__cxa_atexit@plt+0xb8a90> │ │ │ │ + ldr r7, [pc, #108] @ c6c5c <__cxa_atexit@plt+0xb8aa8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b c6c38 <__cxa_atexit@plt+0xb8a84> │ │ │ │ + ldr r3, [pc, #104] @ c6c64 <__cxa_atexit@plt+0xb8ab0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq c6c44 <__cxa_atexit@plt+0xb8a90> │ │ │ │ + ldr r7, [pc, #84] @ c6c68 <__cxa_atexit@plt+0xb8ab4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b c6c38 <__cxa_atexit@plt+0xb8a84> │ │ │ │ + ldr r3, [pc, #48] @ c6c50 <__cxa_atexit@plt+0xb8a9c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq c6c44 <__cxa_atexit@plt+0xb8a90> │ │ │ │ + ldr r7, [pc, #28] @ c6c54 <__cxa_atexit@plt+0xb8aa0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, r5 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r9, [r3, #4] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc d129c <__cxa_atexit@plt+0xc30e8> │ │ │ │ - ldr r2, [pc, #64] @ d12c8 <__cxa_atexit@plt+0xc3114> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r6, {r2, r9} │ │ │ │ - sub r8, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r9, r7 │ │ │ │ - b 3efdb8 <__cxa_atexit@plt+0x3e1c04> │ │ │ │ - ldr r2, [pc, #32] @ d12c4 <__cxa_atexit@plt+0xc3110> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r6, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, r7 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - rsbseq r0, r7, #28, 30 @ 0x70 │ │ │ │ - @ instruction: 0xfffffe20 │ │ │ │ - rsbseq r0, r7, #236, 28 @ 0xec0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - add r5, r5, #12 │ │ │ │ - cmp r2, #0 │ │ │ │ - beq d12f8 <__cxa_atexit@plt+0xc3144> │ │ │ │ - ldr r7, [r3, #4] │ │ │ │ - ldr r0, [r3, #12] │ │ │ │ - bx r0 │ │ │ │ - ldr r9, [r3, #8] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc d1328 <__cxa_atexit@plt+0xc3174> │ │ │ │ - ldr r2, [pc, #60] @ d1350 <__cxa_atexit@plt+0xc319c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r6, {r2, r9} │ │ │ │ - sub r8, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r9, r7 │ │ │ │ - b 3efdb8 <__cxa_atexit@plt+0x3e1c04> │ │ │ │ - ldr r2, [pc, #28] @ d134c <__cxa_atexit@plt+0xc3198> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r6, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, r7 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - rsbseq r0, r7, #144, 28 @ 0x900 │ │ │ │ - @ instruction: 0xfffffd94 │ │ │ │ - rsbseq r0, r7, #164, 28 @ 0xa40 │ │ │ │ + andeq r0, r0, ip, ror r1 │ │ │ │ + @ instruction: 0x000001b0 │ │ │ │ + addseq r3, r3, #184, 26 @ 0x2e00 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + addseq r3, r3, #4, 28 @ 0x40 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + addseq r3, r3, #228, 26 @ 0x3900 │ │ │ │ + andeq r0, r0, r0, ror #2 │ │ │ │ + addseq r3, r3, #80, 28 @ 0x500 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d13ac <__cxa_atexit@plt+0xc31f8> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d13a4 <__cxa_atexit@plt+0xc31f0> │ │ │ │ - ldr r3, [pc, #44] @ d13b4 <__cxa_atexit@plt+0xc3200> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne c6cac <__cxa_atexit@plt+0xb8af8> │ │ │ │ + ldr r3, [pc, #88] @ c6ce8 <__cxa_atexit@plt+0xb8b34> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d13b8 <__cxa_atexit@plt+0xc3204> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq c6cd8 <__cxa_atexit@plt+0xb8b24> │ │ │ │ + ldr r7, [pc, #68] @ c6cec <__cxa_atexit@plt+0xb8b38> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b c6ccc <__cxa_atexit@plt+0xb8b18> │ │ │ │ + ldr r3, [pc, #44] @ c6ce0 <__cxa_atexit@plt+0xb8b2c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq c6cd8 <__cxa_atexit@plt+0xb8b24> │ │ │ │ + ldr r7, [pc, #24] @ c6ce4 <__cxa_atexit@plt+0xb8b30> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r9, r2, #60, 4 @ 0xc0000003 │ │ │ │ - rsbseq r0, r7, #60, 28 @ 0x3c0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + addseq r3, r3, #44, 26 @ 0xb00 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + addseq r3, r3, #84, 26 @ 0x1500 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d141c <__cxa_atexit@plt+0xc3268> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d1404 <__cxa_atexit@plt+0xc3250> │ │ │ │ - ldr r7, [pc, #56] @ d1420 <__cxa_atexit@plt+0xc326c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d1424 <__cxa_atexit@plt+0xc3270> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d1428 <__cxa_atexit@plt+0xc3274> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ c6d0c <__cxa_atexit@plt+0xb8b58> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d142c <__cxa_atexit@plt+0xc3278> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d1430 <__cxa_atexit@plt+0xc327c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xfffffd90 │ │ │ │ - rsbseq r0, r7, #252, 26 @ 0x3f00 │ │ │ │ - addseq r9, r2, #204, 4 @ 0xc000000c │ │ │ │ - rsbseq r0, r7, #208, 26 @ 0x3400 │ │ │ │ - rsbseq r0, r7, #216, 26 @ 0x3600 │ │ │ │ + addseq r3, r3, #252, 24 @ 0xfc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #12] @ c6d2c <__cxa_atexit@plt+0xb8b78> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - rsbseq r0, r7, #224, 26 @ 0x3800 │ │ │ │ + addseq r3, r3, #216, 24 @ 0xd800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d14a4 <__cxa_atexit@plt+0xc32f0> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d149c <__cxa_atexit@plt+0xc32e8> │ │ │ │ - ldr r3, [pc, #44] @ d14ac <__cxa_atexit@plt+0xc32f8> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne c6d68 <__cxa_atexit@plt+0xb8bb4> │ │ │ │ + ldr r3, [pc, #88] @ c6da4 <__cxa_atexit@plt+0xb8bf0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d14b0 <__cxa_atexit@plt+0xc32fc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq c6d94 <__cxa_atexit@plt+0xb8be0> │ │ │ │ + ldr r7, [pc, #68] @ c6da8 <__cxa_atexit@plt+0xb8bf4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b c6d88 <__cxa_atexit@plt+0xb8bd4> │ │ │ │ + ldr r3, [pc, #44] @ c6d9c <__cxa_atexit@plt+0xb8be8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq c6d94 <__cxa_atexit@plt+0xb8be0> │ │ │ │ + ldr r7, [pc, #24] @ c6da0 <__cxa_atexit@plt+0xb8bec> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r9, r2, #68, 2 │ │ │ │ - rsbseq r0, r7, #120, 26 @ 0x1e00 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + addseq r3, r3, #104, 24 @ 0x6800 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + addseq r3, r3, #144, 24 @ 0x9000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d1514 <__cxa_atexit@plt+0xc3360> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d14fc <__cxa_atexit@plt+0xc3348> │ │ │ │ - ldr r7, [pc, #56] @ d1518 <__cxa_atexit@plt+0xc3364> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d151c <__cxa_atexit@plt+0xc3368> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d1520 <__cxa_atexit@plt+0xc336c> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ c6dc8 <__cxa_atexit@plt+0xb8c14> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d1524 <__cxa_atexit@plt+0xc3370> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d1528 <__cxa_atexit@plt+0xc3374> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xfffffc98 │ │ │ │ - rsbseq r0, r7, #56, 26 @ 0xe00 │ │ │ │ - addseq r9, r2, #212, 2 @ 0x35 │ │ │ │ - rsbseq r0, r7, #216, 24 @ 0xd800 │ │ │ │ - rsbseq r0, r7, #20, 26 @ 0x500 │ │ │ │ + addseq r3, r3, #56, 24 @ 0x3800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #12] @ c6de8 <__cxa_atexit@plt+0xb8c34> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - rsbseq r0, r7, #28, 26 @ 0x700 │ │ │ │ + addseq r3, r3, #20, 24 @ 0x1400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d159c <__cxa_atexit@plt+0xc33e8> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d1594 <__cxa_atexit@plt+0xc33e0> │ │ │ │ - ldr r3, [pc, #44] @ d15a4 <__cxa_atexit@plt+0xc33f0> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne c6e4c <__cxa_atexit@plt+0xb8c98> │ │ │ │ + ldr r3, [pc, #172] @ c6eb4 <__cxa_atexit@plt+0xb8d00> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d15a8 <__cxa_atexit@plt+0xc33f4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq c6ea4 <__cxa_atexit@plt+0xb8cf0> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne c6e78 <__cxa_atexit@plt+0xb8cc4> │ │ │ │ + ldr r3, [pc, #152] @ c6ec0 <__cxa_atexit@plt+0xb8d0c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq c6ea4 <__cxa_atexit@plt+0xb8cf0> │ │ │ │ + ldr r7, [pc, #132] @ c6ec4 <__cxa_atexit@plt+0xb8d10> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r3, [pc, #88] @ c6eac <__cxa_atexit@plt+0xb8cf8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq c6ea4 <__cxa_atexit@plt+0xb8cf0> │ │ │ │ + ldr r7, [pc, #68] @ c6eb0 <__cxa_atexit@plt+0xb8cfc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r9, r2, #76 @ 0x4c │ │ │ │ - rsbseq r0, r7, #180, 24 @ 0xb400 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d160c <__cxa_atexit@plt+0xc3458> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d15f4 <__cxa_atexit@plt+0xc3440> │ │ │ │ - ldr r7, [pc, #56] @ d1610 <__cxa_atexit@plt+0xc345c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d1614 <__cxa_atexit@plt+0xc3460> │ │ │ │ + ldr r3, [pc, #56] @ c6eb8 <__cxa_atexit@plt+0xb8d04> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d1618 <__cxa_atexit@plt+0xc3464> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq c6ea4 <__cxa_atexit@plt+0xb8cf0> │ │ │ │ + ldr r7, [pc, #36] @ c6ebc <__cxa_atexit@plt+0xb8d08> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d161c <__cxa_atexit@plt+0xc3468> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d1620 <__cxa_atexit@plt+0xc346c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xfffffba0 │ │ │ │ - rsbseq r0, r7, #116, 24 @ 0x7400 │ │ │ │ - addseq r9, r2, #220 @ 0xdc │ │ │ │ - rsbseq r0, r7, #224, 22 @ 0x38000 │ │ │ │ - rsbseq r0, r7, #80, 24 @ 0x5000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - rsbseq r0, r7, #88, 24 @ 0x5800 │ │ │ │ + andeq r0, r0, ip, lsr r1 │ │ │ │ + addseq r3, r3, #148, 22 @ 0x25000 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + addseq r3, r3, #108, 22 @ 0x1b000 │ │ │ │ + andeq r0, r0, r8, lsr #2 │ │ │ │ + addseq r3, r3, #200, 22 @ 0x32000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d1694 <__cxa_atexit@plt+0xc34e0> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d168c <__cxa_atexit@plt+0xc34d8> │ │ │ │ - ldr r3, [pc, #44] @ d169c <__cxa_atexit@plt+0xc34e8> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne c6f08 <__cxa_atexit@plt+0xb8d54> │ │ │ │ + ldr r3, [pc, #96] @ c6f44 <__cxa_atexit@plt+0xb8d90> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d16a0 <__cxa_atexit@plt+0xc34ec> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq c6f34 <__cxa_atexit@plt+0xb8d80> │ │ │ │ + ldr r7, [pc, #76] @ c6f48 <__cxa_atexit@plt+0xb8d94> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r8, r2, #84, 30 @ 0x150 │ │ │ │ - rsbseq r0, r7, #240, 22 @ 0x3c000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d1704 <__cxa_atexit@plt+0xc3550> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d16ec <__cxa_atexit@plt+0xc3538> │ │ │ │ - ldr r7, [pc, #56] @ d1708 <__cxa_atexit@plt+0xc3554> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d170c <__cxa_atexit@plt+0xc3558> │ │ │ │ + ldr r3, [pc, #44] @ c6f3c <__cxa_atexit@plt+0xb8d88> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d1710 <__cxa_atexit@plt+0xc355c> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq c6f34 <__cxa_atexit@plt+0xb8d80> │ │ │ │ + ldr r7, [pc, #24] @ c6f40 <__cxa_atexit@plt+0xb8d8c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d1714 <__cxa_atexit@plt+0xc3560> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d1718 <__cxa_atexit@plt+0xc3564> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xfffffaa8 │ │ │ │ - rsbseq r0, r7, #176, 22 @ 0x2c000 │ │ │ │ - addseq r8, r2, #228, 30 @ 0x390 │ │ │ │ - rsbseq r0, r7, #232, 20 @ 0xe8000 │ │ │ │ - rsbseq r0, r7, #140, 22 @ 0x23000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - rsbseq r0, r7, #148, 22 @ 0x25000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d178c <__cxa_atexit@plt+0xc35d8> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d1784 <__cxa_atexit@plt+0xc35d0> │ │ │ │ - ldr r3, [pc, #44] @ d1794 <__cxa_atexit@plt+0xc35e0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d1798 <__cxa_atexit@plt+0xc35e4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r8, r2, #92, 28 @ 0x5c0 │ │ │ │ - rsbseq r0, r7, #44, 22 @ 0xb000 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + addseq r3, r3, #220, 20 @ 0xdc000 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + addseq r3, r3, #12, 22 @ 0x3000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d17fc <__cxa_atexit@plt+0xc3648> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d17e4 <__cxa_atexit@plt+0xc3630> │ │ │ │ - ldr r7, [pc, #56] @ d1800 <__cxa_atexit@plt+0xc364c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d1804 <__cxa_atexit@plt+0xc3650> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d1808 <__cxa_atexit@plt+0xc3654> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ c6f68 <__cxa_atexit@plt+0xb8db4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d180c <__cxa_atexit@plt+0xc3658> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d1810 <__cxa_atexit@plt+0xc365c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xfffff9b0 │ │ │ │ - rsbseq r0, r7, #236, 20 @ 0xec000 │ │ │ │ - addseq r8, r2, #236, 28 @ 0xec0 │ │ │ │ - rsbseq r0, r7, #240, 18 @ 0x3c0000 │ │ │ │ - rsbseq r0, r7, #200, 20 @ 0xc8000 │ │ │ │ + addseq r3, r3, #172, 20 @ 0xac000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #12] @ c6f88 <__cxa_atexit@plt+0xb8dd4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - rsbseq r0, r7, #208, 20 @ 0xd0000 │ │ │ │ + addseq r3, r3, #136, 20 @ 0x88000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d1884 <__cxa_atexit@plt+0xc36d0> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d187c <__cxa_atexit@plt+0xc36c8> │ │ │ │ - ldr r3, [pc, #44] @ d188c <__cxa_atexit@plt+0xc36d8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d1890 <__cxa_atexit@plt+0xc36dc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ c6fa8 <__cxa_atexit@plt+0xb8df4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r8, r2, #100, 26 @ 0x1900 │ │ │ │ - rsbseq r0, r7, #104, 20 @ 0x68000 │ │ │ │ + addseq r3, r3, #100, 20 @ 0x64000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d18f4 <__cxa_atexit@plt+0xc3740> │ │ │ │ - add r7, pc, r7 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d18dc <__cxa_atexit@plt+0xc3728> │ │ │ │ - ldr r7, [pc, #56] @ d18f8 <__cxa_atexit@plt+0xc3744> │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c6ff0 <__cxa_atexit@plt+0xb8e3c> │ │ │ │ + ldr r7, [pc, #52] @ c7004 <__cxa_atexit@plt+0xb8e50> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d18fc <__cxa_atexit@plt+0xc3748> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d1900 <__cxa_atexit@plt+0xc374c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d1904 <__cxa_atexit@plt+0xc3750> │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq c6fe4 <__cxa_atexit@plt+0xb8e30> │ │ │ │ + mov r7, r8 │ │ │ │ + b c7014 <__cxa_atexit@plt+0xb8e60> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ c7008 <__cxa_atexit@plt+0xb8e54> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d1908 <__cxa_atexit@plt+0xc3754> │ │ │ │ - add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xfffff8b8 │ │ │ │ - rsbseq r0, r7, #40, 20 @ 0x28000 │ │ │ │ - addseq r8, r2, #244, 26 @ 0x3d00 │ │ │ │ - rsbseq r0, r7, #248, 16 @ 0xf80000 │ │ │ │ - rsbseq r0, r7, #4, 20 @ 0x4000 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsbseq r8, r7, #8, 12 @ 0x800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq c7084 <__cxa_atexit@plt+0xb8ed0> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne c7090 <__cxa_atexit@plt+0xb8edc> │ │ │ │ bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq r0, r7, #12, 20 @ 0xc000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d197c <__cxa_atexit@plt+0xc37c8> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d1974 <__cxa_atexit@plt+0xc37c0> │ │ │ │ - ldr r3, [pc, #44] @ d1984 <__cxa_atexit@plt+0xc37d0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d1988 <__cxa_atexit@plt+0xc37d4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + sub r7, r7, #3 │ │ │ │ + cmp r7, #10 │ │ │ │ + bhi c7124 <__cxa_atexit@plt+0xb8f70> │ │ │ │ + add r3, pc, #4 │ │ │ │ + ldr r7, [r3, r7, lsl #2] │ │ │ │ + add pc, r3, r7 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + ldr r7, [pc, #188] @ c713c <__cxa_atexit@plt+0xb8f88> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b c7098 <__cxa_atexit@plt+0xb8ee4> │ │ │ │ + ldr r7, [pc, #168] @ c7134 <__cxa_atexit@plt+0xb8f80> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b c7098 <__cxa_atexit@plt+0xb8ee4> │ │ │ │ + ldr r7, [pc, #152] @ c7130 <__cxa_atexit@plt+0xb8f7c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #160] @ c714c <__cxa_atexit@plt+0xb8f98> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b c7118 <__cxa_atexit@plt+0xb8f64> │ │ │ │ + ldr r7, [pc, #168] @ c7160 <__cxa_atexit@plt+0xb8fac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b c7118 <__cxa_atexit@plt+0xb8f64> │ │ │ │ + ldr r7, [pc, #128] @ c7144 <__cxa_atexit@plt+0xb8f90> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b c7098 <__cxa_atexit@plt+0xb8ee4> │ │ │ │ + ldr r7, [pc, #120] @ c7148 <__cxa_atexit@plt+0xb8f94> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b c7098 <__cxa_atexit@plt+0xb8ee4> │ │ │ │ + ldr r7, [pc, #124] @ c7158 <__cxa_atexit@plt+0xb8fa4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b c7118 <__cxa_atexit@plt+0xb8f64> │ │ │ │ + ldr r7, [pc, #88] @ c7140 <__cxa_atexit@plt+0xb8f8c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b c7098 <__cxa_atexit@plt+0xb8ee4> │ │ │ │ + ldr r7, [pc, #92] @ c7150 <__cxa_atexit@plt+0xb8f9c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b c7118 <__cxa_atexit@plt+0xb8f64> │ │ │ │ + ldr r7, [pc, #84] @ c7154 <__cxa_atexit@plt+0xb8fa0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b c7118 <__cxa_atexit@plt+0xb8f64> │ │ │ │ + ldr r7, [pc, #88] @ c7164 <__cxa_atexit@plt+0xb8fb0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b c7118 <__cxa_atexit@plt+0xb8f64> │ │ │ │ + ldr r7, [pc, #68] @ c715c <__cxa_atexit@plt+0xb8fa8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r8, r2, #108, 24 @ 0x6c00 │ │ │ │ - rsbseq r0, r7, #164, 18 @ 0x290000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d19ec <__cxa_atexit@plt+0xc3838> │ │ │ │ + ldr r7, [pc, #12] @ c7138 <__cxa_atexit@plt+0xb8f84> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ + b c7098 <__cxa_atexit@plt+0xb8ee4> │ │ │ │ + rsbseq r8, r7, #248, 4 @ 0x8000000f │ │ │ │ + rsbseq r8, r7, #52, 6 @ 0xd0000000 │ │ │ │ + rsbseq r8, r7, #196, 4 @ 0x4000000c │ │ │ │ + rsbseq r8, r7, #160, 6 @ 0x80000002 │ │ │ │ + rsbseq r8, r7, #104, 6 @ 0xa0000001 │ │ │ │ + rsbseq r8, r7, #188, 6 @ 0xf0000002 │ │ │ │ + rsbseq r8, r7, #224, 6 @ 0x80000003 │ │ │ │ + rsbseq r8, r7, #40, 8 @ 0x28000000 │ │ │ │ + rsbseq r8, r7, #16, 8 @ 0x10000000 │ │ │ │ + rsbseq r8, r7, #52, 8 @ 0x34000000 │ │ │ │ + rsbseq r8, r7, #136, 8 @ 0x88000000 │ │ │ │ + rsbseq r8, r7, #124, 8 @ 0x7c000000 │ │ │ │ + rsbseq r8, r7, #12, 10 @ 0x3000000 │ │ │ │ + rsbseq r8, r7, #232, 8 @ 0xe8000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi d19d4 <__cxa_atexit@plt+0xc3820> │ │ │ │ - ldr r7, [pc, #56] @ d19f0 <__cxa_atexit@plt+0xc383c> │ │ │ │ + bhi c71fc <__cxa_atexit@plt+0xb9048> │ │ │ │ + ldr r7, [pc, #164] @ c722c <__cxa_atexit@plt+0xb9078> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d19f4 <__cxa_atexit@plt+0xc3840> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d19f8 <__cxa_atexit@plt+0xc3844> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d19fc <__cxa_atexit@plt+0xc3848> │ │ │ │ + stmdb r5, {r7, r9} │ │ │ │ + ands r2, r8, #3 │ │ │ │ + beq c71e0 <__cxa_atexit@plt+0xb902c> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + cmp r2, #3 │ │ │ │ + beq c720c <__cxa_atexit@plt+0xb9058> │ │ │ │ + sub r2, r2, #1 │ │ │ │ + ldr r1, [pc, #132] @ c7230 <__cxa_atexit@plt+0xb907c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq c71f0 <__cxa_atexit@plt+0xb903c> │ │ │ │ + cmp r1, #3 │ │ │ │ + beq c721c <__cxa_atexit@plt+0xb9068> │ │ │ │ + sub r7, r1, #1 │ │ │ │ + ldr r3, [pc, #104] @ c7234 <__cxa_atexit@plt+0xb9080> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + cmp r2, r7 │ │ │ │ + addlt r3, r3, #4 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r3] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ c7238 <__cxa_atexit@plt+0xb9084> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d1a00 <__cxa_atexit@plt+0xc384c> │ │ │ │ - add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xfffff7c0 │ │ │ │ - rsbseq r0, r7, #100, 18 @ 0x190000 │ │ │ │ - addseq r8, r2, #252, 24 @ 0xfc00 │ │ │ │ - rsbseq r0, r7, #0, 16 │ │ │ │ - rsbseq r0, r7, #64, 18 @ 0x100000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ + bic r2, r8, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + b c71a4 <__cxa_atexit@plt+0xb8ff0> │ │ │ │ bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq r0, r7, #72, 18 @ 0x120000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d1a74 <__cxa_atexit@plt+0xc38c0> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d1a6c <__cxa_atexit@plt+0xc38b8> │ │ │ │ - ldr r3, [pc, #44] @ d1a7c <__cxa_atexit@plt+0xc38c8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d1a80 <__cxa_atexit@plt+0xc38cc> │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b c71c4 <__cxa_atexit@plt+0xb9010> │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + addseq r3, r3, #140, 8 @ 0x8c000000 │ │ │ │ + rsbseq r8, r7, #16, 8 @ 0x10000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq c72a0 <__cxa_atexit@plt+0xb90ec> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #92] @ c72c0 <__cxa_atexit@plt+0xb910c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq c7298 <__cxa_atexit@plt+0xb90e4> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq c72b0 <__cxa_atexit@plt+0xb90fc> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + ldr r2, [pc, #64] @ c72c4 <__cxa_atexit@plt+0xb9110> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ + cmp r3, r7 │ │ │ │ + addlt r2, r2, #4 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r2] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b c725c <__cxa_atexit@plt+0xb90a8> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b c727c <__cxa_atexit@plt+0xb90c8> │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + addseq r3, r3, #212, 6 @ 0x50000003 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq c7300 <__cxa_atexit@plt+0xb914c> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + ldr r2, [pc, #36] @ c7310 <__cxa_atexit@plt+0xb915c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + cmp r3, r7 │ │ │ │ + addlt r2, r2, #4 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r8, r2, #116, 22 @ 0x1d000 │ │ │ │ - rsbseq r0, r7, #224, 16 @ 0xe00000 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b c72e4 <__cxa_atexit@plt+0xb9130> │ │ │ │ + addseq r3, r3, #108, 6 @ 0xb0000001 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d1ae4 <__cxa_atexit@plt+0xc3930> │ │ │ │ - add r7, pc, r7 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d1acc <__cxa_atexit@plt+0xc3918> │ │ │ │ - ldr r7, [pc, #56] @ d1ae8 <__cxa_atexit@plt+0xc3934> │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c7358 <__cxa_atexit@plt+0xb91a4> │ │ │ │ + ldr r7, [pc, #52] @ c736c <__cxa_atexit@plt+0xb91b8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d1aec <__cxa_atexit@plt+0xc3938> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d1af0 <__cxa_atexit@plt+0xc393c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d1af4 <__cxa_atexit@plt+0xc3940> │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq c734c <__cxa_atexit@plt+0xb9198> │ │ │ │ + mov r7, r8 │ │ │ │ + b c737c <__cxa_atexit@plt+0xb91c8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ c7370 <__cxa_atexit@plt+0xb91bc> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d1af8 <__cxa_atexit@plt+0xc3944> │ │ │ │ - add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xfffff6c8 │ │ │ │ - rsbseq r0, r7, #160, 16 @ 0xa00000 │ │ │ │ - addseq r8, r2, #4, 24 @ 0x400 │ │ │ │ - rsbseq r0, r7, #8, 14 @ 0x200000 │ │ │ │ - rsbseq r0, r7, #124, 16 @ 0x7c0000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsbseq r8, r7, #184, 4 @ 0x8000000b │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq c73d8 <__cxa_atexit@plt+0xb9224> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #136] @ c7424 <__cxa_atexit@plt+0xb9270> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq c73d0 <__cxa_atexit@plt+0xb921c> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq c73e8 <__cxa_atexit@plt+0xb9234> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + cmp r3, r7 │ │ │ │ + bge c73fc <__cxa_atexit@plt+0xb9248> │ │ │ │ + ldr r7, [pc, #104] @ c742c <__cxa_atexit@plt+0xb9278> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - rsbseq r0, r7, #132, 16 @ 0x840000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d1b6c <__cxa_atexit@plt+0xc39b8> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d1b64 <__cxa_atexit@plt+0xc39b0> │ │ │ │ - ldr r3, [pc, #44] @ d1b74 <__cxa_atexit@plt+0xc39c0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d1b78 <__cxa_atexit@plt+0xc39c4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b c7394 <__cxa_atexit@plt+0xb91e0> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r3, r7 │ │ │ │ + blt c73bc <__cxa_atexit@plt+0xb9208> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bne c7414 <__cxa_atexit@plt+0xb9260> │ │ │ │ + ldr r7, [pc, #28] @ c7428 <__cxa_atexit@plt+0xb9274> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r8, r2, #124, 20 @ 0x7c000 │ │ │ │ - rsbseq r0, r7, #28, 16 @ 0x1c0000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d1bdc <__cxa_atexit@plt+0xc3a28> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d1bc4 <__cxa_atexit@plt+0xc3a10> │ │ │ │ - ldr r7, [pc, #56] @ d1be0 <__cxa_atexit@plt+0xc3a2c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d1be4 <__cxa_atexit@plt+0xc3a30> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d1be8 <__cxa_atexit@plt+0xc3a34> │ │ │ │ + ldr r7, [pc, #20] @ c7430 <__cxa_atexit@plt+0xb927c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d1bec <__cxa_atexit@plt+0xc3a38> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d1bf0 <__cxa_atexit@plt+0xc3a3c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xfffff5d0 │ │ │ │ - rsbseq r0, r7, #220, 14 @ 0x3700000 │ │ │ │ - addseq r8, r2, #12, 22 @ 0x3000 │ │ │ │ - rsbseq r0, r7, #16, 12 @ 0x1000000 │ │ │ │ - rsbseq r0, r7, #184, 14 @ 0x2e00000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + addseq r3, r3, #240, 8 @ 0xf0000000 │ │ │ │ + addseq r3, r3, #60, 10 @ 0xf000000 │ │ │ │ + addseq r3, r3, #232, 8 @ 0xe8000000 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq c746c <__cxa_atexit@plt+0xb92b8> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + cmp r3, r7 │ │ │ │ + bge c7480 <__cxa_atexit@plt+0xb92cc> │ │ │ │ + ldr r7, [pc, #76] @ c74ac <__cxa_atexit@plt+0xb92f8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - rsbseq r0, r7, #192, 14 @ 0x3000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d1c64 <__cxa_atexit@plt+0xc3ab0> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d1c5c <__cxa_atexit@plt+0xc3aa8> │ │ │ │ - ldr r3, [pc, #44] @ d1c6c <__cxa_atexit@plt+0xc3ab8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d1c70 <__cxa_atexit@plt+0xc3abc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r3, r7 │ │ │ │ + blt c7458 <__cxa_atexit@plt+0xb92a4> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bne c7498 <__cxa_atexit@plt+0xb92e4> │ │ │ │ + ldr r7, [pc, #24] @ c74a8 <__cxa_atexit@plt+0xb92f4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #16] @ c74b0 <__cxa_atexit@plt+0xb92fc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r8, r2, #132, 18 @ 0x210000 │ │ │ │ - rsbseq r0, r7, #88, 14 @ 0x1600000 │ │ │ │ + addseq r3, r3, #108, 8 @ 0x6c000000 │ │ │ │ + addseq r3, r3, #160, 8 @ 0xa0000000 │ │ │ │ + addseq r3, r3, #100, 8 @ 0x64000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d1cd4 <__cxa_atexit@plt+0xc3b20> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi d1cbc <__cxa_atexit@plt+0xc3b08> │ │ │ │ - ldr r7, [pc, #56] @ d1cd8 <__cxa_atexit@plt+0xc3b24> │ │ │ │ + bhi c752c <__cxa_atexit@plt+0xb9378> │ │ │ │ + ldr r7, [pc, #152] @ c756c <__cxa_atexit@plt+0xb93b8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d1cdc <__cxa_atexit@plt+0xc3b28> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d1ce0 <__cxa_atexit@plt+0xc3b2c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d1ce4 <__cxa_atexit@plt+0xc3b30> │ │ │ │ + str r7, [r3] │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq c751c <__cxa_atexit@plt+0xb9368> │ │ │ │ + cmp r7, #3 │ │ │ │ + beq c753c <__cxa_atexit@plt+0xb9388> │ │ │ │ + sub r7, r7, #1 │ │ │ │ + str r7, [r3] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc c754c <__cxa_atexit@plt+0xb9398> │ │ │ │ + ldr r3, [pc, #112] @ c7578 <__cxa_atexit@plt+0xb93c4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #64] @ c7574 <__cxa_atexit@plt+0xb93c0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d1ce8 <__cxa_atexit@plt+0xc3b34> │ │ │ │ - add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xfffff4d8 │ │ │ │ - rsbseq r0, r7, #24, 14 @ 0x600000 │ │ │ │ - addseq r8, r2, #20, 20 @ 0x14000 │ │ │ │ - rsbseq r0, r7, #24, 10 @ 0x6000000 │ │ │ │ - rsbseq r0, r7, #244, 12 @ 0xf400000 │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b c74ec <__cxa_atexit@plt+0xb9338> │ │ │ │ + ldr r6, [pc, #28] @ c7570 <__cxa_atexit@plt+0xb93bc> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r5, #8 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + rsbseq r8, r7, #232 @ 0xe8 │ │ │ │ + addseq r3, r3, #160, 2 @ 0x28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq r0, r7, #252, 12 @ 0xfc00000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d1d5c <__cxa_atexit@plt+0xc3ba8> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d1d54 <__cxa_atexit@plt+0xc3ba0> │ │ │ │ - ldr r3, [pc, #44] @ d1d64 <__cxa_atexit@plt+0xc3bb0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d1d68 <__cxa_atexit@plt+0xc3bb4> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #3 │ │ │ │ + beq c75c4 <__cxa_atexit@plt+0xb9410> │ │ │ │ + sub r7, r3, #1 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc c75d4 <__cxa_atexit@plt+0xb9420> │ │ │ │ + ldr r2, [pc, #68] @ c75f4 <__cxa_atexit@plt+0xb9440> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b c7594 <__cxa_atexit@plt+0xb93e0> │ │ │ │ + ldr r6, [pc, #20] @ c75f0 <__cxa_atexit@plt+0xb943c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + addseq r3, r3, #248 @ 0xf8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c7630 <__cxa_atexit@plt+0xb947c> │ │ │ │ + ldr r2, [pc, #40] @ c7648 <__cxa_atexit@plt+0xb9494> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r8, r2, #140, 16 @ 0x8c0000 │ │ │ │ - rsbseq r0, r7, #148, 12 @ 0x9400000 │ │ │ │ + ldr r3, [pc, #20] @ c764c <__cxa_atexit@plt+0xb9498> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r3, r3, #136 @ 0x88 │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d1dcc <__cxa_atexit@plt+0xc3c18> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi d1db4 <__cxa_atexit@plt+0xc3c00> │ │ │ │ - ldr r7, [pc, #56] @ d1dd0 <__cxa_atexit@plt+0xc3c1c> │ │ │ │ + bhi c76f4 <__cxa_atexit@plt+0xb9540> │ │ │ │ + ldr r7, [pc, #180] @ c7724 <__cxa_atexit@plt+0xb9570> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d1dd4 <__cxa_atexit@plt+0xc3c20> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d1dd8 <__cxa_atexit@plt+0xc3c24> │ │ │ │ + stmdb r5, {r7, r8} │ │ │ │ + ands r2, r9, #3 │ │ │ │ + beq c76c8 <__cxa_atexit@plt+0xb9514> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + cmp r2, #3 │ │ │ │ + beq c7704 <__cxa_atexit@plt+0xb9550> │ │ │ │ + sub r2, r2, #1 │ │ │ │ + ldr r1, [pc, #148] @ c7728 <__cxa_atexit@plt+0xb9574> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq c76d8 <__cxa_atexit@plt+0xb9524> │ │ │ │ + cmp r1, #3 │ │ │ │ + beq c7714 <__cxa_atexit@plt+0xb9560> │ │ │ │ + sub r7, r1, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + cmp r2, r7 │ │ │ │ + bge c76e4 <__cxa_atexit@plt+0xb9530> │ │ │ │ + ldr r7, [pc, #108] @ c772c <__cxa_atexit@plt+0xb9578> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d1ddc <__cxa_atexit@plt+0xc3c28> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d1de0 <__cxa_atexit@plt+0xc3c2c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xfffff3e0 │ │ │ │ - rsbseq r0, r7, #84, 12 @ 0x5400000 │ │ │ │ - addseq r8, r2, #28, 18 @ 0x70000 │ │ │ │ - rsbseq r0, r7, #32, 8 @ 0x20000000 │ │ │ │ - rsbseq r0, r7, #48, 12 @ 0x3000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - rsbseq r0, r7, #56, 12 @ 0x3800000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d1e54 <__cxa_atexit@plt+0xc3ca0> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d1e4c <__cxa_atexit@plt+0xc3c98> │ │ │ │ - ldr r3, [pc, #44] @ d1e5c <__cxa_atexit@plt+0xc3ca8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d1e60 <__cxa_atexit@plt+0xc3cac> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r8, r2, #148, 14 @ 0x2500000 │ │ │ │ - rsbseq r0, r7, #208, 10 @ 0x34000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d1ec4 <__cxa_atexit@plt+0xc3d10> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d1eac <__cxa_atexit@plt+0xc3cf8> │ │ │ │ - ldr r7, [pc, #56] @ d1ec8 <__cxa_atexit@plt+0xc3d14> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d1ecc <__cxa_atexit@plt+0xc3d18> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d1ed0 <__cxa_atexit@plt+0xc3d1c> │ │ │ │ + ldr r7, [pc, #72] @ c7734 <__cxa_atexit@plt+0xb9580> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d1ed4 <__cxa_atexit@plt+0xc3d20> │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ c7730 <__cxa_atexit@plt+0xb957c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d1ed8 <__cxa_atexit@plt+0xc3d24> │ │ │ │ - add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xfffff2e8 │ │ │ │ - rsbseq r0, r7, #144, 10 @ 0x24000000 │ │ │ │ - addseq r8, r2, #36, 16 @ 0x240000 │ │ │ │ - rsbseq r0, r7, #40, 6 @ 0xa0000000 │ │ │ │ - rsbseq r0, r7, #108, 10 @ 0x1b000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ + bic r2, r9, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + b c768c <__cxa_atexit@plt+0xb94d8> │ │ │ │ bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b c76ac <__cxa_atexit@plt+0xb94f8> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + andeq r0, r0, r8, asr #2 │ │ │ │ + addseq r2, r3, #144, 30 @ 0x240 │ │ │ │ + rsbseq r7, r7, #36, 30 @ 0x90 │ │ │ │ + addseq r2, r3, #228, 28 @ 0xe40 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq c77ac <__cxa_atexit@plt+0xb95f8> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #108] @ c77cc <__cxa_atexit@plt+0xb9618> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq c7794 <__cxa_atexit@plt+0xb95e0> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq c77bc <__cxa_atexit@plt+0xb9608> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + cmp r3, r7 │ │ │ │ + bge c779c <__cxa_atexit@plt+0xb95e8> │ │ │ │ + ldr r7, [pc, #68] @ c77d0 <__cxa_atexit@plt+0xb961c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rsbseq r0, r7, #116, 10 @ 0x1d000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d1f4c <__cxa_atexit@plt+0xc3d98> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d1f44 <__cxa_atexit@plt+0xc3d90> │ │ │ │ - ldr r3, [pc, #44] @ d1f54 <__cxa_atexit@plt+0xc3da0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d1f58 <__cxa_atexit@plt+0xc3da4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r8, r2, #156, 12 @ 0x9c00000 │ │ │ │ - rsbseq r0, r7, #12, 10 @ 0x3000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d1fbc <__cxa_atexit@plt+0xc3e08> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d1fa4 <__cxa_atexit@plt+0xc3df0> │ │ │ │ - ldr r7, [pc, #56] @ d1fc0 <__cxa_atexit@plt+0xc3e0c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d1fc4 <__cxa_atexit@plt+0xc3e10> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d1fc8 <__cxa_atexit@plt+0xc3e14> │ │ │ │ + ldr r7, [pc, #48] @ c77d4 <__cxa_atexit@plt+0xb9620> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d1fcc <__cxa_atexit@plt+0xc3e18> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d1fd0 <__cxa_atexit@plt+0xc3e1c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xfffff1f0 │ │ │ │ - rsbseq r0, r7, #204, 8 @ 0xcc000000 │ │ │ │ - addseq r8, r2, #44, 14 @ 0xb00000 │ │ │ │ - rsbseq r0, r7, #48, 4 │ │ │ │ - rsbseq r0, r7, #168, 8 @ 0xa8000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b c7758 <__cxa_atexit@plt+0xb95a4> │ │ │ │ bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b c7778 <__cxa_atexit@plt+0xb95c4> │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + addseq r2, r3, #196, 28 @ 0xc40 │ │ │ │ + addseq r2, r3, #44, 28 @ 0x2c0 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq c7818 <__cxa_atexit@plt+0xb9664> │ │ │ │ + sub r2, r2, #1 │ │ │ │ + ldr r1, [pc, #44] @ c7828 <__cxa_atexit@plt+0xb9674> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [pc, #40] @ c782c <__cxa_atexit@plt+0xb9678> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + cmp r3, r2 │ │ │ │ + addlt r7, r1, #1 │ │ │ │ bx r0 │ │ │ │ - rsbseq r0, r7, #176, 8 @ 0xb0000000 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r2, [r7, #-2] │ │ │ │ + b c77f4 <__cxa_atexit@plt+0xb9640> │ │ │ │ + addseq r2, r3, #84, 28 @ 0x540 │ │ │ │ + addseq r2, r3, #204, 26 @ 0x3300 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d2044 <__cxa_atexit@plt+0xc3e90> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d203c <__cxa_atexit@plt+0xc3e88> │ │ │ │ - ldr r3, [pc, #44] @ d204c <__cxa_atexit@plt+0xc3e98> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi c78cc <__cxa_atexit@plt+0xb9718> │ │ │ │ + ldr r3, [pc, #172] @ c78fc <__cxa_atexit@plt+0xb9748> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d2050 <__cxa_atexit@plt+0xc3e9c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-12]! │ │ │ │ + stmib r7, {r8, r9} │ │ │ │ + ands r3, r9, #3 │ │ │ │ + beq c78b0 <__cxa_atexit@plt+0xb96fc> │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + cmp r3, #3 │ │ │ │ + beq c78dc <__cxa_atexit@plt+0xb9728> │ │ │ │ + sub r2, r3, #1 │ │ │ │ + ldr r1, [pc, #132] @ c7900 <__cxa_atexit@plt+0xb974c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-16]! │ │ │ │ + str r2, [r3, #4] │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq c78c0 <__cxa_atexit@plt+0xb970c> │ │ │ │ + cmp r1, #3 │ │ │ │ + beq c78ec <__cxa_atexit@plt+0xb9738> │ │ │ │ + sub r3, r1, #1 │ │ │ │ + cmp r2, r3 │ │ │ │ + ldrge r7, [r5, #-4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r8, r2, #164, 10 @ 0x29000000 │ │ │ │ - rsbseq r0, r7, #72, 8 @ 0x48000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d20b4 <__cxa_atexit@plt+0xc3f00> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d209c <__cxa_atexit@plt+0xc3ee8> │ │ │ │ - ldr r7, [pc, #56] @ d20b8 <__cxa_atexit@plt+0xc3f04> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d20bc <__cxa_atexit@plt+0xc3f08> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d20c0 <__cxa_atexit@plt+0xc3f0c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d20c4 <__cxa_atexit@plt+0xc3f10> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ c7904 <__cxa_atexit@plt+0xb9750> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d20c8 <__cxa_atexit@plt+0xc3f14> │ │ │ │ - add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xfffff0f8 │ │ │ │ - rsbseq r0, r7, #8, 8 @ 0x8000000 │ │ │ │ - addseq r8, r2, #52, 12 @ 0x3400000 │ │ │ │ - rsbseq r0, r7, #56, 2 │ │ │ │ - rsbseq r0, r7, #228, 6 @ 0x90000003 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + bic r3, r9, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r2, [r3, #-2] │ │ │ │ + b c7874 <__cxa_atexit@plt+0xb96c0> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b c789c <__cxa_atexit@plt+0xb96e8> │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + rsbseq r7, r7, #80, 26 @ 0x1400 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq c7974 <__cxa_atexit@plt+0xb97c0> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #100] @ c7994 <__cxa_atexit@plt+0xb97e0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq c7968 <__cxa_atexit@plt+0xb97b4> │ │ │ │ + ldr r2, [r5] │ │ │ │ + cmp r1, #3 │ │ │ │ + beq c7984 <__cxa_atexit@plt+0xb97d0> │ │ │ │ + sub r7, r1, #1 │ │ │ │ + add r3, r5, #12 │ │ │ │ + cmp r2, r7 │ │ │ │ + ldrge r7, [r5, #8] │ │ │ │ + ldrlt r7, [r5, #4] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rsbseq r0, r7, #236, 6 @ 0xb0000003 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d213c <__cxa_atexit@plt+0xc3f88> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d2134 <__cxa_atexit@plt+0xc3f80> │ │ │ │ - ldr r3, [pc, #44] @ d2144 <__cxa_atexit@plt+0xc3f90> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d2148 <__cxa_atexit@plt+0xc3f94> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b c7928 <__cxa_atexit@plt+0xb9774> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b c7954 <__cxa_atexit@plt+0xb97a0> │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldmib r5, {r1, r3} │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + and r0, r7, #3 │ │ │ │ + cmp r0, #3 │ │ │ │ + beq c79d0 <__cxa_atexit@plt+0xb981c> │ │ │ │ + sub r7, r0, #1 │ │ │ │ + cmp r1, r7 │ │ │ │ + movlt r2, r3 │ │ │ │ + bic r7, r2, #3 │ │ │ │ + add r5, r5, #16 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r8, r2, #172, 8 @ 0xac000000 │ │ │ │ - rsbseq r0, r7, #132, 6 @ 0x10000002 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b c79b8 <__cxa_atexit@plt+0xb9804> │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d21ac <__cxa_atexit@plt+0xc3ff8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi d2194 <__cxa_atexit@plt+0xc3fe0> │ │ │ │ - ldr r7, [pc, #56] @ d21b0 <__cxa_atexit@plt+0xc3ffc> │ │ │ │ + bhi c7a84 <__cxa_atexit@plt+0xb98d0> │ │ │ │ + ldr r7, [pc, #180] @ c7ab4 <__cxa_atexit@plt+0xb9900> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d21b4 <__cxa_atexit@plt+0xc4000> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d21b8 <__cxa_atexit@plt+0xc4004> │ │ │ │ + stmdb r5, {r7, r9} │ │ │ │ + ands r2, r8, #3 │ │ │ │ + beq c7a58 <__cxa_atexit@plt+0xb98a4> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + cmp r2, #3 │ │ │ │ + beq c7a94 <__cxa_atexit@plt+0xb98e0> │ │ │ │ + sub r2, r2, #1 │ │ │ │ + ldr r1, [pc, #148] @ c7ab8 <__cxa_atexit@plt+0xb9904> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq c7a68 <__cxa_atexit@plt+0xb98b4> │ │ │ │ + cmp r1, #3 │ │ │ │ + beq c7aa4 <__cxa_atexit@plt+0xb98f0> │ │ │ │ + sub r7, r1, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + cmp r2, r7 │ │ │ │ + bge c7a74 <__cxa_atexit@plt+0xb98c0> │ │ │ │ + ldr r7, [pc, #108] @ c7abc <__cxa_atexit@plt+0xb9908> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d21bc <__cxa_atexit@plt+0xc4008> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d21c0 <__cxa_atexit@plt+0xc400c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xfffff000 │ │ │ │ - rsbseq r0, r7, #68, 6 @ 0x10000001 │ │ │ │ - addseq r8, r2, #60, 10 @ 0xf000000 │ │ │ │ - rsbseq r0, r7, #64 @ 0x40 │ │ │ │ - rsbseq r0, r7, #32, 6 @ 0x80000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - rsbseq r0, r7, #40, 6 @ 0xa0000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d2234 <__cxa_atexit@plt+0xc4080> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d222c <__cxa_atexit@plt+0xc4078> │ │ │ │ - ldr r3, [pc, #44] @ d223c <__cxa_atexit@plt+0xc4088> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d2240 <__cxa_atexit@plt+0xc408c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r8, r2, #180, 6 @ 0xd0000002 │ │ │ │ - rsbseq r0, r7, #192, 4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d22a4 <__cxa_atexit@plt+0xc40f0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d228c <__cxa_atexit@plt+0xc40d8> │ │ │ │ - ldr r7, [pc, #56] @ d22a8 <__cxa_atexit@plt+0xc40f4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d22ac <__cxa_atexit@plt+0xc40f8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d22b0 <__cxa_atexit@plt+0xc40fc> │ │ │ │ + ldr r7, [pc, #72] @ c7ac4 <__cxa_atexit@plt+0xb9910> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d22b4 <__cxa_atexit@plt+0xc4100> │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ c7ac0 <__cxa_atexit@plt+0xb990c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d22b8 <__cxa_atexit@plt+0xc4104> │ │ │ │ - add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffef08 │ │ │ │ - rsbseq r0, r7, #128, 4 │ │ │ │ - addseq r8, r2, #68, 8 @ 0x44000000 │ │ │ │ - rsbseq pc, r6, #72, 30 @ 0x120 │ │ │ │ - rsbseq r0, r7, #92, 4 @ 0xc0000005 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ + bic r2, r8, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + b c7a1c <__cxa_atexit@plt+0xb9868> │ │ │ │ bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b c7a3c <__cxa_atexit@plt+0xb9888> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + andeq r0, r0, r8, asr #2 │ │ │ │ + addseq r2, r3, #0, 24 │ │ │ │ + rsbseq r7, r7, #156, 22 @ 0x27000 │ │ │ │ + addseq r2, r3, #84, 22 @ 0x15000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq c7b3c <__cxa_atexit@plt+0xb9988> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #108] @ c7b5c <__cxa_atexit@plt+0xb99a8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq c7b24 <__cxa_atexit@plt+0xb9970> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq c7b4c <__cxa_atexit@plt+0xb9998> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + cmp r3, r7 │ │ │ │ + bge c7b2c <__cxa_atexit@plt+0xb9978> │ │ │ │ + ldr r7, [pc, #68] @ c7b60 <__cxa_atexit@plt+0xb99ac> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rsbseq r0, r7, #100, 4 @ 0x40000006 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d232c <__cxa_atexit@plt+0xc4178> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d2324 <__cxa_atexit@plt+0xc4170> │ │ │ │ - ldr r3, [pc, #44] @ d2334 <__cxa_atexit@plt+0xc4180> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d2338 <__cxa_atexit@plt+0xc4184> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #48] @ c7b64 <__cxa_atexit@plt+0xb99b0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r8, r2, #188, 4 @ 0xc000000b │ │ │ │ - rsbseq r0, r7, #252, 2 @ 0x3f │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b c7ae8 <__cxa_atexit@plt+0xb9934> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b c7b08 <__cxa_atexit@plt+0xb9954> │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + addseq r2, r3, #52, 22 @ 0xd000 │ │ │ │ + addseq r2, r3, #156, 20 @ 0x9c000 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq c7ba8 <__cxa_atexit@plt+0xb99f4> │ │ │ │ + sub r2, r2, #1 │ │ │ │ + ldr r1, [pc, #44] @ c7bb8 <__cxa_atexit@plt+0xb9a04> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [pc, #40] @ c7bbc <__cxa_atexit@plt+0xb9a08> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + cmp r3, r2 │ │ │ │ + addlt r7, r1, #1 │ │ │ │ + bx r0 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r2, [r7, #-2] │ │ │ │ + b c7b84 <__cxa_atexit@plt+0xb99d0> │ │ │ │ + addseq r2, r3, #196, 20 @ 0xc4000 │ │ │ │ + addseq r2, r3, #60, 20 @ 0x3c000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d239c <__cxa_atexit@plt+0xc41e8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi d2384 <__cxa_atexit@plt+0xc41d0> │ │ │ │ - ldr r7, [pc, #56] @ d23a0 <__cxa_atexit@plt+0xc41ec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d23a4 <__cxa_atexit@plt+0xc41f0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d23a8 <__cxa_atexit@plt+0xc41f4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d23ac <__cxa_atexit@plt+0xc41f8> │ │ │ │ + bhi c7c54 <__cxa_atexit@plt+0xb9aa0> │ │ │ │ + ldr r7, [pc, #164] @ c7c84 <__cxa_atexit@plt+0xb9ad0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d23b0 <__cxa_atexit@plt+0xc41fc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + stmdb r5, {r7, r8} │ │ │ │ + ands r2, r9, #3 │ │ │ │ + beq c7c38 <__cxa_atexit@plt+0xb9a84> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + cmp r2, #3 │ │ │ │ + beq c7c64 <__cxa_atexit@plt+0xb9ab0> │ │ │ │ + sub r2, r2, #1 │ │ │ │ + ldr r1, [pc, #132] @ c7c88 <__cxa_atexit@plt+0xb9ad4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq c7c48 <__cxa_atexit@plt+0xb9a94> │ │ │ │ + cmp r1, #3 │ │ │ │ + beq c7c74 <__cxa_atexit@plt+0xb9ac0> │ │ │ │ + sub r7, r1, #1 │ │ │ │ + ldr r3, [pc, #104] @ c7c8c <__cxa_atexit@plt+0xb9ad8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + cmp r2, r7 │ │ │ │ + addlt r3, r3, #4 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffee10 │ │ │ │ - rsbseq r0, r7, #188, 2 @ 0x2f │ │ │ │ - addseq r8, r2, #76, 6 @ 0x30000001 │ │ │ │ - rsbseq pc, r6, #80, 28 @ 0x500 │ │ │ │ - rsbseq r0, r7, #152, 2 @ 0x26 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - rsbseq r0, r7, #160, 2 @ 0x28 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d2424 <__cxa_atexit@plt+0xc4270> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d241c <__cxa_atexit@plt+0xc4268> │ │ │ │ - ldr r3, [pc, #44] @ d242c <__cxa_atexit@plt+0xc4278> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d2430 <__cxa_atexit@plt+0xc427c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r8, r2, #196, 2 @ 0x31 │ │ │ │ - rsbseq r0, r7, #56, 2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d2494 <__cxa_atexit@plt+0xc42e0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d247c <__cxa_atexit@plt+0xc42c8> │ │ │ │ - ldr r7, [pc, #56] @ d2498 <__cxa_atexit@plt+0xc42e4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d249c <__cxa_atexit@plt+0xc42e8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d24a0 <__cxa_atexit@plt+0xc42ec> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d24a4 <__cxa_atexit@plt+0xc42f0> │ │ │ │ + ldr r7, [pc, #52] @ c7c90 <__cxa_atexit@plt+0xb9adc> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d24a8 <__cxa_atexit@plt+0xc42f4> │ │ │ │ - add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffed18 │ │ │ │ - rsbseq r0, r7, #248 @ 0xf8 │ │ │ │ - addseq r8, r2, #84, 4 @ 0x40000005 │ │ │ │ - rsbseq pc, r6, #88, 26 @ 0x1600 │ │ │ │ - rsbseq r0, r7, #212 @ 0xd4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ + bic r2, r9, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + b c7bfc <__cxa_atexit@plt+0xb9a48> │ │ │ │ bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq r0, r7, #220 @ 0xdc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d251c <__cxa_atexit@plt+0xc4368> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d2514 <__cxa_atexit@plt+0xc4360> │ │ │ │ - ldr r3, [pc, #44] @ d2524 <__cxa_atexit@plt+0xc4370> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d2528 <__cxa_atexit@plt+0xc4374> │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b c7c1c <__cxa_atexit@plt+0xb9a68> │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + addseq r2, r3, #52, 20 @ 0x34000 │ │ │ │ + rsbseq r7, r7, #208, 18 @ 0x340000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq c7cf8 <__cxa_atexit@plt+0xb9b44> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #92] @ c7d18 <__cxa_atexit@plt+0xb9b64> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq c7cf0 <__cxa_atexit@plt+0xb9b3c> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq c7d08 <__cxa_atexit@plt+0xb9b54> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + ldr r2, [pc, #64] @ c7d1c <__cxa_atexit@plt+0xb9b68> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + cmp r3, r7 │ │ │ │ + addlt r2, r2, #4 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r8, r2, #204 @ 0xcc │ │ │ │ - rsbseq r0, r7, #116 @ 0x74 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d258c <__cxa_atexit@plt+0xc43d8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d2574 <__cxa_atexit@plt+0xc43c0> │ │ │ │ - ldr r7, [pc, #56] @ d2590 <__cxa_atexit@plt+0xc43dc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d2594 <__cxa_atexit@plt+0xc43e0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d2598 <__cxa_atexit@plt+0xc43e4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d259c <__cxa_atexit@plt+0xc43e8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d25a0 <__cxa_atexit@plt+0xc43ec> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b c7cb4 <__cxa_atexit@plt+0xb9b00> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b c7cd4 <__cxa_atexit@plt+0xb9b20> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffec20 │ │ │ │ - rsbseq r0, r7, #52 @ 0x34 │ │ │ │ - addseq r8, r2, #92, 2 │ │ │ │ - rsbseq pc, r6, #96, 24 @ 0x6000 │ │ │ │ - rsbseq r0, r7, #16 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + addseq r2, r3, #124, 18 @ 0x1f0000 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq c7d58 <__cxa_atexit@plt+0xb9ba4> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + ldr r2, [pc, #36] @ c7d68 <__cxa_atexit@plt+0xb9bb4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + cmp r3, r7 │ │ │ │ + addlt r2, r2, #4 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ - rsbseq r0, r7, #24 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b c7d3c <__cxa_atexit@plt+0xb9b88> │ │ │ │ + addseq r2, r3, #20, 18 @ 0x50000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d2614 <__cxa_atexit@plt+0xc4460> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d260c <__cxa_atexit@plt+0xc4458> │ │ │ │ - ldr r3, [pc, #44] @ d261c <__cxa_atexit@plt+0xc4468> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi c7e08 <__cxa_atexit@plt+0xb9c54> │ │ │ │ + ldr r3, [pc, #172] @ c7e38 <__cxa_atexit@plt+0xb9c84> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d2620 <__cxa_atexit@plt+0xc446c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-12]! │ │ │ │ + stmib r7, {r8, r9} │ │ │ │ + ands r3, r9, #3 │ │ │ │ + beq c7dec <__cxa_atexit@plt+0xb9c38> │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + cmp r3, #3 │ │ │ │ + beq c7e18 <__cxa_atexit@plt+0xb9c64> │ │ │ │ + sub r2, r3, #1 │ │ │ │ + ldr r1, [pc, #132] @ c7e3c <__cxa_atexit@plt+0xb9c88> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-16]! │ │ │ │ + str r2, [r3, #4] │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq c7dfc <__cxa_atexit@plt+0xb9c48> │ │ │ │ + cmp r1, #3 │ │ │ │ + beq c7e28 <__cxa_atexit@plt+0xb9c74> │ │ │ │ + sub r3, r1, #1 │ │ │ │ + cmp r2, r3 │ │ │ │ + ldrlt r7, [r5, #-4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r7, r2, #212, 30 @ 0x350 │ │ │ │ - rsbseq pc, r6, #176, 30 @ 0x2c0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d2684 <__cxa_atexit@plt+0xc44d0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d266c <__cxa_atexit@plt+0xc44b8> │ │ │ │ - ldr r7, [pc, #56] @ d2688 <__cxa_atexit@plt+0xc44d4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d268c <__cxa_atexit@plt+0xc44d8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d2690 <__cxa_atexit@plt+0xc44dc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d2694 <__cxa_atexit@plt+0xc44e0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ c7e40 <__cxa_atexit@plt+0xb9c8c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d2698 <__cxa_atexit@plt+0xc44e4> │ │ │ │ - add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffeb28 │ │ │ │ - rsbseq pc, r6, #112, 30 @ 0x1c0 │ │ │ │ - addseq r8, r2, #100 @ 0x64 │ │ │ │ - rsbseq pc, r6, #104, 22 @ 0x1a000 │ │ │ │ - rsbseq pc, r6, #76, 30 @ 0x130 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + bic r3, r9, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r2, [r3, #-2] │ │ │ │ + b c7db0 <__cxa_atexit@plt+0xb9bfc> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b c7dd8 <__cxa_atexit@plt+0xb9c24> │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + rsbseq r7, r7, #32, 16 @ 0x200000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq c7eb0 <__cxa_atexit@plt+0xb9cfc> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #100] @ c7ed0 <__cxa_atexit@plt+0xb9d1c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq c7ea4 <__cxa_atexit@plt+0xb9cf0> │ │ │ │ + ldr r2, [r5] │ │ │ │ + cmp r1, #3 │ │ │ │ + beq c7ec0 <__cxa_atexit@plt+0xb9d0c> │ │ │ │ + sub r7, r1, #1 │ │ │ │ + add r3, r5, #12 │ │ │ │ + cmp r2, r7 │ │ │ │ + ldrge r7, [r5, #4] │ │ │ │ + ldrlt r7, [r5, #8] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b c7e64 <__cxa_atexit@plt+0xb9cb0> │ │ │ │ bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b c7e90 <__cxa_atexit@plt+0xb9cdc> │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldmib r5, {r1, r3} │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + and r0, r7, #3 │ │ │ │ + cmp r0, #3 │ │ │ │ + beq c7f0c <__cxa_atexit@plt+0xb9d58> │ │ │ │ + sub r7, r0, #1 │ │ │ │ + cmp r1, r7 │ │ │ │ + movlt r3, r2 │ │ │ │ + bic r7, r3, #3 │ │ │ │ + add r5, r5, #16 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - rsbseq pc, r6, #84, 30 @ 0x150 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b c7ef4 <__cxa_atexit@plt+0xb9d40> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d270c <__cxa_atexit@plt+0xc4558> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d2704 <__cxa_atexit@plt+0xc4550> │ │ │ │ - ldr r3, [pc, #44] @ d2714 <__cxa_atexit@plt+0xc4560> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d2718 <__cxa_atexit@plt+0xc4564> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc c7f64 <__cxa_atexit@plt+0xb9db0> │ │ │ │ + ldr r3, [pc, #56] @ c7f7c <__cxa_atexit@plt+0xb9dc8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r2, [pc, #48] @ c7f80 <__cxa_atexit@plt+0xb9dcc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmib r7, {r2, r8} │ │ │ │ + str r3, [r7, #12] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #24] @ c7f84 <__cxa_atexit@plt+0xb9dd0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r7, r2, #220, 28 @ 0xdc0 │ │ │ │ - rsbseq pc, r6, #236, 28 @ 0xec0 │ │ │ │ + addseq r2, r3, #176, 12 @ 0xb000000 │ │ │ │ + addseq r2, r3, #188, 20 @ 0xbc000 │ │ │ │ + rsbseq r7, r7, #240, 12 @ 0xf000000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d277c <__cxa_atexit@plt+0xc45c8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi d2764 <__cxa_atexit@plt+0xc45b0> │ │ │ │ - ldr r7, [pc, #56] @ d2780 <__cxa_atexit@plt+0xc45cc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d2784 <__cxa_atexit@plt+0xc45d0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d2788 <__cxa_atexit@plt+0xc45d4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d278c <__cxa_atexit@plt+0xc45d8> │ │ │ │ + bhi c805c <__cxa_atexit@plt+0xb9ea8> │ │ │ │ + ldr r5, [r4, #812] @ 0x32c │ │ │ │ + ldr r2, [pc, #192] @ c806c <__cxa_atexit@plt+0xb9eb8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3] │ │ │ │ + ldr r5, [r5, #12] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + ldr r5, [r4, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r5, #4] │ │ │ │ + ldr r5, [r4, #812] @ 0x32c │ │ │ │ + ldr r3, [r4, #820] @ 0x334 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrd r0, [r5, #72] @ 0x48 │ │ │ │ + sub r6, r6, r3 │ │ │ │ + subs r0, r0, r6 │ │ │ │ + sbc r1, r1, #0 │ │ │ │ + strd r0, [r5, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r4, r0 │ │ │ │ + bl d0f8 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + ldr r7, [pc, #12] @ c8070 <__cxa_atexit@plt+0xb9ebc> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d2790 <__cxa_atexit@plt+0xc45dc> │ │ │ │ - add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffea30 │ │ │ │ - rsbseq pc, r6, #172, 28 @ 0xac0 │ │ │ │ - addseq r7, r2, #108, 30 @ 0x1b0 │ │ │ │ - rsbseq pc, r6, #112, 20 @ 0x70000 │ │ │ │ - rsbseq pc, r6, #136, 28 @ 0x880 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + rsbseq r7, r7, #252, 10 @ 0x3f000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq pc, r6, #144, 28 @ 0x900 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d2804 <__cxa_atexit@plt+0xc4650> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d27fc <__cxa_atexit@plt+0xc4648> │ │ │ │ - ldr r3, [pc, #44] @ d280c <__cxa_atexit@plt+0xc4658> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d2810 <__cxa_atexit@plt+0xc465c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #12] @ c8090 <__cxa_atexit@plt+0xb9edc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r7, r2, #228, 26 @ 0x3900 │ │ │ │ - rsbseq pc, r6, #40, 28 @ 0x280 │ │ │ │ + addseq r2, r3, #224, 10 @ 0x38000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d2874 <__cxa_atexit@plt+0xc46c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi d285c <__cxa_atexit@plt+0xc46a8> │ │ │ │ - ldr r7, [pc, #56] @ d2878 <__cxa_atexit@plt+0xc46c4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d287c <__cxa_atexit@plt+0xc46c8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d2880 <__cxa_atexit@plt+0xc46cc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d2884 <__cxa_atexit@plt+0xc46d0> │ │ │ │ + bhi c80cc <__cxa_atexit@plt+0xb9f18> │ │ │ │ + ldr r2, [pc, #40] @ c80dc <__cxa_atexit@plt+0xb9f28> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #36] @ c80e0 <__cxa_atexit@plt+0xb9f2c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r2, r2, #1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + ldr r7, [pc, #16] @ c80e4 <__cxa_atexit@plt+0xb9f30> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d2888 <__cxa_atexit@plt+0xc46d4> │ │ │ │ - add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffe938 │ │ │ │ - rsbseq pc, r6, #232, 26 @ 0x3a00 │ │ │ │ - addseq r7, r2, #116, 28 @ 0x740 │ │ │ │ - rsbseq pc, r6, #120, 18 @ 0x1e0000 │ │ │ │ - rsbseq pc, r6, #196, 26 @ 0x3100 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq pc, r6, #204, 26 @ 0x3300 │ │ │ │ + rsbseq r7, r7, #172, 10 @ 0x2b000000 │ │ │ │ + addseq r2, r3, #120, 10 @ 0x1e000000 │ │ │ │ + rsbseq r7, r7, #144, 10 @ 0x24000000 │ │ │ │ + rsbseq r7, r7, #20, 12 @ 0x1400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d28fc <__cxa_atexit@plt+0xc4748> │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi c8148 <__cxa_atexit@plt+0xb9f94> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ cmp r0, #0 │ │ │ │ - beq d28f4 <__cxa_atexit@plt+0xc4740> │ │ │ │ - ldr r3, [pc, #44] @ d2904 <__cxa_atexit@plt+0xc4750> │ │ │ │ + beq c8140 <__cxa_atexit@plt+0xb9f8c> │ │ │ │ + ldr r3, [pc, #52] @ c8150 <__cxa_atexit@plt+0xb9f9c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d2908 <__cxa_atexit@plt+0xc4754> │ │ │ │ + ldr r9, [pc, #48] @ c8154 <__cxa_atexit@plt+0xb9fa0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r2, [pc, #44] @ c8158 <__cxa_atexit@plt+0xb9fa4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, sl │ │ │ │ + b 3c20f4 <__cxa_atexit@plt+0x3b3f40> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r7, r2, #236, 24 @ 0xec00 │ │ │ │ - rsbseq pc, r6, #100, 26 @ 0x1900 │ │ │ │ + rsbseq r7, r7, #192, 10 @ 0x30000000 │ │ │ │ + rsbseq r7, r7, #204, 10 @ 0x33000000 │ │ │ │ + addseq r2, r3, #192, 8 @ 0xc0000000 │ │ │ │ + rsbseq r7, r7, #176, 10 @ 0x2c000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d296c <__cxa_atexit@plt+0xc47b8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d2954 <__cxa_atexit@plt+0xc47a0> │ │ │ │ - ldr r7, [pc, #56] @ d2970 <__cxa_atexit@plt+0xc47bc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d2974 <__cxa_atexit@plt+0xc47c0> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi c81dc <__cxa_atexit@plt+0xba028> │ │ │ │ + ldr r3, [pc, #124] @ c81fc <__cxa_atexit@plt+0xba048> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d2978 <__cxa_atexit@plt+0xc47c4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d297c <__cxa_atexit@plt+0xc47c8> │ │ │ │ + str r3, [r7] │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq c81a8 <__cxa_atexit@plt+0xb9ff4> │ │ │ │ + cmp r3, #1 │ │ │ │ + bne c81b8 <__cxa_atexit@plt+0xba004> │ │ │ │ + ldr r7, [pc, #104] @ c8204 <__cxa_atexit@plt+0xba050> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d2980 <__cxa_atexit@plt+0xc47cc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffe840 │ │ │ │ - rsbseq pc, r6, #36, 26 @ 0x900 │ │ │ │ - addseq r7, r2, #124, 26 @ 0x1f00 │ │ │ │ - rsbseq pc, r6, #128, 16 @ 0x800000 │ │ │ │ - rsbseq pc, r6, #0, 26 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [pc, #100] @ c8208 <__cxa_atexit@plt+0xba054> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - rsbseq pc, r6, #8, 26 @ 0x200 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d29f4 <__cxa_atexit@plt+0xc4840> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d29ec <__cxa_atexit@plt+0xc4838> │ │ │ │ - ldr r3, [pc, #44] @ d29fc <__cxa_atexit@plt+0xc4848> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d2a00 <__cxa_atexit@plt+0xc484c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + cmp r3, #3 │ │ │ │ + beq c81ec <__cxa_atexit@plt+0xba038> │ │ │ │ + sub r7, r3, #1 │ │ │ │ + ldr r3, [pc, #52] @ c8200 <__cxa_atexit@plt+0xba04c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r7, r3, r7, lsl #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #-4] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r7, r2, #244, 22 @ 0x3d000 │ │ │ │ - rsbseq pc, r6, #160, 24 @ 0xa000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d2a64 <__cxa_atexit@plt+0xc48b0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d2a4c <__cxa_atexit@plt+0xc4898> │ │ │ │ - ldr r7, [pc, #56] @ d2a68 <__cxa_atexit@plt+0xc48b4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d2a6c <__cxa_atexit@plt+0xc48b8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d2a70 <__cxa_atexit@plt+0xc48bc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d2a74 <__cxa_atexit@plt+0xc48c0> │ │ │ │ + ldr r7, [pc, #40] @ c820c <__cxa_atexit@plt+0xba058> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d2a78 <__cxa_atexit@plt+0xc48c4> │ │ │ │ - add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffe748 │ │ │ │ - rsbseq pc, r6, #96, 24 @ 0x6000 │ │ │ │ - addseq r7, r2, #132, 24 @ 0x8400 │ │ │ │ - rsbseq pc, r6, #136, 14 @ 0x2200000 │ │ │ │ - rsbseq pc, r6, #60, 24 @ 0x3c00 │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b c81c4 <__cxa_atexit@plt+0xba010> │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + addseq r2, r3, #68, 16 @ 0x440000 │ │ │ │ + rsbseq r7, r7, #124, 10 @ 0x1f000000 │ │ │ │ + rsbseq r7, r7, #116, 10 @ 0x1d000000 │ │ │ │ + rsbseq r7, r7, #68, 10 @ 0x11000000 │ │ │ │ + rsbseq r7, r7, #0, 10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne c8240 <__cxa_atexit@plt+0xba08c> │ │ │ │ + ldr r7, [pc, #72] @ c8278 <__cxa_atexit@plt+0xba0c4> │ │ │ │ + add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [pc, #64] @ c827c <__cxa_atexit@plt+0xba0c8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + cmp r3, #3 │ │ │ │ + beq c8264 <__cxa_atexit@plt+0xba0b0> │ │ │ │ + sub r7, r3, #1 │ │ │ │ + ldr r3, [pc, #32] @ c8274 <__cxa_atexit@plt+0xba0c0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r7, r3, r7, lsl #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #-4] │ │ │ │ bx r0 │ │ │ │ - rsbseq pc, r6, #68, 24 @ 0x4400 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b c824c <__cxa_atexit@plt+0xba098> │ │ │ │ + addseq r2, r3, #188, 14 @ 0x2f00000 │ │ │ │ + rsbseq r7, r7, #232, 8 @ 0xe8000000 │ │ │ │ + rsbseq r7, r7, #220, 8 @ 0xdc000000 │ │ │ │ + rsbseq r7, r7, #188, 8 @ 0xbc000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d2aec <__cxa_atexit@plt+0xc4938> │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi c82e0 <__cxa_atexit@plt+0xba12c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ cmp r0, #0 │ │ │ │ - beq d2ae4 <__cxa_atexit@plt+0xc4930> │ │ │ │ - ldr r3, [pc, #44] @ d2af4 <__cxa_atexit@plt+0xc4940> │ │ │ │ + beq c82d8 <__cxa_atexit@plt+0xba124> │ │ │ │ + ldr r3, [pc, #52] @ c82e8 <__cxa_atexit@plt+0xba134> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d2af8 <__cxa_atexit@plt+0xc4944> │ │ │ │ + ldr r9, [pc, #48] @ c82ec <__cxa_atexit@plt+0xba138> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r2, [pc, #44] @ c82f0 <__cxa_atexit@plt+0xba13c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, sl │ │ │ │ + b 3c20f4 <__cxa_atexit@plt+0x3b3f40> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r7, r2, #252, 20 @ 0xfc000 │ │ │ │ - rsbseq pc, r6, #220, 22 @ 0x37000 │ │ │ │ + rsbseq r7, r7, #40, 8 @ 0x28000000 │ │ │ │ + rsbseq r7, r7, #116, 8 @ 0x74000000 │ │ │ │ + addseq r2, r3, #40, 6 @ 0xa0000000 │ │ │ │ + rsbseq r7, r7, #88, 8 @ 0x58000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d2b5c <__cxa_atexit@plt+0xc49a8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d2b44 <__cxa_atexit@plt+0xc4990> │ │ │ │ - ldr r7, [pc, #56] @ d2b60 <__cxa_atexit@plt+0xc49ac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d2b64 <__cxa_atexit@plt+0xc49b0> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi c837c <__cxa_atexit@plt+0xba1c8> │ │ │ │ + ldr r3, [pc, #116] @ c838c <__cxa_atexit@plt+0xba1d8> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d2b68 <__cxa_atexit@plt+0xc49b4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d2b6c <__cxa_atexit@plt+0xc49b8> │ │ │ │ + str r3, [r7] │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq c834c <__cxa_atexit@plt+0xba198> │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r7, #13 │ │ │ │ + bne c835c <__cxa_atexit@plt+0xba1a8> │ │ │ │ + ldr r7, [pc, #84] @ c8394 <__cxa_atexit@plt+0xba1e0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d2b70 <__cxa_atexit@plt+0xc49bc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffe650 │ │ │ │ - rsbseq pc, r6, #156, 22 @ 0x27000 │ │ │ │ - addseq r7, r2, #140, 22 @ 0x23000 │ │ │ │ - rsbseq pc, r6, #144, 12 @ 0x9000000 │ │ │ │ - rsbseq pc, r6, #120, 22 @ 0x1e000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [pc, #80] @ c8398 <__cxa_atexit@plt+0xba1e4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - rsbseq pc, r6, #128, 22 @ 0x20000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d2be4 <__cxa_atexit@plt+0xc4a30> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d2bdc <__cxa_atexit@plt+0xc4a28> │ │ │ │ - ldr r3, [pc, #44] @ d2bec <__cxa_atexit@plt+0xc4a38> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d2bf0 <__cxa_atexit@plt+0xc4a3c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + cmp r3, #3 │ │ │ │ + addeq r3, r7, #1 │ │ │ │ + lsl r7, r3, #2 │ │ │ │ + ldr r3, [pc, #32] @ c8390 <__cxa_atexit@plt+0xba1dc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r7, r3] │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r7, r2, #4, 20 @ 0x4000 │ │ │ │ - rsbseq pc, r6, #24, 22 @ 0x6000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d2c54 <__cxa_atexit@plt+0xc4aa0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d2c3c <__cxa_atexit@plt+0xc4a88> │ │ │ │ - ldr r7, [pc, #56] @ d2c58 <__cxa_atexit@plt+0xc4aa4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d2c5c <__cxa_atexit@plt+0xc4aa8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d2c60 <__cxa_atexit@plt+0xc4aac> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d2c64 <__cxa_atexit@plt+0xc4ab0> │ │ │ │ + ldr r7, [pc, #24] @ c839c <__cxa_atexit@plt+0xba1e8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d2c68 <__cxa_atexit@plt+0xc4ab4> │ │ │ │ - add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffe558 │ │ │ │ - rsbseq pc, r6, #216, 20 @ 0xd8000 │ │ │ │ - addseq r7, r2, #148, 20 @ 0x94000 │ │ │ │ - rsbseq pc, r6, #152, 10 @ 0x26000000 │ │ │ │ - rsbseq pc, r6, #180, 20 @ 0xb4000 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + addseq r2, r3, #160, 12 @ 0xa000000 │ │ │ │ + rsbseq r7, r7, #24, 8 @ 0x18000000 │ │ │ │ + rsbseq r7, r7, #16, 8 @ 0x10000000 │ │ │ │ + rsbseq r7, r7, #228, 6 @ 0x90000003 │ │ │ │ + rsbseq r7, r7, #176, 6 @ 0xc0000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #13 │ │ │ │ + bne c83d8 <__cxa_atexit@plt+0xba224> │ │ │ │ + ldr r7, [pc, #56] @ c8400 <__cxa_atexit@plt+0xba24c> │ │ │ │ + add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [pc, #48] @ c8404 <__cxa_atexit@plt+0xba250> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #3 │ │ │ │ + addeq r7, r3, #1 │ │ │ │ + lsl r7, r7, #2 │ │ │ │ + ldr r3, [pc, #12] @ c83fc <__cxa_atexit@plt+0xba248> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r7, r3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - rsbseq pc, r6, #188, 20 @ 0xbc000 │ │ │ │ + addseq r2, r3, #32, 12 @ 0x2000000 │ │ │ │ + rsbseq r7, r7, #144, 6 @ 0x40000002 │ │ │ │ + rsbseq r7, r7, #132, 6 @ 0x10000002 │ │ │ │ + rsbseq r7, r7, #96, 6 @ 0x80000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ + sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ - bhi d2cdc <__cxa_atexit@plt+0xc4b28> │ │ │ │ + bhi c8464 <__cxa_atexit@plt+0xba2b0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ cmp r0, #0 │ │ │ │ - beq d2cd4 <__cxa_atexit@plt+0xc4b20> │ │ │ │ - ldr r3, [pc, #44] @ d2ce4 <__cxa_atexit@plt+0xc4b30> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d2ce8 <__cxa_atexit@plt+0xc4b34> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + beq c845c <__cxa_atexit@plt+0xba2a8> │ │ │ │ + ldr sl, [pc, #48] @ c846c <__cxa_atexit@plt+0xba2b8> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r3, [pc, #44] @ c8470 <__cxa_atexit@plt+0xba2bc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ + mov r8, #0 │ │ │ │ + mov r9, #13 │ │ │ │ + b 3c1e94 <__cxa_atexit@plt+0x3b3ce0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r7, r2, #12, 18 @ 0x30000 │ │ │ │ - rsbseq pc, r6, #84, 20 @ 0x54000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d2d4c <__cxa_atexit@plt+0xc4b98> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d2d34 <__cxa_atexit@plt+0xc4b80> │ │ │ │ - ldr r7, [pc, #56] @ d2d50 <__cxa_atexit@plt+0xc4b9c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d2d54 <__cxa_atexit@plt+0xc4ba0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d2d58 <__cxa_atexit@plt+0xc4ba4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d2d5c <__cxa_atexit@plt+0xc4ba8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d2d60 <__cxa_atexit@plt+0xc4bac> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffe460 │ │ │ │ - rsbseq pc, r6, #20, 20 @ 0x14000 │ │ │ │ - addseq r7, r2, #156, 18 @ 0x270000 │ │ │ │ - rsbseq pc, r6, #160, 8 @ 0xa0000000 │ │ │ │ - rsbseq pc, r6, #240, 18 @ 0x3c0000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq pc, r6, #248, 18 @ 0x3e0000 │ │ │ │ + rsbseq r7, r7, #52, 6 @ 0xd0000000 │ │ │ │ + addseq r2, r3, #168, 2 @ 0x2a │ │ │ │ + rsbseq r7, r7, #8, 6 @ 0x20000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d2dd4 <__cxa_atexit@plt+0xc4c20> │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi c84d0 <__cxa_atexit@plt+0xba31c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ cmp r0, #0 │ │ │ │ - beq d2dcc <__cxa_atexit@plt+0xc4c18> │ │ │ │ - ldr r3, [pc, #44] @ d2ddc <__cxa_atexit@plt+0xc4c28> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d2de0 <__cxa_atexit@plt+0xc4c2c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + beq c84c8 <__cxa_atexit@plt+0xba314> │ │ │ │ + ldr r8, [pc, #48] @ c84d8 <__cxa_atexit@plt+0xba324> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #44] @ c84dc <__cxa_atexit@plt+0xba328> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r3, [pc, #40] @ c84e0 <__cxa_atexit@plt+0xba32c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ + mov r5, sl │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r7, r2, #20, 16 @ 0x140000 │ │ │ │ - rsbseq pc, r6, #144, 18 @ 0x240000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d2e44 <__cxa_atexit@plt+0xc4c90> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ + subseq r4, lr, #46137344 @ 0x2c00000 │ │ │ │ + rsbseq r7, r7, #212, 4 @ 0x4000000d │ │ │ │ + addseq r2, r3, #52, 2 │ │ │ │ + rsbseq r7, r7, #168, 4 @ 0x8000000a │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, r1, lsl r0 │ │ │ │ + ldr sl, [pc, #12] @ c8504 <__cxa_atexit@plt+0xba350> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + mov r8, #0 │ │ │ │ + b 3c1e94 <__cxa_atexit@plt+0x3b3ce0> │ │ │ │ + rsbseq r7, r7, #156, 4 @ 0xc0000009 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi d2e2c <__cxa_atexit@plt+0xc4c78> │ │ │ │ - ldr r7, [pc, #56] @ d2e48 <__cxa_atexit@plt+0xc4c94> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d2e4c <__cxa_atexit@plt+0xc4c98> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d2e50 <__cxa_atexit@plt+0xc4c9c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d2e54 <__cxa_atexit@plt+0xc4ca0> │ │ │ │ + bhi c8564 <__cxa_atexit@plt+0xba3b0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c856c <__cxa_atexit@plt+0xba3b8> │ │ │ │ + ldr r5, [pc, #76] @ c8588 <__cxa_atexit@plt+0xba3d4> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r1, [pc, #72] @ c858c <__cxa_atexit@plt+0xba3d8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #68] @ c8590 <__cxa_atexit@plt+0xba3dc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r5, [r3] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r2 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + mov r6, r9 │ │ │ │ + b c8574 <__cxa_atexit@plt+0xba3c0> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ c8584 <__cxa_atexit@plt+0xba3d0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d2e58 <__cxa_atexit@plt+0xc4ca4> │ │ │ │ - add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffe368 │ │ │ │ - rsbseq pc, r6, #80, 18 @ 0x140000 │ │ │ │ - addseq r7, r2, #164, 16 @ 0xa40000 │ │ │ │ - rsbseq pc, r6, #168, 6 @ 0xa0000002 │ │ │ │ - rsbseq pc, r6, #44, 18 @ 0xb0000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq pc, r6, #52, 18 @ 0xd0000 │ │ │ │ + rsbseq r7, r7, #56, 4 @ 0x80000003 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0xffffffa8 │ │ │ │ + subseq r4, lr, #1325400064 @ 0x4f000000 │ │ │ │ + rsbseq r7, r7, #8, 4 @ 0x80000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d2ecc <__cxa_atexit@plt+0xc4d18> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d2ec4 <__cxa_atexit@plt+0xc4d10> │ │ │ │ - ldr r3, [pc, #44] @ d2ed4 <__cxa_atexit@plt+0xc4d20> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ c85b8 <__cxa_atexit@plt+0xba404> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d2ed8 <__cxa_atexit@plt+0xc4d24> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r7, r2, #28, 14 @ 0x700000 │ │ │ │ - rsbseq pc, r6, #204, 16 @ 0xcc0000 │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3c20f4 <__cxa_atexit@plt+0x3b3f40> │ │ │ │ + rsbseq r7, r7, #52, 2 │ │ │ │ + rsbseq r7, r7, #236, 2 @ 0x3b │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d2f3c <__cxa_atexit@plt+0xc4d88> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r9, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c8648 <__cxa_atexit@plt+0xba494> │ │ │ │ + ldr r7, [pc, #152] @ c8680 <__cxa_atexit@plt+0xba4cc> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d2f24 <__cxa_atexit@plt+0xc4d70> │ │ │ │ - ldr r7, [pc, #56] @ d2f40 <__cxa_atexit@plt+0xc4d8c> │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq c8638 <__cxa_atexit@plt+0xba484> │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc c8660 <__cxa_atexit@plt+0xba4ac> │ │ │ │ + ldr r7, [pc, #124] @ c868c <__cxa_atexit@plt+0xba4d8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d2f44 <__cxa_atexit@plt+0xc4d90> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d2f48 <__cxa_atexit@plt+0xc4d94> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d2f4c <__cxa_atexit@plt+0xc4d98> │ │ │ │ + ldr r1, [pc, #120] @ c8690 <__cxa_atexit@plt+0xba4dc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #116] @ c8694 <__cxa_atexit@plt+0xba4e0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r3, [r9, #8] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r2 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r6, r9 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #56] @ c8688 <__cxa_atexit@plt+0xba4d4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d2f50 <__cxa_atexit@plt+0xc4d9c> │ │ │ │ - add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffe270 │ │ │ │ - rsbseq pc, r6, #140, 16 @ 0x8c0000 │ │ │ │ - addseq r7, r2, #172, 14 @ 0x2b00000 │ │ │ │ - rsbseq pc, r6, #176, 4 │ │ │ │ - rsbseq pc, r6, #104, 16 @ 0x680000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq pc, r6, #112, 16 @ 0x700000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d2fc4 <__cxa_atexit@plt+0xc4e10> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d2fbc <__cxa_atexit@plt+0xc4e08> │ │ │ │ - ldr r3, [pc, #44] @ d2fcc <__cxa_atexit@plt+0xc4e18> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d2fd0 <__cxa_atexit@plt+0xc4e1c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #28] @ c8684 <__cxa_atexit@plt+0xba4d0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r7, r2, #36, 12 @ 0x2400000 │ │ │ │ - rsbseq pc, r6, #8, 16 @ 0x80000 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + rsbseq r7, r7, #76, 2 │ │ │ │ + rsbseq r7, r7, #116, 2 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + @ instruction: 0xfffffed4 │ │ │ │ + subseq r4, lr, #-335544319 @ 0xec000001 │ │ │ │ + rsbseq r7, r7, #20, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d3034 <__cxa_atexit@plt+0xc4e80> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d301c <__cxa_atexit@plt+0xc4e68> │ │ │ │ - ldr r7, [pc, #56] @ d3038 <__cxa_atexit@plt+0xc4e84> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d303c <__cxa_atexit@plt+0xc4e88> │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c86f0 <__cxa_atexit@plt+0xba53c> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc c86f8 <__cxa_atexit@plt+0xba544> │ │ │ │ + ldr r2, [pc, #76] @ c8718 <__cxa_atexit@plt+0xba564> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ c871c <__cxa_atexit@plt+0xba568> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [pc, #68] @ c8720 <__cxa_atexit@plt+0xba56c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d3040 <__cxa_atexit@plt+0xc4e8c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d3044 <__cxa_atexit@plt+0xc4e90> │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + mov r6, r9 │ │ │ │ + b c8700 <__cxa_atexit@plt+0xba54c> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r7, [pc, #8] @ c8714 <__cxa_atexit@plt+0xba560> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d3048 <__cxa_atexit@plt+0xc4e94> │ │ │ │ - add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffe178 │ │ │ │ - rsbseq pc, r6, #200, 14 @ 0x3200000 │ │ │ │ - addseq r7, r2, #180, 12 @ 0xb400000 │ │ │ │ - rsbseq pc, r6, #184, 2 @ 0x2e │ │ │ │ - rsbseq pc, r6, #164, 14 @ 0x2900000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq pc, r6, #172, 14 @ 0x2b00000 │ │ │ │ + rsbseq r7, r7, #168 @ 0xa8 │ │ │ │ + @ instruction: 0xfffffed0 │ │ │ │ + @ instruction: 0xfffffe18 │ │ │ │ + subseq r4, lr, #-268435445 @ 0xf000000b │ │ │ │ + rsbseq r7, r7, #132 @ 0x84 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d30bc <__cxa_atexit@plt+0xc4f08> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d30b4 <__cxa_atexit@plt+0xc4f00> │ │ │ │ - ldr r3, [pc, #44] @ d30c4 <__cxa_atexit@plt+0xc4f10> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d30c8 <__cxa_atexit@plt+0xc4f14> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r9, r6 │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi c87d8 <__cxa_atexit@plt+0xba624> │ │ │ │ + ldr r6, [pc, #188] @ c8808 <__cxa_atexit@plt+0xba654> │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq c8780 <__cxa_atexit@plt+0xba5cc> │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + cmp r3, #14 │ │ │ │ + bcs c8794 <__cxa_atexit@plt+0xba5e0> │ │ │ │ + lsl r7, r3, #2 │ │ │ │ + ldr r6, [pc, #160] @ c8810 <__cxa_atexit@plt+0xba65c> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + ldr r7, [r7, r6] │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r9 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r7, r2, #44, 10 @ 0xb000000 │ │ │ │ - rsbseq pc, r6, #68, 14 @ 0x1100000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d312c <__cxa_atexit@plt+0xc4f78> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d3114 <__cxa_atexit@plt+0xc4f60> │ │ │ │ - ldr r7, [pc, #56] @ d3130 <__cxa_atexit@plt+0xc4f7c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c87ec <__cxa_atexit@plt+0xba638> │ │ │ │ + ldr r5, [pc, #108] @ c8818 <__cxa_atexit@plt+0xba664> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r1, [pc, #104] @ c881c <__cxa_atexit@plt+0xba668> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #100] @ c8820 <__cxa_atexit@plt+0xba66c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r5, [r7] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r3, [r9, #8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r2 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + ldr r7, [pc, #52] @ c8814 <__cxa_atexit@plt+0xba660> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d3134 <__cxa_atexit@plt+0xc4f80> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d3138 <__cxa_atexit@plt+0xc4f84> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d313c <__cxa_atexit@plt+0xc4f88> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ c880c <__cxa_atexit@plt+0xba658> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d3140 <__cxa_atexit@plt+0xc4f8c> │ │ │ │ - add r8, pc, r8 │ │ │ │ + mov r2, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffe080 │ │ │ │ - rsbseq pc, r6, #4, 14 @ 0x100000 │ │ │ │ - addseq r7, r2, #188, 10 @ 0x2f000000 │ │ │ │ - rsbseq pc, r6, #192 @ 0xc0 │ │ │ │ - rsbseq pc, r6, #224, 12 @ 0xe000000 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + rsbseq r6, r7, #192, 30 @ 0x300 │ │ │ │ + addseq r2, r3, #160, 4 │ │ │ │ + rsbseq r6, r7, #236, 30 @ 0x3b0 │ │ │ │ + @ instruction: 0xfffffdf0 │ │ │ │ + @ instruction: 0xfffffd38 │ │ │ │ + subseq r4, lr, #-1073741769 @ 0xc0000037 │ │ │ │ + rsbseq r6, r7, #136, 30 @ 0x220 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + cmp r8, #14 │ │ │ │ + bcs c885c <__cxa_atexit@plt+0xba6a8> │ │ │ │ + lsl r7, r8, #2 │ │ │ │ + ldr r6, [pc, #124] @ c88c8 <__cxa_atexit@plt+0xba714> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + ldr r7, [r7, r6] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - rsbseq pc, r6, #232, 12 @ 0xe800000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d31b4 <__cxa_atexit@plt+0xc5000> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d31ac <__cxa_atexit@plt+0xc4ff8> │ │ │ │ - ldr r3, [pc, #44] @ d31bc <__cxa_atexit@plt+0xc5008> │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c88a0 <__cxa_atexit@plt+0xba6ec> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc c88a8 <__cxa_atexit@plt+0xba6f4> │ │ │ │ + ldr r2, [pc, #80] @ c88cc <__cxa_atexit@plt+0xba718> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #76] @ c88d0 <__cxa_atexit@plt+0xba71c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [pc, #72] @ c88d4 <__cxa_atexit@plt+0xba720> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d31c0 <__cxa_atexit@plt+0xc500c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r7, r2, #52, 8 @ 0x34000000 │ │ │ │ - rsbseq pc, r6, #128, 12 @ 0x8000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d3224 <__cxa_atexit@plt+0xc5070> │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + mov r6, r9 │ │ │ │ + b c88b0 <__cxa_atexit@plt+0xba6fc> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r7, [pc, #8] @ c88c4 <__cxa_atexit@plt+0xba710> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + rsbseq r6, r7, #248, 28 @ 0xf80 │ │ │ │ + addseq r2, r3, #196, 2 @ 0x31 │ │ │ │ + @ instruction: 0xfffffd20 │ │ │ │ + @ instruction: 0xfffffc68 │ │ │ │ + subseq r4, lr, #-1073741821 @ 0xc0000003 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d320c <__cxa_atexit@plt+0xc5058> │ │ │ │ - ldr r7, [pc, #56] @ d3228 <__cxa_atexit@plt+0xc5074> │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c8974 <__cxa_atexit@plt+0xba7c0> │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + ldr r2, [pc, #156] @ c899c <__cxa_atexit@plt+0xba7e8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + cmp r7, #13 │ │ │ │ + bne c891c <__cxa_atexit@plt+0xba768> │ │ │ │ + ldr r7, [pc, #144] @ c89a4 <__cxa_atexit@plt+0xba7f0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ + add r8, r7, #1 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc c8980 <__cxa_atexit@plt+0xba7cc> │ │ │ │ + ldr r7, [pc, #112] @ c89a8 <__cxa_atexit@plt+0xba7f4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d322c <__cxa_atexit@plt+0xc5078> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d3230 <__cxa_atexit@plt+0xc507c> │ │ │ │ + ldr r2, [pc, #108] @ c89ac <__cxa_atexit@plt+0xba7f8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #100] @ c89b0 <__cxa_atexit@plt+0xba7fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d3234 <__cxa_atexit@plt+0xc5080> │ │ │ │ + str r8, [r6, #8] │ │ │ │ + mov r1, r6 │ │ │ │ + str r2, [r1, #12]! │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r7, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + str r6, [r6, #32] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ c89a0 <__cxa_atexit@plt+0xba7ec> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d3238 <__cxa_atexit@plt+0xc5084> │ │ │ │ - add r8, pc, r8 │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffdf88 │ │ │ │ - rsbseq pc, r6, #64, 12 @ 0x4000000 │ │ │ │ - addseq r7, r2, #196, 8 @ 0xc4000000 │ │ │ │ - rsbseq lr, r6, #200, 30 @ 0x320 │ │ │ │ - rsbseq pc, r6, #28, 12 @ 0x1c00000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq pc, r6, #36, 12 @ 0x2400000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d32ac <__cxa_atexit@plt+0xc50f8> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d32a4 <__cxa_atexit@plt+0xc50f0> │ │ │ │ - ldr r3, [pc, #44] @ d32b4 <__cxa_atexit@plt+0xc5100> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d32b8 <__cxa_atexit@plt+0xc5104> │ │ │ │ + addseq r1, r3, #212, 24 @ 0xd400 │ │ │ │ + rsbseq r6, r7, #76, 28 @ 0x4c0 │ │ │ │ + addseq r1, r3, #220, 24 @ 0xdc00 │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + addseq r1, r3, #144, 24 @ 0x9000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c89f4 <__cxa_atexit@plt+0xba840> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + ldr r2, [pc, #36] @ c89fc <__cxa_atexit@plt+0xba848> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + lsl r7, r7, #2 │ │ │ │ + ldr r5, [pc, #24] @ c8a00 <__cxa_atexit@plt+0xba84c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r7, [r7, r5] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r7, r2, #60, 6 @ 0xf0000000 │ │ │ │ - rsbseq pc, r6, #188, 10 @ 0x2f000000 │ │ │ │ + addseq r1, r3, #252, 22 @ 0x3f000 │ │ │ │ + addseq r2, r3, #40 @ 0x28 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d331c <__cxa_atexit@plt+0xc5168> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d3304 <__cxa_atexit@plt+0xc5150> │ │ │ │ - ldr r7, [pc, #56] @ d3320 <__cxa_atexit@plt+0xc516c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d3324 <__cxa_atexit@plt+0xc5170> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc c8a64 <__cxa_atexit@plt+0xba8b0> │ │ │ │ + ldr r3, [pc, #80] @ c8a7c <__cxa_atexit@plt+0xba8c8> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d3328 <__cxa_atexit@plt+0xc5174> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d332c <__cxa_atexit@plt+0xc5178> │ │ │ │ + ldr r2, [pc, #76] @ c8a80 <__cxa_atexit@plt+0xba8cc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ c8a84 <__cxa_atexit@plt+0xba8d0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r2, [r7, #4]! │ │ │ │ + str r8, [r7, #8] │ │ │ │ + mov r2, r7 │ │ │ │ + str r3, [r2, #12]! │ │ │ │ + str r8, [r7, #20] │ │ │ │ + add lr, r7, #24 │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ c8a88 <__cxa_atexit@plt+0xba8d4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d3330 <__cxa_atexit@plt+0xc517c> │ │ │ │ - add r8, pc, r8 │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffde90 │ │ │ │ - rsbseq pc, r6, #124, 10 @ 0x1f000000 │ │ │ │ - addseq r7, r2, #204, 6 @ 0x30000003 │ │ │ │ - rsbseq lr, r6, #208, 28 @ 0xd00 │ │ │ │ - rsbseq pc, r6, #88, 10 @ 0x16000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq pc, r6, #96, 10 @ 0x18000000 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + @ instruction: 0xfffffea8 │ │ │ │ + addseq r1, r3, #160, 22 @ 0x28000 │ │ │ │ + rsbseq r6, r7, #104, 26 @ 0x1a00 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d33a4 <__cxa_atexit@plt+0xc51f0> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d339c <__cxa_atexit@plt+0xc51e8> │ │ │ │ - ldr r3, [pc, #44] @ d33ac <__cxa_atexit@plt+0xc51f8> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi c8af0 <__cxa_atexit@plt+0xba93c> │ │ │ │ + ldr r3, [pc, #216] @ c8b84 <__cxa_atexit@plt+0xba9d0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d33b0 <__cxa_atexit@plt+0xc51fc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r3, [r7] │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq c8ae0 <__cxa_atexit@plt+0xba92c> │ │ │ │ + cmp r3, #3 │ │ │ │ + beq c8b00 <__cxa_atexit@plt+0xba94c> │ │ │ │ + sub r8, r3, #1 │ │ │ │ + cmp r8, #13 │ │ │ │ + ble c8b14 <__cxa_atexit@plt+0xba960> │ │ │ │ + ldr r7, [pc, #184] @ c8b8c <__cxa_atexit@plt+0xba9d8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r7, r2, #68, 4 @ 0x40000004 │ │ │ │ - rsbseq pc, r6, #248, 8 @ 0xf8000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d3414 <__cxa_atexit@plt+0xc5260> │ │ │ │ + ldr r7, [pc, #152] @ c8b90 <__cxa_atexit@plt+0xba9dc> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d33fc <__cxa_atexit@plt+0xc5248> │ │ │ │ - ldr r7, [pc, #56] @ d3418 <__cxa_atexit@plt+0xc5264> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r8, [r7, #-2] │ │ │ │ + cmp r8, #13 │ │ │ │ + bgt c8acc <__cxa_atexit@plt+0xba918> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc c8b68 <__cxa_atexit@plt+0xba9b4> │ │ │ │ + ldr r7, [pc, #104] @ c8b94 <__cxa_atexit@plt+0xba9e0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d341c <__cxa_atexit@plt+0xc5268> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d3420 <__cxa_atexit@plt+0xc526c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d3424 <__cxa_atexit@plt+0xc5270> │ │ │ │ + ldr r2, [pc, #100] @ c8b98 <__cxa_atexit@plt+0xba9e4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #96] @ c8b9c <__cxa_atexit@plt+0xba9e8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + mov r2, r6 │ │ │ │ + str r7, [r2, #12]! │ │ │ │ + str r8, [r6, #20] │ │ │ │ + add lr, r6, #24 │ │ │ │ + stm lr, {r1, r2, r6} │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ c8b88 <__cxa_atexit@plt+0xba9d4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d3428 <__cxa_atexit@plt+0xc5274> │ │ │ │ - add r8, pc, r8 │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffdd98 │ │ │ │ - rsbseq pc, r6, #184, 8 @ 0xb8000000 │ │ │ │ - addseq r7, r2, #212, 4 @ 0x4000000d │ │ │ │ - rsbseq lr, r6, #216, 26 @ 0x3600 │ │ │ │ - rsbseq pc, r6, #148, 8 @ 0x94000000 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + rsbseq r6, r7, #100, 24 @ 0x6400 │ │ │ │ + addseq r1, r3, #28, 22 @ 0x7000 │ │ │ │ + rsbseq r6, r7, #224, 24 @ 0xe000 │ │ │ │ + @ instruction: 0xfffffe8c │ │ │ │ + @ instruction: 0xfffffda8 │ │ │ │ + addseq r1, r3, #160, 20 @ 0xa0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #3 │ │ │ │ + beq c8c2c <__cxa_atexit@plt+0xbaa78> │ │ │ │ + sub r8, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq pc, r6, #156, 8 @ 0x9c000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d349c <__cxa_atexit@plt+0xc52e8> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d3494 <__cxa_atexit@plt+0xc52e0> │ │ │ │ - ldr r3, [pc, #44] @ d34a4 <__cxa_atexit@plt+0xc52f0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d34a8 <__cxa_atexit@plt+0xc52f4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + cmp r8, #13 │ │ │ │ + ble c8bd8 <__cxa_atexit@plt+0xbaa24> │ │ │ │ + ldr r7, [pc, #144] @ c8c5c <__cxa_atexit@plt+0xbaaa8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc c8c3c <__cxa_atexit@plt+0xbaa88> │ │ │ │ + ldr r7, [pc, #112] @ c8c60 <__cxa_atexit@plt+0xbaaac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #108] @ c8c64 <__cxa_atexit@plt+0xbaab0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #104] @ c8c68 <__cxa_atexit@plt+0xbaab4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + mov r2, r6 │ │ │ │ + str r7, [r2, #12]! │ │ │ │ + str r8, [r6, #20] │ │ │ │ + add lr, r6, #24 │ │ │ │ + stm lr, {r1, r2, r6} │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r7, r2, #76, 2 │ │ │ │ - rsbseq pc, r6, #52, 8 @ 0x34000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d350c <__cxa_atexit@plt+0xc5358> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r8, [r7, #-2] │ │ │ │ + b c8bb8 <__cxa_atexit@plt+0xbaa04> │ │ │ │ + ldr r7, [pc, #20] @ c8c58 <__cxa_atexit@plt+0xbaaa4> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d34f4 <__cxa_atexit@plt+0xc5340> │ │ │ │ - ldr r7, [pc, #56] @ d3510 <__cxa_atexit@plt+0xc535c> │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + rsbseq r6, r7, #144, 22 @ 0x24000 │ │ │ │ + addseq r1, r3, #36, 20 @ 0x24000 │ │ │ │ + @ instruction: 0xfffffdc8 │ │ │ │ + @ instruction: 0xfffffce4 │ │ │ │ + addseq r1, r3, #220, 18 @ 0x370000 │ │ │ │ + andeq r0, r2, r1 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r7 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c8d48 <__cxa_atexit@plt+0xbab94> │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + ldr lr, [r3, #12] │ │ │ │ + ldr r0, [r3, #16] │ │ │ │ + ldr r1, [pc, #208] @ c8d6c <__cxa_atexit@plt+0xbabb8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r2, {r1, r3} │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r8, r0, lr │ │ │ │ + add r3, r6, #44 @ 0x2c │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc c8d58 <__cxa_atexit@plt+0xbaba4> │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + cmp r8, r2 │ │ │ │ + ble c8cf8 <__cxa_atexit@plt+0xbab44> │ │ │ │ + ldr r7, [pc, #168] @ c8d70 <__cxa_atexit@plt+0xbabbc> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d3514 <__cxa_atexit@plt+0xc5360> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d3518 <__cxa_atexit@plt+0xc5364> │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #160] @ c8d74 <__cxa_atexit@plt+0xbabc0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d351c <__cxa_atexit@plt+0xc5368> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d3520 <__cxa_atexit@plt+0xc536c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + ldr r7, [pc, #144] @ c8d78 <__cxa_atexit@plt+0xbabc4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r6, #20]! │ │ │ │ + sub r7, r3, #26 │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ + ldr r2, [pc, #124] @ c8d7c <__cxa_atexit@plt+0xbabc8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #120] @ c8d80 <__cxa_atexit@plt+0xbabcc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [pc, #108] @ c8d84 <__cxa_atexit@plt+0xbabd0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + mov r7, r6 │ │ │ │ + str r1, [r7, #20]! │ │ │ │ + str r8, [r6, #28] │ │ │ │ + str r2, [r6, #32] │ │ │ │ + str r7, [r6, #36] @ 0x24 │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffdca0 │ │ │ │ - rsbseq pc, r6, #244, 6 @ 0xd0000003 │ │ │ │ - addseq r7, r2, #220, 2 @ 0x37 │ │ │ │ - rsbseq lr, r6, #224, 24 @ 0xe000 │ │ │ │ - rsbseq pc, r6, #208, 6 @ 0x40000003 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - rsbseq pc, r6, #216, 6 @ 0x60000003 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d3594 <__cxa_atexit@plt+0xc53e0> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d358c <__cxa_atexit@plt+0xc53d8> │ │ │ │ - ldr r3, [pc, #44] @ d359c <__cxa_atexit@plt+0xc53e8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d35a0 <__cxa_atexit@plt+0xc53ec> │ │ │ │ + addseq r1, r3, #56, 18 @ 0xe0000 │ │ │ │ + andeq r0, r0, r4, lsl r1 │ │ │ │ + addseq r1, r3, #8, 18 @ 0x20000 │ │ │ │ + addseq r1, r3, #8, 18 @ 0x20000 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + addseq r1, r3, #196, 16 @ 0xc40000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c8dc8 <__cxa_atexit@plt+0xbac14> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + ldr r2, [pc, #36] @ c8dd0 <__cxa_atexit@plt+0xbac1c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + lsl r7, r7, #2 │ │ │ │ + ldr r5, [pc, #24] @ c8dd4 <__cxa_atexit@plt+0xbac20> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r7, [r7, r5] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r7, r2, #84 @ 0x54 │ │ │ │ - rsbseq pc, r6, #112, 6 @ 0xc0000001 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d3604 <__cxa_atexit@plt+0xc5450> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ + addseq r1, r3, #40, 16 @ 0x280000 │ │ │ │ + addseq r1, r3, #84, 24 @ 0x5400 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi d35ec <__cxa_atexit@plt+0xc5438> │ │ │ │ - ldr r7, [pc, #56] @ d3608 <__cxa_atexit@plt+0xc5454> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d360c <__cxa_atexit@plt+0xc5458> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d3610 <__cxa_atexit@plt+0xc545c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d3614 <__cxa_atexit@plt+0xc5460> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d3618 <__cxa_atexit@plt+0xc5464> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffdba8 │ │ │ │ - rsbseq pc, r6, #48, 6 @ 0xc0000000 │ │ │ │ - addseq r7, r2, #228 @ 0xe4 │ │ │ │ - rsbseq lr, r6, #232, 22 @ 0x3a000 │ │ │ │ - rsbseq pc, r6, #12, 6 @ 0x30000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq pc, r6, #20, 6 @ 0x50000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d368c <__cxa_atexit@plt+0xc54d8> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d3684 <__cxa_atexit@plt+0xc54d0> │ │ │ │ - ldr r3, [pc, #44] @ d3694 <__cxa_atexit@plt+0xc54e0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d3698 <__cxa_atexit@plt+0xc54e4> │ │ │ │ + bhi c8e18 <__cxa_atexit@plt+0xbac64> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + ldr r2, [pc, #36] @ c8e20 <__cxa_atexit@plt+0xbac6c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + lsl r7, r7, #2 │ │ │ │ + ldr r5, [pc, #24] @ c8e24 <__cxa_atexit@plt+0xbac70> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r7, [r7, r5] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r6, r2, #92, 30 @ 0x170 │ │ │ │ - rsbseq pc, r6, #172, 4 @ 0xc000000a │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d36fc <__cxa_atexit@plt+0xc5548> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d36e4 <__cxa_atexit@plt+0xc5530> │ │ │ │ - ldr r7, [pc, #56] @ d3700 <__cxa_atexit@plt+0xc554c> │ │ │ │ + addseq r1, r3, #216, 14 @ 0x3600000 │ │ │ │ + addseq r1, r3, #4, 24 @ 0x400 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r2, r0 │ │ │ │ + andeq r0, r0, sp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c8ee4 <__cxa_atexit@plt+0xbad30> │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + cmp r8, r2 │ │ │ │ + ble c8e94 <__cxa_atexit@plt+0xbace0> │ │ │ │ + ldr r7, [pc, #152] @ c8ef4 <__cxa_atexit@plt+0xbad40> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d3704 <__cxa_atexit@plt+0xc5550> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d3708 <__cxa_atexit@plt+0xc5554> │ │ │ │ + ldr r2, [pc, #148] @ c8ef8 <__cxa_atexit@plt+0xbad44> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + ldr r7, [pc, #124] @ c8efc <__cxa_atexit@plt+0xbad48> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d370c <__cxa_atexit@plt+0xc5558> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d3710 <__cxa_atexit@plt+0xc555c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffdab0 │ │ │ │ - rsbseq pc, r6, #108, 4 @ 0xc0000006 │ │ │ │ - addseq r6, r2, #236, 30 @ 0x3b0 │ │ │ │ - rsbseq lr, r6, #240, 20 @ 0xf0000 │ │ │ │ - rsbseq pc, r6, #72, 4 @ 0x80000004 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r3, #20]! │ │ │ │ + sub r7, r6, #26 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - rsbseq pc, r6, #80, 4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d3784 <__cxa_atexit@plt+0xc55d0> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d377c <__cxa_atexit@plt+0xc55c8> │ │ │ │ - ldr r3, [pc, #44] @ d378c <__cxa_atexit@plt+0xc55d8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d3790 <__cxa_atexit@plt+0xc55dc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r9, [pc, #100] @ c8f00 <__cxa_atexit@plt+0xbad4c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r1, [pc, #96] @ c8f04 <__cxa_atexit@plt+0xbad50> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #92] @ c8f08 <__cxa_atexit@plt+0xbad54> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + mov r1, r3 │ │ │ │ + str r9, [r1, #20]! │ │ │ │ + str r8, [r3, #28] │ │ │ │ + str lr, [r3, #32] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + str r3, [r3, #40] @ 0x28 │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r6, r2, #100, 28 @ 0x640 │ │ │ │ - rsbseq pc, r6, #232, 2 @ 0x3a │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d37f4 <__cxa_atexit@plt+0xc5640> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d37dc <__cxa_atexit@plt+0xc5628> │ │ │ │ - ldr r7, [pc, #56] @ d37f8 <__cxa_atexit@plt+0xc5644> │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + addseq r1, r3, #120, 14 @ 0x1e00000 │ │ │ │ + addseq r1, r3, #112, 14 @ 0x1c00000 │ │ │ │ + @ instruction: 0xfffffef0 │ │ │ │ + @ instruction: 0xfffffdcc │ │ │ │ + addseq r1, r3, #48, 14 @ 0xc00000 │ │ │ │ + andeq r0, r2, r0 │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c9004 <__cxa_atexit@plt+0xbae50> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc c900c <__cxa_atexit@plt+0xbae58> │ │ │ │ + ldr lr, [pc, #252] @ c9038 <__cxa_atexit@plt+0xbae84> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #248] @ c903c <__cxa_atexit@plt+0xbae88> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + sub r0, r8, r0 │ │ │ │ + rsb r2, r0, #13 │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + add r3, r6, #56 @ 0x38 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc c9024 <__cxa_atexit@plt+0xbae70> │ │ │ │ + cmp r8, r2 │ │ │ │ + ble c8fb4 <__cxa_atexit@plt+0xbae00> │ │ │ │ + ldr r7, [pc, #188] @ c9040 <__cxa_atexit@plt+0xbae8c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d37fc <__cxa_atexit@plt+0xc5648> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d3800 <__cxa_atexit@plt+0xc564c> │ │ │ │ + str r7, [r6, #16]! │ │ │ │ + ldr r7, [pc, #180] @ c9044 <__cxa_atexit@plt+0xbae90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d3804 <__cxa_atexit@plt+0xc5650> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d3808 <__cxa_atexit@plt+0xc5654> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + ldr r7, [pc, #164] @ c9048 <__cxa_atexit@plt+0xbae94> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r6, #20]! │ │ │ │ + sub r7, r3, #26 │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ + ldr r2, [pc, #144] @ c904c <__cxa_atexit@plt+0xbae98> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #140] @ c9050 <__cxa_atexit@plt+0xbae9c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r6, #16]! │ │ │ │ + ldr lr, [pc, #132] @ c9054 <__cxa_atexit@plt+0xbaea0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r6, #-8] │ │ │ │ + mov r2, r6 │ │ │ │ + str r1, [r2, #20]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str r8, [r6, #28] │ │ │ │ + str lr, [r6, #32] │ │ │ │ + str r2, [r6, #36] @ 0x24 │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ + mov r3, r6 │ │ │ │ + b c9014 <__cxa_atexit@plt+0xbae60> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffd9b8 │ │ │ │ - rsbseq pc, r6, #168, 2 @ 0x2a │ │ │ │ - addseq r6, r2, #244, 28 @ 0xf40 │ │ │ │ - rsbseq lr, r6, #248, 18 @ 0x3e0000 │ │ │ │ - rsbseq pc, r6, #132, 2 @ 0x21 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - rsbseq pc, r6, #140, 2 @ 0x23 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d387c <__cxa_atexit@plt+0xc56c8> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d3874 <__cxa_atexit@plt+0xc56c0> │ │ │ │ - ldr r3, [pc, #44] @ d3884 <__cxa_atexit@plt+0xc56d0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d3888 <__cxa_atexit@plt+0xc56d4> │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + addseq r1, r3, #144, 12 @ 0x9000000 │ │ │ │ + @ instruction: 0xfffffe58 │ │ │ │ + addseq r1, r3, #76, 12 @ 0x4c00000 │ │ │ │ + addseq r1, r3, #76, 12 @ 0x4c00000 │ │ │ │ + @ instruction: 0xfffffcb4 │ │ │ │ + @ instruction: 0xfffffdc8 │ │ │ │ + addseq r1, r3, #12, 12 @ 0xc00000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c9098 <__cxa_atexit@plt+0xbaee4> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + ldr r2, [pc, #36] @ c90a0 <__cxa_atexit@plt+0xbaeec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + lsl r7, r7, #2 │ │ │ │ + ldr r5, [pc, #24] @ c90a4 <__cxa_atexit@plt+0xbaef0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r7, [r7, r5] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r6, r2, #108, 26 @ 0x1b00 │ │ │ │ - rsbseq pc, r6, #36, 2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d38ec <__cxa_atexit@plt+0xc5738> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ + addseq r1, r3, #88, 10 @ 0x16000000 │ │ │ │ + addseq r1, r3, #132, 18 @ 0x210000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi d38d4 <__cxa_atexit@plt+0xc5720> │ │ │ │ - ldr r7, [pc, #56] @ d38f0 <__cxa_atexit@plt+0xc573c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d38f4 <__cxa_atexit@plt+0xc5740> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d38f8 <__cxa_atexit@plt+0xc5744> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d38fc <__cxa_atexit@plt+0xc5748> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d3900 <__cxa_atexit@plt+0xc574c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffd8c0 │ │ │ │ - rsbseq pc, r6, #228 @ 0xe4 │ │ │ │ - addseq r6, r2, #252, 26 @ 0x3f00 │ │ │ │ - rsbseq lr, r6, #0, 18 │ │ │ │ - rsbseq pc, r6, #192 @ 0xc0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq pc, r6, #200 @ 0xc8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d3974 <__cxa_atexit@plt+0xc57c0> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d396c <__cxa_atexit@plt+0xc57b8> │ │ │ │ - ldr r3, [pc, #44] @ d397c <__cxa_atexit@plt+0xc57c8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d3980 <__cxa_atexit@plt+0xc57cc> │ │ │ │ + bhi c90e8 <__cxa_atexit@plt+0xbaf34> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + ldr r2, [pc, #36] @ c90f0 <__cxa_atexit@plt+0xbaf3c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + lsl r7, r7, #2 │ │ │ │ + ldr r5, [pc, #24] @ c90f4 <__cxa_atexit@plt+0xbaf40> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r7, [r7, r5] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r6, r2, #116, 24 @ 0x7400 │ │ │ │ - rsbseq pc, r6, #96 @ 0x60 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d39e4 <__cxa_atexit@plt+0xc5830> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d39cc <__cxa_atexit@plt+0xc5818> │ │ │ │ - ldr r7, [pc, #56] @ d39e8 <__cxa_atexit@plt+0xc5834> │ │ │ │ + addseq r1, r3, #8, 10 @ 0x2000000 │ │ │ │ + addseq r1, r3, #52, 18 @ 0xd0000 │ │ │ │ + andeq r0, r2, r1 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r7 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c91d4 <__cxa_atexit@plt+0xbb020> │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + ldr lr, [r3, #12] │ │ │ │ + ldr r0, [r3, #16] │ │ │ │ + ldr r1, [pc, #208] @ c91f8 <__cxa_atexit@plt+0xbb044> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r2, {r1, r3} │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r8, r0, lr │ │ │ │ + add r3, r6, #44 @ 0x2c │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc c91e4 <__cxa_atexit@plt+0xbb030> │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + cmp r8, r2 │ │ │ │ + bge c9184 <__cxa_atexit@plt+0xbafd0> │ │ │ │ + ldr r7, [pc, #168] @ c91fc <__cxa_atexit@plt+0xbb048> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d39ec <__cxa_atexit@plt+0xc5838> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d39f0 <__cxa_atexit@plt+0xc583c> │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #160] @ c9200 <__cxa_atexit@plt+0xbb04c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d39f4 <__cxa_atexit@plt+0xc5840> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d39f8 <__cxa_atexit@plt+0xc5844> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + ldr r7, [pc, #144] @ c9204 <__cxa_atexit@plt+0xbb050> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r6, #20]! │ │ │ │ + sub r7, r3, #26 │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ + ldr r2, [pc, #124] @ c9208 <__cxa_atexit@plt+0xbb054> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #120] @ c920c <__cxa_atexit@plt+0xbb058> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [pc, #108] @ c9210 <__cxa_atexit@plt+0xbb05c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + mov r7, r6 │ │ │ │ + str r1, [r7, #20]! │ │ │ │ + str r8, [r6, #28] │ │ │ │ + str r2, [r6, #32] │ │ │ │ + str r7, [r6, #36] @ 0x24 │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffd7c8 │ │ │ │ - rsbseq pc, r6, #32 │ │ │ │ - addseq r6, r2, #4, 26 @ 0x100 │ │ │ │ - rsbseq lr, r6, #8, 16 @ 0x80000 │ │ │ │ - rsbseq lr, r6, #252, 30 @ 0x3f0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - rsbseq pc, r6, #4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d3a6c <__cxa_atexit@plt+0xc58b8> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d3a64 <__cxa_atexit@plt+0xc58b0> │ │ │ │ - ldr r3, [pc, #44] @ d3a74 <__cxa_atexit@plt+0xc58c0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d3a78 <__cxa_atexit@plt+0xc58c4> │ │ │ │ + addseq r1, r3, #172, 8 @ 0xac000000 │ │ │ │ + andeq r0, r0, r4, lsl r1 │ │ │ │ + addseq r1, r3, #124, 8 @ 0x7c000000 │ │ │ │ + addseq r1, r3, #124, 8 @ 0x7c000000 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + addseq r1, r3, #56, 8 @ 0x38000000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c9254 <__cxa_atexit@plt+0xbb0a0> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + ldr r2, [pc, #36] @ c925c <__cxa_atexit@plt+0xbb0a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + lsl r7, r7, #2 │ │ │ │ + ldr r5, [pc, #24] @ c9260 <__cxa_atexit@plt+0xbb0ac> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r7, [r7, r5] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r6, r2, #124, 22 @ 0x1f000 │ │ │ │ - rsbseq lr, r6, #156, 30 @ 0x270 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d3adc <__cxa_atexit@plt+0xc5928> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ + addseq r1, r3, #156, 6 @ 0x70000002 │ │ │ │ + addseq r1, r3, #200, 14 @ 0x3200000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi d3ac4 <__cxa_atexit@plt+0xc5910> │ │ │ │ - ldr r7, [pc, #56] @ d3ae0 <__cxa_atexit@plt+0xc592c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d3ae4 <__cxa_atexit@plt+0xc5930> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d3ae8 <__cxa_atexit@plt+0xc5934> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d3aec <__cxa_atexit@plt+0xc5938> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d3af0 <__cxa_atexit@plt+0xc593c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffd6d0 │ │ │ │ - rsbseq lr, r6, #92, 30 @ 0x170 │ │ │ │ - addseq r6, r2, #12, 24 @ 0xc00 │ │ │ │ - rsbseq lr, r6, #16, 14 @ 0x400000 │ │ │ │ - rsbseq lr, r6, #56, 30 @ 0xe0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq lr, r6, #64, 30 @ 0x100 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d3b64 <__cxa_atexit@plt+0xc59b0> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d3b5c <__cxa_atexit@plt+0xc59a8> │ │ │ │ - ldr r3, [pc, #44] @ d3b6c <__cxa_atexit@plt+0xc59b8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d3b70 <__cxa_atexit@plt+0xc59bc> │ │ │ │ + bhi c92a4 <__cxa_atexit@plt+0xbb0f0> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + ldr r2, [pc, #36] @ c92ac <__cxa_atexit@plt+0xbb0f8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + lsl r7, r7, #2 │ │ │ │ + ldr r5, [pc, #24] @ c92b0 <__cxa_atexit@plt+0xbb0fc> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r7, [r7, r5] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r6, r2, #132, 20 @ 0x84000 │ │ │ │ - rsbseq lr, r6, #216, 28 @ 0xd80 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d3bd4 <__cxa_atexit@plt+0xc5a20> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d3bbc <__cxa_atexit@plt+0xc5a08> │ │ │ │ - ldr r7, [pc, #56] @ d3bd8 <__cxa_atexit@plt+0xc5a24> │ │ │ │ + addseq r1, r3, #76, 6 @ 0x30000001 │ │ │ │ + addseq r1, r3, #120, 14 @ 0x1e00000 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r2, r0 │ │ │ │ + andeq r0, r0, sp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c9370 <__cxa_atexit@plt+0xbb1bc> │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + cmp r8, r2 │ │ │ │ + bge c9320 <__cxa_atexit@plt+0xbb16c> │ │ │ │ + ldr r7, [pc, #152] @ c9380 <__cxa_atexit@plt+0xbb1cc> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d3bdc <__cxa_atexit@plt+0xc5a28> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d3be0 <__cxa_atexit@plt+0xc5a2c> │ │ │ │ + ldr r2, [pc, #148] @ c9384 <__cxa_atexit@plt+0xbb1d0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + ldr r7, [pc, #124] @ c9388 <__cxa_atexit@plt+0xbb1d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d3be4 <__cxa_atexit@plt+0xc5a30> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d3be8 <__cxa_atexit@plt+0xc5a34> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffd5d8 │ │ │ │ - rsbseq lr, r6, #152, 28 @ 0x980 │ │ │ │ - addseq r6, r2, #20, 22 @ 0x5000 │ │ │ │ - rsbseq lr, r6, #24, 12 @ 0x1800000 │ │ │ │ - rsbseq lr, r6, #116, 28 @ 0x740 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r3, #20]! │ │ │ │ + sub r7, r6, #26 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - rsbseq lr, r6, #124, 28 @ 0x7c0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d3c5c <__cxa_atexit@plt+0xc5aa8> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d3c54 <__cxa_atexit@plt+0xc5aa0> │ │ │ │ - ldr r3, [pc, #44] @ d3c64 <__cxa_atexit@plt+0xc5ab0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d3c68 <__cxa_atexit@plt+0xc5ab4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r9, [pc, #100] @ c938c <__cxa_atexit@plt+0xbb1d8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r1, [pc, #96] @ c9390 <__cxa_atexit@plt+0xbb1dc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #92] @ c9394 <__cxa_atexit@plt+0xbb1e0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + mov r1, r3 │ │ │ │ + str r9, [r1, #20]! │ │ │ │ + str r8, [r3, #28] │ │ │ │ + str lr, [r3, #32] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + str r3, [r3, #40] @ 0x28 │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r6, r2, #140, 18 @ 0x230000 │ │ │ │ - rsbseq lr, r6, #20, 28 @ 0x140 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d3ccc <__cxa_atexit@plt+0xc5b18> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d3cb4 <__cxa_atexit@plt+0xc5b00> │ │ │ │ - ldr r7, [pc, #56] @ d3cd0 <__cxa_atexit@plt+0xc5b1c> │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + addseq r1, r3, #236, 4 @ 0xc000000e │ │ │ │ + addseq r1, r3, #228, 4 @ 0x4000000e │ │ │ │ + @ instruction: 0xfffffef0 │ │ │ │ + @ instruction: 0xfffffdcc │ │ │ │ + addseq r1, r3, #164, 4 @ 0x4000000a │ │ │ │ + andeq r0, r2, r0 │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c9490 <__cxa_atexit@plt+0xbb2dc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc c9498 <__cxa_atexit@plt+0xbb2e4> │ │ │ │ + ldr lr, [pc, #252] @ c94c4 <__cxa_atexit@plt+0xbb310> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #248] @ c94c8 <__cxa_atexit@plt+0xbb314> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + sub r0, r8, r0 │ │ │ │ + rsb r2, r0, #0 │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + add r3, r6, #56 @ 0x38 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc c94b0 <__cxa_atexit@plt+0xbb2fc> │ │ │ │ + cmp r8, r2 │ │ │ │ + bge c9440 <__cxa_atexit@plt+0xbb28c> │ │ │ │ + ldr r7, [pc, #188] @ c94cc <__cxa_atexit@plt+0xbb318> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d3cd4 <__cxa_atexit@plt+0xc5b20> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d3cd8 <__cxa_atexit@plt+0xc5b24> │ │ │ │ + str r7, [r6, #16]! │ │ │ │ + ldr r7, [pc, #180] @ c94d0 <__cxa_atexit@plt+0xbb31c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d3cdc <__cxa_atexit@plt+0xc5b28> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d3ce0 <__cxa_atexit@plt+0xc5b2c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + ldr r7, [pc, #164] @ c94d4 <__cxa_atexit@plt+0xbb320> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r6, #20]! │ │ │ │ + sub r7, r3, #26 │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ + ldr r2, [pc, #144] @ c94d8 <__cxa_atexit@plt+0xbb324> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #140] @ c94dc <__cxa_atexit@plt+0xbb328> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r6, #16]! │ │ │ │ + ldr lr, [pc, #132] @ c94e0 <__cxa_atexit@plt+0xbb32c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r6, #-8] │ │ │ │ + mov r2, r6 │ │ │ │ + str r1, [r2, #20]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str r8, [r6, #28] │ │ │ │ + str lr, [r6, #32] │ │ │ │ + str r2, [r6, #36] @ 0x24 │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ + mov r3, r6 │ │ │ │ + b c94a0 <__cxa_atexit@plt+0xbb2ec> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffd4e0 │ │ │ │ - rsbseq lr, r6, #212, 26 @ 0x3500 │ │ │ │ - addseq r6, r2, #28, 20 @ 0x1c000 │ │ │ │ - rsbseq lr, r6, #32, 10 @ 0x8000000 │ │ │ │ - rsbseq lr, r6, #176, 26 @ 0x2c00 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - rsbseq lr, r6, #184, 26 @ 0x2e00 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d3d54 <__cxa_atexit@plt+0xc5ba0> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d3d4c <__cxa_atexit@plt+0xc5b98> │ │ │ │ - ldr r3, [pc, #44] @ d3d5c <__cxa_atexit@plt+0xc5ba8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d3d60 <__cxa_atexit@plt+0xc5bac> │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + addseq r1, r3, #4, 4 @ 0x40000000 │ │ │ │ + @ instruction: 0xfffffe58 │ │ │ │ + addseq r1, r3, #192, 2 @ 0x30 │ │ │ │ + addseq r1, r3, #192, 2 @ 0x30 │ │ │ │ + @ instruction: 0xfffffcb4 │ │ │ │ + @ instruction: 0xfffffdc8 │ │ │ │ + addseq r1, r3, #128, 2 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c9524 <__cxa_atexit@plt+0xbb370> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + ldr r2, [pc, #36] @ c952c <__cxa_atexit@plt+0xbb378> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + lsl r7, r7, #2 │ │ │ │ + ldr r5, [pc, #24] @ c9530 <__cxa_atexit@plt+0xbb37c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r7, [r7, r5] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r6, r2, #148, 16 @ 0x940000 │ │ │ │ - rsbseq lr, r6, #80, 26 @ 0x1400 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d3dc4 <__cxa_atexit@plt+0xc5c10> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ + addseq r1, r3, #204 @ 0xcc │ │ │ │ + addseq r1, r3, #248, 8 @ 0xf8000000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi d3dac <__cxa_atexit@plt+0xc5bf8> │ │ │ │ - ldr r7, [pc, #56] @ d3dc8 <__cxa_atexit@plt+0xc5c14> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d3dcc <__cxa_atexit@plt+0xc5c18> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d3dd0 <__cxa_atexit@plt+0xc5c1c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d3dd4 <__cxa_atexit@plt+0xc5c20> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d3dd8 <__cxa_atexit@plt+0xc5c24> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffd3e8 │ │ │ │ - rsbseq lr, r6, #16, 26 @ 0x400 │ │ │ │ - addseq r6, r2, #36, 18 @ 0x90000 │ │ │ │ - rsbseq lr, r6, #40, 8 @ 0x28000000 │ │ │ │ - rsbseq lr, r6, #236, 24 @ 0xec00 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq lr, r6, #244, 24 @ 0xf400 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d3e4c <__cxa_atexit@plt+0xc5c98> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d3e44 <__cxa_atexit@plt+0xc5c90> │ │ │ │ - ldr r3, [pc, #44] @ d3e54 <__cxa_atexit@plt+0xc5ca0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d3e58 <__cxa_atexit@plt+0xc5ca4> │ │ │ │ + bhi c9574 <__cxa_atexit@plt+0xbb3c0> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + ldr r2, [pc, #36] @ c957c <__cxa_atexit@plt+0xbb3c8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + lsl r7, r7, #2 │ │ │ │ + ldr r5, [pc, #24] @ c9580 <__cxa_atexit@plt+0xbb3cc> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r7, [r7, r5] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r6, r2, #156, 14 @ 0x2700000 │ │ │ │ - rsbseq lr, r6, #140, 24 @ 0x8c00 │ │ │ │ + addseq r1, r3, #124 @ 0x7c │ │ │ │ + addseq r1, r3, #168, 8 @ 0xa8000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d3ebc <__cxa_atexit@plt+0xc5d08> │ │ │ │ - add r7, pc, r7 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d3ea4 <__cxa_atexit@plt+0xc5cf0> │ │ │ │ - ldr r7, [pc, #56] @ d3ec0 <__cxa_atexit@plt+0xc5d0c> │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c9604 <__cxa_atexit@plt+0xbb450> │ │ │ │ + ldr r7, [pc, #144] @ c9638 <__cxa_atexit@plt+0xbb484> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d3ec4 <__cxa_atexit@plt+0xc5d10> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d3ec8 <__cxa_atexit@plt+0xc5d14> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d3ecc <__cxa_atexit@plt+0xc5d18> │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + ands r2, r8, #3 │ │ │ │ + beq c95f0 <__cxa_atexit@plt+0xbb43c> │ │ │ │ + ldr r7, [r3, #-4] │ │ │ │ + cmp r2, #3 │ │ │ │ + beq c9618 <__cxa_atexit@plt+0xbb464> │ │ │ │ + sub r2, r2, #1 │ │ │ │ + ldr r1, [pc, #112] @ c963c <__cxa_atexit@plt+0xbb488> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmdb r3, {r1, r2} │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq c95fc <__cxa_atexit@plt+0xbb448> │ │ │ │ + cmp r3, #3 │ │ │ │ + beq c9628 <__cxa_atexit@plt+0xbb474> │ │ │ │ + sub r7, r3, #1 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b c96f0 <__cxa_atexit@plt+0xbb53c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ c9640 <__cxa_atexit@plt+0xbb48c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d3ed0 <__cxa_atexit@plt+0xc5d1c> │ │ │ │ - add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffd2f0 │ │ │ │ - rsbseq lr, r6, #76, 24 @ 0x4c00 │ │ │ │ - addseq r6, r2, #44, 16 @ 0x2c0000 │ │ │ │ - rsbseq lr, r6, #48, 6 @ 0xc0000000 │ │ │ │ - rsbseq lr, r6, #40, 24 @ 0x2800 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ + bic r2, r8, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + b c95c4 <__cxa_atexit@plt+0xbb410> │ │ │ │ bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b c95e4 <__cxa_atexit@plt+0xbb430> │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + rsbseq r6, r7, #208, 2 @ 0x34 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq c9698 <__cxa_atexit@plt+0xbb4e4> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #76] @ c96b8 <__cxa_atexit@plt+0xbb504> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq c9690 <__cxa_atexit@plt+0xbb4dc> │ │ │ │ + cmp r3, #3 │ │ │ │ + beq c96a8 <__cxa_atexit@plt+0xbb4f4> │ │ │ │ + sub r7, r3, #1 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b c96f0 <__cxa_atexit@plt+0xbb53c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - rsbseq lr, r6, #48, 24 @ 0x3000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d3f44 <__cxa_atexit@plt+0xc5d90> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d3f3c <__cxa_atexit@plt+0xc5d88> │ │ │ │ - ldr r3, [pc, #44] @ d3f4c <__cxa_atexit@plt+0xc5d98> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d3f50 <__cxa_atexit@plt+0xc5d9c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r6, r2, #164, 12 @ 0xa400000 │ │ │ │ - rsbseq lr, r6, #200, 22 @ 0x32000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d3fb4 <__cxa_atexit@plt+0xc5e00> │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b c9664 <__cxa_atexit@plt+0xbb4b0> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b c9684 <__cxa_atexit@plt+0xbb4d0> │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #3 │ │ │ │ + beq c96e0 <__cxa_atexit@plt+0xbb52c> │ │ │ │ + sub r7, r3, #1 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b c96f0 <__cxa_atexit@plt+0xbb53c> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b c96d4 <__cxa_atexit@plt+0xbb520> │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc c97f0 <__cxa_atexit@plt+0xbb63c> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + cmp r2, r7 │ │ │ │ + ble c9730 <__cxa_atexit@plt+0xbb57c> │ │ │ │ + cmp r7, #0 │ │ │ │ + bmi c9798 <__cxa_atexit@plt+0xbb5e4> │ │ │ │ + ldr lr, [pc, #256] @ c9824 <__cxa_atexit@plt+0xbb670> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #252] @ c9828 <__cxa_atexit@plt+0xbb674> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b c975c <__cxa_atexit@plt+0xbb5a8> │ │ │ │ + cmp r7, #13 │ │ │ │ + ble c974c <__cxa_atexit@plt+0xbb598> │ │ │ │ + cmp r2, #13 │ │ │ │ + bgt c97dc <__cxa_atexit@plt+0xbb628> │ │ │ │ + ldr r7, [pc, #208] @ c9818 <__cxa_atexit@plt+0xbb664> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d3f9c <__cxa_atexit@plt+0xc5de8> │ │ │ │ - ldr r7, [pc, #56] @ d3fb8 <__cxa_atexit@plt+0xc5e04> │ │ │ │ + b c97a8 <__cxa_atexit@plt+0xbb5f4> │ │ │ │ + ldr lr, [pc, #184] @ c980c <__cxa_atexit@plt+0xbb658> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #180] @ c9810 <__cxa_atexit@plt+0xbb65c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [pc, #176] @ c9814 <__cxa_atexit@plt+0xbb660> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + mov r1, r6 │ │ │ │ + str lr, [r1, #16]! │ │ │ │ + str r2, [r6, #24] │ │ │ │ + str r8, [r6, #28] │ │ │ │ + str r1, [r6, #32] │ │ │ │ + str r6, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + cmp r2, #0 │ │ │ │ + bmi c97dc <__cxa_atexit@plt+0xbb628> │ │ │ │ + ldr r7, [pc, #132] @ c982c <__cxa_atexit@plt+0xbb678> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d3fbc <__cxa_atexit@plt+0xc5e08> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d3fc0 <__cxa_atexit@plt+0xc5e0c> │ │ │ │ + ldr r1, [pc, #108] @ c981c <__cxa_atexit@plt+0xbb668> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + ldr r7, [pc, #84] @ c9820 <__cxa_atexit@plt+0xbb66c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d3fc4 <__cxa_atexit@plt+0xc5e10> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d3fc8 <__cxa_atexit@plt+0xc5e14> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r6, #20]! │ │ │ │ + sub r7, r3, #22 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffd1f8 │ │ │ │ - rsbseq lr, r6, #136, 22 @ 0x22000 │ │ │ │ - addseq r6, r2, #52, 14 @ 0xd00000 │ │ │ │ - rsbseq lr, r6, #56, 4 @ 0x80000003 │ │ │ │ - rsbseq lr, r6, #100, 22 @ 0x19000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #80] @ c9834 <__cxa_atexit@plt+0xbb680> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - rsbseq lr, r6, #108, 22 @ 0x1b000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d403c <__cxa_atexit@plt+0xc5e88> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d4034 <__cxa_atexit@plt+0xc5e80> │ │ │ │ - ldr r3, [pc, #44] @ d4044 <__cxa_atexit@plt+0xc5e90> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d4048 <__cxa_atexit@plt+0xc5e94> │ │ │ │ + ldr r6, [pc, #56] @ c9830 <__cxa_atexit@plt+0xbb67c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #40 @ 0x28 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + @ instruction: 0xfffff908 │ │ │ │ + @ instruction: 0xfffff7b4 │ │ │ │ + addseq r0, r3, #120, 28 @ 0x780 │ │ │ │ + @ instruction: 0xfffff964 │ │ │ │ + addseq r0, r3, #44, 28 @ 0x2c0 │ │ │ │ + addseq r0, r3, #36, 28 @ 0x240 │ │ │ │ + @ instruction: 0xfffffdc4 │ │ │ │ + @ instruction: 0xfffffc70 │ │ │ │ + @ instruction: 0xfffffd90 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + addseq r0, r3, #12, 28 @ 0xc0 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b c96f0 <__cxa_atexit@plt+0xbb53c> │ │ │ │ + rsbseq r5, r7, #96, 30 @ 0x180 │ │ │ │ + andeq r0, r2, r1 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r7 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c992c <__cxa_atexit@plt+0xbb778> │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + ldr lr, [r3, #12] │ │ │ │ + ldr r0, [r3, #16] │ │ │ │ + ldr r1, [pc, #208] @ c9950 <__cxa_atexit@plt+0xbb79c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r2, {r1, r3} │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r8, r0, lr │ │ │ │ + add r3, r6, #44 @ 0x2c │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc c993c <__cxa_atexit@plt+0xbb788> │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + cmp r8, r2 │ │ │ │ + bge c98dc <__cxa_atexit@plt+0xbb728> │ │ │ │ + ldr r7, [pc, #168] @ c9954 <__cxa_atexit@plt+0xbb7a0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #160] @ c9958 <__cxa_atexit@plt+0xbb7a4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + ldr r7, [pc, #144] @ c995c <__cxa_atexit@plt+0xbb7a8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r6, #20]! │ │ │ │ + sub r7, r3, #26 │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ + ldr r2, [pc, #124] @ c9960 <__cxa_atexit@plt+0xbb7ac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #120] @ c9964 <__cxa_atexit@plt+0xbb7b0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [pc, #108] @ c9968 <__cxa_atexit@plt+0xbb7b4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + mov r7, r6 │ │ │ │ + str r1, [r7, #20]! │ │ │ │ + str r8, [r6, #28] │ │ │ │ + str r2, [r6, #32] │ │ │ │ + str r7, [r6, #36] @ 0x24 │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r6, r2, #172, 10 @ 0x2b000000 │ │ │ │ - rsbseq lr, r6, #4, 22 @ 0x1000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d40ac <__cxa_atexit@plt+0xc5ef8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d4094 <__cxa_atexit@plt+0xc5ee0> │ │ │ │ - ldr r7, [pc, #56] @ d40b0 <__cxa_atexit@plt+0xc5efc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d40b4 <__cxa_atexit@plt+0xc5f00> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d40b8 <__cxa_atexit@plt+0xc5f04> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d40bc <__cxa_atexit@plt+0xc5f08> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d40c0 <__cxa_atexit@plt+0xc5f0c> │ │ │ │ - add r8, pc, r8 │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffd100 │ │ │ │ - rsbseq lr, r6, #196, 20 @ 0xc4000 │ │ │ │ - addseq r6, r2, #60, 12 @ 0x3c00000 │ │ │ │ - rsbseq lr, r6, #64, 2 │ │ │ │ - rsbseq lr, r6, #160, 20 @ 0xa0000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + addseq r0, r3, #84, 26 @ 0x1500 │ │ │ │ + @ instruction: 0x000001b0 │ │ │ │ + addseq r0, r3, #36, 26 @ 0x900 │ │ │ │ + addseq r0, r3, #36, 26 @ 0x900 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + addseq r0, r3, #224, 24 @ 0xe000 │ │ │ │ + rsbseq r5, r7, #64, 28 @ 0x400 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, r1, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c9a0c <__cxa_atexit@plt+0xbb858> │ │ │ │ + str r7, [r6, #-4] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r3, [pc, #160] @ c9a3c <__cxa_atexit@plt+0xbb888> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r6, #-8] │ │ │ │ + cmp r8, #14 │ │ │ │ + bcs c99c0 <__cxa_atexit@plt+0xbb80c> │ │ │ │ + lsl r7, r8, #2 │ │ │ │ + ldr r6, [pc, #144] @ c9a44 <__cxa_atexit@plt+0xbb890> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + ldr r7, [r7, r6] │ │ │ │ + mov r6, r9 │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ + sub r3, r6, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c9a1c <__cxa_atexit@plt+0xbb868> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c9a24 <__cxa_atexit@plt+0xbb870> │ │ │ │ + ldr r5, [pc, #100] @ c9a48 <__cxa_atexit@plt+0xbb894> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r1, [pc, #96] @ c9a4c <__cxa_atexit@plt+0xbb898> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #92] @ c9a50 <__cxa_atexit@plt+0xbb89c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r5, [r3] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r2 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - rsbseq lr, r6, #168, 20 @ 0xa8000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d4134 <__cxa_atexit@plt+0xc5f80> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d412c <__cxa_atexit@plt+0xc5f78> │ │ │ │ - ldr r3, [pc, #44] @ d413c <__cxa_atexit@plt+0xc5f88> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d4140 <__cxa_atexit@plt+0xc5f8c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r6, r9 │ │ │ │ + b c9a2c <__cxa_atexit@plt+0xbb878> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #12] @ c9a40 <__cxa_atexit@plt+0xbb88c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ + addseq r0, r3, #56, 24 @ 0x3800 │ │ │ │ + rsbseq r5, r7, #128, 26 @ 0x2000 │ │ │ │ + addseq r1, r3, #92 @ 0x5c │ │ │ │ + @ instruction: 0xffffebb8 │ │ │ │ + @ instruction: 0xffffeb00 │ │ │ │ + subseq r2, lr, #668 @ 0x29c │ │ │ │ + rsbseq r5, r7, #88, 26 @ 0x1600 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, r1, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c9af4 <__cxa_atexit@plt+0xbb940> │ │ │ │ + str r7, [r6, #-4] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r3, [pc, #160] @ c9b24 <__cxa_atexit@plt+0xbb970> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r6, #-8] │ │ │ │ + cmp r8, #14 │ │ │ │ + bcs c9aa8 <__cxa_atexit@plt+0xbb8f4> │ │ │ │ + lsl r7, r8, #2 │ │ │ │ + ldr r6, [pc, #144] @ c9b2c <__cxa_atexit@plt+0xbb978> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + ldr r7, [r7, r6] │ │ │ │ + mov r6, r9 │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ + sub r3, r6, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c9b04 <__cxa_atexit@plt+0xbb950> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c9b0c <__cxa_atexit@plt+0xbb958> │ │ │ │ + ldr r5, [pc, #100] @ c9b30 <__cxa_atexit@plt+0xbb97c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r1, [pc, #96] @ c9b34 <__cxa_atexit@plt+0xbb980> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #92] @ c9b38 <__cxa_atexit@plt+0xbb984> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r5, [r3] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r2 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r6, r2, #180, 8 @ 0xb4000000 │ │ │ │ - rsbseq lr, r6, #64, 20 @ 0x40000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d41a4 <__cxa_atexit@plt+0xc5ff0> │ │ │ │ + mov r6, r9 │ │ │ │ + b c9b14 <__cxa_atexit@plt+0xbb960> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #12] @ c9b28 <__cxa_atexit@plt+0xbb974> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d418c <__cxa_atexit@plt+0xc5fd8> │ │ │ │ - ldr r7, [pc, #56] @ d41a8 <__cxa_atexit@plt+0xc5ff4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + addseq r0, r3, #80, 22 @ 0x14000 │ │ │ │ + rsbseq r5, r7, #152, 24 @ 0x9800 │ │ │ │ + addseq r0, r3, #116, 30 @ 0x1d0 │ │ │ │ + @ instruction: 0xffffead0 │ │ │ │ + @ instruction: 0xffffea18 │ │ │ │ + subseq r2, lr, #3056 @ 0xbf0 │ │ │ │ + rsbseq r5, r7, #108, 24 @ 0x6c00 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r2, r0 │ │ │ │ + andeq r0, r1, sp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c9bfc <__cxa_atexit@plt+0xbba48> │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + cmp r8, r2 │ │ │ │ + bge c9bac <__cxa_atexit@plt+0xbb9f8> │ │ │ │ + ldr r7, [pc, #152] @ c9c0c <__cxa_atexit@plt+0xbba58> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d41ac <__cxa_atexit@plt+0xc5ff8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d41b0 <__cxa_atexit@plt+0xc5ffc> │ │ │ │ + ldr r2, [pc, #148] @ c9c10 <__cxa_atexit@plt+0xbba5c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + ldr r7, [pc, #124] @ c9c14 <__cxa_atexit@plt+0xbba60> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d41b4 <__cxa_atexit@plt+0xc6000> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d41b8 <__cxa_atexit@plt+0xc6004> │ │ │ │ - add r8, pc, r8 │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r3, #20]! │ │ │ │ + sub r7, r6, #26 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r9, [pc, #100] @ c9c18 <__cxa_atexit@plt+0xbba64> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r1, [pc, #96] @ c9c1c <__cxa_atexit@plt+0xbba68> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #92] @ c9c20 <__cxa_atexit@plt+0xbba6c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + mov r1, r3 │ │ │ │ + str r9, [r1, #20]! │ │ │ │ + str r8, [r3, #28] │ │ │ │ + str lr, [r3, #32] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + str r3, [r3, #40] @ 0x28 │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffd008 │ │ │ │ - rsbseq lr, r6, #0, 20 │ │ │ │ - addseq r6, r2, #68, 10 @ 0x11000000 │ │ │ │ - rsbseq lr, r6, #72 @ 0x48 │ │ │ │ - rsbseq lr, r6, #220, 18 @ 0x370000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0xfffffee8 │ │ │ │ + addseq r0, r3, #96, 20 @ 0x60000 │ │ │ │ + addseq r0, r3, #88, 20 @ 0x58000 │ │ │ │ + @ instruction: 0xfffffdc0 │ │ │ │ + @ instruction: 0xfffffc98 │ │ │ │ + addseq r0, r3, #24, 20 @ 0x18000 │ │ │ │ + rsbseq r5, r7, #136, 22 @ 0x22000 │ │ │ │ + andeq r0, r3, r0 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c9d24 <__cxa_atexit@plt+0xbbb70> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc c9d2c <__cxa_atexit@plt+0xbbb78> │ │ │ │ + ldr lr, [pc, #256] @ c9d58 <__cxa_atexit@plt+0xbbba4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #252] @ c9d5c <__cxa_atexit@plt+0xbbba8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + sub r7, r8, r2 │ │ │ │ + sub r2, r0, r7 │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + add r3, r6, #56 @ 0x38 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc c9d44 <__cxa_atexit@plt+0xbbb90> │ │ │ │ + cmp r8, r2 │ │ │ │ + bge c9cd4 <__cxa_atexit@plt+0xbbb20> │ │ │ │ + ldr r7, [pc, #188] @ c9d60 <__cxa_atexit@plt+0xbbbac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r6, #16]! │ │ │ │ + ldr r7, [pc, #180] @ c9d64 <__cxa_atexit@plt+0xbbbb0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + ldr r7, [pc, #164] @ c9d68 <__cxa_atexit@plt+0xbbbb4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r6, #20]! │ │ │ │ + sub r7, r3, #26 │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ + ldr r2, [pc, #144] @ c9d6c <__cxa_atexit@plt+0xbbbb8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #140] @ c9d70 <__cxa_atexit@plt+0xbbbbc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r6, #16]! │ │ │ │ + ldr lr, [pc, #132] @ c9d74 <__cxa_atexit@plt+0xbbbc0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r6, #-8] │ │ │ │ + mov r2, r6 │ │ │ │ + str r1, [r2, #20]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str r8, [r6, #28] │ │ │ │ + str lr, [r6, #32] │ │ │ │ + str r2, [r6, #36] @ 0x24 │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ + mov r3, r6 │ │ │ │ + b c9d34 <__cxa_atexit@plt+0xbbb80> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - rsbseq lr, r6, #228, 18 @ 0x390000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d422c <__cxa_atexit@plt+0xc6078> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d4224 <__cxa_atexit@plt+0xc6070> │ │ │ │ - ldr r3, [pc, #44] @ d4234 <__cxa_atexit@plt+0xc6080> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d4238 <__cxa_atexit@plt+0xc6084> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xfffffef0 │ │ │ │ + addseq r0, r3, #116, 18 @ 0x1d0000 │ │ │ │ + @ instruction: 0xfffffdb8 │ │ │ │ + addseq r0, r3, #44, 18 @ 0xb0000 │ │ │ │ + addseq r0, r3, #44, 18 @ 0xb0000 │ │ │ │ + @ instruction: 0xfffffb78 │ │ │ │ + @ instruction: 0xfffffc90 │ │ │ │ + addseq r0, r3, #236, 16 @ 0xec0000 │ │ │ │ + rsbseq r5, r7, #52, 20 @ 0x34000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, r1, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c9e18 <__cxa_atexit@plt+0xbbc64> │ │ │ │ + str r7, [r6, #-4] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r3, [pc, #160] @ c9e48 <__cxa_atexit@plt+0xbbc94> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r6, #-8] │ │ │ │ + cmp r8, #14 │ │ │ │ + bcs c9dcc <__cxa_atexit@plt+0xbbc18> │ │ │ │ + lsl r7, r8, #2 │ │ │ │ + ldr r6, [pc, #144] @ c9e50 <__cxa_atexit@plt+0xbbc9c> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + ldr r7, [r7, r6] │ │ │ │ + mov r6, r9 │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ + sub r3, r6, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c9e28 <__cxa_atexit@plt+0xbbc74> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c9e30 <__cxa_atexit@plt+0xbbc7c> │ │ │ │ + ldr r5, [pc, #100] @ c9e54 <__cxa_atexit@plt+0xbbca0> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r1, [pc, #96] @ c9e58 <__cxa_atexit@plt+0xbbca4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #92] @ c9e5c <__cxa_atexit@plt+0xbbca8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r5, [r3] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r2 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r6, r2, #188, 6 @ 0xf0000002 │ │ │ │ - rsbseq lr, r6, #124, 18 @ 0x1f0000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d429c <__cxa_atexit@plt+0xc60e8> │ │ │ │ + mov r6, r9 │ │ │ │ + b c9e38 <__cxa_atexit@plt+0xbbc84> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #12] @ c9e4c <__cxa_atexit@plt+0xbbc98> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + addseq r0, r3, #44, 16 @ 0x2c0000 │ │ │ │ + rsbseq r5, r7, #116, 18 @ 0x1d0000 │ │ │ │ + addseq r0, r3, #80, 24 @ 0x5000 │ │ │ │ + @ instruction: 0xffffe7ac │ │ │ │ + @ instruction: 0xffffe6f4 │ │ │ │ + subseq r2, lr, #158720 @ 0x26c00 │ │ │ │ + rsbseq r5, r7, #76, 18 @ 0x130000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, r1, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c9f00 <__cxa_atexit@plt+0xbbd4c> │ │ │ │ + str r7, [r6, #-4] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r3, [pc, #160] @ c9f30 <__cxa_atexit@plt+0xbbd7c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r6, #-8] │ │ │ │ + cmp r8, #14 │ │ │ │ + bcs c9eb4 <__cxa_atexit@plt+0xbbd00> │ │ │ │ + lsl r7, r8, #2 │ │ │ │ + ldr r6, [pc, #144] @ c9f38 <__cxa_atexit@plt+0xbbd84> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + ldr r7, [r7, r6] │ │ │ │ + mov r6, r9 │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ + sub r3, r6, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi d4284 <__cxa_atexit@plt+0xc60d0> │ │ │ │ - ldr r7, [pc, #56] @ d42a0 <__cxa_atexit@plt+0xc60ec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d42a4 <__cxa_atexit@plt+0xc60f0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d42a8 <__cxa_atexit@plt+0xc60f4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d42ac <__cxa_atexit@plt+0xc60f8> │ │ │ │ + bhi c9f10 <__cxa_atexit@plt+0xbbd5c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c9f18 <__cxa_atexit@plt+0xbbd64> │ │ │ │ + ldr r5, [pc, #100] @ c9f3c <__cxa_atexit@plt+0xbbd88> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r1, [pc, #96] @ c9f40 <__cxa_atexit@plt+0xbbd8c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #92] @ c9f44 <__cxa_atexit@plt+0xbbd90> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r5, [r3] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r2 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r9 │ │ │ │ + b c9f20 <__cxa_atexit@plt+0xbbd6c> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #12] @ c9f34 <__cxa_atexit@plt+0xbbd80> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d42b0 <__cxa_atexit@plt+0xc60fc> │ │ │ │ - add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffcf10 │ │ │ │ - rsbseq lr, r6, #60, 18 @ 0xf0000 │ │ │ │ - addseq r6, r2, #76, 8 @ 0x4c000000 │ │ │ │ - rsbseq sp, r6, #80, 30 @ 0x140 │ │ │ │ - rsbseq lr, r6, #24, 18 @ 0x60000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq lr, r6, #32, 18 @ 0x80000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d4324 <__cxa_atexit@plt+0xc6170> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d431c <__cxa_atexit@plt+0xc6168> │ │ │ │ - ldr r3, [pc, #44] @ d432c <__cxa_atexit@plt+0xc6178> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d4330 <__cxa_atexit@plt+0xc617c> │ │ │ │ + addseq r0, r3, #68, 14 @ 0x1100000 │ │ │ │ + rsbseq r5, r7, #140, 16 @ 0x8c0000 │ │ │ │ + addseq r0, r3, #104, 22 @ 0x1a000 │ │ │ │ + @ instruction: 0xffffe6c4 │ │ │ │ + @ instruction: 0xffffe60c │ │ │ │ + subseq r2, lr, #733184 @ 0xb3000 │ │ │ │ + rsbseq r5, r7, #100, 16 @ 0x640000 │ │ │ │ + andeq r0, r2, r1 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r7 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ca028 <__cxa_atexit@plt+0xbbe74> │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + ldr lr, [r3, #12] │ │ │ │ + ldr r0, [r3, #16] │ │ │ │ + ldr r1, [pc, #208] @ ca04c <__cxa_atexit@plt+0xbbe98> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r2, {r1, r3} │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r8, r0, lr │ │ │ │ + add r3, r6, #44 @ 0x2c │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc ca038 <__cxa_atexit@plt+0xbbe84> │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + cmp r8, r2 │ │ │ │ + ble c9fd8 <__cxa_atexit@plt+0xbbe24> │ │ │ │ + ldr r7, [pc, #168] @ ca050 <__cxa_atexit@plt+0xbbe9c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #160] @ ca054 <__cxa_atexit@plt+0xbbea0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + ldr r7, [pc, #144] @ ca058 <__cxa_atexit@plt+0xbbea4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r6, #20]! │ │ │ │ + sub r7, r3, #26 │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ + ldr r2, [pc, #124] @ ca05c <__cxa_atexit@plt+0xbbea8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #120] @ ca060 <__cxa_atexit@plt+0xbbeac> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [pc, #108] @ ca064 <__cxa_atexit@plt+0xbbeb0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + mov r7, r6 │ │ │ │ + str r1, [r7, #20]! │ │ │ │ + str r8, [r6, #28] │ │ │ │ + str r2, [r6, #32] │ │ │ │ + str r7, [r6, #36] @ 0x24 │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ + addseq r0, r3, #88, 12 @ 0x5800000 │ │ │ │ + @ instruction: 0x000001b0 │ │ │ │ + addseq r0, r3, #40, 12 @ 0x2800000 │ │ │ │ + addseq r0, r3, #40, 12 @ 0x2800000 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + addseq r0, r3, #228, 10 @ 0x39000000 │ │ │ │ + rsbseq r5, r7, #68, 14 @ 0x1100000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, r1, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ca108 <__cxa_atexit@plt+0xbbf54> │ │ │ │ + str r7, [r6, #-4] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r3, [pc, #160] @ ca138 <__cxa_atexit@plt+0xbbf84> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r6, #-8] │ │ │ │ + cmp r8, #14 │ │ │ │ + bcs ca0bc <__cxa_atexit@plt+0xbbf08> │ │ │ │ + lsl r7, r8, #2 │ │ │ │ + ldr r6, [pc, #144] @ ca140 <__cxa_atexit@plt+0xbbf8c> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + ldr r7, [r7, r6] │ │ │ │ + mov r6, r9 │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ + sub r3, r6, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ca118 <__cxa_atexit@plt+0xbbf64> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ca120 <__cxa_atexit@plt+0xbbf6c> │ │ │ │ + ldr r5, [pc, #100] @ ca144 <__cxa_atexit@plt+0xbbf90> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r1, [pc, #96] @ ca148 <__cxa_atexit@plt+0xbbf94> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #92] @ ca14c <__cxa_atexit@plt+0xbbf98> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r5, [r3] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r2 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r6, r2, #196, 4 @ 0x4000000c │ │ │ │ - rsbseq lr, r6, #184, 16 @ 0xb80000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d4394 <__cxa_atexit@plt+0xc61e0> │ │ │ │ + mov r6, r9 │ │ │ │ + b ca128 <__cxa_atexit@plt+0xbbf74> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #12] @ ca13c <__cxa_atexit@plt+0xbbf88> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + addseq r0, r3, #60, 10 @ 0xf000000 │ │ │ │ + rsbseq r5, r7, #132, 12 @ 0x8400000 │ │ │ │ + addseq r0, r3, #96, 18 @ 0x180000 │ │ │ │ + @ instruction: 0xffffe4bc │ │ │ │ + @ instruction: 0xffffe404 │ │ │ │ + subseq r2, lr, #11206656 @ 0xab0000 │ │ │ │ + rsbseq r5, r7, #92, 12 @ 0x5c00000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, r1, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ca1f0 <__cxa_atexit@plt+0xbc03c> │ │ │ │ + str r7, [r6, #-4] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r3, [pc, #160] @ ca220 <__cxa_atexit@plt+0xbc06c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r6, #-8] │ │ │ │ + cmp r8, #14 │ │ │ │ + bcs ca1a4 <__cxa_atexit@plt+0xbbff0> │ │ │ │ + lsl r7, r8, #2 │ │ │ │ + ldr r6, [pc, #144] @ ca228 <__cxa_atexit@plt+0xbc074> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + ldr r7, [r7, r6] │ │ │ │ + mov r6, r9 │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ + sub r3, r6, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi d437c <__cxa_atexit@plt+0xc61c8> │ │ │ │ - ldr r7, [pc, #56] @ d4398 <__cxa_atexit@plt+0xc61e4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d439c <__cxa_atexit@plt+0xc61e8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d43a0 <__cxa_atexit@plt+0xc61ec> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d43a4 <__cxa_atexit@plt+0xc61f0> │ │ │ │ + bhi ca200 <__cxa_atexit@plt+0xbc04c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ca208 <__cxa_atexit@plt+0xbc054> │ │ │ │ + ldr r5, [pc, #100] @ ca22c <__cxa_atexit@plt+0xbc078> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r1, [pc, #96] @ ca230 <__cxa_atexit@plt+0xbc07c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #92] @ ca234 <__cxa_atexit@plt+0xbc080> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r5, [r3] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r2 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r9 │ │ │ │ + b ca210 <__cxa_atexit@plt+0xbc05c> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #12] @ ca224 <__cxa_atexit@plt+0xbc070> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d43a8 <__cxa_atexit@plt+0xc61f4> │ │ │ │ - add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffce18 │ │ │ │ - rsbseq lr, r6, #120, 16 @ 0x780000 │ │ │ │ - addseq r6, r2, #84, 6 @ 0x50000001 │ │ │ │ - rsbseq sp, r6, #88, 28 @ 0x580 │ │ │ │ - rsbseq lr, r6, #84, 16 @ 0x540000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq lr, r6, #92, 16 @ 0x5c0000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d441c <__cxa_atexit@plt+0xc6268> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d4414 <__cxa_atexit@plt+0xc6260> │ │ │ │ - ldr r3, [pc, #44] @ d4424 <__cxa_atexit@plt+0xc6270> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d4428 <__cxa_atexit@plt+0xc6274> │ │ │ │ + addseq r0, r3, #84, 8 @ 0x54000000 │ │ │ │ + rsbseq r5, r7, #156, 10 @ 0x27000000 │ │ │ │ + addseq r0, r3, #120, 16 @ 0x780000 │ │ │ │ + @ instruction: 0xffffe3d4 │ │ │ │ + @ instruction: 0xffffe31c │ │ │ │ + subseq r2, lr, #51118080 @ 0x30c0000 │ │ │ │ + rsbseq r5, r7, #112, 10 @ 0x1c000000 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r2, r0 │ │ │ │ + andeq r0, r1, sp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ca2f8 <__cxa_atexit@plt+0xbc144> │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + cmp r8, r2 │ │ │ │ + ble ca2a8 <__cxa_atexit@plt+0xbc0f4> │ │ │ │ + ldr r7, [pc, #152] @ ca308 <__cxa_atexit@plt+0xbc154> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #148] @ ca30c <__cxa_atexit@plt+0xbc158> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + ldr r7, [pc, #124] @ ca310 <__cxa_atexit@plt+0xbc15c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r3, #20]! │ │ │ │ + sub r7, r6, #26 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r9, [pc, #100] @ ca314 <__cxa_atexit@plt+0xbc160> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r1, [pc, #96] @ ca318 <__cxa_atexit@plt+0xbc164> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #92] @ ca31c <__cxa_atexit@plt+0xbc168> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + mov r1, r3 │ │ │ │ + str r9, [r1, #20]! │ │ │ │ + str r8, [r3, #28] │ │ │ │ + str lr, [r3, #32] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + str r3, [r3, #40] @ 0x28 │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r6, r2, #204, 2 @ 0x33 │ │ │ │ - rsbseq lr, r6, #244, 14 @ 0x3d00000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d448c <__cxa_atexit@plt+0xc62d8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d4474 <__cxa_atexit@plt+0xc62c0> │ │ │ │ - ldr r7, [pc, #56] @ d4490 <__cxa_atexit@plt+0xc62dc> │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffee8 │ │ │ │ + addseq r0, r3, #100, 6 @ 0x90000001 │ │ │ │ + addseq r0, r3, #92, 6 @ 0x70000001 │ │ │ │ + @ instruction: 0xfffffdc0 │ │ │ │ + @ instruction: 0xfffffc98 │ │ │ │ + addseq r0, r3, #28, 6 @ 0x70000000 │ │ │ │ + rsbseq r5, r7, #140, 8 @ 0x8c000000 │ │ │ │ + andeq r0, r3, r0 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ca420 <__cxa_atexit@plt+0xbc26c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc ca428 <__cxa_atexit@plt+0xbc274> │ │ │ │ + ldr lr, [pc, #256] @ ca454 <__cxa_atexit@plt+0xbc2a0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #252] @ ca458 <__cxa_atexit@plt+0xbc2a4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + sub r7, r8, r2 │ │ │ │ + sub r2, r0, r7 │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + add r3, r6, #56 @ 0x38 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc ca440 <__cxa_atexit@plt+0xbc28c> │ │ │ │ + cmp r8, r2 │ │ │ │ + ble ca3d0 <__cxa_atexit@plt+0xbc21c> │ │ │ │ + ldr r7, [pc, #188] @ ca45c <__cxa_atexit@plt+0xbc2a8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d4494 <__cxa_atexit@plt+0xc62e0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d4498 <__cxa_atexit@plt+0xc62e4> │ │ │ │ + str r7, [r6, #16]! │ │ │ │ + ldr r7, [pc, #180] @ ca460 <__cxa_atexit@plt+0xbc2ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d449c <__cxa_atexit@plt+0xc62e8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d44a0 <__cxa_atexit@plt+0xc62ec> │ │ │ │ - add r8, pc, r8 │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + ldr r7, [pc, #164] @ ca464 <__cxa_atexit@plt+0xbc2b0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r6, #20]! │ │ │ │ + sub r7, r3, #26 │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ + ldr r2, [pc, #144] @ ca468 <__cxa_atexit@plt+0xbc2b4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #140] @ ca46c <__cxa_atexit@plt+0xbc2b8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r6, #16]! │ │ │ │ + ldr lr, [pc, #132] @ ca470 <__cxa_atexit@plt+0xbc2bc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r6, #-8] │ │ │ │ + mov r2, r6 │ │ │ │ + str r1, [r2, #20]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str r8, [r6, #28] │ │ │ │ + str lr, [r6, #32] │ │ │ │ + str r2, [r6, #36] @ 0x24 │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ + mov r3, r6 │ │ │ │ + b ca430 <__cxa_atexit@plt+0xbc27c> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffcd20 │ │ │ │ - rsbseq lr, r6, #180, 14 @ 0x2d00000 │ │ │ │ - addseq r6, r2, #92, 4 @ 0xc0000005 │ │ │ │ - rsbseq sp, r6, #96, 26 @ 0x1800 │ │ │ │ - rsbseq lr, r6, #144, 14 @ 0x2400000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0xfffffef0 │ │ │ │ + addseq r0, r3, #120, 4 @ 0x80000007 │ │ │ │ + @ instruction: 0xfffffdb8 │ │ │ │ + addseq r0, r3, #48, 4 │ │ │ │ + addseq r0, r3, #48, 4 │ │ │ │ + @ instruction: 0xfffffb78 │ │ │ │ + @ instruction: 0xfffffc90 │ │ │ │ + addseq r0, r3, #240, 2 @ 0x3c │ │ │ │ + rsbseq r5, r7, #56, 6 @ 0xe0000000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, r1, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ca514 <__cxa_atexit@plt+0xbc360> │ │ │ │ + str r7, [r6, #-4] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r3, [pc, #160] @ ca544 <__cxa_atexit@plt+0xbc390> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r6, #-8] │ │ │ │ + cmp r8, #14 │ │ │ │ + bcs ca4c8 <__cxa_atexit@plt+0xbc314> │ │ │ │ + lsl r7, r8, #2 │ │ │ │ + ldr r6, [pc, #144] @ ca54c <__cxa_atexit@plt+0xbc398> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + ldr r7, [r7, r6] │ │ │ │ + mov r6, r9 │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ + sub r3, r6, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ca524 <__cxa_atexit@plt+0xbc370> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ca52c <__cxa_atexit@plt+0xbc378> │ │ │ │ + ldr r5, [pc, #100] @ ca550 <__cxa_atexit@plt+0xbc39c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r1, [pc, #96] @ ca554 <__cxa_atexit@plt+0xbc3a0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #92] @ ca558 <__cxa_atexit@plt+0xbc3a4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r5, [r3] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r2 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - rsbseq lr, r6, #152, 14 @ 0x2600000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d4514 <__cxa_atexit@plt+0xc6360> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d450c <__cxa_atexit@plt+0xc6358> │ │ │ │ - ldr r3, [pc, #44] @ d451c <__cxa_atexit@plt+0xc6368> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d4520 <__cxa_atexit@plt+0xc636c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r6, r9 │ │ │ │ + b ca534 <__cxa_atexit@plt+0xbc380> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #12] @ ca548 <__cxa_atexit@plt+0xbc394> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ + addseq r0, r3, #48, 2 │ │ │ │ + rsbseq r5, r7, #120, 4 @ 0x80000007 │ │ │ │ + addseq r0, r3, #84, 10 @ 0x15000000 │ │ │ │ + @ instruction: 0xffffe0b0 │ │ │ │ + @ instruction: 0xffffdff8 │ │ │ │ + subseq r2, lr, #-1627389952 @ 0x9f000000 │ │ │ │ + rsbseq r5, r7, #80, 4 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, r1, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ca5fc <__cxa_atexit@plt+0xbc448> │ │ │ │ + str r7, [r6, #-4] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r3, [pc, #160] @ ca62c <__cxa_atexit@plt+0xbc478> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r6, #-8] │ │ │ │ + cmp r8, #14 │ │ │ │ + bcs ca5b0 <__cxa_atexit@plt+0xbc3fc> │ │ │ │ + lsl r7, r8, #2 │ │ │ │ + ldr r6, [pc, #144] @ ca634 <__cxa_atexit@plt+0xbc480> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + ldr r7, [r7, r6] │ │ │ │ + mov r6, r9 │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ + sub r3, r6, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ca60c <__cxa_atexit@plt+0xbc458> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ca614 <__cxa_atexit@plt+0xbc460> │ │ │ │ + ldr r5, [pc, #100] @ ca638 <__cxa_atexit@plt+0xbc484> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r1, [pc, #96] @ ca63c <__cxa_atexit@plt+0xbc488> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #92] @ ca640 <__cxa_atexit@plt+0xbc48c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r5, [r3] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r2 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r6, r2, #212 @ 0xd4 │ │ │ │ - rsbseq lr, r6, #48, 14 @ 0xc00000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d4584 <__cxa_atexit@plt+0xc63d0> │ │ │ │ + mov r6, r9 │ │ │ │ + b ca61c <__cxa_atexit@plt+0xbc468> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #12] @ ca630 <__cxa_atexit@plt+0xbc47c> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + addseq r0, r3, #72 @ 0x48 │ │ │ │ + rsbseq r5, r7, #144, 2 @ 0x24 │ │ │ │ + addseq r0, r3, #108, 8 @ 0x6c000000 │ │ │ │ + @ instruction: 0xffffdfc8 │ │ │ │ + @ instruction: 0xffffdf10 │ │ │ │ + subseq r2, lr, #-603979774 @ 0xdc000002 │ │ │ │ + rsbseq r5, r7, #100, 2 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d456c <__cxa_atexit@plt+0xc63b8> │ │ │ │ - ldr r7, [pc, #56] @ d4588 <__cxa_atexit@plt+0xc63d4> │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ca68c <__cxa_atexit@plt+0xbc4d8> │ │ │ │ + ldr r7, [pc, #52] @ ca6a0 <__cxa_atexit@plt+0xbc4ec> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d458c <__cxa_atexit@plt+0xc63d8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d4590 <__cxa_atexit@plt+0xc63dc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d4594 <__cxa_atexit@plt+0xc63e0> │ │ │ │ + stmdb r3, {r7, r9, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq ca680 <__cxa_atexit@plt+0xbc4cc> │ │ │ │ + mov r7, r8 │ │ │ │ + b ca6b4 <__cxa_atexit@plt+0xbc500> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ ca6a4 <__cxa_atexit@plt+0xbc4f0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d4598 <__cxa_atexit@plt+0xc63e4> │ │ │ │ - add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffcc28 │ │ │ │ - rsbseq lr, r6, #240, 12 @ 0xf000000 │ │ │ │ - addseq r6, r2, #100, 2 │ │ │ │ - rsbseq sp, r6, #104, 24 @ 0x6800 │ │ │ │ - rsbseq lr, r6, #204, 12 @ 0xcc00000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + rsbseq r5, r7, #76, 2 │ │ │ │ + rsbseq r5, r7, #4, 2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq ca734 <__cxa_atexit@plt+0xbc580> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #144] @ ca764 <__cxa_atexit@plt+0xbc5b0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq ca720 <__cxa_atexit@plt+0xbc56c> │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + cmp r2, #3 │ │ │ │ + beq ca744 <__cxa_atexit@plt+0xbc590> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + ldr r2, [pc, #112] @ ca768 <__cxa_atexit@plt+0xbc5b4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str r2, [r5] │ │ │ │ + ands r7, r3, #3 │ │ │ │ + beq ca728 <__cxa_atexit@plt+0xbc574> │ │ │ │ + cmp r7, #3 │ │ │ │ + beq ca754 <__cxa_atexit@plt+0xbc5a0> │ │ │ │ + sub r7, r7, #1 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b ca824 <__cxa_atexit@plt+0xbc670> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - rsbseq lr, r6, #212, 12 @ 0xd400000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d460c <__cxa_atexit@plt+0xc6458> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d4604 <__cxa_atexit@plt+0xc6450> │ │ │ │ - ldr r3, [pc, #44] @ d4614 <__cxa_atexit@plt+0xc6460> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d4618 <__cxa_atexit@plt+0xc6464> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b ca6cc <__cxa_atexit@plt+0xbc518> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b ca6f0 <__cxa_atexit@plt+0xbc53c> │ │ │ │ + bic r7, r3, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b ca714 <__cxa_atexit@plt+0xbc560> │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + rsbseq r5, r7, #64 @ 0x40 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq ca7c8 <__cxa_atexit@plt+0xbc614> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #80] @ ca7e8 <__cxa_atexit@plt+0xbc634> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r2, [r5] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq ca7c0 <__cxa_atexit@plt+0xbc60c> │ │ │ │ + cmp r3, #3 │ │ │ │ + beq ca7d8 <__cxa_atexit@plt+0xbc624> │ │ │ │ + sub r7, r3, #1 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b ca824 <__cxa_atexit@plt+0xbc670> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r5, r2, #220, 30 @ 0x370 │ │ │ │ - rsbseq lr, r6, #108, 12 @ 0x6c00000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b ca790 <__cxa_atexit@plt+0xbc5dc> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b ca7b4 <__cxa_atexit@plt+0xbc600> │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + rsbseq r4, r7, #192, 30 @ 0x300 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d467c <__cxa_atexit@plt+0xc64c8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d4664 <__cxa_atexit@plt+0xc64b0> │ │ │ │ - ldr r7, [pc, #56] @ d4680 <__cxa_atexit@plt+0xc64cc> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #3 │ │ │ │ + beq ca814 <__cxa_atexit@plt+0xbc660> │ │ │ │ + sub r7, r3, #1 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b ca824 <__cxa_atexit@plt+0xbc670> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b ca808 <__cxa_atexit@plt+0xbc654> │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc ca92c <__cxa_atexit@plt+0xbc778> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + cmp r1, r2 │ │ │ │ + bge ca868 <__cxa_atexit@plt+0xbc6b4> │ │ │ │ + cmp r7, r1 │ │ │ │ + ble ca88c <__cxa_atexit@plt+0xbc6d8> │ │ │ │ + cmp r7, r2 │ │ │ │ + bgt ca878 <__cxa_atexit@plt+0xbc6c4> │ │ │ │ + ldr r7, [pc, #240] @ ca954 <__cxa_atexit@plt+0xbc7a0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d4684 <__cxa_atexit@plt+0xc64d0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d4688 <__cxa_atexit@plt+0xc64d4> │ │ │ │ + b ca8f8 <__cxa_atexit@plt+0xbc744> │ │ │ │ + cmp r7, r1 │ │ │ │ + bge ca8a0 <__cxa_atexit@plt+0xbc6ec> │ │ │ │ + cmp r7, r2 │ │ │ │ + bge ca8f0 <__cxa_atexit@plt+0xbc73c> │ │ │ │ + ldr r7, [pc, #224] @ ca960 <__cxa_atexit@plt+0xbc7ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d468c <__cxa_atexit@plt+0xc64d8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d4690 <__cxa_atexit@plt+0xc64dc> │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + ldr lr, [pc, #180] @ ca948 <__cxa_atexit@plt+0xbc794> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #176] @ ca94c <__cxa_atexit@plt+0xbc798> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b ca8b0 <__cxa_atexit@plt+0xbc6fc> │ │ │ │ + ldr lr, [pc, #188] @ ca964 <__cxa_atexit@plt+0xbc7b0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #184] @ ca968 <__cxa_atexit@plt+0xbc7b4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #152] @ ca950 <__cxa_atexit@plt+0xbc79c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r8, [r6, #4]! │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + mov r1, r6 │ │ │ │ + str lr, [r1, #20]! │ │ │ │ + str r2, [r6, #28] │ │ │ │ + str r9, [r6, #32] │ │ │ │ + str r1, [r6, #36] @ 0x24 │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffcb30 │ │ │ │ - rsbseq lr, r6, #44, 12 @ 0x2c00000 │ │ │ │ - addseq r6, r2, #108 @ 0x6c │ │ │ │ - rsbseq sp, r6, #112, 22 @ 0x1c000 │ │ │ │ - rsbseq lr, r6, #8, 12 @ 0x800000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #116] @ ca96c <__cxa_atexit@plt+0xbc7b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #88] @ ca958 <__cxa_atexit@plt+0xbc7a4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + ldr r7, [pc, #64] @ ca95c <__cxa_atexit@plt+0xbc7a8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r6, #20]! │ │ │ │ + sub r7, r3, #26 │ │ │ │ bx r0 │ │ │ │ - rsbseq lr, r6, #16, 12 @ 0x1000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d4704 <__cxa_atexit@plt+0xc6550> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d46fc <__cxa_atexit@plt+0xc6548> │ │ │ │ - ldr r3, [pc, #44] @ d470c <__cxa_atexit@plt+0xc6558> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d4710 <__cxa_atexit@plt+0xc655c> │ │ │ │ + ldr r6, [pc, #60] @ ca970 <__cxa_atexit@plt+0xbc7bc> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #44 @ 0x2c │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + @ instruction: 0xfffff4ec │ │ │ │ + @ instruction: 0xfffff390 │ │ │ │ + addseq pc, r2, #36, 26 @ 0x900 │ │ │ │ + @ instruction: 0xfffff604 │ │ │ │ + addseq pc, r2, #220, 24 @ 0xdc00 │ │ │ │ + addseq pc, r2, #212, 24 @ 0xd400 │ │ │ │ + addseq pc, r2, #112, 26 @ 0x1c00 │ │ │ │ + @ instruction: 0xfffffbd4 │ │ │ │ + @ instruction: 0xfffffa78 │ │ │ │ + @ instruction: 0xfffffc6c │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + rsbseq r4, r7, #56, 28 @ 0x380 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b ca824 <__cxa_atexit@plt+0xbc670> │ │ │ │ + rsbseq r4, r7, #32, 28 @ 0x200 │ │ │ │ + andeq r0, r2, r1 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi caa3c <__cxa_atexit@plt+0xbc888> │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r0, [pc, #164] @ caa5c <__cxa_atexit@plt+0xbc8a8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r3, {r0, r7} │ │ │ │ + cmp r2, r1 │ │ │ │ + bne ca9d4 <__cxa_atexit@plt+0xbc820> │ │ │ │ + ldr r7, [pc, #148] @ caa60 <__cxa_atexit@plt+0xbc8ac> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc caa48 <__cxa_atexit@plt+0xbc894> │ │ │ │ + ldr r2, [pc, #112] @ caa64 <__cxa_atexit@plt+0xbc8b0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #108] @ caa68 <__cxa_atexit@plt+0xbc8b4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [pc, #96] @ caa6c <__cxa_atexit@plt+0xbc8b8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + mov r7, r6 │ │ │ │ + str r1, [r7, #20]! │ │ │ │ + str r8, [r6, #28] │ │ │ │ + str r2, [r6, #32] │ │ │ │ + str r7, [r6, #36] @ 0x24 │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r5, r2, #228, 28 @ 0xe40 │ │ │ │ - rsbseq lr, r6, #168, 10 @ 0x2a000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d4774 <__cxa_atexit@plt+0xc65c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + addseq pc, r2, #28, 24 @ 0x1c00 │ │ │ │ + addseq pc, r2, #36, 24 @ 0x2400 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + addseq pc, r2, #208, 22 @ 0x34000 │ │ │ │ + rsbseq r4, r7, #60, 26 @ 0xf00 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, r1, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi cab10 <__cxa_atexit@plt+0xbc95c> │ │ │ │ + str r7, [r6, #-4] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r3, [pc, #160] @ cab40 <__cxa_atexit@plt+0xbc98c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r6, #-8] │ │ │ │ + cmp r8, #14 │ │ │ │ + bcs caac4 <__cxa_atexit@plt+0xbc910> │ │ │ │ + lsl r7, r8, #2 │ │ │ │ + ldr r6, [pc, #144] @ cab48 <__cxa_atexit@plt+0xbc994> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + ldr r7, [r7, r6] │ │ │ │ + mov r6, r9 │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ + sub r3, r6, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi d475c <__cxa_atexit@plt+0xc65a8> │ │ │ │ - ldr r7, [pc, #56] @ d4778 <__cxa_atexit@plt+0xc65c4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d477c <__cxa_atexit@plt+0xc65c8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d4780 <__cxa_atexit@plt+0xc65cc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d4784 <__cxa_atexit@plt+0xc65d0> │ │ │ │ + bhi cab20 <__cxa_atexit@plt+0xbc96c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc cab28 <__cxa_atexit@plt+0xbc974> │ │ │ │ + ldr r5, [pc, #100] @ cab4c <__cxa_atexit@plt+0xbc998> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r1, [pc, #96] @ cab50 <__cxa_atexit@plt+0xbc99c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #92] @ cab54 <__cxa_atexit@plt+0xbc9a0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r5, [r3] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r2 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r9 │ │ │ │ + b cab30 <__cxa_atexit@plt+0xbc97c> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #12] @ cab44 <__cxa_atexit@plt+0xbc990> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d4788 <__cxa_atexit@plt+0xc65d4> │ │ │ │ - add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffca38 │ │ │ │ - rsbseq lr, r6, #104, 10 @ 0x1a000000 │ │ │ │ - addseq r5, r2, #116, 30 @ 0x1d0 │ │ │ │ - rsbseq sp, r6, #120, 20 @ 0x78000 │ │ │ │ - rsbseq lr, r6, #68, 10 @ 0x11000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq lr, r6, #76, 10 @ 0x13000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d47fc <__cxa_atexit@plt+0xc6648> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d47f4 <__cxa_atexit@plt+0xc6640> │ │ │ │ - ldr r3, [pc, #44] @ d4804 <__cxa_atexit@plt+0xc6650> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d4808 <__cxa_atexit@plt+0xc6654> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + addseq pc, r2, #52, 22 @ 0xd000 │ │ │ │ + rsbseq r4, r7, #124, 24 @ 0x7c00 │ │ │ │ + addseq pc, r2, #88, 30 @ 0x160 │ │ │ │ + @ instruction: 0xffffdab4 │ │ │ │ + @ instruction: 0xffffd9fc │ │ │ │ + subseq r1, lr, #2608 @ 0xa30 │ │ │ │ + rsbseq r4, r7, #80, 24 @ 0x5000 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, sl │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc cabcc <__cxa_atexit@plt+0xbca18> │ │ │ │ + ldr r9, [pc, #88] @ cabdc <__cxa_atexit@plt+0xbca28> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r1, [pc, #84] @ cabe0 <__cxa_atexit@plt+0xbca2c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #80] @ cabe4 <__cxa_atexit@plt+0xbca30> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + mov r1, r3 │ │ │ │ + str r9, [r1, #20]! │ │ │ │ + str r8, [r3, #28] │ │ │ │ + str lr, [r3, #32] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + str r3, [r3, #40] @ 0x28 │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r5, r2, #236, 26 @ 0x3b00 │ │ │ │ - rsbseq lr, r6, #228, 8 @ 0xe4000000 │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + @ instruction: 0xfffffe08 │ │ │ │ + addseq pc, r2, #72, 20 @ 0x48000 │ │ │ │ + rsbseq r4, r7, #192, 22 @ 0x30000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d486c <__cxa_atexit@plt+0xc66b8> │ │ │ │ - add r7, pc, r7 │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d4854 <__cxa_atexit@plt+0xc66a0> │ │ │ │ - ldr r7, [pc, #56] @ d4870 <__cxa_atexit@plt+0xc66bc> │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi cac6c <__cxa_atexit@plt+0xbcab8> │ │ │ │ + ldr r7, [pc, #144] @ caca0 <__cxa_atexit@plt+0xbcaec> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d4874 <__cxa_atexit@plt+0xc66c0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d4878 <__cxa_atexit@plt+0xc66c4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d487c <__cxa_atexit@plt+0xc66c8> │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + ands r2, r8, #3 │ │ │ │ + beq cac58 <__cxa_atexit@plt+0xbcaa4> │ │ │ │ + ldr r7, [r3, #-4] │ │ │ │ + cmp r2, #3 │ │ │ │ + beq cac80 <__cxa_atexit@plt+0xbcacc> │ │ │ │ + sub r2, r2, #1 │ │ │ │ + ldr r1, [pc, #112] @ caca4 <__cxa_atexit@plt+0xbcaf0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmdb r3, {r1, r2} │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq cac64 <__cxa_atexit@plt+0xbcab0> │ │ │ │ + cmp r3, #3 │ │ │ │ + beq cac90 <__cxa_atexit@plt+0xbcadc> │ │ │ │ + sub r7, r3, #1 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b cad60 <__cxa_atexit@plt+0xbcbac> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ caca8 <__cxa_atexit@plt+0xbcaf4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d4880 <__cxa_atexit@plt+0xc66cc> │ │ │ │ - add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffc940 │ │ │ │ - rsbseq lr, r6, #164, 8 @ 0xa4000000 │ │ │ │ - addseq r5, r2, #124, 28 @ 0x7c0 │ │ │ │ - rsbseq sp, r6, #128, 18 @ 0x200000 │ │ │ │ - rsbseq lr, r6, #128, 8 @ 0x80000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ + bic r2, r8, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + b cac2c <__cxa_atexit@plt+0xbca78> │ │ │ │ bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b cac4c <__cxa_atexit@plt+0xbca98> │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + rsbseq r4, r7, #116, 22 @ 0x1d000 │ │ │ │ + rsbseq r4, r7, #0, 22 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq cad04 <__cxa_atexit@plt+0xbcb50> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #76] @ cad24 <__cxa_atexit@plt+0xbcb70> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq cacfc <__cxa_atexit@plt+0xbcb48> │ │ │ │ + cmp r3, #3 │ │ │ │ + beq cad14 <__cxa_atexit@plt+0xbcb60> │ │ │ │ + sub r7, r3, #1 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b cad60 <__cxa_atexit@plt+0xbcbac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - rsbseq lr, r6, #136, 8 @ 0x88000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d48f4 <__cxa_atexit@plt+0xc6740> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d48ec <__cxa_atexit@plt+0xc6738> │ │ │ │ - ldr r3, [pc, #44] @ d48fc <__cxa_atexit@plt+0xc6748> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d4900 <__cxa_atexit@plt+0xc674c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r5, r2, #244, 24 @ 0xf400 │ │ │ │ - rsbseq lr, r6, #32, 8 @ 0x20000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b cacd0 <__cxa_atexit@plt+0xbcb1c> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b cacf0 <__cxa_atexit@plt+0xbcb3c> │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + rsbseq r4, r7, #132, 20 @ 0x84000 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d4964 <__cxa_atexit@plt+0xc67b0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d494c <__cxa_atexit@plt+0xc6798> │ │ │ │ - ldr r7, [pc, #56] @ d4968 <__cxa_atexit@plt+0xc67b4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d496c <__cxa_atexit@plt+0xc67b8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d4970 <__cxa_atexit@plt+0xc67bc> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #3 │ │ │ │ + beq cad50 <__cxa_atexit@plt+0xbcb9c> │ │ │ │ + sub r7, r3, #1 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b cad60 <__cxa_atexit@plt+0xbcbac> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b cad44 <__cxa_atexit@plt+0xbcb90> │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r7, [r5] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc cae08 <__cxa_atexit@plt+0xbcc54> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + cmp r8, r7 │ │ │ │ + ble cad98 <__cxa_atexit@plt+0xbcbe4> │ │ │ │ + ldr r7, [pc, #180] @ cae40 <__cxa_atexit@plt+0xbcc8c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d4974 <__cxa_atexit@plt+0xc67c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d4978 <__cxa_atexit@plt+0xc67c4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffc848 │ │ │ │ - rsbseq lr, r6, #224, 6 @ 0x80000003 │ │ │ │ - addseq r5, r2, #132, 26 @ 0x2100 │ │ │ │ - rsbseq sp, r6, #136, 16 @ 0x880000 │ │ │ │ - rsbseq lr, r6, #188, 6 @ 0xf0000002 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r2, [pc, #156] @ cae3c <__cxa_atexit@plt+0xbcc88> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + add r5, r5, #8 │ │ │ │ + sub r2, r3, #3 │ │ │ │ + add r3, r6, #52 @ 0x34 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc cae24 <__cxa_atexit@plt+0xbcc70> │ │ │ │ + ldr lr, [pc, #136] @ cae48 <__cxa_atexit@plt+0xbcc94> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #132] @ cae4c <__cxa_atexit@plt+0xbcc98> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r9, [pc, #128] @ cae50 <__cxa_atexit@plt+0xbcc9c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r6, #12]! │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + mov r1, r6 │ │ │ │ + str lr, [r1, #20]! │ │ │ │ + str r8, [r6, #28] │ │ │ │ + str r9, [r6, #32] │ │ │ │ + str r1, [r6, #36] @ 0x24 │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #52] @ cae44 <__cxa_atexit@plt+0xbcc90> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + mov r7, #44 @ 0x2c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - rsbseq lr, r6, #196, 6 @ 0x10000003 │ │ │ │ + @ instruction: 0xfffffdc4 │ │ │ │ + addseq pc, r2, #100, 16 @ 0x640000 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + @ instruction: 0xfffffcb8 │ │ │ │ + @ instruction: 0xfffffbcc │ │ │ │ + addseq pc, r2, #12, 16 @ 0xc0000 │ │ │ │ + rsbseq r4, r7, #88, 18 @ 0x160000 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b cad60 <__cxa_atexit@plt+0xbcbac> │ │ │ │ + rsbseq r4, r7, #240, 18 @ 0x3c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d49ec <__cxa_atexit@plt+0xc6838> │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi caecc <__cxa_atexit@plt+0xbcd18> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ cmp r0, #0 │ │ │ │ - beq d49e4 <__cxa_atexit@plt+0xc6830> │ │ │ │ - ldr r3, [pc, #44] @ d49f4 <__cxa_atexit@plt+0xc6840> │ │ │ │ + beq caec4 <__cxa_atexit@plt+0xbcd10> │ │ │ │ + ldr r3, [pc, #52] @ caed4 <__cxa_atexit@plt+0xbcd20> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d49f8 <__cxa_atexit@plt+0xc6844> │ │ │ │ + ldr r9, [pc, #48] @ caed8 <__cxa_atexit@plt+0xbcd24> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r2, [pc, #44] @ caedc <__cxa_atexit@plt+0xbcd28> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, sl │ │ │ │ + b 3c20f4 <__cxa_atexit@plt+0x3b3f40> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r5, r2, #252, 22 @ 0x3f000 │ │ │ │ - rsbseq lr, r6, #92, 6 @ 0x70000001 │ │ │ │ + rsbseq r4, r7, #156, 18 @ 0x270000 │ │ │ │ + rsbseq r4, r7, #168, 18 @ 0x2a0000 │ │ │ │ + addseq pc, r2, #60, 14 @ 0xf00000 │ │ │ │ + rsbseq r4, r7, #140, 18 @ 0x230000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d4a5c <__cxa_atexit@plt+0xc68a8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d4a44 <__cxa_atexit@plt+0xc6890> │ │ │ │ - ldr r7, [pc, #56] @ d4a60 <__cxa_atexit@plt+0xc68ac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d4a64 <__cxa_atexit@plt+0xc68b0> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi caf60 <__cxa_atexit@plt+0xbcdac> │ │ │ │ + ldr r3, [pc, #124] @ caf80 <__cxa_atexit@plt+0xbcdcc> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d4a68 <__cxa_atexit@plt+0xc68b4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d4a6c <__cxa_atexit@plt+0xc68b8> │ │ │ │ + str r3, [r7] │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq caf2c <__cxa_atexit@plt+0xbcd78> │ │ │ │ + cmp r3, #1 │ │ │ │ + bne caf3c <__cxa_atexit@plt+0xbcd88> │ │ │ │ + ldr r7, [pc, #104] @ caf88 <__cxa_atexit@plt+0xbcdd4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d4a70 <__cxa_atexit@plt+0xc68bc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffc750 │ │ │ │ - rsbseq lr, r6, #28, 6 @ 0x70000000 │ │ │ │ - addseq r5, r2, #140, 24 @ 0x8c00 │ │ │ │ - rsbseq sp, r6, #144, 14 @ 0x2400000 │ │ │ │ - rsbseq lr, r6, #248, 4 @ 0x8000000f │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [pc, #100] @ caf8c <__cxa_atexit@plt+0xbcdd8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - rsbseq lr, r6, #0, 6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d4ae4 <__cxa_atexit@plt+0xc6930> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d4adc <__cxa_atexit@plt+0xc6928> │ │ │ │ - ldr r3, [pc, #44] @ d4aec <__cxa_atexit@plt+0xc6938> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d4af0 <__cxa_atexit@plt+0xc693c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + cmp r3, #3 │ │ │ │ + beq caf70 <__cxa_atexit@plt+0xbcdbc> │ │ │ │ + sub r7, r3, #1 │ │ │ │ + ldr r3, [pc, #52] @ caf84 <__cxa_atexit@plt+0xbcdd0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r7, r3, r7, lsl #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #-4] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r5, r2, #4, 22 @ 0x1000 │ │ │ │ - rsbseq lr, r6, #152, 4 @ 0x80000009 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d4b54 <__cxa_atexit@plt+0xc69a0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d4b3c <__cxa_atexit@plt+0xc6988> │ │ │ │ - ldr r7, [pc, #56] @ d4b58 <__cxa_atexit@plt+0xc69a4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d4b5c <__cxa_atexit@plt+0xc69a8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d4b60 <__cxa_atexit@plt+0xc69ac> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d4b64 <__cxa_atexit@plt+0xc69b0> │ │ │ │ + ldr r7, [pc, #40] @ caf90 <__cxa_atexit@plt+0xbcddc> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d4b68 <__cxa_atexit@plt+0xc69b4> │ │ │ │ - add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffc658 │ │ │ │ - rsbseq lr, r6, #88, 4 @ 0x80000005 │ │ │ │ - addseq r5, r2, #148, 22 @ 0x25000 │ │ │ │ - rsbseq sp, r6, #152, 12 @ 0x9800000 │ │ │ │ - rsbseq lr, r6, #52, 4 @ 0x40000003 │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b caf48 <__cxa_atexit@plt+0xbcd94> │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + addseq pc, r2, #196, 20 @ 0xc4000 │ │ │ │ + rsbseq r4, r7, #88, 18 @ 0x160000 │ │ │ │ + rsbseq r4, r7, #80, 18 @ 0x140000 │ │ │ │ + rsbseq r4, r7, #32, 18 @ 0x80000 │ │ │ │ + rsbseq r4, r7, #220, 16 @ 0xdc0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne cafc4 <__cxa_atexit@plt+0xbce10> │ │ │ │ + ldr r7, [pc, #72] @ caffc <__cxa_atexit@plt+0xbce48> │ │ │ │ + add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [pc, #64] @ cb000 <__cxa_atexit@plt+0xbce4c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + cmp r3, #3 │ │ │ │ + beq cafe8 <__cxa_atexit@plt+0xbce34> │ │ │ │ + sub r7, r3, #1 │ │ │ │ + ldr r3, [pc, #32] @ caff8 <__cxa_atexit@plt+0xbce44> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r7, r3, r7, lsl #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #-4] │ │ │ │ bx r0 │ │ │ │ - rsbseq lr, r6, #60, 4 @ 0xc0000003 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b cafd0 <__cxa_atexit@plt+0xbce1c> │ │ │ │ + addseq pc, r2, #60, 20 @ 0x3c000 │ │ │ │ + rsbseq r4, r7, #196, 16 @ 0xc40000 │ │ │ │ + rsbseq r4, r7, #184, 16 @ 0xb80000 │ │ │ │ + rsbseq r4, r7, #152, 16 @ 0x980000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d4bdc <__cxa_atexit@plt+0xc6a28> │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi cb064 <__cxa_atexit@plt+0xbceb0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ cmp r0, #0 │ │ │ │ - beq d4bd4 <__cxa_atexit@plt+0xc6a20> │ │ │ │ - ldr r3, [pc, #44] @ d4be4 <__cxa_atexit@plt+0xc6a30> │ │ │ │ + beq cb05c <__cxa_atexit@plt+0xbcea8> │ │ │ │ + ldr r3, [pc, #52] @ cb06c <__cxa_atexit@plt+0xbceb8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d4be8 <__cxa_atexit@plt+0xc6a34> │ │ │ │ + ldr r9, [pc, #48] @ cb070 <__cxa_atexit@plt+0xbcebc> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r2, [pc, #44] @ cb074 <__cxa_atexit@plt+0xbcec0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, sl │ │ │ │ + b 3c20f4 <__cxa_atexit@plt+0x3b3f40> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r5, r2, #12, 20 @ 0xc000 │ │ │ │ - rsbseq lr, r6, #212, 2 @ 0x35 │ │ │ │ + rsbseq r4, r7, #4, 16 @ 0x40000 │ │ │ │ + rsbseq r4, r7, #80, 16 @ 0x500000 │ │ │ │ + addseq pc, r2, #164, 10 @ 0x29000000 │ │ │ │ + rsbseq r4, r7, #52, 16 @ 0x340000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d4c4c <__cxa_atexit@plt+0xc6a98> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d4c34 <__cxa_atexit@plt+0xc6a80> │ │ │ │ - ldr r7, [pc, #56] @ d4c50 <__cxa_atexit@plt+0xc6a9c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d4c54 <__cxa_atexit@plt+0xc6aa0> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi cb100 <__cxa_atexit@plt+0xbcf4c> │ │ │ │ + ldr r3, [pc, #116] @ cb110 <__cxa_atexit@plt+0xbcf5c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d4c58 <__cxa_atexit@plt+0xc6aa4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d4c5c <__cxa_atexit@plt+0xc6aa8> │ │ │ │ + str r3, [r7] │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq cb0d0 <__cxa_atexit@plt+0xbcf1c> │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r7, #3 │ │ │ │ + bne cb0e0 <__cxa_atexit@plt+0xbcf2c> │ │ │ │ + ldr r7, [pc, #84] @ cb118 <__cxa_atexit@plt+0xbcf64> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #80] @ cb11c <__cxa_atexit@plt+0xbcf68> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + cmp r3, #3 │ │ │ │ + addeq r3, r7, #1 │ │ │ │ + lsl r7, r3, #2 │ │ │ │ + ldr r3, [pc, #32] @ cb114 <__cxa_atexit@plt+0xbcf60> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r7, r3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ cb120 <__cxa_atexit@plt+0xbcf6c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d4c60 <__cxa_atexit@plt+0xc6aac> │ │ │ │ - add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffc560 │ │ │ │ - rsbseq lr, r6, #148, 2 @ 0x25 │ │ │ │ - addseq r5, r2, #156, 20 @ 0x9c000 │ │ │ │ - rsbseq sp, r6, #160, 10 @ 0x28000000 │ │ │ │ - rsbseq lr, r6, #112, 2 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + addseq pc, r2, #32, 18 @ 0x80000 │ │ │ │ + rsbseq r4, r7, #244, 14 @ 0x3d00000 │ │ │ │ + rsbseq r4, r7, #236, 14 @ 0x3b00000 │ │ │ │ + rsbseq r4, r7, #192, 14 @ 0x3000000 │ │ │ │ + rsbseq r4, r7, #140, 14 @ 0x2300000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #3 │ │ │ │ + bne cb15c <__cxa_atexit@plt+0xbcfa8> │ │ │ │ + ldr r7, [pc, #56] @ cb184 <__cxa_atexit@plt+0xbcfd0> │ │ │ │ + add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [pc, #48] @ cb188 <__cxa_atexit@plt+0xbcfd4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #3 │ │ │ │ + addeq r7, r3, #1 │ │ │ │ + lsl r7, r7, #2 │ │ │ │ + ldr r3, [pc, #12] @ cb180 <__cxa_atexit@plt+0xbcfcc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r7, r3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - rsbseq lr, r6, #120, 2 │ │ │ │ + addseq pc, r2, #160, 16 @ 0xa00000 │ │ │ │ + rsbseq r4, r7, #108, 14 @ 0x1b00000 │ │ │ │ + rsbseq r4, r7, #96, 14 @ 0x1800000 │ │ │ │ + rsbseq r4, r7, #220, 10 @ 0x37000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ + sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ - bhi d4cd4 <__cxa_atexit@plt+0xc6b20> │ │ │ │ + bhi cb1e8 <__cxa_atexit@plt+0xbd034> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ cmp r0, #0 │ │ │ │ - beq d4ccc <__cxa_atexit@plt+0xc6b18> │ │ │ │ - ldr r3, [pc, #44] @ d4cdc <__cxa_atexit@plt+0xc6b28> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d4ce0 <__cxa_atexit@plt+0xc6b2c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + beq cb1e0 <__cxa_atexit@plt+0xbd02c> │ │ │ │ + ldr sl, [pc, #48] @ cb1f0 <__cxa_atexit@plt+0xbd03c> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r3, [pc, #44] @ cb1f4 <__cxa_atexit@plt+0xbd040> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ + mov r8, #0 │ │ │ │ + mov r9, #3 │ │ │ │ + b 3c1e94 <__cxa_atexit@plt+0x3b3ce0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r5, r2, #20, 18 @ 0x50000 │ │ │ │ - rsbseq lr, r6, #16, 2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d4d44 <__cxa_atexit@plt+0xc6b90> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d4d2c <__cxa_atexit@plt+0xc6b78> │ │ │ │ - ldr r7, [pc, #56] @ d4d48 <__cxa_atexit@plt+0xc6b94> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d4d4c <__cxa_atexit@plt+0xc6b98> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d4d50 <__cxa_atexit@plt+0xc6b9c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d4d54 <__cxa_atexit@plt+0xc6ba0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d4d58 <__cxa_atexit@plt+0xc6ba4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffc468 │ │ │ │ - rsbseq lr, r6, #208 @ 0xd0 │ │ │ │ - addseq r5, r2, #164, 18 @ 0x290000 │ │ │ │ - rsbseq sp, r6, #168, 8 @ 0xa8000000 │ │ │ │ - rsbseq lr, r6, #172 @ 0xac │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq lr, r6, #180 @ 0xb4 │ │ │ │ + rsbseq r4, r7, #176, 10 @ 0x2c000000 │ │ │ │ + addseq pc, r2, #36, 8 @ 0x24000000 │ │ │ │ + rsbseq r4, r7, #208, 12 @ 0xd000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d4dcc <__cxa_atexit@plt+0xc6c18> │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi cb254 <__cxa_atexit@plt+0xbd0a0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ cmp r0, #0 │ │ │ │ - beq d4dc4 <__cxa_atexit@plt+0xc6c10> │ │ │ │ - ldr r3, [pc, #44] @ d4dd4 <__cxa_atexit@plt+0xc6c20> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d4dd8 <__cxa_atexit@plt+0xc6c24> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + beq cb24c <__cxa_atexit@plt+0xbd098> │ │ │ │ + ldr r8, [pc, #48] @ cb25c <__cxa_atexit@plt+0xbd0a8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #44] @ cb260 <__cxa_atexit@plt+0xbd0ac> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r3, [pc, #40] @ cb264 <__cxa_atexit@plt+0xbd0b0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ + mov r5, sl │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r5, r2, #28, 16 @ 0x1c0000 │ │ │ │ - rsbseq lr, r6, #76 @ 0x4c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d4e3c <__cxa_atexit@plt+0xc6c88> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ + subseq r1, lr, #35389440 @ 0x21c0000 │ │ │ │ + rsbseq r4, r7, #156, 12 @ 0x9c00000 │ │ │ │ + addseq pc, r2, #176, 6 @ 0xc0000002 │ │ │ │ + rsbseq r4, r7, #112, 12 @ 0x7000000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, r1, lsl r0 │ │ │ │ + ldr sl, [pc, #12] @ cb288 <__cxa_atexit@plt+0xbd0d4> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + mov r8, #0 │ │ │ │ + b 3c1e94 <__cxa_atexit@plt+0x3b3ce0> │ │ │ │ + rsbseq r4, r7, #100, 12 @ 0x6400000 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi d4e24 <__cxa_atexit@plt+0xc6c70> │ │ │ │ - ldr r7, [pc, #56] @ d4e40 <__cxa_atexit@plt+0xc6c8c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d4e44 <__cxa_atexit@plt+0xc6c90> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d4e48 <__cxa_atexit@plt+0xc6c94> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d4e4c <__cxa_atexit@plt+0xc6c98> │ │ │ │ + bhi cb2e8 <__cxa_atexit@plt+0xbd134> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc cb2f0 <__cxa_atexit@plt+0xbd13c> │ │ │ │ + ldr r5, [pc, #76] @ cb30c <__cxa_atexit@plt+0xbd158> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r1, [pc, #72] @ cb310 <__cxa_atexit@plt+0xbd15c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #68] @ cb314 <__cxa_atexit@plt+0xbd160> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r5, [r3] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r2 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + mov r6, r9 │ │ │ │ + b cb2f8 <__cxa_atexit@plt+0xbd144> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ cb308 <__cxa_atexit@plt+0xbd154> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d4e50 <__cxa_atexit@plt+0xc6c9c> │ │ │ │ - add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffc370 │ │ │ │ - rsbseq lr, r6, #12 │ │ │ │ - addseq r5, r2, #172, 16 @ 0xac0000 │ │ │ │ - rsbseq sp, r6, #176, 6 @ 0xc0000002 │ │ │ │ - rsbseq sp, r6, #232, 30 @ 0x3a0 │ │ │ │ + rsbseq r4, r7, #0, 12 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0xffffffa8 │ │ │ │ + subseq r1, lr, #52428800 @ 0x3200000 │ │ │ │ + rsbseq r4, r7, #208, 10 @ 0x34000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ cb33c <__cxa_atexit@plt+0xbd188> │ │ │ │ + add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq sp, r6, #240, 30 @ 0x3c0 │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3c20f4 <__cxa_atexit@plt+0x3b3f40> │ │ │ │ + rsbseq r4, r7, #16, 10 @ 0x4000000 │ │ │ │ + rsbseq r4, r7, #180, 10 @ 0x2d000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d4ec4 <__cxa_atexit@plt+0xc6d10> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d4ebc <__cxa_atexit@plt+0xc6d08> │ │ │ │ - ldr r3, [pc, #44] @ d4ecc <__cxa_atexit@plt+0xc6d18> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d4ed0 <__cxa_atexit@plt+0xc6d1c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r5, r2, #36, 14 @ 0x900000 │ │ │ │ - rsbseq sp, r6, #136, 30 @ 0x220 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d4f34 <__cxa_atexit@plt+0xc6d80> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r9, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi cb3cc <__cxa_atexit@plt+0xbd218> │ │ │ │ + ldr r7, [pc, #152] @ cb404 <__cxa_atexit@plt+0xbd250> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d4f1c <__cxa_atexit@plt+0xc6d68> │ │ │ │ - ldr r7, [pc, #56] @ d4f38 <__cxa_atexit@plt+0xc6d84> │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq cb3bc <__cxa_atexit@plt+0xbd208> │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc cb3e4 <__cxa_atexit@plt+0xbd230> │ │ │ │ + ldr r7, [pc, #124] @ cb410 <__cxa_atexit@plt+0xbd25c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d4f3c <__cxa_atexit@plt+0xc6d88> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d4f40 <__cxa_atexit@plt+0xc6d8c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d4f44 <__cxa_atexit@plt+0xc6d90> │ │ │ │ + ldr r1, [pc, #120] @ cb414 <__cxa_atexit@plt+0xbd260> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #116] @ cb418 <__cxa_atexit@plt+0xbd264> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r3, [r9, #8] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r2 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r6, r9 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #56] @ cb40c <__cxa_atexit@plt+0xbd258> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d4f48 <__cxa_atexit@plt+0xc6d94> │ │ │ │ - add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffc278 │ │ │ │ - rsbseq sp, r6, #72, 30 @ 0x120 │ │ │ │ - addseq r5, r2, #180, 14 @ 0x2d00000 │ │ │ │ - rsbseq sp, r6, #184, 4 @ 0x8000000b │ │ │ │ - rsbseq sp, r6, #36, 30 @ 0x90 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq sp, r6, #44, 30 @ 0xb0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d4fbc <__cxa_atexit@plt+0xc6e08> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d4fb4 <__cxa_atexit@plt+0xc6e00> │ │ │ │ - ldr r3, [pc, #44] @ d4fc4 <__cxa_atexit@plt+0xc6e10> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d4fc8 <__cxa_atexit@plt+0xc6e14> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #28] @ cb408 <__cxa_atexit@plt+0xbd254> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r5, r2, #44, 12 @ 0x2c00000 │ │ │ │ - rsbseq sp, r6, #196, 28 @ 0xc40 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + rsbseq r4, r7, #20, 10 @ 0x5000000 │ │ │ │ + rsbseq r4, r7, #60, 10 @ 0xf000000 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + @ instruction: 0xfffffed4 │ │ │ │ + subseq r1, lr, #394264576 @ 0x17800000 │ │ │ │ + rsbseq r4, r7, #220, 8 @ 0xdc000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d502c <__cxa_atexit@plt+0xc6e78> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d5014 <__cxa_atexit@plt+0xc6e60> │ │ │ │ - ldr r7, [pc, #56] @ d5030 <__cxa_atexit@plt+0xc6e7c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d5034 <__cxa_atexit@plt+0xc6e80> │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi cb474 <__cxa_atexit@plt+0xbd2c0> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc cb47c <__cxa_atexit@plt+0xbd2c8> │ │ │ │ + ldr r2, [pc, #76] @ cb49c <__cxa_atexit@plt+0xbd2e8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ cb4a0 <__cxa_atexit@plt+0xbd2ec> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [pc, #68] @ cb4a4 <__cxa_atexit@plt+0xbd2f0> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d5038 <__cxa_atexit@plt+0xc6e84> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d503c <__cxa_atexit@plt+0xc6e88> │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + mov r6, r9 │ │ │ │ + b cb484 <__cxa_atexit@plt+0xbd2d0> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r7, [pc, #8] @ cb498 <__cxa_atexit@plt+0xbd2e4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d5040 <__cxa_atexit@plt+0xc6e8c> │ │ │ │ - add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffc180 │ │ │ │ - rsbseq sp, r6, #132, 28 @ 0x840 │ │ │ │ - addseq r5, r2, #188, 12 @ 0xbc00000 │ │ │ │ - rsbseq sp, r6, #192, 2 @ 0x30 │ │ │ │ - rsbseq sp, r6, #96, 28 @ 0x600 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq sp, r6, #104, 28 @ 0x680 │ │ │ │ + rsbseq r4, r7, #112, 8 @ 0x70000000 │ │ │ │ + @ instruction: 0xfffffed0 │ │ │ │ + @ instruction: 0xfffffe18 │ │ │ │ + subseq r1, lr, #-1577058304 @ 0xa2000000 │ │ │ │ + rsbseq r4, r7, #76, 8 @ 0x4c000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d50b4 <__cxa_atexit@plt+0xc6f00> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d50ac <__cxa_atexit@plt+0xc6ef8> │ │ │ │ - ldr r3, [pc, #44] @ d50bc <__cxa_atexit@plt+0xc6f08> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d50c0 <__cxa_atexit@plt+0xc6f0c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r9, r6 │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi cb55c <__cxa_atexit@plt+0xbd3a8> │ │ │ │ + ldr r6, [pc, #188] @ cb58c <__cxa_atexit@plt+0xbd3d8> │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq cb504 <__cxa_atexit@plt+0xbd350> │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + cmp r3, #4 │ │ │ │ + bcs cb518 <__cxa_atexit@plt+0xbd364> │ │ │ │ + lsl r7, r3, #2 │ │ │ │ + ldr r6, [pc, #160] @ cb594 <__cxa_atexit@plt+0xbd3e0> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + ldr r7, [r7, r6] │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r9 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r5, r2, #52, 10 @ 0xd000000 │ │ │ │ - rsbseq sp, r6, #0, 28 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d5124 <__cxa_atexit@plt+0xc6f70> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d510c <__cxa_atexit@plt+0xc6f58> │ │ │ │ - ldr r7, [pc, #56] @ d5128 <__cxa_atexit@plt+0xc6f74> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc cb570 <__cxa_atexit@plt+0xbd3bc> │ │ │ │ + ldr r5, [pc, #108] @ cb59c <__cxa_atexit@plt+0xbd3e8> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r1, [pc, #104] @ cb5a0 <__cxa_atexit@plt+0xbd3ec> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #100] @ cb5a4 <__cxa_atexit@plt+0xbd3f0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r5, [r7] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r3, [r9, #8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r2 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + ldr r7, [pc, #52] @ cb598 <__cxa_atexit@plt+0xbd3e4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d512c <__cxa_atexit@plt+0xc6f78> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d5130 <__cxa_atexit@plt+0xc6f7c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d5134 <__cxa_atexit@plt+0xc6f80> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ cb590 <__cxa_atexit@plt+0xbd3dc> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d5138 <__cxa_atexit@plt+0xc6f84> │ │ │ │ - add r8, pc, r8 │ │ │ │ + mov r2, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffc088 │ │ │ │ - rsbseq sp, r6, #192, 26 @ 0x3000 │ │ │ │ - addseq r5, r2, #196, 10 @ 0x31000000 │ │ │ │ - rsbseq sp, r6, #200 @ 0xc8 │ │ │ │ - rsbseq sp, r6, #156, 26 @ 0x2700 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + rsbseq r4, r7, #136, 6 @ 0x20000002 │ │ │ │ + addseq pc, r2, #32, 10 @ 0x8000000 │ │ │ │ + rsbseq r4, r7, #180, 6 @ 0xd0000002 │ │ │ │ + @ instruction: 0xfffffdf0 │ │ │ │ + @ instruction: 0xfffffd38 │ │ │ │ + subseq r1, lr, #134217731 @ 0x8000003 │ │ │ │ + rsbseq r4, r7, #80, 6 @ 0x40000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + cmp r8, #4 │ │ │ │ + bcs cb5e0 <__cxa_atexit@plt+0xbd42c> │ │ │ │ + lsl r7, r8, #2 │ │ │ │ + ldr r6, [pc, #124] @ cb64c <__cxa_atexit@plt+0xbd498> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + ldr r7, [r7, r6] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - rsbseq sp, r6, #164, 26 @ 0x2900 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d51ac <__cxa_atexit@plt+0xc6ff8> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d51a4 <__cxa_atexit@plt+0xc6ff0> │ │ │ │ - ldr r3, [pc, #44] @ d51b4 <__cxa_atexit@plt+0xc7000> │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi cb624 <__cxa_atexit@plt+0xbd470> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc cb62c <__cxa_atexit@plt+0xbd478> │ │ │ │ + ldr r2, [pc, #80] @ cb650 <__cxa_atexit@plt+0xbd49c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #76] @ cb654 <__cxa_atexit@plt+0xbd4a0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [pc, #72] @ cb658 <__cxa_atexit@plt+0xbd4a4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d51b8 <__cxa_atexit@plt+0xc7004> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r5, r2, #60, 8 @ 0x3c000000 │ │ │ │ - rsbseq sp, r6, #60, 26 @ 0xf00 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d521c <__cxa_atexit@plt+0xc7068> │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + mov r6, r9 │ │ │ │ + b cb634 <__cxa_atexit@plt+0xbd480> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r7, [pc, #8] @ cb648 <__cxa_atexit@plt+0xbd494> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + rsbseq r4, r7, #192, 4 │ │ │ │ + addseq pc, r2, #68, 8 @ 0x44000000 │ │ │ │ + @ instruction: 0xfffffd20 │ │ │ │ + @ instruction: 0xfffffc68 │ │ │ │ + subseq r1, lr, #536870927 @ 0x2000000f │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d5204 <__cxa_atexit@plt+0xc7050> │ │ │ │ - ldr r7, [pc, #56] @ d5220 <__cxa_atexit@plt+0xc706c> │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi cb6f8 <__cxa_atexit@plt+0xbd544> │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + ldr r2, [pc, #156] @ cb720 <__cxa_atexit@plt+0xbd56c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + cmp r7, #3 │ │ │ │ + bne cb6a0 <__cxa_atexit@plt+0xbd4ec> │ │ │ │ + ldr r7, [pc, #144] @ cb728 <__cxa_atexit@plt+0xbd574> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ + add r8, r7, #1 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc cb704 <__cxa_atexit@plt+0xbd550> │ │ │ │ + ldr r7, [pc, #112] @ cb72c <__cxa_atexit@plt+0xbd578> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d5224 <__cxa_atexit@plt+0xc7070> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d5228 <__cxa_atexit@plt+0xc7074> │ │ │ │ + ldr r2, [pc, #108] @ cb730 <__cxa_atexit@plt+0xbd57c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #100] @ cb734 <__cxa_atexit@plt+0xbd580> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d522c <__cxa_atexit@plt+0xc7078> │ │ │ │ + str r8, [r6, #8] │ │ │ │ + mov r1, r6 │ │ │ │ + str r2, [r1, #12]! │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r7, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + str r6, [r6, #32] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ cb724 <__cxa_atexit@plt+0xbd570> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d5230 <__cxa_atexit@plt+0xc707c> │ │ │ │ - add r8, pc, r8 │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffbf90 │ │ │ │ - rsbseq sp, r6, #252, 24 @ 0xfc00 │ │ │ │ - addseq r5, r2, #204, 8 @ 0xcc000000 │ │ │ │ - rsbseq ip, r6, #208, 30 @ 0x340 │ │ │ │ - rsbseq sp, r6, #216, 24 @ 0xd800 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq sp, r6, #224, 24 @ 0xe000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d52a4 <__cxa_atexit@plt+0xc70f0> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d529c <__cxa_atexit@plt+0xc70e8> │ │ │ │ - ldr r3, [pc, #44] @ d52ac <__cxa_atexit@plt+0xc70f8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d52b0 <__cxa_atexit@plt+0xc70fc> │ │ │ │ + addseq lr, r2, #80, 30 @ 0x140 │ │ │ │ + rsbseq r4, r7, #20, 4 @ 0x40000001 │ │ │ │ + addseq lr, r2, #88, 30 @ 0x160 │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + addseq lr, r2, #12, 30 @ 0x30 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi cb778 <__cxa_atexit@plt+0xbd5c4> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + ldr r2, [pc, #36] @ cb780 <__cxa_atexit@plt+0xbd5cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + lsl r7, r7, #2 │ │ │ │ + ldr r5, [pc, #24] @ cb784 <__cxa_atexit@plt+0xbd5d0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r7, [r7, r5] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r5, r2, #68, 6 @ 0x10000001 │ │ │ │ - rsbseq sp, r6, #120, 24 @ 0x7800 │ │ │ │ + addseq lr, r2, #120, 28 @ 0x780 │ │ │ │ + addseq pc, r2, #168, 4 @ 0x8000000a │ │ │ │ + andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d5314 <__cxa_atexit@plt+0xc7160> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d52fc <__cxa_atexit@plt+0xc7148> │ │ │ │ - ldr r7, [pc, #56] @ d5318 <__cxa_atexit@plt+0xc7164> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d531c <__cxa_atexit@plt+0xc7168> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc cb7e8 <__cxa_atexit@plt+0xbd634> │ │ │ │ + ldr r3, [pc, #80] @ cb800 <__cxa_atexit@plt+0xbd64c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d5320 <__cxa_atexit@plt+0xc716c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d5324 <__cxa_atexit@plt+0xc7170> │ │ │ │ + ldr r2, [pc, #76] @ cb804 <__cxa_atexit@plt+0xbd650> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ cb808 <__cxa_atexit@plt+0xbd654> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r2, [r7, #4]! │ │ │ │ + str r8, [r7, #8] │ │ │ │ + mov r2, r7 │ │ │ │ + str r3, [r2, #12]! │ │ │ │ + str r8, [r7, #20] │ │ │ │ + add lr, r7, #24 │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ cb80c <__cxa_atexit@plt+0xbd658> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d5328 <__cxa_atexit@plt+0xc7174> │ │ │ │ - add r8, pc, r8 │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffbe98 │ │ │ │ - rsbseq sp, r6, #56, 24 @ 0x3800 │ │ │ │ - addseq r5, r2, #212, 6 @ 0x50000003 │ │ │ │ - rsbseq ip, r6, #216, 28 @ 0xd80 │ │ │ │ - rsbseq sp, r6, #20, 24 @ 0x1400 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq sp, r6, #28, 24 @ 0x1c00 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + @ instruction: 0xfffffea8 │ │ │ │ + addseq lr, r2, #28, 28 @ 0x1c0 │ │ │ │ + rsbseq r4, r7, #48, 2 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d539c <__cxa_atexit@plt+0xc71e8> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d5394 <__cxa_atexit@plt+0xc71e0> │ │ │ │ - ldr r3, [pc, #44] @ d53a4 <__cxa_atexit@plt+0xc71f0> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi cb874 <__cxa_atexit@plt+0xbd6c0> │ │ │ │ + ldr r3, [pc, #216] @ cb908 <__cxa_atexit@plt+0xbd754> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d53a8 <__cxa_atexit@plt+0xc71f4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r3, [r7] │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq cb864 <__cxa_atexit@plt+0xbd6b0> │ │ │ │ + cmp r3, #3 │ │ │ │ + beq cb884 <__cxa_atexit@plt+0xbd6d0> │ │ │ │ + sub r8, r3, #1 │ │ │ │ + cmp r8, #3 │ │ │ │ + ble cb898 <__cxa_atexit@plt+0xbd6e4> │ │ │ │ + ldr r7, [pc, #184] @ cb910 <__cxa_atexit@plt+0xbd75c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r5, r2, #76, 4 @ 0xc0000004 │ │ │ │ - rsbseq sp, r6, #180, 22 @ 0x2d000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d540c <__cxa_atexit@plt+0xc7258> │ │ │ │ + ldr r7, [pc, #152] @ cb914 <__cxa_atexit@plt+0xbd760> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d53f4 <__cxa_atexit@plt+0xc7240> │ │ │ │ - ldr r7, [pc, #56] @ d5410 <__cxa_atexit@plt+0xc725c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r8, [r7, #-2] │ │ │ │ + cmp r8, #3 │ │ │ │ + bgt cb850 <__cxa_atexit@plt+0xbd69c> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc cb8ec <__cxa_atexit@plt+0xbd738> │ │ │ │ + ldr r7, [pc, #104] @ cb918 <__cxa_atexit@plt+0xbd764> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d5414 <__cxa_atexit@plt+0xc7260> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d5418 <__cxa_atexit@plt+0xc7264> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d541c <__cxa_atexit@plt+0xc7268> │ │ │ │ + ldr r2, [pc, #100] @ cb91c <__cxa_atexit@plt+0xbd768> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #96] @ cb920 <__cxa_atexit@plt+0xbd76c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + mov r2, r6 │ │ │ │ + str r7, [r2, #12]! │ │ │ │ + str r8, [r6, #20] │ │ │ │ + add lr, r6, #24 │ │ │ │ + stm lr, {r1, r2, r6} │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ cb90c <__cxa_atexit@plt+0xbd758> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d5420 <__cxa_atexit@plt+0xc726c> │ │ │ │ - add r8, pc, r8 │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffbda0 │ │ │ │ - rsbseq sp, r6, #116, 22 @ 0x1d000 │ │ │ │ - addseq r5, r2, #220, 4 @ 0xc000000d │ │ │ │ - rsbseq ip, r6, #224, 26 @ 0x3800 │ │ │ │ - rsbseq sp, r6, #80, 22 @ 0x14000 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + rsbseq r4, r7, #44 @ 0x2c │ │ │ │ + addseq lr, r2, #152, 26 @ 0x2600 │ │ │ │ + rsbseq r4, r7, #168 @ 0xa8 │ │ │ │ + @ instruction: 0xfffffe8c │ │ │ │ + @ instruction: 0xfffffda8 │ │ │ │ + addseq lr, r2, #28, 26 @ 0x700 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #3 │ │ │ │ + beq cb9b0 <__cxa_atexit@plt+0xbd7fc> │ │ │ │ + sub r8, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq sp, r6, #88, 22 @ 0x16000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d5494 <__cxa_atexit@plt+0xc72e0> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d548c <__cxa_atexit@plt+0xc72d8> │ │ │ │ - ldr r3, [pc, #44] @ d549c <__cxa_atexit@plt+0xc72e8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d54a0 <__cxa_atexit@plt+0xc72ec> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + cmp r8, #3 │ │ │ │ + ble cb95c <__cxa_atexit@plt+0xbd7a8> │ │ │ │ + ldr r7, [pc, #144] @ cb9e0 <__cxa_atexit@plt+0xbd82c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc cb9c0 <__cxa_atexit@plt+0xbd80c> │ │ │ │ + ldr r7, [pc, #112] @ cb9e4 <__cxa_atexit@plt+0xbd830> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #108] @ cb9e8 <__cxa_atexit@plt+0xbd834> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #104] @ cb9ec <__cxa_atexit@plt+0xbd838> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + mov r2, r6 │ │ │ │ + str r7, [r2, #12]! │ │ │ │ + str r8, [r6, #20] │ │ │ │ + add lr, r6, #24 │ │ │ │ + stm lr, {r1, r2, r6} │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r5, r2, #84, 2 │ │ │ │ - rsbseq sp, r6, #240, 20 @ 0xf0000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d5504 <__cxa_atexit@plt+0xc7350> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r8, [r7, #-2] │ │ │ │ + b cb93c <__cxa_atexit@plt+0xbd788> │ │ │ │ + ldr r7, [pc, #20] @ cb9dc <__cxa_atexit@plt+0xbd828> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d54ec <__cxa_atexit@plt+0xc7338> │ │ │ │ - ldr r7, [pc, #56] @ d5508 <__cxa_atexit@plt+0xc7354> │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + rsbseq r3, r7, #88, 30 @ 0x160 │ │ │ │ + addseq lr, r2, #160, 24 @ 0xa000 │ │ │ │ + @ instruction: 0xfffffdc8 │ │ │ │ + @ instruction: 0xfffffce4 │ │ │ │ + addseq lr, r2, #88, 24 @ 0x5800 │ │ │ │ + andeq r0, r2, r1 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r7 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi cbacc <__cxa_atexit@plt+0xbd918> │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + ldr lr, [r3, #12] │ │ │ │ + ldr r0, [r3, #16] │ │ │ │ + ldr r1, [pc, #208] @ cbaf0 <__cxa_atexit@plt+0xbd93c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r2, {r1, r3} │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r8, r0, lr │ │ │ │ + add r3, r6, #44 @ 0x2c │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc cbadc <__cxa_atexit@plt+0xbd928> │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + cmp r8, r2 │ │ │ │ + ble cba7c <__cxa_atexit@plt+0xbd8c8> │ │ │ │ + ldr r7, [pc, #168] @ cbaf4 <__cxa_atexit@plt+0xbd940> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d550c <__cxa_atexit@plt+0xc7358> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d5510 <__cxa_atexit@plt+0xc735c> │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #160] @ cbaf8 <__cxa_atexit@plt+0xbd944> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d5514 <__cxa_atexit@plt+0xc7360> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d5518 <__cxa_atexit@plt+0xc7364> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + ldr r7, [pc, #144] @ cbafc <__cxa_atexit@plt+0xbd948> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r6, #20]! │ │ │ │ + sub r7, r3, #26 │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ + ldr r2, [pc, #124] @ cbb00 <__cxa_atexit@plt+0xbd94c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #120] @ cbb04 <__cxa_atexit@plt+0xbd950> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [pc, #108] @ cbb08 <__cxa_atexit@plt+0xbd954> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + mov r7, r6 │ │ │ │ + str r1, [r7, #20]! │ │ │ │ + str r8, [r6, #28] │ │ │ │ + str r2, [r6, #32] │ │ │ │ + str r7, [r6, #36] @ 0x24 │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffbca8 │ │ │ │ - rsbseq sp, r6, #176, 20 @ 0xb0000 │ │ │ │ - addseq r5, r2, #228, 2 @ 0x39 │ │ │ │ - rsbseq ip, r6, #232, 24 @ 0xe800 │ │ │ │ - rsbseq sp, r6, #140, 20 @ 0x8c000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - rsbseq sp, r6, #148, 20 @ 0x94000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d558c <__cxa_atexit@plt+0xc73d8> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d5584 <__cxa_atexit@plt+0xc73d0> │ │ │ │ - ldr r3, [pc, #44] @ d5594 <__cxa_atexit@plt+0xc73e0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d5598 <__cxa_atexit@plt+0xc73e4> │ │ │ │ + addseq lr, r2, #180, 22 @ 0x2d000 │ │ │ │ + andeq r0, r0, r4, lsl r1 │ │ │ │ + addseq lr, r2, #132, 22 @ 0x21000 │ │ │ │ + addseq lr, r2, #132, 22 @ 0x21000 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + addseq lr, r2, #64, 22 @ 0x10000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi cbb4c <__cxa_atexit@plt+0xbd998> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + ldr r2, [pc, #36] @ cbb54 <__cxa_atexit@plt+0xbd9a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + lsl r7, r7, #2 │ │ │ │ + ldr r5, [pc, #24] @ cbb58 <__cxa_atexit@plt+0xbd9a4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r7, [r7, r5] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r5, r2, #92 @ 0x5c │ │ │ │ - rsbseq sp, r6, #44, 20 @ 0x2c000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d55fc <__cxa_atexit@plt+0xc7448> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ + addseq lr, r2, #164, 20 @ 0xa4000 │ │ │ │ + addseq lr, r2, #212, 28 @ 0xd40 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi d55e4 <__cxa_atexit@plt+0xc7430> │ │ │ │ - ldr r7, [pc, #56] @ d5600 <__cxa_atexit@plt+0xc744c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d5604 <__cxa_atexit@plt+0xc7450> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d5608 <__cxa_atexit@plt+0xc7454> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d560c <__cxa_atexit@plt+0xc7458> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d5610 <__cxa_atexit@plt+0xc745c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffbbb0 │ │ │ │ - rsbseq sp, r6, #236, 18 @ 0x3b0000 │ │ │ │ - addseq r5, r2, #236 @ 0xec │ │ │ │ - rsbseq ip, r6, #240, 22 @ 0x3c000 │ │ │ │ - rsbseq sp, r6, #200, 18 @ 0x320000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq sp, r6, #208, 18 @ 0x340000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d5684 <__cxa_atexit@plt+0xc74d0> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d567c <__cxa_atexit@plt+0xc74c8> │ │ │ │ - ldr r3, [pc, #44] @ d568c <__cxa_atexit@plt+0xc74d8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d5690 <__cxa_atexit@plt+0xc74dc> │ │ │ │ + bhi cbb9c <__cxa_atexit@plt+0xbd9e8> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + ldr r2, [pc, #36] @ cbba4 <__cxa_atexit@plt+0xbd9f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + lsl r7, r7, #2 │ │ │ │ + ldr r5, [pc, #24] @ cbba8 <__cxa_atexit@plt+0xbd9f4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r7, [r7, r5] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r4, r2, #100, 30 @ 0x190 │ │ │ │ - rsbseq sp, r6, #104, 18 @ 0x1a0000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d56f4 <__cxa_atexit@plt+0xc7540> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d56dc <__cxa_atexit@plt+0xc7528> │ │ │ │ - ldr r7, [pc, #56] @ d56f8 <__cxa_atexit@plt+0xc7544> │ │ │ │ + addseq lr, r2, #84, 20 @ 0x54000 │ │ │ │ + addseq lr, r2, #132, 28 @ 0x840 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r2, r0 │ │ │ │ + andeq r0, r0, sp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc cbc68 <__cxa_atexit@plt+0xbdab4> │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + cmp r8, r2 │ │ │ │ + ble cbc18 <__cxa_atexit@plt+0xbda64> │ │ │ │ + ldr r7, [pc, #152] @ cbc78 <__cxa_atexit@plt+0xbdac4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d56fc <__cxa_atexit@plt+0xc7548> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d5700 <__cxa_atexit@plt+0xc754c> │ │ │ │ + ldr r2, [pc, #148] @ cbc7c <__cxa_atexit@plt+0xbdac8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + ldr r7, [pc, #124] @ cbc80 <__cxa_atexit@plt+0xbdacc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d5704 <__cxa_atexit@plt+0xc7550> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d5708 <__cxa_atexit@plt+0xc7554> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffbab8 │ │ │ │ - rsbseq sp, r6, #40, 18 @ 0xa0000 │ │ │ │ - addseq r4, r2, #244, 30 @ 0x3d0 │ │ │ │ - rsbseq ip, r6, #248, 20 @ 0xf8000 │ │ │ │ - rsbseq sp, r6, #4, 18 @ 0x10000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r3, #20]! │ │ │ │ + sub r7, r6, #26 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - rsbseq sp, r6, #12, 18 @ 0x30000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d577c <__cxa_atexit@plt+0xc75c8> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d5774 <__cxa_atexit@plt+0xc75c0> │ │ │ │ - ldr r3, [pc, #44] @ d5784 <__cxa_atexit@plt+0xc75d0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d5788 <__cxa_atexit@plt+0xc75d4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r9, [pc, #100] @ cbc84 <__cxa_atexit@plt+0xbdad0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r1, [pc, #96] @ cbc88 <__cxa_atexit@plt+0xbdad4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #92] @ cbc8c <__cxa_atexit@plt+0xbdad8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + mov r1, r3 │ │ │ │ + str r9, [r1, #20]! │ │ │ │ + str r8, [r3, #28] │ │ │ │ + str lr, [r3, #32] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + str r3, [r3, #40] @ 0x28 │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r4, r2, #108, 28 @ 0x6c0 │ │ │ │ - rsbseq sp, r6, #164, 16 @ 0xa40000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d57ec <__cxa_atexit@plt+0xc7638> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d57d4 <__cxa_atexit@plt+0xc7620> │ │ │ │ - ldr r7, [pc, #56] @ d57f0 <__cxa_atexit@plt+0xc763c> │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + addseq lr, r2, #244, 18 @ 0x3d0000 │ │ │ │ + addseq lr, r2, #236, 18 @ 0x3b0000 │ │ │ │ + @ instruction: 0xfffffef0 │ │ │ │ + @ instruction: 0xfffffdcc │ │ │ │ + addseq lr, r2, #172, 18 @ 0x2b0000 │ │ │ │ + andeq r0, r2, r0 │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi cbd88 <__cxa_atexit@plt+0xbdbd4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc cbd90 <__cxa_atexit@plt+0xbdbdc> │ │ │ │ + ldr lr, [pc, #252] @ cbdbc <__cxa_atexit@plt+0xbdc08> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #248] @ cbdc0 <__cxa_atexit@plt+0xbdc0c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + sub r0, r8, r0 │ │ │ │ + rsb r2, r0, #3 │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + add r3, r6, #56 @ 0x38 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc cbda8 <__cxa_atexit@plt+0xbdbf4> │ │ │ │ + cmp r8, r2 │ │ │ │ + ble cbd38 <__cxa_atexit@plt+0xbdb84> │ │ │ │ + ldr r7, [pc, #188] @ cbdc4 <__cxa_atexit@plt+0xbdc10> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d57f4 <__cxa_atexit@plt+0xc7640> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d57f8 <__cxa_atexit@plt+0xc7644> │ │ │ │ + str r7, [r6, #16]! │ │ │ │ + ldr r7, [pc, #180] @ cbdc8 <__cxa_atexit@plt+0xbdc14> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d57fc <__cxa_atexit@plt+0xc7648> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d5800 <__cxa_atexit@plt+0xc764c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + ldr r7, [pc, #164] @ cbdcc <__cxa_atexit@plt+0xbdc18> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r6, #20]! │ │ │ │ + sub r7, r3, #26 │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ + ldr r2, [pc, #144] @ cbdd0 <__cxa_atexit@plt+0xbdc1c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #140] @ cbdd4 <__cxa_atexit@plt+0xbdc20> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r6, #16]! │ │ │ │ + ldr lr, [pc, #132] @ cbdd8 <__cxa_atexit@plt+0xbdc24> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r6, #-8] │ │ │ │ + mov r2, r6 │ │ │ │ + str r1, [r2, #20]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str r8, [r6, #28] │ │ │ │ + str lr, [r6, #32] │ │ │ │ + str r2, [r6, #36] @ 0x24 │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ + mov r3, r6 │ │ │ │ + b cbd98 <__cxa_atexit@plt+0xbdbe4> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffb9c0 │ │ │ │ - rsbseq sp, r6, #100, 16 @ 0x640000 │ │ │ │ - addseq r4, r2, #252, 28 @ 0xfc0 │ │ │ │ - rsbseq ip, r6, #0, 20 │ │ │ │ - rsbseq sp, r6, #64, 16 @ 0x400000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - rsbseq sp, r6, #72, 16 @ 0x480000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d5874 <__cxa_atexit@plt+0xc76c0> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d586c <__cxa_atexit@plt+0xc76b8> │ │ │ │ - ldr r3, [pc, #44] @ d587c <__cxa_atexit@plt+0xc76c8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d5880 <__cxa_atexit@plt+0xc76cc> │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + addseq lr, r2, #12, 18 @ 0x30000 │ │ │ │ + @ instruction: 0xfffffe58 │ │ │ │ + addseq lr, r2, #200, 16 @ 0xc80000 │ │ │ │ + addseq lr, r2, #200, 16 @ 0xc80000 │ │ │ │ + @ instruction: 0xfffffcb4 │ │ │ │ + @ instruction: 0xfffffdc8 │ │ │ │ + addseq lr, r2, #136, 16 @ 0x880000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi cbe1c <__cxa_atexit@plt+0xbdc68> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + ldr r2, [pc, #36] @ cbe24 <__cxa_atexit@plt+0xbdc70> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + lsl r7, r7, #2 │ │ │ │ + ldr r5, [pc, #24] @ cbe28 <__cxa_atexit@plt+0xbdc74> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r7, [r7, r5] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r4, r2, #116, 26 @ 0x1d00 │ │ │ │ - rsbseq sp, r6, #224, 14 @ 0x3800000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d58e4 <__cxa_atexit@plt+0xc7730> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ + addseq lr, r2, #212, 14 @ 0x3500000 │ │ │ │ + addseq lr, r2, #4, 24 @ 0x400 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi d58cc <__cxa_atexit@plt+0xc7718> │ │ │ │ - ldr r7, [pc, #56] @ d58e8 <__cxa_atexit@plt+0xc7734> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d58ec <__cxa_atexit@plt+0xc7738> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d58f0 <__cxa_atexit@plt+0xc773c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d58f4 <__cxa_atexit@plt+0xc7740> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d58f8 <__cxa_atexit@plt+0xc7744> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffb8c8 │ │ │ │ - rsbseq sp, r6, #160, 14 @ 0x2800000 │ │ │ │ - addseq r4, r2, #4, 28 @ 0x40 │ │ │ │ - rsbseq ip, r6, #8, 18 @ 0x20000 │ │ │ │ - rsbseq sp, r6, #124, 14 @ 0x1f00000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq sp, r6, #132, 14 @ 0x2100000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d596c <__cxa_atexit@plt+0xc77b8> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d5964 <__cxa_atexit@plt+0xc77b0> │ │ │ │ - ldr r3, [pc, #44] @ d5974 <__cxa_atexit@plt+0xc77c0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d5978 <__cxa_atexit@plt+0xc77c4> │ │ │ │ + bhi cbe6c <__cxa_atexit@plt+0xbdcb8> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + ldr r2, [pc, #36] @ cbe74 <__cxa_atexit@plt+0xbdcc0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + lsl r7, r7, #2 │ │ │ │ + ldr r5, [pc, #24] @ cbe78 <__cxa_atexit@plt+0xbdcc4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r7, [r7, r5] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r4, r2, #124, 24 @ 0x7c00 │ │ │ │ - rsbseq sp, r6, #28, 14 @ 0x700000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d59dc <__cxa_atexit@plt+0xc7828> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d59c4 <__cxa_atexit@plt+0xc7810> │ │ │ │ - ldr r7, [pc, #56] @ d59e0 <__cxa_atexit@plt+0xc782c> │ │ │ │ + addseq lr, r2, #132, 14 @ 0x2100000 │ │ │ │ + addseq lr, r2, #180, 22 @ 0x2d000 │ │ │ │ + andeq r0, r2, r1 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r7 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi cbf58 <__cxa_atexit@plt+0xbdda4> │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + ldr lr, [r3, #12] │ │ │ │ + ldr r0, [r3, #16] │ │ │ │ + ldr r1, [pc, #208] @ cbf7c <__cxa_atexit@plt+0xbddc8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r2, {r1, r3} │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r8, r0, lr │ │ │ │ + add r3, r6, #44 @ 0x2c │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc cbf68 <__cxa_atexit@plt+0xbddb4> │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + cmp r8, r2 │ │ │ │ + bge cbf08 <__cxa_atexit@plt+0xbdd54> │ │ │ │ + ldr r7, [pc, #168] @ cbf80 <__cxa_atexit@plt+0xbddcc> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d59e4 <__cxa_atexit@plt+0xc7830> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d59e8 <__cxa_atexit@plt+0xc7834> │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #160] @ cbf84 <__cxa_atexit@plt+0xbddd0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d59ec <__cxa_atexit@plt+0xc7838> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d59f0 <__cxa_atexit@plt+0xc783c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + ldr r7, [pc, #144] @ cbf88 <__cxa_atexit@plt+0xbddd4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r6, #20]! │ │ │ │ + sub r7, r3, #26 │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ + ldr r2, [pc, #124] @ cbf8c <__cxa_atexit@plt+0xbddd8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #120] @ cbf90 <__cxa_atexit@plt+0xbdddc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [pc, #108] @ cbf94 <__cxa_atexit@plt+0xbdde0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + mov r7, r6 │ │ │ │ + str r1, [r7, #20]! │ │ │ │ + str r8, [r6, #28] │ │ │ │ + str r2, [r6, #32] │ │ │ │ + str r7, [r6, #36] @ 0x24 │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffb7d0 │ │ │ │ - rsbseq sp, r6, #220, 12 @ 0xdc00000 │ │ │ │ - addseq r4, r2, #12, 26 @ 0x300 │ │ │ │ - rsbseq ip, r6, #16, 16 @ 0x100000 │ │ │ │ - rsbseq sp, r6, #184, 12 @ 0xb800000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - rsbseq sp, r6, #192, 12 @ 0xc000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d5a64 <__cxa_atexit@plt+0xc78b0> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d5a5c <__cxa_atexit@plt+0xc78a8> │ │ │ │ - ldr r3, [pc, #44] @ d5a6c <__cxa_atexit@plt+0xc78b8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d5a70 <__cxa_atexit@plt+0xc78bc> │ │ │ │ + addseq lr, r2, #40, 14 @ 0xa00000 │ │ │ │ + andeq r0, r0, r4, lsl r1 │ │ │ │ + addseq lr, r2, #248, 12 @ 0xf800000 │ │ │ │ + addseq lr, r2, #248, 12 @ 0xf800000 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + addseq lr, r2, #180, 12 @ 0xb400000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi cbfd8 <__cxa_atexit@plt+0xbde24> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + ldr r2, [pc, #36] @ cbfe0 <__cxa_atexit@plt+0xbde2c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + lsl r7, r7, #2 │ │ │ │ + ldr r5, [pc, #24] @ cbfe4 <__cxa_atexit@plt+0xbde30> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r7, [r7, r5] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r4, r2, #132, 22 @ 0x21000 │ │ │ │ - rsbseq sp, r6, #88, 12 @ 0x5800000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d5ad4 <__cxa_atexit@plt+0xc7920> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ + addseq lr, r2, #24, 12 @ 0x1800000 │ │ │ │ + addseq lr, r2, #72, 20 @ 0x48000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi d5abc <__cxa_atexit@plt+0xc7908> │ │ │ │ - ldr r7, [pc, #56] @ d5ad8 <__cxa_atexit@plt+0xc7924> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d5adc <__cxa_atexit@plt+0xc7928> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d5ae0 <__cxa_atexit@plt+0xc792c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d5ae4 <__cxa_atexit@plt+0xc7930> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d5ae8 <__cxa_atexit@plt+0xc7934> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffb6d8 │ │ │ │ - rsbseq sp, r6, #24, 12 @ 0x1800000 │ │ │ │ - addseq r4, r2, #20, 24 @ 0x1400 │ │ │ │ - rsbseq ip, r6, #24, 14 @ 0x600000 │ │ │ │ - rsbseq sp, r6, #244, 10 @ 0x3d000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq sp, r6, #252, 10 @ 0x3f000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d5b5c <__cxa_atexit@plt+0xc79a8> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d5b54 <__cxa_atexit@plt+0xc79a0> │ │ │ │ - ldr r3, [pc, #44] @ d5b64 <__cxa_atexit@plt+0xc79b0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d5b68 <__cxa_atexit@plt+0xc79b4> │ │ │ │ + bhi cc028 <__cxa_atexit@plt+0xbde74> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + ldr r2, [pc, #36] @ cc030 <__cxa_atexit@plt+0xbde7c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + lsl r7, r7, #2 │ │ │ │ + ldr r5, [pc, #24] @ cc034 <__cxa_atexit@plt+0xbde80> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r7, [r7, r5] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r4, r2, #140, 20 @ 0x8c000 │ │ │ │ - rsbseq sp, r6, #148, 10 @ 0x25000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d5bcc <__cxa_atexit@plt+0xc7a18> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d5bb4 <__cxa_atexit@plt+0xc7a00> │ │ │ │ - ldr r7, [pc, #56] @ d5bd0 <__cxa_atexit@plt+0xc7a1c> │ │ │ │ + addseq lr, r2, #200, 10 @ 0x32000000 │ │ │ │ + addseq lr, r2, #248, 18 @ 0x3e0000 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r2, r0 │ │ │ │ + andeq r0, r0, sp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc cc0f4 <__cxa_atexit@plt+0xbdf40> │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + cmp r8, r2 │ │ │ │ + bge cc0a4 <__cxa_atexit@plt+0xbdef0> │ │ │ │ + ldr r7, [pc, #152] @ cc104 <__cxa_atexit@plt+0xbdf50> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d5bd4 <__cxa_atexit@plt+0xc7a20> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d5bd8 <__cxa_atexit@plt+0xc7a24> │ │ │ │ + ldr r2, [pc, #148] @ cc108 <__cxa_atexit@plt+0xbdf54> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + ldr r7, [pc, #124] @ cc10c <__cxa_atexit@plt+0xbdf58> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d5bdc <__cxa_atexit@plt+0xc7a28> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d5be0 <__cxa_atexit@plt+0xc7a2c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffb5e0 │ │ │ │ - rsbseq sp, r6, #84, 10 @ 0x15000000 │ │ │ │ - addseq r4, r2, #28, 22 @ 0x7000 │ │ │ │ - rsbseq ip, r6, #32, 12 @ 0x2000000 │ │ │ │ - rsbseq sp, r6, #48, 10 @ 0xc000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r3, #20]! │ │ │ │ + sub r7, r6, #26 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - rsbseq sp, r6, #56, 10 @ 0xe000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d5c54 <__cxa_atexit@plt+0xc7aa0> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d5c4c <__cxa_atexit@plt+0xc7a98> │ │ │ │ - ldr r3, [pc, #44] @ d5c5c <__cxa_atexit@plt+0xc7aa8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d5c60 <__cxa_atexit@plt+0xc7aac> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r9, [pc, #100] @ cc110 <__cxa_atexit@plt+0xbdf5c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r1, [pc, #96] @ cc114 <__cxa_atexit@plt+0xbdf60> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #92] @ cc118 <__cxa_atexit@plt+0xbdf64> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + mov r1, r3 │ │ │ │ + str r9, [r1, #20]! │ │ │ │ + str r8, [r3, #28] │ │ │ │ + str lr, [r3, #32] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + str r3, [r3, #40] @ 0x28 │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r4, r2, #148, 18 @ 0x250000 │ │ │ │ - rsbseq sp, r6, #208, 8 @ 0xd0000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d5cc4 <__cxa_atexit@plt+0xc7b10> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d5cac <__cxa_atexit@plt+0xc7af8> │ │ │ │ - ldr r7, [pc, #56] @ d5cc8 <__cxa_atexit@plt+0xc7b14> │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + addseq lr, r2, #104, 10 @ 0x1a000000 │ │ │ │ + addseq lr, r2, #96, 10 @ 0x18000000 │ │ │ │ + @ instruction: 0xfffffef0 │ │ │ │ + @ instruction: 0xfffffdcc │ │ │ │ + addseq lr, r2, #32, 10 @ 0x8000000 │ │ │ │ + andeq r0, r2, r0 │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi cc214 <__cxa_atexit@plt+0xbe060> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc cc21c <__cxa_atexit@plt+0xbe068> │ │ │ │ + ldr lr, [pc, #252] @ cc248 <__cxa_atexit@plt+0xbe094> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #248] @ cc24c <__cxa_atexit@plt+0xbe098> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + sub r0, r8, r0 │ │ │ │ + rsb r2, r0, #0 │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + add r3, r6, #56 @ 0x38 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc cc234 <__cxa_atexit@plt+0xbe080> │ │ │ │ + cmp r8, r2 │ │ │ │ + bge cc1c4 <__cxa_atexit@plt+0xbe010> │ │ │ │ + ldr r7, [pc, #188] @ cc250 <__cxa_atexit@plt+0xbe09c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d5ccc <__cxa_atexit@plt+0xc7b18> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d5cd0 <__cxa_atexit@plt+0xc7b1c> │ │ │ │ + str r7, [r6, #16]! │ │ │ │ + ldr r7, [pc, #180] @ cc254 <__cxa_atexit@plt+0xbe0a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d5cd4 <__cxa_atexit@plt+0xc7b20> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d5cd8 <__cxa_atexit@plt+0xc7b24> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + ldr r7, [pc, #164] @ cc258 <__cxa_atexit@plt+0xbe0a4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r6, #20]! │ │ │ │ + sub r7, r3, #26 │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ + ldr r2, [pc, #144] @ cc25c <__cxa_atexit@plt+0xbe0a8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #140] @ cc260 <__cxa_atexit@plt+0xbe0ac> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r6, #16]! │ │ │ │ + ldr lr, [pc, #132] @ cc264 <__cxa_atexit@plt+0xbe0b0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r6, #-8] │ │ │ │ + mov r2, r6 │ │ │ │ + str r1, [r2, #20]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str r8, [r6, #28] │ │ │ │ + str lr, [r6, #32] │ │ │ │ + str r2, [r6, #36] @ 0x24 │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ + mov r3, r6 │ │ │ │ + b cc224 <__cxa_atexit@plt+0xbe070> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffb4e8 │ │ │ │ - rsbseq sp, r6, #144, 8 @ 0x90000000 │ │ │ │ - addseq r4, r2, #36, 20 @ 0x24000 │ │ │ │ - rsbseq ip, r6, #40, 10 @ 0xa000000 │ │ │ │ - rsbseq sp, r6, #108, 8 @ 0x6c000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - rsbseq sp, r6, #116, 8 @ 0x74000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d5d4c <__cxa_atexit@plt+0xc7b98> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d5d44 <__cxa_atexit@plt+0xc7b90> │ │ │ │ - ldr r3, [pc, #44] @ d5d54 <__cxa_atexit@plt+0xc7ba0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d5d58 <__cxa_atexit@plt+0xc7ba4> │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + addseq lr, r2, #128, 8 @ 0x80000000 │ │ │ │ + @ instruction: 0xfffffe58 │ │ │ │ + addseq lr, r2, #60, 8 @ 0x3c000000 │ │ │ │ + addseq lr, r2, #60, 8 @ 0x3c000000 │ │ │ │ + @ instruction: 0xfffffcb4 │ │ │ │ + @ instruction: 0xfffffdc8 │ │ │ │ + addseq lr, r2, #252, 6 @ 0xf0000003 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi cc2a8 <__cxa_atexit@plt+0xbe0f4> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + ldr r2, [pc, #36] @ cc2b0 <__cxa_atexit@plt+0xbe0fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + lsl r7, r7, #2 │ │ │ │ + ldr r5, [pc, #24] @ cc2b4 <__cxa_atexit@plt+0xbe100> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r7, [r7, r5] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r4, r2, #156, 16 @ 0x9c0000 │ │ │ │ - rsbseq sp, r6, #12, 8 @ 0xc000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d5dbc <__cxa_atexit@plt+0xc7c08> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ + addseq lr, r2, #72, 6 @ 0x20000001 │ │ │ │ + addseq lr, r2, #120, 14 @ 0x1e00000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi d5da4 <__cxa_atexit@plt+0xc7bf0> │ │ │ │ - ldr r7, [pc, #56] @ d5dc0 <__cxa_atexit@plt+0xc7c0c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d5dc4 <__cxa_atexit@plt+0xc7c10> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d5dc8 <__cxa_atexit@plt+0xc7c14> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d5dcc <__cxa_atexit@plt+0xc7c18> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d5dd0 <__cxa_atexit@plt+0xc7c1c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffb3f0 │ │ │ │ - rsbseq sp, r6, #204, 6 @ 0x30000003 │ │ │ │ - addseq r4, r2, #44, 18 @ 0xb0000 │ │ │ │ - rsbseq ip, r6, #48, 8 @ 0x30000000 │ │ │ │ - rsbseq sp, r6, #168, 6 @ 0xa0000002 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq sp, r6, #176, 6 @ 0xc0000002 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d5e44 <__cxa_atexit@plt+0xc7c90> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d5e3c <__cxa_atexit@plt+0xc7c88> │ │ │ │ - ldr r3, [pc, #44] @ d5e4c <__cxa_atexit@plt+0xc7c98> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d5e50 <__cxa_atexit@plt+0xc7c9c> │ │ │ │ + bhi cc2f8 <__cxa_atexit@plt+0xbe144> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + ldr r2, [pc, #36] @ cc300 <__cxa_atexit@plt+0xbe14c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + lsl r7, r7, #2 │ │ │ │ + ldr r5, [pc, #24] @ cc304 <__cxa_atexit@plt+0xbe150> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r7, [r7, r5] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r4, r2, #164, 14 @ 0x2900000 │ │ │ │ - rsbseq sp, r6, #72, 6 @ 0x20000001 │ │ │ │ + addseq lr, r2, #248, 4 @ 0x8000000f │ │ │ │ + addseq lr, r2, #40, 14 @ 0xa00000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d5eb4 <__cxa_atexit@plt+0xc7d00> │ │ │ │ - add r7, pc, r7 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d5e9c <__cxa_atexit@plt+0xc7ce8> │ │ │ │ - ldr r7, [pc, #56] @ d5eb8 <__cxa_atexit@plt+0xc7d04> │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi cc388 <__cxa_atexit@plt+0xbe1d4> │ │ │ │ + ldr r7, [pc, #144] @ cc3bc <__cxa_atexit@plt+0xbe208> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d5ebc <__cxa_atexit@plt+0xc7d08> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d5ec0 <__cxa_atexit@plt+0xc7d0c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d5ec4 <__cxa_atexit@plt+0xc7d10> │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + ands r2, r8, #3 │ │ │ │ + beq cc374 <__cxa_atexit@plt+0xbe1c0> │ │ │ │ + ldr r7, [r3, #-4] │ │ │ │ + cmp r2, #3 │ │ │ │ + beq cc39c <__cxa_atexit@plt+0xbe1e8> │ │ │ │ + sub r2, r2, #1 │ │ │ │ + ldr r1, [pc, #112] @ cc3c0 <__cxa_atexit@plt+0xbe20c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmdb r3, {r1, r2} │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq cc380 <__cxa_atexit@plt+0xbe1cc> │ │ │ │ + cmp r3, #3 │ │ │ │ + beq cc3ac <__cxa_atexit@plt+0xbe1f8> │ │ │ │ + sub r7, r3, #1 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b cc474 <__cxa_atexit@plt+0xbe2c0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ cc3c4 <__cxa_atexit@plt+0xbe210> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d5ec8 <__cxa_atexit@plt+0xc7d14> │ │ │ │ - add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffb2f8 │ │ │ │ - rsbseq sp, r6, #8, 6 @ 0x20000000 │ │ │ │ - addseq r4, r2, #52, 16 @ 0x340000 │ │ │ │ - rsbseq ip, r6, #56, 6 @ 0xe0000000 │ │ │ │ - rsbseq sp, r6, #228, 4 @ 0x4000000e │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ + bic r2, r8, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + b cc348 <__cxa_atexit@plt+0xbe194> │ │ │ │ bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b cc368 <__cxa_atexit@plt+0xbe1b4> │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + rsbseq r3, r7, #152, 10 @ 0x26000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq cc41c <__cxa_atexit@plt+0xbe268> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #76] @ cc43c <__cxa_atexit@plt+0xbe288> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq cc414 <__cxa_atexit@plt+0xbe260> │ │ │ │ + cmp r3, #3 │ │ │ │ + beq cc42c <__cxa_atexit@plt+0xbe278> │ │ │ │ + sub r7, r3, #1 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b cc474 <__cxa_atexit@plt+0xbe2c0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - rsbseq sp, r6, #236, 4 @ 0xc000000e │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d5f3c <__cxa_atexit@plt+0xc7d88> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d5f34 <__cxa_atexit@plt+0xc7d80> │ │ │ │ - ldr r3, [pc, #44] @ d5f44 <__cxa_atexit@plt+0xc7d90> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d5f48 <__cxa_atexit@plt+0xc7d94> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r4, r2, #172, 12 @ 0xac00000 │ │ │ │ - rsbseq sp, r6, #132, 4 @ 0x40000008 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d5fac <__cxa_atexit@plt+0xc7df8> │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b cc3e8 <__cxa_atexit@plt+0xbe234> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b cc408 <__cxa_atexit@plt+0xbe254> │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #3 │ │ │ │ + beq cc464 <__cxa_atexit@plt+0xbe2b0> │ │ │ │ + sub r7, r3, #1 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b cc474 <__cxa_atexit@plt+0xbe2c0> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b cc458 <__cxa_atexit@plt+0xbe2a4> │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc cc574 <__cxa_atexit@plt+0xbe3c0> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + cmp r2, r7 │ │ │ │ + ble cc4b4 <__cxa_atexit@plt+0xbe300> │ │ │ │ + cmp r7, #0 │ │ │ │ + bmi cc51c <__cxa_atexit@plt+0xbe368> │ │ │ │ + ldr lr, [pc, #256] @ cc5a8 <__cxa_atexit@plt+0xbe3f4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #252] @ cc5ac <__cxa_atexit@plt+0xbe3f8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b cc4e0 <__cxa_atexit@plt+0xbe32c> │ │ │ │ + cmp r7, #3 │ │ │ │ + ble cc4d0 <__cxa_atexit@plt+0xbe31c> │ │ │ │ + cmp r2, #3 │ │ │ │ + bgt cc560 <__cxa_atexit@plt+0xbe3ac> │ │ │ │ + ldr r7, [pc, #208] @ cc59c <__cxa_atexit@plt+0xbe3e8> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d5f94 <__cxa_atexit@plt+0xc7de0> │ │ │ │ - ldr r7, [pc, #56] @ d5fb0 <__cxa_atexit@plt+0xc7dfc> │ │ │ │ + b cc52c <__cxa_atexit@plt+0xbe378> │ │ │ │ + ldr lr, [pc, #184] @ cc590 <__cxa_atexit@plt+0xbe3dc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #180] @ cc594 <__cxa_atexit@plt+0xbe3e0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [pc, #176] @ cc598 <__cxa_atexit@plt+0xbe3e4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + mov r1, r6 │ │ │ │ + str lr, [r1, #16]! │ │ │ │ + str r2, [r6, #24] │ │ │ │ + str r8, [r6, #28] │ │ │ │ + str r1, [r6, #32] │ │ │ │ + str r6, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + cmp r2, #0 │ │ │ │ + bmi cc560 <__cxa_atexit@plt+0xbe3ac> │ │ │ │ + ldr r7, [pc, #132] @ cc5b0 <__cxa_atexit@plt+0xbe3fc> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d5fb4 <__cxa_atexit@plt+0xc7e00> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d5fb8 <__cxa_atexit@plt+0xc7e04> │ │ │ │ + ldr r1, [pc, #108] @ cc5a0 <__cxa_atexit@plt+0xbe3ec> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + ldr r7, [pc, #84] @ cc5a4 <__cxa_atexit@plt+0xbe3f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d5fbc <__cxa_atexit@plt+0xc7e08> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d5fc0 <__cxa_atexit@plt+0xc7e0c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r6, #20]! │ │ │ │ + sub r7, r3, #22 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffb200 │ │ │ │ - rsbseq sp, r6, #68, 4 @ 0x40000004 │ │ │ │ - addseq r4, r2, #60, 14 @ 0xf00000 │ │ │ │ - rsbseq ip, r6, #64, 4 │ │ │ │ - rsbseq sp, r6, #32, 4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #80] @ cc5b8 <__cxa_atexit@plt+0xbe404> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - rsbseq sp, r6, #40, 4 @ 0x80000002 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d6034 <__cxa_atexit@plt+0xc7e80> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d602c <__cxa_atexit@plt+0xc7e78> │ │ │ │ - ldr r3, [pc, #44] @ d603c <__cxa_atexit@plt+0xc7e88> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d6040 <__cxa_atexit@plt+0xc7e8c> │ │ │ │ + ldr r6, [pc, #56] @ cc5b4 <__cxa_atexit@plt+0xbe400> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #40 @ 0x28 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + @ instruction: 0xfffff908 │ │ │ │ + @ instruction: 0xfffff7b4 │ │ │ │ + addseq lr, r2, #244 @ 0xf4 │ │ │ │ + @ instruction: 0xfffff964 │ │ │ │ + addseq lr, r2, #168 @ 0xa8 │ │ │ │ + addseq lr, r2, #160 @ 0xa0 │ │ │ │ + @ instruction: 0xfffffdc4 │ │ │ │ + @ instruction: 0xfffffc70 │ │ │ │ + @ instruction: 0xfffffd90 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + addseq lr, r2, #136 @ 0x88 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b cc474 <__cxa_atexit@plt+0xbe2c0> │ │ │ │ + rsbseq r3, r7, #40, 6 @ 0xa0000000 │ │ │ │ + andeq r0, r2, r1 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r7 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi cc6b0 <__cxa_atexit@plt+0xbe4fc> │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + ldr lr, [r3, #12] │ │ │ │ + ldr r0, [r3, #16] │ │ │ │ + ldr r1, [pc, #208] @ cc6d4 <__cxa_atexit@plt+0xbe520> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r2, {r1, r3} │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r8, r0, lr │ │ │ │ + add r3, r6, #44 @ 0x2c │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc cc6c0 <__cxa_atexit@plt+0xbe50c> │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + cmp r8, r2 │ │ │ │ + bge cc660 <__cxa_atexit@plt+0xbe4ac> │ │ │ │ + ldr r7, [pc, #168] @ cc6d8 <__cxa_atexit@plt+0xbe524> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #160] @ cc6dc <__cxa_atexit@plt+0xbe528> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + ldr r7, [pc, #144] @ cc6e0 <__cxa_atexit@plt+0xbe52c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r6, #20]! │ │ │ │ + sub r7, r3, #26 │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ + ldr r2, [pc, #124] @ cc6e4 <__cxa_atexit@plt+0xbe530> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #120] @ cc6e8 <__cxa_atexit@plt+0xbe534> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [pc, #108] @ cc6ec <__cxa_atexit@plt+0xbe538> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + mov r7, r6 │ │ │ │ + str r1, [r7, #20]! │ │ │ │ + str r8, [r6, #28] │ │ │ │ + str r2, [r6, #32] │ │ │ │ + str r7, [r6, #36] @ 0x24 │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + addseq sp, r2, #208, 30 @ 0x340 │ │ │ │ + @ instruction: 0x000001b0 │ │ │ │ + addseq sp, r2, #160, 30 @ 0x280 │ │ │ │ + addseq sp, r2, #160, 30 @ 0x280 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + addseq sp, r2, #92, 30 @ 0x170 │ │ │ │ + rsbseq r3, r7, #8, 4 @ 0x80000000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, r1, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi cc790 <__cxa_atexit@plt+0xbe5dc> │ │ │ │ + str r7, [r6, #-4] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r3, [pc, #160] @ cc7c0 <__cxa_atexit@plt+0xbe60c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r6, #-8] │ │ │ │ + cmp r8, #4 │ │ │ │ + bcs cc744 <__cxa_atexit@plt+0xbe590> │ │ │ │ + lsl r7, r8, #2 │ │ │ │ + ldr r6, [pc, #144] @ cc7c8 <__cxa_atexit@plt+0xbe614> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + ldr r7, [r7, r6] │ │ │ │ + mov r6, r9 │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ + sub r3, r6, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi cc7a0 <__cxa_atexit@plt+0xbe5ec> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc cc7a8 <__cxa_atexit@plt+0xbe5f4> │ │ │ │ + ldr r5, [pc, #100] @ cc7cc <__cxa_atexit@plt+0xbe618> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r1, [pc, #96] @ cc7d0 <__cxa_atexit@plt+0xbe61c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #92] @ cc7d4 <__cxa_atexit@plt+0xbe620> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r5, [r3] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r2 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r4, r2, #180, 10 @ 0x2d000000 │ │ │ │ - rsbseq sp, r6, #192, 2 @ 0x30 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d60a4 <__cxa_atexit@plt+0xc7ef0> │ │ │ │ + mov r6, r9 │ │ │ │ + b cc7b0 <__cxa_atexit@plt+0xbe5fc> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #12] @ cc7c4 <__cxa_atexit@plt+0xbe610> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + addseq sp, r2, #180, 28 @ 0xb40 │ │ │ │ + rsbseq r3, r7, #72, 2 │ │ │ │ + addseq lr, r2, #220, 4 @ 0xc000000d │ │ │ │ + @ instruction: 0xffffebb8 │ │ │ │ + @ instruction: 0xffffeb00 │ │ │ │ + subseq r0, lr, #-2147483614 @ 0x80000022 │ │ │ │ + rsbseq r3, r7, #32, 2 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, r1, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi cc878 <__cxa_atexit@plt+0xbe6c4> │ │ │ │ + str r7, [r6, #-4] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r3, [pc, #160] @ cc8a8 <__cxa_atexit@plt+0xbe6f4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r6, #-8] │ │ │ │ + cmp r8, #4 │ │ │ │ + bcs cc82c <__cxa_atexit@plt+0xbe678> │ │ │ │ + lsl r7, r8, #2 │ │ │ │ + ldr r6, [pc, #144] @ cc8b0 <__cxa_atexit@plt+0xbe6fc> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + ldr r7, [r7, r6] │ │ │ │ + mov r6, r9 │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ + sub r3, r6, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi d608c <__cxa_atexit@plt+0xc7ed8> │ │ │ │ - ldr r7, [pc, #56] @ d60a8 <__cxa_atexit@plt+0xc7ef4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d60ac <__cxa_atexit@plt+0xc7ef8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d60b0 <__cxa_atexit@plt+0xc7efc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d60b4 <__cxa_atexit@plt+0xc7f00> │ │ │ │ + bhi cc888 <__cxa_atexit@plt+0xbe6d4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc cc890 <__cxa_atexit@plt+0xbe6dc> │ │ │ │ + ldr r5, [pc, #100] @ cc8b4 <__cxa_atexit@plt+0xbe700> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r1, [pc, #96] @ cc8b8 <__cxa_atexit@plt+0xbe704> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #92] @ cc8bc <__cxa_atexit@plt+0xbe708> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r5, [r3] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r2 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r9 │ │ │ │ + b cc898 <__cxa_atexit@plt+0xbe6e4> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #12] @ cc8ac <__cxa_atexit@plt+0xbe6f8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d60b8 <__cxa_atexit@plt+0xc7f04> │ │ │ │ - add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffb108 │ │ │ │ - rsbseq sp, r6, #128, 2 │ │ │ │ - addseq r4, r2, #68, 12 @ 0x4400000 │ │ │ │ - rsbseq ip, r6, #72, 2 │ │ │ │ - rsbseq sp, r6, #92, 2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq sp, r6, #100, 2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d612c <__cxa_atexit@plt+0xc7f78> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d6124 <__cxa_atexit@plt+0xc7f70> │ │ │ │ - ldr r3, [pc, #44] @ d6134 <__cxa_atexit@plt+0xc7f80> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d6138 <__cxa_atexit@plt+0xc7f84> │ │ │ │ + addseq sp, r2, #204, 26 @ 0x3300 │ │ │ │ + rsbseq r3, r7, #96 @ 0x60 │ │ │ │ + addseq lr, r2, #244, 2 @ 0x3d │ │ │ │ + @ instruction: 0xffffead0 │ │ │ │ + @ instruction: 0xffffea18 │ │ │ │ + subseq r0, lr, #162 @ 0xa2 │ │ │ │ + rsbseq r3, r7, #52 @ 0x34 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r2, r0 │ │ │ │ + andeq r0, r1, sp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc cc980 <__cxa_atexit@plt+0xbe7cc> │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + cmp r8, r2 │ │ │ │ + bge cc930 <__cxa_atexit@plt+0xbe77c> │ │ │ │ + ldr r7, [pc, #152] @ cc990 <__cxa_atexit@plt+0xbe7dc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #148] @ cc994 <__cxa_atexit@plt+0xbe7e0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + ldr r7, [pc, #124] @ cc998 <__cxa_atexit@plt+0xbe7e4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r3, #20]! │ │ │ │ + sub r7, r6, #26 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r9, [pc, #100] @ cc99c <__cxa_atexit@plt+0xbe7e8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r1, [pc, #96] @ cc9a0 <__cxa_atexit@plt+0xbe7ec> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #92] @ cc9a4 <__cxa_atexit@plt+0xbe7f0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + mov r1, r3 │ │ │ │ + str r9, [r1, #20]! │ │ │ │ + str r8, [r3, #28] │ │ │ │ + str lr, [r3, #32] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + str r3, [r3, #40] @ 0x28 │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r4, r2, #188, 8 @ 0xbc000000 │ │ │ │ - rsbseq sp, r6, #252 @ 0xfc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d619c <__cxa_atexit@plt+0xc7fe8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d6184 <__cxa_atexit@plt+0xc7fd0> │ │ │ │ - ldr r7, [pc, #56] @ d61a0 <__cxa_atexit@plt+0xc7fec> │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffee8 │ │ │ │ + addseq sp, r2, #220, 24 @ 0xdc00 │ │ │ │ + addseq sp, r2, #212, 24 @ 0xd400 │ │ │ │ + @ instruction: 0xfffffdc0 │ │ │ │ + @ instruction: 0xfffffc98 │ │ │ │ + addseq sp, r2, #148, 24 @ 0x9400 │ │ │ │ + rsbseq r2, r7, #80, 30 @ 0x140 │ │ │ │ + andeq r0, r3, r0 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ccaa8 <__cxa_atexit@plt+0xbe8f4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc ccab0 <__cxa_atexit@plt+0xbe8fc> │ │ │ │ + ldr lr, [pc, #256] @ ccadc <__cxa_atexit@plt+0xbe928> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #252] @ ccae0 <__cxa_atexit@plt+0xbe92c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + sub r7, r8, r2 │ │ │ │ + sub r2, r0, r7 │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + add r3, r6, #56 @ 0x38 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc ccac8 <__cxa_atexit@plt+0xbe914> │ │ │ │ + cmp r8, r2 │ │ │ │ + bge cca58 <__cxa_atexit@plt+0xbe8a4> │ │ │ │ + ldr r7, [pc, #188] @ ccae4 <__cxa_atexit@plt+0xbe930> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d61a4 <__cxa_atexit@plt+0xc7ff0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d61a8 <__cxa_atexit@plt+0xc7ff4> │ │ │ │ + str r7, [r6, #16]! │ │ │ │ + ldr r7, [pc, #180] @ ccae8 <__cxa_atexit@plt+0xbe934> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d61ac <__cxa_atexit@plt+0xc7ff8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d61b0 <__cxa_atexit@plt+0xc7ffc> │ │ │ │ - add r8, pc, r8 │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + ldr r7, [pc, #164] @ ccaec <__cxa_atexit@plt+0xbe938> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r6, #20]! │ │ │ │ + sub r7, r3, #26 │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ + ldr r2, [pc, #144] @ ccaf0 <__cxa_atexit@plt+0xbe93c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #140] @ ccaf4 <__cxa_atexit@plt+0xbe940> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r6, #16]! │ │ │ │ + ldr lr, [pc, #132] @ ccaf8 <__cxa_atexit@plt+0xbe944> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r6, #-8] │ │ │ │ + mov r2, r6 │ │ │ │ + str r1, [r2, #20]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str r8, [r6, #28] │ │ │ │ + str lr, [r6, #32] │ │ │ │ + str r2, [r6, #36] @ 0x24 │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ + mov r3, r6 │ │ │ │ + b ccab8 <__cxa_atexit@plt+0xbe904> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffb010 │ │ │ │ - rsbseq sp, r6, #188 @ 0xbc │ │ │ │ - addseq r4, r2, #76, 10 @ 0x13000000 │ │ │ │ - rsbseq ip, r6, #80 @ 0x50 │ │ │ │ - rsbseq sp, r6, #152 @ 0x98 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0xfffffef0 │ │ │ │ + addseq sp, r2, #240, 22 @ 0x3c000 │ │ │ │ + @ instruction: 0xfffffdb8 │ │ │ │ + addseq sp, r2, #168, 22 @ 0x2a000 │ │ │ │ + addseq sp, r2, #168, 22 @ 0x2a000 │ │ │ │ + @ instruction: 0xfffffb78 │ │ │ │ + @ instruction: 0xfffffc90 │ │ │ │ + addseq sp, r2, #104, 22 @ 0x1a000 │ │ │ │ + rsbseq r2, r7, #252, 26 @ 0x3f00 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, r1, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ccb9c <__cxa_atexit@plt+0xbe9e8> │ │ │ │ + str r7, [r6, #-4] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r3, [pc, #160] @ ccbcc <__cxa_atexit@plt+0xbea18> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r6, #-8] │ │ │ │ + cmp r8, #4 │ │ │ │ + bcs ccb50 <__cxa_atexit@plt+0xbe99c> │ │ │ │ + lsl r7, r8, #2 │ │ │ │ + ldr r6, [pc, #144] @ ccbd4 <__cxa_atexit@plt+0xbea20> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + ldr r7, [r7, r6] │ │ │ │ + mov r6, r9 │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ + sub r3, r6, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ccbac <__cxa_atexit@plt+0xbe9f8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ccbb4 <__cxa_atexit@plt+0xbea00> │ │ │ │ + ldr r5, [pc, #100] @ ccbd8 <__cxa_atexit@plt+0xbea24> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r1, [pc, #96] @ ccbdc <__cxa_atexit@plt+0xbea28> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #92] @ ccbe0 <__cxa_atexit@plt+0xbea2c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r5, [r3] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r2 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - rsbseq sp, r6, #160 @ 0xa0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d6224 <__cxa_atexit@plt+0xc8070> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d621c <__cxa_atexit@plt+0xc8068> │ │ │ │ - ldr r3, [pc, #44] @ d622c <__cxa_atexit@plt+0xc8078> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d6230 <__cxa_atexit@plt+0xc807c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r6, r9 │ │ │ │ + b ccbbc <__cxa_atexit@plt+0xbea08> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #12] @ ccbd0 <__cxa_atexit@plt+0xbea1c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ + addseq sp, r2, #168, 20 @ 0xa8000 │ │ │ │ + rsbseq r2, r7, #60, 26 @ 0xf00 │ │ │ │ + addseq sp, r2, #208, 28 @ 0xd00 │ │ │ │ + @ instruction: 0xffffe7ac │ │ │ │ + @ instruction: 0xffffe6f4 │ │ │ │ + subseq pc, sp, #8064 @ 0x1f80 │ │ │ │ + rsbseq r2, r7, #20, 26 @ 0x500 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, r1, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ccc84 <__cxa_atexit@plt+0xbead0> │ │ │ │ + str r7, [r6, #-4] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r3, [pc, #160] @ cccb4 <__cxa_atexit@plt+0xbeb00> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r6, #-8] │ │ │ │ + cmp r8, #4 │ │ │ │ + bcs ccc38 <__cxa_atexit@plt+0xbea84> │ │ │ │ + lsl r7, r8, #2 │ │ │ │ + ldr r6, [pc, #144] @ cccbc <__cxa_atexit@plt+0xbeb08> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + ldr r7, [r7, r6] │ │ │ │ + mov r6, r9 │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ + sub r3, r6, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ccc94 <__cxa_atexit@plt+0xbeae0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ccc9c <__cxa_atexit@plt+0xbeae8> │ │ │ │ + ldr r5, [pc, #100] @ cccc0 <__cxa_atexit@plt+0xbeb0c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r1, [pc, #96] @ cccc4 <__cxa_atexit@plt+0xbeb10> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #92] @ cccc8 <__cxa_atexit@plt+0xbeb14> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r5, [r3] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r2 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r4, r2, #196, 6 @ 0x10000003 │ │ │ │ - rsbseq sp, r6, #56 @ 0x38 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d6294 <__cxa_atexit@plt+0xc80e0> │ │ │ │ + mov r6, r9 │ │ │ │ + b ccca4 <__cxa_atexit@plt+0xbeaf0> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #12] @ cccb8 <__cxa_atexit@plt+0xbeb04> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d627c <__cxa_atexit@plt+0xc80c8> │ │ │ │ - ldr r7, [pc, #56] @ d6298 <__cxa_atexit@plt+0xc80e4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + addseq sp, r2, #192, 18 @ 0x300000 │ │ │ │ + rsbseq r2, r7, #84, 24 @ 0x5400 │ │ │ │ + addseq sp, r2, #232, 26 @ 0x3a00 │ │ │ │ + @ instruction: 0xffffe6c4 │ │ │ │ + @ instruction: 0xffffe60c │ │ │ │ + subseq pc, sp, #38400 @ 0x9600 │ │ │ │ + rsbseq r2, r7, #44, 24 @ 0x2c00 │ │ │ │ + andeq r0, r2, r1 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r7 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ccdac <__cxa_atexit@plt+0xbebf8> │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + ldr lr, [r3, #12] │ │ │ │ + ldr r0, [r3, #16] │ │ │ │ + ldr r1, [pc, #208] @ ccdd0 <__cxa_atexit@plt+0xbec1c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r2, {r1, r3} │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r8, r0, lr │ │ │ │ + add r3, r6, #44 @ 0x2c │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc ccdbc <__cxa_atexit@plt+0xbec08> │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + cmp r8, r2 │ │ │ │ + ble ccd5c <__cxa_atexit@plt+0xbeba8> │ │ │ │ + ldr r7, [pc, #168] @ ccdd4 <__cxa_atexit@plt+0xbec20> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d629c <__cxa_atexit@plt+0xc80e8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d62a0 <__cxa_atexit@plt+0xc80ec> │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #160] @ ccdd8 <__cxa_atexit@plt+0xbec24> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d62a4 <__cxa_atexit@plt+0xc80f0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d62a8 <__cxa_atexit@plt+0xc80f4> │ │ │ │ - add r8, pc, r8 │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + ldr r7, [pc, #144] @ ccddc <__cxa_atexit@plt+0xbec28> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r6, #20]! │ │ │ │ + sub r7, r3, #26 │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ + ldr r2, [pc, #124] @ ccde0 <__cxa_atexit@plt+0xbec2c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #120] @ ccde4 <__cxa_atexit@plt+0xbec30> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [pc, #108] @ ccde8 <__cxa_atexit@plt+0xbec34> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + mov r7, r6 │ │ │ │ + str r1, [r7, #20]! │ │ │ │ + str r8, [r6, #28] │ │ │ │ + str r2, [r6, #32] │ │ │ │ + str r7, [r6, #36] @ 0x24 │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffaf18 │ │ │ │ - rsbseq ip, r6, #248, 30 @ 0x3e0 │ │ │ │ - addseq r4, r2, #84, 8 @ 0x54000000 │ │ │ │ - rsbseq fp, r6, #88, 30 @ 0x160 │ │ │ │ - rsbseq ip, r6, #212, 30 @ 0x350 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + addseq sp, r2, #212, 16 @ 0xd40000 │ │ │ │ + @ instruction: 0x000001b0 │ │ │ │ + addseq sp, r2, #164, 16 @ 0xa40000 │ │ │ │ + addseq sp, r2, #164, 16 @ 0xa40000 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + addseq sp, r2, #96, 16 @ 0x600000 │ │ │ │ + rsbseq r2, r7, #12, 22 @ 0x3000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, r1, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi cce8c <__cxa_atexit@plt+0xbecd8> │ │ │ │ + str r7, [r6, #-4] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r3, [pc, #160] @ ccebc <__cxa_atexit@plt+0xbed08> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r6, #-8] │ │ │ │ + cmp r8, #4 │ │ │ │ + bcs cce40 <__cxa_atexit@plt+0xbec8c> │ │ │ │ + lsl r7, r8, #2 │ │ │ │ + ldr r6, [pc, #144] @ ccec4 <__cxa_atexit@plt+0xbed10> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + ldr r7, [r7, r6] │ │ │ │ + mov r6, r9 │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ + sub r3, r6, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi cce9c <__cxa_atexit@plt+0xbece8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ccea4 <__cxa_atexit@plt+0xbecf0> │ │ │ │ + ldr r5, [pc, #100] @ ccec8 <__cxa_atexit@plt+0xbed14> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r1, [pc, #96] @ ccecc <__cxa_atexit@plt+0xbed18> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #92] @ cced0 <__cxa_atexit@plt+0xbed1c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r5, [r3] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r2 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - rsbseq ip, r6, #220, 30 @ 0x370 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d631c <__cxa_atexit@plt+0xc8168> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d6314 <__cxa_atexit@plt+0xc8160> │ │ │ │ - ldr r3, [pc, #44] @ d6324 <__cxa_atexit@plt+0xc8170> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d6328 <__cxa_atexit@plt+0xc8174> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r6, r9 │ │ │ │ + b cceac <__cxa_atexit@plt+0xbecf8> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #12] @ ccec0 <__cxa_atexit@plt+0xbed0c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ + addseq sp, r2, #184, 14 @ 0x2e00000 │ │ │ │ + rsbseq r2, r7, #76, 20 @ 0x4c000 │ │ │ │ + addseq sp, r2, #224, 22 @ 0x38000 │ │ │ │ + @ instruction: 0xffffe4bc │ │ │ │ + @ instruction: 0xffffe404 │ │ │ │ + subseq pc, sp, #581632 @ 0x8e000 │ │ │ │ + rsbseq r2, r7, #36, 20 @ 0x24000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, r1, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ccf74 <__cxa_atexit@plt+0xbedc0> │ │ │ │ + str r7, [r6, #-4] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r3, [pc, #160] @ ccfa4 <__cxa_atexit@plt+0xbedf0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r6, #-8] │ │ │ │ + cmp r8, #4 │ │ │ │ + bcs ccf28 <__cxa_atexit@plt+0xbed74> │ │ │ │ + lsl r7, r8, #2 │ │ │ │ + ldr r6, [pc, #144] @ ccfac <__cxa_atexit@plt+0xbedf8> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + ldr r7, [r7, r6] │ │ │ │ + mov r6, r9 │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ + sub r3, r6, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ccf84 <__cxa_atexit@plt+0xbedd0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ccf8c <__cxa_atexit@plt+0xbedd8> │ │ │ │ + ldr r5, [pc, #100] @ ccfb0 <__cxa_atexit@plt+0xbedfc> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r1, [pc, #96] @ ccfb4 <__cxa_atexit@plt+0xbee00> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #92] @ ccfb8 <__cxa_atexit@plt+0xbee04> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r5, [r3] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r2 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r4, r2, #204, 4 @ 0xc000000c │ │ │ │ - rsbseq ip, r6, #116, 30 @ 0x1d0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d638c <__cxa_atexit@plt+0xc81d8> │ │ │ │ + mov r6, r9 │ │ │ │ + b ccf94 <__cxa_atexit@plt+0xbede0> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #12] @ ccfa8 <__cxa_atexit@plt+0xbedf4> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d6374 <__cxa_atexit@plt+0xc81c0> │ │ │ │ - ldr r7, [pc, #56] @ d6390 <__cxa_atexit@plt+0xc81dc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + addseq sp, r2, #208, 12 @ 0xd000000 │ │ │ │ + rsbseq r2, r7, #100, 18 @ 0x190000 │ │ │ │ + addseq sp, r2, #248, 20 @ 0xf8000 │ │ │ │ + @ instruction: 0xffffe3d4 │ │ │ │ + @ instruction: 0xffffe31c │ │ │ │ + subseq pc, sp, #2719744 @ 0x298000 │ │ │ │ + rsbseq r2, r7, #56, 18 @ 0xe0000 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r2, r0 │ │ │ │ + andeq r0, r1, sp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc cd07c <__cxa_atexit@plt+0xbeec8> │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + cmp r8, r2 │ │ │ │ + ble cd02c <__cxa_atexit@plt+0xbee78> │ │ │ │ + ldr r7, [pc, #152] @ cd08c <__cxa_atexit@plt+0xbeed8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d6394 <__cxa_atexit@plt+0xc81e0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d6398 <__cxa_atexit@plt+0xc81e4> │ │ │ │ + ldr r2, [pc, #148] @ cd090 <__cxa_atexit@plt+0xbeedc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + ldr r7, [pc, #124] @ cd094 <__cxa_atexit@plt+0xbeee0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d639c <__cxa_atexit@plt+0xc81e8> │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r3, #20]! │ │ │ │ + sub r7, r6, #26 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r9, [pc, #100] @ cd098 <__cxa_atexit@plt+0xbeee4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r1, [pc, #96] @ cd09c <__cxa_atexit@plt+0xbeee8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #92] @ cd0a0 <__cxa_atexit@plt+0xbeeec> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + mov r1, r3 │ │ │ │ + str r9, [r1, #20]! │ │ │ │ + str r8, [r3, #28] │ │ │ │ + str lr, [r3, #32] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + str r3, [r3, #40] @ 0x28 │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffee8 │ │ │ │ + addseq sp, r2, #224, 10 @ 0x38000000 │ │ │ │ + addseq sp, r2, #216, 10 @ 0x36000000 │ │ │ │ + @ instruction: 0xfffffdc0 │ │ │ │ + @ instruction: 0xfffffc98 │ │ │ │ + addseq sp, r2, #152, 10 @ 0x26000000 │ │ │ │ + rsbseq r2, r7, #84, 16 @ 0x540000 │ │ │ │ + andeq r0, r3, r0 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi cd1a4 <__cxa_atexit@plt+0xbeff0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc cd1ac <__cxa_atexit@plt+0xbeff8> │ │ │ │ + ldr lr, [pc, #256] @ cd1d8 <__cxa_atexit@plt+0xbf024> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #252] @ cd1dc <__cxa_atexit@plt+0xbf028> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + sub r7, r8, r2 │ │ │ │ + sub r2, r0, r7 │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + add r3, r6, #56 @ 0x38 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc cd1c4 <__cxa_atexit@plt+0xbf010> │ │ │ │ + cmp r8, r2 │ │ │ │ + ble cd154 <__cxa_atexit@plt+0xbefa0> │ │ │ │ + ldr r7, [pc, #188] @ cd1e0 <__cxa_atexit@plt+0xbf02c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d63a0 <__cxa_atexit@plt+0xc81ec> │ │ │ │ - add r8, pc, r8 │ │ │ │ + str r7, [r6, #16]! │ │ │ │ + ldr r7, [pc, #180] @ cd1e4 <__cxa_atexit@plt+0xbf030> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + ldr r7, [pc, #164] @ cd1e8 <__cxa_atexit@plt+0xbf034> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r6, #20]! │ │ │ │ + sub r7, r3, #26 │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ + ldr r2, [pc, #144] @ cd1ec <__cxa_atexit@plt+0xbf038> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #140] @ cd1f0 <__cxa_atexit@plt+0xbf03c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r6, #16]! │ │ │ │ + ldr lr, [pc, #132] @ cd1f4 <__cxa_atexit@plt+0xbf040> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r6, #-8] │ │ │ │ + mov r2, r6 │ │ │ │ + str r1, [r2, #20]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str r8, [r6, #28] │ │ │ │ + str lr, [r6, #32] │ │ │ │ + str r2, [r6, #36] @ 0x24 │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ + mov r3, r6 │ │ │ │ + b cd1b4 <__cxa_atexit@plt+0xbf000> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffae20 │ │ │ │ - rsbseq ip, r6, #52, 30 @ 0xd0 │ │ │ │ - addseq r4, r2, #92, 6 @ 0x70000001 │ │ │ │ - rsbseq fp, r6, #96, 28 @ 0x600 │ │ │ │ - rsbseq ip, r6, #16, 30 @ 0x40 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0xfffffef0 │ │ │ │ + addseq sp, r2, #244, 8 @ 0xf4000000 │ │ │ │ + @ instruction: 0xfffffdb8 │ │ │ │ + addseq sp, r2, #172, 8 @ 0xac000000 │ │ │ │ + addseq sp, r2, #172, 8 @ 0xac000000 │ │ │ │ + @ instruction: 0xfffffb78 │ │ │ │ + @ instruction: 0xfffffc90 │ │ │ │ + addseq sp, r2, #108, 8 @ 0x6c000000 │ │ │ │ + rsbseq r2, r7, #0, 14 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, r1, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi cd298 <__cxa_atexit@plt+0xbf0e4> │ │ │ │ + str r7, [r6, #-4] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r3, [pc, #160] @ cd2c8 <__cxa_atexit@plt+0xbf114> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r6, #-8] │ │ │ │ + cmp r8, #4 │ │ │ │ + bcs cd24c <__cxa_atexit@plt+0xbf098> │ │ │ │ + lsl r7, r8, #2 │ │ │ │ + ldr r6, [pc, #144] @ cd2d0 <__cxa_atexit@plt+0xbf11c> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + ldr r7, [r7, r6] │ │ │ │ + mov r6, r9 │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ + sub r3, r6, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi cd2a8 <__cxa_atexit@plt+0xbf0f4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc cd2b0 <__cxa_atexit@plt+0xbf0fc> │ │ │ │ + ldr r5, [pc, #100] @ cd2d4 <__cxa_atexit@plt+0xbf120> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r1, [pc, #96] @ cd2d8 <__cxa_atexit@plt+0xbf124> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #92] @ cd2dc <__cxa_atexit@plt+0xbf128> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r5, [r3] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r2 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - rsbseq ip, r6, #24, 30 @ 0x60 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d6414 <__cxa_atexit@plt+0xc8260> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d640c <__cxa_atexit@plt+0xc8258> │ │ │ │ - ldr r3, [pc, #44] @ d641c <__cxa_atexit@plt+0xc8268> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d6420 <__cxa_atexit@plt+0xc826c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r6, r9 │ │ │ │ + b cd2b8 <__cxa_atexit@plt+0xbf104> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #12] @ cd2cc <__cxa_atexit@plt+0xbf118> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ + addseq sp, r2, #172, 6 @ 0xb0000002 │ │ │ │ + rsbseq r2, r7, #64, 12 @ 0x4000000 │ │ │ │ + addseq sp, r2, #212, 14 @ 0x3500000 │ │ │ │ + @ instruction: 0xffffe0b0 │ │ │ │ + @ instruction: 0xffffdff8 │ │ │ │ + subseq pc, sp, #136314880 @ 0x8200000 │ │ │ │ + rsbseq r2, r7, #24, 12 @ 0x1800000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, r1, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi cd380 <__cxa_atexit@plt+0xbf1cc> │ │ │ │ + str r7, [r6, #-4] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r3, [pc, #160] @ cd3b0 <__cxa_atexit@plt+0xbf1fc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r6, #-8] │ │ │ │ + cmp r8, #4 │ │ │ │ + bcs cd334 <__cxa_atexit@plt+0xbf180> │ │ │ │ + lsl r7, r8, #2 │ │ │ │ + ldr r6, [pc, #144] @ cd3b8 <__cxa_atexit@plt+0xbf204> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + ldr r7, [r7, r6] │ │ │ │ + mov r6, r9 │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ + sub r3, r6, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi cd390 <__cxa_atexit@plt+0xbf1dc> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc cd398 <__cxa_atexit@plt+0xbf1e4> │ │ │ │ + ldr r5, [pc, #100] @ cd3bc <__cxa_atexit@plt+0xbf208> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r1, [pc, #96] @ cd3c0 <__cxa_atexit@plt+0xbf20c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #92] @ cd3c4 <__cxa_atexit@plt+0xbf210> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r5, [r3] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r2 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r4, r2, #212, 2 @ 0x35 │ │ │ │ - rsbseq ip, r6, #176, 28 @ 0xb00 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d6484 <__cxa_atexit@plt+0xc82d0> │ │ │ │ + mov r6, r9 │ │ │ │ + b cd3a0 <__cxa_atexit@plt+0xbf1ec> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #12] @ cd3b4 <__cxa_atexit@plt+0xbf200> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + addseq sp, r2, #196, 4 @ 0x4000000c │ │ │ │ + rsbseq r2, r7, #88, 10 @ 0x16000000 │ │ │ │ + addseq sp, r2, #236, 12 @ 0xec00000 │ │ │ │ + @ instruction: 0xffffdfc8 │ │ │ │ + @ instruction: 0xffffdf10 │ │ │ │ + subseq pc, sp, #645922816 @ 0x26800000 │ │ │ │ + rsbseq r2, r7, #44, 10 @ 0xb000000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d646c <__cxa_atexit@plt+0xc82b8> │ │ │ │ - ldr r7, [pc, #56] @ d6488 <__cxa_atexit@plt+0xc82d4> │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi cd410 <__cxa_atexit@plt+0xbf25c> │ │ │ │ + ldr r7, [pc, #52] @ cd424 <__cxa_atexit@plt+0xbf270> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d648c <__cxa_atexit@plt+0xc82d8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d6490 <__cxa_atexit@plt+0xc82dc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d6494 <__cxa_atexit@plt+0xc82e0> │ │ │ │ + stmdb r3, {r7, r9, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq cd404 <__cxa_atexit@plt+0xbf250> │ │ │ │ + mov r7, r8 │ │ │ │ + b cd438 <__cxa_atexit@plt+0xbf284> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ cd428 <__cxa_atexit@plt+0xbf274> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d6498 <__cxa_atexit@plt+0xc82e4> │ │ │ │ - add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffad28 │ │ │ │ - rsbseq ip, r6, #112, 28 @ 0x700 │ │ │ │ - addseq r4, r2, #100, 4 @ 0x40000006 │ │ │ │ - rsbseq fp, r6, #104, 26 @ 0x1a00 │ │ │ │ - rsbseq ip, r6, #76, 28 @ 0x4c0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + rsbseq r2, r7, #20, 10 @ 0x5000000 │ │ │ │ + rsbseq r2, r7, #204, 8 @ 0xcc000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq cd4b8 <__cxa_atexit@plt+0xbf304> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #144] @ cd4e8 <__cxa_atexit@plt+0xbf334> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq cd4a4 <__cxa_atexit@plt+0xbf2f0> │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + cmp r2, #3 │ │ │ │ + beq cd4c8 <__cxa_atexit@plt+0xbf314> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + ldr r2, [pc, #112] @ cd4ec <__cxa_atexit@plt+0xbf338> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str r2, [r5] │ │ │ │ + ands r7, r3, #3 │ │ │ │ + beq cd4ac <__cxa_atexit@plt+0xbf2f8> │ │ │ │ + cmp r7, #3 │ │ │ │ + beq cd4d8 <__cxa_atexit@plt+0xbf324> │ │ │ │ + sub r7, r7, #1 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b cd5a8 <__cxa_atexit@plt+0xbf3f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - rsbseq ip, r6, #84, 28 @ 0x540 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d650c <__cxa_atexit@plt+0xc8358> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d6504 <__cxa_atexit@plt+0xc8350> │ │ │ │ - ldr r3, [pc, #44] @ d6514 <__cxa_atexit@plt+0xc8360> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d6518 <__cxa_atexit@plt+0xc8364> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b cd450 <__cxa_atexit@plt+0xbf29c> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b cd474 <__cxa_atexit@plt+0xbf2c0> │ │ │ │ + bic r7, r3, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b cd498 <__cxa_atexit@plt+0xbf2e4> │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + rsbseq r2, r7, #8, 8 @ 0x8000000 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq cd54c <__cxa_atexit@plt+0xbf398> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #80] @ cd56c <__cxa_atexit@plt+0xbf3b8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r2, [r5] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq cd544 <__cxa_atexit@plt+0xbf390> │ │ │ │ + cmp r3, #3 │ │ │ │ + beq cd55c <__cxa_atexit@plt+0xbf3a8> │ │ │ │ + sub r7, r3, #1 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b cd5a8 <__cxa_atexit@plt+0xbf3f4> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r4, r2, #220 @ 0xdc │ │ │ │ - rsbseq ip, r6, #236, 26 @ 0x3b00 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b cd514 <__cxa_atexit@plt+0xbf360> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b cd538 <__cxa_atexit@plt+0xbf384> │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + rsbseq r2, r7, #136, 6 @ 0x20000002 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d657c <__cxa_atexit@plt+0xc83c8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d6564 <__cxa_atexit@plt+0xc83b0> │ │ │ │ - ldr r7, [pc, #56] @ d6580 <__cxa_atexit@plt+0xc83cc> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #3 │ │ │ │ + beq cd598 <__cxa_atexit@plt+0xbf3e4> │ │ │ │ + sub r7, r3, #1 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b cd5a8 <__cxa_atexit@plt+0xbf3f4> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b cd58c <__cxa_atexit@plt+0xbf3d8> │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc cd6b0 <__cxa_atexit@plt+0xbf4fc> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + cmp r1, r2 │ │ │ │ + bge cd5ec <__cxa_atexit@plt+0xbf438> │ │ │ │ + cmp r7, r1 │ │ │ │ + ble cd610 <__cxa_atexit@plt+0xbf45c> │ │ │ │ + cmp r7, r2 │ │ │ │ + bgt cd5fc <__cxa_atexit@plt+0xbf448> │ │ │ │ + ldr r7, [pc, #240] @ cd6d8 <__cxa_atexit@plt+0xbf524> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d6584 <__cxa_atexit@plt+0xc83d0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d6588 <__cxa_atexit@plt+0xc83d4> │ │ │ │ + b cd67c <__cxa_atexit@plt+0xbf4c8> │ │ │ │ + cmp r7, r1 │ │ │ │ + bge cd624 <__cxa_atexit@plt+0xbf470> │ │ │ │ + cmp r7, r2 │ │ │ │ + bge cd674 <__cxa_atexit@plt+0xbf4c0> │ │ │ │ + ldr r7, [pc, #224] @ cd6e4 <__cxa_atexit@plt+0xbf530> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d658c <__cxa_atexit@plt+0xc83d8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d6590 <__cxa_atexit@plt+0xc83dc> │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + ldr lr, [pc, #180] @ cd6cc <__cxa_atexit@plt+0xbf518> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #176] @ cd6d0 <__cxa_atexit@plt+0xbf51c> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b cd634 <__cxa_atexit@plt+0xbf480> │ │ │ │ + ldr lr, [pc, #188] @ cd6e8 <__cxa_atexit@plt+0xbf534> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #184] @ cd6ec <__cxa_atexit@plt+0xbf538> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #152] @ cd6d4 <__cxa_atexit@plt+0xbf520> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r8, [r6, #4]! │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + mov r1, r6 │ │ │ │ + str lr, [r1, #20]! │ │ │ │ + str r2, [r6, #28] │ │ │ │ + str r9, [r6, #32] │ │ │ │ + str r1, [r6, #36] @ 0x24 │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffac30 │ │ │ │ - rsbseq ip, r6, #172, 26 @ 0x2b00 │ │ │ │ - addseq r4, r2, #108, 2 │ │ │ │ - rsbseq fp, r6, #112, 24 @ 0x7000 │ │ │ │ - rsbseq ip, r6, #136, 26 @ 0x2200 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #116] @ cd6f0 <__cxa_atexit@plt+0xbf53c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #88] @ cd6dc <__cxa_atexit@plt+0xbf528> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + ldr r7, [pc, #64] @ cd6e0 <__cxa_atexit@plt+0xbf52c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r6, #20]! │ │ │ │ + sub r7, r3, #26 │ │ │ │ bx r0 │ │ │ │ - rsbseq ip, r6, #144, 26 @ 0x2400 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d6604 <__cxa_atexit@plt+0xc8450> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d65fc <__cxa_atexit@plt+0xc8448> │ │ │ │ - ldr r3, [pc, #44] @ d660c <__cxa_atexit@plt+0xc8458> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d6610 <__cxa_atexit@plt+0xc845c> │ │ │ │ + ldr r6, [pc, #60] @ cd6f4 <__cxa_atexit@plt+0xbf540> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #44 @ 0x2c │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + @ instruction: 0xfffff4ec │ │ │ │ + @ instruction: 0xfffff390 │ │ │ │ + addseq ip, r2, #160, 30 @ 0x280 │ │ │ │ + @ instruction: 0xfffff604 │ │ │ │ + addseq ip, r2, #88, 30 @ 0x160 │ │ │ │ + addseq ip, r2, #80, 30 @ 0x140 │ │ │ │ + addseq ip, r2, #236, 30 @ 0x3b0 │ │ │ │ + @ instruction: 0xfffffbd4 │ │ │ │ + @ instruction: 0xfffffa78 │ │ │ │ + @ instruction: 0xfffffc6c │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + rsbseq r2, r7, #0, 4 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b cd5a8 <__cxa_atexit@plt+0xbf3f4> │ │ │ │ + rsbseq r2, r7, #232, 2 @ 0x3a │ │ │ │ + andeq r0, r2, r1 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi cd7c0 <__cxa_atexit@plt+0xbf60c> │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r0, [pc, #164] @ cd7e0 <__cxa_atexit@plt+0xbf62c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r3, {r0, r7} │ │ │ │ + cmp r2, r1 │ │ │ │ + bne cd758 <__cxa_atexit@plt+0xbf5a4> │ │ │ │ + ldr r7, [pc, #148] @ cd7e4 <__cxa_atexit@plt+0xbf630> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc cd7cc <__cxa_atexit@plt+0xbf618> │ │ │ │ + ldr r2, [pc, #112] @ cd7e8 <__cxa_atexit@plt+0xbf634> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #108] @ cd7ec <__cxa_atexit@plt+0xbf638> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [pc, #96] @ cd7f0 <__cxa_atexit@plt+0xbf63c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + mov r7, r6 │ │ │ │ + str r1, [r7, #20]! │ │ │ │ + str r8, [r6, #28] │ │ │ │ + str r2, [r6, #32] │ │ │ │ + str r7, [r6, #36] @ 0x24 │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r3, r2, #228, 30 @ 0x390 │ │ │ │ - rsbseq ip, r6, #40, 26 @ 0xa00 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d6674 <__cxa_atexit@plt+0xc84c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + addseq ip, r2, #152, 28 @ 0x980 │ │ │ │ + addseq ip, r2, #160, 28 @ 0xa00 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + addseq ip, r2, #76, 28 @ 0x4c0 │ │ │ │ + rsbseq r2, r7, #4, 2 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, r1, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi cd894 <__cxa_atexit@plt+0xbf6e0> │ │ │ │ + str r7, [r6, #-4] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r3, [pc, #160] @ cd8c4 <__cxa_atexit@plt+0xbf710> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r6, #-8] │ │ │ │ + cmp r8, #4 │ │ │ │ + bcs cd848 <__cxa_atexit@plt+0xbf694> │ │ │ │ + lsl r7, r8, #2 │ │ │ │ + ldr r6, [pc, #144] @ cd8cc <__cxa_atexit@plt+0xbf718> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + ldr r7, [r7, r6] │ │ │ │ + mov r6, r9 │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ + sub r3, r6, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi d665c <__cxa_atexit@plt+0xc84a8> │ │ │ │ - ldr r7, [pc, #56] @ d6678 <__cxa_atexit@plt+0xc84c4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d667c <__cxa_atexit@plt+0xc84c8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d6680 <__cxa_atexit@plt+0xc84cc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d6684 <__cxa_atexit@plt+0xc84d0> │ │ │ │ + bhi cd8a4 <__cxa_atexit@plt+0xbf6f0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc cd8ac <__cxa_atexit@plt+0xbf6f8> │ │ │ │ + ldr r5, [pc, #100] @ cd8d0 <__cxa_atexit@plt+0xbf71c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r1, [pc, #96] @ cd8d4 <__cxa_atexit@plt+0xbf720> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #92] @ cd8d8 <__cxa_atexit@plt+0xbf724> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r5, [r3] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r2 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r9 │ │ │ │ + b cd8b4 <__cxa_atexit@plt+0xbf700> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #12] @ cd8c8 <__cxa_atexit@plt+0xbf714> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d6688 <__cxa_atexit@plt+0xc84d4> │ │ │ │ - add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffab38 │ │ │ │ - rsbseq ip, r6, #232, 24 @ 0xe800 │ │ │ │ - addseq r4, r2, #116 @ 0x74 │ │ │ │ - rsbseq fp, r6, #120, 22 @ 0x1e000 │ │ │ │ - rsbseq ip, r6, #196, 24 @ 0xc400 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq ip, r6, #204, 24 @ 0xcc00 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d66fc <__cxa_atexit@plt+0xc8548> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d66f4 <__cxa_atexit@plt+0xc8540> │ │ │ │ - ldr r3, [pc, #44] @ d6704 <__cxa_atexit@plt+0xc8550> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d6708 <__cxa_atexit@plt+0xc8554> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + addseq ip, r2, #176, 26 @ 0x2c00 │ │ │ │ + rsbseq r2, r7, #68 @ 0x44 │ │ │ │ + addseq sp, r2, #216, 2 @ 0x36 │ │ │ │ + @ instruction: 0xffffdab4 │ │ │ │ + @ instruction: 0xffffd9fc │ │ │ │ + subseq pc, sp, #134 @ 0x86 │ │ │ │ + rsbseq r2, r7, #24 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, sl │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc cd950 <__cxa_atexit@plt+0xbf79c> │ │ │ │ + ldr r9, [pc, #88] @ cd960 <__cxa_atexit@plt+0xbf7ac> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r1, [pc, #84] @ cd964 <__cxa_atexit@plt+0xbf7b0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #80] @ cd968 <__cxa_atexit@plt+0xbf7b4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + mov r1, r3 │ │ │ │ + str r9, [r1, #20]! │ │ │ │ + str r8, [r3, #28] │ │ │ │ + str lr, [r3, #32] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + str r3, [r3, #40] @ 0x28 │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r3, r2, #236, 28 @ 0xec0 │ │ │ │ - rsbseq ip, r6, #100, 24 @ 0x6400 │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + @ instruction: 0xfffffe08 │ │ │ │ + addseq ip, r2, #196, 24 @ 0xc400 │ │ │ │ + rsbseq r1, r7, #136, 30 @ 0x220 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d676c <__cxa_atexit@plt+0xc85b8> │ │ │ │ - add r7, pc, r7 │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d6754 <__cxa_atexit@plt+0xc85a0> │ │ │ │ - ldr r7, [pc, #56] @ d6770 <__cxa_atexit@plt+0xc85bc> │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi cd9f0 <__cxa_atexit@plt+0xbf83c> │ │ │ │ + ldr r7, [pc, #144] @ cda24 <__cxa_atexit@plt+0xbf870> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d6774 <__cxa_atexit@plt+0xc85c0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d6778 <__cxa_atexit@plt+0xc85c4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d677c <__cxa_atexit@plt+0xc85c8> │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + ands r2, r8, #3 │ │ │ │ + beq cd9dc <__cxa_atexit@plt+0xbf828> │ │ │ │ + ldr r7, [r3, #-4] │ │ │ │ + cmp r2, #3 │ │ │ │ + beq cda04 <__cxa_atexit@plt+0xbf850> │ │ │ │ + sub r2, r2, #1 │ │ │ │ + ldr r1, [pc, #112] @ cda28 <__cxa_atexit@plt+0xbf874> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmdb r3, {r1, r2} │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq cd9e8 <__cxa_atexit@plt+0xbf834> │ │ │ │ + cmp r3, #3 │ │ │ │ + beq cda14 <__cxa_atexit@plt+0xbf860> │ │ │ │ + sub r7, r3, #1 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b cdae4 <__cxa_atexit@plt+0xbf930> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ cda2c <__cxa_atexit@plt+0xbf878> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d6780 <__cxa_atexit@plt+0xc85cc> │ │ │ │ - add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffaa40 │ │ │ │ - rsbseq ip, r6, #36, 24 @ 0x2400 │ │ │ │ - addseq r3, r2, #124, 30 @ 0x1f0 │ │ │ │ - rsbseq fp, r6, #128, 20 @ 0x80000 │ │ │ │ - rsbseq ip, r6, #0, 24 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ + bic r2, r8, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + b cd9b0 <__cxa_atexit@plt+0xbf7fc> │ │ │ │ bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b cd9d0 <__cxa_atexit@plt+0xbf81c> │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + rsbseq r1, r7, #60, 30 @ 0xf0 │ │ │ │ + rsbseq r1, r7, #200, 28 @ 0xc80 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq cda88 <__cxa_atexit@plt+0xbf8d4> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #76] @ cdaa8 <__cxa_atexit@plt+0xbf8f4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq cda80 <__cxa_atexit@plt+0xbf8cc> │ │ │ │ + cmp r3, #3 │ │ │ │ + beq cda98 <__cxa_atexit@plt+0xbf8e4> │ │ │ │ + sub r7, r3, #1 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b cdae4 <__cxa_atexit@plt+0xbf930> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - rsbseq ip, r6, #8, 24 @ 0x800 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d67f4 <__cxa_atexit@plt+0xc8640> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d67ec <__cxa_atexit@plt+0xc8638> │ │ │ │ - ldr r3, [pc, #44] @ d67fc <__cxa_atexit@plt+0xc8648> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d6800 <__cxa_atexit@plt+0xc864c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b cda54 <__cxa_atexit@plt+0xbf8a0> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b cda74 <__cxa_atexit@plt+0xbf8c0> │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + rsbseq r1, r7, #76, 28 @ 0x4c0 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #3 │ │ │ │ + beq cdad4 <__cxa_atexit@plt+0xbf920> │ │ │ │ + sub r7, r3, #1 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b cdae4 <__cxa_atexit@plt+0xbf930> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b cdac8 <__cxa_atexit@plt+0xbf914> │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r7, [r5] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc cdb8c <__cxa_atexit@plt+0xbf9d8> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + cmp r8, r7 │ │ │ │ + ble cdb1c <__cxa_atexit@plt+0xbf968> │ │ │ │ + ldr r7, [pc, #180] @ cdbc4 <__cxa_atexit@plt+0xbfa10> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r2, [pc, #156] @ cdbc0 <__cxa_atexit@plt+0xbfa0c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + add r5, r5, #8 │ │ │ │ + sub r2, r3, #3 │ │ │ │ + add r3, r6, #52 @ 0x34 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc cdba8 <__cxa_atexit@plt+0xbf9f4> │ │ │ │ + ldr lr, [pc, #136] @ cdbcc <__cxa_atexit@plt+0xbfa18> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #132] @ cdbd0 <__cxa_atexit@plt+0xbfa1c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r9, [pc, #128] @ cdbd4 <__cxa_atexit@plt+0xbfa20> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r6, #12]! │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + mov r1, r6 │ │ │ │ + str lr, [r1, #20]! │ │ │ │ + str r8, [r6, #28] │ │ │ │ + str r9, [r6, #32] │ │ │ │ + str r1, [r6, #36] @ 0x24 │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r3, r2, #244, 26 @ 0x3d00 │ │ │ │ - rsbseq ip, r6, #160, 22 @ 0x28000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r6, [pc, #52] @ cdbc8 <__cxa_atexit@plt+0xbfa14> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + mov r7, #44 @ 0x2c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffdc4 │ │ │ │ + addseq ip, r2, #224, 20 @ 0xe0000 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + @ instruction: 0xfffffcb8 │ │ │ │ + @ instruction: 0xfffffbcc │ │ │ │ + addseq ip, r2, #136, 20 @ 0x88000 │ │ │ │ + rsbseq r1, r7, #32, 26 @ 0x800 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d6864 <__cxa_atexit@plt+0xc86b0> │ │ │ │ - add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b cdae4 <__cxa_atexit@plt+0xbf930> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d684c <__cxa_atexit@plt+0xc8698> │ │ │ │ - ldr r7, [pc, #56] @ d6868 <__cxa_atexit@plt+0xc86b4> │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi cdc58 <__cxa_atexit@plt+0xbfaa4> │ │ │ │ + ldr r7, [pc, #88] @ cdc6c <__cxa_atexit@plt+0xbfab8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d686c <__cxa_atexit@plt+0xc86b8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d6870 <__cxa_atexit@plt+0xc86bc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d6874 <__cxa_atexit@plt+0xc86c0> │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq cdc44 <__cxa_atexit@plt+0xbfa90> │ │ │ │ + ldr r2, [pc, #72] @ cdc70 <__cxa_atexit@plt+0xbfabc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + ldr r7, [r3, #-4] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq cdc50 <__cxa_atexit@plt+0xbfa9c> │ │ │ │ + b cdcb8 <__cxa_atexit@plt+0xbfb04> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ cdc74 <__cxa_atexit@plt+0xbfac0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d6878 <__cxa_atexit@plt+0xc86c4> │ │ │ │ - add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffa948 │ │ │ │ - rsbseq ip, r6, #96, 22 @ 0x18000 │ │ │ │ - addseq r3, r2, #132, 28 @ 0x840 │ │ │ │ - rsbseq fp, r6, #136, 18 @ 0x220000 │ │ │ │ - rsbseq ip, r6, #60, 22 @ 0xf000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + rsbseq r2, r7, #80, 2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ + ldr r3, [pc, #36] @ cdcac <__cxa_atexit@plt+0xbfaf8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq cdca4 <__cxa_atexit@plt+0xbfaf0> │ │ │ │ + b cdcb8 <__cxa_atexit@plt+0xbfb04> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - rsbseq ip, r6, #68, 22 @ 0x11000 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + beq cdd0c <__cxa_atexit@plt+0xbfb58> │ │ │ │ + cmp r6, #3 │ │ │ │ + bne cdd30 <__cxa_atexit@plt+0xbfb7c> │ │ │ │ + bic r6, r7, #3 │ │ │ │ + ldr r6, [r6] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + ldrh r0, [r6, #-2] │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r0, #3 │ │ │ │ + bne cdd54 <__cxa_atexit@plt+0xbfba0> │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc cdd7c <__cxa_atexit@plt+0xbfbc8> │ │ │ │ + ldr r7, [pc, #148] @ cdd94 <__cxa_atexit@plt+0xbfbe0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + orr r2, r2, #8 │ │ │ │ + b cdd6c <__cxa_atexit@plt+0xbfbb8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc cdd7c <__cxa_atexit@plt+0xbfbc8> │ │ │ │ + ldr r7, [pc, #104] @ cdd8c <__cxa_atexit@plt+0xbfbd8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + orr r2, r2, #2 │ │ │ │ + b cdd6c <__cxa_atexit@plt+0xbfbb8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc cdd7c <__cxa_atexit@plt+0xbfbc8> │ │ │ │ + ldr r7, [pc, #64] @ cdd88 <__cxa_atexit@plt+0xbfbd4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + orr r2, r2, #1 │ │ │ │ + b cdd6c <__cxa_atexit@plt+0xbfbb8> │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc cdd7c <__cxa_atexit@plt+0xbfbc8> │ │ │ │ + ldr r7, [pc, #44] @ cdd90 <__cxa_atexit@plt+0xbfbdc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + orr r2, r2, #4 │ │ │ │ + str r7, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq ip, r2, #92, 18 @ 0x170000 │ │ │ │ + addseq ip, r2, #128, 18 @ 0x200000 │ │ │ │ + addseq ip, r2, #64, 18 @ 0x100000 │ │ │ │ + addseq ip, r2, #164, 18 @ 0x290000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d68ec <__cxa_atexit@plt+0xc8738> │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi cddf0 <__cxa_atexit@plt+0xbfc3c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ cmp r0, #0 │ │ │ │ - beq d68e4 <__cxa_atexit@plt+0xc8730> │ │ │ │ - ldr r3, [pc, #44] @ d68f4 <__cxa_atexit@plt+0xc8740> │ │ │ │ + beq cdde8 <__cxa_atexit@plt+0xbfc34> │ │ │ │ + ldr r3, [pc, #48] @ cddf8 <__cxa_atexit@plt+0xbfc44> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d68f8 <__cxa_atexit@plt+0xc8744> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ + ldr r8, [pc, #44] @ cddfc <__cxa_atexit@plt+0xbfc48> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #36] @ cde00 <__cxa_atexit@plt+0xbfc4c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + b 1616b18 <__cxa_atexit@plt+0x1608964> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r3, r2, #252, 24 @ 0xfc00 │ │ │ │ - rsbseq ip, r6, #220, 20 @ 0xdc000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d695c <__cxa_atexit@plt+0xc87a8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d6944 <__cxa_atexit@plt+0xc8790> │ │ │ │ - ldr r7, [pc, #56] @ d6960 <__cxa_atexit@plt+0xc87ac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d6964 <__cxa_atexit@plt+0xc87b0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d6968 <__cxa_atexit@plt+0xc87b4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d696c <__cxa_atexit@plt+0xc87b8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d6970 <__cxa_atexit@plt+0xc87bc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffa850 │ │ │ │ - rsbseq ip, r6, #156, 20 @ 0x9c000 │ │ │ │ - addseq r3, r2, #140, 26 @ 0x2300 │ │ │ │ - rsbseq fp, r6, #144, 16 @ 0x900000 │ │ │ │ - rsbseq ip, r6, #120, 20 @ 0x78000 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + subseq lr, sp, #630784 @ 0x9a000 │ │ │ │ + addseq ip, r2, #16, 16 @ 0x100000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc cde54 <__cxa_atexit@plt+0xbfca0> │ │ │ │ + ldr lr, [pc, #60] @ cde6c <__cxa_atexit@plt+0xbfcb8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmda r5, {r1, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - rsbseq ip, r6, #128, 20 @ 0x80000 │ │ │ │ + ldr r3, [pc, #20] @ cde70 <__cxa_atexit@plt+0xbfcbc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq ip, r2, #252, 20 @ 0xfc000 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc cdeb8 <__cxa_atexit@plt+0xbfd04> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #40] @ cded0 <__cxa_atexit@plt+0xbfd1c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ cded4 <__cxa_atexit@plt+0xbfd20> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq ip, r2, #132, 20 @ 0x84000 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d69e4 <__cxa_atexit@plt+0xc8830> │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi cdf30 <__cxa_atexit@plt+0xbfd7c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ cmp r0, #0 │ │ │ │ - beq d69dc <__cxa_atexit@plt+0xc8828> │ │ │ │ - ldr r3, [pc, #44] @ d69ec <__cxa_atexit@plt+0xc8838> │ │ │ │ + beq cdf28 <__cxa_atexit@plt+0xbfd74> │ │ │ │ + ldr r3, [pc, #48] @ cdf38 <__cxa_atexit@plt+0xbfd84> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d69f0 <__cxa_atexit@plt+0xc883c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ + ldr r8, [pc, #44] @ cdf3c <__cxa_atexit@plt+0xbfd88> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #36] @ cdf40 <__cxa_atexit@plt+0xbfd8c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + b 1616b18 <__cxa_atexit@plt+0x1608964> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r3, r2, #4, 24 @ 0x400 │ │ │ │ - rsbseq ip, r6, #24, 20 @ 0x18000 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + subseq lr, sp, #1327104 @ 0x144000 │ │ │ │ + addseq ip, r2, #208, 12 @ 0xd000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d6a54 <__cxa_atexit@plt+0xc88a0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc cdf94 <__cxa_atexit@plt+0xbfde0> │ │ │ │ + ldr lr, [pc, #60] @ cdfac <__cxa_atexit@plt+0xbfdf8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmda r5, {r1, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ cdfb0 <__cxa_atexit@plt+0xbfdfc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq ip, r2, #188, 18 @ 0x2f0000 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc cdff8 <__cxa_atexit@plt+0xbfe44> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #40] @ ce010 <__cxa_atexit@plt+0xbfe5c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ ce014 <__cxa_atexit@plt+0xbfe60> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq ip, r2, #68, 18 @ 0x110000 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + rsbseq r1, r7, #48, 28 @ 0x300 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi d6a3c <__cxa_atexit@plt+0xc8888> │ │ │ │ - ldr r7, [pc, #56] @ d6a58 <__cxa_atexit@plt+0xc88a4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d6a5c <__cxa_atexit@plt+0xc88a8> │ │ │ │ + ldrhi r0, [r4, #-12] │ │ │ │ + ldrls r2, [pc, #44] @ ce064 <__cxa_atexit@plt+0xbfeb0> │ │ │ │ + addls r2, pc, r2 │ │ │ │ + ldrls r3, [pc, #40] @ ce068 <__cxa_atexit@plt+0xbfeb4> │ │ │ │ + addls r3, pc, r3 │ │ │ │ + ldrls r1, [r7, #8] │ │ │ │ + strls r2, [r5, #-16]! │ │ │ │ + ldrls r2, [pc, #28] @ ce06c <__cxa_atexit@plt+0xbfeb8> │ │ │ │ + ldrls r2, [pc, r2] │ │ │ │ + stmibls r5, {r1, r2, r7} │ │ │ │ + ldrls r0, [pc, #20] @ ce070 <__cxa_atexit@plt+0xbfebc> │ │ │ │ + ldrls r0, [pc, r0] │ │ │ │ + movls r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + rsbseq r1, r7, #124, 26 @ 0x1f00 │ │ │ │ + addseq ip, r2, #132, 10 @ 0x21000000 │ │ │ │ + rsbseq r1, r7, #96, 26 @ 0x1800 │ │ │ │ + rsbseq r1, r7, #80, 26 @ 0x1400 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #32] @ ce0a8 <__cxa_atexit@plt+0xbfef4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #28] @ ce0ac <__cxa_atexit@plt+0xbfef8> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d6a60 <__cxa_atexit@plt+0xc88ac> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d6a64 <__cxa_atexit@plt+0xc88b0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d6a68 <__cxa_atexit@plt+0xc88b4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r0, [pc, #16] @ ce0b0 <__cxa_atexit@plt+0xbfefc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffa758 │ │ │ │ - rsbseq ip, r6, #216, 18 @ 0x360000 │ │ │ │ - addseq r3, r2, #148, 24 @ 0x9400 │ │ │ │ - rsbseq fp, r6, #152, 14 @ 0x2600000 │ │ │ │ - rsbseq ip, r6, #180, 18 @ 0x2d0000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsbseq r1, r7, #60, 26 @ 0xf00 │ │ │ │ + rsbseq r1, r7, #44, 26 @ 0xb00 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #100] @ ce12c <__cxa_atexit@plt+0xbff78> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq ce114 <__cxa_atexit@plt+0xbff60> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc ce11c <__cxa_atexit@plt+0xbff68> │ │ │ │ + ldr lr, [pc, #60] @ ce130 <__cxa_atexit@plt+0xbff7c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r1, r3, r7} │ │ │ │ + sub r7, r2, #11 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - rsbseq ip, r6, #188, 18 @ 0x2f0000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d6adc <__cxa_atexit@plt+0xc8928> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d6ad4 <__cxa_atexit@plt+0xc8920> │ │ │ │ - ldr r3, [pc, #44] @ d6ae4 <__cxa_atexit@plt+0xc8930> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d6ae8 <__cxa_atexit@plt+0xc8934> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + addseq ip, r2, #60, 16 @ 0x3c0000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ce174 <__cxa_atexit@plt+0xbffc0> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr lr, [pc, #36] @ ce180 <__cxa_atexit@plt+0xbffcc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldmdb r5, {r1, r2} │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r3, r2, #12, 22 @ 0x3000 │ │ │ │ - rsbseq ip, r6, #84, 18 @ 0x150000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d6b4c <__cxa_atexit@plt+0xc8998> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d6b34 <__cxa_atexit@plt+0xc8980> │ │ │ │ - ldr r7, [pc, #56] @ d6b50 <__cxa_atexit@plt+0xc899c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d6b54 <__cxa_atexit@plt+0xc89a0> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq ip, r2, #212, 14 @ 0x3500000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc ce1d0 <__cxa_atexit@plt+0xc001c> │ │ │ │ + ldr r3, [pc, #60] @ ce1e8 <__cxa_atexit@plt+0xc0034> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d6b58 <__cxa_atexit@plt+0xc89a4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d6b5c <__cxa_atexit@plt+0xc89a8> │ │ │ │ + ldr r2, [pc, #56] @ ce1ec <__cxa_atexit@plt+0xc0038> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + str r8, [sl, #8] │ │ │ │ + ldr r3, [pc, #44] @ ce1f0 <__cxa_atexit@plt+0xc003c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r2, #2 │ │ │ │ + b 3c210c <__cxa_atexit@plt+0x3b3f58> │ │ │ │ + ldr r7, [pc, #28] @ ce1f4 <__cxa_atexit@plt+0xc0040> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d6b60 <__cxa_atexit@plt+0xc89ac> │ │ │ │ - add r8, pc, r8 │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffa660 │ │ │ │ - rsbseq ip, r6, #20, 18 @ 0x50000 │ │ │ │ - addseq r3, r2, #156, 22 @ 0x27000 │ │ │ │ - rsbseq fp, r6, #160, 12 @ 0xa000000 │ │ │ │ - rsbseq ip, r6, #240, 16 @ 0xf00000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq ip, r6, #248, 16 @ 0xf80000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d6bd4 <__cxa_atexit@plt+0xc8a20> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d6bcc <__cxa_atexit@plt+0xc8a18> │ │ │ │ - ldr r3, [pc, #44] @ d6bdc <__cxa_atexit@plt+0xc8a28> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d6be0 <__cxa_atexit@plt+0xc8a2c> │ │ │ │ + @ instruction: 0xfffffe74 │ │ │ │ + rsbseq r1, r7, #136, 24 @ 0x8800 │ │ │ │ + addseq ip, r2, #112, 14 @ 0x1c00000 │ │ │ │ + rsbseq r1, r7, #136, 24 @ 0x8800 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ce244 <__cxa_atexit@plt+0xc0090> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #52] @ ce24c <__cxa_atexit@plt+0xc0098> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r2, [pc, #44] @ ce250 <__cxa_atexit@plt+0xc009c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #32] @ ce254 <__cxa_atexit@plt+0xc00a0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c2114 <__cxa_atexit@plt+0x3b3f60> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + addseq ip, r2, #188, 6 @ 0xf0000002 │ │ │ │ + addseq ip, r2, #64, 8 @ 0x40000000 │ │ │ │ + addseq ip, r2, #0, 8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ce2bc <__cxa_atexit@plt+0xc0108> │ │ │ │ + ldr r2, [pc, #80] @ ce2c4 <__cxa_atexit@plt+0xc0110> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [pc, #76] @ ce2c8 <__cxa_atexit@plt+0xc0114> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr lr, [pc, #64] @ ce2cc <__cxa_atexit@plt+0xc0118> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr sl, [pc, #60] @ ce2d0 <__cxa_atexit@plt+0xc011c> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + add r2, r2, #1 │ │ │ │ + add r1, r9, #2 │ │ │ │ + str sl, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 20a0120 <__cxa_atexit@plt+0x2091f6c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r3, r2, #20, 20 @ 0x14000 │ │ │ │ - rsbseq ip, r6, #144, 16 @ 0x900000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d6c44 <__cxa_atexit@plt+0xc8a90> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ + rsbseq r1, r7, #64, 22 @ 0x10000 │ │ │ │ + rsbseq r1, r7, #52, 22 @ 0xd000 │ │ │ │ + addseq ip, r2, #72, 6 @ 0x20000001 │ │ │ │ + addseq ip, r2, #164, 12 @ 0xa400000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi d6c2c <__cxa_atexit@plt+0xc8a78> │ │ │ │ - ldr r7, [pc, #56] @ d6c48 <__cxa_atexit@plt+0xc8a94> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d6c4c <__cxa_atexit@plt+0xc8a98> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d6c50 <__cxa_atexit@plt+0xc8a9c> │ │ │ │ + bhi ce34c <__cxa_atexit@plt+0xc0198> │ │ │ │ + ldr r2, [pc, #100] @ ce354 <__cxa_atexit@plt+0xc01a0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #92] @ ce358 <__cxa_atexit@plt+0xc01a4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq ce330 <__cxa_atexit@plt+0xc017c> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + cmp r7, #0 │ │ │ │ + beq ce33c <__cxa_atexit@plt+0xc0188> │ │ │ │ + ldr r7, [pc, #56] @ ce360 <__cxa_atexit@plt+0xc01ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d6c54 <__cxa_atexit@plt+0xc8aa0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d6c58 <__cxa_atexit@plt+0xc8aa4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffa568 │ │ │ │ - rsbseq ip, r6, #80, 16 @ 0x500000 │ │ │ │ - addseq r3, r2, #164, 20 @ 0xa4000 │ │ │ │ - rsbseq fp, r6, #168, 10 @ 0x2a000000 │ │ │ │ - rsbseq ip, r6, #44, 16 @ 0x2c0000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ ce35c <__cxa_atexit@plt+0xc01a8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsbseq ip, r6, #52, 16 @ 0x340000 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + addseq ip, r2, #216, 4 @ 0x8000000d │ │ │ │ + addseq ip, r2, #12, 6 @ 0x30000000 │ │ │ │ + addseq ip, r2, #168, 4 @ 0x8000000a │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d6ccc <__cxa_atexit@plt+0xc8b18> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d6cc4 <__cxa_atexit@plt+0xc8b10> │ │ │ │ - ldr r3, [pc, #44] @ d6cd4 <__cxa_atexit@plt+0xc8b20> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d6cd8 <__cxa_atexit@plt+0xc8b24> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #32] @ ce394 <__cxa_atexit@plt+0xc01e0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [pc, #28] @ ce398 <__cxa_atexit@plt+0xc01e4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r2, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + cmp r1, #0 │ │ │ │ + addeq r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ + addseq ip, r2, #220, 4 @ 0xc000000d │ │ │ │ + addseq ip, r2, #84, 4 @ 0x40000005 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ce3dc <__cxa_atexit@plt+0xc0228> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ ce3e4 <__cxa_atexit@plt+0xc0230> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #32] @ ce3e8 <__cxa_atexit@plt+0xc0234> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c2114 <__cxa_atexit@plt+0x3b3f60> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r3, r2, #28, 18 @ 0x70000 │ │ │ │ - rsbseq ip, r6, #204, 14 @ 0x3300000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + addseq ip, r2, #20, 4 @ 0x40000001 │ │ │ │ + addseq ip, r2, #108, 4 @ 0xc0000006 │ │ │ │ + rsbseq r1, r7, #128, 20 @ 0x80000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ce43c <__cxa_atexit@plt+0xc0288> │ │ │ │ + ldr r2, [pc, #52] @ ce448 <__cxa_atexit@plt+0xc0294> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + stmdb r3, {r0, r1} │ │ │ │ + tst r7, #3 │ │ │ │ + beq ce434 <__cxa_atexit@plt+0xc0280> │ │ │ │ + b ce458 <__cxa_atexit@plt+0xc02a4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsbseq r1, r7, #36, 20 @ 0x24000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d6d3c <__cxa_atexit@plt+0xc8b88> │ │ │ │ - add r7, pc, r7 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne ce4ac <__cxa_atexit@plt+0xc02f8> │ │ │ │ + ldr r2, [pc, #116] @ ce4e0 <__cxa_atexit@plt+0xc032c> │ │ │ │ + add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d6d24 <__cxa_atexit@plt+0xc8b70> │ │ │ │ - ldr r7, [pc, #56] @ d6d40 <__cxa_atexit@plt+0xc8b8c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d6d44 <__cxa_atexit@plt+0xc8b90> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d6d48 <__cxa_atexit@plt+0xc8b94> │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq ce4c0 <__cxa_atexit@plt+0xc030c> │ │ │ │ + ldr r0, [pc, #92] @ ce4e4 <__cxa_atexit@plt+0xc0330> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r7, [r2, #8]! │ │ │ │ + stmda r2, {r0, r1} │ │ │ │ + tst r7, #3 │ │ │ │ + beq ce4c0 <__cxa_atexit@plt+0xc030c> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + cmp r1, r3 │ │ │ │ + bne ce4cc <__cxa_atexit@plt+0xc0318> │ │ │ │ + ldr r7, [pc, #52] @ ce4e8 <__cxa_atexit@plt+0xc0334> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d6d4c <__cxa_atexit@plt+0xc8b98> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d6d50 <__cxa_atexit@plt+0xc8b9c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffa470 │ │ │ │ - rsbseq ip, r6, #140, 14 @ 0x2300000 │ │ │ │ - addseq r3, r2, #172, 18 @ 0x2b0000 │ │ │ │ - rsbseq fp, r6, #176, 8 @ 0xb0000000 │ │ │ │ - rsbseq ip, r6, #104, 14 @ 0x1a00000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rsbseq ip, r6, #112, 14 @ 0x1c00000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d6dc4 <__cxa_atexit@plt+0xc8c10> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d6dbc <__cxa_atexit@plt+0xc8c08> │ │ │ │ - ldr r3, [pc, #44] @ d6dcc <__cxa_atexit@plt+0xc8c18> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d6dd0 <__cxa_atexit@plt+0xc8c1c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r5, [pc, #24] @ ce4ec <__cxa_atexit@plt+0xc0338> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + b 15abd8 <__cxa_atexit@plt+0x14ca24> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + addseq ip, r2, #176, 2 @ 0x2c │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + rsbseq r1, r7, #128, 18 @ 0x200000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r1, [pc, #88] @ ce55c <__cxa_atexit@plt+0xc03a8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + str r1, [r5] │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq ce540 <__cxa_atexit@plt+0xc038c> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + cmp r2, r1 │ │ │ │ + bne ce548 <__cxa_atexit@plt+0xc0394> │ │ │ │ + ldr r7, [pc, #48] @ ce564 <__cxa_atexit@plt+0xc03b0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r3, r2, #36, 16 @ 0x240000 │ │ │ │ - rsbseq ip, r6, #8, 14 @ 0x200000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r5, [pc, #16] @ ce560 <__cxa_atexit@plt+0xc03ac> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 15abd8 <__cxa_atexit@plt+0x14ca24> │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + addseq ip, r2, #48, 2 │ │ │ │ + rsbseq r1, r7, #8, 18 @ 0x20000 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d6e34 <__cxa_atexit@plt+0xc8c80> │ │ │ │ - add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d6e1c <__cxa_atexit@plt+0xc8c68> │ │ │ │ - ldr r7, [pc, #56] @ d6e38 <__cxa_atexit@plt+0xc8c84> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d6e3c <__cxa_atexit@plt+0xc8c88> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d6e40 <__cxa_atexit@plt+0xc8c8c> │ │ │ │ + ldr r2, [r3, #4]! │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + cmp r2, r1 │ │ │ │ + bne ce59c <__cxa_atexit@plt+0xc03e8> │ │ │ │ + ldr r7, [pc, #32] @ ce5b0 <__cxa_atexit@plt+0xc03fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d6e44 <__cxa_atexit@plt+0xc8c90> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d6e48 <__cxa_atexit@plt+0xc8c94> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffa378 │ │ │ │ - rsbseq ip, r6, #200, 12 @ 0xc800000 │ │ │ │ - addseq r3, r2, #180, 16 @ 0xb40000 │ │ │ │ - rsbseq fp, r6, #184, 6 @ 0xe0000002 │ │ │ │ - rsbseq ip, r6, #164, 12 @ 0xa400000 │ │ │ │ + ldr r5, [pc, #16] @ ce5b4 <__cxa_atexit@plt+0xc0400> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 15abd8 <__cxa_atexit@plt+0x14ca24> │ │ │ │ + addseq ip, r2, #212 @ 0xd4 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + rsbseq r1, r7, #160, 16 @ 0xa00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r6 │ │ │ │ add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq ip, r6, #172, 12 @ 0xac00000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d6ebc <__cxa_atexit@plt+0xc8d08> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d6eb4 <__cxa_atexit@plt+0xc8d00> │ │ │ │ - ldr r3, [pc, #44] @ d6ec4 <__cxa_atexit@plt+0xc8d10> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc ce608 <__cxa_atexit@plt+0xc0454> │ │ │ │ + ldr r3, [pc, #68] @ ce628 <__cxa_atexit@plt+0xc0474> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d6ec8 <__cxa_atexit@plt+0xc8d14> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r2, [pc, #64] @ ce62c <__cxa_atexit@plt+0xc0478> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + str r7, [sl, #8] │ │ │ │ + ldr r3, [pc, #52] @ ce630 <__cxa_atexit@plt+0xc047c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r2, #2 │ │ │ │ + b 3c210c <__cxa_atexit@plt+0x3b3f58> │ │ │ │ + ldr r3, [pc, #36] @ ce634 <__cxa_atexit@plt+0xc0480> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffa3c │ │ │ │ + rsbseq r1, r7, #80, 16 @ 0x500000 │ │ │ │ + addseq ip, r2, #56, 6 @ 0xe0000000 │ │ │ │ + rsbseq r1, r7, #80, 16 @ 0x500000 │ │ │ │ + rsbseq r1, r7, #56, 16 @ 0x380000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi ce6b4 <__cxa_atexit@plt+0xc0500> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc ce6c0 <__cxa_atexit@plt+0xc050c> │ │ │ │ + ldr lr, [pc, #100] @ ce6d0 <__cxa_atexit@plt+0xc051c> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #92] @ ce6d4 <__cxa_atexit@plt+0xc0520> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + add r8, r7, #12 │ │ │ │ + ldm r8, {r1, r2, r8} │ │ │ │ + sub r0, r6, #11 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + ldr r0, [pc, #64] @ ce6d8 <__cxa_atexit@plt+0xc0524> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + mov r5, r9 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r3, r2, #44, 14 @ 0xb00000 │ │ │ │ - rsbseq ip, r6, #68, 12 @ 0x4400000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d6f2c <__cxa_atexit@plt+0xc8d78> │ │ │ │ - add r7, pc, r7 │ │ │ │ + @ instruction: 0xfffffd8c │ │ │ │ + addseq fp, r2, #92, 30 @ 0x170 │ │ │ │ + addseq fp, r2, #156, 30 @ 0x270 │ │ │ │ + rsbseq r1, r7, #144, 14 @ 0x2400000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #12 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi ce768 <__cxa_atexit@plt+0xc05b4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #40 @ 0x28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc ce774 <__cxa_atexit@plt+0xc05c0> │ │ │ │ + ldr lr, [pc, #112] @ ce784 <__cxa_atexit@plt+0xc05d0> │ │ │ │ + add lr, pc, lr │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r0, r2, sl} │ │ │ │ + ldr r1, [r7, #15] │ │ │ │ + ldr ip, [pc, #96] @ ce788 <__cxa_atexit@plt+0xc05d4> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #88] @ ce78c <__cxa_atexit@plt+0xc05d8> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r2, [r3, #32] │ │ │ │ + str sl, [r3, #36] @ 0x24 │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + mov r0, r3 │ │ │ │ + str lr, [r0, #16]! │ │ │ │ + str ip, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r3} │ │ │ │ + mov r5, r9 │ │ │ │ + mov r8, r1 │ │ │ │ + b 3c211c <__cxa_atexit@plt+0x3b3f68> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffc8c │ │ │ │ + addseq ip, r2, #228, 2 @ 0x39 │ │ │ │ + @ instruction: 0xffffff0c │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d6f14 <__cxa_atexit@plt+0xc8d60> │ │ │ │ - ldr r7, [pc, #56] @ d6f30 <__cxa_atexit@plt+0xc8d7c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d6f34 <__cxa_atexit@plt+0xc8d80> │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ce88c <__cxa_atexit@plt+0xc06d8> │ │ │ │ + ldr r3, [pc, #228] @ ce898 <__cxa_atexit@plt+0xc06e4> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d6f38 <__cxa_atexit@plt+0xc8d84> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d6f3c <__cxa_atexit@plt+0xc8d88> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d6f40 <__cxa_atexit@plt+0xc8d8c> │ │ │ │ - add r8, pc, r8 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq ce884 <__cxa_atexit@plt+0xc06d0> │ │ │ │ + ldr r3, [r4, #812] @ 0x32c │ │ │ │ + ldr r2, [r4, #820] @ 0x334 │ │ │ │ + ldr r1, [pc, #200] @ ce89c <__cxa_atexit@plt+0xc06e8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r1, [r5] │ │ │ │ + str r5, [r0, #12] │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r2, #4] │ │ │ │ + ldr r5, [r2] │ │ │ │ + ldrd r0, [r3, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r0, r0, r6 │ │ │ │ + sbc r1, r1, #0 │ │ │ │ + strd r0, [r3, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r4, r0 │ │ │ │ + mov r0, r7 │ │ │ │ + bl d104 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffa280 │ │ │ │ - rsbseq ip, r6, #4, 12 @ 0x400000 │ │ │ │ - addseq r3, r2, #188, 14 @ 0x2f00000 │ │ │ │ - rsbseq fp, r6, #192, 4 │ │ │ │ - rsbseq ip, r6, #224, 10 @ 0x38000000 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq ip, r6, #232, 10 @ 0x3a000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d6fb4 <__cxa_atexit@plt+0xc8e00> │ │ │ │ mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d6fac <__cxa_atexit@plt+0xc8df8> │ │ │ │ - ldr r3, [pc, #44] @ d6fbc <__cxa_atexit@plt+0xc8e08> │ │ │ │ + ldr r4, [r4, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #184] @ ce970 <__cxa_atexit@plt+0xc07bc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d6fc0 <__cxa_atexit@plt+0xc8e0c> │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [r4, #12] │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + ldr r7, [r0, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r7, #4] │ │ │ │ + ldr r7, [r0, #812] @ 0x32c │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldrd r2, [r7, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r2, r2, r6 │ │ │ │ + sbc r3, r3, #0 │ │ │ │ + strd r2, [r7, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl d104 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ce9a8 <__cxa_atexit@plt+0xc07f4> │ │ │ │ + ldr r2, [pc, #28] @ ce9b4 <__cxa_atexit@plt+0xc0800> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq fp, r2, #12, 26 @ 0x300 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi cea24 <__cxa_atexit@plt+0xc0870> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc cea30 <__cxa_atexit@plt+0xc087c> │ │ │ │ + ldr lr, [pc, #88] @ cea40 <__cxa_atexit@plt+0xc088c> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #80] @ cea44 <__cxa_atexit@plt+0xc0890> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + sub r1, r6, #3 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [pc, #56] @ cea48 <__cxa_atexit@plt+0xc0894> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r3, r2, #52, 12 @ 0x3400000 │ │ │ │ - rsbseq ip, r6, #128, 10 @ 0x20000000 │ │ │ │ + @ instruction: 0xfffffdb0 │ │ │ │ + addseq fp, r2, #224, 22 @ 0x38000 │ │ │ │ + addseq fp, r2, #36, 24 @ 0x2400 │ │ │ │ + rsbseq r1, r7, #36, 8 @ 0x24000000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi ceb10 <__cxa_atexit@plt+0xc095c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #64 @ 0x40 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc ceb1c <__cxa_atexit@plt+0xc0968> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #168] @ ceb2c <__cxa_atexit@plt+0xc0978> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + add r9, r7, #8 │ │ │ │ + ldm r9, {r1, r8, r9} │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ + sub r0, r6, #31 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + ldr r0, [pc, #140] @ ceb30 <__cxa_atexit@plt+0xc097c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r0, [pc, #132] @ ceb34 <__cxa_atexit@plt+0xc0980> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str r1, [r3, #60] @ 0x3c │ │ │ │ + ldr sl, [pc, #120] @ ceb38 <__cxa_atexit@plt+0xc0984> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r0, [pc, #116] @ ceb3c <__cxa_atexit@plt+0xc0988> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr ip, [pc, #112] @ ceb40 <__cxa_atexit@plt+0xc098c> │ │ │ │ + add ip, pc, ip │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + mov r2, r3 │ │ │ │ + str r0, [r2, #16]! │ │ │ │ + mov r0, r3 │ │ │ │ + str ip, [r0, #48]! @ 0x30 │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r3, [r3, #56] @ 0x38 │ │ │ │ + str r3, [r3, #24] │ │ │ │ + str sl, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + str r2, [r3, #36] @ 0x24 │ │ │ │ + str r1, [r3, #40] @ 0x28 │ │ │ │ + str r8, [r3, #44] @ 0x2c │ │ │ │ + mov r5, lr │ │ │ │ + b 3c20cc <__cxa_atexit@plt+0x3b3f18> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #64 @ 0x40 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + addseq fp, r2, #80, 22 @ 0x14000 │ │ │ │ + addseq fp, r2, #104, 28 @ 0x680 │ │ │ │ + @ instruction: 0xfffff7ac │ │ │ │ + @ instruction: 0xfffffc28 │ │ │ │ + @ instruction: 0xfffff810 │ │ │ │ + @ instruction: 0xfffffeec │ │ │ │ + rsbseq r1, r7, #40, 6 @ 0xa0000000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d7024 <__cxa_atexit@plt+0xc8e70> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi d700c <__cxa_atexit@plt+0xc8e58> │ │ │ │ - ldr r7, [pc, #56] @ d7028 <__cxa_atexit@plt+0xc8e74> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d702c <__cxa_atexit@plt+0xc8e78> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d7030 <__cxa_atexit@plt+0xc8e7c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d7034 <__cxa_atexit@plt+0xc8e80> │ │ │ │ + bhi ceb78 <__cxa_atexit@plt+0xc09c4> │ │ │ │ + ldr r2, [pc, #32] @ ceb88 <__cxa_atexit@plt+0xc09d4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r8, r9, sl} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + b 1ec5078 <__cxa_atexit@plt+0x1eb6ec4> │ │ │ │ + ldr r7, [pc, #12] @ ceb8c <__cxa_atexit@plt+0xc09d8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d7038 <__cxa_atexit@plt+0xc8e84> │ │ │ │ - add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffa188 │ │ │ │ - rsbseq ip, r6, #64, 10 @ 0x10000000 │ │ │ │ - addseq r3, r2, #196, 12 @ 0xc400000 │ │ │ │ - rsbseq fp, r6, #200, 2 @ 0x32 │ │ │ │ - rsbseq ip, r6, #28, 10 @ 0x7000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq ip, r6, #36, 10 @ 0x9000000 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsbseq r1, r7, #8, 6 @ 0x20000000 │ │ │ │ + rsbseq r1, r7, #224, 4 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc cebfc <__cxa_atexit@plt+0xc0a48> │ │ │ │ + ldr r9, [pc, #80] @ cec08 <__cxa_atexit@plt+0xc0a54> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #76] @ cec0c <__cxa_atexit@plt+0xc0a58> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [r5, #4]! │ │ │ │ + ldr r8, [pc, #68] @ cec10 <__cxa_atexit@plt+0xc0a5c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldmib r5, {r1, r2} │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + mov r0, r3 │ │ │ │ + str lr, [r0, #12]! │ │ │ │ + str r8, [r5] │ │ │ │ + stmib r5, {r0, r3} │ │ │ │ + add lr, r3, #20 │ │ │ │ + stm lr, {r1, r7, sl} │ │ │ │ + str r2, [r3, #32] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c211c <__cxa_atexit@plt+0x3b3f68> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + @ instruction: 0xfffff644 │ │ │ │ + @ instruction: 0xfffffe94 │ │ │ │ + addseq fp, r2, #64, 26 @ 0x1000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d70ac <__cxa_atexit@plt+0xc8ef8> │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi cec6c <__cxa_atexit@plt+0xc0ab8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ cmp r0, #0 │ │ │ │ - beq d70a4 <__cxa_atexit@plt+0xc8ef0> │ │ │ │ - ldr r3, [pc, #44] @ d70b4 <__cxa_atexit@plt+0xc8f00> │ │ │ │ + beq cec64 <__cxa_atexit@plt+0xc0ab0> │ │ │ │ + ldr r3, [pc, #48] @ cec74 <__cxa_atexit@plt+0xc0ac0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d70b8 <__cxa_atexit@plt+0xc8f04> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ + ldr r8, [pc, #44] @ cec78 <__cxa_atexit@plt+0xc0ac4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #36] @ cec7c <__cxa_atexit@plt+0xc0ac8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + b 1616b18 <__cxa_atexit@plt+0x1608964> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r3, r2, #60, 10 @ 0xf000000 │ │ │ │ - rsbseq ip, r6, #188, 8 @ 0xbc000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d711c <__cxa_atexit@plt+0xc8f68> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d7104 <__cxa_atexit@plt+0xc8f50> │ │ │ │ - ldr r7, [pc, #56] @ d7120 <__cxa_atexit@plt+0xc8f6c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d7124 <__cxa_atexit@plt+0xc8f70> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d7128 <__cxa_atexit@plt+0xc8f74> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d712c <__cxa_atexit@plt+0xc8f78> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d7130 <__cxa_atexit@plt+0xc8f7c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffa090 │ │ │ │ - rsbseq ip, r6, #124, 8 @ 0x7c000000 │ │ │ │ - addseq r3, r2, #204, 10 @ 0x33000000 │ │ │ │ - rsbseq fp, r6, #208 @ 0xd0 │ │ │ │ - rsbseq ip, r6, #88, 8 @ 0x58000000 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + subseq sp, sp, #178176 @ 0x2b800 │ │ │ │ + addseq fp, r2, #148, 18 @ 0x250000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc cecd0 <__cxa_atexit@plt+0xc0b1c> │ │ │ │ + ldr lr, [pc, #60] @ cece8 <__cxa_atexit@plt+0xc0b34> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmda r5, {r1, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - rsbseq ip, r6, #96, 8 @ 0x60000000 │ │ │ │ + ldr r3, [pc, #20] @ cecec <__cxa_atexit@plt+0xc0b38> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq fp, r2, #128, 24 @ 0x8000 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ced34 <__cxa_atexit@plt+0xc0b80> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #40] @ ced4c <__cxa_atexit@plt+0xc0b98> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ ced50 <__cxa_atexit@plt+0xc0b9c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq fp, r2, #8, 24 @ 0x800 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d71a4 <__cxa_atexit@plt+0xc8ff0> │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi cedac <__cxa_atexit@plt+0xc0bf8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ cmp r0, #0 │ │ │ │ - beq d719c <__cxa_atexit@plt+0xc8fe8> │ │ │ │ - ldr r3, [pc, #44] @ d71ac <__cxa_atexit@plt+0xc8ff8> │ │ │ │ + beq ceda4 <__cxa_atexit@plt+0xc0bf0> │ │ │ │ + ldr r3, [pc, #48] @ cedb4 <__cxa_atexit@plt+0xc0c00> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d71b0 <__cxa_atexit@plt+0xc8ffc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ + ldr r8, [pc, #44] @ cedb8 <__cxa_atexit@plt+0xc0c04> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #36] @ cedbc <__cxa_atexit@plt+0xc0c08> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + b 1616b18 <__cxa_atexit@plt+0x1608964> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r3, r2, #68, 8 @ 0x44000000 │ │ │ │ - rsbseq ip, r6, #248, 6 @ 0xe0000003 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + subseq sp, sp, #413696 @ 0x65000 │ │ │ │ + addseq fp, r2, #84, 16 @ 0x540000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d7214 <__cxa_atexit@plt+0xc9060> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc cee10 <__cxa_atexit@plt+0xc0c5c> │ │ │ │ + ldr lr, [pc, #60] @ cee28 <__cxa_atexit@plt+0xc0c74> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmda r5, {r1, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ cee2c <__cxa_atexit@plt+0xc0c78> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq fp, r2, #64, 22 @ 0x10000 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc cee74 <__cxa_atexit@plt+0xc0cc0> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #40] @ cee8c <__cxa_atexit@plt+0xc0cd8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ cee90 <__cxa_atexit@plt+0xc0cdc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq fp, r2, #200, 20 @ 0xc8000 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + rsbseq r1, r7, #20 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi d71fc <__cxa_atexit@plt+0xc9048> │ │ │ │ - ldr r7, [pc, #56] @ d7218 <__cxa_atexit@plt+0xc9064> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d721c <__cxa_atexit@plt+0xc9068> │ │ │ │ + ldrhi r0, [r4, #-12] │ │ │ │ + ldrls r2, [pc, #44] @ ceee0 <__cxa_atexit@plt+0xc0d2c> │ │ │ │ + addls r2, pc, r2 │ │ │ │ + ldrls r3, [pc, #40] @ ceee4 <__cxa_atexit@plt+0xc0d30> │ │ │ │ + addls r3, pc, r3 │ │ │ │ + ldrls r1, [r7, #8] │ │ │ │ + strls r2, [r5, #-16]! │ │ │ │ + ldrls r2, [pc, #28] @ ceee8 <__cxa_atexit@plt+0xc0d34> │ │ │ │ + ldrls r2, [pc, r2] │ │ │ │ + stmibls r5, {r1, r2, r7} │ │ │ │ + ldrls r0, [pc, #20] @ ceeec <__cxa_atexit@plt+0xc0d38> │ │ │ │ + ldrls r0, [pc, r0] │ │ │ │ + movls r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + rsbseq r0, r7, #212, 30 @ 0x350 │ │ │ │ + addseq fp, r2, #8, 14 @ 0x200000 │ │ │ │ + rsbseq r0, r7, #184, 30 @ 0x2e0 │ │ │ │ + rsbseq r0, r7, #168, 30 @ 0x2a0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #32] @ cef24 <__cxa_atexit@plt+0xc0d70> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #28] @ cef28 <__cxa_atexit@plt+0xc0d74> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d7220 <__cxa_atexit@plt+0xc906c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d7224 <__cxa_atexit@plt+0xc9070> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d7228 <__cxa_atexit@plt+0xc9074> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r0, [pc, #16] @ cef2c <__cxa_atexit@plt+0xc0d78> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffff9f98 │ │ │ │ - rsbseq ip, r6, #184, 6 @ 0xe0000002 │ │ │ │ - addseq r3, r2, #212, 8 @ 0xd4000000 │ │ │ │ - rsbseq sl, r6, #216, 30 @ 0x360 │ │ │ │ - rsbseq ip, r6, #148, 6 @ 0x50000002 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsbseq r0, r7, #148, 30 @ 0x250 │ │ │ │ + rsbseq r0, r7, #132, 30 @ 0x210 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #100] @ cefa8 <__cxa_atexit@plt+0xc0df4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq cef90 <__cxa_atexit@plt+0xc0ddc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc cef98 <__cxa_atexit@plt+0xc0de4> │ │ │ │ + ldr lr, [pc, #60] @ cefac <__cxa_atexit@plt+0xc0df8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r1, r3, r7} │ │ │ │ + sub r7, r2, #11 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - rsbseq ip, r6, #156, 6 @ 0x70000002 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d729c <__cxa_atexit@plt+0xc90e8> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d7294 <__cxa_atexit@plt+0xc90e0> │ │ │ │ - ldr r3, [pc, #44] @ d72a4 <__cxa_atexit@plt+0xc90f0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d72a8 <__cxa_atexit@plt+0xc90f4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + addseq fp, r2, #192, 18 @ 0x300000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ceff0 <__cxa_atexit@plt+0xc0e3c> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr lr, [pc, #36] @ ceffc <__cxa_atexit@plt+0xc0e48> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldmdb r5, {r1, r2} │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r3, r2, #76, 6 @ 0x30000001 │ │ │ │ - rsbseq ip, r6, #52, 6 @ 0xd0000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d730c <__cxa_atexit@plt+0xc9158> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq fp, r2, #88, 18 @ 0x160000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc cf04c <__cxa_atexit@plt+0xc0e98> │ │ │ │ + ldr r3, [pc, #60] @ cf064 <__cxa_atexit@plt+0xc0eb0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #56] @ cf068 <__cxa_atexit@plt+0xc0eb4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + str r8, [sl, #8] │ │ │ │ + ldr r3, [pc, #44] @ cf06c <__cxa_atexit@plt+0xc0eb8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r2, #2 │ │ │ │ + b 3c210c <__cxa_atexit@plt+0x3b3f58> │ │ │ │ + ldr r7, [pc, #28] @ cf070 <__cxa_atexit@plt+0xc0ebc> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe74 │ │ │ │ + rsbseq r0, r7, #12, 28 @ 0xc0 │ │ │ │ + addseq fp, r2, #244, 16 @ 0xf40000 │ │ │ │ + rsbseq r0, r7, #108, 28 @ 0x6c0 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi d72f4 <__cxa_atexit@plt+0xc9140> │ │ │ │ - ldr r7, [pc, #56] @ d7310 <__cxa_atexit@plt+0xc915c> │ │ │ │ + bhi cf0a8 <__cxa_atexit@plt+0xc0ef4> │ │ │ │ + ldr r7, [pc, #36] @ cf0b8 <__cxa_atexit@plt+0xc0f04> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d7314 <__cxa_atexit@plt+0xc9160> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d7318 <__cxa_atexit@plt+0xc9164> │ │ │ │ + stmdb r5, {r7, r8} │ │ │ │ + ldr r7, [pc, #28] @ cf0bc <__cxa_atexit@plt+0xc0f08> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d731c <__cxa_atexit@plt+0xc9168> │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c1f4c <__cxa_atexit@plt+0x3b3d98> │ │ │ │ + ldr r7, [pc, #16] @ cf0c0 <__cxa_atexit@plt+0xc0f0c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d7320 <__cxa_atexit@plt+0xc916c> │ │ │ │ - add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffff9ea0 │ │ │ │ - rsbseq ip, r6, #244, 4 @ 0x4000000f │ │ │ │ - addseq r3, r2, #220, 6 @ 0x70000003 │ │ │ │ - rsbseq sl, r6, #224, 28 @ 0xe00 │ │ │ │ - rsbseq ip, r6, #208, 4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq ip, r6, #216, 4 @ 0x8000000d │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d7394 <__cxa_atexit@plt+0xc91e0> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d738c <__cxa_atexit@plt+0xc91d8> │ │ │ │ - ldr r3, [pc, #44] @ d739c <__cxa_atexit@plt+0xc91e8> │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + addseq fp, r2, #76, 12 @ 0x4c00000 │ │ │ │ + rsbseq r0, r7, #72, 28 @ 0x480 │ │ │ │ + rsbseq r0, r7, #28, 28 @ 0x1c0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #40] @ cf100 <__cxa_atexit@plt+0xc0f4c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d73a0 <__cxa_atexit@plt+0xc91ec> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq cf0f8 <__cxa_atexit@plt+0xc0f44> │ │ │ │ + ldr r3, [pc, #24] @ cf104 <__cxa_atexit@plt+0xc0f50> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3c1f54 <__cxa_atexit@plt+0x3b3da0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r3, r2, #84, 4 @ 0x40000005 │ │ │ │ - rsbseq ip, r6, #112, 4 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + rsbseq r0, r7, #216, 26 @ 0x3600 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ cf128 <__cxa_atexit@plt+0xc0f74> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3c1f54 <__cxa_atexit@plt+0x3b3da0> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + rsbseq r0, r7, #180, 26 @ 0x2d00 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ cf15c <__cxa_atexit@plt+0xc0fa8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4]! │ │ │ │ + ldr r2, [pc, #20] @ cf160 <__cxa_atexit@plt+0xc0fac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + add sl, r2, #2 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c1f5c <__cxa_atexit@plt+0x3b3da8> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + rsbseq pc, r6, #96, 30 @ 0x180 │ │ │ │ + rsbseq r0, r7, #108, 26 @ 0x1b00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d7404 <__cxa_atexit@plt+0xc9250> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #80] @ cf1c8 <__cxa_atexit@plt+0xc1014> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5] │ │ │ │ mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d73ec <__cxa_atexit@plt+0xc9238> │ │ │ │ - ldr r7, [pc, #56] @ d7408 <__cxa_atexit@plt+0xc9254> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d740c <__cxa_atexit@plt+0xc9258> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d7410 <__cxa_atexit@plt+0xc925c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d7414 <__cxa_atexit@plt+0xc9260> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d7418 <__cxa_atexit@plt+0xc9264> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq cf1ac <__cxa_atexit@plt+0xc0ff8> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq cf1b8 <__cxa_atexit@plt+0xc1004> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r0, [r3, #4]! │ │ │ │ + ldr r7, [r5] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffff9da8 │ │ │ │ - rsbseq ip, r6, #48, 4 │ │ │ │ - addseq r3, r2, #228, 4 @ 0x4000000e │ │ │ │ - rsbseq sl, r6, #232, 26 @ 0x3a00 │ │ │ │ - rsbseq ip, r6, #12, 4 @ 0xc0000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rsbseq ip, r6, #20, 4 @ 0x40000001 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d748c <__cxa_atexit@plt+0xc92d8> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d7484 <__cxa_atexit@plt+0xc92d0> │ │ │ │ - ldr r3, [pc, #44] @ d7494 <__cxa_atexit@plt+0xc92e0> │ │ │ │ + ldr r3, [pc, #12] @ cf1cc <__cxa_atexit@plt+0xc1018> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d7498 <__cxa_atexit@plt+0xc92e4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r3, [r5] │ │ │ │ + b 15abd8 <__cxa_atexit@plt+0x14ca24> │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + rsbseq r0, r7, #0, 26 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq cf1f4 <__cxa_atexit@plt+0xc1040> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r3, r2, #92, 2 │ │ │ │ - rsbseq ip, r6, #172, 2 @ 0x2b │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r3, [pc, #8] @ cf208 <__cxa_atexit@plt+0xc1054> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 15abd8 <__cxa_atexit@plt+0x14ca24> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + rsbseq r0, r7, #172, 24 @ 0xac00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d74fc <__cxa_atexit@plt+0xc9348> │ │ │ │ + mov sl, r6 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc cf25c <__cxa_atexit@plt+0xc10a8> │ │ │ │ + ldr r3, [pc, #68] @ cf27c <__cxa_atexit@plt+0xc10c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #64] @ cf280 <__cxa_atexit@plt+0xc10cc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + str r7, [sl, #8] │ │ │ │ + ldr r3, [pc, #52] @ cf284 <__cxa_atexit@plt+0xc10d0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r2, #2 │ │ │ │ + b 3c210c <__cxa_atexit@plt+0x3b3f58> │ │ │ │ + ldr r3, [pc, #36] @ cf288 <__cxa_atexit@plt+0xc10d4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffc64 │ │ │ │ + rsbseq r0, r7, #252, 22 @ 0x3f000 │ │ │ │ + addseq fp, r2, #228, 12 @ 0xe400000 │ │ │ │ + rsbseq r0, r7, #92, 24 @ 0x5c00 │ │ │ │ + rsbseq r0, r7, #96, 24 @ 0x6000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi cf2e0 <__cxa_atexit@plt+0xc112c> │ │ │ │ + ldr r7, [pc, #84] @ cf304 <__cxa_atexit@plt+0xc1150> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi d74e4 <__cxa_atexit@plt+0xc9330> │ │ │ │ - ldr r7, [pc, #56] @ d7500 <__cxa_atexit@plt+0xc934c> │ │ │ │ + bhi cf2f0 <__cxa_atexit@plt+0xc113c> │ │ │ │ + ldr r7, [pc, #72] @ cf310 <__cxa_atexit@plt+0xc115c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d7504 <__cxa_atexit@plt+0xc9350> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d7508 <__cxa_atexit@plt+0xc9354> │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + ldr r7, [pc, #60] @ cf314 <__cxa_atexit@plt+0xc1160> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d750c <__cxa_atexit@plt+0xc9358> │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c1f4c <__cxa_atexit@plt+0x3b3d98> │ │ │ │ + ldr r7, [pc, #36] @ cf30c <__cxa_atexit@plt+0xc1158> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d7510 <__cxa_atexit@plt+0xc935c> │ │ │ │ - add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffff9cb0 │ │ │ │ - rsbseq ip, r6, #108, 2 │ │ │ │ - addseq r3, r2, #236, 2 @ 0x3b │ │ │ │ - rsbseq sl, r6, #240, 24 @ 0xf000 │ │ │ │ - rsbseq ip, r6, #72, 2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #16] @ cf308 <__cxa_atexit@plt+0xc1154> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - rsbseq ip, r6, #80, 2 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + rsbseq r0, r7, #0, 24 │ │ │ │ + rsbseq r0, r7, #32, 24 @ 0x2000 │ │ │ │ + @ instruction: 0xfffffe04 │ │ │ │ + addseq fp, r2, #20, 8 @ 0x14000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d7584 <__cxa_atexit@plt+0xc93d0> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d757c <__cxa_atexit@plt+0xc93c8> │ │ │ │ - ldr r3, [pc, #44] @ d758c <__cxa_atexit@plt+0xc93d8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d7590 <__cxa_atexit@plt+0xc93dc> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc cf35c <__cxa_atexit@plt+0xc11a8> │ │ │ │ + ldr r2, [pc, #44] @ cf368 <__cxa_atexit@plt+0xc11b4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, #36] @ cf36c <__cxa_atexit@plt+0xc11b8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + str r2, [r3, #12] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq fp, r2, #184, 4 @ 0x8000000b │ │ │ │ + addseq fp, r2, #196, 12 @ 0xc400000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi cf3b0 <__cxa_atexit@plt+0xc11fc> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ cf3b8 <__cxa_atexit@plt+0xc1204> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #32] @ cf3bc <__cxa_atexit@plt+0xc1208> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c2114 <__cxa_atexit@plt+0x3b3f60> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r3, r2, #100 @ 0x64 │ │ │ │ - rsbseq ip, r6, #232 @ 0xe8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d75f4 <__cxa_atexit@plt+0xc9440> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ + addseq fp, r2, #64, 4 │ │ │ │ + addseq fp, r2, #152, 4 @ 0x80000009 │ │ │ │ + rsbseq r0, r7, #12, 22 @ 0x3000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi d75dc <__cxa_atexit@plt+0xc9428> │ │ │ │ - ldr r7, [pc, #56] @ d75f8 <__cxa_atexit@plt+0xc9444> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d75fc <__cxa_atexit@plt+0xc9448> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d7600 <__cxa_atexit@plt+0xc944c> │ │ │ │ + bhi cf434 <__cxa_atexit@plt+0xc1280> │ │ │ │ + ldr r2, [pc, #88] @ cf43c <__cxa_atexit@plt+0xc1288> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq cf414 <__cxa_atexit@plt+0xc1260> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq cf420 <__cxa_atexit@plt+0xc126c> │ │ │ │ + ldr r7, [pc, #60] @ cf444 <__cxa_atexit@plt+0xc1290> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d7604 <__cxa_atexit@plt+0xc9450> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d7608 <__cxa_atexit@plt+0xc9454> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffff9bb8 │ │ │ │ - rsbseq ip, r6, #168 @ 0xa8 │ │ │ │ - addseq r3, r2, #244 @ 0xf4 │ │ │ │ - rsbseq sl, r6, #248, 22 @ 0x3e000 │ │ │ │ - rsbseq ip, r6, #132 @ 0x84 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rsbseq ip, r6, #140 @ 0x8c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d767c <__cxa_atexit@plt+0xc94c8> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d7674 <__cxa_atexit@plt+0xc94c0> │ │ │ │ - ldr r3, [pc, #44] @ d7684 <__cxa_atexit@plt+0xc94d0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d7688 <__cxa_atexit@plt+0xc94d4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r5, [pc, #24] @ cf440 <__cxa_atexit@plt+0xc128c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 15abd8 <__cxa_atexit@plt+0x14ca24> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + addseq fp, r2, #92, 4 @ 0xc0000005 │ │ │ │ + rsbseq r0, r7, #136, 20 @ 0x88000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq cf474 <__cxa_atexit@plt+0xc12c0> │ │ │ │ + ldr r7, [pc, #28] @ cf484 <__cxa_atexit@plt+0xc12d0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r2, r2, #108, 30 @ 0x1b0 │ │ │ │ - rsbseq ip, r6, #36 @ 0x24 │ │ │ │ + ldr r3, [pc, #12] @ cf488 <__cxa_atexit@plt+0xc12d4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 15abd8 <__cxa_atexit@plt+0x14ca24> │ │ │ │ + addseq fp, r2, #252, 2 @ 0x3f │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + rsbseq r0, r7, #44, 20 @ 0x2c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d76ec <__cxa_atexit@plt+0xc9538> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d76d4 <__cxa_atexit@plt+0xc9520> │ │ │ │ - ldr r7, [pc, #56] @ d76f0 <__cxa_atexit@plt+0xc953c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d76f4 <__cxa_atexit@plt+0xc9540> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d76f8 <__cxa_atexit@plt+0xc9544> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d76fc <__cxa_atexit@plt+0xc9548> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d7700 <__cxa_atexit@plt+0xc954c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffff9ac0 │ │ │ │ - rsbseq fp, r6, #228, 30 @ 0x390 │ │ │ │ - addseq r2, r2, #252, 30 @ 0x3f0 │ │ │ │ - rsbseq sl, r6, #0, 22 │ │ │ │ - rsbseq fp, r6, #192, 30 @ 0x300 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq fp, r6, #200, 30 @ 0x320 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d7774 <__cxa_atexit@plt+0xc95c0> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d776c <__cxa_atexit@plt+0xc95b8> │ │ │ │ - ldr r3, [pc, #44] @ d777c <__cxa_atexit@plt+0xc95c8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d7780 <__cxa_atexit@plt+0xc95cc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r2, r2, #116, 28 @ 0x740 │ │ │ │ - rsbseq fp, r6, #96, 30 @ 0x180 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d77e4 <__cxa_atexit@plt+0xc9630> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d77cc <__cxa_atexit@plt+0xc9618> │ │ │ │ - ldr r7, [pc, #56] @ d77e8 <__cxa_atexit@plt+0xc9634> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d77ec <__cxa_atexit@plt+0xc9638> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d77f0 <__cxa_atexit@plt+0xc963c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d77f4 <__cxa_atexit@plt+0xc9640> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d77f8 <__cxa_atexit@plt+0xc9644> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffff99c8 │ │ │ │ - rsbseq fp, r6, #32, 30 @ 0x80 │ │ │ │ - addseq r2, r2, #4, 30 │ │ │ │ - rsbseq sl, r6, #8, 20 @ 0x8000 │ │ │ │ - rsbseq fp, r6, #252, 28 @ 0xfc0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + mov sl, r6 │ │ │ │ add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq fp, r6, #4, 30 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d786c <__cxa_atexit@plt+0xc96b8> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d7864 <__cxa_atexit@plt+0xc96b0> │ │ │ │ - ldr r3, [pc, #44] @ d7874 <__cxa_atexit@plt+0xc96c0> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc cf4dc <__cxa_atexit@plt+0xc1328> │ │ │ │ + ldr r3, [pc, #68] @ cf4fc <__cxa_atexit@plt+0xc1348> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d7878 <__cxa_atexit@plt+0xc96c4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r2, r2, #124, 26 @ 0x1f00 │ │ │ │ - rsbseq fp, r6, #156, 28 @ 0x9c0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d78dc <__cxa_atexit@plt+0xc9728> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d78c4 <__cxa_atexit@plt+0xc9710> │ │ │ │ - ldr r7, [pc, #56] @ d78e0 <__cxa_atexit@plt+0xc972c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d78e4 <__cxa_atexit@plt+0xc9730> │ │ │ │ + ldr r2, [pc, #64] @ cf500 <__cxa_atexit@plt+0xc134c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + str r7, [sl, #8] │ │ │ │ + ldr r3, [pc, #52] @ cf504 <__cxa_atexit@plt+0xc1350> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r2, #2 │ │ │ │ + b 3c210c <__cxa_atexit@plt+0x3b3f58> │ │ │ │ + ldr r3, [pc, #36] @ cf508 <__cxa_atexit@plt+0xc1354> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d78e8 <__cxa_atexit@plt+0xc9734> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d78ec <__cxa_atexit@plt+0xc9738> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d78f0 <__cxa_atexit@plt+0xc973c> │ │ │ │ - add r8, pc, r8 │ │ │ │ + mov r2, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffff98d0 │ │ │ │ - rsbseq fp, r6, #92, 28 @ 0x5c0 │ │ │ │ - addseq r2, r2, #12, 28 @ 0xc0 │ │ │ │ - rsbseq sl, r6, #16, 18 @ 0x40000 │ │ │ │ - rsbseq fp, r6, #56, 28 @ 0x380 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq fp, r6, #64, 28 @ 0x400 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d7964 <__cxa_atexit@plt+0xc97b0> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d795c <__cxa_atexit@plt+0xc97a8> │ │ │ │ - ldr r3, [pc, #44] @ d796c <__cxa_atexit@plt+0xc97b8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d7970 <__cxa_atexit@plt+0xc97bc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + @ instruction: 0xfffff9e4 │ │ │ │ + rsbseq r0, r7, #124, 18 @ 0x1f0000 │ │ │ │ + addseq fp, r2, #100, 8 @ 0x64000000 │ │ │ │ + rsbseq r0, r7, #220, 18 @ 0x370000 │ │ │ │ + rsbseq r0, r7, #196, 18 @ 0x310000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi cf57c <__cxa_atexit@plt+0xc13c8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc cf588 <__cxa_atexit@plt+0xc13d4> │ │ │ │ + ldr lr, [pc, #88] @ cf598 <__cxa_atexit@plt+0xc13e4> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #80] @ cf59c <__cxa_atexit@plt+0xc13e8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + sub r1, r6, #3 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [pc, #56] @ cf5a0 <__cxa_atexit@plt+0xc13ec> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r2, r2, #132, 24 @ 0x8400 │ │ │ │ - rsbseq fp, r6, #216, 26 @ 0x3600 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d79d4 <__cxa_atexit@plt+0xc9820> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d79bc <__cxa_atexit@plt+0xc9808> │ │ │ │ - ldr r7, [pc, #56] @ d79d8 <__cxa_atexit@plt+0xc9824> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d79dc <__cxa_atexit@plt+0xc9828> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d79e0 <__cxa_atexit@plt+0xc982c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d79e4 <__cxa_atexit@plt+0xc9830> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d79e8 <__cxa_atexit@plt+0xc9834> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffff97d8 │ │ │ │ - rsbseq fp, r6, #152, 26 @ 0x2600 │ │ │ │ - addseq r2, r2, #20, 26 @ 0x500 │ │ │ │ - rsbseq sl, r6, #24, 16 @ 0x180000 │ │ │ │ - rsbseq fp, r6, #116, 26 @ 0x1d00 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq fp, r6, #124, 26 @ 0x1f00 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d7a5c <__cxa_atexit@plt+0xc98a8> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d7a54 <__cxa_atexit@plt+0xc98a0> │ │ │ │ - ldr r3, [pc, #44] @ d7a64 <__cxa_atexit@plt+0xc98b0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d7a68 <__cxa_atexit@plt+0xc98b4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r2, r2, #140, 22 @ 0x23000 │ │ │ │ - rsbseq fp, r6, #20, 26 @ 0x500 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d7acc <__cxa_atexit@plt+0xc9918> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d7ab4 <__cxa_atexit@plt+0xc9900> │ │ │ │ - ldr r7, [pc, #56] @ d7ad0 <__cxa_atexit@plt+0xc991c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d7ad4 <__cxa_atexit@plt+0xc9920> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d7ad8 <__cxa_atexit@plt+0xc9924> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d7adc <__cxa_atexit@plt+0xc9928> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d7ae0 <__cxa_atexit@plt+0xc992c> │ │ │ │ - add r8, pc, r8 │ │ │ │ + @ instruction: 0xfffffe8c │ │ │ │ + addseq fp, r2, #136 @ 0x88 │ │ │ │ + addseq fp, r2, #204 @ 0xcc │ │ │ │ + rsbseq r0, r7, #40, 18 @ 0xa0000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi cf624 <__cxa_atexit@plt+0xc1470> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc cf630 <__cxa_atexit@plt+0xc147c> │ │ │ │ + ldr r9, [pc, #100] @ cf640 <__cxa_atexit@plt+0xc148c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #96] @ cf644 <__cxa_atexit@plt+0xc1490> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr sl, [pc, #84] @ cf648 <__cxa_atexit@plt+0xc1494> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + mov r0, r3 │ │ │ │ + str lr, [r0, #16]! │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r3} │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + b 3c211c <__cxa_atexit@plt+0x3b3f68> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffff96e0 │ │ │ │ - rsbseq fp, r6, #212, 24 @ 0xd400 │ │ │ │ - addseq r2, r2, #28, 24 @ 0x1c00 │ │ │ │ - rsbseq sl, r6, #32, 14 @ 0x800000 │ │ │ │ - rsbseq fp, r6, #176, 24 @ 0xb000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq fp, r6, #184, 24 @ 0xb800 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d7b54 <__cxa_atexit@plt+0xc99a0> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d7b4c <__cxa_atexit@plt+0xc9998> │ │ │ │ - ldr r3, [pc, #44] @ d7b5c <__cxa_atexit@plt+0xc99a8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d7b60 <__cxa_atexit@plt+0xc99ac> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r2, r2, #148, 20 @ 0x94000 │ │ │ │ - rsbseq fp, r6, #80, 24 @ 0x5000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d7bc4 <__cxa_atexit@plt+0xc9a10> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d7bac <__cxa_atexit@plt+0xc99f8> │ │ │ │ - ldr r7, [pc, #56] @ d7bc8 <__cxa_atexit@plt+0xc9a14> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d7bcc <__cxa_atexit@plt+0xc9a18> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d7bd0 <__cxa_atexit@plt+0xc9a1c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d7bd4 <__cxa_atexit@plt+0xc9a20> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d7bd8 <__cxa_atexit@plt+0xc9a24> │ │ │ │ - add r8, pc, r8 │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffff95e8 │ │ │ │ - rsbseq fp, r6, #16, 24 @ 0x1000 │ │ │ │ - addseq r2, r2, #36, 22 @ 0x9000 │ │ │ │ - rsbseq sl, r6, #40, 12 @ 0x2800000 │ │ │ │ - rsbseq fp, r6, #236, 22 @ 0x3b000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq fp, r6, #244, 22 @ 0x3d000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d7c4c <__cxa_atexit@plt+0xc9a98> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d7c44 <__cxa_atexit@plt+0xc9a90> │ │ │ │ - ldr r3, [pc, #44] @ d7c54 <__cxa_atexit@plt+0xc9aa0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d7c58 <__cxa_atexit@plt+0xc9aa4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r2, r2, #156, 18 @ 0x270000 │ │ │ │ - rsbseq fp, r6, #140, 22 @ 0x23000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d7cbc <__cxa_atexit@plt+0xc9b08> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ + @ instruction: 0xfffffd98 │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + addseq fp, r2, #24, 6 @ 0x60000000 │ │ │ │ + rsbseq r0, r7, #196, 16 @ 0xc40000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi d7ca4 <__cxa_atexit@plt+0xc9af0> │ │ │ │ - ldr r7, [pc, #56] @ d7cc0 <__cxa_atexit@plt+0xc9b0c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d7cc4 <__cxa_atexit@plt+0xc9b10> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d7cc8 <__cxa_atexit@plt+0xc9b14> │ │ │ │ + bhi cf688 <__cxa_atexit@plt+0xc14d4> │ │ │ │ + ldr r2, [pc, #32] @ cf690 <__cxa_atexit@plt+0xc14dc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r7, [pc, #20] @ cf694 <__cxa_atexit@plt+0xc14e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d7ccc <__cxa_atexit@plt+0xc9b18> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d7cd0 <__cxa_atexit@plt+0xc9b1c> │ │ │ │ - add r8, pc, r8 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c1f4c <__cxa_atexit@plt+0x3b3d98> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffff94f0 │ │ │ │ - rsbseq fp, r6, #76, 22 @ 0x13000 │ │ │ │ - addseq r2, r2, #44, 20 @ 0x2c000 │ │ │ │ - rsbseq sl, r6, #48, 10 @ 0xc000000 │ │ │ │ - rsbseq fp, r6, #40, 22 @ 0xa000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq fp, r6, #48, 22 @ 0xc000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d7d44 <__cxa_atexit@plt+0xc9b90> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d7d3c <__cxa_atexit@plt+0xc9b88> │ │ │ │ - ldr r3, [pc, #44] @ d7d4c <__cxa_atexit@plt+0xc9b98> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d7d50 <__cxa_atexit@plt+0xc9b9c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r2, r2, #164, 16 @ 0xa40000 │ │ │ │ - rsbseq fp, r6, #200, 20 @ 0xc8000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + addseq fp, r2, #108 @ 0x6c │ │ │ │ + rsbseq r0, r7, #112, 16 @ 0x700000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d7db4 <__cxa_atexit@plt+0xc9c00> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d7d9c <__cxa_atexit@plt+0xc9be8> │ │ │ │ - ldr r7, [pc, #56] @ d7db8 <__cxa_atexit@plt+0xc9c04> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d7dbc <__cxa_atexit@plt+0xc9c08> │ │ │ │ + ldr r3, [pc, #40] @ cf6d4 <__cxa_atexit@plt+0xc1520> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d7dc0 <__cxa_atexit@plt+0xc9c0c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d7dc4 <__cxa_atexit@plt+0xc9c10> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d7dc8 <__cxa_atexit@plt+0xc9c14> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffff93f8 │ │ │ │ - rsbseq fp, r6, #136, 20 @ 0x88000 │ │ │ │ - addseq r2, r2, #52, 18 @ 0xd0000 │ │ │ │ - rsbseq sl, r6, #56, 8 @ 0x38000000 │ │ │ │ - rsbseq fp, r6, #100, 20 @ 0x64000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq fp, r6, #108, 20 @ 0x6c000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d7e3c <__cxa_atexit@plt+0xc9c88> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d7e34 <__cxa_atexit@plt+0xc9c80> │ │ │ │ - ldr r3, [pc, #44] @ d7e44 <__cxa_atexit@plt+0xc9c90> │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq cf6cc <__cxa_atexit@plt+0xc1518> │ │ │ │ + ldr r3, [pc, #24] @ cf6d8 <__cxa_atexit@plt+0xc1524> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d7e48 <__cxa_atexit@plt+0xc9c94> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3c1f54 <__cxa_atexit@plt+0x3b3da0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r2, r2, #172, 14 @ 0x2b00000 │ │ │ │ - rsbseq fp, r6, #4, 20 @ 0x4000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + rsbseq r0, r7, #44, 16 @ 0x2c0000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d7eac <__cxa_atexit@plt+0xc9cf8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d7e94 <__cxa_atexit@plt+0xc9ce0> │ │ │ │ - ldr r7, [pc, #56] @ d7eb0 <__cxa_atexit@plt+0xc9cfc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d7eb4 <__cxa_atexit@plt+0xc9d00> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d7eb8 <__cxa_atexit@plt+0xc9d04> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d7ebc <__cxa_atexit@plt+0xc9d08> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d7ec0 <__cxa_atexit@plt+0xc9d0c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffff9300 │ │ │ │ - rsbseq fp, r6, #196, 18 @ 0x310000 │ │ │ │ - addseq r2, r2, #60, 16 @ 0x3c0000 │ │ │ │ - rsbseq sl, r6, #64, 6 │ │ │ │ - rsbseq fp, r6, #160, 18 @ 0x280000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq fp, r6, #168, 18 @ 0x2a0000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d7f34 <__cxa_atexit@plt+0xc9d80> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d7f2c <__cxa_atexit@plt+0xc9d78> │ │ │ │ - ldr r3, [pc, #44] @ d7f3c <__cxa_atexit@plt+0xc9d88> │ │ │ │ + ldr r3, [pc, #12] @ cf6fc <__cxa_atexit@plt+0xc1548> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d7f40 <__cxa_atexit@plt+0xc9d8c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r2, r2, #180, 12 @ 0xb400000 │ │ │ │ - rsbseq fp, r6, #64, 18 @ 0x100000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3c1f54 <__cxa_atexit@plt+0x3b3da0> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + rsbseq r0, r7, #8, 16 @ 0x80000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d7fa4 <__cxa_atexit@plt+0xc9df0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d7f8c <__cxa_atexit@plt+0xc9dd8> │ │ │ │ - ldr r7, [pc, #56] @ d7fa8 <__cxa_atexit@plt+0xc9df4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d7fac <__cxa_atexit@plt+0xc9df8> │ │ │ │ + ldr r3, [pc, #20] @ cf728 <__cxa_atexit@plt+0xc1574> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d7fb0 <__cxa_atexit@plt+0xc9dfc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d7fb4 <__cxa_atexit@plt+0xc9e00> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d7fb8 <__cxa_atexit@plt+0xc9e04> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffff9208 │ │ │ │ - rsbseq fp, r6, #0, 18 │ │ │ │ - addseq r2, r2, #68, 14 @ 0x1100000 │ │ │ │ - rsbseq sl, r6, #72, 4 @ 0x80000004 │ │ │ │ - rsbseq fp, r6, #220, 16 @ 0xdc0000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq fp, r6, #228, 16 @ 0xe40000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d802c <__cxa_atexit@plt+0xc9e78> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d8024 <__cxa_atexit@plt+0xc9e70> │ │ │ │ - ldr r3, [pc, #44] @ d8034 <__cxa_atexit@plt+0xc9e80> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d8038 <__cxa_atexit@plt+0xc9e84> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + add sl, r3, #2 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c1f5c <__cxa_atexit@plt+0x3b3da8> │ │ │ │ + rsbseq pc, r6, #152, 18 @ 0x260000 │ │ │ │ + rsbseq r0, r7, #232, 14 @ 0x3a00000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi cf79c <__cxa_atexit@plt+0xc15e8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc cf7a8 <__cxa_atexit@plt+0xc15f4> │ │ │ │ + ldr lr, [pc, #88] @ cf7b8 <__cxa_atexit@plt+0xc1604> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #80] @ cf7bc <__cxa_atexit@plt+0xc1608> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + sub r1, r6, #3 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [pc, #56] @ cf7c0 <__cxa_atexit@plt+0xc160c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r2, r2, #188, 10 @ 0x2f000000 │ │ │ │ - rsbseq fp, r6, #124, 16 @ 0x7c0000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d809c <__cxa_atexit@plt+0xc9ee8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d8084 <__cxa_atexit@plt+0xc9ed0> │ │ │ │ - ldr r7, [pc, #56] @ d80a0 <__cxa_atexit@plt+0xc9eec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d80a4 <__cxa_atexit@plt+0xc9ef0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d80a8 <__cxa_atexit@plt+0xc9ef4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d80ac <__cxa_atexit@plt+0xc9ef8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d80b0 <__cxa_atexit@plt+0xc9efc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffff9110 │ │ │ │ - rsbseq fp, r6, #60, 16 @ 0x3c0000 │ │ │ │ - addseq r2, r2, #76, 12 @ 0x4c00000 │ │ │ │ - rsbseq sl, r6, #80, 2 │ │ │ │ - rsbseq fp, r6, #24, 16 @ 0x180000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq fp, r6, #32, 16 @ 0x200000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d8124 <__cxa_atexit@plt+0xc9f70> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d811c <__cxa_atexit@plt+0xc9f68> │ │ │ │ - ldr r3, [pc, #44] @ d812c <__cxa_atexit@plt+0xc9f78> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d8130 <__cxa_atexit@plt+0xc9f7c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r2, r2, #196, 8 @ 0xc4000000 │ │ │ │ - rsbseq fp, r6, #184, 14 @ 0x2e00000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d8194 <__cxa_atexit@plt+0xc9fe0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ + @ instruction: 0xfffffef8 │ │ │ │ + addseq sl, r2, #104, 28 @ 0x680 │ │ │ │ + addseq sl, r2, #172, 28 @ 0xac0 │ │ │ │ + rsbseq r0, r7, #96, 14 @ 0x1800000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi d817c <__cxa_atexit@plt+0xc9fc8> │ │ │ │ - ldr r7, [pc, #56] @ d8198 <__cxa_atexit@plt+0xc9fe4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d819c <__cxa_atexit@plt+0xc9fe8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d81a0 <__cxa_atexit@plt+0xc9fec> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d81a4 <__cxa_atexit@plt+0xc9ff0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d81a8 <__cxa_atexit@plt+0xc9ff4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffff9018 │ │ │ │ - rsbseq fp, r6, #120, 14 @ 0x1e00000 │ │ │ │ - addseq r2, r2, #84, 10 @ 0x15000000 │ │ │ │ - rsbseq sl, r6, #88 @ 0x58 │ │ │ │ - rsbseq fp, r6, #84, 14 @ 0x1500000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq fp, r6, #92, 14 @ 0x1700000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d821c <__cxa_atexit@plt+0xca068> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d8214 <__cxa_atexit@plt+0xca060> │ │ │ │ - ldr r3, [pc, #44] @ d8224 <__cxa_atexit@plt+0xca070> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d8228 <__cxa_atexit@plt+0xca074> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + bhi cf80c <__cxa_atexit@plt+0xc1658> │ │ │ │ + ldr r2, [pc, #48] @ cf814 <__cxa_atexit@plt+0xc1660> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [pc, #36] @ cf818 <__cxa_atexit@plt+0xc1664> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 1ec5078 <__cxa_atexit@plt+0x1eb6ec4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r2, r2, #204, 6 @ 0x30000003 │ │ │ │ - rsbseq fp, r6, #244, 12 @ 0xf400000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + addseq sl, r2, #224, 26 @ 0x3800 │ │ │ │ + rsbseq r0, r7, #8, 14 @ 0x200000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d828c <__cxa_atexit@plt+0xca0d8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d8274 <__cxa_atexit@plt+0xca0c0> │ │ │ │ - ldr r7, [pc, #56] @ d8290 <__cxa_atexit@plt+0xca0dc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d8294 <__cxa_atexit@plt+0xca0e0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc cf888 <__cxa_atexit@plt+0xc16d4> │ │ │ │ + ldr lr, [pc, #80] @ cf894 <__cxa_atexit@plt+0xc16e0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #76] @ cf898 <__cxa_atexit@plt+0xc16e4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #72] @ cf89c <__cxa_atexit@plt+0xc16e8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + sub r1, r6, #23 │ │ │ │ + str r9, [r3, #16]! │ │ │ │ + str r8, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d8298 <__cxa_atexit@plt+0xca0e4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d829c <__cxa_atexit@plt+0xca0e8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d82a0 <__cxa_atexit@plt+0xca0ec> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffff8f20 │ │ │ │ - rsbseq fp, r6, #180, 12 @ 0xb400000 │ │ │ │ - addseq r2, r2, #92, 8 @ 0x5c000000 │ │ │ │ - rsbseq r9, r6, #96, 30 @ 0x180 │ │ │ │ - rsbseq fp, r6, #144, 12 @ 0x9000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq fp, r6, #152, 12 @ 0x9800000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d8314 <__cxa_atexit@plt+0xca160> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d830c <__cxa_atexit@plt+0xca158> │ │ │ │ - ldr r3, [pc, #44] @ d831c <__cxa_atexit@plt+0xca168> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d8320 <__cxa_atexit@plt+0xca16c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r2, r2, #212, 4 @ 0x4000000d │ │ │ │ - rsbseq fp, r6, #48, 12 @ 0x3000000 │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str lr, [r3, #-12] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20cc <__cxa_atexit@plt+0x3b3f18> │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + @ instruction: 0xfffffd6c │ │ │ │ + @ instruction: 0xfffffee8 │ │ │ │ + addseq fp, r2, #184 @ 0xb8 │ │ │ │ + rsbseq r0, r7, #128, 12 @ 0x8000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d8384 <__cxa_atexit@plt+0xca1d0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d836c <__cxa_atexit@plt+0xca1b8> │ │ │ │ - ldr r7, [pc, #56] @ d8388 <__cxa_atexit@plt+0xca1d4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d838c <__cxa_atexit@plt+0xca1d8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r6, r5, #12 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi cf8f8 <__cxa_atexit@plt+0xc1744> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc cf900 <__cxa_atexit@plt+0xc174c> │ │ │ │ + ldr r2, [pc, #68] @ cf91c <__cxa_atexit@plt+0xc1768> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #64] @ cf920 <__cxa_atexit@plt+0xc176c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d8390 <__cxa_atexit@plt+0xca1dc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d8394 <__cxa_atexit@plt+0xca1e0> │ │ │ │ + b 1ec5078 <__cxa_atexit@plt+0x1eb6ec4> │ │ │ │ + mov r6, r3 │ │ │ │ + b cf908 <__cxa_atexit@plt+0xc1754> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ cf918 <__cxa_atexit@plt+0xc1764> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d8398 <__cxa_atexit@plt+0xca1e4> │ │ │ │ - add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffff8e28 │ │ │ │ - rsbseq fp, r6, #240, 10 @ 0x3c000000 │ │ │ │ - addseq r2, r2, #100, 6 @ 0x90000001 │ │ │ │ - rsbseq r9, r6, #104, 28 @ 0x680 │ │ │ │ - rsbseq fp, r6, #204, 10 @ 0x33000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r0, r7, #44, 12 @ 0x2c00000 │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq fp, r6, #212, 10 @ 0x35000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d840c <__cxa_atexit@plt+0xca258> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d8404 <__cxa_atexit@plt+0xca250> │ │ │ │ - ldr r3, [pc, #44] @ d8414 <__cxa_atexit@plt+0xca260> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d8418 <__cxa_atexit@plt+0xca264> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r2, r2, #220, 2 @ 0x37 │ │ │ │ - rsbseq fp, r6, #108, 10 @ 0x1b000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d847c <__cxa_atexit@plt+0xca2c8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d8464 <__cxa_atexit@plt+0xca2b0> │ │ │ │ - ldr r7, [pc, #56] @ d8480 <__cxa_atexit@plt+0xca2cc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d8484 <__cxa_atexit@plt+0xca2d0> │ │ │ │ + ldr r3, [pc, #12] @ cf940 <__cxa_atexit@plt+0xc178c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d8488 <__cxa_atexit@plt+0xca2d4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d848c <__cxa_atexit@plt+0xca2d8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d8490 <__cxa_atexit@plt+0xca2dc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffff8d30 │ │ │ │ - rsbseq fp, r6, #44, 10 @ 0xb000000 │ │ │ │ - addseq r2, r2, #108, 4 @ 0xc0000006 │ │ │ │ - rsbseq r9, r6, #112, 26 @ 0x1c00 │ │ │ │ - rsbseq fp, r6, #8, 10 @ 0x2000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20dc <__cxa_atexit@plt+0x3b3f28> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq fp, r6, #16, 10 @ 0x4000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d8504 <__cxa_atexit@plt+0xca350> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d84fc <__cxa_atexit@plt+0xca348> │ │ │ │ - ldr r3, [pc, #44] @ d850c <__cxa_atexit@plt+0xca358> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d8510 <__cxa_atexit@plt+0xca35c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r2, r2, #228 @ 0xe4 │ │ │ │ - rsbseq fp, r6, #168, 8 @ 0xa8000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d8574 <__cxa_atexit@plt+0xca3c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d855c <__cxa_atexit@plt+0xca3a8> │ │ │ │ - ldr r7, [pc, #56] @ d8578 <__cxa_atexit@plt+0xca3c4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d857c <__cxa_atexit@plt+0xca3c8> │ │ │ │ + ldr r3, [pc, #12] @ cf960 <__cxa_atexit@plt+0xc17ac> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d8580 <__cxa_atexit@plt+0xca3cc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d8584 <__cxa_atexit@plt+0xca3d0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d8588 <__cxa_atexit@plt+0xca3d4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffff8c38 │ │ │ │ - rsbseq fp, r6, #104, 8 @ 0x68000000 │ │ │ │ - addseq r2, r2, #116, 2 │ │ │ │ - rsbseq r9, r6, #120, 24 @ 0x7800 │ │ │ │ - rsbseq fp, r6, #68, 8 @ 0x44000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20e4 <__cxa_atexit@plt+0x3b3f30> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq fp, r6, #76, 8 @ 0x4c000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d85fc <__cxa_atexit@plt+0xca448> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d85f4 <__cxa_atexit@plt+0xca440> │ │ │ │ - ldr r3, [pc, #44] @ d8604 <__cxa_atexit@plt+0xca450> │ │ │ │ + ldr r3, [pc, #28] @ cf990 <__cxa_atexit@plt+0xc17dc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d8608 <__cxa_atexit@plt+0xca454> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r1, r2, #236, 30 @ 0x3b0 │ │ │ │ - rsbseq fp, r6, #228, 6 @ 0x90000003 │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ cf994 <__cxa_atexit@plt+0xc17e0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20fc <__cxa_atexit@plt+0x3b3f48> │ │ │ │ + rsbseq pc, r6, #232, 24 @ 0xe800 │ │ │ │ + addseq sl, r2, #136, 30 @ 0x220 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d866c <__cxa_atexit@plt+0xca4b8> │ │ │ │ - add r7, pc, r7 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d8654 <__cxa_atexit@plt+0xca4a0> │ │ │ │ - ldr r7, [pc, #56] @ d8670 <__cxa_atexit@plt+0xca4bc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d8674 <__cxa_atexit@plt+0xca4c0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d8678 <__cxa_atexit@plt+0xca4c4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d867c <__cxa_atexit@plt+0xca4c8> │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi cf9dc <__cxa_atexit@plt+0xc1828> │ │ │ │ + ldr r7, [pc, #52] @ cf9f0 <__cxa_atexit@plt+0xc183c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d8680 <__cxa_atexit@plt+0xca4cc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffff8b40 │ │ │ │ - rsbseq fp, r6, #164, 6 @ 0x90000002 │ │ │ │ - addseq r2, r2, #124 @ 0x7c │ │ │ │ - rsbseq r9, r6, #128, 22 @ 0x20000 │ │ │ │ - rsbseq fp, r6, #128, 6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq fp, r6, #136, 6 @ 0x20000002 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d86f4 <__cxa_atexit@plt+0xca540> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d86ec <__cxa_atexit@plt+0xca538> │ │ │ │ - ldr r3, [pc, #44] @ d86fc <__cxa_atexit@plt+0xca548> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d8700 <__cxa_atexit@plt+0xca54c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq cf9d0 <__cxa_atexit@plt+0xc181c> │ │ │ │ + mov r7, r8 │ │ │ │ + b cfa00 <__cxa_atexit@plt+0xc184c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r1, r2, #244, 28 @ 0xf40 │ │ │ │ - rsbseq fp, r6, #32, 6 @ 0x80000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d8764 <__cxa_atexit@plt+0xca5b0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d874c <__cxa_atexit@plt+0xca598> │ │ │ │ - ldr r7, [pc, #56] @ d8768 <__cxa_atexit@plt+0xca5b4> │ │ │ │ + ldr r7, [pc, #16] @ cf9f4 <__cxa_atexit@plt+0xc1840> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d876c <__cxa_atexit@plt+0xca5b8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d8770 <__cxa_atexit@plt+0xca5bc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d8774 <__cxa_atexit@plt+0xca5c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d8778 <__cxa_atexit@plt+0xca5c4> │ │ │ │ - add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffff8a48 │ │ │ │ - rsbseq fp, r6, #224, 4 │ │ │ │ - addseq r1, r2, #132, 30 @ 0x210 │ │ │ │ - rsbseq r9, r6, #136, 20 @ 0x88000 │ │ │ │ - rsbseq fp, r6, #188, 4 @ 0xc000000b │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsbseq r0, r7, #96, 10 @ 0x18000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq fp, r6, #196, 4 @ 0x4000000c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d87ec <__cxa_atexit@plt+0xca638> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d87e4 <__cxa_atexit@plt+0xca630> │ │ │ │ - ldr r3, [pc, #44] @ d87f4 <__cxa_atexit@plt+0xca640> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d87f8 <__cxa_atexit@plt+0xca644> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r1, r2, #252, 26 @ 0x3f00 │ │ │ │ - rsbseq fp, r6, #92, 4 @ 0xc0000005 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d885c <__cxa_atexit@plt+0xca6a8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d8844 <__cxa_atexit@plt+0xca690> │ │ │ │ - ldr r7, [pc, #56] @ d8860 <__cxa_atexit@plt+0xca6ac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d8864 <__cxa_atexit@plt+0xca6b0> │ │ │ │ + ldr r3, [pc, #212] @ cfadc <__cxa_atexit@plt+0xc1928> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d8868 <__cxa_atexit@plt+0xca6b4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d886c <__cxa_atexit@plt+0xca6b8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d8870 <__cxa_atexit@plt+0xca6bc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffff8950 │ │ │ │ - rsbseq fp, r6, #28, 4 @ 0xc0000001 │ │ │ │ - addseq r1, r2, #140, 28 @ 0x8c0 │ │ │ │ - rsbseq r9, r6, #144, 18 @ 0x240000 │ │ │ │ - rsbseq fp, r6, #248, 2 @ 0x3e │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq fp, r6, #0, 4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d88e4 <__cxa_atexit@plt+0xca730> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq cfad4 <__cxa_atexit@plt+0xc1920> │ │ │ │ + ldr r3, [r4, #812] @ 0x32c │ │ │ │ + ldr r2, [r4, #820] @ 0x334 │ │ │ │ + ldr r1, [pc, #184] @ cfae0 <__cxa_atexit@plt+0xc192c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3, #12] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r1, [r5] │ │ │ │ + str r5, [r0, #12] │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r2, #4] │ │ │ │ + ldr r5, [r2] │ │ │ │ + ldrd r0, [r3, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r0, r0, r6 │ │ │ │ + sbc r1, r1, #0 │ │ │ │ + strd r0, [r3, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d88dc <__cxa_atexit@plt+0xca728> │ │ │ │ - ldr r3, [pc, #44] @ d88ec <__cxa_atexit@plt+0xca738> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d88f0 <__cxa_atexit@plt+0xca73c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r1, r2, #4, 26 @ 0x100 │ │ │ │ - rsbseq fp, r6, #152, 2 @ 0x26 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d8954 <__cxa_atexit@plt+0xca7a0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d893c <__cxa_atexit@plt+0xca788> │ │ │ │ - ldr r7, [pc, #56] @ d8958 <__cxa_atexit@plt+0xca7a4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d895c <__cxa_atexit@plt+0xca7a8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d8960 <__cxa_atexit@plt+0xca7ac> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d8964 <__cxa_atexit@plt+0xca7b0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d8968 <__cxa_atexit@plt+0xca7b4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffff8858 │ │ │ │ - rsbseq fp, r6, #88, 2 │ │ │ │ - addseq r1, r2, #148, 26 @ 0x2500 │ │ │ │ - rsbseq r9, r6, #152, 16 @ 0x980000 │ │ │ │ - rsbseq fp, r6, #52, 2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq fp, r6, #60, 2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d89dc <__cxa_atexit@plt+0xca828> │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r4, r0 │ │ │ │ + mov r0, r8 │ │ │ │ + bl cd68 │ │ │ │ mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d89d4 <__cxa_atexit@plt+0xca820> │ │ │ │ - ldr r3, [pc, #44] @ d89e4 <__cxa_atexit@plt+0xca830> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d89e8 <__cxa_atexit@plt+0xca834> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r1, r2, #12, 24 @ 0xc00 │ │ │ │ - rsbseq fp, r6, #212 @ 0xd4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d8a4c <__cxa_atexit@plt+0xca898> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d8a34 <__cxa_atexit@plt+0xca880> │ │ │ │ - ldr r7, [pc, #56] @ d8a50 <__cxa_atexit@plt+0xca89c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d8a54 <__cxa_atexit@plt+0xca8a0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d8a58 <__cxa_atexit@plt+0xca8a4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d8a5c <__cxa_atexit@plt+0xca8a8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d8a60 <__cxa_atexit@plt+0xca8ac> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffff8760 │ │ │ │ - rsbseq fp, r6, #148 @ 0x94 │ │ │ │ - addseq r1, r2, #156, 24 @ 0x9c00 │ │ │ │ - rsbseq r9, r6, #160, 14 @ 0x2800000 │ │ │ │ - rsbseq fp, r6, #112 @ 0x70 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + muleq r0, r4, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq fp, r6, #120 @ 0x78 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d8ad4 <__cxa_atexit@plt+0xca920> │ │ │ │ mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d8acc <__cxa_atexit@plt+0xca918> │ │ │ │ - ldr r3, [pc, #44] @ d8adc <__cxa_atexit@plt+0xca928> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d8ae0 <__cxa_atexit@plt+0xca92c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r1, r2, #20, 22 @ 0x5000 │ │ │ │ - rsbseq fp, r6, #16 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d8b44 <__cxa_atexit@plt+0xca990> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d8b2c <__cxa_atexit@plt+0xca978> │ │ │ │ - ldr r7, [pc, #56] @ d8b48 <__cxa_atexit@plt+0xca994> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d8b4c <__cxa_atexit@plt+0xca998> │ │ │ │ + ldr r4, [r4, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #184] @ cfbb4 <__cxa_atexit@plt+0xc1a00> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d8b50 <__cxa_atexit@plt+0xca99c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d8b54 <__cxa_atexit@plt+0xca9a0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d8b58 <__cxa_atexit@plt+0xca9a4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffff8668 │ │ │ │ - rsbseq sl, r6, #208, 30 @ 0x340 │ │ │ │ - addseq r1, r2, #164, 22 @ 0x29000 │ │ │ │ - rsbseq r9, r6, #168, 12 @ 0xa800000 │ │ │ │ - rsbseq sl, r6, #172, 30 @ 0x2b0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq sl, r6, #180, 30 @ 0x2d0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d8bcc <__cxa_atexit@plt+0xcaa18> │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [r4, #12] │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r5, #4] │ │ │ │ + ldr r5, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldr r2, [r5, #72] @ 0x48 │ │ │ │ + ldr r1, [r5, #76] @ 0x4c │ │ │ │ + sub r6, r6, r3 │ │ │ │ + subs r2, r2, r6 │ │ │ │ + sbc r3, r1, #0 │ │ │ │ + strd r2, [r5, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d8bc4 <__cxa_atexit@plt+0xcaa10> │ │ │ │ - ldr r3, [pc, #44] @ d8bd4 <__cxa_atexit@plt+0xcaa20> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d8bd8 <__cxa_atexit@plt+0xcaa24> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r1, r2, #28, 20 @ 0x1c000 │ │ │ │ - rsbseq sl, r6, #76, 30 @ 0x130 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d8c3c <__cxa_atexit@plt+0xcaa88> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d8c24 <__cxa_atexit@plt+0xcaa70> │ │ │ │ - ldr r7, [pc, #56] @ d8c40 <__cxa_atexit@plt+0xcaa8c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d8c44 <__cxa_atexit@plt+0xcaa90> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d8c48 <__cxa_atexit@plt+0xcaa94> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d8c4c <__cxa_atexit@plt+0xcaa98> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d8c50 <__cxa_atexit@plt+0xcaa9c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffff8570 │ │ │ │ - rsbseq sl, r6, #12, 30 @ 0x30 │ │ │ │ - addseq r1, r2, #172, 20 @ 0xac000 │ │ │ │ - rsbseq r9, r6, #176, 10 @ 0x2c000000 │ │ │ │ - rsbseq sl, r6, #232, 28 @ 0xe80 │ │ │ │ + bl cd68 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq sl, r6, #240, 28 @ 0xf00 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d8cc4 <__cxa_atexit@plt+0xcab10> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d8cbc <__cxa_atexit@plt+0xcab08> │ │ │ │ - ldr r3, [pc, #44] @ d8ccc <__cxa_atexit@plt+0xcab18> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d8cd0 <__cxa_atexit@plt+0xcab1c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r1, r2, #36, 18 @ 0x90000 │ │ │ │ - rsbseq sl, r6, #136, 28 @ 0x880 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d8d34 <__cxa_atexit@plt+0xcab80> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d8d1c <__cxa_atexit@plt+0xcab68> │ │ │ │ - ldr r7, [pc, #56] @ d8d38 <__cxa_atexit@plt+0xcab84> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d8d3c <__cxa_atexit@plt+0xcab88> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d8d40 <__cxa_atexit@plt+0xcab8c> │ │ │ │ + ldr r7, [pc, #12] @ cfbd4 <__cxa_atexit@plt+0xc1a20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d8d44 <__cxa_atexit@plt+0xcab90> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d8d48 <__cxa_atexit@plt+0xcab94> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffff8478 │ │ │ │ - rsbseq sl, r6, #72, 28 @ 0x480 │ │ │ │ - addseq r1, r2, #180, 18 @ 0x2d0000 │ │ │ │ - rsbseq r9, r6, #184, 8 @ 0xb8000000 │ │ │ │ - rsbseq sl, r6, #36, 28 @ 0x240 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq sl, r6, #44, 28 @ 0x2c0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d8dbc <__cxa_atexit@plt+0xcac08> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d8db4 <__cxa_atexit@plt+0xcac00> │ │ │ │ - ldr r3, [pc, #44] @ d8dc4 <__cxa_atexit@plt+0xcac10> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d8dc8 <__cxa_atexit@plt+0xcac14> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r1, r2, #44, 16 @ 0x2c0000 │ │ │ │ - rsbseq sl, r6, #196, 26 @ 0x3100 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d8e2c <__cxa_atexit@plt+0xcac78> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ + addseq sl, r2, #156, 20 @ 0x9c000 │ │ │ │ + rsbseq r0, r7, #112, 6 @ 0xc0000001 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi d8e14 <__cxa_atexit@plt+0xcac60> │ │ │ │ - ldr r7, [pc, #56] @ d8e30 <__cxa_atexit@plt+0xcac7c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d8e34 <__cxa_atexit@plt+0xcac80> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d8e38 <__cxa_atexit@plt+0xcac84> │ │ │ │ + bhi cfc4c <__cxa_atexit@plt+0xc1a98> │ │ │ │ + ldr r2, [pc, #88] @ cfc54 <__cxa_atexit@plt+0xc1aa0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq cfc3c <__cxa_atexit@plt+0xc1a88> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + ldr sl, [r5, #-4]! │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [pc, #56] @ cfc58 <__cxa_atexit@plt+0xc1aa4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d8e3c <__cxa_atexit@plt+0xcac88> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d8e40 <__cxa_atexit@plt+0xcac8c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffff8380 │ │ │ │ - rsbseq sl, r6, #132, 26 @ 0x2100 │ │ │ │ - addseq r1, r2, #188, 16 @ 0xbc0000 │ │ │ │ - rsbseq r9, r6, #192, 6 │ │ │ │ - rsbseq sl, r6, #96, 26 @ 0x1800 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq sl, r6, #104, 26 @ 0x1a00 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d8eb4 <__cxa_atexit@plt+0xcad00> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d8eac <__cxa_atexit@plt+0xcacf8> │ │ │ │ - ldr r3, [pc, #44] @ d8ebc <__cxa_atexit@plt+0xcad08> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d8ec0 <__cxa_atexit@plt+0xcad0c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r1, r2, #52, 14 @ 0xd00000 │ │ │ │ - rsbseq sl, r6, #0, 26 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d8f24 <__cxa_atexit@plt+0xcad70> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d8f0c <__cxa_atexit@plt+0xcad58> │ │ │ │ - ldr r7, [pc, #56] @ d8f28 <__cxa_atexit@plt+0xcad74> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d8f2c <__cxa_atexit@plt+0xcad78> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d8f30 <__cxa_atexit@plt+0xcad7c> │ │ │ │ + add r3, r7, #1 │ │ │ │ + ldr r7, [pc, #48] @ cfc5c <__cxa_atexit@plt+0xc1aa8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d8f34 <__cxa_atexit@plt+0xcad80> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d8f38 <__cxa_atexit@plt+0xcad84> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffff8288 │ │ │ │ - rsbseq sl, r6, #192, 24 @ 0xc000 │ │ │ │ - addseq r1, r2, #196, 14 @ 0x3100000 │ │ │ │ - rsbseq r9, r6, #200, 4 @ 0x8000000c │ │ │ │ - rsbseq sl, r6, #156, 24 @ 0x9c00 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq sl, r6, #164, 24 @ 0xa400 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d8fac <__cxa_atexit@plt+0xcadf8> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d8fa4 <__cxa_atexit@plt+0xcadf0> │ │ │ │ - ldr r3, [pc, #44] @ d8fb4 <__cxa_atexit@plt+0xcae00> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d8fb8 <__cxa_atexit@plt+0xcae04> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + add r9, r7, #1 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 117e5c <__cxa_atexit@plt+0x109ca8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r1, r2, #60, 12 @ 0x3c00000 │ │ │ │ - rsbseq sl, r6, #60, 24 @ 0x3c00 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d901c <__cxa_atexit@plt+0xcae68> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d9004 <__cxa_atexit@plt+0xcae50> │ │ │ │ - ldr r7, [pc, #56] @ d9020 <__cxa_atexit@plt+0xcae6c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d9024 <__cxa_atexit@plt+0xcae70> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d9028 <__cxa_atexit@plt+0xcae74> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d902c <__cxa_atexit@plt+0xcae78> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d9030 <__cxa_atexit@plt+0xcae7c> │ │ │ │ - add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffff8190 │ │ │ │ - rsbseq sl, r6, #252, 22 @ 0x3f000 │ │ │ │ - addseq r1, r2, #204, 12 @ 0xcc00000 │ │ │ │ - rsbseq r9, r6, #208, 2 @ 0x34 │ │ │ │ - rsbseq sl, r6, #216, 22 @ 0x36000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq sl, r6, #224, 22 @ 0x38000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d90a4 <__cxa_atexit@plt+0xcaef0> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d909c <__cxa_atexit@plt+0xcaee8> │ │ │ │ - ldr r3, [pc, #44] @ d90ac <__cxa_atexit@plt+0xcaef8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d90b0 <__cxa_atexit@plt+0xcaefc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r1, r2, #68, 10 @ 0x11000000 │ │ │ │ - rsbseq sl, r6, #120, 22 @ 0x1e000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + addseq sl, r2, #248, 26 @ 0x3e00 │ │ │ │ + addseq sl, r2, #236, 18 @ 0x3b0000 │ │ │ │ + rsbseq r0, r7, #236, 4 @ 0xc000000e │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d9114 <__cxa_atexit@plt+0xcaf60> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr sl, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #20] @ cfc94 <__cxa_atexit@plt+0xc1ae0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #12] @ cfc98 <__cxa_atexit@plt+0xc1ae4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + b 117e5c <__cxa_atexit@plt+0x109ca8> │ │ │ │ + addseq sl, r2, #152, 26 @ 0x2600 │ │ │ │ + addseq sl, r2, #140, 18 @ 0x230000 │ │ │ │ + rsbseq r0, r7, #96, 4 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi cfcf4 <__cxa_atexit@plt+0xc1b40> │ │ │ │ + ldr r7, [pc, #84] @ cfd18 <__cxa_atexit@plt+0xc1b64> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi d90fc <__cxa_atexit@plt+0xcaf48> │ │ │ │ - ldr r7, [pc, #56] @ d9118 <__cxa_atexit@plt+0xcaf64> │ │ │ │ + bhi cfd04 <__cxa_atexit@plt+0xc1b50> │ │ │ │ + ldr r7, [pc, #72] @ cfd24 <__cxa_atexit@plt+0xc1b70> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d911c <__cxa_atexit@plt+0xcaf68> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d9120 <__cxa_atexit@plt+0xcaf6c> │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + ldr r7, [pc, #60] @ cfd28 <__cxa_atexit@plt+0xc1b74> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d9124 <__cxa_atexit@plt+0xcaf70> │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c1f4c <__cxa_atexit@plt+0x3b3d98> │ │ │ │ + ldr r7, [pc, #36] @ cfd20 <__cxa_atexit@plt+0xc1b6c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d9128 <__cxa_atexit@plt+0xcaf74> │ │ │ │ - add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffff8098 │ │ │ │ - rsbseq sl, r6, #56, 22 @ 0xe000 │ │ │ │ - addseq r1, r2, #212, 10 @ 0x35000000 │ │ │ │ - rsbseq r9, r6, #216 @ 0xd8 │ │ │ │ - rsbseq sl, r6, #20, 22 @ 0x5000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq sl, r6, #28, 22 @ 0x7000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d919c <__cxa_atexit@plt+0xcafe8> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d9194 <__cxa_atexit@plt+0xcafe0> │ │ │ │ - ldr r3, [pc, #44] @ d91a4 <__cxa_atexit@plt+0xcaff0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d91a8 <__cxa_atexit@plt+0xcaff4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r1, r2, #76, 8 @ 0x4c000000 │ │ │ │ - rsbseq sl, r6, #180, 20 @ 0xb4000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d920c <__cxa_atexit@plt+0xcb058> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d91f4 <__cxa_atexit@plt+0xcb040> │ │ │ │ - ldr r7, [pc, #56] @ d9210 <__cxa_atexit@plt+0xcb05c> │ │ │ │ + ldr r7, [pc, #16] @ cfd1c <__cxa_atexit@plt+0xc1b68> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d9214 <__cxa_atexit@plt+0xcb060> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d9218 <__cxa_atexit@plt+0xcb064> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d921c <__cxa_atexit@plt+0xcb068> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d9220 <__cxa_atexit@plt+0xcb06c> │ │ │ │ - add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffff7fa0 │ │ │ │ - rsbseq sl, r6, #116, 20 @ 0x74000 │ │ │ │ - addseq r1, r2, #220, 8 @ 0xdc000000 │ │ │ │ - rsbseq r8, r6, #224, 30 @ 0x380 │ │ │ │ - rsbseq sl, r6, #80, 20 @ 0x50000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq sl, r6, #88, 20 @ 0x58000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d9294 <__cxa_atexit@plt+0xcb0e0> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d928c <__cxa_atexit@plt+0xcb0d8> │ │ │ │ - ldr r3, [pc, #44] @ d929c <__cxa_atexit@plt+0xcb0e8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d92a0 <__cxa_atexit@plt+0xcb0ec> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r1, r2, #84, 6 @ 0x50000001 │ │ │ │ - rsbseq sl, r6, #240, 18 @ 0x3c0000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d9304 <__cxa_atexit@plt+0xcb150> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d92ec <__cxa_atexit@plt+0xcb138> │ │ │ │ - ldr r7, [pc, #56] @ d9308 <__cxa_atexit@plt+0xcb154> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d930c <__cxa_atexit@plt+0xcb158> │ │ │ │ + @ instruction: 0xfffff658 │ │ │ │ + rsbseq r0, r7, #236, 2 @ 0x3b │ │ │ │ + rsbseq r0, r7, #12, 4 @ 0xc0000000 │ │ │ │ + @ instruction: 0xfffff3f0 │ │ │ │ + addseq sl, r2, #0, 20 │ │ │ │ + rsbseq r0, r7, #16, 4 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + ldr r3, [pc, #16] @ cfd54 <__cxa_atexit@plt+0xc1ba0> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d9310 <__cxa_atexit@plt+0xcb15c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d9314 <__cxa_atexit@plt+0xcb160> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + add r9, r3, #2 │ │ │ │ + b 1fe83a4 <__cxa_atexit@plt+0x1fda1f0> │ │ │ │ + rsbseq r0, r7, #0, 4 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi cfdd4 <__cxa_atexit@plt+0xc1c20> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc cfddc <__cxa_atexit@plt+0xc1c28> │ │ │ │ + ldr ip, [pc, #108] @ cfdf8 <__cxa_atexit@plt+0xc1c44> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r1, [pc, #104] @ cfdfc <__cxa_atexit@plt+0xc1c48> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #100] @ cfe00 <__cxa_atexit@plt+0xc1c4c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + sub r0, r6, #23 │ │ │ │ + sub lr, r6, #15 │ │ │ │ + stmib r3, {r1, r9, ip} │ │ │ │ + str sl, [r3, #16] │ │ │ │ + ldr r1, [pc, #76] @ cfe04 <__cxa_atexit@plt+0xc1c50> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + sub r3, r6, #7 │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + mov r5, r2 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r3 │ │ │ │ + b cfde4 <__cxa_atexit@plt+0xc1c30> │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ cfdf4 <__cxa_atexit@plt+0xc1c40> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d9318 <__cxa_atexit@plt+0xcb164> │ │ │ │ - add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffff7ea8 │ │ │ │ - rsbseq sl, r6, #176, 18 @ 0x2c0000 │ │ │ │ - addseq r1, r2, #228, 6 @ 0x90000003 │ │ │ │ - rsbseq r8, r6, #232, 28 @ 0xe80 │ │ │ │ - rsbseq sl, r6, #140, 18 @ 0x230000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq sl, r6, #148, 18 @ 0x250000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d938c <__cxa_atexit@plt+0xcb1d8> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d9384 <__cxa_atexit@plt+0xcb1d0> │ │ │ │ - ldr r3, [pc, #44] @ d9394 <__cxa_atexit@plt+0xcb1e0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d9398 <__cxa_atexit@plt+0xcb1e4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + rsbseq r0, r7, #116, 2 │ │ │ │ + @ instruction: 0xffffff1c │ │ │ │ + @ instruction: 0xfffffe50 │ │ │ │ + addseq sl, r2, #152, 16 @ 0x980000 │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi cfe74 <__cxa_atexit@plt+0xc1cc0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc cfe80 <__cxa_atexit@plt+0xc1ccc> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #84] @ cfe90 <__cxa_atexit@plt+0xc1cdc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldrb r1, [r7, #12] │ │ │ │ + ldr lr, [pc, #68] @ cfe94 <__cxa_atexit@plt+0xc1ce0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + sub r0, r6, #3 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + ldr r0, [pc, #56] @ cfe98 <__cxa_atexit@plt+0xc1ce4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 3c214c <__cxa_atexit@plt+0x3b3f98> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r1, r2, #92, 4 @ 0xc0000005 │ │ │ │ - rsbseq sl, r6, #44, 18 @ 0xb0000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d93fc <__cxa_atexit@plt+0xcb248> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d93e4 <__cxa_atexit@plt+0xcb230> │ │ │ │ - ldr r7, [pc, #56] @ d9400 <__cxa_atexit@plt+0xcb24c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d9404 <__cxa_atexit@plt+0xcb250> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d9408 <__cxa_atexit@plt+0xcb254> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d940c <__cxa_atexit@plt+0xcb258> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d9410 <__cxa_atexit@plt+0xcb25c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffff7db0 │ │ │ │ - rsbseq sl, r6, #236, 16 @ 0xec0000 │ │ │ │ - addseq r1, r2, #236, 4 @ 0xc000000e │ │ │ │ - rsbseq r8, r6, #240, 26 @ 0x3c00 │ │ │ │ - rsbseq sl, r6, #200, 16 @ 0xc80000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq sl, r6, #208, 16 @ 0xd00000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d9484 <__cxa_atexit@plt+0xcb2d0> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d947c <__cxa_atexit@plt+0xcb2c8> │ │ │ │ - ldr r3, [pc, #44] @ d948c <__cxa_atexit@plt+0xcb2d8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d9490 <__cxa_atexit@plt+0xcb2dc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r1, r2, #100, 2 │ │ │ │ - rsbseq sl, r6, #104, 16 @ 0x680000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d94f4 <__cxa_atexit@plt+0xcb340> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d94dc <__cxa_atexit@plt+0xcb328> │ │ │ │ - ldr r7, [pc, #56] @ d94f8 <__cxa_atexit@plt+0xcb344> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d94fc <__cxa_atexit@plt+0xcb348> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d9500 <__cxa_atexit@plt+0xcb34c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d9504 <__cxa_atexit@plt+0xcb350> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d9508 <__cxa_atexit@plt+0xcb354> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffff7cb8 │ │ │ │ - rsbseq sl, r6, #40, 16 @ 0x280000 │ │ │ │ - addseq r1, r2, #244, 2 @ 0x3d │ │ │ │ - rsbseq r8, r6, #248, 24 @ 0xf800 │ │ │ │ - rsbseq sl, r6, #4, 16 @ 0x40000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq sl, r6, #12, 16 @ 0xc0000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d957c <__cxa_atexit@plt+0xcb3c8> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d9574 <__cxa_atexit@plt+0xcb3c0> │ │ │ │ - ldr r3, [pc, #44] @ d9584 <__cxa_atexit@plt+0xcb3d0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d9588 <__cxa_atexit@plt+0xcb3d4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + addseq sl, r2, #152, 14 @ 0x2600000 │ │ │ │ + addseq sl, r2, #0, 22 │ │ │ │ + addseq sl, r2, #212, 14 @ 0x3500000 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi cff08 <__cxa_atexit@plt+0xc1d54> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc cff14 <__cxa_atexit@plt+0xc1d60> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #84] @ cff24 <__cxa_atexit@plt+0xc1d70> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldrb r1, [r7, #12] │ │ │ │ + ldr lr, [pc, #68] @ cff28 <__cxa_atexit@plt+0xc1d74> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + sub r0, r6, #3 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + ldr r0, [pc, #56] @ cff2c <__cxa_atexit@plt+0xc1d78> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 3c214c <__cxa_atexit@plt+0x3b3f98> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r1, r2, #108 @ 0x6c │ │ │ │ - rsbseq sl, r6, #164, 14 @ 0x2900000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d95ec <__cxa_atexit@plt+0xcb438> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d95d4 <__cxa_atexit@plt+0xcb420> │ │ │ │ - ldr r7, [pc, #56] @ d95f0 <__cxa_atexit@plt+0xcb43c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d95f4 <__cxa_atexit@plt+0xcb440> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d95f8 <__cxa_atexit@plt+0xcb444> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d95fc <__cxa_atexit@plt+0xcb448> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d9600 <__cxa_atexit@plt+0xcb44c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffff7bc0 │ │ │ │ - rsbseq sl, r6, #100, 14 @ 0x1900000 │ │ │ │ - addseq r1, r2, #252 @ 0xfc │ │ │ │ - rsbseq r8, r6, #0, 24 │ │ │ │ - rsbseq sl, r6, #64, 14 @ 0x1000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq sl, r6, #72, 14 @ 0x1200000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d9674 <__cxa_atexit@plt+0xcb4c0> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d966c <__cxa_atexit@plt+0xcb4b8> │ │ │ │ - ldr r3, [pc, #44] @ d967c <__cxa_atexit@plt+0xcb4c8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d9680 <__cxa_atexit@plt+0xcb4cc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r0, r2, #116, 30 @ 0x1d0 │ │ │ │ - rsbseq sl, r6, #224, 12 @ 0xe000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d96e4 <__cxa_atexit@plt+0xcb530> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d96cc <__cxa_atexit@plt+0xcb518> │ │ │ │ - ldr r7, [pc, #56] @ d96e8 <__cxa_atexit@plt+0xcb534> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d96ec <__cxa_atexit@plt+0xcb538> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d96f0 <__cxa_atexit@plt+0xcb53c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d96f4 <__cxa_atexit@plt+0xcb540> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d96f8 <__cxa_atexit@plt+0xcb544> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffff7ac8 │ │ │ │ - rsbseq sl, r6, #160, 12 @ 0xa000000 │ │ │ │ - addseq r1, r2, #4 │ │ │ │ - rsbseq r8, r6, #8, 22 @ 0x2000 │ │ │ │ - rsbseq sl, r6, #124, 12 @ 0x7c00000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq sl, r6, #132, 12 @ 0x8400000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d976c <__cxa_atexit@plt+0xcb5b8> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d9764 <__cxa_atexit@plt+0xcb5b0> │ │ │ │ - ldr r3, [pc, #44] @ d9774 <__cxa_atexit@plt+0xcb5c0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d9778 <__cxa_atexit@plt+0xcb5c4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + addseq sl, r2, #4, 14 @ 0x100000 │ │ │ │ + addseq sl, r2, #108, 20 @ 0x6c000 │ │ │ │ + addseq sl, r2, #64, 14 @ 0x1000000 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi cff9c <__cxa_atexit@plt+0xc1de8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc cffa8 <__cxa_atexit@plt+0xc1df4> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #84] @ cffb8 <__cxa_atexit@plt+0xc1e04> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldrb r1, [r7, #12] │ │ │ │ + ldr lr, [pc, #68] @ cffbc <__cxa_atexit@plt+0xc1e08> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + sub r0, r6, #3 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + ldr r0, [pc, #56] @ cffc0 <__cxa_atexit@plt+0xc1e0c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 3c214c <__cxa_atexit@plt+0x3b3f98> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r0, r2, #124, 28 @ 0x7c0 │ │ │ │ - rsbseq sl, r6, #28, 12 @ 0x1c00000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d97dc <__cxa_atexit@plt+0xcb628> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d97c4 <__cxa_atexit@plt+0xcb610> │ │ │ │ - ldr r7, [pc, #56] @ d97e0 <__cxa_atexit@plt+0xcb62c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d97e4 <__cxa_atexit@plt+0xcb630> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d97e8 <__cxa_atexit@plt+0xcb634> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d97ec <__cxa_atexit@plt+0xcb638> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d97f0 <__cxa_atexit@plt+0xcb63c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffff79d0 │ │ │ │ - rsbseq sl, r6, #220, 10 @ 0x37000000 │ │ │ │ - addseq r0, r2, #12, 30 @ 0x30 │ │ │ │ - rsbseq r8, r6, #16, 20 @ 0x10000 │ │ │ │ - rsbseq sl, r6, #184, 10 @ 0x2e000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq sl, r6, #192, 10 @ 0x30000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d9864 <__cxa_atexit@plt+0xcb6b0> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d985c <__cxa_atexit@plt+0xcb6a8> │ │ │ │ - ldr r3, [pc, #44] @ d986c <__cxa_atexit@plt+0xcb6b8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d9870 <__cxa_atexit@plt+0xcb6bc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r0, r2, #132, 26 @ 0x2100 │ │ │ │ - rsbseq sl, r6, #88, 10 @ 0x16000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d98d4 <__cxa_atexit@plt+0xcb720> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ + addseq sl, r2, #112, 12 @ 0x7000000 │ │ │ │ + addseq sl, r2, #216, 18 @ 0x360000 │ │ │ │ + addseq sl, r2, #172, 12 @ 0xac00000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi d98bc <__cxa_atexit@plt+0xcb708> │ │ │ │ - ldr r7, [pc, #56] @ d98d8 <__cxa_atexit@plt+0xcb724> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d98dc <__cxa_atexit@plt+0xcb728> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d98e0 <__cxa_atexit@plt+0xcb72c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d98e4 <__cxa_atexit@plt+0xcb730> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d98e8 <__cxa_atexit@plt+0xcb734> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffff78d8 │ │ │ │ - rsbseq sl, r6, #24, 10 @ 0x6000000 │ │ │ │ - addseq r0, r2, #20, 28 @ 0x140 │ │ │ │ - rsbseq r8, r6, #24, 18 @ 0x60000 │ │ │ │ - rsbseq sl, r6, #244, 8 @ 0xf4000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq sl, r6, #252, 8 @ 0xfc000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d995c <__cxa_atexit@plt+0xcb7a8> │ │ │ │ + bhi d00a0 <__cxa_atexit@plt+0xc1eec> │ │ │ │ + ldr r2, [pc, #196] @ d00a8 <__cxa_atexit@plt+0xc1ef4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r1, [r4, #812] @ 0x32c │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r7, [r1, #12] │ │ │ │ + str r3, [r7, #12] │ │ │ │ + ldr r7, [r4, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r7, #4] │ │ │ │ + ldr r7, [r4, #812] @ 0x32c │ │ │ │ + ldr r5, [r4, #820] @ 0x334 │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldrd r0, [r7, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r0, r0, r6 │ │ │ │ + sbc r1, r1, #0 │ │ │ │ + strd r0, [r7, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d9954 <__cxa_atexit@plt+0xcb7a0> │ │ │ │ - ldr r3, [pc, #44] @ d9964 <__cxa_atexit@plt+0xcb7b0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d9968 <__cxa_atexit@plt+0xcb7b4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r0, r2, #140, 24 @ 0x8c00 │ │ │ │ - rsbseq sl, r6, #148, 8 @ 0x94000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d99cc <__cxa_atexit@plt+0xcb818> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d99b4 <__cxa_atexit@plt+0xcb800> │ │ │ │ - ldr r7, [pc, #56] @ d99d0 <__cxa_atexit@plt+0xcb81c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d99d4 <__cxa_atexit@plt+0xcb820> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d99d8 <__cxa_atexit@plt+0xcb824> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d99dc <__cxa_atexit@plt+0xcb828> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d99e0 <__cxa_atexit@plt+0xcb82c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffff77e0 │ │ │ │ - rsbseq sl, r6, #84, 8 @ 0x54000000 │ │ │ │ - addseq r0, r2, #28, 26 @ 0x700 │ │ │ │ - rsbseq r8, r6, #32, 16 @ 0x200000 │ │ │ │ - rsbseq sl, r6, #48, 8 @ 0x30000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq sl, r6, #56, 8 @ 0x38000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d9a54 <__cxa_atexit@plt+0xcb8a0> │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r4, r0 │ │ │ │ + bl d110 │ │ │ │ + mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d9a4c <__cxa_atexit@plt+0xcb898> │ │ │ │ - ldr r3, [pc, #44] @ d9a5c <__cxa_atexit@plt+0xcb8a8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d9a60 <__cxa_atexit@plt+0xcb8ac> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r0, r2, #148, 22 @ 0x25000 │ │ │ │ - rsbseq sl, r6, #208, 6 @ 0x40000003 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d9ac4 <__cxa_atexit@plt+0xcb910> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d9aac <__cxa_atexit@plt+0xcb8f8> │ │ │ │ - ldr r7, [pc, #56] @ d9ac8 <__cxa_atexit@plt+0xcb914> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d9acc <__cxa_atexit@plt+0xcb918> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d9ad0 <__cxa_atexit@plt+0xcb91c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d9ad4 <__cxa_atexit@plt+0xcb920> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d9ad8 <__cxa_atexit@plt+0xcb924> │ │ │ │ - add r8, pc, r8 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [r0, #820] @ 0x334 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r0, #804] @ 0x324 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ + adc r3, r9, #0 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ + add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r6, r1, #4 │ │ │ │ + mov r4, r0 │ │ │ │ + bx r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffff76e8 │ │ │ │ - rsbseq sl, r6, #144, 6 @ 0x40000002 │ │ │ │ - addseq r0, r2, #36, 24 @ 0x2400 │ │ │ │ - rsbseq r8, r6, #40, 14 @ 0xa00000 │ │ │ │ - rsbseq sl, r6, #108, 6 @ 0xb0000001 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq sl, r6, #116, 6 @ 0xd0000001 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d9b4c <__cxa_atexit@plt+0xcb998> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d9b44 <__cxa_atexit@plt+0xcb990> │ │ │ │ - ldr r3, [pc, #44] @ d9b54 <__cxa_atexit@plt+0xcb9a0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d9b58 <__cxa_atexit@plt+0xcb9a4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r0, r2, #156, 20 @ 0x9c000 │ │ │ │ - rsbseq sl, r6, #12, 6 @ 0x30000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d9bbc <__cxa_atexit@plt+0xcba08> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d9ba4 <__cxa_atexit@plt+0xcb9f0> │ │ │ │ - ldr r7, [pc, #56] @ d9bc0 <__cxa_atexit@plt+0xcba0c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d9bc4 <__cxa_atexit@plt+0xcba10> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d9bc8 <__cxa_atexit@plt+0xcba14> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d9bcc <__cxa_atexit@plt+0xcba18> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d9bd0 <__cxa_atexit@plt+0xcba1c> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #64 @ 0x40 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d0140 <__cxa_atexit@plt+0xc1f8c> │ │ │ │ + ldr r9, [pc, #124] @ d014c <__cxa_atexit@plt+0xc1f98> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #120] @ d0150 <__cxa_atexit@plt+0xc1f9c> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffff75f0 │ │ │ │ - rsbseq sl, r6, #204, 4 @ 0xc000000c │ │ │ │ - addseq r0, r2, #44, 22 @ 0xb000 │ │ │ │ - rsbseq r8, r6, #48, 12 @ 0x3000000 │ │ │ │ - rsbseq sl, r6, #168, 4 @ 0x8000000a │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq sl, r6, #176, 4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d9c44 <__cxa_atexit@plt+0xcba90> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d9c3c <__cxa_atexit@plt+0xcba88> │ │ │ │ - ldr r3, [pc, #44] @ d9c4c <__cxa_atexit@plt+0xcba98> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d9c50 <__cxa_atexit@plt+0xcba9c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r0, r2, #164, 18 @ 0x290000 │ │ │ │ - rsbseq sl, r6, #72, 4 @ 0x80000004 │ │ │ │ + ldr lr, [pc, #116] @ d0154 <__cxa_atexit@plt+0xc1fa0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldrb r1, [r7] │ │ │ │ + ldrb r2, [r7, #1] │ │ │ │ + ldrb r7, [r7, #2] │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + ldr r9, [pc, #92] @ d0158 <__cxa_atexit@plt+0xc1fa4> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + strb r1, [r3, #44] @ 0x2c │ │ │ │ + strb r2, [r3, #28] │ │ │ │ + strb r7, [r3, #12] │ │ │ │ + mov r1, r3 │ │ │ │ + str r8, [r1, #16]! │ │ │ │ + mov r2, r3 │ │ │ │ + str lr, [r2, #32]! │ │ │ │ + str r0, [r3, #40] @ 0x28 │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r9, [r3, #48] @ 0x30 │ │ │ │ + str r2, [r3, #52] @ 0x34 │ │ │ │ + str r1, [r3, #56] @ 0x38 │ │ │ │ + str r3, [r3, #60] @ 0x3c │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + mov r3, #64 @ 0x40 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + @ instruction: 0xfffffd3c │ │ │ │ + @ instruction: 0xfffffdc8 │ │ │ │ + @ instruction: 0xfffffe54 │ │ │ │ + addseq sl, r2, #84, 14 @ 0x1500000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d9cb4 <__cxa_atexit@plt+0xcbb00> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi d9c9c <__cxa_atexit@plt+0xcbae8> │ │ │ │ - ldr r7, [pc, #56] @ d9cb8 <__cxa_atexit@plt+0xcbb04> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d9cbc <__cxa_atexit@plt+0xcbb08> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d9cc0 <__cxa_atexit@plt+0xcbb0c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d9cc4 <__cxa_atexit@plt+0xcbb10> │ │ │ │ + bhi d0188 <__cxa_atexit@plt+0xc1fd4> │ │ │ │ + ldr r2, [pc, #28] @ d0198 <__cxa_atexit@plt+0xc1fe4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r9} │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c2154 <__cxa_atexit@plt+0x3b3fa0> │ │ │ │ + ldr r7, [pc, #12] @ d019c <__cxa_atexit@plt+0xc1fe8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d9cc8 <__cxa_atexit@plt+0xcbb14> │ │ │ │ - add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffff74f8 │ │ │ │ - rsbseq sl, r6, #8, 4 @ 0x80000000 │ │ │ │ - addseq r0, r2, #52, 20 @ 0x34000 │ │ │ │ - rsbseq r8, r6, #56, 10 @ 0xe000000 │ │ │ │ - rsbseq sl, r6, #228, 2 @ 0x39 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + rsbseq pc, r6, #228, 26 @ 0x3900 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq sl, r6, #236, 2 @ 0x3b │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d9d3c <__cxa_atexit@plt+0xcbb88> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d9d34 <__cxa_atexit@plt+0xcbb80> │ │ │ │ - ldr r3, [pc, #44] @ d9d44 <__cxa_atexit@plt+0xcbb90> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d9d48 <__cxa_atexit@plt+0xcbb94> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r0, r2, #172, 16 @ 0xac0000 │ │ │ │ - rsbseq sl, r6, #132, 2 @ 0x21 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d9dac <__cxa_atexit@plt+0xcbbf8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d9d94 <__cxa_atexit@plt+0xcbbe0> │ │ │ │ - ldr r7, [pc, #56] @ d9db0 <__cxa_atexit@plt+0xcbbfc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d9db4 <__cxa_atexit@plt+0xcbc00> │ │ │ │ + ldr r3, [pc, #12] @ d01bc <__cxa_atexit@plt+0xc2008> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d9db8 <__cxa_atexit@plt+0xcbc04> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d9dbc <__cxa_atexit@plt+0xcbc08> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d9dc0 <__cxa_atexit@plt+0xcbc0c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffff7400 │ │ │ │ - rsbseq sl, r6, #68, 2 │ │ │ │ - addseq r0, r2, #60, 18 @ 0xf0000 │ │ │ │ - rsbseq r8, r6, #64, 8 @ 0x40000000 │ │ │ │ - rsbseq sl, r6, #32, 2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c215c <__cxa_atexit@plt+0x3b3fa8> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq sl, r6, #40, 2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d9e34 <__cxa_atexit@plt+0xcbc80> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d9e2c <__cxa_atexit@plt+0xcbc78> │ │ │ │ - ldr r3, [pc, #44] @ d9e3c <__cxa_atexit@plt+0xcbc88> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d9e40 <__cxa_atexit@plt+0xcbc8c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r0, r2, #180, 14 @ 0x2d00000 │ │ │ │ - rsbseq sl, r6, #192 @ 0xc0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d9ea4 <__cxa_atexit@plt+0xcbcf0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d9e8c <__cxa_atexit@plt+0xcbcd8> │ │ │ │ - ldr r7, [pc, #56] @ d9ea8 <__cxa_atexit@plt+0xcbcf4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d9eac <__cxa_atexit@plt+0xcbcf8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d0204 <__cxa_atexit@plt+0xc2050> │ │ │ │ + ldr r2, [pc, #44] @ d0210 <__cxa_atexit@plt+0xc205c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #40] @ d0214 <__cxa_atexit@plt+0xc2060> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r3, r6, #3 │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d9eb0 <__cxa_atexit@plt+0xcbcfc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d9eb4 <__cxa_atexit@plt+0xcbd00> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d9eb8 <__cxa_atexit@plt+0xcbd04> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffff7308 │ │ │ │ - rsbseq sl, r6, #128 @ 0x80 │ │ │ │ - addseq r0, r2, #68, 16 @ 0x440000 │ │ │ │ - rsbseq r8, r6, #72, 6 @ 0x20000001 │ │ │ │ - rsbseq sl, r6, #92 @ 0x5c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq sl, r6, #100 @ 0x64 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d9f2c <__cxa_atexit@plt+0xcbd78> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d9f24 <__cxa_atexit@plt+0xcbd70> │ │ │ │ - ldr r3, [pc, #44] @ d9f34 <__cxa_atexit@plt+0xcbd80> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d9f38 <__cxa_atexit@plt+0xcbd84> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r0, r2, #188, 12 @ 0xbc00000 │ │ │ │ - rsbseq r9, r6, #252, 30 @ 0x3f0 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + @ instruction: 0xfffffde8 │ │ │ │ + addseq sl, r2, #72, 8 @ 0x48000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ d9f9c <__cxa_atexit@plt+0xcbde8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi d9f84 <__cxa_atexit@plt+0xcbdd0> │ │ │ │ - ldr r7, [pc, #56] @ d9fa0 <__cxa_atexit@plt+0xcbdec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ d9fa4 <__cxa_atexit@plt+0xcbdf0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ d9fa8 <__cxa_atexit@plt+0xcbdf4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ d9fac <__cxa_atexit@plt+0xcbdf8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ d9fb0 <__cxa_atexit@plt+0xcbdfc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffff7210 │ │ │ │ - rsbseq r9, r6, #188, 30 @ 0x2f0 │ │ │ │ - addseq r0, r2, #76, 14 @ 0x1300000 │ │ │ │ - rsbseq r8, r6, #80, 4 │ │ │ │ - rsbseq r9, r6, #152, 30 @ 0x260 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq r9, r6, #160, 30 @ 0x280 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi da024 <__cxa_atexit@plt+0xcbe70> │ │ │ │ + bhi d0270 <__cxa_atexit@plt+0xc20bc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ cmp r0, #0 │ │ │ │ - beq da01c <__cxa_atexit@plt+0xcbe68> │ │ │ │ - ldr r3, [pc, #44] @ da02c <__cxa_atexit@plt+0xcbe78> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ da030 <__cxa_atexit@plt+0xcbe7c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r0, r2, #196, 10 @ 0x31000000 │ │ │ │ - rsbseq r9, r6, #56, 30 @ 0xe0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ da094 <__cxa_atexit@plt+0xcbee0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi da07c <__cxa_atexit@plt+0xcbec8> │ │ │ │ - ldr r7, [pc, #56] @ da098 <__cxa_atexit@plt+0xcbee4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ da09c <__cxa_atexit@plt+0xcbee8> │ │ │ │ + beq d0268 <__cxa_atexit@plt+0xc20b4> │ │ │ │ + ldr r3, [pc, #48] @ d0278 <__cxa_atexit@plt+0xc20c4> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ da0a0 <__cxa_atexit@plt+0xcbeec> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ da0a4 <__cxa_atexit@plt+0xcbef0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ da0a8 <__cxa_atexit@plt+0xcbef4> │ │ │ │ + ldr r8, [pc, #44] @ d027c <__cxa_atexit@plt+0xc20c8> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffff7118 │ │ │ │ - rsbseq r9, r6, #248, 28 @ 0xf80 │ │ │ │ - addseq r0, r2, #84, 12 @ 0x5400000 │ │ │ │ - rsbseq r8, r6, #88, 2 │ │ │ │ - rsbseq r9, r6, #212, 28 @ 0xd40 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq r9, r6, #220, 28 @ 0xdc0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi da11c <__cxa_atexit@plt+0xcbf68> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq da114 <__cxa_atexit@plt+0xcbf60> │ │ │ │ - ldr r3, [pc, #44] @ da124 <__cxa_atexit@plt+0xcbf70> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ da128 <__cxa_atexit@plt+0xcbf74> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r0, r2, #204, 8 @ 0xcc000000 │ │ │ │ - rsbseq r9, r6, #116, 28 @ 0x740 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ da18c <__cxa_atexit@plt+0xcbfd8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi da174 <__cxa_atexit@plt+0xcbfc0> │ │ │ │ - ldr r7, [pc, #56] @ da190 <__cxa_atexit@plt+0xcbfdc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ da194 <__cxa_atexit@plt+0xcbfe0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #36] @ d0280 <__cxa_atexit@plt+0xc20cc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ da198 <__cxa_atexit@plt+0xcbfe4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ da19c <__cxa_atexit@plt+0xcbfe8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ da1a0 <__cxa_atexit@plt+0xcbfec> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffff7020 │ │ │ │ - rsbseq r9, r6, #52, 28 @ 0x340 │ │ │ │ - addseq r0, r2, #92, 10 @ 0x17000000 │ │ │ │ - rsbseq r8, r6, #96 @ 0x60 │ │ │ │ - rsbseq r9, r6, #16, 28 @ 0x100 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq r9, r6, #24, 28 @ 0x180 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi da214 <__cxa_atexit@plt+0xcc060> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq da20c <__cxa_atexit@plt+0xcc058> │ │ │ │ - ldr r3, [pc, #44] @ da21c <__cxa_atexit@plt+0xcc068> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ da220 <__cxa_atexit@plt+0xcc06c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ + str r0, [r5, #8] │ │ │ │ + b 1616b18 <__cxa_atexit@plt+0x1608964> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r0, r2, #212, 6 @ 0x50000003 │ │ │ │ - rsbseq r9, r6, #176, 26 @ 0x2c00 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ da284 <__cxa_atexit@plt+0xcc0d0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi da26c <__cxa_atexit@plt+0xcc0b8> │ │ │ │ - ldr r7, [pc, #56] @ da288 <__cxa_atexit@plt+0xcc0d4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ da28c <__cxa_atexit@plt+0xcc0d8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ da290 <__cxa_atexit@plt+0xcc0dc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ da294 <__cxa_atexit@plt+0xcc0e0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ da298 <__cxa_atexit@plt+0xcc0e4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffff6f28 │ │ │ │ - rsbseq r9, r6, #112, 26 @ 0x1c00 │ │ │ │ - addseq r0, r2, #100, 8 @ 0x64000000 │ │ │ │ - rsbseq r7, r6, #104, 30 @ 0x1a0 │ │ │ │ - rsbseq r9, r6, #76, 26 @ 0x1300 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + subseq ip, sp, #144, 10 @ 0x24000000 │ │ │ │ + addseq sl, r2, #144, 6 @ 0x40000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq r9, r6, #84, 26 @ 0x1500 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi da30c <__cxa_atexit@plt+0xcc158> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq da304 <__cxa_atexit@plt+0xcc150> │ │ │ │ - ldr r3, [pc, #44] @ da314 <__cxa_atexit@plt+0xcc160> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ da318 <__cxa_atexit@plt+0xcc164> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r3, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d02d4 <__cxa_atexit@plt+0xc2120> │ │ │ │ + ldr lr, [pc, #60] @ d02ec <__cxa_atexit@plt+0xc2138> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmda r5, {r1, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r0, r2, #220, 4 @ 0xc000000d │ │ │ │ - rsbseq r9, r6, #236, 24 @ 0xec00 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ da37c <__cxa_atexit@plt+0xcc1c8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi da364 <__cxa_atexit@plt+0xcc1b0> │ │ │ │ - ldr r7, [pc, #56] @ da380 <__cxa_atexit@plt+0xcc1cc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ da384 <__cxa_atexit@plt+0xcc1d0> │ │ │ │ + ldr r3, [pc, #20] @ d02f0 <__cxa_atexit@plt+0xc213c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ da388 <__cxa_atexit@plt+0xcc1d4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ da38c <__cxa_atexit@plt+0xcc1d8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ da390 <__cxa_atexit@plt+0xcc1dc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffff6e30 │ │ │ │ - rsbseq r9, r6, #172, 24 @ 0xac00 │ │ │ │ - addseq r0, r2, #108, 6 @ 0xb0000001 │ │ │ │ - rsbseq r7, r6, #112, 28 @ 0x700 │ │ │ │ - rsbseq r9, r6, #136, 24 @ 0x8800 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq sl, r2, #124, 12 @ 0x7c00000 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq r9, r6, #144, 24 @ 0x9000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi da404 <__cxa_atexit@plt+0xcc250> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq da3fc <__cxa_atexit@plt+0xcc248> │ │ │ │ - ldr r3, [pc, #44] @ da40c <__cxa_atexit@plt+0xcc258> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d0338 <__cxa_atexit@plt+0xc2184> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #40] @ d0350 <__cxa_atexit@plt+0xc219c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ d0354 <__cxa_atexit@plt+0xc21a0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ da410 <__cxa_atexit@plt+0xcc25c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r0, r2, #228, 2 @ 0x39 │ │ │ │ - rsbseq r9, r6, #40, 24 @ 0x2800 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq sl, r2, #4, 12 @ 0x400000 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ da474 <__cxa_atexit@plt+0xcc2c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi da45c <__cxa_atexit@plt+0xcc2a8> │ │ │ │ - ldr r7, [pc, #56] @ da478 <__cxa_atexit@plt+0xcc2c4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ da47c <__cxa_atexit@plt+0xcc2c8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ da480 <__cxa_atexit@plt+0xcc2cc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ da484 <__cxa_atexit@plt+0xcc2d0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ da488 <__cxa_atexit@plt+0xcc2d4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffff6d38 │ │ │ │ - rsbseq r9, r6, #232, 22 @ 0x3a000 │ │ │ │ - addseq r0, r2, #116, 4 @ 0x40000007 │ │ │ │ - rsbseq r7, r6, #120, 26 @ 0x1e00 │ │ │ │ - rsbseq r9, r6, #196, 22 @ 0x31000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq r9, r6, #204, 22 @ 0x33000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi da4fc <__cxa_atexit@plt+0xcc348> │ │ │ │ + bhi d03b0 <__cxa_atexit@plt+0xc21fc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ cmp r0, #0 │ │ │ │ - beq da4f4 <__cxa_atexit@plt+0xcc340> │ │ │ │ - ldr r3, [pc, #44] @ da504 <__cxa_atexit@plt+0xcc350> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ da508 <__cxa_atexit@plt+0xcc354> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r0, r2, #236 @ 0xec │ │ │ │ - rsbseq r9, r6, #100, 22 @ 0x19000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ da56c <__cxa_atexit@plt+0xcc3b8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi da554 <__cxa_atexit@plt+0xcc3a0> │ │ │ │ - ldr r7, [pc, #56] @ da570 <__cxa_atexit@plt+0xcc3bc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ da574 <__cxa_atexit@plt+0xcc3c0> │ │ │ │ + beq d03a8 <__cxa_atexit@plt+0xc21f4> │ │ │ │ + ldr r3, [pc, #48] @ d03b8 <__cxa_atexit@plt+0xc2204> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ da578 <__cxa_atexit@plt+0xcc3c4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ da57c <__cxa_atexit@plt+0xcc3c8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ da580 <__cxa_atexit@plt+0xcc3cc> │ │ │ │ + ldr r8, [pc, #44] @ d03bc <__cxa_atexit@plt+0xc2208> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffff6c40 │ │ │ │ - rsbseq r9, r6, #36, 22 @ 0x9000 │ │ │ │ - addseq r0, r2, #124, 2 │ │ │ │ - rsbseq r7, r6, #128, 24 @ 0x8000 │ │ │ │ - rsbseq r9, r6, #0, 22 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq r9, r6, #8, 22 @ 0x2000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi da5f4 <__cxa_atexit@plt+0xcc440> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq da5ec <__cxa_atexit@plt+0xcc438> │ │ │ │ - ldr r3, [pc, #44] @ da5fc <__cxa_atexit@plt+0xcc448> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ da600 <__cxa_atexit@plt+0xcc44c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq pc, r1, #244, 30 @ 0x3d0 │ │ │ │ - rsbseq r9, r6, #160, 20 @ 0xa0000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ da664 <__cxa_atexit@plt+0xcc4b0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi da64c <__cxa_atexit@plt+0xcc498> │ │ │ │ - ldr r7, [pc, #56] @ da668 <__cxa_atexit@plt+0xcc4b4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ da66c <__cxa_atexit@plt+0xcc4b8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #36] @ d03c0 <__cxa_atexit@plt+0xc220c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ da670 <__cxa_atexit@plt+0xcc4bc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ da674 <__cxa_atexit@plt+0xcc4c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ da678 <__cxa_atexit@plt+0xcc4c4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffff6b48 │ │ │ │ - rsbseq r9, r6, #96, 20 @ 0x60000 │ │ │ │ - addseq r0, r2, #132 @ 0x84 │ │ │ │ - rsbseq r7, r6, #136, 22 @ 0x22000 │ │ │ │ - rsbseq r9, r6, #60, 20 @ 0x3c000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq r9, r6, #68, 20 @ 0x44000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi da6ec <__cxa_atexit@plt+0xcc538> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq da6e4 <__cxa_atexit@plt+0xcc530> │ │ │ │ - ldr r3, [pc, #44] @ da6f4 <__cxa_atexit@plt+0xcc540> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ da6f8 <__cxa_atexit@plt+0xcc544> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ + str r0, [r5, #8] │ │ │ │ + b 1616b18 <__cxa_atexit@plt+0x1608964> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq pc, r1, #252, 28 @ 0xfc0 │ │ │ │ - rsbseq r9, r6, #220, 18 @ 0x370000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ da75c <__cxa_atexit@plt+0xcc5a8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi da744 <__cxa_atexit@plt+0xcc590> │ │ │ │ - ldr r7, [pc, #56] @ da760 <__cxa_atexit@plt+0xcc5ac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ da764 <__cxa_atexit@plt+0xcc5b0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ da768 <__cxa_atexit@plt+0xcc5b4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ da76c <__cxa_atexit@plt+0xcc5b8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ da770 <__cxa_atexit@plt+0xcc5bc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffff6a50 │ │ │ │ - rsbseq r9, r6, #156, 18 @ 0x270000 │ │ │ │ - addseq pc, r1, #140, 30 @ 0x230 │ │ │ │ - rsbseq r7, r6, #144, 20 @ 0x90000 │ │ │ │ - rsbseq r9, r6, #120, 18 @ 0x1e0000 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + subseq ip, sp, #68, 8 @ 0x44000000 │ │ │ │ + addseq sl, r2, #80, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq r9, r6, #128, 18 @ 0x200000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi da7e4 <__cxa_atexit@plt+0xcc630> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq da7dc <__cxa_atexit@plt+0xcc628> │ │ │ │ - ldr r3, [pc, #44] @ da7ec <__cxa_atexit@plt+0xcc638> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ da7f0 <__cxa_atexit@plt+0xcc63c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r3, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d0414 <__cxa_atexit@plt+0xc2260> │ │ │ │ + ldr lr, [pc, #60] @ d042c <__cxa_atexit@plt+0xc2278> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmda r5, {r1, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq pc, r1, #4, 28 @ 0x40 │ │ │ │ - rsbseq r9, r6, #24, 18 @ 0x60000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ da854 <__cxa_atexit@plt+0xcc6a0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi da83c <__cxa_atexit@plt+0xcc688> │ │ │ │ - ldr r7, [pc, #56] @ da858 <__cxa_atexit@plt+0xcc6a4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ da85c <__cxa_atexit@plt+0xcc6a8> │ │ │ │ + ldr r3, [pc, #20] @ d0430 <__cxa_atexit@plt+0xc227c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ da860 <__cxa_atexit@plt+0xcc6ac> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ da864 <__cxa_atexit@plt+0xcc6b0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ da868 <__cxa_atexit@plt+0xcc6b4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffff6958 │ │ │ │ - rsbseq r9, r6, #216, 16 @ 0xd80000 │ │ │ │ - addseq pc, r1, #148, 28 @ 0x940 │ │ │ │ - rsbseq r7, r6, #152, 18 @ 0x260000 │ │ │ │ - rsbseq r9, r6, #180, 16 @ 0xb40000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq sl, r2, #60, 10 @ 0xf000000 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq r9, r6, #188, 16 @ 0xbc0000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi da8dc <__cxa_atexit@plt+0xcc728> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq da8d4 <__cxa_atexit@plt+0xcc720> │ │ │ │ - ldr r3, [pc, #44] @ da8e4 <__cxa_atexit@plt+0xcc730> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d0478 <__cxa_atexit@plt+0xc22c4> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #40] @ d0490 <__cxa_atexit@plt+0xc22dc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ d0494 <__cxa_atexit@plt+0xc22e0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ da8e8 <__cxa_atexit@plt+0xcc734> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq pc, r1, #12, 26 @ 0x300 │ │ │ │ - rsbseq r9, r6, #84, 16 @ 0x540000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ da94c <__cxa_atexit@plt+0xcc798> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq sl, r2, #196, 8 @ 0xc4000000 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + rsbseq pc, r6, #248, 20 @ 0xf8000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi da934 <__cxa_atexit@plt+0xcc780> │ │ │ │ - ldr r7, [pc, #56] @ da950 <__cxa_atexit@plt+0xcc79c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ da954 <__cxa_atexit@plt+0xcc7a0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ da958 <__cxa_atexit@plt+0xcc7a4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ da95c <__cxa_atexit@plt+0xcc7a8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ da960 <__cxa_atexit@plt+0xcc7ac> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffff6860 │ │ │ │ - rsbseq r9, r6, #20, 16 @ 0x140000 │ │ │ │ - addseq pc, r1, #156, 26 @ 0x2700 │ │ │ │ - rsbseq r7, r6, #160, 16 @ 0xa00000 │ │ │ │ - rsbseq r9, r6, #240, 14 @ 0x3c00000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq r9, r6, #248, 14 @ 0x3e00000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi da9d4 <__cxa_atexit@plt+0xcc820> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq da9cc <__cxa_atexit@plt+0xcc818> │ │ │ │ - ldr r3, [pc, #44] @ da9dc <__cxa_atexit@plt+0xcc828> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ da9e0 <__cxa_atexit@plt+0xcc82c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldrhi r0, [r4, #-12] │ │ │ │ + ldrls r2, [pc, #44] @ d04e4 <__cxa_atexit@plt+0xc2330> │ │ │ │ + addls r2, pc, r2 │ │ │ │ + ldrls r3, [pc, #40] @ d04e8 <__cxa_atexit@plt+0xc2334> │ │ │ │ + addls r3, pc, r3 │ │ │ │ + ldrls r1, [r7, #8] │ │ │ │ + strls r2, [r5, #-16]! │ │ │ │ + ldrls r2, [pc, #28] @ d04ec <__cxa_atexit@plt+0xc2338> │ │ │ │ + ldrls r2, [pc, r2] │ │ │ │ + stmibls r5, {r1, r2, r7} │ │ │ │ + ldrls r0, [pc, #20] @ d04f0 <__cxa_atexit@plt+0xc233c> │ │ │ │ + ldrls r0, [pc, r0] │ │ │ │ + movls r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq pc, r1, #20, 24 @ 0x1400 │ │ │ │ - rsbseq r9, r6, #144, 14 @ 0x2400000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + rsbseq pc, r6, #184, 20 @ 0xb8000 │ │ │ │ + addseq sl, r2, #4, 2 │ │ │ │ + rsbseq pc, r6, #156, 20 @ 0x9c000 │ │ │ │ + rsbseq pc, r6, #140, 20 @ 0x8c000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ daa44 <__cxa_atexit@plt+0xcc890> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi daa2c <__cxa_atexit@plt+0xcc878> │ │ │ │ - ldr r7, [pc, #56] @ daa48 <__cxa_atexit@plt+0xcc894> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ daa4c <__cxa_atexit@plt+0xcc898> │ │ │ │ + ldr r2, [pc, #32] @ d0528 <__cxa_atexit@plt+0xc2374> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #28] @ d052c <__cxa_atexit@plt+0xc2378> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ daa50 <__cxa_atexit@plt+0xcc89c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ daa54 <__cxa_atexit@plt+0xcc8a0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ daa58 <__cxa_atexit@plt+0xcc8a4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r0, [pc, #16] @ d0530 <__cxa_atexit@plt+0xc237c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffff6768 │ │ │ │ - rsbseq r9, r6, #80, 14 @ 0x1400000 │ │ │ │ - addseq pc, r1, #164, 24 @ 0xa400 │ │ │ │ - rsbseq r7, r6, #168, 14 @ 0x2a00000 │ │ │ │ - rsbseq r9, r6, #44, 14 @ 0xb00000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsbseq pc, r6, #120, 20 @ 0x78000 │ │ │ │ + rsbseq pc, r6, #104, 20 @ 0x68000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #100] @ d05ac <__cxa_atexit@plt+0xc23f8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq d0594 <__cxa_atexit@plt+0xc23e0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc d059c <__cxa_atexit@plt+0xc23e8> │ │ │ │ + ldr lr, [pc, #60] @ d05b0 <__cxa_atexit@plt+0xc23fc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r1, r3, r7} │ │ │ │ + sub r7, r2, #11 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - rsbseq r9, r6, #52, 14 @ 0xd00000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi daacc <__cxa_atexit@plt+0xcc918> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq daac4 <__cxa_atexit@plt+0xcc910> │ │ │ │ - ldr r3, [pc, #44] @ daad4 <__cxa_atexit@plt+0xcc920> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ daad8 <__cxa_atexit@plt+0xcc924> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq pc, r1, #28, 22 @ 0x7000 │ │ │ │ - rsbseq r9, r6, #204, 12 @ 0xcc00000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ dab3c <__cxa_atexit@plt+0xcc988> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi dab24 <__cxa_atexit@plt+0xcc970> │ │ │ │ - ldr r7, [pc, #56] @ dab40 <__cxa_atexit@plt+0xcc98c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ dab44 <__cxa_atexit@plt+0xcc990> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ dab48 <__cxa_atexit@plt+0xcc994> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ dab4c <__cxa_atexit@plt+0xcc998> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ dab50 <__cxa_atexit@plt+0xcc99c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffff6670 │ │ │ │ - rsbseq r9, r6, #140, 12 @ 0x8c00000 │ │ │ │ - addseq pc, r1, #172, 22 @ 0x2b000 │ │ │ │ - rsbseq r7, r6, #176, 12 @ 0xb000000 │ │ │ │ - rsbseq r9, r6, #104, 12 @ 0x6800000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + addseq sl, r2, #188, 6 @ 0xf0000002 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq r9, r6, #112, 12 @ 0x7000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi dabc4 <__cxa_atexit@plt+0xcca10> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3efa18 <__cxa_atexit@plt+0x3e1864> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq dabbc <__cxa_atexit@plt+0xcca08> │ │ │ │ - ldr r3, [pc, #44] @ dabcc <__cxa_atexit@plt+0xcca18> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ dabd0 <__cxa_atexit@plt+0xcca1c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3efd58 <__cxa_atexit@plt+0x3e1ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d05f4 <__cxa_atexit@plt+0xc2440> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr lr, [pc, #36] @ d0600 <__cxa_atexit@plt+0xc244c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldmdb r5, {r1, r2} │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq pc, r1, #36, 20 @ 0x24000 │ │ │ │ - rsbseq r9, r6, #8, 12 @ 0x800000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ dac34 <__cxa_atexit@plt+0xcca80> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi dac1c <__cxa_atexit@plt+0xcca68> │ │ │ │ - ldr r7, [pc, #56] @ dac38 <__cxa_atexit@plt+0xcca84> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ dac3c <__cxa_atexit@plt+0xcca88> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq sl, r2, #84, 6 @ 0x50000001 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d0650 <__cxa_atexit@plt+0xc249c> │ │ │ │ + ldr r3, [pc, #60] @ d0668 <__cxa_atexit@plt+0xc24b4> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ dac40 <__cxa_atexit@plt+0xcca8c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3efb20 <__cxa_atexit@plt+0x3e196c> │ │ │ │ - ldr r7, [pc, #32] @ dac44 <__cxa_atexit@plt+0xcca90> │ │ │ │ + ldr r2, [pc, #56] @ d066c <__cxa_atexit@plt+0xc24b8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + str r8, [sl, #8] │ │ │ │ + ldr r3, [pc, #44] @ d0670 <__cxa_atexit@plt+0xc24bc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r2, #2 │ │ │ │ + b 3c210c <__cxa_atexit@plt+0x3b3f58> │ │ │ │ + ldr r7, [pc, #28] @ d0674 <__cxa_atexit@plt+0xc24c0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ dac48 <__cxa_atexit@plt+0xcca94> │ │ │ │ - add r8, pc, r8 │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffff6578 │ │ │ │ - rsbseq r9, r6, #200, 10 @ 0x32000000 │ │ │ │ - addseq pc, r1, #180, 20 @ 0xb4000 │ │ │ │ - rsbseq r7, r6, #184, 10 @ 0x2e000000 │ │ │ │ - rsbseq r9, r6, #164, 10 @ 0x29000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsbseq r7, r6, #160, 10 @ 0x28000000 │ │ │ │ + @ instruction: 0xfffffe74 │ │ │ │ + rsbseq pc, r6, #8, 16 @ 0x80000 │ │ │ │ + addseq sl, r2, #240, 4 │ │ │ │ + rsbseq pc, r6, #80, 18 @ 0x140000 │ │ │ │ + rsbseq pc, r6, #60, 18 @ 0xf0000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #12 │ │ │ │ + andeq r0, r2, r0 │ │ │ │ + andeq r0, r1, sp │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - ldrhi r0, [r4, #-8] │ │ │ │ - ldrls r2, [pc, #40] @ dacb0 <__cxa_atexit@plt+0xccafc> │ │ │ │ - addls r2, pc, r2 │ │ │ │ - ldrls r1, [r7, #3] │ │ │ │ - ldrls r0, [r7, #7] │ │ │ │ - ldrls r7, [pc, #28] @ dacb4 <__cxa_atexit@plt+0xccb00> │ │ │ │ - addls r7, pc, r7 │ │ │ │ - strls r2, [r5, #-12] │ │ │ │ - stmdbls r5, {r0, r1} │ │ │ │ - ldrls r0, [pc, #16] @ dacb8 <__cxa_atexit@plt+0xccb04> │ │ │ │ - ldrls r0, [pc, r0] │ │ │ │ - movls r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - rsbseq r7, r6, #120, 10 @ 0x1e000000 │ │ │ │ - rsbseq r7, r6, #104, 10 @ 0x1a000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ dacf0 <__cxa_atexit@plt+0xccb3c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq dace8 <__cxa_atexit@plt+0xccb34> │ │ │ │ - b dacfc <__cxa_atexit@plt+0xccb48> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r2, [pc, #236] @ dadf4 <__cxa_atexit@plt+0xccc40> │ │ │ │ + bhi d0764 <__cxa_atexit@plt+0xc25b0> │ │ │ │ + ldr r5, [r4, #812] @ 0x32c │ │ │ │ + ldr r2, [pc, #204] @ d076c <__cxa_atexit@plt+0xc25b8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #8]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq dade8 <__cxa_atexit@plt+0xccc34> │ │ │ │ - ldr r2, [r0, #812] @ 0x32c │ │ │ │ - ldr r1, [r0, #820] @ 0x334 │ │ │ │ - ldr r4, [pc, #196] @ dadf8 <__cxa_atexit@plt+0xccc44> │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r5, #8] │ │ │ │ - ldr r4, [r2, #12] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ + str r2, [r3] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ ldr r5, [r7, #3] │ │ │ │ - str r3, [r4, #12] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r2, #12] │ │ │ │ + ldr r3, [r4, #820] @ 0x334 │ │ │ │ add r6, r6, #4 │ │ │ │ - str r6, [r1, #4] │ │ │ │ - ldr r4, [r1] │ │ │ │ - ldrd sl, [r2, #72] @ 0x48 │ │ │ │ - sub r6, r6, r4 │ │ │ │ - subs r4, sl, r6 │ │ │ │ - sbc r1, fp, #0 │ │ │ │ - str r4, [r2, #72] @ 0x48 │ │ │ │ - str r1, [r2, #76] @ 0x4c │ │ │ │ - mov r4, #0 │ │ │ │ + str r6, [r3, #4] │ │ │ │ + ldr r3, [r4, #812] @ 0x32c │ │ │ │ + ldr r2, [r4, #820] @ 0x334 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrd r0, [r3, #72] @ 0x48 │ │ │ │ + sub r6, r6, r2 │ │ │ │ + subs r0, r0, r6 │ │ │ │ + sbc r1, r1, #0 │ │ │ │ + strd r0, [r3, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r6, r0 │ │ │ │ - mov r0, r8 │ │ │ │ - mov r1, r5 │ │ │ │ - blx r9 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r6, [r0, #812] @ 0x32c │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r4, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + mov r1, r7 │ │ │ │ + bl cfe4 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r6, #12] │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ - str r4, [r0, #828] @ 0x33c │ │ │ │ - ldr r4, [r3] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ ldr r3, [r3, #28] │ │ │ │ - add r3, r4, r3, lsl #12 │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r6, #72] @ 0x48 │ │ │ │ - sub r4, r1, r4 │ │ │ │ - adds r4, r8, r4 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ adc r3, r9, #0 │ │ │ │ - str r4, [r6, #72] @ 0x48 │ │ │ │ - str r3, [r6, #76] @ 0x4c │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ add fp, r2, #100 @ 0x64 │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r4, r0 │ │ │ │ - bx r1 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, ip, lsr #3 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + rsbseq pc, r6, #72, 16 @ 0x480000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ - ldr r4, [pc, #200] @ daed8 <__cxa_atexit@plt+0xccd24> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [r0, #812] @ 0x32c │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - str r4, [r5] │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ - ldr r4, [r7, #3] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str r5, [r3, #12] │ │ │ │ + ldr r4, [r4, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #184] @ d0844 <__cxa_atexit@plt+0xc2690> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r4, [r4, #12] │ │ │ │ + str r5, [r4, #12] │ │ │ │ ldr r5, [r0, #820] @ 0x334 │ │ │ │ add r6, r6, #4 │ │ │ │ str r6, [r5, #4] │ │ │ │ ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r2, [r5, #72] @ 0x48 │ │ │ │ - ldr r1, [r5, #76] @ 0x4c │ │ │ │ - sub r6, r6, r3 │ │ │ │ + ldr r4, [r0, #820] @ 0x334 │ │ │ │ + ldr r4, [r4] │ │ │ │ + ldrd r2, [r5, #72] @ 0x48 │ │ │ │ + sub r6, r6, r4 │ │ │ │ subs r2, r2, r6 │ │ │ │ - sbc r3, r1, #0 │ │ │ │ + sbc r3, r3, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r5, r0 │ │ │ │ - mov r0, r8 │ │ │ │ - mov r1, r4 │ │ │ │ - blx r9 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r4, r0 │ │ │ │ + mov r0, r7 │ │ │ │ + mov r1, #0 │ │ │ │ + bl d11c │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -209694,191 +199033,276 @@ │ │ │ │ str r6, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add fp, r2, #100 @ 0x64 │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + rsbseq pc, r6, #112, 14 @ 0x1c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ daef8 <__cxa_atexit@plt+0xccd44> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc d08c4 <__cxa_atexit@plt+0xc2710> │ │ │ │ + cmp r7, #0 │ │ │ │ + beq d08b0 <__cxa_atexit@plt+0xc26fc> │ │ │ │ + ldr r2, [pc, #100] @ d08d8 <__cxa_atexit@plt+0xc2724> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr lr, [pc, #92] @ d08dc <__cxa_atexit@plt+0xc2728> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r8, [pc, #88] @ d08e0 <__cxa_atexit@plt+0xc272c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ + sub r1, r3, #15 │ │ │ │ + str r8, [r6, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - addseq pc, r1, #88, 14 @ 0x1600000 │ │ │ │ - rsbseq r7, r6, #8, 6 @ 0x20000000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + ldr r7, [pc, #28] @ d08d4 <__cxa_atexit@plt+0xc2720> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, #0 │ │ │ │ + b 15abd8 <__cxa_atexit@plt+0x14ca24> │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + addseq r9, r2, #128, 26 @ 0x2000 │ │ │ │ + addseq sl, r2, #140, 2 @ 0x23 │ │ │ │ + addseq sl, r2, #180 @ 0xb4 │ │ │ │ + rsbseq pc, r6, #188, 12 @ 0xbc00000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r6 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d0934 <__cxa_atexit@plt+0xc2780> │ │ │ │ + ldr r3, [pc, #68] @ d0954 <__cxa_atexit@plt+0xc27a0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #64] @ d0958 <__cxa_atexit@plt+0xc27a4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + str r7, [sl, #8] │ │ │ │ + ldr r3, [pc, #52] @ d095c <__cxa_atexit@plt+0xc27a8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r2, #2 │ │ │ │ + b 3c210c <__cxa_atexit@plt+0x3b3f58> │ │ │ │ + ldr r3, [pc, #36] @ d0960 <__cxa_atexit@plt+0xc27ac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffb90 │ │ │ │ + rsbseq pc, r6, #36, 10 @ 0x9000000 │ │ │ │ + addseq sl, r2, #12 │ │ │ │ + rsbseq pc, r6, #108, 12 @ 0x6c00000 │ │ │ │ + rsbseq pc, r6, #80, 12 @ 0x5000000 │ │ │ │ + andeq r0, r4, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi daf54 <__cxa_atexit@plt+0xccda0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc daf5c <__cxa_atexit@plt+0xccda8> │ │ │ │ - ldr r1, [pc, #68] @ daf78 <__cxa_atexit@plt+0xccdc4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #64] @ daf7c <__cxa_atexit@plt+0xccdc8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r1, sl} │ │ │ │ - str r9, [r2, #12] │ │ │ │ - sub r2, r6, #7 │ │ │ │ - stmdb r5, {r0, r2} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1ec4d34 <__cxa_atexit@plt+0x1eb6b80> │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d09a0 <__cxa_atexit@plt+0xc27ec> │ │ │ │ + ldr r3, [pc, #40] @ d09b8 <__cxa_atexit@plt+0xc2804> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmib r7, {r3, r8, sl} │ │ │ │ + sub r8, r6, #7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3c2164 <__cxa_atexit@plt+0x3b3fb0> │ │ │ │ + ldr r7, [pc, #20] @ d09bc <__cxa_atexit@plt+0xc2808> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffcf4 │ │ │ │ + rsbseq pc, r6, #40, 12 @ 0x2800000 │ │ │ │ + rsbseq pc, r6, #4, 12 @ 0x400000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi d0a40 <__cxa_atexit@plt+0xc288c> │ │ │ │ + ldr r3, [pc, #140] @ d0a70 <__cxa_atexit@plt+0xc28bc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq d0a30 <__cxa_atexit@plt+0xc287c> │ │ │ │ + ldr r9, [r8, #3] │ │ │ │ + ldr r3, [r8, #7] │ │ │ │ + ldr sl, [r8, #11] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc d0a50 <__cxa_atexit@plt+0xc289c> │ │ │ │ + ldr r7, [pc, #104] @ d0a7c <__cxa_atexit@plt+0xc28c8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + sub r8, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ - b daf64 <__cxa_atexit@plt+0xccdb0> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ daf74 <__cxa_atexit@plt+0xccdc0> │ │ │ │ + mov r7, r9 │ │ │ │ + b 3c2164 <__cxa_atexit@plt+0x3b3fb0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ d0a78 <__cxa_atexit@plt+0xc28c4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rsbseq r9, r6, #152, 4 @ 0x80000009 │ │ │ │ - @ instruction: 0xfffffd3c │ │ │ │ - addseq pc, r1, #216, 12 @ 0xd800000 │ │ │ │ - rsbseq r7, r6, #184, 4 @ 0x8000000b │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - ldrhi r0, [r4, #-8] │ │ │ │ - ldrls r2, [pc, #40] @ dafcc <__cxa_atexit@plt+0xcce18> │ │ │ │ - addls r2, pc, r2 │ │ │ │ - ldrls r1, [r7, #3] │ │ │ │ - ldrls r0, [r7, #7] │ │ │ │ - ldrls r7, [pc, #28] @ dafd0 <__cxa_atexit@plt+0xcce1c> │ │ │ │ - addls r7, pc, r7 │ │ │ │ - strls r2, [r5, #-12] │ │ │ │ - stmdbls r5, {r0, r1} │ │ │ │ - ldrls r0, [pc, #16] @ dafd4 <__cxa_atexit@plt+0xcce20> │ │ │ │ - ldrls r0, [pc, r0] │ │ │ │ - movls r5, r3 │ │ │ │ + ldr r7, [pc, #28] @ d0a74 <__cxa_atexit@plt+0xc28c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - rsbseq r7, r6, #144, 4 │ │ │ │ - rsbseq r7, r6, #128, 4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ db00c <__cxa_atexit@plt+0xcce58> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq db004 <__cxa_atexit@plt+0xcce50> │ │ │ │ - b db018 <__cxa_atexit@plt+0xcce64> │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + rsbseq pc, r6, #120, 10 @ 0x1e000000 │ │ │ │ + rsbseq pc, r6, #144, 10 @ 0x24000000 │ │ │ │ + @ instruction: 0xfffffc70 │ │ │ │ + rsbseq pc, r6, #72, 10 @ 0x12000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr sl, [r7, #11] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc d0ac8 <__cxa_atexit@plt+0xc2914> │ │ │ │ + ldr r7, [pc, #40] @ d0ae0 <__cxa_atexit@plt+0xc292c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmib r3, {r7, r8, sl} │ │ │ │ + sub r8, r6, #7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3c2164 <__cxa_atexit@plt+0x3b3fb0> │ │ │ │ + ldr r7, [pc, #20] @ d0ae4 <__cxa_atexit@plt+0xc2930> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r2, [pc, #236] @ db110 <__cxa_atexit@plt+0xccf5c> │ │ │ │ + @ instruction: 0xfffffbcc │ │ │ │ + rsbseq pc, r6, #0, 10 │ │ │ │ + rsbseq pc, r6, #204, 8 @ 0xcc000000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r2, r0 │ │ │ │ + andeq r0, r1, sp │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d0bd4 <__cxa_atexit@plt+0xc2a20> │ │ │ │ + ldr r5, [r4, #812] @ 0x32c │ │ │ │ + ldr r2, [pc, #204] @ d0bdc <__cxa_atexit@plt+0xc2a28> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #8]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq db104 <__cxa_atexit@plt+0xccf50> │ │ │ │ - ldr r2, [r0, #812] @ 0x32c │ │ │ │ - ldr r1, [r0, #820] @ 0x334 │ │ │ │ - ldr r4, [pc, #196] @ db114 <__cxa_atexit@plt+0xccf60> │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r5, #8] │ │ │ │ - ldr r4, [r2, #12] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ + str r2, [r3] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ ldr r5, [r7, #3] │ │ │ │ - str r3, [r4, #12] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r2, #12] │ │ │ │ + ldr r3, [r4, #820] @ 0x334 │ │ │ │ add r6, r6, #4 │ │ │ │ - str r6, [r1, #4] │ │ │ │ - ldr r4, [r1] │ │ │ │ - ldrd sl, [r2, #72] @ 0x48 │ │ │ │ - sub r6, r6, r4 │ │ │ │ - subs r4, sl, r6 │ │ │ │ - sbc r1, fp, #0 │ │ │ │ - str r4, [r2, #72] @ 0x48 │ │ │ │ - str r1, [r2, #76] @ 0x4c │ │ │ │ - mov r4, #0 │ │ │ │ + str r6, [r3, #4] │ │ │ │ + ldr r3, [r4, #812] @ 0x32c │ │ │ │ + ldr r2, [r4, #820] @ 0x334 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrd r0, [r3, #72] @ 0x48 │ │ │ │ + sub r6, r6, r2 │ │ │ │ + subs r0, r0, r6 │ │ │ │ + sbc r1, r1, #0 │ │ │ │ + strd r0, [r3, #72] @ 0x48 │ │ │ │ + mov r6, #0 │ │ │ │ + mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r6, r0 │ │ │ │ - mov r0, r8 │ │ │ │ - mov r1, r5 │ │ │ │ - blx r9 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r6, [r0, #812] @ 0x32c │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r4, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + mov r1, r7 │ │ │ │ + bl cfe4 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r6, #12] │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ - str r4, [r0, #828] @ 0x33c │ │ │ │ - ldr r4, [r3] │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ ldr r3, [r3, #28] │ │ │ │ - add r3, r4, r3, lsl #12 │ │ │ │ + add r3, r6, r3, lsl #12 │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r6, #72] @ 0x48 │ │ │ │ - sub r4, r1, r4 │ │ │ │ - adds r4, r8, r4 │ │ │ │ + ldrd r8, [r4, #72] @ 0x48 │ │ │ │ + sub r6, r1, r6 │ │ │ │ + adds r6, r8, r6 │ │ │ │ adc r3, r9, #0 │ │ │ │ - str r4, [r6, #72] @ 0x48 │ │ │ │ - str r3, [r6, #76] @ 0x4c │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ + str r3, [r4, #76] @ 0x4c │ │ │ │ add fp, r2, #100 @ 0x64 │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r4, r0 │ │ │ │ - bx r1 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, ip, lsr #3 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + rsbseq pc, r6, #216, 6 @ 0x60000003 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ - ldr r4, [pc, #200] @ db1f4 <__cxa_atexit@plt+0xcd040> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [r0, #812] @ 0x32c │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - str r4, [r5] │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ - ldr r4, [r7, #3] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str r5, [r3, #12] │ │ │ │ + ldr r4, [r4, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #184] @ d0cb4 <__cxa_atexit@plt+0xc2b00> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r4, [r4, #12] │ │ │ │ + str r5, [r4, #12] │ │ │ │ ldr r5, [r0, #820] @ 0x334 │ │ │ │ add r6, r6, #4 │ │ │ │ str r6, [r5, #4] │ │ │ │ ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r2, [r5, #72] @ 0x48 │ │ │ │ - ldr r1, [r5, #76] @ 0x4c │ │ │ │ - sub r6, r6, r3 │ │ │ │ + ldr r4, [r0, #820] @ 0x334 │ │ │ │ + ldr r4, [r4] │ │ │ │ + ldrd r2, [r5, #72] @ 0x48 │ │ │ │ + sub r6, r6, r4 │ │ │ │ subs r2, r2, r6 │ │ │ │ - sbc r3, r1, #0 │ │ │ │ + sbc r3, r3, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r5, r0 │ │ │ │ - mov r0, r8 │ │ │ │ - mov r1, r4 │ │ │ │ - blx r9 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r4, r0 │ │ │ │ + mov r0, r7 │ │ │ │ + mov r1, #0 │ │ │ │ + bl d11c │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -209893,149 +199317,672 @@ │ │ │ │ str r6, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add fp, r2, #100 @ 0x64 │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + rsbseq pc, r6, #0, 6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ db214 <__cxa_atexit@plt+0xcd060> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc d0d34 <__cxa_atexit@plt+0xc2b80> │ │ │ │ + cmp r7, #0 │ │ │ │ + beq d0d20 <__cxa_atexit@plt+0xc2b6c> │ │ │ │ + ldr r2, [pc, #100] @ d0d48 <__cxa_atexit@plt+0xc2b94> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr lr, [pc, #92] @ d0d4c <__cxa_atexit@plt+0xc2b98> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r8, [pc, #88] @ d0d50 <__cxa_atexit@plt+0xc2b9c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ + sub r1, r3, #15 │ │ │ │ + str r8, [r6, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - addseq pc, r1, #60, 8 @ 0x3c000000 │ │ │ │ - rsbseq r7, r6, #32 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + ldr r7, [pc, #28] @ d0d44 <__cxa_atexit@plt+0xc2b90> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, #0 │ │ │ │ + b 15abd8 <__cxa_atexit@plt+0x14ca24> │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + addseq r9, r2, #16, 18 @ 0x40000 │ │ │ │ + addseq r9, r2, #28, 26 @ 0x700 │ │ │ │ + addseq r9, r2, #68, 24 @ 0x4400 │ │ │ │ + rsbseq pc, r6, #76, 4 @ 0xc0000004 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r6 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d0da4 <__cxa_atexit@plt+0xc2bf0> │ │ │ │ + ldr r3, [pc, #68] @ d0dc4 <__cxa_atexit@plt+0xc2c10> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #64] @ d0dc8 <__cxa_atexit@plt+0xc2c14> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + str r7, [sl, #8] │ │ │ │ + ldr r3, [pc, #52] @ d0dcc <__cxa_atexit@plt+0xc2c18> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r2, #2 │ │ │ │ + b 3c210c <__cxa_atexit@plt+0x3b3f58> │ │ │ │ + ldr r3, [pc, #36] @ d0dd0 <__cxa_atexit@plt+0xc2c1c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff720 │ │ │ │ + rsbseq pc, r6, #180 @ 0xb4 │ │ │ │ + addseq r9, r2, #156, 22 @ 0x27000 │ │ │ │ + rsbseq pc, r6, #252, 2 @ 0x3f │ │ │ │ + rsbseq pc, r6, #224, 2 @ 0x38 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d0e54 <__cxa_atexit@plt+0xc2ca0> │ │ │ │ + ldr r2, [pc, #120] @ d0e70 <__cxa_atexit@plt+0xc2cbc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq d0e48 <__cxa_atexit@plt+0xc2c94> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc d0e5c <__cxa_atexit@plt+0xc2ca8> │ │ │ │ + ldr r1, [pc, #84] @ d0e74 <__cxa_atexit@plt+0xc2cc0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r1, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + sub r8, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3c2164 <__cxa_atexit@plt+0x3b3fb0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + @ instruction: 0xfffffcd4 │ │ │ │ + rsbseq pc, r6, #64, 2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d0ec8 <__cxa_atexit@plt+0xc2d14> │ │ │ │ + ldr r1, [pc, #52] @ d0ed4 <__cxa_atexit@plt+0xc2d20> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + add r5, r5, #4 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3c2164 <__cxa_atexit@plt+0x3b3fb0> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + @ instruction: 0xfffffc54 │ │ │ │ + rsbseq pc, r6, #220 @ 0xdc │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi db270 <__cxa_atexit@plt+0xcd0bc> │ │ │ │ + bhi d0f2c <__cxa_atexit@plt+0xc2d78> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ + add r6, r2, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc db278 <__cxa_atexit@plt+0xcd0c4> │ │ │ │ - ldr r1, [pc, #68] @ db294 <__cxa_atexit@plt+0xcd0e0> │ │ │ │ + bcc d0f34 <__cxa_atexit@plt+0xc2d80> │ │ │ │ + ldr r1, [pc, #64] @ d0f50 <__cxa_atexit@plt+0xc2d9c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #64] @ db298 <__cxa_atexit@plt+0xcd0e4> │ │ │ │ + ldr r0, [pc, #60] @ d0f54 <__cxa_atexit@plt+0xc2da0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r1, sl} │ │ │ │ - str r9, [r2, #12] │ │ │ │ - sub r2, r6, #7 │ │ │ │ + stmib r2, {r1, r9} │ │ │ │ + sub r2, r6, #3 │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 1ec4d34 <__cxa_atexit@plt+0x1eb6b80> │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ mov r6, r2 │ │ │ │ - b db280 <__cxa_atexit@plt+0xcd0cc> │ │ │ │ - mov r7, #12 │ │ │ │ + b d0f3c <__cxa_atexit@plt+0xc2d88> │ │ │ │ + mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ db290 <__cxa_atexit@plt+0xcd0dc> │ │ │ │ + ldr r7, [pc, #8] @ d0f4c <__cxa_atexit@plt+0xc2d98> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rsbseq r8, r6, #132, 30 @ 0x210 │ │ │ │ - @ instruction: 0xfffffd3c │ │ │ │ - addseq pc, r1, #188, 6 @ 0xf0000002 │ │ │ │ - rsbseq r6, r6, #208, 30 @ 0x340 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + rsbseq pc, r6, #156 @ 0x9c │ │ │ │ + @ instruction: 0xfffffed0 │ │ │ │ + addseq r9, r2, #28, 14 @ 0x700000 │ │ │ │ + rsbseq lr, r6, #240, 30 @ 0x3c0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - ldrhi r0, [r4, #-8] │ │ │ │ - ldrls r2, [pc, #36] @ db2e4 <__cxa_atexit@plt+0xcd130> │ │ │ │ + bhi d0fcc <__cxa_atexit@plt+0xc2e18> │ │ │ │ + ldr r2, [pc, #88] @ d0fd4 <__cxa_atexit@plt+0xc2e20> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq d0fbc <__cxa_atexit@plt+0xc2e08> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + ldr sl, [r5, #-4]! │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [pc, #56] @ d0fd8 <__cxa_atexit@plt+0xc2e24> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r3, r7, #1 │ │ │ │ + ldr r7, [pc, #48] @ d0fdc <__cxa_atexit@plt+0xc2e28> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r9, r7, #1 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 117e5c <__cxa_atexit@plt+0x109ca8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + addseq r9, r2, #120, 20 @ 0x78000 │ │ │ │ + addseq r9, r2, #108, 12 @ 0x6c00000 │ │ │ │ + rsbseq lr, r6, #108, 30 @ 0x1b0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr sl, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #20] @ d1014 <__cxa_atexit@plt+0xc2e60> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #12] @ d1018 <__cxa_atexit@plt+0xc2e64> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + b 117e5c <__cxa_atexit@plt+0x109ca8> │ │ │ │ + addseq r9, r2, #24, 20 @ 0x18000 │ │ │ │ + addseq r9, r2, #12, 12 @ 0xc00000 │ │ │ │ + rsbseq lr, r6, #176, 30 @ 0x2c0 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + b d09d0 <__cxa_atexit@plt+0xc281c> │ │ │ │ + rsbseq lr, r6, #8, 30 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + ldr r3, [pc, #16] @ d105c <__cxa_atexit@plt+0xc2ea8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + add r9, r3, #2 │ │ │ │ + b 1fe83a4 <__cxa_atexit@plt+0x1fda1f0> │ │ │ │ + rsbseq lr, r6, #248, 28 @ 0xf80 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi d10dc <__cxa_atexit@plt+0xc2f28> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc d10e4 <__cxa_atexit@plt+0xc2f30> │ │ │ │ + ldr ip, [pc, #108] @ d1100 <__cxa_atexit@plt+0xc2f4c> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r1, [pc, #104] @ d1104 <__cxa_atexit@plt+0xc2f50> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #100] @ d1108 <__cxa_atexit@plt+0xc2f54> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + sub r0, r6, #23 │ │ │ │ + sub lr, r6, #15 │ │ │ │ + stmib r3, {r1, r9, ip} │ │ │ │ + str sl, [r3, #16] │ │ │ │ + ldr r1, [pc, #76] @ d110c <__cxa_atexit@plt+0xc2f58> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + sub r3, r6, #7 │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + mov r5, r2 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r3 │ │ │ │ + b d10ec <__cxa_atexit@plt+0xc2f38> │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ d10fc <__cxa_atexit@plt+0xc2f48> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + rsbseq lr, r6, #244, 28 @ 0xf40 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + @ instruction: 0xfffffec8 │ │ │ │ + addseq r9, r2, #144, 10 @ 0x24000000 │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d1168 <__cxa_atexit@plt+0xc2fb4> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq d1160 <__cxa_atexit@plt+0xc2fac> │ │ │ │ + ldr r3, [pc, #48] @ d1170 <__cxa_atexit@plt+0xc2fbc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #44] @ d1174 <__cxa_atexit@plt+0xc2fc0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #36] @ d1178 <__cxa_atexit@plt+0xc2fc4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + b 1616b18 <__cxa_atexit@plt+0x1608964> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + subseq fp, sp, #127926272 @ 0x7a00000 │ │ │ │ + addseq r9, r2, #152, 8 @ 0x98000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d11cc <__cxa_atexit@plt+0xc3018> │ │ │ │ + ldr lr, [pc, #60] @ d11e4 <__cxa_atexit@plt+0xc3030> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmda r5, {r1, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ d11e8 <__cxa_atexit@plt+0xc3034> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq r9, r2, #132, 14 @ 0x2100000 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d1230 <__cxa_atexit@plt+0xc307c> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #40] @ d1248 <__cxa_atexit@plt+0xc3094> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ d124c <__cxa_atexit@plt+0xc3098> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq r9, r2, #12, 14 @ 0x300000 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d12a8 <__cxa_atexit@plt+0xc30f4> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq d12a0 <__cxa_atexit@plt+0xc30ec> │ │ │ │ + ldr r3, [pc, #48] @ d12b0 <__cxa_atexit@plt+0xc30fc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #44] @ d12b4 <__cxa_atexit@plt+0xc3100> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #36] @ d12b8 <__cxa_atexit@plt+0xc3104> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + b 1616b18 <__cxa_atexit@plt+0x1608964> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + subseq fp, sp, #180355072 @ 0xac00000 │ │ │ │ + addseq r9, r2, #88, 6 @ 0x60000001 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d130c <__cxa_atexit@plt+0xc3158> │ │ │ │ + ldr lr, [pc, #60] @ d1324 <__cxa_atexit@plt+0xc3170> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmda r5, {r1, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ d1328 <__cxa_atexit@plt+0xc3174> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq r9, r2, #68, 12 @ 0x4400000 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d1370 <__cxa_atexit@plt+0xc31bc> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #40] @ d1388 <__cxa_atexit@plt+0xc31d4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ d138c <__cxa_atexit@plt+0xc31d8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq r9, r2, #204, 10 @ 0x33000000 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + rsbseq lr, r6, #152, 24 @ 0x9800 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + ldrhi r0, [r4, #-12] │ │ │ │ + ldrls r2, [pc, #44] @ d13dc <__cxa_atexit@plt+0xc3228> │ │ │ │ addls r2, pc, r2 │ │ │ │ - ldrls r1, [r7, #3] │ │ │ │ - ldrls r7, [pc, #28] @ db2e8 <__cxa_atexit@plt+0xcd134> │ │ │ │ - addls r7, pc, r7 │ │ │ │ - strls r2, [r5, #-8] │ │ │ │ - strls r1, [r5, #-4] │ │ │ │ - ldrls r0, [pc, #16] @ db2ec <__cxa_atexit@plt+0xcd138> │ │ │ │ + ldrls r3, [pc, #40] @ d13e0 <__cxa_atexit@plt+0xc322c> │ │ │ │ + addls r3, pc, r3 │ │ │ │ + ldrls r1, [r7, #8] │ │ │ │ + strls r2, [r5, #-16]! │ │ │ │ + ldrls r2, [pc, #28] @ d13e4 <__cxa_atexit@plt+0xc3230> │ │ │ │ + ldrls r2, [pc, r2] │ │ │ │ + stmibls r5, {r1, r2, r7} │ │ │ │ + ldrls r0, [pc, #20] @ d13e8 <__cxa_atexit@plt+0xc3234> │ │ │ │ ldrls r0, [pc, r0] │ │ │ │ - movls r5, r3 │ │ │ │ + movls r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - rsbseq r6, r6, #172, 30 @ 0x2b0 │ │ │ │ - rsbseq r6, r6, #156, 30 @ 0x270 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + rsbseq lr, r6, #68, 24 @ 0x4400 │ │ │ │ + addseq r9, r2, #12, 4 @ 0xc0000000 │ │ │ │ + rsbseq lr, r6, #40, 24 @ 0x2800 │ │ │ │ + rsbseq lr, r6, #24, 24 @ 0x1800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #32] @ d1420 <__cxa_atexit@plt+0xc326c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #28] @ d1424 <__cxa_atexit@plt+0xc3270> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r0, [pc, #16] @ d1428 <__cxa_atexit@plt+0xc3274> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsbseq lr, r6, #4, 24 @ 0x400 │ │ │ │ + rsbseq lr, r6, #244, 22 @ 0x3d000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #224] @ db3e0 <__cxa_atexit@plt+0xcd22c> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #100] @ d14a4 <__cxa_atexit@plt+0xc32f0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq d148c <__cxa_atexit@plt+0xc32d8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc d1494 <__cxa_atexit@plt+0xc32e0> │ │ │ │ + ldr lr, [pc, #60] @ d14a8 <__cxa_atexit@plt+0xc32f4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r1, r3, r7} │ │ │ │ + sub r7, r2, #11 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + addseq r9, r2, #196, 8 @ 0xc4000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d14ec <__cxa_atexit@plt+0xc3338> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr lr, [pc, #36] @ d14f8 <__cxa_atexit@plt+0xc3344> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldmdb r5, {r1, r2} │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r9, r2, #92, 8 @ 0x5c000000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d1548 <__cxa_atexit@plt+0xc3394> │ │ │ │ + ldr r3, [pc, #60] @ d1560 <__cxa_atexit@plt+0xc33ac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #56] @ d1564 <__cxa_atexit@plt+0xc33b0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + str r8, [sl, #8] │ │ │ │ + ldr r3, [pc, #44] @ d1568 <__cxa_atexit@plt+0xc33b4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r2, #2 │ │ │ │ + b 3c210c <__cxa_atexit@plt+0x3b3f58> │ │ │ │ + ldr r7, [pc, #28] @ d156c <__cxa_atexit@plt+0xc33b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe74 │ │ │ │ + rsbseq lr, r6, #16, 18 @ 0x40000 │ │ │ │ + addseq r9, r2, #248, 6 @ 0xe0000003 │ │ │ │ + rsbseq lr, r6, #240, 20 @ 0xf0000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi d15b8 <__cxa_atexit@plt+0xc3404> │ │ │ │ + ldr r2, [pc, #48] @ d15c4 <__cxa_atexit@plt+0xc3410> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq d15ac <__cxa_atexit@plt+0xc33f8> │ │ │ │ + mov r7, r8 │ │ │ │ + b d15d0 <__cxa_atexit@plt+0xc341c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r2, [pc, #240] @ d16cc <__cxa_atexit@plt+0xc3518> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ str r2, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ + str r4, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq db3d8 <__cxa_atexit@plt+0xcd224> │ │ │ │ - ldr r2, [r4, #812] @ 0x32c │ │ │ │ - ldr r1, [r4, #820] @ 0x334 │ │ │ │ - ldr r5, [pc, #184] @ db3e4 <__cxa_atexit@plt+0xcd230> │ │ │ │ + beq d16c0 <__cxa_atexit@plt+0xc350c> │ │ │ │ + ldr r2, [r0, #812] @ 0x32c │ │ │ │ + ldr r1, [r0, #820] @ 0x334 │ │ │ │ + ldr r5, [pc, #200] @ d16d0 <__cxa_atexit@plt+0xc351c> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ - ldr r0, [r2, #12] │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - str r3, [r0, #12] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5, #12] │ │ │ │ add r6, r6, #4 │ │ │ │ str r6, [r1, #4] │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldrd r0, [r2, #72] @ 0x48 │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r0, r0, r6 │ │ │ │ - sbc r1, r1, #0 │ │ │ │ - strd r0, [r2, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r0, r4 │ │ │ │ + ldr r5, [r1] │ │ │ │ + ldrd r8, [r2, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r6, r8, r6 │ │ │ │ + sbc r1, r9, #0 │ │ │ │ + str r6, [r2, #72] @ 0x48 │ │ │ │ + str r1, [r2, #76] @ 0x4c │ │ │ │ + mov r8, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - blx r8 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ + mov r1, r7 │ │ │ │ + bl d0e0 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r6, [r0, #812] @ 0x32c │ │ │ │ + ldr r4, [r0, #820] @ 0x334 │ │ │ │ + ldr r3, [r6, #12] │ │ │ │ + ldr r5, [r3, #12] │ │ │ │ + str r8, [r0, #828] @ 0x33c │ │ │ │ + ldr r2, [r4] │ │ │ │ + ldr r1, [r4, #4] │ │ │ │ + ldr r4, [r4, #28] │ │ │ │ + add r4, r2, r4, lsl #12 │ │ │ │ + sub r4, r4, #1 │ │ │ │ + str r4, [r0, #804] @ 0x324 │ │ │ │ + ldr r4, [r6, #72] @ 0x48 │ │ │ │ + ldr r9, [r6, #76] @ 0x4c │ │ │ │ + sub r2, r1, r2 │ │ │ │ + adds r2, r4, r2 │ │ │ │ + adc r9, r9, #0 │ │ │ │ + str r2, [r6, #72] @ 0x48 │ │ │ │ + str r9, [r6, #76] @ 0x4c │ │ │ │ + add fp, r3, #100 @ 0x64 │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - muleq r0, r8, r1 │ │ │ │ + ldr r1, [r7] │ │ │ │ + mov r4, r0 │ │ │ │ + bx r1 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + @ instruction: 0x000001b0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ - ldr r4, [pc, #192] @ db4bc <__cxa_atexit@plt+0xcd308> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [r0, #812] @ 0x32c │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - str r4, [r5] │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ - ldr r4, [r7, #3] │ │ │ │ + ldr r3, [pc, #200] @ d17b0 <__cxa_atexit@plt+0xc35fc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r4, #812] @ 0x32c │ │ │ │ + ldr r4, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [r2, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r5, [r3, #12] │ │ │ │ ldr r5, [r0, #820] @ 0x334 │ │ │ │ add r6, r6, #4 │ │ │ │ str r6, [r5, #4] │ │ │ │ ldr r5, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -210043,20 +199990,22 @@ │ │ │ │ ldr r1, [r5, #76] @ 0x4c │ │ │ │ sub r6, r6, r3 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r1, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - blx r8 │ │ │ │ + mov r1, r7 │ │ │ │ + bl d0e0 │ │ │ │ + mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -210071,112 +200020,242 @@ │ │ │ │ str r6, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add fp, r2, #100 @ 0x64 │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ db4dc <__cxa_atexit@plt+0xcd328> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d17e8 <__cxa_atexit@plt+0xc3634> │ │ │ │ + ldr r2, [pc, #28] @ d17f4 <__cxa_atexit@plt+0xc3640> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - addseq pc, r1, #116, 2 │ │ │ │ - rsbseq r6, r6, #140, 26 @ 0x2300 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r9, r2, #100, 2 │ │ │ │ + rsbseq lr, r6, #24, 14 @ 0x600000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d1834 <__cxa_atexit@plt+0xc3680> │ │ │ │ + ldr r2, [pc, #32] @ d183c <__cxa_atexit@plt+0xc3688> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + stmdb r5, {r2, r7, r8} │ │ │ │ + ldr r7, [pc, #20] @ d1840 <__cxa_atexit@plt+0xc368c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c1f4c <__cxa_atexit@plt+0x3b3d98> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + addseq r8, r2, #192, 28 @ 0xc00 │ │ │ │ + rsbseq lr, r6, #196, 12 @ 0xc400000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #104] @ d18c0 <__cxa_atexit@plt+0xc370c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq d18a8 <__cxa_atexit@plt+0xc36f4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc d18b0 <__cxa_atexit@plt+0xc36fc> │ │ │ │ + ldr lr, [pc, #72] @ d18c4 <__cxa_atexit@plt+0xc3710> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #68] @ d18c8 <__cxa_atexit@plt+0xc3714> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + sub r2, r3, #2 │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r1, [r5] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + mov r6, r3 │ │ │ │ + b 3c1f54 <__cxa_atexit@plt+0x3b3da0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + @ instruction: 0xfffffcfc │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + rsbseq lr, r6, #60, 12 @ 0x3c00000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d191c <__cxa_atexit@plt+0xc3768> │ │ │ │ + ldr lr, [pc, #52] @ d1928 <__cxa_atexit@plt+0xc3774> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #48] @ d192c <__cxa_atexit@plt+0xc3778> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + sub r2, r6, #2 │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r1, [r5] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + b 3c1f54 <__cxa_atexit@plt+0x3b3da0> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + @ instruction: 0xfffffc84 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + rsbseq lr, r6, #216, 10 @ 0x36000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c1f5c <__cxa_atexit@plt+0x3b3da8> │ │ │ │ + rsbseq lr, r6, #36, 14 @ 0x900000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi db534 <__cxa_atexit@plt+0xcd380> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc db53c <__cxa_atexit@plt+0xcd388> │ │ │ │ - ldr r1, [pc, #64] @ db558 <__cxa_atexit@plt+0xcd3a4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ db55c <__cxa_atexit@plt+0xcd3a8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r1, r9} │ │ │ │ - sub r2, r6, #3 │ │ │ │ - stmdb r5, {r0, r2} │ │ │ │ + bhi d1984 <__cxa_atexit@plt+0xc37d0> │ │ │ │ + ldr r7, [pc, #36] @ d1994 <__cxa_atexit@plt+0xc37e0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r8} │ │ │ │ + ldr r7, [pc, #28] @ d1998 <__cxa_atexit@plt+0xc37e4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 1ec4d34 <__cxa_atexit@plt+0x1eb6b80> │ │ │ │ - mov r6, r2 │ │ │ │ - b db544 <__cxa_atexit@plt+0xcd390> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ db554 <__cxa_atexit@plt+0xcd3a0> │ │ │ │ + b 3c1f4c <__cxa_atexit@plt+0x3b3d98> │ │ │ │ + ldr r7, [pc, #16] @ d199c <__cxa_atexit@plt+0xc37e8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rsbseq r8, r6, #200, 24 @ 0xc800 │ │ │ │ - @ instruction: 0xfffffd90 │ │ │ │ - addseq pc, r1, #244 @ 0xf4 │ │ │ │ - rsbseq r6, r6, #64, 26 @ 0x1000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + addseq r8, r2, #112, 26 @ 0x1c00 │ │ │ │ + rsbseq lr, r6, #0, 14 │ │ │ │ + rsbseq lr, r6, #212, 12 @ 0xd400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - ldrhi r0, [r4, #-8] │ │ │ │ - ldrls r2, [pc, #36] @ db5a8 <__cxa_atexit@plt+0xcd3f4> │ │ │ │ - addls r2, pc, r2 │ │ │ │ - ldrls r1, [r7, #3] │ │ │ │ - ldrls r7, [pc, #28] @ db5ac <__cxa_atexit@plt+0xcd3f8> │ │ │ │ - addls r7, pc, r7 │ │ │ │ - strls r2, [r5, #-8] │ │ │ │ - strls r1, [r5, #-4] │ │ │ │ - ldrls r0, [pc, #16] @ db5b0 <__cxa_atexit@plt+0xcd3fc> │ │ │ │ - ldrls r0, [pc, r0] │ │ │ │ - movls r5, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #100] @ d1a18 <__cxa_atexit@plt+0xc3864> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq d1a00 <__cxa_atexit@plt+0xc384c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc d1a08 <__cxa_atexit@plt+0xc3854> │ │ │ │ + ldr lr, [pc, #68] @ d1a1c <__cxa_atexit@plt+0xc3868> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #64] @ d1a20 <__cxa_atexit@plt+0xc386c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + sub r2, r3, #2 │ │ │ │ + stm r5, {r1, r2} │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + mov r6, r3 │ │ │ │ + b 3c1f54 <__cxa_atexit@plt+0x3b3da0> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - rsbseq r6, r6, #28, 26 @ 0x700 │ │ │ │ - rsbseq r6, r6, #12, 26 @ 0x300 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + @ instruction: 0xfffffe2c │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + rsbseq lr, r6, #80, 12 @ 0x5000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #224] @ db6a4 <__cxa_atexit@plt+0xcd4f0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d1a70 <__cxa_atexit@plt+0xc38bc> │ │ │ │ + ldr lr, [pc, #48] @ d1a7c <__cxa_atexit@plt+0xc38c8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #44] @ d1a80 <__cxa_atexit@plt+0xc38cc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + sub r2, r6, #2 │ │ │ │ + stm r5, {r1, r2} │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + b 3c1f54 <__cxa_atexit@plt+0x3b3da0> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + @ instruction: 0xfffffdb8 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + rsbseq lr, r6, #220, 10 @ 0x37000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ d1ab0 <__cxa_atexit@plt+0xc38fc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr sl, [r5, #4]! │ │ │ │ + ldr r9, [pc, #16] @ d1ab4 <__cxa_atexit@plt+0xc3900> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c1f5c <__cxa_atexit@plt+0x3b3da8> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + rsbseq lr, r6, #120, 10 @ 0x1e000000 │ │ │ │ + rsbseq lr, r6, #152, 10 @ 0x26000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #212] @ d1ba0 <__cxa_atexit@plt+0xc39ec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq db69c <__cxa_atexit@plt+0xcd4e8> │ │ │ │ - ldr r2, [r4, #812] @ 0x32c │ │ │ │ - ldr r1, [r4, #820] @ 0x334 │ │ │ │ - ldr r5, [pc, #184] @ db6a8 <__cxa_atexit@plt+0xcd4f4> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r0, [r2, #12] │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - str r3, [r0, #12] │ │ │ │ + beq d1b98 <__cxa_atexit@plt+0xc39e4> │ │ │ │ + ldr r3, [r4, #812] @ 0x32c │ │ │ │ + ldr r2, [r4, #820] @ 0x334 │ │ │ │ + ldr r1, [pc, #188] @ d1ba4 <__cxa_atexit@plt+0xc39f0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r1, [r5] │ │ │ │ + str r5, [r0, #12] │ │ │ │ add r6, r6, #4 │ │ │ │ - str r6, [r1, #4] │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldrd r0, [r2, #72] @ 0x48 │ │ │ │ - sub r6, r6, r3 │ │ │ │ + str r6, [r2, #4] │ │ │ │ + ldr r5, [r2] │ │ │ │ + ldrd r0, [r3, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ subs r0, r0, r6 │ │ │ │ sbc r1, r1, #0 │ │ │ │ - strd r0, [r2, #72] @ 0x48 │ │ │ │ + strd r0, [r3, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - blx r8 │ │ │ │ + mov r0, r7 │ │ │ │ + bl d128 │ │ │ │ + mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -210193,47 +200272,47 @@ │ │ │ │ add fp, r2, #100 @ 0x64 │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - muleq r0, r8, r1 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + andeq r0, r0, r0, lsr #3 │ │ │ │ + rsbseq lr, r6, #168, 8 @ 0xa8000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ - ldr r4, [pc, #192] @ db780 <__cxa_atexit@plt+0xcd5cc> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [r0, #812] @ 0x32c │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - str r4, [r5] │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ + ldr r4, [r4, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #184] @ d1c7c <__cxa_atexit@plt+0xc3ac8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [r4, #12] │ │ │ │ ldr r4, [r7, #3] │ │ │ │ str r5, [r3, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ + ldr r7, [r0, #820] @ 0x334 │ │ │ │ add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r2, [r5, #72] @ 0x48 │ │ │ │ - ldr r1, [r5, #76] @ 0x4c │ │ │ │ - sub r6, r6, r3 │ │ │ │ + str r6, [r7, #4] │ │ │ │ + ldr r7, [r0, #812] @ 0x32c │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldrd r2, [r7, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ subs r2, r2, r6 │ │ │ │ - sbc r3, r1, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ + sbc r3, r3, #0 │ │ │ │ + strd r2, [r7, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - blx r8 │ │ │ │ + bl d128 │ │ │ │ + mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -210248,988 +200327,406 @@ │ │ │ │ str r6, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add fp, r2, #100 @ 0x64 │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + rsbseq lr, r6, #208, 6 @ 0x40000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ db7a0 <__cxa_atexit@plt+0xcd5ec> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + cmp r7, #0 │ │ │ │ + beq d1c9c <__cxa_atexit@plt+0xc3ae8> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - addseq lr, r1, #176, 28 @ 0xb00 │ │ │ │ - rsbseq r6, r6, #252, 20 @ 0xfc000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + ldr r7, [pc, #12] @ d1cb0 <__cxa_atexit@plt+0xc3afc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, #0 │ │ │ │ + b 15abd8 <__cxa_atexit@plt+0x14ca24> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + rsbseq lr, r6, #132, 6 @ 0x10000002 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r6 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d1d04 <__cxa_atexit@plt+0xc3b50> │ │ │ │ + ldr r3, [pc, #68] @ d1d24 <__cxa_atexit@plt+0xc3b70> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #64] @ d1d28 <__cxa_atexit@plt+0xc3b74> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + str r7, [sl, #8] │ │ │ │ + ldr r3, [pc, #52] @ d1d2c <__cxa_atexit@plt+0xc3b78> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r2, #2 │ │ │ │ + b 3c210c <__cxa_atexit@plt+0x3b3f58> │ │ │ │ + ldr r3, [pc, #36] @ d1d30 <__cxa_atexit@plt+0xc3b7c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff6b8 │ │ │ │ + rsbseq lr, r6, #84, 2 │ │ │ │ + addseq r8, r2, #60, 24 @ 0x3c00 │ │ │ │ + rsbseq lr, r6, #52, 6 @ 0xd0000000 │ │ │ │ + rsbseq lr, r6, #76, 6 @ 0x30000001 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi d1d88 <__cxa_atexit@plt+0xc3bd4> │ │ │ │ + ldr r7, [pc, #84] @ d1dac <__cxa_atexit@plt+0xc3bf8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi db7f8 <__cxa_atexit@plt+0xcd644> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc db800 <__cxa_atexit@plt+0xcd64c> │ │ │ │ - ldr r1, [pc, #64] @ db81c <__cxa_atexit@plt+0xcd668> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ db820 <__cxa_atexit@plt+0xcd66c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r1, r9} │ │ │ │ - sub r2, r6, #3 │ │ │ │ - stmdb r5, {r0, r2} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1ec4d34 <__cxa_atexit@plt+0x1eb6b80> │ │ │ │ - mov r6, r2 │ │ │ │ - b db808 <__cxa_atexit@plt+0xcd654> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ db818 <__cxa_atexit@plt+0xcd664> │ │ │ │ + bhi d1d98 <__cxa_atexit@plt+0xc3be4> │ │ │ │ + ldr r7, [pc, #72] @ d1db8 <__cxa_atexit@plt+0xc3c04> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - rsbseq r8, r6, #12, 20 @ 0xc000 │ │ │ │ - @ instruction: 0xfffffd90 │ │ │ │ - addseq lr, r1, #48, 28 @ 0x300 │ │ │ │ - rsbseq r6, r6, #176, 20 @ 0xb0000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - ldrhi r0, [r4, #-8] │ │ │ │ - ldrls r2, [pc, #40] @ db870 <__cxa_atexit@plt+0xcd6bc> │ │ │ │ - addls r2, pc, r2 │ │ │ │ - ldrls r1, [r7, #3] │ │ │ │ - ldrls r0, [r7, #7] │ │ │ │ - ldrls r7, [pc, #28] @ db874 <__cxa_atexit@plt+0xcd6c0> │ │ │ │ - addls r7, pc, r7 │ │ │ │ - strls r2, [r5, #-12] │ │ │ │ - stmdbls r5, {r0, r1} │ │ │ │ - ldrls r0, [pc, #16] @ db878 <__cxa_atexit@plt+0xcd6c4> │ │ │ │ - ldrls r0, [pc, r0] │ │ │ │ - movls r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - rsbseq r6, r6, #136, 20 @ 0x88000 │ │ │ │ - rsbseq r6, r6, #120, 20 @ 0x78000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ db8b0 <__cxa_atexit@plt+0xcd6fc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq db8a8 <__cxa_atexit@plt+0xcd6f4> │ │ │ │ - b db8bc <__cxa_atexit@plt+0xcd708> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r2, [pc, #236] @ db9b4 <__cxa_atexit@plt+0xcd800> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #8]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq db9a8 <__cxa_atexit@plt+0xcd7f4> │ │ │ │ - ldr r2, [r0, #812] @ 0x32c │ │ │ │ - ldr r1, [r0, #820] @ 0x334 │ │ │ │ - ldr r4, [pc, #196] @ db9b8 <__cxa_atexit@plt+0xcd804> │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r5, #8] │ │ │ │ - ldr r4, [r2, #12] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - str r3, [r4, #12] │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r1, #4] │ │ │ │ - ldr r4, [r1] │ │ │ │ - ldrd sl, [r2, #72] @ 0x48 │ │ │ │ - sub r6, r6, r4 │ │ │ │ - subs r4, sl, r6 │ │ │ │ - sbc r1, fp, #0 │ │ │ │ - str r4, [r2, #72] @ 0x48 │ │ │ │ - str r1, [r2, #76] @ 0x4c │ │ │ │ - mov r4, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r6, r0 │ │ │ │ - mov r0, r8 │ │ │ │ - mov r1, r5 │ │ │ │ - blx r9 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r6, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r6, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r4, [r0, #828] @ 0x33c │ │ │ │ - ldr r4, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r4, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r6, #72] @ 0x48 │ │ │ │ - sub r4, r1, r4 │ │ │ │ - adds r4, r8, r4 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r4, [r6, #72] @ 0x48 │ │ │ │ - str r3, [r6, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r4, r0 │ │ │ │ - bx r1 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, ip, lsr #3 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r4, [pc, #200] @ dba98 <__cxa_atexit@plt+0xcd8e4> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [r0, #812] @ 0x32c │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - str r4, [r5] │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ - ldr r4, [r7, #3] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str r5, [r3, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r2, [r5, #72] @ 0x48 │ │ │ │ - ldr r1, [r5, #76] @ 0x4c │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r1, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r5, r0 │ │ │ │ - mov r0, r8 │ │ │ │ - mov r1, r4 │ │ │ │ - blx r9 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ dbab8 <__cxa_atexit@plt+0xcd904> │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + ldr r7, [pc, #60] @ d1dbc <__cxa_atexit@plt+0xc3c08> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - addseq lr, r1, #152, 22 @ 0x26000 │ │ │ │ - rsbseq r6, r6, #24, 16 @ 0x180000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi dbb14 <__cxa_atexit@plt+0xcd960> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc dbb1c <__cxa_atexit@plt+0xcd968> │ │ │ │ - ldr r1, [pc, #68] @ dbb38 <__cxa_atexit@plt+0xcd984> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #64] @ dbb3c <__cxa_atexit@plt+0xcd988> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r1, sl} │ │ │ │ - str r9, [r2, #12] │ │ │ │ - sub r2, r6, #7 │ │ │ │ - stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 1ec4d34 <__cxa_atexit@plt+0x1eb6b80> │ │ │ │ - mov r6, r2 │ │ │ │ - b dbb24 <__cxa_atexit@plt+0xcd970> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ dbb34 <__cxa_atexit@plt+0xcd980> │ │ │ │ + b 3c1f4c <__cxa_atexit@plt+0x3b3d98> │ │ │ │ + ldr r7, [pc, #36] @ d1db4 <__cxa_atexit@plt+0xc3c00> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rsbseq r8, r6, #248, 12 @ 0xf800000 │ │ │ │ - @ instruction: 0xfffffd3c │ │ │ │ - addseq lr, r1, #24, 22 @ 0x6000 │ │ │ │ - rsbseq r6, r6, #200, 14 @ 0x3200000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - ldrhi r0, [r4, #-8] │ │ │ │ - ldrls r2, [pc, #36] @ dbb88 <__cxa_atexit@plt+0xcd9d4> │ │ │ │ - addls r2, pc, r2 │ │ │ │ - ldrls r1, [r7, #3] │ │ │ │ - ldrls r7, [pc, #28] @ dbb8c <__cxa_atexit@plt+0xcd9d8> │ │ │ │ - addls r7, pc, r7 │ │ │ │ - strls r2, [r5, #-8] │ │ │ │ - strls r1, [r5, #-4] │ │ │ │ - ldrls r0, [pc, #16] @ dbb90 <__cxa_atexit@plt+0xcd9dc> │ │ │ │ - ldrls r0, [pc, r0] │ │ │ │ - movls r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - rsbseq r6, r6, #164, 14 @ 0x2900000 │ │ │ │ - rsbseq r6, r6, #148, 14 @ 0x2500000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #228] @ dbc88 <__cxa_atexit@plt+0xcdad4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq dbc80 <__cxa_atexit@plt+0xcdacc> │ │ │ │ - ldr r2, [r4, #812] @ 0x32c │ │ │ │ - ldr r1, [r4, #820] @ 0x334 │ │ │ │ - ldr r5, [pc, #188] @ dbc8c <__cxa_atexit@plt+0xcdad8> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r0, [r2, #12] │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - str r3, [r0, #12] │ │ │ │ - add r7, r6, #4 │ │ │ │ - str r7, [r1, #4] │ │ │ │ - ldr r6, [r1] │ │ │ │ - ldrd r0, [r2, #72] @ 0x48 │ │ │ │ - sub r7, r7, r6 │ │ │ │ - subs r0, r0, r7 │ │ │ │ - sbc r1, r1, #0 │ │ │ │ - strd r0, [r2, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - blx r8 │ │ │ │ - mov r7, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - muleq r0, ip, r1 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r4, [pc, #192] @ dbd64 <__cxa_atexit@plt+0xcdbb0> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [r0, #812] @ 0x32c │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - str r4, [r5] │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ - ldr r4, [r7, #3] │ │ │ │ - str r5, [r3, #12] │ │ │ │ - ldr r7, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r7, #4] │ │ │ │ - ldr r7, [r0, #812] @ 0x32c │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - ldr r5, [r5] │ │ │ │ - ldrd r2, [r7, #72] @ 0x48 │ │ │ │ - sub r6, r6, r5 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r3, #0 │ │ │ │ - strd r2, [r7, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r5, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - blx r8 │ │ │ │ - mov r7, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc dbd9c <__cxa_atexit@plt+0xcdbe8> │ │ │ │ - ldr r2, [pc, #28] @ dbda8 <__cxa_atexit@plt+0xcdbf4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - addseq lr, r1, #248, 16 @ 0xf80000 │ │ │ │ - rsbseq r6, r6, #92, 10 @ 0x17000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi dbe00 <__cxa_atexit@plt+0xcdc4c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc dbe08 <__cxa_atexit@plt+0xcdc54> │ │ │ │ - ldr r1, [pc, #64] @ dbe24 <__cxa_atexit@plt+0xcdc70> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ dbe28 <__cxa_atexit@plt+0xcdc74> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r1, r9} │ │ │ │ - sub r2, r6, #3 │ │ │ │ - stmdb r5, {r0, r2} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1ec4d34 <__cxa_atexit@plt+0x1eb6b80> │ │ │ │ - mov r6, r2 │ │ │ │ - b dbe10 <__cxa_atexit@plt+0xcdc5c> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ dbe20 <__cxa_atexit@plt+0xcdc6c> │ │ │ │ + ldr r7, [pc, #16] @ d1db0 <__cxa_atexit@plt+0xc3bfc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - rsbseq r8, r6, #20, 8 @ 0x14000000 │ │ │ │ - @ instruction: 0xfffffd68 │ │ │ │ - addseq lr, r1, #40, 16 @ 0x280000 │ │ │ │ - rsbseq r6, r6, #16, 10 @ 0x4000000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - ldrhi r0, [r4, #-8] │ │ │ │ - ldrls r2, [pc, #40] @ dbe78 <__cxa_atexit@plt+0xcdcc4> │ │ │ │ - addls r2, pc, r2 │ │ │ │ - ldrls r1, [r7, #3] │ │ │ │ - ldrls r0, [r7, #7] │ │ │ │ - ldrls r7, [pc, #28] @ dbe7c <__cxa_atexit@plt+0xcdcc8> │ │ │ │ - addls r7, pc, r7 │ │ │ │ - strls r2, [r5, #-12] │ │ │ │ - stmdbls r5, {r0, r1} │ │ │ │ - ldrls r0, [pc, #16] @ dbe80 <__cxa_atexit@plt+0xcdccc> │ │ │ │ - ldrls r0, [pc, r0] │ │ │ │ - movls r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - rsbseq r6, r6, #232, 8 @ 0xe8000000 │ │ │ │ - rsbseq r6, r6, #216, 8 @ 0xd8000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ dbeb8 <__cxa_atexit@plt+0xcdd04> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq dbeb0 <__cxa_atexit@plt+0xcdcfc> │ │ │ │ - b dbec4 <__cxa_atexit@plt+0xcdd10> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r2, [pc, #244] @ dbfc4 <__cxa_atexit@plt+0xcde10> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #8]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq dbfb8 <__cxa_atexit@plt+0xcde04> │ │ │ │ - ldr r2, [r0, #812] @ 0x32c │ │ │ │ - ldr r1, [r0, #820] @ 0x334 │ │ │ │ - ldr r4, [pc, #204] @ dbfc8 <__cxa_atexit@plt+0xcde14> │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r5, #8] │ │ │ │ - ldr r4, [r2, #12] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - str r3, [r4, #12] │ │ │ │ - add r7, r6, #4 │ │ │ │ - str r7, [r1, #4] │ │ │ │ - ldr r6, [r1] │ │ │ │ - ldr r4, [r2, #72] @ 0x48 │ │ │ │ - ldr r1, [r2, #76] @ 0x4c │ │ │ │ - sub r7, r7, r6 │ │ │ │ - subs r4, r4, r7 │ │ │ │ - sbc r1, r1, #0 │ │ │ │ - str r4, [r2, #72] @ 0x48 │ │ │ │ - str r1, [r2, #76] @ 0x4c │ │ │ │ - mov r4, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r6, r0 │ │ │ │ - mov r0, r8 │ │ │ │ - mov r1, r5 │ │ │ │ - blx r9 │ │ │ │ - mov r7, r0 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r6, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r6, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r4, [r0, #828] @ 0x33c │ │ │ │ - ldr r4, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r4, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r6, #72] @ 0x48 │ │ │ │ - sub r4, r1, r4 │ │ │ │ - adds r4, r8, r4 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r4, [r6, #72] @ 0x48 │ │ │ │ - str r3, [r6, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r4, r0 │ │ │ │ - bx r1 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - @ instruction: 0x000001b8 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r3, [pc, #204] @ dc0ac <__cxa_atexit@plt+0xcdef8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r4, #812] @ 0x32c │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r2, #12] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r4, [r5, #-4] │ │ │ │ - str r5, [r3, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r2, [r5, #72] @ 0x48 │ │ │ │ - ldr r1, [r5, #76] @ 0x4c │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r1, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r5, r0 │ │ │ │ - mov r0, r8 │ │ │ │ - mov r1, r7 │ │ │ │ - blx r4 │ │ │ │ - mov r7, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + rsbseq lr, r6, #236, 4 @ 0xc000000e │ │ │ │ + rsbseq lr, r6, #4, 6 @ 0x10000000 │ │ │ │ + @ instruction: 0xfffffc38 │ │ │ │ + addseq r8, r2, #108, 18 @ 0x1b0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc dc0e4 <__cxa_atexit@plt+0xcdf30> │ │ │ │ - ldr r2, [pc, #28] @ dc0f0 <__cxa_atexit@plt+0xcdf3c> │ │ │ │ + bcc d1e1c <__cxa_atexit@plt+0xc3c68> │ │ │ │ + ldr r2, [pc, #68] @ d1e28 <__cxa_atexit@plt+0xc3c74> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr lr, [pc, #60] @ d1e2c <__cxa_atexit@plt+0xc3c78> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r8, [pc, #56] @ d1e30 <__cxa_atexit@plt+0xc3c7c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ + sub r1, r6, #15 │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - addseq lr, r1, #176, 10 @ 0x2c000000 │ │ │ │ - rsbseq r6, r6, #72, 4 @ 0x80000004 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r8, r2, #16, 16 @ 0x100000 │ │ │ │ + addseq r8, r2, #28, 24 @ 0x1c00 │ │ │ │ + addseq r8, r2, #68, 22 @ 0x11000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi dc14c <__cxa_atexit@plt+0xcdf98> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc dc154 <__cxa_atexit@plt+0xcdfa0> │ │ │ │ - ldr r1, [pc, #68] @ dc170 <__cxa_atexit@plt+0xcdfbc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #64] @ dc174 <__cxa_atexit@plt+0xcdfc0> │ │ │ │ + bhi d1e74 <__cxa_atexit@plt+0xc3cc0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ d1e7c <__cxa_atexit@plt+0xc3cc8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #32] @ d1e80 <__cxa_atexit@plt+0xc3ccc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r1, sl} │ │ │ │ - str r9, [r2, #12] │ │ │ │ - sub r2, r6, #7 │ │ │ │ - stmdb r5, {r0, r2} │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 1ec4d34 <__cxa_atexit@plt+0x1eb6b80> │ │ │ │ - mov r6, r2 │ │ │ │ - b dc15c <__cxa_atexit@plt+0xcdfa8> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ dc16c <__cxa_atexit@plt+0xcdfb8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 3c2114 <__cxa_atexit@plt+0x3b3f60> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsbseq r8, r6, #208 @ 0xd0 │ │ │ │ - @ instruction: 0xfffffd0c │ │ │ │ - addseq lr, r1, #224, 8 @ 0xe0000000 │ │ │ │ + addseq r8, r2, #124, 14 @ 0x1f00000 │ │ │ │ + addseq r8, r2, #212, 14 @ 0x3500000 │ │ │ │ + rsbseq lr, r6, #200, 2 @ 0x32 │ │ │ │ andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi dc260 <__cxa_atexit@plt+0xce0ac> │ │ │ │ - ldr r5, [r4, #812] @ 0x32c │ │ │ │ - ldr r2, [pc, #204] @ dc268 <__cxa_atexit@plt+0xce0b4> │ │ │ │ + bhi d1ef8 <__cxa_atexit@plt+0xc3d44> │ │ │ │ + ldr r2, [pc, #88] @ d1f00 <__cxa_atexit@plt+0xc3d4c> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r2, [r3] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r5, [r7, #7] │ │ │ │ - ldr r8, [r7, #11] │ │ │ │ - str r3, [r2, #12] │ │ │ │ - ldr r3, [r4, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r3, #4] │ │ │ │ - ldr r3, [r4, #812] @ 0x32c │ │ │ │ - ldr r2, [r4, #820] @ 0x334 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrd r0, [r3, #72] @ 0x48 │ │ │ │ - sub r6, r6, r2 │ │ │ │ - subs r0, r0, r6 │ │ │ │ - sbc r1, r1, #0 │ │ │ │ - strd r0, [r3, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - mov r1, r8 │ │ │ │ - blx r9 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ + tst r7, #3 │ │ │ │ + beq d1ed8 <__cxa_atexit@plt+0xc3d24> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq d1ee4 <__cxa_atexit@plt+0xc3d30> │ │ │ │ + ldr r7, [pc, #60] @ d1f08 <__cxa_atexit@plt+0xc3d54> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r5, [pc, #24] @ d1f04 <__cxa_atexit@plt+0xc3d50> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 15abd8 <__cxa_atexit@plt+0x14ca24> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + addseq r8, r2, #152, 14 @ 0x2600000 │ │ │ │ + rsbseq lr, r6, #68, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ dc288 <__cxa_atexit@plt+0xce0d4> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq d1f38 <__cxa_atexit@plt+0xc3d84> │ │ │ │ + ldr r7, [pc, #28] @ d1f48 <__cxa_atexit@plt+0xc3d94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - addseq lr, r1, #200, 6 @ 0x20000003 │ │ │ │ - rsbseq r6, r6, #228 @ 0xe4 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - ldrhi r0, [r4, #-8] │ │ │ │ - ldrls r2, [pc, #40] @ dc2d8 <__cxa_atexit@plt+0xce124> │ │ │ │ - addls r2, pc, r2 │ │ │ │ - ldrls r1, [r7, #3] │ │ │ │ - ldrls r0, [r7, #7] │ │ │ │ - ldrls r7, [pc, #28] @ dc2dc <__cxa_atexit@plt+0xce128> │ │ │ │ - addls r7, pc, r7 │ │ │ │ - strls r2, [r5, #-12] │ │ │ │ - stmdbls r5, {r0, r1} │ │ │ │ - ldrls r0, [pc, #16] @ dc2e0 <__cxa_atexit@plt+0xce12c> │ │ │ │ - ldrls r0, [pc, r0] │ │ │ │ - movls r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - rsbseq r6, r6, #188 @ 0xbc │ │ │ │ - rsbseq r6, r6, #172 @ 0xac │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #136] @ dc37c <__cxa_atexit@plt+0xce1c8> │ │ │ │ + ldr r3, [pc, #12] @ d1f4c <__cxa_atexit@plt+0xc3d98> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq dc364 <__cxa_atexit@plt+0xce1b0> │ │ │ │ - ldr r3, [pc, #108] @ dc380 <__cxa_atexit@plt+0xce1cc> │ │ │ │ + b 15abd8 <__cxa_atexit@plt+0x14ca24> │ │ │ │ + addseq r8, r2, #56, 14 @ 0xe00000 │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + rsbseq lr, r6, #232 @ 0xe8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r6 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d1fa0 <__cxa_atexit@plt+0xc3dec> │ │ │ │ + ldr r3, [pc, #68] @ d1fc0 <__cxa_atexit@plt+0xc3e0c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq dc364 <__cxa_atexit@plt+0xce1b0> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc dc36c <__cxa_atexit@plt+0xce1b8> │ │ │ │ - ldr r0, [pc, #64] @ dc384 <__cxa_atexit@plt+0xce1d0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - stmib r6, {r0, r2} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - add r5, r5, #12 │ │ │ │ - sub r7, r3, #11 │ │ │ │ - mov r6, r3 │ │ │ │ - b dc184 <__cxa_atexit@plt+0xcdfd0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0xfffffe3c │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #108] @ dc404 <__cxa_atexit@plt+0xce250> │ │ │ │ + ldr r2, [pc, #64] @ d1fc4 <__cxa_atexit@plt+0xc3e10> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + str r7, [sl, #8] │ │ │ │ + ldr r3, [pc, #52] @ d1fc8 <__cxa_atexit@plt+0xc3e14> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r2, #2 │ │ │ │ + b 3c210c <__cxa_atexit@plt+0x3b3f58> │ │ │ │ + ldr r3, [pc, #36] @ d1fcc <__cxa_atexit@plt+0xc3e18> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq dc3ec <__cxa_atexit@plt+0xce238> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc dc3f4 <__cxa_atexit@plt+0xce240> │ │ │ │ - ldr r1, [pc, #64] @ dc408 <__cxa_atexit@plt+0xce254> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r1, [r6, #4] │ │ │ │ - add lr, r6, #8 │ │ │ │ - stm lr, {r0, r2, r7} │ │ │ │ - add r5, r5, #12 │ │ │ │ - sub r7, r3, #11 │ │ │ │ - mov r6, r3 │ │ │ │ - b dc184 <__cxa_atexit@plt+0xcdfd0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r2, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - @ instruction: 0xfffffdb8 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + @ instruction: 0xfffff41c │ │ │ │ + rsbseq sp, r6, #184, 28 @ 0xb80 │ │ │ │ + addseq r8, r2, #160, 18 @ 0x280000 │ │ │ │ + rsbseq lr, r6, #152 @ 0x98 │ │ │ │ + rsbseq lr, r6, #128 @ 0x80 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc dc458 <__cxa_atexit@plt+0xce2a4> │ │ │ │ - ldr r2, [pc, #52] @ dc464 <__cxa_atexit@plt+0xce2b0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - add r5, r5, #12 │ │ │ │ - sub r7, r6, #11 │ │ │ │ - b dc184 <__cxa_atexit@plt+0xcdfd0> │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - @ instruction: 0xfffffd50 │ │ │ │ - rsbseq r5, r6, #8, 30 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi dc4c0 <__cxa_atexit@plt+0xce30c> │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi d2040 <__cxa_atexit@plt+0xc3e8c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ + add r6, r3, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc dc4c8 <__cxa_atexit@plt+0xce314> │ │ │ │ - ldr r1, [pc, #68] @ dc4e4 <__cxa_atexit@plt+0xce330> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #64] @ dc4e8 <__cxa_atexit@plt+0xce334> │ │ │ │ + bcc d204c <__cxa_atexit@plt+0xc3e98> │ │ │ │ + ldr lr, [pc, #88] @ d205c <__cxa_atexit@plt+0xc3ea8> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #80] @ d2060 <__cxa_atexit@plt+0xc3eac> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r1, sl} │ │ │ │ - str r9, [r2, #12] │ │ │ │ - sub r2, r6, #7 │ │ │ │ - stmdb r5, {r0, r2} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1ec4d34 <__cxa_atexit@plt+0x1eb6b80> │ │ │ │ - mov r6, r2 │ │ │ │ - b dc4d0 <__cxa_atexit@plt+0xce31c> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ dc4e0 <__cxa_atexit@plt+0xce32c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + sub r1, r6, #3 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [pc, #56] @ d2064 <__cxa_atexit@plt+0xc3eb0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsbseq r7, r6, #100, 26 @ 0x1900 │ │ │ │ - @ instruction: 0xfffffdf8 │ │ │ │ - addseq lr, r1, #108, 2 │ │ │ │ - rsbseq r5, r6, #184, 28 @ 0xb80 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe8c │ │ │ │ + addseq r8, r2, #196, 10 @ 0x31000000 │ │ │ │ + addseq r8, r2, #8, 12 @ 0x800000 │ │ │ │ + rsbseq sp, r6, #228, 30 @ 0x390 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - ldrhi r0, [r4, #-8] │ │ │ │ - ldrls r2, [pc, #40] @ dc538 <__cxa_atexit@plt+0xce384> │ │ │ │ - addls r2, pc, r2 │ │ │ │ - ldrls r1, [r7, #3] │ │ │ │ - ldrls r0, [r7, #7] │ │ │ │ - ldrls r7, [pc, #28] @ dc53c <__cxa_atexit@plt+0xce388> │ │ │ │ - addls r7, pc, r7 │ │ │ │ - strls r2, [r5, #-12] │ │ │ │ - stmdbls r5, {r0, r1} │ │ │ │ - ldrls r0, [pc, #16] @ dc540 <__cxa_atexit@plt+0xce38c> │ │ │ │ - ldrls r0, [pc, r0] │ │ │ │ - movls r5, r3 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi d20e8 <__cxa_atexit@plt+0xc3f34> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc d20f4 <__cxa_atexit@plt+0xc3f40> │ │ │ │ + ldr r9, [pc, #100] @ d2104 <__cxa_atexit@plt+0xc3f50> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #96] @ d2108 <__cxa_atexit@plt+0xc3f54> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr sl, [pc, #84] @ d210c <__cxa_atexit@plt+0xc3f58> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + mov r0, r3 │ │ │ │ + str lr, [r0, #16]! │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r3} │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + b 3c211c <__cxa_atexit@plt+0x3b3f68> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - rsbseq r5, r6, #144, 28 @ 0x900 │ │ │ │ - rsbseq r5, r6, #128, 28 @ 0x800 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ dc578 <__cxa_atexit@plt+0xce3c4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq dc570 <__cxa_atexit@plt+0xce3bc> │ │ │ │ - b dc584 <__cxa_atexit@plt+0xce3d0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ + @ instruction: 0xfffffd98 │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + addseq r8, r2, #84, 16 @ 0x540000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi d2158 <__cxa_atexit@plt+0xc3fa4> │ │ │ │ + ldr r2, [pc, #48] @ d2164 <__cxa_atexit@plt+0xc3fb0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq d214c <__cxa_atexit@plt+0xc3f98> │ │ │ │ + mov r7, r8 │ │ │ │ + b d2170 <__cxa_atexit@plt+0xc3fbc> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ - ldr r2, [pc, #244] @ dc684 <__cxa_atexit@plt+0xce4d0> │ │ │ │ + ldr r2, [pc, #240] @ d226c <__cxa_atexit@plt+0xc40b8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ - ldr r7, [r3, #8]! │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ str r2, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ + str r4, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq dc678 <__cxa_atexit@plt+0xce4c4> │ │ │ │ + beq d2260 <__cxa_atexit@plt+0xc40ac> │ │ │ │ ldr r2, [r0, #812] @ 0x32c │ │ │ │ ldr r1, [r0, #820] @ 0x334 │ │ │ │ - ldr r4, [pc, #204] @ dc688 <__cxa_atexit@plt+0xce4d4> │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r5, #8] │ │ │ │ - ldr r4, [r2, #12] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - str r3, [r4, #12] │ │ │ │ - add r7, r6, #4 │ │ │ │ - str r7, [r1, #4] │ │ │ │ - ldr r6, [r1] │ │ │ │ - ldr r4, [r2, #72] @ 0x48 │ │ │ │ - ldr r1, [r2, #76] @ 0x4c │ │ │ │ - sub r7, r7, r6 │ │ │ │ - subs r4, r4, r7 │ │ │ │ - sbc r1, r1, #0 │ │ │ │ - str r4, [r2, #72] @ 0x48 │ │ │ │ + ldr r5, [pc, #200] @ d2270 <__cxa_atexit@plt+0xc40bc> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + ldr r5, [r2, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r1, #4] │ │ │ │ + ldr r5, [r1] │ │ │ │ + ldrd r8, [r2, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r6, r8, r6 │ │ │ │ + sbc r1, r9, #0 │ │ │ │ + str r6, [r2, #72] @ 0x48 │ │ │ │ str r1, [r2, #76] @ 0x4c │ │ │ │ - mov r4, #0 │ │ │ │ + mov r8, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r6, r0 │ │ │ │ - mov r0, r8 │ │ │ │ - mov r1, r5 │ │ │ │ - blx r9 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl d0e0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r6, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r6, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r4, [r0, #828] @ 0x33c │ │ │ │ - ldr r4, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r4, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r6, #72] @ 0x48 │ │ │ │ - sub r4, r1, r4 │ │ │ │ - adds r4, r8, r4 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r4, [r6, #72] @ 0x48 │ │ │ │ - str r3, [r6, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ + ldr r4, [r0, #820] @ 0x334 │ │ │ │ + ldr r3, [r6, #12] │ │ │ │ + ldr r5, [r3, #12] │ │ │ │ + str r8, [r0, #828] @ 0x33c │ │ │ │ + ldr r2, [r4] │ │ │ │ + ldr r1, [r4, #4] │ │ │ │ + ldr r4, [r4, #28] │ │ │ │ + add r4, r2, r4, lsl #12 │ │ │ │ + sub r4, r4, #1 │ │ │ │ + str r4, [r0, #804] @ 0x324 │ │ │ │ + ldr r4, [r6, #72] @ 0x48 │ │ │ │ + ldr r9, [r6, #76] @ 0x4c │ │ │ │ + sub r2, r1, r2 │ │ │ │ + adds r2, r4, r2 │ │ │ │ + adc r9, r9, #0 │ │ │ │ + str r2, [r6, #72] @ 0x48 │ │ │ │ + str r9, [r6, #76] @ 0x4c │ │ │ │ + add fp, r3, #100 @ 0x64 │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ ldr r1, [r7] │ │ │ │ mov r4, r0 │ │ │ │ bx r1 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - @ instruction: 0x000001b8 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + @ instruction: 0x000001b0 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ - ldr r3, [pc, #204] @ dc76c <__cxa_atexit@plt+0xce5b8> │ │ │ │ + ldr r3, [pc, #200] @ d2350 <__cxa_atexit@plt+0xc419c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r4, #812] @ 0x32c │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ + ldr r4, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r2, #12] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r4, [r5, #-4] │ │ │ │ str r5, [r3, #12] │ │ │ │ ldr r5, [r0, #820] @ 0x334 │ │ │ │ add r6, r6, #4 │ │ │ │ str r6, [r5, #4] │ │ │ │ ldr r5, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -211237,22 +200734,22 @@ │ │ │ │ ldr r1, [r5, #76] @ 0x4c │ │ │ │ sub r6, r6, r3 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r1, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r5, r0 │ │ │ │ - mov r0, r8 │ │ │ │ + mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - blx r4 │ │ │ │ + bl d0e0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -211267,936 +200764,239 @@ │ │ │ │ str r6, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add fp, r2, #100 @ 0x64 │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc dc7a4 <__cxa_atexit@plt+0xce5f0> │ │ │ │ - ldr r2, [pc, #28] @ dc7b0 <__cxa_atexit@plt+0xce5fc> │ │ │ │ + bcc d2388 <__cxa_atexit@plt+0xc41d4> │ │ │ │ + ldr r2, [pc, #28] @ d2394 <__cxa_atexit@plt+0xc41e0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - addseq sp, r1, #240, 28 @ 0xf00 │ │ │ │ - rsbseq r5, r6, #240, 22 @ 0x3c000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi dc80c <__cxa_atexit@plt+0xce658> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc dc814 <__cxa_atexit@plt+0xce660> │ │ │ │ - ldr r1, [pc, #68] @ dc830 <__cxa_atexit@plt+0xce67c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #64] @ dc834 <__cxa_atexit@plt+0xce680> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r1, sl} │ │ │ │ - str r9, [r2, #12] │ │ │ │ - sub r2, r6, #7 │ │ │ │ - stmdb r5, {r0, r2} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1ec4d34 <__cxa_atexit@plt+0x1eb6b80> │ │ │ │ - mov r6, r2 │ │ │ │ - b dc81c <__cxa_atexit@plt+0xce668> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ dc82c <__cxa_atexit@plt+0xce678> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - rsbseq r7, r6, #32, 20 @ 0x20000 │ │ │ │ - @ instruction: 0xfffffd0c │ │ │ │ - addseq sp, r1, #32, 28 @ 0x200 │ │ │ │ - rsbseq r5, r6, #160, 22 @ 0x28000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r8, r2, #196, 10 @ 0x31000000 │ │ │ │ + rsbseq sp, r6, #120, 22 @ 0x1e000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - ldrhi r0, [r4, #-8] │ │ │ │ - ldrls r2, [pc, #36] @ dc880 <__cxa_atexit@plt+0xce6cc> │ │ │ │ - addls r2, pc, r2 │ │ │ │ - ldrls r1, [r7, #3] │ │ │ │ - ldrls r7, [pc, #28] @ dc884 <__cxa_atexit@plt+0xce6d0> │ │ │ │ - addls r7, pc, r7 │ │ │ │ - strls r2, [r5, #-8] │ │ │ │ - strls r1, [r5, #-4] │ │ │ │ - ldrls r0, [pc, #16] @ dc888 <__cxa_atexit@plt+0xce6d4> │ │ │ │ - ldrls r0, [pc, r0] │ │ │ │ - movls r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - rsbseq r5, r6, #124, 22 @ 0x1f000 │ │ │ │ - rsbseq r5, r6, #108, 22 @ 0x1b000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #224] @ dc97c <__cxa_atexit@plt+0xce7c8> │ │ │ │ + bhi d23d4 <__cxa_atexit@plt+0xc4220> │ │ │ │ + ldr r2, [pc, #32] @ d23dc <__cxa_atexit@plt+0xc4228> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq dc974 <__cxa_atexit@plt+0xce7c0> │ │ │ │ - ldr r2, [r4, #812] @ 0x32c │ │ │ │ - ldr r1, [r4, #820] @ 0x334 │ │ │ │ - ldr r5, [pc, #184] @ dc980 <__cxa_atexit@plt+0xce7cc> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r0, [r2, #12] │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - str r3, [r0, #12] │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r1, #4] │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldrd r0, [r2, #72] @ 0x48 │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r0, r0, r6 │ │ │ │ - sbc r1, r1, #0 │ │ │ │ - strd r0, [r2, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - blx r8 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - muleq r0, r8, r1 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r4, [pc, #192] @ dca58 <__cxa_atexit@plt+0xce8a4> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [r0, #812] @ 0x32c │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - str r4, [r5] │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ - ldr r4, [r7, #3] │ │ │ │ - str r5, [r3, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r2, [r5, #72] @ 0x48 │ │ │ │ - ldr r1, [r5, #76] @ 0x4c │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r1, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r5, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - blx r8 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ dca78 <__cxa_atexit@plt+0xce8c4> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + stmdb r5, {r2, r7, r8} │ │ │ │ + ldr r7, [pc, #20] @ d23e0 <__cxa_atexit@plt+0xc422c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - addseq sp, r1, #216, 22 @ 0x36000 │ │ │ │ - rsbseq r5, r6, #92, 18 @ 0x170000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi dcad0 <__cxa_atexit@plt+0xce91c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc dcad8 <__cxa_atexit@plt+0xce924> │ │ │ │ - ldr r1, [pc, #64] @ dcaf4 <__cxa_atexit@plt+0xce940> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ dcaf8 <__cxa_atexit@plt+0xce944> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r1, r9} │ │ │ │ - sub r2, r6, #3 │ │ │ │ - stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 1ec4d34 <__cxa_atexit@plt+0x1eb6b80> │ │ │ │ - mov r6, r2 │ │ │ │ - b dcae0 <__cxa_atexit@plt+0xce92c> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ dcaf0 <__cxa_atexit@plt+0xce93c> │ │ │ │ - add r7, pc, r7 │ │ │ │ + b 3c1f4c <__cxa_atexit@plt+0x3b3d98> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rsbseq r7, r6, #100, 14 @ 0x1900000 │ │ │ │ - @ instruction: 0xfffffd90 │ │ │ │ - addseq sp, r1, #88, 22 @ 0x16000 │ │ │ │ - rsbseq r5, r6, #16, 18 @ 0x40000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - ldrhi r0, [r4, #-8] │ │ │ │ - ldrls lr, [pc, #48] @ dcb50 <__cxa_atexit@plt+0xce99c> │ │ │ │ - addls lr, pc, lr │ │ │ │ - ldrls r1, [r7, #3] │ │ │ │ - ldrls r0, [r7, #7] │ │ │ │ - ldrls r2, [r7, #11] │ │ │ │ - ldrls r7, [pc, #32] @ dcb54 <__cxa_atexit@plt+0xce9a0> │ │ │ │ - addls r7, pc, r7 │ │ │ │ - strls lr, [r5, #-16] │ │ │ │ - strls r2, [r5, #-12] │ │ │ │ - stmdbls r5, {r0, r1} │ │ │ │ - ldrls r0, [pc, #16] @ dcb58 <__cxa_atexit@plt+0xce9a4> │ │ │ │ - ldrls r0, [pc, r0] │ │ │ │ - movls r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq r5, r6, #228, 16 @ 0xe40000 │ │ │ │ - rsbseq r5, r6, #208, 16 @ 0xd00000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #68] @ dcbb0 <__cxa_atexit@plt+0xce9fc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq dcba8 <__cxa_atexit@plt+0xce9f4> │ │ │ │ - ldr r3, [pc, #40] @ dcbb4 <__cxa_atexit@plt+0xcea00> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq dcba8 <__cxa_atexit@plt+0xce9f4> │ │ │ │ - b dcbf8 <__cxa_atexit@plt+0xcea44> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ dcbec <__cxa_atexit@plt+0xcea38> │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + addseq r8, r2, #32, 6 @ 0x80000000 │ │ │ │ + rsbseq sp, r6, #36, 22 @ 0x9000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #104] @ d2460 <__cxa_atexit@plt+0xc42ac> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq dcbe4 <__cxa_atexit@plt+0xcea30> │ │ │ │ - b dcbf8 <__cxa_atexit@plt+0xcea44> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r2, [pc, #248] @ dccfc <__cxa_atexit@plt+0xceb48> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #12]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r9, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq dccf0 <__cxa_atexit@plt+0xceb3c> │ │ │ │ - ldr r2, [r0, #812] @ 0x32c │ │ │ │ - ldr r1, [r0, #820] @ 0x334 │ │ │ │ - ldr r4, [pc, #208] @ dcd00 <__cxa_atexit@plt+0xceb4c> │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r5, #12] │ │ │ │ - ldr r4, [r2, #12] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r5, [r5, #8] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r3, [r4, #12] │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r1, #4] │ │ │ │ - ldr r4, [r1] │ │ │ │ - ldr r3, [r2, #72] @ 0x48 │ │ │ │ - ldr r1, [r2, #76] @ 0x4c │ │ │ │ - sub r6, r6, r4 │ │ │ │ - subs r4, r3, r6 │ │ │ │ - sbc r1, r1, #0 │ │ │ │ - str r4, [r2, #72] @ 0x48 │ │ │ │ - str r1, [r2, #76] @ 0x4c │ │ │ │ - mov r4, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r6, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - mov r1, r9 │ │ │ │ - mov r2, r8 │ │ │ │ - blx sl │ │ │ │ - mov r0, r6 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r6, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r6, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r4, [r0, #828] @ 0x33c │ │ │ │ - ldr r4, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r4, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r6, #72] @ 0x48 │ │ │ │ - sub r4, r1, r4 │ │ │ │ - adds r4, r8, r4 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r4, [r6, #72] @ 0x48 │ │ │ │ - str r3, [r6, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r4, r0 │ │ │ │ - bx r1 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andeq r0, r0, r0, asr #3 │ │ │ │ - andeq r0, r0, r3, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r4, [pc, #208] @ dcde8 <__cxa_atexit@plt+0xcec34> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [r0, #812] @ 0x32c │ │ │ │ - ldr r8, [r5, #12]! │ │ │ │ - str r4, [r5] │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r5, #-8] │ │ │ │ - ldr r4, [r5, #-4] │ │ │ │ - str r5, [r3, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r2, [r5, #72] @ 0x48 │ │ │ │ - ldr r1, [r5, #76] @ 0x4c │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r1, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r5, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r8 │ │ │ │ - mov r2, r9 │ │ │ │ - blx sl │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ dce08 <__cxa_atexit@plt+0xcec54> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - addseq sp, r1, #72, 16 @ 0x480000 │ │ │ │ - rsbseq r5, r6, #0, 12 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi dce74 <__cxa_atexit@plt+0xcecc0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #16 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc dce7c <__cxa_atexit@plt+0xcecc8> │ │ │ │ - ldr lr, [pc, #84] @ dce98 <__cxa_atexit@plt+0xcece4> │ │ │ │ + beq d2448 <__cxa_atexit@plt+0xc4294> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc d2450 <__cxa_atexit@plt+0xc429c> │ │ │ │ + ldr lr, [pc, #72] @ d2464 <__cxa_atexit@plt+0xc42b0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #80] @ dce9c <__cxa_atexit@plt+0xcece8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r1, r6, #11 │ │ │ │ + ldr r1, [pc, #68] @ d2468 <__cxa_atexit@plt+0xc42b4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + sub r2, r3, #2 │ │ │ │ + str r2, [r5, #8] │ │ │ │ str r1, [r5] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r9, [r3, #16] │ │ │ │ - mov r5, r2 │ │ │ │ - b 1ec4d34 <__cxa_atexit@plt+0x1eb6b80> │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ mov r6, r3 │ │ │ │ - b dce84 <__cxa_atexit@plt+0xcecd0> │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ dce94 <__cxa_atexit@plt+0xcece0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - rsbseq r7, r6, #200, 6 @ 0x20000003 │ │ │ │ - @ instruction: 0xfffffcc4 │ │ │ │ - addseq sp, r1, #200, 14 @ 0x3200000 │ │ │ │ - rsbseq r5, r6, #160, 10 @ 0x28000000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - ldrhi r0, [r4, #-8] │ │ │ │ - ldrls lr, [pc, #48] @ dcef4 <__cxa_atexit@plt+0xced40> │ │ │ │ - addls lr, pc, lr │ │ │ │ - ldrls r1, [r7, #3] │ │ │ │ - ldrls r0, [r7, #7] │ │ │ │ - ldrls r2, [r7, #11] │ │ │ │ - ldrls r7, [pc, #32] @ dcef8 <__cxa_atexit@plt+0xced44> │ │ │ │ - addls r7, pc, r7 │ │ │ │ - strls lr, [r5, #-16] │ │ │ │ - strls r2, [r5, #-12] │ │ │ │ - stmdbls r5, {r0, r1} │ │ │ │ - ldrls r0, [pc, #16] @ dcefc <__cxa_atexit@plt+0xced48> │ │ │ │ - ldrls r0, [pc, r0] │ │ │ │ - movls r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq r5, r6, #116, 10 @ 0x1d000000 │ │ │ │ - rsbseq r5, r6, #96, 10 @ 0x18000000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #68] @ dcf54 <__cxa_atexit@plt+0xceda0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq dcf4c <__cxa_atexit@plt+0xced98> │ │ │ │ - ldr r3, [pc, #40] @ dcf58 <__cxa_atexit@plt+0xceda4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq dcf4c <__cxa_atexit@plt+0xced98> │ │ │ │ - b dcf9c <__cxa_atexit@plt+0xcede8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ dcf90 <__cxa_atexit@plt+0xceddc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq dcf88 <__cxa_atexit@plt+0xcedd4> │ │ │ │ - b dcf9c <__cxa_atexit@plt+0xcede8> │ │ │ │ + b 3c1f54 <__cxa_atexit@plt+0x3b3da0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r2, [pc, #248] @ dd0a0 <__cxa_atexit@plt+0xceeec> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #12]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r9, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq dd094 <__cxa_atexit@plt+0xceee0> │ │ │ │ - ldr r2, [r0, #812] @ 0x32c │ │ │ │ - ldr r1, [r0, #820] @ 0x334 │ │ │ │ - ldr r4, [pc, #208] @ dd0a4 <__cxa_atexit@plt+0xceef0> │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r5, #12] │ │ │ │ - ldr r4, [r2, #12] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r5, [r5, #8] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r3, [r4, #12] │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r1, #4] │ │ │ │ - ldr r4, [r1] │ │ │ │ - ldr r3, [r2, #72] @ 0x48 │ │ │ │ - ldr r1, [r2, #76] @ 0x4c │ │ │ │ - sub r6, r6, r4 │ │ │ │ - subs r4, r3, r6 │ │ │ │ - sbc r1, r1, #0 │ │ │ │ - str r4, [r2, #72] @ 0x48 │ │ │ │ - str r1, [r2, #76] @ 0x4c │ │ │ │ - mov r4, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r6, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - mov r1, r9 │ │ │ │ - mov r2, r8 │ │ │ │ - blx sl │ │ │ │ - mov r0, r6 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r6, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r6, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r4, [r0, #828] @ 0x33c │ │ │ │ - ldr r4, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r4, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r6, #72] @ 0x48 │ │ │ │ - sub r4, r1, r4 │ │ │ │ - adds r4, r8, r4 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r4, [r6, #72] @ 0x48 │ │ │ │ - str r3, [r6, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r4, r0 │ │ │ │ - bx r1 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andeq r0, r0, r0, asr #3 │ │ │ │ - andeq r0, r0, r3, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r4, [pc, #208] @ dd18c <__cxa_atexit@plt+0xcefd8> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [r0, #812] @ 0x32c │ │ │ │ - ldr r8, [r5, #12]! │ │ │ │ - str r4, [r5] │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r5, #-8] │ │ │ │ - ldr r4, [r5, #-4] │ │ │ │ - str r5, [r3, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r2, [r5, #72] @ 0x48 │ │ │ │ - ldr r1, [r5, #76] @ 0x4c │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r1, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r5, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r8 │ │ │ │ - mov r2, r9 │ │ │ │ - blx sl │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ dd1ac <__cxa_atexit@plt+0xceff8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - addseq sp, r1, #164, 8 @ 0xa4000000 │ │ │ │ - rsbseq r5, r6, #144, 4 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + @ instruction: 0xfffffcfc │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + rsbseq sp, r6, #156, 20 @ 0x9c000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi dd218 <__cxa_atexit@plt+0xcf064> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #16 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc dd220 <__cxa_atexit@plt+0xcf06c> │ │ │ │ - ldr lr, [pc, #84] @ dd23c <__cxa_atexit@plt+0xcf088> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d24bc <__cxa_atexit@plt+0xc4308> │ │ │ │ + ldr lr, [pc, #52] @ d24c8 <__cxa_atexit@plt+0xc4314> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #80] @ dd240 <__cxa_atexit@plt+0xcf08c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r1, r6, #11 │ │ │ │ + ldr r1, [pc, #48] @ d24cc <__cxa_atexit@plt+0xc4318> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + sub r2, r6, #2 │ │ │ │ + str r2, [r5, #8] │ │ │ │ str r1, [r5] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r9, [r3, #16] │ │ │ │ - mov r5, r2 │ │ │ │ - b 1ec4d34 <__cxa_atexit@plt+0x1eb6b80> │ │ │ │ - mov r6, r3 │ │ │ │ - b dd228 <__cxa_atexit@plt+0xcf074> │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ dd238 <__cxa_atexit@plt+0xcf084> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - rsbseq r7, r6, #44 @ 0x2c │ │ │ │ - @ instruction: 0xfffffcc4 │ │ │ │ - addseq sp, r1, #36, 8 @ 0x24000000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi dd324 <__cxa_atexit@plt+0xcf170> │ │ │ │ - ldr r5, [r4, #812] @ 0x32c │ │ │ │ - ldr r2, [pc, #196] @ dd32c <__cxa_atexit@plt+0xcf178> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r5, [r7, #7] │ │ │ │ - str r3, [r2, #12] │ │ │ │ - ldr r3, [r4, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r3, #4] │ │ │ │ - ldr r3, [r4, #812] @ 0x32c │ │ │ │ - ldr r2, [r4, #820] @ 0x334 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrd r0, [r3, #72] @ 0x48 │ │ │ │ - sub r6, r6, r2 │ │ │ │ - subs r0, r0, r6 │ │ │ │ - sbc r1, r1, #0 │ │ │ │ - strd r0, [r3, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - blx r8 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ dd34c <__cxa_atexit@plt+0xcf198> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - addseq sp, r1, #4, 6 @ 0x10000000 │ │ │ │ - rsbseq r5, r6, #36, 2 │ │ │ │ + b 3c1f54 <__cxa_atexit@plt+0x3b3da0> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + @ instruction: 0xfffffc84 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + rsbseq sp, r6, #56, 20 @ 0x38000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c1f5c <__cxa_atexit@plt+0x3b3da8> │ │ │ │ + rsbseq sp, r6, #180, 22 @ 0x2d000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - ldrhi r0, [r4, #-8] │ │ │ │ - ldrls r2, [pc, #36] @ dd398 <__cxa_atexit@plt+0xcf1e4> │ │ │ │ - addls r2, pc, r2 │ │ │ │ - ldrls r1, [r7, #3] │ │ │ │ - ldrls r7, [pc, #28] @ dd39c <__cxa_atexit@plt+0xcf1e8> │ │ │ │ - addls r7, pc, r7 │ │ │ │ - strls r2, [r5, #-8] │ │ │ │ - strls r1, [r5, #-4] │ │ │ │ - ldrls r0, [pc, #16] @ dd3a0 <__cxa_atexit@plt+0xcf1ec> │ │ │ │ - ldrls r0, [pc, r0] │ │ │ │ - movls r5, r3 │ │ │ │ + bhi d2528 <__cxa_atexit@plt+0xc4374> │ │ │ │ + ldr r2, [pc, #32] @ d2530 <__cxa_atexit@plt+0xc437c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r7, [pc, #20] @ d2534 <__cxa_atexit@plt+0xc4380> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c1f4c <__cxa_atexit@plt+0x3b3d98> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - rsbseq r5, r6, #0, 2 │ │ │ │ - rsbseq r5, r6, #240 @ 0xf0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + addseq r8, r2, #204, 2 @ 0x33 │ │ │ │ + rsbseq sp, r6, #108, 22 @ 0x1b000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #96] @ dd414 <__cxa_atexit@plt+0xcf260> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #100] @ d25b0 <__cxa_atexit@plt+0xc43fc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq dd3fc <__cxa_atexit@plt+0xcf248> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc dd404 <__cxa_atexit@plt+0xcf250> │ │ │ │ - ldr r1, [pc, #52] @ dd418 <__cxa_atexit@plt+0xcf264> │ │ │ │ + beq d2598 <__cxa_atexit@plt+0xc43e4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc d25a0 <__cxa_atexit@plt+0xc43ec> │ │ │ │ + ldr lr, [pc, #68] @ d25b4 <__cxa_atexit@plt+0xc4400> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #64] @ d25b8 <__cxa_atexit@plt+0xc4404> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - stmib r6, {r1, r2, r7} │ │ │ │ - add r5, r5, #8 │ │ │ │ - sub r7, r3, #7 │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + sub r2, r3, #2 │ │ │ │ + stm r5, {r1, r2} │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ mov r6, r3 │ │ │ │ - b dd250 <__cxa_atexit@plt+0xcf09c> │ │ │ │ + b 3c1f54 <__cxa_atexit@plt+0x3b3da0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ + mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0xfffffe68 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + @ instruction: 0xfffffe34 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + rsbseq sp, r6, #232, 20 @ 0xe8000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc dd460 <__cxa_atexit@plt+0xcf2ac> │ │ │ │ - ldr r2, [pc, #44] @ dd46c <__cxa_atexit@plt+0xcf2b8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - add r5, r5, #8 │ │ │ │ - sub r7, r6, #7 │ │ │ │ - b dd250 <__cxa_atexit@plt+0xcf09c> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - @ instruction: 0xfffffe0c │ │ │ │ - rsbseq r5, r6, #4 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi dd4c4 <__cxa_atexit@plt+0xcf310> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc dd4cc <__cxa_atexit@plt+0xcf318> │ │ │ │ - ldr r1, [pc, #64] @ dd4e8 <__cxa_atexit@plt+0xcf334> │ │ │ │ + bcc d2608 <__cxa_atexit@plt+0xc4454> │ │ │ │ + ldr lr, [pc, #48] @ d2614 <__cxa_atexit@plt+0xc4460> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #44] @ d2618 <__cxa_atexit@plt+0xc4464> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ dd4ec <__cxa_atexit@plt+0xcf338> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r1, r9} │ │ │ │ - sub r2, r6, #3 │ │ │ │ - stmdb r5, {r0, r2} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1ec4d34 <__cxa_atexit@plt+0x1eb6b80> │ │ │ │ - mov r6, r2 │ │ │ │ - b dd4d4 <__cxa_atexit@plt+0xcf320> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ dd4e4 <__cxa_atexit@plt+0xcf330> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - rsbseq r6, r6, #136, 26 @ 0x2200 │ │ │ │ - @ instruction: 0xfffffeb4 │ │ │ │ - addseq sp, r1, #100, 2 │ │ │ │ - rsbseq r4, r6, #184, 30 @ 0x2e0 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - ldrhi r0, [r4, #-8] │ │ │ │ - ldrls r2, [pc, #36] @ dd538 <__cxa_atexit@plt+0xcf384> │ │ │ │ - addls r2, pc, r2 │ │ │ │ - ldrls r1, [r7, #3] │ │ │ │ - ldrls r7, [pc, #28] @ dd53c <__cxa_atexit@plt+0xcf388> │ │ │ │ - addls r7, pc, r7 │ │ │ │ - strls r2, [r5, #-8] │ │ │ │ - strls r1, [r5, #-4] │ │ │ │ - ldrls r0, [pc, #16] @ dd540 <__cxa_atexit@plt+0xcf38c> │ │ │ │ - ldrls r0, [pc, r0] │ │ │ │ - movls r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - rsbseq r4, r6, #148, 30 @ 0x250 │ │ │ │ - rsbseq r4, r6, #132, 30 @ 0x210 │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + sub r2, r6, #2 │ │ │ │ + stm r5, {r1, r2} │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + b 3c1f54 <__cxa_atexit@plt+0x3b3da0> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + @ instruction: 0xfffffdc0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + rsbseq sp, r6, #120, 20 @ 0x78000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ d2648 <__cxa_atexit@plt+0xc4494> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr sl, [r5, #4]! │ │ │ │ + ldr r9, [pc, #16] @ d264c <__cxa_atexit@plt+0xc4498> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c1f5c <__cxa_atexit@plt+0x3b3da8> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + rsbseq sp, r6, #224, 18 @ 0x380000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #224] @ dd634 <__cxa_atexit@plt+0xcf480> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ + ldr r3, [pc, #212] @ d2734 <__cxa_atexit@plt+0xc4580> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq dd62c <__cxa_atexit@plt+0xcf478> │ │ │ │ - ldr r2, [r4, #812] @ 0x32c │ │ │ │ - ldr r1, [r4, #820] @ 0x334 │ │ │ │ - ldr r5, [pc, #184] @ dd638 <__cxa_atexit@plt+0xcf484> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r0, [r2, #12] │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - str r3, [r0, #12] │ │ │ │ + beq d272c <__cxa_atexit@plt+0xc4578> │ │ │ │ + ldr r3, [r4, #812] @ 0x32c │ │ │ │ + ldr r2, [r4, #820] @ 0x334 │ │ │ │ + ldr r1, [pc, #188] @ d2738 <__cxa_atexit@plt+0xc4584> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r1, [r5] │ │ │ │ + str r5, [r0, #12] │ │ │ │ add r6, r6, #4 │ │ │ │ - str r6, [r1, #4] │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldrd r0, [r2, #72] @ 0x48 │ │ │ │ - sub r6, r6, r3 │ │ │ │ + str r6, [r2, #4] │ │ │ │ + ldr r5, [r2] │ │ │ │ + ldrd r0, [r3, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ subs r0, r0, r6 │ │ │ │ sbc r1, r1, #0 │ │ │ │ - strd r0, [r2, #72] @ 0x48 │ │ │ │ + strd r0, [r3, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - blx r8 │ │ │ │ + mov r0, r7 │ │ │ │ + bl d128 │ │ │ │ + mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -212213,203 +201013,24 @@ │ │ │ │ add fp, r2, #100 @ 0x64 │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ muleq r0, r8, r1 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r4, [pc, #192] @ dd710 <__cxa_atexit@plt+0xcf55c> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [r0, #812] @ 0x32c │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - str r4, [r5] │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ - ldr r4, [r7, #3] │ │ │ │ - str r5, [r3, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r2, [r5, #72] @ 0x48 │ │ │ │ - ldr r1, [r5, #76] @ 0x4c │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r1, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r5, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - blx r8 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ dd730 <__cxa_atexit@plt+0xcf57c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - addseq ip, r1, #32, 30 @ 0x80 │ │ │ │ - rsbseq r4, r6, #116, 26 @ 0x1d00 │ │ │ │ - andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi dd788 <__cxa_atexit@plt+0xcf5d4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc dd790 <__cxa_atexit@plt+0xcf5dc> │ │ │ │ - ldr r1, [pc, #64] @ dd7ac <__cxa_atexit@plt+0xcf5f8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ dd7b0 <__cxa_atexit@plt+0xcf5fc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r1, r9} │ │ │ │ - sub r2, r6, #3 │ │ │ │ - stmdb r5, {r0, r2} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1ec4d34 <__cxa_atexit@plt+0x1eb6b80> │ │ │ │ - mov r6, r2 │ │ │ │ - b dd798 <__cxa_atexit@plt+0xcf5e4> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ dd7a8 <__cxa_atexit@plt+0xcf5f4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - rsbseq r6, r6, #204, 20 @ 0xcc000 │ │ │ │ - @ instruction: 0xfffffd90 │ │ │ │ - addseq ip, r1, #160, 28 @ 0xa00 │ │ │ │ - rsbseq r4, r6, #40, 26 @ 0xa00 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - ldrhi r0, [r4, #-8] │ │ │ │ - ldrls r2, [pc, #36] @ dd7fc <__cxa_atexit@plt+0xcf648> │ │ │ │ - addls r2, pc, r2 │ │ │ │ - ldrls r1, [r7, #3] │ │ │ │ - ldrls r7, [pc, #28] @ dd800 <__cxa_atexit@plt+0xcf64c> │ │ │ │ - addls r7, pc, r7 │ │ │ │ - strls r2, [r5, #-8] │ │ │ │ - strls r1, [r5, #-4] │ │ │ │ - ldrls r0, [pc, #16] @ dd804 <__cxa_atexit@plt+0xcf650> │ │ │ │ - ldrls r0, [pc, r0] │ │ │ │ - movls r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - rsbseq r4, r6, #4, 26 @ 0x100 │ │ │ │ - rsbseq r4, r6, #244, 24 @ 0xf400 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #228] @ dd8fc <__cxa_atexit@plt+0xcf748> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq dd8f4 <__cxa_atexit@plt+0xcf740> │ │ │ │ - ldr r2, [r4, #812] @ 0x32c │ │ │ │ - ldr r1, [r4, #820] @ 0x334 │ │ │ │ - ldr r5, [pc, #188] @ dd900 <__cxa_atexit@plt+0xcf74c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r0, [r2, #12] │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - str r3, [r0, #12] │ │ │ │ - add r7, r6, #4 │ │ │ │ - str r7, [r1, #4] │ │ │ │ - ldr r6, [r1] │ │ │ │ - ldrd r0, [r2, #72] @ 0x48 │ │ │ │ - sub r7, r7, r6 │ │ │ │ - subs r0, r0, r7 │ │ │ │ - sbc r1, r1, #0 │ │ │ │ - strd r0, [r2, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - blx r8 │ │ │ │ - mov r7, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - muleq r0, ip, r1 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ - ldr r4, [pc, #192] @ dd9d8 <__cxa_atexit@plt+0xcf824> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [r0, #812] @ 0x32c │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - str r4, [r5] │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ + ldr r4, [r4, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #184] @ d280c <__cxa_atexit@plt+0xc4658> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [r4, #12] │ │ │ │ ldr r4, [r7, #3] │ │ │ │ str r5, [r3, #12] │ │ │ │ ldr r7, [r0, #820] @ 0x334 │ │ │ │ add r6, r6, #4 │ │ │ │ str r6, [r7, #4] │ │ │ │ ldr r7, [r0, #812] @ 0x32c │ │ │ │ ldr r5, [r0, #820] @ 0x334 │ │ │ │ @@ -212417,21 +201038,21 @@ │ │ │ │ ldrd r2, [r7, #72] @ 0x48 │ │ │ │ sub r6, r6, r5 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r3, #0 │ │ │ │ strd r2, [r7, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - blx r8 │ │ │ │ + bl d128 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -212446,1459 +201067,541 @@ │ │ │ │ str r6, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add fp, r2, #100 @ 0x64 │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc dda10 <__cxa_atexit@plt+0xcf85c> │ │ │ │ - ldr r2, [pc, #28] @ dda1c <__cxa_atexit@plt+0xcf868> │ │ │ │ + bcc d2844 <__cxa_atexit@plt+0xc4690> │ │ │ │ + ldr r2, [pc, #28] @ d2850 <__cxa_atexit@plt+0xc469c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - addseq ip, r1, #132, 24 @ 0x8400 │ │ │ │ - rsbseq r4, r6, #188, 20 @ 0xbc000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi dda74 <__cxa_atexit@plt+0xcf8c0> │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + addseq r8, r2, #8, 2 │ │ │ │ + rsbseq sp, r6, #80, 16 @ 0x500000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi d28c4 <__cxa_atexit@plt+0xc4710> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ + add r6, r3, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc dda7c <__cxa_atexit@plt+0xcf8c8> │ │ │ │ - ldr r1, [pc, #64] @ dda98 <__cxa_atexit@plt+0xcf8e4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ dda9c <__cxa_atexit@plt+0xcf8e8> │ │ │ │ + bcc d28d0 <__cxa_atexit@plt+0xc471c> │ │ │ │ + ldr lr, [pc, #88] @ d28e0 <__cxa_atexit@plt+0xc472c> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #80] @ d28e4 <__cxa_atexit@plt+0xc4730> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r1, r9} │ │ │ │ - sub r2, r6, #3 │ │ │ │ - stmdb r5, {r0, r2} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1ec4d34 <__cxa_atexit@plt+0x1eb6b80> │ │ │ │ - mov r6, r2 │ │ │ │ - b dda84 <__cxa_atexit@plt+0xcf8d0> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ dda94 <__cxa_atexit@plt+0xcf8e0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - rsbseq r6, r6, #232, 14 @ 0x3a00000 │ │ │ │ - @ instruction: 0xfffffd68 │ │ │ │ - addseq ip, r1, #180, 22 @ 0x2d000 │ │ │ │ - rsbseq r4, r6, #112, 20 @ 0x70000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - ldrhi r0, [r4, #-8] │ │ │ │ - ldrls r8, [pc, #60] @ ddb00 <__cxa_atexit@plt+0xcf94c> │ │ │ │ - addls r8, pc, r8 │ │ │ │ - ldrls lr, [pc, #56] @ ddb04 <__cxa_atexit@plt+0xcf950> │ │ │ │ - addls lr, pc, lr │ │ │ │ - ldrls r9, [r7, #3] │ │ │ │ - ldrls r2, [r7, #7] │ │ │ │ - ldrls r1, [r7, #11] │ │ │ │ - ldrls r0, [r7, #15] │ │ │ │ - ldrls r7, [r7, #19] │ │ │ │ - strls r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ - strls r7, [r5, #-20] @ 0xffffffec │ │ │ │ - stmdbls r5, {r0, r1, r2, r9} │ │ │ │ - ldrls r0, [pc, #20] @ ddb08 <__cxa_atexit@plt+0xcf954> │ │ │ │ - ldrls r0, [pc, r0] │ │ │ │ - movls r5, r3 │ │ │ │ - movls r7, lr │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - rsbseq r4, r6, #80, 20 @ 0x50000 │ │ │ │ - rsbseq r4, r6, #40, 20 @ 0x28000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ ddb40 <__cxa_atexit@plt+0xcf98c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq ddb38 <__cxa_atexit@plt+0xcf984> │ │ │ │ - b ddb4c <__cxa_atexit@plt+0xcf998> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r5, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #100] @ ddbb8 <__cxa_atexit@plt+0xcfa04> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq ddbb0 <__cxa_atexit@plt+0xcf9fc> │ │ │ │ - ldr r3, [pc, #72] @ ddbbc <__cxa_atexit@plt+0xcfa08> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq ddbb0 <__cxa_atexit@plt+0xcf9fc> │ │ │ │ - ldr r3, [pc, #44] @ ddbc0 <__cxa_atexit@plt+0xcfa0c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq ddbb0 <__cxa_atexit@plt+0xcf9fc> │ │ │ │ - b ddc60 <__cxa_atexit@plt+0xcfaac> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r5, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #68] @ ddc18 <__cxa_atexit@plt+0xcfa64> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq ddc10 <__cxa_atexit@plt+0xcfa5c> │ │ │ │ - ldr r3, [pc, #40] @ ddc1c <__cxa_atexit@plt+0xcfa68> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq ddc10 <__cxa_atexit@plt+0xcfa5c> │ │ │ │ - b ddc60 <__cxa_atexit@plt+0xcfaac> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r5, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ ddc54 <__cxa_atexit@plt+0xcfaa0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq ddc4c <__cxa_atexit@plt+0xcfa98> │ │ │ │ - b ddc60 <__cxa_atexit@plt+0xcfaac> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r5, ror #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r2, [pc, #268] @ ddd78 <__cxa_atexit@plt+0xcfbc4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #20]! │ │ │ │ - str r2, [r5] │ │ │ │ - str sl, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq ddd6c <__cxa_atexit@plt+0xcfbb8> │ │ │ │ - ldr r2, [r0, #812] @ 0x32c │ │ │ │ - ldr r1, [r0, #820] @ 0x334 │ │ │ │ - ldr r4, [pc, #228] @ ddd7c <__cxa_atexit@plt+0xcfbc8> │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r5, #20] │ │ │ │ - ldr r4, [r2, #12] │ │ │ │ - ldr fp, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr r5, [r5, #16] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r4, #12] │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r1, #4] │ │ │ │ - ldr r4, [r1] │ │ │ │ - ldr r3, [r2, #72] @ 0x48 │ │ │ │ - ldr r1, [r2, #76] @ 0x4c │ │ │ │ - sub r6, r6, r4 │ │ │ │ - subs r4, r3, r6 │ │ │ │ - sbc r1, r1, #0 │ │ │ │ - str r4, [r2, #72] @ 0x48 │ │ │ │ - str r1, [r2, #76] @ 0x4c │ │ │ │ - mov r4, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r6, r0 │ │ │ │ - str r7, [sp] │ │ │ │ - mov r0, r8 │ │ │ │ - mov r1, r9 │ │ │ │ - mov r2, r5 │ │ │ │ - mov r3, sl │ │ │ │ - blx fp │ │ │ │ - mov r7, r0 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r6, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r6, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r4, [r0, #828] @ 0x33c │ │ │ │ - ldr r4, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r4, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r6, #72] @ 0x48 │ │ │ │ - sub r4, r1, r4 │ │ │ │ - adds r4, r8, r4 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r4, [r6, #72] @ 0x48 │ │ │ │ - str r3, [r6, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r4, r0 │ │ │ │ - bx r1 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andeq r0, r0, r4, ror #3 │ │ │ │ - andeq r0, r0, r5, ror #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r4, [pc, #224] @ dde74 <__cxa_atexit@plt+0xcfcc0> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [r0, #812] @ 0x32c │ │ │ │ - ldr r8, [r5, #20]! │ │ │ │ - str r4, [r5] │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ - ldr fp, [r7, #3] │ │ │ │ - ldr sl, [r5, #-16] │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldmdb r5, {r4, r9} │ │ │ │ - str r5, [r3, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r2, [r5, #72] @ 0x48 │ │ │ │ - ldr r1, [r5, #76] @ 0x4c │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r1, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r5, r0 │ │ │ │ - str fp, [sp] │ │ │ │ - mov r0, r7 │ │ │ │ - mov r1, r4 │ │ │ │ - mov r2, r9 │ │ │ │ - mov r3, r8 │ │ │ │ - blx sl │ │ │ │ - mov r7, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc ddeac <__cxa_atexit@plt+0xcfcf8> │ │ │ │ - ldr r2, [pc, #28] @ ddeb8 <__cxa_atexit@plt+0xcfd04> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + sub r1, r6, #3 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [pc, #56] @ d28e8 <__cxa_atexit@plt+0xc4734> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - addseq ip, r1, #232, 14 @ 0x3a00000 │ │ │ │ - rsbseq r4, r6, #84, 12 @ 0x5400000 │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc ddf2c <__cxa_atexit@plt+0xcfd78> │ │ │ │ - ldr ip, [r5] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #4]! │ │ │ │ - sub lr, r6, #19 │ │ │ │ - str lr, [r5, #8] │ │ │ │ - ldr r5, [pc, #68] @ ddf44 <__cxa_atexit@plt+0xcfd90> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - str r5, [r2] │ │ │ │ - ldr r5, [pc, #60] @ ddf48 <__cxa_atexit@plt+0xcfd94> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str ip, [r3, #16] │ │ │ │ - str sl, [r3, #20] │ │ │ │ - str r9, [r3, #24] │ │ │ │ - mov r5, r2 │ │ │ │ - b 1ec4d34 <__cxa_atexit@plt+0x1eb6b80> │ │ │ │ - ldr r7, [pc, #24] @ ddf4c <__cxa_atexit@plt+0xcfd98> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq ip, r1, #20, 14 @ 0x500000 │ │ │ │ - @ instruction: 0xfffffba0 │ │ │ │ - rsbseq r6, r6, #72, 6 @ 0x20000001 │ │ │ │ - rsbseq r4, r6, #244, 10 @ 0x3d000000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + @ instruction: 0xfffffc70 │ │ │ │ + addseq r7, r2, #64, 26 @ 0x1000 │ │ │ │ + addseq r7, r2, #132, 26 @ 0x2100 │ │ │ │ + rsbseq sp, r6, #200, 14 @ 0x3200000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - ldrhi r0, [r4, #-8] │ │ │ │ - ldrls r2, [pc, #36] @ ddf98 <__cxa_atexit@plt+0xcfde4> │ │ │ │ - addls r2, pc, r2 │ │ │ │ - ldrls r1, [r7, #3] │ │ │ │ - ldrls r7, [pc, #28] @ ddf9c <__cxa_atexit@plt+0xcfde8> │ │ │ │ - addls r7, pc, r7 │ │ │ │ - strls r2, [r5, #-8] │ │ │ │ - strls r1, [r5, #-4] │ │ │ │ - ldrls r0, [pc, #16] @ ddfa0 <__cxa_atexit@plt+0xcfdec> │ │ │ │ - ldrls r0, [pc, r0] │ │ │ │ - movls r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - rsbseq r4, r6, #208, 10 @ 0x34000000 │ │ │ │ - rsbseq r4, r6, #192, 10 @ 0x30000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #228] @ de098 <__cxa_atexit@plt+0xcfee4> │ │ │ │ + bhi d2934 <__cxa_atexit@plt+0xc4780> │ │ │ │ + ldr r2, [pc, #48] @ d293c <__cxa_atexit@plt+0xc4788> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq de090 <__cxa_atexit@plt+0xcfedc> │ │ │ │ - ldr r2, [r4, #812] @ 0x32c │ │ │ │ - ldr r1, [r4, #820] @ 0x334 │ │ │ │ - ldr r5, [pc, #188] @ de09c <__cxa_atexit@plt+0xcfee8> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r0, [r2, #12] │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - str r3, [r0, #12] │ │ │ │ - add r7, r6, #4 │ │ │ │ - str r7, [r1, #4] │ │ │ │ - ldr r6, [r1] │ │ │ │ - ldrd r0, [r2, #72] @ 0x48 │ │ │ │ - sub r7, r7, r6 │ │ │ │ - subs r0, r0, r7 │ │ │ │ - sbc r1, r1, #0 │ │ │ │ - strd r0, [r2, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - blx r8 │ │ │ │ - mov r7, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r0, [pc, #36] @ d2940 <__cxa_atexit@plt+0xc478c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 1ec5078 <__cxa_atexit@plt+0x1eb6ec4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - muleq r0, ip, r1 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r4, [pc, #192] @ de174 <__cxa_atexit@plt+0xcffc0> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [r0, #812] @ 0x32c │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - str r4, [r5] │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ - ldr r4, [r7, #3] │ │ │ │ - str r5, [r3, #12] │ │ │ │ - ldr r7, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r7, #4] │ │ │ │ - ldr r7, [r0, #812] @ 0x32c │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - ldr r5, [r5] │ │ │ │ - ldrd r2, [r7, #72] @ 0x48 │ │ │ │ - sub r6, r6, r5 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r3, #0 │ │ │ │ - strd r2, [r7, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r5, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - blx r8 │ │ │ │ - mov r7, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + addseq r7, r2, #184, 24 @ 0xb800 │ │ │ │ + rsbseq sp, r6, #112, 14 @ 0x1c00000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc de1ac <__cxa_atexit@plt+0xcfff8> │ │ │ │ - ldr r2, [pc, #28] @ de1b8 <__cxa_atexit@plt+0xd0004> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + bcc d29b0 <__cxa_atexit@plt+0xc47fc> │ │ │ │ + ldr lr, [pc, #80] @ d29bc <__cxa_atexit@plt+0xc4808> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #76] @ d29c0 <__cxa_atexit@plt+0xc480c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #72] @ d29c4 <__cxa_atexit@plt+0xc4810> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + sub r1, r6, #23 │ │ │ │ + str r9, [r3, #16]! │ │ │ │ + str r8, [r5] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str lr, [r3, #-12] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20cc <__cxa_atexit@plt+0x3b3f18> │ │ │ │ + mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - addseq ip, r1, #232, 8 @ 0xe8000000 │ │ │ │ - rsbseq r4, r6, #136, 6 @ 0x20000002 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + @ instruction: 0xfffff708 │ │ │ │ + @ instruction: 0xfffffee8 │ │ │ │ + addseq r7, r2, #144, 30 @ 0x240 │ │ │ │ + rsbseq sp, r6, #232, 12 @ 0xe800000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi de210 <__cxa_atexit@plt+0xd005c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc de218 <__cxa_atexit@plt+0xd0064> │ │ │ │ - ldr r1, [pc, #64] @ de234 <__cxa_atexit@plt+0xd0080> │ │ │ │ + mov r3, r6 │ │ │ │ + sub r6, r5, #12 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi d2a20 <__cxa_atexit@plt+0xc486c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d2a28 <__cxa_atexit@plt+0xc4874> │ │ │ │ + ldr r2, [pc, #68] @ d2a44 <__cxa_atexit@plt+0xc4890> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #64] @ d2a48 <__cxa_atexit@plt+0xc4894> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ de238 <__cxa_atexit@plt+0xd0084> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r1, r9} │ │ │ │ - sub r2, r6, #3 │ │ │ │ - stmdb r5, {r0, r2} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1ec4d34 <__cxa_atexit@plt+0x1eb6b80> │ │ │ │ - mov r6, r2 │ │ │ │ - b de220 <__cxa_atexit@plt+0xd006c> │ │ │ │ - mov r7, #8 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 1ec5078 <__cxa_atexit@plt+0x1eb6ec4> │ │ │ │ + mov r6, r3 │ │ │ │ + b d2a30 <__cxa_atexit@plt+0xc487c> │ │ │ │ + mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ de230 <__cxa_atexit@plt+0xd007c> │ │ │ │ + ldr r7, [pc, #8] @ d2a40 <__cxa_atexit@plt+0xc488c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rsbseq r6, r6, #92 @ 0x5c │ │ │ │ - @ instruction: 0xfffffd68 │ │ │ │ - addseq ip, r1, #24, 8 @ 0x18000000 │ │ │ │ - rsbseq r4, r6, #60, 6 @ 0xf0000000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - ldrhi r0, [r4, #-8] │ │ │ │ - ldrls r2, [pc, #36] @ de284 <__cxa_atexit@plt+0xd00d0> │ │ │ │ - addls r2, pc, r2 │ │ │ │ - ldrls r1, [r7, #3] │ │ │ │ - ldrls r7, [pc, #28] @ de288 <__cxa_atexit@plt+0xd00d4> │ │ │ │ - addls r7, pc, r7 │ │ │ │ - strls r2, [r5, #-8] │ │ │ │ - strls r1, [r5, #-4] │ │ │ │ - ldrls r0, [pc, #16] @ de28c <__cxa_atexit@plt+0xd00d8> │ │ │ │ - ldrls r0, [pc, r0] │ │ │ │ - movls r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - rsbseq r4, r6, #24, 6 @ 0x60000000 │ │ │ │ - rsbseq r4, r6, #8, 6 @ 0x20000000 │ │ │ │ + rsbseq sp, r6, #148, 12 @ 0x9400000 │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #224] @ de380 <__cxa_atexit@plt+0xd01cc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq de378 <__cxa_atexit@plt+0xd01c4> │ │ │ │ - ldr r2, [r4, #812] @ 0x32c │ │ │ │ - ldr r1, [r4, #820] @ 0x334 │ │ │ │ - ldr r5, [pc, #184] @ de384 <__cxa_atexit@plt+0xd01d0> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r0, [r2, #12] │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - str r3, [r0, #12] │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r1, #4] │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldrd r0, [r2, #72] @ 0x48 │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r0, r0, r6 │ │ │ │ - sbc r1, r1, #0 │ │ │ │ - strd r0, [r2, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - blx r8 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - muleq r0, r8, r1 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + ldr r3, [pc, #12] @ d2a68 <__cxa_atexit@plt+0xc48b4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20dc <__cxa_atexit@plt+0x3b3f28> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r4, [pc, #192] @ de45c <__cxa_atexit@plt+0xd02a8> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [r0, #812] @ 0x32c │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - str r4, [r5] │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ - ldr r4, [r7, #3] │ │ │ │ - str r5, [r3, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r2, [r5, #72] @ 0x48 │ │ │ │ - ldr r1, [r5, #76] @ 0x4c │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r1, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r5, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - blx r8 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r3, [pc, #12] @ d2a88 <__cxa_atexit@plt+0xc48d4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20e4 <__cxa_atexit@plt+0x3b3f30> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ de47c <__cxa_atexit@plt+0xd02c8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - addseq ip, r1, #212, 2 @ 0x35 │ │ │ │ - rsbseq r4, r6, #248 @ 0xf8 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r2, r6 │ │ │ │ + ldr r3, [pc, #28] @ d2ab8 <__cxa_atexit@plt+0xc4904> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ d2abc <__cxa_atexit@plt+0xc4908> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c20fc <__cxa_atexit@plt+0x3b3f48> │ │ │ │ + rsbseq ip, r6, #192, 22 @ 0x30000 │ │ │ │ + addseq r7, r2, #96, 28 @ 0x600 │ │ │ │ + rsbseq sp, r6, #136, 8 @ 0x88000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi de4d4 <__cxa_atexit@plt+0xd0320> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc de4dc <__cxa_atexit@plt+0xd0328> │ │ │ │ - ldr r1, [pc, #64] @ de4f8 <__cxa_atexit@plt+0xd0344> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ de4fc <__cxa_atexit@plt+0xd0348> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r1, r9} │ │ │ │ - sub r2, r6, #3 │ │ │ │ - stmdb r5, {r0, r2} │ │ │ │ + bhi d2b34 <__cxa_atexit@plt+0xc4980> │ │ │ │ + ldr r2, [pc, #88] @ d2b3c <__cxa_atexit@plt+0xc4988> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq d2b24 <__cxa_atexit@plt+0xc4970> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + ldr sl, [r5, #-4]! │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [pc, #56] @ d2b40 <__cxa_atexit@plt+0xc498c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r3, r7, #1 │ │ │ │ + ldr r7, [pc, #48] @ d2b44 <__cxa_atexit@plt+0xc4990> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r9, r7, #1 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 117e5c <__cxa_atexit@plt+0x109ca8> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1ec4d34 <__cxa_atexit@plt+0x1eb6b80> │ │ │ │ - mov r6, r2 │ │ │ │ - b de4e4 <__cxa_atexit@plt+0xd0330> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ de4f4 <__cxa_atexit@plt+0xd0340> │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rsbseq r5, r6, #160, 26 @ 0x2800 │ │ │ │ - @ instruction: 0xfffffd90 │ │ │ │ - addseq ip, r1, #84, 2 │ │ │ │ - rsbseq r4, r6, #172 @ 0xac │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + addseq r7, r2, #16, 30 @ 0x40 │ │ │ │ + addseq r7, r2, #4, 22 @ 0x1000 │ │ │ │ + rsbseq sp, r6, #4, 8 @ 0x4000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr sl, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #20] @ d2b7c <__cxa_atexit@plt+0xc49c8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #12] @ d2b80 <__cxa_atexit@plt+0xc49cc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + b 117e5c <__cxa_atexit@plt+0x109ca8> │ │ │ │ + addseq r7, r2, #176, 28 @ 0xb00 │ │ │ │ + addseq r7, r2, #164, 20 @ 0xa4000 │ │ │ │ + rsbseq sp, r6, #4, 10 @ 0x1000000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - ldrhi r0, [r4, #-8] │ │ │ │ - ldrls r2, [pc, #36] @ de548 <__cxa_atexit@plt+0xd0394> │ │ │ │ - addls r2, pc, r2 │ │ │ │ - ldrls r1, [r7, #3] │ │ │ │ - ldrls r7, [pc, #28] @ de54c <__cxa_atexit@plt+0xd0398> │ │ │ │ - addls r7, pc, r7 │ │ │ │ - strls r2, [r5, #-8] │ │ │ │ - strls r1, [r5, #-4] │ │ │ │ - ldrls r0, [pc, #16] @ de550 <__cxa_atexit@plt+0xd039c> │ │ │ │ - ldrls r0, [pc, r0] │ │ │ │ - movls r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - rsbseq r4, r6, #136 @ 0x88 │ │ │ │ - rsbseq r4, r6, #120 @ 0x78 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #224] @ de644 <__cxa_atexit@plt+0xd0490> │ │ │ │ - add r2, pc, r2 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq de63c <__cxa_atexit@plt+0xd0488> │ │ │ │ - ldr r2, [r4, #812] @ 0x32c │ │ │ │ - ldr r1, [r4, #820] @ 0x334 │ │ │ │ - ldr r5, [pc, #184] @ de648 <__cxa_atexit@plt+0xd0494> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r0, [r2, #12] │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - str r3, [r0, #12] │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r1, #4] │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldrd r0, [r2, #72] @ 0x48 │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r0, r0, r6 │ │ │ │ - sbc r1, r1, #0 │ │ │ │ - strd r0, [r2, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - blx r8 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - muleq r0, r8, r1 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r4, [pc, #192] @ de720 <__cxa_atexit@plt+0xd056c> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [r0, #812] @ 0x32c │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - str r4, [r5] │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ - ldr r4, [r7, #3] │ │ │ │ - str r5, [r3, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r2, [r5, #72] @ 0x48 │ │ │ │ - ldr r1, [r5, #76] @ 0x4c │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r1, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r5, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - blx r8 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ de740 <__cxa_atexit@plt+0xd058c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - addseq fp, r1, #16, 30 @ 0x40 │ │ │ │ - rsbseq r3, r6, #104, 28 @ 0x680 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi d2bdc <__cxa_atexit@plt+0xc4a28> │ │ │ │ + ldr r7, [pc, #84] @ d2c00 <__cxa_atexit@plt+0xc4a4c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi de798 <__cxa_atexit@plt+0xd05e4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc de7a0 <__cxa_atexit@plt+0xd05ec> │ │ │ │ - ldr r1, [pc, #64] @ de7bc <__cxa_atexit@plt+0xd0608> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ de7c0 <__cxa_atexit@plt+0xd060c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r1, r9} │ │ │ │ - sub r2, r6, #3 │ │ │ │ - stmdb r5, {r0, r2} │ │ │ │ + bhi d2bec <__cxa_atexit@plt+0xc4a38> │ │ │ │ + ldr r7, [pc, #72] @ d2c0c <__cxa_atexit@plt+0xc4a58> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + ldr r7, [pc, #60] @ d2c10 <__cxa_atexit@plt+0xc4a5c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 1ec4d34 <__cxa_atexit@plt+0x1eb6b80> │ │ │ │ - mov r6, r2 │ │ │ │ - b de7a8 <__cxa_atexit@plt+0xd05f4> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ de7b8 <__cxa_atexit@plt+0xd0604> │ │ │ │ + b 3c1f4c <__cxa_atexit@plt+0x3b3d98> │ │ │ │ + ldr r7, [pc, #36] @ d2c08 <__cxa_atexit@plt+0xc4a54> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rsbseq r5, r6, #228, 20 @ 0xe4000 │ │ │ │ - @ instruction: 0xfffffd90 │ │ │ │ - addseq fp, r1, #144, 28 @ 0x900 │ │ │ │ - rsbseq r3, r6, #28, 28 @ 0x1c0 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - ldrhi r0, [r4, #-8] │ │ │ │ - ldrls r2, [pc, #36] @ de80c <__cxa_atexit@plt+0xd0658> │ │ │ │ - addls r2, pc, r2 │ │ │ │ - ldrls r1, [r7, #3] │ │ │ │ - ldrls r7, [pc, #28] @ de810 <__cxa_atexit@plt+0xd065c> │ │ │ │ - addls r7, pc, r7 │ │ │ │ - strls r2, [r5, #-8] │ │ │ │ - strls r1, [r5, #-4] │ │ │ │ - ldrls r0, [pc, #16] @ de814 <__cxa_atexit@plt+0xd0660> │ │ │ │ - ldrls r0, [pc, r0] │ │ │ │ - movls r5, r3 │ │ │ │ + ldr r7, [pc, #16] @ d2c04 <__cxa_atexit@plt+0xc4a50> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - rsbseq r3, r6, #248, 26 @ 0x3e00 │ │ │ │ - rsbseq r3, r6, #232, 26 @ 0x3a00 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #224] @ de908 <__cxa_atexit@plt+0xd0754> │ │ │ │ - add r2, pc, r2 │ │ │ │ + @ instruction: 0xfffff218 │ │ │ │ + rsbseq sp, r6, #152, 8 @ 0x98000000 │ │ │ │ + rsbseq sp, r6, #176, 8 @ 0xb0000000 │ │ │ │ + @ instruction: 0xffffede4 │ │ │ │ + addseq r7, r2, #24, 22 @ 0x6000 │ │ │ │ + rsbseq sp, r6, #40, 6 @ 0xa0000000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + ldr r3, [pc, #16] @ d2c3c <__cxa_atexit@plt+0xc4a88> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq de900 <__cxa_atexit@plt+0xd074c> │ │ │ │ - ldr r2, [r4, #812] @ 0x32c │ │ │ │ - ldr r1, [r4, #820] @ 0x334 │ │ │ │ - ldr r5, [pc, #184] @ de90c <__cxa_atexit@plt+0xd0758> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r0, [r2, #12] │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - str r3, [r0, #12] │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r1, #4] │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldrd r0, [r2, #72] @ 0x48 │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r0, r0, r6 │ │ │ │ - sbc r1, r1, #0 │ │ │ │ - strd r0, [r2, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - blx r8 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - muleq r0, r8, r1 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r4, [pc, #192] @ de9e4 <__cxa_atexit@plt+0xd0830> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [r0, #812] @ 0x32c │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - str r4, [r5] │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ - ldr r4, [r7, #3] │ │ │ │ - str r5, [r3, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r2, [r5, #72] @ 0x48 │ │ │ │ - ldr r1, [r5, #76] @ 0x4c │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r1, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r5, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - blx r8 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ dea04 <__cxa_atexit@plt+0xd0850> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - addseq fp, r1, #76, 24 @ 0x4c00 │ │ │ │ - rsbseq r3, r6, #216, 22 @ 0x36000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi dea5c <__cxa_atexit@plt+0xd08a8> │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + add r9, r3, #2 │ │ │ │ + b 1fe83a4 <__cxa_atexit@plt+0x1fda1f0> │ │ │ │ + rsbseq sp, r6, #24, 6 @ 0x60000000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi d2cbc <__cxa_atexit@plt+0xc4b08> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ + add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc dea64 <__cxa_atexit@plt+0xd08b0> │ │ │ │ - ldr r1, [pc, #64] @ dea80 <__cxa_atexit@plt+0xd08cc> │ │ │ │ + bcc d2cc4 <__cxa_atexit@plt+0xc4b10> │ │ │ │ + ldr ip, [pc, #108] @ d2ce0 <__cxa_atexit@plt+0xc4b2c> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r1, [pc, #104] @ d2ce4 <__cxa_atexit@plt+0xc4b30> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ dea84 <__cxa_atexit@plt+0xd08d0> │ │ │ │ + ldr r0, [pc, #100] @ d2ce8 <__cxa_atexit@plt+0xc4b34> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r1, r9} │ │ │ │ - sub r2, r6, #3 │ │ │ │ - stmdb r5, {r0, r2} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1ec4d34 <__cxa_atexit@plt+0x1eb6b80> │ │ │ │ - mov r6, r2 │ │ │ │ - b dea6c <__cxa_atexit@plt+0xd08b8> │ │ │ │ - mov r7, #8 │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + sub r0, r6, #23 │ │ │ │ + sub lr, r6, #15 │ │ │ │ + stmib r3, {r1, r9, ip} │ │ │ │ + str sl, [r3, #16] │ │ │ │ + ldr r1, [pc, #76] @ d2cec <__cxa_atexit@plt+0xc4b38> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + sub r3, r6, #7 │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + mov r5, r2 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r3 │ │ │ │ + b d2ccc <__cxa_atexit@plt+0xc4b18> │ │ │ │ + mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ dea7c <__cxa_atexit@plt+0xd08c8> │ │ │ │ + ldr r7, [pc, #8] @ d2cdc <__cxa_atexit@plt+0xc4b28> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rsbseq r5, r6, #40, 16 @ 0x280000 │ │ │ │ - @ instruction: 0xfffffd90 │ │ │ │ - addseq fp, r1, #204, 22 @ 0x33000 │ │ │ │ - rsbseq r3, r6, #140, 22 @ 0x23000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + rsbseq sp, r6, #0, 8 │ │ │ │ + @ instruction: 0xffffff1c │ │ │ │ + @ instruction: 0xfffffe50 │ │ │ │ + addseq r7, r2, #176, 18 @ 0x2c0000 │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - ldrhi r0, [r4, #-8] │ │ │ │ - ldrls r2, [pc, #36] @ dead0 <__cxa_atexit@plt+0xd091c> │ │ │ │ - addls r2, pc, r2 │ │ │ │ - ldrls r1, [r7, #3] │ │ │ │ - ldrls r7, [pc, #28] @ dead4 <__cxa_atexit@plt+0xd0920> │ │ │ │ - addls r7, pc, r7 │ │ │ │ - strls r2, [r5, #-8] │ │ │ │ - strls r1, [r5, #-4] │ │ │ │ - ldrls r0, [pc, #16] @ dead8 <__cxa_atexit@plt+0xd0924> │ │ │ │ - ldrls r0, [pc, r0] │ │ │ │ - movls r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - rsbseq r3, r6, #104, 22 @ 0x1a000 │ │ │ │ - rsbseq r3, r6, #88, 22 @ 0x16000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #228] @ debd0 <__cxa_atexit@plt+0xd0a1c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq debc8 <__cxa_atexit@plt+0xd0a14> │ │ │ │ - ldr r2, [r4, #812] @ 0x32c │ │ │ │ - ldr r1, [r4, #820] @ 0x334 │ │ │ │ - ldr r5, [pc, #188] @ debd4 <__cxa_atexit@plt+0xd0a20> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r0, [r2, #12] │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - str r3, [r0, #12] │ │ │ │ - add r7, r6, #4 │ │ │ │ - str r7, [r1, #4] │ │ │ │ - ldr r6, [r1] │ │ │ │ - ldrd r0, [r2, #72] @ 0x48 │ │ │ │ - sub r7, r7, r6 │ │ │ │ - subs r0, r0, r7 │ │ │ │ - sbc r1, r1, #0 │ │ │ │ - strd r0, [r2, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - blx r8 │ │ │ │ - mov r7, r0 │ │ │ │ + bhi d2d48 <__cxa_atexit@plt+0xc4b94> │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq d2d40 <__cxa_atexit@plt+0xc4b8c> │ │ │ │ + ldr r3, [pc, #48] @ d2d50 <__cxa_atexit@plt+0xc4b9c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #44] @ d2d54 <__cxa_atexit@plt+0xc4ba0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #36] @ d2d58 <__cxa_atexit@plt+0xc4ba4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + b 1616b18 <__cxa_atexit@plt+0x1608964> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - muleq r0, ip, r1 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r4, [pc, #192] @ decac <__cxa_atexit@plt+0xd0af8> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [r0, #812] @ 0x32c │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - str r4, [r5] │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ - ldr r4, [r7, #3] │ │ │ │ - str r5, [r3, #12] │ │ │ │ - ldr r7, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r7, #4] │ │ │ │ - ldr r7, [r0, #812] @ 0x32c │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - ldr r5, [r5] │ │ │ │ - ldrd r2, [r7, #72] @ 0x48 │ │ │ │ - sub r6, r6, r5 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r3, #0 │ │ │ │ - strd r2, [r7, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r5, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - blx r8 │ │ │ │ - mov r7, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + subseq r9, sp, #116, 20 @ 0x74000 │ │ │ │ + addseq r7, r2, #184, 16 @ 0xb80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc dece4 <__cxa_atexit@plt+0xd0b30> │ │ │ │ - ldr r2, [pc, #28] @ decf0 <__cxa_atexit@plt+0xd0b3c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ + bcc d2dac <__cxa_atexit@plt+0xc4bf8> │ │ │ │ + ldr lr, [pc, #60] @ d2dc4 <__cxa_atexit@plt+0xc4c10> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmda r5, {r1, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - addseq fp, r1, #176, 18 @ 0x2c0000 │ │ │ │ - rsbseq r3, r6, #32, 18 @ 0x80000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ded48 <__cxa_atexit@plt+0xd0b94> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc ded50 <__cxa_atexit@plt+0xd0b9c> │ │ │ │ - ldr r1, [pc, #64] @ ded6c <__cxa_atexit@plt+0xd0bb8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ ded70 <__cxa_atexit@plt+0xd0bbc> │ │ │ │ + ldr r3, [pc, #20] @ d2dc8 <__cxa_atexit@plt+0xc4c14> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq r7, r2, #164, 22 @ 0x29000 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d2e10 <__cxa_atexit@plt+0xc4c5c> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #40] @ d2e28 <__cxa_atexit@plt+0xc4c74> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r1, r9} │ │ │ │ - sub r2, r6, #3 │ │ │ │ - stmdb r5, {r0, r2} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1ec4d34 <__cxa_atexit@plt+0x1eb6b80> │ │ │ │ - mov r6, r2 │ │ │ │ - b ded58 <__cxa_atexit@plt+0xd0ba4> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ ded68 <__cxa_atexit@plt+0xd0bb4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - rsbseq r5, r6, #68, 10 @ 0x11000000 │ │ │ │ - @ instruction: 0xfffffd68 │ │ │ │ - addseq fp, r1, #224, 16 @ 0xe00000 │ │ │ │ - rsbseq r3, r6, #212, 16 @ 0xd40000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ d2e2c <__cxa_atexit@plt+0xc4c78> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq r7, r2, #44, 22 @ 0xb000 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + rsbseq sp, r6, #192, 4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - ldrhi r0, [r4, #-8] │ │ │ │ - ldrls r2, [pc, #36] @ dedbc <__cxa_atexit@plt+0xd0c08> │ │ │ │ + ldrhi r0, [r4, #-12] │ │ │ │ + ldrls r2, [pc, #44] @ d2e7c <__cxa_atexit@plt+0xc4cc8> │ │ │ │ addls r2, pc, r2 │ │ │ │ - ldrls r1, [r7, #3] │ │ │ │ - ldrls r7, [pc, #28] @ dedc0 <__cxa_atexit@plt+0xd0c0c> │ │ │ │ - addls r7, pc, r7 │ │ │ │ - strls r2, [r5, #-8] │ │ │ │ - strls r1, [r5, #-4] │ │ │ │ - ldrls r0, [pc, #16] @ dedc4 <__cxa_atexit@plt+0xd0c10> │ │ │ │ + ldrls r3, [pc, #40] @ d2e80 <__cxa_atexit@plt+0xc4ccc> │ │ │ │ + addls r3, pc, r3 │ │ │ │ + ldrls r1, [r7, #8] │ │ │ │ + strls r2, [r5, #-16]! │ │ │ │ + ldrls r2, [pc, #28] @ d2e84 <__cxa_atexit@plt+0xc4cd0> │ │ │ │ + ldrls r2, [pc, r2] │ │ │ │ + stmibls r5, {r1, r2, r7} │ │ │ │ + ldrls r0, [pc, #20] @ d2e88 <__cxa_atexit@plt+0xc4cd4> │ │ │ │ ldrls r0, [pc, r0] │ │ │ │ - movls r5, r3 │ │ │ │ + movls r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - rsbseq r3, r6, #176, 16 @ 0xb00000 │ │ │ │ - rsbseq r3, r6, #160, 16 @ 0xa00000 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + rsbseq sp, r6, #144, 4 │ │ │ │ + addseq r7, r2, #108, 14 @ 0x1b00000 │ │ │ │ + rsbseq sp, r6, #116, 4 @ 0x40000007 │ │ │ │ + rsbseq sp, r6, #120, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #32] @ d2ec0 <__cxa_atexit@plt+0xc4d0c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #28] @ d2ec4 <__cxa_atexit@plt+0xc4d10> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r0, [pc, #16] @ d2ec8 <__cxa_atexit@plt+0xc4d14> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsbseq sp, r6, #100, 2 │ │ │ │ + rsbseq sp, r6, #84, 2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #224] @ deeb8 <__cxa_atexit@plt+0xd0d04> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #100] @ d2f44 <__cxa_atexit@plt+0xc4d90> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ + str r3, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq deeb0 <__cxa_atexit@plt+0xd0cfc> │ │ │ │ - ldr r2, [r4, #812] @ 0x32c │ │ │ │ - ldr r1, [r4, #820] @ 0x334 │ │ │ │ - ldr r5, [pc, #184] @ deebc <__cxa_atexit@plt+0xd0d08> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r0, [r2, #12] │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - str r3, [r0, #12] │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r1, #4] │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldrd r0, [r2, #72] @ 0x48 │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r0, r0, r6 │ │ │ │ - sbc r1, r1, #0 │ │ │ │ - strd r0, [r2, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - blx r8 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ + beq d2f2c <__cxa_atexit@plt+0xc4d78> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc d2f34 <__cxa_atexit@plt+0xc4d80> │ │ │ │ + ldr lr, [pc, #60] @ d2f48 <__cxa_atexit@plt+0xc4d94> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r1, r3, r7} │ │ │ │ + sub r7, r2, #11 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - muleq r0, r8, r1 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r4, [pc, #192] @ def94 <__cxa_atexit@plt+0xd0de0> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [r0, #812] @ 0x32c │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - str r4, [r5] │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ - ldr r4, [r7, #3] │ │ │ │ - str r5, [r3, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r2, [r5, #72] @ 0x48 │ │ │ │ - ldr r1, [r5, #76] @ 0x4c │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r1, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r5, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - blx r8 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + addseq r7, r2, #36, 20 @ 0x24000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ defb4 <__cxa_atexit@plt+0xd0e00> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d2f8c <__cxa_atexit@plt+0xc4dd8> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr lr, [pc, #36] @ d2f98 <__cxa_atexit@plt+0xc4de4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldmdb r5, {r1, r2} │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - addseq fp, r1, #156, 12 @ 0x9c00000 │ │ │ │ - rsbseq r3, r6, #144, 12 @ 0x9000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi df00c <__cxa_atexit@plt+0xd0e58> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc df014 <__cxa_atexit@plt+0xd0e60> │ │ │ │ - ldr r1, [pc, #64] @ df030 <__cxa_atexit@plt+0xd0e7c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ df034 <__cxa_atexit@plt+0xd0e80> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r1, r9} │ │ │ │ - sub r2, r6, #3 │ │ │ │ - stmdb r5, {r0, r2} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1ec4d34 <__cxa_atexit@plt+0x1eb6b80> │ │ │ │ - mov r6, r2 │ │ │ │ - b df01c <__cxa_atexit@plt+0xd0e68> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ df02c <__cxa_atexit@plt+0xd0e78> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r7, r2, #188, 18 @ 0x2f0000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d2fe8 <__cxa_atexit@plt+0xc4e34> │ │ │ │ + ldr r3, [pc, #60] @ d3000 <__cxa_atexit@plt+0xc4e4c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #56] @ d3004 <__cxa_atexit@plt+0xc4e50> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + str r8, [sl, #8] │ │ │ │ + ldr r3, [pc, #44] @ d3008 <__cxa_atexit@plt+0xc4e54> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r2, #2 │ │ │ │ + b 3c210c <__cxa_atexit@plt+0x3b3f58> │ │ │ │ + ldr r7, [pc, #28] @ d300c <__cxa_atexit@plt+0xc4e58> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rsbseq r5, r6, #136, 4 @ 0x80000008 │ │ │ │ - @ instruction: 0xfffffd90 │ │ │ │ - addseq fp, r1, #28, 12 @ 0x1c00000 │ │ │ │ + @ instruction: 0xfffffe74 │ │ │ │ + rsbseq ip, r6, #112, 28 @ 0x700 │ │ │ │ + addseq r7, r2, #88, 18 @ 0x160000 │ │ │ │ + rsbseq sp, r6, #24, 2 │ │ │ │ + rsbseq sp, r6, #4, 2 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ + andeq r0, r1, sp │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi df118 <__cxa_atexit@plt+0xd0f64> │ │ │ │ + bhi d30fc <__cxa_atexit@plt+0xc4f48> │ │ │ │ ldr r5, [r4, #812] @ 0x32c │ │ │ │ - ldr r2, [pc, #196] @ df120 <__cxa_atexit@plt+0xd0f6c> │ │ │ │ + ldr r2, [pc, #204] @ d3104 <__cxa_atexit@plt+0xc4f50> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r5, [r7, #7] │ │ │ │ + ldr r5, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ str r3, [r2, #12] │ │ │ │ ldr r3, [r4, #820] @ 0x334 │ │ │ │ add r6, r6, #4 │ │ │ │ str r6, [r3, #4] │ │ │ │ ldr r3, [r4, #812] @ 0x32c │ │ │ │ ldr r2, [r4, #820] @ 0x334 │ │ │ │ ldr r2, [r2] │ │ │ │ @@ -213906,20 +201609,22 @@ │ │ │ │ sub r6, r6, r2 │ │ │ │ subs r0, r0, r6 │ │ │ │ sbc r1, r1, #0 │ │ │ │ strd r0, [r3, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - blx r8 │ │ │ │ + mov r1, r7 │ │ │ │ + bl cfe4 │ │ │ │ + mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -213936,181 +201641,45 @@ │ │ │ │ add fp, r2, #100 @ 0x64 │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ df140 <__cxa_atexit@plt+0xd0f8c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - addseq fp, r1, #16, 10 @ 0x4000000 │ │ │ │ - rsbseq r3, r6, #56, 10 @ 0xe000000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - ldrhi r0, [r4, #-8] │ │ │ │ - ldrls r2, [pc, #36] @ df18c <__cxa_atexit@plt+0xd0fd8> │ │ │ │ - addls r2, pc, r2 │ │ │ │ - ldrls r1, [r7, #3] │ │ │ │ - ldrls r7, [pc, #28] @ df190 <__cxa_atexit@plt+0xd0fdc> │ │ │ │ - addls r7, pc, r7 │ │ │ │ - strls r2, [r5, #-8] │ │ │ │ - strls r1, [r5, #-4] │ │ │ │ - ldrls r0, [pc, #16] @ df194 <__cxa_atexit@plt+0xd0fe0> │ │ │ │ - ldrls r0, [pc, r0] │ │ │ │ - movls r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - rsbseq r3, r6, #20, 10 @ 0x5000000 │ │ │ │ - rsbseq r3, r6, #4, 10 @ 0x1000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #96] @ df208 <__cxa_atexit@plt+0xd1054> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq df1f0 <__cxa_atexit@plt+0xd103c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc df1f8 <__cxa_atexit@plt+0xd1044> │ │ │ │ - ldr r1, [pc, #52] @ df20c <__cxa_atexit@plt+0xd1058> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - stmib r6, {r1, r2, r7} │ │ │ │ - add r5, r5, #8 │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - b df044 <__cxa_atexit@plt+0xd0e90> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0xfffffe68 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc df254 <__cxa_atexit@plt+0xd10a0> │ │ │ │ - ldr r2, [pc, #44] @ df260 <__cxa_atexit@plt+0xd10ac> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - add r5, r5, #8 │ │ │ │ - sub r7, r6, #7 │ │ │ │ - b df044 <__cxa_atexit@plt+0xd0e90> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - @ instruction: 0xfffffe0c │ │ │ │ - rsbseq r3, r6, #24, 8 @ 0x18000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi df2b8 <__cxa_atexit@plt+0xd1104> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc df2c0 <__cxa_atexit@plt+0xd110c> │ │ │ │ - ldr r1, [pc, #64] @ df2dc <__cxa_atexit@plt+0xd1128> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ df2e0 <__cxa_atexit@plt+0xd112c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r1, r9} │ │ │ │ - sub r2, r6, #3 │ │ │ │ - stmdb r5, {r0, r2} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1ec4d34 <__cxa_atexit@plt+0x1eb6b80> │ │ │ │ - mov r6, r2 │ │ │ │ - b df2c8 <__cxa_atexit@plt+0xd1114> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ df2d8 <__cxa_atexit@plt+0xd1124> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - rsbseq r4, r6, #228, 30 @ 0x390 │ │ │ │ - @ instruction: 0xfffffeb4 │ │ │ │ - addseq fp, r1, #112, 6 @ 0xc0000001 │ │ │ │ - rsbseq r3, r6, #204, 6 @ 0x30000003 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi df324 <__cxa_atexit@plt+0xd1170> │ │ │ │ - ldr r3, [pc, #44] @ df338 <__cxa_atexit@plt+0xd1184> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #40] @ df33c <__cxa_atexit@plt+0xd1188> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r0, [pc, #32] @ df340 <__cxa_atexit@plt+0xd118c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ df344 <__cxa_atexit@plt+0xd1190> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq r3, r6, #168, 6 @ 0xa0000002 │ │ │ │ - rsbseq r3, r6, #156, 6 @ 0x70000002 │ │ │ │ - rsbseq r4, r6, #144, 30 @ 0x240 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + rsbseq sp, r6, #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r4, #812] @ 0x32c │ │ │ │ - ldr r3, [pc, #180] @ df414 <__cxa_atexit@plt+0xd1260> │ │ │ │ + ldr r3, [pc, #180] @ d31d8 <__cxa_atexit@plt+0xc5024> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r4, [r4, #12] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ str r5, [r4, #12] │ │ │ │ ldr r5, [r0, #820] @ 0x334 │ │ │ │ add r6, r6, #4 │ │ │ │ str r6, [r5, #4] │ │ │ │ ldr r5, [r0, #812] @ 0x32c │ │ │ │ ldr r4, [r0, #820] @ 0x334 │ │ │ │ ldr r4, [r4] │ │ │ │ ldrd r2, [r5, #72] @ 0x48 │ │ │ │ sub r6, r6, r4 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r3, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ - blx r7 │ │ │ │ + mov r0, r7 │ │ │ │ + bl d128 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -214125,284 +201694,220 @@ │ │ │ │ str r6, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add fp, r2, #100 @ 0x64 │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + rsbseq ip, r6, #60, 30 @ 0xf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc df44c <__cxa_atexit@plt+0xd1298> │ │ │ │ - ldr r2, [pc, #28] @ df458 <__cxa_atexit@plt+0xd12a4> │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc d3258 <__cxa_atexit@plt+0xc50a4> │ │ │ │ + cmp r7, #0 │ │ │ │ + beq d3244 <__cxa_atexit@plt+0xc5090> │ │ │ │ + ldr r2, [pc, #100] @ d326c <__cxa_atexit@plt+0xc50b8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr lr, [pc, #92] @ d3270 <__cxa_atexit@plt+0xc50bc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r8, [pc, #88] @ d3274 <__cxa_atexit@plt+0xc50c0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ + sub r1, r3, #15 │ │ │ │ + str r8, [r6, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - addseq fp, r1, #72, 4 @ 0x80000004 │ │ │ │ - rsbseq r4, r6, #84, 28 @ 0x540 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi df498 <__cxa_atexit@plt+0xd12e4> │ │ │ │ - ldr r2, [pc, #40] @ df4a8 <__cxa_atexit@plt+0xd12f4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #36] @ df4ac <__cxa_atexit@plt+0xd12f8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r2, r2, #1 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1ec4d34 <__cxa_atexit@plt+0x1eb6b80> │ │ │ │ - ldr r7, [pc, #16] @ df4b0 <__cxa_atexit@plt+0xd12fc> │ │ │ │ + ldr r7, [pc, #28] @ d3268 <__cxa_atexit@plt+0xc50b4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - rsbseq r4, r6, #60, 28 @ 0x3c0 │ │ │ │ - addseq fp, r1, #140, 2 @ 0x23 │ │ │ │ - rsbseq r4, r6, #36, 28 @ 0x240 │ │ │ │ - rsbseq r3, r6, #48, 4 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - ldrhi r0, [r4, #-8] │ │ │ │ - ldrls r2, [pc, #36] @ df4fc <__cxa_atexit@plt+0xd1348> │ │ │ │ - addls r2, pc, r2 │ │ │ │ - ldrls r1, [r7, #3] │ │ │ │ - ldrls r7, [pc, #28] @ df500 <__cxa_atexit@plt+0xd134c> │ │ │ │ - addls r7, pc, r7 │ │ │ │ - strls r2, [r5, #-8] │ │ │ │ - strls r1, [r5, #-4] │ │ │ │ - ldrls r0, [pc, #16] @ df504 <__cxa_atexit@plt+0xd1350> │ │ │ │ - ldrls r0, [pc, r0] │ │ │ │ - movls r5, r3 │ │ │ │ - bx r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, #0 │ │ │ │ + b 15abd8 <__cxa_atexit@plt+0x14ca24> │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rsbseq r3, r6, #12, 4 @ 0xc0000000 │ │ │ │ - rsbseq r3, r6, #252, 2 @ 0x3f │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #224] @ df5f8 <__cxa_atexit@plt+0xd1444> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq df5f0 <__cxa_atexit@plt+0xd143c> │ │ │ │ - ldr r2, [r4, #812] @ 0x32c │ │ │ │ - ldr r1, [r4, #820] @ 0x334 │ │ │ │ - ldr r5, [pc, #184] @ df5fc <__cxa_atexit@plt+0xd1448> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r0, [r2, #12] │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - str r3, [r0, #12] │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r1, #4] │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldrd r0, [r2, #72] @ 0x48 │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r0, r0, r6 │ │ │ │ - sbc r1, r1, #0 │ │ │ │ - strd r0, [r2, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - blx r8 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - muleq r0, r8, r1 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r4, [pc, #192] @ df6d4 <__cxa_atexit@plt+0xd1520> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [r0, #812] @ 0x32c │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - str r4, [r5] │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ - ldr r4, [r7, #3] │ │ │ │ - str r5, [r3, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r2, [r5, #72] @ 0x48 │ │ │ │ - ldr r1, [r5, #76] @ 0x4c │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r1, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r5, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - blx r8 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ + addseq r7, r2, #236, 6 @ 0xb0000003 │ │ │ │ + addseq r7, r2, #248, 14 @ 0x3e00000 │ │ │ │ + addseq r7, r2, #32, 14 @ 0x800000 │ │ │ │ + rsbseq ip, r6, #136, 28 @ 0x880 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ df6f4 <__cxa_atexit@plt+0xd1540> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r6 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d32c8 <__cxa_atexit@plt+0xc5114> │ │ │ │ + ldr r3, [pc, #68] @ d32e8 <__cxa_atexit@plt+0xc5134> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #64] @ d32ec <__cxa_atexit@plt+0xc5138> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + str r7, [sl, #8] │ │ │ │ + ldr r3, [pc, #52] @ d32f0 <__cxa_atexit@plt+0xc513c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r2, #2 │ │ │ │ + b 3c210c <__cxa_atexit@plt+0x3b3f58> │ │ │ │ + ldr r3, [pc, #36] @ d32f4 <__cxa_atexit@plt+0xc5140> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - addseq sl, r1, #92, 30 @ 0x170 │ │ │ │ - rsbseq r2, r6, #236, 30 @ 0x3b0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + @ instruction: 0xfffffb94 │ │ │ │ + rsbseq ip, r6, #144, 22 @ 0x24000 │ │ │ │ + addseq r7, r2, #120, 12 @ 0x7800000 │ │ │ │ + rsbseq ip, r6, #56, 28 @ 0x380 │ │ │ │ + rsbseq ip, r6, #28, 28 @ 0x1c0 │ │ │ │ + andeq r0, r4, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi df74c <__cxa_atexit@plt+0xd1598> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc df754 <__cxa_atexit@plt+0xd15a0> │ │ │ │ - ldr r1, [pc, #64] @ df770 <__cxa_atexit@plt+0xd15bc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ df774 <__cxa_atexit@plt+0xd15c0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r1, r9} │ │ │ │ - sub r2, r6, #3 │ │ │ │ - stmdb r5, {r0, r2} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1ec4d34 <__cxa_atexit@plt+0x1eb6b80> │ │ │ │ - mov r6, r2 │ │ │ │ - b df75c <__cxa_atexit@plt+0xd15a8> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ df76c <__cxa_atexit@plt+0xd15b8> │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d3334 <__cxa_atexit@plt+0xc5180> │ │ │ │ + ldr r3, [pc, #40] @ d334c <__cxa_atexit@plt+0xc5198> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmib r7, {r3, r8, sl} │ │ │ │ + sub r8, r6, #7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3c2164 <__cxa_atexit@plt+0x3b3fb0> │ │ │ │ + ldr r7, [pc, #20] @ d3350 <__cxa_atexit@plt+0xc519c> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rsbseq r4, r6, #104, 22 @ 0x1a000 │ │ │ │ - @ instruction: 0xfffffd90 │ │ │ │ - addseq sl, r1, #220, 28 @ 0xdc0 │ │ │ │ - rsbseq r2, r6, #160, 30 @ 0x280 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + @ instruction: 0xfffffcf8 │ │ │ │ + rsbseq ip, r6, #244, 26 @ 0x3d00 │ │ │ │ + rsbseq ip, r6, #208, 26 @ 0x3400 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi df7b8 <__cxa_atexit@plt+0xd1604> │ │ │ │ - ldr r3, [pc, #44] @ df7cc <__cxa_atexit@plt+0xd1618> │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi d33d4 <__cxa_atexit@plt+0xc5220> │ │ │ │ + ldr r3, [pc, #140] @ d3404 <__cxa_atexit@plt+0xc5250> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #40] @ df7d0 <__cxa_atexit@plt+0xd161c> │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq d33c4 <__cxa_atexit@plt+0xc5210> │ │ │ │ + ldr r9, [r8, #3] │ │ │ │ + ldr r3, [r8, #7] │ │ │ │ + ldr sl, [r8, #11] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc d33e4 <__cxa_atexit@plt+0xc5230> │ │ │ │ + ldr r7, [pc, #104] @ d3410 <__cxa_atexit@plt+0xc525c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r0, [pc, #32] @ df7d4 <__cxa_atexit@plt+0xd1620> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + sub r8, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3c2164 <__cxa_atexit@plt+0x3b3fb0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ df7d8 <__cxa_atexit@plt+0xd1624> │ │ │ │ + ldr r7, [pc, #48] @ d340c <__cxa_atexit@plt+0xc5258> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq r2, r6, #124, 30 @ 0x1f0 │ │ │ │ - rsbseq r2, r6, #112, 30 @ 0x1c0 │ │ │ │ - rsbseq r4, r6, #20, 22 @ 0x5000 │ │ │ │ + ldr r7, [pc, #28] @ d3408 <__cxa_atexit@plt+0xc5254> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + rsbseq ip, r6, #68, 26 @ 0x1100 │ │ │ │ + rsbseq ip, r6, #92, 26 @ 0x1700 │ │ │ │ + @ instruction: 0xfffffc74 │ │ │ │ + rsbseq ip, r6, #20, 26 @ 0x500 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r4, [r4, #812] @ 0x32c │ │ │ │ - ldr r3, [pc, #176] @ df8a4 <__cxa_atexit@plt+0xd16f0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r4, [r4, #12] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r5, [r4, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr sl, [r7, #11] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc d345c <__cxa_atexit@plt+0xc52a8> │ │ │ │ + ldr r7, [pc, #40] @ d3474 <__cxa_atexit@plt+0xc52c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmib r3, {r7, r8, sl} │ │ │ │ + sub r8, r6, #7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3c2164 <__cxa_atexit@plt+0x3b3fb0> │ │ │ │ + ldr r7, [pc, #20] @ d3478 <__cxa_atexit@plt+0xc52c4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffbd0 │ │ │ │ + rsbseq ip, r6, #204, 24 @ 0xcc00 │ │ │ │ + rsbseq ip, r6, #152, 24 @ 0x9800 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r2, r0 │ │ │ │ + andeq r0, r1, sp │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d3568 <__cxa_atexit@plt+0xc53b4> │ │ │ │ + ldr r5, [r4, #812] @ 0x32c │ │ │ │ + ldr r2, [pc, #204] @ d3570 <__cxa_atexit@plt+0xc53bc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r5, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r2, #12] │ │ │ │ + ldr r3, [r4, #820] @ 0x334 │ │ │ │ add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r4, [r0, #820] @ 0x334 │ │ │ │ - ldr r4, [r4] │ │ │ │ - ldrd r2, [r5, #72] @ 0x48 │ │ │ │ - sub r6, r6, r4 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r3, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ + str r6, [r3, #4] │ │ │ │ + ldr r3, [r4, #812] @ 0x32c │ │ │ │ + ldr r2, [r4, #820] @ 0x334 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrd r0, [r3, #72] @ 0x48 │ │ │ │ + sub r6, r6, r2 │ │ │ │ + subs r0, r0, r6 │ │ │ │ + sbc r1, r1, #0 │ │ │ │ + strd r0, [r3, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ + mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ - blx r8 │ │ │ │ + mov r0, r5 │ │ │ │ + mov r1, r7 │ │ │ │ + bl cfe4 │ │ │ │ + mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -214417,98 +201922,47 @@ │ │ │ │ str r6, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add fp, r2, #100 @ 0x64 │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ df8c4 <__cxa_atexit@plt+0xd1710> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - addseq sl, r1, #140, 26 @ 0x2300 │ │ │ │ - rsbseq r4, r6, #0, 20 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi df904 <__cxa_atexit@plt+0xd1750> │ │ │ │ - ldr r2, [pc, #40] @ df914 <__cxa_atexit@plt+0xd1760> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #36] @ df918 <__cxa_atexit@plt+0xd1764> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r2, r2, #1 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1ec4d34 <__cxa_atexit@plt+0x1eb6b80> │ │ │ │ - ldr r7, [pc, #16] @ df91c <__cxa_atexit@plt+0xd1768> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - rsbseq r4, r6, #232, 18 @ 0x3a0000 │ │ │ │ - addseq sl, r1, #32, 26 @ 0x800 │ │ │ │ - rsbseq r4, r6, #208, 18 @ 0x340000 │ │ │ │ - rsbseq r2, r6, #44, 28 @ 0x2c0 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi df960 <__cxa_atexit@plt+0xd17ac> │ │ │ │ - ldr r3, [pc, #44] @ df974 <__cxa_atexit@plt+0xd17c0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #40] @ df978 <__cxa_atexit@plt+0xd17c4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r0, [pc, #32] @ df97c <__cxa_atexit@plt+0xd17c8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ df980 <__cxa_atexit@plt+0xd17cc> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq r2, r6, #8, 28 @ 0x80 │ │ │ │ - rsbseq r2, r6, #252, 26 @ 0x3f00 │ │ │ │ - rsbseq r4, r6, #124, 18 @ 0x1f0000 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + rsbseq ip, r6, #164, 22 @ 0x29000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r4, #812] @ 0x32c │ │ │ │ - ldr r3, [pc, #176] @ dfa4c <__cxa_atexit@plt+0xd1898> │ │ │ │ + ldr r3, [pc, #180] @ d3644 <__cxa_atexit@plt+0xc5490> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r4, [r4, #12] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ str r5, [r4, #12] │ │ │ │ ldr r5, [r0, #820] @ 0x334 │ │ │ │ add r6, r6, #4 │ │ │ │ str r6, [r5, #4] │ │ │ │ ldr r5, [r0, #812] @ 0x32c │ │ │ │ ldr r4, [r0, #820] @ 0x334 │ │ │ │ ldr r4, [r4] │ │ │ │ ldrd r2, [r5, #72] @ 0x48 │ │ │ │ sub r6, r6, r4 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r3, #0 │ │ │ │ strd r2, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ - blx r8 │ │ │ │ + mov r0, r7 │ │ │ │ + bl d128 │ │ │ │ + mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -214523,966 +201977,1887 @@ │ │ │ │ str r6, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add fp, r2, #100 @ 0x64 │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + rsbseq ip, r6, #208, 20 @ 0xd0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ dfa6c <__cxa_atexit@plt+0xd18b8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc d36c4 <__cxa_atexit@plt+0xc5510> │ │ │ │ + cmp r7, #0 │ │ │ │ + beq d36b0 <__cxa_atexit@plt+0xc54fc> │ │ │ │ + ldr r2, [pc, #100] @ d36d8 <__cxa_atexit@plt+0xc5524> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr lr, [pc, #92] @ d36dc <__cxa_atexit@plt+0xc5528> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r8, [pc, #88] @ d36e0 <__cxa_atexit@plt+0xc552c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ + sub r1, r3, #15 │ │ │ │ + str r8, [r6, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - addseq sl, r1, #228, 22 @ 0x39000 │ │ │ │ - rsbseq r4, r6, #104, 16 @ 0x680000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + ldr r7, [pc, #28] @ d36d4 <__cxa_atexit@plt+0xc5520> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, #0 │ │ │ │ + b 15abd8 <__cxa_atexit@plt+0x14ca24> │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + addseq r6, r2, #128, 30 @ 0x200 │ │ │ │ + addseq r7, r2, #140, 6 @ 0x30000002 │ │ │ │ + addseq r7, r2, #180, 4 @ 0x4000000b │ │ │ │ + rsbseq ip, r6, #28, 20 @ 0x1c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi dfaac <__cxa_atexit@plt+0xd18f8> │ │ │ │ - ldr r2, [pc, #40] @ dfabc <__cxa_atexit@plt+0xd1908> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r6 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d3734 <__cxa_atexit@plt+0xc5580> │ │ │ │ + ldr r3, [pc, #68] @ d3754 <__cxa_atexit@plt+0xc55a0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #64] @ d3758 <__cxa_atexit@plt+0xc55a4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #36] @ dfac0 <__cxa_atexit@plt+0xd190c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r2, r2, #1 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1ec4d34 <__cxa_atexit@plt+0x1eb6b80> │ │ │ │ - ldr r7, [pc, #16] @ dfac4 <__cxa_atexit@plt+0xd1910> │ │ │ │ - add r7, pc, r7 │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + str r7, [sl, #8] │ │ │ │ + ldr r3, [pc, #52] @ d375c <__cxa_atexit@plt+0xc55a8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r2, #2 │ │ │ │ + b 3c210c <__cxa_atexit@plt+0x3b3f58> │ │ │ │ + ldr r3, [pc, #36] @ d3760 <__cxa_atexit@plt+0xc55ac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - rsbseq r4, r6, #80, 16 @ 0x500000 │ │ │ │ - addseq sl, r1, #120, 22 @ 0x1e000 │ │ │ │ - rsbseq r4, r6, #56, 16 @ 0x380000 │ │ │ │ - rsbseq r2, r6, #184, 24 @ 0xb800 │ │ │ │ + @ instruction: 0xfffff728 │ │ │ │ + rsbseq ip, r6, #36, 14 @ 0x900000 │ │ │ │ + addseq r7, r2, #12, 4 @ 0xc0000000 │ │ │ │ + rsbseq ip, r6, #204, 18 @ 0x330000 │ │ │ │ + rsbseq ip, r6, #176, 18 @ 0x2c0000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - ldrhi r0, [r4, #-8] │ │ │ │ - ldrls r2, [pc, #36] @ dfb10 <__cxa_atexit@plt+0xd195c> │ │ │ │ - addls r2, pc, r2 │ │ │ │ - ldrls r1, [r7, #3] │ │ │ │ - ldrls r7, [pc, #28] @ dfb14 <__cxa_atexit@plt+0xd1960> │ │ │ │ - addls r7, pc, r7 │ │ │ │ - strls r2, [r5, #-8] │ │ │ │ - strls r1, [r5, #-4] │ │ │ │ - ldrls r0, [pc, #16] @ dfb18 <__cxa_atexit@plt+0xd1964> │ │ │ │ - ldrls r0, [pc, r0] │ │ │ │ - movls r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - rsbseq r2, r6, #148, 24 @ 0x9400 │ │ │ │ - rsbseq r2, r6, #132, 24 @ 0x8400 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #228] @ dfc10 <__cxa_atexit@plt+0xd1a5c> │ │ │ │ + bhi d37e4 <__cxa_atexit@plt+0xc5630> │ │ │ │ + ldr r2, [pc, #120] @ d3800 <__cxa_atexit@plt+0xc564c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq dfc08 <__cxa_atexit@plt+0xd1a54> │ │ │ │ - ldr r2, [r4, #812] @ 0x32c │ │ │ │ - ldr r1, [r4, #820] @ 0x334 │ │ │ │ - ldr r5, [pc, #188] @ dfc14 <__cxa_atexit@plt+0xd1a60> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r0, [r2, #12] │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - str r3, [r0, #12] │ │ │ │ - add r7, r6, #4 │ │ │ │ - str r7, [r1, #4] │ │ │ │ - ldr r6, [r1] │ │ │ │ - ldrd r0, [r2, #72] @ 0x48 │ │ │ │ - sub r7, r7, r6 │ │ │ │ - subs r0, r0, r7 │ │ │ │ - sbc r1, r1, #0 │ │ │ │ - strd r0, [r2, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - blx r8 │ │ │ │ - mov r7, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ + beq d37d8 <__cxa_atexit@plt+0xc5624> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc d37ec <__cxa_atexit@plt+0xc5638> │ │ │ │ + ldr r1, [pc, #84] @ d3804 <__cxa_atexit@plt+0xc5650> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r1, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + sub r8, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3c2164 <__cxa_atexit@plt+0x3b3fb0> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - muleq r0, ip, r1 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r4, [pc, #192] @ dfcec <__cxa_atexit@plt+0xd1b38> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [r0, #812] @ 0x32c │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - str r4, [r5] │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ - ldr r4, [r7, #3] │ │ │ │ - str r5, [r3, #12] │ │ │ │ - ldr r7, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r7, #4] │ │ │ │ - ldr r7, [r0, #812] @ 0x32c │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - ldr r5, [r5] │ │ │ │ - ldrd r2, [r7, #72] @ 0x48 │ │ │ │ - sub r6, r6, r5 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r3, #0 │ │ │ │ - strd r2, [r7, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r5, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - blx r8 │ │ │ │ - mov r7, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + @ instruction: 0xfffffcd8 │ │ │ │ + rsbseq ip, r6, #16, 18 @ 0x40000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc dfd24 <__cxa_atexit@plt+0xd1b70> │ │ │ │ - ldr r2, [pc, #28] @ dfd30 <__cxa_atexit@plt+0xd1b7c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + bcc d3858 <__cxa_atexit@plt+0xc56a4> │ │ │ │ + ldr r1, [pc, #52] @ d3864 <__cxa_atexit@plt+0xc56b0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + add r5, r5, #4 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3c2164 <__cxa_atexit@plt+0x3b3fb0> │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - addseq sl, r1, #112, 18 @ 0x1c0000 │ │ │ │ - rsbseq r2, r6, #76, 20 @ 0x4c000 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + @ instruction: 0xfffffc58 │ │ │ │ + rsbseq ip, r6, #172, 16 @ 0xac0000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi dfd88 <__cxa_atexit@plt+0xd1bd4> │ │ │ │ + bhi d38bc <__cxa_atexit@plt+0xc5708> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc dfd90 <__cxa_atexit@plt+0xd1bdc> │ │ │ │ - ldr r1, [pc, #64] @ dfdac <__cxa_atexit@plt+0xd1bf8> │ │ │ │ + bcc d38c4 <__cxa_atexit@plt+0xc5710> │ │ │ │ + ldr r1, [pc, #64] @ d38e0 <__cxa_atexit@plt+0xc572c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ dfdb0 <__cxa_atexit@plt+0xd1bfc> │ │ │ │ + ldr r0, [pc, #60] @ d38e4 <__cxa_atexit@plt+0xc5730> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r2, {r1, r9} │ │ │ │ sub r2, r6, #3 │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 1ec4d34 <__cxa_atexit@plt+0x1eb6b80> │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ mov r6, r2 │ │ │ │ - b dfd98 <__cxa_atexit@plt+0xd1be4> │ │ │ │ + b d38cc <__cxa_atexit@plt+0xc5718> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ dfda8 <__cxa_atexit@plt+0xd1bf4> │ │ │ │ + ldr r7, [pc, #8] @ d38dc <__cxa_atexit@plt+0xc5728> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rsbseq r4, r6, #84, 10 @ 0x15000000 │ │ │ │ - @ instruction: 0xfffffd68 │ │ │ │ - addseq sl, r1, #160, 16 @ 0xa00000 │ │ │ │ - rsbseq r2, r6, #0, 20 │ │ │ │ + rsbseq ip, r6, #108, 16 @ 0x6c0000 │ │ │ │ + @ instruction: 0xfffffed0 │ │ │ │ + addseq r6, r2, #140, 26 @ 0x2300 │ │ │ │ + rsbseq ip, r6, #96, 12 @ 0x6000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d395c <__cxa_atexit@plt+0xc57a8> │ │ │ │ + ldr r2, [pc, #88] @ d3964 <__cxa_atexit@plt+0xc57b0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq d394c <__cxa_atexit@plt+0xc5798> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + ldr sl, [r5, #-4]! │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [pc, #56] @ d3968 <__cxa_atexit@plt+0xc57b4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r3, r7, #1 │ │ │ │ + ldr r7, [pc, #48] @ d396c <__cxa_atexit@plt+0xc57b8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r9, r7, #1 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 117e5c <__cxa_atexit@plt+0x109ca8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + addseq r7, r2, #232 @ 0xe8 │ │ │ │ + addseq r6, r2, #220, 24 @ 0xdc00 │ │ │ │ + rsbseq ip, r6, #220, 10 @ 0x37000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr sl, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #20] @ d39a4 <__cxa_atexit@plt+0xc57f0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #12] @ d39a8 <__cxa_atexit@plt+0xc57f4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + b 117e5c <__cxa_atexit@plt+0x109ca8> │ │ │ │ + addseq r7, r2, #136 @ 0x88 │ │ │ │ + addseq r6, r2, #124, 24 @ 0x7c00 │ │ │ │ + rsbseq ip, r6, #128, 14 @ 0x2000000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi dfdf4 <__cxa_atexit@plt+0xd1c40> │ │ │ │ - ldr r3, [pc, #44] @ dfe08 <__cxa_atexit@plt+0xd1c54> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + b d3364 <__cxa_atexit@plt+0xc51b0> │ │ │ │ + rsbseq ip, r6, #120, 10 @ 0x1e000000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + ldr r3, [pc, #16] @ d39ec <__cxa_atexit@plt+0xc5838> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #40] @ dfe0c <__cxa_atexit@plt+0xd1c58> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r0, [pc, #32] @ dfe10 <__cxa_atexit@plt+0xd1c5c> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + add r9, r3, #2 │ │ │ │ + b 1fe83a4 <__cxa_atexit@plt+0x1fda1f0> │ │ │ │ + rsbseq ip, r6, #104, 10 @ 0x1a000000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi d3a6c <__cxa_atexit@plt+0xc58b8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc d3a74 <__cxa_atexit@plt+0xc58c0> │ │ │ │ + ldr ip, [pc, #108] @ d3a90 <__cxa_atexit@plt+0xc58dc> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r1, [pc, #104] @ d3a94 <__cxa_atexit@plt+0xc58e0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #100] @ d3a98 <__cxa_atexit@plt+0xc58e4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ dfe14 <__cxa_atexit@plt+0xd1c60> │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + sub r0, r6, #23 │ │ │ │ + sub lr, r6, #15 │ │ │ │ + stmib r3, {r1, r9, ip} │ │ │ │ + str sl, [r3, #16] │ │ │ │ + ldr r1, [pc, #76] @ d3a9c <__cxa_atexit@plt+0xc58e8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + sub r3, r6, #7 │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + mov r5, r2 │ │ │ │ + b 1ec50f8 <__cxa_atexit@plt+0x1eb6f44> │ │ │ │ + mov r6, r3 │ │ │ │ + b d3a7c <__cxa_atexit@plt+0xc58c8> │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ d3a8c <__cxa_atexit@plt+0xc58d8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq r2, r6, #220, 18 @ 0x370000 │ │ │ │ - rsbseq r2, r6, #208, 18 @ 0x340000 │ │ │ │ - rsbseq r4, r6, #0, 10 │ │ │ │ + rsbseq ip, r6, #196, 12 @ 0xc400000 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + @ instruction: 0xfffffec8 │ │ │ │ + addseq r6, r2, #0, 24 │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d3af8 <__cxa_atexit@plt+0xc5944> │ │ │ │ mov r0, r4 │ │ │ │ - ldr r4, [r4, #812] @ 0x32c │ │ │ │ - ldr r3, [pc, #176] @ dfee0 <__cxa_atexit@plt+0xd1d2c> │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq d3af0 <__cxa_atexit@plt+0xc593c> │ │ │ │ + ldr r3, [pc, #48] @ d3b00 <__cxa_atexit@plt+0xc594c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r4, [r4, #12] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r5, [r4, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r4, [r0, #820] @ 0x334 │ │ │ │ - ldr r4, [r4] │ │ │ │ - ldrd r2, [r5, #72] @ 0x48 │ │ │ │ - sub r6, r6, r4 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r3, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - blx r8 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ + ldr r8, [pc, #44] @ d3b04 <__cxa_atexit@plt+0xc5950> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #36] @ d3b08 <__cxa_atexit@plt+0xc5954> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + b 1616b18 <__cxa_atexit@plt+0x1608964> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + subseq r8, sp, #44544 @ 0xae00 │ │ │ │ + addseq r6, r2, #8, 22 @ 0x2000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ dff00 <__cxa_atexit@plt+0xd1d4c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ + mov r3, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d3b5c <__cxa_atexit@plt+0xc59a8> │ │ │ │ + ldr lr, [pc, #60] @ d3b74 <__cxa_atexit@plt+0xc59c0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmda r5, {r1, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - addseq sl, r1, #80, 14 @ 0x1400000 │ │ │ │ - rsbseq r4, r6, #236, 6 @ 0xb0000003 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + ldr r3, [pc, #20] @ d3b78 <__cxa_atexit@plt+0xc59c4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq r6, r2, #244, 26 @ 0x3d00 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d3bc0 <__cxa_atexit@plt+0xc5a0c> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #40] @ d3bd8 <__cxa_atexit@plt+0xc5a24> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ d3bdc <__cxa_atexit@plt+0xc5a28> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq r6, r2, #124, 26 @ 0x1f00 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi dff40 <__cxa_atexit@plt+0xd1d8c> │ │ │ │ - ldr r2, [pc, #40] @ dff50 <__cxa_atexit@plt+0xd1d9c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #36] @ dff54 <__cxa_atexit@plt+0xd1da0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r2, r2, #1 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1ec4d34 <__cxa_atexit@plt+0x1eb6b80> │ │ │ │ - ldr r7, [pc, #16] @ dff58 <__cxa_atexit@plt+0xd1da4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bhi d3c38 <__cxa_atexit@plt+0xc5a84> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq d3c30 <__cxa_atexit@plt+0xc5a7c> │ │ │ │ + ldr r3, [pc, #48] @ d3c40 <__cxa_atexit@plt+0xc5a8c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #44] @ d3c44 <__cxa_atexit@plt+0xc5a90> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #36] @ d3c48 <__cxa_atexit@plt+0xc5a94> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + b 1616b18 <__cxa_atexit@plt+0x1608964> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - rsbseq r4, r6, #212, 6 @ 0x50000003 │ │ │ │ - addseq sl, r1, #228, 12 @ 0xe400000 │ │ │ │ - rsbseq r4, r6, #188, 6 @ 0xf0000002 │ │ │ │ - rsbseq r2, r6, #140, 16 @ 0x8c0000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + subseq r8, sp, #105472 @ 0x19c00 │ │ │ │ + addseq r6, r2, #200, 18 @ 0x320000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi dff9c <__cxa_atexit@plt+0xd1de8> │ │ │ │ - ldr r3, [pc, #44] @ dffb0 <__cxa_atexit@plt+0xd1dfc> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d3c9c <__cxa_atexit@plt+0xc5ae8> │ │ │ │ + ldr lr, [pc, #60] @ d3cb4 <__cxa_atexit@plt+0xc5b00> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmda r5, {r1, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ d3cb8 <__cxa_atexit@plt+0xc5b04> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #40] @ dffb4 <__cxa_atexit@plt+0xd1e00> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r0, [pc, #32] @ dffb8 <__cxa_atexit@plt+0xd1e04> │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq r6, r2, #180, 24 @ 0xb400 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d3d00 <__cxa_atexit@plt+0xc5b4c> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #40] @ d3d18 <__cxa_atexit@plt+0xc5b64> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ d3d1c <__cxa_atexit@plt+0xc5b68> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq r6, r2, #60, 24 @ 0x3c00 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d3d78 <__cxa_atexit@plt+0xc5bc4> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq d3d70 <__cxa_atexit@plt+0xc5bbc> │ │ │ │ + ldr r3, [pc, #48] @ d3d80 <__cxa_atexit@plt+0xc5bcc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #44] @ d3d84 <__cxa_atexit@plt+0xc5bd0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #36] @ d3d88 <__cxa_atexit@plt+0xc5bd4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + b 1616b18 <__cxa_atexit@plt+0x1608964> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ dffbc <__cxa_atexit@plt+0xd1e08> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq r2, r6, #104, 16 @ 0x680000 │ │ │ │ - rsbseq r2, r6, #92, 16 @ 0x5c0000 │ │ │ │ - rsbseq r4, r6, #104, 6 @ 0xa0000001 │ │ │ │ + subseq r8, sp, #69632 @ 0x11000 │ │ │ │ + addseq r6, r2, #136, 16 @ 0x880000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r4, [r4, #812] @ 0x32c │ │ │ │ - ldr r3, [pc, #176] @ e0088 <__cxa_atexit@plt+0xd1ed4> │ │ │ │ + mov r3, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d3ddc <__cxa_atexit@plt+0xc5c28> │ │ │ │ + ldr lr, [pc, #60] @ d3df4 <__cxa_atexit@plt+0xc5c40> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmda r5, {r1, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ d3df8 <__cxa_atexit@plt+0xc5c44> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq r6, r2, #116, 22 @ 0x1d000 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d3e40 <__cxa_atexit@plt+0xc5c8c> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #40] @ d3e58 <__cxa_atexit@plt+0xc5ca4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ d3e5c <__cxa_atexit@plt+0xc5ca8> │ │ │ │ add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - ldr r4, [r4, #12] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r5, [r4, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r4, [r0, #820] @ 0x334 │ │ │ │ - ldr r4, [r4] │ │ │ │ - ldrd r2, [r5, #72] @ 0x48 │ │ │ │ - sub r6, r6, r4 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r3, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - blx r8 │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq r6, r2, #252, 20 @ 0xfc000 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d3eb8 <__cxa_atexit@plt+0xc5d04> │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq d3eb0 <__cxa_atexit@plt+0xc5cfc> │ │ │ │ + ldr r3, [pc, #48] @ d3ec0 <__cxa_atexit@plt+0xc5d0c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #44] @ d3ec4 <__cxa_atexit@plt+0xc5d10> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #36] @ d3ec8 <__cxa_atexit@plt+0xc5d14> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + b 1616b18 <__cxa_atexit@plt+0x1608964> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + subseq r8, sp, #13565952 @ 0xcf0000 │ │ │ │ + addseq r6, r2, #72, 14 @ 0x1200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ e00a8 <__cxa_atexit@plt+0xd1ef4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ + mov r3, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d3f1c <__cxa_atexit@plt+0xc5d68> │ │ │ │ + ldr lr, [pc, #60] @ d3f34 <__cxa_atexit@plt+0xc5d80> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmda r5, {r1, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - addseq sl, r1, #168, 10 @ 0x2a000000 │ │ │ │ - rsbseq r4, r6, #84, 4 @ 0x40000005 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + ldr r3, [pc, #20] @ d3f38 <__cxa_atexit@plt+0xc5d84> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq r6, r2, #52, 20 @ 0x34000 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d3f80 <__cxa_atexit@plt+0xc5dcc> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #40] @ d3f98 <__cxa_atexit@plt+0xc5de4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ d3f9c <__cxa_atexit@plt+0xc5de8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq r6, r2, #188, 18 @ 0x2f0000 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + rsbseq ip, r6, #64, 4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #44 @ 0x2c │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d401c <__cxa_atexit@plt+0xc5e68> │ │ │ │ + ldr r1, [pc, #100] @ d4024 <__cxa_atexit@plt+0xc5e70> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r3, [r7, #12] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-16]! │ │ │ │ + ldr r1, [pc, #80] @ d4028 <__cxa_atexit@plt+0xc5e74> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r2, {r0, r1, r7} │ │ │ │ + tst r3, #3 │ │ │ │ + beq d400c <__cxa_atexit@plt+0xc5e58> │ │ │ │ + ldr r2, [pc, #64] @ d402c <__cxa_atexit@plt+0xc5e78> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [pc, #60] @ d4030 <__cxa_atexit@plt+0xc5e7c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r3, #3] │ │ │ │ + str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ + str r3, [r5, #4] │ │ │ │ + ldr r0, [pc, #44] @ d4034 <__cxa_atexit@plt+0xc5e80> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + addseq r6, r2, #252, 10 @ 0x3f000000 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + rsbseq ip, r6, #104, 2 │ │ │ │ + rsbseq ip, r6, #84, 2 │ │ │ │ + rsbseq ip, r6, #168, 2 @ 0x2a │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #32] @ d406c <__cxa_atexit@plt+0xc5eb8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [pc, #24] @ d4070 <__cxa_atexit@plt+0xc5ebc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r0, [pc, #12] @ d4074 <__cxa_atexit@plt+0xc5ec0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + rsbseq ip, r6, #4, 2 │ │ │ │ + rsbseq ip, r6, #244 @ 0xf4 │ │ │ │ + rsbseq ip, r6, #88, 2 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #32] @ d40ac <__cxa_atexit@plt+0xc5ef8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #28] @ d40b0 <__cxa_atexit@plt+0xc5efc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r0, [pc, #16] @ d40b4 <__cxa_atexit@plt+0xc5f00> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + rsbseq ip, r6, #216 @ 0xd8 │ │ │ │ + rsbseq ip, r6, #200 @ 0xc8 │ │ │ │ + rsbseq ip, r6, #8, 2 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r0, [pc, #64] @ d4118 <__cxa_atexit@plt+0xc5f64> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + stmda r5, {r1, r2} │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq d4110 <__cxa_atexit@plt+0xc5f5c> │ │ │ │ + ldr r3, [pc, #36] @ d411c <__cxa_atexit@plt+0xc5f68> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #28] @ d4120 <__cxa_atexit@plt+0xc5f6c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + mov r8, r7 │ │ │ │ + b c62cc <__cxa_atexit@plt+0xb8118> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + addseq r6, r2, #236, 8 @ 0xec000000 │ │ │ │ + rsbseq ip, r6, #156 @ 0x9c │ │ │ │ + andeq r0, r0, r5, ror #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ d4150 <__cxa_atexit@plt+0xc5f9c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ d4154 <__cxa_atexit@plt+0xc5fa0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + mov r8, r7 │ │ │ │ + b c62cc <__cxa_atexit@plt+0xb8118> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + addseq r6, r2, #172, 8 @ 0xac000000 │ │ │ │ + rsbseq ip, r6, #104 @ 0x68 │ │ │ │ + andeq r0, r0, r5, ror #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ d4178 <__cxa_atexit@plt+0xc5fc4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 14e133c <__cxa_atexit@plt+0x14d3188> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + rsbseq ip, r6, #68 @ 0x44 │ │ │ │ + andeq r0, r0, r5, ror #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #40] @ d41b8 <__cxa_atexit@plt+0xc6004> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + ldr r8, [r5, #20] │ │ │ │ + str r1, [r5] │ │ │ │ + stmib r5, {r0, r3} │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + b 14e15b0 <__cxa_atexit@plt+0x14d33fc> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + rsbseq ip, r6, #4 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #40] @ d41f8 <__cxa_atexit@plt+0xc6044> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #36] @ d41fc <__cxa_atexit@plt+0xc6048> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + str r8, [r5] │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + ldr r0, [pc, #16] @ d4200 <__cxa_atexit@plt+0xc604c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + rsbseq fp, r6, #164, 30 @ 0x290 │ │ │ │ + rsbseq fp, r6, #140, 30 @ 0x230 │ │ │ │ + rsbseq fp, r6, #172, 30 @ 0x2b0 │ │ │ │ + andeq r0, r0, r5, ror #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r0, [pc, #36] @ d4248 <__cxa_atexit@plt+0xc6094> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + stmda r5, {r1, r2} │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + ldr r3, [pc, #16] @ d424c <__cxa_atexit@plt+0xc6098> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + mov r8, #0 │ │ │ │ + b 3c1e94 <__cxa_atexit@plt+0x3b3ce0> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + addseq r6, r2, #180, 6 @ 0xd0000002 │ │ │ │ + rsbseq fp, r6, #96, 30 @ 0x180 │ │ │ │ + andeq r0, r0, r7, ror #3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ d4270 <__cxa_atexit@plt+0xc60bc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 14e133c <__cxa_atexit@plt+0x14d3188> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + rsbseq fp, r6, #44, 30 @ 0xb0 │ │ │ │ + andeq r0, r0, r7, ror #3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #40] @ d42b0 <__cxa_atexit@plt+0xc60fc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + ldr r8, [r5, #24] │ │ │ │ + str r1, [r5] │ │ │ │ + stmib r5, {r0, r3} │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + b 14e15b0 <__cxa_atexit@plt+0x14d33fc> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + rsbseq fp, r6, #236, 28 @ 0xec0 │ │ │ │ + andeq r0, r0, r5, ror #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #40] @ d42f0 <__cxa_atexit@plt+0xc613c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #36] @ d42f4 <__cxa_atexit@plt+0xc6140> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #16] │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + str r8, [r5] │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + ldr r0, [pc, #16] @ d42f8 <__cxa_atexit@plt+0xc6144> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + rsbseq fp, r6, #188, 28 @ 0xbc0 │ │ │ │ + rsbseq fp, r6, #164, 28 @ 0xa40 │ │ │ │ + rsbseq fp, r6, #152, 28 @ 0x980 │ │ │ │ + andeq r0, r0, r7, ror #3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #40] @ d4338 <__cxa_atexit@plt+0xc6184> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + ldr r8, [r5, #24] │ │ │ │ + str r1, [r5] │ │ │ │ + stmib r5, {r0, r3} │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + b 14e15b0 <__cxa_atexit@plt+0x14d33fc> │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r5, ror #2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #16] │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + str r8, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #48 @ 0x30 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d43c4 <__cxa_atexit@plt+0xc6210> │ │ │ │ + ldr lr, [pc, #112] @ d43dc <__cxa_atexit@plt+0xc6228> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [pc, #108] @ d43e0 <__cxa_atexit@plt+0xc622c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #36] @ 0x24 │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + ldm r5, {r1, r8, ip} │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ + sub r7, r6, #43 @ 0x2b │ │ │ │ + str r7, [r3, #48] @ 0x30 │ │ │ │ + sub r7, r6, #27 │ │ │ │ + str r7, [r3, #44] @ 0x2c │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add r7, r3, #8 │ │ │ │ + stm r7, {r0, r1, sl, lr} │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str ip, [r3, #28] │ │ │ │ + str r8, [r3, #32] │ │ │ │ + str r9, [r3, #40] @ 0x28 │ │ │ │ + sub r7, r6, #11 │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #24] @ d43e4 <__cxa_atexit@plt+0xc6230> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #48 @ 0x30 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq r6, r2, #192, 10 @ 0x30000000 │ │ │ │ + addseq r6, r2, #188, 10 @ 0x2f000000 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r7, ror #3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #48 @ 0x30 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d4468 <__cxa_atexit@plt+0xc62b4> │ │ │ │ + ldr lr, [pc, #116] @ d4480 <__cxa_atexit@plt+0xc62cc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [pc, #112] @ d4484 <__cxa_atexit@plt+0xc62d0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #36] @ 0x24 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + add ip, r5, #8 │ │ │ │ + ldm ip, {r1, r8, ip} │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + ldr r0, [r5, #24] │ │ │ │ + ldr r2, [r5, #28] │ │ │ │ + sub r7, r6, #43 @ 0x2b │ │ │ │ + str r7, [r3, #48] @ 0x30 │ │ │ │ + sub r7, r6, #27 │ │ │ │ + str r7, [r3, #44] @ 0x2c │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add r7, r3, #8 │ │ │ │ + stm r7, {r0, r1, sl, lr} │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str ip, [r3, #28] │ │ │ │ + str r8, [r3, #32] │ │ │ │ + str r9, [r3, #40] @ 0x28 │ │ │ │ + sub r7, r6, #11 │ │ │ │ + ldr r0, [r5, #32]! │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #24] @ d4488 <__cxa_atexit@plt+0xc62d4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #48 @ 0x30 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + addseq r6, r2, #32, 10 @ 0x8000000 │ │ │ │ + addseq r6, r2, #28, 10 @ 0x7000000 │ │ │ │ + @ instruction: 0xffffff7c │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d44dc <__cxa_atexit@plt+0xc6328> │ │ │ │ + ldr r3, [pc, #64] @ d44f4 <__cxa_atexit@plt+0xc6340> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #60] @ d44f8 <__cxa_atexit@plt+0xc6344> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + str r8, [sl, #8] │ │ │ │ + str r9, [sl, #12] │ │ │ │ + ldr r3, [pc, #44] @ d44fc <__cxa_atexit@plt+0xc6348> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r2, #2 │ │ │ │ + b 3c210c <__cxa_atexit@plt+0x3b3f58> │ │ │ │ + ldr r7, [pc, #28] @ d4500 <__cxa_atexit@plt+0xc634c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffaf4 │ │ │ │ + rsbseq fp, r6, #224, 16 @ 0xe00000 │ │ │ │ + addseq r6, r2, #100, 8 @ 0x64000000 │ │ │ │ + rsbseq fp, r6, #20, 26 @ 0x500 │ │ │ │ + rsbseq fp, r6, #232, 24 @ 0xe800 │ │ │ │ + andeq r0, r2, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e00e8 <__cxa_atexit@plt+0xd1f34> │ │ │ │ - ldr r2, [pc, #40] @ e00f8 <__cxa_atexit@plt+0xd1f44> │ │ │ │ + mov sl, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d4580 <__cxa_atexit@plt+0xc63cc> │ │ │ │ + ldr r2, [pc, #140] @ d45bc <__cxa_atexit@plt+0xc6408> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib sl, {r2, r8} │ │ │ │ + sub r9, r6, #3 │ │ │ │ + add r6, sl, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d4598 <__cxa_atexit@plt+0xc63e4> │ │ │ │ + ldr r3, [pc, #128] @ d45cc <__cxa_atexit@plt+0xc6418> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #124] @ d45d0 <__cxa_atexit@plt+0xc641c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #36] @ e00fc <__cxa_atexit@plt+0xd1f48> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r2, r2, #1 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1ec4d34 <__cxa_atexit@plt+0x1eb6b80> │ │ │ │ - ldr r7, [pc, #16] @ e0100 <__cxa_atexit@plt+0xd1f4c> │ │ │ │ + ldr r1, [pc, #120] @ d45d4 <__cxa_atexit@plt+0xc6420> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [sl, #12]! │ │ │ │ + add r3, r2, #1 │ │ │ │ + str r3, [sl, #8] │ │ │ │ + str r9, [sl, #12] │ │ │ │ + ldr r3, [pc, #100] @ d45d8 <__cxa_atexit@plt+0xc6424> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r1, #2 │ │ │ │ + b 3c210c <__cxa_atexit@plt+0x3b3f58> │ │ │ │ + ldr r7, [pc, #64] @ d45c8 <__cxa_atexit@plt+0xc6414> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rsbseq r4, r6, #60, 4 @ 0xc0000003 │ │ │ │ - addseq sl, r1, #60, 10 @ 0xf000000 │ │ │ │ - rsbseq r4, r6, #36, 4 @ 0x40000002 │ │ │ │ - rsbseq r2, r6, #24, 14 @ 0x600000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + ldr r3, [pc, #32] @ d45c0 <__cxa_atexit@plt+0xc640c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #28] @ d45c4 <__cxa_atexit@plt+0xc6410> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r8, r3, #1 │ │ │ │ + bx r0 │ │ │ │ + addseq r6, r2, #116, 2 │ │ │ │ + rsbseq fp, r6, #112, 24 @ 0x7000 │ │ │ │ + rsbseq fp, r6, #80, 24 @ 0x5000 │ │ │ │ + rsbseq fp, r6, #140, 24 @ 0x8c00 │ │ │ │ + @ instruction: 0xfffffa5c │ │ │ │ + rsbseq fp, r6, #188, 24 @ 0xbc00 │ │ │ │ + rsbseq fp, r6, #64, 16 @ 0x400000 │ │ │ │ + addseq r6, r2, #192, 6 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r9 │ │ │ │ + ldr r3, [pc, #8] @ d45fc <__cxa_atexit@plt+0xc6448> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + rsbseq fp, r6, #28, 24 @ 0x1c00 │ │ │ │ + rsbseq fp, r6, #236, 22 @ 0x3b000 │ │ │ │ + andeq r0, r2, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi e0144 <__cxa_atexit@plt+0xd1f90> │ │ │ │ - ldr r3, [pc, #44] @ e0158 <__cxa_atexit@plt+0xd1fa4> │ │ │ │ + mov sl, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d467c <__cxa_atexit@plt+0xc64c8> │ │ │ │ + ldr r2, [pc, #140] @ d46b8 <__cxa_atexit@plt+0xc6504> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib sl, {r2, r8} │ │ │ │ + sub r9, r6, #3 │ │ │ │ + add r6, sl, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d4694 <__cxa_atexit@plt+0xc64e0> │ │ │ │ + ldr r3, [pc, #128] @ d46c8 <__cxa_atexit@plt+0xc6514> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #40] @ e015c <__cxa_atexit@plt+0xd1fa8> │ │ │ │ + ldr r2, [pc, #124] @ d46cc <__cxa_atexit@plt+0xc6518> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #120] @ d46d0 <__cxa_atexit@plt+0xc651c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [sl, #12]! │ │ │ │ + add r3, r2, #2 │ │ │ │ + str r3, [sl, #8] │ │ │ │ + str r9, [sl, #12] │ │ │ │ + ldr r3, [pc, #100] @ d46d4 <__cxa_atexit@plt+0xc6520> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r1, #2 │ │ │ │ + b 3c210c <__cxa_atexit@plt+0x3b3f58> │ │ │ │ + ldr r7, [pc, #64] @ d46c4 <__cxa_atexit@plt+0xc6510> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r0, [pc, #32] @ e0160 <__cxa_atexit@plt+0xd1fac> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ e0164 <__cxa_atexit@plt+0xd1fb0> │ │ │ │ + ldr r3, [pc, #32] @ d46bc <__cxa_atexit@plt+0xc6508> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #28] @ d46c0 <__cxa_atexit@plt+0xc650c> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + add r8, r3, #2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq r2, r6, #244, 12 @ 0xf400000 │ │ │ │ - rsbseq r2, r6, #232, 12 @ 0xe800000 │ │ │ │ - rsbseq r4, r6, #208, 2 @ 0x34 │ │ │ │ + addseq r6, r2, #120 @ 0x78 │ │ │ │ + rsbseq fp, r6, #148, 22 @ 0x25000 │ │ │ │ + rsbseq fp, r6, #84, 22 @ 0x15000 │ │ │ │ + rsbseq fp, r6, #176, 22 @ 0x2c000 │ │ │ │ + @ instruction: 0xfffff960 │ │ │ │ + rsbseq fp, r6, #224, 22 @ 0x38000 │ │ │ │ + rsbseq fp, r6, #68, 14 @ 0x1100000 │ │ │ │ + addseq r6, r2, #196, 4 @ 0x4000000c │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r4, [r4, #812] @ 0x32c │ │ │ │ - ldr r3, [pc, #176] @ e0230 <__cxa_atexit@plt+0xd207c> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r9 │ │ │ │ + ldr r3, [pc, #8] @ d46f8 <__cxa_atexit@plt+0xc6544> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r4, [r4, #12] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r5, [r4, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r4, [r0, #820] @ 0x334 │ │ │ │ - ldr r4, [r4] │ │ │ │ - ldrd r2, [r5, #72] @ 0x48 │ │ │ │ - sub r6, r6, r4 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r3, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - blx r8 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + rsbseq fp, r6, #64, 22 @ 0x10000 │ │ │ │ + rsbseq fp, r6, #240, 20 @ 0xf0000 │ │ │ │ + andeq r0, r2, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ e0250 <__cxa_atexit@plt+0xd209c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d4778 <__cxa_atexit@plt+0xc65c4> │ │ │ │ + ldr r2, [pc, #140] @ d47b4 <__cxa_atexit@plt+0xc6600> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib sl, {r2, r8} │ │ │ │ + sub r9, r6, #3 │ │ │ │ + add r6, sl, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d4790 <__cxa_atexit@plt+0xc65dc> │ │ │ │ + ldr r3, [pc, #128] @ d47c4 <__cxa_atexit@plt+0xc6610> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #124] @ d47c8 <__cxa_atexit@plt+0xc6614> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #120] @ d47cc <__cxa_atexit@plt+0xc6618> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [sl, #12]! │ │ │ │ + add r3, r2, #3 │ │ │ │ + str r3, [sl, #8] │ │ │ │ + str r9, [sl, #12] │ │ │ │ + ldr r3, [pc, #100] @ d47d0 <__cxa_atexit@plt+0xc661c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r1, #2 │ │ │ │ + b 3c210c <__cxa_atexit@plt+0x3b3f58> │ │ │ │ + ldr r7, [pc, #64] @ d47c0 <__cxa_atexit@plt+0xc660c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - addseq sl, r1, #0, 8 │ │ │ │ - rsbseq r4, r6, #188 @ 0xbc │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + ldr r3, [pc, #32] @ d47b8 <__cxa_atexit@plt+0xc6604> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #28] @ d47bc <__cxa_atexit@plt+0xc6608> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r8, r3, #3 │ │ │ │ + bx r0 │ │ │ │ + addseq r5, r2, #124, 30 @ 0x1f0 │ │ │ │ + rsbseq fp, r6, #184, 20 @ 0xb8000 │ │ │ │ + rsbseq fp, r6, #88, 20 @ 0x58000 │ │ │ │ + rsbseq fp, r6, #212, 20 @ 0xd4000 │ │ │ │ + @ instruction: 0xfffff864 │ │ │ │ + rsbseq fp, r6, #4, 22 @ 0x1000 │ │ │ │ + rsbseq fp, r6, #72, 12 @ 0x4800000 │ │ │ │ + addseq r6, r2, #200, 2 @ 0x32 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r9 │ │ │ │ + ldr r3, [pc, #8] @ d47f4 <__cxa_atexit@plt+0xc6640> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #3 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + rsbseq fp, r6, #100, 20 @ 0x64000 │ │ │ │ + rsbseq fp, r6, #244, 18 @ 0x3d0000 │ │ │ │ + andeq r0, r2, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e0290 <__cxa_atexit@plt+0xd20dc> │ │ │ │ - ldr r2, [pc, #40] @ e02a0 <__cxa_atexit@plt+0xd20ec> │ │ │ │ + mov sl, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d4874 <__cxa_atexit@plt+0xc66c0> │ │ │ │ + ldr r2, [pc, #140] @ d48b0 <__cxa_atexit@plt+0xc66fc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib sl, {r2, r8} │ │ │ │ + sub r9, r6, #3 │ │ │ │ + add r6, sl, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d488c <__cxa_atexit@plt+0xc66d8> │ │ │ │ + ldr r3, [pc, #128] @ d48c0 <__cxa_atexit@plt+0xc670c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #124] @ d48c4 <__cxa_atexit@plt+0xc6710> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #36] @ e02a4 <__cxa_atexit@plt+0xd20f0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r2, r2, #1 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1ec4d34 <__cxa_atexit@plt+0x1eb6b80> │ │ │ │ - ldr r7, [pc, #16] @ e02a8 <__cxa_atexit@plt+0xd20f4> │ │ │ │ + ldr r1, [pc, #120] @ d48c8 <__cxa_atexit@plt+0xc6714> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [sl, #12]! │ │ │ │ + add r3, r2, #3 │ │ │ │ + str r3, [sl, #8] │ │ │ │ + str r9, [sl, #12] │ │ │ │ + ldr r3, [pc, #100] @ d48cc <__cxa_atexit@plt+0xc6718> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r1, #2 │ │ │ │ + b 3c210c <__cxa_atexit@plt+0x3b3f58> │ │ │ │ + ldr r7, [pc, #64] @ d48bc <__cxa_atexit@plt+0xc6708> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rsbseq r4, r6, #164 @ 0xa4 │ │ │ │ - addseq sl, r1, #148, 6 @ 0x50000002 │ │ │ │ - rsbseq r4, r6, #140 @ 0x8c │ │ │ │ - rsbseq r2, r6, #164, 10 @ 0x29000000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - ldrhi r0, [r4, #-8] │ │ │ │ - ldrls r2, [pc, #36] @ e02f4 <__cxa_atexit@plt+0xd2140> │ │ │ │ - addls r2, pc, r2 │ │ │ │ - ldrls r1, [r7, #3] │ │ │ │ - ldrls r7, [pc, #28] @ e02f8 <__cxa_atexit@plt+0xd2144> │ │ │ │ - addls r7, pc, r7 │ │ │ │ - strls r2, [r5, #-8] │ │ │ │ - strls r1, [r5, #-4] │ │ │ │ - ldrls r0, [pc, #16] @ e02fc <__cxa_atexit@plt+0xd2148> │ │ │ │ - ldrls r0, [pc, r0] │ │ │ │ - movls r5, r3 │ │ │ │ + ldr r3, [pc, #32] @ d48b4 <__cxa_atexit@plt+0xc6700> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #28] @ d48b8 <__cxa_atexit@plt+0xc6704> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r8, r3, #3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - rsbseq r2, r6, #128, 10 @ 0x20000000 │ │ │ │ - rsbseq r2, r6, #112, 10 @ 0x1c000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #228] @ e03f4 <__cxa_atexit@plt+0xd2240> │ │ │ │ + addseq r5, r2, #128, 28 @ 0x800 │ │ │ │ + rsbseq fp, r6, #220, 18 @ 0x370000 │ │ │ │ + rsbseq fp, r6, #92, 18 @ 0x170000 │ │ │ │ + rsbseq fp, r6, #248, 18 @ 0x3e0000 │ │ │ │ + @ instruction: 0xfffff768 │ │ │ │ + rsbseq fp, r6, #40, 20 @ 0x28000 │ │ │ │ + rsbseq fp, r6, #76, 10 @ 0x13000000 │ │ │ │ + addseq r6, r2, #204 @ 0xcc │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r9 │ │ │ │ + ldr r3, [pc, #8] @ d48f0 <__cxa_atexit@plt+0xc673c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #3 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + rsbseq fp, r6, #136, 18 @ 0x220000 │ │ │ │ + rsbseq fp, r6, #248, 16 @ 0xf80000 │ │ │ │ + andeq r0, r2, r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d4970 <__cxa_atexit@plt+0xc67bc> │ │ │ │ + ldr r2, [pc, #140] @ d49ac <__cxa_atexit@plt+0xc67f8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib sl, {r2, r8} │ │ │ │ + sub r9, r6, #3 │ │ │ │ + add r6, sl, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d4988 <__cxa_atexit@plt+0xc67d4> │ │ │ │ + ldr r3, [pc, #128] @ d49bc <__cxa_atexit@plt+0xc6808> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #124] @ d49c0 <__cxa_atexit@plt+0xc680c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq e03ec <__cxa_atexit@plt+0xd2238> │ │ │ │ - ldr r2, [r4, #812] @ 0x32c │ │ │ │ - ldr r1, [r4, #820] @ 0x334 │ │ │ │ - ldr r5, [pc, #188] @ e03f8 <__cxa_atexit@plt+0xd2244> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r0, [r2, #12] │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - str r3, [r0, #12] │ │ │ │ - add r7, r6, #4 │ │ │ │ - str r7, [r1, #4] │ │ │ │ - ldr r6, [r1] │ │ │ │ - ldrd r0, [r2, #72] @ 0x48 │ │ │ │ - sub r7, r7, r6 │ │ │ │ - subs r0, r0, r7 │ │ │ │ - sbc r1, r1, #0 │ │ │ │ - strd r0, [r2, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - blx r8 │ │ │ │ - mov r7, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [pc, #120] @ d49c4 <__cxa_atexit@plt+0xc6810> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [sl, #12]! │ │ │ │ + add r3, r2, #3 │ │ │ │ + str r3, [sl, #8] │ │ │ │ + str r9, [sl, #12] │ │ │ │ + ldr r3, [pc, #100] @ d49c8 <__cxa_atexit@plt+0xc6814> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r1, #2 │ │ │ │ + b 3c210c <__cxa_atexit@plt+0x3b3f58> │ │ │ │ + ldr r7, [pc, #64] @ d49b8 <__cxa_atexit@plt+0xc6804> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - muleq r0, ip, r1 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r4, [pc, #192] @ e04d0 <__cxa_atexit@plt+0xd231c> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [r0, #812] @ 0x32c │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - str r4, [r5] │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ - ldr r4, [r7, #3] │ │ │ │ - str r5, [r3, #12] │ │ │ │ - ldr r7, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r7, #4] │ │ │ │ - ldr r7, [r0, #812] @ 0x32c │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - ldr r5, [r5] │ │ │ │ - ldrd r2, [r7, #72] @ 0x48 │ │ │ │ - sub r6, r6, r5 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r3, #0 │ │ │ │ - strd r2, [r7, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r5, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - blx r8 │ │ │ │ - mov r7, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ + ldr r3, [pc, #32] @ d49b0 <__cxa_atexit@plt+0xc67fc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #28] @ d49b4 <__cxa_atexit@plt+0xc6800> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r8, r3, #3 │ │ │ │ + bx r0 │ │ │ │ + addseq r5, r2, #132, 26 @ 0x2100 │ │ │ │ + rsbseq fp, r6, #0, 18 │ │ │ │ + rsbseq fp, r6, #96, 16 @ 0x600000 │ │ │ │ + rsbseq fp, r6, #28, 18 @ 0x70000 │ │ │ │ + @ instruction: 0xfffff66c │ │ │ │ + rsbseq fp, r6, #76, 18 @ 0x130000 │ │ │ │ + rsbseq fp, r6, #80, 8 @ 0x50000000 │ │ │ │ + addseq r5, r2, #208, 30 @ 0x340 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r9 │ │ │ │ + ldr r3, [pc, #8] @ d49ec <__cxa_atexit@plt+0xc6838> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #3 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + rsbseq fp, r6, #172, 16 @ 0xac0000 │ │ │ │ + rsbseq fp, r6, #252, 14 @ 0x3f00000 │ │ │ │ + andeq r0, r2, r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc e0508 <__cxa_atexit@plt+0xd2354> │ │ │ │ - ldr r2, [pc, #28] @ e0514 <__cxa_atexit@plt+0xd2360> │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d4a6c <__cxa_atexit@plt+0xc68b8> │ │ │ │ + ldr r2, [pc, #140] @ d4aa8 <__cxa_atexit@plt+0xc68f4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ + stmib sl, {r2, r8} │ │ │ │ + sub r9, r6, #3 │ │ │ │ + add r6, sl, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d4a84 <__cxa_atexit@plt+0xc68d0> │ │ │ │ + ldr r3, [pc, #128] @ d4ab8 <__cxa_atexit@plt+0xc6904> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #124] @ d4abc <__cxa_atexit@plt+0xc6908> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #120] @ d4ac0 <__cxa_atexit@plt+0xc690c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [sl, #12]! │ │ │ │ + add r3, r2, #3 │ │ │ │ + str r3, [sl, #8] │ │ │ │ + str r9, [sl, #12] │ │ │ │ + ldr r3, [pc, #100] @ d4ac4 <__cxa_atexit@plt+0xc6910> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r1, #2 │ │ │ │ + b 3c210c <__cxa_atexit@plt+0x3b3f58> │ │ │ │ + ldr r7, [pc, #64] @ d4ab4 <__cxa_atexit@plt+0xc6900> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #32] @ d4aac <__cxa_atexit@plt+0xc68f8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #28] @ d4ab0 <__cxa_atexit@plt+0xc68fc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r8, r3, #3 │ │ │ │ + bx r0 │ │ │ │ + addseq r5, r2, #136, 24 @ 0x8800 │ │ │ │ + rsbseq fp, r6, #36, 16 @ 0x240000 │ │ │ │ + rsbseq fp, r6, #100, 14 @ 0x1900000 │ │ │ │ + rsbseq fp, r6, #64, 16 @ 0x400000 │ │ │ │ + @ instruction: 0xfffff570 │ │ │ │ + rsbseq fp, r6, #112, 16 @ 0x700000 │ │ │ │ + rsbseq fp, r6, #84, 6 @ 0x50000001 │ │ │ │ + addseq r5, r2, #212, 28 @ 0xd40 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r9 │ │ │ │ + ldr r3, [pc, #8] @ d4ae8 <__cxa_atexit@plt+0xc6934> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #3 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + rsbseq fp, r6, #208, 14 @ 0x3400000 │ │ │ │ + rsbseq fp, r6, #0, 14 │ │ │ │ + andeq r0, r2, r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d4b68 <__cxa_atexit@plt+0xc69b4> │ │ │ │ + ldr r2, [pc, #140] @ d4ba4 <__cxa_atexit@plt+0xc69f0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib sl, {r2, r8} │ │ │ │ + sub r9, r6, #3 │ │ │ │ + add r6, sl, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d4b80 <__cxa_atexit@plt+0xc69cc> │ │ │ │ + ldr r3, [pc, #128] @ d4bb4 <__cxa_atexit@plt+0xc6a00> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #124] @ d4bb8 <__cxa_atexit@plt+0xc6a04> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #120] @ d4bbc <__cxa_atexit@plt+0xc6a08> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [sl, #12]! │ │ │ │ + add r3, r2, #3 │ │ │ │ + str r3, [sl, #8] │ │ │ │ + str r9, [sl, #12] │ │ │ │ + ldr r3, [pc, #100] @ d4bc0 <__cxa_atexit@plt+0xc6a0c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r1, #2 │ │ │ │ + b 3c210c <__cxa_atexit@plt+0x3b3f58> │ │ │ │ + ldr r7, [pc, #64] @ d4bb0 <__cxa_atexit@plt+0xc69fc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #32] @ d4ba8 <__cxa_atexit@plt+0xc69f4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #28] @ d4bac <__cxa_atexit@plt+0xc69f8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r8, r3, #3 │ │ │ │ bx r0 │ │ │ │ + addseq r5, r2, #140, 22 @ 0x23000 │ │ │ │ + rsbseq fp, r6, #72, 14 @ 0x1200000 │ │ │ │ + rsbseq fp, r6, #104, 12 @ 0x6800000 │ │ │ │ + rsbseq fp, r6, #100, 14 @ 0x1900000 │ │ │ │ + @ instruction: 0xfffff474 │ │ │ │ + rsbseq fp, r6, #148, 14 @ 0x2500000 │ │ │ │ + rsbseq fp, r6, #88, 4 @ 0x80000005 │ │ │ │ + addseq r5, r2, #216, 26 @ 0x3600 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r9 │ │ │ │ + ldr r3, [pc, #8] @ d4be4 <__cxa_atexit@plt+0xc6a30> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #3 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + rsbseq fp, r6, #244, 12 @ 0xf400000 │ │ │ │ + rsbseq fp, r6, #4, 12 @ 0x400000 │ │ │ │ + andeq r0, r2, r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d4c64 <__cxa_atexit@plt+0xc6ab0> │ │ │ │ + ldr r2, [pc, #140] @ d4ca0 <__cxa_atexit@plt+0xc6aec> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib sl, {r2, r8} │ │ │ │ + sub r9, r6, #3 │ │ │ │ + add r6, sl, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d4c7c <__cxa_atexit@plt+0xc6ac8> │ │ │ │ + ldr r3, [pc, #128] @ d4cb0 <__cxa_atexit@plt+0xc6afc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #124] @ d4cb4 <__cxa_atexit@plt+0xc6b00> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #120] @ d4cb8 <__cxa_atexit@plt+0xc6b04> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [sl, #12]! │ │ │ │ + add r3, r2, #3 │ │ │ │ + str r3, [sl, #8] │ │ │ │ + str r9, [sl, #12] │ │ │ │ + ldr r3, [pc, #100] @ d4cbc <__cxa_atexit@plt+0xc6b08> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r1, #2 │ │ │ │ + b 3c210c <__cxa_atexit@plt+0x3b3f58> │ │ │ │ + ldr r7, [pc, #64] @ d4cac <__cxa_atexit@plt+0xc6af8> │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - addseq sl, r1, #140, 2 @ 0x23 │ │ │ │ - rsbseq r2, r6, #56, 6 @ 0xe0000000 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #32] @ d4ca4 <__cxa_atexit@plt+0xc6af0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #28] @ d4ca8 <__cxa_atexit@plt+0xc6af4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r8, r3, #3 │ │ │ │ + bx r0 │ │ │ │ + addseq r5, r2, #144, 20 @ 0x90000 │ │ │ │ + rsbseq fp, r6, #108, 12 @ 0x6c00000 │ │ │ │ + rsbseq fp, r6, #108, 10 @ 0x1b000000 │ │ │ │ + rsbseq fp, r6, #136, 12 @ 0x8800000 │ │ │ │ + @ instruction: 0xfffff378 │ │ │ │ + rsbseq fp, r6, #184, 12 @ 0xb800000 │ │ │ │ + rsbseq fp, r6, #92, 2 │ │ │ │ + addseq r5, r2, #220, 24 @ 0xdc00 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r9 │ │ │ │ + ldr r3, [pc, #8] @ d4ce0 <__cxa_atexit@plt+0xc6b2c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #3 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + rsbseq fp, r6, #24, 12 @ 0x1800000 │ │ │ │ + rsbseq fp, r6, #8, 10 @ 0x2000000 │ │ │ │ + andeq r0, r2, r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e056c <__cxa_atexit@plt+0xd23b8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc e0574 <__cxa_atexit@plt+0xd23c0> │ │ │ │ - ldr r1, [pc, #64] @ e0590 <__cxa_atexit@plt+0xd23dc> │ │ │ │ + mov sl, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d4d60 <__cxa_atexit@plt+0xc6bac> │ │ │ │ + ldr r2, [pc, #140] @ d4d9c <__cxa_atexit@plt+0xc6be8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib sl, {r2, r8} │ │ │ │ + sub r9, r6, #3 │ │ │ │ + add r6, sl, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d4d78 <__cxa_atexit@plt+0xc6bc4> │ │ │ │ + ldr r3, [pc, #128] @ d4dac <__cxa_atexit@plt+0xc6bf8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #124] @ d4db0 <__cxa_atexit@plt+0xc6bfc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #120] @ d4db4 <__cxa_atexit@plt+0xc6c00> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ e0594 <__cxa_atexit@plt+0xd23e0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r1, r9} │ │ │ │ - sub r2, r6, #3 │ │ │ │ - stmdb r5, {r0, r2} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1ec4d34 <__cxa_atexit@plt+0x1eb6b80> │ │ │ │ - mov r6, r2 │ │ │ │ - b e057c <__cxa_atexit@plt+0xd23c8> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ e058c <__cxa_atexit@plt+0xd23d8> │ │ │ │ + str r3, [sl, #12]! │ │ │ │ + add r3, r2, #3 │ │ │ │ + str r3, [sl, #8] │ │ │ │ + str r9, [sl, #12] │ │ │ │ + ldr r3, [pc, #100] @ d4db8 <__cxa_atexit@plt+0xc6c04> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r1, #2 │ │ │ │ + b 3c210c <__cxa_atexit@plt+0x3b3f58> │ │ │ │ + ldr r7, [pc, #64] @ d4da8 <__cxa_atexit@plt+0xc6bf4> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rsbseq r3, r6, #168, 26 @ 0x2a00 │ │ │ │ - @ instruction: 0xfffffd68 │ │ │ │ - addseq sl, r1, #188 @ 0xbc │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e0678 <__cxa_atexit@plt+0xd24c4> │ │ │ │ - ldr r5, [r4, #812] @ 0x32c │ │ │ │ - ldr r2, [pc, #196] @ e0680 <__cxa_atexit@plt+0xd24cc> │ │ │ │ + ldr r3, [pc, #32] @ d4da0 <__cxa_atexit@plt+0xc6bec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #28] @ d4da4 <__cxa_atexit@plt+0xc6bf0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r8, r3, #3 │ │ │ │ + bx r0 │ │ │ │ + addseq r5, r2, #148, 18 @ 0x250000 │ │ │ │ + rsbseq fp, r6, #144, 10 @ 0x24000000 │ │ │ │ + rsbseq fp, r6, #112, 8 @ 0x70000000 │ │ │ │ + rsbseq fp, r6, #172, 10 @ 0x2b000000 │ │ │ │ + @ instruction: 0xfffff27c │ │ │ │ + rsbseq fp, r6, #220, 10 @ 0x37000000 │ │ │ │ + rsbseq fp, r6, #96 @ 0x60 │ │ │ │ + addseq r5, r2, #224, 22 @ 0x38000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r9 │ │ │ │ + ldr r3, [pc, #8] @ d4ddc <__cxa_atexit@plt+0xc6c28> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #3 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + rsbseq fp, r6, #60, 10 @ 0xf000000 │ │ │ │ + rsbseq fp, r6, #12, 8 @ 0xc000000 │ │ │ │ + andeq r0, r2, r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d4e5c <__cxa_atexit@plt+0xc6ca8> │ │ │ │ + ldr r2, [pc, #140] @ d4e98 <__cxa_atexit@plt+0xc6ce4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib sl, {r2, r8} │ │ │ │ + sub r9, r6, #3 │ │ │ │ + add r6, sl, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d4e74 <__cxa_atexit@plt+0xc6cc0> │ │ │ │ + ldr r3, [pc, #128] @ d4ea8 <__cxa_atexit@plt+0xc6cf4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #124] @ d4eac <__cxa_atexit@plt+0xc6cf8> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r5, [r7, #7] │ │ │ │ - str r3, [r2, #12] │ │ │ │ - ldr r3, [r4, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r3, #4] │ │ │ │ - ldr r3, [r4, #812] @ 0x32c │ │ │ │ - ldr r2, [r4, #820] @ 0x334 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrd r0, [r3, #72] @ 0x48 │ │ │ │ - sub r6, r6, r2 │ │ │ │ - subs r0, r0, r6 │ │ │ │ - sbc r1, r1, #0 │ │ │ │ - strd r0, [r3, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - blx r8 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ + ldr r1, [pc, #120] @ d4eb0 <__cxa_atexit@plt+0xc6cfc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [sl, #12]! │ │ │ │ + add r3, r2, #3 │ │ │ │ + str r3, [sl, #8] │ │ │ │ + str r9, [sl, #12] │ │ │ │ + ldr r3, [pc, #100] @ d4eb4 <__cxa_atexit@plt+0xc6d00> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r1, #2 │ │ │ │ + b 3c210c <__cxa_atexit@plt+0x3b3f58> │ │ │ │ + ldr r7, [pc, #64] @ d4ea4 <__cxa_atexit@plt+0xc6cf0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ + ldr r3, [pc, #32] @ d4e9c <__cxa_atexit@plt+0xc6ce8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #28] @ d4ea0 <__cxa_atexit@plt+0xc6cec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r8, r3, #3 │ │ │ │ + bx r0 │ │ │ │ + addseq r5, r2, #152, 16 @ 0x980000 │ │ │ │ + rsbseq fp, r6, #180, 8 @ 0xb4000000 │ │ │ │ + rsbseq fp, r6, #116, 6 @ 0xd0000001 │ │ │ │ + rsbseq fp, r6, #208, 8 @ 0xd0000000 │ │ │ │ + @ instruction: 0xfffff180 │ │ │ │ + rsbseq fp, r6, #0, 10 │ │ │ │ + rsbseq sl, r6, #100, 30 @ 0x190 │ │ │ │ + addseq r5, r2, #228, 20 @ 0xe4000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ e06a0 <__cxa_atexit@plt+0xd24ec> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r9 │ │ │ │ + ldr r3, [pc, #8] @ d4ed8 <__cxa_atexit@plt+0xc6d24> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #3 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + rsbseq fp, r6, #96, 8 @ 0x60000000 │ │ │ │ + rsbseq fp, r6, #16, 6 @ 0x40000000 │ │ │ │ + andeq r0, r2, r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d4f58 <__cxa_atexit@plt+0xc6da4> │ │ │ │ + ldr r2, [pc, #140] @ d4f94 <__cxa_atexit@plt+0xc6de0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib sl, {r2, r8} │ │ │ │ + sub r9, r6, #3 │ │ │ │ + add r6, sl, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d4f70 <__cxa_atexit@plt+0xc6dbc> │ │ │ │ + ldr r3, [pc, #128] @ d4fa4 <__cxa_atexit@plt+0xc6df0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #124] @ d4fa8 <__cxa_atexit@plt+0xc6df4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #120] @ d4fac <__cxa_atexit@plt+0xc6df8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [sl, #12]! │ │ │ │ + add r3, r2, #3 │ │ │ │ + str r3, [sl, #8] │ │ │ │ + str r9, [sl, #12] │ │ │ │ + ldr r3, [pc, #100] @ d4fb0 <__cxa_atexit@plt+0xc6dfc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r1, #2 │ │ │ │ + b 3c210c <__cxa_atexit@plt+0x3b3f58> │ │ │ │ + ldr r7, [pc, #64] @ d4fa0 <__cxa_atexit@plt+0xc6dec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - addseq r9, r1, #176, 30 @ 0x2c0 │ │ │ │ - rsbseq r2, r6, #224, 2 @ 0x38 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - ldrhi r0, [r4, #-8] │ │ │ │ - ldrls r2, [pc, #36] @ e06ec <__cxa_atexit@plt+0xd2538> │ │ │ │ - addls r2, pc, r2 │ │ │ │ - ldrls r1, [r7, #3] │ │ │ │ - ldrls r7, [pc, #28] @ e06f0 <__cxa_atexit@plt+0xd253c> │ │ │ │ - addls r7, pc, r7 │ │ │ │ - strls r2, [r5, #-8] │ │ │ │ - strls r1, [r5, #-4] │ │ │ │ - ldrls r0, [pc, #16] @ e06f4 <__cxa_atexit@plt+0xd2540> │ │ │ │ - ldrls r0, [pc, r0] │ │ │ │ - movls r5, r3 │ │ │ │ + ldr r3, [pc, #32] @ d4f98 <__cxa_atexit@plt+0xc6de4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #28] @ d4f9c <__cxa_atexit@plt+0xc6de8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r8, r3, #3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - rsbseq r2, r6, #188, 2 @ 0x2f │ │ │ │ - rsbseq r2, r6, #172, 2 @ 0x2b │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #96] @ e0768 <__cxa_atexit@plt+0xd25b4> │ │ │ │ + addseq r5, r2, #156, 14 @ 0x2700000 │ │ │ │ + rsbseq fp, r6, #216, 6 @ 0x60000003 │ │ │ │ + rsbseq fp, r6, #120, 4 @ 0x80000007 │ │ │ │ + rsbseq fp, r6, #244, 6 @ 0xd0000003 │ │ │ │ + @ instruction: 0xfffff084 │ │ │ │ + rsbseq fp, r6, #36, 8 @ 0x24000000 │ │ │ │ + rsbseq sl, r6, #104, 28 @ 0x680 │ │ │ │ + addseq r5, r2, #232, 18 @ 0x3a0000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r9 │ │ │ │ + ldr r3, [pc, #8] @ d4fd4 <__cxa_atexit@plt+0xc6e20> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq e0750 <__cxa_atexit@plt+0xd259c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc e0758 <__cxa_atexit@plt+0xd25a4> │ │ │ │ - ldr r1, [pc, #52] @ e076c <__cxa_atexit@plt+0xd25b8> │ │ │ │ + add r8, r3, #3 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + rsbseq fp, r6, #132, 6 @ 0x10000002 │ │ │ │ + rsbseq fp, r6, #20, 4 @ 0x40000001 │ │ │ │ + andeq r0, r2, r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d5054 <__cxa_atexit@plt+0xc6ea0> │ │ │ │ + ldr r2, [pc, #140] @ d5090 <__cxa_atexit@plt+0xc6edc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib sl, {r2, r8} │ │ │ │ + sub r9, r6, #3 │ │ │ │ + add r6, sl, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d506c <__cxa_atexit@plt+0xc6eb8> │ │ │ │ + ldr r3, [pc, #128] @ d50a0 <__cxa_atexit@plt+0xc6eec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #124] @ d50a4 <__cxa_atexit@plt+0xc6ef0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #120] @ d50a8 <__cxa_atexit@plt+0xc6ef4> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - stmib r6, {r1, r2, r7} │ │ │ │ - add r5, r5, #8 │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - b e05a4 <__cxa_atexit@plt+0xd23f0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r3, [sl, #12]! │ │ │ │ + add r3, r2, #3 │ │ │ │ + str r3, [sl, #8] │ │ │ │ + str r9, [sl, #12] │ │ │ │ + ldr r3, [pc, #100] @ d50ac <__cxa_atexit@plt+0xc6ef8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r1, #2 │ │ │ │ + b 3c210c <__cxa_atexit@plt+0x3b3f58> │ │ │ │ + ldr r7, [pc, #64] @ d509c <__cxa_atexit@plt+0xc6ee8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0xfffffe68 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc e07b4 <__cxa_atexit@plt+0xd2600> │ │ │ │ - ldr r2, [pc, #44] @ e07c0 <__cxa_atexit@plt+0xd260c> │ │ │ │ + ldr r3, [pc, #32] @ d5094 <__cxa_atexit@plt+0xc6ee0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #28] @ d5098 <__cxa_atexit@plt+0xc6ee4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r8, r3, #3 │ │ │ │ + bx r0 │ │ │ │ + addseq r5, r2, #160, 12 @ 0xa000000 │ │ │ │ + rsbseq fp, r6, #252, 4 @ 0xc000000f │ │ │ │ + rsbseq fp, r6, #124, 2 │ │ │ │ + rsbseq fp, r6, #24, 6 @ 0x60000000 │ │ │ │ + @ instruction: 0xffffef88 │ │ │ │ + rsbseq fp, r6, #72, 6 @ 0x20000001 │ │ │ │ + rsbseq sl, r6, #108, 26 @ 0x1b00 │ │ │ │ + addseq r5, r2, #236, 16 @ 0xec0000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r9 │ │ │ │ + ldr r3, [pc, #8] @ d50d0 <__cxa_atexit@plt+0xc6f1c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #3 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + rsbseq fp, r6, #168, 4 @ 0x8000000a │ │ │ │ + rsbseq fp, r6, #24, 2 │ │ │ │ + andeq r0, r2, r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d5150 <__cxa_atexit@plt+0xc6f9c> │ │ │ │ + ldr r2, [pc, #140] @ d518c <__cxa_atexit@plt+0xc6fd8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib sl, {r2, r8} │ │ │ │ + sub r9, r6, #3 │ │ │ │ + add r6, sl, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d5168 <__cxa_atexit@plt+0xc6fb4> │ │ │ │ + ldr r3, [pc, #128] @ d519c <__cxa_atexit@plt+0xc6fe8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #124] @ d51a0 <__cxa_atexit@plt+0xc6fec> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - add r5, r5, #8 │ │ │ │ - sub r7, r6, #7 │ │ │ │ - b e05a4 <__cxa_atexit@plt+0xd23f0> │ │ │ │ - mov r3, #12 │ │ │ │ + ldr r1, [pc, #120] @ d51a4 <__cxa_atexit@plt+0xc6ff0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [sl, #12]! │ │ │ │ + add r3, r2, #3 │ │ │ │ + str r3, [sl, #8] │ │ │ │ + str r9, [sl, #12] │ │ │ │ + ldr r3, [pc, #100] @ d51a8 <__cxa_atexit@plt+0xc6ff4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r1, #2 │ │ │ │ + b 3c210c <__cxa_atexit@plt+0x3b3f58> │ │ │ │ + ldr r7, [pc, #64] @ d5198 <__cxa_atexit@plt+0xc6fe4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - @ instruction: 0xfffffe0c │ │ │ │ - rsbseq r2, r6, #192 @ 0xc0 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #32] @ d5190 <__cxa_atexit@plt+0xc6fdc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #28] @ d5194 <__cxa_atexit@plt+0xc6fe0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r8, r3, #3 │ │ │ │ + bx r0 │ │ │ │ + addseq r5, r2, #164, 10 @ 0x29000000 │ │ │ │ + rsbseq fp, r6, #32, 4 │ │ │ │ + rsbseq fp, r6, #128 @ 0x80 │ │ │ │ + rsbseq fp, r6, #60, 4 @ 0xc0000003 │ │ │ │ + @ instruction: 0xffffee8c │ │ │ │ + rsbseq fp, r6, #108, 4 @ 0xc0000006 │ │ │ │ + rsbseq sl, r6, #112, 24 @ 0x7000 │ │ │ │ + addseq r5, r2, #240, 14 @ 0x3c00000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r9 │ │ │ │ + ldr r3, [pc, #8] @ d51cc <__cxa_atexit@plt+0xc7018> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #3 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + rsbseq fp, r6, #204, 2 @ 0x33 │ │ │ │ + rsbseq fp, r6, #28 │ │ │ │ + andeq r0, r2, r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e0818 <__cxa_atexit@plt+0xd2664> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc e0820 <__cxa_atexit@plt+0xd266c> │ │ │ │ - ldr r1, [pc, #64] @ e083c <__cxa_atexit@plt+0xd2688> │ │ │ │ + mov sl, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d524c <__cxa_atexit@plt+0xc7098> │ │ │ │ + ldr r2, [pc, #140] @ d5288 <__cxa_atexit@plt+0xc70d4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib sl, {r2, r8} │ │ │ │ + sub r9, r6, #3 │ │ │ │ + add r6, sl, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d5264 <__cxa_atexit@plt+0xc70b0> │ │ │ │ + ldr r3, [pc, #128] @ d5298 <__cxa_atexit@plt+0xc70e4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #124] @ d529c <__cxa_atexit@plt+0xc70e8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #120] @ d52a0 <__cxa_atexit@plt+0xc70ec> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ e0840 <__cxa_atexit@plt+0xd268c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r1, r9} │ │ │ │ - sub r2, r6, #3 │ │ │ │ - stmdb r5, {r0, r2} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1ec4d34 <__cxa_atexit@plt+0x1eb6b80> │ │ │ │ - mov r6, r2 │ │ │ │ - b e0828 <__cxa_atexit@plt+0xd2674> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ e0838 <__cxa_atexit@plt+0xd2684> │ │ │ │ + str r3, [sl, #12]! │ │ │ │ + add r3, r2, #3 │ │ │ │ + str r3, [sl, #8] │ │ │ │ + str r9, [sl, #12] │ │ │ │ + ldr r3, [pc, #100] @ d52a4 <__cxa_atexit@plt+0xc70f0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r1, #2 │ │ │ │ + b 3c210c <__cxa_atexit@plt+0x3b3f58> │ │ │ │ + ldr r7, [pc, #64] @ d5294 <__cxa_atexit@plt+0xc70e0> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rsbseq r3, r6, #4, 22 @ 0x1000 │ │ │ │ - @ instruction: 0xfffffeb4 │ │ │ │ - addseq r9, r1, #16, 28 @ 0x100 │ │ │ │ - rsbseq r2, r6, #116 @ 0x74 │ │ │ │ + ldr r3, [pc, #32] @ d528c <__cxa_atexit@plt+0xc70d8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #28] @ d5290 <__cxa_atexit@plt+0xc70dc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r8, r3, #3 │ │ │ │ + bx r0 │ │ │ │ + addseq r5, r2, #168, 8 @ 0xa8000000 │ │ │ │ + rsbseq fp, r6, #68, 2 │ │ │ │ + rsbseq sl, r6, #132, 30 @ 0x210 │ │ │ │ + rsbseq fp, r6, #96, 2 │ │ │ │ + @ instruction: 0xffffed90 │ │ │ │ + rsbseq fp, r6, #144, 2 @ 0x24 │ │ │ │ + rsbseq sl, r6, #116, 22 @ 0x1d000 │ │ │ │ + addseq r5, r2, #244, 12 @ 0xf400000 │ │ │ │ + ldm r5, {r0, r1, lr} │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d52d0 <__cxa_atexit@plt+0xc711c> │ │ │ │ + ldr r2, [pc, #36] @ d52e4 <__cxa_atexit@plt+0xc7130> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + stm r5, {r0, r1, lr} │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c20d4 <__cxa_atexit@plt+0x3b3f20> │ │ │ │ + ldr r7, [pc, #16] @ d52e8 <__cxa_atexit@plt+0xc7134> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [r4, #-8] │ │ │ │ + stm r5, {r0, r1, lr} │ │ │ │ + bx r2 │ │ │ │ + andeq r1, r0, r8, ror r7 │ │ │ │ + rsbseq fp, r6, #36, 2 │ │ │ │ + rsbseq fp, r6, #196 @ 0xc4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + andeq r0, r2, r1 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - ldrhi r0, [r4, #-8] │ │ │ │ - ldrls r2, [pc, #36] @ e088c <__cxa_atexit@plt+0xd26d8> │ │ │ │ - addls r2, pc, r2 │ │ │ │ - ldrls r1, [r7, #3] │ │ │ │ - ldrls r7, [pc, #28] @ e0890 <__cxa_atexit@plt+0xd26dc> │ │ │ │ - addls r7, pc, r7 │ │ │ │ - strls r2, [r5, #-8] │ │ │ │ - strls r1, [r5, #-4] │ │ │ │ - ldrls r0, [pc, #16] @ e0894 <__cxa_atexit@plt+0xd26e0> │ │ │ │ - ldrls r0, [pc, r0] │ │ │ │ - movls r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - rsbseq r2, r6, #80 @ 0x50 │ │ │ │ - rsbseq r2, r6, #64 @ 0x40 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #228] @ e098c <__cxa_atexit@plt+0xd27d8> │ │ │ │ + bhi d53e0 <__cxa_atexit@plt+0xc722c> │ │ │ │ + ldr r2, [pc, #216] @ d53e8 <__cxa_atexit@plt+0xc7234> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq e0984 <__cxa_atexit@plt+0xd27d0> │ │ │ │ - ldr r2, [r4, #812] @ 0x32c │ │ │ │ - ldr r1, [r4, #820] @ 0x334 │ │ │ │ - ldr r5, [pc, #188] @ e0990 <__cxa_atexit@plt+0xd27dc> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r0, [r2, #12] │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - str r3, [r0, #12] │ │ │ │ - add r7, r6, #4 │ │ │ │ - str r7, [r1, #4] │ │ │ │ - ldr r6, [r1] │ │ │ │ - ldrd r0, [r2, #72] @ 0x48 │ │ │ │ - sub r7, r7, r6 │ │ │ │ - subs r0, r0, r7 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r0, [r4, #812] @ 0x32c │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ldr r5, [r0, #12] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + ldr r5, [r4, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r5, #4] │ │ │ │ + ldr r5, [r4, #812] @ 0x32c │ │ │ │ + ldr r3, [r4, #820] @ 0x334 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrd r0, [r5, #72] @ 0x48 │ │ │ │ + sub r6, r6, r3 │ │ │ │ + subs r0, r0, r6 │ │ │ │ sbc r1, r1, #0 │ │ │ │ - strd r0, [r2, #72] @ 0x48 │ │ │ │ + strd r0, [r5, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r4, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - blx r8 │ │ │ │ + mov r0, r8 │ │ │ │ + mov r1, r7 │ │ │ │ + bl cfe4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -215497,41973 +203872,49046 @@ │ │ │ │ str r6, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add fp, r2, #100 @ 0x64 │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + rsbseq sl, r6, #200, 30 @ 0x320 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #28] @ d5420 <__cxa_atexit@plt+0xc726c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq d5418 <__cxa_atexit@plt+0xc7264> │ │ │ │ + b d5430 <__cxa_atexit@plt+0xc727c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - muleq r0, ip, r1 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + rsbseq sl, r6, #144, 30 @ 0x240 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ - ldr r4, [pc, #192] @ e0a68 <__cxa_atexit@plt+0xd28b4> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [r0, #812] @ 0x32c │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - str r4, [r5] │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ - ldr r4, [r7, #3] │ │ │ │ - str r5, [r3, #12] │ │ │ │ + ldr r4, [r5, #4]! │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq d54f8 <__cxa_atexit@plt+0xc7344> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne d5554 <__cxa_atexit@plt+0xc73a0> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r3, [r7, #-2] │ │ │ │ + add r7, r6, #4 │ │ │ │ + sub r6, r3, #3 │ │ │ │ + cmp r6, #10 │ │ │ │ + bhi d5988 <__cxa_atexit@plt+0xc77d4> │ │ │ │ + add r3, pc, #4 │ │ │ │ + ldr r6, [r3, r6, lsl #2] │ │ │ │ + add pc, r3, r6 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, ip, asr r3 │ │ │ │ + andeq r0, r0, r4, asr r2 │ │ │ │ + andeq r0, r0, ip, lsr #5 │ │ │ │ + andeq r0, r0, r4, lsr #3 │ │ │ │ + @ instruction: 0x000003b4 │ │ │ │ + andeq r0, r0, ip, lsl #8 │ │ │ │ + andeq r0, r0, r4, lsl #6 │ │ │ │ + @ instruction: 0x000004bc │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r4, ror #8 │ │ │ │ + ldr r6, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #1344] @ d59ec <__cxa_atexit@plt+0xc7838> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r6, [r6, #12] │ │ │ │ + str r5, [r6, #12] │ │ │ │ + ldr r6, [r0, #820] @ 0x334 │ │ │ │ + str r7, [r6, #4] │ │ │ │ + ldr r6, [r0, #812] @ 0x32c │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldrd r2, [r6, #72] @ 0x48 │ │ │ │ + sub r7, r7, r5 │ │ │ │ + subs r2, r2, r7 │ │ │ │ + sbc r3, r3, #0 │ │ │ │ + strd r2, [r6, #72] @ 0x48 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl d134 │ │ │ │ + b d55ac <__cxa_atexit@plt+0xc73f8> │ │ │ │ + ldr r7, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #1248] @ d59e4 <__cxa_atexit@plt+0xc7830> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r5, [r7, #12] │ │ │ │ ldr r7, [r0, #820] @ 0x334 │ │ │ │ add r6, r6, #4 │ │ │ │ str r6, [r7, #4] │ │ │ │ ldr r7, [r0, #812] @ 0x32c │ │ │ │ ldr r5, [r0, #820] @ 0x334 │ │ │ │ ldr r5, [r5] │ │ │ │ ldrd r2, [r7, #72] @ 0x48 │ │ │ │ sub r6, r6, r5 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r3, #0 │ │ │ │ strd r2, [r7, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - blx r8 │ │ │ │ + bl d140 │ │ │ │ + b d55ac <__cxa_atexit@plt+0xc73f8> │ │ │ │ + ldr r7, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #1152] @ d59e0 <__cxa_atexit@plt+0xc782c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r5, [r7, #12] │ │ │ │ + ldr r7, [r0, #820] @ 0x334 │ │ │ │ + add r6, r6, #4 │ │ │ │ + str r6, [r7, #4] │ │ │ │ + ldr r7, [r0, #812] @ 0x32c │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldrd r2, [r7, #72] @ 0x48 │ │ │ │ + sub r6, r6, r5 │ │ │ │ + subs r2, r2, r6 │ │ │ │ + sbc r3, r3, #0 │ │ │ │ + strd r2, [r7, #72] @ 0x48 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl d14c │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ + bl 3c1ef4 <__cxa_atexit@plt+0x3b3d40> │ │ │ │ + ldr r6, [r0, #812] @ 0x32c │ │ │ │ + ldr r4, [r0, #820] @ 0x334 │ │ │ │ + ldr r3, [r6, #12] │ │ │ │ + ldr r5, [r3, #12] │ │ │ │ + mov r2, #0 │ │ │ │ + str r2, [r0, #828] @ 0x33c │ │ │ │ + ldr r2, [r4] │ │ │ │ + ldr r1, [r4, #4] │ │ │ │ + ldr r4, [r4, #28] │ │ │ │ + add r4, r2, r4, lsl #12 │ │ │ │ + sub r4, r4, #1 │ │ │ │ + str r4, [r0, #804] @ 0x324 │ │ │ │ + ldr r4, [r6, #72] @ 0x48 │ │ │ │ + ldr r9, [r6, #76] @ 0x4c │ │ │ │ + sub r2, r1, r2 │ │ │ │ + adds r2, r4, r2 │ │ │ │ + adc r9, r9, #0 │ │ │ │ + str r2, [r6, #72] @ 0x48 │ │ │ │ + str r9, [r6, #76] @ 0x4c │ │ │ │ + add fp, r3, #100 @ 0x64 │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc e0aa0 <__cxa_atexit@plt+0xd28ec> │ │ │ │ - ldr r2, [pc, #28] @ e0aac <__cxa_atexit@plt+0xd28f8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - addseq r9, r1, #244, 22 @ 0x3d000 │ │ │ │ - rsbseq r1, r6, #8, 28 @ 0x80 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e0b04 <__cxa_atexit@plt+0xd2950> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc e0b0c <__cxa_atexit@plt+0xd2958> │ │ │ │ - ldr r1, [pc, #64] @ e0b28 <__cxa_atexit@plt+0xd2974> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ e0b2c <__cxa_atexit@plt+0xd2978> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r1, r9} │ │ │ │ - sub r2, r6, #3 │ │ │ │ - stmdb r5, {r0, r2} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1ec4d34 <__cxa_atexit@plt+0x1eb6b80> │ │ │ │ - mov r6, r2 │ │ │ │ - b e0b14 <__cxa_atexit@plt+0xd2960> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ e0b24 <__cxa_atexit@plt+0xd2970> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - rsbseq r3, r6, #32, 16 @ 0x200000 │ │ │ │ - @ instruction: 0xfffffd68 │ │ │ │ - addseq r9, r1, #36, 22 @ 0x9000 │ │ │ │ - rsbseq r1, r6, #188, 26 @ 0x2f00 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - ldrhi r0, [r4, #-8] │ │ │ │ - ldrls r2, [pc, #40] @ e0b7c <__cxa_atexit@plt+0xd29c8> │ │ │ │ - addls r2, pc, r2 │ │ │ │ - ldrls r1, [r7, #3] │ │ │ │ - ldrls r0, [r7, #7] │ │ │ │ - ldrls r7, [pc, #28] @ e0b80 <__cxa_atexit@plt+0xd29cc> │ │ │ │ - addls r7, pc, r7 │ │ │ │ - strls r2, [r5, #-12] │ │ │ │ - stmdbls r5, {r0, r1} │ │ │ │ - ldrls r0, [pc, #16] @ e0b84 <__cxa_atexit@plt+0xd29d0> │ │ │ │ - ldrls r0, [pc, r0] │ │ │ │ - movls r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - rsbseq r1, r6, #148, 26 @ 0x2500 │ │ │ │ - rsbseq r1, r6, #132, 26 @ 0x2100 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ e0bbc <__cxa_atexit@plt+0xd2a08> │ │ │ │ + ldr r6, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #984] @ d59fc <__cxa_atexit@plt+0xc7848> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq e0bb4 <__cxa_atexit@plt+0xd2a00> │ │ │ │ - b e0bc8 <__cxa_atexit@plt+0xd2a14> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r6, [r6, #12] │ │ │ │ + str r5, [r6, #12] │ │ │ │ + ldr r6, [r0, #820] @ 0x334 │ │ │ │ + str r7, [r6, #4] │ │ │ │ + ldr r6, [r0, #812] @ 0x32c │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldrd r2, [r6, #72] @ 0x48 │ │ │ │ + sub r7, r7, r5 │ │ │ │ + subs r2, r2, r7 │ │ │ │ + sbc r3, r3, #0 │ │ │ │ + strd r2, [r6, #72] @ 0x48 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - ldr r2, [pc, #240] @ e0cc4 <__cxa_atexit@plt+0xd2b10> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #8]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq e0cb8 <__cxa_atexit@plt+0xd2b04> │ │ │ │ - ldr r2, [r0, #812] @ 0x32c │ │ │ │ - ldr r1, [r0, #820] @ 0x334 │ │ │ │ - ldr r4, [pc, #200] @ e0cc8 <__cxa_atexit@plt+0xd2b14> │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r5, #8] │ │ │ │ - ldr r4, [r2, #12] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - str r3, [r4, #12] │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r1, #4] │ │ │ │ - ldr r4, [r1] │ │ │ │ - ldrd sl, [r2, #72] @ 0x48 │ │ │ │ - sub r6, r6, r4 │ │ │ │ - subs r4, sl, r6 │ │ │ │ - sbc r1, fp, #0 │ │ │ │ - str r4, [r2, #72] @ 0x48 │ │ │ │ - str r1, [r2, #76] @ 0x4c │ │ │ │ - mov r4, #0 │ │ │ │ + bl d158 │ │ │ │ + b d55ac <__cxa_atexit@plt+0xc73f8> │ │ │ │ + ldr r6, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #916] @ d5a10 <__cxa_atexit@plt+0xc785c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r6, [r6, #12] │ │ │ │ + str r5, [r6, #12] │ │ │ │ + ldr r6, [r0, #820] @ 0x334 │ │ │ │ + str r7, [r6, #4] │ │ │ │ + ldr r6, [r0, #812] @ 0x32c │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldrd r2, [r6, #72] @ 0x48 │ │ │ │ + sub r7, r7, r5 │ │ │ │ + subs r2, r2, r7 │ │ │ │ + sbc r3, r3, #0 │ │ │ │ + strd r2, [r6, #72] @ 0x48 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r6, r0 │ │ │ │ - mov r0, r8 │ │ │ │ - mov r1, r5 │ │ │ │ - blx r9 │ │ │ │ - vmov.f32 s16, s0 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl d164 │ │ │ │ + b d55ac <__cxa_atexit@plt+0xc73f8> │ │ │ │ ldr r6, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r6, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r4, [r0, #828] @ 0x33c │ │ │ │ - ldr r4, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r4, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r6, #72] @ 0x48 │ │ │ │ - sub r4, r1, r4 │ │ │ │ - adds r4, r8, r4 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r4, [r6, #72] @ 0x48 │ │ │ │ - str r3, [r6, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r4, r0 │ │ │ │ - bx r1 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0x000001b4 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #800] @ d59f4 <__cxa_atexit@plt+0xc7840> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r6, [r6, #12] │ │ │ │ + str r5, [r6, #12] │ │ │ │ + ldr r6, [r0, #820] @ 0x334 │ │ │ │ + str r7, [r6, #4] │ │ │ │ + ldr r6, [r0, #812] @ 0x32c │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldrd r2, [r6, #72] @ 0x48 │ │ │ │ + sub r7, r7, r5 │ │ │ │ + subs r2, r2, r7 │ │ │ │ + sbc r3, r3, #0 │ │ │ │ + strd r2, [r6, #72] @ 0x48 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - ldr r4, [pc, #204] @ e0dac <__cxa_atexit@plt+0xd2bf8> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [r0, #812] @ 0x32c │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - str r4, [r5] │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ - ldr r4, [r7, #3] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str r5, [r3, #12] │ │ │ │ + bl d170 │ │ │ │ + b d55ac <__cxa_atexit@plt+0xc73f8> │ │ │ │ + ldr r6, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #716] @ d59f8 <__cxa_atexit@plt+0xc7844> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r6, [r6, #12] │ │ │ │ + str r5, [r6, #12] │ │ │ │ + ldr r6, [r0, #820] @ 0x334 │ │ │ │ + str r7, [r6, #4] │ │ │ │ + ldr r6, [r0, #812] @ 0x32c │ │ │ │ ldr r5, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r2, [r5, #72] @ 0x48 │ │ │ │ - ldr r1, [r5, #76] @ 0x4c │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r1, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldrd r2, [r6, #72] @ 0x48 │ │ │ │ + sub r7, r7, r5 │ │ │ │ + subs r2, r2, r7 │ │ │ │ + sbc r3, r3, #0 │ │ │ │ + strd r2, [r6, #72] @ 0x48 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ mov r5, r0 │ │ │ │ - mov r0, r8 │ │ │ │ - mov r1, r4 │ │ │ │ - blx r9 │ │ │ │ - vmov.f32 s16, s0 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ + mov r0, r4 │ │ │ │ + bl d17c │ │ │ │ + b d55ac <__cxa_atexit@plt+0xc73f8> │ │ │ │ + ldr r6, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #644] @ d5a08 <__cxa_atexit@plt+0xc7854> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r6, [r6, #12] │ │ │ │ + str r5, [r6, #12] │ │ │ │ + ldr r6, [r0, #820] @ 0x334 │ │ │ │ + str r7, [r6, #4] │ │ │ │ + ldr r6, [r0, #812] @ 0x32c │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldrd r2, [r6, #72] @ 0x48 │ │ │ │ + sub r7, r7, r5 │ │ │ │ + subs r2, r2, r7 │ │ │ │ + sbc r3, r3, #0 │ │ │ │ + strd r2, [r6, #72] @ 0x48 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl d188 │ │ │ │ + b d55ac <__cxa_atexit@plt+0xc73f8> │ │ │ │ + ldr r6, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #532] @ d59f0 <__cxa_atexit@plt+0xc783c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r6, [r6, #12] │ │ │ │ + str r5, [r6, #12] │ │ │ │ + ldr r6, [r0, #820] @ 0x334 │ │ │ │ + str r7, [r6, #4] │ │ │ │ + ldr r6, [r0, #812] @ 0x32c │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldrd r2, [r6, #72] @ 0x48 │ │ │ │ + sub r7, r7, r5 │ │ │ │ + subs r2, r2, r7 │ │ │ │ + sbc r3, r3, #0 │ │ │ │ + strd r2, [r6, #72] @ 0x48 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl d194 │ │ │ │ + b d55ac <__cxa_atexit@plt+0xc73f8> │ │ │ │ + ldr r6, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #460] @ d5a00 <__cxa_atexit@plt+0xc784c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r6, [r6, #12] │ │ │ │ + str r5, [r6, #12] │ │ │ │ + ldr r6, [r0, #820] @ 0x334 │ │ │ │ + str r7, [r6, #4] │ │ │ │ + ldr r6, [r0, #812] @ 0x32c │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldrd r2, [r6, #72] @ 0x48 │ │ │ │ + sub r7, r7, r5 │ │ │ │ + subs r2, r2, r7 │ │ │ │ + sbc r3, r3, #0 │ │ │ │ + strd r2, [r6, #72] @ 0x48 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl d1a0 │ │ │ │ + b d55ac <__cxa_atexit@plt+0xc73f8> │ │ │ │ + ldr r6, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #376] @ d5a04 <__cxa_atexit@plt+0xc7850> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r6, [r6, #12] │ │ │ │ + str r5, [r6, #12] │ │ │ │ + ldr r6, [r0, #820] @ 0x334 │ │ │ │ + str r7, [r6, #4] │ │ │ │ + ldr r6, [r0, #812] @ 0x32c │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldrd r2, [r6, #72] @ 0x48 │ │ │ │ + sub r7, r7, r5 │ │ │ │ + subs r2, r2, r7 │ │ │ │ + sbc r3, r3, #0 │ │ │ │ + strd r2, [r6, #72] @ 0x48 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl d1ac │ │ │ │ + b d55ac <__cxa_atexit@plt+0xc73f8> │ │ │ │ + ldr r6, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #304] @ d5a14 <__cxa_atexit@plt+0xc7860> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r6, [r6, #12] │ │ │ │ + str r5, [r6, #12] │ │ │ │ + ldr r6, [r0, #820] @ 0x334 │ │ │ │ + str r7, [r6, #4] │ │ │ │ + ldr r6, [r0, #812] @ 0x32c │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldrd r2, [r6, #72] @ 0x48 │ │ │ │ + sub r7, r7, r5 │ │ │ │ + subs r2, r2, r7 │ │ │ │ + sbc r3, r3, #0 │ │ │ │ + strd r2, [r6, #72] @ 0x48 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl d1b8 │ │ │ │ + b d55ac <__cxa_atexit@plt+0xc73f8> │ │ │ │ + ldr r6, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #208] @ d5a0c <__cxa_atexit@plt+0xc7858> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r6, [r6, #12] │ │ │ │ + str r5, [r6, #12] │ │ │ │ + ldr r6, [r0, #820] @ 0x334 │ │ │ │ + str r7, [r6, #4] │ │ │ │ + ldr r6, [r0, #812] @ 0x32c │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldrd r2, [r6, #72] @ 0x48 │ │ │ │ + sub r7, r7, r5 │ │ │ │ + subs r2, r2, r7 │ │ │ │ + sbc r3, r3, #0 │ │ │ │ + strd r2, [r6, #72] @ 0x48 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl d1c4 │ │ │ │ + b d55ac <__cxa_atexit@plt+0xc73f8> │ │ │ │ + ldr r6, [r0, #812] @ 0x32c │ │ │ │ + ldr r3, [pc, #84] @ d59e8 <__cxa_atexit@plt+0xc7834> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r6, [r6, #12] │ │ │ │ + str r5, [r6, #12] │ │ │ │ + ldr r6, [r0, #820] @ 0x334 │ │ │ │ + str r7, [r6, #4] │ │ │ │ + ldr r6, [r0, #812] @ 0x32c │ │ │ │ + ldr r5, [r0, #820] @ 0x334 │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldrd r2, [r6, #72] @ 0x48 │ │ │ │ + sub r7, r7, r5 │ │ │ │ + subs r2, r2, r7 │ │ │ │ + sbc r3, r3, #0 │ │ │ │ + strd r2, [r6, #72] @ 0x48 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 3c1eec <__cxa_atexit@plt+0x3b3d38> │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl d1d0 │ │ │ │ + b d55ac <__cxa_atexit@plt+0xc73f8> │ │ │ │ + andeq r1, r0, r0, ror #6 │ │ │ │ + muleq r0, ip, r2 │ │ │ │ + andeq r0, r0, ip, ror #25 │ │ │ │ + strheq r1, [r0], -r4 │ │ │ │ + andeq r0, r0, r4, ror #24 │ │ │ │ + andeq r0, r0, ip, asr #24 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ + @ instruction: 0x00000abc │ │ │ │ + andeq r0, r0, ip, lsl #15 │ │ │ │ + andeq r0, r0, r4, lsl r6 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r4, lsr #6 │ │ │ │ + andeq r0, r0, r4, asr #9 │ │ │ │ + andeq r0, r0, ip, lsr r1 │ │ │ │ + rsbseq sl, r6, #148, 18 @ 0x250000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc e0de8 <__cxa_atexit@plt+0xd2c34> │ │ │ │ - vstr s16, [r3, #8] │ │ │ │ - ldr r7, [pc, #28] @ e0df4 <__cxa_atexit@plt+0xd2c40> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r6 │ │ │ │ + add r5, r5, #4 │ │ │ │ + cmp r7, #0 │ │ │ │ + beq d5a4c <__cxa_atexit@plt+0xc7898> │ │ │ │ + cmp r7, #1 │ │ │ │ + bne d5a64 <__cxa_atexit@plt+0xc78b0> │ │ │ │ + ldr r7, [pc, #224] @ d5b24 <__cxa_atexit@plt+0xc7970> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ + add r7, r7, #2 │ │ │ │ + b d5a58 <__cxa_atexit@plt+0xc78a4> │ │ │ │ + ldr r7, [pc, #204] @ d5b20 <__cxa_atexit@plt+0xc796c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r6, sl │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efc78 <__cxa_atexit@plt+0x3e1ac4> │ │ │ │ - addseq r9, r1, #156, 20 @ 0x9c000 │ │ │ │ - rsbseq r1, r6, #244, 20 @ 0xf4000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e0e50 <__cxa_atexit@plt+0xd2c9c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc e0e58 <__cxa_atexit@plt+0xd2ca4> │ │ │ │ - ldr r1, [pc, #68] @ e0e74 <__cxa_atexit@plt+0xd2cc0> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, sl, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d5acc <__cxa_atexit@plt+0xc7918> │ │ │ │ + ldr r2, [pc, #148] @ d5b10 <__cxa_atexit@plt+0xc795c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib sl, {r2, r7} │ │ │ │ + sub r9, r6, #3 │ │ │ │ + add r6, sl, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d5aec <__cxa_atexit@plt+0xc7938> │ │ │ │ + ldr r3, [pc, #144] @ d5b28 <__cxa_atexit@plt+0xc7974> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #140] @ d5b2c <__cxa_atexit@plt+0xc7978> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #136] @ d5b30 <__cxa_atexit@plt+0xc797c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #64] @ e0e78 <__cxa_atexit@plt+0xd2cc4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r1, sl} │ │ │ │ - str r9, [r2, #12] │ │ │ │ - sub r2, r6, #7 │ │ │ │ - stmdb r5, {r0, r2} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1ec4d34 <__cxa_atexit@plt+0x1eb6b80> │ │ │ │ - mov r6, r2 │ │ │ │ - b e0e60 <__cxa_atexit@plt+0xd2cac> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ e0e70 <__cxa_atexit@plt+0xd2cbc> │ │ │ │ + str r3, [sl, #12]! │ │ │ │ + add r3, r2, #3 │ │ │ │ + str r3, [sl, #8] │ │ │ │ + str r9, [sl, #12] │ │ │ │ + ldr r3, [pc, #116] @ d5b34 <__cxa_atexit@plt+0xc7980> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r1, #2 │ │ │ │ + b 3c210c <__cxa_atexit@plt+0x3b3f58> │ │ │ │ + ldr r3, [pc, #72] @ d5b1c <__cxa_atexit@plt+0xc7968> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #32] @ d5b14 <__cxa_atexit@plt+0xc7960> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #28] @ d5b18 <__cxa_atexit@plt+0xc7964> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + add r8, r3, #3 │ │ │ │ bx r0 │ │ │ │ - rsbseq r3, r6, #220, 8 @ 0xdc000000 │ │ │ │ - @ instruction: 0xfffffd0c │ │ │ │ - addseq r9, r1, #220, 14 @ 0x3700000 │ │ │ │ - rsbseq r1, r6, #164, 20 @ 0xa4000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + addseq r4, r2, #40, 24 @ 0x2800 │ │ │ │ + rsbseq sl, r6, #188, 16 @ 0xbc0000 │ │ │ │ + rsbseq sl, r6, #252, 12 @ 0xfc00000 │ │ │ │ + rsbseq sl, r6, #224, 16 @ 0xe00000 │ │ │ │ + addseq r4, r2, #252, 22 @ 0x3f000 │ │ │ │ + addseq r4, r2, #140, 22 @ 0x23000 │ │ │ │ + @ instruction: 0xffffe510 │ │ │ │ + rsbseq sl, r6, #16, 18 @ 0x40000 │ │ │ │ + rsbseq sl, r6, #244, 4 @ 0x4000000f │ │ │ │ + addseq r4, r2, #116, 28 @ 0x740 │ │ │ │ + rsbseq sl, r6, #84, 16 @ 0x540000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi e0ebc <__cxa_atexit@plt+0xd2d08> │ │ │ │ - ldr r3, [pc, #44] @ e0ed0 <__cxa_atexit@plt+0xd2d1c> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r6 │ │ │ │ + add r5, r5, #4 │ │ │ │ + cmp r7, #0 │ │ │ │ + beq d5b6c <__cxa_atexit@plt+0xc79b8> │ │ │ │ + cmp r7, #1 │ │ │ │ + bne d5b84 <__cxa_atexit@plt+0xc79d0> │ │ │ │ + ldr r7, [pc, #224] @ d5c44 <__cxa_atexit@plt+0xc7a90> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + b d5b78 <__cxa_atexit@plt+0xc79c4> │ │ │ │ + ldr r7, [pc, #204] @ d5c40 <__cxa_atexit@plt+0xc7a8c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r6, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, sl, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d5bec <__cxa_atexit@plt+0xc7a38> │ │ │ │ + ldr r2, [pc, #148] @ d5c30 <__cxa_atexit@plt+0xc7a7c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib sl, {r2, r7} │ │ │ │ + sub r9, r6, #3 │ │ │ │ + add r6, sl, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d5c0c <__cxa_atexit@plt+0xc7a58> │ │ │ │ + ldr r3, [pc, #144] @ d5c48 <__cxa_atexit@plt+0xc7a94> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #40] @ e0ed4 <__cxa_atexit@plt+0xd2d20> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r0, [pc, #32] @ e0ed8 <__cxa_atexit@plt+0xd2d24> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r2, [pc, #140] @ d5c4c <__cxa_atexit@plt+0xc7a98> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #136] @ d5c50 <__cxa_atexit@plt+0xc7a9c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [sl, #12]! │ │ │ │ + add r3, r2, #3 │ │ │ │ + str r3, [sl, #8] │ │ │ │ + str r9, [sl, #12] │ │ │ │ + ldr r3, [pc, #116] @ d5c54 <__cxa_atexit@plt+0xc7aa0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r1, #2 │ │ │ │ + b 3c210c <__cxa_atexit@plt+0x3b3f58> │ │ │ │ + ldr r3, [pc, #72] @ d5c3c <__cxa_atexit@plt+0xc7a88> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ e0edc <__cxa_atexit@plt+0xd2d28> │ │ │ │ + ldr r3, [pc, #32] @ d5c34 <__cxa_atexit@plt+0xc7a80> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #28] @ d5c38 <__cxa_atexit@plt+0xc7a84> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + add r8, r3, #3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq r1, r6, #128, 20 @ 0x80000 │ │ │ │ - rsbseq r1, r6, #116, 20 @ 0x74000 │ │ │ │ - rsbseq r3, r6, #136, 8 @ 0x88000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r4, [r4, #812] @ 0x32c │ │ │ │ - ldr r3, [pc, #180] @ e0fac <__cxa_atexit@plt+0xd2df8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r4, [r4, #12] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r5, [r4, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r4, [r0, #820] @ 0x334 │ │ │ │ - ldr r4, [r4] │ │ │ │ - ldrd r2, [r5, #72] @ 0x48 │ │ │ │ - sub r6, r6, r4 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r3, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - blx r7 │ │ │ │ - mov r7, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ + addseq r4, r2, #8, 22 @ 0x2000 │ │ │ │ + rsbseq sl, r6, #124, 14 @ 0x1f00000 │ │ │ │ + rsbseq sl, r6, #220, 10 @ 0x37000000 │ │ │ │ + rsbseq sl, r6, #160, 14 @ 0x2800000 │ │ │ │ + addseq r4, r2, #220, 20 @ 0xdc000 │ │ │ │ + addseq r4, r2, #108, 20 @ 0x6c000 │ │ │ │ + @ instruction: 0xffffe3f0 │ │ │ │ + rsbseq sl, r6, #208, 14 @ 0x3400000 │ │ │ │ + rsbseq sl, r6, #212, 2 @ 0x35 │ │ │ │ + addseq r4, r2, #84, 26 @ 0x1500 │ │ │ │ + rsbseq sl, r6, #20, 14 @ 0x500000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc e0fe4 <__cxa_atexit@plt+0xd2e30> │ │ │ │ - ldr r2, [pc, #28] @ e0ff0 <__cxa_atexit@plt+0xd2e3c> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r6 │ │ │ │ + add r5, r5, #4 │ │ │ │ + cmp r7, #0 │ │ │ │ + beq d5c8c <__cxa_atexit@plt+0xc7ad8> │ │ │ │ + cmp r7, #1 │ │ │ │ + bne d5ca4 <__cxa_atexit@plt+0xc7af0> │ │ │ │ + ldr r7, [pc, #224] @ d5d64 <__cxa_atexit@plt+0xc7bb0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + b d5c98 <__cxa_atexit@plt+0xc7ae4> │ │ │ │ + ldr r7, [pc, #204] @ d5d60 <__cxa_atexit@plt+0xc7bac> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r6, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, sl, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d5d0c <__cxa_atexit@plt+0xc7b58> │ │ │ │ + ldr r2, [pc, #148] @ d5d50 <__cxa_atexit@plt+0xc7b9c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ + stmib sl, {r2, r7} │ │ │ │ + sub r9, r6, #3 │ │ │ │ + add r6, sl, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d5d2c <__cxa_atexit@plt+0xc7b78> │ │ │ │ + ldr r3, [pc, #144] @ d5d68 <__cxa_atexit@plt+0xc7bb4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #140] @ d5d6c <__cxa_atexit@plt+0xc7bb8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #136] @ d5d70 <__cxa_atexit@plt+0xc7bbc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [sl, #12]! │ │ │ │ + add r3, r2, #3 │ │ │ │ + str r3, [sl, #8] │ │ │ │ + str r9, [sl, #12] │ │ │ │ + ldr r3, [pc, #116] @ d5d74 <__cxa_atexit@plt+0xc7bc0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r1, #2 │ │ │ │ + b 3c210c <__cxa_atexit@plt+0x3b3f58> │ │ │ │ + ldr r3, [pc, #72] @ d5d5c <__cxa_atexit@plt+0xc7ba8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - addseq r9, r1, #176, 12 @ 0xb000000 │ │ │ │ - rsbseq r3, r6, #76, 6 @ 0x30000001 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + ldr r3, [pc, #32] @ d5d54 <__cxa_atexit@plt+0xc7ba0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #28] @ d5d58 <__cxa_atexit@plt+0xc7ba4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r8, r3, #3 │ │ │ │ + bx r0 │ │ │ │ + addseq r4, r2, #232, 18 @ 0x3a0000 │ │ │ │ + rsbseq sl, r6, #60, 12 @ 0x3c00000 │ │ │ │ + rsbseq sl, r6, #188, 8 @ 0xbc000000 │ │ │ │ + rsbseq sl, r6, #96, 12 @ 0x6000000 │ │ │ │ + addseq r4, r2, #188, 18 @ 0x2f0000 │ │ │ │ + addseq r4, r2, #76, 18 @ 0x130000 │ │ │ │ + @ instruction: 0xffffe2d0 │ │ │ │ + rsbseq sl, r6, #144, 12 @ 0x9000000 │ │ │ │ + rsbseq sl, r6, #180 @ 0xb4 │ │ │ │ + addseq r4, r2, #52, 24 @ 0x3400 │ │ │ │ + rsbseq sl, r6, #212, 10 @ 0x35000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e1030 <__cxa_atexit@plt+0xd2e7c> │ │ │ │ - ldr r2, [pc, #40] @ e1040 <__cxa_atexit@plt+0xd2e8c> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r6 │ │ │ │ + add r5, r5, #4 │ │ │ │ + cmp r7, #0 │ │ │ │ + beq d5dac <__cxa_atexit@plt+0xc7bf8> │ │ │ │ + cmp r7, #1 │ │ │ │ + bne d5dc4 <__cxa_atexit@plt+0xc7c10> │ │ │ │ + ldr r7, [pc, #224] @ d5e84 <__cxa_atexit@plt+0xc7cd0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + b d5db8 <__cxa_atexit@plt+0xc7c04> │ │ │ │ + ldr r7, [pc, #204] @ d5e80 <__cxa_atexit@plt+0xc7ccc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r6, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, sl, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d5e2c <__cxa_atexit@plt+0xc7c78> │ │ │ │ + ldr r2, [pc, #148] @ d5e70 <__cxa_atexit@plt+0xc7cbc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib sl, {r2, r7} │ │ │ │ + sub r9, r6, #3 │ │ │ │ + add r6, sl, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d5e4c <__cxa_atexit@plt+0xc7c98> │ │ │ │ + ldr r3, [pc, #144] @ d5e88 <__cxa_atexit@plt+0xc7cd4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #140] @ d5e8c <__cxa_atexit@plt+0xc7cd8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #36] @ e1044 <__cxa_atexit@plt+0xd2e90> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r2, r2, #1 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1ec4d34 <__cxa_atexit@plt+0x1eb6b80> │ │ │ │ - ldr r7, [pc, #16] @ e1048 <__cxa_atexit@plt+0xd2e94> │ │ │ │ + ldr r1, [pc, #136] @ d5e90 <__cxa_atexit@plt+0xc7cdc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [sl, #12]! │ │ │ │ + add r3, r2, #3 │ │ │ │ + str r3, [sl, #8] │ │ │ │ + str r9, [sl, #12] │ │ │ │ + ldr r3, [pc, #116] @ d5e94 <__cxa_atexit@plt+0xc7ce0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r1, #2 │ │ │ │ + b 3c210c <__cxa_atexit@plt+0x3b3f58> │ │ │ │ + ldr r3, [pc, #72] @ d5e7c <__cxa_atexit@plt+0xc7cc8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #32] @ d5e74 <__cxa_atexit@plt+0xc7cc0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #28] @ d5e78 <__cxa_atexit@plt+0xc7cc4> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + add r8, r3, #3 │ │ │ │ bx r0 │ │ │ │ - rsbseq r3, r6, #52, 6 @ 0xd0000000 │ │ │ │ - addseq r9, r1, #244, 10 @ 0x3d000000 │ │ │ │ - rsbseq r3, r6, #28, 6 @ 0x70000000 │ │ │ │ - rsbseq r1, r6, #8, 18 @ 0x20000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + addseq r4, r2, #200, 16 @ 0xc80000 │ │ │ │ + rsbseq sl, r6, #252, 8 @ 0xfc000000 │ │ │ │ + rsbseq sl, r6, #156, 6 @ 0x70000002 │ │ │ │ + rsbseq sl, r6, #32, 10 @ 0x8000000 │ │ │ │ + addseq r4, r2, #156, 16 @ 0x9c0000 │ │ │ │ + addseq r4, r2, #44, 16 @ 0x2c0000 │ │ │ │ + @ instruction: 0xffffe1b0 │ │ │ │ + rsbseq sl, r6, #80, 10 @ 0x14000000 │ │ │ │ + rsbseq r9, r6, #148, 30 @ 0x250 │ │ │ │ + addseq r4, r2, #20, 22 @ 0x5000 │ │ │ │ + rsbseq sl, r6, #148, 8 @ 0x94000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi e108c <__cxa_atexit@plt+0xd2ed8> │ │ │ │ - ldr r3, [pc, #44] @ e10a0 <__cxa_atexit@plt+0xd2eec> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r6 │ │ │ │ + add r5, r5, #4 │ │ │ │ + cmp r7, #0 │ │ │ │ + beq d5ecc <__cxa_atexit@plt+0xc7d18> │ │ │ │ + cmp r7, #1 │ │ │ │ + bne d5ee4 <__cxa_atexit@plt+0xc7d30> │ │ │ │ + ldr r7, [pc, #224] @ d5fa4 <__cxa_atexit@plt+0xc7df0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + b d5ed8 <__cxa_atexit@plt+0xc7d24> │ │ │ │ + ldr r7, [pc, #204] @ d5fa0 <__cxa_atexit@plt+0xc7dec> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r6, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, sl, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d5f4c <__cxa_atexit@plt+0xc7d98> │ │ │ │ + ldr r2, [pc, #148] @ d5f90 <__cxa_atexit@plt+0xc7ddc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib sl, {r2, r7} │ │ │ │ + sub r9, r6, #3 │ │ │ │ + add r6, sl, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d5f6c <__cxa_atexit@plt+0xc7db8> │ │ │ │ + ldr r3, [pc, #144] @ d5fa8 <__cxa_atexit@plt+0xc7df4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #40] @ e10a4 <__cxa_atexit@plt+0xd2ef0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r0, [pc, #32] @ e10a8 <__cxa_atexit@plt+0xd2ef4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r2, [pc, #140] @ d5fac <__cxa_atexit@plt+0xc7df8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #136] @ d5fb0 <__cxa_atexit@plt+0xc7dfc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [sl, #12]! │ │ │ │ + add r3, r2, #3 │ │ │ │ + str r3, [sl, #8] │ │ │ │ + str r9, [sl, #12] │ │ │ │ + ldr r3, [pc, #116] @ d5fb4 <__cxa_atexit@plt+0xc7e00> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r1, #2 │ │ │ │ + b 3c210c <__cxa_atexit@plt+0x3b3f58> │ │ │ │ + ldr r3, [pc, #72] @ d5f9c <__cxa_atexit@plt+0xc7de8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ e10ac <__cxa_atexit@plt+0xd2ef8> │ │ │ │ + ldr r3, [pc, #32] @ d5f94 <__cxa_atexit@plt+0xc7de0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #28] @ d5f98 <__cxa_atexit@plt+0xc7de4> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + add r8, r3, #3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq r1, r6, #228, 16 @ 0xe40000 │ │ │ │ - rsbseq r1, r6, #216, 16 @ 0xd80000 │ │ │ │ - rsbseq r3, r6, #200, 4 @ 0x8000000c │ │ │ │ + addseq r4, r2, #168, 14 @ 0x2a00000 │ │ │ │ + rsbseq sl, r6, #188, 6 @ 0xf0000002 │ │ │ │ + rsbseq sl, r6, #124, 4 @ 0xc0000007 │ │ │ │ + rsbseq sl, r6, #224, 6 @ 0x80000003 │ │ │ │ + addseq r4, r2, #124, 14 @ 0x1f00000 │ │ │ │ + addseq r4, r2, #12, 14 @ 0x300000 │ │ │ │ + @ instruction: 0xffffe090 │ │ │ │ + rsbseq sl, r6, #16, 8 @ 0x10000000 │ │ │ │ + rsbseq r9, r6, #116, 28 @ 0x740 │ │ │ │ + addseq r4, r2, #244, 18 @ 0x3d0000 │ │ │ │ + rsbseq sl, r6, #84, 6 @ 0x50000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r4, [r4, #812] @ 0x32c │ │ │ │ - ldr r3, [pc, #180] @ e117c <__cxa_atexit@plt+0xd2fc8> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r6 │ │ │ │ + add r5, r5, #4 │ │ │ │ + cmp r7, #0 │ │ │ │ + beq d5fec <__cxa_atexit@plt+0xc7e38> │ │ │ │ + cmp r7, #1 │ │ │ │ + bne d6004 <__cxa_atexit@plt+0xc7e50> │ │ │ │ + ldr r7, [pc, #224] @ d60c4 <__cxa_atexit@plt+0xc7f10> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + b d5ff8 <__cxa_atexit@plt+0xc7e44> │ │ │ │ + ldr r7, [pc, #204] @ d60c0 <__cxa_atexit@plt+0xc7f0c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r6, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, sl, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d606c <__cxa_atexit@plt+0xc7eb8> │ │ │ │ + ldr r2, [pc, #148] @ d60b0 <__cxa_atexit@plt+0xc7efc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib sl, {r2, r7} │ │ │ │ + sub r9, r6, #3 │ │ │ │ + add r6, sl, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d608c <__cxa_atexit@plt+0xc7ed8> │ │ │ │ + ldr r3, [pc, #144] @ d60c8 <__cxa_atexit@plt+0xc7f14> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r4, [r4, #12] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r5, [r4, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r4, [r0, #820] @ 0x334 │ │ │ │ - ldr r4, [r4] │ │ │ │ - ldrd r2, [r5, #72] @ 0x48 │ │ │ │ - sub r6, r6, r4 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r3, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - blx r7 │ │ │ │ - mov r7, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ + ldr r2, [pc, #140] @ d60cc <__cxa_atexit@plt+0xc7f18> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #136] @ d60d0 <__cxa_atexit@plt+0xc7f1c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [sl, #12]! │ │ │ │ + add r3, r2, #3 │ │ │ │ + str r3, [sl, #8] │ │ │ │ + str r9, [sl, #12] │ │ │ │ + ldr r3, [pc, #116] @ d60d4 <__cxa_atexit@plt+0xc7f20> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r1, #2 │ │ │ │ + b 3c210c <__cxa_atexit@plt+0x3b3f58> │ │ │ │ + ldr r3, [pc, #72] @ d60bc <__cxa_atexit@plt+0xc7f08> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #32] @ d60b4 <__cxa_atexit@plt+0xc7f00> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #28] @ d60b8 <__cxa_atexit@plt+0xc7f04> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r8, r3, #3 │ │ │ │ + bx r0 │ │ │ │ + addseq r4, r2, #136, 12 @ 0x8800000 │ │ │ │ + rsbseq sl, r6, #124, 4 @ 0xc0000007 │ │ │ │ + rsbseq sl, r6, #92, 2 │ │ │ │ + rsbseq sl, r6, #160, 4 │ │ │ │ + addseq r4, r2, #92, 12 @ 0x5c00000 │ │ │ │ + addseq r4, r2, #236, 10 @ 0x3b000000 │ │ │ │ + @ instruction: 0xffffdf70 │ │ │ │ + rsbseq sl, r6, #208, 4 │ │ │ │ + rsbseq r9, r6, #84, 26 @ 0x1500 │ │ │ │ + addseq r4, r2, #212, 16 @ 0xd40000 │ │ │ │ + rsbseq sl, r6, #20, 4 @ 0x40000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc e11b4 <__cxa_atexit@plt+0xd3000> │ │ │ │ - ldr r2, [pc, #28] @ e11c0 <__cxa_atexit@plt+0xd300c> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r6 │ │ │ │ + add r5, r5, #4 │ │ │ │ + cmp r7, #0 │ │ │ │ + beq d610c <__cxa_atexit@plt+0xc7f58> │ │ │ │ + cmp r7, #1 │ │ │ │ + bne d6124 <__cxa_atexit@plt+0xc7f70> │ │ │ │ + ldr r7, [pc, #224] @ d61e4 <__cxa_atexit@plt+0xc8030> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + b d6118 <__cxa_atexit@plt+0xc7f64> │ │ │ │ + ldr r7, [pc, #204] @ d61e0 <__cxa_atexit@plt+0xc802c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r6, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, sl, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d618c <__cxa_atexit@plt+0xc7fd8> │ │ │ │ + ldr r2, [pc, #148] @ d61d0 <__cxa_atexit@plt+0xc801c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ + stmib sl, {r2, r7} │ │ │ │ + sub r9, r6, #3 │ │ │ │ + add r6, sl, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d61ac <__cxa_atexit@plt+0xc7ff8> │ │ │ │ + ldr r3, [pc, #144] @ d61e8 <__cxa_atexit@plt+0xc8034> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #140] @ d61ec <__cxa_atexit@plt+0xc8038> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #136] @ d61f0 <__cxa_atexit@plt+0xc803c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [sl, #12]! │ │ │ │ + add r3, r2, #3 │ │ │ │ + str r3, [sl, #8] │ │ │ │ + str r9, [sl, #12] │ │ │ │ + ldr r3, [pc, #116] @ d61f4 <__cxa_atexit@plt+0xc8040> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r1, #2 │ │ │ │ + b 3c210c <__cxa_atexit@plt+0x3b3f58> │ │ │ │ + ldr r3, [pc, #72] @ d61dc <__cxa_atexit@plt+0xc8028> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - addseq r9, r1, #108, 18 @ 0x1b0000 │ │ │ │ - rsbseq r3, r6, #140, 2 @ 0x23 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + ldr r3, [pc, #32] @ d61d4 <__cxa_atexit@plt+0xc8020> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #28] @ d61d8 <__cxa_atexit@plt+0xc8024> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r8, r3, #3 │ │ │ │ + bx r0 │ │ │ │ + addseq r4, r2, #104, 10 @ 0x1a000000 │ │ │ │ + rsbseq sl, r6, #60, 2 │ │ │ │ + rsbseq sl, r6, #60 @ 0x3c │ │ │ │ + rsbseq sl, r6, #96, 2 │ │ │ │ + addseq r4, r2, #60, 10 @ 0xf000000 │ │ │ │ + addseq r4, r2, #204, 8 @ 0xcc000000 │ │ │ │ + @ instruction: 0xffffde50 │ │ │ │ + rsbseq sl, r6, #144, 2 @ 0x24 │ │ │ │ + rsbseq r9, r6, #52, 24 @ 0x3400 │ │ │ │ + addseq r4, r2, #180, 14 @ 0x2d00000 │ │ │ │ + rsbseq sl, r6, #212 @ 0xd4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e1200 <__cxa_atexit@plt+0xd304c> │ │ │ │ - ldr r2, [pc, #40] @ e1210 <__cxa_atexit@plt+0xd305c> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r6 │ │ │ │ + add r5, r5, #4 │ │ │ │ + cmp r7, #0 │ │ │ │ + beq d622c <__cxa_atexit@plt+0xc8078> │ │ │ │ + cmp r7, #1 │ │ │ │ + bne d6244 <__cxa_atexit@plt+0xc8090> │ │ │ │ + ldr r7, [pc, #224] @ d6304 <__cxa_atexit@plt+0xc8150> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + b d6238 <__cxa_atexit@plt+0xc8084> │ │ │ │ + ldr r7, [pc, #204] @ d6300 <__cxa_atexit@plt+0xc814c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r6, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, sl, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d62ac <__cxa_atexit@plt+0xc80f8> │ │ │ │ + ldr r2, [pc, #148] @ d62f0 <__cxa_atexit@plt+0xc813c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib sl, {r2, r7} │ │ │ │ + sub r9, r6, #3 │ │ │ │ + add r6, sl, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d62cc <__cxa_atexit@plt+0xc8118> │ │ │ │ + ldr r3, [pc, #144] @ d6308 <__cxa_atexit@plt+0xc8154> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #140] @ d630c <__cxa_atexit@plt+0xc8158> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #36] @ e1214 <__cxa_atexit@plt+0xd3060> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r2, r2, #1 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1ec4d34 <__cxa_atexit@plt+0x1eb6b80> │ │ │ │ - ldr r7, [pc, #16] @ e1218 <__cxa_atexit@plt+0xd3064> │ │ │ │ + ldr r1, [pc, #136] @ d6310 <__cxa_atexit@plt+0xc815c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [sl, #12]! │ │ │ │ + add r3, r2, #3 │ │ │ │ + str r3, [sl, #8] │ │ │ │ + str r9, [sl, #12] │ │ │ │ + ldr r3, [pc, #116] @ d6314 <__cxa_atexit@plt+0xc8160> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r1, #2 │ │ │ │ + b 3c210c <__cxa_atexit@plt+0x3b3f58> │ │ │ │ + ldr r3, [pc, #72] @ d62fc <__cxa_atexit@plt+0xc8148> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #32] @ d62f4 <__cxa_atexit@plt+0xc8140> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #28] @ d62f8 <__cxa_atexit@plt+0xc8144> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + add r8, r3, #3 │ │ │ │ bx r0 │ │ │ │ - rsbseq r3, r6, #116, 2 │ │ │ │ - addseq r9, r1, #36, 8 @ 0x24000000 │ │ │ │ - rsbseq r3, r6, #92, 2 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e1308 <__cxa_atexit@plt+0xd3154> │ │ │ │ - ldr r5, [r4, #812] @ 0x32c │ │ │ │ - ldr r2, [pc, #208] @ e1310 <__cxa_atexit@plt+0xd315c> │ │ │ │ + addseq r4, r2, #72, 8 @ 0x48000000 │ │ │ │ + rsbseq r9, r6, #252, 30 @ 0x3f0 │ │ │ │ + rsbseq r9, r6, #28, 30 @ 0x70 │ │ │ │ + rsbseq sl, r6, #32 │ │ │ │ + addseq r4, r2, #28, 8 @ 0x1c000000 │ │ │ │ + addseq r4, r2, #172, 6 @ 0xb0000002 │ │ │ │ + @ instruction: 0xffffdd30 │ │ │ │ + rsbseq sl, r6, #80 @ 0x50 │ │ │ │ + rsbseq r9, r6, #20, 22 @ 0x5000 │ │ │ │ + addseq r4, r2, #148, 12 @ 0x9400000 │ │ │ │ + rsbseq r9, r6, #148, 30 @ 0x250 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r6 │ │ │ │ + add r5, r5, #4 │ │ │ │ + cmp r7, #0 │ │ │ │ + beq d634c <__cxa_atexit@plt+0xc8198> │ │ │ │ + cmp r7, #1 │ │ │ │ + bne d6364 <__cxa_atexit@plt+0xc81b0> │ │ │ │ + ldr r7, [pc, #224] @ d6424 <__cxa_atexit@plt+0xc8270> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + b d6358 <__cxa_atexit@plt+0xc81a4> │ │ │ │ + ldr r7, [pc, #204] @ d6420 <__cxa_atexit@plt+0xc826c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r6, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, sl, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d63cc <__cxa_atexit@plt+0xc8218> │ │ │ │ + ldr r2, [pc, #148] @ d6410 <__cxa_atexit@plt+0xc825c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib sl, {r2, r7} │ │ │ │ + sub r9, r6, #3 │ │ │ │ + add r6, sl, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d63ec <__cxa_atexit@plt+0xc8238> │ │ │ │ + ldr r3, [pc, #144] @ d6428 <__cxa_atexit@plt+0xc8274> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #140] @ d642c <__cxa_atexit@plt+0xc8278> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r5, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - str r3, [r2, #12] │ │ │ │ - ldr r3, [r4, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r3, #4] │ │ │ │ - ldr r3, [r4, #812] @ 0x32c │ │ │ │ - ldr r2, [r4, #820] @ 0x334 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrd r0, [r3, #72] @ 0x48 │ │ │ │ - sub r6, r6, r2 │ │ │ │ - subs r0, r0, r6 │ │ │ │ - sbc r1, r1, #0 │ │ │ │ - strd r0, [r3, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - mov r1, r7 │ │ │ │ - blx r8 │ │ │ │ - mov r7, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ + ldr r1, [pc, #136] @ d6430 <__cxa_atexit@plt+0xc827c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [sl, #12]! │ │ │ │ + add r3, r2, #3 │ │ │ │ + str r3, [sl, #8] │ │ │ │ + str r9, [sl, #12] │ │ │ │ + ldr r3, [pc, #116] @ d6434 <__cxa_atexit@plt+0xc8280> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r1, #2 │ │ │ │ + b 3c210c <__cxa_atexit@plt+0x3b3f58> │ │ │ │ + ldr r3, [pc, #72] @ d641c <__cxa_atexit@plt+0xc8268> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ + ldr r3, [pc, #32] @ d6414 <__cxa_atexit@plt+0xc8260> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #28] @ d6418 <__cxa_atexit@plt+0xc8264> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r8, r3, #3 │ │ │ │ + bx r0 │ │ │ │ + addseq r4, r2, #40, 6 @ 0xa0000000 │ │ │ │ + rsbseq r9, r6, #188, 28 @ 0xbc0 │ │ │ │ + rsbseq r9, r6, #252, 26 @ 0x3f00 │ │ │ │ + rsbseq r9, r6, #224, 28 @ 0xe00 │ │ │ │ + addseq r4, r2, #252, 4 @ 0xc000000f │ │ │ │ + addseq r4, r2, #140, 4 @ 0xc0000008 │ │ │ │ + @ instruction: 0xffffdc10 │ │ │ │ + rsbseq r9, r6, #16, 30 @ 0x40 │ │ │ │ + rsbseq r9, r6, #244, 18 @ 0x3d0000 │ │ │ │ + addseq r4, r2, #116, 10 @ 0x1d000000 │ │ │ │ + rsbseq r9, r6, #84, 28 @ 0x540 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc e1348 <__cxa_atexit@plt+0xd3194> │ │ │ │ - ldr r2, [pc, #28] @ e1354 <__cxa_atexit@plt+0xd31a0> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r6 │ │ │ │ + add r5, r5, #4 │ │ │ │ + cmp r7, #0 │ │ │ │ + beq d646c <__cxa_atexit@plt+0xc82b8> │ │ │ │ + cmp r7, #1 │ │ │ │ + bne d6484 <__cxa_atexit@plt+0xc82d0> │ │ │ │ + ldr r7, [pc, #224] @ d6544 <__cxa_atexit@plt+0xc8390> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + b d6478 <__cxa_atexit@plt+0xc82c4> │ │ │ │ + ldr r7, [pc, #204] @ d6540 <__cxa_atexit@plt+0xc838c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r6, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, sl, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d64ec <__cxa_atexit@plt+0xc8338> │ │ │ │ + ldr r2, [pc, #148] @ d6530 <__cxa_atexit@plt+0xc837c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ + stmib sl, {r2, r7} │ │ │ │ + sub r9, r6, #3 │ │ │ │ + add r6, sl, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d650c <__cxa_atexit@plt+0xc8358> │ │ │ │ + ldr r3, [pc, #144] @ d6548 <__cxa_atexit@plt+0xc8394> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #140] @ d654c <__cxa_atexit@plt+0xc8398> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #136] @ d6550 <__cxa_atexit@plt+0xc839c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [sl, #12]! │ │ │ │ + add r3, r2, #3 │ │ │ │ + str r3, [sl, #8] │ │ │ │ + str r9, [sl, #12] │ │ │ │ + ldr r3, [pc, #116] @ d6554 <__cxa_atexit@plt+0xc83a0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r1, #2 │ │ │ │ + b 3c210c <__cxa_atexit@plt+0x3b3f58> │ │ │ │ + ldr r3, [pc, #72] @ d653c <__cxa_atexit@plt+0xc8388> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - addseq r9, r1, #216, 14 @ 0x3600000 │ │ │ │ - rsbseq r1, r6, #48, 12 @ 0x3000000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - ldrhi r0, [r4, #-8] │ │ │ │ - ldrls r2, [pc, #40] @ e13a4 <__cxa_atexit@plt+0xd31f0> │ │ │ │ - addls r2, pc, r2 │ │ │ │ - ldrls r1, [r7, #3] │ │ │ │ - ldrls r0, [r7, #7] │ │ │ │ - ldrls r7, [pc, #28] @ e13a8 <__cxa_atexit@plt+0xd31f4> │ │ │ │ - addls r7, pc, r7 │ │ │ │ - strls r2, [r5, #-12] │ │ │ │ - stmdbls r5, {r0, r1} │ │ │ │ - ldrls r0, [pc, #16] @ e13ac <__cxa_atexit@plt+0xd31f8> │ │ │ │ - ldrls r0, [pc, r0] │ │ │ │ - movls r5, r3 │ │ │ │ + ldr r3, [pc, #32] @ d6534 <__cxa_atexit@plt+0xc8380> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #28] @ d6538 <__cxa_atexit@plt+0xc8384> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r8, r3, #3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - rsbseq r1, r6, #8, 12 @ 0x800000 │ │ │ │ - rsbseq r1, r6, #248, 10 @ 0x3e000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #136] @ e1448 <__cxa_atexit@plt+0xd3294> │ │ │ │ + addseq r4, r2, #8, 4 @ 0x80000000 │ │ │ │ + rsbseq r9, r6, #124, 26 @ 0x1f00 │ │ │ │ + rsbseq r9, r6, #220, 24 @ 0xdc00 │ │ │ │ + rsbseq r9, r6, #160, 26 @ 0x2800 │ │ │ │ + addseq r4, r2, #220, 2 @ 0x37 │ │ │ │ + addseq r4, r2, #108, 2 │ │ │ │ + @ instruction: 0xffffdaf0 │ │ │ │ + rsbseq r9, r6, #208, 26 @ 0x3400 │ │ │ │ + rsbseq r9, r6, #212, 16 @ 0xd40000 │ │ │ │ + addseq r4, r2, #84, 8 @ 0x54000000 │ │ │ │ + rsbseq r9, r6, #20, 26 @ 0x500 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r6 │ │ │ │ + add r5, r5, #4 │ │ │ │ + cmp r7, #0 │ │ │ │ + beq d658c <__cxa_atexit@plt+0xc83d8> │ │ │ │ + cmp r7, #1 │ │ │ │ + bne d65a4 <__cxa_atexit@plt+0xc83f0> │ │ │ │ + ldr r7, [pc, #224] @ d6664 <__cxa_atexit@plt+0xc84b0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + b d6598 <__cxa_atexit@plt+0xc83e4> │ │ │ │ + ldr r7, [pc, #204] @ d6660 <__cxa_atexit@plt+0xc84ac> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r6, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, sl, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d660c <__cxa_atexit@plt+0xc8458> │ │ │ │ + ldr r2, [pc, #148] @ d6650 <__cxa_atexit@plt+0xc849c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib sl, {r2, r7} │ │ │ │ + sub r9, r6, #3 │ │ │ │ + add r6, sl, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d662c <__cxa_atexit@plt+0xc8478> │ │ │ │ + ldr r3, [pc, #144] @ d6668 <__cxa_atexit@plt+0xc84b4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq e1430 <__cxa_atexit@plt+0xd327c> │ │ │ │ - ldr r3, [pc, #108] @ e144c <__cxa_atexit@plt+0xd3298> │ │ │ │ + ldr r2, [pc, #140] @ d666c <__cxa_atexit@plt+0xc84b8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #136] @ d6670 <__cxa_atexit@plt+0xc84bc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [sl, #12]! │ │ │ │ + add r3, r2, #3 │ │ │ │ + str r3, [sl, #8] │ │ │ │ + str r9, [sl, #12] │ │ │ │ + ldr r3, [pc, #116] @ d6674 <__cxa_atexit@plt+0xc84c0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r1, #2 │ │ │ │ + b 3c210c <__cxa_atexit@plt+0x3b3f58> │ │ │ │ + ldr r3, [pc, #72] @ d665c <__cxa_atexit@plt+0xc84a8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq e1430 <__cxa_atexit@plt+0xd327c> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc e1438 <__cxa_atexit@plt+0xd3284> │ │ │ │ - ldr r0, [pc, #64] @ e1450 <__cxa_atexit@plt+0xd329c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - stmib r6, {r0, r2} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - add r5, r5, #12 │ │ │ │ - sub r7, r3, #11 │ │ │ │ - mov r6, r3 │ │ │ │ - b e1228 <__cxa_atexit@plt+0xd3074> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r2, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0xfffffe14 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #108] @ e14d0 <__cxa_atexit@plt+0xd331c> │ │ │ │ + ldr r3, [pc, #32] @ d6654 <__cxa_atexit@plt+0xc84a0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq e14b8 <__cxa_atexit@plt+0xd3304> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc e14c0 <__cxa_atexit@plt+0xd330c> │ │ │ │ - ldr r1, [pc, #64] @ e14d4 <__cxa_atexit@plt+0xd3320> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r1, [r6, #4] │ │ │ │ - add lr, r6, #8 │ │ │ │ - stm lr, {r0, r2, r7} │ │ │ │ - add r5, r5, #12 │ │ │ │ - sub r7, r3, #11 │ │ │ │ - mov r6, r3 │ │ │ │ - b e1228 <__cxa_atexit@plt+0xd3074> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #28] @ d6658 <__cxa_atexit@plt+0xc84a4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r8, r3, #3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - @ instruction: 0xfffffd90 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc e1524 <__cxa_atexit@plt+0xd3370> │ │ │ │ - ldr r2, [pc, #52] @ e1530 <__cxa_atexit@plt+0xd337c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - add r5, r5, #12 │ │ │ │ - sub r7, r6, #11 │ │ │ │ - b e1228 <__cxa_atexit@plt+0xd3074> │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - @ instruction: 0xfffffd28 │ │ │ │ - rsbseq r1, r6, #84, 8 @ 0x54000000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + addseq r4, r2, #232 @ 0xe8 │ │ │ │ + rsbseq r9, r6, #60, 24 @ 0x3c00 │ │ │ │ + rsbseq r9, r6, #188, 22 @ 0x2f000 │ │ │ │ + rsbseq r9, r6, #96, 24 @ 0x6000 │ │ │ │ + addseq r4, r2, #188 @ 0xbc │ │ │ │ + addseq r4, r2, #76 @ 0x4c │ │ │ │ + @ instruction: 0xffffd9d0 │ │ │ │ + rsbseq r9, r6, #144, 24 @ 0x9000 │ │ │ │ + rsbseq r9, r6, #180, 14 @ 0x2d00000 │ │ │ │ + addseq r4, r2, #52, 6 @ 0xd0000000 │ │ │ │ + rsbseq r9, r6, #212, 22 @ 0x35000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e158c <__cxa_atexit@plt+0xd33d8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc e1594 <__cxa_atexit@plt+0xd33e0> │ │ │ │ - ldr r1, [pc, #68] @ e15b0 <__cxa_atexit@plt+0xd33fc> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r6 │ │ │ │ + add r5, r5, #4 │ │ │ │ + cmp r7, #0 │ │ │ │ + beq d66ac <__cxa_atexit@plt+0xc84f8> │ │ │ │ + cmp r7, #1 │ │ │ │ + bne d66c4 <__cxa_atexit@plt+0xc8510> │ │ │ │ + ldr r7, [pc, #224] @ d6784 <__cxa_atexit@plt+0xc85d0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + b d66b8 <__cxa_atexit@plt+0xc8504> │ │ │ │ + ldr r7, [pc, #204] @ d6780 <__cxa_atexit@plt+0xc85cc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r6, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, sl, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d672c <__cxa_atexit@plt+0xc8578> │ │ │ │ + ldr r2, [pc, #148] @ d6770 <__cxa_atexit@plt+0xc85bc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib sl, {r2, r7} │ │ │ │ + sub r9, r6, #3 │ │ │ │ + add r6, sl, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d674c <__cxa_atexit@plt+0xc8598> │ │ │ │ + ldr r3, [pc, #144] @ d6788 <__cxa_atexit@plt+0xc85d4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #140] @ d678c <__cxa_atexit@plt+0xc85d8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #136] @ d6790 <__cxa_atexit@plt+0xc85dc> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #64] @ e15b4 <__cxa_atexit@plt+0xd3400> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r1, sl} │ │ │ │ - str r9, [r2, #12] │ │ │ │ - sub r2, r6, #7 │ │ │ │ - stmdb r5, {r0, r2} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1ec4d34 <__cxa_atexit@plt+0x1eb6b80> │ │ │ │ - mov r6, r2 │ │ │ │ - b e159c <__cxa_atexit@plt+0xd33e8> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ e15ac <__cxa_atexit@plt+0xd33f8> │ │ │ │ + str r3, [sl, #12]! │ │ │ │ + add r3, r2, #3 │ │ │ │ + str r3, [sl, #8] │ │ │ │ + str r9, [sl, #12] │ │ │ │ + ldr r3, [pc, #116] @ d6794 <__cxa_atexit@plt+0xc85e0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r1, #2 │ │ │ │ + b 3c210c <__cxa_atexit@plt+0x3b3f58> │ │ │ │ + ldr r3, [pc, #72] @ d677c <__cxa_atexit@plt+0xc85c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #32] @ d6774 <__cxa_atexit@plt+0xc85c0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #28] @ d6778 <__cxa_atexit@plt+0xc85c4> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + add r8, r3, #3 │ │ │ │ bx r0 │ │ │ │ - rsbseq r2, r6, #200, 26 @ 0x3200 │ │ │ │ - @ instruction: 0xfffffdf8 │ │ │ │ - addseq r9, r1, #160 @ 0xa0 │ │ │ │ - rsbseq r1, r6, #4, 8 @ 0x4000000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + addseq r3, r2, #200, 30 @ 0x320 │ │ │ │ + rsbseq r9, r6, #252, 20 @ 0xfc000 │ │ │ │ + rsbseq r9, r6, #156, 20 @ 0x9c000 │ │ │ │ + rsbseq r9, r6, #32, 22 @ 0x8000 │ │ │ │ + addseq r3, r2, #156, 30 @ 0x270 │ │ │ │ + addseq r3, r2, #44, 30 @ 0xb0 │ │ │ │ + @ instruction: 0xffffd8b0 │ │ │ │ + rsbseq r9, r6, #80, 22 @ 0x14000 │ │ │ │ + rsbseq r9, r6, #148, 12 @ 0x9400000 │ │ │ │ + addseq r4, r2, #20, 4 @ 0x40000001 │ │ │ │ + rsbseq r9, r6, #148, 20 @ 0x94000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi e15f8 <__cxa_atexit@plt+0xd3444> │ │ │ │ - ldr r3, [pc, #44] @ e160c <__cxa_atexit@plt+0xd3458> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r6 │ │ │ │ + add r5, r5, #4 │ │ │ │ + cmp r7, #0 │ │ │ │ + beq d67cc <__cxa_atexit@plt+0xc8618> │ │ │ │ + cmp r7, #1 │ │ │ │ + bne d67e4 <__cxa_atexit@plt+0xc8630> │ │ │ │ + ldr r7, [pc, #224] @ d68a4 <__cxa_atexit@plt+0xc86f0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + b d67d8 <__cxa_atexit@plt+0xc8624> │ │ │ │ + ldr r7, [pc, #204] @ d68a0 <__cxa_atexit@plt+0xc86ec> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r6, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, sl, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d684c <__cxa_atexit@plt+0xc8698> │ │ │ │ + ldr r2, [pc, #148] @ d6890 <__cxa_atexit@plt+0xc86dc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib sl, {r2, r7} │ │ │ │ + sub r9, r6, #3 │ │ │ │ + add r6, sl, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d686c <__cxa_atexit@plt+0xc86b8> │ │ │ │ + ldr r3, [pc, #144] @ d68a8 <__cxa_atexit@plt+0xc86f4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #40] @ e1610 <__cxa_atexit@plt+0xd345c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r0, [pc, #32] @ e1614 <__cxa_atexit@plt+0xd3460> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r2, [pc, #140] @ d68ac <__cxa_atexit@plt+0xc86f8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #136] @ d68b0 <__cxa_atexit@plt+0xc86fc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [sl, #12]! │ │ │ │ + add r3, r2, #2 │ │ │ │ + str r3, [sl, #8] │ │ │ │ + str r9, [sl, #12] │ │ │ │ + ldr r3, [pc, #116] @ d68b4 <__cxa_atexit@plt+0xc8700> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r1, #2 │ │ │ │ + b 3c210c <__cxa_atexit@plt+0x3b3f58> │ │ │ │ + ldr r3, [pc, #72] @ d689c <__cxa_atexit@plt+0xc86e8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ e1618 <__cxa_atexit@plt+0xd3464> │ │ │ │ + ldr r3, [pc, #32] @ d6894 <__cxa_atexit@plt+0xc86e0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #28] @ d6898 <__cxa_atexit@plt+0xc86e4> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + add r8, r3, #2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq r1, r6, #224, 6 @ 0x80000003 │ │ │ │ - rsbseq r1, r6, #212, 6 @ 0x50000003 │ │ │ │ - rsbseq r2, r6, #116, 26 @ 0x1d00 │ │ │ │ + addseq r3, r2, #168, 28 @ 0xa80 │ │ │ │ + rsbseq r9, r6, #188, 18 @ 0x2f0000 │ │ │ │ + rsbseq r9, r6, #124, 18 @ 0x1f0000 │ │ │ │ + rsbseq r9, r6, #224, 18 @ 0x380000 │ │ │ │ + addseq r3, r2, #124, 28 @ 0x7c0 │ │ │ │ + addseq r3, r2, #12, 28 @ 0xc0 │ │ │ │ + @ instruction: 0xffffd790 │ │ │ │ + rsbseq r9, r6, #16, 20 @ 0x10000 │ │ │ │ + rsbseq r9, r6, #116, 10 @ 0x1d000000 │ │ │ │ + addseq r4, r2, #244 @ 0xf4 │ │ │ │ + rsbseq r9, r6, #84, 18 @ 0x150000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r4, [r4, #812] @ 0x32c │ │ │ │ - ldr r3, [pc, #180] @ e16e8 <__cxa_atexit@plt+0xd3534> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r6 │ │ │ │ + add r5, r5, #4 │ │ │ │ + cmp r7, #0 │ │ │ │ + beq d68ec <__cxa_atexit@plt+0xc8738> │ │ │ │ + cmp r7, #1 │ │ │ │ + bne d6904 <__cxa_atexit@plt+0xc8750> │ │ │ │ + ldr r7, [pc, #224] @ d69c4 <__cxa_atexit@plt+0xc8810> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + b d68f8 <__cxa_atexit@plt+0xc8744> │ │ │ │ + ldr r7, [pc, #204] @ d69c0 <__cxa_atexit@plt+0xc880c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r6, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, sl, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d696c <__cxa_atexit@plt+0xc87b8> │ │ │ │ + ldr r2, [pc, #148] @ d69b0 <__cxa_atexit@plt+0xc87fc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib sl, {r2, r7} │ │ │ │ + sub r9, r6, #3 │ │ │ │ + add r6, sl, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d698c <__cxa_atexit@plt+0xc87d8> │ │ │ │ + ldr r3, [pc, #144] @ d69c8 <__cxa_atexit@plt+0xc8814> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r4, [r4, #12] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r5, [r4, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r4, [r0, #820] @ 0x334 │ │ │ │ - ldr r4, [r4] │ │ │ │ - ldrd r2, [r5, #72] @ 0x48 │ │ │ │ - sub r6, r6, r4 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r3, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - blx r7 │ │ │ │ - mov r7, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ + ldr r2, [pc, #140] @ d69cc <__cxa_atexit@plt+0xc8818> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #136] @ d69d0 <__cxa_atexit@plt+0xc881c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [sl, #12]! │ │ │ │ + add r3, r2, #1 │ │ │ │ + str r3, [sl, #8] │ │ │ │ + str r9, [sl, #12] │ │ │ │ + ldr r3, [pc, #116] @ d69d4 <__cxa_atexit@plt+0xc8820> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r1, #2 │ │ │ │ + b 3c210c <__cxa_atexit@plt+0x3b3f58> │ │ │ │ + ldr r3, [pc, #72] @ d69bc <__cxa_atexit@plt+0xc8808> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #32] @ d69b4 <__cxa_atexit@plt+0xc8800> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #28] @ d69b8 <__cxa_atexit@plt+0xc8804> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r8, r3, #1 │ │ │ │ + bx r0 │ │ │ │ + addseq r3, r2, #136, 26 @ 0x2200 │ │ │ │ + rsbseq r9, r6, #124, 16 @ 0x7c0000 │ │ │ │ + rsbseq r9, r6, #92, 16 @ 0x5c0000 │ │ │ │ + rsbseq r9, r6, #160, 16 @ 0xa00000 │ │ │ │ + addseq r3, r2, #92, 26 @ 0x1700 │ │ │ │ + addseq r3, r2, #236, 24 @ 0xec00 │ │ │ │ + @ instruction: 0xffffd670 │ │ │ │ + rsbseq r9, r6, #208, 16 @ 0xd00000 │ │ │ │ + rsbseq r9, r6, #84, 8 @ 0x54000000 │ │ │ │ + addseq r3, r2, #212, 30 @ 0x350 │ │ │ │ + @ instruction: 0xffffe8b8 │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ + rsbseq r9, r6, #208, 18 @ 0x340000 │ │ │ │ + andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d6a10 <__cxa_atexit@plt+0xc885c> │ │ │ │ + ldr r2, [pc, #36] @ d6a28 <__cxa_atexit@plt+0xc8874> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r8, r9, sl} │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c20d4 <__cxa_atexit@plt+0x3b3f20> │ │ │ │ + ldr r7, [pc, #20] @ d6a2c <__cxa_atexit@plt+0xc8878> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + rsbseq r9, r6, #228, 18 @ 0x390000 │ │ │ │ + rsbseq r9, r6, #132, 18 @ 0x210000 │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc e1720 <__cxa_atexit@plt+0xd356c> │ │ │ │ - ldr r2, [pc, #28] @ e172c <__cxa_atexit@plt+0xd3578> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + bcc d6a88 <__cxa_atexit@plt+0xc88d4> │ │ │ │ + ldr lr, [pc, #60] @ d6a94 <__cxa_atexit@plt+0xc88e0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #56] @ d6a98 <__cxa_atexit@plt+0xc88e4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldmdb r5, {r1, r7} │ │ │ │ + str r8, [r5] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + sub r8, r6, #11 │ │ │ │ + b 3c2164 <__cxa_atexit@plt+0x3b3fb0> │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - addseq r8, r1, #116, 30 @ 0x1d0 │ │ │ │ - rsbseq r2, r6, #56, 24 @ 0x3800 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + b 3c1ed4 <__cxa_atexit@plt+0x3b3d20> │ │ │ │ + @ instruction: 0xffffe8a0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi e176c <__cxa_atexit@plt+0xd35b8> │ │ │ │ - ldr r2, [pc, #40] @ e177c <__cxa_atexit@plt+0xd35c8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #36] @ e1780 <__cxa_atexit@plt+0xd35cc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r2, r2, #1 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ + bhi d6af4 <__cxa_atexit@plt+0xc8940> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + ldr r2, [pc, #36] @ d6afc <__cxa_atexit@plt+0xc8948> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + lsl r7, r7, #2 │ │ │ │ + ldr r5, [pc, #24] @ d6b00 <__cxa_atexit@plt+0xc894c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r7, [r7, r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 1ec4d34 <__cxa_atexit@plt+0x1eb6b80> │ │ │ │ - ldr r7, [pc, #16] @ e1784 <__cxa_atexit@plt+0xd35d0> │ │ │ │ + b 3c1f24 <__cxa_atexit@plt+0x3b3d70> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + addseq r3, r2, #252, 20 @ 0xfc000 │ │ │ │ + addseq r3, r2, #40, 30 @ 0xa0 │ │ │ │ + rsbseq r9, r6, #236, 16 @ 0xec0000 │ │ │ │ + andeq r0, r3, r2, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r6, r5, #28 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi d6b98 <__cxa_atexit@plt+0xc89e4> │ │ │ │ + mov r2, #0 │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc d6bac <__cxa_atexit@plt+0xc89f8> │ │ │ │ + ldr lr, [pc, #152] @ d6be4 <__cxa_atexit@plt+0xc8a30> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #148] @ d6be8 <__cxa_atexit@plt+0xc8a34> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + sub r2, r5, #44 @ 0x2c │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi d6bc8 <__cxa_atexit@plt+0xc8a14> │ │ │ │ + ldr r0, [pc, #116] @ d6bf8 <__cxa_atexit@plt+0xc8a44> │ │ │ │ + add r0, pc, r0 │ │ │ │ + sub lr, r5, #44 @ 0x2c │ │ │ │ + stm lr, {r0, r3, r8} │ │ │ │ + str r1, [r5, #-32] @ 0xffffffe0 │ │ │ │ + mov r5, r2 │ │ │ │ + b 3c20d4 <__cxa_atexit@plt+0x3b3f20> │ │ │ │ + ldr r7, [pc, #84] @ d6bf4 <__cxa_atexit@plt+0xc8a40> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - rsbseq r2, r6, #32, 24 @ 0x2000 │ │ │ │ - addseq r8, r1, #184, 28 @ 0xb80 │ │ │ │ - rsbseq r2, r6, #8, 24 @ 0x800 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e186c <__cxa_atexit@plt+0xd36b8> │ │ │ │ - ldr r5, [r4, #812] @ 0x32c │ │ │ │ - ldr r2, [pc, #200] @ e1874 <__cxa_atexit@plt+0xd36c0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r5, [r7, #7] │ │ │ │ - str r3, [r2, #12] │ │ │ │ - ldr r7, [r4, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r7, #4] │ │ │ │ - ldr r7, [r4, #812] @ 0x32c │ │ │ │ - ldr r3, [r4, #820] @ 0x334 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrd r0, [r7, #72] @ 0x48 │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r0, r0, r6 │ │ │ │ - sbc r1, r1, #0 │ │ │ │ - strd r0, [r7, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - blx r8 │ │ │ │ - mov r7, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ + ldr r7, [pc, #60] @ d6bf0 <__cxa_atexit@plt+0xc8a3c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ + mov r7, #0 │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + ldr r7, [pc, #28] @ d6bec <__cxa_atexit@plt+0xc8a38> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r5, #-40]! @ 0xffffffd8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r8, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, r4, ror r1 │ │ │ │ + @ instruction: 0xffffff64 │ │ │ │ + rsbseq r9, r6, #44, 16 @ 0x2c0000 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + rsbseq r9, r6, #100, 16 @ 0x640000 │ │ │ │ + @ instruction: 0xfffffeb4 │ │ │ │ + rsbseq r9, r6, #248, 14 @ 0x3e00000 │ │ │ │ + andeq r0, r0, r4, lsr #3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + str r7, [r5, #16] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc e18ac <__cxa_atexit@plt+0xd36f8> │ │ │ │ - ldr r2, [pc, #28] @ e18b8 <__cxa_atexit@plt+0xd3704> │ │ │ │ + bcc d6c74 <__cxa_atexit@plt+0xc8ac0> │ │ │ │ + ldr lr, [pc, #124] @ d6ca4 <__cxa_atexit@plt+0xc8af0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #120] @ d6ca8 <__cxa_atexit@plt+0xc8af4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldmib r5, {r0, r9} │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + str r8, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + stmdb r5, {r2, lr} │ │ │ │ + str r3, [r5] │ │ │ │ + sub r2, r5, #24 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi d6c8c <__cxa_atexit@plt+0xc8ad8> │ │ │ │ + ldr r1, [pc, #88] @ d6cb4 <__cxa_atexit@plt+0xc8b00> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + b 3c20d4 <__cxa_atexit@plt+0x3b3f20> │ │ │ │ + ldr r3, [pc, #52] @ d6cb0 <__cxa_atexit@plt+0xc8afc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + ldr r7, [pc, #24] @ d6cac <__cxa_atexit@plt+0xc8af8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + stmib r5, {r0, r9} │ │ │ │ + bx r1 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + @ instruction: 0xfffffe88 │ │ │ │ + rsbseq r9, r6, #104, 14 @ 0x1a00000 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + @ instruction: 0xfffffddc │ │ │ │ + rsbseq r9, r6, #60, 14 @ 0xf00000 │ │ │ │ + andeq r0, r0, r5, asr #6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne d6d00 <__cxa_atexit@plt+0xc8b4c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc d6d94 <__cxa_atexit@plt+0xc8be0> │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [pc, #264] @ d6df8 <__cxa_atexit@plt+0xc8c44> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - addseq r9, r1, #104 @ 0x68 │ │ │ │ - rsbseq r1, r6, #52, 2 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - ldrhi r0, [r4, #-8] │ │ │ │ - ldrls r2, [pc, #36] @ e1904 <__cxa_atexit@plt+0xd3750> │ │ │ │ - addls r2, pc, r2 │ │ │ │ - ldrls r1, [r7, #3] │ │ │ │ - ldrls r7, [pc, #28] @ e1908 <__cxa_atexit@plt+0xd3754> │ │ │ │ - addls r7, pc, r7 │ │ │ │ - strls r2, [r5, #-8] │ │ │ │ - strls r1, [r5, #-4] │ │ │ │ - ldrls r0, [pc, #16] @ e190c <__cxa_atexit@plt+0xd3758> │ │ │ │ - ldrls r0, [pc, r0] │ │ │ │ - movls r5, r3 │ │ │ │ + ldr r3, [r5, #20] │ │ │ │ + cmp r3, #13 │ │ │ │ + bne d6d20 <__cxa_atexit@plt+0xc8b6c> │ │ │ │ + ldr r7, [pc, #220] @ d6df0 <__cxa_atexit@plt+0xc8c3c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - rsbseq r1, r6, #16, 2 │ │ │ │ - rsbseq r1, r6, #0, 2 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #96] @ e1980 <__cxa_atexit@plt+0xd37cc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq e1968 <__cxa_atexit@plt+0xd37b4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r3, #1 │ │ │ │ + str r2, [r5, #20] │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc e1970 <__cxa_atexit@plt+0xd37bc> │ │ │ │ - ldr r1, [pc, #52] @ e1984 <__cxa_atexit@plt+0xd37d0> │ │ │ │ + bcc d6da4 <__cxa_atexit@plt+0xc8bf0> │ │ │ │ + ldr lr, [pc, #160] @ d6de0 <__cxa_atexit@plt+0xc8c2c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #156] @ d6de4 <__cxa_atexit@plt+0xc8c30> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + str r8, [r6, #4]! │ │ │ │ + str r2, [r6, #8] │ │ │ │ + stmda r5, {r1, lr} │ │ │ │ + str r6, [r5, #4] │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi d6dc4 <__cxa_atexit@plt+0xc8c10> │ │ │ │ + ldr r1, [pc, #124] @ d6df4 <__cxa_atexit@plt+0xc8c40> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - stmib r6, {r1, r2, r7} │ │ │ │ - add r5, r5, #8 │ │ │ │ - sub r7, r3, #7 │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + str r6, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b e1794 <__cxa_atexit@plt+0xd35e0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + b 3c20d4 <__cxa_atexit@plt+0x3b3f20> │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + ldr r7, [pc, #64] @ d6dec <__cxa_atexit@plt+0xc8c38> │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5, #4]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0xfffffe40 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc e19cc <__cxa_atexit@plt+0xd3818> │ │ │ │ - ldr r2, [pc, #44] @ e19d8 <__cxa_atexit@plt+0xd3824> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - add r5, r5, #8 │ │ │ │ - sub r7, r6, #7 │ │ │ │ - b e1794 <__cxa_atexit@plt+0xd35e0> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - rsbseq r1, r6, #20 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + mov r7, r2 │ │ │ │ + b 3c1f0c <__cxa_atexit@plt+0x3b3d58> │ │ │ │ + ldr r7, [pc, #28] @ d6de8 <__cxa_atexit@plt+0xc8c34> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r6, [r5, #-16]! │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + stmib r5, {r0, r9} │ │ │ │ + mov r6, r3 │ │ │ │ + bx r1 │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + @ instruction: 0xfffffd70 │ │ │ │ + rsbseq r9, r6, #48, 12 @ 0x3000000 │ │ │ │ + @ instruction: 0xfffffe58 │ │ │ │ + addseq r3, r2, #224, 16 @ 0xe00000 │ │ │ │ + @ instruction: 0xfffffcc0 │ │ │ │ + addseq r3, r2, #8, 18 @ 0x20000 │ │ │ │ + rsbseq r9, r6, #252, 10 @ 0x3f000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e1a30 <__cxa_atexit@plt+0xd387c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc e1a38 <__cxa_atexit@plt+0xd3884> │ │ │ │ - ldr r1, [pc, #64] @ e1a54 <__cxa_atexit@plt+0xd38a0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ e1a58 <__cxa_atexit@plt+0xd38a4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r1, r9} │ │ │ │ - sub r2, r6, #3 │ │ │ │ - stmdb r5, {r0, r2} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1ec4d34 <__cxa_atexit@plt+0x1eb6b80> │ │ │ │ - mov r6, r2 │ │ │ │ - b e1a40 <__cxa_atexit@plt+0xd388c> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ e1a50 <__cxa_atexit@plt+0xd389c> │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi d6e54 <__cxa_atexit@plt+0xc8ca0> │ │ │ │ + ldr r3, [pc, #68] @ d6e64 <__cxa_atexit@plt+0xc8cb0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq d6e44 <__cxa_atexit@plt+0xc8c90> │ │ │ │ + ldr r9, [r8, #3] │ │ │ │ + ldr r3, [r8, #7] │ │ │ │ + ldr sl, [r8, #11] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b d6b14 <__cxa_atexit@plt+0xc8960> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ d6e68 <__cxa_atexit@plt+0xc8cb4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rsbseq r2, r6, #60, 18 @ 0xf0000 │ │ │ │ - @ instruction: 0xfffffeb4 │ │ │ │ - addseq r8, r1, #248, 22 @ 0x3e000 │ │ │ │ - rsbseq r0, r6, #200, 30 @ 0x320 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + rsbseq r9, r6, #176, 10 @ 0x2c000000 │ │ │ │ + rsbseq r9, r6, #144, 10 @ 0x24000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr sl, [r7, #11] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b d6b14 <__cxa_atexit@plt+0xc8960> │ │ │ │ + rsbseq r9, r6, #100, 10 @ 0x19000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi e1a9c <__cxa_atexit@plt+0xd38e8> │ │ │ │ - ldr r3, [pc, #44] @ e1ab0 <__cxa_atexit@plt+0xd38fc> │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi d6f08 <__cxa_atexit@plt+0xc8d54> │ │ │ │ + ldr r3, [pc, #128] @ d6f30 <__cxa_atexit@plt+0xc8d7c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #40] @ e1ab4 <__cxa_atexit@plt+0xd3900> │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq d6ef8 <__cxa_atexit@plt+0xc8d44> │ │ │ │ + ldr r3, [r9, #3] │ │ │ │ + ldr r2, [r9, #7] │ │ │ │ + ldr r7, [r9, #11] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi d6f18 <__cxa_atexit@plt+0xc8d64> │ │ │ │ + ldr r0, [pc, #88] @ d6f3c <__cxa_atexit@plt+0xc8d88> │ │ │ │ + add r0, pc, r0 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r0, r1, r2, r3} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3c20d4 <__cxa_atexit@plt+0x3b3f20> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ d6f38 <__cxa_atexit@plt+0xc8d84> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r0, [pc, #32] @ e1ab8 <__cxa_atexit@plt+0xd3904> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ e1abc <__cxa_atexit@plt+0xd3908> │ │ │ │ + ldr r7, [pc, #20] @ d6f34 <__cxa_atexit@plt+0xc8d80> │ │ │ │ add r7, pc, r7 │ │ │ │ + str r1, [r5, #-16]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + stmib r5, {r2, r3} │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + rsbseq r9, r6, #220, 8 @ 0xdc000000 │ │ │ │ + rsbseq r9, r6, #4, 10 @ 0x1000000 │ │ │ │ + @ instruction: 0xfffffb54 │ │ │ │ + rsbseq r9, r6, #180, 8 @ 0xb4000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d6f88 <__cxa_atexit@plt+0xc8dd4> │ │ │ │ + ldr r2, [pc, #44] @ d6fa0 <__cxa_atexit@plt+0xc8dec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + stmda r5, {r0, lr} │ │ │ │ mov r5, r3 │ │ │ │ + b 3c20d4 <__cxa_atexit@plt+0x3b3f20> │ │ │ │ + ldr r7, [pc, #20] @ d6fa4 <__cxa_atexit@plt+0xc8df0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmda r5, {r0, lr} │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq r0, r6, #164, 30 @ 0x290 │ │ │ │ - rsbseq r0, r6, #152, 30 @ 0x260 │ │ │ │ - rsbseq r2, r6, #232, 16 @ 0xe80000 │ │ │ │ + @ instruction: 0xfffffac4 │ │ │ │ + rsbseq r9, r6, #108, 8 @ 0x6c000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r4, [r4, #812] @ 0x32c │ │ │ │ - ldr r3, [pc, #180] @ e1b8c <__cxa_atexit@plt+0xd39d8> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r9 │ │ │ │ + ldr r3, [pc, #8] @ d6fc8 <__cxa_atexit@plt+0xc8e14> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r4, [r4, #12] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r5, [r4, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r4, [r0, #820] @ 0x334 │ │ │ │ - ldr r4, [r4] │ │ │ │ - ldrd r2, [r5, #72] @ 0x48 │ │ │ │ - sub r6, r6, r4 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r3, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - blx r7 │ │ │ │ - mov r7, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ + add r8, r3, #3 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + rsbseq r9, r6, #240, 6 @ 0xc0000003 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r3, [pc, #8] @ d6fec <__cxa_atexit@plt+0xc8e38> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 3c216c <__cxa_atexit@plt+0x3b3fb8> │ │ │ │ + rsbseq r9, r6, #44, 10 @ 0xb000000 │ │ │ │ + rsbseq r9, r6, #56, 10 @ 0xe000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d7048 <__cxa_atexit@plt+0xc8e94> │ │ │ │ + ldr r2, [pc, #64] @ d7050 <__cxa_atexit@plt+0xc8e9c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #60] @ d7054 <__cxa_atexit@plt+0xc8ea0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #52] @ d7058 <__cxa_atexit@plt+0xc8ea4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [pc, #44] @ d705c <__cxa_atexit@plt+0xc8ea8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add sl, r0, #1 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + add r8, r1, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c2174 <__cxa_atexit@plt+0x3b3fc0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + rsbseq r9, r6, #8, 10 @ 0x2000000 │ │ │ │ + addseq r3, r2, #176, 10 @ 0x2c000000 │ │ │ │ + addseq r3, r2, #52, 18 @ 0xd0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc e1bc4 <__cxa_atexit@plt+0xd3a10> │ │ │ │ - ldr r2, [pc, #28] @ e1bd0 <__cxa_atexit@plt+0xd3a1c> │ │ │ │ + bcc d7094 <__cxa_atexit@plt+0xc8ee0> │ │ │ │ + ldr r2, [pc, #28] @ d70a0 <__cxa_atexit@plt+0xc8eec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - addseq r8, r1, #208, 20 @ 0xd0000 │ │ │ │ - rsbseq r2, r6, #172, 14 @ 0x2b00000 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r3, r2, #136, 12 @ 0x8800000 │ │ │ │ + rsbseq r9, r6, #128, 8 @ 0x80000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e1c10 <__cxa_atexit@plt+0xd3a5c> │ │ │ │ - ldr r2, [pc, #40] @ e1c20 <__cxa_atexit@plt+0xd3a6c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #36] @ e1c24 <__cxa_atexit@plt+0xd3a70> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r2, r2, #1 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1ec4d34 <__cxa_atexit@plt+0x1eb6b80> │ │ │ │ - ldr r7, [pc, #16] @ e1c28 <__cxa_atexit@plt+0xd3a74> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc d70ec <__cxa_atexit@plt+0xc8f38> │ │ │ │ + ldr r7, [pc, #52] @ d7104 <__cxa_atexit@plt+0xc8f50> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + ldr r7, [pc, #40] @ d7108 <__cxa_atexit@plt+0xc8f54> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + ldr r7, [pc, #24] @ d710c <__cxa_atexit@plt+0xc8f58> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rsbseq r2, r6, #148, 14 @ 0x2500000 │ │ │ │ - addseq r8, r1, #20, 20 @ 0x14000 │ │ │ │ - rsbseq r2, r6, #124, 14 @ 0x1f00000 │ │ │ │ - rsbseq r0, r6, #44, 28 @ 0x2c0 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + addseq r3, r2, #136, 16 @ 0x880000 │ │ │ │ + rsbseq r9, r6, #76, 8 @ 0x4c000000 │ │ │ │ + rsbseq r9, r6, #20, 8 @ 0x14000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi e1c6c <__cxa_atexit@plt+0xd3ab8> │ │ │ │ - ldr r3, [pc, #44] @ e1c80 <__cxa_atexit@plt+0xd3acc> │ │ │ │ + bhi d7154 <__cxa_atexit@plt+0xc8fa0> │ │ │ │ + ldr r3, [pc, #48] @ d7170 <__cxa_atexit@plt+0xc8fbc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #40] @ e1c84 <__cxa_atexit@plt+0xd3ad0> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #44] @ d7174 <__cxa_atexit@plt+0xc8fc0> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r0, [pc, #32] @ e1c88 <__cxa_atexit@plt+0xd3ad4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ e1c8c <__cxa_atexit@plt+0xd3ad8> │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 3c2174 <__cxa_atexit@plt+0x3b3fc0> │ │ │ │ + ldr r7, [pc, #28] @ d7178 <__cxa_atexit@plt+0xc8fc4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq r0, r6, #8, 28 @ 0x80 │ │ │ │ - rsbseq r0, r6, #252, 26 @ 0x3f00 │ │ │ │ - rsbseq r2, r6, #40, 14 @ 0xa00000 │ │ │ │ + rsbseq r9, r6, #216, 6 @ 0x60000003 │ │ │ │ + rsbseq r9, r6, #236, 6 @ 0xb0000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d71b0 <__cxa_atexit@plt+0xc8ffc> │ │ │ │ + ldr r2, [pc, #28] @ d71bc <__cxa_atexit@plt+0xc9008> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r3, r2, #108, 10 @ 0x1b000000 │ │ │ │ + rsbseq r9, r6, #136, 6 @ 0x20000002 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi d7218 <__cxa_atexit@plt+0xc9064> │ │ │ │ mov r0, r4 │ │ │ │ - ldr r4, [r4, #812] @ 0x32c │ │ │ │ - ldr r3, [pc, #180] @ e1d5c <__cxa_atexit@plt+0xd3ba8> │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq d7210 <__cxa_atexit@plt+0xc905c> │ │ │ │ + ldr r3, [pc, #44] @ d7220 <__cxa_atexit@plt+0xc906c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r4, [r4, #12] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r5, [r4, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r4, [r0, #820] @ 0x334 │ │ │ │ - ldr r4, [r4] │ │ │ │ - ldrd r2, [r5, #72] @ 0x48 │ │ │ │ - sub r6, r6, r4 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r3, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - blx r7 │ │ │ │ - mov r7, r0 │ │ │ │ + ldr r2, [pc, #40] @ d7224 <__cxa_atexit@plt+0xc9070> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, r9 │ │ │ │ + b 3c217c <__cxa_atexit@plt+0x3b3fc8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsbseq r9, r6, #84, 6 @ 0x50000001 │ │ │ │ + addseq r3, r2, #240, 6 @ 0xc0000003 │ │ │ │ + rsbseq r9, r6, #48, 6 @ 0xc0000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi d7294 <__cxa_atexit@plt+0xc90e0> │ │ │ │ mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq d728c <__cxa_atexit@plt+0xc90d8> │ │ │ │ + ldr r7, [pc, #64] @ d729c <__cxa_atexit@plt+0xc90e8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #60] @ d72a0 <__cxa_atexit@plt+0xc90ec> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #48] @ d72a4 <__cxa_atexit@plt+0xc90f0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + ldr r5, [pc, #40] @ d72a8 <__cxa_atexit@plt+0xc90f4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + mov r5, sl │ │ │ │ + b 3c2184 <__cxa_atexit@plt+0x3b3fd0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsbseq r9, r6, #4, 6 @ 0x10000000 │ │ │ │ + addseq r3, r2, #136, 6 @ 0x20000002 │ │ │ │ + addseq r3, r2, #248, 12 @ 0xf800000 │ │ │ │ + addseq r3, r2, #228, 12 @ 0xe400000 │ │ │ │ + rsbseq r9, r6, #184, 4 @ 0x8000000b │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [pc, #4] @ d72cc <__cxa_atexit@plt+0xc9118> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 3c1f94 <__cxa_atexit@plt+0x3b3de0> │ │ │ │ + rsbseq r9, r6, #168, 4 @ 0x8000000a │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r9 │ │ │ │ + ldr r3, [pc, #8] @ d72f0 <__cxa_atexit@plt+0xc913c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + rsbseq r9, r6, #184, 4 @ 0x8000000b │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r9 │ │ │ │ + ldr r3, [pc, #8] @ d7314 <__cxa_atexit@plt+0xc9160> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + rsbseq r9, r6, #172, 4 @ 0xc000000a │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r9 │ │ │ │ + ldr r3, [pc, #8] @ d7338 <__cxa_atexit@plt+0xc9184> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #3 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + rsbseq r9, r6, #160, 4 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r9 │ │ │ │ + ldr r3, [pc, #8] @ d735c <__cxa_atexit@plt+0xc91a8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #3 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + rsbseq r9, r6, #148, 4 @ 0x40000009 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r3, [pc, #8] @ d7380 <__cxa_atexit@plt+0xc91cc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 3c216c <__cxa_atexit@plt+0x3b3fb8> │ │ │ │ + rsbseq r9, r6, #200, 4 @ 0x8000000c │ │ │ │ + rsbseq r9, r6, #212, 4 @ 0x4000000d │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d73dc <__cxa_atexit@plt+0xc9228> │ │ │ │ + ldr r2, [pc, #64] @ d73e4 <__cxa_atexit@plt+0xc9230> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #60] @ d73e8 <__cxa_atexit@plt+0xc9234> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #52] @ d73ec <__cxa_atexit@plt+0xc9238> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [pc, #44] @ d73f0 <__cxa_atexit@plt+0xc923c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add sl, r0, #1 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + add r8, r1, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c2174 <__cxa_atexit@plt+0x3b3fc0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + rsbseq r9, r6, #164, 4 @ 0x4000000a │ │ │ │ + addseq r3, r2, #28, 4 @ 0xc0000001 │ │ │ │ + addseq r3, r2, #160, 10 @ 0x28000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc e1d94 <__cxa_atexit@plt+0xd3be0> │ │ │ │ - ldr r2, [pc, #28] @ e1da0 <__cxa_atexit@plt+0xd3bec> │ │ │ │ + bcc d7428 <__cxa_atexit@plt+0xc9274> │ │ │ │ + ldr r2, [pc, #28] @ d7434 <__cxa_atexit@plt+0xc9280> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efae0 <__cxa_atexit@plt+0x3e192c> │ │ │ │ - addseq r8, r1, #140, 26 @ 0x2300 │ │ │ │ - rsbseq r2, r6, #236, 10 @ 0x3b000000 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r3, r2, #244, 4 @ 0x4000000f │ │ │ │ + rsbseq r9, r6, #28, 4 @ 0xc0000001 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e1de0 <__cxa_atexit@plt+0xd3c2c> │ │ │ │ - ldr r2, [pc, #40] @ e1df0 <__cxa_atexit@plt+0xd3c3c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #36] @ e1df4 <__cxa_atexit@plt+0xd3c40> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r2, r2, #1 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1ec4d34 <__cxa_atexit@plt+0x1eb6b80> │ │ │ │ - ldr r7, [pc, #16] @ e1df8 <__cxa_atexit@plt+0xd3c44> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc d7480 <__cxa_atexit@plt+0xc92cc> │ │ │ │ + ldr r7, [pc, #52] @ d7498 <__cxa_atexit@plt+0xc92e4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + ldr r7, [pc, #40] @ d749c <__cxa_atexit@plt+0xc92e8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3c1e7c <__cxa_atexit@plt+0x3b3cc8> │ │ │ │ + ldr r7, [pc, #24] @ d74a0 <__cxa_atexit@plt+0xc92ec> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rsbseq r2, r6, #212, 10 @ 0x35000000 │ │ │ │ - addseq r8, r1, #68, 16 @ 0x440000 │ │ │ │ - rsbseq r2, r6, #188, 10 @ 0x2f000000 │ │ │ │ - rsbseq r0, r6, #144, 24 @ 0x9000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + addseq r3, r2, #244, 8 @ 0xf4000000 │ │ │ │ + rsbseq r9, r6, #232, 2 @ 0x3a │ │ │ │ + rsbseq r9, r6, #176, 2 @ 0x2c │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi e1e3c <__cxa_atexit@plt+0xd3c88> │ │ │ │ - ldr r3, [pc, #44] @ e1e50 <__cxa_atexit@plt+0xd3c9c> │ │ │ │ + bhi d74e8 <__cxa_atexit@plt+0xc9334> │ │ │ │ + ldr r3, [pc, #48] @ d7504 <__cxa_atexit@plt+0xc9350> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #40] @ e1e54 <__cxa_atexit@plt+0xd3ca0> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #44] @ d7508 <__cxa_atexit@plt+0xc9354> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r0, [pc, #32] @ e1e58 <__cxa_atexit@plt+0xd3ca4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ e1e5c <__cxa_atexit@plt+0xd3ca8> │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 3c2174 <__cxa_atexit@plt+0x3b3fc0> │ │ │ │ + ldr r7, [pc, #28] @ d750c <__cxa_atexit@plt+0xc9358> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq r0, r6, #108, 24 @ 0x6c00 │ │ │ │ - rsbseq r0, r6, #96, 24 @ 0x6000 │ │ │ │ - rsbseq r2, r6, #104, 10 @ 0x1a000000 │ │ │ │ + rsbseq r9, r6, #116, 2 │ │ │ │ + rsbseq r9, r6, #136, 2 @ 0x22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d7544 <__cxa_atexit@plt+0xc9390> │ │ │ │ + ldr r2, [pc, #28] @ d7550 <__cxa_atexit@plt+0xc939c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r3, r2, #216, 2 @ 0x36 │ │ │ │ + rsbseq r9, r6, #36, 2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi d75ac <__cxa_atexit@plt+0xc93f8> │ │ │ │ mov r0, r4 │ │ │ │ - ldr r4, [r4, #812] @ 0x32c │ │ │ │ - ldr r3, [pc, #176] @ e1f28 <__cxa_atexit@plt+0xd3d74> │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq d75a4 <__cxa_atexit@plt+0xc93f0> │ │ │ │ + ldr r3, [pc, #44] @ d75b4 <__cxa_atexit@plt+0xc9400> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r4, [r4, #12] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r5, [r4, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r4, [r0, #820] @ 0x334 │ │ │ │ - ldr r4, [r4] │ │ │ │ - ldrd r2, [r5, #72] @ 0x48 │ │ │ │ - sub r6, r6, r4 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r3, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - blx r8 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ + ldr r2, [pc, #40] @ d75b8 <__cxa_atexit@plt+0xc9404> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, r9 │ │ │ │ + b 3c217c <__cxa_atexit@plt+0x3b3fc8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsbseq r9, r6, #240 @ 0xf0 │ │ │ │ + addseq r3, r2, #92 @ 0x5c │ │ │ │ + rsbseq r9, r6, #204 @ 0xcc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ e1f48 <__cxa_atexit@plt+0xd3d94> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi d7628 <__cxa_atexit@plt+0xc9474> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq d7620 <__cxa_atexit@plt+0xc946c> │ │ │ │ + ldr r7, [pc, #64] @ d7630 <__cxa_atexit@plt+0xc947c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #60] @ d7634 <__cxa_atexit@plt+0xc9480> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #48] @ d7638 <__cxa_atexit@plt+0xc9484> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + ldr r5, [pc, #40] @ d763c <__cxa_atexit@plt+0xc9488> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + mov r5, sl │ │ │ │ + b 3c2184 <__cxa_atexit@plt+0x3b3fd0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r8, r1, #8, 14 @ 0x200000 │ │ │ │ - rsbseq r2, r6, #84, 8 @ 0x54000000 │ │ │ │ + rsbseq r9, r6, #160 @ 0xa0 │ │ │ │ + addseq r2, r2, #244, 30 @ 0x3d0 │ │ │ │ + addseq r3, r2, #100, 6 @ 0x90000001 │ │ │ │ + addseq r3, r2, #80, 6 @ 0x40000001 │ │ │ │ + rsbseq r9, r6, #84 @ 0x54 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e1f88 <__cxa_atexit@plt+0xd3dd4> │ │ │ │ - ldr r2, [pc, #40] @ e1f98 <__cxa_atexit@plt+0xd3de4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #36] @ e1f9c <__cxa_atexit@plt+0xd3de8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r2, r2, #1 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1ec4d34 <__cxa_atexit@plt+0x1eb6b80> │ │ │ │ - ldr r7, [pc, #16] @ e1fa0 <__cxa_atexit@plt+0xd3dec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [pc, #4] @ d7660 <__cxa_atexit@plt+0xc94ac> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 3c1f94 <__cxa_atexit@plt+0x3b3de0> │ │ │ │ + rsbseq r9, r6, #68 @ 0x44 │ │ │ │ + subseq r5, sp, #144, 8 @ 0x90000000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - rsbseq r2, r6, #60, 8 @ 0x3c000000 │ │ │ │ - addseq r8, r1, #156, 12 @ 0x9c00000 │ │ │ │ - rsbseq r2, r6, #36, 8 @ 0x24000000 │ │ │ │ - rsbseq r0, r6, #28, 22 @ 0x7000 │ │ │ │ + subseq r5, sp, #176, 8 @ 0xb0000000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + subseq r5, sp, #208, 8 @ 0xd0000000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r2, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + subseq r5, sp, #240, 8 @ 0xf0000000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r3, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + subseq r5, sp, #16, 10 @ 0x4000000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r4, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + subseq r5, sp, #48, 10 @ 0xc000000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r5, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + subseq r5, sp, #80, 10 @ 0x14000000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r6, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + subseq r5, sp, #112, 10 @ 0x1c000000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r7, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + subseq r5, sp, #144, 10 @ 0x24000000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r8, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + subseq r5, sp, #176, 10 @ 0x2c000000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r9, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + subseq r5, sp, #868220928 @ 0x33c00000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, sl, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + subseq r5, sp, #1002438656 @ 0x3bc00000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, fp, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + subseq r5, sp, #15728640 @ 0xf00000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, ip, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + subseq r5, sp, #49283072 @ 0x2f00000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, sp, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + subseq r5, sp, #80, 12 @ 0x5000000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + subseq r5, sp, #116, 12 @ 0x7400000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + subseq r5, sp, #152, 12 @ 0x9800000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r2, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + subseq r5, sp, #188, 12 @ 0xbc00000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r3, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ + sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi e1fe4 <__cxa_atexit@plt+0xd3e30> │ │ │ │ - ldr r3, [pc, #44] @ e1ff8 <__cxa_atexit@plt+0xd3e44> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #40] @ e1ffc <__cxa_atexit@plt+0xd3e48> │ │ │ │ + bhi d7858 <__cxa_atexit@plt+0xc96a4> │ │ │ │ + ldr r7, [pc, #52] @ d786c <__cxa_atexit@plt+0xc96b8> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r0, [pc, #32] @ e2000 <__cxa_atexit@plt+0xd3e4c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + stmdb r3, {r7, r9, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq d784c <__cxa_atexit@plt+0xc9698> │ │ │ │ + mov r7, r8 │ │ │ │ + b d787c <__cxa_atexit@plt+0xc96c8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ e2004 <__cxa_atexit@plt+0xd3e50> │ │ │ │ + ldr r7, [pc, #16] @ d7870 <__cxa_atexit@plt+0xc96bc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq r0, r6, #248, 20 @ 0xf8000 │ │ │ │ - rsbseq r0, r6, #236, 20 @ 0xec000 │ │ │ │ - rsbseq r2, r6, #208, 6 @ 0x40000003 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r8, r6, #196, 28 @ 0xc40 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r4, [r4, #812] @ 0x32c │ │ │ │ - ldr r3, [pc, #176] @ e20d0 <__cxa_atexit@plt+0xd3f1c> │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r3, [pc, #136] @ d7910 <__cxa_atexit@plt+0xc975c> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r4, [r4, #12] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r5, [r4, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r4, [r0, #820] @ 0x334 │ │ │ │ - ldr r4, [r4] │ │ │ │ - ldrd r2, [r5, #72] @ 0x48 │ │ │ │ - sub r6, r6, r4 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r3, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - blx r8 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ e20f0 <__cxa_atexit@plt+0xd3f3c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq d78e8 <__cxa_atexit@plt+0xc9734> │ │ │ │ + ldr r1, [pc, #112] @ d7914 <__cxa_atexit@plt+0xc9760> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + str r1, [r5] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + tst r3, #3 │ │ │ │ + beq d78f0 <__cxa_atexit@plt+0xc973c> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #16 │ │ │ │ + cmp r0, r1 │ │ │ │ + bcc d78fc <__cxa_atexit@plt+0xc9748> │ │ │ │ + ldr r0, [pc, #72] @ d7918 <__cxa_atexit@plt+0xc9764> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r6, {r0, r2, r7} │ │ │ │ + str r3, [r6, #16] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + sub r7, r1, #11 │ │ │ │ + mov r6, r1 │ │ │ │ bx r0 │ │ │ │ - addseq r8, r1, #96, 10 @ 0x18000000 │ │ │ │ - rsbseq r2, r6, #188, 4 @ 0xc000000b │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e2130 <__cxa_atexit@plt+0xd3f7c> │ │ │ │ - ldr r2, [pc, #40] @ e2140 <__cxa_atexit@plt+0xd3f8c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r1 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + addseq r3, r2, #96 @ 0x60 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #100] @ d7994 <__cxa_atexit@plt+0xc97e0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #36] @ e2144 <__cxa_atexit@plt+0xd3f90> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r2, r2, #1 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1ec4d34 <__cxa_atexit@plt+0x1eb6b80> │ │ │ │ - ldr r7, [pc, #16] @ e2148 <__cxa_atexit@plt+0xd3f94> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq d797c <__cxa_atexit@plt+0xc97c8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc d7984 <__cxa_atexit@plt+0xc97d0> │ │ │ │ + ldr lr, [pc, #60] @ d7998 <__cxa_atexit@plt+0xc97e4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r1, r3, r7} │ │ │ │ + sub r7, r2, #11 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - rsbseq r2, r6, #164, 4 @ 0x4000000a │ │ │ │ - addseq r8, r1, #244, 8 @ 0xf4000000 │ │ │ │ - rsbseq r2, r6, #140, 4 @ 0xc0000008 │ │ │ │ - rsbseq r0, r6, #168, 18 @ 0x2a0000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + addseq r2, r2, #212, 30 @ 0x350 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d79dc <__cxa_atexit@plt+0xc9828> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr lr, [pc, #36] @ d79e8 <__cxa_atexit@plt+0xc9834> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldmdb r5, {r1, r2} │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r2, r2, #108, 30 @ 0x1b0 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ + sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi e218c <__cxa_atexit@plt+0xd3fd8> │ │ │ │ - ldr r3, [pc, #44] @ e21a0 <__cxa_atexit@plt+0xd3fec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #40] @ e21a4 <__cxa_atexit@plt+0xd3ff0> │ │ │ │ + bhi d7a30 <__cxa_atexit@plt+0xc987c> │ │ │ │ + ldr r7, [pc, #52] @ d7a44 <__cxa_atexit@plt+0xc9890> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r0, [pc, #32] @ e21a8 <__cxa_atexit@plt+0xd3ff4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + stmdb r3, {r7, r9, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq d7a24 <__cxa_atexit@plt+0xc9870> │ │ │ │ + mov r7, r8 │ │ │ │ + b d7a54 <__cxa_atexit@plt+0xc98a0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ e21ac <__cxa_atexit@plt+0xd3ff8> │ │ │ │ + ldr r7, [pc, #16] @ d7a48 <__cxa_atexit@plt+0xc9894> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsbseq r0, r6, #132, 18 @ 0x210000 │ │ │ │ - rsbseq r0, r6, #120, 18 @ 0x1e0000 │ │ │ │ - rsbseq r2, r6, #56, 4 @ 0x80000003 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r8, r6, #240, 24 @ 0xf000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r4, [r4, #812] @ 0x32c │ │ │ │ - ldr r3, [pc, #176] @ e2278 <__cxa_atexit@plt+0xd40c4> │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r3, [pc, #136] @ d7ae8 <__cxa_atexit@plt+0xc9934> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r4, [r4, #12] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r5, [r4, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r4, [r0, #820] @ 0x334 │ │ │ │ - ldr r4, [r4] │ │ │ │ - ldrd r2, [r5, #72] @ 0x48 │ │ │ │ - sub r6, r6, r4 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r3, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - blx r8 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq d7ac0 <__cxa_atexit@plt+0xc990c> │ │ │ │ + ldr r1, [pc, #112] @ d7aec <__cxa_atexit@plt+0xc9938> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + str r1, [r5] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + tst r3, #3 │ │ │ │ + beq d7ac8 <__cxa_atexit@plt+0xc9914> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #16 │ │ │ │ + cmp r0, r1 │ │ │ │ + bcc d7ad4 <__cxa_atexit@plt+0xc9920> │ │ │ │ + ldr r0, [pc, #72] @ d7af0 <__cxa_atexit@plt+0xc993c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r6, {r0, r2, r7} │ │ │ │ + str r3, [r6, #16] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + sub r7, r1, #10 │ │ │ │ + mov r6, r1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r1 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + addseq r2, r2, #116, 30 @ 0x1d0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ e2298 <__cxa_atexit@plt+0xd40e4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #100] @ d7b6c <__cxa_atexit@plt+0xc99b8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq d7b54 <__cxa_atexit@plt+0xc99a0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc d7b5c <__cxa_atexit@plt+0xc99a8> │ │ │ │ + ldr lr, [pc, #60] @ d7b70 <__cxa_atexit@plt+0xc99bc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r1, r3, r7} │ │ │ │ + sub r7, r2, #10 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - addseq r8, r1, #184, 6 @ 0xe0000002 │ │ │ │ - rsbseq r2, r6, #36, 2 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + addseq r2, r2, #232, 28 @ 0xe80 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d7bb4 <__cxa_atexit@plt+0xc9a00> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr lr, [pc, #36] @ d7bc0 <__cxa_atexit@plt+0xc9a0c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldmdb r5, {r1, r2} │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r6, #10 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r2, r2, #128, 28 @ 0x800 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi e22d8 <__cxa_atexit@plt+0xd4124> │ │ │ │ - ldr r2, [pc, #40] @ e22e8 <__cxa_atexit@plt+0xd4134> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #36] @ e22ec <__cxa_atexit@plt+0xd4138> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r2, r2, #1 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1ec4d34 <__cxa_atexit@plt+0x1eb6b80> │ │ │ │ - ldr r7, [pc, #16] @ e22f0 <__cxa_atexit@plt+0xd413c> │ │ │ │ + bhi d7c54 <__cxa_atexit@plt+0xc9aa0> │ │ │ │ + ldr r7, [pc, #148] @ d7c78 <__cxa_atexit@plt+0xc9ac4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - rsbseq r2, r6, #12, 2 │ │ │ │ - addseq r8, r1, #76, 6 @ 0x30000001 │ │ │ │ - rsbseq r2, r6, #244 @ 0xf4 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e23d4 <__cxa_atexit@plt+0xd4220> │ │ │ │ - ldr r5, [r4, #812] @ 0x32c │ │ │ │ - ldr r2, [pc, #196] @ e23dc <__cxa_atexit@plt+0xd4228> │ │ │ │ + stmdb r5, {r7, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq d7c38 <__cxa_atexit@plt+0xc9a84> │ │ │ │ + ldr r2, [pc, #132] @ d7c7c <__cxa_atexit@plt+0xc9ac8> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r5, [r7, #7] │ │ │ │ - str r3, [r2, #12] │ │ │ │ - ldr r3, [r4, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r3, #4] │ │ │ │ - ldr r3, [r4, #812] @ 0x32c │ │ │ │ - ldr r2, [r4, #820] @ 0x334 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrd r0, [r3, #72] @ 0x48 │ │ │ │ - sub r6, r6, r2 │ │ │ │ - subs r0, r0, r6 │ │ │ │ - sbc r1, r1, #0 │ │ │ │ - strd r0, [r3, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - blx r8 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + stmdb r5, {r2, r8} │ │ │ │ + tst r7, #3 │ │ │ │ + beq d7c48 <__cxa_atexit@plt+0xc9a94> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc d7c64 <__cxa_atexit@plt+0xc9ab0> │ │ │ │ + ldr r3, [pc, #100] @ d7c84 <__cxa_atexit@plt+0xc9ad0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r6, {r3, r8} │ │ │ │ + str r7, [r6, #12] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r2, #5 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ e23fc <__cxa_atexit@plt+0xd4248> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - addseq r8, r1, #84, 4 @ 0x40000005 │ │ │ │ - rsbseq r0, r6, #40, 14 @ 0xa00000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - ldrhi r0, [r4, #-8] │ │ │ │ - ldrls r2, [pc, #36] @ e2448 <__cxa_atexit@plt+0xd4294> │ │ │ │ - addls r2, pc, r2 │ │ │ │ - ldrls r1, [r7, #3] │ │ │ │ - ldrls r7, [pc, #28] @ e244c <__cxa_atexit@plt+0xd4298> │ │ │ │ - addls r7, pc, r7 │ │ │ │ - strls r2, [r5, #-8] │ │ │ │ - strls r1, [r5, #-4] │ │ │ │ - ldrls r0, [pc, #16] @ e2450 <__cxa_atexit@plt+0xd429c> │ │ │ │ - ldrls r0, [pc, r0] │ │ │ │ - movls r5, r3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - rsbseq r0, r6, #4, 14 @ 0x100000 │ │ │ │ - rsbseq r0, r6, #244, 12 @ 0xf400000 │ │ │ │ + ldr r7, [pc, #36] @ d7c80 <__cxa_atexit@plt+0xc9acc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + rsbseq r8, r6, #208, 20 @ 0xd0000 │ │ │ │ + addseq r2, r2, #0, 28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #96] @ e24c4 <__cxa_atexit@plt+0xd4310> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #84] @ d7cf0 <__cxa_atexit@plt+0xc9b3c> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq e24ac <__cxa_atexit@plt+0xd42f8> │ │ │ │ + beq d7cd8 <__cxa_atexit@plt+0xc9b24> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc e24b4 <__cxa_atexit@plt+0xd4300> │ │ │ │ - ldr r1, [pc, #52] @ e24c8 <__cxa_atexit@plt+0xd4314> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - stmib r6, {r1, r2, r7} │ │ │ │ - add r5, r5, #8 │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - b e2300 <__cxa_atexit@plt+0xd414c> │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc d7ce0 <__cxa_atexit@plt+0xc9b2c> │ │ │ │ + ldr r1, [pc, #48] @ d7cf4 <__cxa_atexit@plt+0xc9b40> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r6, {r1, r3, r7} │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + sub r7, r2, #5 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0xfffffe68 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + addseq r2, r2, #92, 26 @ 0x1700 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc e2510 <__cxa_atexit@plt+0xd435c> │ │ │ │ - ldr r2, [pc, #44] @ e251c <__cxa_atexit@plt+0xd4368> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ + bcc d7d38 <__cxa_atexit@plt+0xc9b84> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #36] @ d7d44 <__cxa_atexit@plt+0xc9b90> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ - add r5, r5, #8 │ │ │ │ - sub r7, r6, #7 │ │ │ │ - b e2300 <__cxa_atexit@plt+0xd414c> │ │ │ │ + sub r7, r6, #5 │ │ │ │ + bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - @ instruction: 0xfffffe0c │ │ │ │ - rsbseq r0, r6, #8, 12 @ 0x800000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r2, r2, #0, 26 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #12] @ d7d68 <__cxa_atexit@plt+0xc9bb4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + addseq r2, r2, #116, 16 @ 0x740000 │ │ │ │ + rsbseq r8, r6, #16, 20 @ 0x10000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi d7dd0 <__cxa_atexit@plt+0xc9c1c> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq d7dc8 <__cxa_atexit@plt+0xc9c14> │ │ │ │ + ldr r3, [pc, #56] @ d7dd8 <__cxa_atexit@plt+0xc9c24> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #52] @ d7ddc <__cxa_atexit@plt+0xc9c28> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #40] @ d7de0 <__cxa_atexit@plt+0xc9c2c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r5, sl │ │ │ │ + b 3c1e4c <__cxa_atexit@plt+0x3b3c98> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsbseq r8, r6, #188, 18 @ 0x2f0000 │ │ │ │ + addseq r2, r2, #68, 16 @ 0x440000 │ │ │ │ + addseq r2, r2, #56, 16 @ 0x380000 │ │ │ │ + rsbseq r8, r6, #176, 18 @ 0x2c0000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e2574 <__cxa_atexit@plt+0xd43c0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc e257c <__cxa_atexit@plt+0xd43c8> │ │ │ │ - ldr r1, [pc, #64] @ e2598 <__cxa_atexit@plt+0xd43e4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ e259c <__cxa_atexit@plt+0xd43e8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r1, r9} │ │ │ │ - sub r2, r6, #3 │ │ │ │ - stmdb r5, {r0, r2} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1ec4d34 <__cxa_atexit@plt+0x1eb6b80> │ │ │ │ - mov r6, r2 │ │ │ │ - b e2584 <__cxa_atexit@plt+0xd43d0> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ e2594 <__cxa_atexit@plt+0xd43e0> │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi d7e4c <__cxa_atexit@plt+0xc9c98> │ │ │ │ + ldr r3, [pc, #84] @ d7e5c <__cxa_atexit@plt+0xc9ca8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq d7e3c <__cxa_atexit@plt+0xc9c88> │ │ │ │ + ldr r7, [pc, #64] @ d7e60 <__cxa_atexit@plt+0xc9cac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + ldr r2, [r8, #11] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3c1e54 <__cxa_atexit@plt+0x3b3ca0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ d7e64 <__cxa_atexit@plt+0xc9cb0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rsbseq r1, r6, #80, 28 @ 0x500 │ │ │ │ - @ instruction: 0xfffffeb4 │ │ │ │ - addseq r8, r1, #180 @ 0xb4 │ │ │ │ - rsbseq r0, r6, #188, 10 @ 0x2f000000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + rsbseq r8, r6, #92, 18 @ 0x170000 │ │ │ │ + rsbseq r8, r6, #48, 18 @ 0xc0000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r2, [pc, #12] @ d7e90 <__cxa_atexit@plt+0xc9cdc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + b 3c1e54 <__cxa_atexit@plt+0x3b3ca0> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + rsbseq r8, r6, #4, 18 @ 0x10000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - ldrhi r0, [r4, #-8] │ │ │ │ - ldrls r2, [pc, #36] @ e25e8 <__cxa_atexit@plt+0xd4434> │ │ │ │ - addls r2, pc, r2 │ │ │ │ - ldrls r1, [r7, #3] │ │ │ │ - ldrls r7, [pc, #28] @ e25ec <__cxa_atexit@plt+0xd4438> │ │ │ │ - addls r7, pc, r7 │ │ │ │ - strls r2, [r5, #-8] │ │ │ │ - strls r1, [r5, #-4] │ │ │ │ - ldrls r0, [pc, #16] @ e25f0 <__cxa_atexit@plt+0xd443c> │ │ │ │ - ldrls r0, [pc, r0] │ │ │ │ - movls r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - rsbseq r0, r6, #152, 10 @ 0x26000000 │ │ │ │ - rsbseq r0, r6, #136, 10 @ 0x22000000 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ d7ebc <__cxa_atexit@plt+0xc9d08> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #16] @ d7ec0 <__cxa_atexit@plt+0xc9d0c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3c1e5c <__cxa_atexit@plt+0x3b3ca8> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + rsbseq r8, r6, #224, 16 @ 0xe00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #224] @ e26e4 <__cxa_atexit@plt+0xd4530> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq e26dc <__cxa_atexit@plt+0xd4528> │ │ │ │ - ldr r2, [r4, #812] @ 0x32c │ │ │ │ - ldr r1, [r4, #820] @ 0x334 │ │ │ │ - ldr r5, [pc, #184] @ e26e8 <__cxa_atexit@plt+0xd4534> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r0, [r2, #12] │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - str r3, [r0, #12] │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r1, #4] │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldrd r0, [r2, #72] @ 0x48 │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r0, r0, r6 │ │ │ │ - sbc r1, r1, #0 │ │ │ │ - strd r0, [r2, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - blx r8 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - ldr r0, [r7] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne d7f08 <__cxa_atexit@plt+0xc9d54> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc d7f1c <__cxa_atexit@plt+0xc9d68> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #56] @ d7f30 <__cxa_atexit@plt+0xc9d7c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - muleq r0, r8, r1 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r4, [pc, #192] @ e27c0 <__cxa_atexit@plt+0xd460c> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [r0, #812] @ 0x32c │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - str r4, [r5] │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ - ldr r4, [r7, #3] │ │ │ │ - str r5, [r3, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r2, [r5, #72] @ 0x48 │ │ │ │ - ldr r1, [r5, #76] @ 0x4c │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r1, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r5, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - blx r8 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ e27e0 <__cxa_atexit@plt+0xd462c> │ │ │ │ + ldr r7, [pc, #28] @ d7f2c <__cxa_atexit@plt+0xc9d78> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + addseq r2, r2, #228, 12 @ 0xe400000 │ │ │ │ + addseq r2, r2, #0, 14 │ │ │ │ + rsbseq r8, r6, #124, 16 @ 0x7c0000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi d7f88 <__cxa_atexit@plt+0xc9dd4> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3c1e44 <__cxa_atexit@plt+0x3b3c90> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq d7f80 <__cxa_atexit@plt+0xc9dcc> │ │ │ │ + ldr r8, [pc, #40] @ d7f90 <__cxa_atexit@plt+0xc9ddc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ d7f94 <__cxa_atexit@plt+0xc9de0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 1fe9294 <__cxa_atexit@plt+0x1fdb0e0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r7, r1, #112, 28 @ 0x700 │ │ │ │ - rsbseq r0, r6, #120, 6 @ 0xe0000001 │ │ │ │ + subseq r5, sp, #-1073741792 @ 0xc0000020 │ │ │ │ + addseq r2, r2, #124, 12 @ 0x7c00000 │ │ │ │ + rsbseq r8, r6, #32, 16 @ 0x200000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e2838 <__cxa_atexit@plt+0xd4684> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc e2840 <__cxa_atexit@plt+0xd468c> │ │ │ │ - ldr r1, [pc, #64] @ e285c <__cxa_atexit@plt+0xd46a8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ e2860 <__cxa_atexit@plt+0xd46ac> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r1, r9} │ │ │ │ - sub r2, r6, #3 │ │ │ │ - stmdb r5, {r0, r2} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1ec4d34 <__cxa_atexit@plt+0x1eb6b80> │ │ │ │ - mov r6, r2 │ │ │ │ - b e2848 <__cxa_atexit@plt+0xd4694> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ e2858 <__cxa_atexit@plt+0xd46a4> │ │ │ │ + sub r7, r5, #40 @ 0x28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi d7fe0 <__cxa_atexit@plt+0xc9e2c> │ │ │ │ + ldr r7, [pc, #52] @ d7ff0 <__cxa_atexit@plt+0xc9e3c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq d7fd4 <__cxa_atexit@plt+0xc9e20> │ │ │ │ + mov r7, r8 │ │ │ │ + b d8004 <__cxa_atexit@plt+0xc9e50> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ d7ff4 <__cxa_atexit@plt+0xc9e40> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rsbseq r1, r6, #148, 22 @ 0x25000 │ │ │ │ - @ instruction: 0xfffffd90 │ │ │ │ - addseq r7, r1, #240, 26 @ 0x3c00 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e294c <__cxa_atexit@plt+0xd4798> │ │ │ │ - ldr r5, [r4, #812] @ 0x32c │ │ │ │ - ldr r2, [pc, #204] @ e2954 <__cxa_atexit@plt+0xd47a0> │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + rsbseq r8, r6, #236, 14 @ 0x3b00000 │ │ │ │ + rsbseq r8, r6, #196, 14 @ 0x3100000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #116] @ d8084 <__cxa_atexit@plt+0xc9ed0> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r5, [r7, #7] │ │ │ │ - ldr r8, [r7, #11] │ │ │ │ - str r3, [r2, #12] │ │ │ │ - ldr r3, [r4, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r3, #4] │ │ │ │ - ldr r3, [r4, #812] @ 0x32c │ │ │ │ - ldr r2, [r4, #820] @ 0x334 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrd r0, [r3, #72] @ 0x48 │ │ │ │ - sub r6, r6, r2 │ │ │ │ - subs r0, r0, r6 │ │ │ │ - sbc r1, r1, #0 │ │ │ │ - strd r0, [r3, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - mov r1, r8 │ │ │ │ - blx r9 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + and r3, r3, #3 │ │ │ │ sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq d805c <__cxa_atexit@plt+0xc9ea8> │ │ │ │ + ldr r7, [r5] │ │ │ │ + sub r3, r2, #1 │ │ │ │ + cmp r7, r3 │ │ │ │ + bne d8068 <__cxa_atexit@plt+0xc9eb4> │ │ │ │ + ldr r3, [pc, #64] @ d8088 <__cxa_atexit@plt+0xc9ed4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq d807c <__cxa_atexit@plt+0xc9ec8> │ │ │ │ + b d80fc <__cxa_atexit@plt+0xc9f48> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ e2974 <__cxa_atexit@plt+0xd47c0> │ │ │ │ + ldr r7, [pc, #28] @ d808c <__cxa_atexit@plt+0xc9ed8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - addseq r7, r1, #220, 24 @ 0xdc00 │ │ │ │ - rsbseq r0, r6, #24, 4 @ 0x80000001 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - ldrhi r0, [r4, #-8] │ │ │ │ - ldrls r2, [pc, #40] @ e29c4 <__cxa_atexit@plt+0xd4810> │ │ │ │ - addls r2, pc, r2 │ │ │ │ - ldrls r1, [r7, #3] │ │ │ │ - ldrls r0, [r7, #7] │ │ │ │ - ldrls r7, [pc, #28] @ e29c8 <__cxa_atexit@plt+0xd4814> │ │ │ │ - addls r7, pc, r7 │ │ │ │ - strls r2, [r5, #-12] │ │ │ │ - stmdbls r5, {r0, r1} │ │ │ │ - ldrls r0, [pc, #16] @ e29cc <__cxa_atexit@plt+0xd4818> │ │ │ │ - ldrls r0, [pc, r0] │ │ │ │ - movls r5, r3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - rsbseq r0, r6, #240, 2 @ 0x3c │ │ │ │ - rsbseq r0, r6, #224, 2 @ 0x38 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #136] @ e2a68 <__cxa_atexit@plt+0xd48b4> │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + addseq r2, r2, #224, 10 @ 0x38000000 │ │ │ │ + rsbseq r8, r6, #44, 14 @ 0xb00000 │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r7, r7, #3 │ │ │ │ + sub r7, r7, #1 │ │ │ │ + cmp r3, r7 │ │ │ │ + bne d80cc <__cxa_atexit@plt+0xc9f18> │ │ │ │ + ldr r3, [pc, #48] @ d80e8 <__cxa_atexit@plt+0xc9f34> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8]! │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq d80e0 <__cxa_atexit@plt+0xc9f2c> │ │ │ │ + b d80fc <__cxa_atexit@plt+0xc9f48> │ │ │ │ + ldr r7, [pc, #24] @ d80ec <__cxa_atexit@plt+0xc9f38> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + addseq r2, r2, #124, 10 @ 0x1f000000 │ │ │ │ + rsbseq r8, r6, #204, 12 @ 0xcc00000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq d816c <__cxa_atexit@plt+0xc9fb8> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne d81bc <__cxa_atexit@plt+0xca008> │ │ │ │ + ldr r2, [r3, #1] │ │ │ │ + ldr r3, [r3, #5] │ │ │ │ + ldr r1, [pc, #328] @ d8270 <__cxa_atexit@plt+0xca0bc> │ │ │ │ + add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq d822c <__cxa_atexit@plt+0xca078> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne d8250 <__cxa_atexit@plt+0xca09c> │ │ │ │ + ldr r2, [pc, #292] @ d8274 <__cxa_atexit@plt+0xca0c0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + ldr r1, [r7, #5] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ + ldr r2, [r3, #2] │ │ │ │ + ldr r1, [r3, #6] │ │ │ │ + ldr lr, [r3, #10] │ │ │ │ + ldr r9, [r2, #3] │ │ │ │ + ldr r3, [r2, #7] │ │ │ │ + ldr r2, [r2, #11] │ │ │ │ + ldr r8, [r1, #3] │ │ │ │ + ldr r0, [r1, #7] │ │ │ │ + ldr r1, [r1, #11] │ │ │ │ + ldr sl, [pc, #212] @ d826c <__cxa_atexit@plt+0xca0b8> │ │ │ │ + add sl, pc, sl │ │ │ │ + sub ip, r5, #20 │ │ │ │ + stm ip, {r0, r1, r9} │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + sub r0, r5, #4 │ │ │ │ + stm r0, {r2, r8, lr} │ │ │ │ + str sl, [r5, #-24]! @ 0xffffffe8 │ │ │ │ tst r7, #3 │ │ │ │ - beq e2a50 <__cxa_atexit@plt+0xd489c> │ │ │ │ - ldr r3, [pc, #108] @ e2a6c <__cxa_atexit@plt+0xd48b8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - str r1, [r5, #8] │ │ │ │ + beq d8238 <__cxa_atexit@plt+0xca084> │ │ │ │ + b d8320 <__cxa_atexit@plt+0xca16c> │ │ │ │ + str fp, [sp] │ │ │ │ + ldr r2, [r3, #3] │ │ │ │ + ldr r1, [r3, #7] │ │ │ │ + ldr r0, [r3, #11] │ │ │ │ + ldr fp, [r1, #3] │ │ │ │ + ldr r8, [r1, #7] │ │ │ │ + ldr r9, [r1, #11] │ │ │ │ + ldr r1, [r0, #11] │ │ │ │ + ldr sl, [pc, #132] @ d8268 <__cxa_atexit@plt+0xca0b4> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr ip, [r2, #3] │ │ │ │ + ldr lr, [r2, #7] │ │ │ │ + ldr r2, [r2, #11] │ │ │ │ + mov r3, r5 │ │ │ │ + str sl, [r3, #-32]! @ 0xffffffe0 │ │ │ │ + ldr sl, [r0, #3] │ │ │ │ + ldr r0, [r0, #7] │ │ │ │ + str r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str fp, [r5, #-24] @ 0xffffffe8 │ │ │ │ + sub r1, r5, #20 │ │ │ │ + stm r1, {r8, r9, ip, lr} │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + stm r5, {r0, sl} │ │ │ │ tst r7, #3 │ │ │ │ - beq e2a50 <__cxa_atexit@plt+0xd489c> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc e2a58 <__cxa_atexit@plt+0xd48a4> │ │ │ │ - ldr r0, [pc, #64] @ e2a70 <__cxa_atexit@plt+0xd48bc> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - stmib r6, {r0, r2} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - add r5, r5, #12 │ │ │ │ - sub r7, r3, #11 │ │ │ │ - mov r6, r3 │ │ │ │ - b e2870 <__cxa_atexit@plt+0xd46bc> │ │ │ │ + beq d8240 <__cxa_atexit@plt+0xca08c> │ │ │ │ + mov r5, r3 │ │ │ │ + ldr fp, [sp] │ │ │ │ + b d8438 <__cxa_atexit@plt+0xca284> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0xfffffe3c │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #108] @ e2af0 <__cxa_atexit@plt+0xd493c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + ldr fp, [sp] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ d8278 <__cxa_atexit@plt+0xca0c4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #24] @ d827c <__cxa_atexit@plt+0xca0c8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr r2 │ │ │ │ + andeq r0, r0, r4, lsl #3 │ │ │ │ + andeq r0, r0, r0, ror #2 │ │ │ │ + muleq r0, r0, r1 │ │ │ │ + rsbseq r8, r6, #108, 10 @ 0x1b000000 │ │ │ │ + rsbseq r8, r6, #96, 10 @ 0x18000000 │ │ │ │ + rsbseq r8, r6, #60, 10 @ 0xf000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mvn r3, r7 │ │ │ │ + tst r3, #3 │ │ │ │ + bne d82b8 <__cxa_atexit@plt+0xca104> │ │ │ │ + ldr r3, [pc, #56] @ d82d8 <__cxa_atexit@plt+0xca124> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + ldr r2, [r7, #5] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq e2ad8 <__cxa_atexit@plt+0xd4924> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc e2ae0 <__cxa_atexit@plt+0xd492c> │ │ │ │ - ldr r1, [pc, #64] @ e2af4 <__cxa_atexit@plt+0xd4940> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r1, [r6, #4] │ │ │ │ - add lr, r6, #8 │ │ │ │ - stm lr, {r0, r2, r7} │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ + ldr r7, [pc, #16] @ d82d0 <__cxa_atexit@plt+0xca11c> │ │ │ │ + add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ - sub r7, r3, #11 │ │ │ │ - mov r6, r3 │ │ │ │ - b e2870 <__cxa_atexit@plt+0xd46bc> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [pc, #8] @ d82d4 <__cxa_atexit@plt+0xca120> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - @ instruction: 0xfffffdb8 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ + rsbseq r8, r6, #4, 10 @ 0x1000000 │ │ │ │ + rsbseq r8, r6, #248, 8 @ 0xf8000000 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc e2b44 <__cxa_atexit@plt+0xd4990> │ │ │ │ - ldr r2, [pc, #52] @ e2b50 <__cxa_atexit@plt+0xd499c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne d82fc <__cxa_atexit@plt+0xca148> │ │ │ │ + ldmib r5, {r8, r9} │ │ │ │ add r5, r5, #12 │ │ │ │ - sub r7, r6, #11 │ │ │ │ - b e2870 <__cxa_atexit@plt+0xd46bc> │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - @ instruction: 0xfffffd50 │ │ │ │ - rsbseq r0, r6, #60 @ 0x3c │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e2bac <__cxa_atexit@plt+0xd49f8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc e2bb4 <__cxa_atexit@plt+0xd4a00> │ │ │ │ - ldr r1, [pc, #68] @ e2bd0 <__cxa_atexit@plt+0xd4a1c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #64] @ e2bd4 <__cxa_atexit@plt+0xd4a20> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r1, sl} │ │ │ │ - str r9, [r2, #12] │ │ │ │ - sub r2, r6, #7 │ │ │ │ - stmdb r5, {r0, r2} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1ec4d34 <__cxa_atexit@plt+0x1eb6b80> │ │ │ │ - mov r6, r2 │ │ │ │ - b e2bbc <__cxa_atexit@plt+0xd4a08> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ e2bcc <__cxa_atexit@plt+0xd4a18> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ + ldr r7, [pc, #12] @ d8310 <__cxa_atexit@plt+0xca15c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - rsbseq r1, r6, #40, 16 @ 0x280000 │ │ │ │ - @ instruction: 0xfffffdf8 │ │ │ │ - addseq r7, r1, #128, 20 @ 0x80000 │ │ │ │ - rsbseq pc, r5, #236, 30 @ 0x3b0 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - ldrhi r0, [r4, #-8] │ │ │ │ - ldrls r2, [pc, #36] @ e2c20 <__cxa_atexit@plt+0xd4a6c> │ │ │ │ - addls r2, pc, r2 │ │ │ │ - ldrls r1, [r7, #3] │ │ │ │ - ldrls r7, [pc, #28] @ e2c24 <__cxa_atexit@plt+0xd4a70> │ │ │ │ - addls r7, pc, r7 │ │ │ │ - strls r2, [r5, #-8] │ │ │ │ - strls r1, [r5, #-4] │ │ │ │ - ldrls r0, [pc, #16] @ e2c28 <__cxa_atexit@plt+0xd4a74> │ │ │ │ - ldrls r0, [pc, r0] │ │ │ │ - movls r5, r3 │ │ │ │ + addseq r2, r2, #76, 6 @ 0x30000001 │ │ │ │ + rsbseq r8, r6, #168, 8 @ 0xa8000000 │ │ │ │ + andeq r0, r0, r7, ror #6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne d83fc <__cxa_atexit@plt+0xca248> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ + ldr r1, [r3, #11] │ │ │ │ + cmp r2, r1 │ │ │ │ + bne d83e8 <__cxa_atexit@plt+0xca234> │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + str r1, [sp, #20] │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + ldr lr, [r5, #12] │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + ldr r0, [r7, #6] │ │ │ │ + ldr r1, [r7, #10] │ │ │ │ + str r1, [sp, #8] │ │ │ │ + ldr r9, [r3, #3] │ │ │ │ + ldr r1, [r3, #7] │ │ │ │ + ldr r3, [r5, #24] │ │ │ │ + str r3, [sp, #16] │ │ │ │ + ldr r3, [r5, #28] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + add lr, lr, r8 │ │ │ │ + add r1, r9, r1 │ │ │ │ + ldr r3, [r0, #3] │ │ │ │ + str r3, [sp, #12] │ │ │ │ + ldr r9, [r0, #7] │ │ │ │ + ldr r8, [r0, #11] │ │ │ │ + cmp lr, r1 │ │ │ │ + beq d83ac <__cxa_atexit@plt+0xca1f8> │ │ │ │ + add r1, r1, #8 │ │ │ │ + add r0, lr, #8 │ │ │ │ + bl d1dc │ │ │ │ + cmp r0, #0 │ │ │ │ + bne d83e8 <__cxa_atexit@plt+0xca234> │ │ │ │ + cmp sl, r8 │ │ │ │ + bne d83e8 <__cxa_atexit@plt+0xca234> │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + add r3, r3, r9 │ │ │ │ + ldr r2, [sp, #20] │ │ │ │ + ldr r1, [sp, #16] │ │ │ │ + add r2, r1, r2 │ │ │ │ + cmp r2, r3 │ │ │ │ + beq d8414 <__cxa_atexit@plt+0xca260> │ │ │ │ + add r1, r3, #8 │ │ │ │ + add r0, r2, #8 │ │ │ │ + mov r2, sl │ │ │ │ + bl d1dc │ │ │ │ + cmp r0, #0 │ │ │ │ + beq d8414 <__cxa_atexit@plt+0xca260> │ │ │ │ + ldr r7, [pc, #56] @ d8428 <__cxa_atexit@plt+0xca274> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #32]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - rsbseq pc, r5, #200, 30 @ 0x320 │ │ │ │ - rsbseq pc, r5, #184, 30 @ 0x2e0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #224] @ e2d1c <__cxa_atexit@plt+0xd4b68> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq e2d14 <__cxa_atexit@plt+0xd4b60> │ │ │ │ - ldr r2, [r4, #812] @ 0x32c │ │ │ │ - ldr r1, [r4, #820] @ 0x334 │ │ │ │ - ldr r5, [pc, #184] @ e2d20 <__cxa_atexit@plt+0xd4b6c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r0, [r2, #12] │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - str r3, [r0, #12] │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r1, #4] │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldrd r0, [r2, #72] @ 0x48 │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r0, r0, r6 │ │ │ │ - sbc r1, r1, #0 │ │ │ │ - strd r0, [r2, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - blx r8 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #28] @ d8420 <__cxa_atexit@plt+0xca26c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #32 │ │ │ │ + ldr r0, [pc, #20] @ d8424 <__cxa_atexit@plt+0xca270> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - muleq r0, r8, r1 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r4, [pc, #192] @ e2df8 <__cxa_atexit@plt+0xd4c44> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [r0, #812] @ 0x32c │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - str r4, [r5] │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ - ldr r4, [r7, #3] │ │ │ │ - str r5, [r3, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r2, [r5, #72] @ 0x48 │ │ │ │ - ldr r1, [r5, #76] @ 0x4c │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r1, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r5, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - blx r8 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ e2e18 <__cxa_atexit@plt+0xd4c64> │ │ │ │ + add r5, r5, #32 │ │ │ │ + ldmib sp, {r8, r9} │ │ │ │ + b 3c1fec <__cxa_atexit@plt+0x3b3e38> │ │ │ │ + rsbseq r8, r6, #192, 6 │ │ │ │ + rsbseq r8, r6, #180, 6 @ 0xd0000002 │ │ │ │ + addseq r2, r2, #96, 4 │ │ │ │ + rsbseq r8, r6, #144, 6 @ 0x40000002 │ │ │ │ + andeq r1, r0, r9, lsr #27 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne d857c <__cxa_atexit@plt+0xca3c8> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r5, #28] │ │ │ │ + ldr r1, [r3, #11] │ │ │ │ + cmp r2, r1 │ │ │ │ + bne d8568 <__cxa_atexit@plt+0xca3b4> │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + str r1, [sp, #36] @ 0x24 │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + str r1, [sp, #32] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + str r1, [sp, #28] │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + ldr lr, [r5, #20] │ │ │ │ + ldr r8, [r5, #24] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r0, [r5, #32] │ │ │ │ + str r0, [sp, #16] │ │ │ │ + ldr r0, [r5, #36] @ 0x24 │ │ │ │ + str r0, [sp, #12] │ │ │ │ + add lr, lr, r8 │ │ │ │ + ldr r0, [r1, #3] │ │ │ │ + str r0, [sp, #24] │ │ │ │ + ldr r8, [r1, #7] │ │ │ │ + ldr sl, [r1, #11] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r1, [sp, #8] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + str r1, [sp, #4] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r7, [sp, #20] │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + add r3, r7, r3 │ │ │ │ + cmp lr, r3 │ │ │ │ + beq d84e8 <__cxa_atexit@plt+0xca334> │ │ │ │ + add r1, r3, #8 │ │ │ │ + add r0, lr, #8 │ │ │ │ + bl d1dc │ │ │ │ + cmp r0, #0 │ │ │ │ + bne d8568 <__cxa_atexit@plt+0xca3b4> │ │ │ │ + cmp r9, sl │ │ │ │ + bne d8568 <__cxa_atexit@plt+0xca3b4> │ │ │ │ + ldr r7, [sp, #24] │ │ │ │ + add r7, r7, r8 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + ldr r2, [sp, #28] │ │ │ │ + add r3, r3, r2 │ │ │ │ + cmp r3, r7 │ │ │ │ + beq d8524 <__cxa_atexit@plt+0xca370> │ │ │ │ + add r1, r7, #8 │ │ │ │ + add r0, r3, #8 │ │ │ │ + mov r2, r9 │ │ │ │ + bl d1dc │ │ │ │ + cmp r0, #0 │ │ │ │ + bne d8568 <__cxa_atexit@plt+0xca3b4> │ │ │ │ + ldr r7, [sp, #36] @ 0x24 │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + cmp r7, r3 │ │ │ │ + bne d8568 <__cxa_atexit@plt+0xca3b4> │ │ │ │ + ldmib sp, {r3, r7} │ │ │ │ + add r7, r7, r3 │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + ldr r2, [sp, #12] │ │ │ │ + add r3, r2, r3 │ │ │ │ + cmp r3, r7 │ │ │ │ + beq d8594 <__cxa_atexit@plt+0xca3e0> │ │ │ │ + add r1, r7, #8 │ │ │ │ + add r0, r3, #8 │ │ │ │ + ldr r2, [sp, #36] @ 0x24 │ │ │ │ + bl d1dc │ │ │ │ + cmp r0, #0 │ │ │ │ + beq d8594 <__cxa_atexit@plt+0xca3e0> │ │ │ │ + ldr r7, [pc, #68] @ d85b4 <__cxa_atexit@plt+0xca400> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + ldr r0, [r5, #40]! @ 0x28 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ d85ac <__cxa_atexit@plt+0xca3f8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #40 @ 0x28 │ │ │ │ + ldr r0, [pc, #32] @ d85b0 <__cxa_atexit@plt+0xca3fc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ d85a8 <__cxa_atexit@plt+0xca3f4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #40]! @ 0x28 │ │ │ │ bx r0 │ │ │ │ - addseq r7, r1, #56, 16 @ 0x380000 │ │ │ │ - rsbseq pc, r5, #168, 26 @ 0x2a00 │ │ │ │ + addseq r2, r2, #52 @ 0x34 │ │ │ │ + rsbseq r8, r6, #64, 4 │ │ │ │ + rsbseq r8, r6, #52, 4 @ 0x40000003 │ │ │ │ + addseq r2, r2, #224 @ 0xe0 │ │ │ │ + rsbseq r8, r6, #16, 4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi e2e70 <__cxa_atexit@plt+0xd4cbc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc e2e78 <__cxa_atexit@plt+0xd4cc4> │ │ │ │ - ldr r1, [pc, #64] @ e2e94 <__cxa_atexit@plt+0xd4ce0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ e2e98 <__cxa_atexit@plt+0xd4ce4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r1, r9} │ │ │ │ - sub r2, r6, #3 │ │ │ │ - stmdb r5, {r0, r2} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1ec4d34 <__cxa_atexit@plt+0x1eb6b80> │ │ │ │ - mov r6, r2 │ │ │ │ - b e2e80 <__cxa_atexit@plt+0xd4ccc> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ e2e90 <__cxa_atexit@plt+0xd4cdc> │ │ │ │ + bhi d8618 <__cxa_atexit@plt+0xca464> │ │ │ │ + ldr r7, [pc, #96] @ d863c <__cxa_atexit@plt+0xca488> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r7, r5, #44 @ 0x2c │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi d8628 <__cxa_atexit@plt+0xca474> │ │ │ │ + ldr r7, [pc, #76] @ d8640 <__cxa_atexit@plt+0xca48c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq d860c <__cxa_atexit@plt+0xca458> │ │ │ │ + mov r7, r8 │ │ │ │ + b d8004 <__cxa_atexit@plt+0xc9e50> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ d8648 <__cxa_atexit@plt+0xca494> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rsbseq r1, r6, #108, 10 @ 0x1b000000 │ │ │ │ - @ instruction: 0xfffffd90 │ │ │ │ - addseq r7, r1, #184, 14 @ 0x2e00000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e2f7c <__cxa_atexit@plt+0xd4dc8> │ │ │ │ - ldr r5, [r4, #812] @ 0x32c │ │ │ │ - ldr r2, [pc, #196] @ e2f84 <__cxa_atexit@plt+0xd4dd0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r5, [r7, #7] │ │ │ │ - str r3, [r2, #12] │ │ │ │ - ldr r3, [r4, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r3, #4] │ │ │ │ - ldr r3, [r4, #812] @ 0x32c │ │ │ │ - ldr r2, [r4, #820] @ 0x334 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrd r0, [r3, #72] @ 0x48 │ │ │ │ - sub r6, r6, r2 │ │ │ │ - subs r0, r0, r6 │ │ │ │ - sbc r1, r1, #0 │ │ │ │ - strd r0, [r3, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - blx r8 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ + ldr r7, [pc, #20] @ d8644 <__cxa_atexit@plt+0xca490> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0xfffffa0c │ │ │ │ + rsbseq r8, r6, #164, 2 @ 0x29 │ │ │ │ + rsbseq r8, r6, #188, 2 @ 0x2f │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ e2fa4 <__cxa_atexit@plt+0xd4df0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r2, [pc, #36] @ d8680 <__cxa_atexit@plt+0xca4cc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ d8684 <__cxa_atexit@plt+0xca4d0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - addseq r7, r1, #172, 12 @ 0xac00000 │ │ │ │ - rsbseq pc, r5, #80, 24 @ 0x5000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + addseq r1, r2, #244, 30 @ 0x3d0 │ │ │ │ + addseq r1, r2, #108, 30 @ 0x1b0 │ │ │ │ + andeq r0, r2, r1 │ │ │ │ + andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - ldrhi r0, [r4, #-8] │ │ │ │ - ldrls r2, [pc, #36] @ e2ff0 <__cxa_atexit@plt+0xd4e3c> │ │ │ │ - addls r2, pc, r2 │ │ │ │ - ldrls r1, [r7, #3] │ │ │ │ - ldrls r7, [pc, #28] @ e2ff4 <__cxa_atexit@plt+0xd4e40> │ │ │ │ - addls r7, pc, r7 │ │ │ │ - strls r2, [r5, #-8] │ │ │ │ - strls r1, [r5, #-4] │ │ │ │ - ldrls r0, [pc, #16] @ e2ff8 <__cxa_atexit@plt+0xd4e44> │ │ │ │ - ldrls r0, [pc, r0] │ │ │ │ - movls r5, r3 │ │ │ │ + bhi d86b8 <__cxa_atexit@plt+0xca504> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [pc, #20] @ d86c0 <__cxa_atexit@plt+0xca50c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 16161a0 <__cxa_atexit@plt+0x1607fec> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - rsbseq pc, r5, #44, 24 @ 0x2c00 │ │ │ │ - rsbseq pc, r5, #28, 24 @ 0x1c00 │ │ │ │ + addseq r1, r2, #40, 30 @ 0xa0 │ │ │ │ + andeq r0, r2, r1 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d86f4 <__cxa_atexit@plt+0xca540> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [pc, #20] @ d86fc <__cxa_atexit@plt+0xca548> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 16161a0 <__cxa_atexit@plt+0x1607fec> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + addseq r1, r2, #236, 28 @ 0xec0 │ │ │ │ + andeq r0, r2, r1 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d8730 <__cxa_atexit@plt+0xca57c> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [pc, #20] @ d8738 <__cxa_atexit@plt+0xca584> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 16161a0 <__cxa_atexit@plt+0x1607fec> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + addseq r1, r2, #176, 28 @ 0xb00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #96] @ e306c <__cxa_atexit@plt+0xd4eb8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq e3054 <__cxa_atexit@plt+0xd4ea0> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d8774 <__cxa_atexit@plt+0xca5c0> │ │ │ │ + ldr r8, [pc, #36] @ d877c <__cxa_atexit@plt+0xca5c8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #28] @ d8780 <__cxa_atexit@plt+0xca5cc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + subseq r4, sp, #68, 18 @ 0x110000 │ │ │ │ + addseq r1, r2, #112, 28 @ 0x700 │ │ │ │ + rsbseq r8, r6, #104 @ 0x68 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi d87fc <__cxa_atexit@plt+0xca648> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc e305c <__cxa_atexit@plt+0xd4ea8> │ │ │ │ - ldr r1, [pc, #52] @ e3070 <__cxa_atexit@plt+0xd4ebc> │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc d8804 <__cxa_atexit@plt+0xca650> │ │ │ │ + ldr r1, [pc, #92] @ d8818 <__cxa_atexit@plt+0xca664> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - stmib r6, {r1, r2, r7} │ │ │ │ - add r5, r5, #8 │ │ │ │ - sub r7, r3, #7 │ │ │ │ + ldr r0, [pc, #88] @ d881c <__cxa_atexit@plt+0xca668> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #68] @ d8820 <__cxa_atexit@plt+0xca66c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #60] @ d8824 <__cxa_atexit@plt+0xca670> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r0, r1, r3} │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 3c1e24 <__cxa_atexit@plt+0x3b3c70> │ │ │ │ mov r6, r3 │ │ │ │ - b e2ea8 <__cxa_atexit@plt+0xd4cf4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + b d880c <__cxa_atexit@plt+0xca658> │ │ │ │ + mov r5, #24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + addseq r1, r2, #16, 28 @ 0x100 │ │ │ │ + addseq r1, r2, #252, 26 @ 0x3f00 │ │ │ │ + addseq r1, r2, #244, 26 @ 0x3d00 │ │ │ │ + rsbseq r7, r6, #196, 30 @ 0x310 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi d88b0 <__cxa_atexit@plt+0xca6fc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc d88b8 <__cxa_atexit@plt+0xca704> │ │ │ │ + ldr r1, [pc, #108] @ d88cc <__cxa_atexit@plt+0xca718> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #104] @ d88d0 <__cxa_atexit@plt+0xca71c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r8, [pc, #88] @ d88d4 <__cxa_atexit@plt+0xca720> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #80] @ d88d8 <__cxa_atexit@plt+0xca724> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #72] @ d88dc <__cxa_atexit@plt+0xca728> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + mov r6, r3 │ │ │ │ + b d88c0 <__cxa_atexit@plt+0xca70c> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + addseq r1, r2, #108, 26 @ 0x1b00 │ │ │ │ + subseq r4, sp, #2228224 @ 0x220000 │ │ │ │ + addseq r1, r2, #80, 26 @ 0x1400 │ │ │ │ + addseq r1, r2, #72, 26 @ 0x1200 │ │ │ │ + rsbseq r7, r6, #12, 30 @ 0x30 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi d8964 <__cxa_atexit@plt+0xca7b0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc d896c <__cxa_atexit@plt+0xca7b8> │ │ │ │ + ldr r1, [pc, #104] @ d8980 <__cxa_atexit@plt+0xca7cc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #100] @ d8984 <__cxa_atexit@plt+0xca7d0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #76] @ d8988 <__cxa_atexit@plt+0xca7d4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #68] @ d898c <__cxa_atexit@plt+0xca7d8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 3c1e24 <__cxa_atexit@plt+0x3b3c70> │ │ │ │ + mov r6, r3 │ │ │ │ + b d8974 <__cxa_atexit@plt+0xca7c0> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff18 │ │ │ │ + addseq r1, r2, #180, 24 @ 0xb400 │ │ │ │ + addseq r1, r2, #156, 24 @ 0x9c00 │ │ │ │ + addseq r1, r2, #148, 24 @ 0x9400 │ │ │ │ + rsbseq r7, r6, #92, 28 @ 0x5c0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi d8a20 <__cxa_atexit@plt+0xca86c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc d8a28 <__cxa_atexit@plt+0xca874> │ │ │ │ + ldr lr, [pc, #116] @ d8a3c <__cxa_atexit@plt+0xca888> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #112] @ d8a40 <__cxa_atexit@plt+0xca88c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r8, [pc, #92] @ d8a44 <__cxa_atexit@plt+0xca890> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #84] @ d8a48 <__cxa_atexit@plt+0xca894> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #76] @ d8a4c <__cxa_atexit@plt+0xca898> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + mov r6, r3 │ │ │ │ + b d8a30 <__cxa_atexit@plt+0xca87c> │ │ │ │ + mov r5, #32 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + addseq r1, r2, #4, 24 @ 0x400 │ │ │ │ + subseq r4, sp, #214958080 @ 0xcd00000 │ │ │ │ + addseq r1, r2, #228, 22 @ 0x39000 │ │ │ │ + addseq r1, r2, #220, 22 @ 0x37000 │ │ │ │ + rsbseq r7, r6, #156, 26 @ 0x2700 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi d8adc <__cxa_atexit@plt+0xca928> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc d8ae4 <__cxa_atexit@plt+0xca930> │ │ │ │ + ldr lr, [pc, #112] @ d8af8 <__cxa_atexit@plt+0xca944> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #108] @ d8afc <__cxa_atexit@plt+0xca948> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #80] @ d8b00 <__cxa_atexit@plt+0xca94c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #72] @ d8b04 <__cxa_atexit@plt+0xca950> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 3c1e24 <__cxa_atexit@plt+0x3b3c70> │ │ │ │ + mov r6, r3 │ │ │ │ + b d8aec <__cxa_atexit@plt+0xca938> │ │ │ │ + mov r5, #32 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff10 │ │ │ │ + addseq r1, r2, #68, 22 @ 0x11000 │ │ │ │ + addseq r1, r2, #40, 22 @ 0xa000 │ │ │ │ + addseq r1, r2, #32, 22 @ 0x8000 │ │ │ │ + rsbseq r7, r6, #224, 24 @ 0xe000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d8b84 <__cxa_atexit@plt+0xca9d0> │ │ │ │ + ldr r9, [pc, #96] @ d8b94 <__cxa_atexit@plt+0xca9e0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r0, r2, sl} │ │ │ │ + ldr lr, [pc, #84] @ d8b98 <__cxa_atexit@plt+0xca9e4> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + ldr r1, [pc, #76] @ d8b9c <__cxa_atexit@plt+0xca9e8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r9, [pc, #68] @ d8ba0 <__cxa_atexit@plt+0xca9ec> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str sl, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + mov r8, lr │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + subseq r4, sp, #545259520 @ 0x20800000 │ │ │ │ + addseq r1, r2, #136, 20 @ 0x88000 │ │ │ │ + addseq r1, r2, #128, 20 @ 0x80000 │ │ │ │ + rsbseq r7, r6, #72, 24 @ 0x4800 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r7, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi d8c68 <__cxa_atexit@plt+0xcaab4> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc d8c70 <__cxa_atexit@plt+0xcaabc> │ │ │ │ + ldr r1, [pc, #196] @ d8ca0 <__cxa_atexit@plt+0xcaaec> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r7, {r1, r3} │ │ │ │ + ldr r1, [pc, #188] @ d8ca4 <__cxa_atexit@plt+0xcaaf0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + ldr r3, [r3, #12] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #172] @ d8ca8 <__cxa_atexit@plt+0xcaaf4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r3, [r6, #12] │ │ │ │ + sub r8, r2, #6 │ │ │ │ + add r3, r6, #48 @ 0x30 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc d8c8c <__cxa_atexit@plt+0xcaad8> │ │ │ │ + ldr r9, [pc, #140] @ d8cac <__cxa_atexit@plt+0xcaaf8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + add ip, r7, #3 │ │ │ │ + ldm ip, {r1, r2, ip} │ │ │ │ + ldr sl, [pc, #128] @ d8cb0 <__cxa_atexit@plt+0xcaafc> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r9, [r6, #16]! │ │ │ │ + ldr r0, [pc, #120] @ d8cb4 <__cxa_atexit@plt+0xcab00> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + add r1, r6, #16 │ │ │ │ + stm r1, {r2, ip, lr} │ │ │ │ + str r0, [r6, #28] │ │ │ │ + str r6, [r6, #32] │ │ │ │ + sub r9, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, sl │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + mov r2, r6 │ │ │ │ + b d8c78 <__cxa_atexit@plt+0xcaac4> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0xfffffe68 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + bx r0 │ │ │ │ + addseq r1, r2, #248, 18 @ 0x3e0000 │ │ │ │ + addseq r1, r2, #248, 18 @ 0x3e0000 │ │ │ │ + addseq r1, r2, #224, 18 @ 0x380000 │ │ │ │ + @ instruction: 0xfffffe38 │ │ │ │ + subseq r4, sp, #-1778384896 @ 0x96000000 │ │ │ │ + addseq r1, r2, #156, 18 @ 0x270000 │ │ │ │ + rsbseq r7, r6, #48, 22 @ 0xc000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc e30b8 <__cxa_atexit@plt+0xd4f04> │ │ │ │ - ldr r2, [pc, #44] @ e30c4 <__cxa_atexit@plt+0xd4f10> │ │ │ │ + bcc d8d20 <__cxa_atexit@plt+0xcab6c> │ │ │ │ + ldr r2, [pc, #76] @ d8d30 <__cxa_atexit@plt+0xcab7c> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ d8d34 <__cxa_atexit@plt+0xcab80> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - add r5, r5, #8 │ │ │ │ - sub r7, r6, #7 │ │ │ │ - b e2ea8 <__cxa_atexit@plt+0xd4cf4> │ │ │ │ - mov r3, #12 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #52] @ d8d38 <__cxa_atexit@plt+0xcab84> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - @ instruction: 0xfffffe0c │ │ │ │ - rsbseq pc, r5, #48, 22 @ 0xc000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r2, r6 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffec8 │ │ │ │ + addseq r1, r2, #248, 16 @ 0xf80000 │ │ │ │ + addseq r1, r2, #216, 16 @ 0xd80000 │ │ │ │ + andeq r0, r2, r1 │ │ │ │ + andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi e311c <__cxa_atexit@plt+0xd4f68> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc e3124 <__cxa_atexit@plt+0xd4f70> │ │ │ │ - ldr r1, [pc, #64] @ e3140 <__cxa_atexit@plt+0xd4f8c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ e3144 <__cxa_atexit@plt+0xd4f90> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r1, r9} │ │ │ │ - sub r2, r6, #3 │ │ │ │ - stmdb r5, {r0, r2} │ │ │ │ + bhi d8d6c <__cxa_atexit@plt+0xcabb8> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [pc, #20] @ d8d74 <__cxa_atexit@plt+0xcabc0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 1ec4d34 <__cxa_atexit@plt+0x1eb6b80> │ │ │ │ - mov r6, r2 │ │ │ │ - b e312c <__cxa_atexit@plt+0xd4f78> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ e313c <__cxa_atexit@plt+0xd4f88> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 16161a0 <__cxa_atexit@plt+0x1607fec> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsbseq r1, r6, #200, 4 @ 0x8000000c │ │ │ │ - @ instruction: 0xfffffeb4 │ │ │ │ - addseq r7, r1, #12, 10 @ 0x3000000 │ │ │ │ - rsbseq pc, r5, #228, 20 @ 0xe4000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + addseq r1, r2, #116, 16 @ 0x740000 │ │ │ │ + andeq r0, r2, r1 │ │ │ │ + andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - ldrhi r0, [r4, #-8] │ │ │ │ - ldrls r2, [pc, #36] @ e3190 <__cxa_atexit@plt+0xd4fdc> │ │ │ │ - addls r2, pc, r2 │ │ │ │ - ldrls r1, [r7, #3] │ │ │ │ - ldrls r7, [pc, #28] @ e3194 <__cxa_atexit@plt+0xd4fe0> │ │ │ │ - addls r7, pc, r7 │ │ │ │ - strls r2, [r5, #-8] │ │ │ │ - strls r1, [r5, #-4] │ │ │ │ - ldrls r0, [pc, #16] @ e3198 <__cxa_atexit@plt+0xd4fe4> │ │ │ │ - ldrls r0, [pc, r0] │ │ │ │ - movls r5, r3 │ │ │ │ + bhi d8da8 <__cxa_atexit@plt+0xcabf4> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [pc, #20] @ d8db0 <__cxa_atexit@plt+0xcabfc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 16161a0 <__cxa_atexit@plt+0x1607fec> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - rsbseq pc, r5, #192, 20 @ 0xc0000 │ │ │ │ - rsbseq pc, r5, #176, 20 @ 0xb0000 │ │ │ │ + addseq r1, r2, #56, 16 @ 0x380000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #224] @ e328c <__cxa_atexit@plt+0xd50d8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq e3284 <__cxa_atexit@plt+0xd50d0> │ │ │ │ - ldr r2, [r4, #812] @ 0x32c │ │ │ │ - ldr r1, [r4, #820] @ 0x334 │ │ │ │ - ldr r5, [pc, #184] @ e3290 <__cxa_atexit@plt+0xd50dc> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r0, [r2, #12] │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - str r3, [r0, #12] │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r1, #4] │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldrd r0, [r2, #72] @ 0x48 │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r0, r0, r6 │ │ │ │ - sbc r1, r1, #0 │ │ │ │ - strd r0, [r2, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - blx r8 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - muleq r0, r8, r1 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r4, [pc, #192] @ e3368 <__cxa_atexit@plt+0xd51b4> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [r0, #812] @ 0x32c │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - str r4, [r5] │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ - ldr r4, [r7, #3] │ │ │ │ - str r5, [r3, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r2, [r5, #72] @ 0x48 │ │ │ │ - ldr r1, [r5, #76] @ 0x4c │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r1, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r5, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - blx r8 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ e3388 <__cxa_atexit@plt+0xd51d4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - addseq r7, r1, #200, 4 @ 0x8000000c │ │ │ │ - rsbseq pc, r5, #160, 16 @ 0xa00000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r2, r6 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi e33e0 <__cxa_atexit@plt+0xd522c> │ │ │ │ + bhi d8dec <__cxa_atexit@plt+0xcac38> │ │ │ │ + ldr r8, [pc, #36] @ d8df4 <__cxa_atexit@plt+0xcac40> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #28] @ d8df8 <__cxa_atexit@plt+0xcac44> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + subseq r4, sp, #204, 4 @ 0xc000000c │ │ │ │ + addseq r1, r2, #248, 14 @ 0x3e00000 │ │ │ │ + rsbseq r7, r6, #240, 18 @ 0x3c0000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi d8e74 <__cxa_atexit@plt+0xcacc0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ + add r6, r3, #24 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc e33e8 <__cxa_atexit@plt+0xd5234> │ │ │ │ - ldr r1, [pc, #64] @ e3404 <__cxa_atexit@plt+0xd5250> │ │ │ │ + bcc d8e7c <__cxa_atexit@plt+0xcacc8> │ │ │ │ + ldr r1, [pc, #92] @ d8e90 <__cxa_atexit@plt+0xcacdc> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ e3408 <__cxa_atexit@plt+0xd5254> │ │ │ │ + ldr r0, [pc, #88] @ d8e94 <__cxa_atexit@plt+0xcace0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r1, r9} │ │ │ │ - sub r2, r6, #3 │ │ │ │ - stmdb r5, {r0, r2} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1ec4d34 <__cxa_atexit@plt+0x1eb6b80> │ │ │ │ - mov r6, r2 │ │ │ │ - b e33f0 <__cxa_atexit@plt+0xd523c> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ e3400 <__cxa_atexit@plt+0xd524c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #68] @ d8e98 <__cxa_atexit@plt+0xcace4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #60] @ d8e9c <__cxa_atexit@plt+0xcace8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r0, r1, r3} │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 3c1e24 <__cxa_atexit@plt+0x3b3c70> │ │ │ │ + mov r6, r3 │ │ │ │ + b d8e84 <__cxa_atexit@plt+0xcacd0> │ │ │ │ + mov r5, #24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - rsbseq r1, r6, #12 │ │ │ │ - @ instruction: 0xfffffd90 │ │ │ │ - addseq r7, r1, #72, 4 @ 0x80000004 │ │ │ │ - rsbseq pc, r5, #84, 16 @ 0x540000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + addseq r1, r2, #152, 14 @ 0x2600000 │ │ │ │ + addseq r1, r2, #132, 14 @ 0x2100000 │ │ │ │ + addseq r1, r2, #124, 14 @ 0x1f00000 │ │ │ │ + rsbseq r7, r6, #76, 18 @ 0x130000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - ldrhi r0, [r4, #-8] │ │ │ │ - ldrls r2, [pc, #40] @ e3458 <__cxa_atexit@plt+0xd52a4> │ │ │ │ - addls r2, pc, r2 │ │ │ │ - ldrls r1, [r7, #3] │ │ │ │ - ldrls r0, [r7, #7] │ │ │ │ - ldrls r7, [pc, #28] @ e345c <__cxa_atexit@plt+0xd52a8> │ │ │ │ - addls r7, pc, r7 │ │ │ │ - strls r2, [r5, #-12] │ │ │ │ - stmdbls r5, {r0, r1} │ │ │ │ - ldrls r0, [pc, #16] @ e3460 <__cxa_atexit@plt+0xd52ac> │ │ │ │ - ldrls r0, [pc, r0] │ │ │ │ - movls r5, r3 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi d8f28 <__cxa_atexit@plt+0xcad74> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc d8f30 <__cxa_atexit@plt+0xcad7c> │ │ │ │ + ldr r1, [pc, #108] @ d8f44 <__cxa_atexit@plt+0xcad90> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #104] @ d8f48 <__cxa_atexit@plt+0xcad94> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r8, [pc, #88] @ d8f4c <__cxa_atexit@plt+0xcad98> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #80] @ d8f50 <__cxa_atexit@plt+0xcad9c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #72] @ d8f54 <__cxa_atexit@plt+0xcada0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + mov r6, r3 │ │ │ │ + b d8f38 <__cxa_atexit@plt+0xcad84> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - rsbseq pc, r5, #44, 16 @ 0x2c0000 │ │ │ │ - rsbseq pc, r5, #28, 16 @ 0x1c0000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ e3498 <__cxa_atexit@plt+0xd52e4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq e3490 <__cxa_atexit@plt+0xd52dc> │ │ │ │ - b e34a4 <__cxa_atexit@plt+0xd52f0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + addseq r1, r2, #244, 12 @ 0xf400000 │ │ │ │ + subseq r4, sp, #-2147483623 @ 0x80000019 │ │ │ │ + addseq r1, r2, #216, 12 @ 0xd800000 │ │ │ │ + addseq r1, r2, #208, 12 @ 0xd000000 │ │ │ │ + rsbseq r7, r6, #148, 16 @ 0x940000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi d8fdc <__cxa_atexit@plt+0xcae28> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc d8fe4 <__cxa_atexit@plt+0xcae30> │ │ │ │ + ldr r1, [pc, #104] @ d8ff8 <__cxa_atexit@plt+0xcae44> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #100] @ d8ffc <__cxa_atexit@plt+0xcae48> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #76] @ d9000 <__cxa_atexit@plt+0xcae4c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #68] @ d9004 <__cxa_atexit@plt+0xcae50> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 3c1e24 <__cxa_atexit@plt+0x3b3c70> │ │ │ │ + mov r6, r3 │ │ │ │ + b d8fec <__cxa_atexit@plt+0xcae38> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r2, [pc, #236] @ e359c <__cxa_atexit@plt+0xd53e8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #8]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq e3590 <__cxa_atexit@plt+0xd53dc> │ │ │ │ - ldr r2, [r0, #812] @ 0x32c │ │ │ │ - ldr r1, [r0, #820] @ 0x334 │ │ │ │ - ldr r4, [pc, #196] @ e35a0 <__cxa_atexit@plt+0xd53ec> │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r5, #8] │ │ │ │ - ldr r4, [r2, #12] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - str r3, [r4, #12] │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r1, #4] │ │ │ │ - ldr r4, [r1] │ │ │ │ - ldrd sl, [r2, #72] @ 0x48 │ │ │ │ - sub r6, r6, r4 │ │ │ │ - subs r4, sl, r6 │ │ │ │ - sbc r1, fp, #0 │ │ │ │ - str r4, [r2, #72] @ 0x48 │ │ │ │ - str r1, [r2, #76] @ 0x4c │ │ │ │ - mov r4, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r6, r0 │ │ │ │ - mov r0, r8 │ │ │ │ - mov r1, r5 │ │ │ │ - blx r9 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r6, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r6, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r4, [r0, #828] @ 0x33c │ │ │ │ - ldr r4, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r4, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r6, #72] @ 0x48 │ │ │ │ - sub r4, r1, r4 │ │ │ │ - adds r4, r8, r4 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r4, [r6, #72] @ 0x48 │ │ │ │ - str r3, [r6, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r4, r0 │ │ │ │ - bx r1 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, ip, lsr #3 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r4, [pc, #200] @ e3680 <__cxa_atexit@plt+0xd54cc> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [r0, #812] @ 0x32c │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - str r4, [r5] │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ - ldr r4, [r7, #3] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str r5, [r3, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r2, [r5, #72] @ 0x48 │ │ │ │ - ldr r1, [r5, #76] @ 0x4c │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r1, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r5, r0 │ │ │ │ - mov r0, r8 │ │ │ │ - mov r1, r4 │ │ │ │ - blx r9 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ e36a0 <__cxa_atexit@plt+0xd54ec> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + @ instruction: 0xffffff18 │ │ │ │ + addseq r1, r2, #60, 12 @ 0x3c00000 │ │ │ │ + addseq r1, r2, #36, 12 @ 0x2400000 │ │ │ │ + addseq r1, r2, #28, 12 @ 0x1c00000 │ │ │ │ + rsbseq r7, r6, #228, 14 @ 0x3900000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi d9098 <__cxa_atexit@plt+0xcaee4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc d90a0 <__cxa_atexit@plt+0xcaeec> │ │ │ │ + ldr lr, [pc, #116] @ d90b4 <__cxa_atexit@plt+0xcaf00> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #112] @ d90b8 <__cxa_atexit@plt+0xcaf04> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r8, [pc, #92] @ d90bc <__cxa_atexit@plt+0xcaf08> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #84] @ d90c0 <__cxa_atexit@plt+0xcaf0c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #76] @ d90c4 <__cxa_atexit@plt+0xcaf10> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + mov r6, r3 │ │ │ │ + b d90a8 <__cxa_atexit@plt+0xcaef4> │ │ │ │ + mov r5, #32 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - addseq r6, r1, #176, 30 @ 0x2c0 │ │ │ │ - rsbseq pc, r5, #188, 10 @ 0x2f000000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e36fc <__cxa_atexit@plt+0xd5548> │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + addseq r1, r2, #140, 10 @ 0x23000000 │ │ │ │ + subseq r4, sp, #85 @ 0x55 │ │ │ │ + addseq r1, r2, #108, 10 @ 0x1b000000 │ │ │ │ + addseq r1, r2, #100, 10 @ 0x19000000 │ │ │ │ + rsbseq r7, r6, #36, 14 @ 0x900000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi d9154 <__cxa_atexit@plt+0xcafa0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ + add r6, r3, #32 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc e3704 <__cxa_atexit@plt+0xd5550> │ │ │ │ - ldr r1, [pc, #68] @ e3720 <__cxa_atexit@plt+0xd556c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #64] @ e3724 <__cxa_atexit@plt+0xd5570> │ │ │ │ + bcc d915c <__cxa_atexit@plt+0xcafa8> │ │ │ │ + ldr lr, [pc, #112] @ d9170 <__cxa_atexit@plt+0xcafbc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #108] @ d9174 <__cxa_atexit@plt+0xcafc0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r1, sl} │ │ │ │ - str r9, [r2, #12] │ │ │ │ - sub r2, r6, #7 │ │ │ │ - stmdb r5, {r0, r2} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1ec4d34 <__cxa_atexit@plt+0x1eb6b80> │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #80] @ d9178 <__cxa_atexit@plt+0xcafc4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #72] @ d917c <__cxa_atexit@plt+0xcafc8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 3c1e24 <__cxa_atexit@plt+0x3b3c70> │ │ │ │ + mov r6, r3 │ │ │ │ + b d9164 <__cxa_atexit@plt+0xcafb0> │ │ │ │ + mov r5, #32 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff10 │ │ │ │ + addseq r1, r2, #204, 8 @ 0xcc000000 │ │ │ │ + addseq r1, r2, #176, 8 @ 0xb0000000 │ │ │ │ + addseq r1, r2, #168, 8 @ 0xa8000000 │ │ │ │ + rsbseq r7, r6, #104, 12 @ 0x6800000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d91fc <__cxa_atexit@plt+0xcb048> │ │ │ │ + ldr r9, [pc, #96] @ d920c <__cxa_atexit@plt+0xcb058> │ │ │ │ + add r9, pc, r9 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r0, r2, sl} │ │ │ │ + ldr lr, [pc, #84] @ d9210 <__cxa_atexit@plt+0xcb05c> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + ldr r1, [pc, #76] @ d9214 <__cxa_atexit@plt+0xcb060> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r9, [pc, #68] @ d9218 <__cxa_atexit@plt+0xcb064> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str sl, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + mov r8, lr │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + subseq r3, sp, #2864 @ 0xb30 │ │ │ │ + addseq r1, r2, #16, 8 @ 0x10000000 │ │ │ │ + addseq r1, r2, #8, 8 @ 0x8000000 │ │ │ │ + rsbseq r7, r6, #208, 10 @ 0x34000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r7, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi d92e0 <__cxa_atexit@plt+0xcb12c> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc d92e8 <__cxa_atexit@plt+0xcb134> │ │ │ │ + ldr r1, [pc, #196] @ d9318 <__cxa_atexit@plt+0xcb164> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r7, {r1, r3} │ │ │ │ + ldr r1, [pc, #188] @ d931c <__cxa_atexit@plt+0xcb168> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + ldr r3, [r3, #12] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #172] @ d9320 <__cxa_atexit@plt+0xcb16c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r3, [r6, #12] │ │ │ │ + sub r8, r2, #6 │ │ │ │ + add r3, r6, #48 @ 0x30 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc d9304 <__cxa_atexit@plt+0xcb150> │ │ │ │ + ldr r9, [pc, #140] @ d9324 <__cxa_atexit@plt+0xcb170> │ │ │ │ + add r9, pc, r9 │ │ │ │ + add ip, r7, #3 │ │ │ │ + ldm ip, {r1, r2, ip} │ │ │ │ + ldr sl, [pc, #128] @ d9328 <__cxa_atexit@plt+0xcb174> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r9, [r6, #16]! │ │ │ │ + ldr r0, [pc, #120] @ d932c <__cxa_atexit@plt+0xcb178> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + add r1, r6, #16 │ │ │ │ + stm r1, {r2, ip, lr} │ │ │ │ + str r0, [r6, #28] │ │ │ │ + str r6, [r6, #32] │ │ │ │ + sub r9, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, sl │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + mov r2, r6 │ │ │ │ + b d92f0 <__cxa_atexit@plt+0xcb13c> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r7 │ │ │ │ mov r6, r2 │ │ │ │ - b e370c <__cxa_atexit@plt+0xd5558> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ e371c <__cxa_atexit@plt+0xd5568> │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - rsbseq r0, r6, #248, 24 @ 0xf800 │ │ │ │ - @ instruction: 0xfffffd3c │ │ │ │ - addseq r6, r1, #48, 30 @ 0xc0 │ │ │ │ - rsbseq pc, r5, #108, 10 @ 0x1b000000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + addseq r1, r2, #128, 6 │ │ │ │ + addseq r1, r2, #128, 6 │ │ │ │ + addseq r1, r2, #104, 6 @ 0xa0000001 │ │ │ │ + @ instruction: 0xfffffe38 │ │ │ │ + subseq r3, sp, #12736 @ 0x31c0 │ │ │ │ + addseq r1, r2, #36, 6 @ 0x90000000 │ │ │ │ + rsbseq r7, r6, #184, 8 @ 0xb8000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - ldrhi r0, [r4, #-8] │ │ │ │ - ldrls r2, [pc, #36] @ e3770 <__cxa_atexit@plt+0xd55bc> │ │ │ │ - addls r2, pc, r2 │ │ │ │ - ldrls r1, [r7, #3] │ │ │ │ - ldrls r7, [pc, #28] @ e3774 <__cxa_atexit@plt+0xd55c0> │ │ │ │ - addls r7, pc, r7 │ │ │ │ - strls r2, [r5, #-8] │ │ │ │ - strls r1, [r5, #-4] │ │ │ │ - ldrls r0, [pc, #16] @ e3778 <__cxa_atexit@plt+0xd55c4> │ │ │ │ - ldrls r0, [pc, r0] │ │ │ │ - movls r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - rsbseq pc, r5, #72, 10 @ 0x12000000 │ │ │ │ - rsbseq pc, r5, #56, 10 @ 0xe000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #224] @ e386c <__cxa_atexit@plt+0xd56b8> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d9398 <__cxa_atexit@plt+0xcb1e4> │ │ │ │ + ldr r2, [pc, #76] @ d93a8 <__cxa_atexit@plt+0xcb1f4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq e3864 <__cxa_atexit@plt+0xd56b0> │ │ │ │ - ldr r2, [r4, #812] @ 0x32c │ │ │ │ - ldr r1, [r4, #820] @ 0x334 │ │ │ │ - ldr r5, [pc, #184] @ e3870 <__cxa_atexit@plt+0xd56bc> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r0, [r2, #12] │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - str r3, [r0, #12] │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r1, #4] │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldrd r0, [r2, #72] @ 0x48 │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r0, r0, r6 │ │ │ │ - sbc r1, r1, #0 │ │ │ │ - strd r0, [r2, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - blx r8 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [pc, #72] @ d93ac <__cxa_atexit@plt+0xcb1f8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #52] @ d93b0 <__cxa_atexit@plt+0xcb1fc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - muleq r0, r8, r1 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r4, [pc, #192] @ e3948 <__cxa_atexit@plt+0xd5794> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [r0, #812] @ 0x32c │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - str r4, [r5] │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ - ldr r4, [r7, #3] │ │ │ │ - str r5, [r3, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r2, [r5, #72] @ 0x48 │ │ │ │ - ldr r1, [r5, #76] @ 0x4c │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r1, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r5, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - blx r8 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ e3968 <__cxa_atexit@plt+0xd57b4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - addseq r6, r1, #232, 24 @ 0xe800 │ │ │ │ - rsbseq pc, r5, #40, 6 @ 0xa0000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r2, r6 │ │ │ │ + @ instruction: 0xfffffec8 │ │ │ │ + addseq r1, r2, #128, 4 │ │ │ │ + addseq r1, r2, #96, 4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi e39c0 <__cxa_atexit@plt+0xd580c> │ │ │ │ + bhi d93ec <__cxa_atexit@plt+0xcb238> │ │ │ │ + ldr r8, [pc, #36] @ d93f4 <__cxa_atexit@plt+0xcb240> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #28] @ d93f8 <__cxa_atexit@plt+0xcb244> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + subseq r3, sp, #204, 24 @ 0xcc00 │ │ │ │ + addseq r1, r2, #248, 2 @ 0x3e │ │ │ │ + rsbseq r7, r6, #240, 6 @ 0xc0000003 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi d9474 <__cxa_atexit@plt+0xcb2c0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ + add r6, r3, #24 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc e39c8 <__cxa_atexit@plt+0xd5814> │ │ │ │ - ldr r1, [pc, #64] @ e39e4 <__cxa_atexit@plt+0xd5830> │ │ │ │ + bcc d947c <__cxa_atexit@plt+0xcb2c8> │ │ │ │ + ldr r1, [pc, #92] @ d9490 <__cxa_atexit@plt+0xcb2dc> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ e39e8 <__cxa_atexit@plt+0xd5834> │ │ │ │ + ldr r0, [pc, #88] @ d9494 <__cxa_atexit@plt+0xcb2e0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r1, r9} │ │ │ │ - sub r2, r6, #3 │ │ │ │ - stmdb r5, {r0, r2} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1ec4d34 <__cxa_atexit@plt+0x1eb6b80> │ │ │ │ - mov r6, r2 │ │ │ │ - b e39d0 <__cxa_atexit@plt+0xd581c> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ e39e0 <__cxa_atexit@plt+0xd582c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - rsbseq r0, r6, #60, 20 @ 0x3c000 │ │ │ │ - @ instruction: 0xfffffd90 │ │ │ │ - addseq r6, r1, #104, 24 @ 0x6800 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e3acc <__cxa_atexit@plt+0xd5918> │ │ │ │ - ldr r5, [r4, #812] @ 0x32c │ │ │ │ - ldr r2, [pc, #196] @ e3ad4 <__cxa_atexit@plt+0xd5920> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r5, [r7, #7] │ │ │ │ - str r3, [r2, #12] │ │ │ │ - ldr r3, [r4, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r3, #4] │ │ │ │ - ldr r3, [r4, #812] @ 0x32c │ │ │ │ - ldr r2, [r4, #820] @ 0x334 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrd r0, [r3, #72] @ 0x48 │ │ │ │ - sub r6, r6, r2 │ │ │ │ - subs r0, r0, r6 │ │ │ │ - sbc r1, r1, #0 │ │ │ │ - strd r0, [r3, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - blx r8 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ e3af4 <__cxa_atexit@plt+0xd5940> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - addseq r6, r1, #92, 22 @ 0x17000 │ │ │ │ - rsbseq pc, r5, #208, 2 @ 0x34 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - ldrhi r0, [r4, #-8] │ │ │ │ - ldrls r2, [pc, #36] @ e3b40 <__cxa_atexit@plt+0xd598c> │ │ │ │ - addls r2, pc, r2 │ │ │ │ - ldrls r1, [r7, #3] │ │ │ │ - ldrls r7, [pc, #28] @ e3b44 <__cxa_atexit@plt+0xd5990> │ │ │ │ - addls r7, pc, r7 │ │ │ │ - strls r2, [r5, #-8] │ │ │ │ - strls r1, [r5, #-4] │ │ │ │ - ldrls r0, [pc, #16] @ e3b48 <__cxa_atexit@plt+0xd5994> │ │ │ │ - ldrls r0, [pc, r0] │ │ │ │ - movls r5, r3 │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #68] @ d9498 <__cxa_atexit@plt+0xcb2e4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #60] @ d949c <__cxa_atexit@plt+0xcb2e8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r0, r1, r3} │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 3c1e24 <__cxa_atexit@plt+0x3b3c70> │ │ │ │ + mov r6, r3 │ │ │ │ + b d9484 <__cxa_atexit@plt+0xcb2d0> │ │ │ │ + mov r5, #24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - rsbseq pc, r5, #172, 2 @ 0x2b │ │ │ │ - rsbseq pc, r5, #156, 2 @ 0x27 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #96] @ e3bbc <__cxa_atexit@plt+0xd5a08> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq e3ba4 <__cxa_atexit@plt+0xd59f0> │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + addseq r1, r2, #152, 2 @ 0x26 │ │ │ │ + addseq r1, r2, #132, 2 @ 0x21 │ │ │ │ + addseq r1, r2, #124, 2 │ │ │ │ + rsbseq r7, r6, #76, 6 @ 0x30000001 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi d9528 <__cxa_atexit@plt+0xcb374> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc e3bac <__cxa_atexit@plt+0xd59f8> │ │ │ │ - ldr r1, [pc, #52] @ e3bc0 <__cxa_atexit@plt+0xd5a0c> │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc d9530 <__cxa_atexit@plt+0xcb37c> │ │ │ │ + ldr r1, [pc, #108] @ d9544 <__cxa_atexit@plt+0xcb390> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - stmib r6, {r1, r2, r7} │ │ │ │ - add r5, r5, #8 │ │ │ │ - sub r7, r3, #7 │ │ │ │ + ldr r0, [pc, #104] @ d9548 <__cxa_atexit@plt+0xcb394> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r8, [pc, #88] @ d954c <__cxa_atexit@plt+0xcb398> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #80] @ d9550 <__cxa_atexit@plt+0xcb39c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #72] @ d9554 <__cxa_atexit@plt+0xcb3a0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ mov r6, r3 │ │ │ │ - b e39f8 <__cxa_atexit@plt+0xd5844> │ │ │ │ - ldr r0, [r7] │ │ │ │ + b d9538 <__cxa_atexit@plt+0xcb384> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + addseq r1, r2, #244 @ 0xf4 │ │ │ │ + subseq r3, sp, #104448 @ 0x19800 │ │ │ │ + addseq r1, r2, #216 @ 0xd8 │ │ │ │ + addseq r1, r2, #208 @ 0xd0 │ │ │ │ + rsbseq r7, r6, #148, 4 @ 0x40000009 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi d95dc <__cxa_atexit@plt+0xcb428> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc d95e4 <__cxa_atexit@plt+0xcb430> │ │ │ │ + ldr r1, [pc, #104] @ d95f8 <__cxa_atexit@plt+0xcb444> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #100] @ d95fc <__cxa_atexit@plt+0xcb448> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #76] @ d9600 <__cxa_atexit@plt+0xcb44c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #68] @ d9604 <__cxa_atexit@plt+0xcb450> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 3c1e24 <__cxa_atexit@plt+0x3b3c70> │ │ │ │ mov r6, r3 │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0xfffffe68 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + b d95ec <__cxa_atexit@plt+0xcb438> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff18 │ │ │ │ + addseq r1, r2, #60 @ 0x3c │ │ │ │ + addseq r1, r2, #36 @ 0x24 │ │ │ │ + addseq r1, r2, #28 │ │ │ │ + rsbseq r7, r6, #224, 2 @ 0x38 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc e3c08 <__cxa_atexit@plt+0xd5a54> │ │ │ │ - ldr r2, [pc, #44] @ e3c14 <__cxa_atexit@plt+0xd5a60> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - add r5, r5, #8 │ │ │ │ - sub r7, r6, #7 │ │ │ │ - b e39f8 <__cxa_atexit@plt+0xd5844> │ │ │ │ - mov r3, #12 │ │ │ │ + bcc d9680 <__cxa_atexit@plt+0xcb4cc> │ │ │ │ + ldr r1, [pc, #92] @ d9690 <__cxa_atexit@plt+0xcb4dc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr lr, [pc, #80] @ d9694 <__cxa_atexit@plt+0xcb4e0> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #72] @ d9698 <__cxa_atexit@plt+0xcb4e4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r9, [pc, #64] @ d969c <__cxa_atexit@plt+0xcb4e8> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + mov r8, lr │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3efa08 <__cxa_atexit@plt+0x3e1854> │ │ │ │ - @ instruction: 0xfffffe0c │ │ │ │ - rsbseq pc, r5, #176 @ 0xb0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e3c6c <__cxa_atexit@plt+0xd5ab8> │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + subseq r3, sp, #4030464 @ 0x3d8000 │ │ │ │ + addseq r0, r2, #136, 30 @ 0x220 │ │ │ │ + addseq r0, r2, #128, 30 @ 0x200 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi d9708 <__cxa_atexit@plt+0xcb554> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ + add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc e3c74 <__cxa_atexit@plt+0xd5ac0> │ │ │ │ - ldr r1, [pc, #64] @ e3c90 <__cxa_atexit@plt+0xd5adc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ e3c94 <__cxa_atexit@plt+0xd5ae0> │ │ │ │ + bcc d9714 <__cxa_atexit@plt+0xcb560> │ │ │ │ + ldr r8, [pc, #84] @ d9724 <__cxa_atexit@plt+0xcb570> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [pc, #80] @ d9728 <__cxa_atexit@plt+0xcb574> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #72] @ d972c <__cxa_atexit@plt+0xcb578> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [pc, #60] @ d9730 <__cxa_atexit@plt+0xcb57c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r1, r9} │ │ │ │ - sub r2, r6, #3 │ │ │ │ - stmdb r5, {r0, r2} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1ec4d34 <__cxa_atexit@plt+0x1eb6b80> │ │ │ │ - mov r6, r2 │ │ │ │ - b e3c7c <__cxa_atexit@plt+0xd5ac8> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ e3c8c <__cxa_atexit@plt+0xd5ad8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + stmib r3, {r0, r5} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsbseq r0, r6, #152, 14 @ 0x2600000 │ │ │ │ - @ instruction: 0xfffffeb4 │ │ │ │ - addseq r6, r1, #188, 18 @ 0x2f0000 │ │ │ │ - rsbseq pc, r5, #100 @ 0x64 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - ldrhi r0, [r4, #-8] │ │ │ │ - ldrls r2, [pc, #40] @ e3ce4 <__cxa_atexit@plt+0xd5b30> │ │ │ │ - addls r2, pc, r2 │ │ │ │ - ldrls r1, [r7, #3] │ │ │ │ - ldrls r0, [r7, #7] │ │ │ │ - ldrls r7, [pc, #28] @ e3ce8 <__cxa_atexit@plt+0xd5b34> │ │ │ │ - addls r7, pc, r7 │ │ │ │ - strls r2, [r5, #-12] │ │ │ │ - stmdbls r5, {r0, r1} │ │ │ │ - ldrls r0, [pc, #16] @ e3cec <__cxa_atexit@plt+0xd5b38> │ │ │ │ - ldrls r0, [pc, r0] │ │ │ │ - movls r5, r3 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - rsbseq pc, r5, #60 @ 0x3c │ │ │ │ - rsbseq pc, r5, #44 @ 0x2c │ │ │ │ + subseq r3, sp, #204, 18 @ 0x330000 │ │ │ │ + addseq r0, r2, #252, 28 @ 0xfc0 │ │ │ │ + addseq r0, r2, #252, 28 @ 0xfc0 │ │ │ │ + addseq r0, r2, #232, 28 @ 0xe80 │ │ │ │ + rsbseq r7, r6, #184 @ 0xb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ e3d24 <__cxa_atexit@plt+0xd5b70> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq e3d1c <__cxa_atexit@plt+0xd5b68> │ │ │ │ - b e3d30 <__cxa_atexit@plt+0xd5b7c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi d97ac <__cxa_atexit@plt+0xcb5f8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc d97b4 <__cxa_atexit@plt+0xcb600> │ │ │ │ + ldr r1, [pc, #92] @ d97c8 <__cxa_atexit@plt+0xcb614> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #88] @ d97cc <__cxa_atexit@plt+0xcb618> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #68] @ d97d0 <__cxa_atexit@plt+0xcb61c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #60] @ d97d4 <__cxa_atexit@plt+0xcb620> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r0, r1, r3} │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 3c1e24 <__cxa_atexit@plt+0x3b3c70> │ │ │ │ + mov r6, r3 │ │ │ │ + b d97bc <__cxa_atexit@plt+0xcb608> │ │ │ │ + mov r5, #24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r2, [pc, #236] @ e3e28 <__cxa_atexit@plt+0xd5c74> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #8]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq e3e1c <__cxa_atexit@plt+0xd5c68> │ │ │ │ - ldr r2, [r0, #812] @ 0x32c │ │ │ │ - ldr r1, [r0, #820] @ 0x334 │ │ │ │ - ldr r4, [pc, #196] @ e3e2c <__cxa_atexit@plt+0xd5c78> │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r5, #8] │ │ │ │ - ldr r4, [r2, #12] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - str r3, [r4, #12] │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r1, #4] │ │ │ │ - ldr r4, [r1] │ │ │ │ - ldrd sl, [r2, #72] @ 0x48 │ │ │ │ - sub r6, r6, r4 │ │ │ │ - subs r4, sl, r6 │ │ │ │ - sbc r1, fp, #0 │ │ │ │ - str r4, [r2, #72] @ 0x48 │ │ │ │ - str r1, [r2, #76] @ 0x4c │ │ │ │ - mov r4, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r6, r0 │ │ │ │ - mov r0, r8 │ │ │ │ - mov r1, r5 │ │ │ │ - blx r9 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r6, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r6, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r4, [r0, #828] @ 0x33c │ │ │ │ - ldr r4, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r4, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r6, #72] @ 0x48 │ │ │ │ - sub r4, r1, r4 │ │ │ │ - adds r4, r8, r4 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r4, [r6, #72] @ 0x48 │ │ │ │ - str r3, [r6, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r4, r0 │ │ │ │ - bx r1 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, ip, lsr #3 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r4, [pc, #200] @ e3f0c <__cxa_atexit@plt+0xd5d58> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [r0, #812] @ 0x32c │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - str r4, [r5] │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ - ldr r4, [r7, #3] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str r5, [r3, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r2, [r5, #72] @ 0x48 │ │ │ │ - ldr r1, [r5, #76] @ 0x4c │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r1, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r5, r0 │ │ │ │ - mov r0, r8 │ │ │ │ - mov r1, r4 │ │ │ │ - blx r9 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ e3f2c <__cxa_atexit@plt+0xd5d78> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + @ instruction: 0xffffff38 │ │ │ │ + addseq r0, r2, #96, 28 @ 0x600 │ │ │ │ + addseq r0, r2, #76, 28 @ 0x4c0 │ │ │ │ + addseq r0, r2, #68, 28 @ 0x440 │ │ │ │ + rsbseq r7, r6, #20 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi d9860 <__cxa_atexit@plt+0xcb6ac> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc d9868 <__cxa_atexit@plt+0xcb6b4> │ │ │ │ + ldr r1, [pc, #108] @ d987c <__cxa_atexit@plt+0xcb6c8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #104] @ d9880 <__cxa_atexit@plt+0xcb6cc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r8, [pc, #88] @ d9884 <__cxa_atexit@plt+0xcb6d0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #80] @ d9888 <__cxa_atexit@plt+0xcb6d4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #72] @ d988c <__cxa_atexit@plt+0xcb6d8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + mov r6, r3 │ │ │ │ + b d9870 <__cxa_atexit@plt+0xcb6bc> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - addseq r6, r1, #36, 14 @ 0x900000 │ │ │ │ - rsbseq lr, r5, #204, 26 @ 0x3300 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e3f88 <__cxa_atexit@plt+0xd5dd4> │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + addseq r0, r2, #188, 26 @ 0x2f00 │ │ │ │ + subseq r3, sp, #3014656 @ 0x2e0000 │ │ │ │ + addseq r0, r2, #160, 26 @ 0x2800 │ │ │ │ + addseq r0, r2, #152, 26 @ 0x2600 │ │ │ │ + rsbseq r6, r6, #92, 30 @ 0x170 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi d9914 <__cxa_atexit@plt+0xcb760> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ + add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc e3f90 <__cxa_atexit@plt+0xd5ddc> │ │ │ │ - ldr r1, [pc, #68] @ e3fac <__cxa_atexit@plt+0xd5df8> │ │ │ │ + bcc d991c <__cxa_atexit@plt+0xcb768> │ │ │ │ + ldr r1, [pc, #104] @ d9930 <__cxa_atexit@plt+0xcb77c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #64] @ e3fb0 <__cxa_atexit@plt+0xd5dfc> │ │ │ │ + ldr r0, [pc, #100] @ d9934 <__cxa_atexit@plt+0xcb780> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r1, sl} │ │ │ │ - str r9, [r2, #12] │ │ │ │ - sub r2, r6, #7 │ │ │ │ - stmdb r5, {r0, r2} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1ec4d34 <__cxa_atexit@plt+0x1eb6b80> │ │ │ │ - mov r6, r2 │ │ │ │ - b e3f98 <__cxa_atexit@plt+0xd5de4> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ e3fa8 <__cxa_atexit@plt+0xd5df4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #76] @ d9938 <__cxa_atexit@plt+0xcb784> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #68] @ d993c <__cxa_atexit@plt+0xcb788> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 3c1e24 <__cxa_atexit@plt+0x3b3c70> │ │ │ │ + mov r6, r3 │ │ │ │ + b d9924 <__cxa_atexit@plt+0xcb770> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - rsbseq r0, r6, #132, 8 @ 0x84000000 │ │ │ │ - @ instruction: 0xfffffd3c │ │ │ │ - addseq r6, r1, #164, 12 @ 0xa400000 │ │ │ │ - rsbseq lr, r5, #124, 26 @ 0x1f00 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - ldrhi r0, [r4, #-8] │ │ │ │ - ldrls r2, [pc, #40] @ e4000 <__cxa_atexit@plt+0xd5e4c> │ │ │ │ - addls r2, pc, r2 │ │ │ │ - ldrls r1, [r7, #3] │ │ │ │ - ldrls r0, [r7, #7] │ │ │ │ - ldrls r7, [pc, #28] @ e4004 <__cxa_atexit@plt+0xd5e50> │ │ │ │ - addls r7, pc, r7 │ │ │ │ - strls r2, [r5, #-12] │ │ │ │ - stmdbls r5, {r0, r1} │ │ │ │ - ldrls r0, [pc, #16] @ e4008 <__cxa_atexit@plt+0xd5e54> │ │ │ │ - ldrls r0, [pc, r0] │ │ │ │ - movls r5, r3 │ │ │ │ + @ instruction: 0xffffff18 │ │ │ │ + addseq r0, r2, #4, 26 @ 0x100 │ │ │ │ + addseq r0, r2, #236, 24 @ 0xec00 │ │ │ │ + addseq r0, r2, #228, 24 @ 0xe400 │ │ │ │ + rsbseq r6, r6, #172, 28 @ 0xac0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi d99d0 <__cxa_atexit@plt+0xcb81c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc d99d8 <__cxa_atexit@plt+0xcb824> │ │ │ │ + ldr lr, [pc, #116] @ d99ec <__cxa_atexit@plt+0xcb838> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #112] @ d99f0 <__cxa_atexit@plt+0xcb83c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r8, [pc, #92] @ d99f4 <__cxa_atexit@plt+0xcb840> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #84] @ d99f8 <__cxa_atexit@plt+0xcb844> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #76] @ d99fc <__cxa_atexit@plt+0xcb848> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 3c1e2c <__cxa_atexit@plt+0x3b3c78> │ │ │ │ + mov r6, r3 │ │ │ │ + b d99e0 <__cxa_atexit@plt+0xcb82c> │ │ │ │ + mov r5, #32 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - rsbseq lr, r5, #84, 26 @ 0x1500 │ │ │ │ - rsbseq lr, r5, #68, 26 @ 0x1100 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + addseq r0, r2, #84, 24 @ 0x5400 │ │ │ │ + subseq r3, sp, #169869312 @ 0xa200000 │ │ │ │ + addseq r0, r2, #52, 24 @ 0x3400 │ │ │ │ + addseq r0, r2, #44, 24 @ 0x2c00 │ │ │ │ + rsbseq r6, r6, #232, 26 @ 0x3a00 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ e4040 <__cxa_atexit@plt+0xd5e8c> │ │ │ │ - add r3, pc, r3 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d9a70 <__cxa_atexit@plt+0xcb8bc> │ │ │ │ + ldr lr, [pc, #84] @ d9a80 <__cxa_atexit@plt+0xcb8cc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #80] @ d9a84 <__cxa_atexit@plt+0xcb8d0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq e4038 <__cxa_atexit@plt+0xd5e84> │ │ │ │ - b e404c <__cxa_atexit@plt+0xd5e98> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #56] @ d9a88 <__cxa_atexit@plt+0xcb8d4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r2, [pc, #236] @ e4144 <__cxa_atexit@plt+0xd5f90> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #8]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq e4138 <__cxa_atexit@plt+0xd5f84> │ │ │ │ - ldr r2, [r0, #812] @ 0x32c │ │ │ │ - ldr r1, [r0, #820] @ 0x334 │ │ │ │ - ldr r4, [pc, #196] @ e4148 <__cxa_atexit@plt+0xd5f94> │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r5, #8] │ │ │ │ - ldr r4, [r2, #12] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - str r3, [r4, #12] │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r1, #4] │ │ │ │ - ldr r4, [r1] │ │ │ │ - ldrd sl, [r2, #72] @ 0x48 │ │ │ │ - sub r6, r6, r4 │ │ │ │ - subs r4, sl, r6 │ │ │ │ - sbc r1, fp, #0 │ │ │ │ - str r4, [r2, #72] @ 0x48 │ │ │ │ - str r1, [r2, #76] @ 0x4c │ │ │ │ - mov r4, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r6, r0 │ │ │ │ - mov r0, r8 │ │ │ │ - mov r1, r5 │ │ │ │ - blx r9 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r6, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r6, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r4, [r0, #828] @ 0x33c │ │ │ │ - ldr r4, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r4, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r6, #72] @ 0x48 │ │ │ │ - sub r4, r1, r4 │ │ │ │ - adds r4, r8, r4 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r4, [r6, #72] @ 0x48 │ │ │ │ - str r3, [r6, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r4, r0 │ │ │ │ - bx r1 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, ip, lsr #3 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r4, [pc, #200] @ e4228 <__cxa_atexit@plt+0xd6074> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [r0, #812] @ 0x32c │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - str r4, [r5] │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ - ldr r4, [r7, #3] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str r5, [r3, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r2, [r5, #72] @ 0x48 │ │ │ │ - ldr r1, [r5, #76] @ 0x4c │ │ │ │ - sub r6, r6, r3 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r1, #0 │ │ │ │ - strd r2, [r5, #72] @ 0x48 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r5, r0 │ │ │ │ - mov r0, r8 │ │ │ │ - mov r1, r4 │ │ │ │ - blx r9 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ e4248 <__cxa_atexit@plt+0xd6094> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - addseq r6, r1, #8, 8 @ 0x8000000 │ │ │ │ - rsbseq lr, r5, #228, 20 @ 0xe4000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + @ instruction: 0xffffff1c │ │ │ │ + addseq r0, r2, #176, 22 @ 0x2c000 │ │ │ │ + addseq r0, r2, #140, 22 @ 0x23000 │ │ │ │ + rsbseq r6, r6, #92, 26 @ 0x1700 │ │ │ │ + andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e42a4 <__cxa_atexit@plt+0xd60f0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc e42ac <__cxa_atexit@plt+0xd60f8> │ │ │ │ - ldr r1, [pc, #68] @ e42c8 <__cxa_atexit@plt+0xd6114> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #64] @ e42cc <__cxa_atexit@plt+0xd6118> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r1, sl} │ │ │ │ - str r9, [r2, #12] │ │ │ │ - sub r2, r6, #7 │ │ │ │ - stmdb r5, {r0, r2} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1ec4d34 <__cxa_atexit@plt+0x1eb6b80> │ │ │ │ - mov r6, r2 │ │ │ │ - b e42b4 <__cxa_atexit@plt+0xd6100> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ e42c4 <__cxa_atexit@plt+0xd6110> │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi d9b34 <__cxa_atexit@plt+0xcb980> │ │ │ │ + mov r7, r5 │ │ │ │ + str r8, [r7, #-8]! │ │ │ │ + str r9, [r7, #4] │ │ │ │ + and r3, r9, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq d9afc <__cxa_atexit@plt+0xcb948> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne d9b08 <__cxa_atexit@plt+0xcb954> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc d9b44 <__cxa_atexit@plt+0xcb990> │ │ │ │ + ldr r2, [r7, #1] │ │ │ │ + ldr r1, [r7, #5] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble d9b14 <__cxa_atexit@plt+0xcb960> │ │ │ │ + ldr lr, [pc, #108] @ d9b64 <__cxa_atexit@plt+0xcb9b0> │ │ │ │ + add lr, pc, lr │ │ │ │ + b d9b1c <__cxa_atexit@plt+0xcb968> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, fp │ │ │ │ + b d9c04 <__cxa_atexit@plt+0xcba50> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, fp │ │ │ │ + b d9d20 <__cxa_atexit@plt+0xcbb6c> │ │ │ │ + ldr lr, [pc, #68] @ d9b60 <__cxa_atexit@plt+0xcb9ac> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ d9b6c <__cxa_atexit@plt+0xcb9b8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rsbseq r0, r6, #112, 2 │ │ │ │ - @ instruction: 0xfffffd3c │ │ │ │ - addseq r6, r1, #136, 6 @ 0x20000002 │ │ │ │ - rsbseq lr, r5, #148, 20 @ 0x94000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - ldrhi r0, [r4, #-8] │ │ │ │ - ldrls r2, [pc, #40] @ e431c <__cxa_atexit@plt+0xd6168> │ │ │ │ - addls r2, pc, r2 │ │ │ │ - ldrls r1, [r7, #3] │ │ │ │ - ldrls r0, [r7, #7] │ │ │ │ - ldrls r7, [pc, #28] @ e4320 <__cxa_atexit@plt+0xd616c> │ │ │ │ - addls r7, pc, r7 │ │ │ │ - strls r2, [r5, #-12] │ │ │ │ - stmdbls r5, {r0, r1} │ │ │ │ - ldrls r0, [pc, #16] @ e4324 <__cxa_atexit@plt+0xd6170> │ │ │ │ - ldrls r0, [pc, r0] │ │ │ │ - movls r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - rsbseq lr, r5, #108, 20 @ 0x6c000 │ │ │ │ - rsbseq lr, r5, #92, 20 @ 0x5c000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ e435c <__cxa_atexit@plt+0xd61a8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq e4354 <__cxa_atexit@plt+0xd61a0> │ │ │ │ - b e4368 <__cxa_atexit@plt+0xd61b4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + ldr r6, [pc, #28] @ d9b68 <__cxa_atexit@plt+0xcb9b4> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5, #-12]! │ │ │ │ + mov r6, r3 │ │ │ │ + b 3c1e34 <__cxa_atexit@plt+0x3b3c80> │ │ │ │ + @ instruction: 0xfffffaf8 │ │ │ │ + @ instruction: 0xffffff14 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r2, [pc, #236] @ e4460 <__cxa_atexit@plt+0xd62ac> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #8]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq e4454 <__cxa_atexit@plt+0xd62a0> │ │ │ │ - ldr r2, [r0, #812] @ 0x32c │ │ │ │ - ldr r1, [r0, #820] @ 0x334 │ │ │ │ - ldr r4, [pc, #196] @ e4464 <__cxa_atexit@plt+0xd62b0> │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r5, #8] │ │ │ │ - ldr r4, [r2, #12] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - str r3, [r4, #12] │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r1, #4] │ │ │ │ - ldr r4, [r1] │ │ │ │ - ldrd sl, [r2, #72] @ 0x48 │ │ │ │ - sub r6, r6, r4 │ │ │ │ - subs r4, sl, r6 │ │ │ │ - sbc r1, fp, #0 │ │ │ │ - str r4, [r2, #72] @ 0x48 │ │ │ │ - str r1, [r2, #76] @ 0x4c │ │ │ │ - mov r4, #0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 3efac0 <__cxa_atexit@plt+0x3e190c> │ │ │ │ - mov r6, r0 │ │ │ │ - mov r0, r8 │ │ │ │ - mov r1, r5 │ │ │ │ - blx r9 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 3efac8 <__cxa_atexit@plt+0x3e1914> │ │ │ │ - ldr r6, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r6, #12] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r4, [r0, #828] @ 0x33c │ │ │ │ - ldr r4, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r4, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r6, #72] @ 0x48 │ │ │ │ - sub r4, r1, r4 │ │ │ │ - adds r4, r8, r4 │ │ │ │ - adc r3, r9, TRUNCATED DUE TO SIZE LIMIT: 10485760 bytes